--- /srv/rebuilderd/tmp/rebuilderdmnoUYX/inputs/qemu-system-riscv_10.0.7+ds-0+deb13u1+b1_armel.deb +++ /srv/rebuilderd/tmp/rebuilderdmnoUYX/out/qemu-system-riscv_10.0.7+ds-0+deb13u1+b1_armel.deb ├── file list │ @@ -1,3 +1,3 @@ │ -rw-r--r-- 0 0 0 4 2026-01-02 14:50:25.000000 debian-binary │ -rw-r--r-- 0 0 0 1164 2026-01-02 14:50:25.000000 control.tar.xz │ --rw-r--r-- 0 0 0 3337020 2026-01-02 14:50:25.000000 data.tar.xz │ +-rw-r--r-- 0 0 0 3336796 2026-01-02 14:50:25.000000 data.tar.xz ├── control.tar.xz │ ├── control.tar │ │ ├── ./md5sums │ │ │ ├── ./md5sums │ │ │ │┄ Files differ ├── data.tar.xz │ ├── data.tar │ │ ├── ./usr/bin/qemu-system-riscv32 │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --program-header {} │ │ │ │ @@ -1,23 +1,23 @@ │ │ │ │ │ │ │ │ Elf file type is DYN (Position-Independent Executable file) │ │ │ │ Entry point 0x25c284 │ │ │ │ There are 11 program headers, starting at offset 52 │ │ │ │ │ │ │ │ Program Headers: │ │ │ │ Type Offset VirtAddr PhysAddr FileSiz MemSiz Flg Align │ │ │ │ - ARM_EXIDX 0xbab4e4 0x00bab4e4 0x00bab4e4 0x00008 0x00008 R 0x4 │ │ │ │ + ARM_EXIDX 0xbab53c 0x00bab53c 0x00bab53c 0x00008 0x00008 R 0x4 │ │ │ │ PHDR 0x000034 0x00000034 0x00000034 0x00160 0x00160 R 0x4 │ │ │ │ INTERP 0x0001b8 0x000001b8 0x000001b8 0x00013 0x00013 R 0x1 │ │ │ │ [Requesting program interpreter: /lib/ld-linux.so.3] │ │ │ │ - LOAD 0x000000 0x00000000 0x00000000 0xbab510 0xbab510 R E 0x10000 │ │ │ │ + LOAD 0x000000 0x00000000 0x00000000 0xbab568 0xbab568 R E 0x10000 │ │ │ │ LOAD 0xbafd48 0x00bbfd48 0x00bbfd48 0x1e271c 0x208f50 RW 0x10000 │ │ │ │ DYNAMIC 0xc9ac44 0x00caac44 0x00caac44 0x001e0 0x001e0 RW 0x4 │ │ │ │ NOTE 0x000194 0x00000194 0x00000194 0x00024 0x00024 R 0x4 │ │ │ │ - NOTE 0xbab4f0 0x00bab4f0 0x00bab4f0 0x00020 0x00020 R 0x4 │ │ │ │ + NOTE 0xbab548 0x00bab548 0x00bab548 0x00020 0x00020 R 0x4 │ │ │ │ TLS 0xbafd48 0x00bbfd48 0x00bbfd48 0x00000 0x002c8 R 0x8 │ │ │ │ GNU_STACK 0x000000 0x00000000 0x00000000 0x00000 0x00000 RW 0x10 │ │ │ │ GNU_RELRO 0xbafd48 0x00bbfd48 0x00bbfd48 0xf02b8 0xf02b8 R 0x1 │ │ │ │ │ │ │ │ Section to Segment mapping: │ │ │ │ Segment Sections... │ │ │ │ 00 .ARM.exidx │ │ │ ├── readelf --wide --sections {} │ │ │ │ @@ -10,20 +10,20 @@ │ │ │ │ [ 5] .dynstr STRTAB 0008c1b0 08c1b0 0ab3fa 00 A 0 0 1 │ │ │ │ [ 6] .gnu.version VERSYM 001375aa 1375aa 00c194 02 A 4 0 2 │ │ │ │ [ 7] .gnu.version_r VERNEED 00143740 143740 000400 00 A 5 20 4 │ │ │ │ [ 8] .rel.dyn REL 00143b40 143b40 10d6f0 08 A 4 0 4 │ │ │ │ [ 9] .rel.plt REL 00251230 251230 001f00 08 AI 4 23 4 │ │ │ │ [10] .init PROGBITS 00253130 253130 00000c 00 AX 0 0 4 │ │ │ │ [11] .plt PROGBITS 0025313c 25313c 002e94 04 AX 0 0 4 │ │ │ │ - [12] .text PROGBITS 00255fd0 255fd0 785314 00 AX 0 0 16 │ │ │ │ - [13] .fini PROGBITS 009db2e4 9db2e4 000008 00 AX 0 0 4 │ │ │ │ - [14] .rodata PROGBITS 009db2f0 9db2f0 1d01f4 00 A 0 0 8 │ │ │ │ - [15] .ARM.exidx ARM_EXIDX 00bab4e4 bab4e4 000008 00 AL 12 0 4 │ │ │ │ - [16] .eh_frame PROGBITS 00bab4ec bab4ec 000004 00 A 0 0 4 │ │ │ │ - [17] .note.ABI-tag NOTE 00bab4f0 bab4f0 000020 00 A 0 0 4 │ │ │ │ + [12] .text PROGBITS 00255fd0 255fd0 785364 00 AX 0 0 16 │ │ │ │ + [13] .fini PROGBITS 009db334 9db334 000008 00 AX 0 0 4 │ │ │ │ + [14] .rodata PROGBITS 009db340 9db340 1d01fc 00 A 0 0 8 │ │ │ │ + [15] .ARM.exidx ARM_EXIDX 00bab53c bab53c 000008 00 AL 12 0 4 │ │ │ │ + [16] .eh_frame PROGBITS 00bab544 bab544 000004 00 A 0 0 4 │ │ │ │ + [17] .note.ABI-tag NOTE 00bab548 bab548 000020 00 A 0 0 4 │ │ │ │ [18] .tbss NOBITS 00bbfd48 bafd48 0002c8 00 WAT 0 0 8 │ │ │ │ [19] .init_array INIT_ARRAY 00bbfd48 bafd48 000788 04 WA 0 0 4 │ │ │ │ [20] .fini_array FINI_ARRAY 00bc04d0 bb04d0 000004 04 WA 0 0 4 │ │ │ │ [21] .data.rel.ro PROGBITS 00bc04d8 bb04d8 0ea76c 00 WA 0 0 8 │ │ │ │ [22] .dynamic DYNAMIC 00caac44 c9ac44 0001e0 08 WA 5 0 4 │ │ │ │ [23] .got PROGBITS 00caae24 c9ae24 0051dc 04 WA 0 0 4 │ │ │ │ [24] .data PROGBITS 00cb0000 ca0000 0f2464 00 WA 0 0 8 │ │ │ ├── readelf --wide --symbols {} │ │ │ │ @@ -1048,165 +1048,165 @@ │ │ │ │ 1044: 00000000 0 FUNC GLOBAL DEFAULT UND gnutls_deinit@GNUTLS_3_4 (10) │ │ │ │ 1045: 00000000 0 FUNC GLOBAL DEFAULT UND g_source_set_callback │ │ │ │ 1046: 00000000 0 FUNC GLOBAL DEFAULT UND __pthread_unregister_cancel@GLIBC_2.34 (18) │ │ │ │ 1047: 00000000 0 FUNC GLOBAL DEFAULT UND g_memory_output_stream_new_resizable │ │ │ │ 1048: 00dc76f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_FIRMWARE_DSTATE │ │ │ │ 1049: 005452a8 28 FUNC GLOBAL DEFAULT 12 cpr_is_incoming │ │ │ │ 1050: 00d94198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_SET_EVENT │ │ │ │ - 1051: 00818904 200 FUNC GLOBAL DEFAULT 12 blk_new_with_bs │ │ │ │ + 1051: 0081894c 200 FUNC GLOBAL DEFAULT 12 blk_new_with_bs │ │ │ │ 1052: 00cbe518 36 OBJECT GLOBAL DEFAULT 24 qemu_device_opts │ │ │ │ - 1053: 007eb01c 40 FUNC GLOBAL DEFAULT 12 bdrv_co_leave │ │ │ │ + 1053: 007eb064 40 FUNC GLOBAL DEFAULT 12 bdrv_co_leave │ │ │ │ 1054: 00dc7bf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_CC_NOT_ACCESSED_DSTATE │ │ │ │ 1055: 00d9d410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_ENABLE_NOTIFY_EVENT │ │ │ │ 1056: 00da2658 4 OBJECT GLOBAL DEFAULT 25 syminfos │ │ │ │ 1057: 00d98c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_STOP_EVENT │ │ │ │ 1058: 00cb6184 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchl_le │ │ │ │ 1059: 0062aa50 492 FUNC GLOBAL DEFAULT 12 helper_vfwnmacc_vv_w │ │ │ │ 1060: 00dc627c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_DONE_DSTATE │ │ │ │ - 1061: 008e7150 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Version │ │ │ │ + 1061: 008e7198 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Version │ │ │ │ 1062: 00cffd60 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmacc_vx_b │ │ │ │ - 1063: 007e158c 524 FUNC GLOBAL DEFAULT 12 qmp_query_jobs │ │ │ │ - 1064: 0096a8b0 260 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions_members │ │ │ │ + 1063: 007e15d4 524 FUNC GLOBAL DEFAULT 12 qmp_query_jobs │ │ │ │ + 1064: 0096a8f8 260 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions_members │ │ │ │ 1065: 005dd238 1096 FUNC GLOBAL DEFAULT 12 riscv_ctr_add_entry │ │ │ │ 1066: 00dc6ec0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MER_DSTATE │ │ │ │ 1067: 00dc8150 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_OPEN_RETURN_PATH_DSTATE │ │ │ │ 1068: 00d91c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_TIME_EVENT │ │ │ │ 1069: 005ffcd8 596 FUNC GLOBAL DEFAULT 12 helper_vlxei32_8_v │ │ │ │ 1070: 00c816b8 12 OBJECT GLOBAL DEFAULT 21 ObjectType_lookup │ │ │ │ 1071: 00dc75a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_BOUNDARY_DSTATE │ │ │ │ 1072: 00cffcdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmacc_vx_h │ │ │ │ - 1073: 008eab64 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_set_iothread_arg_members │ │ │ │ + 1073: 008eabac 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_set_iothread_arg_members │ │ │ │ 1074: 00618d54 96 FUNC GLOBAL DEFAULT 12 helper_vmin_vx_b │ │ │ │ 1075: 00296e28 252 FUNC GLOBAL DEFAULT 12 float32_to_uint32_scalbn │ │ │ │ 1076: 00dc8356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_CHANGE_PARENT_DSTATE │ │ │ │ 1077: 00dc70f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_EIAC_DSTATE │ │ │ │ 1078: 00d9d470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_DISCARD_SEND_RANGE_EVENT │ │ │ │ - 1079: 009517e8 328 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult_members │ │ │ │ + 1079: 00951830 328 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult_members │ │ │ │ 1080: 00618e74 96 FUNC GLOBAL DEFAULT 12 helper_vmin_vx_d │ │ │ │ 1081: 00dc790e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_CRB_MMIO_WRITE_DSTATE │ │ │ │ 1082: 00618db4 96 FUNC GLOBAL DEFAULT 12 helper_vmin_vx_h │ │ │ │ 1083: 00d8e588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_SIN_EVENT │ │ │ │ - 1084: 0094736c 292 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ObjectOptions_base_members │ │ │ │ + 1084: 009473b4 292 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ObjectOptions_base_members │ │ │ │ 1085: 00dc6a88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_SET_LEDSTATE_DSTATE │ │ │ │ 1086: 0041d9d8 724 FUNC GLOBAL DEFAULT 12 pci_device_route_intx_to_irq │ │ │ │ - 1087: 008f7a34 312 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase │ │ │ │ + 1087: 008f7a7c 312 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase │ │ │ │ 1088: 00d94718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_VLAN_MATCH_EVENT │ │ │ │ - 1089: 0099b2e0 80 FUNC GLOBAL DEFAULT 12 flush_idcache_range │ │ │ │ - 1090: 006a124c 96 FUNC GLOBAL DEFAULT 12 helper_sm4ed │ │ │ │ + 1089: 0099b328 80 FUNC GLOBAL DEFAULT 12 flush_idcache_range │ │ │ │ + 1090: 006a1294 96 FUNC GLOBAL DEFAULT 12 helper_sm4ed │ │ │ │ 1091: 00dc6986 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_RAISE_INTERRUPT_DSTATE │ │ │ │ 1092: 00dc7f34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_SEND_MESSAGE_DSTATE │ │ │ │ 1093: 00d9e7d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SUBPAGE_READ_EVENT │ │ │ │ 1094: 00dc63dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_FLAGS_DSTATE │ │ │ │ - 1095: 00740b30 120 FUNC GLOBAL DEFAULT 12 cpu_stw_be_data │ │ │ │ - 1096: 0097d5f8 780 FUNC GLOBAL DEFAULT 12 visit_type_enum │ │ │ │ + 1095: 00740b78 120 FUNC GLOBAL DEFAULT 12 cpu_stw_be_data │ │ │ │ + 1096: 0097d640 780 FUNC GLOBAL DEFAULT 12 visit_type_enum │ │ │ │ 1097: 00cffc58 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmacc_vx_w │ │ │ │ 1098: 00d9aa00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HCCA_READ_ERROR_EVENT │ │ │ │ 1099: 00da1230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_PROPERTIES_EVENT │ │ │ │ 1100: 00cec56c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasub_vv_b │ │ │ │ - 1101: 008e1364 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase │ │ │ │ + 1101: 008e13ac 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase │ │ │ │ 1102: 00c7e984 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_nullptr │ │ │ │ 1103: 00d9fdfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_BACKUP_EVENT │ │ │ │ 1104: 00dc6eb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_ECR1_DSTATE │ │ │ │ 1105: 00dc74ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_BLOCKSIZE_DSTATE │ │ │ │ 1106: 00d8db88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_READ_EVENT │ │ │ │ 1107: 00478f8c 5844 FUNC GLOBAL DEFAULT 12 sdhci_common_realize │ │ │ │ 1108: 00cec3e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasub_vv_d │ │ │ │ 1109: 00dc6574 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_SEL_WRITE_DSTATE │ │ │ │ - 1110: 008225a4 40 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap_locked │ │ │ │ + 1110: 008225ec 40 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap_locked │ │ │ │ 1111: 00dc7852 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_CONTROL_WRITE_DSTATE │ │ │ │ 1112: 00618e14 96 FUNC GLOBAL DEFAULT 12 helper_vmin_vx_w │ │ │ │ 1113: 00d98138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_WRITE_EVENT │ │ │ │ 1114: 00cec4e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasub_vv_h │ │ │ │ 1115: 00dc70b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSI_INIT_FAIL_DSTATE │ │ │ │ 1116: 00d8e858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_STD_READ_IO_EVENT │ │ │ │ 1117: 00cfa63c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssra_vx_b │ │ │ │ 1118: 00dc6954 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LEDMA_MEMORY_WRITE_DSTATE │ │ │ │ 1119: 00d998b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_THREAD_STOP_EVENT │ │ │ │ 1120: 00528954 148 FUNC GLOBAL DEFAULT 12 qmp_x_exit_preconfig │ │ │ │ 1121: 00d94248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IPV6_SUM_DISABLED_EVENT │ │ │ │ 1122: 00cfa4b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssra_vx_d │ │ │ │ 1123: 00dc769a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INVALID_SGE_DSTATE │ │ │ │ - 1124: 008d1970 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo │ │ │ │ - 1125: 007405f0 120 FUNC GLOBAL DEFAULT 12 cpu_stw_le_data_ra │ │ │ │ - 1126: 00944a5c 112 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties_members │ │ │ │ + 1124: 008d19b8 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo │ │ │ │ + 1125: 00740638 120 FUNC GLOBAL DEFAULT 12 cpu_stw_le_data_ra │ │ │ │ + 1126: 00944aa4 112 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties_members │ │ │ │ 1127: 00dc7b28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_STALL_DSTATE │ │ │ │ 1128: 00cfa5b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssra_vx_h │ │ │ │ 1129: 00558568 20 FUNC GLOBAL DEFAULT 12 multifd_send_channel_created │ │ │ │ 1130: 00dc69ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_REG_H2D_FIS_DUMP_DSTATE │ │ │ │ 1131: 00d94468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_PS_WRITE_EVENT │ │ │ │ 1132: 00514678 232 FUNC GLOBAL DEFAULT 12 qemu_init_cpu_loop │ │ │ │ - 1133: 008e55bc 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS │ │ │ │ + 1133: 008e5604 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS │ │ │ │ 1134: 00dc6700 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_READ_DSTATE │ │ │ │ 1135: 00dc8124 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_DSTATE │ │ │ │ 1136: 00303adc 1792 FUNC GLOBAL DEFAULT 12 acpi_table_add │ │ │ │ 1137: 00cec464 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasub_vv_w │ │ │ │ - 1138: 009624ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceClass │ │ │ │ + 1138: 009624f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceClass │ │ │ │ 1139: 00dc80de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DISCARD_RANGE_DSTATE │ │ │ │ 1140: 00dc706c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_CREATE_DSTATE │ │ │ │ 1141: 00d8d504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_DISK_REALIZE_EVENT │ │ │ │ - 1142: 00732270 84 FUNC GLOBAL DEFAULT 12 tb_set_jmp_target │ │ │ │ + 1142: 007322b8 84 FUNC GLOBAL DEFAULT 12 tb_set_jmp_target │ │ │ │ 1143: 00429e64 620 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_reset │ │ │ │ 1144: 005b0ad0 52 FUNC GLOBAL DEFAULT 12 accel_blocker_init │ │ │ │ - 1145: 009257bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannel │ │ │ │ - 1146: 006e745c 204 FUNC GLOBAL DEFAULT 12 virtio_error │ │ │ │ - 1147: 0072dda8 412 FUNC GLOBAL DEFAULT 12 uaccess_strlen_user │ │ │ │ + 1145: 00925804 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannel │ │ │ │ + 1146: 006e74a4 204 FUNC GLOBAL DEFAULT 12 virtio_error │ │ │ │ + 1147: 0072ddf0 412 FUNC GLOBAL DEFAULT 12 uaccess_strlen_user │ │ │ │ 1148: 00cf1b88 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmflt_vf_d │ │ │ │ - 1149: 008c01f8 172 FUNC GLOBAL DEFAULT 12 qmp_qom_set │ │ │ │ + 1149: 008c0240 172 FUNC GLOBAL DEFAULT 12 qmp_qom_set │ │ │ │ 1150: 00cfa534 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssra_vx_w │ │ │ │ 1151: 00d95694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_SHUTDOWN_CLEARED_EVENT │ │ │ │ - 1152: 0083bcd0 900 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_dump │ │ │ │ + 1152: 0083bd18 900 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_dump │ │ │ │ 1153: 00cf1c90 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmflt_vf_h │ │ │ │ 1154: 00d8fab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_WRITE_VIA_EVENT │ │ │ │ - 1155: 007771cc 560 FUNC GLOBAL DEFAULT 12 tcg_temp_new_internal │ │ │ │ + 1155: 00777214 560 FUNC GLOBAL DEFAULT 12 tcg_temp_new_internal │ │ │ │ 1156: 002bb0a4 244 FUNC GLOBAL DEFAULT 12 qemu_pixman_glyph_render │ │ │ │ 1157: 00dc7e32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_ADD_STATUS_DSTATE │ │ │ │ 1158: 00da4104 1 OBJECT GLOBAL DEFAULT 25 qtest_allowed │ │ │ │ - 1159: 0070ccd8 396 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_ptr │ │ │ │ - 1160: 00957fbc 156 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail_members │ │ │ │ + 1159: 0070cd20 396 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_ptr │ │ │ │ + 1160: 00958004 156 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail_members │ │ │ │ 1161: 00d8a500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_PAM_CHECK_EVENT │ │ │ │ 1162: 00dc6cee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_SUCCESS_DSTATE │ │ │ │ - 1163: 0094c530 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_shutdown │ │ │ │ + 1163: 0094c578 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_shutdown │ │ │ │ 1164: 00d98068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_RESPONSE16_EVENT │ │ │ │ - 1165: 00744298 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_be_mmu │ │ │ │ + 1165: 007442e0 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_be_mmu │ │ │ │ 1166: 00dc7a84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_NEXT_DSTATE │ │ │ │ 1167: 00dc8646 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATUS_DSTATE │ │ │ │ 1168: 00dc80c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FLUSH_RAM_CACHE_BEGIN_DSTATE │ │ │ │ - 1169: 009190e8 572 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions_members │ │ │ │ - 1170: 00963afc 244 FUNC GLOBAL DEFAULT 12 visit_type_PciInfoList │ │ │ │ + 1169: 00919130 572 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions_members │ │ │ │ + 1170: 00963b44 244 FUNC GLOBAL DEFAULT 12 visit_type_PciInfoList │ │ │ │ 1171: 00cf1c0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmflt_vf_w │ │ │ │ 1172: 00dc72ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_CQID_DSTATE │ │ │ │ - 1173: 008be884 760 FUNC GLOBAL DEFAULT 12 qemu_chr_open_fd │ │ │ │ + 1173: 008be8cc 760 FUNC GLOBAL DEFAULT 12 qemu_chr_open_fd │ │ │ │ 1174: 00dc7fbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_COMPRESS_DSTATE │ │ │ │ 1175: 00569aec 200 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_blocked │ │ │ │ 1176: 003959cc 100 FUNC GLOBAL DEFAULT 12 pvpanic_setup_io │ │ │ │ 1177: 00dc63b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_HANDSHAKE_TIMER_CB_DSTATE │ │ │ │ 1178: 00d9ee94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_ABS_EVENT │ │ │ │ 1179: 00514394 36 FUNC GLOBAL DEFAULT 12 cpu_synchronize_post_reset │ │ │ │ 1180: 003ac53c 8 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_ip4_info │ │ │ │ 1181: 00d90cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_EISR_READ_EVENT │ │ │ │ 1182: 00d8e688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_PALETTE_READ_EVENT │ │ │ │ 1183: 003327c4 168 FUNC GLOBAL DEFAULT 12 hmp_info_kvm │ │ │ │ - 1184: 0081bcb0 188 FUNC GLOBAL DEFAULT 12 block_copy_set_speed │ │ │ │ + 1184: 0081bcf8 188 FUNC GLOBAL DEFAULT 12 block_copy_set_speed │ │ │ │ 1185: 0055bdd0 40 FUNC GLOBAL DEFAULT 12 multifd_ram_payload_free │ │ │ │ - 1186: 00998674 196 FUNC GLOBAL DEFAULT 12 urshift │ │ │ │ + 1186: 009986bc 196 FUNC GLOBAL DEFAULT 12 urshift │ │ │ │ 1187: 00d8c3c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN_EVENT │ │ │ │ 1188: 00dc7452 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_IO_READ_DSTATE │ │ │ │ 1189: 00dc7b42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_STOP_BANDWIDTH_DSTATE │ │ │ │ 1190: 00d9b1a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_END_EVENT │ │ │ │ - 1191: 007163a8 556 FUNC GLOBAL DEFAULT 12 ram_block_format │ │ │ │ + 1191: 007163f0 556 FUNC GLOBAL DEFAULT 12 ram_block_format │ │ │ │ 1192: 00dc6b9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_SEND_SGI_DSTATE │ │ │ │ 1193: 00bcf1f8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_audiodev │ │ │ │ 1194: 00d90db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_DIR_WRITE_EVENT │ │ │ │ 1195: 002e46b8 3056 FUNC GLOBAL DEFAULT 12 start_auth_sasl │ │ │ │ 1196: 00dc8556 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_LOAD_DSTATE │ │ │ │ 1197: 00d925dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCU_WRITE_EVENT │ │ │ │ 1198: 00d9cff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QUERY_DIRTY_RATE_INFO_EVENT │ │ │ │ 1199: 0025e7f0 80 FUNC GLOBAL DEFAULT 12 cpu_get_free_index │ │ │ │ 1200: 00cfe314 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadd_vx_b │ │ │ │ - 1201: 0093da70 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_FAILOVER_NEGOTIATED_arg_members │ │ │ │ + 1201: 0093dab8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_FAILOVER_NEGOTIATED_arg_members │ │ │ │ 1202: 00dc7544 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_ABORT_DSTATE │ │ │ │ 1203: 00d90458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_IRQ_HANDLER_EVENT │ │ │ │ 1204: 00cfe188 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadd_vx_d │ │ │ │ 1205: 00d94968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_ENTRY_EVENT │ │ │ │ 1206: 00dc7500 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_CMD_REQ_DSTATE │ │ │ │ 1207: 00dc7db0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_MAP_DSTATE │ │ │ │ 1208: 00cfe290 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadd_vx_h │ │ │ │ @@ -1214,127 +1214,127 @@ │ │ │ │ 1210: 00dc782c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_DSTATE │ │ │ │ 1211: 00cb7624 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorl_le │ │ │ │ 1212: 00dc6aae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_AND_HANDLER_DSTATE │ │ │ │ 1213: 00ce28ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vbrev8_v_b │ │ │ │ 1214: 00501bf0 132 FUNC GLOBAL DEFAULT 12 audio_init_audiodevs │ │ │ │ 1215: 00dc6178 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_HMP_COMMAND_DSTATE │ │ │ │ 1216: 00ce2720 132 OBJECT GLOBAL DEFAULT 24 helper_info_vbrev8_v_d │ │ │ │ - 1217: 009434ac 268 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties_members │ │ │ │ + 1217: 009434f4 268 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties_members │ │ │ │ 1218: 00d8fdf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_RESET_KEYBOARD_EVENT │ │ │ │ 1219: 00ce2828 132 OBJECT GLOBAL DEFAULT 24 helper_info_vbrev8_v_h │ │ │ │ 1220: 005ae9dc 144 FUNC GLOBAL DEFAULT 12 qmp_replay_delete_break │ │ │ │ - 1221: 009842d4 196 FUNC GLOBAL DEFAULT 12 qstring_is_equal │ │ │ │ - 1222: 0092e0f4 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_colo_lost_heartbeat │ │ │ │ + 1221: 0098431c 196 FUNC GLOBAL DEFAULT 12 qstring_is_equal │ │ │ │ + 1222: 0092e13c 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_colo_lost_heartbeat │ │ │ │ 1223: 00d8e888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_BLIT_EVENT │ │ │ │ 1224: 00392588 232 FUNC GLOBAL DEFAULT 12 ipack_device_find │ │ │ │ - 1225: 0098b1d4 76 FUNC GLOBAL DEFAULT 12 socket_set_cork │ │ │ │ - 1226: 00b84f50 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNS │ │ │ │ + 1225: 0098b21c 76 FUNC GLOBAL DEFAULT 12 socket_set_cork │ │ │ │ + 1226: 00b84fa0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNS │ │ │ │ 1227: 00dc7040 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_MULTICAST_DSTATE │ │ │ │ 1228: 00cfe20c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadd_vx_w │ │ │ │ 1229: 00dc7b30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_UNLINK_ASYNC_DSTATE │ │ │ │ - 1230: 007f481c 68 FUNC GLOBAL DEFAULT 12 bdrv_replace_node │ │ │ │ + 1230: 007f4864 68 FUNC GLOBAL DEFAULT 12 bdrv_replace_node │ │ │ │ 1231: 00dc7fde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_ALREADY_DSTATE │ │ │ │ 1232: 00da15b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_YANK_EVENT │ │ │ │ - 1233: 008e362c 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat_members │ │ │ │ + 1233: 008e3674 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat_members │ │ │ │ 1234: 0032b5a8 80 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_in │ │ │ │ - 1235: 00945a70 388 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties_members │ │ │ │ - 1236: 008d7490 228 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge_members │ │ │ │ + 1235: 00945ab8 388 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties_members │ │ │ │ + 1236: 008d74d8 228 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge_members │ │ │ │ 1237: 00da03b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DUMP_EVENT │ │ │ │ - 1238: 00718cf8 296 FUNC GLOBAL DEFAULT 12 address_space_read_full │ │ │ │ + 1238: 00718d40 296 FUNC GLOBAL DEFAULT 12 address_space_read_full │ │ │ │ 1239: 00dc67c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_NEW_FRAME_DSTATE │ │ │ │ 1240: 00ce27a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vbrev8_v_w │ │ │ │ 1241: 00dc81bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_STATE_INITIALIZE_DSTATE │ │ │ │ - 1242: 00797e0c 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i32 │ │ │ │ + 1242: 00797e54 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i32 │ │ │ │ 1243: 00dc60fe 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_run_state_c │ │ │ │ - 1244: 00954e00 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper_members │ │ │ │ + 1244: 00954e48 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper_members │ │ │ │ 1245: 005af208 128 FUNC GLOBAL DEFAULT 12 semihosting_arg_fallback │ │ │ │ 1246: 0050086c 288 FUNC GLOBAL DEFAULT 12 audio_generic_read │ │ │ │ 1247: 0029c218 336 FUNC GLOBAL DEFAULT 12 uint16_to_float32_scalbn │ │ │ │ 1248: 00cee774 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmseq_vx_b │ │ │ │ 1249: 0029b114 616 FUNC GLOBAL DEFAULT 12 int128_to_float128 │ │ │ │ 1250: 00cee5e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmseq_vx_d │ │ │ │ - 1251: 0073e684 196 FUNC GLOBAL DEFAULT 12 tlb_vaddr_to_host │ │ │ │ + 1251: 0073e6cc 196 FUNC GLOBAL DEFAULT 12 tlb_vaddr_to_host │ │ │ │ 1252: 00cee6f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmseq_vx_h │ │ │ │ - 1253: 0092d094 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_capabilities │ │ │ │ + 1253: 0092d0dc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_capabilities │ │ │ │ 1254: 00cb5290 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup16 │ │ │ │ - 1255: 007b9954 12 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt │ │ │ │ + 1255: 007b999c 12 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt │ │ │ │ 1256: 00dc6272 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_FLUSH_DSTATE │ │ │ │ - 1257: 0086c24c 564 FUNC GLOBAL DEFAULT 12 throttle_group_co_io_limits_intercept │ │ │ │ + 1257: 0086c294 564 FUNC GLOBAL DEFAULT 12 throttle_group_co_io_limits_intercept │ │ │ │ 1258: 00dc8094 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_THREAD_START_DSTATE │ │ │ │ 1259: 00328da4 128 FUNC GLOBAL DEFAULT 12 ptimer_set_count │ │ │ │ 1260: 004ac628 8 FUNC GLOBAL DEFAULT 12 usb_ehci_finalize │ │ │ │ 1261: 00dc6e1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_WRITE_DSTATE │ │ │ │ 1262: 00d9eef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_USERNAME_EVENT │ │ │ │ 1263: 00372f98 272 FUNC GLOBAL DEFAULT 12 vga_init_io │ │ │ │ 1264: 00d8f3d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_CMD_EVENT │ │ │ │ 1265: 00d90558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_NVGC_BACKLOG_OP_EVENT │ │ │ │ 1266: 00cee66c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmseq_vx_w │ │ │ │ 1267: 00dc61cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_SETUP_CDROM_DSTATE │ │ │ │ - 1268: 008cd74c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVdi │ │ │ │ - 1269: 00748b60 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_release_virq │ │ │ │ - 1270: 0095bce4 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioPerDirectionOptions │ │ │ │ + 1268: 008cd794 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVdi │ │ │ │ + 1269: 00748ba8 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_release_virq │ │ │ │ + 1270: 0095bd2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioPerDirectionOptions │ │ │ │ 1271: 0033ec38 148 FUNC GLOBAL DEFAULT 12 qdev_prop_set_chr │ │ │ │ - 1272: 008cb5e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshot │ │ │ │ - 1273: 006a1318 192 FUNC GLOBAL DEFAULT 12 helper_cm_jalt │ │ │ │ + 1272: 008cb628 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshot │ │ │ │ + 1273: 006a1360 192 FUNC GLOBAL DEFAULT 12 helper_cm_jalt │ │ │ │ 1274: 005a4e38 364 FUNC GLOBAL DEFAULT 12 tap_fd_set_offload │ │ │ │ 1275: 00d94138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_READ_ICS_EVENT │ │ │ │ 1276: 00da1da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_OPTIONAL_EVENT │ │ │ │ - 1277: 007b33f0 64 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func │ │ │ │ + 1277: 007b3438 64 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func │ │ │ │ 1278: 0052f930 176 FUNC GLOBAL DEFAULT 12 qemu_fdt_nop_node │ │ │ │ 1279: 00dc66a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_TIMER_EXPIRED_DSTATE │ │ │ │ - 1280: 009afad4 112 FUNC GLOBAL DEFAULT 12 aio_setup_linux_aio │ │ │ │ + 1280: 009afb1c 112 FUNC GLOBAL DEFAULT 12 aio_setup_linux_aio │ │ │ │ 1281: 00dc8270 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_ADD_MEMSLOT_DSTATE │ │ │ │ 1282: 00d91fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_READ_EVENT │ │ │ │ 1283: 00415588 112 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_unmap │ │ │ │ - 1284: 00975f08 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_reload │ │ │ │ + 1284: 00975f50 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_reload │ │ │ │ 1285: 00d9b788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_READ_EVENT │ │ │ │ - 1286: 0077f694 92 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i32 │ │ │ │ + 1286: 0077f6dc 92 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i32 │ │ │ │ 1287: 00d8a9b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_GETLENGTH_EVENT │ │ │ │ - 1288: 0092cc9c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_capabilities │ │ │ │ + 1288: 0092cce4 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_capabilities │ │ │ │ 1289: 00d9d730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_WRITE_EVENT │ │ │ │ 1290: 00dc6488 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_LOADING_DSTATE │ │ │ │ 1291: 00d98008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_READ_DATAPORT_EVENT │ │ │ │ - 1292: 00822b3c 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_persistence │ │ │ │ + 1292: 00822b84 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_persistence │ │ │ │ 1293: 00d94308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_PROTOCOLS_EVENT │ │ │ │ 1294: 002f965c 188 FUNC GLOBAL DEFAULT 12 acpi_send_event │ │ │ │ 1295: 00dc66ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_READ_DSTATE │ │ │ │ 1296: 00da1964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MICE_EVENT │ │ │ │ - 1297: 0088bba4 1664 FUNC GLOBAL DEFAULT 12 qed_check │ │ │ │ + 1297: 0088bbec 1664 FUNC GLOBAL DEFAULT 12 qed_check │ │ │ │ 1298: 00d0327c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fminm_d │ │ │ │ 1299: 00d8fe20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KEYBOARD_EVENT_EVENT │ │ │ │ 1300: 00d97264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_TI_CMD_EVENT │ │ │ │ 1301: 00dc7e9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_RESET_ENTER_DSTATE │ │ │ │ - 1302: 00910214 368 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant │ │ │ │ + 1302: 0091025c 368 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant │ │ │ │ 1303: 0041d8ec 108 FUNC GLOBAL DEFAULT 12 pci_allocate_irq │ │ │ │ 1304: 00d0348c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fminm_h │ │ │ │ 1305: 00d8cfac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_SET_PARAMS_EVENT │ │ │ │ 1306: 00dc6ac6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_HIGH_READW_DSTATE │ │ │ │ 1307: 002c7c7c 548 FUNC GLOBAL DEFAULT 12 vnc_framebuffer_update │ │ │ │ 1308: 00dc69d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_AUX_DSTATE │ │ │ │ 1309: 0060f958 392 FUNC GLOBAL DEFAULT 12 helper_vnsrl_wx_b │ │ │ │ 1310: 005edccc 172 FUNC GLOBAL DEFAULT 12 helper_hyp_hlv_hu │ │ │ │ 1311: 00d9f7d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_SET_IO_THROTTLE_EVENT │ │ │ │ 1312: 00dc7680 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_FRAME_DSTATE │ │ │ │ - 1313: 007f7be8 60 FUNC GLOBAL DEFAULT 12 job_lock │ │ │ │ + 1313: 007f7c30 60 FUNC GLOBAL DEFAULT 12 job_lock │ │ │ │ 1314: 00d9dc90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_WAIT_EVENT │ │ │ │ 1315: 00d90a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_DISCARD_EVENT │ │ │ │ - 1316: 00933a58 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_delete │ │ │ │ + 1316: 00933aa0 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_delete │ │ │ │ 1317: 00dc6a28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_DSTATE │ │ │ │ 1318: 00436300 212 FUNC GLOBAL DEFAULT 12 scsi_req_unref │ │ │ │ 1319: 00c807b8 12 OBJECT GLOBAL DEFAULT 21 QAuthZListFormat_lookup │ │ │ │ 1320: 00ce3698 132 OBJECT GLOBAL DEFAULT 24 helper_info_viota_m_b │ │ │ │ 1321: 00dc69e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_NO_MAP_DSTATE │ │ │ │ 1322: 00ce350c 132 OBJECT GLOBAL DEFAULT 24 helper_info_viota_m_d │ │ │ │ 1323: 0060fae0 360 FUNC GLOBAL DEFAULT 12 helper_vnsrl_wx_h │ │ │ │ 1324: 00d0306c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fminm_s │ │ │ │ - 1325: 0094aa60 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SHUTDOWN_arg_members │ │ │ │ + 1325: 0094aaa8 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SHUTDOWN_arg_members │ │ │ │ 1326: 00ce3614 132 OBJECT GLOBAL DEFAULT 24 helper_info_viota_m_h │ │ │ │ 1327: 00d8cfbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_UNREALIZE_EVENT │ │ │ │ 1328: 00d904d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_SOURCES_EVENT │ │ │ │ - 1329: 006e5a1c 348 FUNC GLOBAL DEFAULT 12 virtio_reset │ │ │ │ + 1329: 006e5a64 348 FUNC GLOBAL DEFAULT 12 virtio_reset │ │ │ │ 1330: 002ae980 304 FUNC GLOBAL DEFAULT 12 hmp_qom_list │ │ │ │ 1331: 00d8b2b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_TLS_INIT_ERR_EVENT │ │ │ │ 1332: 00dc7ab8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_LOWER_GLOBAL_IRQ_DSTATE │ │ │ │ 1333: 00d91abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_INSTANCE_INIT_EVENT │ │ │ │ 1334: 00c80e40 12 OBJECT GLOBAL DEFAULT 21 PCIELinkWidth_lookup │ │ │ │ 1335: 00da1b84 4 OBJECT GLOBAL DEFAULT 24 bql_mutex_lock_func │ │ │ │ 1336: 003319bc 224 FUNC GLOBAL DEFAULT 12 rom_ptr │ │ │ │ @@ -1346,277 +1346,277 @@ │ │ │ │ 1342: 00dc6776 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_HARD_RESET_DSTATE │ │ │ │ 1343: 00dc8c72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_ADD_WATCH_DSTATE │ │ │ │ 1344: 002b2fb8 232 FUNC GLOBAL DEFAULT 12 dpy_gl_update │ │ │ │ 1345: 00dc762c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_WRITE_DSTATE │ │ │ │ 1346: 00dc6b54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_DTE_READ_FAULT_DSTATE │ │ │ │ 1347: 004d80f0 84 FUNC GLOBAL DEFAULT 12 iothread_vq_mapping_cleanup │ │ │ │ 1348: 003ac4d4 96 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_l5_hdr_offset │ │ │ │ - 1349: 007f03fc 1232 FUNC GLOBAL DEFAULT 12 bdrv_open_backing_file │ │ │ │ + 1349: 007f0444 1232 FUNC GLOBAL DEFAULT 12 bdrv_open_backing_file │ │ │ │ 1350: 00300064 172 FUNC GLOBAL DEFAULT 12 acpi_build_tables_init │ │ │ │ - 1351: 009cdfe0 192 FUNC GLOBAL DEFAULT 12 visit_type_EbpfProgramID │ │ │ │ - 1352: 00814cfc 16 FUNC GLOBAL DEFAULT 12 blk_set_disable_request_queuing │ │ │ │ - 1353: 006a0e08 168 FUNC GLOBAL DEFAULT 12 helper_aes64esm │ │ │ │ - 1354: 009069fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptions │ │ │ │ + 1351: 009ce028 192 FUNC GLOBAL DEFAULT 12 visit_type_EbpfProgramID │ │ │ │ + 1352: 00814d44 16 FUNC GLOBAL DEFAULT 12 blk_set_disable_request_queuing │ │ │ │ + 1353: 006a0e50 168 FUNC GLOBAL DEFAULT 12 helper_aes64esm │ │ │ │ + 1354: 00906a44 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptions │ │ │ │ 1355: 00c80fc4 12 OBJECT GLOBAL DEFAULT 21 QCryptoCipherMode_lookup │ │ │ │ 1356: 00dc60bf 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_authz_c │ │ │ │ 1357: 00dc82d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_DESKTOP_RESIZE_DSTATE │ │ │ │ - 1358: 00798164 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smin │ │ │ │ - 1359: 0071b8b4 100 FUNC GLOBAL DEFAULT 12 address_space_stq_le │ │ │ │ - 1360: 0096e474 244 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueList │ │ │ │ + 1358: 007981ac 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smin │ │ │ │ + 1359: 0071b8fc 100 FUNC GLOBAL DEFAULT 12 address_space_stq_le │ │ │ │ + 1360: 0096e4bc 244 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueList │ │ │ │ 1361: 00dc65a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_INVALID_IDX_SELECTED_DSTATE │ │ │ │ 1362: 00d925fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SCU_WRITE_EVENT │ │ │ │ 1363: 002ac760 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_new │ │ │ │ - 1364: 0099bd30 252 FUNC GLOBAL DEFAULT 12 error_reportf_err │ │ │ │ + 1364: 0099bd78 252 FUNC GLOBAL DEFAULT 12 error_reportf_err │ │ │ │ 1365: 00dc7ff4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_FILL_DSTATE │ │ │ │ - 1366: 00792ef8 72 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i64 │ │ │ │ - 1367: 00818d60 116 FUNC GLOBAL DEFAULT 12 bdrv_first │ │ │ │ + 1366: 00792f40 72 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i64 │ │ │ │ + 1367: 00818da8 116 FUNC GLOBAL DEFAULT 12 bdrv_first │ │ │ │ 1368: 002ae678 380 FUNC GLOBAL DEFAULT 12 trace_event_completion │ │ │ │ 1369: 00dc7f5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_TLS_HANDSHAKE_DSTATE │ │ │ │ 1370: 00413d08 428 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_file │ │ │ │ 1371: 00dc8c0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_DETECT_OPEN_MODE_DSTATE │ │ │ │ - 1372: 008fe50c 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus │ │ │ │ + 1372: 008fe554 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus │ │ │ │ 1373: 00dc662a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_READL_DREG_DSTATE │ │ │ │ - 1374: 009259e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateInfo │ │ │ │ + 1374: 00925a2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateInfo │ │ │ │ 1375: 00dc6e70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCU_WRITE_DSTATE │ │ │ │ - 1376: 006d43f8 1072 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_setup │ │ │ │ - 1377: 00908694 744 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS_members │ │ │ │ + 1376: 006d4440 1072 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_setup │ │ │ │ + 1377: 009086dc 744 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS_members │ │ │ │ 1378: 005ac118 76 FUNC GLOBAL DEFAULT 12 replay_add_input_sync_event │ │ │ │ - 1379: 006a12ac 108 FUNC GLOBAL DEFAULT 12 helper_sm4ks │ │ │ │ - 1380: 009143b8 244 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesList │ │ │ │ + 1379: 006a12f4 108 FUNC GLOBAL DEFAULT 12 helper_sm4ks │ │ │ │ + 1380: 00914400 244 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesList │ │ │ │ 1381: 0054fa80 64 FUNC GLOBAL DEFAULT 12 migration_is_running │ │ │ │ 1382: 00d97c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_BUILD_SENSE_EVENT │ │ │ │ 1383: 00d9a5d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_ERROR_EVENT │ │ │ │ 1384: 00dc785c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_INTERRUPT_COUNT_DSTATE │ │ │ │ 1385: 00478f1c 112 FUNC GLOBAL DEFAULT 12 sdhci_uninitfn │ │ │ │ 1386: 00d9c7ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_GPIO_WRITE_EVENT │ │ │ │ 1387: 00d989a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_TIMER_EXPIRED_EVENT │ │ │ │ - 1388: 0070dcbc 192 FUNC GLOBAL DEFAULT 12 memory_region_set_alias_offset │ │ │ │ + 1388: 0070dd04 192 FUNC GLOBAL DEFAULT 12 memory_region_set_alias_offset │ │ │ │ 1389: 0063db6c 248 FUNC GLOBAL DEFAULT 12 helper_vfirst_m │ │ │ │ 1390: 0038e388 24 FUNC GLOBAL DEFAULT 12 hid_has_events │ │ │ │ 1391: 00d8d794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_MODE_READ_ARRAY_EVENT │ │ │ │ 1392: 00da23bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_SUBMIT_AIO_EVENT │ │ │ │ 1393: 00dc7756 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_EXT_CSD_UPDATE_DSTATE │ │ │ │ 1394: 0054bea4 208 FUNC GLOBAL DEFAULT 12 hmp_savevm │ │ │ │ - 1395: 008f1e5c 1184 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_mirror │ │ │ │ + 1395: 008f1ea4 1184 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_mirror │ │ │ │ 1396: 00d921bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_ENABLE_EVENT │ │ │ │ 1397: 00da20dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DUMP_MAPPING_EVENT │ │ │ │ 1398: 00d8bb48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_BEGIN_EVENT │ │ │ │ 1399: 00dc6ffc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ERX_WRITE_DSTATE │ │ │ │ 1400: 00dc7afe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUNTIME_WRITE_DSTATE │ │ │ │ - 1401: 007eddcc 156 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver │ │ │ │ - 1402: 00940dd0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_arg_members │ │ │ │ + 1401: 007ede14 156 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver │ │ │ │ + 1402: 00940e18 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_arg_members │ │ │ │ 1403: 00d8ea98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_GET_EVENT │ │ │ │ - 1404: 00b84fb0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PIDFD │ │ │ │ + 1404: 00b85000 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PIDFD │ │ │ │ 1405: 00d9292c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCTL_READ_EVENT │ │ │ │ 1406: 00cb331c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg32 │ │ │ │ - 1407: 007844f0 92 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i64 │ │ │ │ + 1407: 00784538 92 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i64 │ │ │ │ 1408: 005723c0 52 FUNC GLOBAL DEFAULT 12 migration_incoming_in_colo_state │ │ │ │ 1409: 00dc88c8 4 OBJECT GLOBAL DEFAULT 25 error_abort │ │ │ │ 1410: 004d6bbc 220 FUNC GLOBAL DEFAULT 12 vfio_display_finalize │ │ │ │ - 1411: 00940ac0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectOptions │ │ │ │ - 1412: 007a48b0 8 FUNC GLOBAL DEFAULT 12 qemu_file_get_ioc │ │ │ │ + 1411: 00940b08 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectOptions │ │ │ │ + 1412: 007a48f8 8 FUNC GLOBAL DEFAULT 12 qemu_file_get_ioc │ │ │ │ 1413: 00d8c874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_RCANCEL_EVENT │ │ │ │ - 1414: 009c2eb0 268 FUNC GLOBAL DEFAULT 12 throttle_config_to_limits │ │ │ │ - 1415: 009bcc28 264 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_zeroes │ │ │ │ + 1414: 009c2ef8 268 FUNC GLOBAL DEFAULT 12 throttle_config_to_limits │ │ │ │ + 1415: 009bcc70 264 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_zeroes │ │ │ │ 1416: 00dc7af4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_USE_DSTATE │ │ │ │ 1417: 005bb55c 168 FUNC GLOBAL DEFAULT 12 riscv_default_firmware_name │ │ │ │ 1418: 00d979a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_TARGET_NOT_PRESENT_EVENT │ │ │ │ 1419: 00dc7a50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_MSOS_DSTATE │ │ │ │ 1420: 00dc8514 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_NUMA_NODE_DSTATE │ │ │ │ - 1421: 008e1bb4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps │ │ │ │ + 1421: 008e1bfc 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps │ │ │ │ 1422: 002b4fbc 16 FUNC GLOBAL DEFAULT 12 cursor_get_mono_bpl │ │ │ │ - 1423: 00753564 344 FUNC GLOBAL DEFAULT 12 resettable_reset │ │ │ │ + 1423: 007535ac 344 FUNC GLOBAL DEFAULT 12 resettable_reset │ │ │ │ 1424: 00dc6aa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_READREG_DSTATE │ │ │ │ 1425: 00d9c6ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_UPDATE_TIMER_EVENT │ │ │ │ 1426: 00372414 40 FUNC GLOBAL DEFAULT 12 vga_ioport_invalid │ │ │ │ - 1427: 009674d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptionsWrapper │ │ │ │ + 1427: 0096751c 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptionsWrapper │ │ │ │ 1428: 00d95ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VERIFY_MDATA_IN_CB_EVENT │ │ │ │ 1429: 00dc6a92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_WRITE_COMMAND_DSTATE │ │ │ │ 1430: 00dc7bee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_DATA_OVERRUN_DSTATE │ │ │ │ 1431: 00dc6f1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_OVERSIZE_DSTATE │ │ │ │ 1432: 00dc6eda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCTL_READ_DSTATE │ │ │ │ - 1433: 0094b2f4 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicAction │ │ │ │ + 1433: 0094b33c 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicAction │ │ │ │ 1434: 00dc7b7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_WRITE_DSTATE │ │ │ │ 1435: 00d91bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_RECEIVE_EVENT │ │ │ │ 1436: 00dc826a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DESTROY_PRIMARY_SURFACE_DSTATE │ │ │ │ - 1437: 0077f054 104 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i32 │ │ │ │ - 1438: 009b22e0 92 FUNC GLOBAL DEFAULT 12 qemu_co_queue_next │ │ │ │ + 1437: 0077f09c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i32 │ │ │ │ + 1438: 009b2328 92 FUNC GLOBAL DEFAULT 12 qemu_co_queue_next │ │ │ │ 1439: 00dc8592 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SET_GLOBAL_DIRTY_LOG_DSTATE │ │ │ │ - 1440: 007b0c50 148 FUNC GLOBAL DEFAULT 12 qio_channel_set_cork │ │ │ │ - 1441: 0098b418 16 FUNC GLOBAL DEFAULT 12 qemu_dup │ │ │ │ + 1440: 007b0c98 148 FUNC GLOBAL DEFAULT 12 qio_channel_set_cork │ │ │ │ + 1441: 0098b460 16 FUNC GLOBAL DEFAULT 12 qemu_dup │ │ │ │ 1442: 00d8a420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_WATCHDOG_EVENT │ │ │ │ 1443: 00cb17c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr32v │ │ │ │ 1444: 00cf0c10 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmin_vf_d │ │ │ │ 1445: 00dc803a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_LOOP_TOP_DSTATE │ │ │ │ - 1446: 007f9da4 120 FUNC GLOBAL DEFAULT 12 job_transition_to_ready │ │ │ │ + 1446: 007f9dec 120 FUNC GLOBAL DEFAULT 12 job_transition_to_ready │ │ │ │ 1447: 00d8e698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_I2C_WRITE_EVENT │ │ │ │ 1448: 00ceaba4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfne_vv_d │ │ │ │ 1449: 005b4698 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_path_to_binary │ │ │ │ - 1450: 007a9970 768 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_sync │ │ │ │ + 1450: 007a99b8 768 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_sync │ │ │ │ 1451: 00cf0d18 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmin_vf_h │ │ │ │ 1452: 0031e86c 32 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_w25q256 │ │ │ │ 1453: 00dc81d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADDRESS_SPACE_MAP_DSTATE │ │ │ │ 1454: 00dc8572 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CALC_DIRTY_RATE_DSTATE │ │ │ │ 1455: 005b8d54 216 FUNC GLOBAL DEFAULT 12 riscv_cpu_debug_excp_handler │ │ │ │ 1456: 00ceacac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfne_vv_h │ │ │ │ 1457: 00d8f024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_EXEC_CYCLE_EVENT │ │ │ │ 1458: 00dc72ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_CQID_DSTATE │ │ │ │ 1459: 00d8c6a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LINK_EVENT │ │ │ │ 1460: 00cb5188 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup64 │ │ │ │ 1461: 00dc6f2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOAD_CAM_DONE_DSTATE │ │ │ │ - 1462: 007b9ca8 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_payload_offset │ │ │ │ + 1462: 007b9cf0 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_payload_offset │ │ │ │ 1463: 00d93888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_DESC_EVENT │ │ │ │ 1464: 00d0138c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_s_d │ │ │ │ 1465: 00dc64d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_LOAD_DSTATE │ │ │ │ - 1466: 0081b050 68 FUNC GLOBAL DEFAULT 12 block_copy_state_free │ │ │ │ - 1467: 009d2d34 380 FUNC GLOBAL DEFAULT 12 vu_lookup_shared_object │ │ │ │ - 1468: 00903950 192 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkWidth │ │ │ │ + 1466: 0081b098 68 FUNC GLOBAL DEFAULT 12 block_copy_state_free │ │ │ │ + 1467: 009d2d7c 380 FUNC GLOBAL DEFAULT 12 vu_lookup_shared_object │ │ │ │ + 1468: 00903998 192 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkWidth │ │ │ │ 1469: 00d9d4c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_DEST_INIT_EVENT │ │ │ │ 1470: 00d985a8 360 OBJECT GLOBAL DEFAULT 24 hw_timer_trace_events │ │ │ │ 1471: 00d00cd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_s_h │ │ │ │ 1472: 00dc6582 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_DOWN_READ_DSTATE │ │ │ │ 1473: 00dc6a24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_BCL_DSTATE │ │ │ │ - 1474: 009bfb94 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_memset │ │ │ │ - 1475: 0098bf34 152 FUNC GLOBAL DEFAULT 12 stristart │ │ │ │ + 1474: 009bfbdc 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_memset │ │ │ │ + 1475: 0098bf7c 152 FUNC GLOBAL DEFAULT 12 stristart │ │ │ │ 1476: 00cf0c94 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmin_vf_w │ │ │ │ - 1477: 00822460 112 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_free │ │ │ │ + 1477: 008224a8 112 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_free │ │ │ │ 1478: 00382d2c 100 FUNC GLOBAL DEFAULT 12 ide_bus_init │ │ │ │ 1479: 00cb9be0 12 OBJECT GLOBAL DEFAULT 24 passthrough_xattr_ops │ │ │ │ 1480: 00ceac28 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfne_vv_w │ │ │ │ 1481: 00d9b0f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_END_EVENT │ │ │ │ 1482: 00d8cd80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_CLEAR_REMOVE_EVT_EVENT │ │ │ │ 1483: 00d059ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_s_l │ │ │ │ - 1484: 0090ec5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoList │ │ │ │ + 1484: 0090eca4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoList │ │ │ │ 1485: 00d8fbe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_CANCEL_DMA_SYNC_BUFFERED_EVENT │ │ │ │ 1486: 005287bc 40 FUNC GLOBAL DEFAULT 12 qemu_get_vm_name │ │ │ │ 1487: 00514d30 124 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_bql │ │ │ │ 1488: 00cfa954 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsra_wx_b │ │ │ │ 1489: 00d00ee8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_s_w │ │ │ │ 1490: 00603a5c 108 FUNC GLOBAL DEFAULT 12 helper_vle64ff_v │ │ │ │ 1491: 00d95704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ASQADDR_EVENT │ │ │ │ 1492: 00dc7fce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_QUEUE_FULL_DSTATE │ │ │ │ 1493: 00d8ee28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SETMODE_EVENT │ │ │ │ 1494: 00cfa8d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsra_wx_h │ │ │ │ 1495: 00493080 272 FUNC GLOBAL DEFAULT 12 usb_ep_set_ifnum │ │ │ │ - 1496: 009349f8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_getfd_arg_members │ │ │ │ - 1497: 009552b0 456 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction │ │ │ │ + 1496: 00934a40 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_getfd_arg_members │ │ │ │ + 1497: 009552f8 456 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction │ │ │ │ 1498: 00d9a520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_STOP_EVENT │ │ │ │ 1499: 00d8bbe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_BLOCK_SIZE_EVENT │ │ │ │ - 1500: 00952138 320 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema │ │ │ │ + 1500: 00952180 320 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema │ │ │ │ 1501: 00da3c30 128 OBJECT GLOBAL DEFAULT 25 option_rom │ │ │ │ 1502: 00dc62a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_RESUBMIT_SHORT_READ_DSTATE │ │ │ │ 1503: 0062f854 412 FUNC GLOBAL DEFAULT 12 helper_vfsgnjn_vf_d │ │ │ │ 1504: 00dc71c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000_RECEIVER_OVERRUN_DSTATE │ │ │ │ 1505: 00636cb8 376 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_x_f_v_h │ │ │ │ 1506: 0060c468 96 FUNC GLOBAL DEFAULT 12 helper_vxor_vv_b │ │ │ │ - 1507: 00744174 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_be │ │ │ │ + 1507: 007441bc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_be │ │ │ │ 1508: 00581598 108 FUNC GLOBAL DEFAULT 12 hmp_cpu │ │ │ │ 1509: 00dc8204 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_SCANOUT_TEXTURE_DSTATE │ │ │ │ 1510: 00d047a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_tlb_flush │ │ │ │ 1511: 0060c588 96 FUNC GLOBAL DEFAULT 12 helper_vxor_vv_d │ │ │ │ 1512: 0062f53c 404 FUNC GLOBAL DEFAULT 12 helper_vfsgnjn_vf_h │ │ │ │ 1513: 00da3580 4 OBJECT GLOBAL DEFAULT 25 smbios_tables │ │ │ │ 1514: 004fdab8 224 FUNC GLOBAL DEFAULT 12 AUD_close_out │ │ │ │ 1515: 00dc70d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VM_STATE_STOPPED_DSTATE │ │ │ │ 1516: 0042d884 20 FUNC GLOBAL DEFAULT 12 pcie_doe_build_protocol │ │ │ │ 1517: 002abd04 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_uninstall │ │ │ │ - 1518: 00869dbc 500 FUNC GLOBAL DEFAULT 12 bdrv_all_goto_snapshot │ │ │ │ + 1518: 00869e04 500 FUNC GLOBAL DEFAULT 12 bdrv_all_goto_snapshot │ │ │ │ 1519: 0060c4c8 96 FUNC GLOBAL DEFAULT 12 helper_vxor_vv_h │ │ │ │ - 1520: 0090339c 192 FUNC GLOBAL DEFAULT 12 visit_type_IoOperationType │ │ │ │ + 1520: 009033e4 192 FUNC GLOBAL DEFAULT 12 visit_type_IoOperationType │ │ │ │ 1521: 00d9606c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_IRQ_STATE_EVENT │ │ │ │ 1522: 002ac318 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_big_endian │ │ │ │ 1523: 005b280c 220 FUNC GLOBAL DEFAULT 12 qmp_x_query_opcount │ │ │ │ 1524: 00c80ca4 12 OBJECT GLOBAL DEFAULT 21 BlockdevOnError_lookup │ │ │ │ 1525: 00dc786c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_READ_DSTATE │ │ │ │ 1526: 00cfa84c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsra_wx_w │ │ │ │ 1527: 00d9d570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_EVENT │ │ │ │ 1528: 00d9b008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_DEVICE_INFO_EVENT │ │ │ │ 1529: 00dc7ed8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_GPIO_READ_DSTATE │ │ │ │ 1530: 00d94858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_WITH_NO_CHECKSUM_EVENT │ │ │ │ - 1531: 00938690 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_remove_fd │ │ │ │ + 1531: 009386d8 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_remove_fd │ │ │ │ 1532: 00da1764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_PORTS_EVENT │ │ │ │ - 1533: 00821e2c 104 FUNC GLOBAL DEFAULT 12 bdrv_co_remove_persistent_dirty_bitmap │ │ │ │ + 1533: 00821e74 104 FUNC GLOBAL DEFAULT 12 bdrv_co_remove_persistent_dirty_bitmap │ │ │ │ 1534: 00516454 436 FUNC GLOBAL DEFAULT 12 cpu_get_clock │ │ │ │ - 1535: 00990ba8 232 FUNC GLOBAL DEFAULT 12 event_notifier_test_and_clear │ │ │ │ + 1535: 00990bf0 232 FUNC GLOBAL DEFAULT 12 event_notifier_test_and_clear │ │ │ │ 1536: 00d99f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_DEVICE_EVENT │ │ │ │ - 1537: 0080721c 84 FUNC GLOBAL DEFAULT 12 nbd_disconnect │ │ │ │ - 1538: 00740c1c 128 FUNC GLOBAL DEFAULT 12 cpu_stq_be_data │ │ │ │ - 1539: 008f337c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_resume │ │ │ │ + 1537: 00807264 84 FUNC GLOBAL DEFAULT 12 nbd_disconnect │ │ │ │ + 1538: 00740c64 128 FUNC GLOBAL DEFAULT 12 cpu_stq_be_data │ │ │ │ + 1539: 008f33c4 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_resume │ │ │ │ 1540: 00dc863c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_REPLAY_DSTATE │ │ │ │ 1541: 00636e30 388 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_x_f_v_w │ │ │ │ - 1542: 0074213c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchb │ │ │ │ + 1542: 00742184 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchb │ │ │ │ 1543: 00dc833e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_DISCONNECT_DSTATE │ │ │ │ 1544: 00d9c8fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_GPIO_SET_INPUT_EVENT │ │ │ │ 1545: 00517848 32 FUNC GLOBAL DEFAULT 12 dirtylimit_in_service │ │ │ │ 1546: 0062f6d0 388 FUNC GLOBAL DEFAULT 12 helper_vfsgnjn_vf_w │ │ │ │ 1547: 00296f24 248 FUNC GLOBAL DEFAULT 12 float32_to_uint64_scalbn │ │ │ │ - 1548: 008e40ec 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat │ │ │ │ + 1548: 008e4134 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat │ │ │ │ 1549: 0060c528 96 FUNC GLOBAL DEFAULT 12 helper_vxor_vv_w │ │ │ │ 1550: 00d8a3c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_GOT_UNEXPECTED_EVENT │ │ │ │ 1551: 005ad178 344 FUNC GLOBAL DEFAULT 12 replay_char_read_all_load │ │ │ │ 1552: 00dc7678 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_DSTATE │ │ │ │ 1553: 00dc7baa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HCCA_READ_ERROR_DSTATE │ │ │ │ 1554: 0052de7c 224 FUNC GLOBAL DEFAULT 12 qmp_query_tpm │ │ │ │ 1555: 00dc852e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_WAKEUP_DSTATE │ │ │ │ 1556: 00cb3298 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg64 │ │ │ │ 1557: 003ac474 96 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_l4_hdr_offset │ │ │ │ - 1558: 008dacf0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_pause_arg_members │ │ │ │ + 1558: 008dad38 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_pause_arg_members │ │ │ │ 1559: 00334598 4 FUNC GLOBAL DEFAULT 12 qmp_query_memory_devices │ │ │ │ 1560: 0030fddc 184 FUNC GLOBAL DEFAULT 12 hda_codec_find │ │ │ │ 1561: 0054a8f4 24 FUNC GLOBAL DEFAULT 12 global_state_get_runstate │ │ │ │ 1562: 00d96c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_ALREADYRESELECTED_EVENT │ │ │ │ 1563: 00dc8674 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_YANK_DSTATE │ │ │ │ 1564: 00dc60eb 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_machine_c │ │ │ │ - 1565: 008e8cbc 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx │ │ │ │ - 1566: 009658a8 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_flows_arg_members │ │ │ │ + 1565: 008e8d04 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx │ │ │ │ + 1566: 009658f0 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_flows_arg_members │ │ │ │ 1567: 002b3134 24 FUNC GLOBAL DEFAULT 12 graphic_console_set_hwops │ │ │ │ 1568: 00dc74e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_83_DSTATE │ │ │ │ 1569: 00dc646e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_REVENTS_DSTATE │ │ │ │ 1570: 00d9204c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_READ_BLOCKED_EVENT │ │ │ │ 1571: 00603984 108 FUNC GLOBAL DEFAULT 12 helper_vle16ff_v │ │ │ │ 1572: 00dc84ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_DSTATE │ │ │ │ 1573: 00543adc 196 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_before_vm_start │ │ │ │ 1574: 00dc84d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_PAUSE_DSTATE │ │ │ │ 1575: 00dc80e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_SYNC_END_DSTATE │ │ │ │ - 1576: 008c84bc 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_eject │ │ │ │ + 1576: 008c8504 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_eject │ │ │ │ 1577: 00dc61d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_OPEN_SIZE_DSTATE │ │ │ │ 1578: 0054f654 164 FUNC GLOBAL DEFAULT 12 migrate_send_rp_shut │ │ │ │ 1579: 00dc7100 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_READ_IMS_DSTATE │ │ │ │ 1580: 00d90478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGSON_IPI_READ_EVENT │ │ │ │ 1581: 00d8baf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_BLK_AIO_DETACH_EVENT │ │ │ │ 1582: 00dc6820 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_REG_WRITE_DSTATE │ │ │ │ 1583: 00c6f694 52 OBJECT GLOBAL DEFAULT 21 sdhci_vmstate │ │ │ │ - 1584: 008f76b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVduseBlk │ │ │ │ + 1584: 008f7700 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVduseBlk │ │ │ │ 1585: 00d91eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_READ_REG_EVENT │ │ │ │ - 1586: 00799d74 72 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_bitsel │ │ │ │ + 1586: 00799dbc 72 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_bitsel │ │ │ │ 1587: 0062a0d4 476 FUNC GLOBAL DEFAULT 12 helper_vfwmacc_vf_h │ │ │ │ - 1588: 00927344 360 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform │ │ │ │ + 1588: 0092738c 360 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform │ │ │ │ 1589: 00dc80bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_ITERATE_BIG_WAIT_DSTATE │ │ │ │ 1590: 00d03594 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_d_h │ │ │ │ 1591: 00ce40e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl1re64_v │ │ │ │ - 1592: 007e076c 172 FUNC GLOBAL DEFAULT 12 qmp_query_iothreads │ │ │ │ - 1593: 008a80e8 236 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_disable │ │ │ │ - 1594: 00783c44 172 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i64 │ │ │ │ + 1592: 007e07b4 172 FUNC GLOBAL DEFAULT 12 qmp_query_iothreads │ │ │ │ + 1593: 008a8130 236 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_disable │ │ │ │ + 1594: 00783c8c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i64 │ │ │ │ 1595: 00d0579c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_d_l │ │ │ │ - 1596: 0097a480 400 FUNC GLOBAL DEFAULT 12 visit_free │ │ │ │ + 1596: 0097a4c8 400 FUNC GLOBAL DEFAULT 12 visit_free │ │ │ │ 1597: 00d979c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_UNHANDLED_FRAME_CMD_EVENT │ │ │ │ 1598: 00d90488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_SET_EVENT │ │ │ │ 1599: 0061dd34 96 FUNC GLOBAL DEFAULT 12 helper_vssub_vx_b │ │ │ │ 1600: 00cec908 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmandn_mm │ │ │ │ - 1601: 009631e8 244 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegionList │ │ │ │ + 1601: 00963230 244 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegionList │ │ │ │ 1602: 00dc761e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_TX_RINGS_NUM_PAGES_DSTATE │ │ │ │ - 1603: 009845dc 8 FUNC GLOBAL DEFAULT 12 qdict_entry_value │ │ │ │ + 1603: 00984624 8 FUNC GLOBAL DEFAULT 12 qdict_entry_value │ │ │ │ 1604: 00d90938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VINVALL_EVENT │ │ │ │ 1605: 005ec2b4 1620 FUNC GLOBAL DEFAULT 12 riscv_cpu_register_gdb_regs_for_features │ │ │ │ 1606: 00d8e408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_DISPLAY_MODE_EVENT │ │ │ │ 1607: 00296d20 264 FUNC GLOBAL DEFAULT 12 float32_to_uint16_scalbn │ │ │ │ 1608: 0061de54 96 FUNC GLOBAL DEFAULT 12 helper_vssub_vx_d │ │ │ │ 1609: 0040fb48 72 FUNC GLOBAL DEFAULT 12 nvme_ns_shutdown │ │ │ │ 1610: 00d03510 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_d_s │ │ │ │ - 1611: 006cc4cc 32 FUNC GLOBAL DEFAULT 12 vfio_device_state_is_running │ │ │ │ + 1611: 006cc514 32 FUNC GLOBAL DEFAULT 12 vfio_device_state_is_running │ │ │ │ 1612: 0061dd94 96 FUNC GLOBAL DEFAULT 12 helper_vssub_vx_h │ │ │ │ 1613: 00d8b6e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_FAIL_EVENT │ │ │ │ 1614: 0062a2b0 524 FUNC GLOBAL DEFAULT 12 helper_vfwmacc_vf_w │ │ │ │ 1615: 002ac618 208 FUNC GLOBAL DEFAULT 12 qemu_plugin_read_memory_vaddr │ │ │ │ 1616: 0029d6d8 8 FUNC GLOBAL DEFAULT 12 bfloat16_maximum_number │ │ │ │ 1617: 00d9bee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_UNMAP_DONE_EVENT │ │ │ │ 1618: 00d04380 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_d_w │ │ │ │ @@ -1627,326 +1627,326 @@ │ │ │ │ 1623: 00da2468 0 NOTYPE GLOBAL DEFAULT 25 __bss_start │ │ │ │ 1624: 00dc8178 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_RECEIVED_DSTATE │ │ │ │ 1625: 00dc8154 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_END_DSTATE │ │ │ │ 1626: 004287d4 388 FUNC GLOBAL DEFAULT 12 pcie_endpoint_cap_init │ │ │ │ 1627: 0032ab3c 112 FUNC GLOBAL DEFAULT 12 cpu_get_phys_page_attrs_debug │ │ │ │ 1628: 0029cf84 16 FUNC GLOBAL DEFAULT 12 uint32_to_bfloat16_scalbn │ │ │ │ 1629: 00dc7cb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_DEL_DSTATE │ │ │ │ - 1630: 00985de0 552 FUNC GLOBAL DEFAULT 12 qlit_equal_qobject │ │ │ │ + 1630: 00985e28 552 FUNC GLOBAL DEFAULT 12 qlit_equal_qobject │ │ │ │ 1631: 0040a9a8 272 FUNC GLOBAL DEFAULT 12 nvme_bounce_mdata │ │ │ │ 1632: 0061ddf4 96 FUNC GLOBAL DEFAULT 12 helper_vssub_vx_w │ │ │ │ 1633: 00dc7aee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_FETCH_TRB_DSTATE │ │ │ │ 1634: 00dc8522 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MEMSAVE_DSTATE │ │ │ │ 1635: 00d8e798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ATI_MM_READ_EVENT │ │ │ │ 1636: 003aaa80 4 FUNC GLOBAL DEFAULT 12 net_tx_pkt_dump │ │ │ │ 1637: 00d9ac80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_BIG_EVENT │ │ │ │ 1638: 00d94a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_DESC_READ_EVENT │ │ │ │ 1639: 00d906a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_QUEUE_CONFIG_EVENT │ │ │ │ 1640: 002a630c 196 FUNC GLOBAL DEFAULT 12 helper_gvec_sar64i │ │ │ │ 1641: 00dc6db4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_NS_WRITE_DSTATE │ │ │ │ 1642: 00dc8378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_LATENCY_HISTOGRAM_SET_DSTATE │ │ │ │ - 1643: 0072a148 48 FUNC GLOBAL DEFAULT 12 postcopy_preempt_shutdown_file │ │ │ │ + 1643: 0072a190 48 FUNC GLOBAL DEFAULT 12 postcopy_preempt_shutdown_file │ │ │ │ 1644: 0051584c 52 FUNC GLOBAL DEFAULT 12 vm_start │ │ │ │ 1645: 00dc7140 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP6_RFCTL_DSTATE │ │ │ │ 1646: 00dc6bdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VTR_READ_DSTATE │ │ │ │ 1647: 00da00cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_CHANGE_EVENT │ │ │ │ 1648: 00dc6e88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX1_MEM_WRITEB_DSTATE │ │ │ │ - 1649: 0075e490 148 FUNC GLOBAL DEFAULT 12 user_creatable_print_help │ │ │ │ - 1650: 0090edcc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnum │ │ │ │ + 1649: 0075e4d8 148 FUNC GLOBAL DEFAULT 12 user_creatable_print_help │ │ │ │ + 1650: 0090ee14 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnum │ │ │ │ 1651: 00da0c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_COLO_DO_CHECKPOINT_EVENT │ │ │ │ 1652: 002a6e74 204 FUNC GLOBAL DEFAULT 12 helper_gvec_sar64v │ │ │ │ - 1653: 00978a28 276 FUNC GLOBAL DEFAULT 12 qapi_dealloc_visitor_new │ │ │ │ - 1654: 009ca2d4 1412 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_encrypt_key │ │ │ │ + 1653: 00978a70 276 FUNC GLOBAL DEFAULT 12 qapi_dealloc_visitor_new │ │ │ │ + 1654: 009ca31c 1412 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_encrypt_key │ │ │ │ 1655: 00d9d970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_SHUT_EVENT │ │ │ │ 1656: 00d95f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_RTC_WRITE_EVENT │ │ │ │ - 1657: 009568d8 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus │ │ │ │ + 1657: 00956920 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus │ │ │ │ 1658: 003adbfc 796 FUNC GLOBAL DEFAULT 12 net_rx_pkt_validate_l3_csum │ │ │ │ 1659: 00d90468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGSON_IPI_WRITE_EVENT │ │ │ │ - 1660: 008fdaa0 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp │ │ │ │ + 1660: 008fdae8 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp │ │ │ │ 1661: 00dc831c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM16_OR_EXIT_FALLBACK_DSTATE │ │ │ │ 1662: 00dc7cc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_SKIP_DSTATE │ │ │ │ 1663: 00dc73c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_BLOCK_STATUS_DSTATE │ │ │ │ - 1664: 0082359c 216 FUNC GLOBAL DEFAULT 12 unregister_aiocontext │ │ │ │ + 1664: 008235e4 216 FUNC GLOBAL DEFAULT 12 unregister_aiocontext │ │ │ │ 1665: 00d97c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_BUS_DRAINED_BEGIN_EVENT │ │ │ │ - 1666: 007b49c0 300 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_decode │ │ │ │ - 1667: 0099ad84 152 FUNC GLOBAL DEFAULT 12 fifo8_push │ │ │ │ + 1666: 007b4a08 300 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_decode │ │ │ │ + 1667: 0099adcc 152 FUNC GLOBAL DEFAULT 12 fifo8_push │ │ │ │ 1668: 00dc6e38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_READ_DSTATE │ │ │ │ 1669: 005162cc 392 FUNC GLOBAL DEFAULT 12 cpu_get_clock_locked │ │ │ │ 1670: 00dc7b62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_RESET_DSTATE │ │ │ │ 1671: 00dc845e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_REMOVE_DSTATE │ │ │ │ 1672: 00d99bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_INFO_EVENT │ │ │ │ 1673: 00dc79d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_SUCCESS_DSTATE │ │ │ │ - 1674: 0073f784 148 FUNC GLOBAL DEFAULT 12 cpu_ldsb_mmuidx_ra │ │ │ │ + 1674: 0073f7cc 148 FUNC GLOBAL DEFAULT 12 cpu_ldsb_mmuidx_ra │ │ │ │ 1675: 00cb23a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar64i │ │ │ │ 1676: 00558484 52 FUNC GLOBAL DEFAULT 12 multifd_send_data_alloc │ │ │ │ 1677: 002946ec 284 FUNC GLOBAL DEFAULT 12 float64_to_int16 │ │ │ │ 1678: 00d8e3c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_NEW_REGION_EVENT │ │ │ │ - 1679: 0071af1c 900 FUNC GLOBAL DEFAULT 12 address_space_stl_notdirty │ │ │ │ + 1679: 0071af64 900 FUNC GLOBAL DEFAULT 12 address_space_stl_notdirty │ │ │ │ 1680: 00d939f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_TXDMA_READ_EVENT │ │ │ │ 1681: 006277c4 460 FUNC GLOBAL DEFAULT 12 helper_vfmadd_vv_d │ │ │ │ 1682: 00dc79f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_STALL_DSTATE │ │ │ │ 1683: 00d971e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_MSGACC_EVENT │ │ │ │ 1684: 00dc80f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QLIST_END_DSTATE │ │ │ │ 1685: 00d8edf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_SURFACE_BOUND_EXCEEDED_EVENT │ │ │ │ 1686: 00dc70f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_IAM_CLEAR_EIAME_DSTATE │ │ │ │ 1687: 0062747c 436 FUNC GLOBAL DEFAULT 12 helper_vfmadd_vv_h │ │ │ │ - 1688: 009564fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyVirtioForceArrays │ │ │ │ + 1688: 00956544 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyVirtioForceArrays │ │ │ │ 1689: 00dc7e60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_END_ENTRY_DSTATE │ │ │ │ 1690: 00cb1b64 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar64v │ │ │ │ 1691: 00d9e000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QTAILQ_END_EVENT │ │ │ │ 1692: 00d99ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_ACTION_EVENT │ │ │ │ - 1693: 0075865c 320 FUNC GLOBAL DEFAULT 12 object_class_get_list │ │ │ │ + 1693: 007586a4 320 FUNC GLOBAL DEFAULT 12 object_class_get_list │ │ │ │ 1694: 00d9d710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POST_SEND_CONTROL_EVENT │ │ │ │ 1695: 00dc6ba4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_READ_DSTATE │ │ │ │ 1696: 0050fa8c 648 FUNC GLOBAL DEFAULT 12 qmp_block_latency_histogram_set │ │ │ │ - 1697: 00953c98 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAddWrapper │ │ │ │ + 1697: 00953ce0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAddWrapper │ │ │ │ 1698: 00dc66da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_RECEIVE_DSTATE │ │ │ │ 1699: 00dc650e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WRITE_DSTATE │ │ │ │ 1700: 00dc6842 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_GUEST_PRIMARY_RESIZED_DSTATE │ │ │ │ 1701: 00ce06a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsm_v │ │ │ │ - 1702: 0093ec10 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_add │ │ │ │ + 1702: 0093ec58 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_add │ │ │ │ 1703: 00d99048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_SQ_NOT_EXISTS_EVENT │ │ │ │ - 1704: 009c1bf8 280 FUNC GLOBAL DEFAULT 12 throttle_leak_bucket │ │ │ │ + 1704: 009c1c40 280 FUNC GLOBAL DEFAULT 12 throttle_leak_bucket │ │ │ │ 1705: 002986b4 252 FUNC GLOBAL DEFAULT 12 float32_to_uint16_round_to_zero │ │ │ │ 1706: 00d8ed78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_3D_EVENT │ │ │ │ 1707: 00dc78f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_INIT_ABORT_DSTATE │ │ │ │ 1708: 0025e78c 64 FUNC GLOBAL DEFAULT 12 cpu_list_lock │ │ │ │ - 1709: 0096daa0 244 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfoList │ │ │ │ + 1709: 0096dae8 244 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfoList │ │ │ │ 1710: 00dc72f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_APPEND_NOT_AT_START_DSTATE │ │ │ │ 1711: 00c6bdd8 52 OBJECT GLOBAL DEFAULT 21 vmstate_pci_device │ │ │ │ - 1712: 00819364 112 FUNC GLOBAL DEFAULT 12 blk_root │ │ │ │ + 1712: 008193ac 112 FUNC GLOBAL DEFAULT 12 blk_root │ │ │ │ 1713: 00627630 404 FUNC GLOBAL DEFAULT 12 helper_vfmadd_vv_w │ │ │ │ 1714: 00d8ac28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_KICK_EVENT │ │ │ │ - 1715: 00911b78 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_complete_arg_members │ │ │ │ + 1715: 00911bc0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_complete_arg_members │ │ │ │ 1716: 00dc6a22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_NEW_DSTATE │ │ │ │ 1717: 00dc6ae8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_IRQ_REQUEST_DSTATE │ │ │ │ 1718: 00d8cd40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_EN_IOPORT_WRITEB_EVENT │ │ │ │ 1719: 00da15d4 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_acpi_trace_events_trace_events │ │ │ │ 1720: 00ce5060 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei64_32_v │ │ │ │ - 1721: 006eedec 116 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_remove_gpa │ │ │ │ + 1721: 006eee34 116 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_remove_gpa │ │ │ │ 1722: 00dc73cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COPY_OUT_DSTATE │ │ │ │ - 1723: 008b1b4c 60 FUNC GLOBAL DEFAULT 12 io_channel_send │ │ │ │ - 1724: 0077b120 92 FUNC GLOBAL DEFAULT 12 tcg_op_insert_before │ │ │ │ + 1723: 008b1b94 60 FUNC GLOBAL DEFAULT 12 io_channel_send │ │ │ │ + 1724: 0077b168 92 FUNC GLOBAL DEFAULT 12 tcg_op_insert_before │ │ │ │ 1725: 00dc7520 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPP_DSTATE │ │ │ │ 1726: 00dc6a54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_SECTOR_READ_DSTATE │ │ │ │ - 1727: 008caa04 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbdWrapper │ │ │ │ + 1727: 008caa4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbdWrapper │ │ │ │ 1728: 00dc6480 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMU_BACKEND_SET_FD_DSTATE │ │ │ │ 1729: 00dc699a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_SEND_DSTATE │ │ │ │ 1730: 00cf51ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmadd_vv_d │ │ │ │ - 1731: 0092bf64 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_delete_arg_members │ │ │ │ + 1731: 0092bfac 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_delete_arg_members │ │ │ │ 1732: 00522d18 24 FUNC GLOBAL DEFAULT 12 qemu_register_wakeup_notifier │ │ │ │ 1733: 00d90d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR_READ_EVENT │ │ │ │ 1734: 00cf52b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmadd_vv_h │ │ │ │ 1735: 00dc641a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_SIZE_FLAGS_DSTATE │ │ │ │ - 1736: 00934d28 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_remove_fd_arg_members │ │ │ │ + 1736: 00934d70 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_remove_fd_arg_members │ │ │ │ 1737: 00dc7b7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_USBSTS_DSTATE │ │ │ │ 1738: 00da0698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_USB_EVENT │ │ │ │ 1739: 00d9242c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GCR_WRITE_EVENT │ │ │ │ 1740: 0032db3c 176 FUNC GLOBAL DEFAULT 12 read_targphys │ │ │ │ - 1741: 009a4910 328 FUNC GLOBAL DEFAULT 12 qemu_str_to_log_mask │ │ │ │ - 1742: 00954c9c 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper_members │ │ │ │ + 1741: 009a4958 328 FUNC GLOBAL DEFAULT 12 qemu_str_to_log_mask │ │ │ │ + 1742: 00954ce4 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper_members │ │ │ │ 1743: 00dc6cf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLIIO_WRITE_DSTATE │ │ │ │ 1744: 00ceca94 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmxor_mm │ │ │ │ - 1745: 00992b98 220 FUNC GLOBAL DEFAULT 12 qemu_alloc_stack │ │ │ │ - 1746: 008dd128 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption_members │ │ │ │ - 1747: 00927aa4 244 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAliasList │ │ │ │ - 1748: 007ea144 296 FUNC GLOBAL DEFAULT 12 bdrv_activate_all │ │ │ │ + 1745: 00992be0 220 FUNC GLOBAL DEFAULT 12 qemu_alloc_stack │ │ │ │ + 1746: 008dd170 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption_members │ │ │ │ + 1747: 00927aec 244 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAliasList │ │ │ │ + 1748: 007ea18c 296 FUNC GLOBAL DEFAULT 12 bdrv_activate_all │ │ │ │ 1749: 00d9ec94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_DISCONNECT_EVENT │ │ │ │ 1750: 0033298c 8 FUNC GLOBAL DEFAULT 12 hmp_system_reset │ │ │ │ 1751: 00dc67b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_COMMON_INIT_DSTATE │ │ │ │ 1752: 00dc67f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_CTRL_READ_DSTATE │ │ │ │ 1753: 0041b4b0 124 FUNC GLOBAL DEFAULT 12 pci_device_save │ │ │ │ 1754: 0029ba58 288 FUNC GLOBAL DEFAULT 12 uint16_to_float16_scalbn │ │ │ │ 1755: 003ad970 100 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_iovec │ │ │ │ 1756: 00cf5230 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmadd_vv_w │ │ │ │ 1757: 003292a4 8 FUNC GLOBAL DEFAULT 12 ptimer_get_limit │ │ │ │ - 1758: 007a3f94 168 FUNC GLOBAL DEFAULT 12 qemu_get_byte │ │ │ │ + 1758: 007a3fdc 168 FUNC GLOBAL DEFAULT 12 qemu_get_byte │ │ │ │ 1759: 00dc6d32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_SECT_READ_DSTATE │ │ │ │ 1760: 00d948a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_ENTRY_EVENT │ │ │ │ 1761: 00dc81ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_OPS_READ_DSTATE │ │ │ │ 1762: 00294808 268 FUNC GLOBAL DEFAULT 12 float64_to_int32 │ │ │ │ - 1763: 0093ddb8 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_failover_negotiated │ │ │ │ - 1764: 009350f0 112 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo_members │ │ │ │ + 1763: 0093de00 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_failover_negotiated │ │ │ │ + 1764: 00935138 112 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo_members │ │ │ │ 1765: 00d8c764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_CLUNK_EVENT │ │ │ │ 1766: 002fb63c 244 FUNC GLOBAL DEFAULT 12 aml_scope │ │ │ │ 1767: 00d8a140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_BASIC_CONSTRAINTS_EVENT │ │ │ │ 1768: 00d91418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_GET_APIC_BASE_EVENT │ │ │ │ - 1769: 008ca9a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificLUKSWrapper │ │ │ │ - 1770: 007b1394 92 FUNC GLOBAL DEFAULT 12 qio_channel_wake_read │ │ │ │ + 1769: 008ca9f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificLUKSWrapper │ │ │ │ + 1770: 007b13dc 92 FUNC GLOBAL DEFAULT 12 qio_channel_wake_read │ │ │ │ 1771: 00dc8112 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_TOP_DSTATE │ │ │ │ - 1772: 009cc52c 8 FUNC GLOBAL DEFAULT 12 target_get_monitor_def │ │ │ │ + 1772: 009cc574 8 FUNC GLOBAL DEFAULT 12 target_get_monitor_def │ │ │ │ 1773: 0048ef80 152 FUNC GLOBAL DEFAULT 12 usb_device_flush_ep_queue │ │ │ │ 1774: 00dc69a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_RECV_DSTATE │ │ │ │ 1775: 00dc6c94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CHECK_INTERRUPTS_DSTATE │ │ │ │ 1776: 00d96f34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_LOAD_REQUEST_EVENT │ │ │ │ - 1777: 00890e90 692 FUNC GLOBAL DEFAULT 12 qed_write_header_sync │ │ │ │ + 1777: 00890ed8 692 FUNC GLOBAL DEFAULT 12 qed_write_header_sync │ │ │ │ 1778: 002babd4 172 FUNC GLOBAL DEFAULT 12 qemu_pixman_to_drm_format │ │ │ │ 1779: 00bcf1a8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pci_host_devaddr │ │ │ │ 1780: 00dc7f26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_STATE_LOAD_DSTATE │ │ │ │ 1781: 00dc6bf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_HCR_READ_DSTATE │ │ │ │ 1782: 00d8fa74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_ERROR_EVENT │ │ │ │ - 1783: 009bf8ac 428 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_slice │ │ │ │ - 1784: 008539ac 2680 FUNC GLOBAL DEFAULT 12 qcow2_get_host_offset │ │ │ │ + 1783: 009bf8f4 428 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_slice │ │ │ │ + 1784: 008539f4 2680 FUNC GLOBAL DEFAULT 12 qcow2_get_host_offset │ │ │ │ 1785: 00d988d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_CLKSRC_UPDATE_EVENT │ │ │ │ - 1786: 009503a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsFilter │ │ │ │ + 1786: 009503f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsFilter │ │ │ │ 1787: 00503f84 116 FUNC GLOBAL DEFAULT 12 st_rate_start │ │ │ │ 1788: 00dc826c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_CREATE_PRIMARY_SURFACE_DSTATE │ │ │ │ 1789: 00dc7d0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ROM_IN_DENYLIST_DSTATE │ │ │ │ 1790: 00c7c538 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_array │ │ │ │ - 1791: 0080c174 200 FUNC GLOBAL DEFAULT 12 block_acct_add_interval │ │ │ │ + 1791: 0080c1bc 200 FUNC GLOBAL DEFAULT 12 block_acct_add_interval │ │ │ │ 1792: 005a961c 164 FUNC GLOBAL DEFAULT 12 replay_account_executed_instructions │ │ │ │ - 1793: 00759494 204 FUNC GLOBAL DEFAULT 12 object_class_property_add │ │ │ │ - 1794: 00969934 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo │ │ │ │ - 1795: 00907cf0 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions │ │ │ │ + 1793: 007594dc 204 FUNC GLOBAL DEFAULT 12 object_class_property_add │ │ │ │ + 1794: 0096997c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo │ │ │ │ + 1795: 00907d38 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions │ │ │ │ 1796: 00da0f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CLOSEFD_EVENT │ │ │ │ 1797: 00d91b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_AUXMODE_EVENT │ │ │ │ 1798: 00d94b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_WRITE_EVENT │ │ │ │ 1799: 00d9daf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_FILE_ERR_EVENT │ │ │ │ - 1800: 009d8404 248 FUNC GLOBAL DEFAULT 12 vduse_dev_destroy │ │ │ │ - 1801: 0070ef38 152 FUNC GLOBAL DEFAULT 12 address_space_destroy │ │ │ │ + 1800: 009d844c 248 FUNC GLOBAL DEFAULT 12 vduse_dev_destroy │ │ │ │ + 1801: 0070ef80 152 FUNC GLOBAL DEFAULT 12 address_space_destroy │ │ │ │ 1802: 00d8f2d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_RECV_FIFO_EVENT │ │ │ │ - 1803: 009c005c 160 FUNC GLOBAL DEFAULT 12 iov_discard_back │ │ │ │ - 1804: 008cd804 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVpc │ │ │ │ + 1803: 009c00a4 160 FUNC GLOBAL DEFAULT 12 iov_discard_back │ │ │ │ + 1804: 008cd84c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVpc │ │ │ │ 1805: 0025e840 24 FUNC GLOBAL DEFAULT 12 cpu_list_generation_id_get │ │ │ │ 1806: 00d98c60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_READL_EVENT │ │ │ │ 1807: 00dc7cee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_PROBE_DSTATE │ │ │ │ 1808: 004fdb98 1244 FUNC GLOBAL DEFAULT 12 AUD_open_out │ │ │ │ - 1809: 00915584 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPC │ │ │ │ + 1809: 009155cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPC │ │ │ │ 1810: 002911cc 332 FUNC GLOBAL DEFAULT 12 bfloat16_to_float32 │ │ │ │ 1811: 00dc66f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_OVERRUN_DETECTED_DSTATE │ │ │ │ - 1812: 008f7884 432 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase_members │ │ │ │ - 1813: 007f8768 880 FUNC GLOBAL DEFAULT 12 job_create │ │ │ │ + 1812: 008f78cc 432 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase_members │ │ │ │ + 1813: 007f87b0 880 FUNC GLOBAL DEFAULT 12 job_create │ │ │ │ 1814: 003e202c 264 FUNC GLOBAL DEFAULT 12 desc_ring_set_size │ │ │ │ 1815: 00ce4064 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl8re32_v │ │ │ │ 1816: 00dc862c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_DSTATE │ │ │ │ 1817: 00d9209c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_AP_EVENT │ │ │ │ - 1818: 00943a7c 840 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties_members │ │ │ │ + 1818: 00943ac4 840 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties_members │ │ │ │ 1819: 002aaa74 172 FUNC GLOBAL DEFAULT 12 helper_gvec_umax16 │ │ │ │ 1820: 00d9de60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_QUEUE_PAGES_EVENT │ │ │ │ - 1821: 00794400 4 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ptr │ │ │ │ + 1821: 00794448 4 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ptr │ │ │ │ 1822: 00d8cffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_GET_FEATURES_EVENT │ │ │ │ 1823: 00dc739e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_IND_DSTATE │ │ │ │ 1824: 0058e9b0 352 FUNC GLOBAL DEFAULT 12 qemu_new_nic │ │ │ │ 1825: 0033b5f8 604 FUNC GLOBAL DEFAULT 12 query_numa_node_mem │ │ │ │ 1826: 00d9b438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_MMAPS_SET_ENABLED_EVENT │ │ │ │ 1827: 00304558 140 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_update │ │ │ │ 1828: 00d94428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESCR_EVENT │ │ │ │ - 1829: 00919ed8 28 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo_members │ │ │ │ + 1829: 00919f20 28 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo_members │ │ │ │ 1830: 00da2ba4 4 OBJECT GLOBAL DEFAULT 25 acpi_tables_len │ │ │ │ 1831: 00492f70 272 FUNC GLOBAL DEFAULT 12 usb_ep_set_type │ │ │ │ 1832: 00436c70 1008 FUNC GLOBAL DEFAULT 12 scsi_req_data │ │ │ │ 1833: 00dc61da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_READ_CB_DSTATE │ │ │ │ 1834: 002b3424 132 FUNC GLOBAL DEFAULT 12 qemu_console_get_cursor │ │ │ │ - 1835: 006cc4ec 32 FUNC GLOBAL DEFAULT 12 vfio_device_state_is_precopy │ │ │ │ + 1835: 006cc534 32 FUNC GLOBAL DEFAULT 12 vfio_device_state_is_precopy │ │ │ │ 1836: 00d9601c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_RTC_READ_EVENT │ │ │ │ 1837: 00dc7c02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_READ_FAILED_DSTATE │ │ │ │ 1838: 0061bff4 96 FUNC GLOBAL DEFAULT 12 helper_vwmaccu_vx_b │ │ │ │ 1839: 00d9a300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_ASYNC_EVENT │ │ │ │ 1840: 00304a08 24 FUNC GLOBAL DEFAULT 12 acpi_pm1_cnt_reset │ │ │ │ - 1841: 008e9ed8 224 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_amend_arg_members │ │ │ │ + 1841: 008e9f20 224 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_amend_arg_members │ │ │ │ 1842: 00d9205c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_UPDATE_IRQ_EVENT │ │ │ │ 1843: 00d99138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_SCSI_CMD_INVALID_LUN_EVENT │ │ │ │ 1844: 00dc76ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_READ_UNDERFLOW_DSTATE │ │ │ │ 1845: 00c87bf0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pci_devfn │ │ │ │ 1846: 0042e468 204 FUNC GLOBAL DEFAULT 12 pci_bridge_dev_plug_cb │ │ │ │ 1847: 0061c054 96 FUNC GLOBAL DEFAULT 12 helper_vwmaccu_vx_h │ │ │ │ 1848: 00290a5c 364 FUNC GLOBAL DEFAULT 12 float16_to_float32 │ │ │ │ 1849: 00dc7652 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_CMP_RING_PUT_DSTATE │ │ │ │ 1850: 00d89fd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_COMPLETE_EVENT │ │ │ │ - 1851: 0096b358 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageFormat │ │ │ │ + 1851: 0096b3a0 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageFormat │ │ │ │ 1852: 00d9c93c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPIO_WRITE_EVENT │ │ │ │ 1853: 00d8f774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_REG_H2D_FIS_RES_EVENT │ │ │ │ 1854: 0037b7e0 4 FUNC GLOBAL DEFAULT 12 i2c_slave_realize_and_unref │ │ │ │ - 1855: 008ff850 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper_members │ │ │ │ - 1856: 0075170c 32 FUNC GLOBAL DEFAULT 12 device_class_set_parent_unrealize │ │ │ │ + 1855: 008ff898 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper_members │ │ │ │ + 1856: 00751754 32 FUNC GLOBAL DEFAULT 12 device_class_set_parent_unrealize │ │ │ │ 1857: 0058f3b4 292 FUNC GLOBAL DEFAULT 12 qemu_receive_packet │ │ │ │ 1858: 00d8a908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_TIMER_CB_EVENT │ │ │ │ - 1859: 0073ae74 20 FUNC GLOBAL DEFAULT 12 tlb_protect_code │ │ │ │ + 1859: 0073aebc 20 FUNC GLOBAL DEFAULT 12 tlb_protect_code │ │ │ │ 1860: 00d8d14c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_SAMPLE_COUNT_RD_EVENT │ │ │ │ 1861: 0061c0b4 96 FUNC GLOBAL DEFAULT 12 helper_vwmaccu_vx_w │ │ │ │ 1862: 0048e8a4 240 FUNC GLOBAL DEFAULT 12 usb_bus_new │ │ │ │ - 1863: 0082396c 372 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdlock │ │ │ │ + 1863: 008239b4 372 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdlock │ │ │ │ 1864: 00d8aef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_START_PART_EVENT │ │ │ │ 1865: 00dc80da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_POSTCOPY_LOOP_DSTATE │ │ │ │ 1866: 002abd0c 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_reset │ │ │ │ 1867: 00d98b80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_HIT_EVENT │ │ │ │ - 1868: 0094e328 92 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddress │ │ │ │ - 1869: 00947168 324 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties │ │ │ │ - 1870: 007f9130 8 FUNC GLOBAL DEFAULT 12 job_progress_increase_remaining │ │ │ │ - 1871: 007f38f0 424 FUNC GLOBAL DEFAULT 12 bdrv_make_empty │ │ │ │ + 1868: 0094e370 92 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddress │ │ │ │ + 1869: 009471b0 324 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties │ │ │ │ + 1870: 007f9178 8 FUNC GLOBAL DEFAULT 12 job_progress_increase_remaining │ │ │ │ + 1871: 007f3938 424 FUNC GLOBAL DEFAULT 12 bdrv_make_empty │ │ │ │ 1872: 00dc81a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_UDP_MISCOMPARE_DSTATE │ │ │ │ 1873: 002c40b8 204 FUNC GLOBAL DEFAULT 12 udmabuf_fd │ │ │ │ 1874: 00d9be80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_PUT_DOMAIN_EVENT │ │ │ │ 1875: 00cb4c60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub16 │ │ │ │ 1876: 00ce3404 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsof_m │ │ │ │ 1877: 00d91408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_LOCAL_DELIVER_EVENT │ │ │ │ - 1878: 009d2fa8 248 FUNC GLOBAL DEFAULT 12 vu_rm_shared_object │ │ │ │ + 1878: 009d2ff0 248 FUNC GLOBAL DEFAULT 12 vu_rm_shared_object │ │ │ │ 1879: 00dc6df6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_DISABLE_DSTATE │ │ │ │ 1880: 0025e858 356 FUNC GLOBAL DEFAULT 12 cpu_list_add │ │ │ │ 1881: 00dc80fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_GTREE_END_DSTATE │ │ │ │ - 1882: 008bcd00 144 FUNC GLOBAL DEFAULT 12 qemu_chr_find │ │ │ │ + 1882: 008bcd48 144 FUNC GLOBAL DEFAULT 12 qemu_chr_find │ │ │ │ 1883: 00dc858c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SET_REPLICATION_DSTATE │ │ │ │ 1884: 005219a8 208 FUNC GLOBAL DEFAULT 12 qmp_set_action │ │ │ │ 1885: 00d940a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIRE_DELAYED_INTERRUPTS_EVENT │ │ │ │ 1886: 00dc82fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_PIXMAN_DSTATE │ │ │ │ 1887: 00d95254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_SETFEAT_EVENT │ │ │ │ 1888: 00c7880c 60 OBJECT GLOBAL DEFAULT 21 riscv_cpu_named_features │ │ │ │ - 1889: 00b84ed8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUSER │ │ │ │ - 1890: 008193d4 240 FUNC GLOBAL DEFAULT 12 blk_make_empty │ │ │ │ + 1889: 00b84f28 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUSER │ │ │ │ + 1890: 0081941c 240 FUNC GLOBAL DEFAULT 12 blk_make_empty │ │ │ │ 1891: 00d909e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPTI_EVENT │ │ │ │ 1892: 00dc86f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_CPU_TOPOLOGY_DSTATE │ │ │ │ 1893: 00d9fa7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_BLOCKDEV_CHANGE_EVENT │ │ │ │ 1894: 00cfe734 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmacc_vx_b │ │ │ │ - 1895: 00984780 56 FUNC GLOBAL DEFAULT 12 qdict_put_int │ │ │ │ + 1895: 009847c8 56 FUNC GLOBAL DEFAULT 12 qdict_put_int │ │ │ │ 1896: 006054a8 808 FUNC GLOBAL DEFAULT 12 helper_vl4re16_v │ │ │ │ 1897: 00d97e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_DATA_ENGINE_IDLE_EVENT │ │ │ │ 1898: 005c4a20 48 FUNC GLOBAL DEFAULT 12 imsic_num_bits │ │ │ │ 1899: 00dc674e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_READ_FIFO_DSTATE │ │ │ │ 1900: 00d9fe9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_SYNC_EVENT │ │ │ │ 1901: 002ab600 328 FUNC GLOBAL DEFAULT 12 plugin_reset_uninstall │ │ │ │ 1902: 00604f2c 804 FUNC GLOBAL DEFAULT 12 helper_vl2re64_v │ │ │ │ 1903: 00cfe5a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmacc_vx_d │ │ │ │ - 1904: 0078c6e8 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i32_chk │ │ │ │ - 1905: 00729604 1636 FUNC GLOBAL DEFAULT 12 colo_flush_ram_cache │ │ │ │ + 1904: 0078c730 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i32_chk │ │ │ │ + 1905: 0072964c 1636 FUNC GLOBAL DEFAULT 12 colo_flush_ram_cache │ │ │ │ 1906: 00dc802a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_INCOMING_MIGRATION_CO_POSTCOPY_END_MAIN_DSTATE │ │ │ │ 1907: 00dc70ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PRE_SAVE_DSTATE │ │ │ │ 1908: 002aab20 176 FUNC GLOBAL DEFAULT 12 helper_gvec_umax32 │ │ │ │ 1909: 00294914 264 FUNC GLOBAL DEFAULT 12 float64_to_int64 │ │ │ │ 1910: 00cfe6b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmacc_vx_h │ │ │ │ 1911: 00dc64ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_BUFFER_SIZE_DSTATE │ │ │ │ 1912: 00dc6f7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_LAST_DSTATE │ │ │ │ - 1913: 00934c10 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_fd_arg_members │ │ │ │ - 1914: 0099b2d8 8 FUNC GLOBAL DEFAULT 12 fifo8_num_used │ │ │ │ + 1913: 00934c58 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_fd_arg_members │ │ │ │ + 1914: 0099b320 8 FUNC GLOBAL DEFAULT 12 fifo8_num_used │ │ │ │ 1915: 00dc6c4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ENABLE_DSTATE │ │ │ │ 1916: 00da0cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_LOAD_DEVICES_STATE_EVENT │ │ │ │ - 1917: 008dabec 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_set_speed_arg_members │ │ │ │ + 1917: 008dac34 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_set_speed_arg_members │ │ │ │ 1918: 00d8bca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_SIMPLE_REPLY_EVENT │ │ │ │ - 1919: 007e5350 256 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename_from_filename │ │ │ │ + 1919: 007e5398 256 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename_from_filename │ │ │ │ 1920: 00dc7b98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PROCESS_LISTS_DSTATE │ │ │ │ 1921: 00dc76b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_INVALID_DSTATE │ │ │ │ - 1922: 008cc77c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkreplay │ │ │ │ - 1923: 008e6058 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_set_active_arg_members │ │ │ │ + 1922: 008cc7c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkreplay │ │ │ │ + 1923: 008e60a0 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_set_active_arg_members │ │ │ │ 1924: 00d8fa04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_EVENT │ │ │ │ - 1925: 0077e608 268 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i32 │ │ │ │ - 1926: 009261e4 228 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats_members │ │ │ │ + 1925: 0077e650 268 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i32 │ │ │ │ + 1926: 0092622c 228 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats_members │ │ │ │ 1927: 00dc82c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_FORMAT_DSTATE │ │ │ │ 1928: 00d97fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_NORMAL_COMMAND_EVENT │ │ │ │ 1929: 00cfe62c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmacc_vx_w │ │ │ │ 1930: 00dc6f3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_TX_DESC_OWNER_DSTATE │ │ │ │ - 1931: 008d252c 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo │ │ │ │ + 1931: 008d2574 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo │ │ │ │ 1932: 00d98f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_CRB_MMIO_READ_EVENT │ │ │ │ 1933: 00dc6ac0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_WRITEB_DSTATE │ │ │ │ - 1934: 009d6f10 8 FUNC GLOBAL DEFAULT 12 vduse_queue_get_dev │ │ │ │ + 1934: 009d6f58 8 FUNC GLOBAL DEFAULT 12 vduse_queue_get_dev │ │ │ │ 1935: 00d96be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPD_EVENT │ │ │ │ 1936: 00dc610d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_virtio_c │ │ │ │ 1937: 00dc7e00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_VQ_GET_ADDR_DSTATE │ │ │ │ 1938: 00dc8060 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_AFTER_COMPLETE_DSTATE │ │ │ │ 1939: 00c81a18 12 OBJECT GLOBAL DEFAULT 21 ActionCompletionMode_lookup │ │ │ │ 1940: 00d909a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MOVI_EVENT │ │ │ │ - 1941: 009bf580 40 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat_iov │ │ │ │ + 1941: 009bf5c8 40 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat_iov │ │ │ │ 1942: 00dc77da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_LOG_NCOUNTS_DSTATE │ │ │ │ 1943: 005af738 128 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_read │ │ │ │ 1944: 00dc8398 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_PR_MANAGERS_DSTATE │ │ │ │ 1945: 0059b8ec 140 FUNC GLOBAL DEFAULT 12 packet_new │ │ │ │ 1946: 0055d748 36 FUNC GLOBAL DEFAULT 12 migrate_rdma │ │ │ │ 1947: 00d8f784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_REG_H2D_FIS_PMP_EVENT │ │ │ │ 1948: 00dc7770 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_BLOCKLEN_DSTATE │ │ │ │ @@ -1957,736 +1957,736 @@ │ │ │ │ 1953: 00d9b668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_SKIPPED_EVENT │ │ │ │ 1954: 00dc85a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_CONTINUE_DSTATE │ │ │ │ 1955: 00dc7d22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_ATTACH_DEVICE_DSTATE │ │ │ │ 1956: 00dc8102 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_GTREE_DSTATE │ │ │ │ 1957: 00dc6d5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_WRITE_DSTATE │ │ │ │ 1958: 00d9b4a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_GET_DEVICE_EVENT │ │ │ │ 1959: 00d9b8b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_DEP_DEVICES_EVENT │ │ │ │ - 1960: 00795b64 1140 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i │ │ │ │ - 1961: 008c76f4 656 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_change_medium_arg_members │ │ │ │ + 1960: 00795bac 1140 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i │ │ │ │ + 1961: 008c773c 656 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_change_medium_arg_members │ │ │ │ 1962: 00637d2c 408 FUNC GLOBAL DEFAULT 12 helper_vfncvt_xu_f_w_b │ │ │ │ 1963: 00d910a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_CLEAR_IRQ_EVENT │ │ │ │ 1964: 00cb4bdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub32 │ │ │ │ 1965: 00da1c0c 124 OBJECT GLOBAL DEFAULT 24 qapi_trace_events │ │ │ │ - 1966: 00747530 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_be │ │ │ │ + 1966: 00747578 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_be │ │ │ │ 1967: 00d9d110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_FIND_FD_EVENT │ │ │ │ 1968: 00dc6ae0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_REALIZE_DSTATE │ │ │ │ 1969: 00dc825e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_UI_INFO_DSTATE │ │ │ │ - 1970: 00748bc0 8 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_enabled │ │ │ │ - 1971: 007e9818 24 FUNC GLOBAL DEFAULT 12 bdrv_get_backing_filename │ │ │ │ + 1970: 00748c08 8 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_enabled │ │ │ │ + 1971: 007e9860 24 FUNC GLOBAL DEFAULT 12 bdrv_get_backing_filename │ │ │ │ 1972: 00637ec4 388 FUNC GLOBAL DEFAULT 12 helper_vfncvt_xu_f_w_h │ │ │ │ 1973: 00dc60e6 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_job_c │ │ │ │ 1974: 00dc614a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_LIST_DSTATE │ │ │ │ 1975: 00dc6716 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_INTCLR_DSTATE │ │ │ │ 1976: 00d95b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC64_EVENT │ │ │ │ 1977: 00dc785a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_INTERRUPT_OVERFLOW_DSTATE │ │ │ │ - 1978: 0075572c 92 FUNC GLOBAL DEFAULT 12 object_property_add_new_container │ │ │ │ - 1979: 00795fd8 820 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2s │ │ │ │ + 1978: 00755774 92 FUNC GLOBAL DEFAULT 12 object_property_add_new_container │ │ │ │ + 1979: 00796020 820 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2s │ │ │ │ 1980: 00dc6172 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_QUEUE_DSTATE │ │ │ │ 1981: 00d96e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_RESELECT_EVENT │ │ │ │ - 1982: 00742aa0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_le │ │ │ │ + 1982: 00742ae8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_le │ │ │ │ 1983: 004523fc 96 FUNC GLOBAL DEFAULT 12 lsi53c8xx_handle_legacy_cmdline │ │ │ │ - 1984: 0075b9c4 320 FUNC GLOBAL DEFAULT 12 object_get_canonical_path_component │ │ │ │ - 1985: 008e78f4 568 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed_members │ │ │ │ + 1984: 0075ba0c 320 FUNC GLOBAL DEFAULT 12 object_get_canonical_path_component │ │ │ │ + 1985: 008e793c 568 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed_members │ │ │ │ 1986: 00da0d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SET_GLOBAL_DIRTY_LOG_EVENT │ │ │ │ 1987: 00dc6a9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_BLOCK_DSTATE │ │ │ │ - 1988: 009d5678 624 FUNC GLOBAL DEFAULT 12 vu_queue_pop │ │ │ │ + 1988: 009d56c0 624 FUNC GLOBAL DEFAULT 12 vu_queue_pop │ │ │ │ 1989: 00dc7410 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IRQ_MSIX_DSTATE │ │ │ │ 1990: 00d8c1ac 120 OBJECT GLOBAL DEFAULT 24 backends_tpm_trace_events │ │ │ │ - 1991: 0093c060 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions │ │ │ │ - 1992: 00967644 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfoList │ │ │ │ + 1991: 0093c0a8 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions │ │ │ │ + 1992: 0096768c 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfoList │ │ │ │ 1993: 00638048 376 FUNC GLOBAL DEFAULT 12 helper_vfncvt_xu_f_w_w │ │ │ │ 1994: 005edd78 152 FUNC GLOBAL DEFAULT 12 helper_hyp_hlv_wu │ │ │ │ 1995: 00dc7940 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_UTRL_SLOT_BUSY_DSTATE │ │ │ │ 1996: 0039382c 12 FUNC GLOBAL DEFAULT 12 get_plugged_memory_size │ │ │ │ 1997: 00290bc8 368 FUNC GLOBAL DEFAULT 12 float16_to_float64 │ │ │ │ 1998: 00dc8338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_UPDATE_DSTATE │ │ │ │ 1999: 006085a8 96 FUNC GLOBAL DEFAULT 12 helper_vwaddu_vx_b │ │ │ │ - 2000: 0086a170 552 FUNC GLOBAL DEFAULT 12 bdrv_all_create_snapshot │ │ │ │ - 2001: 007966ac 1108 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3i │ │ │ │ + 2000: 0086a1b8 552 FUNC GLOBAL DEFAULT 12 bdrv_all_create_snapshot │ │ │ │ + 2001: 007966f4 1108 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3i │ │ │ │ 2002: 00611498 576 FUNC GLOBAL DEFAULT 12 helper_vmsltu_vv_b │ │ │ │ 2003: 00d9b2f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_REGISTER_EVENT │ │ │ │ 2004: 00611b58 592 FUNC GLOBAL DEFAULT 12 helper_vmsltu_vv_d │ │ │ │ 2005: 00dc60f4 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_net_c │ │ │ │ 2006: 00608608 96 FUNC GLOBAL DEFAULT 12 helper_vwaddu_vx_h │ │ │ │ 2007: 00dc7d4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_FIXUP_DSTATE │ │ │ │ 2008: 00da222c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANON_RAM_FREE_EVENT │ │ │ │ 2009: 006116d8 576 FUNC GLOBAL DEFAULT 12 helper_vmsltu_vv_h │ │ │ │ - 2010: 00822050 120 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap │ │ │ │ - 2011: 006b963c 892 FUNC GLOBAL DEFAULT 12 riscv_aplic_create │ │ │ │ - 2012: 009b623c 44 FUNC GLOBAL DEFAULT 12 qemu_clock_run_timers │ │ │ │ + 2010: 00822098 120 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap │ │ │ │ + 2011: 006b9684 892 FUNC GLOBAL DEFAULT 12 riscv_aplic_create │ │ │ │ + 2012: 009b6284 44 FUNC GLOBAL DEFAULT 12 qemu_clock_run_timers │ │ │ │ 2013: 00d98a30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_READ_EVENT │ │ │ │ 2014: 00dc7a74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG1_READ_DSTATE │ │ │ │ 2015: 00da0b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_LOAD_EVENT │ │ │ │ 2016: 00c81aec 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendServiceType_lookup │ │ │ │ 2017: 00d9ad20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PACKET_STATE_FAULT_EVENT │ │ │ │ 2018: 004d75b0 188 FUNC GLOBAL DEFAULT 12 virtio_bus_grab_ioeventfd │ │ │ │ 2019: 00d99d80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_RESPONSE_EVENT │ │ │ │ 2020: 00608668 96 FUNC GLOBAL DEFAULT 12 helper_vwaddu_vx_w │ │ │ │ - 2021: 0085e998 4780 FUNC GLOBAL DEFAULT 12 qcow2_check_refcounts │ │ │ │ - 2022: 00871bc0 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_export │ │ │ │ + 2021: 0085e9e0 4780 FUNC GLOBAL DEFAULT 12 qcow2_check_refcounts │ │ │ │ + 2022: 00871c08 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_export │ │ │ │ 2023: 00dc79e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_PARTIAL_OBJECT_DSTATE │ │ │ │ - 2024: 00734770 2568 FUNC GLOBAL DEFAULT 12 tb_gen_code │ │ │ │ + 2024: 007347b8 2568 FUNC GLOBAL DEFAULT 12 tb_gen_code │ │ │ │ 2025: 005b46ac 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_end_code │ │ │ │ 2026: 00611918 576 FUNC GLOBAL DEFAULT 12 helper_vmsltu_vv_w │ │ │ │ - 2027: 008dac5c 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_cancel_arg_members │ │ │ │ - 2028: 00815f58 156 FUNC GLOBAL DEFAULT 12 blk_is_sg │ │ │ │ + 2027: 008daca4 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_cancel_arg_members │ │ │ │ + 2028: 00815fa0 156 FUNC GLOBAL DEFAULT 12 blk_is_sg │ │ │ │ 2029: 005a8474 56 FUNC GLOBAL DEFAULT 12 can_bus_insert_client │ │ │ │ - 2030: 009ab6e0 452 FUNC GLOBAL DEFAULT 12 int128_divs │ │ │ │ - 2031: 008cf26c 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper_members │ │ │ │ + 2030: 009ab728 452 FUNC GLOBAL DEFAULT 12 int128_divs │ │ │ │ + 2031: 008cf2b4 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper_members │ │ │ │ 2032: 005ea1ec 28 FUNC GLOBAL DEFAULT 12 helper_fmaxm_d │ │ │ │ - 2033: 009ab548 208 FUNC GLOBAL DEFAULT 12 int128_divu │ │ │ │ + 2033: 009ab590 208 FUNC GLOBAL DEFAULT 12 int128_divu │ │ │ │ 2034: 00d910f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_READ_EVENT │ │ │ │ 2035: 005eab40 184 FUNC GLOBAL DEFAULT 12 helper_fmaxm_h │ │ │ │ 2036: 00dc8388 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_REMOVE_MEDIUM_DSTATE │ │ │ │ 2037: 0038e578 704 FUNC GLOBAL DEFAULT 12 hid_pointer_poll │ │ │ │ - 2038: 00814b3c 112 FUNC GLOBAL DEFAULT 12 blk_iostatus │ │ │ │ + 2038: 00814b84 112 FUNC GLOBAL DEFAULT 12 blk_iostatus │ │ │ │ 2039: 00dc8570 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DIRTY_RATE_DSTATE │ │ │ │ 2040: 00dc6a38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII3112_WRITE_DSTATE │ │ │ │ 2041: 00dc6b4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_RECOMPUTE_STATE_DSTATE │ │ │ │ 2042: 002aabd0 200 FUNC GLOBAL DEFAULT 12 helper_gvec_umax64 │ │ │ │ - 2043: 00747328 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_be │ │ │ │ - 2044: 0070c088 184 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_discarded │ │ │ │ + 2043: 00747370 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_be │ │ │ │ + 2044: 0070c0d0 184 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_discarded │ │ │ │ 2045: 005693e0 324 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_listen │ │ │ │ - 2046: 0075ca28 328 FUNC GLOBAL DEFAULT 12 object_resolve_type_unambiguous │ │ │ │ + 2046: 0075ca70 328 FUNC GLOBAL DEFAULT 12 object_resolve_type_unambiguous │ │ │ │ 2047: 00ce8f48 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsltu_vv_b │ │ │ │ 2048: 00dc797c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_SETUP_DSTATE │ │ │ │ - 2049: 00796f28 964 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4i │ │ │ │ + 2049: 00796f70 964 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4i │ │ │ │ 2050: 00304f9c 20 FUNC GLOBAL DEFAULT 12 acpi_send_gpe_event │ │ │ │ 2051: 00dc7156 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_NOT_WRITTEN_TO_GUEST_DSTATE │ │ │ │ 2052: 00d8aa88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_EXTENDED_HEADERS_COMPLIANCE_EVENT │ │ │ │ 2053: 0042a928 264 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_push_attention_button │ │ │ │ 2054: 00d9e6f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VM_STOP_FLUSH_ALL_EVENT │ │ │ │ 2055: 00d8af18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_START_REQ_EVENT │ │ │ │ 2056: 00dc7444 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RS5C372_SEND_DSTATE │ │ │ │ 2057: 00ce8dbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsltu_vv_d │ │ │ │ 2058: 002b3828 16 FUNC GLOBAL DEFAULT 12 qemu_console_get_index │ │ │ │ 2059: 003a9db0 60 FUNC GLOBAL DEFAULT 12 net_tx_pkt_uninit │ │ │ │ 2060: 00d93e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CFG_SUPPORT_VIRTIO_EVENT │ │ │ │ 2061: 00dc86ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_CPU_TOPOLOGY_DSTATE │ │ │ │ 2062: 00d8f104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_FAULT_EVENT │ │ │ │ - 2063: 00740410 116 FUNC GLOBAL DEFAULT 12 cpu_stb_data_ra │ │ │ │ - 2064: 0071b368 100 FUNC GLOBAL DEFAULT 12 address_space_stl_be │ │ │ │ + 2063: 00740458 116 FUNC GLOBAL DEFAULT 12 cpu_stb_data_ra │ │ │ │ + 2064: 0071b3b0 100 FUNC GLOBAL DEFAULT 12 address_space_stl_be │ │ │ │ 2065: 0038527c 84 FUNC GLOBAL DEFAULT 12 ide_abort_command │ │ │ │ 2066: 005e9a20 120 FUNC GLOBAL DEFAULT 12 helper_fmaxm_s │ │ │ │ - 2067: 0075b3ac 372 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_propsv │ │ │ │ + 2067: 0075b3f4 372 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_propsv │ │ │ │ 2068: 00d9fa6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_CHANGE_EVENT │ │ │ │ 2069: 00ce8ec4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsltu_vv_h │ │ │ │ 2070: 00dc7dc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_SYSTEM_RESET_DSTATE │ │ │ │ 2071: 00dc7d86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_SEND_RESPONSE_DSTATE │ │ │ │ 2072: 00d8fb54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_RESET_EVENT │ │ │ │ 2073: 005fa8a8 1988 FUNC GLOBAL DEFAULT 12 helper_vle32_v │ │ │ │ 2074: 002b4f70 24 FUNC GLOBAL DEFAULT 12 cursor_ref │ │ │ │ - 2075: 0078288c 300 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i64 │ │ │ │ - 2076: 00962744 364 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange │ │ │ │ - 2077: 00817f30 212 FUNC GLOBAL DEFAULT 12 blk_update_root_state │ │ │ │ - 2078: 009c602c 516 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_init_irq │ │ │ │ - 2079: 008171dc 152 FUNC GLOBAL DEFAULT 12 blk_co_ioctl │ │ │ │ + 2075: 007828d4 300 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i64 │ │ │ │ + 2076: 0096278c 364 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange │ │ │ │ + 2077: 00817f78 212 FUNC GLOBAL DEFAULT 12 blk_update_root_state │ │ │ │ + 2078: 009c6074 516 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_init_irq │ │ │ │ + 2079: 00817224 152 FUNC GLOBAL DEFAULT 12 blk_co_ioctl │ │ │ │ 2080: 00d9b108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_START_EVENT │ │ │ │ - 2081: 00960378 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfo │ │ │ │ - 2082: 0099b6d0 108 FUNC GLOBAL DEFAULT 12 error_report_err │ │ │ │ + 2081: 009603c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfo │ │ │ │ + 2082: 0099b718 108 FUNC GLOBAL DEFAULT 12 error_report_err │ │ │ │ 2083: 00d9df40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_PUT_FD_EVENT │ │ │ │ 2084: 00dc8362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QDEV_UPDATE_PARENT_BUS_DSTATE │ │ │ │ - 2085: 00929ec8 292 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel_members │ │ │ │ + 2085: 00929f10 292 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel_members │ │ │ │ 2086: 00d8d424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_CHIP_ERASE_EVENT │ │ │ │ 2087: 00ce8e40 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsltu_vv_w │ │ │ │ 2088: 00428a5c 12 FUNC GLOBAL DEFAULT 12 pcie_cap_v1_exit │ │ │ │ - 2089: 009b372c 356 FUNC GLOBAL DEFAULT 12 qemu_coroutine_new │ │ │ │ - 2090: 00828860 24 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel_async │ │ │ │ + 2089: 009b3774 356 FUNC GLOBAL DEFAULT 12 qemu_coroutine_new │ │ │ │ + 2090: 008288a8 24 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel_async │ │ │ │ 2091: 00dc82b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_UNTHROTTLE_FORCED_DSTATE │ │ │ │ - 2092: 0095beb0 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssPerDirectionOptions │ │ │ │ + 2092: 0095bef8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssPerDirectionOptions │ │ │ │ 2093: 002b29e0 232 FUNC GLOBAL DEFAULT 12 dpy_cursor_define │ │ │ │ 2094: 00ce4dcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlse64_v │ │ │ │ 2095: 00dc8496 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_UNCORRECTABLE_ERRORS_DSTATE │ │ │ │ 2096: 00d9e100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_SYNC_EVENT │ │ │ │ - 2097: 007b088c 164 FUNC GLOBAL DEFAULT 12 qio_channel_pwrite │ │ │ │ + 2097: 007b08d4 164 FUNC GLOBAL DEFAULT 12 qio_channel_pwrite │ │ │ │ 2098: 002d02cc 336 FUNC GLOBAL DEFAULT 12 vnc_update_freq │ │ │ │ 2099: 00da2b50 4 OBJECT GLOBAL DEFAULT 25 using_spice │ │ │ │ 2100: 00d8cc20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_EJECT_SLOT_EVENT │ │ │ │ 2101: 00d8dfe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_READ_EVENT │ │ │ │ 2102: 00dc740e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IRQ_PIN_DSTATE │ │ │ │ 2103: 00dc69f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_HOST_DSTATE │ │ │ │ 2104: 00dc6e58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_WRITE_DSTATE │ │ │ │ - 2105: 0082586c 96 FUNC GLOBAL DEFAULT 12 bdrv_drain │ │ │ │ + 2105: 008258b4 96 FUNC GLOBAL DEFAULT 12 bdrv_drain │ │ │ │ 2106: 00d94578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_UNKNOWN_EVENT │ │ │ │ 2107: 00dc8c30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_LOCK_DSTATE │ │ │ │ 2108: 00dc695c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZIO_WRITE_DSTATE │ │ │ │ - 2109: 009b7ec0 804 FUNC GLOBAL DEFAULT 12 socket_parse │ │ │ │ + 2109: 009b7f08 804 FUNC GLOBAL DEFAULT 12 socket_parse │ │ │ │ 2110: 00d844a8 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_plain │ │ │ │ 2111: 00d91048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_SELECT_EVENT │ │ │ │ 2112: 00d96ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_CMD_RESP_EVENT │ │ │ │ 2113: 00cb4b58 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub64 │ │ │ │ 2114: 002b321c 272 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_device │ │ │ │ - 2115: 00913fe8 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuTopologyLevel │ │ │ │ - 2116: 009ba1d0 524 FUNC GLOBAL DEFAULT 12 buffer_move_empty │ │ │ │ - 2117: 007776f8 232 FUNC GLOBAL DEFAULT 12 tcg_temp_free_internal │ │ │ │ - 2118: 007f7c44 60 FUNC GLOBAL DEFAULT 12 job_txn_new │ │ │ │ + 2115: 00914030 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuTopologyLevel │ │ │ │ + 2116: 009ba218 524 FUNC GLOBAL DEFAULT 12 buffer_move_empty │ │ │ │ + 2117: 00777740 232 FUNC GLOBAL DEFAULT 12 tcg_temp_free_internal │ │ │ │ + 2118: 007f7c8c 60 FUNC GLOBAL DEFAULT 12 job_txn_new │ │ │ │ 2119: 002a4e40 164 FUNC GLOBAL DEFAULT 12 helper_gvec_abs16 │ │ │ │ - 2120: 0074812c 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_be_mmu │ │ │ │ + 2120: 00748174 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_be_mmu │ │ │ │ 2121: 00dc85a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_CONTINUE_DSTATE │ │ │ │ 2122: 00c87c90 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_multifd_compression │ │ │ │ 2123: 00dc71f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_ENTRY_DSTATE │ │ │ │ 2124: 00d99a60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_START_EVENT │ │ │ │ 2125: 0033fdac 24 FUNC GLOBAL DEFAULT 12 sysbus_has_mmio │ │ │ │ 2126: 00dc7a30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_SEND_STATUS_DSTATE │ │ │ │ 2127: 00d98b00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_SET_VALUE_EVENT │ │ │ │ 2128: 00dc60f0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_migration_c │ │ │ │ 2129: 00423030 460 FUNC GLOBAL DEFAULT 12 pci_data_write │ │ │ │ 2130: 002ff8f0 308 FUNC GLOBAL DEFAULT 12 aml_acquire │ │ │ │ - 2131: 0090dac4 1100 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_guest_memory │ │ │ │ - 2132: 008df740 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2_members │ │ │ │ + 2131: 0090db0c 1100 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_guest_memory │ │ │ │ + 2132: 008df788 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2_members │ │ │ │ 2133: 00dc7e4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_READ_DSTATE │ │ │ │ 2134: 00d94598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_STATUS_CHANGED_EVENT │ │ │ │ 2135: 00cfe944 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsac_vx_b │ │ │ │ - 2136: 008ffdf0 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper_members │ │ │ │ + 2136: 008ffe38 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper_members │ │ │ │ 2137: 002f725c 292 FUNC GLOBAL DEFAULT 12 v9fs_co_lstat │ │ │ │ 2138: 00cfe7b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsac_vx_d │ │ │ │ 2139: 00d98bc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_ENABLE_EVENT │ │ │ │ 2140: 00dc69cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_REG_H2D_FIS_PMP_DSTATE │ │ │ │ 2141: 00dc7184 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_TRIVIAL_DSTATE │ │ │ │ 2142: 0054449c 340 FUNC GLOBAL DEFAULT 12 migration_channel_read_peek │ │ │ │ 2143: 00cfe8c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsac_vx_h │ │ │ │ 2144: 002fd740 152 FUNC GLOBAL DEFAULT 12 aml_lgreater │ │ │ │ 2145: 00dc67d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_WRITE_DSTATE │ │ │ │ 2146: 0054feb0 528 FUNC GLOBAL DEFAULT 12 migrate_set_state │ │ │ │ 2147: 00c8133c 12 OBJECT GLOBAL DEFAULT 21 S390CpuState_lookup │ │ │ │ 2148: 00dc65de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_START_STOP_DSTATE │ │ │ │ - 2149: 00927714 244 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasList │ │ │ │ + 2149: 0092775c 244 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasList │ │ │ │ 2150: 00d9a470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSI_EVENT │ │ │ │ 2151: 00da4ab4 4 OBJECT GLOBAL DEFAULT 25 multifd_recv_state │ │ │ │ 2152: 002f78f4 232 FUNC GLOBAL DEFAULT 12 v9fs_co_close │ │ │ │ 2153: 00dc6930 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPFALLTHROUGH_DSTATE │ │ │ │ 2154: 00dc636a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_CANCEL_DSTATE │ │ │ │ 2155: 003324ac 792 FUNC GLOBAL DEFAULT 12 hmp_info_memdev │ │ │ │ 2156: 00d8b580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_CLOSE_EVENT │ │ │ │ 2157: 00dc8c82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REENTRANT_AIO_DSTATE │ │ │ │ 2158: 00dc83ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_MIRROR_DSTATE │ │ │ │ - 2159: 008daff8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobChangeOptions_base_members │ │ │ │ + 2159: 008db040 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobChangeOptions_base_members │ │ │ │ 2160: 00dc7016 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_RXDMA_READ_DSTATE │ │ │ │ 2161: 00c80c6c 12 OBJECT GLOBAL DEFAULT 21 BitmapSyncMode_lookup │ │ │ │ 2162: 00ce0518 132 OBJECT GLOBAL DEFAULT 24 helper_info_vse32_v_mask │ │ │ │ 2163: 00dc8c2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_RESET_TEMPORARY_DSTATE │ │ │ │ - 2164: 00757664 36 FUNC GLOBAL DEFAULT 12 type_register_static │ │ │ │ + 2164: 007576ac 36 FUNC GLOBAL DEFAULT 12 type_register_static │ │ │ │ 2165: 0063a230 264 FUNC GLOBAL DEFAULT 12 helper_vredmin_vs_b │ │ │ │ 2166: 00dc6216 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_IOV_DSTATE │ │ │ │ 2167: 00dc863a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_REPLAY_DSTATE │ │ │ │ - 2168: 008cc720 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkverify │ │ │ │ + 2168: 008cc768 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkverify │ │ │ │ 2169: 00dc6f36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PCS_REG_WRITE_DSTATE │ │ │ │ - 2170: 00997dec 144 FUNC GLOBAL DEFAULT 12 muls64 │ │ │ │ + 2170: 00997e34 144 FUNC GLOBAL DEFAULT 12 muls64 │ │ │ │ 2171: 0063a540 324 FUNC GLOBAL DEFAULT 12 helper_vredmin_vs_d │ │ │ │ - 2172: 00b0c208 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2_len │ │ │ │ + 2172: 00b0c258 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2_len │ │ │ │ 2173: 00cfe83c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsac_vx_w │ │ │ │ 2174: 00dc8c24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DUMP_MAPPING_DSTATE │ │ │ │ 2175: 0063a338 260 FUNC GLOBAL DEFAULT 12 helper_vredmin_vs_h │ │ │ │ 2176: 00cf6d84 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdiv_vv_b │ │ │ │ 2177: 00cf6bf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdiv_vv_d │ │ │ │ 2178: 00dc78a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_ENABLE_DSTATE │ │ │ │ 2179: 00dc69de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXECUTE_NCQ_COMMAND_WRITE_DSTATE │ │ │ │ 2180: 00d9fddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_NAMED_BLOCK_NODES_EVENT │ │ │ │ 2181: 00d009c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mnret │ │ │ │ - 2182: 008c4e04 92 FUNC GLOBAL DEFAULT 12 qapi_free_nullList │ │ │ │ - 2183: 0096fea4 332 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK_members │ │ │ │ - 2184: 00991708 8 FUNC GLOBAL DEFAULT 12 qemu_get_thread_id │ │ │ │ + 2182: 008c4e4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_nullList │ │ │ │ + 2183: 0096feec 332 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK_members │ │ │ │ + 2184: 00991750 8 FUNC GLOBAL DEFAULT 12 qemu_get_thread_id │ │ │ │ 2185: 00cf6d00 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdiv_vv_h │ │ │ │ 2186: 00d94768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_ADD_CHUNK_EVENT │ │ │ │ - 2187: 007e9830 276 FUNC GLOBAL DEFAULT 12 bdrv_co_get_info │ │ │ │ - 2188: 009bed60 212 FUNC GLOBAL DEFAULT 12 iov_memset │ │ │ │ + 2187: 007e9878 276 FUNC GLOBAL DEFAULT 12 bdrv_co_get_info │ │ │ │ + 2188: 009beda8 212 FUNC GLOBAL DEFAULT 12 iov_memset │ │ │ │ 2189: 0029d708 8 FUNC GLOBAL DEFAULT 12 float32_maxnum │ │ │ │ 2190: 00d9dfa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_GTREE_END_EVENT │ │ │ │ 2191: 00d8fd20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_INTR_EVENT │ │ │ │ 2192: 0055e474 36 FUNC GLOBAL DEFAULT 12 migrate_tls_creds │ │ │ │ 2193: 005dcddc 48 FUNC GLOBAL DEFAULT 12 riscv_cpu_set_geilen │ │ │ │ 2194: 00cb5314 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup8 │ │ │ │ 2195: 00d9a990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_UNALIGNED_EVENT │ │ │ │ 2196: 00d9c140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_FILL_EVENT │ │ │ │ 2197: 00dc63c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_ERROR_DSTATE │ │ │ │ - 2198: 0099ba00 168 FUNC GLOBAL DEFAULT 12 error_set_internal │ │ │ │ + 2198: 0099ba48 168 FUNC GLOBAL DEFAULT 12 error_set_internal │ │ │ │ 2199: 0063a43c 260 FUNC GLOBAL DEFAULT 12 helper_vredmin_vs_w │ │ │ │ 2200: 00dc713e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP6_DSTATE │ │ │ │ 2201: 006194d4 96 FUNC GLOBAL DEFAULT 12 helper_vmulhu_vv_b │ │ │ │ 2202: 00d91138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_S390_SUPPRESS_AIRQ_EVENT │ │ │ │ 2203: 00d95314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_ADDR_EVENT │ │ │ │ 2204: 00dc7ec4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCA955X_GPIO_CHANGE_DSTATE │ │ │ │ 2205: 005b451c 236 FUNC GLOBAL DEFAULT 12 dummy_start_vcpu_thread │ │ │ │ 2206: 006195f4 96 FUNC GLOBAL DEFAULT 12 helper_vmulhu_vv_d │ │ │ │ - 2207: 0074926c 292 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_expansion_arg_members │ │ │ │ - 2208: 00817478 52 FUNC GLOBAL DEFAULT 12 blk_get_request_alignment │ │ │ │ + 2207: 007492b4 292 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_expansion_arg_members │ │ │ │ + 2208: 008174c0 52 FUNC GLOBAL DEFAULT 12 blk_get_request_alignment │ │ │ │ 2209: 00d931f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_PACKET_EVENT │ │ │ │ 2210: 00287240 5804 FUNC GLOBAL DEFAULT 12 float64_muladd_scalbn │ │ │ │ 2211: 00dc6f8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_PHY_READ_NUM_DSTATE │ │ │ │ 2212: 00cf6c7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdiv_vv_w │ │ │ │ 2213: 00dc6f2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_TRANSMIT_PACKET_DSTATE │ │ │ │ 2214: 00d8d02c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_EXTREG_EVENT │ │ │ │ 2215: 00d9e040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_SAVE_LOOP_EVENT │ │ │ │ - 2216: 0097fae4 536 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_str │ │ │ │ + 2216: 0097fb2c 536 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_str │ │ │ │ 2217: 00619534 96 FUNC GLOBAL DEFAULT 12 helper_vmulhu_vv_h │ │ │ │ 2218: 00d96804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_AIO_SGIO_COMMAND_EVENT │ │ │ │ - 2219: 008228d0 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialize_part │ │ │ │ + 2219: 00822918 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialize_part │ │ │ │ 2220: 00dc7a3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_CLEAR_PORT_FEATURE_DSTATE │ │ │ │ 2221: 002a4ee4 164 FUNC GLOBAL DEFAULT 12 helper_gvec_abs32 │ │ │ │ 2222: 00304f1c 128 FUNC GLOBAL DEFAULT 12 acpi_update_sci │ │ │ │ - 2223: 007ddb00 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_resume │ │ │ │ + 2223: 007ddb48 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_resume │ │ │ │ 2224: 002fa784 204 FUNC GLOBAL DEFAULT 12 build_append_int_noprefix │ │ │ │ - 2225: 00818e7c 276 FUNC GLOBAL DEFAULT 12 blk_detach_dev │ │ │ │ + 2225: 00818ec4 276 FUNC GLOBAL DEFAULT 12 blk_detach_dev │ │ │ │ 2226: 00540e74 620 FUNC GLOBAL DEFAULT 12 monitor_disas │ │ │ │ 2227: 00d9da20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_START_EVENT │ │ │ │ 2228: 00dc856e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DIRTY_RATE_DSTATE │ │ │ │ - 2229: 0099db14 200 FUNC GLOBAL DEFAULT 12 qemu_read_config_file │ │ │ │ + 2229: 0099db5c 200 FUNC GLOBAL DEFAULT 12 qemu_read_config_file │ │ │ │ 2230: 00521a78 220 FUNC GLOBAL DEFAULT 12 hmp_info_status │ │ │ │ 2231: 002e6bcc 724 FUNC GLOBAL DEFAULT 12 local_open_nofollow │ │ │ │ 2232: 002fe088 184 FUNC GLOBAL DEFAULT 12 aml_named_field │ │ │ │ 2233: 00d9f174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_END_EVENT │ │ │ │ 2234: 00dc65d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CHMAP_INFO_DSTATE │ │ │ │ 2235: 005b07d0 96 FUNC GLOBAL DEFAULT 12 apply_str_list_filter │ │ │ │ 2236: 00586240 412 FUNC GLOBAL DEFAULT 12 qmp_human_monitor_command │ │ │ │ 2237: 00619594 96 FUNC GLOBAL DEFAULT 12 helper_vmulhu_vv_w │ │ │ │ - 2238: 0074517c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_be │ │ │ │ + 2238: 007451c4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_be │ │ │ │ 2239: 00d9bec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_INIT_IOMMU_MR_EVENT │ │ │ │ 2240: 00d971c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SATN_EVENT │ │ │ │ - 2241: 009d6f18 8 FUNC GLOBAL DEFAULT 12 vduse_queue_get_fd │ │ │ │ - 2242: 00744c30 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_be_mmu │ │ │ │ + 2241: 009d6f60 8 FUNC GLOBAL DEFAULT 12 vduse_queue_get_fd │ │ │ │ + 2242: 00744c78 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_be_mmu │ │ │ │ 2243: 00da19c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VNC_EVENT │ │ │ │ 2244: 00297628 248 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64_scalbn │ │ │ │ - 2245: 009393a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetLegacyNicOptions │ │ │ │ + 2245: 009393ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetLegacyNicOptions │ │ │ │ 2246: 002ae10c 188 FUNC GLOBAL DEFAULT 12 plugin_scoreboard_free │ │ │ │ 2247: 00dc74b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_READ_COMPLETE_DSTATE │ │ │ │ 2248: 00dc648a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_POST_LOAD_DSTATE │ │ │ │ - 2249: 00970578 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus │ │ │ │ + 2249: 009705c0 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus │ │ │ │ 2250: 00dc7f4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FILE_OUTGOING_DSTATE │ │ │ │ 2251: 00d99fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_EXIT_EVENT │ │ │ │ - 2252: 0099f888 164 FUNC GLOBAL DEFAULT 12 qemu_opt_has_help_opt │ │ │ │ - 2253: 0092a5b0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_global_dirty_log_arg_members │ │ │ │ - 2254: 0091b730 28 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper_members │ │ │ │ + 2252: 0099f8d0 164 FUNC GLOBAL DEFAULT 12 qemu_opt_has_help_opt │ │ │ │ + 2253: 0092a5f8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_global_dirty_log_arg_members │ │ │ │ + 2254: 0091b778 28 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper_members │ │ │ │ 2255: 00d95a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DSM_EVENT │ │ │ │ 2256: 00dc6302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_CO_PREADV_DSTATE │ │ │ │ 2257: 00cf73b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhu_vv_b │ │ │ │ 2258: 00dc6528 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETATTR_RETURN_DSTATE │ │ │ │ 2259: 00d9dcd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_UNFILL_EVENT │ │ │ │ - 2260: 00984848 216 FUNC GLOBAL DEFAULT 12 qdict_get │ │ │ │ + 2260: 00984890 216 FUNC GLOBAL DEFAULT 12 qdict_get │ │ │ │ 2261: 00cf7228 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhu_vv_d │ │ │ │ 2262: 00d97ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_UNHANDLED_CMD_EVENT │ │ │ │ - 2263: 007e861c 276 FUNC GLOBAL DEFAULT 12 bdrv_co_change_backing_file │ │ │ │ - 2264: 00818484 260 FUNC GLOBAL DEFAULT 12 blk_io_limits_disable │ │ │ │ - 2265: 007e7c38 380 FUNC GLOBAL DEFAULT 12 bdrv_child_try_set_perm │ │ │ │ + 2263: 007e8664 276 FUNC GLOBAL DEFAULT 12 bdrv_co_change_backing_file │ │ │ │ + 2264: 008184cc 260 FUNC GLOBAL DEFAULT 12 blk_io_limits_disable │ │ │ │ + 2265: 007e7c80 380 FUNC GLOBAL DEFAULT 12 bdrv_child_try_set_perm │ │ │ │ 2266: 00dc6e86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX1_MEM_READB_DSTATE │ │ │ │ 2267: 00d9d270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_MEM_FAULT_CPU_INDEX_EVENT │ │ │ │ - 2268: 0093413c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfo │ │ │ │ + 2268: 00934184 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfo │ │ │ │ 2269: 00cf7330 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhu_vv_h │ │ │ │ 2270: 00d8d784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_POSTLOAD_CB_EVENT │ │ │ │ 2271: 00cfd294 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdivu_vx_b │ │ │ │ - 2272: 00722330 48 FUNC GLOBAL DEFAULT 12 ram_bytes_remaining │ │ │ │ + 2272: 00722378 48 FUNC GLOBAL DEFAULT 12 ram_bytes_remaining │ │ │ │ 2273: 00d9223c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_READ_EVENT │ │ │ │ 2274: 00cfd108 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdivu_vx_d │ │ │ │ 2275: 00dc81e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SUBPAGE_WRITE_DSTATE │ │ │ │ 2276: 00cfce74 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwnmacc_vf_h │ │ │ │ 2277: 00d9efa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_START_EVENT │ │ │ │ 2278: 00dc6de4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_REG_READ_DSTATE │ │ │ │ 2279: 00cfd210 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdivu_vx_h │ │ │ │ 2280: 005ad2d0 172 FUNC GLOBAL DEFAULT 12 replay_char_read_all_save_error │ │ │ │ 2281: 00dc6ee6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_MAP_ROWS_DSTATE │ │ │ │ 2282: 00438ab4 576 FUNC GLOBAL DEFAULT 12 scsi_device_drained_end │ │ │ │ 2283: 00dc76e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_UPDATE_DSTATE │ │ │ │ - 2284: 00816bd4 332 FUNC GLOBAL DEFAULT 12 blk_co_pwrite │ │ │ │ + 2284: 00816c1c 332 FUNC GLOBAL DEFAULT 12 blk_co_pwrite │ │ │ │ 2285: 004bd02c 616 FUNC GLOBAL DEFAULT 12 usb_msd_command_complete │ │ │ │ - 2286: 0096b664 316 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo │ │ │ │ + 2286: 0096b6ac 316 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo │ │ │ │ 2287: 00dc8282 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_ACL_DSTATE │ │ │ │ - 2288: 00907fb4 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions │ │ │ │ + 2288: 00907ffc 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions │ │ │ │ 2289: 00d980f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_READ_EVENT │ │ │ │ - 2290: 00991fac 144 FUNC GLOBAL DEFAULT 12 qemu_socketpair │ │ │ │ - 2291: 00951498 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsValue │ │ │ │ + 2290: 00991ff4 144 FUNC GLOBAL DEFAULT 12 qemu_socketpair │ │ │ │ + 2291: 009514e0 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsValue │ │ │ │ 2292: 00cec35c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasubu_vv_b │ │ │ │ 2293: 00cf72ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhu_vv_w │ │ │ │ - 2294: 008cd580 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow2 │ │ │ │ - 2295: 009cdb88 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentRemovalPolicy │ │ │ │ + 2294: 008cd5c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow2 │ │ │ │ + 2295: 009cdbd0 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentRemovalPolicy │ │ │ │ 2296: 00cec1d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasubu_vv_d │ │ │ │ 2297: 00d94a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_DESC_WRITE_EVENT │ │ │ │ 2298: 00cfcdf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwnmacc_vf_w │ │ │ │ - 2299: 0094a5fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationS390 │ │ │ │ + 2299: 0094a644 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationS390 │ │ │ │ 2300: 00389e48 68 FUNC GLOBAL DEFAULT 12 ide_exit │ │ │ │ 2301: 00dc81e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_RAM_DEVICE_WRITE_DSTATE │ │ │ │ 2302: 0033a95c 1020 FUNC GLOBAL DEFAULT 12 set_numa_options │ │ │ │ 2303: 00dc6c5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_WRITE_DSTATE │ │ │ │ 2304: 00cec2d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasubu_vv_h │ │ │ │ - 2305: 00798530 160 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xor │ │ │ │ + 2305: 00798578 160 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xor │ │ │ │ 2306: 00dc83d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_RESUME_DSTATE │ │ │ │ 2307: 00cfd18c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdivu_vx_w │ │ │ │ - 2308: 0091cb68 320 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration │ │ │ │ + 2308: 0091cbb0 320 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration │ │ │ │ 2309: 00dc5e88 180 OBJECT GLOBAL DEFAULT 25 mig_stats │ │ │ │ 2310: 00dc82dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_EVENT_MAP_DSTATE │ │ │ │ - 2311: 00742bac 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_le_mmu │ │ │ │ + 2311: 00742bf4 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_le_mmu │ │ │ │ 2312: 00da1cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_SIZE_EVENT │ │ │ │ - 2313: 006ec058 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writeb │ │ │ │ + 2313: 006ec0a0 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writeb │ │ │ │ 2314: 00299444 252 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16_round_to_zero │ │ │ │ 2315: 00dc72f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_WRITE_NOT_AT_WP_DSTATE │ │ │ │ 2316: 00dc7932 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_ATTR_NOT_WRITABLE_DSTATE │ │ │ │ 2317: 00d9290c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMPHY_READ_EVENT │ │ │ │ 2318: 0052d5d0 308 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_insert │ │ │ │ 2319: 00dc766a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSIX_ENABLED_DSTATE │ │ │ │ 2320: 00cec254 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasubu_vv_w │ │ │ │ - 2321: 0077fb54 512 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i32 │ │ │ │ + 2321: 0077fb9c 512 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i32 │ │ │ │ 2322: 00dc6cc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_LOCAL_DELIVER_DSTATE │ │ │ │ 2323: 00d93788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_UPDATE_IRQ_EVENT │ │ │ │ - 2324: 006ec060 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writel │ │ │ │ - 2325: 007b0bbc 148 FUNC GLOBAL DEFAULT 12 qio_channel_set_delay │ │ │ │ + 2324: 006ec0a8 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writel │ │ │ │ + 2325: 007b0c04 148 FUNC GLOBAL DEFAULT 12 qio_channel_set_delay │ │ │ │ 2326: 00da2ca0 0 OBJECT GLOBAL DEFAULT 25 hw_compat_3_0 │ │ │ │ 2327: 00d01ee4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaeskf2_vi │ │ │ │ 2328: 00d90a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_BADWRITE_EVENT │ │ │ │ 2329: 00d8de98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SERIAL_RECEIVE_BYTE_EVENT │ │ │ │ 2330: 00cb9fe4 208 OBJECT GLOBAL DEFAULT 24 hw_compat_3_1 │ │ │ │ 2331: 00dc7566 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_ADD_MSG_BYTE_ERROR_DSTATE │ │ │ │ - 2332: 009632dc 320 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo │ │ │ │ - 2333: 0078b424 420 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i128_chk │ │ │ │ - 2334: 0093a7a4 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions │ │ │ │ + 2332: 00963324 320 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo │ │ │ │ + 2333: 0078b46c 420 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i128_chk │ │ │ │ + 2334: 0093a7ec 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions │ │ │ │ 2335: 00619654 96 FUNC GLOBAL DEFAULT 12 helper_vmulhsu_vv_b │ │ │ │ - 2336: 00b9a2dc 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_SUPPORTED │ │ │ │ - 2337: 007413a4 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orb_mmu │ │ │ │ + 2336: 00b9a334 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_SUPPORTED │ │ │ │ + 2337: 007413ec 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orb_mmu │ │ │ │ 2338: 002fef34 324 FUNC GLOBAL DEFAULT 12 aml_sleep │ │ │ │ 2339: 00619774 96 FUNC GLOBAL DEFAULT 12 helper_vmulhsu_vv_d │ │ │ │ 2340: 00da0da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_CANCEL_EVENT │ │ │ │ 2341: 002ac03c 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_mem_cb │ │ │ │ 2342: 00dc727c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMRSWTP_READONLY_DSTATE │ │ │ │ 2343: 00514454 44 FUNC GLOBAL DEFAULT 12 cpus_get_virtual_clock │ │ │ │ 2344: 004d6514 164 FUNC GLOBAL DEFAULT 12 vfio_display_reset │ │ │ │ 2345: 00dc7c0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_ATTACH_DSTATE │ │ │ │ 2346: 00dc77e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_WRITE_TDR_DSTATE │ │ │ │ 2347: 00dc652e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_STAT_DSTATE │ │ │ │ - 2348: 00808a18 20 FUNC GLOBAL DEFAULT 12 nbd_client_connection_enable_retry │ │ │ │ - 2349: 006ec05c 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writew │ │ │ │ + 2348: 00808a60 20 FUNC GLOBAL DEFAULT 12 nbd_client_connection_enable_retry │ │ │ │ + 2349: 006ec0a4 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writew │ │ │ │ 2350: 006196b4 96 FUNC GLOBAL DEFAULT 12 helper_vmulhsu_vv_h │ │ │ │ 2351: 00dc64d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_LOAD_ERROR_DSTATE │ │ │ │ 2352: 00dc75d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_ENSEL_DSTATE │ │ │ │ - 2353: 0075da8c 980 FUNC GLOBAL DEFAULT 12 user_creatable_add_type │ │ │ │ + 2353: 0075dad4 980 FUNC GLOBAL DEFAULT 12 user_creatable_add_type │ │ │ │ 2354: 00dc6ed4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMPHY_WRITE_DSTATE │ │ │ │ - 2355: 009bfd10 352 FUNC GLOBAL DEFAULT 12 qemu_iovec_clone │ │ │ │ - 2356: 008fe978 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf │ │ │ │ + 2355: 009bfd58 352 FUNC GLOBAL DEFAULT 12 qemu_iovec_clone │ │ │ │ + 2356: 008fe9c0 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf │ │ │ │ 2357: 00d95054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_INVALID_EVENT │ │ │ │ 2358: 00d9d460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_CLEANUP_RANGE_EVENT │ │ │ │ - 2359: 00950294 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequest │ │ │ │ + 2359: 009502dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequest │ │ │ │ 2360: 00d94498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_HAS_BUFFERS_EVENT │ │ │ │ 2361: 00dc8022 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SET_INCOMING_CHANNEL_DSTATE │ │ │ │ 2362: 00428fd0 192 FUNC GLOBAL DEFAULT 12 pcie_cap_lnkctl_init │ │ │ │ 2363: 00d8de68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_KBD_COMMAND_EVENT │ │ │ │ 2364: 00510dcc 188 FUNC GLOBAL DEFAULT 12 hmp_block_job_pause │ │ │ │ 2365: 00d8de88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNKBD_EVENT_IN_EVENT │ │ │ │ 2366: 00d9fc2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_CANCEL_EVENT │ │ │ │ 2367: 0062c9bc 780 FUNC GLOBAL DEFAULT 12 helper_vfrsqrt7_v_d │ │ │ │ 2368: 00dc6532 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_ATTACH_DSTATE │ │ │ │ - 2369: 007b9514 340 FUNC GLOBAL DEFAULT 12 qcrypto_block_open │ │ │ │ + 2369: 007b955c 340 FUNC GLOBAL DEFAULT 12 qcrypto_block_open │ │ │ │ 2370: 00619714 96 FUNC GLOBAL DEFAULT 12 helper_vmulhsu_vv_w │ │ │ │ 2371: 0062c444 704 FUNC GLOBAL DEFAULT 12 helper_vfrsqrt7_v_h │ │ │ │ 2372: 00da15c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_YANK_EVENT │ │ │ │ 2373: 00dc798a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_STALL_EP_DSTATE │ │ │ │ 2374: 002a4f88 184 FUNC GLOBAL DEFAULT 12 helper_gvec_abs64 │ │ │ │ 2375: 00d9d1c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_ERROR_EVENT │ │ │ │ 2376: 002684b0 204 FUNC GLOBAL DEFAULT 12 decode_xtheadmemidx │ │ │ │ - 2377: 0082c66c 420 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_zeroes │ │ │ │ + 2377: 0082c6b4 420 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_zeroes │ │ │ │ 2378: 00dc7472 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_HPM_CYCLE_WRITE_DSTATE │ │ │ │ - 2379: 0099aa14 220 FUNC GLOBAL DEFAULT 12 find_last_bit │ │ │ │ + 2379: 0099aa5c 220 FUNC GLOBAL DEFAULT 12 find_last_bit │ │ │ │ 2380: 00d99b00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_ADDRESS_EVENT │ │ │ │ 2381: 00dc6c6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLIC_CREATE_DEVICE_DSTATE │ │ │ │ 2382: 00dc7bb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_FULL_DSTATE │ │ │ │ 2383: 00dc74ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNMAP_DSTATE │ │ │ │ - 2384: 0092a5cc 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_load_devices_state_arg_members │ │ │ │ + 2384: 0092a614 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_load_devices_state_arg_members │ │ │ │ 2385: 00dc652a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETATTR_DSTATE │ │ │ │ - 2386: 0099996c 160 FUNC GLOBAL DEFAULT 12 slow_bitmap_full │ │ │ │ - 2387: 00919b3c 332 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU_members │ │ │ │ - 2388: 00929674 112 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs_members │ │ │ │ + 2386: 009999b4 160 FUNC GLOBAL DEFAULT 12 slow_bitmap_full │ │ │ │ + 2387: 00919b84 332 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU_members │ │ │ │ + 2388: 009296bc 112 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs_members │ │ │ │ 2389: 00dc853e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_UUID_DSTATE │ │ │ │ 2390: 0062c704 696 FUNC GLOBAL DEFAULT 12 helper_vfrsqrt7_v_w │ │ │ │ 2391: 00d9d8c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SET_OUTGOING_CHANNEL_EVENT │ │ │ │ 2392: 00d9d950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_SWITCHOVER_ACKED_EVENT │ │ │ │ 2393: 00dc6438 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_LIST_DSTATE │ │ │ │ 2394: 00da0374 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_dump_trace_events_trace_events │ │ │ │ 2395: 00dc6f00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_CPU_RESET_DSTATE │ │ │ │ 2396: 00dc73b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AIO_COPY_IN_CB_DSTATE │ │ │ │ 2397: 00dc82d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_BEGIN_DSTATE │ │ │ │ 2398: 00da16f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_PCI_EVENT │ │ │ │ 2399: 00dc70ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_REARM_TIMER_DSTATE │ │ │ │ - 2400: 00953be0 92 FUNC GLOBAL DEFAULT 12 qapi_free_Abort │ │ │ │ - 2401: 009442f0 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties │ │ │ │ - 2402: 008d68d8 1236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_commit_arg_members │ │ │ │ - 2403: 0098ef6c 164 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier_poll │ │ │ │ - 2404: 00906664 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptionsLUKS │ │ │ │ + 2400: 00953c28 92 FUNC GLOBAL DEFAULT 12 qapi_free_Abort │ │ │ │ + 2401: 00944338 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties │ │ │ │ + 2402: 008d6920 1236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_commit_arg_members │ │ │ │ + 2403: 0098efb4 164 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier_poll │ │ │ │ + 2404: 009066ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptionsLUKS │ │ │ │ 2405: 00dc74fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_TMF_RESP_DSTATE │ │ │ │ 2406: 00469a64 896 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_start │ │ │ │ 2407: 00dc728e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_INTMASK_WITH_MSIX_DSTATE │ │ │ │ 2408: 00dc8528 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_KVM_DSTATE │ │ │ │ 2409: 00300fac 1076 FUNC GLOBAL DEFAULT 12 build_spcr │ │ │ │ - 2410: 00777578 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_ptr │ │ │ │ + 2410: 007775c0 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_ptr │ │ │ │ 2411: 004edf1c 428 FUNC GLOBAL DEFAULT 12 vhost_dev_enable_notifiers │ │ │ │ 2412: 0055e598 664 FUNC GLOBAL DEFAULT 12 qmp_query_migrate_parameters │ │ │ │ - 2413: 007644b0 224 FUNC GLOBAL DEFAULT 12 gdb_create_default_process │ │ │ │ - 2414: 00813ffc 412 FUNC GLOBAL DEFAULT 12 blk_insert_bs │ │ │ │ + 2413: 007644f8 224 FUNC GLOBAL DEFAULT 12 gdb_create_default_process │ │ │ │ + 2414: 00814044 412 FUNC GLOBAL DEFAULT 12 blk_insert_bs │ │ │ │ 2415: 00bce888 48 OBJECT GLOBAL DEFAULT 21 serial_io_ops │ │ │ │ 2416: 00d928ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SID_READ_EVENT │ │ │ │ 2417: 00d9eee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_ACL_EVENT │ │ │ │ - 2418: 0098d8d8 120 FUNC GLOBAL DEFAULT 12 iec_binary_prefix │ │ │ │ + 2418: 0098d920 120 FUNC GLOBAL DEFAULT 12 iec_binary_prefix │ │ │ │ 2419: 00dc8bc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_BOOL_DSTATE │ │ │ │ 2420: 0049421c 72 FUNC GLOBAL DEFAULT 12 usb_desc_get_string │ │ │ │ 2421: 00d90628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_XIVE_SOURCE_RESET_EVENT │ │ │ │ 2422: 003382f4 8 FUNC GLOBAL DEFAULT 12 machine_phandle_start │ │ │ │ 2423: 00dc6fde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_BCAST_MATCH_DSTATE │ │ │ │ 2424: 00dc65a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_IDX_DSTATE │ │ │ │ 2425: 00dc7562 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_RESELECT_DSTATE │ │ │ │ - 2426: 00809634 132 FUNC GLOBAL DEFAULT 12 nbd_info_lookup │ │ │ │ + 2426: 0080967c 132 FUNC GLOBAL DEFAULT 12 nbd_info_lookup │ │ │ │ 2427: 00d8ecc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_RES_ATTACH_EVENT │ │ │ │ 2428: 00dc8590 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_LOAD_DEVICES_STATE_DSTATE │ │ │ │ 2429: 00d8e078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_WRITE_EVENT │ │ │ │ - 2430: 0072fef4 132 FUNC GLOBAL DEFAULT 12 accel_supported_gdbstub_sstep_flags │ │ │ │ - 2431: 008c56f4 244 FUNC GLOBAL DEFAULT 12 visit_type_uint32List │ │ │ │ + 2430: 0072ff3c 132 FUNC GLOBAL DEFAULT 12 accel_supported_gdbstub_sstep_flags │ │ │ │ + 2431: 008c573c 244 FUNC GLOBAL DEFAULT 12 visit_type_uint32List │ │ │ │ 2432: 002a7754 172 FUNC GLOBAL DEFAULT 12 helper_gvec_le8 │ │ │ │ - 2433: 00972a44 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_migrate_completed │ │ │ │ + 2433: 00972a8c 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_migrate_completed │ │ │ │ 2434: 00624f10 476 FUNC GLOBAL DEFAULT 12 helper_vfmacc_vv_d │ │ │ │ 2435: 00ce6a28 132 OBJECT GLOBAL DEFAULT 24 helper_info_vminu_vv_b │ │ │ │ 2436: 00dc8c2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_LOCKED_DSTATE │ │ │ │ 2437: 00dc8632 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_DELETE_BREAK_DSTATE │ │ │ │ 2438: 005178ec 1548 FUNC GLOBAL DEFAULT 12 dirtylimit_process │ │ │ │ 2439: 00ce689c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vminu_vv_d │ │ │ │ 2440: 00624bcc 436 FUNC GLOBAL DEFAULT 12 helper_vfmacc_vv_h │ │ │ │ 2441: 00dc690a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_INPUT_CONNECTED_DSTATE │ │ │ │ - 2442: 0080cb14 12 FUNC GLOBAL DEFAULT 12 aio_task_pool_status │ │ │ │ + 2442: 0080cb5c 12 FUNC GLOBAL DEFAULT 12 aio_task_pool_status │ │ │ │ 2443: 0041e73c 4 FUNC GLOBAL DEFAULT 12 pci_realize_and_unref │ │ │ │ 2444: 00dc8c00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_UNREGISTER_MEMORY_FAILED_DSTATE │ │ │ │ - 2445: 00794840 200 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32 │ │ │ │ + 2445: 00794888 200 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32 │ │ │ │ 2446: 00d99a20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_AUTO_SCAN_ENABLED_EVENT │ │ │ │ 2447: 00ce69a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vminu_vv_h │ │ │ │ 2448: 0054f03c 24 FUNC GLOBAL DEFAULT 12 migration_incoming_colo_enabled │ │ │ │ 2449: 00dc86e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_EXPIRE_PASSWORD_DSTATE │ │ │ │ 2450: 00da22ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_UNCONTENDED_EVENT │ │ │ │ 2451: 00dc7856 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_CLKSRC_UPDATE_DSTATE │ │ │ │ 2452: 00dc809e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_DSTATE │ │ │ │ 2453: 00d9a110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WAKEUP_EVENT │ │ │ │ - 2454: 00746094 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_le │ │ │ │ + 2454: 007460dc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_le │ │ │ │ 2455: 00dc8032 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_SWITCHOVER_ACKED_DSTATE │ │ │ │ - 2456: 00763274 220 FUNC GLOBAL DEFAULT 12 gdb_extend_qsupported_features │ │ │ │ - 2457: 0074edc0 40 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_enum │ │ │ │ - 2458: 008150b4 48 FUNC GLOBAL DEFAULT 12 blk_nb_sectors │ │ │ │ + 2456: 007632bc 220 FUNC GLOBAL DEFAULT 12 gdb_extend_qsupported_features │ │ │ │ + 2457: 0074ee08 40 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_enum │ │ │ │ + 2458: 008150fc 48 FUNC GLOBAL DEFAULT 12 blk_nb_sectors │ │ │ │ 2459: 00dc697c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPC_I2C_READ_DSTATE │ │ │ │ 2460: 00da1088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_IOTHREADS_EVENT │ │ │ │ 2461: 00568038 68 FUNC GLOBAL DEFAULT 12 timer_get │ │ │ │ 2462: 0057242c 96 FUNC GLOBAL DEFAULT 12 get_colo_mode │ │ │ │ 2463: 00624d80 400 FUNC GLOBAL DEFAULT 12 helper_vfmacc_vv_w │ │ │ │ - 2464: 009ccf68 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_poison_arg_members │ │ │ │ - 2465: 00784e00 628 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i64 │ │ │ │ - 2466: 0072cdf0 368 FUNC GLOBAL DEFAULT 12 semihost_sys_isatty │ │ │ │ + 2464: 009ccfb0 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_poison_arg_members │ │ │ │ + 2465: 00784e48 628 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i64 │ │ │ │ + 2466: 0072ce38 368 FUNC GLOBAL DEFAULT 12 semihost_sys_isatty │ │ │ │ 2467: 00dc742c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCIE_CAP_SLOT_WRITE_CONFIG_DSTATE │ │ │ │ 2468: 00ce6920 132 OBJECT GLOBAL DEFAULT 24 helper_info_vminu_vv_w │ │ │ │ 2469: 00d950d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_W1C_UNSUPPORTED_EVENT │ │ │ │ 2470: 00d8ed48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_BACK_ATTACH_EVENT │ │ │ │ - 2471: 009190e4 4 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions_members │ │ │ │ + 2471: 0091912c 4 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions_members │ │ │ │ 2472: 00519e28 516 FUNC GLOBAL DEFAULT 12 dma_blk_io │ │ │ │ 2473: 0038ced4 1360 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd │ │ │ │ 2474: 00da1334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_BREAK_EVENT │ │ │ │ 2475: 00dc799e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_HANDLE_CONTROL_DSTATE │ │ │ │ 2476: 00d97ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_REQ_ADDR_EVENT │ │ │ │ - 2477: 0070e2cc 884 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_start │ │ │ │ + 2477: 0070e314 884 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_start │ │ │ │ 2478: 004ec82c 168 FUNC GLOBAL DEFAULT 12 vhost_get_free_memslots │ │ │ │ 2479: 005ece54 184 FUNC GLOBAL DEFAULT 12 helper_csrrw │ │ │ │ 2480: 00d970d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_IDLE_EVENT │ │ │ │ 2481: 00d9d390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_EXIT_EVENT │ │ │ │ - 2482: 009a05fc 8 FUNC GLOBAL DEFAULT 12 qemu_opts_id │ │ │ │ + 2482: 009a0644 8 FUNC GLOBAL DEFAULT 12 qemu_opts_id │ │ │ │ 2483: 00d9279c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFAR1_EVENT │ │ │ │ 2484: 00d95584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_MDTS_EVENT │ │ │ │ 2485: 00dc732a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CLEAR_NS_RESET_DSTATE │ │ │ │ 2486: 00dc7406 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_ADDR_DSTATE │ │ │ │ 2487: 00dc66ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_CHIP_ERASE_INVALID_DSTATE │ │ │ │ - 2488: 008adecc 584 FUNC GLOBAL DEFAULT 12 blk_pread │ │ │ │ - 2489: 008fdfe8 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio │ │ │ │ - 2490: 007bda00 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_seq │ │ │ │ + 2488: 008adf14 584 FUNC GLOBAL DEFAULT 12 blk_pread │ │ │ │ + 2489: 008fe030 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio │ │ │ │ + 2490: 007bda48 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_seq │ │ │ │ 2491: 00d8fda0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_WRITE_MOUSE_EVENT │ │ │ │ 2492: 00305b0c 368 FUNC GLOBAL DEFAULT 12 build_mcfg │ │ │ │ 2493: 00dc73ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CREATE_CQ_DSTATE │ │ │ │ 2494: 00d8ace8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_CANCEL_NEED_CHECK_TIMER_EVENT │ │ │ │ - 2495: 0091b74c 332 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper │ │ │ │ + 2495: 0091b794 332 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper │ │ │ │ 2496: 00d9f540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_UPDATE_EVENT │ │ │ │ - 2497: 00749578 320 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo │ │ │ │ - 2498: 00932170 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_vcpu_dirty_limit │ │ │ │ + 2497: 007495c0 320 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo │ │ │ │ + 2498: 009321b8 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_vcpu_dirty_limit │ │ │ │ 2499: 00dc7a10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SCSI_DATA_DSTATE │ │ │ │ - 2500: 007ddcc0 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_complete │ │ │ │ + 2500: 007ddd08 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_complete │ │ │ │ 2501: 00332994 8 FUNC GLOBAL DEFAULT 12 hmp_system_powerdown │ │ │ │ 2502: 00dc6d80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSINFO_WRITE_DSTATE │ │ │ │ - 2503: 008e2790 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat_members │ │ │ │ - 2504: 0079ab0c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_vec │ │ │ │ + 2503: 008e27d8 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat_members │ │ │ │ + 2504: 0079ab54 172 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_vec │ │ │ │ 2505: 00462dbc 1096 FUNC GLOBAL DEFAULT 12 mptsas_process_config │ │ │ │ 2506: 002a1f20 140 FUNC GLOBAL DEFAULT 12 float32_default_nan │ │ │ │ 2507: 0060ca68 396 FUNC GLOBAL DEFAULT 12 helper_vsll_vv_b │ │ │ │ 2508: 00cfcf7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmsac_vf_h │ │ │ │ 2509: 005bc32c 200 FUNC GLOBAL DEFAULT 12 riscv_setup_direct_kernel │ │ │ │ 2510: 003e9de0 112 FUNC GLOBAL DEFAULT 12 ctucan_connect_to_bus │ │ │ │ 2511: 0060cef8 432 FUNC GLOBAL DEFAULT 12 helper_vsll_vv_d │ │ │ │ 2512: 00dc61b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_DEFAULT_POLICY_DSTATE │ │ │ │ 2513: 00dc617a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_WATCHPOINT_DSTATE │ │ │ │ - 2514: 0073ab90 12 FUNC GLOBAL DEFAULT 12 tlb_flush_page_all_cpus_synced │ │ │ │ + 2514: 0073abd8 12 FUNC GLOBAL DEFAULT 12 tlb_flush_page_all_cpus_synced │ │ │ │ 2515: 00cb9f34 32 OBJECT GLOBAL DEFAULT 24 hw_compat_2_10 │ │ │ │ - 2516: 009ad2c4 320 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc │ │ │ │ + 2516: 009ad30c 320 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc │ │ │ │ 2517: 0060cbf4 396 FUNC GLOBAL DEFAULT 12 helper_vsll_vv_h │ │ │ │ 2518: 00dc815e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_START_DSTATE │ │ │ │ 2519: 00cb9f54 64 OBJECT GLOBAL DEFAULT 24 hw_compat_2_11 │ │ │ │ - 2520: 007623d0 92 FUNC GLOBAL DEFAULT 12 gdb_first_attached_cpu │ │ │ │ - 2521: 0096ceb4 192 FUNC GLOBAL DEFAULT 12 visit_type_VncVencryptSubAuth │ │ │ │ + 2520: 00762418 92 FUNC GLOBAL DEFAULT 12 gdb_first_attached_cpu │ │ │ │ + 2521: 0096cefc 192 FUNC GLOBAL DEFAULT 12 visit_type_VncVencryptSubAuth │ │ │ │ 2522: 00cb9f94 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_12 │ │ │ │ 2523: 005584b8 80 FUNC GLOBAL DEFAULT 12 multifd_send_data_clear │ │ │ │ 2524: 00d9a540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EXIT_EVENT │ │ │ │ - 2525: 009ba3dc 588 FUNC GLOBAL DEFAULT 12 buffer_move │ │ │ │ + 2525: 009ba424 588 FUNC GLOBAL DEFAULT 12 buffer_move │ │ │ │ 2526: 00d969b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_READ_DATA_EVENT │ │ │ │ 2527: 005143b8 36 FUNC GLOBAL DEFAULT 12 cpu_synchronize_post_init │ │ │ │ 2528: 00d95094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMRCAP_READONLY_EVENT │ │ │ │ - 2529: 008db52c 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions_members │ │ │ │ + 2529: 008db574 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions_members │ │ │ │ 2530: 00d9de90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_POSTCOPY_LOOP_EVENT │ │ │ │ 2531: 002ad240 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_create_vcpu_state │ │ │ │ - 2532: 009c86d4 232 FUNC GLOBAL DEFAULT 12 yank_register_function │ │ │ │ - 2533: 00745dd0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_le │ │ │ │ + 2532: 009c871c 232 FUNC GLOBAL DEFAULT 12 yank_register_function │ │ │ │ + 2533: 00745e18 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_le │ │ │ │ 2534: 0052329c 1088 FUNC GLOBAL DEFAULT 12 qemu_main_loop │ │ │ │ 2535: 00d93aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_DESC_EVENT │ │ │ │ - 2536: 0095062c 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValueList │ │ │ │ + 2536: 00950674 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValueList │ │ │ │ 2537: 00cfcef8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmsac_vf_w │ │ │ │ 2538: 00dc6512 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READDIR_DSTATE │ │ │ │ 2539: 00d00414 132 OBJECT GLOBAL DEFAULT 24 helper_info_cbo_clean_flush │ │ │ │ 2540: 00d9c8ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_GPIO_SET_EVENT │ │ │ │ 2541: 00dc7f06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QUERY_DIRTY_RATE_INFO_DSTATE │ │ │ │ 2542: 0038db40 824 FUNC GLOBAL DEFAULT 12 ide_dev_initfn │ │ │ │ - 2543: 007f99ac 8 FUNC GLOBAL DEFAULT 12 job_user_paused_locked │ │ │ │ - 2544: 009ba80c 460 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ool │ │ │ │ + 2543: 007f99f4 8 FUNC GLOBAL DEFAULT 12 job_user_paused_locked │ │ │ │ + 2544: 009ba854 460 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ool │ │ │ │ 2545: 0060cd80 376 FUNC GLOBAL DEFAULT 12 helper_vsll_vv_w │ │ │ │ 2546: 00d94038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_EITR_SET_EVENT │ │ │ │ - 2547: 00850554 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_get_empty │ │ │ │ + 2547: 0085059c 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_get_empty │ │ │ │ 2548: 00391e7c 396 FUNC GLOBAL DEFAULT 12 kvm_report_irq_delivered │ │ │ │ - 2549: 00780764 104 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i32 │ │ │ │ - 2550: 0071b304 100 FUNC GLOBAL DEFAULT 12 address_space_stl_le │ │ │ │ - 2551: 006ecbdc 788 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_status │ │ │ │ - 2552: 008e03d8 372 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthModeList │ │ │ │ + 2549: 007807ac 104 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i32 │ │ │ │ + 2550: 0071b34c 100 FUNC GLOBAL DEFAULT 12 address_space_stl_le │ │ │ │ + 2551: 006ecc24 788 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_status │ │ │ │ + 2552: 008e0420 372 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthModeList │ │ │ │ 2553: 0037ae20 8 FUNC GLOBAL DEFAULT 12 i2c_start_send │ │ │ │ - 2554: 0091b898 28 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper_members │ │ │ │ + 2554: 0091b8e0 28 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper_members │ │ │ │ 2555: 00dc6109 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_transaction_c │ │ │ │ - 2556: 00b83e90 2 OBJECT GLOBAL DEFAULT 14 mouse_id │ │ │ │ + 2556: 00b83ee0 2 OBJECT GLOBAL DEFAULT 14 mouse_id │ │ │ │ 2557: 00dc6510 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READDIR_RETURN_DSTATE │ │ │ │ 2558: 00d93228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_INVALID_DCR_EVENT │ │ │ │ 2559: 00dc8162 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_APPROVE_SWITCHOVER_DSTATE │ │ │ │ - 2560: 008d4c64 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror_members │ │ │ │ - 2561: 0075af98 100 FUNC GLOBAL DEFAULT 12 object_property_parse │ │ │ │ + 2560: 008d4cac 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror_members │ │ │ │ + 2561: 0075afe0 100 FUNC GLOBAL DEFAULT 12 object_property_parse │ │ │ │ 2562: 00d9a0e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_SERVICE_EVENT │ │ │ │ - 2563: 0073ef1c 48 FUNC GLOBAL DEFAULT 12 helper_stq_mmu │ │ │ │ + 2563: 0073ef64 48 FUNC GLOBAL DEFAULT 12 helper_stq_mmu │ │ │ │ 2564: 00dc77a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_UPDATE_IRQ_DSTATE │ │ │ │ 2565: 00dc7dd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_SET_CONFIG_DSTATE │ │ │ │ - 2566: 007097cc 8 FUNC GLOBAL DEFAULT 12 memory_region_is_ram_device │ │ │ │ + 2566: 00709814 8 FUNC GLOBAL DEFAULT 12 memory_region_is_ram_device │ │ │ │ 2567: 00d9ac10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_DATA_UNDERRUN_EVENT │ │ │ │ 2568: 00dc6bd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_BPR_READ_DSTATE │ │ │ │ 2569: 00d8cc90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_CLEAR_REMOVE_EVT_EVENT │ │ │ │ 2570: 00ceaa18 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmflt_vv_d │ │ │ │ 2571: 00615f4c 624 FUNC GLOBAL DEFAULT 12 helper_vmsleu_vx_b │ │ │ │ 2572: 00dc827e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_KEY_QCODE_DSTATE │ │ │ │ 2573: 00d9f284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPM_SAVE_EVENT │ │ │ │ - 2574: 009407e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericPortProperties │ │ │ │ + 2574: 00940828 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericPortProperties │ │ │ │ 2575: 00521134 364 FUNC GLOBAL DEFAULT 12 qtest_server_inproc_recv │ │ │ │ 2576: 0061669c 592 FUNC GLOBAL DEFAULT 12 helper_vmsleu_vx_d │ │ │ │ 2577: 00da1364 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_run_state_trace_events_trace_events │ │ │ │ 2578: 00ceab20 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmflt_vv_h │ │ │ │ 2579: 00493f78 4 FUNC GLOBAL DEFAULT 12 usb_desc_attach │ │ │ │ 2580: 00568314 268 FUNC GLOBAL DEFAULT 12 register_savevm_live │ │ │ │ 2581: 00dc6a80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_SEND_PACKET_DSTATE │ │ │ │ - 2582: 0096e8ac 372 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent │ │ │ │ - 2583: 0095df34 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions │ │ │ │ + 2582: 0096e8f4 372 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent │ │ │ │ + 2583: 0095df7c 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions │ │ │ │ 2584: 002a2f68 348 FUNC GLOBAL DEFAULT 12 normalizeRoundAndPackFloatx80 │ │ │ │ 2585: 004ff648 1244 FUNC GLOBAL DEFAULT 12 AUD_open_in │ │ │ │ 2586: 006161bc 628 FUNC GLOBAL DEFAULT 12 helper_vmsleu_vx_h │ │ │ │ - 2587: 0099c850 160 FUNC GLOBAL DEFAULT 12 info_report │ │ │ │ + 2587: 0099c898 160 FUNC GLOBAL DEFAULT 12 info_report │ │ │ │ 2588: 00d8c6d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SYMLINK_EVENT │ │ │ │ 2589: 00d95a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AIO_FLUSH_CB_EVENT │ │ │ │ - 2590: 0095ebd0 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions_members │ │ │ │ + 2590: 0095ec18 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions_members │ │ │ │ 2591: 00d97bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_INQUIRY_EVENT │ │ │ │ 2592: 00dc81aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_PROXY_MAIN_VNET_INFO_DSTATE │ │ │ │ 2593: 00d955f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ZD_EXTENSION_SET_EVENT │ │ │ │ 2594: 00ce5ed0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei16_32_v │ │ │ │ 2595: 00d8d16c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_COUNT_WR_EVENT │ │ │ │ 2596: 00dc7266 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_TOO_MANY_MAPPINGS_DSTATE │ │ │ │ 2597: 00d9ecc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLIPBOARD_RESET_SERIAL_EVENT │ │ │ │ 2598: 00dc6c06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_GENERATE_SGI_DSTATE │ │ │ │ 2599: 00d9efb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_INIT_EVENT │ │ │ │ - 2600: 00794908 256 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64 │ │ │ │ + 2600: 00794950 256 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64 │ │ │ │ 2601: 00dc7792 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_RESPONSE4_DSTATE │ │ │ │ 2602: 00dc6b8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INT_DSTATE │ │ │ │ - 2603: 00947708 1084 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list │ │ │ │ - 2604: 006cc2ac 336 FUNC GLOBAL DEFAULT 12 vfio_block_multiple_devices_migration │ │ │ │ + 2603: 00947750 1084 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list │ │ │ │ + 2604: 006cc2f4 336 FUNC GLOBAL DEFAULT 12 vfio_block_multiple_devices_migration │ │ │ │ 2605: 00dc7b70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_PTRS_DSTATE │ │ │ │ 2606: 005133d0 340 FUNC GLOBAL DEFAULT 12 add_boot_device_path │ │ │ │ - 2607: 009660b8 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker │ │ │ │ - 2608: 0094eeac 112 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress_members │ │ │ │ + 2607: 00966100 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker │ │ │ │ + 2608: 0094eef4 112 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress_members │ │ │ │ 2609: 00cb89bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_muluh_i64 │ │ │ │ 2610: 00ceaa9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmflt_vv_w │ │ │ │ 2611: 00dc66e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_UNREALIZE_DSTATE │ │ │ │ 2612: 00608c68 96 FUNC GLOBAL DEFAULT 12 helper_vwadd_wx_b │ │ │ │ - 2613: 0096df44 432 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper │ │ │ │ + 2613: 0096df8c 432 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper │ │ │ │ 2614: 00dc709e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_VF_RESET_DSTATE │ │ │ │ 2615: 00616430 620 FUNC GLOBAL DEFAULT 12 helper_vmsleu_vx_w │ │ │ │ - 2616: 008e633c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile │ │ │ │ + 2616: 008e6384 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile │ │ │ │ 2617: 00dc7c60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_BUFS_THREAD_START_DSTATE │ │ │ │ - 2618: 0080c670 360 FUNC GLOBAL DEFAULT 12 block_acct_queue_depth │ │ │ │ - 2619: 006b94cc 8 FUNC GLOBAL DEFAULT 12 riscv_is_kvm_aia_aplic_imsic │ │ │ │ - 2620: 007c72ac 208 FUNC GLOBAL DEFAULT 12 qauthz_list_append_rule │ │ │ │ + 2618: 0080c6b8 360 FUNC GLOBAL DEFAULT 12 block_acct_queue_depth │ │ │ │ + 2619: 006b9514 8 FUNC GLOBAL DEFAULT 12 riscv_is_kvm_aia_aplic_imsic │ │ │ │ + 2620: 007c72f4 208 FUNC GLOBAL DEFAULT 12 qauthz_list_append_rule │ │ │ │ 2621: 00608cc8 96 FUNC GLOBAL DEFAULT 12 helper_vwadd_wx_h │ │ │ │ 2622: 00dc7e3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_UNALIGNED_DSTATE │ │ │ │ 2623: 00dc81b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_VCPU_EXECUTE_DSTATE │ │ │ │ - 2624: 0080919c 140 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection_cancel │ │ │ │ - 2625: 0074f2b8 304 FUNC GLOBAL DEFAULT 12 qdev_prop_set_enum │ │ │ │ + 2624: 008091e4 140 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection_cancel │ │ │ │ + 2625: 0074f300 304 FUNC GLOBAL DEFAULT 12 qdev_prop_set_enum │ │ │ │ 2626: 00c80c2c 12 OBJECT GLOBAL DEFAULT 21 XDbgBlockGraphNodeType_lookup │ │ │ │ 2627: 002b7df4 140 FUNC GLOBAL DEFAULT 12 qemu_input_handler_activate │ │ │ │ 2628: 00da23ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AIO_CO_SCHEDULE_EVENT │ │ │ │ - 2629: 0078a524 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i32_chk │ │ │ │ - 2630: 007ea404 356 FUNC GLOBAL DEFAULT 12 bdrv_inactivate_all │ │ │ │ + 2629: 0078a56c 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i32_chk │ │ │ │ + 2630: 007ea44c 356 FUNC GLOBAL DEFAULT 12 bdrv_inactivate_all │ │ │ │ 2631: 002d07cc 4364 FUNC GLOBAL DEFAULT 12 vnc_display_open │ │ │ │ 2632: 00c8146c 12 OBJECT GLOBAL DEFAULT 21 FailoverStatus_lookup │ │ │ │ - 2633: 0093fcbc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfo │ │ │ │ - 2634: 007b0598 140 FUNC GLOBAL DEFAULT 12 qio_channel_set_aio_fd_handler │ │ │ │ + 2633: 0093fd04 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfo │ │ │ │ + 2634: 007b05e0 140 FUNC GLOBAL DEFAULT 12 qio_channel_set_aio_fd_handler │ │ │ │ 2635: 00d97634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSI_ENABLED_EVENT │ │ │ │ 2636: 00d9ee54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_ADD_MEMSLOT_EVENT │ │ │ │ - 2637: 00828878 876 FUNC GLOBAL DEFAULT 12 bdrv_co_flush │ │ │ │ + 2637: 008288c0 876 FUNC GLOBAL DEFAULT 12 bdrv_co_flush │ │ │ │ 2638: 0042ab78 260 FUNC GLOBAL DEFAULT 12 pcie_cap_flr_init │ │ │ │ 2639: 00dc831a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM2_FALLBACK_DSTATE │ │ │ │ 2640: 00c87b78 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pcie_link_width │ │ │ │ 2641: 00608d28 96 FUNC GLOBAL DEFAULT 12 helper_vwadd_wx_w │ │ │ │ 2642: 005ea5f0 24 FUNC GLOBAL DEFAULT 12 helper_froundnx_d │ │ │ │ 2643: 00d97a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_ENQUEUE_EVENT │ │ │ │ 2644: 00d8dfd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_WRITE_EVENT │ │ │ │ - 2645: 009645cc 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortDuplex │ │ │ │ - 2646: 0099d0bc 256 FUNC GLOBAL DEFAULT 12 id_generate │ │ │ │ + 2645: 00964614 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortDuplex │ │ │ │ + 2646: 0099d104 256 FUNC GLOBAL DEFAULT 12 id_generate │ │ │ │ 2647: 00d8f954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_EVENT │ │ │ │ 2648: 00dc6c16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN1_EL3_READ_DSTATE │ │ │ │ 2649: 00da39ec 4 OBJECT GLOBAL DEFAULT 25 xen_foreignmem_ops │ │ │ │ 2650: 00c81818 12 OBJECT GLOBAL DEFAULT 21 GuestPanicAction_lookup │ │ │ │ 2651: 0042a198 1888 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_write_config │ │ │ │ 2652: 00d9b038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_DETACH_IOAS_HWPT_EVENT │ │ │ │ 2653: 00cb6208 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchw_be │ │ │ │ 2654: 00dc8066 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_FILE_ERR_DSTATE │ │ │ │ 2655: 005eb098 136 FUNC GLOBAL DEFAULT 12 helper_froundnx_h │ │ │ │ 2656: 00dc82aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_SERVER_DPY_PAGEFLIP_DSTATE │ │ │ │ - 2657: 009565c8 364 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo │ │ │ │ + 2657: 00956610 364 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo │ │ │ │ 2658: 00ce32fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcpop_v_b │ │ │ │ - 2659: 00809f8c 276 FUNC GLOBAL DEFAULT 12 scsi_build_sense_buf │ │ │ │ + 2659: 00809fd4 276 FUNC GLOBAL DEFAULT 12 scsi_build_sense_buf │ │ │ │ 2660: 00dc7224 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_REG_WRITE_DSTATE │ │ │ │ 2661: 0025b6d8 204 FUNC GLOBAL DEFAULT 12 main │ │ │ │ 2662: 00ce3170 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcpop_v_d │ │ │ │ 2663: 00dc6f42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVED_DSTATE │ │ │ │ - 2664: 0092b64c 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_dirty_rate_arg_members │ │ │ │ + 2664: 0092b694 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_dirty_rate_arg_members │ │ │ │ 2665: 00d00bd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_sret │ │ │ │ 2666: 00d9e2e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_PROCESS_COMMAND_PING_EVENT │ │ │ │ 2667: 00ce3278 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcpop_v_h │ │ │ │ 2668: 00d8e7a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_SWITCH_MODE_EVENT │ │ │ │ 2669: 00dc6c0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_UPDATE_DSTATE │ │ │ │ 2670: 00dc7da6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_ENDPOINT_DSTATE │ │ │ │ 2671: 005ea064 108 FUNC GLOBAL DEFAULT 12 helper_froundnx_s │ │ │ │ 2672: 00d93c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_PAGE_EVENT │ │ │ │ 2673: 00c87d58 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_losttickpolicy │ │ │ │ 2674: 00523284 24 FUNC GLOBAL DEFAULT 12 qemu_system_debug_request │ │ │ │ 2675: 00c81c34 12 OBJECT GLOBAL DEFAULT 21 InputAxis_lookup │ │ │ │ 2676: 00ce3c44 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl8re8_v │ │ │ │ 2677: 00ce0494 132 OBJECT GLOBAL DEFAULT 24 helper_info_vse64_v_mask │ │ │ │ 2678: 00d8a2b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_HMP_COMMAND_EVENT │ │ │ │ - 2679: 00740378 76 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_data_ra │ │ │ │ + 2679: 007403c0 76 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_data_ra │ │ │ │ 2680: 00dc8680 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_AUDIODEVS_DSTATE │ │ │ │ - 2681: 00817b3c 212 FUNC GLOBAL DEFAULT 12 blk_co_truncate │ │ │ │ + 2681: 00817b84 212 FUNC GLOBAL DEFAULT 12 blk_co_truncate │ │ │ │ 2682: 00dc7e20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_VQ_INDEX_DSTATE │ │ │ │ 2683: 00dc7f32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_RECEIVE_MESSAGE_DSTATE │ │ │ │ 2684: 002b2174 400 FUNC GLOBAL DEFAULT 12 unregister_displaychangelistener │ │ │ │ 2685: 00300170 840 FUNC GLOBAL DEFAULT 12 build_rsdp │ │ │ │ 2686: 00dc6e2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_SET_DUTY_DSTATE │ │ │ │ 2687: 00298b90 248 FUNC GLOBAL DEFAULT 12 float64_to_uint64_round_to_zero │ │ │ │ 2688: 00d02304 132 OBJECT GLOBAL DEFAULT 24 helper_info_zip │ │ │ │ @@ -2694,203 +2694,203 @@ │ │ │ │ 2690: 00ce31f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcpop_v_w │ │ │ │ 2691: 002fe254 272 FUNC GLOBAL DEFAULT 12 aml_field │ │ │ │ 2692: 00da1ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_EXPANSION_EVENT │ │ │ │ 2693: 00630190 400 FUNC GLOBAL DEFAULT 12 helper_vfsgnjx_vf_d │ │ │ │ 2694: 00da0b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_LOAD_EVENT │ │ │ │ 2695: 00dc72bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_GETFEAT_DSTATE │ │ │ │ 2696: 0029d780 64 FUNC GLOBAL DEFAULT 12 float64_maxnum │ │ │ │ - 2697: 00b84ea8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNET │ │ │ │ - 2698: 00744a60 440 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_be_mmu │ │ │ │ + 2697: 00b84ef8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNET │ │ │ │ + 2698: 00744aa8 440 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_be_mmu │ │ │ │ 2699: 00d9c63c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_WDT_WRITE_EVENT │ │ │ │ 2700: 0062fea4 384 FUNC GLOBAL DEFAULT 12 helper_vfsgnjx_vf_h │ │ │ │ - 2701: 006daae4 1300 FUNC GLOBAL DEFAULT 12 vfio_pci_write_config │ │ │ │ - 2702: 0094027c 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputLinuxProperties │ │ │ │ + 2701: 006dab2c 1300 FUNC GLOBAL DEFAULT 12 vfio_pci_write_config │ │ │ │ + 2702: 009402c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputLinuxProperties │ │ │ │ 2703: 00dc7272 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_MISALIGNED_DSTATE │ │ │ │ - 2704: 00785860 152 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i64 │ │ │ │ + 2704: 007858a8 152 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i64 │ │ │ │ 2705: 00d97914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_NODATA_EVENT │ │ │ │ 2706: 00d8a9c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_YIELD_BACK_EVENT │ │ │ │ 2707: 00dc7670 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IRQ_RAISE_DSTATE │ │ │ │ 2708: 00dc79ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_EMULATED_DSTATE │ │ │ │ 2709: 00dc823c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_FE_OPEN_DSTATE │ │ │ │ 2710: 004ee0d0 152 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_pending │ │ │ │ - 2711: 00797a38 192 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i32 │ │ │ │ + 2711: 00797a80 192 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i32 │ │ │ │ 2712: 00d90cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR32_WRITE_EVENT │ │ │ │ - 2713: 0086cb2c 148 FUNC GLOBAL DEFAULT 12 qmp_block_set_write_threshold │ │ │ │ + 2713: 0086cb74 148 FUNC GLOBAL DEFAULT 12 qmp_block_set_write_threshold │ │ │ │ 2714: 00d8efb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_IOMEM_READ_EVENT │ │ │ │ 2715: 00d9fdbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_DEBUG_QUERY_BLOCK_GRAPH_EVENT │ │ │ │ 2716: 00dc6fec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_DESC_DSTATE │ │ │ │ 2717: 00dc7db4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DETACH_DSTATE │ │ │ │ 2718: 00dc7c06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_RELEASE_DSTATE │ │ │ │ 2719: 00630024 364 FUNC GLOBAL DEFAULT 12 helper_vfsgnjx_vf_w │ │ │ │ 2720: 00474450 204 FUNC GLOBAL DEFAULT 12 sdbus_get_readonly │ │ │ │ 2721: 00dc65b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_CLEAR_INSERT_EVT_DSTATE │ │ │ │ 2722: 00d93338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_RECEIVED_EVENT │ │ │ │ - 2723: 009004f8 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper_members │ │ │ │ + 2723: 00900540 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper_members │ │ │ │ 2724: 0037c354 36 FUNC GLOBAL DEFAULT 12 bitbang_i2c_init │ │ │ │ 2725: 00dc635c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_DENY_DSTATE │ │ │ │ 2726: 0033e9e4 296 FUNC GLOBAL DEFAULT 12 qdev_prop_set_macaddr │ │ │ │ 2727: 00dc7c2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_ITERATE_DSTATE │ │ │ │ - 2728: 00743a40 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_le │ │ │ │ - 2729: 00860664 1564 FUNC GLOBAL DEFAULT 12 qcow2_shrink_reftable │ │ │ │ - 2730: 0097f994 156 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new │ │ │ │ + 2728: 00743a88 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_le │ │ │ │ + 2729: 008606ac 1564 FUNC GLOBAL DEFAULT 12 qcow2_shrink_reftable │ │ │ │ + 2730: 0097f9dc 156 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new │ │ │ │ 2731: 00ce059c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vse16_v_mask │ │ │ │ 2732: 00dc866c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_STATUS_DSTATE │ │ │ │ 2733: 00d05064 132 OBJECT GLOBAL DEFAULT 24 helper_info_rems_i128 │ │ │ │ 2734: 00604048 800 FUNC GLOBAL DEFAULT 12 helper_vl1re32_v │ │ │ │ 2735: 00dc7e30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_INIT_DSTATE │ │ │ │ 2736: 00d8dc98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_UPDATE_PARAMS_EVENT │ │ │ │ - 2737: 009cd004 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlUncorErrorType │ │ │ │ - 2738: 008aaad4 516 FUNC GLOBAL DEFAULT 12 bdrv_is_inserted │ │ │ │ + 2737: 009cd04c 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlUncorErrorType │ │ │ │ + 2738: 008aab1c 516 FUNC GLOBAL DEFAULT 12 bdrv_is_inserted │ │ │ │ 2739: 00d9f690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QDEV_UPDATE_PARENT_BUS_EVENT │ │ │ │ 2740: 00dc6616 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_SAMPLE_COUNT_WR_DSTATE │ │ │ │ - 2741: 007237c8 344 FUNC GLOBAL DEFAULT 12 ram_bytes_total │ │ │ │ + 2741: 00723810 344 FUNC GLOBAL DEFAULT 12 ram_bytes_total │ │ │ │ 2742: 00dc65ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_ADDR_LO_DSTATE │ │ │ │ 2743: 00dc7656 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_UPDATE_IRQ_LEVEL_DSTATE │ │ │ │ 2744: 00305d18 4 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_pre_plug_cb │ │ │ │ - 2745: 00b9a298 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_ABORTED │ │ │ │ + 2745: 00b9a2f0 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_ABORTED │ │ │ │ 2746: 00dc6cbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_REGISTER_WRITE_DSTATE │ │ │ │ 2747: 00d8df58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_WRITEL_UNKNOWN_EVENT │ │ │ │ 2748: 0061d2b4 96 FUNC GLOBAL DEFAULT 12 helper_vsaddu_vv_b │ │ │ │ - 2749: 0070cbbc 284 FUNC GLOBAL DEFAULT 12 memory_region_get_fd │ │ │ │ + 2749: 0070cc04 284 FUNC GLOBAL DEFAULT 12 memory_region_get_fd │ │ │ │ 2750: 004d6e30 708 FUNC GLOBAL DEFAULT 12 virtio_bus_device_plugged │ │ │ │ - 2751: 00922e48 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_irq │ │ │ │ + 2751: 00922e90 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_irq │ │ │ │ 2752: 0061d3d4 96 FUNC GLOBAL DEFAULT 12 helper_vsaddu_vv_d │ │ │ │ 2753: 0029d688 8 FUNC GLOBAL DEFAULT 12 float16_maxnum │ │ │ │ - 2754: 0075995c 100 FUNC GLOBAL DEFAULT 12 object_property_add │ │ │ │ + 2754: 007599a4 100 FUNC GLOBAL DEFAULT 12 object_property_add │ │ │ │ 2755: 00d9d890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_GLOBAL_STATE_PRE_SAVE_EVENT │ │ │ │ 2756: 00d91ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_READ_EVENT │ │ │ │ - 2757: 008d6530 324 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup │ │ │ │ + 2757: 008d6578 324 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup │ │ │ │ 2758: 00dc7da2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_DOMAIN_DSTATE │ │ │ │ 2759: 004ffc3c 764 FUNC GLOBAL DEFAULT 12 AUD_write │ │ │ │ 2760: 00428d34 168 FUNC GLOBAL DEFAULT 12 pcie_cap_flags_get_vector │ │ │ │ 2761: 00da243c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUN_POLL_HANDLERS_END_EVENT │ │ │ │ 2762: 0061d314 96 FUNC GLOBAL DEFAULT 12 helper_vsaddu_vv_h │ │ │ │ - 2763: 0099b468 156 FUNC GLOBAL DEFAULT 12 error_prepend │ │ │ │ - 2764: 00969f50 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEvent │ │ │ │ + 2763: 0099b4b0 156 FUNC GLOBAL DEFAULT 12 error_prepend │ │ │ │ + 2764: 00969f98 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEvent │ │ │ │ 2765: 00d8bf4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_START_EVENT │ │ │ │ - 2766: 008a9470 560 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_zeroes │ │ │ │ - 2767: 0083a2e8 76 FUNC GLOBAL DEFAULT 12 progress_increase_remaining │ │ │ │ + 2766: 008a94b8 560 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_zeroes │ │ │ │ + 2767: 0083a330 76 FUNC GLOBAL DEFAULT 12 progress_increase_remaining │ │ │ │ 2768: 00492a1c 172 FUNC GLOBAL DEFAULT 12 usb_ep_reset │ │ │ │ 2769: 00d8bc68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_LEN_EVENT │ │ │ │ 2770: 00d953c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_INVALID_WRITE_EVENT │ │ │ │ - 2771: 008fbad0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdev │ │ │ │ + 2771: 008fbb18 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdev │ │ │ │ 2772: 00c80c84 12 OBJECT GLOBAL DEFAULT 21 MirrorSyncMode_lookup │ │ │ │ 2773: 00d9d0e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_TRANSFER_INPUT_EVENT │ │ │ │ - 2774: 009c9544 372 FUNC GLOBAL DEFAULT 12 aesdec_IMC_genrev │ │ │ │ - 2775: 007601a4 360 FUNC GLOBAL DEFAULT 12 gdb_put_packet │ │ │ │ + 2774: 009c958c 372 FUNC GLOBAL DEFAULT 12 aesdec_IMC_genrev │ │ │ │ + 2775: 007601ec 360 FUNC GLOBAL DEFAULT 12 gdb_put_packet │ │ │ │ 2776: 00dc806e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_PENDING_EXACT_DSTATE │ │ │ │ 2777: 00dc8070 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_HANDLE_RP_REQ_PAGES_DSTATE │ │ │ │ - 2778: 0073eb0c 24 FUNC GLOBAL DEFAULT 12 helper_ldq_mmu │ │ │ │ + 2778: 0073eb54 24 FUNC GLOBAL DEFAULT 12 helper_ldq_mmu │ │ │ │ 2779: 00d9a1e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DEVICE_NOT_FOUND_EVENT │ │ │ │ 2780: 00d93c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_CHECKSUM_EVENT │ │ │ │ 2781: 0061d374 96 FUNC GLOBAL DEFAULT 12 helper_vsaddu_vv_w │ │ │ │ 2782: 00d93d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIMS_EVENT │ │ │ │ - 2783: 006c8260 544 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_realize │ │ │ │ + 2783: 006c82a8 544 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_realize │ │ │ │ 2784: 0050f238 316 FUNC GLOBAL DEFAULT 12 qmp_blockdev_close_tray │ │ │ │ - 2785: 0071e5dc 100 FUNC GLOBAL DEFAULT 12 address_space_stq_be_cached_slow │ │ │ │ - 2786: 007f69b0 888 FUNC GLOBAL DEFAULT 12 block_job_create │ │ │ │ + 2785: 0071e624 100 FUNC GLOBAL DEFAULT 12 address_space_stq_be_cached_slow │ │ │ │ + 2786: 007f69f8 888 FUNC GLOBAL DEFAULT 12 block_job_create │ │ │ │ 2787: 003de4f0 40 FUNC GLOBAL DEFAULT 12 vhost_net_set_mtu │ │ │ │ 2788: 00cb76a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorw_be │ │ │ │ - 2789: 00951ed4 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValueList │ │ │ │ + 2789: 00951f1c 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValueList │ │ │ │ 2790: 00c81074 12 OBJECT GLOBAL DEFAULT 21 DumpStatus_lookup │ │ │ │ 2791: 00d95904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CMD_SET_EVENT │ │ │ │ 2792: 00dc7e40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DMA_UNMAP_DSTATE │ │ │ │ - 2793: 008acbd0 280 FUNC GLOBAL DEFAULT 12 bdrv_co_open_blockdev_ref │ │ │ │ - 2794: 007624ac 176 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_tag │ │ │ │ + 2793: 008acc18 280 FUNC GLOBAL DEFAULT 12 bdrv_co_open_blockdev_ref │ │ │ │ + 2794: 007624f4 176 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_tag │ │ │ │ 2795: 00ce08b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_x_f_v_d │ │ │ │ 2796: 00c81a78 12 OBJECT GLOBAL DEFAULT 21 AudiodevDriver_lookup │ │ │ │ 2797: 0061f3b4 96 FUNC GLOBAL DEFAULT 12 helper_vnclip_wv_b │ │ │ │ 2798: 00d90dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_HPPIR1_READ_EVENT │ │ │ │ 2799: 00dc668c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_UNKNOWN_DSTATE │ │ │ │ 2800: 00dc681e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_VRAM_READ_DSTATE │ │ │ │ 2801: 00d9d5f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_ZERO_EVENT │ │ │ │ 2802: 00d0240c 132 OBJECT GLOBAL DEFAULT 24 helper_info_brev8 │ │ │ │ - 2803: 009353c8 192 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterType │ │ │ │ + 2803: 00935410 192 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterType │ │ │ │ 2804: 00dc71a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_WRITE_DSTATE │ │ │ │ 2805: 00ce09bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_x_f_v_h │ │ │ │ 2806: 00da0504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_CANCEL_EVENT │ │ │ │ 2807: 005ea108 28 FUNC GLOBAL DEFAULT 12 helper_fmul_d │ │ │ │ 2808: 00db596c 1 OBJECT GLOBAL DEFAULT 25 one_insn_per_tb │ │ │ │ 2809: 005ea1a4 72 FUNC GLOBAL DEFAULT 12 helper_fmax_d │ │ │ │ 2810: 0036e990 676 FUNC GLOBAL DEFAULT 12 vga_ioport_read │ │ │ │ 2811: 00d98bd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_INVALID_EVENT │ │ │ │ - 2812: 0093adc4 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions │ │ │ │ + 2812: 0093ae0c 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions │ │ │ │ 2813: 0061f414 96 FUNC GLOBAL DEFAULT 12 helper_vnclip_wv_h │ │ │ │ 2814: 005ea778 184 FUNC GLOBAL DEFAULT 12 helper_fmul_h │ │ │ │ 2815: 00d9edc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_UI_INFO_EVENT │ │ │ │ 2816: 005eaa70 208 FUNC GLOBAL DEFAULT 12 helper_fmax_h │ │ │ │ 2817: 00dc7552 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGIN_DSTATE │ │ │ │ 2818: 00dc76d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_INVALID_CDB_LEN_DSTATE │ │ │ │ 2819: 00d9d2e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_PRESENT_EVENT │ │ │ │ - 2820: 009717a0 364 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC │ │ │ │ - 2821: 00944c40 112 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties_members │ │ │ │ + 2820: 009717e8 364 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC │ │ │ │ + 2821: 00944c88 112 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties_members │ │ │ │ 2822: 00dc7946 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_WRITE_RSP_UPIU_DSTATE │ │ │ │ 2823: 00612fc8 576 FUNC GLOBAL DEFAULT 12 helper_vmsle_vv_b │ │ │ │ 2824: 00d977b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INVALID_XFER_LEN_EVENT │ │ │ │ 2825: 00ce0938 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_x_f_v_w │ │ │ │ 2826: 005e9798 120 FUNC GLOBAL DEFAULT 12 helper_fmul_s │ │ │ │ 2827: 005e9990 144 FUNC GLOBAL DEFAULT 12 helper_fmax_s │ │ │ │ - 2828: 009cc570 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlEventLog │ │ │ │ + 2828: 009cc5b8 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlEventLog │ │ │ │ 2829: 00613688 592 FUNC GLOBAL DEFAULT 12 helper_vmsle_vv_d │ │ │ │ - 2830: 00904c1c 28 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo_members │ │ │ │ + 2830: 00904c64 28 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo_members │ │ │ │ 2831: 005288d4 128 FUNC GLOBAL DEFAULT 12 serial_hd │ │ │ │ 2832: 0061f474 96 FUNC GLOBAL DEFAULT 12 helper_vnclip_wv_w │ │ │ │ - 2833: 008228e8 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_zeroes │ │ │ │ - 2834: 00822f88 428 FUNC GLOBAL DEFAULT 12 bdrv_merge_dirty_bitmap │ │ │ │ - 2835: 0095bc88 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSndioOptions │ │ │ │ + 2833: 00822930 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_zeroes │ │ │ │ + 2834: 00822fd0 428 FUNC GLOBAL DEFAULT 12 bdrv_merge_dirty_bitmap │ │ │ │ + 2835: 0095bcd0 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSndioOptions │ │ │ │ 2836: 00dc7fc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_ADD_BLOCK_DSTATE │ │ │ │ 2837: 0049ef88 224 FUNC GLOBAL DEFAULT 12 ohci_stop_endpoints │ │ │ │ 2838: 00dc8116 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_PRE_SAVE_RES_DSTATE │ │ │ │ 2839: 00d9b4b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PUT_GROUP_EVENT │ │ │ │ 2840: 00613208 576 FUNC GLOBAL DEFAULT 12 helper_vmsle_vv_h │ │ │ │ - 2841: 0095c020 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewirePerDirectionOptions │ │ │ │ + 2841: 0095c068 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewirePerDirectionOptions │ │ │ │ 2842: 00490648 392 FUNC GLOBAL DEFAULT 12 qmp_x_query_usb │ │ │ │ 2843: 004ef7e4 860 FUNC GLOBAL DEFAULT 12 vhost_dev_stop │ │ │ │ 2844: 00d8be38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_GO_SUCCESS_EVENT │ │ │ │ 2845: 00d910e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_WRITE_EVENT │ │ │ │ 2846: 00d8e788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ATI_MM_WRITE_EVENT │ │ │ │ 2847: 00dc7098 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_DESC_BUFF_WRITE_DSTATE │ │ │ │ - 2848: 0099cdc0 100 FUNC GLOBAL DEFAULT 12 qemu_vprintf │ │ │ │ + 2848: 0099ce08 100 FUNC GLOBAL DEFAULT 12 qemu_vprintf │ │ │ │ 2849: 00d9c85c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_SET_OUTPUT_EVENT │ │ │ │ - 2850: 009d5944 280 FUNC GLOBAL DEFAULT 12 vu_queue_fill │ │ │ │ - 2851: 0095fe10 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_audiodevs │ │ │ │ - 2852: 009c1aa8 112 FUNC GLOBAL DEFAULT 12 readline_start │ │ │ │ - 2853: 00722138 296 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_send │ │ │ │ + 2850: 009d598c 280 FUNC GLOBAL DEFAULT 12 vu_queue_fill │ │ │ │ + 2851: 0095fe58 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_audiodevs │ │ │ │ + 2852: 009c1af0 112 FUNC GLOBAL DEFAULT 12 readline_start │ │ │ │ + 2853: 00722180 296 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_send │ │ │ │ 2854: 00dc7b2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_CANCEL_DSTATE │ │ │ │ 2855: 00d93548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_RX_BD_FULL_EVENT │ │ │ │ 2856: 00d98ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_DATA_READ_EVENT │ │ │ │ - 2857: 008c4ac8 92 FUNC GLOBAL DEFAULT 12 qapi_free_int32List │ │ │ │ - 2858: 0078e3d4 76 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i64 │ │ │ │ - 2859: 0073eca4 152 FUNC GLOBAL DEFAULT 12 helper_ld16_mmu │ │ │ │ + 2857: 008c4b10 92 FUNC GLOBAL DEFAULT 12 qapi_free_int32List │ │ │ │ + 2858: 0078e41c 76 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i64 │ │ │ │ + 2859: 0073ecec 152 FUNC GLOBAL DEFAULT 12 helper_ld16_mmu │ │ │ │ 2860: 00dc664c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_COMPLETE_COLLECTING_DSTATE │ │ │ │ 2861: 00d8b3e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_ST_EVENT │ │ │ │ 2862: 00c80fac 12 OBJECT GLOBAL DEFAULT 21 QCryptoIVGenAlgo_lookup │ │ │ │ 2863: 0029be70 244 FUNC GLOBAL DEFAULT 12 uint8_to_float16 │ │ │ │ 2864: 00d8a1a0 12 OBJECT GLOBAL DEFAULT 24 qom_trace_events │ │ │ │ 2865: 00dc705a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_CHECKSUM_OOB_DSTATE │ │ │ │ 2866: 00d97df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDHCI_READ_EVENT │ │ │ │ 2867: 00613448 576 FUNC GLOBAL DEFAULT 12 helper_vmsle_vv_w │ │ │ │ 2868: 00dc777a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_RESPONSE_DSTATE │ │ │ │ 2869: 00da242c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_SHRINK_EVENT │ │ │ │ 2870: 00d95fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DS1338_SEND_EVENT │ │ │ │ - 2871: 00915e20 244 FUNC GLOBAL DEFAULT 12 visit_type_CompatPropertyList │ │ │ │ + 2871: 00915e68 244 FUNC GLOBAL DEFAULT 12 visit_type_CompatPropertyList │ │ │ │ 2872: 00da1658 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_qdev_trace_events_trace_events │ │ │ │ 2873: 005305bc 292 FUNC GLOBAL DEFAULT 12 init_async_teardown │ │ │ │ 2874: 00d98e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_EVENT │ │ │ │ - 2875: 00740310 104 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_data_ra │ │ │ │ - 2876: 00975694 1056 FUNC GLOBAL DEFAULT 12 qmp_marshal_input_send_event │ │ │ │ + 2875: 00740358 104 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_data_ra │ │ │ │ + 2876: 009756dc 1056 FUNC GLOBAL DEFAULT 12 qmp_marshal_input_send_event │ │ │ │ 2877: 0031e8ec 32 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_is25wp256 │ │ │ │ 2878: 00dc823a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CLOSE_DSTATE │ │ │ │ - 2879: 00925b54 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfoList │ │ │ │ + 2879: 00925b9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfoList │ │ │ │ 2880: 00521440 328 FUNC GLOBAL DEFAULT 12 qemu_timedate_diff │ │ │ │ - 2881: 008c1314 40 FUNC GLOBAL DEFAULT 12 monitor_cur_is_qmp │ │ │ │ + 2881: 008c135c 40 FUNC GLOBAL DEFAULT 12 monitor_cur_is_qmp │ │ │ │ 2882: 00d9e1e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_RECV_BITMAP_EVENT │ │ │ │ 2883: 00337a28 348 FUNC GLOBAL DEFAULT 12 machine_query_hotpluggable_cpus │ │ │ │ - 2884: 00822ce0 28 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_persistence │ │ │ │ - 2885: 009a37dc 36 FUNC GLOBAL DEFAULT 12 rcu_enable_atfork │ │ │ │ + 2884: 00822d28 28 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_persistence │ │ │ │ + 2885: 009a3824 36 FUNC GLOBAL DEFAULT 12 rcu_enable_atfork │ │ │ │ 2886: 00d9d200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_INCOMING_ACCEPTED_EVENT │ │ │ │ 2887: 00c82038 52 OBJECT GLOBAL DEFAULT 21 vmstate_fifo8 │ │ │ │ 2888: 003e9e5c 72 FUNC GLOBAL DEFAULT 12 ctucan_init │ │ │ │ 2889: 005949b8 1012 FUNC GLOBAL DEFAULT 12 net_init_stream │ │ │ │ 2890: 00d90c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_AP_WRITE_EVENT │ │ │ │ 2891: 00515880 68 FUNC GLOBAL DEFAULT 12 vm_resume │ │ │ │ 2892: 004cfa80 196 FUNC GLOBAL DEFAULT 12 vfio_container_dma_map │ │ │ │ @@ -2899,320 +2899,320 @@ │ │ │ │ 2895: 002a3af4 164 FUNC GLOBAL DEFAULT 12 helper_gvec_add8 │ │ │ │ 2896: 00dc6e16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_PULSE_EXTI_DSTATE │ │ │ │ 2897: 002fba08 160 FUNC GLOBAL DEFAULT 12 aml_name_decl │ │ │ │ 2898: 00d8a020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_APPLY_VERB_EVENT │ │ │ │ 2899: 005d90fc 48 FUNC GLOBAL DEFAULT 12 satp_mode_max_from_map │ │ │ │ 2900: 00d8a410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_UNKNOWN_EVENT │ │ │ │ 2901: 00ce38a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsha2ch64_vv │ │ │ │ - 2902: 00984b5c 144 FUNC GLOBAL DEFAULT 12 qdict_get_qlist │ │ │ │ + 2902: 00984ba4 144 FUNC GLOBAL DEFAULT 12 qdict_get_qlist │ │ │ │ 2903: 00d98498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_FLASH_WRITE_EVENT │ │ │ │ - 2904: 0072d8d4 400 FUNC GLOBAL DEFAULT 12 semihost_sys_system │ │ │ │ + 2904: 0072d91c 400 FUNC GLOBAL DEFAULT 12 semihost_sys_system │ │ │ │ 2905: 00dc7b8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_DIE_DSTATE │ │ │ │ 2906: 00da1324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_BREAK_EVENT │ │ │ │ 2907: 00dc772c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSED_DSTATE │ │ │ │ 2908: 00d8fea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_CB_EVENT │ │ │ │ 2909: 00d93cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_EVENT │ │ │ │ 2910: 00dc7046 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_TXDMA_DISABLED_DSTATE │ │ │ │ 2911: 00d8be88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_OPTION_REPLY_EVENT │ │ │ │ - 2912: 008c513c 244 FUNC GLOBAL DEFAULT 12 visit_type_int8List │ │ │ │ + 2912: 008c5184 244 FUNC GLOBAL DEFAULT 12 visit_type_int8List │ │ │ │ 2913: 00dc61ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_SIMPLE_IS_ALLOWED_DSTATE │ │ │ │ 2914: 00dc7a1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_RESET_DSTATE │ │ │ │ 2915: 00514b40 4 FUNC GLOBAL DEFAULT 12 bql_locked │ │ │ │ 2916: 00d9fd4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_REMOVE_EVENT │ │ │ │ 2917: 00d93848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_INCOMING_EVENT │ │ │ │ - 2918: 0097a8c4 408 FUNC GLOBAL DEFAULT 12 visit_check_struct │ │ │ │ + 2918: 0097a90c 408 FUNC GLOBAL DEFAULT 12 visit_check_struct │ │ │ │ 2919: 00d9ba88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_DISABLE_KVM_EVENT │ │ │ │ 2920: 00d8c284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_GET_STATE_BLOB_EVENT │ │ │ │ 2921: 00d9b208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_DATA_EVENT │ │ │ │ 2922: 00dc6b92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_BADWRITE_DSTATE │ │ │ │ - 2923: 00821ec0 280 FUNC GLOBAL DEFAULT 12 bdrv_co_can_store_new_dirty_bitmap │ │ │ │ - 2924: 008cb190 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStats │ │ │ │ + 2923: 00821f08 280 FUNC GLOBAL DEFAULT 12 bdrv_co_can_store_new_dirty_bitmap │ │ │ │ + 2924: 008cb1d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStats │ │ │ │ 2925: 00dc6a78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_RESET_DSTATE │ │ │ │ 2926: 00dc65ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_GET_FEATURES_DSTATE │ │ │ │ 2927: 00569fdc 768 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_setup │ │ │ │ 2928: 00dc74d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_WRITE_DATA_DSTATE │ │ │ │ 2929: 00ce9c2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmin_vv_d │ │ │ │ - 2930: 00943f04 424 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties_members │ │ │ │ - 2931: 0094e4f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddressWrapper │ │ │ │ + 2930: 00943f4c 424 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties_members │ │ │ │ + 2931: 0094e53c 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddressWrapper │ │ │ │ 2932: 00ce9d34 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmin_vv_h │ │ │ │ 2933: 00dc6d84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SRC_WRITE_DSTATE │ │ │ │ 2934: 00dc783c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_TIMER_START_STOP_DSTATE │ │ │ │ 2935: 0029d8c0 64 FUNC GLOBAL DEFAULT 12 float64_minnummag │ │ │ │ 2936: 00dc6338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_NET_LISTENER_WATCH_DSTATE │ │ │ │ - 2937: 00825cf0 288 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end_quiesce │ │ │ │ + 2937: 00825d38 288 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end_quiesce │ │ │ │ 2938: 00d9c87c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA955X_GPIO_CHANGE_EVENT │ │ │ │ - 2939: 00911794 92 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfoList │ │ │ │ + 2939: 009117dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfoList │ │ │ │ 2940: 00d9a7c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_RESET_EVENT │ │ │ │ - 2941: 0098bed4 96 FUNC GLOBAL DEFAULT 12 strstart │ │ │ │ + 2941: 0098bf1c 96 FUNC GLOBAL DEFAULT 12 strstart │ │ │ │ 2942: 00d910c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_WRITE_EVENT │ │ │ │ 2943: 002b31d8 68 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_index │ │ │ │ 2944: 0033f570 148 FUNC GLOBAL DEFAULT 12 qemu_devices_reset │ │ │ │ 2945: 00d998f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_SET_ADDRESS_EVENT │ │ │ │ - 2946: 0073f120 144 FUNC GLOBAL DEFAULT 12 cpu_ldl_mmu │ │ │ │ + 2946: 0073f168 144 FUNC GLOBAL DEFAULT 12 cpu_ldl_mmu │ │ │ │ 2947: 00d8ec88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_FENCE_CTRL_EVENT │ │ │ │ - 2948: 00943370 316 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties │ │ │ │ + 2948: 009433b8 316 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties │ │ │ │ 2949: 00d9d3d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_CONTINUED_EVENT │ │ │ │ - 2950: 007e9568 12 FUNC GLOBAL DEFAULT 12 bdrv_get_node_name │ │ │ │ + 2950: 007e95b0 12 FUNC GLOBAL DEFAULT 12 bdrv_get_node_name │ │ │ │ 2951: 00d90868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_WRITE_EVENT │ │ │ │ 2952: 00ce9cb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmin_vv_w │ │ │ │ 2953: 00dc6732 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_UART_READ_DSTATE │ │ │ │ 2954: 005dce0c 216 FUNC GLOBAL DEFAULT 12 riscv_cpu_set_rnmi │ │ │ │ - 2955: 0094bc0c 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_PANICKED_arg_members │ │ │ │ - 2956: 009b4ff8 32 FUNC GLOBAL DEFAULT 12 timerlist_notify │ │ │ │ + 2955: 0094bc54 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_PANICKED_arg_members │ │ │ │ + 2956: 009b5040 32 FUNC GLOBAL DEFAULT 12 timerlist_notify │ │ │ │ 2957: 005af178 24 FUNC GLOBAL DEFAULT 12 semihosting_get_argc │ │ │ │ 2958: 00dc8564 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 2959: 00d9a590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_QUEUE_EVENT │ │ │ │ - 2960: 00706780 76 FUNC GLOBAL DEFAULT 12 memory_region_init │ │ │ │ + 2960: 007067c8 76 FUNC GLOBAL DEFAULT 12 memory_region_init │ │ │ │ 2961: 00d8c274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOB_EVENT │ │ │ │ - 2962: 00b9a2f0 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_OPCODE │ │ │ │ + 2962: 00b9a348 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_OPCODE │ │ │ │ 2963: 00cb2194 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl64i │ │ │ │ 2964: 00dc6a4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_BUS_RESET_AIO_DSTATE │ │ │ │ - 2965: 008acce8 316 FUNC GLOBAL DEFAULT 12 bdrv_co_open │ │ │ │ + 2965: 008acd30 316 FUNC GLOBAL DEFAULT 12 bdrv_co_open │ │ │ │ 2966: 002c9b58 28 FUNC GLOBAL DEFAULT 12 vnc_read_when │ │ │ │ 2967: 002fda60 324 FUNC GLOBAL DEFAULT 12 aml_method │ │ │ │ - 2968: 006b5fd0 420 FUNC GLOBAL DEFAULT 12 virtio_serial_throttle_port │ │ │ │ + 2968: 006b6018 420 FUNC GLOBAL DEFAULT 12 virtio_serial_throttle_port │ │ │ │ 2969: 002b91c0 264 FUNC GLOBAL DEFAULT 12 qemu_input_update_buttons │ │ │ │ - 2970: 00b2d8ac 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_5_len │ │ │ │ - 2971: 008149ec 148 FUNC GLOBAL DEFAULT 12 blk_dev_is_medium_locked │ │ │ │ - 2972: 0079744c 1400 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_mem │ │ │ │ - 2973: 00741854 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchb_mmu │ │ │ │ + 2970: 00b2d8fc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_5_len │ │ │ │ + 2971: 00814a34 148 FUNC GLOBAL DEFAULT 12 blk_dev_is_medium_locked │ │ │ │ + 2972: 00797494 1400 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_mem │ │ │ │ + 2973: 0074189c 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchb_mmu │ │ │ │ 2974: 005823ac 236 FUNC GLOBAL DEFAULT 12 hmp_dumpdtb │ │ │ │ - 2975: 00721ecc 340 FUNC GLOBAL DEFAULT 12 foreach_not_ignored_block │ │ │ │ - 2976: 007f4fdc 540 FUNC GLOBAL DEFAULT 12 bdrv_freeze_backing_chain │ │ │ │ + 2975: 00721f14 340 FUNC GLOBAL DEFAULT 12 foreach_not_ignored_block │ │ │ │ + 2976: 007f5024 540 FUNC GLOBAL DEFAULT 12 bdrv_freeze_backing_chain │ │ │ │ 2977: 00dc827c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_BTN_DSTATE │ │ │ │ 2978: 00d9f630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_CHANGE_PARENT_EVENT │ │ │ │ 2979: 00cb1954 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl64v │ │ │ │ 2980: 00d93f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_WRITE_DATA_EVENT │ │ │ │ - 2981: 0079c1c4 1992 FUNC GLOBAL DEFAULT 12 perf_report_code │ │ │ │ - 2982: 00994e18 440 FUNC GLOBAL DEFAULT 12 qemu_thread_create │ │ │ │ + 2981: 0079c20c 1992 FUNC GLOBAL DEFAULT 12 perf_report_code │ │ │ │ + 2982: 00994e60 440 FUNC GLOBAL DEFAULT 12 qemu_thread_create │ │ │ │ 2983: 00493190 384 FUNC GLOBAL DEFAULT 12 usb_ep_set_max_packet_size │ │ │ │ 2984: 00dc7bd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_START_DSTATE │ │ │ │ 2985: 0062f38c 432 FUNC GLOBAL DEFAULT 12 helper_vfsgnjn_vv_d │ │ │ │ - 2986: 00928eb0 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters │ │ │ │ + 2986: 00928ef8 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters │ │ │ │ 2987: 0027eb00 136 FUNC GLOBAL DEFAULT 12 bfloat16_is_signaling_nan │ │ │ │ 2988: 0041dcac 68 FUNC GLOBAL DEFAULT 12 pci_intx_route_changed │ │ │ │ 2989: 0062f070 408 FUNC GLOBAL DEFAULT 12 helper_vfsgnjn_vv_h │ │ │ │ 2990: 00dc62fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_ROOT_DETACH_DSTATE │ │ │ │ 2991: 00292a84 428 FUNC GLOBAL DEFAULT 12 float64_round_to_int │ │ │ │ 2992: 00dc703e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_COMPARE_DSTATE │ │ │ │ 2993: 00dc73e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_CHECK_DSTATE │ │ │ │ - 2994: 007e502c 20 FUNC GLOBAL DEFAULT 12 path_is_absolute │ │ │ │ + 2994: 007e5074 20 FUNC GLOBAL DEFAULT 12 path_is_absolute │ │ │ │ 2995: 00d9f488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_EXIT_EVENT │ │ │ │ 2996: 00dc825c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SURFACE_DSTATE │ │ │ │ 2997: 00dc68f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_UPDATE_RECT_DELAYED_FLUSH_DSTATE │ │ │ │ - 2998: 007e9a20 180 FUNC GLOBAL DEFAULT 12 bdrv_debug_breakpoint │ │ │ │ + 2998: 007e9a68 180 FUNC GLOBAL DEFAULT 12 bdrv_debug_breakpoint │ │ │ │ 2999: 00d8f734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BADFIS_EVENT │ │ │ │ 3000: 00da0e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_PARAMETERS_EVENT │ │ │ │ - 3001: 00917cc0 244 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfoList │ │ │ │ + 3001: 00917d08 244 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfoList │ │ │ │ 3002: 00490aa4 920 FUNC GLOBAL DEFAULT 12 usb_ep_combine_input_packets │ │ │ │ - 3003: 00740abc 116 FUNC GLOBAL DEFAULT 12 cpu_stb_data │ │ │ │ + 3003: 00740b04 116 FUNC GLOBAL DEFAULT 12 cpu_stb_data │ │ │ │ 3004: 003e61a8 16 FUNC GLOBAL DEFAULT 12 world_name │ │ │ │ - 3005: 00964b48 844 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey_members │ │ │ │ + 3005: 00964b90 844 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey_members │ │ │ │ 3006: 0047ed44 4280 FUNC GLOBAL DEFAULT 12 smbios_entry_add │ │ │ │ 3007: 00dc7586 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_PROCESS_LOGIN_DSTATE │ │ │ │ 3008: 00d91cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_STATUS_EVENT │ │ │ │ 3009: 0062f208 388 FUNC GLOBAL DEFAULT 12 helper_vfsgnjn_vv_w │ │ │ │ 3010: 005bcb20 208 FUNC GLOBAL DEFAULT 12 riscv_numa_cpu_index_to_props │ │ │ │ 3011: 00dc8668 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_STATUS_DSTATE │ │ │ │ 3012: 00dc7b96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_SET_FRAME_INTERVAL_DSTATE │ │ │ │ 3013: 00d971a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SEL_EVENT │ │ │ │ - 3014: 009a0890 228 FUNC GLOBAL DEFAULT 12 has_help_option │ │ │ │ + 3014: 009a08d8 228 FUNC GLOBAL DEFAULT 12 has_help_option │ │ │ │ 3015: 00dc85ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_STOP_DSTATE │ │ │ │ 3016: 00dc6d86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SRC_READ_DSTATE │ │ │ │ 3017: 00da0274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_RELEASE_DYNAMIC_CAPACITY_EVENT │ │ │ │ 3018: 0059f0b4 6512 FUNC GLOBAL DEFAULT 12 net_init_slirp │ │ │ │ 3019: 00dc7c9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_MMAPS_SET_ENABLED_DSTATE │ │ │ │ 3020: 00dc808a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_SIGNAL_DSTATE │ │ │ │ 3021: 00d90dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_HPPIR0_READ_EVENT │ │ │ │ - 3022: 0080c2e4 300 FUNC GLOBAL DEFAULT 12 block_latency_histogram_set │ │ │ │ + 3022: 0080c32c 300 FUNC GLOBAL DEFAULT 12 block_latency_histogram_set │ │ │ │ 3023: 00dc6798 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_THROTTLE_PORT_DSTATE │ │ │ │ 3024: 00dc7c10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PACKET_STATE_CHANGE_DSTATE │ │ │ │ 3025: 00da0948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_RESET_EVENT │ │ │ │ 3026: 002d76b8 92 FUNC GLOBAL DEFAULT 12 palette_new │ │ │ │ - 3027: 00957120 944 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus_members │ │ │ │ + 3027: 00957168 944 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus_members │ │ │ │ 3028: 00dc69ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_FIS_DUMP_DSTATE │ │ │ │ - 3029: 006a2134 96 FUNC GLOBAL DEFAULT 12 helper_vclmul_vv │ │ │ │ + 3029: 006a217c 96 FUNC GLOBAL DEFAULT 12 helper_vclmul_vv │ │ │ │ 3030: 00d968d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_NEW_REQUEST_EVENT │ │ │ │ 3031: 00da2464 0 NOTYPE GLOBAL DEFAULT 24 _edata │ │ │ │ - 3032: 006a2194 96 FUNC GLOBAL DEFAULT 12 helper_vclmul_vx │ │ │ │ + 3032: 006a21dc 96 FUNC GLOBAL DEFAULT 12 helper_vclmul_vx │ │ │ │ 3033: 00dc7964 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_PROCESS_REQ_DSTATE │ │ │ │ - 3034: 007b1718 72 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all_eof │ │ │ │ + 3034: 007b1760 72 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all_eof │ │ │ │ 3035: 00d93668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_MII_READ_EVENT │ │ │ │ 3036: 00c87b28 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_endian_mode │ │ │ │ 3037: 002baef0 120 FUNC GLOBAL DEFAULT 12 qemu_pixman_linebuf_fill │ │ │ │ 3038: 00dc6736 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_TX_DSTATE │ │ │ │ 3039: 00dc6774 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SOFT_RESET_CHN_DSTATE │ │ │ │ 3040: 00d99980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_STOPBITS_EVENT │ │ │ │ 3041: 00dc7086 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIAM_DSTATE │ │ │ │ 3042: 00cbef28 36 OBJECT GLOBAL DEFAULT 24 qemu_nic_opts │ │ │ │ 3043: 00d9d530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_LOOP_EVENT │ │ │ │ 3044: 00dc6e90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_DIAG_MEM_WRITEB_DSTATE │ │ │ │ - 3045: 0099fd90 336 FUNC GLOBAL DEFAULT 12 qemu_opt_set_bool │ │ │ │ - 3046: 00786140 44 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i64_i128 │ │ │ │ - 3047: 0092bde4 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_save_arg_members │ │ │ │ + 3045: 0099fdd8 336 FUNC GLOBAL DEFAULT 12 qemu_opt_set_bool │ │ │ │ + 3046: 00786188 44 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i64_i128 │ │ │ │ + 3047: 0092be2c 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_save_arg_members │ │ │ │ 3048: 00dc7ee2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_THROTTLE_DIRTY_SYNC_DSTATE │ │ │ │ 3049: 00d9ad10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_CLAIM_EVENT │ │ │ │ 3050: 0041a664 76 FUNC GLOBAL DEFAULT 12 pci_device_deassert_intx │ │ │ │ 3051: 00d8ae18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L2_EVENT │ │ │ │ - 3052: 00958058 316 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail │ │ │ │ + 3052: 009580a0 316 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail │ │ │ │ 3053: 00d8bad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_DONE_EVENT │ │ │ │ 3054: 00cb9bec 16 OBJECT GLOBAL DEFAULT 24 mapped_xattr_ops │ │ │ │ 3055: 00d988e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_NEXT_ALARM_EVENT │ │ │ │ 3056: 00d99e00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_PACKET_ASYNC_EVENT │ │ │ │ 3057: 00629cfc 492 FUNC GLOBAL DEFAULT 12 helper_vfwmacc_vv_h │ │ │ │ - 3058: 009cf698 92 FUNC GLOBAL DEFAULT 12 json_lexer_feed │ │ │ │ - 3059: 009cc524 8 FUNC GLOBAL DEFAULT 12 fw_cfg_arch_key_name │ │ │ │ - 3060: 006dbbc0 352 FUNC GLOBAL DEFAULT 12 vfio_pci_post_reset │ │ │ │ + 3058: 009cf6e0 92 FUNC GLOBAL DEFAULT 12 json_lexer_feed │ │ │ │ + 3059: 009cc56c 8 FUNC GLOBAL DEFAULT 12 fw_cfg_arch_key_name │ │ │ │ + 3060: 006dbc08 352 FUNC GLOBAL DEFAULT 12 vfio_pci_post_reset │ │ │ │ 3061: 00d9b908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CHECK_PCIE_FLR_EVENT │ │ │ │ 3062: 00d95764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_DOORBELL_CQ_EVENT │ │ │ │ 3063: 00d928bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SRAMC_WRITE_EVENT │ │ │ │ - 3064: 009225a0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_size_summary │ │ │ │ + 3064: 009225e8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_size_summary │ │ │ │ 3065: 00dc754e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_DISCONNECT_DSTATE │ │ │ │ 3066: 00c7ba48 4 OBJECT GLOBAL DEFAULT 21 vsock_ops │ │ │ │ 3067: 00c788fc 1284 OBJECT GLOBAL DEFAULT 21 riscv_cpu_extensions │ │ │ │ 3068: 00d98518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_FLASH_SELECT_EVENT │ │ │ │ - 3069: 00725a38 2404 FUNC GLOBAL DEFAULT 12 ram_save_queue_pages │ │ │ │ + 3069: 00725a80 2404 FUNC GLOBAL DEFAULT 12 ram_save_queue_pages │ │ │ │ 3070: 00d945e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_AUTONEG_FLOWCTL_EVENT │ │ │ │ - 3071: 008d5364 332 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_resize_arg_members │ │ │ │ - 3072: 008a72b8 1852 FUNC GLOBAL DEFAULT 12 stream_start │ │ │ │ + 3071: 008d53ac 332 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_resize_arg_members │ │ │ │ + 3072: 008a7300 1852 FUNC GLOBAL DEFAULT 12 stream_start │ │ │ │ 3073: 00d8b8b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_RUN_EVENT │ │ │ │ 3074: 00511790 164 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_stop │ │ │ │ - 3075: 0096655c 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_ports │ │ │ │ + 3075: 009665a4 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_ports │ │ │ │ 3076: 00629ee8 492 FUNC GLOBAL DEFAULT 12 helper_vfwmacc_vv_w │ │ │ │ 3077: 0041b214 136 FUNC GLOBAL DEFAULT 12 pci_register_root_bus │ │ │ │ - 3078: 0095d2ac 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions │ │ │ │ + 3078: 0095d2f4 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions │ │ │ │ 3079: 00d958e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GET_LOG_EVENT │ │ │ │ - 3080: 008c6ff0 244 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfoList │ │ │ │ - 3081: 0074f504 168 FUNC GLOBAL DEFAULT 12 qdev_find_global_prop │ │ │ │ - 3082: 008c404c 56 FUNC GLOBAL DEFAULT 12 monitor_data_destroy_qmp │ │ │ │ + 3080: 008c7038 244 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfoList │ │ │ │ + 3081: 0074f54c 168 FUNC GLOBAL DEFAULT 12 qdev_find_global_prop │ │ │ │ + 3082: 008c4094 56 FUNC GLOBAL DEFAULT 12 monitor_data_destroy_qmp │ │ │ │ 3083: 00d95104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_TOOSMALL_EVENT │ │ │ │ 3084: 005ea124 28 FUNC GLOBAL DEFAULT 12 helper_fdiv_d │ │ │ │ 3085: 00da12f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_SEEK_EVENT │ │ │ │ 3086: 005ea830 184 FUNC GLOBAL DEFAULT 12 helper_fdiv_h │ │ │ │ 3087: 00d8af28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_ADD_TASK_EVENT │ │ │ │ 3088: 00d97654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INTR_DISABLED_EVENT │ │ │ │ 3089: 00dc73f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_READ_DSTATE │ │ │ │ 3090: 00d960ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_RTC_WRITE_EVENT │ │ │ │ - 3091: 008fbb88 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdp │ │ │ │ + 3091: 008fbbd0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdp │ │ │ │ 3092: 0060c5e8 96 FUNC GLOBAL DEFAULT 12 helper_vand_vx_b │ │ │ │ 3093: 00dc68c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FENCE_CTRL_DSTATE │ │ │ │ 3094: 00dc832e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_EXIT_DSTATE │ │ │ │ 3095: 00da0d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_CONTINUE_EVENT │ │ │ │ 3096: 00d9a360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_SET_DEQUEUE_EVENT │ │ │ │ - 3097: 0094fc7c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddress_base_members │ │ │ │ + 3097: 0094fcc4 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddress_base_members │ │ │ │ 3098: 0060c708 96 FUNC GLOBAL DEFAULT 12 helper_vand_vx_d │ │ │ │ - 3099: 007a4290 200 FUNC GLOBAL DEFAULT 12 qemu_file_transferred │ │ │ │ + 3099: 007a42d8 200 FUNC GLOBAL DEFAULT 12 qemu_file_transferred │ │ │ │ 3100: 00d8bb58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_OPTION_EVENT │ │ │ │ - 3101: 0098b77c 36 FUNC GLOBAL DEFAULT 12 qemu_close │ │ │ │ + 3101: 0098b7c4 36 FUNC GLOBAL DEFAULT 12 qemu_close │ │ │ │ 3102: 00d97ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_WRITE_DATA_EVENT │ │ │ │ 3103: 00dc711c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSI_NOTIFY_POSTPONED_DSTATE │ │ │ │ 3104: 00dc7cd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_DSTATE │ │ │ │ 3105: 00da203c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_MAP_BAR_EVENT │ │ │ │ 3106: 00564780 476 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_finish │ │ │ │ 3107: 0060c648 96 FUNC GLOBAL DEFAULT 12 helper_vand_vx_h │ │ │ │ - 3108: 00990860 136 FUNC GLOBAL DEFAULT 12 fdmon_epoll_setup │ │ │ │ - 3109: 009afa8c 72 FUNC GLOBAL DEFAULT 12 aio_get_thread_pool │ │ │ │ + 3108: 009908a8 136 FUNC GLOBAL DEFAULT 12 fdmon_epoll_setup │ │ │ │ + 3109: 009afad4 72 FUNC GLOBAL DEFAULT 12 aio_get_thread_pool │ │ │ │ 3110: 005e9810 120 FUNC GLOBAL DEFAULT 12 helper_fdiv_s │ │ │ │ 3111: 00d96d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_EVENT │ │ │ │ 3112: 00d8d03c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_REG_EVENT │ │ │ │ 3113: 00dc610a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_transaction_c │ │ │ │ 3114: 00d8c5a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SETATTR_EVENT │ │ │ │ 3115: 00dc6f1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_PACKET_DSTATE │ │ │ │ - 3116: 0095c190 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevWavOptions │ │ │ │ - 3117: 0075d3bc 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint32_ptr │ │ │ │ + 3116: 0095c1d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevWavOptions │ │ │ │ + 3117: 0075d404 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint32_ptr │ │ │ │ 3118: 005db02c 584 FUNC GLOBAL DEFAULT 12 riscv_isa_write_fdt │ │ │ │ 3119: 00dc7efa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_DO_CALCULATE_VCPU_DSTATE │ │ │ │ 3120: 00da0e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_CAPABILITIES_EVENT │ │ │ │ 3121: 0032ae88 104 FUNC GLOBAL DEFAULT 12 cpu_exec_class_post_init │ │ │ │ 3122: 00dc6aea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_XIVE_IC_HW_TRIGGER_DSTATE │ │ │ │ 3123: 005bc730 232 FUNC GLOBAL DEFAULT 12 riscv_socket_check_hartids │ │ │ │ - 3124: 0074192c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchb │ │ │ │ - 3125: 00970208 432 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless │ │ │ │ - 3126: 0099d00c 176 FUNC GLOBAL DEFAULT 12 id_wellformed │ │ │ │ + 3124: 00741974 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchb │ │ │ │ + 3125: 00970250 432 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless │ │ │ │ + 3126: 0099d054 176 FUNC GLOBAL DEFAULT 12 id_wellformed │ │ │ │ 3127: 00dc6bd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_ELRSR_READ_DSTATE │ │ │ │ 3128: 00d9dd50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_TRIGGERED_EVENT │ │ │ │ 3129: 0060c6a8 96 FUNC GLOBAL DEFAULT 12 helper_vand_vx_w │ │ │ │ 3130: 0041bbd4 12 FUNC GLOBAL DEFAULT 12 pci_get_bar_addr │ │ │ │ - 3131: 007f7d40 16 FUNC GLOBAL DEFAULT 12 job_is_internal │ │ │ │ + 3131: 007f7d88 16 FUNC GLOBAL DEFAULT 12 job_is_internal │ │ │ │ 3132: 00cb628c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchw_le │ │ │ │ - 3133: 006e7334 8 FUNC GLOBAL DEFAULT 12 virtio_config_get_guest_notifier │ │ │ │ + 3133: 006e737c 8 FUNC GLOBAL DEFAULT 12 virtio_config_get_guest_notifier │ │ │ │ 3134: 00cf2c8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslide1up_vx_b │ │ │ │ 3135: 00d93ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_UNMATCHED_EVENT │ │ │ │ 3136: 00dc733a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CLOSE_ZONE_DSTATE │ │ │ │ 3137: 00602730 664 FUNC GLOBAL DEFAULT 12 helper_vsxei32_16_v │ │ │ │ 3138: 00cf2b00 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslide1up_vx_d │ │ │ │ 3139: 00d8a330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_WATCHPOINT_EVENT │ │ │ │ 3140: 00d9b598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_WRITE_EVENT │ │ │ │ 3141: 00268c50 504 FUNC GLOBAL DEFAULT 12 cap_disas_target │ │ │ │ 3142: 00dc830a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_PUTCHAR_UNHANDLED_DSTATE │ │ │ │ - 3143: 008d512c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo │ │ │ │ - 3144: 00992ad8 192 FUNC GLOBAL DEFAULT 12 qemu_get_pid_name │ │ │ │ + 3143: 008d5174 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo │ │ │ │ + 3144: 00992b20 192 FUNC GLOBAL DEFAULT 12 qemu_get_pid_name │ │ │ │ 3145: 00cf2c08 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslide1up_vx_h │ │ │ │ - 3146: 007f429c 220 FUNC GLOBAL DEFAULT 12 bdrv_probe_geometry │ │ │ │ + 3146: 007f42e4 220 FUNC GLOBAL DEFAULT 12 bdrv_probe_geometry │ │ │ │ 3147: 00dc6b94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_WRITE_DSTATE │ │ │ │ 3148: 00dc69f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_SET_SIGNATURE_DSTATE │ │ │ │ - 3149: 0099f2e0 720 FUNC GLOBAL DEFAULT 12 qemu_opts_print_help │ │ │ │ - 3150: 00735c9c 360 FUNC GLOBAL DEFAULT 12 translator_st │ │ │ │ + 3149: 0099f328 720 FUNC GLOBAL DEFAULT 12 qemu_opts_print_help │ │ │ │ + 3150: 00735ce4 360 FUNC GLOBAL DEFAULT 12 translator_st │ │ │ │ 3151: 00dc7ea6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_GPIO_WRITE_DSTATE │ │ │ │ 3152: 00d9d6e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ADVISE_MR_EVENT │ │ │ │ - 3153: 008c2d38 484 FUNC GLOBAL DEFAULT 12 qmp_send_response │ │ │ │ - 3154: 007bdc60 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_oid │ │ │ │ + 3153: 008c2d80 484 FUNC GLOBAL DEFAULT 12 qmp_send_response │ │ │ │ + 3154: 007bdca8 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_oid │ │ │ │ 3155: 00dc8c42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FAST_PATH_ATTEMPT_DSTATE │ │ │ │ 3156: 00dc767c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_INVALID_CONTEXT_DSTATE │ │ │ │ - 3157: 007b0110 152 FUNC GLOBAL DEFAULT 12 qio_channel_readv │ │ │ │ + 3157: 007b0158 152 FUNC GLOBAL DEFAULT 12 qio_channel_readv │ │ │ │ 3158: 00d946d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_LINK_DOWN_EVENT │ │ │ │ - 3159: 009bf2c4 96 FUNC GLOBAL DEFAULT 12 iov_send_recv │ │ │ │ + 3159: 009bf30c 96 FUNC GLOBAL DEFAULT 12 iov_send_recv │ │ │ │ 3160: 005ade48 348 FUNC GLOBAL DEFAULT 12 replay_read_random │ │ │ │ 3161: 00dbd9d4 1 OBJECT GLOBAL DEFAULT 25 kvm_msi_use_devid │ │ │ │ 3162: 00dc698c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_I2C_READ_DSTATE │ │ │ │ - 3163: 007eafcc 80 FUNC GLOBAL DEFAULT 12 bdrv_co_enter │ │ │ │ + 3163: 007eb014 80 FUNC GLOBAL DEFAULT 12 bdrv_co_enter │ │ │ │ 3164: 00cf2b84 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslide1up_vx_w │ │ │ │ 3165: 00dc7934 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_ATTR_NOT_READABLE_DSTATE │ │ │ │ 3166: 002a76a8 172 FUNC GLOBAL DEFAULT 12 helper_gvec_lt8 │ │ │ │ 3167: 00d96b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_AWOKEN_EVENT │ │ │ │ 3168: 002e1004 544 FUNC GLOBAL DEFAULT 12 vnc_job_add_rect │ │ │ │ 3169: 005ea3f8 84 FUNC GLOBAL DEFAULT 12 helper_feq_d │ │ │ │ - 3170: 0077f2b4 104 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i32 │ │ │ │ + 3170: 0077f2fc 104 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i32 │ │ │ │ 3171: 00d9e0f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_FIELD_ERROR_EVENT │ │ │ │ 3172: 002b5e60 248 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_scancode │ │ │ │ 3173: 00dc637c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_COMPLETE_DSTATE │ │ │ │ - 3174: 00940a08 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestProperties │ │ │ │ + 3174: 00940a50 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestProperties │ │ │ │ 3175: 00d90f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_CPU_READ_EVENT │ │ │ │ 3176: 00dc76a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_REQ_ALLOC_FAILED_DSTATE │ │ │ │ 3177: 005eaf10 164 FUNC GLOBAL DEFAULT 12 helper_feq_h │ │ │ │ - 3178: 00978100 340 FUNC GLOBAL DEFAULT 12 opts_visitor_new │ │ │ │ - 3179: 008e3fa8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw │ │ │ │ - 3180: 0078b5c8 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i32_chk │ │ │ │ + 3178: 00978148 340 FUNC GLOBAL DEFAULT 12 opts_visitor_new │ │ │ │ + 3179: 008e3ff0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw │ │ │ │ + 3180: 0078b610 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i32_chk │ │ │ │ 3181: 00d94868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_IP4_FRAGMENT_EVENT │ │ │ │ 3182: 00dc65a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_READ_CMD_DATA_DSTATE │ │ │ │ - 3183: 00934ffc 244 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfoList │ │ │ │ - 3184: 008175fc 24 FUNC GLOBAL DEFAULT 12 blk_try_blockalign │ │ │ │ - 3185: 00970d8c 244 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL_members │ │ │ │ + 3183: 00935044 244 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfoList │ │ │ │ + 3184: 00817644 24 FUNC GLOBAL DEFAULT 12 blk_try_blockalign │ │ │ │ + 3185: 00970dd4 244 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL_members │ │ │ │ 3186: 00d01620 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfirst_m │ │ │ │ 3187: 005e9cd4 116 FUNC GLOBAL DEFAULT 12 helper_feq_s │ │ │ │ - 3188: 00910970 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate │ │ │ │ + 3188: 009109b8 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate │ │ │ │ 3189: 002b2d7c 148 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_dmabuf │ │ │ │ 3190: 0056f4e4 376 FUNC GLOBAL DEFAULT 12 qmp_snapshot_save │ │ │ │ 3191: 00d959d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DEL_SQ_EVENT │ │ │ │ 3192: 00d8f054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAST_EVENT │ │ │ │ 3193: 002adc10 232 FUNC GLOBAL DEFAULT 12 exec_inline_op │ │ │ │ 3194: 00dc6836 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_READ_IO_DSTATE │ │ │ │ - 3195: 008e0884 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd │ │ │ │ - 3196: 00965688 228 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow_members │ │ │ │ - 3197: 00914abc 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaNodeOptions │ │ │ │ + 3195: 008e08cc 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd │ │ │ │ + 3196: 009656d0 228 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow_members │ │ │ │ + 3197: 00914b04 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaNodeOptions │ │ │ │ 3198: 00bd2a60 52 OBJECT GLOBAL DEFAULT 21 vmstate_pcnet │ │ │ │ 3199: 00dc7d0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_ADDRESS_WRITE_DSTATE │ │ │ │ 3200: 00388bac 128 FUNC GLOBAL DEFAULT 12 ide_start_dma │ │ │ │ 3201: 00d8d514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_SIZE_EVENT │ │ │ │ - 3202: 008a79f4 460 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_lookup │ │ │ │ + 3202: 008a7a3c 460 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_lookup │ │ │ │ 3203: 00dc684e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_GUEST_DSTATE │ │ │ │ - 3204: 0095914c 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_status │ │ │ │ - 3205: 008cba30 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveMirror │ │ │ │ - 3206: 0075e714 236 FUNC GLOBAL DEFAULT 12 user_creatable_add_from_str │ │ │ │ - 3207: 00818b20 576 FUNC GLOBAL DEFAULT 12 bdrv_next │ │ │ │ + 3204: 00959194 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_status │ │ │ │ + 3205: 008cba78 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveMirror │ │ │ │ + 3206: 0075e75c 236 FUNC GLOBAL DEFAULT 12 user_creatable_add_from_str │ │ │ │ + 3207: 00818b68 576 FUNC GLOBAL DEFAULT 12 bdrv_next │ │ │ │ 3208: 00c7e90c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_gtree │ │ │ │ 3209: 00d97454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_WRITE_EVENT │ │ │ │ 3210: 00dc83e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 3211: 00581f88 248 FUNC GLOBAL DEFAULT 12 hmp_sum │ │ │ │ 3212: 00d8ed08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_FROMH_3D_EVENT │ │ │ │ 3213: 00d99a30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_RESET_EVENT │ │ │ │ 3214: 005154c0 368 FUNC GLOBAL DEFAULT 12 qemu_init_vcpu │ │ │ │ @@ -3220,761 +3220,761 @@ │ │ │ │ 3216: 0052f81c 144 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_phandle │ │ │ │ 3217: 002d1f28 56 FUNC GLOBAL DEFAULT 12 vnc_zlib_clear │ │ │ │ 3218: 00d8f724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BADMAP_EVENT │ │ │ │ 3219: 00d8e518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_READ_EVENT │ │ │ │ 3220: 00dc8c3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_UNLOCK_SUCCESS_DSTATE │ │ │ │ 3221: 00dc644a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_START_DSTATE │ │ │ │ 3222: 00dc6274 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_DONE_DSTATE │ │ │ │ - 3223: 008cadf8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheInfo │ │ │ │ - 3224: 006f6a60 300 FUNC GLOBAL DEFAULT 12 vhost_svq_poll │ │ │ │ + 3223: 008cae40 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheInfo │ │ │ │ + 3224: 006f6aa8 300 FUNC GLOBAL DEFAULT 12 vhost_svq_poll │ │ │ │ 3225: 00d9a380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_ENABLE_EVENT │ │ │ │ 3226: 00dc83a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_SET_IOTHREAD_DSTATE │ │ │ │ 3227: 00d8b570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_NEW_PID_EVENT │ │ │ │ - 3228: 006a5c64 440 FUNC GLOBAL DEFAULT 12 helper_vaesdf_vs │ │ │ │ + 3228: 006a5cac 440 FUNC GLOBAL DEFAULT 12 helper_vaesdf_vs │ │ │ │ 3229: 00dc7e10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_ADDR_DSTATE │ │ │ │ 3230: 00d8c19c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_PRE_SAVE_EVENT │ │ │ │ 3231: 00dc8452 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_ADD_DSTATE │ │ │ │ - 3232: 00822d40 584 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_merge_internal │ │ │ │ - 3233: 006a5aa8 444 FUNC GLOBAL DEFAULT 12 helper_vaesdf_vv │ │ │ │ - 3234: 00716f14 2008 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_fd │ │ │ │ - 3235: 008d6674 92 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup_members │ │ │ │ + 3232: 00822d88 584 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_merge_internal │ │ │ │ + 3233: 006a5af0 444 FUNC GLOBAL DEFAULT 12 helper_vaesdf_vv │ │ │ │ + 3234: 00716f5c 2008 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_fd │ │ │ │ + 3235: 008d66bc 92 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup_members │ │ │ │ 3236: 00dc836a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSECCFG_CSR_READ_DSTATE │ │ │ │ - 3237: 0083b5bc 616 FUNC GLOBAL DEFAULT 12 qmp_query_block │ │ │ │ + 3237: 0083b604 616 FUNC GLOBAL DEFAULT 12 qmp_query_block │ │ │ │ 3238: 00d8bdf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_SUCCESS_EVENT │ │ │ │ 3239: 00dc74ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_DATA_COUNT_DSTATE │ │ │ │ 3240: 00d93878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_XSUM_ADD_EVENT │ │ │ │ 3241: 00da1b90 4 OBJECT GLOBAL DEFAULT 24 qemu_cond_wait_func │ │ │ │ - 3242: 009563e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioQueueElement │ │ │ │ + 3242: 00956430 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioQueueElement │ │ │ │ 3243: 00534ae0 56 FUNC GLOBAL DEFAULT 12 host_memory_backend_get_memory │ │ │ │ 3244: 00dc7b74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_FIELDS_DSTATE │ │ │ │ 3245: 00dc6ebc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MFSR_DSTATE │ │ │ │ 3246: 00dc7196 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_SET_PARAMS_DSTATE │ │ │ │ 3247: 00dc86b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CLIENT_MIGRATE_INFO_DSTATE │ │ │ │ 3248: 00d05d00 4 OBJECT GLOBAL DEFAULT 24 graphic_width │ │ │ │ - 3249: 00948cdc 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_add │ │ │ │ + 3249: 00948d24 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_add │ │ │ │ 3250: 00d9faac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_AMEND_EVENT │ │ │ │ - 3251: 007b0500 152 FUNC GLOBAL DEFAULT 12 qio_channel_create_watch │ │ │ │ - 3252: 00939570 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevSocketOptions │ │ │ │ + 3251: 007b0548 152 FUNC GLOBAL DEFAULT 12 qio_channel_create_watch │ │ │ │ + 3252: 009395b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevSocketOptions │ │ │ │ 3253: 00d9c67c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_WRITE_EVENT │ │ │ │ 3254: 00d93348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_RECEIVING_BUFFER_EVENT │ │ │ │ - 3255: 00814914 168 FUNC GLOBAL DEFAULT 12 blk_dev_eject_request │ │ │ │ + 3255: 0081495c 168 FUNC GLOBAL DEFAULT 12 blk_dev_eject_request │ │ │ │ 3256: 00dc81ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_BLOCK_DISCARD_RANGE_DSTATE │ │ │ │ 3257: 00c80d40 12 OBJECT GLOBAL DEFAULT 21 FuseExportAllowOther_lookup │ │ │ │ 3258: 00d90848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_RECOMPUTE_STATE_SECURE_EVENT │ │ │ │ 3259: 00dc761a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_UNHANDLED_COMMAND_DSTATE │ │ │ │ 3260: 0028d2f8 324 FUNC GLOBAL DEFAULT 12 float64r32_div │ │ │ │ - 3261: 00939b04 524 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions_members │ │ │ │ + 3261: 00939b4c 524 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions_members │ │ │ │ 3262: 00d8fd50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_INPUT_QUEUE_FULL_EVENT │ │ │ │ - 3263: 00994adc 112 FUNC GLOBAL DEFAULT 12 qemu_event_destroy │ │ │ │ + 3263: 00994b24 112 FUNC GLOBAL DEFAULT 12 qemu_event_destroy │ │ │ │ 3264: 002b4500 556 FUNC GLOBAL DEFAULT 12 qemu_display_early_init │ │ │ │ - 3265: 00967530 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptionsWrapper │ │ │ │ - 3266: 0095bb18 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevGenericOptions │ │ │ │ + 3265: 00967578 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptionsWrapper │ │ │ │ + 3266: 0095bb60 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevGenericOptions │ │ │ │ 3267: 00cb772c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorw_le │ │ │ │ 3268: 00ce8708 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrol_vv_b │ │ │ │ 3269: 00551338 376 FUNC GLOBAL DEFAULT 12 migrate_set_error │ │ │ │ 3270: 00dc7532 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_ALREADYRESELECTED_DSTATE │ │ │ │ 3271: 00dc7e06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_CALL_DSTATE │ │ │ │ - 3272: 008c7290 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_open_tray_arg_members │ │ │ │ - 3273: 007be150 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_bytes │ │ │ │ + 3272: 008c72d8 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_open_tray_arg_members │ │ │ │ + 3273: 007be198 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_bytes │ │ │ │ 3274: 00dc7f22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_TRANSFER_OUTPUT_DSTATE │ │ │ │ 3275: 00ce857c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrol_vv_d │ │ │ │ 3276: 00da0788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMORY_DEVICES_EVENT │ │ │ │ 3277: 00dc82fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYCHANGELISTENER_REGISTER_DSTATE │ │ │ │ 3278: 00d968a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_MODE_SELECT_SET_BLOCKSIZE_EVENT │ │ │ │ 3279: 004dd848 136 FUNC GLOBAL DEFAULT 12 virtio_pci_get_class_id │ │ │ │ 3280: 00bd1d00 52 OBJECT GLOBAL DEFAULT 21 vmstate_hid_ptr_device │ │ │ │ 3281: 00ce8684 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrol_vv_h │ │ │ │ - 3282: 0099a34c 164 FUNC GLOBAL DEFAULT 12 bitmap_find_next_zero_area │ │ │ │ + 3282: 0099a394 164 FUNC GLOBAL DEFAULT 12 bitmap_find_next_zero_area │ │ │ │ 3283: 00dc6aee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_NVP_BACKLOG_OP_DSTATE │ │ │ │ 3284: 00d94098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_REARM_TIMER_EVENT │ │ │ │ - 3285: 00959f48 1212 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_element │ │ │ │ - 3286: 00735fd8 232 FUNC GLOBAL DEFAULT 12 translator_ldl │ │ │ │ + 3285: 00959f90 1212 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_element │ │ │ │ + 3286: 00736020 232 FUNC GLOBAL DEFAULT 12 translator_ldl │ │ │ │ 3287: 00da39fc 4 OBJECT GLOBAL DEFAULT 25 xen_mode │ │ │ │ 3288: 0054a8dc 24 FUNC GLOBAL DEFAULT 12 global_state_received │ │ │ │ 3289: 0041f5a8 172 FUNC GLOBAL DEFAULT 12 pci_setup_iommu │ │ │ │ - 3290: 007360c0 248 FUNC GLOBAL DEFAULT 12 translator_ldq │ │ │ │ + 3290: 00736108 248 FUNC GLOBAL DEFAULT 12 translator_ldq │ │ │ │ 3291: 00dc6dae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_PFD0_CLK_DSTATE │ │ │ │ - 3292: 008b4160 724 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_read │ │ │ │ + 3292: 008b41a8 724 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_read │ │ │ │ 3293: 0055e450 36 FUNC GLOBAL DEFAULT 12 migrate_tls_authz │ │ │ │ 3294: 00d90728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_IC_SET_CPU_IRQ_EVENT │ │ │ │ 3295: 00ce8600 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrol_vv_w │ │ │ │ 3296: 00dc845c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_SEND_BREAK_DSTATE │ │ │ │ - 3297: 0070b320 140 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_min_page_size │ │ │ │ + 3297: 0070b368 140 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_min_page_size │ │ │ │ 3298: 00c6cdfc 52 OBJECT GLOBAL DEFAULT 21 vmstate_esp │ │ │ │ 3299: 00501728 508 FUNC GLOBAL DEFAULT 12 audio_create_default_audiodevs │ │ │ │ - 3300: 00941ccc 360 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties │ │ │ │ - 3301: 0094e3e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressWrapper │ │ │ │ + 3300: 00941d14 360 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties │ │ │ │ + 3301: 0094e428 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressWrapper │ │ │ │ 3302: 002f7110 332 FUNC GLOBAL DEFAULT 12 v9fs_co_st_gen │ │ │ │ - 3303: 009a58f0 72 FUNC GLOBAL DEFAULT 12 qdist_sample_count │ │ │ │ + 3303: 009a5938 72 FUNC GLOBAL DEFAULT 12 qdist_sample_count │ │ │ │ 3304: 004165bc 532 FUNC GLOBAL DEFAULT 12 msi_set_mask │ │ │ │ 3305: 00412b6c 108 FUNC GLOBAL DEFAULT 12 fw_cfg_set_order_override │ │ │ │ 3306: 00dc867c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ACPI_OSPM_STATUS_DSTATE │ │ │ │ - 3307: 00784080 132 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i64 │ │ │ │ + 3307: 007840c8 132 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i64 │ │ │ │ 3308: 00d8fe50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_WRITE_COMMAND_EVENT │ │ │ │ - 3309: 0091b5c8 28 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper_members │ │ │ │ + 3309: 0091b610 28 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper_members │ │ │ │ 3310: 00607808 96 FUNC GLOBAL DEFAULT 12 helper_vsub_vx_b │ │ │ │ - 3311: 008d4ae4 192 FUNC GLOBAL DEFAULT 12 visit_type_BitmapSyncMode │ │ │ │ + 3311: 008d4b2c 192 FUNC GLOBAL DEFAULT 12 visit_type_BitmapSyncMode │ │ │ │ 3312: 00607928 96 FUNC GLOBAL DEFAULT 12 helper_vsub_vx_d │ │ │ │ - 3313: 008af32c 560 FUNC GLOBAL DEFAULT 12 blk_zone_mgmt │ │ │ │ + 3313: 008af374 560 FUNC GLOBAL DEFAULT 12 blk_zone_mgmt │ │ │ │ 3314: 00607868 96 FUNC GLOBAL DEFAULT 12 helper_vsub_vx_h │ │ │ │ - 3315: 00746b80 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_le_mmu │ │ │ │ - 3316: 0071cd34 660 FUNC GLOBAL DEFAULT 12 address_space_ldq_le_cached_slow │ │ │ │ + 3315: 00746bc8 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_le_mmu │ │ │ │ + 3316: 0071cd7c 660 FUNC GLOBAL DEFAULT 12 address_space_ldq_le_cached_slow │ │ │ │ 3317: 00cedd24 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslidedown_vx_b │ │ │ │ - 3318: 0077f134 120 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i32 │ │ │ │ + 3318: 0077f17c 120 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i32 │ │ │ │ 3319: 00cedb98 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslidedown_vx_d │ │ │ │ 3320: 00dc6a8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KEYBOARD_EVENT_DSTATE │ │ │ │ - 3321: 008bbdc0 148 FUNC GLOBAL DEFAULT 12 qemu_chr_wait_connected │ │ │ │ + 3321: 008bbe08 148 FUNC GLOBAL DEFAULT 12 qemu_chr_wait_connected │ │ │ │ 3322: 00cedca0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslidedown_vx_h │ │ │ │ 3323: 00da230c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_DISABLE_WATCH_EVENT │ │ │ │ - 3324: 008e52dc 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw │ │ │ │ - 3325: 0091466c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFast │ │ │ │ - 3326: 009b10a0 680 FUNC GLOBAL DEFAULT 12 main_loop_wait │ │ │ │ - 3327: 007b23e8 312 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_result │ │ │ │ - 3328: 00785cc4 76 FUNC GLOBAL DEFAULT 12 tcg_gen_extrh_i64_i32 │ │ │ │ + 3324: 008e5324 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw │ │ │ │ + 3325: 009146b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFast │ │ │ │ + 3326: 009b10e8 680 FUNC GLOBAL DEFAULT 12 main_loop_wait │ │ │ │ + 3327: 007b2430 312 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_result │ │ │ │ + 3328: 00785d0c 76 FUNC GLOBAL DEFAULT 12 tcg_gen_extrh_i64_i32 │ │ │ │ 3329: 005aa7f0 228 FUNC GLOBAL DEFAULT 12 replay_put_event │ │ │ │ - 3330: 009865e4 12 FUNC GLOBAL DEFAULT 12 qobject_from_json │ │ │ │ + 3330: 0098662c 12 FUNC GLOBAL DEFAULT 12 qobject_from_json │ │ │ │ 3331: 0029b0c8 16 FUNC GLOBAL DEFAULT 12 int8_to_bfloat16_scalbn │ │ │ │ 3332: 00d9b7c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ROM_IN_DENYLIST_EVENT │ │ │ │ 3333: 00dc8c26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_RAM_BLOCK_REMOVED_DSTATE │ │ │ │ 3334: 00dc68d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_2D_DSTATE │ │ │ │ 3335: 00c80910 12 OBJECT GLOBAL DEFAULT 21 OnCbwError_lookup │ │ │ │ 3336: 00dc838c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CLOSE_TRAY_DSTATE │ │ │ │ 3337: 006078c8 96 FUNC GLOBAL DEFAULT 12 helper_vsub_vx_w │ │ │ │ 3338: 00dc8c5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_UNCONTENDED_DSTATE │ │ │ │ 3339: 0032c898 176 FUNC GLOBAL DEFAULT 12 load_elf_strerror │ │ │ │ 3340: 00dc6400 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_REPLY_CHUNK_HEADER_DSTATE │ │ │ │ - 3341: 0077da70 180 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i32 │ │ │ │ + 3341: 0077dab8 180 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i32 │ │ │ │ 3342: 00dc85c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COMMAND_LINE_OPTIONS_DSTATE │ │ │ │ 3343: 00cedc1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslidedown_vx_w │ │ │ │ 3344: 00dc6194 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_REPLY_DSTATE │ │ │ │ 3345: 0061ae54 96 FUNC GLOBAL DEFAULT 12 helper_vwmulu_vx_b │ │ │ │ 3346: 00d91e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SRC_READ_EVENT │ │ │ │ 3347: 00d9e660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_THROTTLE_PCT_EVENT │ │ │ │ - 3348: 007decac 500 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_change │ │ │ │ + 3348: 007decf4 500 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_change │ │ │ │ 3349: 00cb96b0 4 OBJECT GLOBAL DEFAULT 24 qemu_dbus_display │ │ │ │ 3350: 00568c20 324 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_open_return_path │ │ │ │ - 3351: 0098ba84 4 FUNC GLOBAL DEFAULT 12 qemu_fdatasync │ │ │ │ + 3351: 0098bacc 4 FUNC GLOBAL DEFAULT 12 qemu_fdatasync │ │ │ │ 3352: 00493a88 280 FUNC GLOBAL DEFAULT 12 usb_desc_endpoint │ │ │ │ 3353: 003266e4 280 FUNC GLOBAL DEFAULT 12 sifive_uart_create │ │ │ │ 3354: 00ce61e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei8_8_v │ │ │ │ 3355: 0061aeb4 96 FUNC GLOBAL DEFAULT 12 helper_vwmulu_vx_h │ │ │ │ 3356: 00293764 260 FUNC GLOBAL DEFAULT 12 float32_to_int64_scalbn │ │ │ │ - 3357: 009b72f4 172 FUNC GLOBAL DEFAULT 12 fd_is_socket │ │ │ │ + 3357: 009b733c 172 FUNC GLOBAL DEFAULT 12 fd_is_socket │ │ │ │ 3358: 00dc681c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_VRAM_WRITE_DSTATE │ │ │ │ - 3359: 009cccd8 656 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_memory_module_event_arg_members │ │ │ │ + 3359: 009ccd20 656 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_memory_module_event_arg_members │ │ │ │ 3360: 00da0898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MEMSAVE_EVENT │ │ │ │ 3361: 00dc6dc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_AP_DSTATE │ │ │ │ 3362: 00305124 4 FUNC GLOBAL DEFAULT 12 acpi_cpu_plug_cb │ │ │ │ 3363: 00dc80c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVE_XBZRLE_PAGE_SKIPPING_DSTATE │ │ │ │ 3364: 0042922c 504 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_pre_plug_cb │ │ │ │ 3365: 00dc63b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CONNECT_THREAD_SLEEP_DSTATE │ │ │ │ - 3366: 00824fd8 948 FUNC GLOBAL DEFAULT 12 bdrv_refresh_limits │ │ │ │ + 3366: 00825020 948 FUNC GLOBAL DEFAULT 12 bdrv_refresh_limits │ │ │ │ 3367: 00dc83de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 3368: 005b3ef0 440 FUNC GLOBAL DEFAULT 12 rr_start_vcpu_thread │ │ │ │ 3369: 00dc7148 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_STARTED_DSTATE │ │ │ │ 3370: 00608128 96 FUNC GLOBAL DEFAULT 12 helper_vwaddu_wv_b │ │ │ │ 3371: 00dc6c1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN_READ_DSTATE │ │ │ │ 3372: 0061af14 96 FUNC GLOBAL DEFAULT 12 helper_vwmulu_vx_w │ │ │ │ 3373: 00dc7462 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_READ_DSTATE │ │ │ │ 3374: 00da0ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_HUMAN_MONITOR_COMMAND_EVENT │ │ │ │ 3375: 00d8a460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_BREAK_EVENT │ │ │ │ 3376: 00608188 96 FUNC GLOBAL DEFAULT 12 helper_vwaddu_wv_h │ │ │ │ 3377: 00dc76f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MAPPED_DSTATE │ │ │ │ - 3378: 0096c2f8 192 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo_members │ │ │ │ - 3379: 008bcdb4 52 FUNC GLOBAL DEFAULT 12 qemu_chr_set_feature │ │ │ │ - 3380: 0085961c 2252 FUNC GLOBAL DEFAULT 12 qcow2_refcount_area │ │ │ │ + 3378: 0096c340 192 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo_members │ │ │ │ + 3379: 008bcdfc 52 FUNC GLOBAL DEFAULT 12 qemu_chr_set_feature │ │ │ │ + 3380: 00859664 2252 FUNC GLOBAL DEFAULT 12 qcow2_refcount_area │ │ │ │ 3381: 004d73f8 220 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_config │ │ │ │ 3382: 0052d7c8 84 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove_by_ref │ │ │ │ 3383: 00dc60cc 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_char_c │ │ │ │ - 3384: 00814490 12 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev_id │ │ │ │ - 3385: 009396e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevHubPortOptions │ │ │ │ - 3386: 0099a7d8 316 FUNC GLOBAL DEFAULT 12 find_next_bit │ │ │ │ - 3387: 0093e3ec 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_connected │ │ │ │ + 3384: 008144d8 12 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev_id │ │ │ │ + 3385: 00939728 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevHubPortOptions │ │ │ │ + 3386: 0099a820 316 FUNC GLOBAL DEFAULT 12 find_next_bit │ │ │ │ + 3387: 0093e434 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_connected │ │ │ │ 3388: 00cff730 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulu_vx_b │ │ │ │ 3389: 00dc7654 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_UPDATE_IRQ_MSI_DSTATE │ │ │ │ - 3390: 00925f7c 300 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats_members │ │ │ │ + 3390: 00925fc4 300 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats_members │ │ │ │ 3391: 00d8e0b8 736 OBJECT GLOBAL DEFAULT 24 hw_display_trace_events │ │ │ │ 3392: 00323a14 556 FUNC GLOBAL DEFAULT 12 serial_mm_init │ │ │ │ 3393: 00dc6456 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_STATE_CHANGED_DSTATE │ │ │ │ 3394: 00cff6ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulu_vx_h │ │ │ │ - 3395: 0099a2d0 124 FUNC GLOBAL DEFAULT 12 bitmap_copy_and_clear_atomic │ │ │ │ + 3395: 0099a318 124 FUNC GLOBAL DEFAULT 12 bitmap_copy_and_clear_atomic │ │ │ │ 3396: 006081e8 96 FUNC GLOBAL DEFAULT 12 helper_vwaddu_wv_w │ │ │ │ - 3397: 00801938 184 FUNC GLOBAL DEFAULT 12 qemuio_complete_command │ │ │ │ - 3398: 00956558 112 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo_members │ │ │ │ + 3397: 00801980 184 FUNC GLOBAL DEFAULT 12 qemuio_complete_command │ │ │ │ + 3398: 009565a0 112 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo_members │ │ │ │ 3399: 00dc7e56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_LISTEN_DSTATE │ │ │ │ 3400: 00d99900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_STALL_EP_EVENT │ │ │ │ 3401: 004d544c 64 FUNC GLOBAL DEFAULT 12 vfio_cpr_register_container │ │ │ │ 3402: 00d947a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_EVENT │ │ │ │ - 3403: 00729c68 1248 FUNC GLOBAL DEFAULT 12 ram_dirty_bitmap_reload │ │ │ │ + 3403: 00729cb0 1248 FUNC GLOBAL DEFAULT 12 ram_dirty_bitmap_reload │ │ │ │ 3404: 00dc73f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_RW_CB_DSTATE │ │ │ │ 3405: 00dc8460 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_REMOVE_DSTATE │ │ │ │ - 3406: 00958c38 192 FUNC GLOBAL DEFAULT 12 visit_type_VMAppleVirtioBlkVariant │ │ │ │ - 3407: 007344e0 340 FUNC GLOBAL DEFAULT 12 cpu_restore_state_from_tb │ │ │ │ - 3408: 00953ec0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSyncWrapper │ │ │ │ - 3409: 0091a040 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BALLOON_CHANGE_arg_members │ │ │ │ + 3406: 00958c80 192 FUNC GLOBAL DEFAULT 12 visit_type_VMAppleVirtioBlkVariant │ │ │ │ + 3407: 00734528 340 FUNC GLOBAL DEFAULT 12 cpu_restore_state_from_tb │ │ │ │ + 3408: 00953f08 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSyncWrapper │ │ │ │ + 3409: 0091a088 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BALLOON_CHANGE_arg_members │ │ │ │ 3410: 005a5074 208 FUNC GLOBAL DEFAULT 12 tap_fd_disable │ │ │ │ 3411: 00dc6cd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_EVENT_DSTATE │ │ │ │ 3412: 00d8eba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_GET_INIT_INFO_EVENT │ │ │ │ - 3413: 008caf68 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoFlagsList │ │ │ │ + 3413: 008cafb0 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoFlagsList │ │ │ │ 3414: 0033bbf0 136 FUNC GLOBAL DEFAULT 12 qdev_fw_name │ │ │ │ 3415: 00d8c3b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN_EVENT │ │ │ │ 3416: 00dc781c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_FLASH_SET_SEGMENT_DSTATE │ │ │ │ - 3417: 0099bc9c 148 FUNC GLOBAL DEFAULT 12 warn_report_err_once_cond │ │ │ │ + 3417: 0099bce4 148 FUNC GLOBAL DEFAULT 12 warn_report_err_once_cond │ │ │ │ 3418: 00cff628 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulu_vx_w │ │ │ │ 3419: 00d95bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_EVENT │ │ │ │ 3420: 00dc7398 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_SEC_CTRL_LIST_DSTATE │ │ │ │ 3421: 00dc7408 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DBBUF_CONFIG_DSTATE │ │ │ │ - 3422: 009a0188 584 FUNC GLOBAL DEFAULT 12 qemu_opts_create │ │ │ │ - 3423: 007190fc 540 FUNC GLOBAL DEFAULT 12 address_space_set │ │ │ │ + 3422: 009a01d0 584 FUNC GLOBAL DEFAULT 12 qemu_opts_create │ │ │ │ + 3423: 00719144 540 FUNC GLOBAL DEFAULT 12 address_space_set │ │ │ │ 3424: 00426ca8 632 FUNC GLOBAL DEFAULT 12 shpc_device_plug_cb │ │ │ │ 3425: 00d8ddc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_FIFO_RX_PUT_EVENT │ │ │ │ - 3426: 006c8d88 280 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_set_config │ │ │ │ + 3426: 006c8dd0 280 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_set_config │ │ │ │ 3427: 00dc767e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_NO_CMD_DSTATE │ │ │ │ 3428: 00da0938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_RESET_EVENT │ │ │ │ - 3429: 00718278 164 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host │ │ │ │ - 3430: 0073f5a4 156 FUNC GLOBAL DEFAULT 12 cpu_stq_mmu │ │ │ │ + 3429: 007182c0 164 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host │ │ │ │ + 3430: 0073f5ec 156 FUNC GLOBAL DEFAULT 12 cpu_stq_mmu │ │ │ │ 3431: 00da1f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MODULE_LOOKUP_OBJECT_TYPE_EVENT │ │ │ │ - 3432: 008c27a8 156 FUNC GLOBAL DEFAULT 12 monitor_init_globals │ │ │ │ + 3432: 008c27f0 156 FUNC GLOBAL DEFAULT 12 monitor_init_globals │ │ │ │ 3433: 00d95df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVRAM_READ_EVENT │ │ │ │ 3434: 00dc69be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_UNHANDLED_FIS_DSTATE │ │ │ │ 3435: 00c76dd8 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_timer │ │ │ │ 3436: 00d94a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_USER_INT_EVENT │ │ │ │ 3437: 00cb99c4 20 OBJECT GLOBAL DEFAULT 24 mapped_dacl_xattr │ │ │ │ - 3438: 0079b38c 388 FUNC GLOBAL DEFAULT 12 tcg_gen_cmpsel_vec │ │ │ │ + 3438: 0079b3d4 388 FUNC GLOBAL DEFAULT 12 tcg_gen_cmpsel_vec │ │ │ │ 3439: 00dc6f78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_DSTATE │ │ │ │ - 3440: 008bd3f4 60 FUNC GLOBAL DEFAULT 12 qemu_chr_new_noreplay │ │ │ │ + 3440: 008bd43c 60 FUNC GLOBAL DEFAULT 12 qemu_chr_new_noreplay │ │ │ │ 3441: 0048e994 172 FUNC GLOBAL DEFAULT 12 usb_bus_release │ │ │ │ 3442: 00d8cf9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CTRL_EVENT │ │ │ │ 3443: 00d8dc08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_ERROR_EVENT │ │ │ │ 3444: 00dc8c32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOCKET_LISTEN_DSTATE │ │ │ │ 3445: 00dc6fa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RESET_DSTATE │ │ │ │ - 3446: 00984448 132 FUNC GLOBAL DEFAULT 12 qstring_unref │ │ │ │ - 3447: 00714c74 432 FUNC GLOBAL DEFAULT 12 address_space_get_iotlb_entry │ │ │ │ + 3446: 00984490 132 FUNC GLOBAL DEFAULT 12 qstring_unref │ │ │ │ + 3447: 00714cbc 432 FUNC GLOBAL DEFAULT 12 address_space_get_iotlb_entry │ │ │ │ 3448: 00dc6dc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_IRQ_ENABLE_DSTATE │ │ │ │ 3449: 00d98d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_POST_LOAD_EVENT │ │ │ │ 3450: 00dc6b6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMOVI_DSTATE │ │ │ │ - 3451: 0090f56c 424 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin │ │ │ │ - 3452: 00783dcc 220 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i64 │ │ │ │ + 3451: 0090f5b4 424 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin │ │ │ │ + 3452: 00783e14 220 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i64 │ │ │ │ 3453: 00d9f530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_MUL_DIV_EVENT │ │ │ │ 3454: 00d9ed64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_RENDER_DMABUF_EVENT │ │ │ │ 3455: 00dc74d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SEEK_10_DSTATE │ │ │ │ 3456: 00421464 236 FUNC GLOBAL DEFAULT 12 pci_bridge_ssvid_init │ │ │ │ 3457: 00cbfa34 20 OBJECT GLOBAL DEFAULT 24 riscv_profiles │ │ │ │ 3458: 00dc7902 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_DSTATE │ │ │ │ - 3459: 007a48b8 216 FUNC GLOBAL DEFAULT 12 qemu_file_get_to_fd │ │ │ │ + 3459: 007a4900 216 FUNC GLOBAL DEFAULT 12 qemu_file_get_to_fd │ │ │ │ 3460: 00dc6f3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_DEBUG_DESC_DATA_DSTATE │ │ │ │ - 3461: 007dcff0 1280 FUNC GLOBAL DEFAULT 12 qmp_drive_mirror │ │ │ │ + 3461: 007dd038 1280 FUNC GLOBAL DEFAULT 12 qmp_drive_mirror │ │ │ │ 3462: 00dc6e94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CFG_MEM_WRITEB_DSTATE │ │ │ │ 3463: 0037b5cc 396 FUNC GLOBAL DEFAULT 12 i2c_ack │ │ │ │ 3464: 00550594 728 FUNC GLOBAL DEFAULT 12 migration_ioc_process_incoming │ │ │ │ 3465: 00dc63b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_ALIGN_COMPLIANCE_DSTATE │ │ │ │ - 3466: 009add04 592 FUNC GLOBAL DEFAULT 12 qemu_dbus_get_queued_owners │ │ │ │ + 3466: 009add4c 592 FUNC GLOBAL DEFAULT 12 qemu_dbus_get_queued_owners │ │ │ │ 3467: 00d93518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_EVENT │ │ │ │ - 3468: 009b5b8c 236 FUNC GLOBAL DEFAULT 12 timerlist_expired │ │ │ │ - 3469: 0095ca54 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions │ │ │ │ + 3468: 009b5bd4 236 FUNC GLOBAL DEFAULT 12 timerlist_expired │ │ │ │ + 3469: 0095ca9c 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions │ │ │ │ 3470: 00dc7a66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WAKEUP_ENDPOINT_DSTATE │ │ │ │ 3471: 00590d78 528 FUNC GLOBAL DEFAULT 12 qmp_set_link │ │ │ │ - 3472: 008c4da8 92 FUNC GLOBAL DEFAULT 12 qapi_free_anyList │ │ │ │ + 3472: 008c4df0 92 FUNC GLOBAL DEFAULT 12 qapi_free_anyList │ │ │ │ 3473: 00dc6ad6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_READ_DSTATE │ │ │ │ - 3474: 008a7ebc 72 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_remove │ │ │ │ + 3474: 008a7f04 72 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_remove │ │ │ │ 3475: 00d8dd78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_WRITE_EVENT │ │ │ │ 3476: 00ce41f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl4re64_v │ │ │ │ 3477: 00dc7866 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_READ_DSTATE │ │ │ │ 3478: 00d93978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MIF_READ_EVENT │ │ │ │ 3479: 00da1b7c 4 OBJECT GLOBAL DEFAULT 24 qemu_mutex_lock_func │ │ │ │ 3480: 00dc8208 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_REGISTER_DSTATE │ │ │ │ 3481: 005b9450 548 FUNC GLOBAL DEFAULT 12 hmp_info_mem │ │ │ │ 3482: 00dc6bd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_EISR_READ_DSTATE │ │ │ │ - 3483: 0091a5e8 320 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo │ │ │ │ - 3484: 006e6068 824 FUNC GLOBAL DEFAULT 12 virtio_notify │ │ │ │ - 3485: 0096ca90 548 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo_members │ │ │ │ + 3483: 0091a630 320 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo │ │ │ │ + 3484: 006e60b0 824 FUNC GLOBAL DEFAULT 12 virtio_notify │ │ │ │ + 3485: 0096cad8 548 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo_members │ │ │ │ 3486: 00269ab0 16 FUNC GLOBAL DEFAULT 12 print_insn_od_target │ │ │ │ 3487: 00d99bb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OBJECT_ALLOC_EVENT │ │ │ │ - 3488: 00782024 184 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i64 │ │ │ │ + 3488: 0078206c 184 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i64 │ │ │ │ 3489: 00d8afb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_INIT_STATE_EVENT │ │ │ │ 3490: 00dc6566 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_MEM_WRITE_DSTATE │ │ │ │ 3491: 00dc8c8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_ADD_DSTATE │ │ │ │ 3492: 00dc79c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_CONFIG_DSTATE │ │ │ │ - 3493: 0095ce3c 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions_members │ │ │ │ + 3493: 0095ce84 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions_members │ │ │ │ 3494: 00d8ad98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_ENTRY_FLUSH_EVENT │ │ │ │ 3495: 00dc699e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_DATA_DSTATE │ │ │ │ 3496: 003e25e0 8 FUNC GLOBAL DEFAULT 12 desc_ring_get_credits │ │ │ │ 3497: 00dc780a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_ENTER_RESET_DSTATE │ │ │ │ 3498: 00d99e60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_STATUS_REPORT_EVENT │ │ │ │ 3499: 00dc7910 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_CRB_MMIO_READ_DSTATE │ │ │ │ - 3500: 0093c19c 216 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions_members │ │ │ │ + 3500: 0093c1e4 216 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions_members │ │ │ │ 3501: 00269bc0 244 FUNC GLOBAL DEFAULT 12 disas_initialize_debug_target │ │ │ │ 3502: 0050893c 112 FUNC GLOBAL DEFAULT 12 p9array_auto_free_V9fsString │ │ │ │ 3503: 0033f250 504 FUNC GLOBAL DEFAULT 12 qemu_unregister_reset │ │ │ │ 3504: 00d8cc00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_UNPLUG_REQUEST_EVENT │ │ │ │ 3505: 00cdfe64 132 OBJECT GLOBAL DEFAULT 24 helper_info_vle32_v_mask │ │ │ │ 3506: 0054528c 28 FUNC GLOBAL DEFAULT 12 cpr_set_incoming_mode │ │ │ │ - 3507: 00901da4 1232 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_read │ │ │ │ - 3508: 007b306c 900 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func_full │ │ │ │ - 3509: 008dbbe0 268 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull_members │ │ │ │ + 3507: 00901dec 1232 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_read │ │ │ │ + 3508: 007b30b4 900 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func_full │ │ │ │ + 3509: 008dbc28 268 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull_members │ │ │ │ 3510: 00dc7ce2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_PROBE_DSTATE │ │ │ │ 3511: 00cb4084 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd8 │ │ │ │ 3512: 00d97af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_SGL_OVERFLOW_EVENT │ │ │ │ 3513: 0060b0dc 524 FUNC GLOBAL DEFAULT 12 helper_vmadc_vxm_b │ │ │ │ 3514: 00d8db48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_TX_PENDING_EVENT │ │ │ │ 3515: 00dc6862 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_CURSOR_DSTATE │ │ │ │ 3516: 00c822e4 12 OBJECT GLOBAL DEFAULT 21 EbpfProgramID_lookup │ │ │ │ 3517: 0060b704 568 FUNC GLOBAL DEFAULT 12 helper_vmadc_vxm_d │ │ │ │ - 3518: 0098d67c 140 FUNC GLOBAL DEFAULT 12 uleb128_encode_small │ │ │ │ + 3518: 0098d6c4 140 FUNC GLOBAL DEFAULT 12 uleb128_encode_small │ │ │ │ 3519: 005a0bb4 464 FUNC GLOBAL DEFAULT 12 net_init_vde │ │ │ │ 3520: 0025ea8c 72 FUNC GLOBAL DEFAULT 12 qemu_get_cpu │ │ │ │ 3521: 004cb2d0 260 FUNC GLOBAL DEFAULT 12 ccid_card_ccid_attach │ │ │ │ - 3522: 0098c8c0 372 FUNC GLOBAL DEFAULT 12 qemu_strtou64 │ │ │ │ - 3523: 008f2f84 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_pause │ │ │ │ + 3522: 0098c908 372 FUNC GLOBAL DEFAULT 12 qemu_strtou64 │ │ │ │ + 3523: 008f2fcc 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_pause │ │ │ │ 3524: 00cb3c64 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin8 │ │ │ │ 3525: 0040e18c 560 FUNC GLOBAL DEFAULT 12 nvme_ns_init_format │ │ │ │ 3526: 0060b2e8 532 FUNC GLOBAL DEFAULT 12 helper_vmadc_vxm_h │ │ │ │ - 3527: 008ca894 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFile │ │ │ │ + 3527: 008ca8dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFile │ │ │ │ 3528: 00564cf4 20 FUNC GLOBAL DEFAULT 12 postcopy_preempt_setup │ │ │ │ 3529: 00dc80a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_RESET_CHANNEL_DSTATE │ │ │ │ - 3530: 009ba18c 68 FUNC GLOBAL DEFAULT 12 buffer_advance │ │ │ │ + 3530: 009ba1d4 68 FUNC GLOBAL DEFAULT 12 buffer_advance │ │ │ │ 3531: 00dc814e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_PING_DSTATE │ │ │ │ 3532: 0055d6e8 36 FUNC GLOBAL DEFAULT 12 migrate_multifd_flush_after_each_section │ │ │ │ 3533: 00d9b188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_SET_DEVICE_STATE_EVENT │ │ │ │ 3534: 0025f76c 132 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove_all │ │ │ │ - 3535: 007c09b0 1052 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_dh_params_file │ │ │ │ + 3535: 007c09f8 1052 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_dh_params_file │ │ │ │ 3536: 0041e5bc 56 FUNC GLOBAL DEFAULT 12 pci_find_device │ │ │ │ - 3537: 008cbd6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleGroupProperties │ │ │ │ + 3537: 008cbdb4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleGroupProperties │ │ │ │ 3538: 005ea300 88 FUNC GLOBAL DEFAULT 12 helper_fleq_d │ │ │ │ 3539: 00d8bc08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUESTS_EVENT │ │ │ │ - 3540: 007443a4 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_be_mmu │ │ │ │ + 3540: 007443ec 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_be_mmu │ │ │ │ 3541: 005ead28 168 FUNC GLOBAL DEFAULT 12 helper_fleq_h │ │ │ │ - 3542: 006dc0ec 232 FUNC GLOBAL DEFAULT 12 vfio_pci_host_match │ │ │ │ + 3542: 006dc134 232 FUNC GLOBAL DEFAULT 12 vfio_pci_host_match │ │ │ │ 3543: 0060b4fc 520 FUNC GLOBAL DEFAULT 12 helper_vmadc_vxm_w │ │ │ │ - 3544: 007b4888 312 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_encode │ │ │ │ - 3545: 00b2d8e4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_1_len │ │ │ │ + 3544: 007b48d0 312 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_encode │ │ │ │ + 3545: 00b2d934 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_1_len │ │ │ │ 3546: 00dc794c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_PRDT_DSTATE │ │ │ │ - 3547: 008c7e48 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_pr_manager_status_changed │ │ │ │ + 3547: 008c7e90 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_pr_manager_status_changed │ │ │ │ 3548: 00dc7eda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPIO_SET_DSTATE │ │ │ │ 3549: 00dc8c54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MEMALIGN_DSTATE │ │ │ │ 3550: 00dc685e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_MEMSLOTS_DSTATE │ │ │ │ - 3551: 0075c30c 544 FUNC GLOBAL DEFAULT 12 object_resolve_path_type │ │ │ │ - 3552: 00754e20 80 FUNC GLOBAL DEFAULT 12 clock_display_freq │ │ │ │ + 3551: 0075c354 544 FUNC GLOBAL DEFAULT 12 object_resolve_path_type │ │ │ │ + 3552: 00754e68 80 FUNC GLOBAL DEFAULT 12 clock_display_freq │ │ │ │ 3553: 004cd7ac 184 FUNC GLOBAL DEFAULT 12 vfio_unmask_single_irqindex │ │ │ │ - 3554: 00b2d8dc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_2_len │ │ │ │ + 3554: 00b2d92c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_2_len │ │ │ │ 3555: 00d98940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_READ_IFR_EVENT │ │ │ │ 3556: 00dc7f4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FILE_INCOMING_DSTATE │ │ │ │ 3557: 0061f0b4 96 FUNC GLOBAL DEFAULT 12 helper_vssra_vv_b │ │ │ │ 3558: 00d9bed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_TRANSLATE_EVENT │ │ │ │ 3559: 00d8deb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_READB_CTRL_EVENT │ │ │ │ 3560: 0061f1d4 96 FUNC GLOBAL DEFAULT 12 helper_vssra_vv_d │ │ │ │ - 3561: 007b2bfc 752 FUNC GLOBAL DEFAULT 12 qio_net_listener_add │ │ │ │ + 3561: 007b2c44 752 FUNC GLOBAL DEFAULT 12 qio_net_listener_add │ │ │ │ 3562: 00d93818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_BCAST_MATCH_EVENT │ │ │ │ 3563: 0029af3c 364 FUNC GLOBAL DEFAULT 12 int64_to_bfloat16_scalbn │ │ │ │ 3564: 005e9b7c 120 FUNC GLOBAL DEFAULT 12 helper_fleq_s │ │ │ │ - 3565: 0091f4a0 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_powerdown │ │ │ │ + 3565: 0091f4e8 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_powerdown │ │ │ │ 3566: 00cee144 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadc_vxm_b │ │ │ │ 3567: 00521e94 36 FUNC GLOBAL DEFAULT 12 runstate_check │ │ │ │ 3568: 002a963c 200 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd16 │ │ │ │ 3569: 004d499c 44 FUNC GLOBAL DEFAULT 12 vfio_multifd_transfer_supported │ │ │ │ 3570: 0061f114 96 FUNC GLOBAL DEFAULT 12 helper_vssra_vv_h │ │ │ │ 3571: 00d97304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_IDENTIFY_EVENT │ │ │ │ 3572: 00cedfb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadc_vxm_d │ │ │ │ 3573: 00dc6cc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_DELIVER_IRQ_DSTATE │ │ │ │ - 3574: 00987ef8 8 FUNC GLOBAL DEFAULT 12 json_message_parser_feed │ │ │ │ + 3574: 00987f40 8 FUNC GLOBAL DEFAULT 12 json_message_parser_feed │ │ │ │ 3575: 004efb8c 36 FUNC GLOBAL DEFAULT 12 vhost_supports_device_state │ │ │ │ 3576: 00cee0c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadc_vxm_h │ │ │ │ 3577: 002eb098 164 FUNC GLOBAL DEFAULT 12 local_removexattr_nofollow │ │ │ │ 3578: 00dc7f98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_DISCARD_SEND_FINISH_DSTATE │ │ │ │ 3579: 00d9dbe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_THREAD_END_EVENT │ │ │ │ - 3580: 008dd7c0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SshHostKeyCheck_base_members │ │ │ │ + 3580: 008dd808 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SshHostKeyCheck_base_members │ │ │ │ 3581: 0048e0dc 36 FUNC GLOBAL DEFAULT 12 ufs_init_wlu │ │ │ │ 3582: 005314d0 372 FUNC GLOBAL DEFAULT 12 hmp_info_cryptodev │ │ │ │ - 3583: 00943dc4 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties │ │ │ │ + 3583: 00943e0c 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties │ │ │ │ 3584: 0055f460 2184 FUNC GLOBAL DEFAULT 12 qmp_migrate_set_parameters │ │ │ │ - 3585: 0075b520 156 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_props │ │ │ │ + 3585: 0075b568 156 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_props │ │ │ │ 3586: 0031e73c 108 FUNC GLOBAL DEFAULT 12 m25p80_get_blk │ │ │ │ 3587: 00dc6150 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_USAGE_DSTATE │ │ │ │ 3588: 00dbebc0 4 OBJECT GLOBAL DEFAULT 25 tcg_qemu_tb_exec │ │ │ │ 3589: 00dc683a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_VBE_READ_DSTATE │ │ │ │ - 3590: 00964478 312 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch │ │ │ │ + 3590: 009644c0 312 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch │ │ │ │ 3591: 00cf1ea0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfgt_vf_d │ │ │ │ - 3592: 007d2f24 96 FUNC GLOBAL DEFAULT 12 nbd_export_find │ │ │ │ + 3592: 007d2f6c 96 FUNC GLOBAL DEFAULT 12 nbd_export_find │ │ │ │ 3593: 00d970c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_BLAST_EVENT │ │ │ │ 3594: 0061f174 96 FUNC GLOBAL DEFAULT 12 helper_vssra_vv_w │ │ │ │ 3595: 00cf1fa8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfgt_vf_h │ │ │ │ - 3596: 0073edd0 272 FUNC GLOBAL DEFAULT 12 helper_stb_mmu │ │ │ │ + 3596: 0073ee18 272 FUNC GLOBAL DEFAULT 12 helper_stb_mmu │ │ │ │ 3597: 00cee03c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadc_vxm_w │ │ │ │ - 3598: 009500ac 244 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressList │ │ │ │ + 3598: 009500f4 244 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressList │ │ │ │ 3599: 00d89a84 724 OBJECT GLOBAL DEFAULT 24 qemu_chardev_opts │ │ │ │ - 3600: 009a5018 8 FUNC GLOBAL DEFAULT 12 qdist_destroy │ │ │ │ + 3600: 009a5060 8 FUNC GLOBAL DEFAULT 12 qdist_destroy │ │ │ │ 3601: 00dc639e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_NULL_NEW_DSTATE │ │ │ │ 3602: 00dc7b9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_BAD_OFFSET_DSTATE │ │ │ │ - 3603: 0099c710 160 FUNC GLOBAL DEFAULT 12 error_report │ │ │ │ + 3603: 0099c758 160 FUNC GLOBAL DEFAULT 12 error_report │ │ │ │ 3604: 00dc8248 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_EXTENSION_DSTATE │ │ │ │ 3605: 00d9ec24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_DISCARD_EVENT │ │ │ │ 3606: 00300bd8 544 FUNC GLOBAL DEFAULT 12 build_srat_acpi_generic_port │ │ │ │ 3607: 00dc7454 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DS1338_SEND_DSTATE │ │ │ │ - 3608: 0072fe64 144 FUNC GLOBAL DEFAULT 12 accel_cpu_common_unrealize │ │ │ │ - 3609: 009a6d28 556 FUNC GLOBAL DEFAULT 12 qht_iter_remove │ │ │ │ + 3608: 0072feac 144 FUNC GLOBAL DEFAULT 12 accel_cpu_common_unrealize │ │ │ │ + 3609: 009a6d70 556 FUNC GLOBAL DEFAULT 12 qht_iter_remove │ │ │ │ 3610: 00dc6c2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DIST_WRITE_DSTATE │ │ │ │ 3611: 00d8d4c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_BLOCKDEV_ADD_EVENT │ │ │ │ 3612: 00dc623e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_ERROR_DSTATE │ │ │ │ 3613: 00dc7648 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_NOT_FOUND_DSTATE │ │ │ │ - 3614: 0076fc10 128 FUNC GLOBAL DEFAULT 12 tb_target_set_jmp_target │ │ │ │ + 3614: 0076fc58 128 FUNC GLOBAL DEFAULT 12 tb_target_set_jmp_target │ │ │ │ 3615: 00cf1f24 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfgt_vf_w │ │ │ │ 3616: 00dc7998 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_CONTROL_DSTATE │ │ │ │ 3617: 00dc7fba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_DSTATE │ │ │ │ 3618: 00d94b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_RECEIVE_EVENT │ │ │ │ 3619: 00dc65d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_RX_XFER_DSTATE │ │ │ │ 3620: 00dc76c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_WRITE_START_DSTATE │ │ │ │ 3621: 00dc8360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_DSTATE │ │ │ │ 3622: 00d9ed24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_UNMAPPED_EVENT │ │ │ │ - 3623: 0070e6d8 1072 FUNC GLOBAL DEFAULT 12 memory_listener_register │ │ │ │ - 3624: 0074156c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorb │ │ │ │ - 3625: 00850598 256 FUNC GLOBAL DEFAULT 12 qcow2_cache_put │ │ │ │ - 3626: 0098576c 100 FUNC GLOBAL DEFAULT 12 qlist_append_str │ │ │ │ + 3623: 0070e720 1072 FUNC GLOBAL DEFAULT 12 memory_listener_register │ │ │ │ + 3624: 007415b4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorb │ │ │ │ + 3625: 008505e0 256 FUNC GLOBAL DEFAULT 12 qcow2_cache_put │ │ │ │ + 3626: 009857b4 100 FUNC GLOBAL DEFAULT 12 qlist_append_str │ │ │ │ 3627: 00d84b80 68 OBJECT GLOBAL DEFAULT 24 bdrv_create_opts_simple │ │ │ │ 3628: 00dc7c2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_ITERATE_START_DSTATE │ │ │ │ 3629: 00c81860 12 OBJECT GLOBAL DEFAULT 21 RebootAction_lookup │ │ │ │ 3630: 00d9c320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_EVENT │ │ │ │ 3631: 00dc64a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_LOCK_STORAGE_CMD_NOT_SUPT_DSTATE │ │ │ │ 3632: 00d9e58c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANNOUNCE_TIMER_DEL_EVENT │ │ │ │ 3633: 00d9f234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_UNGRAB_EVENT │ │ │ │ 3634: 00dc64a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM2_DSTATE │ │ │ │ - 3635: 0098b4c0 284 FUNC GLOBAL DEFAULT 12 qemu_lock_fd_test │ │ │ │ - 3636: 00793584 204 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl8i_i64 │ │ │ │ + 3635: 0098b508 284 FUNC GLOBAL DEFAULT 12 qemu_lock_fd_test │ │ │ │ + 3636: 007935cc 204 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl8i_i64 │ │ │ │ 3637: 00dc795e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_EXEC_NOP_CMD_DSTATE │ │ │ │ 3638: 00dc6fca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_ANNOUNCE_NOTIFY_DSTATE │ │ │ │ 3639: 00d9edd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_REFRESH_EVENT │ │ │ │ 3640: 00d99eb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_GET_PORT_STATUS_EVENT │ │ │ │ 3641: 00dc7d18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_RESET_FLR_DSTATE │ │ │ │ 3642: 003406dc 64 FUNC GLOBAL DEFAULT 12 qdev_add_vm_change_state_handler │ │ │ │ 3643: 005b6470 80 FUNC GLOBAL DEFAULT 12 pmp_update_rule_nums │ │ │ │ 3644: 00d8b158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COMMIT_START_EVENT │ │ │ │ 3645: 003e28b4 8 FUNC GLOBAL DEFAULT 12 fp_port_get_learning │ │ │ │ - 3646: 009afe58 8 FUNC GLOBAL DEFAULT 12 qemu_bh_delete │ │ │ │ + 3646: 009afea0 8 FUNC GLOBAL DEFAULT 12 qemu_bh_delete │ │ │ │ 3647: 00d97844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_DCMD_EVENT │ │ │ │ - 3648: 007e680c 164 FUNC GLOBAL DEFAULT 12 bdrv_probe_all │ │ │ │ + 3648: 007e6854 164 FUNC GLOBAL DEFAULT 12 bdrv_probe_all │ │ │ │ 3649: 00dc6354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_REPLY_DSTATE │ │ │ │ - 3650: 0088d22c 128 FUNC GLOBAL DEFAULT 12 qed_write_l1_table │ │ │ │ + 3650: 0088d274 128 FUNC GLOBAL DEFAULT 12 qed_write_l1_table │ │ │ │ 3651: 0025c818 264 FUNC GLOBAL DEFAULT 12 gdb_handle_file_io │ │ │ │ 3652: 00d8ca30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_OVERFLOW_EVENT │ │ │ │ 3653: 00d8e708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CG3_READ_EVENT │ │ │ │ 3654: 00d95a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COMPARE_MDATA_CB_EVENT │ │ │ │ 3655: 002a9704 180 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd32 │ │ │ │ - 3656: 0098ebf4 776 FUNC GLOBAL DEFAULT 12 aio_set_fd_handler │ │ │ │ - 3657: 0091b8b4 332 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper │ │ │ │ + 3656: 0098ec3c 776 FUNC GLOBAL DEFAULT 12 aio_set_fd_handler │ │ │ │ + 3657: 0091b8fc 332 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper │ │ │ │ 3658: 00dc64bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN2_DSTATE │ │ │ │ 3659: 0054bf74 196 FUNC GLOBAL DEFAULT 12 hmp_delvm │ │ │ │ - 3660: 007be094 164 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytes │ │ │ │ + 3660: 007be0dc 164 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytes │ │ │ │ 3661: 00d8db28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_IRQ_LOWERED_EVENT │ │ │ │ 3662: 00dc85c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_SET_CAPABILITIES_DSTATE │ │ │ │ - 3663: 00753de4 4 FUNC GLOBAL DEFAULT 12 qemu_free_irq │ │ │ │ - 3664: 0073efb4 76 FUNC GLOBAL DEFAULT 12 helper_st_i128 │ │ │ │ + 3663: 00753e2c 4 FUNC GLOBAL DEFAULT 12 qemu_free_irq │ │ │ │ + 3664: 0073effc 76 FUNC GLOBAL DEFAULT 12 helper_st_i128 │ │ │ │ 3665: 00dc7be4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_BUF_DSTATE │ │ │ │ - 3666: 0079bcdc 268 FUNC GLOBAL DEFAULT 12 perf_enable_perfmap │ │ │ │ + 3666: 0079bd24 268 FUNC GLOBAL DEFAULT 12 perf_enable_perfmap │ │ │ │ 3667: 00ce42f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vs1r_v │ │ │ │ 3668: 00dc7818 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_DO_SNOOP_DSTATE │ │ │ │ - 3669: 009c08c4 320 FUNC GLOBAL DEFAULT 12 co_get_from_shres │ │ │ │ + 3669: 009c090c 320 FUNC GLOBAL DEFAULT 12 co_get_from_shres │ │ │ │ 3670: 002b2ac8 96 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_create │ │ │ │ 3671: 005dc054 236 FUNC GLOBAL DEFAULT 12 cpu_get_bcfien │ │ │ │ 3672: 00d9c62c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_READ_EVENT │ │ │ │ - 3673: 00715544 272 FUNC GLOBAL DEFAULT 12 cpu_destroy_address_spaces │ │ │ │ + 3673: 0071558c 272 FUNC GLOBAL DEFAULT 12 cpu_destroy_address_spaces │ │ │ │ 3674: 00dc7bbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_SKIP_ASYNC_DSTATE │ │ │ │ - 3675: 008f22fc 1144 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_stream │ │ │ │ + 3675: 008f2344 1144 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_stream │ │ │ │ 3676: 00dc649e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_UNSPEC_DSTATE │ │ │ │ 3677: 0033911c 268 FUNC GLOBAL DEFAULT 12 qdev_machine_creation_done │ │ │ │ 3678: 004fa5d4 392 FUNC GLOBAL DEFAULT 12 qmp_watchdog_set_action │ │ │ │ 3679: 00dc6fae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_TX_STATE_DSTATE │ │ │ │ - 3680: 008ee7e4 1172 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_commit │ │ │ │ + 3680: 008ee82c 1172 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_commit │ │ │ │ 3681: 00432d08 520 FUNC GLOBAL DEFAULT 12 scsi_emulate_block_limits │ │ │ │ - 3682: 009a93ac 48 FUNC GLOBAL DEFAULT 12 qsp_is_enabled │ │ │ │ + 3682: 009a93f4 48 FUNC GLOBAL DEFAULT 12 qsp_is_enabled │ │ │ │ 3683: 00d90928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_UNKNOWN_EVENT │ │ │ │ - 3684: 00925bb0 660 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats_members │ │ │ │ + 3684: 00925bf8 660 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats_members │ │ │ │ 3685: 00cf919c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulsu_vv_b │ │ │ │ 3686: 0054c138 288 FUNC GLOBAL DEFAULT 12 hmp_migrate_incoming │ │ │ │ 3687: 00da0c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_RECOVER_EVENT │ │ │ │ - 3688: 009cec7c 376 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance_members │ │ │ │ + 3688: 009cecc4 376 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance_members │ │ │ │ 3689: 00dc6cba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_SET_REMOTE_IRR_DSTATE │ │ │ │ 3690: 0055a0bc 444 FUNC GLOBAL DEFAULT 12 multifd_recv_cleanup │ │ │ │ 3691: 00269cb4 168 FUNC GLOBAL DEFAULT 12 disas_gstring_printf │ │ │ │ 3692: 00dc8210 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_UPDATE_GL_DSTATE │ │ │ │ - 3693: 009857d0 120 FUNC GLOBAL DEFAULT 12 qlist_append_null │ │ │ │ + 3693: 00985818 120 FUNC GLOBAL DEFAULT 12 qlist_append_null │ │ │ │ 3694: 002ae02c 224 FUNC GLOBAL DEFAULT 12 plugin_scoreboard_new │ │ │ │ - 3695: 0096ba98 320 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel │ │ │ │ + 3695: 0096bae0 320 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel │ │ │ │ 3696: 0056b638 112 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy │ │ │ │ 3697: 00dc7900 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY4_DSTATE │ │ │ │ 3698: 00dc8bbb 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_vfio_c │ │ │ │ 3699: 00dc8c88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_REMOVE_DSTATE │ │ │ │ 3700: 00cf9118 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulsu_vv_h │ │ │ │ - 3701: 0096089c 372 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceTypeList │ │ │ │ + 3701: 009608e4 372 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceTypeList │ │ │ │ 3702: 00c7e930 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_tmp │ │ │ │ 3703: 00da02c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_CORRECTABLE_ERROR_EVENT │ │ │ │ 3704: 00c80948 12 OBJECT GLOBAL DEFAULT 21 RbdImageEncryptionFormat_lookup │ │ │ │ 3705: 00c807f8 12 OBJECT GLOBAL DEFAULT 21 FloppyDriveType_lookup │ │ │ │ 3706: 00dc7956 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MCQ_COMPLETE_REQ_DSTATE │ │ │ │ 3707: 0027fa6c 328 FUNC GLOBAL DEFAULT 12 float64r32_sub │ │ │ │ 3708: 00610294 576 FUNC GLOBAL DEFAULT 12 helper_vmseq_vv_b │ │ │ │ - 3709: 0090f868 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember │ │ │ │ + 3709: 0090f8b0 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember │ │ │ │ 3710: 00d8dca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_IRQ_LOWERED_EVENT │ │ │ │ 3711: 00d8f1f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZIO_READ_EVENT │ │ │ │ 3712: 00621b30 448 FUNC GLOBAL DEFAULT 12 helper_vfwsub_vf_h │ │ │ │ 3713: 00610954 588 FUNC GLOBAL DEFAULT 12 helper_vmseq_vv_d │ │ │ │ 3714: 00dc6c20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_BPR_WRITE_DSTATE │ │ │ │ - 3715: 008aa658 560 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated │ │ │ │ - 3716: 008efd84 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_mirror │ │ │ │ + 3715: 008aa6a0 560 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated │ │ │ │ + 3716: 008efdcc 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_mirror │ │ │ │ 3717: 00da18d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DISPLAY_RELOAD_EVENT │ │ │ │ 3718: 006104d4 576 FUNC GLOBAL DEFAULT 12 helper_vmseq_vv_h │ │ │ │ 3719: 00d9abf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_RESPONSE_EVENT │ │ │ │ 3720: 00dc7ac4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_SUCCESS_DSTATE │ │ │ │ - 3721: 0093fdd0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfoList │ │ │ │ + 3721: 0093fe18 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfoList │ │ │ │ 3722: 00dc651c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LCREATE_RETURN_DSTATE │ │ │ │ 3723: 00cf0a84 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsub_vf_d │ │ │ │ 3724: 0037a5f8 188 FUNC GLOBAL DEFAULT 12 i2c_init_bus │ │ │ │ - 3725: 009b4814 360 FUNC GLOBAL DEFAULT 12 thread_pool_free_aio │ │ │ │ - 3726: 00798a78 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xori │ │ │ │ + 3725: 009b485c 360 FUNC GLOBAL DEFAULT 12 thread_pool_free_aio │ │ │ │ + 3726: 00798ac0 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xori │ │ │ │ 3727: 00dc7a26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_SUBMIT_DSTATE │ │ │ │ 3728: 00cf9094 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulsu_vv_w │ │ │ │ 3729: 00cf0b8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsub_vf_h │ │ │ │ 3730: 00da0f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REMOVE_FD_EVENT │ │ │ │ 3731: 00621cf0 456 FUNC GLOBAL DEFAULT 12 helper_vfwsub_vf_w │ │ │ │ 3732: 00d9c59c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WATCHDOG_PERFORM_ACTION_EVENT │ │ │ │ - 3733: 008cdee0 316 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo │ │ │ │ + 3733: 008cdf28 316 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo │ │ │ │ 3734: 00511000 376 FUNC GLOBAL DEFAULT 12 hmp_snapshot_blkdev │ │ │ │ 3735: 00d8b2c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_TLS_HANDSHAKE_ERR_EVENT │ │ │ │ - 3736: 00950404 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsValue │ │ │ │ + 3736: 0095044c 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsValue │ │ │ │ 3737: 005b0b40 72 FUNC GLOBAL DEFAULT 12 accel_ioctl_end │ │ │ │ 3738: 00dc70e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ITR_SET_DSTATE │ │ │ │ - 3739: 007989f4 132 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xors │ │ │ │ + 3739: 00798a3c 132 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xors │ │ │ │ 3740: 00610714 576 FUNC GLOBAL DEFAULT 12 helper_vmseq_vv_w │ │ │ │ 3741: 00c80974 12 OBJECT GLOBAL DEFAULT 21 IscsiHeaderDigest_lookup │ │ │ │ 3742: 00dc6f22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_INVALID_DSTATE │ │ │ │ 3743: 00d952a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_VECTOR_EVENT │ │ │ │ 3744: 00da0bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 3745: 002fff28 56 FUNC GLOBAL DEFAULT 12 acpi_data_push │ │ │ │ 3746: 00d8e018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_FLUSH_BUF_EVENT │ │ │ │ 3747: 00d99dc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_CANCEL_EVENT │ │ │ │ 3748: 00dc6650 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_RESET_DONE_DSTATE │ │ │ │ 3749: 00cf0b08 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsub_vf_w │ │ │ │ 3750: 00d99188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_WRITE_CQ_EVENT │ │ │ │ 3751: 00dc8506 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_HV_BALLOON_STATUS_REPORT_DSTATE │ │ │ │ - 3752: 007e1ba4 32 FUNC GLOBAL DEFAULT 12 is_daemonized │ │ │ │ - 3753: 007368d4 2036 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_end │ │ │ │ + 3752: 007e1bec 32 FUNC GLOBAL DEFAULT 12 is_daemonized │ │ │ │ + 3753: 0073691c 2036 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_end │ │ │ │ 3754: 00d94738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_VLAN_IS_VLAN_PKT_EVENT │ │ │ │ 3755: 00ceca10 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmor_mm │ │ │ │ 3756: 0053c2a8 1768 FUNC GLOBAL DEFAULT 12 tpm_util_get_buffer_size │ │ │ │ 3757: 00cfc8c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwsub_vf_h │ │ │ │ 3758: 00c809dc 12 OBJECT GLOBAL DEFAULT 21 BlkdebugEvent_lookup │ │ │ │ 3759: 00cf6754 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwnmacc_vv_h │ │ │ │ 3760: 00dc8c62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_COROUTINE_YIELD_DSTATE │ │ │ │ 3761: 00dc8328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TRANSLATE_BLOCK_DSTATE │ │ │ │ 3762: 00d9b728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_STATE_EVENT │ │ │ │ - 3763: 009bf28c 56 FUNC GLOBAL DEFAULT 12 iov_send_recv_with_flags │ │ │ │ + 3763: 009bf2d4 56 FUNC GLOBAL DEFAULT 12 iov_send_recv_with_flags │ │ │ │ 3764: 00d8b0a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BACKUP_DO_COW_RETURN_EVENT │ │ │ │ 3765: 00580e64 280 FUNC GLOBAL DEFAULT 12 monitor_fdset_dup_fd_remove │ │ │ │ 3766: 00dc754a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_EXTENDED_DSTATE │ │ │ │ - 3767: 006dba90 304 FUNC GLOBAL DEFAULT 12 vfio_pci_pre_reset │ │ │ │ + 3767: 006dbad8 304 FUNC GLOBAL DEFAULT 12 vfio_pci_pre_reset │ │ │ │ 3768: 00dc806a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SEND_RP_MESSAGE_DSTATE │ │ │ │ 3769: 00dc7cf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_STATE_DSTATE │ │ │ │ - 3770: 00741ae0 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminb_mmu │ │ │ │ + 3770: 00741b28 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminb_mmu │ │ │ │ 3771: 0047ebc4 384 FUNC GLOBAL DEFAULT 12 smbios_get_tables │ │ │ │ 3772: 00dc85de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_GETFD_DSTATE │ │ │ │ - 3773: 008a680c 500 FUNC GLOBAL DEFAULT 12 luring_init │ │ │ │ + 3773: 008a6854 500 FUNC GLOBAL DEFAULT 12 luring_init │ │ │ │ 3774: 00cfc844 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwsub_vf_w │ │ │ │ 3775: 00d991a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_WRITE_UTRD_EVENT │ │ │ │ 3776: 00d8e878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_GUEST_PRIMARY_RESIZED_EVENT │ │ │ │ 3777: 00cf66d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwnmacc_vv_w │ │ │ │ 3778: 004fced0 184 FUNC GLOBAL DEFAULT 12 audio_pcm_init_info │ │ │ │ 3779: 00dc7a70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PCGREG_READ_DSTATE │ │ │ │ 3780: 00dc78f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_LOWERING_IRQ_DSTATE │ │ │ │ 3781: 00dc7ada 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_ENABLE_DSTATE │ │ │ │ 3782: 00dc800c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CLOSE_DSTATE │ │ │ │ 3783: 00d9e140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_LOAD_EVENT │ │ │ │ 3784: 00dc8650 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATS_DSTATE │ │ │ │ 3785: 00dc6692 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_COMMAND_DSTATE │ │ │ │ 3786: 00dc69c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BADFIS_DSTATE │ │ │ │ - 3787: 008dfa14 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS_members │ │ │ │ + 3787: 008dfa5c 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS_members │ │ │ │ 3788: 005b50b0 1388 FUNC GLOBAL DEFAULT 12 ebpf_rss_load │ │ │ │ 3789: 00414c60 112 FUNC GLOBAL DEFAULT 12 eeprom93xx_free │ │ │ │ 3790: 00dc7e9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_WRITE_DSTATE │ │ │ │ 3791: 00dc670e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_WO_READ_DSTATE │ │ │ │ 3792: 00da0534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_RESUME_EVENT │ │ │ │ 3793: 00d9dfb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_GTREE_EVENT │ │ │ │ 3794: 00cb5944 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchl_be │ │ │ │ 3795: 00da040c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REQUEST_EBPF_EVENT │ │ │ │ 3796: 00dc78d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_I2C_EVENT_DSTATE │ │ │ │ - 3797: 0096ad70 292 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ExpirePasswordOptions_base_members │ │ │ │ - 3798: 007004d8 432 FUNC GLOBAL DEFAULT 12 cpu_single_step │ │ │ │ - 3799: 009146c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFastList │ │ │ │ + 3797: 0096adb8 292 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ExpirePasswordOptions_base_members │ │ │ │ + 3798: 00700520 432 FUNC GLOBAL DEFAULT 12 cpu_single_step │ │ │ │ + 3799: 00914710 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFastList │ │ │ │ 3800: 00dc6c7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_IRQ_DSTATE │ │ │ │ 3801: 00d91038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_MASK_EVENT │ │ │ │ - 3802: 008d2d80 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo_members │ │ │ │ + 3802: 008d2dc8 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo_members │ │ │ │ 3803: 00d90598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_TM_READ_EVENT │ │ │ │ - 3804: 008c5e24 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListProperties │ │ │ │ + 3804: 008c5e6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListProperties │ │ │ │ 3805: 00dc6fa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_SETUP_FILTER_DSTATE │ │ │ │ 3806: 00ce4694 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmv_v_v_b │ │ │ │ 3807: 00dc6b1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_SOURCE_CONFIG_DSTATE │ │ │ │ 3808: 002a97b8 212 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd64 │ │ │ │ 3809: 00ce4508 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmv_v_v_d │ │ │ │ - 3810: 0070d224 36 FUNC GLOBAL DEFAULT 12 memory_region_msync │ │ │ │ + 3810: 0070d26c 36 FUNC GLOBAL DEFAULT 12 memory_region_msync │ │ │ │ 3811: 00d93378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_UPDATE_IRQ_EVENT │ │ │ │ 3812: 003a8be8 496 FUNC GLOBAL DEFAULT 12 e1000x_reset_mac_addr │ │ │ │ 3813: 00da14e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_ELEMENT_EVENT │ │ │ │ 3814: 00ce4610 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmv_v_v_h │ │ │ │ 3815: 00d908f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_READ_FAULT_EVENT │ │ │ │ 3816: 00cb4840 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul16 │ │ │ │ 3817: 00dc7f84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_DSTATE │ │ │ │ 3818: 00dc84d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_RESUME_DSTATE │ │ │ │ 3819: 00d922dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_SET_IRQ_EVENT │ │ │ │ 3820: 00d9fd8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DRIVE_MIRROR_EVENT │ │ │ │ - 3821: 00925424 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasTransform │ │ │ │ + 3821: 0092546c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasTransform │ │ │ │ 3822: 00dc7810 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_DMA_RW_DSTATE │ │ │ │ 3823: 00d984f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_HOLD_RESET_EVENT │ │ │ │ 3824: 002ae564 276 FUNC GLOBAL DEFAULT 12 info_trace_events_completion │ │ │ │ 3825: 00dc6f64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_CAN_RECEIVE_DSTATE │ │ │ │ 3826: 00d8eac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_PRE_SAVE_EVENT │ │ │ │ 3827: 003e911c 20 FUNC GLOBAL DEFAULT 12 ctucan_can_receive │ │ │ │ - 3828: 007322c4 1028 FUNC GLOBAL DEFAULT 12 cpu_exec │ │ │ │ + 3828: 0073230c 1028 FUNC GLOBAL DEFAULT 12 cpu_exec │ │ │ │ 3829: 00dc6866 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_LOADVM_COMMANDS_DSTATE │ │ │ │ 3830: 00d8a470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_INTERNAL_ERROR_EVENT │ │ │ │ 3831: 00d91d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDMC_WRITE_EVENT │ │ │ │ 3832: 00d8b5a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_PAYLOAD_DECODE_EVENT │ │ │ │ 3833: 00dc6cc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_IOPORT_READ_DSTATE │ │ │ │ 3834: 002ba7dc 24 FUNC GLOBAL DEFAULT 12 keycode_is_keypad │ │ │ │ 3835: 00ce458c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmv_v_v_w │ │ │ │ 3836: 00dc83fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ENABLE_DSTATE │ │ │ │ 3837: 00422660 28 FUNC GLOBAL DEFAULT 12 pci_bridge_map_irq │ │ │ │ - 3838: 008189cc 340 FUNC GLOBAL DEFAULT 12 blk_new_open │ │ │ │ + 3838: 00818a14 340 FUNC GLOBAL DEFAULT 12 blk_new_open │ │ │ │ 3839: 00dc7b80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_READ_DSTATE │ │ │ │ 3840: 00d9abc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_ATTACH_EVENT │ │ │ │ - 3841: 00748b4c 8 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus │ │ │ │ + 3841: 00748b94 8 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus │ │ │ │ 3842: 00d8ce10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_ADDR_HI_EVENT │ │ │ │ 3843: 00d93da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_READ_IAM_EVENT │ │ │ │ 3844: 00d951b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_SMALL_EVENT │ │ │ │ 3845: 00cf4e10 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsll_vv_b │ │ │ │ 3846: 00dc65a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_READ_FLAGS_DSTATE │ │ │ │ 3847: 00d05cf8 4 OBJECT GLOBAL DEFAULT 24 graphic_depth │ │ │ │ - 3848: 008b0b48 284 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_printf │ │ │ │ + 3848: 008b0b90 284 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_printf │ │ │ │ 3849: 00d96894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_COMMAND_COMPLETE_NOIO_EVENT │ │ │ │ 3850: 00d91e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSINFO_WRITE_EVENT │ │ │ │ - 3851: 0078c378 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i64_chk │ │ │ │ + 3851: 0078c3c0 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i64_chk │ │ │ │ 3852: 00cf4d8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsll_vv_h │ │ │ │ 3853: 00da257c 28 OBJECT GLOBAL DEFAULT 25 qemu_cpu_list_lock │ │ │ │ 3854: 00dc7a82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ENABLE_CHAN_DSTATE │ │ │ │ 3855: 00d96f54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_STATUS_EVENT │ │ │ │ - 3856: 0075a064 440 FUNC GLOBAL DEFAULT 12 object_apply_global_props │ │ │ │ - 3857: 00823674 408 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock │ │ │ │ - 3858: 009b4fd0 40 FUNC GLOBAL DEFAULT 12 qemu_clock_has_timers │ │ │ │ + 3856: 0075a0ac 440 FUNC GLOBAL DEFAULT 12 object_apply_global_props │ │ │ │ + 3857: 008236bc 408 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock │ │ │ │ + 3858: 009b5018 40 FUNC GLOBAL DEFAULT 12 qemu_clock_has_timers │ │ │ │ 3859: 005aaeec 540 FUNC GLOBAL DEFAULT 12 replay_put_array │ │ │ │ - 3860: 0073ed3c 148 FUNC GLOBAL DEFAULT 12 helper_ld_i128 │ │ │ │ - 3861: 008c4c38 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint32List │ │ │ │ + 3860: 0073ed84 148 FUNC GLOBAL DEFAULT 12 helper_ld_i128 │ │ │ │ + 3861: 008c4c80 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint32List │ │ │ │ 3862: 00d8edc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_GET_DISPLAY_INFO_EVENT │ │ │ │ 3863: 00d9d820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CLOSE_EVENT │ │ │ │ - 3864: 007433b4 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_le_mmu │ │ │ │ - 3865: 00765a6c 52 FUNC GLOBAL DEFAULT 12 gdb_can_reverse │ │ │ │ + 3864: 007433fc 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_le_mmu │ │ │ │ + 3865: 00765ab4 52 FUNC GLOBAL DEFAULT 12 gdb_can_reverse │ │ │ │ 3866: 0038a404 68 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd_ok │ │ │ │ - 3867: 0093db18 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_CONNECTED_arg_members │ │ │ │ + 3867: 0093db60 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_CONNECTED_arg_members │ │ │ │ 3868: 00cf4d08 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsll_vv_w │ │ │ │ 3869: 003ad9d4 84 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_vhdr │ │ │ │ 3870: 00d9e670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_STATE_FINALIZE_EVENT │ │ │ │ 3871: 00d91248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_SET_IRQ_EVENT │ │ │ │ 3872: 00d9dec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_DIRTY_LIMIT_GUEST_EVENT │ │ │ │ 3873: 0029b0e4 16 FUNC GLOBAL DEFAULT 12 int32_to_bfloat16 │ │ │ │ 3874: 00d96974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SEEK_10_EVENT │ │ │ │ 3875: 00d94008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_PENDING_CLEARING_EVENT │ │ │ │ 3876: 00c81974 12 OBJECT GLOBAL DEFAULT 21 StatsProvider_lookup │ │ │ │ 3877: 00dc8034 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_RESUME_ACK_DSTATE │ │ │ │ 3878: 0059ee5c 344 FUNC GLOBAL DEFAULT 12 hmp_hostfwd_add │ │ │ │ - 3879: 0092c210 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration_pass │ │ │ │ + 3879: 0092c258 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration_pass │ │ │ │ 3880: 002b1090 100 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_string │ │ │ │ 3881: 00dc7a1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_COMMAND_DSTATE │ │ │ │ 3882: 00dc7d4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_ENABLE_DSTATE │ │ │ │ 3883: 00dc7eca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_GPIO_SET_DSTATE │ │ │ │ 3884: 005af14c 44 FUNC GLOBAL DEFAULT 12 semihosting_get_arg │ │ │ │ 3885: 00dc6fd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_ACCEPT_DSTATE │ │ │ │ 3886: 00d96ed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_RESET_EVENT │ │ │ │ 3887: 00d9ba58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_DISABLE_EVENT │ │ │ │ 3888: 00d90ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_AP_READ_EVENT │ │ │ │ 3889: 00d8d6d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_START_EVENT │ │ │ │ 3890: 00dc76ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_UNDERFLOW_DSTATE │ │ │ │ - 3891: 00923234 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_jit │ │ │ │ + 3891: 0092327c 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_jit │ │ │ │ 3892: 00dc7e5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_DSTATE │ │ │ │ - 3893: 009b6268 212 FUNC GLOBAL DEFAULT 12 init_clocks │ │ │ │ + 3893: 009b62b0 212 FUNC GLOBAL DEFAULT 12 init_clocks │ │ │ │ 3894: 00dc8218 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_SET_POS_DSTATE │ │ │ │ 3895: 00d96a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_COMPLETE_EVENT │ │ │ │ 3896: 00d9c3e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_WAKER_NOMATCH_EVENT │ │ │ │ 3897: 00cb47bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul32 │ │ │ │ 3898: 00d8cf1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_TX_XFER_EVENT │ │ │ │ 3899: 00d998a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_RESET_EVENT │ │ │ │ 3900: 00d9b608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOEVENTFD_HANDLER_EVENT │ │ │ │ 3901: 00cba0b4 128 OBJECT GLOBAL DEFAULT 24 hw_compat_4_0 │ │ │ │ 3902: 00dc6e18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_SET_IRQ_DSTATE │ │ │ │ 3903: 00cba134 16 OBJECT GLOBAL DEFAULT 24 hw_compat_4_1 │ │ │ │ 3904: 00d907e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_CLEAR_PENDING_EVENT │ │ │ │ 3905: 00cba144 192 OBJECT GLOBAL DEFAULT 24 hw_compat_4_2 │ │ │ │ 3906: 00d8f358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_READ_EVENT │ │ │ │ - 3907: 0084de30 3860 FUNC GLOBAL DEFAULT 12 qcow2_store_persistent_dirty_bitmaps │ │ │ │ + 3907: 0084de78 3860 FUNC GLOBAL DEFAULT 12 qcow2_store_persistent_dirty_bitmaps │ │ │ │ 3908: 004bc0d4 464 FUNC GLOBAL DEFAULT 12 usb_msd_handle_reset │ │ │ │ - 3909: 00740484 120 FUNC GLOBAL DEFAULT 12 cpu_stw_be_data_ra │ │ │ │ - 3910: 008df290 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase_members │ │ │ │ - 3911: 0090cdb8 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpQueryResult │ │ │ │ - 3912: 007be2b4 204 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_base64 │ │ │ │ - 3913: 0090e364 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump_guest_memory_capability │ │ │ │ + 3909: 007404cc 120 FUNC GLOBAL DEFAULT 12 cpu_stw_be_data_ra │ │ │ │ + 3910: 008df2d8 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase_members │ │ │ │ + 3911: 0090ce00 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpQueryResult │ │ │ │ + 3912: 007be2fc 204 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_base64 │ │ │ │ + 3913: 0090e3ac 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump_guest_memory_capability │ │ │ │ 3914: 004cfb44 188 FUNC GLOBAL DEFAULT 12 vfio_container_dma_unmap │ │ │ │ 3915: 00dc7248 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_SEND_DSTATE │ │ │ │ - 3916: 00722054 48 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test_byte_offset │ │ │ │ + 3916: 0072209c 48 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test_byte_offset │ │ │ │ 3917: 00dc73c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_RW_COMPLETE_CB_DSTATE │ │ │ │ 3918: 00dc65b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_CLEAR_REMOVE_EVT_DSTATE │ │ │ │ 3919: 00d8eec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_KEY_EVENT_EVENT │ │ │ │ 3920: 0054c038 8 FUNC GLOBAL DEFAULT 12 hmp_migrate_cancel │ │ │ │ 3921: 00cb3634 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax8 │ │ │ │ - 3922: 0080ca90 128 FUNC GLOBAL DEFAULT 12 aio_task_pool_new │ │ │ │ + 3922: 0080cad8 128 FUNC GLOBAL DEFAULT 12 aio_task_pool_new │ │ │ │ 3923: 005ac1d0 448 FUNC GLOBAL DEFAULT 12 replay_save_events │ │ │ │ 3924: 00dc7cca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_HOST_BRIDGE_ENABLED_DSTATE │ │ │ │ 3925: 0048f5b0 124 FUNC GLOBAL DEFAULT 12 usb_unregister_port │ │ │ │ 3926: 004cd2b4 616 FUNC GLOBAL DEFAULT 12 vfio_region_read │ │ │ │ 3927: 00d91d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_PROPERTY_EVENT │ │ │ │ 3928: 002b3ac4 108 FUNC GLOBAL DEFAULT 12 dpy_gfx_update_full │ │ │ │ 3929: 00d99ba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OBJECT_FREE_EVENT │ │ │ │ - 3930: 008ae7fc 584 FUNC GLOBAL DEFAULT 12 blk_pwritev │ │ │ │ + 3930: 008ae844 584 FUNC GLOBAL DEFAULT 12 blk_pwritev │ │ │ │ 3931: 00dc63e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_PARSE_DSTATE │ │ │ │ 3932: 00d93178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_FRONTEND_CHANGED_EVENT │ │ │ │ - 3933: 008096b8 212 FUNC GLOBAL DEFAULT 12 nbd_cmd_lookup │ │ │ │ + 3933: 00809700 212 FUNC GLOBAL DEFAULT 12 nbd_cmd_lookup │ │ │ │ 3934: 00d9ef94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_PASS_EVENT │ │ │ │ 3935: 00d8a340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_UNEXPECTED_RUNPKT_EVENT │ │ │ │ 3936: 00d931a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_DESTROY_EVENT │ │ │ │ - 3937: 009d5580 248 FUNC GLOBAL DEFAULT 12 vu_queue_set_notification │ │ │ │ + 3937: 009d55c8 248 FUNC GLOBAL DEFAULT 12 vu_queue_set_notification │ │ │ │ 3938: 00ce80d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsbc_vvm_b │ │ │ │ 3939: 00d8bf6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_PERIOD_EVENT │ │ │ │ - 3940: 008e3854 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor │ │ │ │ + 3940: 008e389c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor │ │ │ │ 3941: 0055b1ec 452 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_prepare │ │ │ │ 3942: 00415f04 268 FUNC GLOBAL DEFAULT 12 msi_uninit │ │ │ │ 3943: 00ce7f4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsbc_vvm_d │ │ │ │ - 3944: 00985500 80 FUNC GLOBAL DEFAULT 12 qdict_unref │ │ │ │ + 3944: 00985548 80 FUNC GLOBAL DEFAULT 12 qdict_unref │ │ │ │ 3945: 0055d580 36 FUNC GLOBAL DEFAULT 12 migrate_postcopy_blocktime │ │ │ │ 3946: 00d97874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_SGL_INVALID_EVENT │ │ │ │ 3947: 00dc672a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_DMABUSY_DSTATE │ │ │ │ 3948: 00d8f204 148 OBJECT GLOBAL DEFAULT 24 hw_i2c_trace_events │ │ │ │ 3949: 00cb80f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgl_be │ │ │ │ 3950: 005aaba4 840 FUNC GLOBAL DEFAULT 12 replay_put_qword │ │ │ │ - 3951: 0095874c 148 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping_members │ │ │ │ - 3952: 0079aeac 224 FUNC GLOBAL DEFAULT 12 tcg_gen_cmp_vec │ │ │ │ + 3951: 00958794 148 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping_members │ │ │ │ + 3952: 0079aef4 224 FUNC GLOBAL DEFAULT 12 tcg_gen_cmp_vec │ │ │ │ 3953: 00d98e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_DATA2SEND_EVENT │ │ │ │ 3954: 00ce8054 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsbc_vvm_h │ │ │ │ - 3955: 006a0a9c 308 FUNC GLOBAL DEFAULT 12 helper_divs_i128 │ │ │ │ - 3956: 00990024 36 FUNC GLOBAL DEFAULT 12 aio_context_use_g_source │ │ │ │ - 3957: 006cc558 92 FUNC GLOBAL DEFAULT 12 vfio_devices_all_device_dirty_tracking │ │ │ │ + 3955: 006a0ae4 308 FUNC GLOBAL DEFAULT 12 helper_divs_i128 │ │ │ │ + 3956: 0099006c 36 FUNC GLOBAL DEFAULT 12 aio_context_use_g_source │ │ │ │ + 3957: 006cc5a0 92 FUNC GLOBAL DEFAULT 12 vfio_devices_all_device_dirty_tracking │ │ │ │ 3958: 00d9dd40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_RESTORED_EVENT │ │ │ │ 3959: 0054d0b4 24 FUNC GLOBAL DEFAULT 12 loadvm_completion │ │ │ │ - 3960: 006a0d70 84 FUNC GLOBAL DEFAULT 12 helper_aes32dsmi │ │ │ │ + 3960: 006a0db8 84 FUNC GLOBAL DEFAULT 12 helper_aes32dsmi │ │ │ │ 3961: 00dc6306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_OPEN_COMMON_DSTATE │ │ │ │ 3962: 00dc60fd 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_run_state_c │ │ │ │ 3963: 00ceceb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadd_vx_b │ │ │ │ 3964: 00dc86f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_EXPANSION_DSTATE │ │ │ │ 3965: 003e29f0 24 FUNC GLOBAL DEFAULT 12 fp_port_check_world │ │ │ │ 3966: 00c819dc 12 OBJECT GLOBAL DEFAULT 21 TransactionActionKind_lookup │ │ │ │ 3967: 00cecd28 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadd_vx_d │ │ │ │ 3968: 00dc792c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_INVALID_INDEX_DSTATE │ │ │ │ - 3969: 0072b43c 184 FUNC GLOBAL DEFAULT 12 hmp_gva2gpa │ │ │ │ + 3969: 0072b484 184 FUNC GLOBAL DEFAULT 12 hmp_gva2gpa │ │ │ │ 3970: 00d912a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_TARGET_EVENT │ │ │ │ 3971: 00cece30 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadd_vx_h │ │ │ │ 3972: 0060f4b4 400 FUNC GLOBAL DEFAULT 12 helper_vnsra_wv_b │ │ │ │ 3973: 006404ac 436 FUNC GLOBAL DEFAULT 12 helper_vrgatherei16_vv_b │ │ │ │ 3974: 00dc8042 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_ADD_DSTATE │ │ │ │ 3975: 00ce7fd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsbc_vvm_w │ │ │ │ 3976: 00dc6cbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_REGISTER_READ_DSTATE │ │ │ │ @@ -3983,32 +3983,32 @@ │ │ │ │ 3979: 004274a4 8 FUNC GLOBAL DEFAULT 12 shpc_bar_size │ │ │ │ 3980: 00292dd8 412 FUNC GLOBAL DEFAULT 12 float128_round_to_int │ │ │ │ 3981: 00dc656c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_IO_READ_DSTATE │ │ │ │ 3982: 00dc750a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_AWOKEN_DSTATE │ │ │ │ 3983: 0060f644 392 FUNC GLOBAL DEFAULT 12 helper_vnsra_wv_h │ │ │ │ 3984: 00d9e4cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FILTER_REWRITER_CONN_OFFSET_EVENT │ │ │ │ 3985: 00d98b40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_EXTERNAL_CLOCK_EVENT │ │ │ │ - 3986: 006eea50 128 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_new │ │ │ │ + 3986: 006eea98 128 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_new │ │ │ │ 3987: 00640660 420 FUNC GLOBAL DEFAULT 12 helper_vrgatherei16_vv_h │ │ │ │ 3988: 00d008b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_csrw │ │ │ │ 3989: 004dd8f0 196 FUNC GLOBAL DEFAULT 12 virtio_pci_add_shm_cap │ │ │ │ 3990: 00dc7bf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_BP_BE_DSTATE │ │ │ │ 3991: 00dc7fb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_DSTATE │ │ │ │ 3992: 00c80898 12 OBJECT GLOBAL DEFAULT 21 BlockdevVhdxSubformat_lookup │ │ │ │ - 3993: 0099b2c4 20 FUNC GLOBAL DEFAULT 12 fifo8_num_free │ │ │ │ + 3993: 0099b30c 20 FUNC GLOBAL DEFAULT 12 fifo8_num_free │ │ │ │ 3994: 00d9c300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_INIT_EVENT │ │ │ │ 3995: 00da4128 4 OBJECT GLOBAL DEFAULT 25 shutdown_action │ │ │ │ 3996: 0025e568 272 FUNC GLOBAL DEFAULT 12 machine_check_smp_cache │ │ │ │ 3997: 00cecdac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadd_vx_w │ │ │ │ 3998: 00cf685c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmsac_vv_h │ │ │ │ 3999: 00dc68cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_RES_ATTACH_DSTATE │ │ │ │ - 4000: 009b5750 68 FUNC GLOBAL DEFAULT 12 timer_expired │ │ │ │ + 4000: 009b5798 68 FUNC GLOBAL DEFAULT 12 timer_expired │ │ │ │ 4001: 00d98810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_PWM_WRITE_EVENT │ │ │ │ 4002: 00cb68bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchl_be │ │ │ │ - 4003: 0073a9b4 4 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx │ │ │ │ + 4003: 0073a9fc 4 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx │ │ │ │ 4004: 003abfc0 308 FUNC GLOBAL DEFAULT 12 net_rx_pkt_attach_iovec │ │ │ │ 4005: 00d9b348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTP_INTERRUPT_SET_PENDING_EVENT │ │ │ │ 4006: 00dc7c6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SPAPR_CREATE_WINDOW_DSTATE │ │ │ │ 4007: 002a7ab4 176 FUNC GLOBAL DEFAULT 12 helper_gvec_lt16 │ │ │ │ 4008: 0060f7cc 396 FUNC GLOBAL DEFAULT 12 helper_vnsra_wv_w │ │ │ │ 4009: 00d97a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_NEW_EVENT │ │ │ │ 4010: 00cdfde0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vle64_v_mask │ │ │ │ @@ -4016,1790 +4016,1790 @@ │ │ │ │ 4012: 00d8cfdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_VM_STATE_STOPPED_EVENT │ │ │ │ 4013: 00dc7bc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_READ_ERROR_DSTATE │ │ │ │ 4014: 002ae438 300 FUNC GLOBAL DEFAULT 12 hmp_info_trace_events │ │ │ │ 4015: 005b1a34 1076 FUNC GLOBAL DEFAULT 12 icount_configure │ │ │ │ 4016: 00dc61c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_REPORT_DSTATE │ │ │ │ 4017: 00dc8478 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CHARDEV_DSTATE │ │ │ │ 4018: 00d90448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_LOW_READW_EVENT │ │ │ │ - 4019: 00967760 372 FUNC GLOBAL DEFAULT 12 visit_type_TpmModelList │ │ │ │ - 4020: 009bff34 128 FUNC GLOBAL DEFAULT 12 iov_discard_front │ │ │ │ + 4019: 009677a8 372 FUNC GLOBAL DEFAULT 12 visit_type_TpmModelList │ │ │ │ + 4020: 009bff7c 128 FUNC GLOBAL DEFAULT 12 iov_discard_front │ │ │ │ 4021: 00cf67d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmsac_vv_w │ │ │ │ 4022: 00285cc4 5500 FUNC GLOBAL DEFAULT 12 float32_muladd_scalbn │ │ │ │ 4023: 00dc75da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SATN_DSTATE │ │ │ │ - 4024: 008eac20 192 FUNC GLOBAL DEFAULT 12 visit_type_QuorumOpType │ │ │ │ + 4024: 008eac68 192 FUNC GLOBAL DEFAULT 12 visit_type_QuorumOpType │ │ │ │ 4025: 00d9ba18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_ENABLE_EVENT │ │ │ │ 4026: 00d97164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_DISSEL_EVENT │ │ │ │ 4027: 003168c0 944 FUNC GLOBAL DEFAULT 12 blkconf_blocksizes │ │ │ │ 4028: 00dc71b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_DISABLED_DSTATE │ │ │ │ - 4029: 008db730 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDriver │ │ │ │ + 4029: 008db778 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDriver │ │ │ │ 4030: 0029d6b8 8 FUNC GLOBAL DEFAULT 12 float16_minimum_number │ │ │ │ 4031: 004d3078 1068 FUNC GLOBAL DEFAULT 12 vfio_migration_realize │ │ │ │ - 4032: 009b0da0 740 FUNC GLOBAL DEFAULT 12 qemu_init_main_loop │ │ │ │ + 4032: 009b0de8 740 FUNC GLOBAL DEFAULT 12 qemu_init_main_loop │ │ │ │ 4033: 00d948d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_TCP_EVENT │ │ │ │ 4034: 00dc6282 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_GET_EMPTY_DSTATE │ │ │ │ 4035: 00dc7630 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DSTATE │ │ │ │ 4036: 00d9194c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_WRITE_MMR_INVALID_EVENT │ │ │ │ 4037: 0025d240 64 FUNC GLOBAL DEFAULT 12 cpu_exit │ │ │ │ 4038: 00dc8562 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 4039: 00d91368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_SET_IRQ_EVENT │ │ │ │ - 4040: 00900d8c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_send_break_arg_members │ │ │ │ + 4040: 00900dd4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_send_break_arg_members │ │ │ │ 4041: 00509dfc 36 FUNC GLOBAL DEFAULT 12 qemu_system_dump_in_progress │ │ │ │ 4042: 003dd618 280 FUNC GLOBAL DEFAULT 12 get_vhost_net │ │ │ │ - 4043: 00716760 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_shared │ │ │ │ + 4043: 007167a8 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_shared │ │ │ │ 4044: 003ae5f0 1668 FUNC GLOBAL DEFAULT 12 net_rx_pkt_fix_l4_csum │ │ │ │ 4045: 00cb4738 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul64 │ │ │ │ 4046: 00d9c150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_ALLOC_ELEMENT_EVENT │ │ │ │ 4047: 00564c74 128 FUNC GLOBAL DEFAULT 12 postcopy_preempt_establish_channel │ │ │ │ - 4048: 009cc544 8 FUNC GLOBAL DEFAULT 12 xen_pci_slot_get_pirq │ │ │ │ - 4049: 007d8f64 108 FUNC GLOBAL DEFAULT 12 bdrv_set_monitor_owned │ │ │ │ + 4048: 009cc58c 8 FUNC GLOBAL DEFAULT 12 xen_pci_slot_get_pirq │ │ │ │ + 4049: 007d8fac 108 FUNC GLOBAL DEFAULT 12 bdrv_set_monitor_owned │ │ │ │ 4050: 00dc7682 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_UNSUPPORTED_DSTATE │ │ │ │ 4051: 00295f30 264 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8 │ │ │ │ - 4052: 008fc2b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePortWrapper │ │ │ │ + 4052: 008fc300 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePortWrapper │ │ │ │ 4053: 00dc65b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_PC_DIMM_DELETED_DSTATE │ │ │ │ 4054: 00d96d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_DISCONNECT_EVENT │ │ │ │ 4055: 00d99cf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_UNSUPPORTED_EVENT │ │ │ │ 4056: 00dc647e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_MAP_DMA_DSTATE │ │ │ │ 4057: 00d93748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_POST_LOAD_DEVICE_EVENT │ │ │ │ 4058: 00dc7d2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_DSTATE │ │ │ │ 4059: 00dc6538 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_RERROR_DSTATE │ │ │ │ - 4060: 00813804 220 FUNC GLOBAL DEFAULT 12 monitor_remove_blk │ │ │ │ - 4061: 009bc824 188 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_size │ │ │ │ - 4062: 00821250 152 FUNC GLOBAL DEFAULT 12 bdrv_find_dirty_bitmap │ │ │ │ + 4060: 0081384c 220 FUNC GLOBAL DEFAULT 12 monitor_remove_blk │ │ │ │ + 4061: 009bc86c 188 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_size │ │ │ │ + 4062: 00821298 152 FUNC GLOBAL DEFAULT 12 bdrv_find_dirty_bitmap │ │ │ │ 4063: 00dc85bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_CAPABILITIES_DSTATE │ │ │ │ 4064: 00534b30 132 FUNC GLOBAL DEFAULT 12 host_memory_backend_pagesize │ │ │ │ 4065: 00d8c414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_UNLOAD_EVENT │ │ │ │ 4066: 00d95434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_ZONE_STATE_TRANSITION_EVENT │ │ │ │ 4067: 003aaa10 112 FUNC GLOBAL DEFAULT 12 net_tx_pkt_get_total_len │ │ │ │ - 4068: 00744498 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_be │ │ │ │ + 4068: 007444e0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_be │ │ │ │ 4069: 00d9e770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_DESTROY_EVENT │ │ │ │ 4070: 00dc6da6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_AHB_CLK_DSTATE │ │ │ │ 4071: 00cb07cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts16 │ │ │ │ 4072: 00dc70ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MAC_SET_PERMANENT_DSTATE │ │ │ │ - 4073: 009640fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPortList │ │ │ │ + 4073: 00964144 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPortList │ │ │ │ 4074: 00dc677c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_EVENT_DSTATE │ │ │ │ 4075: 00cfcc64 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmaccbf16_vf │ │ │ │ 4076: 0025f6c8 164 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove │ │ │ │ 4077: 00d97444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_WRITE_UNKNOWN_EVENT │ │ │ │ - 4078: 0091b464 28 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper_members │ │ │ │ + 4078: 0091b4ac 28 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper_members │ │ │ │ 4079: 00da02d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_UNCORRECTABLE_ERRORS_EVENT │ │ │ │ - 4080: 00955f3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfo │ │ │ │ + 4080: 00955f84 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfo │ │ │ │ 4081: 00d9b3e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LEGACY_DMA_UNMAP_OVERFLOW_WORKAROUND_EVENT │ │ │ │ 4082: 00da04d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_DISMISS_EVENT │ │ │ │ 4083: 002bbdf0 428 FUNC GLOBAL DEFAULT 12 hmp_set_password │ │ │ │ 4084: 00d93de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_DESC_BUFF_WRITE_EVENT │ │ │ │ 4085: 00da1fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MODULE_LOAD_MODULE_EVENT │ │ │ │ 4086: 002a7ed8 180 FUNC GLOBAL DEFAULT 12 helper_gvec_lt32 │ │ │ │ - 4087: 008f7490 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptions │ │ │ │ + 4087: 008f74d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptions │ │ │ │ 4088: 00d9f680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_EVENT │ │ │ │ - 4089: 00940b1c 380 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo_members │ │ │ │ + 4089: 00940b64 380 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo_members │ │ │ │ 4090: 00d9a3c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_ADDRESS_EVENT │ │ │ │ 4091: 00d8d12c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_STREAM_FORMAT_EVENT │ │ │ │ 4092: 00cf6544 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmaccbf16_vv │ │ │ │ 4093: 00dc6dba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_S_READ_DSTATE │ │ │ │ 4094: 00d93b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_CHECK_EVENT │ │ │ │ - 4095: 008dae44 436 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror │ │ │ │ + 4095: 008dae8c 436 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror │ │ │ │ 4096: 00dc7780 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_CAPAREG_DSTATE │ │ │ │ - 4097: 009a2ec0 36 FUNC GLOBAL DEFAULT 12 get_ptr_rcu_reader │ │ │ │ + 4097: 009a2f08 36 FUNC GLOBAL DEFAULT 12 get_ptr_rcu_reader │ │ │ │ 4098: 00dc6ace 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGSON_IPI_WRITE_DSTATE │ │ │ │ 4099: 00d9e4bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_ADDRESS_SPACE_ID_EVENT │ │ │ │ - 4100: 0092b34c 320 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo │ │ │ │ + 4100: 0092b394 320 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo │ │ │ │ 4101: 00d9c230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SUSPEND_EVENT │ │ │ │ 4102: 002a7b64 176 FUNC GLOBAL DEFAULT 12 helper_gvec_le16 │ │ │ │ 4103: 0058eef8 12 FUNC GLOBAL DEFAULT 12 qemu_get_vnet_hdr_len │ │ │ │ - 4104: 006e7048 8 FUNC GLOBAL DEFAULT 12 virtio_get_queue_index │ │ │ │ + 4104: 006e7090 8 FUNC GLOBAL DEFAULT 12 virtio_get_queue_index │ │ │ │ 4105: 00d979b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_SCSI_EVENT │ │ │ │ - 4106: 007339b4 48 FUNC GLOBAL DEFAULT 12 page_table_config_init │ │ │ │ - 4107: 008f8350 216 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk_members │ │ │ │ + 4106: 007339fc 48 FUNC GLOBAL DEFAULT 12 page_table_config_init │ │ │ │ + 4107: 008f8398 216 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk_members │ │ │ │ 4108: 00d9f820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_REMOVE_MEDIUM_EVENT │ │ │ │ 4109: 00304458 48 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_power_down │ │ │ │ - 4110: 00982ba4 100 FUNC GLOBAL DEFAULT 12 qmp_is_oob │ │ │ │ - 4111: 00911040 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand │ │ │ │ - 4112: 007c8594 164 FUNC GLOBAL DEFAULT 12 qauthz_simple_new │ │ │ │ + 4110: 00982bec 100 FUNC GLOBAL DEFAULT 12 qmp_is_oob │ │ │ │ + 4111: 00911088 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand │ │ │ │ + 4112: 007c85dc 164 FUNC GLOBAL DEFAULT 12 qauthz_simple_new │ │ │ │ 4113: 00dc725e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_TRANSMIT_DSTATE │ │ │ │ 4114: 00d99cc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_SUCCESS_EVENT │ │ │ │ 4115: 00514c10 208 FUNC GLOBAL DEFAULT 12 bql_unlock │ │ │ │ 4116: 00dbda19 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_c │ │ │ │ - 4117: 00753e8c 156 FUNC GLOBAL DEFAULT 12 qemu_irq_intercept_in │ │ │ │ + 4117: 00753ed4 156 FUNC GLOBAL DEFAULT 12 qemu_irq_intercept_in │ │ │ │ 4118: 00295c4c 372 FUNC GLOBAL DEFAULT 12 floatx80_to_int32_round_to_zero │ │ │ │ 4119: 00da1d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_POLICY_REJECT_EVENT │ │ │ │ 4120: 00dc6ffe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ETX_READ_DSTATE │ │ │ │ - 4121: 0071b3cc 856 FUNC GLOBAL DEFAULT 12 address_space_stb │ │ │ │ + 4121: 0071b414 856 FUNC GLOBAL DEFAULT 12 address_space_stb │ │ │ │ 4122: 00dc6116 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_cryptodev_c │ │ │ │ 4123: 00dc6a1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_READ_DMA_CB_AIO_DSTATE │ │ │ │ 4124: 00543cc0 492 FUNC GLOBAL DEFAULT 12 migration_block_activate │ │ │ │ 4125: 00dc6162 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_QMP_COMMAND_DSTATE │ │ │ │ 4126: 00d8f974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_WRITE_EVENT │ │ │ │ 4127: 00dc850c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BALLOON_DSTATE │ │ │ │ 4128: 00d9eab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EGL_INIT_D3D11_DEVICE_EVENT │ │ │ │ 4129: 0055b52c 328 FUNC GLOBAL DEFAULT 12 multifd_spawn_device_state_save_thread │ │ │ │ - 4130: 0071b2a0 100 FUNC GLOBAL DEFAULT 12 address_space_stl │ │ │ │ + 4130: 0071b2e8 100 FUNC GLOBAL DEFAULT 12 address_space_stl │ │ │ │ 4131: 00dc7d7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_RESIZED_USABLE_REGION_DSTATE │ │ │ │ - 4132: 0099f974 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number_del │ │ │ │ - 4133: 00934ebc 320 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo │ │ │ │ - 4134: 009abce0 320 FUNC GLOBAL DEFAULT 12 qemu_vfree │ │ │ │ - 4135: 0071b850 100 FUNC GLOBAL DEFAULT 12 address_space_stq │ │ │ │ + 4132: 0099f9bc 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number_del │ │ │ │ + 4133: 00934f04 320 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo │ │ │ │ + 4134: 009abd28 320 FUNC GLOBAL DEFAULT 12 qemu_vfree │ │ │ │ + 4135: 0071b898 100 FUNC GLOBAL DEFAULT 12 address_space_stq │ │ │ │ 4136: 0059b540 320 FUNC GLOBAL DEFAULT 12 extract_ip_and_port │ │ │ │ 4137: 00d8b7b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_SYNC_EVENT │ │ │ │ - 4138: 00903c50 28 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText_members │ │ │ │ + 4138: 00903c98 28 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText_members │ │ │ │ 4139: 00dc666a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_DISCONNECT_DSTATE │ │ │ │ 4140: 00dc7bb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_TOO_MANY_PENDING_DSTATE │ │ │ │ - 4141: 006a735c 628 FUNC GLOBAL DEFAULT 12 helper_vsm3me_vv │ │ │ │ + 4141: 006a73a4 628 FUNC GLOBAL DEFAULT 12 helper_vsm3me_vv │ │ │ │ 4142: 00dc68e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_BLOB_DSTATE │ │ │ │ 4143: 00c80de8 12 OBJECT GLOBAL DEFAULT 21 GrabToggleKeys_lookup │ │ │ │ 4144: 00dc6174 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_EMIT_DSTATE │ │ │ │ 4145: 00dc79b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_CANCELED_DSTATE │ │ │ │ 4146: 00dc6984 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_READ_DSTATE │ │ │ │ 4147: 00dc7aec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_RESET_DSTATE │ │ │ │ - 4148: 00744280 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_be │ │ │ │ + 4148: 007442c8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_be │ │ │ │ 4149: 0062fcfc 424 FUNC GLOBAL DEFAULT 12 helper_vfsgnjx_vv_d │ │ │ │ - 4150: 0071b724 100 FUNC GLOBAL DEFAULT 12 address_space_stw │ │ │ │ + 4150: 0071b76c 100 FUNC GLOBAL DEFAULT 12 address_space_stw │ │ │ │ 4151: 00dc7636 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_RESET_DEV_DSTATE │ │ │ │ - 4152: 007082ac 644 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_write │ │ │ │ + 4152: 007082f4 644 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_write │ │ │ │ 4153: 00d8e498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_READ_MEMORY_EVENT │ │ │ │ 4154: 00cb0748 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts32 │ │ │ │ - 4155: 0082830c 196 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated_above │ │ │ │ + 4155: 00828354 196 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated_above │ │ │ │ 4156: 0062f9f0 404 FUNC GLOBAL DEFAULT 12 helper_vfsgnjx_vv_h │ │ │ │ - 4157: 009cedf4 316 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance │ │ │ │ + 4157: 009cee3c 316 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance │ │ │ │ 4158: 00da08e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_INJECT_NMI_EVENT │ │ │ │ 4159: 00dc65c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_SIZE_HI_DSTATE │ │ │ │ 4160: 00d9fa8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_SET_WRITE_THRESHOLD_EVENT │ │ │ │ 4161: 00d999d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_ERROR_EVENT │ │ │ │ - 4162: 00939628 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVdeOptions │ │ │ │ + 4162: 00939670 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVdeOptions │ │ │ │ 4163: 00cb7834 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orl_be │ │ │ │ - 4164: 0071b7ec 100 FUNC GLOBAL DEFAULT 12 address_space_stw_be │ │ │ │ + 4164: 0071b834 100 FUNC GLOBAL DEFAULT 12 address_space_stw_be │ │ │ │ 4165: 00dc62c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_WRITE_FAIL_DSTATE │ │ │ │ 4166: 00389e8c 88 FUNC GLOBAL DEFAULT 12 ide_drive_get │ │ │ │ 4167: 00ce0410 132 OBJECT GLOBAL DEFAULT 24 helper_info_vse8_v │ │ │ │ 4168: 00c80aa8 12 OBJECT GLOBAL DEFAULT 21 SshHostKeyCheckHashType_lookup │ │ │ │ 4169: 00d96ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_INTERRUPT_EVENT │ │ │ │ - 4170: 008dea0c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster │ │ │ │ + 4170: 008dea54 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster │ │ │ │ 4171: 005450bc 424 FUNC GLOBAL DEFAULT 12 cpr_find_fd │ │ │ │ 4172: 00d9eb74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_TOUCH_SEND_EVENT_EVENT │ │ │ │ 4173: 002b5b24 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_fence_fd │ │ │ │ - 4174: 0090d8b0 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_dump_completed │ │ │ │ + 4174: 0090d8f8 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_dump_completed │ │ │ │ 4175: 0062fb84 376 FUNC GLOBAL DEFAULT 12 helper_vfsgnjx_vv_w │ │ │ │ - 4176: 0092c848 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate │ │ │ │ + 4176: 0092c890 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate │ │ │ │ 4177: 00d8c2e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_LOCK_STORAGE_CMD_NOT_SUPT_EVENT │ │ │ │ 4178: 00dc68a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_OVERFLOW_DSTATE │ │ │ │ - 4179: 008ccb14 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS │ │ │ │ + 4179: 008ccb5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS │ │ │ │ 4180: 00d9fd3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_CLEAR_EVENT │ │ │ │ 4181: 00d9fe5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHANGE_BACKING_FILE_EVENT │ │ │ │ - 4182: 007f535c 52 FUNC GLOBAL DEFAULT 12 bdrv_skip_implicit_filters │ │ │ │ + 4182: 007f53a4 52 FUNC GLOBAL DEFAULT 12 bdrv_skip_implicit_filters │ │ │ │ 4183: 00dc7c18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_FAIL_ATTACH_EXISTING_CONTAINER_DSTATE │ │ │ │ 4184: 00dc864e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATS_DSTATE │ │ │ │ 4185: 00dc6806 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_I2C_WRITE_DSTATE │ │ │ │ 4186: 00d980c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_GET_DAT_LINES_EVENT │ │ │ │ 4187: 00d9e810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_IN_EVENT │ │ │ │ 4188: 00dc7c54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_DATA_DSTATE │ │ │ │ 4189: 002a7f8c 180 FUNC GLOBAL DEFAULT 12 helper_gvec_le32 │ │ │ │ - 4190: 00969990 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfo │ │ │ │ + 4190: 009699d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfo │ │ │ │ 4191: 00d9f034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_OUTPUT_LIMIT_EVENT │ │ │ │ 4192: 00dc73a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_DSTATE │ │ │ │ - 4193: 008ceee0 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificKind │ │ │ │ - 4194: 008e4f38 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug │ │ │ │ + 4193: 008cef28 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificKind │ │ │ │ + 4194: 008e4f80 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug │ │ │ │ 4195: 00d9a210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FIND_DEVICE_EVENT │ │ │ │ - 4196: 008c5edc 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZPAMProperties │ │ │ │ + 4196: 008c5f24 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZPAMProperties │ │ │ │ 4197: 00da03fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REQUEST_EBPF_EVENT │ │ │ │ 4198: 00dc7198 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_AUTONEG_FLOWCTL_DSTATE │ │ │ │ 4199: 00d9d590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_EVENT │ │ │ │ 4200: 00dc7166 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_BUFF_SIZES_DSTATE │ │ │ │ 4201: 00d926cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_DIAG_MEM_READB_EVENT │ │ │ │ - 4202: 008ce758 244 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfoList │ │ │ │ + 4202: 008ce7a0 244 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfoList │ │ │ │ 4203: 00c810dc 12 OBJECT GLOBAL DEFAULT 21 JSONType_lookup │ │ │ │ 4204: 00493900 252 FUNC GLOBAL DEFAULT 12 usb_desc_device │ │ │ │ 4205: 00dc8238 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_DISCONNECT_DSTATE │ │ │ │ 4206: 0047fdfc 4 FUNC GLOBAL DEFAULT 12 smbios_build_type_38_table │ │ │ │ - 4207: 008bd4b4 620 FUNC GLOBAL DEFAULT 12 qmp_chardev_add │ │ │ │ + 4207: 008bd4fc 620 FUNC GLOBAL DEFAULT 12 qmp_chardev_add │ │ │ │ 4208: 00dc7b24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_ERROR_DSTATE │ │ │ │ 4209: 00ce3ab8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl1re8_v │ │ │ │ - 4210: 00923620 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_numa │ │ │ │ + 4210: 00923668 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_numa │ │ │ │ 4211: 00d9be40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_MAP_EVENT │ │ │ │ - 4212: 00906a58 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoTLSCredsEndpoint │ │ │ │ - 4213: 0092d8f0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_parameters │ │ │ │ - 4214: 00b0bf78 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux_len │ │ │ │ + 4212: 00906aa0 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoTLSCredsEndpoint │ │ │ │ + 4213: 0092d938 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_parameters │ │ │ │ + 4214: 00b0bfc8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux_len │ │ │ │ 4215: 0041849c 216 FUNC GLOBAL DEFAULT 12 msix_reset │ │ │ │ 4216: 004d7ca4 1100 FUNC GLOBAL DEFAULT 12 iothread_vq_mapping_apply │ │ │ │ 4217: 00d9e240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_OPEN_RETURN_PATH_EVENT │ │ │ │ - 4218: 008fb904 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfoList │ │ │ │ + 4218: 008fb94c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfoList │ │ │ │ 4219: 00da1724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_GROUPS_EVENT │ │ │ │ 4220: 0063a684 252 FUNC GLOBAL DEFAULT 12 helper_vredand_vs_b │ │ │ │ - 4221: 009a09b4 64 FUNC GLOBAL DEFAULT 12 qemu_opts_parse │ │ │ │ + 4221: 009a09fc 64 FUNC GLOBAL DEFAULT 12 qemu_opts_parse │ │ │ │ 4222: 00cf2974 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasub_vx_b │ │ │ │ 4223: 005145fc 124 FUNC GLOBAL DEFAULT 12 cpu_handle_guest_debug │ │ │ │ 4224: 0063a990 320 FUNC GLOBAL DEFAULT 12 helper_vredand_vs_d │ │ │ │ - 4225: 009251fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_XBZRLECacheStats │ │ │ │ + 4225: 00925244 92 FUNC GLOBAL DEFAULT 12 qapi_free_XBZRLECacheStats │ │ │ │ 4226: 00d9284c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MDR_EVENT │ │ │ │ 4227: 00cf27e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasub_vx_d │ │ │ │ 4228: 00cb1090 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le8 │ │ │ │ 4229: 00d91428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_SET_APIC_BASE_EVENT │ │ │ │ 4230: 00548798 1192 FUNC GLOBAL DEFAULT 12 qmp_calc_dirty_rate │ │ │ │ 4231: 0063a780 264 FUNC GLOBAL DEFAULT 12 helper_vredand_vs_h │ │ │ │ - 4232: 0096ccb4 320 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo │ │ │ │ + 4232: 0096ccfc 320 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo │ │ │ │ 4233: 00d8cb50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_TIMER_EXPIRED_EVENT │ │ │ │ 4234: 00cf28f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasub_vx_h │ │ │ │ 4235: 002a8334 196 FUNC GLOBAL DEFAULT 12 helper_gvec_lt64 │ │ │ │ 4236: 0054f13c 264 FUNC GLOBAL DEFAULT 12 migrate_add_address │ │ │ │ - 4237: 006e6c54 60 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_size │ │ │ │ - 4238: 0099c5fc 60 FUNC GLOBAL DEFAULT 12 loc_set_cmdline │ │ │ │ + 4237: 006e6c9c 60 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_size │ │ │ │ + 4238: 0099c644 60 FUNC GLOBAL DEFAULT 12 loc_set_cmdline │ │ │ │ 4239: 00d97aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_FIRMWARE_EVENT │ │ │ │ - 4240: 008fa894 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_stop │ │ │ │ + 4240: 008fa8dc 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_stop │ │ │ │ 4241: 00dc72b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQ_MISALIGNED_DSTATE │ │ │ │ 4242: 00d924fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_WRITE_PLL_STATUS_EVENT │ │ │ │ - 4243: 00701da4 88 FUNC GLOBAL DEFAULT 12 portio_list_destroy │ │ │ │ + 4243: 00701dec 88 FUNC GLOBAL DEFAULT 12 portio_list_destroy │ │ │ │ 4244: 00dc7720 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_INQUIRY_DSTATE │ │ │ │ - 4245: 00950518 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResult │ │ │ │ + 4245: 00950560 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResult │ │ │ │ 4246: 00dc7676 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSIX_RAISE_DSTATE │ │ │ │ 4247: 00da3cc4 1 OBJECT GLOBAL DEFAULT 25 enable_cpu_pm │ │ │ │ 4248: 00dc83b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SET_ACTIVE_DSTATE │ │ │ │ 4249: 00dc685c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_UPDATE_AREA_DSTATE │ │ │ │ 4250: 0051058c 456 FUNC GLOBAL DEFAULT 12 hmp_drive_del │ │ │ │ - 4251: 009c2744 64 FUNC GLOBAL DEFAULT 12 throttle_get_config │ │ │ │ + 4251: 009c278c 64 FUNC GLOBAL DEFAULT 12 throttle_get_config │ │ │ │ 4252: 00d96b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_REG_WRITE_EVENT │ │ │ │ 4253: 00dc691e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DEBUG_EXEC_DSTATE │ │ │ │ 4254: 00d94698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_LINK_NEGOTIATION_START_EVENT │ │ │ │ 4255: 00dc6240 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DMA_FLUSH_QUEUE_WAIT_DSTATE │ │ │ │ 4256: 0063a888 264 FUNC GLOBAL DEFAULT 12 helper_vredand_vs_w │ │ │ │ 4257: 002ffbe0 20 FUNC GLOBAL DEFAULT 12 aml_concatenate │ │ │ │ 4258: 00cf286c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasub_vx_w │ │ │ │ 4259: 00da0324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_MEMORY_MODULE_EVENT_EVENT │ │ │ │ 4260: 00334504 4 FUNC GLOBAL DEFAULT 12 qmp_system_powerdown │ │ │ │ - 4261: 006a47c8 456 FUNC GLOBAL DEFAULT 12 helper_vctz_v_b │ │ │ │ + 4261: 006a4810 456 FUNC GLOBAL DEFAULT 12 helper_vctz_v_b │ │ │ │ 4262: 00da217c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_EVENT │ │ │ │ 4263: 00cb59c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchl_le │ │ │ │ - 4264: 0093fd18 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfoList │ │ │ │ - 4265: 00994260 632 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_impl │ │ │ │ + 4264: 0093fd60 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfoList │ │ │ │ + 4265: 009942a8 632 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_impl │ │ │ │ 4266: 00dc6e32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_CAPTURE_DSTATE │ │ │ │ - 4267: 006a4ca0 416 FUNC GLOBAL DEFAULT 12 helper_vctz_v_d │ │ │ │ + 4267: 006a4ce8 416 FUNC GLOBAL DEFAULT 12 helper_vctz_v_d │ │ │ │ 4268: 00d96964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_EVENT │ │ │ │ 4269: 00dc8be8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_ALTERNATE_DSTATE │ │ │ │ - 4270: 008c5324 244 FUNC GLOBAL DEFAULT 12 visit_type_int32List │ │ │ │ + 4270: 008c536c 244 FUNC GLOBAL DEFAULT 12 visit_type_int32List │ │ │ │ 4271: 0051d0ac 224 FUNC GLOBAL DEFAULT 12 qmp_device_del │ │ │ │ 4272: 0052248c 16 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler │ │ │ │ - 4273: 006a4990 404 FUNC GLOBAL DEFAULT 12 helper_vctz_v_h │ │ │ │ + 4273: 006a49d8 404 FUNC GLOBAL DEFAULT 12 helper_vctz_v_h │ │ │ │ 4274: 00d93538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_READ_EVENT │ │ │ │ 4275: 00dc78e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_CRQ_COMPLETE_RESULT_DSTATE │ │ │ │ 4276: 00d91e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPU_PWRCTRL_READ_EVENT │ │ │ │ 4277: 00dc7c64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_UPDATE_DSTATE │ │ │ │ - 4278: 0094dddc 1080 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_action │ │ │ │ + 4278: 0094de24 1080 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_action │ │ │ │ 4279: 00d8de48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_READ_EVENT │ │ │ │ 4280: 00d8fa14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_READ_EVENT │ │ │ │ - 4281: 0097211c 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions │ │ │ │ - 4282: 00b2d8bc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_9_len │ │ │ │ + 4281: 00972164 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions │ │ │ │ + 4282: 00b2d90c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_9_len │ │ │ │ 4283: 00d8b3a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_SPEED_EVENT │ │ │ │ 4284: 00d97994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_INVALID_CDB_LEN_EVENT │ │ │ │ 4285: 002b34a8 20 FUNC GLOBAL DEFAULT 12 qemu_console_is_visible │ │ │ │ - 4286: 009b1e48 36 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter │ │ │ │ - 4287: 007651a0 8 FUNC GLOBAL DEFAULT 12 gdb_got_immediate_ack │ │ │ │ + 4286: 009b1e90 36 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter │ │ │ │ + 4287: 007651e8 8 FUNC GLOBAL DEFAULT 12 gdb_got_immediate_ack │ │ │ │ 4288: 00d8d08c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_FIFO_EVENT │ │ │ │ - 4289: 009af5b8 456 FUNC GLOBAL DEFAULT 12 aio_bh_call │ │ │ │ - 4290: 008ab784 552 FUNC GLOBAL DEFAULT 12 bdrv_check │ │ │ │ - 4291: 0075bef4 120 FUNC GLOBAL DEFAULT 12 object_resolve_path_component │ │ │ │ + 4289: 009af600 456 FUNC GLOBAL DEFAULT 12 aio_bh_call │ │ │ │ + 4290: 008ab7cc 552 FUNC GLOBAL DEFAULT 12 bdrv_check │ │ │ │ + 4291: 0075bf3c 120 FUNC GLOBAL DEFAULT 12 object_resolve_path_component │ │ │ │ 4292: 0041e740 216 FUNC GLOBAL DEFAULT 12 pci_create_simple_multifunction │ │ │ │ - 4293: 008e9984 436 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2 │ │ │ │ - 4294: 0082994c 48 FUNC GLOBAL DEFAULT 12 qemu_blockalign0 │ │ │ │ - 4295: 006a4b24 380 FUNC GLOBAL DEFAULT 12 helper_vctz_v_w │ │ │ │ - 4296: 007f6144 16 FUNC GLOBAL DEFAULT 12 block_job_is_internal │ │ │ │ + 4293: 008e99cc 436 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2 │ │ │ │ + 4294: 00829994 48 FUNC GLOBAL DEFAULT 12 qemu_blockalign0 │ │ │ │ + 4295: 006a4b6c 380 FUNC GLOBAL DEFAULT 12 helper_vctz_v_w │ │ │ │ + 4296: 007f618c 16 FUNC GLOBAL DEFAULT 12 block_job_is_internal │ │ │ │ 4297: 00dc7fd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_COMPLETE_DSTATE │ │ │ │ - 4298: 009ba13c 80 FUNC GLOBAL DEFAULT 12 buffer_append │ │ │ │ - 4299: 00814204 120 FUNC GLOBAL DEFAULT 12 blk_set_perm │ │ │ │ - 4300: 00947b44 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_get │ │ │ │ - 4301: 0096f1e0 192 FUNC GLOBAL DEFAULT 12 visit_type_InputEventKind │ │ │ │ + 4298: 009ba184 80 FUNC GLOBAL DEFAULT 12 buffer_append │ │ │ │ + 4299: 0081424c 120 FUNC GLOBAL DEFAULT 12 blk_set_perm │ │ │ │ + 4300: 00947b8c 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_get │ │ │ │ + 4301: 0096f228 192 FUNC GLOBAL DEFAULT 12 visit_type_InputEventKind │ │ │ │ 4302: 002fc0e0 152 FUNC GLOBAL DEFAULT 12 aml_lor │ │ │ │ - 4303: 0099b330 312 FUNC GLOBAL DEFAULT 12 error_vprepend │ │ │ │ + 4303: 0099b378 312 FUNC GLOBAL DEFAULT 12 error_vprepend │ │ │ │ 4304: 00da10b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ADD_CLIENT_EVENT │ │ │ │ 4305: 00588f40 192 FUNC GLOBAL DEFAULT 12 eth_pad_short_frame │ │ │ │ - 4306: 0094add0 192 FUNC GLOBAL DEFAULT 12 visit_type_RebootAction │ │ │ │ + 4306: 0094ae18 192 FUNC GLOBAL DEFAULT 12 visit_type_RebootAction │ │ │ │ 4307: 00d9c310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_ADD_STATUS_EVENT │ │ │ │ - 4308: 0093e600 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_disconnected │ │ │ │ + 4308: 0093e648 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_disconnected │ │ │ │ 4309: 00dc6120 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_rocker_c │ │ │ │ 4310: 00dbeab0 36 OBJECT GLOBAL DEFAULT 25 gdbserver_system_state │ │ │ │ 4311: 00426f20 8 FUNC GLOBAL DEFAULT 12 shpc_device_unplug_cb │ │ │ │ 4312: 00d93a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_TXDMA_WRITE_EVENT │ │ │ │ - 4313: 0076fc08 8 FUNC GLOBAL DEFAULT 12 tcg_target_has_memory_bswap │ │ │ │ + 4313: 0076fc50 8 FUNC GLOBAL DEFAULT 12 tcg_target_has_memory_bswap │ │ │ │ 4314: 00dbd9d8 1 OBJECT GLOBAL DEFAULT 25 kvm_gsi_routing_allowed │ │ │ │ - 4315: 00700688 296 FUNC GLOBAL DEFAULT 12 cpu_abort │ │ │ │ - 4316: 00983864 16 FUNC GLOBAL DEFAULT 12 qmp_has_success_response │ │ │ │ + 4315: 007006d0 296 FUNC GLOBAL DEFAULT 12 cpu_abort │ │ │ │ + 4316: 009838ac 16 FUNC GLOBAL DEFAULT 12 qmp_has_success_response │ │ │ │ 4317: 00cb06c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts64 │ │ │ │ 4318: 00dc7288 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_UNSUPPORTED_DSTATE │ │ │ │ 4319: 00dc6364 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_FAIL_DSTATE │ │ │ │ 4320: 00dc68b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CREATE_GUEST_PRIMARY_DSTATE │ │ │ │ 4321: 00da1d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT32_EVENT │ │ │ │ 4322: 0029ea28 384 FUNC GLOBAL DEFAULT 12 float64_compare_quiet │ │ │ │ - 4323: 0091d3d4 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_device_size_change │ │ │ │ - 4324: 009c87bc 280 FUNC GLOBAL DEFAULT 12 yank_unregister_function │ │ │ │ + 4323: 0091d41c 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_device_size_change │ │ │ │ + 4324: 009c8804 280 FUNC GLOBAL DEFAULT 12 yank_unregister_function │ │ │ │ 4325: 00da08f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_WAKEUP_EVENT │ │ │ │ - 4326: 009d5910 52 FUNC GLOBAL DEFAULT 12 vu_queue_rewind │ │ │ │ + 4326: 009d5958 52 FUNC GLOBAL DEFAULT 12 vu_queue_rewind │ │ │ │ 4327: 00d959b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_EVENT │ │ │ │ - 4328: 008f7714 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerAddOptions │ │ │ │ + 4328: 008f775c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerAddOptions │ │ │ │ 4329: 00d940d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_IAM_CLEAR_EIAME_EVENT │ │ │ │ 4330: 00d90f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_MAINTENANCE_IRQ_EVENT │ │ │ │ - 4331: 00814590 184 FUNC GLOBAL DEFAULT 12 blk_set_dev_ops │ │ │ │ + 4331: 008145d8 184 FUNC GLOBAL DEFAULT 12 blk_set_dev_ops │ │ │ │ 4332: 004fc718 64 FUNC GLOBAL DEFAULT 12 audio_bug │ │ │ │ 4333: 0050f164 212 FUNC GLOBAL DEFAULT 12 qmp_blockdev_open_tray │ │ │ │ - 4334: 009c5450 364 FUNC GLOBAL DEFAULT 12 vhost_user_server_start │ │ │ │ - 4335: 0079ae40 20 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_vec │ │ │ │ + 4334: 009c5498 364 FUNC GLOBAL DEFAULT 12 vhost_user_server_start │ │ │ │ + 4335: 0079ae88 20 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_vec │ │ │ │ 4336: 00dc7616 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_RAISE_IRQ_DSTATE │ │ │ │ 4337: 005221c0 32 FUNC GLOBAL DEFAULT 12 runstate_is_running │ │ │ │ 4338: 00dc722a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_DESC_DSTATE │ │ │ │ 4339: 00dc62dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_ONE_ITERATION_DSTATE │ │ │ │ 4340: 00dc771c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQUEST_SENSE_DSTATE │ │ │ │ 4341: 002ac0bc 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_n_insns │ │ │ │ 4342: 00c811e0 12 OBJECT GLOBAL DEFAULT 21 CpuTopologyLevel_lookup │ │ │ │ 4343: 00486a2c 60 FUNC GLOBAL DEFAULT 12 tpm_tis_read_data │ │ │ │ 4344: 00d9f7f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CHANGE_MEDIUM_EVENT │ │ │ │ 4345: 00dc8290 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_VENCRYPT_SUBAUTH_DSTATE │ │ │ │ 4346: 00dc86c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DISPLAY_OPTIONS_DSTATE │ │ │ │ - 4347: 00821618 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enabled │ │ │ │ + 4347: 00821660 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enabled │ │ │ │ 4348: 00d93288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_READ_RRA_REGS_EVENT │ │ │ │ - 4349: 0095bdf8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackPerDirectionOptions │ │ │ │ + 4349: 0095be40 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackPerDirectionOptions │ │ │ │ 4350: 00d9b7b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_ADDRESS_WRITE_EVENT │ │ │ │ 4351: 00d8a390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_OVERRUN_EVENT │ │ │ │ 4352: 002a83f8 196 FUNC GLOBAL DEFAULT 12 helper_gvec_le64 │ │ │ │ - 4353: 00757688 108 FUNC GLOBAL DEFAULT 12 type_register_static_array │ │ │ │ + 4353: 007576d0 108 FUNC GLOBAL DEFAULT 12 type_register_static_array │ │ │ │ 4354: 00d9b378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_INTP_INTERRUPT_EVENT │ │ │ │ 4355: 00d8f0b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAKILL_EVENT │ │ │ │ - 4356: 00817348 144 FUNC GLOBAL DEFAULT 12 blk_co_eject │ │ │ │ + 4356: 00817390 144 FUNC GLOBAL DEFAULT 12 blk_co_eject │ │ │ │ 4357: 00dc7138 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_RSS_DSTATE │ │ │ │ 4358: 00dc7aa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_STATUS_DSTATE │ │ │ │ - 4359: 0082ccbc 188 FUNC GLOBAL DEFAULT 12 bdrv_unregister_buf │ │ │ │ - 4360: 009505d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValue │ │ │ │ + 4359: 0082cd04 188 FUNC GLOBAL DEFAULT 12 bdrv_unregister_buf │ │ │ │ + 4360: 00950618 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValue │ │ │ │ 4361: 00da0bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CANCEL_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 4362: 00d00204 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes32dsi │ │ │ │ 4363: 00d9fadc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CREATE_EVENT │ │ │ │ - 4364: 008f75a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbd │ │ │ │ - 4365: 00907710 832 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS_members │ │ │ │ - 4366: 0099c3ec 116 FUNC GLOBAL DEFAULT 12 loc_push_restore │ │ │ │ + 4364: 008f75ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbd │ │ │ │ + 4365: 00907758 832 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS_members │ │ │ │ + 4366: 0099c434 116 FUNC GLOBAL DEFAULT 12 loc_push_restore │ │ │ │ 4367: 005b4118 636 FUNC GLOBAL DEFAULT 12 cpu_check_watchpoint │ │ │ │ 4368: 00d9b3a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_REALIZE_EVENT │ │ │ │ 4369: 00d8fb04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_WRITE_EVENT │ │ │ │ 4370: 00dc6dd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_IRQ_CLEAR_DSTATE │ │ │ │ - 4371: 00916424 244 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfoList │ │ │ │ - 4372: 0082176c 268 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_create_successor │ │ │ │ + 4371: 0091646c 244 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfoList │ │ │ │ + 4372: 008217b4 268 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_create_successor │ │ │ │ 4373: 0055e28c 40 FUNC GLOBAL DEFAULT 12 migrate_avail_switchover_bandwidth │ │ │ │ - 4374: 0079b8b0 148 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_vec │ │ │ │ + 4374: 0079b8f8 148 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_vec │ │ │ │ 4375: 004286b8 284 FUNC GLOBAL DEFAULT 12 pcie_cap_v1_init │ │ │ │ 4376: 004dd8d0 32 FUNC GLOBAL DEFAULT 12 virtio_pci_set_guest_notifier_fd_handler │ │ │ │ - 4377: 00b9a278 3 OBJECT GLOBAL DEFAULT 14 sense_code_READ_ERROR │ │ │ │ + 4377: 00b9a2d0 3 OBJECT GLOBAL DEFAULT 14 sense_code_READ_ERROR │ │ │ │ 4378: 00dc67f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_SENSE_WRITE_DSTATE │ │ │ │ 4379: 002f8e14 328 FUNC GLOBAL DEFAULT 12 v9fs_co_name_to_path │ │ │ │ 4380: 00dc800e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CLEANUP_DISCONNECT_DSTATE │ │ │ │ - 4381: 0070c608 700 FUNC GLOBAL DEFAULT 12 memory_region_clear_dirty_bitmap │ │ │ │ - 4382: 0070d650 528 FUNC GLOBAL DEFAULT 12 memory_region_del_eventfd │ │ │ │ + 4381: 0070c650 700 FUNC GLOBAL DEFAULT 12 memory_region_clear_dirty_bitmap │ │ │ │ + 4382: 0070d698 528 FUNC GLOBAL DEFAULT 12 memory_region_del_eventfd │ │ │ │ 4383: 00d93478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_CPU_OWNED_DESC_EVENT │ │ │ │ 4384: 00d8ad48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_READ_TABLE_EVENT │ │ │ │ - 4385: 008ab31c 532 FUNC GLOBAL DEFAULT 12 bdrv_can_store_new_dirty_bitmap │ │ │ │ + 4385: 008ab364 532 FUNC GLOBAL DEFAULT 12 bdrv_can_store_new_dirty_bitmap │ │ │ │ 4386: 00d90798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_NMI_LEVEL_EVENT │ │ │ │ - 4387: 008ab530 596 FUNC GLOBAL DEFAULT 12 bdrv_truncate │ │ │ │ + 4387: 008ab578 596 FUNC GLOBAL DEFAULT 12 bdrv_truncate │ │ │ │ 4388: 00d93598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_PHY_READ_NUM_EVENT │ │ │ │ 4389: 00dc7026 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_READ_DSTATE │ │ │ │ 4390: 00d8eb98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_SET_COMPRESSION_LEVEL_EVENT │ │ │ │ 4391: 00dc75b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_SBAC_WRITE_DSTATE │ │ │ │ 4392: 00d8b128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_FLUSH_EVENT │ │ │ │ - 4393: 009b07b0 364 FUNC GLOBAL DEFAULT 12 qbase64_decode │ │ │ │ + 4393: 009b07f8 364 FUNC GLOBAL DEFAULT 12 qbase64_decode │ │ │ │ 4394: 00d9c88c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA955X_GPIO_STATUS_EVENT │ │ │ │ 4395: 00dc867a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ACPI_OSPM_STATUS_DSTATE │ │ │ │ 4396: 00510f44 188 FUNC GLOBAL DEFAULT 12 hmp_block_job_complete │ │ │ │ 4397: 00dc6c58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_SET_IRQ_DSTATE │ │ │ │ 4398: 00dc62c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ - 4399: 009b4dec 56 FUNC GLOBAL DEFAULT 12 qemu_clock_use_for_deadline │ │ │ │ - 4400: 00813c4c 172 FUNC GLOBAL DEFAULT 12 bdrv_has_blk │ │ │ │ - 4401: 0094e43c 92 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddressWrapper │ │ │ │ + 4399: 009b4e34 56 FUNC GLOBAL DEFAULT 12 qemu_clock_use_for_deadline │ │ │ │ + 4400: 00813c94 172 FUNC GLOBAL DEFAULT 12 bdrv_has_blk │ │ │ │ + 4401: 0094e484 92 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddressWrapper │ │ │ │ 4402: 00d8b7c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_COMPLETE_EVENT │ │ │ │ - 4403: 00700160 8 FUNC GLOBAL DEFAULT 12 xen_evtchn_deliver_pirq_msi │ │ │ │ + 4403: 007001a8 8 FUNC GLOBAL DEFAULT 12 xen_evtchn_deliver_pirq_msi │ │ │ │ 4404: 00dc6c44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ALL_ISR_DONE_BIT_DSTATE │ │ │ │ 4405: 00dc7a34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_RESET_DSTATE │ │ │ │ 4406: 00d9230c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_PULSE_EXTI_EVENT │ │ │ │ - 4407: 008bd1c4 12 FUNC GLOBAL DEFAULT 12 qemu_chr_new_from_opts │ │ │ │ + 4407: 008bd20c 12 FUNC GLOBAL DEFAULT 12 qemu_chr_new_from_opts │ │ │ │ 4408: 00dc7d7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_UNPLUG_ALL_REQUEST_DSTATE │ │ │ │ 4409: 0063dcac 72 FUNC GLOBAL DEFAULT 12 helper_vmsif_m │ │ │ │ 4410: 005e861c 500 FUNC GLOBAL DEFAULT 12 riscv_csrr_i128 │ │ │ │ 4411: 00dc6556 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_POST_LOAD_DSTATE │ │ │ │ 4412: 00da1038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CONT_EVENT │ │ │ │ 4413: 00535918 120 FUNC GLOBAL DEFAULT 12 rng_backend_finalize_request │ │ │ │ 4414: 00db57f4 88 OBJECT GLOBAL DEFAULT 25 address_space_memory │ │ │ │ - 4415: 0097b9e8 432 FUNC GLOBAL DEFAULT 12 visit_policy_skip │ │ │ │ - 4416: 0091a9ac 468 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo_members │ │ │ │ - 4417: 0079b788 148 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_vec │ │ │ │ - 4418: 0076fc90 228 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vec_op │ │ │ │ + 4415: 0097ba30 432 FUNC GLOBAL DEFAULT 12 visit_policy_skip │ │ │ │ + 4416: 0091a9f4 468 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo_members │ │ │ │ + 4417: 0079b7d0 148 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_vec │ │ │ │ + 4418: 0076fcd8 228 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vec_op │ │ │ │ 4419: 00d8fad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII3112_SET_IRQ_EVENT │ │ │ │ 4420: 00d91358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_REPORT_IRQ_DELIVERED_EVENT │ │ │ │ 4421: 00dc86ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_TYPES_DSTATE │ │ │ │ 4422: 00dc7150 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_CSO_DSTATE │ │ │ │ - 4423: 008a9d98 512 FUNC GLOBAL DEFAULT 12 bdrv_getlength │ │ │ │ + 4423: 008a9de0 512 FUNC GLOBAL DEFAULT 12 bdrv_getlength │ │ │ │ 4424: 00d8e868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_UPDATE_AREA_DONE_EVENT │ │ │ │ - 4425: 0085b9f0 2712 FUNC GLOBAL DEFAULT 12 qcow2_update_snapshot_refcount │ │ │ │ + 4425: 0085ba38 2712 FUNC GLOBAL DEFAULT 12 qcow2_update_snapshot_refcount │ │ │ │ 4426: 00cb8074 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgl_le │ │ │ │ 4427: 00dbeb40 4 OBJECT GLOBAL DEFAULT 25 tcg_cur_ctxs │ │ │ │ 4428: 00da0cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SET_REPLICATION_EVENT │ │ │ │ 4429: 00dc71ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_LINK_NEGOTIATION_DONE_DSTATE │ │ │ │ 4430: 00d91108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_UPDATE_IRQ_EVENT │ │ │ │ 4431: 00dc7480 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_SYS_IRQ_SENT_DSTATE │ │ │ │ 4432: 00dc799a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_STOPBITS_DSTATE │ │ │ │ 4433: 00da1904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DISPLAY_OPTIONS_EVENT │ │ │ │ 4434: 00dc6e30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_UPDATE_CLOCK_DSTATE │ │ │ │ - 4435: 008cc440 92 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyCheck │ │ │ │ + 4435: 008cc488 92 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyCheck │ │ │ │ 4436: 00d8a898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_COPY_FILE_RANGE_EVENT │ │ │ │ 4437: 00d8fa64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_EVENT │ │ │ │ - 4438: 009a9c40 704 FUNC GLOBAL DEFAULT 12 range_list_insert │ │ │ │ + 4438: 009a9c88 704 FUNC GLOBAL DEFAULT 12 range_list_insert │ │ │ │ 4439: 00d96ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_DELAYED_EVENT │ │ │ │ 4440: 00d8b5c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_PARTIAL_DECODE_EVENT │ │ │ │ - 4441: 008ff86c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper │ │ │ │ + 4441: 008ff8b4 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper │ │ │ │ 4442: 00d94828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_NOT_IP4_EVENT │ │ │ │ 4443: 00d91a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_WRITE_EVENT │ │ │ │ - 4444: 00b9a2bc 3 OBJECT GLOBAL DEFAULT 14 sense_code_CAPACITY_CHANGED │ │ │ │ - 4445: 008ccbcc 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptions │ │ │ │ + 4444: 00b9a314 3 OBJECT GLOBAL DEFAULT 14 sense_code_CAPACITY_CHANGED │ │ │ │ + 4445: 008ccc14 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptions │ │ │ │ 4446: 00d9ff1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_EVENT │ │ │ │ 4447: 00da2c68 4 OBJECT GLOBAL DEFAULT 25 sig_file │ │ │ │ - 4448: 007e2448 32 FUNC GLOBAL DEFAULT 12 child_of_bds_get_parent_aio_context │ │ │ │ + 4448: 007e2490 32 FUNC GLOBAL DEFAULT 12 child_of_bds_get_parent_aio_context │ │ │ │ 4449: 00da0448 60 OBJECT GLOBAL DEFAULT 24 qapi_commands_job_trace_events_trace_events │ │ │ │ - 4450: 006e7834 292 FUNC GLOBAL DEFAULT 12 virtio_queue_set_align │ │ │ │ + 4450: 006e787c 292 FUNC GLOBAL DEFAULT 12 virtio_queue_set_align │ │ │ │ 4451: 00dc64c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_PASSTHROUGH_HANDLE_REQUEST_DSTATE │ │ │ │ 4452: 00cf4af8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwredsumu_vs_b │ │ │ │ - 4453: 009604f0 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceType │ │ │ │ + 4453: 00960538 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceType │ │ │ │ 4454: 0042575c 292 FUNC GLOBAL DEFAULT 12 pcie_sriov_get_vf_at_index │ │ │ │ 4455: 00da233c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_REMOVE_WATCH_EVENT │ │ │ │ - 4456: 0091cd68 268 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration_members │ │ │ │ + 4456: 0091cdb0 268 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration_members │ │ │ │ 4457: 005af7b8 128 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_write │ │ │ │ - 4458: 009874d0 120 FUNC GLOBAL DEFAULT 12 json_writer_get │ │ │ │ - 4459: 008df5f0 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS │ │ │ │ - 4460: 007ac140 212 FUNC GLOBAL DEFAULT 12 qio_channel_new_fd │ │ │ │ - 4461: 00965a30 960 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup_members │ │ │ │ - 4462: 0073f328 340 FUNC GLOBAL DEFAULT 12 cpu_stb_mmu │ │ │ │ + 4458: 00987518 120 FUNC GLOBAL DEFAULT 12 json_writer_get │ │ │ │ + 4459: 008df638 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS │ │ │ │ + 4460: 007ac188 212 FUNC GLOBAL DEFAULT 12 qio_channel_new_fd │ │ │ │ + 4461: 00965a78 960 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup_members │ │ │ │ + 4462: 0073f370 340 FUNC GLOBAL DEFAULT 12 cpu_stb_mmu │ │ │ │ 4463: 0061a0d4 96 FUNC GLOBAL DEFAULT 12 helper_vremu_vv_b │ │ │ │ 4464: 00cf4a74 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwredsumu_vs_h │ │ │ │ 4465: 00dc7ae6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_ENABLE_DSTATE │ │ │ │ 4466: 0061a1f4 96 FUNC GLOBAL DEFAULT 12 helper_vremu_vv_d │ │ │ │ - 4467: 0073f8ac 152 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_mmuidx_ra │ │ │ │ + 4467: 0073f8f4 152 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_mmuidx_ra │ │ │ │ 4468: 00cb6940 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchl_le │ │ │ │ 4469: 00d96d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_NOOP_EVENT │ │ │ │ 4470: 00d8f6b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_CMD_DONE_EVENT │ │ │ │ 4471: 00dc659c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_CPU_HAS_EVENTS_DSTATE │ │ │ │ 4472: 00dc8c60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_COROUTINE_TERMINATE_DSTATE │ │ │ │ 4473: 00298a94 252 FUNC GLOBAL DEFAULT 12 float64_to_uint32_round_to_zero │ │ │ │ - 4474: 0078616c 56 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i128 │ │ │ │ + 4474: 007861b4 56 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i128 │ │ │ │ 4475: 0061a134 96 FUNC GLOBAL DEFAULT 12 helper_vremu_vv_h │ │ │ │ 4476: 00d93808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_HASH_NOMATCH_EVENT │ │ │ │ 4477: 00dc61ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_RETURN_DSTATE │ │ │ │ 4478: 00dc8370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMPCFG_CSR_WRITE_DSTATE │ │ │ │ 4479: 00dc6cc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_GET_APIC_BASE_DSTATE │ │ │ │ 4480: 00d8aa68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_REQUEST_FAIL_EVENT │ │ │ │ 4481: 00c6bf18 48 OBJECT GLOBAL DEFAULT 21 pci_host_conf_be_ops │ │ │ │ 4482: 00dc8010 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_BLOCK_FOR_WRID_MISS_DSTATE │ │ │ │ 4483: 00d95974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_IND_EVENT │ │ │ │ 4484: 00dc738c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GET_LOG_DSTATE │ │ │ │ 4485: 00dc7324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VIRT_MNGMT_DSTATE │ │ │ │ 4486: 00cf49f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwredsumu_vs_w │ │ │ │ 4487: 00d9d120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_DELETE_FD_EVENT │ │ │ │ - 4488: 009683e0 320 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions │ │ │ │ + 4488: 00968428 320 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions │ │ │ │ 4489: 00d9b5e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_OPREGION_ENABLED_EVENT │ │ │ │ 4490: 00cb88b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctz_i32 │ │ │ │ 4491: 0054f244 108 FUNC GLOBAL DEFAULT 12 migrate_is_uri │ │ │ │ 4492: 00dc7528 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_OPCODE_DSTATE │ │ │ │ 4493: 00d9beb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_ENDPOINT_EVENT │ │ │ │ 4494: 0061a194 96 FUNC GLOBAL DEFAULT 12 helper_vremu_vv_w │ │ │ │ 4495: 00da0428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_QMP_SCHEMA_EVENT │ │ │ │ 4496: 003a9e98 432 FUNC GLOBAL DEFAULT 12 net_tx_pkt_update_ip_checksums │ │ │ │ 4497: 00dc8036 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_SHUT_DSTATE │ │ │ │ 4498: 00d95144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_VIRT_STATE_EVENT │ │ │ │ 4499: 00392008 372 FUNC GLOBAL DEFAULT 12 kvm_reset_irq_delivered │ │ │ │ - 4500: 00993734 668 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_impl │ │ │ │ + 4500: 0099377c 668 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_impl │ │ │ │ 4501: 00dc8056 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_AFTER_LOOP_DSTATE │ │ │ │ - 4502: 0090a3f0 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherAlgo │ │ │ │ + 4502: 0090a438 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherAlgo │ │ │ │ 4503: 00dc6a62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_READW_DSTATE │ │ │ │ 4504: 00dc6268 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_FIND_L2_CACHE_ENTRY_DSTATE │ │ │ │ 4505: 00dc7d9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_FILL_RESV_PROPERTY_DSTATE │ │ │ │ - 4506: 008ebdac 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_error │ │ │ │ - 4507: 007b2bbc 64 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_name │ │ │ │ - 4508: 0070bd9c 24 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_discard_manager │ │ │ │ + 4506: 008ebdf4 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_error │ │ │ │ + 4507: 007b2c04 64 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_name │ │ │ │ + 4508: 0070bde4 24 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_discard_manager │ │ │ │ 4509: 00dc6cc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_SET_APIC_BASE_DSTATE │ │ │ │ 4510: 002a36c4 36 FUNC GLOBAL DEFAULT 12 helper_divu_i32 │ │ │ │ 4511: 00d9c130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_FLUSH_EVENT │ │ │ │ - 4512: 0078b9a0 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i32_chk │ │ │ │ + 4512: 0078b9e8 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i32_chk │ │ │ │ 4513: 0051d18c 200 FUNC GLOBAL DEFAULT 12 qdev_sync_config │ │ │ │ 4514: 00da3a00 4 OBJECT GLOBAL DEFAULT 25 xen_domid │ │ │ │ 4515: 00dc7e42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DMA_MAP_DSTATE │ │ │ │ 4516: 00dc8700 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_COMPARISON_DSTATE │ │ │ │ 4517: 00dc7468 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4V_RTC_WRITE_DSTATE │ │ │ │ 4518: 00d9f264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_UPDATE_EVENT │ │ │ │ - 4519: 00991e20 212 FUNC GLOBAL DEFAULT 12 socket_set_fast_reuse │ │ │ │ - 4520: 008b3f5c 516 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_write │ │ │ │ + 4519: 00991e68 212 FUNC GLOBAL DEFAULT 12 socket_set_fast_reuse │ │ │ │ + 4520: 008b3fa4 516 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_write │ │ │ │ 4521: 00da16d4 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_pci_trace_events_trace_events │ │ │ │ 4522: 00dc8052 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_SETUP_COMPLETE_DSTATE │ │ │ │ 4523: 00dc8284 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_USERNAME_DSTATE │ │ │ │ 4524: 00cbf3e8 8 OBJECT GLOBAL DEFAULT 24 replay_break_icount │ │ │ │ 4525: 00dc6ab4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_WRITEREG_DSTATE │ │ │ │ 4526: 00dc721c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_USER_INT_DSTATE │ │ │ │ 4527: 00d999b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_RESET_EVENT │ │ │ │ 4528: 005ff544 644 FUNC GLOBAL DEFAULT 12 helper_vlxei16_16_v │ │ │ │ 4529: 005b9e48 464 FUNC GLOBAL DEFAULT 12 riscv_pmu_incr_ctr │ │ │ │ 4530: 00d91d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PECI_READ_EVENT │ │ │ │ 4531: 006286f0 460 FUNC GLOBAL DEFAULT 12 helper_vfnmadd_vf_d │ │ │ │ 4532: 00d8af98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_UNPLUG_FN_EVENT │ │ │ │ - 4533: 00742e70 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_le │ │ │ │ + 4533: 00742eb8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_le │ │ │ │ 4534: 002f8068 388 FUNC GLOBAL DEFAULT 12 v9fs_co_chmod │ │ │ │ 4535: 00d951a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_LARGE_EVENT │ │ │ │ 4536: 00d9a4f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_READ_EVENT │ │ │ │ 4537: 00d983c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_RESET_EVENT │ │ │ │ 4538: 002afe1c 68 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_new │ │ │ │ 4539: 002b263c 184 FUNC GLOBAL DEFAULT 12 dpy_gfx_check_format │ │ │ │ - 4540: 00940fec 324 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo_members │ │ │ │ + 4540: 00941034 324 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo_members │ │ │ │ 4541: 006283b0 432 FUNC GLOBAL DEFAULT 12 helper_vfnmadd_vf_h │ │ │ │ - 4542: 00972408 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_connected │ │ │ │ + 4542: 00972450 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_connected │ │ │ │ 4543: 00d8e7e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_GR_EVENT │ │ │ │ 4544: 00d9ec14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_TYPE_EVENT │ │ │ │ - 4545: 0095d46c 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions │ │ │ │ + 4545: 0095d4b4 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions │ │ │ │ 4546: 00cedb14 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslideup_vx_b │ │ │ │ 4547: 00ce5b34 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei64_16_v │ │ │ │ - 4548: 00915c48 156 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty_members │ │ │ │ - 4549: 00780b04 120 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i32 │ │ │ │ + 4548: 00915c90 156 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty_members │ │ │ │ + 4549: 00780b4c 120 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i32 │ │ │ │ 4550: 00ced988 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslideup_vx_d │ │ │ │ 4551: 00dc6ccc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_INTERRUPT_DSTATE │ │ │ │ - 4552: 009ce71c 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceChardev │ │ │ │ + 4552: 009ce764 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceChardev │ │ │ │ 4553: 00d96c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_BADPHASE_EVENT │ │ │ │ 4554: 005e93c0 52 FUNC GLOBAL DEFAULT 12 helper_fnmsub_d │ │ │ │ 4555: 00dc7e14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DEV_START_DSTATE │ │ │ │ - 4556: 0081b8c4 8 FUNC GLOBAL DEFAULT 12 block_copy_kick │ │ │ │ + 4556: 0081b90c 8 FUNC GLOBAL DEFAULT 12 block_copy_kick │ │ │ │ 4557: 002f8f84 36 FUNC GLOBAL DEFAULT 12 co_run_in_worker_bh │ │ │ │ - 4558: 0074165c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchb │ │ │ │ + 4558: 007416a4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchb │ │ │ │ 4559: 00ceda90 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslideup_vx_h │ │ │ │ - 4560: 0080988c 312 FUNC GLOBAL DEFAULT 12 nbd_err_lookup │ │ │ │ + 4560: 008098d4 312 FUNC GLOBAL DEFAULT 12 nbd_err_lookup │ │ │ │ 4561: 0027f4ac 572 FUNC GLOBAL DEFAULT 12 float64_add │ │ │ │ 4562: 00dc85d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CLOSEFD_DSTATE │ │ │ │ 4563: 002f7bdc 236 FUNC GLOBAL DEFAULT 12 v9fs_co_pwritev │ │ │ │ 4564: 00d977a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_ENTER_EVENT │ │ │ │ - 4565: 008cd7a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVhdx │ │ │ │ + 4565: 008cd7f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVhdx │ │ │ │ 4566: 00dc81ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VM_STOP_FLUSH_ALL_DSTATE │ │ │ │ 4567: 00dc62f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_DO_COPY_ON_READV_DSTATE │ │ │ │ 4568: 005e93f4 244 FUNC GLOBAL DEFAULT 12 helper_fnmsub_h │ │ │ │ - 4569: 0070b5b8 148 FUNC GLOBAL DEFAULT 12 memory_region_unregister_iommu_notifier │ │ │ │ + 4569: 0070b600 148 FUNC GLOBAL DEFAULT 12 memory_region_unregister_iommu_notifier │ │ │ │ 4570: 00da1754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_FLOWS_EVENT │ │ │ │ - 4571: 007f977c 332 FUNC GLOBAL DEFAULT 12 job_resume │ │ │ │ + 4571: 007f97c4 332 FUNC GLOBAL DEFAULT 12 job_resume │ │ │ │ 4572: 00628560 400 FUNC GLOBAL DEFAULT 12 helper_vfnmadd_vf_w │ │ │ │ 4573: 002b8f74 372 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_delay │ │ │ │ - 4574: 0074764c 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_be_mmu │ │ │ │ + 4574: 00747694 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_be_mmu │ │ │ │ 4575: 00ce1a3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvtbf16_f_f_w │ │ │ │ - 4576: 009067d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretKeyringProperties │ │ │ │ + 4576: 0090681c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretKeyringProperties │ │ │ │ 4577: 00d98df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_CRQ_RESULT_EVENT │ │ │ │ 4578: 0059b88c 96 FUNC GLOBAL DEFAULT 12 connection_destroy │ │ │ │ 4579: 00d9a6d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_START_EVENT │ │ │ │ 4580: 0056fe68 104 FUNC GLOBAL DEFAULT 12 socket_send_channel_create │ │ │ │ 4581: 002ba588 596 FUNC GLOBAL DEFAULT 12 keysym2scancode │ │ │ │ 4582: 0058004c 348 FUNC GLOBAL DEFAULT 12 qmp_closefd │ │ │ │ - 4583: 0094fa80 316 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy │ │ │ │ - 4584: 009bfbdc 308 FUNC GLOBAL DEFAULT 12 qemu_iovec_compare │ │ │ │ + 4583: 0094fac8 316 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy │ │ │ │ + 4584: 009bfc24 308 FUNC GLOBAL DEFAULT 12 qemu_iovec_compare │ │ │ │ 4585: 005e9328 152 FUNC GLOBAL DEFAULT 12 helper_fnmsub_s │ │ │ │ 4586: 00d9dc00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_WAIT_EVENT │ │ │ │ 4587: 002a5040 144 FUNC GLOBAL DEFAULT 12 helper_gvec_mov │ │ │ │ 4588: 003ac544 4812 FUNC GLOBAL DEFAULT 12 net_rx_pkt_calc_rss_hash │ │ │ │ 4589: 00ceda0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslideup_vx_w │ │ │ │ - 4590: 0082d93c 140 FUNC GLOBAL DEFAULT 12 bdrv_cancel_in_flight │ │ │ │ - 4591: 007e6158 240 FUNC GLOBAL DEFAULT 12 bdrv_probe_blocksizes │ │ │ │ - 4592: 00979b00 216 FUNC GLOBAL DEFAULT 12 qapi_enum_parse │ │ │ │ - 4593: 009437f8 320 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties │ │ │ │ + 4590: 0082d984 140 FUNC GLOBAL DEFAULT 12 bdrv_cancel_in_flight │ │ │ │ + 4591: 007e61a0 240 FUNC GLOBAL DEFAULT 12 bdrv_probe_blocksizes │ │ │ │ + 4592: 00979b48 216 FUNC GLOBAL DEFAULT 12 qapi_enum_parse │ │ │ │ + 4593: 00943840 320 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties │ │ │ │ 4594: 002888ec 552 FUNC GLOBAL DEFAULT 12 float32_muladd │ │ │ │ 4595: 00d924ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_GPR_READ_EVENT │ │ │ │ 4596: 00521c68 292 FUNC GLOBAL DEFAULT 12 hmp_watchdog_action │ │ │ │ 4597: 00dc7490 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_CMD_DSTATE │ │ │ │ 4598: 002c773c 448 FUNC GLOBAL DEFAULT 12 qmp_query_vnc │ │ │ │ 4599: 00dc82ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_KEYMAP_WINDOWING_DSTATE │ │ │ │ - 4600: 00748b44 8 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus_vcpu │ │ │ │ + 4600: 00748b8c 8 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus_vcpu │ │ │ │ 4601: 00c7ea20 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_bool │ │ │ │ 4602: 00d9d000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_SET_STATE_EVENT │ │ │ │ 4603: 005ac60c 24 FUNC GLOBAL DEFAULT 12 replay_finish_events │ │ │ │ 4604: 00d9226c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_SET_IRQ_EVENT │ │ │ │ - 4605: 008224d4 40 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap_locked │ │ │ │ + 4605: 0082251c 40 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap_locked │ │ │ │ 4606: 00d9f084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_INCREMENTAL_EVENT │ │ │ │ - 4607: 0094e5ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddress │ │ │ │ - 4608: 009156f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BootConfiguration │ │ │ │ + 4607: 0094e5f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddress │ │ │ │ + 4608: 0091573c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BootConfiguration │ │ │ │ 4609: 00d99c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_NUM_OBJECTS_EVENT │ │ │ │ 4610: 0038ece0 100 FUNC GLOBAL DEFAULT 12 hid_free │ │ │ │ 4611: 00504690 12 FUNC GLOBAL DEFAULT 12 mixeng_clear │ │ │ │ - 4612: 0075a64c 176 FUNC GLOBAL DEFAULT 12 object_property_set_int │ │ │ │ + 4612: 0075a694 176 FUNC GLOBAL DEFAULT 12 object_property_set_int │ │ │ │ 4613: 00dc8612 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_OBJECT_DEL_DSTATE │ │ │ │ - 4614: 00960dd0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cryptodev │ │ │ │ + 4614: 00960e18 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cryptodev │ │ │ │ 4615: 00d8b048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_WRITE_ZEROES_FAIL_EVENT │ │ │ │ - 4616: 00758518 300 FUNC GLOBAL DEFAULT 12 object_class_foreach │ │ │ │ + 4616: 00758560 300 FUNC GLOBAL DEFAULT 12 object_class_foreach │ │ │ │ 4617: 00638950 388 FUNC GLOBAL DEFAULT 12 helper_vfncvt_f_x_w_h │ │ │ │ 4618: 005ac5d4 56 FUNC GLOBAL DEFAULT 12 replay_init_events │ │ │ │ - 4619: 0076d5fc 68 FUNC GLOBAL DEFAULT 12 tcg_code_capacity │ │ │ │ + 4619: 0076d644 68 FUNC GLOBAL DEFAULT 12 tcg_code_capacity │ │ │ │ 4620: 00d9224c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_WRITE_EVENT │ │ │ │ 4621: 00302f44 44 FUNC GLOBAL DEFAULT 12 bios_linker_loader_can_write_pointer │ │ │ │ - 4622: 008ccb70 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ + 4622: 008ccbb8 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ 4623: 00dc7de2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_PUSHED_DSTATE │ │ │ │ 4624: 00d9d9f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_CONTINUED_EVENT │ │ │ │ 4625: 002b47f0 204 FUNC GLOBAL DEFAULT 12 qemu_display_get_vc │ │ │ │ 4626: 00d94068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_RDTR_FPD_NOT_RUNNING_EVENT │ │ │ │ - 4627: 008cac2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfo │ │ │ │ + 4627: 008cac74 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfo │ │ │ │ 4628: 006057d0 800 FUNC GLOBAL DEFAULT 12 helper_vl4re32_v │ │ │ │ - 4629: 0095b1c8 192 FUNC GLOBAL DEFAULT 12 visit_type_ACPISlotType │ │ │ │ + 4629: 0095b210 192 FUNC GLOBAL DEFAULT 12 visit_type_ACPISlotType │ │ │ │ 4630: 00dc840e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_DEBUG_QUERY_BLOCK_GRAPH_DSTATE │ │ │ │ 4631: 00dc72d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_CQID_DSTATE │ │ │ │ 4632: 00da0748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_JIT_EVENT │ │ │ │ 4633: 00cb562c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgb │ │ │ │ 4634: 0027f194 8 FUNC GLOBAL DEFAULT 12 float16_add │ │ │ │ 4635: 005ea0d0 28 FUNC GLOBAL DEFAULT 12 helper_fadd_d │ │ │ │ 4636: 00ce6e48 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmaxu_vv_b │ │ │ │ 4637: 00ce6cbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmaxu_vv_d │ │ │ │ - 4638: 00742b94 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_le │ │ │ │ + 4638: 00742bdc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_le │ │ │ │ 4639: 00638ad4 376 FUNC GLOBAL DEFAULT 12 helper_vfncvt_f_x_w_w │ │ │ │ 4640: 005ea608 184 FUNC GLOBAL DEFAULT 12 helper_fadd_h │ │ │ │ 4641: 00d8ed58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_UNREF_EVENT │ │ │ │ - 4642: 008f7770 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptions │ │ │ │ + 4642: 008f77b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptions │ │ │ │ 4643: 00d05508 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_h_lu │ │ │ │ 4644: 00ce6dc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmaxu_vv_h │ │ │ │ 4645: 00cb87ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctz_i64 │ │ │ │ 4646: 00d97274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_TI_EVENT │ │ │ │ 4647: 003292e4 196 FUNC GLOBAL DEFAULT 12 ptimer_transaction_commit │ │ │ │ 4648: 00d8c234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_PRE_SAVE_EVENT │ │ │ │ 4649: 00cb78b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orl_le │ │ │ │ - 4650: 0071b788 100 FUNC GLOBAL DEFAULT 12 address_space_stw_le │ │ │ │ + 4650: 0071b7d0 100 FUNC GLOBAL DEFAULT 12 address_space_stw_le │ │ │ │ 4651: 0048ea40 152 FUNC GLOBAL DEFAULT 12 usb_device_find_device │ │ │ │ - 4652: 00919878 148 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast_members │ │ │ │ + 4652: 009198c0 148 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast_members │ │ │ │ 4653: 00d90c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IGRPEN_WRITE_EVENT │ │ │ │ 4654: 00dc6d94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_CLOCK_FREQ_DSTATE │ │ │ │ 4655: 005bc978 424 FUNC GLOBAL DEFAULT 12 riscv_socket_fdt_write_distance_matrix │ │ │ │ - 4656: 008a7ffc 236 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_enable │ │ │ │ - 4657: 0099e070 60 FUNC GLOBAL DEFAULT 12 notifier_remove │ │ │ │ + 4656: 008a8044 236 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_enable │ │ │ │ + 4657: 0099e0b8 60 FUNC GLOBAL DEFAULT 12 notifier_remove │ │ │ │ 4658: 005e96a8 120 FUNC GLOBAL DEFAULT 12 helper_fadd_s │ │ │ │ 4659: 00dc673a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_RECEIVE_DSTATE │ │ │ │ 4660: 00d9bd60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_RESIZED_USABLE_REGION_EVENT │ │ │ │ 4661: 002915b8 348 FUNC GLOBAL DEFAULT 12 float64_to_bfloat16 │ │ │ │ 4662: 00d8a050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_REMOVE_EVENT │ │ │ │ 4663: 0056e2a8 440 FUNC GLOBAL DEFAULT 12 qemu_loadvm_approve_switchover │ │ │ │ 4664: 00bd0288 48 OBJECT GLOBAL DEFAULT 21 vga_mem_ops │ │ │ │ 4665: 00dc6870 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACES_DSTATE │ │ │ │ 4666: 00dc6d00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSB_READ_DSTATE │ │ │ │ - 4667: 008f7828 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfoList │ │ │ │ + 4667: 008f7870 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfoList │ │ │ │ 4668: 00d952f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_CQID_EVENT │ │ │ │ 4669: 00ce6d40 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmaxu_vv_w │ │ │ │ - 4670: 00934a30 112 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo_members │ │ │ │ - 4671: 0091b23c 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoKind │ │ │ │ + 4670: 00934a78 112 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo_members │ │ │ │ + 4671: 0091b284 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoKind │ │ │ │ 4672: 00d8f894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_UNMAP_CLB_ADDRESS_NULL_EVENT │ │ │ │ 4673: 0060c8e8 96 FUNC GLOBAL DEFAULT 12 helper_vxor_vx_b │ │ │ │ 4674: 00503ff8 704 FUNC GLOBAL DEFAULT 12 st_rate_flow_mix │ │ │ │ 4675: 0055e408 36 FUNC GLOBAL DEFAULT 12 migrate_multifd_zstd_level │ │ │ │ 4676: 00d8a070 64 OBJECT GLOBAL DEFAULT 24 crypto_trace_events │ │ │ │ 4677: 002a37e0 40 FUNC GLOBAL DEFAULT 12 helper_divu_i64 │ │ │ │ 4678: 0060ca08 96 FUNC GLOBAL DEFAULT 12 helper_vxor_vx_d │ │ │ │ 4679: 00c81244 12 OBJECT GLOBAL DEFAULT 21 MemoryDeviceInfoKind_lookup │ │ │ │ 4680: 00dc7f8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_ENABLE_NOTIFY_DSTATE │ │ │ │ 4681: 0060c948 96 FUNC GLOBAL DEFAULT 12 helper_vxor_vx_h │ │ │ │ 4682: 00d8a260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_IN_BAND_ENQUEUE_EVENT │ │ │ │ - 4683: 00748cf4 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfoList │ │ │ │ + 4683: 00748d3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfoList │ │ │ │ 4684: 005f953c 112 FUNC GLOBAL DEFAULT 12 helper_vlse16_v │ │ │ │ 4685: 00dc80c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_STATE_RESUME_PREPARE_DSTATE │ │ │ │ 4686: 00d9c400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_WAKER_EVENT │ │ │ │ 4687: 004d70f4 108 FUNC GLOBAL DEFAULT 12 virtio_bus_reset │ │ │ │ 4688: 00d8dc18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_EVENT │ │ │ │ - 4689: 00919dc8 244 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPUList │ │ │ │ + 4689: 00919e10 244 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPUList │ │ │ │ 4690: 003aa938 96 FUNC GLOBAL DEFAULT 12 net_tx_pkt_add_raw_fragment │ │ │ │ 4691: 00d93d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIAM_EVENT │ │ │ │ 4692: 00dc6522 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_OPEN_DSTATE │ │ │ │ - 4693: 0077df30 256 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i32 │ │ │ │ + 4693: 0077df78 256 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i32 │ │ │ │ 4694: 00dc61b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_PAM_CHECK_DSTATE │ │ │ │ - 4695: 00995110 296 FUNC GLOBAL DEFAULT 12 qemu_thread_get_affinity │ │ │ │ + 4695: 00995158 296 FUNC GLOBAL DEFAULT 12 qemu_thread_get_affinity │ │ │ │ 4696: 00d8b7f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_SYNC_EVENT │ │ │ │ - 4697: 008ce618 320 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo │ │ │ │ - 4698: 008dfdc0 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions │ │ │ │ + 4697: 008ce660 320 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo │ │ │ │ + 4698: 008dfe08 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions │ │ │ │ 4699: 0060c9a8 96 FUNC GLOBAL DEFAULT 12 helper_vxor_vx_w │ │ │ │ 4700: 00d9ad30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PACKET_STATE_CHANGE_EVENT │ │ │ │ - 4701: 007df834 240 FUNC GLOBAL DEFAULT 12 nbd_server_start_options │ │ │ │ - 4702: 00783a30 404 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i64 │ │ │ │ - 4703: 00950934 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsType │ │ │ │ - 4704: 007eaaac 320 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock │ │ │ │ - 4705: 00821d1c 116 FUNC GLOBAL DEFAULT 12 bdrv_release_dirty_bitmap │ │ │ │ - 4706: 009bec8c 212 FUNC GLOBAL DEFAULT 12 iov_to_buf_full │ │ │ │ - 4707: 008d32e0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats │ │ │ │ + 4701: 007df87c 240 FUNC GLOBAL DEFAULT 12 nbd_server_start_options │ │ │ │ + 4702: 00783a78 404 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i64 │ │ │ │ + 4703: 0095097c 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsType │ │ │ │ + 4704: 007eaaf4 320 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock │ │ │ │ + 4705: 00821d64 116 FUNC GLOBAL DEFAULT 12 bdrv_release_dirty_bitmap │ │ │ │ + 4706: 009becd4 212 FUNC GLOBAL DEFAULT 12 iov_to_buf_full │ │ │ │ + 4707: 008d3328 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats │ │ │ │ 4708: 00dc7828 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_TN_CFG_DSTATE │ │ │ │ 4709: 00d98288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_READ_EVENT │ │ │ │ 4710: 00c77170 52 OBJECT GLOBAL DEFAULT 21 vmstate_riscv_cpu │ │ │ │ 4711: 0025d488 288 FUNC GLOBAL DEFAULT 12 cpu_class_by_name │ │ │ │ - 4712: 00971c64 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateType │ │ │ │ + 4712: 00971cac 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateType │ │ │ │ 4713: 00d96f24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_PROCESS_LOGIN_EVENT │ │ │ │ - 4714: 0079cd10 52 FUNC GLOBAL DEFAULT 12 migration_rate_reset │ │ │ │ - 4715: 008ec614 540 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_failure │ │ │ │ - 4716: 006e6bdc 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_addr │ │ │ │ + 4714: 0079cd58 52 FUNC GLOBAL DEFAULT 12 migration_rate_reset │ │ │ │ + 4715: 008ec65c 540 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_failure │ │ │ │ + 4716: 006e6c24 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_addr │ │ │ │ 4717: 0041d958 20 FUNC GLOBAL DEFAULT 12 pci_set_irq │ │ │ │ 4718: 00dc6288 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CLUSTER_ALLOC_PHYS_DSTATE │ │ │ │ 4719: 0033fea4 232 FUNC GLOBAL DEFAULT 12 sysbus_mmio_map_overlap │ │ │ │ 4720: 00da209c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_MAP_EVENT │ │ │ │ - 4721: 008299b0 92 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign0 │ │ │ │ + 4721: 008299f8 92 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign0 │ │ │ │ 4722: 00dc6296 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PWRITE_ZEROES_START_REQ_DSTATE │ │ │ │ - 4723: 00aead0c 508 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode │ │ │ │ - 4724: 0092f078 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_incoming │ │ │ │ - 4725: 009501a0 244 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBaseList │ │ │ │ + 4723: 00aead5c 508 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode │ │ │ │ + 4724: 0092f0c0 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_incoming │ │ │ │ + 4725: 009501e8 244 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBaseList │ │ │ │ 4726: 005dc794 96 FUNC GLOBAL DEFAULT 12 riscv_cpu_all_pending │ │ │ │ 4727: 00d906f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_IRQ_EVENT │ │ │ │ - 4728: 00956a18 148 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols_members │ │ │ │ + 4728: 00956a60 148 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols_members │ │ │ │ 4729: 00d8db98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_SERIAL_WRITE_EVENT │ │ │ │ 4730: 00dc6bfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_HPPIR1_READ_DSTATE │ │ │ │ 4731: 00516090 572 FUNC GLOBAL DEFAULT 12 cpu_get_ticks │ │ │ │ - 4732: 0097d490 360 FUNC GLOBAL DEFAULT 12 visit_type_null │ │ │ │ + 4732: 0097d4d8 360 FUNC GLOBAL DEFAULT 12 visit_type_null │ │ │ │ 4733: 00434920 160 FUNC GLOBAL DEFAULT 12 scsi_bus_init_named │ │ │ │ - 4734: 00971d24 112 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC_members │ │ │ │ - 4735: 009a6c30 248 FUNC GLOBAL DEFAULT 12 qht_iter │ │ │ │ - 4736: 007a2204 68 FUNC GLOBAL DEFAULT 12 vmstate_save_state_with_err │ │ │ │ + 4734: 00971d6c 112 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC_members │ │ │ │ + 4735: 009a6c78 248 FUNC GLOBAL DEFAULT 12 qht_iter │ │ │ │ + 4736: 007a224c 68 FUNC GLOBAL DEFAULT 12 vmstate_save_state_with_err │ │ │ │ 4737: 00308fd0 140 FUNC GLOBAL DEFAULT 12 deprecated_register_soundhw │ │ │ │ 4738: 00515458 104 FUNC GLOBAL DEFAULT 12 cpus_get_accel │ │ │ │ 4739: 00dc61c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_MGMT_DSTATE │ │ │ │ 4740: 00dc6d66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_DEVICE_READ_DSTATE │ │ │ │ 4741: 00561a20 212 FUNC GLOBAL DEFAULT 12 fill_destination_postcopy_migration_info │ │ │ │ 4742: 00534b18 16 FUNC GLOBAL DEFAULT 12 host_memory_backend_set_mapped │ │ │ │ - 4743: 006a7184 236 FUNC GLOBAL DEFAULT 12 helper_vsha2cl32_vv │ │ │ │ - 4744: 00929858 28 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand_members │ │ │ │ + 4743: 006a71cc 236 FUNC GLOBAL DEFAULT 12 helper_vsha2cl32_vv │ │ │ │ + 4744: 009298a0 28 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand_members │ │ │ │ 4745: 00dc83a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_CHANGE_DSTATE │ │ │ │ 4746: 00dc7c50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_START_DSTATE │ │ │ │ 4747: 004746ac 308 FUNC GLOBAL DEFAULT 12 sdbus_reparent_card │ │ │ │ 4748: 00da3cd0 4 OBJECT GLOBAL DEFAULT 25 display_opengl │ │ │ │ 4749: 00d9dd70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_START_EVENT │ │ │ │ 4750: 00d9a060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_WRITE_EVENT │ │ │ │ 4751: 00d98b60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_WRITEL_EVENT │ │ │ │ 4752: 00518f3c 188 FUNC GLOBAL DEFAULT 12 hmp_info_vcpu_dirty_limit │ │ │ │ 4753: 00d8d734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_SECTOR_ERASE_START_EVENT │ │ │ │ - 4754: 009622e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRange │ │ │ │ + 4754: 00962328 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRange │ │ │ │ 4755: 00543ba0 16 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_cancel_outgoing │ │ │ │ 4756: 00d8b680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_COMPLETE_EVENT │ │ │ │ 4757: 00dc7c6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SPAPR_REMOVE_WINDOW_DSTATE │ │ │ │ 4758: 00dc6754 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_PUT_DATA_DSTATE │ │ │ │ 4759: 00dc694c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESPDMA_MEMORY_WRITE_DSTATE │ │ │ │ 4760: 00d9271c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MISC_UPDATE_IRQ_LOWER_EVENT │ │ │ │ 4761: 00d9f448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM2_FALLBACK_EVENT │ │ │ │ - 4762: 007f8af0 512 FUNC GLOBAL DEFAULT 12 job_unref_locked │ │ │ │ - 4763: 0094281c 168 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties_members │ │ │ │ + 4762: 007f8b38 512 FUNC GLOBAL DEFAULT 12 job_unref_locked │ │ │ │ + 4763: 00942864 168 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties_members │ │ │ │ 4764: 0025d0ac 44 FUNC GLOBAL DEFAULT 12 cpu_exists │ │ │ │ 4765: 00d8ec38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_WRITE_VGA_EVENT │ │ │ │ 4766: 00dc69dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXECUTE_NCQ_COMMAND_UNSUP_DSTATE │ │ │ │ - 4767: 009adc54 84 FUNC GLOBAL DEFAULT 12 crc_ccitt │ │ │ │ - 4768: 008c58dc 244 FUNC GLOBAL DEFAULT 12 visit_type_sizeList │ │ │ │ + 4767: 009adc9c 84 FUNC GLOBAL DEFAULT 12 crc_ccitt │ │ │ │ + 4768: 008c5924 244 FUNC GLOBAL DEFAULT 12 visit_type_sizeList │ │ │ │ 4769: 00d8cc30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_OST_STATUS_EVENT │ │ │ │ 4770: 00dc6afc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_ESB_WRITE_DSTATE │ │ │ │ - 4771: 00842014 336 FUNC GLOBAL DEFAULT 12 qcow2_mark_dirty │ │ │ │ + 4771: 0084205c 336 FUNC GLOBAL DEFAULT 12 qcow2_mark_dirty │ │ │ │ 4772: 00495d88 200 FUNC GLOBAL DEFAULT 12 usb_pcap_init │ │ │ │ 4773: 00dc70d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VM_STATE_RUNNING_DSTATE │ │ │ │ - 4774: 008eb720 568 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_io_error │ │ │ │ + 4774: 008eb768 568 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_io_error │ │ │ │ 4775: 00dc6ed2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SID_READ_DSTATE │ │ │ │ - 4776: 009c2250 1152 FUNC GLOBAL DEFAULT 12 throttle_is_valid │ │ │ │ + 4776: 009c2298 1152 FUNC GLOBAL DEFAULT 12 throttle_is_valid │ │ │ │ 4777: 00d8d484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_FLASH_ERASE_EVENT │ │ │ │ - 4778: 00827920 432 FUNC GLOBAL DEFAULT 12 bdrv_make_zero │ │ │ │ + 4778: 00827968 432 FUNC GLOBAL DEFAULT 12 bdrv_make_zero │ │ │ │ 4779: 002fdba4 244 FUNC GLOBAL DEFAULT 12 aml_device │ │ │ │ 4780: 00dc72aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_SMALL_DSTATE │ │ │ │ 4781: 00422554 268 FUNC GLOBAL DEFAULT 12 pci_bridge_exitfn │ │ │ │ - 4782: 0098b31c 252 FUNC GLOBAL DEFAULT 12 qemu_dup_flags │ │ │ │ - 4783: 007e1b88 28 FUNC GLOBAL DEFAULT 12 os_set_chroot │ │ │ │ - 4784: 0073fc34 156 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_mmuidx_ra │ │ │ │ + 4782: 0098b364 252 FUNC GLOBAL DEFAULT 12 qemu_dup_flags │ │ │ │ + 4783: 007e1bd0 28 FUNC GLOBAL DEFAULT 12 os_set_chroot │ │ │ │ + 4784: 0073fc7c 156 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_mmuidx_ra │ │ │ │ 4785: 00d937b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_DESC_EVENT │ │ │ │ 4786: 00d98418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_READ_EVENT │ │ │ │ 4787: 00d91f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_CLOCK_FREQUENCY_EVENT │ │ │ │ 4788: 0052ddfc 128 FUNC GLOBAL DEFAULT 12 tpm_config_parse │ │ │ │ 4789: 00dc7b9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_PORT_WRITE_DSTATE │ │ │ │ 4790: 00d9b6f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_PROBE_EVENT │ │ │ │ 4791: 00d943c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_INTERRUPT_SET_EVENT │ │ │ │ - 4792: 009aad8c 200 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom_nofail │ │ │ │ + 4792: 009aadd4 200 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom_nofail │ │ │ │ 4793: 00dc73da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC16_DSTATE │ │ │ │ 4794: 00dc7a00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_ERROR_DSTATE │ │ │ │ - 4795: 00985a1c 348 FUNC GLOBAL DEFAULT 12 qlist_destroy_obj │ │ │ │ + 4795: 00985a64 348 FUNC GLOBAL DEFAULT 12 qlist_destroy_obj │ │ │ │ 4796: 00302c04 628 FUNC GLOBAL DEFAULT 12 aml_i2c_serial_bus_device │ │ │ │ 4797: 00dc7344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_SHUTDOWN_SET_DSTATE │ │ │ │ 4798: 0027e910 92 FUNC GLOBAL DEFAULT 12 floatx80_default_inf │ │ │ │ 4799: 00dc6b7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPTI_DSTATE │ │ │ │ 4800: 00db53b8 4 OBJECT GLOBAL DEFAULT 25 replay_snapshot │ │ │ │ 4801: 005a17dc 104 FUNC GLOBAL DEFAULT 12 vhost_user_get_acked_features │ │ │ │ 4802: 002ac330 232 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_get_value │ │ │ │ 4803: 00da35b4 16 OBJECT GLOBAL DEFAULT 25 smbios_have_fields_bitmap │ │ │ │ 4804: 00dc6846 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_CLIENT_CAPABILITIES_UNSUPPORTED_BY_REVISION_DSTATE │ │ │ │ 4805: 00d00624 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsetvl │ │ │ │ - 4806: 008225cc 168 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap │ │ │ │ - 4807: 008a81d4 520 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_merge │ │ │ │ - 4808: 008c4f54 244 FUNC GLOBAL DEFAULT 12 visit_type_numberList │ │ │ │ - 4809: 00701dfc 348 FUNC GLOBAL DEFAULT 12 portio_list_add │ │ │ │ - 4810: 0073eaac 72 FUNC GLOBAL DEFAULT 12 helper_lduw_mmu │ │ │ │ + 4806: 00822614 168 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap │ │ │ │ + 4807: 008a821c 520 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_merge │ │ │ │ + 4808: 008c4f9c 244 FUNC GLOBAL DEFAULT 12 visit_type_numberList │ │ │ │ + 4809: 00701e44 348 FUNC GLOBAL DEFAULT 12 portio_list_add │ │ │ │ + 4810: 0073eaf4 72 FUNC GLOBAL DEFAULT 12 helper_lduw_mmu │ │ │ │ 4811: 00d97ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_VOLTAGE_EVENT │ │ │ │ 4812: 00dc7f62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_WAKE_SHARED_DSTATE │ │ │ │ 4813: 0051d9fc 192 FUNC GLOBAL DEFAULT 12 qmp_command_available │ │ │ │ 4814: 00dc6f18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_WRITE_STATUS_DSTATE │ │ │ │ 4815: 00dc7e7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_QUERY_DSTATE │ │ │ │ 4816: 004d49c8 16 FUNC GLOBAL DEFAULT 12 vfio_multifd_transfer_enabled │ │ │ │ - 4817: 00782370 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i64 │ │ │ │ - 4818: 009066c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptions │ │ │ │ - 4819: 00985c10 8 FUNC GLOBAL DEFAULT 12 qbool_get_bool │ │ │ │ + 4817: 007823b8 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i64 │ │ │ │ + 4818: 00906708 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptions │ │ │ │ + 4819: 00985c58 8 FUNC GLOBAL DEFAULT 12 qbool_get_bool │ │ │ │ 4820: 00d95894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SETFEAT_NUMQ_EVENT │ │ │ │ 4821: 00d8dbf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_WO_READ_EVENT │ │ │ │ 4822: 00dc7ec2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_UPDATE_DSTATE │ │ │ │ - 4823: 00815ffc 16 FUNC GLOBAL DEFAULT 12 blk_set_enable_write_cache │ │ │ │ + 4823: 00816044 16 FUNC GLOBAL DEFAULT 12 blk_set_enable_write_cache │ │ │ │ 4824: 00d91b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_CPRMAN_READ_EVENT │ │ │ │ 4825: 00dc75f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_TI_DSTATE │ │ │ │ - 4826: 00914d40 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyForceArrays │ │ │ │ + 4826: 00914d88 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyForceArrays │ │ │ │ 4827: 00d8497c 12 OBJECT GLOBAL DEFAULT 24 drive_backup_drv │ │ │ │ - 4828: 00821948 284 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_abdicate │ │ │ │ - 4829: 007e9714 60 FUNC GLOBAL DEFAULT 12 bdrv_get_device_name │ │ │ │ + 4828: 00821990 284 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_abdicate │ │ │ │ + 4829: 007e975c 60 FUNC GLOBAL DEFAULT 12 bdrv_get_device_name │ │ │ │ 4830: 00dc66fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_TX_DSTATE │ │ │ │ 4831: 00dc6772 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_PUT_QUEUE_DSTATE │ │ │ │ 4832: 0033fb74 108 FUNC GLOBAL DEFAULT 12 sysbus_has_irq │ │ │ │ 4833: 00600e18 632 FUNC GLOBAL DEFAULT 12 helper_vlxei64_64_v │ │ │ │ 4834: 002d1a70 460 FUNC GLOBAL DEFAULT 12 vnc_init_func │ │ │ │ - 4835: 007b5960 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_verify │ │ │ │ + 4835: 007b59a8 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_verify │ │ │ │ 4836: 002b6410 40 FUNC GLOBAL DEFAULT 12 qemu_remove_mouse_event_handler │ │ │ │ 4837: 0047e9f8 36 FUNC GLOBAL DEFAULT 12 smbios_set_cpuid │ │ │ │ - 4838: 00909cd4 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties │ │ │ │ + 4838: 00909d1c 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties │ │ │ │ 4839: 00dc70b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSIX_INIT_FAIL_DSTATE │ │ │ │ 4840: 00dc64c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN_DSTATE │ │ │ │ - 4841: 007e8ba8 672 FUNC GLOBAL DEFAULT 12 bdrv_iterate_format │ │ │ │ + 4841: 007e8bf0 672 FUNC GLOBAL DEFAULT 12 bdrv_iterate_format │ │ │ │ 4842: 0043692c 708 FUNC GLOBAL DEFAULT 12 scsi_req_continue │ │ │ │ 4843: 00463240 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_event_notification_reply_endianness │ │ │ │ 4844: 00dc63c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_DONE_DSTATE │ │ │ │ 4845: 0055e140 36 FUNC GLOBAL DEFAULT 12 migrate_checkpoint_delay │ │ │ │ 4846: 00d93ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_BAD_FRAME_SIZE_EVENT │ │ │ │ - 4847: 009151ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfo │ │ │ │ + 4847: 00915234 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfo │ │ │ │ 4848: 00d90b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_READ_EVENT │ │ │ │ 4849: 00dc714e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RDT_DSTATE │ │ │ │ 4850: 00d8a9e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CONNECT_TO_SSH_EVENT │ │ │ │ - 4851: 007c71dc 208 FUNC GLOBAL DEFAULT 12 qauthz_list_new │ │ │ │ + 4851: 007c7224 208 FUNC GLOBAL DEFAULT 12 qauthz_list_new │ │ │ │ 4852: 00d98a00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_TIMER_READ_EVENT │ │ │ │ 4853: 00d96f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA2_EVENT │ │ │ │ - 4854: 00914fc4 92 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPU │ │ │ │ - 4855: 0071f924 172 FUNC GLOBAL DEFAULT 12 ram_block_coordinated_discard_require │ │ │ │ + 4854: 0091500c 92 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPU │ │ │ │ + 4855: 0071f96c 172 FUNC GLOBAL DEFAULT 12 ram_block_coordinated_discard_require │ │ │ │ 4856: 00dc75b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SEND_RSP_DSTATE │ │ │ │ - 4857: 0085ae54 516 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters_at │ │ │ │ - 4858: 0079a19c 372 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vecop_list │ │ │ │ + 4857: 0085ae9c 516 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters_at │ │ │ │ + 4858: 0079a1e4 372 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vecop_list │ │ │ │ 4859: 00dc7c94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_SPARSE_MMAP_ENTRY_DSTATE │ │ │ │ - 4860: 0094c11c 112 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags_members │ │ │ │ + 4860: 0094c164 112 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags_members │ │ │ │ 4861: 00d954f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_NUM_SGLD_EVENT │ │ │ │ - 4862: 0070be80 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_get_min_granularity │ │ │ │ + 4862: 0070bec8 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_get_min_granularity │ │ │ │ 4863: 00dc6e6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCUIO_WRITE_DSTATE │ │ │ │ 4864: 00d9a510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_CAP_READ_EVENT │ │ │ │ 4865: 00dc617c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_UNEXPECTED_RUNPKT_DSTATE │ │ │ │ 4866: 00dc6f10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_DESTROY_DSTATE │ │ │ │ 4867: 00d8b088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_PROCESS_EVENT │ │ │ │ 4868: 00d98aa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_TIMER_READ_EVENT │ │ │ │ 4869: 00d90d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_AP_READ_EVENT │ │ │ │ 4870: 00dc81f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_BLK_IO_DSTATE │ │ │ │ 4871: 00dc6b02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_NOTIFY_DSTATE │ │ │ │ 4872: 005819b0 224 FUNC GLOBAL DEFAULT 12 hmp_info_iothreads │ │ │ │ 4873: 00418744 476 FUNC GLOBAL DEFAULT 12 msix_set_vector_notifiers │ │ │ │ 4874: 00d973b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_ERROR_INVALID_WRITE_EVENT │ │ │ │ 4875: 00dc6fa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_82596_MEM_READW_DSTATE │ │ │ │ 4876: 005816b4 372 FUNC GLOBAL DEFAULT 12 hmp_change │ │ │ │ - 4877: 0075373c 788 FUNC GLOBAL DEFAULT 12 resettable_change_parent │ │ │ │ + 4877: 00753784 788 FUNC GLOBAL DEFAULT 12 resettable_change_parent │ │ │ │ 4878: 00d9d370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_EXTRA_EVENT │ │ │ │ - 4879: 009b2fd4 204 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_unlock │ │ │ │ - 4880: 00798454 220 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_or │ │ │ │ - 4881: 00940448 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendFileProperties │ │ │ │ + 4879: 009b301c 204 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_unlock │ │ │ │ + 4880: 0079849c 220 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_or │ │ │ │ + 4881: 00940490 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendFileProperties │ │ │ │ 4882: 00d97064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_NO_DATA_EVENT │ │ │ │ 4883: 00dc67a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_RAISE_IRQ_DSTATE │ │ │ │ 4884: 00d8ff40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_EVENT │ │ │ │ 4885: 00d8cbb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_ACPI_INDEX_WRITE_EVENT │ │ │ │ 4886: 004741ec 204 FUNC GLOBAL DEFAULT 12 sdbus_receive_ready │ │ │ │ 4887: 00623478 424 FUNC GLOBAL DEFAULT 12 helper_vfmul_vf_d │ │ │ │ 4888: 00dc716c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_NULL_DESCRIPTOR_DSTATE │ │ │ │ 4889: 004185e8 188 FUNC GLOBAL DEFAULT 12 msix_vector_unuse │ │ │ │ 4890: 00cb838c 132 OBJECT GLOBAL DEFAULT 24 helper_info_ld_i128 │ │ │ │ 4891: 00623154 424 FUNC GLOBAL DEFAULT 12 helper_vfmul_vf_h │ │ │ │ 4892: 005ed07c 284 FUNC GLOBAL DEFAULT 12 helper_csrrw_i128 │ │ │ │ - 4893: 00950688 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchema │ │ │ │ + 4893: 009506d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchema │ │ │ │ 4894: 00cf2e9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslide1down_vx_b │ │ │ │ - 4895: 009bc72c 176 FUNC GLOBAL DEFAULT 12 hbitmap_get │ │ │ │ - 4896: 006b5e7c 340 FUNC GLOBAL DEFAULT 12 virtio_serial_guest_ready │ │ │ │ + 4895: 009bc774 176 FUNC GLOBAL DEFAULT 12 hbitmap_get │ │ │ │ + 4896: 006b5ec4 340 FUNC GLOBAL DEFAULT 12 virtio_serial_guest_ready │ │ │ │ 4897: 00d8ba28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_HANDSHAKE_TIMER_CB_EVENT │ │ │ │ 4898: 00cf2d10 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslide1down_vx_d │ │ │ │ 4899: 00dc80e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THROTTLE_DSTATE │ │ │ │ 4900: 00d91328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_READL_EVENT │ │ │ │ - 4901: 008a66fc 104 FUNC GLOBAL DEFAULT 12 luring_detach_aio_context │ │ │ │ - 4902: 0075cce4 204 FUNC GLOBAL DEFAULT 12 object_property_add_bool │ │ │ │ + 4901: 008a6744 104 FUNC GLOBAL DEFAULT 12 luring_detach_aio_context │ │ │ │ + 4902: 0075cd2c 204 FUNC GLOBAL DEFAULT 12 object_property_add_bool │ │ │ │ 4903: 00cf2e18 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslide1down_vx_h │ │ │ │ - 4904: 008cd0d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsThrottle │ │ │ │ + 4904: 008cd11c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsThrottle │ │ │ │ 4905: 00537f70 380 FUNC GLOBAL DEFAULT 12 vhost_user_backend_stop │ │ │ │ - 4906: 009bb318 180 FUNC GLOBAL DEFAULT 12 hbitmap_iter_next │ │ │ │ + 4906: 009bb360 180 FUNC GLOBAL DEFAULT 12 hbitmap_iter_next │ │ │ │ 4907: 00c817b4 12 OBJECT GLOBAL DEFAULT 21 MemoryFailureAction_lookup │ │ │ │ 4908: 00dc8526 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_KVM_DSTATE │ │ │ │ 4909: 00dc6f90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_CHANNEL_ATTENTION_DSTATE │ │ │ │ 4910: 00dc672e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHAKTI_UART_READ_DSTATE │ │ │ │ - 4911: 008503dc 20 FUNC GLOBAL DEFAULT 12 qcow2_cache_depends_on_flush │ │ │ │ + 4911: 00850424 20 FUNC GLOBAL DEFAULT 12 qcow2_cache_depends_on_flush │ │ │ │ 4912: 005ad86c 272 FUNC GLOBAL DEFAULT 12 replay_event_net_run │ │ │ │ 4913: 00dc81fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BALLOON_EVENT_DSTATE │ │ │ │ 4914: 00dc7b6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_BITS_DSTATE │ │ │ │ 4915: 0029ebb0 8 FUNC GLOBAL DEFAULT 12 bfloat16_compare_quiet │ │ │ │ 4916: 00bcf220 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_netdev │ │ │ │ - 4917: 008de6cc 244 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptionsList │ │ │ │ + 4917: 008de714 244 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptionsList │ │ │ │ 4918: 006232fc 380 FUNC GLOBAL DEFAULT 12 helper_vfmul_vf_w │ │ │ │ 4919: 00d9c3f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_WAKER_FOUND_EVENT │ │ │ │ 4920: 00dc8636 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_BREAK_DSTATE │ │ │ │ 4921: 00d8f9c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_READ_DEFAULT_EVENT │ │ │ │ 4922: 00cb12a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt8 │ │ │ │ 4923: 00d96a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_DATA_COUNT_EVENT │ │ │ │ 4924: 00dc80ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QUEUED_PAGE_DSTATE │ │ │ │ 4925: 00dc7e50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_WAKER_DSTATE │ │ │ │ - 4926: 007eb3cc 240 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context │ │ │ │ - 4927: 00946320 324 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties │ │ │ │ - 4928: 00741494 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorb_mmu │ │ │ │ - 4929: 008d1884 236 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo_members │ │ │ │ + 4926: 007eb414 240 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context │ │ │ │ + 4927: 00946368 324 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties │ │ │ │ + 4928: 007414dc 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorb_mmu │ │ │ │ + 4929: 008d18cc 236 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo_members │ │ │ │ 4930: 00dc8c0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_QUERY_FEATURES_API_FAILED_DSTATE │ │ │ │ 4931: 00cf2d94 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslide1down_vx_w │ │ │ │ 4932: 003a81c4 1264 FUNC GLOBAL DEFAULT 12 e1000x_rx_group_filter │ │ │ │ 4933: 003a90a0 280 FUNC GLOBAL DEFAULT 12 e1000x_increase_size_stats │ │ │ │ 4934: 00d9ffb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_EXPORT_ADD_EVENT │ │ │ │ - 4935: 006eecb4 8 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_find_gpa │ │ │ │ + 4935: 006eecfc 8 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_find_gpa │ │ │ │ 4936: 00dc60a4 4 OBJECT GLOBAL DEFAULT 25 qmp_dispatcher_co │ │ │ │ - 4937: 007a91b0 460 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_async │ │ │ │ - 4938: 00b9a290 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_TIMEOUT │ │ │ │ + 4937: 007a91f8 460 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_async │ │ │ │ + 4938: 00b9a2e8 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_TIMEOUT │ │ │ │ 4939: 00522d30 32 FUNC GLOBAL DEFAULT 12 qemu_register_wakeup_support │ │ │ │ 4940: 00dc82ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_IO_WRAP_DSTATE │ │ │ │ 4941: 00d929bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMPHY_WRITE_EVENT │ │ │ │ 4942: 002d31a8 60 FUNC GLOBAL DEFAULT 12 vnc_hextile_set_pixel_conversion │ │ │ │ - 4943: 008fb04c 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_del │ │ │ │ + 4943: 008fb094 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_del │ │ │ │ 4944: 00dc8326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM2_FALLBACK_DSTATE │ │ │ │ - 4945: 007a470c 208 FUNC GLOBAL DEFAULT 12 qemu_get_counted_string │ │ │ │ + 4945: 007a4754 208 FUNC GLOBAL DEFAULT 12 qemu_get_counted_string │ │ │ │ 4946: 00d99228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_PROCESS_UICCMD_EVENT │ │ │ │ - 4947: 00747dd8 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_be_mmu │ │ │ │ - 4948: 009912c8 60 FUNC GLOBAL DEFAULT 12 qemu_ram_munmap │ │ │ │ + 4947: 00747e20 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_be_mmu │ │ │ │ + 4948: 00991310 60 FUNC GLOBAL DEFAULT 12 qemu_ram_munmap │ │ │ │ 4949: 00dc653e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_DSM_INFO_DSTATE │ │ │ │ 4950: 00d9f044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_UNTHROTTLE_INCREMENTAL_EVENT │ │ │ │ - 4951: 0096970c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceBasicInfo │ │ │ │ - 4952: 0094e384 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddress │ │ │ │ + 4951: 00969754 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceBasicInfo │ │ │ │ + 4952: 0094e3cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddress │ │ │ │ 4953: 00cb7cd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andb │ │ │ │ - 4954: 007afdfc 64 FUNC GLOBAL DEFAULT 12 qio_channel_set_name │ │ │ │ + 4954: 007afe44 64 FUNC GLOBAL DEFAULT 12 qio_channel_set_name │ │ │ │ 4955: 00d928ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_POWER_READ_EVENT │ │ │ │ 4956: 00d9ad40 696 OBJECT GLOBAL DEFAULT 24 hw_vfio_trace_events │ │ │ │ 4957: 00d9c190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_OWNER_EVENT │ │ │ │ - 4958: 00b85010 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SYSVSEM │ │ │ │ + 4958: 00b85060 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SYSVSEM │ │ │ │ 4959: 00d96834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_SEND_COMMAND_EVENT │ │ │ │ 4960: 00d9d100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_STATE_SAVE_EVENT │ │ │ │ 4961: 0031e8ac 32 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_w25q01jvq │ │ │ │ 4962: 00d95124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_IGNORED_MMIO_VF_OFFLINE_EVENT │ │ │ │ 4963: 00dc7dfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_CONFIG_CALL_DSTATE │ │ │ │ 4964: 00d9c7ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_GPIO_WRITE_EVENT │ │ │ │ - 4965: 0094607c 676 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties_members │ │ │ │ + 4965: 009460c4 676 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties_members │ │ │ │ 4966: 0037b758 136 FUNC GLOBAL DEFAULT 12 i2c_slave_new │ │ │ │ 4967: 002b1aac 1656 FUNC GLOBAL DEFAULT 12 register_displaychangelistener │ │ │ │ 4968: 00dc73e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC64_DSTATE │ │ │ │ - 4969: 009b57ec 56 FUNC GLOBAL DEFAULT 12 timerlistgroup_deinit │ │ │ │ + 4969: 009b5834 56 FUNC GLOBAL DEFAULT 12 timerlistgroup_deinit │ │ │ │ 4970: 00dc7c38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_DSTATE │ │ │ │ 4971: 00d9b878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_ATTACH_DEVICE_EVENT │ │ │ │ 4972: 00c81a64 12 OBJECT GLOBAL DEFAULT 21 ACPISlotType_lookup │ │ │ │ 4973: 00dc6dcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_RESET_DSTATE │ │ │ │ 4974: 00d9f0f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_EOF_EVENT │ │ │ │ 4975: 00dc659e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_READ_CMD_DATA2_DSTATE │ │ │ │ 4976: 00d8b710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_NEW_SERVER_EVENT │ │ │ │ 4977: 00dc6d04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DJMEMC_READ_DSTATE │ │ │ │ 4978: 00dc8104 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QTAILQ_END_DSTATE │ │ │ │ 4979: 00c81804 12 OBJECT GLOBAL DEFAULT 21 GuestPanicInformationType_lookup │ │ │ │ - 4980: 008e320c 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefList │ │ │ │ + 4980: 008e3254 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefList │ │ │ │ 4981: 00d9618c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_SYS_RESET_HOLD_EVENT │ │ │ │ - 4982: 00759088 196 FUNC GLOBAL DEFAULT 12 object_initialize │ │ │ │ + 4982: 007590d0 196 FUNC GLOBAL DEFAULT 12 object_initialize │ │ │ │ 4983: 00dc6340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_NEW_PID_DSTATE │ │ │ │ 4984: 00d96884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_READ_COMPLETE_EVENT │ │ │ │ 4985: 00dc6c18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN_WRITE_DSTATE │ │ │ │ - 4986: 0091759c 320 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions │ │ │ │ + 4986: 009175e4 320 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions │ │ │ │ 4987: 00d97894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_SGL_OVERFLOW_EVENT │ │ │ │ 4988: 00d90968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMOVP_EVENT │ │ │ │ 4989: 00304fb0 356 FUNC GLOBAL DEFAULT 12 acpi_add_rom_blob │ │ │ │ 4990: 00d987e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_TIMER_WRITE_EVENT │ │ │ │ - 4991: 00aeb4ec 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode_len │ │ │ │ - 4992: 006e9aac 2460 FUNC GLOBAL DEFAULT 12 virtqueue_get_avail_bytes │ │ │ │ - 4993: 0092109c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hotpluggable_cpus │ │ │ │ - 4994: 0070d1d0 84 FUNC GLOBAL DEFAULT 12 memory_region_ram_resize │ │ │ │ - 4995: 008cc160 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapCheckFlags │ │ │ │ + 4991: 00aeb53c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode_len │ │ │ │ + 4992: 006e9af4 2460 FUNC GLOBAL DEFAULT 12 virtqueue_get_avail_bytes │ │ │ │ + 4993: 009210e4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hotpluggable_cpus │ │ │ │ + 4994: 0070d218 84 FUNC GLOBAL DEFAULT 12 memory_region_ram_resize │ │ │ │ + 4995: 008cc1a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapCheckFlags │ │ │ │ 4996: 00dc6422 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_START_NEGOTIATE_DSTATE │ │ │ │ - 4997: 006e6708 168 FUNC GLOBAL DEFAULT 12 virtio_get_config_size │ │ │ │ + 4997: 006e6750 168 FUNC GLOBAL DEFAULT 12 virtio_get_config_size │ │ │ │ 4998: 005dd0b4 236 FUNC GLOBAL DEFAULT 12 riscv_cpu_update_mip │ │ │ │ 4999: 00dc6514 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READ_RETURN_DSTATE │ │ │ │ 5000: 0025d5a8 68 FUNC GLOBAL DEFAULT 12 cpu_exec_realizefn │ │ │ │ 5001: 00d8ebf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_ENTER_VGA_MODE_EVENT │ │ │ │ - 5002: 007c5370 288 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_export_p8info │ │ │ │ + 5002: 007c53b8 288 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_export_p8info │ │ │ │ 5003: 003e1dd4 8 FUNC GLOBAL DEFAULT 12 desc_tlv_size │ │ │ │ - 5004: 009418e8 316 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties │ │ │ │ + 5004: 00941930 316 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties │ │ │ │ 5005: 00d99238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_EXEC_QUERY_CMD_EVENT │ │ │ │ 5006: 00d934c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_LAST_EVENT │ │ │ │ 5007: 00dc7944 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_WRITE_CQ_DSTATE │ │ │ │ 5008: 00dc615c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_LOAD_DH_DSTATE │ │ │ │ 5009: 00cf13cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfslide1up_vf_d │ │ │ │ - 5010: 007007c8 12 FUNC GLOBAL DEFAULT 12 qemu_arch_available │ │ │ │ + 5010: 00700810 12 FUNC GLOBAL DEFAULT 12 qemu_arch_available │ │ │ │ 5011: 00dc66f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_IRQ_RAISED_DSTATE │ │ │ │ - 5012: 006e72dc 80 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_detach_host_notifier │ │ │ │ + 5012: 006e7324 80 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_detach_host_notifier │ │ │ │ 5013: 00cf14d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfslide1up_vf_h │ │ │ │ 5014: 00513f20 16 FUNC GLOBAL DEFAULT 12 cpu_work_list_empty │ │ │ │ 5015: 00dc73aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DEL_SQ_DSTATE │ │ │ │ - 5016: 00822910 288 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty │ │ │ │ + 5016: 00822958 288 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty │ │ │ │ 5017: 00d8dae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_CONNECT_EVENT │ │ │ │ 5018: 00dc611c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_pci_c │ │ │ │ - 5019: 006e741c 64 FUNC GLOBAL DEFAULT 12 virtio_device_set_child_bus_name │ │ │ │ - 5020: 00903ed0 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyInput │ │ │ │ + 5019: 006e7464 64 FUNC GLOBAL DEFAULT 12 virtio_device_set_child_bus_name │ │ │ │ + 5020: 00903f18 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyInput │ │ │ │ 5021: 00d8cad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_PCI_BAR_1_EVENT │ │ │ │ - 5022: 0095b558 244 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfoList │ │ │ │ + 5022: 0095b5a0 244 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfoList │ │ │ │ 5023: 004a0994 932 FUNC GLOBAL DEFAULT 12 usb_ohci_init │ │ │ │ 5024: 00dc6b20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_IRQ_DSTATE │ │ │ │ 5025: 00dc73e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC16_DSTATE │ │ │ │ 5026: 002fe49c 180 FUNC GLOBAL DEFAULT 12 aml_create_dword_field │ │ │ │ 5027: 00d905a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_TM_WRITE_EVENT │ │ │ │ 5028: 00d8dd28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_SET_PARAMS_EVENT │ │ │ │ 5029: 00d8ccb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_CPU_HAS_EVENTS_EVENT │ │ │ │ - 5030: 008cc4f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptions │ │ │ │ - 5031: 008296d0 188 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_report │ │ │ │ + 5030: 008cc540 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptions │ │ │ │ + 5031: 00829718 188 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_report │ │ │ │ 5032: 00dc716a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_PS_READ_DSTATE │ │ │ │ 5033: 00cb4ad4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs8 │ │ │ │ 5034: 005d2c04 272 FUNC GLOBAL DEFAULT 12 riscv_iommu_pci_setup_iommu │ │ │ │ 5035: 00dc6752 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_IRQ_STATE_DSTATE │ │ │ │ 5036: 00cf1450 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfslide1up_vf_w │ │ │ │ - 5037: 008cb300 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificNvme │ │ │ │ - 5038: 00b9a2f8 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_READY │ │ │ │ - 5039: 00908460 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot │ │ │ │ + 5037: 008cb348 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificNvme │ │ │ │ + 5038: 00b9a350 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_READY │ │ │ │ + 5039: 009084a8 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot │ │ │ │ 5040: 00dc6e3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GCR_WRITE_DSTATE │ │ │ │ 5041: 00d8df18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_PUT_QUEUE_EVENT │ │ │ │ - 5042: 0071e640 780 FUNC GLOBAL DEFAULT 12 cpu_memory_rw_debug │ │ │ │ - 5043: 0078a528 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i64_chk │ │ │ │ - 5044: 00997e7c 1580 FUNC GLOBAL DEFAULT 12 divu128 │ │ │ │ - 5045: 008d3070 624 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats_members │ │ │ │ + 5042: 0071e688 780 FUNC GLOBAL DEFAULT 12 cpu_memory_rw_debug │ │ │ │ + 5043: 0078a570 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i64_chk │ │ │ │ + 5044: 00997ec4 1580 FUNC GLOBAL DEFAULT 12 divu128 │ │ │ │ + 5045: 008d30b8 624 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats_members │ │ │ │ 5046: 00dc6a6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_IOPORT_READ_DSTATE │ │ │ │ 5047: 00dc83d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ 5048: 00dc8382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_INSERT_MEDIUM_DSTATE │ │ │ │ 5049: 00dc85be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_SET_CAPABILITIES_DSTATE │ │ │ │ 5050: 00c7c350 12 OBJECT GLOBAL DEFAULT 21 CpuModelExpansionType_lookup │ │ │ │ 5051: 00dc6328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_OTHER_DSTATE │ │ │ │ 5052: 00d9c81c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_WRITE_EVENT │ │ │ │ - 5053: 008caa60 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFileWrapper │ │ │ │ + 5053: 008caaa8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFileWrapper │ │ │ │ 5054: 002b43b4 332 FUNC GLOBAL DEFAULT 12 qemu_display_find_default │ │ │ │ 5055: 00267e88 104 FUNC GLOBAL DEFAULT 12 decode_xtheadba │ │ │ │ - 5056: 00969820 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannelList │ │ │ │ + 5056: 00969868 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannelList │ │ │ │ 5057: 00267ef0 272 FUNC GLOBAL DEFAULT 12 decode_xtheadbb │ │ │ │ 5058: 002af7d4 20 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_register │ │ │ │ 5059: 00639ddc 264 FUNC GLOBAL DEFAULT 12 helper_vredminu_vs_b │ │ │ │ 5060: 00288b14 796 FUNC GLOBAL DEFAULT 12 float64_muladd │ │ │ │ 5061: 0033eb0c 140 FUNC GLOBAL DEFAULT 12 qdev_prop_set_drive_err │ │ │ │ 5062: 0063a0ec 324 FUNC GLOBAL DEFAULT 12 helper_vredminu_vs_d │ │ │ │ - 5063: 008c6d54 192 FUNC GLOBAL DEFAULT 12 visit_type_FloppyDriveType │ │ │ │ + 5063: 008c6d9c 192 FUNC GLOBAL DEFAULT 12 visit_type_FloppyDriveType │ │ │ │ 5064: 00d0492c 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_hlvx_hu │ │ │ │ - 5065: 009ce0a0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_request_ebpf_arg_members │ │ │ │ + 5065: 009ce0e8 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_request_ebpf_arg_members │ │ │ │ 5066: 00493ccc 240 FUNC GLOBAL DEFAULT 12 usb_desc_iface_group │ │ │ │ - 5067: 00829928 36 FUNC GLOBAL DEFAULT 12 qemu_blockalign │ │ │ │ + 5067: 00829970 36 FUNC GLOBAL DEFAULT 12 qemu_blockalign │ │ │ │ 5068: 00639ee4 260 FUNC GLOBAL DEFAULT 12 helper_vredminu_vs_h │ │ │ │ 5069: 002cf628 596 FUNC GLOBAL DEFAULT 12 start_auth_vnc │ │ │ │ 5070: 00dc8684 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CRYPTODEV_DSTATE │ │ │ │ 5071: 002bd20c 2196 FUNC GLOBAL DEFAULT 12 qmp_screendump │ │ │ │ - 5072: 00716740 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_host_addr │ │ │ │ + 5072: 00716788 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_host_addr │ │ │ │ 5073: 00d8c9c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_DSM_INFO_EVENT │ │ │ │ - 5074: 0094393c 320 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties │ │ │ │ + 5074: 00943984 320 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties │ │ │ │ 5075: 002b40bc 188 FUNC GLOBAL DEFAULT 12 qemu_invalidate_text_consoles │ │ │ │ 5076: 00dc7c8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_GET_DIRTY_BITMAP_DSTATE │ │ │ │ - 5077: 008ce0e4 428 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ + 5077: 008ce12c 428 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ 5078: 00d93f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PRE_SAVE_EVENT │ │ │ │ 5079: 00d99d30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SCSI_DATA_EVENT │ │ │ │ 5080: 0051d7ec 528 FUNC GLOBAL DEFAULT 12 qemu_global_option │ │ │ │ 5081: 00d998d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_TRANSMIT_EVENT │ │ │ │ 5082: 00d9259c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_READ_EVENT │ │ │ │ 5083: 00268000 100 FUNC GLOBAL DEFAULT 12 decode_xtheadbs │ │ │ │ 5084: 00dc6636 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_ISMCTRL_READ_DSTATE │ │ │ │ 5085: 00dc7c32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_END_DSTATE │ │ │ │ 5086: 00dc7176 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_TX_DESCR_DSTATE │ │ │ │ 5087: 00dc7e22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_RESET_DEVICE_DSTATE │ │ │ │ 5088: 00dc7f82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_CONTINUED_DSTATE │ │ │ │ 5089: 00d96dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_TRANSFER_DATA_EVENT │ │ │ │ 5090: 00d8d01c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_UPDATE_IRQ_EVENT │ │ │ │ - 5091: 0091a0cc 372 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo │ │ │ │ + 5091: 0091a114 372 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo │ │ │ │ 5092: 00dc79b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_RESET_DSTATE │ │ │ │ 5093: 00dc6e6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCU_READ_DSTATE │ │ │ │ - 5094: 0091a86c 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo │ │ │ │ + 5094: 0091a8b4 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo │ │ │ │ 5095: 00639fe8 260 FUNC GLOBAL DEFAULT 12 helper_vredminu_vs_w │ │ │ │ 5096: 00d8f4a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_SEND_EVENT │ │ │ │ - 5097: 00ba6ee4 256 OBJECT GLOBAL DEFAULT 14 AES_sbox │ │ │ │ - 5098: 009962bc 120 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_setup │ │ │ │ + 5097: 00ba6f3c 256 OBJECT GLOBAL DEFAULT 14 AES_sbox │ │ │ │ + 5098: 00996304 120 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_setup │ │ │ │ 5099: 0029d7c0 64 FUNC GLOBAL DEFAULT 12 float64_maxnummag │ │ │ │ 5100: 00d9dd00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_RESET_CHANNEL_EVENT │ │ │ │ - 5101: 008d2e3c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo │ │ │ │ + 5101: 008d2e84 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo │ │ │ │ 5102: 00dc61ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_FINDEJECTABLEOPTICALMEDIA_DSTATE │ │ │ │ 5103: 00329140 208 FUNC GLOBAL DEFAULT 12 ptimer_set_freq │ │ │ │ - 5104: 008d7574 320 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge │ │ │ │ + 5104: 008d75bc 320 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge │ │ │ │ 5105: 00d9bfe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_QUEUE_WRITE_EVENT │ │ │ │ - 5106: 009aa584 96 FUNC GLOBAL DEFAULT 12 stat64_get │ │ │ │ - 5107: 00945d38 512 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties_members │ │ │ │ - 5108: 0077e458 180 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i32 │ │ │ │ + 5106: 009aa5cc 96 FUNC GLOBAL DEFAULT 12 stat64_get │ │ │ │ + 5107: 00945d80 512 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties_members │ │ │ │ + 5108: 0077e4a0 180 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i32 │ │ │ │ 5109: 00d8b5d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_REQUEST_EVENT │ │ │ │ - 5110: 009aae54 184 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part1 │ │ │ │ + 5110: 009aae9c 184 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part1 │ │ │ │ 5111: 00d97a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_UPDATE_EVENT │ │ │ │ 5112: 00382ec4 28 FUNC GLOBAL DEFAULT 12 ide_get_bios_chs_trans │ │ │ │ - 5113: 009aaf0c 152 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part2 │ │ │ │ + 5113: 009aaf54 152 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part2 │ │ │ │ 5114: 00d8daf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_UPDATE_PARAMS_EVENT │ │ │ │ 5115: 004ee9dc 184 FUNC GLOBAL DEFAULT 12 vhost_config_pending │ │ │ │ - 5116: 00929cc8 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress │ │ │ │ - 5117: 006f6f8c 76 FUNC GLOBAL DEFAULT 12 vhost_svq_new │ │ │ │ + 5116: 00929d10 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress │ │ │ │ + 5117: 006f6fd4 76 FUNC GLOBAL DEFAULT 12 vhost_svq_new │ │ │ │ 5118: 00dc7cfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_3C3_PROBE_DSTATE │ │ │ │ - 5119: 009153b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfoWrapper │ │ │ │ + 5119: 00915400 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfoWrapper │ │ │ │ 5120: 00d93638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_SETUP_FILTER_EVENT │ │ │ │ 5121: 00dc8c80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_SUBMIT_AIO_DSTATE │ │ │ │ 5122: 00285c7c 72 FUNC GLOBAL DEFAULT 12 float16_muladd │ │ │ │ 5123: 00d957a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_CQ_EVENTIDX_EVENT │ │ │ │ 5124: 002b982c 216 FUNC GLOBAL DEFAULT 12 qmp_query_mice │ │ │ │ - 5125: 009865f0 220 FUNC GLOBAL DEFAULT 12 qobject_from_vjsonf_nofail │ │ │ │ + 5125: 00986638 220 FUNC GLOBAL DEFAULT 12 qobject_from_vjsonf_nofail │ │ │ │ 5126: 00d98880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_RESET_EVENT │ │ │ │ 5127: 00d949a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_APROM_READB_EVENT │ │ │ │ - 5128: 00815554 248 FUNC GLOBAL DEFAULT 12 blk_aio_zone_mgmt │ │ │ │ + 5128: 0081559c 248 FUNC GLOBAL DEFAULT 12 blk_aio_zone_mgmt │ │ │ │ 5129: 00dc8b78 4 OBJECT GLOBAL DEFAULT 25 global_aio_wait │ │ │ │ - 5130: 00932998 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vcpu_dirty_limit │ │ │ │ + 5130: 009329e0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vcpu_dirty_limit │ │ │ │ 5131: 00d99850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_DATA_IN_EVENT │ │ │ │ 5132: 002aeab0 424 FUNC GLOBAL DEFAULT 12 hmp_qom_set │ │ │ │ - 5133: 008e1b34 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps_members │ │ │ │ - 5134: 0099a674 356 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_dst_offset │ │ │ │ - 5135: 008c1568 108 FUNC GLOBAL DEFAULT 12 monitor_vprintf │ │ │ │ + 5133: 008e1b7c 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps_members │ │ │ │ + 5134: 0099a6bc 356 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_dst_offset │ │ │ │ + 5135: 008c15b0 108 FUNC GLOBAL DEFAULT 12 monitor_vprintf │ │ │ │ 5136: 00621790 456 FUNC GLOBAL DEFAULT 12 helper_vfwsub_vv_h │ │ │ │ 5137: 00d00e64 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_h_wu │ │ │ │ 5138: 00d95fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_MEM_READ_EVENT │ │ │ │ - 5139: 007f5500 332 FUNC GLOBAL DEFAULT 12 bdrv_bsc_invalidate_range │ │ │ │ + 5139: 007f5548 332 FUNC GLOBAL DEFAULT 12 bdrv_bsc_invalidate_range │ │ │ │ 5140: 00da3564 1 OBJECT GLOBAL DEFAULT 25 msi_nonbroken │ │ │ │ 5141: 00d95da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_FILE_EVENT │ │ │ │ 5142: 00dc6ba8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_BADWRITE_DSTATE │ │ │ │ 5143: 00d8bf3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_STOP_EVENT │ │ │ │ 5144: 00d8eb58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_SCHEDULE_BH_EVENT │ │ │ │ 5145: 00d9b698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_MSIX_WRITE_EVENT │ │ │ │ - 5146: 0070741c 76 FUNC GLOBAL DEFAULT 12 memory_region_name │ │ │ │ + 5146: 00707464 76 FUNC GLOBAL DEFAULT 12 memory_region_name │ │ │ │ 5147: 00dc6ce6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_SHMEM_MAP_DSTATE │ │ │ │ - 5148: 0096bd8c 732 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo_members │ │ │ │ + 5148: 0096bdd4 732 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo_members │ │ │ │ 5149: 00ce9914 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsub_vv_d │ │ │ │ 5150: 00dc6970 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_SEND_BYTE_DSTATE │ │ │ │ 5151: 00c7e9c0 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint16 │ │ │ │ - 5152: 0099f9ac 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size │ │ │ │ + 5152: 0099f9f4 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size │ │ │ │ 5153: 00dc76a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_SUBMIT_DSTATE │ │ │ │ 5154: 00d96924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_WRITE_SAME_EVENT │ │ │ │ 5155: 00d98ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_CQ_SQ_NOT_DELETED_EVENT │ │ │ │ 5156: 00614c08 624 FUNC GLOBAL DEFAULT 12 helper_vmsltu_vx_b │ │ │ │ - 5157: 00780c64 120 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i32 │ │ │ │ + 5157: 00780cac 120 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i32 │ │ │ │ 5158: 00d9bd10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PMEM_FLUSH_DONE_EVENT │ │ │ │ 5159: 00ce9a1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsub_vv_h │ │ │ │ 5160: 00615358 592 FUNC GLOBAL DEFAULT 12 helper_vmsltu_vx_d │ │ │ │ 5161: 00621958 472 FUNC GLOBAL DEFAULT 12 helper_vfwsub_vv_w │ │ │ │ 5162: 00614e78 628 FUNC GLOBAL DEFAULT 12 helper_vmsltu_vx_h │ │ │ │ - 5163: 0096c218 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_INITIALIZED_arg_members │ │ │ │ + 5163: 0096c260 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_INITIALIZED_arg_members │ │ │ │ 5164: 00d90808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ESCALATE_DISABLED_EVENT │ │ │ │ 5165: 00d9e0e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_EVENT │ │ │ │ 5166: 00418340 292 FUNC GLOBAL DEFAULT 12 msix_load │ │ │ │ 5167: 00cb0000 0 NOTYPE GLOBAL DEFAULT 24 __data_start │ │ │ │ 5168: 00d8f914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_EVENT │ │ │ │ - 5169: 008feab8 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent_members │ │ │ │ + 5169: 008feb00 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent_members │ │ │ │ 5170: 00dc8604 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_RX_FILTER_DSTATE │ │ │ │ 5171: 00dc6270 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_ENTRY_FLUSH_DSTATE │ │ │ │ 5172: 00d9f164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_DATA_EVENT │ │ │ │ 5173: 0041dd84 40 FUNC GLOBAL DEFAULT 12 pci_swizzle_map_irq_fn │ │ │ │ 5174: 00521d8c 160 FUNC GLOBAL DEFAULT 12 watchdog_action_completion │ │ │ │ 5175: 00dc6684 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_MGMT_COMPLETE_DSTATE │ │ │ │ 5176: 00d936c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RECEIVE_EVENT │ │ │ │ - 5177: 00827ad0 300 FUNC GLOBAL DEFAULT 12 bdrv_flush_all │ │ │ │ - 5178: 00991ef4 184 FUNC GLOBAL DEFAULT 12 qemu_set_cloexec │ │ │ │ + 5177: 00827b18 300 FUNC GLOBAL DEFAULT 12 bdrv_flush_all │ │ │ │ + 5178: 00991f3c 184 FUNC GLOBAL DEFAULT 12 qemu_set_cloexec │ │ │ │ 5179: 00ce9998 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsub_vv_w │ │ │ │ 5180: 00d97804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_FINISH_EVENT │ │ │ │ 5181: 00330f30 344 FUNC GLOBAL DEFAULT 12 rom_transaction_end │ │ │ │ 5182: 006150ec 620 FUNC GLOBAL DEFAULT 12 helper_vmsltu_vx_w │ │ │ │ 5183: 00d9e190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_ITERATE_EVENT │ │ │ │ 5184: 00dc73c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VERIFY_CB_DSTATE │ │ │ │ - 5185: 0073fcd0 8 FUNC GLOBAL DEFAULT 12 cpu_stb_mmuidx_ra │ │ │ │ + 5185: 0073fd18 8 FUNC GLOBAL DEFAULT 12 cpu_stb_mmuidx_ra │ │ │ │ 5186: 00d96e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPT_DMA_INTERRUPT_EVENT │ │ │ │ 5187: 00d97ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_CONFIG_SAS_DEVICE_EVENT │ │ │ │ 5188: 00cf60a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwsub_vv_h │ │ │ │ 5189: 00dc83bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_DEL_DSTATE │ │ │ │ - 5190: 00733c70 184 FUNC GLOBAL DEFAULT 12 tb_flush │ │ │ │ - 5191: 00915300 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfo │ │ │ │ + 5190: 00733cb8 184 FUNC GLOBAL DEFAULT 12 tb_flush │ │ │ │ + 5191: 00915348 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfo │ │ │ │ 5192: 00d9a830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_PTRS_EVENT │ │ │ │ 5193: 00dc7210 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_APROM_READB_DSTATE │ │ │ │ 5194: 00d95154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_EVENT │ │ │ │ - 5195: 007980a0 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sssub │ │ │ │ + 5195: 007980e8 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sssub │ │ │ │ 5196: 002c815c 168 FUNC GLOBAL DEFAULT 12 vnc_raw_send_framebuffer_update │ │ │ │ 5197: 002f8be8 556 FUNC GLOBAL DEFAULT 12 v9fs_co_symlink │ │ │ │ 5198: 00299b50 328 FUNC GLOBAL DEFAULT 12 int64_to_float16 │ │ │ │ 5199: 00dc6258 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_COMPLETE_DSTATE │ │ │ │ 5200: 003e5ec4 352 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_of_dpa_groups │ │ │ │ 5201: 00da1934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SEND_KEY_EVENT │ │ │ │ - 5202: 00780b7c 116 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i32 │ │ │ │ + 5202: 00780bc4 116 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i32 │ │ │ │ 5203: 00dc78f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_DATA2SEND_DSTATE │ │ │ │ - 5204: 009294ec 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_continue_arg_members │ │ │ │ - 5205: 00916e64 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptionsType │ │ │ │ - 5206: 008cc554 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptions │ │ │ │ + 5204: 00929534 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_continue_arg_members │ │ │ │ + 5205: 00916eac 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptionsType │ │ │ │ + 5206: 008cc59c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptions │ │ │ │ 5207: 002ff790 352 FUNC GLOBAL DEFAULT 12 aml_mutex │ │ │ │ 5208: 00cf0664 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsltu_vx_b │ │ │ │ - 5209: 008acf3c 248 FUNC GLOBAL DEFAULT 12 bdrv_co_unref │ │ │ │ + 5209: 008acf84 248 FUNC GLOBAL DEFAULT 12 bdrv_co_unref │ │ │ │ 5210: 00dc63ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_REQUEST_PAYLOAD_RECEIVED_DSTATE │ │ │ │ 5211: 00dc7d1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_ADD_EXT_CAP_DROPPED_DSTATE │ │ │ │ 5212: 00d8afc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_PAIO_SUBMIT_EVENT │ │ │ │ 5213: 00dc7b0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_OPER_READ_DSTATE │ │ │ │ - 5214: 00826224 4 FUNC GLOBAL DEFAULT 12 bdrv_wakeup │ │ │ │ + 5214: 0082626c 4 FUNC GLOBAL DEFAULT 12 bdrv_wakeup │ │ │ │ 5215: 00cf04d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsltu_vx_d │ │ │ │ 5216: 00d9fb2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_REOPEN_EVENT │ │ │ │ 5217: 00cf601c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwsub_vv_w │ │ │ │ 5218: 00d91f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_RESET_EVENT │ │ │ │ 5219: 00dc6a08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_WRITE_UNIMPL_DSTATE │ │ │ │ - 5220: 009be318 120 FUNC GLOBAL DEFAULT 12 iova_tree_new │ │ │ │ - 5221: 00750de0 320 FUNC GLOBAL DEFAULT 12 qdev_should_hide_device │ │ │ │ + 5220: 009be360 120 FUNC GLOBAL DEFAULT 12 iova_tree_new │ │ │ │ + 5221: 00750e28 320 FUNC GLOBAL DEFAULT 12 qdev_should_hide_device │ │ │ │ 5222: 00cf05e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsltu_vx_h │ │ │ │ 5223: 00dc7fd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_SEND_DSTATE │ │ │ │ - 5224: 008d2358 356 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo │ │ │ │ + 5224: 008d23a0 356 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo │ │ │ │ 5225: 00dc7080 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_SET_PFMAILBOX_DSTATE │ │ │ │ 5226: 00d8ca00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_READ_LABEL_EVENT │ │ │ │ 5227: 00d938f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ERX_READ_EVENT │ │ │ │ 5228: 00dc6d90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_WRITE_REG_DSTATE │ │ │ │ 5229: 00dc84da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_INTERRUPT_CONTROLLERS_DSTATE │ │ │ │ - 5230: 009b065c 4 FUNC GLOBAL DEFAULT 12 aio_context_ref │ │ │ │ + 5230: 009b06a4 4 FUNC GLOBAL DEFAULT 12 aio_context_ref │ │ │ │ 5231: 00d9225c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_READ_EVENT │ │ │ │ 5232: 00dc6ad4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_WRITE_DSTATE │ │ │ │ 5233: 0029fac8 156 FUNC GLOBAL DEFAULT 12 float32_sqrt │ │ │ │ 5234: 00dc7fa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_DSTATE │ │ │ │ 5235: 00d93678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_MII_WRITE_EVENT │ │ │ │ 5236: 00cf055c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsltu_vx_w │ │ │ │ - 5237: 0090fa9c 196 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum_members │ │ │ │ + 5237: 0090fae4 196 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum_members │ │ │ │ 5238: 00d9221c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_ENABLE_EVENT │ │ │ │ 5239: 003bbefc 784 FUNC GLOBAL DEFAULT 12 e1000e_core_set_link_status │ │ │ │ - 5240: 007059cc 284 FUNC GLOBAL DEFAULT 12 flatview_for_each_range │ │ │ │ + 5240: 00705a14 284 FUNC GLOBAL DEFAULT 12 flatview_for_each_range │ │ │ │ 5241: 00dc85a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_CANCEL_DSTATE │ │ │ │ - 5242: 0095135c 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter │ │ │ │ + 5242: 009513a4 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter │ │ │ │ 5243: 00c7e9b4 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint32 │ │ │ │ 5244: 00cb6ff4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxb │ │ │ │ - 5245: 007e8844 164 FUNC GLOBAL DEFAULT 12 bdrv_measure │ │ │ │ - 5246: 00814b00 60 FUNC GLOBAL DEFAULT 12 blk_iostatus_is_enabled │ │ │ │ - 5247: 00782654 292 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i64 │ │ │ │ - 5248: 007097f4 24 FUNC GLOBAL DEFAULT 12 memory_region_has_guest_memfd │ │ │ │ + 5245: 007e888c 164 FUNC GLOBAL DEFAULT 12 bdrv_measure │ │ │ │ + 5246: 00814b48 60 FUNC GLOBAL DEFAULT 12 blk_iostatus_is_enabled │ │ │ │ + 5247: 0078269c 292 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i64 │ │ │ │ + 5248: 0070983c 24 FUNC GLOBAL DEFAULT 12 memory_region_has_guest_memfd │ │ │ │ 5249: 0029a7e0 400 FUNC GLOBAL DEFAULT 12 int32_to_float64_scalbn │ │ │ │ 5250: 00d921ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_DISABLE_EVENT │ │ │ │ 5251: 00d9dbc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_START_EVENT │ │ │ │ 5252: 00d8e4e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_DESTROY_TASK_EVENT │ │ │ │ 5253: 00dc7336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_RESET_ZONE_DSTATE │ │ │ │ 5254: 003adb98 100 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_vlan_tag │ │ │ │ - 5255: 008dd060 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcow2Encryption_base_members │ │ │ │ + 5255: 008dd0a8 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcow2Encryption_base_members │ │ │ │ 5256: 00cf3afc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsmul_vv_b │ │ │ │ 5257: 00dc85c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_DSTATE │ │ │ │ 5258: 00d95ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_ADDR_CMB_EVENT │ │ │ │ 5259: 00dc676e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_UPDATE_IRQ_DSTATE │ │ │ │ 5260: 00cf3970 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsmul_vv_d │ │ │ │ 5261: 00dc75ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_TI_CMD_DSTATE │ │ │ │ 5262: 00dc864a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATS_SCHEMAS_DSTATE │ │ │ │ - 5263: 008cb4cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfo │ │ │ │ + 5263: 008cb514 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfo │ │ │ │ 5264: 00d97a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MAP_FAILED_EVENT │ │ │ │ 5265: 00dc69e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCQ_FINISH_DSTATE │ │ │ │ 5266: 00d9d760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_FILL_EVENT │ │ │ │ 5267: 00cf3a78 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsmul_vv_h │ │ │ │ - 5268: 009828f0 64 FUNC GLOBAL DEFAULT 12 human_readable_text_from_str │ │ │ │ + 5268: 00982938 64 FUNC GLOBAL DEFAULT 12 human_readable_text_from_str │ │ │ │ 5269: 00cfc424 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsac_vf_d │ │ │ │ - 5270: 006e54e4 48 FUNC GLOBAL DEFAULT 12 virtio_get_num_queues │ │ │ │ - 5271: 00906384 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptionsLUKS │ │ │ │ + 5270: 006e552c 48 FUNC GLOBAL DEFAULT 12 virtio_get_num_queues │ │ │ │ + 5271: 009063cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptionsLUKS │ │ │ │ 5272: 005dd680 376 FUNC GLOBAL DEFAULT 12 riscv_cpu_set_mode │ │ │ │ 5273: 0030420c 72 FUNC GLOBAL DEFAULT 12 acpi_table_next │ │ │ │ 5274: 002a1d70 296 FUNC GLOBAL DEFAULT 12 float64_log2 │ │ │ │ 5275: 00cfc52c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsac_vf_h │ │ │ │ 5276: 00dc6fba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ENABLE_DSTATE │ │ │ │ 5277: 00dc736e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_EVENT_DSTATE │ │ │ │ - 5278: 008ccd3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsReplication │ │ │ │ + 5278: 008ccd84 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsReplication │ │ │ │ 5279: 00d94a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_REG_READ_EVENT │ │ │ │ - 5280: 009bbe5c 32 FUNC GLOBAL DEFAULT 12 hbitmap_empty │ │ │ │ + 5280: 009bbea4 32 FUNC GLOBAL DEFAULT 12 hbitmap_empty │ │ │ │ 5281: 0029a214 364 FUNC GLOBAL DEFAULT 12 int64_to_float32 │ │ │ │ 5282: 00641e78 416 FUNC GLOBAL DEFAULT 12 helper_vzext_vf8_d │ │ │ │ 5283: 00cf39f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsmul_vv_w │ │ │ │ 5284: 00dc705e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_TOTAL_DSTATE │ │ │ │ - 5285: 0091fc00 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_inject_nmi │ │ │ │ - 5286: 0078c218 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i64_chk │ │ │ │ - 5287: 009a244c 144 FUNC GLOBAL DEFAULT 12 iov_crc32c │ │ │ │ - 5288: 008c94d0 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_insert_medium │ │ │ │ - 5289: 00990e9c 1068 FUNC GLOBAL DEFAULT 12 qemu_ram_mmap │ │ │ │ - 5290: 008ced74 364 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile │ │ │ │ - 5291: 00857a5c 188 FUNC GLOBAL DEFAULT 12 qcow2_parse_compressed_l2_entry │ │ │ │ + 5285: 0091fc48 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_inject_nmi │ │ │ │ + 5286: 0078c260 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i64_chk │ │ │ │ + 5287: 009a2494 144 FUNC GLOBAL DEFAULT 12 iov_crc32c │ │ │ │ + 5288: 008c9518 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_insert_medium │ │ │ │ + 5289: 00990ee4 1068 FUNC GLOBAL DEFAULT 12 qemu_ram_mmap │ │ │ │ + 5290: 008cedbc 364 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile │ │ │ │ + 5291: 00857aa4 188 FUNC GLOBAL DEFAULT 12 qcow2_parse_compressed_l2_entry │ │ │ │ 5292: 00dc7b4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_RESET_DSTATE │ │ │ │ 5293: 004ed26c 600 FUNC GLOBAL DEFAULT 12 vhost_dev_cleanup │ │ │ │ 5294: 00cfc4a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsac_vf_w │ │ │ │ 5295: 00505a5c 452 FUNC GLOBAL DEFAULT 12 hmp_chardev_change │ │ │ │ 5296: 00dc67c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MODE_CHANGE_DSTATE │ │ │ │ - 5297: 0074a0a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SGXEPCSection │ │ │ │ - 5298: 00785ae4 80 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i64 │ │ │ │ + 5297: 0074a0f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SGXEPCSection │ │ │ │ + 5298: 00785b2c 80 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i64 │ │ │ │ 5299: 00dc8482 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VERSION_DSTATE │ │ │ │ 5300: 00d9db80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SET_STATE_EVENT │ │ │ │ 5301: 00d8ec48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SUSPENDED_EVENT │ │ │ │ 5302: 00c7e918 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_qtailq │ │ │ │ 5303: 00555380 48 FUNC GLOBAL DEFAULT 12 migration_make_urgent_request │ │ │ │ 5304: 00d8f458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_SEND_ASYNC_EVENT │ │ │ │ - 5305: 008cf104 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper_members │ │ │ │ + 5305: 008cf14c 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper_members │ │ │ │ 5306: 00dc74f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_AN_RESP_DSTATE │ │ │ │ 5307: 00d94fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQ_EVENT │ │ │ │ 5308: 003dd258 8 FUNC GLOBAL DEFAULT 12 vhost_net_get_acked_features │ │ │ │ - 5309: 009ba9ec 76 FUNC GLOBAL DEFAULT 12 test_buffer_is_zero_next_accel │ │ │ │ - 5310: 00997d7c 112 FUNC GLOBAL DEFAULT 12 mulu64 │ │ │ │ + 5309: 009baa34 76 FUNC GLOBAL DEFAULT 12 test_buffer_is_zero_next_accel │ │ │ │ + 5310: 00997dc4 112 FUNC GLOBAL DEFAULT 12 mulu64 │ │ │ │ 5311: 0033b910 140 FUNC GLOBAL DEFAULT 12 ram_block_notify_add │ │ │ │ 5312: 00c81f9c 12 OBJECT GLOBAL DEFAULT 21 ImageFormat_lookup │ │ │ │ 5313: 00dc7e58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_FOUND_DSTATE │ │ │ │ 5314: 00d9c0b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_CPU_IS_STOPPED_EVENT │ │ │ │ 5315: 00607b68 104 FUNC GLOBAL DEFAULT 12 helper_vec_rsubs16 │ │ │ │ 5316: 00dc675a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNMOUSE_EVENT_DSTATE │ │ │ │ - 5317: 007f8540 44 FUNC GLOBAL DEFAULT 12 job_next_locked │ │ │ │ + 5317: 007f8588 44 FUNC GLOBAL DEFAULT 12 job_next_locked │ │ │ │ 5318: 00cecb9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmnand_mm │ │ │ │ 5319: 00d908a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_WRITE_EVENT │ │ │ │ 5320: 00dc6a7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_FAKE_EVENT_DSTATE │ │ │ │ 5321: 00cfd4a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdiv_vx_b │ │ │ │ - 5322: 00932dec 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrationthreads │ │ │ │ + 5322: 00932e34 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrationthreads │ │ │ │ 5323: 00d9c060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_BAD_ADDR_EVENT │ │ │ │ 5324: 00da09a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TARGET_EVENT │ │ │ │ 5325: 00cfd318 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdiv_vx_d │ │ │ │ 5326: 00d9d350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_REQUEST_EVENT │ │ │ │ 5327: 00d97c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DEVICE_SET_UA_EVENT │ │ │ │ 5328: 002ec96c 200 FUNC GLOBAL DEFAULT 12 v9fs_path_sprintf │ │ │ │ - 5329: 008149bc 48 FUNC GLOBAL DEFAULT 12 blk_dev_is_tray_open │ │ │ │ + 5329: 00814a04 48 FUNC GLOBAL DEFAULT 12 blk_dev_is_tray_open │ │ │ │ 5330: 00cfd420 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdiv_vx_h │ │ │ │ 5331: 00dc7488 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_ICVEC_WRITE_DSTATE │ │ │ │ 5332: 00d94848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_CSUM_EVENT │ │ │ │ 5333: 00d9ec84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_SEND_EVENT │ │ │ │ 5334: 00d9cfb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_PAGE_MATCHED_EVENT │ │ │ │ 5335: 0027f0ec 168 FUNC GLOBAL DEFAULT 12 float128_is_signaling_nan │ │ │ │ 5336: 00d8f074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMASEV_EVIRQ_EVENT │ │ │ │ 5337: 003a9428 260 FUNC GLOBAL DEFAULT 12 e1000x_set_timinca │ │ │ │ - 5338: 008f994c 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfoList │ │ │ │ + 5338: 008f9994 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfoList │ │ │ │ 5339: 00564d08 20 FUNC GLOBAL DEFAULT 12 postcopy_is_paused │ │ │ │ 5340: 00d8f154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_MEM_READL_EVENT │ │ │ │ - 5341: 00785a3c 84 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i64 │ │ │ │ - 5342: 00929e08 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelType │ │ │ │ + 5341: 00785a84 84 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i64 │ │ │ │ + 5342: 00929e50 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelType │ │ │ │ 5343: 00619ad4 96 FUNC GLOBAL DEFAULT 12 helper_vmulhu_vx_b │ │ │ │ 5344: 00dc6418 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_SOCKET_DSTATE │ │ │ │ 5345: 00619bf4 96 FUNC GLOBAL DEFAULT 12 helper_vmulhu_vx_d │ │ │ │ 5346: 002a6480 180 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl16i │ │ │ │ - 5347: 0094f78c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddressLegacy_base_members │ │ │ │ + 5347: 0094f7d4 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddressLegacy_base_members │ │ │ │ 5348: 00cfd39c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdiv_vx_w │ │ │ │ 5349: 005ab254 128 FUNC GLOBAL DEFAULT 12 replay_get_array │ │ │ │ 5350: 004cb658 272 FUNC GLOBAL DEFAULT 12 ccid_card_card_inserted │ │ │ │ 5351: 00d93988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MIF_WRITE_EVENT │ │ │ │ 5352: 00619b34 96 FUNC GLOBAL DEFAULT 12 helper_vmulhu_vx_h │ │ │ │ - 5353: 0077ec3c 204 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i32 │ │ │ │ + 5353: 0077ec84 204 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i32 │ │ │ │ 5354: 00d9d900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_ENABLED_EVENT │ │ │ │ 5355: 0025e540 16 FUNC GLOBAL DEFAULT 12 machine_get_cache_topo_level │ │ │ │ - 5356: 0093af00 620 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions_members │ │ │ │ - 5357: 00703248 508 FUNC GLOBAL DEFAULT 12 flatview_unref │ │ │ │ + 5356: 0093af48 620 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions_members │ │ │ │ + 5357: 00703290 508 FUNC GLOBAL DEFAULT 12 flatview_unref │ │ │ │ 5358: 00d9a090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FSZREG_READ_EVENT │ │ │ │ 5359: 00dc60dd 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_dump_c │ │ │ │ 5360: 00ce4a30 132 OBJECT GLOBAL DEFAULT 24 helper_info_vec_rsubs16 │ │ │ │ - 5361: 00910954 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate_members │ │ │ │ + 5361: 0091099c 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate_members │ │ │ │ 5362: 002a6ff4 184 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl16v │ │ │ │ - 5363: 007edf30 236 FUNC GLOBAL DEFAULT 12 bdrv_remove_aio_context_notifier │ │ │ │ + 5363: 007edf78 236 FUNC GLOBAL DEFAULT 12 bdrv_remove_aio_context_notifier │ │ │ │ 5364: 002ac194 212 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_haddr │ │ │ │ 5365: 002badc0 184 FUNC GLOBAL DEFAULT 12 qemu_pixman_check_format │ │ │ │ 5366: 00d98b50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_ENABLE_EVENT │ │ │ │ - 5367: 0080a220 412 FUNC GLOBAL DEFAULT 12 scsi_sense_to_errno │ │ │ │ + 5367: 0080a268 412 FUNC GLOBAL DEFAULT 12 scsi_sense_to_errno │ │ │ │ 5368: 00d9c480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_END_ENTRY_EVENT │ │ │ │ 5369: 0025eeb8 180 FUNC GLOBAL DEFAULT 12 end_exclusive │ │ │ │ 5370: 00dc6f80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_WRITE_DSTATE │ │ │ │ 5371: 00dc7550 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_DSTATE │ │ │ │ 5372: 00619b94 96 FUNC GLOBAL DEFAULT 12 helper_vmulhu_vx_w │ │ │ │ 5373: 00d9bd20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PMEM_RESPONSE_EVENT │ │ │ │ - 5374: 00945478 188 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties_members │ │ │ │ + 5374: 009454c0 188 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties_members │ │ │ │ 5375: 00dc7e4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_WAKER_FOUND_DSTATE │ │ │ │ 5376: 00dc64c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN_DSTATE │ │ │ │ 5377: 00dc6808 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_I2C_READ_DSTATE │ │ │ │ 5378: 00d8e7c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_READ_REG_EVENT │ │ │ │ 5379: 005dcab8 96 FUNC GLOBAL DEFAULT 12 riscv_cpu_fp_enabled │ │ │ │ 5380: 003abf2c 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_uninit │ │ │ │ - 5381: 00716688 176 FUNC GLOBAL DEFAULT 12 qemu_maxrampagesize │ │ │ │ + 5381: 007166d0 176 FUNC GLOBAL DEFAULT 12 qemu_maxrampagesize │ │ │ │ 5382: 00d97c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CONTINUE_EVENT │ │ │ │ 5383: 00c7e99c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint64 │ │ │ │ 5384: 00dc7e94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_WRITE_DSTATE │ │ │ │ - 5385: 0097d244 588 FUNC GLOBAL DEFAULT 12 visit_type_any │ │ │ │ + 5385: 0097d28c 588 FUNC GLOBAL DEFAULT 12 visit_type_any │ │ │ │ 5386: 00da1510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_EVENT │ │ │ │ 5387: 00dc82f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_SWITCH_DSTATE │ │ │ │ 5388: 00dc6b78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MOVALL_DSTATE │ │ │ │ 5389: 00dc6f4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_RESET_DSTATE │ │ │ │ - 5390: 007dcf0c 56 FUNC GLOBAL DEFAULT 12 qmp_x_debug_query_block_graph │ │ │ │ + 5390: 007dcf54 56 FUNC GLOBAL DEFAULT 12 qmp_x_debug_query_block_graph │ │ │ │ 5391: 00cfdad4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhu_vx_b │ │ │ │ 5392: 00635a44 408 FUNC GLOBAL DEFAULT 12 helper_vfcvt_xu_f_v_d │ │ │ │ 5393: 00cfd948 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhu_vx_d │ │ │ │ 5394: 00d9c040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_GET_CONFIG_EVENT │ │ │ │ - 5395: 008d8918 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256 │ │ │ │ + 5395: 008d8960 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256 │ │ │ │ 5396: 0058e2a4 112 FUNC GLOBAL DEFAULT 12 qemu_format_nic_info_str │ │ │ │ 5397: 00d8b258 92 OBJECT GLOBAL DEFAULT 24 chardev_trace_events │ │ │ │ 5398: 00da1018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_EXIT_PRECONFIG_EVENT │ │ │ │ - 5399: 0095dac0 528 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions_members │ │ │ │ + 5399: 0095db08 528 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions_members │ │ │ │ 5400: 004f8d64 104 FUNC GLOBAL DEFAULT 12 virtio_md_pci_pre_plug │ │ │ │ 5401: 0032dbec 940 FUNC GLOBAL DEFAULT 12 load_aout │ │ │ │ 5402: 00d95364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_IOCSCI_EVENT │ │ │ │ - 5403: 008d77a8 244 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdgeList │ │ │ │ + 5403: 008d77f0 244 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdgeList │ │ │ │ 5404: 0063573c 404 FUNC GLOBAL DEFAULT 12 helper_vfcvt_xu_f_v_h │ │ │ │ 5405: 00cfda50 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhu_vx_h │ │ │ │ - 5406: 0098b63c 84 FUNC GLOBAL DEFAULT 12 qemu_create │ │ │ │ + 5406: 0098b684 84 FUNC GLOBAL DEFAULT 12 qemu_create │ │ │ │ 5407: 00dc6d24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_TIMER_HACK_STATE_DSTATE │ │ │ │ 5408: 005543c8 496 FUNC GLOBAL DEFAULT 12 qmp_migrate_incoming │ │ │ │ 5409: 00607bd0 100 FUNC GLOBAL DEFAULT 12 helper_vec_rsubs32 │ │ │ │ - 5410: 00742634 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchb │ │ │ │ - 5411: 00b2d910 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_0_len │ │ │ │ - 5412: 0096341c 244 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfoList │ │ │ │ - 5413: 008dd294 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption │ │ │ │ + 5410: 0074267c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchb │ │ │ │ + 5411: 00b2d960 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_0_len │ │ │ │ + 5412: 00963464 244 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfoList │ │ │ │ + 5413: 008dd2dc 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption │ │ │ │ 5414: 00d94028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ITR_SET_EVENT │ │ │ │ - 5415: 009ad55c 244 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_if_lock │ │ │ │ + 5415: 009ad5a4 244 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_if_lock │ │ │ │ 5416: 003171f0 528 FUNC GLOBAL DEFAULT 12 cdrom_read_toc_raw │ │ │ │ - 5417: 00b2d908 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_1_len │ │ │ │ + 5417: 00b2d958 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_1_len │ │ │ │ 5418: 005e8810 828 FUNC GLOBAL DEFAULT 12 riscv_csrrw_i128 │ │ │ │ - 5419: 00994134 92 FUNC GLOBAL DEFAULT 12 qemu_cond_destroy │ │ │ │ + 5419: 0099417c 92 FUNC GLOBAL DEFAULT 12 qemu_cond_destroy │ │ │ │ 5420: 00da0ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CANCEL_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 5421: 00d95ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_PM_TRANSITION_EVENT │ │ │ │ 5422: 00cfd9cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhu_vx_w │ │ │ │ 5423: 006358d0 372 FUNC GLOBAL DEFAULT 12 helper_vfcvt_xu_f_v_w │ │ │ │ 5424: 00cf2764 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasubu_vx_b │ │ │ │ 5425: 00d99c00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_HANDLES_EVENT │ │ │ │ - 5426: 008d26a0 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfoList │ │ │ │ + 5426: 008d26e8 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfoList │ │ │ │ 5427: 00cf25d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasubu_vx_d │ │ │ │ - 5428: 00b2d900 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_2_len │ │ │ │ + 5428: 00b2d950 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_2_len │ │ │ │ 5429: 00dc7fe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_REGISTER_AND_GET_KEYS_DSTATE │ │ │ │ 5430: 00305d24 4 FUNC GLOBAL DEFAULT 12 acpi_pcihp_reset │ │ │ │ - 5431: 007bd528 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_encrypt │ │ │ │ + 5431: 007bd570 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_encrypt │ │ │ │ 5432: 00dc7330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SET_DESCRIPTOR_EXTENSION_DSTATE │ │ │ │ 5433: 0029ab00 364 FUNC GLOBAL DEFAULT 12 int64_to_float64 │ │ │ │ 5434: 00cf26e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasubu_vx_h │ │ │ │ 5435: 00dc8206 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_UNREGISTER_DSTATE │ │ │ │ - 5436: 00871aac 92 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_import │ │ │ │ + 5436: 00871af4 92 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_import │ │ │ │ 5437: 005802dc 228 FUNC GLOBAL DEFAULT 12 monitor_fdsets_cleanup │ │ │ │ 5438: 005ab1fc 88 FUNC GLOBAL DEFAULT 12 replay_get_qword │ │ │ │ 5439: 00d925bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCUIO_WRITE_EVENT │ │ │ │ 5440: 00d8cf8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_INFO_EVENT │ │ │ │ 5441: 00dc62d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_SKIP_RANGE_DSTATE │ │ │ │ - 5442: 0090ef98 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObject │ │ │ │ - 5443: 0096bbd8 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceQueryMouseMode │ │ │ │ - 5444: 009687ac 244 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfoList │ │ │ │ + 5442: 0090efe0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObject │ │ │ │ + 5443: 0096bc20 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceQueryMouseMode │ │ │ │ + 5444: 009687f4 244 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfoList │ │ │ │ 5445: 00dc7e2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_MEMSLOTS_LIMIT_DSTATE │ │ │ │ 5446: 00d90438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_LOW_WRITEW_EVENT │ │ │ │ - 5447: 0075fe2c 888 FUNC GLOBAL DEFAULT 12 gdb_put_packet_binary │ │ │ │ - 5448: 007b06ec 124 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_source │ │ │ │ + 5447: 0075fe74 888 FUNC GLOBAL DEFAULT 12 gdb_put_packet_binary │ │ │ │ + 5448: 007b0734 124 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_source │ │ │ │ 5449: 00d9b7f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_DEVICE_ID_EVENT │ │ │ │ 5450: 00d8b324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_RECV_ERR_EVENT │ │ │ │ 5451: 00d98478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PSPI_CTRL_READ_EVENT │ │ │ │ 5452: 003382ec 8 FUNC GLOBAL DEFAULT 12 machine_usb │ │ │ │ 5453: 00d8a380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_INVALID_REPEAT_EVENT │ │ │ │ 5454: 00dc8136 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_DSTATE │ │ │ │ 5455: 0029ec70 60 FUNC GLOBAL DEFAULT 12 floatx80_compare │ │ │ │ - 5456: 0091a414 468 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo_members │ │ │ │ + 5456: 0091a45c 468 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo_members │ │ │ │ 5457: 00dc82bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_DISCONNECT_FINISH_DSTATE │ │ │ │ 5458: 005bc5d8 188 FUNC GLOBAL DEFAULT 12 riscv_socket_last_hartid │ │ │ │ - 5459: 00862f94 964 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_goto │ │ │ │ - 5460: 0073a964 80 FUNC GLOBAL DEFAULT 12 tlb_destroy │ │ │ │ + 5459: 00862fdc 964 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_goto │ │ │ │ + 5460: 0073a9ac 80 FUNC GLOBAL DEFAULT 12 tlb_destroy │ │ │ │ 5461: 00cf265c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasubu_vx_w │ │ │ │ 5462: 00ce49ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vec_rsubs32 │ │ │ │ 5463: 00cba204 112 OBJECT GLOBAL DEFAULT 24 hw_compat_5_0 │ │ │ │ - 5464: 00942634 168 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties_members │ │ │ │ + 5464: 0094267c 168 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties_members │ │ │ │ 5465: 00cba274 144 OBJECT GLOBAL DEFAULT 24 hw_compat_5_1 │ │ │ │ 5466: 00dc60c6 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_core_c │ │ │ │ 5467: 00cba304 80 OBJECT GLOBAL DEFAULT 24 hw_compat_5_2 │ │ │ │ 5468: 00d97364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DMA_ENABLE_EVENT │ │ │ │ 5469: 00d942b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_PKT_TYPE_EVENT │ │ │ │ 5470: 00619c54 96 FUNC GLOBAL DEFAULT 12 helper_vmulhsu_vx_b │ │ │ │ - 5471: 007da6cc 720 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_delete_internal_sync │ │ │ │ + 5471: 007da714 720 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_delete_internal_sync │ │ │ │ 5472: 00619d74 96 FUNC GLOBAL DEFAULT 12 helper_vmulhsu_vx_d │ │ │ │ 5473: 00dc7540 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_BUSDEVICERESET_DSTATE │ │ │ │ 5474: 00dc8074 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_ERROR_DSTATE │ │ │ │ 5475: 00d8f704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PIO_TRANSFER_EVENT │ │ │ │ 5476: 00dc8122 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_END_DSTATE │ │ │ │ - 5477: 008cbae8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAdd │ │ │ │ - 5478: 00749c54 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_definitions │ │ │ │ + 5477: 008cbb30 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAdd │ │ │ │ + 5478: 00749c9c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_definitions │ │ │ │ 5479: 00d8ca70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_CLASS_INIT_IN_EVENT │ │ │ │ 5480: 00619cb4 96 FUNC GLOBAL DEFAULT 12 helper_vmulhsu_vx_h │ │ │ │ 5481: 00d9e1b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_RESUME_PREPARE_EVENT │ │ │ │ - 5482: 00716750 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_used_length │ │ │ │ + 5482: 00716798 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_used_length │ │ │ │ 5483: 00dc7a5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_DEVICE_DSTATE │ │ │ │ 5484: 003044c0 152 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_init │ │ │ │ 5485: 00dc60be 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_authz_c │ │ │ │ 5486: 00d9d860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_PIN_STATE_EVENT │ │ │ │ 5487: 00510ce8 228 FUNC GLOBAL DEFAULT 12 hmp_block_job_cancel │ │ │ │ - 5488: 007e5040 216 FUNC GLOBAL DEFAULT 12 path_combine │ │ │ │ + 5488: 007e5088 216 FUNC GLOBAL DEFAULT 12 path_combine │ │ │ │ 5489: 00dc6fb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_DESCRIPTOR_DSTATE │ │ │ │ - 5490: 0070de18 408 FUNC GLOBAL DEFAULT 12 memory_region_find │ │ │ │ + 5490: 0070de60 408 FUNC GLOBAL DEFAULT 12 memory_region_find │ │ │ │ 5491: 00d96cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_MEMCPY_EVENT │ │ │ │ 5492: 00da1cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_BOOL_EVENT │ │ │ │ 5493: 00d8fe60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_OUTPORT_WRITE_EVENT │ │ │ │ - 5494: 00741e14 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxb_mmu │ │ │ │ + 5494: 00741e5c 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxb_mmu │ │ │ │ 5495: 00619d14 96 FUNC GLOBAL DEFAULT 12 helper_vmulhsu_vx_w │ │ │ │ - 5496: 00868bcc 1004 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_goto │ │ │ │ + 5496: 00868c14 1004 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_goto │ │ │ │ 5497: 00d956b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_STOPPED_EVENT │ │ │ │ 5498: 00d9ff68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_EXPORTS_EVENT │ │ │ │ - 5499: 00783164 132 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i64 │ │ │ │ - 5500: 009c2784 432 FUNC GLOBAL DEFAULT 12 throttle_schedule_timer │ │ │ │ + 5499: 007831ac 132 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i64 │ │ │ │ + 5500: 009c27cc 432 FUNC GLOBAL DEFAULT 12 throttle_schedule_timer │ │ │ │ 5501: 00d8f844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_BAD_OFFSET_EVENT │ │ │ │ - 5502: 009bcd30 240 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_ones │ │ │ │ + 5502: 009bcd78 240 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_ones │ │ │ │ 5503: 005ea4c0 64 FUNC GLOBAL DEFAULT 12 helper_fcvt_l_d │ │ │ │ 5504: 00dc8088 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_WAIT_DSTATE │ │ │ │ 5505: 002aa210 172 FUNC GLOBAL DEFAULT 12 helper_gvec_smin16 │ │ │ │ 5506: 00d9c6ec 128 OBJECT GLOBAL DEFAULT 24 hw_gpio_trace_events │ │ │ │ 5507: 00642f48 184 FUNC GLOBAL DEFAULT 12 helper_zip │ │ │ │ 5508: 00d93508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_LEN_EVENT │ │ │ │ 5509: 00d98ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY4_EVENT │ │ │ │ 5510: 00d84988 12 OBJECT GLOBAL DEFAULT 24 blockdev_backup_drv │ │ │ │ 5511: 005eb1a8 108 FUNC GLOBAL DEFAULT 12 helper_fcvt_l_h │ │ │ │ - 5512: 009441ec 260 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties_members │ │ │ │ - 5513: 0073fa74 148 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_mmuidx_ra │ │ │ │ - 5514: 008b0748 220 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_ioctl │ │ │ │ + 5512: 00944234 260 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties_members │ │ │ │ + 5513: 0073fabc 148 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_mmuidx_ra │ │ │ │ + 5514: 008b0790 220 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_ioctl │ │ │ │ 5515: 00d9b3b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_RESET_HANDLER_EVENT │ │ │ │ - 5516: 0075e800 100 FUNC GLOBAL DEFAULT 12 user_creatable_process_cmdline │ │ │ │ + 5516: 0075e848 100 FUNC GLOBAL DEFAULT 12 user_creatable_process_cmdline │ │ │ │ 5517: 00da20ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_RAM_BLOCK_REMOVED_EVENT │ │ │ │ 5518: 003dd170 220 FUNC GLOBAL DEFAULT 12 vhost_net_ack_features │ │ │ │ - 5519: 008ccf64 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtp │ │ │ │ - 5520: 0086c694 700 FUNC GLOBAL DEFAULT 12 throttle_group_unregister_tgm │ │ │ │ + 5519: 008ccfac 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtp │ │ │ │ + 5520: 0086c6dc 700 FUNC GLOBAL DEFAULT 12 throttle_group_unregister_tgm │ │ │ │ 5521: 00da03c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DUMP_EVENT │ │ │ │ 5522: 00d93c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_EVENT │ │ │ │ 5523: 005e9db8 96 FUNC GLOBAL DEFAULT 12 helper_fcvt_l_s │ │ │ │ - 5524: 0091ce74 324 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration │ │ │ │ - 5525: 008280b8 132 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status │ │ │ │ + 5524: 0091cebc 324 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration │ │ │ │ + 5525: 00828100 132 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status │ │ │ │ 5526: 00dc80ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_WAIT_DSTATE │ │ │ │ 5527: 00dc7fcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_RECVREGRES_DSTATE │ │ │ │ 5528: 00d89a70 4 OBJECT GLOBAL DEFAULT 24 term_escape_char │ │ │ │ 5529: 00da3a1c 4 OBJECT GLOBAL DEFAULT 25 boot_splash_filedata │ │ │ │ 5530: 00dc7e72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REGION_ADD_SECTION_DSTATE │ │ │ │ 5531: 00dc6638 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_BINDING_NO_BDRV_DSTATE │ │ │ │ - 5532: 0073fe10 160 FUNC GLOBAL DEFAULT 12 cpu_stq_be_mmuidx_ra │ │ │ │ + 5532: 0073fe58 160 FUNC GLOBAL DEFAULT 12 cpu_stq_be_mmuidx_ra │ │ │ │ 5533: 00d8db68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_RX_EVENT │ │ │ │ 5534: 00d98548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_DMA_CHECKSUM_EVENT │ │ │ │ 5535: 00d8e658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_DISP_CTRL_WRITE_EVENT │ │ │ │ 5536: 00d8a848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_REPORT_EVENT │ │ │ │ 5537: 00d94c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_MII_WRITE_REG_EVENT │ │ │ │ - 5538: 008e614c 496 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile_members │ │ │ │ + 5538: 008e6194 496 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile_members │ │ │ │ 5539: 00d94bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_READ_EVENT │ │ │ │ - 5540: 00717e78 256 FUNC GLOBAL DEFAULT 12 qemu_ram_free │ │ │ │ + 5540: 00717ec0 256 FUNC GLOBAL DEFAULT 12 qemu_ram_free │ │ │ │ 5541: 00dc62f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_COPY_RANGE_TO_DSTATE │ │ │ │ 5542: 00dc6414 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_SIZE_DSTATE │ │ │ │ 5543: 00dc6d72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPUID_WRITE_DSTATE │ │ │ │ - 5544: 0099b16c 8 FUNC GLOBAL DEFAULT 12 fifo8_pop_buf │ │ │ │ + 5544: 0099b1b4 8 FUNC GLOBAL DEFAULT 12 fifo8_pop_buf │ │ │ │ 5545: 00dc74f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_AN_REQ_DSTATE │ │ │ │ - 5546: 0074f4ac 88 FUNC GLOBAL DEFAULT 12 qdev_prop_register_global │ │ │ │ - 5547: 00960cdc 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfoList │ │ │ │ - 5548: 0072bcf0 100 FUNC GLOBAL DEFAULT 12 get_guestfd │ │ │ │ + 5546: 0074f4f4 88 FUNC GLOBAL DEFAULT 12 qdev_prop_register_global │ │ │ │ + 5547: 00960d24 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfoList │ │ │ │ + 5548: 0072bd38 100 FUNC GLOBAL DEFAULT 12 get_guestfd │ │ │ │ 5549: 00d95e50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCIE_CAP_SLOT_WRITE_CONFIG_EVENT │ │ │ │ - 5550: 0096d2fc 516 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2_members │ │ │ │ + 5550: 0096d344 516 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2_members │ │ │ │ 5551: 00607c34 116 FUNC GLOBAL DEFAULT 12 helper_vec_rsubs64 │ │ │ │ 5552: 00dc848a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_RELEASE_DYNAMIC_CAPACITY_DSTATE │ │ │ │ - 5553: 009b2978 1048 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_unlock │ │ │ │ + 5553: 009b29c0 1048 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_unlock │ │ │ │ 5554: 00cb3be0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin16 │ │ │ │ 5555: 005b0b88 56 FUNC GLOBAL DEFAULT 12 accel_cpu_ioctl_begin │ │ │ │ 5556: 00d975f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_INVALID_WRITEL_EVENT │ │ │ │ - 5557: 008ddc74 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh │ │ │ │ + 5557: 008ddcbc 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh │ │ │ │ 5558: 00d959a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CTRL_EVENT │ │ │ │ 5559: 00d9fc5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_SET_SPEED_EVENT │ │ │ │ - 5560: 007f8058 408 FUNC GLOBAL DEFAULT 12 job_complete_locked │ │ │ │ - 5561: 009b50ac 336 FUNC GLOBAL DEFAULT 12 qemu_poll_ns │ │ │ │ + 5560: 007f80a0 408 FUNC GLOBAL DEFAULT 12 job_complete_locked │ │ │ │ + 5561: 009b50f4 336 FUNC GLOBAL DEFAULT 12 qemu_poll_ns │ │ │ │ 5562: 00d94608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_SW_RESET_EVENT │ │ │ │ 5563: 002a7600 168 FUNC GLOBAL DEFAULT 12 helper_gvec_ne8 │ │ │ │ 5564: 00dc6eaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFAR0_DSTATE │ │ │ │ 5565: 00d944d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_TX_DESCR_EVENT │ │ │ │ 5566: 00cef7f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vminu_vx_b │ │ │ │ 5567: 00dc6b2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_READ_DSTATE │ │ │ │ 5568: 00dc74aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_DATA_DSTATE │ │ │ │ 5569: 00d97314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_COMMAND_PHASE_EVENT │ │ │ │ 5570: 0053886c 200 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_virtqueue_mask │ │ │ │ 5571: 00cef668 132 OBJECT GLOBAL DEFAULT 24 helper_info_vminu_vx_d │ │ │ │ 5572: 002b28f4 236 FUNC GLOBAL DEFAULT 12 dpy_mouse_set │ │ │ │ - 5573: 0076cc64 408 FUNC GLOBAL DEFAULT 12 tcg_region_reset_all │ │ │ │ + 5573: 0076ccac 408 FUNC GLOBAL DEFAULT 12 tcg_region_reset_all │ │ │ │ 5574: 00da1638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CRYPTODEV_EVENT │ │ │ │ 5575: 0055e164 36 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_increment │ │ │ │ - 5576: 0094e498 92 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddressWrapper │ │ │ │ - 5577: 00914a60 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaOptions │ │ │ │ + 5576: 0094e4e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddressWrapper │ │ │ │ + 5577: 00914aa8 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaOptions │ │ │ │ 5578: 00dc6da8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_WRITE_DSTATE │ │ │ │ 5579: 00dc71f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_UDP_DSTATE │ │ │ │ - 5580: 009c1fa0 92 FUNC GLOBAL DEFAULT 12 throttle_config_init │ │ │ │ + 5580: 009c1fe8 92 FUNC GLOBAL DEFAULT 12 throttle_config_init │ │ │ │ 5581: 00d8d804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DEVICE_ID_EVENT │ │ │ │ 5582: 00dc744a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_RTC_READ_DSTATE │ │ │ │ 5583: 002f7cc8 236 FUNC GLOBAL DEFAULT 12 v9fs_co_preadv │ │ │ │ - 5584: 00991744 4 FUNC GLOBAL DEFAULT 12 qemu_daemon │ │ │ │ + 5584: 0099178c 4 FUNC GLOBAL DEFAULT 12 qemu_daemon │ │ │ │ 5585: 00cef770 132 OBJECT GLOBAL DEFAULT 24 helper_info_vminu_vx_h │ │ │ │ - 5586: 00941b30 320 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties │ │ │ │ + 5586: 00941b78 320 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties │ │ │ │ 5587: 00c81788 12 OBJECT GLOBAL DEFAULT 21 NetfilterInsert_lookup │ │ │ │ 5588: 00dc6ebe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MDR_DSTATE │ │ │ │ - 5589: 007bee54 12 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_calculate │ │ │ │ - 5590: 007eb804 368 FUNC GLOBAL DEFAULT 12 bdrv_root_attach_child │ │ │ │ + 5589: 007bee9c 12 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_calculate │ │ │ │ + 5590: 007eb84c 368 FUNC GLOBAL DEFAULT 12 bdrv_root_attach_child │ │ │ │ 5591: 00dc6ad0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGSON_IPI_READ_DSTATE │ │ │ │ 5592: 00dc79ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_NUM_OBJECTS_DSTATE │ │ │ │ 5593: 00d98578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_DO_SNOOP_EVENT │ │ │ │ 5594: 00d8aed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DATA_EVENT │ │ │ │ 5595: 00da00fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_ADD_EVENT │ │ │ │ 5596: 0054f054 68 FUNC GLOBAL DEFAULT 12 migration_incoming_disable_colo │ │ │ │ 5597: 00dc8220 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_KBD_PRESS_DSTATE │ │ │ │ 5598: 00631d64 596 FUNC GLOBAL DEFAULT 12 helper_vmfne_vf_d │ │ │ │ 5599: 005b1998 156 FUNC GLOBAL DEFAULT 12 icount_account_warp_timer │ │ │ │ 5600: 00dc78cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_IRQ_DSTATE │ │ │ │ - 5601: 008cd358 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsFile │ │ │ │ + 5601: 008cd3a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsFile │ │ │ │ 5602: 002aa2bc 176 FUNC GLOBAL DEFAULT 12 helper_gvec_smin32 │ │ │ │ 5603: 00631854 652 FUNC GLOBAL DEFAULT 12 helper_vmfne_vf_h │ │ │ │ 5604: 0054e9b8 48 FUNC GLOBAL DEFAULT 12 migrate_get_current │ │ │ │ 5605: 00ce4928 132 OBJECT GLOBAL DEFAULT 24 helper_info_vec_rsubs64 │ │ │ │ 5606: 00cef6ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vminu_vx_w │ │ │ │ 5607: 00dc8744 140 OBJECT GLOBAL DEFAULT 25 sigbus_oldact │ │ │ │ 5608: 00dc6572 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_TIMER_RELOAD_DSTATE │ │ │ │ 5609: 00000000 4 TLS GLOBAL DEFAULT 18 current_cpu │ │ │ │ - 5610: 007b5978 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_plaintext_len │ │ │ │ + 5610: 007b59c0 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_plaintext_len │ │ │ │ 5611: 00dc8548 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CURRENT_MACHINE_DSTATE │ │ │ │ 5612: 00d8d6b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_ABORT_EVENT │ │ │ │ - 5613: 009106f8 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember_members │ │ │ │ + 5613: 00910740 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember_members │ │ │ │ 5614: 00d8a4a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_CONTINUE_CPU_EVENT │ │ │ │ 5615: 00cb5080 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add16 │ │ │ │ - 5616: 009cc560 8 FUNC GLOBAL DEFAULT 12 xen_interrupt_controller_init │ │ │ │ + 5616: 009cc5a8 8 FUNC GLOBAL DEFAULT 12 xen_interrupt_controller_init │ │ │ │ 5617: 00dc7dea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SET_STATUS_DSTATE │ │ │ │ - 5618: 0081bbf8 136 FUNC GLOBAL DEFAULT 12 block_copy_call_status │ │ │ │ + 5618: 0081bc40 136 FUNC GLOBAL DEFAULT 12 block_copy_call_status │ │ │ │ 5619: 00631ae0 644 FUNC GLOBAL DEFAULT 12 helper_vmfne_vf_w │ │ │ │ 5620: 00dc7a0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_LOGICAL_UNIT_RESET_DSTATE │ │ │ │ - 5621: 009d30a0 6472 FUNC GLOBAL DEFAULT 12 vu_dispatch │ │ │ │ + 5621: 009d30e8 6472 FUNC GLOBAL DEFAULT 12 vu_dispatch │ │ │ │ 5622: 00dc635a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_NEW_SERVER_DSTATE │ │ │ │ - 5623: 008b1a24 296 FUNC GLOBAL DEFAULT 12 io_channel_send_full │ │ │ │ - 5624: 00984c7c 108 FUNC GLOBAL DEFAULT 12 qdict_get_str │ │ │ │ + 5623: 008b1a6c 296 FUNC GLOBAL DEFAULT 12 io_channel_send_full │ │ │ │ + 5624: 00984cc4 108 FUNC GLOBAL DEFAULT 12 qdict_get_str │ │ │ │ 5625: 00dc786a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_WRITE_DSTATE │ │ │ │ 5626: 00d8f448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_RECV_EVENT │ │ │ │ - 5627: 00822afc 64 FUNC GLOBAL DEFAULT 12 bdrv_has_named_bitmaps │ │ │ │ + 5627: 00822b44 64 FUNC GLOBAL DEFAULT 12 bdrv_has_named_bitmaps │ │ │ │ 5628: 0058debc 512 FUNC GLOBAL DEFAULT 12 convert_host_port │ │ │ │ 5629: 00da1d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT_EVENT │ │ │ │ 5630: 00cbc040 1 OBJECT GLOBAL DEFAULT 24 pci_available │ │ │ │ 5631: 00d9be70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_TRANSLATE_OUT_EVENT │ │ │ │ 5632: 00d8d754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_UNKNOWN_STATE_EVENT │ │ │ │ - 5633: 009b7e1c 164 FUNC GLOBAL DEFAULT 12 socket_uri │ │ │ │ - 5634: 009c53a8 168 FUNC GLOBAL DEFAULT 12 vhost_user_server_detach_aio_context │ │ │ │ + 5633: 009b7e64 164 FUNC GLOBAL DEFAULT 12 socket_uri │ │ │ │ + 5634: 009c53f0 168 FUNC GLOBAL DEFAULT 12 vhost_user_server_detach_aio_context │ │ │ │ 5635: 00dc751a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_CALL_DSTATE │ │ │ │ 5636: 00dc7820 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_COUNTER_WRITE_WHILE_ENABLED_DSTATE │ │ │ │ 5637: 00dc866e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_DSTATE │ │ │ │ - 5638: 008eb0f4 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_snapshot_delete_internal_sync_arg_members │ │ │ │ + 5638: 008eb13c 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_snapshot_delete_internal_sync_arg_members │ │ │ │ 5639: 00d8b590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_ENCODE_EVENT │ │ │ │ 5640: 00d8af38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_RESUBMIT_SHORT_READ_EVENT │ │ │ │ - 5641: 007d3b10 548 FUNC GLOBAL DEFAULT 12 qmp_block_export_del │ │ │ │ + 5641: 007d3b58 548 FUNC GLOBAL DEFAULT 12 qmp_block_export_del │ │ │ │ 5642: 00c6bf48 48 OBJECT GLOBAL DEFAULT 21 pci_host_conf_le_ops │ │ │ │ 5643: 002ba500 136 FUNC GLOBAL DEFAULT 12 init_keyboard_layout │ │ │ │ - 5644: 008c0910 4 FUNC GLOBAL DEFAULT 12 qmp_object_del │ │ │ │ + 5644: 008c0958 4 FUNC GLOBAL DEFAULT 12 qmp_object_del │ │ │ │ 5645: 00dc686a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_FLUSH_SURFACES_ASYNC_DSTATE │ │ │ │ 5646: 00dc6f8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_PHY_WRITE_NUM_DSTATE │ │ │ │ 5647: 00d98ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_READ_EVENT │ │ │ │ 5648: 00cb3b5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin32 │ │ │ │ 5649: 00dc6982 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_WRITE_DSTATE │ │ │ │ 5650: 00dc8c06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_API_FAILED_DSTATE │ │ │ │ 5651: 00373494 200 FUNC GLOBAL DEFAULT 12 virtio_lookup_dmabuf │ │ │ │ - 5652: 00960430 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendAlgoType │ │ │ │ + 5652: 00960478 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendAlgoType │ │ │ │ 5653: 002908fc 352 FUNC GLOBAL DEFAULT 12 floatx80_mod │ │ │ │ 5654: 00d8a8d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_OPEN_EVENT │ │ │ │ - 5655: 009c9fb8 796 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_genrev │ │ │ │ + 5655: 009ca000 796 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_genrev │ │ │ │ 5656: 00dc7798 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_SET_INSERTED_DSTATE │ │ │ │ 5657: 0060dd2c 424 FUNC GLOBAL DEFAULT 12 helper_vsll_vx_b │ │ │ │ - 5658: 0073476c 4 FUNC GLOBAL DEFAULT 12 page_init │ │ │ │ + 5658: 007347b4 4 FUNC GLOBAL DEFAULT 12 page_init │ │ │ │ 5659: 00dc68f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_LESS_THAN_ZERO_DSTATE │ │ │ │ 5660: 0060e1ac 484 FUNC GLOBAL DEFAULT 12 helper_vsll_vx_d │ │ │ │ 5661: 00d96ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_BOUNDARY_EVENT │ │ │ │ 5662: 00d95754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_DOORBELL_SQ_EVENT │ │ │ │ 5663: 00d9d050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_BITS_ENTER_EVENT │ │ │ │ 5664: 00d99c40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_CLOSE_SESSION_EVENT │ │ │ │ - 5665: 008f8a8c 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk │ │ │ │ + 5665: 008f8ad4 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk │ │ │ │ 5666: 0060ded4 372 FUNC GLOBAL DEFAULT 12 helper_vsll_vx_h │ │ │ │ 5667: 005ab5fc 424 FUNC GLOBAL DEFAULT 12 replay_mutex_lock │ │ │ │ 5668: 00dc8424 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHANGE_BACKING_FILE_DSTATE │ │ │ │ 5669: 00d9c1d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_VRING_BASE_EVENT │ │ │ │ 5670: 0040e3bc 5432 FUNC GLOBAL DEFAULT 12 nvme_ns_setup │ │ │ │ - 5671: 00934870 244 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfoList │ │ │ │ + 5671: 009348b8 244 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfoList │ │ │ │ 5672: 0059646c 332 FUNC GLOBAL DEFAULT 12 net_parse_macaddr │ │ │ │ - 5673: 0096cdf4 192 FUNC GLOBAL DEFAULT 12 visit_type_VncPrimaryAuth │ │ │ │ - 5674: 006a87a8 688 FUNC GLOBAL DEFAULT 12 helper_vsm4k_vi │ │ │ │ + 5673: 0096ce3c 192 FUNC GLOBAL DEFAULT 12 visit_type_VncPrimaryAuth │ │ │ │ + 5674: 006a87f0 688 FUNC GLOBAL DEFAULT 12 helper_vsm4k_vi │ │ │ │ 5675: 00cb2adc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_andcs │ │ │ │ 5676: 00d9ba48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_INTERRUPT_EVENT │ │ │ │ 5677: 00dc7984 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_TRANSMIT_DSTATE │ │ │ │ 5678: 00d93ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSI_INIT_FAIL_EVENT │ │ │ │ 5679: 00328f50 164 FUNC GLOBAL DEFAULT 12 ptimer_stop │ │ │ │ - 5680: 008dec0c 192 FUNC GLOBAL DEFAULT 12 visit_type_IscsiHeaderDigest │ │ │ │ + 5680: 008dec54 192 FUNC GLOBAL DEFAULT 12 visit_type_IscsiHeaderDigest │ │ │ │ 5681: 00d93e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_WRITE_CONFIG_EVENT │ │ │ │ 5682: 006066b4 804 FUNC GLOBAL DEFAULT 12 helper_vl8re64_v │ │ │ │ 5683: 00dc8c22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_FIND_MAPPING_DSTATE │ │ │ │ 5684: 0060e048 356 FUNC GLOBAL DEFAULT 12 helper_vsll_vx_w │ │ │ │ 5685: 00d93838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_DESTMAC_EVENT │ │ │ │ 5686: 00dc6e5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_WRITE_DSTATE │ │ │ │ 5687: 0063bc28 332 FUNC GLOBAL DEFAULT 12 helper_vfredusum_vs_d │ │ │ │ 5688: 002e4578 320 FUNC GLOBAL DEFAULT 12 vnc_client_read_sasl │ │ │ │ 5689: 00dc693e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_FAULT_ABORT_DSTATE │ │ │ │ - 5690: 009c0564 336 FUNC GLOBAL DEFAULT 12 qemu_co_sleep │ │ │ │ + 5690: 009c05ac 336 FUNC GLOBAL DEFAULT 12 qemu_co_sleep │ │ │ │ 5691: 00dc7eb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_GPIO_SET_DSTATE │ │ │ │ 5692: 00dc818e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_DSTATE │ │ │ │ 5693: 00dc7f38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 5694: 0063b9e0 292 FUNC GLOBAL DEFAULT 12 helper_vfredusum_vs_h │ │ │ │ 5695: 00dc8436 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCKSTATS_DSTATE │ │ │ │ - 5696: 0091a05c 112 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo_members │ │ │ │ - 5697: 00945bf4 324 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties │ │ │ │ + 5696: 0091a0a4 112 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo_members │ │ │ │ + 5697: 00945c3c 324 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties │ │ │ │ 5698: 00500620 44 FUNC GLOBAL DEFAULT 12 audio_generic_buffer_get_free │ │ │ │ 5699: 00d8c614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKDIR_EVENT │ │ │ │ - 5700: 008fde00 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub │ │ │ │ + 5700: 008fde48 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub │ │ │ │ 5701: 003ad88c 116 FUNC GLOBAL DEFAULT 12 net_rx_pkt_is_tcp_ack │ │ │ │ - 5702: 00968194 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TpmTypeOptions_base_members │ │ │ │ + 5702: 009681dc 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TpmTypeOptions_base_members │ │ │ │ 5703: 00d983e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_WRITE_TDR_EVENT │ │ │ │ 5704: 00d93af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_DISABLED_EVENT │ │ │ │ 5705: 00dc7d90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_ADD_DSTATE │ │ │ │ 5706: 00602234 660 FUNC GLOBAL DEFAULT 12 helper_vsxei16_64_v │ │ │ │ 5707: 00d9228c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_READ_EVENT │ │ │ │ 5708: 00dc75c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_DMA_DIRECTION_DSTATE │ │ │ │ - 5709: 00941674 628 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties_members │ │ │ │ + 5709: 009416bc 628 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties_members │ │ │ │ 5710: 00d96b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_MM_STORE_EVENT │ │ │ │ 5711: 00dc7b3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_LOOP_CONTINUE_DSTATE │ │ │ │ 5712: 00cb4ffc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add32 │ │ │ │ - 5713: 00992c74 4 FUNC GLOBAL DEFAULT 12 qemu_free_stack │ │ │ │ + 5713: 00992cbc 4 FUNC GLOBAL DEFAULT 12 qemu_free_stack │ │ │ │ 5714: 00dc76e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_BUSY_DSTATE │ │ │ │ - 5715: 00b9a2b4 3 OBJECT GLOBAL DEFAULT 14 sense_code_UNIT_ATTENTION_NO_MEDIUM │ │ │ │ + 5715: 00b9a30c 3 OBJECT GLOBAL DEFAULT 14 sense_code_UNIT_ATTENTION_NO_MEDIUM │ │ │ │ 5716: 00dc71b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_INEXACT_MISMATCH_DSTATE │ │ │ │ 5717: 0063bb04 292 FUNC GLOBAL DEFAULT 12 helper_vfredusum_vs_w │ │ │ │ 5718: 00d8eb28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_READ_UNEXPECTED_EVENT │ │ │ │ - 5719: 007f3540 516 FUNC GLOBAL DEFAULT 12 bdrv_add_child │ │ │ │ + 5719: 007f3588 516 FUNC GLOBAL DEFAULT 12 bdrv_add_child │ │ │ │ 5720: 00d9c4a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_DEV_START_EVENT │ │ │ │ - 5721: 007a2f6c 12 FUNC GLOBAL DEFAULT 12 qemu_file_is_seekable │ │ │ │ + 5721: 007a2fb4 12 FUNC GLOBAL DEFAULT 12 qemu_file_is_seekable │ │ │ │ 5722: 00dc8114 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_LOOP_DSTATE │ │ │ │ 5723: 00292744 416 FUNC GLOBAL DEFAULT 12 float16_round_to_int │ │ │ │ - 5724: 008fc4e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackend │ │ │ │ + 5724: 008fc528 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackend │ │ │ │ 5725: 0041efe8 148 FUNC GLOBAL DEFAULT 12 pci_address_space │ │ │ │ 5726: 00d90b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_SET_IRQ_EVENT │ │ │ │ 5727: 00d98528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_WRITE_EVENT │ │ │ │ 5728: 00dc7e46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_CREATE_NOTIFIER_DSTATE │ │ │ │ 5729: 00dc63cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_BLK_AIO_DETACH_DSTATE │ │ │ │ 5730: 00d99fd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_TIMER_EVENT │ │ │ │ 5731: 00dc782a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_TIMER_ID_DSTATE │ │ │ │ - 5732: 00954708 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper_members │ │ │ │ + 5732: 00954750 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper_members │ │ │ │ 5733: 00cfb638 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrdiv_vf_d │ │ │ │ 5734: 00d9edb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SURFACE_EVENT │ │ │ │ 5735: 00dc77a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_WRITE_DSTATE │ │ │ │ 5736: 00dc8110 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_SAVE_LOOP_DSTATE │ │ │ │ 5737: 00d8d554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_REALIZE_EVENT │ │ │ │ 5738: 003936a0 4 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_dram_event │ │ │ │ - 5739: 00934734 316 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo │ │ │ │ - 5740: 0075ac74 176 FUNC GLOBAL DEFAULT 12 object_property_set_uint │ │ │ │ + 5739: 0093477c 316 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo │ │ │ │ + 5740: 0075acbc 176 FUNC GLOBAL DEFAULT 12 object_property_set_uint │ │ │ │ 5741: 00cfb740 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrdiv_vf_h │ │ │ │ 5742: 005af100 52 FUNC GLOBAL DEFAULT 12 semihosting_enabled │ │ │ │ 5743: 00dc6ce4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_MMIO_MAP_DSTATE │ │ │ │ 5744: 00d98b10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_SET_CTRL2_EVENT │ │ │ │ 5745: 0049f648 468 FUNC GLOBAL DEFAULT 12 ohci_hard_reset │ │ │ │ 5746: 00da0998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TARGET_EVENT │ │ │ │ 5747: 00d98458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IBEX_SPI_HOST_RESET_EVENT │ │ │ │ 5748: 002aa36c 200 FUNC GLOBAL DEFAULT 12 helper_gvec_smin64 │ │ │ │ 5749: 004d7988 484 FUNC GLOBAL DEFAULT 12 virtio_bus_set_host_notifier │ │ │ │ - 5750: 00958550 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement │ │ │ │ - 5751: 0079b24c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shrs_vec │ │ │ │ + 5750: 00958598 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement │ │ │ │ + 5751: 0079b294 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shrs_vec │ │ │ │ 5752: 00d9e740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADDRESS_SPACE_MAP_EVENT │ │ │ │ - 5753: 0075d5bc 352 FUNC GLOBAL DEFAULT 12 object_property_add_alias │ │ │ │ - 5754: 0091c068 244 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCList │ │ │ │ + 5753: 0075d604 352 FUNC GLOBAL DEFAULT 12 object_property_add_alias │ │ │ │ + 5754: 0091c0b0 244 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCList │ │ │ │ 5755: 00dc6d96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_FREQ_DSTATE │ │ │ │ - 5756: 0094ab54 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RESET_arg_members │ │ │ │ - 5757: 0094e780 112 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase_members │ │ │ │ - 5758: 009cc400 292 FUNC GLOBAL DEFAULT 12 qmp_trace_event_set_state │ │ │ │ + 5756: 0094ab9c 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RESET_arg_members │ │ │ │ + 5757: 0094e7c8 112 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase_members │ │ │ │ + 5758: 009cc448 292 FUNC GLOBAL DEFAULT 12 qmp_trace_event_set_state │ │ │ │ 5759: 00d90e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_WRITE_EVENT │ │ │ │ 5760: 00543a60 124 FUNC GLOBAL DEFAULT 12 check_dirty_bitmap_mig_alias_map │ │ │ │ 5761: 00dc7800 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_CTRL_WRITE_DSTATE │ │ │ │ 5762: 00d8e938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_UPDATE_AREA_REST_EVENT │ │ │ │ 5763: 00cfb6bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrdiv_vf_w │ │ │ │ - 5764: 00817984 8 FUNC GLOBAL DEFAULT 12 blk_get_stats │ │ │ │ + 5764: 008179cc 8 FUNC GLOBAL DEFAULT 12 blk_get_stats │ │ │ │ 5765: 005ad0dc 156 FUNC GLOBAL DEFAULT 12 replay_char_write_event_load │ │ │ │ - 5766: 009264c4 28 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats_members │ │ │ │ + 5766: 0092650c 28 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats_members │ │ │ │ 5767: 002ac498 384 FUNC GLOBAL DEFAULT 12 qemu_plugin_get_registers │ │ │ │ - 5768: 007c52ec 20 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_peer_name │ │ │ │ + 5768: 007c5334 20 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_peer_name │ │ │ │ 5769: 00dc7c44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_SET_DEVICE_STATE_DSTATE │ │ │ │ 5770: 0063af1c 252 FUNC GLOBAL DEFAULT 12 helper_vredxor_vs_b │ │ │ │ 5771: 00dc7690 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_GET_LIST_DSTATE │ │ │ │ 5772: 00dc65cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_EJECTING_INVALID_SLOT_DSTATE │ │ │ │ 5773: 00500510 44 FUNC GLOBAL DEFAULT 12 audio_run │ │ │ │ 5774: 0063b228 320 FUNC GLOBAL DEFAULT 12 helper_vredxor_vs_d │ │ │ │ 5775: 00d049b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_hlvx_wu │ │ │ │ 5776: 0063b018 264 FUNC GLOBAL DEFAULT 12 helper_vredxor_vs_h │ │ │ │ 5777: 00cec14c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaadd_vv_b │ │ │ │ 5778: 00d98890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_STATUS_WRITE_EVENT │ │ │ │ 5779: 00cebfc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaadd_vv_d │ │ │ │ - 5780: 00987f74 64 FUNC GLOBAL DEFAULT 12 json_message_parser_destroy │ │ │ │ - 5781: 008e7fdc 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkAdapterType │ │ │ │ + 5780: 00987fbc 64 FUNC GLOBAL DEFAULT 12 json_message_parser_destroy │ │ │ │ + 5781: 008e8024 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkAdapterType │ │ │ │ 5782: 005b0474 300 FUNC GLOBAL DEFAULT 12 qmp_query_stats │ │ │ │ 5783: 00cb3ad8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin64 │ │ │ │ 5784: 00cec0c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaadd_vv_h │ │ │ │ - 5785: 00994e14 4 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_remove │ │ │ │ + 5785: 00994e5c 4 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_remove │ │ │ │ 5786: 00dc7bb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_SHORT_DSTATE │ │ │ │ - 5787: 007e6248 264 FUNC GLOBAL DEFAULT 12 create_tmp_file │ │ │ │ - 5788: 00943258 280 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties_members │ │ │ │ + 5787: 007e6290 264 FUNC GLOBAL DEFAULT 12 create_tmp_file │ │ │ │ + 5788: 009432a0 280 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties_members │ │ │ │ 5789: 00591478 176 FUNC GLOBAL DEFAULT 12 netdev_parse_modern │ │ │ │ 5790: 00d954d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DMA_EVENT │ │ │ │ 5791: 00dc7c88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_REALIZE_DSTATE │ │ │ │ - 5792: 00911a30 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_JOB_STATUS_CHANGE_arg_members │ │ │ │ - 5793: 006e6ad8 44 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled_legacy │ │ │ │ - 5794: 00798fe0 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotli │ │ │ │ + 5792: 00911a78 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_JOB_STATUS_CHANGE_arg_members │ │ │ │ + 5793: 006e6b20 44 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled_legacy │ │ │ │ + 5794: 00799028 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotli │ │ │ │ 5795: 00dc7dcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_QUEUE_WRITE_DSTATE │ │ │ │ 5796: 00d9b428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_UNMAP_EVENT │ │ │ │ 5797: 0061b214 96 FUNC GLOBAL DEFAULT 12 helper_vnmsac_vv_b │ │ │ │ 5798: 00d8e678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_PALETTE_WRITE_EVENT │ │ │ │ 5799: 0063b120 264 FUNC GLOBAL DEFAULT 12 helper_vredxor_vs_w │ │ │ │ 5800: 00dc84a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_DRAM_EVENT_DSTATE │ │ │ │ 5801: 00dc630e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_HANGUP_DSTATE │ │ │ │ @@ -5809,470 +5809,470 @@ │ │ │ │ 5805: 00dc7208 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_ENTRY_DSTATE │ │ │ │ 5806: 004163e4 472 FUNC GLOBAL DEFAULT 12 msi_notify │ │ │ │ 5807: 00dc7d34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CHECK_PCIE_FLR_DSTATE │ │ │ │ 5808: 004fc528 116 FUNC GLOBAL DEFAULT 12 AUD_vlog │ │ │ │ 5809: 00d9eeb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_BTN_EVENT │ │ │ │ 5810: 0055b3b0 260 FUNC GLOBAL DEFAULT 12 multifd_queue_device_state │ │ │ │ 5811: 00d8ed98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_BLOB_EVENT │ │ │ │ - 5812: 00777610 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i128 │ │ │ │ + 5812: 00777658 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i128 │ │ │ │ 5813: 00dc849c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_POISON_DSTATE │ │ │ │ 5814: 00cbf3f8 116 OBJECT GLOBAL DEFAULT 24 qemu_semihosting_config_opts │ │ │ │ 5815: 00cec044 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaadd_vv_w │ │ │ │ 5816: 00dc8488 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QMP_CAPABILITIES_DSTATE │ │ │ │ 5817: 0061b274 96 FUNC GLOBAL DEFAULT 12 helper_vnmsac_vv_h │ │ │ │ - 5818: 0072b9d8 260 FUNC GLOBAL DEFAULT 12 monitor_register_hmp │ │ │ │ - 5819: 00722360 632 FUNC GLOBAL DEFAULT 12 ram_transferred_add │ │ │ │ + 5818: 0072ba20 260 FUNC GLOBAL DEFAULT 12 monitor_register_hmp │ │ │ │ + 5819: 007223a8 632 FUNC GLOBAL DEFAULT 12 ram_transferred_add │ │ │ │ 5820: 005685bc 748 FUNC GLOBAL DEFAULT 12 vmstate_register_with_alias_id │ │ │ │ - 5821: 00799278 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotls │ │ │ │ + 5821: 007992c0 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotls │ │ │ │ 5822: 00d9198c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_SHMEM_MAP_EVENT │ │ │ │ 5823: 006029c8 664 FUNC GLOBAL DEFAULT 12 helper_vsxei32_32_v │ │ │ │ 5824: 00dc83e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_SET_SPEED_DSTATE │ │ │ │ 5825: 00dc75de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_MSGACC_DSTATE │ │ │ │ - 5826: 00758210 8 FUNC GLOBAL DEFAULT 12 object_get_class │ │ │ │ - 5827: 0079942c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotlv │ │ │ │ + 5826: 00758258 8 FUNC GLOBAL DEFAULT 12 object_get_class │ │ │ │ + 5827: 00799474 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotlv │ │ │ │ 5828: 0029ecac 60 FUNC GLOBAL DEFAULT 12 floatx80_compare_quiet │ │ │ │ 5829: 00d91488 1124 OBJECT GLOBAL DEFAULT 24 hw_misc_trace_events │ │ │ │ 5830: 0041e9c0 852 FUNC GLOBAL DEFAULT 12 pci_add_capability │ │ │ │ 5831: 00591564 124 FUNC GLOBAL DEFAULT 12 net_crc32 │ │ │ │ - 5832: 00826228 40 FUNC GLOBAL DEFAULT 12 bdrv_dec_in_flight │ │ │ │ + 5832: 00826270 40 FUNC GLOBAL DEFAULT 12 bdrv_dec_in_flight │ │ │ │ 5833: 00dc773c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CANCEL_DSTATE │ │ │ │ 5834: 00d9c7cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_GPIO_UPDATE_OUTPUT_IRQ_EVENT │ │ │ │ - 5835: 00716a94 920 FUNC GLOBAL DEFAULT 12 qemu_ram_resize │ │ │ │ + 5835: 00716adc 920 FUNC GLOBAL DEFAULT 12 qemu_ram_resize │ │ │ │ 5836: 00dc7830 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_READ_READING_COUNTER_DSTATE │ │ │ │ - 5837: 00965df0 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup │ │ │ │ + 5837: 00965e38 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup │ │ │ │ 5838: 0061b2d4 96 FUNC GLOBAL DEFAULT 12 helper_vnmsac_vv_w │ │ │ │ 5839: 00d98a60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_DUALTIMER_WRITE_EVENT │ │ │ │ 5840: 002b9904 288 FUNC GLOBAL DEFAULT 12 qemu_mouse_set │ │ │ │ 5841: 00340620 188 FUNC GLOBAL DEFAULT 12 sysbus_get_default │ │ │ │ 5842: 002c09d4 96 FUNC GLOBAL DEFAULT 12 qemu_text_console_update_size │ │ │ │ 5843: 00dc77d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_RX_READ_N1FRAME_DSTATE │ │ │ │ - 5844: 0086c988 380 FUNC GLOBAL DEFAULT 12 throttle_group_detach_aio_context │ │ │ │ + 5844: 0086c9d0 380 FUNC GLOBAL DEFAULT 12 throttle_group_detach_aio_context │ │ │ │ 5845: 00570cb0 88 FUNC GLOBAL DEFAULT 12 migrate_channel_requires_tls_upgrade │ │ │ │ 5846: 00dc73c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DSM_DSTATE │ │ │ │ 5847: 00dc71de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_CSUM_DSTATE │ │ │ │ 5848: 0062eed8 408 FUNC GLOBAL DEFAULT 12 helper_vfsgnj_vf_d │ │ │ │ - 5849: 0094b760 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CrashReason │ │ │ │ + 5849: 0094b7a8 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CrashReason │ │ │ │ 5850: 00cb5a4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchw_be │ │ │ │ - 5851: 0095592c 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_transaction │ │ │ │ + 5851: 00955974 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_transaction │ │ │ │ 5852: 00d94408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RECEIVE_IOV_EVENT │ │ │ │ 5853: 00cb4f78 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add64 │ │ │ │ - 5854: 008fe4b0 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus_members │ │ │ │ - 5855: 007defe4 364 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_set_iothread │ │ │ │ + 5854: 008fe4f8 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus_members │ │ │ │ + 5855: 007df02c 364 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_set_iothread │ │ │ │ 5856: 0062ebd0 396 FUNC GLOBAL DEFAULT 12 helper_vfsgnj_vf_h │ │ │ │ 5857: 00dc7b1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_NEXTQH_DSTATE │ │ │ │ 5858: 00dc7388 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SETFEAT_DSTATE │ │ │ │ 5859: 00d9f1f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_MOTION_EVENT_EVENT │ │ │ │ 5860: 00da0364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_GENERAL_MEDIA_EVENT_EVENT │ │ │ │ - 5861: 008260ac 324 FUNC GLOBAL DEFAULT 12 bdrv_round_to_subclusters │ │ │ │ - 5862: 0098b9b0 156 FUNC GLOBAL DEFAULT 12 qemu_send_full │ │ │ │ + 5861: 008260f4 324 FUNC GLOBAL DEFAULT 12 bdrv_round_to_subclusters │ │ │ │ + 5862: 0098b9f8 156 FUNC GLOBAL DEFAULT 12 qemu_send_full │ │ │ │ 5863: 00dc7ac8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_NAK_DSTATE │ │ │ │ 5864: 002bcfa4 84 FUNC GLOBAL DEFAULT 12 qmp_display_reload │ │ │ │ 5865: 00db5410 4 OBJECT GLOBAL DEFAULT 25 replay_file │ │ │ │ 5866: 00d9a950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HUB_POWER_UP_EVENT │ │ │ │ 5867: 00d9c4b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_DEV_CLEANUP_EVENT │ │ │ │ 5868: 00d8b560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_NEW_SPAWN_EVENT │ │ │ │ - 5869: 00759234 8 FUNC GLOBAL DEFAULT 12 object_new_with_class │ │ │ │ + 5869: 0075927c 8 FUNC GLOBAL DEFAULT 12 object_new_with_class │ │ │ │ 5870: 00dc6118 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_cryptodev_c │ │ │ │ 5871: 00ce82e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsbc_vvm_b │ │ │ │ - 5872: 0099c494 132 FUNC GLOBAL DEFAULT 12 loc_pop │ │ │ │ + 5872: 0099c4dc 132 FUNC GLOBAL DEFAULT 12 loc_pop │ │ │ │ 5873: 002fd620 136 FUNC GLOBAL DEFAULT 12 aml_lnot │ │ │ │ 5874: 00ce815c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsbc_vvm_d │ │ │ │ - 5875: 007d9764 188 FUNC GLOBAL DEFAULT 12 drive_get_max_bus │ │ │ │ + 5875: 007d97ac 188 FUNC GLOBAL DEFAULT 12 drive_get_max_bus │ │ │ │ 5876: 002b1500 368 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface_pixman │ │ │ │ - 5877: 00934a14 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_closefd_arg_members │ │ │ │ + 5877: 00934a5c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_closefd_arg_members │ │ │ │ 5878: 0061d434 96 FUNC GLOBAL DEFAULT 12 helper_vsaddu_vx_b │ │ │ │ 5879: 00ce8264 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsbc_vvm_h │ │ │ │ 5880: 00da07a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMORY_SIZE_SUMMARY_EVENT │ │ │ │ 5881: 0061d554 96 FUNC GLOBAL DEFAULT 12 helper_vsaddu_vx_d │ │ │ │ 5882: 00dc6dfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_WRITE_DSTATE │ │ │ │ 5883: 0062ed5c 380 FUNC GLOBAL DEFAULT 12 helper_vfsgnj_vf_w │ │ │ │ 5884: 00dc732c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CLEAR_NS_CLOSE_DSTATE │ │ │ │ 5885: 00dc81c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SYSTEM_SHUTDOWN_REQUEST_DSTATE │ │ │ │ 5886: 00dc60db 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_dump_c │ │ │ │ 5887: 00507ff4 148 FUNC GLOBAL DEFAULT 12 v9fs_iov_unmarshal │ │ │ │ 5888: 0061d494 96 FUNC GLOBAL DEFAULT 12 helper_vsaddu_vx_h │ │ │ │ - 5889: 006d5788 108 FUNC GLOBAL DEFAULT 12 vfio_quirk_reset │ │ │ │ + 5889: 006d57d0 108 FUNC GLOBAL DEFAULT 12 vfio_quirk_reset │ │ │ │ 5890: 002a5a58 180 FUNC GLOBAL DEFAULT 12 helper_gvec_xors │ │ │ │ 5891: 0032b558 80 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_in_named │ │ │ │ 5892: 00d9ef14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_STEP_EVENT │ │ │ │ 5893: 00dc6394 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_FAIL_DSTATE │ │ │ │ 5894: 00d9ef24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_START_EVENT │ │ │ │ 5895: 00d8dda8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_BAUDRATE_CHANGE_EVENT │ │ │ │ 5896: 00dc75fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_WRITE_RESPONSE_DSTATE │ │ │ │ - 5897: 009c3118 308 FUNC GLOBAL DEFAULT 12 timed_average_init │ │ │ │ - 5898: 00993680 88 FUNC GLOBAL DEFAULT 12 qemu_mutex_init │ │ │ │ - 5899: 0099bf28 76 FUNC GLOBAL DEFAULT 12 error_free │ │ │ │ + 5897: 009c3160 308 FUNC GLOBAL DEFAULT 12 timed_average_init │ │ │ │ + 5898: 009936c8 88 FUNC GLOBAL DEFAULT 12 qemu_mutex_init │ │ │ │ + 5899: 0099bf70 76 FUNC GLOBAL DEFAULT 12 error_free │ │ │ │ 5900: 00dc614c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_DSTATE │ │ │ │ 5901: 00d8e8a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CRC_EVENT │ │ │ │ - 5902: 008e9b38 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevAmendOptions_base_members │ │ │ │ - 5903: 0072df44 152 FUNC GLOBAL DEFAULT 12 uaccess_lock_user_string │ │ │ │ + 5902: 008e9b80 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevAmendOptions_base_members │ │ │ │ + 5903: 0072df8c 152 FUNC GLOBAL DEFAULT 12 uaccess_lock_user_string │ │ │ │ 5904: 00dc7fb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_LOOP_DSTATE │ │ │ │ 5905: 00d9a940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HUB_POWER_DOWN_EVENT │ │ │ │ 5906: 00ce81e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsbc_vvm_w │ │ │ │ - 5907: 00813c3c 16 FUNC GLOBAL DEFAULT 12 blk_bs │ │ │ │ + 5907: 00813c84 16 FUNC GLOBAL DEFAULT 12 blk_bs │ │ │ │ 5908: 0061d4f4 96 FUNC GLOBAL DEFAULT 12 helper_vsaddu_vx_w │ │ │ │ - 5909: 0096987c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceInfo │ │ │ │ + 5909: 009698c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceInfo │ │ │ │ 5910: 00dc7022 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_INVALID_OP_DSTATE │ │ │ │ 5911: 00d9de30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_RELOAD_COMPLETE_EVENT │ │ │ │ 5912: 00d926ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MDM_MEM_READB_EVENT │ │ │ │ 5913: 00dc7cba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_DEL_IOMMU_DSTATE │ │ │ │ 5914: 002a3608 112 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_atomic │ │ │ │ - 5915: 00985550 76 FUNC GLOBAL DEFAULT 12 qlist_new │ │ │ │ + 5915: 00985598 76 FUNC GLOBAL DEFAULT 12 qlist_new │ │ │ │ 5916: 00d000fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes32esi │ │ │ │ 5917: 00dc6018 4 OBJECT GLOBAL DEFAULT 25 dmg_uncompress_bz2 │ │ │ │ 5918: 00dc724a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LANCE_MEM_WRITEW_DSTATE │ │ │ │ 5919: 00c7ec5c 32 OBJECT GLOBAL DEFAULT 21 qcrypto_block_driver_luks │ │ │ │ - 5920: 0087193c 92 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_import │ │ │ │ - 5921: 006e6c04 24 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_size │ │ │ │ - 5922: 008767e0 336 FUNC GLOBAL DEFAULT 12 vhdx_checksum_calc │ │ │ │ + 5920: 00871984 92 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_import │ │ │ │ + 5921: 006e6c4c 24 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_size │ │ │ │ + 5922: 00876828 336 FUNC GLOBAL DEFAULT 12 vhdx_checksum_calc │ │ │ │ 5923: 005ad794 32 FUNC GLOBAL DEFAULT 12 replay_unregister_net │ │ │ │ 5924: 00dc723e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_READ_DSTATE │ │ │ │ 5925: 005a5238 128 FUNC GLOBAL DEFAULT 12 tap_fd_set_steering_ebpf │ │ │ │ 5926: 00dc62f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PWRITE_ZEROES_DSTATE │ │ │ │ 5927: 004eee90 136 FUNC GLOBAL DEFAULT 12 vhost_dev_prepare_inflight │ │ │ │ 5928: 00dc71ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_DSTATE │ │ │ │ 5929: 002ba7f4 40 FUNC GLOBAL DEFAULT 12 keysym_is_numlock │ │ │ │ - 5930: 00910714 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember │ │ │ │ + 5930: 0091075c 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember │ │ │ │ 5931: 0061f4d4 96 FUNC GLOBAL DEFAULT 12 helper_vnclip_wx_b │ │ │ │ - 5932: 007478f4 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_be_mmu │ │ │ │ + 5932: 0074793c 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_be_mmu │ │ │ │ 5933: 00495aa4 460 FUNC GLOBAL DEFAULT 12 usb_packet_map │ │ │ │ 5934: 00dc7de8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_GUEST_NOT_READY_DSTATE │ │ │ │ 5935: 00ce3cc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl1re16_v │ │ │ │ 5936: 003de688 516 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_restart │ │ │ │ 5937: 00d95814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_NS_ATTACHMENT_EVENT │ │ │ │ - 5938: 008c02a4 164 FUNC GLOBAL DEFAULT 12 qmp_qom_get │ │ │ │ + 5938: 008c02ec 164 FUNC GLOBAL DEFAULT 12 qmp_qom_get │ │ │ │ 5939: 00c80aec 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcowEncryptionFormat_lookup │ │ │ │ 5940: 00dc8bde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_ENUM_DSTATE │ │ │ │ 5941: 00dc777e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_NORMAL_COMMAND_DSTATE │ │ │ │ 5942: 0061f534 96 FUNC GLOBAL DEFAULT 12 helper_vnclip_wx_h │ │ │ │ 5943: 00377438 16 FUNC GLOBAL DEFAULT 12 ati_reg_name │ │ │ │ 5944: 003aa580 88 FUNC GLOBAL DEFAULT 12 net_tx_pkt_get_vhdr │ │ │ │ 5945: 00d91bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_SEND_EVENT │ │ │ │ 5946: 00dc620a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_REQUEST_FAIL_DSTATE │ │ │ │ 5947: 002a3ad8 28 FUNC GLOBAL DEFAULT 12 helper_exit_atomic │ │ │ │ 5948: 00dbd9d0 1 OBJECT GLOBAL DEFAULT 25 xen_allowed │ │ │ │ 5949: 0055d30c 196 FUNC GLOBAL DEFAULT 12 multifd_recv_zero_page_process │ │ │ │ 5950: 00d8d464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_RESET_DONE_EVENT │ │ │ │ - 5951: 00982b10 148 FUNC GLOBAL DEFAULT 12 qmp_error_response │ │ │ │ + 5951: 00982b58 148 FUNC GLOBAL DEFAULT 12 qmp_error_response │ │ │ │ 5952: 00d95674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_SQ_TAIL_EVENT │ │ │ │ - 5953: 006ea510 1688 FUNC GLOBAL DEFAULT 12 virtqueue_drop_all │ │ │ │ + 5953: 006ea558 1688 FUNC GLOBAL DEFAULT 12 virtqueue_drop_all │ │ │ │ 5954: 00282cf4 6636 FUNC GLOBAL DEFAULT 12 floatx80_mul │ │ │ │ 5955: 00dc7fc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_ZERO_DSTATE │ │ │ │ 5956: 005a43d0 192 FUNC GLOBAL DEFAULT 12 tap_enable │ │ │ │ 5957: 00dc8642 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ 5958: 00dc84a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_MEMORY_MODULE_EVENT_DSTATE │ │ │ │ 5959: 00dc64ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKDIR_DSTATE │ │ │ │ 5960: 002ac768 144 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_find │ │ │ │ - 5961: 00909af8 476 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties_members │ │ │ │ + 5961: 00909b40 476 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties_members │ │ │ │ 5962: 002eae68 160 FUNC GLOBAL DEFAULT 12 v9fs_remove_xattr │ │ │ │ 5963: 00dc8364 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADER_WRITE_ROM_DSTATE │ │ │ │ 5964: 006168ec 628 FUNC GLOBAL DEFAULT 12 helper_vmsle_vx_b │ │ │ │ - 5965: 0080c034 120 FUNC GLOBAL DEFAULT 12 block_acct_init │ │ │ │ + 5965: 0080c07c 120 FUNC GLOBAL DEFAULT 12 block_acct_init │ │ │ │ 5966: 00dc8414 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_NAMED_BLOCK_NODES_DSTATE │ │ │ │ 5967: 00617040 592 FUNC GLOBAL DEFAULT 12 helper_vmsle_vx_d │ │ │ │ 5968: 00300630 376 FUNC GLOBAL DEFAULT 12 build_xsdt │ │ │ │ 5969: 0061f594 96 FUNC GLOBAL DEFAULT 12 helper_vnclip_wx_w │ │ │ │ 5970: 00d9f438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM4_FALLBACK_EVENT │ │ │ │ 5971: 004927a4 240 FUNC GLOBAL DEFAULT 12 usb_generic_async_ctrl_complete │ │ │ │ - 5972: 0073e18c 208 FUNC GLOBAL DEFAULT 12 probe_access_full │ │ │ │ - 5973: 00821b18 156 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap │ │ │ │ - 5974: 008b1274 316 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_deinit │ │ │ │ + 5972: 0073e1d4 208 FUNC GLOBAL DEFAULT 12 probe_access_full │ │ │ │ + 5973: 00821b60 156 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap │ │ │ │ + 5974: 008b12bc 316 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_deinit │ │ │ │ 5975: 00616b60 628 FUNC GLOBAL DEFAULT 12 helper_vmsle_vx_h │ │ │ │ 5976: 003091d4 560 FUNC GLOBAL DEFAULT 12 soundhw_init │ │ │ │ - 5977: 008cb808 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNode │ │ │ │ - 5978: 00817c10 280 FUNC GLOBAL DEFAULT 12 blk_save_vmstate │ │ │ │ - 5979: 0080978c 256 FUNC GLOBAL DEFAULT 12 nbd_reply_type_lookup │ │ │ │ + 5977: 008cb850 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNode │ │ │ │ + 5978: 00817c58 280 FUNC GLOBAL DEFAULT 12 blk_save_vmstate │ │ │ │ + 5979: 008097d4 256 FUNC GLOBAL DEFAULT 12 nbd_reply_type_lookup │ │ │ │ 5980: 00dc7594 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_TRANSFER_DATA_DSTATE │ │ │ │ 5981: 00da2ba0 4 OBJECT GLOBAL DEFAULT 25 acpi_tables │ │ │ │ 5982: 00d90f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_PMR_READ_EVENT │ │ │ │ - 5983: 00984820 40 FUNC GLOBAL DEFAULT 12 qdict_put_null │ │ │ │ + 5983: 00984868 40 FUNC GLOBAL DEFAULT 12 qdict_put_null │ │ │ │ 5984: 00d9d1a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_START_EVENT │ │ │ │ 5985: 00dc8486 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QMP_CAPABILITIES_DSTATE │ │ │ │ 5986: 00d97fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_POWERUP_EVENT │ │ │ │ 5987: 00d974b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_NOIMPL_EVENT │ │ │ │ 5988: 00616dd4 620 FUNC GLOBAL DEFAULT 12 helper_vmsle_vx_w │ │ │ │ 5989: 00dc7f3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_START_DSTATE │ │ │ │ 5990: 005230fc 20 FUNC GLOBAL DEFAULT 12 qemu_system_shutdown_request_with_code │ │ │ │ 5991: 00dc765a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_FLUSH_CMP_DSTATE │ │ │ │ - 5992: 00b84ec0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWPID │ │ │ │ + 5992: 00b84f10 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWPID │ │ │ │ 5993: 006281e4 460 FUNC GLOBAL DEFAULT 12 helper_vfnmadd_vv_d │ │ │ │ 5994: 00dc63d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_BEGIN_DSTATE │ │ │ │ 5995: 003a7de0 400 FUNC GLOBAL DEFAULT 12 e1000x_is_vlan_packet │ │ │ │ 5996: 00d9c000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_WRITE_OFFSET_EVENT │ │ │ │ 5997: 00dc67a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PARALLEL_IOPORT_WRITE_DSTATE │ │ │ │ - 5998: 0079b00c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_vec │ │ │ │ + 5998: 0079b054 64 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_vec │ │ │ │ 5999: 00dc7864 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_READ_IFR_DSTATE │ │ │ │ 6000: 0047ea1c 40 FUNC GLOBAL DEFAULT 12 smbios_set_default_processor_family │ │ │ │ 6001: 00627e9c 436 FUNC GLOBAL DEFAULT 12 helper_vfnmadd_vv_h │ │ │ │ - 6002: 0075ea34 216 FUNC GLOBAL DEFAULT 12 object_property_get_qobject │ │ │ │ + 6002: 0075ea7c 216 FUNC GLOBAL DEFAULT 12 object_property_get_qobject │ │ │ │ 6003: 00dc66d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HTIF_UART_WRITE_TO_HOST_DSTATE │ │ │ │ 6004: 00d9a9d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_UNALIGNED_EVENT │ │ │ │ - 6005: 0073eb24 280 FUNC GLOBAL DEFAULT 12 helper_ldsb_mmu │ │ │ │ + 6005: 0073eb6c 280 FUNC GLOBAL DEFAULT 12 helper_ldsb_mmu │ │ │ │ 6006: 00dc810a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QTAILQ_DSTATE │ │ │ │ 6007: 00d8ecf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_FLUSH_EVENT │ │ │ │ 6008: 0025d0d8 244 FUNC GLOBAL DEFAULT 12 cpu_create │ │ │ │ 6009: 00da0658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_INTERRUPT_CONTROLLERS_EVENT │ │ │ │ - 6010: 00828054 100 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status_above │ │ │ │ + 6010: 0082809c 100 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status_above │ │ │ │ 6011: 004fb758 164 FUNC GLOBAL DEFAULT 12 audio_cleanup │ │ │ │ 6012: 00d9e830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_BLK_CB_EVENT │ │ │ │ 6013: 00cb8200 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgw_be │ │ │ │ 6014: 0055d5ec 36 FUNC GLOBAL DEFAULT 12 migrate_rdma_pin_all │ │ │ │ - 6015: 008fdbe0 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux_members │ │ │ │ + 6015: 008fdc28 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux_members │ │ │ │ 6016: 00d9c120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_POP_EVENT │ │ │ │ 6017: 004fcf88 328 FUNC GLOBAL DEFAULT 12 audio_pcm_info_clear_buf │ │ │ │ - 6018: 009acb00 184 FUNC GLOBAL DEFAULT 12 interval_tree_iter_next │ │ │ │ + 6018: 009acb48 184 FUNC GLOBAL DEFAULT 12 interval_tree_iter_next │ │ │ │ 6019: 00628050 404 FUNC GLOBAL DEFAULT 12 helper_vfnmadd_vv_w │ │ │ │ 6020: 00dc7bda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_RESET_DSTATE │ │ │ │ 6021: 00d9264c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APC_MEM_READB_EVENT │ │ │ │ 6022: 00cf47e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclipu_wv_b │ │ │ │ 6023: 002999e8 360 FUNC GLOBAL DEFAULT 12 int16_to_float16_scalbn │ │ │ │ 6024: 00dc7f10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_BITS_ZEROES_DSTATE │ │ │ │ 6025: 00d8eff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DEBUG_EXEC_EVENT │ │ │ │ - 6026: 00953164 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_get_state_arg_members │ │ │ │ - 6027: 0079a518 172 FUNC GLOBAL DEFAULT 12 tcg_gen_dupi_vec │ │ │ │ + 6026: 009531ac 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_get_state_arg_members │ │ │ │ + 6027: 0079a560 172 FUNC GLOBAL DEFAULT 12 tcg_gen_dupi_vec │ │ │ │ 6028: 00dc842e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_RESIZE_DSTATE │ │ │ │ 6029: 00dc6f44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVING_BUFFER_DSTATE │ │ │ │ 6030: 00d8fb44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_CMD_WRITEB_EVENT │ │ │ │ 6031: 00d9b6e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_STATE_EVENT │ │ │ │ 6032: 00d9c2a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_DEVICE_ID_EVENT │ │ │ │ 6033: 005a1898 1104 FUNC GLOBAL DEFAULT 12 net_init_vhost_user │ │ │ │ 6034: 00d97214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_RESET_EVENT │ │ │ │ - 6035: 0096b88c 316 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo │ │ │ │ + 6035: 0096b8d4 316 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo │ │ │ │ 6036: 00da4110 4 OBJECT GLOBAL DEFAULT 25 rtc_clock │ │ │ │ 6037: 00da1344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_REPLAY_EVENT │ │ │ │ - 6038: 0074f290 40 FUNC GLOBAL DEFAULT 12 qdev_prop_set_string │ │ │ │ + 6038: 0074f2d8 40 FUNC GLOBAL DEFAULT 12 qdev_prop_set_string │ │ │ │ 6039: 00cf475c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclipu_wv_h │ │ │ │ 6040: 00553f44 24 FUNC GLOBAL DEFAULT 12 migrate_mode_is_cpr │ │ │ │ - 6041: 0090cecc 192 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormat │ │ │ │ + 6041: 0090cf14 192 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormat │ │ │ │ 6042: 00463224 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_config_endianness │ │ │ │ 6043: 00dc7548 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_IGNORED_DSTATE │ │ │ │ - 6044: 00939a78 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_link_arg_members │ │ │ │ + 6044: 00939ac0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_link_arg_members │ │ │ │ 6045: 00dc818c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_COMMAND_DSTATE │ │ │ │ 6046: 00425490 28 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_post_load │ │ │ │ 6047: 00dc66ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_UPDATE_PARAMS_DSTATE │ │ │ │ - 6048: 008cb528 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoList │ │ │ │ + 6048: 008cb570 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoList │ │ │ │ 6049: 00586d7c 248 FUNC GLOBAL DEFAULT 12 net_checksum_tcpudp │ │ │ │ - 6050: 009b1084 24 FUNC GLOBAL DEFAULT 12 main_loop_poll_add_notifier │ │ │ │ - 6051: 00779b58 216 FUNC GLOBAL DEFAULT 12 tcg_op_remove │ │ │ │ + 6050: 009b10cc 24 FUNC GLOBAL DEFAULT 12 main_loop_poll_add_notifier │ │ │ │ + 6051: 00779ba0 216 FUNC GLOBAL DEFAULT 12 tcg_op_remove │ │ │ │ 6052: 00dc86fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_BASELINE_DSTATE │ │ │ │ 6053: 00dc8662 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_DSTATE │ │ │ │ - 6054: 00747548 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_be_mmu │ │ │ │ + 6054: 00747590 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_be_mmu │ │ │ │ 6055: 00cf46d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclipu_wv_w │ │ │ │ 6056: 0056a918 788 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_postcopy │ │ │ │ - 6057: 008ff9d4 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper │ │ │ │ + 6057: 008ffa1c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper │ │ │ │ 6058: 00d91cec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_IRQ_EVENT │ │ │ │ - 6059: 0076fea0 220 FUNC GLOBAL DEFAULT 12 tcg_malloc_internal │ │ │ │ + 6059: 0076fee8 220 FUNC GLOBAL DEFAULT 12 tcg_malloc_internal │ │ │ │ 6060: 00c7aae0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_nv_gpudirect_clique │ │ │ │ - 6061: 009b9d68 164 FUNC GLOBAL DEFAULT 12 buffer_init │ │ │ │ + 6061: 009b9db0 164 FUNC GLOBAL DEFAULT 12 buffer_init │ │ │ │ 6062: 00dc6860 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_IMAGE_CACHE_DSTATE │ │ │ │ 6063: 00da0230 68 OBJECT GLOBAL DEFAULT 24 qapi_commands_cxl_trace_events_trace_events │ │ │ │ 6064: 002ac0b0 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_syscall_ret_cb │ │ │ │ 6065: 00d9c2f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_CLEANUP_EVENT │ │ │ │ 6066: 00cb69c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchw_be │ │ │ │ 6067: 00d93b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_DESC_EVENT │ │ │ │ - 6068: 009b1e6c 60 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter_if_inactive │ │ │ │ + 6068: 009b1eb4 60 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter_if_inactive │ │ │ │ 6069: 00d98048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ADMA_EVENT │ │ │ │ - 6070: 0075da08 132 FUNC GLOBAL DEFAULT 12 object_set_properties_from_keyval │ │ │ │ - 6071: 008cefbc 328 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper │ │ │ │ + 6070: 0075da50 132 FUNC GLOBAL DEFAULT 12 object_set_properties_from_keyval │ │ │ │ + 6071: 008cf004 328 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper │ │ │ │ 6072: 00d8eee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZ_LED_WRITE_EVENT │ │ │ │ 6073: 00c7b69c 212 OBJECT GLOBAL DEFAULT 21 user_ops │ │ │ │ 6074: 00dc6dd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_CFG_NONSEC_DSTATE │ │ │ │ - 6075: 0074db38 52 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_enum │ │ │ │ + 6075: 0074db80 52 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_enum │ │ │ │ 6076: 00d91318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_EVENT │ │ │ │ 6077: 00dc668e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_START_DSTATE │ │ │ │ - 6078: 007536bc 128 FUNC GLOBAL DEFAULT 12 resettable_is_in_reset │ │ │ │ + 6078: 00753704 128 FUNC GLOBAL DEFAULT 12 resettable_is_in_reset │ │ │ │ 6079: 00dc748e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_NOTIFIER_ADD_DSTATE │ │ │ │ - 6080: 007a12c8 3832 FUNC GLOBAL DEFAULT 12 vmstate_save_state_v │ │ │ │ + 6080: 007a1310 3832 FUNC GLOBAL DEFAULT 12 vmstate_save_state_v │ │ │ │ 6081: 00dc7e82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_START_DSTATE │ │ │ │ 6082: 00dc6382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_COMPLETE_DSTATE │ │ │ │ - 6083: 00950b74 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsTarget │ │ │ │ + 6083: 00950bbc 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsTarget │ │ │ │ 6084: 00dc6f88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_READ_BD_DSTATE │ │ │ │ 6085: 0029e79c 268 FUNC GLOBAL DEFAULT 12 float32_compare_quiet │ │ │ │ - 6086: 009b4d58 148 FUNC GLOBAL DEFAULT 12 timerlist_free │ │ │ │ - 6087: 008c627c 312 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule │ │ │ │ + 6086: 009b4da0 148 FUNC GLOBAL DEFAULT 12 timerlist_free │ │ │ │ + 6087: 008c62c4 312 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule │ │ │ │ 6088: 0029b4a0 292 FUNC GLOBAL DEFAULT 12 int32_to_float128 │ │ │ │ 6089: 00268e48 328 FUNC GLOBAL DEFAULT 12 cap_disas_host │ │ │ │ 6090: 00dc85ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_FDSETS_DSTATE │ │ │ │ 6091: 00dc80ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QUEUED_PAGE_NOT_DIRTY_DSTATE │ │ │ │ - 6092: 0079908c 204 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotri │ │ │ │ + 6092: 007990d4 204 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotri │ │ │ │ 6093: 00d9c60c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_INTERRUPT_EVENT │ │ │ │ 6094: 00d8d6a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_ERASE_EVENT │ │ │ │ 6095: 00dc78ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_COUNTER_DSTATE │ │ │ │ 6096: 00513fe8 116 FUNC GLOBAL DEFAULT 12 all_cpu_threads_idle │ │ │ │ 6097: 00d9ba78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_UPDATE_EVENT │ │ │ │ 6098: 00dc7d74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PMEM_RESPONSE_DSTATE │ │ │ │ 6099: 00dc7dac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_UNMAP_DONE_DSTATE │ │ │ │ - 6100: 009d7128 588 FUNC GLOBAL DEFAULT 12 vduse_queue_pop │ │ │ │ + 6100: 009d7170 588 FUNC GLOBAL DEFAULT 12 vduse_queue_pop │ │ │ │ 6101: 00d8ac78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_POSTFILL_EVENT │ │ │ │ 6102: 00da3918 88 OBJECT GLOBAL DEFAULT 25 timers_state │ │ │ │ 6103: 004fb3a8 144 FUNC GLOBAL DEFAULT 12 audio_generic_get_buffer_out │ │ │ │ 6104: 00dc633a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_WAIT_DSTATE │ │ │ │ - 6105: 006a8108 1696 FUNC GLOBAL DEFAULT 12 helper_vgmul_vv │ │ │ │ + 6105: 006a8150 1696 FUNC GLOBAL DEFAULT 12 helper_vgmul_vv │ │ │ │ 6106: 00d94ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_MII_WRITE_EVENT │ │ │ │ - 6107: 008529dc 424 FUNC GLOBAL DEFAULT 12 qcow2_write_l1_entry │ │ │ │ + 6107: 00852a24 424 FUNC GLOBAL DEFAULT 12 qcow2_write_l1_entry │ │ │ │ 6108: 00dc62b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_PAIO_SUBMIT_DSTATE │ │ │ │ - 6109: 008f5f68 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_write_threshold │ │ │ │ + 6109: 008f5fb0 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_write_threshold │ │ │ │ 6110: 00da18a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CLIENT_MIGRATE_INFO_EVENT │ │ │ │ - 6111: 007992d8 148 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrs │ │ │ │ + 6111: 00799320 148 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrs │ │ │ │ 6112: 00dc72d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SQID_DSTATE │ │ │ │ - 6113: 00842e3c 20 FUNC GLOBAL DEFAULT 12 qcow2_mark_corrupt │ │ │ │ + 6113: 00842e84 20 FUNC GLOBAL DEFAULT 12 qcow2_mark_corrupt │ │ │ │ 6114: 00389ca8 100 FUNC GLOBAL DEFAULT 12 ide_bus_register_restart_cb │ │ │ │ - 6115: 0079946c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrv │ │ │ │ + 6115: 007994b4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrv │ │ │ │ 6116: 00dc787e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_TIMEOUT_DSTATE │ │ │ │ 6117: 00dc6c34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_CPU_READ_DSTATE │ │ │ │ - 6118: 0077f80c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i32 │ │ │ │ + 6118: 0077f854 104 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i32 │ │ │ │ 6119: 00d8ae88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_HANDLE_COPIED_EVENT │ │ │ │ 6120: 00cf7e04 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsub_vv_b │ │ │ │ 6121: 00dc7b46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_SCHEDULE_STOP_DSTATE │ │ │ │ 6122: 00d8ebe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_EXIT_VGA_MODE_EVENT │ │ │ │ 6123: 00cf7c78 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsub_vv_d │ │ │ │ - 6124: 0074686c 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_le_mmu │ │ │ │ + 6124: 007468b4 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_le_mmu │ │ │ │ 6125: 006024c8 616 FUNC GLOBAL DEFAULT 12 helper_vsxei32_8_v │ │ │ │ 6126: 00d97a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_BUSY_EVENT │ │ │ │ 6127: 00cf7d80 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsub_vv_h │ │ │ │ - 6128: 00925258 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompressionStats │ │ │ │ - 6129: 008cc274 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow │ │ │ │ + 6128: 009252a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompressionStats │ │ │ │ + 6129: 008cc2bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow │ │ │ │ 6130: 00da02f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_POISON_EVENT │ │ │ │ 6131: 00dc7e4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_WAKER_NOMATCH_DSTATE │ │ │ │ - 6132: 008c2344 184 FUNC GLOBAL DEFAULT 12 monitor_data_init │ │ │ │ + 6132: 008c238c 184 FUNC GLOBAL DEFAULT 12 monitor_data_init │ │ │ │ 6133: 00dc7874 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_TIMER_WRITE_DSTATE │ │ │ │ - 6134: 0091d1e8 492 FUNC GLOBAL DEFAULT 12 qapi_event_send_hv_balloon_status_report │ │ │ │ - 6135: 008f765c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsFuse │ │ │ │ + 6134: 0091d230 492 FUNC GLOBAL DEFAULT 12 qapi_event_send_hv_balloon_status_report │ │ │ │ + 6135: 008f76a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsFuse │ │ │ │ 6136: 00dc6cb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_MEM_READ_DSTATE │ │ │ │ 6137: 00dc8336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_MUL_DIV_DSTATE │ │ │ │ - 6138: 00967d68 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions_members │ │ │ │ + 6138: 00967db0 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions_members │ │ │ │ 6139: 00dc8c20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_NEW_MAPPING_DSTATE │ │ │ │ 6140: 002a5760 196 FUNC GLOBAL DEFAULT 12 helper_gvec_nor │ │ │ │ 6141: 002a5238 176 FUNC GLOBAL DEFAULT 12 helper_gvec_not │ │ │ │ 6142: 00dc8c94 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_cxl_c │ │ │ │ 6143: 00d97e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_RESPONSE_PENDING_EVENT │ │ │ │ 6144: 00d9f560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_EVENT │ │ │ │ 6145: 00d95ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_UPDATE_MAPPINGS_ADD_EVENT │ │ │ │ 6146: 00dc7036 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_UNMATCHED_DSTATE │ │ │ │ - 6147: 00967364 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmModelList │ │ │ │ - 6148: 00906e18 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoIVGenAlgo │ │ │ │ - 6149: 00860c80 424 FUNC GLOBAL DEFAULT 12 qcow2_get_last_cluster │ │ │ │ + 6147: 009673ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmModelList │ │ │ │ + 6148: 00906e60 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoIVGenAlgo │ │ │ │ + 6149: 00860cc8 424 FUNC GLOBAL DEFAULT 12 qcow2_get_last_cluster │ │ │ │ 6150: 00cf7cfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsub_vv_w │ │ │ │ 6151: 0063bfbc 332 FUNC GLOBAL DEFAULT 12 helper_vfredosum_vs_d │ │ │ │ 6152: 00d952c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_SIZE_EVENT │ │ │ │ 6153: 00dc85c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COMMAND_LINE_OPTIONS_DSTATE │ │ │ │ 6154: 00d94918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_ENTRY_EVENT │ │ │ │ 6155: 00d98910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_WRITE_IMSK_EVENT │ │ │ │ 6156: 00da17c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_EVENT │ │ │ │ - 6157: 008e09c4 192 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationMode │ │ │ │ + 6157: 008e0a0c 192 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationMode │ │ │ │ 6158: 00dc60d4 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_control_c │ │ │ │ 6159: 00dc83f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_DISABLE_DSTATE │ │ │ │ 6160: 00cb7288 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminb │ │ │ │ - 6161: 00925e44 312 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats │ │ │ │ + 6161: 00925e8c 312 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats │ │ │ │ 6162: 0063bd74 292 FUNC GLOBAL DEFAULT 12 helper_vfredosum_vs_h │ │ │ │ 6163: 00591528 60 FUNC GLOBAL DEFAULT 12 net_client_parse │ │ │ │ 6164: 00dc68c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_INC_INFLIGHT_FENCES_DSTATE │ │ │ │ - 6165: 008ce290 300 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption_members │ │ │ │ + 6165: 008ce2d8 300 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption_members │ │ │ │ 6166: 00d97b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_UNHANDLED_READ_EVENT │ │ │ │ 6167: 00dc6138 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_STATE_TRANSITION_DSTATE │ │ │ │ 6168: 00dc7354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_CFG_DSTATE │ │ │ │ 6169: 00330ed0 36 FUNC GLOBAL DEFAULT 12 rom_reset_order_override │ │ │ │ - 6170: 007633d0 96 FUNC GLOBAL DEFAULT 12 gdb_set_stop_cpu │ │ │ │ + 6170: 00763418 96 FUNC GLOBAL DEFAULT 12 gdb_set_stop_cpu │ │ │ │ 6171: 00dc6312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_WRITE_ERR_DSTATE │ │ │ │ 6172: 005ac048 132 FUNC GLOBAL DEFAULT 12 replay_bh_schedule_oneshot_event │ │ │ │ 6173: 00d8e4b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_REMAP_EVENT │ │ │ │ 6174: 00cec674 132 OBJECT GLOBAL DEFAULT 24 helper_info_vclmulh_vv │ │ │ │ 6175: 00ce5dc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei32_8_v │ │ │ │ 6176: 00474384 204 FUNC GLOBAL DEFAULT 12 sdbus_get_inserted │ │ │ │ 6177: 00d9213c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_TRANSLATE_EVENT │ │ │ │ - 6178: 00b9a2d0 3 OBJECT GLOBAL DEFAULT 14 sense_code_ILLEGAL_REQ_REMOVAL_PREVENTED │ │ │ │ - 6179: 009cc56c 4 FUNC GLOBAL DEFAULT 12 xen_hvm_init_pc │ │ │ │ + 6178: 00b9a328 3 OBJECT GLOBAL DEFAULT 14 sense_code_ILLEGAL_REQ_REMOVAL_PREVENTED │ │ │ │ + 6179: 009cc5b4 4 FUNC GLOBAL DEFAULT 12 xen_hvm_init_pc │ │ │ │ 6180: 00cf2a7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vclmulh_vx │ │ │ │ 6181: 00d9fedc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_JOBS_EVENT │ │ │ │ 6182: 00d9bd70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_UNPLUG_ALL_REQUEST_EVENT │ │ │ │ 6183: 0063be98 292 FUNC GLOBAL DEFAULT 12 helper_vfredosum_vs_w │ │ │ │ 6184: 005a84ac 92 FUNC GLOBAL DEFAULT 12 can_bus_remove_client │ │ │ │ 6185: 00c80afc 12 OBJECT GLOBAL DEFAULT 21 Qcow2OverlapCheckMode_lookup │ │ │ │ 6186: 005af288 44 FUNC GLOBAL DEFAULT 12 qemu_semihosting_enable │ │ │ │ 6187: 0041af64 284 FUNC GLOBAL DEFAULT 12 pci_root_bus_new │ │ │ │ - 6188: 0071caa0 660 FUNC GLOBAL DEFAULT 12 address_space_ldq_cached_slow │ │ │ │ - 6189: 008fe348 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort │ │ │ │ + 6188: 0071cae8 660 FUNC GLOBAL DEFAULT 12 address_space_ldq_cached_slow │ │ │ │ + 6189: 008fe390 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort │ │ │ │ 6190: 00dc7024 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_INVALID_SOF_DSTATE │ │ │ │ - 6191: 009642c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowList │ │ │ │ + 6191: 00964310 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowList │ │ │ │ 6192: 00dc7492 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_MRIF_NOTIFICATION_DSTATE │ │ │ │ 6193: 00dc795a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_EXEC_QUERY_CMD_DSTATE │ │ │ │ 6194: 00d8bd68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_SIZE_FLAGS_EVENT │ │ │ │ 6195: 00d9fd7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ADD_EVENT │ │ │ │ 6196: 00340468 220 FUNC GLOBAL DEFAULT 12 sysbus_realize │ │ │ │ - 6197: 00818418 108 FUNC GLOBAL DEFAULT 12 blk_set_io_limits │ │ │ │ + 6197: 00818460 108 FUNC GLOBAL DEFAULT 12 blk_set_io_limits │ │ │ │ 6198: 00d980d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_SET_VOLTAGE_EVENT │ │ │ │ 6199: 00500720 332 FUNC GLOBAL DEFAULT 12 audio_generic_write │ │ │ │ 6200: 005814e8 176 FUNC GLOBAL DEFAULT 12 hmp_exit_preconfig │ │ │ │ 6201: 00d8ca20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_OVERSIZE_EVENT │ │ │ │ 6202: 00dc6e8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MDM_MEM_READB_DSTATE │ │ │ │ 6203: 005b46c4 156 FUNC GLOBAL DEFAULT 12 qemu_plugin_get_hwaddr │ │ │ │ - 6204: 007b46a4 8 FUNC GLOBAL DEFAULT 12 qio_task_get_source │ │ │ │ + 6204: 007b46ec 8 FUNC GLOBAL DEFAULT 12 qio_task_get_source │ │ │ │ 6205: 00dc791c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_SQ_NOT_EXISTS_DSTATE │ │ │ │ 6206: 0055d7ac 1768 FUNC GLOBAL DEFAULT 12 migrate_caps_check │ │ │ │ 6207: 00d9dda0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_ITERATE_BIG_WAIT_EVENT │ │ │ │ 6208: 005ed900 120 FUNC GLOBAL DEFAULT 12 helper_ctr_clear │ │ │ │ 6209: 00dc846e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_RINGBUF_WRITE_DSTATE │ │ │ │ - 6210: 009bf3bc 200 FUNC GLOBAL DEFAULT 12 qemu_iovec_add │ │ │ │ - 6211: 007f81f0 16 FUNC GLOBAL DEFAULT 12 job_type │ │ │ │ + 6210: 009bf404 200 FUNC GLOBAL DEFAULT 12 qemu_iovec_add │ │ │ │ + 6211: 007f8238 16 FUNC GLOBAL DEFAULT 12 job_type │ │ │ │ 6212: 005142e8 136 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_pre_loadvm │ │ │ │ - 6213: 008e603c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_del_arg_members │ │ │ │ - 6214: 007eaddc 152 FUNC GLOBAL DEFAULT 12 bdrv_op_block_all │ │ │ │ + 6213: 008e6084 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_del_arg_members │ │ │ │ + 6214: 007eae24 152 FUNC GLOBAL DEFAULT 12 bdrv_op_block_all │ │ │ │ 6215: 00d957b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_REQ_COMPLETION_EVENT │ │ │ │ 6216: 00dc6c4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_SELECT_DSTATE │ │ │ │ - 6217: 0092ec4c 1068 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate │ │ │ │ + 6217: 0092ec94 1068 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate │ │ │ │ 6218: 00d8d5e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_WRITE_EVENT │ │ │ │ 6219: 00dc78e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_TPM_COMMAND_DSTATE │ │ │ │ 6220: 00427540 396 FUNC GLOBAL DEFAULT 12 shpc_cap_write_config │ │ │ │ 6221: 00d98ac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_READ_EVENT │ │ │ │ - 6222: 007b18a4 148 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all │ │ │ │ - 6223: 007d3090 8 FUNC GLOBAL DEFAULT 12 nbd_client_owner │ │ │ │ - 6224: 00745194 444 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_be_mmu │ │ │ │ + 6222: 007b18ec 148 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all │ │ │ │ + 6223: 007d30d8 8 FUNC GLOBAL DEFAULT 12 nbd_client_owner │ │ │ │ + 6224: 007451dc 444 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_be_mmu │ │ │ │ 6225: 005abdc8 524 FUNC GLOBAL DEFAULT 12 replay_add_event │ │ │ │ - 6226: 009db2f0 4 OBJECT GLOBAL DEFAULT 14 _IO_stdin_used │ │ │ │ + 6226: 009db340 4 OBJECT GLOBAL DEFAULT 14 _IO_stdin_used │ │ │ │ 6227: 00dc6078 28 OBJECT GLOBAL DEFAULT 25 monitor_lock │ │ │ │ - 6228: 008c4958 92 FUNC GLOBAL DEFAULT 12 qapi_free_numberList │ │ │ │ + 6228: 008c49a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_numberList │ │ │ │ 6229: 00dc6b66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_UNKNOWN_DSTATE │ │ │ │ 6230: 00dc6746 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_FIFO_RX_FULL_DSTATE │ │ │ │ - 6231: 00999b28 116 FUNC GLOBAL DEFAULT 12 slow_bitmap_and │ │ │ │ + 6231: 00999b70 116 FUNC GLOBAL DEFAULT 12 slow_bitmap_and │ │ │ │ 6232: 00dc6a7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KBD_RESET_DSTATE │ │ │ │ 6233: 00dc79e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_DSTATE │ │ │ │ 6234: 00cb793c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orw_be │ │ │ │ 6235: 00dc88d8 4 OBJECT GLOBAL DEFAULT 25 error_guest_name │ │ │ │ 6236: 00591248 320 FUNC GLOBAL DEFAULT 12 net_init_clients │ │ │ │ 6237: 00dc660a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_OVERRUN_DSTATE │ │ │ │ 6238: 004d724c 112 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_id │ │ │ │ 6239: 00d932c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RAISE_IRQ_EVENT │ │ │ │ 6240: 00d9c5bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_QUERY_LPM_EVENT │ │ │ │ 6241: 002984d8 240 FUNC GLOBAL DEFAULT 12 float16_to_uint32_round_to_zero │ │ │ │ 6242: 00dc77c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_FLUSH_TXFIFO_BEGIN_DSTATE │ │ │ │ 6243: 00d96de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_REQ_EVENT │ │ │ │ - 6244: 006cc73c 2520 FUNC GLOBAL DEFAULT 12 vfio_get_dirty_bitmap │ │ │ │ + 6244: 006cc784 2520 FUNC GLOBAL DEFAULT 12 vfio_get_dirty_bitmap │ │ │ │ 6245: 00bd1210 52 OBJECT GLOBAL DEFAULT 21 vmstate_ide_bus │ │ │ │ 6246: 00d9df10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QUEUED_PAGE_NOT_DIRTY_EVENT │ │ │ │ - 6247: 007dbbcc 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_internal_sync │ │ │ │ + 6247: 007dbc14 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_internal_sync │ │ │ │ 6248: 00dc66e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_READ_DSTATE │ │ │ │ 6249: 00d8eb38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_LOG_EVENT │ │ │ │ 6250: 00269828 356 FUNC GLOBAL DEFAULT 12 plugin_disas │ │ │ │ 6251: 00cb1744 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr64v │ │ │ │ 6252: 00d90998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPI_EVENT │ │ │ │ 6253: 00dc7db6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_ATTACH_DSTATE │ │ │ │ 6254: 00dc6b96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_BADREAD_DSTATE │ │ │ │ 6255: 00dc7054 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_FINISHED_DSTATE │ │ │ │ - 6256: 00794120 208 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_ool │ │ │ │ + 6256: 00794168 208 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_ool │ │ │ │ 6257: 00d973c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_ERROR_UNHANDLED_COMMAND_EVENT │ │ │ │ 6258: 00d8afe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_DISMISS_EVENT │ │ │ │ 6259: 003897a8 488 FUNC GLOBAL DEFAULT 12 ide_bus_reset │ │ │ │ 6260: 00d8e6d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DPCD_WRITE_EVENT │ │ │ │ 6261: 006048e4 808 FUNC GLOBAL DEFAULT 12 helper_vl2re16_v │ │ │ │ 6262: 00d97e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_EXT_CSD_UPDATE_EVENT │ │ │ │ - 6263: 007846e4 392 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i64 │ │ │ │ + 6263: 0078472c 392 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i64 │ │ │ │ 6264: 00492ac8 116 FUNC GLOBAL DEFAULT 12 usb_ep_init │ │ │ │ 6265: 005aec48 316 FUNC GLOBAL DEFAULT 12 replay_reverse_step │ │ │ │ 6266: 0033bfa8 244 FUNC GLOBAL DEFAULT 12 qdev_hotplug_allowed │ │ │ │ - 6267: 008ea844 192 FUNC GLOBAL DEFAULT 12 visit_type_PreallocMode │ │ │ │ + 6267: 008ea88c 192 FUNC GLOBAL DEFAULT 12 visit_type_PreallocMode │ │ │ │ 6268: 00d97184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SELATNS_EVENT │ │ │ │ 6269: 002fc67c 128 FUNC GLOBAL DEFAULT 12 aml_call0 │ │ │ │ 6270: 00d9b828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_RESET_FLR_EVENT │ │ │ │ 6271: 00d8c674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKNOD_EVENT │ │ │ │ 6272: 002fc6fc 144 FUNC GLOBAL DEFAULT 12 aml_call1 │ │ │ │ 6273: 00d8b188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STREAM_ONE_ITERATION_EVENT │ │ │ │ 6274: 002fc78c 160 FUNC GLOBAL DEFAULT 12 aml_call2 │ │ │ │ @@ -6281,65 +6281,65 @@ │ │ │ │ 6277: 0051ace8 356 FUNC GLOBAL DEFAULT 12 memory_mapping_filter │ │ │ │ 6278: 00dc61a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_EXTRA_INFO_DSTATE │ │ │ │ 6279: 00dc6d12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_WRITE_DSTATE │ │ │ │ 6280: 002fc990 196 FUNC GLOBAL DEFAULT 12 aml_call5 │ │ │ │ 6281: 002fca54 208 FUNC GLOBAL DEFAULT 12 aml_call6 │ │ │ │ 6282: 00dc6972 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_SEND_ADDRESS_DSTATE │ │ │ │ 6283: 00dc73d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC64_DSTATE │ │ │ │ - 6284: 0098e610 16 FUNC GLOBAL DEFAULT 12 aio_poll_disabled │ │ │ │ - 6285: 007f6624 384 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_sleep │ │ │ │ + 6284: 0098e658 16 FUNC GLOBAL DEFAULT 12 aio_poll_disabled │ │ │ │ + 6285: 007f666c 384 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_sleep │ │ │ │ 6286: 0042d244 168 FUNC GLOBAL DEFAULT 12 pcie_aer_root_reset │ │ │ │ 6287: 00546468 164 FUNC GLOBAL DEFAULT 12 cpu_throttle_stop │ │ │ │ 6288: 00da1124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_RX_FILTER_EVENT │ │ │ │ 6289: 00d9ed84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_CURSOR_EVENT │ │ │ │ - 6290: 008d0d24 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2 │ │ │ │ + 6290: 008d0d6c 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2 │ │ │ │ 6291: 00dc774e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_RESPONSE_PENDING_DSTATE │ │ │ │ 6292: 00dc64b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_REQUEST_DSTATE │ │ │ │ 6293: 00d92a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_CPU_RESET_EVENT │ │ │ │ 6294: 0060d0a8 396 FUNC GLOBAL DEFAULT 12 helper_vsrl_vv_b │ │ │ │ 6295: 00d8fa54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_EOT_EVENT │ │ │ │ 6296: 00d8463c 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_add_drv │ │ │ │ 6297: 00582314 152 FUNC GLOBAL DEFAULT 12 hmp_info_mtree │ │ │ │ - 6298: 0076c9e4 200 FUNC GLOBAL DEFAULT 12 tcg_nb_tbs │ │ │ │ + 6298: 0076ca2c 200 FUNC GLOBAL DEFAULT 12 tcg_nb_tbs │ │ │ │ 6299: 00da0524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_RESUME_EVENT │ │ │ │ 6300: 0060d538 432 FUNC GLOBAL DEFAULT 12 helper_vsrl_vv_d │ │ │ │ 6301: 00d8d1ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_WRITEL_DREG_EVENT │ │ │ │ 6302: 0030ff08 136 FUNC GLOBAL DEFAULT 12 hda_codec_xfer │ │ │ │ 6303: 00d8e4d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MAP_MEMORY_EVENT │ │ │ │ 6304: 0029d2b8 248 FUNC GLOBAL DEFAULT 12 uint8_to_bfloat16 │ │ │ │ - 6305: 009ce778 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstance │ │ │ │ + 6305: 009ce7c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstance │ │ │ │ 6306: 00d93258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_READ_EVENT │ │ │ │ 6307: 00da017c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CHARDEV_EVENT │ │ │ │ - 6308: 0099cbec 252 FUNC GLOBAL DEFAULT 12 warn_report_once_cond │ │ │ │ - 6309: 00943118 320 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties │ │ │ │ + 6308: 0099cc34 252 FUNC GLOBAL DEFAULT 12 warn_report_once_cond │ │ │ │ + 6309: 00943160 320 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties │ │ │ │ 6310: 0060d234 396 FUNC GLOBAL DEFAULT 12 helper_vsrl_vv_h │ │ │ │ 6311: 00d8f964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_WRITE_UNIMPL_EVENT │ │ │ │ - 6312: 00914168 280 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties_members │ │ │ │ + 6312: 009141b0 280 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties_members │ │ │ │ 6313: 00d9d560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_LOOP_EVENT │ │ │ │ 6314: 00d9aa50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_TOO_MANY_PENDING_EVENT │ │ │ │ - 6315: 00971670 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadType │ │ │ │ - 6316: 007c8058 224 FUNC GLOBAL DEFAULT 12 qauthz_list_file_new │ │ │ │ - 6317: 008d1380 964 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo_members │ │ │ │ + 6315: 009716b8 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadType │ │ │ │ + 6316: 007c80a0 224 FUNC GLOBAL DEFAULT 12 qauthz_list_file_new │ │ │ │ + 6317: 008d13c8 964 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo_members │ │ │ │ 6318: 00d969a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_WRITE_DATA_EVENT │ │ │ │ 6319: 00dc8c96 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_replay_c │ │ │ │ - 6320: 0076fd74 300 FUNC GLOBAL DEFAULT 12 tcg_register_thread │ │ │ │ + 6320: 0076fdbc 300 FUNC GLOBAL DEFAULT 12 tcg_register_thread │ │ │ │ 6321: 00d969e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_B0_NOT_SUPPORTED_EVENT │ │ │ │ - 6322: 008be7c0 196 FUNC GLOBAL DEFAULT 12 qmp_chardev_open_file_source │ │ │ │ + 6322: 008be808 196 FUNC GLOBAL DEFAULT 12 qmp_chardev_open_file_source │ │ │ │ 6323: 00dc7fd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_BLOCK_DSTATE │ │ │ │ 6324: 00ce1304 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvt_f_f_v_h │ │ │ │ - 6325: 008e4264 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay │ │ │ │ + 6325: 008e42ac 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay │ │ │ │ 6326: 00d90b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_BADWRITE_EVENT │ │ │ │ 6327: 00dc74fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_CMD_RESP_DSTATE │ │ │ │ 6328: 00382d90 200 FUNC GLOBAL DEFAULT 12 ide_bus_create_drive │ │ │ │ - 6329: 008df8a8 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny_members │ │ │ │ + 6329: 008df8f0 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny_members │ │ │ │ 6330: 0060d3c0 376 FUNC GLOBAL DEFAULT 12 helper_vsrl_vv_w │ │ │ │ 6331: 00d949b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_APROM_WRITEB_EVENT │ │ │ │ 6332: 00d93a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_GREG_WRITE_EVENT │ │ │ │ 6333: 00d9a7e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_ATTACH_EVENT │ │ │ │ - 6334: 009144c8 328 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper │ │ │ │ + 6334: 00914510 328 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper │ │ │ │ 6335: 00d01cd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaesem_vs │ │ │ │ 6336: 00dc7030 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_DESC_DSTATE │ │ │ │ 6337: 00d95034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIORD_TOOSMALL_EVENT │ │ │ │ 6338: 00cb5ad0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchw_le │ │ │ │ 6339: 00ce1280 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvt_f_f_v_w │ │ │ │ 6340: 00d9d490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_SOURCE_INIT_EVENT │ │ │ │ 6341: 00d01ac4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaesem_vv │ │ │ │ @@ -6356,95 +6356,95 @@ │ │ │ │ 6352: 00dc6aac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_FLUSH_DSTATE │ │ │ │ 6353: 00d93d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EICR_EVENT │ │ │ │ 6354: 002ffbf4 136 FUNC GLOBAL DEFAULT 12 aml_object_type │ │ │ │ 6355: 00dc85f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_IOTHREADS_DSTATE │ │ │ │ 6356: 00dc627e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L1_DSTATE │ │ │ │ 6357: 00dc6b0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SYNC_DSTATE │ │ │ │ 6358: 00d8f6c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_DMA_RW_BUF_EVENT │ │ │ │ - 6359: 0090153c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev_backends │ │ │ │ + 6359: 00901584 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev_backends │ │ │ │ 6360: 00dc6fce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_NORXD_DSTATE │ │ │ │ 6361: 00d029b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fnmsub_s │ │ │ │ 6362: 00cb5398 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mov │ │ │ │ 6363: 00d8d7c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_IO_READ_EVENT │ │ │ │ 6364: 00dc68f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_GREATER_THAN_BOUND_DSTATE │ │ │ │ 6365: 00dc6b1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_SOURCE_CONFIG_DSTATE │ │ │ │ 6366: 00cb3214 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs8 │ │ │ │ 6367: 00d9d6d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_RESOLVE_HOST_TRYING_EVENT │ │ │ │ 6368: 00622fb0 420 FUNC GLOBAL DEFAULT 12 helper_vfmul_vv_d │ │ │ │ 6369: 00d8fe90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_CB_DONE_EVENT │ │ │ │ 6370: 00d8bd58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_SOCKET_EVENT │ │ │ │ 6371: 00dc8618 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_OBJECT_ADD_DSTATE │ │ │ │ 6372: 00d9f890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_EJECT_EVENT │ │ │ │ - 6373: 0072a23c 4 FUNC GLOBAL DEFAULT 12 migration_reset_vfio_bytes_transferred │ │ │ │ - 6374: 0070cae8 104 FUNC GLOBAL DEFAULT 12 memory_region_rom_device_set_romd │ │ │ │ + 6373: 0072a284 4 FUNC GLOBAL DEFAULT 12 migration_reset_vfio_bytes_transferred │ │ │ │ + 6374: 0070cb30 104 FUNC GLOBAL DEFAULT 12 memory_region_rom_device_set_romd │ │ │ │ 6375: 00d9e170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_EVENT │ │ │ │ 6376: 005aeb80 200 FUNC GLOBAL DEFAULT 12 hmp_replay_seek │ │ │ │ - 6377: 008b1008 212 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_open │ │ │ │ - 6378: 00915248 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfo │ │ │ │ + 6377: 008b1050 212 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_open │ │ │ │ + 6378: 00915290 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfo │ │ │ │ 6379: 00622c70 436 FUNC GLOBAL DEFAULT 12 helper_vfmul_vv_h │ │ │ │ - 6380: 00911ee8 244 FUNC GLOBAL DEFAULT 12 visit_type_JobInfoList │ │ │ │ - 6381: 009b2e2c 80 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_init │ │ │ │ + 6380: 00911f30 244 FUNC GLOBAL DEFAULT 12 visit_type_JobInfoList │ │ │ │ + 6381: 009b2e74 80 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_init │ │ │ │ 6382: 00d97de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDHCI_WRITE_EVENT │ │ │ │ 6383: 00d95714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_AQATTR_EVENT │ │ │ │ 6384: 00510754 304 FUNC GLOBAL DEFAULT 12 hmp_commit │ │ │ │ - 6385: 00982ab4 92 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new_qmp │ │ │ │ + 6385: 00982afc 92 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new_qmp │ │ │ │ 6386: 00545824 80 FUNC GLOBAL DEFAULT 12 cpr_state_close │ │ │ │ 6387: 002adfd4 64 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_postfork │ │ │ │ 6388: 00dc65ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_VM_STATE_STOPPED_DSTATE │ │ │ │ - 6389: 0094083c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngProperties │ │ │ │ + 6389: 00940884 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngProperties │ │ │ │ 6390: 00dc6f82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_READ_DSTATE │ │ │ │ 6391: 00dc7e92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_RESET_DSTATE │ │ │ │ 6392: 00d969d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_MODE_SENSE_EVENT │ │ │ │ 6393: 00d9f1b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_EVENT_MAP_EVENT │ │ │ │ - 6394: 008173d8 160 FUNC GLOBAL DEFAULT 12 blk_get_flags │ │ │ │ - 6395: 0071e4b0 100 FUNC GLOBAL DEFAULT 12 address_space_stw_be_cached_slow │ │ │ │ + 6394: 00817420 160 FUNC GLOBAL DEFAULT 12 blk_get_flags │ │ │ │ + 6395: 0071e4f8 100 FUNC GLOBAL DEFAULT 12 address_space_stw_be_cached_slow │ │ │ │ 6396: 00d9fefc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCKSTATS_EVENT │ │ │ │ - 6397: 007f4bb8 856 FUNC GLOBAL DEFAULT 12 bdrv_drop_intermediate │ │ │ │ + 6397: 007f4c00 856 FUNC GLOBAL DEFAULT 12 bdrv_drop_intermediate │ │ │ │ 6398: 00d8c424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_SET_DATA_EVENT │ │ │ │ 6399: 0041bbe0 540 FUNC GLOBAL DEFAULT 12 pci_bar_address │ │ │ │ 6400: 0057fe44 520 FUNC GLOBAL DEFAULT 12 qmp_getfd │ │ │ │ - 6401: 007402b0 96 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_data_ra │ │ │ │ - 6402: 008d88fc 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256_members │ │ │ │ + 6401: 007402f8 96 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_data_ra │ │ │ │ + 6402: 008d8944 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256_members │ │ │ │ 6403: 00622e24 396 FUNC GLOBAL DEFAULT 12 helper_vfmul_vv_w │ │ │ │ - 6404: 007a4358 388 FUNC GLOBAL DEFAULT 12 qemu_put_be16 │ │ │ │ + 6404: 007a43a0 388 FUNC GLOBAL DEFAULT 12 qemu_put_be16 │ │ │ │ 6405: 00d9e820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_MAP_WAIT_EVENT │ │ │ │ - 6406: 007f2868 596 FUNC GLOBAL DEFAULT 12 bdrv_open_blockdev_ref │ │ │ │ + 6406: 007f28b0 596 FUNC GLOBAL DEFAULT 12 bdrv_open_blockdev_ref │ │ │ │ 6407: 00dc8bd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT64_DSTATE │ │ │ │ 6408: 00d91e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSINFO_READ_EVENT │ │ │ │ - 6409: 006e3600 32 FUNC GLOBAL DEFAULT 12 virtio_queue_ready │ │ │ │ + 6409: 006e3648 32 FUNC GLOBAL DEFAULT 12 virtio_queue_ready │ │ │ │ 6410: 00cf0454 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrol_vx_b │ │ │ │ 6411: 0041a490 132 FUNC GLOBAL DEFAULT 12 pci_bus_add_fw_cfg_extra_pci_roots │ │ │ │ 6412: 005dcb18 96 FUNC GLOBAL DEFAULT 12 riscv_cpu_vector_enabled │ │ │ │ 6413: 002c9a38 80 FUNC GLOBAL DEFAULT 12 vnc_client_io_error │ │ │ │ 6414: 00dc7664 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_INVALID_READL_DSTATE │ │ │ │ 6415: 00cf02c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrol_vx_d │ │ │ │ 6416: 00d98168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_WRITE_EVENT │ │ │ │ 6417: 00dc7a6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG2_WRITE_DSTATE │ │ │ │ 6418: 00d95c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IO_CMD_EVENT │ │ │ │ - 6419: 007a47dc 200 FUNC GLOBAL DEFAULT 12 qemu_put_counted_string │ │ │ │ + 6419: 007a4824 200 FUNC GLOBAL DEFAULT 12 qemu_put_counted_string │ │ │ │ 6420: 00d9a270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_LOWER_GLOBAL_IRQ_EVENT │ │ │ │ 6421: 0055c6d4 80 FUNC GLOBAL DEFAULT 12 multifd_ram_sync_per_round │ │ │ │ 6422: 005ad37c 124 FUNC GLOBAL DEFAULT 12 replay_char_read_all_save_buf │ │ │ │ - 6423: 00798e98 156 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i32 │ │ │ │ + 6423: 00798ee0 156 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i32 │ │ │ │ 6424: 00cf03d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrol_vx_h │ │ │ │ 6425: 00d9f114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_FORMAT_EVENT │ │ │ │ 6426: 00dc815c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_ADVISE_DSTATE │ │ │ │ - 6427: 0079ae54 20 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_vec │ │ │ │ + 6427: 0079ae9c 20 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_vec │ │ │ │ 6428: 00d912e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_READL_EVENT │ │ │ │ 6429: 00dc68f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_SURFACE_BOUND_EXCEEDED_DSTATE │ │ │ │ - 6430: 009be390 8 FUNC GLOBAL DEFAULT 12 iova_tree_find │ │ │ │ + 6430: 009be3d8 8 FUNC GLOBAL DEFAULT 12 iova_tree_find │ │ │ │ 6431: 00dc661a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_LOST_INTERRUPT_DSTATE │ │ │ │ - 6432: 0093fff8 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetfilterProperties │ │ │ │ + 6432: 00940040 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetfilterProperties │ │ │ │ 6433: 00d97574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_MSG_RING_PUT_EVENT │ │ │ │ - 6434: 007e1190 512 FUNC GLOBAL DEFAULT 12 qmp_job_finalize │ │ │ │ + 6434: 007e11d8 512 FUNC GLOBAL DEFAULT 12 qmp_job_finalize │ │ │ │ 6435: 00d9db90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SET_OUTGOING_CHANNEL_EVENT │ │ │ │ 6436: 00dc6734 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_SET_PARAMS_DSTATE │ │ │ │ 6437: 00d8e728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_BLOCK_MOVE_EVENT │ │ │ │ 6438: 00d9c020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_TO_TARGET_EVENT │ │ │ │ - 6439: 006c4750 152 FUNC GLOBAL DEFAULT 12 virtio_net_set_netclient_name │ │ │ │ + 6439: 006c4798 152 FUNC GLOBAL DEFAULT 12 virtio_net_set_netclient_name │ │ │ │ 6440: 002ed0c0 188 FUNC GLOBAL DEFAULT 12 pdu_free │ │ │ │ 6441: 00dc6fc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_HANDLE_ANNOUNCE_DSTATE │ │ │ │ 6442: 00d84684 12 OBJECT GLOBAL DEFAULT 24 internal_snapshot_drv │ │ │ │ 6443: 0058f0cc 32 FUNC GLOBAL DEFAULT 12 qemu_purge_queued_packets │ │ │ │ 6444: 00304804 32 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_reset │ │ │ │ 6445: 00d8a888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_FINDEJECTABLEOPTICALMEDIA_EVENT │ │ │ │ 6446: 00cf034c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrol_vx_w │ │ │ │ @@ -6453,1013 +6453,1013 @@ │ │ │ │ 6449: 00dc72fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_OFFSET_DSTATE │ │ │ │ 6450: 005ba094 124 FUNC GLOBAL DEFAULT 12 riscv_pmu_ctr_monitor_cycles │ │ │ │ 6451: 00dc7d8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_SWITCH_ADDRESS_SPACE_DSTATE │ │ │ │ 6452: 002bccf4 168 FUNC GLOBAL DEFAULT 12 qmp_change_vnc_password │ │ │ │ 6453: 00d8a250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_IN_BAND_DEQUEUE_EVENT │ │ │ │ 6454: 00d8f2e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_NACK_EVENT │ │ │ │ 6455: 00dc76c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_COMPLETE_DSTATE │ │ │ │ - 6456: 00900244 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper │ │ │ │ + 6456: 0090028c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper │ │ │ │ 6457: 00dc7666 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_READL_DSTATE │ │ │ │ 6458: 0029e8a8 384 FUNC GLOBAL DEFAULT 12 float64_compare │ │ │ │ 6459: 00dc7cda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_DONE_DSTATE │ │ │ │ - 6460: 009625c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfo │ │ │ │ + 6460: 00962608 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfo │ │ │ │ 6461: 0048f018 152 FUNC GLOBAL DEFAULT 12 usb_device_ep_stopped │ │ │ │ 6462: 00ce4ed4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlse16_v │ │ │ │ 6463: 00dc71ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_NOT_XXP_DSTATE │ │ │ │ - 6464: 009278a4 320 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias │ │ │ │ + 6464: 009278ec 320 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias │ │ │ │ 6465: 002fc354 136 FUNC GLOBAL DEFAULT 12 aml_increment │ │ │ │ 6466: 00d945b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_SET_EXT_PARAMS_EVENT │ │ │ │ 6467: 00da1b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_BASELINE_EVENT │ │ │ │ 6468: 0055e50c 36 FUNC GLOBAL DEFAULT 12 migrate_zero_page_detection │ │ │ │ - 6469: 00958cf8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio │ │ │ │ - 6470: 00994a08 180 FUNC GLOBAL DEFAULT 12 qemu_sem_wait │ │ │ │ + 6469: 00958d40 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio │ │ │ │ + 6470: 00994a50 180 FUNC GLOBAL DEFAULT 12 qemu_sem_wait │ │ │ │ 6471: 00d927bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_VCR_EVENT │ │ │ │ 6472: 00dc7498 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_PRI_DSTATE │ │ │ │ 6473: 00dc6948 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_MEM_WRITEL_DSTATE │ │ │ │ 6474: 002baaa8 128 FUNC GLOBAL DEFAULT 12 qemu_default_pixman_format │ │ │ │ - 6475: 0099235c 1916 FUNC GLOBAL DEFAULT 12 qemu_prealloc_mem │ │ │ │ + 6475: 009923a4 1916 FUNC GLOBAL DEFAULT 12 qemu_prealloc_mem │ │ │ │ 6476: 00dc6182 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_INVALID_RLE_DSTATE │ │ │ │ 6477: 0050f384 260 FUNC GLOBAL DEFAULT 12 qmp_blockdev_insert_medium │ │ │ │ 6478: 00dc712e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L3_CSO_DISABLED_DSTATE │ │ │ │ - 6479: 007c5360 16 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_free │ │ │ │ + 6479: 007c53a8 16 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_free │ │ │ │ 6480: 00d9bf80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_SYSTEM_RESET_EVENT │ │ │ │ 6481: 00d9aa20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_PKT_EVENT │ │ │ │ 6482: 00d8af08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DONE_REQ_EVENT │ │ │ │ 6483: 00d99b90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_ADD_CHILD_EVENT │ │ │ │ 6484: 00dc67b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MMIO_IOSFC_WRITE_DSTATE │ │ │ │ 6485: 00cfbf80 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsub_vf_d │ │ │ │ 6486: 00d8eb68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_OVERFLOW_EVENT │ │ │ │ 6487: 00dc68b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CREATE_GUEST_PRIMARY_REST_DSTATE │ │ │ │ 6488: 00dc79f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_STORAGE_IDS_DSTATE │ │ │ │ - 6489: 0093f018 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_del │ │ │ │ + 6489: 0093f060 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_del │ │ │ │ 6490: 00c7f0d8 24 OBJECT GLOBAL DEFAULT 21 blk_exp_nbd │ │ │ │ 6491: 00dc74f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_EVENT_DSTATE │ │ │ │ 6492: 002f9208 316 FUNC GLOBAL DEFAULT 12 v9fs_co_lsetxattr │ │ │ │ 6493: 00dc6ea4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_ECR0_DSTATE │ │ │ │ - 6494: 007a44dc 184 FUNC GLOBAL DEFAULT 12 qemu_put_be32 │ │ │ │ + 6494: 007a4524 184 FUNC GLOBAL DEFAULT 12 qemu_put_be32 │ │ │ │ 6495: 00dc77d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_RX_RECEIVED_DSTATE │ │ │ │ 6496: 00cfc088 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsub_vf_h │ │ │ │ 6497: 002ad25c 260 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_exit_hook │ │ │ │ - 6498: 00980644 312 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new │ │ │ │ + 6498: 0098068c 312 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new │ │ │ │ 6499: 00d99a90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_COMPLETE_EVENT │ │ │ │ 6500: 0063d8e4 412 FUNC GLOBAL DEFAULT 12 helper_vmxnor_mm │ │ │ │ - 6501: 0080ad4c 136 FUNC GLOBAL DEFAULT 12 pr_manager_is_connected │ │ │ │ + 6501: 0080ad94 136 FUNC GLOBAL DEFAULT 12 pr_manager_is_connected │ │ │ │ 6502: 00d99a80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_EMULATED_EVENT │ │ │ │ 6503: 002c7acc 432 FUNC GLOBAL DEFAULT 12 vnc_display_reload_certs │ │ │ │ - 6504: 0077b064 188 FUNC GLOBAL DEFAULT 12 tcg_emit_op │ │ │ │ - 6505: 007b9d80 120 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_encrypt_helper │ │ │ │ + 6504: 0077b0ac 188 FUNC GLOBAL DEFAULT 12 tcg_emit_op │ │ │ │ + 6505: 007b9dc8 120 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_encrypt_helper │ │ │ │ 6506: 00cb817c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgw_le │ │ │ │ 6507: 00dc835a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_RELEASE_BEGIN_DSTATE │ │ │ │ 6508: 00c81060 12 OBJECT GLOBAL DEFAULT 21 QCryptoTLSCredsEndpoint_lookup │ │ │ │ 6509: 004fd0d0 76 FUNC GLOBAL DEFAULT 12 audio_get_pdo_out │ │ │ │ - 6510: 009bb80c 664 FUNC GLOBAL DEFAULT 12 hbitmap_next_zero │ │ │ │ + 6510: 009bb854 664 FUNC GLOBAL DEFAULT 12 hbitmap_next_zero │ │ │ │ 6511: 0055d418 36 FUNC GLOBAL DEFAULT 12 migrate_background_snapshot │ │ │ │ 6512: 00cfc004 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsub_vf_w │ │ │ │ 6513: 00dc7716 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_DIAG_WRITE_DSTATE │ │ │ │ 6514: 00dc7062 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_RXBUFS_DSTATE │ │ │ │ - 6515: 0083a1fc 8 FUNC GLOBAL DEFAULT 12 progress_init │ │ │ │ + 6515: 0083a244 8 FUNC GLOBAL DEFAULT 12 progress_init │ │ │ │ 6516: 00caab4c 12 OBJECT GLOBAL DEFAULT 21 fdmon_poll_ops │ │ │ │ 6517: 00618a54 96 FUNC GLOBAL DEFAULT 12 helper_vmax_vv_b │ │ │ │ 6518: 00618b74 96 FUNC GLOBAL DEFAULT 12 helper_vmax_vv_d │ │ │ │ 6519: 00d96aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_AN_RESP_EVENT │ │ │ │ 6520: 00608a28 96 FUNC GLOBAL DEFAULT 12 helper_vwaddu_wx_b │ │ │ │ - 6521: 00967ee8 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper │ │ │ │ + 6521: 00967f30 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper │ │ │ │ 6522: 00dc77ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_WRITE_DSTATE │ │ │ │ 6523: 00618ab4 96 FUNC GLOBAL DEFAULT 12 helper_vmax_vv_h │ │ │ │ - 6524: 0075a504 328 FUNC GLOBAL DEFAULT 12 object_property_get_bool │ │ │ │ + 6524: 0075a54c 328 FUNC GLOBAL DEFAULT 12 object_property_get_bool │ │ │ │ 6525: 00608a88 96 FUNC GLOBAL DEFAULT 12 helper_vwaddu_wx_h │ │ │ │ 6526: 005bc8d4 104 FUNC GLOBAL DEFAULT 12 riscv_socket_mem_size │ │ │ │ - 6527: 008cf6f8 740 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck_members │ │ │ │ - 6528: 007f8270 124 FUNC GLOBAL DEFAULT 12 job_is_paused │ │ │ │ - 6529: 008d508c 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo_members │ │ │ │ + 6527: 008cf740 740 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck_members │ │ │ │ + 6528: 007f82b8 124 FUNC GLOBAL DEFAULT 12 job_is_paused │ │ │ │ + 6529: 008d50d4 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo_members │ │ │ │ 6530: 004cfe2c 196 FUNC GLOBAL DEFAULT 12 vfio_container_query_dirty_bitmap │ │ │ │ - 6531: 0072ad04 108 FUNC GLOBAL DEFAULT 12 monitor_set_cpu │ │ │ │ + 6531: 0072ad4c 108 FUNC GLOBAL DEFAULT 12 monitor_set_cpu │ │ │ │ 6532: 005ace08 152 FUNC GLOBAL DEFAULT 12 replay_register_char_driver │ │ │ │ - 6533: 00b9a2e0 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_LEN │ │ │ │ + 6533: 00b9a338 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_LEN │ │ │ │ 6534: 00dc62fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_ROOT_ATTACH_DSTATE │ │ │ │ - 6535: 00714ef4 100 FUNC GLOBAL DEFAULT 12 tcg_iommu_free_notifier_list │ │ │ │ + 6535: 00714f3c 100 FUNC GLOBAL DEFAULT 12 tcg_iommu_free_notifier_list │ │ │ │ 6536: 0059efb4 256 FUNC GLOBAL DEFAULT 12 hmp_info_usernet │ │ │ │ - 6537: 006f6bdc 68 FUNC GLOBAL DEFAULT 12 vhost_svq_driver_area_size │ │ │ │ - 6538: 008f2b80 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_cancel │ │ │ │ - 6539: 0081531c 4 FUNC GLOBAL DEFAULT 12 blk_aio_cancel_async │ │ │ │ + 6537: 006f6c24 68 FUNC GLOBAL DEFAULT 12 vhost_svq_driver_area_size │ │ │ │ + 6538: 008f2bc8 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_cancel │ │ │ │ + 6539: 00815364 4 FUNC GLOBAL DEFAULT 12 blk_aio_cancel_async │ │ │ │ 6540: 00618b14 96 FUNC GLOBAL DEFAULT 12 helper_vmax_vv_w │ │ │ │ 6541: 00608ae8 96 FUNC GLOBAL DEFAULT 12 helper_vwaddu_wx_w │ │ │ │ 6542: 00d91dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_MHU_WRITE_EVENT │ │ │ │ 6543: 00cb6a48 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchw_le │ │ │ │ 6544: 00d945c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_READ_PARAMS_EVENT │ │ │ │ 6545: 00da1b8c 4 OBJECT GLOBAL DEFAULT 24 qemu_rec_mutex_trylock_func │ │ │ │ 6546: 00dc7092 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_SET_IAM_DSTATE │ │ │ │ 6547: 00d99f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_STRING_EVENT │ │ │ │ - 6548: 0091ffb0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_kvm │ │ │ │ + 6548: 0091fff8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_kvm │ │ │ │ 6549: 002b0f9c 16 FUNC GLOBAL DEFAULT 12 qemu_console_set_window_id │ │ │ │ 6550: 005ea594 92 FUNC GLOBAL DEFAULT 12 helper_fround_d │ │ │ │ - 6551: 0079336c 288 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i64 │ │ │ │ - 6552: 008ad8ac 528 FUNC GLOBAL DEFAULT 12 blk_lock_medium │ │ │ │ + 6551: 007933b4 288 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i64 │ │ │ │ + 6552: 008ad8f4 528 FUNC GLOBAL DEFAULT 12 blk_lock_medium │ │ │ │ 6553: 00dbd9e0 4 OBJECT GLOBAL DEFAULT 25 kvm_state │ │ │ │ 6554: 00d99248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_EXEC_SCSI_CMD_EVENT │ │ │ │ 6555: 002a988c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub8 │ │ │ │ - 6556: 008e46f8 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify │ │ │ │ + 6556: 008e4740 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify │ │ │ │ 6557: 005eaff0 168 FUNC GLOBAL DEFAULT 12 helper_fround_h │ │ │ │ - 6558: 007a2ec8 88 FUNC GLOBAL DEFAULT 12 qemu_file_set_error_obj │ │ │ │ + 6558: 007a2f10 88 FUNC GLOBAL DEFAULT 12 qemu_file_set_error_obj │ │ │ │ 6559: 00d904c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_PENDING_EVENT │ │ │ │ 6560: 005af674 196 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_block_until_ready │ │ │ │ - 6561: 0090a180 304 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties_members │ │ │ │ - 6562: 00716340 4 FUNC GLOBAL DEFAULT 12 qemu_flush_coalesced_mmio_buffer │ │ │ │ + 6561: 0090a1c8 304 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties_members │ │ │ │ + 6562: 00716388 4 FUNC GLOBAL DEFAULT 12 qemu_flush_coalesced_mmio_buffer │ │ │ │ 6563: 00dc72f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_ZONE_STATE_TRANSITION_DSTATE │ │ │ │ - 6564: 009398ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevDgramOptions │ │ │ │ + 6564: 009398f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevDgramOptions │ │ │ │ 6565: 00d8b238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_LOCK_MEDIUM_EVENT │ │ │ │ 6566: 00515230 12 FUNC GLOBAL DEFAULT 12 vm_shutdown │ │ │ │ 6567: 00c8165c 12 OBJECT GLOBAL DEFAULT 21 RxState_lookup │ │ │ │ 6568: 00dc678c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_READ_DSTATE │ │ │ │ - 6569: 0072c9c0 104 FUNC GLOBAL DEFAULT 12 semihost_sys_read │ │ │ │ + 6569: 0072ca08 104 FUNC GLOBAL DEFAULT 12 semihost_sys_read │ │ │ │ 6570: 00d9f6d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_EXCEPTION_EVENT │ │ │ │ 6571: 00d97534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_NOT_FOUND_EVENT │ │ │ │ 6572: 00dc8216 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_REL_MOTION_DSTATE │ │ │ │ 6573: 00d90ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_SET_IRQ_EVENT │ │ │ │ 6574: 005e9fd8 140 FUNC GLOBAL DEFAULT 12 helper_fround_s │ │ │ │ 6575: 00d93a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_READ_EVENT │ │ │ │ - 6576: 007dbd44 452 FUNC GLOBAL DEFAULT 12 qmp_block_resize │ │ │ │ + 6576: 007dbd8c 452 FUNC GLOBAL DEFAULT 12 qmp_block_resize │ │ │ │ 6577: 002b3600 552 FUNC GLOBAL DEFAULT 12 qemu_console_get_label │ │ │ │ 6578: 004d732c 204 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_bad_features │ │ │ │ 6579: 00dc63aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_START_DSTATE │ │ │ │ 6580: 005ae788 116 FUNC GLOBAL DEFAULT 12 qmp_query_replay │ │ │ │ 6581: 00520e5c 120 FUNC GLOBAL DEFAULT 12 qtest_set_command_cb │ │ │ │ - 6582: 0070bdb4 204 FUNC GLOBAL DEFAULT 12 memory_region_set_ram_discard_manager │ │ │ │ - 6583: 008bb928 136 FUNC GLOBAL DEFAULT 12 qemu_chr_be_event │ │ │ │ + 6582: 0070bdfc 204 FUNC GLOBAL DEFAULT 12 memory_region_set_ram_discard_manager │ │ │ │ + 6583: 008bb970 136 FUNC GLOBAL DEFAULT 12 qemu_chr_be_event │ │ │ │ 6584: 00d9dc30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_ERROR_EVENT │ │ │ │ - 6585: 00798f34 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sari │ │ │ │ + 6585: 00798f7c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sari │ │ │ │ 6586: 00da231c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_ENABLE_WATCH_EVENT │ │ │ │ 6587: 00dc74ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_DSTATE │ │ │ │ 6588: 00d8f164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESPDMA_MEMORY_WRITE_EVENT │ │ │ │ 6589: 005236dc 20 FUNC GLOBAL DEFAULT 12 qemu_add_exit_notifier │ │ │ │ 6590: 00d91008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_ENABLE_IRQ_EVENT │ │ │ │ 6591: 00dc8606 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NETDEV_DEL_DSTATE │ │ │ │ 6592: 00293b98 272 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8_scalbn │ │ │ │ 6593: 00dc6906 2 OBJECT GLOBAL DEFAULT 25 _TRACE_G364FB_WRITE_DSTATE │ │ │ │ - 6594: 0090d74c 28 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability_members │ │ │ │ + 6594: 0090d794 28 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability_members │ │ │ │ 6595: 00dc6686 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_REPORT_COMPLETE_DSTATE │ │ │ │ 6596: 002a257c 324 FUNC GLOBAL DEFAULT 12 propagateFloatx80NaN │ │ │ │ 6597: 00d9d620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_RECVREGRES_EVENT │ │ │ │ 6598: 00c80990 12 OBJECT GLOBAL DEFAULT 21 IscsiTransport_lookup │ │ │ │ 6599: 00d95a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COMPARE_EVENT │ │ │ │ 6600: 00d9ba38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_VECTOR_DO_USE_EVENT │ │ │ │ - 6601: 0084cae4 728 FUNC GLOBAL DEFAULT 12 qcow2_check_bitmaps_refcounts │ │ │ │ + 6601: 0084cb2c 728 FUNC GLOBAL DEFAULT 12 qcow2_check_bitmaps_refcounts │ │ │ │ 6602: 00560644 1028 FUNC GLOBAL DEFAULT 12 postcopy_preempt_thread │ │ │ │ 6603: 00d8b018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_RESUME_EVENT │ │ │ │ 6604: 0033f4dc 148 FUNC GLOBAL DEFAULT 12 qemu_unregister_resettable │ │ │ │ 6605: 00d8c474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_LOAD_EVENT │ │ │ │ - 6606: 00799218 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sars │ │ │ │ + 6606: 00799260 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sars │ │ │ │ 6607: 00dc76f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_CONFIG_SAS_PHY_DSTATE │ │ │ │ 6608: 00cb4294 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub8 │ │ │ │ - 6609: 007993ec 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sarv │ │ │ │ + 6609: 00799434 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sarv │ │ │ │ 6610: 00d9bf00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_MAP_EVENT │ │ │ │ - 6611: 008ea9a0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_set_write_threshold_arg_members │ │ │ │ + 6611: 008ea9e8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_set_write_threshold_arg_members │ │ │ │ 6612: 00dc8354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_BEGIN_DSTATE │ │ │ │ 6613: 00d8da98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DEVICE_DESTROY_EVENT │ │ │ │ - 6614: 008feb7c 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent │ │ │ │ + 6614: 008febc4 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent │ │ │ │ 6615: 0041de64 64 FUNC GLOBAL DEFAULT 12 get_class_desc │ │ │ │ 6616: 00dc7e8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_WDT_READ_DSTATE │ │ │ │ - 6617: 00829584 332 FUNC GLOBAL DEFAULT 12 bdrv_co_ioctl │ │ │ │ + 6617: 008295cc 332 FUNC GLOBAL DEFAULT 12 bdrv_co_ioctl │ │ │ │ 6618: 00d8c9d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_DSM_MEM_ADDR_EVENT │ │ │ │ - 6619: 007e97f4 36 FUNC GLOBAL DEFAULT 12 bdrv_can_write_zeroes_with_unmap │ │ │ │ + 6619: 007e983c 36 FUNC GLOBAL DEFAULT 12 bdrv_can_write_zeroes_with_unmap │ │ │ │ 6620: 005bb91c 804 FUNC GLOBAL DEFAULT 12 riscv_load_kernel │ │ │ │ - 6621: 0076c67c 184 FUNC GLOBAL DEFAULT 12 tcg_tb_insert │ │ │ │ + 6621: 0076c6c4 184 FUNC GLOBAL DEFAULT 12 tcg_tb_insert │ │ │ │ 6622: 00340f74 4 FUNC GLOBAL DEFAULT 12 cxl_fmws_link_targets │ │ │ │ - 6623: 00969c14 92 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfo │ │ │ │ + 6623: 00969c5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfo │ │ │ │ 6624: 00dc624c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_POSTFILL_DSTATE │ │ │ │ 6625: 00d8bfec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OSS_VERSION_EVENT │ │ │ │ 6626: 0047a800 56 FUNC GLOBAL DEFAULT 12 sdhci_common_unrealize │ │ │ │ 6627: 00dc63c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_EXTENTS_DSTATE │ │ │ │ 6628: 00dc6d5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_RAISE_INTERRUPT_DSTATE │ │ │ │ - 6629: 007a4594 48 FUNC GLOBAL DEFAULT 12 qemu_put_be64 │ │ │ │ + 6629: 007a45dc 48 FUNC GLOBAL DEFAULT 12 qemu_put_be64 │ │ │ │ 6630: 00dc7b82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_CHANGE_DSTATE │ │ │ │ - 6631: 00717fdc 168 FUNC GLOBAL DEFAULT 12 qemu_ram_block_host_offset │ │ │ │ + 6631: 00718024 168 FUNC GLOBAL DEFAULT 12 qemu_ram_block_host_offset │ │ │ │ 6632: 00dc6be6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR32_READ_DSTATE │ │ │ │ - 6633: 00740668 116 FUNC GLOBAL DEFAULT 12 cpu_stl_le_data_ra │ │ │ │ + 6633: 007406b0 116 FUNC GLOBAL DEFAULT 12 cpu_stl_le_data_ra │ │ │ │ 6634: 00dc77f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IBEX_SPI_HOST_WRITE_DSTATE │ │ │ │ 6635: 00d9c4c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_IOTLB_MISS_EVENT │ │ │ │ 6636: 00d9e51c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_ICMP_MISCOMPARE_EVENT │ │ │ │ 6637: 002fc294 152 FUNC GLOBAL DEFAULT 12 aml_lless │ │ │ │ - 6638: 008e2a20 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow_members │ │ │ │ - 6639: 008d7fec 324 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror │ │ │ │ + 6638: 008e2a68 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow_members │ │ │ │ + 6639: 008d8034 324 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror │ │ │ │ 6640: 00dc75a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_RANGE_DSTATE │ │ │ │ 6641: 00d9b168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_STATE_NOTIFIER_EVENT │ │ │ │ 6642: 00dc7d78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_STATE_RESPONSE_DSTATE │ │ │ │ 6643: 00d8f004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_EXEC_EVENT │ │ │ │ - 6644: 00995940 232 FUNC GLOBAL DEFAULT 12 qemu_memfd_check │ │ │ │ + 6644: 00995988 232 FUNC GLOBAL DEFAULT 12 qemu_memfd_check │ │ │ │ 6645: 00d8a560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_IS_ALLOWED_EVENT │ │ │ │ 6646: 00dc8bf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_STRUCT_DSTATE │ │ │ │ 6647: 00d8c07c 64 OBJECT GLOBAL DEFAULT 24 backends_trace_events │ │ │ │ - 6648: 00935630 320 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo │ │ │ │ + 6648: 00935678 320 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo │ │ │ │ 6649: 00d8c16c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_SAVING_EVENT │ │ │ │ 6650: 00dc6fe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_XSUM_STUFF_DSTATE │ │ │ │ - 6651: 008ff41c 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper_members │ │ │ │ - 6652: 0098d950 368 FUNC GLOBAL DEFAULT 12 size_to_str │ │ │ │ + 6651: 008ff464 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper_members │ │ │ │ + 6652: 0098d998 368 FUNC GLOBAL DEFAULT 12 size_to_str │ │ │ │ 6653: 00d8b168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COMMIT_ONE_ITERATION_EVENT │ │ │ │ 6654: 00549ab8 64 FUNC GLOBAL DEFAULT 12 file_cleanup_outgoing_migration │ │ │ │ 6655: 00c8195c 12 OBJECT GLOBAL DEFAULT 21 StatsTarget_lookup │ │ │ │ 6656: 00dc804c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_START_DSTATE │ │ │ │ - 6657: 0095e650 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions_members │ │ │ │ + 6657: 0095e698 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions_members │ │ │ │ 6658: 00d95dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_SELECT_EVENT │ │ │ │ 6659: 002b8980 396 FUNC GLOBAL DEFAULT 12 qemu_input_event_sync_impl │ │ │ │ 6660: 00d8a3a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_GARBAGE_EVENT │ │ │ │ 6661: 00dc77e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_READ_RDR_DSTATE │ │ │ │ 6662: 00491760 816 FUNC GLOBAL DEFAULT 12 usb_packet_set_state │ │ │ │ 6663: 0034071c 68 FUNC GLOBAL DEFAULT 12 qdev_add_vm_change_state_handler_full │ │ │ │ 6664: 005ed518 484 FUNC GLOBAL DEFAULT 12 helper_mret │ │ │ │ 6665: 00d97c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REPORT_LUNS_EVENT │ │ │ │ 6666: 00dc80fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QLIST_DSTATE │ │ │ │ - 6667: 0093dfc8 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_connected │ │ │ │ + 6667: 0093e010 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_connected │ │ │ │ 6668: 00da08d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_INJECT_NMI_EVENT │ │ │ │ 6669: 0059adf4 24 FUNC GLOBAL DEFAULT 12 colo_compare_register_notifier │ │ │ │ 6670: 005aca3c 568 FUNC GLOBAL DEFAULT 12 replay_read_input_event │ │ │ │ 6671: 003320dc 176 FUNC GLOBAL DEFAULT 12 hmp_info_cpus │ │ │ │ 6672: 00dc844a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_STOP_DSTATE │ │ │ │ - 6673: 006cc264 72 FUNC GLOBAL DEFAULT 12 vfio_mig_active │ │ │ │ + 6673: 006cc2ac 72 FUNC GLOBAL DEFAULT 12 vfio_mig_active │ │ │ │ 6674: 00d9d2b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_TLS_HANDSHAKE_EVENT │ │ │ │ - 6675: 0094e214 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBase │ │ │ │ + 6675: 0094e25c 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBase │ │ │ │ 6676: 00dc7fe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_RESOLVE_HOST_TRYING_DSTATE │ │ │ │ 6677: 003ca6f8 456 FUNC GLOBAL DEFAULT 12 igb_core_vf_reset │ │ │ │ 6678: 00dc76a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_FINISH_DCMD_DSTATE │ │ │ │ 6679: 00d90b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_SET_MAINT_IRQ_EVENT │ │ │ │ 6680: 00d97ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_WRITE_BLOCK_EVENT │ │ │ │ 6681: 0061e4b4 96 FUNC GLOBAL DEFAULT 12 helper_vasub_vv_b │ │ │ │ - 6682: 008b0c64 100 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_driver │ │ │ │ + 6682: 008b0cac 100 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_driver │ │ │ │ 6683: 00dc7296 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_MGMT_ACTION_DSTATE │ │ │ │ 6684: 003036cc 528 FUNC GLOBAL DEFAULT 12 bios_linker_loader_write_pointer │ │ │ │ 6685: 0054b46c 176 FUNC GLOBAL DEFAULT 12 hmp_info_migrate_capabilities │ │ │ │ - 6686: 0077e1b8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i32 │ │ │ │ + 6686: 0077e200 104 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i32 │ │ │ │ 6687: 0061e5d4 96 FUNC GLOBAL DEFAULT 12 helper_vasub_vv_d │ │ │ │ - 6688: 008f77cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfo │ │ │ │ + 6688: 008f7814 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfo │ │ │ │ 6689: 0062d14c 612 FUNC GLOBAL DEFAULT 12 helper_vfrec7_v_d │ │ │ │ 6690: 00d98128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_EDM_CHANGE_EVENT │ │ │ │ - 6691: 008a5750 8 FUNC GLOBAL DEFAULT 12 laio_has_fua │ │ │ │ + 6691: 008a5798 8 FUNC GLOBAL DEFAULT 12 laio_has_fua │ │ │ │ 6692: 0061e514 96 FUNC GLOBAL DEFAULT 12 helper_vasub_vv_h │ │ │ │ 6693: 005131d0 184 FUNC GLOBAL DEFAULT 12 check_boot_index │ │ │ │ - 6694: 007f82ec 152 FUNC GLOBAL DEFAULT 12 job_is_cancelled │ │ │ │ + 6694: 007f8334 152 FUNC GLOBAL DEFAULT 12 job_is_cancelled │ │ │ │ 6695: 0061f234 96 FUNC GLOBAL DEFAULT 12 helper_vssra_vx_b │ │ │ │ 6696: 002a23ac 72 FUNC GLOBAL DEFAULT 12 float16_squash_input_denormal │ │ │ │ - 6697: 008cad9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MapEntry │ │ │ │ + 6697: 008cade4 92 FUNC GLOBAL DEFAULT 12 qapi_free_MapEntry │ │ │ │ 6698: 0062ccc8 584 FUNC GLOBAL DEFAULT 12 helper_vfrec7_v_h │ │ │ │ - 6699: 009aecb0 268 FUNC GLOBAL DEFAULT 12 uffd_copy_page │ │ │ │ + 6699: 009aecf8 268 FUNC GLOBAL DEFAULT 12 uffd_copy_page │ │ │ │ 6700: 00d8c03c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_WROTE_ZERO_EVENT │ │ │ │ 6701: 00ceefb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsgtu_vx_b │ │ │ │ 6702: 0027ef8c 148 FUNC GLOBAL DEFAULT 12 floatx80_silence_nan │ │ │ │ 6703: 002eaae8 120 FUNC GLOBAL DEFAULT 12 pt_listxattr │ │ │ │ 6704: 0061f354 96 FUNC GLOBAL DEFAULT 12 helper_vssra_vx_d │ │ │ │ - 6705: 008afdd8 596 FUNC GLOBAL DEFAULT 12 blk_truncate │ │ │ │ + 6705: 008afe20 596 FUNC GLOBAL DEFAULT 12 blk_truncate │ │ │ │ 6706: 00ceee28 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsgtu_vx_d │ │ │ │ 6707: 00dc7860 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_WRITE_DSTATE │ │ │ │ 6708: 00dc6c04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IAR0_READ_DSTATE │ │ │ │ - 6709: 00780f58 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i32 │ │ │ │ + 6709: 00780fa0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i32 │ │ │ │ 6710: 00d9222c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_WRITE_EVENT │ │ │ │ 6711: 00d9d4e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_STOP_RAM_EVENT │ │ │ │ 6712: 0061f294 96 FUNC GLOBAL DEFAULT 12 helper_vssra_vx_h │ │ │ │ 6713: 00ceef30 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsgtu_vx_h │ │ │ │ 6714: 00dc8524 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MEMSAVE_DSTATE │ │ │ │ 6715: 00dc673e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_WRITE_DSTATE │ │ │ │ 6716: 00dc804a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_DSTATE │ │ │ │ - 6717: 007b0484 16 FUNC GLOBAL DEFAULT 12 qio_channel_set_follow_coroutine_ctx │ │ │ │ + 6717: 007b04cc 16 FUNC GLOBAL DEFAULT 12 qio_channel_set_follow_coroutine_ctx │ │ │ │ 6718: 00d05928 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_s_lu │ │ │ │ 6719: 005173e4 80 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_finalize │ │ │ │ 6720: 0061e574 96 FUNC GLOBAL DEFAULT 12 helper_vasub_vv_w │ │ │ │ 6721: 00dc85ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CONT_DSTATE │ │ │ │ - 6722: 009b72b0 68 FUNC GLOBAL DEFAULT 12 inet_netfamily │ │ │ │ + 6722: 009b72f8 68 FUNC GLOBAL DEFAULT 12 inet_netfamily │ │ │ │ 6723: 00cb79c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orw_le │ │ │ │ 6724: 0062cf10 572 FUNC GLOBAL DEFAULT 12 helper_vfrec7_v_w │ │ │ │ 6725: 005e829c 268 FUNC GLOBAL DEFAULT 12 riscv_new_csr_seed │ │ │ │ 6726: 00da0220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QMP_CAPABILITIES_EVENT │ │ │ │ 6727: 00d9eaf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_SCANOUT_TEXTURE_EVENT │ │ │ │ 6728: 00dc7216 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_RLEN_TLEN_DSTATE │ │ │ │ 6729: 005003fc 276 FUNC GLOBAL DEFAULT 12 AUD_set_active_in │ │ │ │ 6730: 00da10d8 44 OBJECT GLOBAL DEFAULT 24 qapi_commands_net_trace_events_trace_events │ │ │ │ - 6731: 009ac38c 1800 FUNC GLOBAL DEFAULT 12 interval_tree_remove │ │ │ │ + 6731: 009ac3d4 1800 FUNC GLOBAL DEFAULT 12 interval_tree_remove │ │ │ │ 6732: 00d96c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_SELECTED_EVENT │ │ │ │ 6733: 00632b9c 592 FUNC GLOBAL DEFAULT 12 helper_vmflt_vf_d │ │ │ │ 6734: 0061f2f4 96 FUNC GLOBAL DEFAULT 12 helper_vssra_vx_w │ │ │ │ 6735: 002bceec 184 FUNC GLOBAL DEFAULT 12 qmp_add_client_dbus_display │ │ │ │ 6736: 003bce40 8 FUNC GLOBAL DEFAULT 12 e1000e_core_reset │ │ │ │ 6737: 00ceeeac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsgtu_vx_w │ │ │ │ 6738: 00632694 648 FUNC GLOBAL DEFAULT 12 helper_vmflt_vf_h │ │ │ │ 6739: 0058efd0 108 FUNC GLOBAL DEFAULT 12 qemu_can_receive_packet │ │ │ │ - 6740: 00b2d8c4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_11_len │ │ │ │ + 6740: 00b2d914 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_11_len │ │ │ │ 6741: 00d9a430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_QUEUE_EVENT_EVENT │ │ │ │ 6742: 00d8e918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SEND_EVENTS_EVENT │ │ │ │ 6743: 00dc6b7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INV_DSTATE │ │ │ │ 6744: 005edbcc 84 FUNC GLOBAL DEFAULT 12 helper_hyp_gvma_tlb_flush │ │ │ │ - 6745: 00968030 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper_members │ │ │ │ + 6745: 00968078 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper_members │ │ │ │ 6746: 00da0be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DIRTY_RATE_EVENT │ │ │ │ 6747: 00dc7112 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_POSTPONED_BY_XITR_DSTATE │ │ │ │ 6748: 00cf5af4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsac_vv_d │ │ │ │ 6749: 00d942f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_VLAN_EVENT │ │ │ │ - 6750: 00936164 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_name │ │ │ │ + 6750: 009361ac 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_name │ │ │ │ 6751: 00dc6aa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_AND_HANDLER_DSTATE │ │ │ │ 6752: 0052f9e0 268 FUNC GLOBAL DEFAULT 12 qemu_fdt_add_subnode │ │ │ │ 6753: 0033af30 1324 FUNC GLOBAL DEFAULT 12 numa_complete_configuration │ │ │ │ 6754: 00505e44 172 FUNC GLOBAL DEFAULT 12 chardev_remove_completion │ │ │ │ 6755: 00cf5bfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsac_vv_h │ │ │ │ - 6756: 0071e514 100 FUNC GLOBAL DEFAULT 12 address_space_stq_cached_slow │ │ │ │ + 6756: 0071e55c 100 FUNC GLOBAL DEFAULT 12 address_space_stq_cached_slow │ │ │ │ 6757: 003e2594 76 FUNC GLOBAL DEFAULT 12 desc_ring_ret_credits │ │ │ │ 6758: 0063291c 640 FUNC GLOBAL DEFAULT 12 helper_vmflt_vf_w │ │ │ │ 6759: 00da0354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_GENERAL_MEDIA_EVENT_EVENT │ │ │ │ 6760: 00dc7c9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_FINALIZE_DSTATE │ │ │ │ - 6761: 009a4484 28 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename │ │ │ │ + 6761: 009a44cc 28 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename │ │ │ │ 6762: 00582080 284 FUNC GLOBAL DEFAULT 12 hmp_ioport_read │ │ │ │ 6763: 0033b8b8 88 FUNC GLOBAL DEFAULT 12 ram_block_notifier_remove │ │ │ │ 6764: 00dc7478 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_HPM_READ_DSTATE │ │ │ │ 6765: 00d94b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_READ_EVENT │ │ │ │ 6766: 00d9e220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_LISTEN_EVENT │ │ │ │ - 6767: 0090d254 332 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult_members │ │ │ │ + 6767: 0090d29c 332 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult_members │ │ │ │ 6768: 00dc6a02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_HOST_DSTATE │ │ │ │ 6769: 00ce51ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei32_64_v │ │ │ │ 6770: 00dc74e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_00_DSTATE │ │ │ │ - 6771: 0096ea20 292 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent_members │ │ │ │ - 6772: 00820f7c 184 FUNC GLOBAL DEFAULT 12 block_crypto_create_opts_init │ │ │ │ - 6773: 008c1250 196 FUNC GLOBAL DEFAULT 12 monitor_set_cur │ │ │ │ - 6774: 009988ac 3248 FUNC GLOBAL DEFAULT 12 divu256 │ │ │ │ - 6775: 0098d864 116 FUNC GLOBAL DEFAULT 12 si_prefix │ │ │ │ + 6771: 0096ea68 292 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent_members │ │ │ │ + 6772: 00820fc4 184 FUNC GLOBAL DEFAULT 12 block_crypto_create_opts_init │ │ │ │ + 6773: 008c1298 196 FUNC GLOBAL DEFAULT 12 monitor_set_cur │ │ │ │ + 6774: 009988f4 3248 FUNC GLOBAL DEFAULT 12 divu256 │ │ │ │ + 6775: 0098d8ac 116 FUNC GLOBAL DEFAULT 12 si_prefix │ │ │ │ 6776: 00308f40 144 FUNC GLOBAL DEFAULT 12 pci_register_soundhw │ │ │ │ 6777: 00d91ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_MHU_READ_EVENT │ │ │ │ 6778: 00d8a510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_FILE_REFRESH_EVENT │ │ │ │ 6779: 0063c350 332 FUNC GLOBAL DEFAULT 12 helper_vfredmax_vs_d │ │ │ │ 6780: 00dc6c60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_READ_DSTATE │ │ │ │ 6781: 00dc7f46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_OUTGOING_CONNECTED_DSTATE │ │ │ │ 6782: 00d8aeb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PWRITE_ZEROES_EVENT │ │ │ │ 6783: 00dc63f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_ERR_DSTATE │ │ │ │ - 6784: 0091990c 316 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast │ │ │ │ + 6784: 00919954 316 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast │ │ │ │ 6785: 00dc6826 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ATI_MM_READ_DSTATE │ │ │ │ 6786: 00dc785e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_WRITE_IMSK_DSTATE │ │ │ │ 6787: 0063c108 292 FUNC GLOBAL DEFAULT 12 helper_vfredmax_vs_h │ │ │ │ 6788: 00cf5b78 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsac_vv_w │ │ │ │ - 6789: 009c2208 72 FUNC GLOBAL DEFAULT 12 throttle_enabled │ │ │ │ - 6790: 00814fdc 112 FUNC GLOBAL DEFAULT 12 blk_aio_pwrite_zeroes │ │ │ │ + 6789: 009c2250 72 FUNC GLOBAL DEFAULT 12 throttle_enabled │ │ │ │ + 6790: 00815024 112 FUNC GLOBAL DEFAULT 12 blk_aio_pwrite_zeroes │ │ │ │ 6791: 002adf90 68 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_prefork_lock │ │ │ │ 6792: 00dc6380 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_DSTATE │ │ │ │ 6793: 00d94798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_TCP_EVENT │ │ │ │ 6794: 00da1174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NETDEV_ADD_EVENT │ │ │ │ 6795: 0027ee1c 224 FUNC GLOBAL DEFAULT 12 floatx80_is_quiet_nan │ │ │ │ 6796: 00dc6a10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_IRQ_LOWER_DSTATE │ │ │ │ 6797: 00dc74ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_AIO_SGIO_COMMAND_DSTATE │ │ │ │ - 6798: 00969d84 92 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValue │ │ │ │ + 6798: 00969dcc 92 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValue │ │ │ │ 6799: 00c81aac 12 OBJECT GLOBAL DEFAULT 21 AudioFormat_lookup │ │ │ │ 6800: 002bc480 220 FUNC GLOBAL DEFAULT 12 sendkey_completion │ │ │ │ 6801: 00d8b178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STREAM_START_EVENT │ │ │ │ - 6802: 006a28b4 436 FUNC GLOBAL DEFAULT 12 helper_vbrev8_v_b │ │ │ │ - 6803: 0096d640 244 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2List │ │ │ │ + 6802: 006a28fc 436 FUNC GLOBAL DEFAULT 12 helper_vbrev8_v_b │ │ │ │ + 6803: 0096d688 244 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2List │ │ │ │ 6804: 00509c30 40 FUNC GLOBAL DEFAULT 12 cpu_to_dump16 │ │ │ │ - 6805: 006a2df0 588 FUNC GLOBAL DEFAULT 12 helper_vbrev8_v_d │ │ │ │ + 6805: 006a2e38 588 FUNC GLOBAL DEFAULT 12 helper_vbrev8_v_d │ │ │ │ 6806: 00d9c69c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_EXPIRED_EVENT │ │ │ │ 6807: 00d9ff2c 60 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_export_trace_events_trace_events │ │ │ │ 6808: 00da01d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COMMANDS_EVENT │ │ │ │ 6809: 0063c22c 292 FUNC GLOBAL DEFAULT 12 helper_vfredmax_vs_w │ │ │ │ 6810: 00dc8728 4 OBJECT GLOBAL DEFAULT 25 use_rt_clock │ │ │ │ 6811: 00dc6e48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_GET_NEXT_IRQ_TIME_DSTATE │ │ │ │ - 6812: 006a2a68 460 FUNC GLOBAL DEFAULT 12 helper_vbrev8_v_h │ │ │ │ + 6812: 006a2ab0 460 FUNC GLOBAL DEFAULT 12 helper_vbrev8_v_h │ │ │ │ 6813: 00585760 1412 FUNC GLOBAL DEFAULT 12 qmp_query_command_line_options │ │ │ │ 6814: 00d8e808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_IO_EVENT │ │ │ │ 6815: 00dc647a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_DSTATE │ │ │ │ 6816: 00da1684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_SYNC_CONFIG_EVENT │ │ │ │ - 6817: 007bed38 284 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_new │ │ │ │ - 6818: 009a1104 4 FUNC GLOBAL DEFAULT 12 qemu_opts_free │ │ │ │ + 6817: 007bed80 284 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_new │ │ │ │ + 6818: 009a114c 4 FUNC GLOBAL DEFAULT 12 qemu_opts_free │ │ │ │ 6819: 00d9b228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_END_EVENT │ │ │ │ - 6820: 0077ead8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i32 │ │ │ │ - 6821: 009bc718 20 FUNC GLOBAL DEFAULT 12 hbitmap_is_serializable │ │ │ │ + 6820: 0077eb20 104 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i32 │ │ │ │ + 6821: 009bc760 20 FUNC GLOBAL DEFAULT 12 hbitmap_is_serializable │ │ │ │ 6822: 003284c0 604 FUNC GLOBAL DEFAULT 12 platform_bus_link_device │ │ │ │ 6823: 00d9cf70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_INIT_FULL_EVENT │ │ │ │ 6824: 00dc6bd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_AP_READ_DSTATE │ │ │ │ 6825: 00d9dfd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_GTREE_EVENT │ │ │ │ 6826: 00cb8b48 132 OBJECT GLOBAL DEFAULT 24 helper_info_shr_i64 │ │ │ │ 6827: 00da3a08 16 OBJECT GLOBAL DEFAULT 25 qemu_uuid │ │ │ │ - 6828: 007a6d74 636 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_path │ │ │ │ - 6829: 007c4df0 220 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_write │ │ │ │ + 6828: 007a6dbc 636 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_path │ │ │ │ + 6829: 007c4e38 220 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_write │ │ │ │ 6830: 00d98408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_WRITE_EVENT │ │ │ │ 6831: 00cff8bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulsu_vx_b │ │ │ │ - 6832: 006a2c34 444 FUNC GLOBAL DEFAULT 12 helper_vbrev8_v_w │ │ │ │ + 6832: 006a2c7c 444 FUNC GLOBAL DEFAULT 12 helper_vbrev8_v_w │ │ │ │ 6833: 00dc8302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_DSTATE │ │ │ │ 6834: 00d95884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SETFEAT_TIMESTAMP_EVENT │ │ │ │ 6835: 00d01938 132 OBJECT GLOBAL DEFAULT 24 helper_info_egs_check │ │ │ │ 6836: 00dc77fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_FLASH_READ_DSTATE │ │ │ │ 6837: 00cff838 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulsu_vx_h │ │ │ │ 6838: 00dc74da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_READ_TOC_DSTATE │ │ │ │ 6839: 00d9f8a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_PR_MANAGERS_EVENT │ │ │ │ 6840: 005fa838 112 FUNC GLOBAL DEFAULT 12 helper_vle32_v_mask │ │ │ │ 6841: 00dc7adc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_RESET_DSTATE │ │ │ │ 6842: 00d98710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_COUNTER_WRITTEN_EVENT │ │ │ │ - 6843: 00958a14 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays_members │ │ │ │ + 6843: 00958a5c 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays_members │ │ │ │ 6844: 006138d8 624 FUNC GLOBAL DEFAULT 12 helper_vmseq_vx_b │ │ │ │ 6845: 00dc7250 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_UPDATE_LINK_DSTATE │ │ │ │ 6846: 00dc65e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_INFO_DSTATE │ │ │ │ 6847: 00614028 592 FUNC GLOBAL DEFAULT 12 helper_vmseq_vx_d │ │ │ │ - 6848: 00781d4c 132 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i64 │ │ │ │ + 6848: 00781d94 132 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i64 │ │ │ │ 6849: 00d984e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_SELECT_EVENT │ │ │ │ 6850: 00d947b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EVENT │ │ │ │ - 6851: 009c4f08 420 FUNC GLOBAL DEFAULT 12 vhost_user_server_stop │ │ │ │ + 6851: 009c4f50 420 FUNC GLOBAL DEFAULT 12 vhost_user_server_stop │ │ │ │ 6852: 00613b48 628 FUNC GLOBAL DEFAULT 12 helper_vmseq_vx_h │ │ │ │ 6853: 00dc6d9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_RESET_DSTATE │ │ │ │ 6854: 00d9214c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_MEM_BLOCKED_WRITE_EVENT │ │ │ │ 6855: 002b1008 136 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_qcode │ │ │ │ 6856: 00288e30 424 FUNC GLOBAL DEFAULT 12 float64r32_muladd │ │ │ │ 6857: 00dc75d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SEL_DSTATE │ │ │ │ 6858: 00dc8c64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_AIO_COROUTINE_ENTER_DSTATE │ │ │ │ 6859: 002a5218 16 FUNC GLOBAL DEFAULT 12 helper_gvec_dup16 │ │ │ │ 6860: 002b2304 36 FUNC GLOBAL DEFAULT 12 dpy_ui_info_supported │ │ │ │ - 6861: 009cb898 36 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_group │ │ │ │ + 6861: 009cb8e0 36 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_group │ │ │ │ 6862: 00dc807c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 6863: 00cff7b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulsu_vx_w │ │ │ │ 6864: 00dc6a46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_RESET_DSTATE │ │ │ │ - 6865: 007815b4 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i64 │ │ │ │ + 6865: 007815fc 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i64 │ │ │ │ 6866: 00dc8016 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_ACCEPTED_DSTATE │ │ │ │ - 6867: 009b4eb0 272 FUNC GLOBAL DEFAULT 12 qemu_clock_enable │ │ │ │ + 6867: 009b4ef8 272 FUNC GLOBAL DEFAULT 12 qemu_clock_enable │ │ │ │ 6868: 00dc6e60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_CFG_READ_DSTATE │ │ │ │ - 6869: 00984efc 44 FUNC GLOBAL DEFAULT 12 qdict_first │ │ │ │ - 6870: 00904d80 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfoList │ │ │ │ + 6869: 00984f44 44 FUNC GLOBAL DEFAULT 12 qdict_first │ │ │ │ + 6870: 00904dc8 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfoList │ │ │ │ 6871: 00570ffc 420 FUNC GLOBAL DEFAULT 12 failover_set_state │ │ │ │ 6872: 00613dbc 620 FUNC GLOBAL DEFAULT 12 helper_vmseq_vx_w │ │ │ │ 6873: 00d8b830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_SYNC_EVENT │ │ │ │ 6874: 00d919ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_PROTO_VER_OWN_ID_EVENT │ │ │ │ 6875: 00555110 168 FUNC GLOBAL DEFAULT 12 qmp_migrate_cancel │ │ │ │ 6876: 00dc6c5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_READ_DSTATE │ │ │ │ 6877: 00291bfc 348 FUNC GLOBAL DEFAULT 12 float64_to_float128 │ │ │ │ - 6878: 00776cfc 308 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i32 │ │ │ │ + 6878: 00776d44 308 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i32 │ │ │ │ 6879: 00dc7318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ADDR_WRITE_DSTATE │ │ │ │ 6880: 00dc85ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_CAPABILITIES_DSTATE │ │ │ │ - 6881: 008cf120 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper │ │ │ │ + 6881: 008cf168 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper │ │ │ │ 6882: 00c7c498 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bit │ │ │ │ 6883: 00dc6b52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_READ_DSTATE │ │ │ │ 6884: 00dbda1d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_emit_events_c │ │ │ │ 6885: 00dc6334 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_NET_LISTENER_CALLBACK_DSTATE │ │ │ │ 6886: 00dc6de8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_SET_CHANNEL_DIVIDER_DSTATE │ │ │ │ 6887: 00509c58 40 FUNC GLOBAL DEFAULT 12 cpu_to_dump32 │ │ │ │ - 6888: 00994df4 32 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_add │ │ │ │ + 6888: 00994e3c 32 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_add │ │ │ │ 6889: 00dc6490 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_PRE_SAVE_DSTATE │ │ │ │ - 6890: 00927154 192 FUNC GLOBAL DEFAULT 12 visit_type_MigMode │ │ │ │ - 6891: 008f05c0 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_remove │ │ │ │ + 6890: 0092719c 192 FUNC GLOBAL DEFAULT 12 visit_type_MigMode │ │ │ │ + 6891: 008f0608 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_remove │ │ │ │ 6892: 00d98ab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_WRITE_EVENT │ │ │ │ - 6893: 00746e94 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_be_mmu │ │ │ │ + 6893: 00746edc 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_be_mmu │ │ │ │ 6894: 00d028b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmsub_d │ │ │ │ 6895: 002ffc7c 468 FUNC GLOBAL DEFAULT 12 acpi_table_begin │ │ │ │ 6896: 00dc8018 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_DSTATE │ │ │ │ 6897: 00d02934 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmsub_h │ │ │ │ - 6898: 008bdf20 312 FUNC GLOBAL DEFAULT 12 qmp_add_client_char │ │ │ │ + 6898: 008bdf68 312 FUNC GLOBAL DEFAULT 12 qmp_add_client_char │ │ │ │ 6899: 00dc6218 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_PAGES_DSTATE │ │ │ │ - 6900: 0090c968 1104 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_release_dynamic_capacity │ │ │ │ + 6900: 0090c9b0 1104 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_release_dynamic_capacity │ │ │ │ 6901: 00dc8594 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SET_GLOBAL_DIRTY_LOG_DSTATE │ │ │ │ 6902: 005aa8d4 260 FUNC GLOBAL DEFAULT 12 replay_put_word │ │ │ │ 6903: 00d8aa48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_HANDSHAKE_SUCCESS_EVENT │ │ │ │ 6904: 00bd05f0 52 OBJECT GLOBAL DEFAULT 21 vmstate_i2c_slave │ │ │ │ 6905: 00d96c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_NOP_EVENT │ │ │ │ 6906: 00d0282c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmsub_s │ │ │ │ 6907: 00dc6121 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_tpm_c │ │ │ │ 6908: 00dc839c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_DSTATE │ │ │ │ 6909: 00d8b520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_NET_LISTENER_UNWATCH_EVENT │ │ │ │ 6910: 00dc7d82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_UNPLUG_REQUEST_DSTATE │ │ │ │ - 6911: 008e48bc 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites_members │ │ │ │ + 6911: 008e4904 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites_members │ │ │ │ 6912: 00d9f274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_SWITCH_EVENT │ │ │ │ 6913: 00d99c80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_NAK_EVENT │ │ │ │ 6914: 0054a90c 108 FUNC GLOBAL DEFAULT 12 register_global_state │ │ │ │ 6915: 00d931e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_WRITE_STATUS_EVENT │ │ │ │ 6916: 00dc7fae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_LOOP_DSTATE │ │ │ │ 6917: 0025f140 72 FUNC GLOBAL DEFAULT 12 async_safe_run_on_cpu │ │ │ │ - 6918: 008cb470 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoMirror │ │ │ │ - 6919: 00813e18 184 FUNC GLOBAL DEFAULT 12 blk_set_legacy_dinfo │ │ │ │ + 6918: 008cb4b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoMirror │ │ │ │ + 6919: 00813e60 184 FUNC GLOBAL DEFAULT 12 blk_set_legacy_dinfo │ │ │ │ 6920: 002d7768 276 FUNC GLOBAL DEFAULT 12 palette_put │ │ │ │ - 6921: 009b38bc 104 FUNC GLOBAL DEFAULT 12 qemu_coroutine_switch │ │ │ │ + 6921: 009b3904 104 FUNC GLOBAL DEFAULT 12 qemu_coroutine_switch │ │ │ │ 6922: 002adb70 160 FUNC GLOBAL DEFAULT 12 qemu_plugin_flush_cb │ │ │ │ - 6923: 008cca00 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS │ │ │ │ + 6923: 008cca48 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS │ │ │ │ 6924: 00d8af78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_DO_SUBMIT_DONE_EVENT │ │ │ │ 6925: 00d8cb20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REG_WRITE_EVENT │ │ │ │ - 6926: 00939e48 28 FUNC GLOBAL DEFAULT 12 visit_type_String_members │ │ │ │ + 6926: 00939e90 28 FUNC GLOBAL DEFAULT 12 visit_type_String_members │ │ │ │ 6927: 002a4bb4 160 FUNC GLOBAL DEFAULT 12 helper_gvec_neg16 │ │ │ │ 6928: 00ce3bc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl4re8_v │ │ │ │ 6929: 002a5178 160 FUNC GLOBAL DEFAULT 12 helper_gvec_dup32 │ │ │ │ - 6930: 00940784 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericInitiatorProperties │ │ │ │ + 6930: 009407cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericInitiatorProperties │ │ │ │ 6931: 00da0ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_LOAD_DEVICES_STATE_EVENT │ │ │ │ 6932: 00ce4cc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmv_v_x_b │ │ │ │ 6933: 00d8caa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_RESET_IN_EVENT │ │ │ │ 6934: 00cb2950 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl8i │ │ │ │ - 6935: 00915ce4 316 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty │ │ │ │ + 6935: 00915d2c 316 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty │ │ │ │ 6936: 00ce4b38 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmv_v_x_d │ │ │ │ 6937: 0055051c 120 FUNC GLOBAL DEFAULT 12 migration_fd_process_incoming │ │ │ │ - 6938: 00908d28 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockLUKSKeyslotState │ │ │ │ + 6938: 00908d70 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockLUKSKeyslotState │ │ │ │ 6939: 0053b53c 108 FUNC GLOBAL DEFAULT 12 tpm_backend_get_type │ │ │ │ - 6940: 00934dbc 256 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo_members │ │ │ │ + 6940: 00934e04 256 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo_members │ │ │ │ 6941: 00ce4c40 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmv_v_x_h │ │ │ │ - 6942: 009c6230 4044 FUNC GLOBAL DEFAULT 12 qemu_vfio_open_pci │ │ │ │ - 6943: 007e9d9c 16 FUNC GLOBAL DEFAULT 12 bdrv_is_inactive │ │ │ │ - 6944: 00826b2c 332 FUNC GLOBAL DEFAULT 12 bdrv_make_request_serialising │ │ │ │ + 6942: 009c6278 4044 FUNC GLOBAL DEFAULT 12 qemu_vfio_open_pci │ │ │ │ + 6943: 007e9de4 16 FUNC GLOBAL DEFAULT 12 bdrv_is_inactive │ │ │ │ + 6944: 00826b74 332 FUNC GLOBAL DEFAULT 12 bdrv_make_request_serialising │ │ │ │ 6945: 00dc7a18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SENSE_DSTATE │ │ │ │ 6946: 00d8cd70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_PC_DIMM_DELETED_EVENT │ │ │ │ 6947: 00dc6d54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_READ_DSTATE │ │ │ │ - 6948: 00781ed8 332 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i64 │ │ │ │ + 6948: 00781f20 332 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i64 │ │ │ │ 6949: 00cb46b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls8 │ │ │ │ 6950: 00dc75a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_SEG_EXT_DSTATE │ │ │ │ 6951: 00d97754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_GET_INFO_EVENT │ │ │ │ 6952: 00d94be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_READ_EVENT │ │ │ │ 6953: 00522774 24 FUNC GLOBAL DEFAULT 12 qemu_shutdown_requested_get │ │ │ │ 6954: 00cb2110 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl8v │ │ │ │ - 6955: 007e1bc4 28 FUNC GLOBAL DEFAULT 12 os_set_daemonize │ │ │ │ - 6956: 0070c1f0 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_unregister_listener │ │ │ │ + 6955: 007e1c0c 28 FUNC GLOBAL DEFAULT 12 os_set_daemonize │ │ │ │ + 6956: 0070c238 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_unregister_listener │ │ │ │ 6957: 00d8a120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_PURPOSE_EVENT │ │ │ │ 6958: 00522acc 516 FUNC GLOBAL DEFAULT 12 qemu_system_wakeup_request │ │ │ │ - 6959: 007ec78c 96 FUNC GLOBAL DEFAULT 12 bdrv_unref_child │ │ │ │ + 6959: 007ec7d4 96 FUNC GLOBAL DEFAULT 12 bdrv_unref_child │ │ │ │ 6960: 00d95344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_CQID_EVENT │ │ │ │ - 6961: 007df758 64 FUNC GLOBAL DEFAULT 12 nbd_server_is_running │ │ │ │ + 6961: 007df7a0 64 FUNC GLOBAL DEFAULT 12 nbd_server_is_running │ │ │ │ 6962: 00ce4bbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmv_v_x_w │ │ │ │ 6963: 0049353c 132 FUNC GLOBAL DEFAULT 12 usb_ep_find_packet_by_id │ │ │ │ 6964: 003e7ebc 400 FUNC GLOBAL DEFAULT 12 can_sja_mem_read │ │ │ │ 6965: 00c7c01c 48 OBJECT GLOBAL DEFAULT 21 unassigned_mem_ops │ │ │ │ 6966: 00dc7556 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_STATUS_DSTATE │ │ │ │ 6967: 0058c960 160 FUNC GLOBAL DEFAULT 12 netdev_add_completion │ │ │ │ - 6968: 008e4b90 936 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug_members │ │ │ │ + 6968: 008e4bd8 936 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug_members │ │ │ │ 6969: 005e84d8 324 FUNC GLOBAL DEFAULT 12 riscv_csrrw │ │ │ │ 6970: 00dc762e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DATA_DSTATE │ │ │ │ 6971: 00cfadf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsll_vx_b │ │ │ │ 6972: 00dc85a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_CANCEL_DSTATE │ │ │ │ 6973: 005dc9a4 276 FUNC GLOBAL DEFAULT 12 riscv_cpu_vsirq_pending │ │ │ │ 6974: 00dc7ff2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_INIT_RAM_BLOCKS_DSTATE │ │ │ │ 6975: 00d8bb38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_NEW_STYLE_SIZE_FLAGS_EVENT │ │ │ │ 6976: 00d93e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MAC_SET_PERMANENT_EVENT │ │ │ │ 6977: 00cb8f68 132 OBJECT GLOBAL DEFAULT 24 helper_info_rem_i32 │ │ │ │ 6978: 00cfad74 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsll_vx_h │ │ │ │ 6979: 00dc7b58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PACKET_ACTION_DSTATE │ │ │ │ - 6980: 007f84f4 76 FUNC GLOBAL DEFAULT 12 job_is_completed_locked │ │ │ │ + 6980: 007f853c 76 FUNC GLOBAL DEFAULT 12 job_is_completed_locked │ │ │ │ 6981: 00d9e310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_END_EVENT │ │ │ │ 6982: 00dc822a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_DISCARD_DSTATE │ │ │ │ 6983: 00dc6ece 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SRAMC_READ_DSTATE │ │ │ │ 6984: 002d7968 132 FUNC GLOBAL DEFAULT 12 palette_color │ │ │ │ 6985: 00d9b458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_EXIT_EVENT │ │ │ │ 6986: 003dd9dc 508 FUNC GLOBAL DEFAULT 12 vhost_net_stop │ │ │ │ 6987: 00d8c2a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_UNSPEC_EVENT │ │ │ │ 6988: 00dc7390 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CMD_SET_DSTATE │ │ │ │ 6989: 005127e8 328 FUNC GLOBAL DEFAULT 12 hmp_change_medium │ │ │ │ 6990: 00d9a560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_COMPLETE_EVENT │ │ │ │ 6991: 00db5678 4 OBJECT GLOBAL DEFAULT 25 vfio_device_list │ │ │ │ 6992: 00dc7d6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPIO_STOP_DSTATE │ │ │ │ - 6993: 007b9eb4 188 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt_helper │ │ │ │ + 6993: 007b9efc 188 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt_helper │ │ │ │ 6994: 00d98a80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_TIMER_RESET_EVENT │ │ │ │ - 6995: 0091ae28 320 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo │ │ │ │ + 6995: 0091ae70 320 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo │ │ │ │ 6996: 00dc7c5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_CLEANUP_DSTATE │ │ │ │ 6997: 00543eac 464 FUNC GLOBAL DEFAULT 12 migration_block_inactivate │ │ │ │ 6998: 00491c84 240 FUNC GLOBAL DEFAULT 12 usb_packet_setup │ │ │ │ - 6999: 0099baa8 164 FUNC GLOBAL DEFAULT 12 error_setg_internal │ │ │ │ - 7000: 008db068 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions_members │ │ │ │ + 6999: 0099baf0 164 FUNC GLOBAL DEFAULT 12 error_setg_internal │ │ │ │ + 7000: 008db0b0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions_members │ │ │ │ 7001: 00cfacf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsll_vx_w │ │ │ │ 7002: 00dc6b40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_PENDING_DSTATE │ │ │ │ 7003: 00dc6114 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_audio_c │ │ │ │ 7004: 00512a30 136 FUNC GLOBAL DEFAULT 12 qemu_add_balloon_handler │ │ │ │ - 7005: 009cc630 712 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_general_media_event_arg_members │ │ │ │ - 7006: 00776e30 616 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i64 │ │ │ │ - 7007: 00815f48 16 FUNC GLOBAL DEFAULT 12 blk_is_writable │ │ │ │ + 7005: 009cc678 712 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_general_media_event_arg_members │ │ │ │ + 7006: 00776e78 616 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i64 │ │ │ │ + 7007: 00815f90 16 FUNC GLOBAL DEFAULT 12 blk_is_writable │ │ │ │ 7008: 00dc8bf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_STRUCT_DSTATE │ │ │ │ 7009: 00dc8228 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_TYPE_DSTATE │ │ │ │ - 7010: 0094f1f0 28 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper_members │ │ │ │ - 7011: 007576f4 160 FUNC GLOBAL DEFAULT 12 object_register_sugar_prop │ │ │ │ + 7010: 0094f238 28 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper_members │ │ │ │ + 7011: 0075773c 160 FUNC GLOBAL DEFAULT 12 object_register_sugar_prop │ │ │ │ 7012: 00dc6830 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_GR_DSTATE │ │ │ │ 7013: 00d94518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_ISCSI_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ 7014: 00db58f8 56 OBJECT GLOBAL DEFAULT 25 xbzrle_counters │ │ │ │ 7015: 00dc6500 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LINK_DSTATE │ │ │ │ 7016: 0042ae6c 192 FUNC GLOBAL DEFAULT 12 pcie_cap_arifwd_reset │ │ │ │ 7017: 002a4c54 160 FUNC GLOBAL DEFAULT 12 helper_gvec_neg32 │ │ │ │ 7018: 00dc6a5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_WRITEL_DSTATE │ │ │ │ 7019: 00dc746e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_RTC_READ_DSTATE │ │ │ │ 7020: 00dc74a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_REALIZE_BLOCKSIZE_DSTATE │ │ │ │ 7021: 00509c80 60 FUNC GLOBAL DEFAULT 12 cpu_to_dump64 │ │ │ │ - 7022: 0077f584 272 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i32 │ │ │ │ + 7022: 0077f5cc 272 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i32 │ │ │ │ 7023: 00d95fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_MEM_WRITE_EVENT │ │ │ │ 7024: 00dc7ed2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_GPIO_SET_OUTPUT_DSTATE │ │ │ │ 7025: 00da13c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATUS_EVENT │ │ │ │ - 7026: 008d2794 92 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo_members │ │ │ │ + 7026: 008d27dc 92 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo_members │ │ │ │ 7027: 00c80960 12 OBJECT GLOBAL DEFAULT 21 RbdAuthMode_lookup │ │ │ │ 7028: 004943ec 2404 FUNC GLOBAL DEFAULT 12 usb_desc_get_descriptor │ │ │ │ 7029: 00dc65be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_WRITE_SLOT_DSTATE │ │ │ │ 7030: 00dc82f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPM_SAVE_DSTATE │ │ │ │ 7031: 00d9a930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_INIT_TIME_EVENT │ │ │ │ 7032: 002b3990 308 FUNC GLOBAL DEFAULT 12 dpy_gfx_update │ │ │ │ 7033: 00cba354 96 OBJECT GLOBAL DEFAULT 24 hw_compat_6_0 │ │ │ │ 7034: 00dc69ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_DSTATE │ │ │ │ 7035: 00cba3b4 32 OBJECT GLOBAL DEFAULT 24 hw_compat_6_1 │ │ │ │ 7036: 00da03a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_EVENT │ │ │ │ 7037: 0054cc1c 164 FUNC GLOBAL DEFAULT 12 hmp_x_colo_lost_heartbeat │ │ │ │ 7038: 00dc7486 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_ATS_DSTATE │ │ │ │ 7039: 00cba3d4 16 OBJECT GLOBAL DEFAULT 24 hw_compat_6_2 │ │ │ │ 7040: 00dc6f0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_DISCONNECT_DSTATE │ │ │ │ - 7041: 007afdd8 36 FUNC GLOBAL DEFAULT 12 qio_channel_set_feature │ │ │ │ + 7041: 007afe20 36 FUNC GLOBAL DEFAULT 12 qio_channel_set_feature │ │ │ │ 7042: 004d34a4 48 FUNC GLOBAL DEFAULT 12 vfio_migration_exit │ │ │ │ 7043: 00dc7736 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DEQUEUE_DSTATE │ │ │ │ 7044: 00d9dae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_VM_STOP_EVENT │ │ │ │ - 7045: 0086c23c 16 FUNC GLOBAL DEFAULT 12 throttle_group_get_name │ │ │ │ + 7045: 0086c284 16 FUNC GLOBAL DEFAULT 12 throttle_group_get_name │ │ │ │ 7046: 00d8d544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_CONNECT_EVENT │ │ │ │ - 7047: 00716738 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_idstr │ │ │ │ - 7048: 008e8a6c 592 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx_members │ │ │ │ + 7047: 00716780 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_idstr │ │ │ │ + 7048: 008e8ab4 592 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx_members │ │ │ │ 7049: 00d90f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_PMR_WRITE_EVENT │ │ │ │ - 7050: 00868218 128 FUNC GLOBAL DEFAULT 12 reqlist_init_req │ │ │ │ + 7050: 00868260 128 FUNC GLOBAL DEFAULT 12 reqlist_init_req │ │ │ │ 7051: 00dc84ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DUMP_DSTATE │ │ │ │ 7052: 00533030 8 FUNC GLOBAL DEFAULT 12 cryptodev_backend_is_used │ │ │ │ 7053: 00d93ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_UNDEFINED_EVENT │ │ │ │ 7054: 00dc7cc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_READ_DSTATE │ │ │ │ 7055: 00da00bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_REMOVE_EVENT │ │ │ │ 7056: 00d9aab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_READ_ERROR_EVENT │ │ │ │ 7057: 00d93658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RESET_EVENT │ │ │ │ 7058: 0062dbb8 424 FUNC GLOBAL DEFAULT 12 helper_vfmin_vf_d │ │ │ │ 7059: 005182c4 164 FUNC GLOBAL DEFAULT 12 dirtylimit_set_all │ │ │ │ - 7060: 00751610 76 FUNC GLOBAL DEFAULT 12 qdev_unplug_blocked │ │ │ │ + 7060: 00751658 76 FUNC GLOBAL DEFAULT 12 qdev_unplug_blocked │ │ │ │ 7061: 00d9a120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_CHILD_DETACH_EVENT │ │ │ │ 7062: 00d8b1a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_COPY_RANGE_FROM_EVENT │ │ │ │ 7063: 00da1cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT32_EVENT │ │ │ │ 7064: 00631604 592 FUNC GLOBAL DEFAULT 12 helper_vmfne_vv_d │ │ │ │ 7065: 00dc7c40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_STATE_NOTIFIER_DSTATE │ │ │ │ 7066: 00dc6176 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_HANDLER_DSTATE │ │ │ │ 7067: 00dc7cf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_WRITE_DSTATE │ │ │ │ 7068: 0062d894 424 FUNC GLOBAL DEFAULT 12 helper_vfmin_vf_h │ │ │ │ 7069: 0063116c 588 FUNC GLOBAL DEFAULT 12 helper_vmfne_vv_h │ │ │ │ - 7070: 008c9d00 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_io_throttle │ │ │ │ + 7070: 008c9d48 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_io_throttle │ │ │ │ 7071: 00d8bfbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_READ_EVENT │ │ │ │ 7072: 00304254 260 FUNC GLOBAL DEFAULT 12 acpi_get_slic_oem │ │ │ │ 7073: 0039cf80 128 FUNC GLOBAL DEFAULT 12 ne2000_reset │ │ │ │ 7074: 00d9602c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_SET_ALARM_EVENT │ │ │ │ 7075: 003dd60c 4 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_mask │ │ │ │ 7076: 002a50d0 168 FUNC GLOBAL DEFAULT 12 helper_gvec_dup64 │ │ │ │ - 7077: 009a2fa8 120 FUNC GLOBAL DEFAULT 12 call_rcu1 │ │ │ │ + 7077: 009a2ff0 120 FUNC GLOBAL DEFAULT 12 call_rcu1 │ │ │ │ 7078: 00dc0620 22608 OBJECT GLOBAL DEFAULT 25 tcg_init_ctx │ │ │ │ 7079: 00dc7d38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_SETUP_DSTATE │ │ │ │ 7080: 005ea188 28 FUNC GLOBAL DEFAULT 12 helper_fminm_d │ │ │ │ - 7081: 009cb86c 44 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_pattern │ │ │ │ + 7081: 009cb8b4 44 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_pattern │ │ │ │ 7082: 00dc7d72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PMEM_FLUSH_DONE_DSTATE │ │ │ │ 7083: 00dc7fca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_SENDREG_DSTATE │ │ │ │ 7084: 0043584c 2684 FUNC GLOBAL DEFAULT 12 scsi_req_new │ │ │ │ 7085: 005ea9b8 184 FUNC GLOBAL DEFAULT 12 helper_fminm_h │ │ │ │ - 7086: 009cc568 4 FUNC GLOBAL DEFAULT 12 xen_register_framebuffer │ │ │ │ + 7086: 009cc5b0 4 FUNC GLOBAL DEFAULT 12 xen_register_framebuffer │ │ │ │ 7087: 0062da3c 380 FUNC GLOBAL DEFAULT 12 helper_vfmin_vf_w │ │ │ │ 7088: 00d9b6d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_PROBE_EVENT │ │ │ │ 7089: 00dc640a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_LOOP_RET_DSTATE │ │ │ │ - 7090: 00ba9dc4 256 OBJECT GLOBAL DEFAULT 14 sm4_sbox │ │ │ │ + 7090: 00ba9e1c 256 OBJECT GLOBAL DEFAULT 14 sm4_sbox │ │ │ │ 7091: 006313b8 588 FUNC GLOBAL DEFAULT 12 helper_vmfne_vv_w │ │ │ │ 7092: 00d977e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_UNHANDLED_EVENT │ │ │ │ 7093: 00d91c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_SECONDS_READ_EVENT │ │ │ │ - 7094: 0098e0c4 424 FUNC GLOBAL DEFAULT 12 mod_utf8_encode │ │ │ │ + 7094: 0098e10c 424 FUNC GLOBAL DEFAULT 12 mod_utf8_encode │ │ │ │ 7095: 005e9918 120 FUNC GLOBAL DEFAULT 12 helper_fminm_s │ │ │ │ 7096: 00d98820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_PWM_READ_EVENT │ │ │ │ 7097: 00dc61fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CHECK_HOST_KEY_KNOWNHOSTS_DSTATE │ │ │ │ 7098: 0060fe1c 392 FUNC GLOBAL DEFAULT 12 helper_vnsra_wx_b │ │ │ │ 7099: 00d9c5dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_STOP_EVENT │ │ │ │ 7100: 00dc6cfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSB_WRITE_DSTATE │ │ │ │ - 7101: 0078bf64 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i64_chk │ │ │ │ - 7102: 008c7984 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_TRAY_MOVED_arg_members │ │ │ │ - 7103: 00746400 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_le_mmu │ │ │ │ + 7101: 0078bfac 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i64_chk │ │ │ │ + 7102: 008c79cc 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_TRAY_MOVED_arg_members │ │ │ │ + 7103: 00746448 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_le_mmu │ │ │ │ 7104: 00508c04 680 FUNC GLOBAL DEFAULT 12 qemu_fsdev_add │ │ │ │ 7105: 00dc634a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_PARTIAL_DECODE_DSTATE │ │ │ │ 7106: 00dc7ef2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_FLUSH_BLKS_DSTATE │ │ │ │ 7107: 00dc7bd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_RESET_DSTATE │ │ │ │ 7108: 0060ffa4 360 FUNC GLOBAL DEFAULT 12 helper_vnsra_wx_h │ │ │ │ - 7109: 00814198 108 FUNC GLOBAL DEFAULT 12 blk_replace_bs │ │ │ │ + 7109: 008141e0 108 FUNC GLOBAL DEFAULT 12 blk_replace_bs │ │ │ │ 7110: 005b2e54 156 FUNC GLOBAL DEFAULT 12 tcg_cpu_exec │ │ │ │ 7111: 00cb7ff0 132 OBJECT GLOBAL DEFAULT 24 helper_info_nonatomic_cmpxchgo │ │ │ │ 7112: 00dc83d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ 7113: 00308ddc 356 FUNC GLOBAL DEFAULT 12 qmp_query_acpi_ospm_status │ │ │ │ - 7114: 0098385c 8 FUNC GLOBAL DEFAULT 12 qmp_command_name │ │ │ │ - 7115: 008ea078 452 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IMAGE_CORRUPTED_arg_members │ │ │ │ + 7114: 009838a4 8 FUNC GLOBAL DEFAULT 12 qmp_command_name │ │ │ │ + 7115: 008ea0c0 452 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IMAGE_CORRUPTED_arg_members │ │ │ │ 7116: 003729e0 472 FUNC GLOBAL DEFAULT 12 vga_common_reset │ │ │ │ 7117: 0055d6c4 36 FUNC GLOBAL DEFAULT 12 migrate_zero_copy_send │ │ │ │ 7118: 00dc6c3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_SET_IRQ_DSTATE │ │ │ │ 7119: 00d99f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_CONFIG_EVENT │ │ │ │ 7120: 00dc856a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 7121: 00d976f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_FRAME_EVENT │ │ │ │ 7122: 004156cc 72 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_map │ │ │ │ - 7123: 008fbc40 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHub │ │ │ │ + 7123: 008fbc88 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHub │ │ │ │ 7124: 00dc6840 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_UPDATE_AREA_DONE_DSTATE │ │ │ │ - 7125: 0080a660 492 FUNC GLOBAL DEFAULT 12 scsi_sense_from_errno │ │ │ │ + 7125: 0080a6a8 492 FUNC GLOBAL DEFAULT 12 scsi_sense_from_errno │ │ │ │ 7126: 00d91128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_SET_IRQ_EVENT │ │ │ │ 7127: 00dc728a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_W1C_UNSUPPORTED_DSTATE │ │ │ │ 7128: 00cb8d58 132 OBJECT GLOBAL DEFAULT 24 helper_info_rem_i64 │ │ │ │ 7129: 002b23a0 224 FUNC GLOBAL DEFAULT 12 dpy_set_ui_info │ │ │ │ 7130: 0061010c 392 FUNC GLOBAL DEFAULT 12 helper_vnsra_wx_w │ │ │ │ 7131: 00dc7628 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_READ_DSTATE │ │ │ │ 7132: 00d949f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_ISR_CHANGE_EVENT │ │ │ │ 7133: 00dc7782 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_WRITE_DATAPORT_DSTATE │ │ │ │ 7134: 002a8700 192 FUNC GLOBAL DEFAULT 12 helper_gvec_lts8 │ │ │ │ 7135: 00dc6c56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_CLEAR_IRQ_DSTATE │ │ │ │ 7136: 0041e280 676 FUNC GLOBAL DEFAULT 12 pci_init_nic_in_slot │ │ │ │ - 7137: 00914df8 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatLBOptions │ │ │ │ + 7137: 00914e40 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatLBOptions │ │ │ │ 7138: 00d8f2c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA954X_WRITE_BYTES_EVENT │ │ │ │ - 7139: 00817808 272 FUNC GLOBAL DEFAULT 12 blk_remove_aio_context_notifier │ │ │ │ + 7139: 00817850 272 FUNC GLOBAL DEFAULT 12 blk_remove_aio_context_notifier │ │ │ │ 7140: 00d8c7e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETATTR_RETURN_EVENT │ │ │ │ 7141: 00d9238c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_WRITE_EVENT │ │ │ │ - 7142: 0073eaf4 24 FUNC GLOBAL DEFAULT 12 helper_ldul_mmu │ │ │ │ - 7143: 00907e30 388 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions_members │ │ │ │ + 7142: 0073eb3c 24 FUNC GLOBAL DEFAULT 12 helper_ldul_mmu │ │ │ │ + 7143: 00907e78 388 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions_members │ │ │ │ 7144: 002af840 640 FUNC GLOBAL DEFAULT 12 qemu_clipboard_check_serial │ │ │ │ - 7145: 008f9428 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions │ │ │ │ + 7145: 008f9470 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions │ │ │ │ 7146: 00dc6322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_WRITE_DSTATE │ │ │ │ 7147: 00d8f064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMASEV_EVENT_EVENT │ │ │ │ 7148: 00dc61be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SFTP_ERROR_DSTATE │ │ │ │ 7149: 00d953f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_IS_READ_ONLY_EVENT │ │ │ │ 7150: 00d9a1a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_ERROR_EVENT │ │ │ │ 7151: 00dc6452 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_WRITE_DSTATE │ │ │ │ - 7152: 0075aa0c 200 FUNC GLOBAL DEFAULT 12 object_property_set_default_list │ │ │ │ + 7152: 0075aa54 200 FUNC GLOBAL DEFAULT 12 object_property_set_default_list │ │ │ │ 7153: 00dc6378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_FILE_NEW_PATH_DSTATE │ │ │ │ 7154: 00c807e0 12 OBJECT GLOBAL DEFAULT 21 BlockdevChangeReadOnlyMode_lookup │ │ │ │ 7155: 00dc621c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_FREE_QUEUE_PAIR_DSTATE │ │ │ │ 7156: 00d9b058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_GETFD_EVENT │ │ │ │ - 7157: 008dbaa0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile │ │ │ │ + 7157: 008dbae8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile │ │ │ │ 7158: 002f5e9c 1364 FUNC GLOBAL DEFAULT 12 v9fs_device_realize_common │ │ │ │ 7159: 002a4cf4 176 FUNC GLOBAL DEFAULT 12 helper_gvec_neg64 │ │ │ │ - 7160: 007df798 56 FUNC GLOBAL DEFAULT 12 nbd_server_max_connections │ │ │ │ + 7160: 007df7e0 56 FUNC GLOBAL DEFAULT 12 nbd_server_max_connections │ │ │ │ 7161: 00d9fbcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ 7162: 00532dac 172 FUNC GLOBAL DEFAULT 12 cryptodev_backend_create_session │ │ │ │ - 7163: 007843a4 332 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i64 │ │ │ │ + 7163: 007843ec 332 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i64 │ │ │ │ 7164: 00d8faf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII3112_READ_EVENT │ │ │ │ 7165: 00dc7822 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_INVALID_DSTATE │ │ │ │ - 7166: 0075b88c 228 FUNC GLOBAL DEFAULT 12 object_class_property_add_link │ │ │ │ + 7166: 0075b8d4 228 FUNC GLOBAL DEFAULT 12 object_class_property_add_link │ │ │ │ 7167: 00dc64be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN2_DSTATE │ │ │ │ 7168: 005ddaac 252 FUNC GLOBAL DEFAULT 12 riscv_cpu_do_unaligned_access │ │ │ │ 7169: 00dc775e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_WRITE_BLOCK_DSTATE │ │ │ │ - 7170: 009bc2fc 940 FUNC GLOBAL DEFAULT 12 hbitmap_reset │ │ │ │ + 7170: 009bc344 940 FUNC GLOBAL DEFAULT 12 hbitmap_reset │ │ │ │ 7171: 003344fc 8 FUNC GLOBAL DEFAULT 12 qmp_system_reset │ │ │ │ - 7172: 0076c7e8 252 FUNC GLOBAL DEFAULT 12 tcg_tb_lookup │ │ │ │ - 7173: 00935c84 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFU_CLIENT_HANGUP_arg_members │ │ │ │ - 7174: 0075fa90 228 FUNC GLOBAL DEFAULT 12 gdb_init_gdbserver_state │ │ │ │ + 7172: 0076c830 252 FUNC GLOBAL DEFAULT 12 tcg_tb_lookup │ │ │ │ + 7173: 00935ccc 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFU_CLIENT_HANGUP_arg_members │ │ │ │ + 7174: 0075fad8 228 FUNC GLOBAL DEFAULT 12 gdb_init_gdbserver_state │ │ │ │ 7175: 00cb8284 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgb │ │ │ │ - 7176: 00821034 184 FUNC GLOBAL DEFAULT 12 block_crypto_amend_opts_init │ │ │ │ - 7177: 009a0fc8 316 FUNC GLOBAL DEFAULT 12 qemu_opts_foreach │ │ │ │ + 7176: 0082107c 184 FUNC GLOBAL DEFAULT 12 block_crypto_amend_opts_init │ │ │ │ + 7177: 009a1010 316 FUNC GLOBAL DEFAULT 12 qemu_opts_foreach │ │ │ │ 7178: 005aef78 176 FUNC GLOBAL DEFAULT 12 replay_gdb_attached │ │ │ │ 7179: 00dc7e96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_READ_DSTATE │ │ │ │ 7180: 00d91098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_UPDATE_IRQ_EVENT │ │ │ │ - 7181: 009155e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCList │ │ │ │ + 7181: 00915628 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCList │ │ │ │ 7182: 00dc8024 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TRANSFERRED_BYTES_DSTATE │ │ │ │ 7183: 005a451c 1068 FUNC GLOBAL DEFAULT 12 tap_open │ │ │ │ 7184: 00d9de80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_POSTCOPY_SEND_DISCARD_BITMAP_EVENT │ │ │ │ - 7185: 008d57d0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync │ │ │ │ + 7185: 008d5818 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync │ │ │ │ 7186: 00d9a4d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_DOORBELL_READ_EVENT │ │ │ │ 7187: 00dc73ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VERIFY_DSTATE │ │ │ │ 7188: 0029ffec 916 FUNC GLOBAL DEFAULT 12 bfloat16_sqrt │ │ │ │ - 7189: 0099b0b0 188 FUNC GLOBAL DEFAULT 12 fifo8_pop_bufptr │ │ │ │ + 7189: 0099b0f8 188 FUNC GLOBAL DEFAULT 12 fifo8_pop_bufptr │ │ │ │ 7190: 00635174 400 FUNC GLOBAL DEFAULT 12 helper_vfclass_v_d │ │ │ │ 7191: 00dc6bee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_HCR_WRITE_DSTATE │ │ │ │ 7192: 00333e9c 52 FUNC GLOBAL DEFAULT 12 qmp_query_current_machine │ │ │ │ 7193: 00634e90 384 FUNC GLOBAL DEFAULT 12 helper_vfclass_v_h │ │ │ │ - 7194: 00900728 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend_members │ │ │ │ + 7194: 00900770 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend_members │ │ │ │ 7195: 00d8e6c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_SYSTEM_CONFIG_READ_EVENT │ │ │ │ 7196: 00cb0dfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu16 │ │ │ │ 7197: 003bb3e0 376 FUNC GLOBAL DEFAULT 12 e1000e_start_recv │ │ │ │ - 7198: 0098df44 384 FUNC GLOBAL DEFAULT 12 mod_utf8_codepoint │ │ │ │ + 7198: 0098df8c 384 FUNC GLOBAL DEFAULT 12 mod_utf8_codepoint │ │ │ │ 7199: 00d8fc84 156 OBJECT GLOBAL DEFAULT 24 hw_input_trace_events │ │ │ │ - 7200: 009cf648 80 FUNC GLOBAL DEFAULT 12 json_lexer_init │ │ │ │ + 7200: 009cf690 80 FUNC GLOBAL DEFAULT 12 json_lexer_init │ │ │ │ 7201: 00d8e5e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_UPDATE_MODE_EVENT │ │ │ │ 7202: 00d8a828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_APPEND_EVENT │ │ │ │ 7203: 00d98eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_EVENT │ │ │ │ 7204: 00dc6adc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_SOURCES_DSTATE │ │ │ │ - 7205: 00714c50 36 FUNC GLOBAL DEFAULT 12 address_space_dispatch_compact │ │ │ │ - 7206: 008b002c 660 FUNC GLOBAL DEFAULT 12 bdrv_common_block_status_above │ │ │ │ - 7207: 0077f758 180 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i32 │ │ │ │ + 7205: 00714c98 36 FUNC GLOBAL DEFAULT 12 address_space_dispatch_compact │ │ │ │ + 7206: 008b0074 660 FUNC GLOBAL DEFAULT 12 bdrv_common_block_status_above │ │ │ │ + 7207: 0077f7a0 180 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i32 │ │ │ │ 7208: 00268658 156 FUNC GLOBAL DEFAULT 12 decode_xtheadsync │ │ │ │ - 7209: 0098b304 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rw │ │ │ │ + 7209: 0098b34c 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rw │ │ │ │ 7210: 00da49f8 8 OBJECT GLOBAL DEFAULT 25 total_dirty_pages │ │ │ │ 7211: 00d8cf0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_RX_XFER_EVENT │ │ │ │ 7212: 0042d898 8 FUNC GLOBAL DEFAULT 12 pcie_doe_get_write_mbox_ptr │ │ │ │ 7213: 0029d728 8 FUNC GLOBAL DEFAULT 12 float32_minnum │ │ │ │ 7214: 00d9e200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_RESUME_EVENT │ │ │ │ 7215: 00609778 260 FUNC GLOBAL DEFAULT 12 helper_vadc_vxm_b │ │ │ │ - 7216: 009032e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_StrOrNull │ │ │ │ + 7216: 0090332c 92 FUNC GLOBAL DEFAULT 12 qapi_free_StrOrNull │ │ │ │ 7217: 002a33dc 252 FUNC GLOBAL DEFAULT 12 floatx80_round │ │ │ │ 7218: 00635010 356 FUNC GLOBAL DEFAULT 12 helper_vfclass_v_w │ │ │ │ - 7219: 008b1214 96 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers │ │ │ │ + 7219: 008b125c 96 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers │ │ │ │ 7220: 00609a8c 308 FUNC GLOBAL DEFAULT 12 helper_vadc_vxm_d │ │ │ │ 7221: 00dc677a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_WRITEL_UNKNOWN_DSTATE │ │ │ │ 7222: 002d7714 80 FUNC GLOBAL DEFAULT 12 palette_init │ │ │ │ 7223: 00da1488 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_transaction_trace_events_trace_events │ │ │ │ - 7224: 007dd710 560 FUNC GLOBAL DEFAULT 12 qmp_block_job_cancel │ │ │ │ - 7225: 009936d8 92 FUNC GLOBAL DEFAULT 12 qemu_mutex_destroy │ │ │ │ + 7224: 007dd758 560 FUNC GLOBAL DEFAULT 12 qmp_block_job_cancel │ │ │ │ + 7225: 00993720 92 FUNC GLOBAL DEFAULT 12 qemu_mutex_destroy │ │ │ │ 7226: 002a7800 172 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu8 │ │ │ │ - 7227: 0074d57c 56 FUNC GLOBAL DEFAULT 12 qbus_set_bus_hotplug_handler │ │ │ │ - 7228: 007460ac 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_le_mmu │ │ │ │ + 7227: 0074d5c4 56 FUNC GLOBAL DEFAULT 12 qbus_set_bus_hotplug_handler │ │ │ │ + 7228: 007460f4 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_le_mmu │ │ │ │ 7229: 00cb6394 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchl_be │ │ │ │ 7230: 0060987c 268 FUNC GLOBAL DEFAULT 12 helper_vadc_vxm_h │ │ │ │ 7231: 00d00f6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_s_wu │ │ │ │ - 7232: 008ff704 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper │ │ │ │ - 7233: 007bdaa0 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_bit_str │ │ │ │ + 7232: 008ff74c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper │ │ │ │ + 7233: 007bdae8 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_bit_str │ │ │ │ 7234: 00d8d4e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CDROM_REALIZE_EVENT │ │ │ │ 7235: 005b8d4c 8 FUNC GLOBAL DEFAULT 12 tinfo_csr_read │ │ │ │ 7236: 00c81408 12 OBJECT GLOBAL DEFAULT 21 DirtyRateStatus_lookup │ │ │ │ 7237: 005ff7c8 644 FUNC GLOBAL DEFAULT 12 helper_vlxei16_32_v │ │ │ │ - 7238: 0076cdfc 1516 FUNC GLOBAL DEFAULT 12 tcg_region_init │ │ │ │ - 7239: 008d6fd0 332 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode_members │ │ │ │ + 7238: 0076ce44 1516 FUNC GLOBAL DEFAULT 12 tcg_region_init │ │ │ │ + 7239: 008d7018 332 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode_members │ │ │ │ 7240: 003ca46c 68 FUNC GLOBAL DEFAULT 12 igb_receive_iov │ │ │ │ 7241: 00dc8050 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_DSTATE │ │ │ │ 7242: 002a87c0 192 FUNC GLOBAL DEFAULT 12 helper_gvec_les8 │ │ │ │ - 7243: 008b2e2c 32 FUNC GLOBAL DEFAULT 12 suspend_mux_open │ │ │ │ + 7243: 008b2e74 32 FUNC GLOBAL DEFAULT 12 suspend_mux_open │ │ │ │ 7244: 00dc8294 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_REJECT_DSTATE │ │ │ │ 7245: 004d14b4 996 FUNC GLOBAL DEFAULT 12 vfio_migration_set_state │ │ │ │ 7246: 00ce5ab0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei64_32_v │ │ │ │ 7247: 00639534 264 FUNC GLOBAL DEFAULT 12 helper_vredmaxu_vs_b │ │ │ │ 7248: 00dc83fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ENABLE_DSTATE │ │ │ │ 7249: 002fbf88 152 FUNC GLOBAL DEFAULT 12 aml_store │ │ │ │ 7250: 0042db10 944 FUNC GLOBAL DEFAULT 12 pcie_doe_write_config │ │ │ │ 7251: 00639844 324 FUNC GLOBAL DEFAULT 12 helper_vredmaxu_vs_d │ │ │ │ - 7252: 008cc0a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsLUKS │ │ │ │ + 7252: 008cc0f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsLUKS │ │ │ │ 7253: 00d8e7d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_BITBLT_START_EVENT │ │ │ │ 7254: 00609988 260 FUNC GLOBAL DEFAULT 12 helper_vadc_vxm_w │ │ │ │ 7255: 00d97114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_EVENT │ │ │ │ 7256: 0063963c 260 FUNC GLOBAL DEFAULT 12 helper_vredmaxu_vs_h │ │ │ │ 7257: 004cb3d4 332 FUNC GLOBAL DEFAULT 12 ccid_card_ccid_detach │ │ │ │ 7258: 00d99ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_DEVICE_FEATURE_EVENT │ │ │ │ - 7259: 008c5f94 192 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListPolicy │ │ │ │ - 7260: 008cf3d4 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper_members │ │ │ │ + 7259: 008c5fdc 192 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListPolicy │ │ │ │ + 7260: 008cf41c 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper_members │ │ │ │ 7261: 00dc6fb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RX_STATE_DSTATE │ │ │ │ 7262: 00dc6d10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_RESET_DSTATE │ │ │ │ 7263: 005850d0 908 FUNC GLOBAL DEFAULT 12 handle_hmp_command │ │ │ │ - 7264: 00939a1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AnnounceParameters │ │ │ │ + 7264: 00939a64 92 FUNC GLOBAL DEFAULT 12 qapi_free_AnnounceParameters │ │ │ │ 7265: 00d97fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_CAPAREG_EVENT │ │ │ │ 7266: 00d90408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_READB_EVENT │ │ │ │ 7267: 002a2500 124 FUNC GLOBAL DEFAULT 12 normalizeFloatx80Subnormal │ │ │ │ - 7268: 009ae818 484 FUNC GLOBAL DEFAULT 12 uffd_register_memory │ │ │ │ - 7269: 00b83b28 24 OBJECT GLOBAL DEFAULT 14 nominal_volume │ │ │ │ - 7270: 008cd918 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsQcow2 │ │ │ │ + 7268: 009ae860 484 FUNC GLOBAL DEFAULT 12 uffd_register_memory │ │ │ │ + 7269: 00b83b78 24 OBJECT GLOBAL DEFAULT 14 nominal_volume │ │ │ │ + 7270: 008cd960 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsQcow2 │ │ │ │ 7271: 00dc7316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_CFS_DSTATE │ │ │ │ 7272: 00639740 260 FUNC GLOBAL DEFAULT 12 helper_vredmaxu_vs_w │ │ │ │ 7273: 00dc6786 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_RECEIVE_DSTATE │ │ │ │ 7274: 00dc844e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_REMOVE_DSTATE │ │ │ │ 7275: 00d8c15c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_CONNECT_EVENT │ │ │ │ 7276: 00da0958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VM_GENERATION_ID_EVENT │ │ │ │ - 7277: 0075bb04 300 FUNC GLOBAL DEFAULT 12 object_get_canonical_path │ │ │ │ + 7277: 0075bb4c 300 FUNC GLOBAL DEFAULT 12 object_get_canonical_path │ │ │ │ 7278: 00dc68ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_RES_DETACH_DSTATE │ │ │ │ 7279: 00d8e038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_EVENT │ │ │ │ 7280: 00302128 860 FUNC GLOBAL DEFAULT 12 build_tpm2 │ │ │ │ 7281: 00cb9c90 1 OBJECT GLOBAL DEFAULT 24 line_size │ │ │ │ 7282: 00dc6f86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_TX_BD_BUSY_DSTATE │ │ │ │ - 7283: 00758644 12 FUNC GLOBAL DEFAULT 12 object_child_foreach │ │ │ │ + 7283: 0075868c 12 FUNC GLOBAL DEFAULT 12 object_child_foreach │ │ │ │ 7284: 0029d1c0 248 FUNC GLOBAL DEFAULT 12 uint16_to_bfloat16 │ │ │ │ - 7285: 0094cba0 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend_disk │ │ │ │ + 7285: 0094cbe8 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend_disk │ │ │ │ 7286: 0037ae28 8 FUNC GLOBAL DEFAULT 12 i2c_start_send_async │ │ │ │ 7287: 00d8bc58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_ERR_EVENT │ │ │ │ 7288: 00dc848c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_RELEASE_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 7289: 00cb0d78 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu32 │ │ │ │ - 7290: 0071ec4c 1096 FUNC GLOBAL DEFAULT 12 ram_block_discard_range │ │ │ │ + 7290: 0071ec94 1096 FUNC GLOBAL DEFAULT 12 ram_block_discard_range │ │ │ │ 7291: 00dc7574 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPT_DMA_INTERRUPT_DSTATE │ │ │ │ 7292: 00d9acf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_DETACH_EVENT │ │ │ │ - 7293: 0099c5d8 36 FUNC GLOBAL DEFAULT 12 loc_set_none │ │ │ │ - 7294: 0094b474 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GuestPanicInformation_base_members │ │ │ │ + 7293: 0099c620 36 FUNC GLOBAL DEFAULT 12 loc_set_none │ │ │ │ + 7294: 0094b4bc 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GuestPanicInformation_base_members │ │ │ │ 7295: 00dc64fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_REMOVE_DSTATE │ │ │ │ 7296: 00d8dc28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RO_WRITE_EVENT │ │ │ │ 7297: 00dc74c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_FORMAT_UNIT_DSTATE │ │ │ │ 7298: 00dc805c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RATE_LIMIT_POST_DSTATE │ │ │ │ 7299: 00292c30 424 FUNC GLOBAL DEFAULT 12 bfloat16_round_to_int │ │ │ │ 7300: 005b6b4c 420 FUNC GLOBAL DEFAULT 12 pmpcfg_csr_read │ │ │ │ 7301: 00dc6506 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SYMLINK_DSTATE │ │ │ │ 7302: 00309110 196 FUNC GLOBAL DEFAULT 12 select_soundhw │ │ │ │ 7303: 00dbda18 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_c │ │ │ │ 7304: 00dc7d54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_PBA_DISABLE_DSTATE │ │ │ │ 7305: 00da1648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CRYPTODEV_EVENT │ │ │ │ 7306: 00dc7c2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_SETUP_DSTATE │ │ │ │ 7307: 0062ea24 428 FUNC GLOBAL DEFAULT 12 helper_vfsgnj_vv_d │ │ │ │ - 7308: 00757f68 660 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast_assert │ │ │ │ + 7308: 00757fb0 660 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast_assert │ │ │ │ 7309: 0049f478 324 FUNC GLOBAL DEFAULT 12 ohci_bus_stop │ │ │ │ - 7310: 006b63d0 100 FUNC GLOBAL DEFAULT 12 qmp_query_hv_balloon_status_report │ │ │ │ - 7311: 008e3324 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum_members │ │ │ │ + 7310: 006b6418 100 FUNC GLOBAL DEFAULT 12 qmp_query_hv_balloon_status_report │ │ │ │ + 7311: 008e336c 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum_members │ │ │ │ 7312: 00d8def8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_UPDATE_IRQ_EVENT │ │ │ │ - 7313: 00953330 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_get_state │ │ │ │ - 7314: 0096c068 320 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo │ │ │ │ + 7313: 00953378 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_get_state │ │ │ │ + 7314: 0096c0b0 320 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo │ │ │ │ 7315: 00dc6b44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ESCALATE_PRIO_DSTATE │ │ │ │ - 7316: 00911b94 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_dismiss_arg_members │ │ │ │ + 7316: 00911bdc 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_dismiss_arg_members │ │ │ │ 7317: 0062e710 408 FUNC GLOBAL DEFAULT 12 helper_vfsgnj_vv_h │ │ │ │ 7318: 00d9a010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG2_READ_EVENT │ │ │ │ - 7319: 007c7480 168 FUNC GLOBAL DEFAULT 12 qauthz_list_delete_rule │ │ │ │ - 7320: 00953cf4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapWrapper │ │ │ │ + 7319: 007c74c8 168 FUNC GLOBAL DEFAULT 12 qauthz_list_delete_rule │ │ │ │ + 7320: 00953d3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapWrapper │ │ │ │ 7321: 002ca4bc 164 FUNC GLOBAL DEFAULT 12 vnc_write_u8 │ │ │ │ - 7322: 00823b3c 164 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdlock_main_loop │ │ │ │ + 7322: 00823b84 164 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdlock_main_loop │ │ │ │ 7323: 00d8e558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_BITS_PPI_EVENT │ │ │ │ 7324: 00dc80ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_RELOAD_COMPLETE_DSTATE │ │ │ │ - 7325: 00974a38 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_vnc_password │ │ │ │ + 7325: 00974a80 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_vnc_password │ │ │ │ 7326: 00dc8198 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FILTER_REWRITER_CONN_OFFSET_DSTATE │ │ │ │ 7327: 00d9cf90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_DO_CALCULATE_VCPU_EVENT │ │ │ │ 7328: 00d98930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_READ_IMSK_EVENT │ │ │ │ 7329: 002a78ac 172 FUNC GLOBAL DEFAULT 12 helper_gvec_leu8 │ │ │ │ 7330: 00dc8120 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_FIELD_DSTATE │ │ │ │ 7331: 004e2dd0 264 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_get_features │ │ │ │ - 7332: 00741fac 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchb_mmu │ │ │ │ + 7332: 00741ff4 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchb_mmu │ │ │ │ 7333: 0062e8a8 380 FUNC GLOBAL DEFAULT 12 helper_vfsgnj_vv_w │ │ │ │ - 7334: 00814cdc 16 FUNC GLOBAL DEFAULT 12 blk_set_allow_write_beyond_eof │ │ │ │ + 7334: 00814d24 16 FUNC GLOBAL DEFAULT 12 blk_set_allow_write_beyond_eof │ │ │ │ 7335: 00d9cef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PAGECACHE_INSERT_EVENT │ │ │ │ 7336: 00d8c834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_ATTACH_EVENT │ │ │ │ - 7337: 008d8720 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge_members │ │ │ │ - 7338: 008e6a60 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs_members │ │ │ │ + 7337: 008d8768 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge_members │ │ │ │ + 7338: 008e6aa8 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs_members │ │ │ │ 7339: 00dc60f8 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_qom_c │ │ │ │ - 7340: 00876930 304 FUNC GLOBAL DEFAULT 12 vhdx_checksum_is_valid │ │ │ │ + 7340: 00876978 304 FUNC GLOBAL DEFAULT 12 vhdx_checksum_is_valid │ │ │ │ 7341: 00dc773e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_ALLOC_DSTATE │ │ │ │ 7342: 00da1210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_OBJECT_ADD_EVENT │ │ │ │ - 7343: 007846d4 16 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i64 │ │ │ │ + 7343: 0078471c 16 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i64 │ │ │ │ 7344: 00d9b4d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_START_EVENT │ │ │ │ 7345: 00d91a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_READ_EVENT │ │ │ │ 7346: 00d9f314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_TXT_NEW_EVENT │ │ │ │ 7347: 00d8dc58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_TX_FIFO_RESET_EVENT │ │ │ │ 7348: 00d8e578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_SELBK_EVENT │ │ │ │ 7349: 00d9e4fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_OLD_PACKET_CHECK_FOUND_EVENT │ │ │ │ 7350: 002b0fac 44 FUNC GLOBAL DEFAULT 12 graphic_hw_invalidate │ │ │ │ 7351: 0029d940 424 FUNC GLOBAL DEFAULT 12 float128_max │ │ │ │ 7352: 00d8bdc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_META_REQUEST_EVENT │ │ │ │ 7353: 00cb14b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne8 │ │ │ │ - 7354: 0080d594 264 FUNC GLOBAL DEFAULT 12 backup_do_checkpoint │ │ │ │ + 7354: 0080d5dc 264 FUNC GLOBAL DEFAULT 12 backup_do_checkpoint │ │ │ │ 7355: 00d8f664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_AHCI_MEM_WRITE_EVENT │ │ │ │ 7356: 00bcf2c0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_drive │ │ │ │ 7357: 005f95ac 112 FUNC GLOBAL DEFAULT 12 helper_vlse32_v │ │ │ │ - 7358: 008ace24 280 FUNC GLOBAL DEFAULT 12 bdrv_co_activate │ │ │ │ + 7358: 008ace6c 280 FUNC GLOBAL DEFAULT 12 bdrv_co_activate │ │ │ │ 7359: 005fa018 112 FUNC GLOBAL DEFAULT 12 helper_vle16_v_mask │ │ │ │ - 7360: 0081545c 248 FUNC GLOBAL DEFAULT 12 blk_aio_zone_report │ │ │ │ + 7360: 008154a4 248 FUNC GLOBAL DEFAULT 12 blk_aio_zone_report │ │ │ │ 7361: 00d998e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_PREPARE_RECEIVE_EVENT │ │ │ │ 7362: 00dc8670 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_DSTATE │ │ │ │ 7363: 00dc640c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_LOOP_DSTATE │ │ │ │ - 7364: 0098b470 12 FUNC GLOBAL DEFAULT 12 qemu_lock_fd │ │ │ │ + 7364: 0098b4b8 12 FUNC GLOBAL DEFAULT 12 qemu_lock_fd │ │ │ │ 7365: 00dc86f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_EXPANSION_DSTATE │ │ │ │ - 7366: 008cbcb4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockIOThrottle │ │ │ │ + 7366: 008cbcfc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockIOThrottle │ │ │ │ 7367: 005542d8 116 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_internal │ │ │ │ 7368: 00d8bac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_READ_EVENT │ │ │ │ 7369: 00d9fe1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DRIVE_BACKUP_EVENT │ │ │ │ - 7370: 008fdda4 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub_members │ │ │ │ - 7371: 007408dc 72 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_data │ │ │ │ - 7372: 00871b08 92 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_export │ │ │ │ + 7370: 008fddec 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub_members │ │ │ │ + 7371: 00740924 72 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_data │ │ │ │ + 7372: 00871b50 92 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_export │ │ │ │ 7373: 00d98328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_RX_READ_N2FRAME_EVENT │ │ │ │ - 7374: 0095236c 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaList │ │ │ │ + 7374: 009523b4 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaList │ │ │ │ 7375: 00d90f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_HYP_READ_EVENT │ │ │ │ 7376: 0056ba08 320 FUNC GLOBAL DEFAULT 12 qemu_save_device_state │ │ │ │ 7377: 005bb724 408 FUNC GLOBAL DEFAULT 12 riscv_load_firmware │ │ │ │ 7378: 00dc65fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_REG_DSTATE │ │ │ │ 7379: 00dc676a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_WRITEB_CTRL_DSTATE │ │ │ │ - 7380: 007c4ecc 220 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_read │ │ │ │ + 7380: 007c4f14 220 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_read │ │ │ │ 7381: 00dc7cb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_ADD_RAM_DSTATE │ │ │ │ - 7382: 0081bca0 16 FUNC GLOBAL DEFAULT 12 block_copy_set_skip_unallocated │ │ │ │ - 7383: 0083a204 8 FUNC GLOBAL DEFAULT 12 progress_destroy │ │ │ │ + 7382: 0081bce8 16 FUNC GLOBAL DEFAULT 12 block_copy_set_skip_unallocated │ │ │ │ + 7383: 0083a24c 8 FUNC GLOBAL DEFAULT 12 progress_destroy │ │ │ │ 7384: 002febe4 108 FUNC GLOBAL DEFAULT 12 aml_word_bus_number │ │ │ │ 7385: 005707e0 488 FUNC GLOBAL DEFAULT 12 migration_tls_channel_process_incoming │ │ │ │ - 7386: 0070e080 76 FUNC GLOBAL DEFAULT 12 memory_region_section_free_copy │ │ │ │ + 7386: 0070e0c8 76 FUNC GLOBAL DEFAULT 12 memory_region_section_free_copy │ │ │ │ 7387: 00dc6a40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_ADDR_WRITE_DSTATE │ │ │ │ 7388: 00d9608c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4V_RTC_WRITE_EVENT │ │ │ │ 7389: 00571308 140 FUNC GLOBAL DEFAULT 12 qmp_x_colo_lost_heartbeat │ │ │ │ 7390: 00dc6342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_CLOSE_DSTATE │ │ │ │ 7391: 0032abac 184 FUNC GLOBAL DEFAULT 12 cpu_get_phys_page_debug │ │ │ │ - 7392: 007afe3c 336 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full │ │ │ │ - 7393: 00707468 536 FUNC GLOBAL DEFAULT 12 memory_region_access_valid │ │ │ │ - 7394: 00743a58 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_le_mmu │ │ │ │ + 7392: 007afe84 336 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full │ │ │ │ + 7393: 007074b0 536 FUNC GLOBAL DEFAULT 12 memory_region_access_valid │ │ │ │ + 7394: 00743aa0 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_le_mmu │ │ │ │ 7395: 0050098c 200 FUNC GLOBAL DEFAULT 12 audio_get_default_audio_state │ │ │ │ - 7396: 009131d0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_dismiss │ │ │ │ + 7396: 00913218 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_dismiss │ │ │ │ 7397: 005ab108 80 FUNC GLOBAL DEFAULT 12 replay_get_byte │ │ │ │ - 7398: 0098dbd4 12 FUNC GLOBAL DEFAULT 12 qemu_pstrcmp0 │ │ │ │ + 7398: 0098dc1c 12 FUNC GLOBAL DEFAULT 12 qemu_pstrcmp0 │ │ │ │ 7399: 00508eac 104 FUNC GLOBAL DEFAULT 12 get_fsdev_fsentry │ │ │ │ 7400: 00dc751e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPD_DSTATE │ │ │ │ 7401: 003702b0 1200 FUNC GLOBAL DEFAULT 12 vga_ioport_write │ │ │ │ - 7402: 0097bd90 436 FUNC GLOBAL DEFAULT 12 visit_type_uint8 │ │ │ │ + 7402: 0097bdd8 436 FUNC GLOBAL DEFAULT 12 visit_type_uint8 │ │ │ │ 7403: 00dc7dba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_CONFIG_DSTATE │ │ │ │ 7404: 00d91bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_SECT_READ_EVENT │ │ │ │ 7405: 00d8a8a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_CLOSE_EVENT │ │ │ │ 7406: 003aa5d8 720 FUNC GLOBAL DEFAULT 12 net_tx_pkt_build_vheader │ │ │ │ 7407: 00d9619c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_SYS_MSI_SENT_EVENT │ │ │ │ 7408: 00dc6740 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_READ_DSTATE │ │ │ │ - 7409: 0093db88 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_DISCONNECTED_arg_members │ │ │ │ - 7410: 007ec354 436 FUNC GLOBAL DEFAULT 12 bdrv_append │ │ │ │ + 7409: 0093dbd0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_DISCONNECTED_arg_members │ │ │ │ + 7410: 007ec39c 436 FUNC GLOBAL DEFAULT 12 bdrv_append │ │ │ │ 7411: 00dc71aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_WRITE_DSTATE │ │ │ │ 7412: 005ac0cc 76 FUNC GLOBAL DEFAULT 12 replay_add_input_event │ │ │ │ 7413: 00dc734e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ACQADDR_DSTATE │ │ │ │ 7414: 004d78a0 232 FUNC GLOBAL DEFAULT 12 virtio_bus_ioeventfd_enabled │ │ │ │ 7415: 00d8a958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_BUF_EVENT │ │ │ │ - 7416: 00969a48 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo │ │ │ │ - 7417: 00759d2c 364 FUNC GLOBAL DEFAULT 12 object_property_set │ │ │ │ + 7416: 00969a90 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo │ │ │ │ + 7417: 00759d74 364 FUNC GLOBAL DEFAULT 12 object_property_set │ │ │ │ 7418: 00d959c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DEL_CQ_EVENT │ │ │ │ 7419: 00dc6504 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SYMLINK_RETURN_DSTATE │ │ │ │ 7420: 00dc6e50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_GPR_WRITE_DSTATE │ │ │ │ 7421: 00d8c3f4 32 OBJECT GLOBAL DEFAULT 24 ebpf_trace_events │ │ │ │ 7422: 004742b8 204 FUNC GLOBAL DEFAULT 12 sdbus_data_ready │ │ │ │ 7423: 0042b56c 204 FUNC GLOBAL DEFAULT 12 pcie_dev_ser_num_init │ │ │ │ 7424: 0029eea0 444 FUNC GLOBAL DEFAULT 12 float32_scalbn │ │ │ │ 7425: 00dc82ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GRAB_DSTATE │ │ │ │ 7426: 0032b7e0 16 FUNC GLOBAL DEFAULT 12 qdev_connect_gpio_out │ │ │ │ - 7427: 00914d9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaCpuOptions │ │ │ │ + 7427: 00914de4 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaCpuOptions │ │ │ │ 7428: 00da21ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_RESET_EVENT │ │ │ │ 7429: 00dc8166 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_PROCESS_COMMAND_DSTATE │ │ │ │ - 7430: 008bbb7c 60 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write_impl │ │ │ │ - 7431: 007d2f8c 260 FUNC GLOBAL DEFAULT 12 nbd_client_new │ │ │ │ - 7432: 009405b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_PrManagerHelperProperties │ │ │ │ + 7430: 008bbbc4 60 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write_impl │ │ │ │ + 7431: 007d2fd4 260 FUNC GLOBAL DEFAULT 12 nbd_client_new │ │ │ │ + 7432: 00940600 92 FUNC GLOBAL DEFAULT 12 qapi_free_PrManagerHelperProperties │ │ │ │ 7433: 00d9f224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_KEYMAP_WINDOWING_EVENT │ │ │ │ - 7434: 008c4254 488 FUNC GLOBAL DEFAULT 12 qmp_qmp_capabilities │ │ │ │ + 7434: 008c429c 488 FUNC GLOBAL DEFAULT 12 qmp_qmp_capabilities │ │ │ │ 7435: 00d9fa4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_SET_IOTHREAD_EVENT │ │ │ │ - 7436: 006ac320 200 FUNC GLOBAL DEFAULT 12 riscv_tcg_cpu_finalize_dynamic_decoder │ │ │ │ - 7437: 008e36ac 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay_members │ │ │ │ - 7438: 008a565c 244 FUNC GLOBAL DEFAULT 12 laio_has_fdsync │ │ │ │ + 7436: 006ac368 200 FUNC GLOBAL DEFAULT 12 riscv_tcg_cpu_finalize_dynamic_decoder │ │ │ │ + 7437: 008e36f4 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay_members │ │ │ │ + 7438: 008a56a4 244 FUNC GLOBAL DEFAULT 12 laio_has_fdsync │ │ │ │ 7439: 00517868 132 FUNC GLOBAL DEFAULT 12 dirtylimit_vcpu_index_valid │ │ │ │ 7440: 00cb0cf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu64 │ │ │ │ - 7441: 00817918 108 FUNC GLOBAL DEFAULT 12 blk_add_remove_bs_notifier │ │ │ │ - 7442: 0094b964 364 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation_members │ │ │ │ + 7441: 00817960 108 FUNC GLOBAL DEFAULT 12 blk_add_remove_bs_notifier │ │ │ │ + 7442: 0094b9ac 364 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation_members │ │ │ │ 7443: 00dc65b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_EN_IOPORT_READB_DSTATE │ │ │ │ - 7444: 00973914 1064 FUNC GLOBAL DEFAULT 12 qmp_marshal_screendump │ │ │ │ + 7444: 0097395c 1064 FUNC GLOBAL DEFAULT 12 qmp_marshal_screendump │ │ │ │ 7445: 00d9abe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_PID_EVENT │ │ │ │ 7446: 00dc6f2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_READ_RRA_REGS_DSTATE │ │ │ │ 7447: 00d9263c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SYSCTRL_MEM_WRITEL_EVENT │ │ │ │ 7448: 00dc674c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_WRITE_DSTATE │ │ │ │ 7449: 00dbd9d9 1 OBJECT GLOBAL DEFAULT 25 kvm_msi_via_irqfd_allowed │ │ │ │ 7450: 00d93248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_EVENT │ │ │ │ 7451: 00523254 24 FUNC GLOBAL DEFAULT 12 qemu_register_powerdown_notifier │ │ │ │ 7452: 002eafcc 200 FUNC GLOBAL DEFAULT 12 local_setxattr_nofollow │ │ │ │ - 7453: 0080c23c 20 FUNC GLOBAL DEFAULT 12 block_acct_interval_next │ │ │ │ - 7454: 009d7fb4 1104 FUNC GLOBAL DEFAULT 12 vduse_dev_create │ │ │ │ + 7453: 0080c284 20 FUNC GLOBAL DEFAULT 12 block_acct_interval_next │ │ │ │ + 7454: 009d7ffc 1104 FUNC GLOBAL DEFAULT 12 vduse_dev_create │ │ │ │ 7455: 00dc850e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BALLOON_DSTATE │ │ │ │ 7456: 00dc6af8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ROUTER_END_ESCALATE_DSTATE │ │ │ │ 7457: 002b5228 252 FUNC GLOBAL DEFAULT 12 cursor_get_mono_mask │ │ │ │ 7458: 0042d92c 72 FUNC GLOBAL DEFAULT 12 pcie_doe_get_obj_len │ │ │ │ 7459: 0025c560 696 FUNC GLOBAL DEFAULT 12 gdb_do_syscall │ │ │ │ 7460: 00d9dcb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_EVENT │ │ │ │ 7461: 0055e240 36 FUNC GLOBAL DEFAULT 12 migrate_max_cpu_throttle │ │ │ │ @@ -7469,146 +7469,146 @@ │ │ │ │ 7465: 00553c8c 36 FUNC GLOBAL DEFAULT 12 migration_add_notifier │ │ │ │ 7466: 005b2d64 180 FUNC GLOBAL DEFAULT 12 tcg_handle_interrupt │ │ │ │ 7467: 00515630 60 FUNC GLOBAL DEFAULT 12 cpu_stop_current │ │ │ │ 7468: 00dc66a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNLOCK1_FAILED_DSTATE │ │ │ │ 7469: 00d94118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_NONMSIX_ICR_READ_EVENT │ │ │ │ 7470: 00ce16a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_x_f_w_b │ │ │ │ 7471: 00d9c0a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_POPPED_EVENT │ │ │ │ - 7472: 0091cca8 192 FUNC GLOBAL DEFAULT 12 visit_type_SmbiosEntryPointType │ │ │ │ - 7473: 00825430 316 FUNC GLOBAL DEFAULT 12 bdrv_drain_poll │ │ │ │ + 7472: 0091ccf0 192 FUNC GLOBAL DEFAULT 12 visit_type_SmbiosEntryPointType │ │ │ │ + 7473: 00825478 316 FUNC GLOBAL DEFAULT 12 bdrv_drain_poll │ │ │ │ 7474: 00d91aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_MEM_VALID_EVENT │ │ │ │ 7475: 00d9615c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_HPM_INCR_CTR_EVENT │ │ │ │ 7476: 002bab28 172 FUNC GLOBAL DEFAULT 12 qemu_drm_format_to_pixman │ │ │ │ 7477: 00dc7fd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_POST_DSTATE │ │ │ │ 7478: 00dc70e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_RDTR_FPD_NOT_RUNNING_DSTATE │ │ │ │ 7479: 00dc7fee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_WRITE_DSTATE │ │ │ │ - 7480: 00909034 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS │ │ │ │ + 7480: 0090907c 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS │ │ │ │ 7481: 00ce161c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_x_f_w_h │ │ │ │ 7482: 00328ff4 160 FUNC GLOBAL DEFAULT 12 ptimer_set_period │ │ │ │ 7483: 002b5428 112 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_dup_fd │ │ │ │ - 7484: 0092942c 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOExitReason │ │ │ │ - 7485: 009c0eb0 168 FUNC GLOBAL DEFAULT 12 readline_add_completion │ │ │ │ + 7484: 00929474 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOExitReason │ │ │ │ + 7485: 009c0ef8 168 FUNC GLOBAL DEFAULT 12 readline_add_completion │ │ │ │ 7486: 00d9a610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_SUCCESS_EVENT │ │ │ │ 7487: 00bcf248 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_macaddr │ │ │ │ 7488: 00dc72dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_IOCSCI_DSTATE │ │ │ │ 7489: 002a40f4 168 FUNC GLOBAL DEFAULT 12 helper_gvec_sub16 │ │ │ │ - 7490: 008ff5a0 328 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper │ │ │ │ + 7490: 008ff5e8 328 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper │ │ │ │ 7491: 003e2134 8 FUNC GLOBAL DEFAULT 12 desc_ring_get_size │ │ │ │ - 7492: 007f3e68 792 FUNC GLOBAL DEFAULT 12 bdrv_find_backing_image │ │ │ │ + 7492: 007f3eb0 792 FUNC GLOBAL DEFAULT 12 bdrv_find_backing_image │ │ │ │ 7493: 00c7c368 16 OBJECT GLOBAL DEFAULT 21 qmp_schema_qlit │ │ │ │ 7494: 00dc86c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_INPUT_SEND_EVENT_DSTATE │ │ │ │ - 7495: 0075178c 192 FUNC GLOBAL DEFAULT 12 machine_get_container │ │ │ │ + 7495: 007517d4 192 FUNC GLOBAL DEFAULT 12 machine_get_container │ │ │ │ 7496: 00511254 248 FUNC GLOBAL DEFAULT 12 hmp_snapshot_delete_blkdev_internal │ │ │ │ - 7497: 00816b40 148 FUNC GLOBAL DEFAULT 12 blk_co_pwritev │ │ │ │ + 7497: 00816b88 148 FUNC GLOBAL DEFAULT 12 blk_co_pwritev │ │ │ │ 7498: 00d91c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_SET_ALT_EVENT │ │ │ │ 7499: 00dc77e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_RESET_DSTATE │ │ │ │ 7500: 00d91fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_CLK_EVENT │ │ │ │ 7501: 00d8abf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PROCESS_COMPLETION_EVENT │ │ │ │ 7502: 00db5954 16 OBJECT GLOBAL DEFAULT 25 console_out_gf │ │ │ │ 7503: 00ce1598 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_x_f_w_w │ │ │ │ 7504: 00d99a10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_AUTO_SCAN_DISABLED_EVENT │ │ │ │ - 7505: 009512c4 152 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter_members │ │ │ │ + 7505: 0095130c 152 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter_members │ │ │ │ 7506: 003080d8 3332 FUNC GLOBAL DEFAULT 12 tpm_build_ppi_acpi │ │ │ │ - 7507: 009064f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlot │ │ │ │ + 7507: 0090653c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlot │ │ │ │ 7508: 004caef4 356 FUNC GLOBAL DEFAULT 12 ccid_card_send_apdu_to_guest │ │ │ │ 7509: 00492e64 268 FUNC GLOBAL DEFAULT 12 usb_ep_get_type │ │ │ │ 7510: 00dc7d92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_UPDATE_PAGE_SIZE_MASK_DSTATE │ │ │ │ 7511: 00d9241c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_READ_EVENT │ │ │ │ - 7512: 00759b60 76 FUNC GLOBAL DEFAULT 12 object_property_del │ │ │ │ + 7512: 00759ba8 76 FUNC GLOBAL DEFAULT 12 object_property_del │ │ │ │ 7513: 00dc8bc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_ANY_DSTATE │ │ │ │ - 7514: 00940898 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngEgdProperties │ │ │ │ + 7514: 009408e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngEgdProperties │ │ │ │ 7515: 00d9c330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_UNALIGNED_EVENT │ │ │ │ 7516: 00dc6c24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_PMR_WRITE_DSTATE │ │ │ │ 7517: 00d8fe40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_WRITE_DATA_EVENT │ │ │ │ - 7518: 007356e0 28 FUNC GLOBAL DEFAULT 12 translator_io_start │ │ │ │ - 7519: 008ab9ac 536 FUNC GLOBAL DEFAULT 12 bdrv_invalidate_cache │ │ │ │ + 7518: 00735728 28 FUNC GLOBAL DEFAULT 12 translator_io_start │ │ │ │ + 7519: 008ab9f4 536 FUNC GLOBAL DEFAULT 12 bdrv_invalidate_cache │ │ │ │ 7520: 00333c78 548 FUNC GLOBAL DEFAULT 12 qmp_query_machines │ │ │ │ - 7521: 0070dbfc 192 FUNC GLOBAL DEFAULT 12 memory_region_set_address │ │ │ │ + 7521: 0070dc44 192 FUNC GLOBAL DEFAULT 12 memory_region_set_address │ │ │ │ 7522: 00d93798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_NORXD_EVENT │ │ │ │ 7523: 00dc66e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DEVICE_DESTROY_DSTATE │ │ │ │ 7524: 00501044 352 FUNC GLOBAL DEFAULT 12 AUD_set_volume_out │ │ │ │ - 7525: 009a05f4 8 FUNC GLOBAL DEFAULT 12 qemu_opts_loc_restore │ │ │ │ + 7525: 009a063c 8 FUNC GLOBAL DEFAULT 12 qemu_opts_loc_restore │ │ │ │ 7526: 00d90958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VSYNC_EVENT │ │ │ │ 7527: 00d95744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_INTM_SET_EVENT │ │ │ │ 7528: 00dc66ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_UNKNOWN_STATE_DSTATE │ │ │ │ 7529: 00d91a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLIIO_WRITE_EVENT │ │ │ │ 7530: 00d91e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPU_PWRCTRL_WRITE_EVENT │ │ │ │ 7531: 0025f1e0 364 FUNC GLOBAL DEFAULT 12 process_queued_cpu_work │ │ │ │ - 7532: 0075d328 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint32_ptr │ │ │ │ - 7533: 0074096c 92 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_data │ │ │ │ + 7532: 0075d370 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint32_ptr │ │ │ │ + 7533: 007409b4 92 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_data │ │ │ │ 7534: 00d9a050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG1_READ_EVENT │ │ │ │ - 7535: 0078be1c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i64_chk │ │ │ │ - 7536: 00746284 356 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_le_mmu │ │ │ │ - 7537: 008bcb9c 176 FUNC GLOBAL DEFAULT 12 qmp_query_chardev │ │ │ │ - 7538: 0098cb1c 296 FUNC GLOBAL DEFAULT 12 qemu_strtod_finite │ │ │ │ + 7535: 0078be64 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i64_chk │ │ │ │ + 7536: 007462cc 356 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_le_mmu │ │ │ │ + 7537: 008bcbe4 176 FUNC GLOBAL DEFAULT 12 qmp_query_chardev │ │ │ │ + 7538: 0098cb64 296 FUNC GLOBAL DEFAULT 12 qemu_strtod_finite │ │ │ │ 7539: 003c9b90 376 FUNC GLOBAL DEFAULT 12 igb_start_recv │ │ │ │ - 7540: 00954b50 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper │ │ │ │ + 7540: 00954b98 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper │ │ │ │ 7541: 00d98c70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_READL_INVALID_EVENT │ │ │ │ - 7542: 008fc034 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocketWrapper │ │ │ │ + 7542: 008fc07c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocketWrapper │ │ │ │ 7543: 00dc6f28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_TRANSMIT_TXLEN_ERROR_DSTATE │ │ │ │ 7544: 0054a8b8 28 FUNC GLOBAL DEFAULT 12 global_state_store │ │ │ │ - 7545: 007e834c 292 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue_free │ │ │ │ - 7546: 008f7600 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVhostUserBlk │ │ │ │ - 7547: 006e7260 124 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier_no_poll │ │ │ │ + 7545: 007e8394 292 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue_free │ │ │ │ + 7546: 008f7648 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVhostUserBlk │ │ │ │ + 7547: 006e72a8 124 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier_no_poll │ │ │ │ 7548: 00507e8c 60 FUNC GLOBAL DEFAULT 12 fsdev_throttle_cleanup │ │ │ │ 7549: 00d8cb90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_SEL_READ_EVENT │ │ │ │ 7550: 0041ee94 100 FUNC GLOBAL DEFAULT 12 pci_find_capability │ │ │ │ 7551: 00dc7c20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_CONNECT_AND_BIND_DSTATE │ │ │ │ 7552: 00d9f478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_NOTDIRTY_WRITE_ACCESS_EVENT │ │ │ │ 7553: 00dc7a88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_DSTATE │ │ │ │ 7554: 00dc7924 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_SQID_DSTATE │ │ │ │ 7555: 00d8e508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_WRITE_EVENT │ │ │ │ 7556: 00dc7e98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_EXPIRED_DSTATE │ │ │ │ 7557: 00516fd0 104 FUNC GLOBAL DEFAULT 12 qemu_list_data_dirs │ │ │ │ - 7558: 00822a48 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_readonly │ │ │ │ - 7559: 00993e84 420 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_trylock_impl │ │ │ │ - 7560: 008cc1bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapChecks │ │ │ │ + 7558: 00822a90 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_readonly │ │ │ │ + 7559: 00993ecc 420 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_trylock_impl │ │ │ │ + 7560: 008cc204 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapChecks │ │ │ │ 7561: 005149a8 136 FUNC GLOBAL DEFAULT 12 qemu_cpu_kick_self │ │ │ │ 7562: 00d8d5b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_REPORT_EVENT │ │ │ │ 7563: 00d94448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_LEN_EVENT │ │ │ │ 7564: 00d93ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_POOL_FOUND_EVENT │ │ │ │ 7565: 00dc6730 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_UART_WRITE_DSTATE │ │ │ │ 7566: 00dc7bc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_DEVICE_RESPONSE_DSTATE │ │ │ │ 7567: 00d99d70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SENSE_EVENT │ │ │ │ 7568: 00da0ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_XEN_REPLICATION_STATUS_EVENT │ │ │ │ 7569: 00d970f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_READ_EVENT │ │ │ │ - 7570: 008dcfa0 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2EncryptionFormat │ │ │ │ - 7571: 0075cf24 164 FUNC GLOBAL DEFAULT 12 object_class_property_add_enum │ │ │ │ + 7570: 008dcfe8 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2EncryptionFormat │ │ │ │ + 7571: 0075cf6c 164 FUNC GLOBAL DEFAULT 12 object_class_property_add_enum │ │ │ │ 7572: 00ce17a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_f_xu_w_h │ │ │ │ 7573: 00dc868c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_DEL_DSTATE │ │ │ │ 7574: 002a419c 172 FUNC GLOBAL DEFAULT 12 helper_gvec_sub32 │ │ │ │ 7575: 0058f274 120 FUNC GLOBAL DEFAULT 12 qemu_flush_queued_packets │ │ │ │ - 7576: 0077f928 556 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i32 │ │ │ │ + 7576: 0077f970 556 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i32 │ │ │ │ 7577: 004dd9b4 780 FUNC GLOBAL DEFAULT 12 virtio_pci_types_register │ │ │ │ 7578: 00d9b798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_WRITE_EVENT │ │ │ │ - 7579: 008cd860 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptions │ │ │ │ + 7579: 008cd8a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptions │ │ │ │ 7580: 00d96a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_DATA_INVALID_EVENT │ │ │ │ - 7581: 006e54b0 8 FUNC GLOBAL DEFAULT 12 virtio_vector_next_queue │ │ │ │ + 7581: 006e54f8 8 FUNC GLOBAL DEFAULT 12 virtio_vector_next_queue │ │ │ │ 7582: 005ab8ac 556 FUNC GLOBAL DEFAULT 12 replay_advance_current_icount │ │ │ │ 7583: 00dc6978 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_READ_DSTATE │ │ │ │ 7584: 00435000 12 FUNC GLOBAL DEFAULT 12 scsi_req_get_buf │ │ │ │ 7585: 00339304 260 FUNC GLOBAL DEFAULT 12 nmi_monitor_handle │ │ │ │ - 7586: 0085474c 2776 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_link_l2 │ │ │ │ + 7586: 00854794 2776 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_link_l2 │ │ │ │ 7587: 00dc7554 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_STATUS_ERROR_DSTATE │ │ │ │ 7588: 00dc71b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_OVERSIZED_DSTATE │ │ │ │ 7589: 00dc691a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_IOMEM_WRITE_DSTATE │ │ │ │ 7590: 0032b274 296 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_in_named_with_opaque │ │ │ │ - 7591: 00798718 112 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nand │ │ │ │ - 7592: 00722020 52 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test │ │ │ │ + 7591: 00798760 112 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nand │ │ │ │ + 7592: 00722068 52 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test │ │ │ │ 7593: 00d91a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLI_WRITE_EVENT │ │ │ │ 7594: 0061a6d4 96 FUNC GLOBAL DEFAULT 12 helper_vremu_vx_b │ │ │ │ 7595: 00428ddc 308 FUNC GLOBAL DEFAULT 12 pcie_cap_deverr_init │ │ │ │ 7596: 0051ce00 120 FUNC GLOBAL DEFAULT 12 hmp_info_qtree │ │ │ │ 7597: 005089ac 68 FUNC GLOBAL DEFAULT 12 p9array_new_V9fsString │ │ │ │ 7598: 005a7d74 108 FUNC GLOBAL DEFAULT 12 vhost_vdpa_get_vhost_net │ │ │ │ 7599: 004fe080 48 FUNC GLOBAL DEFAULT 12 AUD_init_time_stamp_out │ │ │ │ 7600: 00da0a18 236 OBJECT GLOBAL DEFAULT 24 qapi_commands_migration_trace_events_trace_events │ │ │ │ 7601: 0061a7f4 96 FUNC GLOBAL DEFAULT 12 helper_vremu_vx_d │ │ │ │ 7602: 00dc778e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_END_TRANSFER_DSTATE │ │ │ │ - 7603: 00984e74 136 FUNC GLOBAL DEFAULT 12 qdict_get_try_str │ │ │ │ + 7603: 00984ebc 136 FUNC GLOBAL DEFAULT 12 qdict_get_try_str │ │ │ │ 7604: 00516ba4 780 FUNC GLOBAL DEFAULT 12 qemu_find_file │ │ │ │ 7605: 00ce1724 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_f_xu_w_w │ │ │ │ 7606: 00d9b0e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_DEVICE_CONFIG_STATE_EVENT │ │ │ │ 7607: 00dc6ac8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_LOW_WRITEW_DSTATE │ │ │ │ 7608: 005b5ee8 436 FUNC GLOBAL DEFAULT 12 riscv_cpu_write_elf64_note │ │ │ │ 7609: 0061a734 96 FUNC GLOBAL DEFAULT 12 helper_vremu_vx_h │ │ │ │ 7610: 00d99a50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_STOP_EVENT │ │ │ │ @@ -7630,16 +7630,16 @@ │ │ │ │ 7626: 00dc76ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_READ_START_DSTATE │ │ │ │ 7627: 00334684 116 FUNC GLOBAL DEFAULT 12 qmp_x_query_irq │ │ │ │ 7628: 0025f53c 396 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove_by_ref │ │ │ │ 7629: 00d9294c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCOM_READ_EVENT │ │ │ │ 7630: 00d9a9a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_PORT_WRITE_EVENT │ │ │ │ 7631: 0061a794 96 FUNC GLOBAL DEFAULT 12 helper_vremu_vx_w │ │ │ │ 7632: 0029d6c8 8 FUNC GLOBAL DEFAULT 12 bfloat16_maxnum │ │ │ │ - 7633: 009179f4 396 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo_members │ │ │ │ - 7634: 00749108 28 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo_members │ │ │ │ + 7633: 00917a3c 396 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo_members │ │ │ │ + 7634: 00749150 28 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo_members │ │ │ │ 7635: 00d8c17c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_LOADING_EVENT │ │ │ │ 7636: 00d9c180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_VQ_GET_ADDR_EVENT │ │ │ │ 7637: 005a4490 140 FUNC GLOBAL DEFAULT 12 tap_disable │ │ │ │ 7638: 00dc60d0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_common_c │ │ │ │ 7639: 00d8df48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_READL_UNKNOWN_EVENT │ │ │ │ 7640: 00da1734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_GROUPS_EVENT │ │ │ │ 7641: 00dc82c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_CONNECT_DSTATE │ │ │ │ @@ -7647,529 +7647,529 @@ │ │ │ │ 7643: 00d9f650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_RELEASE_BEGIN_EVENT │ │ │ │ 7644: 00d8f814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXECUTE_NCQ_COMMAND_WRITE_EVENT │ │ │ │ 7645: 00d979e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_COMPLETE_EVENT │ │ │ │ 7646: 00d90418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_HIGH_WRITEW_EVENT │ │ │ │ 7647: 00543c44 124 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_init │ │ │ │ 7648: 00d95c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FORMAT_SET_EVENT │ │ │ │ 7649: 002eab60 576 FUNC GLOBAL DEFAULT 12 v9fs_list_xattr │ │ │ │ - 7650: 0071fb88 8 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits │ │ │ │ - 7651: 00952f38 244 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo_members │ │ │ │ + 7650: 0071fbd0 8 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits │ │ │ │ + 7651: 00952f80 244 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo_members │ │ │ │ 7652: 00d9bf40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_SET_CONFIG_EVENT │ │ │ │ - 7653: 0095034c 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequestList │ │ │ │ - 7654: 0091af68 404 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo_members │ │ │ │ + 7653: 00950394 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequestList │ │ │ │ + 7654: 0091afb0 404 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo_members │ │ │ │ 7655: 00dc6546 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_READ_LABEL_DSTATE │ │ │ │ 7656: 0032ce40 392 FUNC GLOBAL DEFAULT 12 load_image_gzipped_buffer │ │ │ │ 7657: 00dc6a6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_INTR_DSTATE │ │ │ │ 7658: 00dc857e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COLO_STATUS_DSTATE │ │ │ │ 7659: 00dc67ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MAP_MEMORY_DSTATE │ │ │ │ - 7660: 0085b750 484 FUNC GLOBAL DEFAULT 12 qcow2_free_any_cluster │ │ │ │ + 7660: 0085b798 484 FUNC GLOBAL DEFAULT 12 qcow2_free_any_cluster │ │ │ │ 7661: 00cdff6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vle8_v_mask │ │ │ │ 7662: 00ce227c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsext_vf2_d │ │ │ │ 7663: 00d97024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DMA_READ_ERROR_EVENT │ │ │ │ 7664: 0052dda0 92 FUNC GLOBAL DEFAULT 12 tpm_init │ │ │ │ - 7665: 008e0098 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionCreateOptions_base_members │ │ │ │ + 7665: 008e00e0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionCreateOptions_base_members │ │ │ │ 7666: 00ce2384 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsext_vf2_h │ │ │ │ - 7667: 00750c94 124 FUNC GLOBAL DEFAULT 12 qdev_try_new │ │ │ │ + 7667: 00750cdc 124 FUNC GLOBAL DEFAULT 12 qdev_try_new │ │ │ │ 7668: 003045e4 160 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_calc_overflow_time │ │ │ │ 7669: 00cb05bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les16 │ │ │ │ - 7670: 008de880 396 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster_members │ │ │ │ - 7671: 009cd0c4 292 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord_members │ │ │ │ - 7672: 009574d0 316 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus │ │ │ │ + 7670: 008de8c8 396 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster_members │ │ │ │ + 7671: 009cd10c 292 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord_members │ │ │ │ + 7672: 00957518 316 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus │ │ │ │ 7673: 00d8f4d8 396 OBJECT GLOBAL DEFAULT 24 hw_ide_trace_events │ │ │ │ 7674: 005ad97c 52 FUNC GLOBAL DEFAULT 12 replay_event_net_save │ │ │ │ 7675: 00d94058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_TIDV_FPD_RUNNING_EVENT │ │ │ │ 7676: 0063dcf4 72 FUNC GLOBAL DEFAULT 12 helper_vmsof_m │ │ │ │ 7677: 00505638 96 FUNC GLOBAL DEFAULT 12 hmp_info_chardev │ │ │ │ 7678: 00dc6cda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_WRITE_MMR_DSTATE │ │ │ │ 7679: 00dc708c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIMS_DSTATE │ │ │ │ 7680: 002fbe78 272 FUNC GLOBAL DEFAULT 12 aml_to_decimalstring │ │ │ │ 7681: 002b8b0c 64 FUNC GLOBAL DEFAULT 12 qemu_input_event_sync │ │ │ │ - 7682: 0095408c 8 FUNC GLOBAL DEFAULT 12 visit_type_Abort_members │ │ │ │ + 7682: 009540d4 8 FUNC GLOBAL DEFAULT 12 visit_type_Abort_members │ │ │ │ 7683: 00dc673c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_RESET_DSTATE │ │ │ │ - 7684: 0090688c 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsAnonProperties │ │ │ │ + 7684: 009068d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsAnonProperties │ │ │ │ 7685: 00dc6360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_CANCEL_DSTATE │ │ │ │ - 7686: 0081e8fc 604 FUNC GLOBAL DEFAULT 12 qmp_blockdev_create │ │ │ │ + 7686: 0081e944 604 FUNC GLOBAL DEFAULT 12 qmp_blockdev_create │ │ │ │ 7687: 00dc7ef4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_DEVICE_DIRTY_DSTATE │ │ │ │ 7688: 005860c8 376 FUNC GLOBAL DEFAULT 12 qmp_add_client │ │ │ │ 7689: 00ce2300 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsext_vf2_w │ │ │ │ 7690: 00d96c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_SET_EVENT │ │ │ │ - 7691: 0096f408 28 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper_members │ │ │ │ + 7691: 0096f450 28 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper_members │ │ │ │ 7692: 00dc60e2 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_introspect_c │ │ │ │ 7693: 00509e20 104 FUNC GLOBAL DEFAULT 12 qmp_query_dump │ │ │ │ 7694: 00dc7972 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_REALIZE_DSTATE │ │ │ │ 7695: 00d95284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ENTRY_SIZE_EVENT │ │ │ │ - 7696: 0075d548 116 FUNC GLOBAL DEFAULT 12 object_property_set_description │ │ │ │ + 7696: 0075d590 116 FUNC GLOBAL DEFAULT 12 object_property_set_description │ │ │ │ 7697: 0056ac2c 1600 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy_iterable │ │ │ │ - 7698: 009b4bdc 100 FUNC GLOBAL DEFAULT 12 thread_pool_adjust_max_threads_to_work │ │ │ │ + 7698: 009b4c24 100 FUNC GLOBAL DEFAULT 12 thread_pool_adjust_max_threads_to_work │ │ │ │ 7699: 00d9b7e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_SUB_VENDOR_ID_EVENT │ │ │ │ 7700: 00cb6418 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchl_le │ │ │ │ 7701: 0051a348 16 FUNC GLOBAL DEFAULT 12 is_mlock_on_fault │ │ │ │ 7702: 00d96944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNMAP_EVENT │ │ │ │ 7703: 0029d880 64 FUNC GLOBAL DEFAULT 12 float64_minnum │ │ │ │ 7704: 00d8df78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_INSTANCE_INIT_EVENT │ │ │ │ - 7705: 0070dfb0 208 FUNC GLOBAL DEFAULT 12 memory_region_section_new_copy │ │ │ │ - 7706: 00748b94 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_change_notify │ │ │ │ - 7707: 0074d544 56 FUNC GLOBAL DEFAULT 12 qbus_set_hotplug_handler │ │ │ │ + 7705: 0070dff8 208 FUNC GLOBAL DEFAULT 12 memory_region_section_new_copy │ │ │ │ + 7706: 00748bdc 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_change_notify │ │ │ │ + 7707: 0074d58c 56 FUNC GLOBAL DEFAULT 12 qbus_set_hotplug_handler │ │ │ │ 7708: 0048eb70 144 FUNC GLOBAL DEFAULT 12 usb_device_handle_attach │ │ │ │ 7709: 00d8cf5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CODE_EVENT │ │ │ │ 7710: 00dc6c8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_CHECK_IRQS_DSTATE │ │ │ │ 7711: 00dc7146 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_DISABLED_DSTATE │ │ │ │ 7712: 00dc80ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_GET_FD_DSTATE │ │ │ │ - 7713: 00916f24 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NumaOptions_base_members │ │ │ │ + 7713: 00916f6c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NumaOptions_base_members │ │ │ │ 7714: 00d8bfac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_STATE_CHANGED_EVENT │ │ │ │ 7715: 005dae2c 124 FUNC GLOBAL DEFAULT 12 priv_spec_to_str │ │ │ │ - 7716: 007ee01c 348 FUNC GLOBAL DEFAULT 12 bdrv_amend_options │ │ │ │ - 7717: 008c6bdc 92 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfo │ │ │ │ + 7716: 007ee064 348 FUNC GLOBAL DEFAULT 12 bdrv_amend_options │ │ │ │ + 7717: 008c6c24 92 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfo │ │ │ │ 7718: 0050451c 4 FUNC GLOBAL DEFAULT 12 st_rate_stop │ │ │ │ 7719: 00dc66d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDC_IOPORT_WRITE_DSTATE │ │ │ │ 7720: 0031e8cc 32 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_w25q80bl │ │ │ │ 7721: 00d8d05c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_FIFO_GET_EVENT │ │ │ │ 7722: 00d9d660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_FLUSH_EVENT │ │ │ │ - 7723: 00987eac 76 FUNC GLOBAL DEFAULT 12 json_message_parser_init │ │ │ │ + 7723: 00987ef4 76 FUNC GLOBAL DEFAULT 12 json_message_parser_init │ │ │ │ 7724: 00d968e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_DMA_COMMAND_WRITE_EVENT │ │ │ │ 7725: 00d8d17c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_COUNT_RD_EVENT │ │ │ │ 7726: 00d919bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_IRQ_RESOLVED_EVENT │ │ │ │ - 7727: 0078b420 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i128_chk │ │ │ │ + 7727: 0078b468 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i128_chk │ │ │ │ 7728: 005bb480 144 FUNC GLOBAL DEFAULT 12 riscv_boot_info_init │ │ │ │ 7729: 0029dfe0 424 FUNC GLOBAL DEFAULT 12 float128_min │ │ │ │ 7730: 00dc866a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_STATUS_DSTATE │ │ │ │ 7731: 00dc7e9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_UPDATE_TIMER_DSTATE │ │ │ │ 7732: 0041ae70 244 FUNC GLOBAL DEFAULT 12 pci_root_bus_init │ │ │ │ 7733: 00dc7442 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_PM_BAD_TRANSITION_DSTATE │ │ │ │ 7734: 00dc8634 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_DELETE_BREAK_DSTATE │ │ │ │ 7735: 002a4248 188 FUNC GLOBAL DEFAULT 12 helper_gvec_sub64 │ │ │ │ 7736: 004ec7cc 96 FUNC GLOBAL DEFAULT 12 vhost_get_max_memslots │ │ │ │ - 7737: 00784b40 704 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i64 │ │ │ │ + 7737: 00784b88 704 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i64 │ │ │ │ 7738: 005edebc 188 FUNC GLOBAL DEFAULT 12 helper_hyp_hsv_b │ │ │ │ 7739: 0032b9fc 152 FUNC GLOBAL DEFAULT 12 hotplug_handler_plug │ │ │ │ 7740: 005ee0f0 192 FUNC GLOBAL DEFAULT 12 helper_hyp_hsv_d │ │ │ │ - 7741: 0095fd1c 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevList │ │ │ │ + 7741: 0095fd64 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevList │ │ │ │ 7742: 00d95b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC16_EVENT │ │ │ │ 7743: 005edf78 192 FUNC GLOBAL DEFAULT 12 helper_hyp_hsv_h │ │ │ │ - 7744: 00962564 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegionList │ │ │ │ + 7744: 009625ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegionList │ │ │ │ 7745: 00da0668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_INTERRUPT_CONTROLLERS_EVENT │ │ │ │ 7746: 00d8b1f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_ROOT_DETACH_EVENT │ │ │ │ 7747: 00d8ae98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_ALLOC_CLUSTERS_OFFSET_EVENT │ │ │ │ 7748: 00dc6fb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RECEIVE_DSTATE │ │ │ │ 7749: 00ce48a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vid_v_b │ │ │ │ 7750: 00dc804e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_CONTINUE_DSTATE │ │ │ │ - 7751: 009afdf4 84 FUNC GLOBAL DEFAULT 12 aio_bh_schedule_oneshot_full │ │ │ │ + 7751: 009afe3c 84 FUNC GLOBAL DEFAULT 12 aio_bh_schedule_oneshot_full │ │ │ │ 7752: 00ce4718 132 OBJECT GLOBAL DEFAULT 24 helper_info_vid_v_d │ │ │ │ 7753: 00dc6d60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDMC_READ_DSTATE │ │ │ │ 7754: 00dc7bae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_PKT_DSTATE │ │ │ │ 7755: 00dc772e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CONTINUE_CANCELED_DSTATE │ │ │ │ 7756: 00dc7cbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_ADD_IOMMU_DSTATE │ │ │ │ 7757: 005138a4 168 FUNC GLOBAL DEFAULT 12 device_add_bootindex_property │ │ │ │ 7758: 00d04170 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_w_d │ │ │ │ 7759: 00ce4820 132 OBJECT GLOBAL DEFAULT 24 helper_info_vid_v_h │ │ │ │ - 7760: 0072badc 244 FUNC GLOBAL DEFAULT 12 monitor_register_hmp_info_hrt │ │ │ │ - 7761: 0098d708 84 FUNC GLOBAL DEFAULT 12 uleb128_decode_small │ │ │ │ - 7762: 009906dc 388 FUNC GLOBAL DEFAULT 12 fdmon_epoll_try_upgrade │ │ │ │ + 7760: 0072bb24 244 FUNC GLOBAL DEFAULT 12 monitor_register_hmp_info_hrt │ │ │ │ + 7761: 0098d750 84 FUNC GLOBAL DEFAULT 12 uleb128_decode_small │ │ │ │ + 7762: 00990724 388 FUNC GLOBAL DEFAULT 12 fdmon_epoll_try_upgrade │ │ │ │ 7763: 00cefc14 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmaxu_vx_b │ │ │ │ 7764: 00d9c0e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NOTIFY_EVENT │ │ │ │ 7765: 00d04278 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_w_h │ │ │ │ 7766: 002b5498 140 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_close │ │ │ │ - 7767: 0075780c 120 FUNC GLOBAL DEFAULT 12 object_set_accelerator_compat_props │ │ │ │ + 7767: 00757854 120 FUNC GLOBAL DEFAULT 12 object_set_accelerator_compat_props │ │ │ │ 7768: 00dc6dd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_RESET_DSTATE │ │ │ │ 7769: 0041e1fc 132 FUNC GLOBAL DEFAULT 12 pci_for_each_device │ │ │ │ 7770: 00d9b978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_SIZE_ROM_EVENT │ │ │ │ - 7771: 007482c0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_be │ │ │ │ + 7771: 00748308 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_be │ │ │ │ 7772: 005ee038 184 FUNC GLOBAL DEFAULT 12 helper_hyp_hsv_w │ │ │ │ 7773: 00ce1ac0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsqrt_v_d │ │ │ │ 7774: 00cefa88 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmaxu_vx_d │ │ │ │ 7775: 00d9a070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_READ_EVENT │ │ │ │ 7776: 00d98148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_READ_EVENT │ │ │ │ 7777: 0029d6a8 8 FUNC GLOBAL DEFAULT 12 float16_minnum │ │ │ │ 7778: 005042b8 612 FUNC GLOBAL DEFAULT 12 st_rate_flow │ │ │ │ 7779: 00d9273c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EMPTY_SLOT_WRITE_EVENT │ │ │ │ - 7780: 007a3404 536 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_at │ │ │ │ + 7780: 007a344c 536 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_at │ │ │ │ 7781: 00ce1bc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsqrt_v_h │ │ │ │ 7782: 00cb0538 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les32 │ │ │ │ 7783: 00cefb90 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmaxu_vx_h │ │ │ │ - 7784: 006af4ac 508 FUNC GLOBAL DEFAULT 12 virtio_blk_req_complete │ │ │ │ + 7784: 006af4f4 508 FUNC GLOBAL DEFAULT 12 virtio_blk_req_complete │ │ │ │ 7785: 00c7c4e8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_link │ │ │ │ - 7786: 007b13f0 132 FUNC GLOBAL DEFAULT 12 qio_channel_wait │ │ │ │ - 7787: 0070c9a8 112 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_get_dirty │ │ │ │ + 7786: 007b1438 132 FUNC GLOBAL DEFAULT 12 qio_channel_wait │ │ │ │ + 7787: 0070c9f0 112 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_get_dirty │ │ │ │ 7788: 00dc6ce0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_MMR_DOORBELL_DSTATE │ │ │ │ 7789: 00d9f714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMPADDR_CSR_READ_EVENT │ │ │ │ 7790: 0033bd40 204 FUNC GLOBAL DEFAULT 12 qdev_get_machine_hotplug_handler │ │ │ │ - 7791: 007f9448 272 FUNC GLOBAL DEFAULT 12 job_sleep_ns │ │ │ │ + 7791: 007f9490 272 FUNC GLOBAL DEFAULT 12 job_sleep_ns │ │ │ │ 7792: 00d04068 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_w_s │ │ │ │ 7793: 00ce479c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vid_v_w │ │ │ │ 7794: 0054e9e8 52 FUNC GLOBAL DEFAULT 12 migration_incoming_get_current │ │ │ │ 7795: 00d984d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_DESELECT_EVENT │ │ │ │ 7796: 00d8fba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_RESET_EVENT │ │ │ │ - 7797: 0076619c 100 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_insert │ │ │ │ + 7797: 007661e4 100 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_insert │ │ │ │ 7798: 00da21cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FAST_PATH_ATTEMPT_EVENT │ │ │ │ 7799: 00dc8c92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUN_POLL_HANDLERS_BEGIN_DSTATE │ │ │ │ - 7800: 007df73c 28 FUNC GLOBAL DEFAULT 12 nbd_server_is_qemu_nbd │ │ │ │ + 7800: 007df784 28 FUNC GLOBAL DEFAULT 12 nbd_server_is_qemu_nbd │ │ │ │ 7801: 00dc8c97 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_vfio_c │ │ │ │ - 7802: 008175a0 68 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_iov │ │ │ │ + 7802: 008175e8 68 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_iov │ │ │ │ 7803: 00ce1b44 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsqrt_v_w │ │ │ │ 7804: 00d9b178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_SET_STATE_EVENT │ │ │ │ 7805: 00dc8254 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_FORWARD_DMABUF_DSTATE │ │ │ │ 7806: 00cefb0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmaxu_vx_w │ │ │ │ - 7807: 00828694 180 FUNC GLOBAL DEFAULT 12 bdrv_load_vmstate │ │ │ │ - 7808: 0099c6f0 16 FUNC GLOBAL DEFAULT 12 warn_vreport │ │ │ │ + 7807: 008286dc 180 FUNC GLOBAL DEFAULT 12 bdrv_load_vmstate │ │ │ │ + 7808: 0099c738 16 FUNC GLOBAL DEFAULT 12 warn_vreport │ │ │ │ 7809: 00d9fe0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DRIVE_BACKUP_EVENT │ │ │ │ - 7810: 008ff438 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper │ │ │ │ + 7810: 008ff480 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper │ │ │ │ 7811: 00cdfd5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vle8_v │ │ │ │ - 7812: 009cd6a8 372 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent │ │ │ │ + 7812: 009cd6f0 372 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent │ │ │ │ 7813: 002fa594 84 FUNC GLOBAL DEFAULT 12 crs_range_set_init │ │ │ │ - 7814: 0097aa5c 336 FUNC GLOBAL DEFAULT 12 visit_end_struct │ │ │ │ + 7814: 0097aaa4 336 FUNC GLOBAL DEFAULT 12 visit_end_struct │ │ │ │ 7815: 00dc6466 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_READ_ZERO_DSTATE │ │ │ │ - 7816: 007547b8 56 FUNC GLOBAL DEFAULT 12 clock_setup_canonical_path │ │ │ │ - 7817: 0082cd78 400 FUNC GLOBAL DEFAULT 12 bdrv_register_buf │ │ │ │ + 7816: 00754800 56 FUNC GLOBAL DEFAULT 12 clock_setup_canonical_path │ │ │ │ + 7817: 0082cdc0 400 FUNC GLOBAL DEFAULT 12 bdrv_register_buf │ │ │ │ 7818: 005801a8 308 FUNC GLOBAL DEFAULT 12 monitor_get_fd │ │ │ │ 7819: 00dc8200 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_FILTER_DSTATE │ │ │ │ 7820: 00d8c02c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_READ_ZERO_EVENT │ │ │ │ 7821: 00dc8bfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_FREE_DSTATE │ │ │ │ 7822: 00d93b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_PACKET_EVENT │ │ │ │ 7823: 0029831c 192 FUNC GLOBAL DEFAULT 12 float128_to_uint128 │ │ │ │ 7824: 004ddcc0 76 FUNC GLOBAL DEFAULT 12 virtio_pci_optimal_num_queues │ │ │ │ 7825: 00d9d670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_COMPLETE_EVENT │ │ │ │ - 7826: 0095bc2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaOptions │ │ │ │ - 7827: 00939798 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostUserOptions │ │ │ │ + 7826: 0095bc74 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaOptions │ │ │ │ + 7827: 009397e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostUserOptions │ │ │ │ 7828: 002b0d70 116 FUNC GLOBAL DEFAULT 12 graphic_hw_update │ │ │ │ - 7829: 00780988 120 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i32 │ │ │ │ + 7829: 007809d0 120 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i32 │ │ │ │ 7830: 00dc6188 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_GARBAGE_DSTATE │ │ │ │ 7831: 00ce3dd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl4re16_v │ │ │ │ 7832: 00dc6124 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_ui_c │ │ │ │ 7833: 00d8a2a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_PROTOCOL_EVENT_HANDLER_EVENT │ │ │ │ 7834: 00c81b20 12 OBJECT GLOBAL DEFAULT 21 RockerPortAutoneg_lookup │ │ │ │ - 7835: 00821e94 44 FUNC GLOBAL DEFAULT 12 bdrv_supports_persistent_dirty_bitmap │ │ │ │ + 7835: 00821edc 44 FUNC GLOBAL DEFAULT 12 bdrv_supports_persistent_dirty_bitmap │ │ │ │ 7836: 002a55d8 196 FUNC GLOBAL DEFAULT 12 helper_gvec_orc │ │ │ │ 7837: 00da213c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_LOCK_EVENT │ │ │ │ 7838: 00dc7f16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_STATE_PENDING_DSTATE │ │ │ │ 7839: 00d8cf3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_EVENT_EVENT │ │ │ │ - 7840: 007b0a4c 164 FUNC GLOBAL DEFAULT 12 qio_channel_pread │ │ │ │ + 7840: 007b0a94 164 FUNC GLOBAL DEFAULT 12 qio_channel_pread │ │ │ │ 7841: 00d8f1a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LEDMA_MEMORY_WRITE_EVENT │ │ │ │ - 7842: 009c50ac 392 FUNC GLOBAL DEFAULT 12 vhost_user_server_attach_aio_context │ │ │ │ - 7843: 008bb9b0 408 FUNC GLOBAL DEFAULT 12 qemu_chr_write │ │ │ │ + 7842: 009c50f4 392 FUNC GLOBAL DEFAULT 12 vhost_user_server_attach_aio_context │ │ │ │ + 7843: 008bb9f8 408 FUNC GLOBAL DEFAULT 12 qemu_chr_write │ │ │ │ 7844: 002983dc 252 FUNC GLOBAL DEFAULT 12 float16_to_uint16_round_to_zero │ │ │ │ 7845: 00d89fb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_DISMISS_EVENT │ │ │ │ 7846: 00da011c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_RINGBUF_READ_EVENT │ │ │ │ 7847: 00dc6876 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_MODE_DSTATE │ │ │ │ 7848: 00d9eac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CAN_SHARE_MAP_EVENT │ │ │ │ 7849: 00da0d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_INCOMING_EVENT │ │ │ │ 7850: 00dc7b38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QUEUE_ADD_DSTATE │ │ │ │ 7851: 002a22a0 96 FUNC GLOBAL DEFAULT 12 bfloat16_silence_nan │ │ │ │ 7852: 00dc7b2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_SHORTXFER_DSTATE │ │ │ │ - 7853: 00854424 808 FUNC GLOBAL DEFAULT 12 qcow2_alloc_compressed_cluster_offset │ │ │ │ + 7853: 0085446c 808 FUNC GLOBAL DEFAULT 12 qcow2_alloc_compressed_cluster_offset │ │ │ │ 7854: 00d8de58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNMOUSE_EVENT_EVENT │ │ │ │ 7855: 00dc6e2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_RNG_WRITE_DSTATE │ │ │ │ 7856: 00532bd8 88 FUNC GLOBAL DEFAULT 12 cryptodev_backend_new_client │ │ │ │ - 7857: 00715678 492 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty_range_all │ │ │ │ + 7857: 007156c0 492 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty_range_all │ │ │ │ 7858: 002a5b0c 180 FUNC GLOBAL DEFAULT 12 helper_gvec_ors │ │ │ │ 7859: 004eebbc 136 FUNC GLOBAL DEFAULT 12 vhost_get_features │ │ │ │ 7860: 0060c2e8 96 FUNC GLOBAL DEFAULT 12 helper_vor_vv_b │ │ │ │ 7861: 0060c408 96 FUNC GLOBAL DEFAULT 12 helper_vor_vv_d │ │ │ │ 7862: 00d9b3c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOMMU_MAP_DIRTY_NOTIFY_EVENT │ │ │ │ 7863: 00dc770c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_UNHANDLED_WRITE_DSTATE │ │ │ │ 7864: 0050206c 68 FUNC GLOBAL DEFAULT 12 audio_rate_start │ │ │ │ 7865: 00d8c0bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_GET_DIRTY_BITMAP_EVENT │ │ │ │ - 7866: 0098b47c 68 FUNC GLOBAL DEFAULT 12 qemu_unlock_fd │ │ │ │ + 7866: 0098b4c4 68 FUNC GLOBAL DEFAULT 12 qemu_unlock_fd │ │ │ │ 7867: 00d97134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_DMA_DIRECTION_EVENT │ │ │ │ - 7868: 00871998 92 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_export │ │ │ │ + 7868: 008719e0 92 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_export │ │ │ │ 7869: 0060c348 96 FUNC GLOBAL DEFAULT 12 helper_vor_vv_h │ │ │ │ 7870: 002ffe50 216 FUNC GLOBAL DEFAULT 12 acpi_table_end │ │ │ │ - 7871: 009d6f54 468 FUNC GLOBAL DEFAULT 12 vduse_queue_notify │ │ │ │ + 7871: 009d6f9c 468 FUNC GLOBAL DEFAULT 12 vduse_queue_notify │ │ │ │ 7872: 00d01410 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_h_d │ │ │ │ 7873: 00d8a010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_COMPLETED_EVENT │ │ │ │ 7874: 00dc6ca4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_DSTATE │ │ │ │ 7875: 00d8c554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_FREE_EVENT │ │ │ │ 7876: 00d94618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_WRITE_EVENT │ │ │ │ 7877: 00d975c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_FLUSH_CMP_EVENT │ │ │ │ 7878: 00c7f224 24 OBJECT GLOBAL DEFAULT 21 blk_exp_fuse │ │ │ │ - 7879: 0098b428 72 FUNC GLOBAL DEFAULT 12 qemu_has_ofd_lock │ │ │ │ + 7879: 0098b470 72 FUNC GLOBAL DEFAULT 12 qemu_has_ofd_lock │ │ │ │ 7880: 00dc78ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_SET_SCALER_DSTATE │ │ │ │ 7881: 005ac6a4 244 FUNC GLOBAL DEFAULT 12 replay_save_clock │ │ │ │ 7882: 00dc7466 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XLNX_ZYNQMP_RTC_GETTIME_DSTATE │ │ │ │ 7883: 00d0558c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_h_l │ │ │ │ - 7884: 008fb960 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfo │ │ │ │ + 7884: 008fb9a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfo │ │ │ │ 7885: 00d97b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_SCSI_OVERFLOW_EVENT │ │ │ │ 7886: 00d90ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_BPR_WRITE_EVENT │ │ │ │ - 7887: 008eace0 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_FAILURE_arg_members │ │ │ │ + 7887: 008ead28 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_FAILURE_arg_members │ │ │ │ 7888: 00545874 568 FUNC GLOBAL DEFAULT 12 cpr_transfer_output │ │ │ │ 7889: 00487524 268 FUNC GLOBAL DEFAULT 12 hardware_info_register │ │ │ │ 7890: 00dc743e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_UPDATE_MAPPINGS_DEL_DSTATE │ │ │ │ 7891: 00dc8118 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_GOOD_DSTATE │ │ │ │ 7892: 0060c3a8 96 FUNC GLOBAL DEFAULT 12 helper_vor_vv_w │ │ │ │ 7893: 00d00d5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_h_s │ │ │ │ - 7894: 00954094 276 FUNC GLOBAL DEFAULT 12 visit_type_Abort │ │ │ │ - 7895: 00945f38 324 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties │ │ │ │ + 7894: 009540dc 276 FUNC GLOBAL DEFAULT 12 visit_type_Abort │ │ │ │ + 7895: 00945f80 324 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties │ │ │ │ 7896: 00dc6e64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_RESET_DSTATE │ │ │ │ - 7897: 008c06d8 564 FUNC GLOBAL DEFAULT 12 qmp_qom_list_properties │ │ │ │ + 7897: 008c0720 564 FUNC GLOBAL DEFAULT 12 qmp_qom_list_properties │ │ │ │ 7898: 00dc821c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_PRESS_DSTATE │ │ │ │ 7899: 00d00de0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_h_w │ │ │ │ 7900: 00dc8380 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CHANGE_MEDIUM_DSTATE │ │ │ │ - 7901: 007b4624 96 FUNC GLOBAL DEFAULT 12 qio_task_propagate_error │ │ │ │ + 7901: 007b466c 96 FUNC GLOBAL DEFAULT 12 qio_task_propagate_error │ │ │ │ 7902: 00dc80b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_RESTORED_DSTATE │ │ │ │ 7903: 00637434 388 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_f_x_v_b │ │ │ │ 7904: 00dc854e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPUS_FAST_DSTATE │ │ │ │ - 7905: 006c8d10 120 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_features │ │ │ │ + 7905: 006c8d58 120 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_features │ │ │ │ 7906: 00dc7790 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_RESPONSE16_DSTATE │ │ │ │ 7907: 00dc76ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MISMATCH_DSTATE │ │ │ │ 7908: 00d8df98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_REALIZE_EVENT │ │ │ │ 7909: 006375b8 376 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_f_x_v_h │ │ │ │ - 7910: 008e0b44 292 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer_members │ │ │ │ + 7910: 008e0b8c 292 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer_members │ │ │ │ 7911: 002af06c 180 FUNC GLOBAL DEFAULT 12 object_add_completion │ │ │ │ - 7912: 00914eb0 92 FUNC GLOBAL DEFAULT 12 qapi_free_Memdev │ │ │ │ + 7912: 00914ef8 92 FUNC GLOBAL DEFAULT 12 qapi_free_Memdev │ │ │ │ 7913: 0058bb30 432 FUNC GLOBAL DEFAULT 12 qemu_netfilter_pass_to_next │ │ │ │ 7914: 0029f05c 448 FUNC GLOBAL DEFAULT 12 float64_scalbn │ │ │ │ 7915: 00cb04b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les64 │ │ │ │ 7916: 00dc78bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_USER_DSTATE │ │ │ │ 7917: 00d9d880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_EVENT │ │ │ │ 7918: 00dc69ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_DSTATE │ │ │ │ 7919: 00d9ee44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DEL_MEMSLOT_EVENT │ │ │ │ 7920: 00426a40 616 FUNC GLOBAL DEFAULT 12 shpc_reset │ │ │ │ 7921: 00dc7840 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_READ_DSTATE │ │ │ │ 7922: 00dc7bd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_STOP_DSTATE │ │ │ │ 7923: 00dc75b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_SBAC_READ_DSTATE │ │ │ │ - 7924: 009043f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VersionTriple │ │ │ │ + 7924: 00904440 92 FUNC GLOBAL DEFAULT 12 qapi_free_VersionTriple │ │ │ │ 7925: 00dc77fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_FLASH_WRITE_DSTATE │ │ │ │ - 7926: 008d051c 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlags │ │ │ │ - 7927: 007f9348 256 FUNC GLOBAL DEFAULT 12 job_yield │ │ │ │ + 7926: 008d0564 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlags │ │ │ │ + 7927: 007f9390 256 FUNC GLOBAL DEFAULT 12 job_yield │ │ │ │ 7928: 00cb2c68 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_nor │ │ │ │ 7929: 00dc610c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_virtio_c │ │ │ │ - 7930: 006a3994 432 FUNC GLOBAL DEFAULT 12 helper_vbrev_v_b │ │ │ │ + 7930: 006a39dc 432 FUNC GLOBAL DEFAULT 12 helper_vbrev_v_b │ │ │ │ 7931: 00637730 388 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_f_x_v_w │ │ │ │ 7932: 00dc60e5 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_job_c │ │ │ │ 7933: 0048f1f8 108 FUNC GLOBAL DEFAULT 12 usb_legacy_register │ │ │ │ - 7934: 0096d8a0 192 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo_members │ │ │ │ + 7934: 0096d8e8 192 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo_members │ │ │ │ 7935: 00cb3004 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_not │ │ │ │ - 7936: 006a3ef0 628 FUNC GLOBAL DEFAULT 12 helper_vbrev_v_d │ │ │ │ - 7937: 00895420 2624 FUNC GLOBAL DEFAULT 12 parallels_read_format_extension │ │ │ │ + 7936: 006a3f38 628 FUNC GLOBAL DEFAULT 12 helper_vbrev_v_d │ │ │ │ + 7937: 00895468 2624 FUNC GLOBAL DEFAULT 12 parallels_read_format_extension │ │ │ │ 7938: 00d905b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ROUTER_END_ESCALATE_EVENT │ │ │ │ 7939: 00d8fe80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_READ_DATA_EVENT │ │ │ │ - 7940: 006a3b44 480 FUNC GLOBAL DEFAULT 12 helper_vbrev_v_h │ │ │ │ - 7941: 0098c0ac 220 FUNC GLOBAL DEFAULT 12 mktimegm │ │ │ │ - 7942: 009869c8 200 FUNC GLOBAL DEFAULT 12 qobject_is_equal │ │ │ │ + 7940: 006a3b8c 480 FUNC GLOBAL DEFAULT 12 helper_vbrev_v_h │ │ │ │ + 7941: 0098c0f4 220 FUNC GLOBAL DEFAULT 12 mktimegm │ │ │ │ + 7942: 00986a10 200 FUNC GLOBAL DEFAULT 12 qobject_is_equal │ │ │ │ 7943: 00cf5650 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsub_vv_d │ │ │ │ 7944: 00580818 756 FUNC GLOBAL DEFAULT 12 monitor_fdset_add_fd │ │ │ │ 7945: 00dc8652 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRACE_EVENT_SET_STATE_DSTATE │ │ │ │ 7946: 00d94a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_REJECT_EVENT │ │ │ │ 7947: 00dc7f78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_CORE_DSTATE │ │ │ │ 7948: 00dc65ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_INVALID_SLOT_SELECTED_DSTATE │ │ │ │ 7949: 00dc7ba0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_DSTATE │ │ │ │ 7950: 00cf5758 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsub_vv_h │ │ │ │ 7951: 00d957f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_EVENT_EVENT │ │ │ │ - 7952: 00904f34 424 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions_members │ │ │ │ - 7953: 007de290 704 FUNC GLOBAL DEFAULT 12 qmp_change_backing_file │ │ │ │ + 7952: 00904f7c 424 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions_members │ │ │ │ + 7953: 007de2d8 704 FUNC GLOBAL DEFAULT 12 qmp_change_backing_file │ │ │ │ 7954: 00d9b868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DETACH_DEVICE_EVENT │ │ │ │ 7955: 00d97864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_OVERFLOW_EVENT │ │ │ │ - 7956: 0090c53c 1068 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_add_dynamic_capacity │ │ │ │ + 7956: 0090c584 1068 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_add_dynamic_capacity │ │ │ │ 7957: 00dc6aba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_READW_DSTATE │ │ │ │ 7958: 00dc78b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_ENABLE_DSTATE │ │ │ │ 7959: 0056ee9c 796 FUNC GLOBAL DEFAULT 12 load_snapshot │ │ │ │ - 7960: 0095846c 228 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement_members │ │ │ │ + 7960: 009584b4 228 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement_members │ │ │ │ 7961: 0027ed70 172 FUNC GLOBAL DEFAULT 12 float64_is_signaling_nan │ │ │ │ 7962: 00da1ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_CPU_TOPOLOGY_EVENT │ │ │ │ - 7963: 006a3d24 460 FUNC GLOBAL DEFAULT 12 helper_vbrev_v_w │ │ │ │ - 7964: 00715d0c 268 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_snapshot_get_dirty │ │ │ │ - 7965: 007c737c 260 FUNC GLOBAL DEFAULT 12 qauthz_list_insert_rule │ │ │ │ + 7963: 006a3d6c 460 FUNC GLOBAL DEFAULT 12 helper_vbrev_v_w │ │ │ │ + 7964: 00715d54 268 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_snapshot_get_dirty │ │ │ │ + 7965: 007c73c4 260 FUNC GLOBAL DEFAULT 12 qauthz_list_insert_rule │ │ │ │ 7966: 00dc6b56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_DTE_WRITE_DSTATE │ │ │ │ - 7967: 00987f00 116 FUNC GLOBAL DEFAULT 12 json_message_parser_flush │ │ │ │ + 7967: 00987f48 116 FUNC GLOBAL DEFAULT 12 json_message_parser_flush │ │ │ │ 7968: 00d9d170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_VM_STATE_CHANGE_EVENT │ │ │ │ 7969: 00d8a1ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OBJECT_CLASS_DYNAMIC_CAST_ASSERT_EVENT │ │ │ │ 7970: 00cf56d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsub_vv_w │ │ │ │ 7971: 00d991d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_REQ_UPIU_EVENT │ │ │ │ 7972: 00c80bcc 12 OBJECT GLOBAL DEFAULT 21 BlockdevAioOptions_lookup │ │ │ │ - 7973: 007be380 160 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digestv │ │ │ │ - 7974: 0099e040 48 FUNC GLOBAL DEFAULT 12 notifier_list_add │ │ │ │ + 7973: 007be3c8 160 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digestv │ │ │ │ + 7974: 0099e088 48 FUNC GLOBAL DEFAULT 12 notifier_list_add │ │ │ │ 7975: 0029cf94 16 FUNC GLOBAL DEFAULT 12 uint16_to_bfloat16_scalbn │ │ │ │ - 7976: 00783560 188 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i64 │ │ │ │ + 7976: 007835a8 188 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i64 │ │ │ │ 7977: 00d95534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_CFS_EVENT │ │ │ │ 7978: 0029ece8 440 FUNC GLOBAL DEFAULT 12 float16_scalbn │ │ │ │ - 7979: 008d5c40 324 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf │ │ │ │ + 7979: 008d5c88 324 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf │ │ │ │ 7980: 00d989f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_TIMER_WRITE_EVENT │ │ │ │ 7981: 0043500c 224 FUNC GLOBAL DEFAULT 12 scsi_req_get_sense │ │ │ │ 7982: 00d9be00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_ADD_EVENT │ │ │ │ 7983: 00d9f8c0 332 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_core_trace_events_trace_events │ │ │ │ - 7984: 00751134 44 FUNC GLOBAL DEFAULT 12 qdev_assert_realized_properly │ │ │ │ + 7984: 0075117c 44 FUNC GLOBAL DEFAULT 12 qdev_assert_realized_properly │ │ │ │ 7985: 0042d158 236 FUNC GLOBAL DEFAULT 12 pcie_aer_root_init │ │ │ │ 7986: 00dc6724 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_IRQ_LOWERED_DSTATE │ │ │ │ 7987: 00dc67e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_RST_B_DSTATE │ │ │ │ - 7988: 00b850b8 24 OBJECT GLOBAL DEFAULT 14 sched_setscheduler_arg │ │ │ │ + 7988: 00b85108 24 OBJECT GLOBAL DEFAULT 14 sched_setscheduler_arg │ │ │ │ 7989: 0029234c 344 FUNC GLOBAL DEFAULT 12 float32_to_floatx80 │ │ │ │ - 7990: 00941a24 268 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties_members │ │ │ │ - 7991: 00983e54 460 FUNC GLOBAL DEFAULT 12 qnum_is_equal │ │ │ │ - 7992: 009cd414 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_uncorrectable_errors_arg_members │ │ │ │ + 7990: 00941a6c 268 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties_members │ │ │ │ + 7991: 00983e9c 460 FUNC GLOBAL DEFAULT 12 qnum_is_equal │ │ │ │ + 7992: 009cd45c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_uncorrectable_errors_arg_members │ │ │ │ 7993: 00dc7cd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOEVENTFD_HANDLER_DSTATE │ │ │ │ - 7994: 007424a4 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchb_mmu │ │ │ │ + 7994: 007424ec 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchb_mmu │ │ │ │ 7995: 00d9a0a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_GLBREG_WRITE_EVENT │ │ │ │ - 7996: 009047a8 192 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapability │ │ │ │ - 7997: 009af940 172 FUNC GLOBAL DEFAULT 12 aio_compute_timeout │ │ │ │ + 7996: 009047f0 192 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapability │ │ │ │ + 7997: 009af988 172 FUNC GLOBAL DEFAULT 12 aio_compute_timeout │ │ │ │ 7998: 00519df0 56 FUNC GLOBAL DEFAULT 12 qemu_sglist_destroy │ │ │ │ 7999: 00dc6262 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_WRITE_TABLE_DSTATE │ │ │ │ 8000: 00dc6544 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_WRITE_LABEL_DSTATE │ │ │ │ 8001: 00d96b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_CC_FAILED_EVENT │ │ │ │ 8002: 00291d58 544 FUNC GLOBAL DEFAULT 12 floatx80_to_float32 │ │ │ │ 8003: 00da0678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DUMPDTB_EVENT │ │ │ │ 8004: 00dc79c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_CONTROL_DSTATE │ │ │ │ 8005: 005b1598 172 FUNC GLOBAL DEFAULT 12 icount_get │ │ │ │ - 8006: 00927214 192 FUNC GLOBAL DEFAULT 12 visit_type_ZeroPageDetection │ │ │ │ + 8006: 0092725c 192 FUNC GLOBAL DEFAULT 12 visit_type_ZeroPageDetection │ │ │ │ 8007: 00da0284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_RELEASE_DYNAMIC_CAPACITY_EVENT │ │ │ │ - 8008: 008ef488 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_named_block_nodes │ │ │ │ - 8009: 0099e11c 20 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_init │ │ │ │ + 8008: 008ef4d0 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_named_block_nodes │ │ │ │ + 8009: 0099e164 20 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_init │ │ │ │ 8010: 00dc6780 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_UNREALIZE_DSTATE │ │ │ │ 8011: 0052dd08 152 FUNC GLOBAL DEFAULT 12 tpm_cleanup │ │ │ │ - 8012: 009490ec 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_del │ │ │ │ + 8012: 00949134 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_del │ │ │ │ 8013: 00c811c4 12 OBJECT GLOBAL DEFAULT 21 CacheLevelAndType_lookup │ │ │ │ 8014: 005e7168 72 FUNC GLOBAL DEFAULT 12 riscv_set_csr_ops │ │ │ │ 8015: 00dc7e26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_FEATURES_DSTATE │ │ │ │ 8016: 00da1134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_RX_FILTER_EVENT │ │ │ │ 8017: 004929a8 24 FUNC GLOBAL DEFAULT 12 usb_packet_size │ │ │ │ 8018: 00dc6f58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_REG_READ_DSTATE │ │ │ │ - 8019: 007e193c 232 FUNC GLOBAL DEFAULT 12 os_set_proc_name │ │ │ │ + 8019: 007e1984 232 FUNC GLOBAL DEFAULT 12 os_set_proc_name │ │ │ │ 8020: 00dc7afc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_DOORBELL_WRITE_DSTATE │ │ │ │ 8021: 00d98468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PSPI_CTRL_WRITE_EVENT │ │ │ │ - 8022: 009b4714 256 FUNC GLOBAL DEFAULT 12 thread_pool_new_aio │ │ │ │ - 8023: 007ea8ac 264 FUNC GLOBAL DEFAULT 12 bdrv_op_is_blocked │ │ │ │ + 8022: 009b475c 256 FUNC GLOBAL DEFAULT 12 thread_pool_new_aio │ │ │ │ + 8023: 007ea8f4 264 FUNC GLOBAL DEFAULT 12 bdrv_op_is_blocked │ │ │ │ 8024: 00d9b858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MDEV_EVENT │ │ │ │ - 8025: 0096d960 320 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo │ │ │ │ + 8025: 0096d9a8 320 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo │ │ │ │ 8026: 00d90c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_BPR_READ_EVENT │ │ │ │ - 8027: 0074a1d0 368 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSection │ │ │ │ + 8027: 0074a218 368 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSection │ │ │ │ 8028: 00dc8410 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_DEBUG_QUERY_BLOCK_GRAPH_DSTATE │ │ │ │ 8029: 002f761c 728 FUNC GLOBAL DEFAULT 12 v9fs_co_open2 │ │ │ │ - 8030: 008ccc28 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptions │ │ │ │ - 8031: 00868fb8 508 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_delete │ │ │ │ - 8032: 008f0db8 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_enable │ │ │ │ + 8030: 008ccc70 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptions │ │ │ │ + 8031: 00869000 508 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_delete │ │ │ │ + 8032: 008f0e00 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_enable │ │ │ │ 8033: 006185d4 96 FUNC GLOBAL DEFAULT 12 helper_vminu_vv_b │ │ │ │ 8034: 00d8b780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_COMPLETE_EVENT │ │ │ │ 8035: 006186f4 96 FUNC GLOBAL DEFAULT 12 helper_vminu_vv_d │ │ │ │ 8036: 00cf71a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrem_vv_b │ │ │ │ - 8037: 0095cb90 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions_members │ │ │ │ - 8038: 009b9f54 32 FUNC GLOBAL DEFAULT 12 buffer_reserve │ │ │ │ + 8037: 0095cbd8 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions_members │ │ │ │ + 8038: 009b9f9c 32 FUNC GLOBAL DEFAULT 12 buffer_reserve │ │ │ │ 8039: 00cf7018 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrem_vv_d │ │ │ │ 8040: 00dc7996 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_DATA_BITS_DSTATE │ │ │ │ 8041: 00618634 96 FUNC GLOBAL DEFAULT 12 helper_vminu_vv_h │ │ │ │ 8042: 00dc6d62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDMC_WRITE_DSTATE │ │ │ │ 8043: 00dc61a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_INTERNAL_ERROR_DSTATE │ │ │ │ - 8044: 00864494 104 FUNC GLOBAL DEFAULT 12 qcow2_co_encrypt │ │ │ │ + 8044: 008644dc 104 FUNC GLOBAL DEFAULT 12 qcow2_co_encrypt │ │ │ │ 8045: 0055d514 36 FUNC GLOBAL DEFAULT 12 migrate_late_block_activate │ │ │ │ 8046: 00dc73a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_DSTATE │ │ │ │ 8047: 00cf7120 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrem_vv_h │ │ │ │ 8048: 00d9a340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_STOP_EVENT │ │ │ │ 8049: 00dc8134 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_DSTATE │ │ │ │ 8050: 002b5a00 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_allow_fences │ │ │ │ 8051: 00dc701c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_TXDMA_WRITE_DSTATE │ │ │ │ 8052: 00d8caf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_MEM_READ_EVENT │ │ │ │ 8053: 0057248c 892 FUNC GLOBAL DEFAULT 12 colo_do_failover │ │ │ │ 8054: 004171a8 216 FUNC GLOBAL DEFAULT 12 msix_set_message │ │ │ │ 8055: 00dc6712 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_DSTATE │ │ │ │ - 8056: 00950460 92 FUNC GLOBAL DEFAULT 12 qapi_free_Stats │ │ │ │ + 8056: 009504a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_Stats │ │ │ │ 8057: 002a34f4 28 FUNC GLOBAL DEFAULT 12 tcg_cflags_set │ │ │ │ 8058: 0029dc90 424 FUNC GLOBAL DEFAULT 12 float128_maxnummag │ │ │ │ - 8059: 0098bd68 132 FUNC GLOBAL DEFAULT 12 strpadcpy │ │ │ │ + 8059: 0098bdb0 132 FUNC GLOBAL DEFAULT 12 strpadcpy │ │ │ │ 8060: 00d8d524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_UNREALIZE_EVENT │ │ │ │ - 8061: 00794404 212 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_ptr │ │ │ │ - 8062: 00b9a2e8 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM │ │ │ │ + 8061: 0079444c 212 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_ptr │ │ │ │ + 8062: 00b9a340 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM │ │ │ │ 8063: 00d8e9c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_EVENT │ │ │ │ 8064: 002f8310 396 FUNC GLOBAL DEFAULT 12 v9fs_co_chown │ │ │ │ 8065: 00618694 96 FUNC GLOBAL DEFAULT 12 helper_vminu_vv_w │ │ │ │ 8066: 00dc6e46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_SET_SR_INT_DSTATE │ │ │ │ 8067: 00d9a230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_BUS_START_EVENT │ │ │ │ 8068: 00da0fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_GET_WIN32_SOCKET_EVENT │ │ │ │ 8069: 003ca4b0 584 FUNC GLOBAL DEFAULT 12 igb_core_set_link_status │ │ │ │ 8070: 00d9d090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_ENTER_EVENT │ │ │ │ 8071: 00cf709c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrem_vv_w │ │ │ │ 8072: 0029d700 8 FUNC GLOBAL DEFAULT 12 float32_max │ │ │ │ - 8073: 008b2e4c 64 FUNC GLOBAL DEFAULT 12 resume_mux_open │ │ │ │ + 8073: 008b2e94 64 FUNC GLOBAL DEFAULT 12 resume_mux_open │ │ │ │ 8074: 0056eb98 388 FUNC GLOBAL DEFAULT 12 qmp_xen_save_devices_state │ │ │ │ 8075: 00dc6f30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOAD_CAM_DSTATE │ │ │ │ - 8076: 0076caac 316 FUNC GLOBAL DEFAULT 12 tcg_region_alloc │ │ │ │ - 8077: 0073f6f4 144 FUNC GLOBAL DEFAULT 12 cpu_ldub_mmuidx_ra │ │ │ │ + 8076: 0076caf4 316 FUNC GLOBAL DEFAULT 12 tcg_region_alloc │ │ │ │ + 8077: 0073f73c 144 FUNC GLOBAL DEFAULT 12 cpu_ldub_mmuidx_ra │ │ │ │ 8078: 00581280 616 FUNC GLOBAL DEFAULT 12 hmp_sync_profile │ │ │ │ 8079: 00dc7542 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_CLEARQUEUE_DSTATE │ │ │ │ 8080: 00d95ec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_ROUTE_IRQ_EVENT │ │ │ │ - 8081: 00955d28 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfio_migration │ │ │ │ + 8081: 00955d70 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfio_migration │ │ │ │ 8082: 00dc829c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_INIT_DSTATE │ │ │ │ 8083: 00da39f8 1 OBJECT GLOBAL DEFAULT 25 xen_is_stubdomain │ │ │ │ - 8084: 008d3d88 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile │ │ │ │ + 8084: 008d3dd0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile │ │ │ │ 8085: 00554950 128 FUNC GLOBAL DEFAULT 12 migration_is_blocked │ │ │ │ 8086: 004238d0 140 FUNC GLOBAL DEFAULT 12 hmp_info_pci │ │ │ │ 8087: 00dc6366 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_PENDING_DSTATE │ │ │ │ 8088: 00dc6103 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_stats_c │ │ │ │ 8089: 00dc769c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_ZERO_SGE_DSTATE │ │ │ │ - 8090: 0078b230 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i32_chk │ │ │ │ + 8090: 0078b278 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i32_chk │ │ │ │ 8091: 00dc78b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_INVALID_DSTATE │ │ │ │ 8092: 00d8eab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RESET_SURFACES_EVENT │ │ │ │ 8093: 005b64c0 852 FUNC GLOBAL DEFAULT 12 pmp_hart_has_privs │ │ │ │ - 8094: 008ad034 256 FUNC GLOBAL DEFAULT 12 bdrv_co_unref_child │ │ │ │ - 8095: 008d4870 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsList │ │ │ │ + 8094: 008ad07c 256 FUNC GLOBAL DEFAULT 12 bdrv_co_unref_child │ │ │ │ + 8095: 008d48b8 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsList │ │ │ │ 8096: 002ad248 20 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_init_hook │ │ │ │ 8097: 00da0f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REMOVE_FD_EVENT │ │ │ │ 8098: 005143dc 36 FUNC GLOBAL DEFAULT 12 cpu_synchronize_pre_loadvm │ │ │ │ 8099: 005b4784 132 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_device_name │ │ │ │ 8100: 004cf544 236 FUNC GLOBAL DEFAULT 12 vfio_device_get_aw_bits │ │ │ │ 8101: 00d8d15c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_LOST_INTERRUPT_EVENT │ │ │ │ 8102: 005a9a30 324 FUNC GLOBAL DEFAULT 12 replay_checkpoint │ │ │ │ 8103: 00d8bf7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_VOL_EVENT │ │ │ │ 8104: 00dc7b20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QH_LOAD_DSTATE │ │ │ │ 8105: 00dc7cb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_ADD_NO_DMA_MAP_DSTATE │ │ │ │ 8106: 005ea464 68 FUNC GLOBAL DEFAULT 12 helper_fcvtmod_w_d │ │ │ │ 8107: 00dc7f90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_NHP_RANGE_DSTATE │ │ │ │ - 8108: 0099bc44 88 FUNC GLOBAL DEFAULT 12 error_setg_file_open_internal │ │ │ │ + 8108: 0099bc8c 88 FUNC GLOBAL DEFAULT 12 error_setg_file_open_internal │ │ │ │ 8109: 00d8ba58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_EXT_PAYLOAD_COMPLIANCE_EVENT │ │ │ │ 8110: 00d91118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_UPDATE_FIQ_EVENT │ │ │ │ 8111: 00dc7bcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_UNDERRUN_DSTATE │ │ │ │ - 8112: 0098b30c 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rwx │ │ │ │ + 8112: 0098b354 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rwx │ │ │ │ 8113: 00dc8bdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT_DSTATE │ │ │ │ 8114: 00d8d0ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_ADJUST_EVENT │ │ │ │ 8115: 00da1af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_EXPANSION_EVENT │ │ │ │ 8116: 00395be4 216 FUNC GLOBAL DEFAULT 12 sifive_test_create │ │ │ │ - 8117: 007be420 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest │ │ │ │ + 8117: 007be468 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest │ │ │ │ 8118: 00d94358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_DISABLED_EVENT │ │ │ │ - 8119: 0074db10 40 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_enum │ │ │ │ + 8119: 0074db58 40 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_enum │ │ │ │ 8120: 00cb6838 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchb │ │ │ │ 8121: 0037b3dc 496 FUNC GLOBAL DEFAULT 12 i2c_nack │ │ │ │ 8122: 00569668 324 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_resume │ │ │ │ 8123: 00512aec 100 FUNC GLOBAL DEFAULT 12 qmp_query_balloon │ │ │ │ 8124: 00da3568 4 OBJECT GLOBAL DEFAULT 25 pci_host_bridges │ │ │ │ 8125: 00d956f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ACQADDR_EVENT │ │ │ │ 8126: 005eb614 120 FUNC GLOBAL DEFAULT 12 helper_fcvt_s_bf16 │ │ │ │ 8127: 002d75f0 28 FUNC GLOBAL DEFAULT 12 vnc_tight_send_framebuffer_update │ │ │ │ 8128: 00291f78 544 FUNC GLOBAL DEFAULT 12 floatx80_to_float64 │ │ │ │ - 8129: 0093973c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevNetmapOptions │ │ │ │ - 8130: 0095c2a4 676 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions_members │ │ │ │ - 8131: 00900514 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper │ │ │ │ + 8129: 00939784 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevNetmapOptions │ │ │ │ + 8130: 0095c2ec 676 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions_members │ │ │ │ + 8131: 0090055c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper │ │ │ │ 8132: 00d8bd88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_SERVER_FLAGS_EVENT │ │ │ │ - 8133: 00983a28 84 FUNC GLOBAL DEFAULT 12 qnum_from_uint │ │ │ │ + 8133: 00983a70 84 FUNC GLOBAL DEFAULT 12 qnum_from_uint │ │ │ │ 8134: 00ce437c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vs2r_v │ │ │ │ 8135: 00dc7096 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_METADATA_RSS_DSTATE │ │ │ │ 8136: 0056e570 1440 FUNC GLOBAL DEFAULT 12 save_snapshot │ │ │ │ - 8137: 0094a658 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryFailureFlags │ │ │ │ + 8137: 0094a6a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryFailureFlags │ │ │ │ 8138: 002a24ac 84 FUNC GLOBAL DEFAULT 12 bfloat16_squash_input_denormal │ │ │ │ 8139: 00da2c98 4 OBJECT GLOBAL DEFAULT 25 current_machine │ │ │ │ 8140: 00d91c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_INVALID_EVENT │ │ │ │ 8141: 00dc84b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DUMP_GUEST_MEMORY_DSTATE │ │ │ │ 8142: 00dc85b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_SET_PARAMETERS_DSTATE │ │ │ │ 8143: 00c70570 52 OBJECT GLOBAL DEFAULT 21 vmstate_ohci_state │ │ │ │ 8144: 00d007b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvtmod_w_d │ │ │ │ 8145: 00dc863e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_ACTION_DSTATE │ │ │ │ 8146: 00d97f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_BLOCKLEN_EVENT │ │ │ │ - 8147: 0090671c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretCommonProperties │ │ │ │ + 8147: 00906764 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretCommonProperties │ │ │ │ 8148: 00d91438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_IOPORT_READ_EVENT │ │ │ │ 8149: 00d949e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_INIT_EVENT │ │ │ │ 8150: 00d00498 132 OBJECT GLOBAL DEFAULT 24 helper_info_raise_exception │ │ │ │ - 8151: 0082b388 1044 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_part │ │ │ │ + 8151: 0082b3d0 1044 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_part │ │ │ │ 8152: 00cffeec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccus_vx_b │ │ │ │ 8153: 00dc7508 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_REG_READ_DSTATE │ │ │ │ - 8154: 006eaca8 128 FUNC GLOBAL DEFAULT 12 virtio_device_release_ioeventfd │ │ │ │ + 8154: 006eacf0 128 FUNC GLOBAL DEFAULT 12 virtio_device_release_ioeventfd │ │ │ │ 8155: 002abd2c 68 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_cb │ │ │ │ 8156: 00569c58 608 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_header │ │ │ │ - 8157: 00808a2c 372 FUNC GLOBAL DEFAULT 12 nbd_client_connection_new │ │ │ │ + 8157: 00808a74 372 FUNC GLOBAL DEFAULT 12 nbd_client_connection_new │ │ │ │ 8158: 00d8d4a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DEVICE_CREATE_EVENT │ │ │ │ 8159: 00622904 424 FUNC GLOBAL DEFAULT 12 helper_vfwsub_wf_h │ │ │ │ - 8160: 0095f0f8 128 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions_members │ │ │ │ + 8160: 0095f140 128 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions_members │ │ │ │ 8161: 00dc6c88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_READL_UNKNOWN_DSTATE │ │ │ │ 8162: 002b2be8 140 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_disable │ │ │ │ 8163: 00d9a2b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_UNIMPLEMENTED_EVENT │ │ │ │ - 8164: 009272d4 112 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform_members │ │ │ │ + 8164: 0092731c 112 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform_members │ │ │ │ 8165: 00632448 588 FUNC GLOBAL DEFAULT 12 helper_vmflt_vv_d │ │ │ │ 8166: 00cffe68 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccus_vx_h │ │ │ │ 8167: 00631fb8 584 FUNC GLOBAL DEFAULT 12 helper_vmflt_vv_h │ │ │ │ 8168: 00dc86f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_DEFINITIONS_DSTATE │ │ │ │ 8169: 00d01494 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_s_bf16 │ │ │ │ 8170: 005a944c 196 FUNC GLOBAL DEFAULT 12 replay_next_event_is │ │ │ │ 8171: 00dc7426 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVRAM_WRITE_DSTATE │ │ │ │ @@ -8181,652 +8181,652 @@ │ │ │ │ 8177: 002a43a8 172 FUNC GLOBAL DEFAULT 12 helper_gvec_subs16 │ │ │ │ 8178: 00622aac 452 FUNC GLOBAL DEFAULT 12 helper_vfwsub_wf_w │ │ │ │ 8179: 00dc8304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_REFRESH_DSTATE │ │ │ │ 8180: 00dc7954 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MCQ_CREATE_SQ_DSTATE │ │ │ │ 8181: 00dc68fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_PALETTE_WRITE_DSTATE │ │ │ │ 8182: 00cffde4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccus_vx_w │ │ │ │ 8183: 00dc6cac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_REPORT_IRQ_DELIVERED_DSTATE │ │ │ │ - 8184: 009bc7dc 72 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_align │ │ │ │ + 8184: 009bc824 72 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_align │ │ │ │ 8185: 00dc6cde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_WRITE_MMR_INVALID_DSTATE │ │ │ │ 8186: 00d8aaf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_FREE_QUEUE_PAIR_EVENT │ │ │ │ 8187: 00632200 584 FUNC GLOBAL DEFAULT 12 helper_vmflt_vv_w │ │ │ │ - 8188: 007f9cfc 168 FUNC GLOBAL DEFAULT 12 job_early_fail │ │ │ │ + 8188: 007f9d44 168 FUNC GLOBAL DEFAULT 12 job_early_fail │ │ │ │ 8189: 002b5760 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_x │ │ │ │ 8190: 00dc60bd 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_builtin_visit_c │ │ │ │ 8191: 002b57c0 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_y │ │ │ │ - 8192: 008215a0 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_busy │ │ │ │ + 8192: 008215e8 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_busy │ │ │ │ 8193: 00da041c 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_introspect_trace_events_trace_events │ │ │ │ 8194: 00dc64d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_MMAP_DSTATE │ │ │ │ - 8195: 009bdbb4 216 FUNC GLOBAL DEFAULT 12 qemu_hexdump_to_buffer │ │ │ │ + 8195: 009bdbfc 216 FUNC GLOBAL DEFAULT 12 qemu_hexdump_to_buffer │ │ │ │ 8196: 00dc6b04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_ACCEPT_DSTATE │ │ │ │ - 8197: 0081524c 116 FUNC GLOBAL DEFAULT 12 blk_aio_pwritev │ │ │ │ + 8197: 00815294 116 FUNC GLOBAL DEFAULT 12 blk_aio_pwritev │ │ │ │ 8198: 0051566c 156 FUNC GLOBAL DEFAULT 12 vm_stop │ │ │ │ 8199: 0056fed0 400 FUNC GLOBAL DEFAULT 12 socket_start_outgoing_migration │ │ │ │ 8200: 00d9d9d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_ADD_EVENT │ │ │ │ 8201: 00d8d604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_MGMT_COMPLETE_EVENT │ │ │ │ - 8202: 0095bf0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssOptions │ │ │ │ + 8202: 0095bf54 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssOptions │ │ │ │ 8203: 00cfcad8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwsub_wf_h │ │ │ │ - 8204: 0074f5ac 380 FUNC GLOBAL DEFAULT 12 qdev_prop_check_globals │ │ │ │ - 8205: 0096e1bc 376 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue_members │ │ │ │ + 8204: 0074f5f4 380 FUNC GLOBAL DEFAULT 12 qdev_prop_check_globals │ │ │ │ + 8205: 0096e204 376 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue_members │ │ │ │ 8206: 00514dec 192 FUNC GLOBAL DEFAULT 12 cpu_pause │ │ │ │ 8207: 00dc68ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_HARD_RESET_DSTATE │ │ │ │ - 8208: 0084ed44 168 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_ro │ │ │ │ - 8209: 008f6b88 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_internal_sync │ │ │ │ - 8210: 008019f0 920 FUNC GLOBAL DEFAULT 12 qemuio_command │ │ │ │ + 8208: 0084ed8c 168 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_ro │ │ │ │ + 8209: 008f6bd0 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_internal_sync │ │ │ │ + 8210: 00801a38 920 FUNC GLOBAL DEFAULT 12 qemuio_command │ │ │ │ 8211: 004e33d8 228 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_realize │ │ │ │ - 8212: 008cb9d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraph │ │ │ │ + 8212: 008cba1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraph │ │ │ │ 8213: 00dc7836 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_TIMER_ID_OUT_OF_RANGE_DSTATE │ │ │ │ - 8214: 00b2b050 52 OBJECT GLOBAL DEFAULT 14 vmstate_memory_hotplug │ │ │ │ - 8215: 00746cf4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_le │ │ │ │ - 8216: 009a455c 948 FUNC GLOBAL DEFAULT 12 qemu_set_dfilter_ranges │ │ │ │ + 8214: 00b2b0a0 52 OBJECT GLOBAL DEFAULT 14 vmstate_memory_hotplug │ │ │ │ + 8215: 00746d3c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_le │ │ │ │ + 8216: 009a45a4 948 FUNC GLOBAL DEFAULT 12 qemu_set_dfilter_ranges │ │ │ │ 8217: 00dc7ef8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_INIT_SHARED_DSTATE │ │ │ │ 8218: 00dc6316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_RECV_ERR_DSTATE │ │ │ │ 8219: 00d91e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_WRITE_EVENT │ │ │ │ 8220: 00dc8232 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_RECV_CHUNK_DSTATE │ │ │ │ 8221: 00d90ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DISABLE_IRQ_EVENT │ │ │ │ - 8222: 0081b60c 132 FUNC GLOBAL DEFAULT 12 block_copy_reset │ │ │ │ - 8223: 0084d6d4 984 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_rw │ │ │ │ + 8222: 0081b654 132 FUNC GLOBAL DEFAULT 12 block_copy_reset │ │ │ │ + 8223: 0084d71c 984 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_rw │ │ │ │ 8224: 0025c3ec 236 FUNC GLOBAL DEFAULT 12 use_gdb_syscalls │ │ │ │ 8225: 00dc61d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_OPEN_DSTATE │ │ │ │ 8226: 00dc847e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COMMANDS_DSTATE │ │ │ │ 8227: 00d99f20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_ADDR_EVENT │ │ │ │ - 8228: 0096d0c8 320 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2 │ │ │ │ + 8228: 0096d110 320 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2 │ │ │ │ 8229: 00cb4a50 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs16 │ │ │ │ 8230: 00d97a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MISMATCH_EVENT │ │ │ │ 8231: 00cfca54 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwsub_wf_w │ │ │ │ - 8232: 00990984 8 FUNC GLOBAL DEFAULT 12 event_notifier_get_wfd │ │ │ │ - 8233: 009b233c 152 FUNC GLOBAL DEFAULT 12 qemu_co_enter_all_impl │ │ │ │ - 8234: 008bd720 1264 FUNC GLOBAL DEFAULT 12 qmp_chardev_change │ │ │ │ + 8232: 009909cc 8 FUNC GLOBAL DEFAULT 12 event_notifier_get_wfd │ │ │ │ + 8233: 009b2384 152 FUNC GLOBAL DEFAULT 12 qemu_co_enter_all_impl │ │ │ │ + 8234: 008bd768 1264 FUNC GLOBAL DEFAULT 12 qmp_chardev_change │ │ │ │ 8235: 00dc766e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INTR_ENABLED_DSTATE │ │ │ │ 8236: 004efc40 132 FUNC GLOBAL DEFAULT 12 vhost_check_device_state │ │ │ │ 8237: 00da010c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_RINGBUF_READ_EVENT │ │ │ │ 8238: 00c818d4 12 OBJECT GLOBAL DEFAULT 21 RunState_lookup │ │ │ │ 8239: 0029d698 8 FUNC GLOBAL DEFAULT 12 float16_maximum_number │ │ │ │ - 8240: 00ba9d44 128 OBJECT GLOBAL DEFAULT 14 sm4_ck │ │ │ │ + 8240: 00ba9d9c 128 OBJECT GLOBAL DEFAULT 14 sm4_ck │ │ │ │ 8241: 002fcf84 480 FUNC GLOBAL DEFAULT 12 aml_memory32_fixed │ │ │ │ 8242: 00dc6476 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_ALLOC_HWPT_DSTATE │ │ │ │ 8243: 00dc8c02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_REGISTER_MEMORY_FAILED_DSTATE │ │ │ │ - 8244: 00748ba8 8 FUNC GLOBAL DEFAULT 12 kvm_get_max_memslots │ │ │ │ + 8244: 00748bf0 8 FUNC GLOBAL DEFAULT 12 kvm_get_max_memslots │ │ │ │ 8245: 00d9251c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_WRITE_EVENT │ │ │ │ 8246: 00dc84ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_RAMBLOCK_DSTATE │ │ │ │ - 8247: 0081b5fc 16 FUNC GLOBAL DEFAULT 12 block_copy_set_progress_meter │ │ │ │ - 8248: 0070eb08 752 FUNC GLOBAL DEFAULT 12 memory_listener_unregister │ │ │ │ + 8247: 0081b644 16 FUNC GLOBAL DEFAULT 12 block_copy_set_progress_meter │ │ │ │ + 8248: 0070eb50 752 FUNC GLOBAL DEFAULT 12 memory_listener_unregister │ │ │ │ 8249: 00d97354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DMA_DISABLE_EVENT │ │ │ │ 8250: 00d90ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_AP_WRITE_EVENT │ │ │ │ 8251: 00dc63d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_NEW_STYLE_SIZE_FLAGS_DSTATE │ │ │ │ - 8252: 00960764 312 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient │ │ │ │ + 8252: 009607ac 312 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient │ │ │ │ 8253: 00dc64e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_XATTRWALK_RETURN_DSTATE │ │ │ │ 8254: 00dc620e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_EXTENDED_HEADERS_COMPLIANCE_DSTATE │ │ │ │ 8255: 002ff708 136 FUNC GLOBAL DEFAULT 12 aml_sizeof │ │ │ │ 8256: 005ebf88 416 FUNC GLOBAL DEFAULT 12 riscv_cpu_gdb_read_register │ │ │ │ 8257: 00dc75e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_FLUSH_DSTATE │ │ │ │ 8258: 00d954b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_PRP2_ALIGN_EVENT │ │ │ │ 8259: 00d93fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PCI_REALIZE_EVENT │ │ │ │ 8260: 00d9dd30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_HIT_EVENT │ │ │ │ 8261: 0061ce70 264 FUNC GLOBAL DEFAULT 12 helper_vmerge_vxm_b │ │ │ │ 8262: 00dc7a02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_SUCCESS_DSTATE │ │ │ │ 8263: 00d9a000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG2_WRITE_EVENT │ │ │ │ - 8264: 0074d7e8 52 FUNC GLOBAL DEFAULT 12 qbus_init │ │ │ │ + 8264: 0074d830 52 FUNC GLOBAL DEFAULT 12 qbus_init │ │ │ │ 8265: 00da1d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT16_EVENT │ │ │ │ 8266: 005e9580 52 FUNC GLOBAL DEFAULT 12 helper_fnmadd_d │ │ │ │ 8267: 0061d188 300 FUNC GLOBAL DEFAULT 12 helper_vmerge_vxm_d │ │ │ │ 8268: 00dc7f9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_CONNECT_DSTATE │ │ │ │ 8269: 00dc6a34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_READ_VIA_DSTATE │ │ │ │ - 8270: 0096f570 28 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper_members │ │ │ │ - 8271: 00753b04 92 FUNC GLOBAL DEFAULT 12 qemu_init_irq │ │ │ │ + 8270: 0096f5b8 28 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper_members │ │ │ │ + 8271: 00753b4c 92 FUNC GLOBAL DEFAULT 12 qemu_init_irq │ │ │ │ 8272: 002a4454 164 FUNC GLOBAL DEFAULT 12 helper_gvec_subs32 │ │ │ │ 8273: 005e95b4 244 FUNC GLOBAL DEFAULT 12 helper_fnmadd_h │ │ │ │ 8274: 0061cf78 268 FUNC GLOBAL DEFAULT 12 helper_vmerge_vxm_h │ │ │ │ 8275: 00dc6a3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_READ_DSTATE │ │ │ │ - 8276: 007eafb4 24 FUNC GLOBAL DEFAULT 12 bdrv_get_aio_context │ │ │ │ - 8277: 00780a9c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i32 │ │ │ │ + 8276: 007eaffc 24 FUNC GLOBAL DEFAULT 12 bdrv_get_aio_context │ │ │ │ + 8277: 00780ae4 104 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i32 │ │ │ │ 8278: 00d9603c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_ALARM_RAISED_EVENT │ │ │ │ 8279: 00281a8c 4712 FUNC GLOBAL DEFAULT 12 float128_mul │ │ │ │ 8280: 00dc6bda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_MISR_READ_DSTATE │ │ │ │ 8281: 00dc7b64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_DETACH_DSTATE │ │ │ │ - 8282: 006f6474 536 FUNC GLOBAL DEFAULT 12 vhost_svq_add │ │ │ │ - 8283: 0095b090 312 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions │ │ │ │ + 8282: 006f64bc 536 FUNC GLOBAL DEFAULT 12 vhost_svq_add │ │ │ │ + 8283: 0095b0d8 312 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions │ │ │ │ 8284: 00dc7592 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_DSTATE │ │ │ │ - 8285: 0092b9a8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cancel_vcpu_dirty_limit_arg_members │ │ │ │ + 8285: 0092b9f0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cancel_vcpu_dirty_limit_arg_members │ │ │ │ 8286: 00dc7264 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_MII_WRITE_REG_DSTATE │ │ │ │ - 8287: 00969e98 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEvent │ │ │ │ + 8287: 00969ee0 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEvent │ │ │ │ 8288: 00d93ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_DMA_COMPLETED_EVENT │ │ │ │ 8289: 00dc84a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_GENERAL_MEDIA_EVENT_DSTATE │ │ │ │ - 8290: 007411c4 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addb_mmu │ │ │ │ + 8290: 0074120c 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addb_mmu │ │ │ │ 8291: 0032b5f8 192 FUNC GLOBAL DEFAULT 12 qdev_connect_gpio_out_named │ │ │ │ 8292: 00dc830e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_CLOSE_DSTATE │ │ │ │ - 8293: 006d5f70 612 FUNC GLOBAL DEFAULT 12 vfio_vga_write │ │ │ │ + 8293: 006d5fb8 612 FUNC GLOBAL DEFAULT 12 vfio_vga_write │ │ │ │ 8294: 005e94e8 152 FUNC GLOBAL DEFAULT 12 helper_fnmadd_s │ │ │ │ - 8295: 008c23fc 96 FUNC GLOBAL DEFAULT 12 monitor_data_destroy │ │ │ │ + 8295: 008c2444 96 FUNC GLOBAL DEFAULT 12 monitor_data_destroy │ │ │ │ 8296: 002ac098 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_trans_cb │ │ │ │ 8297: 00da0b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_SAVE_EVENT │ │ │ │ 8298: 002a6534 176 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl32i │ │ │ │ 8299: 0061d084 260 FUNC GLOBAL DEFAULT 12 helper_vmerge_vxm_w │ │ │ │ 8300: 00dc6d0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_REALIZE_DSTATE │ │ │ │ 8301: 00dc67c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_UNMAP_MEMORY_DSTATE │ │ │ │ 8302: 00da12b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_EVENT │ │ │ │ 8303: 00d98c40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_LIMIT_EVENT │ │ │ │ - 8304: 007dbc78 204 FUNC GLOBAL DEFAULT 12 qmp_x_debug_block_dirty_bitmap_sha256 │ │ │ │ + 8304: 007dbcc0 204 FUNC GLOBAL DEFAULT 12 qmp_x_debug_block_dirty_bitmap_sha256 │ │ │ │ 8305: 00c80ee8 12 OBJECT GLOBAL DEFAULT 21 IoOperationType_lookup │ │ │ │ 8306: 00cf8854 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_vv_b │ │ │ │ 8307: 0042af2c 192 FUNC GLOBAL DEFAULT 12 pcie_cap_is_arifwd_enabled │ │ │ │ 8308: 00dc7134 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_ACK_DSTATE │ │ │ │ 8309: 00dc7170 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_CAN_RECV_DSTATE │ │ │ │ 8310: 00d9c61c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_WRITE_EVENT │ │ │ │ 8311: 00d933b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_REG_WRITE_EVENT │ │ │ │ 8312: 00dc6c98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DISABLE_DSTATE │ │ │ │ 8313: 002a70ac 180 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl32v │ │ │ │ 8314: 00dc6cd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_UPDATE_IRQ_DSTATE │ │ │ │ 8315: 00cf87d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_vv_h │ │ │ │ - 8316: 00b0c498 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode_len │ │ │ │ - 8317: 0094491c 320 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties │ │ │ │ - 8318: 0085c710 1840 FUNC GLOBAL DEFAULT 12 qcow2_check_metadata_overlap │ │ │ │ - 8319: 009062cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsQCow │ │ │ │ + 8316: 00b0c4e8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode_len │ │ │ │ + 8317: 00944964 320 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties │ │ │ │ + 8318: 0085c758 1840 FUNC GLOBAL DEFAULT 12 qcow2_check_metadata_overlap │ │ │ │ + 8319: 00906314 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsQCow │ │ │ │ 8320: 00d90988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPTI_EVENT │ │ │ │ 8321: 002ae28c 196 FUNC GLOBAL DEFAULT 12 trace_event_set_state_dynamic │ │ │ │ - 8322: 00747120 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_be │ │ │ │ + 8322: 00747168 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_be │ │ │ │ 8323: 00cb49cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs32 │ │ │ │ - 8324: 0098c778 328 FUNC GLOBAL DEFAULT 12 qemu_strtoi64 │ │ │ │ + 8324: 0098c7c0 328 FUNC GLOBAL DEFAULT 12 qemu_strtoi64 │ │ │ │ 8325: 00556c98 1240 FUNC GLOBAL DEFAULT 12 migration_connect │ │ │ │ - 8326: 008ad134 300 FUNC GLOBAL DEFAULT 12 blk_co_new_with_bs │ │ │ │ + 8326: 008ad17c 300 FUNC GLOBAL DEFAULT 12 blk_co_new_with_bs │ │ │ │ 8327: 00d9f2b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_FREE_EVENT │ │ │ │ 8328: 00d03618 132 OBJECT GLOBAL DEFAULT 24 helper_info_fround_d │ │ │ │ 8329: 003842e8 80 FUNC GLOBAL DEFAULT 12 ide_transfer_stop │ │ │ │ 8330: 004cf6bc 156 FUNC GLOBAL DEFAULT 12 vfio_device_hiod_realize │ │ │ │ 8331: 00d016a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_fround_h │ │ │ │ 8332: 00dc7e18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_CONFIG_DSTATE │ │ │ │ 8333: 00dc7a20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_FATAL_ERROR_DSTATE │ │ │ │ - 8334: 0092a8e4 344 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus_members │ │ │ │ + 8334: 0092a92c 344 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus_members │ │ │ │ 8335: 00d9fd5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_REMOVE_EVENT │ │ │ │ - 8336: 0093fee4 92 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevBackendProperties │ │ │ │ + 8336: 0093ff2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevBackendProperties │ │ │ │ 8337: 00cf874c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_vv_w │ │ │ │ 8338: 00dc752c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_SET_DSTATE │ │ │ │ - 8339: 0085aafc 120 FUNC GLOBAL DEFAULT 12 qcow2_update_cluster_refcount │ │ │ │ + 8339: 0085ab44 120 FUNC GLOBAL DEFAULT 12 qcow2_update_cluster_refcount │ │ │ │ 8340: 00d8d684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_INVALID_EVENT │ │ │ │ 8341: 00d8f744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BADPORT_EVENT │ │ │ │ 8342: 00dc71ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_LINK_NEGOTIATION_START_DSTATE │ │ │ │ 8343: 00cb8ac4 132 OBJECT GLOBAL DEFAULT 24 helper_info_sar_i64 │ │ │ │ 8344: 00dc7ab6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RAISE_HOST_IRQ_DSTATE │ │ │ │ 8345: 00dc860c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NETDEV_ADD_DSTATE │ │ │ │ - 8346: 0073e37c 348 FUNC GLOBAL DEFAULT 12 probe_access_flags │ │ │ │ + 8346: 0073e3c4 348 FUNC GLOBAL DEFAULT 12 probe_access_flags │ │ │ │ 8347: 00d017ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_fround_s │ │ │ │ 8348: 00dc70c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_READ_ADDR_DSTATE │ │ │ │ 8349: 005bc0fc 560 FUNC GLOBAL DEFAULT 12 riscv_setup_rom_reset_vec │ │ │ │ - 8350: 008f8150 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd_members │ │ │ │ + 8350: 008f8198 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd_members │ │ │ │ 8351: 00dc6d08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_READ_DSTATE │ │ │ │ - 8352: 0098ba68 20 FUNC GLOBAL DEFAULT 12 qemu_hw_version │ │ │ │ + 8352: 0098bab0 20 FUNC GLOBAL DEFAULT 12 qemu_hw_version │ │ │ │ 8353: 00d9275c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_DIAG_MEM_WRITEB_EVENT │ │ │ │ 8354: 00d9f418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM8_FALLBACK_EVENT │ │ │ │ - 8355: 008fecb8 236 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty_members │ │ │ │ + 8355: 008fed00 236 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty_members │ │ │ │ 8356: 00da22fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_EVENT_EVENT │ │ │ │ 8357: 00d9d6f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_REGISTER_ODP_MR_EVENT │ │ │ │ 8358: 00dc6fc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_LOAD_DSTATE │ │ │ │ - 8359: 009c324c 156 FUNC GLOBAL DEFAULT 12 timed_average_account │ │ │ │ + 8359: 009c3294 156 FUNC GLOBAL DEFAULT 12 timed_average_account │ │ │ │ 8360: 00d9a6f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_SCHEDULE_START_EVENT │ │ │ │ 8361: 00dc65c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_SIZE_LO_DSTATE │ │ │ │ 8362: 003bbef0 12 FUNC GLOBAL DEFAULT 12 e1000e_receive_iov │ │ │ │ - 8363: 0090d5d8 372 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormatList │ │ │ │ - 8364: 0071c7f8 680 FUNC GLOBAL DEFAULT 12 address_space_ldl_be_cached_slow │ │ │ │ + 8363: 0090d620 372 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormatList │ │ │ │ + 8364: 0071c840 680 FUNC GLOBAL DEFAULT 12 address_space_ldl_be_cached_slow │ │ │ │ 8365: 00dc6706 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CADENCE_UART_BAUDRATE_DSTATE │ │ │ │ - 8366: 009afba4 112 FUNC GLOBAL DEFAULT 12 aio_setup_linux_io_uring │ │ │ │ + 8366: 009afbec 112 FUNC GLOBAL DEFAULT 12 aio_setup_linux_io_uring │ │ │ │ 8367: 00dc79e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_INFO_DSTATE │ │ │ │ 8368: 00bcf270 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_chr │ │ │ │ 8369: 00d9d640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_POST_EVENT │ │ │ │ - 8370: 00970ccc 192 FUNC GLOBAL DEFAULT 12 visit_type_HotKeyMod │ │ │ │ - 8371: 009adf54 640 FUNC GLOBAL DEFAULT 12 uffd_open │ │ │ │ + 8370: 00970d14 192 FUNC GLOBAL DEFAULT 12 visit_type_HotKeyMod │ │ │ │ + 8371: 009adf9c 640 FUNC GLOBAL DEFAULT 12 uffd_open │ │ │ │ 8372: 00d999f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_INTERFACE_EVENT │ │ │ │ 8373: 00d913b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_CLEAR_REMOTE_IRR_EVENT │ │ │ │ 8374: 00d91b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_CPRMAN_WRITE_INVALID_MAGIC_EVENT │ │ │ │ - 8375: 0090f714 192 FUNC GLOBAL DEFAULT 12 visit_type_JSONType │ │ │ │ + 8375: 0090f75c 192 FUNC GLOBAL DEFAULT 12 visit_type_JSONType │ │ │ │ 8376: 005b1480 172 FUNC GLOBAL DEFAULT 12 icount_update │ │ │ │ 8377: 00d9d060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_COMPLETE_EVENT │ │ │ │ - 8378: 007f9120 8 FUNC GLOBAL DEFAULT 12 job_progress_update │ │ │ │ + 8378: 007f9168 8 FUNC GLOBAL DEFAULT 12 job_progress_update │ │ │ │ 8379: 00d04e54 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes64dsm │ │ │ │ - 8380: 0070bf28 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_is_populated │ │ │ │ + 8380: 0070bf70 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_is_populated │ │ │ │ 8381: 00d9f004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_ADD_RECT_EVENT │ │ │ │ 8382: 00d9c86c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_UPDATE_EVENT │ │ │ │ 8383: 002faab0 180 FUNC GLOBAL DEFAULT 12 init_aml_allocator │ │ │ │ 8384: 00cfb428 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsmul_vx_b │ │ │ │ 8385: 003e293c 116 FUNC GLOBAL DEFAULT 12 fp_port_eg │ │ │ │ - 8386: 007410a8 260 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgb_mmu │ │ │ │ + 8386: 007410f0 260 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgb_mmu │ │ │ │ 8387: 005618fc 24 FUNC GLOBAL DEFAULT 12 postcopy_add_notifier │ │ │ │ 8388: 00d8dbe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RXSIZE_EVENT │ │ │ │ - 8389: 008e72d0 1248 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2_members │ │ │ │ + 8389: 008e7318 1248 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2_members │ │ │ │ 8390: 0041873c 8 FUNC GLOBAL DEFAULT 12 msix_nr_vectors_allocated │ │ │ │ 8391: 00cfb29c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsmul_vx_d │ │ │ │ 8392: 002afed0 176 FUNC GLOBAL DEFAULT 12 qemu_clipboard_request │ │ │ │ 8393: 00dc809c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_SIGNAL_DSTATE │ │ │ │ 8394: 00cf08f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfadd_vf_d │ │ │ │ 8395: 002bafec 184 FUNC GLOBAL DEFAULT 12 qemu_pixman_glyph_from_vgafont │ │ │ │ 8396: 00cfb3a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsmul_vx_h │ │ │ │ - 8397: 00910478 324 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject_members │ │ │ │ + 8397: 009104c0 324 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject_members │ │ │ │ 8398: 00dc6474 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_FREE_ID_DSTATE │ │ │ │ 8399: 00d8bc78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_UNKNOWN_ERROR_EVENT │ │ │ │ - 8400: 007403c4 76 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_data_ra │ │ │ │ + 8400: 0074040c 76 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_data_ra │ │ │ │ 8401: 005d90e8 20 FUNC GLOBAL DEFAULT 12 riscv_cpu_max_xlen │ │ │ │ 8402: 00dc7c56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DSTATE │ │ │ │ 8403: 00cf0a00 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfadd_vf_h │ │ │ │ 8404: 00d93428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_PACKET_DROPPED_EVENT │ │ │ │ 8405: 00d8b6b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_START_EVENT │ │ │ │ 8406: 00dc6ff2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MII_READ_DSTATE │ │ │ │ - 8407: 00b0c0c0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3_len │ │ │ │ + 8407: 00b0c110 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3_len │ │ │ │ 8408: 00586ba4 144 FUNC GLOBAL DEFAULT 12 qemu_announce_self │ │ │ │ 8409: 00d9215c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_MEM_BLOCKED_READ_EVENT │ │ │ │ 8410: 00da0b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATIONTHREADS_EVENT │ │ │ │ 8411: 00dc84ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_RAMBLOCK_DSTATE │ │ │ │ 8412: 00d9e5ac 148 OBJECT GLOBAL DEFAULT 24 system_trace_events │ │ │ │ - 8413: 0095dcd0 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions │ │ │ │ + 8413: 0095dd18 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions │ │ │ │ 8414: 002a44f8 180 FUNC GLOBAL DEFAULT 12 helper_gvec_subs64 │ │ │ │ - 8415: 008503f0 288 FUNC GLOBAL DEFAULT 12 qcow2_cache_empty │ │ │ │ + 8415: 00850438 288 FUNC GLOBAL DEFAULT 12 qcow2_cache_empty │ │ │ │ 8416: 00d91dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPUID_READ_EVENT │ │ │ │ - 8417: 0078383c 240 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i64 │ │ │ │ + 8417: 00783884 240 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i64 │ │ │ │ 8418: 00563e08 36 FUNC GLOBAL DEFAULT 12 postcopy_temp_page_reset │ │ │ │ 8419: 00642954 556 FUNC GLOBAL DEFAULT 12 do_vext_vv │ │ │ │ - 8420: 006a0cd8 84 FUNC GLOBAL DEFAULT 12 helper_aes32esmi │ │ │ │ + 8420: 006a0d20 84 FUNC GLOBAL DEFAULT 12 helper_aes32esmi │ │ │ │ 8421: 00cfb320 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsmul_vx_w │ │ │ │ 8422: 00642b80 556 FUNC GLOBAL DEFAULT 12 do_vext_vx │ │ │ │ 8423: 00d9f840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CLOSE_TRAY_EVENT │ │ │ │ 8424: 00cf097c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfadd_vf_w │ │ │ │ 8425: 003390b4 100 FUNC GLOBAL DEFAULT 12 qemu_add_machine_init_done_notifier │ │ │ │ 8426: 00dc66e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_REALIZE_DSTATE │ │ │ │ 8427: 0029d720 8 FUNC GLOBAL DEFAULT 12 float32_min │ │ │ │ 8428: 00dc7eb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_WRITE_DSTATE │ │ │ │ 8429: 00dc79d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_STARTED_DSTATE │ │ │ │ 8430: 00c7bf50 48 OBJECT GLOBAL DEFAULT 21 unassigned_io_ops │ │ │ │ 8431: 00cfc7c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwadd_vf_h │ │ │ │ - 8432: 00700244 104 FUNC GLOBAL DEFAULT 12 cpu_model_from_type │ │ │ │ + 8432: 0070028c 104 FUNC GLOBAL DEFAULT 12 cpu_model_from_type │ │ │ │ 8433: 00d97374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_LOWER_DRQ_EVENT │ │ │ │ 8434: 0053b640 192 FUNC GLOBAL DEFAULT 12 tpm_backend_startup_tpm │ │ │ │ 8435: 00dc6370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_PENDING_DSTATE │ │ │ │ 8436: 0029d710 8 FUNC GLOBAL DEFAULT 12 float32_maxnummag │ │ │ │ - 8437: 0076c8e4 256 FUNC GLOBAL DEFAULT 12 tcg_tb_foreach │ │ │ │ - 8438: 0075b0d4 216 FUNC GLOBAL DEFAULT 12 object_property_get_type │ │ │ │ + 8437: 0076c92c 256 FUNC GLOBAL DEFAULT 12 tcg_tb_foreach │ │ │ │ + 8438: 0075b11c 216 FUNC GLOBAL DEFAULT 12 object_property_get_type │ │ │ │ 8439: 00d91b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_TIMER_HACK_STATE_EVENT │ │ │ │ 8440: 00dc768a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_LIST_QUERY_DSTATE │ │ │ │ 8441: 00dc709a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_DESC_BUFF_SIZE_DSTATE │ │ │ │ 8442: 00d93e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_LINK_SET_EXT_PARAMS_EVENT │ │ │ │ - 8443: 0081bbe4 20 FUNC GLOBAL DEFAULT 12 block_copy_call_cancelled │ │ │ │ + 8443: 0081bc2c 20 FUNC GLOBAL DEFAULT 12 block_copy_call_cancelled │ │ │ │ 8444: 00dc7726 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_BUILD_SENSE_DSTATE │ │ │ │ 8445: 005811a4 76 FUNC GLOBAL DEFAULT 12 hmp_info_name │ │ │ │ 8446: 002b58e0 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_y0_top │ │ │ │ 8447: 00dc7dca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_SETTING_IRQ_DSTATE │ │ │ │ 8448: 00dc7228 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_START_XMIT_DSTATE │ │ │ │ 8449: 00d99ce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_RESET_EVENT │ │ │ │ 8450: 00d8a3b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_GOT_NACK_EVENT │ │ │ │ 8451: 00d91288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_IRQ_EVENT │ │ │ │ - 8452: 0079d2c4 348 FUNC GLOBAL DEFAULT 12 cache_is_cached │ │ │ │ - 8453: 0072bd54 164 FUNC GLOBAL DEFAULT 12 associate_guestfd │ │ │ │ + 8452: 0079d30c 348 FUNC GLOBAL DEFAULT 12 cache_is_cached │ │ │ │ + 8453: 0072bd9c 164 FUNC GLOBAL DEFAULT 12 associate_guestfd │ │ │ │ 8454: 00cfc73c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwadd_vf_w │ │ │ │ 8455: 00dc7686 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_LIST_QUERY_DSTATE │ │ │ │ - 8456: 0095787c 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus │ │ │ │ - 8457: 008ff14c 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper_members │ │ │ │ + 8456: 009578c4 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus │ │ │ │ + 8457: 008ff194 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper_members │ │ │ │ 8458: 00d9d2d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_WAKE_SHARED_EVENT │ │ │ │ 8459: 00dc8142 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_SWITCHOVER_START_DSTATE │ │ │ │ - 8460: 0078bb8c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i64_chk │ │ │ │ + 8460: 0078bbd4 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i64_chk │ │ │ │ 8461: 00d9621c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_NOTIFIER_ADD_EVENT │ │ │ │ 8462: 00dc622a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PRW_BUFFERED_DSTATE │ │ │ │ 8463: 00549bb4 756 FUNC GLOBAL DEFAULT 12 file_start_outgoing_migration │ │ │ │ 8464: 00d8b364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_REGISTER_INTERFACE_EVENT │ │ │ │ 8465: 00cb4948 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs64 │ │ │ │ 8466: 004386ac 108 FUNC GLOBAL DEFAULT 12 scsi_device_report_change │ │ │ │ 8467: 00d97244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_EVENT │ │ │ │ 8468: 00dc735a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_DOORBELL_SQ_DSTATE │ │ │ │ 8469: 00dc6119 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_qdev_c │ │ │ │ 8470: 00507f9c 88 FUNC GLOBAL DEFAULT 12 v9fs_pack │ │ │ │ 8471: 00dc6c08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_SET_IRQS_DSTATE │ │ │ │ - 8472: 00b2d8cc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_0_len │ │ │ │ - 8473: 007b4360 700 FUNC GLOBAL DEFAULT 12 qio_task_wait_thread │ │ │ │ + 8472: 00b2d91c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_0_len │ │ │ │ + 8473: 007b43a8 700 FUNC GLOBAL DEFAULT 12 qio_task_wait_thread │ │ │ │ 8474: 00dc847a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUIT_DSTATE │ │ │ │ 8475: 00d9ddd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FLUSH_RAM_CACHE_END_EVENT │ │ │ │ 8476: 0027ea88 120 FUNC GLOBAL DEFAULT 12 float16_is_signaling_nan │ │ │ │ - 8477: 007bdf18 208 FUNC GLOBAL DEFAULT 12 qcrypto_hash_new │ │ │ │ + 8477: 007bdf60 208 FUNC GLOBAL DEFAULT 12 qcrypto_hash_new │ │ │ │ 8478: 00dc66f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_RECEIVER_NOT_ENABLED_DSTATE │ │ │ │ 8479: 00d90608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_NOTIFY_EVENT │ │ │ │ 8480: 00dc775a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_READ_DATA_DSTATE │ │ │ │ 8481: 00dc6b14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_QUEUE_CONFIG_DSTATE │ │ │ │ 8482: 00517200 32 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_get │ │ │ │ 8483: 00dc670a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_CHANNEL_ERROR_DSTATE │ │ │ │ 8484: 0054978c 584 FUNC GLOBAL DEFAULT 12 fd_start_incoming_migration │ │ │ │ 8485: 00dc7786 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ACCESS_DSTATE │ │ │ │ - 8486: 0079b6f4 148 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_vec │ │ │ │ + 8486: 0079b73c 148 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_vec │ │ │ │ 8487: 00dc683c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_STD_WRITE_IO_DSTATE │ │ │ │ - 8488: 008c1354 64 FUNC GLOBAL DEFAULT 12 monitor_flush │ │ │ │ + 8488: 008c139c 64 FUNC GLOBAL DEFAULT 12 monitor_flush │ │ │ │ 8489: 00dc7d88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_HOST_RESV_REGIONS_DSTATE │ │ │ │ - 8490: 009673c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeList │ │ │ │ + 8490: 00967408 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeList │ │ │ │ 8491: 00dc81be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SYSTEM_POWERDOWN_REQUEST_DSTATE │ │ │ │ 8492: 00cb6310 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchb │ │ │ │ 8493: 00ce59a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsse8_v │ │ │ │ - 8494: 00748824 108 FUNC GLOBAL DEFAULT 12 cpu_lduw_code │ │ │ │ - 8495: 008aa888 588 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated_above │ │ │ │ + 8494: 0074886c 108 FUNC GLOBAL DEFAULT 12 cpu_lduw_code │ │ │ │ + 8495: 008aa8d0 588 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated_above │ │ │ │ 8496: 00dc60d1 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_common_c │ │ │ │ 8497: 004274ac 32 FUNC GLOBAL DEFAULT 12 shpc_cleanup │ │ │ │ 8498: 00cf75c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmul_vv_b │ │ │ │ - 8499: 0097c60c 456 FUNC GLOBAL DEFAULT 12 visit_type_int16 │ │ │ │ + 8499: 0097c654 456 FUNC GLOBAL DEFAULT 12 visit_type_int16 │ │ │ │ 8500: 00505ef0 212 FUNC GLOBAL DEFAULT 12 ringbuf_write_completion │ │ │ │ 8501: 002ea470 892 FUNC GLOBAL DEFAULT 12 qemu_open_flags_tostr │ │ │ │ - 8502: 0071e050 100 FUNC GLOBAL DEFAULT 12 address_space_stl_le_cached_slow │ │ │ │ + 8502: 0071e098 100 FUNC GLOBAL DEFAULT 12 address_space_stl_le_cached_slow │ │ │ │ 8503: 00d95e80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SRIOV_REGISTER_VFS_EVENT │ │ │ │ 8504: 00cf7438 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmul_vv_d │ │ │ │ 8505: 00dc644c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_AUDIO_INIT_DSTATE │ │ │ │ 8506: 0062d6f0 420 FUNC GLOBAL DEFAULT 12 helper_vfmin_vv_d │ │ │ │ - 8507: 0095cfac 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions │ │ │ │ - 8508: 0085ce40 224 FUNC GLOBAL DEFAULT 12 qcow2_pre_write_overlap_check │ │ │ │ - 8509: 0080ca44 76 FUNC GLOBAL DEFAULT 12 aio_task_pool_start_task │ │ │ │ + 8507: 0095cff4 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions │ │ │ │ + 8508: 0085ce88 224 FUNC GLOBAL DEFAULT 12 qcow2_pre_write_overlap_check │ │ │ │ + 8509: 0080ca8c 76 FUNC GLOBAL DEFAULT 12 aio_task_pool_start_task │ │ │ │ 8510: 00cf7540 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmul_vv_h │ │ │ │ 8511: 004f8b18 96 FUNC GLOBAL DEFAULT 12 vhost_vdpa_get_iova_range │ │ │ │ 8512: 0062d3b0 436 FUNC GLOBAL DEFAULT 12 helper_vfmin_vv_h │ │ │ │ 8513: 00d8cc70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_EJECTING_CPU_EVENT │ │ │ │ 8514: 00dc6696 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_FAILED_DSTATE │ │ │ │ 8515: 00339118 4 FUNC GLOBAL DEFAULT 12 qemu_remove_machine_init_done_notifier │ │ │ │ 8516: 003a9000 160 FUNC GLOBAL DEFAULT 12 e1000x_rxbufsize │ │ │ │ 8517: 00dc6be0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR32_WRITE_DSTATE │ │ │ │ 8518: 00516b34 112 FUNC GLOBAL DEFAULT 12 cpu_timers_init │ │ │ │ - 8519: 0070e640 152 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_stop │ │ │ │ + 8519: 0070e688 152 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_stop │ │ │ │ 8520: 00d8c844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_VERSION_RETURN_EVENT │ │ │ │ - 8521: 008bcd90 36 FUNC GLOBAL DEFAULT 12 qemu_chr_has_feature │ │ │ │ - 8522: 007e7ef8 852 FUNC GLOBAL DEFAULT 12 bdrv_default_perms │ │ │ │ - 8523: 009827ac 324 FUNC GLOBAL DEFAULT 12 string_output_visitor_new │ │ │ │ + 8521: 008bcdd8 36 FUNC GLOBAL DEFAULT 12 qemu_chr_has_feature │ │ │ │ + 8522: 007e7f40 852 FUNC GLOBAL DEFAULT 12 bdrv_default_perms │ │ │ │ + 8523: 009827f4 324 FUNC GLOBAL DEFAULT 12 string_output_visitor_new │ │ │ │ 8524: 00dc83f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_MERGE_DSTATE │ │ │ │ 8525: 00d99b60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_HOSTFD_EVENT │ │ │ │ 8526: 00dc633e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_NEW_SPAWN_DSTATE │ │ │ │ 8527: 00dc7b5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_WAKEUP_DSTATE │ │ │ │ 8528: 00c7f138 24 OBJECT GLOBAL DEFAULT 21 blk_exp_vhost_user_blk │ │ │ │ - 8529: 0096a688 192 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordAction │ │ │ │ + 8529: 0096a6d0 192 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordAction │ │ │ │ 8530: 00269aa0 16 FUNC GLOBAL DEFAULT 12 print_insn_od_host │ │ │ │ 8531: 00cf74bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmul_vv_w │ │ │ │ 8532: 00dc725a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_SET_LINK_DSTATE │ │ │ │ 8533: 00dc817a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_MAIN_DSTATE │ │ │ │ 8534: 0062d564 396 FUNC GLOBAL DEFAULT 12 helper_vfmin_vv_w │ │ │ │ - 8535: 0079b81c 148 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_vec │ │ │ │ + 8535: 0079b864 148 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_vec │ │ │ │ 8536: 00d8c06c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_REVENTS_EVENT │ │ │ │ - 8537: 008c63b4 244 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRuleList │ │ │ │ + 8537: 008c63fc 244 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRuleList │ │ │ │ 8538: 002f9344 292 FUNC GLOBAL DEFAULT 12 v9fs_co_lremovexattr │ │ │ │ 8539: 0029c990 336 FUNC GLOBAL DEFAULT 12 uint16_to_float64_scalbn │ │ │ │ 8540: 00d8d0ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_READ_EVENT │ │ │ │ 8541: 0052df5c 212 FUNC GLOBAL DEFAULT 12 qmp_query_tpm_types │ │ │ │ 8542: 00dc6968 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_RECV_FIFO_DSTATE │ │ │ │ - 8543: 007c6830 428 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed │ │ │ │ + 8543: 007c6878 428 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed │ │ │ │ 8544: 00d9e860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_BLK_IO_EVENT │ │ │ │ 8545: 00d90a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_CLEAR_EVENT │ │ │ │ - 8546: 008fc428 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbufWrapper │ │ │ │ + 8546: 008fc470 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbufWrapper │ │ │ │ 8547: 00d90588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_PRESENTER_NOTIFY_EVENT │ │ │ │ - 8548: 0072b014 184 FUNC GLOBAL DEFAULT 12 hmp_physical_memory_dump │ │ │ │ - 8549: 008f8e60 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportRemoveMode │ │ │ │ + 8548: 0072b05c 184 FUNC GLOBAL DEFAULT 12 hmp_physical_memory_dump │ │ │ │ + 8549: 008f8ea8 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportRemoveMode │ │ │ │ 8550: 00d9c070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_VM_STATE_CHANGE_EVENT │ │ │ │ 8551: 00d9d990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_LOOP_TOP_EVENT │ │ │ │ 8552: 00d96ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_TMF_REQ_EVENT │ │ │ │ - 8553: 0090f0ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMemberList │ │ │ │ - 8554: 008004a0 216 FUNC GLOBAL DEFAULT 12 qemuio_add_command │ │ │ │ + 8553: 0090f0f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMemberList │ │ │ │ + 8554: 008004e8 216 FUNC GLOBAL DEFAULT 12 qemuio_add_command │ │ │ │ 8555: 00593274 2628 FUNC GLOBAL DEFAULT 12 net_init_socket │ │ │ │ 8556: 00db5978 8 OBJECT GLOBAL DEFAULT 25 max_advance │ │ │ │ 8557: 00dc793a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_SCSI_CMD_INVALID_LUN_DSTATE │ │ │ │ - 8558: 008eaf0c 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal_members │ │ │ │ - 8559: 008228d8 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_part │ │ │ │ + 8558: 008eaf54 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal_members │ │ │ │ + 8559: 00822920 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_part │ │ │ │ 8560: 00dc8512 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_NUMA_NODE_DSTATE │ │ │ │ 8561: 00d8bc28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_REQUEST_EVENT │ │ │ │ 8562: 00dc6bc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IGRPEN_READ_DSTATE │ │ │ │ 8563: 00dc6d3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_TEST_WRITE_DSTATE │ │ │ │ - 8564: 00763390 64 FUNC GLOBAL DEFAULT 12 gdb_extend_set_table │ │ │ │ + 8564: 007633d8 64 FUNC GLOBAL DEFAULT 12 gdb_extend_set_table │ │ │ │ 8565: 00dc7faa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_WAIT_DSTATE │ │ │ │ 8566: 00d8bd38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_SIZE_EVENT │ │ │ │ 8567: 00297de0 268 FUNC GLOBAL DEFAULT 12 float64_to_uint16 │ │ │ │ - 8568: 0094c05c 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureAction │ │ │ │ - 8569: 0082c568 260 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_sync │ │ │ │ + 8568: 0094c0a4 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureAction │ │ │ │ + 8569: 0082c5b0 260 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_sync │ │ │ │ 8570: 00dc8044 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_START_SET_RUN_DSTATE │ │ │ │ 8571: 00cb2530 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar8i │ │ │ │ 8572: 00da241c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_GROW_EVENT │ │ │ │ 8573: 00dc7dda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_HANDLE_OUTPUT_DSTATE │ │ │ │ 8574: 00328408 184 FUNC GLOBAL DEFAULT 12 platform_bus_get_mmio_addr │ │ │ │ - 8575: 006b5c7c 196 FUNC GLOBAL DEFAULT 12 virtio_serial_close │ │ │ │ + 8575: 006b5cc4 196 FUNC GLOBAL DEFAULT 12 virtio_serial_close │ │ │ │ 8576: 00dc80fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_GTREE_DSTATE │ │ │ │ - 8577: 008d7a80 1388 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror_members │ │ │ │ + 8577: 008d7ac8 1388 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror_members │ │ │ │ 8578: 00dc77a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_EDM_CHANGE_DSTATE │ │ │ │ 8579: 0053ae94 696 FUNC GLOBAL DEFAULT 12 spdm_socket_rsp │ │ │ │ - 8580: 008d63ac 388 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup_members │ │ │ │ + 8580: 008d63f4 388 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup_members │ │ │ │ 8581: 00dc6886 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_GET_DSTATE │ │ │ │ 8582: 00d998c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_THREAD_START_EVENT │ │ │ │ - 8583: 007b2eec 384 FUNC GLOBAL DEFAULT 12 qio_net_listener_open_sync │ │ │ │ + 8583: 007b2f34 384 FUNC GLOBAL DEFAULT 12 qio_net_listener_open_sync │ │ │ │ 8584: 00dc6bcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_PMR_READ_DSTATE │ │ │ │ 8585: 00dc8298 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_PASS_DSTATE │ │ │ │ 8586: 002ba864 580 FUNC GLOBAL DEFAULT 12 qemu_pixelformat_from_pixman │ │ │ │ 8587: 00d95964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CTRL_LIST_EVENT │ │ │ │ 8588: 00340110 100 FUNC GLOBAL DEFAULT 12 sysbus_mmio_get_region │ │ │ │ 8589: 00d96a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_00_EVENT │ │ │ │ - 8590: 009cb9a8 256 FUNC GLOBAL DEFAULT 12 trace_event_name │ │ │ │ + 8590: 009cb9f0 256 FUNC GLOBAL DEFAULT 12 trace_event_name │ │ │ │ 8591: 0032a6f4 644 FUNC GLOBAL DEFAULT 12 platform_bus_add_all_fdt_nodes │ │ │ │ 8592: 00dc726a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQTAIL_DSTATE │ │ │ │ - 8593: 00727bbc 636 FUNC GLOBAL DEFAULT 12 colo_incoming_start_dirty_log │ │ │ │ + 8593: 00727c04 636 FUNC GLOBAL DEFAULT 12 colo_incoming_start_dirty_log │ │ │ │ 8594: 00d9258c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_WRITE_EVENT │ │ │ │ 8595: 00dc63e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_CONTEXT_DSTATE │ │ │ │ 8596: 00d90d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR_WRITE_EVENT │ │ │ │ 8597: 00dc859e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_DSTATE │ │ │ │ 8598: 00dc6598 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_CLEAR_REMOVE_EVT_DSTATE │ │ │ │ 8599: 00d8ee08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_GREATER_THAN_BOUND_EVENT │ │ │ │ 8600: 00cb1cf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar8v │ │ │ │ 8601: 00dc6d3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_SECONDS_WRITE_DSTATE │ │ │ │ 8602: 00d9c380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DMA_UNMAP_EVENT │ │ │ │ 8603: 00dc7c04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_EXIT_DSTATE │ │ │ │ 8604: 00d8e4a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_UNMAP_MEMORY_EVENT │ │ │ │ 8605: 00c7e9e4 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32_le │ │ │ │ - 8606: 0097c7d4 448 FUNC GLOBAL DEFAULT 12 visit_type_int32 │ │ │ │ + 8606: 0097c81c 448 FUNC GLOBAL DEFAULT 12 visit_type_int32 │ │ │ │ 8607: 00cba3e4 32 OBJECT GLOBAL DEFAULT 24 hw_compat_7_0 │ │ │ │ - 8608: 0090d768 328 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability │ │ │ │ + 8608: 0090d7b0 328 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability │ │ │ │ 8609: 00dc6426 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_META_REQUEST_DSTATE │ │ │ │ 8610: 00cba404 64 OBJECT GLOBAL DEFAULT 24 hw_compat_7_1 │ │ │ │ 8611: 003729c0 16 FUNC GLOBAL DEFAULT 12 vga_dirty_log_start │ │ │ │ 8612: 00cba444 64 OBJECT GLOBAL DEFAULT 24 hw_compat_7_2 │ │ │ │ 8613: 00428958 248 FUNC GLOBAL DEFAULT 12 pcie_endpoint_cap_v1_init │ │ │ │ - 8614: 008ad6a0 524 FUNC GLOBAL DEFAULT 12 blk_is_available │ │ │ │ + 8614: 008ad6e8 524 FUNC GLOBAL DEFAULT 12 blk_is_available │ │ │ │ 8615: 00da10c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ADD_CLIENT_EVENT │ │ │ │ - 8616: 00996458 396 FUNC GLOBAL DEFAULT 12 defer_call │ │ │ │ - 8617: 00900ae0 432 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn │ │ │ │ + 8616: 009964a0 396 FUNC GLOBAL DEFAULT 12 defer_call │ │ │ │ + 8617: 00900b28 432 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn │ │ │ │ 8618: 00d8a0d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_PRIORITY_EVENT │ │ │ │ 8619: 00dc61ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_BUF_DSTATE │ │ │ │ 8620: 00389124 860 FUNC GLOBAL DEFAULT 12 ide_bus_exec_cmd │ │ │ │ 8621: 00d988f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_INTERRUPT_OVERFLOW_EVENT │ │ │ │ - 8622: 009842cc 8 FUNC GLOBAL DEFAULT 12 qstring_get_str │ │ │ │ - 8623: 0078607c 148 FUNC GLOBAL DEFAULT 12 tcg_gen_concat32_i64 │ │ │ │ + 8622: 00984314 8 FUNC GLOBAL DEFAULT 12 qstring_get_str │ │ │ │ + 8623: 007860c4 148 FUNC GLOBAL DEFAULT 12 tcg_gen_concat32_i64 │ │ │ │ 8624: 00d9db20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_PENDING_ESTIMATE_EVENT │ │ │ │ 8625: 00d9b328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_START_EDGE_IRQFD_INJECTION_EVENT │ │ │ │ 8626: 00328e24 300 FUNC GLOBAL DEFAULT 12 ptimer_run │ │ │ │ 8627: 00295948 292 FUNC GLOBAL DEFAULT 12 float128_to_int32_round_to_zero │ │ │ │ - 8628: 009035dc 500 FUNC GLOBAL DEFAULT 12 visit_type_StrOrNull │ │ │ │ + 8628: 00903624 500 FUNC GLOBAL DEFAULT 12 visit_type_StrOrNull │ │ │ │ 8629: 00dc6518 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_CLUNK_DSTATE │ │ │ │ 8630: 00da12c0 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_replay_trace_events_trace_events │ │ │ │ - 8631: 007f5d94 100 FUNC GLOBAL DEFAULT 12 block_job_get_locked │ │ │ │ - 8632: 0077ee48 204 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i32 │ │ │ │ + 8631: 007f5ddc 100 FUNC GLOBAL DEFAULT 12 block_job_get_locked │ │ │ │ + 8632: 0077ee90 204 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i32 │ │ │ │ 8633: 00dc8c56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_UNLOCK_RETURN_DSTATE │ │ │ │ 8634: 0042b764 416 FUNC GLOBAL DEFAULT 12 pcie_acs_init │ │ │ │ - 8635: 007f8200 52 FUNC GLOBAL DEFAULT 12 job_type_str │ │ │ │ + 8635: 007f8248 52 FUNC GLOBAL DEFAULT 12 job_type_str │ │ │ │ 8636: 00ce3ed8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl1re32_v │ │ │ │ - 8637: 009cb8bc 236 FUNC GLOBAL DEFAULT 12 trace_event_iter_next │ │ │ │ + 8637: 009cb904 236 FUNC GLOBAL DEFAULT 12 trace_event_iter_next │ │ │ │ 8638: 00d95c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FLUSH_NS_EVENT │ │ │ │ - 8639: 008ca5b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ + 8639: 008ca5fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ 8640: 00dc67ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_REDRAW_DSTATE │ │ │ │ 8641: 0055d460 36 FUNC GLOBAL DEFAULT 12 migrate_dirty_bitmaps │ │ │ │ - 8642: 007b461c 8 FUNC GLOBAL DEFAULT 12 qio_task_set_error │ │ │ │ + 8642: 007b4664 8 FUNC GLOBAL DEFAULT 12 qio_task_set_error │ │ │ │ 8643: 00d98be0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_INVALID_EVENT │ │ │ │ 8644: 00d97044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_EVENT │ │ │ │ 8645: 004296b0 892 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_unplug_request_cb │ │ │ │ - 8646: 008cb91c 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNodeList │ │ │ │ + 8646: 008cb964 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNodeList │ │ │ │ 8647: 0038e52c 76 FUNC GLOBAL DEFAULT 12 hid_pointer_activate │ │ │ │ 8648: 00d9a860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_PTRS_EVENT │ │ │ │ 8649: 00dc8158 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_COMMAND_SEND_DSTATE │ │ │ │ 8650: 00dc8622 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_SET_DSTATE │ │ │ │ - 8651: 009cb7a0 164 FUNC GLOBAL DEFAULT 12 trace_event_register_group │ │ │ │ - 8652: 009c0204 248 FUNC GLOBAL DEFAULT 12 check_block_size │ │ │ │ + 8651: 009cb7e8 164 FUNC GLOBAL DEFAULT 12 trace_event_register_group │ │ │ │ + 8652: 009c024c 248 FUNC GLOBAL DEFAULT 12 check_block_size │ │ │ │ 8653: 00d90ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN1_EL3_READ_EVENT │ │ │ │ - 8654: 00971310 544 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions_members │ │ │ │ + 8654: 00971358 544 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions_members │ │ │ │ 8655: 00dc7380 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SETFEAT_TIMESTAMP_DSTATE │ │ │ │ 8656: 00dc8306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_SELECT_DSTATE │ │ │ │ 8657: 00d91d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_WRITE_EVENT │ │ │ │ 8658: 00da03f0 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_ebpf_trace_events_trace_events │ │ │ │ 8659: 00d975a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_UPDATE_IRQ_LEVEL_EVENT │ │ │ │ 8660: 00dc6704 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_SERIAL_READ_DSTATE │ │ │ │ 8661: 002a7300 184 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr16v │ │ │ │ 8662: 00dc747e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_SYS_MSI_SENT_DSTATE │ │ │ │ 8663: 00297eec 256 FUNC GLOBAL DEFAULT 12 float64_to_uint32 │ │ │ │ - 8664: 00914f0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemdevList │ │ │ │ - 8665: 008fc598 156 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo_members │ │ │ │ + 8664: 00914f54 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemdevList │ │ │ │ + 8665: 008fc5e0 156 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo_members │ │ │ │ 8666: 005ae6ac 24 FUNC GLOBAL DEFAULT 12 replay_running_debug │ │ │ │ - 8667: 00982c08 2452 FUNC GLOBAL DEFAULT 12 qmp_dispatch │ │ │ │ + 8667: 00982c50 2452 FUNC GLOBAL DEFAULT 12 qmp_dispatch │ │ │ │ 8668: 002b4294 164 FUNC GLOBAL DEFAULT 12 qemu_default_pixelformat │ │ │ │ - 8669: 0098419c 112 FUNC GLOBAL DEFAULT 12 qstring_from_substr │ │ │ │ - 8670: 007f5df8 180 FUNC GLOBAL DEFAULT 12 block_job_get │ │ │ │ + 8669: 009841e4 112 FUNC GLOBAL DEFAULT 12 qstring_from_substr │ │ │ │ + 8670: 007f5e40 180 FUNC GLOBAL DEFAULT 12 block_job_get │ │ │ │ 8671: 00dc86d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VNC_DSTATE │ │ │ │ 8672: 00dc6308 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_TLS_INIT_ERR_DSTATE │ │ │ │ 8673: 00dc6da2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_PER_CLK_DSTATE │ │ │ │ 8674: 00dc6b0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_ESB_DSTATE │ │ │ │ 8675: 00d90718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_CLAIM_IRQ_EVENT │ │ │ │ 8676: 0029b5c4 292 FUNC GLOBAL DEFAULT 12 int64_to_floatx80 │ │ │ │ 8677: 003413b8 3048 FUNC GLOBAL DEFAULT 12 qemu_edid_generate │ │ │ │ 8678: 00dc7b08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_READ_DSTATE │ │ │ │ 8679: 002b9a64 36 FUNC GLOBAL DEFAULT 12 qkbd_state_modifier_get │ │ │ │ 8680: 00dc7dd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_TO_TARGET_DSTATE │ │ │ │ - 8681: 00941494 112 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties_members │ │ │ │ + 8681: 009414dc 112 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties_members │ │ │ │ 8682: 002fbc58 272 FUNC GLOBAL DEFAULT 12 aml_to_hexstring │ │ │ │ 8683: 00d8aca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_READ_DATA_EVENT │ │ │ │ 8684: 00db584c 88 OBJECT GLOBAL DEFAULT 25 address_space_io │ │ │ │ 8685: 00d99e80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_ATTACH_EVENT │ │ │ │ - 8686: 0095e7d0 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions │ │ │ │ + 8686: 0095e818 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions │ │ │ │ 8687: 003847e4 632 FUNC GLOBAL DEFAULT 12 ide_data_writel │ │ │ │ 8688: 00dc6dda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_IOMMU_NOTIFY_DSTATE │ │ │ │ 8689: 00d982e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_UPDATE_IRQ_EVENT │ │ │ │ 8690: 00d9fb7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_CHANGE_EVENT │ │ │ │ - 8691: 00906bd8 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoHashAlgo │ │ │ │ - 8692: 008aeecc 560 FUNC GLOBAL DEFAULT 12 blk_pwrite_zeroes │ │ │ │ + 8691: 00906c20 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoHashAlgo │ │ │ │ + 8692: 008aef14 560 FUNC GLOBAL DEFAULT 12 blk_pwrite_zeroes │ │ │ │ 8693: 0051a210 292 FUNC GLOBAL DEFAULT 12 dma_aligned_pow2_mask │ │ │ │ 8694: 00ce84f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vror_vv_b │ │ │ │ 8695: 00dc754c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_NOOP_DSTATE │ │ │ │ - 8696: 007972ec 184 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mov │ │ │ │ - 8697: 006cda3c 8 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_del_fd │ │ │ │ + 8696: 00797334 184 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mov │ │ │ │ + 8697: 006cda84 8 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_del_fd │ │ │ │ 8698: 00ce836c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vror_vv_d │ │ │ │ 8699: 003838c8 664 FUNC GLOBAL DEFAULT 12 ide_data_writew │ │ │ │ - 8700: 009b2038 16 FUNC GLOBAL DEFAULT 12 qemu_coroutine_entered │ │ │ │ + 8700: 009b2080 16 FUNC GLOBAL DEFAULT 12 qemu_coroutine_entered │ │ │ │ 8701: 00514480 48 FUNC GLOBAL DEFAULT 12 cpus_set_virtual_clock │ │ │ │ - 8702: 007613e8 140 FUNC GLOBAL DEFAULT 12 gdb_get_first_cpu_in_process │ │ │ │ + 8702: 00761430 140 FUNC GLOBAL DEFAULT 12 gdb_get_first_cpu_in_process │ │ │ │ 8703: 0039d000 644 FUNC GLOBAL DEFAULT 12 ne2000_receive │ │ │ │ - 8704: 0099f92c 8 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool │ │ │ │ + 8704: 0099f974 8 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool │ │ │ │ 8705: 00ce8474 132 OBJECT GLOBAL DEFAULT 24 helper_info_vror_vv_h │ │ │ │ - 8706: 00939908 92 FUNC GLOBAL DEFAULT 12 qapi_free_Netdev │ │ │ │ - 8707: 008c6054 192 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListFormat │ │ │ │ - 8708: 008dfc7c 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ + 8706: 00939950 92 FUNC GLOBAL DEFAULT 12 qapi_free_Netdev │ │ │ │ + 8707: 008c609c 192 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListFormat │ │ │ │ + 8708: 008dfcc4 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ 8709: 00da0d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SAVE_DEVICES_STATE_EVENT │ │ │ │ 8710: 00c81c48 12 OBJECT GLOBAL DEFAULT 21 InputButton_lookup │ │ │ │ - 8711: 0078b7b4 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i64_chk │ │ │ │ + 8711: 0078b7fc 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i64_chk │ │ │ │ 8712: 00d8f8d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_UNIMPL_EVENT │ │ │ │ 8713: 00d9fcdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_MERGE_EVENT │ │ │ │ 8714: 00d9e010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QTAILQ_EVENT │ │ │ │ - 8715: 0077d924 48 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i32 │ │ │ │ + 8715: 0077d96c 48 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i32 │ │ │ │ 8716: 004eec44 116 FUNC GLOBAL DEFAULT 12 vhost_ack_features │ │ │ │ 8717: 00d94a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_S_RESET_EVENT │ │ │ │ 8718: 00ce83f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vror_vv_w │ │ │ │ - 8719: 0088caec 236 FUNC GLOBAL DEFAULT 12 qed_commit_l2_cache_entry │ │ │ │ + 8719: 0088cb34 236 FUNC GLOBAL DEFAULT 12 qed_commit_l2_cache_entry │ │ │ │ 8720: 00d8f9d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_READ_EVENT │ │ │ │ - 8721: 008c213c 504 FUNC GLOBAL DEFAULT 12 monitor_resume │ │ │ │ + 8721: 008c2184 504 FUNC GLOBAL DEFAULT 12 monitor_resume │ │ │ │ 8722: 00dc61d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_COPY_FILE_RANGE_DSTATE │ │ │ │ 8723: 00d920ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_NONSEC_EVENT │ │ │ │ 8724: 003e28b0 4 FUNC GLOBAL DEFAULT 12 fp_port_set_macaddr │ │ │ │ 8725: 00cb65a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchb │ │ │ │ - 8726: 0095be54 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackOptions │ │ │ │ + 8726: 0095be9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackOptions │ │ │ │ 8727: 0037b20c 464 FUNC GLOBAL DEFAULT 12 i2c_recv │ │ │ │ 8728: 00dc831e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM16_FALLBACK_DSTATE │ │ │ │ - 8729: 0076d3e8 228 FUNC GLOBAL DEFAULT 12 tcg_region_prologue_set │ │ │ │ + 8729: 0076d430 228 FUNC GLOBAL DEFAULT 12 tcg_region_prologue_set │ │ │ │ 8730: 00dc6f74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_LAST_DSTATE │ │ │ │ 8731: 00d8b404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_INIT_EVENT │ │ │ │ 8732: 00333354 204 FUNC GLOBAL DEFAULT 12 hmp_info_vm_generation_id │ │ │ │ 8733: 00dc675e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNKBD_EVENT_OUT_DSTATE │ │ │ │ 8734: 00607b08 96 FUNC GLOBAL DEFAULT 12 helper_vec_rsubs8 │ │ │ │ 8735: 00dc7ae2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_ADDRESS_DSTATE │ │ │ │ - 8736: 006e5d28 832 FUNC GLOBAL DEFAULT 12 virtio_notify_irqfd │ │ │ │ + 8736: 006e5d70 832 FUNC GLOBAL DEFAULT 12 virtio_notify_irqfd │ │ │ │ 8737: 00dc8090 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_RAM_FILL_DSTATE │ │ │ │ 8738: 00d946b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_OVERSIZED_EVENT │ │ │ │ 8739: 00514eac 116 FUNC GLOBAL DEFAULT 12 cpu_resume │ │ │ │ - 8740: 0097c994 412 FUNC GLOBAL DEFAULT 12 visit_type_int64 │ │ │ │ - 8741: 0092ad98 192 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateStatus │ │ │ │ + 8740: 0097c9dc 412 FUNC GLOBAL DEFAULT 12 visit_type_int64 │ │ │ │ + 8741: 0092ade0 192 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateStatus │ │ │ │ 8742: 002b9d38 16 FUNC GLOBAL DEFAULT 12 qkbd_state_set_delay │ │ │ │ - 8743: 00971fc8 340 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions_members │ │ │ │ + 8743: 00972010 340 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions_members │ │ │ │ 8744: 00d9f704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMPADDR_CSR_WRITE_EVENT │ │ │ │ 8745: 00d93918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ETX_READ_EVENT │ │ │ │ - 8746: 007e6d28 228 FUNC GLOBAL DEFAULT 12 bdrv_get_cumulative_perm │ │ │ │ + 8746: 007e6d70 228 FUNC GLOBAL DEFAULT 12 bdrv_get_cumulative_perm │ │ │ │ 8747: 00dc7306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_PRP2_ALIGN_DSTATE │ │ │ │ 8748: 003e9180 608 FUNC GLOBAL DEFAULT 12 ctucan_receive │ │ │ │ 8749: 00da13e0 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_stats_trace_events_trace_events │ │ │ │ - 8750: 008cf9dc 320 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck │ │ │ │ + 8750: 008cfa24 320 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck │ │ │ │ 8751: 00dc720a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_PARSED_DSTATE │ │ │ │ 8752: 00da1794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_EVENT │ │ │ │ 8753: 00d0030c 132 OBJECT GLOBAL DEFAULT 24 helper_info_sm4ed │ │ │ │ 8754: 00d9b1f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_INCOMING_EVENT │ │ │ │ 8755: 00cb4ef4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds8 │ │ │ │ 8756: 00304884 388 FUNC GLOBAL DEFAULT 12 acpi_pm1_cnt_init │ │ │ │ - 8757: 00829010 1396 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard │ │ │ │ + 8757: 00829058 1396 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard │ │ │ │ 8758: 00cb607c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchb │ │ │ │ 8759: 00dc7ef6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_INIT_FULL_DSTATE │ │ │ │ - 8760: 00939e64 328 FUNC GLOBAL DEFAULT 12 visit_type_String │ │ │ │ + 8760: 00939eac 328 FUNC GLOBAL DEFAULT 12 visit_type_String │ │ │ │ 8761: 005b1fec 2080 FUNC GLOBAL DEFAULT 12 qmp_x_query_jit │ │ │ │ 8762: 00dc623c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PROCESS_COMPLETION_DSTATE │ │ │ │ - 8763: 0094f370 332 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper │ │ │ │ + 8763: 0094f3b8 332 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper │ │ │ │ 8764: 005b6324 80 FUNC GLOBAL DEFAULT 12 pmp_unlock_entries │ │ │ │ 8765: 00dc7536 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_DELAYED_DSTATE │ │ │ │ 8766: 00d9190c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_EVENT_EVENT │ │ │ │ 8767: 003378a0 84 FUNC GLOBAL DEFAULT 12 machine_class_allow_dynamic_sysbus_dev │ │ │ │ - 8768: 00b2e5e8 16 OBJECT GLOBAL DEFAULT 14 gr_mask │ │ │ │ - 8769: 0078326c 132 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i64 │ │ │ │ + 8768: 00b2e638 16 OBJECT GLOBAL DEFAULT 14 gr_mask │ │ │ │ + 8769: 007832b4 132 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i64 │ │ │ │ 8770: 00d8f7a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_LARGE_EVENT │ │ │ │ 8771: 002fdf40 328 FUNC GLOBAL DEFAULT 12 aml_operation_region │ │ │ │ 8772: 00dc7fda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_PROC_DSTATE │ │ │ │ - 8773: 009488a0 1084 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_properties │ │ │ │ + 8773: 009488e8 1084 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_properties │ │ │ │ 8774: 0055286c 64 FUNC GLOBAL DEFAULT 12 migrate_has_error │ │ │ │ 8775: 00dc6764 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_READB_DATA_DSTATE │ │ │ │ 8776: 00d95b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC16_EVENT │ │ │ │ 8777: 00cb5104 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add8 │ │ │ │ - 8778: 00b9a2b8 3 OBJECT GLOBAL DEFAULT 14 sense_code_SCSI_BUS_RESET │ │ │ │ + 8778: 00b9a310 3 OBJECT GLOBAL DEFAULT 14 sense_code_SCSI_BUS_RESET │ │ │ │ 8779: 00d95474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_OFFSET_EVENT │ │ │ │ - 8780: 006a7270 236 FUNC GLOBAL DEFAULT 12 helper_vsha2cl64_vv │ │ │ │ + 8780: 006a72b8 236 FUNC GLOBAL DEFAULT 12 helper_vsha2cl64_vv │ │ │ │ 8781: 00dc8c46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_RESET_DSTATE │ │ │ │ 8782: 00d934b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RESET_EVENT │ │ │ │ 8783: 00dc60c7 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_core_c │ │ │ │ 8784: 00dc6918 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_IOMEM_WRITE_CLR_DSTATE │ │ │ │ 8785: 00da14f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_ELEMENT_EVENT │ │ │ │ - 8786: 00933240 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_save │ │ │ │ - 8787: 006e6a8c 48 FUNC GLOBAL DEFAULT 12 virtio_legacy_allowed │ │ │ │ + 8786: 00933288 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_save │ │ │ │ + 8787: 006e6ad4 48 FUNC GLOBAL DEFAULT 12 virtio_legacy_allowed │ │ │ │ 8788: 00d8be98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SEND_OPTION_REQUEST_EVENT │ │ │ │ 8789: 00d90668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_ESB_EVENT │ │ │ │ 8790: 004e328c 92 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_pre_save │ │ │ │ - 8791: 00903890 192 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkSpeed │ │ │ │ + 8791: 009038d8 192 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkSpeed │ │ │ │ 8792: 00d9d8b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_STATE_TOO_BIG_EVENT │ │ │ │ - 8793: 007f7cb4 140 FUNC GLOBAL DEFAULT 12 job_txn_unref │ │ │ │ + 8793: 007f7cfc 140 FUNC GLOBAL DEFAULT 12 job_txn_unref │ │ │ │ 8794: 00d9d030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_HEADER_EVENT │ │ │ │ 8795: 00dc68bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SUSPENDED_DSTATE │ │ │ │ - 8796: 0099c518 60 FUNC GLOBAL DEFAULT 12 loc_save │ │ │ │ + 8796: 0099c560 60 FUNC GLOBAL DEFAULT 12 loc_save │ │ │ │ 8797: 00d8f014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_HEXDUMP_EVENT │ │ │ │ - 8798: 0092b740 156 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo_members │ │ │ │ - 8799: 008ef930 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_query_block_graph │ │ │ │ - 8800: 0091d6a4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpus_fast │ │ │ │ + 8798: 0092b788 156 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo_members │ │ │ │ + 8799: 008ef978 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_query_block_graph │ │ │ │ + 8800: 0091d6ec 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpus_fast │ │ │ │ 8801: 00d943a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_CSO_EVENT │ │ │ │ 8802: 00d8dc48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_TX_EVENT │ │ │ │ 8803: 00d9d960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_RESUME_ACK_EVENT │ │ │ │ 8804: 00dc6ae4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_WRITE_DSTATE │ │ │ │ 8805: 00d96a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_NOT_SUPPORTED_EVENT │ │ │ │ 8806: 00297fec 252 FUNC GLOBAL DEFAULT 12 float64_to_uint64 │ │ │ │ 8807: 00dc7ed6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_GPIO_WRITE_DSTATE │ │ │ │ - 8808: 00745b0c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_le │ │ │ │ - 8809: 009d53c4 248 FUNC GLOBAL DEFAULT 12 vu_queue_empty │ │ │ │ + 8808: 00745b54 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_le │ │ │ │ + 8809: 009d540c 248 FUNC GLOBAL DEFAULT 12 vu_queue_empty │ │ │ │ 8810: 00dc6de2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_REG_WRITE_DSTATE │ │ │ │ 8811: 00d978a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_COMPLETE_EVENT │ │ │ │ - 8812: 008066e4 16 FUNC GLOBAL DEFAULT 12 nbd_free_export_list │ │ │ │ - 8813: 0078640c 204 FUNC GLOBAL DEFAULT 12 tcg_gen_lookup_and_goto_ptr │ │ │ │ + 8812: 0080672c 16 FUNC GLOBAL DEFAULT 12 nbd_free_export_list │ │ │ │ + 8813: 00786454 204 FUNC GLOBAL DEFAULT 12 tcg_gen_lookup_and_goto_ptr │ │ │ │ 8814: 00dc7e64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_DEV_START_DSTATE │ │ │ │ 8815: 00dc7688 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_GET_INFO_DSTATE │ │ │ │ - 8816: 00727fcc 4 FUNC GLOBAL DEFAULT 12 ram_postcopy_incoming_init │ │ │ │ - 8817: 007e6cf4 12 FUNC GLOBAL DEFAULT 12 bdrv_child_get_parent_aio_context │ │ │ │ + 8816: 00728014 4 FUNC GLOBAL DEFAULT 12 ram_postcopy_incoming_init │ │ │ │ + 8817: 007e6d3c 12 FUNC GLOBAL DEFAULT 12 bdrv_child_get_parent_aio_context │ │ │ │ 8818: 00dc6432 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_UNKNOWN_DSTATE │ │ │ │ 8819: 00dc63e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_SKIP_DSTATE │ │ │ │ - 8820: 0079a9b0 116 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_vec │ │ │ │ - 8821: 00915808 192 FUNC GLOBAL DEFAULT 12 visit_type_SysEmuTarget │ │ │ │ + 8820: 0079a9f8 116 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_vec │ │ │ │ + 8821: 00915850 192 FUNC GLOBAL DEFAULT 12 visit_type_SysEmuTarget │ │ │ │ 8822: 00d98a20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_WRITE_EVENT │ │ │ │ 8823: 00d9a5b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QH_LOAD_EVENT │ │ │ │ 8824: 00dc6c76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_SET_IRQ_LSI_DSTATE │ │ │ │ 8825: 00d8ac48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_CAPABILITY_EVENT │ │ │ │ 8826: 00dc8314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM16_FALLBACK_DSTATE │ │ │ │ 8827: 00dc73e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_MDATA_OUT_CB_DSTATE │ │ │ │ 8828: 00dc707e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_SET_VFMAILBOX_DSTATE │ │ │ │ @@ -8836,728 +8836,728 @@ │ │ │ │ 8832: 00d99bc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_UNKNOWN_EVENT │ │ │ │ 8833: 00dc6b90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_TRANSLATION_WRITE_DSTATE │ │ │ │ 8834: 0055e370 36 FUNC GLOBAL DEFAULT 12 migrate_multifd_channels │ │ │ │ 8835: 00d99ca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_DATA_IN_EVENT │ │ │ │ 8836: 00dc8412 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_NAMED_BLOCK_NODES_DSTATE │ │ │ │ 8837: 002bdbb0 348 FUNC GLOBAL DEFAULT 12 qemu_console_fill_device_address │ │ │ │ 8838: 00d9ebc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_KBD_RELEASE_EVENT │ │ │ │ - 8839: 007f6d28 232 FUNC GLOBAL DEFAULT 12 block_job_iostatus_reset_locked │ │ │ │ + 8839: 007f6d70 232 FUNC GLOBAL DEFAULT 12 block_job_iostatus_reset_locked │ │ │ │ 8840: 00dc64dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_ALLOC_DSTATE │ │ │ │ 8841: 00d987f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_TIMER_READ_EVENT │ │ │ │ - 8842: 007d2e48 220 FUNC GLOBAL DEFAULT 12 nbd_export_set_on_eject_blk │ │ │ │ + 8842: 007d2e90 220 FUNC GLOBAL DEFAULT 12 nbd_export_set_on_eject_blk │ │ │ │ 8843: 00d9239c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_READ_EVENT │ │ │ │ - 8844: 0079b08c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sssub_vec │ │ │ │ + 8844: 0079b0d4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sssub_vec │ │ │ │ 8845: 00d8ada8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_FLUSH_EVENT │ │ │ │ 8846: 00dc67ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_REMAP_DSTATE │ │ │ │ 8847: 00dc8152 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_SKIP_DSTATE │ │ │ │ 8848: 00d9c6bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_RESET_ENTER_EVENT │ │ │ │ 8849: 00486ab4 4 FUNC GLOBAL DEFAULT 12 tpm_tis_write_data │ │ │ │ - 8850: 0084f308 368 FUNC GLOBAL DEFAULT 12 qcow2_cache_clean_unused │ │ │ │ - 8851: 007ea5f8 104 FUNC GLOBAL DEFAULT 12 bdrv_co_eject │ │ │ │ - 8852: 0090ff70 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember │ │ │ │ - 8853: 00781160 100 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i64 │ │ │ │ + 8850: 0084f350 368 FUNC GLOBAL DEFAULT 12 qcow2_cache_clean_unused │ │ │ │ + 8851: 007ea640 104 FUNC GLOBAL DEFAULT 12 bdrv_co_eject │ │ │ │ + 8852: 0090ffb8 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember │ │ │ │ + 8853: 007811a8 100 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i64 │ │ │ │ 8854: 00dc88d0 4 OBJECT GLOBAL DEFAULT 25 error_warn │ │ │ │ - 8855: 00903f90 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyOutput │ │ │ │ + 8855: 00903fd8 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyOutput │ │ │ │ 8856: 00dc647c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_NON_EXIST_DSTATE │ │ │ │ - 8857: 0096426c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlow │ │ │ │ - 8858: 009c2aec 964 FUNC GLOBAL DEFAULT 12 throttle_limits_to_config │ │ │ │ + 8857: 009642b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlow │ │ │ │ + 8858: 009c2b34 964 FUNC GLOBAL DEFAULT 12 throttle_limits_to_config │ │ │ │ 8859: 0058f03c 144 FUNC GLOBAL DEFAULT 12 qemu_can_send_packet │ │ │ │ - 8860: 00918974 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_pmemsave_arg_members │ │ │ │ - 8861: 0095c548 312 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions │ │ │ │ + 8860: 009189bc 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_pmemsave_arg_members │ │ │ │ + 8861: 0095c590 312 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions │ │ │ │ 8862: 00d9cfe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_RAMBLOCK_VFN_HASH_EVENT │ │ │ │ - 8863: 009adc48 12 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_count │ │ │ │ + 8863: 009adc90 12 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_count │ │ │ │ 8864: 00da13b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_WATCHDOG_SET_ACTION_EVENT │ │ │ │ 8865: 00dc8c84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AIO_CO_SCHEDULE_BH_CB_DSTATE │ │ │ │ 8866: 00dc6eee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMPHY_READ_DSTATE │ │ │ │ 8867: 00dc7042 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_CHECK_DSTATE │ │ │ │ - 8868: 0095a7fc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_yank │ │ │ │ + 8868: 0095a844 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_yank │ │ │ │ 8869: 00dc69c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BADPORT_DSTATE │ │ │ │ - 8870: 006ea448 200 FUNC GLOBAL DEFAULT 12 virtqueue_avail_bytes │ │ │ │ + 8870: 006ea490 200 FUNC GLOBAL DEFAULT 12 virtqueue_avail_bytes │ │ │ │ 8871: 00dc7e24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_DEVICE_ID_DSTATE │ │ │ │ - 8872: 00b8eb60 56 OBJECT GLOBAL DEFAULT 14 misa_bits │ │ │ │ - 8873: 0079ae18 20 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_vec │ │ │ │ + 8872: 00b8ebb0 56 OBJECT GLOBAL DEFAULT 14 misa_bits │ │ │ │ + 8873: 0079ae60 20 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_vec │ │ │ │ 8874: 00d9b928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_SETUP_EVENT │ │ │ │ 8875: 00dc7178 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_TX_DISABLED_DSTATE │ │ │ │ 8876: 00386e0c 268 FUNC GLOBAL DEFAULT 12 ide_set_sector │ │ │ │ 8877: 00da160c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_AUDIODEVS_EVENT │ │ │ │ 8878: 0058eb84 112 FUNC GLOBAL DEFAULT 12 qemu_get_peer │ │ │ │ 8879: 002b5584 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_height │ │ │ │ 8880: 0058e1f0 180 FUNC GLOBAL DEFAULT 12 qemu_set_info_str │ │ │ │ 8881: 00d8f1b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LEDMA_MEMORY_READ_EVENT │ │ │ │ 8882: 00d8ab18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_FREE_REQ_QUEUE_WAIT_EVENT │ │ │ │ - 8883: 00b9a2c0 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY │ │ │ │ + 8883: 00b9a318 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY │ │ │ │ 8884: 00d91b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_AHB_PNP_READ_EVENT │ │ │ │ 8885: 00d9f458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TRANSLATE_BLOCK_EVENT │ │ │ │ 8886: 00dc84e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_ROMS_DSTATE │ │ │ │ 8887: 00d9c7dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_GPIO_SET_EVENT │ │ │ │ 8888: 00dc7eac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_GPIO_READ_DSTATE │ │ │ │ 8889: 00dc714a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_START_RECV_DSTATE │ │ │ │ 8890: 00dc6c96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_TARGET_DSTATE │ │ │ │ 8891: 00d90e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_EL3_WRITE_EVENT │ │ │ │ 8892: 0055b0f8 164 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_cleanup │ │ │ │ 8893: 00d990f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_ATTR_NOT_WRITABLE_EVENT │ │ │ │ - 8894: 00717d9c 144 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc │ │ │ │ - 8895: 007c4dd0 32 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_set_callbacks │ │ │ │ + 8894: 00717de4 144 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc │ │ │ │ + 8895: 007c4e18 32 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_set_callbacks │ │ │ │ 8896: 00d8d654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_START_EVENT │ │ │ │ 8897: 00dc68a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_GET_INIT_INFO_DSTATE │ │ │ │ 8898: 00d8cd50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_EN_IOPORT_READB_EVENT │ │ │ │ 8899: 002a0380 3852 FUNC GLOBAL DEFAULT 12 float128_sqrt │ │ │ │ 8900: 002eada0 200 FUNC GLOBAL DEFAULT 12 v9fs_set_xattr │ │ │ │ 8901: 00dc7cb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_KNOWN_SAFE_MISALIGNMENT_DSTATE │ │ │ │ - 8902: 0079a5c4 188 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64_vec │ │ │ │ + 8902: 0079a60c 188 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64_vec │ │ │ │ 8903: 00c80cf0 12 OBJECT GLOBAL DEFAULT 21 ImageInfoSpecificKind_lookup │ │ │ │ 8904: 00dc857a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_RECOVER_DSTATE │ │ │ │ - 8905: 007f52f0 108 FUNC GLOBAL DEFAULT 12 bdrv_primary_child │ │ │ │ + 8905: 007f5338 108 FUNC GLOBAL DEFAULT 12 bdrv_primary_child │ │ │ │ 8906: 00d922ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_WRITE_EVENT │ │ │ │ 8907: 00dc68a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_DSTATE │ │ │ │ - 8908: 00925538 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAlias │ │ │ │ - 8909: 009550d0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TransactionAction_base_members │ │ │ │ + 8908: 00925580 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAlias │ │ │ │ + 8909: 00955118 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TransactionAction_base_members │ │ │ │ 8910: 002bc1f0 656 FUNC GLOBAL DEFAULT 12 hmp_sendkey │ │ │ │ - 8911: 008dfaa8 320 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS │ │ │ │ + 8911: 008dfaf0 320 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS │ │ │ │ 8912: 002b4178 260 FUNC GLOBAL DEFAULT 12 qemu_console_resize │ │ │ │ - 8913: 0090f164 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMember │ │ │ │ - 8914: 00949d38 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_delete_break │ │ │ │ - 8915: 00969bb8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2List │ │ │ │ + 8913: 0090f1ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMember │ │ │ │ + 8914: 00949d80 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_delete_break │ │ │ │ + 8915: 00969c00 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2List │ │ │ │ 8916: 00cf2554 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaadd_vx_b │ │ │ │ 8917: 00cf23c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaadd_vx_d │ │ │ │ 8918: 00da0028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_START_EVENT │ │ │ │ 8919: 00d8f7f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_MISMATCH_EVENT │ │ │ │ 8920: 003292ac 56 FUNC GLOBAL DEFAULT 12 ptimer_transaction_begin │ │ │ │ 8921: 00d9d800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_OUTCOME_EVENT │ │ │ │ - 8922: 009cd484 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlCorErrorType │ │ │ │ + 8922: 009cd4cc 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlCorErrorType │ │ │ │ 8923: 002dfcd8 68 FUNC GLOBAL DEFAULT 12 start_auth_vencrypt │ │ │ │ 8924: 00cf24d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaadd_vx_h │ │ │ │ 8925: 00d992d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_IRQ_RAISE_EVENT │ │ │ │ 8926: 0041ae38 56 FUNC GLOBAL DEFAULT 12 pci_bus_is_express │ │ │ │ 8927: 002d3030 376 FUNC GLOBAL DEFAULT 12 vnc_hextile_send_framebuffer_update │ │ │ │ - 8928: 0096233c 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegion │ │ │ │ + 8928: 00962384 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegion │ │ │ │ 8929: 002b6218 156 FUNC GLOBAL DEFAULT 12 index_from_key │ │ │ │ - 8930: 00780a00 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i32 │ │ │ │ + 8930: 00780a48 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i32 │ │ │ │ 8931: 00dc78f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_PRE_SAVE_DSTATE │ │ │ │ - 8932: 0098e4b8 204 FUNC GLOBAL DEFAULT 12 qatomic_set_u64 │ │ │ │ - 8933: 009aaa28 140 FUNC GLOBAL DEFAULT 12 tran_abort │ │ │ │ + 8932: 0098e500 204 FUNC GLOBAL DEFAULT 12 qatomic_set_u64 │ │ │ │ + 8933: 009aaa70 140 FUNC GLOBAL DEFAULT 12 tran_abort │ │ │ │ 8934: 002aa4dc 172 FUNC GLOBAL DEFAULT 12 helper_gvec_smax16 │ │ │ │ - 8935: 009cbfe0 196 FUNC GLOBAL DEFAULT 12 trace_opt_parse │ │ │ │ + 8935: 009cc028 196 FUNC GLOBAL DEFAULT 12 trace_opt_parse │ │ │ │ 8936: 0061b814 96 FUNC GLOBAL DEFAULT 12 helper_vnmsac_vx_b │ │ │ │ - 8937: 007070a8 92 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_nomigrate │ │ │ │ + 8937: 007070f0 92 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_nomigrate │ │ │ │ 8938: 0061b934 96 FUNC GLOBAL DEFAULT 12 helper_vnmsac_vx_d │ │ │ │ - 8939: 0080c46c 8 FUNC GLOBAL DEFAULT 12 block_acct_done │ │ │ │ + 8939: 0080c4b4 8 FUNC GLOBAL DEFAULT 12 block_acct_done │ │ │ │ 8940: 00dc83ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_DSTATE │ │ │ │ 8941: 00601090 616 FUNC GLOBAL DEFAULT 12 helper_vsxei8_8_v │ │ │ │ 8942: 00d98058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_END_TRANSFER_EVENT │ │ │ │ 8943: 00290640 360 FUNC GLOBAL DEFAULT 12 floatx80_modrem │ │ │ │ 8944: 00cf244c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaadd_vx_w │ │ │ │ 8945: 0061b874 96 FUNC GLOBAL DEFAULT 12 helper_vnmsac_vx_h │ │ │ │ 8946: 00604c0c 800 FUNC GLOBAL DEFAULT 12 helper_vl2re32_v │ │ │ │ 8947: 0039217c 352 FUNC GLOBAL DEFAULT 12 kvm_get_irq_delivered │ │ │ │ 8948: 0029bc88 244 FUNC GLOBAL DEFAULT 12 uint32_to_float16 │ │ │ │ - 8949: 00797f7c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mul │ │ │ │ + 8949: 00797fc4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mul │ │ │ │ 8950: 00dc83f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_DISABLE_DSTATE │ │ │ │ 8951: 005aea6c 256 FUNC GLOBAL DEFAULT 12 hmp_replay_delete_break │ │ │ │ 8952: 00dc7730 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CONTINUE_DSTATE │ │ │ │ 8953: 00cb3df0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub16 │ │ │ │ 8954: 00d9d650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_BLOCK_EVENT │ │ │ │ - 8955: 008138e0 28 FUNC GLOBAL DEFAULT 12 blk_name │ │ │ │ + 8955: 00813928 28 FUNC GLOBAL DEFAULT 12 blk_name │ │ │ │ 8956: 00d8e3d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_EVENT │ │ │ │ - 8957: 0080cb10 4 FUNC GLOBAL DEFAULT 12 aio_task_pool_free │ │ │ │ + 8957: 0080cb58 4 FUNC GLOBAL DEFAULT 12 aio_task_pool_free │ │ │ │ 8958: 00dc837e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CHANGE_MEDIUM_DSTATE │ │ │ │ 8959: 00dc83d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_RESUME_DSTATE │ │ │ │ 8960: 00d8acc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_SETUP_EVENT │ │ │ │ 8961: 00dc6d44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_SET_CMD_DSTATE │ │ │ │ 8962: 0061b8d4 96 FUNC GLOBAL DEFAULT 12 helper_vnmsac_vx_w │ │ │ │ 8963: 00d8ba48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_ALIGN_COMPLIANCE_EVENT │ │ │ │ - 8964: 00962c3c 316 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo │ │ │ │ + 8964: 00962c84 316 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo │ │ │ │ 8965: 00dc7eba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_READ_DSTATE │ │ │ │ - 8966: 0091be80 112 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC_members │ │ │ │ - 8967: 008f74ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsLegacy │ │ │ │ + 8966: 0091bec8 112 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC_members │ │ │ │ + 8967: 008f7534 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsLegacy │ │ │ │ 8968: 00d9e410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_PARTEND_EVENT │ │ │ │ 8969: 00dc616a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_CMD_IN_BAND_DSTATE │ │ │ │ 8970: 00425880 208 FUNC GLOBAL DEFAULT 12 pcie_sriov_num_vfs │ │ │ │ - 8971: 0080c410 92 FUNC GLOBAL DEFAULT 12 block_latency_histograms_clear │ │ │ │ + 8971: 0080c458 92 FUNC GLOBAL DEFAULT 12 block_latency_histograms_clear │ │ │ │ 8972: 00d9b068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_CONNECT_AND_BIND_EVENT │ │ │ │ 8973: 00d8fb34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_ADDR_READ_EVENT │ │ │ │ 8974: 00cb39d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax16 │ │ │ │ - 8975: 008f9374 180 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions_members │ │ │ │ + 8975: 008f93bc 180 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions_members │ │ │ │ 8976: 00d913a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_EOI_BROADCAST_EVENT │ │ │ │ 8977: 00d90878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_READ_FAULT_EVENT │ │ │ │ 8978: 00d8fef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_EVENT │ │ │ │ 8979: 00dc671a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_TX_FIFO_RESET_DSTATE │ │ │ │ 8980: 00328af0 692 FUNC GLOBAL DEFAULT 12 ptimer_get_count │ │ │ │ 8981: 00dc784e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_STATUS_WRITE_DSTATE │ │ │ │ - 8982: 007be8a0 128 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_new │ │ │ │ - 8983: 007836ac 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32u_i64 │ │ │ │ - 8984: 0097cb30 464 FUNC GLOBAL DEFAULT 12 visit_type_size │ │ │ │ - 8985: 0098501c 160 FUNC GLOBAL DEFAULT 12 qdict_clone_shallow │ │ │ │ + 8982: 007be8e8 128 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_new │ │ │ │ + 8983: 007836f4 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32u_i64 │ │ │ │ + 8984: 0097cb78 464 FUNC GLOBAL DEFAULT 12 visit_type_size │ │ │ │ + 8985: 00985064 160 FUNC GLOBAL DEFAULT 12 qdict_clone_shallow │ │ │ │ 8986: 00dc74e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_NOT_SUPPORTED_DSTATE │ │ │ │ 8987: 0041ddac 92 FUNC GLOBAL DEFAULT 12 pci_for_each_device_under_bus_reverse │ │ │ │ - 8988: 007863a4 60 FUNC GLOBAL DEFAULT 12 tcg_gen_exit_tb │ │ │ │ - 8989: 00942134 512 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties_members │ │ │ │ + 8988: 007863ec 60 FUNC GLOBAL DEFAULT 12 tcg_gen_exit_tb │ │ │ │ + 8989: 0094217c 512 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties_members │ │ │ │ 8990: 0042c5bc 8 FUNC GLOBAL DEFAULT 12 pcie_aer_exit │ │ │ │ - 8991: 006a6fa4 240 FUNC GLOBAL DEFAULT 12 helper_vsha2ch32_vv │ │ │ │ - 8992: 00b9a284 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_FIELD │ │ │ │ - 8993: 009b4a34 68 FUNC GLOBAL DEFAULT 12 thread_pool_free │ │ │ │ + 8991: 006a6fec 240 FUNC GLOBAL DEFAULT 12 helper_vsha2ch32_vv │ │ │ │ + 8992: 00b9a2dc 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_FIELD │ │ │ │ + 8993: 009b4a7c 68 FUNC GLOBAL DEFAULT 12 thread_pool_free │ │ │ │ 8994: 00d8bffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_RESUME_OUT_EVENT │ │ │ │ 8995: 00280a68 384 FUNC GLOBAL DEFAULT 12 float32_mul │ │ │ │ 8996: 00dc6b34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_NMI_LEVEL_DSTATE │ │ │ │ 8997: 00dc6c3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_SET_IRQ_DSTATE │ │ │ │ 8998: 00d8b1c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PWRITE_ZEROES_EVENT │ │ │ │ 8999: 0029573c 264 FUNC GLOBAL DEFAULT 12 float64_to_int32_round_to_zero │ │ │ │ 9000: 00296448 268 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16_round_to_zero │ │ │ │ 9001: 00c812d8 12 OBJECT GLOBAL DEFAULT 21 X86CPURegister32_lookup │ │ │ │ - 9002: 006b5d40 316 FUNC GLOBAL DEFAULT 12 virtio_serial_write │ │ │ │ + 9002: 006b5d88 316 FUNC GLOBAL DEFAULT 12 virtio_serial_write │ │ │ │ 9003: 00dc7766 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_LOCK_DSTATE │ │ │ │ - 9004: 00920c48 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memdev │ │ │ │ - 9005: 009545a4 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper_members │ │ │ │ + 9004: 00920c90 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memdev │ │ │ │ + 9005: 009545ec 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper_members │ │ │ │ 9006: 00dc7fc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_DELETE_BLOCK_DSTATE │ │ │ │ 9007: 00da0b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 9008: 00d96eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_UPDATE_IRQ_DISCONNECTED_EVENT │ │ │ │ 9009: 00cbdd5c 36 OBJECT GLOBAL DEFAULT 24 audio_prio_list │ │ │ │ 9010: 00d8f134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_ENABLE_RAISE_EVENT │ │ │ │ 9011: 00505c20 188 FUNC GLOBAL DEFAULT 12 hmp_chardev_remove │ │ │ │ 9012: 00513f30 184 FUNC GLOBAL DEFAULT 12 cpu_thread_is_idle │ │ │ │ - 9013: 00919324 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions │ │ │ │ + 9013: 0091936c 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions │ │ │ │ 9014: 00dc6b50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_READ_FAULT_DSTATE │ │ │ │ - 9015: 007d3918 492 FUNC GLOBAL DEFAULT 12 blk_exp_close_all_type │ │ │ │ + 9015: 007d3960 492 FUNC GLOBAL DEFAULT 12 blk_exp_close_all_type │ │ │ │ 9016: 00dc6b28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_IC_SET_GPU_IRQ_DSTATE │ │ │ │ - 9017: 00743f50 280 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_be_mmu │ │ │ │ - 9018: 0096fc74 244 FUNC GLOBAL DEFAULT 12 visit_type_InputEventList │ │ │ │ + 9017: 00743f98 280 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_be_mmu │ │ │ │ + 9018: 0096fcbc 244 FUNC GLOBAL DEFAULT 12 visit_type_InputEventList │ │ │ │ 9019: 002aa588 176 FUNC GLOBAL DEFAULT 12 helper_gvec_smax32 │ │ │ │ - 9020: 0095c680 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions_members │ │ │ │ + 9020: 0095c6c8 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions_members │ │ │ │ 9021: 00bceed4 52 OBJECT GLOBAL DEFAULT 21 vmstate_ptimer │ │ │ │ 9022: 002fa968 328 FUNC GLOBAL DEFAULT 12 build_append_named_dword │ │ │ │ - 9023: 00744df8 444 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_be_mmu │ │ │ │ - 9024: 00984398 176 FUNC GLOBAL DEFAULT 12 qstring_destroy_obj │ │ │ │ + 9023: 00744e40 444 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_be_mmu │ │ │ │ + 9024: 009843e0 176 FUNC GLOBAL DEFAULT 12 qstring_destroy_obj │ │ │ │ 9025: 00568420 412 FUNC GLOBAL DEFAULT 12 unregister_savevm │ │ │ │ 9026: 00d97124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_READ_EVENT │ │ │ │ - 9027: 0099e130 48 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_add │ │ │ │ + 9027: 0099e178 48 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_add │ │ │ │ 9028: 00dc6f8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_READ_BD_DSTATE │ │ │ │ 9029: 00d9b088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VMSTATE_CHANGE_EVENT │ │ │ │ 9030: 004123d4 448 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i16 │ │ │ │ 9031: 00dc7292 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_MISALIGNED32_DSTATE │ │ │ │ 9032: 00dc6f52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_REG_WRITE_DSTATE │ │ │ │ 9033: 00dc7bf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_DIRECTION_DSTATE │ │ │ │ 9034: 0054d09c 24 FUNC GLOBAL DEFAULT 12 delvm_completion │ │ │ │ 9035: 002fc048 152 FUNC GLOBAL DEFAULT 12 aml_land │ │ │ │ 9036: 00dc7d20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DETACH_DEVICE_DSTATE │ │ │ │ 9037: 004cb058 324 FUNC GLOBAL DEFAULT 12 ccid_card_card_removed │ │ │ │ - 9038: 0079b30c 128 FUNC GLOBAL DEFAULT 12 tcg_gen_bitsel_vec │ │ │ │ + 9038: 0079b354 128 FUNC GLOBAL DEFAULT 12 tcg_gen_bitsel_vec │ │ │ │ 9039: 00d8d434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_POPULATED_JEDEC_EVENT │ │ │ │ - 9040: 00960b04 156 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo_members │ │ │ │ + 9040: 00960b4c 156 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo_members │ │ │ │ 9041: 0029c4a4 284 FUNC GLOBAL DEFAULT 12 uint32_to_float32 │ │ │ │ 9042: 0059afd8 44 FUNC GLOBAL DEFAULT 12 packet_destroy │ │ │ │ - 9043: 00748b8c 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_change_notifier │ │ │ │ + 9043: 00748bd4 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_change_notifier │ │ │ │ 9044: 00dc6db6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_NS_READ_DSTATE │ │ │ │ 9045: 00dc67c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_RAISE_IRQ_DSTATE │ │ │ │ 9046: 00d98d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_CAUGHT_RESPONSE_EVENT │ │ │ │ 9047: 00dc8180 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_SETUP_DSTATE │ │ │ │ - 9048: 008153f0 108 FUNC GLOBAL DEFAULT 12 blk_aio_flush │ │ │ │ + 9048: 00815438 108 FUNC GLOBAL DEFAULT 12 blk_aio_flush │ │ │ │ 9049: 00cb3d6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub32 │ │ │ │ 9050: 00d8d0fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_FORMAT_EVENT │ │ │ │ 9051: 00da1db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_ALTERNATE_EVENT │ │ │ │ - 9052: 0071fb90 8 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits │ │ │ │ + 9052: 0071fbd8 8 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits │ │ │ │ 9053: 00d934f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_LAST_EVENT │ │ │ │ - 9054: 007bdcf8 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_buffer_len │ │ │ │ + 9054: 007bdd40 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_buffer_len │ │ │ │ 9055: 005084c0 148 FUNC GLOBAL DEFAULT 12 v9fs_iov_marshal │ │ │ │ 9056: 003009fc 476 FUNC GLOBAL DEFAULT 12 build_srat_pci_generic_initiator │ │ │ │ 9057: 00d97734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_GET_INFO_EVENT │ │ │ │ 9058: 00dc63de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_REPLY_DSTATE │ │ │ │ 9059: 00d00390 132 OBJECT GLOBAL DEFAULT 24 helper_info_sm4ks │ │ │ │ 9060: 00d8f8a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_UNMAP_FIS_ADDRESS_NULL_EVENT │ │ │ │ 9061: 00dc611f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_rocker_c │ │ │ │ 9062: 00d9a790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_RESUME_EVENT │ │ │ │ 9063: 0050528c 940 FUNC GLOBAL DEFAULT 12 wav_start_capture │ │ │ │ 9064: 00d06764 4320 OBJECT GLOBAL DEFAULT 24 hmp_cmds │ │ │ │ 9065: 00dc69ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_START_DMA_DSTATE │ │ │ │ - 9066: 0094d590 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_status │ │ │ │ + 9066: 0094d5d8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_status │ │ │ │ 9067: 0033ba28 140 FUNC GLOBAL DEFAULT 12 ram_block_notify_resize │ │ │ │ 9068: 00d96934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_VERIFY_EVENT │ │ │ │ 9069: 00d9f304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_SELECT_EVENT │ │ │ │ 9070: 00da1b88 4 OBJECT GLOBAL DEFAULT 24 qemu_rec_mutex_lock_func │ │ │ │ - 9071: 0074d8a4 24 FUNC GLOBAL DEFAULT 12 qbus_realize │ │ │ │ - 9072: 0093cb64 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions │ │ │ │ + 9071: 0074d8ec 24 FUNC GLOBAL DEFAULT 12 qbus_realize │ │ │ │ + 9072: 0093cbac 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions │ │ │ │ 9073: 002f7f44 292 FUNC GLOBAL DEFAULT 12 v9fs_co_statfs │ │ │ │ 9074: 00cb394c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax32 │ │ │ │ 9075: 00d8ec98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_UPDATE_CURSOR_EVENT │ │ │ │ 9076: 00dc7ce4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_MSIX_READ_DSTATE │ │ │ │ - 9077: 0078361c 144 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i64 │ │ │ │ + 9077: 00783664 144 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i64 │ │ │ │ 9078: 0061e7b4 96 FUNC GLOBAL DEFAULT 12 helper_vasubu_vv_b │ │ │ │ - 9079: 0071e94c 484 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_is_io │ │ │ │ + 9079: 0071e994 484 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_is_io │ │ │ │ 9080: 0042220c 840 FUNC GLOBAL DEFAULT 12 pci_bridge_initfn │ │ │ │ 9081: 0061e8d4 96 FUNC GLOBAL DEFAULT 12 helper_vasubu_vv_d │ │ │ │ - 9082: 0096f908 556 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent_members │ │ │ │ + 9082: 0096f950 556 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent_members │ │ │ │ 9083: 00d9b148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_BLOCK_PRECOPY_EMPTY_HIT_EVENT │ │ │ │ 9084: 00c7e990 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_fd │ │ │ │ - 9085: 0070c378 656 FUNC GLOBAL DEFAULT 12 memory_region_set_dirty │ │ │ │ + 9085: 0070c3c0 656 FUNC GLOBAL DEFAULT 12 memory_region_set_dirty │ │ │ │ 9086: 00d9b898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_POPULATE_DEVICE_CONFIG_EVENT │ │ │ │ 9087: 00dc73de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC16_DSTATE │ │ │ │ 9088: 0061e814 96 FUNC GLOBAL DEFAULT 12 helper_vasubu_vv_h │ │ │ │ 9089: 00d9d920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_INCOMING_MIGRATION_CO_END_EVENT │ │ │ │ 9090: 00dc73b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AIO_DISCARD_CB_DSTATE │ │ │ │ 9091: 002f9628 4 FUNC GLOBAL DEFAULT 12 build_pci_bridge_aml │ │ │ │ - 9092: 0092e4a4 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_cancel │ │ │ │ - 9093: 007001d8 108 FUNC GLOBAL DEFAULT 12 create_win_dump │ │ │ │ - 9094: 0075c900 20 FUNC GLOBAL DEFAULT 12 object_resolve_path │ │ │ │ + 9092: 0092e4ec 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_cancel │ │ │ │ + 9093: 00700220 108 FUNC GLOBAL DEFAULT 12 create_win_dump │ │ │ │ + 9094: 0075c948 20 FUNC GLOBAL DEFAULT 12 object_resolve_path │ │ │ │ 9095: 00c80dd0 12 OBJECT GLOBAL DEFAULT 21 EndianMode_lookup │ │ │ │ - 9096: 009706b8 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGLMode │ │ │ │ - 9097: 009340e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfoList │ │ │ │ - 9098: 0098b690 236 FUNC GLOBAL DEFAULT 12 qemu_open_old │ │ │ │ + 9096: 00970700 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGLMode │ │ │ │ + 9097: 00934128 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfoList │ │ │ │ + 9098: 0098b6d8 236 FUNC GLOBAL DEFAULT 12 qemu_open_old │ │ │ │ 9099: 00dc82b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_AUDIO_DSTATE │ │ │ │ 9100: 005b0bc0 76 FUNC GLOBAL DEFAULT 12 accel_cpu_ioctl_end │ │ │ │ 9101: 00dc8242 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_KEYMAP_DSTATE │ │ │ │ 9102: 00dc7ca0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_MMAP_DSTATE │ │ │ │ - 9103: 00945534 324 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties │ │ │ │ + 9103: 0094557c 324 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties │ │ │ │ 9104: 002b5524 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_width │ │ │ │ - 9105: 00869984 484 FUNC GLOBAL DEFAULT 12 bdrv_all_can_snapshot │ │ │ │ - 9106: 00814bac 136 FUNC GLOBAL DEFAULT 12 blk_iostatus_reset │ │ │ │ + 9105: 008699cc 484 FUNC GLOBAL DEFAULT 12 bdrv_all_can_snapshot │ │ │ │ + 9106: 00814bf4 136 FUNC GLOBAL DEFAULT 12 blk_iostatus_reset │ │ │ │ 9107: 0027ec24 140 FUNC GLOBAL DEFAULT 12 float32_is_signaling_nan │ │ │ │ 9108: 002b9814 20 FUNC GLOBAL DEFAULT 12 qemu_add_mouse_mode_change_notifier │ │ │ │ 9109: 0042ad70 252 FUNC GLOBAL DEFAULT 12 pcie_cap_arifwd_init │ │ │ │ 9110: 00dc77ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_READ_DSTATE │ │ │ │ 9111: 00dc8224 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_REGISTERED_LISTENER_DSTATE │ │ │ │ 9112: 0041b594 452 FUNC GLOBAL DEFAULT 12 pci_requester_id │ │ │ │ 9113: 00d98508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_ENTER_RESET_EVENT │ │ │ │ - 9114: 0093c6e0 356 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions_members │ │ │ │ + 9114: 0093c728 356 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions_members │ │ │ │ 9115: 00dc66ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_CONNECT_DSTATE │ │ │ │ - 9116: 0079ac64 172 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_vec │ │ │ │ - 9117: 008de1e8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions │ │ │ │ - 9118: 008b1924 184 FUNC GLOBAL DEFAULT 12 io_add_watch_poll │ │ │ │ + 9116: 0079acac 172 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_vec │ │ │ │ + 9117: 008de230 324 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions │ │ │ │ + 9118: 008b196c 184 FUNC GLOBAL DEFAULT 12 io_add_watch_poll │ │ │ │ 9119: 0061e874 96 FUNC GLOBAL DEFAULT 12 helper_vasubu_vv_w │ │ │ │ 9120: 00da1530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_STATUS_EVENT │ │ │ │ - 9121: 0092564c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationParameters │ │ │ │ - 9122: 00718f48 436 FUNC GLOBAL DEFAULT 12 address_space_rw │ │ │ │ + 9121: 00925694 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationParameters │ │ │ │ + 9122: 00718f90 436 FUNC GLOBAL DEFAULT 12 address_space_rw │ │ │ │ 9123: 0032d21c 976 FUNC GLOBAL DEFAULT 12 rom_add_file │ │ │ │ 9124: 00dc73b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AIO_FLUSH_CB_DSTATE │ │ │ │ 9125: 00d98850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_TIMER_RESET_EVENT │ │ │ │ - 9126: 009d2eb0 248 FUNC GLOBAL DEFAULT 12 vu_add_shared_object │ │ │ │ + 9126: 009d2ef8 248 FUNC GLOBAL DEFAULT 12 vu_add_shared_object │ │ │ │ 9127: 002aa168 168 FUNC GLOBAL DEFAULT 12 helper_gvec_smin8 │ │ │ │ 9128: 00dc808c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_DSTATE │ │ │ │ 9129: 00d8eed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_MOUSE_EVENT_EVENT │ │ │ │ 9130: 00d97b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_PROCESS_SCSI_IO_REQUEST_EVENT │ │ │ │ 9131: 00d8c744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READ_RETURN_EVENT │ │ │ │ 9132: 00dc6cf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_NEW_PEER_DSTATE │ │ │ │ 9133: 00d9cec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_ACTIVATION_EVENT │ │ │ │ 9134: 00dc7422 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_READ_DSTATE │ │ │ │ 9135: 00d944a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_CAN_RECV_EVENT │ │ │ │ - 9136: 007548a4 64 FUNC GLOBAL DEFAULT 12 clock_set_callback │ │ │ │ + 9136: 007548ec 64 FUNC GLOBAL DEFAULT 12 clock_set_callback │ │ │ │ 9137: 004fc59c 240 FUNC GLOBAL DEFAULT 12 AUD_log │ │ │ │ 9138: 003736a8 64 FUNC GLOBAL DEFAULT 12 virtio_free_resources │ │ │ │ 9139: 002b2c74 264 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_texture │ │ │ │ 9140: 00dc6f1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_NOT_NETCARD_DSTATE │ │ │ │ 9141: 00dc72d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_QFLAGS_DSTATE │ │ │ │ 9142: 00412654 448 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i32 │ │ │ │ 9143: 00d93768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_ANNOUNCE_TIMER_EVENT │ │ │ │ 9144: 00dc6622 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_ADDRESS_RD_DSTATE │ │ │ │ 9145: 00dc69a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_SEND_DSTATE │ │ │ │ - 9146: 009b2450 12 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_init │ │ │ │ + 9146: 009b2498 12 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_init │ │ │ │ 9147: 00dbd9f0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_introspect_c │ │ │ │ 9148: 0038e838 868 FUNC GLOBAL DEFAULT 12 hid_keyboard_poll │ │ │ │ 9149: 00d920dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_UPDATE_IRQ_EVENT │ │ │ │ - 9150: 006e6bf0 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_addr │ │ │ │ + 9150: 006e6c38 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_addr │ │ │ │ 9151: 00ce4e50 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlse32_v │ │ │ │ 9152: 005bc93c 60 FUNC GLOBAL DEFAULT 12 riscv_socket_fdt_write_id │ │ │ │ 9153: 00372648 776 FUNC GLOBAL DEFAULT 12 vga_mem_writeb │ │ │ │ 9154: 004cdcc0 84 FUNC GLOBAL DEFAULT 12 vfio_get_region_info_cap │ │ │ │ 9155: 00dc7982 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_THREAD_START_DSTATE │ │ │ │ 9156: 00dc7ac2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_ERROR_DSTATE │ │ │ │ 9157: 00d98800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_TIMER_START_STOP_EVENT │ │ │ │ 9158: 005020b0 276 FUNC GLOBAL DEFAULT 12 audio_rate_peek_bytes │ │ │ │ - 9159: 009296e4 372 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs │ │ │ │ - 9160: 00954380 192 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionKind │ │ │ │ + 9159: 0092972c 372 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs │ │ │ │ + 9160: 009543c8 192 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionKind │ │ │ │ 9161: 00c7070c 52 OBJECT GLOBAL DEFAULT 21 vmstate_ehci │ │ │ │ - 9162: 00915698 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfoList │ │ │ │ - 9163: 009069a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptionsRSA │ │ │ │ - 9164: 0079b510 484 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_vec │ │ │ │ + 9162: 009156e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfoList │ │ │ │ + 9163: 009069e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptionsRSA │ │ │ │ + 9164: 0079b558 484 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_vec │ │ │ │ 9165: 00dc65e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_UNREALIZE_DSTATE │ │ │ │ - 9166: 006e3620 688 FUNC GLOBAL DEFAULT 12 virtio_queue_empty │ │ │ │ - 9167: 008aaef0 536 FUNC GLOBAL DEFAULT 12 bdrv_change_backing_file │ │ │ │ + 9166: 006e3668 688 FUNC GLOBAL DEFAULT 12 virtio_queue_empty │ │ │ │ + 9167: 008aaf38 536 FUNC GLOBAL DEFAULT 12 bdrv_change_backing_file │ │ │ │ 9168: 00dc6762 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SERIAL_RECEIVE_BYTE_DSTATE │ │ │ │ 9169: 00dc679a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_SEND_CONTROL_EVENT_DSTATE │ │ │ │ 9170: 00cfaae0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclipu_wx_b │ │ │ │ 9171: 00d05820 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_lu_d │ │ │ │ 9172: 00dc646c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_POLLOUT_DSTATE │ │ │ │ 9173: 00d9ee74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_SYNC_EVENT │ │ │ │ 9174: 00568aa0 384 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_ping │ │ │ │ 9175: 00d9a5f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_STALL_EVENT │ │ │ │ - 9176: 007b996c 108 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_cipher │ │ │ │ - 9177: 0099c638 168 FUNC GLOBAL DEFAULT 12 loc_set_file │ │ │ │ + 9176: 007b99b4 108 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_cipher │ │ │ │ + 9177: 0099c680 168 FUNC GLOBAL DEFAULT 12 loc_set_file │ │ │ │ 9178: 00d05610 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_lu_h │ │ │ │ 9179: 00d9c2e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_MEMSLOTS_LIMIT_EVENT │ │ │ │ - 9180: 009ae464 872 FUNC GLOBAL DEFAULT 12 uffd_create_fd │ │ │ │ + 9180: 009ae4ac 872 FUNC GLOBAL DEFAULT 12 uffd_create_fd │ │ │ │ 9181: 00cfaa5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclipu_wx_h │ │ │ │ - 9182: 00940670 92 FUNC GLOBAL DEFAULT 12 qapi_free_RemoteObjectProperties │ │ │ │ + 9182: 009406b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_RemoteObjectProperties │ │ │ │ 9183: 00d90508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_RESET_EVENT │ │ │ │ - 9184: 009b937c 424 FUNC GLOBAL DEFAULT 12 socket_sockaddr_to_address │ │ │ │ - 9185: 006ac3e8 56 FUNC GLOBAL DEFAULT 12 riscv_cpu_tcg_compatible │ │ │ │ + 9184: 009b93c4 424 FUNC GLOBAL DEFAULT 12 socket_sockaddr_to_address │ │ │ │ + 9185: 006ac430 56 FUNC GLOBAL DEFAULT 12 riscv_cpu_tcg_compatible │ │ │ │ 9186: 00d94208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSI_NOTIFY_POSTPONED_EVENT │ │ │ │ 9187: 00da1784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_EVENT │ │ │ │ 9188: 002aa638 200 FUNC GLOBAL DEFAULT 12 helper_gvec_smax64 │ │ │ │ 9189: 00dc76c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_COMMAND_COMPLETE_DSTATE │ │ │ │ - 9190: 00757794 120 FUNC GLOBAL DEFAULT 12 object_set_machine_compat_props │ │ │ │ + 9190: 007577dc 120 FUNC GLOBAL DEFAULT 12 object_set_machine_compat_props │ │ │ │ 9191: 00634168 600 FUNC GLOBAL DEFAULT 12 helper_vmfgt_vf_d │ │ │ │ 9192: 0056f494 80 FUNC GLOBAL DEFAULT 12 vmstate_check_only_migratable │ │ │ │ - 9193: 00902eec 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_send_break │ │ │ │ - 9194: 0084f624 176 FUNC GLOBAL DEFAULT 12 qcow2_cache_destroy │ │ │ │ + 9193: 00902f34 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_send_break │ │ │ │ + 9194: 0084f66c 176 FUNC GLOBAL DEFAULT 12 qcow2_cache_destroy │ │ │ │ 9195: 00600908 648 FUNC GLOBAL DEFAULT 12 helper_vlxei64_16_v │ │ │ │ 9196: 00633c50 656 FUNC GLOBAL DEFAULT 12 helper_vmfgt_vf_h │ │ │ │ 9197: 00dc70d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_MSIX_INVALID_DSTATE │ │ │ │ 9198: 002b34bc 88 FUNC GLOBAL DEFAULT 12 qemu_console_is_graphic │ │ │ │ 9199: 00d05a30 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_lu_s │ │ │ │ 9200: 00dc84f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_OPCOUNT_DSTATE │ │ │ │ 9201: 00dc724c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LANCE_MEM_READW_DSTATE │ │ │ │ 9202: 00dc80c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FLUSH_RAM_CACHE_END_DSTATE │ │ │ │ 9203: 00da3cbc 1 OBJECT GLOBAL DEFAULT 25 vga_interface_created │ │ │ │ 9204: 00d9d8d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SET_INCOMING_CHANNEL_EVENT │ │ │ │ 9205: 00d8af88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_DO_SUBMIT_EVENT │ │ │ │ - 9206: 009092a0 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions │ │ │ │ + 9206: 009092e8 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions │ │ │ │ 9207: 00d924cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SNVS_READ_EVENT │ │ │ │ 9208: 00d95b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_CHECK_EVENT │ │ │ │ 9209: 002a3a60 16 FUNC GLOBAL DEFAULT 12 helper_clrsb_i32 │ │ │ │ - 9210: 008f435c 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_change │ │ │ │ + 9210: 008f43a4 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_change │ │ │ │ 9211: 00dc774a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_FIFO_PUSH_DSTATE │ │ │ │ - 9212: 0088c5bc 84 FUNC GLOBAL DEFAULT 12 qed_free_l2_cache │ │ │ │ + 9212: 0088c604 84 FUNC GLOBAL DEFAULT 12 qed_free_l2_cache │ │ │ │ 9213: 00d8eaf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_MEMSLOT_ADD_GUEST_EVENT │ │ │ │ 9214: 00cfa9d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclipu_wx_w │ │ │ │ 9215: 00d8ec28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CREATE_GUEST_PRIMARY_EVENT │ │ │ │ - 9216: 008e9c00 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions_members │ │ │ │ - 9217: 0072d16c 420 FUNC GLOBAL DEFAULT 12 semihost_sys_fstat │ │ │ │ + 9216: 008e9c48 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions_members │ │ │ │ + 9217: 0072d1b4 420 FUNC GLOBAL DEFAULT 12 semihost_sys_fstat │ │ │ │ 9218: 002b9828 4 FUNC GLOBAL DEFAULT 12 qemu_remove_mouse_mode_change_notifier │ │ │ │ - 9219: 00b2d8b0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_6_len │ │ │ │ + 9219: 00b2d900 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_6_len │ │ │ │ 9220: 0029cc1c 284 FUNC GLOBAL DEFAULT 12 uint32_to_float64 │ │ │ │ - 9221: 009cd1e8 312 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord │ │ │ │ + 9221: 009cd230 312 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord │ │ │ │ 9222: 0040bcd8 3660 FUNC GLOBAL DEFAULT 12 nvme_dif_check │ │ │ │ - 9223: 0096a11c 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputEvent │ │ │ │ - 9224: 009cd81c 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentSelectionPolicy │ │ │ │ + 9223: 0096a164 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputEvent │ │ │ │ + 9224: 009cd864 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentSelectionPolicy │ │ │ │ 9225: 00393838 8 FUNC GLOBAL DEFAULT 12 memory_devices_get_reserved_memslots │ │ │ │ - 9226: 00759704 600 FUNC GLOBAL DEFAULT 12 object_property_try_add │ │ │ │ + 9226: 0075974c 600 FUNC GLOBAL DEFAULT 12 object_property_try_add │ │ │ │ 9227: 00426f28 648 FUNC GLOBAL DEFAULT 12 shpc_device_unplug_request_cb │ │ │ │ - 9228: 008dad7c 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror_members │ │ │ │ + 9228: 008dadc4 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror_members │ │ │ │ 9229: 00dc64c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_PASSTHROUGH_RESET_DSTATE │ │ │ │ 9230: 002df054 76 FUNC GLOBAL DEFAULT 12 vnc_zywrle_send_framebuffer_update │ │ │ │ - 9231: 00822d20 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty │ │ │ │ + 9231: 00822d68 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty │ │ │ │ 9232: 00633ee0 648 FUNC GLOBAL DEFAULT 12 helper_vmfgt_vf_w │ │ │ │ - 9233: 009150d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonInfo │ │ │ │ + 9233: 00915120 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonInfo │ │ │ │ 9234: 00cb3ce8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub64 │ │ │ │ 9235: 003825ac 128 FUNC GLOBAL DEFAULT 12 ahci_ide_create_devs │ │ │ │ 9236: 003936a8 52 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_poison │ │ │ │ - 9237: 008c4b80 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint8List │ │ │ │ - 9238: 00706740 64 FUNC GLOBAL DEFAULT 12 memory_region_transaction_begin │ │ │ │ + 9237: 008c4bc8 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint8List │ │ │ │ + 9238: 00706788 64 FUNC GLOBAL DEFAULT 12 memory_region_transaction_begin │ │ │ │ 9239: 00dc62b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_UNPLUG_FN_DSTATE │ │ │ │ 9240: 00d8e048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_THROTTLE_PORT_EVENT │ │ │ │ 9241: 00c81ad4 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendType_lookup │ │ │ │ - 9242: 0079cc60 176 FUNC GLOBAL DEFAULT 12 migration_rate_exceeded │ │ │ │ + 9242: 0079cca8 176 FUNC GLOBAL DEFAULT 12 migration_rate_exceeded │ │ │ │ 9243: 00dc7a58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_CONFIG_DSTATE │ │ │ │ 9244: 003080c8 4 FUNC GLOBAL DEFAULT 12 build_ipmi_dev_aml │ │ │ │ 9245: 00d977d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_ZERO_SGE_EVENT │ │ │ │ - 9246: 0096537c 460 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction_members │ │ │ │ + 9246: 009653c4 460 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction_members │ │ │ │ 9247: 003e0d44 228 FUNC GLOBAL DEFAULT 12 qmp_query_rocker │ │ │ │ 9248: 00d8c2d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_VM_STATE_CHANGE_EVENT │ │ │ │ 9249: 00dc7db2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DETACH_ENDPOINT_FROM_DOMAIN_DSTATE │ │ │ │ 9250: 00cb38c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax64 │ │ │ │ 9251: 00491d74 8 FUNC GLOBAL DEFAULT 12 usb_packet_addbuf │ │ │ │ 9252: 00d8b740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_FILE_NEW_FD_EVENT │ │ │ │ - 9253: 00823c88 4 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_readable │ │ │ │ - 9254: 007f844c 168 FUNC GLOBAL DEFAULT 12 job_is_ready │ │ │ │ + 9253: 00823cd0 4 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_readable │ │ │ │ + 9254: 007f8494 168 FUNC GLOBAL DEFAULT 12 job_is_ready │ │ │ │ 9255: 00d8ae78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_HANDLE_ALLOC_EVENT │ │ │ │ 9256: 00dc63ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUESTS_DSTATE │ │ │ │ - 9257: 0073ab9c 148 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx │ │ │ │ - 9258: 006ee70c 224 FUNC GLOBAL DEFAULT 12 vhost_backend_invalidate_device_iotlb │ │ │ │ + 9257: 0073abe4 148 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx │ │ │ │ + 9258: 006ee754 224 FUNC GLOBAL DEFAULT 12 vhost_backend_invalidate_device_iotlb │ │ │ │ 9259: 00d93c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_WROTE_EVENT │ │ │ │ 9260: 00d9e060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_LOOP_EVENT │ │ │ │ - 9261: 007a6ae0 504 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_fd │ │ │ │ + 9261: 007a6b28 504 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_fd │ │ │ │ 9262: 00590c38 320 FUNC GLOBAL DEFAULT 12 colo_notify_filters_event │ │ │ │ 9263: 00dc73ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_DSTATE │ │ │ │ 9264: 005ad7b4 184 FUNC GLOBAL DEFAULT 12 replay_net_packet_event │ │ │ │ 9265: 00da19e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SPICE_EVENT │ │ │ │ 9266: 00dc85b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_SET_PARAMETERS_DSTATE │ │ │ │ - 9267: 00944e24 216 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties_members │ │ │ │ - 9268: 008dd67c 324 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash │ │ │ │ - 9269: 0097a610 692 FUNC GLOBAL DEFAULT 12 visit_start_struct │ │ │ │ - 9270: 0090f21c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEvent │ │ │ │ + 9267: 00944e6c 216 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties_members │ │ │ │ + 9268: 008dd6c4 324 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash │ │ │ │ + 9269: 0097a658 692 FUNC GLOBAL DEFAULT 12 visit_start_struct │ │ │ │ + 9270: 0090f264 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEvent │ │ │ │ 9271: 00d928fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMPHY_WRITE_EVENT │ │ │ │ 9272: 00d904b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_REGISTER_EVENT │ │ │ │ - 9273: 00815d28 28 FUNC GLOBAL DEFAULT 12 blk_get_on_error │ │ │ │ - 9274: 008a98f8 600 FUNC GLOBAL DEFAULT 12 bdrv_pwrite │ │ │ │ - 9275: 008bca24 376 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_opts │ │ │ │ + 9273: 00815d70 28 FUNC GLOBAL DEFAULT 12 blk_get_on_error │ │ │ │ + 9274: 008a9940 600 FUNC GLOBAL DEFAULT 12 bdrv_pwrite │ │ │ │ + 9275: 008bca6c 376 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_opts │ │ │ │ 9276: 00dc756c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_DMA_UNAVAILABLE_DSTATE │ │ │ │ 9277: 00d9bd00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPIO_START_EVENT │ │ │ │ 9278: 00da0e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_SET_PARAMETERS_EVENT │ │ │ │ 9279: 00cfe524 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsub_vx_b │ │ │ │ - 9280: 0093b2ac 996 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options_members │ │ │ │ + 9280: 0093b2f4 996 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options_members │ │ │ │ 9281: 00dc8be6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_ALTERNATE_DSTATE │ │ │ │ 9282: 00cfe398 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsub_vx_d │ │ │ │ - 9283: 009c20e4 124 FUNC GLOBAL DEFAULT 12 throttle_timers_detach_aio_context │ │ │ │ + 9283: 009c212c 124 FUNC GLOBAL DEFAULT 12 throttle_timers_detach_aio_context │ │ │ │ 9284: 00dc72d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_ADDR_DSTATE │ │ │ │ 9285: 00cfe4a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsub_vx_h │ │ │ │ 9286: 00dc6878 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUT_DSTATE │ │ │ │ 9287: 005acfac 72 FUNC GLOBAL DEFAULT 12 replay_event_char_read_run │ │ │ │ 9288: 00dc687a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUSH_REST_DSTATE │ │ │ │ - 9289: 0099c554 132 FUNC GLOBAL DEFAULT 12 loc_restore │ │ │ │ - 9290: 009d6f48 12 FUNC GLOBAL DEFAULT 12 vduse_dev_get_fd │ │ │ │ + 9289: 0099c59c 132 FUNC GLOBAL DEFAULT 12 loc_restore │ │ │ │ + 9290: 009d6f90 12 FUNC GLOBAL DEFAULT 12 vduse_dev_get_fd │ │ │ │ 9291: 005ff050 652 FUNC GLOBAL DEFAULT 12 helper_vlxei8_64_v │ │ │ │ - 9292: 00987690 192 FUNC GLOBAL DEFAULT 12 json_writer_end_object │ │ │ │ + 9292: 009876d8 192 FUNC GLOBAL DEFAULT 12 json_writer_end_object │ │ │ │ 9293: 005a4948 304 FUNC GLOBAL DEFAULT 12 tap_set_sndbuf │ │ │ │ - 9294: 009b9f84 20 FUNC GLOBAL DEFAULT 12 buffer_end │ │ │ │ + 9294: 009b9fcc 20 FUNC GLOBAL DEFAULT 12 buffer_end │ │ │ │ 9295: 00305d28 8 FUNC GLOBAL DEFAULT 12 acpi_pcihp_is_hotpluggbale_bus │ │ │ │ - 9296: 0096a748 360 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SetPasswordOptions_base_members │ │ │ │ + 9296: 0096a790 360 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SetPasswordOptions_base_members │ │ │ │ 9297: 00d8c384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_EVENT │ │ │ │ 9298: 00dc7cea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_PROBE_DSTATE │ │ │ │ 9299: 00d8f0f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_FAULT_ABORT_EVENT │ │ │ │ 9300: 0033b45c 96 FUNC GLOBAL DEFAULT 12 parse_numa_opts │ │ │ │ 9301: 00dc793c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_INVALID_REGISTER_OFFSET_DSTATE │ │ │ │ 9302: 00dc64aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_GET_TPM_ESTABLISHED_FLAG_DSTATE │ │ │ │ - 9303: 009be580 96 FUNC GLOBAL DEFAULT 12 iova_tree_remove │ │ │ │ + 9303: 009be5c8 96 FUNC GLOBAL DEFAULT 12 iova_tree_remove │ │ │ │ 9304: 005af134 24 FUNC GLOBAL DEFAULT 12 semihosting_get_target │ │ │ │ 9305: 00dc6f0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_CONNECT_DSTATE │ │ │ │ 9306: 00dc7084 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EICR_DSTATE │ │ │ │ 9307: 00dc8064 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_VM_STOP_DSTATE │ │ │ │ 9308: 00da0a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPUS_FAST_EVENT │ │ │ │ 9309: 005bb510 76 FUNC GLOBAL DEFAULT 12 riscv_calc_kernel_start_addr │ │ │ │ - 9310: 009096b8 320 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties_members │ │ │ │ - 9311: 007e8980 132 FUNC GLOBAL DEFAULT 12 bdrv_nb_sectors │ │ │ │ + 9310: 00909700 320 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties_members │ │ │ │ + 9311: 007e89c8 132 FUNC GLOBAL DEFAULT 12 bdrv_nb_sectors │ │ │ │ 9312: 004128d4 464 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i64 │ │ │ │ 9313: 00cfe41c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsub_vx_w │ │ │ │ 9314: 0058c764 320 FUNC GLOBAL DEFAULT 12 hmp_netdev_add │ │ │ │ - 9315: 009140a8 192 FUNC GLOBAL DEFAULT 12 visit_type_CacheLevelAndType │ │ │ │ - 9316: 009695f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptionsVnc │ │ │ │ + 9315: 009140f0 192 FUNC GLOBAL DEFAULT 12 visit_type_CacheLevelAndType │ │ │ │ + 9316: 00969640 92 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptionsVnc │ │ │ │ 9317: 00da1164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NETDEV_ADD_EVENT │ │ │ │ 9318: 00c81b74 12 OBJECT GLOBAL DEFAULT 21 DisplayUpdateType_lookup │ │ │ │ 9319: 00d8c754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READ_EVENT │ │ │ │ 9320: 00da21fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_ITER_SKIP_WORDS_EVENT │ │ │ │ 9321: 00d9243c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GCR_READ_EVENT │ │ │ │ 9322: 00dc86d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VNC_SERVERS_DSTATE │ │ │ │ 9323: 005dc140 44 FUNC GLOBAL DEFAULT 12 riscv_env_smode_dbltrp_enabled │ │ │ │ 9324: 00dc82da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_SYNC_NUMLOCK_DSTATE │ │ │ │ 9325: 00d925ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SCU_READ_EVENT │ │ │ │ - 9326: 00925760 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationAddress │ │ │ │ + 9326: 009257a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationAddress │ │ │ │ 9327: 00dc7d5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_VECTOR_DO_USE_DSTATE │ │ │ │ - 9328: 0075e9b4 28 FUNC GLOBAL DEFAULT 12 user_creatable_cleanup │ │ │ │ - 9329: 00780cdc 120 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i32 │ │ │ │ + 9328: 0075e9fc 28 FUNC GLOBAL DEFAULT 12 user_creatable_cleanup │ │ │ │ + 9329: 00780d24 120 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i32 │ │ │ │ 9330: 006209ec 424 FUNC GLOBAL DEFAULT 12 helper_vfsub_vf_d │ │ │ │ 9331: 00dc8bf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_LIST_DSTATE │ │ │ │ 9332: 00dc8262 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_SURFACE_DSTATE │ │ │ │ - 9333: 008d3420 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStatsList │ │ │ │ + 9333: 008d3468 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStatsList │ │ │ │ 9334: 00dc81c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTEM_WAKEUP_REQUEST_DSTATE │ │ │ │ - 9335: 00781090 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i32 │ │ │ │ + 9335: 007810d8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i32 │ │ │ │ 9336: 006206c8 424 FUNC GLOBAL DEFAULT 12 helper_vfsub_vf_h │ │ │ │ 9337: 00dc77c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_UPDATE_IRQ_DSTATE │ │ │ │ 9338: 00cb649c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchw_be │ │ │ │ 9339: 00da3594 4 OBJECT GLOBAL DEFAULT 25 smbios_table_max │ │ │ │ - 9340: 009b109c 4 FUNC GLOBAL DEFAULT 12 main_loop_poll_remove_notifier │ │ │ │ + 9340: 009b10e4 4 FUNC GLOBAL DEFAULT 12 main_loop_poll_remove_notifier │ │ │ │ 9341: 00486ab8 64 FUNC GLOBAL DEFAULT 12 tpm_tis_get_tpm_version │ │ │ │ 9342: 00dc768e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_GET_LIST_DSTATE │ │ │ │ 9343: 0051d254 172 FUNC GLOBAL DEFAULT 12 qmp_device_sync_config │ │ │ │ 9344: 002a52e8 188 FUNC GLOBAL DEFAULT 12 helper_gvec_and │ │ │ │ 9345: 00ce560c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei8_64_v │ │ │ │ - 9346: 0090f108 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternate │ │ │ │ - 9347: 009100b0 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMemberList │ │ │ │ + 9346: 0090f150 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternate │ │ │ │ + 9347: 009100f8 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMemberList │ │ │ │ 9348: 00dc6d1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LED_CHANGE_INTENSITY_DSTATE │ │ │ │ - 9349: 00b9a27c 3 OBJECT GLOBAL DEFAULT 14 sense_code_TARGET_FAILURE │ │ │ │ + 9349: 00b9a2d4 3 OBJECT GLOBAL DEFAULT 14 sense_code_TARGET_FAILURE │ │ │ │ 9350: 00dc70ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PCI_UNINIT_DSTATE │ │ │ │ 9351: 00dc7ace 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_STATE_DSTATE │ │ │ │ 9352: 002b53bc 16 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_free │ │ │ │ 9353: 00c87b50 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_cpus390entitlement │ │ │ │ 9354: 00620870 380 FUNC GLOBAL DEFAULT 12 helper_vfsub_vf_w │ │ │ │ 9355: 004ff568 224 FUNC GLOBAL DEFAULT 12 AUD_close_in │ │ │ │ 9356: 00d97cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DATA_EVENT │ │ │ │ 9357: 00dc7a3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_SET_PORT_FEATURE_DSTATE │ │ │ │ 9358: 003e9a98 840 FUNC GLOBAL DEFAULT 12 ctucan_mem_read │ │ │ │ - 9359: 009cf1b0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_del_arg_members │ │ │ │ + 9359: 009cf1f8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_del_arg_members │ │ │ │ 9360: 00d94528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NO_SNAP_SUPPORT_EVENT │ │ │ │ 9361: 00dc6ab6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_NO_KEY_DSTATE │ │ │ │ 9362: 0059165c 104 FUNC GLOBAL DEFAULT 12 net_socket_rs_init │ │ │ │ 9363: 00c8184c 12 OBJECT GLOBAL DEFAULT 21 ShutdownAction_lookup │ │ │ │ 9364: 005ba5c8 44 FUNC GLOBAL DEFAULT 12 riscv_pmu_timer_cb │ │ │ │ 9365: 00d93738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_LOAD_EVENT │ │ │ │ 9366: 002a3a70 36 FUNC GLOBAL DEFAULT 12 helper_clrsb_i64 │ │ │ │ 9367: 00dc8610 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_LINK_DSTATE │ │ │ │ - 9368: 00740d14 116 FUNC GLOBAL DEFAULT 12 cpu_stl_le_data │ │ │ │ + 9368: 00740d5c 116 FUNC GLOBAL DEFAULT 12 cpu_stl_le_data │ │ │ │ 9369: 00dc86e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SCREENDUMP_DSTATE │ │ │ │ 9370: 005b05a0 344 FUNC GLOBAL DEFAULT 12 qmp_query_stats_schemas │ │ │ │ - 9371: 008d4800 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_blockstats_arg_members │ │ │ │ - 9372: 00780bf0 116 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i32 │ │ │ │ + 9371: 008d4848 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_blockstats_arg_members │ │ │ │ + 9372: 00780c38 116 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i32 │ │ │ │ 9373: 00dc8672 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_YANK_DSTATE │ │ │ │ - 9374: 00b0be28 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode_len │ │ │ │ + 9374: 00b0be78 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode_len │ │ │ │ 9375: 00d95d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I32_EVENT │ │ │ │ 9376: 00cb8620 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctpop_i32 │ │ │ │ - 9377: 009bbe84 52 FUNC GLOBAL DEFAULT 12 hbitmap_count │ │ │ │ + 9377: 009bbecc 52 FUNC GLOBAL DEFAULT 12 hbitmap_count │ │ │ │ 9378: 00d8abc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_SUBMIT_COMMAND_RAW_EVENT │ │ │ │ 9379: 0052f420 256 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_string_array │ │ │ │ 9380: 00d8fe30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_PUT_KEYCODE_EVENT │ │ │ │ - 9381: 0075d97c 140 FUNC GLOBAL DEFAULT 12 user_creatable_can_be_deleted │ │ │ │ - 9382: 007f9128 8 FUNC GLOBAL DEFAULT 12 job_progress_set_remaining │ │ │ │ + 9381: 0075d9c4 140 FUNC GLOBAL DEFAULT 12 user_creatable_can_be_deleted │ │ │ │ + 9382: 007f9170 8 FUNC GLOBAL DEFAULT 12 job_progress_set_remaining │ │ │ │ 9383: 00d9e030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_SAVE_TOP_EVENT │ │ │ │ 9384: 00d8f2f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_STOP_EVENT │ │ │ │ 9385: 00dc79f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_OPEN_SESSION_DSTATE │ │ │ │ - 9386: 0075b294 280 FUNC GLOBAL DEFAULT 12 object_property_try_add_child │ │ │ │ + 9386: 0075b2dc 280 FUNC GLOBAL DEFAULT 12 object_property_try_add_child │ │ │ │ 9387: 00dc8c98 0 NOTYPE GLOBAL DEFAULT 25 __bss_end__ │ │ │ │ 9388: 0059b108 52 FUNC GLOBAL DEFAULT 12 connection_key_equal │ │ │ │ - 9389: 008e952c 460 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions │ │ │ │ + 9389: 008e9574 460 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions │ │ │ │ 9390: 00295b8c 192 FUNC GLOBAL DEFAULT 12 float128_to_int128_round_to_zero │ │ │ │ 9391: 00dc8148 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_RESUME_DSTATE │ │ │ │ - 9392: 008dc314 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckMode │ │ │ │ - 9393: 008ed354 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_jobs │ │ │ │ + 9392: 008dc35c 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckMode │ │ │ │ + 9393: 008ed39c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_jobs │ │ │ │ 9394: 00dc69fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_HOST_UNIMPL_DSTATE │ │ │ │ 9395: 00d90fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_BESTIRQ_EVENT │ │ │ │ - 9396: 008e3d5c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication │ │ │ │ - 9397: 0080c134 64 FUNC GLOBAL DEFAULT 12 block_acct_cleanup │ │ │ │ + 9396: 008e3da4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication │ │ │ │ + 9397: 0080c17c 64 FUNC GLOBAL DEFAULT 12 block_acct_cleanup │ │ │ │ 9398: 002abf94 168 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_inline_per_vcpu │ │ │ │ 9399: 00d9ec44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_PEER_CAP_EVENT │ │ │ │ 9400: 00d8c13c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMU_BACKEND_SET_FD_EVENT │ │ │ │ 9401: 00dc7936 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_FLAG_NOT_WRITABLE_DSTATE │ │ │ │ - 9402: 009cb704 148 FUNC GLOBAL DEFAULT 12 qcrypto_random_bytes │ │ │ │ + 9402: 009cb74c 148 FUNC GLOBAL DEFAULT 12 qcrypto_random_bytes │ │ │ │ 9403: 00d9e150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_SAVE_EVENT │ │ │ │ 9404: 00dc7220 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_DESC_WRITE_DSTATE │ │ │ │ 9405: 00dc869c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_FLOWS_DSTATE │ │ │ │ - 9406: 008c3928 1684 FUNC GLOBAL DEFAULT 12 monitor_qmp_dispatcher_co │ │ │ │ + 9406: 008c3970 1684 FUNC GLOBAL DEFAULT 12 monitor_qmp_dispatcher_co │ │ │ │ 9407: 0063d748 412 FUNC GLOBAL DEFAULT 12 helper_vmorn_mm │ │ │ │ 9408: 00dc6634 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_ISMCTRL_WRITE_DSTATE │ │ │ │ - 9409: 008e83d4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk │ │ │ │ + 9409: 008e841c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk │ │ │ │ 9410: 00dc8c76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_MOVE_DSTATE │ │ │ │ 9411: 00dc71b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_LINK_DOWN_DSTATE │ │ │ │ - 9412: 0091c2c4 244 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoList │ │ │ │ + 9412: 0091c30c 244 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoList │ │ │ │ 9413: 00dc68d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_CREATE_DSTATE │ │ │ │ - 9414: 0075172c 96 FUNC GLOBAL DEFAULT 12 qdev_get_machine │ │ │ │ + 9414: 00751774 96 FUNC GLOBAL DEFAULT 12 qdev_get_machine │ │ │ │ 9415: 002a4650 168 FUNC GLOBAL DEFAULT 12 helper_gvec_mul16 │ │ │ │ 9416: 00d93dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_ICR_CLEAR_GPIE_NSICR_EVENT │ │ │ │ 9417: 00dc7abc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_UPDATE_IRQ_DSTATE │ │ │ │ - 9418: 0079ad10 104 FUNC GLOBAL DEFAULT 12 tcg_gen_not_vec │ │ │ │ + 9418: 0079ad58 104 FUNC GLOBAL DEFAULT 12 tcg_gen_not_vec │ │ │ │ 9419: 002b5ac0 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_texture │ │ │ │ 9420: 00d90d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VMCR_WRITE_EVENT │ │ │ │ 9421: 0041f2f8 348 FUNC GLOBAL DEFAULT 12 pci_device_set_iommu_device │ │ │ │ 9422: 00dc745e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_ALARM_RAISED_DSTATE │ │ │ │ 9423: 00d8ff50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_READREG_EVENT │ │ │ │ 9424: 00d8c6c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SYMLINK_RETURN_EVENT │ │ │ │ - 9425: 0099480c 508 FUNC GLOBAL DEFAULT 12 qemu_sem_timedwait │ │ │ │ + 9425: 00994854 508 FUNC GLOBAL DEFAULT 12 qemu_sem_timedwait │ │ │ │ 9426: 00dc8c18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_UNMAP_DSTATE │ │ │ │ - 9427: 006e7038 16 FUNC GLOBAL DEFAULT 12 virtio_get_queue │ │ │ │ - 9428: 008c90d8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_remove_medium │ │ │ │ - 9429: 00748890 108 FUNC GLOBAL DEFAULT 12 cpu_ldl_code │ │ │ │ + 9427: 006e7080 16 FUNC GLOBAL DEFAULT 12 virtio_get_queue │ │ │ │ + 9428: 008c9120 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_remove_medium │ │ │ │ + 9429: 007488d8 108 FUNC GLOBAL DEFAULT 12 cpu_ldl_code │ │ │ │ 9430: 00dc71ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_HASH_DSTATE │ │ │ │ 9431: 00d9c8ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_GPIO_SET_OUTPUT_EVENT │ │ │ │ 9432: 0060e390 424 FUNC GLOBAL DEFAULT 12 helper_vsrl_vx_b │ │ │ │ 9433: 005a8508 200 FUNC GLOBAL DEFAULT 12 can_bus_client_send │ │ │ │ 9434: 00dc7a96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_NEXT_DSTATE │ │ │ │ 9435: 00d97c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CONTINUE_CANCELED_EVENT │ │ │ │ 9436: 00d9b548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_ADD_IOMMU_EVENT │ │ │ │ 9437: 0060e810 484 FUNC GLOBAL DEFAULT 12 helper_vsrl_vx_d │ │ │ │ 9438: 005a9cc8 208 FUNC GLOBAL DEFAULT 12 replay_has_event │ │ │ │ 9439: 00d9a600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_SHORTXFER_EVENT │ │ │ │ 9440: 00dc7f58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_THREAD_EXIT_DSTATE │ │ │ │ 9441: 00d8b218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_CO_PWRITEV_EVENT │ │ │ │ - 9442: 009cde9c 324 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject │ │ │ │ + 9442: 009cdee4 324 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject │ │ │ │ 9443: 00dc67cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MAP_MEMORY_RANGE_DSTATE │ │ │ │ - 9444: 006a5480 96 FUNC GLOBAL DEFAULT 12 helper_vwsll_vv_b │ │ │ │ + 9444: 006a54c8 96 FUNC GLOBAL DEFAULT 12 helper_vwsll_vv_b │ │ │ │ 9445: 00dc6130 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_PAUSE_DSTATE │ │ │ │ 9446: 0060e538 372 FUNC GLOBAL DEFAULT 12 helper_vsrl_vx_h │ │ │ │ 9447: 00dc6d26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_AUXMODE_DSTATE │ │ │ │ 9448: 00dc7060 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_BUF_DESC_DSTATE │ │ │ │ - 9449: 007ac214 196 FUNC GLOBAL DEFAULT 12 qio_channel_util_set_aio_fd_handler │ │ │ │ + 9449: 007ac25c 196 FUNC GLOBAL DEFAULT 12 qio_channel_util_set_aio_fd_handler │ │ │ │ 9450: 00dc78ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_PPI_MEMSET_DSTATE │ │ │ │ 9451: 00d8c334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_PROBE_CAPS_EVENT │ │ │ │ 9452: 00dc61aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_CONTINUE_DSTATE │ │ │ │ 9453: 00dc6d50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_UPDATE_DATA_OUT_DSTATE │ │ │ │ - 9454: 006a54e0 96 FUNC GLOBAL DEFAULT 12 helper_vwsll_vv_h │ │ │ │ + 9454: 006a5528 96 FUNC GLOBAL DEFAULT 12 helper_vwsll_vv_h │ │ │ │ 9455: 00dc7056 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_OVERFLOW_DSTATE │ │ │ │ - 9456: 0096e77c 192 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchType │ │ │ │ - 9457: 00785b34 80 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i64 │ │ │ │ + 9456: 0096e7c4 192 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchType │ │ │ │ + 9457: 00785b7c 80 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i64 │ │ │ │ 9458: 00422028 484 FUNC GLOBAL DEFAULT 12 pci_bridge_reset │ │ │ │ 9459: 00ce7cb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadc_vvm_b │ │ │ │ 9460: 00ce7b2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadc_vvm_d │ │ │ │ 9461: 00522cd0 72 FUNC GLOBAL DEFAULT 12 qemu_system_wakeup_enable │ │ │ │ 9462: 00ce5168 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei64_8_v │ │ │ │ 9463: 00dc60d6 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_control_c │ │ │ │ 9464: 00dc6d6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_XDMA_WRITE_DSTATE │ │ │ │ - 9465: 007818b8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i64 │ │ │ │ + 9465: 00781900 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i64 │ │ │ │ 9466: 00d90a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPC_EVENT │ │ │ │ - 9467: 008c11b4 156 FUNC GLOBAL DEFAULT 12 monitor_cur │ │ │ │ + 9467: 008c11fc 156 FUNC GLOBAL DEFAULT 12 monitor_cur │ │ │ │ 9468: 00ce7c34 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadc_vvm_h │ │ │ │ - 9469: 006a58f0 440 FUNC GLOBAL DEFAULT 12 helper_vaesef_vs │ │ │ │ + 9469: 006a5938 440 FUNC GLOBAL DEFAULT 12 helper_vaesef_vs │ │ │ │ 9470: 00d9facc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CREATE_EVENT │ │ │ │ 9471: 0060e6ac 356 FUNC GLOBAL DEFAULT 12 helper_vsrl_vx_w │ │ │ │ - 9472: 00724e0c 244 FUNC GLOBAL DEFAULT 12 ram_postcopy_migrated_memory_release │ │ │ │ + 9472: 00724e54 244 FUNC GLOBAL DEFAULT 12 ram_postcopy_migrated_memory_release │ │ │ │ 9473: 002fc340 20 FUNC GLOBAL DEFAULT 12 aml_subtract │ │ │ │ - 9474: 0074ef8c 20 FUNC GLOBAL DEFAULT 12 object_field_prop_ptr │ │ │ │ - 9475: 0079cd44 888 FUNC GLOBAL DEFAULT 12 cache_init │ │ │ │ - 9476: 006a5734 444 FUNC GLOBAL DEFAULT 12 helper_vaesef_vv │ │ │ │ + 9474: 0074efd4 20 FUNC GLOBAL DEFAULT 12 object_field_prop_ptr │ │ │ │ + 9475: 0079cd8c 888 FUNC GLOBAL DEFAULT 12 cache_init │ │ │ │ + 9476: 006a577c 444 FUNC GLOBAL DEFAULT 12 helper_vaesef_vv │ │ │ │ 9477: 003adb30 104 FUNC GLOBAL DEFAULT 12 net_rx_pkt_is_vlan_stripped │ │ │ │ 9478: 00d8d1dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_READL_DREG_EVENT │ │ │ │ - 9479: 006a5540 96 FUNC GLOBAL DEFAULT 12 helper_vwsll_vv_w │ │ │ │ + 9479: 006a5588 96 FUNC GLOBAL DEFAULT 12 helper_vwsll_vv_w │ │ │ │ 9480: 00dc6a56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_CANCEL_DMA_SYNC_REMAINING_DSTATE │ │ │ │ 9481: 00d8f834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCQ_FINISH_EVENT │ │ │ │ 9482: 0058837c 236 FUNC GLOBAL DEFAULT 12 eth_calc_ip4_pseudo_hdr_csum │ │ │ │ - 9483: 007409c8 100 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_data │ │ │ │ + 9483: 00740a10 100 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_data │ │ │ │ 9484: 00dc6800 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_DISP_CTRL_READ_DSTATE │ │ │ │ - 9485: 008e8dfc 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVpcSubformat │ │ │ │ + 9485: 008e8e44 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVpcSubformat │ │ │ │ 9486: 00cea0d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredmax_vs_d │ │ │ │ - 9487: 00b2e5e0 8 OBJECT GLOBAL DEFAULT 14 sr_mask │ │ │ │ + 9487: 00b2e630 8 OBJECT GLOBAL DEFAULT 14 sr_mask │ │ │ │ 9488: 002afac0 436 FUNC GLOBAL DEFAULT 12 qemu_clipboard_update │ │ │ │ 9489: 00ce7bb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadc_vvm_w │ │ │ │ 9490: 00d8e438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_MOVE_EVENT │ │ │ │ 9491: 00cea1d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredmax_vs_h │ │ │ │ 9492: 00dc6748 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_FIFO_RX_PUT_DSTATE │ │ │ │ - 9493: 0071fb70 8 FUNC GLOBAL DEFAULT 12 ram_block_del_cpr_blocker │ │ │ │ - 9494: 008d3ec8 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme_members │ │ │ │ + 9493: 0071fbb8 8 FUNC GLOBAL DEFAULT 12 ram_block_del_cpr_blocker │ │ │ │ + 9494: 008d3f10 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme_members │ │ │ │ 9495: 00d9d020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_ENTER_EVENT │ │ │ │ 9496: 00dc76d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_TARGET_NOT_PRESENT_DSTATE │ │ │ │ - 9497: 00785a90 84 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i64 │ │ │ │ + 9497: 00785ad8 84 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i64 │ │ │ │ 9498: 00d96bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPP_EVENT │ │ │ │ 9499: 00cb859c 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctpop_i64 │ │ │ │ 9500: 002a46f8 172 FUNC GLOBAL DEFAULT 12 helper_gvec_mul32 │ │ │ │ - 9501: 009a24dc 236 FUNC GLOBAL DEFAULT 12 qemu_uuid_generate │ │ │ │ + 9501: 009a2524 236 FUNC GLOBAL DEFAULT 12 qemu_uuid_generate │ │ │ │ 9502: 00d8f044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAWFE_EVENT │ │ │ │ 9503: 00d93468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_SENT_PACKET_EVENT │ │ │ │ 9504: 00d99218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MCQ_COMPLETE_REQ_EVENT │ │ │ │ 9505: 00da1b94 4 OBJECT GLOBAL DEFAULT 24 qemu_cond_timedwait_func │ │ │ │ 9506: 00d910d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_READ_EVENT │ │ │ │ 9507: 00dc7124 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IPV6_SUM_DISABLED_DSTATE │ │ │ │ 9508: 00cea154 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredmax_vs_w │ │ │ │ 9509: 00dc8c8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_GROW_DSTATE │ │ │ │ 9510: 00d8ce30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_EJECTING_INVALID_SLOT_EVENT │ │ │ │ 9511: 00d9b338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_START_LEVEL_IRQFD_INJECTION_EVENT │ │ │ │ 9512: 00d9f0d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_CONNECT_EVENT │ │ │ │ - 9513: 008ce01c 200 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase_members │ │ │ │ + 9513: 008ce064 200 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase_members │ │ │ │ 9514: 00423230 508 FUNC GLOBAL DEFAULT 12 pci_data_read │ │ │ │ 9515: 00d8c18c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_POST_LOAD_EVENT │ │ │ │ 9516: 00dc69d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_PRIOICC_DSTATE │ │ │ │ 9517: 00d8f4b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_ADDR_EVENT │ │ │ │ 9518: 00d97e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_FIFO_PUSH_EVENT │ │ │ │ 9519: 005a8424 32 FUNC GLOBAL DEFAULT 12 can_dlc2len │ │ │ │ 9520: 00d8ec68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_INC_INFLIGHT_FENCES_EVENT │ │ │ │ 9521: 00dc6bb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_SET_IRQS_DSTATE │ │ │ │ - 9522: 00748b5c 4 FUNC GLOBAL DEFAULT 12 kvm_init_irq_routing │ │ │ │ - 9523: 0097110c 516 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayOptions_base_members │ │ │ │ + 9522: 00748ba4 4 FUNC GLOBAL DEFAULT 12 kvm_init_irq_routing │ │ │ │ + 9523: 00971154 516 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayOptions_base_members │ │ │ │ 9524: 002aa9cc 168 FUNC GLOBAL DEFAULT 12 helper_gvec_umax8 │ │ │ │ 9525: 002943e0 272 FUNC GLOBAL DEFAULT 12 float32_to_int16 │ │ │ │ 9526: 0061a9d4 96 FUNC GLOBAL DEFAULT 12 helper_vwmul_vv_b │ │ │ │ 9527: 00ce5588 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei16_8_v │ │ │ │ - 9528: 00985848 124 FUNC GLOBAL DEFAULT 12 qlist_pop │ │ │ │ + 9528: 00985890 124 FUNC GLOBAL DEFAULT 12 qlist_pop │ │ │ │ 9529: 00d9206c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_IRQ_CLEAR_EVENT │ │ │ │ 9530: 0028d0f8 512 FUNC GLOBAL DEFAULT 12 float64_div │ │ │ │ 9531: 00d8d874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDC_IOPORT_WRITE_EVENT │ │ │ │ 9532: 00d9f344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_CLOSE_EVENT │ │ │ │ - 9533: 008e0da8 512 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs_members │ │ │ │ + 9533: 008e0df0 512 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs_members │ │ │ │ 9534: 00d8da48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HTIF_UART_WRITE_TO_HOST_EVENT │ │ │ │ 9535: 0063d410 412 FUNC GLOBAL DEFAULT 12 helper_vmor_mm │ │ │ │ - 9536: 009c0a04 160 FUNC GLOBAL DEFAULT 12 co_put_to_shres │ │ │ │ + 9536: 009c0a4c 160 FUNC GLOBAL DEFAULT 12 co_put_to_shres │ │ │ │ 9537: 00dc84f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_JIT_DSTATE │ │ │ │ 9538: 0061aa34 96 FUNC GLOBAL DEFAULT 12 helper_vwmul_vv_h │ │ │ │ 9539: 003937ec 56 FUNC GLOBAL DEFAULT 12 qmp_cxl_release_dynamic_capacity │ │ │ │ 9540: 00d9dfc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_GTREE_END_EVENT │ │ │ │ 9541: 003abf6c 84 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_vhdr │ │ │ │ 9542: 006272b0 460 FUNC GLOBAL DEFAULT 12 helper_vfnmsac_vf_d │ │ │ │ 9543: 006092e8 284 FUNC GLOBAL DEFAULT 12 helper_vsbc_vvm_b │ │ │ │ 9544: 00dc7c90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LEGACY_DMA_UNMAP_OVERFLOW_WORKAROUND_DSTATE │ │ │ │ 9545: 00d9a6c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_STOP_BANDWIDTH_EVENT │ │ │ │ 9546: 00dc698a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_I2C_WRITE_DSTATE │ │ │ │ 9547: 00609644 308 FUNC GLOBAL DEFAULT 12 helper_vsbc_vvm_d │ │ │ │ 9548: 0029eba8 8 FUNC GLOBAL DEFAULT 12 bfloat16_compare │ │ │ │ 9549: 00626f70 432 FUNC GLOBAL DEFAULT 12 helper_vfnmsac_vf_h │ │ │ │ - 9550: 00819044 200 FUNC GLOBAL DEFAULT 12 blk_io_limits_update_group │ │ │ │ + 9550: 0081908c 200 FUNC GLOBAL DEFAULT 12 blk_io_limits_update_group │ │ │ │ 9551: 00d99a40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_OUT_OF_BUFS_EVENT │ │ │ │ - 9552: 009cbf88 80 FUNC GLOBAL DEFAULT 12 trace_init_file │ │ │ │ + 9552: 009cbfd0 80 FUNC GLOBAL DEFAULT 12 trace_init_file │ │ │ │ 9553: 00609404 288 FUNC GLOBAL DEFAULT 12 helper_vsbc_vvm_h │ │ │ │ 9554: 00dc758c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_STATUS_DSTATE │ │ │ │ 9555: 00dc7c7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_START_LEVEL_IRQFD_INJECTION_DSTATE │ │ │ │ 9556: 00dc84e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_ROMS_DSTATE │ │ │ │ 9557: 0053b874 140 FUNC GLOBAL DEFAULT 12 tpm_backend_get_tpm_established_flag │ │ │ │ 9558: 002d18d8 260 FUNC GLOBAL DEFAULT 12 vnc_display_add_client │ │ │ │ 9559: 00dc6f24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_DSTATE │ │ │ │ @@ -9565,83 +9565,83 @@ │ │ │ │ 9561: 003e0e28 280 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_ports │ │ │ │ 9562: 005dc2cc 708 FUNC GLOBAL DEFAULT 12 cpu_get_tb_cpu_state │ │ │ │ 9563: 00dc838e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_OPEN_TRAY_DSTATE │ │ │ │ 9564: 00d95004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQ_EVENT │ │ │ │ 9565: 00dc78c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_START_DSTATE │ │ │ │ 9566: 00339c2c 2328 FUNC GLOBAL DEFAULT 12 parse_numa_hmat_lb │ │ │ │ 9567: 005916c4 648 FUNC GLOBAL DEFAULT 12 net_fill_rstate │ │ │ │ - 9568: 00929254 192 FUNC GLOBAL DEFAULT 12 visit_type_FailoverStatus │ │ │ │ + 9568: 0092929c 192 FUNC GLOBAL DEFAULT 12 visit_type_FailoverStatus │ │ │ │ 9569: 00627120 400 FUNC GLOBAL DEFAULT 12 helper_vfnmsac_vf_w │ │ │ │ 9570: 00609524 288 FUNC GLOBAL DEFAULT 12 helper_vsbc_vvm_w │ │ │ │ 9571: 00d04614 132 OBJECT GLOBAL DEFAULT 24 helper_info_wrs_nto │ │ │ │ 9572: 00d907c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_GET_PENDING_IRQ_INFO_EVENT │ │ │ │ 9573: 00dc6c50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_TRIGGER_IRQ_DSTATE │ │ │ │ 9574: 00dc776c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_INSERTED_DSTATE │ │ │ │ 9575: 00d95a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_BLOCK_STATUS_EVENT │ │ │ │ 9576: 00dc82e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_MAP_INIT_DSTATE │ │ │ │ 9577: 00dc7110 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_CLEAR_DSTATE │ │ │ │ 9578: 00568d64 404 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_packaged │ │ │ │ 9579: 00d9b508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_ADD_NO_DMA_MAP_EVENT │ │ │ │ 9580: 003bbbe4 628 FUNC GLOBAL DEFAULT 12 e1000e_can_receive │ │ │ │ - 9581: 00777f74 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_vec │ │ │ │ + 9581: 00777fbc 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_vec │ │ │ │ 9582: 002bac80 192 FUNC GLOBAL DEFAULT 12 qemu_pixman_get_type │ │ │ │ - 9583: 00701f58 104 FUNC GLOBAL DEFAULT 12 portio_list_del │ │ │ │ + 9583: 00701fa0 104 FUNC GLOBAL DEFAULT 12 portio_list_del │ │ │ │ 9584: 00d9e340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_RUN_EVENT │ │ │ │ 9585: 00d95594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FDP_RUH_CHANGE_EVENT │ │ │ │ 9586: 00d8fdc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_SEND_PACKET_EVENT │ │ │ │ 9587: 00dc7034 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_PROCESS_DSTATE │ │ │ │ 9588: 00dc8c6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_DISABLE_WATCH_DSTATE │ │ │ │ 9589: 00dc6256 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_SETUP_DSTATE │ │ │ │ 9590: 00d99e30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_SEND_STATUS_EVENT │ │ │ │ 9591: 00493dbc 352 FUNC GLOBAL DEFAULT 12 usb_desc_config │ │ │ │ 9592: 00d9db50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_CANCEL_EVENT │ │ │ │ - 9593: 00858d14 628 FUNC GLOBAL DEFAULT 12 qcow2_refcount_init │ │ │ │ - 9594: 007ee25c 376 FUNC GLOBAL DEFAULT 12 check_to_replace_node │ │ │ │ - 9595: 009b9e0c 328 FUNC GLOBAL DEFAULT 12 buffer_shrink │ │ │ │ - 9596: 00776b70 224 FUNC GLOBAL DEFAULT 12 tcg_func_start │ │ │ │ - 9597: 008e6704 536 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS_members │ │ │ │ + 9593: 00858d5c 628 FUNC GLOBAL DEFAULT 12 qcow2_refcount_init │ │ │ │ + 9594: 007ee2a4 376 FUNC GLOBAL DEFAULT 12 check_to_replace_node │ │ │ │ + 9595: 009b9e54 328 FUNC GLOBAL DEFAULT 12 buffer_shrink │ │ │ │ + 9596: 00776bb8 224 FUNC GLOBAL DEFAULT 12 tcg_func_start │ │ │ │ + 9597: 008e674c 536 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS_members │ │ │ │ 9598: 00dc7194 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_READ_PARAMS_DSTATE │ │ │ │ 9599: 0028ce18 368 FUNC GLOBAL DEFAULT 12 float16_div │ │ │ │ 9600: 00d9a8d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_OPREG_WRITE_EVENT │ │ │ │ - 9601: 0075fcd0 348 FUNC GLOBAL DEFAULT 12 gdb_hextomem │ │ │ │ + 9601: 0075fd18 348 FUNC GLOBAL DEFAULT 12 gdb_hextomem │ │ │ │ 9602: 005145b0 32 FUNC GLOBAL DEFAULT 12 vm_get_suspended │ │ │ │ - 9603: 00748ab4 64 FUNC GLOBAL DEFAULT 12 cpu_ldl_code_mmu │ │ │ │ - 9604: 0074723c 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orl_be_mmu │ │ │ │ + 9603: 00748afc 64 FUNC GLOBAL DEFAULT 12 cpu_ldl_code_mmu │ │ │ │ + 9604: 00747284 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orl_be_mmu │ │ │ │ 9605: 005545b8 296 FUNC GLOBAL DEFAULT 12 qmp_migrate_recover │ │ │ │ 9606: 00dc7cd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOEVENTFD_INIT_DSTATE │ │ │ │ 9607: 00d9fa9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_SET_WRITE_THRESHOLD_EVENT │ │ │ │ 9608: 00c819a4 12 OBJECT GLOBAL DEFAULT 21 StatsType_lookup │ │ │ │ 9609: 00d91a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLIIO_READ_EVENT │ │ │ │ 9610: 00dc6588 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_UNPLUG_DSTATE │ │ │ │ - 9611: 007167b4 24 FUNC GLOBAL DEFAULT 12 qemu_ram_set_migratable │ │ │ │ - 9612: 007b3e20 452 FUNC GLOBAL DEFAULT 12 qio_task_run_in_thread │ │ │ │ - 9613: 00748ba0 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_irqfd_notifier_gsi │ │ │ │ + 9611: 007167fc 24 FUNC GLOBAL DEFAULT 12 qemu_ram_set_migratable │ │ │ │ + 9612: 007b3e68 452 FUNC GLOBAL DEFAULT 12 qio_task_run_in_thread │ │ │ │ + 9613: 00748be8 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_irqfd_notifier_gsi │ │ │ │ 9614: 00d9ebe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_LISTENER_VANISHED_EVENT │ │ │ │ 9615: 00516608 680 FUNC GLOBAL DEFAULT 12 cpu_enable_ticks │ │ │ │ 9616: 002944f0 256 FUNC GLOBAL DEFAULT 12 float32_to_int32 │ │ │ │ - 9617: 0094481c 256 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties_members │ │ │ │ - 9618: 007bdb40 28 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_ctx_tag │ │ │ │ + 9617: 00944864 256 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties_members │ │ │ │ + 9618: 007bdb88 28 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_ctx_tag │ │ │ │ 9619: 00dc820e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_GRAB_DSTATE │ │ │ │ 9620: 00cb2d70 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_orc │ │ │ │ - 9621: 0095bb74 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDBusOptions │ │ │ │ + 9621: 0095bbbc 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDBusOptions │ │ │ │ 9622: 00dc6dec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_ENABLE_DSTATE │ │ │ │ 9623: 00dc865c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRANSACTION_DSTATE │ │ │ │ - 9624: 00862540 1224 FUNC GLOBAL DEFAULT 12 qcow2_check_read_snapshot_table │ │ │ │ - 9625: 008d8ee4 1496 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle_members │ │ │ │ - 9626: 0077e030 104 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i32 │ │ │ │ + 9624: 00862588 1224 FUNC GLOBAL DEFAULT 12 qcow2_check_read_snapshot_table │ │ │ │ + 9625: 008d8f2c 1496 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle_members │ │ │ │ + 9626: 0077e078 104 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i32 │ │ │ │ 9627: 005dc604 80 FUNC GLOBAL DEFAULT 12 riscv_cpu_virt_mem_enabled │ │ │ │ 9628: 0031b3c8 8 FUNC GLOBAL DEFAULT 12 pflash_cfi01_get_blk │ │ │ │ 9629: 00da1314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_DELETE_BREAK_EVENT │ │ │ │ 9630: 00dc6bce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_BPR_WRITE_DSTATE │ │ │ │ - 9631: 0095c0d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlPerDirectionOptions │ │ │ │ + 9631: 0095c120 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlPerDirectionOptions │ │ │ │ 9632: 00dc85d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CLOSEFD_DSTATE │ │ │ │ 9633: 00d95cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_ADDR_EVENT │ │ │ │ - 9634: 00983dbc 152 FUNC GLOBAL DEFAULT 12 qnum_to_string │ │ │ │ + 9634: 00983e04 152 FUNC GLOBAL DEFAULT 12 qnum_to_string │ │ │ │ 9635: 00dc657a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_RMV_READ_DSTATE │ │ │ │ - 9636: 0096c1a8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_CONNECTED_arg_members │ │ │ │ + 9636: 0096c1f0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_CONNECTED_arg_members │ │ │ │ 9637: 00d93408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RECEIVED_PACKET_EVENT │ │ │ │ 9638: 002cf5c4 56 FUNC GLOBAL DEFAULT 12 read_u32 │ │ │ │ 9639: 00dc63ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_SIMPLE_REPLY_DSTATE │ │ │ │ 9640: 00dc65ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_VM_STATE_RUNNING_DSTATE │ │ │ │ 9641: 00dc6562 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_PCI_BAR_0_DSTATE │ │ │ │ 9642: 00cb29d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ors │ │ │ │ 9643: 00dc74f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_CHECK_CONDITION_DSTATE │ │ │ │ @@ -9652,477 +9652,477 @@ │ │ │ │ 9648: 00514774 120 FUNC GLOBAL DEFAULT 12 qemu_wait_io_event_common │ │ │ │ 9649: 00dc6a2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CD_READ_SECTOR_CB_DSTATE │ │ │ │ 9650: 00d9d630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_QUEUE_FULL_EVENT │ │ │ │ 9651: 00ce72ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vor_vv_d │ │ │ │ 9652: 002a47a4 196 FUNC GLOBAL DEFAULT 12 helper_gvec_mul64 │ │ │ │ 9653: 00dc7f02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CALC_PAGE_DIRTY_RATE_DSTATE │ │ │ │ 9654: 00dc7c14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_DEVICE_INFO_DSTATE │ │ │ │ - 9655: 0071fb80 8 FUNC GLOBAL DEFAULT 12 qemu_target_pages_to_MiB │ │ │ │ - 9656: 009cc8f8 992 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_dram_event_arg_members │ │ │ │ + 9655: 0071fbc8 8 FUNC GLOBAL DEFAULT 12 qemu_target_pages_to_MiB │ │ │ │ + 9656: 009cc940 992 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_dram_event_arg_members │ │ │ │ 9657: 00dc7f54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_EXEC_OUTGOING_DSTATE │ │ │ │ 9658: 00ce73f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vor_vv_h │ │ │ │ 9659: 00619054 96 FUNC GLOBAL DEFAULT 12 helper_vmax_vx_b │ │ │ │ - 9660: 0073afc0 344 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty │ │ │ │ + 9660: 0073b008 344 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty │ │ │ │ 9661: 00d93ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSIX_USE_VECTOR_FAIL_EVENT │ │ │ │ - 9662: 0096cf74 340 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2_members │ │ │ │ + 9662: 0096cfbc 340 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2_members │ │ │ │ 9663: 00619174 96 FUNC GLOBAL DEFAULT 12 helper_vmax_vx_d │ │ │ │ 9664: 00dc6442 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PR_MANAGER_RUN_DSTATE │ │ │ │ 9665: 00dc7d48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_DISABLE_DSTATE │ │ │ │ 9666: 005ab2d4 132 FUNC GLOBAL DEFAULT 12 replay_get_array_alloc │ │ │ │ - 9667: 008174ac 160 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_transfer │ │ │ │ + 9667: 008174f4 160 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_transfer │ │ │ │ 9668: 00d9d420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PLACE_PAGE_ZERO_EVENT │ │ │ │ - 9669: 0082da88 208 FUNC GLOBAL DEFAULT 12 bdrv_co_snapshot_block_status │ │ │ │ + 9669: 0082dad0 208 FUNC GLOBAL DEFAULT 12 bdrv_co_snapshot_block_status │ │ │ │ 9670: 00dc7cce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_BAR4_WRITE_DSTATE │ │ │ │ 9671: 006190b4 96 FUNC GLOBAL DEFAULT 12 helper_vmax_vx_h │ │ │ │ 9672: 0051a15c 96 FUNC GLOBAL DEFAULT 12 dma_buf_write │ │ │ │ 9673: 002fd6a8 152 FUNC GLOBAL DEFAULT 12 aml_equal │ │ │ │ 9674: 00dc7da0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_PUT_DOMAIN_DSTATE │ │ │ │ 9675: 0062273c 456 FUNC GLOBAL DEFAULT 12 helper_vfwsub_wv_w │ │ │ │ 9676: 00d8cb00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_MEM_WRITE_EVENT │ │ │ │ 9677: 00dc7814 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_READ_DSTATE │ │ │ │ - 9678: 006d420c 400 FUNC GLOBAL DEFAULT 12 vfio_opt_rom_in_denylist │ │ │ │ + 9678: 006d4254 400 FUNC GLOBAL DEFAULT 12 vfio_opt_rom_in_denylist │ │ │ │ 9679: 00d8ad38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_READ_TABLE_CB_EVENT │ │ │ │ 9680: 00d9200c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_NS_READ_EVENT │ │ │ │ 9681: 002a8abc 196 FUNC GLOBAL DEFAULT 12 helper_gvec_lts16 │ │ │ │ 9682: 00c7e954 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_cpudouble │ │ │ │ 9683: 004d7b6c 56 FUNC GLOBAL DEFAULT 12 virtio_bus_cleanup_host_notifier │ │ │ │ 9684: 00ce7370 132 OBJECT GLOBAL DEFAULT 24 helper_info_vor_vv_w │ │ │ │ - 9685: 00944efc 432 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties │ │ │ │ - 9686: 0091e3f4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_target │ │ │ │ + 9685: 00944f44 432 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties │ │ │ │ + 9686: 0091e43c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_target │ │ │ │ 9687: 00d8ddf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_READ_FIFO_EVENT │ │ │ │ - 9688: 0075879c 168 FUNC GLOBAL DEFAULT 12 object_class_get_list_sorted │ │ │ │ + 9688: 007587e4 168 FUNC GLOBAL DEFAULT 12 object_class_get_list_sorted │ │ │ │ 9689: 00d8c374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_SHOW_BUFFER_HEADER_EVENT │ │ │ │ 9690: 00d9288c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_RX_EVENT │ │ │ │ 9691: 00619354 96 FUNC GLOBAL DEFAULT 12 helper_vmulh_vv_b │ │ │ │ 9692: 00619114 96 FUNC GLOBAL DEFAULT 12 helper_vmax_vx_w │ │ │ │ 9693: 00d9e2a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_ADVISE_EVENT │ │ │ │ 9694: 00619474 96 FUNC GLOBAL DEFAULT 12 helper_vmulh_vv_d │ │ │ │ - 9695: 00759fcc 152 FUNC GLOBAL DEFAULT 12 object_set_props │ │ │ │ - 9696: 006eac28 128 FUNC GLOBAL DEFAULT 12 virtio_device_grab_ioeventfd │ │ │ │ + 9695: 0075a014 152 FUNC GLOBAL DEFAULT 12 object_set_props │ │ │ │ + 9696: 006eac70 128 FUNC GLOBAL DEFAULT 12 virtio_device_grab_ioeventfd │ │ │ │ 9697: 00d8db58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_TX_EVENT │ │ │ │ 9698: 00ce8d38 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsne_vv_b │ │ │ │ - 9699: 0077e220 180 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i32 │ │ │ │ - 9700: 00759edc 240 FUNC GLOBAL DEFAULT 12 object_set_propv │ │ │ │ + 9699: 0077e268 180 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i32 │ │ │ │ + 9700: 00759f24 240 FUNC GLOBAL DEFAULT 12 object_set_propv │ │ │ │ 9701: 006193b4 96 FUNC GLOBAL DEFAULT 12 helper_vmulh_vv_h │ │ │ │ 9702: 00dc6dac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_PFD2_CLK_DSTATE │ │ │ │ 9703: 00cf63b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwsub_wv_h │ │ │ │ 9704: 00ce8bac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsne_vv_d │ │ │ │ 9705: 00dc6318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_POLL_ERR_DSTATE │ │ │ │ 9706: 00dc6c12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_READ_DSTATE │ │ │ │ 9707: 00549010 620 FUNC GLOBAL DEFAULT 12 exec_start_outgoing_migration │ │ │ │ 9708: 00ce8cb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsne_vv_h │ │ │ │ 9709: 002d79ec 88 FUNC GLOBAL DEFAULT 12 palette_fill │ │ │ │ 9710: 00d9227c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_WRITE_EVENT │ │ │ │ 9711: 00d987b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_READ_EVENT │ │ │ │ - 9712: 00962450 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciBridgeInfo │ │ │ │ + 9712: 00962498 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciBridgeInfo │ │ │ │ 9713: 00bc610c 2520 OBJECT GLOBAL DEFAULT 21 xthead_opcode_data │ │ │ │ - 9714: 0093d0c0 700 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo_members │ │ │ │ + 9714: 0093d108 700 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo_members │ │ │ │ 9715: 00dc784c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_RESET_DSTATE │ │ │ │ 9716: 00dc790a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_NEW_ACTIVE_LOCALITY_DSTATE │ │ │ │ - 9717: 009cbb84 576 FUNC GLOBAL DEFAULT 12 trace_enable_events │ │ │ │ - 9718: 00747138 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_be_mmu │ │ │ │ - 9719: 007e0db0 496 FUNC GLOBAL DEFAULT 12 qmp_job_resume │ │ │ │ + 9717: 009cbbcc 576 FUNC GLOBAL DEFAULT 12 trace_enable_events │ │ │ │ + 9718: 00747180 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_be_mmu │ │ │ │ + 9719: 007e0df8 496 FUNC GLOBAL DEFAULT 12 qmp_job_resume │ │ │ │ 9720: 00d9d6c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_APPEND_EVENT │ │ │ │ - 9721: 009ad430 300 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_and_lock │ │ │ │ + 9721: 009ad478 300 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_and_lock │ │ │ │ 9722: 00619414 96 FUNC GLOBAL DEFAULT 12 helper_vmulh_vv_w │ │ │ │ 9723: 00cf6334 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwsub_wv_w │ │ │ │ 9724: 00d9a290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_UPDATE_IRQ_EVENT │ │ │ │ - 9725: 0096866c 320 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo │ │ │ │ - 9726: 008cc5b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptionsList │ │ │ │ - 9727: 0097310c 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_password │ │ │ │ + 9725: 009686b4 320 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo │ │ │ │ + 9726: 008cc5f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptionsList │ │ │ │ + 9727: 00973154 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_password │ │ │ │ 9728: 00d9e6a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SYSTEM_SHUTDOWN_REQUEST_EVENT │ │ │ │ 9729: 00ce8c30 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsne_vv_w │ │ │ │ 9730: 00da0df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_START_POSTCOPY_EVENT │ │ │ │ 9731: 0051ce78 8 FUNC GLOBAL DEFAULT 12 hmp_info_qdm │ │ │ │ - 9732: 009ba9d8 20 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ge256 │ │ │ │ + 9732: 009baa20 20 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ge256 │ │ │ │ 9733: 00dc6d8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_WRITE_DSTATE │ │ │ │ 9734: 00dc7850 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_STATUS_READ_DSTATE │ │ │ │ 9735: 00dc696c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_STOP_DSTATE │ │ │ │ - 9736: 00957a2c 516 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus_members │ │ │ │ + 9736: 00957a74 516 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus_members │ │ │ │ 9737: 0049608c 564 FUNC GLOBAL DEFAULT 12 usb_pcap_data │ │ │ │ 9738: 00dc825a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SCANOUT_DISABLE_DSTATE │ │ │ │ 9739: 0029e4d8 424 FUNC GLOBAL DEFAULT 12 float128_minimum_number │ │ │ │ 9740: 00437d34 660 FUNC GLOBAL DEFAULT 12 scsi_req_cancel_async │ │ │ │ - 9741: 008d092c 244 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoList │ │ │ │ - 9742: 0093bf60 256 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions_members │ │ │ │ - 9743: 009c0800 88 FUNC GLOBAL DEFAULT 12 shres_create │ │ │ │ + 9741: 008d0974 244 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoList │ │ │ │ + 9742: 0093bfa8 256 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions_members │ │ │ │ + 9743: 009c0848 88 FUNC GLOBAL DEFAULT 12 shres_create │ │ │ │ 9744: 00dc70fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_IAME_DSTATE │ │ │ │ 9745: 00dc649c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_STARTUP_ERROR_DSTATE │ │ │ │ - 9746: 0098d5a4 216 FUNC GLOBAL DEFAULT 12 qemu_parse_fd │ │ │ │ + 9746: 0098d5ec 216 FUNC GLOBAL DEFAULT 12 qemu_parse_fd │ │ │ │ 9747: 00d8a220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_CMD_OUT_OF_BAND_EVENT │ │ │ │ 9748: 00dc82a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_CLAMPED_RECT_DSTATE │ │ │ │ 9749: 0051a880 164 FUNC GLOBAL DEFAULT 12 memory_mapping_list_free │ │ │ │ - 9750: 0081cb90 1236 FUNC GLOBAL DEFAULT 12 bdrv_commit │ │ │ │ + 9750: 0081cbd8 1236 FUNC GLOBAL DEFAULT 12 bdrv_commit │ │ │ │ 9751: 00dc6804 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_PALETTE_READ_DSTATE │ │ │ │ 9752: 00d9a460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_EVENT │ │ │ │ 9753: 00d920bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_RESET_EVENT │ │ │ │ 9754: 00d8bcc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_CLEAR_SOCKET_EVENT │ │ │ │ 9755: 00dc6f92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_SET_MULTICAST_DSTATE │ │ │ │ - 9756: 00797ea4 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub32_i64 │ │ │ │ + 9756: 00797eec 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub32_i64 │ │ │ │ 9757: 00dc6864 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_OOM_DSTATE │ │ │ │ 9758: 00dc6818 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_BLOCK_MOVE_DSTATE │ │ │ │ 9759: 00dc8276 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_MTT_DSTATE │ │ │ │ 9760: 002a8e84 184 FUNC GLOBAL DEFAULT 12 helper_gvec_lts32 │ │ │ │ 9761: 002945f0 252 FUNC GLOBAL DEFAULT 12 float32_to_int64 │ │ │ │ 9762: 00dc64e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_XATTRCREATE_DSTATE │ │ │ │ 9763: 00d923ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_RNG_WRITE_EVENT │ │ │ │ 9764: 00c7c6c8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint8 │ │ │ │ 9765: 00d903c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_READW_EVENT │ │ │ │ 9766: 00dc8bce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT32_DSTATE │ │ │ │ - 9767: 00937dd0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_closefd │ │ │ │ - 9768: 007276c0 120 FUNC GLOBAL DEFAULT 12 ramblock_set_file_bmap_atomic │ │ │ │ - 9769: 00aeb12c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode_len │ │ │ │ + 9767: 00937e18 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_closefd │ │ │ │ + 9768: 00727708 120 FUNC GLOBAL DEFAULT 12 ramblock_set_file_bmap_atomic │ │ │ │ + 9769: 00aeb17c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode_len │ │ │ │ 9770: 00d8dd88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_READ_EVENT │ │ │ │ - 9771: 0091daf8 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_machines │ │ │ │ - 9772: 00781ca0 172 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i64 │ │ │ │ + 9771: 0091db40 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_machines │ │ │ │ + 9772: 00781ce8 172 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i64 │ │ │ │ 9773: 005620b4 64 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_init │ │ │ │ 9774: 00dc68b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_ENTER_VGA_MODE_DSTATE │ │ │ │ 9775: 002b472c 196 FUNC GLOBAL DEFAULT 12 qemu_display_init │ │ │ │ - 9776: 00798300 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_neg │ │ │ │ + 9776: 00798348 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_neg │ │ │ │ 9777: 00dc703a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_DISABLED_DSTATE │ │ │ │ 9778: 004254ac 340 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_reset │ │ │ │ - 9779: 009c1b50 76 FUNC GLOBAL DEFAULT 12 readline_free │ │ │ │ + 9779: 009c1b98 76 FUNC GLOBAL DEFAULT 12 readline_free │ │ │ │ 9780: 00d8b670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_CANCEL_EVENT │ │ │ │ 9781: 002a569c 196 FUNC GLOBAL DEFAULT 12 helper_gvec_nand │ │ │ │ 9782: 00dc788a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_DUALTIMER_READ_DSTATE │ │ │ │ 9783: 00dc654c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_OVERFLOW_DSTATE │ │ │ │ - 9784: 00926e48 316 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus │ │ │ │ - 9785: 0090ee84 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoArray │ │ │ │ + 9784: 00926e90 316 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus │ │ │ │ + 9785: 0090eecc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoArray │ │ │ │ 9786: 00dc6812 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CG3_WRITE_DSTATE │ │ │ │ - 9787: 00b2d8e8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_2_len │ │ │ │ + 9787: 00b2d938 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_2_len │ │ │ │ 9788: 00dc6d18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_CPRMAN_WRITE_DSTATE │ │ │ │ 9789: 003e78a4 1560 FUNC GLOBAL DEFAULT 12 can_sja_mem_write │ │ │ │ 9790: 00d9ab70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_REMOTE_WAKEUP_EVENT │ │ │ │ 9791: 00cb6520 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchw_le │ │ │ │ 9792: 00d98448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IBEX_SPI_HOST_TRANSFER_EVENT │ │ │ │ 9793: 00dc6a2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_ERROR_DSTATE │ │ │ │ 9794: 00d9a580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_NEXTQH_EVENT │ │ │ │ 9795: 0052e810 280 FUNC GLOBAL DEFAULT 12 create_device_tree │ │ │ │ 9796: 00dc6c2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_LR_ENTRY_DSTATE │ │ │ │ 9797: 00dc62e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_FLUSH_DSTATE │ │ │ │ - 9798: 006eeb10 304 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_map_alloc │ │ │ │ - 9799: 009c26d0 116 FUNC GLOBAL DEFAULT 12 throttle_config │ │ │ │ - 9800: 008cab18 92 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfoList │ │ │ │ + 9798: 006eeb58 304 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_map_alloc │ │ │ │ + 9799: 009c2718 116 FUNC GLOBAL DEFAULT 12 throttle_config │ │ │ │ + 9800: 008cab60 92 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfoList │ │ │ │ 9801: 00dc820a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_QEMU_REQUEST_DSTATE │ │ │ │ 9802: 00dc7d00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_3C3_READ_DSTATE │ │ │ │ 9803: 00dc6c68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_S390_SUPPRESS_AIRQ_DSTATE │ │ │ │ 9804: 002ae1c8 196 FUNC GLOBAL DEFAULT 12 trace_event_set_state_dynamic_init │ │ │ │ 9805: 00501b8c 100 FUNC GLOBAL DEFAULT 12 audio_define_default │ │ │ │ 9806: 00dc7494 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_MSI_DSTATE │ │ │ │ 9807: 005acff4 40 FUNC GLOBAL DEFAULT 12 replay_event_char_read_save │ │ │ │ 9808: 00dc8408 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ADD_DSTATE │ │ │ │ - 9809: 006e549c 20 FUNC GLOBAL DEFAULT 12 virtio_vector_first_queue │ │ │ │ + 9809: 006e54e4 20 FUNC GLOBAL DEFAULT 12 virtio_vector_first_queue │ │ │ │ 9810: 00dc859c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_INCOMING_DSTATE │ │ │ │ 9811: 00d934e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_EVENT │ │ │ │ - 9812: 00969fac 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEventWrapper │ │ │ │ - 9813: 0095bf68 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaPerDirectionOptions │ │ │ │ + 9812: 00969ff4 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEventWrapper │ │ │ │ + 9813: 0095bfb0 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaPerDirectionOptions │ │ │ │ 9814: 004371ac 344 FUNC GLOBAL DEFAULT 12 scsi_req_complete │ │ │ │ 9815: 0033bc78 16 FUNC GLOBAL DEFAULT 12 qdev_get_own_fw_dev_path_from_handler │ │ │ │ 9816: 0061e634 96 FUNC GLOBAL DEFAULT 12 helper_vasub_vx_b │ │ │ │ 9817: 00dc65aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_STS_IOPORT_WRITEB_DSTATE │ │ │ │ 9818: 002ac6e8 120 FUNC GLOBAL DEFAULT 12 qemu_plugin_read_register │ │ │ │ - 9819: 007d31ac 1476 FUNC GLOBAL DEFAULT 12 blk_exp_add │ │ │ │ + 9819: 007d31f4 1476 FUNC GLOBAL DEFAULT 12 blk_exp_add │ │ │ │ 9820: 00501cf0 100 FUNC GLOBAL DEFAULT 12 audio_buffer_frames │ │ │ │ 9821: 0061e754 96 FUNC GLOBAL DEFAULT 12 helper_vasub_vx_d │ │ │ │ 9822: 00dc706a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_DSTATE │ │ │ │ 9823: 00dc83b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CREATE_DSTATE │ │ │ │ 9824: 002ada64 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_resume_cb │ │ │ │ - 9825: 006e4ac8 112 FUNC GLOBAL DEFAULT 12 virtqueue_map │ │ │ │ + 9825: 006e4b10 112 FUNC GLOBAL DEFAULT 12 virtqueue_map │ │ │ │ 9826: 00d9b5f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOEVENTFD_INIT_EVENT │ │ │ │ 9827: 00d8ad88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PROCESS_DISCARDS_FAILED_REGION_EVENT │ │ │ │ - 9828: 00956050 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioStatus │ │ │ │ + 9828: 00956098 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioStatus │ │ │ │ 9829: 00d99e20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_DATA_IN_EVENT │ │ │ │ 9830: 0061e694 96 FUNC GLOBAL DEFAULT 12 helper_vasub_vx_h │ │ │ │ - 9831: 007823d8 340 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i64 │ │ │ │ + 9831: 00782420 340 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i64 │ │ │ │ 9832: 00d98980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_READ_EVENT │ │ │ │ - 9833: 0096164c 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_list_properties │ │ │ │ + 9833: 00961694 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_list_properties │ │ │ │ 9834: 00dc76e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_COMPLETE_NOIRQ_DSTATE │ │ │ │ - 9835: 009b3244 420 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_upgrade │ │ │ │ + 9835: 009b328c 420 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_upgrade │ │ │ │ 9836: 00da244c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUN_POLL_HANDLERS_BEGIN_EVENT │ │ │ │ 9837: 00dc7858 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_NEXT_ALARM_DSTATE │ │ │ │ - 9838: 00903c6c 328 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText │ │ │ │ + 9838: 00903cb4 328 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText │ │ │ │ 9839: 00dc7262 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_MII_READ_REG_DSTATE │ │ │ │ 9840: 00dc7744 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_DATA_ENGINE_IDLE_DSTATE │ │ │ │ - 9841: 00869854 304 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp_by_id_or_name │ │ │ │ - 9842: 009d54bc 8 FUNC GLOBAL DEFAULT 12 vu_queue_notify │ │ │ │ - 9843: 0096f0a0 320 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent │ │ │ │ + 9841: 0086989c 304 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp_by_id_or_name │ │ │ │ + 9842: 009d5504 8 FUNC GLOBAL DEFAULT 12 vu_queue_notify │ │ │ │ + 9843: 0096f0e8 320 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent │ │ │ │ 9844: 00299350 244 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8_round_to_zero │ │ │ │ 9845: 002eaa28 192 FUNC GLOBAL DEFAULT 12 v9fs_get_xattr │ │ │ │ 9846: 00dc6744 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_BAUDRATE_CHANGE_DSTATE │ │ │ │ 9847: 00d84a88 196 OBJECT GLOBAL DEFAULT 24 bdrv_runtime_opts │ │ │ │ 9848: 00dc7f92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_INIT_RANGE_DSTATE │ │ │ │ - 9849: 00745350 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_be │ │ │ │ + 9849: 00745398 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_be │ │ │ │ 9850: 00dc60e9 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_c │ │ │ │ 9851: 00dc7606 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_GET_CMD_DSTATE │ │ │ │ 9852: 00d9e090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_BAD_EVENT │ │ │ │ 9853: 00dc6898 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_READ_UNEXPECTED_DSTATE │ │ │ │ - 9854: 00717f78 100 FUNC GLOBAL DEFAULT 12 qemu_map_ram_ptr │ │ │ │ + 9854: 00717fc0 100 FUNC GLOBAL DEFAULT 12 qemu_map_ram_ptr │ │ │ │ 9855: 00d0516c 132 OBJECT GLOBAL DEFAULT 24 helper_info_divs_i128 │ │ │ │ 9856: 0061e6f4 96 FUNC GLOBAL DEFAULT 12 helper_vasub_vx_w │ │ │ │ 9857: 00dc73ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_CB_DSTATE │ │ │ │ 9858: 00642e90 184 FUNC GLOBAL DEFAULT 12 helper_unzip │ │ │ │ - 9859: 006e5c24 120 FUNC GLOBAL DEFAULT 12 virtio_delete_queue │ │ │ │ + 9859: 006e5c6c 120 FUNC GLOBAL DEFAULT 12 virtio_delete_queue │ │ │ │ 9860: 00dc7308 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_PRPLIST_ENT_DSTATE │ │ │ │ 9861: 00dc67de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_BITS_PPI_DSTATE │ │ │ │ 9862: 00d97bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_DIAG_READ_EVENT │ │ │ │ 9863: 00dc7640 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_DSTATE │ │ │ │ - 9864: 007326c8 320 FUNC GLOBAL DEFAULT 12 tcg_exec_realizefn │ │ │ │ + 9864: 00732710 320 FUNC GLOBAL DEFAULT 12 tcg_exec_realizefn │ │ │ │ 9865: 002f5d4c 336 FUNC GLOBAL DEFAULT 12 v9fs_device_unrealize_common │ │ │ │ 9866: 00dc7428 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVRAM_READ_DSTATE │ │ │ │ - 9867: 006ebaa8 152 FUNC GLOBAL DEFAULT 12 virtio_config_readb │ │ │ │ - 9868: 008c2334 16 FUNC GLOBAL DEFAULT 12 monitor_can_read │ │ │ │ + 9867: 006ebaf0 152 FUNC GLOBAL DEFAULT 12 virtio_config_readb │ │ │ │ + 9868: 008c237c 16 FUNC GLOBAL DEFAULT 12 monitor_can_read │ │ │ │ 9869: 00581bdc 188 FUNC GLOBAL DEFAULT 12 hmp_logfile │ │ │ │ - 9870: 0099e0ac 96 FUNC GLOBAL DEFAULT 12 notifier_list_notify │ │ │ │ + 9870: 0099e0f4 96 FUNC GLOBAL DEFAULT 12 notifier_list_notify │ │ │ │ 9871: 002b2480 444 FUNC GLOBAL DEFAULT 12 dpy_gfx_replace_surface │ │ │ │ 9872: 00da1200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_OBJECT_ADD_EVENT │ │ │ │ - 9873: 0084f0fc 368 FUNC GLOBAL DEFAULT 12 qcow2_get_persistent_dirty_bitmap_size │ │ │ │ + 9873: 0084f144 368 FUNC GLOBAL DEFAULT 12 qcow2_get_persistent_dirty_bitmap_size │ │ │ │ 9874: 00dc60cb 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_export_c │ │ │ │ 9875: 00d9a9b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_EVENT │ │ │ │ 9876: 00d8ee38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SCRATCH_WRITE_EVENT │ │ │ │ - 9877: 009b153c 152 FUNC GLOBAL DEFAULT 12 event_notifier_set_handler │ │ │ │ + 9877: 009b1584 152 FUNC GLOBAL DEFAULT 12 event_notifier_set_handler │ │ │ │ 9878: 00dc69d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_FUA_DSTATE │ │ │ │ 9879: 00bd2898 52 OBJECT GLOBAL DEFAULT 21 vmstate_ne2000 │ │ │ │ 9880: 00ce95fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfadd_vv_d │ │ │ │ 9881: 00dc7c9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_EXIT_DSTATE │ │ │ │ - 9882: 0088d48c 136 FUNC GLOBAL DEFAULT 12 qed_write_l2_table │ │ │ │ - 9883: 006ebc38 248 FUNC GLOBAL DEFAULT 12 virtio_config_readl │ │ │ │ + 9882: 0088d4d4 136 FUNC GLOBAL DEFAULT 12 qed_write_l2_table │ │ │ │ + 9883: 006ebc80 248 FUNC GLOBAL DEFAULT 12 virtio_config_readl │ │ │ │ 9884: 00ce9704 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfadd_vv_h │ │ │ │ - 9885: 00950c34 324 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest_members │ │ │ │ + 9885: 00950c7c 324 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest_members │ │ │ │ 9886: 0052f338 232 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_string │ │ │ │ 9887: 00dc6c38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_ACKNOWLEDGE_IRQ_DSTATE │ │ │ │ 9888: 00d8c9b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_INVALID_REVISION_EVENT │ │ │ │ 9889: 004d5268 304 FUNC GLOBAL DEFAULT 12 vfio_multifd_switchover_start │ │ │ │ 9890: 00d9a820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_FIELDS_EVENT │ │ │ │ - 9891: 00938aac 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_fdsets │ │ │ │ - 9892: 007de20c 132 FUNC GLOBAL DEFAULT 12 qmp_block_job_change │ │ │ │ + 9891: 00938af4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_fdsets │ │ │ │ + 9892: 007de254 132 FUNC GLOBAL DEFAULT 12 qmp_block_job_change │ │ │ │ 9893: 0041ed74 288 FUNC GLOBAL DEFAULT 12 pci_del_capability │ │ │ │ 9894: 00d95af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COPY_SOURCE_RANGE_EVENT │ │ │ │ - 9895: 0095e910 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions_members │ │ │ │ + 9895: 0095e958 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions_members │ │ │ │ 9896: 005fda1c 1900 FUNC GLOBAL DEFAULT 12 helper_vlm_v │ │ │ │ - 9897: 006ebb40 248 FUNC GLOBAL DEFAULT 12 virtio_config_readw │ │ │ │ + 9897: 006ebb88 248 FUNC GLOBAL DEFAULT 12 virtio_config_readw │ │ │ │ 9898: 00d8ca80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_POST_LOAD_EVENT │ │ │ │ 9899: 00cb121c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt16 │ │ │ │ 9900: 005aa49c 160 FUNC GLOBAL DEFAULT 12 replay_start │ │ │ │ 9901: 002a9234 216 FUNC GLOBAL DEFAULT 12 helper_gvec_lts64 │ │ │ │ - 9902: 007346d0 156 FUNC GLOBAL DEFAULT 12 cpu_unwind_state_data │ │ │ │ + 9902: 00734718 156 FUNC GLOBAL DEFAULT 12 cpu_unwind_state_data │ │ │ │ 9903: 00ce9680 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfadd_vv_w │ │ │ │ 9904: 00dc7154 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_INTERRUPT_SET_DSTATE │ │ │ │ 9905: 00d9b808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_VENDOR_ID_EVENT │ │ │ │ 9906: 0055d4cc 36 FUNC GLOBAL DEFAULT 12 migrate_mapped_ram │ │ │ │ 9907: 00463210 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_task_mgmt_reply_endianness │ │ │ │ - 9908: 0070d870 12 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion_overlap │ │ │ │ + 9908: 0070d8b8 12 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion_overlap │ │ │ │ 9909: 00cf5e90 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwadd_vv_h │ │ │ │ 9910: 00544cf4 456 FUNC GLOBAL DEFAULT 12 cpr_save_fd │ │ │ │ - 9911: 0077f0bc 120 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i32 │ │ │ │ + 9911: 0077f104 120 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i32 │ │ │ │ 9912: 00dc8244 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_KEYCODES_DSTATE │ │ │ │ - 9913: 0081b8cc 288 FUNC GLOBAL DEFAULT 12 block_copy │ │ │ │ + 9913: 0081b914 288 FUNC GLOBAL DEFAULT 12 block_copy │ │ │ │ 9914: 00dc666c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_CONNECT_DSTATE │ │ │ │ 9915: 00dc7b54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_GUEST_BUG_DSTATE │ │ │ │ 9916: 00d99e90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_CLEAR_PORT_FEATURE_EVENT │ │ │ │ 9917: 00dc7dbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DEVICE_STATUS_DSTATE │ │ │ │ - 9918: 0098d550 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz_metric │ │ │ │ + 9918: 0098d598 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz_metric │ │ │ │ 9919: 002fffd0 148 FUNC GLOBAL DEFAULT 12 acpi_add_table │ │ │ │ 9920: 00dc75c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DSTATE │ │ │ │ 9921: 00dc7838 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_TIMER_WRITE_DSTATE │ │ │ │ 9922: 00dc623a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_COMPLETE_COMMAND_DSTATE │ │ │ │ 9923: 00dc6208 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_HANDSHAKE_DSTATE │ │ │ │ - 9924: 009cb798 8 FUNC GLOBAL DEFAULT 12 qcrypto_random_init │ │ │ │ + 9924: 009cb7e0 8 FUNC GLOBAL DEFAULT 12 qcrypto_random_init │ │ │ │ 9925: 0025f850 108 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits_common │ │ │ │ - 9926: 0070d87c 352 FUNC GLOBAL DEFAULT 12 memory_region_del_subregion │ │ │ │ + 9926: 0070d8c4 352 FUNC GLOBAL DEFAULT 12 memory_region_del_subregion │ │ │ │ 9927: 00cf5e0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwadd_vv_w │ │ │ │ 9928: 002cf5fc 44 FUNC GLOBAL DEFAULT 12 start_client_init │ │ │ │ - 9929: 006e780c 40 FUNC GLOBAL DEFAULT 12 virtio_queue_set_addr │ │ │ │ - 9930: 00967ecc 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper_members │ │ │ │ + 9929: 006e7854 40 FUNC GLOBAL DEFAULT 12 virtio_queue_set_addr │ │ │ │ + 9930: 00967f14 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper_members │ │ │ │ 9931: 003e2c34 48 FUNC GLOBAL DEFAULT 12 fp_port_free │ │ │ │ 9932: 00dc6462 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_XRUN_IN_DSTATE │ │ │ │ 9933: 00d9d4d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_EVENT │ │ │ │ 9934: 005ae920 188 FUNC GLOBAL DEFAULT 12 hmp_replay_break │ │ │ │ 9935: 00da1458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRACE_EVENT_SET_STATE_EVENT │ │ │ │ 9936: 00d8b038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_CANCEL_EVENT │ │ │ │ 9937: 00d9607c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XLNX_ZYNQMP_RTC_GETTIME_EVENT │ │ │ │ 9938: 00dc84f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_JIT_DSTATE │ │ │ │ 9939: 005011a4 228 FUNC GLOBAL DEFAULT 12 audio_set_volume_out │ │ │ │ - 9940: 009969a8 28 FUNC GLOBAL DEFAULT 12 module_allow_arch │ │ │ │ - 9941: 0081427c 140 FUNC GLOBAL DEFAULT 12 blk_get_perm │ │ │ │ + 9940: 009969f0 28 FUNC GLOBAL DEFAULT 12 module_allow_arch │ │ │ │ + 9941: 008142c4 140 FUNC GLOBAL DEFAULT 12 blk_get_perm │ │ │ │ 9942: 00da206c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_READ_CONFIG_EVENT │ │ │ │ 9943: 0027fd64 200 FUNC GLOBAL DEFAULT 12 floatx80_add │ │ │ │ - 9944: 00983d08 180 FUNC GLOBAL DEFAULT 12 qnum_get_double │ │ │ │ + 9944: 00983d50 180 FUNC GLOBAL DEFAULT 12 qnum_get_double │ │ │ │ 9945: 005ecfd4 168 FUNC GLOBAL DEFAULT 12 helper_csrw_i128 │ │ │ │ 9946: 00da1b48 8 OBJECT GLOBAL DEFAULT 24 qnull_ │ │ │ │ 9947: 00d95cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DMA_READ_EVENT │ │ │ │ 9948: 005ed2e4 564 FUNC GLOBAL DEFAULT 12 helper_sret │ │ │ │ 9949: 00dc8c40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FAST_PATH_SUCCESS_DSTATE │ │ │ │ 9950: 004143d4 468 FUNC GLOBAL DEFAULT 12 fw_cfg_init_mem_wide │ │ │ │ - 9951: 0096474c 432 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort_members │ │ │ │ + 9951: 00964794 432 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort_members │ │ │ │ 9952: 0027f6e8 572 FUNC GLOBAL DEFAULT 12 float64_sub │ │ │ │ 9953: 00c87ba0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pcie_link_speed │ │ │ │ 9954: 00d9aca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_HEAD_OFFSET_EVENT │ │ │ │ 9955: 00dc8678 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_YANK_DSTATE │ │ │ │ - 9956: 00991748 732 FUNC GLOBAL DEFAULT 12 qemu_write_pidfile │ │ │ │ + 9956: 00991790 732 FUNC GLOBAL DEFAULT 12 qemu_write_pidfile │ │ │ │ 9957: 006039f0 108 FUNC GLOBAL DEFAULT 12 helper_vle32ff_v │ │ │ │ 9958: 002aec58 384 FUNC GLOBAL DEFAULT 12 hmp_qom_get │ │ │ │ 9959: 00cebb1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmaxu_vs_b │ │ │ │ - 9960: 00780d54 204 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i32 │ │ │ │ + 9960: 00780d9c 204 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i32 │ │ │ │ 9961: 004155f8 212 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_init │ │ │ │ - 9962: 00798230 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umax │ │ │ │ + 9962: 00798278 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umax │ │ │ │ 9963: 00ceb990 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmaxu_vs_d │ │ │ │ - 9964: 0099a914 256 FUNC GLOBAL DEFAULT 12 find_next_zero_bit │ │ │ │ - 9965: 008d9b14 324 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits │ │ │ │ + 9964: 0099a95c 256 FUNC GLOBAL DEFAULT 12 find_next_zero_bit │ │ │ │ + 9965: 008d9b5c 324 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits │ │ │ │ 9966: 00dc8bf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_CHECK_STRUCT_DSTATE │ │ │ │ 9967: 005dc590 116 FUNC GLOBAL DEFAULT 12 riscv_pm_get_virt_pmm │ │ │ │ 9968: 00d04fe0 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes64esm │ │ │ │ - 9969: 008138fc 256 FUNC GLOBAL DEFAULT 12 blk_by_name │ │ │ │ + 9969: 00813944 256 FUNC GLOBAL DEFAULT 12 blk_by_name │ │ │ │ 9970: 00ceba98 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmaxu_vs_h │ │ │ │ 9971: 004f913c 1812 FUNC GLOBAL DEFAULT 12 hmp_virtio_status │ │ │ │ 9972: 00db53c0 64 OBJECT GLOBAL DEFAULT 25 replay_state │ │ │ │ 9973: 00d9e880 564 OBJECT GLOBAL DEFAULT 24 ui_trace_events │ │ │ │ - 9974: 009afe48 8 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule_idle │ │ │ │ + 9974: 009afe90 8 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule_idle │ │ │ │ 9975: 00d94748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_CAN_RECV_DISABLED_EVENT │ │ │ │ 9976: 00dc8480 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COMMANDS_DSTATE │ │ │ │ 9977: 00d843f8 24 OBJECT GLOBAL DEFAULT 24 qio_channel_buffer_source_funcs │ │ │ │ 9978: 00dc859a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_INCOMING_DSTATE │ │ │ │ 9979: 00d936b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_DESCRIPTOR_EVENT │ │ │ │ 9980: 00d9aa10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_PKT_FLAGS_EVENT │ │ │ │ 9981: 0042e788 160 FUNC GLOBAL DEFAULT 12 pci_bridge_dev_unplug_cb │ │ │ │ - 9982: 006f6fd8 36 FUNC GLOBAL DEFAULT 12 vhost_svq_free │ │ │ │ + 9982: 006f7020 36 FUNC GLOBAL DEFAULT 12 vhost_svq_free │ │ │ │ 9983: 00cb1198 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt32 │ │ │ │ - 9984: 008db3ac 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDetectZeroesOptions │ │ │ │ + 9984: 008db3f4 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDetectZeroesOptions │ │ │ │ 9985: 00ceba14 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmaxu_vs_w │ │ │ │ 9986: 00522a60 84 FUNC GLOBAL DEFAULT 12 qemu_system_suspend_request │ │ │ │ 9987: 00da234c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_ADD_WATCH_EVENT │ │ │ │ 9988: 00500a54 180 FUNC GLOBAL DEFAULT 12 AUD_register_card │ │ │ │ 9989: 00dc60da 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_dump_c │ │ │ │ - 9990: 007dcf44 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_backup │ │ │ │ - 9991: 008e6ad0 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs │ │ │ │ + 9990: 007dcf8c 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_backup │ │ │ │ + 9991: 008e6b18 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs │ │ │ │ 9992: 00dc702c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_KICK_DSTATE │ │ │ │ 9993: 00dc8386 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_REMOVE_MEDIUM_DSTATE │ │ │ │ 9994: 00dc7ff6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_RECEIVED_DSTATE │ │ │ │ - 9995: 00793f9c 60 FUNC GLOBAL DEFAULT 12 simd_desc │ │ │ │ - 9996: 007e8470 272 FUNC GLOBAL DEFAULT 12 bdrv_close_all │ │ │ │ + 9995: 00793fe4 60 FUNC GLOBAL DEFAULT 12 simd_desc │ │ │ │ + 9996: 007e84b8 272 FUNC GLOBAL DEFAULT 12 bdrv_close_all │ │ │ │ 9997: 0030fd70 108 FUNC GLOBAL DEFAULT 12 hda_codec_bus_init │ │ │ │ 9998: 00dc6912 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZ_LED_READ_DSTATE │ │ │ │ - 9999: 0098a884 240 FUNC GLOBAL DEFAULT 12 qdict_join │ │ │ │ - 10000: 0096a008 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEventWrapper │ │ │ │ + 9999: 0098a8cc 240 FUNC GLOBAL DEFAULT 12 qdict_join │ │ │ │ + 10000: 0096a050 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEventWrapper │ │ │ │ 10001: 00dc8af0 4 OBJECT GLOBAL DEFAULT 25 mloop │ │ │ │ 10002: 00c80ed0 12 OBJECT GLOBAL DEFAULT 21 OnOffAuto_lookup │ │ │ │ - 10003: 009a6f54 316 FUNC GLOBAL DEFAULT 12 qht_resize │ │ │ │ + 10003: 009a6f9c 316 FUNC GLOBAL DEFAULT 12 qht_resize │ │ │ │ 10004: 00288fd8 5616 FUNC GLOBAL DEFAULT 12 bfloat16_muladd │ │ │ │ 10005: 00d8b344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_EVENT_EVENT │ │ │ │ - 10006: 0095e324 492 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions_members │ │ │ │ + 10006: 0095e36c 492 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions_members │ │ │ │ 10007: 00cb100c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le16 │ │ │ │ - 10008: 0096c71c 320 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo_members │ │ │ │ + 10008: 0096c764 320 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo_members │ │ │ │ 10009: 00dc6115 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_audio_c │ │ │ │ 10010: 0061d5b4 96 FUNC GLOBAL DEFAULT 12 helper_vsadd_vv_b │ │ │ │ - 10011: 0073b118 2444 FUNC GLOBAL DEFAULT 12 tlb_set_page_full │ │ │ │ - 10012: 009a3800 36 FUNC GLOBAL DEFAULT 12 rcu_disable_atfork │ │ │ │ + 10011: 0073b160 2444 FUNC GLOBAL DEFAULT 12 tlb_set_page_full │ │ │ │ + 10012: 009a3848 36 FUNC GLOBAL DEFAULT 12 rcu_disable_atfork │ │ │ │ 10013: 0061d6d4 96 FUNC GLOBAL DEFAULT 12 helper_vsadd_vv_d │ │ │ │ - 10014: 007b62c0 232 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_to_disk_endian │ │ │ │ + 10014: 007b6308 232 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_to_disk_endian │ │ │ │ 10015: 00cb0000 0 NOTYPE WEAK DEFAULT 24 data_start │ │ │ │ 10016: 00dc67b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_DISPLAY_MODE_DSTATE │ │ │ │ 10017: 00d990b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_INVALID_TRANS_CODE_EVENT │ │ │ │ 10018: 00dc8396 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_PR_MANAGERS_DSTATE │ │ │ │ 10019: 0061d614 96 FUNC GLOBAL DEFAULT 12 helper_vsadd_vv_h │ │ │ │ - 10020: 006d56b4 212 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_finalize │ │ │ │ - 10021: 008cea48 244 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd_members │ │ │ │ + 10020: 006d56fc 212 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_finalize │ │ │ │ + 10021: 008cea90 244 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd_members │ │ │ │ 10022: 0027f19c 8 FUNC GLOBAL DEFAULT 12 float16_sub │ │ │ │ - 10023: 009341f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfo │ │ │ │ + 10023: 0093423c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfo │ │ │ │ 10024: 00d8b3f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_RE_EVENT │ │ │ │ - 10025: 00744898 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_be_mmu │ │ │ │ - 10026: 009aeba4 268 FUNC GLOBAL DEFAULT 12 uffd_change_protection │ │ │ │ + 10025: 007448e0 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_be_mmu │ │ │ │ + 10026: 009aebec 268 FUNC GLOBAL DEFAULT 12 uffd_change_protection │ │ │ │ 10027: 002bad40 128 FUNC GLOBAL DEFAULT 12 qemu_pixman_get_format │ │ │ │ 10028: 0060606c 808 FUNC GLOBAL DEFAULT 12 helper_vl8re16_v │ │ │ │ 10029: 00d96ef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_QUEUE_CMD_EVENT │ │ │ │ - 10030: 0092af18 192 FUNC GLOBAL DEFAULT 12 visit_type_TimeUnit │ │ │ │ + 10030: 0092af60 192 FUNC GLOBAL DEFAULT 12 visit_type_TimeUnit │ │ │ │ 10031: 00dc735e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_WRITE_DSTATE │ │ │ │ - 10032: 00750878 948 FUNC GLOBAL DEFAULT 12 qdev_set_parent_bus │ │ │ │ + 10032: 007508c0 948 FUNC GLOBAL DEFAULT 12 qdev_set_parent_bus │ │ │ │ 10033: 00da1b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_COMPARISON_EVENT │ │ │ │ 10034: 00d967f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_IOCTL_SGIO_COMMAND_EVENT │ │ │ │ 10035: 00d9c530 92 OBJECT GLOBAL DEFAULT 24 hw_watchdog_trace_events │ │ │ │ 10036: 00dc865a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRANSACTION_DSTATE │ │ │ │ 10037: 00d8f9b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_IRQ_RAISE_EVENT │ │ │ │ 10038: 002b95bc 248 FUNC GLOBAL DEFAULT 12 qemu_input_queue_mtt │ │ │ │ 10039: 004274cc 116 FUNC GLOBAL DEFAULT 12 shpc_free │ │ │ │ 10040: 00c8193c 12 OBJECT GLOBAL DEFAULT 21 NetworkAddressFamily_lookup │ │ │ │ - 10041: 007515dc 52 FUNC GLOBAL DEFAULT 12 qdev_del_unplug_blocker │ │ │ │ + 10041: 00751624 52 FUNC GLOBAL DEFAULT 12 qdev_del_unplug_blocker │ │ │ │ 10042: 00dc6c66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_SET_IRQ_DSTATE │ │ │ │ - 10043: 0072dbf8 280 FUNC GLOBAL DEFAULT 12 semihost_sys_poll_one │ │ │ │ + 10043: 0072dc40 280 FUNC GLOBAL DEFAULT 12 semihost_sys_poll_one │ │ │ │ 10044: 0061d674 96 FUNC GLOBAL DEFAULT 12 helper_vsadd_vv_w │ │ │ │ 10045: 00dc6d38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_WPROTECT_WRITE_DSTATE │ │ │ │ 10046: 00dc6924 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_EXEC_CYCLE_DSTATE │ │ │ │ 10047: 00cf0d9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmax_vf_d │ │ │ │ - 10048: 00722260 20 FUNC GLOBAL DEFAULT 12 precopy_infrastructure_init │ │ │ │ - 10049: 00952e78 192 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventState │ │ │ │ + 10048: 007222a8 20 FUNC GLOBAL DEFAULT 12 precopy_infrastructure_init │ │ │ │ + 10049: 00952ec0 192 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventState │ │ │ │ 10050: 00dc786e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_IRQ_ACK_DSTATE │ │ │ │ 10051: 0041d96c 108 FUNC GLOBAL DEFAULT 12 pci_bus_set_route_irq_fn │ │ │ │ 10052: 00ce371c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsm3me_vv │ │ │ │ 10053: 00601d14 656 FUNC GLOBAL DEFAULT 12 helper_vsxei16_16_v │ │ │ │ 10054: 00cf0ea4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmax_vf_h │ │ │ │ 10055: 00dc7434 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSIX_WRITE_CONFIG_DSTATE │ │ │ │ 10056: 00ce4f58 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlse8_v │ │ │ │ - 10057: 00821588 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_name │ │ │ │ - 10058: 0096f2bc 332 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper │ │ │ │ + 10057: 008215d0 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_name │ │ │ │ + 10058: 0096f304 332 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper │ │ │ │ 10059: 00d8c6f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_CREATE_EVENT │ │ │ │ 10060: 00dc8426 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DSTATE │ │ │ │ 10061: 00d97744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_LIST_QUERY_EVENT │ │ │ │ - 10062: 00903a10 192 FUNC GLOBAL DEFAULT 12 visit_type_HostMemPolicy │ │ │ │ + 10062: 00903a58 192 FUNC GLOBAL DEFAULT 12 visit_type_HostMemPolicy │ │ │ │ 10063: 00d8ec78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_FENCE_RESP_EVENT │ │ │ │ 10064: 00cf1558 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfslide1down_vf_d │ │ │ │ - 10065: 00783cf0 220 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i64 │ │ │ │ - 10066: 008dad60 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_finalize_arg_members │ │ │ │ + 10065: 00783d38 220 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i64 │ │ │ │ + 10066: 008dada8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_finalize_arg_members │ │ │ │ 10067: 00d02bc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fnmadd_d │ │ │ │ 10068: 00cf1660 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfslide1down_vf_h │ │ │ │ - 10069: 007deea0 324 FUNC GLOBAL DEFAULT 12 qmp_query_block_jobs │ │ │ │ + 10069: 007deee8 324 FUNC GLOBAL DEFAULT 12 qmp_query_block_jobs │ │ │ │ 10070: 00dc7dc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_DSTATE │ │ │ │ - 10071: 008d07ec 320 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo │ │ │ │ + 10071: 008d0834 320 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo │ │ │ │ 10072: 00dc7892 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_WRITE_DSTATE │ │ │ │ 10073: 00532c30 100 FUNC GLOBAL DEFAULT 12 cryptodev_backend_free_client │ │ │ │ 10074: 00dc704c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_DESC_DSTATE │ │ │ │ 10075: 00d93e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGBVF_WRITE_CONFIG_EVENT │ │ │ │ - 10076: 009aa6c0 240 FUNC GLOBAL DEFAULT 12 stat64_add32_carry │ │ │ │ + 10076: 009aa708 240 FUNC GLOBAL DEFAULT 12 stat64_add32_carry │ │ │ │ 10077: 00d02c4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fnmadd_h │ │ │ │ 10078: 003e60ac 96 FUNC GLOBAL DEFAULT 12 world_alloc │ │ │ │ 10079: 00cf0e20 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmax_vf_w │ │ │ │ - 10080: 0094b010 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_watchdog_set_action_arg_members │ │ │ │ + 10080: 0094b058 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_watchdog_set_action_arg_members │ │ │ │ 10081: 00dc7d56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_ENABLE_DSTATE │ │ │ │ 10082: 00da12a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_EVENT │ │ │ │ 10083: 00dc7d02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_WRITE_DSTATE │ │ │ │ 10084: 004bce14 536 FUNC GLOBAL DEFAULT 12 usb_msd_transfer_data │ │ │ │ - 10085: 008c44c8 228 FUNC GLOBAL DEFAULT 12 qmp_query_commands │ │ │ │ - 10086: 00734130 128 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range │ │ │ │ + 10085: 008c4510 228 FUNC GLOBAL DEFAULT 12 qmp_query_commands │ │ │ │ + 10086: 00734178 128 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range │ │ │ │ 10087: 002a3594 44 FUNC GLOBAL DEFAULT 12 cpu_loop_exit │ │ │ │ 10088: 00dc6ce2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_MMR_DSTATE │ │ │ │ 10089: 00d02b44 132 OBJECT GLOBAL DEFAULT 24 helper_info_fnmadd_s │ │ │ │ 10090: 003e2174 376 FUNC GLOBAL DEFAULT 12 desc_ring_post_desc │ │ │ │ 10091: 00cf15dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfslide1down_vf_w │ │ │ │ - 10092: 0092214c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hv_balloon_status_report │ │ │ │ + 10092: 00922194 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hv_balloon_status_report │ │ │ │ 10093: 00d9b7d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_SUB_DEVICE_ID_EVENT │ │ │ │ 10094: 00dc6148 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_NEW_DSTATE │ │ │ │ 10095: 0043824c 684 FUNC GLOBAL DEFAULT 12 scsi_bus_set_ua │ │ │ │ - 10096: 008af9a4 524 FUNC GLOBAL DEFAULT 12 blk_flush │ │ │ │ + 10096: 008af9ec 524 FUNC GLOBAL DEFAULT 12 blk_flush │ │ │ │ 10097: 00412c44 1452 FUNC GLOBAL DEFAULT 12 fw_cfg_add_file_callback │ │ │ │ - 10098: 0093b7cc 432 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions_members │ │ │ │ + 10098: 0093b814 432 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions_members │ │ │ │ 10099: 00cb0f88 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le32 │ │ │ │ 10100: 00dc69b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_DMA_PREPARE_BUF_FAIL_DSTATE │ │ │ │ 10101: 00dc640e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_FINISH_DSTATE │ │ │ │ - 10102: 00822260 164 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get │ │ │ │ - 10103: 00993e80 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_lock_impl │ │ │ │ + 10102: 008222a8 164 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get │ │ │ │ + 10103: 00993ec8 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_lock_impl │ │ │ │ 10104: 00dc6dca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_NONSEC_DSTATE │ │ │ │ - 10105: 00741ac8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminb │ │ │ │ + 10105: 00741b10 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminb │ │ │ │ 10106: 002a724c 180 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr8v │ │ │ │ - 10107: 00785b84 244 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i64 │ │ │ │ - 10108: 0098f010 156 FUNC GLOBAL DEFAULT 12 aio_prepare │ │ │ │ - 10109: 009117f0 192 FUNC GLOBAL DEFAULT 12 visit_type_JobType │ │ │ │ + 10107: 00785bcc 244 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i64 │ │ │ │ + 10108: 0098f058 156 FUNC GLOBAL DEFAULT 12 aio_prepare │ │ │ │ + 10109: 00911838 192 FUNC GLOBAL DEFAULT 12 visit_type_JobType │ │ │ │ 10110: 00dc79a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_INTERFACE_DSTATE │ │ │ │ - 10111: 00822768 172 FUNC GLOBAL DEFAULT 12 bdrv_restore_dirty_bitmap │ │ │ │ + 10111: 008227b0 172 FUNC GLOBAL DEFAULT 12 bdrv_restore_dirty_bitmap │ │ │ │ 10112: 005b4808 152 FUNC GLOBAL DEFAULT 12 qemu_plugin_request_time_control │ │ │ │ - 10113: 00ba83e4 256 OBJECT GLOBAL DEFAULT 14 AES_isbox │ │ │ │ - 10114: 0074a340 244 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSectionList │ │ │ │ + 10113: 00ba843c 256 OBJECT GLOBAL DEFAULT 14 AES_isbox │ │ │ │ + 10114: 0074a388 244 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSectionList │ │ │ │ 10115: 00dc7994 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_BAD_TOKEN_DSTATE │ │ │ │ 10116: 00316dd4 500 FUNC GLOBAL DEFAULT 12 blkconf_geometry │ │ │ │ - 10117: 00989510 112 FUNC GLOBAL DEFAULT 12 json_token │ │ │ │ + 10117: 00989558 112 FUNC GLOBAL DEFAULT 12 json_token │ │ │ │ 10118: 00d9fdcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_NAMED_BLOCK_NODES_EVENT │ │ │ │ 10119: 00dc6d46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_TIME_DSTATE │ │ │ │ 10120: 004a74a8 884 FUNC GLOBAL DEFAULT 12 ehci_reset │ │ │ │ 10121: 00dc755a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_TRANSFER_DATA_DSTATE │ │ │ │ 10122: 00d97f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_UNLOCK_EVENT │ │ │ │ 10123: 00d9236c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_UPDATE_DUTY_EVENT │ │ │ │ 10124: 003e266c 48 FUNC GLOBAL DEFAULT 12 desc_ring_reset │ │ │ │ @@ -10130,1116 +10130,1116 @@ │ │ │ │ 10126: 002fc32c 20 FUNC GLOBAL DEFAULT 12 aml_add │ │ │ │ 10127: 00dc780e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_WRITE_DSTATE │ │ │ │ 10128: 00dc7b5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_RESUME_DSTATE │ │ │ │ 10129: 00cb1114 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt64 │ │ │ │ 10130: 00d8f754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_NOLIST_EVENT │ │ │ │ 10131: 0057d574 752 FUNC GLOBAL DEFAULT 12 rdma_block_notification_handle │ │ │ │ 10132: 002b4d90 336 FUNC GLOBAL DEFAULT 12 cursor_print_ascii_art │ │ │ │ - 10133: 00901990 1044 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_write │ │ │ │ - 10134: 00916368 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_machines_arg_members │ │ │ │ - 10135: 007bdce8 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_octet_str │ │ │ │ - 10136: 008cf3f0 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper │ │ │ │ + 10133: 009019d8 1044 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_write │ │ │ │ + 10134: 009163b0 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_machines_arg_members │ │ │ │ + 10135: 007bdd30 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_octet_str │ │ │ │ + 10136: 008cf438 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper │ │ │ │ 10137: 00d97074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SEND_RSP_EVENT │ │ │ │ - 10138: 0072b870 360 FUNC GLOBAL DEFAULT 12 get_monitor_def │ │ │ │ + 10138: 0072b8b8 360 FUNC GLOBAL DEFAULT 12 get_monitor_def │ │ │ │ 10139: 00da208c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_MAPPED_EVENT │ │ │ │ - 10140: 00918a10 532 FUNC GLOBAL DEFAULT 12 visit_type_Memdev_members │ │ │ │ + 10140: 00918a58 532 FUNC GLOBAL DEFAULT 12 visit_type_Memdev_members │ │ │ │ 10141: 00d91dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_XDMA_WRITE_EVENT │ │ │ │ 10142: 00dc8c1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DO_MAPPING_DSTATE │ │ │ │ - 10143: 007f2b74 2508 FUNC GLOBAL DEFAULT 12 bdrv_img_create │ │ │ │ + 10143: 007f2bbc 2508 FUNC GLOBAL DEFAULT 12 bdrv_img_create │ │ │ │ 10144: 003dd16c 4 FUNC GLOBAL DEFAULT 12 vhost_net_set_config │ │ │ │ 10145: 00dc824c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_ADD_DSTATE │ │ │ │ - 10146: 0096db94 192 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCode │ │ │ │ + 10146: 0096dbdc 192 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCode │ │ │ │ 10147: 00dc6ee0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_READ_DSTATE │ │ │ │ 10148: 00414678 320 FUNC GLOBAL DEFAULT 12 load_image_to_fw_cfg │ │ │ │ 10149: 00dc6e3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_CLK_WRITE_DSTATE │ │ │ │ 10150: 00d8bb98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_PARSE_EVENT │ │ │ │ 10151: 00dc7f0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_ENTER_DSTATE │ │ │ │ 10152: 00586c34 164 FUNC GLOBAL DEFAULT 12 qmp_announce_self │ │ │ │ - 10153: 008c133c 24 FUNC GLOBAL DEFAULT 12 monitor_flush_locked │ │ │ │ - 10154: 007444b0 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_be_mmu │ │ │ │ - 10155: 00716a44 8 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize │ │ │ │ + 10153: 008c1384 24 FUNC GLOBAL DEFAULT 12 monitor_flush_locked │ │ │ │ + 10154: 007444f8 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_be_mmu │ │ │ │ + 10155: 00716a8c 8 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize │ │ │ │ 10156: 00dc759a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_RW_DSTATE │ │ │ │ 10157: 00d9191c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_INTERRUPT_PEER_EVENT │ │ │ │ 10158: 00d8af48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_IO_URING_SUBMIT_EVENT │ │ │ │ 10159: 00cb18d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr8v │ │ │ │ 10160: 00dc667e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_READ_DSTATE │ │ │ │ 10161: 005144d4 192 FUNC GLOBAL DEFAULT 12 cpu_interrupt │ │ │ │ 10162: 00d93828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_LOCAL_MATCH_EVENT │ │ │ │ 10163: 00d95524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_AIO_EVENT │ │ │ │ 10164: 00d8c2f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_CANCEL_CMD_NOT_SUPT_EVENT │ │ │ │ 10165: 002b5c50 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_fd │ │ │ │ - 10166: 00917fdc 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBDataType │ │ │ │ + 10166: 00918024 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBDataType │ │ │ │ 10167: 004907d0 480 FUNC GLOBAL DEFAULT 12 usbdevice_create │ │ │ │ 10168: 00d9255c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_CFG_READ_EVENT │ │ │ │ 10169: 00dc6202 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECONNECT_ATTEMPT_RESULT_DSTATE │ │ │ │ 10170: 00d9a490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_DOORBELL_WRITE_EVENT │ │ │ │ 10171: 00d9c78c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_GPIO_WRITE_EVENT │ │ │ │ 10172: 00d97be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_TEST_UNIT_READY_EVENT │ │ │ │ 10173: 00d9bd30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PMEM_FLUSH_REQUEST_EVENT │ │ │ │ - 10174: 00972ce4 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_initialized │ │ │ │ + 10174: 00972d2c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_initialized │ │ │ │ 10175: 00d96bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_RETURN_EVENT │ │ │ │ 10176: 00d8b148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_START_EVENT │ │ │ │ 10177: 00dc5f74 28 OBJECT GLOBAL DEFAULT 25 job_mutex │ │ │ │ - 10178: 007e68b0 272 FUNC GLOBAL DEFAULT 12 bdrv_co_refresh_total_sectors │ │ │ │ + 10178: 007e68f8 272 FUNC GLOBAL DEFAULT 12 bdrv_co_refresh_total_sectors │ │ │ │ 10179: 00d9b3d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_GET_DIRTY_BITMAP_EVENT │ │ │ │ 10180: 00da06e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_RAMBLOCK_EVENT │ │ │ │ 10181: 00d90ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN_READ_EVENT │ │ │ │ 10182: 00d946e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_INEXACT_MISMATCH_EVENT │ │ │ │ 10183: 00cba484 32 OBJECT GLOBAL DEFAULT 24 hw_compat_8_0 │ │ │ │ 10184: 00cba4a4 112 OBJECT GLOBAL DEFAULT 24 hw_compat_8_1 │ │ │ │ 10185: 00cba514 64 OBJECT GLOBAL DEFAULT 24 hw_compat_8_2 │ │ │ │ 10186: 00dc6a4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DMA_CB_DSTATE │ │ │ │ 10187: 00d00a44 132 OBJECT GLOBAL DEFAULT 24 helper_info_csrrw │ │ │ │ 10188: 00dc6576 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_EJ_WRITE_DSTATE │ │ │ │ 10189: 00590970 712 FUNC GLOBAL DEFAULT 12 qmp_query_rx_filter │ │ │ │ - 10190: 0085ab74 232 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters │ │ │ │ - 10191: 008cad40 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageCheck │ │ │ │ - 10192: 00909f58 236 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties_members │ │ │ │ + 10190: 0085abbc 232 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters │ │ │ │ + 10191: 008cad88 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageCheck │ │ │ │ + 10192: 00909fa0 236 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties_members │ │ │ │ 10193: 00dc807e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_ERROR_DSTATE │ │ │ │ - 10194: 0096dd30 332 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper │ │ │ │ - 10195: 007e8f30 232 FUNC GLOBAL DEFAULT 12 bdrv_named_nodes_list │ │ │ │ + 10194: 0096dd78 332 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper │ │ │ │ + 10195: 007e8f78 232 FUNC GLOBAL DEFAULT 12 bdrv_named_nodes_list │ │ │ │ 10196: 00dc6708 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_TIMEOUT_DSTATE │ │ │ │ 10197: 00d98348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_RX_RECEIVED_EVENT │ │ │ │ 10198: 00532e58 180 FUNC GLOBAL DEFAULT 12 cryptodev_backend_close_session │ │ │ │ 10199: 00dc75bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_IDLE_DSTATE │ │ │ │ - 10200: 0093cca4 192 FUNC GLOBAL DEFAULT 12 visit_type_NetClientDriver │ │ │ │ + 10200: 0093ccec 192 FUNC GLOBAL DEFAULT 12 visit_type_NetClientDriver │ │ │ │ 10201: 00dc6a1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_READ_DSTATE │ │ │ │ 10202: 00dc6796 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_DSTATE │ │ │ │ 10203: 00dc738a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_DSTATE │ │ │ │ 10204: 00d91348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_RESET_IRQ_DELIVERED_EVENT │ │ │ │ - 10205: 00978808 52 FUNC GLOBAL DEFAULT 12 qapi_clone_members_visitor_new │ │ │ │ - 10206: 0092b7dc 320 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo │ │ │ │ + 10205: 00978850 52 FUNC GLOBAL DEFAULT 12 qapi_clone_members_visitor_new │ │ │ │ + 10206: 0092b824 320 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo │ │ │ │ 10207: 00dc73ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CREATE_SQ_DSTATE │ │ │ │ 10208: 00d9ee64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDL2_PROCESS_KEY_EVENT │ │ │ │ 10209: 0025d1cc 116 FUNC GLOBAL DEFAULT 12 cpu_reset_interrupt │ │ │ │ - 10210: 008fd2e4 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev_members │ │ │ │ - 10211: 007427b8 256 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_le_mmu │ │ │ │ - 10212: 00874548 308 FUNC GLOBAL DEFAULT 12 vhdx_update_checksum │ │ │ │ - 10213: 0077e184 52 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i32 │ │ │ │ + 10210: 008fd32c 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev_members │ │ │ │ + 10211: 00742800 256 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_le_mmu │ │ │ │ + 10212: 00874590 308 FUNC GLOBAL DEFAULT 12 vhdx_update_checksum │ │ │ │ + 10213: 0077e1cc 52 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i32 │ │ │ │ 10214: 002b5d6c 52 FUNC GLOBAL DEFAULT 12 qemu_input_key_number_to_qcode │ │ │ │ 10215: 0041ed14 96 FUNC GLOBAL DEFAULT 12 pci_pm_init │ │ │ │ 10216: 00dc7448 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_RTC_WRITE_DSTATE │ │ │ │ - 10217: 00814ef4 48 FUNC GLOBAL DEFAULT 12 blk_inc_in_flight │ │ │ │ + 10217: 00814f3c 48 FUNC GLOBAL DEFAULT 12 blk_inc_in_flight │ │ │ │ 10218: 002b2328 120 FUNC GLOBAL DEFAULT 12 dpy_get_ui_info │ │ │ │ 10219: 0030905c 180 FUNC GLOBAL DEFAULT 12 show_valid_soundhw │ │ │ │ 10220: 00d8a968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_EVENT │ │ │ │ - 10221: 007436f8 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_le_mmu │ │ │ │ + 10221: 00743740 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_le_mmu │ │ │ │ 10222: 00dc7b32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_LINK_ASYNC_DSTATE │ │ │ │ 10223: 00dc60e0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_introspect_c │ │ │ │ 10224: 0031e7a8 28 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_n25q256a │ │ │ │ 10225: 002b3b30 940 FUNC GLOBAL DEFAULT 12 graphic_console_init │ │ │ │ - 10226: 0081b094 124 FUNC GLOBAL DEFAULT 12 block_copy_set_copy_opts │ │ │ │ + 10226: 0081b0dc 124 FUNC GLOBAL DEFAULT 12 block_copy_set_copy_opts │ │ │ │ 10227: 00dc7938 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_FLAG_NOT_READABLE_DSTATE │ │ │ │ 10228: 00c80cd8 12 OBJECT GLOBAL DEFAULT 21 BlockDeviceIoStatus_lookup │ │ │ │ 10229: 006188d4 96 FUNC GLOBAL DEFAULT 12 helper_vmaxu_vv_b │ │ │ │ 10230: 00dc7396 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_CSI_DSTATE │ │ │ │ 10231: 006189f4 96 FUNC GLOBAL DEFAULT 12 helper_vmaxu_vv_d │ │ │ │ 10232: 005ed198 212 FUNC GLOBAL DEFAULT 12 helper_cbo_zero │ │ │ │ 10233: 00dc633c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_ABORT_DSTATE │ │ │ │ 10234: 00d94508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NFSW_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ - 10235: 007ee3d4 1596 FUNC GLOBAL DEFAULT 12 bdrv_refresh_filename │ │ │ │ + 10235: 007ee41c 1596 FUNC GLOBAL DEFAULT 12 bdrv_refresh_filename │ │ │ │ 10236: 005ea590 4 FUNC GLOBAL DEFAULT 12 helper_fclass_d │ │ │ │ 10237: 00dc7102 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_READ_ICS_DSTATE │ │ │ │ 10238: 00dc63d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_OPTION_DSTATE │ │ │ │ 10239: 00d95064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMRSWTP_READONLY_EVENT │ │ │ │ 10240: 00d8c01c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_XRUN_OUT_EVENT │ │ │ │ - 10241: 0098e32c 192 FUNC GLOBAL DEFAULT 12 qatomic_read_u64 │ │ │ │ + 10241: 0098e374 192 FUNC GLOBAL DEFAULT 12 qatomic_read_u64 │ │ │ │ 10242: 00618934 96 FUNC GLOBAL DEFAULT 12 helper_vmaxu_vv_h │ │ │ │ - 10243: 008cda2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfoList │ │ │ │ + 10243: 008cda74 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfoList │ │ │ │ 10244: 00d90818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ESCALATE_PRIO_EVENT │ │ │ │ 10245: 00d9e020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_FIELD_EXISTS_EVENT │ │ │ │ 10246: 005eafb4 60 FUNC GLOBAL DEFAULT 12 helper_fclass_h │ │ │ │ - 10247: 009c41f8 804 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_remove_watch │ │ │ │ + 10247: 009c4240 804 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_remove_watch │ │ │ │ 10248: 00d96d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_EXTENDED_EVENT │ │ │ │ - 10249: 0070ce64 796 FUNC GLOBAL DEFAULT 12 memory_get_xlat_addr │ │ │ │ + 10249: 0070ceac 796 FUNC GLOBAL DEFAULT 12 memory_get_xlat_addr │ │ │ │ 10250: 00dc8194 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_CMD_DSTATE │ │ │ │ 10251: 00dc6e62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_CFG_WRITE_DSTATE │ │ │ │ 10252: 00da3cd4 4 OBJECT GLOBAL DEFAULT 25 vga_retrace_method │ │ │ │ 10253: 00dc6184 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_INVALID_REPEAT_DSTATE │ │ │ │ 10254: 00da3cb0 12 OBJECT GLOBAL DEFAULT 25 parallel_hds │ │ │ │ 10255: 00cb0f04 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le64 │ │ │ │ - 10256: 00951508 172 FUNC GLOBAL DEFAULT 12 visit_type_Stats_members │ │ │ │ + 10256: 00951550 172 FUNC GLOBAL DEFAULT 12 visit_type_Stats_members │ │ │ │ 10257: 00dc6bac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_BADREAD_DSTATE │ │ │ │ - 10258: 00785ef0 152 FUNC GLOBAL DEFAULT 12 tcg_gen_extr_i64_i32 │ │ │ │ + 10258: 00785f38 152 FUNC GLOBAL DEFAULT 12 tcg_gen_extr_i64_i32 │ │ │ │ 10259: 00dc8600 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ANNOUNCE_SELF_DSTATE │ │ │ │ - 10260: 0096f424 332 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper │ │ │ │ + 10260: 0096f46c 332 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper │ │ │ │ 10261: 005e9fa8 48 FUNC GLOBAL DEFAULT 12 helper_fclass_s │ │ │ │ 10262: 00dc6526 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WALK_DSTATE │ │ │ │ 10263: 00d8ac38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_SPEC_VERSION_EVENT │ │ │ │ 10264: 00618994 96 FUNC GLOBAL DEFAULT 12 helper_vmaxu_vv_w │ │ │ │ 10265: 00c87d08 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_blockdev_on_error │ │ │ │ - 10266: 009139c0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_jobs │ │ │ │ + 10266: 00913a08 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_jobs │ │ │ │ 10267: 0042aad4 164 FUNC GLOBAL DEFAULT 12 pcie_cap_root_reset │ │ │ │ 10268: 00d9dc60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_THREAD_START_EVENT │ │ │ │ 10269: 005919fc 104 FUNC GLOBAL DEFAULT 12 qemu_new_net_queue │ │ │ │ 10270: 00dc701e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_GREG_READ_DSTATE │ │ │ │ - 10271: 00798788 108 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nor │ │ │ │ + 10271: 007987d0 108 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nor │ │ │ │ 10272: 00dc7d26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_POPULATE_DEVICE_CONFIG_DSTATE │ │ │ │ - 10273: 0099e02c 20 FUNC GLOBAL DEFAULT 12 notifier_list_init │ │ │ │ - 10274: 00797a10 40 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_not │ │ │ │ - 10275: 0084f0e0 28 FUNC GLOBAL DEFAULT 12 qcow2_supports_persistent_dirty_bitmap │ │ │ │ - 10276: 00780678 132 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i32 │ │ │ │ - 10277: 009d0878 92 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtent │ │ │ │ + 10273: 0099e074 20 FUNC GLOBAL DEFAULT 12 notifier_list_init │ │ │ │ + 10274: 00797a58 40 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_not │ │ │ │ + 10275: 0084f128 28 FUNC GLOBAL DEFAULT 12 qcow2_supports_persistent_dirty_bitmap │ │ │ │ + 10276: 007806c0 132 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i32 │ │ │ │ + 10277: 009d08c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtent │ │ │ │ 10278: 003a92f0 140 FUNC GLOBAL DEFAULT 12 e1000x_read_tx_ctx_descr │ │ │ │ - 10279: 00743554 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_le_mmu │ │ │ │ + 10279: 0074359c 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_le_mmu │ │ │ │ 10280: 00dc728c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_RO_CSTS_DSTATE │ │ │ │ - 10281: 008e8700 360 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi_members │ │ │ │ + 10281: 008e8748 360 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi_members │ │ │ │ 10282: 002c9c2c 128 FUNC GLOBAL DEFAULT 12 vnc_write │ │ │ │ - 10283: 0097cea0 516 FUNC GLOBAL DEFAULT 12 visit_type_str │ │ │ │ + 10283: 0097cee8 516 FUNC GLOBAL DEFAULT 12 visit_type_str │ │ │ │ 10284: 00d8dc68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_FIFO_RESET_EVENT │ │ │ │ - 10285: 00761338 176 FUNC GLOBAL DEFAULT 12 gdb_get_process │ │ │ │ - 10286: 00701fc0 104 FUNC GLOBAL DEFAULT 12 portio_list_set_enabled │ │ │ │ + 10285: 00761380 176 FUNC GLOBAL DEFAULT 12 gdb_get_process │ │ │ │ + 10286: 00702008 104 FUNC GLOBAL DEFAULT 12 portio_list_set_enabled │ │ │ │ 10287: 002a3998 40 FUNC GLOBAL DEFAULT 12 helper_ctz_i32 │ │ │ │ 10288: 00dc75f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_UNEXPECTED_DSTATE │ │ │ │ - 10289: 009836f4 84 FUNC GLOBAL DEFAULT 12 qmp_find_command │ │ │ │ - 10290: 007767d4 152 FUNC GLOBAL DEFAULT 12 tcg_tb_alloc │ │ │ │ + 10289: 0098373c 84 FUNC GLOBAL DEFAULT 12 qmp_find_command │ │ │ │ + 10290: 0077681c 152 FUNC GLOBAL DEFAULT 12 tcg_tb_alloc │ │ │ │ 10291: 00dc8184 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_PACKAGED_DSTATE │ │ │ │ - 10292: 00702028 192 FUNC GLOBAL DEFAULT 12 portio_list_set_address │ │ │ │ + 10292: 00702070 192 FUNC GLOBAL DEFAULT 12 portio_list_set_address │ │ │ │ 10293: 00da1944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SEND_KEY_EVENT │ │ │ │ - 10294: 006a66b8 388 FUNC GLOBAL DEFAULT 12 helper_vaeskf1_vi │ │ │ │ - 10295: 00914610 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoS390 │ │ │ │ - 10296: 00b86988 4 OBJECT GLOBAL DEFAULT 14 migration_properties_count │ │ │ │ + 10294: 006a6700 388 FUNC GLOBAL DEFAULT 12 helper_vaeskf1_vi │ │ │ │ + 10295: 00914658 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoS390 │ │ │ │ + 10296: 00b869d8 4 OBJECT GLOBAL DEFAULT 14 migration_properties_count │ │ │ │ 10297: 00da1774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_PORTS_EVENT │ │ │ │ - 10298: 007dbf08 1900 FUNC GLOBAL DEFAULT 12 qmp_block_stream │ │ │ │ + 10298: 007dbf50 1900 FUNC GLOBAL DEFAULT 12 qmp_block_stream │ │ │ │ 10299: 00dc8144 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_RECV_BITMAP_DSTATE │ │ │ │ - 10300: 007dc674 2012 FUNC GLOBAL DEFAULT 12 qmp_block_commit │ │ │ │ + 10300: 007dc6bc 2012 FUNC GLOBAL DEFAULT 12 qmp_block_commit │ │ │ │ 10301: 00d05484 132 OBJECT GLOBAL DEFAULT 24 helper_info_csrr_i128 │ │ │ │ 10302: 00d9f408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM16_FALLBACK_EVENT │ │ │ │ 10303: 00dc7c1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_DETACH_IOAS_HWPT_DSTATE │ │ │ │ - 10304: 006e7958 76 FUNC GLOBAL DEFAULT 12 virtio_queue_set_rings │ │ │ │ + 10304: 006e79a0 76 FUNC GLOBAL DEFAULT 12 virtio_queue_set_rings │ │ │ │ 10305: 00dc7bc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_STALL_DSTATE │ │ │ │ 10306: 00dc60f7 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_net_c │ │ │ │ 10307: 00dc6254 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_NEXT_IO_DSTATE │ │ │ │ 10308: 00dc77de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_SHIFTER_STATING_DSTATE │ │ │ │ 10309: 00dc7742 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDHCI_READ_DSTATE │ │ │ │ - 10310: 008ca780 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdk │ │ │ │ + 10310: 008ca7c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdk │ │ │ │ 10311: 00dc8bd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT16_DSTATE │ │ │ │ 10312: 002a9b94 176 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd8 │ │ │ │ 10313: 00d97f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_INQUIRY_CMD41_EVENT │ │ │ │ - 10314: 00911738 92 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfo │ │ │ │ - 10315: 008e9768 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS_members │ │ │ │ - 10316: 00b9a2b0 3 OBJECT GLOBAL DEFAULT 14 sense_code_MEDIUM_CHANGED │ │ │ │ + 10314: 00911780 92 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfo │ │ │ │ + 10315: 008e97b0 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS_members │ │ │ │ + 10316: 00b9a308 3 OBJECT GLOBAL DEFAULT 14 sense_code_MEDIUM_CHANGED │ │ │ │ 10317: 00dc7f6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_JOIN_DSTATE │ │ │ │ 10318: 00d8c254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_ERROR_EVENT │ │ │ │ - 10319: 008cbb44 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStr │ │ │ │ + 10319: 008cbb8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStr │ │ │ │ 10320: 00dc634e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_GREETING_DSTATE │ │ │ │ - 10321: 00956fe4 316 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus │ │ │ │ - 10322: 0077e50c 252 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i32 │ │ │ │ + 10321: 0095702c 316 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus │ │ │ │ + 10322: 0077e554 252 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i32 │ │ │ │ 10323: 00c6b098 52 OBJECT GLOBAL DEFAULT 21 vmstate_qemu_ctucan_tx_buffer │ │ │ │ - 10324: 00743bec 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_le │ │ │ │ + 10324: 00743c34 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_le │ │ │ │ 10325: 00d943e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_WRITTEN_TO_GUEST_EVENT │ │ │ │ - 10326: 00914b18 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaDistOptions │ │ │ │ + 10326: 00914b60 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaDistOptions │ │ │ │ 10327: 0033a544 1048 FUNC GLOBAL DEFAULT 12 parse_numa_hmat_cache │ │ │ │ - 10328: 007f99b4 664 FUNC GLOBAL DEFAULT 12 job_user_resume_locked │ │ │ │ + 10328: 007f99fc 664 FUNC GLOBAL DEFAULT 12 job_user_resume_locked │ │ │ │ 10329: 003bc20c 1164 FUNC GLOBAL DEFAULT 12 e1000e_core_write │ │ │ │ 10330: 00d05718 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_d_lu │ │ │ │ - 10331: 006e3ddc 28 FUNC GLOBAL DEFAULT 12 virtqueue_detach_element │ │ │ │ - 10332: 00995264 56 FUNC GLOBAL DEFAULT 12 qemu_thread_is_self │ │ │ │ + 10331: 006e3e24 28 FUNC GLOBAL DEFAULT 12 virtqueue_detach_element │ │ │ │ + 10332: 009952ac 56 FUNC GLOBAL DEFAULT 12 qemu_thread_is_self │ │ │ │ 10333: 00d9db60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_ERROR_EVENT │ │ │ │ 10334: 005f97dc 112 FUNC GLOBAL DEFAULT 12 helper_vsse64_v │ │ │ │ 10335: 00d939a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MAC_WRITE_EVENT │ │ │ │ - 10336: 007981a8 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umin │ │ │ │ + 10336: 007981f0 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umin │ │ │ │ 10337: 00d95374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZD_EXTENSION_MAP_ERROR_EVENT │ │ │ │ 10338: 00d90aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_BADREAD_EVENT │ │ │ │ - 10339: 0094d0dc 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_crashloaded │ │ │ │ - 10340: 00944cb0 372 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties │ │ │ │ - 10341: 00969de0 92 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValueList │ │ │ │ - 10342: 009900c4 28 FUNC GLOBAL DEFAULT 12 aio_context_set_aio_params │ │ │ │ + 10339: 0094d124 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_crashloaded │ │ │ │ + 10340: 00944cf8 372 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties │ │ │ │ + 10341: 00969e28 92 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValueList │ │ │ │ + 10342: 0099010c 28 FUNC GLOBAL DEFAULT 12 aio_context_set_aio_params │ │ │ │ 10343: 00d97f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_BLOCK_COUNT_EVENT │ │ │ │ 10344: 00d90738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_IC_SET_GPU_IRQ_EVENT │ │ │ │ - 10345: 009003ac 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper │ │ │ │ - 10346: 009177d0 28 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties_members │ │ │ │ - 10347: 0082188c 188 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enable_successor │ │ │ │ + 10345: 009003f4 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper │ │ │ │ + 10346: 00917818 28 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties_members │ │ │ │ + 10347: 008218d4 188 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enable_successor │ │ │ │ 10348: 00dc6eb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MDR_DSTATE │ │ │ │ - 10349: 0097ade4 412 FUNC GLOBAL DEFAULT 12 visit_next_list │ │ │ │ - 10350: 008d442c 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats │ │ │ │ + 10349: 0097ae2c 412 FUNC GLOBAL DEFAULT 12 visit_next_list │ │ │ │ + 10350: 008d4474 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats │ │ │ │ 10351: 00d97504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_CONVERT_SGLIST_EVENT │ │ │ │ 10352: 00cb0430 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus8 │ │ │ │ 10353: 00d8c434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_OPEN_ERROR_EVENT │ │ │ │ 10354: 00dc815a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_RAM_DISCARD_DSTATE │ │ │ │ 10355: 00dc8554 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_DELETE_DSTATE │ │ │ │ 10356: 00d8aae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CMD_MAP_QIOV_EVENT │ │ │ │ 10357: 0048bc40 252 FUNC GLOBAL DEFAULT 12 ufs_build_upiu_header │ │ │ │ 10358: 00d9295c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_READ_EVENT │ │ │ │ - 10359: 00783bd0 116 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i64 │ │ │ │ + 10359: 00783c18 116 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i64 │ │ │ │ 10360: 00c80c10 12 OBJECT GLOBAL DEFAULT 21 BlockPermission_lookup │ │ │ │ 10361: 00d9fbac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_DISMISS_EVENT │ │ │ │ - 10362: 008f3b6c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_dismiss │ │ │ │ - 10363: 008ea5cc 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_CANCELLED_arg_members │ │ │ │ + 10362: 008f3bb4 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_dismiss │ │ │ │ + 10363: 008ea614 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_CANCELLED_arg_members │ │ │ │ 10364: 00d9c64c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_WDT_READ_EVENT │ │ │ │ 10365: 00603688 656 FUNC GLOBAL DEFAULT 12 helper_vsxei64_64_v │ │ │ │ 10366: 00dc73b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COMPARE_MDATA_CB_DSTATE │ │ │ │ 10367: 00dc8686 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_SYNC_CONFIG_DSTATE │ │ │ │ 10368: 00492894 276 FUNC GLOBAL DEFAULT 12 usb_packet_skip │ │ │ │ 10369: 00dc858e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_LOAD_DEVICES_STATE_DSTATE │ │ │ │ 10370: 002a36e8 40 FUNC GLOBAL DEFAULT 12 helper_remu_i32 │ │ │ │ 10371: 00d942a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_VIRTHDR_NO_CSUM_INFO_EVENT │ │ │ │ 10372: 00d8b314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_RECV_EOF_EVENT │ │ │ │ - 10373: 0098b820 152 FUNC GLOBAL DEFAULT 12 qemu_write_full │ │ │ │ - 10374: 008aa3ec 620 FUNC GLOBAL DEFAULT 12 bdrv_block_status_above │ │ │ │ + 10373: 0098b868 152 FUNC GLOBAL DEFAULT 12 qemu_write_full │ │ │ │ + 10374: 008aa434 620 FUNC GLOBAL DEFAULT 12 bdrv_block_status_above │ │ │ │ 10375: 002fec50 116 FUNC GLOBAL DEFAULT 12 aml_word_io │ │ │ │ 10376: 00dc63ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_BLK_AIO_ATTACHED_DSTATE │ │ │ │ - 10377: 007f27b0 184 FUNC GLOBAL DEFAULT 12 bdrv_open_file_child │ │ │ │ + 10377: 007f27f8 184 FUNC GLOBAL DEFAULT 12 bdrv_open_file_child │ │ │ │ 10378: 00dc7298 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_VIRT_STATE_DSTATE │ │ │ │ - 10379: 009858dc 16 FUNC GLOBAL DEFAULT 12 qlist_empty │ │ │ │ - 10380: 00777bb4 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i32 │ │ │ │ - 10381: 00b2d8ec 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_0_len │ │ │ │ + 10379: 00985924 16 FUNC GLOBAL DEFAULT 12 qlist_empty │ │ │ │ + 10380: 00777bfc 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i32 │ │ │ │ + 10381: 00b2d93c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_0_len │ │ │ │ 10382: 00d9a180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_MEMORY_WRITE_EVENT │ │ │ │ 10383: 00d93488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_SET_MISTA_EVENT │ │ │ │ 10384: 002b64f8 104 FUNC GLOBAL DEFAULT 12 kbd_put_ledstate │ │ │ │ 10385: 00dc7f48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_INCOMING_ACCEPTED_DSTATE │ │ │ │ - 10386: 008d66d0 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup │ │ │ │ + 10386: 008d6718 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup │ │ │ │ 10387: 00d9a900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_RESET_EVENT │ │ │ │ - 10388: 006eeb08 8 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_find_iova │ │ │ │ + 10388: 006eeb50 8 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_find_iova │ │ │ │ 10389: 0041c94c 36 FUNC GLOBAL DEFAULT 12 pci_device_reset │ │ │ │ 10390: 0055395c 716 FUNC GLOBAL DEFAULT 12 migration_cancel │ │ │ │ 10391: 00d91398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_EOI_DELAYED_REASSERT_EVENT │ │ │ │ 10392: 00d9c080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_REQUEST_EVENT │ │ │ │ 10393: 005d4950 560 FUNC GLOBAL DEFAULT 12 riscv_iommu_process_iocntinh_cy │ │ │ │ 10394: 00dc788e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_TIMER_WRITE_DSTATE │ │ │ │ - 10395: 00817614 24 FUNC GLOBAL DEFAULT 12 blk_blockalign │ │ │ │ + 10395: 0081765c 24 FUNC GLOBAL DEFAULT 12 blk_blockalign │ │ │ │ 10396: 00500290 364 FUNC GLOBAL DEFAULT 12 AUD_set_active_out │ │ │ │ 10397: 00434c70 344 FUNC GLOBAL DEFAULT 12 scsi_bus_legacy_handle_cmdline │ │ │ │ 10398: 003e2c64 116 FUNC GLOBAL DEFAULT 12 fp_port_reset │ │ │ │ 10399: 002b8c84 608 FUNC GLOBAL DEFAULT 12 qmp_input_send_event │ │ │ │ 10400: 00d9d740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_RECV_EVENT │ │ │ │ 10401: 00dc8100 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_GTREE_END_DSTATE │ │ │ │ 10402: 00dc7c92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_GET_DEV_REGION_DSTATE │ │ │ │ - 10403: 007b1474 676 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all_eof │ │ │ │ + 10403: 007b14bc 676 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all_eof │ │ │ │ 10404: 00dc7c1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_GETFD_DSTATE │ │ │ │ - 10405: 00918578 476 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions_members │ │ │ │ + 10405: 009185c0 476 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions_members │ │ │ │ 10406: 004384f8 436 FUNC GLOBAL DEFAULT 12 scsi_device_set_ua │ │ │ │ 10407: 00d91c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_WPROTECT_WRITE_EVENT │ │ │ │ - 10408: 00962398 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciBusInfo │ │ │ │ - 10409: 007856ac 284 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i64 │ │ │ │ - 10410: 008eb358 332 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays │ │ │ │ + 10408: 009623e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciBusInfo │ │ │ │ + 10409: 007856f4 284 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i64 │ │ │ │ + 10410: 008eb3a0 332 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays │ │ │ │ 10411: 00d93c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_TOTAL_EVENT │ │ │ │ 10412: 00dc7f86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MARK_POSTCOPY_BLOCKTIME_END_DSTATE │ │ │ │ - 10413: 00744068 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_be │ │ │ │ - 10414: 0082581c 72 FUNC GLOBAL DEFAULT 12 bdrv_drained_begin │ │ │ │ - 10415: 0078c4d8 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i64_chk │ │ │ │ + 10413: 007440b0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_be │ │ │ │ + 10414: 00825864 72 FUNC GLOBAL DEFAULT 12 bdrv_drained_begin │ │ │ │ + 10415: 0078c520 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i64_chk │ │ │ │ 10416: 0041b1c0 16 FUNC GLOBAL DEFAULT 12 pci_bus_map_irqs │ │ │ │ - 10417: 0073e25c 288 FUNC GLOBAL DEFAULT 12 probe_access_full_mmu │ │ │ │ + 10417: 0073e2a4 288 FUNC GLOBAL DEFAULT 12 probe_access_full_mmu │ │ │ │ 10418: 00dc696a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_NACK_DSTATE │ │ │ │ 10419: 002a3a10 80 FUNC GLOBAL DEFAULT 12 helper_ctz_i64 │ │ │ │ - 10420: 006e14a0 132 FUNC GLOBAL DEFAULT 12 virtio_queue_host_notifier_read │ │ │ │ - 10421: 009868bc 56 FUNC GLOBAL DEFAULT 12 qobject_to_json_pretty │ │ │ │ - 10422: 00872b94 1652 FUNC GLOBAL DEFAULT 12 vhdx_parse_log │ │ │ │ + 10420: 006e14e8 132 FUNC GLOBAL DEFAULT 12 virtio_queue_host_notifier_read │ │ │ │ + 10421: 00986904 56 FUNC GLOBAL DEFAULT 12 qobject_to_json_pretty │ │ │ │ + 10422: 00872bdc 1652 FUNC GLOBAL DEFAULT 12 vhdx_parse_log │ │ │ │ 10423: 00d8f764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BUSY_EVENT │ │ │ │ - 10424: 008cca5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS2 │ │ │ │ + 10424: 008ccaa4 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS2 │ │ │ │ 10425: 00291714 456 FUNC GLOBAL DEFAULT 12 float128_to_float32 │ │ │ │ 10426: 00c80f84 12 OBJECT GLOBAL DEFAULT 21 QCryptoBlockLUKSKeyslotState_lookup │ │ │ │ 10427: 00dc6608 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_CODEC_WRITE_DSTATE │ │ │ │ 10428: 0029522c 248 FUNC GLOBAL DEFAULT 12 float16_to_int64_round_to_zero │ │ │ │ 10429: 00d9d850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_PIN_VERBSC_EVENT │ │ │ │ 10430: 00dc7f12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_BITS_ENTER_DSTATE │ │ │ │ - 10431: 008d0114 468 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo_members │ │ │ │ + 10431: 008d015c 468 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo_members │ │ │ │ 10432: 00dc7282 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMRCAP_READONLY_DSTATE │ │ │ │ - 10433: 007f9608 372 FUNC GLOBAL DEFAULT 12 job_resume_locked │ │ │ │ + 10433: 007f9650 372 FUNC GLOBAL DEFAULT 12 job_resume_locked │ │ │ │ 10434: 00dc7e44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SKIPPED_MEMORY_SECTION_DSTATE │ │ │ │ 10435: 00dc7b68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_SITD_DSTATE │ │ │ │ 10436: 00dc78fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_NEXT_LOCTY_DSTATE │ │ │ │ - 10437: 009121f0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_pause │ │ │ │ - 10438: 008c6e84 364 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo │ │ │ │ + 10437: 00912238 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_pause │ │ │ │ + 10438: 008c6ecc 364 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo │ │ │ │ 10439: 00dc649a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_GET_STATE_BLOB_DSTATE │ │ │ │ 10440: 00dc7246 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_RECEIVE_DSTATE │ │ │ │ 10441: 00dc6f0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_FRONTEND_CHANGED_DSTATE │ │ │ │ 10442: 00d96c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_OPCODE_EVENT │ │ │ │ 10443: 00dc67b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_COMMON_REALIZE_MODES_PROPERTY_DSTATE │ │ │ │ 10444: 00dc8082 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_THREAD_START_DSTATE │ │ │ │ 10445: 00d95c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_RW_CB_EVENT │ │ │ │ 10446: 00d9252c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_RESET_EVENT │ │ │ │ - 10447: 0096b7a0 236 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo_members │ │ │ │ - 10448: 0081bc90 8 FUNC GLOBAL DEFAULT 12 block_copy_dirty_bitmap │ │ │ │ + 10447: 0096b7e8 236 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo_members │ │ │ │ + 10448: 0081bcd8 8 FUNC GLOBAL DEFAULT 12 block_copy_dirty_bitmap │ │ │ │ 10449: 003ac224 100 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_packet_type │ │ │ │ 10450: 00d9cf40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_EVENT │ │ │ │ 10451: 00dc741e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_FILE_DSTATE │ │ │ │ 10452: 00d8ac98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_DATA_EVENT │ │ │ │ - 10453: 00782778 276 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i64 │ │ │ │ - 10454: 007446c8 440 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_be_mmu │ │ │ │ - 10455: 007e1e84 996 FUNC GLOBAL DEFAULT 12 os_setup_post │ │ │ │ + 10453: 007827c0 276 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i64 │ │ │ │ + 10454: 00744710 440 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_be_mmu │ │ │ │ + 10455: 007e1ecc 996 FUNC GLOBAL DEFAULT 12 os_setup_post │ │ │ │ 10456: 00dc6d70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_MHU_READ_DSTATE │ │ │ │ - 10457: 009aa9a0 52 FUNC GLOBAL DEFAULT 12 tran_new │ │ │ │ + 10457: 009aa9e8 52 FUNC GLOBAL DEFAULT 12 tran_new │ │ │ │ 10458: 0061b394 96 FUNC GLOBAL DEFAULT 12 helper_vmadd_vv_b │ │ │ │ 10459: 00dc60e4 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_job_c │ │ │ │ 10460: 002bb53c 188 FUNC GLOBAL DEFAULT 12 hmp_mouse_set │ │ │ │ 10461: 0061b4b4 96 FUNC GLOBAL DEFAULT 12 helper_vmadd_vv_d │ │ │ │ 10462: 00dc68aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_ATTACH_WORKER_DSTATE │ │ │ │ - 10463: 0093be20 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions │ │ │ │ + 10463: 0093be68 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions │ │ │ │ 10464: 00d8fb24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_ADDR_WRITE_EVENT │ │ │ │ 10465: 00dc8058 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RETURN_PATH_END_AFTER_DSTATE │ │ │ │ 10466: 00dc60b8 4 OBJECT GLOBAL DEFAULT 25 qemu_main │ │ │ │ 10467: 00dc6cec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_IRQ_RESOLVED_DSTATE │ │ │ │ - 10468: 0073f1b0 152 FUNC GLOBAL DEFAULT 12 cpu_ldq_mmu │ │ │ │ + 10468: 0073f1f8 152 FUNC GLOBAL DEFAULT 12 cpu_ldq_mmu │ │ │ │ 10469: 00d950f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_INTMASK_WITH_MSIX_EVENT │ │ │ │ 10470: 0061b3f4 96 FUNC GLOBAL DEFAULT 12 helper_vmadd_vv_h │ │ │ │ - 10471: 0090439c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QMPCapabilityList │ │ │ │ + 10471: 009043e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_QMPCapabilityList │ │ │ │ 10472: 00c81b48 12 OBJECT GLOBAL DEFAULT 21 TpmType_lookup │ │ │ │ - 10473: 0071e3e8 100 FUNC GLOBAL DEFAULT 12 address_space_stw_cached_slow │ │ │ │ + 10473: 0071e430 100 FUNC GLOBAL DEFAULT 12 address_space_stw_cached_slow │ │ │ │ 10474: 00dc7214 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_SS32_RDRA_TDRA_DSTATE │ │ │ │ - 10475: 008644fc 104 FUNC GLOBAL DEFAULT 12 qcow2_co_decrypt │ │ │ │ + 10475: 00864544 104 FUNC GLOBAL DEFAULT 12 qcow2_co_decrypt │ │ │ │ 10476: 00dc730c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_SGL_EXCESS_LENGTH_DSTATE │ │ │ │ 10477: 00d98388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_LOG_NCOUNTS_EVENT │ │ │ │ 10478: 00d9c220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DEV_START_EVENT │ │ │ │ 10479: 00dc79a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_RESET_DSTATE │ │ │ │ 10480: 00c81bf4 12 OBJECT GLOBAL DEFAULT 21 InputEventKind_lookup │ │ │ │ - 10481: 00975284 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_send_key │ │ │ │ + 10481: 009752cc 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_send_key │ │ │ │ 10482: 00dc8394 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_EJECT_DSTATE │ │ │ │ 10483: 0031767c 960 FUNC GLOBAL DEFAULT 12 hd_geometry_guess │ │ │ │ 10484: 00d8dad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DISCONNECT_EVENT │ │ │ │ 10485: 00d956c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_START_SUCCESS_EVENT │ │ │ │ - 10486: 008db46c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAioOptions │ │ │ │ - 10487: 009026b4 1088 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_change │ │ │ │ + 10486: 008db4b4 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAioOptions │ │ │ │ + 10487: 009026fc 1088 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_change │ │ │ │ 10488: 00d96ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_SELECT_EVENT │ │ │ │ 10489: 00dc6a6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_REG_WRITE_DSTATE │ │ │ │ 10490: 00d8a838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_MGMT_EVENT │ │ │ │ 10491: 00dc7a1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_RESPONSE_DSTATE │ │ │ │ 10492: 00dc7d32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CHECK_PM_RESET_DSTATE │ │ │ │ 10493: 00d95194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CSS_EVENT │ │ │ │ 10494: 00dc7aa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DEVICE_FOUND_DSTATE │ │ │ │ 10495: 00da0908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_WAKEUP_EVENT │ │ │ │ - 10496: 008c7a20 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_PR_MANAGER_STATUS_CHANGED_arg_members │ │ │ │ + 10496: 008c7a68 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_PR_MANAGER_STATUS_CHANGED_arg_members │ │ │ │ 10497: 004fc010 112 FUNC GLOBAL DEFAULT 12 audio_generic_put_buffer_in │ │ │ │ 10498: 002a2300 172 FUNC GLOBAL DEFAULT 12 float128_silence_nan │ │ │ │ 10499: 00dc80cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_START_DSTATE │ │ │ │ 10500: 00581828 196 FUNC GLOBAL DEFAULT 12 hmp_getfd │ │ │ │ - 10501: 00741f94 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxb │ │ │ │ + 10501: 00741fdc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxb │ │ │ │ 10502: 00da008c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_SEND_BREAK_EVENT │ │ │ │ 10503: 0061b454 96 FUNC GLOBAL DEFAULT 12 helper_vmadd_vv_w │ │ │ │ - 10504: 0081bb04 20 FUNC GLOBAL DEFAULT 12 block_copy_call_finished │ │ │ │ + 10504: 0081bb4c 20 FUNC GLOBAL DEFAULT 12 block_copy_call_finished │ │ │ │ 10505: 00d9aa70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_SHORT_EVENT │ │ │ │ 10506: 00d932d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PCS_REG_WRITE_EVENT │ │ │ │ 10507: 00dc6b10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_OS_REPORTING_LINE_DSTATE │ │ │ │ - 10508: 0071f874 176 FUNC GLOBAL DEFAULT 12 ram_block_discard_require │ │ │ │ + 10508: 0071f8bc 176 FUNC GLOBAL DEFAULT 12 ram_block_discard_require │ │ │ │ 10509: 0056e238 112 FUNC GLOBAL DEFAULT 12 qemu_load_device_state │ │ │ │ 10510: 00d97334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PDMA_WRITE_EVENT │ │ │ │ 10511: 00dc7590 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA1_DSTATE │ │ │ │ 10512: 002a3808 48 FUNC GLOBAL DEFAULT 12 helper_remu_i64 │ │ │ │ 10513: 00d8b3c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_TS_EVENT │ │ │ │ - 10514: 008c8cdc 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_close_tray │ │ │ │ - 10515: 008e0160 308 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions_members │ │ │ │ + 10514: 008c8d24 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_close_tray │ │ │ │ + 10515: 008e01a8 308 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions_members │ │ │ │ 10516: 00dc694e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESPDMA_MEMORY_READ_DSTATE │ │ │ │ - 10517: 009877f8 192 FUNC GLOBAL DEFAULT 12 json_writer_end_array │ │ │ │ - 10518: 008cdd70 368 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo_members │ │ │ │ + 10517: 00987840 192 FUNC GLOBAL DEFAULT 12 json_writer_end_array │ │ │ │ + 10518: 008cddb8 368 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo_members │ │ │ │ 10519: 002e9d64 416 FUNC GLOBAL DEFAULT 12 qemu_v9fs_synth_mkdir │ │ │ │ - 10520: 009944d8 332 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_impl │ │ │ │ - 10521: 00777ca4 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i64 │ │ │ │ + 10520: 00994520 332 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_impl │ │ │ │ + 10521: 00777cec 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i64 │ │ │ │ 10522: 00ce3fe0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl4re32_v │ │ │ │ 10523: 00d943d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_NOT_WRITTEN_TO_GUEST_EVENT │ │ │ │ 10524: 0055b674 152 FUNC GLOBAL DEFAULT 12 multifd_abort_device_state_save_threads │ │ │ │ - 10525: 00778064 480 FUNC GLOBAL DEFAULT 12 tcg_constant_internal │ │ │ │ + 10525: 007780ac 480 FUNC GLOBAL DEFAULT 12 tcg_constant_internal │ │ │ │ 10526: 00dc6244 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_SPEC_VERSION_DSTATE │ │ │ │ - 10527: 009605b0 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendType │ │ │ │ + 10527: 009605f8 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendType │ │ │ │ 10528: 00d90538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_IRQ_REQUEST_EVENT │ │ │ │ - 10529: 0079a680 108 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32_vec │ │ │ │ + 10529: 0079a6c8 108 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32_vec │ │ │ │ 10530: 002bc0e8 264 FUNC GLOBAL DEFAULT 12 hmp_change_vnc │ │ │ │ 10531: 00dc7d6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_INTERRUPT_DSTATE │ │ │ │ - 10532: 00969b00 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2List │ │ │ │ + 10532: 00969b48 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2List │ │ │ │ 10533: 005144b0 36 FUNC GLOBAL DEFAULT 12 cpus_get_elapsed_ticks │ │ │ │ - 10534: 00ba84e4 1024 OBJECT GLOBAL DEFAULT 14 AES_Td0 │ │ │ │ - 10535: 008ffb20 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper_members │ │ │ │ + 10534: 00ba853c 1024 OBJECT GLOBAL DEFAULT 14 AES_Td0 │ │ │ │ + 10535: 008ffb68 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper_members │ │ │ │ 10536: 0056b26c 972 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy_non_iterable │ │ │ │ - 10537: 00814d0c 120 FUNC GLOBAL DEFAULT 12 blk_in_drain │ │ │ │ + 10537: 00814d54 120 FUNC GLOBAL DEFAULT 12 blk_in_drain │ │ │ │ 10538: 00c81a2c 12 OBJECT GLOBAL DEFAULT 21 VMAppleVirtioBlkVariant_lookup │ │ │ │ 10539: 00da17d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_EVENT │ │ │ │ 10540: 00dc7e70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REGION_ADD_SECTION_MERGE_DSTATE │ │ │ │ 10541: 00dc88bc 4 OBJECT GLOBAL DEFAULT 25 qemu_icache_linesize_log │ │ │ │ 10542: 00d9aaa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_DIRECTION_EVENT │ │ │ │ 10543: 0032b964 152 FUNC GLOBAL DEFAULT 12 hotplug_handler_pre_plug │ │ │ │ 10544: 00d95f10 92 OBJECT GLOBAL DEFAULT 24 hw_rtc_trace_events │ │ │ │ 10545: 00dc7082 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_EITR_SET_DSTATE │ │ │ │ 10546: 00dc864c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATS_SCHEMAS_DSTATE │ │ │ │ 10547: 0052fdd4 224 FUNC GLOBAL DEFAULT 12 load_device_tree_from_sysfs │ │ │ │ 10548: 00d8bbc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_HANDSHAKE_EVENT │ │ │ │ 10549: 00638c4c 396 FUNC GLOBAL DEFAULT 12 helper_vfncvt_f_f_w_h │ │ │ │ 10550: 0058ee70 44 FUNC GLOBAL DEFAULT 12 qemu_has_vnet_hdr │ │ │ │ - 10551: 007776a4 84 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec_matching │ │ │ │ - 10552: 006a79f0 1816 FUNC GLOBAL DEFAULT 12 helper_vghsh_vv │ │ │ │ + 10551: 007776ec 84 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec_matching │ │ │ │ + 10552: 006a7a38 1816 FUNC GLOBAL DEFAULT 12 helper_vghsh_vv │ │ │ │ 10553: 002b8f30 68 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_qcode │ │ │ │ 10554: 00580b0c 228 FUNC GLOBAL DEFAULT 12 qmp_add_fd │ │ │ │ 10555: 00dc6872 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACES_COMPLETE_DSTATE │ │ │ │ 10556: 005168b0 464 FUNC GLOBAL DEFAULT 12 cpu_disable_ticks │ │ │ │ 10557: 00dc6644 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_PAGE_PROGRAM_DSTATE │ │ │ │ - 10558: 00953f1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackupWrapper │ │ │ │ - 10559: 00814840 184 FUNC GLOBAL DEFAULT 12 blk_dev_has_removable_media │ │ │ │ + 10558: 00953f64 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackupWrapper │ │ │ │ + 10559: 00814888 184 FUNC GLOBAL DEFAULT 12 blk_dev_has_removable_media │ │ │ │ 10560: 00d8c444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_MMAP_ERROR_EVENT │ │ │ │ 10561: 00d9b8e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CHECK_AF_FLR_EVENT │ │ │ │ - 10562: 00b86e78 4 OBJECT GLOBAL DEFAULT 14 postcopy_ram_discard_version │ │ │ │ + 10562: 00b86ec8 4 OBJECT GLOBAL DEFAULT 14 postcopy_ram_discard_version │ │ │ │ 10563: 00d91adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_RESET_EVENT │ │ │ │ 10564: 00d9a5e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_BABBLE_EVENT │ │ │ │ 10565: 00298eb4 192 FUNC GLOBAL DEFAULT 12 float128_to_uint128_round_to_zero │ │ │ │ 10566: 00dc8910 192 OBJECT GLOBAL DEFAULT 25 vm_config_groups │ │ │ │ - 10567: 009858ec 52 FUNC GLOBAL DEFAULT 12 qlist_size │ │ │ │ + 10567: 00985934 52 FUNC GLOBAL DEFAULT 12 qlist_size │ │ │ │ 10568: 003e1ddc 280 FUNC GLOBAL DEFAULT 12 desc_get_buf │ │ │ │ 10569: 00dc8062 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_DSTATE │ │ │ │ - 10570: 008e4488 208 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify_members │ │ │ │ - 10571: 0072c420 492 FUNC GLOBAL DEFAULT 12 semihost_sys_open │ │ │ │ + 10570: 008e44d0 208 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify_members │ │ │ │ + 10571: 0072c468 492 FUNC GLOBAL DEFAULT 12 semihost_sys_open │ │ │ │ 10572: 00cbf974 168 OBJECT GLOBAL DEFAULT 24 riscv_multi_ext_implied_rules │ │ │ │ 10573: 002918dc 456 FUNC GLOBAL DEFAULT 12 float128_to_float64 │ │ │ │ 10574: 00d9b738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BAR2_PROBE_EVENT │ │ │ │ 10575: 00dc6b16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_QUEUE_CONFIG_DSTATE │ │ │ │ 10576: 00d90428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_HIGH_READW_EVENT │ │ │ │ 10577: 00d8c824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_ATTACH_RETURN_EVENT │ │ │ │ 10578: 00d9ec54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_RECV_MSG_EVENT │ │ │ │ - 10579: 00979a90 112 FUNC GLOBAL DEFAULT 12 qapi_enum_lookup │ │ │ │ + 10579: 00979ad8 112 FUNC GLOBAL DEFAULT 12 qapi_enum_lookup │ │ │ │ 10580: 00638dd8 376 FUNC GLOBAL DEFAULT 12 helper_vfncvt_f_f_w_w │ │ │ │ - 10581: 0092a3bc 352 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_incoming_arg_members │ │ │ │ + 10581: 0092a404 352 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_incoming_arg_members │ │ │ │ 10582: 00dc7482 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_ATS_PRGR_DSTATE │ │ │ │ - 10583: 008b0824 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfds │ │ │ │ - 10584: 007b1808 156 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all │ │ │ │ - 10585: 00ba6fe4 1024 OBJECT GLOBAL DEFAULT 14 AES_Te0 │ │ │ │ + 10583: 008b086c 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfds │ │ │ │ + 10584: 007b1850 156 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all │ │ │ │ + 10585: 00ba703c 1024 OBJECT GLOBAL DEFAULT 14 AES_Te0 │ │ │ │ 10586: 0059b82c 96 FUNC GLOBAL DEFAULT 12 connection_new │ │ │ │ 10587: 00dc6670 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HD_GEOMETRY_GUESS_DSTATE │ │ │ │ 10588: 00db56cc 4 OBJECT GLOBAL DEFAULT 25 global_dirty_tracking │ │ │ │ 10589: 0050f374 16 FUNC GLOBAL DEFAULT 12 qmp_blockdev_remove_medium │ │ │ │ 10590: 00dc63f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_DSTATE │ │ │ │ 10591: 00304358 164 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_get_sts │ │ │ │ 10592: 00d91e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_RESET_EVENT │ │ │ │ - 10593: 008e15e8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp │ │ │ │ + 10593: 008e1630 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp │ │ │ │ 10594: 00d9a220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_BUS_STOP_EVENT │ │ │ │ 10595: 00d95b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC64_EVENT │ │ │ │ 10596: 00500ec4 384 FUNC GLOBAL DEFAULT 12 AUD_del_capture │ │ │ │ 10597: 002fc020 20 FUNC GLOBAL DEFAULT 12 aml_and │ │ │ │ - 10598: 0086c480 24 FUNC GLOBAL DEFAULT 12 throttle_group_restart_tgm │ │ │ │ + 10598: 0086c4c8 24 FUNC GLOBAL DEFAULT 12 throttle_group_restart_tgm │ │ │ │ 10599: 005ab524 80 FUNC GLOBAL DEFAULT 12 replay_finish_event │ │ │ │ 10600: 003736e8 260 FUNC GLOBAL DEFAULT 12 build_vga_aml │ │ │ │ 10601: 00cb9b18 148 OBJECT GLOBAL DEFAULT 24 synth_ops │ │ │ │ - 10602: 009b5e04 420 FUNC GLOBAL DEFAULT 12 qemu_clock_deadline_ns_all │ │ │ │ + 10602: 009b5e4c 420 FUNC GLOBAL DEFAULT 12 qemu_clock_deadline_ns_all │ │ │ │ 10603: 00d999a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_HANDLE_CONTROL_EVENT │ │ │ │ 10604: 00d02724 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmadd_d │ │ │ │ 10605: 00dc6bc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_RPR_READ_DSTATE │ │ │ │ 10606: 00dc64ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_SET_DATA_DSTATE │ │ │ │ - 10607: 008ea7d0 4 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_READY_arg_members │ │ │ │ + 10607: 008ea818 4 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_READY_arg_members │ │ │ │ 10608: 00da161c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_AUDIODEVS_EVENT │ │ │ │ 10609: 00d027a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmadd_h │ │ │ │ 10610: 00dc637a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_FILE_NEW_FD_DSTATE │ │ │ │ 10611: 002a5c60 164 FUNC GLOBAL DEFAULT 12 helper_gvec_shl16i │ │ │ │ 10612: 00d9d5c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_DELETE_BLOCK_EVENT │ │ │ │ - 10613: 008c550c 244 FUNC GLOBAL DEFAULT 12 visit_type_uint8List │ │ │ │ + 10613: 008c5554 244 FUNC GLOBAL DEFAULT 12 visit_type_uint8List │ │ │ │ 10614: 00dc62c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_WRITE_ZEROES_FAIL_DSTATE │ │ │ │ 10615: 00c82280 12 OBJECT GLOBAL DEFAULT 21 CxlUncorErrorType_lookup │ │ │ │ - 10616: 00942b80 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties │ │ │ │ + 10616: 00942bc8 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties │ │ │ │ 10617: 005b8030 236 FUNC GLOBAL DEFAULT 12 riscv_itrigger_enabled │ │ │ │ 10618: 00dc635e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_ALLOW_DSTATE │ │ │ │ 10619: 005a9b74 340 FUNC GLOBAL DEFAULT 12 replay_async_events │ │ │ │ 10620: 00dc63ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_COMPLETE_DSTATE │ │ │ │ 10621: 00d9b0a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_STATE_PENDING_ESTIMATE_EVENT │ │ │ │ 10622: 00d026a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmadd_s │ │ │ │ 10623: 00c7e960 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint16_equal │ │ │ │ 10624: 00dc6a8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_READ_DATA_DSTATE │ │ │ │ 10625: 00dc7ccc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_BDSM_ENABLED_DSTATE │ │ │ │ 10626: 002a4304 164 FUNC GLOBAL DEFAULT 12 helper_gvec_subs8 │ │ │ │ 10627: 002a6778 172 FUNC GLOBAL DEFAULT 12 helper_gvec_shl16v │ │ │ │ 10628: 00d9d220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FILE_OUTGOING_EVENT │ │ │ │ 10629: 0056f390 108 FUNC GLOBAL DEFAULT 12 vmstate_register_ram │ │ │ │ - 10630: 008bbc34 208 FUNC GLOBAL DEFAULT 12 qemu_chr_be_update_read_handlers │ │ │ │ + 10630: 008bbc7c 208 FUNC GLOBAL DEFAULT 12 qemu_chr_be_update_read_handlers │ │ │ │ 10631: 00642dac 56 FUNC GLOBAL DEFAULT 12 helper_clmul │ │ │ │ - 10632: 00904904 312 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple │ │ │ │ + 10632: 0090494c 312 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple │ │ │ │ 10633: 00dc8574 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CALC_DIRTY_RATE_DSTATE │ │ │ │ 10634: 004d485c 320 FUNC GLOBAL DEFAULT 12 vfio_multifd_cleanup │ │ │ │ - 10635: 0093a0a0 1796 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions_members │ │ │ │ + 10635: 0093a0e8 1796 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions_members │ │ │ │ 10636: 00cbdd90 96 OBJECT GLOBAL DEFAULT 24 mixeng_clip │ │ │ │ 10637: 00d9600c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_RTC_WRITE_EVENT │ │ │ │ 10638: 0053b994 100 FUNC GLOBAL DEFAULT 12 tpm_backend_get_tpm_version │ │ │ │ 10639: 002a38dc 164 FUNC GLOBAL DEFAULT 12 helper_mulsh_i64 │ │ │ │ 10640: 0062bbbc 476 FUNC GLOBAL DEFAULT 12 helper_vfwnmsac_vf_h │ │ │ │ 10641: 00d9e070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_PRE_SAVE_RES_EVENT │ │ │ │ - 10642: 006f6cd8 376 FUNC GLOBAL DEFAULT 12 vhost_svq_start │ │ │ │ + 10642: 006f6d20 376 FUNC GLOBAL DEFAULT 12 vhost_svq_start │ │ │ │ 10643: 00dc6868 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_MONITORS_CONFIG_DSTATE │ │ │ │ - 10644: 0092abb4 112 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu_members │ │ │ │ + 10644: 0092abfc 112 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu_members │ │ │ │ 10645: 00330b78 96 FUNC GLOBAL DEFAULT 12 rom_add_option │ │ │ │ - 10646: 007550f8 200 FUNC GLOBAL DEFAULT 12 qdev_finalize_clocklist │ │ │ │ - 10647: 00971530 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions │ │ │ │ + 10646: 00755140 200 FUNC GLOBAL DEFAULT 12 qdev_finalize_clocklist │ │ │ │ + 10647: 00971578 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions │ │ │ │ 10648: 0063fa10 396 FUNC GLOBAL DEFAULT 12 helper_vslide1up_vx_b │ │ │ │ 10649: 00dc76c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_READ_START_DSTATE │ │ │ │ 10650: 00dc7888 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_DUALTIMER_WRITE_DSTATE │ │ │ │ 10651: 00ce6c38 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmin_vv_b │ │ │ │ 10652: 00cb28cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl16i │ │ │ │ 10653: 00d9b1b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_END_EVENT │ │ │ │ 10654: 00ce6aac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmin_vv_d │ │ │ │ 10655: 0063fba4 4 FUNC GLOBAL DEFAULT 12 helper_vslide1up_vx_d │ │ │ │ 10656: 00d8a878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_SETUP_CDROM_EVENT │ │ │ │ - 10657: 008d6f10 192 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeType │ │ │ │ + 10657: 008d6f58 192 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeType │ │ │ │ 10658: 00d987c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_INVALID_HPET_CFG_EVENT │ │ │ │ 10659: 00d95ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IRQ_MASKED_EVENT │ │ │ │ 10660: 00d8aaa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_PARSE_BLOCKSTATUS_COMPLIANCE_EVENT │ │ │ │ 10661: 00dc83cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ - 10662: 006a10b8 12 FUNC GLOBAL DEFAULT 12 helper_aes64ks2 │ │ │ │ + 10662: 006a1100 12 FUNC GLOBAL DEFAULT 12 helper_aes64ks2 │ │ │ │ 10663: 00ce6bb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmin_vv_h │ │ │ │ 10664: 0063fb9c 4 FUNC GLOBAL DEFAULT 12 helper_vslide1up_vx_h │ │ │ │ - 10665: 008a5478 332 FUNC GLOBAL DEFAULT 12 laio_init │ │ │ │ - 10666: 00990c90 248 FUNC GLOBAL DEFAULT 12 qemu_fd_getfs │ │ │ │ + 10665: 008a54c0 332 FUNC GLOBAL DEFAULT 12 laio_init │ │ │ │ + 10666: 00990cd8 248 FUNC GLOBAL DEFAULT 12 qemu_fd_getfs │ │ │ │ 10667: 0062bd98 524 FUNC GLOBAL DEFAULT 12 helper_vfwnmsac_vf_w │ │ │ │ 10668: 002abd20 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_exit_cb │ │ │ │ - 10669: 008f9684 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_EXPORT_DELETED_arg_members │ │ │ │ - 10670: 00919ebc 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_balloon_arg_members │ │ │ │ - 10671: 009399c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfoList │ │ │ │ - 10672: 007f98c8 228 FUNC GLOBAL DEFAULT 12 job_user_pause_locked │ │ │ │ + 10669: 008f96cc 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_EXPORT_DELETED_arg_members │ │ │ │ + 10670: 00919f04 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_balloon_arg_members │ │ │ │ + 10671: 00939a08 92 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfoList │ │ │ │ + 10672: 007f9910 228 FUNC GLOBAL DEFAULT 12 job_user_pause_locked │ │ │ │ 10673: 00d8bea8 12 OBJECT GLOBAL DEFAULT 24 scsi_trace_events │ │ │ │ 10674: 005021f0 84 FUNC GLOBAL DEFAULT 12 audio_rate_get_bytes │ │ │ │ 10675: 00cb208c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl16v │ │ │ │ 10676: 00d98dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_TPM_COMMAND_EVENT │ │ │ │ 10677: 0054b51c 2192 FUNC GLOBAL DEFAULT 12 hmp_info_migrate_parameters │ │ │ │ 10678: 00d8bdb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_META_REPLY_EVENT │ │ │ │ 10679: 00dc7620 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_TX_RINGS_PPN_DSTATE │ │ │ │ 10680: 00ce6b30 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmin_vv_w │ │ │ │ 10681: 0063fba0 4 FUNC GLOBAL DEFAULT 12 helper_vslide1up_vx_w │ │ │ │ 10682: 00d9d7c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_GID_EVENT │ │ │ │ 10683: 00dc8286 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_SSF_DSTATE │ │ │ │ 10684: 00d92a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_DISABLE_EVENT │ │ │ │ - 10685: 0083a250 76 FUNC GLOBAL DEFAULT 12 progress_work_done │ │ │ │ + 10685: 0083a298 76 FUNC GLOBAL DEFAULT 12 progress_work_done │ │ │ │ 10686: 00d8e068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_UPDATE_PARAMETERS_EVENT │ │ │ │ 10687: 0037a8cc 124 FUNC GLOBAL DEFAULT 12 i2c_bus_release │ │ │ │ 10688: 00d8c604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKDIR_RETURN_EVENT │ │ │ │ 10689: 0055a9bc 132 FUNC GLOBAL DEFAULT 12 multifd_recv_all_channels_created │ │ │ │ 10690: 00dc82e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_GUEST_LEDS_DSTATE │ │ │ │ - 10691: 0094e550 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressLegacy │ │ │ │ + 10691: 0094e598 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressLegacy │ │ │ │ 10692: 00dc79ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ATTACH_KERNEL_DSTATE │ │ │ │ - 10693: 008b10dc 312 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers_full │ │ │ │ - 10694: 0075b970 84 FUNC GLOBAL DEFAULT 12 object_property_add_const_link │ │ │ │ - 10695: 007d9a64 3176 FUNC GLOBAL DEFAULT 12 drive_new │ │ │ │ + 10693: 008b1124 312 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers_full │ │ │ │ + 10694: 0075b9b8 84 FUNC GLOBAL DEFAULT 12 object_property_add_const_link │ │ │ │ + 10695: 007d9aac 3176 FUNC GLOBAL DEFAULT 12 drive_new │ │ │ │ 10696: 00d98f38 192 OBJECT GLOBAL DEFAULT 24 hw_ufs_trace_events │ │ │ │ 10697: 00dc8092 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_FILL_DSTATE │ │ │ │ 10698: 0051a0fc 96 FUNC GLOBAL DEFAULT 12 dma_buf_read │ │ │ │ - 10699: 00b9a2c4 3 OBJECT GLOBAL DEFAULT 14 sense_code_OVERLAPPED_COMMANDS │ │ │ │ - 10700: 00747738 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_be │ │ │ │ + 10699: 00b9a31c 3 OBJECT GLOBAL DEFAULT 14 sense_code_OVERLAPPED_COMMANDS │ │ │ │ + 10700: 00747780 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_be │ │ │ │ 10701: 00d97764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_GET_LIST_EVENT │ │ │ │ 10702: 00d9bab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_INTERRUPT_EVENT │ │ │ │ 10703: 00d90c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_CTLR_READ_EVENT │ │ │ │ 10704: 00338304 8 FUNC GLOBAL DEFAULT 12 machine_mem_merge │ │ │ │ 10705: 005acc74 344 FUNC GLOBAL DEFAULT 12 replay_input_event │ │ │ │ - 10706: 0093da8c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_CONNECTED_arg_members │ │ │ │ - 10707: 0096c3b8 316 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo │ │ │ │ + 10706: 0093dad4 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_CONNECTED_arg_members │ │ │ │ + 10707: 0096c400 316 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo │ │ │ │ 10708: 002bcd9c 280 FUNC GLOBAL DEFAULT 12 qmp_add_client_spice │ │ │ │ - 10709: 00904454 92 FUNC GLOBAL DEFAULT 12 qapi_free_VersionInfo │ │ │ │ - 10710: 008cd974 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptions │ │ │ │ - 10711: 007ea858 84 FUNC GLOBAL DEFAULT 12 bdrv_schedule_unref │ │ │ │ + 10709: 0090449c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VersionInfo │ │ │ │ + 10710: 008cd9bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptions │ │ │ │ + 10711: 007ea8a0 84 FUNC GLOBAL DEFAULT 12 bdrv_schedule_unref │ │ │ │ 10712: 00da19f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SCREENDUMP_EVENT │ │ │ │ 10713: 0041757c 12 FUNC GLOBAL DEFAULT 12 msix_present │ │ │ │ - 10714: 009b2e7c 344 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_rdlock │ │ │ │ + 10714: 009b2ec4 344 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_rdlock │ │ │ │ 10715: 00dc7a42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_CONTROL_DSTATE │ │ │ │ - 10716: 008cf288 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper │ │ │ │ + 10716: 008cf2d0 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper │ │ │ │ 10717: 00c7f264 24 OBJECT GLOBAL DEFAULT 21 blk_exp_vduse_blk │ │ │ │ 10718: 00d8a8b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_SETUP_PREADV_EVENT │ │ │ │ - 10719: 009845ec 404 FUNC GLOBAL DEFAULT 12 qdict_put_obj │ │ │ │ + 10719: 00984634 404 FUNC GLOBAL DEFAULT 12 qdict_put_obj │ │ │ │ 10720: 00d9e250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_SKIP_EVENT │ │ │ │ - 10721: 00989bcc 80 FUNC GLOBAL DEFAULT 12 qdict_set_default_str │ │ │ │ + 10721: 00989c14 80 FUNC GLOBAL DEFAULT 12 qdict_set_default_str │ │ │ │ 10722: 00d99940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_BAUD_EVENT │ │ │ │ 10723: 00d970a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_START_EVENT │ │ │ │ 10724: 00dc7a28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_PACKET_COMPLETE_DSTATE │ │ │ │ - 10725: 008e809c 824 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk_members │ │ │ │ + 10725: 008e80e4 824 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk_members │ │ │ │ 10726: 00d96a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_CHECK_CONDITION_EVENT │ │ │ │ 10727: 00dc7a9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_ERROR_DSTATE │ │ │ │ 10728: 00d89d70 84 OBJECT GLOBAL DEFAULT 24 qemu_mon_opts │ │ │ │ 10729: 00d93fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VM_STATE_STOPPED_EVENT │ │ │ │ - 10730: 00797ffc 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muli │ │ │ │ - 10731: 006e4e10 484 FUNC GLOBAL DEFAULT 12 qemu_put_virtqueue_element │ │ │ │ + 10730: 00798044 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muli │ │ │ │ + 10731: 006e4e58 484 FUNC GLOBAL DEFAULT 12 qemu_put_virtqueue_element │ │ │ │ 10732: 00591f30 300 FUNC GLOBAL DEFAULT 12 qemu_net_queue_send │ │ │ │ - 10733: 0070d1b8 24 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_addr │ │ │ │ - 10734: 007e9974 44 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_stats │ │ │ │ + 10733: 0070d200 24 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_addr │ │ │ │ + 10734: 007e99bc 44 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_stats │ │ │ │ 10735: 00620524 420 FUNC GLOBAL DEFAULT 12 helper_vfsub_vv_d │ │ │ │ - 10736: 00762700 168 FUNC GLOBAL DEFAULT 12 gdb_find_static_feature │ │ │ │ + 10736: 00762748 168 FUNC GLOBAL DEFAULT 12 gdb_find_static_feature │ │ │ │ 10737: 00dc6de0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_MEM_BLOCKED_READ_DSTATE │ │ │ │ 10738: 002fa624 352 FUNC GLOBAL DEFAULT 12 crs_replace_with_free_ranges │ │ │ │ 10739: 00521104 48 FUNC GLOBAL DEFAULT 12 qtest_driver │ │ │ │ - 10740: 00900c90 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_add_arg_members │ │ │ │ - 10741: 008cb414 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsList │ │ │ │ + 10740: 00900cd8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_add_arg_members │ │ │ │ + 10741: 008cb45c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsList │ │ │ │ 10742: 00d93d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIMC_EVENT │ │ │ │ - 10743: 00797fbc 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muls │ │ │ │ + 10743: 00798004 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muls │ │ │ │ 10744: 006201e4 436 FUNC GLOBAL DEFAULT 12 helper_vfsub_vv_h │ │ │ │ - 10745: 00972830 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_disconnected │ │ │ │ + 10745: 00972878 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_disconnected │ │ │ │ 10746: 00639988 264 FUNC GLOBAL DEFAULT 12 helper_vredmax_vs_b │ │ │ │ 10747: 00d9211c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_RESET_EVENT │ │ │ │ - 10748: 008a5030 832 FUNC GLOBAL DEFAULT 12 laio_co_submit │ │ │ │ + 10748: 008a5078 832 FUNC GLOBAL DEFAULT 12 laio_co_submit │ │ │ │ 10749: 00584d64 876 FUNC GLOBAL DEFAULT 12 hmp_help_cmd │ │ │ │ 10750: 00dc74a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_IOCTL_SGIO_COMMAND_DSTATE │ │ │ │ 10751: 0055d610 36 FUNC GLOBAL DEFAULT 12 migrate_release_ram │ │ │ │ 10752: 00639c98 324 FUNC GLOBAL DEFAULT 12 helper_vredmax_vs_d │ │ │ │ 10753: 00d9c7fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_GPIO_READ_EVENT │ │ │ │ 10754: 00da06a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_USB_EVENT │ │ │ │ - 10755: 008c1518 80 FUNC GLOBAL DEFAULT 12 monitor_puts │ │ │ │ + 10755: 008c1560 80 FUNC GLOBAL DEFAULT 12 monitor_puts │ │ │ │ 10756: 004f00cc 1220 FUNC GLOBAL DEFAULT 12 vhost_load_backend_state │ │ │ │ 10757: 00dc7e52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_SET_MEM_TABLE_WITHFD_DSTATE │ │ │ │ 10758: 00d9dc20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_EVENT │ │ │ │ 10759: 00639a90 260 FUNC GLOBAL DEFAULT 12 helper_vredmax_vs_h │ │ │ │ - 10760: 006b79a0 580 FUNC GLOBAL DEFAULT 12 riscv_aclint_swi_create │ │ │ │ + 10760: 006b79e8 580 FUNC GLOBAL DEFAULT 12 riscv_aclint_swi_create │ │ │ │ 10761: 00dc64d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_FREE_DSTATE │ │ │ │ 10762: 002e9f04 428 FUNC GLOBAL DEFAULT 12 qemu_v9fs_synth_add_file │ │ │ │ - 10763: 009cd320 244 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecordList │ │ │ │ + 10763: 009cd368 244 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecordList │ │ │ │ 10764: 004cfc9c 148 FUNC GLOBAL DEFAULT 12 vfio_container_del_section_window │ │ │ │ 10765: 00620398 396 FUNC GLOBAL DEFAULT 12 helper_vfsub_vv_w │ │ │ │ - 10766: 00990048 124 FUNC GLOBAL DEFAULT 12 aio_context_set_poll_params │ │ │ │ - 10767: 006e7050 192 FUNC GLOBAL DEFAULT 12 virtio_queue_set_guest_notifier_fd_handler │ │ │ │ + 10766: 00990090 124 FUNC GLOBAL DEFAULT 12 aio_context_set_poll_params │ │ │ │ + 10767: 006e7098 192 FUNC GLOBAL DEFAULT 12 virtio_queue_set_guest_notifier_fd_handler │ │ │ │ 10768: 002afe60 24 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_ref │ │ │ │ 10769: 00dc6107 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_trace_c │ │ │ │ - 10770: 008e5f2c 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsList │ │ │ │ + 10770: 008e5f74 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsList │ │ │ │ 10771: 003876f4 692 FUNC GLOBAL DEFAULT 12 ide_cancel_dma_sync │ │ │ │ - 10772: 00778758 104 FUNC GLOBAL DEFAULT 12 tcg_constant_vec_matching │ │ │ │ + 10772: 007787a0 104 FUNC GLOBAL DEFAULT 12 tcg_constant_vec_matching │ │ │ │ 10773: 00d9bdf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_DEL_EVENT │ │ │ │ 10774: 002fbaa8 184 FUNC GLOBAL DEFAULT 12 aml_arg │ │ │ │ 10775: 00c80838 12 OBJECT GLOBAL DEFAULT 21 QuorumOpType_lookup │ │ │ │ - 10776: 006f6b8c 32 FUNC GLOBAL DEFAULT 12 vhost_svq_set_svq_call_fd │ │ │ │ - 10777: 0096eda8 320 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent │ │ │ │ + 10776: 006f6bd4 32 FUNC GLOBAL DEFAULT 12 vhost_svq_set_svq_call_fd │ │ │ │ + 10777: 0096edf0 320 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent │ │ │ │ 10778: 00d84660 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_disable_drv │ │ │ │ 10779: 00639b94 260 FUNC GLOBAL DEFAULT 12 helper_vredmax_vs_w │ │ │ │ - 10780: 006e90f0 2304 FUNC GLOBAL DEFAULT 12 virtio_load │ │ │ │ + 10780: 006e9138 2304 FUNC GLOBAL DEFAULT 12 virtio_load │ │ │ │ 10781: 00dc6cdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_INTERRUPT_INVALID_PEER_DSTATE │ │ │ │ - 10782: 00748a74 64 FUNC GLOBAL DEFAULT 12 cpu_ldw_code_mmu │ │ │ │ + 10782: 00748abc 64 FUNC GLOBAL DEFAULT 12 cpu_ldw_code_mmu │ │ │ │ 10783: 00ce9158 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmslt_vv_b │ │ │ │ 10784: 00dc8500 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMORY_DEVICES_DSTATE │ │ │ │ - 10785: 00906f98 200 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase_members │ │ │ │ + 10785: 00906fe0 200 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase_members │ │ │ │ 10786: 00ce8fcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmslt_vv_d │ │ │ │ 10787: 00d95f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_PM_BAD_TRANSITION_EVENT │ │ │ │ 10788: 00ce2174 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsext_vf4_d │ │ │ │ 10789: 00dc7894 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_READ_DSTATE │ │ │ │ - 10790: 0080c250 148 FUNC GLOBAL DEFAULT 12 block_acct_start │ │ │ │ + 10790: 0080c298 148 FUNC GLOBAL DEFAULT 12 block_acct_start │ │ │ │ 10791: 00dc706e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_WROTE_DSTATE │ │ │ │ 10792: 00d9605c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_READ_EVENT │ │ │ │ - 10793: 00915020 92 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPUList │ │ │ │ + 10793: 00915068 92 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPUList │ │ │ │ 10794: 00dc7f6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_EXIT_DSTATE │ │ │ │ - 10795: 0092f898 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_global_dirty_log │ │ │ │ - 10796: 0075bf6c 200 FUNC GLOBAL DEFAULT 12 object_get_container │ │ │ │ + 10795: 0092f8e0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_global_dirty_log │ │ │ │ + 10796: 0075bfb4 200 FUNC GLOBAL DEFAULT 12 object_get_container │ │ │ │ 10797: 00ce90d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmslt_vv_h │ │ │ │ 10798: 00dc835c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_ASSERT_END_DSTATE │ │ │ │ - 10799: 0070c140 176 FUNC GLOBAL DEFAULT 12 ram_discard_manager_register_listener │ │ │ │ + 10799: 0070c188 176 FUNC GLOBAL DEFAULT 12 ram_discard_manager_register_listener │ │ │ │ 10800: 00d91b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LED_SET_INTENSITY_EVENT │ │ │ │ 10801: 00dc77e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_SEQUENCER_OP_DSTATE │ │ │ │ 10802: 00dc80d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_POSTCOPY_SEND_DISCARD_BITMAP_DSTATE │ │ │ │ 10803: 003dd614 4 FUNC GLOBAL DEFAULT 12 vhost_net_config_mask │ │ │ │ 10804: 00cb0bec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu16 │ │ │ │ 10805: 0029d0c8 248 FUNC GLOBAL DEFAULT 12 uint32_to_bfloat16 │ │ │ │ 10806: 004efbb0 144 FUNC GLOBAL DEFAULT 12 vhost_set_device_state_fd │ │ │ │ 10807: 00d944e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_TX_DISABLED_EVENT │ │ │ │ 10808: 00dc641e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_SERVER_FLAGS_DSTATE │ │ │ │ - 10809: 00829848 224 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_append │ │ │ │ - 10810: 006e5b78 172 FUNC GLOBAL DEFAULT 12 virtio_add_queue │ │ │ │ - 10811: 0098eb90 100 FUNC GLOBAL DEFAULT 12 aio_add_ready_handler │ │ │ │ + 10809: 00829890 224 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_append │ │ │ │ + 10810: 006e5bc0 172 FUNC GLOBAL DEFAULT 12 virtio_add_queue │ │ │ │ + 10811: 0098ebd8 100 FUNC GLOBAL DEFAULT 12 aio_add_ready_handler │ │ │ │ 10812: 003341ac 644 FUNC GLOBAL DEFAULT 12 qmp_x_query_numa │ │ │ │ 10813: 00dc65e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_REALIZE_DSTATE │ │ │ │ 10814: 00533038 16 FUNC GLOBAL DEFAULT 12 cryptodev_backend_set_ready │ │ │ │ - 10815: 006a75d0 1056 FUNC GLOBAL DEFAULT 12 helper_vsm3c_vi │ │ │ │ + 10815: 006a7618 1056 FUNC GLOBAL DEFAULT 12 helper_vsm3c_vi │ │ │ │ 10816: 00d9e290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_RAM_DISCARD_EVENT │ │ │ │ 10817: 00dc82a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_CLAMP_RECT_DSTATE │ │ │ │ 10818: 00d9f0b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_DISCONNECT_FINISH_EVENT │ │ │ │ 10819: 00d929fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCOM_WRITE_EVENT │ │ │ │ - 10820: 0099cf4c 192 FUNC GLOBAL DEFAULT 12 qemu_fprintf │ │ │ │ + 10820: 0099cf94 192 FUNC GLOBAL DEFAULT 12 qemu_fprintf │ │ │ │ 10821: 00ce21f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsext_vf4_w │ │ │ │ 10822: 00ce9050 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmslt_vv_w │ │ │ │ 10823: 00d9f294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYCHANGELISTENER_UNREGISTER_EVENT │ │ │ │ - 10824: 00916a5c 28 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo_members │ │ │ │ + 10824: 00916aa4 28 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo_members │ │ │ │ 10825: 00dc6eb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_ECR0_DSTATE │ │ │ │ 10826: 00d8d3d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_DATA_EVENT │ │ │ │ - 10827: 007dd678 152 FUNC GLOBAL DEFAULT 12 qmp_block_job_set_speed │ │ │ │ - 10828: 00993d40 228 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_init │ │ │ │ - 10829: 00732808 84 FUNC GLOBAL DEFAULT 12 tcg_exec_unrealizefn │ │ │ │ + 10827: 007dd6c0 152 FUNC GLOBAL DEFAULT 12 qmp_block_job_set_speed │ │ │ │ + 10828: 00993d88 228 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_init │ │ │ │ + 10829: 00732850 84 FUNC GLOBAL DEFAULT 12 tcg_exec_unrealizefn │ │ │ │ 10830: 00d8a180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_GET_PATH_EVENT │ │ │ │ 10831: 0056807c 664 FUNC GLOBAL DEFAULT 12 dump_vmstate_json_to_file │ │ │ │ - 10832: 007b9d08 120 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_decrypt_helper │ │ │ │ + 10832: 007b9d50 120 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_decrypt_helper │ │ │ │ 10833: 00d04404 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_d_wu │ │ │ │ 10834: 00d03c48 132 OBJECT GLOBAL DEFAULT 24 helper_info_feq_d │ │ │ │ 10835: 003ac534 8 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_ip6_info │ │ │ │ 10836: 00dc6384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_FAIL_DSTATE │ │ │ │ 10837: 00dc67f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_UPDATE_MODE_DSTATE │ │ │ │ 10838: 00d9d240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FD_OUTGOING_EVENT │ │ │ │ - 10839: 006e6ac4 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_addr │ │ │ │ + 10839: 006e6b0c 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_addr │ │ │ │ 10840: 00dc6568 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REG_READ_DSTATE │ │ │ │ 10841: 00340174 136 FUNC GLOBAL DEFAULT 12 sysbus_init_ioports │ │ │ │ 10842: 00d03edc 132 OBJECT GLOBAL DEFAULT 24 helper_info_feq_h │ │ │ │ 10843: 00d8cbf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_UP_READ_EVENT │ │ │ │ 10844: 004172f8 252 FUNC GLOBAL DEFAULT 12 msix_is_masked │ │ │ │ 10845: 00dc74d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_UNSUPPORTED_DSTATE │ │ │ │ - 10846: 007b8cc0 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_from_disk_endian │ │ │ │ + 10846: 007b8d08 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_from_disk_endian │ │ │ │ 10847: 00d8fc24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_WRITEW_EVENT │ │ │ │ - 10848: 00985bc8 72 FUNC GLOBAL DEFAULT 12 qbool_from_bool │ │ │ │ - 10849: 008fff74 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper │ │ │ │ - 10850: 0074742c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_be │ │ │ │ - 10851: 009d0930 92 FUNC GLOBAL DEFAULT 12 qapi_free_EbpfObject │ │ │ │ + 10848: 00985c10 72 FUNC GLOBAL DEFAULT 12 qbool_from_bool │ │ │ │ + 10849: 008fffbc 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper │ │ │ │ + 10850: 00747474 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_be │ │ │ │ + 10851: 009d0978 92 FUNC GLOBAL DEFAULT 12 qapi_free_EbpfObject │ │ │ │ 10852: 00dc707c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_WRN_RX_DESC_MODES_NOT_SUPP_DSTATE │ │ │ │ 10853: 0055d3d0 36 FUNC GLOBAL DEFAULT 12 migrate_auto_converge │ │ │ │ - 10854: 006f6bac 48 FUNC GLOBAL DEFAULT 12 vhost_svq_get_vring_addr │ │ │ │ + 10854: 006f6bf4 48 FUNC GLOBAL DEFAULT 12 vhost_svq_get_vring_addr │ │ │ │ 10855: 00da12e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_SEEK_EVENT │ │ │ │ 10856: 00dc7028 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_WRITE_DSTATE │ │ │ │ 10857: 0055d5a4 36 FUNC GLOBAL DEFAULT 12 migrate_postcopy_preempt │ │ │ │ 10858: 00d9ab20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_SET_CTL_EVENT │ │ │ │ 10859: 00dc71c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_VLAN_IS_VLAN_PKT_DSTATE │ │ │ │ 10860: 00d039b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_feq_s │ │ │ │ 10861: 00dc7a44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_RESET_DSTATE │ │ │ │ 10862: 00dc6100 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_sockets_c │ │ │ │ 10863: 005013e8 228 FUNC GLOBAL DEFAULT 12 audio_set_volume_in │ │ │ │ - 10864: 00957e7c 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc │ │ │ │ + 10864: 00957ec4 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc │ │ │ │ 10865: 0033299c 328 FUNC GLOBAL DEFAULT 12 hmp_memsave │ │ │ │ - 10866: 008f018c 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_add │ │ │ │ - 10867: 00745c10 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_le_mmu │ │ │ │ + 10866: 008f01d4 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_add │ │ │ │ + 10867: 00745c58 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_le_mmu │ │ │ │ 10868: 00dc65ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_STS_IOPORT_READB_DSTATE │ │ │ │ - 10869: 006ec214 220 FUNC GLOBAL DEFAULT 12 qmp_decode_protocols │ │ │ │ + 10869: 006ec25c 220 FUNC GLOBAL DEFAULT 12 qmp_decode_protocols │ │ │ │ 10870: 00447748 4092 FUNC GLOBAL DEFAULT 12 esp_reg_write │ │ │ │ 10871: 00dc72fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_CMB_INVALID_CBA_DSTATE │ │ │ │ 10872: 00d8a918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_SERVER_STATUS_EVENT │ │ │ │ 10873: 0051394c 216 FUNC GLOBAL DEFAULT 12 add_boot_device_lchs │ │ │ │ 10874: 00dc7252 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_WRITE_DSTATE │ │ │ │ - 10875: 00748c98 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfo │ │ │ │ - 10876: 006e5564 516 FUNC GLOBAL DEFAULT 12 virtio_queue_notify │ │ │ │ + 10875: 00748ce0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfo │ │ │ │ + 10876: 006e55ac 516 FUNC GLOBAL DEFAULT 12 virtio_queue_notify │ │ │ │ 10877: 00d9d810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_REQUESTED_EVENT │ │ │ │ 10878: 00d9b9f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_PBA_ENABLE_EVENT │ │ │ │ 10879: 002f6e9c 396 FUNC GLOBAL DEFAULT 12 v9fs_co_opendir │ │ │ │ - 10880: 007bd9b0 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_int │ │ │ │ - 10881: 0096eee8 440 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent_members │ │ │ │ + 10880: 007bd9f8 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_int │ │ │ │ + 10881: 0096ef30 440 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent_members │ │ │ │ 10882: 00d948c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_PH_CSUM_EVENT │ │ │ │ - 10883: 007428b8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_le │ │ │ │ + 10883: 00742900 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_le │ │ │ │ 10884: 00dc7a9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ASYNC_PACKET_DSTATE │ │ │ │ 10885: 00d9d130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_SAVE_FD_EVENT │ │ │ │ 10886: 00dc7d06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_WRITE_DSTATE │ │ │ │ 10887: 00dc642e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_START_DSTATE │ │ │ │ - 10888: 009cef30 244 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceList │ │ │ │ + 10888: 009cef78 244 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceList │ │ │ │ 10889: 00dc63da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_MAGIC_DSTATE │ │ │ │ - 10890: 008f3f64 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_finalize │ │ │ │ + 10890: 008f3fac 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_finalize │ │ │ │ 10891: 00dc8406 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ADD_DSTATE │ │ │ │ 10892: 00d9e2d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_APPROVE_SWITCHOVER_EVENT │ │ │ │ - 10893: 009ab8a4 456 FUNC GLOBAL DEFAULT 12 int128_rems │ │ │ │ + 10893: 009ab8ec 456 FUNC GLOBAL DEFAULT 12 int128_rems │ │ │ │ 10894: 002f7ab0 300 FUNC GLOBAL DEFAULT 12 v9fs_co_link │ │ │ │ - 10895: 009ab618 200 FUNC GLOBAL DEFAULT 12 int128_remu │ │ │ │ - 10896: 008cfd38 320 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry │ │ │ │ - 10897: 0091535c 92 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfoWrapper │ │ │ │ + 10895: 009ab660 200 FUNC GLOBAL DEFAULT 12 int128_remu │ │ │ │ + 10896: 008cfd80 320 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry │ │ │ │ + 10897: 009153a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfoWrapper │ │ │ │ 10898: 00cb0b68 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu32 │ │ │ │ 10899: 00d8b334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_POLL_ERR_EVENT │ │ │ │ 10900: 00330e88 28 FUNC GLOBAL DEFAULT 12 rom_set_fw │ │ │ │ 10901: 005dda0c 160 FUNC GLOBAL DEFAULT 12 riscv_cpu_do_transaction_failed │ │ │ │ 10902: 00dc70ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_RDTR_FPD_RUNNING_DSTATE │ │ │ │ 10903: 00dc6c78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_MASKED_PENDING_DSTATE │ │ │ │ 10904: 00dc66aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_SECTOR_ERASE_START_DSTATE │ │ │ │ - 10905: 00780e20 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i32 │ │ │ │ - 10906: 008ea904 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_WRITE_THRESHOLD_arg_members │ │ │ │ + 10905: 00780e68 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i32 │ │ │ │ + 10906: 008ea94c 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_WRITE_THRESHOLD_arg_members │ │ │ │ 10907: 00dc7f64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_PRESENT_DSTATE │ │ │ │ 10908: 00d9a730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DOORBELL_ACK_EVENT │ │ │ │ 10909: 00d97ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_WRITE_DATAPORT_EVENT │ │ │ │ - 10910: 00b9a288 3 OBJECT GLOBAL DEFAULT 14 sense_code_SPACE_ALLOC_FAILED │ │ │ │ - 10911: 009b0650 12 FUNC GLOBAL DEFAULT 12 aio_co_wake │ │ │ │ + 10910: 00b9a2e0 3 OBJECT GLOBAL DEFAULT 14 sense_code_SPACE_ALLOC_FAILED │ │ │ │ + 10911: 009b0698 12 FUNC GLOBAL DEFAULT 12 aio_co_wake │ │ │ │ 10912: 00dc61f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_YIELD_BACK_DSTATE │ │ │ │ 10913: 00cdfb4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_tlb_flush │ │ │ │ 10914: 00d9b3f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_GET_DEV_REGION_EVENT │ │ │ │ 10915: 002c7ea0 12 FUNC GLOBAL DEFAULT 12 vnc_server_fb_stride │ │ │ │ 10916: 00dc747a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_PCI_RESET_HOLD_DSTATE │ │ │ │ 10917: 00dc6c3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_BESTIRQ_DSTATE │ │ │ │ 10918: 00d8f1d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RC4030_READ_EVENT │ │ │ │ - 10919: 007e6b88 364 FUNC GLOBAL DEFAULT 12 bdrv_parse_cache_mode │ │ │ │ + 10919: 007e6bd0 364 FUNC GLOBAL DEFAULT 12 bdrv_parse_cache_mode │ │ │ │ 10920: 00d9db10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SEND_RP_MESSAGE_EVENT │ │ │ │ 10921: 00d8a280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_PROTOCOL_EVENT_QUEUE_EVENT │ │ │ │ - 10922: 0091809c 540 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions_members │ │ │ │ + 10922: 009180e4 540 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions_members │ │ │ │ 10923: 003a4b10 280 FUNC GLOBAL DEFAULT 12 pcnet_common_init │ │ │ │ 10924: 00d91f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_ENTRY_EVENT │ │ │ │ - 10925: 009080f0 200 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase_members │ │ │ │ - 10926: 0070ca18 104 FUNC GLOBAL DEFAULT 12 memory_region_set_readonly │ │ │ │ + 10925: 00908138 200 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase_members │ │ │ │ + 10926: 0070ca60 104 FUNC GLOBAL DEFAULT 12 memory_region_set_readonly │ │ │ │ 10927: 00dc7f52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_EXEC_INCOMING_DSTATE │ │ │ │ - 10928: 009af0ac 24 FUNC GLOBAL DEFAULT 12 qemu_aio_ref │ │ │ │ + 10928: 009af0f4 24 FUNC GLOBAL DEFAULT 12 qemu_aio_ref │ │ │ │ 10929: 00dc763a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_IO_DSTATE │ │ │ │ - 10930: 00942d40 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties │ │ │ │ + 10930: 00942d88 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties │ │ │ │ 10931: 00dc74ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_DATA_INVALID_DSTATE │ │ │ │ - 10932: 007b97c8 272 FUNC GLOBAL DEFAULT 12 qcrypto_block_amend_options │ │ │ │ + 10932: 007b9810 272 FUNC GLOBAL DEFAULT 12 qcrypto_block_amend_options │ │ │ │ 10933: 00dc67d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_DESTROY_TASK_DSTATE │ │ │ │ - 10934: 007b0494 108 FUNC GLOBAL DEFAULT 12 qio_channel_close │ │ │ │ - 10935: 00961224 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_deleted │ │ │ │ + 10934: 007b04dc 108 FUNC GLOBAL DEFAULT 12 qio_channel_close │ │ │ │ + 10935: 0096126c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_deleted │ │ │ │ 10936: 00dc6cd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_RECV_DSTATE │ │ │ │ 10937: 00414b40 288 FUNC GLOBAL DEFAULT 12 eeprom93xx_new │ │ │ │ 10938: 00d91198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_WRITE_XIVE_EVENT │ │ │ │ 10939: 00c7ea14 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int8 │ │ │ │ - 10940: 0070d860 16 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion │ │ │ │ + 10940: 0070d8a8 16 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion │ │ │ │ 10941: 00dc7d04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_READ_DSTATE │ │ │ │ 10942: 00c7c650 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_int32 │ │ │ │ 10943: 0041d400 1104 FUNC GLOBAL DEFAULT 12 pci_register_bar │ │ │ │ 10944: 00d9eb14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_REGISTER_EVENT │ │ │ │ - 10945: 0096de7c 200 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper_members │ │ │ │ + 10945: 0096dec4 200 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper_members │ │ │ │ 10946: 00dc6b5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_WRITE_DSTATE │ │ │ │ - 10947: 007a89d0 468 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new │ │ │ │ + 10947: 007a8a18 468 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new │ │ │ │ 10948: 00dc7dd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_WRITE_OFFSET_DSTATE │ │ │ │ 10949: 00d94a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_START_XMIT_EVENT │ │ │ │ 10950: 00d95c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_READ_EVENT │ │ │ │ 10951: 00da1424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATS_EVENT │ │ │ │ 10952: 00305128 4 FUNC GLOBAL DEFAULT 12 legacy_acpi_cpu_plug_cb │ │ │ │ - 10953: 007edc38 404 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver_opts │ │ │ │ + 10953: 007edc80 404 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver_opts │ │ │ │ 10954: 00329094 172 FUNC GLOBAL DEFAULT 12 ptimer_set_period_from_clock │ │ │ │ - 10955: 0072d310 528 FUNC GLOBAL DEFAULT 12 semihost_sys_stat │ │ │ │ + 10955: 0072d358 528 FUNC GLOBAL DEFAULT 12 semihost_sys_stat │ │ │ │ 10956: 0025e9bc 208 FUNC GLOBAL DEFAULT 12 cpu_list_remove │ │ │ │ - 10957: 009037d0 192 FUNC GLOBAL DEFAULT 12 visit_type_OffAutoPCIBAR │ │ │ │ + 10957: 00903818 192 FUNC GLOBAL DEFAULT 12 visit_type_OffAutoPCIBAR │ │ │ │ 10958: 00dc601c 4 OBJECT GLOBAL DEFAULT 25 dmg_uncompress_lzfse │ │ │ │ 10959: 00d93148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ETHLITE_PKT_LOST_EVENT │ │ │ │ - 10960: 008e9d94 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions │ │ │ │ + 10960: 008e9ddc 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions │ │ │ │ 10961: 0052f520 340 FUNC GLOBAL DEFAULT 12 qemu_fdt_getprop │ │ │ │ 10962: 00d9bd40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_STATE_RESPONSE_EVENT │ │ │ │ 10963: 003cb104 364 FUNC GLOBAL DEFAULT 12 igb_core_pci_realize │ │ │ │ - 10964: 00956e04 480 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus_members │ │ │ │ - 10965: 008c4084 348 FUNC GLOBAL DEFAULT 12 monitor_init_qmp │ │ │ │ + 10964: 00956e4c 480 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus_members │ │ │ │ + 10965: 008c40cc 348 FUNC GLOBAL DEFAULT 12 monitor_init_qmp │ │ │ │ 10966: 00dc77c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_BURST_LENGTH_DSTATE │ │ │ │ 10967: 00dc7ed0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_GPIO_UPDATE_EVENTS_DSTATE │ │ │ │ - 10968: 009d5300 196 FUNC GLOBAL DEFAULT 12 vu_queue_avail_bytes │ │ │ │ + 10968: 009d5348 196 FUNC GLOBAL DEFAULT 12 vu_queue_avail_bytes │ │ │ │ 10969: 00d8af68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_CO_SUBMIT_EVENT │ │ │ │ 10970: 00dc6950 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_SET_IRQ_LOWER_DSTATE │ │ │ │ 10971: 00514400 48 FUNC GLOBAL DEFAULT 12 cpus_are_resettable │ │ │ │ - 10972: 00907a50 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS │ │ │ │ + 10972: 00907a98 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS │ │ │ │ 10973: 0060c768 96 FUNC GLOBAL DEFAULT 12 helper_vor_vx_b │ │ │ │ 10974: 00626d94 476 FUNC GLOBAL DEFAULT 12 helper_vfnmsac_vv_d │ │ │ │ 10975: 00dc60a8 8 OBJECT GLOBAL DEFAULT 25 qmp_cap_negotiation_commands │ │ │ │ - 10976: 009be5e0 644 FUNC GLOBAL DEFAULT 12 iova_tree_alloc_map │ │ │ │ - 10977: 006a634c 440 FUNC GLOBAL DEFAULT 12 helper_vaesdm_vs │ │ │ │ + 10976: 009be628 644 FUNC GLOBAL DEFAULT 12 iova_tree_alloc_map │ │ │ │ + 10977: 006a6394 440 FUNC GLOBAL DEFAULT 12 helper_vaesdm_vs │ │ │ │ 10978: 00dc69ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_REG_H2D_FIS_RES_DSTATE │ │ │ │ 10979: 00dc639a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_NEW_FD_DSTATE │ │ │ │ 10980: 0060c888 96 FUNC GLOBAL DEFAULT 12 helper_vor_vx_d │ │ │ │ 10981: 00341fa0 64 FUNC GLOBAL DEFAULT 12 qemu_edid_size │ │ │ │ - 10982: 006a6190 444 FUNC GLOBAL DEFAULT 12 helper_vaesdm_vv │ │ │ │ - 10983: 008169b0 148 FUNC GLOBAL DEFAULT 12 blk_co_pwritev_part │ │ │ │ + 10982: 006a61d8 444 FUNC GLOBAL DEFAULT 12 helper_vaesdm_vv │ │ │ │ + 10983: 008169f8 148 FUNC GLOBAL DEFAULT 12 blk_co_pwritev_part │ │ │ │ 10984: 00473204 480 FUNC GLOBAL DEFAULT 12 sdbus_get_cmd_line │ │ │ │ 10985: 00d9db40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_HANDLE_RP_REQ_PAGES_EVENT │ │ │ │ 10986: 00626a50 436 FUNC GLOBAL DEFAULT 12 helper_vfnmsac_vv_h │ │ │ │ 10987: 005b2e18 56 FUNC GLOBAL DEFAULT 12 tcg_cpu_init_cflags │ │ │ │ 10988: 00dc7010 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MAC_WRITE_DSTATE │ │ │ │ 10989: 00dc8568 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CANCEL_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 10990: 0060c7c8 96 FUNC GLOBAL DEFAULT 12 helper_vor_vx_h │ │ │ │ 10991: 00d8bfcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_PUT_BUFFER_OUT_EVENT │ │ │ │ - 10992: 009295b4 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddressType │ │ │ │ + 10992: 009295fc 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddressType │ │ │ │ 10993: 00d96a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_WRITE_DATA_INVALID_EVENT │ │ │ │ 10994: 00d91eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CLEAR_RESET_BIT_EVENT │ │ │ │ 10995: 00dc6b80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPI_DSTATE │ │ │ │ 10996: 00dc6b5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_READ_FAULT_DSTATE │ │ │ │ - 10997: 009bd084 656 FUNC GLOBAL DEFAULT 12 hbitmap_truncate │ │ │ │ + 10997: 009bd0cc 656 FUNC GLOBAL DEFAULT 12 hbitmap_truncate │ │ │ │ 10998: 005723f4 56 FUNC GLOBAL DEFAULT 12 colo_checkpoint_delay_set │ │ │ │ 10999: 002f85c8 552 FUNC GLOBAL DEFAULT 12 v9fs_co_mknod │ │ │ │ 11000: 005904f8 12 FUNC GLOBAL DEFAULT 12 netdev_add │ │ │ │ 11001: 00d9c090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_PUSHED_EVENT │ │ │ │ 11002: 0040fb40 8 FUNC GLOBAL DEFAULT 12 nvme_ns_drain │ │ │ │ 11003: 00dc797a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_OUT_DSTATE │ │ │ │ 11004: 00bcf158 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_iothread_vq_mapping_list │ │ │ │ 11005: 00d93f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_WRITE_UNKNOWN_EVENT │ │ │ │ 11006: 00d843c0 16 OBJECT GLOBAL DEFAULT 24 __jit_debug_descriptor │ │ │ │ 11007: 00d91fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_PFD2_CLK_EVENT │ │ │ │ - 11008: 00950ab4 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsProvider │ │ │ │ + 11008: 00950afc 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsProvider │ │ │ │ 11009: 002bca54 672 FUNC GLOBAL DEFAULT 12 qmp_expire_password │ │ │ │ - 11010: 00762df8 148 FUNC GLOBAL DEFAULT 12 gdb_append_thread_id │ │ │ │ - 11011: 007b469c 8 FUNC GLOBAL DEFAULT 12 qio_task_get_result_pointer │ │ │ │ + 11010: 00762e40 148 FUNC GLOBAL DEFAULT 12 gdb_append_thread_id │ │ │ │ + 11011: 007b46e4 8 FUNC GLOBAL DEFAULT 12 qio_task_get_result_pointer │ │ │ │ 11012: 00626c04 400 FUNC GLOBAL DEFAULT 12 helper_vfnmsac_vv_w │ │ │ │ 11013: 0060c828 96 FUNC GLOBAL DEFAULT 12 helper_vor_vx_w │ │ │ │ - 11014: 0075cb70 204 FUNC GLOBAL DEFAULT 12 object_property_add_str │ │ │ │ + 11014: 0075cbb8 204 FUNC GLOBAL DEFAULT 12 object_property_add_str │ │ │ │ 11015: 00d8eeb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_INPUT_CONNECTED_EVENT │ │ │ │ - 11016: 0096eb44 320 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent │ │ │ │ + 11016: 0096eb8c 320 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent │ │ │ │ 11017: 0058cba0 316 FUNC GLOBAL DEFAULT 12 netdev_del_completion │ │ │ │ - 11018: 008e98ac 216 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2_members │ │ │ │ + 11018: 008e98f4 216 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2_members │ │ │ │ 11019: 005da674 664 FUNC GLOBAL DEFAULT 12 riscv_cpu_finalize_features │ │ │ │ 11020: 002eb170 48 FUNC GLOBAL DEFAULT 12 notsup_setxattr │ │ │ │ 11021: 00d9bfb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_EVENT │ │ │ │ 11022: 00dc70f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_ICR_BIT_IMS_DSTATE │ │ │ │ 11023: 00dc758a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SAVE_REQUEST_DSTATE │ │ │ │ 11024: 00da0334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_DRAM_EVENT_EVENT │ │ │ │ - 11025: 0086c548 124 FUNC GLOBAL DEFAULT 12 throttle_group_get_config │ │ │ │ - 11026: 006e599c 128 FUNC GLOBAL DEFAULT 12 virtio_queue_reset │ │ │ │ + 11025: 0086c590 124 FUNC GLOBAL DEFAULT 12 throttle_group_get_config │ │ │ │ + 11026: 006e59e4 128 FUNC GLOBAL DEFAULT 12 virtio_queue_reset │ │ │ │ 11027: 00da1d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT16_EVENT │ │ │ │ - 11028: 0077eb40 252 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i32 │ │ │ │ - 11029: 007e8580 156 FUNC GLOBAL DEFAULT 12 bdrv_co_check │ │ │ │ + 11028: 0077eb88 252 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i32 │ │ │ │ + 11029: 007e85c8 156 FUNC GLOBAL DEFAULT 12 bdrv_co_check │ │ │ │ 11030: 0051e7d4 200 FUNC GLOBAL DEFAULT 12 qtest_sendf │ │ │ │ - 11031: 008150e4 124 FUNC GLOBAL DEFAULT 12 blk_co_get_geometry │ │ │ │ - 11032: 00748bc8 8 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_size │ │ │ │ + 11031: 0081512c 124 FUNC GLOBAL DEFAULT 12 blk_co_get_geometry │ │ │ │ + 11032: 00748c10 8 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_size │ │ │ │ 11033: 00d9d2c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_DEL_EVENT │ │ │ │ 11034: 0025d280 84 FUNC GLOBAL DEFAULT 12 cpu_dump_state │ │ │ │ - 11035: 0099a51c 16 FUNC GLOBAL DEFAULT 12 bitmap_to_le │ │ │ │ - 11036: 009b497c 184 FUNC GLOBAL DEFAULT 12 thread_pool_new │ │ │ │ + 11035: 0099a564 16 FUNC GLOBAL DEFAULT 12 bitmap_to_le │ │ │ │ + 11036: 009b49c4 184 FUNC GLOBAL DEFAULT 12 thread_pool_new │ │ │ │ 11037: 00cb0ae4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu64 │ │ │ │ 11038: 00d941c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_NOTIFY_VEC_EVENT │ │ │ │ 11039: 00dc8c52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANON_RAM_ALLOC_DSTATE │ │ │ │ 11040: 00dc667a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_REPORT_DSTATE │ │ │ │ 11041: 00d9a530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUN_EVENT │ │ │ │ 11042: 00dc7908 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_ABORT_DSTATE │ │ │ │ - 11043: 00762634 204 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_end │ │ │ │ + 11043: 0076267c 204 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_end │ │ │ │ 11044: 00387cd4 368 FUNC GLOBAL DEFAULT 12 ide_handle_rw_error │ │ │ │ - 11045: 006eca14 244 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio │ │ │ │ + 11045: 006eca5c 244 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio │ │ │ │ 11046: 00d8e8f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_GUEST_BUG_EVENT │ │ │ │ - 11047: 0085774c 784 FUNC GLOBAL DEFAULT 12 qcow2_expand_zero_clusters │ │ │ │ + 11047: 00857794 784 FUNC GLOBAL DEFAULT 12 qcow2_expand_zero_clusters │ │ │ │ 11048: 00d90688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_OS_REPORTING_LINE_EVENT │ │ │ │ 11049: 00dc817e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_CLEANUP_DSTATE │ │ │ │ 11050: 00dc6e28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_READ_DSTATE │ │ │ │ 11051: 00d9b318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_LISTENER_REGION_ADD_SKIP_EVENT │ │ │ │ - 11052: 007d3b04 8 FUNC GLOBAL DEFAULT 12 blk_exp_close_all │ │ │ │ - 11053: 007813b4 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i64 │ │ │ │ + 11052: 007d3b4c 8 FUNC GLOBAL DEFAULT 12 blk_exp_close_all │ │ │ │ + 11053: 007813fc 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i64 │ │ │ │ 11054: 00dc6398 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_SYNC_DSTATE │ │ │ │ - 11055: 008c64a8 352 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties_members │ │ │ │ + 11055: 008c64f0 352 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties_members │ │ │ │ 11056: 00d97674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IRQ_RAISE_EVENT │ │ │ │ 11057: 00333f58 224 FUNC GLOBAL DEFAULT 12 qmp_query_hotpluggable_cpus │ │ │ │ 11058: 00d9a620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_CANCEL_EVENT │ │ │ │ - 11059: 007547f0 180 FUNC GLOBAL DEFAULT 12 clock_new │ │ │ │ + 11059: 00754838 180 FUNC GLOBAL DEFAULT 12 clock_new │ │ │ │ 11060: 00dc67ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_EN_B_DSTATE │ │ │ │ - 11061: 008be0f4 40 FUNC GLOBAL DEFAULT 12 qemu_chr_cleanup │ │ │ │ - 11062: 0078c8f8 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i64_chk │ │ │ │ + 11061: 008be13c 40 FUNC GLOBAL DEFAULT 12 qemu_chr_cleanup │ │ │ │ + 11062: 0078c940 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i64_chk │ │ │ │ 11063: 00d94c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_RESET_EVENT │ │ │ │ 11064: 00dc80be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVE_XBZRLE_PAGE_OVERFLOW_DSTATE │ │ │ │ 11065: 00dc72da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DEL_SQ_DSTATE │ │ │ │ 11066: 00d8efc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_IOMEM_WRITE_CLR_EVENT │ │ │ │ 11067: 00518094 80 FUNC GLOBAL DEFAULT 12 dirtylimit_change │ │ │ │ 11068: 00c6ad74 52 OBJECT GLOBAL DEFAULT 21 vmstate_can_sja │ │ │ │ 11069: 00d8f0a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALPEND_EVENT │ │ │ │ 11070: 00d8edd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_FEATURES_EVENT │ │ │ │ 11071: 00dc6112 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_acpi_c │ │ │ │ - 11072: 00786110 48 FUNC GLOBAL DEFAULT 12 tcg_gen_extr_i128_i64 │ │ │ │ + 11072: 00786158 48 FUNC GLOBAL DEFAULT 12 tcg_gen_extr_i128_i64 │ │ │ │ 11073: 00dc70de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_FIRE_ALL_TIMERS_DSTATE │ │ │ │ 11074: 00dc6104 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_stats_c │ │ │ │ 11075: 00dc7dfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_IOVA_RANGE_DSTATE │ │ │ │ 11076: 00ce52f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei32_16_v │ │ │ │ 11077: 00638f50 388 FUNC GLOBAL DEFAULT 12 helper_vfncvtbf16_f_f_w │ │ │ │ 11078: 00dc74a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_REALIZE_TYPE_DSTATE │ │ │ │ 11079: 0029f590 412 FUNC GLOBAL DEFAULT 12 floatx80_scalbn │ │ │ │ 11080: 00cb2f80 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_and │ │ │ │ 11081: 00c7c600 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_int64 │ │ │ │ 11082: 00dc6a60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_WRITEW_DSTATE │ │ │ │ - 11083: 00868338 312 FUNC GLOBAL DEFAULT 12 reqlist_wait_one │ │ │ │ + 11083: 00868380 312 FUNC GLOBAL DEFAULT 12 reqlist_wait_one │ │ │ │ 11084: 00da2b8c 4 OBJECT GLOBAL DEFAULT 25 total_open_fd │ │ │ │ 11085: 00c7c5d8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint64_checkmask │ │ │ │ 11086: 00dc83e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_SET_SPEED_DSTATE │ │ │ │ 11087: 00d968b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_MODE_SELECT_PAGE_TRUNCATED_EVENT │ │ │ │ 11088: 00d918ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_SEND_EVENT │ │ │ │ 11089: 00dc7eae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_GPIO_UPDATE_OUTPUT_IRQ_DSTATE │ │ │ │ - 11090: 008261f0 52 FUNC GLOBAL DEFAULT 12 bdrv_inc_in_flight │ │ │ │ + 11090: 00826238 52 FUNC GLOBAL DEFAULT 12 bdrv_inc_in_flight │ │ │ │ 11091: 00dc6ff8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MAC_WRITE_DSTATE │ │ │ │ 11092: 00dc7898 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_RELOAD_DSTATE │ │ │ │ 11093: 00d9dee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_CLEAR_DIRTY_EVENT │ │ │ │ 11094: 0041592c 316 FUNC GLOBAL DEFAULT 12 msi_set_message │ │ │ │ 11095: 00d97fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_RESPONSE_EVENT │ │ │ │ - 11096: 0096a510 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptionsVNC │ │ │ │ + 11096: 0096a558 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptionsVNC │ │ │ │ 11097: 00d8b098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_SKIP_RANGE_EVENT │ │ │ │ 11098: 00dc624a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_MAIN_DSTATE │ │ │ │ 11099: 00dc7f2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_SAVE_FD_DSTATE │ │ │ │ - 11100: 00868ae8 228 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_create │ │ │ │ + 11100: 00868b30 228 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_create │ │ │ │ 11101: 00d8bc48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_LIST_EVENT │ │ │ │ 11102: 00528804 208 FUNC GLOBAL DEFAULT 12 qmp_query_display_options │ │ │ │ 11103: 00dc8638 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_BREAK_DSTATE │ │ │ │ 11104: 00570060 80 FUNC GLOBAL DEFAULT 12 socket_cleanup_outgoing_migration │ │ │ │ - 11105: 006cda34 8 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_add_fd │ │ │ │ + 11105: 006cda7c 8 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_add_fd │ │ │ │ 11106: 005a7de0 1432 FUNC GLOBAL DEFAULT 12 net_init_vhost_vdpa │ │ │ │ 11107: 00dc7526 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_NOP_DSTATE │ │ │ │ 11108: 00dc8476 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CHARDEV_DSTATE │ │ │ │ 11109: 00d98e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_INIT_ABORT_EVENT │ │ │ │ 11110: 00dc714c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RFCTL_DSTATE │ │ │ │ 11111: 00d99e40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_MAXLUN_EVENT │ │ │ │ 11112: 00dc7904 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_READ_DSTATE │ │ │ │ - 11113: 0090a4b0 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherKeyType │ │ │ │ - 11114: 008e5cec 352 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions │ │ │ │ + 11113: 0090a4f8 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherKeyType │ │ │ │ + 11114: 008e5d34 352 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions │ │ │ │ 11115: 00dc8456 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_START_DSTATE │ │ │ │ - 11116: 008cbbfc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMerge │ │ │ │ + 11116: 008cbc44 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMerge │ │ │ │ 11117: 00dc7ce6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_MSIX_WRITE_DSTATE │ │ │ │ 11118: 00d92a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_READ_EVENT │ │ │ │ 11119: 002ec838 112 FUNC GLOBAL DEFAULT 12 p9array_auto_free_V9fsPath │ │ │ │ - 11120: 009837cc 136 FUNC GLOBAL DEFAULT 12 qmp_enable_command │ │ │ │ + 11120: 00983814 136 FUNC GLOBAL DEFAULT 12 qmp_enable_command │ │ │ │ 11121: 00da1d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT64_EVENT │ │ │ │ 11122: 00d94a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_MCAST_EVENT │ │ │ │ 11123: 00dc6113 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_audio_c │ │ │ │ 11124: 00dc7ed4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_GPIO_SET_INPUT_DSTATE │ │ │ │ 11125: 00d983a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_SHIFTER_STATING_EVENT │ │ │ │ - 11126: 00915988 392 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390_members │ │ │ │ + 11126: 009159d0 392 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390_members │ │ │ │ 11127: 00dc7ba4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_UNALIGNED_DSTATE │ │ │ │ 11128: 00d9dc10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_SIGNAL_EVENT │ │ │ │ 11129: 004ee168 436 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_mask │ │ │ │ 11130: 00dc6c5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_WRITE_DSTATE │ │ │ │ 11131: 00d9a150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ATTACH_EVENT │ │ │ │ - 11132: 00940f50 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_set_arg_members │ │ │ │ - 11133: 008d9600 1300 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits_members │ │ │ │ + 11132: 00940f98 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_set_arg_members │ │ │ │ + 11133: 008d9648 1300 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits_members │ │ │ │ 11134: 002d1c3c 16 FUNC GLOBAL DEFAULT 12 vnc_zlib_zalloc │ │ │ │ 11135: 00d8b750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_COMPLETE_EVENT │ │ │ │ 11136: 00415bac 856 FUNC GLOBAL DEFAULT 12 msi_init │ │ │ │ - 11137: 00970e80 460 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL │ │ │ │ + 11137: 00970ec8 460 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL │ │ │ │ 11138: 002b9d48 4 FUNC GLOBAL DEFAULT 12 qkbd_state_free │ │ │ │ 11139: 00305d20 4 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_unplug_request_cb │ │ │ │ 11140: 00dc65b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_PC_DIMM_DELETE_FAILED_DSTATE │ │ │ │ 11141: 003ac220 4 FUNC GLOBAL DEFAULT 12 net_rx_pkt_dump │ │ │ │ - 11142: 007f8234 60 FUNC GLOBAL DEFAULT 12 job_is_cancelled_locked │ │ │ │ + 11142: 007f827c 60 FUNC GLOBAL DEFAULT 12 job_is_cancelled_locked │ │ │ │ 11143: 00d8d494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DEVICE_DESTROY_EVENT │ │ │ │ 11144: 00dc7762 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_REQ_ADDR_DSTATE │ │ │ │ 11145: 00cecb18 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmorn_mm │ │ │ │ 11146: 006069d8 620 FUNC GLOBAL DEFAULT 12 helper_vs1r_v │ │ │ │ 11147: 00d8b880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_SOURCE_ATTACH_EVENT │ │ │ │ 11148: 00d94808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_EVENT │ │ │ │ 11149: 00d9cf30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_COMPLETE_EVENT │ │ │ │ 11150: 00dc78fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_RELEASE_LOCTY_DSTATE │ │ │ │ 11151: 00dc7338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FINISH_ZONE_DSTATE │ │ │ │ 11152: 00d8c354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_LOCALITY_EVENT │ │ │ │ 11153: 00dc7172 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_CAN_RECV_RINGS_FULL_DSTATE │ │ │ │ 11154: 00618bd4 96 FUNC GLOBAL DEFAULT 12 helper_vminu_vx_b │ │ │ │ 11155: 00dc75c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_READ_DSTATE │ │ │ │ 11156: 00d9c290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_RESET_DEVICE_EVENT │ │ │ │ - 11157: 00765ccc 16 FUNC GLOBAL DEFAULT 12 gdb_handle_query_attached │ │ │ │ + 11157: 00765d14 16 FUNC GLOBAL DEFAULT 12 gdb_handle_query_attached │ │ │ │ 11158: 0058eb28 8 FUNC GLOBAL DEFAULT 12 qemu_get_queue │ │ │ │ 11159: 00cfd8c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrem_vx_b │ │ │ │ 11160: 00618cf4 96 FUNC GLOBAL DEFAULT 12 helper_vminu_vx_d │ │ │ │ 11161: 00cf19fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfle_vf_d │ │ │ │ 11162: 00cfd738 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrem_vx_d │ │ │ │ - 11163: 00782f50 532 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i64 │ │ │ │ + 11163: 00782f98 532 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i64 │ │ │ │ 11164: 00d8cdf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_SIZE_HI_EVENT │ │ │ │ 11165: 00dc740a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DMA_READ_DSTATE │ │ │ │ 11166: 00618c34 96 FUNC GLOBAL DEFAULT 12 helper_vminu_vx_h │ │ │ │ - 11167: 007595ec 68 FUNC GLOBAL DEFAULT 12 object_property_find │ │ │ │ + 11167: 00759634 68 FUNC GLOBAL DEFAULT 12 object_property_find │ │ │ │ 11168: 00dc7c74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_LISTENER_REGION_DEL_SKIP_DSTATE │ │ │ │ - 11169: 0072cf60 524 FUNC GLOBAL DEFAULT 12 semihost_sys_flen │ │ │ │ + 11169: 0072cfa8 524 FUNC GLOBAL DEFAULT 12 semihost_sys_flen │ │ │ │ 11170: 00cf1b04 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfle_vf_h │ │ │ │ 11171: 00389990 792 FUNC GLOBAL DEFAULT 12 ide_init_drive │ │ │ │ 11172: 005d47a8 424 FUNC GLOBAL DEFAULT 12 riscv_iommu_hpm_timer_cb │ │ │ │ 11173: 00cfd840 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrem_vx_h │ │ │ │ - 11174: 007fa5f0 140 FUNC GLOBAL DEFAULT 12 job_finalize_locked │ │ │ │ - 11175: 00743210 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_le_mmu │ │ │ │ + 11174: 007fa638 140 FUNC GLOBAL DEFAULT 12 job_finalize_locked │ │ │ │ + 11175: 00743258 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_le_mmu │ │ │ │ 11176: 00d91468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_SET_IRQ_EVENT │ │ │ │ - 11177: 0074626c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_le │ │ │ │ + 11177: 007462b4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_le │ │ │ │ 11178: 005b6234 204 FUNC GLOBAL DEFAULT 12 cpu_get_dump_info │ │ │ │ 11179: 00d8a350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_CHECKSUM_INCORRECT_EVENT │ │ │ │ 11180: 00d95e08 56 OBJECT GLOBAL DEFAULT 24 hw_pci_trace_events │ │ │ │ 11181: 0058ed8c 140 FUNC GLOBAL DEFAULT 12 qemu_foreach_nic │ │ │ │ - 11182: 008fc370 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBusWrapper │ │ │ │ - 11183: 008cd01c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNbd │ │ │ │ + 11182: 008fc3b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBusWrapper │ │ │ │ + 11183: 008cd064 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNbd │ │ │ │ 11184: 00dc7f00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SKIP_SAMPLE_RAMBLOCK_DSTATE │ │ │ │ - 11185: 00917934 192 FUNC GLOBAL DEFAULT 12 visit_type_X86CPURegister32 │ │ │ │ + 11185: 0091797c 192 FUNC GLOBAL DEFAULT 12 visit_type_X86CPURegister32 │ │ │ │ 11186: 00dc75cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_TI_DSTATE │ │ │ │ 11187: 005bb378 264 FUNC GLOBAL DEFAULT 12 riscv_plic_hart_config_string │ │ │ │ - 11188: 0094c750 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_powerdown │ │ │ │ + 11188: 0094c798 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_powerdown │ │ │ │ 11189: 005ac390 580 FUNC GLOBAL DEFAULT 12 replay_read_events │ │ │ │ 11190: 004939fc 140 FUNC GLOBAL DEFAULT 12 usb_desc_device_qualifier │ │ │ │ 11191: 00d9a9c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_BAD_OFFSET_EVENT │ │ │ │ - 11192: 0096d734 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_vnc_password_arg_members │ │ │ │ + 11192: 0096d77c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_vnc_password_arg_members │ │ │ │ 11193: 00dc6fbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_DISABLE_DSTATE │ │ │ │ 11194: 00618c94 96 FUNC GLOBAL DEFAULT 12 helper_vminu_vx_w │ │ │ │ 11195: 00d96b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_MM_LOAD_EVENT │ │ │ │ 11196: 00522940 100 FUNC GLOBAL DEFAULT 12 qemu_system_guest_crashloaded │ │ │ │ 11197: 00dc84a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_GENERAL_MEDIA_EVENT_DSTATE │ │ │ │ - 11198: 008f8f20 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_nbd_server_remove_arg_members │ │ │ │ + 11198: 008f8f68 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_nbd_server_remove_arg_members │ │ │ │ 11199: 00dc660e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_FORMAT_DSTATE │ │ │ │ 11200: 00cf1a80 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfle_vf_w │ │ │ │ 11201: 00cfd7bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrem_vx_w │ │ │ │ 11202: 0061b094 96 FUNC GLOBAL DEFAULT 12 helper_vmacc_vv_b │ │ │ │ 11203: 00dc82d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_DATA_DSTATE │ │ │ │ 11204: 00c81020 12 OBJECT GLOBAL DEFAULT 21 QCryptoHashAlgo_lookup │ │ │ │ 11205: 00dc824a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_UNMAPPED_DSTATE │ │ │ │ 11206: 00d943f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_FLT_DROPPED_EVENT │ │ │ │ 11207: 0061b1b4 96 FUNC GLOBAL DEFAULT 12 helper_vmacc_vv_d │ │ │ │ 11208: 003e0cd0 96 FUNC GLOBAL DEFAULT 12 rocker_find │ │ │ │ - 11209: 0098dbe0 340 FUNC GLOBAL DEFAULT 12 qemu_init_exec_dir │ │ │ │ + 11209: 0098dc28 340 FUNC GLOBAL DEFAULT 12 qemu_init_exec_dir │ │ │ │ 11210: 002a3b98 168 FUNC GLOBAL DEFAULT 12 helper_gvec_add16 │ │ │ │ 11211: 00d8d444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_COMPLETE_COLLECTING_EVENT │ │ │ │ 11212: 0061b0f4 96 FUNC GLOBAL DEFAULT 12 helper_vmacc_vv_h │ │ │ │ - 11213: 0094f854 556 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy_members │ │ │ │ + 11213: 0094f89c 556 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy_members │ │ │ │ 11214: 0025d2d4 436 FUNC GLOBAL DEFAULT 12 cpu_reset │ │ │ │ - 11215: 009b9524 292 FUNC GLOBAL DEFAULT 12 socket_local_address │ │ │ │ + 11215: 009b956c 292 FUNC GLOBAL DEFAULT 12 socket_local_address │ │ │ │ 11216: 00dc61de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_TIMER_CB_DSTATE │ │ │ │ 11217: 00dc6a68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_IOPORT_WRITE_DSTATE │ │ │ │ 11218: 00d94c58 860 OBJECT GLOBAL DEFAULT 24 hw_nvme_trace_events │ │ │ │ 11219: 00d8a4d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_START_EVENT │ │ │ │ - 11220: 00814a80 128 FUNC GLOBAL DEFAULT 12 blk_iostatus_enable │ │ │ │ - 11221: 009868f4 56 FUNC GLOBAL DEFAULT 12 qobject_to_json │ │ │ │ + 11220: 00814ac8 128 FUNC GLOBAL DEFAULT 12 blk_iostatus_enable │ │ │ │ + 11221: 0098693c 56 FUNC GLOBAL DEFAULT 12 qobject_to_json │ │ │ │ 11222: 00dc8644 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ 11223: 00ceb2dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredor_vs_b │ │ │ │ - 11224: 00903b90 192 FUNC GLOBAL DEFAULT 12 visit_type_GrabToggleKeys │ │ │ │ + 11224: 00903bd8 192 FUNC GLOBAL DEFAULT 12 visit_type_GrabToggleKeys │ │ │ │ 11225: 00d94b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_SEND_EVENT │ │ │ │ - 11226: 00906778 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretProperties │ │ │ │ + 11226: 009067c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretProperties │ │ │ │ 11227: 002b4ef0 20 FUNC GLOBAL DEFAULT 12 cursor_builtin_left_ptr │ │ │ │ - 11228: 0094ef1c 368 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress │ │ │ │ + 11228: 0094ef64 368 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress │ │ │ │ 11229: 00d93618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_82596_MEM_WRITEW_EVENT │ │ │ │ 11230: 00dc702e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_RESET_DSTATE │ │ │ │ 11231: 00dc778c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ADMA_DSTATE │ │ │ │ - 11232: 007581fc 20 FUNC GLOBAL DEFAULT 12 object_get_typename │ │ │ │ + 11232: 00758244 20 FUNC GLOBAL DEFAULT 12 object_get_typename │ │ │ │ 11233: 00ceb150 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredor_vs_d │ │ │ │ - 11234: 0080af54 184 FUNC GLOBAL DEFAULT 12 qmp_query_pr_managers │ │ │ │ + 11234: 0080af9c 184 FUNC GLOBAL DEFAULT 12 qmp_query_pr_managers │ │ │ │ 11235: 00415174 80 FUNC GLOBAL DEFAULT 12 pcie_chassis_del_slot │ │ │ │ 11236: 00d926fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CFG_MEM_WRITEB_EVENT │ │ │ │ 11237: 00d9d8e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TRANSFERRED_BYTES_EVENT │ │ │ │ 11238: 00d041f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_wu_d │ │ │ │ 11239: 00da35c4 16 OBJECT GLOBAL DEFAULT 25 smbios_type0 │ │ │ │ 11240: 0061b154 96 FUNC GLOBAL DEFAULT 12 helper_vmacc_vv_w │ │ │ │ 11241: 00da35d8 24 OBJECT GLOBAL DEFAULT 25 smbios_type1 │ │ │ │ @@ -11248,1072 +11248,1072 @@ │ │ │ │ 11244: 00bcf3b8 52 OBJECT GLOBAL DEFAULT 21 vmstate_clock │ │ │ │ 11245: 00d924dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_GPR_WRITE_EVENT │ │ │ │ 11246: 00d042fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_wu_h │ │ │ │ 11247: 00d942e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_RSS_EVENT │ │ │ │ 11248: 00dc850a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BALLOON_DSTATE │ │ │ │ 11249: 00d8fbd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_CANCEL_DMA_SYNC_REMAINING_EVENT │ │ │ │ 11250: 00d84470 24 OBJECT GLOBAL DEFAULT 24 qio_channel_websock_source_funcs │ │ │ │ - 11251: 0095c07c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewireOptions │ │ │ │ + 11251: 0095c0c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewireOptions │ │ │ │ 11252: 00d95504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_SGLD_EVENT │ │ │ │ 11253: 00d9ac00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_NAK_EVENT │ │ │ │ 11254: 005ad4f8 120 FUNC GLOBAL DEFAULT 12 replay_vmstate_register │ │ │ │ 11255: 005ecd24 200 FUNC GLOBAL DEFAULT 12 helper_csrr │ │ │ │ 11256: 00563e2c 216 FUNC GLOBAL DEFAULT 12 postcopy_fault_thread_notify │ │ │ │ 11257: 00dc7580 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_QUEUE_CMD_DSTATE │ │ │ │ - 11258: 008be058 156 FUNC GLOBAL DEFAULT 12 qemu_chr_timeout_add_ms │ │ │ │ + 11258: 008be0a0 156 FUNC GLOBAL DEFAULT 12 qemu_chr_timeout_add_ms │ │ │ │ 11259: 00dc78ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_DSTATE │ │ │ │ 11260: 00d040ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_wu_s │ │ │ │ 11261: 005ecdec 104 FUNC GLOBAL DEFAULT 12 helper_csrw │ │ │ │ 11262: 0042c29c 800 FUNC GLOBAL DEFAULT 12 pcie_aer_init │ │ │ │ 11263: 00dc6484 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_CONNECT_DSTATE │ │ │ │ 11264: 00d8cd60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_PC_DIMM_DELETE_FAILED_EVENT │ │ │ │ 11265: 00ceb1d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredor_vs_w │ │ │ │ 11266: 00d90d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_AP_WRITE_EVENT │ │ │ │ 11267: 00dc7f72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_REQUEST_DSTATE │ │ │ │ 11268: 00d8e778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_REG_READ_EVENT │ │ │ │ - 11269: 008e002c 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions_members │ │ │ │ + 11269: 008e0074 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions_members │ │ │ │ 11270: 00d90ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LRC_WRITE_EVENT │ │ │ │ 11271: 002f7488 404 FUNC GLOBAL DEFAULT 12 v9fs_co_open │ │ │ │ 11272: 00d94348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_TYPE_EVENT │ │ │ │ 11273: 00dc6144 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_PRIORITY_DSTATE │ │ │ │ 11274: 0055e1ac 36 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_tailslow │ │ │ │ 11275: 002a599c 188 FUNC GLOBAL DEFAULT 12 helper_gvec_andcs │ │ │ │ 11276: 00da0fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_GETFD_EVENT │ │ │ │ 11277: 00c815f8 12 OBJECT GLOBAL DEFAULT 21 MigrationStatus_lookup │ │ │ │ - 11278: 0072fd98 204 FUNC GLOBAL DEFAULT 12 accel_cpu_common_realize │ │ │ │ + 11278: 0072fde0 204 FUNC GLOBAL DEFAULT 12 accel_cpu_common_realize │ │ │ │ 11279: 00da3588 4 OBJECT GLOBAL DEFAULT 25 usr_blobs_len │ │ │ │ 11280: 00dc813e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_RESUME_PREPARE_DSTATE │ │ │ │ 11281: 00534aac 52 FUNC GLOBAL DEFAULT 12 host_memory_backend_mr_inited │ │ │ │ 11282: 0029d6b0 8 FUNC GLOBAL DEFAULT 12 float16_minnummag │ │ │ │ 11283: 005aa154 840 FUNC GLOBAL DEFAULT 12 replay_configure │ │ │ │ 11284: 0063c830 328 FUNC GLOBAL DEFAULT 12 helper_vfwredusum_vs_h │ │ │ │ - 11285: 009c0b3c 256 FUNC GLOBAL DEFAULT 12 qemu_co_timeout │ │ │ │ + 11285: 009c0b84 256 FUNC GLOBAL DEFAULT 12 qemu_co_timeout │ │ │ │ 11286: 00dc7c12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_PCI_HOT_RESET_DEP_DEVICES_DSTATE │ │ │ │ 11287: 00d8c734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READDIR_EVENT │ │ │ │ - 11288: 009856a0 104 FUNC GLOBAL DEFAULT 12 qlist_append_int │ │ │ │ - 11289: 0071a5a8 728 FUNC GLOBAL DEFAULT 12 address_space_unmap │ │ │ │ + 11288: 009856e8 104 FUNC GLOBAL DEFAULT 12 qlist_append_int │ │ │ │ + 11289: 0071a5f0 728 FUNC GLOBAL DEFAULT 12 address_space_unmap │ │ │ │ 11290: 005ba774 84 FUNC GLOBAL DEFAULT 12 th_register_custom_csrs │ │ │ │ 11291: 00502030 60 FUNC GLOBAL DEFAULT 12 audio_application_name │ │ │ │ 11292: 00dc6af6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_TM_WRITE_DSTATE │ │ │ │ 11293: 00dc7aa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DEVICE_NOT_FOUND_DSTATE │ │ │ │ 11294: 00dc7a12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_XFER_DATA_DSTATE │ │ │ │ 11295: 002fd164 496 FUNC GLOBAL DEFAULT 12 aml_interrupt │ │ │ │ 11296: 002b1164 552 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface_from │ │ │ │ - 11297: 00822d38 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_status │ │ │ │ + 11297: 00822d80 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_status │ │ │ │ 11298: 00da0978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_UUID_EVENT │ │ │ │ 11299: 00dc6bde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LRC_WRITE_DSTATE │ │ │ │ 11300: 0058ef04 148 FUNC GLOBAL DEFAULT 12 qemu_set_vnet_hdr_len │ │ │ │ - 11301: 00906b18 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoSecretFormat │ │ │ │ + 11301: 00906b60 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoSecretFormat │ │ │ │ 11302: 00dc60c4 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_core_c │ │ │ │ 11303: 0063c978 368 FUNC GLOBAL DEFAULT 12 helper_vfwredusum_vs_w │ │ │ │ 11304: 00d8d0dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_OVERRUN_EVENT │ │ │ │ - 11305: 00994624 136 FUNC GLOBAL DEFAULT 12 qemu_sem_init │ │ │ │ + 11305: 0099466c 136 FUNC GLOBAL DEFAULT 12 qemu_sem_init │ │ │ │ 11306: 00d8f0d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAGO_EVENT │ │ │ │ 11307: 00dc643c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SERVER_ERROR_MSG_DSTATE │ │ │ │ - 11308: 008d6268 324 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon │ │ │ │ + 11308: 008d62b0 324 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon │ │ │ │ 11309: 00dc8444 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_EXPORT_DEL_DSTATE │ │ │ │ 11310: 004f7150 540 FUNC GLOBAL DEFAULT 12 vhost_vdpa_dma_unmap │ │ │ │ 11311: 002a3c40 172 FUNC GLOBAL DEFAULT 12 helper_gvec_add32 │ │ │ │ 11312: 00dc8bec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_CHECK_LIST_DSTATE │ │ │ │ 11313: 00d9b848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_ADD_EXT_CAP_DROPPED_EVENT │ │ │ │ 11314: 00d8e3a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_REGION_EVENT │ │ │ │ - 11315: 009b30a0 108 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_downgrade │ │ │ │ + 11315: 009b30e8 108 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_downgrade │ │ │ │ 11316: 0053811c 280 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_init │ │ │ │ - 11317: 00742e88 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_le_mmu │ │ │ │ - 11318: 00718758 96 FUNC GLOBAL DEFAULT 12 memory_region_flush_rom_device │ │ │ │ + 11317: 00742ed0 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_le_mmu │ │ │ │ + 11318: 007187a0 96 FUNC GLOBAL DEFAULT 12 memory_region_flush_rom_device │ │ │ │ 11319: 00dc746a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4V_RTC_READ_DSTATE │ │ │ │ 11320: 0055e0f8 36 FUNC GLOBAL DEFAULT 12 migrate_block_bitmap_mapping │ │ │ │ 11321: 0037355c 204 FUNC GLOBAL DEFAULT 12 virtio_lookup_vhost_device │ │ │ │ - 11322: 00750d90 80 FUNC GLOBAL DEFAULT 12 device_listener_unregister │ │ │ │ + 11322: 00750dd8 80 FUNC GLOBAL DEFAULT 12 device_listener_unregister │ │ │ │ 11323: 00495e50 572 FUNC GLOBAL DEFAULT 12 usb_pcap_ctrl │ │ │ │ - 11324: 007cfbdc 324 FUNC GLOBAL DEFAULT 12 nbd_client_put │ │ │ │ + 11324: 007cfc24 324 FUNC GLOBAL DEFAULT 12 nbd_client_put │ │ │ │ 11325: 00d8f398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_SEND_EVENT │ │ │ │ 11326: 00dc7310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_SGLD_DSTATE │ │ │ │ 11327: 00d90b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_UPDATE_EVENT │ │ │ │ 11328: 00d9ef54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_VENCRYPT_SUBAUTH_EVENT │ │ │ │ 11329: 00c80934 12 OBJECT GLOBAL DEFAULT 21 ReplicationMode_lookup │ │ │ │ 11330: 00d9fa3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_EVENT │ │ │ │ 11331: 0049108c 120 FUNC GLOBAL DEFAULT 12 usb_pick_speed │ │ │ │ - 11332: 007be6b8 332 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digestv │ │ │ │ + 11332: 007be700 332 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digestv │ │ │ │ 11333: 00dc6298 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DATA_DSTATE │ │ │ │ - 11334: 008d3514 1688 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats_members │ │ │ │ + 11334: 008d355c 1688 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats_members │ │ │ │ 11335: 00d8ebd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_HARD_RESET_EVENT │ │ │ │ 11336: 00d95544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ADDR_WRITE_EVENT │ │ │ │ - 11337: 00750f98 296 FUNC GLOBAL DEFAULT 12 qdev_realize │ │ │ │ + 11337: 00750fe0 296 FUNC GLOBAL DEFAULT 12 qdev_realize │ │ │ │ 11338: 00dc66f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_IRQ_LOWERED_DSTATE │ │ │ │ 11339: 00d9d340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_CLOSEUF_EVENT │ │ │ │ - 11340: 00745ebc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_le │ │ │ │ + 11340: 00745f04 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_le │ │ │ │ 11341: 00dc6246 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_CAPABILITY_DSTATE │ │ │ │ - 11342: 00861d80 120 FUNC GLOBAL DEFAULT 12 qcow2_free_snapshots │ │ │ │ - 11343: 009c4edc 44 FUNC GLOBAL DEFAULT 12 vhost_user_server_has_in_flight │ │ │ │ + 11342: 00861dc8 120 FUNC GLOBAL DEFAULT 12 qcow2_free_snapshots │ │ │ │ + 11343: 009c4f24 44 FUNC GLOBAL DEFAULT 12 vhost_user_server_has_in_flight │ │ │ │ 11344: 00dc85ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_COLO_LOST_HEARTBEAT_DSTATE │ │ │ │ - 11345: 008e14a8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp_members │ │ │ │ + 11345: 008e14f0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp_members │ │ │ │ 11346: 00d8a808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SFTP_ERROR_EVENT │ │ │ │ 11347: 0033b854 100 FUNC GLOBAL DEFAULT 12 ram_block_notifier_add │ │ │ │ 11348: 002f6b04 196 FUNC GLOBAL DEFAULT 12 v9fs_co_seekdir │ │ │ │ 11349: 0063fd90 492 FUNC GLOBAL DEFAULT 12 helper_vrgather_vv_b │ │ │ │ 11350: 006402b8 500 FUNC GLOBAL DEFAULT 12 helper_vrgather_vv_d │ │ │ │ 11351: 00d8cc40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_OST_EV_EVENT │ │ │ │ - 11352: 008253c0 112 FUNC GLOBAL DEFAULT 12 bdrv_disable_copy_on_read │ │ │ │ + 11352: 00825408 112 FUNC GLOBAL DEFAULT 12 bdrv_disable_copy_on_read │ │ │ │ 11353: 00dc682a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_WRITE_REG_DSTATE │ │ │ │ - 11354: 007b9df8 188 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt_helper │ │ │ │ + 11354: 007b9e40 188 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt_helper │ │ │ │ 11355: 00dc63f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_LIST_DSTATE │ │ │ │ 11356: 00dc8560 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATIONTHREADS_DSTATE │ │ │ │ 11357: 0063ff7c 420 FUNC GLOBAL DEFAULT 12 helper_vrgather_vv_h │ │ │ │ 11358: 00d97144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_SET_PHASE_EVENT │ │ │ │ 11359: 00d94148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_PROCESS_IAME_EVENT │ │ │ │ 11360: 00d97714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_RESET_LD_EVENT │ │ │ │ 11361: 00ce0284 132 OBJECT GLOBAL DEFAULT 24 helper_info_vse64_v │ │ │ │ - 11362: 0072b7d0 160 FUNC GLOBAL DEFAULT 12 hmp_compare_cmd │ │ │ │ + 11362: 0072b818 160 FUNC GLOBAL DEFAULT 12 hmp_compare_cmd │ │ │ │ 11363: 00dc6828 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_SWITCH_MODE_DSTATE │ │ │ │ 11364: 00dc829a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_START_DSTATE │ │ │ │ 11365: 00d922fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_READ_EVENT │ │ │ │ 11366: 0056b764 188 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_pending_exact │ │ │ │ - 11367: 007339e4 124 FUNC GLOBAL DEFAULT 12 tb_lock_page0 │ │ │ │ + 11367: 00733a2c 124 FUNC GLOBAL DEFAULT 12 tb_lock_page0 │ │ │ │ 11368: 00cb0008 8 OBJECT GLOBAL DEFAULT 24 cpus_queue │ │ │ │ - 11369: 00733a60 296 FUNC GLOBAL DEFAULT 12 tb_lock_page1 │ │ │ │ + 11369: 00733aa8 296 FUNC GLOBAL DEFAULT 12 tb_lock_page1 │ │ │ │ 11370: 00dc614e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_PURPOSE_DSTATE │ │ │ │ 11371: 00334430 108 FUNC GLOBAL DEFAULT 12 qmp_query_kvm │ │ │ │ 11372: 0052e928 360 FUNC GLOBAL DEFAULT 12 load_device_tree │ │ │ │ 11373: 00dc6b06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_XIVE_SOURCE_RESET_DSTATE │ │ │ │ 11374: 003e7868 60 FUNC GLOBAL DEFAULT 12 can_sja_hardware_reset │ │ │ │ - 11375: 0090ce14 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryFormatList │ │ │ │ - 11376: 00916518 28 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams_members │ │ │ │ + 11375: 0090ce5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryFormatList │ │ │ │ + 11376: 00916560 28 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams_members │ │ │ │ 11377: 00dc7c24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VMSTATE_CHANGE_DSTATE │ │ │ │ 11378: 00640120 408 FUNC GLOBAL DEFAULT 12 helper_vrgather_vv_w │ │ │ │ 11379: 005540bc 520 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_modes │ │ │ │ 11380: 00dc68ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_ASYNC_COMPLETE_IO_DSTATE │ │ │ │ 11381: 00d8e988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_OOM_EVENT │ │ │ │ - 11382: 008e7210 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2CompressionType │ │ │ │ + 11382: 008e7258 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2CompressionType │ │ │ │ 11383: 00d936a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RX_STATE_EVENT │ │ │ │ 11384: 00dc6f26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_READ_DSTATE │ │ │ │ 11385: 002e1b68 852 FUNC GLOBAL DEFAULT 12 vnc_client_cut_text_ext │ │ │ │ 11386: 00dc66b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_MODE_READ_ARRAY_DSTATE │ │ │ │ 11387: 00dc788c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_TIMER_RESET_DSTATE │ │ │ │ - 11388: 008c6914 28 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties_members │ │ │ │ - 11389: 00b84ff8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SETTLS │ │ │ │ + 11388: 008c695c 28 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties_members │ │ │ │ + 11389: 00b85048 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SETTLS │ │ │ │ 11390: 00dc7d96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_UNMAP_DSTATE │ │ │ │ 11391: 00dc86cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MICE_DSTATE │ │ │ │ - 11392: 007b0328 232 FUNC GLOBAL DEFAULT 12 qio_channel_write │ │ │ │ - 11393: 0071cfc8 696 FUNC GLOBAL DEFAULT 12 address_space_ldq_be_cached_slow │ │ │ │ - 11394: 007fab88 76 FUNC GLOBAL DEFAULT 12 job_user_cancel_locked │ │ │ │ + 11392: 007b0370 232 FUNC GLOBAL DEFAULT 12 qio_channel_write │ │ │ │ + 11393: 0071d010 696 FUNC GLOBAL DEFAULT 12 address_space_ldq_be_cached_slow │ │ │ │ + 11394: 007fabd0 76 FUNC GLOBAL DEFAULT 12 job_user_cancel_locked │ │ │ │ 11395: 00dc6606 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_FETCH_DSTATE │ │ │ │ - 11396: 00860e28 724 FUNC GLOBAL DEFAULT 12 qcow2_detect_metadata_preallocation │ │ │ │ + 11396: 00860e70 724 FUNC GLOBAL DEFAULT 12 qcow2_detect_metadata_preallocation │ │ │ │ 11397: 0061deb4 96 FUNC GLOBAL DEFAULT 12 helper_vaadd_vv_b │ │ │ │ 11398: 00d8d5a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_MGMT_EVENT │ │ │ │ 11399: 0061dfd4 96 FUNC GLOBAL DEFAULT 12 helper_vaadd_vv_d │ │ │ │ 11400: 00d98860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_TIMER_WRITE_EVENT │ │ │ │ - 11401: 00925a9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfoList │ │ │ │ + 11401: 00925ae4 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfoList │ │ │ │ 11402: 0061df14 96 FUNC GLOBAL DEFAULT 12 helper_vaadd_vv_h │ │ │ │ 11403: 00dc7cac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISCONNECT_CONTAINER_DSTATE │ │ │ │ - 11404: 007f5eac 156 FUNC GLOBAL DEFAULT 12 block_job_remove_all_bdrv │ │ │ │ + 11404: 007f5ef4 156 FUNC GLOBAL DEFAULT 12 block_job_remove_all_bdrv │ │ │ │ 11405: 00dc6fb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_REG_WRITE_DSTATE │ │ │ │ - 11406: 008ccd98 92 FUNC GLOBAL DEFAULT 12 qapi_free_NFSServer │ │ │ │ - 11407: 0090c140 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_correctable_error │ │ │ │ + 11406: 008ccde0 92 FUNC GLOBAL DEFAULT 12 qapi_free_NFSServer │ │ │ │ + 11407: 0090c188 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_correctable_error │ │ │ │ 11408: 002a26c0 2216 FUNC GLOBAL DEFAULT 12 roundAndPackFloatx80 │ │ │ │ - 11409: 009b4c40 36 FUNC GLOBAL DEFAULT 12 thread_pool_submit_immediate │ │ │ │ - 11410: 0094d9e4 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_watchdog_set_action │ │ │ │ + 11409: 009b4c88 36 FUNC GLOBAL DEFAULT 12 thread_pool_submit_immediate │ │ │ │ + 11410: 0094da2c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_watchdog_set_action │ │ │ │ 11411: 0055d6a0 36 FUNC GLOBAL DEFAULT 12 migrate_xbzrle │ │ │ │ - 11412: 008d2860 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo │ │ │ │ + 11412: 008d28a8 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo │ │ │ │ 11413: 0029bd7c 244 FUNC GLOBAL DEFAULT 12 uint16_to_float16 │ │ │ │ 11414: 0037a948 568 FUNC GLOBAL DEFAULT 12 i2c_end_transfer │ │ │ │ - 11415: 00b83e98 19 OBJECT GLOBAL DEFAULT 14 pnp_data │ │ │ │ + 11415: 00b83ee8 19 OBJECT GLOBAL DEFAULT 14 pnp_data │ │ │ │ 11416: 0063b368 268 FUNC GLOBAL DEFAULT 12 helper_vwredsum_vs_b │ │ │ │ - 11417: 0075ad24 376 FUNC GLOBAL DEFAULT 12 object_property_get_uint │ │ │ │ + 11417: 0075ad6c 376 FUNC GLOBAL DEFAULT 12 object_property_get_uint │ │ │ │ 11418: 00d8c0ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_ALLOC_HWPT_EVENT │ │ │ │ 11419: 005709c8 116 FUNC GLOBAL DEFAULT 12 migration_tls_client_create │ │ │ │ 11420: 00d97e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_TIMEOUT_EVENT │ │ │ │ - 11421: 007a89b0 16 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_local_address │ │ │ │ - 11422: 0093c3b4 492 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions_members │ │ │ │ + 11421: 007a89f8 16 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_local_address │ │ │ │ + 11422: 0093c3fc 492 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions_members │ │ │ │ 11423: 00da13f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATS_SCHEMAS_EVENT │ │ │ │ 11424: 00dc60bc 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_builtin_types_c │ │ │ │ - 11425: 008ccdf4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNfs │ │ │ │ + 11425: 008cce3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNfs │ │ │ │ 11426: 0063b474 264 FUNC GLOBAL DEFAULT 12 helper_vwredsum_vs_h │ │ │ │ - 11427: 00911b5c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_cancel_arg_members │ │ │ │ + 11427: 00911ba4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_cancel_arg_members │ │ │ │ 11428: 00d911c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_SET_IRQ_MSI_EVENT │ │ │ │ 11429: 00da1570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_EVENT │ │ │ │ - 11430: 007e9780 8 FUNC GLOBAL DEFAULT 12 bdrv_get_flags │ │ │ │ + 11430: 007e97c8 8 FUNC GLOBAL DEFAULT 12 bdrv_get_flags │ │ │ │ 11431: 00da1e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_COMPLETE_EVENT │ │ │ │ 11432: 00dc60e1 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_introspect_c │ │ │ │ 11433: 00d8ccf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_IDX_EVENT │ │ │ │ 11434: 00581acc 16 FUNC GLOBAL DEFAULT 12 hmp_info_help │ │ │ │ 11435: 0061df74 96 FUNC GLOBAL DEFAULT 12 helper_vaadd_vv_w │ │ │ │ 11436: 00559f40 300 FUNC GLOBAL DEFAULT 12 multifd_recv │ │ │ │ - 11437: 008c67d8 316 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties │ │ │ │ - 11438: 009a0e80 328 FUNC GLOBAL DEFAULT 12 qemu_opts_validate │ │ │ │ - 11439: 008d789c 112 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph_members │ │ │ │ + 11437: 008c6820 316 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties │ │ │ │ + 11438: 009a0ec8 328 FUNC GLOBAL DEFAULT 12 qemu_opts_validate │ │ │ │ + 11439: 008d78e4 112 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph_members │ │ │ │ 11440: 00d99830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_UNREALIZE_EVENT │ │ │ │ 11441: 00d93b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_CHECK_EVENT │ │ │ │ 11442: 00d9faec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SET_ACTIVE_EVENT │ │ │ │ 11443: 00334508 144 FUNC GLOBAL DEFAULT 12 qmp_system_wakeup │ │ │ │ 11444: 00dc7610 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_LOWER_DRQ_DSTATE │ │ │ │ 11445: 00ce1388 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvtbf16_f_f_v │ │ │ │ 11446: 00d95ea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_CFG_WRITE_EVENT │ │ │ │ 11447: 00ce4484 132 OBJECT GLOBAL DEFAULT 24 helper_info_vs8r_v │ │ │ │ - 11448: 009c00fc 264 FUNC GLOBAL DEFAULT 12 qemu_iovec_discard_back │ │ │ │ + 11448: 009c0144 264 FUNC GLOBAL DEFAULT 12 qemu_iovec_discard_back │ │ │ │ 11449: 00c87c18 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_zero_page_detection │ │ │ │ 11450: 002d762c 140 FUNC GLOBAL DEFAULT 12 vnc_tight_clear │ │ │ │ 11451: 002df008 76 FUNC GLOBAL DEFAULT 12 vnc_zrle_send_framebuffer_update │ │ │ │ 11452: 00dc6910 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZ_LED_WRITE_DSTATE │ │ │ │ 11453: 0063b57c 288 FUNC GLOBAL DEFAULT 12 helper_vwredsum_vs_w │ │ │ │ 11454: 00d98d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_I2C_RECV_EVENT │ │ │ │ - 11455: 007f3a98 200 FUNC GLOBAL DEFAULT 12 bdrv_cow_child │ │ │ │ + 11455: 007f3ae0 200 FUNC GLOBAL DEFAULT 12 bdrv_cow_child │ │ │ │ 11456: 003bc698 884 FUNC GLOBAL DEFAULT 12 e1000e_core_read │ │ │ │ - 11457: 0099f704 36 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_init │ │ │ │ + 11457: 0099f74c 36 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_init │ │ │ │ 11458: 00dc75ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_DISSEL_DSTATE │ │ │ │ 11459: 002ab4f8 264 FUNC GLOBAL DEFAULT 12 qemu_plugin_opt_parse │ │ │ │ - 11460: 00911970 192 FUNC GLOBAL DEFAULT 12 visit_type_JobVerb │ │ │ │ + 11460: 009119b8 192 FUNC GLOBAL DEFAULT 12 visit_type_JobVerb │ │ │ │ 11461: 00da0dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_COLO_LOST_HEARTBEAT_EVENT │ │ │ │ 11462: 00d8ee88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VALUE_READ_EVENT │ │ │ │ 11463: 0054554c 728 FUNC GLOBAL DEFAULT 12 cpr_state_load │ │ │ │ 11464: 00dc7a64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_TIMER_DSTATE │ │ │ │ - 11465: 009b0664 64 FUNC GLOBAL DEFAULT 12 qemu_get_current_aio_context │ │ │ │ + 11465: 009b06ac 64 FUNC GLOBAL DEFAULT 12 qemu_get_current_aio_context │ │ │ │ 11466: 00d99b20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ATTACH_KERNEL_EVENT │ │ │ │ - 11467: 0099698c 28 FUNC GLOBAL DEFAULT 12 module_init_info │ │ │ │ - 11468: 0073feb0 160 FUNC GLOBAL DEFAULT 12 cpu_stw_le_mmuidx_ra │ │ │ │ + 11467: 009969d4 28 FUNC GLOBAL DEFAULT 12 module_init_info │ │ │ │ + 11468: 0073fef8 160 FUNC GLOBAL DEFAULT 12 cpu_stw_le_mmuidx_ra │ │ │ │ 11469: 00587b80 124 FUNC GLOBAL DEFAULT 12 eth_setup_vlan_headers │ │ │ │ 11470: 00cb6de4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxl_be │ │ │ │ 11471: 00dc7c68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_LINK_UP_DSTATE │ │ │ │ 11472: 00d9ed44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_PARSE_EVENT │ │ │ │ 11473: 00cfef74 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_vx_b │ │ │ │ - 11474: 00740924 72 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_data │ │ │ │ - 11475: 007153b4 400 FUNC GLOBAL DEFAULT 12 cpu_address_space_init │ │ │ │ + 11474: 0074096c 72 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_data │ │ │ │ + 11475: 007153fc 400 FUNC GLOBAL DEFAULT 12 cpu_address_space_init │ │ │ │ 11476: 002a3cec 188 FUNC GLOBAL DEFAULT 12 helper_gvec_add64 │ │ │ │ 11477: 00d8ba88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_BLOCK_STATUS_PAYLOAD_COMPLIANCE_EVENT │ │ │ │ 11478: 00dc6cf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLIIO_READ_DSTATE │ │ │ │ 11479: 00d9dce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_ERROR_EVENT │ │ │ │ 11480: 00dc60e7 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_common_c │ │ │ │ 11481: 0030512c 4 FUNC GLOBAL DEFAULT 12 acpi_cpu_unplug_cb │ │ │ │ 11482: 00dc8236 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_SEND_DSTATE │ │ │ │ 11483: 00cfeef0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_vx_h │ │ │ │ 11484: 002928e4 416 FUNC GLOBAL DEFAULT 12 float32_round_to_int │ │ │ │ 11485: 00d8ed88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_2D_EVENT │ │ │ │ 11486: 00dc8c12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_REGION_INFO_DSTATE │ │ │ │ 11487: 00dc6ef0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCTL_WRITE_DSTATE │ │ │ │ 11488: 00dc7254 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_READ_DSTATE │ │ │ │ - 11489: 009397f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostVDPAOptions │ │ │ │ - 11490: 007e8ae8 8 FUNC GLOBAL DEFAULT 12 bdrv_is_sg │ │ │ │ - 11491: 008fbc9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdio │ │ │ │ + 11489: 0093983c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostVDPAOptions │ │ │ │ + 11490: 007e8b30 8 FUNC GLOBAL DEFAULT 12 bdrv_is_sg │ │ │ │ + 11491: 008fbce4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdio │ │ │ │ 11492: 00dc8442 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_EXPORT_DEL_DSTATE │ │ │ │ 11493: 00c81298 12 OBJECT GLOBAL DEFAULT 21 HmatLBDataType_lookup │ │ │ │ - 11494: 00985708 100 FUNC GLOBAL DEFAULT 12 qlist_append_bool │ │ │ │ - 11495: 00822bb4 180 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_inconsistent │ │ │ │ + 11494: 00985750 100 FUNC GLOBAL DEFAULT 12 qlist_append_bool │ │ │ │ + 11495: 00822bfc 180 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_inconsistent │ │ │ │ 11496: 00cfee6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_vx_w │ │ │ │ 11497: 004d2608 512 FUNC GLOBAL DEFAULT 12 vfio_save_device_config_state │ │ │ │ 11498: 00dc67d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_READ_DSTATE │ │ │ │ 11499: 00db596d 1 OBJECT GLOBAL DEFAULT 25 mttcg_enabled │ │ │ │ 11500: 00cb730c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminl_be │ │ │ │ 11501: 0029c5c0 284 FUNC GLOBAL DEFAULT 12 uint16_to_float32 │ │ │ │ 11502: 00dc88cc 4 OBJECT GLOBAL DEFAULT 25 error_fatal │ │ │ │ 11503: 00dc86fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_BASELINE_DSTATE │ │ │ │ - 11504: 0085c488 648 FUNC GLOBAL DEFAULT 12 qcow2_inc_refcounts_imrt │ │ │ │ + 11504: 0085c4d0 648 FUNC GLOBAL DEFAULT 12 qcow2_inc_refcounts_imrt │ │ │ │ 11505: 003dd094 208 FUNC GLOBAL DEFAULT 12 vhost_net_get_features │ │ │ │ 11506: 004d3020 32 FUNC GLOBAL DEFAULT 12 vfio_reset_bytes_transferred │ │ │ │ - 11507: 0073f000 144 FUNC GLOBAL DEFAULT 12 cpu_ldb_mmu │ │ │ │ - 11508: 006c47e8 264 FUNC GLOBAL DEFAULT 12 fw_cfg_acpi_dsdt_add │ │ │ │ - 11509: 0096d7c0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_INITIALIZED_arg_members │ │ │ │ + 11507: 0073f048 144 FUNC GLOBAL DEFAULT 12 cpu_ldb_mmu │ │ │ │ + 11508: 006c4830 264 FUNC GLOBAL DEFAULT 12 fw_cfg_acpi_dsdt_add │ │ │ │ + 11509: 0096d808 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_INITIALIZED_arg_members │ │ │ │ 11510: 00ce9f44 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmax_vv_d │ │ │ │ - 11511: 00715e4c 1268 FUNC GLOBAL DEFAULT 12 flatview_add_to_dispatch │ │ │ │ - 11512: 007faad0 184 FUNC GLOBAL DEFAULT 12 job_cancel_locked │ │ │ │ + 11511: 00715e94 1268 FUNC GLOBAL DEFAULT 12 flatview_add_to_dispatch │ │ │ │ + 11512: 007fab18 184 FUNC GLOBAL DEFAULT 12 job_cancel_locked │ │ │ │ 11513: 00dc65fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_FIFO_GET_DSTATE │ │ │ │ 11514: 00d90648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_RESET_EVENT │ │ │ │ 11515: 00d93708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ERROR_EVENT │ │ │ │ 11516: 00cea04c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmax_vv_h │ │ │ │ 11517: 00607dc8 96 FUNC GLOBAL DEFAULT 12 helper_vwsubu_vv_b │ │ │ │ 11518: 00dc7d08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_READ_DSTATE │ │ │ │ 11519: 00d98e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_LOWERING_IRQ_EVENT │ │ │ │ - 11520: 00758650 12 FUNC GLOBAL DEFAULT 12 object_child_foreach_recursive │ │ │ │ - 11521: 006ebd30 172 FUNC GLOBAL DEFAULT 12 virtio_config_writeb │ │ │ │ - 11522: 0071e578 100 FUNC GLOBAL DEFAULT 12 address_space_stq_le_cached_slow │ │ │ │ + 11520: 00758698 12 FUNC GLOBAL DEFAULT 12 object_child_foreach_recursive │ │ │ │ + 11521: 006ebd78 172 FUNC GLOBAL DEFAULT 12 virtio_config_writeb │ │ │ │ + 11522: 0071e5c0 100 FUNC GLOBAL DEFAULT 12 address_space_stq_le_cached_slow │ │ │ │ 11523: 00607e28 96 FUNC GLOBAL DEFAULT 12 helper_vwsubu_vv_h │ │ │ │ 11524: 00425080 548 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_init_vf_bar │ │ │ │ 11525: 00c80f98 12 OBJECT GLOBAL DEFAULT 21 QCryptoBlockFormat_lookup │ │ │ │ 11526: 00dc6cfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLI_READ_DSTATE │ │ │ │ - 11527: 0077f550 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i32 │ │ │ │ - 11528: 0075d2ac 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint16_ptr │ │ │ │ + 11527: 0077f598 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i32 │ │ │ │ + 11528: 0075d2f4 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint16_ptr │ │ │ │ 11529: 00d8aa98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_STRUCTURED_READ_COMPLIANCE_EVENT │ │ │ │ 11530: 00393840 8 FUNC GLOBAL DEFAULT 12 memory_devices_memslot_auto_decision_active │ │ │ │ 11531: 00dc7d14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_VENDOR_ID_DSTATE │ │ │ │ 11532: 00dc7600 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_SATN_STOP_DSTATE │ │ │ │ 11533: 00dc7808 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_HOLD_RESET_DSTATE │ │ │ │ 11534: 00d933c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_REG_READ_EVENT │ │ │ │ - 11535: 006ebf14 312 FUNC GLOBAL DEFAULT 12 virtio_config_writel │ │ │ │ - 11536: 0071dce0 780 FUNC GLOBAL DEFAULT 12 address_space_stl_notdirty_cached_slow │ │ │ │ + 11535: 006ebf5c 312 FUNC GLOBAL DEFAULT 12 virtio_config_writel │ │ │ │ + 11536: 0071dd28 780 FUNC GLOBAL DEFAULT 12 address_space_stl_notdirty_cached_slow │ │ │ │ 11537: 00ce9fc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmax_vv_w │ │ │ │ 11538: 00d8ea38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUSH_REST_EVENT │ │ │ │ 11539: 00c77bf8 128 OBJECT GLOBAL DEFAULT 21 riscv_int_regnames │ │ │ │ 11540: 00da1478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRACE_EVENT_GET_STATE_EVENT │ │ │ │ 11541: 00d9fc3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_CANCEL_EVENT │ │ │ │ 11542: 00607e88 96 FUNC GLOBAL DEFAULT 12 helper_vwsubu_vv_w │ │ │ │ 11543: 00dc7ffc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_NONE_DSTATE │ │ │ │ 11544: 00dc828e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_MECH_LIST_DSTATE │ │ │ │ 11545: 00dc67fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_2D_ENGINE_WRITE_DSTATE │ │ │ │ 11546: 00dc805e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RATE_LIMIT_PRE_DSTATE │ │ │ │ 11547: 0055e218 40 FUNC GLOBAL DEFAULT 12 migrate_downtime_limit │ │ │ │ - 11548: 006ebddc 312 FUNC GLOBAL DEFAULT 12 virtio_config_writew │ │ │ │ + 11548: 006ebe24 312 FUNC GLOBAL DEFAULT 12 virtio_config_writew │ │ │ │ 11549: 0052278c 24 FUNC GLOBAL DEFAULT 12 qemu_reset_requested_get │ │ │ │ 11550: 002bbb10 736 FUNC GLOBAL DEFAULT 12 hmp_info_spice │ │ │ │ - 11551: 0073aa78 280 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx_all_cpus_synced │ │ │ │ + 11551: 0073aac0 280 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx_all_cpus_synced │ │ │ │ 11552: 00da1434 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_trace_trace_events_trace_events │ │ │ │ - 11553: 00742d94 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_le_mmu │ │ │ │ + 11553: 00742ddc 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_le_mmu │ │ │ │ 11554: 00430f84 44 FUNC GLOBAL DEFAULT 12 gpex_set_irq_num │ │ │ │ - 11555: 009b4b10 136 FUNC GLOBAL DEFAULT 12 thread_pool_wait │ │ │ │ + 11555: 009b4b58 136 FUNC GLOBAL DEFAULT 12 thread_pool_wait │ │ │ │ 11556: 00d8ed18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_3D_EVENT │ │ │ │ 11557: 00dc7ba6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_PORT_READ_DSTATE │ │ │ │ 11558: 00dc8c6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_ENABLE_WATCH_DSTATE │ │ │ │ - 11559: 009cab08 1460 FUNC GLOBAL DEFAULT 12 QEMU_AES_encrypt │ │ │ │ + 11559: 009cab50 1460 FUNC GLOBAL DEFAULT 12 QEMU_AES_encrypt │ │ │ │ 11560: 00d955c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ZONED_ZRWA_IMPLICIT_FLUSH_EVENT │ │ │ │ - 11561: 0070b244 220 FUNC GLOBAL DEFAULT 12 memory_region_is_logging │ │ │ │ + 11561: 0070b28c 220 FUNC GLOBAL DEFAULT 12 memory_region_is_logging │ │ │ │ 11562: 00cf86c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_vv_b │ │ │ │ - 11563: 0099f9e4 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size_del │ │ │ │ - 11564: 008b0ecc 124 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_wait_connected │ │ │ │ + 11563: 0099fa2c 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size_del │ │ │ │ + 11564: 008b0f14 124 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_wait_connected │ │ │ │ 11565: 00dc7c66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_LINK_DOWN_DSTATE │ │ │ │ 11566: 005b3060 392 FUNC GLOBAL DEFAULT 12 icount_prepare_for_run │ │ │ │ 11567: 00da0688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DUMPDTB_EVENT │ │ │ │ - 11568: 00935864 112 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo_members │ │ │ │ + 11568: 009358ac 112 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo_members │ │ │ │ 11569: 00d96b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPTS_TIMER_START_EVENT │ │ │ │ 11570: 00cf8644 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_vv_h │ │ │ │ - 11571: 009c3db8 1088 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_add_watch │ │ │ │ + 11571: 009c3e00 1088 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_add_watch │ │ │ │ 11572: 00dc69e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXECUTE_NCQ_COMMAND_READ_DSTATE │ │ │ │ 11573: 00dc645e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OSS_VERSION_DSTATE │ │ │ │ 11574: 00d8da88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_READ_EVENT │ │ │ │ 11575: 00c80dbc 12 OBJECT GLOBAL DEFAULT 21 DataFormat_lookup │ │ │ │ 11576: 005236f4 372 FUNC GLOBAL DEFAULT 12 qemu_init_subsystems │ │ │ │ 11577: 00d99f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_CONFIG_EVENT │ │ │ │ 11578: 00619dd4 96 FUNC GLOBAL DEFAULT 12 helper_vdivu_vv_b │ │ │ │ 11579: 00dbd9e4 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_target_c │ │ │ │ 11580: 00dc7b50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DOORBELL_ACK_DSTATE │ │ │ │ - 11581: 009196e4 404 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CpuInfoFast_base_members │ │ │ │ + 11581: 0091972c 404 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CpuInfoFast_base_members │ │ │ │ 11582: 00d9a3a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_EVALUATE_EVENT │ │ │ │ 11583: 00619ef4 96 FUNC GLOBAL DEFAULT 12 helper_vdivu_vv_d │ │ │ │ 11584: 00dc810e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_SAVE_TOP_DSTATE │ │ │ │ 11585: 00da1390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_ACTION_EVENT │ │ │ │ - 11586: 008ff6e8 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper_members │ │ │ │ + 11586: 008ff730 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper_members │ │ │ │ 11587: 00dc73d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC64_DSTATE │ │ │ │ 11588: 00d95874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_TIMESTAMP_EVENT │ │ │ │ 11589: 00619e34 96 FUNC GLOBAL DEFAULT 12 helper_vdivu_vv_h │ │ │ │ 11590: 00cf85c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_vv_w │ │ │ │ 11591: 00d9fccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_MERGE_EVENT │ │ │ │ - 11592: 009b99c8 384 FUNC GLOBAL DEFAULT 12 aio_wait_bh_oneshot │ │ │ │ + 11592: 009b9a10 384 FUNC GLOBAL DEFAULT 12 aio_wait_bh_oneshot │ │ │ │ 11593: 00d904e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_INSTANCE_INIT_EVENT │ │ │ │ 11594: 005cc004 456 FUNC GLOBAL DEFAULT 12 virt_acpi_setup │ │ │ │ - 11595: 0090ce70 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryCapability │ │ │ │ - 11596: 008f9568 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_export_del_arg_members │ │ │ │ + 11595: 0090ceb8 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryCapability │ │ │ │ + 11596: 008f95b0 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_export_del_arg_members │ │ │ │ 11597: 00cba730 32 OBJECT GLOBAL DEFAULT 24 ATA_IOPORT_RR_lookup │ │ │ │ 11598: 00619e94 96 FUNC GLOBAL DEFAULT 12 helper_vdivu_vv_w │ │ │ │ 11599: 00dc6111 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_acpi_c │ │ │ │ - 11600: 00969ccc 92 FUNC GLOBAL DEFAULT 12 qapi_free_IntWrapper │ │ │ │ + 11600: 00969d14 92 FUNC GLOBAL DEFAULT 12 qapi_free_IntWrapper │ │ │ │ 11601: 00d8dba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_SERIAL_READ_EVENT │ │ │ │ 11602: 002b180c 16 FUNC GLOBAL DEFAULT 12 qemu_free_displaysurface │ │ │ │ 11603: 002a73b8 176 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr32v │ │ │ │ 11604: 0058fd54 428 FUNC GLOBAL DEFAULT 12 qemu_create_nic_bus_devices │ │ │ │ 11605: 0062a6a4 448 FUNC GLOBAL DEFAULT 12 helper_vfwmaccbf16_vf │ │ │ │ 11606: 00d90758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_READ_EVENT │ │ │ │ 11607: 00d8d394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_ISMCTRL_READ_EVENT │ │ │ │ 11608: 00dc827a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_REL_DSTATE │ │ │ │ 11609: 00d8d864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDCTRL_TC_PULSE_EVENT │ │ │ │ 11610: 00515708 324 FUNC GLOBAL DEFAULT 12 vm_prepare_start │ │ │ │ - 11611: 007341b0 92 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range_fast │ │ │ │ - 11612: 00759abc 164 FUNC GLOBAL DEFAULT 12 object_class_property_find_err │ │ │ │ + 11611: 007341f8 92 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range_fast │ │ │ │ + 11612: 00759b04 164 FUNC GLOBAL DEFAULT 12 object_class_property_find_err │ │ │ │ 11613: 00dc834a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_END_DSTATE │ │ │ │ 11614: 00d93a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_INVALID_OP_EVENT │ │ │ │ 11615: 00d8c714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WRITE_EVENT │ │ │ │ 11616: 00dc8bfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MODULE_LOOKUP_OBJECT_TYPE_DSTATE │ │ │ │ 11617: 00447024 128 FUNC GLOBAL DEFAULT 12 esp_hard_reset │ │ │ │ 11618: 00dc6f9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_TRANSMIT_DSTATE │ │ │ │ 11619: 00d8ccc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_READ_CMD_DATA2_EVENT │ │ │ │ 11620: 00d8c304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_GET_TPM_ESTABLISHED_FLAG_EVENT │ │ │ │ 11621: 002980e8 284 FUNC GLOBAL DEFAULT 12 float128_to_uint32 │ │ │ │ 11622: 0062a4bc 488 FUNC GLOBAL DEFAULT 12 helper_vfwmaccbf16_vv │ │ │ │ 11623: 00da1ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_DEFINITIONS_EVENT │ │ │ │ - 11624: 00743070 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_le_mmu │ │ │ │ + 11624: 007430b8 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_le_mmu │ │ │ │ 11625: 00d8d774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_DONE_EVENT │ │ │ │ - 11626: 009cd638 112 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent_members │ │ │ │ + 11626: 009cd680 112 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent_members │ │ │ │ 11627: 00d99870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_IN_EVENT │ │ │ │ 11628: 00dc6434 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_GO_SUCCESS_DSTATE │ │ │ │ - 11629: 00b0bc30 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode │ │ │ │ + 11629: 00b0bc80 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode │ │ │ │ 11630: 00d905d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_ESB_WRITE_EVENT │ │ │ │ 11631: 0029cd38 284 FUNC GLOBAL DEFAULT 12 uint16_to_float64 │ │ │ │ - 11632: 00798978 124 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andcs │ │ │ │ + 11632: 007989c0 124 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andcs │ │ │ │ 11633: 00d89fe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_RESUME_EVENT │ │ │ │ 11634: 00d8c5d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_XATTRCREATE_EVENT │ │ │ │ 11635: 00d9629c 1352 OBJECT GLOBAL DEFAULT 24 hw_scsi_trace_events │ │ │ │ - 11636: 006a303c 408 FUNC GLOBAL DEFAULT 12 helper_vrev8_v_b │ │ │ │ - 11637: 00755404 248 FUNC GLOBAL DEFAULT 12 qdev_get_clock_in │ │ │ │ + 11636: 006a3084 408 FUNC GLOBAL DEFAULT 12 helper_vrev8_v_b │ │ │ │ + 11637: 0075544c 248 FUNC GLOBAL DEFAULT 12 qdev_get_clock_in │ │ │ │ 11638: 005d8f9c 68 FUNC GLOBAL DEFAULT 12 riscv_cpu_option_set │ │ │ │ 11639: 00dc71b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_MAC_INDICATE_DSTATE │ │ │ │ - 11640: 009abffc 912 FUNC GLOBAL DEFAULT 12 interval_tree_insert │ │ │ │ - 11641: 006a34f0 420 FUNC GLOBAL DEFAULT 12 helper_vrev8_v_d │ │ │ │ + 11640: 009ac044 912 FUNC GLOBAL DEFAULT 12 interval_tree_insert │ │ │ │ + 11641: 006a3538 420 FUNC GLOBAL DEFAULT 12 helper_vrev8_v_d │ │ │ │ 11642: 00d95b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC64_EVENT │ │ │ │ 11643: 00cfdce4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmul_vx_b │ │ │ │ 11644: 00cfdb58 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmul_vx_d │ │ │ │ 11645: 00dc79fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_NAK_DSTATE │ │ │ │ 11646: 002a1fac 152 FUNC GLOBAL DEFAULT 12 float64_default_nan │ │ │ │ 11647: 00c81bc0 12 OBJECT GLOBAL DEFAULT 21 HotKeyMod_lookup │ │ │ │ 11648: 00d94838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_ENTRY_EVENT │ │ │ │ - 11649: 006a31d4 400 FUNC GLOBAL DEFAULT 12 helper_vrev8_v_h │ │ │ │ + 11649: 006a321c 400 FUNC GLOBAL DEFAULT 12 helper_vrev8_v_h │ │ │ │ 11650: 00dc81a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_DROP_PACKET_DSTATE │ │ │ │ 11651: 00d9ac60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_BP_BE_EVENT │ │ │ │ - 11652: 00b2d914 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_1_len │ │ │ │ + 11652: 00b2d964 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_1_len │ │ │ │ 11653: 00dc83aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_SET_WRITE_THRESHOLD_DSTATE │ │ │ │ 11654: 00cfdc60 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmul_vx_h │ │ │ │ 11655: 0042aff8 760 FUNC GLOBAL DEFAULT 12 pcie_add_capability │ │ │ │ - 11656: 007862a4 256 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i128 │ │ │ │ - 11657: 009502f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsVCPUFilter │ │ │ │ + 11656: 007862ec 256 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i128 │ │ │ │ + 11657: 00950338 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsVCPUFilter │ │ │ │ 11658: 00dc7d10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_SUB_VENDOR_ID_DSTATE │ │ │ │ - 11659: 00b2d90c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_2_len │ │ │ │ - 11660: 0094511c 372 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties │ │ │ │ - 11661: 0078422c 376 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i64 │ │ │ │ + 11659: 00b2d95c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_2_len │ │ │ │ + 11660: 00945164 372 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties │ │ │ │ + 11661: 00784274 376 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i64 │ │ │ │ 11662: 00d94898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_TCP_EVENT │ │ │ │ 11663: 00587bfc 252 FUNC GLOBAL DEFAULT 12 eth_get_gso_type │ │ │ │ 11664: 0052f014 220 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop │ │ │ │ - 11665: 006a3364 396 FUNC GLOBAL DEFAULT 12 helper_vrev8_v_w │ │ │ │ + 11665: 006a33ac 396 FUNC GLOBAL DEFAULT 12 helper_vrev8_v_w │ │ │ │ 11666: 004f9aac 704 FUNC GLOBAL DEFAULT 12 hmp_virtio_queue_status │ │ │ │ 11667: 00dc63ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUEST_DSTATE │ │ │ │ - 11668: 00814cec 16 FUNC GLOBAL DEFAULT 12 blk_set_allow_aio_context_change │ │ │ │ + 11668: 00814d34 16 FUNC GLOBAL DEFAULT 12 blk_set_allow_aio_context_change │ │ │ │ 11669: 00dc7df4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_POP_DSTATE │ │ │ │ 11670: 00d99ad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_CLAIM_INTERFACE_EVENT │ │ │ │ 11671: 00dc764a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_GET_NEXT_SG_ELEM_DSTATE │ │ │ │ 11672: 00d93318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_DEBUG_DESC_DATA_EVENT │ │ │ │ 11673: 0058eb58 44 FUNC GLOBAL DEFAULT 12 qemu_get_nic_opaque │ │ │ │ 11674: 005fb984 1836 FUNC GLOBAL DEFAULT 12 helper_vse8_v │ │ │ │ 11675: 00dbd9dc 1 OBJECT GLOBAL DEFAULT 25 kvm_kernel_irqchip │ │ │ │ 11676: 00cfdbdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmul_vx_w │ │ │ │ - 11677: 008de32c 360 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions_members │ │ │ │ + 11677: 008de374 360 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions_members │ │ │ │ 11678: 005bac6c 188 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_definitions │ │ │ │ 11679: 0032e490 84 FUNC GLOBAL DEFAULT 12 load_uimage_as │ │ │ │ 11680: 00da221c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WIN32_MAP_ALLOC_EVENT │ │ │ │ 11681: 00dc7be0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_DETACH_DSTATE │ │ │ │ 11682: 00dc7a68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_ACTION_DSTATE │ │ │ │ - 11683: 007bdbe0 128 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_end │ │ │ │ - 11684: 0070d32c 148 FUNC GLOBAL DEFAULT 12 memory_region_add_coalescing │ │ │ │ - 11685: 0097b830 440 FUNC GLOBAL DEFAULT 12 visit_policy_reject │ │ │ │ - 11686: 009ca858 688 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_decrypt_key │ │ │ │ + 11683: 007bdc28 128 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_end │ │ │ │ + 11684: 0070d374 148 FUNC GLOBAL DEFAULT 12 memory_region_add_coalescing │ │ │ │ + 11685: 0097b878 440 FUNC GLOBAL DEFAULT 12 visit_policy_reject │ │ │ │ + 11686: 009ca8a0 688 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_decrypt_key │ │ │ │ 11687: 00d9c520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_COMMIT_EVENT │ │ │ │ 11688: 00d90c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_CTLR_WRITE_EVENT │ │ │ │ - 11689: 007f4430 184 FUNC GLOBAL DEFAULT 12 bdrv_chain_contains │ │ │ │ - 11690: 009177ec 328 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties │ │ │ │ + 11689: 007f4478 184 FUNC GLOBAL DEFAULT 12 bdrv_chain_contains │ │ │ │ + 11690: 00917834 328 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties │ │ │ │ 11691: 00dc7418 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I32_DSTATE │ │ │ │ 11692: 00dc6e26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_WRITE_DSTATE │ │ │ │ 11693: 00d8e8e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERRUPT_CLIENT_MONITORS_CONFIG_EVENT │ │ │ │ - 11694: 0081e790 192 FUNC GLOBAL DEFAULT 12 bdrv_cor_filter_drop │ │ │ │ + 11694: 0081e7d8 192 FUNC GLOBAL DEFAULT 12 bdrv_cor_filter_drop │ │ │ │ 11695: 00dc730e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_NUM_SGLD_DSTATE │ │ │ │ 11696: 00dc6620 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_ADDRESS_WR_DSTATE │ │ │ │ 11697: 00d9b2d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SPAPR_CREATE_WINDOW_EVENT │ │ │ │ 11698: 00dc6a30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CD_READ_SECTOR_SYNC_DSTATE │ │ │ │ - 11699: 008d8608 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStrList │ │ │ │ + 11699: 008d8650 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStrList │ │ │ │ 11700: 002b279c 176 FUNC GLOBAL DEFAULT 12 dpy_text_update │ │ │ │ 11701: 00d98378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_TX_APPEND_EVENT │ │ │ │ - 11702: 008220c8 400 FUNC GLOBAL DEFAULT 12 bdrv_query_dirty_bitmaps │ │ │ │ + 11702: 00822110 400 FUNC GLOBAL DEFAULT 12 bdrv_query_dirty_bitmaps │ │ │ │ 11703: 00dc652c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_STAT_RETURN_DSTATE │ │ │ │ - 11704: 00733d3c 396 FUNC GLOBAL DEFAULT 12 tb_phys_invalidate │ │ │ │ + 11704: 00733d84 396 FUNC GLOBAL DEFAULT 12 tb_phys_invalidate │ │ │ │ 11705: 00dc62a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_ADD_TASK_DSTATE │ │ │ │ 11706: 00d9a2a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_ENFORCED_LIMIT_EVENT │ │ │ │ - 11707: 007007b8 16 FUNC GLOBAL DEFAULT 12 target_name │ │ │ │ + 11707: 00700800 16 FUNC GLOBAL DEFAULT 12 target_name │ │ │ │ 11708: 00dc77c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_FLUSH_TXFIFO_END_DSTATE │ │ │ │ - 11709: 0083afc8 1148 FUNC GLOBAL DEFAULT 12 bdrv_block_device_info │ │ │ │ + 11709: 0083b010 1148 FUNC GLOBAL DEFAULT 12 bdrv_block_device_info │ │ │ │ 11710: 00d8e5f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_SENSE_WRITE_EVENT │ │ │ │ 11711: 00da1560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_EVENT │ │ │ │ - 11712: 008d731c 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermissionList │ │ │ │ + 11712: 008d7364 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermissionList │ │ │ │ 11713: 00607388 96 FUNC GLOBAL DEFAULT 12 helper_vadd_vv_b │ │ │ │ 11714: 00d9d2a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_NEW_CHANNEL_EVENT │ │ │ │ 11715: 00d9c79c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_GPIO_READ_EVENT │ │ │ │ 11716: 00d947d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_TCP_EVENT │ │ │ │ 11717: 00d8d644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_UNKNOWN_EVENT │ │ │ │ 11718: 00d961ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_ICVEC_WRITE_EVENT │ │ │ │ - 11719: 0091494c 92 FUNC GLOBAL DEFAULT 12 qapi_free_UuidInfo │ │ │ │ + 11719: 00914994 92 FUNC GLOBAL DEFAULT 12 qapi_free_UuidInfo │ │ │ │ 11720: 006074a8 96 FUNC GLOBAL DEFAULT 12 helper_vadd_vv_d │ │ │ │ - 11721: 008e21b4 840 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevOptions_base_members │ │ │ │ + 11721: 008e21fc 840 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevOptions_base_members │ │ │ │ 11722: 00db550d 1 OBJECT GLOBAL DEFAULT 25 icount_align_option │ │ │ │ 11723: 00dc77ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_UPDATE_IRQ_DSTATE │ │ │ │ 11724: 00d9e790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SYNC_DIRTY_EVENT │ │ │ │ - 11725: 006ecef0 584 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_vhost_queue_status │ │ │ │ + 11725: 006ecf38 584 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_vhost_queue_status │ │ │ │ 11726: 006073e8 96 FUNC GLOBAL DEFAULT 12 helper_vadd_vv_h │ │ │ │ 11727: 005e8d9c 80 FUNC GLOBAL DEFAULT 12 riscv_cpu_set_fflags │ │ │ │ 11728: 00d9d0b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SEND_BITMAP_BITS_EVENT │ │ │ │ 11729: 00d98b20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_PULSE_ENABLE_EVENT │ │ │ │ 11730: 00dc6e42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_READ_DSTATE │ │ │ │ 11731: 003e7128 32 FUNC GLOBAL DEFAULT 12 can_sja_can_receive │ │ │ │ - 11732: 008f2774 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_set_speed │ │ │ │ - 11733: 008d5af4 332 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf_members │ │ │ │ + 11732: 008f27bc 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_set_speed │ │ │ │ + 11733: 008d5b3c 332 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf_members │ │ │ │ 11734: 00dc74c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_VERIFY_DSTATE │ │ │ │ 11735: 00cba554 96 OBJECT GLOBAL DEFAULT 24 hw_compat_9_0 │ │ │ │ 11736: 00cba5b4 16 OBJECT GLOBAL DEFAULT 24 hw_compat_9_1 │ │ │ │ 11737: 00607448 96 FUNC GLOBAL DEFAULT 12 helper_vadd_vv_w │ │ │ │ 11738: 00cba5c4 128 OBJECT GLOBAL DEFAULT 24 hw_compat_9_2 │ │ │ │ 11739: 005b2fd0 144 FUNC GLOBAL DEFAULT 12 icount_percpu_budget │ │ │ │ - 11740: 007b3920 8 FUNC GLOBAL DEFAULT 12 qio_net_listener_is_connected │ │ │ │ + 11740: 007b3968 8 FUNC GLOBAL DEFAULT 12 qio_net_listener_is_connected │ │ │ │ 11741: 0063cae8 328 FUNC GLOBAL DEFAULT 12 helper_vfwredosum_vs_h │ │ │ │ 11742: 00d9277c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_ECR0_EVENT │ │ │ │ 11743: 00268064 368 FUNC GLOBAL DEFAULT 12 decode_xtheadcmo │ │ │ │ 11744: 00dc6bf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_AP_WRITE_DSTATE │ │ │ │ 11745: 00dc7844 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_SET_ALARM_DSTATE │ │ │ │ 11746: 00d9d7b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_START_EVENT │ │ │ │ 11747: 00d9daa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RATE_LIMIT_POST_EVENT │ │ │ │ 11748: 00d93938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_SEB_READ_EVENT │ │ │ │ 11749: 00dc6956 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LEDMA_MEMORY_READ_DSTATE │ │ │ │ 11750: 00d95c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_PRP_EVENT │ │ │ │ 11751: 00cb7d5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addl_be │ │ │ │ - 11752: 009cc540 4 FUNC GLOBAL DEFAULT 12 win32_kbd_set_grab │ │ │ │ - 11753: 008cb3b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStats │ │ │ │ - 11754: 006e54cc 24 FUNC GLOBAL DEFAULT 12 virtio_queue_get_max_num │ │ │ │ - 11755: 00975ab4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_display_options │ │ │ │ - 11756: 008d9c58 2640 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties_members │ │ │ │ + 11752: 009cc588 4 FUNC GLOBAL DEFAULT 12 win32_kbd_set_grab │ │ │ │ + 11753: 008cb400 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStats │ │ │ │ + 11754: 006e5514 24 FUNC GLOBAL DEFAULT 12 virtio_queue_get_max_num │ │ │ │ + 11755: 00975afc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_display_options │ │ │ │ + 11756: 008d9ca0 2640 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties_members │ │ │ │ 11757: 00d8cdb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_WRITE_OST_EV_EVENT │ │ │ │ 11758: 00dc74cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_10_DSTATE │ │ │ │ 11759: 0063cc30 368 FUNC GLOBAL DEFAULT 12 helper_vfwredosum_vs_w │ │ │ │ - 11760: 006a21f4 96 FUNC GLOBAL DEFAULT 12 helper_vclmulh_vv │ │ │ │ - 11761: 00814f24 36 FUNC GLOBAL DEFAULT 12 blk_dec_in_flight │ │ │ │ + 11760: 006a223c 96 FUNC GLOBAL DEFAULT 12 helper_vclmulh_vv │ │ │ │ + 11761: 00814f6c 36 FUNC GLOBAL DEFAULT 12 blk_dec_in_flight │ │ │ │ 11762: 00d98368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_TX_APPEND_FF_EVENT │ │ │ │ 11763: 00dc660c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_ADJUST_DSTATE │ │ │ │ - 11764: 008dbe9c 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe │ │ │ │ - 11765: 0088c934 440 FUNC GLOBAL DEFAULT 12 qed_find_l2_cache_entry │ │ │ │ - 11766: 00910384 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariantList │ │ │ │ + 11764: 008dbee4 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe │ │ │ │ + 11765: 0088c97c 440 FUNC GLOBAL DEFAULT 12 qed_find_l2_cache_entry │ │ │ │ + 11766: 009103cc 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariantList │ │ │ │ 11767: 00d8cb70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_SEL_WRITE_EVENT │ │ │ │ - 11768: 006a2254 96 FUNC GLOBAL DEFAULT 12 helper_vclmulh_vx │ │ │ │ + 11768: 006a229c 96 FUNC GLOBAL DEFAULT 12 helper_vclmulh_vx │ │ │ │ 11769: 00d90678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_OS_REPORTING_LINE_EVENT │ │ │ │ - 11770: 009b2440 16 FUNC GLOBAL DEFAULT 12 qemu_co_queue_empty │ │ │ │ + 11770: 009b2488 16 FUNC GLOBAL DEFAULT 12 qemu_co_queue_empty │ │ │ │ 11771: 00298204 280 FUNC GLOBAL DEFAULT 12 float128_to_uint64 │ │ │ │ 11772: 00d8c624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETLOCK_RETURN_EVENT │ │ │ │ 11773: 00dc697e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_RECV_DSTATE │ │ │ │ 11774: 002b30a0 148 FUNC GLOBAL DEFAULT 12 init_displaystate │ │ │ │ 11775: 00416834 800 FUNC GLOBAL DEFAULT 12 msi_write_config │ │ │ │ 11776: 00dc8264 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_UPDATE_DSTATE │ │ │ │ 11777: 00c768d0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_tpm │ │ │ │ 11778: 003382fc 8 FUNC GLOBAL DEFAULT 12 machine_dump_guest_core │ │ │ │ 11779: 00dc62d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BACKUP_DO_COW_RETURN_DSTATE │ │ │ │ 11780: 00dc7eee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_COMPLETE_DSTATE │ │ │ │ 11781: 00dc6190 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_COMMAND_DSTATE │ │ │ │ 11782: 00d8d7a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_MANUFACTURER_ID_EVENT │ │ │ │ - 11783: 00989b44 136 FUNC GLOBAL DEFAULT 12 qdict_copy_default │ │ │ │ + 11783: 00989b8c 136 FUNC GLOBAL DEFAULT 12 qdict_copy_default │ │ │ │ 11784: 00dc7c84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_INTP_MMAP_ENABLE_DSTATE │ │ │ │ 11785: 00dc860e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_LINK_DSTATE │ │ │ │ 11786: 00d8bb28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SUCCESS_EVENT │ │ │ │ 11787: 00dc67dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_LEDS_DSTATE │ │ │ │ 11788: 00dc7776 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_INQUIRY_CMD41_DSTATE │ │ │ │ - 11789: 009d6f20 12 FUNC GLOBAL DEFAULT 12 vduse_dev_get_priv │ │ │ │ + 11789: 009d6f68 12 FUNC GLOBAL DEFAULT 12 vduse_dev_get_priv │ │ │ │ 11790: 00d9bdd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_FREEZE_GRANULE_EVENT │ │ │ │ 11791: 00cb2a58 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_xors │ │ │ │ 11792: 00d8e8b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CAPPED_EVENT │ │ │ │ 11793: 00d9a970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PROCESS_LISTS_EVENT │ │ │ │ 11794: 00c80b18 12 OBJECT GLOBAL DEFAULT 21 BlockdevDriver_lookup │ │ │ │ 11795: 00d006a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_set_rounding_mode_chkfrm │ │ │ │ - 11796: 009358d4 372 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo │ │ │ │ - 11797: 008b08ec 216 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfd │ │ │ │ + 11796: 0093591c 372 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo │ │ │ │ + 11797: 008b0934 216 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfd │ │ │ │ 11798: 00d8f084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALPFALLTHROUGH_EVENT │ │ │ │ 11799: 00dc69d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_LARGE_DSTATE │ │ │ │ - 11800: 00aea7ac 1050 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode │ │ │ │ - 11801: 007bddf8 108 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest_len │ │ │ │ + 11800: 00aea7fc 1050 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode │ │ │ │ + 11801: 007bde40 108 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest_len │ │ │ │ 11802: 00dc7e80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_STOP_DSTATE │ │ │ │ - 11803: 00b9a2e4 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_VALUE │ │ │ │ - 11804: 00906c98 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherAlgo │ │ │ │ + 11803: 00b9a33c 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_VALUE │ │ │ │ + 11804: 00906ce0 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherAlgo │ │ │ │ 11805: 00dc69f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_RESET_PORT_DSTATE │ │ │ │ 11806: 00da22bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_COROUTINE_TERMINATE_EVENT │ │ │ │ - 11807: 007a2fac 564 FUNC GLOBAL DEFAULT 12 qemu_file_put_fd │ │ │ │ + 11807: 007a2ff4 564 FUNC GLOBAL DEFAULT 12 qemu_file_put_fd │ │ │ │ 11808: 00d9c83c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_UPDATE_ISTATE_EVENT │ │ │ │ 11809: 00dc631a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_EVENT_DSTATE │ │ │ │ 11810: 00d98760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_TN_CFG_EVENT │ │ │ │ 11811: 00341370 72 FUNC GLOBAL DEFAULT 12 qemu_edid_dpi_to_mm │ │ │ │ - 11812: 009352d4 244 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfoList │ │ │ │ + 11812: 0093531c 244 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfoList │ │ │ │ 11813: 0041b758 8 FUNC GLOBAL DEFAULT 12 pci_bus_get_slot_reserved_mask │ │ │ │ 11814: 00cee354 132 OBJECT GLOBAL DEFAULT 24 helper_info_vror_vx_b │ │ │ │ - 11815: 0073571c 64 FUNC GLOBAL DEFAULT 12 translator_use_goto_tb │ │ │ │ + 11815: 00735764 64 FUNC GLOBAL DEFAULT 12 translator_use_goto_tb │ │ │ │ 11816: 00cee1c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vror_vx_d │ │ │ │ 11817: 00da1260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_SET_EVENT │ │ │ │ - 11818: 0090ed14 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoBuiltin │ │ │ │ + 11818: 0090ed5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoBuiltin │ │ │ │ 11819: 00561918 160 FUNC GLOBAL DEFAULT 12 postcopy_notify │ │ │ │ - 11820: 00752018 36 FUNC GLOBAL DEFAULT 12 phase_check │ │ │ │ + 11820: 00752060 36 FUNC GLOBAL DEFAULT 12 phase_check │ │ │ │ 11821: 00dc7212 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_APROM_WRITEB_DSTATE │ │ │ │ 11822: 00dc7b66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_ATTACH_DSTATE │ │ │ │ - 11823: 00940950 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevCommonProperties │ │ │ │ + 11823: 00940998 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevCommonProperties │ │ │ │ 11824: 00553cb0 72 FUNC GLOBAL DEFAULT 12 migration_remove_notifier │ │ │ │ 11825: 00db5970 8 OBJECT GLOBAL DEFAULT 25 max_delay │ │ │ │ 11826: 00cee2d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vror_vx_h │ │ │ │ 11827: 00dc631e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_REGISTER_INTERFACE_DSTATE │ │ │ │ - 11828: 0079ae68 68 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_vec │ │ │ │ + 11828: 0079aeb0 68 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_vec │ │ │ │ 11829: 00dc7e6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REJECT_SECTION_DSTATE │ │ │ │ 11830: 004f8e38 108 FUNC GLOBAL DEFAULT 12 virtio_md_pci_unplug_request │ │ │ │ 11831: 00dc7d50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_DISABLE_DSTATE │ │ │ │ 11832: 00dc82a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_SERVER_DPY_RECREATE_DSTATE │ │ │ │ 11833: 00d9f550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_PROPAGATE_EVENT │ │ │ │ - 11834: 007f5f48 108 FUNC GLOBAL DEFAULT 12 block_job_free │ │ │ │ + 11834: 007f5f90 108 FUNC GLOBAL DEFAULT 12 block_job_free │ │ │ │ 11835: 00dc7014 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_WOL_WRITE_DSTATE │ │ │ │ 11836: 00d8fd30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_REG_WRITE_EVENT │ │ │ │ 11837: 00dc77ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_READ_DSTATE │ │ │ │ - 11838: 008fbe68 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbuf │ │ │ │ + 11838: 008fbeb0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbuf │ │ │ │ 11839: 00d999c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REMOTE_WAKEUP_REMOVED_EVENT │ │ │ │ 11840: 00da1974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHANGE_VNC_PASSWORD_EVENT │ │ │ │ - 11841: 00817a30 268 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_compressed │ │ │ │ + 11841: 00817a78 268 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_compressed │ │ │ │ 11842: 00da04c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_DISMISS_EVENT │ │ │ │ 11843: 00cee24c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vror_vx_w │ │ │ │ 11844: 003e1c04 200 FUNC GLOBAL DEFAULT 12 rocker_port_eg │ │ │ │ - 11845: 008f8628 352 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse_members │ │ │ │ + 11845: 008f8670 352 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse_members │ │ │ │ 11846: 005ee1b0 152 FUNC GLOBAL DEFAULT 12 helper_hyp_hlvx_hu │ │ │ │ - 11847: 007861a4 256 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i128 │ │ │ │ + 11847: 007861ec 256 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i128 │ │ │ │ 11848: 00dc60a1 1 OBJECT GLOBAL DEFAULT 25 qmp_dispatcher_co_shutdown │ │ │ │ - 11849: 009cf1cc 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_DELETED_arg_members │ │ │ │ + 11849: 009cf214 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_DELETED_arg_members │ │ │ │ 11850: 00d8d3b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_BINDING_EVENT │ │ │ │ 11851: 00da14b4 44 OBJECT GLOBAL DEFAULT 24 qapi_commands_virtio_trace_events_trace_events │ │ │ │ 11852: 00d951f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_SMALL_EVENT │ │ │ │ 11853: 00dc7182 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NO_TS_SUPPORT_DSTATE │ │ │ │ 11854: 00cec884 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcompress_vm_b │ │ │ │ - 11855: 0097261c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_initialized │ │ │ │ + 11855: 00972664 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_initialized │ │ │ │ 11856: 00cec6f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcompress_vm_d │ │ │ │ 11857: 00dc6fe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_DESTMAC_DSTATE │ │ │ │ 11858: 00c7e9cc 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint8 │ │ │ │ 11859: 00d94048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_TIDV_FPD_NOT_RUNNING_EVENT │ │ │ │ 11860: 00d955b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_PCI_RESET_EVENT │ │ │ │ 11861: 0058ee18 44 FUNC GLOBAL DEFAULT 12 qemu_has_ufo │ │ │ │ 11862: 00cec800 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcompress_vm_h │ │ │ │ - 11863: 0099ad1c 24 FUNC GLOBAL DEFAULT 12 fifo8_reset │ │ │ │ + 11863: 0099ad64 24 FUNC GLOBAL DEFAULT 12 fifo8_reset │ │ │ │ 11864: 00600b90 648 FUNC GLOBAL DEFAULT 12 helper_vlxei64_32_v │ │ │ │ 11865: 00389e24 36 FUNC GLOBAL DEFAULT 12 ide_bus_set_irq │ │ │ │ - 11866: 00906270 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsBase │ │ │ │ + 11866: 009062b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsBase │ │ │ │ 11867: 00dc6726 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_IRQ_RAISED_DSTATE │ │ │ │ 11868: 00d99d20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SCSI_COMPLETE_EVENT │ │ │ │ - 11869: 009343ac 216 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo_members │ │ │ │ - 11870: 00777448 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i32 │ │ │ │ + 11869: 009343f4 216 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo_members │ │ │ │ + 11870: 00777490 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i32 │ │ │ │ 11871: 00dc7108 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_PENDING_INTERRUPTS_DSTATE │ │ │ │ - 11872: 0077af30 308 FUNC GLOBAL DEFAULT 12 tcg_remove_ops_after │ │ │ │ + 11872: 0077af78 308 FUNC GLOBAL DEFAULT 12 tcg_remove_ops_after │ │ │ │ 11873: 00dc6928 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAWFE_DSTATE │ │ │ │ 11874: 00dc6c54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_UPDATE_IRQ_DSTATE │ │ │ │ 11875: 0054ccc0 576 FUNC GLOBAL DEFAULT 12 hmp_migrate │ │ │ │ 11876: 00dc787c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_TIMER_READ_DSTATE │ │ │ │ 11877: 003a7c44 412 FUNC GLOBAL DEFAULT 12 e1000x_rx_ready │ │ │ │ - 11878: 008cbdc8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptionsMirror │ │ │ │ + 11878: 008cbe10 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptionsMirror │ │ │ │ 11879: 0053b5a8 152 FUNC GLOBAL DEFAULT 12 tpm_backend_init │ │ │ │ 11880: 00d977f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_INVALID_EVENT │ │ │ │ - 11881: 008ac218 548 FUNC GLOBAL DEFAULT 12 bdrv_writev_vmstate │ │ │ │ + 11881: 008ac260 548 FUNC GLOBAL DEFAULT 12 bdrv_writev_vmstate │ │ │ │ 11882: 00dc6212 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_PARSE_BLOCKSTATUS_COMPLIANCE_DSTATE │ │ │ │ 11883: 00cec77c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcompress_vm_w │ │ │ │ 11884: 00d90f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DIST_WRITE_EVENT │ │ │ │ 11885: 0052ffd8 280 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_sized_cells_from_array │ │ │ │ 11886: 00dc7cc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_WRITE_DSTATE │ │ │ │ 11887: 00d98b30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_OVERFLOW_INTERRUPT_EVENT │ │ │ │ 11888: 00327254 540 FUNC GLOBAL DEFAULT 12 htif_mm_init │ │ │ │ 11889: 00537cac 228 FUNC GLOBAL DEFAULT 12 vhost_user_backend_dev_init │ │ │ │ 11890: 00dc816e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_RESUME_DSTATE │ │ │ │ 11891: 00d91dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPUID_WRITE_EVENT │ │ │ │ 11892: 0051cec8 484 FUNC GLOBAL DEFAULT 12 qdev_unplug │ │ │ │ 11893: 00dc611b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_pci_c │ │ │ │ 11894: 00d9f724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMPCFG_CSR_WRITE_EVENT │ │ │ │ - 11895: 008a96a0 600 FUNC GLOBAL DEFAULT 12 bdrv_pread │ │ │ │ + 11895: 008a96e8 600 FUNC GLOBAL DEFAULT 12 bdrv_pread │ │ │ │ 11896: 00dc7a80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_GLBREG_READ_DSTATE │ │ │ │ 11897: 00dc708a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIMC_DSTATE │ │ │ │ 11898: 003e2024 8 FUNC GLOBAL DEFAULT 12 desc_ring_get_base_addr │ │ │ │ 11899: 00dc7ac0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_UNIMPLEMENTED_DSTATE │ │ │ │ 11900: 00d9b518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_KNOWN_SAFE_MISALIGNMENT_EVENT │ │ │ │ 11901: 00d9f520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_RESET_EVENT │ │ │ │ - 11902: 0099b644 124 FUNC GLOBAL DEFAULT 12 error_copy │ │ │ │ + 11902: 0099b68c 124 FUNC GLOBAL DEFAULT 12 error_copy │ │ │ │ 11903: 00dc7a14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_WRITE_READY_DSTATE │ │ │ │ 11904: 00cb6e68 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxl_le │ │ │ │ - 11905: 009a05ac 72 FUNC GLOBAL DEFAULT 12 qemu_opts_reset │ │ │ │ + 11905: 009a05f4 72 FUNC GLOBAL DEFAULT 12 qemu_opts_reset │ │ │ │ 11906: 00302edc 104 FUNC GLOBAL DEFAULT 12 bios_linker_loader_cleanup │ │ │ │ 11907: 00297afc 256 FUNC GLOBAL DEFAULT 12 float32_to_uint16 │ │ │ │ 11908: 00da1520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_STATUS_EVENT │ │ │ │ 11909: 00dc7bde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_WAKEUP_DSTATE │ │ │ │ 11910: 00dc8078 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SET_STATE_DSTATE │ │ │ │ 11911: 00dc6105 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_trace_c │ │ │ │ 11912: 00dc6386 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_ASYNC_DSTATE │ │ │ │ 11913: 0041b080 236 FUNC GLOBAL DEFAULT 12 pci_root_bus_cleanup │ │ │ │ 11914: 00d95864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_PROCESS_AERS_EVENT │ │ │ │ 11915: 00cfc298 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmacc_vf_d │ │ │ │ 11916: 00dc7b90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_INIT_TIME_DSTATE │ │ │ │ - 11917: 0093cd64 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Netdev_base_members │ │ │ │ - 11918: 0099ae1c 228 FUNC GLOBAL DEFAULT 12 fifo8_push_all │ │ │ │ + 11917: 0093cdac 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Netdev_base_members │ │ │ │ + 11918: 0099ae64 228 FUNC GLOBAL DEFAULT 12 fifo8_push_all │ │ │ │ 11919: 00cfc3a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmacc_vf_h │ │ │ │ - 11920: 0090b928 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_poison │ │ │ │ + 11920: 0090b970 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_poison │ │ │ │ 11921: 00d98598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_FLASH_SET_SEGMENT_EVENT │ │ │ │ 11922: 00dc6944 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_ENABLE_LOWER_DSTATE │ │ │ │ 11923: 004e2ed8 592 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_start │ │ │ │ 11924: 00dc632c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_SP_DSTATE │ │ │ │ 11925: 00dc6d4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_CMD_DSTATE │ │ │ │ - 11926: 00785c78 76 FUNC GLOBAL DEFAULT 12 tcg_gen_extrl_i64_i32 │ │ │ │ - 11927: 00967994 372 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeList │ │ │ │ + 11926: 00785cc0 76 FUNC GLOBAL DEFAULT 12 tcg_gen_extrl_i64_i32 │ │ │ │ + 11927: 009679dc 372 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeList │ │ │ │ 11928: 00d99008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_CQ_NOT_EXISTS_EVENT │ │ │ │ - 11929: 00798674 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_orc │ │ │ │ + 11929: 007986bc 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_orc │ │ │ │ 11930: 004ffb30 48 FUNC GLOBAL DEFAULT 12 AUD_init_time_stamp_in │ │ │ │ 11931: 002ae350 232 FUNC GLOBAL DEFAULT 12 hmp_trace_event │ │ │ │ 11932: 00d8da68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_DROP_EVENT │ │ │ │ - 11933: 00748b90 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_change_notifier │ │ │ │ - 11934: 009093e0 412 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties_members │ │ │ │ + 11933: 00748bd8 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_change_notifier │ │ │ │ + 11934: 00909428 412 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties_members │ │ │ │ 11935: 00dc77f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PSPI_CTRL_READ_DSTATE │ │ │ │ 11936: 00dc65da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CODE_DSTATE │ │ │ │ - 11937: 006e67b0 8 FUNC GLOBAL DEFAULT 12 virtio_cleanup │ │ │ │ + 11937: 006e67f8 8 FUNC GLOBAL DEFAULT 12 virtio_cleanup │ │ │ │ 11938: 005ac840 220 FUNC GLOBAL DEFAULT 12 replay_read_clock │ │ │ │ 11939: 00d9c240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_CONFIG_EVENT │ │ │ │ 11940: 00d973f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_TX_RINGS_PPN_EVENT │ │ │ │ 11941: 00d97904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_COMPLETE_EVENT │ │ │ │ - 11942: 00798b54 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ori │ │ │ │ + 11942: 00798b9c 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ori │ │ │ │ 11943: 0055b19c 80 FUNC GLOBAL DEFAULT 12 multifd_send_data_clear_device_state │ │ │ │ - 11944: 0080c8a4 304 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_one │ │ │ │ - 11945: 009044b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfo │ │ │ │ + 11944: 0080c8ec 304 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_one │ │ │ │ + 11945: 009044f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfo │ │ │ │ 11946: 00cfc31c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmacc_vf_w │ │ │ │ 11947: 00d8f6f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_START_DMA_EVENT │ │ │ │ 11948: 002af120 188 FUNC GLOBAL DEFAULT 12 object_del_completion │ │ │ │ - 11949: 00817e90 160 FUNC GLOBAL DEFAULT 12 blk_probe_geometry │ │ │ │ + 11949: 00817ed8 160 FUNC GLOBAL DEFAULT 12 blk_probe_geometry │ │ │ │ 11950: 00dc83fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_CLEAR_DSTATE │ │ │ │ 11951: 00d9e050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_TOP_EVENT │ │ │ │ - 11952: 0094e608 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressList │ │ │ │ + 11952: 0094e650 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressList │ │ │ │ 11953: 00dc7bfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_HEAD_OFFSET_DSTATE │ │ │ │ 11954: 00cb7390 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminl_le │ │ │ │ 11955: 002c8358 800 FUNC GLOBAL DEFAULT 12 vnc_disconnect_finish │ │ │ │ - 11956: 00962d78 244 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass_members │ │ │ │ + 11956: 00962dc0 244 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass_members │ │ │ │ 11957: 00d99098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_DB_EVENT │ │ │ │ 11958: 00d9297c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_OFFSET_TO_CELL_EVENT │ │ │ │ 11959: 00da0314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_MEMORY_MODULE_EVENT_EVENT │ │ │ │ - 11960: 00798ad4 128 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ors │ │ │ │ + 11960: 00798b1c 128 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ors │ │ │ │ 11961: 005542c4 8 FUNC GLOBAL DEFAULT 12 migrate_add_blocker │ │ │ │ - 11962: 008e89ac 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVhdxSubformat │ │ │ │ + 11962: 008e89f4 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVhdxSubformat │ │ │ │ 11963: 00dc781e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_COUNTER_WRITTEN_DSTATE │ │ │ │ 11964: 00d93758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_HANDLE_ANNOUNCE_EVENT │ │ │ │ 11965: 0032adec 28 FUNC GLOBAL DEFAULT 12 cpu_virtio_is_big_endian │ │ │ │ 11966: 00553f30 20 FUNC GLOBAL DEFAULT 12 migration_thread_is_self │ │ │ │ 11967: 00dc715e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RCTL_DSTATE │ │ │ │ 11968: 00dc782e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_READ_INVALID_DSTATE │ │ │ │ 11969: 00d93ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_UNKNOWN_EVENT │ │ │ │ 11970: 00d94078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_RDTR_FPD_RUNNING_EVENT │ │ │ │ 11971: 00d8f338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_START_EVENT │ │ │ │ 11972: 00dc757a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_UPDATE_IRQ_DSTATE │ │ │ │ 11973: 00d8c04c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_SET_HANDLER_EVENT │ │ │ │ 11974: 00dc70d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MAC_SET_SW_DSTATE │ │ │ │ 11975: 00dc7b3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_MMIO_READW_DSTATE │ │ │ │ 11976: 0055e3e4 36 FUNC GLOBAL DEFAULT 12 migrate_multifd_qatzip_level │ │ │ │ - 11977: 00940c98 312 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo │ │ │ │ - 11978: 0099fee0 324 FUNC GLOBAL DEFAULT 12 qemu_opt_set_number │ │ │ │ + 11977: 00940ce0 312 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo │ │ │ │ + 11978: 0099ff28 324 FUNC GLOBAL DEFAULT 12 qemu_opt_set_number │ │ │ │ 11979: 00dc8c68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_EVENT_DSTATE │ │ │ │ - 11980: 008fbf7c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFileWrapper │ │ │ │ + 11980: 008fbfc4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFileWrapper │ │ │ │ 11981: 00d9f0c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_DISCONNECT_START_EVENT │ │ │ │ 11982: 002d760c 32 FUNC GLOBAL DEFAULT 12 vnc_tight_png_send_framebuffer_update │ │ │ │ - 11983: 00785f88 244 FUNC GLOBAL DEFAULT 12 tcg_gen_extr32_i64 │ │ │ │ + 11983: 00785fd0 244 FUNC GLOBAL DEFAULT 12 tcg_gen_extr32_i64 │ │ │ │ 11984: 00d9193c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_INTERRUPT_INVALID_PEER_EVENT │ │ │ │ 11985: 0063b69c 268 FUNC GLOBAL DEFAULT 12 helper_vwredsumu_vs_b │ │ │ │ 11986: 00dc8212 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_UPDATE_DSTATE │ │ │ │ 11987: 0038ed44 188 FUNC GLOBAL DEFAULT 12 hid_init │ │ │ │ 11988: 00d9d300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_BLOCKTIME_EVENT │ │ │ │ 11989: 002e8d8c 12 FUNC GLOBAL DEFAULT 12 local_opendir_nofollow │ │ │ │ 11990: 00d8cd20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_STS_IOPORT_WRITEB_EVENT │ │ │ │ 11991: 005abc50 76 FUNC GLOBAL DEFAULT 12 replay_enable_events │ │ │ │ 11992: 00dc79ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_ADDRESS_DSTATE │ │ │ │ 11993: 0063b7a8 264 FUNC GLOBAL DEFAULT 12 helper_vwredsumu_vs_h │ │ │ │ 11994: 00dc8c0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_QUERY_FEATURES_NOSYS_DSTATE │ │ │ │ 11995: 0041a5b4 176 FUNC GLOBAL DEFAULT 12 pci_bus_get_irq_level │ │ │ │ 11996: 00dc6b36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_IRQ_LEVEL_DSTATE │ │ │ │ - 11997: 0079d6fc 888 FUNC GLOBAL DEFAULT 12 xbzrle_encode_buffer │ │ │ │ + 11997: 0079d744 888 FUNC GLOBAL DEFAULT 12 xbzrle_encode_buffer │ │ │ │ 11998: 00d9f2a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYCHANGELISTENER_REGISTER_EVENT │ │ │ │ 11999: 00d99dd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_COMPLETE_EVENT │ │ │ │ - 12000: 009cdc48 568 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_release_dynamic_capacity_arg_members │ │ │ │ - 12001: 006f6c60 120 FUNC GLOBAL DEFAULT 12 vhost_svq_set_svq_kick_fd │ │ │ │ - 12002: 007e5450 236 FUNC GLOBAL DEFAULT 12 bdrv_register │ │ │ │ + 12000: 009cdc90 568 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_release_dynamic_capacity_arg_members │ │ │ │ + 12001: 006f6ca8 120 FUNC GLOBAL DEFAULT 12 vhost_svq_set_svq_kick_fd │ │ │ │ + 12002: 007e5498 236 FUNC GLOBAL DEFAULT 12 bdrv_register │ │ │ │ 12003: 00297bfc 244 FUNC GLOBAL DEFAULT 12 float32_to_uint32 │ │ │ │ 12004: 0055a75c 608 FUNC GLOBAL DEFAULT 12 multifd_recv_setup │ │ │ │ - 12005: 0079d0bc 236 FUNC GLOBAL DEFAULT 12 cache_fini │ │ │ │ + 12005: 0079d104 236 FUNC GLOBAL DEFAULT 12 cache_fini │ │ │ │ 12006: 00dc618c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_GOT_UNEXPECTED_DSTATE │ │ │ │ - 12007: 00716770 12 FUNC GLOBAL DEFAULT 12 qemu_ram_is_noreserve │ │ │ │ + 12007: 007167b8 12 FUNC GLOBAL DEFAULT 12 qemu_ram_is_noreserve │ │ │ │ 12008: 0063b8b0 304 FUNC GLOBAL DEFAULT 12 helper_vwredsumu_vs_w │ │ │ │ 12009: 002f7380 264 FUNC GLOBAL DEFAULT 12 v9fs_co_fstat │ │ │ │ - 12010: 009b2158 224 FUNC GLOBAL DEFAULT 12 qemu_co_queue_wait_impl │ │ │ │ - 12011: 008cb07c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfo │ │ │ │ + 12010: 009b21a0 224 FUNC GLOBAL DEFAULT 12 qemu_co_queue_wait_impl │ │ │ │ + 12011: 008cb0c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfo │ │ │ │ 12012: 00d8fec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_REQUEST_DONE_EVENT │ │ │ │ 12013: 00d8be28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_UNKNOWN_EVENT │ │ │ │ 12014: 00d91d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PECI_WRITE_EVENT │ │ │ │ 12015: 002a23f4 84 FUNC GLOBAL DEFAULT 12 float32_squash_input_denormal │ │ │ │ 12016: 00d9b1c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_START_EVENT │ │ │ │ - 12017: 0093c844 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions │ │ │ │ + 12017: 0093c88c 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions │ │ │ │ 12018: 00d912b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DISABLE_EVENT │ │ │ │ 12019: 00d94638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_WRITE_EVENT │ │ │ │ 12020: 00d95b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC16_EVENT │ │ │ │ - 12021: 007774e0 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i64 │ │ │ │ + 12021: 00777528 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i64 │ │ │ │ 12022: 00d9b288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_UPDATE_EVENT │ │ │ │ - 12023: 00993b74 460 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_impl │ │ │ │ + 12023: 00993bbc 460 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_impl │ │ │ │ 12024: 00dc79d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_FAILURE_DSTATE │ │ │ │ 12025: 0027e870 160 FUNC GLOBAL DEFAULT 12 floatx80_default_nan │ │ │ │ 12026: 00dc615a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_GET_PATH_DSTATE │ │ │ │ 12027: 00d8d834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_READ_EVENT │ │ │ │ 12028: 00dc7a2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_DATA_OUT_DSTATE │ │ │ │ 12029: 00d90e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_GENERATE_SGI_EVENT │ │ │ │ - 12030: 0077892c 32 FUNC GLOBAL DEFAULT 12 tcg_op_deposit_valid │ │ │ │ + 12030: 00778974 32 FUNC GLOBAL DEFAULT 12 tcg_op_deposit_valid │ │ │ │ 12031: 00cf1870 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfeq_vf_d │ │ │ │ 12032: 003ac288 96 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_packet_type │ │ │ │ 12033: 00c80c58 12 OBJECT GLOBAL DEFAULT 21 MirrorCopyMode_lookup │ │ │ │ 12034: 00dc7fc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_TOP_DSTATE │ │ │ │ 12035: 00cf1978 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfeq_vf_h │ │ │ │ - 12036: 009afe50 8 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule │ │ │ │ + 12036: 009afe98 8 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule │ │ │ │ 12037: 00d9ffe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_REMOVE_EVENT │ │ │ │ 12038: 00d9254c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_READ_EVENT │ │ │ │ 12039: 003bd748 12 FUNC GLOBAL DEFAULT 12 igb_mmio_write │ │ │ │ 12040: 00dc60fc 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_run_state_c │ │ │ │ 12041: 002bd020 492 FUNC GLOBAL DEFAULT 12 qmp_client_migrate_info │ │ │ │ - 12042: 009125e8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_resume │ │ │ │ + 12042: 00912630 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_resume │ │ │ │ 12043: 00dc71ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_TCP_DSTATE │ │ │ │ 12044: 00dc6acc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_IRQ_HANDLER_DSTATE │ │ │ │ 12045: 00dc7584 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_PROCESS_TSK_MGMT_DSTATE │ │ │ │ - 12046: 0072a1e0 92 FUNC GLOBAL DEFAULT 12 migration_populate_vfio_info │ │ │ │ - 12047: 0090e7b8 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_request_ebpf │ │ │ │ - 12048: 00987998 240 FUNC GLOBAL DEFAULT 12 json_writer_null │ │ │ │ + 12046: 0072a228 92 FUNC GLOBAL DEFAULT 12 migration_populate_vfio_info │ │ │ │ + 12047: 0090e800 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_request_ebpf │ │ │ │ + 12048: 009879e0 240 FUNC GLOBAL DEFAULT 12 json_writer_null │ │ │ │ 12049: 00473bfc 528 FUNC GLOBAL DEFAULT 12 sdbus_write_data │ │ │ │ 12050: 00626884 460 FUNC GLOBAL DEFAULT 12 helper_vfmsac_vf_d │ │ │ │ 12051: 00dc7b7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_CHANGE_DSTATE │ │ │ │ 12052: 00d8ca50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_READ_FIT_EVENT │ │ │ │ 12053: 00cf18f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfeq_vf_w │ │ │ │ 12054: 00626544 432 FUNC GLOBAL DEFAULT 12 helper_vfmsac_vf_h │ │ │ │ - 12055: 0090eee0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMemberList │ │ │ │ - 12056: 006cc490 60 FUNC GLOBAL DEFAULT 12 vfio_viommu_preset │ │ │ │ + 12055: 0090ef28 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMemberList │ │ │ │ + 12056: 006cc4d8 60 FUNC GLOBAL DEFAULT 12 vfio_viommu_preset │ │ │ │ 12057: 00dc656a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REG_WRITE_DSTATE │ │ │ │ - 12058: 008ce90c 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk │ │ │ │ - 12059: 0075b248 76 FUNC GLOBAL DEFAULT 12 object_get_internal_root │ │ │ │ + 12058: 008ce954 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk │ │ │ │ + 12059: 0075b290 76 FUNC GLOBAL DEFAULT 12 object_get_internal_root │ │ │ │ 12060: 00d8ee48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SCRATCH_READ_EVENT │ │ │ │ 12061: 005021c4 44 FUNC GLOBAL DEFAULT 12 audio_rate_add_bytes │ │ │ │ 12062: 00d90be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_HPPIR_READ_EVENT │ │ │ │ - 12063: 0099d760 180 FUNC GLOBAL DEFAULT 12 qemu_find_opts │ │ │ │ - 12064: 008148f8 28 FUNC GLOBAL DEFAULT 12 blk_dev_has_tray │ │ │ │ - 12065: 0072da64 404 FUNC GLOBAL DEFAULT 12 semihost_sys_gettimeofday │ │ │ │ + 12063: 0099d7a8 180 FUNC GLOBAL DEFAULT 12 qemu_find_opts │ │ │ │ + 12064: 00814940 28 FUNC GLOBAL DEFAULT 12 blk_dev_has_tray │ │ │ │ + 12065: 0072daac 404 FUNC GLOBAL DEFAULT 12 semihost_sys_gettimeofday │ │ │ │ 12066: 00dc7816 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_FLASH_WRITE_DSTATE │ │ │ │ - 12067: 007800d4 592 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i32 │ │ │ │ + 12067: 0078011c 592 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i32 │ │ │ │ 12068: 0060d6e8 396 FUNC GLOBAL DEFAULT 12 helper_vsra_vv_b │ │ │ │ 12069: 00dc7114 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_NOTIFY_VEC_DSTATE │ │ │ │ 12070: 00dc6720 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_WRITE_DSTATE │ │ │ │ 12071: 00dc79dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_ADD_CHILD_DSTATE │ │ │ │ 12072: 0060db78 436 FUNC GLOBAL DEFAULT 12 helper_vsra_vv_d │ │ │ │ - 12073: 009b6350 152 FUNC GLOBAL DEFAULT 12 qemu_clock_run_all_timers │ │ │ │ + 12073: 009b6398 152 FUNC GLOBAL DEFAULT 12 qemu_clock_run_all_timers │ │ │ │ 12074: 00bcf3f4 52 OBJECT GLOBAL DEFAULT 21 vmstate_muldiv │ │ │ │ 12075: 00d97c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSED_LBA_EVENT │ │ │ │ 12076: 006266f4 400 FUNC GLOBAL DEFAULT 12 helper_vfmsac_vf_w │ │ │ │ - 12077: 0077f31c 120 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i32 │ │ │ │ + 12077: 0077f364 120 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i32 │ │ │ │ 12078: 00463234 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_enable_endianness │ │ │ │ 12079: 00d9dac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_AFTER_COMPLETE_EVENT │ │ │ │ 12080: 0060d874 396 FUNC GLOBAL DEFAULT 12 helper_vsra_vv_h │ │ │ │ 12081: 005de414 5260 FUNC GLOBAL DEFAULT 12 riscv_cpu_do_interrupt │ │ │ │ 12082: 00dc63f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_REQUEST_DSTATE │ │ │ │ 12083: 00ce581c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsse64_v │ │ │ │ 12084: 00d96e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_COMMAND_EVENT │ │ │ │ - 12085: 006d4828 168 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_exit │ │ │ │ + 12085: 006d4870 168 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_exit │ │ │ │ 12086: 00dc72c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ENTRY_SIZE_DSTATE │ │ │ │ 12087: 00d8ba78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_REQUEST_DECODE_TYPE_EVENT │ │ │ │ 12088: 00ceaebc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredsum_vs_b │ │ │ │ 12089: 00d941b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_POSTPONED_BY_XITR_EVENT │ │ │ │ - 12090: 008ff584 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper_members │ │ │ │ + 12090: 008ff5cc 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper_members │ │ │ │ 12091: 0062b7e4 492 FUNC GLOBAL DEFAULT 12 helper_vfwnmsac_vv_h │ │ │ │ 12092: 0029d6c0 8 FUNC GLOBAL DEFAULT 12 bfloat16_max │ │ │ │ - 12093: 00775f54 2176 FUNC GLOBAL DEFAULT 12 tcg_init │ │ │ │ + 12093: 00775f9c 2176 FUNC GLOBAL DEFAULT 12 tcg_init │ │ │ │ 12094: 00cead30 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredsum_vs_d │ │ │ │ - 12095: 0094a0e8 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_seek │ │ │ │ - 12096: 008e0294 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions │ │ │ │ - 12097: 0090643c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptions │ │ │ │ + 12095: 0094a130 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_seek │ │ │ │ + 12096: 008e02dc 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions │ │ │ │ + 12097: 00906484 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptions │ │ │ │ 12098: 00ceae38 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredsum_vs_h │ │ │ │ 12099: 00dc7188 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_READ_UNKNOWN_DSTATE │ │ │ │ - 12100: 00954030 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionActionList │ │ │ │ - 12101: 00722be4 548 FUNC GLOBAL DEFAULT 12 ram_write_tracking_compatible │ │ │ │ + 12100: 00954078 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionActionList │ │ │ │ + 12101: 00722c2c 548 FUNC GLOBAL DEFAULT 12 ram_write_tracking_compatible │ │ │ │ 12102: 00d9a4a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUNTIME_WRITE_EVENT │ │ │ │ 12103: 00dc6e72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SCU_READ_DSTATE │ │ │ │ 12104: 00dc638a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_COMPLETE_DSTATE │ │ │ │ 12105: 0060da00 376 FUNC GLOBAL DEFAULT 12 helper_vsra_vv_w │ │ │ │ 12106: 00305144 4 FUNC GLOBAL DEFAULT 12 acpi_memory_unplug_request_cb │ │ │ │ 12107: 00c78860 156 OBJECT GLOBAL DEFAULT 21 riscv_cpu_vendor_exts │ │ │ │ - 12108: 008df3fc 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase_members │ │ │ │ + 12108: 008df444 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase_members │ │ │ │ 12109: 00d93398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_RESET_EVENT │ │ │ │ 12110: 00d99da0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_RESET_EVENT │ │ │ │ 12111: 0062b9d0 492 FUNC GLOBAL DEFAULT 12 helper_vfwnmsac_vv_w │ │ │ │ 12112: 00dc85b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_START_POSTCOPY_DSTATE │ │ │ │ 12113: 00d91238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_READL_UNKNOWN_EVENT │ │ │ │ 12114: 0042a0d0 200 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_get │ │ │ │ - 12115: 00757884 412 FUNC GLOBAL DEFAULT 12 object_unparent │ │ │ │ + 12115: 007578cc 412 FUNC GLOBAL DEFAULT 12 object_unparent │ │ │ │ 12116: 00dc7e34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_DSTATE │ │ │ │ - 12117: 0070d280 172 FUNC GLOBAL DEFAULT 12 memory_region_set_coalescing │ │ │ │ + 12117: 0070d2c8 172 FUNC GLOBAL DEFAULT 12 memory_region_set_coalescing │ │ │ │ 12118: 00ceadb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredsum_vs_w │ │ │ │ 12119: 002f90d4 308 FUNC GLOBAL DEFAULT 12 v9fs_co_lgetxattr │ │ │ │ 12120: 00d8cbe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_DOWN_READ_EVENT │ │ │ │ - 12121: 0071a8f8 40 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_unmap │ │ │ │ + 12121: 0071a940 40 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_unmap │ │ │ │ 12122: 0030fe94 116 FUNC GLOBAL DEFAULT 12 hda_codec_response │ │ │ │ 12123: 00dc6f72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RESET_DSTATE │ │ │ │ 12124: 00d8e638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_2D_ENGINE_WRITE_EVENT │ │ │ │ 12125: 00dc6300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_CO_PWRITEV_DSTATE │ │ │ │ 12126: 00dc7a60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_HOLD_DSTATE │ │ │ │ - 12127: 00727fd0 1128 FUNC GLOBAL DEFAULT 12 ram_load_postcopy │ │ │ │ + 12127: 00728018 1128 FUNC GLOBAL DEFAULT 12 ram_load_postcopy │ │ │ │ 12128: 00cb8e60 132 OBJECT GLOBAL DEFAULT 24 helper_info_remu_i32 │ │ │ │ 12129: 0032afec 184 FUNC GLOBAL DEFAULT 12 cpu_vmstate_unregister │ │ │ │ 12130: 00dc7eb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_GPIO_READ_DSTATE │ │ │ │ 12131: 00d9bf60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DEVICE_STATUS_EVENT │ │ │ │ 12132: 00dc68de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_UNREF_DSTATE │ │ │ │ 12133: 00297cf0 240 FUNC GLOBAL DEFAULT 12 float32_to_uint64 │ │ │ │ 12134: 0029f72c 924 FUNC GLOBAL DEFAULT 12 float16_sqrt │ │ │ │ - 12135: 008c49b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_intList │ │ │ │ - 12136: 00941e34 256 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties_members │ │ │ │ + 12135: 008c49fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_intList │ │ │ │ + 12136: 00941e7c 256 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties_members │ │ │ │ 12137: 00da0c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COLO_STATUS_EVENT │ │ │ │ 12138: 00d93ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_RINGFULL_EVENT │ │ │ │ 12139: 00dc6d7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_READ_DSTATE │ │ │ │ - 12140: 009cbaa8 220 FUNC GLOBAL DEFAULT 12 trace_list_events │ │ │ │ - 12141: 008b0f48 192 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_echo │ │ │ │ + 12140: 009cbaf0 220 FUNC GLOBAL DEFAULT 12 trace_list_events │ │ │ │ + 12141: 008b0f90 192 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_echo │ │ │ │ 12142: 00dc834e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_BEGIN_DSTATE │ │ │ │ - 12143: 008e6480 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster_members │ │ │ │ + 12143: 008e64c8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster_members │ │ │ │ 12144: 0055be60 720 FUNC GLOBAL DEFAULT 12 multifd_ram_fill_packet │ │ │ │ - 12145: 0084dc0c 548 FUNC GLOBAL DEFAULT 12 qcow2_co_remove_persistent_dirty_bitmap │ │ │ │ + 12145: 0084dc54 548 FUNC GLOBAL DEFAULT 12 qcow2_co_remove_persistent_dirty_bitmap │ │ │ │ 12146: 00293984 268 FUNC GLOBAL DEFAULT 12 float64_to_int32_scalbn │ │ │ │ 12147: 00d94ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_UPDATE_LINK_EVENT │ │ │ │ 12148: 00d9d0c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SEND_BITMAP_HEADER_ENTER_EVENT │ │ │ │ - 12149: 0099c460 52 FUNC GLOBAL DEFAULT 12 loc_push_none │ │ │ │ + 12149: 0099c4a8 52 FUNC GLOBAL DEFAULT 12 loc_push_none │ │ │ │ 12150: 00dc7416 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I64_DSTATE │ │ │ │ - 12151: 009839d4 84 FUNC GLOBAL DEFAULT 12 qnum_from_int │ │ │ │ - 12152: 00944430 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties_members │ │ │ │ + 12151: 00983a1c 84 FUNC GLOBAL DEFAULT 12 qnum_from_int │ │ │ │ + 12152: 00944478 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties_members │ │ │ │ 12153: 00dc7d5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_INTERRUPT_DSTATE │ │ │ │ 12154: 00dc82ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_UNGRAB_DSTATE │ │ │ │ 12155: 00dc6e56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_READ_DSTATE │ │ │ │ 12156: 004eef98 136 FUNC GLOBAL DEFAULT 12 vhost_dev_get_inflight │ │ │ │ - 12157: 007afdb4 36 FUNC GLOBAL DEFAULT 12 qio_channel_has_feature │ │ │ │ - 12158: 0097b268 688 FUNC GLOBAL DEFAULT 12 visit_start_alternate │ │ │ │ - 12159: 008cc948 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSBase │ │ │ │ - 12160: 00748b38 4 FUNC GLOBAL DEFAULT 12 kvm_cpu_synchronize_state │ │ │ │ - 12161: 007e9750 48 FUNC GLOBAL DEFAULT 12 bdrv_get_device_or_node_name │ │ │ │ - 12162: 007482d8 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_be_mmu │ │ │ │ + 12157: 007afdfc 36 FUNC GLOBAL DEFAULT 12 qio_channel_has_feature │ │ │ │ + 12158: 0097b2b0 688 FUNC GLOBAL DEFAULT 12 visit_start_alternate │ │ │ │ + 12159: 008cc990 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSBase │ │ │ │ + 12160: 00748b80 4 FUNC GLOBAL DEFAULT 12 kvm_cpu_synchronize_state │ │ │ │ + 12161: 007e9798 48 FUNC GLOBAL DEFAULT 12 bdrv_get_device_or_node_name │ │ │ │ + 12162: 00748320 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_be_mmu │ │ │ │ 12163: 00d8d5f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_APPEND_COMPLETE_EVENT │ │ │ │ - 12164: 0070d180 56 FUNC GLOBAL DEFAULT 12 memory_region_from_host │ │ │ │ - 12165: 007863e0 44 FUNC GLOBAL DEFAULT 12 tcg_gen_goto_tb │ │ │ │ - 12166: 009472ac 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectType │ │ │ │ + 12164: 0070d1c8 56 FUNC GLOBAL DEFAULT 12 memory_region_from_host │ │ │ │ + 12165: 00786428 44 FUNC GLOBAL DEFAULT 12 tcg_gen_goto_tb │ │ │ │ + 12166: 009472f4 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectType │ │ │ │ 12167: 00cf3d0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsrl_vv_b │ │ │ │ 12168: 00dc72cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_NOTEMPTY_DSTATE │ │ │ │ 12169: 00dbd9d6 1 OBJECT GLOBAL DEFAULT 25 kvm_allowed │ │ │ │ 12170: 00cf3b80 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsrl_vv_d │ │ │ │ 12171: 00d8d3e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_BYTE_EVENT │ │ │ │ 12172: 00dc7c34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_START_DSTATE │ │ │ │ 12173: 00cf94b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccu_vv_b │ │ │ │ 12174: 00d9e400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_POST_MAIN_EVENT │ │ │ │ 12175: 00dc7a6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG2_READ_DSTATE │ │ │ │ 12176: 00cf3c88 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsrl_vv_h │ │ │ │ 12177: 00da17a4 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_tpm_trace_events_trace_events │ │ │ │ 12178: 00dc7b4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_EXIT_DSTATE │ │ │ │ - 12179: 009428c4 316 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties │ │ │ │ + 12179: 0094290c 316 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties │ │ │ │ 12180: 00dc6ed8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCTL_WRITE_DSTATE │ │ │ │ 12181: 00580f7c 228 FUNC GLOBAL DEFAULT 12 monitor_fd_param │ │ │ │ - 12182: 007b5918 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_encrypt │ │ │ │ + 12182: 007b5960 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_encrypt │ │ │ │ 12183: 00cf9430 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccu_vv_h │ │ │ │ - 12184: 00815e84 196 FUNC GLOBAL DEFAULT 12 blk_supports_write_perm │ │ │ │ + 12184: 00815ecc 196 FUNC GLOBAL DEFAULT 12 blk_supports_write_perm │ │ │ │ 12185: 00295130 252 FUNC GLOBAL DEFAULT 12 float16_to_int32_round_to_zero │ │ │ │ 12186: 00389d0c 280 FUNC GLOBAL DEFAULT 12 ide_bus_init_output_irq │ │ │ │ - 12187: 009b4cac 172 FUNC GLOBAL DEFAULT 12 timerlist_new │ │ │ │ + 12187: 009b4cf4 172 FUNC GLOBAL DEFAULT 12 timerlist_new │ │ │ │ 12188: 00dc8430 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_RESIZE_DSTATE │ │ │ │ 12189: 00dc700c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MIF_WRITE_DSTATE │ │ │ │ 12190: 0061e934 96 FUNC GLOBAL DEFAULT 12 helper_vasubu_vx_b │ │ │ │ 12191: 00428a68 228 FUNC GLOBAL DEFAULT 12 pcie_cap_get_type │ │ │ │ - 12192: 00916c84 112 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo_members │ │ │ │ - 12193: 007e4fe8 68 FUNC GLOBAL DEFAULT 12 path_has_protocol │ │ │ │ + 12192: 00916ccc 112 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo_members │ │ │ │ + 12193: 007e5030 68 FUNC GLOBAL DEFAULT 12 path_has_protocol │ │ │ │ 12194: 00cf3c04 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsrl_vv_w │ │ │ │ - 12195: 008dde78 192 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugIOType │ │ │ │ + 12195: 008ddec0 192 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugIOType │ │ │ │ 12196: 0061ea54 96 FUNC GLOBAL DEFAULT 12 helper_vasubu_vx_d │ │ │ │ 12197: 00d9b8f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CHECK_PM_RESET_EVENT │ │ │ │ 12198: 00d9ff0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_EVENT │ │ │ │ 12199: 00d98af0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_READ_EVENT │ │ │ │ - 12200: 00759bac 316 FUNC GLOBAL DEFAULT 12 object_property_get │ │ │ │ + 12200: 00759bf4 316 FUNC GLOBAL DEFAULT 12 object_property_get │ │ │ │ 12201: 00d9212c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_IOMMU_NOTIFY_EVENT │ │ │ │ 12202: 002fc56c 152 FUNC GLOBAL DEFAULT 12 aml_notify │ │ │ │ - 12203: 00797af8 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i32 │ │ │ │ + 12203: 00797b40 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i32 │ │ │ │ 12204: 0061e994 96 FUNC GLOBAL DEFAULT 12 helper_vasubu_vx_h │ │ │ │ 12205: 00dc6102 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_stats_c │ │ │ │ 12206: 00cf93ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccu_vv_w │ │ │ │ 12207: 0051a334 20 FUNC GLOBAL DEFAULT 12 should_mlock │ │ │ │ 12208: 00636fb4 388 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_f_xu_v_b │ │ │ │ 12209: 00dc741a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I16_DSTATE │ │ │ │ 12210: 00dc8038 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_PONG_DSTATE │ │ │ │ 12211: 00cb7de0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addl_le │ │ │ │ - 12212: 00784884 700 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i64 │ │ │ │ + 12212: 007848cc 700 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i64 │ │ │ │ 12213: 00dc61e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_SEEK_DSTATE │ │ │ │ - 12214: 008ad494 524 FUNC GLOBAL DEFAULT 12 blk_is_inserted │ │ │ │ + 12214: 008ad4dc 524 FUNC GLOBAL DEFAULT 12 blk_is_inserted │ │ │ │ 12215: 00dc7e02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_OWNER_DSTATE │ │ │ │ 12216: 00d9a670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QUEUE_ADD_EVENT │ │ │ │ 12217: 00dc8c4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WIN32_MAP_FREE_DSTATE │ │ │ │ - 12218: 0081bb18 104 FUNC GLOBAL DEFAULT 12 block_copy_call_succeeded │ │ │ │ + 12218: 0081bb60 104 FUNC GLOBAL DEFAULT 12 block_copy_call_succeeded │ │ │ │ 12219: 00637138 376 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_f_xu_v_h │ │ │ │ 12220: 00d9e3c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_SETUP_EVENT │ │ │ │ - 12221: 0073fba0 148 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_mmuidx_ra │ │ │ │ - 12222: 00784104 164 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i64 │ │ │ │ + 12221: 0073fbe8 148 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_mmuidx_ra │ │ │ │ + 12222: 0078414c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i64 │ │ │ │ 12223: 00dc61fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CONNECT_TO_SSH_DSTATE │ │ │ │ - 12224: 007806fc 104 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i32 │ │ │ │ + 12224: 00780744 104 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i32 │ │ │ │ 12225: 0025e550 24 FUNC GLOBAL DEFAULT 12 machine_set_cache_topo_level │ │ │ │ 12226: 003936dc 108 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_uncorrectable_errors │ │ │ │ - 12227: 00720720 396 FUNC GLOBAL DEFAULT 12 xbzrle_cache_resize │ │ │ │ - 12228: 0079bde8 884 FUNC GLOBAL DEFAULT 12 perf_enable_jitdump │ │ │ │ + 12227: 00720768 396 FUNC GLOBAL DEFAULT 12 xbzrle_cache_resize │ │ │ │ + 12228: 0079be30 884 FUNC GLOBAL DEFAULT 12 perf_enable_jitdump │ │ │ │ 12229: 004cbe84 92 FUNC GLOBAL DEFAULT 12 u2f_send_to_guest │ │ │ │ 12230: 00d9203c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_WRITE_BLOCKED_EVENT │ │ │ │ - 12231: 0095bfc4 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaOptions │ │ │ │ - 12232: 007f9580 136 FUNC GLOBAL DEFAULT 12 job_pause │ │ │ │ + 12231: 0095c00c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaOptions │ │ │ │ + 12232: 007f95c8 136 FUNC GLOBAL DEFAULT 12 job_pause │ │ │ │ 12233: 00dc621e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CREATE_QUEUE_PAIR_DSTATE │ │ │ │ 12234: 0060468c 600 FUNC GLOBAL DEFAULT 12 helper_vl2re8_v │ │ │ │ 12235: 0061e9f4 96 FUNC GLOBAL DEFAULT 12 helper_vasubu_vx_w │ │ │ │ 12236: 00512184 292 FUNC GLOBAL DEFAULT 12 hmp_info_block_jobs │ │ │ │ 12237: 004349d4 668 FUNC GLOBAL DEFAULT 12 scsi_bus_legacy_add_drive │ │ │ │ 12238: 00dc636e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_FAIL_DSTATE │ │ │ │ - 12239: 009c3ab8 576 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_new │ │ │ │ - 12240: 0081bc98 8 FUNC GLOBAL DEFAULT 12 block_copy_cluster_size │ │ │ │ + 12239: 009c3b00 576 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_new │ │ │ │ + 12240: 0081bce0 8 FUNC GLOBAL DEFAULT 12 block_copy_cluster_size │ │ │ │ 12241: 00d99fe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WAKEUP_ENDPOINT_EVENT │ │ │ │ 12242: 006372b0 388 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_f_xu_v_w │ │ │ │ 12243: 00d9e280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_COMMAND_SEND_EVENT │ │ │ │ 12244: 00ce5c3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei32_64_v │ │ │ │ 12245: 00dc811e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_N_ELEMS_DSTATE │ │ │ │ 12246: 00d97944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_REQ_ALLOC_FAILED_EVENT │ │ │ │ 12247: 00d93cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_EVENT │ │ │ │ 12248: 002fb730 136 FUNC GLOBAL DEFAULT 12 aml_return │ │ │ │ 12249: 0043475c 312 FUNC GLOBAL DEFAULT 12 scsi_device_get │ │ │ │ - 12250: 007980e0 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_usadd │ │ │ │ + 12250: 00798128 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_usadd │ │ │ │ 12251: 00dc737a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_DSTATE │ │ │ │ 12252: 0037b7e4 192 FUNC GLOBAL DEFAULT 12 i2c_slave_create_simple │ │ │ │ - 12253: 0099bb4c 248 FUNC GLOBAL DEFAULT 12 error_setg_errno_internal │ │ │ │ + 12253: 0099bb94 248 FUNC GLOBAL DEFAULT 12 error_setg_errno_internal │ │ │ │ 12254: 00dc85cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_FDSETS_DSTATE │ │ │ │ 12255: 00dc8288 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_STEP_DSTATE │ │ │ │ - 12256: 009c9a00 392 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_gen │ │ │ │ + 12256: 009c9a48 392 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_gen │ │ │ │ 12257: 0029552c 248 FUNC GLOBAL DEFAULT 12 float32_to_int64_round_to_zero │ │ │ │ 12258: 00dc8704 32 OBJECT GLOBAL DEFAULT 25 compat_policy │ │ │ │ 12259: 00dc7294 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_IGNORED_MMIO_VF_OFFLINE_DSTATE │ │ │ │ 12260: 00da1220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_PROPERTIES_EVENT │ │ │ │ 12261: 00c80efc 12 OBJECT GLOBAL DEFAULT 21 CompatPolicyOutput_lookup │ │ │ │ 12262: 0027fbc4 208 FUNC GLOBAL DEFAULT 12 float128_add │ │ │ │ - 12263: 00822814 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_size │ │ │ │ + 12263: 0082285c 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_size │ │ │ │ 12264: 00d9e710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_BLOCK_DISCARD_RANGE_EVENT │ │ │ │ 12265: 00dc84b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REQUEST_EBPF_DSTATE │ │ │ │ 12266: 00d9ace0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_RELEASE_EVENT │ │ │ │ 12267: 00dc60ce 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_char_c │ │ │ │ - 12268: 007bdb8c 84 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_begin │ │ │ │ - 12269: 008cb1ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStatsList │ │ │ │ + 12268: 007bdbd4 84 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_begin │ │ │ │ + 12269: 008cb234 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStatsList │ │ │ │ 12270: 00dc8474 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CHARDEV_BACKENDS_DSTATE │ │ │ │ 12271: 00d96874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_READ_DATA_EVENT │ │ │ │ 12272: 00c8230c 12 OBJECT GLOBAL DEFAULT 21 QapiVfioMigrationState_lookup │ │ │ │ 12273: 00cb8c50 132 OBJECT GLOBAL DEFAULT 24 helper_info_remu_i64 │ │ │ │ - 12274: 0078c2c8 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i32_chk │ │ │ │ - 12275: 008f8428 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk │ │ │ │ - 12276: 0080c9d4 32 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_slot │ │ │ │ + 12274: 0078c310 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i32_chk │ │ │ │ + 12275: 008f8470 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk │ │ │ │ + 12276: 0080ca1c 32 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_slot │ │ │ │ 12277: 00dc8332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_DSTATE │ │ │ │ 12278: 0029d6f0 8 FUNC GLOBAL DEFAULT 12 bfloat16_minnummag │ │ │ │ 12279: 00dc7ea4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_GPIO_UPDATE_IDR_DSTATE │ │ │ │ 12280: 005ba874 460 FUNC GLOBAL DEFAULT 12 riscv_timer_write_timecmp │ │ │ │ 12281: 0031b15c 620 FUNC GLOBAL DEFAULT 12 pflash_cfi01_register │ │ │ │ 12282: 0055e42c 36 FUNC GLOBAL DEFAULT 12 migrate_throttle_trigger_threshold │ │ │ │ 12283: 00d93298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOAD_CAM_DONE_EVENT │ │ │ │ - 12284: 007bcd1c 2060 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_new │ │ │ │ + 12284: 007bcd64 2060 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_new │ │ │ │ 12285: 00d9f054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_UNTHROTTLE_FORCED_EVENT │ │ │ │ - 12286: 00740218 76 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_data_ra │ │ │ │ + 12286: 00740260 76 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_data_ra │ │ │ │ 12287: 00d9d1b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ 12288: 005f9378 340 FUNC GLOBAL DEFAULT 12 helper_vsetvl │ │ │ │ 12289: 00dc76b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_OVERFLOW_DSTATE │ │ │ │ - 12290: 00905a6c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_commands │ │ │ │ + 12290: 00905ab4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_commands │ │ │ │ 12291: 0029a204 16 FUNC GLOBAL DEFAULT 12 int16_to_float32_scalbn │ │ │ │ 12292: 004696c0 772 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_setup │ │ │ │ 12293: 0041dcf0 132 FUNC GLOBAL DEFAULT 12 pci_bus_fire_intx_routing_notifier │ │ │ │ - 12294: 008e6c44 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels_members │ │ │ │ + 12294: 008e6c8c 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels_members │ │ │ │ 12295: 005711a0 188 FUNC GLOBAL DEFAULT 12 failover_request_active │ │ │ │ 12296: 00dc78dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_UNKNOWN_CRQ_DSTATE │ │ │ │ - 12297: 00939ae8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_netdev_del_arg_members │ │ │ │ + 12297: 00939b30 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_netdev_del_arg_members │ │ │ │ 12298: 00d8f8b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_RESET_PORT_EVENT │ │ │ │ - 12299: 009229f4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_devices │ │ │ │ - 12300: 0090f278 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaMetaType │ │ │ │ + 12299: 00922a3c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_devices │ │ │ │ + 12300: 0090f2c0 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaMetaType │ │ │ │ 12301: 005380f8 36 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_cleanup │ │ │ │ 12302: 00da0c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COLO_STATUS_EVENT │ │ │ │ 12303: 003a4640 72 FUNC GLOBAL DEFAULT 12 pcnet_set_link_status │ │ │ │ - 12304: 009b56f0 40 FUNC GLOBAL DEFAULT 12 timer_mod │ │ │ │ + 12304: 009b5738 40 FUNC GLOBAL DEFAULT 12 timer_mod │ │ │ │ 12305: 00dc6c00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_NMIAR1_READ_DSTATE │ │ │ │ 12306: 00dc6ff0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MIF_WRITE_DSTATE │ │ │ │ 12307: 00dc6440 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SEND_OPTION_REQUEST_DSTATE │ │ │ │ - 12308: 009c0f58 96 FUNC GLOBAL DEFAULT 12 readline_add_completion_of │ │ │ │ + 12308: 009c0fa0 96 FUNC GLOBAL DEFAULT 12 readline_add_completion_of │ │ │ │ 12309: 005fc8f0 112 FUNC GLOBAL DEFAULT 12 helper_vse32_v_mask │ │ │ │ 12310: 00d9eea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_REL_EVENT │ │ │ │ 12311: 00d93fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VM_STATE_RUNNING_EVENT │ │ │ │ 12312: 00d8d354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_SWITCH_TO_ISM_EVENT │ │ │ │ 12313: 00dc60b0 8 OBJECT GLOBAL DEFAULT 25 qmp_commands │ │ │ │ 12314: 00da015c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CHARDEV_BACKENDS_EVENT │ │ │ │ 12315: 00269638 496 FUNC GLOBAL DEFAULT 12 target_disas │ │ │ │ @@ -12321,842 +12321,842 @@ │ │ │ │ 12317: 00d9d6b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_ALREADY_EVENT │ │ │ │ 12318: 00d9b958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VGA_READ_EVENT │ │ │ │ 12319: 00dc6ef4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCOM_WRITE_DSTATE │ │ │ │ 12320: 00d939c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_WOL_WRITE_EVENT │ │ │ │ 12321: 00dc66c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_WRITE_BLOCK_DSTATE │ │ │ │ 12322: 00d9eb64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_UPDATE_EVENT │ │ │ │ 12323: 00dc768c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_GET_INFO_DSTATE │ │ │ │ - 12324: 008c7c28 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_tray_moved │ │ │ │ + 12324: 008c7c70 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_tray_moved │ │ │ │ 12325: 00dbd9e8 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_misc_target_c │ │ │ │ - 12326: 00992db4 96 FUNC GLOBAL DEFAULT 12 qemu_get_host_physmem │ │ │ │ + 12326: 00992dfc 96 FUNC GLOBAL DEFAULT 12 qemu_get_host_physmem │ │ │ │ 12327: 00d9d430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PLACE_PAGE_EVENT │ │ │ │ - 12328: 00748b98 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_irqfd_notifier_gsi │ │ │ │ + 12328: 00748be0 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_irqfd_notifier_gsi │ │ │ │ 12329: 00dc6dde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_MEM_BLOCKED_WRITE_DSTATE │ │ │ │ 12330: 00dc60e8 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_common_c │ │ │ │ 12331: 00d90c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IGRPEN_READ_EVENT │ │ │ │ 12332: 00d91c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_TEST_WRITE_EVENT │ │ │ │ 12333: 00d8c2b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM2_EVENT │ │ │ │ 12334: 00dc7008 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_PCS_WRITE_DSTATE │ │ │ │ 12335: 00dc794a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_SQ_DSTATE │ │ │ │ 12336: 002afc74 204 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_release │ │ │ │ 12337: 004d4b7c 104 FUNC GLOBAL DEFAULT 12 vfio_multifd_emit_dummy_eos │ │ │ │ - 12338: 009b7d4c 108 FUNC GLOBAL DEFAULT 12 unix_listen │ │ │ │ - 12339: 00906328 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsLUKS │ │ │ │ + 12338: 009b7d94 108 FUNC GLOBAL DEFAULT 12 unix_listen │ │ │ │ + 12339: 00906370 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsLUKS │ │ │ │ 12340: 00d93f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_READ_ADDR_EVENT │ │ │ │ 12341: 00d95d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_NVRAM_WRITE_EVENT │ │ │ │ 12342: 00dc8438 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCKSTATS_DSTATE │ │ │ │ 12343: 00dc6942 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I8257_UNREGISTERED_DMA_DSTATE │ │ │ │ 12344: 00d94438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_BUFF_WRITE_EVENT │ │ │ │ 12345: 003bd73c 12 FUNC GLOBAL DEFAULT 12 igb_mmio_read │ │ │ │ 12346: 00dc7aaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PORT_DISABLED_DSTATE │ │ │ │ - 12347: 007406dc 128 FUNC GLOBAL DEFAULT 12 cpu_stq_le_data_ra │ │ │ │ + 12347: 00740724 128 FUNC GLOBAL DEFAULT 12 cpu_stq_le_data_ra │ │ │ │ 12348: 00dc88c0 4 OBJECT GLOBAL DEFAULT 25 qemu_dcache_linesize │ │ │ │ 12349: 00cfbdf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsub_vf_d │ │ │ │ - 12350: 0078e420 72 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i64 │ │ │ │ - 12351: 00814308 280 FUNC GLOBAL DEFAULT 12 blk_attach_dev │ │ │ │ + 12350: 0078e468 72 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i64 │ │ │ │ + 12351: 00814350 280 FUNC GLOBAL DEFAULT 12 blk_attach_dev │ │ │ │ 12352: 00dc723a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_IOPORT_READ_DSTATE │ │ │ │ - 12353: 008cd694 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVmdk │ │ │ │ - 12354: 008da7e8 1028 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_stream_arg_members │ │ │ │ + 12353: 008cd6dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVmdk │ │ │ │ + 12354: 008da830 1028 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_stream_arg_members │ │ │ │ 12355: 00cfbefc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsub_vf_h │ │ │ │ 12356: 00dc7cfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BAR2_PROBE_DSTATE │ │ │ │ 12357: 00dc72a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_LARGE_DSTATE │ │ │ │ - 12358: 007e95e8 300 FUNC GLOBAL DEFAULT 12 bdrv_apply_auto_read_only │ │ │ │ + 12358: 007e9630 300 FUNC GLOBAL DEFAULT 12 bdrv_apply_auto_read_only │ │ │ │ 12359: 00d910b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_SET_IRQ_EVENT │ │ │ │ - 12360: 00850510 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_get │ │ │ │ + 12360: 00850558 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_get │ │ │ │ 12361: 00da1600 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_audio_trace_events_trace_events │ │ │ │ - 12362: 007b9cb8 80 FUNC GLOBAL DEFAULT 12 qcrypto_block_free │ │ │ │ + 12362: 007b9d00 80 FUNC GLOBAL DEFAULT 12 qcrypto_block_free │ │ │ │ 12363: 00d9be20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_REMAP_EVENT │ │ │ │ - 12364: 007857c8 152 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i64 │ │ │ │ + 12364: 00785810 152 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i64 │ │ │ │ 12365: 00dc74de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_B0_NOT_SUPPORTED_DSTATE │ │ │ │ 12366: 00dc6330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_RE_DSTATE │ │ │ │ - 12367: 0078165c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32u_i64 │ │ │ │ + 12367: 007816a4 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32u_i64 │ │ │ │ 12368: 0048bd50 704 FUNC GLOBAL DEFAULT 12 ufs_complete_req │ │ │ │ 12369: 00dc7daa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_TRANSLATE_DSTATE │ │ │ │ 12370: 00dc685a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_UPDATE_AREA_REST_DSTATE │ │ │ │ 12371: 004108f4 8 FUNC GLOBAL DEFAULT 12 fw_cfg_dma_enabled │ │ │ │ 12372: 00dc85c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_DSTATE │ │ │ │ 12373: 00da0738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_JIT_EVENT │ │ │ │ 12374: 003e291c 32 FUNC GLOBAL DEFAULT 12 fp_port_from_pport │ │ │ │ 12375: 00dc751c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_JUMP_DSTATE │ │ │ │ 12376: 00dc76f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MAP_FAILED_DSTATE │ │ │ │ - 12377: 008d3bac 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats │ │ │ │ + 12377: 008d3bf4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats │ │ │ │ 12378: 00cfbe78 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsub_vf_w │ │ │ │ 12379: 00dc8008 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_OUTCOME_DSTATE │ │ │ │ - 12380: 007e1a24 356 FUNC GLOBAL DEFAULT 12 os_set_runas │ │ │ │ - 12381: 009a515c 64 FUNC GLOBAL DEFAULT 12 qdist_inc │ │ │ │ + 12380: 007e1a6c 356 FUNC GLOBAL DEFAULT 12 os_set_runas │ │ │ │ + 12381: 009a51a4 64 FUNC GLOBAL DEFAULT 12 qdist_inc │ │ │ │ 12382: 00dc8492 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_CORRECTABLE_ERROR_DSTATE │ │ │ │ - 12383: 006eec40 116 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_remove │ │ │ │ + 12383: 006eec88 116 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_remove │ │ │ │ 12384: 00dc671c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_FIFO_RESET_DSTATE │ │ │ │ - 12385: 007611c4 28 FUNC GLOBAL DEFAULT 12 gdb_put_strbuf │ │ │ │ + 12385: 0076120c 28 FUNC GLOBAL DEFAULT 12 gdb_put_strbuf │ │ │ │ 12386: 00d8f934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_HOST_EVENT │ │ │ │ 12387: 00dc7644 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_SENSE_LEN_DSTATE │ │ │ │ - 12388: 009b1ea8 400 FUNC GLOBAL DEFAULT 12 qemu_coroutine_yield │ │ │ │ - 12389: 00741584 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchb_mmu │ │ │ │ + 12388: 009b1ef0 400 FUNC GLOBAL DEFAULT 12 qemu_coroutine_yield │ │ │ │ + 12389: 007415cc 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchb_mmu │ │ │ │ 12390: 00dc7cc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOMMU_MAP_NOTIFY_DSTATE │ │ │ │ - 12391: 009635a4 316 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo │ │ │ │ - 12392: 0075230c 104 FUNC GLOBAL DEFAULT 12 resettable_container_add │ │ │ │ + 12391: 009635ec 316 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo │ │ │ │ + 12392: 00752354 104 FUNC GLOBAL DEFAULT 12 resettable_container_add │ │ │ │ 12393: 00d926ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CFG_MEM_READB_EVENT │ │ │ │ 12394: 00d050e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_remu_i128 │ │ │ │ 12395: 00dc63ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_NEW_DSTATE │ │ │ │ - 12396: 009c3394 60 FUNC GLOBAL DEFAULT 12 timed_average_max │ │ │ │ + 12396: 009c33dc 60 FUNC GLOBAL DEFAULT 12 timed_average_max │ │ │ │ 12397: 00dc73ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COMPARE_DSTATE │ │ │ │ 12398: 00dc6dbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_WRITE_BLOCKED_DSTATE │ │ │ │ 12399: 005212a0 416 FUNC GLOBAL DEFAULT 12 qemu_get_timedate │ │ │ │ - 12400: 008b0cf4 376 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_init │ │ │ │ + 12400: 008b0d3c 376 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_init │ │ │ │ 12401: 00dc78aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_READL_DSTATE │ │ │ │ - 12402: 009b5d70 148 FUNC GLOBAL DEFAULT 12 timerlistgroup_deadline_ns │ │ │ │ + 12402: 009b5db8 148 FUNC GLOBAL DEFAULT 12 timerlistgroup_deadline_ns │ │ │ │ 12403: 00d99068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_SQ_ALREADY_EXISTS_EVENT │ │ │ │ - 12404: 008f11b4 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_disable │ │ │ │ + 12404: 008f11fc 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_disable │ │ │ │ 12405: 002846e0 5532 FUNC GLOBAL DEFAULT 12 float16_muladd_scalbn │ │ │ │ 12406: 00d9a8f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_UNREALIZE_EVENT │ │ │ │ 12407: 00d8ac18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DMA_FLUSH_QUEUE_WAIT_EVENT │ │ │ │ 12408: 00dc855e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATIONTHREADS_DSTATE │ │ │ │ 12409: 00d93dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_METADATA_RSS_EVENT │ │ │ │ - 12410: 00749390 488 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo_members │ │ │ │ - 12411: 009b8250 668 FUNC GLOBAL DEFAULT 12 socket_connect │ │ │ │ + 12410: 007493d8 488 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo_members │ │ │ │ + 12411: 009b8298 668 FUNC GLOBAL DEFAULT 12 socket_connect │ │ │ │ 12412: 00d8adb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_DONE_EVENT │ │ │ │ - 12413: 007d314c 96 FUNC GLOBAL DEFAULT 12 blk_exp_find │ │ │ │ + 12413: 007d3194 96 FUNC GLOBAL DEFAULT 12 blk_exp_find │ │ │ │ 12414: 00d9c280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_VQ_INDEX_EVENT │ │ │ │ 12415: 00dc787a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_TIMER_WRITE_DSTATE │ │ │ │ 12416: 002b8010 1728 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_impl │ │ │ │ - 12417: 008ec1e4 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_pending │ │ │ │ - 12418: 009a93dc 136 FUNC GLOBAL DEFAULT 12 qsp_enable │ │ │ │ - 12419: 0077d8e0 16 FUNC GLOBAL DEFAULT 12 tcg_gen_plugin_cb │ │ │ │ - 12420: 007186b0 120 FUNC GLOBAL DEFAULT 12 address_space_dispatch_free │ │ │ │ - 12421: 0097d0a4 416 FUNC GLOBAL DEFAULT 12 visit_type_number │ │ │ │ + 12417: 008ec22c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_pending │ │ │ │ + 12418: 009a9424 136 FUNC GLOBAL DEFAULT 12 qsp_enable │ │ │ │ + 12419: 0077d928 16 FUNC GLOBAL DEFAULT 12 tcg_gen_plugin_cb │ │ │ │ + 12420: 007186f8 120 FUNC GLOBAL DEFAULT 12 address_space_dispatch_free │ │ │ │ + 12421: 0097d0ec 416 FUNC GLOBAL DEFAULT 12 visit_type_number │ │ │ │ 12422: 00d9c92c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPIO_SET_EVENT │ │ │ │ 12423: 00dc83be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_REOPEN_DSTATE │ │ │ │ - 12424: 008cbe24 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptions │ │ │ │ + 12424: 008cbe6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptions │ │ │ │ 12425: 00d021fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_cbo_inval │ │ │ │ - 12426: 008cd46c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsNfs │ │ │ │ + 12426: 008cd4b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsNfs │ │ │ │ 12427: 002afd40 160 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_unregister │ │ │ │ 12428: 00d8c724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READDIR_RETURN_EVENT │ │ │ │ 12429: 00dc6142 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_INFO_DSTATE │ │ │ │ - 12430: 0095f69c 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions │ │ │ │ + 12430: 0095f6e4 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions │ │ │ │ 12431: 00d8e8d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_GUEST_EVENT │ │ │ │ 12432: 002acf44 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_atexit_cb │ │ │ │ - 12433: 0092afd8 244 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpuList │ │ │ │ + 12433: 0092b020 244 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpuList │ │ │ │ 12434: 00dc658e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_OST_EV_DSTATE │ │ │ │ 12435: 00dc77c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_RDR_MATCH_DSTATE │ │ │ │ 12436: 00d907f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_PENDING_EVENT │ │ │ │ 12437: 00d9b658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_NO_SMC_EVENT │ │ │ │ - 12438: 009974e0 324 FUNC GLOBAL DEFAULT 12 module_load_qom_all │ │ │ │ - 12439: 006c87d4 1000 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_start │ │ │ │ + 12438: 00997528 324 FUNC GLOBAL DEFAULT 12 module_load_qom_all │ │ │ │ + 12439: 006c881c 1000 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_start │ │ │ │ 12440: 00dbd9e5 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_target_c │ │ │ │ 12441: 00dc8c48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_ITER_SKIP_WORDS_DSTATE │ │ │ │ - 12442: 007a2c34 124 FUNC GLOBAL DEFAULT 12 qemu_file_new_output │ │ │ │ + 12442: 007a2c7c 124 FUNC GLOBAL DEFAULT 12 qemu_file_new_output │ │ │ │ 12443: 00dc82b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_FORCED_DSTATE │ │ │ │ 12444: 00dc7130 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_VIRTHDR_NO_CSUM_INFO_DSTATE │ │ │ │ - 12445: 0071b97c 1156 FUNC GLOBAL DEFAULT 12 address_space_cache_init │ │ │ │ - 12446: 0095ac50 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiTableOptions │ │ │ │ + 12445: 0071b9c4 1156 FUNC GLOBAL DEFAULT 12 address_space_cache_init │ │ │ │ + 12446: 0095ac98 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiTableOptions │ │ │ │ 12447: 0048fe2c 200 FUNC GLOBAL DEFAULT 12 usb_device_attach │ │ │ │ - 12448: 009b0d60 20 FUNC GLOBAL DEFAULT 12 qemu_get_aio_context │ │ │ │ + 12448: 009b0da8 20 FUNC GLOBAL DEFAULT 12 qemu_get_aio_context │ │ │ │ 12449: 00d93e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_WRITE_UNHANDLED_EVENT │ │ │ │ - 12450: 008fd98c 276 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp_members │ │ │ │ + 12450: 008fd9d4 276 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp_members │ │ │ │ 12451: 00dc81ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_PROXY_MAIN_DSTATE │ │ │ │ 12452: 00d02514 132 OBJECT GLOBAL DEFAULT 24 helper_info_clmulr │ │ │ │ 12453: 00d84440 24 OBJECT GLOBAL DEFAULT 24 qio_channel_fd_source_funcs │ │ │ │ 12454: 00da03e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DUMP_GUEST_MEMORY_EVENT │ │ │ │ - 12455: 0090f1c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoCommand │ │ │ │ + 12455: 0090f208 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoCommand │ │ │ │ 12456: 0029d6e0 8 FUNC GLOBAL DEFAULT 12 bfloat16_min │ │ │ │ - 12457: 00983c7c 140 FUNC GLOBAL DEFAULT 12 qnum_get_uint │ │ │ │ + 12457: 00983cc4 140 FUNC GLOBAL DEFAULT 12 qnum_get_uint │ │ │ │ 12458: 00dc79ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_AUTO_SCAN_DISABLED_DSTATE │ │ │ │ 12459: 00dc6468 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_WROTE_ZERO_DSTATE │ │ │ │ 12460: 00dc6b84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPD_DSTATE │ │ │ │ 12461: 003e1ff0 8 FUNC GLOBAL DEFAULT 12 desc_get_ring │ │ │ │ 12462: 00dc6fc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_POST_LOAD_DEVICE_DSTATE │ │ │ │ - 12463: 006e7110 148 FUNC GLOBAL DEFAULT 12 virtio_config_set_guest_notifier_fd_handler │ │ │ │ + 12463: 006e7158 148 FUNC GLOBAL DEFAULT 12 virtio_config_set_guest_notifier_fd_handler │ │ │ │ 12464: 00c81bd8 12 OBJECT GLOBAL DEFAULT 21 DisplayGLMode_lookup │ │ │ │ 12465: 00d9f1c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_EVENT_EXT_EVENT │ │ │ │ - 12466: 007941f0 244 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ool │ │ │ │ - 12467: 00724af0 652 FUNC GLOBAL DEFAULT 12 ram_discard_range │ │ │ │ - 12468: 00957d70 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_vhost_queue_status_arg_members │ │ │ │ + 12466: 00794238 244 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ool │ │ │ │ + 12467: 00724b38 652 FUNC GLOBAL DEFAULT 12 ram_discard_range │ │ │ │ + 12468: 00957db8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_vhost_queue_status_arg_members │ │ │ │ 12469: 00dc7ddc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_BAD_ADDR_DSTATE │ │ │ │ 12470: 0048f310 408 FUNC GLOBAL DEFAULT 12 usb_register_companion │ │ │ │ 12471: 0063d0d8 412 FUNC GLOBAL DEFAULT 12 helper_vmandn_mm │ │ │ │ - 12472: 009b5018 148 FUNC GLOBAL DEFAULT 12 qemu_timeout_ns_to_ms │ │ │ │ - 12473: 00958b78 192 FUNC GLOBAL DEFAULT 12 visit_type_GranuleMode │ │ │ │ + 12472: 009b5060 148 FUNC GLOBAL DEFAULT 12 qemu_timeout_ns_to_ms │ │ │ │ + 12473: 00958bc0 192 FUNC GLOBAL DEFAULT 12 visit_type_GranuleMode │ │ │ │ 12474: 0058ee44 44 FUNC GLOBAL DEFAULT 12 qemu_has_uso │ │ │ │ 12475: 00d8f318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_SEND_BYTE_EVENT │ │ │ │ - 12476: 008b26fc 216 FUNC GLOBAL DEFAULT 12 mux_chr_attach_frontend │ │ │ │ + 12476: 008b2744 216 FUNC GLOBAL DEFAULT 12 mux_chr_attach_frontend │ │ │ │ 12477: 00d91d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDMC_READ_EVENT │ │ │ │ 12478: 00443cf4 124 FUNC GLOBAL DEFAULT 12 esp_pre_save │ │ │ │ 12479: 00d8ab88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_WRITE_ZEROES_EVENT │ │ │ │ - 12480: 007401b0 104 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_data_ra │ │ │ │ + 12480: 007401f8 104 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_data_ra │ │ │ │ 12481: 00dc716e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_HAS_BUFFERS_DSTATE │ │ │ │ 12482: 00dc60c5 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_core_c │ │ │ │ - 12483: 00733d28 20 FUNC GLOBAL DEFAULT 12 tb_reset_jump │ │ │ │ + 12483: 00733d70 20 FUNC GLOBAL DEFAULT 12 tb_reset_jump │ │ │ │ 12484: 00d8dde8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_WRITE_EVENT │ │ │ │ 12485: 0042116c 248 FUNC GLOBAL DEFAULT 12 pci_get_msi_message │ │ │ │ 12486: 00dc6e3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GCR_READ_DSTATE │ │ │ │ 12487: 005adb38 652 FUNC GLOBAL DEFAULT 12 replay_audio_in │ │ │ │ 12488: 00d01518 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_bf16_s │ │ │ │ 12489: 003aac40 332 FUNC GLOBAL DEFAULT 12 net_tx_pkt_add_raw_fragment_pci │ │ │ │ 12490: 00dc6e68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_READ_DSTATE │ │ │ │ 12491: 00dc6be8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR_READ_DSTATE │ │ │ │ 12492: 00d8fae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII3112_WRITE_EVENT │ │ │ │ 12493: 00dc8510 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BALLOON_DSTATE │ │ │ │ 12494: 00dc733c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_OPEN_ZONE_DSTATE │ │ │ │ 12495: 00d97394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_LOWER_IRQ_EVENT │ │ │ │ - 12496: 00715acc 576 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_snapshot_and_clear_dirty │ │ │ │ + 12496: 00715b14 576 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_snapshot_and_clear_dirty │ │ │ │ 12497: 00dc6cea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_PROTO_VER_OWN_ID_DSTATE │ │ │ │ 12498: 00dc7fa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_STOP_DSTATE │ │ │ │ 12499: 006242f4 432 FUNC GLOBAL DEFAULT 12 helper_vfrdiv_vf_d │ │ │ │ - 12500: 00b0be30 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun │ │ │ │ + 12500: 00b0be80 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun │ │ │ │ 12501: 00da3a20 512 OBJECT GLOBAL DEFAULT 25 prom_envs │ │ │ │ 12502: 00c80fe0 12 OBJECT GLOBAL DEFAULT 21 QCryptoCipherAlgo_lookup │ │ │ │ 12503: 00dc7926 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_DB_DSTATE │ │ │ │ 12504: 00dc8658 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRACE_EVENT_GET_STATE_DSTATE │ │ │ │ 12505: 002a5bc0 160 FUNC GLOBAL DEFAULT 12 helper_gvec_shl8i │ │ │ │ 12506: 00623fd0 424 FUNC GLOBAL DEFAULT 12 helper_vfrdiv_vf_h │ │ │ │ 12507: 00d93bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_FINISHED_EVENT │ │ │ │ 12508: 00dc7862 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_READ_IMSK_DSTATE │ │ │ │ 12509: 00dc66ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_IO_WRITE_DSTATE │ │ │ │ - 12510: 0097cd00 416 FUNC GLOBAL DEFAULT 12 visit_type_bool │ │ │ │ + 12510: 0097cd48 416 FUNC GLOBAL DEFAULT 12 visit_type_bool │ │ │ │ 12511: 00d90658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SYNC_EVENT │ │ │ │ 12512: 005abc9c 28 FUNC GLOBAL DEFAULT 12 replay_has_events │ │ │ │ - 12513: 00957de0 156 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc_members │ │ │ │ + 12513: 00957e28 156 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc_members │ │ │ │ 12514: 004eecb8 204 FUNC GLOBAL DEFAULT 12 vhost_dev_get_config │ │ │ │ 12515: 002a4868 164 FUNC GLOBAL DEFAULT 12 helper_gvec_muls8 │ │ │ │ - 12516: 008e10ec 632 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase_members │ │ │ │ - 12517: 0099c024 220 FUNC GLOBAL DEFAULT 12 error_propagate_prepend │ │ │ │ + 12516: 008e1134 632 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase_members │ │ │ │ + 12517: 0099c06c 220 FUNC GLOBAL DEFAULT 12 error_propagate_prepend │ │ │ │ 12518: 00d91bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_WRITE_EVENT │ │ │ │ 12519: 00dc6f06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_RX_DSTATE │ │ │ │ 12520: 003aad8c 388 FUNC GLOBAL DEFAULT 12 net_tx_pkt_send_custom │ │ │ │ 12521: 002a66d0 168 FUNC GLOBAL DEFAULT 12 helper_gvec_shl8v │ │ │ │ 12522: 00624178 380 FUNC GLOBAL DEFAULT 12 helper_vfrdiv_vf_w │ │ │ │ 12523: 00dc6738 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_TX_PENDING_DSTATE │ │ │ │ - 12524: 00964044 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerSwitch │ │ │ │ + 12524: 0096408c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerSwitch │ │ │ │ 12525: 00dc6396 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_ASYNC_DSTATE │ │ │ │ - 12526: 008f7d2c 92 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy_members │ │ │ │ + 12526: 008f7d74 92 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy_members │ │ │ │ 12527: 00da0cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_XEN_REPLICATION_STATUS_EVENT │ │ │ │ 12528: 00dc7c82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_INTP_INTERRUPT_DSTATE │ │ │ │ 12529: 00d9ffa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_EXPORT_ADD_EVENT │ │ │ │ - 12530: 009b5794 88 FUNC GLOBAL DEFAULT 12 timerlistgroup_init │ │ │ │ - 12531: 006a55a0 96 FUNC GLOBAL DEFAULT 12 helper_vwsll_vx_b │ │ │ │ + 12530: 009b57dc 88 FUNC GLOBAL DEFAULT 12 timerlistgroup_init │ │ │ │ + 12531: 006a55e8 96 FUNC GLOBAL DEFAULT 12 helper_vwsll_vx_b │ │ │ │ 12532: 00c81988 12 OBJECT GLOBAL DEFAULT 21 StatsUnit_lookup │ │ │ │ 12533: 00dc7244 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_READ_DSTATE │ │ │ │ 12534: 00d93d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EICS_EVENT │ │ │ │ - 12535: 0071fa50 288 FUNC GLOBAL DEFAULT 12 ram_block_add_cpr_blocker │ │ │ │ - 12536: 00746198 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_le_mmu │ │ │ │ + 12535: 0071fa98 288 FUNC GLOBAL DEFAULT 12 ram_block_add_cpr_blocker │ │ │ │ + 12536: 007461e0 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_le_mmu │ │ │ │ 12537: 005ee248 132 FUNC GLOBAL DEFAULT 12 helper_hyp_hlvx_wu │ │ │ │ 12538: 00da0c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_PAUSE_EVENT │ │ │ │ 12539: 00d951e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_LARGE_EVENT │ │ │ │ - 12540: 009bfb4c 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_from_buf │ │ │ │ - 12541: 006a5600 96 FUNC GLOBAL DEFAULT 12 helper_vwsll_vx_h │ │ │ │ + 12540: 009bfb94 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_from_buf │ │ │ │ + 12541: 006a5648 96 FUNC GLOBAL DEFAULT 12 helper_vwsll_vx_h │ │ │ │ 12542: 00dc8c7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_CANCEL_AIO_DSTATE │ │ │ │ 12543: 00d95044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIORD_MISALIGNED32_EVENT │ │ │ │ 12544: 00dc6d6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_READ_DSTATE │ │ │ │ - 12545: 0096a3a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplaySDL │ │ │ │ + 12545: 0096a3e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplaySDL │ │ │ │ 12546: 00cb999c 20 OBJECT GLOBAL DEFAULT 24 none_acl_xattr │ │ │ │ - 12547: 00827bfc 1112 FUNC GLOBAL DEFAULT 12 bdrv_co_common_block_status_above │ │ │ │ + 12547: 00827c44 1112 FUNC GLOBAL DEFAULT 12 bdrv_co_common_block_status_above │ │ │ │ 12548: 00d984b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_CTRL_WRITE_EVENT │ │ │ │ 12549: 0037bd00 1540 FUNC GLOBAL DEFAULT 12 bitbang_i2c_set │ │ │ │ 12550: 00d90568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_NVP_BACKLOG_OP_EVENT │ │ │ │ - 12551: 009a2714 180 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse_strdup │ │ │ │ + 12551: 009a275c 180 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse_strdup │ │ │ │ 12552: 002a373c 36 FUNC GLOBAL DEFAULT 12 helper_shr_i64 │ │ │ │ 12553: 00497060 400 FUNC GLOBAL DEFAULT 12 uhci_data_class_init │ │ │ │ 12554: 00dc8c4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANON_RAM_FREE_DSTATE │ │ │ │ 12555: 005daa88 60 FUNC GLOBAL DEFAULT 12 riscv_cpu_accelerator_compatible │ │ │ │ - 12556: 0091acc0 360 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo_members │ │ │ │ - 12557: 006a5660 96 FUNC GLOBAL DEFAULT 12 helper_vwsll_vx_w │ │ │ │ - 12558: 00b0ba34 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode │ │ │ │ - 12559: 009a0024 188 FUNC GLOBAL DEFAULT 12 qemu_opt_foreach │ │ │ │ + 12556: 0091ad08 360 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo_members │ │ │ │ + 12557: 006a56a8 96 FUNC GLOBAL DEFAULT 12 helper_vwsll_vx_w │ │ │ │ + 12558: 00b0ba84 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode │ │ │ │ + 12559: 009a006c 188 FUNC GLOBAL DEFAULT 12 qemu_opt_foreach │ │ │ │ 12560: 00d02178 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsm3c_vi │ │ │ │ 12561: 00d9ed34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_ADD_EVENT │ │ │ │ 12562: 00c808e8 12 OBJECT GLOBAL DEFAULT 21 Qcow2CompressionType_lookup │ │ │ │ 12563: 00dc7e1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_ENABLE_ONE_DSTATE │ │ │ │ 12564: 00dc6db2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PERIPH_CLK_DSTATE │ │ │ │ 12565: 00d8ae58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CLUSTER_ALLOC_PHYS_EVENT │ │ │ │ 12566: 00c822c8 12 OBJECT GLOBAL DEFAULT 21 CxlEventLog_lookup │ │ │ │ - 12567: 00979950 320 FUNC GLOBAL DEFAULT 12 compat_policy_input_ok │ │ │ │ + 12567: 00979998 320 FUNC GLOBAL DEFAULT 12 compat_policy_input_ok │ │ │ │ 12568: 00d95424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_WRITE_NOT_AT_WP_EVENT │ │ │ │ - 12569: 0075bc30 240 FUNC GLOBAL DEFAULT 12 object_property_set_link │ │ │ │ + 12569: 0075bc78 240 FUNC GLOBAL DEFAULT 12 object_property_set_link │ │ │ │ 12570: 00d94978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_PARSED_EVENT │ │ │ │ - 12571: 008f7b6c 92 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions_members │ │ │ │ + 12571: 008f7bb4 92 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions_members │ │ │ │ 12572: 00dc76f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_QUEUE_DSTATE │ │ │ │ 12573: 00dc7e68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_IOTLB_MISS_DSTATE │ │ │ │ - 12574: 0091ba00 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MemoryDeviceInfo_base_members │ │ │ │ - 12575: 007be168 332 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_digest │ │ │ │ - 12576: 0080abbc 400 FUNC GLOBAL DEFAULT 12 pr_manager_execute │ │ │ │ + 12574: 0091ba48 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MemoryDeviceInfo_base_members │ │ │ │ + 12575: 007be1b0 332 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_digest │ │ │ │ + 12576: 0080ac04 400 FUNC GLOBAL DEFAULT 12 pr_manager_execute │ │ │ │ 12577: 00dc7ede 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPIO_READ_DSTATE │ │ │ │ - 12578: 0077f874 180 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i32 │ │ │ │ + 12578: 0077f8bc 180 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i32 │ │ │ │ 12579: 00585e78 592 FUNC GLOBAL DEFAULT 12 qmp_cont │ │ │ │ 12580: 00d9625c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_DMA_EVENT │ │ │ │ - 12581: 009a0614 16 FUNC GLOBAL DEFAULT 12 qemu_opts_del │ │ │ │ + 12581: 009a065c 16 FUNC GLOBAL DEFAULT 12 qemu_opts_del │ │ │ │ 12582: 005a1774 104 FUNC GLOBAL DEFAULT 12 vhost_user_get_vhost_net │ │ │ │ 12583: 0029d6e8 8 FUNC GLOBAL DEFAULT 12 bfloat16_minnum │ │ │ │ - 12584: 00798bec 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i32 │ │ │ │ + 12584: 00798c34 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i32 │ │ │ │ 12585: 00cea88c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfle_vv_d │ │ │ │ 12586: 00cb58c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchb │ │ │ │ 12587: 00da205c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_WRITE_CONFIG_EVENT │ │ │ │ 12588: 00da03d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DUMP_GUEST_MEMORY_EVENT │ │ │ │ 12589: 00dc6dd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_UPDATE_IRQ_DSTATE │ │ │ │ 12590: 00dc89d0 20 OBJECT GLOBAL DEFAULT 25 drive_config_groups │ │ │ │ 12591: 00cea994 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfle_vv_h │ │ │ │ - 12592: 0094ae90 192 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownAction │ │ │ │ + 12592: 0094aed8 192 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownAction │ │ │ │ 12593: 00d8ff20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_FLUSH_EVENT │ │ │ │ 12594: 002e1444 264 FUNC GLOBAL DEFAULT 12 vnc_jobs_join │ │ │ │ 12595: 00dc7a92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ATTACH_SPEED_DSTATE │ │ │ │ 12596: 00dc61c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_APPEND_DSTATE │ │ │ │ 12597: 00d94818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_CSUM_EVENT │ │ │ │ - 12598: 008cb35c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecific │ │ │ │ + 12598: 008cb3a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecific │ │ │ │ 12599: 0061ad34 96 FUNC GLOBAL DEFAULT 12 helper_vwmul_vx_b │ │ │ │ 12600: 00dc7a90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DETACH_DSTATE │ │ │ │ 12601: 00dc6602 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_WRITE_DSTATE │ │ │ │ 12602: 00d983d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_START_SEQUENCER_EVENT │ │ │ │ - 12603: 009697c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannel │ │ │ │ + 12603: 0096980c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannel │ │ │ │ 12604: 00513ee8 56 FUNC GLOBAL DEFAULT 12 cpu_is_stopped │ │ │ │ 12605: 00d91168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLIC_CREATE_DEVICE_EVENT │ │ │ │ 12606: 00d8bfdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_REGISTER_EVENT │ │ │ │ - 12607: 009699ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfoList │ │ │ │ + 12607: 00969a34 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfoList │ │ │ │ 12608: 00dc84aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_DSTATE │ │ │ │ 12609: 0060a8a8 516 FUNC GLOBAL DEFAULT 12 helper_vmsbc_vvm_b │ │ │ │ - 12610: 00952e1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfoList │ │ │ │ + 12610: 00952e64 92 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfoList │ │ │ │ 12611: 0061ad94 96 FUNC GLOBAL DEFAULT 12 helper_vwmul_vx_h │ │ │ │ 12612: 00dc79ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_AUTO_SCAN_ENABLED_DSTATE │ │ │ │ 12613: 00dc7158 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_WRITTEN_TO_GUEST_DSTATE │ │ │ │ - 12614: 007f7020 112 FUNC GLOBAL DEFAULT 12 block_job_get_aio_context │ │ │ │ - 12615: 00914a04 92 FUNC GLOBAL DEFAULT 12 qapi_free_KvmInfo │ │ │ │ - 12616: 00990a3c 364 FUNC GLOBAL DEFAULT 12 event_notifier_init │ │ │ │ + 12614: 007f7068 112 FUNC GLOBAL DEFAULT 12 block_job_get_aio_context │ │ │ │ + 12615: 00914a4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_KvmInfo │ │ │ │ + 12616: 00990a84 364 FUNC GLOBAL DEFAULT 12 event_notifier_init │ │ │ │ 12617: 0060aeb4 552 FUNC GLOBAL DEFAULT 12 helper_vmsbc_vvm_d │ │ │ │ 12618: 00dc8272 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDL2_PROCESS_KEY_DSTATE │ │ │ │ 12619: 005e9200 52 FUNC GLOBAL DEFAULT 12 helper_fmsub_d │ │ │ │ 12620: 00da1d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_POLICY_SKIP_EVENT │ │ │ │ 12621: 00dc8026 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PRECOPY_COMPLETE_DSTATE │ │ │ │ 12622: 00cea910 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfle_vv_w │ │ │ │ 12623: 0060aaac 516 FUNC GLOBAL DEFAULT 12 helper_vmsbc_vvm_h │ │ │ │ - 12624: 00818588 892 FUNC GLOBAL DEFAULT 12 blk_unref │ │ │ │ + 12624: 008185d0 892 FUNC GLOBAL DEFAULT 12 blk_unref │ │ │ │ 12625: 00d9e1d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_SWITCHOVER_START_EVENT │ │ │ │ 12626: 00dc74a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_AIO_SGIO_COMMAND_DSTATE │ │ │ │ 12627: 00d968f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_DMA_COMMAND_READ_EVENT │ │ │ │ 12628: 005e9234 244 FUNC GLOBAL DEFAULT 12 helper_fmsub_h │ │ │ │ - 12629: 0074147c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orb │ │ │ │ + 12629: 007414c4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orb │ │ │ │ 12630: 0062b3fc 476 FUNC GLOBAL DEFAULT 12 helper_vfwmsac_vf_h │ │ │ │ - 12631: 00785e5c 148 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i32_i64 │ │ │ │ + 12631: 00785ea4 148 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i32_i64 │ │ │ │ 12632: 00d9dd90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_START_EVENT │ │ │ │ 12633: 00d84410 24 OBJECT GLOBAL DEFAULT 24 qio_channel_null_source_funcs │ │ │ │ 12634: 00dc836e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMPADDR_CSR_READ_DSTATE │ │ │ │ 12635: 00501e88 276 FUNC GLOBAL DEFAULT 12 audio_state_by_name │ │ │ │ 12636: 00d9eb54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_UPDATE_GL_EVENT │ │ │ │ - 12637: 00956164 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceFeatures │ │ │ │ + 12637: 009561ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceFeatures │ │ │ │ 12638: 00d9f074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_FORCED_EVENT │ │ │ │ 12639: 00cb541c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgl_be │ │ │ │ - 12640: 00923a0c 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_opcount │ │ │ │ + 12640: 00923a54 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_opcount │ │ │ │ 12641: 0061adf4 96 FUNC GLOBAL DEFAULT 12 helper_vwmul_vx_w │ │ │ │ 12642: 00dc7400 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_SGL_DSTATE │ │ │ │ 12643: 00dc752a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_CLEAR_DSTATE │ │ │ │ - 12644: 00992120 572 FUNC GLOBAL DEFAULT 12 qemu_finish_async_prealloc_mem │ │ │ │ + 12644: 00992168 572 FUNC GLOBAL DEFAULT 12 qemu_finish_async_prealloc_mem │ │ │ │ 12645: 00581604 176 FUNC GLOBAL DEFAULT 12 hmp_cont │ │ │ │ - 12646: 00718e20 296 FUNC GLOBAL DEFAULT 12 address_space_write │ │ │ │ + 12646: 00718e68 296 FUNC GLOBAL DEFAULT 12 address_space_write │ │ │ │ 12647: 00d9f810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_INSERT_MEDIUM_EVENT │ │ │ │ 12648: 005e9168 152 FUNC GLOBAL DEFAULT 12 helper_fmsub_s │ │ │ │ - 12649: 009678d4 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmType │ │ │ │ + 12649: 0096791c 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmType │ │ │ │ 12650: 00da11e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_OBJECT_DEL_EVENT │ │ │ │ - 12651: 008ca558 92 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfo │ │ │ │ + 12651: 008ca5a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfo │ │ │ │ 12652: 0060acb0 516 FUNC GLOBAL DEFAULT 12 helper_vmsbc_vvm_w │ │ │ │ - 12653: 00868470 384 FUNC GLOBAL DEFAULT 12 reqlist_wait_all │ │ │ │ + 12653: 008684b8 384 FUNC GLOBAL DEFAULT 12 reqlist_wait_all │ │ │ │ 12654: 00d95f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS5C372_RECV_EVENT │ │ │ │ 12655: 00ce7268 132 OBJECT GLOBAL DEFAULT 24 helper_info_vand_vv_b │ │ │ │ - 12656: 007220e8 80 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_offset │ │ │ │ + 12656: 00722130 80 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_offset │ │ │ │ 12657: 00bc050c 22944 OBJECT GLOBAL DEFAULT 21 rvi_opcode_data │ │ │ │ 12658: 00d978e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_IO_EVENT │ │ │ │ - 12659: 0081600c 80 FUNC GLOBAL DEFAULT 12 blk_co_is_inserted │ │ │ │ + 12659: 00816054 80 FUNC GLOBAL DEFAULT 12 blk_co_is_inserted │ │ │ │ 12660: 00d98c30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_COUNTER_INVALID_EVENT │ │ │ │ 12661: 00d8fee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_AND_HANDLER_EVENT │ │ │ │ 12662: 00ce70dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vand_vv_d │ │ │ │ 12663: 0062b5d8 524 FUNC GLOBAL DEFAULT 12 helper_vfwmsac_vf_w │ │ │ │ 12664: 00cb4000 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd16 │ │ │ │ 12665: 0029bf64 356 FUNC GLOBAL DEFAULT 12 uint64_to_float32_scalbn │ │ │ │ 12666: 00d8ccd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_READ_CMD_DATA_EVENT │ │ │ │ - 12667: 00999c44 116 FUNC GLOBAL DEFAULT 12 slow_bitmap_andnot │ │ │ │ + 12667: 00999c8c 116 FUNC GLOBAL DEFAULT 12 slow_bitmap_andnot │ │ │ │ 12668: 00d8b028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_PAUSE_EVENT │ │ │ │ 12669: 00d052f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_hlv_d │ │ │ │ 12670: 00ce71e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vand_vv_h │ │ │ │ - 12671: 0073575c 1316 FUNC GLOBAL DEFAULT 12 translator_loop │ │ │ │ + 12671: 007357a4 1316 FUNC GLOBAL DEFAULT 12 translator_loop │ │ │ │ 12672: 00d9617c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_PCI_RESET_HOLD_EVENT │ │ │ │ - 12673: 00733b88 84 FUNC GLOBAL DEFAULT 12 tb_unlock_page1 │ │ │ │ + 12673: 00733bd0 84 FUNC GLOBAL DEFAULT 12 tb_unlock_page1 │ │ │ │ 12674: 00293868 284 FUNC GLOBAL DEFAULT 12 float64_to_int16_scalbn │ │ │ │ - 12675: 0096c4f4 236 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo_members │ │ │ │ + 12675: 0096c53c 236 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo_members │ │ │ │ 12676: 00dc721a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_ISR_CHANGE_DSTATE │ │ │ │ 12677: 00dc853c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VM_GENERATION_ID_DSTATE │ │ │ │ - 12678: 007c1070 184 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_check_endpoint │ │ │ │ + 12678: 007c10b8 184 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_check_endpoint │ │ │ │ 12679: 00d956d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ACQADDR_HI_EVENT │ │ │ │ 12680: 00d9253c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_WRITE_EVENT │ │ │ │ 12681: 00dc710e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_SET_DSTATE │ │ │ │ - 12682: 008fc53c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevReturn │ │ │ │ + 12682: 008fc584 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevReturn │ │ │ │ 12683: 0057e8d4 2064 FUNC GLOBAL DEFAULT 12 rdma_start_incoming_migration │ │ │ │ 12684: 00d929ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCTL_READ_EVENT │ │ │ │ 12685: 00ce7160 132 OBJECT GLOBAL DEFAULT 24 helper_info_vand_vv_w │ │ │ │ 12686: 00606394 800 FUNC GLOBAL DEFAULT 12 helper_vl8re32_v │ │ │ │ 12687: 00d95cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IRQ_PIN_EVENT │ │ │ │ 12688: 0029e330 424 FUNC GLOBAL DEFAULT 12 float128_minnummag │ │ │ │ 12689: 00d9a420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_FETCH_TRB_EVENT │ │ │ │ 12690: 00dc7174 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RING_FREE_SPACE_DSTATE │ │ │ │ - 12691: 0074ede8 240 FUNC GLOBAL DEFAULT 12 qdev_prop_set_after_realize │ │ │ │ + 12691: 0074ee30 240 FUNC GLOBAL DEFAULT 12 qdev_prop_set_after_realize │ │ │ │ 12692: 00ce2594 132 OBJECT GLOBAL DEFAULT 24 helper_info_vzext_vf2_d │ │ │ │ 12693: 0055d634 36 FUNC GLOBAL DEFAULT 12 migrate_return_path │ │ │ │ - 12694: 0095bd9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDsoundOptions │ │ │ │ + 12694: 0095bde4 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDsoundOptions │ │ │ │ 12695: 00ce0620 132 OBJECT GLOBAL DEFAULT 24 helper_info_vse8_v_mask │ │ │ │ 12696: 00dc6b00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_SET_CPPR_DSTATE │ │ │ │ 12697: 00ce269c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vzext_vf2_h │ │ │ │ 12698: 00da1540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_STATUS_EVENT │ │ │ │ 12699: 00dc7882 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_READ_DSTATE │ │ │ │ - 12700: 00808d30 1132 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection │ │ │ │ + 12700: 00808d78 1132 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection │ │ │ │ 12701: 00601fa4 656 FUNC GLOBAL DEFAULT 12 helper_vsxei16_32_v │ │ │ │ 12702: 0054652c 24 FUNC GLOBAL DEFAULT 12 cpu_throttle_get_percentage │ │ │ │ 12703: 0054c258 188 FUNC GLOBAL DEFAULT 12 hmp_migrate_recover │ │ │ │ 12704: 0025ec34 68 FUNC GLOBAL DEFAULT 12 async_run_on_cpu │ │ │ │ 12705: 00dc832a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_NOTDIRTY_SET_DIRTY_DSTATE │ │ │ │ - 12706: 009703b8 448 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus_members │ │ │ │ + 12706: 00970400 448 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus_members │ │ │ │ 12707: 00da1280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_GET_EVENT │ │ │ │ 12708: 00d9f6a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADER_WRITE_ROM_EVENT │ │ │ │ - 12709: 009365b8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_iothreads │ │ │ │ - 12710: 006eb030 2620 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_element │ │ │ │ + 12709: 00936600 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_iothreads │ │ │ │ + 12710: 006eb078 2620 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_element │ │ │ │ 12711: 00dc7cec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_MSI_ACK_DSTATE │ │ │ │ 12712: 00dc7a9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_MEMORY_WRITE_DSTATE │ │ │ │ 12713: 005915e0 124 FUNC GLOBAL DEFAULT 12 net_crc32_le │ │ │ │ 12714: 00dc771a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_COMMAND_COMPLETE_DSTATE │ │ │ │ 12715: 00387b24 88 FUNC GLOBAL DEFAULT 12 dma_buf_commit │ │ │ │ - 12716: 009d22c4 204 FUNC GLOBAL DEFAULT 12 vu_gpa_to_va │ │ │ │ + 12716: 009d230c 204 FUNC GLOBAL DEFAULT 12 vu_gpa_to_va │ │ │ │ 12717: 005542cc 12 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_normal │ │ │ │ 12718: 00ce2618 132 OBJECT GLOBAL DEFAULT 24 helper_info_vzext_vf2_w │ │ │ │ - 12719: 009ce4e0 192 FUNC GLOBAL DEFAULT 12 visit_type_QapiVfioMigrationState │ │ │ │ + 12719: 009ce528 192 FUNC GLOBAL DEFAULT 12 visit_type_QapiVfioMigrationState │ │ │ │ 12720: 005b6374 252 FUNC GLOBAL DEFAULT 12 pmp_update_rule_addr │ │ │ │ 12721: 00dc7c0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_CLAIM_DSTATE │ │ │ │ 12722: 00dc71e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_WITH_NO_CHECKSUM_DSTATE │ │ │ │ - 12723: 008f8568 192 FUNC GLOBAL DEFAULT 12 visit_type_FuseExportAllowOther │ │ │ │ - 12724: 007e88e8 152 FUNC GLOBAL DEFAULT 12 bdrv_co_nb_sectors │ │ │ │ + 12723: 008f85b0 192 FUNC GLOBAL DEFAULT 12 visit_type_FuseExportAllowOther │ │ │ │ + 12724: 007e8930 152 FUNC GLOBAL DEFAULT 12 bdrv_co_nb_sectors │ │ │ │ 12725: 00dc68e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_BLOB_DSTATE │ │ │ │ - 12726: 006a4164 448 FUNC GLOBAL DEFAULT 12 helper_vclz_v_b │ │ │ │ - 12727: 009241e4 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_roms │ │ │ │ + 12726: 006a41ac 448 FUNC GLOBAL DEFAULT 12 helper_vclz_v_b │ │ │ │ + 12727: 0092422c 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_roms │ │ │ │ 12728: 002a369c 40 FUNC GLOBAL DEFAULT 12 helper_rem_i32 │ │ │ │ 12729: 005b1694 100 FUNC GLOBAL DEFAULT 12 icount_round │ │ │ │ - 12730: 006a4624 420 FUNC GLOBAL DEFAULT 12 helper_vclz_v_d │ │ │ │ + 12730: 006a466c 420 FUNC GLOBAL DEFAULT 12 helper_vclz_v_d │ │ │ │ 12731: 00dc658a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_EJECT_SLOT_DSTATE │ │ │ │ 12732: 00ced4e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vor_vx_b │ │ │ │ 12733: 00d9a960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_SET_FRAME_INTERVAL_EVENT │ │ │ │ - 12734: 0081ba98 108 FUNC GLOBAL DEFAULT 12 block_copy_call_free │ │ │ │ + 12734: 0081bae0 108 FUNC GLOBAL DEFAULT 12 block_copy_call_free │ │ │ │ 12735: 00dc65fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_EXTREG_DSTATE │ │ │ │ 12736: 00ced358 132 OBJECT GLOBAL DEFAULT 24 helper_info_vor_vx_d │ │ │ │ - 12737: 0094a544 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformation │ │ │ │ - 12738: 006a4324 396 FUNC GLOBAL DEFAULT 12 helper_vclz_v_h │ │ │ │ + 12737: 0094a58c 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformation │ │ │ │ + 12738: 006a436c 396 FUNC GLOBAL DEFAULT 12 helper_vclz_v_h │ │ │ │ 12739: 00d8f3f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_I2C_READ_EVENT │ │ │ │ 12740: 00dc807a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SET_OUTGOING_CHANNEL_DSTATE │ │ │ │ 12741: 00ced460 132 OBJECT GLOBAL DEFAULT 24 helper_info_vor_vx_h │ │ │ │ 12742: 00dc719e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_WRITE_DSTATE │ │ │ │ - 12743: 0078486c 24 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i64 │ │ │ │ - 12744: 007e0764 8 FUNC GLOBAL DEFAULT 12 iothread_get_aio_context │ │ │ │ + 12743: 007848b4 24 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i64 │ │ │ │ + 12744: 007e07ac 8 FUNC GLOBAL DEFAULT 12 iothread_get_aio_context │ │ │ │ 12745: 005b5030 72 FUNC GLOBAL DEFAULT 12 ebpf_rss_init │ │ │ │ - 12746: 009c32e8 76 FUNC GLOBAL DEFAULT 12 timed_average_min │ │ │ │ - 12747: 00793510 116 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i64 │ │ │ │ - 12748: 00914b74 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptions │ │ │ │ + 12746: 009c3330 76 FUNC GLOBAL DEFAULT 12 timed_average_min │ │ │ │ + 12747: 00793558 116 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i64 │ │ │ │ + 12748: 00914bbc 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptions │ │ │ │ 12749: 00ce8918 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmerge_vvm_b │ │ │ │ - 12750: 00942a00 384 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties_members │ │ │ │ - 12751: 0094a834 244 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo_members │ │ │ │ + 12750: 00942a48 384 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties_members │ │ │ │ + 12751: 0094a87c 244 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo_members │ │ │ │ 12752: 00ce878c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmerge_vvm_d │ │ │ │ 12753: 00cb3f7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd32 │ │ │ │ 12754: 00dc86a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_PORTS_DSTATE │ │ │ │ - 12755: 00991d8c 148 FUNC GLOBAL DEFAULT 12 qemu_socket_set_nonblock │ │ │ │ + 12755: 00991dd4 148 FUNC GLOBAL DEFAULT 12 qemu_socket_set_nonblock │ │ │ │ 12756: 00d96844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_DATA_EVENT │ │ │ │ 12757: 0047fe00 4 FUNC GLOBAL DEFAULT 12 smbios_add_usr_blob_size │ │ │ │ 12758: 00d8e9f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACES_COMPLETE_EVENT │ │ │ │ 12759: 00da06f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_OPCOUNT_EVENT │ │ │ │ - 12760: 009406cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_VfioUserServerProperties │ │ │ │ + 12760: 00940714 92 FUNC GLOBAL DEFAULT 12 qapi_free_VfioUserServerProperties │ │ │ │ 12761: 00ce8894 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmerge_vvm_h │ │ │ │ - 12762: 007446b0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_be │ │ │ │ + 12762: 007446f8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_be │ │ │ │ 12763: 00305130 4 FUNC GLOBAL DEFAULT 12 acpi_cpu_unplug_request_cb │ │ │ │ 12764: 00dc796c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_IRQ_LOWER_DSTATE │ │ │ │ 12765: 002a7c14 176 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu16 │ │ │ │ - 12766: 009bc8e0 244 FUNC GLOBAL DEFAULT 12 hbitmap_serialize_part │ │ │ │ + 12766: 009bc928 244 FUNC GLOBAL DEFAULT 12 hbitmap_serialize_part │ │ │ │ 12767: 00418574 116 FUNC GLOBAL DEFAULT 12 msix_vector_use │ │ │ │ 12768: 00dc7da8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_INIT_IOMMU_MR_DSTATE │ │ │ │ 12769: 00da0304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_POISON_EVENT │ │ │ │ - 12770: 006a44b0 372 FUNC GLOBAL DEFAULT 12 helper_vclz_v_w │ │ │ │ + 12770: 006a44f8 372 FUNC GLOBAL DEFAULT 12 helper_vclz_v_w │ │ │ │ 12771: 00d8a4e0 32 OBJECT GLOBAL DEFAULT 24 authz_trace_events │ │ │ │ 12772: 00dc8602 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_RX_FILTER_DSTATE │ │ │ │ 12773: 00ced3dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vor_vx_w │ │ │ │ - 12774: 008dce5c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption │ │ │ │ + 12774: 008dcea4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption │ │ │ │ 12775: 00dc869a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_FLOWS_DSTATE │ │ │ │ 12776: 00cf8e84 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_wv_b │ │ │ │ - 12777: 008fc148 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMuxWrapper │ │ │ │ + 12777: 008fc190 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMuxWrapper │ │ │ │ 12778: 0033b4bc 316 FUNC GLOBAL DEFAULT 12 numa_cpu_pre_plug │ │ │ │ 12779: 002ffa24 256 FUNC GLOBAL DEFAULT 12 aml_release │ │ │ │ - 12780: 008e0c68 320 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer │ │ │ │ + 12780: 008e0cb0 320 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer │ │ │ │ 12781: 00dc8c66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_DISPATCH_DSTATE │ │ │ │ 12782: 0029a970 400 FUNC GLOBAL DEFAULT 12 int16_to_float64_scalbn │ │ │ │ - 12783: 00733bdc 148 FUNC GLOBAL DEFAULT 12 tb_unlock_pages │ │ │ │ + 12783: 00733c24 148 FUNC GLOBAL DEFAULT 12 tb_unlock_pages │ │ │ │ 12784: 00619954 96 FUNC GLOBAL DEFAULT 12 helper_vmulh_vx_b │ │ │ │ - 12785: 0094d37c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_failure │ │ │ │ + 12785: 0094d3c4 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_failure │ │ │ │ 12786: 00da0b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_DELETE_EVENT │ │ │ │ 12787: 00cf8e00 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_wv_h │ │ │ │ 12788: 00619a74 96 FUNC GLOBAL DEFAULT 12 helper_vmulh_vx_d │ │ │ │ 12789: 00dc81b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_SET_VCPU_DSTATE │ │ │ │ 12790: 00da15e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ACPI_OSPM_STATUS_EVENT │ │ │ │ 12791: 00d8b414 252 OBJECT GLOBAL DEFAULT 24 io_trace_events │ │ │ │ 12792: 00ce8810 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmerge_vvm_w │ │ │ │ 12793: 00cee984 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsne_vx_b │ │ │ │ - 12794: 008cab74 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockNodeInfo │ │ │ │ + 12794: 008cabbc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockNodeInfo │ │ │ │ 12795: 006199b4 96 FUNC GLOBAL DEFAULT 12 helper_vmulh_vx_h │ │ │ │ 12796: 00dc661e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_COUNT_RD_DSTATE │ │ │ │ 12797: 00d8a100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_LIST_EVENT │ │ │ │ 12798: 00cee7f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsne_vx_d │ │ │ │ 12799: 00dc851a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMDEV_DSTATE │ │ │ │ 12800: 00dc83dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ 12801: 005fd13c 112 FUNC GLOBAL DEFAULT 12 helper_vse64_v_mask │ │ │ │ 12802: 00d8e468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MODE_CHANGE_EVENT │ │ │ │ - 12803: 00914ce4 92 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfoList │ │ │ │ + 12803: 00914d2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfoList │ │ │ │ 12804: 00cee900 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsne_vx_h │ │ │ │ 12805: 00d97254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_READB_EVENT │ │ │ │ 12806: 00dc6c0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_EL3_READ_DSTATE │ │ │ │ 12807: 00dc7088 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIAC_DSTATE │ │ │ │ - 12808: 009bee34 76 FUNC GLOBAL DEFAULT 12 iov_size │ │ │ │ + 12808: 009bee7c 76 FUNC GLOBAL DEFAULT 12 iov_size │ │ │ │ 12809: 00cf8d7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_wv_w │ │ │ │ - 12810: 0099bf74 160 FUNC GLOBAL DEFAULT 12 error_free_or_abort │ │ │ │ + 12810: 0099bfbc 160 FUNC GLOBAL DEFAULT 12 error_free_or_abort │ │ │ │ 12811: 00d98720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_COUNTER_WRITE_WHILE_ENABLED_EVENT │ │ │ │ 12812: 00d91aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_WRITE_EVENT │ │ │ │ 12813: 00d97774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_GET_LIST_EVENT │ │ │ │ 12814: 00619a14 96 FUNC GLOBAL DEFAULT 12 helper_vmulh_vx_w │ │ │ │ 12815: 00dc6d20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APB_PNP_READ_DSTATE │ │ │ │ 12816: 0029f21c 452 FUNC GLOBAL DEFAULT 12 bfloat16_scalbn │ │ │ │ 12817: 00d98ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_ABORT_EVENT │ │ │ │ 12818: 00dc86a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_DSTATE │ │ │ │ 12819: 0055e530 104 FUNC GLOBAL DEFAULT 12 migrate_announce_params │ │ │ │ 12820: 00dc7ff8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_WAITING_DSTATE │ │ │ │ 12821: 005a9510 4 FUNC GLOBAL DEFAULT 12 replay_get_current_icount │ │ │ │ 12822: 00cee87c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsne_vx_w │ │ │ │ 12823: 00dc662c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_SWITCH_TO_IWM_DSTATE │ │ │ │ - 12824: 006e732c 8 FUNC GLOBAL DEFAULT 12 virtio_queue_get_host_notifier │ │ │ │ - 12825: 00903ad0 192 FUNC GLOBAL DEFAULT 12 visit_type_NetFilterDirection │ │ │ │ + 12824: 006e7374 8 FUNC GLOBAL DEFAULT 12 virtio_queue_get_host_notifier │ │ │ │ + 12825: 00903b18 192 FUNC GLOBAL DEFAULT 12 visit_type_NetFilterDirection │ │ │ │ 12826: 0033449c 96 FUNC GLOBAL DEFAULT 12 qmp_query_uuid │ │ │ │ 12827: 00da012c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_RINGBUF_WRITE_EVENT │ │ │ │ 12828: 002a45ac 164 FUNC GLOBAL DEFAULT 12 helper_gvec_mul8 │ │ │ │ 12829: 00dc8420 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_COMMIT_DSTATE │ │ │ │ 12830: 00302e78 100 FUNC GLOBAL DEFAULT 12 bios_linker_loader_init │ │ │ │ - 12831: 0096fd68 316 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_input_send_event_arg_members │ │ │ │ + 12831: 0096fdb0 316 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_input_send_event_arg_members │ │ │ │ 12832: 002fc178 264 FUNC GLOBAL DEFAULT 12 aml_shiftleft │ │ │ │ 12833: 00d91ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_WRITE_EVENT │ │ │ │ 12834: 00dc68e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_DSTATE │ │ │ │ 12835: 00dc73f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_WRITE_DSTATE │ │ │ │ - 12836: 00968cf4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_types │ │ │ │ - 12837: 009698d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncBasicInfo │ │ │ │ + 12836: 00968d3c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_types │ │ │ │ + 12837: 00969920 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncBasicInfo │ │ │ │ 12838: 00ce30ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vctz_v_b │ │ │ │ 12839: 00dc7e90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_LOCK_DSTATE │ │ │ │ 12840: 00ce2f60 132 OBJECT GLOBAL DEFAULT 24 helper_info_vctz_v_d │ │ │ │ 12841: 00dc812a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_INCOMING_CONTINUED_DSTATE │ │ │ │ - 12842: 00700170 104 FUNC GLOBAL DEFAULT 12 win_dump_available │ │ │ │ + 12842: 007001b8 104 FUNC GLOBAL DEFAULT 12 win_dump_available │ │ │ │ 12843: 00d9d6a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_INFLIGHT_EVENT │ │ │ │ 12844: 002c9b74 184 FUNC GLOBAL DEFAULT 12 vnc_client_read_buf │ │ │ │ 12845: 00ce3068 132 OBJECT GLOBAL DEFAULT 24 helper_info_vctz_v_h │ │ │ │ 12846: 005fc0b0 112 FUNC GLOBAL DEFAULT 12 helper_vse16_v_mask │ │ │ │ 12847: 00d8cfcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_REALIZE_EVENT │ │ │ │ 12848: 00da220c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WIN32_MAP_FREE_EVENT │ │ │ │ 12849: 00dc7dec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NOTIFY_DSTATE │ │ │ │ - 12850: 0079833c 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_abs │ │ │ │ - 12851: 0098eefc 112 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier │ │ │ │ + 12850: 00798384 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_abs │ │ │ │ + 12851: 0098ef44 112 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier │ │ │ │ 12852: 00414ef0 244 FUNC GLOBAL DEFAULT 12 pcie_port_init_reg │ │ │ │ 12853: 002a8040 180 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu32 │ │ │ │ 12854: 0029898c 264 FUNC GLOBAL DEFAULT 12 float64_to_uint16_round_to_zero │ │ │ │ - 12855: 008bc9b0 116 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_common │ │ │ │ - 12856: 0092aa3c 320 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus │ │ │ │ - 12857: 009675e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfo │ │ │ │ + 12855: 008bc9f8 116 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_common │ │ │ │ + 12856: 0092aa84 320 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus │ │ │ │ + 12857: 00967630 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfo │ │ │ │ 12858: 00d8f428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMBUS_IOPORT_READB_EVENT │ │ │ │ - 12859: 007d3770 116 FUNC GLOBAL DEFAULT 12 blk_exp_ref │ │ │ │ + 12859: 007d37b8 116 FUNC GLOBAL DEFAULT 12 blk_exp_ref │ │ │ │ 12860: 00dc7fc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_BLOCK_NOTIFICATION_HANDLE_DSTATE │ │ │ │ 12861: 00cdfbd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vle64_v │ │ │ │ 12862: 00d98900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_INTERRUPT_COUNT_EVENT │ │ │ │ - 12863: 007b0ce4 204 FUNC GLOBAL DEFAULT 12 qio_channel_get_peerpid │ │ │ │ + 12863: 007b0d2c 204 FUNC GLOBAL DEFAULT 12 qio_channel_get_peerpid │ │ │ │ 12864: 00d96fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DONE_EVENT │ │ │ │ 12865: 00c80818 12 OBJECT GLOBAL DEFAULT 21 BiosAtaTranslation_lookup │ │ │ │ 12866: 00d942c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_ACK_EVENT │ │ │ │ 12867: 005dd1a0 28 FUNC GLOBAL DEFAULT 12 riscv_cpu_set_rdtime_fn │ │ │ │ 12868: 0033fc64 104 FUNC GLOBAL DEFAULT 12 sysbus_get_connected_irq │ │ │ │ 12869: 00ce2fe4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vctz_v_w │ │ │ │ 12870: 00dc7a8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WAKEUP_DSTATE │ │ │ │ 12871: 003a9d10 160 FUNC GLOBAL DEFAULT 12 net_tx_pkt_init │ │ │ │ - 12872: 008cae54 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfoList │ │ │ │ - 12873: 0070e0cc 400 FUNC GLOBAL DEFAULT 12 memory_region_present │ │ │ │ + 12872: 008cae9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfoList │ │ │ │ + 12873: 0070e114 400 FUNC GLOBAL DEFAULT 12 memory_region_present │ │ │ │ 12874: 00d8d00c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_GET_CONFIG_EVENT │ │ │ │ 12875: 00dc6d2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_POLL_DSTATE │ │ │ │ 12876: 00dbebc4 4 OBJECT GLOBAL DEFAULT 25 tcg_code_gen_epilogue │ │ │ │ - 12877: 008719f4 92 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_import │ │ │ │ + 12877: 00871a3c 92 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_import │ │ │ │ 12878: 00ce6818 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsub_vv_b │ │ │ │ 12879: 00d8cca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_CLEAR_INSERTING_EVT_EVENT │ │ │ │ 12880: 0061b514 96 FUNC GLOBAL DEFAULT 12 helper_vnmsub_vv_b │ │ │ │ 12881: 00dc7922 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_CQID_DSTATE │ │ │ │ 12882: 00cf0034 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsbc_vxm_b │ │ │ │ 12883: 00dc7b0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_CAP_READ_DSTATE │ │ │ │ - 12884: 009b39e4 60 FUNC GLOBAL DEFAULT 12 qemu_in_coroutine │ │ │ │ + 12884: 009b3a2c 60 FUNC GLOBAL DEFAULT 12 qemu_in_coroutine │ │ │ │ 12885: 00ce668c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsub_vv_d │ │ │ │ 12886: 00511a7c 388 FUNC GLOBAL DEFAULT 12 hmp_block_set_io_throttle │ │ │ │ 12887: 0061b634 96 FUNC GLOBAL DEFAULT 12 helper_vnmsub_vv_d │ │ │ │ 12888: 00cefea8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsbc_vxm_d │ │ │ │ 12889: 00dc8106 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QTAILQ_DSTATE │ │ │ │ - 12890: 00913e70 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesList │ │ │ │ + 12890: 00913eb8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesList │ │ │ │ 12891: 00545264 20 FUNC GLOBAL DEFAULT 12 cpr_state_ioc │ │ │ │ 12892: 00dc6a96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_READ_STATUS_DSTATE │ │ │ │ - 12893: 00964fd0 620 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask_members │ │ │ │ - 12894: 008f6374 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_change │ │ │ │ + 12893: 00965018 620 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask_members │ │ │ │ + 12894: 008f63bc 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_change │ │ │ │ 12895: 00dc68a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_SET_COMPRESSION_LEVEL_DSTATE │ │ │ │ 12896: 00cb7f6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addb │ │ │ │ 12897: 00ceffb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsbc_vxm_h │ │ │ │ - 12898: 008fc9c4 244 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfoList │ │ │ │ + 12898: 008fca0c 244 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfoList │ │ │ │ 12899: 002fed84 84 FUNC GLOBAL DEFAULT 12 aml_qword_memory │ │ │ │ 12900: 002a37b0 48 FUNC GLOBAL DEFAULT 12 helper_rem_i64 │ │ │ │ 12901: 00ce6794 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsub_vv_h │ │ │ │ 12902: 0061b574 96 FUNC GLOBAL DEFAULT 12 helper_vnmsub_vv_h │ │ │ │ 12903: 0058e18c 100 FUNC GLOBAL DEFAULT 12 qemu_mac_strdup_printf │ │ │ │ 12904: 00dc688a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RESET_SURFACES_DSTATE │ │ │ │ 12905: 00dc6a98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_READ_DATA_DSTATE │ │ │ │ - 12906: 0090a2b0 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties │ │ │ │ + 12906: 0090a2f8 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties │ │ │ │ 12907: 00493310 284 FUNC GLOBAL DEFAULT 12 usb_ep_set_max_streams │ │ │ │ 12908: 005289e8 19432 FUNC GLOBAL DEFAULT 12 qemu_init │ │ │ │ 12909: 00dc7394 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NSLIST_DSTATE │ │ │ │ 12910: 00dc737e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_TIMESTAMP_DSTATE │ │ │ │ 12911: 0029b104 16 FUNC GLOBAL DEFAULT 12 int8_to_bfloat16 │ │ │ │ - 12912: 0094b820 324 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390_members │ │ │ │ + 12912: 0094b868 324 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390_members │ │ │ │ 12913: 00cb7ac8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andl_be │ │ │ │ 12914: 00cfc9d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwadd_wf_h │ │ │ │ 12915: 00d9d180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 12916: 0090f9a8 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMemberList │ │ │ │ - 12917: 0074438c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_be │ │ │ │ + 12916: 0090f9f0 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMemberList │ │ │ │ + 12917: 007443d4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_be │ │ │ │ 12918: 00d8cd30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_STS_IOPORT_READB_EVENT │ │ │ │ 12919: 00cb3ef8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd64 │ │ │ │ 12920: 00ceff2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsbc_vxm_w │ │ │ │ 12921: 00d8ad18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_WRITE_TABLE_CB_EVENT │ │ │ │ 12922: 00ce6710 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsub_vv_w │ │ │ │ 12923: 0061b5d4 96 FUNC GLOBAL DEFAULT 12 helper_vnmsub_vv_w │ │ │ │ 12924: 00dc84b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REQUEST_EBPF_DSTATE │ │ │ │ 12925: 00d9d380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_CORE_EVENT │ │ │ │ 12926: 00d8ae68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_DO_ALLOC_CLUSTERS_OFFSET_EVENT │ │ │ │ 12927: 00dc7576 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPT_SCSI_INTERRUPT_DSTATE │ │ │ │ - 12928: 00750f8c 8 FUNC GLOBAL DEFAULT 12 device_cold_reset │ │ │ │ + 12928: 00750fd4 8 FUNC GLOBAL DEFAULT 12 device_cold_reset │ │ │ │ 12929: 00d98b70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_READL_EVENT │ │ │ │ 12930: 00588ab4 1164 FUNC GLOBAL DEFAULT 12 eth_get_protocols │ │ │ │ - 12931: 00748b88 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_commit_routes │ │ │ │ + 12931: 00748bd0 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_commit_routes │ │ │ │ 12932: 00dc73ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COPY_SOURCE_RANGE_DSTATE │ │ │ │ 12933: 00d8e088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_READ_EVENT │ │ │ │ 12934: 00cfc94c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwadd_wf_w │ │ │ │ 12935: 00438830 72 FUNC GLOBAL DEFAULT 12 scsi_device_purge_requests │ │ │ │ - 12936: 00976704 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_client_migrate_info │ │ │ │ - 12937: 009ce5a0 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFIO_MIGRATION_arg_members │ │ │ │ + 12936: 0097674c 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_client_migrate_info │ │ │ │ + 12937: 009ce5e8 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFIO_MIGRATION_arg_members │ │ │ │ 12938: 003e6bbc 1272 FUNC GLOBAL DEFAULT 12 hmp_rocker_of_dpa_groups │ │ │ │ 12939: 005ac164 108 FUNC GLOBAL DEFAULT 12 replay_block_event │ │ │ │ - 12940: 00740c9c 120 FUNC GLOBAL DEFAULT 12 cpu_stw_le_data │ │ │ │ + 12940: 00740ce4 120 FUNC GLOBAL DEFAULT 12 cpu_stw_le_data │ │ │ │ 12941: 003e0d30 20 FUNC GLOBAL DEFAULT 12 rocker_get_world │ │ │ │ 12942: 00dc7d8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_DEL_DSTATE │ │ │ │ - 12943: 00797c28 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_add │ │ │ │ + 12943: 00797c70 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_add │ │ │ │ 12944: 005ac624 24 FUNC GLOBAL DEFAULT 12 replay_events_enabled │ │ │ │ 12945: 00d93628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_82596_MEM_READW_EVENT │ │ │ │ - 12946: 009bfe70 32 FUNC GLOBAL DEFAULT 12 iov_discard_undo │ │ │ │ - 12947: 007a2ab4 252 FUNC GLOBAL DEFAULT 12 qemu_file_shutdown │ │ │ │ - 12948: 0099b6c0 8 FUNC GLOBAL DEFAULT 12 error_get_class │ │ │ │ - 12949: 007be920 56 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_free │ │ │ │ + 12946: 009bfeb8 32 FUNC GLOBAL DEFAULT 12 iov_discard_undo │ │ │ │ + 12947: 007a2afc 252 FUNC GLOBAL DEFAULT 12 qemu_file_shutdown │ │ │ │ + 12948: 0099b708 8 FUNC GLOBAL DEFAULT 12 error_get_class │ │ │ │ + 12949: 007be968 56 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_free │ │ │ │ 12950: 00d8c0cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_SET_DIRTY_EVENT │ │ │ │ 12951: 002b2b28 96 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_destroy │ │ │ │ - 12952: 00b2d8c8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_12_len │ │ │ │ + 12952: 00b2d918 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_12_len │ │ │ │ 12953: 00486c60 360 FUNC GLOBAL DEFAULT 12 tpm_tis_pre_save │ │ │ │ - 12954: 009be88c 120 FUNC GLOBAL DEFAULT 12 gpa_tree_new │ │ │ │ + 12954: 009be8d4 120 FUNC GLOBAL DEFAULT 12 gpa_tree_new │ │ │ │ 12955: 00480dd4 248 FUNC GLOBAL DEFAULT 12 ssi_transfer │ │ │ │ 12956: 004ce4b0 492 FUNC GLOBAL DEFAULT 12 vfio_region_finalize │ │ │ │ - 12957: 008f8214 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd │ │ │ │ + 12957: 008f825c 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd │ │ │ │ 12958: 00d8eca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_SUBMIT_EVENT │ │ │ │ 12959: 00517338 172 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_initialize │ │ │ │ 12960: 00c80e8c 12 OBJECT GLOBAL DEFAULT 21 OffAutoPCIBAR_lookup │ │ │ │ - 12961: 009a1108 428 FUNC GLOBAL DEFAULT 12 qemu_opts_append │ │ │ │ + 12961: 009a1150 428 FUNC GLOBAL DEFAULT 12 qemu_opts_append │ │ │ │ 12962: 00607988 96 FUNC GLOBAL DEFAULT 12 helper_vrsub_vx_b │ │ │ │ 12963: 0055e8e4 2940 FUNC GLOBAL DEFAULT 12 migrate_params_check │ │ │ │ 12964: 00d93418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RECEIVING_PACKET_EVENT │ │ │ │ 12965: 00607aa8 96 FUNC GLOBAL DEFAULT 12 helper_vrsub_vx_d │ │ │ │ 12966: 00dc753c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_MEMCPY_DSTATE │ │ │ │ 12967: 00dc7050 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_DISABLED_DSTATE │ │ │ │ - 12968: 009252b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VfioStats │ │ │ │ + 12968: 009252fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_VfioStats │ │ │ │ 12969: 002b5b88 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_sync │ │ │ │ - 12970: 00984f28 244 FUNC GLOBAL DEFAULT 12 qdict_next │ │ │ │ + 12970: 00984f70 244 FUNC GLOBAL DEFAULT 12 qdict_next │ │ │ │ 12971: 00537d90 480 FUNC GLOBAL DEFAULT 12 vhost_user_backend_start │ │ │ │ 12972: 006079e8 96 FUNC GLOBAL DEFAULT 12 helper_vrsub_vx_h │ │ │ │ 12973: 003937b4 56 FUNC GLOBAL DEFAULT 12 qmp_cxl_add_dynamic_capacity │ │ │ │ 12974: 00501d54 108 FUNC GLOBAL DEFAULT 12 audio_buffer_samples │ │ │ │ - 12975: 008278d8 72 FUNC GLOBAL DEFAULT 12 bdrv_check_request │ │ │ │ + 12975: 00827920 72 FUNC GLOBAL DEFAULT 12 bdrv_check_request │ │ │ │ 12976: 00c7ea08 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int16 │ │ │ │ 12977: 0055a278 1252 FUNC GLOBAL DEFAULT 12 multifd_recv_sync_main │ │ │ │ 12978: 00dc7ca4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_SETUP_DSTATE │ │ │ │ 12979: 00dc86d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VNC_DSTATE │ │ │ │ 12980: 00dc6d0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_MEM_VALID_DSTATE │ │ │ │ 12981: 00d9c0c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_GUEST_NOT_READY_EVENT │ │ │ │ 12982: 002ade34 72 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_atexit_cb │ │ │ │ 12983: 00c81b0c 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendAlgoType_lookup │ │ │ │ 12984: 00dc8c7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_RESIZE_DSTATE │ │ │ │ - 12985: 00821fd8 120 FUNC GLOBAL DEFAULT 12 bdrv_disable_dirty_bitmap │ │ │ │ - 12986: 0073fd78 152 FUNC GLOBAL DEFAULT 12 cpu_stl_be_mmuidx_ra │ │ │ │ + 12985: 00822020 120 FUNC GLOBAL DEFAULT 12 bdrv_disable_dirty_bitmap │ │ │ │ + 12986: 0073fdc0 152 FUNC GLOBAL DEFAULT 12 cpu_stl_be_mmuidx_ra │ │ │ │ 12987: 005591c4 1208 FUNC GLOBAL DEFAULT 12 multifd_send_shutdown │ │ │ │ 12988: 0032b72c 180 FUNC GLOBAL DEFAULT 12 qdev_intercept_gpio_out │ │ │ │ 12989: 00dc70e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_TIDV_FPD_RUNNING_DSTATE │ │ │ │ - 12990: 009c9860 416 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_genrev │ │ │ │ - 12991: 0096f2a0 28 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper_members │ │ │ │ + 12990: 009c98a8 416 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_genrev │ │ │ │ + 12991: 0096f2e8 28 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper_members │ │ │ │ 12992: 004ceea4 564 FUNC GLOBAL DEFAULT 12 vfio_get_dev_region_info │ │ │ │ - 12993: 0073defc 312 FUNC GLOBAL DEFAULT 12 tlb_set_page_with_attrs │ │ │ │ - 12994: 009144ac 28 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper_members │ │ │ │ + 12993: 0073df44 312 FUNC GLOBAL DEFAULT 12 tlb_set_page_with_attrs │ │ │ │ + 12994: 009144f4 28 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper_members │ │ │ │ 12995: 00cb8938 132 OBJECT GLOBAL DEFAULT 24 helper_info_clz_i32 │ │ │ │ 12996: 0027f1a4 388 FUNC GLOBAL DEFAULT 12 float32_add │ │ │ │ 12997: 00607a48 96 FUNC GLOBAL DEFAULT 12 helper_vrsub_vx_w │ │ │ │ - 12998: 009bce20 120 FUNC GLOBAL DEFAULT 12 hbitmap_free │ │ │ │ + 12998: 009bce68 120 FUNC GLOBAL DEFAULT 12 hbitmap_free │ │ │ │ 12999: 00dc7020 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_GREG_WRITE_DSTATE │ │ │ │ 13000: 00d90618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_ACCEPT_EVENT │ │ │ │ 13001: 00d95184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQENT_SZ_ZERO_EVENT │ │ │ │ 13002: 00d9f124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_DISABLE_EVENT │ │ │ │ 13003: 00d91f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_AHB_CLK_EVENT │ │ │ │ 13004: 00dc85d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REMOVE_FD_DSTATE │ │ │ │ 13005: 00dc7dd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_GET_CONFIG_DSTATE │ │ │ │ - 13006: 00748d50 256 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo_members │ │ │ │ + 13006: 00748d98 256 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo_members │ │ │ │ 13007: 00dc7236 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_MII_WRITE_DSTATE │ │ │ │ 13008: 00dc8c08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_NOSYS_DSTATE │ │ │ │ 13009: 00d9a310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_START_EVENT │ │ │ │ - 13010: 008c004c 428 FUNC GLOBAL DEFAULT 12 qmp_qom_list │ │ │ │ + 13010: 008c0094 428 FUNC GLOBAL DEFAULT 12 qmp_qom_list │ │ │ │ 13011: 00553e44 20 FUNC GLOBAL DEFAULT 12 migration_postcopy_is_alive │ │ │ │ - 13012: 008a9f98 508 FUNC GLOBAL DEFAULT 12 bdrv_get_allocated_file_size │ │ │ │ + 13012: 008a9fe0 508 FUNC GLOBAL DEFAULT 12 bdrv_get_allocated_file_size │ │ │ │ 13013: 00d9f7c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_SET_IO_THROTTLE_EVENT │ │ │ │ - 13014: 0091c754 324 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration │ │ │ │ + 13014: 0091c79c 324 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration │ │ │ │ 13015: 00c80924 12 OBJECT GLOBAL DEFAULT 21 NFSTransport_lookup │ │ │ │ - 13016: 009424cc 360 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties │ │ │ │ + 13016: 00942514 360 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties │ │ │ │ 13017: 00cf853c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_vv_b │ │ │ │ 13018: 00da1914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_INPUT_SEND_EVENT_EVENT │ │ │ │ - 13019: 0096468c 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortAutoneg │ │ │ │ - 13020: 0075a348 272 FUNC GLOBAL DEFAULT 12 object_property_get_str │ │ │ │ + 13019: 009646d4 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortAutoneg │ │ │ │ + 13020: 0075a390 272 FUNC GLOBAL DEFAULT 12 object_property_get_str │ │ │ │ 13021: 00dc6b8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_PROCESS_COMMAND_DSTATE │ │ │ │ 13022: 00d8b2f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_DISCONNECT_EVENT │ │ │ │ 13023: 004283b8 204 FUNC GLOBAL DEFAULT 12 pcie_cap_fill_link_ep_usp │ │ │ │ - 13024: 0094e2cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddress │ │ │ │ - 13025: 009c0e44 108 FUNC GLOBAL DEFAULT 12 readline_show_prompt │ │ │ │ + 13024: 0094e314 92 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddress │ │ │ │ + 13025: 009c0e8c 108 FUNC GLOBAL DEFAULT 12 readline_show_prompt │ │ │ │ 13026: 00cf84b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_vv_h │ │ │ │ 13027: 002a84bc 196 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu64 │ │ │ │ 13028: 00cb0850 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts8 │ │ │ │ 13029: 002907a8 340 FUNC GLOBAL DEFAULT 12 floatx80_rem │ │ │ │ 13030: 00dc7342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_SHUTDOWN_CLEARED_DSTATE │ │ │ │ - 13031: 007d9820 236 FUNC GLOBAL DEFAULT 12 bds_tree_init │ │ │ │ - 13032: 00766264 60 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove_all │ │ │ │ + 13031: 007d9868 236 FUNC GLOBAL DEFAULT 12 bds_tree_init │ │ │ │ + 13032: 007662ac 60 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove_all │ │ │ │ 13033: 00dc6c46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_UNMASK_DSTATE │ │ │ │ 13034: 00280f40 2892 FUNC GLOBAL DEFAULT 12 bfloat16_mul │ │ │ │ - 13035: 00935b20 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfoList │ │ │ │ - 13036: 006a7094 240 FUNC GLOBAL DEFAULT 12 helper_vsha2ch64_vv │ │ │ │ - 13037: 00815320 104 FUNC GLOBAL DEFAULT 12 blk_aio_ioctl │ │ │ │ - 13038: 008b0cc8 16 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_connected │ │ │ │ + 13035: 00935b68 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfoList │ │ │ │ + 13036: 006a70dc 240 FUNC GLOBAL DEFAULT 12 helper_vsha2ch64_vv │ │ │ │ + 13037: 00815368 104 FUNC GLOBAL DEFAULT 12 blk_aio_ioctl │ │ │ │ + 13038: 008b0d10 16 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_connected │ │ │ │ 13039: 00d9dc80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_TERMINATE_THREADS_EVENT │ │ │ │ 13040: 002fecc4 116 FUNC GLOBAL DEFAULT 12 aml_dword_io │ │ │ │ 13041: 003bbe58 152 FUNC GLOBAL DEFAULT 12 e1000e_receive │ │ │ │ 13042: 00dc842c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_SYNC_DSTATE │ │ │ │ - 13043: 00941384 244 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfoList │ │ │ │ + 13043: 009413cc 244 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfoList │ │ │ │ 13044: 00d9612c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_HPM_EVT_WRITE_EVENT │ │ │ │ 13045: 00d9e3b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_CLEANUP_EVENT │ │ │ │ 13046: 00d94398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RDT_EVENT │ │ │ │ - 13047: 00953fd4 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionProperties │ │ │ │ + 13047: 0095401c 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionProperties │ │ │ │ 13048: 00d95604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SET_DESCRIPTOR_EXTENSION_EVENT │ │ │ │ 13049: 00cf8434 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_vv_w │ │ │ │ - 13050: 00814420 112 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev │ │ │ │ - 13051: 00714f58 64 FUNC GLOBAL DEFAULT 12 tcg_iommu_init_notifier_list │ │ │ │ + 13050: 00814468 112 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev │ │ │ │ + 13051: 00714fa0 64 FUNC GLOBAL DEFAULT 12 tcg_iommu_init_notifier_list │ │ │ │ 13052: 00dc7222 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_DESC_READ_DSTATE │ │ │ │ 13053: 00416010 504 FUNC GLOBAL DEFAULT 12 msi_reset │ │ │ │ 13054: 002a3e4c 172 FUNC GLOBAL DEFAULT 12 helper_gvec_adds16 │ │ │ │ 13055: 00dc8132 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_SAVE_DSTATE │ │ │ │ 13056: 005dd1e4 84 FUNC GLOBAL DEFAULT 12 riscv_ctr_clear │ │ │ │ 13057: 00d95624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ZNS_ZONE_RESET_EVENT │ │ │ │ 13058: 00d93df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_DESC_BUFF_SIZE_EVENT │ │ │ │ 13059: 00dc7fe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_APPEND_DSTATE │ │ │ │ 13060: 0051bb64 592 FUNC GLOBAL DEFAULT 12 qdev_device_help │ │ │ │ - 13061: 00964158 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowKey │ │ │ │ + 13061: 009641a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowKey │ │ │ │ 13062: 00d93e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_READ_EVENT │ │ │ │ 13063: 002a7a08 172 FUNC GLOBAL DEFAULT 12 helper_gvec_ne16 │ │ │ │ 13064: 00dc7f20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SEND_BITMAP_HEADER_ENTER_DSTATE │ │ │ │ 13065: 0054cfec 176 FUNC GLOBAL DEFAULT 12 migrate_set_parameter_completion │ │ │ │ 13066: 00c7e9fc 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32 │ │ │ │ 13067: 00dc6edc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCOM_WRITE_DSTATE │ │ │ │ 13068: 002c9cac 260 FUNC GLOBAL DEFAULT 12 vnc_write_s32 │ │ │ │ - 13069: 007651c4 60 FUNC GLOBAL DEFAULT 12 gdb_syscall_handling │ │ │ │ - 13070: 00984270 92 FUNC GLOBAL DEFAULT 12 qstring_from_gstring │ │ │ │ - 13071: 0091c178 332 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties │ │ │ │ + 13069: 0076520c 60 FUNC GLOBAL DEFAULT 12 gdb_syscall_handling │ │ │ │ + 13070: 009842b8 92 FUNC GLOBAL DEFAULT 12 qstring_from_gstring │ │ │ │ + 13071: 0091c1c0 332 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties │ │ │ │ 13072: 00d90e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_SET_IRQS_EVENT │ │ │ │ - 13073: 008f475c 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_add │ │ │ │ + 13073: 008f47a4 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_add │ │ │ │ 13074: 00619f54 96 FUNC GLOBAL DEFAULT 12 helper_vdiv_vv_b │ │ │ │ - 13075: 007be804 156 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digest │ │ │ │ + 13075: 007be84c 156 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digest │ │ │ │ 13076: 00d909c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INVALL_EVENT │ │ │ │ 13077: 00463220 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_facts_reply_endianness │ │ │ │ - 13078: 006e71a4 8 FUNC GLOBAL DEFAULT 12 virtio_queue_get_guest_notifier │ │ │ │ + 13078: 006e71ec 8 FUNC GLOBAL DEFAULT 12 virtio_queue_get_guest_notifier │ │ │ │ 13079: 0061a074 96 FUNC GLOBAL DEFAULT 12 helper_vdiv_vv_d │ │ │ │ 13080: 00dc64b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_SHOW_BUFFER_CONTENT_DSTATE │ │ │ │ 13081: 00dc715c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RECEIVE_IOV_DSTATE │ │ │ │ - 13082: 00997624 292 FUNC GLOBAL DEFAULT 12 qemu_load_module_for_opts │ │ │ │ + 13082: 0099766c 292 FUNC GLOBAL DEFAULT 12 qemu_load_module_for_opts │ │ │ │ 13083: 00d8d7f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DEVICE_INFO_EVENT │ │ │ │ - 13084: 00942cc0 128 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties_members │ │ │ │ - 13085: 007b1d8c 76 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_get_instance │ │ │ │ + 13084: 00942d08 128 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties_members │ │ │ │ + 13085: 007b1dd4 76 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_get_instance │ │ │ │ 13086: 00c81f24 12 OBJECT GLOBAL DEFAULT 21 VncVencryptSubAuth_lookup │ │ │ │ - 13087: 00999b9c 84 FUNC GLOBAL DEFAULT 12 slow_bitmap_or │ │ │ │ + 13087: 00999be4 84 FUNC GLOBAL DEFAULT 12 slow_bitmap_or │ │ │ │ 13088: 00619fb4 96 FUNC GLOBAL DEFAULT 12 helper_vdiv_vv_h │ │ │ │ 13089: 00dc7d9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_REPORT_FAULT_DSTATE │ │ │ │ - 13090: 007f7c80 52 FUNC GLOBAL DEFAULT 12 job_txn_unref_locked │ │ │ │ + 13090: 007f7cc8 52 FUNC GLOBAL DEFAULT 12 job_txn_unref_locked │ │ │ │ 13091: 00521eb8 168 FUNC GLOBAL DEFAULT 12 runstate_replay_enable │ │ │ │ - 13092: 007abc10 624 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_client │ │ │ │ - 13093: 007b1bf4 168 FUNC GLOBAL DEFAULT 12 qio_channel_write_all │ │ │ │ + 13092: 007abc58 624 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_client │ │ │ │ + 13093: 007b1c3c 168 FUNC GLOBAL DEFAULT 12 qio_channel_write_all │ │ │ │ 13094: 00305cc4 60 FUNC GLOBAL DEFAULT 12 build_cxl_osc_method │ │ │ │ 13095: 005aa53c 228 FUNC GLOBAL DEFAULT 12 replay_add_blocker │ │ │ │ - 13096: 008ced04 112 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile_members │ │ │ │ + 13096: 008ced4c 112 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile_members │ │ │ │ 13097: 002a65e4 236 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl64i │ │ │ │ 13098: 002b10f4 112 FUNC GLOBAL DEFAULT 12 qemu_displaysurface_set_share_handle │ │ │ │ - 13099: 00928ff0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_arg_members │ │ │ │ + 13099: 00929038 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_arg_members │ │ │ │ 13100: 00d956a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_SHUTDOWN_SET_EVENT │ │ │ │ 13101: 00d99cb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_ERROR_EVENT │ │ │ │ 13102: 0029d730 8 FUNC GLOBAL DEFAULT 12 float32_minnummag │ │ │ │ 13103: 00381770 408 FUNC GLOBAL DEFAULT 12 ahci_realize │ │ │ │ 13104: 00cb4e70 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds16 │ │ │ │ - 13105: 0095c134 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlOptions │ │ │ │ - 13106: 0095b64c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ACPI_DEVICE_OST_arg_members │ │ │ │ + 13105: 0095c17c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlOptions │ │ │ │ + 13106: 0095b694 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ACPI_DEVICE_OST_arg_members │ │ │ │ 13107: 0061a014 96 FUNC GLOBAL DEFAULT 12 helper_vdiv_vv_w │ │ │ │ 13108: 00dc69ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_NO_PRDTL_DSTATE │ │ │ │ 13109: 00dc6e9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EMPTY_SLOT_WRITE_DSTATE │ │ │ │ - 13110: 009a41c8 44 FUNC GLOBAL DEFAULT 12 qemu_log_enabled │ │ │ │ + 13110: 009a4210 44 FUNC GLOBAL DEFAULT 12 qemu_log_enabled │ │ │ │ 13111: 002b3edc 480 FUNC GLOBAL DEFAULT 12 graphic_console_close │ │ │ │ 13112: 005ba018 124 FUNC GLOBAL DEFAULT 12 riscv_pmu_ctr_monitor_instructions │ │ │ │ 13113: 002a7160 236 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl64v │ │ │ │ 13114: 0033fdc4 224 FUNC GLOBAL DEFAULT 12 sysbus_mmio_map │ │ │ │ 13115: 0032c81c 124 FUNC GLOBAL DEFAULT 12 load_image_size │ │ │ │ - 13116: 008c5cac 192 FUNC GLOBAL DEFAULT 12 visit_type_QType │ │ │ │ + 13116: 008c5cf4 192 FUNC GLOBAL DEFAULT 12 visit_type_QType │ │ │ │ 13117: 00334038 208 FUNC GLOBAL DEFAULT 12 qmp_set_numa_node │ │ │ │ 13118: 00509cbc 140 FUNC GLOBAL DEFAULT 12 dump_filtered_memblock_size │ │ │ │ - 13119: 006c3a48 120 FUNC GLOBAL DEFAULT 12 virtio_net_supported_guest_offloads │ │ │ │ + 13119: 006c3a90 120 FUNC GLOBAL DEFAULT 12 virtio_net_supported_guest_offloads │ │ │ │ 13120: 00cb0e80 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu8 │ │ │ │ 13121: 00da0728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_NUMA_EVENT │ │ │ │ 13122: 00cb8ee4 132 OBJECT GLOBAL DEFAULT 24 helper_info_divu_i32 │ │ │ │ 13123: 00dc60ec 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_machine_c │ │ │ │ 13124: 00dc85fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ADD_CLIENT_DSTATE │ │ │ │ 13125: 00d96954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_10_EVENT │ │ │ │ 13126: 00331a9c 268 FUNC GLOBAL DEFAULT 12 pstrcpy_targphys │ │ │ │ - 13127: 008c194c 152 FUNC GLOBAL DEFAULT 12 error_printf_unless_qmp │ │ │ │ + 13127: 008c1994 152 FUNC GLOBAL DEFAULT 12 error_printf_unless_qmp │ │ │ │ 13128: 00dc8170 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_RUN_DSTATE │ │ │ │ - 13129: 007487b8 108 FUNC GLOBAL DEFAULT 12 cpu_ldub_code │ │ │ │ - 13130: 0070bad4 152 FUNC GLOBAL DEFAULT 12 memory_region_iommu_attrs_to_index │ │ │ │ - 13131: 0079ca50 108 FUNC GLOBAL DEFAULT 12 migration_rate_set │ │ │ │ + 13129: 00748800 108 FUNC GLOBAL DEFAULT 12 cpu_ldub_code │ │ │ │ + 13130: 0070bb1c 152 FUNC GLOBAL DEFAULT 12 memory_region_iommu_attrs_to_index │ │ │ │ + 13131: 0079ca98 108 FUNC GLOBAL DEFAULT 12 migration_rate_set │ │ │ │ 13132: 00d8a858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_FLUSH_FDATASYNC_FAILED_EVENT │ │ │ │ 13133: 00518f38 4 FUNC GLOBAL DEFAULT 12 qmp_query_vcpu_dirty_limit │ │ │ │ 13134: 00d98730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_INVALID_EVENT │ │ │ │ 13135: 0032d7fc 208 FUNC GLOBAL DEFAULT 12 load_image_targphys │ │ │ │ 13136: 002a2234 108 FUNC GLOBAL DEFAULT 12 float64_silence_nan │ │ │ │ - 13137: 0074f3e8 196 FUNC GLOBAL DEFAULT 12 qdev_prop_set_array │ │ │ │ + 13137: 0074f430 196 FUNC GLOBAL DEFAULT 12 qdev_prop_set_array │ │ │ │ 13138: 00d8daa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DEVICE_CREATE_EVENT │ │ │ │ 13139: 00cb0640 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les8 │ │ │ │ 13140: 0061d734 96 FUNC GLOBAL DEFAULT 12 helper_vsadd_vx_b │ │ │ │ 13141: 00cb8830 132 OBJECT GLOBAL DEFAULT 24 helper_info_clz_i64 │ │ │ │ 13142: 0055e498 36 FUNC GLOBAL DEFAULT 12 migrate_tls_hostname │ │ │ │ 13143: 00dc6392 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_COMPLETE_DSTATE │ │ │ │ 13144: 0061d854 96 FUNC GLOBAL DEFAULT 12 helper_vsadd_vx_d │ │ │ │ 13145: 00dc6286 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CLUSTER_LINK_L2_DSTATE │ │ │ │ 13146: 004cb520 312 FUNC GLOBAL DEFAULT 12 ccid_card_card_error │ │ │ │ 13147: 00d96a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_WRITE_COMPLETE_NOIO_EVENT │ │ │ │ - 13148: 009010e8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev │ │ │ │ - 13149: 0096a2e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCurses │ │ │ │ + 13148: 00901130 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev │ │ │ │ + 13149: 0096a330 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCurses │ │ │ │ 13150: 0061d794 96 FUNC GLOBAL DEFAULT 12 helper_vsadd_vx_h │ │ │ │ - 13151: 0081564c 244 FUNC GLOBAL DEFAULT 12 blk_aio_zone_append │ │ │ │ + 13151: 00815694 244 FUNC GLOBAL DEFAULT 12 blk_aio_zone_append │ │ │ │ 13152: 00d04d4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes64ks1i │ │ │ │ 13153: 002a3ef8 164 FUNC GLOBAL DEFAULT 12 helper_gvec_adds32 │ │ │ │ 13154: 00cb54a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgl_le │ │ │ │ 13155: 00dc6922 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_HEXDUMP_DSTATE │ │ │ │ 13156: 00d98770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_TIMER_ID_EVENT │ │ │ │ 13157: 00dc839e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_DSTATE │ │ │ │ 13158: 00d908c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_WRITE_EVENT │ │ │ │ @@ -13166,2966 +13166,2966 @@ │ │ │ │ 13162: 00d8b228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_CO_PREADV_EVENT │ │ │ │ 13163: 00ce1514 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_xu_f_w_b │ │ │ │ 13164: 00d8b304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_WRITE_ERR_EVENT │ │ │ │ 13165: 003e28cc 48 FUNC GLOBAL DEFAULT 12 fp_port_get_settings │ │ │ │ 13166: 00d93238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_INVALID_EVENT │ │ │ │ 13167: 00ce1490 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_xu_f_w_h │ │ │ │ 13168: 00dc7370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_NS_ATTACHMENT_ATTACH_DSTATE │ │ │ │ - 13169: 009c5fe0 76 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_unmap_bar │ │ │ │ + 13169: 009c6028 76 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_unmap_bar │ │ │ │ 13170: 0061d7f4 96 FUNC GLOBAL DEFAULT 12 helper_vsadd_vx_w │ │ │ │ 13171: 00d94158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_WRITE_ICS_EVENT │ │ │ │ 13172: 00dc86f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_DEFINITIONS_DSTATE │ │ │ │ 13173: 00dc62d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_YIELD_DSTATE │ │ │ │ 13174: 00dc62a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_PROCESS_COMPLETION_DSTATE │ │ │ │ - 13175: 0070d3ec 56 FUNC GLOBAL DEFAULT 12 memory_region_clear_flush_coalesced │ │ │ │ - 13176: 0092b0cc 640 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo_members │ │ │ │ + 13175: 0070d434 56 FUNC GLOBAL DEFAULT 12 memory_region_clear_flush_coalesced │ │ │ │ + 13176: 0092b114 640 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo_members │ │ │ │ 13177: 00d94938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_IP4_FRAGMENT_EVENT │ │ │ │ 13178: 00d94368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_STARTED_EVENT │ │ │ │ 13179: 005803c0 820 FUNC GLOBAL DEFAULT 12 qmp_remove_fd │ │ │ │ 13180: 00dc7de0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_REQUEST_DSTATE │ │ │ │ 13181: 003e804c 104 FUNC GLOBAL DEFAULT 12 can_sja_connect_to_bus │ │ │ │ 13182: 005ad6b8 104 FUNC GLOBAL DEFAULT 12 replay_can_snapshot │ │ │ │ - 13183: 00b84f20 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWCGROUP │ │ │ │ + 13183: 00b84f70 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWCGROUP │ │ │ │ 13184: 0029c6dc 356 FUNC GLOBAL DEFAULT 12 uint64_to_float64_scalbn │ │ │ │ 13185: 00c80f28 12 OBJECT GLOBAL DEFAULT 21 MonitorMode_lookup │ │ │ │ 13186: 00501ca8 72 FUNC GLOBAL DEFAULT 12 audioformat_bytes_per_sample │ │ │ │ 13187: 002a2100 120 FUNC GLOBAL DEFAULT 12 bfloat16_default_nan │ │ │ │ 13188: 00dc654e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_INFO_DSTATE │ │ │ │ 13189: 00d96e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_PHASE_JUMP_EVENT │ │ │ │ 13190: 005a9340 268 FUNC GLOBAL DEFAULT 12 replay_finish │ │ │ │ 13191: 00d8dea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_READB_DATA_EVENT │ │ │ │ 13192: 00dc75dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_PAD_DSTATE │ │ │ │ - 13193: 00904264 312 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy │ │ │ │ + 13193: 009042ac 312 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy │ │ │ │ 13194: 00d8aea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_SKIP_COW_EVENT │ │ │ │ 13195: 00dc80ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_HIT_DSTATE │ │ │ │ 13196: 00ce140c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_xu_f_w_w │ │ │ │ 13197: 00d9b0d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_ITERATE_EVENT │ │ │ │ 13198: 00d90b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_BADREAD_EVENT │ │ │ │ 13199: 00dc8c3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_UNLOCK_ATTEMPT_DSTATE │ │ │ │ 13200: 00d95464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_CMB_INVALID_CBA_EVENT │ │ │ │ - 13201: 00900660 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ChardevBackend_base_members │ │ │ │ + 13201: 009006a8 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ChardevBackend_base_members │ │ │ │ 13202: 00dc67a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_READ_DSTATE │ │ │ │ 13203: 00d9ee84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_MTT_EVENT │ │ │ │ 13204: 00d8a948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_RETURN_EVENT │ │ │ │ 13205: 00cb4dec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds32 │ │ │ │ - 13206: 0097a270 528 FUNC GLOBAL DEFAULT 12 visit_complete │ │ │ │ + 13206: 0097a2b8 528 FUNC GLOBAL DEFAULT 12 visit_complete │ │ │ │ 13207: 00dc73ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_MDATA_IN_CB_DSTATE │ │ │ │ 13208: 00dc7ce8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_FAKE_LATCH_DSTATE │ │ │ │ 13209: 00dc86b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DISPLAY_UPDATE_DSTATE │ │ │ │ 13210: 00d8ece8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_CREATE_EVENT │ │ │ │ 13211: 005230dc 32 FUNC GLOBAL DEFAULT 12 qemu_system_guest_pvshutdown │ │ │ │ 13212: 00d93e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_VF_RESET_EVENT │ │ │ │ - 13213: 009d4efc 1028 FUNC GLOBAL DEFAULT 12 vu_queue_get_avail_bytes │ │ │ │ + 13213: 009d4f44 1028 FUNC GLOBAL DEFAULT 12 vu_queue_get_avail_bytes │ │ │ │ 13214: 00d94688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_LINK_NEGOTIATION_DONE_EVENT │ │ │ │ 13215: 00dc7582 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_QUEUE_CMD_NO_DRIVE_DSTATE │ │ │ │ - 13216: 0096a064 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEventWrapper │ │ │ │ + 13216: 0096a0ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEventWrapper │ │ │ │ 13217: 00d93e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_WRITE_EVENT │ │ │ │ 13218: 00d99078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_CQID_EVENT │ │ │ │ 13219: 00d9b218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_EVENT │ │ │ │ 13220: 00dc670c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RXSIZE_DSTATE │ │ │ │ 13221: 00d95db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_BYTES_EVENT │ │ │ │ 13222: 00d909f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPI_EVENT │ │ │ │ 13223: 00dc85ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_START_POSTCOPY_DSTATE │ │ │ │ 13224: 00c7e9d8 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int64 │ │ │ │ 13225: 00dc82d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_SYNC_CAPSLOCK_DSTATE │ │ │ │ 13226: 00da0c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_PAUSE_EVENT │ │ │ │ - 13227: 007693fc 11944 FUNC GLOBAL DEFAULT 12 tcg_optimize │ │ │ │ + 13227: 00769444 11944 FUNC GLOBAL DEFAULT 12 tcg_optimize │ │ │ │ 13228: 00267e80 8 FUNC GLOBAL DEFAULT 12 print_insn_riscv128 │ │ │ │ 13229: 00293110 272 FUNC GLOBAL DEFAULT 12 float16_to_int8_scalbn │ │ │ │ 13230: 0040d21c 1876 FUNC GLOBAL DEFAULT 12 nvme_dif_rw │ │ │ │ - 13231: 009bbe7c 8 FUNC GLOBAL DEFAULT 12 hbitmap_granularity │ │ │ │ - 13232: 0070035c 288 FUNC GLOBAL DEFAULT 12 parse_cpu_option │ │ │ │ + 13231: 009bbec4 8 FUNC GLOBAL DEFAULT 12 hbitmap_granularity │ │ │ │ + 13232: 007003a4 288 FUNC GLOBAL DEFAULT 12 parse_cpu_option │ │ │ │ 13233: 00d9e3a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_EVENT │ │ │ │ 13234: 00dc6b70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPP_DSTATE │ │ │ │ 13235: 00dc7152 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_INTERRUPT_DELAYED_DSTATE │ │ │ │ 13236: 00cb0c70 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu8 │ │ │ │ 13237: 00da13a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_WATCHDOG_SET_ACTION_EVENT │ │ │ │ - 13238: 009149a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuidInfo │ │ │ │ + 13238: 009149f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuidInfo │ │ │ │ 13239: 00d94bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_SET_LINK_EVENT │ │ │ │ - 13240: 008bb918 16 FUNC GLOBAL DEFAULT 12 get_chardevs_root │ │ │ │ + 13240: 008bb960 16 FUNC GLOBAL DEFAULT 12 get_chardevs_root │ │ │ │ 13241: 00d9a100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ASYNC_PACKET_COMPLETE_EVENT │ │ │ │ 13242: 00dc86ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DISPLAY_RELOAD_DSTATE │ │ │ │ 13243: 0029b80c 300 FUNC GLOBAL DEFAULT 12 uint64_to_float16_scalbn │ │ │ │ - 13244: 008c5bb8 244 FUNC GLOBAL DEFAULT 12 visit_type_nullList │ │ │ │ - 13245: 0071d280 636 FUNC GLOBAL DEFAULT 12 address_space_ldub_cached_slow │ │ │ │ + 13244: 008c5c00 244 FUNC GLOBAL DEFAULT 12 visit_type_nullList │ │ │ │ + 13245: 0071d2c8 636 FUNC GLOBAL DEFAULT 12 address_space_ldub_cached_slow │ │ │ │ 13246: 00dc75b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_START_DSTATE │ │ │ │ 13247: 00dc65f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_UPDATE_IRQ_DSTATE │ │ │ │ - 13248: 00984598 68 FUNC GLOBAL DEFAULT 12 qdict_new │ │ │ │ + 13248: 009845e0 68 FUNC GLOBAL DEFAULT 12 qdict_new │ │ │ │ 13249: 00d8ff60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_WRITEREG_EVENT │ │ │ │ 13250: 00d93908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ERX_WRITE_EVENT │ │ │ │ 13251: 00dc6c72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_REJECT_DSTATE │ │ │ │ 13252: 00d95914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NSLIST_CSI_EVENT │ │ │ │ 13253: 00dc79da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_FILE_MONITOR_EVENT_DSTATE │ │ │ │ 13254: 00da23cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REENTRANT_AIO_EVENT │ │ │ │ 13255: 00dc75fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_DSTATE │ │ │ │ - 13256: 007f2754 92 FUNC GLOBAL DEFAULT 12 bdrv_open_child │ │ │ │ + 13256: 007f279c 92 FUNC GLOBAL DEFAULT 12 bdrv_open_child │ │ │ │ 13257: 00da16c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_LIST_PROPERTIES_EVENT │ │ │ │ 13258: 0032e4e4 92 FUNC GLOBAL DEFAULT 12 load_ramdisk_as │ │ │ │ 13259: 002b4ee0 16 FUNC GLOBAL DEFAULT 12 cursor_builtin_hidden │ │ │ │ - 13260: 009b992c 108 FUNC GLOBAL DEFAULT 12 aio_wait_kick │ │ │ │ + 13260: 009b9974 108 FUNC GLOBAL DEFAULT 12 aio_wait_kick │ │ │ │ 13261: 004229bc 852 FUNC GLOBAL DEFAULT 12 pci_host_config_write_common │ │ │ │ 13262: 00d8d4b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_BLOCKDEV_DEL_EVENT │ │ │ │ 13263: 0050f7b0 732 FUNC GLOBAL DEFAULT 12 qmp_block_set_io_throttle │ │ │ │ 13264: 004f9030 268 FUNC GLOBAL DEFAULT 12 hmp_virtio_query │ │ │ │ - 13265: 00743058 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_le │ │ │ │ + 13265: 007430a0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_le │ │ │ │ 13266: 0032b0b4 112 FUNC GLOBAL DEFAULT 12 fw_path_provider_get_dev_path │ │ │ │ 13267: 00d8ab38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DSM_DONE_EVENT │ │ │ │ 13268: 002a8b80 196 FUNC GLOBAL DEFAULT 12 helper_gvec_les16 │ │ │ │ - 13269: 009b5718 40 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate │ │ │ │ + 13269: 009b5760 40 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate │ │ │ │ 13270: 00dc6c30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_HYP_WRITE_DSTATE │ │ │ │ - 13271: 009050dc 316 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions │ │ │ │ - 13272: 00b8eea0 16 OBJECT GLOBAL DEFAULT 14 valid_vm_1_10_32 │ │ │ │ + 13271: 00905124 316 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions │ │ │ │ + 13272: 00b8eef0 16 OBJECT GLOBAL DEFAULT 14 valid_vm_1_10_32 │ │ │ │ 13273: 00cb8cd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_divu_i64 │ │ │ │ - 13274: 00926d24 292 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus_members │ │ │ │ - 13275: 00941130 316 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo │ │ │ │ - 13276: 007496b8 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfoList │ │ │ │ + 13274: 00926d6c 292 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus_members │ │ │ │ + 13275: 00941178 316 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo │ │ │ │ + 13276: 00749700 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfoList │ │ │ │ 13277: 00d923bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_RNG_READ_EVENT │ │ │ │ - 13278: 008f8bc8 344 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions_members │ │ │ │ + 13278: 008f8c10 344 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions_members │ │ │ │ 13279: 004296a8 8 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_unplug_cb │ │ │ │ 13280: 003315d8 596 FUNC GLOBAL DEFAULT 12 rom_find_largest_gap_between │ │ │ │ - 13281: 008fcf18 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon │ │ │ │ - 13282: 008cbedc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsFile │ │ │ │ + 13281: 008fcf60 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon │ │ │ │ + 13282: 008cbf24 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsFile │ │ │ │ 13283: 00d98750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_TN_CMP_EVENT │ │ │ │ - 13284: 0099cce8 216 FUNC GLOBAL DEFAULT 12 error_init │ │ │ │ + 13284: 0099cd30 216 FUNC GLOBAL DEFAULT 12 error_init │ │ │ │ 13285: 00d9289c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_POWER_WRITE_EVENT │ │ │ │ 13286: 00dc8578 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_PAUSE_DSTATE │ │ │ │ 13287: 0041e698 164 FUNC GLOBAL DEFAULT 12 pci_new │ │ │ │ 13288: 00dc6450 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_VOL_DSTATE │ │ │ │ - 13289: 0096031c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClientList │ │ │ │ - 13290: 0077832c 92 FUNC GLOBAL DEFAULT 12 tcg_constant_vec │ │ │ │ + 13289: 00960364 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClientList │ │ │ │ + 13290: 00778374 92 FUNC GLOBAL DEFAULT 12 tcg_constant_vec │ │ │ │ 13291: 00636824 408 FUNC GLOBAL DEFAULT 12 helper_vfcvt_f_x_v_d │ │ │ │ - 13292: 00984a84 108 FUNC GLOBAL DEFAULT 12 qdict_get_int │ │ │ │ + 13292: 00984acc 108 FUNC GLOBAL DEFAULT 12 qdict_get_int │ │ │ │ 13293: 0051a94c 184 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_free │ │ │ │ 13294: 002a3f9c 180 FUNC GLOBAL DEFAULT 12 helper_gvec_adds64 │ │ │ │ 13295: 00d8c394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN2_EVENT │ │ │ │ 13296: 00d9a2d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_SUCCESS_EVENT │ │ │ │ 13297: 00d8a540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_CHECK_RULE_EVENT │ │ │ │ - 13298: 00971730 112 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC_members │ │ │ │ + 13298: 00971778 112 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC_members │ │ │ │ 13299: 00dc6278 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_REPLACE_ENTRY_DSTATE │ │ │ │ 13300: 0063651c 404 FUNC GLOBAL DEFAULT 12 helper_vfcvt_f_x_v_h │ │ │ │ 13301: 00dc7b22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_DEL_DSTATE │ │ │ │ 13302: 002a826c 200 FUNC GLOBAL DEFAULT 12 helper_gvec_ne64 │ │ │ │ 13303: 00cebf3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaaddu_vv_b │ │ │ │ - 13304: 008e172c 384 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps_members │ │ │ │ + 13304: 008e1774 384 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps_members │ │ │ │ 13305: 00cebdb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaaddu_vv_d │ │ │ │ 13306: 0033f16c 228 FUNC GLOBAL DEFAULT 12 qemu_register_reset_nosnapshotload │ │ │ │ 13307: 00cb4210 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub16 │ │ │ │ 13308: 00d96904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_FORMAT_UNIT_EVENT │ │ │ │ 13309: 00cebeb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaaddu_vv_h │ │ │ │ 13310: 00d99b50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_SUCCESS_EVENT │ │ │ │ 13311: 00d9b388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_INTP_MMAP_ENABLE_EVENT │ │ │ │ 13312: 00dc7074 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_FOUND_DSTATE │ │ │ │ - 13313: 00915750 92 FUNC GLOBAL DEFAULT 12 qapi_free_SMPConfiguration │ │ │ │ - 13314: 0094592c 324 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties │ │ │ │ + 13313: 00915798 92 FUNC GLOBAL DEFAULT 12 qapi_free_SMPConfiguration │ │ │ │ + 13314: 00945974 324 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties │ │ │ │ 13315: 00487234 552 FUNC GLOBAL DEFAULT 12 tpm_ppi_reset │ │ │ │ 13316: 004cd864 184 FUNC GLOBAL DEFAULT 12 vfio_mask_single_irqindex │ │ │ │ - 13317: 007f5d08 140 FUNC GLOBAL DEFAULT 12 block_job_next_locked │ │ │ │ + 13317: 007f5d50 140 FUNC GLOBAL DEFAULT 12 block_job_next_locked │ │ │ │ 13318: 00dc80a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_NEW_CHANNEL_DSTATE │ │ │ │ 13319: 006366b0 372 FUNC GLOBAL DEFAULT 12 helper_vfcvt_f_x_v_w │ │ │ │ - 13320: 006a6a58 1356 FUNC GLOBAL DEFAULT 12 helper_vsha2ms_vv │ │ │ │ + 13320: 006a6aa0 1356 FUNC GLOBAL DEFAULT 12 helper_vsha2ms_vv │ │ │ │ 13321: 004362c8 56 FUNC GLOBAL DEFAULT 12 scsi_req_ref │ │ │ │ 13322: 00cbef4c 36 OBJECT GLOBAL DEFAULT 24 qemu_netdev_opts │ │ │ │ 13323: 00d8bf2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_DELAYED_EVENT │ │ │ │ 13324: 00dc748c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_NOTIFIER_DEL_DSTATE │ │ │ │ - 13325: 008cce50 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlBase │ │ │ │ + 13325: 008cce98 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlBase │ │ │ │ 13326: 00570ea0 316 FUNC GLOBAL DEFAULT 12 qmp_query_migrationthreads │ │ │ │ 13327: 00d9e230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_PING_EVENT │ │ │ │ 13328: 00dc6bec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VMCR_READ_DSTATE │ │ │ │ 13329: 00d9db70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_CLEANUP_EVENT │ │ │ │ - 13330: 008db7f0 688 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile_members │ │ │ │ + 13330: 008db838 688 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile_members │ │ │ │ 13331: 0058f4d8 96 FUNC GLOBAL DEFAULT 12 qemu_send_packet_raw │ │ │ │ 13332: 00cebe34 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaaddu_vv_w │ │ │ │ - 13333: 009b2238 168 FUNC GLOBAL DEFAULT 12 qemu_co_enter_next_impl │ │ │ │ + 13333: 009b2280 168 FUNC GLOBAL DEFAULT 12 qemu_co_enter_next_impl │ │ │ │ 13334: 00d90b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_WRITE_EVENT │ │ │ │ 13335: 00cb4d68 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds64 │ │ │ │ 13336: 00517434 60 FUNC GLOBAL DEFAULT 12 dirtylimit_state_lock │ │ │ │ 13337: 00d9d680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_SEND_EVENT │ │ │ │ - 13338: 00908be8 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo │ │ │ │ + 13338: 00908c30 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo │ │ │ │ 13339: 00da218c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_PREPARE_EVENT │ │ │ │ 13340: 00d99a70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_CANCELED_EVENT │ │ │ │ 13341: 00447384 836 FUNC GLOBAL DEFAULT 12 esp_reg_read │ │ │ │ 13342: 00d8a3f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_BINARYREPLY_EVENT │ │ │ │ 13343: 00dc7738 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DATA_CANCELED_DSTATE │ │ │ │ 13344: 00dc6408 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_CLEAR_QUEUE_DSTATE │ │ │ │ - 13345: 007e94c0 168 FUNC GLOBAL DEFAULT 12 bdrv_next_all_states │ │ │ │ + 13345: 007e9508 168 FUNC GLOBAL DEFAULT 12 bdrv_next_all_states │ │ │ │ 13346: 002b138c 372 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface │ │ │ │ 13347: 00dc7470 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_HPM_EVT_WRITE_DSTATE │ │ │ │ 13348: 00618ed4 96 FUNC GLOBAL DEFAULT 12 helper_vmaxu_vx_b │ │ │ │ - 13349: 008dd888 300 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck_members │ │ │ │ + 13349: 008dd8d0 300 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck_members │ │ │ │ 13350: 00dc6a12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_IRQ_RAISE_DSTATE │ │ │ │ 13351: 00618ff4 96 FUNC GLOBAL DEFAULT 12 helper_vmaxu_vx_d │ │ │ │ 13352: 0062c2ac 408 FUNC GLOBAL DEFAULT 12 helper_vfsqrt_v_d │ │ │ │ 13353: 00dc679e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_WRITE_DSTATE │ │ │ │ 13354: 00dc64a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_VM_STATE_CHANGE_DSTATE │ │ │ │ - 13355: 00746d0c 368 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_le_mmu │ │ │ │ + 13355: 00746d54 368 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_le_mmu │ │ │ │ 13356: 00618f34 96 FUNC GLOBAL DEFAULT 12 helper_vmaxu_vx_h │ │ │ │ 13357: 0062bfa4 404 FUNC GLOBAL DEFAULT 12 helper_vfsqrt_v_h │ │ │ │ 13358: 002a8f3c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_les32 │ │ │ │ 13359: 0042ff4c 4 FUNC GLOBAL DEFAULT 12 pxb_cxl_hook_up_registers │ │ │ │ - 13360: 0097fa30 180 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_keyval │ │ │ │ + 13360: 0097fa78 180 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_keyval │ │ │ │ 13361: 00cfd084 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwnmsac_vf_h │ │ │ │ 13362: 002b64a0 88 FUNC GLOBAL DEFAULT 12 qemu_remove_led_event_handler │ │ │ │ - 13363: 009504bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsList │ │ │ │ + 13363: 00950504 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsList │ │ │ │ 13364: 00dc88b8 4 OBJECT GLOBAL DEFAULT 25 qemu_icache_linesize │ │ │ │ - 13365: 007ec6ac 224 FUNC GLOBAL DEFAULT 12 bdrv_root_unref_child │ │ │ │ + 13365: 007ec6f4 224 FUNC GLOBAL DEFAULT 12 bdrv_root_unref_child │ │ │ │ 13366: 00da00ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_ADD_EVENT │ │ │ │ - 13367: 009253c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatusList │ │ │ │ + 13367: 00925410 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatusList │ │ │ │ 13368: 00305d10 4 FUNC GLOBAL DEFAULT 12 acpi_pcihp_init │ │ │ │ 13369: 002abd70 156 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_cond_cb │ │ │ │ 13370: 00d9ef84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_FAIL_EVENT │ │ │ │ 13371: 00d948e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_UDP_EVENT │ │ │ │ 13372: 00dc8472 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CHARDEV_BACKENDS_DSTATE │ │ │ │ - 13373: 00940168 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRedirectorProperties │ │ │ │ - 13374: 0073e888 276 FUNC GLOBAL DEFAULT 12 tlb_plugin_lookup │ │ │ │ + 13373: 009401b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRedirectorProperties │ │ │ │ + 13374: 0073e8d0 276 FUNC GLOBAL DEFAULT 12 tlb_plugin_lookup │ │ │ │ 13375: 0048ee54 132 FUNC GLOBAL DEFAULT 12 usb_device_get_usb_desc │ │ │ │ 13376: 0062c138 372 FUNC GLOBAL DEFAULT 12 helper_vfsqrt_v_w │ │ │ │ 13377: 00618f94 96 FUNC GLOBAL DEFAULT 12 helper_vmaxu_vx_w │ │ │ │ 13378: 0042395c 736 FUNC GLOBAL DEFAULT 12 pcibus_dev_print │ │ │ │ 13379: 00cfd000 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwnmsac_vf_w │ │ │ │ 13380: 00dc7916 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_CQ_INVALID_CQID_DSTATE │ │ │ │ 13381: 00cf5968 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmacc_vv_d │ │ │ │ - 13382: 008d0fc8 632 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific_members │ │ │ │ - 13383: 00950574 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResultList │ │ │ │ + 13382: 008d1010 632 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific_members │ │ │ │ + 13383: 009505bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResultList │ │ │ │ 13384: 00414b38 8 FUNC GLOBAL DEFAULT 12 eeprom93xx_read │ │ │ │ 13385: 002bceb4 56 FUNC GLOBAL DEFAULT 12 qmp_add_client_vnc │ │ │ │ 13386: 00cf5a70 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmacc_vv_h │ │ │ │ 13387: 00d9dc40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_RAM_FILL_EVENT │ │ │ │ 13388: 00418920 248 FUNC GLOBAL DEFAULT 12 msix_unset_vector_notifiers │ │ │ │ 13389: 003e29b8 56 FUNC GLOBAL DEFAULT 12 fp_port_set_world │ │ │ │ 13390: 003013e0 948 FUNC GLOBAL DEFAULT 12 build_pptt │ │ │ │ 13391: 00dc6966 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCA954X_WRITE_BYTES_DSTATE │ │ │ │ 13392: 00562748 156 FUNC GLOBAL DEFAULT 12 postcopy_notify_shared_wake │ │ │ │ - 13393: 008af0fc 560 FUNC GLOBAL DEFAULT 12 blk_zone_report │ │ │ │ + 13393: 008af144 560 FUNC GLOBAL DEFAULT 12 blk_zone_report │ │ │ │ 13394: 00dc62a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_IO_URING_SUBMIT_DSTATE │ │ │ │ - 13395: 009401c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRewriterProperties │ │ │ │ + 13395: 0094020c 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRewriterProperties │ │ │ │ 13396: 005a4fa4 208 FUNC GLOBAL DEFAULT 12 tap_fd_enable │ │ │ │ 13397: 00d9267c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX2_MEM_WRITEB_EVENT │ │ │ │ 13398: 00cb7b4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andl_le │ │ │ │ - 13399: 007627a8 296 FUNC GLOBAL DEFAULT 12 gdb_get_register_list │ │ │ │ + 13399: 007627f0 296 FUNC GLOBAL DEFAULT 12 gdb_get_register_list │ │ │ │ 13400: 00cb418c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub32 │ │ │ │ - 13401: 00742c88 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_le │ │ │ │ + 13401: 00742cd0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_le │ │ │ │ 13402: 0059b13c 1028 FUNC GLOBAL DEFAULT 12 parse_packet_early │ │ │ │ - 13403: 008dd558 292 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash_members │ │ │ │ - 13404: 008aacd8 536 FUNC GLOBAL DEFAULT 12 bdrv_get_info │ │ │ │ + 13403: 008dd5a0 292 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash_members │ │ │ │ + 13404: 008aad20 536 FUNC GLOBAL DEFAULT 12 bdrv_get_info │ │ │ │ 13405: 00428b4c 224 FUNC GLOBAL DEFAULT 12 pcie_cap_get_version │ │ │ │ 13406: 00d9d210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FILE_INCOMING_EVENT │ │ │ │ 13407: 00dc6e02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_SET_IRQ_DSTATE │ │ │ │ 13408: 00d9ba08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_PBA_DISABLE_EVENT │ │ │ │ 13409: 00d97e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_SENT_EVENT │ │ │ │ 13410: 0054f79c 576 FUNC GLOBAL DEFAULT 12 migrate_send_rp_recv_bitmap │ │ │ │ - 13411: 008fc860 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo_members │ │ │ │ + 13411: 008fc8a8 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo_members │ │ │ │ 13412: 00cf59ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmacc_vv_w │ │ │ │ - 13413: 0096b1ac 428 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc │ │ │ │ - 13414: 00740d88 128 FUNC GLOBAL DEFAULT 12 cpu_stq_le_data │ │ │ │ - 13415: 0094a6b4 192 FUNC GLOBAL DEFAULT 12 visit_type_RunState │ │ │ │ + 13413: 0096b1f4 428 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc │ │ │ │ + 13414: 00740dd0 128 FUNC GLOBAL DEFAULT 12 cpu_stq_le_data │ │ │ │ + 13415: 0094a6fc 192 FUNC GLOBAL DEFAULT 12 visit_type_RunState │ │ │ │ 13416: 00d90f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_BPR_READ_EVENT │ │ │ │ - 13417: 006aa68c 5144 FUNC GLOBAL DEFAULT 12 riscv_cpu_validate_set_extensions │ │ │ │ - 13418: 00b8ee90 16 OBJECT GLOBAL DEFAULT 14 valid_vm_1_10_64 │ │ │ │ - 13419: 008d683c 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_backing_file_arg_members │ │ │ │ + 13417: 006aa6d4 5144 FUNC GLOBAL DEFAULT 12 riscv_cpu_validate_set_extensions │ │ │ │ + 13418: 00b8eee0 16 OBJECT GLOBAL DEFAULT 14 valid_vm_1_10_64 │ │ │ │ + 13419: 008d6884 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_backing_file_arg_members │ │ │ │ 13420: 00dc70dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_PENDING_CLEARING_DSTATE │ │ │ │ 13421: 00d8f1e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZIO_WRITE_EVENT │ │ │ │ - 13422: 0082d2c0 96 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range │ │ │ │ + 13422: 0082d308 96 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range │ │ │ │ 13423: 0025e0cc 1048 FUNC GLOBAL DEFAULT 12 machine_parse_smp_cache │ │ │ │ 13424: 0029e690 268 FUNC GLOBAL DEFAULT 12 float32_compare │ │ │ │ 13425: 0032aa84 40 FUNC GLOBAL DEFAULT 12 cpu_paging_enabled │ │ │ │ - 13426: 008d2c40 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo │ │ │ │ + 13426: 008d2c88 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo │ │ │ │ 13427: 00d99258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_EXEC_NOP_CMD_EVENT │ │ │ │ 13428: 00dc7bce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_SET_CTL_DSTATE │ │ │ │ 13429: 00dc6f46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVE_DSTATE │ │ │ │ - 13430: 00798378 220 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_and │ │ │ │ - 13431: 0075e2b4 476 FUNC GLOBAL DEFAULT 12 type_print_class_properties │ │ │ │ + 13430: 007983c0 220 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_and │ │ │ │ + 13431: 0075e2fc 476 FUNC GLOBAL DEFAULT 12 type_print_class_properties │ │ │ │ 13432: 00dc7450 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_IO_WRITE_DSTATE │ │ │ │ 13433: 00dc824e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_PARSE_DSTATE │ │ │ │ - 13434: 0097af80 408 FUNC GLOBAL DEFAULT 12 visit_check_list │ │ │ │ + 13434: 0097afc8 408 FUNC GLOBAL DEFAULT 12 visit_check_list │ │ │ │ 13435: 00d90708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_FREE_IRQ_EVENT │ │ │ │ 13436: 00dc6bca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_PMR_WRITE_DSTATE │ │ │ │ 13437: 00dc8c6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_NEW_DSTATE │ │ │ │ 13438: 00dc70a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_WRITE_DSTATE │ │ │ │ - 13439: 009a41f4 96 FUNC GLOBAL DEFAULT 12 qemu_log_separate │ │ │ │ + 13439: 009a423c 96 FUNC GLOBAL DEFAULT 12 qemu_log_separate │ │ │ │ 13440: 00da1b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_COMPARISON_EVENT │ │ │ │ 13441: 00dc81da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_DESTROY_DSTATE │ │ │ │ 13442: 005ed8b8 72 FUNC GLOBAL DEFAULT 12 helper_ctr_add_entry │ │ │ │ - 13443: 0090aa74 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions │ │ │ │ - 13444: 0092ab7c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_recover_arg_members │ │ │ │ - 13445: 007f5fb4 168 FUNC GLOBAL DEFAULT 12 block_job_has_bdrv │ │ │ │ + 13443: 0090aabc 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions │ │ │ │ + 13444: 0092abc4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_recover_arg_members │ │ │ │ + 13445: 007f5ffc 168 FUNC GLOBAL DEFAULT 12 block_job_has_bdrv │ │ │ │ 13446: 00dc7746 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_FIFO_TRANSFER_COMPLETE_DSTATE │ │ │ │ 13447: 005089f0 60 FUNC GLOBAL DEFAULT 12 v9fs_string_free │ │ │ │ - 13448: 008cb698 92 FUNC GLOBAL DEFAULT 12 qapi_free_BackupCommon │ │ │ │ + 13448: 008cb6e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BackupCommon │ │ │ │ 13449: 00c7c148 100 OBJECT GLOBAL DEFAULT 21 gdb_static_features │ │ │ │ 13450: 00d9d3e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_EVENT │ │ │ │ - 13451: 00961af0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_del │ │ │ │ - 13452: 00755268 204 FUNC GLOBAL DEFAULT 12 qdev_init_clock_in │ │ │ │ + 13451: 00961b38 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_del │ │ │ │ + 13452: 007552b0 204 FUNC GLOBAL DEFAULT 12 qdev_init_clock_in │ │ │ │ 13453: 00da0c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_COLO_DO_CHECKPOINT_EVENT │ │ │ │ 13454: 0029d690 8 FUNC GLOBAL DEFAULT 12 float16_maxnummag │ │ │ │ - 13455: 006a8c5c 504 FUNC GLOBAL DEFAULT 12 helper_vsm4r_vs │ │ │ │ + 13455: 006a8ca4 504 FUNC GLOBAL DEFAULT 12 helper_vsm4r_vs │ │ │ │ 13456: 00d91c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_SET_CMD_EVENT │ │ │ │ - 13457: 007e6098 192 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file_noerr │ │ │ │ + 13457: 007e60e0 192 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file_noerr │ │ │ │ 13458: 00c809b8 12 OBJECT GLOBAL DEFAULT 21 BlkdebugIOType_lookup │ │ │ │ 13459: 00dc7260 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_RECEIVE_DSTATE │ │ │ │ 13460: 00c807cc 12 OBJECT GLOBAL DEFAULT 21 QAuthZListPolicy_lookup │ │ │ │ 13461: 00d98558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_READ_EVENT │ │ │ │ - 13462: 00758884 68 FUNC GLOBAL DEFAULT 12 object_property_iter_init │ │ │ │ - 13463: 006a8a58 516 FUNC GLOBAL DEFAULT 12 helper_vsm4r_vv │ │ │ │ + 13462: 007588cc 68 FUNC GLOBAL DEFAULT 12 object_property_iter_init │ │ │ │ + 13463: 006a8aa0 516 FUNC GLOBAL DEFAULT 12 helper_vsm4r_vv │ │ │ │ 13464: 00d8f094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALPITER_EVENT │ │ │ │ 13465: 00da1d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT8_EVENT │ │ │ │ 13466: 00dc7e7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_QUERY_LPM_DSTATE │ │ │ │ 13467: 00d8b198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_COPY_RANGE_TO_EVENT │ │ │ │ - 13468: 007bd570 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_free │ │ │ │ - 13469: 007c3b34 2008 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_new │ │ │ │ + 13468: 007bd5b8 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_free │ │ │ │ + 13469: 007c3b7c 2008 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_new │ │ │ │ 13470: 00d9c390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DMA_MAP_EVENT │ │ │ │ - 13471: 0082997c 52 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign │ │ │ │ - 13472: 009858c4 24 FUNC GLOBAL DEFAULT 12 qlist_peek │ │ │ │ + 13471: 008299c4 52 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign │ │ │ │ + 13472: 0098590c 24 FUNC GLOBAL DEFAULT 12 qlist_peek │ │ │ │ 13473: 00da1e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_STRUCT_EVENT │ │ │ │ 13474: 00617290 624 FUNC GLOBAL DEFAULT 12 helper_vmsgtu_vx_b │ │ │ │ - 13475: 00963bf0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pci │ │ │ │ + 13475: 00963c38 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pci │ │ │ │ 13476: 00dc6aa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_REQUEST_DSTATE │ │ │ │ 13477: 006179e0 592 FUNC GLOBAL DEFAULT 12 helper_vmsgtu_vx_d │ │ │ │ 13478: 00d8d18c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_ADDRESS_WR_EVENT │ │ │ │ 13479: 00d9fd1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ENABLE_EVENT │ │ │ │ 13480: 00dc86dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SPICE_DSTATE │ │ │ │ 13481: 0033fccc 224 FUNC GLOBAL DEFAULT 12 sysbus_connect_irq │ │ │ │ 13482: 00617500 628 FUNC GLOBAL DEFAULT 12 helper_vmsgtu_vx_h │ │ │ │ 13483: 005d2a28 24 FUNC GLOBAL DEFAULT 12 riscv_iommu_notify │ │ │ │ - 13484: 0099529c 20 FUNC GLOBAL DEFAULT 12 qemu_thread_exit │ │ │ │ - 13485: 0071831c 200 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host_nofail │ │ │ │ + 13484: 009952e4 20 FUNC GLOBAL DEFAULT 12 qemu_thread_exit │ │ │ │ + 13485: 00718364 200 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host_nofail │ │ │ │ 13486: 00dc83a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_CHANGE_DSTATE │ │ │ │ 13487: 00d9f8b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_PR_MANAGERS_EVENT │ │ │ │ 13488: 00dc734c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ASQADDR_HI_DSTATE │ │ │ │ 13489: 00c7e978 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint64_equal │ │ │ │ - 13490: 0078a520 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i32_chk │ │ │ │ + 13490: 0078a568 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i32_chk │ │ │ │ 13491: 0038fd28 116 FUNC GLOBAL DEFAULT 12 virtio_input_init_config │ │ │ │ 13492: 00da1d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT8_EVENT │ │ │ │ - 13493: 007f8384 124 FUNC GLOBAL DEFAULT 12 job_cancel_requested │ │ │ │ + 13493: 007f83cc 124 FUNC GLOBAL DEFAULT 12 job_cancel_requested │ │ │ │ 13494: 00dc841e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_COMMIT_DSTATE │ │ │ │ 13495: 00dc6660 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CDROM_REALIZE_DSTATE │ │ │ │ 13496: 00cea700 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfeq_vv_d │ │ │ │ - 13497: 0071f094 540 FUNC GLOBAL DEFAULT 12 qemu_ram_remap │ │ │ │ + 13497: 0071f0dc 540 FUNC GLOBAL DEFAULT 12 qemu_ram_remap │ │ │ │ 13498: 00d9e850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_AIO_CANCEL_EVENT │ │ │ │ 13499: 00dc82b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_INCREMENTAL_DSTATE │ │ │ │ 13500: 002a930c 216 FUNC GLOBAL DEFAULT 12 helper_gvec_les64 │ │ │ │ 13501: 00617774 620 FUNC GLOBAL DEFAULT 12 helper_vmsgtu_vx_w │ │ │ │ - 13502: 009a0974 64 FUNC GLOBAL DEFAULT 12 qemu_opts_do_parse │ │ │ │ + 13502: 009a09bc 64 FUNC GLOBAL DEFAULT 12 qemu_opts_do_parse │ │ │ │ 13503: 00cea808 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfeq_vv_h │ │ │ │ - 13504: 00984bec 144 FUNC GLOBAL DEFAULT 12 qdict_get_qdict │ │ │ │ + 13504: 00984c34 144 FUNC GLOBAL DEFAULT 12 qdict_get_qdict │ │ │ │ 13505: 00dc7b86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_READ_DSTATE │ │ │ │ 13506: 00dc7918 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_CQ_ALREADY_EXISTS_DSTATE │ │ │ │ - 13507: 00861e40 1792 FUNC GLOBAL DEFAULT 12 qcow2_write_snapshots │ │ │ │ + 13507: 00861e88 1792 FUNC GLOBAL DEFAULT 12 qcow2_write_snapshots │ │ │ │ 13508: 00d9a0f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_EVENT │ │ │ │ 13509: 00dc6e5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_RESET_DSTATE │ │ │ │ 13510: 00dc7d42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_SIZE_ROM_DSTATE │ │ │ │ - 13511: 009b06a4 92 FUNC GLOBAL DEFAULT 12 qemu_set_current_aio_context │ │ │ │ - 13512: 009cc28c 372 FUNC GLOBAL DEFAULT 12 qmp_trace_event_get_state │ │ │ │ - 13513: 008dc010 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT_members │ │ │ │ - 13514: 0097bf44 440 FUNC GLOBAL DEFAULT 12 visit_type_uint16 │ │ │ │ - 13515: 00822d28 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_zero │ │ │ │ + 13511: 009b06ec 92 FUNC GLOBAL DEFAULT 12 qemu_set_current_aio_context │ │ │ │ + 13512: 009cc2d4 372 FUNC GLOBAL DEFAULT 12 qmp_trace_event_get_state │ │ │ │ + 13513: 008dc058 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT_members │ │ │ │ + 13514: 0097bf8c 440 FUNC GLOBAL DEFAULT 12 visit_type_uint16 │ │ │ │ + 13515: 00822d70 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_zero │ │ │ │ 13516: 00d9624c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_MSI_EVENT │ │ │ │ 13517: 00d9b028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_FAIL_ATTACH_EXISTING_CONTAINER_EVENT │ │ │ │ 13518: 00cb6eec 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxw_be │ │ │ │ 13519: 00d8ad78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_ALLOC_L2_CACHE_ENTRY_EVENT │ │ │ │ 13520: 00d95214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQ_MISALIGNED_EVENT │ │ │ │ 13521: 002b314c 140 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_default │ │ │ │ 13522: 00dc613a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_SINGLESTEP_DSTATE │ │ │ │ 13523: 00626368 476 FUNC GLOBAL DEFAULT 12 helper_vfmsac_vv_d │ │ │ │ 13524: 00305c7c 72 FUNC GLOBAL DEFAULT 12 build_srat_generic_affinity_structures │ │ │ │ 13525: 0063e41c 360 FUNC GLOBAL DEFAULT 12 helper_vid_v_b │ │ │ │ 13526: 00cea784 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfeq_vv_w │ │ │ │ 13527: 00dc62d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_YIELD_IN_FLIGHT_DSTATE │ │ │ │ 13528: 00626024 436 FUNC GLOBAL DEFAULT 12 helper_vfmsac_vv_h │ │ │ │ - 13529: 008d4964 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOnError │ │ │ │ + 13529: 008d49ac 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOnError │ │ │ │ 13530: 0063e848 420 FUNC GLOBAL DEFAULT 12 helper_vid_v_d │ │ │ │ - 13531: 009ce4c4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_seek_arg_members │ │ │ │ + 13531: 009ce50c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_seek_arg_members │ │ │ │ 13532: 00581e94 244 FUNC GLOBAL DEFAULT 12 hmp_print │ │ │ │ 13533: 002b2f3c 124 FUNC GLOBAL DEFAULT 12 dpy_gl_release_dmabuf │ │ │ │ - 13534: 0090f050 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariant │ │ │ │ + 13534: 0090f098 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariant │ │ │ │ 13535: 0063e584 364 FUNC GLOBAL DEFAULT 12 helper_vid_v_h │ │ │ │ 13536: 00d934a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_UPDATE_TX_IRQ_EVENT │ │ │ │ 13537: 00dc6e0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_SET_IRQ_DSTATE │ │ │ │ - 13538: 008c6930 328 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties │ │ │ │ + 13538: 008c6978 328 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties │ │ │ │ 13539: 00d98f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_RAISE_IRQ_EVENT │ │ │ │ 13540: 00da0718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_NUMA_EVENT │ │ │ │ - 13541: 0092a51c 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_save_devices_state_arg_members │ │ │ │ + 13541: 0092a564 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_save_devices_state_arg_members │ │ │ │ 13542: 00d96ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_TMF_RESP_EVENT │ │ │ │ - 13543: 006a4e40 412 FUNC GLOBAL DEFAULT 12 helper_vcpop_v_b │ │ │ │ - 13544: 0080c9f4 80 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_all │ │ │ │ + 13543: 006a4e88 412 FUNC GLOBAL DEFAULT 12 helper_vcpop_v_b │ │ │ │ + 13544: 0080ca3c 80 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_all │ │ │ │ 13545: 00c80790 12 OBJECT GLOBAL DEFAULT 21 QType_lookup │ │ │ │ 13546: 00dc729c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ZASL_TOO_SMALL_DSTATE │ │ │ │ 13547: 00cb4108 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub64 │ │ │ │ - 13548: 006a52fc 388 FUNC GLOBAL DEFAULT 12 helper_vcpop_v_d │ │ │ │ - 13549: 009515b4 320 FUNC GLOBAL DEFAULT 12 visit_type_Stats │ │ │ │ + 13548: 006a5344 388 FUNC GLOBAL DEFAULT 12 helper_vcpop_v_d │ │ │ │ + 13549: 009515fc 320 FUNC GLOBAL DEFAULT 12 visit_type_Stats │ │ │ │ 13550: 005dad50 220 FUNC GLOBAL DEFAULT 12 riscv_get_misa_ext_description │ │ │ │ - 13551: 0090eff4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMember │ │ │ │ + 13551: 0090f03c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMember │ │ │ │ 13552: 00dc74f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_COMPLETE_DSTATE │ │ │ │ 13553: 0055b70c 172 FUNC GLOBAL DEFAULT 12 multifd_join_device_state_save_threads │ │ │ │ - 13554: 0096f6f4 332 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper │ │ │ │ + 13554: 0096f73c 332 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper │ │ │ │ 13555: 006261d8 400 FUNC GLOBAL DEFAULT 12 helper_vfmsac_vv_w │ │ │ │ - 13556: 006a4fdc 416 FUNC GLOBAL DEFAULT 12 helper_vcpop_v_h │ │ │ │ + 13556: 006a5024 416 FUNC GLOBAL DEFAULT 12 helper_vcpop_v_h │ │ │ │ 13557: 00d8dd58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_RECEIVE_EVENT │ │ │ │ - 13558: 00b0bf74 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum_len │ │ │ │ + 13558: 00b0bfc4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum_len │ │ │ │ 13559: 00d8d13c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_SAMPLE_COUNT_WR_EVENT │ │ │ │ 13560: 00d8c564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_DISCONNECT_EVENT │ │ │ │ 13561: 00d8c634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETLOCK_EVENT │ │ │ │ - 13562: 007b9ac0 220 FUNC GLOBAL DEFAULT 12 qcrypto_block_free_cipher │ │ │ │ + 13562: 007b9b08 220 FUNC GLOBAL DEFAULT 12 qcrypto_block_free_cipher │ │ │ │ 13563: 00d948f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_TCP_EVENT │ │ │ │ 13564: 0063e6f0 344 FUNC GLOBAL DEFAULT 12 helper_vid_v_w │ │ │ │ 13565: 002b332c 248 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_device_name │ │ │ │ 13566: 00d9a650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_ADD_EVENT │ │ │ │ 13567: 002a5d04 168 FUNC GLOBAL DEFAULT 12 helper_gvec_shl32i │ │ │ │ 13568: 00d9a1b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_STATUS_EVENT │ │ │ │ 13569: 00cb7414 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminw_be │ │ │ │ 13570: 00dc8416 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_BACKUP_DSTATE │ │ │ │ - 13571: 00926b24 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo │ │ │ │ + 13571: 00926b6c 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo │ │ │ │ 13572: 00d91f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_READ_EVENT │ │ │ │ 13573: 00d90cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_MISR_READ_EVENT │ │ │ │ - 13574: 00797d0c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_subs │ │ │ │ - 13575: 007e9574 116 FUNC GLOBAL DEFAULT 12 bdrv_get_parent_name │ │ │ │ - 13576: 008fdc3c 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux │ │ │ │ + 13574: 00797d54 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_subs │ │ │ │ + 13575: 007e95bc 116 FUNC GLOBAL DEFAULT 12 bdrv_get_parent_name │ │ │ │ + 13576: 008fdc84 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux │ │ │ │ 13577: 00305d1c 4 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_unplug_cb │ │ │ │ 13578: 0052ed68 684 FUNC GLOBAL DEFAULT 12 qemu_fdt_node_path │ │ │ │ - 13579: 006a517c 384 FUNC GLOBAL DEFAULT 12 helper_vcpop_v_w │ │ │ │ + 13579: 006a51c4 384 FUNC GLOBAL DEFAULT 12 helper_vcpop_v_w │ │ │ │ 13580: 00dc6290 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_ALLOC_CLUSTERS_OFFSET_DSTATE │ │ │ │ 13581: 0063cda0 412 FUNC GLOBAL DEFAULT 12 helper_vmand_mm │ │ │ │ 13582: 0038f9c8 248 FUNC GLOBAL DEFAULT 12 virtio_input_add_config │ │ │ │ 13583: 00dc72f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_IS_FULL_DSTATE │ │ │ │ 13584: 00dc689e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_SCHEDULE_BH_DSTATE │ │ │ │ 13585: 00dc6564 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_MEM_READ_DSTATE │ │ │ │ 13586: 002a6824 176 FUNC GLOBAL DEFAULT 12 helper_gvec_shl32v │ │ │ │ - 13587: 00983748 132 FUNC GLOBAL DEFAULT 12 qmp_disable_command │ │ │ │ + 13587: 00983790 132 FUNC GLOBAL DEFAULT 12 qmp_disable_command │ │ │ │ 13588: 00dc7bb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PACKET_STATUS_DSTATE │ │ │ │ 13589: 0041d850 156 FUNC GLOBAL DEFAULT 12 pci_irq_disabled │ │ │ │ 13590: 00486a68 76 FUNC GLOBAL DEFAULT 12 tpm_tis_get_checksum │ │ │ │ - 13591: 008d24bc 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo_members │ │ │ │ + 13591: 008d2504 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo_members │ │ │ │ 13592: 00d8f144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_MEM_WRITEL_EVENT │ │ │ │ - 13593: 0085fdd8 2188 FUNC GLOBAL DEFAULT 12 qcow2_change_refcount_order │ │ │ │ + 13593: 0085fe20 2188 FUNC GLOBAL DEFAULT 12 qcow2_change_refcount_order │ │ │ │ 13594: 0052247c 16 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler_prio │ │ │ │ 13595: 00dc6b12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_OS_REPORTING_LINE_DSTATE │ │ │ │ - 13596: 00873208 2268 FUNC GLOBAL DEFAULT 12 vhdx_log_write_and_flush │ │ │ │ + 13596: 00873250 2268 FUNC GLOBAL DEFAULT 12 vhdx_log_write_and_flush │ │ │ │ 13597: 00dc692e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMASEV_EVIRQ_DSTATE │ │ │ │ 13598: 00d93858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_DONE_EVENT │ │ │ │ 13599: 0061b994 96 FUNC GLOBAL DEFAULT 12 helper_vmadd_vx_b │ │ │ │ 13600: 00d90a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_WRITE_EVENT │ │ │ │ 13601: 00d8f8c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_SET_SIGNATURE_EVENT │ │ │ │ 13602: 00dc6e36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_WRITE_DSTATE │ │ │ │ - 13603: 00b8fbf0 4 OBJECT GLOBAL DEFAULT 14 decoder_table_size │ │ │ │ + 13603: 00b8fc48 4 OBJECT GLOBAL DEFAULT 14 decoder_table_size │ │ │ │ 13604: 00dc7f56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_MEM_FAULT_CPU_INDEX_DSTATE │ │ │ │ 13605: 00dc8c98 0 NOTYPE GLOBAL DEFAULT 25 _bss_end__ │ │ │ │ - 13606: 0094c300 368 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_FAILURE_arg_members │ │ │ │ - 13607: 0097c0fc 436 FUNC GLOBAL DEFAULT 12 visit_type_uint32 │ │ │ │ + 13606: 0094c348 368 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_FAILURE_arg_members │ │ │ │ + 13607: 0097c144 436 FUNC GLOBAL DEFAULT 12 visit_type_uint32 │ │ │ │ 13608: 0061bab4 96 FUNC GLOBAL DEFAULT 12 helper_vmadd_vx_d │ │ │ │ 13609: 005feb48 644 FUNC GLOBAL DEFAULT 12 helper_vlxei8_16_v │ │ │ │ 13610: 00d97614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_INVALID_READL_EVENT │ │ │ │ 13611: 00d9a480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_INTX_EVENT │ │ │ │ 13612: 00d9a080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FSZREG_WRITE_EVENT │ │ │ │ 13613: 00cb2848 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl32i │ │ │ │ - 13614: 0095f2b8 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions_members │ │ │ │ + 13614: 0095f300 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions_members │ │ │ │ 13615: 00d94558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_READ_TRIVIAL_EVENT │ │ │ │ - 13616: 008c17ac 196 FUNC GLOBAL DEFAULT 12 error_vprintf │ │ │ │ + 13616: 008c17f4 196 FUNC GLOBAL DEFAULT 12 error_vprintf │ │ │ │ 13617: 00da1fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_REGISTER_MEMORY_FAILED_EVENT │ │ │ │ 13618: 0061b9f4 96 FUNC GLOBAL DEFAULT 12 helper_vmadd_vx_h │ │ │ │ 13619: 00d9a2e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_RETRY_EVENT │ │ │ │ 13620: 00d8e978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_CURSOR_EVENT │ │ │ │ 13621: 00d8dee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_UPDATE_PARAMETERS_EVENT │ │ │ │ 13622: 0058fa8c 288 FUNC GLOBAL DEFAULT 12 qemu_get_nic_models │ │ │ │ 13623: 00dc6e06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_READ_DSTATE │ │ │ │ 13624: 00d8ee68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_PALETTE_READ_EVENT │ │ │ │ 13625: 00da0e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_SET_CAPABILITIES_EVENT │ │ │ │ - 13626: 0077d83c 148 FUNC GLOBAL DEFAULT 12 tcg_gen_br │ │ │ │ - 13627: 006a0bd0 264 FUNC GLOBAL DEFAULT 12 helper_rems_i128 │ │ │ │ + 13626: 0077d884 148 FUNC GLOBAL DEFAULT 12 tcg_gen_br │ │ │ │ + 13627: 006a0c18 264 FUNC GLOBAL DEFAULT 12 helper_rems_i128 │ │ │ │ 13628: 00429090 192 FUNC GLOBAL DEFAULT 12 pcie_cap_lnkctl_reset │ │ │ │ 13629: 00dc7b8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_RESET_DSTATE │ │ │ │ 13630: 00cb2008 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl32v │ │ │ │ - 13631: 006a088c 264 FUNC GLOBAL DEFAULT 12 helper_divu_i128 │ │ │ │ + 13631: 006a08d4 264 FUNC GLOBAL DEFAULT 12 helper_divu_i128 │ │ │ │ 13632: 00d8b890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_RESULT_EVENT │ │ │ │ - 13633: 007deb50 348 FUNC GLOBAL DEFAULT 12 qmp_blockdev_set_active │ │ │ │ + 13633: 007deb98 348 FUNC GLOBAL DEFAULT 12 qmp_blockdev_set_active │ │ │ │ 13634: 0061ba54 96 FUNC GLOBAL DEFAULT 12 helper_vmadd_vx_w │ │ │ │ 13635: 00d8b6c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_CANCEL_EVENT │ │ │ │ - 13636: 009aa9d4 84 FUNC GLOBAL DEFAULT 12 tran_add │ │ │ │ + 13636: 009aaa1c 84 FUNC GLOBAL DEFAULT 12 tran_add │ │ │ │ 13637: 00d9d5b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_COMPRESS_EVENT │ │ │ │ 13638: 00d95ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COPY_OUT_EVENT │ │ │ │ - 13639: 0081799c 148 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_zeroes │ │ │ │ + 13639: 008179e4 148 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_zeroes │ │ │ │ 13640: 00d90bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IAR_READ_EVENT │ │ │ │ 13641: 0042d6ec 360 FUNC GLOBAL DEFAULT 12 pcie_doe_init │ │ │ │ 13642: 00dc6a72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_INPUT_QUEUE_FULL_DSTATE │ │ │ │ 13643: 00cf202c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfge_vf_d │ │ │ │ 13644: 00d94af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_IOPORT_READ_EVENT │ │ │ │ 13645: 00d9a8b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_READ_EVENT │ │ │ │ 13646: 00d8c224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_INST_INIT_EVENT │ │ │ │ - 13647: 009853e0 288 FUNC GLOBAL DEFAULT 12 qdict_destroy_obj │ │ │ │ - 13648: 008c4d4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_boolList │ │ │ │ + 13647: 00985428 288 FUNC GLOBAL DEFAULT 12 qdict_destroy_obj │ │ │ │ + 13648: 008c4d94 92 FUNC GLOBAL DEFAULT 12 qapi_free_boolList │ │ │ │ 13649: 00d8a9f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CHECK_HOST_KEY_KNOWNHOSTS_EVENT │ │ │ │ 13650: 00cf2134 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfge_vf_h │ │ │ │ 13651: 00dc726e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQHEAD_DSTATE │ │ │ │ 13652: 00dc6f68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_SENT_PACKET_DSTATE │ │ │ │ - 13653: 009af780 400 FUNC GLOBAL DEFAULT 12 aio_bh_poll │ │ │ │ + 13653: 009af7c8 400 FUNC GLOBAL DEFAULT 12 aio_bh_poll │ │ │ │ 13654: 0032b6b8 116 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_out_connector │ │ │ │ - 13655: 0099fa1c 264 FUNC GLOBAL DEFAULT 12 qemu_opt_unset │ │ │ │ - 13656: 008eb4a4 636 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_image_corrupted │ │ │ │ + 13655: 0099fa64 264 FUNC GLOBAL DEFAULT 12 qemu_opt_unset │ │ │ │ + 13656: 008eb4ec 636 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_image_corrupted │ │ │ │ 13657: 0032cfc8 596 FUNC GLOBAL DEFAULT 12 unpack_efi_zboot_image │ │ │ │ 13658: 00d8a8c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_OPEN_SIZE_EVENT │ │ │ │ - 13659: 008c6a78 28 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties_members │ │ │ │ + 13659: 008c6ac0 28 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties_members │ │ │ │ 13660: 00dc82e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GL_AREA_CREATE_CONTEXT_DSTATE │ │ │ │ 13661: 00ce5714 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei8_16_v │ │ │ │ 13662: 00dc8006 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DEST_INIT_TRYING_DSTATE │ │ │ │ 13663: 00dc627a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_DSTATE │ │ │ │ 13664: 00d91028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_UNMASK_EVENT │ │ │ │ 13665: 00dc85a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_DSTATE │ │ │ │ - 13666: 00814e10 124 FUNC GLOBAL DEFAULT 12 blk_co_is_allocated_above │ │ │ │ + 13666: 00814e58 124 FUNC GLOBAL DEFAULT 12 blk_co_is_allocated_above │ │ │ │ 13667: 00dc7d36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_EARLY_SETUP_DSTATE │ │ │ │ - 13668: 007a3d94 264 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_in_place │ │ │ │ - 13669: 009b3890 44 FUNC GLOBAL DEFAULT 12 qemu_coroutine_delete │ │ │ │ + 13668: 007a3ddc 264 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_in_place │ │ │ │ + 13669: 009b38d8 44 FUNC GLOBAL DEFAULT 12 qemu_coroutine_delete │ │ │ │ 13670: 00cf20b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfge_vf_w │ │ │ │ 13671: 002acf48 76 FUNC GLOBAL DEFAULT 12 plugin_id_to_ctx_locked │ │ │ │ 13672: 00d974a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_RESET_DEV_EVENT │ │ │ │ 13673: 003e62d0 520 FUNC GLOBAL DEFAULT 12 hmp_rocker_ports │ │ │ │ 13674: 004ac4b0 376 FUNC GLOBAL DEFAULT 12 usb_ehci_init │ │ │ │ 13675: 00dc7772 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_RCA_DSTATE │ │ │ │ 13676: 0056db5c 1756 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state │ │ │ │ 13677: 00c81fb0 12 OBJECT GLOBAL DEFAULT 21 SetPasswordAction_lookup │ │ │ │ 13678: 00ce53fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei16_64_v │ │ │ │ - 13679: 00822304 208 FUNC GLOBAL DEFAULT 12 bdrv_get_default_bitmap_granularity │ │ │ │ + 13679: 0082234c 208 FUNC GLOBAL DEFAULT 12 bdrv_get_default_bitmap_granularity │ │ │ │ 13680: 00dc6e2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_RNG_READ_DSTATE │ │ │ │ 13681: 00dc8c16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_READ_CONFIG_DSTATE │ │ │ │ 13682: 00d95bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_MDATA_OUT_CB_EVENT │ │ │ │ 13683: 00d9e6e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VM_STATE_NOTIFY_EVENT │ │ │ │ - 13684: 008ccfc0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtps │ │ │ │ + 13684: 008cd008 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtps │ │ │ │ 13685: 005bad28 1492 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_expansion │ │ │ │ 13686: 00dc738e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_DESCR_LIST_DSTATE │ │ │ │ - 13687: 007e82c4 136 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue │ │ │ │ + 13687: 007e830c 136 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue │ │ │ │ 13688: 00dc7240 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_IRQ_DSTATE │ │ │ │ 13689: 00d99c30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_STORAGE_IDS_EVENT │ │ │ │ 13690: 00d8c3d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_PASSTHROUGH_RESET_EVENT │ │ │ │ - 13691: 009d7c74 460 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_fd │ │ │ │ - 13692: 009ce168 192 FUNC GLOBAL DEFAULT 12 visit_type_ReplayMode │ │ │ │ - 13693: 00b85028 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_THREAD │ │ │ │ - 13694: 009a4324 332 FUNC GLOBAL DEFAULT 12 qemu_log │ │ │ │ + 13691: 009d7cbc 460 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_fd │ │ │ │ + 13692: 009ce1b0 192 FUNC GLOBAL DEFAULT 12 visit_type_ReplayMode │ │ │ │ + 13693: 00b85078 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_THREAD │ │ │ │ + 13694: 009a436c 332 FUNC GLOBAL DEFAULT 12 qemu_log │ │ │ │ 13695: 00d97934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_READ_START_EVENT │ │ │ │ 13696: 00d9b248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_CLEANUP_EVENT │ │ │ │ 13697: 00dc6a94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_OUTPORT_WRITE_DSTATE │ │ │ │ 13698: 00d9dc70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_THREAD_END_EVENT │ │ │ │ 13699: 00da0868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMDEV_EVENT │ │ │ │ 13700: 00dc7796 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_SEND_COMMAND_DSTATE │ │ │ │ - 13701: 00955ff4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VhostStatus │ │ │ │ + 13701: 0095603c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VhostStatus │ │ │ │ 13702: 005116ac 228 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_remove │ │ │ │ 13703: 00dc6b9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_SET_IRQ_DSTATE │ │ │ │ - 13704: 007a33d0 24 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_async │ │ │ │ + 13704: 007a3418 24 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_async │ │ │ │ 13705: 0042b638 300 FUNC GLOBAL DEFAULT 12 pcie_ats_init │ │ │ │ 13706: 00585d7c 40 FUNC GLOBAL DEFAULT 12 qmp_quit │ │ │ │ 13707: 0037ae30 528 FUNC GLOBAL DEFAULT 12 i2c_send │ │ │ │ - 13708: 00753adc 40 FUNC GLOBAL DEFAULT 12 qemu_set_irq │ │ │ │ + 13708: 00753b24 40 FUNC GLOBAL DEFAULT 12 qemu_set_irq │ │ │ │ 13709: 005dc7f4 184 FUNC GLOBAL DEFAULT 12 riscv_cpu_mirq_pending │ │ │ │ 13710: 00501924 128 FUNC GLOBAL DEFAULT 12 audio_help │ │ │ │ 13711: 00dc8624 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_SET_DSTATE │ │ │ │ 13712: 00dc757e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_DO_CRQ_DSTATE │ │ │ │ - 13713: 00915b10 312 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390 │ │ │ │ + 13713: 00915b58 312 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390 │ │ │ │ 13714: 00d8c654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LOCK_EVENT │ │ │ │ 13715: 00db5688 4 OBJECT GLOBAL DEFAULT 25 vfio_group_list │ │ │ │ 13716: 00dc60c9 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_export_c │ │ │ │ 13717: 00c81920 12 OBJECT GLOBAL DEFAULT 21 SocketAddressType_lookup │ │ │ │ 13718: 00d8d374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_IWMCTRL_READ_EVENT │ │ │ │ 13719: 00dc7052 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_KICK_DSTATE │ │ │ │ 13720: 00d93c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_CREATE_EVENT │ │ │ │ 13721: 00dc82d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_END_DSTATE │ │ │ │ - 13722: 0079aa98 116 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_vec │ │ │ │ + 13722: 0079aae0 116 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_vec │ │ │ │ 13723: 00dc7328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ZONED_ZRWA_IMPLICIT_FLUSH_DSTATE │ │ │ │ 13724: 0041b77c 28 FUNC GLOBAL DEFAULT 12 pci_bus_clear_slot_reserved_mask │ │ │ │ 13725: 00dc7c26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_STATE_PENDING_EXACT_DSTATE │ │ │ │ 13726: 00da1cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_STR_EVENT │ │ │ │ - 13727: 00929fec 316 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel │ │ │ │ + 13727: 0092a034 316 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel │ │ │ │ 13728: 00dc6682 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_APPEND_COMPLETE_DSTATE │ │ │ │ - 13729: 009ad650 212 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_lock │ │ │ │ - 13730: 00921cf8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_balloon │ │ │ │ + 13729: 009ad698 212 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_lock │ │ │ │ + 13730: 00921d40 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_balloon │ │ │ │ 13731: 00d9f2d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_FROM_EVENT │ │ │ │ 13732: 00d8d3f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_TRANSFER_EVENT │ │ │ │ 13733: 00d8ae28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_GET_EMPTY_EVENT │ │ │ │ 13734: 00dc7302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_ADMIN_OPC_DSTATE │ │ │ │ 13735: 00dc746c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_RTC_WRITE_DSTATE │ │ │ │ 13736: 00dc6c48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_MASK_DSTATE │ │ │ │ 13737: 00dc6ca6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_READL_DSTATE │ │ │ │ 13738: 00d9fe8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_SYNC_EVENT │ │ │ │ 13739: 00dc71d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_DSTATE │ │ │ │ - 13740: 0078c168 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i32_chk │ │ │ │ + 13740: 0078c1b0 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i32_chk │ │ │ │ 13741: 00dc7372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_NS_ATTACHMENT_DSTATE │ │ │ │ 13742: 00d8fe70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_READ_STATUS_EVENT │ │ │ │ - 13743: 0097c2b0 412 FUNC GLOBAL DEFAULT 12 visit_type_uint64 │ │ │ │ + 13743: 0097c2f8 412 FUNC GLOBAL DEFAULT 12 visit_type_uint64 │ │ │ │ 13744: 00dc88d5 1 OBJECT GLOBAL DEFAULT 25 error_with_guestname │ │ │ │ - 13745: 0080a0a0 200 FUNC GLOBAL DEFAULT 12 scsi_build_sense │ │ │ │ + 13745: 0080a0e8 200 FUNC GLOBAL DEFAULT 12 scsi_build_sense │ │ │ │ 13746: 002ac0f8 36 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_get_insn │ │ │ │ 13747: 00dc7332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_OFFLINE_ZONE_DSTATE │ │ │ │ 13748: 00d8a450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_PAUSED_EVENT │ │ │ │ 13749: 00d96b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_REG_READ_EVENT │ │ │ │ - 13750: 0098e3ec 204 FUNC GLOBAL DEFAULT 12 qatomic_set_i64 │ │ │ │ + 13750: 0098e434 204 FUNC GLOBAL DEFAULT 12 qatomic_set_i64 │ │ │ │ 13751: 00581258 32 FUNC GLOBAL DEFAULT 12 hmp_quit │ │ │ │ 13752: 00d9a450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_USE_EVENT │ │ │ │ 13753: 00dc7e8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_WDT_WRITE_DSTATE │ │ │ │ 13754: 00dc7af0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_QUEUE_EVENT_DSTATE │ │ │ │ - 13755: 009d49e8 412 FUNC GLOBAL DEFAULT 12 vu_deinit │ │ │ │ + 13755: 009d4a30 412 FUNC GLOBAL DEFAULT 12 vu_deinit │ │ │ │ 13756: 002b1004 4 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_keysym │ │ │ │ - 13757: 008717cc 92 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_import │ │ │ │ + 13757: 00871814 92 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_import │ │ │ │ 13758: 00d8d344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_SWITCH_TO_IWM_EVENT │ │ │ │ 13759: 00dc7906 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_DATA_READ_DSTATE │ │ │ │ - 13760: 006f6304 360 FUNC GLOBAL DEFAULT 12 vhost_svq_valid_features │ │ │ │ + 13760: 006f634c 360 FUNC GLOBAL DEFAULT 12 vhost_svq_valid_features │ │ │ │ 13761: 00dc638c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_FAIL_DSTATE │ │ │ │ - 13762: 0079da74 332 FUNC GLOBAL DEFAULT 12 xbzrle_decode_buffer │ │ │ │ + 13762: 0079dabc 332 FUNC GLOBAL DEFAULT 12 xbzrle_decode_buffer │ │ │ │ 13763: 005dcdc0 28 FUNC GLOBAL DEFAULT 12 riscv_cpu_get_geilen │ │ │ │ 13764: 00d93158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_RX_EVENT │ │ │ │ 13765: 00d9bda0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_PLUG_REQUEST_EVENT │ │ │ │ - 13766: 009a9f00 868 FUNC GLOBAL DEFAULT 12 range_inverse_array │ │ │ │ + 13766: 009a9f48 868 FUNC GLOBAL DEFAULT 12 range_inverse_array │ │ │ │ 13767: 0056f7d4 360 FUNC GLOBAL DEFAULT 12 qmp_snapshot_delete │ │ │ │ 13768: 00d8cdc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_WRITE_SLOT_EVENT │ │ │ │ - 13769: 009ce228 328 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo_members │ │ │ │ - 13770: 009847b8 52 FUNC GLOBAL DEFAULT 12 qdict_put_bool │ │ │ │ - 13771: 00744080 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_be_mmu │ │ │ │ + 13769: 009ce270 328 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo_members │ │ │ │ + 13770: 00984800 52 FUNC GLOBAL DEFAULT 12 qdict_put_bool │ │ │ │ + 13771: 007440c8 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_be_mmu │ │ │ │ 13772: 00d935c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_NEW_MAC_EVENT │ │ │ │ 13773: 003e94c4 1492 FUNC GLOBAL DEFAULT 12 ctucan_mem_write │ │ │ │ 13774: 00dc6abc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_SETIRQ_DSTATE │ │ │ │ 13775: 0054f5b4 144 FUNC GLOBAL DEFAULT 12 migration_has_all_channels │ │ │ │ 13776: 00dc66a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNSUPPORTED_DEVICE_CONFIGURATION_DSTATE │ │ │ │ 13777: 00dc6d4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_UPDATE_DATA_IN_DSTATE │ │ │ │ 13778: 00dc8020 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SET_OUTGOING_CHANNEL_DSTATE │ │ │ │ - 13779: 009623f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfoList │ │ │ │ + 13779: 0096243c 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfoList │ │ │ │ 13780: 00dc7ba8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_DSTATE │ │ │ │ 13781: 00d9e270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_START_EVENT │ │ │ │ 13782: 00dc68fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SCRATCH_READ_DSTATE │ │ │ │ 13783: 00d94648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_READ_UNHANDLED_EVENT │ │ │ │ 13784: 00ce5270 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei32_32_v │ │ │ │ 13785: 00cefa04 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmin_vx_b │ │ │ │ 13786: 00dc7bd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_RESUME_DSTATE │ │ │ │ 13787: 00cef878 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmin_vx_d │ │ │ │ - 13788: 007f53c8 312 FUNC GLOBAL DEFAULT 12 bdrv_bsc_is_data │ │ │ │ + 13788: 007f5410 312 FUNC GLOBAL DEFAULT 12 bdrv_bsc_is_data │ │ │ │ 13789: 00dc743a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_ROUTE_IRQ_DSTATE │ │ │ │ 13790: 00dc692a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAST_DSTATE │ │ │ │ - 13791: 00753be4 236 FUNC GLOBAL DEFAULT 12 qemu_extend_irqs │ │ │ │ + 13791: 00753c2c 236 FUNC GLOBAL DEFAULT 12 qemu_extend_irqs │ │ │ │ 13792: 00dc6f32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOWER_IRQ_DSTATE │ │ │ │ 13793: 00d9286c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_TX_EVENT │ │ │ │ 13794: 00cef980 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmin_vx_h │ │ │ │ 13795: 00dc79f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_DEVICE_INFO_DSTATE │ │ │ │ 13796: 0058f6d4 248 FUNC GLOBAL DEFAULT 12 qemu_find_net_clients_except │ │ │ │ - 13797: 00958a30 328 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays │ │ │ │ - 13798: 00719c50 208 FUNC GLOBAL DEFAULT 12 address_space_register_map_client │ │ │ │ - 13799: 0075e048 620 FUNC GLOBAL DEFAULT 12 object_property_help │ │ │ │ + 13797: 00958a78 328 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays │ │ │ │ + 13798: 00719c98 208 FUNC GLOBAL DEFAULT 12 address_space_register_map_client │ │ │ │ + 13799: 0075e090 620 FUNC GLOBAL DEFAULT 12 object_property_help │ │ │ │ 13800: 00cb8410 132 OBJECT GLOBAL DEFAULT 24 helper_info_memset │ │ │ │ 13801: 00ca9ce8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_on_off_auto │ │ │ │ - 13802: 00821d90 156 FUNC GLOBAL DEFAULT 12 bdrv_release_named_dirty_bitmaps │ │ │ │ + 13802: 00821dd8 156 FUNC GLOBAL DEFAULT 12 bdrv_release_named_dirty_bitmaps │ │ │ │ 13803: 00dc60ff 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_run_state_c │ │ │ │ 13804: 00d9248c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_SET_SR_INT_EVENT │ │ │ │ 13805: 00d9e180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_CLEANUP_EVENT │ │ │ │ 13806: 00dc8002 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DUMP_ID_DSTATE │ │ │ │ 13807: 00d9f880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_EJECT_EVENT │ │ │ │ 13808: 00591c0c 208 FUNC GLOBAL DEFAULT 12 qemu_net_queue_receive │ │ │ │ - 13809: 007e9418 168 FUNC GLOBAL DEFAULT 12 bdrv_next_node │ │ │ │ - 13810: 00939514 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevTapOptions │ │ │ │ + 13809: 007e9460 168 FUNC GLOBAL DEFAULT 12 bdrv_next_node │ │ │ │ + 13810: 0093955c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevTapOptions │ │ │ │ 13811: 00dc7eea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_PROGRESSION_DSTATE │ │ │ │ 13812: 00d95324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SIZE_EVENT │ │ │ │ 13813: 0061ac14 96 FUNC GLOBAL DEFAULT 12 helper_vwmulsu_vv_b │ │ │ │ 13814: 00cef8fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmin_vx_w │ │ │ │ 13815: 00cf54c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsub_vv_d │ │ │ │ - 13816: 0095d6d4 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions │ │ │ │ - 13817: 008d5d84 1252 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon_members │ │ │ │ + 13816: 0095d71c 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions │ │ │ │ + 13817: 008d5dcc 1252 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon_members │ │ │ │ 13818: 0061ac74 96 FUNC GLOBAL DEFAULT 12 helper_vwmulsu_vv_h │ │ │ │ 13819: 00cb7e64 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addw_be │ │ │ │ - 13820: 007b0db0 216 FUNC GLOBAL DEFAULT 12 qio_channel_io_seek │ │ │ │ + 13820: 007b0df8 216 FUNC GLOBAL DEFAULT 12 qio_channel_io_seek │ │ │ │ 13821: 00d9280c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_ECR0_EVENT │ │ │ │ 13822: 00d96f84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_EVENT │ │ │ │ 13823: 00d8c3a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN2_EVENT │ │ │ │ 13824: 00cf55cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsub_vv_h │ │ │ │ 13825: 00d97204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_BUS_RESET_EVENT │ │ │ │ - 13826: 008fc314 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgentWrapper │ │ │ │ - 13827: 007b0af0 204 FUNC GLOBAL DEFAULT 12 qio_channel_shutdown │ │ │ │ - 13828: 009308e4 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_colo_do_checkpoint │ │ │ │ + 13826: 008fc35c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgentWrapper │ │ │ │ + 13827: 007b0b38 204 FUNC GLOBAL DEFAULT 12 qio_channel_shutdown │ │ │ │ + 13828: 0093092c 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_colo_do_checkpoint │ │ │ │ 13829: 00d8bdd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_STARTTLS_TLS_HANDSHAKE_EVENT │ │ │ │ 13830: 00dc81ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_OUT_DSTATE │ │ │ │ - 13831: 008172f8 80 FUNC GLOBAL DEFAULT 12 blk_co_lock_medium │ │ │ │ + 13831: 00817340 80 FUNC GLOBAL DEFAULT 12 blk_co_lock_medium │ │ │ │ 13832: 00dc7ca6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PUT_BASE_DEVICE_DSTATE │ │ │ │ 13833: 0047ea44 384 FUNC GLOBAL DEFAULT 12 smbios_set_defaults │ │ │ │ 13834: 00bd02b8 52 OBJECT GLOBAL DEFAULT 21 vmstate_vga_common │ │ │ │ - 13835: 008f903c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportType │ │ │ │ + 13835: 008f9084 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportType │ │ │ │ 13836: 00dc629a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DONE_PART_DSTATE │ │ │ │ 13837: 006378b4 380 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_f_f_v_h │ │ │ │ - 13838: 0075b1ac 156 FUNC GLOBAL DEFAULT 12 object_get_root │ │ │ │ + 13838: 0075b1f4 156 FUNC GLOBAL DEFAULT 12 object_get_root │ │ │ │ 13839: 00d98dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_TPM_GET_RTCE_BUFFER_SIZE_EVENT │ │ │ │ - 13840: 0078a700 448 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i128_chk │ │ │ │ - 13841: 00748b54 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_msi_route │ │ │ │ + 13840: 0078a748 448 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i128_chk │ │ │ │ + 13841: 00748b9c 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_msi_route │ │ │ │ 13842: 00dc7d1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MDEV_DSTATE │ │ │ │ - 13843: 007a9f6c 1088 FUNC GLOBAL DEFAULT 12 qio_channel_socket_accept │ │ │ │ + 13843: 007a9fb4 1088 FUNC GLOBAL DEFAULT 12 qio_channel_socket_accept │ │ │ │ 13844: 0061acd4 96 FUNC GLOBAL DEFAULT 12 helper_vwmulsu_vv_w │ │ │ │ 13845: 00dc7724 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DEVICE_SET_UA_DSTATE │ │ │ │ - 13846: 00815740 196 FUNC GLOBAL DEFAULT 12 blk_co_zone_report │ │ │ │ - 13847: 00979d64 300 FUNC GLOBAL DEFAULT 12 parse_qapi_name │ │ │ │ + 13846: 00815788 196 FUNC GLOBAL DEFAULT 12 blk_co_zone_report │ │ │ │ + 13847: 00979dac 300 FUNC GLOBAL DEFAULT 12 parse_qapi_name │ │ │ │ 13848: 00cf5548 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsub_vv_w │ │ │ │ - 13849: 009bcaf4 308 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_part │ │ │ │ - 13850: 0072a178 104 FUNC GLOBAL DEFAULT 12 ram_mig_init │ │ │ │ + 13849: 009bcb3c 308 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_part │ │ │ │ + 13850: 0072a1c0 104 FUNC GLOBAL DEFAULT 12 ram_mig_init │ │ │ │ 13851: 00d8fa34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_NEW_EVENT │ │ │ │ - 13852: 0099b17c 284 FUNC GLOBAL DEFAULT 12 fifo8_drop │ │ │ │ + 13852: 0099b1c4 284 FUNC GLOBAL DEFAULT 12 fifo8_drop │ │ │ │ 13853: 0058f660 8 FUNC GLOBAL DEFAULT 12 qemu_sendv_packet │ │ │ │ 13854: 00dc6dc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_IRQ_CLEAR_DSTATE │ │ │ │ 13855: 0025f7f0 96 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits_common │ │ │ │ 13856: 0033c09c 80 FUNC GLOBAL DEFAULT 12 qdev_hotunplug_allowed │ │ │ │ 13857: 0038f974 84 FUNC GLOBAL DEFAULT 12 virtio_input_find_config │ │ │ │ 13858: 00dc8258 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SCANOUT_TEXTURE_DSTATE │ │ │ │ 13859: 00637a30 388 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_f_f_v_w │ │ │ │ 13860: 0055a06c 28 FUNC GLOBAL DEFAULT 12 multifd_get_recv_data │ │ │ │ - 13861: 00b9a2a0 3 OBJECT GLOBAL DEFAULT 14 sense_code_I_T_NEXUS_LOSS │ │ │ │ + 13861: 00b9a2f8 3 OBJECT GLOBAL DEFAULT 14 sense_code_I_T_NEXUS_LOSS │ │ │ │ 13862: 00dc66d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDCTRL_TC_PULSE_DSTATE │ │ │ │ 13863: 0054ee04 568 FUNC GLOBAL DEFAULT 12 migrate_send_rp_req_pages │ │ │ │ 13864: 0041ca64 2188 FUNC GLOBAL DEFAULT 12 pci_default_write_config │ │ │ │ - 13865: 008d5980 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot │ │ │ │ - 13866: 007f63d4 260 FUNC GLOBAL DEFAULT 12 block_job_change_locked │ │ │ │ + 13865: 008d59c8 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot │ │ │ │ + 13866: 007f641c 260 FUNC GLOBAL DEFAULT 12 block_job_change_locked │ │ │ │ 13867: 0055d0e8 548 FUNC GLOBAL DEFAULT 12 multifd_send_zero_page_detect │ │ │ │ 13868: 00d97794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_DUMMY_EVENT │ │ │ │ - 13869: 00984de8 140 FUNC GLOBAL DEFAULT 12 qdict_get_try_bool │ │ │ │ + 13869: 00984e30 140 FUNC GLOBAL DEFAULT 12 qdict_get_try_bool │ │ │ │ 13870: 00dc69b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_DMA_PREPARE_BUF_DSTATE │ │ │ │ 13871: 00dc6424 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_META_REPLY_DSTATE │ │ │ │ 13872: 00dc65bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_WRITE_OST_EV_DSTATE │ │ │ │ - 13873: 007d92f0 344 FUNC GLOBAL DEFAULT 12 drive_add │ │ │ │ - 13874: 0071c0c8 504 FUNC GLOBAL DEFAULT 12 address_space_write_cached_slow │ │ │ │ + 13873: 007d9338 344 FUNC GLOBAL DEFAULT 12 drive_add │ │ │ │ + 13874: 0071c110 504 FUNC GLOBAL DEFAULT 12 address_space_write_cached_slow │ │ │ │ 13875: 00dc6854 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SEND_EVENTS_VM_STOPPED_DSTATE │ │ │ │ - 13876: 00958204 372 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed │ │ │ │ + 13876: 0095824c 372 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed │ │ │ │ 13877: 00d9220c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_DISABLE_EVENT │ │ │ │ 13878: 00dc756e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_SELECTION_DSTATE │ │ │ │ 13879: 00d932f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_TX_DESC_OWNER_EVENT │ │ │ │ - 13880: 0078c638 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i64_chk │ │ │ │ + 13880: 0078c680 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i64_chk │ │ │ │ 13881: 00d9df60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QLIST_END_EVENT │ │ │ │ 13882: 00d9fd2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_CLEAR_EVENT │ │ │ │ - 13883: 009440ac 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties │ │ │ │ + 13883: 009440f4 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties │ │ │ │ 13884: 00d90a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_TRANSLATION_WRITE_EVENT │ │ │ │ - 13885: 007f9e1c 340 FUNC GLOBAL DEFAULT 12 job_start │ │ │ │ + 13885: 007f9e64 340 FUNC GLOBAL DEFAULT 12 job_start │ │ │ │ 13886: 00d90b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_SET_IRQS_EVENT │ │ │ │ 13887: 00d96c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_CLEAR_EVENT │ │ │ │ 13888: 00d84bd0 121 OBJECT GLOBAL DEFAULT 24 JobSTT │ │ │ │ 13889: 00dc84d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_CANCEL_DSTATE │ │ │ │ 13890: 00dc6266 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_READ_TABLE_DSTATE │ │ │ │ - 13891: 0095302c 312 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo │ │ │ │ + 13891: 00953074 312 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo │ │ │ │ 13892: 00da1ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT64_EVENT │ │ │ │ 13893: 00d90fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_SET_IRQ_EVENT │ │ │ │ 13894: 002a5f10 164 FUNC GLOBAL DEFAULT 12 helper_gvec_shr16i │ │ │ │ - 13895: 0095d5ac 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions_members │ │ │ │ + 13895: 0095d5f4 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions_members │ │ │ │ 13896: 00d8c05c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_POLLOUT_EVENT │ │ │ │ - 13897: 00964380 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroupList │ │ │ │ - 13898: 00955738 244 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionList │ │ │ │ - 13899: 006e5000 632 FUNC GLOBAL DEFAULT 12 virtio_set_status │ │ │ │ - 13900: 0084f6d4 448 FUNC GLOBAL DEFAULT 12 qcow2_cache_write │ │ │ │ + 13897: 009643c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroupList │ │ │ │ + 13898: 00955780 244 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionList │ │ │ │ + 13899: 006e5048 632 FUNC GLOBAL DEFAULT 12 virtio_set_status │ │ │ │ + 13900: 0084f71c 448 FUNC GLOBAL DEFAULT 12 qcow2_cache_write │ │ │ │ 13901: 003cb300 8 FUNC GLOBAL DEFAULT 12 igb_core_reset │ │ │ │ 13902: 00dc6c82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_ACCEPT_DSTATE │ │ │ │ - 13903: 00991bd0 340 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_free │ │ │ │ + 13903: 00991c18 340 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_free │ │ │ │ 13904: 00d8a1bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OBJECT_DYNAMIC_CAST_ASSERT_EVENT │ │ │ │ - 13905: 008b0520 552 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_read_all │ │ │ │ + 13905: 008b0568 552 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_read_all │ │ │ │ 13906: 002b2124 80 FUNC GLOBAL DEFAULT 12 update_displaychangelistener │ │ │ │ - 13907: 007b1bac 72 FUNC GLOBAL DEFAULT 12 qio_channel_writev_all │ │ │ │ - 13908: 009310e8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_recover │ │ │ │ + 13907: 007b1bf4 72 FUNC GLOBAL DEFAULT 12 qio_channel_writev_all │ │ │ │ + 13908: 00931130 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_recover │ │ │ │ 13909: 00d9b268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_BUFS_THREAD_START_EVENT │ │ │ │ - 13910: 006e5514 80 FUNC GLOBAL DEFAULT 12 virtio_queue_set_shadow_avail_idx │ │ │ │ + 13910: 006e555c 80 FUNC GLOBAL DEFAULT 12 virtio_queue_set_shadow_avail_idx │ │ │ │ 13911: 00dc8c28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_RAM_BLOCK_ADDED_DSTATE │ │ │ │ - 13912: 007e6aa0 232 FUNC GLOBAL DEFAULT 12 bdrv_parse_discard_flags │ │ │ │ + 13912: 007e6ae8 232 FUNC GLOBAL DEFAULT 12 bdrv_parse_discard_flags │ │ │ │ 13913: 00608008 96 FUNC GLOBAL DEFAULT 12 helper_vwsub_vv_b │ │ │ │ - 13914: 006a6504 436 FUNC GLOBAL DEFAULT 12 helper_vaesz_vs │ │ │ │ + 13914: 006a654c 436 FUNC GLOBAL DEFAULT 12 helper_vaesz_vs │ │ │ │ 13915: 002a6a48 172 FUNC GLOBAL DEFAULT 12 helper_gvec_shr16v │ │ │ │ - 13916: 008dd3d8 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckMode │ │ │ │ - 13917: 0081773c 204 FUNC GLOBAL DEFAULT 12 blk_add_aio_context_notifier │ │ │ │ + 13916: 008dd420 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckMode │ │ │ │ + 13917: 00817784 204 FUNC GLOBAL DEFAULT 12 blk_add_aio_context_notifier │ │ │ │ 13918: 00dc7806 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_SELECT_DSTATE │ │ │ │ 13919: 00d956e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ASQADDR_HI_EVENT │ │ │ │ 13920: 005aed84 348 FUNC GLOBAL DEFAULT 12 replay_reverse_continue │ │ │ │ - 13921: 00813508 268 FUNC GLOBAL DEFAULT 12 blk_new │ │ │ │ + 13921: 00813550 268 FUNC GLOBAL DEFAULT 12 blk_new │ │ │ │ 13922: 00608068 96 FUNC GLOBAL DEFAULT 12 helper_vwsub_vv_h │ │ │ │ 13923: 00d96824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_REALIZE_TYPE_EVENT │ │ │ │ 13924: 00d958f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_DESCR_LIST_EVENT │ │ │ │ 13925: 00dc8202 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_GL_GFX_SWITCH_DSTATE │ │ │ │ 13926: 00dc79aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_CONFIG_DSTATE │ │ │ │ 13927: 00d96fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_EVENT │ │ │ │ 13928: 00d90e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IAR1_READ_EVENT │ │ │ │ 13929: 00514a30 8 FUNC GLOBAL DEFAULT 12 qemu_cpu_is_self │ │ │ │ 13930: 00332000 220 FUNC GLOBAL DEFAULT 12 load_targphys_hex_as │ │ │ │ 13931: 00da15a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_YANK_EVENT │ │ │ │ 13932: 00cf0874 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmslt_vx_b │ │ │ │ - 13933: 006d48d0 224 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_finalize │ │ │ │ + 13933: 006d4918 224 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_finalize │ │ │ │ 13934: 00cf06e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmslt_vx_d │ │ │ │ - 13935: 008d81a0 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap │ │ │ │ + 13935: 008d81e8 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap │ │ │ │ 13936: 006080c8 96 FUNC GLOBAL DEFAULT 12 helper_vwsub_vv_w │ │ │ │ 13937: 00cf07f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmslt_vx_h │ │ │ │ 13938: 00cb26bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr16i │ │ │ │ 13939: 00d9c1b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_CALL_EVENT │ │ │ │ 13940: 0029de38 424 FUNC GLOBAL DEFAULT 12 float128_maximum_number │ │ │ │ 13941: 00d9c430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_LISTEN_EVENT │ │ │ │ 13942: 00545278 20 FUNC GLOBAL DEFAULT 12 cpr_get_incoming_mode │ │ │ │ - 13943: 008e372c 296 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor_members │ │ │ │ - 13944: 008a6764 168 FUNC GLOBAL DEFAULT 12 luring_attach_aio_context │ │ │ │ + 13943: 008e3774 296 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor_members │ │ │ │ + 13944: 008a67ac 168 FUNC GLOBAL DEFAULT 12 luring_attach_aio_context │ │ │ │ 13945: 00cb0220 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus8 │ │ │ │ 13946: 00dc7c30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_DEVICE_CONFIG_STATE_DSTATE │ │ │ │ 13947: 0052d81c 196 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove_all │ │ │ │ - 13948: 00911db0 312 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo │ │ │ │ + 13948: 00911df8 312 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo │ │ │ │ 13949: 00d9e59c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANNOUNCE_SELF_ITER_EVENT │ │ │ │ 13950: 00dc7c6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_AVAILABLE_DSTATE │ │ │ │ 13951: 00da1d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_ENUM_EVENT │ │ │ │ - 13952: 007aff8c 388 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full │ │ │ │ + 13952: 007affd4 388 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full │ │ │ │ 13953: 00d8d0cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_CODEC_WRITE_EVENT │ │ │ │ 13954: 00dc80d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_QUEUE_PAGES_DSTATE │ │ │ │ 13955: 00d90908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_WRITE_EVENT │ │ │ │ 13956: 00d04824 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_gvma_tlb_flush │ │ │ │ 13957: 00dc77bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_RX_DSTATE │ │ │ │ 13958: 00dc6baa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_WRITE_DSTATE │ │ │ │ 13959: 00d9fb9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ 13960: 00cb1e7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr16v │ │ │ │ - 13961: 006d49b0 3164 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_setup │ │ │ │ + 13961: 006d49f8 3164 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_setup │ │ │ │ 13962: 00c87bc8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_off_auto_pcibar │ │ │ │ 13963: 00cf076c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmslt_vx_w │ │ │ │ 13964: 00dc83f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_MERGE_DSTATE │ │ │ │ 13965: 00dc7618 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_INVALID_WRITE_DSTATE │ │ │ │ 13966: 00521f60 588 FUNC GLOBAL DEFAULT 12 runstate_set │ │ │ │ - 13967: 009cbfd8 8 FUNC GLOBAL DEFAULT 12 trace_init_backends │ │ │ │ + 13967: 009cc020 8 FUNC GLOBAL DEFAULT 12 trace_init_backends │ │ │ │ 13968: 00d9dab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RATE_LIMIT_PRE_EVENT │ │ │ │ 13969: 00dc85f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_IOTHREADS_DSTATE │ │ │ │ 13970: 00d8e758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_VRAM_READ_EVENT │ │ │ │ 13971: 00d93498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_UPDATE_RX_IRQ_EVENT │ │ │ │ 13972: 00381970 428 FUNC GLOBAL DEFAULT 12 ahci_reset │ │ │ │ 13973: 00d99fc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_ENTER_EVENT │ │ │ │ 13974: 00da1fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_UNREGISTER_MEMORY_FAILED_EVENT │ │ │ │ 13975: 00dc8462 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_CHANGE_DSTATE │ │ │ │ - 13976: 009b971c 524 FUNC GLOBAL DEFAULT 12 socket_address_flatten │ │ │ │ + 13976: 009b9764 524 FUNC GLOBAL DEFAULT 12 socket_address_flatten │ │ │ │ 13977: 005a1844 84 FUNC GLOBAL DEFAULT 12 vhost_user_save_acked_features │ │ │ │ - 13978: 009d7930 228 FUNC GLOBAL DEFAULT 12 vduse_dev_update_config │ │ │ │ + 13978: 009d7978 228 FUNC GLOBAL DEFAULT 12 vduse_dev_update_config │ │ │ │ 13979: 00d8c3e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_PASSTHROUGH_HANDLE_REQUEST_EVENT │ │ │ │ 13980: 002b0134 196 FUNC GLOBAL DEFAULT 12 qemu_clipboard_set_data │ │ │ │ 13981: 00dc79bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_COMPLETE_DSTATE │ │ │ │ 13982: 00d99118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_FLAG_NOT_WRITABLE_EVENT │ │ │ │ - 13983: 0096758c 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeOptions │ │ │ │ + 13983: 009675d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeOptions │ │ │ │ 13984: 00dc6cd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_INTERRUPT_PEER_DSTATE │ │ │ │ - 13985: 0079a93c 116 FUNC GLOBAL DEFAULT 12 tcg_gen_or_vec │ │ │ │ + 13985: 0079a984 116 FUNC GLOBAL DEFAULT 12 tcg_gen_or_vec │ │ │ │ 13986: 002b9488 308 FUNC GLOBAL DEFAULT 12 qemu_input_queue_abs │ │ │ │ 13987: 00d9b258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_BUFS_THREAD_END_EVENT │ │ │ │ 13988: 00568ef8 536 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_advise │ │ │ │ 13989: 00d9b678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_PROBE_EVENT │ │ │ │ 13990: 0051bdb4 408 FUNC GLOBAL DEFAULT 12 qdev_set_id │ │ │ │ - 13991: 00715654 36 FUNC GLOBAL DEFAULT 12 cpu_get_address_space │ │ │ │ + 13991: 0071569c 36 FUNC GLOBAL DEFAULT 12 cpu_get_address_space │ │ │ │ 13992: 00cb6f70 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxw_le │ │ │ │ 13993: 002ff5f8 136 FUNC GLOBAL DEFAULT 12 aml_refof │ │ │ │ 13994: 00534a80 44 FUNC GLOBAL DEFAULT 12 host_memory_backend_get_name │ │ │ │ 13995: 00dc7b12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EXIT_DSTATE │ │ │ │ 13996: 00dbeb3c 4 OBJECT GLOBAL DEFAULT 25 tcg_splitwx_diff │ │ │ │ 13997: 00dc7e6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_SECTION_DSTATE │ │ │ │ 13998: 00d8c594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SETATTR_RETURN_EVENT │ │ │ │ 13999: 00dc8bc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_NULL_DSTATE │ │ │ │ 14000: 00da0b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 14001: 00d97c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_BUS_DRAINED_END_EVENT │ │ │ │ 14002: 00d98c50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_EVENT │ │ │ │ - 14003: 0098f0ac 156 FUNC GLOBAL DEFAULT 12 aio_pending │ │ │ │ + 14003: 0098f0f4 156 FUNC GLOBAL DEFAULT 12 aio_pending │ │ │ │ 14004: 00d97b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_WRITE_EVENT │ │ │ │ 14005: 00d96bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_CALL_EVENT │ │ │ │ 14006: 00dc7b1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_QUEUE_DSTATE │ │ │ │ 14007: 00501b00 140 FUNC GLOBAL DEFAULT 12 audio_define │ │ │ │ 14008: 00dc61f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_CREATE_OPTS_DSTATE │ │ │ │ 14009: 00dc74e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_DSTATE │ │ │ │ - 14010: 009a263c 216 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse │ │ │ │ + 14010: 009a2684 216 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse │ │ │ │ 14011: 002ed050 112 FUNC GLOBAL DEFAULT 12 pdu_alloc │ │ │ │ 14012: 00dc85d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ADD_FD_DSTATE │ │ │ │ 14013: 00dc69c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BADMAP_DSTATE │ │ │ │ 14014: 00d9fe3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_COMMIT_EVENT │ │ │ │ 14015: 00dc8c10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_MAP_BAR_DSTATE │ │ │ │ 14016: 00d96854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_BLOCKSIZE_EVENT │ │ │ │ 14017: 00dc7f50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FD_OUTGOING_DSTATE │ │ │ │ 14018: 00dc6fc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ATTACH_EBPF_DSTATE │ │ │ │ 14019: 00dc7b3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_MMIO_WRITEW_DSTATE │ │ │ │ 14020: 00dc653a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_RCANCEL_DSTATE │ │ │ │ - 14021: 00798bac 64 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl8i_i32 │ │ │ │ + 14021: 00798bf4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl8i_i32 │ │ │ │ 14022: 005abad8 212 FUNC GLOBAL DEFAULT 12 replay_save_instructions │ │ │ │ 14023: 00393748 108 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_correctable_error │ │ │ │ 14024: 00d9de00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_COMPLETE_EVENT │ │ │ │ 14025: 0055de94 208 FUNC GLOBAL DEFAULT 12 qmp_query_migrate_capabilities │ │ │ │ 14026: 00d8ca40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_INFO_EVENT │ │ │ │ 14027: 00cb7498 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminw_le │ │ │ │ 14028: 00d8f884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_EVENT │ │ │ │ 14029: 00d90b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_BADREAD_EVENT │ │ │ │ 14030: 00dc8c78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_MOVE_EMPTY_DSTATE │ │ │ │ - 14031: 009a58ac 60 FUNC GLOBAL DEFAULT 12 qdist_xmax │ │ │ │ + 14031: 009a58f4 60 FUNC GLOBAL DEFAULT 12 qdist_xmax │ │ │ │ 14032: 00dc72c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_SIZE_DSTATE │ │ │ │ 14033: 00dc63fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_UNKNOWN_ERROR_DSTATE │ │ │ │ - 14034: 0071be00 124 FUNC GLOBAL DEFAULT 12 address_space_cache_invalidate │ │ │ │ - 14035: 0072fd70 40 FUNC GLOBAL DEFAULT 12 accel_cpu_instance_init │ │ │ │ + 14034: 0071be48 124 FUNC GLOBAL DEFAULT 12 address_space_cache_invalidate │ │ │ │ + 14035: 0072fdb8 40 FUNC GLOBAL DEFAULT 12 accel_cpu_instance_init │ │ │ │ 14036: 00dc629e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DONE_REQ_DSTATE │ │ │ │ 14037: 0058c8a4 188 FUNC GLOBAL DEFAULT 12 hmp_netdev_del │ │ │ │ 14038: 0055b4b4 80 FUNC GLOBAL DEFAULT 12 multifd_device_state_supported │ │ │ │ 14039: 00ce7898 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgather_vv_b │ │ │ │ - 14040: 0088d1e8 68 FUNC GLOBAL DEFAULT 12 qed_read_l1_table_sync │ │ │ │ + 14040: 0088d230 68 FUNC GLOBAL DEFAULT 12 qed_read_l1_table_sync │ │ │ │ 14041: 00dc638e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_ASYNC_DSTATE │ │ │ │ 14042: 00ce770c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgather_vv_d │ │ │ │ 14043: 00d9be10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_UPDATE_PAGE_SIZE_MASK_EVENT │ │ │ │ 14044: 00d8a818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_APPEND_COMPLETE_EVENT │ │ │ │ 14045: 00d99f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_OTHER_SPEED_CONFIG_EVENT │ │ │ │ - 14046: 009063e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOpenOptions │ │ │ │ + 14046: 00906428 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOpenOptions │ │ │ │ 14047: 00da0768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_IRQ_EVENT │ │ │ │ 14048: 00292f74 412 FUNC GLOBAL DEFAULT 12 floatx80_round_to_int │ │ │ │ - 14049: 008ead7c 400 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_REPORT_BAD_arg_members │ │ │ │ + 14049: 008eadc4 400 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_REPORT_BAD_arg_members │ │ │ │ 14050: 00ce7814 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgather_vv_h │ │ │ │ 14051: 00505698 228 FUNC GLOBAL DEFAULT 12 hmp_ringbuf_write │ │ │ │ 14052: 00dc7de4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_POPPED_DSTATE │ │ │ │ 14053: 00295430 252 FUNC GLOBAL DEFAULT 12 float32_to_int32_round_to_zero │ │ │ │ 14054: 00dc612c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_COMPLETE_DSTATE │ │ │ │ 14055: 00dc6a84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_WRITE_KEYBOARD_DSTATE │ │ │ │ 14056: 00dc7626 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_READ_UNKNOWN_DSTATE │ │ │ │ - 14057: 009bc6a8 112 FUNC GLOBAL DEFAULT 12 hbitmap_reset_all │ │ │ │ + 14057: 009bc6f0 112 FUNC GLOBAL DEFAULT 12 hbitmap_reset_all │ │ │ │ 14058: 00435138 416 FUNC GLOBAL DEFAULT 12 scsi_req_build_sense │ │ │ │ 14059: 00d9c5ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_START_EVENT │ │ │ │ 14060: 00c808c8 12 OBJECT GLOBAL DEFAULT 21 BlockdevVmdkSubformat_lookup │ │ │ │ 14061: 002fcb24 1120 FUNC GLOBAL DEFAULT 12 aml_gpio_int │ │ │ │ 14062: 00dc6446 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_DELAYED_DSTATE │ │ │ │ 14063: 00dc76b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_COMPLETE_DSTATE │ │ │ │ 14064: 00dc77d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_TX_APPEND_FF_DSTATE │ │ │ │ 14065: 00dc6e9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_DIAG_MEM_READB_DSTATE │ │ │ │ 14066: 00d923fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_RPM_EVENT │ │ │ │ - 14067: 0095acac 92 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfo │ │ │ │ - 14068: 008afbb0 552 FUNC GLOBAL DEFAULT 12 blk_ioctl │ │ │ │ - 14069: 007dcefc 16 FUNC GLOBAL DEFAULT 12 qmp_query_named_block_nodes │ │ │ │ + 14067: 0095acf4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfo │ │ │ │ + 14068: 008afbf8 552 FUNC GLOBAL DEFAULT 12 blk_ioctl │ │ │ │ + 14069: 007dcf44 16 FUNC GLOBAL DEFAULT 12 qmp_query_named_block_nodes │ │ │ │ 14070: 00dc6a00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_HOST_DEFAULT_DSTATE │ │ │ │ 14071: 00dc7b04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_DOORBELL_READ_DSTATE │ │ │ │ 14072: 00dc7ea8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_GPIO_READ_DSTATE │ │ │ │ 14073: 00d91cdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_UPDATE_DATA_OUT_EVENT │ │ │ │ - 14074: 009a29cc 4 FUNC GLOBAL DEFAULT 12 qemu_getauxval │ │ │ │ + 14074: 009a2a14 4 FUNC GLOBAL DEFAULT 12 qemu_getauxval │ │ │ │ 14075: 00297720 248 FUNC GLOBAL DEFAULT 12 float16_to_uint8 │ │ │ │ - 14076: 00801f5c 232 FUNC GLOBAL DEFAULT 12 replication_do_checkpoint_all │ │ │ │ + 14076: 00801fa4 232 FUNC GLOBAL DEFAULT 12 replication_do_checkpoint_all │ │ │ │ 14077: 00dc85f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_NAME_DSTATE │ │ │ │ 14078: 00ce7790 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgather_vv_w │ │ │ │ 14079: 00d97a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_MAP_FAILED_EVENT │ │ │ │ 14080: 00dc7804 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_DESELECT_DSTATE │ │ │ │ 14081: 005a4b88 60 FUNC GLOBAL DEFAULT 12 tap_probe_has_ufo │ │ │ │ 14082: 00d8e428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_COMMON_INIT_EVENT │ │ │ │ 14083: 00d9b748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BAR4_PROBE_EVENT │ │ │ │ - 14084: 00755334 208 FUNC GLOBAL DEFAULT 12 qdev_init_clocks │ │ │ │ + 14084: 0075537c 208 FUNC GLOBAL DEFAULT 12 qdev_init_clocks │ │ │ │ 14085: 00da1380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_ACTION_EVENT │ │ │ │ 14086: 00d9aa90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_SKIP_ASYNC_EVENT │ │ │ │ - 14087: 009aafa4 316 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_main │ │ │ │ + 14087: 009aafec 316 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_main │ │ │ │ 14088: 00dc7d30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CHECK_AF_FLR_DSTATE │ │ │ │ 14089: 00dc7b26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_BABBLE_DSTATE │ │ │ │ 14090: 00dc81b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANNOUNCE_SELF_ITER_DSTATE │ │ │ │ 14091: 00dc7e1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DUMP_CONFIG_DSTATE │ │ │ │ 14092: 00dc7962 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_COMPLETE_REQ_DSTATE │ │ │ │ - 14093: 00778244 76 FUNC GLOBAL DEFAULT 12 tcg_constant_i32 │ │ │ │ + 14093: 0077828c 76 FUNC GLOBAL DEFAULT 12 tcg_constant_i32 │ │ │ │ 14094: 0040afa4 88 FUNC GLOBAL DEFAULT 12 nvme_attach_ns │ │ │ │ - 14095: 0094ec98 216 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress_members │ │ │ │ + 14095: 0094ece0 216 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress_members │ │ │ │ 14096: 00dc6a5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_BUS_EXEC_CMD_DSTATE │ │ │ │ - 14097: 006c8ea0 160 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_fw_dev_path │ │ │ │ + 14097: 006c8ee8 160 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_fw_dev_path │ │ │ │ 14098: 004145a8 80 FUNC GLOBAL DEFAULT 12 fw_cfg_init_mem │ │ │ │ 14099: 00d96864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_EVENT │ │ │ │ 14100: 00dc7d3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_WRITE_CONFIG_DSTATE │ │ │ │ 14101: 005172a8 144 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_stop │ │ │ │ 14102: 00dc778a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ADMA_LOOP_DSTATE │ │ │ │ - 14103: 009b35a4 272 FUNC GLOBAL DEFAULT 12 yield_until_fd_readable │ │ │ │ + 14103: 009b35ec 272 FUNC GLOBAL DEFAULT 12 yield_until_fd_readable │ │ │ │ 14104: 00c813dc 12 OBJECT GLOBAL DEFAULT 21 TimeUnit_lookup │ │ │ │ - 14105: 0096b5c8 156 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo_members │ │ │ │ + 14105: 0096b610 156 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo_members │ │ │ │ 14106: 005236f0 4 FUNC GLOBAL DEFAULT 12 qemu_remove_exit_notifier │ │ │ │ 14107: 00570e04 156 FUNC GLOBAL DEFAULT 12 migration_threads_remove │ │ │ │ - 14108: 009bc9d4 288 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_finish │ │ │ │ + 14108: 009bca1c 288 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_finish │ │ │ │ 14109: 00da1de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_CHECK_LIST_EVENT │ │ │ │ 14110: 00c7d5ec 2280 OBJECT GLOBAL DEFAULT 21 tcg_op_defs │ │ │ │ - 14111: 009a0dfc 132 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict │ │ │ │ + 14111: 009a0e44 132 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict │ │ │ │ 14112: 00d8de08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_READ_EVENT │ │ │ │ 14113: 005af190 120 FUNC GLOBAL DEFAULT 12 semihosting_get_cmdline │ │ │ │ - 14114: 0086c0f8 316 FUNC GLOBAL DEFAULT 12 throttle_group_incref │ │ │ │ + 14114: 0086c140 316 FUNC GLOBAL DEFAULT 12 throttle_group_incref │ │ │ │ 14115: 00dc7c72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_REGISTER_DSTATE │ │ │ │ 14116: 00da0858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMDEV_EVENT │ │ │ │ - 14117: 0077d8d0 16 FUNC GLOBAL DEFAULT 12 tcg_gen_mb │ │ │ │ + 14117: 0077d918 16 FUNC GLOBAL DEFAULT 12 tcg_gen_mb │ │ │ │ 14118: 00d9f6b0 36 OBJECT GLOBAL DEFAULT 24 target_riscv_trace_events │ │ │ │ 14119: 002b182c 500 FUNC GLOBAL DEFAULT 12 console_handle_touch_event │ │ │ │ 14120: 00dc8494 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_CORRECTABLE_ERROR_DSTATE │ │ │ │ 14121: 00d9b098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_STATE_PENDING_EXACT_EVENT │ │ │ │ 14122: 00d058a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_l_d │ │ │ │ 14123: 002ac11c 104 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_data │ │ │ │ - 14124: 007487a0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_be │ │ │ │ + 14124: 007487e8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_be │ │ │ │ 14125: 0062b024 492 FUNC GLOBAL DEFAULT 12 helper_vfwmsac_vv_h │ │ │ │ 14126: 00da21ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_UNLOCK_ATTEMPT_EVENT │ │ │ │ 14127: 00dc842a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_SYNC_DSTATE │ │ │ │ - 14128: 00940a64 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThreadContextProperties │ │ │ │ + 14128: 00940aac 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThreadContextProperties │ │ │ │ 14129: 00d05694 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_l_h │ │ │ │ 14130: 002a3760 40 FUNC GLOBAL DEFAULT 12 helper_sar_i64 │ │ │ │ 14131: 00dc8616 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_OBJECT_ADD_DSTATE │ │ │ │ - 14132: 00965fc4 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroupList │ │ │ │ + 14132: 0096600c 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroupList │ │ │ │ 14133: 00d90e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IAR0_READ_EVENT │ │ │ │ 14134: 00d97384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_RAISE_DRQ_EVENT │ │ │ │ 14135: 005fb06c 112 FUNC GLOBAL DEFAULT 12 helper_vle64_v_mask │ │ │ │ 14136: 00c7e924 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_bitmap │ │ │ │ - 14137: 006ee5fc 272 FUNC GLOBAL DEFAULT 12 vhost_backend_update_device_iotlb │ │ │ │ - 14138: 00816630 332 FUNC GLOBAL DEFAULT 12 blk_co_pread │ │ │ │ - 14139: 0077752c 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_ptr │ │ │ │ + 14137: 006ee644 272 FUNC GLOBAL DEFAULT 12 vhost_backend_update_device_iotlb │ │ │ │ + 14138: 00816678 332 FUNC GLOBAL DEFAULT 12 blk_co_pread │ │ │ │ + 14139: 00777574 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_ptr │ │ │ │ 14140: 00d8d824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_WRITE_EVENT │ │ │ │ 14141: 00dc6192 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_BINARYREPLY_DSTATE │ │ │ │ - 14142: 008fd4a8 932 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket_members │ │ │ │ + 14142: 008fd4f0 932 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket_members │ │ │ │ 14143: 00d05ab4 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_l_s │ │ │ │ - 14144: 006a25b4 96 FUNC GLOBAL DEFAULT 12 helper_vrol_vv_b │ │ │ │ + 14144: 006a25fc 96 FUNC GLOBAL DEFAULT 12 helper_vrol_vv_b │ │ │ │ 14145: 00dc810c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_FIELD_EXISTS_DSTATE │ │ │ │ 14146: 00dc82de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_EVENT_EXT_DSTATE │ │ │ │ 14147: 0062b210 492 FUNC GLOBAL DEFAULT 12 helper_vfwmsac_vv_w │ │ │ │ - 14148: 006a26d4 96 FUNC GLOBAL DEFAULT 12 helper_vrol_vv_d │ │ │ │ + 14148: 006a271c 96 FUNC GLOBAL DEFAULT 12 helper_vrol_vv_d │ │ │ │ 14149: 00c6fdf4 52 OBJECT GLOBAL DEFAULT 21 vmstate_ssi_peripheral │ │ │ │ 14150: 00dc85ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CONT_DSTATE │ │ │ │ - 14151: 006a2614 96 FUNC GLOBAL DEFAULT 12 helper_vrol_vv_h │ │ │ │ - 14152: 0090a888 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QCryptoAkCipherOptions_base_members │ │ │ │ + 14151: 006a265c 96 FUNC GLOBAL DEFAULT 12 helper_vrol_vv_h │ │ │ │ + 14152: 0090a8d0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QCryptoAkCipherOptions_base_members │ │ │ │ 14153: 00dc86fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_COMPARISON_DSTATE │ │ │ │ 14154: 00dc8b68 16 OBJECT GLOBAL DEFAULT 25 main_loop_tlg │ │ │ │ - 14155: 008d4ba4 192 FUNC GLOBAL DEFAULT 12 visit_type_MirrorCopyMode │ │ │ │ + 14155: 008d4bec 192 FUNC GLOBAL DEFAULT 12 visit_type_MirrorCopyMode │ │ │ │ 14156: 00dc8256 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_CURSOR_DSTATE │ │ │ │ - 14157: 00904aac 368 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo │ │ │ │ + 14157: 00904af4 368 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo │ │ │ │ 14158: 00d8f854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_SHORT_MAP_EVENT │ │ │ │ - 14159: 00987b74 824 FUNC GLOBAL DEFAULT 12 json_message_process_token │ │ │ │ + 14159: 00987bbc 824 FUNC GLOBAL DEFAULT 12 json_message_process_token │ │ │ │ 14160: 00dc70bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_READ_UNKNOWN_DSTATE │ │ │ │ 14161: 00544260 572 FUNC GLOBAL DEFAULT 12 migration_channel_connect │ │ │ │ 14162: 002a6120 160 FUNC GLOBAL DEFAULT 12 helper_gvec_sar8i │ │ │ │ 14163: 00d9e1f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_COLO_ENABLE_EVENT │ │ │ │ 14164: 00d9c100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NOTIFY_IRQFD_DEFERRED_FN_EVENT │ │ │ │ 14165: 00559b10 128 FUNC GLOBAL DEFAULT 12 multifd_channel_connect │ │ │ │ 14166: 00dc7ad4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_KICK_DSTATE │ │ │ │ 14167: 00dc81dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_NEW_DSTATE │ │ │ │ 14168: 00da0f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COMMAND_LINE_OPTIONS_EVENT │ │ │ │ 14169: 00d94888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_EVENT │ │ │ │ 14170: 00da00ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_REMOVE_EVENT │ │ │ │ - 14171: 0079348c 132 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl8i_i64 │ │ │ │ - 14172: 008ca7dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfo │ │ │ │ + 14171: 007934d4 132 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl8i_i64 │ │ │ │ + 14172: 008ca824 92 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfo │ │ │ │ 14173: 00dc6902 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VALUE_WRITE_DSTATE │ │ │ │ 14174: 00dc6bd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_AP_WRITE_DSTATE │ │ │ │ 14175: 00dc763c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_INVALID_DIR_DSTATE │ │ │ │ 14176: 00417de0 1012 FUNC GLOBAL DEFAULT 12 msix_init │ │ │ │ 14177: 00d8cf6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_RELEASE_EVENT │ │ │ │ 14178: 002d041c 204 FUNC GLOBAL DEFAULT 12 vnc_start_protocol │ │ │ │ 14179: 00dc72e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INSUFF_OPEN_RES_DSTATE │ │ │ │ - 14180: 006a2674 96 FUNC GLOBAL DEFAULT 12 helper_vrol_vv_w │ │ │ │ + 14180: 006a26bc 96 FUNC GLOBAL DEFAULT 12 helper_vrol_vv_w │ │ │ │ 14181: 00dc65d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_TX_XFER_DSTATE │ │ │ │ 14182: 005a4d68 208 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_be │ │ │ │ 14183: 00dc68fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SCRATCH_WRITE_DSTATE │ │ │ │ - 14184: 0096b9c8 208 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel_members │ │ │ │ - 14185: 0096e568 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_send_key_arg_members │ │ │ │ + 14184: 0096ba10 208 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel_members │ │ │ │ + 14185: 0096e5b0 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_send_key_arg_members │ │ │ │ 14186: 00d9d290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_THREAD_ENTRY_EVENT │ │ │ │ 14187: 00dc75ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_READB_DSTATE │ │ │ │ 14188: 00dc75fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_DMA_DSTATE │ │ │ │ 14189: 00415a68 140 FUNC GLOBAL DEFAULT 12 msi_get_message │ │ │ │ 14190: 0052d704 196 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove │ │ │ │ 14191: 002a6c70 168 FUNC GLOBAL DEFAULT 12 helper_gvec_sar8v │ │ │ │ 14192: 00d981a8 208 OBJECT GLOBAL DEFAULT 24 hw_ssi_trace_events │ │ │ │ 14193: 002b5644 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fourcc │ │ │ │ 14194: 005ba21c 456 FUNC GLOBAL DEFAULT 12 riscv_pmu_setup_timer │ │ │ │ - 14195: 007ac398 112 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_watch │ │ │ │ + 14195: 007ac3e0 112 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_watch │ │ │ │ 14196: 00d9bdc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_HOST_RESV_REGIONS_EVENT │ │ │ │ - 14197: 00902af4 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_remove │ │ │ │ - 14198: 00753a50 8 FUNC GLOBAL DEFAULT 12 resettable_cold_reset_fn │ │ │ │ + 14197: 00902b3c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_remove │ │ │ │ + 14198: 00753a98 8 FUNC GLOBAL DEFAULT 12 resettable_cold_reset_fn │ │ │ │ 14199: 00dc625e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_NEED_CHECK_TIMER_CB_DSTATE │ │ │ │ 14200: 00dc64e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READLINK_DSTATE │ │ │ │ - 14201: 0099dac4 80 FUNC GLOBAL DEFAULT 12 qemu_config_parse │ │ │ │ - 14202: 009171c8 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions │ │ │ │ + 14201: 0099db0c 80 FUNC GLOBAL DEFAULT 12 qemu_config_parse │ │ │ │ + 14202: 00917210 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions │ │ │ │ 14203: 00dc721e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_S_RESET_DSTATE │ │ │ │ 14204: 003dd608 4 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_pending │ │ │ │ 14205: 00dc63a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_RUN_DSTATE │ │ │ │ 14206: 0029ce54 304 FUNC GLOBAL DEFAULT 12 uint64_to_bfloat16_scalbn │ │ │ │ 14207: 00303ad4 8 FUNC GLOBAL DEFAULT 12 acpi_builtin │ │ │ │ 14208: 00dc7b88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_UNREALIZE_DSTATE │ │ │ │ 14209: 0038e3a0 216 FUNC GLOBAL DEFAULT 12 hid_set_next_idle │ │ │ │ 14210: 00d9a0b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_GLBREG_READ_EVENT │ │ │ │ - 14211: 0078b8fc 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i64_chk │ │ │ │ - 14212: 00813748 92 FUNC GLOBAL DEFAULT 12 blk_all_next │ │ │ │ - 14213: 00963918 112 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo_members │ │ │ │ + 14211: 0078b944 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i64_chk │ │ │ │ + 14212: 00813790 92 FUNC GLOBAL DEFAULT 12 blk_all_next │ │ │ │ + 14213: 00963960 112 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo_members │ │ │ │ 14214: 00d96cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_WAIT_RESELECT_EVENT │ │ │ │ 14215: 00548dfc 484 FUNC GLOBAL DEFAULT 12 hmp_calc_dirty_rate │ │ │ │ 14216: 00dc5f9c 1 OBJECT GLOBAL DEFAULT 25 qemuio_misalign │ │ │ │ - 14217: 009d08d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtentList │ │ │ │ - 14218: 0098d75c 264 FUNC GLOBAL DEFAULT 12 parse_debug_env │ │ │ │ + 14217: 009d091c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtentList │ │ │ │ + 14218: 0098d7a4 264 FUNC GLOBAL DEFAULT 12 parse_debug_env │ │ │ │ 14219: 00dc7f94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_CLEANUP_RANGE_DSTATE │ │ │ │ 14220: 00da39e8 4 OBJECT GLOBAL DEFAULT 25 xen_xenstore_ops │ │ │ │ 14221: 005b8f48 320 FUNC GLOBAL DEFAULT 12 riscv_cpu_debug_check_watchpoint │ │ │ │ 14222: 00572a10 172 FUNC GLOBAL DEFAULT 12 qmp_query_colo_status │ │ │ │ 14223: 00dc7dc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_PIO_DSTATE │ │ │ │ 14224: 00dc62b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_STREAM_DSTATE │ │ │ │ 14225: 00d947c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_UDP_EVENT │ │ │ │ 14226: 00dc63a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_SOURCE_CANCEL_DSTATE │ │ │ │ - 14227: 0090bd44 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_uncorrectable_errors │ │ │ │ + 14227: 0090bd8c 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_uncorrectable_errors │ │ │ │ 14228: 00d9f214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GL_AREA_CREATE_CONTEXT_EVENT │ │ │ │ - 14229: 0081b110 1260 FUNC GLOBAL DEFAULT 12 block_copy_state_new │ │ │ │ + 14229: 0081b158 1260 FUNC GLOBAL DEFAULT 12 block_copy_state_new │ │ │ │ 14230: 00dc6486 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_SAVING_DSTATE │ │ │ │ - 14231: 00916fec 476 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions_members │ │ │ │ + 14231: 00917034 476 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions_members │ │ │ │ 14232: 00dc8310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_REUSE_DSTATE │ │ │ │ 14233: 00d9d580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_LOOP_EVENT │ │ │ │ 14234: 00d9a800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_ITD_EVENT │ │ │ │ - 14235: 008db1a8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions │ │ │ │ - 14236: 009968ac 224 FUNC GLOBAL DEFAULT 12 module_call_init │ │ │ │ - 14237: 008d54b0 192 FUNC GLOBAL DEFAULT 12 visit_type_NewImageMode │ │ │ │ + 14235: 008db1f0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions │ │ │ │ + 14236: 009968f4 224 FUNC GLOBAL DEFAULT 12 module_call_init │ │ │ │ + 14237: 008d54f8 192 FUNC GLOBAL DEFAULT 12 visit_type_NewImageMode │ │ │ │ 14238: 00dc801e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_STATE_TOO_BIG_DSTATE │ │ │ │ 14239: 005b152c 108 FUNC GLOBAL DEFAULT 12 icount_get_raw │ │ │ │ - 14240: 00984020 152 FUNC GLOBAL DEFAULT 12 qnum_destroy_obj │ │ │ │ + 14240: 00984068 152 FUNC GLOBAL DEFAULT 12 qnum_destroy_obj │ │ │ │ 14241: 00dc7abe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_ENFORCED_LIMIT_DSTATE │ │ │ │ 14242: 002ff680 136 FUNC GLOBAL DEFAULT 12 aml_derefof │ │ │ │ 14243: 005b561c 816 FUNC GLOBAL DEFAULT 12 ebpf_rss_load_fds │ │ │ │ - 14244: 00911bb0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_finalize_arg_members │ │ │ │ - 14245: 00778290 80 FUNC GLOBAL DEFAULT 12 tcg_constant_i64 │ │ │ │ - 14246: 0070c8c4 228 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_and_clear_dirty │ │ │ │ + 14244: 00911bf8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_finalize_arg_members │ │ │ │ + 14245: 007782d8 80 FUNC GLOBAL DEFAULT 12 tcg_constant_i64 │ │ │ │ + 14246: 0070c90c 228 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_and_clear_dirty │ │ │ │ 14247: 00dc8156 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_START_DSTATE │ │ │ │ 14248: 00d8e568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_ACTIVATED_ROWS_EVENT │ │ │ │ 14249: 00ce0074 132 OBJECT GLOBAL DEFAULT 24 helper_info_vle64ff_v │ │ │ │ 14250: 004174f8 40 FUNC GLOBAL DEFAULT 12 msix_uninit_exclusive_bar │ │ │ │ 14251: 002acf94 180 FUNC GLOBAL DEFAULT 12 plugin_unregister_cb__locked │ │ │ │ - 14252: 00793650 188 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl16i_i64 │ │ │ │ + 14252: 00793698 188 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl16i_i64 │ │ │ │ 14253: 00dc7a8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ASYNC_PACKET_COMPLETE_DSTATE │ │ │ │ 14254: 00d91acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_REALIZE_EVENT │ │ │ │ - 14255: 0092bcf0 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfoList │ │ │ │ - 14256: 008cd2a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefOrNull │ │ │ │ + 14255: 0092bd38 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfoList │ │ │ │ + 14256: 008cd2e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefOrNull │ │ │ │ 14257: 002a34d8 28 FUNC GLOBAL DEFAULT 12 tcg_cflags_has │ │ │ │ 14258: 00d9c440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_FOUND_EVENT │ │ │ │ 14259: 00d8f794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_EVENT │ │ │ │ 14260: 00ce7688 132 OBJECT GLOBAL DEFAULT 24 helper_info_vxor_vv_b │ │ │ │ - 14261: 0073f640 180 FUNC GLOBAL DEFAULT 12 cpu_st16_mmu │ │ │ │ + 14261: 0073f688 180 FUNC GLOBAL DEFAULT 12 cpu_st16_mmu │ │ │ │ 14262: 00dc6df4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_SET_FACTOR_DSTATE │ │ │ │ - 14263: 00910860 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMemberList │ │ │ │ + 14263: 009108a8 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMemberList │ │ │ │ 14264: 00d98158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_UPDATE_IRQ_EVENT │ │ │ │ 14265: 00d978f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_COMMAND_COMPLETE_EVENT │ │ │ │ 14266: 00ce74fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vxor_vv_d │ │ │ │ 14267: 00d9d930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_TRANSFERRED_EVENT │ │ │ │ 14268: 00dc795c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_EXEC_SCSI_CMD_DSTATE │ │ │ │ 14269: 00dc861e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_TYPES_DSTATE │ │ │ │ 14270: 00ce7604 132 OBJECT GLOBAL DEFAULT 24 helper_info_vxor_vv_h │ │ │ │ 14271: 00d9e370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_RECV_BITMAP_EVENT │ │ │ │ 14272: 00dc78b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_INVALID_DSTATE │ │ │ │ - 14273: 008a9b50 584 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_sync │ │ │ │ - 14274: 007bee78 56 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_free │ │ │ │ + 14273: 008a9b98 584 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_sync │ │ │ │ + 14274: 007beec0 56 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_free │ │ │ │ 14275: 0052ea90 728 FUNC GLOBAL DEFAULT 12 qemu_fdt_node_unit_path │ │ │ │ - 14276: 0073aa4c 12 FUNC GLOBAL DEFAULT 12 tlb_flush_all_cpus_synced │ │ │ │ + 14276: 0073aa94 12 FUNC GLOBAL DEFAULT 12 tlb_flush_all_cpus_synced │ │ │ │ 14277: 00d8efe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DEBUG_EXEC_STALL_EVENT │ │ │ │ 14278: 00dc7c76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_LISTENER_REGION_ADD_SKIP_DSTATE │ │ │ │ 14279: 00553de0 24 FUNC GLOBAL DEFAULT 12 migration_has_failed │ │ │ │ 14280: 00d9ed54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_UPDATE_EVENT │ │ │ │ 14281: 00c87c68 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_mig_mode │ │ │ │ 14282: 00c6beb4 52 OBJECT GLOBAL DEFAULT 21 vmstate_pcihost │ │ │ │ 14283: 00bd20ac 52 OBJECT GLOBAL DEFAULT 21 vmstate_ipack_device │ │ │ │ 14284: 00ce7580 132 OBJECT GLOBAL DEFAULT 24 helper_info_vxor_vv_w │ │ │ │ - 14285: 009b4b98 68 FUNC GLOBAL DEFAULT 12 thread_pool_set_max_threads │ │ │ │ - 14286: 009bda14 416 FUNC GLOBAL DEFAULT 12 qemu_hexdump │ │ │ │ + 14285: 009b4be0 68 FUNC GLOBAL DEFAULT 12 thread_pool_set_max_threads │ │ │ │ + 14286: 009bda5c 416 FUNC GLOBAL DEFAULT 12 qemu_hexdump │ │ │ │ 14287: 00d903b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_WRITEW_EVENT │ │ │ │ - 14288: 0078ca58 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i64_chk │ │ │ │ + 14288: 0078caa0 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i64_chk │ │ │ │ 14289: 005f968c 112 FUNC GLOBAL DEFAULT 12 helper_vsse8_v │ │ │ │ 14290: 00dc7b4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DMA_ERROR_DSTATE │ │ │ │ - 14291: 0095d0ec 448 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions_members │ │ │ │ - 14292: 007dbb20 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot │ │ │ │ + 14291: 0095d134 448 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions_members │ │ │ │ + 14292: 007dbb68 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot │ │ │ │ 14293: 00d9d1e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_OUTGOING_ERROR_EVENT │ │ │ │ 14294: 00dc78e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_PREPARE_TO_SUSPEND_DSTATE │ │ │ │ 14295: 00d9a6e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_SCHEDULE_STOP_EVENT │ │ │ │ - 14296: 0076d4cc 304 FUNC GLOBAL DEFAULT 12 tcg_code_size │ │ │ │ + 14296: 0076d514 304 FUNC GLOBAL DEFAULT 12 tcg_code_size │ │ │ │ 14297: 00dc777c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_APP_COMMAND_DSTATE │ │ │ │ 14298: 00d9acb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_HEAD_EVENT │ │ │ │ - 14299: 008df1d0 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdImageEncryptionFormat │ │ │ │ - 14300: 007944d8 248 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ptr │ │ │ │ - 14301: 0086a398 676 FUNC GLOBAL DEFAULT 12 bdrv_all_find_vmstate_bs │ │ │ │ - 14302: 00940500 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendShmProperties │ │ │ │ + 14299: 008df218 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdImageEncryptionFormat │ │ │ │ + 14300: 00794520 248 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ptr │ │ │ │ + 14301: 0086a3e0 676 FUNC GLOBAL DEFAULT 12 bdrv_all_find_vmstate_bs │ │ │ │ + 14302: 00940548 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendShmProperties │ │ │ │ 14303: 00dc63d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_REQUEST_DSTATE │ │ │ │ - 14304: 0079ae2c 20 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_vec │ │ │ │ + 14304: 0079ae74 20 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_vec │ │ │ │ 14305: 00cb7ee8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addw_le │ │ │ │ - 14306: 009258d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_COLOStatus │ │ │ │ - 14307: 0082c514 84 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev │ │ │ │ + 14306: 00925918 92 FUNC GLOBAL DEFAULT 12 qapi_free_COLOStatus │ │ │ │ + 14307: 0082c55c 84 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev │ │ │ │ 14308: 00ce017c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vle16ff_v │ │ │ │ 14309: 00dc690c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_KEY_EVENT_DSTATE │ │ │ │ 14310: 00dc679c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_UPDATE_PARAMETERS_DSTATE │ │ │ │ - 14311: 0073ef4c 104 FUNC GLOBAL DEFAULT 12 helper_st16_mmu │ │ │ │ + 14311: 0073ef94 104 FUNC GLOBAL DEFAULT 12 helper_st16_mmu │ │ │ │ 14312: 002ca560 232 FUNC GLOBAL DEFAULT 12 vnc_flush │ │ │ │ 14313: 00d921cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_SET_VCO_MULTIPLIER_EVENT │ │ │ │ 14314: 00dc789e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_SET_CTRL2_DSTATE │ │ │ │ - 14315: 0074dc00 36 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_int32 │ │ │ │ - 14316: 008df110 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthMode │ │ │ │ + 14315: 0074dc48 36 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_int32 │ │ │ │ + 14316: 008df158 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthMode │ │ │ │ 14317: 00569f2c 176 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_prepare │ │ │ │ 14318: 003e29b0 8 FUNC GLOBAL DEFAULT 12 fp_port_get_world │ │ │ │ 14319: 00dc6bf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_DIR_WRITE_DSTATE │ │ │ │ 14320: 00dc803c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_ENTRY_DSTATE │ │ │ │ 14321: 00dc8138 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_CLEANUP_DSTATE │ │ │ │ - 14322: 00964a38 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_ports_arg_members │ │ │ │ + 14322: 00964a80 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_ports_arg_members │ │ │ │ 14323: 00c8104c 12 OBJECT GLOBAL DEFAULT 21 QCryptoSecretFormat_lookup │ │ │ │ - 14324: 008a7f04 248 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_clear │ │ │ │ - 14325: 00974e30 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_mice │ │ │ │ + 14324: 008a7f4c 248 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_clear │ │ │ │ + 14325: 00974e78 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_mice │ │ │ │ 14326: 00d91f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_WRITE_EVENT │ │ │ │ 14327: 00d8aac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CMD_MAP_QIOV_IOV_EVENT │ │ │ │ 14328: 00463214 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_init_endianness │ │ │ │ 14329: 00d9de40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_RELOAD_BEGIN_EVENT │ │ │ │ 14330: 00cbdf8c 9 OBJECT GLOBAL DEFAULT 24 WC_CONFIG_STRING │ │ │ │ - 14331: 007c5f60 52 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_supports │ │ │ │ + 14331: 007c5fa8 52 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_supports │ │ │ │ 14332: 00dc6ee2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_WRITE_DSTATE │ │ │ │ 14333: 00d9e7c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SUBPAGE_WRITE_EVENT │ │ │ │ 14334: 0041e8f0 208 FUNC GLOBAL DEFAULT 12 pci_vga_init │ │ │ │ 14335: 00dc690e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_MOUSE_EVENT_DSTATE │ │ │ │ 14336: 00d8e958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_MEMSLOTS_EVENT │ │ │ │ 14337: 00463228 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_config_reply_endianness │ │ │ │ 14338: 00c81b5c 12 OBJECT GLOBAL DEFAULT 21 TpmModel_lookup │ │ │ │ 14339: 00569eb8 116 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_guest_unplug_pending │ │ │ │ 14340: 00601818 660 FUNC GLOBAL DEFAULT 12 helper_vsxei8_64_v │ │ │ │ - 14341: 00714f98 1052 FUNC GLOBAL DEFAULT 12 address_space_translate_for_iotlb │ │ │ │ + 14341: 00714fe0 1052 FUNC GLOBAL DEFAULT 12 address_space_translate_for_iotlb │ │ │ │ 14342: 00d8c804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_STAT_RETURN_EVENT │ │ │ │ 14343: 00d95454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_CMB_NOT_ENABLED_EVENT │ │ │ │ 14344: 00d97494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_ARRIVED_EVENT │ │ │ │ 14345: 00d8acf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_START_NEED_CHECK_TIMER_EVENT │ │ │ │ 14346: 00dc8086 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_TERMINATE_THREADS_DSTATE │ │ │ │ - 14347: 008d02e8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo │ │ │ │ + 14347: 008d0330 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo │ │ │ │ 14348: 002fabc8 556 FUNC GLOBAL DEFAULT 12 aml_append │ │ │ │ 14349: 0061b694 96 FUNC GLOBAL DEFAULT 12 helper_vmacc_vx_b │ │ │ │ 14350: 0055d76c 64 FUNC GLOBAL DEFAULT 12 migrate_tls │ │ │ │ - 14351: 0070dadc 96 FUNC GLOBAL DEFAULT 12 memory_region_set_enabled │ │ │ │ + 14351: 0070db24 96 FUNC GLOBAL DEFAULT 12 memory_region_set_enabled │ │ │ │ 14352: 0061b7b4 96 FUNC GLOBAL DEFAULT 12 helper_vmacc_vx_d │ │ │ │ 14353: 00cb56b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchl_be │ │ │ │ 14354: 00d8ded8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_WRITEB_CTRL_EVENT │ │ │ │ - 14355: 0099402c 264 FUNC GLOBAL DEFAULT 12 qemu_cond_init │ │ │ │ - 14356: 008bcc4c 180 FUNC GLOBAL DEFAULT 12 qmp_query_chardev_backends │ │ │ │ - 14357: 00751180 8 FUNC GLOBAL DEFAULT 12 qdev_get_parent_bus │ │ │ │ + 14355: 00994074 264 FUNC GLOBAL DEFAULT 12 qemu_cond_init │ │ │ │ + 14356: 008bcc94 180 FUNC GLOBAL DEFAULT 12 qmp_query_chardev_backends │ │ │ │ + 14357: 007511c8 8 FUNC GLOBAL DEFAULT 12 qdev_get_parent_bus │ │ │ │ 14358: 00da09e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MACHINES_EVENT │ │ │ │ 14359: 0061b6f4 96 FUNC GLOBAL DEFAULT 12 helper_vmacc_vx_h │ │ │ │ - 14360: 009b20c8 120 FUNC GLOBAL DEFAULT 12 qemu_coroutine_dec_pool_size │ │ │ │ - 14361: 00822d04 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_first │ │ │ │ + 14360: 009b2110 120 FUNC GLOBAL DEFAULT 12 qemu_coroutine_dec_pool_size │ │ │ │ + 14361: 00822d4c 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_first │ │ │ │ 14362: 002a3da8 164 FUNC GLOBAL DEFAULT 12 helper_gvec_adds8 │ │ │ │ - 14363: 0095f178 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions │ │ │ │ - 14364: 00b9a2d8 3 OBJECT GLOBAL DEFAULT 14 sense_code_SAVING_PARAMS_NOT_SUPPORTED │ │ │ │ - 14365: 0094cec8 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_panicked │ │ │ │ + 14363: 0095f1c0 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions │ │ │ │ + 14364: 00b9a330 3 OBJECT GLOBAL DEFAULT 14 sense_code_SAVING_PARAMS_NOT_SUPPORTED │ │ │ │ + 14365: 0094cf10 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_panicked │ │ │ │ 14366: 00dc6f48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_DESC_READ_DSTATE │ │ │ │ 14367: 00dc7f9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_SOURCE_INIT_DSTATE │ │ │ │ 14368: 00dc82be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_DISCONNECT_START_DSTATE │ │ │ │ 14369: 00d95dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_READ_EVENT │ │ │ │ 14370: 0025c4f8 32 FUNC GLOBAL DEFAULT 12 gdb_syscall_reset │ │ │ │ 14371: 00dc7706 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_PROCESS_SCSI_IO_REQUEST_DSTATE │ │ │ │ 14372: 00d99aa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_DATA_EVENT │ │ │ │ 14373: 00dc665a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_BLOCKDEV_DEL_DSTATE │ │ │ │ 14374: 002ffb24 188 FUNC GLOBAL DEFAULT 12 aml_alias │ │ │ │ - 14375: 0075a940 204 FUNC GLOBAL DEFAULT 12 object_property_set_default_str │ │ │ │ - 14376: 00b84f08 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUTS │ │ │ │ + 14375: 0075a988 204 FUNC GLOBAL DEFAULT 12 object_property_set_default_str │ │ │ │ + 14376: 00b84f58 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUTS │ │ │ │ 14377: 0061b754 96 FUNC GLOBAL DEFAULT 12 helper_vmacc_vx_w │ │ │ │ 14378: 00dc74b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_COMMAND_COMPLETE_NOIO_DSTATE │ │ │ │ 14379: 00570c54 92 FUNC GLOBAL DEFAULT 12 migration_tls_channel_end │ │ │ │ 14380: 00ce605c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei8_64_v │ │ │ │ - 14381: 0074f13c 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint16 │ │ │ │ + 14381: 0074f184 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint16 │ │ │ │ 14382: 00d967e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_IOCTL_SGIO_DONE_EVENT │ │ │ │ 14383: 00dc7778 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_POWERUP_DSTATE │ │ │ │ - 14384: 0093a8e4 1248 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions_members │ │ │ │ + 14384: 0093a92c 1248 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions_members │ │ │ │ 14385: 00546544 308 FUNC GLOBAL DEFAULT 12 cpu_throttle_dirty_sync_timer │ │ │ │ 14386: 00d8aec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PWRITE_ZEROES_START_REQ_EVENT │ │ │ │ 14387: 00c81874 12 OBJECT GLOBAL DEFAULT 21 WatchdogAction_lookup │ │ │ │ - 14388: 009264e0 328 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats │ │ │ │ + 14388: 00926528 328 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats │ │ │ │ 14389: 00da09f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPUS_FAST_EVENT │ │ │ │ 14390: 00cf62b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwadd_wv_h │ │ │ │ 14391: 005b1644 80 FUNC GLOBAL DEFAULT 12 icount_to_ns │ │ │ │ 14392: 00d990a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_SQID_EVENT │ │ │ │ 14393: 00dc7834 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_INVALID_HPET_CFG_DSTATE │ │ │ │ - 14394: 007a3b28 360 FUNC GLOBAL DEFAULT 12 qemu_peek_buffer │ │ │ │ + 14394: 007a3b70 360 FUNC GLOBAL DEFAULT 12 qemu_peek_buffer │ │ │ │ 14395: 00508a2c 196 FUNC GLOBAL DEFAULT 12 v9fs_string_sprintf │ │ │ │ - 14396: 0096959c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptions │ │ │ │ + 14396: 009695e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptions │ │ │ │ 14397: 00dc6a42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_ADDR_READ_DSTATE │ │ │ │ 14398: 00cbdd88 8 OBJECT GLOBAL DEFAULT 24 mixeng_conv_float │ │ │ │ 14399: 00dc75d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SELATN_DSTATE │ │ │ │ - 14400: 008066f4 1944 FUNC GLOBAL DEFAULT 12 nbd_init │ │ │ │ + 14400: 0080673c 1944 FUNC GLOBAL DEFAULT 12 nbd_init │ │ │ │ 14401: 00dc6e4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_SET_COUNTER_DSTATE │ │ │ │ 14402: 00d9a850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_FIELDS_EVENT │ │ │ │ 14403: 00dc7484 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_ATS_INVAL_DSTATE │ │ │ │ 14404: 00dc8c14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_WRITE_CONFIG_DSTATE │ │ │ │ 14405: 00dc60d9 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_cxl_c │ │ │ │ 14406: 00d99268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_SENDBACK_REQ_EVENT │ │ │ │ - 14407: 008bcde8 204 FUNC GLOBAL DEFAULT 12 qemu_chardev_new │ │ │ │ + 14407: 008bce30 204 FUNC GLOBAL DEFAULT 12 qemu_chardev_new │ │ │ │ 14408: 00dc6ec4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_SELECT_DSTATE │ │ │ │ 14409: 004317dc 2544 FUNC GLOBAL DEFAULT 12 acpi_dsdt_add_gpex │ │ │ │ 14410: 00d93be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_UNFINISHED_EVENT │ │ │ │ - 14411: 009a587c 48 FUNC GLOBAL DEFAULT 12 qdist_xmin │ │ │ │ + 14411: 009a58c4 48 FUNC GLOBAL DEFAULT 12 qdist_xmin │ │ │ │ 14412: 00307b04 1476 FUNC GLOBAL DEFAULT 12 build_erst │ │ │ │ 14413: 00dc8598 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SAVE_DEVICES_STATE_DSTATE │ │ │ │ 14414: 00cf622c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwadd_wv_w │ │ │ │ 14415: 00dc86a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_DSTATE │ │ │ │ 14416: 00517220 136 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_start │ │ │ │ - 14417: 009c2160 124 FUNC GLOBAL DEFAULT 12 throttle_timers_destroy │ │ │ │ + 14417: 009c21a8 124 FUNC GLOBAL DEFAULT 12 throttle_timers_destroy │ │ │ │ 14418: 00dc729e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQENT_SZ_ZERO_DSTATE │ │ │ │ 14419: 00dc6e12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_WRITE_DSTATE │ │ │ │ 14420: 00dc7d1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_RESET_DSTATE │ │ │ │ 14421: 00d9f3e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM2_FALLBACK_EVENT │ │ │ │ - 14422: 009c1b34 28 FUNC GLOBAL DEFAULT 12 readline_get_history │ │ │ │ + 14422: 009c1b7c 28 FUNC GLOBAL DEFAULT 12 readline_get_history │ │ │ │ 14423: 0036e1f8 20 FUNC GLOBAL DEFAULT 12 vbe_ioport_write_index │ │ │ │ 14424: 00414210 452 FUNC GLOBAL DEFAULT 12 fw_cfg_init_io_dma │ │ │ │ - 14425: 009c1d10 516 FUNC GLOBAL DEFAULT 12 throttle_compute_wait │ │ │ │ - 14426: 007a45c4 184 FUNC GLOBAL DEFAULT 12 qemu_get_be16 │ │ │ │ + 14425: 009c1d58 516 FUNC GLOBAL DEFAULT 12 throttle_compute_wait │ │ │ │ + 14426: 007a460c 184 FUNC GLOBAL DEFAULT 12 qemu_get_be16 │ │ │ │ 14427: 00d8d364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_IWMCTRL_WRITE_EVENT │ │ │ │ - 14428: 00809d04 44 FUNC GLOBAL DEFAULT 12 scsi_data_cdb_xfer │ │ │ │ + 14428: 00809d4c 44 FUNC GLOBAL DEFAULT 12 scsi_data_cdb_xfer │ │ │ │ 14429: 00d940e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_ICR_BIT_IMS_EVENT │ │ │ │ 14430: 00dc6f38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PCS_REG_READ_DSTATE │ │ │ │ 14431: 00d99ac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_RELEASE_INTERFACE_EVENT │ │ │ │ 14432: 00514dac 32 FUNC GLOBAL DEFAULT 12 cpu_thread_signal_created │ │ │ │ 14433: 00da1fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_API_FAILED_EVENT │ │ │ │ 14434: 00d8ade8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_EVENT │ │ │ │ - 14435: 00936dbc 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_cont │ │ │ │ + 14435: 00936e04 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_cont │ │ │ │ 14436: 002b5ce4 136 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_number │ │ │ │ 14437: 00d96814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_REALIZE_BLOCKSIZE_EVENT │ │ │ │ 14438: 00d8dcd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_DMABUSY_EVENT │ │ │ │ 14439: 005ad570 328 FUNC GLOBAL DEFAULT 12 replay_vmstate_init │ │ │ │ 14440: 00dc6f5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RX_DONE_DSTATE │ │ │ │ - 14441: 009af910 48 FUNC GLOBAL DEFAULT 12 qemu_bh_cancel │ │ │ │ - 14442: 00913f28 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuEntitlement │ │ │ │ - 14443: 008de5d8 244 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptionsList │ │ │ │ + 14441: 009af958 48 FUNC GLOBAL DEFAULT 12 qemu_bh_cancel │ │ │ │ + 14442: 00913f70 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuEntitlement │ │ │ │ + 14443: 008de620 244 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptionsList │ │ │ │ 14444: 00d9fe2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_COMMIT_EVENT │ │ │ │ 14445: 0052234c 84 FUNC GLOBAL DEFAULT 12 qemu_system_vmstop_request │ │ │ │ - 14446: 009866cc 152 FUNC GLOBAL DEFAULT 12 qobject_from_jsonf_nofail │ │ │ │ - 14447: 008d0054 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceIoStatus │ │ │ │ + 14446: 00986714 152 FUNC GLOBAL DEFAULT 12 qobject_from_jsonf_nofail │ │ │ │ + 14447: 008d009c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceIoStatus │ │ │ │ 14448: 00d9b018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_ALLOC_IOAS_EVENT │ │ │ │ 14449: 0038567c 180 FUNC GLOBAL DEFAULT 12 ide_transfer_start_norecurse │ │ │ │ 14450: 00d9d1f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_OUTGOING_CONNECTED_EVENT │ │ │ │ 14451: 00dc7d4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_RELO_DSTATE │ │ │ │ 14452: 00dc71be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_VLAN_MATCH_DSTATE │ │ │ │ 14453: 00514f20 320 FUNC GLOBAL DEFAULT 12 pause_all_vcpus │ │ │ │ 14454: 00da0018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_ADD_EVENT │ │ │ │ 14455: 005221e0 36 FUNC GLOBAL DEFAULT 12 runstate_needs_reset │ │ │ │ 14456: 00d98d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_I2C_EVENT_EVENT │ │ │ │ 14457: 00514b44 4 FUNC GLOBAL DEFAULT 12 qemu_in_main_thread │ │ │ │ 14458: 00642308 412 FUNC GLOBAL DEFAULT 12 helper_vsext_vf2_d │ │ │ │ 14459: 00d925cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCU_READ_EVENT │ │ │ │ 14460: 00dc7186 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_READ_TRIVIAL_DSTATE │ │ │ │ 14461: 00d8e7b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_WRITE_REG_EVENT │ │ │ │ - 14462: 0098be44 144 FUNC GLOBAL DEFAULT 12 pstrcat │ │ │ │ + 14462: 0098be8c 144 FUNC GLOBAL DEFAULT 12 pstrcat │ │ │ │ 14463: 00642018 384 FUNC GLOBAL DEFAULT 12 helper_vsext_vf2_h │ │ │ │ - 14464: 00aeb600 1066 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode │ │ │ │ + 14464: 00aeb650 1066 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode │ │ │ │ 14465: 00d9c270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_ENABLE_ONE_EVENT │ │ │ │ - 14466: 0079b14c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sarv_vec │ │ │ │ + 14466: 0079b194 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sarv_vec │ │ │ │ 14467: 00c8223c 12 OBJECT GLOBAL DEFAULT 21 CxlExtentSelectionPolicy_lookup │ │ │ │ 14468: 00dc6612 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_TRANSFER_AUDIO_DSTATE │ │ │ │ 14469: 00dc8392 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_EJECT_DSTATE │ │ │ │ 14470: 0058f2ec 104 FUNC GLOBAL DEFAULT 12 qemu_send_packet_async │ │ │ │ 14471: 00dc769e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_UNHANDLED_DSTATE │ │ │ │ 14472: 00dc7c8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_RESET_HANDLER_DSTATE │ │ │ │ 14473: 00446e9c 392 FUNC GLOBAL DEFAULT 12 esp_dma_enable │ │ │ │ 14474: 00dc68d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_FROMH_3D_DSTATE │ │ │ │ 14475: 00da212c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_LOCKED_EVENT │ │ │ │ 14476: 00dc626e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PROCESS_DISCARDS_FAILED_REGION_DSTATE │ │ │ │ - 14477: 0074f194 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint32 │ │ │ │ + 14477: 0074f1dc 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint32 │ │ │ │ 14478: 00640b84 480 FUNC GLOBAL DEFAULT 12 helper_vrgather_vx_b │ │ │ │ 14479: 002c78fc 464 FUNC GLOBAL DEFAULT 12 qmp_query_vnc_servers │ │ │ │ 14480: 0029d6d0 8 FUNC GLOBAL DEFAULT 12 bfloat16_maxnummag │ │ │ │ 14481: 005b5cdc 524 FUNC GLOBAL DEFAULT 12 ebpf_rss_unload │ │ │ │ 14482: 00dc6aa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_REQUEST_DONE_DSTATE │ │ │ │ 14483: 006410d0 444 FUNC GLOBAL DEFAULT 12 helper_vrgather_vx_d │ │ │ │ 14484: 002ac7f8 196 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_add │ │ │ │ 14485: 00dc7352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_AQATTR_DSTATE │ │ │ │ 14486: 00ce3380 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsbf_m │ │ │ │ 14487: 00dc6880 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_GET_DSTATE │ │ │ │ 14488: 00d8a290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_PROTOCOL_EVENT_EMIT_EVENT │ │ │ │ 14489: 00642198 368 FUNC GLOBAL DEFAULT 12 helper_vsext_vf2_w │ │ │ │ - 14490: 0077ef14 320 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i32 │ │ │ │ + 14490: 0077ef5c 320 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i32 │ │ │ │ 14491: 00dc8146 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_COLO_ENABLE_DSTATE │ │ │ │ 14492: 0041dea4 100 FUNC GLOBAL DEFAULT 12 pci_init_nic_devices │ │ │ │ 14493: 00640d64 440 FUNC GLOBAL DEFAULT 12 helper_vrgather_vx_h │ │ │ │ 14494: 00dc6170 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_SUSPEND_DSTATE │ │ │ │ 14495: 00dc72b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CQ_DSTATE │ │ │ │ 14496: 00d9dbf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_TERMINATE_THREADS_EVENT │ │ │ │ - 14497: 0071d4fc 668 FUNC GLOBAL DEFAULT 12 address_space_lduw_cached_slow │ │ │ │ - 14498: 009ce4a8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_break_arg_members │ │ │ │ + 14497: 0071d544 668 FUNC GLOBAL DEFAULT 12 address_space_lduw_cached_slow │ │ │ │ + 14498: 009ce4f0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_break_arg_members │ │ │ │ 14499: 00da0b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_SAVE_EVENT │ │ │ │ 14500: 00493f7c 176 FUNC GLOBAL DEFAULT 12 usb_desc_set_string │ │ │ │ 14501: 00c80f3c 12 OBJECT GLOBAL DEFAULT 21 QMPCapability_lookup │ │ │ │ 14502: 0054650c 32 FUNC GLOBAL DEFAULT 12 cpu_throttle_active │ │ │ │ 14503: 00d90a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_SYNC_EVENT │ │ │ │ 14504: 00dc845a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_SEND_BREAK_DSTATE │ │ │ │ 14505: 00d9ab40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_RESUME_EVENT │ │ │ │ 14506: 002e40a8 180 FUNC GLOBAL DEFAULT 12 vnc_sasl_server_init │ │ │ │ 14507: 00dc7812 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_DMA_CHECKSUM_DSTATE │ │ │ │ - 14508: 00956734 244 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfoList │ │ │ │ + 14508: 0095677c 244 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfoList │ │ │ │ 14509: 0029d738 8 FUNC GLOBAL DEFAULT 12 float32_minimum_number │ │ │ │ - 14510: 009cc54c 4 FUNC GLOBAL DEFAULT 12 xen_intx_set_irq │ │ │ │ + 14510: 009cc594 4 FUNC GLOBAL DEFAULT 12 xen_intx_set_irq │ │ │ │ 14511: 00dc7dde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_VM_STATE_CHANGE_DSTATE │ │ │ │ 14512: 00dc84c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_JOBS_DSTATE │ │ │ │ 14513: 00dc7440 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_PM_TRANSITION_DSTATE │ │ │ │ 14514: 00523868 76 FUNC GLOBAL DEFAULT 12 qemu_cleanup │ │ │ │ - 14515: 00915190 92 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfo │ │ │ │ + 14515: 009151d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfo │ │ │ │ 14516: 00dc610f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_yank_c │ │ │ │ 14517: 00dc6232 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_POLL_QUEUE_DSTATE │ │ │ │ - 14518: 0099d814 344 FUNC GLOBAL DEFAULT 12 qemu_find_opts_singleton │ │ │ │ + 14518: 0099d85c 344 FUNC GLOBAL DEFAULT 12 qemu_find_opts_singleton │ │ │ │ 14519: 00dc8c34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAKE_DSTATE │ │ │ │ 14520: 00640f1c 436 FUNC GLOBAL DEFAULT 12 helper_vrgather_vx_w │ │ │ │ 14521: 00d9ec74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_SEND_EMPTY_CLIPBOARD_EVENT │ │ │ │ 14522: 00dc71bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_UCAST_MATCH_DSTATE │ │ │ │ 14523: 00da39d4 4 OBJECT GLOBAL DEFAULT 25 dirtylimit_state │ │ │ │ 14524: 0029e688 8 FUNC GLOBAL DEFAULT 12 float16_compare_quiet │ │ │ │ 14525: 00d9a690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_MMIO_READW_EVENT │ │ │ │ - 14526: 008fccbc 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_read_arg_members │ │ │ │ - 14527: 0095d984 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions │ │ │ │ + 14526: 008fcd04 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_read_arg_members │ │ │ │ + 14527: 0095d9cc 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions │ │ │ │ 14528: 00d96914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNKNOWN_EVENT │ │ │ │ 14529: 00dc8096 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_THREAD_END_DSTATE │ │ │ │ - 14530: 007a467c 92 FUNC GLOBAL DEFAULT 12 qemu_get_be32 │ │ │ │ - 14531: 008a7d48 372 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_remove │ │ │ │ - 14532: 007e8730 276 FUNC GLOBAL DEFAULT 12 bdrv_co_get_allocated_file_size │ │ │ │ + 14530: 007a46c4 92 FUNC GLOBAL DEFAULT 12 qemu_get_be32 │ │ │ │ + 14531: 008a7d90 372 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_remove │ │ │ │ + 14532: 007e8778 276 FUNC GLOBAL DEFAULT 12 bdrv_co_get_allocated_file_size │ │ │ │ 14533: 00dc8be4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_OPTIONAL_DSTATE │ │ │ │ 14534: 00da0708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_OPCOUNT_EVENT │ │ │ │ 14535: 0061e034 96 FUNC GLOBAL DEFAULT 12 helper_vaadd_vx_b │ │ │ │ 14536: 00d9ab30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_STOP_EVENT │ │ │ │ 14537: 0061e154 96 FUNC GLOBAL DEFAULT 12 helper_vaadd_vx_d │ │ │ │ 14538: 00dc767a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_RESET_DSTATE │ │ │ │ 14539: 00dc7bf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_SO_DSTATE │ │ │ │ 14540: 00291aa4 344 FUNC GLOBAL DEFAULT 12 float32_to_float128 │ │ │ │ - 14541: 008f5354 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_set_active │ │ │ │ + 14541: 008f539c 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_set_active │ │ │ │ 14542: 00d9ec04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_SERIAL_DISCARD_EVENT │ │ │ │ 14543: 00dc67d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_REFRESH_RATE_DSTATE │ │ │ │ - 14544: 0098cc44 512 FUNC GLOBAL DEFAULT 12 parse_uint │ │ │ │ + 14544: 0098cc8c 512 FUNC GLOBAL DEFAULT 12 parse_uint │ │ │ │ 14545: 00dbd9a0 48 OBJECT GLOBAL DEFAULT 25 tb_ctx │ │ │ │ - 14546: 0096aaec 216 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc_members │ │ │ │ + 14546: 0096ab34 216 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc_members │ │ │ │ 14547: 0061e094 96 FUNC GLOBAL DEFAULT 12 helper_vaadd_vx_h │ │ │ │ 14548: 0036ec34 436 FUNC GLOBAL DEFAULT 12 vbe_ioport_read_data │ │ │ │ - 14549: 00aeb5fc 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode_len │ │ │ │ - 14550: 0077f224 144 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i32 │ │ │ │ + 14549: 00aeb64c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode_len │ │ │ │ + 14550: 0077f26c 144 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i32 │ │ │ │ 14551: 00d988c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_CONTROL_READ_EVENT │ │ │ │ 14552: 00d8fa84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CD_READ_SECTOR_EVENT │ │ │ │ 14553: 00da0b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_DELETE_EVENT │ │ │ │ 14554: 0032ad80 48 FUNC GLOBAL DEFAULT 12 cpu_write_elf64_qemunote │ │ │ │ 14555: 00dc765c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_INIT_MSG_DSTATE │ │ │ │ 14556: 00372bbc 988 FUNC GLOBAL DEFAULT 12 vga_common_init │ │ │ │ 14557: 00dc8538 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_RESET_DSTATE │ │ │ │ 14558: 002b7e80 104 FUNC GLOBAL DEFAULT 12 qemu_input_handler_deactivate │ │ │ │ 14559: 005b0768 104 FUNC GLOBAL DEFAULT 12 add_stats_schema │ │ │ │ 14560: 0054a24c 376 FUNC GLOBAL DEFAULT 12 file_write_ramblock_iov │ │ │ │ 14561: 00d9a1d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HANDLE_PACKET_EVENT │ │ │ │ 14562: 00ce2edc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vclz_v_b │ │ │ │ - 14563: 0094e664 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBaseList │ │ │ │ + 14563: 0094e6ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBaseList │ │ │ │ 14564: 00ce2d50 132 OBJECT GLOBAL DEFAULT 24 helper_info_vclz_v_d │ │ │ │ 14565: 00d8e528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_REFRESH_RATE_EVENT │ │ │ │ 14566: 0061e0f4 96 FUNC GLOBAL DEFAULT 12 helper_vaadd_vx_w │ │ │ │ - 14567: 009cc558 8 FUNC GLOBAL DEFAULT 12 xen_is_pirq_msi │ │ │ │ - 14568: 008523ec 396 FUNC GLOBAL DEFAULT 12 qcow2_shrink_l1_table │ │ │ │ - 14569: 0092bea4 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_load_arg_members │ │ │ │ + 14567: 009cc5a0 8 FUNC GLOBAL DEFAULT 12 xen_is_pirq_msi │ │ │ │ + 14568: 00852434 396 FUNC GLOBAL DEFAULT 12 qcow2_shrink_l1_table │ │ │ │ + 14569: 0092beec 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_load_arg_members │ │ │ │ 14570: 00ce2e58 132 OBJECT GLOBAL DEFAULT 24 helper_info_vclz_v_h │ │ │ │ 14571: 00d93778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_ANNOUNCE_NOTIFY_EVENT │ │ │ │ 14572: 003e25e8 24 FUNC GLOBAL DEFAULT 12 desc_ring_set_consume │ │ │ │ - 14573: 0095638c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDescList │ │ │ │ - 14574: 0097b118 336 FUNC GLOBAL DEFAULT 12 visit_end_list │ │ │ │ + 14573: 009563d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDescList │ │ │ │ + 14574: 0097b160 336 FUNC GLOBAL DEFAULT 12 visit_end_list │ │ │ │ 14575: 00dc71a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_WRITE_UNHANDLED_DSTATE │ │ │ │ 14576: 00d9cfc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SKIP_SAMPLE_RAMBLOCK_EVENT │ │ │ │ 14577: 00dc7132 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_PKT_TYPE_DSTATE │ │ │ │ - 14578: 0079c15c 104 FUNC GLOBAL DEFAULT 12 perf_report_prologue │ │ │ │ - 14579: 0091a728 324 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo_members │ │ │ │ + 14578: 0079c1a4 104 FUNC GLOBAL DEFAULT 12 perf_report_prologue │ │ │ │ + 14579: 0091a770 324 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo_members │ │ │ │ 14580: 002adb28 72 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_flush_cb │ │ │ │ 14581: 00d9b558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SPAPR_GROUP_ATTACH_EVENT │ │ │ │ 14582: 00d99920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_FLOW_CONTROL_EVENT │ │ │ │ - 14583: 009cb678 140 FUNC GLOBAL DEFAULT 12 qcrypto_init │ │ │ │ + 14583: 009cb6c0 140 FUNC GLOBAL DEFAULT 12 qcrypto_init │ │ │ │ 14584: 00dc745a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_RTC_READ_DSTATE │ │ │ │ 14585: 00376a0c 2604 FUNC GLOBAL DEFAULT 12 ati_2d_blt │ │ │ │ 14586: 005ab574 100 FUNC GLOBAL DEFAULT 12 replay_mutex_init │ │ │ │ 14587: 00ce2dd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vclz_v_w │ │ │ │ 14588: 00d91a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DJMEMC_READ_EVENT │ │ │ │ 14589: 00dc7290 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_TOOSMALL_DSTATE │ │ │ │ 14590: 00dc7e48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_WRITE_DSTATE │ │ │ │ 14591: 00507930 868 FUNC GLOBAL DEFAULT 12 fsdev_throttle_parse_opts │ │ │ │ - 14592: 00758238 244 FUNC GLOBAL DEFAULT 12 object_class_by_name │ │ │ │ + 14592: 00758280 244 FUNC GLOBAL DEFAULT 12 object_class_by_name │ │ │ │ 14593: 00dc7978 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_IN_DSTATE │ │ │ │ 14594: 00d8a170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_ANON_LOAD_EVENT │ │ │ │ 14595: 00d9e6d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_FILE_EVENT │ │ │ │ 14596: 00d95be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_CB_EVENT │ │ │ │ 14597: 00dc82ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_OUTPUT_LIMIT_DSTATE │ │ │ │ 14598: 00d9ff98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_EXPORT_DEL_EVENT │ │ │ │ - 14599: 008dbcec 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull │ │ │ │ + 14599: 008dbd34 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull │ │ │ │ 14600: 00dc6d82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSINFO_READ_DSTATE │ │ │ │ 14601: 00d90888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_READ_EVENT │ │ │ │ - 14602: 009aefb0 168 FUNC GLOBAL DEFAULT 12 uffd_read_events │ │ │ │ - 14603: 006ec178 156 FUNC GLOBAL DEFAULT 12 qmp_decode_status │ │ │ │ + 14602: 009aeff8 168 FUNC GLOBAL DEFAULT 12 uffd_read_events │ │ │ │ + 14603: 006ec1c0 156 FUNC GLOBAL DEFAULT 12 qmp_decode_status │ │ │ │ 14604: 0029b0a8 16 FUNC GLOBAL DEFAULT 12 int32_to_bfloat16_scalbn │ │ │ │ 14605: 005712f0 24 FUNC GLOBAL DEFAULT 12 failover_get_state │ │ │ │ - 14606: 00745fa8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_le │ │ │ │ + 14606: 00745ff0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_le │ │ │ │ 14607: 00dc82ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_DISABLE_DSTATE │ │ │ │ 14608: 00d037a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_fsqrt_d │ │ │ │ 14609: 00d8add8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_REPLACE_ENTRY_EVENT │ │ │ │ - 14610: 00953dac 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackupWrapper │ │ │ │ + 14610: 00953df4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackupWrapper │ │ │ │ 14611: 00dc7000 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ETX_WRITE_DSTATE │ │ │ │ 14612: 00d03828 132 OBJECT GLOBAL DEFAULT 24 helper_info_fsqrt_h │ │ │ │ 14613: 00ceb6fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredminu_vs_b │ │ │ │ 14614: 00dc6f14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_UNREALIZE_DSTATE │ │ │ │ 14615: 0059106c 476 FUNC GLOBAL DEFAULT 12 net_check_clients │ │ │ │ 14616: 002b8ee4 76 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_number │ │ │ │ 14617: 00ceb570 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredminu_vs_d │ │ │ │ - 14618: 0074f240 80 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint64 │ │ │ │ + 14618: 0074f288 80 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint64 │ │ │ │ 14619: 00dc70e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_EITR_SET_DSTATE │ │ │ │ - 14620: 0075832c 236 FUNC GLOBAL DEFAULT 12 module_object_class_by_name │ │ │ │ + 14620: 00758374 236 FUNC GLOBAL DEFAULT 12 module_object_class_by_name │ │ │ │ 14621: 00ceb678 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredminu_vs_h │ │ │ │ - 14622: 008e7b2c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed │ │ │ │ + 14622: 008e7b74 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed │ │ │ │ 14623: 002d064c 164 FUNC GLOBAL DEFAULT 12 vnc_display_pw_expire │ │ │ │ 14624: 002c7eac 80 FUNC GLOBAL DEFAULT 12 vnc_server_fb_ptr │ │ │ │ 14625: 00d93ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_PROCESS_EVENT │ │ │ │ - 14626: 007832f0 132 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i64 │ │ │ │ + 14626: 00783338 132 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i64 │ │ │ │ 14627: 00dc808e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_ERROR_DSTATE │ │ │ │ - 14628: 00965f30 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_groups_arg_members │ │ │ │ + 14628: 00965f78 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_groups_arg_members │ │ │ │ 14629: 00dc80e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_SYNC_START_DSTATE │ │ │ │ 14630: 00dc7436 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_CFG_WRITE_DSTATE │ │ │ │ 14631: 00dc6332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_INIT_DSTATE │ │ │ │ - 14632: 00748b34 4 FUNC GLOBAL DEFAULT 12 kvm_flush_coalesced_mmio_buffer │ │ │ │ + 14632: 00748b7c 4 FUNC GLOBAL DEFAULT 12 kvm_flush_coalesced_mmio_buffer │ │ │ │ 14633: 00d91178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_EOI_EVENT │ │ │ │ 14634: 00d03720 132 OBJECT GLOBAL DEFAULT 24 helper_info_fsqrt_s │ │ │ │ - 14635: 008c88cc 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_open_tray │ │ │ │ - 14636: 007b5930 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_decrypt │ │ │ │ + 14635: 008c8914 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_open_tray │ │ │ │ + 14636: 007b5978 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_decrypt │ │ │ │ 14637: 00d8be68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_REPLY_ERR_IGNORED_EVENT │ │ │ │ 14638: 005bb8bc 96 FUNC GLOBAL DEFAULT 12 riscv_find_and_load_firmware │ │ │ │ - 14639: 00707288 204 FUNC GLOBAL DEFAULT 12 memory_region_init_iommu │ │ │ │ + 14639: 007072d0 204 FUNC GLOBAL DEFAULT 12 memory_region_init_iommu │ │ │ │ 14640: 00329570 60 FUNC GLOBAL DEFAULT 12 ptimer_free │ │ │ │ 14641: 00dc62f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_COPY_RANGE_FROM_DSTATE │ │ │ │ - 14642: 00700168 4 FUNC GLOBAL DEFAULT 12 xen_primary_console_create │ │ │ │ + 14642: 007001b0 4 FUNC GLOBAL DEFAULT 12 xen_primary_console_create │ │ │ │ 14643: 006086c8 96 FUNC GLOBAL DEFAULT 12 helper_vwsubu_vx_b │ │ │ │ - 14644: 009a44b0 172 FUNC GLOBAL DEFAULT 12 qemu_log_in_addr_range │ │ │ │ + 14644: 009a44f8 172 FUNC GLOBAL DEFAULT 12 qemu_log_in_addr_range │ │ │ │ 14645: 00dc8350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_END_DSTATE │ │ │ │ 14646: 00ceb5f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredminu_vs_w │ │ │ │ 14647: 00d9c4f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REGION_ADD_SECTION_ALIGNED_EVENT │ │ │ │ - 14648: 007e6678 404 FUNC GLOBAL DEFAULT 12 bdrv_co_create_file │ │ │ │ + 14648: 007e66c0 404 FUNC GLOBAL DEFAULT 12 bdrv_co_create_file │ │ │ │ 14649: 00d8fd70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HID_KBD_QUEUE_FULL_EVENT │ │ │ │ 14650: 00d9a7d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_DETACH_EVENT │ │ │ │ 14651: 00d9e7e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_OPS_WRITE_EVENT │ │ │ │ 14652: 00d9a500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_OPER_READ_EVENT │ │ │ │ - 14653: 007b3430 1240 FUNC GLOBAL DEFAULT 12 qio_net_listener_wait_client │ │ │ │ + 14653: 007b3478 1240 FUNC GLOBAL DEFAULT 12 qio_net_listener_wait_client │ │ │ │ 14654: 00608728 96 FUNC GLOBAL DEFAULT 12 helper_vwsubu_vx_h │ │ │ │ 14655: 00dc7920 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_SQ_ALREADY_EXISTS_DSTATE │ │ │ │ 14656: 00d9b298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_LINK_DOWN_EVENT │ │ │ │ - 14657: 007a3e9c 248 FUNC GLOBAL DEFAULT 12 qemu_peek_byte │ │ │ │ + 14657: 007a3ee4 248 FUNC GLOBAL DEFAULT 12 qemu_peek_byte │ │ │ │ 14658: 00d9d9e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_START_SET_RUN_EVENT │ │ │ │ 14659: 002c96b0 904 FUNC GLOBAL DEFAULT 12 vnc_client_io │ │ │ │ 14660: 00dc5fd4 0 OBJECT GLOBAL DEFAULT 25 graph_lock │ │ │ │ 14661: 00ce416c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl2re64_v │ │ │ │ 14662: 0047fe04 60 FUNC GLOBAL DEFAULT 12 smbios_get_table_legacy │ │ │ │ - 14663: 007a46d8 52 FUNC GLOBAL DEFAULT 12 qemu_get_be64 │ │ │ │ - 14664: 00991d30 92 FUNC GLOBAL DEFAULT 12 qemu_socket_try_set_nonblock │ │ │ │ + 14663: 007a4720 52 FUNC GLOBAL DEFAULT 12 qemu_get_be64 │ │ │ │ + 14664: 00991d78 92 FUNC GLOBAL DEFAULT 12 qemu_socket_try_set_nonblock │ │ │ │ 14665: 005f96fc 112 FUNC GLOBAL DEFAULT 12 helper_vsse16_v │ │ │ │ 14666: 005a4c98 208 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_le │ │ │ │ 14667: 00d972c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_EVENT │ │ │ │ 14668: 00dc81a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_IP_INFO_DSTATE │ │ │ │ - 14669: 0099a3f0 156 FUNC GLOBAL DEFAULT 12 slow_bitmap_intersects │ │ │ │ - 14670: 008caabc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecific │ │ │ │ + 14669: 0099a438 156 FUNC GLOBAL DEFAULT 12 slow_bitmap_intersects │ │ │ │ + 14670: 008cab04 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecific │ │ │ │ 14671: 00518884 256 FUNC GLOBAL DEFAULT 12 hmp_cancel_vcpu_dirty_limit │ │ │ │ 14672: 00dc6974 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_START_DSTATE │ │ │ │ 14673: 0032af14 216 FUNC GLOBAL DEFAULT 12 cpu_vmstate_register │ │ │ │ 14674: 00dc6d2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_SEND_DSTATE │ │ │ │ 14675: 00608788 96 FUNC GLOBAL DEFAULT 12 helper_vwsubu_vx_w │ │ │ │ - 14676: 0084daac 352 FUNC GLOBAL DEFAULT 12 qcow2_truncate_bitmaps_check │ │ │ │ - 14677: 007e8a04 228 FUNC GLOBAL DEFAULT 12 bdrv_co_getlength │ │ │ │ + 14676: 0084daf4 352 FUNC GLOBAL DEFAULT 12 qcow2_truncate_bitmaps_check │ │ │ │ + 14677: 007e8a4c 228 FUNC GLOBAL DEFAULT 12 bdrv_co_getlength │ │ │ │ 14678: 00dc7efe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_PAGE_MATCHED_DSTATE │ │ │ │ - 14679: 00783f84 252 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i64 │ │ │ │ + 14679: 00783fcc 252 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i64 │ │ │ │ 14680: 00425754 8 FUNC GLOBAL DEFAULT 12 pcie_sriov_get_pf │ │ │ │ 14681: 003e28bc 16 FUNC GLOBAL DEFAULT 12 fp_port_set_learning │ │ │ │ 14682: 0055e4e4 40 FUNC GLOBAL DEFAULT 12 migrate_xbzrle_cache_size │ │ │ │ - 14683: 008fbcf8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannel │ │ │ │ + 14683: 008fbd40 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannel │ │ │ │ 14684: 00dc67c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_READ_MEMORY_DSTATE │ │ │ │ 14685: 00d943b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_INTERRUPT_DELAYED_EVENT │ │ │ │ 14686: 00d8b354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_UNREGISTER_INTERFACE_EVENT │ │ │ │ 14687: 0061c474 180 FUNC GLOBAL DEFAULT 12 helper_vmv_v_v_b │ │ │ │ 14688: 00cfede8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_vx_b │ │ │ │ 14689: 00d8cf4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CHMAP_INFO_EVENT │ │ │ │ 14690: 00dc7c0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PACKET_STATE_FAULT_DSTATE │ │ │ │ - 14691: 0070f3c4 168 FUNC GLOBAL DEFAULT 12 memory_region_init_ram │ │ │ │ + 14691: 0070f40c 168 FUNC GLOBAL DEFAULT 12 memory_region_init_ram │ │ │ │ 14692: 0061c6a0 188 FUNC GLOBAL DEFAULT 12 helper_vmv_v_v_d │ │ │ │ - 14693: 007e09cc 500 FUNC GLOBAL DEFAULT 12 qmp_job_cancel │ │ │ │ + 14693: 007e0a14 500 FUNC GLOBAL DEFAULT 12 qmp_job_cancel │ │ │ │ 14694: 00603158 664 FUNC GLOBAL DEFAULT 12 helper_vsxei64_16_v │ │ │ │ 14695: 0061c528 188 FUNC GLOBAL DEFAULT 12 helper_vmv_v_v_h │ │ │ │ 14696: 00cfed64 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_vx_h │ │ │ │ - 14697: 007bd540 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_decrypt │ │ │ │ + 14697: 007bd588 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_decrypt │ │ │ │ 14698: 00da0de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_START_POSTCOPY_EVENT │ │ │ │ 14699: 00d927ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MER_EVENT │ │ │ │ - 14700: 00911b40 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_resume_arg_members │ │ │ │ - 14701: 007bdfe8 172 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytesv │ │ │ │ + 14700: 00911b88 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_resume_arg_members │ │ │ │ + 14701: 007be030 172 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytesv │ │ │ │ 14702: 005a4bc4 60 FUNC GLOBAL DEFAULT 12 tap_probe_has_uso │ │ │ │ 14703: 00dc680a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_SYSTEM_CONFIG_WRITE_DSTATE │ │ │ │ - 14704: 006eecbc 304 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_map_alloc_gpa │ │ │ │ + 14704: 006eed04 304 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_map_alloc_gpa │ │ │ │ 14705: 00d98870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_TIMER_READ_EVENT │ │ │ │ 14706: 0061a3d4 96 FUNC GLOBAL DEFAULT 12 helper_vdivu_vx_b │ │ │ │ - 14707: 00821590 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_has_successor │ │ │ │ - 14708: 009a4a58 176 FUNC GLOBAL DEFAULT 12 qemu_print_log_usage │ │ │ │ + 14707: 008215d8 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_has_successor │ │ │ │ + 14708: 009a4aa0 176 FUNC GLOBAL DEFAULT 12 qemu_print_log_usage │ │ │ │ 14709: 0061a4f4 96 FUNC GLOBAL DEFAULT 12 helper_vdivu_vx_d │ │ │ │ 14710: 00c80e24 12 OBJECT GLOBAL DEFAULT 21 HostMemPolicy_lookup │ │ │ │ 14711: 00c8207c 276 OBJECT GLOBAL DEFAULT 21 qemu_log_items │ │ │ │ 14712: 00d922cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_READ_EVENT │ │ │ │ 14713: 00d8d7d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_ERASE_TIMEOUT_EVENT │ │ │ │ - 14714: 00b2d8d4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_0_len │ │ │ │ + 14714: 00b2d924 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_0_len │ │ │ │ 14715: 0061a434 96 FUNC GLOBAL DEFAULT 12 helper_vdivu_vx_h │ │ │ │ 14716: 00d97a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_MAPPED_EVENT │ │ │ │ 14717: 0061c5e4 188 FUNC GLOBAL DEFAULT 12 helper_vmv_v_v_w │ │ │ │ 14718: 00cfece0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_vx_w │ │ │ │ - 14719: 00858f88 12 FUNC GLOBAL DEFAULT 12 qcow2_refcount_close │ │ │ │ + 14719: 00858fd0 12 FUNC GLOBAL DEFAULT 12 qcow2_refcount_close │ │ │ │ 14720: 00dc76a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_FINISH_DSTATE │ │ │ │ - 14721: 00933eb8 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfo │ │ │ │ + 14721: 00933f00 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfo │ │ │ │ 14722: 00d020f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vgmul_vv │ │ │ │ - 14723: 00b9a274 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_SENSE │ │ │ │ - 14724: 00b2d8d0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_1_len │ │ │ │ + 14723: 00b9a2cc 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_SENSE │ │ │ │ + 14724: 00b2d920 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_1_len │ │ │ │ 14725: 00d95e70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SRIOV_UNREGISTER_VFS_EVENT │ │ │ │ - 14726: 0074d7e4 4 FUNC GLOBAL DEFAULT 12 bus_is_in_reset │ │ │ │ - 14727: 009a1c08 1872 FUNC GLOBAL DEFAULT 12 keyval_parse_into │ │ │ │ - 14728: 008cace4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfo │ │ │ │ + 14726: 0074d82c 4 FUNC GLOBAL DEFAULT 12 bus_is_in_reset │ │ │ │ + 14727: 009a1c50 1872 FUNC GLOBAL DEFAULT 12 keyval_parse_into │ │ │ │ + 14728: 008cad2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfo │ │ │ │ 14729: 00dc6f96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_PACKET_DSTATE │ │ │ │ - 14730: 00818dd4 168 FUNC GLOBAL DEFAULT 12 bdrv_next_cleanup │ │ │ │ + 14730: 00818e1c 168 FUNC GLOBAL DEFAULT 12 bdrv_next_cleanup │ │ │ │ 14731: 00dc8664 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_DSTATE │ │ │ │ 14732: 00dc645a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_PUT_BUFFER_OUT_DSTATE │ │ │ │ - 14733: 0098b314 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_none │ │ │ │ + 14733: 0098b35c 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_none │ │ │ │ 14734: 005b7580 308 FUNC GLOBAL DEFAULT 12 pmp_get_tlb_size │ │ │ │ 14735: 005b7fac 96 FUNC GLOBAL DEFAULT 12 tdata_available │ │ │ │ 14736: 00dc6158 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_ANON_LOAD_DSTATE │ │ │ │ 14737: 00cb2efc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_or │ │ │ │ 14738: 00da1800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_MODELS_EVENT │ │ │ │ 14739: 00dbebb8 1 OBJECT GLOBAL DEFAULT 25 use_idiv_instructions │ │ │ │ 14740: 00dc7432 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SRIOV_REGISTER_VFS_DSTATE │ │ │ │ 14741: 0051531c 140 FUNC GLOBAL DEFAULT 12 cpu_remove_sync │ │ │ │ - 14742: 007de708 528 FUNC GLOBAL DEFAULT 12 qmp_blockdev_reopen │ │ │ │ + 14742: 007de750 528 FUNC GLOBAL DEFAULT 12 qmp_blockdev_reopen │ │ │ │ 14743: 00dc79c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_RELEASE_INTERFACE_DSTATE │ │ │ │ 14744: 0061a494 96 FUNC GLOBAL DEFAULT 12 helper_vdivu_vx_w │ │ │ │ 14745: 00501dc0 200 FUNC GLOBAL DEFAULT 12 audio_buffer_bytes │ │ │ │ 14746: 00d8cdd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_FLAGS_EVENT │ │ │ │ 14747: 00dc83c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_ADD_DSTATE │ │ │ │ 14748: 00d8a0e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_CHECK_CREDS_EVENT │ │ │ │ 14749: 00d91efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_CLOCK_FREQ_EVENT │ │ │ │ 14750: 00d94088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_THROTTLING_TIMER_EVENT │ │ │ │ 14751: 00d8a0b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_COUNT_EVENT │ │ │ │ - 14752: 007a2bb0 132 FUNC GLOBAL DEFAULT 12 qemu_file_get_return_path │ │ │ │ + 14752: 007a2bf8 132 FUNC GLOBAL DEFAULT 12 qemu_file_get_return_path │ │ │ │ 14753: 005b40a8 112 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_address_matches │ │ │ │ 14754: 00dc6874 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SOFT_RESET_DSTATE │ │ │ │ 14755: 00d90ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_SEND_SGI_EVENT │ │ │ │ 14756: 00267e70 8 FUNC GLOBAL DEFAULT 12 print_insn_riscv32 │ │ │ │ 14757: 00dc684c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_DEVICE_DSTATE │ │ │ │ - 14758: 00718884 364 FUNC GLOBAL DEFAULT 12 flatview_read_continue │ │ │ │ + 14758: 007188cc 364 FUNC GLOBAL DEFAULT 12 flatview_read_continue │ │ │ │ 14759: 00dc6ef6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCOM_READ_DSTATE │ │ │ │ 14760: 00d95244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_EVENT │ │ │ │ - 14761: 00915470 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfoWrapper │ │ │ │ + 14761: 009154b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfoWrapper │ │ │ │ 14762: 00d93c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_EVENT │ │ │ │ - 14763: 00955478 244 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties_members │ │ │ │ + 14763: 009554c0 244 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties_members │ │ │ │ 14764: 00cb5524 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgw_be │ │ │ │ 14765: 00d8f194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_SET_IRQ_RAISE_EVENT │ │ │ │ 14766: 00d9c2d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_MEM_TABLE_EVENT │ │ │ │ 14767: 00d95444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_UNALIGNED_ZONE_CMD_EVENT │ │ │ │ - 14768: 0099c014 16 FUNC GLOBAL DEFAULT 12 error_propagate │ │ │ │ + 14768: 0099c05c 16 FUNC GLOBAL DEFAULT 12 error_propagate │ │ │ │ 14769: 00dc76ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_OVERFLOW_DSTATE │ │ │ │ - 14770: 006a683c 540 FUNC GLOBAL DEFAULT 12 helper_vaeskf2_vi │ │ │ │ + 14770: 006a6884 540 FUNC GLOBAL DEFAULT 12 helper_vaeskf2_vi │ │ │ │ 14771: 00dc6584 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_UP_READ_DSTATE │ │ │ │ 14772: 00dc70c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_WRITE_ADDR_DSTATE │ │ │ │ 14773: 00dc8518 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_HOTPLUGGABLE_CPUS_DSTATE │ │ │ │ 14774: 0038eb9c 112 FUNC GLOBAL DEFAULT 12 hid_keyboard_write │ │ │ │ 14775: 00dc81cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RAM_ALLOC_SHARED_DSTATE │ │ │ │ - 14776: 007411ac 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgb │ │ │ │ + 14776: 007411f4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgb │ │ │ │ 14777: 00d9eba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_RELEASE_EVENT │ │ │ │ - 14778: 00b0be2c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun_len │ │ │ │ + 14778: 00b0be7c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun_len │ │ │ │ 14779: 00340f78 4 FUNC GLOBAL DEFAULT 12 cxl_machine_init │ │ │ │ 14780: 00dc628a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_DO_ALLOC_CLUSTERS_OFFSET_DSTATE │ │ │ │ 14781: 005a4a78 272 FUNC GLOBAL DEFAULT 12 tap_probe_vnet_hdr │ │ │ │ - 14782: 00961438 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_unplug_guest_error │ │ │ │ + 14782: 00961480 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_unplug_guest_error │ │ │ │ 14783: 00d96e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_SELECTION_EVENT │ │ │ │ - 14784: 009516f4 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsList │ │ │ │ + 14784: 0095173c 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsList │ │ │ │ 14785: 005ab358 148 FUNC GLOBAL DEFAULT 12 replay_check_error │ │ │ │ 14786: 00d86af8 428 OBJECT GLOBAL DEFAULT 24 bdrv_qcow2 │ │ │ │ 14787: 00d9fcac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_EVENT │ │ │ │ 14788: 00dc6548 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_XFER_EXCEED_DSTATE │ │ │ │ 14789: 00d9d500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_START_EVENT │ │ │ │ 14790: 00d95a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AIO_DISCARD_CB_EVENT │ │ │ │ 14791: 00dc792e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_INVALID_IDN_DSTATE │ │ │ │ 14792: 00305d08 8 FUNC GLOBAL DEFAULT 12 acpi_ghes_present │ │ │ │ - 14793: 0077dec8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i32 │ │ │ │ + 14793: 0077df10 104 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i32 │ │ │ │ 14794: 00dc77f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PSPI_CTRL_WRITE_DSTATE │ │ │ │ - 14795: 008c5f38 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZSimpleProperties │ │ │ │ + 14795: 008c5f80 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZSimpleProperties │ │ │ │ 14796: 0025ead4 352 FUNC GLOBAL DEFAULT 12 do_run_on_cpu │ │ │ │ 14797: 0029d900 64 FUNC GLOBAL DEFAULT 12 float64_minimum_number │ │ │ │ - 14798: 00919a48 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFastList │ │ │ │ - 14799: 0094eb5c 316 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress │ │ │ │ - 14800: 009afc74 76 FUNC GLOBAL DEFAULT 12 aio_notify │ │ │ │ - 14801: 007a48a4 12 FUNC GLOBAL DEFAULT 12 qemu_file_set_blocking │ │ │ │ + 14798: 00919a90 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFastList │ │ │ │ + 14799: 0094eba4 316 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress │ │ │ │ + 14800: 009afcbc 76 FUNC GLOBAL DEFAULT 12 aio_notify │ │ │ │ + 14801: 007a48ec 12 FUNC GLOBAL DEFAULT 12 qemu_file_set_blocking │ │ │ │ 14802: 00d99b70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_STARTED_EVENT │ │ │ │ 14803: 002ac044 84 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_mem_inline_per_vcpu │ │ │ │ 14804: 00dc74dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_MODE_SENSE_DSTATE │ │ │ │ 14805: 00d9f3b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM16_FALLBACK_EVENT │ │ │ │ - 14806: 00778d84 3540 FUNC GLOBAL DEFAULT 12 tcg_dump_ops │ │ │ │ + 14806: 00778dcc 3540 FUNC GLOBAL DEFAULT 12 tcg_dump_ops │ │ │ │ 14807: 00da23dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AIO_CO_SCHEDULE_BH_CB_EVENT │ │ │ │ 14808: 00428c2c 264 FUNC GLOBAL DEFAULT 12 pcie_cap_flags_set_vector │ │ │ │ 14809: 002b5a60 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_draw_submitted │ │ │ │ 14810: 00dc6420 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_MAGIC_DSTATE │ │ │ │ 14811: 00dc7e28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DUMP_REGIONS_DSTATE │ │ │ │ 14812: 0041b2dc 100 FUNC GLOBAL DEFAULT 12 pci_bus_num │ │ │ │ 14813: 00cf6964 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwnmsac_vv_h │ │ │ │ 14814: 00d9bfc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PCI_NOTIFY_EVENT │ │ │ │ 14815: 00d97324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_GET_CMD_EVENT │ │ │ │ 14816: 00d96e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_DMA_UNAVAILABLE_EVENT │ │ │ │ 14817: 00cb5734 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchl_le │ │ │ │ 14818: 00da2468 0 NOTYPE GLOBAL DEFAULT 25 __bss_start__ │ │ │ │ 14819: 00dc7d40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VGA_WRITE_DSTATE │ │ │ │ - 14820: 0095556c 460 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties │ │ │ │ + 14820: 009555b4 460 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties │ │ │ │ 14821: 003e603c 56 FUNC GLOBAL DEFAULT 12 world_ingress │ │ │ │ - 14822: 00871a50 92 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_export │ │ │ │ - 14823: 006f5ca8 228 FUNC GLOBAL DEFAULT 12 vhost_user_async_close │ │ │ │ - 14824: 007a6cd8 156 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_dupfd │ │ │ │ - 14825: 007b0240 232 FUNC GLOBAL DEFAULT 12 qio_channel_read │ │ │ │ + 14822: 00871a98 92 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_export │ │ │ │ + 14823: 006f5cf0 228 FUNC GLOBAL DEFAULT 12 vhost_user_async_close │ │ │ │ + 14824: 007a6d20 156 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_dupfd │ │ │ │ + 14825: 007b0288 232 FUNC GLOBAL DEFAULT 12 qio_channel_read │ │ │ │ 14826: 00d9272c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MISC_UPDATE_IRQ_RAISE_EVENT │ │ │ │ - 14827: 006cc50c 76 FUNC GLOBAL DEFAULT 12 vfio_devices_all_dirty_tracking_started │ │ │ │ + 14827: 006cc554 76 FUNC GLOBAL DEFAULT 12 vfio_devices_all_dirty_tracking_started │ │ │ │ 14828: 00cf0244 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsbc_vxm_b │ │ │ │ 14829: 00cf68e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwnmsac_vv_w │ │ │ │ 14830: 003733c8 116 FUNC GLOBAL DEFAULT 12 virtio_add_vhost_device │ │ │ │ 14831: 00bd085c 52 OBJECT GLOBAL DEFAULT 21 vmstate_ahci │ │ │ │ 14832: 00413fe8 552 FUNC GLOBAL DEFAULT 12 fw_cfg_add_file_from_generator │ │ │ │ 14833: 00607688 96 FUNC GLOBAL DEFAULT 12 helper_vadd_vx_b │ │ │ │ 14834: 00cf00b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsbc_vxm_d │ │ │ │ 14835: 002b181c 16 FUNC GLOBAL DEFAULT 12 console_has_gl │ │ │ │ 14836: 00c74d84 4 OBJECT GLOBAL DEFAULT 21 vub_config_ops │ │ │ │ 14837: 006077a8 96 FUNC GLOBAL DEFAULT 12 helper_vadd_vx_d │ │ │ │ 14838: 00429150 220 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_enable_power │ │ │ │ 14839: 00c808fc 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcow2Version_lookup │ │ │ │ - 14840: 0077ffdc 248 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i32 │ │ │ │ + 14840: 00780024 248 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i32 │ │ │ │ 14841: 00dc75b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_ABORT_DSTATE │ │ │ │ 14842: 00cf01c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsbc_vxm_h │ │ │ │ - 14843: 0099f7ac 220 FUNC GLOBAL DEFAULT 12 qemu_opt_get_del │ │ │ │ + 14843: 0099f7f4 220 FUNC GLOBAL DEFAULT 12 qemu_opt_get_del │ │ │ │ 14844: 006076e8 96 FUNC GLOBAL DEFAULT 12 helper_vadd_vx_h │ │ │ │ 14845: 00c80e68 12 OBJECT GLOBAL DEFAULT 21 PCIELinkSpeed_lookup │ │ │ │ - 14846: 00916bc4 192 FUNC GLOBAL DEFAULT 12 visit_type_LostTickPolicy │ │ │ │ + 14846: 00916c0c 192 FUNC GLOBAL DEFAULT 12 visit_type_LostTickPolicy │ │ │ │ 14847: 00dc7c48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_END_DSTATE │ │ │ │ 14848: 00dc75aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_DSTATE │ │ │ │ 14849: 00d98438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IBEX_SPI_HOST_WRITE_EVENT │ │ │ │ 14850: 00dc6610 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_RUNNING_DSTATE │ │ │ │ 14851: 00dc75a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_DSTATE │ │ │ │ 14852: 00dc80aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_SWITCH_CHANNEL_DSTATE │ │ │ │ - 14853: 007fad78 20 FUNC GLOBAL DEFAULT 12 job_complete_sync_locked │ │ │ │ + 14853: 007fadc0 20 FUNC GLOBAL DEFAULT 12 job_complete_sync_locked │ │ │ │ 14854: 00dc6e98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MISC_UPDATE_IRQ_LOWER_DSTATE │ │ │ │ 14855: 00dc64fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WSTAT_DSTATE │ │ │ │ - 14856: 0091bef0 376 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC │ │ │ │ - 14857: 006e35cc 52 FUNC GLOBAL DEFAULT 12 virtio_queue_set_notification │ │ │ │ - 14858: 0078bcd4 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i64_chk │ │ │ │ + 14856: 0091bf38 376 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC │ │ │ │ + 14857: 006e3614 52 FUNC GLOBAL DEFAULT 12 virtio_queue_set_notification │ │ │ │ + 14858: 0078bd1c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i64_chk │ │ │ │ 14859: 00dc66a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_DSTATE │ │ │ │ 14860: 00d960bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_RTC_READ_EVENT │ │ │ │ - 14861: 0099fb24 200 FUNC GLOBAL DEFAULT 12 qemu_opt_set │ │ │ │ + 14861: 0099fb6c 200 FUNC GLOBAL DEFAULT 12 qemu_opt_set │ │ │ │ 14862: 00dc64b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_PROBE_CAPS_DSTATE │ │ │ │ 14863: 00dc8c1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_MAPPED_DSTATE │ │ │ │ 14864: 005a9d98 956 FUNC GLOBAL DEFAULT 12 replay_sync_error │ │ │ │ 14865: 00cf013c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsbc_vxm_w │ │ │ │ - 14866: 009a9a40 220 FUNC GLOBAL DEFAULT 12 qsp_reset │ │ │ │ - 14867: 00762db0 72 FUNC GLOBAL DEFAULT 12 gdb_unregister_coprocessor_all │ │ │ │ + 14866: 009a9a88 220 FUNC GLOBAL DEFAULT 12 qsp_reset │ │ │ │ + 14867: 00762df8 72 FUNC GLOBAL DEFAULT 12 gdb_unregister_coprocessor_all │ │ │ │ 14868: 00d8ea18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_MODE_EVENT │ │ │ │ 14869: 00607748 96 FUNC GLOBAL DEFAULT 12 helper_vadd_vx_w │ │ │ │ - 14870: 0092dd44 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_start_postcopy │ │ │ │ + 14870: 0092dd8c 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_start_postcopy │ │ │ │ 14871: 00d99880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_OUT_EVENT │ │ │ │ - 14872: 0086c950 56 FUNC GLOBAL DEFAULT 12 throttle_group_attach_aio_context │ │ │ │ + 14872: 0086c998 56 FUNC GLOBAL DEFAULT 12 throttle_group_attach_aio_context │ │ │ │ 14873: 00d912d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_EVENT │ │ │ │ - 14874: 00751214 216 FUNC GLOBAL DEFAULT 12 qdev_walk_children │ │ │ │ + 14874: 0075125c 216 FUNC GLOBAL DEFAULT 12 qdev_walk_children │ │ │ │ 14875: 00d9eb04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_UNREGISTER_EVENT │ │ │ │ 14876: 00da0f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_FDSETS_EVENT │ │ │ │ 14877: 0041e524 152 FUNC GLOBAL DEFAULT 12 pci_for_each_bus_depth_first │ │ │ │ 14878: 00d8c684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WSTAT_EVENT │ │ │ │ 14879: 00dc833c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_DSTATE │ │ │ │ - 14880: 007458c0 312 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_le_mmu │ │ │ │ + 14880: 00745908 312 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_le_mmu │ │ │ │ 14881: 00dc6a16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_READ_DSTATE │ │ │ │ 14882: 00d97284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_TRANSFER_DATA_EVENT │ │ │ │ 14883: 00d9fd0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ENABLE_EVENT │ │ │ │ - 14884: 009cb844 40 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_all │ │ │ │ + 14884: 009cb88c 40 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_all │ │ │ │ 14885: 00d8ae48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CLUSTER_LINK_L2_EVENT │ │ │ │ - 14886: 007bde7c 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_update │ │ │ │ - 14887: 00825864 8 FUNC GLOBAL DEFAULT 12 bdrv_drained_end │ │ │ │ + 14886: 007bdec4 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_update │ │ │ │ + 14887: 008258ac 8 FUNC GLOBAL DEFAULT 12 bdrv_drained_end │ │ │ │ 14888: 00dc67e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_SIN_DSTATE │ │ │ │ 14889: 003bcd18 296 FUNC GLOBAL DEFAULT 12 e1000e_core_pci_uninit │ │ │ │ 14890: 00dc6b8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_CLEAR_DSTATE │ │ │ │ - 14891: 00989c1c 12 FUNC GLOBAL DEFAULT 12 qdict_flatten │ │ │ │ + 14891: 00989c64 12 FUNC GLOBAL DEFAULT 12 qdict_flatten │ │ │ │ 14892: 00dc7f18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_FINISH_DSTATE │ │ │ │ 14893: 00d93328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_SENT_EVENT │ │ │ │ 14894: 00d95b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC64_EVENT │ │ │ │ - 14895: 0070bfd0 184 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_populated │ │ │ │ + 14895: 0070c018 184 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_populated │ │ │ │ 14896: 00d98b90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_SET_SCALER_EVENT │ │ │ │ - 14897: 0094b3b4 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationType │ │ │ │ + 14897: 0094b3fc 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationType │ │ │ │ 14898: 00267e78 8 FUNC GLOBAL DEFAULT 12 print_insn_riscv64 │ │ │ │ - 14899: 009c1b18 28 FUNC GLOBAL DEFAULT 12 readline_restart │ │ │ │ - 14900: 0096f6d8 28 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper_members │ │ │ │ - 14901: 0070b64c 492 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu_one │ │ │ │ - 14902: 0074dba8 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_int │ │ │ │ + 14899: 009c1b60 28 FUNC GLOBAL DEFAULT 12 readline_restart │ │ │ │ + 14900: 0096f720 28 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper_members │ │ │ │ + 14901: 0070b694 492 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu_one │ │ │ │ + 14902: 0074dbf0 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_int │ │ │ │ 14903: 00d8df08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_GET_QUEUE_EVENT │ │ │ │ 14904: 00bd1ccc 52 OBJECT GLOBAL DEFAULT 21 vmstate_hid_keyboard_device │ │ │ │ 14905: 00dc82a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_DISCARD_RECT_DSTATE │ │ │ │ 14906: 00d941f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_POSTPONED_EVENT │ │ │ │ 14907: 00d8f418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMBUS_IOPORT_WRITEB_EVENT │ │ │ │ 14908: 0028f94c 2168 FUNC GLOBAL DEFAULT 12 floatx80_div │ │ │ │ 14909: 00d8c7d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WALK_EVENT │ │ │ │ - 14910: 008da6a8 320 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties │ │ │ │ + 14910: 008da6f0 320 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties │ │ │ │ 14911: 00dc8054 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_FILE_ERR_DSTATE │ │ │ │ - 14912: 0090d3a0 312 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult │ │ │ │ + 14912: 0090d3e8 312 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult │ │ │ │ 14913: 00553cf8 232 FUNC GLOBAL DEFAULT 12 migration_call_notifiers │ │ │ │ 14914: 00dc742e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SRIOV_CONFIG_WRITE_DSTATE │ │ │ │ 14915: 00dc6faa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_MII_WRITE_DSTATE │ │ │ │ 14916: 00d8ddb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_FIFO_RX_FULL_EVENT │ │ │ │ - 14917: 008dfbe8 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2_members │ │ │ │ + 14917: 008dfc30 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2_members │ │ │ │ 14918: 0041b760 28 FUNC GLOBAL DEFAULT 12 pci_bus_set_slot_reserved_mask │ │ │ │ 14919: 005ab158 132 FUNC GLOBAL DEFAULT 12 replay_get_word │ │ │ │ 14920: 00d8ab48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DSM_EVENT │ │ │ │ 14921: 00294a1c 296 FUNC GLOBAL DEFAULT 12 float128_to_int32 │ │ │ │ 14922: 00c6b320 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_nguid │ │ │ │ 14923: 00d8d1cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_READL_REG_EVENT │ │ │ │ 14924: 00d8a978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_READ_RETURN_EVENT │ │ │ │ - 14925: 007e1d64 288 FUNC GLOBAL DEFAULT 12 os_setup_limits │ │ │ │ + 14925: 007e1dac 288 FUNC GLOBAL DEFAULT 12 os_setup_limits │ │ │ │ 14926: 00dc7f6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_ENTRY_DSTATE │ │ │ │ 14927: 00d8ea68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_GET_EVENT │ │ │ │ - 14928: 00781bf4 172 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i64 │ │ │ │ + 14928: 00781c3c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i64 │ │ │ │ 14929: 002b48bc 336 FUNC GLOBAL DEFAULT 12 qemu_display_help │ │ │ │ 14930: 00d9ed74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_FORWARD_DMABUF_EVENT │ │ │ │ 14931: 002b1a20 140 FUNC GLOBAL DEFAULT 12 qemu_console_set_display_gl_ctx │ │ │ │ 14932: 00dc86b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DISPLAY_UPDATE_DSTATE │ │ │ │ 14933: 005b3574 360 FUNC GLOBAL DEFAULT 12 mttcg_start_vcpu_thread │ │ │ │ 14934: 00d91f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_WRITE_EVENT │ │ │ │ 14935: 00d9f1a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_SYNC_NUMLOCK_EVENT │ │ │ │ 14936: 00dc71c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_ADD_CHUNK_DSTATE │ │ │ │ 14937: 00dc830c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_PUTCHAR_CSI_DSTATE │ │ │ │ - 14938: 009275d4 320 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias │ │ │ │ - 14939: 008692b4 324 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find │ │ │ │ - 14940: 0074248c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchb │ │ │ │ - 14941: 0078b23c 484 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i64_chk │ │ │ │ - 14942: 008a5370 96 FUNC GLOBAL DEFAULT 12 laio_detach_aio_context │ │ │ │ + 14938: 0092761c 320 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias │ │ │ │ + 14939: 008692fc 324 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find │ │ │ │ + 14940: 007424d4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchb │ │ │ │ + 14941: 0078b284 484 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i64_chk │ │ │ │ + 14942: 008a53b8 96 FUNC GLOBAL DEFAULT 12 laio_detach_aio_context │ │ │ │ 14943: 005546e0 624 FUNC GLOBAL DEFAULT 12 qmp_migrate_pause │ │ │ │ - 14944: 00809390 256 FUNC GLOBAL DEFAULT 12 nbd_opt_lookup │ │ │ │ + 14944: 008093d8 256 FUNC GLOBAL DEFAULT 12 nbd_opt_lookup │ │ │ │ 14945: 0033fbe0 132 FUNC GLOBAL DEFAULT 12 sysbus_is_irq_connected │ │ │ │ 14946: 0041b52c 104 FUNC GLOBAL DEFAULT 12 pci_device_load │ │ │ │ 14947: 00dc73be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DSM_DEALLOCATE_DSTATE │ │ │ │ 14948: 004252a4 492 FUNC GLOBAL DEFAULT 12 pcie_sriov_config_write │ │ │ │ - 14949: 007429c4 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_le_mmu │ │ │ │ + 14949: 00742a0c 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_le_mmu │ │ │ │ 14950: 00d8bbf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUEST_EVENT │ │ │ │ - 14951: 0070016c 4 FUNC GLOBAL DEFAULT 12 xen_primary_console_set_be_port │ │ │ │ + 14951: 007001b4 4 FUNC GLOBAL DEFAULT 12 xen_primary_console_set_be_port │ │ │ │ 14952: 00c81b34 12 OBJECT GLOBAL DEFAULT 21 RockerPortDuplex_lookup │ │ │ │ 14953: 00d9b9c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_RELO_EVENT │ │ │ │ - 14954: 008d0750 156 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo_members │ │ │ │ - 14955: 007805f4 132 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i32 │ │ │ │ + 14954: 008d0798 156 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo_members │ │ │ │ + 14955: 0078063c 132 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i32 │ │ │ │ 14956: 00dc74ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_WRITE_COMPLETE_NOIO_DSTATE │ │ │ │ 14957: 00dc6db0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_CLK_DSTATE │ │ │ │ 14958: 00dc86bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DISPLAY_RELOAD_DSTATE │ │ │ │ 14959: 004a0d38 360 FUNC GLOBAL DEFAULT 12 ohci_sysbus_die │ │ │ │ - 14960: 008258cc 360 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin_nopoll │ │ │ │ - 14961: 0088c610 368 FUNC GLOBAL DEFAULT 12 qed_alloc_l2_cache_entry │ │ │ │ - 14962: 00749048 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareResult │ │ │ │ + 14960: 00825914 360 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin_nopoll │ │ │ │ + 14961: 0088c658 368 FUNC GLOBAL DEFAULT 12 qed_alloc_l2_cache_entry │ │ │ │ + 14962: 00749090 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareResult │ │ │ │ 14963: 00d849a0 36 OBJECT GLOBAL DEFAULT 24 qemu_drive_opts │ │ │ │ 14964: 00dc779e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_SET_VOLTAGE_DSTATE │ │ │ │ 14965: 00d9219c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_SET_CHANNEL_DIVIDER_EVENT │ │ │ │ 14966: 00dc72b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_DSTATE │ │ │ │ 14967: 00dc79be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_DATA_DSTATE │ │ │ │ 14968: 004edd84 408 FUNC GLOBAL DEFAULT 12 vhost_dev_disable_notifiers_nvqs │ │ │ │ 14969: 00d9d4f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_STOP_EVENT │ │ │ │ - 14970: 007bd558 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_setiv │ │ │ │ + 14970: 007bd5a0 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_setiv │ │ │ │ 14971: 00d8a000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_CANCEL_EVENT │ │ │ │ 14972: 005238b4 616 FUNC GLOBAL DEFAULT 12 hmp_info_tpm │ │ │ │ 14973: 00dc6654 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_FLASH_ERASE_DSTATE │ │ │ │ 14974: 00d8b108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_SLEEP_EVENT │ │ │ │ 14975: 003379a0 136 FUNC GLOBAL DEFAULT 12 device_type_is_dynamic_sysbus │ │ │ │ - 14976: 008fbbe4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMux │ │ │ │ + 14976: 008fbc2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMux │ │ │ │ 14977: 00d9dd10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_SWITCH_CHANNEL_EVENT │ │ │ │ 14978: 00dc63c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_READ_HOLE_DSTATE │ │ │ │ 14979: 00d9a240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_SOF_EVENT │ │ │ │ 14980: 004277ac 24 FUNC GLOBAL DEFAULT 12 slotid_cap_cleanup │ │ │ │ 14981: 005ed26c 60 FUNC GLOBAL DEFAULT 12 helper_cbo_clean_flush │ │ │ │ - 14982: 007853c0 264 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i64 │ │ │ │ + 14982: 00785408 264 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i64 │ │ │ │ 14983: 00cf10b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjn_vf_d │ │ │ │ - 14984: 0096f58c 332 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper │ │ │ │ + 14984: 0096f5d4 332 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper │ │ │ │ 14985: 00d8ecd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_DESTROY_EVENT │ │ │ │ 14986: 00d8ead8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_PRE_LOAD_EVENT │ │ │ │ - 14987: 00747f84 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_be_mmu │ │ │ │ + 14987: 00747fcc 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_be_mmu │ │ │ │ 14988: 00dc8498 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_UNCORRECTABLE_ERRORS_DSTATE │ │ │ │ 14989: 00cf11bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjn_vf_h │ │ │ │ 14990: 00cb7bd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andw_be │ │ │ │ - 14991: 00752374 8 FUNC GLOBAL DEFAULT 12 resettable_container_remove │ │ │ │ + 14991: 007523bc 8 FUNC GLOBAL DEFAULT 12 resettable_container_remove │ │ │ │ 14992: 00d8bce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_LOOP_RET_EVENT │ │ │ │ 14993: 006381c0 408 FUNC GLOBAL DEFAULT 12 helper_vfncvt_x_f_w_b │ │ │ │ 14994: 00572954 188 FUNC GLOBAL DEFAULT 12 qmp_xen_colo_do_checkpoint │ │ │ │ 14995: 0033b99c 140 FUNC GLOBAL DEFAULT 12 ram_block_notify_remove │ │ │ │ - 14996: 0081798c 16 FUNC GLOBAL DEFAULT 12 blk_aio_get │ │ │ │ + 14996: 008179d4 16 FUNC GLOBAL DEFAULT 12 blk_aio_get │ │ │ │ 14997: 00dc8bbd 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_yank_c │ │ │ │ 14998: 003bce48 140 FUNC GLOBAL DEFAULT 12 e1000e_core_pre_save │ │ │ │ 14999: 00638358 388 FUNC GLOBAL DEFAULT 12 helper_vfncvt_x_f_w_h │ │ │ │ - 15000: 007f4378 184 FUNC GLOBAL DEFAULT 12 bdrv_filter_or_cow_child │ │ │ │ + 15000: 007f43c0 184 FUNC GLOBAL DEFAULT 12 bdrv_filter_or_cow_child │ │ │ │ 15001: 00dc62ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ 15002: 00d8b0d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_YIELD_EVENT │ │ │ │ 15003: 00dc6e74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SCU_WRITE_DSTATE │ │ │ │ 15004: 00d9fbfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_RESUME_EVENT │ │ │ │ 15005: 00332de0 1396 FUNC GLOBAL DEFAULT 12 hmp_info_memory_devices │ │ │ │ 15006: 00cf1138 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjn_vf_w │ │ │ │ 15007: 00dc7f40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_ERROR_DSTATE │ │ │ │ 15008: 00dc809a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_WAIT_DSTATE │ │ │ │ - 15009: 0094f640 332 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper │ │ │ │ + 15009: 0094f688 332 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper │ │ │ │ 15010: 00d90e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_EL3_READ_EVENT │ │ │ │ - 15011: 00914894 92 FUNC GLOBAL DEFAULT 12 qapi_free_CurrentMachineParams │ │ │ │ + 15011: 009148dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_CurrentMachineParams │ │ │ │ 15012: 00dc611e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_rocker_c │ │ │ │ 15013: 002ad708 252 FUNC GLOBAL DEFAULT 12 plugin_register_vcpu_mem_cb │ │ │ │ 15014: 002c0958 124 FUNC GLOBAL DEFAULT 12 qemu_text_console_update_cursor │ │ │ │ - 15015: 00753028 672 FUNC GLOBAL DEFAULT 12 resettable_assert_reset │ │ │ │ + 15015: 00753070 672 FUNC GLOBAL DEFAULT 12 resettable_assert_reset │ │ │ │ 15016: 00dc8468 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_ADD_DSTATE │ │ │ │ 15017: 00dc83ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ 15018: 00d9d0a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_ITERATE_EVENT │ │ │ │ 15019: 00dc7076 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_DSTATE │ │ │ │ 15020: 00dc6770 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_GET_QUEUE_DSTATE │ │ │ │ - 15021: 00719898 952 FUNC GLOBAL DEFAULT 12 cpu_flush_icache_range │ │ │ │ - 15022: 0098e26c 192 FUNC GLOBAL DEFAULT 12 qatomic_read_i64 │ │ │ │ + 15021: 007198e0 952 FUNC GLOBAL DEFAULT 12 cpu_flush_icache_range │ │ │ │ + 15022: 0098e2b4 192 FUNC GLOBAL DEFAULT 12 qatomic_read_i64 │ │ │ │ 15023: 006384dc 376 FUNC GLOBAL DEFAULT 12 helper_vfncvt_x_f_w_w │ │ │ │ 15024: 00d8a370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_INVALID_RLE_EVENT │ │ │ │ 15025: 00dc76da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_UNHANDLED_FRAME_CMD_DSTATE │ │ │ │ - 15026: 008b13b0 276 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_add_watch │ │ │ │ + 15026: 008b13f8 276 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_add_watch │ │ │ │ 15027: 00dc7be8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_RESPONSE_DSTATE │ │ │ │ 15028: 00da1a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SCREENDUMP_EVENT │ │ │ │ 15029: 00d939e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_RXDMA_WRITE_EVENT │ │ │ │ 15030: 00da0918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_POWERDOWN_EVENT │ │ │ │ 15031: 00dc701a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_TXDMA_READ_DSTATE │ │ │ │ 15032: 00dc86a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_DSTATE │ │ │ │ 15033: 00d91458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_INTERRUPT_EVENT │ │ │ │ 15034: 00d9a660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QUEUE_DEL_EVENT │ │ │ │ 15035: 00d950a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_CMBSZ_READONLY_EVENT │ │ │ │ 15036: 0042aa30 164 FUNC GLOBAL DEFAULT 12 pcie_cap_root_init │ │ │ │ 15037: 00296748 240 FUNC GLOBAL DEFAULT 12 float64_to_int32_modulo │ │ │ │ - 15038: 0096a458 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptionsVNC │ │ │ │ + 15038: 0096a4a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptionsVNC │ │ │ │ 15039: 00dc7692 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_SET_FW_TIME_DSTATE │ │ │ │ 15040: 00dc855c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_SAVE_DSTATE │ │ │ │ 15041: 002e1f1c 296 FUNC GLOBAL DEFAULT 12 vnc_server_cut_text_caps │ │ │ │ 15042: 00294b44 292 FUNC GLOBAL DEFAULT 12 float128_to_int64 │ │ │ │ 15043: 00dc83ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_SET_WRITE_THRESHOLD_DSTATE │ │ │ │ 15044: 00cfcd6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmacc_vf_h │ │ │ │ 15045: 00dc7d60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_ENABLE_DSTATE │ │ │ │ 15046: 005229a4 188 FUNC GLOBAL DEFAULT 12 qemu_system_reset_request │ │ │ │ 15047: 00dc6850 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERRUPT_CLIENT_MONITORS_CONFIG_DSTATE │ │ │ │ 15048: 00dc7350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ASQADDR_DSTATE │ │ │ │ 15049: 00cb3a54 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax8 │ │ │ │ 15050: 003a7f70 596 FUNC GLOBAL DEFAULT 12 e1000x_rx_vlan_filter │ │ │ │ - 15051: 0078cc08 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i64_chk │ │ │ │ + 15051: 0078cc50 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i64_chk │ │ │ │ 15052: 00d972d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_DMA_EVENT │ │ │ │ 15053: 00d9b648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_TIMEOUT_EVENT │ │ │ │ 15054: 00d97644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSIX_ENABLED_EVENT │ │ │ │ 15055: 00dc774c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_TIMEOUT_DSTATE │ │ │ │ 15056: 00dc6146 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_CHECK_CREDS_DSTATE │ │ │ │ 15057: 002b5cb4 48 FUNC GLOBAL DEFAULT 12 qemu_input_linux_to_qcode │ │ │ │ 15058: 00cb8728 132 OBJECT GLOBAL DEFAULT 24 helper_info_clrsb_i32 │ │ │ │ 15059: 00cfcce8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmacc_vf_w │ │ │ │ 15060: 00dc630c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_WS_HANDSHAKE_ERR_DSTATE │ │ │ │ 15061: 00d91188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_REJECT_EVENT │ │ │ │ 15062: 0051134c 584 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_start │ │ │ │ - 15063: 008e3998 264 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate_members │ │ │ │ + 15063: 008e39e0 264 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate_members │ │ │ │ 15064: 00d94128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_READ_IMS_EVENT │ │ │ │ 15065: 00dc6640 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_BYTE_DSTATE │ │ │ │ 15066: 00da223c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFREE_EVENT │ │ │ │ 15067: 003aa1a4 988 FUNC GLOBAL DEFAULT 12 net_tx_pkt_parse │ │ │ │ 15068: 0025c4d8 32 FUNC GLOBAL DEFAULT 12 gdb_disable_syscalls │ │ │ │ 15069: 00d931d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_REALIZE_EVENT │ │ │ │ 15070: 003328b0 220 FUNC GLOBAL DEFAULT 12 hmp_info_balloon │ │ │ │ - 15071: 008c7a90 408 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_latency_histogram_set_arg_members │ │ │ │ - 15072: 009b3500 164 FUNC GLOBAL DEFAULT 12 qemu_co_send_recv │ │ │ │ - 15073: 0077e33c 180 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i32 │ │ │ │ + 15071: 008c7ad8 408 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_latency_histogram_set_arg_members │ │ │ │ + 15072: 009b3548 164 FUNC GLOBAL DEFAULT 12 qemu_co_send_recv │ │ │ │ + 15073: 0077e384 180 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i32 │ │ │ │ 15074: 003a9dec 172 FUNC GLOBAL DEFAULT 12 net_tx_pkt_update_ip_hdr_checksum │ │ │ │ 15075: 00dc7144 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_TYPE_DSTATE │ │ │ │ 15076: 00d93698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_TX_STATE_EVENT │ │ │ │ - 15077: 00785510 412 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i64 │ │ │ │ + 15077: 00785558 412 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i64 │ │ │ │ 15078: 00d8de18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_IRQ_STATE_EVENT │ │ │ │ 15079: 00dc6672 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HD_GEOMETRY_LCHS_GUESS_DSTATE │ │ │ │ 15080: 00d9bff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_GUEST_PAGE_EVENT │ │ │ │ 15081: 00dc6e7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SYSCTRL_MEM_READL_DSTATE │ │ │ │ 15082: 002b930c 164 FUNC GLOBAL DEFAULT 12 qemu_input_scale_axis │ │ │ │ 15083: 00dc712c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L4_CSO_DISABLED_DSTATE │ │ │ │ - 15084: 008e3be4 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication_members │ │ │ │ + 15084: 008e3c2c 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication_members │ │ │ │ 15085: 00dc7dbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_FEATURES_DSTATE │ │ │ │ - 15086: 0096f840 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_InputEvent_base_members │ │ │ │ - 15087: 007a937c 824 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_sync │ │ │ │ + 15086: 0096f888 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_InputEvent_base_members │ │ │ │ + 15087: 007a93c4 824 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_sync │ │ │ │ 15088: 00d9f254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_KEY_EVENT_EVENT │ │ │ │ 15089: 002ada98 72 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_idle_cb │ │ │ │ 15090: 00d9a440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_UNUSE_EVENT │ │ │ │ - 15091: 008cc32c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsPreallocate │ │ │ │ + 15091: 008cc374 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsPreallocate │ │ │ │ 15092: 00d94958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_NOT_XXP_EVENT │ │ │ │ 15093: 00dc72be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_IDENTIFY_CNS_DSTATE │ │ │ │ 15094: 00d9293c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCOM_WRITE_EVENT │ │ │ │ - 15095: 007514b8 156 FUNC GLOBAL DEFAULT 12 qdev_get_dev_path │ │ │ │ - 15096: 00943938 4 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties_members │ │ │ │ + 15095: 00751500 156 FUNC GLOBAL DEFAULT 12 qdev_get_dev_path │ │ │ │ + 15096: 00943980 4 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties_members │ │ │ │ 15097: 00d8f7b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_RARC_EVENT │ │ │ │ 15098: 00dc7c36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_START_DSTATE │ │ │ │ 15099: 00da3c24 4 OBJECT GLOBAL DEFAULT 25 qemu_name │ │ │ │ 15100: 00d9bdb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_SEND_RESPONSE_EVENT │ │ │ │ - 15101: 0099caf4 248 FUNC GLOBAL DEFAULT 12 error_report_once_cond │ │ │ │ - 15102: 008c2844 580 FUNC GLOBAL DEFAULT 12 monitor_init │ │ │ │ - 15103: 00822c68 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_skip_store │ │ │ │ - 15104: 007069a0 76 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_nomigrate │ │ │ │ - 15105: 00908368 248 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot_members │ │ │ │ + 15101: 0099cb3c 248 FUNC GLOBAL DEFAULT 12 error_report_once_cond │ │ │ │ + 15102: 008c288c 580 FUNC GLOBAL DEFAULT 12 monitor_init │ │ │ │ + 15103: 00822cb0 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_skip_store │ │ │ │ + 15104: 007069e8 76 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_nomigrate │ │ │ │ + 15105: 009083b0 248 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot_members │ │ │ │ 15106: 002988a0 236 FUNC GLOBAL DEFAULT 12 float32_to_uint64_round_to_zero │ │ │ │ 15107: 00da265c 1 OBJECT GLOBAL DEFAULT 25 tcg_allowed │ │ │ │ 15108: 00dc77f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IBEX_SPI_HOST_TRANSFER_DSTATE │ │ │ │ - 15109: 009bbc0c 592 FUNC GLOBAL DEFAULT 12 hbitmap_status │ │ │ │ + 15109: 009bbc54 592 FUNC GLOBAL DEFAULT 12 hbitmap_status │ │ │ │ 15110: 00d9d1d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_START_EVENT │ │ │ │ 15111: 004eea94 296 FUNC GLOBAL DEFAULT 12 vhost_config_mask │ │ │ │ 15112: 002a7958 176 FUNC GLOBAL DEFAULT 12 helper_gvec_eq16 │ │ │ │ 15113: 00dc84de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DUMPDTB_DSTATE │ │ │ │ 15114: 00dc6dce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_ACCESS_BLOCKED_DSTATE │ │ │ │ 15115: 00301794 2452 FUNC GLOBAL DEFAULT 12 build_fadt │ │ │ │ 15116: 00bd13b0 80 OBJECT GLOBAL DEFAULT 21 ide_portio_list │ │ │ │ - 15117: 0098ba4c 28 FUNC GLOBAL DEFAULT 12 qemu_set_hw_version │ │ │ │ + 15117: 0098ba94 28 FUNC GLOBAL DEFAULT 12 qemu_set_hw_version │ │ │ │ 15118: 00dc6123 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_tpm_c │ │ │ │ 15119: 005867a0 712 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_del │ │ │ │ 15120: 004151c4 244 FUNC GLOBAL DEFAULT 12 pcie_find_port_by_pn │ │ │ │ 15121: 00d9b158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_BLOCK_EVENT │ │ │ │ - 15122: 006a0608 224 FUNC GLOBAL DEFAULT 12 riscv_translate_code │ │ │ │ - 15123: 00941c70 92 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties_members │ │ │ │ + 15122: 006a0650 224 FUNC GLOBAL DEFAULT 12 riscv_translate_code │ │ │ │ + 15123: 00941cb8 92 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties_members │ │ │ │ 15124: 00d8aba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_POLL_QUEUE_EVENT │ │ │ │ 15125: 0056451c 64 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_init │ │ │ │ 15126: 00500b3c 904 FUNC GLOBAL DEFAULT 12 AUD_add_capture │ │ │ │ 15127: 00d9bce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPIO_SET_STATUS_EVENT │ │ │ │ 15128: 00dc800a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_REQUESTED_DSTATE │ │ │ │ 15129: 00d9c68c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_READ_EVENT │ │ │ │ 15130: 00d974c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_IO_EVENT │ │ │ │ - 15131: 0098bdec 88 FUNC GLOBAL DEFAULT 12 pstrcpy │ │ │ │ + 15131: 0098be34 88 FUNC GLOBAL DEFAULT 12 pstrcpy │ │ │ │ 15132: 00dc6134 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_COMPLETED_DSTATE │ │ │ │ 15133: 00dc6f56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_REG_WRITE_DSTATE │ │ │ │ - 15134: 008ccc84 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdAuthModeList │ │ │ │ + 15134: 008ccccc 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdAuthModeList │ │ │ │ 15135: 00581da0 244 FUNC GLOBAL DEFAULT 12 hmp_gdbserver │ │ │ │ 15136: 00ce6608 132 OBJECT GLOBAL DEFAULT 24 helper_info_vandn_vv_b │ │ │ │ 15137: 00ce647c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vandn_vv_d │ │ │ │ - 15138: 008c6114 360 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule_members │ │ │ │ + 15138: 008c615c 360 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule_members │ │ │ │ 15139: 00412594 192 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i16 │ │ │ │ 15140: 00ce5798 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei8_8_v │ │ │ │ 15141: 00ce6584 132 OBJECT GLOBAL DEFAULT 24 helper_info_vandn_vv_h │ │ │ │ - 15142: 00785d10 160 FUNC GLOBAL DEFAULT 12 tcg_gen_extu_i32_i64 │ │ │ │ - 15143: 007e0fa0 496 FUNC GLOBAL DEFAULT 12 qmp_job_complete │ │ │ │ + 15142: 00785d58 160 FUNC GLOBAL DEFAULT 12 tcg_gen_extu_i32_i64 │ │ │ │ + 15143: 007e0fe8 496 FUNC GLOBAL DEFAULT 12 qmp_job_complete │ │ │ │ 15144: 00dc8536 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_RESET_DSTATE │ │ │ │ 15145: 002940d4 272 FUNC GLOBAL DEFAULT 12 float16_to_int16 │ │ │ │ 15146: 00dc6166 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_CMD_OUT_OF_BAND_DSTATE │ │ │ │ - 15147: 006e90a8 72 FUNC GLOBAL DEFAULT 12 virtqueue_pop │ │ │ │ - 15148: 007a31e0 496 FUNC GLOBAL DEFAULT 12 qemu_fclose │ │ │ │ + 15147: 006e90f0 72 FUNC GLOBAL DEFAULT 12 virtqueue_pop │ │ │ │ + 15148: 007a3228 496 FUNC GLOBAL DEFAULT 12 qemu_fclose │ │ │ │ 15149: 00494114 264 FUNC GLOBAL DEFAULT 12 usb_desc_create_serial │ │ │ │ 15150: 00493f1c 92 FUNC GLOBAL DEFAULT 12 usb_desc_other │ │ │ │ - 15151: 00925818 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannelList │ │ │ │ - 15152: 007f64d8 332 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_processed_bytes │ │ │ │ - 15153: 00999cb8 236 FUNC GLOBAL DEFAULT 12 bitmap_set │ │ │ │ + 15151: 00925860 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannelList │ │ │ │ + 15152: 007f6520 332 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_processed_bytes │ │ │ │ + 15153: 00999d00 236 FUNC GLOBAL DEFAULT 12 bitmap_set │ │ │ │ 15154: 00d8d06c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_EXTREG_EVENT │ │ │ │ 15155: 00d935d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_PACKET_EVENT │ │ │ │ 15156: 00dc7caa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PUT_GROUP_DSTATE │ │ │ │ - 15157: 007d37e4 164 FUNC GLOBAL DEFAULT 12 blk_exp_unref │ │ │ │ - 15158: 0090d4d8 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DUMP_COMPLETED_arg_members │ │ │ │ - 15159: 00818234 116 FUNC GLOBAL DEFAULT 12 blk_get_open_flags_from_root_state │ │ │ │ + 15157: 007d382c 164 FUNC GLOBAL DEFAULT 12 blk_exp_unref │ │ │ │ + 15158: 0090d520 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DUMP_COMPLETED_arg_members │ │ │ │ + 15159: 0081827c 116 FUNC GLOBAL DEFAULT 12 blk_get_open_flags_from_root_state │ │ │ │ 15160: 00da1a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_S390X_CPU_POLARIZATION_EVENT │ │ │ │ 15161: 00511e70 552 FUNC GLOBAL DEFAULT 12 hmp_info_block │ │ │ │ 15162: 004ec8d4 64 FUNC GLOBAL DEFAULT 12 vhost_dev_has_iommu │ │ │ │ 15163: 00d9d450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_INIT_RANGE_EVENT │ │ │ │ - 15164: 007bee60 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_algorithm │ │ │ │ + 15164: 007beea8 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_algorithm │ │ │ │ 15165: 0057bc98 6364 FUNC GLOBAL DEFAULT 12 rdma_registration_handle │ │ │ │ 15166: 00cb8fec 132 OBJECT GLOBAL DEFAULT 24 helper_info_div_i32 │ │ │ │ 15167: 00dc70c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_READ_DATA_DSTATE │ │ │ │ 15168: 00d9192c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_WRITE_MMR_EVENT │ │ │ │ 15169: 00ce6500 132 OBJECT GLOBAL DEFAULT 24 helper_info_vandn_vv_w │ │ │ │ 15170: 00dc7a0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_ABORT_TASK_DSTATE │ │ │ │ 15171: 00dc6da4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_IPG_CLK_DSTATE │ │ │ │ - 15172: 009bf7bc 240 FUNC GLOBAL DEFAULT 12 qemu_iovec_is_zero │ │ │ │ + 15172: 009bf804 240 FUNC GLOBAL DEFAULT 12 qemu_iovec_is_zero │ │ │ │ 15173: 0029b37c 292 FUNC GLOBAL DEFAULT 12 int64_to_float128 │ │ │ │ 15174: 00c810bc 12 OBJECT GLOBAL DEFAULT 21 QapiErrorClass_lookup │ │ │ │ 15175: 00dc8274 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_SYNC_DSTATE │ │ │ │ 15176: 00d97564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMPLETE_REQUEST_EVENT │ │ │ │ 15177: 00dc7be2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_ATTACH_DSTATE │ │ │ │ - 15178: 0077dd88 320 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i32 │ │ │ │ - 15179: 00822674 244 FUNC GLOBAL DEFAULT 12 bdrv_clear_dirty_bitmap │ │ │ │ + 15178: 0077ddd0 320 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i32 │ │ │ │ + 15179: 008226bc 244 FUNC GLOBAL DEFAULT 12 bdrv_clear_dirty_bitmap │ │ │ │ 15180: 00da39d8 4 OBJECT GLOBAL DEFAULT 25 vcpu_dirty_rate_stat │ │ │ │ 15181: 00d9e2f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_PROCESS_COMMAND_EVENT │ │ │ │ 15182: 00dc703c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_PACKET_DSTATE │ │ │ │ - 15183: 008fc76c 244 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfoList │ │ │ │ - 15184: 0083b444 376 FUNC GLOBAL DEFAULT 12 bdrv_query_block_graph_info │ │ │ │ + 15183: 008fc7b4 244 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfoList │ │ │ │ + 15184: 0083b48c 376 FUNC GLOBAL DEFAULT 12 bdrv_query_block_graph_info │ │ │ │ 15185: 0060e9f4 424 FUNC GLOBAL DEFAULT 12 helper_vsra_vx_b │ │ │ │ - 15186: 009b5c90 224 FUNC GLOBAL DEFAULT 12 timerlist_deadline_ns │ │ │ │ + 15186: 009b5cd8 224 FUNC GLOBAL DEFAULT 12 timerlist_deadline_ns │ │ │ │ 15187: 00d9d7d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_ID_EVENT │ │ │ │ 15188: 00d8aa28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECONNECT_ATTEMPT_RESULT_EVENT │ │ │ │ 15189: 0060ee74 412 FUNC GLOBAL DEFAULT 12 helper_vsra_vx_d │ │ │ │ - 15190: 00927b98 2284 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters_members │ │ │ │ - 15191: 00969d28 92 FUNC GLOBAL DEFAULT 12 qapi_free_QKeyCodeWrapper │ │ │ │ + 15190: 00927be0 2284 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters_members │ │ │ │ + 15191: 00969d70 92 FUNC GLOBAL DEFAULT 12 qapi_free_QKeyCodeWrapper │ │ │ │ 15192: 00cb55a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgw_le │ │ │ │ 15193: 00dc799c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_PARITY_DSTATE │ │ │ │ 15194: 00621408 448 FUNC GLOBAL DEFAULT 12 helper_vfwadd_vf_h │ │ │ │ - 15195: 00826250 708 FUNC GLOBAL DEFAULT 12 bdrv_check_qiov_request │ │ │ │ - 15196: 0099b298 16 FUNC GLOBAL DEFAULT 12 fifo8_is_empty │ │ │ │ + 15195: 00826298 708 FUNC GLOBAL DEFAULT 12 bdrv_check_qiov_request │ │ │ │ + 15196: 0099b2e0 16 FUNC GLOBAL DEFAULT 12 fifo8_is_empty │ │ │ │ 15197: 00d975e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_INIT_DATA_EVENT │ │ │ │ 15198: 0060eb9c 372 FUNC GLOBAL DEFAULT 12 helper_vsra_vx_h │ │ │ │ 15199: 00da226c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_UNLOCK_RETURN_EVENT │ │ │ │ 15200: 0052e1d4 1524 FUNC GLOBAL DEFAULT 12 parse_sandbox │ │ │ │ 15201: 00dc72ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_IS_READ_ONLY_DSTATE │ │ │ │ 15202: 00cb86a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_clrsb_i64 │ │ │ │ 15203: 00dc75f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_FAIL_DSTATE │ │ │ │ 15204: 002a7d74 180 FUNC GLOBAL DEFAULT 12 helper_gvec_eq32 │ │ │ │ - 15205: 00962e6c 316 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass │ │ │ │ - 15206: 0092a5e8 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_replication_arg_members │ │ │ │ + 15205: 00962eb4 316 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass │ │ │ │ + 15206: 0092a630 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_replication_arg_members │ │ │ │ 15207: 00d01fec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsm4r_vs │ │ │ │ 15208: 0032d5ec 212 FUNC GLOBAL DEFAULT 12 load_image_targphys_as │ │ │ │ 15209: 00dc74c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNKNOWN_DSTATE │ │ │ │ - 15210: 009509f4 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsUnit │ │ │ │ + 15210: 00950a3c 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsUnit │ │ │ │ 15211: 00d01f68 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsm4r_vv │ │ │ │ 15212: 00cb37c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin16 │ │ │ │ 15213: 00d90fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_SET_IRQ_EVENT │ │ │ │ 15214: 005145d0 44 FUNC GLOBAL DEFAULT 12 cpu_can_run │ │ │ │ 15215: 002fedd8 348 FUNC GLOBAL DEFAULT 12 aml_dma │ │ │ │ 15216: 006215c8 456 FUNC GLOBAL DEFAULT 12 helper_vfwadd_vf_w │ │ │ │ - 15217: 0078252c 296 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i64 │ │ │ │ - 15218: 009379d8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_getfd │ │ │ │ + 15217: 00782574 296 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i64 │ │ │ │ + 15218: 00937a20 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_getfd │ │ │ │ 15219: 005d90d0 24 FUNC GLOBAL DEFAULT 12 riscv_cpu_set_misa_ext │ │ │ │ 15220: 0060ed10 356 FUNC GLOBAL DEFAULT 12 helper_vsra_vx_w │ │ │ │ - 15221: 00765af8 76 FUNC GLOBAL DEFAULT 12 gdb_handle_set_qemu_phy_mem_mode │ │ │ │ + 15221: 00765b40 76 FUNC GLOBAL DEFAULT 12 gdb_handle_set_qemu_phy_mem_mode │ │ │ │ 15222: 00dc7fd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_FLUSH_DSTATE │ │ │ │ 15223: 00cf38ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsll_vv_b │ │ │ │ - 15224: 009688a0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_models │ │ │ │ + 15224: 009688e8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_models │ │ │ │ 15225: 00dc7048 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_DISABLED_DSTATE │ │ │ │ 15226: 00cf3760 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsll_vv_d │ │ │ │ 15227: 00dc7c62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_WRITE_ERROR_DSTATE │ │ │ │ 15228: 003ca158 624 FUNC GLOBAL DEFAULT 12 igb_can_receive │ │ │ │ - 15229: 00984ce8 256 FUNC GLOBAL DEFAULT 12 qdict_get_try_int │ │ │ │ - 15230: 00813f90 108 FUNC GLOBAL DEFAULT 12 blk_get_public │ │ │ │ - 15231: 008c1f90 428 FUNC GLOBAL DEFAULT 12 monitor_suspend │ │ │ │ + 15229: 00984d30 256 FUNC GLOBAL DEFAULT 12 qdict_get_try_int │ │ │ │ + 15230: 00813fd8 108 FUNC GLOBAL DEFAULT 12 blk_get_public │ │ │ │ + 15231: 008c1fd8 428 FUNC GLOBAL DEFAULT 12 monitor_suspend │ │ │ │ 15232: 00514b6c 164 FUNC GLOBAL DEFAULT 12 bql_lock_impl │ │ │ │ 15233: 00dc64de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SETATTR_RETURN_DSTATE │ │ │ │ 15234: 002fb7b8 240 FUNC GLOBAL DEFAULT 12 aml_debug │ │ │ │ 15235: 00cf3868 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsll_vv_h │ │ │ │ 15236: 00dc6d64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_DEVICE_WRITE_DSTATE │ │ │ │ 15237: 00d950e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_RO_CSTS_EVENT │ │ │ │ 15238: 00dc7c78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_START_EDGE_IRQFD_INJECTION_DSTATE │ │ │ │ 15239: 003841e4 260 FUNC GLOBAL DEFAULT 12 ide_issue_trim │ │ │ │ 15240: 00dc63ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_BLOCK_SIZE_DSTATE │ │ │ │ - 15241: 00916534 328 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams │ │ │ │ + 15241: 0091657c 328 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams │ │ │ │ 15242: 00412814 192 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i32 │ │ │ │ 15243: 00dc6108 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_transaction_c │ │ │ │ 15244: 00d94c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_TRANSMIT_EVENT │ │ │ │ 15245: 00d9c3d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_READ_EVENT │ │ │ │ 15246: 00d8fdb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_FAKE_EVENT_EVENT │ │ │ │ - 15247: 008151d8 116 FUNC GLOBAL DEFAULT 12 blk_aio_preadv │ │ │ │ - 15248: 006d57f4 512 FUNC GLOBAL DEFAULT 12 vfio_setup_resetfn_quirk │ │ │ │ + 15247: 00815220 116 FUNC GLOBAL DEFAULT 12 blk_aio_preadv │ │ │ │ + 15248: 006d583c 512 FUNC GLOBAL DEFAULT 12 vfio_setup_resetfn_quirk │ │ │ │ 15249: 00dc6210 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_STRUCTURED_READ_COMPLIANCE_DSTATE │ │ │ │ 15250: 002abef8 156 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_cond_cb │ │ │ │ 15251: 002fde5c 228 FUNC GLOBAL DEFAULT 12 aml_package │ │ │ │ - 15252: 0077d9a0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i32 │ │ │ │ + 15252: 0077d9e8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i32 │ │ │ │ 15253: 00610ba0 572 FUNC GLOBAL DEFAULT 12 helper_vmsne_vv_b │ │ │ │ 15254: 002941e4 256 FUNC GLOBAL DEFAULT 12 float16_to_int32 │ │ │ │ 15255: 0041a6b0 332 FUNC GLOBAL DEFAULT 12 pci_device_root_bus │ │ │ │ 15256: 00d8d664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_INVALID_STATE_EVENT │ │ │ │ 15257: 00d8aad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CMD_MAP_QIOV_PAGES_EVENT │ │ │ │ 15258: 00611254 580 FUNC GLOBAL DEFAULT 12 helper_vmsne_vv_d │ │ │ │ 15259: 00da358c 4 OBJECT GLOBAL DEFAULT 25 usr_blobs │ │ │ │ 15260: 00dc6ca2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_CLEAR_DSTATE │ │ │ │ 15261: 00610ddc 572 FUNC GLOBAL DEFAULT 12 helper_vmsne_vv_h │ │ │ │ 15262: 00dc6ecc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SRAMC_WRITE_DSTATE │ │ │ │ 15263: 00d9e360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_ADVISE_EVENT │ │ │ │ 15264: 00d91268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_CHECK_IRQS_EVENT │ │ │ │ 15265: 00da1008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_HUMAN_MONITOR_COMMAND_EVENT │ │ │ │ 15266: 00c6cc9c 36 OBJECT GLOBAL DEFAULT 21 scsi_generic_req_ops │ │ │ │ - 15267: 0076593c 196 FUNC GLOBAL DEFAULT 12 gdb_target_memory_rw_debug │ │ │ │ - 15268: 0098bfcc 80 FUNC GLOBAL DEFAULT 12 qemu_strnlen │ │ │ │ + 15267: 00765984 196 FUNC GLOBAL DEFAULT 12 gdb_target_memory_rw_debug │ │ │ │ + 15268: 0098c014 80 FUNC GLOBAL DEFAULT 12 qemu_strnlen │ │ │ │ 15269: 00cf37e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsll_vv_w │ │ │ │ - 15270: 0094e7f0 364 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase │ │ │ │ - 15271: 008e18ac 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps │ │ │ │ + 15270: 0094e838 364 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase │ │ │ │ + 15271: 008e18f4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps │ │ │ │ 15272: 00dc7ad2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_STOP_DSTATE │ │ │ │ 15273: 00d9b968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VGA_WRITE_EVENT │ │ │ │ 15274: 00da0f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_FDSETS_EVENT │ │ │ │ 15275: 002fe854 344 FUNC GLOBAL DEFAULT 12 aml_processor │ │ │ │ - 15276: 00716384 36 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_ramlist │ │ │ │ + 15276: 007163cc 36 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_ramlist │ │ │ │ 15277: 00dc6b48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_PRIO_DSTATE │ │ │ │ 15278: 005f98b8 1888 FUNC GLOBAL DEFAULT 12 helper_vle8_v │ │ │ │ 15279: 00d97694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSI_RAISE_EVENT │ │ │ │ 15280: 00611018 572 FUNC GLOBAL DEFAULT 12 helper_vmsne_vv_w │ │ │ │ 15281: 00d8c264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_EVENT │ │ │ │ - 15282: 00991710 52 FUNC GLOBAL DEFAULT 12 qemu_kill_thread │ │ │ │ + 15282: 00991758 52 FUNC GLOBAL DEFAULT 12 qemu_kill_thread │ │ │ │ 15283: 00dc6326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_SPEED_DSTATE │ │ │ │ 15284: 00dc84cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_COMPLETE_DSTATE │ │ │ │ 15285: 00d9dff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QTAILQ_EVENT │ │ │ │ 15286: 00d9a200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PORT_DISABLED_EVENT │ │ │ │ - 15287: 006d439c 84 FUNC GLOBAL DEFAULT 12 vfio_quirk_alloc │ │ │ │ + 15287: 006d43e4 84 FUNC GLOBAL DEFAULT 12 vfio_quirk_alloc │ │ │ │ 15288: 00dc784a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_TIMER_READ_DSTATE │ │ │ │ 15289: 00dc79d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_CLOSE_DSTATE │ │ │ │ 15290: 00502244 280 FUNC GLOBAL DEFAULT 12 qmp_query_audiodevs │ │ │ │ - 15291: 008d711c 320 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode │ │ │ │ + 15291: 008d7164 320 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode │ │ │ │ 15292: 00d8e818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_READ_IO_EVENT │ │ │ │ 15293: 0026857c 220 FUNC GLOBAL DEFAULT 12 decode_xtheadmempair │ │ │ │ 15294: 00dc7f4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FD_INCOMING_DSTATE │ │ │ │ 15295: 00cfa00c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsrl_vx_b │ │ │ │ 15296: 00569110 720 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_ram_discard │ │ │ │ - 15297: 00973514 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_expire_password │ │ │ │ + 15297: 0097355c 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_expire_password │ │ │ │ 15298: 00cf9e80 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsrl_vx_d │ │ │ │ 15299: 00c6b828 52 OBJECT GLOBAL DEFAULT 21 vmstate_msix │ │ │ │ 15300: 00d8f2b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA954X_READ_DATA_EVENT │ │ │ │ - 15301: 00903e74 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPolicy │ │ │ │ - 15302: 009d07c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecord │ │ │ │ - 15303: 0096b0d4 216 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc_members │ │ │ │ - 15304: 008e4a50 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites │ │ │ │ + 15301: 00903ebc 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPolicy │ │ │ │ + 15302: 009d0808 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecord │ │ │ │ + 15303: 0096b11c 216 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc_members │ │ │ │ + 15304: 008e4a98 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites │ │ │ │ 15305: 00cffbd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccu_vx_b │ │ │ │ 15306: 00dc84c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_DISMISS_DSTATE │ │ │ │ 15307: 00d9f244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GRAB_EVENT │ │ │ │ 15308: 00cf9f88 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsrl_vx_h │ │ │ │ 15309: 00d9c1f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_NUM_EVENT │ │ │ │ - 15310: 008a55c4 152 FUNC GLOBAL DEFAULT 12 laio_cleanup │ │ │ │ + 15310: 008a560c 152 FUNC GLOBAL DEFAULT 12 laio_cleanup │ │ │ │ 15311: 00cb373c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin32 │ │ │ │ - 15312: 008cc388 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow2 │ │ │ │ + 15312: 008cc3d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow2 │ │ │ │ 15313: 00cb9070 36 OBJECT GLOBAL DEFAULT 24 qemu_plugin_opts │ │ │ │ 15314: 00d97f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_INSERTED_EVENT │ │ │ │ 15315: 00dc7960 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_SENDBACK_REQ_DSTATE │ │ │ │ 15316: 00cffb50 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccu_vx_h │ │ │ │ 15317: 0027fe2c 200 FUNC GLOBAL DEFAULT 12 floatx80_sub │ │ │ │ 15318: 00c7e9f0 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32_equal │ │ │ │ 15319: 00dc7438 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_CFG_READ_DSTATE │ │ │ │ 15320: 005eda34 172 FUNC GLOBAL DEFAULT 12 helper_wrs_nto │ │ │ │ 15321: 00da04b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_FINALIZE_EVENT │ │ │ │ 15322: 00d9fc0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_PAUSE_EVENT │ │ │ │ - 15323: 0070dde4 8 FUNC GLOBAL DEFAULT 12 memory_region_get_alignment │ │ │ │ + 15323: 0070de2c 8 FUNC GLOBAL DEFAULT 12 memory_region_get_alignment │ │ │ │ 15324: 00cb8ddc 132 OBJECT GLOBAL DEFAULT 24 helper_info_div_i64 │ │ │ │ 15325: 00dc7c1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_ATTACH_IOAS_HWPT_DSTATE │ │ │ │ 15326: 00d8f0c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALD_EVENT │ │ │ │ - 15327: 0070f514 176 FUNC GLOBAL DEFAULT 12 memory_region_init_rom │ │ │ │ - 15328: 009643dc 156 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch_members │ │ │ │ + 15327: 0070f55c 176 FUNC GLOBAL DEFAULT 12 memory_region_init_rom │ │ │ │ + 15328: 00964424 156 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch_members │ │ │ │ 15329: 00dc86a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_DSTATE │ │ │ │ - 15330: 0070702c 124 FUNC GLOBAL DEFAULT 12 memory_region_init_alias │ │ │ │ + 15330: 00707074 124 FUNC GLOBAL DEFAULT 12 memory_region_init_alias │ │ │ │ 15331: 00cf9f04 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsrl_vx_w │ │ │ │ 15332: 00cec98c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmand_mm │ │ │ │ 15333: 00582234 224 FUNC GLOBAL DEFAULT 12 hmp_boot_set │ │ │ │ 15334: 00dc74a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_SEND_COMMAND_DSTATE │ │ │ │ 15335: 0061d8b4 96 FUNC GLOBAL DEFAULT 12 helper_vssubu_vv_b │ │ │ │ 15336: 0059b978 124 FUNC GLOBAL DEFAULT 12 packet_new_nocopy │ │ │ │ 15337: 00dc62bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ - 15338: 007ea9b4 248 FUNC GLOBAL DEFAULT 12 bdrv_op_block │ │ │ │ + 15338: 007ea9fc 248 FUNC GLOBAL DEFAULT 12 bdrv_op_block │ │ │ │ 15339: 00dc6fcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_UPDATE_IRQ_DSTATE │ │ │ │ 15340: 00da17e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_TYPES_EVENT │ │ │ │ 15341: 0061d9d4 96 FUNC GLOBAL DEFAULT 12 helper_vssubu_vv_d │ │ │ │ - 15342: 007fad4c 44 FUNC GLOBAL DEFAULT 12 job_cancel_sync_locked │ │ │ │ + 15342: 007fad94 44 FUNC GLOBAL DEFAULT 12 job_cancel_sync_locked │ │ │ │ 15343: 00d93bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_CHECKSUM_OOB_EVENT │ │ │ │ 15344: 00dc6e00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_READ_DSTATE │ │ │ │ - 15345: 0095c7a8 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions │ │ │ │ + 15345: 0095c7f0 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions │ │ │ │ 15346: 00cffacc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccu_vx_w │ │ │ │ 15347: 00dc661c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_COUNT_WR_DSTATE │ │ │ │ - 15348: 0078233c 52 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i64 │ │ │ │ - 15349: 00aeaf2c 512 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode │ │ │ │ + 15348: 00782384 52 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i64 │ │ │ │ + 15349: 00aeaf7c 512 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode │ │ │ │ 15350: 00c7e948 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_buffer │ │ │ │ 15351: 0061d914 96 FUNC GLOBAL DEFAULT 12 helper_vssubu_vv_h │ │ │ │ 15352: 002904b0 400 FUNC GLOBAL DEFAULT 12 float128_rem │ │ │ │ - 15353: 006e6b04 216 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled │ │ │ │ + 15353: 006e6b4c 216 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled │ │ │ │ 15354: 00d97554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_GET_SG_LIST_EVENT │ │ │ │ - 15355: 00931890 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_calc_dirty_rate │ │ │ │ + 15355: 009318d8 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_calc_dirty_rate │ │ │ │ 15356: 0051d4c4 236 FUNC GLOBAL DEFAULT 12 device_add_completion │ │ │ │ 15357: 00d9e7b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_RAM_DEVICE_READ_EVENT │ │ │ │ - 15358: 007c0dcc 676 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_path │ │ │ │ + 15358: 007c0e14 676 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_path │ │ │ │ 15359: 00dc6896 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_UNEXPECTED_VGA_MODE_DSTATE │ │ │ │ 15360: 00518984 688 FUNC GLOBAL DEFAULT 12 qmp_set_vcpu_dirty_limit │ │ │ │ - 15361: 007183e4 296 FUNC GLOBAL DEFAULT 12 iotlb_to_section │ │ │ │ - 15362: 008fe184 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel │ │ │ │ - 15363: 009174e4 184 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions_members │ │ │ │ + 15361: 0071842c 296 FUNC GLOBAL DEFAULT 12 iotlb_to_section │ │ │ │ + 15362: 008fe1cc 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel │ │ │ │ + 15363: 0091752c 184 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions_members │ │ │ │ 15364: 00d9fe4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHANGE_BACKING_FILE_EVENT │ │ │ │ 15365: 004ee31c 1728 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_start │ │ │ │ - 15366: 007f3744 428 FUNC GLOBAL DEFAULT 12 bdrv_del_child │ │ │ │ + 15366: 007f378c 428 FUNC GLOBAL DEFAULT 12 bdrv_del_child │ │ │ │ 15367: 00dc8c04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_API_NOIOCTL_DSTATE │ │ │ │ 15368: 002a81a8 196 FUNC GLOBAL DEFAULT 12 helper_gvec_eq64 │ │ │ │ 15369: 00dc83c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_ADD_DSTATE │ │ │ │ 15370: 00dc7a32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_MAXLUN_DSTATE │ │ │ │ - 15371: 008d0a20 772 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2_members │ │ │ │ - 15372: 00931cc4 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dirty_rate │ │ │ │ + 15371: 008d0a68 772 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2_members │ │ │ │ + 15372: 00931d0c 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dirty_rate │ │ │ │ 15373: 0061d974 96 FUNC GLOBAL DEFAULT 12 helper_vssubu_vv_w │ │ │ │ 15374: 00da1270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_SET_EVENT │ │ │ │ 15375: 00480cf0 108 FUNC GLOBAL DEFAULT 12 ssi_create_peripheral │ │ │ │ 15376: 00dc865e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_ELEMENT_DSTATE │ │ │ │ - 15377: 00904c38 328 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo │ │ │ │ - 15378: 0090ed70 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMemberList │ │ │ │ + 15377: 00904c80 328 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo │ │ │ │ + 15378: 0090edb8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMemberList │ │ │ │ 15379: 0058713c 228 FUNC GLOBAL DEFAULT 12 net_checksum_add_iov │ │ │ │ - 15380: 009a44a0 16 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename_flags │ │ │ │ - 15381: 0088d514 136 FUNC GLOBAL DEFAULT 12 qed_write_l2_table_sync │ │ │ │ + 15380: 009a44e8 16 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename_flags │ │ │ │ + 15381: 0088d55c 136 FUNC GLOBAL DEFAULT 12 qed_write_l2_table_sync │ │ │ │ 15382: 00d8b650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_DENY_EVENT │ │ │ │ - 15383: 0086c07c 124 FUNC GLOBAL DEFAULT 12 throttle_group_exists │ │ │ │ - 15384: 007fad8c 148 FUNC GLOBAL DEFAULT 12 job_cancel_sync_all │ │ │ │ + 15383: 0086c0c4 124 FUNC GLOBAL DEFAULT 12 throttle_group_exists │ │ │ │ + 15384: 007fadd4 148 FUNC GLOBAL DEFAULT 12 job_cancel_sync_all │ │ │ │ 15385: 0045eff4 104 FUNC GLOBAL DEFAULT 12 mptsas_reply │ │ │ │ 15386: 00d95784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_READ_EVENT │ │ │ │ - 15387: 00964210 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowAction │ │ │ │ - 15388: 009435b8 316 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties │ │ │ │ + 15387: 00964258 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowAction │ │ │ │ + 15388: 00943600 316 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties │ │ │ │ 15389: 00c81450 12 OBJECT GLOBAL DEFAULT 21 COLOExitReason_lookup │ │ │ │ 15390: 00dc8084 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_THREAD_END_DSTATE │ │ │ │ 15391: 0058c550 220 FUNC GLOBAL DEFAULT 12 hmp_set_link │ │ │ │ - 15392: 009965e4 112 FUNC GLOBAL DEFAULT 12 defer_call_begin │ │ │ │ + 15392: 0099662c 112 FUNC GLOBAL DEFAULT 12 defer_call_begin │ │ │ │ 15393: 00cf34cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssubu_vv_b │ │ │ │ - 15394: 009b81e4 108 FUNC GLOBAL DEFAULT 12 socket_address_parse_named_fd │ │ │ │ - 15395: 00912dd8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_complete │ │ │ │ + 15394: 009b822c 108 FUNC GLOBAL DEFAULT 12 socket_address_parse_named_fd │ │ │ │ + 15395: 00912e20 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_complete │ │ │ │ 15396: 00cf3340 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssubu_vv_d │ │ │ │ 15397: 00dc791a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_CQ_INVALID_CQID_DSTATE │ │ │ │ 15398: 00dc822e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_PEER_CAP_DSTATE │ │ │ │ 15399: 003ddbd8 112 FUNC GLOBAL DEFAULT 12 vhost_set_vring_enable │ │ │ │ 15400: 0048ec90 188 FUNC GLOBAL DEFAULT 12 usb_device_handle_control │ │ │ │ 15401: 00dc81d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_RAM_OFFSET_LOOP_DSTATE │ │ │ │ - 15402: 007ac138 8 FUNC GLOBAL DEFAULT 12 qio_channel_tls_get_session │ │ │ │ - 15403: 0099cf00 76 FUNC GLOBAL DEFAULT 12 qemu_vfprintf │ │ │ │ + 15402: 007ac180 8 FUNC GLOBAL DEFAULT 12 qio_channel_tls_get_session │ │ │ │ + 15403: 0099cf48 76 FUNC GLOBAL DEFAULT 12 qemu_vfprintf │ │ │ │ 15404: 00d93f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_QDEV_RESET_HOLD_EVENT │ │ │ │ 15405: 00412aa4 200 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i64 │ │ │ │ 15406: 00cf3448 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssubu_vv_h │ │ │ │ 15407: 00d8d894 420 OBJECT GLOBAL DEFAULT 24 hw_char_trace_events │ │ │ │ 15408: 00dc6816 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_DRAW_LINE_DSTATE │ │ │ │ 15409: 00dc7760 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_READ_BLOCK_DSTATE │ │ │ │ - 15410: 00781308 172 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i64 │ │ │ │ + 15410: 00781350 172 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i64 │ │ │ │ 15411: 00dc67d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CREATE_TASK_DSTATE │ │ │ │ 15412: 00dc80b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_TRIGGERED_DSTATE │ │ │ │ 15413: 002942e4 252 FUNC GLOBAL DEFAULT 12 float16_to_int64 │ │ │ │ - 15414: 007b0e88 160 FUNC GLOBAL DEFAULT 12 qio_channel_flush │ │ │ │ - 15415: 00747c20 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_be │ │ │ │ + 15414: 007b0ed0 160 FUNC GLOBAL DEFAULT 12 qio_channel_flush │ │ │ │ + 15415: 00747c68 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_be │ │ │ │ 15416: 00d9ab80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_RESET_EVENT │ │ │ │ 15417: 005818ec 196 FUNC GLOBAL DEFAULT 12 hmp_closefd │ │ │ │ 15418: 00d8b850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_NEW_EVENT │ │ │ │ - 15419: 008ffe0c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper │ │ │ │ + 15419: 008ffe54 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper │ │ │ │ 15420: 00d9c1a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_FEATURES_EVENT │ │ │ │ 15421: 00d96f74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA1_EVENT │ │ │ │ 15422: 0048f0b0 168 FUNC GLOBAL DEFAULT 12 usb_device_alloc_streams │ │ │ │ - 15423: 008c3fbc 144 FUNC GLOBAL DEFAULT 12 qmp_dispatcher_co_wake │ │ │ │ - 15424: 00b2d8b4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_7_len │ │ │ │ - 15425: 007e5ef4 420 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file │ │ │ │ - 15426: 007a2dec 220 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj_any │ │ │ │ + 15423: 008c4004 144 FUNC GLOBAL DEFAULT 12 qmp_dispatcher_co_wake │ │ │ │ + 15424: 00b2d904 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_7_len │ │ │ │ + 15425: 007e5f3c 420 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file │ │ │ │ + 15426: 007a2e34 220 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj_any │ │ │ │ 15427: 00d8a210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_RESPOND_EVENT │ │ │ │ - 15428: 0098747c 84 FUNC GLOBAL DEFAULT 12 json_writer_new │ │ │ │ - 15429: 0098dac0 276 FUNC GLOBAL DEFAULT 12 freq_to_str │ │ │ │ - 15430: 0092a128 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelList │ │ │ │ + 15428: 009874c4 84 FUNC GLOBAL DEFAULT 12 json_writer_new │ │ │ │ + 15429: 0098db08 276 FUNC GLOBAL DEFAULT 12 freq_to_str │ │ │ │ + 15430: 0092a170 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelList │ │ │ │ 15431: 00dc7278 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIORD_MISALIGNED32_DSTATE │ │ │ │ 15432: 00cf33c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssubu_vv_w │ │ │ │ 15433: 002fd4d0 336 FUNC GLOBAL DEFAULT 12 aml_irq_no_flags │ │ │ │ - 15434: 008dd9b4 324 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck │ │ │ │ - 15435: 008cb134 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfoList │ │ │ │ + 15434: 008dd9fc 324 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck │ │ │ │ + 15435: 008cb17c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfoList │ │ │ │ 15436: 00dc6f16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_REALIZE_DSTATE │ │ │ │ - 15437: 007a8d2c 928 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_sync │ │ │ │ - 15438: 007a33e8 28 FUNC GLOBAL DEFAULT 12 qemu_put_buffer │ │ │ │ + 15437: 007a8d74 928 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_sync │ │ │ │ + 15438: 007a3430 28 FUNC GLOBAL DEFAULT 12 qemu_put_buffer │ │ │ │ 15439: 00d98038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ADMA_LOOP_EVENT │ │ │ │ 15440: 00dc733e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_SQ_TAIL_DSTATE │ │ │ │ - 15441: 0080212c 240 FUNC GLOBAL DEFAULT 12 replication_stop_all │ │ │ │ + 15441: 00802174 240 FUNC GLOBAL DEFAULT 12 replication_stop_all │ │ │ │ 15442: 0033f090 220 FUNC GLOBAL DEFAULT 12 qemu_register_reset │ │ │ │ - 15443: 0075e524 496 FUNC GLOBAL DEFAULT 12 user_creatable_parse_str │ │ │ │ + 15443: 0075e56c 496 FUNC GLOBAL DEFAULT 12 user_creatable_parse_str │ │ │ │ 15444: 00d94458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_BUFF_SIZES_EVENT │ │ │ │ 15445: 00dc6fd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_REJECT_DSTATE │ │ │ │ 15446: 00d9dbd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_THREAD_START_EVENT │ │ │ │ 15447: 00dc7974 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_DATA_IN_DSTATE │ │ │ │ 15448: 00dc79d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_HOSTFD_DSTATE │ │ │ │ 15449: 00d90548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_XIVE_IC_HW_TRIGGER_EVENT │ │ │ │ 15450: 00dc7558 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_COMMAND_DSTATE │ │ │ │ 15451: 00dc8466 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_ADD_DSTATE │ │ │ │ 15452: 0059b680 428 FUNC GLOBAL DEFAULT 12 fill_connection_key │ │ │ │ 15453: 00d91258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_ACK_EVENT │ │ │ │ - 15454: 007f85f8 104 FUNC GLOBAL DEFAULT 12 job_get_locked │ │ │ │ + 15454: 007f8640 104 FUNC GLOBAL DEFAULT 12 job_get_locked │ │ │ │ 15455: 00dc821a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_RELEASE_DSTATE │ │ │ │ 15456: 00d9c94c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPIO_READ_EVENT │ │ │ │ 15457: 00d8eae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_POST_LOAD_EVENT │ │ │ │ 15458: 005bbeb8 580 FUNC GLOBAL DEFAULT 12 riscv_rom_copy_firmware_info │ │ │ │ - 15459: 00991d24 12 FUNC GLOBAL DEFAULT 12 qemu_socket_set_block │ │ │ │ - 15460: 009b63e8 304 FUNC GLOBAL DEFAULT 12 qemu_clock_advance_virtual_time │ │ │ │ - 15461: 007478dc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_be │ │ │ │ + 15459: 00991d6c 12 FUNC GLOBAL DEFAULT 12 qemu_socket_set_block │ │ │ │ + 15460: 009b6430 304 FUNC GLOBAL DEFAULT 12 qemu_clock_advance_virtual_time │ │ │ │ + 15461: 00747924 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_be │ │ │ │ 15462: 00dc7b84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_WRITE_DSTATE │ │ │ │ 15463: 00dc783e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_WRITE_DSTATE │ │ │ │ 15464: 00cb6628 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchl_be │ │ │ │ 15465: 00dc83e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_STREAM_DSTATE │ │ │ │ 15466: 00dc7958 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_PROCESS_UICCMD_DSTATE │ │ │ │ 15467: 00d9eed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_KEY_NUMBER_EVENT │ │ │ │ - 15468: 0085b058 816 FUNC GLOBAL DEFAULT 12 qcow2_alloc_bytes │ │ │ │ + 15468: 0085b0a0 816 FUNC GLOBAL DEFAULT 12 qcow2_alloc_bytes │ │ │ │ 15469: 00d9cf20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_STATE_PENDING_EVENT │ │ │ │ 15470: 00da232c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_NEW_EVENT │ │ │ │ 15471: 00581060 68 FUNC GLOBAL DEFAULT 12 hmp_handle_error │ │ │ │ - 15472: 00b84f38 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_UNTRACED │ │ │ │ + 15472: 00b84f88 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_UNTRACED │ │ │ │ 15473: 00cb7c54 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andw_le │ │ │ │ 15474: 00dc7870 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_TIMER_EXPIRED_DSTATE │ │ │ │ 15475: 0055d5c8 36 FUNC GLOBAL DEFAULT 12 migrate_postcopy_ram │ │ │ │ 15476: 00d9c0f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NOTIFY_IRQFD_EVENT │ │ │ │ 15477: 00cb36b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin64 │ │ │ │ - 15478: 009b5c78 24 FUNC GLOBAL DEFAULT 12 qemu_clock_expired │ │ │ │ + 15478: 009b5cc0 24 FUNC GLOBAL DEFAULT 12 qemu_clock_expired │ │ │ │ 15479: 00dc8028 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_ENABLED_DSTATE │ │ │ │ - 15480: 007445bc 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_be_mmu │ │ │ │ + 15480: 00744604 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_be_mmu │ │ │ │ 15481: 00d93448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_CAN_RECEIVE_EVENT │ │ │ │ 15482: 00dc6a0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_WRITE_DSTATE │ │ │ │ 15483: 00dbd9e6 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_machine_target_c │ │ │ │ 15484: 00dc8c58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_UNLOCK_ENTRY_DSTATE │ │ │ │ 15485: 00d8be08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_START_EVENT │ │ │ │ 15486: 005af444 88 FUNC GLOBAL DEFAULT 12 qemu_semihosting_chardev_init │ │ │ │ 15487: 00d03174 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmin_d │ │ │ │ 15488: 00d8dfb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_RECEIVE_EVENT │ │ │ │ 15489: 00d9da00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_CONTINUED_EVENT │ │ │ │ 15490: 00553e58 48 FUNC GLOBAL DEFAULT 12 migration_in_incoming_postcopy │ │ │ │ 15491: 00d9e390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_MAIN_EVENT │ │ │ │ - 15492: 0099be2c 252 FUNC GLOBAL DEFAULT 12 warn_reportf_err │ │ │ │ + 15492: 0099be74 252 FUNC GLOBAL DEFAULT 12 warn_reportf_err │ │ │ │ 15493: 00dc6bba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IAR_READ_DSTATE │ │ │ │ 15494: 00d03384 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmin_h │ │ │ │ - 15495: 009ad9bc 652 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_unlock │ │ │ │ - 15496: 009158c8 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuState │ │ │ │ + 15495: 009ada04 652 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_unlock │ │ │ │ + 15496: 00915910 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuState │ │ │ │ 15497: 00516a80 180 FUNC GLOBAL DEFAULT 12 qemu_timer_notify_cb │ │ │ │ - 15498: 00904050 532 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy_members │ │ │ │ + 15498: 00904098 532 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy_members │ │ │ │ 15499: 004d7160 236 FUNC GLOBAL DEFAULT 12 virtio_bus_device_unplugged │ │ │ │ 15500: 00da0200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VERSION_EVENT │ │ │ │ - 15501: 00905ec0 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_quit │ │ │ │ + 15501: 00905f08 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_quit │ │ │ │ 15502: 003e2818 132 FUNC GLOBAL DEFAULT 12 fp_port_get_info │ │ │ │ 15503: 00da0564 244 OBJECT GLOBAL DEFAULT 24 qapi_commands_machine_trace_events_trace_events │ │ │ │ 15504: 00ca2268 2448 OBJECT GLOBAL DEFAULT 21 migration_properties │ │ │ │ 15505: 00dc7160 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESCR_DSTATE │ │ │ │ 15506: 00cb99d8 20 OBJECT GLOBAL DEFAULT 24 mapped_pacl_xattr │ │ │ │ 15507: 00d90e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN1_EL3_WRITE_EVENT │ │ │ │ 15508: 00dc7a78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_READ_DSTATE │ │ │ │ 15509: 00d8dc88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_WRITE_EVENT │ │ │ │ 15510: 00d9db30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_PENDING_EXACT_EVENT │ │ │ │ 15511: 00dc8c8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_SHRINK_DSTATE │ │ │ │ - 15512: 009aa7b0 248 FUNC GLOBAL DEFAULT 12 stat64_min_slow │ │ │ │ - 15513: 007f51f8 248 FUNC GLOBAL DEFAULT 12 bdrv_unfreeze_backing_chain │ │ │ │ + 15512: 009aa7f8 248 FUNC GLOBAL DEFAULT 12 stat64_min_slow │ │ │ │ + 15513: 007f5240 248 FUNC GLOBAL DEFAULT 12 bdrv_unfreeze_backing_chain │ │ │ │ 15514: 00dc74ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_DSTATE │ │ │ │ 15515: 00d02f64 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmin_s │ │ │ │ 15516: 00d9299c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_ENABLE_EVENT │ │ │ │ 15517: 004d3040 56 FUNC GLOBAL DEFAULT 12 vfio_mig_add_bytes_transferred │ │ │ │ 15518: 005eb390 96 FUNC GLOBAL DEFAULT 12 helper_fcvt_h_lu │ │ │ │ - 15519: 00814d84 140 FUNC GLOBAL DEFAULT 12 blk_co_block_status_above │ │ │ │ + 15519: 00814dcc 140 FUNC GLOBAL DEFAULT 12 blk_co_block_status_above │ │ │ │ 15520: 00dc85ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REMOVE_FD_DSTATE │ │ │ │ - 15521: 0072fc20 112 FUNC GLOBAL DEFAULT 12 current_accel_name │ │ │ │ + 15521: 0072fc68 112 FUNC GLOBAL DEFAULT 12 current_accel_name │ │ │ │ 15522: 00d95664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_OPEN_ZONE_EVENT │ │ │ │ 15523: 00d9f428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM8_OR_EXIT_FALLBACK_EVENT │ │ │ │ 15524: 00dc6cf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_IRQ_HANDLER_DSTATE │ │ │ │ 15525: 0025e744 72 FUNC GLOBAL DEFAULT 12 qemu_init_cpu_list │ │ │ │ - 15526: 009b61ec 80 FUNC GLOBAL DEFAULT 12 timerlistgroup_run_timers │ │ │ │ - 15527: 00994028 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_unlock_impl │ │ │ │ + 15526: 009b6234 80 FUNC GLOBAL DEFAULT 12 timerlistgroup_run_timers │ │ │ │ + 15527: 00994070 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_unlock_impl │ │ │ │ 15528: 00dc6a18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_PACKET_DSTATE │ │ │ │ - 15529: 008d8130 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap_members │ │ │ │ + 15529: 008d8178 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap_members │ │ │ │ 15530: 00d8ba98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_ERROR_EVENT │ │ │ │ 15531: 00d94b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LANCE_MEM_WRITEW_EVENT │ │ │ │ 15532: 00d8abd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_SUBMIT_COMMAND_EVENT │ │ │ │ 15533: 00dc85b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_PARAMETERS_DSTATE │ │ │ │ - 15534: 008d1744 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo │ │ │ │ + 15534: 008d178c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo │ │ │ │ 15535: 0025e510 48 FUNC GLOBAL DEFAULT 12 machine_topo_get_threads_per_socket │ │ │ │ - 15536: 0096d750 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_CONNECTED_arg_members │ │ │ │ + 15536: 0096d798 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_CONNECTED_arg_members │ │ │ │ 15537: 00dc6516 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READ_DSTATE │ │ │ │ - 15538: 00900228 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper_members │ │ │ │ + 15538: 00900270 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper_members │ │ │ │ 15539: 004321cc 296 FUNC GLOBAL DEFAULT 12 acpi_dsdt_add_gpex_host │ │ │ │ 15540: 0058eecc 44 FUNC GLOBAL DEFAULT 12 qemu_set_offload │ │ │ │ 15541: 00dc6530 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_ATTACH_RETURN_DSTATE │ │ │ │ 15542: 00c70128 52 OBJECT GLOBAL DEFAULT 21 vmstate_locty │ │ │ │ - 15543: 0078bec0 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i32_chk │ │ │ │ + 15543: 0078bf08 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i32_chk │ │ │ │ 15544: 0040a508 196 FUNC GLOBAL DEFAULT 12 nvme_bounce_data │ │ │ │ - 15545: 009400b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterDumpProperties │ │ │ │ + 15545: 009400f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterDumpProperties │ │ │ │ 15546: 003e71d4 1684 FUNC GLOBAL DEFAULT 12 can_sja_receive │ │ │ │ 15547: 00463230 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_facts_reply_endianness │ │ │ │ 15548: 00513034 284 FUNC GLOBAL DEFAULT 12 qemu_boot_set │ │ │ │ 15549: 00dc6afe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_ESB_READ_DSTATE │ │ │ │ 15550: 003e2644 40 FUNC GLOBAL DEFAULT 12 desc_ring_free │ │ │ │ - 15551: 0071da34 684 FUNC GLOBAL DEFAULT 12 address_space_lduw_be_cached_slow │ │ │ │ + 15551: 0071da7c 684 FUNC GLOBAL DEFAULT 12 address_space_lduw_be_cached_slow │ │ │ │ 15552: 00dc6220 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_FREE_REQ_QUEUE_WAIT_DSTATE │ │ │ │ 15553: 00dc618e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_GOT_ACK_DSTATE │ │ │ │ 15554: 00d9d330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_ENTRY_EVENT │ │ │ │ 15555: 00d8f6d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_DMA_PREPARE_BUF_FAIL_EVENT │ │ │ │ 15556: 00581c98 264 FUNC GLOBAL DEFAULT 12 hmp_log │ │ │ │ 15557: 0058fc9c 104 FUNC GLOBAL DEFAULT 12 qemu_configure_nic_device │ │ │ │ - 15558: 00949938 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_break │ │ │ │ + 15558: 00949980 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_break │ │ │ │ 15559: 00d9244c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_CLK_WRITE_EVENT │ │ │ │ 15560: 00d904f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_REALIZE_EVENT │ │ │ │ 15561: 002c8204 340 FUNC GLOBAL DEFAULT 12 vnc_send_framebuffer_update │ │ │ │ 15562: 00da1aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_CPU_TOPOLOGY_EVENT │ │ │ │ 15563: 00d90bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_DIR_WRITE_EVENT │ │ │ │ - 15564: 00990d88 276 FUNC GLOBAL DEFAULT 12 qemu_fd_getpagesize │ │ │ │ + 15564: 00990dd0 276 FUNC GLOBAL DEFAULT 12 qemu_fd_getpagesize │ │ │ │ 15565: 00d9250c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_READ_EVENT │ │ │ │ 15566: 00d93278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_TRANSMIT_PACKET_EVENT │ │ │ │ - 15567: 007ec1c4 400 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd_drained │ │ │ │ + 15567: 007ec20c 400 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd_drained │ │ │ │ 15568: 00cb6b50 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxl_be │ │ │ │ 15569: 00da39f0 4 OBJECT GLOBAL DEFAULT 25 xen_gnttab_ops │ │ │ │ - 15570: 006f5c4c 92 FUNC GLOBAL DEFAULT 12 vhost_user_cleanup │ │ │ │ + 15570: 006f5c94 92 FUNC GLOBAL DEFAULT 12 vhost_user_cleanup │ │ │ │ 15571: 00d8b0f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_ONE_ITERATION_EVENT │ │ │ │ 15572: 00c7c588 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_string │ │ │ │ - 15573: 008e5b5c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2 │ │ │ │ + 15573: 008e5ba4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2 │ │ │ │ 15574: 00d9a3e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_ENABLE_EVENT │ │ │ │ - 15575: 0070ddec 44 FUNC GLOBAL DEFAULT 12 memory_region_is_mapped │ │ │ │ + 15575: 0070de34 44 FUNC GLOBAL DEFAULT 12 memory_region_is_mapped │ │ │ │ 15576: 00d8fb84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DMA_CB_EVENT │ │ │ │ - 15577: 008ca838 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbd │ │ │ │ - 15578: 00927808 156 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias_members │ │ │ │ - 15579: 008c5d6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRule │ │ │ │ - 15580: 008c7634 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChangeReadOnlyMode │ │ │ │ + 15577: 008ca880 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbd │ │ │ │ + 15578: 00927850 156 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias_members │ │ │ │ + 15579: 008c5db4 92 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRule │ │ │ │ + 15580: 008c767c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChangeReadOnlyMode │ │ │ │ 15581: 00dc7168 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_PS_WRITE_DSTATE │ │ │ │ - 15582: 008fbe0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVC │ │ │ │ - 15583: 0070bb6c 140 FUNC GLOBAL DEFAULT 12 memory_region_iommu_num_indexes │ │ │ │ + 15582: 008fbe54 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVC │ │ │ │ + 15583: 0070bbb4 140 FUNC GLOBAL DEFAULT 12 memory_region_iommu_num_indexes │ │ │ │ 15584: 00dc68d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_3D_DSTATE │ │ │ │ 15585: 005b5078 56 FUNC GLOBAL DEFAULT 12 ebpf_rss_is_loaded │ │ │ │ 15586: 00dc628c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_HANDLE_ALLOC_DSTATE │ │ │ │ - 15587: 0092ab98 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_UNPLUG_PRIMARY_arg_members │ │ │ │ + 15587: 0092abe0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_UNPLUG_PRIMARY_arg_members │ │ │ │ 15588: 00da0554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_PAUSE_EVENT │ │ │ │ - 15589: 006e5440 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_addr │ │ │ │ + 15589: 006e5488 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_addr │ │ │ │ 15590: 00299c98 324 FUNC GLOBAL DEFAULT 12 int32_to_float16 │ │ │ │ 15591: 00514888 180 FUNC GLOBAL DEFAULT 12 cpus_kick_thread │ │ │ │ - 15592: 0076ff7c 192 FUNC GLOBAL DEFAULT 12 gen_new_label │ │ │ │ + 15592: 0076ffc4 192 FUNC GLOBAL DEFAULT 12 gen_new_label │ │ │ │ 15593: 00cbddf0 96 OBJECT GLOBAL DEFAULT 24 mixeng_conv │ │ │ │ 15594: 00dc67ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_NEW_REGION_DSTATE │ │ │ │ - 15595: 0092fc90 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_load_devices_state │ │ │ │ + 15595: 0092fcd8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_load_devices_state │ │ │ │ 15596: 0063d5ac 412 FUNC GLOBAL DEFAULT 12 helper_vmnor_mm │ │ │ │ 15597: 003ddc48 2216 FUNC GLOBAL DEFAULT 12 vhost_net_start │ │ │ │ 15598: 00dc6882 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_CHECK_DSTATE │ │ │ │ 15599: 00dc78e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_TPM_GET_RTCE_BUFFER_SIZE_DSTATE │ │ │ │ - 15600: 009595f0 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_status │ │ │ │ - 15601: 0096523c 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask │ │ │ │ - 15602: 007bdc80 104 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_null │ │ │ │ + 15600: 00959638 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_status │ │ │ │ + 15601: 00965284 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask │ │ │ │ + 15602: 007bdcc8 104 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_null │ │ │ │ 15603: 00dc740c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IRQ_MASKED_DSTATE │ │ │ │ 15604: 00dc6bc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_CTLR_READ_DSTATE │ │ │ │ 15605: 00dc60fa 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_qom_c │ │ │ │ 15606: 00d8d814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_WRITE_BLOCK_EVENT │ │ │ │ 15607: 00d9f3d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM4_FALLBACK_EVENT │ │ │ │ 15608: 00417520 92 FUNC GLOBAL DEFAULT 12 msix_save │ │ │ │ 15609: 00300110 96 FUNC GLOBAL DEFAULT 12 acpi_build_tables_cleanup │ │ │ │ - 15610: 00821878 20 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap_locked │ │ │ │ - 15611: 0088d2ac 128 FUNC GLOBAL DEFAULT 12 qed_write_l1_table_sync │ │ │ │ - 15612: 00976304 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_update │ │ │ │ + 15610: 008218c0 20 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap_locked │ │ │ │ + 15611: 0088d2f4 128 FUNC GLOBAL DEFAULT 12 qed_write_l1_table_sync │ │ │ │ + 15612: 0097634c 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_update │ │ │ │ 15613: 00392670 100 FUNC GLOBAL DEFAULT 12 ipack_bus_init │ │ │ │ 15614: 00518368 632 FUNC GLOBAL DEFAULT 12 dirtylimit_vcpu_execute │ │ │ │ 15615: 00cb7078 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminl_be │ │ │ │ - 15616: 00910f4c 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoList │ │ │ │ + 15616: 00910f94 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoList │ │ │ │ 15617: 00d95484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_LBA_RANGE_EVENT │ │ │ │ - 15618: 00822ac0 60 FUNC GLOBAL DEFAULT 12 bdrv_has_readonly_bitmaps │ │ │ │ + 15618: 00822b08 60 FUNC GLOBAL DEFAULT 12 bdrv_has_readonly_bitmaps │ │ │ │ 15619: 00da0988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_UUID_EVENT │ │ │ │ 15620: 00dc7728 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSE_BAD_DSTATE │ │ │ │ 15621: 0033c0fc 64 FUNC GLOBAL DEFAULT 12 qdev_get_hotplug_handler │ │ │ │ 15622: 00dc7b8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ASYNC_COMPLETE_DSTATE │ │ │ │ 15623: 00dc67f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_SENSE_READ_DSTATE │ │ │ │ 15624: 00334108 164 FUNC GLOBAL DEFAULT 12 qmp_query_memdev │ │ │ │ 15625: 00d9f860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_OPEN_TRAY_EVENT │ │ │ │ 15626: 00dc7004 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_SEB_WRITE_DSTATE │ │ │ │ 15627: 005ea358 80 FUNC GLOBAL DEFAULT 12 helper_flt_d │ │ │ │ - 15628: 0093dba4 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_nic_rx_filter_changed │ │ │ │ + 15628: 0093dbec 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_nic_rx_filter_changed │ │ │ │ 15629: 00dc7d2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_DEP_DEVICES_DSTATE │ │ │ │ - 15630: 0094055c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendEpcProperties │ │ │ │ + 15630: 009405a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendEpcProperties │ │ │ │ 15631: 005eadd0 160 FUNC GLOBAL DEFAULT 12 helper_flt_h │ │ │ │ 15632: 00dc64b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_LOCALITY_DSTATE │ │ │ │ - 15633: 0099b000 176 FUNC GLOBAL DEFAULT 12 fifo8_peek_bufptr │ │ │ │ + 15633: 0099b048 176 FUNC GLOBAL DEFAULT 12 fifo8_peek_bufptr │ │ │ │ 15634: 0062e568 424 FUNC GLOBAL DEFAULT 12 helper_vfmax_vf_d │ │ │ │ - 15635: 007b1760 168 FUNC GLOBAL DEFAULT 12 qio_channel_read_all_eof │ │ │ │ + 15635: 007b17a8 168 FUNC GLOBAL DEFAULT 12 qio_channel_read_all_eof │ │ │ │ 15636: 002a4b1c 152 FUNC GLOBAL DEFAULT 12 helper_gvec_neg8 │ │ │ │ 15637: 003ada28 176 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_vhdr_iovec │ │ │ │ - 15638: 007422e4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchb │ │ │ │ + 15638: 0074232c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchb │ │ │ │ 15639: 00330a04 140 FUNC GLOBAL DEFAULT 12 load_elf_as │ │ │ │ 15640: 00da1580 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_yank_trace_events_trace_events │ │ │ │ 15641: 0062e244 424 FUNC GLOBAL DEFAULT 12 helper_vfmax_vf_h │ │ │ │ - 15642: 0079a498 128 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_vec │ │ │ │ + 15642: 0079a4e0 128 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_vec │ │ │ │ 15643: 00dc7402 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_PRP_DSTATE │ │ │ │ 15644: 00dc7c28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_STATE_PENDING_ESTIMATE_DSTATE │ │ │ │ 15645: 00dc8278 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_ABS_DSTATE │ │ │ │ 15646: 005e9bf4 112 FUNC GLOBAL DEFAULT 12 helper_flt_s │ │ │ │ - 15647: 0094c9fc 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_stop │ │ │ │ + 15647: 0094ca44 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_stop │ │ │ │ 15648: 00dc70f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_FIRE_DELAYED_INTERRUPTS_DSTATE │ │ │ │ - 15649: 00716748 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_offset │ │ │ │ + 15649: 00716790 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_offset │ │ │ │ 15650: 00559b90 944 FUNC GLOBAL DEFAULT 12 multifd_send_setup │ │ │ │ - 15651: 006e6abc 8 FUNC GLOBAL DEFAULT 12 virtio_legacy_check_disabled │ │ │ │ - 15652: 00727430 656 FUNC GLOBAL DEFAULT 12 qemu_guest_free_page_hint │ │ │ │ + 15651: 006e6b04 8 FUNC GLOBAL DEFAULT 12 virtio_legacy_check_disabled │ │ │ │ + 15652: 00727478 656 FUNC GLOBAL DEFAULT 12 qemu_guest_free_page_hint │ │ │ │ 15653: 00606c44 620 FUNC GLOBAL DEFAULT 12 helper_vs2r_v │ │ │ │ 15654: 00dc7f7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_EXIT_DSTATE │ │ │ │ 15655: 00591db4 380 FUNC GLOBAL DEFAULT 12 qemu_net_queue_flush │ │ │ │ 15656: 00cf6f94 132 OBJECT GLOBAL DEFAULT 24 helper_info_vremu_vv_b │ │ │ │ 15657: 002a4050 164 FUNC GLOBAL DEFAULT 12 helper_gvec_sub8 │ │ │ │ - 15658: 009251a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationStats │ │ │ │ + 15658: 009251e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationStats │ │ │ │ 15659: 00cf6e08 132 OBJECT GLOBAL DEFAULT 24 helper_info_vremu_vv_d │ │ │ │ - 15660: 007d9240 176 FUNC GLOBAL DEFAULT 12 blockdev_auto_del │ │ │ │ - 15661: 009562d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingAvail │ │ │ │ + 15660: 007d9288 176 FUNC GLOBAL DEFAULT 12 blockdev_auto_del │ │ │ │ + 15661: 0095631c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingAvail │ │ │ │ 15662: 00d8b248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_OPEN_COMMON_EVENT │ │ │ │ 15663: 00ceb90c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmin_vs_b │ │ │ │ 15664: 002a7554 172 FUNC GLOBAL DEFAULT 12 helper_gvec_eq8 │ │ │ │ 15665: 00cf6f10 132 OBJECT GLOBAL DEFAULT 24 helper_info_vremu_vv_h │ │ │ │ 15666: 0062e3ec 380 FUNC GLOBAL DEFAULT 12 helper_vfmax_vf_w │ │ │ │ 15667: 00dc8130 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_LOAD_DSTATE │ │ │ │ - 15668: 00995790 200 FUNC GLOBAL DEFAULT 12 qemu_memfd_free │ │ │ │ - 15669: 009bffb4 168 FUNC GLOBAL DEFAULT 12 iov_discard_back_undoable │ │ │ │ + 15668: 009957d8 200 FUNC GLOBAL DEFAULT 12 qemu_memfd_free │ │ │ │ + 15669: 009bfffc 168 FUNC GLOBAL DEFAULT 12 iov_discard_back_undoable │ │ │ │ 15670: 00dc6a44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_CMD_WRITEB_DSTATE │ │ │ │ 15671: 00cb2cec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_nand │ │ │ │ 15672: 00ceb780 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmin_vs_d │ │ │ │ 15673: 00d95634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_RESET_ZONE_EVENT │ │ │ │ 15674: 00d8fbf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_BUS_EXEC_CMD_EVENT │ │ │ │ 15675: 00d98e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY_REQ_USE_EVENT │ │ │ │ - 15676: 008ee3e0 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_backing_file │ │ │ │ + 15676: 008ee428 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_backing_file │ │ │ │ 15677: 00d9eb34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_GRAB_FAILED_EVENT │ │ │ │ - 15678: 00822a30 8 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_iter │ │ │ │ + 15678: 00822a78 8 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_iter │ │ │ │ 15679: 00dc68e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_3D_DSTATE │ │ │ │ 15680: 00ceb888 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmin_vs_h │ │ │ │ - 15681: 0081754c 84 FUNC GLOBAL DEFAULT 12 blk_get_max_transfer │ │ │ │ - 15682: 006e4998 304 FUNC GLOBAL DEFAULT 12 virtqueue_push │ │ │ │ - 15683: 0093258c 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_cancel_vcpu_dirty_limit │ │ │ │ - 15684: 008d2218 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo │ │ │ │ + 15681: 00817594 84 FUNC GLOBAL DEFAULT 12 blk_get_max_transfer │ │ │ │ + 15682: 006e49e0 304 FUNC GLOBAL DEFAULT 12 virtqueue_push │ │ │ │ + 15683: 009325d4 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_cancel_vcpu_dirty_limit │ │ │ │ + 15684: 008d2260 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo │ │ │ │ 15685: 00d8ab78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_QIOV_UNALIGNED_EVENT │ │ │ │ 15686: 0029a380 360 FUNC GLOBAL DEFAULT 12 int32_to_float32 │ │ │ │ 15687: 00dc6be2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR_WRITE_DSTATE │ │ │ │ 15688: 00522204 80 FUNC GLOBAL DEFAULT 12 qmp_query_status │ │ │ │ 15689: 00cf6e8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vremu_vv_w │ │ │ │ 15690: 002e0154 636 FUNC GLOBAL DEFAULT 12 vncws_tls_handshake_io │ │ │ │ - 15691: 00736678 204 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_start │ │ │ │ - 15692: 007b99d8 232 FUNC GLOBAL DEFAULT 12 qcrypto_block_init_cipher │ │ │ │ - 15693: 00b84f98 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PTRACE │ │ │ │ + 15691: 007366c0 204 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_start │ │ │ │ + 15692: 007b9a20 232 FUNC GLOBAL DEFAULT 12 qcrypto_block_init_cipher │ │ │ │ + 15693: 00b84fe8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PTRACE │ │ │ │ 15694: 00d8a150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_EVENT │ │ │ │ 15695: 00ce038c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vse16_v │ │ │ │ 15696: 00518e04 308 FUNC GLOBAL DEFAULT 12 dirtylimit_ring_full_time │ │ │ │ - 15697: 0073e99c 272 FUNC GLOBAL DEFAULT 12 helper_ldub_mmu │ │ │ │ + 15697: 0073e9e4 272 FUNC GLOBAL DEFAULT 12 helper_ldub_mmu │ │ │ │ 15698: 00d99058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_SQ_INVALID_SQID_EVENT │ │ │ │ 15699: 00d84970 12 OBJECT GLOBAL DEFAULT 24 external_snapshot_drv │ │ │ │ 15700: 00dc6a52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_SECTOR_WRITE_DSTATE │ │ │ │ - 15701: 0085953c 224 FUNC GLOBAL DEFAULT 12 qcow2_free_clusters │ │ │ │ + 15701: 00859584 224 FUNC GLOBAL DEFAULT 12 qcow2_free_clusters │ │ │ │ 15702: 00ceb804 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmin_vs_w │ │ │ │ - 15703: 00871828 92 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_export │ │ │ │ + 15703: 00871870 92 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_export │ │ │ │ 15704: 005acdcc 60 FUNC GLOBAL DEFAULT 12 replay_input_sync_event │ │ │ │ - 15705: 008cc890 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGluster │ │ │ │ + 15705: 008cc8d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGluster │ │ │ │ 15706: 00dc849e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_MEMORY_MODULE_EVENT_DSTATE │ │ │ │ - 15707: 007c5f94 260 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_ctx_new │ │ │ │ + 15707: 007c5fdc 260 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_ctx_new │ │ │ │ 15708: 00d97294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_FAIL_EVENT │ │ │ │ 15709: 00dc6110 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_acpi_c │ │ │ │ - 15710: 009afc14 96 FUNC GLOBAL DEFAULT 12 aio_get_linux_io_uring │ │ │ │ + 15710: 009afc5c 96 FUNC GLOBAL DEFAULT 12 aio_get_linux_io_uring │ │ │ │ 15711: 00d8a160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_PSK_LOAD_EVENT │ │ │ │ 15712: 00dc8464 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_CHANGE_DSTATE │ │ │ │ 15713: 0056bda0 6764 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state_main │ │ │ │ - 15714: 0096ae94 260 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions_members │ │ │ │ - 15715: 0080a614 76 FUNC GLOBAL DEFAULT 12 scsi_command_name │ │ │ │ + 15714: 0096aedc 260 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions_members │ │ │ │ + 15715: 0080a65c 76 FUNC GLOBAL DEFAULT 12 scsi_command_name │ │ │ │ 15716: 00d8c464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_LOAD_ERROR_EVENT │ │ │ │ 15717: 00555288 80 FUNC GLOBAL DEFAULT 12 migration_rp_wait │ │ │ │ 15718: 00d90ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_ELRSR_READ_EVENT │ │ │ │ 15719: 00dc736c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_EVENT_NOQUEUE_DSTATE │ │ │ │ 15720: 00d982d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_FLUSH_TXFIFO_BEGIN_EVENT │ │ │ │ 15721: 00dc6cae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_SET_IRQ_DSTATE │ │ │ │ 15722: 00dc7d84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_PLUG_REQUEST_DSTATE │ │ │ │ - 15723: 00994fd0 320 FUNC GLOBAL DEFAULT 12 qemu_thread_set_affinity │ │ │ │ - 15724: 00825e10 328 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end │ │ │ │ + 15723: 00995018 320 FUNC GLOBAL DEFAULT 12 qemu_thread_set_affinity │ │ │ │ + 15724: 00825e58 328 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end │ │ │ │ 15725: 00da3590 4 OBJECT GLOBAL DEFAULT 25 smbios_tables_len │ │ │ │ 15726: 00421550 8 FUNC GLOBAL DEFAULT 12 pci_bridge_get_device │ │ │ │ - 15727: 00753b60 132 FUNC GLOBAL DEFAULT 12 qemu_init_irqs │ │ │ │ - 15728: 007e5118 548 FUNC GLOBAL DEFAULT 12 bdrv_parse_filename_strip_prefix │ │ │ │ + 15727: 00753ba8 132 FUNC GLOBAL DEFAULT 12 qemu_init_irqs │ │ │ │ + 15728: 007e5160 548 FUNC GLOBAL DEFAULT 12 bdrv_parse_filename_strip_prefix │ │ │ │ 15729: 00d9e720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_RAM_OFFSET_LOOP_EVENT │ │ │ │ 15730: 00d9a740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DOORBELL_RING_EVENT │ │ │ │ 15731: 0053ba5c 220 FUNC GLOBAL DEFAULT 12 tpm_backend_query_tpm │ │ │ │ 15732: 00cf83b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_vv_b │ │ │ │ 15733: 00dc7966 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_PROCESS_DB_DSTATE │ │ │ │ 15734: 00dc6214 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ISCSI_XCOPY_DSTATE │ │ │ │ 15735: 00dc672c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHAKTI_UART_WRITE_DSTATE │ │ │ │ 15736: 00dc78d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_I2C_SEND_REG_DSTATE │ │ │ │ 15737: 00d99860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_DATA_OUT_EVENT │ │ │ │ 15738: 00d8b660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_ALLOW_EVENT │ │ │ │ 15739: 005ea2a8 88 FUNC GLOBAL DEFAULT 12 helper_fle_d │ │ │ │ 15740: 00dc6884 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_REQ_NOTIFICATION_DSTATE │ │ │ │ 15741: 00299630 236 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64_round_to_zero │ │ │ │ - 15742: 00947490 76 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions_members │ │ │ │ + 15742: 009474d8 76 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions_members │ │ │ │ 15743: 00d9b9b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_ENABLE_EVENT │ │ │ │ 15744: 00cf832c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_vv_h │ │ │ │ 15745: 002e12ec 344 FUNC GLOBAL DEFAULT 12 vnc_jobs_consume_buffer │ │ │ │ 15746: 005eac80 168 FUNC GLOBAL DEFAULT 12 helper_fle_h │ │ │ │ 15747: 00421690 316 FUNC GLOBAL DEFAULT 12 pci_bridge_get_limit │ │ │ │ - 15748: 007515a8 52 FUNC GLOBAL DEFAULT 12 qdev_add_unplug_blocker │ │ │ │ + 15748: 007515f0 52 FUNC GLOBAL DEFAULT 12 qdev_add_unplug_blocker │ │ │ │ 15749: 005700b0 296 FUNC GLOBAL DEFAULT 12 socket_start_incoming_migration │ │ │ │ 15750: 00d991f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MCQ_CREATE_CQ_EVENT │ │ │ │ - 15751: 0095c1ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_Audiodev │ │ │ │ - 15752: 0093f8b4 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_announce_self │ │ │ │ + 15751: 0095c234 92 FUNC GLOBAL DEFAULT 12 qapi_free_Audiodev │ │ │ │ + 15752: 0093f8fc 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_announce_self │ │ │ │ 15753: 00dc783a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_TIMER_READ_DSTATE │ │ │ │ 15754: 00dc84c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_DISMISS_DSTATE │ │ │ │ - 15755: 009875ec 164 FUNC GLOBAL DEFAULT 12 json_writer_start_object │ │ │ │ + 15755: 00987634 164 FUNC GLOBAL DEFAULT 12 json_writer_start_object │ │ │ │ 15756: 002a5824 196 FUNC GLOBAL DEFAULT 12 helper_gvec_eqv │ │ │ │ 15757: 00d8d09c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_WRITE_EVENT │ │ │ │ - 15758: 00950eb4 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter_members │ │ │ │ + 15758: 00950efc 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter_members │ │ │ │ 15759: 00cbdd80 8 OBJECT GLOBAL DEFAULT 24 mixeng_clip_float │ │ │ │ 15760: 005e9b04 120 FUNC GLOBAL DEFAULT 12 helper_fle_s │ │ │ │ 15761: 00d8b374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_READ_EVENT │ │ │ │ 15762: 00cec5f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vclmul_vv │ │ │ │ 15763: 00cf82a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_vv_w │ │ │ │ 15764: 00dc78ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_HIT_DSTATE │ │ │ │ - 15765: 006eada8 648 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_status │ │ │ │ - 15766: 007a49e8 192 FUNC GLOBAL DEFAULT 12 migration_ioc_register_yank │ │ │ │ + 15765: 006eadf0 648 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_status │ │ │ │ + 15766: 007a4a30 192 FUNC GLOBAL DEFAULT 12 migration_ioc_register_yank │ │ │ │ 15767: 00d9eda4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SCANOUT_DISABLE_EVENT │ │ │ │ 15768: 0032ae30 88 FUNC GLOBAL DEFAULT 12 cpu_class_init_props │ │ │ │ 15769: 003e27e8 48 FUNC GLOBAL DEFAULT 12 fp_port_get_link_up │ │ │ │ 15770: 00d9d780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_SEND_WAITING_EVENT │ │ │ │ - 15771: 00970130 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless_members │ │ │ │ + 15771: 00970178 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless_members │ │ │ │ 15772: 00cf29f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vclmul_vx │ │ │ │ - 15773: 007e9264 436 FUNC GLOBAL DEFAULT 12 bdrv_lookup_bs │ │ │ │ + 15773: 007e92ac 436 FUNC GLOBAL DEFAULT 12 bdrv_lookup_bs │ │ │ │ 15774: 005b16f8 672 FUNC GLOBAL DEFAULT 12 icount_start_warp_timer │ │ │ │ 15775: 00da04a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_FINALIZE_EVENT │ │ │ │ - 15776: 009bb630 476 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty │ │ │ │ + 15776: 009bb678 476 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty │ │ │ │ 15777: 00d9b128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_EVENT │ │ │ │ 15778: 00dc7568 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_COMMAND_DSTATE │ │ │ │ 15779: 00d9d750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_INIT_RAM_BLOCKS_EVENT │ │ │ │ 15780: 00d923cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_SET_DUTY_EVENT │ │ │ │ 15781: 00dc7afa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_INTX_DSTATE │ │ │ │ 15782: 0058ba6c 196 FUNC GLOBAL DEFAULT 12 qemu_netfilter_receive │ │ │ │ - 15783: 00820ec4 184 FUNC GLOBAL DEFAULT 12 block_crypto_open_opts_init │ │ │ │ + 15783: 00820f0c 184 FUNC GLOBAL DEFAULT 12 block_crypto_open_opts_init │ │ │ │ 15784: 00dc8c70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_REMOVE_WATCH_DSTATE │ │ │ │ - 15785: 008e5ca0 76 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions_members │ │ │ │ - 15786: 009218f8 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_balloon │ │ │ │ - 15787: 008ca610 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Encryption │ │ │ │ + 15785: 008e5ce8 76 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions_members │ │ │ │ + 15786: 00921940 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_balloon │ │ │ │ + 15787: 008ca658 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Encryption │ │ │ │ 15788: 00d02598 132 OBJECT GLOBAL DEFAULT 24 helper_info_xperm4 │ │ │ │ - 15789: 0090fb60 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum │ │ │ │ - 15790: 0090a630 280 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA_members │ │ │ │ + 15789: 0090fba8 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum │ │ │ │ + 15790: 0090a678 280 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA_members │ │ │ │ 15791: 004d548c 8 FUNC GLOBAL DEFAULT 12 vfio_cpr_unregister_container │ │ │ │ 15792: 00d0261c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xperm8 │ │ │ │ 15793: 00cf412c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssrl_vv_b │ │ │ │ 15794: 00d8e058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_SEND_CONTROL_EVENT_EVENT │ │ │ │ 15795: 00dc6718 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_TX_DSTATE │ │ │ │ 15796: 00dc693c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAEND_DSTATE │ │ │ │ 15797: 00d8f904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_EVENT │ │ │ │ - 15798: 0070d424 556 FUNC GLOBAL DEFAULT 12 memory_region_add_eventfd │ │ │ │ + 15798: 0070d46c 556 FUNC GLOBAL DEFAULT 12 memory_region_add_eventfd │ │ │ │ 15799: 00305d14 4 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_plug_cb │ │ │ │ 15800: 00d99108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_ATTR_NOT_READABLE_EVENT │ │ │ │ 15801: 00d9da60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_FILE_ERR_EVENT │ │ │ │ 15802: 00421c4c 588 FUNC GLOBAL DEFAULT 12 pci_bridge_write_config │ │ │ │ - 15803: 008137a4 96 FUNC GLOBAL DEFAULT 12 blk_next │ │ │ │ + 15803: 008137ec 96 FUNC GLOBAL DEFAULT 12 blk_next │ │ │ │ 15804: 00cbfa1c 24 OBJECT GLOBAL DEFAULT 24 riscv_misa_ext_implied_rules │ │ │ │ 15805: 00cf3fa0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssrl_vv_d │ │ │ │ - 15806: 008c6c94 192 FUNC GLOBAL DEFAULT 12 visit_type_BiosAtaTranslation │ │ │ │ + 15806: 008c6cdc 192 FUNC GLOBAL DEFAULT 12 visit_type_BiosAtaTranslation │ │ │ │ 15807: 00d8cc80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_EJECTING_INVALID_CPU_EVENT │ │ │ │ - 15808: 00934028 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfoList │ │ │ │ + 15808: 00934070 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfoList │ │ │ │ 15809: 00dc6af4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_TM_READ_DSTATE │ │ │ │ 15810: 00d9c8cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_GPIO_READ_EVENT │ │ │ │ 15811: 00cf40a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssrl_vv_h │ │ │ │ - 15812: 0098c01c 144 FUNC GLOBAL DEFAULT 12 qemu_strsep │ │ │ │ + 15812: 0098c064 144 FUNC GLOBAL DEFAULT 12 qemu_strsep │ │ │ │ 15813: 00d94b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_READ_EVENT │ │ │ │ 15814: 00d8aa78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_READ_REPLY_ENTRY_FAIL_EVENT │ │ │ │ - 15815: 007551c0 168 FUNC GLOBAL DEFAULT 12 qdev_init_clock_out │ │ │ │ + 15815: 00755208 168 FUNC GLOBAL DEFAULT 12 qdev_init_clock_out │ │ │ │ 15816: 00d95ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_UPDATE_MAPPINGS_DEL_EVENT │ │ │ │ 15817: 00d8f174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESPDMA_MEMORY_READ_EVENT │ │ │ │ - 15818: 007f3e00 104 FUNC GLOBAL DEFAULT 12 bdrv_find_base │ │ │ │ + 15818: 007f3e48 104 FUNC GLOBAL DEFAULT 12 bdrv_find_base │ │ │ │ 15819: 00316fc8 552 FUNC GLOBAL DEFAULT 12 cdrom_read_toc │ │ │ │ 15820: 00c81108 12 OBJECT GLOBAL DEFAULT 21 SchemaMetaType_lookup │ │ │ │ 15821: 00dc7bf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_CC_OVERRUN_DSTATE │ │ │ │ 15822: 00dc74bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_NEW_REQUEST_DSTATE │ │ │ │ 15823: 00dc60d7 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_crypto_c │ │ │ │ - 15824: 008c5048 244 FUNC GLOBAL DEFAULT 12 visit_type_intList │ │ │ │ + 15824: 008c5090 244 FUNC GLOBAL DEFAULT 12 visit_type_intList │ │ │ │ 15825: 00d982f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_RDR_MATCH_EVENT │ │ │ │ 15826: 00317a3c 44 FUNC GLOBAL DEFAULT 12 hd_bios_chs_auto_trans │ │ │ │ 15827: 004ffb24 12 FUNC GLOBAL DEFAULT 12 AUD_is_active_in │ │ │ │ 15828: 00dc6e04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_WRITE_DSTATE │ │ │ │ - 15829: 00987a88 64 FUNC GLOBAL DEFAULT 12 json_writer_int64 │ │ │ │ + 15829: 00987ad0 64 FUNC GLOBAL DEFAULT 12 json_writer_int64 │ │ │ │ 15830: 00dc76d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_READ_OVERFLOW_DSTATE │ │ │ │ 15831: 00d94fb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_TOO_MANY_MAPPINGS_EVENT │ │ │ │ 15832: 00d99bd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_PARTIAL_OBJECT_EVENT │ │ │ │ 15833: 00ce4d48 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmvr_v │ │ │ │ 15834: 002df0a0 84 FUNC GLOBAL DEFAULT 12 vnc_zrle_clear │ │ │ │ - 15835: 0090a950 292 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions_members │ │ │ │ + 15835: 0090a998 292 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions_members │ │ │ │ 15836: 00dc6482 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_DISCONNECT_DSTATE │ │ │ │ - 15837: 0090345c 192 FUNC GLOBAL DEFAULT 12 visit_type_OnOffAuto │ │ │ │ + 15837: 009034a4 192 FUNC GLOBAL DEFAULT 12 visit_type_OnOffAuto │ │ │ │ 15838: 00cf4024 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssrl_vv_w │ │ │ │ 15839: 00d8a240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_CMD_IN_BAND_EVENT │ │ │ │ 15840: 00d9d2f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_EVENT │ │ │ │ 15841: 00cf77d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhsu_vv_b │ │ │ │ 15842: 00dc77fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PSPI_ENTER_RESET_DSTATE │ │ │ │ 15843: 003383d0 3300 FUNC GLOBAL DEFAULT 12 machine_run_board_init │ │ │ │ 15844: 0053b708 96 FUNC GLOBAL DEFAULT 12 tpm_backend_deliver_request │ │ │ │ 15845: 00cf7648 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhsu_vv_d │ │ │ │ 15846: 00d9c77c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_GPIO_UPDATE_IDR_EVENT │ │ │ │ - 15847: 009403ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendProperties │ │ │ │ + 15847: 00940434 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendProperties │ │ │ │ 15848: 00dc64d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_DISCONNECT_DSTATE │ │ │ │ 15849: 00dc8c86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AIO_CO_SCHEDULE_DSTATE │ │ │ │ 15850: 00dc6c2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DIST_READ_DSTATE │ │ │ │ 15851: 00cf7750 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhsu_vv_h │ │ │ │ 15852: 00d93b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_PROCESS_EVENT │ │ │ │ 15853: 00d9c370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_BEGIN_BATCH_EVENT │ │ │ │ 15854: 0029ac6c 360 FUNC GLOBAL DEFAULT 12 int32_to_float64 │ │ │ │ 15855: 00d9aa30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_READ_ERROR_EVENT │ │ │ │ 15856: 00d94228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VLAN_VET_EVENT │ │ │ │ 15857: 00ced2d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vand_vx_b │ │ │ │ 15858: 0025f34c 496 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_insert │ │ │ │ - 15859: 008ceb3c 456 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd │ │ │ │ + 15859: 008ceb84 456 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd │ │ │ │ 15860: 00dc6c36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_CPU_WRITE_DSTATE │ │ │ │ 15861: 00d9f194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_SYNC_CAPSLOCK_EVENT │ │ │ │ 15862: 00ced148 132 OBJECT GLOBAL DEFAULT 24 helper_info_vand_vx_d │ │ │ │ 15863: 00dc67e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_SELBK_DSTATE │ │ │ │ 15864: 00dc72ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_LARGE_DSTATE │ │ │ │ 15865: 005f94cc 112 FUNC GLOBAL DEFAULT 12 helper_vlse8_v │ │ │ │ 15866: 00dc8372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMPCFG_CSR_READ_DSTATE │ │ │ │ 15867: 00cb77b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorb │ │ │ │ - 15868: 00817de0 176 FUNC GLOBAL DEFAULT 12 blk_probe_blocksizes │ │ │ │ + 15868: 00817e28 176 FUNC GLOBAL DEFAULT 12 blk_probe_blocksizes │ │ │ │ 15869: 002a2044 188 FUNC GLOBAL DEFAULT 12 float128_default_nan │ │ │ │ 15870: 00ced250 132 OBJECT GLOBAL DEFAULT 24 helper_info_vand_vx_h │ │ │ │ 15871: 00dbda29 1 OBJECT GLOBAL DEFAULT 25 qdev_hot_removed │ │ │ │ 15872: 00d844b4 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_plain64 │ │ │ │ 15873: 00dc844c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_STOP_DSTATE │ │ │ │ - 15874: 009c0fcc 2780 FUNC GLOBAL DEFAULT 12 readline_handle_byte │ │ │ │ + 15874: 009c1014 2780 FUNC GLOBAL DEFAULT 12 readline_handle_byte │ │ │ │ 15875: 00dc6f6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_CPU_OWNED_DESC_DSTATE │ │ │ │ - 15876: 00748b30 4 FUNC GLOBAL DEFAULT 12 qmp_xen_set_global_dirty_log │ │ │ │ + 15876: 00748b78 4 FUNC GLOBAL DEFAULT 12 qmp_xen_set_global_dirty_log │ │ │ │ 15877: 00dc7346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_STOPPED_DSTATE │ │ │ │ 15878: 0048f158 160 FUNC GLOBAL DEFAULT 12 usb_device_free_streams │ │ │ │ 15879: 00cf76cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhsu_vv_w │ │ │ │ 15880: 00d8c11c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_NON_EXIST_EVENT │ │ │ │ 15881: 00dc761c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_FIFO_OVERRUN_DSTATE │ │ │ │ - 15882: 00792d58 64 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg16_i64 │ │ │ │ + 15882: 00792da0 64 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg16_i64 │ │ │ │ 15883: 00d99d90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_COMMAND_EVENT │ │ │ │ 15884: 00dc80b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_COMPLETE_DSTATE │ │ │ │ 15885: 00dc63fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_LEN_DSTATE │ │ │ │ - 15886: 008dc3d4 872 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags_members │ │ │ │ + 15886: 008dc41c 872 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags_members │ │ │ │ 15887: 0037ae10 8 FUNC GLOBAL DEFAULT 12 i2c_start_transfer │ │ │ │ - 15888: 007f6eb8 360 FUNC GLOBAL DEFAULT 12 block_job_error_action │ │ │ │ + 15888: 007f6f00 360 FUNC GLOBAL DEFAULT 12 block_job_error_action │ │ │ │ 15889: 003e0f40 844 FUNC GLOBAL DEFAULT 12 rocker_event_link_changed │ │ │ │ - 15890: 009628b0 328 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion_members │ │ │ │ + 15890: 009628f8 328 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion_members │ │ │ │ 15891: 00d8f478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_EVENT_EVENT │ │ │ │ - 15892: 00983acc 144 FUNC GLOBAL DEFAULT 12 qnum_get_try_int │ │ │ │ + 15892: 00983b14 144 FUNC GLOBAL DEFAULT 12 qnum_get_try_int │ │ │ │ 15893: 00dc6252 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_READ_DATA_DSTATE │ │ │ │ 15894: 0053b768 168 FUNC GLOBAL DEFAULT 12 tpm_backend_reset │ │ │ │ 15895: 00d0051c 132 OBJECT GLOBAL DEFAULT 24 helper_info_itrigger_match │ │ │ │ - 15896: 008ca66c 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoList │ │ │ │ + 15896: 008ca6b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoList │ │ │ │ 15897: 00dc6fe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_INCOMING_DSTATE │ │ │ │ 15898: 0059ae10 364 FUNC GLOBAL DEFAULT 12 colo_notify_compares_event │ │ │ │ 15899: 00ced1cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vand_vx_w │ │ │ │ 15900: 00dc60d5 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_control_c │ │ │ │ - 15901: 008fc090 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdpWrapper │ │ │ │ + 15901: 008fc0d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdpWrapper │ │ │ │ 15902: 00d9c0d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SET_STATUS_EVENT │ │ │ │ 15903: 00dc7842 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_INTERRUPT_DSTATE │ │ │ │ 15904: 00c81674 12 OBJECT GLOBAL DEFAULT 21 NetClientDriver_lookup │ │ │ │ - 15905: 008c19e4 1452 FUNC GLOBAL DEFAULT 12 qapi_event_emit │ │ │ │ - 15906: 009cea50 28 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev_members │ │ │ │ + 15905: 008c1a2c 1452 FUNC GLOBAL DEFAULT 12 qapi_event_emit │ │ │ │ + 15906: 009cea98 28 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev_members │ │ │ │ 15907: 00dc73dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC64_DSTATE │ │ │ │ 15908: 00ce248c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vzext_vf4_d │ │ │ │ 15909: 00d8ce20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_ADDR_LO_EVENT │ │ │ │ 15910: 00dc668a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_REQ_COMPLETE_DSTATE │ │ │ │ - 15911: 00919c88 320 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU │ │ │ │ + 15911: 00919cd0 320 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU │ │ │ │ 15912: 00c80d2c 12 OBJECT GLOBAL DEFAULT 21 BlockExportRemoveMode_lookup │ │ │ │ 15913: 00d96b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_ILLEGAL_EVENT │ │ │ │ - 15914: 00991a24 428 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_alloc │ │ │ │ + 15914: 00991a6c 428 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_alloc │ │ │ │ 15915: 00c8115c 12 OBJECT GLOBAL DEFAULT 21 JobStatus_lookup │ │ │ │ - 15916: 00970850 432 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses │ │ │ │ - 15917: 007e824c 120 FUNC GLOBAL DEFAULT 12 bdrv_qapi_perm_to_blk_perm │ │ │ │ + 15916: 00970898 432 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses │ │ │ │ + 15917: 007e8294 120 FUNC GLOBAL DEFAULT 12 bdrv_qapi_perm_to_blk_perm │ │ │ │ 15918: 00d8f3b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_READ_EVENT │ │ │ │ - 15919: 009696b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptionsVnc │ │ │ │ - 15920: 009cd9d0 440 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_add_dynamic_capacity_arg_members │ │ │ │ + 15919: 009696f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptionsVnc │ │ │ │ + 15920: 009cda18 440 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_add_dynamic_capacity_arg_members │ │ │ │ 15921: 00dc7bc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_NAK_DSTATE │ │ │ │ - 15922: 009b310c 312 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_wrlock │ │ │ │ + 15922: 009b3154 312 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_wrlock │ │ │ │ 15923: 00d97464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DATA_EVENT │ │ │ │ 15924: 00d9ba68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_ENABLE_EVENT │ │ │ │ - 15925: 006cda44 232 FUNC GLOBAL DEFAULT 12 vfio_get_address_space │ │ │ │ + 15925: 006cda8c 232 FUNC GLOBAL DEFAULT 12 vfio_get_address_space │ │ │ │ 15926: 00dc7fa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_STOP_RAM_DSTATE │ │ │ │ - 15927: 00941504 368 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties │ │ │ │ + 15927: 0094154c 368 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties │ │ │ │ 15928: 00dc6264 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_READ_TABLE_CB_DSTATE │ │ │ │ - 15929: 0071f2b0 196 FUNC GLOBAL DEFAULT 12 ram_block_discard_guest_memfd_range │ │ │ │ + 15929: 0071f2f8 196 FUNC GLOBAL DEFAULT 12 ram_block_discard_guest_memfd_range │ │ │ │ 15930: 00dc843e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_EXPORTS_DSTATE │ │ │ │ 15931: 00dc6dc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_SEC_RESP_DSTATE │ │ │ │ 15932: 00ce2510 132 OBJECT GLOBAL DEFAULT 24 helper_info_vzext_vf4_w │ │ │ │ 15933: 005b83b4 2456 FUNC GLOBAL DEFAULT 12 tdata_csr_write │ │ │ │ - 15934: 007466dc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_le │ │ │ │ + 15934: 00746724 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_le │ │ │ │ 15935: 00381908 104 FUNC GLOBAL DEFAULT 12 ahci_uninit │ │ │ │ - 15936: 007946f8 328 FUNC GLOBAL DEFAULT 12 dup_const │ │ │ │ - 15937: 00907b8c 356 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions_members │ │ │ │ - 15938: 007bf7c4 372 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup │ │ │ │ + 15936: 00794740 328 FUNC GLOBAL DEFAULT 12 dup_const │ │ │ │ + 15937: 00907bd4 356 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions_members │ │ │ │ + 15938: 007bf80c 372 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup │ │ │ │ 15939: 00ce0a40 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_f_xu_v_d │ │ │ │ - 15940: 007e9c80 252 FUNC GLOBAL DEFAULT 12 bdrv_debug_is_suspended │ │ │ │ + 15940: 007e9cc8 252 FUNC GLOBAL DEFAULT 12 bdrv_debug_is_suspended │ │ │ │ 15941: 00dc852c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_INJECT_NMI_DSTATE │ │ │ │ 15942: 00d9fbdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ 15943: 00da0bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DIRTY_RATE_EVENT │ │ │ │ 15944: 00dc642a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_STARTTLS_NEW_CLIENT_DSTATE │ │ │ │ 15945: 00ce0b48 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_f_xu_v_h │ │ │ │ 15946: 00d9f830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_REMOVE_MEDIUM_EVENT │ │ │ │ 15947: 00d93578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_READ_BD_EVENT │ │ │ │ - 15948: 008cbff0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsVVFAT │ │ │ │ - 15949: 0071f718 176 FUNC GLOBAL DEFAULT 12 ram_block_discard_disable │ │ │ │ + 15948: 008cc038 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsVVFAT │ │ │ │ + 15949: 0071f760 176 FUNC GLOBAL DEFAULT 12 ram_block_discard_disable │ │ │ │ 15950: 005c4a50 20 FUNC GLOBAL DEFAULT 12 virt_is_iommu_sys_enabled │ │ │ │ 15951: 0058ebf4 408 FUNC GLOBAL DEFAULT 12 qemu_del_nic │ │ │ │ 15952: 00c81f84 12 OBJECT GLOBAL DEFAULT 21 SpiceQueryMouseMode_lookup │ │ │ │ 15953: 004276cc 224 FUNC GLOBAL DEFAULT 12 slotid_cap_init │ │ │ │ 15954: 002fd9d8 136 FUNC GLOBAL DEFAULT 12 aml_while │ │ │ │ 15955: 00dc66c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DEVICE_ID_DSTATE │ │ │ │ - 15956: 009ad2c0 4 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_destroy │ │ │ │ + 15956: 009ad308 4 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_destroy │ │ │ │ 15957: 00563f04 1560 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_cleanup │ │ │ │ 15958: 00dc61ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_HDEV_IS_SG_DSTATE │ │ │ │ 15959: 00d93948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_SEB_WRITE_EVENT │ │ │ │ - 15960: 00822a40 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_readonly │ │ │ │ + 15960: 00822a88 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_readonly │ │ │ │ 15961: 00d8c364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_SHOW_BUFFER_CONTENT_EVENT │ │ │ │ 15962: 003e22ec 596 FUNC GLOBAL DEFAULT 12 desc_ring_set_head │ │ │ │ 15963: 00dc60ee 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_migration_c │ │ │ │ 15964: 00da0d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SET_GLOBAL_DIRTY_LOG_EVENT │ │ │ │ 15965: 00dc64ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_XATTRWALK_DSTATE │ │ │ │ 15966: 00c7c4c0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bit64 │ │ │ │ 15967: 00d941a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_CLEAR_EVENT │ │ │ │ 15968: 005b46b8 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_entry_code │ │ │ │ 15969: 00ce0ac4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_f_xu_v_w │ │ │ │ - 15970: 0097bb98 52 FUNC GLOBAL DEFAULT 12 visit_set_policy │ │ │ │ + 15970: 0097bbe0 52 FUNC GLOBAL DEFAULT 12 visit_set_policy │ │ │ │ 15971: 002fe364 312 FUNC GLOBAL DEFAULT 12 aml_create_field │ │ │ │ 15972: 00d95d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_STRING_EVENT │ │ │ │ - 15973: 0074efa0 284 FUNC GLOBAL DEFAULT 12 error_set_from_qdev_prop_error │ │ │ │ + 15973: 0074efe8 284 FUNC GLOBAL DEFAULT 12 error_set_from_qdev_prop_error │ │ │ │ 15974: 0041de08 92 FUNC GLOBAL DEFAULT 12 pci_for_each_device_under_bus │ │ │ │ 15975: 00d91b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_NETBSD_ENUM_HACK_EVENT │ │ │ │ 15976: 002a8880 188 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus8 │ │ │ │ - 15977: 008552ac 4872 FUNC GLOBAL DEFAULT 12 qcow2_alloc_host_offset │ │ │ │ - 15978: 009a6938 760 FUNC GLOBAL DEFAULT 12 qht_remove │ │ │ │ + 15977: 008552f4 4872 FUNC GLOBAL DEFAULT 12 qcow2_alloc_host_offset │ │ │ │ + 15978: 009a6980 760 FUNC GLOBAL DEFAULT 12 qht_remove │ │ │ │ 15979: 00cff5a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_wx_b │ │ │ │ 15980: 00d8ac08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_ERROR_EVENT │ │ │ │ - 15981: 00904568 92 FUNC GLOBAL DEFAULT 12 qapi_free_MonitorOptions │ │ │ │ - 15982: 007f03bc 64 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename │ │ │ │ - 15983: 00822404 92 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_new │ │ │ │ - 15984: 007463e8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_le │ │ │ │ + 15981: 009045b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_MonitorOptions │ │ │ │ + 15982: 007f0404 64 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename │ │ │ │ + 15983: 0082244c 92 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_new │ │ │ │ + 15984: 00746430 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_le │ │ │ │ 15985: 00cb66ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchl_le │ │ │ │ - 15986: 0073fb08 152 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_mmuidx_ra │ │ │ │ + 15986: 0073fb50 152 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_mmuidx_ra │ │ │ │ 15987: 00d8d04c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_FIFO_EVENT │ │ │ │ 15988: 00d9bac8 536 OBJECT GLOBAL DEFAULT 24 hw_virtio_trace_events │ │ │ │ 15989: 00cff520 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_wx_h │ │ │ │ - 15990: 009560ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceStatus │ │ │ │ + 15990: 009560f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceStatus │ │ │ │ 15991: 00511594 280 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_add │ │ │ │ - 15992: 00909990 360 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties │ │ │ │ + 15992: 009099d8 360 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties │ │ │ │ 15993: 00d96a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_EVENT_EVENT │ │ │ │ 15994: 00dc80ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_SEND_HOST_PAGE_DSTATE │ │ │ │ 15995: 00dc6d5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_READ_DSTATE │ │ │ │ - 15996: 0091ec9c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vm_generation_id │ │ │ │ + 15996: 0091ece4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vm_generation_id │ │ │ │ 15997: 00d9ebf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_REGISTERED_LISTENER_EVENT │ │ │ │ 15998: 00d8a550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_SIMPLE_IS_ALLOWED_EVENT │ │ │ │ 15999: 00c80bfc 12 OBJECT GLOBAL DEFAULT 21 BlockdevDiscardOptions_lookup │ │ │ │ 16000: 00d8adf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_DONE_EVENT │ │ │ │ 16001: 00564994 88 FUNC GLOBAL DEFAULT 12 postcopy_state_set │ │ │ │ 16002: 00dc7f88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MARK_POSTCOPY_BLOCKTIME_BEGIN_DSTATE │ │ │ │ 16003: 00dc77e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_START_SEQUENCER_DSTATE │ │ │ │ - 16004: 008693f8 608 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find_by_id_and_name │ │ │ │ + 16004: 00869440 608 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find_by_id_and_name │ │ │ │ 16005: 00dc7a48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_CLEAR_DEVICE_FEATURE_DSTATE │ │ │ │ 16006: 0055c840 104 FUNC GLOBAL DEFAULT 12 multifd_send_prepare_common │ │ │ │ 16007: 00d01c50 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaesdf_vs │ │ │ │ - 16008: 0072ca28 464 FUNC GLOBAL DEFAULT 12 semihost_sys_write_gf │ │ │ │ + 16008: 0072ca70 464 FUNC GLOBAL DEFAULT 12 semihost_sys_write_gf │ │ │ │ 16009: 00dc84ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_COMPLETE_DSTATE │ │ │ │ 16010: 00d01a40 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaesdf_vv │ │ │ │ 16011: 00443f34 1128 FUNC GLOBAL DEFAULT 12 esp_command_complete │ │ │ │ 16012: 00d93458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_TX_DONE_EVENT │ │ │ │ 16013: 00cff49c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_wx_w │ │ │ │ - 16014: 0094f0a8 328 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress │ │ │ │ + 16014: 0094f0f0 328 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress │ │ │ │ 16015: 00dc7530 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_SELECTED_DSTATE │ │ │ │ - 16016: 006e7014 36 FUNC GLOBAL DEFAULT 12 virtio_queue_invalidate_signalled_used │ │ │ │ + 16016: 006e705c 36 FUNC GLOBAL DEFAULT 12 virtio_queue_invalidate_signalled_used │ │ │ │ 16017: 00d93b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_COMPARE_EVENT │ │ │ │ 16018: 004926ac 248 FUNC GLOBAL DEFAULT 12 usb_packet_complete │ │ │ │ 16019: 00dc7a52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_BOS_DSTATE │ │ │ │ - 16020: 0077f6f0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i32 │ │ │ │ + 16020: 0077f738 104 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i32 │ │ │ │ 16021: 00d9f324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_PUTCHAR_UNHANDLED_EVENT │ │ │ │ 16022: 00d9bf30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_ATTACH_EVENT │ │ │ │ - 16023: 00914f68 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInstanceProperties │ │ │ │ - 16024: 009b1424 108 FUNC GLOBAL DEFAULT 12 iohandler_get_g_source │ │ │ │ + 16023: 00914fb0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInstanceProperties │ │ │ │ + 16024: 009b146c 108 FUNC GLOBAL DEFAULT 12 iohandler_get_g_source │ │ │ │ 16025: 00dc6352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_FAIL_DSTATE │ │ │ │ 16026: 00dc6a7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_WRITE_MOUSE_DSTATE │ │ │ │ 16027: 00d929ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_DISABLE_EVENT │ │ │ │ 16028: 00da0e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_EVENT │ │ │ │ 16029: 00cb3844 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin8 │ │ │ │ 16030: 00d8f824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXECUTE_NCQ_COMMAND_READ_EVENT │ │ │ │ 16031: 00608248 96 FUNC GLOBAL DEFAULT 12 helper_vwsubu_wv_b │ │ │ │ 16032: 00dc6590 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_FW_REMOVE_CPU_DSTATE │ │ │ │ - 16033: 0078bd78 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i32_chk │ │ │ │ + 16033: 0078bdc0 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i32_chk │ │ │ │ 16034: 00d903e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_MSI_SET_IRQ_EVENT │ │ │ │ 16035: 00dc8620 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_TYPES_DSTATE │ │ │ │ - 16036: 00b85070 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FS │ │ │ │ + 16036: 00b850c0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FS │ │ │ │ 16037: 00dc7fe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ADVISE_MR_DSTATE │ │ │ │ 16038: 005224dc 664 FUNC GLOBAL DEFAULT 12 vm_state_notify │ │ │ │ 16039: 00dc801c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_GLOBAL_STATE_POST_LOAD_DSTATE │ │ │ │ 16040: 00dc6fa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_MII_READ_DSTATE │ │ │ │ 16041: 005dac74 220 FUNC GLOBAL DEFAULT 12 riscv_get_misa_ext_name │ │ │ │ 16042: 006082a8 96 FUNC GLOBAL DEFAULT 12 helper_vwsubu_wv_h │ │ │ │ - 16043: 007dd940 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_pause │ │ │ │ + 16043: 007dd988 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_pause │ │ │ │ 16044: 00dc6932 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPITER_DSTATE │ │ │ │ 16045: 00c7a030 4 OBJECT GLOBAL DEFAULT 21 blk_ops │ │ │ │ 16046: 00549ea8 932 FUNC GLOBAL DEFAULT 12 file_start_incoming_migration │ │ │ │ 16047: 00511178 220 FUNC GLOBAL DEFAULT 12 hmp_snapshot_blkdev_internal │ │ │ │ 16048: 00dc62aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_CO_SUBMIT_DSTATE │ │ │ │ - 16049: 008eceac 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_blockstats │ │ │ │ + 16049: 008ecef4 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_blockstats │ │ │ │ 16050: 00dc776a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_EJECTED_DSTATE │ │ │ │ 16051: 00ce0bcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_f_x_v_d │ │ │ │ - 16052: 007b1dd8 1000 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_sync │ │ │ │ + 16052: 007b1e20 1000 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_sync │ │ │ │ 16053: 00d9210c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_CFG_NONSEC_EVENT │ │ │ │ 16054: 00dc6ed0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SID_WRITE_DSTATE │ │ │ │ 16055: 00d9eff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_DISCARD_RECT_EVENT │ │ │ │ 16056: 00dc6388 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_SYNC_DSTATE │ │ │ │ 16057: 00513288 284 FUNC GLOBAL DEFAULT 12 del_boot_device_path │ │ │ │ 16058: 00d95ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DS1338_RECV_EVENT │ │ │ │ 16059: 00ce0cd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_f_x_v_h │ │ │ │ 16060: 00dc8450 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_REMOVE_DSTATE │ │ │ │ 16061: 00dc7eb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_GPIO_WRITE_DSTATE │ │ │ │ 16062: 00608308 96 FUNC GLOBAL DEFAULT 12 helper_vwsubu_wv_w │ │ │ │ - 16063: 0070ba38 156 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_attr │ │ │ │ + 16063: 0070ba80 156 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_attr │ │ │ │ 16064: 00d8f3e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_I2C_WRITE_EVENT │ │ │ │ 16065: 00391a6c 4 FUNC GLOBAL DEFAULT 12 ioapic_eoi_broadcast │ │ │ │ - 16066: 00817644 248 FUNC GLOBAL DEFAULT 12 blk_set_aio_context │ │ │ │ - 16067: 0071a920 88 FUNC GLOBAL DEFAULT 12 address_space_ldl │ │ │ │ - 16068: 007f8400 76 FUNC GLOBAL DEFAULT 12 job_is_ready_locked │ │ │ │ + 16066: 0081768c 248 FUNC GLOBAL DEFAULT 12 blk_set_aio_context │ │ │ │ + 16067: 0071a968 88 FUNC GLOBAL DEFAULT 12 address_space_ldl │ │ │ │ + 16068: 007f8448 76 FUNC GLOBAL DEFAULT 12 job_is_ready_locked │ │ │ │ 16069: 00da1fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_API_NOIOCTL_EVENT │ │ │ │ - 16070: 00740150 96 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_data_ra │ │ │ │ + 16070: 00740198 96 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_data_ra │ │ │ │ 16071: 00d97174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_ENSEL_EVENT │ │ │ │ 16072: 00573494 372 FUNC GLOBAL DEFAULT 12 colo_incoming_co │ │ │ │ 16073: 00dc7e36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_UNALIGNED_DSTATE │ │ │ │ - 16074: 008d4170 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific_members │ │ │ │ - 16075: 0071aa28 84 FUNC GLOBAL DEFAULT 12 address_space_ldq │ │ │ │ - 16076: 00934250 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfoList │ │ │ │ + 16074: 008d41b8 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific_members │ │ │ │ + 16075: 0071aa70 84 FUNC GLOBAL DEFAULT 12 address_space_ldq │ │ │ │ + 16076: 00934298 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfoList │ │ │ │ 16077: 00000038 4 TLS GLOBAL DEFAULT 18 tcg_ctx │ │ │ │ 16078: 00d8f1c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RC4030_WRITE_EVENT │ │ │ │ - 16079: 00966eb4 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_groups │ │ │ │ + 16079: 00966efc 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_groups │ │ │ │ 16080: 00dc86ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_S390X_CPU_POLARIZATION_DSTATE │ │ │ │ 16081: 00ce0c50 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_f_x_v_w │ │ │ │ 16082: 002dff14 576 FUNC GLOBAL DEFAULT 12 vncws_handshake_io │ │ │ │ 16083: 00cf8cf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_wv_b │ │ │ │ 16084: 0061bb14 96 FUNC GLOBAL DEFAULT 12 helper_vnmsub_vx_b │ │ │ │ - 16085: 00753cd0 76 FUNC GLOBAL DEFAULT 12 qemu_allocate_irqs │ │ │ │ + 16085: 00753d18 76 FUNC GLOBAL DEFAULT 12 qemu_allocate_irqs │ │ │ │ 16086: 002bb5f8 204 FUNC GLOBAL DEFAULT 12 hmp_info_mice │ │ │ │ 16087: 00cef5e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsub_vx_b │ │ │ │ 16088: 005eb2d8 88 FUNC GLOBAL DEFAULT 12 helper_fcvt_h_wu │ │ │ │ 16089: 0061bc34 96 FUNC GLOBAL DEFAULT 12 helper_vnmsub_vx_d │ │ │ │ 16090: 00dc7b06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUNTIME_READ_DSTATE │ │ │ │ 16091: 0054fd88 296 FUNC GLOBAL DEFAULT 12 qmp_migrate_start_postcopy │ │ │ │ 16092: 00cef458 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsub_vx_d │ │ │ │ 16093: 00cf8c74 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_wv_h │ │ │ │ 16094: 0058c134 92 FUNC GLOBAL DEFAULT 12 net_hub_id_for_client │ │ │ │ 16095: 00d03d50 132 OBJECT GLOBAL DEFAULT 24 helper_info_fltq_d │ │ │ │ 16096: 00cef560 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsub_vx_h │ │ │ │ 16097: 00dc7e16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SUSPEND_DSTATE │ │ │ │ 16098: 0061bb74 96 FUNC GLOBAL DEFAULT 12 helper_vnmsub_vx_h │ │ │ │ 16099: 00d93a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_INVALID_SOF_EVENT │ │ │ │ - 16100: 0090f4a4 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin_members │ │ │ │ - 16101: 008e7dd8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd │ │ │ │ + 16100: 0090f4ec 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin_members │ │ │ │ + 16101: 008e7e20 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd │ │ │ │ 16102: 00d03fe4 132 OBJECT GLOBAL DEFAULT 24 helper_info_fltq_h │ │ │ │ - 16103: 009d4b84 744 FUNC GLOBAL DEFAULT 12 vu_init │ │ │ │ + 16103: 009d4bcc 744 FUNC GLOBAL DEFAULT 12 vu_init │ │ │ │ 16104: 00cb6bd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxl_le │ │ │ │ - 16105: 0070efd0 152 FUNC GLOBAL DEFAULT 12 address_space_destroy_free │ │ │ │ - 16106: 009b2140 24 FUNC GLOBAL DEFAULT 12 qemu_co_queue_init │ │ │ │ + 16105: 0070f018 152 FUNC GLOBAL DEFAULT 12 address_space_destroy_free │ │ │ │ + 16106: 009b2188 24 FUNC GLOBAL DEFAULT 12 qemu_co_queue_init │ │ │ │ 16107: 0032e5f0 152 FUNC GLOBAL DEFAULT 12 rom_add_elf_program │ │ │ │ 16108: 00dc63b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_TRIP_DSTATE │ │ │ │ 16109: 00d95c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ADMIN_CMD_EVENT │ │ │ │ 16110: 00dc77b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_WRITE_DSTATE │ │ │ │ 16111: 00d8d584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_APPEND_EVENT │ │ │ │ 16112: 00dc66b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_STATUS_DSTATE │ │ │ │ 16113: 00dc67fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_2D_ENGINE_READ_DSTATE │ │ │ │ - 16114: 0071e118 720 FUNC GLOBAL DEFAULT 12 address_space_stb_cached_slow │ │ │ │ + 16114: 0071e160 720 FUNC GLOBAL DEFAULT 12 address_space_stb_cached_slow │ │ │ │ 16115: 00d03abc 132 OBJECT GLOBAL DEFAULT 24 helper_info_fltq_s │ │ │ │ 16116: 00cf8bf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_wv_w │ │ │ │ 16117: 00cef4dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsub_vx_w │ │ │ │ 16118: 0061bbd4 96 FUNC GLOBAL DEFAULT 12 helper_vnmsub_vx_w │ │ │ │ 16119: 00d98e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_PPI_MEMSET_EVENT │ │ │ │ - 16120: 00724688 1128 FUNC GLOBAL DEFAULT 12 ram_postcopy_send_discard_bitmap │ │ │ │ + 16120: 007246d0 1128 FUNC GLOBAL DEFAULT 12 ram_postcopy_send_discard_bitmap │ │ │ │ 16121: 002ac268 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_disas │ │ │ │ 16122: 00dc666e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_REALIZE_DSTATE │ │ │ │ 16123: 00d9bcf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPIO_STOP_EVENT │ │ │ │ 16124: 00dc8046 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_CONTINUED_DSTATE │ │ │ │ 16125: 00dc8182 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_SWITCHOVER_ACK_NEEDED_DSTATE │ │ │ │ 16126: 00dc639c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_NEW_DSTATE │ │ │ │ 16127: 00dc6f4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_UPDATE_IRQ_DSTATE │ │ │ │ @@ -16139,536 +16139,536 @@ │ │ │ │ 16135: 00548c40 16 FUNC GLOBAL DEFAULT 12 qmp_query_dirty_rate │ │ │ │ 16136: 00c7a990 48 OBJECT GLOBAL DEFAULT 21 vfio_generic_window_data_quirk │ │ │ │ 16137: 00dc6656 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_DEVICE_DESTROY_DSTATE │ │ │ │ 16138: 00cb5e6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchl_be │ │ │ │ 16139: 00da0d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_EVENT │ │ │ │ 16140: 002901c4 368 FUNC GLOBAL DEFAULT 12 float32_rem │ │ │ │ 16141: 00dc6b58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_DTE_READ_DSTATE │ │ │ │ - 16142: 0078c0b8 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_add_fetch_i64_chk │ │ │ │ + 16142: 0078c100 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_add_fetch_i64_chk │ │ │ │ 16143: 00d8d724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_TIMER_EXPIRED_EVENT │ │ │ │ 16144: 002fe710 184 FUNC GLOBAL DEFAULT 12 aml_local │ │ │ │ 16145: 00c7c510 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_size │ │ │ │ 16146: 00cb70fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminl_le │ │ │ │ 16147: 00dc66a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNLOCK0_FAILED_DSTATE │ │ │ │ 16148: 005b2e50 4 FUNC GLOBAL DEFAULT 12 tcg_cpu_destroy │ │ │ │ 16149: 00d90578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_END_SOURCE_READ_EVENT │ │ │ │ 16150: 00d98a90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_TIMER_WRITE_EVENT │ │ │ │ 16151: 00491d7c 348 FUNC GLOBAL DEFAULT 12 usb_packet_copy │ │ │ │ 16152: 00d952e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_NOTEMPTY_EVENT │ │ │ │ 16153: 00d8f468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_SEND_EVENT │ │ │ │ 16154: 00dc7598 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_BUF_DSTATE │ │ │ │ - 16155: 00909e14 4 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties_members │ │ │ │ + 16155: 00909e5c 4 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties_members │ │ │ │ 16156: 00dc7de6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_CPU_IS_STOPPED_DSTATE │ │ │ │ - 16157: 0094be5c 320 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390 │ │ │ │ + 16157: 0094bea4 320 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390 │ │ │ │ 16158: 005649ec 72 FUNC GLOBAL DEFAULT 12 postcopy_register_shared_ufd │ │ │ │ - 16159: 0099098c 176 FUNC GLOBAL DEFAULT 12 event_notifier_set │ │ │ │ + 16159: 009909d4 176 FUNC GLOBAL DEFAULT 12 event_notifier_set │ │ │ │ 16160: 00dc7ee8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PAGECACHE_INIT_DSTATE │ │ │ │ 16161: 00c808ac 12 OBJECT GLOBAL DEFAULT 21 BlockdevVmdkAdapterType_lookup │ │ │ │ 16162: 00dc655e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REALIZEFN_IN_DSTATE │ │ │ │ 16163: 00414cd0 8 FUNC GLOBAL DEFAULT 12 eeprom93xx_data │ │ │ │ - 16164: 008ffb3c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper │ │ │ │ - 16165: 008cb0d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockMeasureInfo │ │ │ │ - 16166: 007bcd04 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_supports │ │ │ │ + 16164: 008ffb84 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper │ │ │ │ + 16165: 008cb120 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockMeasureInfo │ │ │ │ + 16166: 007bcd4c 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_supports │ │ │ │ 16167: 00dc6554 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_CLASS_INIT_IN_DSTATE │ │ │ │ - 16168: 008f09bc 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_clear │ │ │ │ + 16168: 008f0a04 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_clear │ │ │ │ 16169: 00dc7cfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BAR4_PROBE_DSTATE │ │ │ │ - 16170: 0077b1e8 7524 FUNC GLOBAL DEFAULT 12 tcg_gen_code │ │ │ │ + 16170: 0077b230 7524 FUNC GLOBAL DEFAULT 12 tcg_gen_code │ │ │ │ 16171: 00dc83e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_STREAM_DSTATE │ │ │ │ 16172: 00d94788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_UDP_EVENT │ │ │ │ - 16173: 0078454c 392 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i64 │ │ │ │ - 16174: 007f67a4 524 FUNC GLOBAL DEFAULT 12 block_job_query_locked │ │ │ │ + 16173: 00784594 392 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i64 │ │ │ │ + 16174: 007f67ec 524 FUNC GLOBAL DEFAULT 12 block_job_query_locked │ │ │ │ 16175: 00d9f064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_AUDIO_EVENT │ │ │ │ - 16176: 008099c4 412 FUNC GLOBAL DEFAULT 12 nbd_errno_to_system_errno │ │ │ │ + 16176: 00809a0c 412 FUNC GLOBAL DEFAULT 12 nbd_errno_to_system_errno │ │ │ │ 16177: 002ca3c4 248 FUNC GLOBAL DEFAULT 12 vnc_write_u16 │ │ │ │ 16178: 00dc700a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MIF_READ_DSTATE │ │ │ │ 16179: 00dc7d46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_LOAD_ROM_DSTATE │ │ │ │ 16180: 00da227c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_UNLOCK_ENTRY_EVENT │ │ │ │ - 16181: 008c443c 140 FUNC GLOBAL DEFAULT 12 qmp_query_version │ │ │ │ + 16181: 008c4484 140 FUNC GLOBAL DEFAULT 12 qmp_query_version │ │ │ │ 16182: 002b5324 152 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_new │ │ │ │ 16183: 00dc719c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_SW_RESET_DSTATE │ │ │ │ 16184: 00d9616c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_HPM_READ_EVENT │ │ │ │ - 16185: 007c60ac 784 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2 │ │ │ │ + 16185: 007c60f4 784 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2 │ │ │ │ 16186: 00dc860a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NETDEV_ADD_DSTATE │ │ │ │ - 16187: 00b84e90 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_IO │ │ │ │ + 16187: 00b84ee0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_IO │ │ │ │ 16188: 00d8e4c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MAP_MEMORY_RANGE_EVENT │ │ │ │ 16189: 00dc60f3 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_misc_c │ │ │ │ - 16190: 008cfb1c 540 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry_members │ │ │ │ - 16191: 007bde64 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_updatev │ │ │ │ + 16190: 008cfb64 540 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry_members │ │ │ │ + 16191: 007bdeac 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_updatev │ │ │ │ 16192: 00cfcbe0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmul_vf_h │ │ │ │ 16193: 00dc7bfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_BIG_DSTATE │ │ │ │ 16194: 00d91d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_DEVICE_READ_EVENT │ │ │ │ 16195: 00522d68 64 FUNC GLOBAL DEFAULT 12 qemu_system_killed │ │ │ │ 16196: 005a3624 104 FUNC GLOBAL DEFAULT 12 tap_get_fd │ │ │ │ 16197: 00dc79ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_STORAGE_INFO_DSTATE │ │ │ │ 16198: 00dc7638 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_NOIMPL_DSTATE │ │ │ │ 16199: 00429a2c 1080 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_init │ │ │ │ 16200: 00d97924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_WRITE_START_EVENT │ │ │ │ 16201: 00dc66c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DEVICE_INFO_DSTATE │ │ │ │ 16202: 00590504 192 FUNC GLOBAL DEFAULT 12 qmp_netdev_add │ │ │ │ - 16203: 008f9c50 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_start │ │ │ │ + 16203: 008f9c98 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_start │ │ │ │ 16204: 00da18f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DISPLAY_OPTIONS_EVENT │ │ │ │ 16205: 00dc689c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_DESTROY_PRIMARY_IGNORED_DSTATE │ │ │ │ 16206: 00dc70a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_READ_UNHANDLED_DSTATE │ │ │ │ 16207: 00d9eec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_KEY_QCODE_EVENT │ │ │ │ 16208: 00dc7e7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_EXPIRED_DSTATE │ │ │ │ - 16209: 00913ecc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesWrapper │ │ │ │ + 16209: 00913f14 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesWrapper │ │ │ │ 16210: 00dc82ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_UNTHROTTLE_INCREMENTAL_DSTATE │ │ │ │ 16211: 00d9f7e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CHANGE_MEDIUM_EVENT │ │ │ │ 16212: 00dc6a0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_TRIGGER_IRQ_DSTATE │ │ │ │ 16213: 00da01f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VERSION_EVENT │ │ │ │ 16214: 00d8c6b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_FLUSH_EVENT │ │ │ │ 16215: 0051aa28 224 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_append │ │ │ │ - 16216: 008dc1d4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT │ │ │ │ + 16216: 008dc21c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT │ │ │ │ 16217: 00dc6aaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_WRITEREG_DSTATE │ │ │ │ 16218: 00dc86be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DISPLAY_OPTIONS_DSTATE │ │ │ │ 16219: 00cfcb5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmul_vf_w │ │ │ │ 16220: 00cfec5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_vx_b │ │ │ │ 16221: 00dc617e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_CHECKSUM_INCORRECT_DSTATE │ │ │ │ - 16222: 008b19dc 72 FUNC GLOBAL DEFAULT 12 remove_fd_in_watch │ │ │ │ + 16222: 008b1a24 72 FUNC GLOBAL DEFAULT 12 remove_fd_in_watch │ │ │ │ 16223: 00dc7d70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPIO_START_DSTATE │ │ │ │ 16224: 00dc851e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_PMEMSAVE_DSTATE │ │ │ │ 16225: 00d8eea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_G364FB_READ_EVENT │ │ │ │ 16226: 00d96e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_DMA_EVENT │ │ │ │ 16227: 00cfebd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_vx_h │ │ │ │ 16228: 00cf1240 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjx_vf_d │ │ │ │ 16229: 00d99b80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_FILE_MONITOR_EVENT_EVENT │ │ │ │ - 16230: 0084f478 428 FUNC GLOBAL DEFAULT 12 qcow2_cache_create │ │ │ │ - 16231: 007469f8 368 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_le_mmu │ │ │ │ + 16230: 0084f4c0 428 FUNC GLOBAL DEFAULT 12 qcow2_cache_create │ │ │ │ + 16231: 00746a40 368 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_le_mmu │ │ │ │ 16232: 00d95684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_CQ_HEAD_EVENT │ │ │ │ 16233: 00dc8532 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_POWERDOWN_DSTATE │ │ │ │ 16234: 00cf1348 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjx_vf_h │ │ │ │ 16235: 00d8fa44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_BCL_EVENT │ │ │ │ 16236: 00d8bf8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_WRITE_EVENT │ │ │ │ - 16237: 0092a7a4 320 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus │ │ │ │ + 16237: 0092a7ec 320 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus │ │ │ │ 16238: 0061f5f4 96 FUNC GLOBAL DEFAULT 12 helper_vnclipu_wv_b │ │ │ │ 16239: 00dc6558 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_RESET_OUT_DSTATE │ │ │ │ - 16240: 0099e8d0 216 FUNC GLOBAL DEFAULT 12 get_opt_value │ │ │ │ - 16241: 008eaf7c 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal │ │ │ │ + 16240: 0099e918 216 FUNC GLOBAL DEFAULT 12 get_opt_value │ │ │ │ + 16241: 008eafc4 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal │ │ │ │ 16242: 00dc6848 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CRC_DSTATE │ │ │ │ 16243: 00316c70 356 FUNC GLOBAL DEFAULT 12 blkconf_apply_backend_options │ │ │ │ 16244: 00dc6e34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_RPM_DSTATE │ │ │ │ 16245: 00ce7aa8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgatherei16_vv_b │ │ │ │ 16246: 0061f654 96 FUNC GLOBAL DEFAULT 12 helper_vnclipu_wv_h │ │ │ │ - 16247: 00748bd8 8 FUNC GLOBAL DEFAULT 12 kvm_create_guest_memfd │ │ │ │ + 16247: 00748c20 8 FUNC GLOBAL DEFAULT 12 kvm_create_guest_memfd │ │ │ │ 16248: 00ce791c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgatherei16_vv_d │ │ │ │ 16249: 00cfeb54 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_vx_w │ │ │ │ 16250: 00dc683e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_STD_READ_IO_DSTATE │ │ │ │ - 16251: 0098d594 16 FUNC GLOBAL DEFAULT 12 parse_uint_full │ │ │ │ + 16251: 0098d5dc 16 FUNC GLOBAL DEFAULT 12 parse_uint_full │ │ │ │ 16252: 00ce7a24 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgatherei16_vv_h │ │ │ │ - 16253: 007a01d0 2364 FUNC GLOBAL DEFAULT 12 vmstate_load_state │ │ │ │ + 16253: 007a0218 2364 FUNC GLOBAL DEFAULT 12 vmstate_load_state │ │ │ │ 16254: 00cf44c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsrl_wv_b │ │ │ │ 16255: 00dc7a94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ATTACH_DSTATE │ │ │ │ 16256: 00cf12c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjx_vf_w │ │ │ │ 16257: 0042d854 48 FUNC GLOBAL DEFAULT 12 pcie_doe_fini │ │ │ │ 16258: 00330b18 96 FUNC GLOBAL DEFAULT 12 rom_add_vga │ │ │ │ 16259: 00dbda1b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_init_commands_c │ │ │ │ 16260: 005bcbf0 168 FUNC GLOBAL DEFAULT 12 riscv_numa_get_default_cpu_node_id │ │ │ │ 16261: 00dc6e6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCUIO_READ_DSTATE │ │ │ │ 16262: 00d8dcf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHAKTI_UART_READ_EVENT │ │ │ │ - 16263: 00818318 256 FUNC GLOBAL DEFAULT 12 blk_commit_all │ │ │ │ + 16263: 00818360 256 FUNC GLOBAL DEFAULT 12 blk_commit_all │ │ │ │ 16264: 00cf4444 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsrl_wv_h │ │ │ │ 16265: 0048fef4 492 FUNC GLOBAL DEFAULT 12 usb_device_detach │ │ │ │ - 16266: 0075923c 184 FUNC GLOBAL DEFAULT 12 object_new │ │ │ │ + 16266: 00759284 184 FUNC GLOBAL DEFAULT 12 object_new │ │ │ │ 16267: 0061f6b4 96 FUNC GLOBAL DEFAULT 12 helper_vnclipu_wv_w │ │ │ │ - 16268: 007f92e0 104 FUNC GLOBAL DEFAULT 12 job_pause_point │ │ │ │ + 16268: 007f9328 104 FUNC GLOBAL DEFAULT 12 job_pause_point │ │ │ │ 16269: 00dc7e0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_NUM_DSTATE │ │ │ │ - 16270: 008fe2ec 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort_members │ │ │ │ + 16270: 008fe334 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort_members │ │ │ │ 16271: 00d9a370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_DISABLE_EVENT │ │ │ │ 16272: 004eee14 124 FUNC GLOBAL DEFAULT 12 vhost_dev_free_inflight │ │ │ │ - 16273: 007458a8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_be │ │ │ │ + 16273: 007458f0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_be │ │ │ │ 16274: 0051405c 244 FUNC GLOBAL DEFAULT 12 hw_error │ │ │ │ 16275: 005b46a0 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_start_code │ │ │ │ 16276: 002c9db0 260 FUNC GLOBAL DEFAULT 12 vnc_write_u32 │ │ │ │ 16277: 005ad060 124 FUNC GLOBAL DEFAULT 12 replay_char_write_event_save │ │ │ │ - 16278: 0072be94 148 FUNC GLOBAL DEFAULT 12 dealloc_guestfd │ │ │ │ + 16278: 0072bedc 148 FUNC GLOBAL DEFAULT 12 dealloc_guestfd │ │ │ │ 16279: 0033c13c 8 FUNC GLOBAL DEFAULT 12 qdev_simple_device_unplug_cb │ │ │ │ 16280: 002b3594 108 FUNC GLOBAL DEFAULT 12 qemu_console_is_gl_blocked │ │ │ │ 16281: 00ce79a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgatherei16_vv_w │ │ │ │ 16282: 0063cf3c 412 FUNC GLOBAL DEFAULT 12 helper_vmnand_mm │ │ │ │ 16283: 00da4bec 28 OBJECT GLOBAL DEFAULT 25 migration_threads_lock │ │ │ │ - 16284: 008cb63c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BackupPerf │ │ │ │ - 16285: 00b0ba30 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode_len │ │ │ │ + 16284: 008cb684 92 FUNC GLOBAL DEFAULT 12 qapi_free_BackupPerf │ │ │ │ + 16285: 00b0ba80 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode_len │ │ │ │ 16286: 0061a554 96 FUNC GLOBAL DEFAULT 12 helper_vdiv_vx_b │ │ │ │ 16287: 0050cef8 4108 FUNC GLOBAL DEFAULT 12 qmp_dump_guest_memory │ │ │ │ 16288: 00dc64b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_SHOW_BUFFER_HEADER_DSTATE │ │ │ │ 16289: 00cf43c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsrl_wv_w │ │ │ │ 16290: 00dc60f6 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_net_c │ │ │ │ 16291: 0053b4e0 92 FUNC GLOBAL DEFAULT 12 tpm_backend_finish_sync │ │ │ │ 16292: 0061a674 96 FUNC GLOBAL DEFAULT 12 helper_vdiv_vx_d │ │ │ │ 16293: 00dc66d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HTIF_UART_UNKNOWN_DEVICE_COMMAND_DSTATE │ │ │ │ 16294: 00c7e900 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_qlist │ │ │ │ 16295: 0061a5b4 96 FUNC GLOBAL DEFAULT 12 helper_vdiv_vx_h │ │ │ │ 16296: 00dc8322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM8_OR_EXIT_FALLBACK_DSTATE │ │ │ │ 16297: 00d97b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_IRQ_MSI_EVENT │ │ │ │ - 16298: 007d990c 180 FUNC GLOBAL DEFAULT 12 blockdev_close_all_bdrv_states │ │ │ │ + 16298: 007d9954 180 FUNC GLOBAL DEFAULT 12 blockdev_close_all_bdrv_states │ │ │ │ 16299: 00d988b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_CONTROL_WRITE_EVENT │ │ │ │ 16300: 006006b4 596 FUNC GLOBAL DEFAULT 12 helper_vlxei64_8_v │ │ │ │ 16301: 00da200c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_QUERY_FEATURES_API_FAILED_EVENT │ │ │ │ 16302: 003ac3fc 120 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_protocols │ │ │ │ 16303: 003dd260 28 FUNC GLOBAL DEFAULT 12 vhost_net_save_acked_features │ │ │ │ 16304: 00da1700 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_rocker_trace_events_trace_events │ │ │ │ 16305: 00dc7bba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_HDR_DSTATE │ │ │ │ 16306: 00d9e55c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_PROXY_MAIN_VNET_INFO_EVENT │ │ │ │ - 16307: 009a0604 16 FUNC GLOBAL DEFAULT 12 qemu_opts_set_id │ │ │ │ + 16307: 009a064c 16 FUNC GLOBAL DEFAULT 12 qemu_opts_set_id │ │ │ │ 16308: 00dc61b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_CHECK_RULE_DSTATE │ │ │ │ 16309: 00d90978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPP_EVENT │ │ │ │ 16310: 00d9604c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_WRITE_EVENT │ │ │ │ 16311: 00dc711e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSI_NOTIFY_DSTATE │ │ │ │ 16312: 00d9ddc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVE_XBZRLE_PAGE_SKIPPING_EVENT │ │ │ │ 16313: 0029ec14 92 FUNC GLOBAL DEFAULT 12 float128_compare_quiet │ │ │ │ - 16314: 00b9a280 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_MEDIUM │ │ │ │ + 16314: 00b9a2d8 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_MEDIUM │ │ │ │ 16315: 00dc6292 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_SKIP_COW_DSTATE │ │ │ │ 16316: 0061a614 96 FUNC GLOBAL DEFAULT 12 helper_vdiv_vx_w │ │ │ │ 16317: 00dc83d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ - 16318: 009b73a0 336 FUNC GLOBAL DEFAULT 12 inet_ai_family_from_address │ │ │ │ + 16318: 009b73e8 336 FUNC GLOBAL DEFAULT 12 inet_ai_family_from_address │ │ │ │ 16319: 00d9b938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_WRITE_CONFIG_EVENT │ │ │ │ 16320: 00d9c76c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_GPIO_PINS_EVENT │ │ │ │ 16321: 00dc8226 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_SERIAL_DISCARD_DSTATE │ │ │ │ - 16322: 008d4c80 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror │ │ │ │ + 16322: 008d4cc8 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror │ │ │ │ 16323: 00dc75e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_NOP_DSTATE │ │ │ │ 16324: 00269d5c 164 FUNC GLOBAL DEFAULT 12 lookup_symbol │ │ │ │ - 16325: 0099ec80 368 FUNC GLOBAL DEFAULT 12 parse_option_size │ │ │ │ + 16325: 0099ecc8 368 FUNC GLOBAL DEFAULT 12 parse_option_size │ │ │ │ 16326: 00dc71a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_READ_DSTATE │ │ │ │ 16327: 00dc7880 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_WRITE_DSTATE │ │ │ │ 16328: 0051d300 264 FUNC GLOBAL DEFAULT 12 hmp_device_add │ │ │ │ 16329: 00dc7eb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_RESET_DSTATE │ │ │ │ 16330: 00dc7012 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_WOL_READ_DSTATE │ │ │ │ 16331: 00d9df70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QLIST_EVENT │ │ │ │ - 16332: 007404fc 116 FUNC GLOBAL DEFAULT 12 cpu_stl_be_data_ra │ │ │ │ + 16332: 00740544 116 FUNC GLOBAL DEFAULT 12 cpu_stl_be_data_ra │ │ │ │ 16333: 0058219c 152 FUNC GLOBAL DEFAULT 12 hmp_ioport_write │ │ │ │ 16334: 00333ed0 136 FUNC GLOBAL DEFAULT 12 qmp_query_target │ │ │ │ - 16335: 00745368 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchw_be_mmu │ │ │ │ + 16335: 007453b0 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchw_be_mmu │ │ │ │ 16336: 004d7ba4 256 FUNC GLOBAL DEFAULT 12 virtio_bus_device_iommu_enabled │ │ │ │ 16337: 00dc7976 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_DATA_OUT_DSTATE │ │ │ │ 16338: 00d9d320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_EXIT_EVENT │ │ │ │ 16339: 00d9d540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_EVENT │ │ │ │ 16340: 00d98950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_READ_EVENT │ │ │ │ 16341: 00cb3e74 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub8 │ │ │ │ 16342: 00ce9368 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsleu_vv_b │ │ │ │ 16343: 00dc7364 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_CQ_EVENTIDX_DSTATE │ │ │ │ 16344: 00dc7414 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_NVRAM_READ_DSTATE │ │ │ │ 16345: 00dc76ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_NEW_DSTATE │ │ │ │ 16346: 00ce91dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsleu_vv_d │ │ │ │ - 16347: 0071850c 420 FUNC GLOBAL DEFAULT 12 address_space_dispatch_new │ │ │ │ - 16348: 008ae114 584 FUNC GLOBAL DEFAULT 12 blk_preadv │ │ │ │ - 16349: 0071a880 120 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_map │ │ │ │ + 16347: 00718554 420 FUNC GLOBAL DEFAULT 12 address_space_dispatch_new │ │ │ │ + 16348: 008ae15c 584 FUNC GLOBAL DEFAULT 12 blk_preadv │ │ │ │ + 16349: 0071a8c8 120 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_map │ │ │ │ 16350: 00dc7ad8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_DISABLE_DSTATE │ │ │ │ - 16351: 0095bd40 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioOptions │ │ │ │ + 16351: 0095bd88 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioOptions │ │ │ │ 16352: 00ce92e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsleu_vv_h │ │ │ │ 16353: 00dc629c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_START_PART_DSTATE │ │ │ │ - 16354: 0070e25c 12 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_sync │ │ │ │ - 16355: 00b9a2a4 3 OBJECT GLOBAL DEFAULT 14 sense_code_WRITE_PROTECTED │ │ │ │ - 16356: 0077686c 772 FUNC GLOBAL DEFAULT 12 tcg_prologue_init │ │ │ │ + 16354: 0070e2a4 12 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_sync │ │ │ │ + 16355: 00b9a2fc 3 OBJECT GLOBAL DEFAULT 14 sense_code_WRITE_PROTECTED │ │ │ │ + 16356: 007768b4 772 FUNC GLOBAL DEFAULT 12 tcg_prologue_init │ │ │ │ 16357: 00dc85e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_HUMAN_MONITOR_COMMAND_DSTATE │ │ │ │ 16358: 00dc8174 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_ADVISE_DSTATE │ │ │ │ - 16359: 008e4558 416 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle │ │ │ │ + 16359: 008e45a0 416 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle │ │ │ │ 16360: 005ff2dc 616 FUNC GLOBAL DEFAULT 12 helper_vlxei16_8_v │ │ │ │ 16361: 005fedcc 644 FUNC GLOBAL DEFAULT 12 helper_vlxei8_32_v │ │ │ │ 16362: 00d9e760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_DESTROY_RCU_EVENT │ │ │ │ 16363: 00da1290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_GET_EVENT │ │ │ │ 16364: 00d8a440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_SHUTDOWN_EVENT │ │ │ │ - 16365: 00916cf4 368 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo │ │ │ │ - 16366: 0092b91c 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_vcpu_dirty_limit_arg_members │ │ │ │ + 16365: 00916d3c 368 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo │ │ │ │ + 16366: 0092b964 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_vcpu_dirty_limit_arg_members │ │ │ │ 16367: 00d8c5c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READLINK_EVENT │ │ │ │ 16368: 005629b4 548 FUNC GLOBAL DEFAULT 12 postcopy_place_page_zero │ │ │ │ 16369: 00dc8080 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_START_DSTATE │ │ │ │ 16370: 00dc6b60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_READ_FAULT_DSTATE │ │ │ │ - 16371: 008adabc 528 FUNC GLOBAL DEFAULT 12 blk_eject │ │ │ │ + 16371: 008adb04 528 FUNC GLOBAL DEFAULT 12 blk_eject │ │ │ │ 16372: 00d8a3d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_GOT_ACK_EVENT │ │ │ │ - 16373: 00719318 468 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_rw │ │ │ │ + 16373: 00719360 468 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_rw │ │ │ │ 16374: 002bc868 492 FUNC GLOBAL DEFAULT 12 qmp_set_password │ │ │ │ 16375: 00ce9260 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsleu_vv_w │ │ │ │ - 16376: 00953e64 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternalWrapper │ │ │ │ + 16376: 00953eac 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternalWrapper │ │ │ │ 16377: 00dc6ec6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_RX_DSTATE │ │ │ │ 16378: 00dc658c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_OST_STATUS_DSTATE │ │ │ │ 16379: 0051ab08 364 FUNC GLOBAL DEFAULT 12 qemu_get_guest_memory_mapping │ │ │ │ 16380: 00dc812c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_INCOMING_DSTATE │ │ │ │ 16381: 00d9ee24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DESTROY_PRIMARY_SURFACE_EVENT │ │ │ │ - 16382: 00762af8 356 FUNC GLOBAL DEFAULT 12 gdb_init_cpu │ │ │ │ + 16382: 00762b40 356 FUNC GLOBAL DEFAULT 12 gdb_init_cpu │ │ │ │ 16383: 00d9b988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_ROM_READ_EVENT │ │ │ │ - 16384: 008b0e6c 96 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_take_focus │ │ │ │ - 16385: 0099c7b0 160 FUNC GLOBAL DEFAULT 12 warn_report │ │ │ │ + 16384: 008b0eb4 96 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_take_focus │ │ │ │ + 16385: 0099c7f8 160 FUNC GLOBAL DEFAULT 12 warn_report │ │ │ │ 16386: 00d9b9a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_DISABLE_EVENT │ │ │ │ - 16387: 0080c560 196 FUNC GLOBAL DEFAULT 12 block_acct_merge_done │ │ │ │ + 16387: 0080c5a8 196 FUNC GLOBAL DEFAULT 12 block_acct_merge_done │ │ │ │ 16388: 00dc7fb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_LOOP_DSTATE │ │ │ │ - 16389: 00909934 92 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties_members │ │ │ │ - 16390: 0073eee0 40 FUNC GLOBAL DEFAULT 12 helper_stw_mmu │ │ │ │ + 16389: 0090997c 92 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties_members │ │ │ │ + 16390: 0073ef28 40 FUNC GLOBAL DEFAULT 12 helper_stw_mmu │ │ │ │ 16391: 0050f6d8 216 FUNC GLOBAL DEFAULT 12 qmp_eject │ │ │ │ - 16392: 008159cc 428 FUNC GLOBAL DEFAULT 12 blk_drain │ │ │ │ + 16392: 00815a14 428 FUNC GLOBAL DEFAULT 12 blk_drain │ │ │ │ 16393: 00d8ea88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_REQ_NOTIFICATION_EVENT │ │ │ │ 16394: 00cb2740 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr8i │ │ │ │ 16395: 00501f9c 148 FUNC GLOBAL DEFAULT 12 audio_get_id │ │ │ │ 16396: 00382e58 108 FUNC GLOBAL DEFAULT 12 ide_get_geometry │ │ │ │ 16397: 00dc6cb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_EOI_BROADCAST_DSTATE │ │ │ │ 16398: 0061bed4 96 FUNC GLOBAL DEFAULT 12 helper_vwmaccsu_vv_b │ │ │ │ 16399: 00532c94 132 FUNC GLOBAL DEFAULT 12 cryptodev_backend_cleanup │ │ │ │ 16400: 00d93968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_PCS_WRITE_EVENT │ │ │ │ 16401: 00d98920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_WRITE_EVENT │ │ │ │ 16402: 00ce5690 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei8_32_v │ │ │ │ - 16403: 00741674 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchb_mmu │ │ │ │ - 16404: 008e6020 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_reopen_arg_members │ │ │ │ + 16403: 007416bc 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchb_mmu │ │ │ │ + 16404: 008e6068 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_reopen_arg_members │ │ │ │ 16405: 00553df8 76 FUNC GLOBAL DEFAULT 12 migration_in_postcopy │ │ │ │ - 16406: 00987b08 64 FUNC GLOBAL DEFAULT 12 json_writer_double │ │ │ │ + 16406: 00987b50 64 FUNC GLOBAL DEFAULT 12 json_writer_double │ │ │ │ 16407: 0061bf34 96 FUNC GLOBAL DEFAULT 12 helper_vwmaccsu_vv_h │ │ │ │ - 16408: 00940dec 244 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfoList │ │ │ │ + 16408: 00940e34 244 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfoList │ │ │ │ 16409: 00cb1f00 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr8v │ │ │ │ 16410: 002abeb4 68 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_cb │ │ │ │ 16411: 00d8ab08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CREATE_QUEUE_PAIR_EVENT │ │ │ │ 16412: 00dc6bfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_EOIR_WRITE_DSTATE │ │ │ │ 16413: 00d98f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_CRB_MMIO_WRITE_EVENT │ │ │ │ 16414: 00c80c44 12 OBJECT GLOBAL DEFAULT 21 NewImageMode_lookup │ │ │ │ 16415: 0058c454 252 FUNC GLOBAL DEFAULT 12 hmp_info_network │ │ │ │ 16416: 0056f65c 376 FUNC GLOBAL DEFAULT 12 qmp_snapshot_load │ │ │ │ 16417: 00d8b700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_START_EVENT │ │ │ │ - 16418: 0074138c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andb │ │ │ │ + 16418: 007413d4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andb │ │ │ │ 16419: 0058c3e8 108 FUNC GLOBAL DEFAULT 12 net_hub_flush │ │ │ │ 16420: 00d9d770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_SEND_RECEIVED_EVENT │ │ │ │ 16421: 0052dca0 104 FUNC GLOBAL DEFAULT 12 qemu_find_tpm_be │ │ │ │ 16422: 00d8d7b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_IO_WRITE_EVENT │ │ │ │ 16423: 00d9197c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_MMIO_MAP_EVENT │ │ │ │ - 16424: 00706868 312 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_flags_nomigrate │ │ │ │ + 16424: 007068b0 312 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_flags_nomigrate │ │ │ │ 16425: 005df8a0 920 FUNC GLOBAL DEFAULT 12 riscv_cpu_exec_interrupt │ │ │ │ 16426: 00d96f04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_QUEUE_CMD_NO_DRIVE_EVENT │ │ │ │ 16427: 00dc6c9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_ENABLE_DSTATE │ │ │ │ 16428: 00d8fc04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_WRITEL_EVENT │ │ │ │ 16429: 00d987a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_READ_READING_COUNTER_EVENT │ │ │ │ 16430: 0061bf94 96 FUNC GLOBAL DEFAULT 12 helper_vwmaccsu_vv_w │ │ │ │ 16431: 00d9ab60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_RESET_EVENT │ │ │ │ 16432: 00d8ce00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_SIZE_LO_EVENT │ │ │ │ 16433: 00d8b5f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 16434: 009342ac 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_client_arg_members │ │ │ │ + 16434: 009342f4 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_client_arg_members │ │ │ │ 16435: 005b3570 4 FUNC GLOBAL DEFAULT 12 mttcg_kick_vcpu_thread │ │ │ │ 16436: 0041f110 272 FUNC GLOBAL DEFAULT 12 pci_device_iommu_address_space │ │ │ │ 16437: 00d8faa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CD_READ_SECTOR_SYNC_EVENT │ │ │ │ - 16438: 00945300 376 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties │ │ │ │ + 16438: 00945348 376 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties │ │ │ │ 16439: 00d95bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_CHECK_CB_EVENT │ │ │ │ 16440: 00d9a0d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_NEXT_EVENT │ │ │ │ - 16441: 009549ec 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper │ │ │ │ + 16441: 00954a34 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper │ │ │ │ 16442: 00d9281c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_DR_EVENT │ │ │ │ 16443: 00dc75be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_WRITE_DSTATE │ │ │ │ 16444: 00dc6580 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_FEATURES_READ_DSTATE │ │ │ │ 16445: 005e9040 52 FUNC GLOBAL DEFAULT 12 helper_fmadd_d │ │ │ │ 16446: 00cef1c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsgt_vx_b │ │ │ │ - 16447: 007e08e0 4 FUNC GLOBAL DEFAULT 12 iothread_destroy │ │ │ │ + 16447: 007e0928 4 FUNC GLOBAL DEFAULT 12 iothread_destroy │ │ │ │ 16448: 00611da8 576 FUNC GLOBAL DEFAULT 12 helper_vmslt_vv_b │ │ │ │ 16449: 00cef038 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsgt_vx_d │ │ │ │ 16450: 00559060 356 FUNC GLOBAL DEFAULT 12 multifd_send │ │ │ │ 16451: 002ff4d4 292 FUNC GLOBAL DEFAULT 12 aml_unicode │ │ │ │ 16452: 00612468 592 FUNC GLOBAL DEFAULT 12 helper_vmslt_vv_d │ │ │ │ 16453: 005e9074 244 FUNC GLOBAL DEFAULT 12 helper_fmadd_h │ │ │ │ 16454: 00d8cab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REALIZEFN_OUT_EVENT │ │ │ │ 16455: 004256e8 108 FUNC GLOBAL DEFAULT 12 pcie_sriov_vf_number │ │ │ │ 16456: 00cef140 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsgt_vx_h │ │ │ │ 16457: 002b90e8 216 FUNC GLOBAL DEFAULT 12 qemu_input_queue_btn │ │ │ │ 16458: 00d8ca60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_CLASS_INIT_OUT_EVENT │ │ │ │ 16459: 00611fe8 576 FUNC GLOBAL DEFAULT 12 helper_vmslt_vv_h │ │ │ │ 16460: 002a7468 236 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr64v │ │ │ │ - 16461: 00903db4 192 FUNC GLOBAL DEFAULT 12 visit_type_EndianMode │ │ │ │ - 16462: 00822824 172 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_coverage │ │ │ │ + 16461: 00903dfc 192 FUNC GLOBAL DEFAULT 12 visit_type_EndianMode │ │ │ │ + 16462: 0082286c 172 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_coverage │ │ │ │ 16463: 002a7cc4 176 FUNC GLOBAL DEFAULT 12 helper_gvec_leu16 │ │ │ │ 16464: 00d9f184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_BEGIN_EVENT │ │ │ │ 16465: 00d93188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_CONNECT_EVENT │ │ │ │ 16466: 00d8ee18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_LESS_THAN_ZERO_EVENT │ │ │ │ 16467: 005e8fa8 152 FUNC GLOBAL DEFAULT 12 helper_fmadd_s │ │ │ │ - 16468: 00923df8 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_ramblock │ │ │ │ + 16468: 00923e40 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_ramblock │ │ │ │ 16469: 004d766c 404 FUNC GLOBAL DEFAULT 12 virtio_bus_start_ioeventfd │ │ │ │ 16470: 005d912c 272 FUNC GLOBAL DEFAULT 12 satp_mode_str │ │ │ │ 16471: 00387c10 196 FUNC GLOBAL DEFAULT 12 ide_dma_error │ │ │ │ 16472: 00d93d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIAC_EVENT │ │ │ │ 16473: 00cef0bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsgt_vx_w │ │ │ │ 16474: 00612228 576 FUNC GLOBAL DEFAULT 12 helper_vmslt_vv_w │ │ │ │ 16475: 00549a04 180 FUNC GLOBAL DEFAULT 12 file_parse_offset │ │ │ │ 16476: 00dc6960 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_I2C_WRITE_DSTATE │ │ │ │ 16477: 00d8be48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_GO_START_EVENT │ │ │ │ 16478: 0058c2a4 324 FUNC GLOBAL DEFAULT 12 net_hub_check_clients │ │ │ │ 16479: 00cb57b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchw_be │ │ │ │ 16480: 00da1154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NETDEV_DEL_EVENT │ │ │ │ - 16481: 007c430c 2756 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_credentials │ │ │ │ + 16481: 007c4354 2756 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_credentials │ │ │ │ 16482: 00da0048 68 OBJECT GLOBAL DEFAULT 24 qapi_commands_char_trace_events_trace_events │ │ │ │ 16483: 00519c9c 68 FUNC GLOBAL DEFAULT 12 dma_memory_set │ │ │ │ 16484: 00dc6750 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_READ_DSTATE │ │ │ │ - 16485: 00914724 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatProperty │ │ │ │ - 16486: 00757a20 500 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast │ │ │ │ + 16485: 0091476c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatProperty │ │ │ │ + 16486: 00757a68 500 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast │ │ │ │ 16487: 00d98568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_FLASH_WRITE_EVENT │ │ │ │ - 16488: 007e553c 312 FUNC GLOBAL DEFAULT 12 bdrv_new │ │ │ │ + 16488: 007e5584 312 FUNC GLOBAL DEFAULT 12 bdrv_new │ │ │ │ 16489: 00d9a170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_DONE_EVENT │ │ │ │ 16490: 002d7900 104 FUNC GLOBAL DEFAULT 12 palette_iter │ │ │ │ - 16491: 008cc668 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkdebug │ │ │ │ + 16491: 008cc6b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkdebug │ │ │ │ 16492: 00ce5924 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsse16_v │ │ │ │ 16493: 00cf2344 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaaddu_vx_b │ │ │ │ - 16494: 0077d954 76 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i32 │ │ │ │ + 16494: 0077d99c 76 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i32 │ │ │ │ 16495: 00cf21b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaaddu_vx_d │ │ │ │ 16496: 00d8e828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_VBE_WRITE_EVENT │ │ │ │ 16497: 00da1594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_YANK_EVENT │ │ │ │ - 16498: 007985d0 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andc │ │ │ │ + 16498: 00798618 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andc │ │ │ │ 16499: 00cf22c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaaddu_vx_h │ │ │ │ 16500: 0046323c 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_event_notification_endianness │ │ │ │ 16501: 00d8e998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_LOADVM_COMMANDS_EVENT │ │ │ │ 16502: 00413cb4 84 FUNC GLOBAL DEFAULT 12 fw_cfg_add_file │ │ │ │ 16503: 002ac0a4 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_syscall_cb │ │ │ │ - 16504: 0076cbe8 124 FUNC GLOBAL DEFAULT 12 tcg_region_initial_alloc │ │ │ │ + 16504: 0076cc30 124 FUNC GLOBAL DEFAULT 12 tcg_region_initial_alloc │ │ │ │ 16505: 00cea3e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjn_vv_d │ │ │ │ 16506: 00d9e380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_RECEIVED_EVENT │ │ │ │ 16507: 00268380 180 FUNC GLOBAL DEFAULT 12 decode_xtheadfmv │ │ │ │ - 16508: 0079891c 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andi │ │ │ │ + 16508: 00798964 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andi │ │ │ │ 16509: 00cea4f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjn_vv_h │ │ │ │ 16510: 00dc7218 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_INIT_DSTATE │ │ │ │ 16511: 00d9bef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_UNMAP_EVENT │ │ │ │ 16512: 00d8c644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LOCK_RETURN_EVENT │ │ │ │ - 16513: 0077e714 228 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i32 │ │ │ │ + 16513: 0077e75c 228 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i32 │ │ │ │ 16514: 00dc76e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_MAP_FAILED_DSTATE │ │ │ │ - 16515: 00984920 240 FUNC GLOBAL DEFAULT 12 qdict_haskey │ │ │ │ + 16515: 00984968 240 FUNC GLOBAL DEFAULT 12 qdict_haskey │ │ │ │ 16516: 0051a6dc 420 FUNC GLOBAL DEFAULT 12 memory_mapping_list_add_merge_sorted │ │ │ │ 16517: 00d8df88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_UNREALIZE_EVENT │ │ │ │ 16518: 00d9260c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_LED_MEM_READW_EVENT │ │ │ │ 16519: 00dc86e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_PASSWORD_DSTATE │ │ │ │ 16520: 00dc759e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DONE_DSTATE │ │ │ │ 16521: 00d90f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_HYP_WRITE_EVENT │ │ │ │ - 16522: 00798898 132 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ands │ │ │ │ + 16522: 007988e0 132 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ands │ │ │ │ 16523: 00cf223c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaaddu_vx_w │ │ │ │ 16524: 00d9b2b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_AVAILABLE_EVENT │ │ │ │ 16525: 0042d8a0 140 FUNC GLOBAL DEFAULT 12 pcie_doe_set_rsp │ │ │ │ 16526: 00dc8c74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_FREE_DSTATE │ │ │ │ - 16527: 007a4b68 200 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank_from_file │ │ │ │ + 16527: 007a4bb0 200 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank_from_file │ │ │ │ 16528: 00d8ea28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUT_EVENT │ │ │ │ - 16529: 0078bc30 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i32_chk │ │ │ │ + 16529: 0078bc78 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i32_chk │ │ │ │ 16530: 00d8b610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_REPLY_EVENT │ │ │ │ 16531: 00cea46c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjn_vv_w │ │ │ │ 16532: 003de518 368 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_reset │ │ │ │ 16533: 00dc7090 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_READ_IAM_DSTATE │ │ │ │ - 16534: 007b01a8 152 FUNC GLOBAL DEFAULT 12 qio_channel_writev │ │ │ │ + 16534: 007b01f0 152 FUNC GLOBAL DEFAULT 12 qio_channel_writev │ │ │ │ 16535: 004cdc7c 68 FUNC GLOBAL DEFAULT 12 vfio_get_cap │ │ │ │ - 16536: 008cefa0 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper_members │ │ │ │ + 16536: 008cefe8 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper_members │ │ │ │ 16537: 00da0e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_SET_CAPABILITIES_EVENT │ │ │ │ 16538: 005ea208 80 FUNC GLOBAL DEFAULT 12 helper_fcvt_s_d │ │ │ │ 16539: 0032e540 176 FUNC GLOBAL DEFAULT 12 load_ramdisk │ │ │ │ 16540: 005806f4 292 FUNC GLOBAL DEFAULT 12 qmp_query_fdsets │ │ │ │ - 16541: 00987750 168 FUNC GLOBAL DEFAULT 12 json_writer_start_array │ │ │ │ + 16541: 00987798 168 FUNC GLOBAL DEFAULT 12 json_writer_start_array │ │ │ │ 16542: 005eb470 124 FUNC GLOBAL DEFAULT 12 helper_fcvt_s_h │ │ │ │ 16543: 002a80f4 180 FUNC GLOBAL DEFAULT 12 helper_gvec_leu32 │ │ │ │ 16544: 004cfc00 156 FUNC GLOBAL DEFAULT 12 vfio_container_add_section_window │ │ │ │ 16545: 00cf36dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssub_vv_b │ │ │ │ - 16546: 008df490 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ + 16546: 008df4d8 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ 16547: 003a4708 144 FUNC GLOBAL DEFAULT 12 pcnet_h_reset │ │ │ │ 16548: 00d93f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_WRITE_ADDR_EVENT │ │ │ │ 16549: 00dc82f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_KEY_EVENT_DSTATE │ │ │ │ 16550: 00cf3550 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssub_vv_d │ │ │ │ 16551: 005e9f08 80 FUNC GLOBAL DEFAULT 12 helper_fcvt_s_l │ │ │ │ 16552: 00d90c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_AP_READ_EVENT │ │ │ │ 16553: 00d8d10c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_RUNNING_EVENT │ │ │ │ 16554: 00cf3658 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssub_vv_h │ │ │ │ - 16555: 007b1938 240 FUNC GLOBAL DEFAULT 12 qio_channel_read_all │ │ │ │ + 16555: 007b1980 240 FUNC GLOBAL DEFAULT 12 qio_channel_read_all │ │ │ │ 16556: 00dc6c6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_S390_AIRQ_SUPPRESSED_DSTATE │ │ │ │ 16557: 00da3cc0 4 OBJECT GLOBAL DEFAULT 25 vga_interface_type │ │ │ │ 16558: 00dc7802 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_CTRL_READ_DSTATE │ │ │ │ 16559: 00dc76cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_WRITE_UNDERFLOW_DSTATE │ │ │ │ 16560: 0041e5f4 164 FUNC GLOBAL DEFAULT 12 pci_new_multifunction │ │ │ │ 16561: 00d91e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_READ_EVENT │ │ │ │ 16562: 005e9e78 72 FUNC GLOBAL DEFAULT 12 helper_fcvt_s_w │ │ │ │ 16563: 00d97eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_READ_DATA_EVENT │ │ │ │ 16564: 00dc6a20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_CHECK_STATUS_DSTATE │ │ │ │ 16565: 00dc7ee0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_ACTIVATION_DSTATE │ │ │ │ - 16566: 009587e0 320 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping │ │ │ │ + 16566: 00958828 320 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping │ │ │ │ 16567: 0041e178 132 FUNC GLOBAL DEFAULT 12 pci_for_each_device_reverse │ │ │ │ 16568: 005ad720 116 FUNC GLOBAL DEFAULT 12 replay_register_net │ │ │ │ - 16569: 0075b884 4 FUNC GLOBAL DEFAULT 12 object_property_allow_set_link │ │ │ │ + 16569: 0075b8cc 4 FUNC GLOBAL DEFAULT 12 object_property_allow_set_link │ │ │ │ 16570: 00cf35d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssub_vv_w │ │ │ │ 16571: 00cf664c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmacc_vv_h │ │ │ │ 16572: 0025ec78 576 FUNC GLOBAL DEFAULT 12 start_exclusive │ │ │ │ 16573: 00d8a110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_EVENT │ │ │ │ 16574: 00d9c6dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_READ_EVENT │ │ │ │ 16575: 002f87f0 280 FUNC GLOBAL DEFAULT 12 v9fs_co_remove │ │ │ │ - 16576: 007994ac 1136 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmp │ │ │ │ + 16576: 007994f4 1136 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmp │ │ │ │ 16577: 00522254 184 FUNC GLOBAL DEFAULT 12 qemu_vmstop_requested │ │ │ │ 16578: 00d9a5a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_LOAD_EVENT │ │ │ │ 16579: 00d98840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_PWM_SET_ALARM_EVENT │ │ │ │ 16580: 00dc6fea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_XSUM_ADD_DSTATE │ │ │ │ 16581: 00dc68a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_REST_DSTATE │ │ │ │ 16582: 00dc7136 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IP_ID_DSTATE │ │ │ │ 16583: 00dc76de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_COMPLETE_DSTATE │ │ │ │ - 16584: 0079b18c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotlv_vec │ │ │ │ - 16585: 00707354 8 FUNC GLOBAL DEFAULT 12 memory_region_owner │ │ │ │ + 16584: 0079b1d4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotlv_vec │ │ │ │ + 16585: 0070739c 8 FUNC GLOBAL DEFAULT 12 memory_region_owner │ │ │ │ 16586: 00cf65c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmacc_vv_w │ │ │ │ - 16587: 0072ad70 8 FUNC GLOBAL DEFAULT 12 mon_get_cpu │ │ │ │ + 16587: 0072adb8 8 FUNC GLOBAL DEFAULT 12 mon_get_cpu │ │ │ │ 16588: 00cb8a40 132 OBJECT GLOBAL DEFAULT 24 helper_info_mulsh_i64 │ │ │ │ 16589: 00dc7404 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_ADDR_CMB_DSTATE │ │ │ │ 16590: 00d91068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ALL_ISR_DONE_EVENT │ │ │ │ 16591: 00dc76d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_WRITE_OVERFLOW_DSTATE │ │ │ │ 16592: 00cb5ef0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchl_le │ │ │ │ - 16593: 009b425c 704 FUNC GLOBAL DEFAULT 12 thread_pool_submit_aio │ │ │ │ + 16593: 009b42a4 704 FUNC GLOBAL DEFAULT 12 thread_pool_submit_aio │ │ │ │ 16594: 00dc6efa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_DISABLE_DSTATE │ │ │ │ 16595: 00dc63b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_EXT_PAYLOAD_COMPLIANCE_DSTATE │ │ │ │ - 16596: 0082d9c8 192 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_snapshot │ │ │ │ + 16596: 0082da10 192 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_snapshot │ │ │ │ 16597: 00d93bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_KICK_EVENT │ │ │ │ 16598: 00d8a060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_INSERT_EVENT │ │ │ │ 16599: 0031e7c4 32 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_mt35xu01g │ │ │ │ 16600: 00d961dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_ATS_EVENT │ │ │ │ 16601: 005a4360 112 FUNC GLOBAL DEFAULT 12 tap_get_vhost_net │ │ │ │ - 16602: 0079b944 216 FUNC GLOBAL DEFAULT 12 tcg_gen_ussub_vec │ │ │ │ + 16602: 0079b98c 216 FUNC GLOBAL DEFAULT 12 tcg_gen_ussub_vec │ │ │ │ 16603: 00c78e00 128 OBJECT GLOBAL DEFAULT 21 riscv_int_regnamesh │ │ │ │ - 16604: 008c6a94 328 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties │ │ │ │ + 16604: 008c6adc 328 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties │ │ │ │ 16605: 00dc834c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_EXEC_DSTATE │ │ │ │ - 16606: 0072bc50 160 FUNC GLOBAL DEFAULT 12 alloc_guestfd │ │ │ │ - 16607: 008c2a88 220 FUNC GLOBAL DEFAULT 12 monitor_init_opts │ │ │ │ + 16606: 0072bc98 160 FUNC GLOBAL DEFAULT 12 alloc_guestfd │ │ │ │ + 16607: 008c2ad0 220 FUNC GLOBAL DEFAULT 12 monitor_init_opts │ │ │ │ 16608: 004eca00 1404 FUNC GLOBAL DEFAULT 12 vhost_device_iotlb_miss │ │ │ │ 16609: 00ce1070 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvt_f_xu_v_b │ │ │ │ 16610: 00d8e418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_COMMON_REALIZE_MODES_PROPERTY_EVENT │ │ │ │ 16611: 0058f7cc 704 FUNC GLOBAL DEFAULT 12 qemu_del_net_client │ │ │ │ 16612: 00dc62be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ 16613: 00d9614c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_HPM_IOCNTINH_CY_EVENT │ │ │ │ 16614: 00d8bc38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_EVENT │ │ │ │ - 16615: 0070980c 212 FUNC GLOBAL DEFAULT 12 memory_region_get_dirty_log_mask │ │ │ │ - 16616: 00748af4 60 FUNC GLOBAL DEFAULT 12 cpu_ldq_code_mmu │ │ │ │ + 16615: 00709854 212 FUNC GLOBAL DEFAULT 12 memory_region_get_dirty_log_mask │ │ │ │ + 16616: 00748b3c 60 FUNC GLOBAL DEFAULT 12 cpu_ldq_code_mmu │ │ │ │ 16617: 00ce0fec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvt_f_xu_v_h │ │ │ │ 16618: 005aeee0 152 FUNC GLOBAL DEFAULT 12 replay_breakpoint │ │ │ │ - 16619: 0072bdf8 156 FUNC GLOBAL DEFAULT 12 staticfile_guestfd │ │ │ │ + 16619: 0072be40 156 FUNC GLOBAL DEFAULT 12 staticfile_guestfd │ │ │ │ 16620: 00dc713a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_VLAN_DSTATE │ │ │ │ 16621: 00dc806c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_PENDING_ESTIMATE_DSTATE │ │ │ │ 16622: 0041f944 184 FUNC GLOBAL DEFAULT 12 pci_get_function_0 │ │ │ │ 16623: 003ca3c8 164 FUNC GLOBAL DEFAULT 12 igb_receive │ │ │ │ - 16624: 007811c4 324 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i64 │ │ │ │ + 16624: 0078120c 324 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i64 │ │ │ │ 16625: 00dc6fd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_XSUM_CALC_DSTATE │ │ │ │ 16626: 00d91d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PECI_RAISE_INTERRUPT_EVENT │ │ │ │ - 16627: 008de494 324 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions │ │ │ │ - 16628: 008b0cd8 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_open │ │ │ │ - 16629: 009bce98 492 FUNC GLOBAL DEFAULT 12 hbitmap_alloc │ │ │ │ + 16627: 008de4dc 324 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions │ │ │ │ + 16628: 008b0d20 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_open │ │ │ │ + 16629: 009bcee0 492 FUNC GLOBAL DEFAULT 12 hbitmap_alloc │ │ │ │ 16630: 00d8d694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_FAILED_EVENT │ │ │ │ 16631: 00d8f694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_REG_H2D_FIS_DUMP_EVENT │ │ │ │ - 16632: 00b2d8f8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_0_len │ │ │ │ + 16632: 00b2d948 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_0_len │ │ │ │ 16633: 00d9234c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_WRITE_EVENT │ │ │ │ - 16634: 008eec78 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_backup │ │ │ │ + 16634: 008eecc0 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_backup │ │ │ │ 16635: 00dc6498 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOB_DSTATE │ │ │ │ 16636: 004fe18c 76 FUNC GLOBAL DEFAULT 12 audio_get_pdo_in │ │ │ │ - 16637: 008ad260 316 FUNC GLOBAL DEFAULT 12 blk_co_new_open │ │ │ │ - 16638: 00b2d8f0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_1_len │ │ │ │ + 16637: 008ad2a8 316 FUNC GLOBAL DEFAULT 12 blk_co_new_open │ │ │ │ + 16638: 00b2d940 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_1_len │ │ │ │ 16639: 005eb550 72 FUNC GLOBAL DEFAULT 12 helper_fcvt_d_h │ │ │ │ 16640: 00ce5d44 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei32_16_v │ │ │ │ 16641: 00ce0f68 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvt_f_xu_v_w │ │ │ │ 16642: 0048bd3c 20 FUNC GLOBAL DEFAULT 12 ufs_build_query_response │ │ │ │ 16643: 00dc62ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_DO_SUBMIT_DSTATE │ │ │ │ 16644: 00dc7ab4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_LOWER_HOST_IRQ_DSTATE │ │ │ │ 16645: 00d8466c 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_merge_drv │ │ │ │ - 16646: 0093d930 320 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters │ │ │ │ + 16646: 0093d978 320 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters │ │ │ │ 16647: 005ea568 20 FUNC GLOBAL DEFAULT 12 helper_fcvt_d_l │ │ │ │ 16648: 00d9da10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_EVENT │ │ │ │ 16649: 00d8e838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_VBE_READ_EVENT │ │ │ │ 16650: 00d8b058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_WRITE_FAIL_EVENT │ │ │ │ 16651: 00dc8188 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_POST_MAIN_DSTATE │ │ │ │ - 16652: 007829b8 440 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i64 │ │ │ │ + 16652: 00782a00 440 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i64 │ │ │ │ 16653: 00603918 108 FUNC GLOBAL DEFAULT 12 helper_vle8ff_v │ │ │ │ - 16654: 008d6e1c 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfoList │ │ │ │ + 16654: 008d6e64 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfoList │ │ │ │ 16655: 0031e7e4 32 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_mt35xu02g │ │ │ │ 16656: 00dc7884 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_SET_FREQ_DSTATE │ │ │ │ 16657: 00dc7752 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_SEND_DSTATE │ │ │ │ 16658: 00cfb4ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfdiv_vf_d │ │ │ │ - 16659: 008d5910 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot_members │ │ │ │ + 16659: 008d5958 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot_members │ │ │ │ 16660: 005ea258 56 FUNC GLOBAL DEFAULT 12 helper_fcvt_d_s │ │ │ │ - 16661: 0097bbe0 20 FUNC GLOBAL DEFAULT 12 visit_is_dealloc │ │ │ │ + 16661: 0097bc28 20 FUNC GLOBAL DEFAULT 12 visit_is_dealloc │ │ │ │ 16662: 00d99c90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_XFER_EVENT │ │ │ │ - 16663: 008d3cec 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile_members │ │ │ │ + 16663: 008d3d34 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile_members │ │ │ │ 16664: 00dc727e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMREBS_READONLY_DSTATE │ │ │ │ 16665: 00629b30 460 FUNC GLOBAL DEFAULT 12 helper_vfnmsub_vf_d │ │ │ │ 16666: 00dc78d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_I2C_RECV_DSTATE │ │ │ │ 16667: 00d9b718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_READ_EVENT │ │ │ │ 16668: 00dc6ae2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_RESET_DSTATE │ │ │ │ 16669: 00cfb5b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfdiv_vf_h │ │ │ │ 16670: 005ea540 20 FUNC GLOBAL DEFAULT 12 helper_fcvt_d_w │ │ │ │ @@ -16677,701 +16677,701 @@ │ │ │ │ 16673: 006297f0 432 FUNC GLOBAL DEFAULT 12 helper_vfnmsub_vf_h │ │ │ │ 16674: 00dc691c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DEBUG_EXEC_STALL_DSTATE │ │ │ │ 16675: 00dc8266 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_CREATE_UPDATE_DSTATE │ │ │ │ 16676: 00da0e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_EVENT │ │ │ │ 16677: 00dc83ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_MIRROR_DSTATE │ │ │ │ 16678: 00d8a530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_DEFAULT_POLICY_EVENT │ │ │ │ 16679: 00d84678 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_remove_drv │ │ │ │ - 16680: 007167a4 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_migratable │ │ │ │ + 16680: 007167ec 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_migratable │ │ │ │ 16681: 00dc8bf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_COMPLETE_DSTATE │ │ │ │ 16682: 002a8580 196 FUNC GLOBAL DEFAULT 12 helper_gvec_leu64 │ │ │ │ 16683: 00dc60f2 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_misc_c │ │ │ │ - 16684: 0094a928 312 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo │ │ │ │ - 16685: 009ce6c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceBlockNode │ │ │ │ + 16684: 0094a970 312 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo │ │ │ │ + 16685: 009ce708 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceBlockNode │ │ │ │ 16686: 00cfb530 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfdiv_vf_w │ │ │ │ - 16687: 0094b620 320 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV │ │ │ │ + 16687: 0094b668 320 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV │ │ │ │ 16688: 00dc7df6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_FLUSH_DSTATE │ │ │ │ 16689: 00da1250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_TYPES_EVENT │ │ │ │ 16690: 00dc7f3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_ERROR_DSTATE │ │ │ │ 16691: 006299a0 400 FUNC GLOBAL DEFAULT 12 helper_vfnmsub_vf_w │ │ │ │ 16692: 00dc6a64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_CTRL_WRITE_DSTATE │ │ │ │ 16693: 00d8d3a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_BINDING_NO_BDRV_EVENT │ │ │ │ 16694: 00340f7c 4 FUNC GLOBAL DEFAULT 12 cxl_hook_up_pxb_registers │ │ │ │ - 16695: 0072d520 400 FUNC GLOBAL DEFAULT 12 semihost_sys_remove │ │ │ │ - 16696: 00742f7c 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_le_mmu │ │ │ │ + 16695: 0072d568 400 FUNC GLOBAL DEFAULT 12 semihost_sys_remove │ │ │ │ + 16696: 00742fc4 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_le_mmu │ │ │ │ 16697: 00dc816a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_END_DSTATE │ │ │ │ 16698: 00d9bd90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_UNPLUG_REQUEST_EVENT │ │ │ │ 16699: 00d8f408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMBUS_TRANSACTION_EVENT │ │ │ │ 16700: 00d903d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_SETIRQ_EVENT │ │ │ │ 16701: 0058e314 360 FUNC GLOBAL DEFAULT 12 qemu_macaddr_default_if_unset │ │ │ │ 16702: 00dc641c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_NAME_DSTATE │ │ │ │ 16703: 004ce234 160 FUNC GLOBAL DEFAULT 12 vfio_region_unmap │ │ │ │ - 16704: 0095babc 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPerDirectionOptions │ │ │ │ - 16705: 00825fb4 248 FUNC GLOBAL DEFAULT 12 bdrv_co_get_self_request │ │ │ │ + 16704: 0095bb04 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPerDirectionOptions │ │ │ │ + 16705: 00825ffc 248 FUNC GLOBAL DEFAULT 12 bdrv_co_get_self_request │ │ │ │ 16706: 00cb8bcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_shl_i64 │ │ │ │ 16707: 00d98a10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_TIMEOUT_EVENT │ │ │ │ 16708: 00d8cde0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_PXM_EVENT │ │ │ │ 16709: 00dc6350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 16710: 00298f74 248 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8 │ │ │ │ 16711: 00d9ef04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_SSF_EVENT │ │ │ │ 16712: 00dc79b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_STOP_DSTATE │ │ │ │ 16713: 00dc6e1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_PULSE_RESET_DSTATE │ │ │ │ 16714: 00d99930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_DATA_EVENT │ │ │ │ 16715: 00dc60d8 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_crypto_c │ │ │ │ 16716: 00dc645c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_REGISTER_DSTATE │ │ │ │ 16717: 00dc610b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_vfio_c │ │ │ │ - 16718: 00742d7c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_le │ │ │ │ - 16719: 0075b888 4 FUNC GLOBAL DEFAULT 12 object_property_add_link │ │ │ │ + 16718: 00742dc4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_le │ │ │ │ + 16719: 0075b8d0 4 FUNC GLOBAL DEFAULT 12 object_property_add_link │ │ │ │ 16720: 00d00288 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes32dsmi │ │ │ │ - 16721: 0072af50 196 FUNC GLOBAL DEFAULT 12 hmp_memory_dump │ │ │ │ + 16721: 0072af98 196 FUNC GLOBAL DEFAULT 12 hmp_memory_dump │ │ │ │ 16722: 00c8086c 12 OBJECT GLOBAL DEFAULT 21 BlockErrorAction_lookup │ │ │ │ 16723: 002eb140 48 FUNC GLOBAL DEFAULT 12 notsup_getxattr │ │ │ │ 16724: 00d9e49c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_CMD_RETVAL_EVENT │ │ │ │ - 16725: 00933f14 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfoList │ │ │ │ - 16726: 00b9a2f4 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY_REMOVAL_PREVENTED │ │ │ │ + 16725: 00933f5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfoList │ │ │ │ + 16726: 00b9a34c 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY_REMOVAL_PREVENTED │ │ │ │ 16727: 00621068 456 FUNC GLOBAL DEFAULT 12 helper_vfwadd_vv_h │ │ │ │ - 16728: 009aeec8 232 FUNC GLOBAL DEFAULT 12 uffd_wakeup │ │ │ │ + 16728: 009aef10 232 FUNC GLOBAL DEFAULT 12 uffd_wakeup │ │ │ │ 16729: 00d91448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_IOPORT_WRITE_EVENT │ │ │ │ - 16730: 0093e810 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_link │ │ │ │ - 16731: 007bdd00 248 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_flush_and_free │ │ │ │ + 16730: 0093e858 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_link │ │ │ │ + 16731: 007bdd48 248 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_flush_and_free │ │ │ │ 16732: 00dc6d76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPU_PWRCTRL_WRITE_DSTATE │ │ │ │ 16733: 00d9b5c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_BDSM_ENABLED_EVENT │ │ │ │ 16734: 00dc68b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_DESTROY_PRIMARY_DSTATE │ │ │ │ 16735: 00d9282c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_VCR_EVENT │ │ │ │ 16736: 00dc69b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_CMD_DONE_DSTATE │ │ │ │ 16737: 005e8e4c 348 FUNC GLOBAL DEFAULT 12 helper_set_rounding_mode_chkfrm │ │ │ │ 16738: 00268248 312 FUNC GLOBAL DEFAULT 12 decode_xtheadfmemidx │ │ │ │ - 16739: 008f7bc8 356 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions │ │ │ │ + 16739: 008f7c10 356 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions │ │ │ │ 16740: 00d9a8a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_WRITE_EVENT │ │ │ │ - 16741: 0083b824 1196 FUNC GLOBAL DEFAULT 12 qmp_query_blockstats │ │ │ │ + 16741: 0083b86c 1196 FUNC GLOBAL DEFAULT 12 qmp_query_blockstats │ │ │ │ 16742: 00d96b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_STOP_EVENT │ │ │ │ 16743: 00dc68b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_EXIT_VGA_MODE_DSTATE │ │ │ │ 16744: 00421560 304 FUNC GLOBAL DEFAULT 12 pci_bridge_get_base │ │ │ │ - 16745: 009cf024 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_yank_arg_members │ │ │ │ + 16745: 009cf06c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_yank_arg_members │ │ │ │ 16746: 00dc7dee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NOTIFY_IRQFD_DSTATE │ │ │ │ - 16747: 0095c248 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevList │ │ │ │ + 16747: 0095c290 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevList │ │ │ │ 16748: 00621230 472 FUNC GLOBAL DEFAULT 12 helper_vfwadd_vv_w │ │ │ │ 16749: 00dc6128 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_DISMISS_DSTATE │ │ │ │ - 16750: 00953f78 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionAction │ │ │ │ - 16751: 00954f68 28 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper_members │ │ │ │ - 16752: 008df8c4 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny │ │ │ │ + 16750: 00953fc0 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionAction │ │ │ │ + 16751: 00954fb0 28 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper_members │ │ │ │ + 16752: 008df90c 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny │ │ │ │ 16753: 00d8f6e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_DMA_PREPARE_BUF_EVENT │ │ │ │ 16754: 00d8b1b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_DO_COPY_ON_READV_EVENT │ │ │ │ 16755: 00586e74 712 FUNC GLOBAL DEFAULT 12 net_checksum_calculate │ │ │ │ 16756: 00dc80a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_DSTATE │ │ │ │ 16757: 00d9def0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_SYNC_END_EVENT │ │ │ │ 16758: 00da01c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUIT_EVENT │ │ │ │ 16759: 003e213c 56 FUNC GLOBAL DEFAULT 12 desc_ring_fetch_desc │ │ │ │ - 16760: 007227c0 120 FUNC GLOBAL DEFAULT 12 ram_get_total_transferred_pages │ │ │ │ + 16760: 00722808 120 FUNC GLOBAL DEFAULT 12 ram_get_total_transferred_pages │ │ │ │ 16761: 00d89fc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_FINALIZE_EVENT │ │ │ │ 16762: 00dc77aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_WRITE_DSTATE │ │ │ │ 16763: 0052f0f0 320 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_cell │ │ │ │ - 16764: 0096fff0 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK │ │ │ │ + 16764: 00970038 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK │ │ │ │ 16765: 00dc6428 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_STARTTLS_TLS_HANDSHAKE_DSTATE │ │ │ │ 16766: 00dc732e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ZD_EXTENSION_SET_DSTATE │ │ │ │ 16767: 00dc6688 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_RW_COMPLETE_DSTATE │ │ │ │ 16768: 00dc837c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_SET_IO_THROTTLE_DSTATE │ │ │ │ - 16769: 0079a84c 124 FUNC GLOBAL DEFAULT 12 tcg_gen_stl_vec │ │ │ │ - 16770: 009a00e0 168 FUNC GLOBAL DEFAULT 12 qemu_opts_find │ │ │ │ - 16771: 009b17f8 300 FUNC GLOBAL DEFAULT 12 qemu_coroutine_create │ │ │ │ - 16772: 008aca8c 324 FUNC GLOBAL DEFAULT 12 bdrv_co_open_child │ │ │ │ + 16769: 0079a894 124 FUNC GLOBAL DEFAULT 12 tcg_gen_stl_vec │ │ │ │ + 16770: 009a0128 168 FUNC GLOBAL DEFAULT 12 qemu_opts_find │ │ │ │ + 16771: 009b1840 300 FUNC GLOBAL DEFAULT 12 qemu_coroutine_create │ │ │ │ + 16772: 008acad4 324 FUNC GLOBAL DEFAULT 12 bdrv_co_open_child │ │ │ │ 16773: 00dc80d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_PAGE_DSTATE │ │ │ │ 16774: 00d96f44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SAVE_REQUEST_EVENT │ │ │ │ - 16775: 00968520 332 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo_members │ │ │ │ + 16775: 00968568 332 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo_members │ │ │ │ 16776: 0055e3c0 36 FUNC GLOBAL DEFAULT 12 migrate_multifd_zlib_level │ │ │ │ 16777: 00305114 4 FUNC GLOBAL DEFAULT 12 acpi_switch_to_modern_cphp │ │ │ │ - 16778: 00b85088 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VM │ │ │ │ + 16778: 00b850d8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VM │ │ │ │ 16779: 00c81a44 12 OBJECT GLOBAL DEFAULT 21 GranuleMode_lookup │ │ │ │ 16780: 005bc4f4 44 FUNC GLOBAL DEFAULT 12 riscv_socket_count │ │ │ │ 16781: 00d98e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_NEXT_LOCTY_EVENT │ │ │ │ - 16782: 0092a21c 416 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_arg_members │ │ │ │ + 16782: 0092a264 416 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_arg_members │ │ │ │ 16783: 00d97ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_UNHANDLED_DOORBELL_CMD_EVENT │ │ │ │ 16784: 00d8f9a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_IRQ_LOWER_EVENT │ │ │ │ 16785: 00d97f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_ERASE_EVENT │ │ │ │ - 16786: 00719d20 268 FUNC GLOBAL DEFAULT 12 cpu_exec_init_all │ │ │ │ + 16786: 00719d68 268 FUNC GLOBAL DEFAULT 12 cpu_exec_init_all │ │ │ │ 16787: 00dc7a0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SCSI_COMPLETE_DSTATE │ │ │ │ - 16788: 0097870c 252 FUNC GLOBAL DEFAULT 12 qapi_clone_visitor_new │ │ │ │ + 16788: 00978754 252 FUNC GLOBAL DEFAULT 12 qapi_clone_visitor_new │ │ │ │ 16789: 00d91dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_READ_EVENT │ │ │ │ - 16790: 007807cc 340 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i32 │ │ │ │ + 16790: 00780814 340 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i32 │ │ │ │ 16791: 00dc70a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_WRITE_UNHANDLED_DSTATE │ │ │ │ 16792: 00d91f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_IPG_CLK_EVENT │ │ │ │ 16793: 00dc6fe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_DONE_DSTATE │ │ │ │ - 16794: 00aeb130 424 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode │ │ │ │ - 16795: 0095621c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtVhostQueueStatus │ │ │ │ + 16794: 00aeb180 424 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode │ │ │ │ + 16795: 00956264 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtVhostQueueStatus │ │ │ │ 16796: 002b59a0 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fence_fd │ │ │ │ 16797: 00d8a200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_QMP_COMMAND_EVENT │ │ │ │ 16798: 005ae6c4 196 FUNC GLOBAL DEFAULT 12 hmp_info_replay │ │ │ │ 16799: 0056ed1c 384 FUNC GLOBAL DEFAULT 12 qmp_xen_load_devices_state │ │ │ │ 16800: 00dc8312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_NEW_DSTATE │ │ │ │ 16801: 002b56a4 92 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_modifier │ │ │ │ 16802: 0063d274 412 FUNC GLOBAL DEFAULT 12 helper_vmxor_mm │ │ │ │ 16803: 00dc770a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_WRITE_DSTATE │ │ │ │ 16804: 00d93fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MAC_SET_SW_EVENT │ │ │ │ 16805: 00d96ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_UPDATE_IRQ_EVENT │ │ │ │ 16806: 00cb6acc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchb │ │ │ │ 16807: 00d98d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_I2C_SEND_REG_EVENT │ │ │ │ 16808: 00d9fc4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_SET_SPEED_EVENT │ │ │ │ - 16809: 008d4a24 192 FUNC GLOBAL DEFAULT 12 visit_type_MirrorSyncMode │ │ │ │ - 16810: 0093b97c 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions │ │ │ │ + 16809: 008d4a6c 192 FUNC GLOBAL DEFAULT 12 visit_type_MirrorSyncMode │ │ │ │ + 16810: 0093b9c4 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions │ │ │ │ 16811: 00dc7702 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_SCSI_OVERFLOW_DSTATE │ │ │ │ 16812: 006339f8 600 FUNC GLOBAL DEFAULT 12 helper_vmfle_vf_d │ │ │ │ 16813: 005b4760 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_is_io │ │ │ │ 16814: 00dc7662 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_WRITEL_DSTATE │ │ │ │ 16815: 00dc7768 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_ERASE_DSTATE │ │ │ │ 16816: 0048ede4 112 FUNC GLOBAL DEFAULT 12 usb_device_get_product_desc │ │ │ │ 16817: 006334e0 656 FUNC GLOBAL DEFAULT 12 helper_vmfle_vf_h │ │ │ │ - 16818: 008234c4 216 FUNC GLOBAL DEFAULT 12 register_aiocontext │ │ │ │ + 16818: 0082350c 216 FUNC GLOBAL DEFAULT 12 register_aiocontext │ │ │ │ 16819: 00d99910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_XONXOFF_EVENT │ │ │ │ 16820: 00dc67ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_MOVE_DSTATE │ │ │ │ 16821: 00dc62e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_RESTART_ITER_DSTATE │ │ │ │ - 16822: 00748b3c 8 FUNC GLOBAL DEFAULT 12 kvm_has_sync_mmu │ │ │ │ + 16822: 00748b84 8 FUNC GLOBAL DEFAULT 12 kvm_has_sync_mmu │ │ │ │ 16823: 00d9b758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_3C3_PROBE_EVENT │ │ │ │ 16824: 00da14a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRANSACTION_EVENT │ │ │ │ 16825: 00d9207c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_IRQ_ENABLE_EVENT │ │ │ │ 16826: 00d9c8bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_GPIO_WRITE_EVENT │ │ │ │ - 16827: 0098b7a0 128 FUNC GLOBAL DEFAULT 12 qemu_unlink │ │ │ │ + 16827: 0098b7e8 128 FUNC GLOBAL DEFAULT 12 qemu_unlink │ │ │ │ 16828: 00dc6e96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_POWER_FAIL_DSTATE │ │ │ │ 16829: 00dc68c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_UPDATE_CURSOR_DSTATE │ │ │ │ 16830: 00dc83b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_AMEND_DSTATE │ │ │ │ - 16831: 0082d320 1564 FUNC GLOBAL DEFAULT 12 bdrv_co_truncate │ │ │ │ + 16831: 0082d368 1564 FUNC GLOBAL DEFAULT 12 bdrv_co_truncate │ │ │ │ 16832: 0029fb64 200 FUNC GLOBAL DEFAULT 12 float64_sqrt │ │ │ │ 16833: 00633770 648 FUNC GLOBAL DEFAULT 12 helper_vmfle_vf_w │ │ │ │ - 16834: 008c255c 588 FUNC GLOBAL DEFAULT 12 monitor_cleanup │ │ │ │ + 16834: 008c25a4 588 FUNC GLOBAL DEFAULT 12 monitor_cleanup │ │ │ │ 16835: 00dc609c 4 OBJECT GLOBAL DEFAULT 25 mon_iothread │ │ │ │ - 16836: 0072782c 72 FUNC GLOBAL DEFAULT 12 ram_handle_zero │ │ │ │ - 16837: 008cc104 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericCOWFormat │ │ │ │ + 16836: 00727874 72 FUNC GLOBAL DEFAULT 12 ram_handle_zero │ │ │ │ + 16837: 008cc14c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericCOWFormat │ │ │ │ 16838: 00dc67e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_ACTIVATED_ROWS_DSTATE │ │ │ │ - 16839: 0082813c 244 FUNC GLOBAL DEFAULT 12 bdrv_co_is_zero_fast │ │ │ │ - 16840: 00b881d8 152 OBJECT GLOBAL DEFAULT 14 vdpa_feature_bits │ │ │ │ + 16839: 00828184 244 FUNC GLOBAL DEFAULT 12 bdrv_co_is_zero_fast │ │ │ │ + 16840: 00b88228 152 OBJECT GLOBAL DEFAULT 14 vdpa_feature_bits │ │ │ │ 16841: 00dc6790 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_CHR_READ_DSTATE │ │ │ │ 16842: 0056a8a8 112 FUNC GLOBAL DEFAULT 12 should_send_vmdesc │ │ │ │ 16843: 00dc7270 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQ_DSTATE │ │ │ │ - 16844: 00927094 192 FUNC GLOBAL DEFAULT 12 visit_type_MultiFDCompression │ │ │ │ - 16845: 00994190 80 FUNC GLOBAL DEFAULT 12 qemu_cond_signal │ │ │ │ + 16844: 009270dc 192 FUNC GLOBAL DEFAULT 12 visit_type_MultiFDCompression │ │ │ │ + 16845: 009941d8 80 FUNC GLOBAL DEFAULT 12 qemu_cond_signal │ │ │ │ 16846: 00dc6460 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_RESUME_OUT_DSTATE │ │ │ │ 16847: 00d8449c 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_essiv │ │ │ │ - 16848: 006e3bbc 544 FUNC GLOBAL DEFAULT 12 virtio_queue_enable_notification_and_check │ │ │ │ - 16849: 0093babc 296 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions_members │ │ │ │ - 16850: 00983640 180 FUNC GLOBAL DEFAULT 12 qmp_register_command │ │ │ │ + 16848: 006e3c04 544 FUNC GLOBAL DEFAULT 12 virtio_queue_enable_notification_and_check │ │ │ │ + 16849: 0093bb04 296 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions_members │ │ │ │ + 16850: 00983688 180 FUNC GLOBAL DEFAULT 12 qmp_register_command │ │ │ │ 16851: 00d95b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COPY_EVENT │ │ │ │ 16852: 00d95394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INSUFF_ACTIVE_RES_EVENT │ │ │ │ 16853: 00d913d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_REGISTER_WRITE_EVENT │ │ │ │ - 16854: 009260a8 316 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats │ │ │ │ - 16855: 006d59f4 1272 FUNC GLOBAL DEFAULT 12 vfio_add_virt_caps │ │ │ │ + 16854: 009260f0 316 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats │ │ │ │ + 16855: 006d5a3c 1272 FUNC GLOBAL DEFAULT 12 vfio_add_virt_caps │ │ │ │ 16856: 00dc80f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QLIST_END_DSTATE │ │ │ │ 16857: 00dc60c1 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_c │ │ │ │ 16858: 0058ee9c 48 FUNC GLOBAL DEFAULT 12 qemu_has_vnet_hdr_len │ │ │ │ - 16859: 007df924 208 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_start │ │ │ │ + 16859: 007df96c 208 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_start │ │ │ │ 16860: 00d9d190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_ERROR_EVENT │ │ │ │ 16861: 002a5fb4 168 FUNC GLOBAL DEFAULT 12 helper_gvec_shr32i │ │ │ │ 16862: 00d9dfe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QTAILQ_END_EVENT │ │ │ │ 16863: 00da0cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SET_REPLICATION_EVENT │ │ │ │ 16864: 00d8b138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_RESTART_ITER_EVENT │ │ │ │ 16865: 00dc84bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_QMP_SCHEMA_DSTATE │ │ │ │ 16866: 00d957e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_EVENT_NOQUEUE_EVENT │ │ │ │ 16867: 00d929dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCTL_WRITE_EVENT │ │ │ │ - 16868: 00964324 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroup │ │ │ │ + 16868: 0096436c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroup │ │ │ │ 16869: 00dc8040 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_BAD_END_DSTATE │ │ │ │ 16870: 00491104 296 FUNC GLOBAL DEFAULT 12 usb_attach │ │ │ │ 16871: 00dc7242 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_WRITE_DSTATE │ │ │ │ 16872: 00dc7968 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MMIO_WRITE_DSTATE │ │ │ │ 16873: 002a6af4 176 FUNC GLOBAL DEFAULT 12 helper_gvec_shr32v │ │ │ │ 16874: 00dc61d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_SETUP_PREADV_DSTATE │ │ │ │ 16875: 00dc7234 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_MII_READ_DSTATE │ │ │ │ - 16876: 00822d10 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next │ │ │ │ + 16876: 00822d58 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next │ │ │ │ 16877: 0053bfec 212 FUNC GLOBAL DEFAULT 12 tpm_util_write_fatal_error_response │ │ │ │ 16878: 00dc6186 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_OVERRUN_DSTATE │ │ │ │ 16879: 00da216c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_RESUME_EVENT │ │ │ │ 16880: 00dc76ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_MAPPED_DSTATE │ │ │ │ - 16881: 0091cfd4 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_balloon_change │ │ │ │ + 16881: 0091d01c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_balloon_change │ │ │ │ 16882: 00d8bc98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_REPLY_CHUNK_HEADER_EVENT │ │ │ │ 16883: 00d97cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DATA_CANCELED_EVENT │ │ │ │ 16884: 00d8ed68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_BLOB_EVENT │ │ │ │ 16885: 00dc7dc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DEVICE_RESET_EXIT_DSTATE │ │ │ │ 16886: 00dc6c7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_RAISE_DSTATE │ │ │ │ 16887: 00dc6b86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_SYNC_DSTATE │ │ │ │ 16888: 004e34bc 156 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_unrealize │ │ │ │ 16889: 00269b50 112 FUNC GLOBAL DEFAULT 12 disas_initialize_debug │ │ │ │ 16890: 00d90fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_ACKNOWLEDGE_IRQ_EVENT │ │ │ │ 16891: 00463238 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_enable_reply_endianness │ │ │ │ 16892: 0042b49c 208 FUNC GLOBAL DEFAULT 12 pcie_ari_init │ │ │ │ 16893: 003a937c 172 FUNC GLOBAL DEFAULT 12 e1000x_timestamp │ │ │ │ - 16894: 009abc4c 148 FUNC GLOBAL DEFAULT 12 qemu_memalign │ │ │ │ + 16894: 009abc94 148 FUNC GLOBAL DEFAULT 12 qemu_memalign │ │ │ │ 16895: 00c81830 12 OBJECT GLOBAL DEFAULT 21 PanicAction_lookup │ │ │ │ 16896: 004f8dcc 108 FUNC GLOBAL DEFAULT 12 virtio_md_pci_plug │ │ │ │ 16897: 00dc6d30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_SECT_WRITE_DSTATE │ │ │ │ 16898: 00dc6a1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_DSTATE │ │ │ │ - 16899: 00722748 120 FUNC GLOBAL DEFAULT 12 ram_pagesize_summary │ │ │ │ + 16899: 00722790 120 FUNC GLOBAL DEFAULT 12 ram_pagesize_summary │ │ │ │ 16900: 00dc63e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_HANDSHAKE_DSTATE │ │ │ │ - 16901: 007c4fb0 328 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_handshake │ │ │ │ - 16902: 008c245c 256 FUNC GLOBAL DEFAULT 12 monitor_list_append │ │ │ │ - 16903: 008fd340 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev │ │ │ │ - 16904: 00935d44 1056 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_client │ │ │ │ + 16901: 007c4ff8 328 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_handshake │ │ │ │ + 16902: 008c24a4 256 FUNC GLOBAL DEFAULT 12 monitor_list_append │ │ │ │ + 16903: 008fd388 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev │ │ │ │ + 16904: 00935d8c 1056 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_client │ │ │ │ 16905: 00cb2638 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr32i │ │ │ │ 16906: 00dc6cce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_SET_IRQ_DSTATE │ │ │ │ - 16907: 0090df10 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump │ │ │ │ + 16907: 0090df58 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump │ │ │ │ 16908: 00d8d764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_STATUS_EVENT │ │ │ │ 16909: 00dc7b16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_COMPLETE_DSTATE │ │ │ │ 16910: 00d8b6f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_PENDING_EVENT │ │ │ │ 16911: 003fdbdc 356 FUNC GLOBAL DEFAULT 12 nvme_map_dptr │ │ │ │ 16912: 00dc84b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DUMP_GUEST_MEMORY_DSTATE │ │ │ │ 16913: 00d953d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_BOUNDARY_EVENT │ │ │ │ - 16914: 007858f8 324 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i64 │ │ │ │ + 16914: 00785940 324 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i64 │ │ │ │ 16915: 00dc8586 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_XEN_REPLICATION_STATUS_DSTATE │ │ │ │ 16916: 00dc6164 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_RESPOND_DSTATE │ │ │ │ - 16917: 00802044 232 FUNC GLOBAL DEFAULT 12 replication_get_error_all │ │ │ │ + 16917: 0080208c 232 FUNC GLOBAL DEFAULT 12 replication_get_error_all │ │ │ │ 16918: 00d8af58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_PROCESS_COMPLETION_EVENT │ │ │ │ 16919: 003e2a10 96 FUNC GLOBAL DEFAULT 12 fp_port_enable │ │ │ │ 16920: 00dc62e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_START_DSTATE │ │ │ │ 16921: 00cb583c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchw_le │ │ │ │ 16922: 0060043c 632 FUNC GLOBAL DEFAULT 12 helper_vlxei32_64_v │ │ │ │ - 16923: 00877a7c 88 FUNC GLOBAL DEFAULT 12 vhdx_update_headers │ │ │ │ + 16923: 00877ac4 88 FUNC GLOBAL DEFAULT 12 vhdx_update_headers │ │ │ │ 16924: 004fa0b4 508 FUNC GLOBAL DEFAULT 12 virtio_acpi_dsdt_add │ │ │ │ 16925: 00d8d6c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_FLUSH_EVENT │ │ │ │ 16926: 00d9a3d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_DISABLE_EVENT │ │ │ │ 16927: 004349c0 20 FUNC GLOBAL DEFAULT 12 scsi_req_retry │ │ │ │ 16928: 00d938d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MAC_READ_EVENT │ │ │ │ 16929: 00cb1df8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr32v │ │ │ │ 16930: 00dc803e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_END_DSTATE │ │ │ │ 16931: 00d99278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_COMPLETE_REQ_EVENT │ │ │ │ 16932: 00dc6374 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_NEW_SERVER_DSTATE │ │ │ │ - 16933: 008dcb40 112 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapChecks │ │ │ │ + 16933: 008dcb88 112 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapChecks │ │ │ │ 16934: 00d9d8a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_GLOBAL_STATE_POST_LOAD_EVENT │ │ │ │ 16935: 002987b0 240 FUNC GLOBAL DEFAULT 12 float32_to_uint32_round_to_zero │ │ │ │ - 16936: 0078bae8 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i32_chk │ │ │ │ + 16936: 0078bb30 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i32_chk │ │ │ │ 16937: 00dc773a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DATA_DSTATE │ │ │ │ - 16938: 0074f8b8 580 FUNC GLOBAL DEFAULT 12 device_class_set_props_n │ │ │ │ - 16939: 006ead28 128 FUNC GLOBAL DEFAULT 12 virtio_device_ioeventfd_enabled │ │ │ │ - 16940: 008cd2fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsList │ │ │ │ - 16941: 0091507c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BalloonInfo │ │ │ │ - 16942: 00877990 236 FUNC GLOBAL DEFAULT 12 vhdx_guid_generate │ │ │ │ + 16938: 0074f900 580 FUNC GLOBAL DEFAULT 12 device_class_set_props_n │ │ │ │ + 16939: 006ead70 128 FUNC GLOBAL DEFAULT 12 virtio_device_ioeventfd_enabled │ │ │ │ + 16940: 008cd344 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsList │ │ │ │ + 16941: 009150c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BalloonInfo │ │ │ │ + 16942: 008779d8 236 FUNC GLOBAL DEFAULT 12 vhdx_guid_generate │ │ │ │ 16943: 00d989e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_TIMER_IRQ_EVENT │ │ │ │ 16944: 00dc7aea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_LINK_DSTATE │ │ │ │ 16945: 00297818 256 FUNC GLOBAL DEFAULT 12 float16_to_uint16 │ │ │ │ - 16946: 008cbc58 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapSha256 │ │ │ │ + 16946: 008cbca0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapSha256 │ │ │ │ 16947: 00dc657c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_ACPI_INDEX_WRITE_DSTATE │ │ │ │ 16948: 00dc75e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_RESET_DSTATE │ │ │ │ 16949: 00d9e6c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUNSTATE_SET_EVENT │ │ │ │ - 16950: 008bbe54 2908 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_compat │ │ │ │ - 16951: 008cb978 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdgeList │ │ │ │ + 16950: 008bbe9c 2908 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_compat │ │ │ │ + 16951: 008cb9c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdgeList │ │ │ │ 16952: 005ee2cc 80 FUNC GLOBAL DEFAULT 12 helper_ssamoswap_disabled │ │ │ │ 16953: 00dc8014 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_PIN_STATE_DSTATE │ │ │ │ 16954: 00d8aa58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_HANDSHAKE_EVENT │ │ │ │ 16955: 00dc789c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_SET_VALUE_DSTATE │ │ │ │ - 16956: 00b84fe0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT_SETTID │ │ │ │ - 16957: 009a36d8 132 FUNC GLOBAL DEFAULT 12 rcu_add_force_rcu_notifier │ │ │ │ + 16956: 00b85030 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT_SETTID │ │ │ │ + 16957: 009a3720 132 FUNC GLOBAL DEFAULT 12 rcu_add_force_rcu_notifier │ │ │ │ 16958: 002ec930 60 FUNC GLOBAL DEFAULT 12 v9fs_path_free │ │ │ │ 16959: 0038a448 388 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd_error │ │ │ │ 16960: 0026943c 432 FUNC GLOBAL DEFAULT 12 disas │ │ │ │ 16961: 005618e8 20 FUNC GLOBAL DEFAULT 12 postcopy_infrastructure_init │ │ │ │ 16962: 00dc6794 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_PORT_DSTATE │ │ │ │ - 16963: 00930c94 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_colo_status │ │ │ │ + 16963: 00930cdc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_colo_status │ │ │ │ 16964: 00d9f468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_NOTDIRTY_SET_DIRTY_EVENT │ │ │ │ - 16965: 008cd3b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsGluster │ │ │ │ + 16965: 008cd3fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsGluster │ │ │ │ 16966: 00dc6b72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPTI_DSTATE │ │ │ │ 16967: 00dc6e92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CFG_MEM_READB_DSTATE │ │ │ │ 16968: 0032b54c 12 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_out │ │ │ │ 16969: 004107a8 64 FUNC GLOBAL DEFAULT 12 nvme_nguid_is_null │ │ │ │ 16970: 0033830c 16 FUNC GLOBAL DEFAULT 12 machine_require_guest_memfd │ │ │ │ - 16971: 00718728 24 FUNC GLOBAL DEFAULT 12 get_system_memory │ │ │ │ + 16971: 00718770 24 FUNC GLOBAL DEFAULT 12 get_system_memory │ │ │ │ 16972: 00d96bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_JUMP_EVENT │ │ │ │ 16973: 00da18c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DISPLAY_UPDATE_EVENT │ │ │ │ 16974: 00dc7992 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_BAUD_DSTATE │ │ │ │ 16975: 0029a064 400 FUNC GLOBAL DEFAULT 12 int64_to_float32_scalbn │ │ │ │ 16976: 00338398 56 FUNC GLOBAL DEFAULT 12 machine_class_default_cpu_type │ │ │ │ 16977: 00c81c7c 12 OBJECT GLOBAL DEFAULT 21 KeyValueKind_lookup │ │ │ │ - 16978: 00951d98 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue │ │ │ │ + 16978: 00951de0 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue │ │ │ │ 16979: 0061af74 96 FUNC GLOBAL DEFAULT 12 helper_vwmulsu_vx_b │ │ │ │ 16980: 00dc7512 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_CC_FAILED_DSTATE │ │ │ │ 16981: 00415714 160 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_update │ │ │ │ 16982: 002e0f10 244 FUNC GLOBAL DEFAULT 12 vnc_job_new │ │ │ │ 16983: 00d8a928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_AUTH_METHODS_EVENT │ │ │ │ 16984: 00dc7f8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PLACE_PAGE_DSTATE │ │ │ │ 16985: 00d8bb88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_REPLY_EVENT │ │ │ │ 16986: 0061afd4 96 FUNC GLOBAL DEFAULT 12 helper_vwmulsu_vx_h │ │ │ │ 16987: 00dc83ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_AMEND_DSTATE │ │ │ │ 16988: 00d989c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_TIMER_WRITE_EVENT │ │ │ │ 16989: 005b9088 160 FUNC GLOBAL DEFAULT 12 riscv_trigger_realize │ │ │ │ - 16990: 00944574 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties_members │ │ │ │ - 16991: 00b9a270 3 OBJECT GLOBAL DEFAULT 14 sense_code_IO_ERROR │ │ │ │ + 16990: 009445bc 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties_members │ │ │ │ + 16991: 00b9a2c8 3 OBJECT GLOBAL DEFAULT 14 sense_code_IO_ERROR │ │ │ │ 16992: 004cf1cc 564 FUNC GLOBAL DEFAULT 12 vfio_device_get_name │ │ │ │ - 16993: 007e9ad4 168 FUNC GLOBAL DEFAULT 12 bdrv_debug_remove_breakpoint │ │ │ │ + 16993: 007e9b1c 168 FUNC GLOBAL DEFAULT 12 bdrv_debug_remove_breakpoint │ │ │ │ 16994: 00d96d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_STATUS_ERROR_EVENT │ │ │ │ - 16995: 00914838 92 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfoList │ │ │ │ + 16995: 00914880 92 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfoList │ │ │ │ 16996: 00dc76e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_ENQUEUE_DSTATE │ │ │ │ 16997: 00dc7e74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_COMMIT_DSTATE │ │ │ │ - 16998: 0095f51c 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions_members │ │ │ │ + 16998: 0095f564 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions_members │ │ │ │ 16999: 0058f354 96 FUNC GLOBAL DEFAULT 12 qemu_send_packet │ │ │ │ 17000: 00dc630a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_TLS_HANDSHAKE_ERR_DSTATE │ │ │ │ 17001: 00dc6e84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX2_MEM_WRITEB_DSTATE │ │ │ │ 17002: 00d8df68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_EVENT_EVENT │ │ │ │ 17003: 00d93928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ETX_WRITE_EVENT │ │ │ │ 17004: 005aeb6c 20 FUNC GLOBAL DEFAULT 12 qmp_replay_seek │ │ │ │ 17005: 00d9d7a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_NONE_EVENT │ │ │ │ 17006: 00d9e3d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_SWITCHOVER_ACK_NEEDED_EVENT │ │ │ │ 17007: 0061b034 96 FUNC GLOBAL DEFAULT 12 helper_vwmulsu_vx_w │ │ │ │ - 17008: 00801d88 164 FUNC GLOBAL DEFAULT 12 replication_new │ │ │ │ + 17008: 00801dd0 164 FUNC GLOBAL DEFAULT 12 replication_new │ │ │ │ 17009: 00dc7684 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_RESET_LD_DSTATE │ │ │ │ 17010: 00dc7202 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_IP4_FRAGMENT_DSTATE │ │ │ │ 17011: 00d8fb74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_READ_CMD646_EVENT │ │ │ │ - 17012: 008fe7b8 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC │ │ │ │ - 17013: 0099b2a8 28 FUNC GLOBAL DEFAULT 12 fifo8_is_full │ │ │ │ - 17014: 008c48fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_strList │ │ │ │ + 17012: 008fe800 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC │ │ │ │ + 17013: 0099b2f0 28 FUNC GLOBAL DEFAULT 12 fifo8_is_full │ │ │ │ + 17014: 008c4944 92 FUNC GLOBAL DEFAULT 12 qapi_free_strList │ │ │ │ 17015: 00570fdc 32 FUNC GLOBAL DEFAULT 12 failover_init_state │ │ │ │ - 17016: 0070015c 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_remove_pci_device │ │ │ │ - 17017: 00957c30 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus │ │ │ │ + 17016: 007001a4 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_remove_pci_device │ │ │ │ + 17017: 00957c78 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus │ │ │ │ 17018: 00dc6f76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_LEN_DSTATE │ │ │ │ 17019: 00d9ab50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_START_EVENT │ │ │ │ 17020: 00d92a6c 1740 OBJECT GLOBAL DEFAULT 24 hw_net_trace_events │ │ │ │ 17021: 00c7a960 48 OBJECT GLOBAL DEFAULT 21 vfio_generic_window_address_quirk │ │ │ │ 17022: 00da11f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_OBJECT_DEL_EVENT │ │ │ │ 17023: 00dc7ad6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_SET_DEQUEUE_DSTATE │ │ │ │ - 17024: 008d0e60 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper_members │ │ │ │ + 17024: 008d0ea8 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper_members │ │ │ │ 17025: 00d95e90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSIX_WRITE_CONFIG_EVENT │ │ │ │ 17026: 00dc84ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_QMP_SCHEMA_DSTATE │ │ │ │ - 17027: 00823ae0 92 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdunlock │ │ │ │ + 17027: 00823b28 92 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdunlock │ │ │ │ 17028: 00d02dd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fsub_d │ │ │ │ 17029: 00d8f3a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_WRITE_EVENT │ │ │ │ - 17030: 009112e4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_qmp_schema │ │ │ │ + 17030: 0091132c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_qmp_schema │ │ │ │ 17031: 00da19d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SPICE_EVENT │ │ │ │ 17032: 00d01074 132 OBJECT GLOBAL DEFAULT 24 helper_info_fsub_h │ │ │ │ 17033: 0051a1bc 84 FUNC GLOBAL DEFAULT 12 dma_acct_start │ │ │ │ 17034: 00dc6810 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DPCD_READ_DSTATE │ │ │ │ 17035: 00297918 244 FUNC GLOBAL DEFAULT 12 float16_to_uint32 │ │ │ │ 17036: 00d9fbbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_DISMISS_EVENT │ │ │ │ 17037: 002d0580 204 FUNC GLOBAL DEFAULT 12 vnc_display_password │ │ │ │ - 17038: 008edfe4 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot │ │ │ │ + 17038: 008ee02c 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot │ │ │ │ 17039: 00cba690 1 OBJECT GLOBAL DEFAULT 24 have_vga │ │ │ │ - 17040: 0073ffe8 160 FUNC GLOBAL DEFAULT 12 cpu_stq_le_mmuidx_ra │ │ │ │ + 17040: 00740030 160 FUNC GLOBAL DEFAULT 12 cpu_stq_le_mmuidx_ra │ │ │ │ 17041: 003e610c 52 FUNC GLOBAL DEFAULT 12 world_free │ │ │ │ 17042: 00dc6f02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ETHLITE_PKT_SIZE_TOO_BIG_DSTATE │ │ │ │ - 17043: 0099d96c 28 FUNC GLOBAL DEFAULT 12 qemu_find_opts_err │ │ │ │ + 17043: 0099d9b4 28 FUNC GLOBAL DEFAULT 12 qemu_find_opts_err │ │ │ │ 17044: 00dc7e2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_MEM_TABLE_DSTATE │ │ │ │ 17045: 00d8f034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_CHAN_EXEC_UNDEF_EVENT │ │ │ │ - 17046: 00757d0c 604 FUNC GLOBAL DEFAULT 12 object_dynamic_cast_assert │ │ │ │ - 17047: 0096e6bc 192 FUNC GLOBAL DEFAULT 12 visit_type_InputAxis │ │ │ │ - 17048: 0091f850 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_wakeup │ │ │ │ + 17046: 00757d54 604 FUNC GLOBAL DEFAULT 12 object_dynamic_cast_assert │ │ │ │ + 17047: 0096e704 192 FUNC GLOBAL DEFAULT 12 visit_type_InputAxis │ │ │ │ + 17048: 0091f898 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_wakeup │ │ │ │ 17049: 00d8db18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_OVERRUN_DETECTED_EVENT │ │ │ │ 17050: 0049232c 896 FUNC GLOBAL DEFAULT 12 usb_handle_packet │ │ │ │ - 17051: 00b9a29c 3 OBJECT GLOBAL DEFAULT 14 sense_code_RESET │ │ │ │ + 17051: 00b9a2f4 3 OBJECT GLOBAL DEFAULT 14 sense_code_RESET │ │ │ │ 17052: 00da1e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_LIST_EVENT │ │ │ │ 17053: 00dc7ebe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_INPUT_CHANGE_DSTATE │ │ │ │ 17054: 00d01200 132 OBJECT GLOBAL DEFAULT 24 helper_info_fsub_s │ │ │ │ 17055: 00d9c5fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_EXPIRED_EVENT │ │ │ │ 17056: 0027fbb4 8 FUNC GLOBAL DEFAULT 12 bfloat16_add │ │ │ │ 17057: 00bcf1d0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_reserved_region │ │ │ │ 17058: 00dc8348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_BEGIN_DSTATE │ │ │ │ 17059: 0055e188 36 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_initial │ │ │ │ 17060: 0047e8cc 188 FUNC GLOBAL DEFAULT 12 smbios_validate_table │ │ │ │ - 17061: 0070db3c 192 FUNC GLOBAL DEFAULT 12 memory_region_set_size │ │ │ │ + 17061: 0070db84 192 FUNC GLOBAL DEFAULT 12 memory_region_set_size │ │ │ │ 17062: 00cb4420 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd16 │ │ │ │ 17063: 00dc62b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_INIT_STATE_DSTATE │ │ │ │ 17064: 00d9229c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_FORWARD_EXTI_EVENT │ │ │ │ 17065: 00dc6f9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_82596_MEM_WRITEW_DSTATE │ │ │ │ 17066: 00d933e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_REG_READ_EVENT │ │ │ │ 17067: 00d9a250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_LOWER_HOST_IRQ_EVENT │ │ │ │ - 17068: 007e0850 144 FUNC GLOBAL DEFAULT 12 iothread_create │ │ │ │ + 17068: 007e0898 144 FUNC GLOBAL DEFAULT 12 iothread_create │ │ │ │ 17069: 00608908 96 FUNC GLOBAL DEFAULT 12 helper_vwsub_vx_b │ │ │ │ 17070: 00514594 28 FUNC GLOBAL DEFAULT 12 vm_set_suspended │ │ │ │ 17071: 002aac98 216 FUNC GLOBAL DEFAULT 12 helper_gvec_bitsel │ │ │ │ - 17072: 0084b078 648 FUNC GLOBAL DEFAULT 12 qcow2_signal_corruption │ │ │ │ + 17072: 0084b0c0 648 FUNC GLOBAL DEFAULT 12 qcow2_signal_corruption │ │ │ │ 17073: 0041f654 752 FUNC GLOBAL DEFAULT 12 pci_bus_get_w64_range │ │ │ │ 17074: 00da202c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_DETECT_OPEN_MODE_EVENT │ │ │ │ 17075: 00c80d58 12 OBJECT GLOBAL DEFAULT 21 ChardevBackendKind_lookup │ │ │ │ - 17076: 009129e0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_cancel │ │ │ │ + 17076: 00912a28 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_cancel │ │ │ │ 17077: 00d8c584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_ALLOC_EVENT │ │ │ │ 17078: 00608968 96 FUNC GLOBAL DEFAULT 12 helper_vwsub_vx_h │ │ │ │ 17079: 00d99990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_PARITY_EVENT │ │ │ │ 17080: 00cbfb4c 0x20000 OBJECT GLOBAL DEFAULT 24 csr_ops │ │ │ │ 17081: 00dc6570 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_TIMER_EXPIRED_DSTATE │ │ │ │ 17082: 00d908e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_READ_EVENT │ │ │ │ - 17083: 0096804c 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper │ │ │ │ + 17083: 00968094 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper │ │ │ │ 17084: 004363d4 168 FUNC GLOBAL DEFAULT 12 scsi_req_enqueue │ │ │ │ - 17085: 008b02c0 552 FUNC GLOBAL DEFAULT 12 nbd_do_establish_connection │ │ │ │ - 17086: 00952914 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats_schemas │ │ │ │ + 17085: 008b0308 552 FUNC GLOBAL DEFAULT 12 nbd_do_establish_connection │ │ │ │ + 17086: 0095295c 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats_schemas │ │ │ │ 17087: 00d8fdd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KEYBOARD_SET_TRANSLATION_EVENT │ │ │ │ 17088: 005024a4 448 FUNC GLOBAL DEFAULT 12 hmp_wavcapture │ │ │ │ 17089: 00da2b98 4 OBJECT GLOBAL DEFAULT 25 open_fd_hw │ │ │ │ 17090: 00ce20f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsext_vf8_d │ │ │ │ 17091: 00dc80d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_RELOAD_BEGIN_DSTATE │ │ │ │ - 17092: 00958378 244 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDescList │ │ │ │ + 17092: 009583c0 244 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDescList │ │ │ │ 17093: 00dc717a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NFSR_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ - 17094: 00993664 28 FUNC GLOBAL DEFAULT 12 qemu_thread_naming │ │ │ │ + 17094: 009936ac 28 FUNC GLOBAL DEFAULT 12 qemu_thread_naming │ │ │ │ 17095: 00532b28 176 FUNC GLOBAL DEFAULT 12 qmp_query_cryptodev │ │ │ │ 17096: 00dc8bcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT64_DSTATE │ │ │ │ 17097: 006089c8 96 FUNC GLOBAL DEFAULT 12 helper_vwsub_vx_w │ │ │ │ - 17098: 00748618 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_be_mmu │ │ │ │ + 17098: 00748660 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_be_mmu │ │ │ │ 17099: 00d9fc1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_PAUSE_EVENT │ │ │ │ - 17100: 007497ac 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_expansion │ │ │ │ - 17101: 00740f3c 328 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgb_mmu │ │ │ │ + 17100: 007497f4 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_expansion │ │ │ │ + 17101: 00740f84 328 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgb_mmu │ │ │ │ 17102: 00dc63c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_READ_DSTATE │ │ │ │ - 17103: 00722290 160 FUNC GLOBAL DEFAULT 12 precopy_notify │ │ │ │ + 17103: 007222d8 160 FUNC GLOBAL DEFAULT 12 precopy_notify │ │ │ │ 17104: 00dc6b5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_READ_DSTATE │ │ │ │ - 17105: 009a58e8 8 FUNC GLOBAL DEFAULT 12 qdist_unique_entries │ │ │ │ + 17105: 009a5930 8 FUNC GLOBAL DEFAULT 12 qdist_unique_entries │ │ │ │ 17106: 00dc7f1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_ENTER_DSTATE │ │ │ │ - 17107: 00862a08 224 FUNC GLOBAL DEFAULT 12 qcow2_check_fix_snapshot_table │ │ │ │ - 17108: 00892078 20 FUNC GLOBAL DEFAULT 12 qed_alloc_table │ │ │ │ + 17107: 00862a50 224 FUNC GLOBAL DEFAULT 12 qcow2_check_fix_snapshot_table │ │ │ │ + 17108: 008920c0 20 FUNC GLOBAL DEFAULT 12 qed_alloc_table │ │ │ │ 17109: 00d9e700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RAM_ALLOC_SHARED_EVENT │ │ │ │ 17110: 00c7a808 96 OBJECT GLOBAL DEFAULT 21 vfio_memory_listener │ │ │ │ - 17111: 008cd5dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQed │ │ │ │ - 17112: 007bf2b0 240 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_count_iters │ │ │ │ + 17111: 008cd624 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQed │ │ │ │ + 17112: 007bf2f8 240 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_count_iters │ │ │ │ 17113: 00da17f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_TYPES_EVENT │ │ │ │ 17114: 00dc687c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUSH_DSTATE │ │ │ │ - 17115: 0075ce58 204 FUNC GLOBAL DEFAULT 12 object_property_add_enum │ │ │ │ + 17115: 0075cea0 204 FUNC GLOBAL DEFAULT 12 object_property_add_enum │ │ │ │ 17116: 00d8c5e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_XATTRWALK_RETURN_EVENT │ │ │ │ 17117: 0062e0a0 420 FUNC GLOBAL DEFAULT 12 helper_vfmax_vv_d │ │ │ │ - 17118: 0075cc3c 168 FUNC GLOBAL DEFAULT 12 object_class_property_add_str │ │ │ │ + 17118: 0075cc84 168 FUNC GLOBAL DEFAULT 12 object_class_property_add_str │ │ │ │ 17119: 00dc7326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_PCI_RESET_DSTATE │ │ │ │ 17120: 00cb0010 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bitsel │ │ │ │ - 17121: 008dca00 320 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags │ │ │ │ - 17122: 0078c798 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i64_chk │ │ │ │ + 17121: 008dca48 320 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags │ │ │ │ + 17122: 0078c7e0 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i64_chk │ │ │ │ 17123: 0062dd60 436 FUNC GLOBAL DEFAULT 12 helper_vfmax_vv_h │ │ │ │ - 17124: 007b5990 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_dgst_len │ │ │ │ + 17124: 007b59d8 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_dgst_len │ │ │ │ 17125: 002ac464 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_bool_parse │ │ │ │ 17126: 00da1a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_EXPIRE_PASSWORD_EVENT │ │ │ │ 17127: 00473940 700 FUNC GLOBAL DEFAULT 12 sdbus_write_byte │ │ │ │ - 17128: 0071c55c 668 FUNC GLOBAL DEFAULT 12 address_space_ldl_le_cached_slow │ │ │ │ + 17128: 0071c5a4 668 FUNC GLOBAL DEFAULT 12 address_space_ldl_le_cached_slow │ │ │ │ 17129: 00d9246c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_READ_EVENT │ │ │ │ 17130: 003cb3a0 588 FUNC GLOBAL DEFAULT 12 igb_core_post_load │ │ │ │ 17131: 0033463c 72 FUNC GLOBAL DEFAULT 12 qmp_x_query_ramblock │ │ │ │ - 17132: 008c743c 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_close_tray_arg_members │ │ │ │ + 17132: 008c7484 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_close_tray_arg_members │ │ │ │ 17133: 0033476c 236 FUNC GLOBAL DEFAULT 12 qmp_query_vm_generation_id │ │ │ │ 17134: 00dc86de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SCREENDUMP_DSTATE │ │ │ │ 17135: 00dc7320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_MDTS_DSTATE │ │ │ │ - 17136: 00735178 312 FUNC GLOBAL DEFAULT 12 tb_check_watchpoint │ │ │ │ + 17136: 007351c0 312 FUNC GLOBAL DEFAULT 12 tb_check_watchpoint │ │ │ │ 17137: 00ce4400 132 OBJECT GLOBAL DEFAULT 24 helper_info_vs4r_v │ │ │ │ 17138: 00dc8660 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_ELEMENT_DSTATE │ │ │ │ 17139: 00d97b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_IRQ_INTX_EVENT │ │ │ │ 17140: 00d945f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_PHY_RESET_EVENT │ │ │ │ 17141: 00dc86e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_PASSWORD_DSTATE │ │ │ │ 17142: 00dc6478 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_ALLOC_IOAS_DSTATE │ │ │ │ - 17143: 0070739c 128 FUNC GLOBAL DEFAULT 12 memory_region_size │ │ │ │ + 17143: 007073e4 128 FUNC GLOBAL DEFAULT 12 memory_region_size │ │ │ │ 17144: 005bc520 184 FUNC GLOBAL DEFAULT 12 riscv_socket_first_hartid │ │ │ │ 17145: 00dc78ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_READL_INVALID_DSTATE │ │ │ │ 17146: 0062df14 396 FUNC GLOBAL DEFAULT 12 helper_vfmax_vv_w │ │ │ │ 17147: 00d99ab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_CONTROL_EVENT │ │ │ │ 17148: 00d9b408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_SPARSE_MMAP_ENTRY_EVENT │ │ │ │ 17149: 00dc76fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_UNHANDLED_CMD_DSTATE │ │ │ │ - 17150: 007a73d8 400 FUNC GLOBAL DEFAULT 12 qio_channel_null_new │ │ │ │ + 17150: 007a7420 400 FUNC GLOBAL DEFAULT 12 qio_channel_null_new │ │ │ │ 17151: 00416b54 180 FUNC GLOBAL DEFAULT 12 msi_nr_vectors_allocated │ │ │ │ 17152: 0051a924 40 FUNC GLOBAL DEFAULT 12 memory_mapping_list_init │ │ │ │ 17153: 00d923dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_UPDATE_CLOCK_EVENT │ │ │ │ - 17154: 00970b8c 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa │ │ │ │ + 17154: 00970bd4 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa │ │ │ │ 17155: 00dc867e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_AUDIODEVS_DSTATE │ │ │ │ 17156: 00d9cee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_THROTTLE_SET_EVENT │ │ │ │ 17157: 00cb439c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd32 │ │ │ │ 17158: 00dc6f5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RECEIVING_PACKET_DSTATE │ │ │ │ 17159: 00dc6ec8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_POWER_WRITE_DSTATE │ │ │ │ 17160: 00dc70ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_THROTTLING_TIMER_DSTATE │ │ │ │ 17161: 005fd1ac 2160 FUNC GLOBAL DEFAULT 12 helper_vse64_v │ │ │ │ - 17162: 0094fbbc 192 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressType │ │ │ │ - 17163: 009a3020 528 FUNC GLOBAL DEFAULT 12 drain_call_rcu │ │ │ │ + 17162: 0094fc04 192 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressType │ │ │ │ + 17163: 009a3068 528 FUNC GLOBAL DEFAULT 12 drain_call_rcu │ │ │ │ 17164: 00c8189c 12 OBJECT GLOBAL DEFAULT 21 ShutdownCause_lookup │ │ │ │ 17165: 00dc687e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_REQ_NOTIFICATION_DSTATE │ │ │ │ 17166: 0025e7cc 36 FUNC GLOBAL DEFAULT 12 cpu_list_unlock │ │ │ │ - 17167: 006a06e8 420 FUNC GLOBAL DEFAULT 12 riscv_translate_init │ │ │ │ + 17167: 006a0730 420 FUNC GLOBAL DEFAULT 12 riscv_translate_init │ │ │ │ 17168: 00dc70a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_READ_DSTATE │ │ │ │ - 17169: 008d3f64 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme │ │ │ │ - 17170: 00914780 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPropertyList │ │ │ │ + 17169: 008d3fac 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme │ │ │ │ + 17170: 009147c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPropertyList │ │ │ │ 17171: 004d42a4 1464 FUNC GLOBAL DEFAULT 12 vfio_multifd_load_state_buffer │ │ │ │ 17172: 00d8bda8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_START_NEGOTIATE_EVENT │ │ │ │ 17173: 002b93b0 216 FUNC GLOBAL DEFAULT 12 qemu_input_queue_rel │ │ │ │ 17174: 005a85d0 108 FUNC GLOBAL DEFAULT 12 can_bus_filter_match │ │ │ │ - 17175: 0074d81c 136 FUNC GLOBAL DEFAULT 12 qbus_new │ │ │ │ + 17175: 0074d864 136 FUNC GLOBAL DEFAULT 12 qbus_new │ │ │ │ 17176: 00dc7522 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPC_DSTATE │ │ │ │ 17177: 0041f454 340 FUNC GLOBAL DEFAULT 12 pci_device_unset_iommu_device │ │ │ │ 17178: 00d9e120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_INCOMING_EVENT │ │ │ │ 17179: 00d97014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_SEG_EXT_EVENT │ │ │ │ 17180: 00d8aab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ISCSI_XCOPY_EVENT │ │ │ │ - 17181: 006cc3fc 148 FUNC GLOBAL DEFAULT 12 vfio_unblock_multiple_devices_migration │ │ │ │ + 17181: 006cc444 148 FUNC GLOBAL DEFAULT 12 vfio_unblock_multiple_devices_migration │ │ │ │ 17182: 00d90de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_EOIR_WRITE_EVENT │ │ │ │ 17183: 00d9a890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_CHANGE_EVENT │ │ │ │ - 17184: 007e1be0 388 FUNC GLOBAL DEFAULT 12 os_daemonize │ │ │ │ + 17184: 007e1c28 388 FUNC GLOBAL DEFAULT 12 os_daemonize │ │ │ │ 17185: 00dc71f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_CSUM_DSTATE │ │ │ │ - 17186: 007f615c 632 FUNC GLOBAL DEFAULT 12 block_job_set_speed_locked │ │ │ │ + 17186: 007f61a4 632 FUNC GLOBAL DEFAULT 12 block_job_set_speed_locked │ │ │ │ 17187: 00d9f3f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM16_OR_EXIT_FALLBACK_EVENT │ │ │ │ - 17188: 0078b710 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i32_chk │ │ │ │ - 17189: 009c1b9c 92 FUNC GLOBAL DEFAULT 12 readline_init │ │ │ │ - 17190: 00955f98 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfoList │ │ │ │ + 17188: 0078b758 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i32_chk │ │ │ │ + 17189: 009c1be4 92 FUNC GLOBAL DEFAULT 12 readline_init │ │ │ │ + 17190: 00955fe0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfoList │ │ │ │ 17191: 00dc77b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_READ_DSTATE │ │ │ │ 17192: 00d9ee14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_WAKEUP_EVENT │ │ │ │ 17193: 00dc7dc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PCI_NOTIFY_DSTATE │ │ │ │ - 17194: 00992e5c 552 FUNC GLOBAL DEFAULT 12 qemu_close_all_open_fd │ │ │ │ + 17194: 00992ea4 552 FUNC GLOBAL DEFAULT 12 qemu_close_all_open_fd │ │ │ │ 17195: 00d9249c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_GET_NEXT_IRQ_TIME_EVENT │ │ │ │ 17196: 00d8dfa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_RESET_EVENT │ │ │ │ - 17197: 0095486c 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper_members │ │ │ │ + 17197: 009548b4 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper_members │ │ │ │ 17198: 00297a0c 240 FUNC GLOBAL DEFAULT 12 float16_to_uint64 │ │ │ │ 17199: 00da207c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_UNMAP_EVENT │ │ │ │ - 17200: 009626d4 112 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange_members │ │ │ │ + 17200: 0096271c 112 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange_members │ │ │ │ 17201: 00da1820 116 OBJECT GLOBAL DEFAULT 24 qapi_commands_ui_trace_events_trace_events │ │ │ │ 17202: 00d9627c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_FLT_EVENT │ │ │ │ 17203: 00303134 604 FUNC GLOBAL DEFAULT 12 bios_linker_loader_add_checksum │ │ │ │ 17204: 00dc6ffa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ERX_READ_DSTATE │ │ │ │ 17205: 005ac91c 288 FUNC GLOBAL DEFAULT 12 replay_save_input_event │ │ │ │ 17206: 00dc650c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WRITE_RETURN_DSTATE │ │ │ │ 17207: 00da228c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_RETURN_EVENT │ │ │ │ - 17208: 009b2048 8 FUNC GLOBAL DEFAULT 12 qemu_coroutine_get_aio_context │ │ │ │ + 17208: 009b2090 8 FUNC GLOBAL DEFAULT 12 qemu_coroutine_get_aio_context │ │ │ │ 17209: 005e8dec 96 FUNC GLOBAL DEFAULT 12 helper_set_rounding_mode │ │ │ │ 17210: 00d8cf2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_PCM_STREAM_FLUSH_EVENT │ │ │ │ 17211: 00dc6eea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_DISABLE_DSTATE │ │ │ │ - 17212: 0081bb80 100 FUNC GLOBAL DEFAULT 12 block_copy_call_failed │ │ │ │ - 17213: 00962508 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceId │ │ │ │ + 17212: 0081bbc8 100 FUNC GLOBAL DEFAULT 12 block_copy_call_failed │ │ │ │ + 17213: 00962550 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceId │ │ │ │ 17214: 00dc7b02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_OPER_WRITE_DSTATE │ │ │ │ - 17215: 0099ad34 72 FUNC GLOBAL DEFAULT 12 fifo8_create │ │ │ │ - 17216: 00965548 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction │ │ │ │ + 17215: 0099ad7c 72 FUNC GLOBAL DEFAULT 12 fifo8_create │ │ │ │ + 17216: 00965590 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction │ │ │ │ 17217: 00ced904 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgather_vx_b │ │ │ │ 17218: 00dc7d68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_EOI_DSTATE │ │ │ │ - 17219: 00822a38 8 FUNC GLOBAL DEFAULT 12 bdrv_get_dirty_count │ │ │ │ + 17219: 00822a80 8 FUNC GLOBAL DEFAULT 12 bdrv_get_dirty_count │ │ │ │ 17220: 00ced778 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgather_vx_d │ │ │ │ 17221: 00dc73c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VERIFY_MDATA_IN_CB_DSTATE │ │ │ │ 17222: 00dc73d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_APPTAG_DSTATE │ │ │ │ 17223: 00d9ece4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_KEYMAP_EVENT │ │ │ │ 17224: 00dc7fea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POST_SEND_CONTROL_DSTATE │ │ │ │ 17225: 00ced880 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgather_vx_h │ │ │ │ - 17226: 008fbd54 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePort │ │ │ │ + 17226: 008fbd9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePort │ │ │ │ 17227: 00dc8bea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_LIST_DSTATE │ │ │ │ - 17228: 0093716c 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_exit_preconfig │ │ │ │ + 17228: 009371b4 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_exit_preconfig │ │ │ │ 17229: 00dc7f44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_OUTGOING_ERROR_DSTATE │ │ │ │ - 17230: 009745e4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc_servers │ │ │ │ + 17230: 0097462c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc_servers │ │ │ │ 17231: 00dc6fe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_LOCAL_MATCH_DSTATE │ │ │ │ 17232: 00d9c110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_QUEUE_NOTIFY_EVENT │ │ │ │ - 17233: 00942074 192 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterInsert │ │ │ │ - 17234: 0073f47c 148 FUNC GLOBAL DEFAULT 12 cpu_stw_mmu │ │ │ │ + 17233: 009420bc 192 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterInsert │ │ │ │ + 17234: 0073f4c4 148 FUNC GLOBAL DEFAULT 12 cpu_stw_mmu │ │ │ │ 17235: 00dc707a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGBVF_WRN_IO_ADDR_UNKNOWN_DSTATE │ │ │ │ 17236: 005ec128 396 FUNC GLOBAL DEFAULT 12 riscv_cpu_gdb_write_register │ │ │ │ - 17237: 009bf724 152 FUNC GLOBAL DEFAULT 12 qemu_iovec_subvec_niov │ │ │ │ + 17237: 009bf76c 152 FUNC GLOBAL DEFAULT 12 qemu_iovec_subvec_niov │ │ │ │ 17238: 00dc6ec2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_TX_DSTATE │ │ │ │ 17239: 00dc80ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_START_DSTATE │ │ │ │ 17240: 00d97ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_DIAG_WRITE_EVENT │ │ │ │ 17241: 00dc8222 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_LISTENER_VANISHED_DSTATE │ │ │ │ 17242: 00d8a9a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_CREATE_OPTS_EVENT │ │ │ │ - 17243: 009147dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfo │ │ │ │ - 17244: 007b4684 24 FUNC GLOBAL DEFAULT 12 qio_task_set_result_pointer │ │ │ │ + 17243: 00914824 92 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfo │ │ │ │ + 17244: 007b46cc 24 FUNC GLOBAL DEFAULT 12 qio_task_set_result_pointer │ │ │ │ 17245: 00505934 296 FUNC GLOBAL DEFAULT 12 hmp_chardev_add │ │ │ │ 17246: 0032aa74 16 FUNC GLOBAL DEFAULT 12 cpu_has_work │ │ │ │ - 17247: 0095ad64 812 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions_members │ │ │ │ + 17247: 0095adac 812 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions_members │ │ │ │ 17248: 0047451c 200 FUNC GLOBAL DEFAULT 12 sdbus_set_inserted │ │ │ │ 17249: 00ced7fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgather_vx_w │ │ │ │ 17250: 00dc723c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_WRITE_DSTATE │ │ │ │ 17251: 00dc8344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_END_DSTATE │ │ │ │ 17252: 00da22dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_AIO_COROUTINE_ENTER_EVENT │ │ │ │ 17253: 00dc75f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_DEFERRED_DSTATE │ │ │ │ - 17254: 008fc87c 328 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo │ │ │ │ - 17255: 0081449c 244 FUNC GLOBAL DEFAULT 12 blk_by_dev │ │ │ │ + 17254: 008fc8c4 328 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo │ │ │ │ + 17255: 008144e4 244 FUNC GLOBAL DEFAULT 12 blk_by_dev │ │ │ │ 17256: 0054f2b0 728 FUNC GLOBAL DEFAULT 12 migrate_uri_parse │ │ │ │ - 17257: 006a5fd8 440 FUNC GLOBAL DEFAULT 12 helper_vaesem_vs │ │ │ │ + 17257: 006a6020 440 FUNC GLOBAL DEFAULT 12 helper_vaesem_vs │ │ │ │ 17258: 00d8cb60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_TIMER_RELOAD_EVENT │ │ │ │ - 17259: 00877ad4 132 FUNC GLOBAL DEFAULT 12 vhdx_user_visible_write │ │ │ │ - 17260: 0079b04c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_ssadd_vec │ │ │ │ - 17261: 006a5e1c 444 FUNC GLOBAL DEFAULT 12 helper_vaesem_vv │ │ │ │ - 17262: 0075affc 216 FUNC GLOBAL DEFAULT 12 object_property_print │ │ │ │ + 17259: 00877b1c 132 FUNC GLOBAL DEFAULT 12 vhdx_user_visible_write │ │ │ │ + 17260: 0079b094 64 FUNC GLOBAL DEFAULT 12 tcg_gen_ssadd_vec │ │ │ │ + 17261: 006a5e64 444 FUNC GLOBAL DEFAULT 12 helper_vaesem_vv │ │ │ │ + 17262: 0075b044 216 FUNC GLOBAL DEFAULT 12 object_property_print │ │ │ │ 17263: 003729d0 16 FUNC GLOBAL DEFAULT 12 vga_dirty_log_stop │ │ │ │ - 17264: 007555f4 200 FUNC GLOBAL DEFAULT 12 qdev_alias_clock │ │ │ │ + 17264: 0075563c 200 FUNC GLOBAL DEFAULT 12 qdev_alias_clock │ │ │ │ 17265: 00d9f640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_RELEASE_END_EVENT │ │ │ │ 17266: 002eb094 4 FUNC GLOBAL DEFAULT 12 pt_setxattr │ │ │ │ 17267: 00dc7230 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_DSTATE │ │ │ │ 17268: 005b4768 28 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_phys_addr │ │ │ │ - 17269: 00999da4 308 FUNC GLOBAL DEFAULT 12 bitmap_set_atomic │ │ │ │ + 17269: 00999dec 308 FUNC GLOBAL DEFAULT 12 bitmap_set_atomic │ │ │ │ 17270: 00cdfcd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vle16_v │ │ │ │ - 17271: 007bcbd0 112 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_block_len │ │ │ │ + 17271: 007bcc18 112 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_block_len │ │ │ │ 17272: 0029701c 268 FUNC GLOBAL DEFAULT 12 float64_to_uint16_scalbn │ │ │ │ 17273: 00dc6552 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_CLASS_INIT_OUT_DSTATE │ │ │ │ 17274: 0049402c 232 FUNC GLOBAL DEFAULT 12 usb_desc_init │ │ │ │ 17275: 002c9a88 24 FUNC GLOBAL DEFAULT 12 vnc_client_error │ │ │ │ 17276: 00dc7a38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_DETACH_DSTATE │ │ │ │ 17277: 00da18b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DISPLAY_UPDATE_EVENT │ │ │ │ 17278: 00dc8c98 0 NOTYPE GLOBAL DEFAULT 25 _end │ │ │ │ 17279: 00dc6e54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_WRITE_PLL_STATUS_DSTATE │ │ │ │ 17280: 00d9e3e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_PACKAGED_EVENT │ │ │ │ 17281: 0028e1cc 6016 FUNC GLOBAL DEFAULT 12 float128_div │ │ │ │ - 17282: 006e54b8 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_num │ │ │ │ - 17283: 009838d0 8 FUNC GLOBAL DEFAULT 12 qnull_is_equal │ │ │ │ - 17284: 008df2ac 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase │ │ │ │ + 17282: 006e5500 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_num │ │ │ │ + 17283: 00983918 8 FUNC GLOBAL DEFAULT 12 qnull_is_equal │ │ │ │ + 17284: 008df2f4 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase │ │ │ │ 17285: 00d8c454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_MMAP_EVENT │ │ │ │ 17286: 00d8b2d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_WS_HANDSHAKE_ERR_EVENT │ │ │ │ 17287: 00330a90 136 FUNC GLOBAL DEFAULT 12 load_elf │ │ │ │ - 17288: 007ebc34 348 FUNC GLOBAL DEFAULT 12 bdrv_attach_child │ │ │ │ - 17289: 008dbe2c 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe_members │ │ │ │ + 17288: 007ebc7c 348 FUNC GLOBAL DEFAULT 12 bdrv_attach_child │ │ │ │ + 17289: 008dbe74 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe_members │ │ │ │ 17290: 00d940b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_IMS_CLEAR_SET_IMC_EVENT │ │ │ │ - 17291: 0088d32c 348 FUNC GLOBAL DEFAULT 12 qed_read_l2_table │ │ │ │ + 17291: 0088d374 348 FUNC GLOBAL DEFAULT 12 qed_read_l2_table │ │ │ │ 17292: 00dc60df 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_error_c │ │ │ │ 17293: 00d935f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_TRANSMIT_EVENT │ │ │ │ 17294: 00dc6bae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_READ_DSTATE │ │ │ │ 17295: 00d8a040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_SINGLESTEP_EVENT │ │ │ │ - 17296: 00798c28 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shli │ │ │ │ + 17296: 00798c70 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shli │ │ │ │ 17297: 00cb4318 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd64 │ │ │ │ 17298: 002a2178 92 FUNC GLOBAL DEFAULT 12 float16_silence_nan │ │ │ │ 17299: 00d8ff10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_WRITEREG_EVENT │ │ │ │ 17300: 00dc8192 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_CMD_RETVAL_DSTATE │ │ │ │ - 17301: 00821624 328 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_check │ │ │ │ + 17301: 0082166c 328 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_check │ │ │ │ 17302: 00dc7560 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_REQ_ERROR_DSTATE │ │ │ │ 17303: 00dc7b72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_BITS_DSTATE │ │ │ │ 17304: 00dc8268 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_WAKEUP_DSTATE │ │ │ │ 17305: 00dc78c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_COUNTER_INVALID_DSTATE │ │ │ │ - 17306: 00716e2c 232 FUNC GLOBAL DEFAULT 12 qemu_ram_msync │ │ │ │ + 17306: 00716e74 232 FUNC GLOBAL DEFAULT 12 qemu_ram_msync │ │ │ │ 17307: 00dc68c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FENCE_RESP_DSTATE │ │ │ │ 17308: 00d8c7b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_OPEN_EVENT │ │ │ │ 17309: 00d9278c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_DR_EVENT │ │ │ │ 17310: 00dc6c64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_UPDATE_FIQ_DSTATE │ │ │ │ - 17311: 006a2734 96 FUNC GLOBAL DEFAULT 12 helper_vrol_vx_b │ │ │ │ - 17312: 00799158 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shls │ │ │ │ - 17313: 006a2854 96 FUNC GLOBAL DEFAULT 12 helper_vrol_vx_d │ │ │ │ + 17311: 006a277c 96 FUNC GLOBAL DEFAULT 12 helper_vrol_vx_b │ │ │ │ + 17312: 007991a0 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shls │ │ │ │ + 17313: 006a289c 96 FUNC GLOBAL DEFAULT 12 helper_vrol_vx_d │ │ │ │ 17314: 00dc727a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_INVALID_DSTATE │ │ │ │ 17315: 00dc82c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_SET_DESKTOP_SIZE_DSTATE │ │ │ │ - 17316: 0079936c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shlv │ │ │ │ + 17316: 007993b4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shlv │ │ │ │ 17317: 00d8d594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_RESET_ALL_EVENT │ │ │ │ - 17318: 008aec9c 560 FUNC GLOBAL DEFAULT 12 blk_pwrite_compressed │ │ │ │ + 17318: 008aece4 560 FUNC GLOBAL DEFAULT 12 blk_pwrite_compressed │ │ │ │ 17319: 002adae0 72 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_resume_cb │ │ │ │ - 17320: 006a2794 96 FUNC GLOBAL DEFAULT 12 helper_vrol_vx_h │ │ │ │ + 17320: 006a27dc 96 FUNC GLOBAL DEFAULT 12 helper_vrol_vx_h │ │ │ │ 17321: 00d9b588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_READ_EVENT │ │ │ │ 17322: 00d94298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L3_CSO_DISABLED_EVENT │ │ │ │ 17323: 00d8bb08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_BLK_AIO_ATTACHED_EVENT │ │ │ │ 17324: 003816cc 164 FUNC GLOBAL DEFAULT 12 ahci_init │ │ │ │ 17325: 00dc6ea0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_DIAG_MEM_WRITEB_DSTATE │ │ │ │ 17326: 00dc6f60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_PACKET_DROPPED_DSTATE │ │ │ │ 17327: 00dc797e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_RESET_DSTATE │ │ │ │ - 17328: 00815b78 308 FUNC GLOBAL DEFAULT 12 blk_drain_all │ │ │ │ + 17328: 00815bc0 308 FUNC GLOBAL DEFAULT 12 blk_drain_all │ │ │ │ 17329: 00da1894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CLIENT_MIGRATE_INFO_EVENT │ │ │ │ 17330: 0029c0c8 336 FUNC GLOBAL DEFAULT 12 uint32_to_float32_scalbn │ │ │ │ 17331: 00da0484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_JOBS_EVENT │ │ │ │ 17332: 00d96cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_EVENT │ │ │ │ 17333: 00dc73f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MISC_CB_DSTATE │ │ │ │ - 17334: 006a27f4 96 FUNC GLOBAL DEFAULT 12 helper_vrol_vx_w │ │ │ │ + 17334: 006a283c 96 FUNC GLOBAL DEFAULT 12 helper_vrol_vx_w │ │ │ │ 17335: 00cb751c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminb │ │ │ │ - 17336: 00754ad8 328 FUNC GLOBAL DEFAULT 12 clock_propagate │ │ │ │ + 17336: 00754b20 328 FUNC GLOBAL DEFAULT 12 clock_propagate │ │ │ │ 17337: 00d8ce50 188 OBJECT GLOBAL DEFAULT 24 hw_audio_trace_events │ │ │ │ 17338: 00c87cb8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_fdc_drive_type │ │ │ │ 17339: 00dc7b94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HUB_POWER_UP_DSTATE │ │ │ │ 17340: 00d9a140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ATTACH_SPEED_EVENT │ │ │ │ 17341: 00dc7c5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_START_DSTATE │ │ │ │ 17342: 00dc79fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_DATA_IN_DSTATE │ │ │ │ 17343: 00c81420 12 OBJECT GLOBAL DEFAULT 21 MigrationChannelType_lookup │ │ │ │ 17344: 00dc6b46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_IRQ_UPDATE_DSTATE │ │ │ │ 17345: 00dc67e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_LAT_B_DSTATE │ │ │ │ 17346: 00dc7474 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_HPM_IOCNTINH_CY_DSTATE │ │ │ │ - 17347: 0072e738 5000 FUNC GLOBAL DEFAULT 12 do_common_semihosting │ │ │ │ + 17347: 0072e780 5000 FUNC GLOBAL DEFAULT 12 do_common_semihosting │ │ │ │ 17348: 00d97f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_EJECTED_EVENT │ │ │ │ 17349: 00d9c500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REGION_ADD_SECTION_MERGE_EVENT │ │ │ │ - 17350: 009af058 84 FUNC GLOBAL DEFAULT 12 qemu_aio_get │ │ │ │ + 17350: 009af0a0 84 FUNC GLOBAL DEFAULT 12 qemu_aio_get │ │ │ │ 17351: 00d94988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_IOPORT_WRITE_EVENT │ │ │ │ 17352: 00d975d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_INIT_MSG_EVENT │ │ │ │ 17353: 00d8bd48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_BLOCK_SIZE_EVENT │ │ │ │ 17354: 00dc66fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_WRITE_DSTATE │ │ │ │ 17355: 00568008 48 FUNC GLOBAL DEFAULT 12 timer_put │ │ │ │ 17356: 0031e804 32 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_mx25l25635e │ │ │ │ 17357: 00d8a8f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_SOCK_CB_EVENT │ │ │ │ 17358: 002a1c54 284 FUNC GLOBAL DEFAULT 12 float32_log2 │ │ │ │ - 17359: 007220d4 20 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_range │ │ │ │ + 17359: 0072211c 20 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_range │ │ │ │ 17360: 0031e824 36 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_mx25l25635f │ │ │ │ - 17361: 008eb33c 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays_members │ │ │ │ + 17361: 008eb384 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays_members │ │ │ │ 17362: 00dc81c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUNSTATE_SET_DSTATE │ │ │ │ 17363: 00dc6888 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_CHECK_DSTATE │ │ │ │ 17364: 00dc6838 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_VBE_WRITE_DSTATE │ │ │ │ 17365: 00dc7794 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ERROR_DSTATE │ │ │ │ - 17366: 0098413c 96 FUNC GLOBAL DEFAULT 12 qstring_new │ │ │ │ + 17366: 00984184 96 FUNC GLOBAL DEFAULT 12 qstring_new │ │ │ │ 17367: 00dc6125 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_ui_c │ │ │ │ 17368: 00d8f378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPC_I2C_READ_EVENT │ │ │ │ 17369: 00d94ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQHEAD_EVENT │ │ │ │ 17370: 00533048 8 FUNC GLOBAL DEFAULT 12 cryptodev_backend_is_ready │ │ │ │ 17371: 00dc75a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DMA_READ_ERROR_DSTATE │ │ │ │ 17372: 00dc60e3 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_job_c │ │ │ │ 17373: 005f976c 112 FUNC GLOBAL DEFAULT 12 helper_vsse32_v │ │ │ │ @@ -17380,34 +17380,34 @@ │ │ │ │ 17376: 00cbdf38 62 OBJECT GLOBAL DEFAULT 24 WC_FULL_CONFIG_STRING │ │ │ │ 17377: 00d8fa94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CD_READ_SECTOR_CB_EVENT │ │ │ │ 17378: 00d90838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_PRIO_EVENT │ │ │ │ 17379: 00d91c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_READ_EVENT │ │ │ │ 17380: 00dc6250 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_DATA_DSTATE │ │ │ │ 17381: 00d95414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_APPEND_NOT_AT_START_EVENT │ │ │ │ 17382: 00dc85fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ANNOUNCE_SELF_DSTATE │ │ │ │ - 17383: 007dde80 464 FUNC GLOBAL DEFAULT 12 qmp_block_job_finalize │ │ │ │ + 17383: 007ddec8 464 FUNC GLOBAL DEFAULT 12 qmp_block_job_finalize │ │ │ │ 17384: 0033831c 124 FUNC GLOBAL DEFAULT 12 machine_consume_memdev │ │ │ │ - 17385: 007a3a14 236 FUNC GLOBAL DEFAULT 12 qemu_put_byte │ │ │ │ - 17386: 00757cbc 80 FUNC GLOBAL DEFAULT 12 object_dynamic_cast │ │ │ │ - 17387: 008e5420 412 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS_members │ │ │ │ - 17388: 00813cf8 176 FUNC GLOBAL DEFAULT 12 bdrv_is_root_node │ │ │ │ + 17385: 007a3a5c 236 FUNC GLOBAL DEFAULT 12 qemu_put_byte │ │ │ │ + 17386: 00757d04 80 FUNC GLOBAL DEFAULT 12 object_dynamic_cast │ │ │ │ + 17387: 008e5468 412 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS_members │ │ │ │ + 17388: 00813d40 176 FUNC GLOBAL DEFAULT 12 bdrv_is_root_node │ │ │ │ 17389: 00d91308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_CLEAR_EVENT │ │ │ │ 17390: 00da1b80 4 OBJECT GLOBAL DEFAULT 24 qemu_mutex_trylock_func │ │ │ │ 17391: 00cecc20 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmnor_mm │ │ │ │ 17392: 00dc63be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_BLOCK_STATUS_PAYLOAD_COMPLIANCE_DSTATE │ │ │ │ - 17393: 006e734c 208 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_mr │ │ │ │ + 17393: 006e7394 208 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_mr │ │ │ │ 17394: 00dc8400 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_CLEAR_DSTATE │ │ │ │ 17395: 006033f0 664 FUNC GLOBAL DEFAULT 12 helper_vsxei64_32_v │ │ │ │ 17396: 00ced6f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vxor_vx_b │ │ │ │ 17397: 00ced568 132 OBJECT GLOBAL DEFAULT 24 helper_info_vxor_vx_d │ │ │ │ 17398: 00d84488 20 OBJECT GLOBAL DEFAULT 24 nettle_rsa │ │ │ │ 17399: 002f7db4 400 FUNC GLOBAL DEFAULT 12 v9fs_co_readlink │ │ │ │ - 17400: 008fba18 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommon │ │ │ │ + 17400: 008fba60 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommon │ │ │ │ 17401: 00ced670 132 OBJECT GLOBAL DEFAULT 24 helper_info_vxor_vx_h │ │ │ │ - 17402: 0096a230 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayEGLHeadless │ │ │ │ + 17402: 0096a278 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayEGLHeadless │ │ │ │ 17403: 00dc8676 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_YANK_DSTATE │ │ │ │ 17404: 002f81ec 292 FUNC GLOBAL DEFAULT 12 v9fs_co_utimensat │ │ │ │ 17405: 002a9584 184 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd8 │ │ │ │ 17406: 00dc7be6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_PID_DSTATE │ │ │ │ 17407: 00dc861a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_PROPERTIES_DSTATE │ │ │ │ 17408: 00dc6b74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPI_DSTATE │ │ │ │ 17409: 00d8b384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_WRITE_EVENT │ │ │ │ @@ -17421,214 +17421,214 @@ │ │ │ │ 17417: 004271b0 756 FUNC GLOBAL DEFAULT 12 shpc_init │ │ │ │ 17418: 005aa9d8 460 FUNC GLOBAL DEFAULT 12 replay_put_dword │ │ │ │ 17419: 00d9d440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_NHP_RANGE_EVENT │ │ │ │ 17420: 00d9cf10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_PROGRESSION_EVENT │ │ │ │ 17421: 00dc8c5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_ENTRY_DSTATE │ │ │ │ 17422: 00dc64ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_STARTUP_TPM_RESUME_DSTATE │ │ │ │ 17423: 00512b50 564 FUNC GLOBAL DEFAULT 12 qmp_balloon │ │ │ │ - 17424: 009b5824 872 FUNC GLOBAL DEFAULT 12 qemu_clock_get_ns │ │ │ │ + 17424: 009b586c 872 FUNC GLOBAL DEFAULT 12 qemu_clock_get_ns │ │ │ │ 17425: 00295624 280 FUNC GLOBAL DEFAULT 12 float64_to_int16_round_to_zero │ │ │ │ - 17426: 00935488 424 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo_members │ │ │ │ - 17427: 00706e0c 256 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_ptr │ │ │ │ + 17426: 009354d0 424 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo_members │ │ │ │ + 17427: 00706e54 256 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_ptr │ │ │ │ 17428: 00d9f600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_END_EVENT │ │ │ │ 17429: 00d9f5d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_END_EVENT │ │ │ │ 17430: 002ff078 1116 FUNC GLOBAL DEFAULT 12 aml_touuid │ │ │ │ 17431: 00d942d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IP_ID_EVENT │ │ │ │ 17432: 00dc8546 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CURRENT_MACHINE_DSTATE │ │ │ │ 17433: 0029a650 400 FUNC GLOBAL DEFAULT 12 int64_to_float64_scalbn │ │ │ │ 17434: 00c87d30 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_blocksize │ │ │ │ - 17435: 008ac65c 536 FUNC GLOBAL DEFAULT 12 bdrv_refresh_total_sectors │ │ │ │ - 17436: 007e4f94 84 FUNC GLOBAL DEFAULT 12 bdrv_min_mem_align │ │ │ │ - 17437: 008edbb4 1072 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_sync │ │ │ │ - 17438: 00917dd0 332 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays │ │ │ │ + 17435: 008ac6a4 536 FUNC GLOBAL DEFAULT 12 bdrv_refresh_total_sectors │ │ │ │ + 17436: 007e4fdc 84 FUNC GLOBAL DEFAULT 12 bdrv_min_mem_align │ │ │ │ + 17437: 008edbfc 1072 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_sync │ │ │ │ + 17438: 00917e18 332 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays │ │ │ │ 17439: 00dc71dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_DSTATE │ │ │ │ 17440: 00d9e52c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_UDP_MISCOMPARE_EVENT │ │ │ │ - 17441: 00743c04 412 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchw_le_mmu │ │ │ │ + 17441: 00743c4c 412 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchw_le_mmu │ │ │ │ 17442: 00dc61d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_CLOSE_DSTATE │ │ │ │ 17443: 00cb16c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq8 │ │ │ │ 17444: 00d9623c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_MRIF_NOTIFICATION_EVENT │ │ │ │ - 17445: 008cd078 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRaw │ │ │ │ + 17445: 008cd0c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRaw │ │ │ │ 17446: 00d99be0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_EVENT │ │ │ │ - 17447: 0099d288 88 FUNC GLOBAL DEFAULT 12 qemu_config_do_parse │ │ │ │ + 17447: 0099d2d0 88 FUNC GLOBAL DEFAULT 12 qemu_config_do_parse │ │ │ │ 17448: 00dc7754 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SWITCH_DSTATE │ │ │ │ - 17449: 008fc3cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVCWrapper │ │ │ │ - 17450: 00719fc8 1504 FUNC GLOBAL DEFAULT 12 address_space_map │ │ │ │ + 17449: 008fc414 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVCWrapper │ │ │ │ + 17450: 0071a010 1504 FUNC GLOBAL DEFAULT 12 address_space_map │ │ │ │ 17451: 00cb9bac 20 OBJECT GLOBAL DEFAULT 24 passthrough_user_xattr │ │ │ │ 17452: 00c814a4 12 OBJECT GLOBAL DEFAULT 21 COLOMessage_lookup │ │ │ │ - 17453: 008f8014 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase │ │ │ │ + 17453: 008f805c 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase │ │ │ │ 17454: 00cb44a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd8 │ │ │ │ 17455: 00dc6dfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_READ_DSTATE │ │ │ │ 17456: 00d8ab68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PRW_BUFFERED_EVENT │ │ │ │ 17457: 002ac324 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_store │ │ │ │ 17458: 00dc686e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_COMPLETE_DSTATE │ │ │ │ 17459: 00dc86ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHANGE_VNC_PASSWORD_DSTATE │ │ │ │ 17460: 00dc731e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZASL_DSTATE │ │ │ │ - 17461: 00983b5c 140 FUNC GLOBAL DEFAULT 12 qnum_get_int │ │ │ │ + 17461: 00983ba4 140 FUNC GLOBAL DEFAULT 12 qnum_get_int │ │ │ │ 17462: 0051a02c 104 FUNC GLOBAL DEFAULT 12 dma_blk_read │ │ │ │ 17463: 002f9624 4 FUNC GLOBAL DEFAULT 12 qemu_mknodat │ │ │ │ 17464: 00373628 128 FUNC GLOBAL DEFAULT 12 virtio_object_type │ │ │ │ 17465: 005b0944 152 FUNC GLOBAL DEFAULT 12 accel_setup_post │ │ │ │ - 17466: 00765930 12 FUNC GLOBAL DEFAULT 12 gdb_qemu_exit │ │ │ │ - 17467: 008ccce0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRbd │ │ │ │ - 17468: 009c0fb8 20 FUNC GLOBAL DEFAULT 12 readline_set_completion_index │ │ │ │ + 17466: 00765978 12 FUNC GLOBAL DEFAULT 12 gdb_qemu_exit │ │ │ │ + 17467: 008ccd28 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRbd │ │ │ │ + 17468: 009c1000 20 FUNC GLOBAL DEFAULT 12 readline_set_completion_index │ │ │ │ 17469: 00d93688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_IRQ_EVENT │ │ │ │ - 17470: 009aa264 800 FUNC GLOBAL DEFAULT 12 resv_region_list_insert │ │ │ │ + 17470: 009aa2ac 800 FUNC GLOBAL DEFAULT 12 resv_region_list_insert │ │ │ │ 17471: 00d9febc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_RESIZE_EVENT │ │ │ │ - 17472: 0075b7c0 156 FUNC GLOBAL DEFAULT 12 object_new_with_props │ │ │ │ + 17472: 0075b808 156 FUNC GLOBAL DEFAULT 12 object_new_with_props │ │ │ │ 17473: 00dc7a4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_CONFIG_DSTATE │ │ │ │ 17474: 00491530 12 FUNC GLOBAL DEFAULT 12 usb_packet_init │ │ │ │ 17475: 0033ed30 264 FUNC GLOBAL DEFAULT 12 qdev_set_nic_properties │ │ │ │ 17476: 0039d284 100 FUNC GLOBAL DEFAULT 12 ne2000_setup_io │ │ │ │ - 17477: 00934964 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_human_monitor_command_arg_members │ │ │ │ + 17477: 009349ac 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_human_monitor_command_arg_members │ │ │ │ 17478: 00d94b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LANCE_MEM_READW_EVENT │ │ │ │ 17479: 00d93868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_XSUM_STUFF_EVENT │ │ │ │ - 17480: 0075b61c 420 FUNC GLOBAL DEFAULT 12 object_new_with_propv │ │ │ │ + 17480: 0075b664 420 FUNC GLOBAL DEFAULT 12 object_new_with_propv │ │ │ │ 17481: 00d93558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_TX_BD_BUSY_EVENT │ │ │ │ - 17482: 0072dfdc 88 FUNC GLOBAL DEFAULT 12 uaccess_unlock_user │ │ │ │ + 17482: 0072e024 88 FUNC GLOBAL DEFAULT 12 uaccess_unlock_user │ │ │ │ 17483: 00da238c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_RESIZE_EVENT │ │ │ │ - 17484: 0070d3c0 24 FUNC GLOBAL DEFAULT 12 memory_region_clear_coalescing │ │ │ │ + 17484: 0070d408 24 FUNC GLOBAL DEFAULT 12 memory_region_clear_coalescing │ │ │ │ 17485: 00dc68d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_FLUSH_DSTATE │ │ │ │ 17486: 005b722c 476 FUNC GLOBAL DEFAULT 12 mseccfg_csr_write │ │ │ │ - 17487: 007ef9cc 236 FUNC GLOBAL DEFAULT 12 bdrv_reopen_set_read_only │ │ │ │ - 17488: 0094c18c 372 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags │ │ │ │ + 17487: 007efa14 236 FUNC GLOBAL DEFAULT 12 bdrv_reopen_set_read_only │ │ │ │ + 17488: 0094c1d4 372 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags │ │ │ │ 17489: 003ca8f4 1172 FUNC GLOBAL DEFAULT 12 igb_core_write │ │ │ │ 17490: 00d93a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RESET_EVENT │ │ │ │ 17491: 00305138 4 FUNC GLOBAL DEFAULT 12 acpi_memory_ospm_status │ │ │ │ 17492: 00dc7fe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_REGISTER_ODP_MR_DSTATE │ │ │ │ 17493: 0029971c 356 FUNC GLOBAL DEFAULT 12 int64_to_float16_scalbn │ │ │ │ - 17494: 00722274 24 FUNC GLOBAL DEFAULT 12 precopy_add_notifier │ │ │ │ - 17495: 00744c18 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_be │ │ │ │ + 17494: 007222bc 24 FUNC GLOBAL DEFAULT 12 precopy_add_notifier │ │ │ │ + 17495: 00744c60 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_be │ │ │ │ 17496: 00d8bcb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SEND_REQUEST_EVENT │ │ │ │ - 17497: 007b0930 284 FUNC GLOBAL DEFAULT 12 qio_channel_preadv │ │ │ │ + 17497: 007b0978 284 FUNC GLOBAL DEFAULT 12 qio_channel_preadv │ │ │ │ 17498: 00cf8b6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_wv_b │ │ │ │ 17499: 00d9b708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_WRITE_EVENT │ │ │ │ 17500: 00d8e6e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DPCD_READ_EVENT │ │ │ │ - 17501: 0098b934 124 FUNC GLOBAL DEFAULT 12 qemu_accept │ │ │ │ - 17502: 007352b0 272 FUNC GLOBAL DEFAULT 12 cpu_io_recompile │ │ │ │ - 17503: 0082cf08 476 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_from │ │ │ │ + 17501: 0098b97c 124 FUNC GLOBAL DEFAULT 12 qemu_accept │ │ │ │ + 17502: 007352f8 272 FUNC GLOBAL DEFAULT 12 cpu_io_recompile │ │ │ │ + 17503: 0082cf50 476 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_from │ │ │ │ 17504: 00dc8bc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_STR_DSTATE │ │ │ │ - 17505: 0095b41c 316 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo │ │ │ │ + 17505: 0095b464 316 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo │ │ │ │ 17506: 00dc7064 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_DSTATE │ │ │ │ 17507: 00d8bd18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_READONLY_EVENT │ │ │ │ 17508: 00dc6bb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_NMIAR1_READ_DSTATE │ │ │ │ 17509: 00cf8ae8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_wv_h │ │ │ │ 17510: 00d9dcf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_EVENT │ │ │ │ 17511: 00dc8404 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_REMOVE_DSTATE │ │ │ │ - 17512: 00813da8 112 FUNC GLOBAL DEFAULT 12 blk_legacy_dinfo │ │ │ │ + 17512: 00813df0 112 FUNC GLOBAL DEFAULT 12 blk_legacy_dinfo │ │ │ │ 17513: 00d9dad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_EVENT │ │ │ │ - 17514: 008ca8f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Wrapper │ │ │ │ + 17514: 008ca938 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Wrapper │ │ │ │ 17515: 00dc8656 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRACE_EVENT_GET_STATE_DSTATE │ │ │ │ 17516: 002a61c0 164 FUNC GLOBAL DEFAULT 12 helper_gvec_sar16i │ │ │ │ 17517: 00d9b358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_POPULATE_INTERRUPTS_EVENT │ │ │ │ 17518: 00dc74c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_WRITE_SAME_DSTATE │ │ │ │ 17519: 00dc6b98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_READ_DSTATE │ │ │ │ 17520: 00da2b4c 4 OBJECT GLOBAL DEFAULT 25 using_dbus_display │ │ │ │ 17521: 00dc80a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_ERROR_DSTATE │ │ │ │ - 17522: 0076242c 128 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_init │ │ │ │ + 17522: 00762474 128 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_init │ │ │ │ 17523: 00d02388 132 OBJECT GLOBAL DEFAULT 24 helper_info_unzip │ │ │ │ 17524: 00dc7a7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FSZREG_READ_DSTATE │ │ │ │ 17525: 00d8b0c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_YIELD_IN_FLIGHT_EVENT │ │ │ │ 17526: 005d923c 236 FUNC GLOBAL DEFAULT 12 riscv_cpu_get_name │ │ │ │ 17527: 00dc6d88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_RESET_DSTATE │ │ │ │ 17528: 00d9b948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_READ_CONFIG_EVENT │ │ │ │ 17529: 00cb2be4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqv │ │ │ │ 17530: 00572808 124 FUNC GLOBAL DEFAULT 12 qmp_xen_set_replication │ │ │ │ 17531: 00dc6a90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_WRITE_DATA_DSTATE │ │ │ │ - 17532: 009838d8 128 FUNC GLOBAL DEFAULT 12 qnull_unref │ │ │ │ - 17533: 009394b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevUserOptions │ │ │ │ + 17532: 00983920 128 FUNC GLOBAL DEFAULT 12 qnull_unref │ │ │ │ + 17533: 00939500 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevUserOptions │ │ │ │ 17534: 00cf8a64 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_wv_w │ │ │ │ 17535: 00d95a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AIO_COPY_IN_CB_EVENT │ │ │ │ 17536: 00d9d080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_FINISH_EVENT │ │ │ │ 17537: 00dc69c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BUSY_DSTATE │ │ │ │ 17538: 00dc62ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COMMIT_ONE_ITERATION_DSTATE │ │ │ │ 17539: 002a6d18 172 FUNC GLOBAL DEFAULT 12 helper_gvec_sar16v │ │ │ │ - 17540: 00744880 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_be │ │ │ │ + 17540: 007448c8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_be │ │ │ │ 17541: 00dc6314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_RECV_EOF_DSTATE │ │ │ │ 17542: 003270a8 428 FUNC GLOBAL DEFAULT 12 htif_symbol_callback │ │ │ │ 17543: 00cb6730 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchw_be │ │ │ │ 17544: 00da0d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_CONTINUE_EVENT │ │ │ │ - 17545: 007dfb94 184 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_remove │ │ │ │ - 17546: 007187b8 112 FUNC GLOBAL DEFAULT 12 memory_access_size │ │ │ │ + 17545: 007dfbdc 184 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_remove │ │ │ │ + 17546: 00718800 112 FUNC GLOBAL DEFAULT 12 memory_access_size │ │ │ │ 17547: 00d9b818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_RESET_PM_EVENT │ │ │ │ 17548: 00d976a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSIX_RAISE_EVENT │ │ │ │ - 17549: 006e7758 180 FUNC GLOBAL DEFAULT 12 virtio_queue_update_rings │ │ │ │ + 17549: 006e77a0 180 FUNC GLOBAL DEFAULT 12 virtio_queue_update_rings │ │ │ │ 17550: 00dc6914 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XILINX_AXIDMA_LOADING_DESC_FAIL_DSTATE │ │ │ │ 17551: 0033bc88 184 FUNC GLOBAL DEFAULT 12 qdev_get_fw_dev_path │ │ │ │ 17552: 00d90788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SYSREG_READ_EVENT │ │ │ │ - 17553: 00798d4c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shri │ │ │ │ + 17553: 00798d94 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shri │ │ │ │ 17554: 00dc6952 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_SET_IRQ_RAISE_DSTATE │ │ │ │ - 17555: 007da99c 4264 FUNC GLOBAL DEFAULT 12 qmp_transaction │ │ │ │ + 17555: 007da9e4 4264 FUNC GLOBAL DEFAULT 12 qmp_transaction │ │ │ │ 17556: 00dc7044 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_CHECK_DSTATE │ │ │ │ - 17557: 0095e510 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions │ │ │ │ - 17558: 00731e78 1016 FUNC GLOBAL DEFAULT 12 cpu_exec_step_atomic │ │ │ │ + 17557: 0095e558 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions │ │ │ │ + 17558: 00731ec0 1016 FUNC GLOBAL DEFAULT 12 cpu_exec_step_atomic │ │ │ │ 17559: 00dc77ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_READ_DSTATE │ │ │ │ 17560: 00d8e898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_CLIENT_CAPABILITIES_UNSUPPORTED_BY_REVISION_EVENT │ │ │ │ 17561: 00cb24ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar16i │ │ │ │ 17562: 00d8d884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDC_IOPORT_READ_EVENT │ │ │ │ 17563: 00d97c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSED_EVENT │ │ │ │ 17564: 00dc7912 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_CQ_SQ_NOT_DELETED_DSTATE │ │ │ │ 17565: 00cdfff0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlm_v │ │ │ │ - 17566: 007991b8 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrs │ │ │ │ + 17566: 00799200 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrs │ │ │ │ 17567: 00dc6200 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_RESTART_COROUTINE_DSTATE │ │ │ │ 17568: 002ac300 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_size_shift │ │ │ │ - 17569: 007993ac 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrv │ │ │ │ + 17569: 007993f4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrv │ │ │ │ 17570: 00d927cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFSR_EVENT │ │ │ │ - 17571: 009b5538 440 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate_ns │ │ │ │ + 17571: 009b5580 440 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate_ns │ │ │ │ 17572: 00d8e9a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_MONITORS_CONFIG_EVENT │ │ │ │ 17573: 00dc85d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ADD_FD_DSTATE │ │ │ │ 17574: 00dc7e0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_DEV_VRING_BASE_DSTATE │ │ │ │ 17575: 00dc7bd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_REMOTE_WAKEUP_DSTATE │ │ │ │ - 17576: 008ea7d4 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_PENDING_arg_members │ │ │ │ + 17576: 008ea81c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_PENDING_arg_members │ │ │ │ 17577: 00d8cba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_RMV_READ_EVENT │ │ │ │ - 17578: 0095d3ec 128 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions_members │ │ │ │ + 17578: 0095d434 128 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions_members │ │ │ │ 17579: 00d93308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_TX_DESC_DATA_EVENT │ │ │ │ 17580: 00642610 388 FUNC GLOBAL DEFAULT 12 helper_vsext_vf4_d │ │ │ │ - 17581: 00719e2c 136 FUNC GLOBAL DEFAULT 12 address_space_unregister_map_client │ │ │ │ + 17581: 00719e74 136 FUNC GLOBAL DEFAULT 12 address_space_unregister_map_client │ │ │ │ 17582: 00cb1c6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar16v │ │ │ │ 17583: 00dc68ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_WRITE_VGA_DSTATE │ │ │ │ 17584: 00d8ecb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_RES_DETACH_EVENT │ │ │ │ 17585: 00da0f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COMMAND_LINE_OPTIONS_EVENT │ │ │ │ 17586: 00cf64c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmul_vv_h │ │ │ │ - 17587: 00745cfc 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orl_le_mmu │ │ │ │ + 17587: 00745d44 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orl_le_mmu │ │ │ │ 17588: 00d98c00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_USER_EVENT │ │ │ │ 17589: 00da09c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CURRENT_MACHINE_EVENT │ │ │ │ - 17590: 00926628 1276 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo_members │ │ │ │ - 17591: 009be904 324 FUNC GLOBAL DEFAULT 12 gpa_tree_insert │ │ │ │ + 17590: 00926670 1276 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo_members │ │ │ │ + 17591: 009be94c 324 FUNC GLOBAL DEFAULT 12 gpa_tree_insert │ │ │ │ 17592: 00d9c340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_EVENT │ │ │ │ - 17593: 00945678 92 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties_members │ │ │ │ + 17593: 009456c0 92 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties_members │ │ │ │ 17594: 005e9f58 80 FUNC GLOBAL DEFAULT 12 helper_fcvt_s_lu │ │ │ │ - 17595: 008cc7d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefList │ │ │ │ + 17595: 008cc820 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefList │ │ │ │ 17596: 00c803bc 980 OBJECT GLOBAL DEFAULT 21 qemu_modinfo │ │ │ │ 17597: 00d97984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_READ_OVERFLOW_EVENT │ │ │ │ 17598: 00dc73fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ADMIN_CMD_DSTATE │ │ │ │ 17599: 00d91078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_TRIGGER_IRQ_EVENT │ │ │ │ 17600: 002aff80 436 FUNC GLOBAL DEFAULT 12 qemu_clipboard_reset_serial │ │ │ │ - 17601: 009719d4 336 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions_members │ │ │ │ + 17601: 00971a1c 336 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions_members │ │ │ │ 17602: 00d9f2f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_REFRESH_EVENT │ │ │ │ 17603: 00d99198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_WRITE_RSP_UPIU_EVENT │ │ │ │ - 17604: 008cd18c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCbw │ │ │ │ + 17604: 008cd1d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCbw │ │ │ │ 17605: 00dc71c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_CAN_RECV_DISABLED_DSTATE │ │ │ │ 17606: 002fc604 120 FUNC GLOBAL DEFAULT 12 aml_break │ │ │ │ 17607: 002abd14 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_init_cb │ │ │ │ 17608: 00d91d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_DEVICE_WRITE_EVENT │ │ │ │ 17609: 00305d00 8 FUNC GLOBAL DEFAULT 12 acpi_ghes_memory_errors │ │ │ │ 17610: 00dc7788 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ADMA_TRANSFER_COMPLETED_DSTATE │ │ │ │ 17611: 00ce0ee4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvt_x_f_v_h │ │ │ │ 17612: 00dc84a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_DRAM_EVENT_DSTATE │ │ │ │ 17613: 00dc8508 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_HV_BALLOON_STATUS_REPORT_DSTATE │ │ │ │ 17614: 00d8fbc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_SECTOR_READ_EVENT │ │ │ │ - 17615: 0081762c 24 FUNC GLOBAL DEFAULT 12 blk_get_aio_context │ │ │ │ + 17615: 00817674 24 FUNC GLOBAL DEFAULT 12 blk_get_aio_context │ │ │ │ 17616: 00cf643c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmul_vv_w │ │ │ │ 17617: 006424a4 364 FUNC GLOBAL DEFAULT 12 helper_vsext_vf4_w │ │ │ │ 17618: 00d95e60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SRIOV_CONFIG_WRITE_EVENT │ │ │ │ - 17619: 008c57e8 244 FUNC GLOBAL DEFAULT 12 visit_type_uint64List │ │ │ │ + 17619: 008c5830 244 FUNC GLOBAL DEFAULT 12 visit_type_uint64List │ │ │ │ 17620: 00dc83f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_DSTATE │ │ │ │ - 17621: 00938f00 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_command_line_options │ │ │ │ + 17621: 00938f48 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_command_line_options │ │ │ │ 17622: 0051523c 224 FUNC GLOBAL DEFAULT 12 resume_all_vcpus │ │ │ │ - 17623: 007bdc70 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_int │ │ │ │ + 17623: 007bdcb8 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_int │ │ │ │ 17624: 005eca08 340 FUNC GLOBAL DEFAULT 12 riscv_raise_exception │ │ │ │ 17625: 00cea574 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjx_vv_d │ │ │ │ 17626: 00d99178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_UTRL_SLOT_ERROR_EVENT │ │ │ │ 17627: 00dc74d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_16_DSTATE │ │ │ │ 17628: 00d8ed38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_BACK_DETACH_EVENT │ │ │ │ 17629: 00cea67c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjx_vv_h │ │ │ │ 17630: 00dc8516 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_HOTPLUGGABLE_CPUS_DSTATE │ │ │ │ @@ -17636,359 +17636,359 @@ │ │ │ │ 17632: 00da1ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_NUMBER_EVENT │ │ │ │ 17633: 00d9d3c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_EVENT │ │ │ │ 17634: 003aa9a8 104 FUNC GLOBAL DEFAULT 12 net_tx_pkt_get_packet_type │ │ │ │ 17635: 00dc71da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_TCP_DSTATE │ │ │ │ 17636: 00dc6238 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_SUBMIT_COMMAND_DSTATE │ │ │ │ 17637: 00630f18 596 FUNC GLOBAL DEFAULT 12 helper_vmfeq_vf_d │ │ │ │ 17638: 003ad810 124 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_ip_id │ │ │ │ - 17639: 0095ad08 92 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfoList │ │ │ │ + 17639: 0095ad50 92 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfoList │ │ │ │ 17640: 00630a08 652 FUNC GLOBAL DEFAULT 12 helper_vmfeq_vf_h │ │ │ │ 17641: 00329210 148 FUNC GLOBAL DEFAULT 12 ptimer_set_limit │ │ │ │ 17642: 00d928dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SID_WRITE_EVENT │ │ │ │ 17643: 002aeef4 188 FUNC GLOBAL DEFAULT 12 hmp_object_add │ │ │ │ 17644: 00cea5f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjx_vv_w │ │ │ │ 17645: 00cb6c58 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxw_be │ │ │ │ 17646: 005fe188 1880 FUNC GLOBAL DEFAULT 12 helper_vsm_v │ │ │ │ 17647: 005b0c0c 332 FUNC GLOBAL DEFAULT 12 accel_ioctl_inhibit_begin │ │ │ │ - 17648: 00717d48 84 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_ptr │ │ │ │ + 17648: 00717d90 84 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_ptr │ │ │ │ 17649: 005136e4 448 FUNC GLOBAL DEFAULT 12 get_boot_devices_list │ │ │ │ 17650: 00d99fb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_HOLD_EVENT │ │ │ │ - 17651: 0098b2bc 72 FUNC GLOBAL DEFAULT 12 qemu_madvise │ │ │ │ + 17651: 0098b304 72 FUNC GLOBAL DEFAULT 12 qemu_madvise │ │ │ │ 17652: 00dc6a86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_RESET_KEYBOARD_DSTATE │ │ │ │ 17653: 00d9b198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_REALIZE_EVENT │ │ │ │ 17654: 00504520 180 FUNC GLOBAL DEFAULT 12 st_rate_frames_out │ │ │ │ 17655: 00dc7b9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_UNALIGNED_DSTATE │ │ │ │ - 17656: 00929314 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_COLO_EXIT_arg_members │ │ │ │ + 17656: 0092935c 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_COLO_EXIT_arg_members │ │ │ │ 17657: 00630c94 644 FUNC GLOBAL DEFAULT 12 helper_vmfeq_vf_w │ │ │ │ - 17658: 00798120 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ussub │ │ │ │ - 17659: 008cc2d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcow2Encryption │ │ │ │ - 17660: 007f5398 48 FUNC GLOBAL DEFAULT 12 bdrv_backing_chain_next │ │ │ │ + 17658: 00798168 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ussub │ │ │ │ + 17659: 008cc318 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcow2Encryption │ │ │ │ + 17660: 007f53e0 48 FUNC GLOBAL DEFAULT 12 bdrv_backing_chain_next │ │ │ │ 17661: 00dc8558 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_LOAD_DSTATE │ │ │ │ - 17662: 0073f818 148 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_mmuidx_ra │ │ │ │ + 17662: 0073f860 148 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_mmuidx_ra │ │ │ │ 17663: 003a8a6c 380 FUNC GLOBAL DEFAULT 12 e1000x_restart_autoneg │ │ │ │ 17664: 00dc79fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_XFER_DSTATE │ │ │ │ 17665: 00605e14 600 FUNC GLOBAL DEFAULT 12 helper_vl8re8_v │ │ │ │ - 17666: 00925310 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationInfo │ │ │ │ - 17667: 008d725c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermission │ │ │ │ + 17666: 00925358 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationInfo │ │ │ │ + 17667: 008d72a4 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermission │ │ │ │ 17668: 00d9d8f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PRECOPY_COMPLETE_EVENT │ │ │ │ 17669: 00dc8340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_SOURCE_DSTATE │ │ │ │ 17670: 00d8b8a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_EXIT_EVENT │ │ │ │ - 17671: 00816414 148 FUNC GLOBAL DEFAULT 12 blk_co_preadv │ │ │ │ + 17671: 0081645c 148 FUNC GLOBAL DEFAULT 12 blk_co_preadv │ │ │ │ 17672: 0027fc94 208 FUNC GLOBAL DEFAULT 12 float128_sub │ │ │ │ 17673: 00d971b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_RSTATN_EVENT │ │ │ │ 17674: 00d98ca0 136 OBJECT GLOBAL DEFAULT 24 hw_tpm_trace_events │ │ │ │ 17675: 004cdd68 1228 FUNC GLOBAL DEFAULT 12 vfio_region_mmap │ │ │ │ - 17676: 008c5600 244 FUNC GLOBAL DEFAULT 12 visit_type_uint16List │ │ │ │ + 17676: 008c5648 244 FUNC GLOBAL DEFAULT 12 visit_type_uint16List │ │ │ │ 17677: 00d8a130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_USAGE_EVENT │ │ │ │ 17678: 00d9c170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_IOVA_RANGE_EVENT │ │ │ │ - 17679: 008f9810 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo │ │ │ │ + 17679: 008f9858 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo │ │ │ │ 17680: 00d9d280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_THREAD_EXIT_EVENT │ │ │ │ 17681: 00dc620c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_READ_REPLY_ENTRY_FAIL_DSTATE │ │ │ │ - 17682: 007b5948 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_sign │ │ │ │ + 17682: 007b5990 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_sign │ │ │ │ 17683: 00dc69f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_UNMAP_FIS_ADDRESS_NULL_DSTATE │ │ │ │ 17684: 00ceb0cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredand_vs_b │ │ │ │ 17685: 0055e830 180 FUNC GLOBAL DEFAULT 12 migrate_params_init │ │ │ │ 17686: 00cb7180 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminw_be │ │ │ │ 17687: 0061eab4 96 FUNC GLOBAL DEFAULT 12 helper_vsmul_vv_b │ │ │ │ 17688: 00ceaf40 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredand_vs_d │ │ │ │ - 17689: 00925480 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAlias │ │ │ │ + 17689: 009254c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAlias │ │ │ │ 17690: 00dc6594 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_EJECTING_CPU_DSTATE │ │ │ │ 17691: 00dc6642 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_TRANSFER_DSTATE │ │ │ │ 17692: 0061ebd4 96 FUNC GLOBAL DEFAULT 12 helper_vsmul_vv_d │ │ │ │ 17693: 00dc74b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_MODE_SELECT_PAGE_TRUNCATED_DSTATE │ │ │ │ 17694: 0055c580 276 FUNC GLOBAL DEFAULT 12 multifd_queue_page │ │ │ │ 17695: 00ceb048 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredand_vs_h │ │ │ │ 17696: 0061eb14 96 FUNC GLOBAL DEFAULT 12 helper_vsmul_vv_h │ │ │ │ - 17697: 006a56c0 116 FUNC GLOBAL DEFAULT 12 helper_egs_check │ │ │ │ + 17697: 006a5708 116 FUNC GLOBAL DEFAULT 12 helper_egs_check │ │ │ │ 17698: 002baf68 116 FUNC GLOBAL DEFAULT 12 qemu_pixman_mirror_create │ │ │ │ 17699: 00330ea4 44 FUNC GLOBAL DEFAULT 12 rom_set_order_override │ │ │ │ 17700: 00d96e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_PHASE_INTERRUPT_EVENT │ │ │ │ 17701: 003401fc 620 FUNC GLOBAL DEFAULT 12 sysbus_create_varargs │ │ │ │ 17702: 00dc792a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_INVALID_TRANS_CODE_DSTATE │ │ │ │ 17703: 00d8cbd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_FEATURES_READ_EVENT │ │ │ │ 17704: 00cb6d60 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxb │ │ │ │ - 17705: 008075b0 1240 FUNC GLOBAL DEFAULT 12 nbd_receive_export_list │ │ │ │ + 17705: 008075f8 1240 FUNC GLOBAL DEFAULT 12 nbd_receive_export_list │ │ │ │ 17706: 00d9f5a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_END_EVENT │ │ │ │ - 17707: 009d7b1c 344 FUNC GLOBAL DEFAULT 12 vduse_set_reconnect_log_file │ │ │ │ + 17707: 009d7b64 344 FUNC GLOBAL DEFAULT 12 vduse_set_reconnect_log_file │ │ │ │ 17708: 00d9a980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_BAD_OFFSET_EVENT │ │ │ │ 17709: 0041df08 624 FUNC GLOBAL DEFAULT 12 pci_find_bus_nr │ │ │ │ 17710: 00dc6f50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_MDIO_ACCESS_DSTATE │ │ │ │ 17711: 00dc755c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_COMMAND_COMPLETE_DSTATE │ │ │ │ 17712: 00dc61a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_BREAK_DSTATE │ │ │ │ 17713: 00ceafc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredand_vs_w │ │ │ │ 17714: 00dc6d68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_WRITE_DSTATE │ │ │ │ 17715: 00c80e0c 12 OBJECT GLOBAL DEFAULT 21 NetFilterDirection_lookup │ │ │ │ 17716: 0061eb74 96 FUNC GLOBAL DEFAULT 12 helper_vsmul_vv_w │ │ │ │ 17717: 00d93718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_DISABLE_EVENT │ │ │ │ 17718: 00d8efd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_IOMEM_WRITE_EVENT │ │ │ │ 17719: 0051bf4c 3596 FUNC GLOBAL DEFAULT 12 qdev_device_add_from_qdict │ │ │ │ 17720: 003bca0c 780 FUNC GLOBAL DEFAULT 12 e1000e_core_pci_realize │ │ │ │ - 17721: 0073e034 344 FUNC GLOBAL DEFAULT 12 tlb_set_page │ │ │ │ + 17721: 0073e07c 344 FUNC GLOBAL DEFAULT 12 tlb_set_page │ │ │ │ 17722: 00dc653c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_INVALID_REVISION_DSTATE │ │ │ │ 17723: 00d9bfd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_SETTING_IRQ_EVENT │ │ │ │ 17724: 00dc7aca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_ASYNC_DSTATE │ │ │ │ - 17725: 00969aa4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2 │ │ │ │ - 17726: 008fb8a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfo │ │ │ │ - 17727: 00992e14 72 FUNC GLOBAL DEFAULT 12 qemu_msync │ │ │ │ - 17728: 00933e5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NameInfo │ │ │ │ + 17725: 00969aec 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2 │ │ │ │ + 17726: 008fb8f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfo │ │ │ │ + 17727: 00992e5c 72 FUNC GLOBAL DEFAULT 12 qemu_msync │ │ │ │ + 17728: 00933ea4 92 FUNC GLOBAL DEFAULT 12 qapi_free_NameInfo │ │ │ │ 17729: 00d9e0d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_END_EVENT │ │ │ │ 17730: 0041b1d0 68 FUNC GLOBAL DEFAULT 12 pci_bus_irqs_cleanup │ │ │ │ 17731: 00dc750c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_STOP_DSTATE │ │ │ │ - 17732: 008d27f0 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo_members │ │ │ │ - 17733: 008ccf08 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttps │ │ │ │ + 17732: 008d2838 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo_members │ │ │ │ + 17733: 008ccf50 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttps │ │ │ │ 17734: 00d937f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_HASH_MATCH_EVENT │ │ │ │ 17735: 00dc6ea6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_DR_DSTATE │ │ │ │ - 17736: 009195a4 320 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties │ │ │ │ - 17737: 00904868 156 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple_members │ │ │ │ + 17736: 009195ec 320 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties │ │ │ │ + 17737: 009048b0 156 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple_members │ │ │ │ 17738: 00dc78f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY_SEIZED_DSTATE │ │ │ │ 17739: 0032ba94 152 FUNC GLOBAL DEFAULT 12 hotplug_handler_unplug_request │ │ │ │ 17740: 00dc718e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_STATUS_CHANGED_DSTATE │ │ │ │ 17741: 00dc86ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_S390X_CPU_POLARIZATION_DSTATE │ │ │ │ - 17742: 006e6c90 84 FUNC GLOBAL DEFAULT 12 virtio_queue_get_last_avail_idx │ │ │ │ + 17742: 006e6cd8 84 FUNC GLOBAL DEFAULT 12 virtio_queue_get_last_avail_idx │ │ │ │ 17743: 005afa30 2088 FUNC GLOBAL DEFAULT 12 hmp_info_stats │ │ │ │ 17744: 00dc63bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_REQUEST_DECODE_TYPE_DSTATE │ │ │ │ 17745: 00dc6dee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_SET_VCO_MULTIPLIER_DSTATE │ │ │ │ 17746: 00d9c66c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_RESET_EVENT │ │ │ │ 17747: 0042b2f0 428 FUNC GLOBAL DEFAULT 12 pcie_sync_bridge_lnk │ │ │ │ - 17748: 00900390 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper_members │ │ │ │ - 17749: 0077894c 8 FUNC GLOBAL DEFAULT 12 tcg_gen_call0 │ │ │ │ + 17748: 009003d8 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper_members │ │ │ │ + 17749: 00778994 8 FUNC GLOBAL DEFAULT 12 tcg_gen_call0 │ │ │ │ 17750: 00dc6196 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_UNKNOWN_DSTATE │ │ │ │ - 17751: 00778954 64 FUNC GLOBAL DEFAULT 12 tcg_gen_call1 │ │ │ │ + 17751: 0077899c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_call1 │ │ │ │ 17752: 00dc744e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_MEM_READ_DSTATE │ │ │ │ 17753: 00d97684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IRQ_LOWER_EVENT │ │ │ │ 17754: 00434894 140 FUNC GLOBAL DEFAULT 12 scsi_device_unit_attention_reported │ │ │ │ - 17755: 00778994 148 FUNC GLOBAL DEFAULT 12 tcg_gen_call2 │ │ │ │ + 17755: 007789dc 148 FUNC GLOBAL DEFAULT 12 tcg_gen_call2 │ │ │ │ 17756: 00296038 272 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16 │ │ │ │ 17757: 00dc79cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_DETACH_KERNEL_DSTATE │ │ │ │ - 17758: 00778a28 156 FUNC GLOBAL DEFAULT 12 tcg_gen_call3 │ │ │ │ - 17759: 00778ac4 164 FUNC GLOBAL DEFAULT 12 tcg_gen_call4 │ │ │ │ - 17760: 009157ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemorySizeConfiguration │ │ │ │ + 17758: 00778a70 156 FUNC GLOBAL DEFAULT 12 tcg_gen_call3 │ │ │ │ + 17759: 00778b0c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_call4 │ │ │ │ + 17760: 009157f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemorySizeConfiguration │ │ │ │ 17761: 00dc7e12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_LOG_BASE_DSTATE │ │ │ │ 17762: 00c7015c 48 OBJECT GLOBAL DEFAULT 21 tpm_tis_memory_ops │ │ │ │ - 17763: 00778b68 172 FUNC GLOBAL DEFAULT 12 tcg_gen_call5 │ │ │ │ + 17763: 00778bb0 172 FUNC GLOBAL DEFAULT 12 tcg_gen_call5 │ │ │ │ 17764: 00dc712a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L3_CSUM_VALIDATION_FAILED_DSTATE │ │ │ │ - 17765: 00778c14 180 FUNC GLOBAL DEFAULT 12 tcg_gen_call6 │ │ │ │ - 17766: 0077d828 20 FUNC GLOBAL DEFAULT 12 gen_set_label │ │ │ │ - 17767: 00911b24 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_pause_arg_members │ │ │ │ - 17768: 00778cc8 188 FUNC GLOBAL DEFAULT 12 tcg_gen_call7 │ │ │ │ + 17765: 00778c5c 180 FUNC GLOBAL DEFAULT 12 tcg_gen_call6 │ │ │ │ + 17766: 0077d870 20 FUNC GLOBAL DEFAULT 12 gen_set_label │ │ │ │ + 17767: 00911b6c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_pause_arg_members │ │ │ │ + 17768: 00778d10 188 FUNC GLOBAL DEFAULT 12 tcg_gen_call7 │ │ │ │ 17769: 0042cee4 628 FUNC GLOBAL DEFAULT 12 pcie_aer_write_config │ │ │ │ - 17770: 0077b17c 108 FUNC GLOBAL DEFAULT 12 tcg_op_insert_after │ │ │ │ + 17770: 0077b1c4 108 FUNC GLOBAL DEFAULT 12 tcg_op_insert_after │ │ │ │ 17771: 00d90858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_RECOMPUTE_STATE_EVENT │ │ │ │ 17772: 00562ccc 776 FUNC GLOBAL DEFAULT 12 postcopy_request_shared_page │ │ │ │ 17773: 0055c130 1104 FUNC GLOBAL DEFAULT 12 multifd_ram_unfill_packet │ │ │ │ 17774: 00d95934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_CSI_EVENT │ │ │ │ 17775: 0029c840 336 FUNC GLOBAL DEFAULT 12 uint32_to_float64_scalbn │ │ │ │ 17776: 0056bb48 176 FUNC GLOBAL DEFAULT 12 qemu_loadvm_start_load_thread │ │ │ │ - 17777: 00743db8 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_be_mmu │ │ │ │ - 17778: 0093d4bc 216 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rx_filter_arg_members │ │ │ │ + 17777: 00743e00 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_be_mmu │ │ │ │ + 17778: 0093d504 216 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rx_filter_arg_members │ │ │ │ 17779: 00dc8458 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_START_DSTATE │ │ │ │ - 17780: 00798cd4 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i32 │ │ │ │ + 17780: 00798d1c 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i32 │ │ │ │ 17781: 00dc61e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_RETURN_DSTATE │ │ │ │ - 17782: 007e9d7c 8 FUNC GLOBAL DEFAULT 12 bdrv_init │ │ │ │ + 17782: 007e9dc4 8 FUNC GLOBAL DEFAULT 12 bdrv_init │ │ │ │ 17783: 00dc66de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_WRITE_DSTATE │ │ │ │ - 17784: 0078a52c 20 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i64_chk │ │ │ │ + 17784: 0078a574 20 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i64_chk │ │ │ │ 17785: 00dc66e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DEVICE_CREATE_DSTATE │ │ │ │ 17786: 0054ea84 528 FUNC GLOBAL DEFAULT 12 migration_incoming_state_destroy │ │ │ │ 17787: 00510a2c 472 FUNC GLOBAL DEFAULT 12 hmp_drive_backup │ │ │ │ 17788: 00dc6c26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_PMR_READ_DSTATE │ │ │ │ 17789: 00dc7ecc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_GPIO_WRITE_DSTATE │ │ │ │ 17790: 0037a6f0 256 FUNC GLOBAL DEFAULT 12 i2c_scan_bus │ │ │ │ 17791: 00d9d5e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_ADD_BLOCK_EVENT │ │ │ │ 17792: 00dc6976 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_WRITE_DSTATE │ │ │ │ - 17793: 008ca6c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2 │ │ │ │ + 17793: 008ca710 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2 │ │ │ │ 17794: 004f8b78 492 FUNC GLOBAL DEFAULT 12 vhost_vdpa_set_vring_ready │ │ │ │ 17795: 00dc642c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_SUCCESS_DSTATE │ │ │ │ 17796: 00d9d7e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_ID_FAILED_EVENT │ │ │ │ 17797: 00d8c12c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_MAP_DMA_EVENT │ │ │ │ 17798: 00d9ead4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_FILTER_EVENT │ │ │ │ - 17799: 00956844 148 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus_members │ │ │ │ - 17800: 007a4990 88 FUNC GLOBAL DEFAULT 12 migration_yank_iochannel │ │ │ │ - 17801: 0096e334 320 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue │ │ │ │ - 17802: 0098ca34 232 FUNC GLOBAL DEFAULT 12 qemu_strtod │ │ │ │ + 17799: 0095688c 148 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus_members │ │ │ │ + 17800: 007a49d8 88 FUNC GLOBAL DEFAULT 12 migration_yank_iochannel │ │ │ │ + 17801: 0096e37c 320 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue │ │ │ │ + 17802: 0098ca7c 232 FUNC GLOBAL DEFAULT 12 qemu_strtod │ │ │ │ 17803: 00dc631c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_UNREGISTER_INTERFACE_DSTATE │ │ │ │ - 17804: 00817d28 184 FUNC GLOBAL DEFAULT 12 blk_load_vmstate │ │ │ │ + 17804: 00817d70 184 FUNC GLOBAL DEFAULT 12 blk_load_vmstate │ │ │ │ 17805: 0061c75c 200 FUNC GLOBAL DEFAULT 12 helper_vmv_v_x_b │ │ │ │ 17806: 00dc8324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM4_FALLBACK_DSTATE │ │ │ │ - 17807: 00940220 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBarrierProperties │ │ │ │ + 17807: 00940268 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBarrierProperties │ │ │ │ 17808: 0041eef8 240 FUNC GLOBAL DEFAULT 12 pci_qdev_find_device │ │ │ │ 17809: 00cfc10c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmacc_vf_d │ │ │ │ 17810: 0061c9a8 196 FUNC GLOBAL DEFAULT 12 helper_vmv_v_x_d │ │ │ │ 17811: 00d8bf9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_READ_EVENT │ │ │ │ - 17812: 008c03fc 732 FUNC GLOBAL DEFAULT 12 qmp_device_list_properties │ │ │ │ - 17813: 009967f0 188 FUNC GLOBAL DEFAULT 12 register_dso_module_init │ │ │ │ - 17814: 0098c188 392 FUNC GLOBAL DEFAULT 12 qemu_strtoi │ │ │ │ + 17812: 008c0444 732 FUNC GLOBAL DEFAULT 12 qmp_device_list_properties │ │ │ │ + 17813: 00996838 188 FUNC GLOBAL DEFAULT 12 register_dso_module_init │ │ │ │ + 17814: 0098c1d0 392 FUNC GLOBAL DEFAULT 12 qemu_strtoi │ │ │ │ 17815: 00d9cf80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_INIT_SHARED_EVENT │ │ │ │ 17816: 00d8fac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_READ_VIA_EVENT │ │ │ │ - 17817: 0098c4e4 320 FUNC GLOBAL DEFAULT 12 qemu_strtol │ │ │ │ + 17817: 0098c52c 320 FUNC GLOBAL DEFAULT 12 qemu_strtol │ │ │ │ 17818: 00cfc214 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmacc_vf_h │ │ │ │ 17819: 0061c824 196 FUNC GLOBAL DEFAULT 12 helper_vmv_v_x_h │ │ │ │ 17820: 00cbe4c0 4 OBJECT GLOBAL DEFAULT 24 autostart │ │ │ │ 17821: 006369bc 376 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_xu_f_v_h │ │ │ │ 17822: 00d99d10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_ABORT_TASK_EVENT │ │ │ │ - 17823: 0090fe04 364 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember_members │ │ │ │ - 17824: 00781920 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st32_i64 │ │ │ │ + 17823: 0090fe4c 364 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember_members │ │ │ │ + 17824: 00781968 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st32_i64 │ │ │ │ 17825: 002a8c44 196 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus16 │ │ │ │ 17826: 00d8f438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ACK_EVENT │ │ │ │ 17827: 003e2550 68 FUNC GLOBAL DEFAULT 12 desc_ring_set_ctrl │ │ │ │ - 17828: 0081910c 180 FUNC GLOBAL DEFAULT 12 blk_register_buf │ │ │ │ + 17828: 00819154 180 FUNC GLOBAL DEFAULT 12 blk_register_buf │ │ │ │ 17829: 00d907d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ACKNOWLEDGE_IRQ_EVENT │ │ │ │ - 17830: 008cb864 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockPermissionList │ │ │ │ - 17831: 00762c5c 340 FUNC GLOBAL DEFAULT 12 gdb_register_coprocessor │ │ │ │ + 17830: 008cb8ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockPermissionList │ │ │ │ + 17831: 00762ca4 340 FUNC GLOBAL DEFAULT 12 gdb_register_coprocessor │ │ │ │ 17832: 00da1184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_LINK_EVENT │ │ │ │ 17833: 00dc6d06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_WRITE_DSTATE │ │ │ │ 17834: 00dc64c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_UNLOAD_DSTATE │ │ │ │ 17835: 00d9d910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_INCOMING_MIGRATION_CO_POSTCOPY_END_MAIN_EVENT │ │ │ │ 17836: 00d8df38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_HARD_RESET_EVENT │ │ │ │ 17837: 002d021c 176 FUNC GLOBAL DEFAULT 12 vnc_sent_lossy_rect │ │ │ │ 17838: 0032bb2c 152 FUNC GLOBAL DEFAULT 12 hotplug_handler_unplug │ │ │ │ - 17839: 008f4f5c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_del │ │ │ │ + 17839: 008f4fa4 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_del │ │ │ │ 17840: 00d91a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DJMEMC_WRITE_EVENT │ │ │ │ 17841: 00393824 8 FUNC GLOBAL DEFAULT 12 qmp_memory_device_list │ │ │ │ 17842: 00d9dca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_SIGNAL_EVENT │ │ │ │ 17843: 00dc6698 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_ERASE_DSTATE │ │ │ │ 17844: 00636b34 388 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_xu_f_v_w │ │ │ │ - 17845: 008c59d0 244 FUNC GLOBAL DEFAULT 12 visit_type_boolList │ │ │ │ + 17845: 008c5a18 244 FUNC GLOBAL DEFAULT 12 visit_type_boolList │ │ │ │ 17846: 0061c8e8 192 FUNC GLOBAL DEFAULT 12 helper_vmv_v_x_w │ │ │ │ 17847: 00cfc190 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmacc_vf_w │ │ │ │ 17848: 0029b938 288 FUNC GLOBAL DEFAULT 12 uint32_to_float16_scalbn │ │ │ │ 17849: 0048ead8 152 FUNC GLOBAL DEFAULT 12 usb_device_cancel_packet │ │ │ │ - 17850: 007a12a0 40 FUNC GLOBAL DEFAULT 12 vmstate_section_needed │ │ │ │ + 17850: 007a12e8 40 FUNC GLOBAL DEFAULT 12 vmstate_section_needed │ │ │ │ 17851: 00dc6dd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_CFG_SEC_RESP_DSTATE │ │ │ │ - 17852: 009068e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsPskProperties │ │ │ │ + 17852: 00906930 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsPskProperties │ │ │ │ 17853: 00d04ed8 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes64ds │ │ │ │ 17854: 00dc6afa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ROUTER_END_NOTIFY_DSTATE │ │ │ │ - 17855: 007973a4 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i32 │ │ │ │ + 17855: 007973ec 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i32 │ │ │ │ 17856: 00cb09dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs16 │ │ │ │ 17857: 00da359c 4 OBJECT GLOBAL DEFAULT 25 smbios_table_cnt │ │ │ │ 17858: 00dc8048 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_CONTINUED_DSTATE │ │ │ │ 17859: 003e27e0 8 FUNC GLOBAL DEFAULT 12 fp_port_get_name │ │ │ │ 17860: 00572abc 2384 FUNC GLOBAL DEFAULT 12 migrate_start_colo_process │ │ │ │ 17861: 00296148 256 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32 │ │ │ │ 17862: 00d97b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_UNHANDLED_WRITE_EVENT │ │ │ │ - 17863: 006c8bbc 340 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_stop │ │ │ │ - 17864: 00817014 100 FUNC GLOBAL DEFAULT 12 blk_co_getlength │ │ │ │ + 17863: 006c8c04 340 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_stop │ │ │ │ + 17864: 0081705c 100 FUNC GLOBAL DEFAULT 12 blk_co_getlength │ │ │ │ 17865: 00dc6fbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ERROR_DSTATE │ │ │ │ 17866: 00dc6ddc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_TRANSLATE_DSTATE │ │ │ │ - 17867: 009847ec 52 FUNC GLOBAL DEFAULT 12 qdict_put_str │ │ │ │ + 17867: 00984834 52 FUNC GLOBAL DEFAULT 12 qdict_put_str │ │ │ │ 17868: 00dc8108 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QTAILQ_END_DSTATE │ │ │ │ 17869: 00da1104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ANNOUNCE_SELF_EVENT │ │ │ │ 17870: 00dc6b64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_READ_DSTATE │ │ │ │ 17871: 00cb03ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus16 │ │ │ │ 17872: 00ce1dd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrec7_v_d │ │ │ │ 17873: 005b48a0 80 FUNC GLOBAL DEFAULT 12 qemu_plugin_update_ns │ │ │ │ - 17874: 007b3c7c 420 FUNC GLOBAL DEFAULT 12 qio_task_new │ │ │ │ - 17875: 00777d94 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i128 │ │ │ │ + 17874: 007b3cc4 420 FUNC GLOBAL DEFAULT 12 qio_task_new │ │ │ │ + 17875: 00777ddc 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i128 │ │ │ │ 17876: 00d9b498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PUT_BASE_DEVICE_EVENT │ │ │ │ - 17877: 00b2d918 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_2_len │ │ │ │ + 17877: 00b2d968 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_2_len │ │ │ │ 17878: 00ce1ee0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrec7_v_h │ │ │ │ 17879: 002eaf08 192 FUNC GLOBAL DEFAULT 12 local_getxattr_nofollow │ │ │ │ 17880: 00dc6154 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_DSTATE │ │ │ │ 17881: 00d8beb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PR_MANAGER_RUN_EVENT │ │ │ │ - 17882: 00748f88 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionType │ │ │ │ + 17882: 00748fd0 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionType │ │ │ │ 17883: 00d9feac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_RESIZE_EVENT │ │ │ │ - 17884: 009ad404 44 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec │ │ │ │ - 17885: 009b0038 48 FUNC GLOBAL DEFAULT 12 aio_notify_accept │ │ │ │ + 17884: 009ad44c 44 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec │ │ │ │ + 17885: 009b0080 48 FUNC GLOBAL DEFAULT 12 aio_notify_accept │ │ │ │ 17886: 00dc6b3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ACKNOWLEDGE_IRQ_DSTATE │ │ │ │ 17887: 00da07e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BALLOON_EVENT │ │ │ │ - 17888: 00989c28 288 FUNC GLOBAL DEFAULT 12 qdict_extract_subqdict │ │ │ │ + 17888: 00989c70 288 FUNC GLOBAL DEFAULT 12 qdict_extract_subqdict │ │ │ │ 17889: 00dc7cdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_TIMEOUT_DSTATE │ │ │ │ 17890: 00ce5378 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei32_8_v │ │ │ │ - 17891: 0096abc4 428 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc │ │ │ │ + 17891: 0096ac0c 428 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc │ │ │ │ 17892: 00dc6444 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PR_MANAGER_EXECUTE_DSTATE │ │ │ │ 17893: 00dc674a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_CAN_RECEIVE_DSTATE │ │ │ │ - 17894: 008cbf94 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNVMe │ │ │ │ + 17894: 008cbfdc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNVMe │ │ │ │ 17895: 00c81b84 12 OBJECT GLOBAL DEFAULT 21 DisplayReloadType_lookup │ │ │ │ 17896: 00d97bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_COMMAND_COMPLETE_EVENT │ │ │ │ - 17897: 007b0768 292 FUNC GLOBAL DEFAULT 12 qio_channel_pwritev │ │ │ │ - 17898: 008224d0 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_next │ │ │ │ + 17897: 007b07b0 292 FUNC GLOBAL DEFAULT 12 qio_channel_pwritev │ │ │ │ + 17898: 00822518 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_next │ │ │ │ 17899: 00ce1e5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrec7_v_w │ │ │ │ 17900: 00d9e7a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_RAM_DEVICE_WRITE_EVENT │ │ │ │ 17901: 00d04f5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes64es │ │ │ │ 17902: 00d91a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSB_READ_EVENT │ │ │ │ 17903: 00d93168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_TX_EVENT │ │ │ │ 17904: 0041a514 160 FUNC GLOBAL DEFAULT 12 pci_bar │ │ │ │ - 17905: 0071bed0 504 FUNC GLOBAL DEFAULT 12 address_space_read_cached_slow │ │ │ │ + 17905: 0071bf18 504 FUNC GLOBAL DEFAULT 12 address_space_read_cached_slow │ │ │ │ 17906: 00dc828c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_MECH_CHOOSE_DSTATE │ │ │ │ 17907: 00dc6c10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_WRITE_DSTATE │ │ │ │ 17908: 00d8ea08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SOFT_RESET_EVENT │ │ │ │ 17909: 00d96d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_ABORT_EVENT │ │ │ │ 17910: 00d8fc64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_IOPORT_WRITE_EVENT │ │ │ │ 17911: 005697ac 424 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_recv_bitmap │ │ │ │ 17912: 00d97624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_READL_EVENT │ │ │ │ 17913: 00dc61a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_STEPPING_DSTATE │ │ │ │ 17914: 005e7120 72 FUNC GLOBAL DEFAULT 12 riscv_get_csr_ops │ │ │ │ 17915: 00280dfc 324 FUNC GLOBAL DEFAULT 12 float64r32_mul │ │ │ │ 17916: 002a8ff4 184 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus32 │ │ │ │ - 17917: 009ce370 312 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo │ │ │ │ - 17918: 00934198 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfoList │ │ │ │ + 17917: 009ce3b8 312 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo │ │ │ │ + 17918: 009341e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfoList │ │ │ │ 17919: 00480b04 236 FUNC GLOBAL DEFAULT 12 ssi_get_cs │ │ │ │ 17920: 00dc6e78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_LED_MEM_WRITEW_DSTATE │ │ │ │ - 17921: 0097bbf4 412 FUNC GLOBAL DEFAULT 12 visit_type_int │ │ │ │ + 17921: 0097bc3c 412 FUNC GLOBAL DEFAULT 12 visit_type_int │ │ │ │ 17922: 00d9ff78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_EXPORTS_EVENT │ │ │ │ 17923: 00dc6ff4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MII_WRITE_DSTATE │ │ │ │ 17924: 00dc7710 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_READ_DSTATE │ │ │ │ 17925: 00c81210 12 OBJECT GLOBAL DEFAULT 21 S390CpuEntitlement_lookup │ │ │ │ - 17926: 008e1cf8 696 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd_members │ │ │ │ - 17927: 00801e2c 64 FUNC GLOBAL DEFAULT 12 replication_remove │ │ │ │ - 17928: 0083ae54 372 FUNC GLOBAL DEFAULT 12 bdrv_query_image_info │ │ │ │ + 17926: 008e1d40 696 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd_members │ │ │ │ + 17927: 00801e74 64 FUNC GLOBAL DEFAULT 12 replication_remove │ │ │ │ + 17928: 0083ae9c 372 FUNC GLOBAL DEFAULT 12 bdrv_query_image_info │ │ │ │ 17929: 00d8c794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LCREATE_EVENT │ │ │ │ 17930: 0029906c 256 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16 │ │ │ │ - 17931: 00793128 136 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i64 │ │ │ │ - 17932: 00850278 88 FUNC GLOBAL DEFAULT 12 qcow2_cache_flush │ │ │ │ + 17931: 00793170 136 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i64 │ │ │ │ + 17932: 008502c0 88 FUNC GLOBAL DEFAULT 12 qcow2_cache_flush │ │ │ │ 17933: 005bb300 120 FUNC GLOBAL DEFAULT 12 riscv_is_32bit │ │ │ │ - 17934: 0093b690 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options │ │ │ │ + 17934: 0093b6d8 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options │ │ │ │ 17935: 00d90638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_XIVE_CPU_CONNECT_EVENT │ │ │ │ 17936: 00c8122c 12 OBJECT GLOBAL DEFAULT 21 SmbiosEntryPointType_lookup │ │ │ │ 17937: 002ad978 184 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_syscall_ret │ │ │ │ - 17938: 0088c224 896 FUNC GLOBAL DEFAULT 12 qed_find_cluster │ │ │ │ - 17939: 0079ca3c 20 FUNC GLOBAL DEFAULT 12 migration_rate_get │ │ │ │ - 17940: 006e5454 72 FUNC GLOBAL DEFAULT 12 virtio_queue_set_num │ │ │ │ + 17938: 0088c26c 896 FUNC GLOBAL DEFAULT 12 qed_find_cluster │ │ │ │ + 17939: 0079ca84 20 FUNC GLOBAL DEFAULT 12 migration_rate_get │ │ │ │ + 17940: 006e549c 72 FUNC GLOBAL DEFAULT 12 virtio_queue_set_num │ │ │ │ 17941: 00d95834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_MASKED_EVENT │ │ │ │ 17942: 00637bb4 376 FUNC GLOBAL DEFAULT 12 helper_vfwcvtbf16_f_f_v │ │ │ │ 17943: 00cb0958 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs32 │ │ │ │ 17944: 00dc70b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSIX_USE_VECTOR_FAIL_DSTATE │ │ │ │ 17945: 00dc61ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_EXITING_DSTATE │ │ │ │ 17946: 00d9b578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOMMU_MAP_NOTIFY_EVENT │ │ │ │ 17947: 00dc6c28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_MAINTENANCE_IRQ_DSTATE │ │ │ │ 17948: 00d8b640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_NEW_SERVER_EVENT │ │ │ │ 17949: 00da02e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_UNCORRECTABLE_ERRORS_EVENT │ │ │ │ 17950: 004b7ae4 36 FUNC GLOBAL DEFAULT 12 xhci_set_flag │ │ │ │ 17951: 00d8d384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_ISMCTRL_WRITE_EVENT │ │ │ │ - 17952: 007165d4 180 FUNC GLOBAL DEFAULT 12 qemu_minrampagesize │ │ │ │ - 17953: 0072b0cc 588 FUNC GLOBAL DEFAULT 12 gpa2hva │ │ │ │ + 17952: 0071661c 180 FUNC GLOBAL DEFAULT 12 qemu_minrampagesize │ │ │ │ + 17953: 0072b114 588 FUNC GLOBAL DEFAULT 12 gpa2hva │ │ │ │ 17954: 00dc6ca8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_GET_IRQ_DELIVERED_DSTATE │ │ │ │ 17955: 00dc7572 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_PHASE_JUMP_DSTATE │ │ │ │ 17956: 00dc8552 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_DELETE_DSTATE │ │ │ │ - 17957: 008718e0 92 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_export │ │ │ │ + 17957: 00871928 92 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_export │ │ │ │ 17958: 00d9a2f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_NAK_EVENT │ │ │ │ 17959: 00511834 228 FUNC GLOBAL DEFAULT 12 hmp_block_resize │ │ │ │ 17960: 00d95a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COMPARE_DATA_CB_EVENT │ │ │ │ 17961: 00d97544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_GET_NEXT_SG_ELEM_EVENT │ │ │ │ 17962: 00dc69da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_MISMATCH_DSTATE │ │ │ │ 17963: 0028cf88 368 FUNC GLOBAL DEFAULT 12 float32_div │ │ │ │ - 17964: 00859128 596 FUNC GLOBAL DEFAULT 12 qcow2_process_discards │ │ │ │ - 17965: 009b1348 92 FUNC GLOBAL DEFAULT 12 qemu_bh_new_full │ │ │ │ + 17964: 00859170 596 FUNC GLOBAL DEFAULT 12 qcow2_process_discards │ │ │ │ + 17965: 009b1390 92 FUNC GLOBAL DEFAULT 12 qemu_bh_new_full │ │ │ │ 17966: 00cb0328 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus32 │ │ │ │ 17967: 00d9276c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_ECR1_EVENT │ │ │ │ 17968: 0055c724 284 FUNC GLOBAL DEFAULT 12 multifd_ram_flush_and_sync │ │ │ │ - 17969: 0099af00 148 FUNC GLOBAL DEFAULT 12 fifo8_pop │ │ │ │ + 17969: 0099af48 148 FUNC GLOBAL DEFAULT 12 fifo8_pop │ │ │ │ 17970: 002fb924 228 FUNC GLOBAL DEFAULT 12 aml_name │ │ │ │ - 17971: 0080a168 184 FUNC GLOBAL DEFAULT 12 scsi_convert_sense │ │ │ │ - 17972: 00946464 196 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties_members │ │ │ │ + 17971: 0080a1b0 184 FUNC GLOBAL DEFAULT 12 scsi_convert_sense │ │ │ │ + 17972: 009464ac 196 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties_members │ │ │ │ 17973: 0041711c 140 FUNC GLOBAL DEFAULT 12 msix_get_message │ │ │ │ - 17974: 0074353c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_le │ │ │ │ + 17974: 00743584 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_le │ │ │ │ 17975: 00dc7d76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PMEM_FLUSH_REQUEST_DSTATE │ │ │ │ - 17976: 007651a8 28 FUNC GLOBAL DEFAULT 12 gdb_put_buffer │ │ │ │ + 17976: 007651f0 28 FUNC GLOBAL DEFAULT 12 gdb_put_buffer │ │ │ │ 17977: 00dc6294 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PWRITE_ZEROES_DSTATE │ │ │ │ 17978: 00dc7fa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_DEST_INIT_DSTATE │ │ │ │ 17979: 00dc67aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_DSTATE │ │ │ │ 17980: 00dc828a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_START_DSTATE │ │ │ │ 17981: 00d8fd80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_RESET_EVENT │ │ │ │ 17982: 00d9b768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_3C3_READ_EVENT │ │ │ │ - 17983: 00907208 216 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow_members │ │ │ │ + 17983: 00907250 216 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow_members │ │ │ │ 17984: 003936a4 4 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_memory_module_event │ │ │ │ 17985: 00cf3f1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsra_vv_b │ │ │ │ 17986: 00dc6b2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_SET_IRQ_DSTATE │ │ │ │ 17987: 00da07f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BALLOON_EVENT │ │ │ │ 17988: 00dc756a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_DMA_DSTATE │ │ │ │ 17989: 00cf3d90 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsra_vv_d │ │ │ │ 17990: 00d92a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_WRITE_EVENT │ │ │ │ @@ -17996,599 +17996,599 @@ │ │ │ │ 17992: 00dc6ee4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_OFFSET_TO_CELL_DSTATE │ │ │ │ 17993: 00dc8bda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT8_DSTATE │ │ │ │ 17994: 00d8dd68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_RESET_EVENT │ │ │ │ 17995: 00cf3e98 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsra_vv_h │ │ │ │ 17996: 00d9e650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_SET_VCPU_EVENT │ │ │ │ 17997: 00d8b600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_FAIL_EVENT │ │ │ │ 17998: 00d8f9f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_READ_DMA_CB_AIO_EVENT │ │ │ │ - 17999: 009152a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfo │ │ │ │ - 18000: 007973f8 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i64 │ │ │ │ + 17999: 009152ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfo │ │ │ │ + 18000: 00797440 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i64 │ │ │ │ 18001: 00dc6eac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_VCR_DSTATE │ │ │ │ 18002: 002bb6c4 1100 FUNC GLOBAL DEFAULT 12 hmp_info_vnc │ │ │ │ 18003: 00dc6346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_PAYLOAD_DECODE_DSTATE │ │ │ │ 18004: 00dc6e76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_LED_MEM_READW_DSTATE │ │ │ │ 18005: 00d90bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_RPR_READ_EVENT │ │ │ │ 18006: 00ce5504 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei16_16_v │ │ │ │ - 18007: 006cdbc0 56 FUNC GLOBAL DEFAULT 12 vfio_address_space_insert │ │ │ │ + 18007: 006cdc08 56 FUNC GLOBAL DEFAULT 12 vfio_address_space_insert │ │ │ │ 18008: 00cfbc68 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmadd_vf_d │ │ │ │ - 18009: 00915f14 788 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo_members │ │ │ │ + 18009: 00915f5c 788 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo_members │ │ │ │ 18010: 00296248 252 FUNC GLOBAL DEFAULT 12 bfloat16_to_int64 │ │ │ │ - 18011: 00763430 4224 FUNC GLOBAL DEFAULT 12 gdb_read_byte │ │ │ │ + 18011: 00763478 4224 FUNC GLOBAL DEFAULT 12 gdb_read_byte │ │ │ │ 18012: 00d9f3c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM8_FALLBACK_EVENT │ │ │ │ - 18013: 007431f8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_le │ │ │ │ - 18014: 008e934c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevCreateOptions_base_members │ │ │ │ - 18015: 00954b34 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper_members │ │ │ │ + 18013: 00743240 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_le │ │ │ │ + 18014: 008e9394 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevCreateOptions_base_members │ │ │ │ + 18015: 00954b7c 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper_members │ │ │ │ 18016: 00429424 644 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_plug_cb │ │ │ │ 18017: 00d9fd6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ADD_EVENT │ │ │ │ 18018: 00cfbd70 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmadd_vf_h │ │ │ │ 18019: 00cb67b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchw_le │ │ │ │ 18020: 0063aad0 252 FUNC GLOBAL DEFAULT 12 helper_vredor_vs_b │ │ │ │ 18021: 00d98a70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_DUALTIMER_READ_EVENT │ │ │ │ 18022: 00cf3e14 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsra_vv_w │ │ │ │ 18023: 00d9baa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_EOI_EVENT │ │ │ │ 18024: 0063addc 320 FUNC GLOBAL DEFAULT 12 helper_vredor_vs_d │ │ │ │ 18025: 00dc6996 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_RECV_DSTATE │ │ │ │ - 18026: 009cf040 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_list_properties_arg_members │ │ │ │ + 18026: 009cf088 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_list_properties_arg_members │ │ │ │ 18027: 00dc62ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_PROCESS_DSTATE │ │ │ │ - 18028: 008c4b24 92 FUNC GLOBAL DEFAULT 12 qapi_free_int64List │ │ │ │ + 18028: 008c4b6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_int64List │ │ │ │ 18029: 00299ddc 324 FUNC GLOBAL DEFAULT 12 int16_to_float16 │ │ │ │ - 18030: 00940728 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOMMUFDProperties │ │ │ │ + 18030: 00940770 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOMMUFDProperties │ │ │ │ 18031: 0063abcc 264 FUNC GLOBAL DEFAULT 12 helper_vredor_vs_h │ │ │ │ 18032: 00d9d0d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_TRANSFER_OUTPUT_EVENT │ │ │ │ 18033: 0029916c 244 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32 │ │ │ │ 18034: 00dc86d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VNC_SERVERS_DSTATE │ │ │ │ - 18035: 0090748c 216 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS_members │ │ │ │ + 18035: 009074d4 216 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS_members │ │ │ │ 18036: 00dc6c74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_WRITE_XIVE_DSTATE │ │ │ │ 18037: 00da0544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_PAUSE_EVENT │ │ │ │ 18038: 00cfbcec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmadd_vf_w │ │ │ │ 18039: 00dc6d40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_SET_ALT_DSTATE │ │ │ │ 18040: 002ad628 224 FUNC GLOBAL DEFAULT 12 plugin_register_dyn_cond_cb__udata │ │ │ │ - 18041: 00914bd0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptionsList │ │ │ │ + 18041: 00914c18 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptionsList │ │ │ │ 18042: 00414fe4 172 FUNC GLOBAL DEFAULT 12 pcie_chassis_create │ │ │ │ 18043: 004abfd8 664 FUNC GLOBAL DEFAULT 12 usb_ehci_realize │ │ │ │ 18044: 00dc76bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_TARGET_NOT_PRESENT_DSTATE │ │ │ │ - 18045: 008e8518 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh_members │ │ │ │ + 18045: 008e8560 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh_members │ │ │ │ 18046: 00dc7f60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_DEL_DSTATE │ │ │ │ 18047: 00dc6626 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_WRITEL_REG_DSTATE │ │ │ │ 18048: 00d94998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_IOPORT_READ_EVENT │ │ │ │ 18049: 00d8d474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_PROGRAMMING_ZERO_TO_ONE_EVENT │ │ │ │ 18050: 0063acd4 264 FUNC GLOBAL DEFAULT 12 helper_vredor_vs_w │ │ │ │ 18051: 006355dc 352 FUNC GLOBAL DEFAULT 12 helper_vfmerge_vfm_d │ │ │ │ - 18052: 00740264 76 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_data_ra │ │ │ │ + 18052: 007402ac 76 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_data_ra │ │ │ │ 18053: 00dc68ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_GET_EDID_DSTATE │ │ │ │ 18054: 00dc6db8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_S_WRITE_DSTATE │ │ │ │ - 18055: 0091a2d4 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo │ │ │ │ + 18055: 0091a31c 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo │ │ │ │ 18056: 00dc6c8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_ACK_DSTATE │ │ │ │ 18057: 00dc6508 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_CREATE_RETURN_DSTATE │ │ │ │ 18058: 004cd04c 616 FUNC GLOBAL DEFAULT 12 vfio_region_write │ │ │ │ 18059: 00dc66c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_ERASE_COMPLETE_DSTATE │ │ │ │ 18060: 00635304 364 FUNC GLOBAL DEFAULT 12 helper_vfmerge_vfm_h │ │ │ │ 18061: 00dc73fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IO_CMD_DSTATE │ │ │ │ 18062: 0037243c 480 FUNC GLOBAL DEFAULT 12 vga_mem_readb │ │ │ │ 18063: 00dc8530 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_WAKEUP_DSTATE │ │ │ │ - 18064: 009105bc 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject │ │ │ │ + 18064: 00910604 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject │ │ │ │ 18065: 00d93eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSIX_INIT_FAIL_EVENT │ │ │ │ 18066: 00dc6a36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII3112_SET_IRQ_DSTATE │ │ │ │ - 18067: 00904e74 192 FUNC GLOBAL DEFAULT 12 visit_type_MonitorMode │ │ │ │ - 18068: 0093bbe4 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions │ │ │ │ + 18067: 00904ebc 192 FUNC GLOBAL DEFAULT 12 visit_type_MonitorMode │ │ │ │ + 18068: 0093bc2c 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions │ │ │ │ 18069: 00d93368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_DESC_READ_EVENT │ │ │ │ 18070: 00d8abe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_COMPLETE_COMMAND_EVENT │ │ │ │ 18071: 004121bc 456 FUNC GLOBAL DEFAULT 12 fw_cfg_add_string │ │ │ │ - 18072: 0094a4e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatusInfo │ │ │ │ - 18073: 00989f40 1908 FUNC GLOBAL DEFAULT 12 qdict_crumple │ │ │ │ + 18072: 0094a530 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatusInfo │ │ │ │ + 18073: 00989f88 1908 FUNC GLOBAL DEFAULT 12 qdict_crumple │ │ │ │ 18074: 002a93e4 208 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus64 │ │ │ │ - 18075: 00750c2c 104 FUNC GLOBAL DEFAULT 12 qdev_new │ │ │ │ + 18075: 00750c74 104 FUNC GLOBAL DEFAULT 12 qdev_new │ │ │ │ 18076: 00d95264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_GETFEAT_EVENT │ │ │ │ - 18077: 009a1bb4 84 FUNC GLOBAL DEFAULT 12 keyval_merge │ │ │ │ + 18077: 009a1bfc 84 FUNC GLOBAL DEFAULT 12 keyval_merge │ │ │ │ 18078: 00cf4e94 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfdiv_vv_d │ │ │ │ 18079: 0054bdac 248 FUNC GLOBAL DEFAULT 12 hmp_loadvm │ │ │ │ 18080: 002f9468 112 FUNC GLOBAL DEFAULT 12 fgetxattrat_nofollow │ │ │ │ 18081: 00635470 364 FUNC GLOBAL DEFAULT 12 helper_vfmerge_vfm_w │ │ │ │ 18082: 00dc7aba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RAISE_GLOBAL_IRQ_DSTATE │ │ │ │ 18083: 00d9a4c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_OPER_WRITE_EVENT │ │ │ │ 18084: 00629624 460 FUNC GLOBAL DEFAULT 12 helper_vfnmsub_vv_d │ │ │ │ 18085: 00d9e320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_EVENT │ │ │ │ 18086: 00d9e870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BALLOON_EVENT_EVENT │ │ │ │ 18087: 00cf4f9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfdiv_vv_h │ │ │ │ - 18088: 006ba43c 920 FUNC GLOBAL DEFAULT 12 riscv_imsic_create │ │ │ │ + 18088: 006ba484 920 FUNC GLOBAL DEFAULT 12 riscv_imsic_create │ │ │ │ 18089: 00dc7ad0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_RESET_DSTATE │ │ │ │ 18090: 00dc857c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_RECOVER_DSTATE │ │ │ │ 18091: 006292dc 436 FUNC GLOBAL DEFAULT 12 helper_vfnmsub_vv_h │ │ │ │ 18092: 00dc6caa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_RESET_IRQ_DELIVERED_DSTATE │ │ │ │ 18093: 00d95804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_NS_ATTACHMENT_ATTACH_EVENT │ │ │ │ 18094: 00d04cc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes64im │ │ │ │ 18095: 00d9e130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_CHECKPOINT_EVENT │ │ │ │ - 18096: 008c4a6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_int16List │ │ │ │ + 18096: 008c4ab4 92 FUNC GLOBAL DEFAULT 12 qapi_free_int16List │ │ │ │ 18097: 005a5144 244 FUNC GLOBAL DEFAULT 12 tap_fd_get_ifname │ │ │ │ 18098: 003e1ef4 252 FUNC GLOBAL DEFAULT 12 desc_set_buf │ │ │ │ - 18099: 008a61e8 1300 FUNC GLOBAL DEFAULT 12 luring_co_submit │ │ │ │ - 18100: 008f9a40 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_export_deleted │ │ │ │ + 18099: 008a6230 1300 FUNC GLOBAL DEFAULT 12 luring_co_submit │ │ │ │ + 18100: 008f9a88 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_export_deleted │ │ │ │ 18101: 00cb08d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs64 │ │ │ │ 18102: 00da0038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_START_EVENT │ │ │ │ 18103: 00d9ffc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_STOP_EVENT │ │ │ │ 18104: 00d9285c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MER_EVENT │ │ │ │ 18105: 00d91388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_MEM_READ_EVENT │ │ │ │ 18106: 00cf4f18 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfdiv_vv_w │ │ │ │ 18107: 00dc6de6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_UPDATE_DSTATE │ │ │ │ 18108: 00629490 404 FUNC GLOBAL DEFAULT 12 helper_vfnmsub_vv_w │ │ │ │ - 18109: 00754e70 464 FUNC GLOBAL DEFAULT 12 clock_set_mul_div │ │ │ │ - 18110: 0079ba1c 268 FUNC GLOBAL DEFAULT 12 tcg_gen_usadd_vec │ │ │ │ + 18109: 00754eb8 464 FUNC GLOBAL DEFAULT 12 clock_set_mul_div │ │ │ │ + 18110: 0079ba64 268 FUNC GLOBAL DEFAULT 12 tcg_gen_usadd_vec │ │ │ │ 18111: 004420c4 712 FUNC GLOBAL DEFAULT 12 scsi_SG_IO_FROM_DEV │ │ │ │ 18112: 00dc6cb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_EOI_DELAYED_REASSERT_DSTATE │ │ │ │ 18113: 002b9cb8 128 FUNC GLOBAL DEFAULT 12 qkbd_state_switch_console │ │ │ │ 18114: 00cb02a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus64 │ │ │ │ 18115: 004d65b8 1540 FUNC GLOBAL DEFAULT 12 vfio_display_probe │ │ │ │ - 18116: 008cba8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmap │ │ │ │ + 18116: 008cbad4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmap │ │ │ │ 18117: 003e6074 56 FUNC GLOBAL DEFAULT 12 world_do_cmd │ │ │ │ - 18118: 007e0958 48 FUNC GLOBAL DEFAULT 12 qemu_in_iothread │ │ │ │ + 18118: 007e09a0 48 FUNC GLOBAL DEFAULT 12 qemu_in_iothread │ │ │ │ 18119: 0029a4e8 360 FUNC GLOBAL DEFAULT 12 int16_to_float32 │ │ │ │ 18120: 00dc69aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_AHCI_MEM_READ_DSTATE │ │ │ │ 18121: 00dc7ca8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_GET_DEVICE_DSTATE │ │ │ │ 18122: 005e9ec0 72 FUNC GLOBAL DEFAULT 12 helper_fcvt_s_wu │ │ │ │ - 18123: 00984a10 8 FUNC GLOBAL DEFAULT 12 qdict_size │ │ │ │ - 18124: 009ae9fc 424 FUNC GLOBAL DEFAULT 12 uffd_unregister_memory │ │ │ │ + 18123: 00984a58 8 FUNC GLOBAL DEFAULT 12 qdict_size │ │ │ │ + 18124: 009aea44 424 FUNC GLOBAL DEFAULT 12 uffd_unregister_memory │ │ │ │ 18125: 0046321c 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_facts_endianness │ │ │ │ 18126: 00d94478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_PS_READ_EVENT │ │ │ │ 18127: 00d99df0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_PACKET_COMPLETE_EVENT │ │ │ │ 18128: 002fdc98 120 FUNC GLOBAL DEFAULT 12 aml_resource_template │ │ │ │ 18129: 00d9620c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_NOTIFIER_DEL_EVENT │ │ │ │ 18130: 00cb6cdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxw_le │ │ │ │ - 18131: 00aeb2d8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode_len │ │ │ │ - 18132: 009a425c 200 FUNC GLOBAL DEFAULT 12 qemu_log_unlock │ │ │ │ + 18131: 00aeb328 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode_len │ │ │ │ + 18132: 009a42a4 200 FUNC GLOBAL DEFAULT 12 qemu_log_unlock │ │ │ │ 18133: 00d98488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PSPI_ENTER_RESET_EVENT │ │ │ │ 18134: 003e1ff8 8 FUNC GLOBAL DEFAULT 12 desc_ring_index │ │ │ │ 18135: 00d9a1f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DEVICE_FOUND_EVENT │ │ │ │ 18136: 00d8e598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_LAT_B_EVENT │ │ │ │ 18137: 00d8d564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HD_GEOMETRY_GUESS_EVENT │ │ │ │ 18138: 00d97fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_APP_COMMAND_EVENT │ │ │ │ 18139: 005ed6fc 444 FUNC GLOBAL DEFAULT 12 helper_mnret │ │ │ │ 18140: 00d8edb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_GET_EDID_EVENT │ │ │ │ 18141: 00d9c5ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_EXPIRED_EVENT │ │ │ │ 18142: 00d98028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ADMA_TRANSFER_COMPLETED_EVENT │ │ │ │ - 18143: 009d7a14 264 FUNC GLOBAL DEFAULT 12 vduse_dev_setup_queue │ │ │ │ + 18143: 009d7a5c 264 FUNC GLOBAL DEFAULT 12 vduse_dev_setup_queue │ │ │ │ 18144: 00da00dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_CHANGE_EVENT │ │ │ │ - 18145: 0096a1d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayGTK │ │ │ │ + 18145: 0096a21c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayGTK │ │ │ │ 18146: 00d9b8c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_HAS_DEP_DEVICES_EVENT │ │ │ │ 18147: 00d973d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_ERROR_FIFO_OVERRUN_EVENT │ │ │ │ 18148: 00dc7e3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_BEGIN_BATCH_DSTATE │ │ │ │ 18149: 00dc61e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_SERVER_STATUS_DSTATE │ │ │ │ 18150: 00dc6624 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_WRITEL_DREG_DSTATE │ │ │ │ 18151: 00cb5f74 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchw_be │ │ │ │ - 18152: 00939850 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevStreamOptions │ │ │ │ - 18153: 008d2f7c 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfoList │ │ │ │ + 18152: 00939898 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevStreamOptions │ │ │ │ + 18153: 008d2fc4 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfoList │ │ │ │ 18154: 00d9f364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_NEW_EVENT │ │ │ │ 18155: 00c80f4c 12 OBJECT GLOBAL DEFAULT 21 QCryptoRSAPaddingAlgo_lookup │ │ │ │ 18156: 00d91088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_PENDING_IRQ_EVENT │ │ │ │ 18157: 00bc6ae4 72 OBJECT GLOBAL DEFAULT 21 ventana_opcode_data │ │ │ │ 18158: 0060a04c 532 FUNC GLOBAL DEFAULT 12 helper_vmadc_vvm_b │ │ │ │ - 18159: 00915414 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfoWrapper │ │ │ │ + 18159: 0091545c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfoWrapper │ │ │ │ 18160: 005dd88c 384 FUNC GLOBAL DEFAULT 12 riscv_cpu_get_phys_page_debug │ │ │ │ 18161: 00cb7204 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminw_le │ │ │ │ 18162: 0037a6b4 16 FUNC GLOBAL DEFAULT 12 i2c_slave_set_address │ │ │ │ 18163: 0060a660 584 FUNC GLOBAL DEFAULT 12 helper_vmadc_vvm_d │ │ │ │ - 18164: 00960670 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient_members │ │ │ │ + 18164: 009606b8 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient_members │ │ │ │ 18165: 00dc6f66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_TX_DONE_DSTATE │ │ │ │ 18166: 00d952b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ADDR_EVENT │ │ │ │ 18167: 0060a260 540 FUNC GLOBAL DEFAULT 12 helper_vmadc_vvm_h │ │ │ │ 18168: 00299260 240 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64 │ │ │ │ 18169: 00cbef04 36 OBJECT GLOBAL DEFAULT 24 qemu_net_opts │ │ │ │ 18170: 00dc7340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_CQ_HEAD_DSTATE │ │ │ │ 18171: 00dc63f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_INFO_DSTATE │ │ │ │ - 18172: 008ffca4 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper │ │ │ │ + 18172: 008ffcec 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper │ │ │ │ 18173: 005a9514 264 FUNC GLOBAL DEFAULT 12 replay_get_instructions │ │ │ │ 18174: 00d8c7a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_OPEN_RETURN_EVENT │ │ │ │ 18175: 00dc7748 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_FIFO_POP_DSTATE │ │ │ │ - 18176: 008c75a8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_remove_medium_arg_members │ │ │ │ + 18176: 008c75f0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_remove_medium_arg_members │ │ │ │ 18177: 00dc74b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_READ_DATA_DSTATE │ │ │ │ - 18178: 007f8ad8 24 FUNC GLOBAL DEFAULT 12 job_ref_locked │ │ │ │ - 18179: 00964a54 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortList │ │ │ │ + 18178: 007f8b20 24 FUNC GLOBAL DEFAULT 12 job_ref_locked │ │ │ │ + 18179: 00964a9c 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortList │ │ │ │ 18180: 00d8e4f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CREATE_TASK_EVENT │ │ │ │ - 18181: 00903340 92 FUNC GLOBAL DEFAULT 12 qapi_free_HumanReadableText │ │ │ │ - 18182: 007628d0 164 FUNC GLOBAL DEFAULT 12 gdb_read_register │ │ │ │ + 18181: 00903388 92 FUNC GLOBAL DEFAULT 12 qapi_free_HumanReadableText │ │ │ │ + 18182: 00762918 164 FUNC GLOBAL DEFAULT 12 gdb_read_register │ │ │ │ 18183: 00d8e948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_UPDATE_AREA_EVENT │ │ │ │ 18184: 00d9d360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_QUIT_EVENT │ │ │ │ 18185: 0051ac74 116 FUNC GLOBAL DEFAULT 12 qemu_get_guest_simple_memory_mapping │ │ │ │ 18186: 00d8dd98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_RECEIVE_EVENT │ │ │ │ 18187: 0060a47c 484 FUNC GLOBAL DEFAULT 12 helper_vmadc_vvm_w │ │ │ │ 18188: 0047e988 112 FUNC GLOBAL DEFAULT 12 smbios_skip_table │ │ │ │ 18189: 00dc61c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_FLUSH_FDATASYNC_FAILED_DSTATE │ │ │ │ 18190: 00dc6bfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_HPPIR0_READ_DSTATE │ │ │ │ 18191: 00d05cfc 4 OBJECT GLOBAL DEFAULT 24 graphic_height │ │ │ │ 18192: 00dc6228 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_RW_DONE_DSTATE │ │ │ │ 18193: 003a86b4 528 FUNC GLOBAL DEFAULT 12 e1000x_hw_rx_enabled │ │ │ │ 18194: 00dc7256 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_WRITE_DSTATE │ │ │ │ - 18195: 009c3334 96 FUNC GLOBAL DEFAULT 12 timed_average_avg │ │ │ │ + 18195: 009c337c 96 FUNC GLOBAL DEFAULT 12 timed_average_avg │ │ │ │ 18196: 00d97854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_UNDERFLOW_EVENT │ │ │ │ - 18197: 00798d10 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i32 │ │ │ │ - 18198: 00823c8c 176 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_writable │ │ │ │ + 18197: 00798d58 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i32 │ │ │ │ + 18198: 00823cd4 176 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_writable │ │ │ │ 18199: 00dc6c84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_CHECK_IPI_DSTATE │ │ │ │ 18200: 00304a68 64 FUNC GLOBAL DEFAULT 12 acpi_gpe_reset │ │ │ │ - 18201: 0075d07c 140 FUNC GLOBAL DEFAULT 12 object_class_property_add_tm │ │ │ │ - 18202: 008cd130 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCor │ │ │ │ + 18201: 0075d0c4 140 FUNC GLOBAL DEFAULT 12 object_class_property_add_tm │ │ │ │ + 18202: 008cd178 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCor │ │ │ │ 18203: 00dc78a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_PULSE_ENABLE_DSTATE │ │ │ │ 18204: 00ce7ec8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadc_vvm_b │ │ │ │ 18205: 00d973a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_RAISE_IRQ_EVENT │ │ │ │ 18206: 00ce7d3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadc_vvm_d │ │ │ │ - 18207: 007eb044 192 FUNC GLOBAL DEFAULT 12 bdrv_child_change_aio_context │ │ │ │ + 18207: 007eb08c 192 FUNC GLOBAL DEFAULT 12 bdrv_child_change_aio_context │ │ │ │ 18208: 00dc793e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_UNSUPPORT_REGISTER_OFFSET_DSTATE │ │ │ │ 18209: 00d906e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_SOURCE_INFO_EVENT │ │ │ │ 18210: 00ce3a34 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsha2cl32_vv │ │ │ │ - 18211: 009bf5a8 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat │ │ │ │ + 18211: 009bf5f0 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat │ │ │ │ 18212: 00d97a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MAPPED_EVENT │ │ │ │ - 18213: 0099e160 60 FUNC GLOBAL DEFAULT 12 notifier_with_return_remove │ │ │ │ - 18214: 00778388 976 FUNC GLOBAL DEFAULT 12 tcg_expand_vec_op │ │ │ │ + 18213: 0099e1a8 60 FUNC GLOBAL DEFAULT 12 notifier_with_return_remove │ │ │ │ + 18214: 007783d0 976 FUNC GLOBAL DEFAULT 12 tcg_expand_vec_op │ │ │ │ 18215: 00da22ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_DISPATCH_EVENT │ │ │ │ 18216: 00ce7e44 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadc_vvm_h │ │ │ │ 18217: 00dc7e54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_SET_MEM_TABLE_POSTCOPY_DSTATE │ │ │ │ 18218: 00d94628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_WRITE_UNHANDLED_EVENT │ │ │ │ - 18219: 0097104c 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayType │ │ │ │ + 18219: 00971094 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayType │ │ │ │ 18220: 0055b504 40 FUNC GLOBAL DEFAULT 12 multifd_device_state_save_thread_should_exit │ │ │ │ - 18221: 008feda4 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty │ │ │ │ + 18221: 008fedec 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty │ │ │ │ 18222: 00c77ec8 1668 OBJECT GLOBAL DEFAULT 21 isa_edata_arr │ │ │ │ - 18223: 0072fb90 144 FUNC GLOBAL DEFAULT 12 accel_find │ │ │ │ + 18223: 0072fbd8 144 FUNC GLOBAL DEFAULT 12 accel_find │ │ │ │ 18224: 00dc7c70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_UNREGISTER_DSTATE │ │ │ │ 18225: 00dc6df8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_ENABLE_DSTATE │ │ │ │ 18226: 00dc7c4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_START_DSTATE │ │ │ │ - 18227: 008f8788 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse │ │ │ │ + 18227: 008f87d0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse │ │ │ │ 18228: 00507c94 176 FUNC GLOBAL DEFAULT 12 fsdev_throttle_init │ │ │ │ 18229: 00d8a490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_STEPPING_EVENT │ │ │ │ 18230: 00d9dba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 18231: 0071678c 24 FUNC GLOBAL DEFAULT 12 qemu_ram_set_uf_zeroable │ │ │ │ + 18231: 007167d4 24 FUNC GLOBAL DEFAULT 12 qemu_ram_set_uf_zeroable │ │ │ │ 18232: 0063328c 596 FUNC GLOBAL DEFAULT 12 helper_vmfle_vv_d │ │ │ │ 18233: 00d8bb18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_REQUEST_EVENT │ │ │ │ 18234: 00632dec 592 FUNC GLOBAL DEFAULT 12 helper_vmfle_vv_h │ │ │ │ 18235: 00dc8540 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_UUID_DSTATE │ │ │ │ - 18236: 007512ec 460 FUNC GLOBAL DEFAULT 12 qdev_find_recursive │ │ │ │ + 18236: 00751334 460 FUNC GLOBAL DEFAULT 12 qdev_find_recursive │ │ │ │ 18237: 0055bdf8 56 FUNC GLOBAL DEFAULT 12 multifd_ram_save_setup │ │ │ │ 18238: 00dc7392 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NSLIST_CSI_DSTATE │ │ │ │ - 18239: 00745ed4 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_le_mmu │ │ │ │ + 18239: 00745f1c 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_le_mmu │ │ │ │ 18240: 00dc6d9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_READ_DSTATE │ │ │ │ 18241: 00da16b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_LIST_PROPERTIES_EVENT │ │ │ │ 18242: 00ce7dc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadc_vvm_w │ │ │ │ 18243: 00dc81e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SUBPAGE_READ_DSTATE │ │ │ │ 18244: 00d8a4c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_EXITING_EVENT │ │ │ │ - 18245: 009d58e8 40 FUNC GLOBAL DEFAULT 12 vu_queue_unpop │ │ │ │ - 18246: 008ec830 552 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_report_bad │ │ │ │ + 18245: 009d5930 40 FUNC GLOBAL DEFAULT 12 vu_queue_unpop │ │ │ │ + 18246: 008ec878 552 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_report_bad │ │ │ │ 18247: 00d8f498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_RECV_EVENT │ │ │ │ 18248: 00d9a570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_ASYNC_EVENT │ │ │ │ 18249: 00dc6934 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPEND_DSTATE │ │ │ │ 18250: 00d8e9b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_FLUSH_SURFACES_ASYNC_EVENT │ │ │ │ - 18251: 009a4470 20 FUNC GLOBAL DEFAULT 12 qemu_set_log │ │ │ │ - 18252: 00816f6c 168 FUNC GLOBAL DEFAULT 12 blk_co_pdiscard │ │ │ │ + 18251: 009a44b8 20 FUNC GLOBAL DEFAULT 12 qemu_set_log │ │ │ │ + 18252: 00816fb4 168 FUNC GLOBAL DEFAULT 12 blk_co_pdiscard │ │ │ │ 18253: 0063303c 592 FUNC GLOBAL DEFAULT 12 helper_vmfle_vv_w │ │ │ │ 18254: 00dc7f9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_RDMA_LISTEN_DSTATE │ │ │ │ 18255: 0029add4 360 FUNC GLOBAL DEFAULT 12 int16_to_float64 │ │ │ │ 18256: 0053c9cc 816 FUNC GLOBAL DEFAULT 12 tpm_util_show_buffer │ │ │ │ 18257: 003e128c 1028 FUNC GLOBAL DEFAULT 12 rocker_event_mac_vlan_seen │ │ │ │ 18258: 00dc6236 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_SUBMIT_COMMAND_RAW_DSTATE │ │ │ │ 18259: 00dc798e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_FLOW_CONTROL_DSTATE │ │ │ │ 18260: 0056e460 272 FUNC GLOBAL DEFAULT 12 qemu_loadvm_load_state_buffer │ │ │ │ - 18261: 00b9a2ec 3 OBJECT GLOBAL DEFAULT 14 sense_code_LBA_OUT_OF_RANGE │ │ │ │ + 18261: 00b9a344 3 OBJECT GLOBAL DEFAULT 14 sense_code_LBA_OUT_OF_RANGE │ │ │ │ 18262: 00d9ec34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_SELECTION_EVENT │ │ │ │ 18263: 00d9b468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_MMAP_EVENT │ │ │ │ - 18264: 0077f394 444 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i32 │ │ │ │ + 18264: 0077f3dc 444 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i32 │ │ │ │ 18265: 00548c50 428 FUNC GLOBAL DEFAULT 12 hmp_info_dirty_rate │ │ │ │ 18266: 00dc8c1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_MAP_DSTATE │ │ │ │ - 18267: 00813494 116 FUNC GLOBAL DEFAULT 12 blk_set_force_allow_inactivate │ │ │ │ + 18267: 008134dc 116 FUNC GLOBAL DEFAULT 12 blk_set_force_allow_inactivate │ │ │ │ 18268: 00dc6680 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_WRITE_DSTATE │ │ │ │ 18269: 0063fba8 452 FUNC GLOBAL DEFAULT 12 helper_vslide1down_vx_b │ │ │ │ 18270: 00d90518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_WRITE_EVENT │ │ │ │ - 18271: 008c6c38 92 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfoList │ │ │ │ + 18271: 008c6c80 92 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfoList │ │ │ │ 18272: 0063fd74 4 FUNC GLOBAL DEFAULT 12 helper_vslide1down_vx_d │ │ │ │ - 18273: 0091bd40 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo │ │ │ │ + 18273: 0091bd88 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo │ │ │ │ 18274: 00d90d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LRC_READ_EVENT │ │ │ │ - 18275: 0075c52c 196 FUNC GLOBAL DEFAULT 12 object_property_get_link │ │ │ │ + 18275: 0075c574 196 FUNC GLOBAL DEFAULT 12 object_property_get_link │ │ │ │ 18276: 00d95014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_MISALIGNED_EVENT │ │ │ │ 18277: 00dc70cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_QDEV_RESET_HOLD_DSTATE │ │ │ │ 18278: 005c4a64 16 FUNC GLOBAL DEFAULT 12 virt_is_acpi_enabled │ │ │ │ 18279: 0063fd6c 4 FUNC GLOBAL DEFAULT 12 helper_vslide1down_vx_h │ │ │ │ 18280: 0056bbf8 424 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state_cleanup │ │ │ │ - 18281: 009c1f14 140 FUNC GLOBAL DEFAULT 12 throttle_timers_attach_aio_context │ │ │ │ + 18281: 009c1f5c 140 FUNC GLOBAL DEFAULT 12 throttle_timers_attach_aio_context │ │ │ │ 18282: 00d9e690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SYSTEM_POWERDOWN_REQUEST_EVENT │ │ │ │ 18283: 00d9e4ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_TCP_INFO_EVENT │ │ │ │ 18284: 00da3c2c 4 OBJECT GLOBAL DEFAULT 25 nb_option_roms │ │ │ │ 18285: 00d96a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_EVENT │ │ │ │ 18286: 002a8644 188 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs8 │ │ │ │ - 18287: 0075d4cc 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint64_ptr │ │ │ │ - 18288: 009184b8 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheWritePolicy │ │ │ │ + 18287: 0075d514 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint64_ptr │ │ │ │ + 18288: 00918500 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheWritePolicy │ │ │ │ 18289: 00dc6cd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_SEND_DSTATE │ │ │ │ 18290: 004913a0 124 FUNC GLOBAL DEFAULT 12 usb_device_reset │ │ │ │ 18291: 00424650 296 FUNC GLOBAL DEFAULT 12 qmp_query_pci │ │ │ │ - 18292: 009579bc 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_status_arg_members │ │ │ │ + 18292: 00957a04 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_status_arg_members │ │ │ │ 18293: 00dc6d78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPU_PWRCTRL_READ_DSTATE │ │ │ │ - 18294: 007c59ac 568 FUNC GLOBAL DEFAULT 12 qcrypto_get_x509_cert_fingerprint │ │ │ │ + 18294: 007c59f4 568 FUNC GLOBAL DEFAULT 12 qcrypto_get_x509_cert_fingerprint │ │ │ │ 18295: 00d9e1a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_HEADER_EVENT │ │ │ │ 18296: 00c8154c 12 OBJECT GLOBAL DEFAULT 21 ZeroPageDetection_lookup │ │ │ │ - 18297: 009b5740 16 FUNC GLOBAL DEFAULT 12 timer_pending │ │ │ │ - 18298: 008ce84c 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk_members │ │ │ │ + 18297: 009b5788 16 FUNC GLOBAL DEFAULT 12 timer_pending │ │ │ │ + 18298: 008ce894 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk_members │ │ │ │ 18299: 00c81c90 12 OBJECT GLOBAL DEFAULT 21 QKeyCode_lookup │ │ │ │ 18300: 00d94658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_READ_EVENT │ │ │ │ 18301: 00dc6304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_LOCK_MEDIUM_DSTATE │ │ │ │ 18302: 005ba5f4 300 FUNC GLOBAL DEFAULT 12 riscv_pmu_init │ │ │ │ - 18303: 00972ad0 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_connected │ │ │ │ + 18303: 00972b18 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_connected │ │ │ │ 18304: 0063fd70 4 FUNC GLOBAL DEFAULT 12 helper_vslide1down_vx_w │ │ │ │ 18305: 004fc4e4 68 FUNC GLOBAL DEFAULT 12 audio_driver_register │ │ │ │ 18306: 00d95924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NSLIST_EVENT │ │ │ │ - 18307: 008181b8 124 FUNC GLOBAL DEFAULT 12 blk_get_detect_zeroes_from_root_state │ │ │ │ - 18308: 008cc8ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsIscsi │ │ │ │ + 18307: 00818200 124 FUNC GLOBAL DEFAULT 12 blk_get_detect_zeroes_from_root_state │ │ │ │ + 18308: 008cc934 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsIscsi │ │ │ │ 18309: 002fc464 264 FUNC GLOBAL DEFAULT 12 aml_index │ │ │ │ 18310: 00d8ddd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_CAN_RECEIVE_EVENT │ │ │ │ 18311: 00dc7c3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_BLOCK_PRECOPY_EMPTY_HIT_DSTATE │ │ │ │ - 18312: 0094126c 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_types_arg_members │ │ │ │ + 18312: 009412b4 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_types_arg_members │ │ │ │ 18313: 00dc6d4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_STATUS_DSTATE │ │ │ │ 18314: 00dc7106 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_WRITE_ICS_DSTATE │ │ │ │ 18315: 00cef3d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vandn_vx_b │ │ │ │ 18316: 00d937c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_ACCEPT_EVENT │ │ │ │ 18317: 00cef248 132 OBJECT GLOBAL DEFAULT 24 helper_info_vandn_vx_d │ │ │ │ 18318: 00dc76aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_DCMD_DSTATE │ │ │ │ 18319: 00d9262c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SYSCTRL_MEM_READL_EVENT │ │ │ │ 18320: 00dc710a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ADD_MSI_OTHER_DSTATE │ │ │ │ 18321: 003adf18 1752 FUNC GLOBAL DEFAULT 12 net_rx_pkt_validate_l4_csum │ │ │ │ 18322: 00d02490 132 OBJECT GLOBAL DEFAULT 24 helper_info_clmul │ │ │ │ - 18323: 009d5a5c 296 FUNC GLOBAL DEFAULT 12 vu_queue_flush │ │ │ │ - 18324: 00818f90 180 FUNC GLOBAL DEFAULT 12 blk_io_limits_enable │ │ │ │ - 18325: 008ac43c 544 FUNC GLOBAL DEFAULT 12 bdrv_remove_persistent_dirty_bitmap │ │ │ │ + 18323: 009d5aa4 296 FUNC GLOBAL DEFAULT 12 vu_queue_flush │ │ │ │ + 18324: 00818fd8 180 FUNC GLOBAL DEFAULT 12 blk_io_limits_enable │ │ │ │ + 18325: 008ac484 544 FUNC GLOBAL DEFAULT 12 bdrv_remove_persistent_dirty_bitmap │ │ │ │ 18326: 00dc62ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_DO_SUBMIT_DONE_DSTATE │ │ │ │ 18327: 00ce4fdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei64_64_v │ │ │ │ 18328: 00d9a680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_MMIO_WRITEW_EVENT │ │ │ │ 18329: 00d8eda8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_EVENT │ │ │ │ 18330: 00cef350 132 OBJECT GLOBAL DEFAULT 24 helper_info_vandn_vx_h │ │ │ │ 18331: 00d8afa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_CLEANUP_STATE_EVENT │ │ │ │ - 18332: 00973d3c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_spice │ │ │ │ - 18333: 0079afcc 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_vec │ │ │ │ + 18332: 00973d84 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_spice │ │ │ │ + 18333: 0079b014 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_vec │ │ │ │ 18334: 00dc6cf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_FAILURE_DSTATE │ │ │ │ 18335: 00dc8be2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_POLICY_REJECT_DSTATE │ │ │ │ - 18336: 0092ae58 192 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateMeasureMode │ │ │ │ - 18337: 00748468 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_be │ │ │ │ + 18336: 0092aea0 192 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateMeasureMode │ │ │ │ + 18337: 007484b0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_be │ │ │ │ 18338: 00d97004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_EVENT │ │ │ │ 18339: 00d992a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MMIO_WRITE_EVENT │ │ │ │ 18340: 00dc651e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LCREATE_DSTATE │ │ │ │ - 18341: 007a37c0 304 FUNC GLOBAL DEFAULT 12 qemu_set_offset │ │ │ │ + 18341: 007a3808 304 FUNC GLOBAL DEFAULT 12 qemu_set_offset │ │ │ │ 18342: 00d8fc34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_READW_EVENT │ │ │ │ 18343: 00d99a00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_CONFIG_EVENT │ │ │ │ - 18344: 007e9018 588 FUNC GLOBAL DEFAULT 12 bdrv_get_xdbg_block_graph │ │ │ │ + 18344: 007e9060 588 FUNC GLOBAL DEFAULT 12 bdrv_get_xdbg_block_graph │ │ │ │ 18345: 0025ef6c 260 FUNC GLOBAL DEFAULT 12 cpu_exec_start │ │ │ │ 18346: 00d95b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_APPTAG_EVENT │ │ │ │ 18347: 00dc664a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_POPULATED_JEDEC_DSTATE │ │ │ │ 18348: 00cef2cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vandn_vx_w │ │ │ │ - 18349: 007bcc40 112 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_key_len │ │ │ │ - 18350: 008ca108 1104 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_latency_histogram_set │ │ │ │ + 18349: 007bcc88 112 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_key_len │ │ │ │ + 18350: 008ca150 1104 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_latency_histogram_set │ │ │ │ 18351: 00dc6b26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_IC_SET_CPU_IRQ_DSTATE │ │ │ │ - 18352: 0078b66c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i64_chk │ │ │ │ - 18353: 009bbaa4 360 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty_area │ │ │ │ + 18352: 0078b6b4 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i64_chk │ │ │ │ + 18353: 009bbaec 360 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty_area │ │ │ │ 18354: 00dc702a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RESET_DSTATE │ │ │ │ 18355: 0032b124 156 FUNC GLOBAL DEFAULT 12 fw_path_provider_try_get_dev_path │ │ │ │ 18356: 00dc6da0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_CLOCK_FREQUENCY_DSTATE │ │ │ │ 18357: 00dc6632 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_IWMCTRL_READ_DSTATE │ │ │ │ - 18358: 007931b0 120 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i64 │ │ │ │ - 18359: 007e6f10 560 FUNC GLOBAL DEFAULT 12 bdrv_perm_names │ │ │ │ + 18358: 007931f8 120 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i64 │ │ │ │ + 18359: 007e6f58 560 FUNC GLOBAL DEFAULT 12 bdrv_perm_names │ │ │ │ 18360: 00d99208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MCQ_CREATE_SQ_EVENT │ │ │ │ 18361: 00d8ebc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_ASYNC_COMPLETE_IO_EVENT │ │ │ │ - 18362: 00797f3c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sub │ │ │ │ + 18362: 00797f84 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sub │ │ │ │ 18363: 00dc6ba0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_WRITE_DSTATE │ │ │ │ 18364: 002a5dac 196 FUNC GLOBAL DEFAULT 12 helper_gvec_shl64i │ │ │ │ 18365: 00dc7446 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RS5C372_RECV_DSTATE │ │ │ │ - 18366: 007e060c 128 FUNC GLOBAL DEFAULT 12 iothread_stop │ │ │ │ + 18366: 007e0654 128 FUNC GLOBAL DEFAULT 12 iothread_stop │ │ │ │ 18367: 00dc7424 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_SELECT_DSTATE │ │ │ │ 18368: 00d9eca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CLOSE_EVENT │ │ │ │ 18369: 00d9f0e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_IO_ERROR_EVENT │ │ │ │ - 18370: 0070b838 240 FUNC GLOBAL DEFAULT 12 memory_region_unmap_iommu_notifier_range │ │ │ │ + 18370: 0070b880 240 FUNC GLOBAL DEFAULT 12 memory_region_unmap_iommu_notifier_range │ │ │ │ 18371: 004909b0 244 FUNC GLOBAL DEFAULT 12 usb_combined_packet_cancel │ │ │ │ 18372: 00dc6fee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MIF_READ_DSTATE │ │ │ │ 18373: 00dc7848 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_TIMER_WRITE_DSTATE │ │ │ │ 18374: 00d8abb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_HANDLE_EVENT_EVENT │ │ │ │ 18375: 00dc69b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_RESET_DSTATE │ │ │ │ 18376: 00d8b3d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_SP_EVENT │ │ │ │ 18377: 00dc73fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FLUSH_NS_DSTATE │ │ │ │ 18378: 00dc71cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_UDP_DSTATE │ │ │ │ 18379: 002a68d4 204 FUNC GLOBAL DEFAULT 12 helper_gvec_shl64v │ │ │ │ 18380: 00296344 260 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8_round_to_zero │ │ │ │ 18381: 00500b08 52 FUNC GLOBAL DEFAULT 12 AUD_remove_card │ │ │ │ - 18382: 008d94bc 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle │ │ │ │ - 18383: 009cf6f4 160 FUNC GLOBAL DEFAULT 12 json_lexer_flush │ │ │ │ + 18382: 008d9504 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle │ │ │ │ + 18383: 009cf73c 160 FUNC GLOBAL DEFAULT 12 json_lexer_flush │ │ │ │ 18384: 00dc6c80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_EOI_DSTATE │ │ │ │ - 18385: 00944434 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties │ │ │ │ + 18385: 0094447c 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties │ │ │ │ 18386: 00c822f4 12 OBJECT GLOBAL DEFAULT 21 ReplayMode_lookup │ │ │ │ 18387: 00ce0308 132 OBJECT GLOBAL DEFAULT 24 helper_info_vse32_v │ │ │ │ - 18388: 008e0a84 192 FUNC GLOBAL DEFAULT 12 visit_type_NFSTransport │ │ │ │ - 18389: 008dad44 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_dismiss_arg_members │ │ │ │ + 18388: 008e0acc 192 FUNC GLOBAL DEFAULT 12 visit_type_NFSTransport │ │ │ │ + 18389: 008dad8c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_dismiss_arg_members │ │ │ │ 18390: 00dc6dbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_READ_BLOCKED_DSTATE │ │ │ │ 18391: 00dc7c3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_CLEANUP_DSTATE │ │ │ │ - 18392: 00765200 1368 FUNC GLOBAL DEFAULT 12 gdbserver_start │ │ │ │ + 18392: 00765248 1368 FUNC GLOBAL DEFAULT 12 gdbserver_start │ │ │ │ 18393: 00ce0200 132 OBJECT GLOBAL DEFAULT 24 helper_info_vle8ff_v │ │ │ │ 18394: 00bcf298 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_drive_iothread │ │ │ │ 18395: 00304a20 72 FUNC GLOBAL DEFAULT 12 acpi_gpe_init │ │ │ │ - 18396: 0077e8f4 232 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcond_i32 │ │ │ │ + 18396: 0077e93c 232 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcond_i32 │ │ │ │ 18397: 0042c5c4 264 FUNC GLOBAL DEFAULT 12 pcie_aer_root_set_vector │ │ │ │ 18398: 00dc78fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY_REQ_USE_DSTATE │ │ │ │ - 18399: 00765b44 392 FUNC GLOBAL DEFAULT 12 gdb_handle_query_rcmd │ │ │ │ + 18399: 00765b8c 392 FUNC GLOBAL DEFAULT 12 gdb_handle_query_rcmd │ │ │ │ 18400: 00cf9dfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsll_vx_b │ │ │ │ - 18401: 00987594 88 FUNC GLOBAL DEFAULT 12 json_writer_free │ │ │ │ + 18401: 009875dc 88 FUNC GLOBAL DEFAULT 12 json_writer_free │ │ │ │ 18402: 00608488 96 FUNC GLOBAL DEFAULT 12 helper_vwsub_wv_b │ │ │ │ - 18403: 009939d0 420 FUNC GLOBAL DEFAULT 12 qemu_mutex_trylock_impl │ │ │ │ + 18403: 00993a18 420 FUNC GLOBAL DEFAULT 12 qemu_mutex_trylock_impl │ │ │ │ 18404: 00cf9c70 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsll_vx_d │ │ │ │ 18405: 0027f328 388 FUNC GLOBAL DEFAULT 12 float32_sub │ │ │ │ 18406: 00d93208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_NOT_NETCARD_EVENT │ │ │ │ - 18407: 0094b0d8 540 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_action_arg_members │ │ │ │ - 18408: 007422fc 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchb_mmu │ │ │ │ + 18407: 0094b120 540 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_action_arg_members │ │ │ │ + 18408: 00742344 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchb_mmu │ │ │ │ 18409: 00cf9d78 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsll_vx_h │ │ │ │ 18410: 006084e8 96 FUNC GLOBAL DEFAULT 12 helper_vwsub_wv_h │ │ │ │ 18411: 00dc6eec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMPHY_WRITE_DSTATE │ │ │ │ 18412: 00cb27c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl64i │ │ │ │ 18413: 00dc67da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_CHANNELS_DSTATE │ │ │ │ 18414: 00dc6a48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_WRITE_CMD646_DSTATE │ │ │ │ 18415: 00614278 620 FUNC GLOBAL DEFAULT 12 helper_vmsne_vx_b │ │ │ │ 18416: 00d9f374 68 OBJECT GLOBAL DEFAULT 24 accel_tcg_trace_events │ │ │ │ 18417: 00dc6f6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_SET_MISTA_DSTATE │ │ │ │ 18418: 006149bc 588 FUNC GLOBAL DEFAULT 12 helper_vmsne_vx_d │ │ │ │ - 18419: 007841a8 132 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i64 │ │ │ │ - 18420: 009676a0 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmModel │ │ │ │ + 18419: 007841f0 132 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i64 │ │ │ │ + 18420: 009676e8 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmModel │ │ │ │ 18421: 00cedf34 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadc_vxm_b │ │ │ │ 18422: 00dc6fd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_PROMISC_MATCH_DSTATE │ │ │ │ 18423: 00dc6b3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_GET_PENDING_IRQ_INFO_DSTATE │ │ │ │ 18424: 00cedda8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadc_vxm_d │ │ │ │ 18425: 00dc7614 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_LOWER_IRQ_DSTATE │ │ │ │ 18426: 002f6a30 212 FUNC GLOBAL DEFAULT 12 v9fs_co_telldir │ │ │ │ 18427: 00d9eb24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_QEMU_REQUEST_EVENT │ │ │ │ - 18428: 009b74f0 1104 FUNC GLOBAL DEFAULT 12 inet_connect_saddr │ │ │ │ + 18428: 009b7538 1104 FUNC GLOBAL DEFAULT 12 inet_connect_saddr │ │ │ │ 18429: 006144e4 624 FUNC GLOBAL DEFAULT 12 helper_vmsne_vx_h │ │ │ │ - 18430: 0098ff90 104 FUNC GLOBAL DEFAULT 12 aio_context_setup │ │ │ │ - 18431: 0099c100 152 FUNC GLOBAL DEFAULT 12 error_printf │ │ │ │ + 18430: 0098ffd8 104 FUNC GLOBAL DEFAULT 12 aio_context_setup │ │ │ │ + 18431: 0099c148 152 FUNC GLOBAL DEFAULT 12 error_printf │ │ │ │ 18432: 003041dc 20 FUNC GLOBAL DEFAULT 12 acpi_table_len │ │ │ │ - 18433: 009c1ffc 92 FUNC GLOBAL DEFAULT 12 throttle_init │ │ │ │ + 18433: 009c2044 92 FUNC GLOBAL DEFAULT 12 throttle_init │ │ │ │ 18434: 00dc82e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GL_AREA_DESTROY_CONTEXT_DSTATE │ │ │ │ 18435: 003ad900 112 FUNC GLOBAL DEFAULT 12 net_rx_pkt_has_tcp_data │ │ │ │ 18436: 00ce4274 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl8re64_v │ │ │ │ 18437: 00d982c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_FLUSH_TXFIFO_END_EVENT │ │ │ │ 18438: 00cedeb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadc_vxm_h │ │ │ │ - 18439: 008cd4c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsParallels │ │ │ │ + 18439: 008cd510 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsParallels │ │ │ │ 18440: 00d90748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_SET_IRQ_EVENT │ │ │ │ 18441: 00cf9cf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsll_vx_w │ │ │ │ 18442: 00cb1f84 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl64v │ │ │ │ - 18443: 008e7f1c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkSubformat │ │ │ │ - 18444: 009ce90c 324 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode │ │ │ │ + 18443: 008e7f64 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkSubformat │ │ │ │ + 18444: 009ce954 324 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode │ │ │ │ 18445: 00608548 96 FUNC GLOBAL DEFAULT 12 helper_vwsub_wv_w │ │ │ │ 18446: 00dc7fec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_OTHER_DSTATE │ │ │ │ - 18447: 00930088 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_replication │ │ │ │ - 18448: 0099b73c 108 FUNC GLOBAL DEFAULT 12 warn_report_err │ │ │ │ + 18447: 009300d0 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_replication │ │ │ │ + 18448: 0099b784 108 FUNC GLOBAL DEFAULT 12 warn_report_err │ │ │ │ 18449: 00d8f298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_I2C_WRITE_EVENT │ │ │ │ 18450: 00dc6994 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ACK_DSTATE │ │ │ │ 18451: 00dc6c42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_ENABLE_IRQ_DSTATE │ │ │ │ - 18452: 008e8588 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh │ │ │ │ - 18453: 0086363c 280 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_list │ │ │ │ + 18452: 008e85d0 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh │ │ │ │ + 18453: 00863684 280 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_list │ │ │ │ 18454: 00dc74e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_WRITE_DATA_INVALID_DSTATE │ │ │ │ 18455: 00d98a40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_SET_FREQ_EVENT │ │ │ │ 18456: 00dc7e86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_INTERRUPT_DSTATE │ │ │ │ 18457: 0055857c 176 FUNC GLOBAL DEFAULT 12 multifd_register_ops │ │ │ │ 18458: 00d99cd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_COMMAND_EVENT │ │ │ │ 18459: 00473fe4 520 FUNC GLOBAL DEFAULT 12 sdbus_read_data │ │ │ │ 18460: 00614754 616 FUNC GLOBAL DEFAULT 12 helper_vmsne_vx_w │ │ │ │ 18461: 00cede2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadc_vxm_w │ │ │ │ - 18462: 00832918 540 FUNC GLOBAL DEFAULT 12 mirror_start │ │ │ │ + 18462: 00832960 540 FUNC GLOBAL DEFAULT 12 mirror_start │ │ │ │ 18463: 00d90768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_WRITE_EVENT │ │ │ │ 18464: 00dc8628 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_GET_DSTATE │ │ │ │ 18465: 005552e0 160 FUNC GLOBAL DEFAULT 12 migration_file_set_error │ │ │ │ 18466: 00dc80e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_DIRTY_LIMIT_GUEST_DSTATE │ │ │ │ - 18467: 009c88d4 380 FUNC GLOBAL DEFAULT 12 qmp_yank │ │ │ │ - 18468: 00906498 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoBase │ │ │ │ - 18469: 0082bb30 2532 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev_part │ │ │ │ + 18467: 009c891c 380 FUNC GLOBAL DEFAULT 12 qmp_yank │ │ │ │ + 18468: 009064e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoBase │ │ │ │ + 18469: 0082bb78 2532 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev_part │ │ │ │ 18470: 00d9de20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_START_EVENT │ │ │ │ 18471: 00d8b530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_NET_LISTENER_WATCH_EVENT │ │ │ │ 18472: 00dc86e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_EXPIRE_PASSWORD_DSTATE │ │ │ │ 18473: 004d4be4 1668 FUNC GLOBAL DEFAULT 12 vfio_multifd_save_complete_precopy_thread │ │ │ │ 18474: 00dbda68 4168 OBJECT GLOBAL DEFAULT 25 gdbserver_state │ │ │ │ 18475: 00d98ad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_TIMER_TICK_EVENT │ │ │ │ 18476: 00dc77d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_TX_REQUEST_DSTATE │ │ │ │ 18477: 00dc7fa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_START_DSTATE │ │ │ │ 18478: 00dc73a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CTRL_CSI_DSTATE │ │ │ │ - 18479: 0095de0c 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions_members │ │ │ │ - 18480: 00918e58 652 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties_members │ │ │ │ + 18479: 0095de54 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions_members │ │ │ │ + 18480: 00918ea0 652 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties_members │ │ │ │ 18481: 00dc68da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_BACK_DETACH_DSTATE │ │ │ │ 18482: 0032c7a8 116 FUNC GLOBAL DEFAULT 12 get_image_size │ │ │ │ - 18483: 008cff14 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo │ │ │ │ + 18483: 008cff5c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo │ │ │ │ 18484: 002fdd10 332 FUNC GLOBAL DEFAULT 12 aml_buffer │ │ │ │ 18485: 00293fcc 264 FUNC GLOBAL DEFAULT 12 float16_to_int8 │ │ │ │ 18486: 00dc65ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_WRITE_OST_STATUS_DSTATE │ │ │ │ 18487: 00c87b00 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_vmapple_virtio_blk_variant │ │ │ │ 18488: 00dc74c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_DMA_COMMAND_READ_DSTATE │ │ │ │ 18489: 003e2a08 8 FUNC GLOBAL DEFAULT 12 fp_port_enabled │ │ │ │ 18490: 0055d658 36 FUNC GLOBAL DEFAULT 12 migrate_switchover_ack │ │ │ │ 18491: 00d8ac58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_CAPABILITY_RAW_EVENT │ │ │ │ 18492: 00d961ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_SYS_IRQ_SENT_EVENT │ │ │ │ 18493: 00dc7886 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_DUALTIMER_RESET_DSTATE │ │ │ │ - 18494: 008ca724 92 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfoList │ │ │ │ - 18495: 0074a104 92 FUNC GLOBAL DEFAULT 12 qapi_free_SGXEPCSectionList │ │ │ │ + 18494: 008ca76c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfoList │ │ │ │ + 18495: 0074a14c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SGXEPCSectionList │ │ │ │ 18496: 00dc8690 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_LIST_PROPERTIES_DSTATE │ │ │ │ - 18497: 008691b4 256 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_list │ │ │ │ - 18498: 0092bb7c 372 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo │ │ │ │ - 18499: 0073e4d8 428 FUNC GLOBAL DEFAULT 12 probe_access │ │ │ │ - 18500: 0076c734 180 FUNC GLOBAL DEFAULT 12 tcg_tb_remove │ │ │ │ - 18501: 009a3230 244 FUNC GLOBAL DEFAULT 12 rcu_register_thread │ │ │ │ + 18497: 008691fc 256 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_list │ │ │ │ + 18498: 0092bbc4 372 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo │ │ │ │ + 18499: 0073e520 428 FUNC GLOBAL DEFAULT 12 probe_access │ │ │ │ + 18500: 0076c77c 180 FUNC GLOBAL DEFAULT 12 tcg_tb_remove │ │ │ │ + 18501: 009a3278 244 FUNC GLOBAL DEFAULT 12 rcu_register_thread │ │ │ │ 18502: 00480cec 4 FUNC GLOBAL DEFAULT 12 ssi_realize_and_unref │ │ │ │ 18503: 00dc80f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_PUT_FD_DSTATE │ │ │ │ 18504: 00dc67bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_SHOW_DSTATE │ │ │ │ - 18505: 009c71fc 2384 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_map │ │ │ │ + 18505: 009c7244 2384 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_map │ │ │ │ 18506: 00dc6242 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_KICK_DSTATE │ │ │ │ 18507: 0061da34 96 FUNC GLOBAL DEFAULT 12 helper_vssubu_vx_b │ │ │ │ 18508: 0061db54 96 FUNC GLOBAL DEFAULT 12 helper_vssubu_vx_d │ │ │ │ 18509: 00d926dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_DIAG_MEM_WRITEB_EVENT │ │ │ │ - 18510: 0075d19c 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint8_ptr │ │ │ │ + 18510: 0075d1e4 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint8_ptr │ │ │ │ 18511: 00609bc0 280 FUNC GLOBAL DEFAULT 12 helper_vsbc_vxm_b │ │ │ │ 18512: 00609f10 316 FUNC GLOBAL DEFAULT 12 helper_vsbc_vxm_d │ │ │ │ 18513: 0061da94 96 FUNC GLOBAL DEFAULT 12 helper_vssubu_vx_h │ │ │ │ 18514: 00dc7722 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REPORT_LUNS_DSTATE │ │ │ │ - 18515: 0080c474 8 FUNC GLOBAL DEFAULT 12 block_acct_failed │ │ │ │ + 18515: 0080c4bc 8 FUNC GLOBAL DEFAULT 12 block_acct_failed │ │ │ │ 18516: 00609cd8 288 FUNC GLOBAL DEFAULT 12 helper_vsbc_vxm_h │ │ │ │ 18517: 00d922bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_WRITE_EVENT │ │ │ │ 18518: 00d93a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_GREG_READ_EVENT │ │ │ │ 18519: 00dc8434 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_JOBS_DSTATE │ │ │ │ 18520: 0048745c 200 FUNC GLOBAL DEFAULT 12 tpm_ppi_init │ │ │ │ 18521: 00d8ee98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_G364FB_WRITE_EVENT │ │ │ │ - 18522: 008cd638 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsRbd │ │ │ │ + 18522: 008cd680 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsRbd │ │ │ │ 18523: 00437cb0 132 FUNC GLOBAL DEFAULT 12 scsi_req_cancel_complete │ │ │ │ 18524: 00d90778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SYSREG_WRITE_EVENT │ │ │ │ 18525: 00d909d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INV_EVENT │ │ │ │ 18526: 00dc6946 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_ENABLE_RAISE_DSTATE │ │ │ │ 18527: 002b427c 24 FUNC GLOBAL DEFAULT 12 qemu_console_surface │ │ │ │ 18528: 00d8c784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LCREATE_RETURN_EVENT │ │ │ │ 18529: 00d99960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_DATA_BITS_EVENT │ │ │ │ 18530: 005a984c 312 FUNC GLOBAL DEFAULT 12 replay_interrupt │ │ │ │ - 18531: 0079a764 116 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_vec │ │ │ │ + 18531: 0079a7ac 116 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_vec │ │ │ │ 18532: 0061daf4 96 FUNC GLOBAL DEFAULT 12 helper_vssubu_vx_w │ │ │ │ - 18533: 00995a28 404 FUNC GLOBAL DEFAULT 12 qemu_drm_rendernode_open │ │ │ │ + 18533: 00995a70 404 FUNC GLOBAL DEFAULT 12 qemu_drm_rendernode_open │ │ │ │ 18534: 00d94728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_VLAN_MISMATCH_EVENT │ │ │ │ - 18535: 00718740 24 FUNC GLOBAL DEFAULT 12 get_system_io │ │ │ │ + 18535: 00718788 24 FUNC GLOBAL DEFAULT 12 get_system_io │ │ │ │ 18536: 00dc6368 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_START_DSTATE │ │ │ │ 18537: 00d9bf70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_FEATURES_EVENT │ │ │ │ 18538: 00609df8 280 FUNC GLOBAL DEFAULT 12 helper_vsbc_vxm_w │ │ │ │ - 18539: 0096a178 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputEventList │ │ │ │ + 18539: 0096a1c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputEventList │ │ │ │ 18540: 00d991c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_PRDT_EVENT │ │ │ │ 18541: 00dc78da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_POST_LOAD_DSTATE │ │ │ │ 18542: 00340544 220 FUNC GLOBAL DEFAULT 12 sysbus_realize_and_unref │ │ │ │ 18543: 00595534 3896 FUNC GLOBAL DEFAULT 12 net_init_dgram │ │ │ │ 18544: 00dc7a22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_CANCEL_DSTATE │ │ │ │ 18545: 00da19a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VNC_SERVERS_EVENT │ │ │ │ 18546: 00d8cce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_CMD_EVENT │ │ │ │ - 18547: 00782d44 464 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcond_i64 │ │ │ │ + 18547: 00782d8c 464 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcond_i64 │ │ │ │ 18548: 00da07d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BALLOON_EVENT │ │ │ │ 18549: 00dc74d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_READ_DATA_DSTATE │ │ │ │ 18550: 00dc636c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 18551: 00cfb008 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssubu_vx_b │ │ │ │ 18552: 00d97cf4 244 OBJECT GLOBAL DEFAULT 24 hw_sd_trace_events │ │ │ │ 18553: 00cfae7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssubu_vx_d │ │ │ │ 18554: 00dc6646 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_SELECT_DSTATE │ │ │ │ - 18555: 0091c3b8 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_DEVICE_SIZE_CHANGE_arg_members │ │ │ │ + 18555: 0091c400 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_DEVICE_SIZE_CHANGE_arg_members │ │ │ │ 18556: 00dc7e08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_KICK_DSTATE │ │ │ │ 18557: 002b9d4c 44 FUNC GLOBAL DEFAULT 12 qkbd_state_init │ │ │ │ 18558: 00cfaf84 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssubu_vx_h │ │ │ │ 18559: 00da1dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_ALTERNATE_EVENT │ │ │ │ - 18560: 008defcc 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi │ │ │ │ + 18560: 008df014 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi │ │ │ │ 18561: 004357a4 168 FUNC GLOBAL DEFAULT 12 scsi_bus_parse_cdb │ │ │ │ 18562: 00591cdc 216 FUNC GLOBAL DEFAULT 12 qemu_net_queue_purge │ │ │ │ 18563: 00dc6ad8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_REGISTER_DSTATE │ │ │ │ - 18564: 00924db4 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_interrupt_controllers │ │ │ │ + 18564: 00924dfc 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_interrupt_controllers │ │ │ │ 18565: 00db5408 4 OBJECT GLOBAL DEFAULT 25 replay_break_timer │ │ │ │ 18566: 005b4954 196 FUNC GLOBAL DEFAULT 12 ebpf_find_binary_by_id │ │ │ │ 18567: 00dc764e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMPLETE_REQUEST_DSTATE │ │ │ │ 18568: 00dc6bb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_EOIR_WRITE_DSTATE │ │ │ │ 18569: 00dc6824 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ATI_MM_WRITE_DSTATE │ │ │ │ 18570: 004efb40 40 FUNC GLOBAL DEFAULT 12 vhost_net_set_backend │ │ │ │ 18571: 0029752c 252 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32_scalbn │ │ │ │ 18572: 00d990c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_INVALID_INDEX_EVENT │ │ │ │ - 18573: 00871c1c 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_import │ │ │ │ + 18573: 00871c64 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_import │ │ │ │ 18574: 002b0de4 100 FUNC GLOBAL DEFAULT 12 qemu_console_co_wait_update │ │ │ │ 18575: 00d9a190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ASYNC_PACKET_EVENT │ │ │ │ - 18576: 00994ca0 340 FUNC GLOBAL DEFAULT 12 qemu_event_wait │ │ │ │ - 18577: 00aeabc8 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum │ │ │ │ - 18578: 00999fc8 336 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear │ │ │ │ - 18579: 007e9dac 644 FUNC GLOBAL DEFAULT 12 bdrv_activate │ │ │ │ + 18576: 00994ce8 340 FUNC GLOBAL DEFAULT 12 qemu_event_wait │ │ │ │ + 18577: 00aeac18 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum │ │ │ │ + 18578: 0099a010 336 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear │ │ │ │ + 18579: 007e9df4 644 FUNC GLOBAL DEFAULT 12 bdrv_activate │ │ │ │ 18580: 00293338 264 FUNC GLOBAL DEFAULT 12 float16_to_int32_scalbn │ │ │ │ 18581: 00dc7376 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_MASKED_DSTATE │ │ │ │ 18582: 0056455c 548 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_range │ │ │ │ - 18583: 009b61cc 32 FUNC GLOBAL DEFAULT 12 timerlist_run_timers │ │ │ │ + 18583: 009b6214 32 FUNC GLOBAL DEFAULT 12 timerlist_run_timers │ │ │ │ 18584: 00d97ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_READ_BLOCK_EVENT │ │ │ │ 18585: 00d95fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_IO_READ_EVENT │ │ │ │ 18586: 0029dae8 424 FUNC GLOBAL DEFAULT 12 float128_maxnum │ │ │ │ 18587: 00296924 256 FUNC GLOBAL DEFAULT 12 float16_to_uint8_scalbn │ │ │ │ 18588: 003e9e50 12 FUNC GLOBAL DEFAULT 12 ctucan_disconnect │ │ │ │ 18589: 00cfaf00 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssubu_vx_w │ │ │ │ 18590: 00d93ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_DISABLED_EVENT │ │ │ │ @@ -18597,198 +18597,198 @@ │ │ │ │ 18593: 00dc7eaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_GPIO_WRITE_DSTATE │ │ │ │ 18594: 00dc78d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_CAUGHT_RESPONSE_DSTATE │ │ │ │ 18595: 00d9d940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_LOW_PENDING_EVENT │ │ │ │ 18596: 00dc632a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_TS_DSTATE │ │ │ │ 18597: 002b2e10 164 FUNC GLOBAL DEFAULT 12 dpy_gl_cursor_dmabuf │ │ │ │ 18598: 00512f2c 264 FUNC GLOBAL DEFAULT 12 validate_bootdevices │ │ │ │ 18599: 00d9208c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_SEC_RESP_EVENT │ │ │ │ - 18600: 00994c28 120 FUNC GLOBAL DEFAULT 12 qemu_event_reset │ │ │ │ - 18601: 006eba6c 60 FUNC GLOBAL DEFAULT 12 virtio_bh_new_guarded_full │ │ │ │ + 18600: 00994c70 120 FUNC GLOBAL DEFAULT 12 qemu_event_reset │ │ │ │ + 18601: 006ebab4 60 FUNC GLOBAL DEFAULT 12 virtio_bh_new_guarded_full │ │ │ │ 18602: 00d98108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_COMMAND_EVENT │ │ │ │ 18603: 00dc7b18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_ASYNC_DSTATE │ │ │ │ 18604: 00d9d980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_PONG_EVENT │ │ │ │ 18605: 004d74d4 220 FUNC GLOBAL DEFAULT 12 virtio_bus_set_vdev_config │ │ │ │ 18606: 00d8cc50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_FW_REMOVE_CPU_EVENT │ │ │ │ 18607: 00d99af0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_CONFIG_EVENT │ │ │ │ 18608: 00530314 308 FUNC GLOBAL DEFAULT 12 qemu_fdt_randomize_seeds │ │ │ │ 18609: 00538688 484 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_stop │ │ │ │ - 18610: 0082978c 188 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_mgmt │ │ │ │ + 18610: 008297d4 188 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_mgmt │ │ │ │ 18611: 00dc611a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_qdev_c │ │ │ │ 18612: 00dc681a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_FILL_WINDOW_DSTATE │ │ │ │ 18613: 00d979d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_FRAME_BUSY_EVENT │ │ │ │ 18614: 004e32e8 240 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_post_load │ │ │ │ 18615: 00510c04 228 FUNC GLOBAL DEFAULT 12 hmp_block_job_set_speed │ │ │ │ - 18616: 007e0818 56 FUNC GLOBAL DEFAULT 12 iothread_get_g_main_context │ │ │ │ + 18616: 007e0860 56 FUNC GLOBAL DEFAULT 12 iothread_get_g_main_context │ │ │ │ 18617: 00dc7f04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_RAMBLOCK_VFN_HASH_DSTATE │ │ │ │ 18618: 00d9233c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_PULSE_ENABLE_EVENT │ │ │ │ 18619: 00d8d19c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_ADDRESS_RD_EVENT │ │ │ │ - 18620: 007167e4 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_named_file │ │ │ │ - 18621: 008b2818 296 FUNC GLOBAL DEFAULT 12 mux_set_focus │ │ │ │ + 18620: 0071682c 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_named_file │ │ │ │ + 18621: 008b2860 296 FUNC GLOBAL DEFAULT 12 mux_set_focus │ │ │ │ 18622: 00332c80 164 FUNC GLOBAL DEFAULT 12 hmp_nmi │ │ │ │ - 18623: 007dba44 220 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_sync │ │ │ │ + 18623: 007dba8c 220 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_sync │ │ │ │ 18624: 00384594 592 FUNC GLOBAL DEFAULT 12 ide_data_readl │ │ │ │ 18625: 00dc742a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHPC_SLOT_COMMAND_DSTATE │ │ │ │ 18626: 0050e344 352 FUNC GLOBAL DEFAULT 12 hmp_info_dump │ │ │ │ 18627: 00533020 16 FUNC GLOBAL DEFAULT 12 cryptodev_backend_set_used │ │ │ │ 18628: 00d9a750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_GUEST_BUG_EVENT │ │ │ │ - 18629: 0092c638 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_unplug_primary │ │ │ │ + 18629: 0092c680 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_unplug_primary │ │ │ │ 18630: 004cdd14 84 FUNC GLOBAL DEFAULT 12 vfio_get_device_info_cap │ │ │ │ - 18631: 009564a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMappingList │ │ │ │ + 18631: 009564e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMappingList │ │ │ │ 18632: 00d8c314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_STARTUP_TPM_RESUME_EVENT │ │ │ │ 18633: 00607ee8 96 FUNC GLOBAL DEFAULT 12 helper_vwadd_vv_b │ │ │ │ - 18634: 00953d50 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMergeWrapper │ │ │ │ - 18635: 008e5700 1116 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2_members │ │ │ │ + 18634: 00953d98 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMergeWrapper │ │ │ │ + 18635: 008e5748 1116 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2_members │ │ │ │ 18636: 00d9c84c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_INPUT_CHANGE_EVENT │ │ │ │ 18637: 00373354 116 FUNC GLOBAL DEFAULT 12 virtio_add_dmabuf │ │ │ │ 18638: 002a551c 188 FUNC GLOBAL DEFAULT 12 helper_gvec_andc │ │ │ │ 18639: 0063e9ec 424 FUNC GLOBAL DEFAULT 12 helper_vslideup_vx_b │ │ │ │ 18640: 00d90948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMOVI_EVENT │ │ │ │ - 18641: 0094fd44 556 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress_members │ │ │ │ + 18641: 0094fd8c 556 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress_members │ │ │ │ 18642: 00dc8588 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_XEN_REPLICATION_STATUS_DSTATE │ │ │ │ 18643: 00492b3c 524 FUNC GLOBAL DEFAULT 12 usb_ep_dump │ │ │ │ 18644: 00384a5c 628 FUNC GLOBAL DEFAULT 12 ide_data_readw │ │ │ │ 18645: 00607f48 96 FUNC GLOBAL DEFAULT 12 helper_vwadd_vv_h │ │ │ │ 18646: 0063eeb0 400 FUNC GLOBAL DEFAULT 12 helper_vslideup_vx_d │ │ │ │ 18647: 00c81090 12 OBJECT GLOBAL DEFAULT 21 DumpGuestMemoryFormat_lookup │ │ │ │ - 18648: 006c8644 212 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_unrealize │ │ │ │ + 18648: 006c868c 212 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_unrealize │ │ │ │ 18649: 00dc6c90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_TIMER_IRQ_CPU_DSTATE │ │ │ │ 18650: 00dc81d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GLOBAL_DIRTY_CHANGED_DSTATE │ │ │ │ 18651: 00d9d7f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DEST_INIT_TRYING_EVENT │ │ │ │ 18652: 0063eb94 408 FUNC GLOBAL DEFAULT 12 helper_vslideup_vx_h │ │ │ │ 18653: 00dc6c22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_BPR_READ_DSTATE │ │ │ │ 18654: 00d978d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_TARGET_NOT_PRESENT_EVENT │ │ │ │ 18655: 00d8f864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_NO_MAP_EVENT │ │ │ │ 18656: 00cb5ff8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchw_le │ │ │ │ 18657: 004181d4 364 FUNC GLOBAL DEFAULT 12 msix_init_exclusive_bar │ │ │ │ 18658: 00dc7c4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_END_DSTATE │ │ │ │ 18659: 003e289c 20 FUNC GLOBAL DEFAULT 12 fp_port_get_macaddr │ │ │ │ 18660: 002b5940 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_sync │ │ │ │ - 18661: 008cd9d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternal │ │ │ │ + 18661: 008cda18 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternal │ │ │ │ 18662: 00dc6766 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_READB_CTRL_DSTATE │ │ │ │ 18663: 00d9ac20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_DATA_OVERRUN_EVENT │ │ │ │ 18664: 00d9ed04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_VENDOR_EVENT │ │ │ │ - 18665: 0093fe2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CanHostSocketcanProperties │ │ │ │ + 18665: 0093fe74 92 FUNC GLOBAL DEFAULT 12 qapi_free_CanHostSocketcanProperties │ │ │ │ 18666: 00dc6406 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_CLEAR_SOCKET_DSTATE │ │ │ │ 18667: 002a58e8 180 FUNC GLOBAL DEFAULT 12 helper_gvec_ands │ │ │ │ - 18668: 0095fac8 280 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev_members │ │ │ │ - 18669: 008a83dc 64 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_merge │ │ │ │ + 18668: 0095fb10 280 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev_members │ │ │ │ + 18669: 008a8424 64 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_merge │ │ │ │ 18670: 00d8ee78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VALUE_WRITE_EVENT │ │ │ │ 18671: 00d9f354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_REUSE_EVENT │ │ │ │ 18672: 00607fa8 96 FUNC GLOBAL DEFAULT 12 helper_vwadd_vv_w │ │ │ │ - 18673: 0098559c 168 FUNC GLOBAL DEFAULT 12 qlist_copy │ │ │ │ + 18673: 009855e4 168 FUNC GLOBAL DEFAULT 12 qlist_copy │ │ │ │ 18674: 0031e88c 32 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_w25q512jv │ │ │ │ 18675: 00d976d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_INVALID_CONTEXT_EVENT │ │ │ │ 18676: 00d9235c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_READ_EVENT │ │ │ │ - 18677: 00969768 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceServerInfo │ │ │ │ + 18677: 009697b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceServerInfo │ │ │ │ 18678: 00505d98 172 FUNC GLOBAL DEFAULT 12 chardev_add_completion │ │ │ │ 18679: 0063ed2c 388 FUNC GLOBAL DEFAULT 12 helper_vslideup_vx_w │ │ │ │ - 18680: 0099dbdc 1104 FUNC GLOBAL DEFAULT 12 qemu_config_parse_qdict │ │ │ │ - 18681: 0073ef08 20 FUNC GLOBAL DEFAULT 12 helper_stl_mmu │ │ │ │ - 18682: 009cebb4 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_YankInstance_base_members │ │ │ │ - 18683: 008d5270 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoList │ │ │ │ + 18680: 0099dc24 1104 FUNC GLOBAL DEFAULT 12 qemu_config_parse_qdict │ │ │ │ + 18681: 0073ef50 20 FUNC GLOBAL DEFAULT 12 helper_stl_mmu │ │ │ │ + 18682: 009cebfc 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_YankInstance_base_members │ │ │ │ + 18683: 008d52b8 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoList │ │ │ │ 18684: 002fab64 100 FUNC GLOBAL DEFAULT 12 free_aml_allocator │ │ │ │ 18685: 00dc75f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_TRANSFER_DATA_DSTATE │ │ │ │ 18686: 00437af8 440 FUNC GLOBAL DEFAULT 12 scsi_req_complete_failed │ │ │ │ 18687: 00dc7a40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_GET_PORT_STATUS_DSTATE │ │ │ │ - 18688: 0072dd10 152 FUNC GLOBAL DEFAULT 12 uaccess_lock_user │ │ │ │ + 18688: 0072dd58 152 FUNC GLOBAL DEFAULT 12 uaccess_lock_user │ │ │ │ 18689: 00d9a6b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_LOOP_STOP_IDLE_EVENT │ │ │ │ - 18690: 00800578 88 FUNC GLOBAL DEFAULT 12 qemuio_command_usage │ │ │ │ + 18690: 008005c0 88 FUNC GLOBAL DEFAULT 12 qemuio_command_usage │ │ │ │ 18691: 00c81304 12 OBJECT GLOBAL DEFAULT 21 NumaOptionsType_lookup │ │ │ │ 18692: 006012f8 656 FUNC GLOBAL DEFAULT 12 helper_vsxei8_16_v │ │ │ │ 18693: 00dc78c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_LIMIT_DSTATE │ │ │ │ - 18694: 0086cbc0 184 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_check_write │ │ │ │ + 18694: 0086cc08 184 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_check_write │ │ │ │ 18695: 005b4a18 232 FUNC GLOBAL DEFAULT 12 qmp_request_ebpf │ │ │ │ - 18696: 00999ed8 240 FUNC GLOBAL DEFAULT 12 bitmap_clear │ │ │ │ + 18696: 00999f20 240 FUNC GLOBAL DEFAULT 12 bitmap_clear │ │ │ │ 18697: 00cb35b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax16 │ │ │ │ 18698: 005fb0dc 2108 FUNC GLOBAL DEFAULT 12 helper_vle64_v │ │ │ │ 18699: 00dc8432 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_JOBS_DSTATE │ │ │ │ 18700: 003cb308 152 FUNC GLOBAL DEFAULT 12 igb_core_pre_save │ │ │ │ 18701: 002fa850 280 FUNC GLOBAL DEFAULT 12 build_append_gas │ │ │ │ 18702: 00d9217c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_REG_READ_EVENT │ │ │ │ - 18703: 007b22d4 276 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_async │ │ │ │ + 18703: 007b231c 276 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_async │ │ │ │ 18704: 00dc821e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_KBD_RELEASE_DSTATE │ │ │ │ 18705: 00dc684a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CAPPED_DSTATE │ │ │ │ 18706: 002f6c7c 544 FUNC GLOBAL DEFAULT 12 v9fs_co_mkdir │ │ │ │ - 18707: 007be138 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_free │ │ │ │ - 18708: 00814c34 168 FUNC GLOBAL DEFAULT 12 blk_iostatus_set_err │ │ │ │ - 18709: 0075ae9c 252 FUNC GLOBAL DEFAULT 12 object_property_get_enum │ │ │ │ - 18710: 008fd84c 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket │ │ │ │ - 18711: 007b0624 100 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_full │ │ │ │ + 18707: 007be180 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_free │ │ │ │ + 18708: 00814c7c 168 FUNC GLOBAL DEFAULT 12 blk_iostatus_set_err │ │ │ │ + 18709: 0075aee4 252 FUNC GLOBAL DEFAULT 12 object_property_get_enum │ │ │ │ + 18710: 008fd894 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket │ │ │ │ + 18711: 007b066c 100 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_full │ │ │ │ 18712: 0033eb98 160 FUNC GLOBAL DEFAULT 12 qdev_prop_set_drive │ │ │ │ 18713: 00dc6470 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_GET_DIRTY_BITMAP_DSTATE │ │ │ │ 18714: 002691f4 388 FUNC GLOBAL DEFAULT 12 cap_disas_plugin │ │ │ │ 18715: 00dc66c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_WRITE_DSTATE │ │ │ │ 18716: 00dc724e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_RESET_DSTATE │ │ │ │ 18717: 00d8bcd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_CLEAR_QUEUE_EVENT │ │ │ │ - 18718: 008fe674 324 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC_members │ │ │ │ - 18719: 0081504c 104 FUNC GLOBAL DEFAULT 12 blk_co_nb_sectors │ │ │ │ + 18718: 008fe6bc 324 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC_members │ │ │ │ + 18719: 00815094 104 FUNC GLOBAL DEFAULT 12 blk_co_nb_sectors │ │ │ │ 18720: 00d8b730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_FILE_NEW_PATH_EVENT │ │ │ │ - 18721: 009081b8 432 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase │ │ │ │ + 18721: 00908200 432 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase │ │ │ │ 18722: 00d93cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGBVF_WRN_IO_ADDR_UNKNOWN_EVENT │ │ │ │ 18723: 00da10a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_NAME_EVENT │ │ │ │ - 18724: 00954724 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper │ │ │ │ + 18724: 0095476c 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper │ │ │ │ 18725: 00507d44 328 FUNC GLOBAL DEFAULT 12 fsdev_co_throttle_request │ │ │ │ 18726: 00d9e730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_RAM_OFFSET_EVENT │ │ │ │ 18727: 00dc7c52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_INCOMING_DSTATE │ │ │ │ 18728: 004cfef0 96 FUNC GLOBAL DEFAULT 12 vfio_container_get_iova_ranges │ │ │ │ 18729: 00da1994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VNC_SERVERS_EVENT │ │ │ │ - 18730: 006e53ac 148 FUNC GLOBAL DEFAULT 12 virtio_queue_enable │ │ │ │ + 18730: 006e53f4 148 FUNC GLOBAL DEFAULT 12 virtio_queue_enable │ │ │ │ 18731: 00dc6832 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_BLT_DSTATE │ │ │ │ - 18732: 006d43f0 8 FUNC GLOBAL DEFAULT 12 vfio_config_quirk_setup │ │ │ │ - 18733: 008ff08c 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendKind │ │ │ │ + 18732: 006d4438 8 FUNC GLOBAL DEFAULT 12 vfio_config_quirk_setup │ │ │ │ + 18733: 008ff0d4 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendKind │ │ │ │ 18734: 00d95aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_RW_COMPLETE_CB_EVENT │ │ │ │ 18735: 00d9da70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_AFTER_LOOP_EVENT │ │ │ │ - 18736: 00972ef8 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_disconnected │ │ │ │ + 18736: 00972f40 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_disconnected │ │ │ │ 18737: 00d9f580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_SOURCE_EVENT │ │ │ │ 18738: 00d8cb10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REG_READ_EVENT │ │ │ │ 18739: 00dc6542 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_READ_IO_PORT_DSTATE │ │ │ │ 18740: 00ce6164 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei8_16_v │ │ │ │ 18741: 00d9fff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_REMOVE_EVENT │ │ │ │ - 18742: 007942e4 284 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ool │ │ │ │ + 18742: 0079432c 284 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ool │ │ │ │ 18743: 00dc8160 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_EXIT_DSTATE │ │ │ │ 18744: 00d8b840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_NEW_FD_EVENT │ │ │ │ 18745: 0029d718 8 FUNC GLOBAL DEFAULT 12 float32_maximum_number │ │ │ │ 18746: 002f7028 232 FUNC GLOBAL DEFAULT 12 v9fs_co_closedir │ │ │ │ 18747: 00480d5c 120 FUNC GLOBAL DEFAULT 12 ssi_create_bus │ │ │ │ - 18748: 00933f70 92 FUNC GLOBAL DEFAULT 12 qapi_free_AddfdInfo │ │ │ │ + 18748: 00933fb8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AddfdInfo │ │ │ │ 18749: 004929c0 92 FUNC GLOBAL DEFAULT 12 usb_packet_cleanup │ │ │ │ 18750: 00da0fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_GETFD_EVENT │ │ │ │ - 18751: 009af0c4 108 FUNC GLOBAL DEFAULT 12 qemu_aio_unref │ │ │ │ - 18752: 008f7eec 296 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase_members │ │ │ │ - 18753: 009214f0 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_numa_node │ │ │ │ + 18751: 009af10c 108 FUNC GLOBAL DEFAULT 12 qemu_aio_unref │ │ │ │ + 18752: 008f7f34 296 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase_members │ │ │ │ + 18753: 00921538 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_numa_node │ │ │ │ 18754: 00dc682c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_READ_REG_DSTATE │ │ │ │ - 18755: 00999bf0 84 FUNC GLOBAL DEFAULT 12 slow_bitmap_xor │ │ │ │ + 18755: 00999c38 84 FUNC GLOBAL DEFAULT 12 slow_bitmap_xor │ │ │ │ 18756: 00dc6694 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_DSTATE │ │ │ │ 18757: 00dc7896 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_TIMER_TICK_DSTATE │ │ │ │ 18758: 00da1414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATS_EVENT │ │ │ │ - 18759: 008e507c 608 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw_members │ │ │ │ + 18759: 008e50c4 608 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw_members │ │ │ │ 18760: 00642e24 108 FUNC GLOBAL DEFAULT 12 helper_brev8 │ │ │ │ - 18761: 008cc3e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyHash │ │ │ │ - 18762: 009262c8 316 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats │ │ │ │ + 18761: 008cc42c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyHash │ │ │ │ + 18762: 00926310 316 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats │ │ │ │ 18763: 00435394 1040 FUNC GLOBAL DEFAULT 12 scsi_req_parse_cdb │ │ │ │ 18764: 005b7408 376 FUNC GLOBAL DEFAULT 12 mseccfg_csr_read │ │ │ │ 18765: 00c82228 12 OBJECT GLOBAL DEFAULT 21 CxlExtentRemovalPolicy_lookup │ │ │ │ - 18766: 007a2cb0 120 FUNC GLOBAL DEFAULT 12 qemu_file_new_input │ │ │ │ + 18766: 007a2cf8 120 FUNC GLOBAL DEFAULT 12 qemu_file_new_input │ │ │ │ 18767: 00d976c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_RESET_EVENT │ │ │ │ 18768: 00553e88 48 FUNC GLOBAL DEFAULT 12 migration_incoming_postcopy_advised │ │ │ │ 18769: 00cb48c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul8 │ │ │ │ 18770: 0047a838 128 FUNC GLOBAL DEFAULT 12 sdhci_common_class_init │ │ │ │ 18771: 00dc6ad2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_SET_DSTATE │ │ │ │ - 18772: 0073ec3c 80 FUNC GLOBAL DEFAULT 12 helper_ldsw_mmu │ │ │ │ + 18772: 0073ec84 80 FUNC GLOBAL DEFAULT 12 helper_ldsw_mmu │ │ │ │ 18773: 00d911b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_MASKED_PENDING_EVENT │ │ │ │ 18774: 0052f230 264 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_u64 │ │ │ │ 18775: 005dc654 156 FUNC GLOBAL DEFAULT 12 riscv_pm_get_pmlen │ │ │ │ - 18776: 006e6d80 340 FUNC GLOBAL DEFAULT 12 virtio_queue_restore_last_avail_idx │ │ │ │ + 18776: 006e6dc8 340 FUNC GLOBAL DEFAULT 12 virtio_queue_restore_last_avail_idx │ │ │ │ 18777: 002c0648 16 FUNC GLOBAL DEFAULT 12 qemu_text_console_get_label │ │ │ │ 18778: 00dc6b4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_WRITE_DSTATE │ │ │ │ 18779: 00500200 144 FUNC GLOBAL DEFAULT 12 AUD_get_buffer_size_out │ │ │ │ 18780: 002d787c 120 FUNC GLOBAL DEFAULT 12 palette_idx │ │ │ │ 18781: 00d8d674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_INVALID_COMMAND_EVENT │ │ │ │ - 18782: 0075a874 204 FUNC GLOBAL DEFAULT 12 object_property_set_default_bool │ │ │ │ - 18783: 008deb4c 192 FUNC GLOBAL DEFAULT 12 visit_type_IscsiTransport │ │ │ │ + 18782: 0075a8bc 204 FUNC GLOBAL DEFAULT 12 object_property_set_default_bool │ │ │ │ + 18783: 008deb94 192 FUNC GLOBAL DEFAULT 12 visit_type_IscsiTransport │ │ │ │ 18784: 00d9c6cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_WRITE_EVENT │ │ │ │ 18785: 00dc8234 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_SEND_EMPTY_CLIPBOARD_DSTATE │ │ │ │ 18786: 00cb352c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax32 │ │ │ │ 18787: 00d9aba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_WAKEUP_EVENT │ │ │ │ 18788: 002fd960 120 FUNC GLOBAL DEFAULT 12 aml_else │ │ │ │ 18789: 00c813f0 12 OBJECT GLOBAL DEFAULT 21 DirtyRateMeasureMode_lookup │ │ │ │ 18790: 0037343c 88 FUNC GLOBAL DEFAULT 12 virtio_remove_resource │ │ │ │ @@ -18802,299 +18802,299 @@ │ │ │ │ 18798: 00dc720c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_IOPORT_WRITE_DSTATE │ │ │ │ 18799: 00d8d5c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_SUBMIT_MULTIREQ_EVENT │ │ │ │ 18800: 00dc7b2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_SUCCESS_DSTATE │ │ │ │ 18801: 00dc6728 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_DMAREADY_DSTATE │ │ │ │ 18802: 00cfd6b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vremu_vx_b │ │ │ │ 18803: 00cfd528 132 OBJECT GLOBAL DEFAULT 24 helper_info_vremu_vx_d │ │ │ │ 18804: 00dc6958 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RC4030_WRITE_DSTATE │ │ │ │ - 18805: 008bdc10 512 FUNC GLOBAL DEFAULT 12 qmp_chardev_remove │ │ │ │ - 18806: 0082281c 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_align │ │ │ │ + 18805: 008bdc58 512 FUNC GLOBAL DEFAULT 12 qmp_chardev_remove │ │ │ │ + 18806: 00822864 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_align │ │ │ │ 18807: 00dc8428 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DSTATE │ │ │ │ 18808: 00d94b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_WRITE_EVENT │ │ │ │ 18809: 00dc7d80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_UNPLUGGED_ALL_DSTATE │ │ │ │ 18810: 00dc811a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_BAD_DSTATE │ │ │ │ 18811: 00cfd630 132 OBJECT GLOBAL DEFAULT 24 helper_info_vremu_vx_h │ │ │ │ 18812: 00dc6b68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VINVALL_DSTATE │ │ │ │ 18813: 004ac270 576 FUNC GLOBAL DEFAULT 12 usb_ehci_unrealize │ │ │ │ 18814: 0042d480 160 FUNC GLOBAL DEFAULT 12 pcie_aer_parse_error_string │ │ │ │ 18815: 00d9e3f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_STARTFULL_EVENT │ │ │ │ - 18816: 0094f354 28 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper_members │ │ │ │ - 18817: 00746e7c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_le │ │ │ │ + 18816: 0094f39c 28 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper_members │ │ │ │ + 18817: 00746ec4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_le │ │ │ │ 18818: 00d8d574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HD_GEOMETRY_LCHS_GUESS_EVENT │ │ │ │ 18819: 00442528 352 FUNC GLOBAL DEFAULT 12 scsi_generic_read_device_inquiry │ │ │ │ 18820: 00520ed4 524 FUNC GLOBAL DEFAULT 12 qtest_server_init │ │ │ │ 18821: 00d8dd18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_UART_READ_EVENT │ │ │ │ 18822: 00d8f924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_HOST_DEFAULT_EVENT │ │ │ │ 18823: 00d95824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_POST_CQE_EVENT │ │ │ │ - 18824: 00941478 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_properties_arg_members │ │ │ │ + 18824: 009414c0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_properties_arg_members │ │ │ │ 18825: 00d844e0 128 OBJECT GLOBAL DEFAULT 24 qcrypto_hash_alg_map │ │ │ │ 18826: 00cfd5ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vremu_vx_w │ │ │ │ 18827: 00dc7df0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NOTIFY_IRQFD_DEFERRED_FN_DSTATE │ │ │ │ - 18828: 00809490 420 FUNC GLOBAL DEFAULT 12 nbd_rep_lookup │ │ │ │ - 18829: 0070edf8 68 FUNC GLOBAL DEFAULT 12 address_space_remove_listeners │ │ │ │ + 18828: 008094d8 420 FUNC GLOBAL DEFAULT 12 nbd_rep_lookup │ │ │ │ + 18829: 0070ee40 68 FUNC GLOBAL DEFAULT 12 address_space_remove_listeners │ │ │ │ 18830: 00d8f674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_AHCI_MEM_READ_EVENT │ │ │ │ 18831: 00d9ed94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SCANOUT_TEXTURE_EVENT │ │ │ │ - 18832: 00990908 116 FUNC GLOBAL DEFAULT 12 event_notifier_cleanup │ │ │ │ + 18832: 00990950 116 FUNC GLOBAL DEFAULT 12 event_notifier_cleanup │ │ │ │ 18833: 00521588 1056 FUNC GLOBAL DEFAULT 12 configure_rtc │ │ │ │ 18834: 003dd24c 12 FUNC GLOBAL DEFAULT 12 vhost_net_get_max_queues │ │ │ │ - 18835: 00958194 112 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed_members │ │ │ │ + 18835: 009581dc 112 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed_members │ │ │ │ 18836: 00cb229c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl16i │ │ │ │ 18837: 00d02280 132 OBJECT GLOBAL DEFAULT 24 helper_info_cbo_zero │ │ │ │ 18838: 00d95d14 52 OBJECT GLOBAL DEFAULT 24 hw_nvram_trace_events │ │ │ │ 18839: 00d0450c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fclass_d │ │ │ │ - 18840: 008139fc 576 FUNC GLOBAL DEFAULT 12 monitor_add_blk │ │ │ │ - 18841: 0088c5a4 24 FUNC GLOBAL DEFAULT 12 qed_init_l2_cache │ │ │ │ - 18842: 008f5754 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_create │ │ │ │ + 18840: 00813a44 576 FUNC GLOBAL DEFAULT 12 monitor_add_blk │ │ │ │ + 18841: 0088c5ec 24 FUNC GLOBAL DEFAULT 12 qed_init_l2_cache │ │ │ │ + 18842: 008f579c 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_create │ │ │ │ 18843: 00332ae4 248 FUNC GLOBAL DEFAULT 12 hmp_pmemsave │ │ │ │ 18844: 00da0db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_CANCEL_EVENT │ │ │ │ - 18845: 00b84fc8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_CHILD_CLEARTID │ │ │ │ + 18845: 00b85018 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_CHILD_CLEARTID │ │ │ │ 18846: 00d955a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VIRT_MNGMT_EVENT │ │ │ │ 18847: 00d04590 132 OBJECT GLOBAL DEFAULT 24 helper_info_fclass_h │ │ │ │ 18848: 00d958d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_EVENT │ │ │ │ 18849: 0050064c 212 FUNC GLOBAL DEFAULT 12 audio_generic_run_buffer_out │ │ │ │ 18850: 00dc6e10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_EXTI_SET_IRQ_DSTATE │ │ │ │ 18851: 00d97404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_STATE_EVENT │ │ │ │ - 18852: 007b59a4 152 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_export_p8info │ │ │ │ + 18852: 007b59ec 152 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_export_p8info │ │ │ │ 18853: 00538234 48 FUNC GLOBAL DEFAULT 12 cryptodev_get_vhost │ │ │ │ 18854: 00dc6b9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_BADWRITE_DSTATE │ │ │ │ 18855: 002a8d08 196 FUNC GLOBAL DEFAULT 12 helper_gvec_leus16 │ │ │ │ 18856: 00d8a938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_SEEK_EVENT │ │ │ │ 18857: 00cb1a5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl16v │ │ │ │ - 18858: 009cd544 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_correctable_error_arg_members │ │ │ │ - 18859: 00814648 492 FUNC GLOBAL DEFAULT 12 blk_dev_change_media_cb │ │ │ │ - 18860: 0078c428 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i32_chk │ │ │ │ + 18858: 009cd58c 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_correctable_error_arg_members │ │ │ │ + 18859: 00814690 492 FUNC GLOBAL DEFAULT 12 blk_dev_change_media_cb │ │ │ │ + 18860: 0078c470 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i32_chk │ │ │ │ 18861: 00d84648 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_clear_drv │ │ │ │ 18862: 00d04488 132 OBJECT GLOBAL DEFAULT 24 helper_info_fclass_s │ │ │ │ 18863: 0043462c 304 FUNC GLOBAL DEFAULT 12 scsi_device_find │ │ │ │ 18864: 00d906b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_QUEUE_INFO_EVENT │ │ │ │ - 18865: 00940334 92 FUNC GLOBAL DEFAULT 12 qapi_free_IothreadProperties │ │ │ │ - 18866: 009000c0 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper_members │ │ │ │ - 18867: 006eead0 56 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_delete │ │ │ │ - 18868: 0070c298 224 FUNC GLOBAL DEFAULT 12 memory_region_set_log │ │ │ │ + 18865: 0094037c 92 FUNC GLOBAL DEFAULT 12 qapi_free_IothreadProperties │ │ │ │ + 18866: 00900108 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper_members │ │ │ │ + 18867: 006eeb18 56 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_delete │ │ │ │ + 18868: 0070c2e0 224 FUNC GLOBAL DEFAULT 12 memory_region_set_log │ │ │ │ 18869: 00dc6daa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_READ_DSTATE │ │ │ │ 18870: 00dc77cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_SHIFT_RX_DSTATE │ │ │ │ - 18871: 00b2b0f0 52 OBJECT GLOBAL DEFAULT 14 vmstate_acpi_pcihp_pci_status │ │ │ │ + 18871: 00b2b140 52 OBJECT GLOBAL DEFAULT 14 vmstate_acpi_pcihp_pci_status │ │ │ │ 18872: 00d983b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_SEQUENCER_OP_EVENT │ │ │ │ 18873: 00d936e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_REG_WRITE_EVENT │ │ │ │ 18874: 00cfead0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_vx_b │ │ │ │ 18875: 00d9b5a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_LPC_BRIDGE_ENABLED_EVENT │ │ │ │ 18876: 00d948b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_CSUM_EVENT │ │ │ │ 18877: 00dc86aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_TYPES_DSTATE │ │ │ │ - 18878: 008a7bc0 392 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_add │ │ │ │ + 18878: 008a7c08 392 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_add │ │ │ │ 18879: 00d95114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_MISALIGNED32_EVENT │ │ │ │ 18880: 00da224c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANON_RAM_ALLOC_EVENT │ │ │ │ 18881: 00cfea4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_vx_h │ │ │ │ - 18882: 00908de8 588 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS_members │ │ │ │ - 18883: 0094ccb8 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_watchdog │ │ │ │ + 18882: 00908e30 588 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS_members │ │ │ │ + 18883: 0094cd00 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_watchdog │ │ │ │ 18884: 00d95e40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHPC_SLOT_COMMAND_EVENT │ │ │ │ - 18885: 009a0624 620 FUNC GLOBAL DEFAULT 12 qemu_opts_print │ │ │ │ + 18885: 009a066c 620 FUNC GLOBAL DEFAULT 12 qemu_opts_print │ │ │ │ 18886: 004efcc4 1032 FUNC GLOBAL DEFAULT 12 vhost_save_backend_state │ │ │ │ 18887: 00dbebbc 4 OBJECT GLOBAL DEFAULT 25 tcg_env │ │ │ │ 18888: 00da3c28 4 OBJECT GLOBAL DEFAULT 25 old_param │ │ │ │ 18889: 002fed38 76 FUNC GLOBAL DEFAULT 12 aml_dword_memory │ │ │ │ 18890: 00dc6d98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_ENTRY_DSTATE │ │ │ │ 18891: 00d8c574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_CONNECT_EVENT │ │ │ │ - 18892: 007df9f4 416 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_add │ │ │ │ + 18892: 007dfa3c 416 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_add │ │ │ │ 18893: 00d933a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_MDIO_ACCESS_EVENT │ │ │ │ 18894: 00dc6856 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SEND_EVENTS_DSTATE │ │ │ │ 18895: 00dc60dc 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_dump_c │ │ │ │ - 18896: 00758218 16 FUNC GLOBAL DEFAULT 12 object_class_is_abstract │ │ │ │ - 18897: 008eaa10 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_change_arg_members │ │ │ │ + 18896: 00758260 16 FUNC GLOBAL DEFAULT 12 object_class_is_abstract │ │ │ │ + 18897: 008eaa58 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_change_arg_members │ │ │ │ 18898: 00c80ac0 12 OBJECT GLOBAL DEFAULT 21 SshHostKeyCheckMode_lookup │ │ │ │ 18899: 00512098 236 FUNC GLOBAL DEFAULT 12 hmp_info_blockstats │ │ │ │ - 18900: 0090a570 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoRSAPaddingAlgo │ │ │ │ - 18901: 0097b6b4 380 FUNC GLOBAL DEFAULT 12 visit_optional │ │ │ │ + 18900: 0090a5b8 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoRSAPaddingAlgo │ │ │ │ + 18901: 0097b6fc 380 FUNC GLOBAL DEFAULT 12 visit_optional │ │ │ │ 18902: 00d9e680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_STATE_INITIALIZE_EVENT │ │ │ │ 18903: 00cfe9c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_vx_w │ │ │ │ - 18904: 00809e74 60 FUNC GLOBAL DEFAULT 12 scsi_cdb_length │ │ │ │ - 18905: 0097c44c 448 FUNC GLOBAL DEFAULT 12 visit_type_int8 │ │ │ │ - 18906: 009a6370 340 FUNC GLOBAL DEFAULT 12 qht_reset │ │ │ │ + 18904: 00809ebc 60 FUNC GLOBAL DEFAULT 12 scsi_cdb_length │ │ │ │ + 18905: 0097c494 448 FUNC GLOBAL DEFAULT 12 visit_type_int8 │ │ │ │ + 18906: 009a63b8 340 FUNC GLOBAL DEFAULT 12 qht_reset │ │ │ │ 18907: 005462a8 448 FUNC GLOBAL DEFAULT 12 cpu_throttle_set │ │ │ │ 18908: 00dc6858 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SURFACES_DIRTY_DSTATE │ │ │ │ 18909: 0031b3d8 344 FUNC GLOBAL DEFAULT 12 pflash_cfi01_legacy_drive │ │ │ │ 18910: 00dc76b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_UNDERFLOW_DSTATE │ │ │ │ - 18911: 008eb958 560 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_completed │ │ │ │ + 18911: 008eb9a0 560 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_completed │ │ │ │ 18912: 00417280 60 FUNC GLOBAL DEFAULT 12 msix_set_pending │ │ │ │ 18913: 00d93d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_SET_VFMAILBOX_EVENT │ │ │ │ 18914: 004912e4 188 FUNC GLOBAL DEFAULT 12 usb_port_reset │ │ │ │ - 18915: 009045c4 372 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapabilityList │ │ │ │ + 18915: 0090460c 372 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapabilityList │ │ │ │ 18916: 00cb019c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus16 │ │ │ │ 18917: 00d8c5b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READLINK_RETURN_EVENT │ │ │ │ - 18918: 007548e4 500 FUNC GLOBAL DEFAULT 12 clock_set │ │ │ │ + 18918: 0075492c 500 FUNC GLOBAL DEFAULT 12 clock_set │ │ │ │ 18919: 00dc7b92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HUB_POWER_DOWN_DSTATE │ │ │ │ - 18920: 009c2934 440 FUNC GLOBAL DEFAULT 12 throttle_account │ │ │ │ - 18921: 00939fac 244 FUNC GLOBAL DEFAULT 12 visit_type_StringList │ │ │ │ + 18920: 009c297c 440 FUNC GLOBAL DEFAULT 12 throttle_account │ │ │ │ + 18921: 00939ff4 244 FUNC GLOBAL DEFAULT 12 visit_type_StringList │ │ │ │ 18922: 00dc6fac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_IRQ_DSTATE │ │ │ │ 18923: 00d98ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_NEW_ACTIVE_LOCALITY_EVENT │ │ │ │ 18924: 00dc779a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_GET_CMD_LINE_DSTATE │ │ │ │ 18925: 00cb34a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax64 │ │ │ │ 18926: 00dc6d92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_READ_REG_DSTATE │ │ │ │ 18927: 00dc7464 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_IRQ_STATE_DSTATE │ │ │ │ - 18928: 0082db58 176 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard_snapshot │ │ │ │ + 18928: 0082dba0 176 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard_snapshot │ │ │ │ 18929: 00dc8098 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_TERMINATE_THREADS_DSTATE │ │ │ │ 18930: 00cfa42c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssrl_vx_b │ │ │ │ 18931: 00d934d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_LEN_EVENT │ │ │ │ - 18932: 00822d18 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_sha256 │ │ │ │ - 18933: 008d8598 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStr │ │ │ │ + 18932: 00822d60 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_sha256 │ │ │ │ + 18933: 008d85e0 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStr │ │ │ │ 18934: 00d9be90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_DOMAIN_EVENT │ │ │ │ 18935: 00cfa2a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssrl_vx_d │ │ │ │ 18936: 003730a8 440 FUNC GLOBAL DEFAULT 12 vga_init │ │ │ │ 18937: 00d02e5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmul_d │ │ │ │ 18938: 00d031f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmax_d │ │ │ │ - 18939: 007b1a28 388 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full_all │ │ │ │ - 18940: 008aea44 600 FUNC GLOBAL DEFAULT 12 blk_pwritev_part │ │ │ │ + 18939: 007b1a70 388 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full_all │ │ │ │ + 18940: 008aea8c 600 FUNC GLOBAL DEFAULT 12 blk_pwritev_part │ │ │ │ 18941: 00dc749e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_IOCTL_SGIO_DONE_DSTATE │ │ │ │ - 18942: 0099672c 196 FUNC GLOBAL DEFAULT 12 register_module_init │ │ │ │ + 18942: 00996774 196 FUNC GLOBAL DEFAULT 12 register_module_init │ │ │ │ 18943: 00da1dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_LIST_EVENT │ │ │ │ 18944: 00d8e6f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CG3_WRITE_EVENT │ │ │ │ 18945: 005ab1dc 32 FUNC GLOBAL DEFAULT 12 replay_get_dword │ │ │ │ 18946: 00d010f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmul_h │ │ │ │ 18947: 002a39c0 80 FUNC GLOBAL DEFAULT 12 helper_clz_i64 │ │ │ │ 18948: 00cfa3a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssrl_vx_h │ │ │ │ 18949: 00d03408 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmax_h │ │ │ │ 18950: 00d92a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCOM_READ_EVENT │ │ │ │ 18951: 00c81594 12 OBJECT GLOBAL DEFAULT 21 MigrationCapability_lookup │ │ │ │ 18952: 00dc8358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_RELEASE_END_DSTATE │ │ │ │ 18953: 003dd56c 156 FUNC GLOBAL DEFAULT 12 vhost_net_notify_migration_done │ │ │ │ 18954: 0060711c 620 FUNC GLOBAL DEFAULT 12 helper_vs8r_v │ │ │ │ 18955: 005023e8 188 FUNC GLOBAL DEFAULT 12 hmp_stopcapture │ │ │ │ 18956: 00dc6e22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_UPDATE_DUTY_DSTATE │ │ │ │ - 18957: 006dc338 704 FUNC GLOBAL DEFAULT 12 vfio_populate_vga │ │ │ │ + 18957: 006dc380 704 FUNC GLOBAL DEFAULT 12 vfio_populate_vga │ │ │ │ 18958: 00dc76a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_INVALID_DSTATE │ │ │ │ 18959: 0061a254 96 FUNC GLOBAL DEFAULT 12 helper_vrem_vv_b │ │ │ │ 18960: 00dc719a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_PHY_RESET_DSTATE │ │ │ │ - 18961: 009065ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKS │ │ │ │ + 18961: 009065f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKS │ │ │ │ 18962: 00dc7714 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_IRQ_INTX_DSTATE │ │ │ │ 18963: 0061a374 96 FUNC GLOBAL DEFAULT 12 helper_vrem_vv_d │ │ │ │ - 18964: 007e58a4 32 FUNC GLOBAL DEFAULT 12 bdrv_uses_whitelist │ │ │ │ + 18964: 007e58ec 32 FUNC GLOBAL DEFAULT 12 bdrv_uses_whitelist │ │ │ │ 18965: 00dc81d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_DESTROY_RCU_DSTATE │ │ │ │ - 18966: 007208ac 116 FUNC GLOBAL DEFAULT 12 migrate_ram_is_ignored │ │ │ │ + 18966: 007208f4 116 FUNC GLOBAL DEFAULT 12 migrate_ram_is_ignored │ │ │ │ 18967: 00dc6390 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_SYNC_DSTATE │ │ │ │ 18968: 00dc8bb4 4 OBJECT GLOBAL DEFAULT 25 trace_events_enabled_count │ │ │ │ 18969: 00dc752e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_DISCONNECT_DSTATE │ │ │ │ 18970: 0041b798 468 FUNC GLOBAL DEFAULT 12 pci_register_vga │ │ │ │ 18971: 002a90ac 184 FUNC GLOBAL DEFAULT 12 helper_gvec_leus32 │ │ │ │ 18972: 0061a2b4 96 FUNC GLOBAL DEFAULT 12 helper_vrem_vv_h │ │ │ │ 18973: 00da1144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NETDEV_DEL_EVENT │ │ │ │ 18974: 00d04698 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctr_clear │ │ │ │ 18975: 00d01284 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmul_s │ │ │ │ 18976: 00d02fe8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmax_s │ │ │ │ 18977: 00dbeb48 4 OBJECT GLOBAL DEFAULT 25 tcg_ctxs │ │ │ │ 18978: 00d974f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_EVENT │ │ │ │ - 18979: 0099203c 16 FUNC GLOBAL DEFAULT 12 qemu_get_local_state_dir │ │ │ │ + 18979: 00992084 16 FUNC GLOBAL DEFAULT 12 qemu_get_local_state_dir │ │ │ │ 18980: 00d8e5b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_EN_B_EVENT │ │ │ │ - 18981: 006b1920 376 FUNC GLOBAL DEFAULT 12 virtio_blk_handle_vq │ │ │ │ + 18981: 006b1968 376 FUNC GLOBAL DEFAULT 12 virtio_blk_handle_vq │ │ │ │ 18982: 00cfa324 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssrl_vx_w │ │ │ │ 18983: 00cfdef4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhsu_vx_b │ │ │ │ 18984: 00d95614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_OFFLINE_ZONE_EVENT │ │ │ │ 18985: 00cfdd68 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhsu_vx_d │ │ │ │ 18986: 00dc7362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_SQ_EVENTIDX_DSTATE │ │ │ │ 18987: 005b06f8 112 FUNC GLOBAL DEFAULT 12 add_stats_entry │ │ │ │ 18988: 00dc747c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_SYS_RESET_HOLD_DSTATE │ │ │ │ 18989: 00dc7534 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_BADPHASE_DSTATE │ │ │ │ 18990: 00cfde70 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhsu_vx_h │ │ │ │ 18991: 0061a314 96 FUNC GLOBAL DEFAULT 12 helper_vrem_vv_w │ │ │ │ 18992: 00dc78be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_STOP_DSTATE │ │ │ │ - 18993: 008db2ec 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDiscardOptions │ │ │ │ + 18993: 008db334 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDiscardOptions │ │ │ │ 18994: 00dc75d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SELATNS_DSTATE │ │ │ │ 18995: 00dc7da4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_PUT_ENDPOINT_DSTATE │ │ │ │ 18996: 004d49d8 420 FUNC GLOBAL DEFAULT 12 vfio_multifd_setup │ │ │ │ - 18997: 0074264c 328 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_le_mmu │ │ │ │ - 18998: 007ac408 112 FUNC GLOBAL DEFAULT 12 qio_channel_create_socket_watch │ │ │ │ + 18997: 00742694 328 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_le_mmu │ │ │ │ + 18998: 007ac450 112 FUNC GLOBAL DEFAULT 12 qio_channel_create_socket_watch │ │ │ │ 18999: 00428a50 12 FUNC GLOBAL DEFAULT 12 pcie_cap_exit │ │ │ │ 19000: 0050053c 228 FUNC GLOBAL DEFAULT 12 audio_generic_run_buffer_in │ │ │ │ 19001: 00cb142c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne16 │ │ │ │ - 19002: 006abaa4 2172 FUNC GLOBAL DEFAULT 12 riscv_tcg_cpu_finalize_features │ │ │ │ - 19003: 009bf324 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_init │ │ │ │ - 19004: 00815160 120 FUNC GLOBAL DEFAULT 12 blk_get_geometry │ │ │ │ - 19005: 00717b58 496 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_file │ │ │ │ + 19002: 006abaec 2172 FUNC GLOBAL DEFAULT 12 riscv_tcg_cpu_finalize_features │ │ │ │ + 19003: 009bf36c 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_init │ │ │ │ + 19004: 008151a8 120 FUNC GLOBAL DEFAULT 12 blk_get_geometry │ │ │ │ + 19005: 00717ba0 496 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_file │ │ │ │ 19006: 00da3a18 4 OBJECT GLOBAL DEFAULT 25 only_migratable │ │ │ │ 19007: 00dc757c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_RESET_DSTATE │ │ │ │ 19008: 00d9e440 76 OBJECT GLOBAL DEFAULT 24 net_trace_events │ │ │ │ 19009: 00dc6e24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_UPDATE_FREQ_DSTATE │ │ │ │ 19010: 005bcc98 304 FUNC GLOBAL DEFAULT 12 riscv_numa_possible_cpu_arch_ids │ │ │ │ - 19011: 00b84ef0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWIPC │ │ │ │ - 19012: 00916744 432 FUNC GLOBAL DEFAULT 12 visit_type_TargetInfo │ │ │ │ - 19013: 0094af50 192 FUNC GLOBAL DEFAULT 12 visit_type_PanicAction │ │ │ │ + 19011: 00b84f40 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWIPC │ │ │ │ + 19012: 0091678c 432 FUNC GLOBAL DEFAULT 12 visit_type_TargetInfo │ │ │ │ + 19013: 0094af98 192 FUNC GLOBAL DEFAULT 12 visit_type_PanicAction │ │ │ │ 19014: 00d924bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SNVS_WRITE_EVENT │ │ │ │ 19015: 00d90fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_CPU_WRITE_EVENT │ │ │ │ - 19016: 00780920 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i32 │ │ │ │ - 19017: 0099b504 320 FUNC GLOBAL DEFAULT 12 error_append_hint │ │ │ │ + 19016: 00780968 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i32 │ │ │ │ + 19017: 0099b54c 320 FUNC GLOBAL DEFAULT 12 error_append_hint │ │ │ │ 19018: 00cfddec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhsu_vx_w │ │ │ │ 19019: 00dc84e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_USB_DSTATE │ │ │ │ - 19020: 00956444 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMapping │ │ │ │ + 19020: 0095648c 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMapping │ │ │ │ 19021: 005620f4 120 FUNC GLOBAL DEFAULT 12 postcopy_ram_prepare_discard │ │ │ │ 19022: 00d9abb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_DETACH_EVENT │ │ │ │ 19023: 00da11a4 60 OBJECT GLOBAL DEFAULT 24 qapi_commands_qom_trace_events_trace_events │ │ │ │ 19024: 00dc776e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_BLOCK_COUNT_DSTATE │ │ │ │ 19025: 00cb0118 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus32 │ │ │ │ 19026: 00d9a910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ASYNC_COMPLETE_EVENT │ │ │ │ - 19027: 007e69c0 224 FUNC GLOBAL DEFAULT 12 bdrv_parse_aio │ │ │ │ + 19027: 007e6a08 224 FUNC GLOBAL DEFAULT 12 bdrv_parse_aio │ │ │ │ 19028: 0037a6c4 44 FUNC GLOBAL DEFAULT 12 i2c_bus_busy │ │ │ │ 19029: 00d9a6a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_LOOP_CONTINUE_EVENT │ │ │ │ 19030: 00ce3d4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl2re16_v │ │ │ │ 19031: 00d91378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_MEM_WRITE_EVENT │ │ │ │ 19032: 0049141c 176 FUNC GLOBAL DEFAULT 12 usb_wakeup │ │ │ │ - 19033: 00992c78 316 FUNC GLOBAL DEFAULT 12 sigaction_invoke │ │ │ │ + 19033: 00992cc0 316 FUNC GLOBAL DEFAULT 12 sigaction_invoke │ │ │ │ 19034: 00d9298c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_MAP_ROWS_EVENT │ │ │ │ - 19035: 007e068c 28 FUNC GLOBAL DEFAULT 12 iothread_get_id │ │ │ │ + 19035: 007e06d4 28 FUNC GLOBAL DEFAULT 12 iothread_get_id │ │ │ │ 19036: 00522efc 480 FUNC GLOBAL DEFAULT 12 qemu_system_guest_panicked │ │ │ │ 19037: 00dc851c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMDEV_DSTATE │ │ │ │ 19038: 00d9fc8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_MIRROR_EVENT │ │ │ │ 19039: 00dc7200 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_CSUM_DSTATE │ │ │ │ 19040: 00dc7cd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOEVENTFD_EXIT_DSTATE │ │ │ │ 19041: 00dc699c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_EVENT_DSTATE │ │ │ │ 19042: 0033eccc 100 FUNC GLOBAL DEFAULT 12 qdev_prop_set_netdev │ │ │ │ 19043: 00d9e1c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_SETUP_EVENT │ │ │ │ - 19044: 00b95848 4 OBJECT GLOBAL DEFAULT 14 tcg_op_defs_max │ │ │ │ + 19044: 00b958a0 4 OBJECT GLOBAL DEFAULT 14 tcg_op_defs_max │ │ │ │ 19045: 00410398 116 FUNC GLOBAL DEFAULT 12 nvme_subsys_unregister_ctrl │ │ │ │ 19046: 00d93588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_PHY_WRITE_NUM_EVENT │ │ │ │ 19047: 00d94288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L4_CSO_DISABLED_EVENT │ │ │ │ 19048: 003a88c4 424 FUNC GLOBAL DEFAULT 12 e1000x_is_oversized │ │ │ │ 19049: 00dc7758 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_VOLTAGE_DSTATE │ │ │ │ - 19050: 0079b0cc 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shlv_vec │ │ │ │ + 19050: 0079b114 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shlv_vec │ │ │ │ 19051: 003e61b8 280 FUNC GLOBAL DEFAULT 12 hmp_rocker │ │ │ │ 19052: 0029d800 64 FUNC GLOBAL DEFAULT 12 float64_maximum_number │ │ │ │ 19053: 00dc669e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_START_DSTATE │ │ │ │ 19054: 00cbe4c4 84 OBJECT GLOBAL DEFAULT 24 qemu_global_opts │ │ │ │ 19055: 00dc6c1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_AP_READ_DSTATE │ │ │ │ - 19056: 007a3b00 40 FUNC GLOBAL DEFAULT 12 qemu_file_skip │ │ │ │ + 19056: 007a3b48 40 FUNC GLOBAL DEFAULT 12 qemu_file_skip │ │ │ │ 19057: 00dc79a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_ENDPOINT_DSTATE │ │ │ │ 19058: 00dc71f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_PH_CSUM_DSTATE │ │ │ │ - 19059: 0091667c 200 FUNC GLOBAL DEFAULT 12 visit_type_TargetInfo_members │ │ │ │ - 19060: 0096c288 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_DISCONNECTED_arg_members │ │ │ │ - 19061: 007ab9a0 624 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_server │ │ │ │ - 19062: 00953274 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_set_state_arg_members │ │ │ │ + 19059: 009166c4 200 FUNC GLOBAL DEFAULT 12 visit_type_TargetInfo_members │ │ │ │ + 19060: 0096c2d0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_DISCONNECTED_arg_members │ │ │ │ + 19061: 007ab9e8 624 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_server │ │ │ │ + 19062: 009532bc 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_set_state_arg_members │ │ │ │ 19063: 0041b438 120 FUNC GLOBAL DEFAULT 12 pci_bus_numa_node │ │ │ │ 19064: 00dc856c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 19065: 0063dd3c 444 FUNC GLOBAL DEFAULT 12 helper_viota_m_b │ │ │ │ 19066: 00dc7d16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_RESET_PM_DSTATE │ │ │ │ 19067: 002ad360 300 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_for_each │ │ │ │ - 19068: 009b9f74 16 FUNC GLOBAL DEFAULT 12 buffer_empty │ │ │ │ + 19068: 009b9fbc 16 FUNC GLOBAL DEFAULT 12 buffer_empty │ │ │ │ 19069: 0063e258 452 FUNC GLOBAL DEFAULT 12 helper_viota_m_d │ │ │ │ - 19070: 0075cdb0 168 FUNC GLOBAL DEFAULT 12 object_class_property_add_bool │ │ │ │ + 19070: 0075cdf8 168 FUNC GLOBAL DEFAULT 12 object_class_property_add_bool │ │ │ │ 19071: 002d7764 4 FUNC GLOBAL DEFAULT 12 palette_destroy │ │ │ │ - 19072: 007c5dd4 52 FUNC GLOBAL DEFAULT 12 qcrypto_hash_supports │ │ │ │ - 19073: 00904a3c 112 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo_members │ │ │ │ + 19072: 007c5e1c 52 FUNC GLOBAL DEFAULT 12 qcrypto_hash_supports │ │ │ │ + 19073: 00904a84 112 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo_members │ │ │ │ 19074: 00da013c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_RINGBUF_WRITE_EVENT │ │ │ │ - 19075: 00741764 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchb_mmu │ │ │ │ - 19076: 00aeb4f0 268 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode │ │ │ │ - 19077: 009a5758 292 FUNC GLOBAL DEFAULT 12 qdist_pr │ │ │ │ + 19075: 007417ac 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchb_mmu │ │ │ │ + 19076: 00aeb540 268 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode │ │ │ │ + 19077: 009a57a0 292 FUNC GLOBAL DEFAULT 12 qdist_pr │ │ │ │ 19078: 0063def8 432 FUNC GLOBAL DEFAULT 12 helper_viota_m_h │ │ │ │ 19079: 00dc7122 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IPV6_FILTERING_DISABLED_DSTATE │ │ │ │ 19080: 00d97ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_CONFIG_SAS_PHY_EVENT │ │ │ │ - 19081: 008c4c94 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint64List │ │ │ │ + 19081: 008c4cdc 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint64List │ │ │ │ 19082: 005bc818 188 FUNC GLOBAL DEFAULT 12 riscv_socket_mem_offset │ │ │ │ 19083: 00d8d844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_CHIP_ERASE_START_EVENT │ │ │ │ 19084: 00d048a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_hlv_bu │ │ │ │ 19085: 00d9ee34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_CREATE_PRIMARY_SURFACE_EVENT │ │ │ │ - 19086: 00911fdc 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_job_status_change │ │ │ │ + 19086: 00912024 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_job_status_change │ │ │ │ 19087: 00da229c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_ENTRY_EVENT │ │ │ │ 19088: 0054cf00 236 FUNC GLOBAL DEFAULT 12 migrate_set_capability_completion │ │ │ │ - 19089: 008f4b64 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_reopen │ │ │ │ + 19089: 008f4bac 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_reopen │ │ │ │ 19090: 00dc65f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_WRITE_REG_DSTATE │ │ │ │ 19091: 00dc6ede 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCOM_READ_DSTATE │ │ │ │ 19092: 00d9622c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_CMD_EVENT │ │ │ │ 19093: 00293440 260 FUNC GLOBAL DEFAULT 12 float16_to_int64_scalbn │ │ │ │ 19094: 00d97704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_UNSUPPORTED_EVENT │ │ │ │ 19095: 0063e0a8 432 FUNC GLOBAL DEFAULT 12 helper_viota_m_w │ │ │ │ 19096: 00d9c3a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SKIPPED_MEMORY_SECTION_EVENT │ │ │ │ @@ -19103,525 +19103,525 @@ │ │ │ │ 19099: 00dc6c0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_EL3_WRITE_DSTATE │ │ │ │ 19100: 004f9850 604 FUNC GLOBAL DEFAULT 12 hmp_vhost_queue_status │ │ │ │ 19101: 0029fc2c 960 FUNC GLOBAL DEFAULT 12 float64r32_sqrt │ │ │ │ 19102: 00cf9748 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccsu_vv_h │ │ │ │ 19103: 00dc72a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_SMALL_DSTATE │ │ │ │ 19104: 0053ad04 400 FUNC GLOBAL DEFAULT 12 spdm_socket_connect │ │ │ │ 19105: 00d8d3c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_SFDP_EVENT │ │ │ │ - 19106: 00926f84 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatusList │ │ │ │ + 19106: 00926fcc 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatusList │ │ │ │ 19107: 00d955e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CLEAR_NS_CLOSE_EVENT │ │ │ │ 19108: 00da0968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VM_GENERATION_ID_EVENT │ │ │ │ - 19109: 00906550 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlotList │ │ │ │ + 19109: 00906598 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlotList │ │ │ │ 19110: 00dc6b42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ESCALATE_DISABLED_DSTATE │ │ │ │ 19111: 00dc7e8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_READ_DSTATE │ │ │ │ 19112: 00dc6f54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_REG_READ_DSTATE │ │ │ │ - 19113: 008e7010 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow │ │ │ │ + 19113: 008e7058 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow │ │ │ │ 19114: 00d921dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_UPDATE_EVENT │ │ │ │ - 19115: 00765758 472 FUNC GLOBAL DEFAULT 12 gdb_exit │ │ │ │ + 19115: 007657a0 472 FUNC GLOBAL DEFAULT 12 gdb_exit │ │ │ │ 19116: 00d8e7f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_BLT_EVENT │ │ │ │ - 19117: 00744fcc 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_be_mmu │ │ │ │ - 19118: 0083c260 1200 FUNC GLOBAL DEFAULT 12 bdrv_node_info_dump │ │ │ │ - 19119: 008dcbb0 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryptionFormat │ │ │ │ + 19117: 00745014 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_be_mmu │ │ │ │ + 19118: 0083c2a8 1200 FUNC GLOBAL DEFAULT 12 bdrv_node_info_dump │ │ │ │ + 19119: 008dcbf8 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryptionFormat │ │ │ │ 19120: 00dbda1a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_c │ │ │ │ 19121: 00d8b5b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_FULL_DECODE_EVENT │ │ │ │ 19122: 004173f4 260 FUNC GLOBAL DEFAULT 12 msix_uninit │ │ │ │ 19123: 00d89ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_PAUSE_EVENT │ │ │ │ 19124: 002a94b4 208 FUNC GLOBAL DEFAULT 12 helper_gvec_leus64 │ │ │ │ 19125: 00dc72a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CSS_DSTATE │ │ │ │ 19126: 00cf96c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccsu_vv_w │ │ │ │ 19127: 00d99298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_PROCESS_DB_EVENT │ │ │ │ 19128: 00d9a640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_LINK_ASYNC_EVENT │ │ │ │ - 19129: 009285c4 2284 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters_members │ │ │ │ - 19130: 006cdbf8 136 FUNC GLOBAL DEFAULT 12 vfio_get_device_info │ │ │ │ + 19129: 0092860c 2284 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters_members │ │ │ │ + 19130: 006cdc40 136 FUNC GLOBAL DEFAULT 12 vfio_get_device_info │ │ │ │ 19131: 006307b8 592 FUNC GLOBAL DEFAULT 12 helper_vmfeq_vv_d │ │ │ │ 19132: 00dc835e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_ASSERT_BEGIN_DSTATE │ │ │ │ - 19133: 00734634 156 FUNC GLOBAL DEFAULT 12 cpu_restore_state │ │ │ │ + 19133: 0073467c 156 FUNC GLOBAL DEFAULT 12 cpu_restore_state │ │ │ │ 19134: 00d9a7b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_SUSPEND_EVENT │ │ │ │ 19135: 00d9acc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_READ_FAILED_EVENT │ │ │ │ 19136: 00d8cac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REALIZEFN_IN_EVENT │ │ │ │ 19137: 0058c190 276 FUNC GLOBAL DEFAULT 12 net_init_hubport │ │ │ │ 19138: 00d9a320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_STATE_EVENT │ │ │ │ 19139: 00d992e8 1352 OBJECT GLOBAL DEFAULT 24 hw_usb_trace_events │ │ │ │ 19140: 00d04bc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_cm_jalt │ │ │ │ 19141: 00630320 588 FUNC GLOBAL DEFAULT 12 helper_vmfeq_vv_h │ │ │ │ 19142: 00d941d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_EVENT │ │ │ │ 19143: 00dc8214 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_TOUCH_SEND_EVENT_DSTATE │ │ │ │ 19144: 00305148 4 FUNC GLOBAL DEFAULT 12 nvdimm_acpi_plug_cb │ │ │ │ 19145: 00da0888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_PMEMSAVE_EVENT │ │ │ │ 19146: 00297424 264 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16_scalbn │ │ │ │ - 19147: 008c4bdc 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint16List │ │ │ │ + 19147: 008c4c24 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint16List │ │ │ │ 19148: 005b0b04 60 FUNC GLOBAL DEFAULT 12 accel_ioctl_begin │ │ │ │ 19149: 00dc62ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STREAM_ONE_ITERATION_DSTATE │ │ │ │ 19150: 00514b48 36 FUNC GLOBAL DEFAULT 12 rust_bql_mock_lock │ │ │ │ - 19151: 007e1390 508 FUNC GLOBAL DEFAULT 12 qmp_job_dismiss │ │ │ │ + 19151: 007e13d8 508 FUNC GLOBAL DEFAULT 12 qmp_job_dismiss │ │ │ │ 19152: 00dc8bbe 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_qdev_c │ │ │ │ 19153: 005baa40 200 FUNC GLOBAL DEFAULT 12 riscv_timer_init │ │ │ │ 19154: 00dc6e82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX2_MEM_READB_DSTATE │ │ │ │ 19155: 003cb270 144 FUNC GLOBAL DEFAULT 12 igb_core_pci_uninit │ │ │ │ 19156: 00293220 280 FUNC GLOBAL DEFAULT 12 float16_to_int16_scalbn │ │ │ │ 19157: 00dc8bbc 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_yank_c │ │ │ │ - 19158: 00996334 220 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_destroy │ │ │ │ + 19158: 0099637c 220 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_destroy │ │ │ │ 19159: 00d9c260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DUMP_CONFIG_EVENT │ │ │ │ 19160: 00d8da78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_WRITE_EVENT │ │ │ │ 19161: 0051493c 108 FUNC GLOBAL DEFAULT 12 qemu_cpu_kick │ │ │ │ 19162: 00d8d714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNLOCK0_FAILED_EVENT │ │ │ │ 19163: 00dc6980 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_SEND_DSTATE │ │ │ │ 19164: 002a9f34 172 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub16 │ │ │ │ - 19165: 0072fc90 224 FUNC GLOBAL DEFAULT 12 accel_init_interfaces │ │ │ │ + 19165: 0072fcd8 224 FUNC GLOBAL DEFAULT 12 accel_init_interfaces │ │ │ │ 19166: 00db4df0 8 OBJECT GLOBAL DEFAULT 25 net_clients │ │ │ │ 19167: 002a35dc 44 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_restore │ │ │ │ 19168: 00dc6792 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_FLUSH_BUF_DSTATE │ │ │ │ - 19169: 0077db24 104 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i32 │ │ │ │ + 19169: 0077db6c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i32 │ │ │ │ 19170: 00295dc0 368 FUNC GLOBAL DEFAULT 12 floatx80_to_int64_round_to_zero │ │ │ │ 19171: 00dc8196 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_ADDRESS_SPACE_ID_DSTATE │ │ │ │ 19172: 00608b48 96 FUNC GLOBAL DEFAULT 12 helper_vwsubu_wx_b │ │ │ │ - 19173: 00783374 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i64 │ │ │ │ + 19173: 007833bc 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i64 │ │ │ │ 19174: 0063056c 588 FUNC GLOBAL DEFAULT 12 helper_vmfeq_vv_w │ │ │ │ 19175: 00d97cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CANCEL_EVENT │ │ │ │ - 19176: 00906830 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsProperties │ │ │ │ + 19176: 00906878 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsProperties │ │ │ │ 19177: 00d9d260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_EXEC_OUTGOING_EVENT │ │ │ │ 19178: 00dc8c38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_DSTATE │ │ │ │ 19179: 00608ba8 96 FUNC GLOBAL DEFAULT 12 helper_vwsubu_wx_h │ │ │ │ 19180: 00dc62ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STREAM_START_DSTATE │ │ │ │ - 19181: 009a519c 624 FUNC GLOBAL DEFAULT 12 qdist_bin__internal │ │ │ │ + 19181: 009a51e4 624 FUNC GLOBAL DEFAULT 12 qdist_bin__internal │ │ │ │ 19182: 00cb0094 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus64 │ │ │ │ 19183: 00d9e080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_GOOD_EVENT │ │ │ │ 19184: 00dc6e7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APC_MEM_READB_DSTATE │ │ │ │ 19185: 00581b5c 128 FUNC GLOBAL DEFAULT 12 hmp_info_history │ │ │ │ 19186: 00ce58a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsse32_v │ │ │ │ 19187: 00d8eaa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_CHECK_EVENT │ │ │ │ 19188: 002ac958 168 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_set │ │ │ │ - 19189: 0098b5e4 88 FUNC GLOBAL DEFAULT 12 qemu_open │ │ │ │ + 19189: 0098b62c 88 FUNC GLOBAL DEFAULT 12 qemu_open │ │ │ │ 19190: 00415090 228 FUNC GLOBAL DEFAULT 12 pcie_chassis_add_slot │ │ │ │ 19191: 00d8b800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_COMPLETE_EVENT │ │ │ │ 19192: 00418db8 364 FUNC GLOBAL DEFAULT 12 pci_default_read_config │ │ │ │ 19193: 00291464 340 FUNC GLOBAL DEFAULT 12 float32_to_bfloat16 │ │ │ │ 19194: 0034236c 256 FUNC GLOBAL DEFAULT 12 ramfb_setup │ │ │ │ 19195: 00dc61f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_GETLENGTH_DSTATE │ │ │ │ - 19196: 009a623c 260 FUNC GLOBAL DEFAULT 12 qht_init │ │ │ │ + 19196: 009a6284 260 FUNC GLOBAL DEFAULT 12 qht_init │ │ │ │ 19197: 00dc6f6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_UPDATE_RX_IRQ_DSTATE │ │ │ │ 19198: 00d91148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_S390_AIRQ_SUPPRESSED_EVENT │ │ │ │ 19199: 00dc749c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_NEW_DSTATE │ │ │ │ - 19200: 009b13a4 128 FUNC GLOBAL DEFAULT 12 iohandler_get_aio_context │ │ │ │ + 19200: 009b13ec 128 FUNC GLOBAL DEFAULT 12 iohandler_get_aio_context │ │ │ │ 19201: 00dc790c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_RAISE_IRQ_DSTATE │ │ │ │ 19202: 00dc86ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MICE_DSTATE │ │ │ │ - 19203: 008d8a68 1148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_mirror_arg_members │ │ │ │ + 19203: 008d8ab0 1148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_mirror_arg_members │ │ │ │ 19204: 00d9c250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_CONFIG_EVENT │ │ │ │ 19205: 00608c08 96 FUNC GLOBAL DEFAULT 12 helper_vwsubu_wx_w │ │ │ │ 19206: 00629110 460 FUNC GLOBAL DEFAULT 12 helper_vfmsub_vf_d │ │ │ │ - 19207: 0082380c 352 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrunlock │ │ │ │ + 19207: 00823854 352 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrunlock │ │ │ │ 19208: 0041b29c 64 FUNC GLOBAL DEFAULT 12 pci_unregister_root_bus │ │ │ │ - 19209: 0084a538 384 FUNC GLOBAL DEFAULT 12 qcow2_refcount_metadata_size │ │ │ │ + 19209: 0084a580 384 FUNC GLOBAL DEFAULT 12 qcow2_refcount_metadata_size │ │ │ │ 19210: 00d946f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_UCAST_MISMATCH_EVENT │ │ │ │ 19211: 002ac30c 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_sign_extended │ │ │ │ - 19212: 008cc9a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ - 19213: 00780ef0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i32 │ │ │ │ + 19212: 008cc9ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ + 19213: 00780f38 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i32 │ │ │ │ 19214: 00628dd0 432 FUNC GLOBAL DEFAULT 12 helper_vfmsub_vf_h │ │ │ │ 19215: 00ce37a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vghsh_vv │ │ │ │ - 19216: 007356fc 32 FUNC GLOBAL DEFAULT 12 translator_is_same_page │ │ │ │ + 19216: 00735744 32 FUNC GLOBAL DEFAULT 12 translator_is_same_page │ │ │ │ 19217: 00cff418 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_wx_b │ │ │ │ 19218: 00c80850 12 OBJECT GLOBAL DEFAULT 21 PreallocMode_lookup │ │ │ │ 19219: 00dc65d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_PCM_STREAM_FLUSH_DSTATE │ │ │ │ 19220: 00c81434 12 OBJECT GLOBAL DEFAULT 21 MigrationAddressType_lookup │ │ │ │ 19221: 00dc677e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_INSTANCE_INIT_DSTATE │ │ │ │ 19222: 00dc644e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_PERIOD_DSTATE │ │ │ │ - 19223: 008bd430 68 FUNC GLOBAL DEFAULT 12 qemu_chr_new │ │ │ │ - 19224: 0090897c 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS │ │ │ │ + 19223: 008bd478 68 FUNC GLOBAL DEFAULT 12 qemu_chr_new │ │ │ │ + 19224: 009089c4 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS │ │ │ │ 19225: 00d8f7e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_AUX_EVENT │ │ │ │ 19226: 00cff394 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_wx_h │ │ │ │ 19227: 005d8ff4 28 FUNC GLOBAL DEFAULT 12 isa_ext_update_enabled │ │ │ │ 19228: 00dc826e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DEL_MEMSLOT_DSTATE │ │ │ │ - 19229: 008af55c 548 FUNC GLOBAL DEFAULT 12 blk_zone_append │ │ │ │ + 19229: 008af5a4 548 FUNC GLOBAL DEFAULT 12 blk_zone_append │ │ │ │ 19230: 00dc816c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_DSTATE │ │ │ │ 19231: 004ed4c4 2240 FUNC GLOBAL DEFAULT 12 vhost_dev_init │ │ │ │ 19232: 00ce5e4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei16_64_v │ │ │ │ 19233: 00dc6284 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_DSTATE │ │ │ │ 19234: 00dc7694 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_DUMMY_DSTATE │ │ │ │ 19235: 00dc85f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_STOP_DSTATE │ │ │ │ 19236: 00d990e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_INVALID_OPCODE_EVENT │ │ │ │ 19237: 00628f80 400 FUNC GLOBAL DEFAULT 12 helper_vfmsub_vf_w │ │ │ │ - 19238: 0093bd20 256 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions_members │ │ │ │ + 19238: 0093bd68 256 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions_members │ │ │ │ 19239: 003346f8 116 FUNC GLOBAL DEFAULT 12 qmp_x_query_interrupt_controllers │ │ │ │ 19240: 00dc7dae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_UNMAP_DSTATE │ │ │ │ 19241: 00dc6a26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_EOT_DSTATE │ │ │ │ - 19242: 007f4f10 204 FUNC GLOBAL DEFAULT 12 bdrv_drop_filter │ │ │ │ + 19242: 007f4f58 204 FUNC GLOBAL DEFAULT 12 bdrv_drop_filter │ │ │ │ 19243: 00dc725c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_RESET_DSTATE │ │ │ │ - 19244: 00707104 388 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device_nomigrate │ │ │ │ + 19244: 0070714c 388 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device_nomigrate │ │ │ │ 19245: 00d8a030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_STATE_TRANSITION_EVENT │ │ │ │ 19246: 00dc81de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SYNC_DIRTY_DSTATE │ │ │ │ 19247: 00d95724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_CFG_EVENT │ │ │ │ 19248: 0054f9dc 164 FUNC GLOBAL DEFAULT 12 migrate_send_rp_resume_ack │ │ │ │ 19249: 00dc60fb 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_replay_c │ │ │ │ - 19250: 0092d4e8 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_parameters │ │ │ │ + 19250: 0092d530 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_parameters │ │ │ │ 19251: 00d02ee0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fdiv_d │ │ │ │ - 19252: 008e3aa0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate │ │ │ │ + 19252: 008e3ae8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate │ │ │ │ 19253: 00cff310 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_wx_w │ │ │ │ 19254: 00cb1324 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne64 │ │ │ │ 19255: 00dc6b4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_RECOMPUTE_STATE_SECURE_DSTATE │ │ │ │ 19256: 00d0117c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fdiv_h │ │ │ │ 19257: 002a9fe0 176 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub32 │ │ │ │ 19258: 0054407c 484 FUNC GLOBAL DEFAULT 12 migration_channel_process_incoming │ │ │ │ - 19259: 007c50f8 360 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_bye │ │ │ │ + 19259: 007c5140 360 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_bye │ │ │ │ 19260: 005daea8 388 FUNC GLOBAL DEFAULT 12 riscv_isa_string │ │ │ │ 19261: 00d9a810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_BITS_EVENT │ │ │ │ 19262: 00dc7f0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_SUCCESS_DSTATE │ │ │ │ 19263: 00d96df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_REQ_ERROR_EVENT │ │ │ │ 19264: 00dc83a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_DSTATE │ │ │ │ 19265: 0050dfb4 912 FUNC GLOBAL DEFAULT 12 hmp_dump_guest_memory │ │ │ │ 19266: 0032cbf0 592 FUNC GLOBAL DEFAULT 12 gunzip │ │ │ │ 19267: 00dc75ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DIRECT_DSTATE │ │ │ │ 19268: 00516eb0 204 FUNC GLOBAL DEFAULT 12 qemu_add_data_dir │ │ │ │ - 19269: 007b98d8 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_info │ │ │ │ + 19269: 007b9920 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_info │ │ │ │ 19270: 002fc3dc 136 FUNC GLOBAL DEFAULT 12 aml_decrement │ │ │ │ 19271: 00dc7d3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VGA_READ_DSTATE │ │ │ │ 19272: 00603ac8 600 FUNC GLOBAL DEFAULT 12 helper_vl1re8_v │ │ │ │ 19273: 00dc717e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_ISCSI_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ 19274: 00d01308 132 OBJECT GLOBAL DEFAULT 24 helper_info_fdiv_s │ │ │ │ 19275: 00d970e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_WRITE_EVENT │ │ │ │ 19276: 00dc7750 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_SENT_DSTATE │ │ │ │ 19277: 0054c4fc 1660 FUNC GLOBAL DEFAULT 12 hmp_migrate_set_parameter │ │ │ │ 19278: 00cecca4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmxnor_mm │ │ │ │ 19279: 00503f14 56 FUNC GLOBAL DEFAULT 12 audio_sample_to_uint64 │ │ │ │ - 19280: 00748964 272 FUNC GLOBAL DEFAULT 12 cpu_ldb_code_mmu │ │ │ │ + 19280: 007489ac 272 FUNC GLOBAL DEFAULT 12 cpu_ldb_code_mmu │ │ │ │ 19281: 00d98960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_RUN_EVENT │ │ │ │ - 19282: 007f856c 140 FUNC GLOBAL DEFAULT 12 job_next │ │ │ │ - 19283: 009483f0 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_types │ │ │ │ + 19282: 007f85b4 140 FUNC GLOBAL DEFAULT 12 job_next │ │ │ │ + 19283: 00948438 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_types │ │ │ │ 19284: 00494d50 2416 FUNC GLOBAL DEFAULT 12 usb_desc_handle_control │ │ │ │ - 19285: 009168f4 28 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo_members │ │ │ │ + 19285: 0091693c 28 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo_members │ │ │ │ 19286: 006348d8 600 FUNC GLOBAL DEFAULT 12 helper_vmfge_vf_d │ │ │ │ 19287: 005dc8ac 248 FUNC GLOBAL DEFAULT 12 riscv_cpu_sirq_pending │ │ │ │ 19288: 00c82258 12 OBJECT GLOBAL DEFAULT 21 CxlCorErrorType_lookup │ │ │ │ 19289: 00d932a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOAD_CAM_EVENT │ │ │ │ 19290: 003e5d70 340 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_of_dpa_flows │ │ │ │ 19291: 005b3228 152 FUNC GLOBAL DEFAULT 12 icount_handle_interrupt │ │ │ │ 19292: 00d99d40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_XFER_DATA_EVENT │ │ │ │ - 19293: 00724d7c 144 FUNC GLOBAL DEFAULT 12 ram_release_page │ │ │ │ + 19293: 00724dc4 144 FUNC GLOBAL DEFAULT 12 ram_release_page │ │ │ │ 19294: 00da009c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_SEND_BREAK_EVENT │ │ │ │ 19295: 0041a7fc 236 FUNC GLOBAL DEFAULT 12 pci_root_bus_path │ │ │ │ 19296: 00d84690 532 OBJECT GLOBAL DEFAULT 24 qemu_common_drive_opts │ │ │ │ 19297: 006343c0 656 FUNC GLOBAL DEFAULT 12 helper_vmfge_vf_h │ │ │ │ 19298: 00d8e908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SEND_EVENTS_VM_STOPPED_EVENT │ │ │ │ 19299: 00ce7058 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmax_vv_b │ │ │ │ - 19300: 00954e1c 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper │ │ │ │ + 19300: 00954e64 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper │ │ │ │ 19301: 00ce6ecc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmax_vv_d │ │ │ │ 19302: 00c80f10 12 OBJECT GLOBAL DEFAULT 21 CompatPolicyInput_lookup │ │ │ │ 19303: 00d9ef44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_MECH_LIST_EVENT │ │ │ │ - 19304: 00b9a2d4 3 OBJECT GLOBAL DEFAULT 14 sense_code_INCOMPATIBLE_FORMAT │ │ │ │ + 19304: 00b9a32c 3 OBJECT GLOBAL DEFAULT 14 sense_code_INCOMPATIBLE_FORMAT │ │ │ │ 19305: 00dc81fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EGL_INIT_D3D11_DEVICE_DSTATE │ │ │ │ 19306: 00dc6fa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_SETUP_FRAME_DSTATE │ │ │ │ 19307: 00d93528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_WRITE_EVENT │ │ │ │ - 19308: 00740a2c 72 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_data │ │ │ │ + 19308: 00740a74 72 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_data │ │ │ │ 19309: 00ce6fd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmax_vv_h │ │ │ │ 19310: 00d9b448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_FINALIZE_EVENT │ │ │ │ 19311: 00dc7c7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_POPULATE_INTERRUPTS_DSTATE │ │ │ │ - 19312: 00969b5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2 │ │ │ │ - 19313: 0076c64c 48 FUNC GLOBAL DEFAULT 12 in_code_gen_buffer │ │ │ │ + 19312: 00969ba4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2 │ │ │ │ + 19313: 0076c694 48 FUNC GLOBAL DEFAULT 12 in_code_gen_buffer │ │ │ │ 19314: 00d9fabc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_BLOCKDEV_AMEND_EVENT │ │ │ │ 19315: 00d9df20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QUEUED_PAGE_EVENT │ │ │ │ 19316: 00d9f6f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSECCFG_CSR_READ_EVENT │ │ │ │ 19317: 00d97964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_READ_UNDERFLOW_EVENT │ │ │ │ - 19318: 009cf05c 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_add_arg_members │ │ │ │ - 19319: 00852578 1124 FUNC GLOBAL DEFAULT 12 qcow2_grow_l1_table │ │ │ │ + 19318: 009cf0a4 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_add_arg_members │ │ │ │ + 19319: 008525c0 1124 FUNC GLOBAL DEFAULT 12 qcow2_grow_l1_table │ │ │ │ 19320: 00ceb4ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredxor_vs_b │ │ │ │ 19321: 00dc81ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_EVENT_DSTATE │ │ │ │ - 19322: 0076616c 48 FUNC GLOBAL DEFAULT 12 gdb_supports_guest_debug │ │ │ │ + 19322: 007661b4 48 FUNC GLOBAL DEFAULT 12 gdb_supports_guest_debug │ │ │ │ 19323: 00ceb360 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredxor_vs_d │ │ │ │ 19324: 00dc78ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_GET_OUT_DSTATE │ │ │ │ 19325: 00634650 648 FUNC GLOBAL DEFAULT 12 helper_vmfge_vf_w │ │ │ │ 19326: 00d9a410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_RESET_EVENT │ │ │ │ 19327: 00dc7f2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_DELETE_FD_DSTATE │ │ │ │ - 19328: 00781ab8 144 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i64 │ │ │ │ + 19328: 00781b00 144 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i64 │ │ │ │ 19329: 00ceb468 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredxor_vs_h │ │ │ │ 19330: 00d99970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_CONTROL_EVENT │ │ │ │ 19331: 00d9ddb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVE_XBZRLE_PAGE_OVERFLOW_EVENT │ │ │ │ 19332: 00dc76fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_UNHANDLED_DOORBELL_CMD_DSTATE │ │ │ │ - 19333: 0096a344 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCocoa │ │ │ │ + 19333: 0096a38c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCocoa │ │ │ │ 19334: 00dc7a56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_OTHER_SPEED_CONFIG_DSTATE │ │ │ │ 19335: 00d9fc7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_STREAM_EVENT │ │ │ │ 19336: 00d8c7f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETATTR_EVENT │ │ │ │ 19337: 00ce6f50 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmax_vv_w │ │ │ │ 19338: 00d99c60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_DEVICE_INFO_EVENT │ │ │ │ 19339: 00d9609c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4V_RTC_READ_EVENT │ │ │ │ 19340: 00d933f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RX_DONE_EVENT │ │ │ │ 19341: 00d8bc88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_WRONG_HEADER_EVENT │ │ │ │ - 19342: 006f6a14 76 FUNC GLOBAL DEFAULT 12 vhost_svq_push_elem │ │ │ │ + 19342: 006f6a5c 76 FUNC GLOBAL DEFAULT 12 vhost_svq_push_elem │ │ │ │ 19343: 00304488 56 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_reset │ │ │ │ 19344: 0056b820 428 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_cleanup │ │ │ │ 19345: 0058be68 456 FUNC GLOBAL DEFAULT 12 net_hub_add_port │ │ │ │ 19346: 00389480 808 FUNC GLOBAL DEFAULT 12 ide_ioport_write │ │ │ │ 19347: 00dc66dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_DROP_DSTATE │ │ │ │ 19348: 00cf57dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmacc_vv_d │ │ │ │ 19349: 00d04dd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes64ks2 │ │ │ │ 19350: 0059eb80 732 FUNC GLOBAL DEFAULT 12 hmp_hostfwd_remove │ │ │ │ - 19351: 009cd8dc 244 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtentList │ │ │ │ + 19351: 009cd924 244 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtentList │ │ │ │ 19352: 00d9eb84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_REL_MOTION_EVENT │ │ │ │ 19353: 00dc80b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_STOP_DSTATE │ │ │ │ - 19354: 0092592c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpu │ │ │ │ - 19355: 009aba6c 480 FUNC GLOBAL DEFAULT 12 qemu_try_memalign │ │ │ │ + 19354: 00925974 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpu │ │ │ │ + 19355: 009abab4 480 FUNC GLOBAL DEFAULT 12 qemu_try_memalign │ │ │ │ 19356: 00cf58e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmacc_vv_h │ │ │ │ 19357: 00ceb3e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredxor_vs_w │ │ │ │ 19358: 00d9df90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QLIST_EVENT │ │ │ │ - 19359: 00809bf8 268 FUNC GLOBAL DEFAULT 12 scsi_cdb_xfer │ │ │ │ - 19360: 0074081c 92 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_data │ │ │ │ + 19359: 00809c40 268 FUNC GLOBAL DEFAULT 12 scsi_cdb_xfer │ │ │ │ + 19360: 00740864 92 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_data │ │ │ │ 19361: 00dc64f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETLOCK_RETURN_DSTATE │ │ │ │ 19362: 00dc7632 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_ABORT_DSTATE │ │ │ │ 19363: 00d8c884 300 OBJECT GLOBAL DEFAULT 24 hw_acpi_trace_events │ │ │ │ 19364: 00d84458 24 OBJECT GLOBAL DEFAULT 24 qio_channel_fd_pair_source_funcs │ │ │ │ 19365: 005eb598 124 FUNC GLOBAL DEFAULT 12 helper_fcvt_bf16_s │ │ │ │ 19366: 00c80ad8 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcow2EncryptionFormat_lookup │ │ │ │ 19367: 00d9b4f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_DEL_EVENT │ │ │ │ 19368: 00ce5cc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei32_32_v │ │ │ │ 19369: 0050ea70 68 FUNC GLOBAL DEFAULT 12 blk_ram_registrar_init │ │ │ │ 19370: 003aaf54 172 FUNC GLOBAL DEFAULT 12 net_tx_pkt_fix_ip6_payload_len │ │ │ │ 19371: 00d970b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_ABORT_EVENT │ │ │ │ 19372: 00d98780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_EVENT │ │ │ │ - 19373: 00781508 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i64 │ │ │ │ - 19374: 006b94e0 348 FUNC GLOBAL DEFAULT 12 riscv_aplic_add_child │ │ │ │ - 19375: 00723070 1148 FUNC GLOBAL DEFAULT 12 ram_write_tracking_start │ │ │ │ + 19373: 00781550 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i64 │ │ │ │ + 19374: 006b9528 348 FUNC GLOBAL DEFAULT 12 riscv_aplic_add_child │ │ │ │ + 19375: 007230b8 1148 FUNC GLOBAL DEFAULT 12 ram_write_tracking_start │ │ │ │ 19376: 00d991b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_SQ_EVENT │ │ │ │ - 19377: 00917db4 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays_members │ │ │ │ + 19377: 00917dfc 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays_members │ │ │ │ 19378: 0061f714 96 FUNC GLOBAL DEFAULT 12 helper_vnclipu_wx_b │ │ │ │ 19379: 00cf5860 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmacc_vv_w │ │ │ │ 19380: 00dc6160 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OBJECT_DYNAMIC_CAST_ASSERT_DSTATE │ │ │ │ - 19381: 007f3c30 464 FUNC GLOBAL DEFAULT 12 bdrv_find_overlay │ │ │ │ - 19382: 008f19b4 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_block_dirty_bitmap_sha256 │ │ │ │ + 19381: 007f3c78 464 FUNC GLOBAL DEFAULT 12 bdrv_find_overlay │ │ │ │ + 19382: 008f19fc 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_block_dirty_bitmap_sha256 │ │ │ │ 19383: 002b5700 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_texture │ │ │ │ - 19384: 008dd498 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckHashType │ │ │ │ + 19384: 008dd4e0 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckHashType │ │ │ │ 19385: 00588084 664 FUNC GLOBAL DEFAULT 12 eth_strip_vlan_ex │ │ │ │ 19386: 0061f774 96 FUNC GLOBAL DEFAULT 12 helper_vnclipu_wx_h │ │ │ │ 19387: 00604368 804 FUNC GLOBAL DEFAULT 12 helper_vl1re64_v │ │ │ │ - 19388: 00780fc0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i32 │ │ │ │ + 19388: 00781008 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i32 │ │ │ │ 19389: 00d98bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_COUNTER_EVENT │ │ │ │ 19390: 00dc7a24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_COMPLETE_DSTATE │ │ │ │ - 19391: 0096e0f4 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_KeyValue_base_members │ │ │ │ + 19391: 0096e13c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_KeyValue_base_members │ │ │ │ 19392: 00581a90 60 FUNC GLOBAL DEFAULT 12 hmp_help │ │ │ │ 19393: 00cfa7c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsrl_wx_b │ │ │ │ 19394: 00d00ac8 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_hlv_hu │ │ │ │ 19395: 00d9a720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DMA_ERROR_EVENT │ │ │ │ 19396: 00dc6af2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_PRESENTER_NOTIFY_DSTATE │ │ │ │ 19397: 0027ecb0 192 FUNC GLOBAL DEFAULT 12 float64_is_quiet_nan │ │ │ │ 19398: 00dc813c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_HEADER_DSTATE │ │ │ │ 19399: 00da21dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_SET_EVENT │ │ │ │ 19400: 00dc6e44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_WRITE_DSTATE │ │ │ │ - 19401: 009c8ba8 244 FUNC GLOBAL DEFAULT 12 aesenc_MC_gen │ │ │ │ + 19401: 009c8bf0 244 FUNC GLOBAL DEFAULT 12 aesenc_MC_gen │ │ │ │ 19402: 00d8aee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DONE_PART_EVENT │ │ │ │ - 19403: 00748480 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_be_mmu │ │ │ │ + 19403: 007484c8 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_be_mmu │ │ │ │ 19404: 00cfa744 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsrl_wx_h │ │ │ │ 19405: 00dc6b2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_WRITE_DSTATE │ │ │ │ 19406: 00d8f714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_UNHANDLED_FIS_EVENT │ │ │ │ 19407: 0061f7d4 96 FUNC GLOBAL DEFAULT 12 helper_vnclipu_wx_w │ │ │ │ 19408: 00d9f570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_DISCONNECT_EVENT │ │ │ │ 19409: 00383340 440 FUNC GLOBAL DEFAULT 12 ide_status_read │ │ │ │ 19410: 0056f310 128 FUNC GLOBAL DEFAULT 12 delete_snapshot │ │ │ │ 19411: 00d9ebb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_PRESS_EVENT │ │ │ │ - 19412: 009c7ee0 504 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_unmap │ │ │ │ + 19412: 009c7f28 504 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_unmap │ │ │ │ 19413: 00490e3c 592 FUNC GLOBAL DEFAULT 12 usb_combined_input_packet_complete │ │ │ │ 19414: 00d8de38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_WRITE_EVENT │ │ │ │ 19415: 00d9ede4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_SURFACE_EVENT │ │ │ │ 19416: 00d9a780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QUEUE_ACTION_EVENT │ │ │ │ - 19417: 009d098c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ReplayInfo │ │ │ │ + 19417: 009d09d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ReplayInfo │ │ │ │ 19418: 00d95774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_WRITE_EVENT │ │ │ │ 19419: 00d94ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_MII_READ_EVENT │ │ │ │ 19420: 00da02a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_ADD_DYNAMIC_CAPACITY_EVENT │ │ │ │ - 19421: 00735e04 232 FUNC GLOBAL DEFAULT 12 translator_ldub │ │ │ │ - 19422: 00939400 92 FUNC GLOBAL DEFAULT 12 qapi_free_String │ │ │ │ + 19421: 00735e4c 232 FUNC GLOBAL DEFAULT 12 translator_ldub │ │ │ │ + 19422: 00939448 92 FUNC GLOBAL DEFAULT 12 qapi_free_String │ │ │ │ 19423: 002aa090 216 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub64 │ │ │ │ 19424: 00523110 324 FUNC GLOBAL DEFAULT 12 qemu_system_powerdown_request │ │ │ │ 19425: 00dc7846 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_TIMER_RESET_DSTATE │ │ │ │ 19426: 00d96c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPC_EVENT │ │ │ │ - 19427: 006a0dc4 68 FUNC GLOBAL DEFAULT 12 helper_aes32dsi │ │ │ │ - 19428: 00998738 372 FUNC GLOBAL DEFAULT 12 ulshift │ │ │ │ - 19429: 00819284 224 FUNC GLOBAL DEFAULT 12 blk_co_copy_range │ │ │ │ + 19427: 006a0e0c 68 FUNC GLOBAL DEFAULT 12 helper_aes32dsi │ │ │ │ + 19428: 00998780 372 FUNC GLOBAL DEFAULT 12 ulshift │ │ │ │ + 19429: 008192cc 224 FUNC GLOBAL DEFAULT 12 blk_co_copy_range │ │ │ │ 19430: 00cfa6c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsrl_wx_w │ │ │ │ - 19431: 009af554 100 FUNC GLOBAL DEFAULT 12 aio_bh_new_full │ │ │ │ + 19431: 009af59c 100 FUNC GLOBAL DEFAULT 12 aio_bh_new_full │ │ │ │ 19432: 00d94568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_READ_UNKNOWN_EVENT │ │ │ │ 19433: 00dc6226 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DSM_DSTATE │ │ │ │ 19434: 00514260 136 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_post_init │ │ │ │ - 19435: 00940390 92 FUNC GLOBAL DEFAULT 12 qapi_free_MainLoopProperties │ │ │ │ + 19435: 009403d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MainLoopProperties │ │ │ │ 19436: 00512ab8 52 FUNC GLOBAL DEFAULT 12 qemu_remove_balloon_handler │ │ │ │ 19437: 003e2000 36 FUNC GLOBAL DEFAULT 12 desc_ring_set_base_addr │ │ │ │ 19438: 00d98298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_RX_EVENT │ │ │ │ 19439: 00d9df30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_GET_FD_EVENT │ │ │ │ - 19440: 0099e10c 16 FUNC GLOBAL DEFAULT 12 notifier_list_empty │ │ │ │ + 19440: 0099e154 16 FUNC GLOBAL DEFAULT 12 notifier_list_empty │ │ │ │ 19441: 00dc796e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_IRQ_RAISE_DSTATE │ │ │ │ 19442: 00331eac 340 FUNC GLOBAL DEFAULT 12 qmp_x_query_roms │ │ │ │ 19443: 002bb3b8 248 FUNC GLOBAL DEFAULT 12 hmp_mouse_move │ │ │ │ - 19444: 0096ec84 292 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent_members │ │ │ │ - 19445: 00b9a28c 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_RESPONDING │ │ │ │ - 19446: 00735eec 236 FUNC GLOBAL DEFAULT 12 translator_lduw │ │ │ │ + 19444: 0096eccc 292 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent_members │ │ │ │ + 19445: 00b9a2e4 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_RESPONDING │ │ │ │ + 19446: 00735f34 236 FUNC GLOBAL DEFAULT 12 translator_lduw │ │ │ │ 19447: 00dc6f84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_RX_BD_FULL_DSTATE │ │ │ │ 19448: 00d8d4f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_DISK_UNREALIZE_EVENT │ │ │ │ 19449: 00d8db38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_IRQ_RAISED_EVENT │ │ │ │ - 19450: 0079b28c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sars_vec │ │ │ │ - 19451: 009255f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrateSetParameters │ │ │ │ - 19452: 008cb8c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdge │ │ │ │ - 19453: 0094f4d8 332 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper │ │ │ │ + 19450: 0079b2d4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sars_vec │ │ │ │ + 19451: 00925638 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrateSetParameters │ │ │ │ + 19452: 008cb908 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdge │ │ │ │ + 19453: 0094f520 332 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper │ │ │ │ 19454: 00d8a0f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_NEW_EVENT │ │ │ │ 19455: 00d8cc10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_UNPLUG_EVENT │ │ │ │ 19456: 00d9b2c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SPAPR_REMOVE_WINDOW_EVENT │ │ │ │ 19457: 00dc84e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_USB_DSTATE │ │ │ │ 19458: 0054f588 44 FUNC GLOBAL DEFAULT 12 migration_incoming_process │ │ │ │ 19459: 00d938e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MAC_WRITE_EVENT │ │ │ │ 19460: 006191d4 96 FUNC GLOBAL DEFAULT 12 helper_vmul_vv_b │ │ │ │ 19461: 00d9e7f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_OPS_READ_EVENT │ │ │ │ 19462: 003080cc 8 FUNC GLOBAL DEFAULT 12 acpi_get_i386_pci_host │ │ │ │ 19463: 006192f4 96 FUNC GLOBAL DEFAULT 12 helper_vmul_vv_d │ │ │ │ - 19464: 009a2358 168 FUNC GLOBAL DEFAULT 12 keyval_parse │ │ │ │ + 19464: 009a23a0 168 FUNC GLOBAL DEFAULT 12 keyval_parse │ │ │ │ 19465: 00dc7e0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_VRING_BASE_DSTATE │ │ │ │ 19466: 00d8b8e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_NEW_EVENT │ │ │ │ 19467: 00c81f54 12 OBJECT GLOBAL DEFAULT 21 VncPrimaryAuth_lookup │ │ │ │ 19468: 00517470 32 FUNC GLOBAL DEFAULT 12 dirtylimit_state_unlock │ │ │ │ 19469: 0064128c 244 FUNC GLOBAL DEFAULT 12 helper_vcompress_vm_b │ │ │ │ 19470: 00619234 96 FUNC GLOBAL DEFAULT 12 helper_vmul_vv_h │ │ │ │ 19471: 0034008c 132 FUNC GLOBAL DEFAULT 12 sysbus_init_mmio │ │ │ │ 19472: 0064157c 264 FUNC GLOBAL DEFAULT 12 helper_vcompress_vm_d │ │ │ │ 19473: 00d94588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_RO_EVENT │ │ │ │ - 19474: 007181f8 128 FUNC GLOBAL DEFAULT 12 qemu_ram_block_by_name │ │ │ │ - 19475: 007f4860 856 FUNC GLOBAL DEFAULT 12 bdrv_insert_node │ │ │ │ + 19474: 00718240 128 FUNC GLOBAL DEFAULT 12 qemu_ram_block_by_name │ │ │ │ + 19475: 007f48a8 856 FUNC GLOBAL DEFAULT 12 bdrv_insert_node │ │ │ │ 19476: 00dc6404 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SEND_REQUEST_DSTATE │ │ │ │ 19477: 00dc7602 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_IDENTIFY_DSTATE │ │ │ │ 19478: 00641380 260 FUNC GLOBAL DEFAULT 12 helper_vcompress_vm_h │ │ │ │ 19479: 00d8fed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_REQUEST_EVENT │ │ │ │ 19480: 00d91c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_SECONDS_WRITE_EVENT │ │ │ │ 19481: 00d96ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPT_SCSI_INTERRUPT_EVENT │ │ │ │ 19482: 00572390 48 FUNC GLOBAL DEFAULT 12 migration_in_colo_state │ │ │ │ 19483: 00290f04 372 FUNC GLOBAL DEFAULT 12 float64_to_float16 │ │ │ │ 19484: 00d9ecf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_KEYCODES_EVENT │ │ │ │ 19485: 00ceeb94 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsleu_vx_b │ │ │ │ 19486: 00dc74fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_TMF_REQ_DSTATE │ │ │ │ 19487: 00ceea08 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsleu_vx_d │ │ │ │ - 19488: 00994b4c 220 FUNC GLOBAL DEFAULT 12 qemu_event_set │ │ │ │ + 19488: 00994b94 220 FUNC GLOBAL DEFAULT 12 qemu_event_set │ │ │ │ 19489: 00619294 96 FUNC GLOBAL DEFAULT 12 helper_vmul_vv_w │ │ │ │ - 19490: 0073aa58 12 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx │ │ │ │ + 19490: 0073aaa0 12 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx │ │ │ │ 19491: 0051d5b0 320 FUNC GLOBAL DEFAULT 12 device_del_completion │ │ │ │ 19492: 00ceeb10 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsleu_vx_h │ │ │ │ 19493: 00d936d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_REG_READ_EVENT │ │ │ │ - 19494: 008c5418 244 FUNC GLOBAL DEFAULT 12 visit_type_int64List │ │ │ │ + 19494: 008c5460 244 FUNC GLOBAL DEFAULT 12 visit_type_int64List │ │ │ │ 19495: 00544ebc 512 FUNC GLOBAL DEFAULT 12 cpr_delete_fd │ │ │ │ 19496: 00641484 248 FUNC GLOBAL DEFAULT 12 helper_vcompress_vm_w │ │ │ │ 19497: 00dc671e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_READ_DSTATE │ │ │ │ 19498: 00dc66ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DISCONNECT_DSTATE │ │ │ │ 19499: 00d8bec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PR_MANAGER_EXECUTE_EVENT │ │ │ │ 19500: 00d8eb48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_DESTROY_PRIMARY_IGNORED_EVENT │ │ │ │ 19501: 00bcf180 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uuid │ │ │ │ 19502: 00d984a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_FLASH_READ_EVENT │ │ │ │ 19503: 00d9ded0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THROTTLE_EVENT │ │ │ │ 19504: 00d8f874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_NO_PRDTL_EVENT │ │ │ │ 19505: 00d9c030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_SET_CONFIG_EVENT │ │ │ │ - 19506: 00869658 508 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp │ │ │ │ + 19506: 008696a0 508 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp │ │ │ │ 19507: 00d911d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_RAISE_EVENT │ │ │ │ 19508: 00dc760e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DMA_ENABLE_DSTATE │ │ │ │ - 19509: 0071c2c0 668 FUNC GLOBAL DEFAULT 12 address_space_ldl_cached_slow │ │ │ │ + 19509: 0071c308 668 FUNC GLOBAL DEFAULT 12 address_space_ldl_cached_slow │ │ │ │ 19510: 00586d40 60 FUNC GLOBAL DEFAULT 12 net_checksum_finish │ │ │ │ - 19511: 008d40a8 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockStatsSpecific_base_members │ │ │ │ - 19512: 0083a20c 68 FUNC GLOBAL DEFAULT 12 progress_get_snapshot │ │ │ │ + 19511: 008d40f0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockStatsSpecific_base_members │ │ │ │ + 19512: 0083a254 68 FUNC GLOBAL DEFAULT 12 progress_get_snapshot │ │ │ │ 19513: 00333420 244 FUNC GLOBAL DEFAULT 12 hmp_info_memory_size_summary │ │ │ │ 19514: 00c7ad10 12 OBJECT GLOBAL DEFAULT 21 virtio_vmstate_info │ │ │ │ 19515: 00ceea8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsleu_vx_w │ │ │ │ - 19516: 0097bbcc 20 FUNC GLOBAL DEFAULT 12 visit_is_input │ │ │ │ - 19517: 009a7090 388 FUNC GLOBAL DEFAULT 12 qht_statistics_init │ │ │ │ + 19516: 0097bc14 20 FUNC GLOBAL DEFAULT 12 visit_is_input │ │ │ │ + 19517: 009a70d8 388 FUNC GLOBAL DEFAULT 12 qht_statistics_init │ │ │ │ 19518: 005d4b80 496 FUNC GLOBAL DEFAULT 12 riscv_iommu_process_hpmcycle_write │ │ │ │ 19519: 00463204 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_io_endianness │ │ │ │ - 19520: 009408f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngRandomProperties │ │ │ │ + 19520: 0094093c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngRandomProperties │ │ │ │ 19521: 00d848ac 196 OBJECT GLOBAL DEFAULT 24 qemu_legacy_drive_opts │ │ │ │ 19522: 00d8e5a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_RST_B_EVENT │ │ │ │ 19523: 0025d5ec 52 FUNC GLOBAL DEFAULT 12 cpu_exec_unrealizefn │ │ │ │ 19524: 00dc7a76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_WRITE_DSTATE │ │ │ │ 19525: 00c81c14 12 OBJECT GLOBAL DEFAULT 21 InputMultiTouchType_lookup │ │ │ │ 19526: 00dc6ea8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFAR1_DSTATE │ │ │ │ 19527: 00d8e398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_RAISE_IRQ_EVENT │ │ │ │ - 19528: 00701cfc 148 FUNC GLOBAL DEFAULT 12 portio_list_init │ │ │ │ + 19528: 00701d44 148 FUNC GLOBAL DEFAULT 12 portio_list_init │ │ │ │ 19529: 00d94b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_IRQ_EVENT │ │ │ │ - 19530: 008cbd10 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleLimits │ │ │ │ + 19530: 008cbd58 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleLimits │ │ │ │ 19531: 00d8f944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_DEFAULT_EVENT │ │ │ │ - 19532: 00766158 20 FUNC GLOBAL DEFAULT 12 gdb_signal_to_target │ │ │ │ + 19532: 007661a0 20 FUNC GLOBAL DEFAULT 12 gdb_signal_to_target │ │ │ │ 19533: 00514430 36 FUNC GLOBAL DEFAULT 12 cpu_exec_reset_hold │ │ │ │ 19534: 00d95a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DSM_DEALLOCATE_EVENT │ │ │ │ - 19535: 0099a48c 128 FUNC GLOBAL DEFAULT 12 slow_bitmap_count_one │ │ │ │ + 19535: 0099a4d4 128 FUNC GLOBAL DEFAULT 12 slow_bitmap_count_one │ │ │ │ 19536: 00d99d00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_LOGICAL_UNIT_RESET_EVENT │ │ │ │ 19537: 00c6b064 52 OBJECT GLOBAL DEFAULT 21 vmstate_ctucan │ │ │ │ 19538: 00dc76c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_NODATA_DSTATE │ │ │ │ 19539: 00d9eae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_GL_GFX_SWITCH_EVENT │ │ │ │ 19540: 00d913e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_REGISTER_READ_EVENT │ │ │ │ - 19541: 0074df30 172 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_size32 │ │ │ │ - 19542: 007817b0 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i64 │ │ │ │ - 19543: 009a27c8 344 FUNC GLOBAL DEFAULT 12 qemu_uuid_parse │ │ │ │ - 19544: 0090450c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfoList │ │ │ │ + 19541: 0074df78 172 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_size32 │ │ │ │ + 19542: 007817f8 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i64 │ │ │ │ + 19543: 009a2810 344 FUNC GLOBAL DEFAULT 12 qemu_uuid_parse │ │ │ │ + 19544: 00904554 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfoList │ │ │ │ 19545: 00d9a130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DETACH_EVENT │ │ │ │ 19546: 00508af0 72 FUNC GLOBAL DEFAULT 12 v9fs_string_copy │ │ │ │ 19547: 00d958c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SETFEAT_EVENT │ │ │ │ 19548: 00dc6fdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_HASH_NOMATCH_DSTATE │ │ │ │ 19549: 00d8e538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_CHANNELS_EVENT │ │ │ │ 19550: 00cf5338 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmadd_vv_d │ │ │ │ - 19551: 00915134 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryInfo │ │ │ │ + 19551: 0091517c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryInfo │ │ │ │ 19552: 00dc6540 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_DSM_MEM_ADDR_DSTATE │ │ │ │ 19553: 00dc68c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_SUBMIT_DSTATE │ │ │ │ 19554: 00dc7624 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_INIT_MSI_FAIL_DSTATE │ │ │ │ 19555: 00cf5440 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmadd_vv_h │ │ │ │ 19556: 00dc61fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_FLUSH_DSTATE │ │ │ │ - 19557: 008cd244 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRef │ │ │ │ + 19557: 008cd28c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRef │ │ │ │ 19558: 00d9b368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_INTP_INJECT_PENDING_LOCKHELD_EVENT │ │ │ │ 19559: 0061c234 96 FUNC GLOBAL DEFAULT 12 helper_vwmaccsu_vx_b │ │ │ │ 19560: 00d8ab58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_RW_DONE_EVENT │ │ │ │ 19561: 00dc6a8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_PUT_KEYCODE_DSTATE │ │ │ │ 19562: 00293a90 264 FUNC GLOBAL DEFAULT 12 float64_to_int64_scalbn │ │ │ │ 19563: 00dc6e40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_CLK_READ_DSTATE │ │ │ │ 19564: 00d940c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_EIAC_EVENT │ │ │ │ 19565: 0061c294 96 FUNC GLOBAL DEFAULT 12 helper_vwmaccsu_vx_h │ │ │ │ 19566: 005addc4 132 FUNC GLOBAL DEFAULT 12 replay_save_random │ │ │ │ 19567: 00dc7cae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_START_DSTATE │ │ │ │ - 19568: 009c96b8 424 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_gen │ │ │ │ + 19568: 009c9700 424 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_gen │ │ │ │ 19569: 002f5bb4 12 FUNC GLOBAL DEFAULT 12 v9fs_readdir_response_size │ │ │ │ 19570: 00c819c4 12 OBJECT GLOBAL DEFAULT 21 TraceEventState_lookup │ │ │ │ - 19571: 008257d0 76 FUNC GLOBAL DEFAULT 12 bdrv_do_drained_begin_quiesce │ │ │ │ + 19571: 00825818 76 FUNC GLOBAL DEFAULT 12 bdrv_do_drained_begin_quiesce │ │ │ │ 19572: 00d8a190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_LOAD_DH_EVENT │ │ │ │ 19573: 00d9f2e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_EVENT │ │ │ │ 19574: 00cf53bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmadd_vv_w │ │ │ │ - 19575: 008c5230 244 FUNC GLOBAL DEFAULT 12 visit_type_int16List │ │ │ │ + 19575: 008c5278 244 FUNC GLOBAL DEFAULT 12 visit_type_int16List │ │ │ │ 19576: 005158c4 436 FUNC GLOBAL DEFAULT 12 vm_stop_force_state │ │ │ │ - 19577: 008abbc4 524 FUNC GLOBAL DEFAULT 12 bdrv_flush │ │ │ │ - 19578: 009d7450 1248 FUNC GLOBAL DEFAULT 12 vduse_dev_handler │ │ │ │ + 19577: 008abc0c 524 FUNC GLOBAL DEFAULT 12 bdrv_flush │ │ │ │ + 19578: 009d7498 1248 FUNC GLOBAL DEFAULT 12 vduse_dev_handler │ │ │ │ 19579: 00d99890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_SETUP_EVENT │ │ │ │ - 19580: 007d3d34 276 FUNC GLOBAL DEFAULT 12 qmp_query_block_exports │ │ │ │ - 19581: 00780504 240 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i32 │ │ │ │ + 19580: 007d3d7c 276 FUNC GLOBAL DEFAULT 12 qmp_query_block_exports │ │ │ │ + 19581: 0078054c 240 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i32 │ │ │ │ 19582: 00291078 340 FUNC GLOBAL DEFAULT 12 float64_to_float32 │ │ │ │ 19583: 00dc6336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_NET_LISTENER_UNWATCH_DSTATE │ │ │ │ - 19584: 00815d44 172 FUNC GLOBAL DEFAULT 12 blk_get_error_action │ │ │ │ + 19584: 00815d8c 172 FUNC GLOBAL DEFAULT 12 blk_get_error_action │ │ │ │ 19585: 0061c2f4 96 FUNC GLOBAL DEFAULT 12 helper_vwmaccsu_vx_w │ │ │ │ 19586: 00d8f114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I8257_UNREGISTERED_DMA_EVENT │ │ │ │ 19587: 0056a2dc 436 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_resume_prepare │ │ │ │ 19588: 00d84560 16 OBJECT GLOBAL DEFAULT 24 qcrypto_hash_lib_driver │ │ │ │ 19589: 005fb918 108 FUNC GLOBAL DEFAULT 12 helper_vse8_v_mask │ │ │ │ 19590: 006419e0 416 FUNC GLOBAL DEFAULT 12 helper_vzext_vf2_d │ │ │ │ - 19591: 006b75e8 952 FUNC GLOBAL DEFAULT 12 riscv_aclint_mtimer_create │ │ │ │ + 19591: 006b7630 952 FUNC GLOBAL DEFAULT 12 riscv_aclint_mtimer_create │ │ │ │ 19592: 00d959e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CREATE_CQ_EVENT │ │ │ │ - 19593: 008643a8 236 FUNC GLOBAL DEFAULT 12 qcow2_co_decompress │ │ │ │ + 19593: 008643f0 236 FUNC GLOBAL DEFAULT 12 qcow2_co_decompress │ │ │ │ 19594: 00d91afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_READ_EVENT │ │ │ │ - 19595: 009636e0 568 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo_members │ │ │ │ + 19595: 00963728 568 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo_members │ │ │ │ 19596: 0032ad44 60 FUNC GLOBAL DEFAULT 12 cpu_write_elf32_note │ │ │ │ 19597: 00d98078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_RESPONSE4_EVENT │ │ │ │ 19598: 00dc60de 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_ebpf_c │ │ │ │ 19599: 006416f0 384 FUNC GLOBAL DEFAULT 12 helper_vzext_vf2_h │ │ │ │ 19600: 00dc67be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_SET_DSTATE │ │ │ │ - 19601: 0078c848 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i32_chk │ │ │ │ - 19602: 009bb3cc 244 FUNC GLOBAL DEFAULT 12 hbitmap_iter_init │ │ │ │ - 19603: 0073f510 148 FUNC GLOBAL DEFAULT 12 cpu_stl_mmu │ │ │ │ + 19601: 0078c890 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i32_chk │ │ │ │ + 19602: 009bb414 244 FUNC GLOBAL DEFAULT 12 hbitmap_iter_init │ │ │ │ + 19603: 0073f558 148 FUNC GLOBAL DEFAULT 12 cpu_stl_mmu │ │ │ │ 19604: 00d051f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_divu_i128 │ │ │ │ - 19605: 0078a8c0 124 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32 │ │ │ │ + 19605: 0078a908 124 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32 │ │ │ │ 19606: 006155a8 628 FUNC GLOBAL DEFAULT 12 helper_vmslt_vx_b │ │ │ │ 19607: 00da1500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_EVENT │ │ │ │ 19608: 00dc7f66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_DSTATE │ │ │ │ - 19609: 0071f9d0 64 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_disabled │ │ │ │ + 19609: 0071fa18 64 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_disabled │ │ │ │ 19610: 00615cfc 592 FUNC GLOBAL DEFAULT 12 helper_vmslt_vx_d │ │ │ │ 19611: 00d9cf00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PAGECACHE_INIT_EVENT │ │ │ │ 19612: 00dc8682 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CRYPTODEV_DSTATE │ │ │ │ - 19613: 009c7cf8 488 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_reset_temporary │ │ │ │ + 19613: 009c7d40 488 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_reset_temporary │ │ │ │ 19614: 00dc6f4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_SET_LINK_DSTATE │ │ │ │ 19615: 0061581c 628 FUNC GLOBAL DEFAULT 12 helper_vmslt_vx_h │ │ │ │ - 19616: 0074174c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchb │ │ │ │ + 19616: 00741794 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchb │ │ │ │ 19617: 00d98e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_RELEASE_LOCTY_EVENT │ │ │ │ 19618: 00d91c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_IGNORE_CMD_EVENT │ │ │ │ 19619: 0049342c 272 FUNC GLOBAL DEFAULT 12 usb_ep_set_halted │ │ │ │ 19620: 00da1c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_ANY_EVENT │ │ │ │ 19621: 00dc60ea 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_c │ │ │ │ 19622: 00d8c6e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_CREATE_RETURN_EVENT │ │ │ │ 19623: 00d9a0c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ENABLE_CHAN_EVENT │ │ │ │ @@ -19629,1036 +19629,1036 @@ │ │ │ │ 19625: 00c80f74 12 OBJECT GLOBAL DEFAULT 21 QCryptoAkCipherAlgo_lookup │ │ │ │ 19626: 00d95c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_SGL_EVENT │ │ │ │ 19627: 00641870 368 FUNC GLOBAL DEFAULT 12 helper_vzext_vf2_w │ │ │ │ 19628: 002a893c 188 FUNC GLOBAL DEFAULT 12 helper_gvec_leus8 │ │ │ │ 19629: 00d9efe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_CLAMP_RECT_EVENT │ │ │ │ 19630: 00dc7878 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_TIMER_IRQ_DSTATE │ │ │ │ 19631: 003e2608 60 FUNC GLOBAL DEFAULT 12 desc_ring_alloc │ │ │ │ - 19632: 0095bbd0 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaPerDirectionOptions │ │ │ │ + 19632: 0095bc18 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaPerDirectionOptions │ │ │ │ 19633: 00d9232c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_PULSE_RESET_EVENT │ │ │ │ 19634: 005a8444 48 FUNC GLOBAL DEFAULT 12 can_len2dlc │ │ │ │ - 19635: 00b84f80 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VFORK │ │ │ │ - 19636: 00747dc0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_be │ │ │ │ - 19637: 00b0c4a0 0x1c0fc OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode │ │ │ │ + 19635: 00b84fd0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VFORK │ │ │ │ + 19636: 00747e08 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_be │ │ │ │ + 19637: 00b0c4f0 0x1c0fc OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode │ │ │ │ 19638: 00615a90 620 FUNC GLOBAL DEFAULT 12 helper_vmslt_vx_w │ │ │ │ 19639: 00dc61dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_SOCK_CB_DSTATE │ │ │ │ - 19640: 007e58c4 480 FUNC GLOBAL DEFAULT 12 bdrv_co_create │ │ │ │ - 19641: 008cc60c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptionsList │ │ │ │ + 19640: 007e590c 480 FUNC GLOBAL DEFAULT 12 bdrv_co_create │ │ │ │ + 19641: 008cc654 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptionsList │ │ │ │ 19642: 00d8ff00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_READREG_EVENT │ │ │ │ 19643: 0033182c 400 FUNC GLOBAL DEFAULT 12 rom_copy │ │ │ │ - 19644: 00b0c49c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode_len │ │ │ │ + 19644: 00b0c4ec 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode_len │ │ │ │ 19645: 00dc70b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_FLASH_DSTATE │ │ │ │ 19646: 00d9c95c 1380 OBJECT GLOBAL DEFAULT 24 migration_trace_events │ │ │ │ - 19647: 0090ef3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariantList │ │ │ │ + 19647: 0090ef84 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariantList │ │ │ │ 19648: 003f4c88 1564 FUNC GLOBAL DEFAULT 12 nvme_rw_complete_cb │ │ │ │ 19649: 00dc7658 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_FLUSH_MSG_DSTATE │ │ │ │ - 19650: 008285e0 180 FUNC GLOBAL DEFAULT 12 bdrv_save_vmstate │ │ │ │ + 19650: 00828628 180 FUNC GLOBAL DEFAULT 12 bdrv_save_vmstate │ │ │ │ 19651: 00dc868e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_LIST_PROPERTIES_DSTATE │ │ │ │ 19652: 005dc760 52 FUNC GLOBAL DEFAULT 12 riscv_cpu_default_priority │ │ │ │ 19653: 0056f42c 104 FUNC GLOBAL DEFAULT 12 vmstate_register_ram_global │ │ │ │ - 19654: 008eb248 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfoList │ │ │ │ - 19655: 009a2e70 80 FUNC GLOBAL DEFAULT 12 set_rcu_reader │ │ │ │ + 19654: 008eb290 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfoList │ │ │ │ + 19655: 009a2eb8 80 FUNC GLOBAL DEFAULT 12 set_rcu_reader │ │ │ │ 19656: 00d93a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_RESET_EVENT │ │ │ │ 19657: 00dc7c5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_BUFS_THREAD_END_DSTATE │ │ │ │ - 19658: 009d5b84 176 FUNC GLOBAL DEFAULT 12 vu_queue_push │ │ │ │ + 19658: 009d5bcc 176 FUNC GLOBAL DEFAULT 12 vu_queue_push │ │ │ │ 19659: 002f5bc0 396 FUNC GLOBAL DEFAULT 12 pdu_submit │ │ │ │ - 19660: 00940ee0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_get_arg_members │ │ │ │ + 19660: 00940f28 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_get_arg_members │ │ │ │ 19661: 005b09dc 244 FUNC GLOBAL DEFAULT 12 accel_system_init_ops_interfaces │ │ │ │ 19662: 00d9c80c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_RESET_EVENT │ │ │ │ - 19663: 006a22b4 96 FUNC GLOBAL DEFAULT 12 helper_vror_vv_b │ │ │ │ + 19663: 006a22fc 96 FUNC GLOBAL DEFAULT 12 helper_vror_vv_b │ │ │ │ 19664: 00dbd9db 1 OBJECT GLOBAL DEFAULT 25 kvm_async_interrupts_allowed │ │ │ │ 19665: 00da1bb8 84 OBJECT GLOBAL DEFAULT 24 qemu_trace_opts │ │ │ │ - 19666: 00b0c350 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1_len │ │ │ │ + 19666: 00b0c3a0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1_len │ │ │ │ 19667: 00cf30ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsaddu_vv_b │ │ │ │ - 19668: 006a23d4 96 FUNC GLOBAL DEFAULT 12 helper_vror_vv_d │ │ │ │ + 19668: 006a241c 96 FUNC GLOBAL DEFAULT 12 helper_vror_vv_d │ │ │ │ 19669: 0056b6a8 188 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_pending_estimate │ │ │ │ 19670: 00dc7bfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_NEG_DSTATE │ │ │ │ 19671: 00d8db08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_RECEIVER_NOT_ENABLED_EVENT │ │ │ │ 19672: 00cf2f20 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsaddu_vv_d │ │ │ │ - 19673: 0073f248 224 FUNC GLOBAL DEFAULT 12 cpu_ld16_mmu │ │ │ │ + 19673: 0073f290 224 FUNC GLOBAL DEFAULT 12 cpu_ld16_mmu │ │ │ │ 19674: 0055e4bc 40 FUNC GLOBAL DEFAULT 12 migrate_vcpu_dirty_limit_period │ │ │ │ - 19675: 006a2314 96 FUNC GLOBAL DEFAULT 12 helper_vror_vv_h │ │ │ │ + 19675: 006a235c 96 FUNC GLOBAL DEFAULT 12 helper_vror_vv_h │ │ │ │ 19676: 00dc710c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_FIX_ICR_ASSERTED_DSTATE │ │ │ │ - 19677: 006e63a0 100 FUNC GLOBAL DEFAULT 12 virtio_notify_config │ │ │ │ + 19677: 006e63e8 100 FUNC GLOBAL DEFAULT 12 virtio_notify_config │ │ │ │ 19678: 00cf3028 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsaddu_vv_h │ │ │ │ - 19679: 009a4fd0 72 FUNC GLOBAL DEFAULT 12 qdist_init │ │ │ │ - 19680: 0092536c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatus │ │ │ │ + 19679: 009a5018 72 FUNC GLOBAL DEFAULT 12 qdist_init │ │ │ │ + 19680: 009253b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatus │ │ │ │ 19681: 002b4fcc 604 FUNC GLOBAL DEFAULT 12 cursor_set_mono │ │ │ │ 19682: 00da219c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_UNLOCK_SUCCESS_EVENT │ │ │ │ - 19683: 00747a7c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_be │ │ │ │ + 19683: 00747ac4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_be │ │ │ │ 19684: 00dc8172 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_LISTEN_DSTATE │ │ │ │ - 19685: 008aa194 600 FUNC GLOBAL DEFAULT 12 bdrv_block_status │ │ │ │ + 19685: 008aa1dc 600 FUNC GLOBAL DEFAULT 12 bdrv_block_status │ │ │ │ 19686: 003a4a04 268 FUNC GLOBAL DEFAULT 12 pcnet_ioport_readl │ │ │ │ 19687: 00d9c65c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_LOCK_EVENT │ │ │ │ 19688: 00d8f488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_DATA_EVENT │ │ │ │ - 19689: 006a2374 96 FUNC GLOBAL DEFAULT 12 helper_vror_vv_w │ │ │ │ - 19690: 009d4ef0 12 FUNC GLOBAL DEFAULT 12 vu_queue_started │ │ │ │ + 19689: 006a23bc 96 FUNC GLOBAL DEFAULT 12 helper_vror_vv_w │ │ │ │ + 19690: 009d4f38 12 FUNC GLOBAL DEFAULT 12 vu_queue_started │ │ │ │ 19691: 00da1ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_NOSYS_EVENT │ │ │ │ 19692: 00dc71e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_CSUM_DSTATE │ │ │ │ - 19693: 008cb2a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificFile │ │ │ │ + 19693: 008cb2ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificFile │ │ │ │ 19694: 00cf2fa4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsaddu_vv_w │ │ │ │ - 19695: 0098a6b4 464 FUNC GLOBAL DEFAULT 12 qdict_array_entries │ │ │ │ - 19696: 00741084 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgb │ │ │ │ - 19697: 00706ca0 364 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_fd │ │ │ │ + 19695: 0098a6fc 464 FUNC GLOBAL DEFAULT 12 qdict_array_entries │ │ │ │ + 19696: 007410cc 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgb │ │ │ │ + 19697: 00706ce8 364 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_fd │ │ │ │ 19698: 00d9626c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_PRI_EVENT │ │ │ │ - 19699: 00900d00 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_change_arg_members │ │ │ │ + 19699: 00900d48 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_change_arg_members │ │ │ │ 19700: 00dc841c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DRIVE_BACKUP_DSTATE │ │ │ │ 19701: 00da1a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_PASSWORD_EVENT │ │ │ │ 19702: 003a483c 268 FUNC GLOBAL DEFAULT 12 pcnet_ioport_readw │ │ │ │ - 19703: 008fbfd8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdevWrapper │ │ │ │ - 19704: 007225d8 108 FUNC GLOBAL DEFAULT 12 mig_throttle_counter_reset │ │ │ │ + 19703: 008fc020 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdevWrapper │ │ │ │ + 19704: 00722620 108 FUNC GLOBAL DEFAULT 12 mig_throttle_counter_reset │ │ │ │ 19705: 00d8aa38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECONNECT_ATTEMPT_EVENT │ │ │ │ 19706: 0055d67c 36 FUNC GLOBAL DEFAULT 12 migrate_validate_uuid │ │ │ │ 19707: 00dc67f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_CTRL_WRITE_DSTATE │ │ │ │ - 19708: 009b2050 120 FUNC GLOBAL DEFAULT 12 qemu_coroutine_inc_pool_size │ │ │ │ - 19709: 00962b34 264 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo_members │ │ │ │ + 19708: 009b2098 120 FUNC GLOBAL DEFAULT 12 qemu_coroutine_inc_pool_size │ │ │ │ + 19709: 00962b7c 264 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo_members │ │ │ │ 19710: 00c7c6f0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bool │ │ │ │ - 19711: 00928484 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters │ │ │ │ - 19712: 00961ee8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_sync_config │ │ │ │ - 19713: 008b14c4 184 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_disconnect │ │ │ │ + 19711: 009284cc 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters │ │ │ │ + 19712: 00961f30 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_sync_config │ │ │ │ + 19713: 008b150c 184 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_disconnect │ │ │ │ 19714: 00cfb218 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssub_vx_b │ │ │ │ 19715: 00cfb08c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssub_vx_d │ │ │ │ 19716: 00d8e928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SURFACES_DIRTY_EVENT │ │ │ │ 19717: 00d9f744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_TRAP_EVENT │ │ │ │ 19718: 00cf496c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclip_wv_b │ │ │ │ - 19719: 0081589c 180 FUNC GLOBAL DEFAULT 12 blk_co_zone_append │ │ │ │ + 19719: 008158e4 180 FUNC GLOBAL DEFAULT 12 blk_co_zone_append │ │ │ │ 19720: 00dc7b48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_SCHEDULE_START_DSTATE │ │ │ │ - 19721: 0090a044 316 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties │ │ │ │ + 19721: 0090a08c 316 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties │ │ │ │ 19722: 00dc6117 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_cryptodev_c │ │ │ │ 19723: 002ac764 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_free │ │ │ │ 19724: 00cfb194 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssub_vx_h │ │ │ │ 19725: 00dc8a78 4 OBJECT GLOBAL DEFAULT 25 qemu_loglevel │ │ │ │ 19726: 0032d8cc 624 FUNC GLOBAL DEFAULT 12 rom_add_blob │ │ │ │ - 19727: 00766200 100 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove │ │ │ │ + 19727: 00766248 100 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove │ │ │ │ 19728: 00cf48e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclip_wv_h │ │ │ │ 19729: 00da0d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_EVENT │ │ │ │ 19730: 00dc744c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_MEM_WRITE_DSTATE │ │ │ │ - 19731: 008fbf20 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPty │ │ │ │ + 19731: 008fbf68 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPty │ │ │ │ 19732: 00dc72e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_READ_NOT_OK_DSTATE │ │ │ │ - 19733: 007854c8 72 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i64 │ │ │ │ + 19733: 00785510 72 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i64 │ │ │ │ 19734: 00d935e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_ANALYSIS_EVENT │ │ │ │ - 19735: 007592f4 280 FUNC GLOBAL DEFAULT 12 object_class_property_iter_init │ │ │ │ + 19735: 0075933c 280 FUNC GLOBAL DEFAULT 12 object_class_property_iter_init │ │ │ │ 19736: 00d03ccc 132 OBJECT GLOBAL DEFAULT 24 helper_info_fleq_d │ │ │ │ 19737: 00dc7d62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_UPDATE_DSTATE │ │ │ │ 19738: 00dc7868 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_RUN_DSTATE │ │ │ │ - 19739: 00842290 2988 FUNC GLOBAL DEFAULT 12 qcow2_update_header │ │ │ │ + 19739: 008422d8 2988 FUNC GLOBAL DEFAULT 12 qcow2_update_header │ │ │ │ 19740: 00dc79a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_ERROR_DSTATE │ │ │ │ 19741: 00dc84d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_RESUME_DSTATE │ │ │ │ 19742: 00d03f60 132 OBJECT GLOBAL DEFAULT 24 helper_info_fleq_h │ │ │ │ - 19743: 007be5f8 24 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytesv │ │ │ │ + 19743: 007be640 24 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytesv │ │ │ │ 19744: 005b609c 408 FUNC GLOBAL DEFAULT 12 riscv_cpu_write_elf32_note │ │ │ │ - 19745: 00741944 388 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminb_mmu │ │ │ │ + 19745: 0074198c 388 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminb_mmu │ │ │ │ 19746: 00cfb110 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssub_vx_w │ │ │ │ - 19747: 00945840 236 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties_members │ │ │ │ + 19747: 00945888 236 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties_members │ │ │ │ 19748: 00d9f7b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_LATENCY_HISTOGRAM_SET_EVENT │ │ │ │ - 19749: 008f3774 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_complete │ │ │ │ + 19749: 008f37bc 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_complete │ │ │ │ 19750: 00d95384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INSUFF_OPEN_RES_EVENT │ │ │ │ 19751: 00dc7ff0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_RECV_DSTATE │ │ │ │ 19752: 0029365c 264 FUNC GLOBAL DEFAULT 12 float32_to_int32_scalbn │ │ │ │ 19753: 002f64f0 244 FUNC GLOBAL DEFAULT 12 v9fs_co_readdir │ │ │ │ 19754: 00dc6c7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_SET_IRQ_MSI_DSTATE │ │ │ │ 19755: 00cf4864 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclip_wv_w │ │ │ │ 19756: 00d8e548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_LEDS_EVENT │ │ │ │ - 19757: 007a2f78 52 FUNC GLOBAL DEFAULT 12 qemu_fflush │ │ │ │ + 19757: 007a2fc0 52 FUNC GLOBAL DEFAULT 12 qemu_fflush │ │ │ │ 19758: 00d9283c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MFSR_EVENT │ │ │ │ 19759: 00dc6e14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_READ_DSTATE │ │ │ │ 19760: 00dc780c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_FLASH_SELECT_DSTATE │ │ │ │ 19761: 00d97224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_FLUSH_EVENT │ │ │ │ 19762: 00495740 720 FUNC GLOBAL DEFAULT 12 usb_desc_msos │ │ │ │ - 19763: 0078adb0 132 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i64 │ │ │ │ + 19763: 0078adf8 132 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i64 │ │ │ │ 19764: 00dc7948 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_WRITE_UTRD_DSTATE │ │ │ │ 19765: 00d03a38 132 OBJECT GLOBAL DEFAULT 24 helper_info_fleq_s │ │ │ │ 19766: 00d8a230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_ERR_IN_BAND_EVENT │ │ │ │ - 19767: 008cbe80 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheOptions │ │ │ │ + 19767: 008cbec8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheOptions │ │ │ │ 19768: 00dc6604 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_READ_DSTATE │ │ │ │ - 19769: 0093751c 1212 FUNC GLOBAL DEFAULT 12 qmp_marshal_human_monitor_command │ │ │ │ + 19769: 00937564 1212 FUNC GLOBAL DEFAULT 12 qmp_marshal_human_monitor_command │ │ │ │ 19770: 0058c62c 312 FUNC GLOBAL DEFAULT 12 hmp_announce_self │ │ │ │ 19771: 00dc612a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_FINALIZE_DSTATE │ │ │ │ - 19772: 0099f618 236 FUNC GLOBAL DEFAULT 12 qemu_opt_get │ │ │ │ + 19772: 0099f660 236 FUNC GLOBAL DEFAULT 12 qemu_opt_get │ │ │ │ 19773: 00dc8352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_EXEC_DSTATE │ │ │ │ 19774: 00d96cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_BUSDEVICERESET_EVENT │ │ │ │ 19775: 00dc616e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_IN_BAND_ENQUEUE_DSTATE │ │ │ │ - 19776: 00930490 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_xen_replication_status │ │ │ │ + 19776: 009304d8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_xen_replication_status │ │ │ │ 19777: 00d9fc6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_STREAM_EVENT │ │ │ │ 19778: 00d9fcfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_DISABLE_EVENT │ │ │ │ - 19779: 007bdb5c 48 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_new │ │ │ │ + 19779: 007bdba4 48 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_new │ │ │ │ 19780: 002b7d58 156 FUNC GLOBAL DEFAULT 12 qemu_input_handler_register │ │ │ │ - 19781: 008bbbb8 124 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write │ │ │ │ - 19782: 0095b288 404 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo_members │ │ │ │ - 19783: 0078ba44 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i64_chk │ │ │ │ + 19781: 008bbc00 124 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write │ │ │ │ + 19782: 0095b2d0 404 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo_members │ │ │ │ + 19783: 0078ba8c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i64_chk │ │ │ │ 19784: 00d9b8d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_EVENT │ │ │ │ 19785: 00d93d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_SET_PFMAILBOX_EVENT │ │ │ │ - 19786: 007de550 440 FUNC GLOBAL DEFAULT 12 qmp_blockdev_add │ │ │ │ - 19787: 00925a40 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfo │ │ │ │ + 19786: 007de598 440 FUNC GLOBAL DEFAULT 12 qmp_blockdev_add │ │ │ │ + 19787: 00925a88 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfo │ │ │ │ 19788: 00dc6674 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_APPEND_DSTATE │ │ │ │ 19789: 00c817d0 12 OBJECT GLOBAL DEFAULT 21 MemoryFailureRecipient_lookup │ │ │ │ - 19790: 0095d814 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions_members │ │ │ │ + 19790: 0095d85c 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions_members │ │ │ │ 19791: 005a4c00 152 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_hdr_len │ │ │ │ 19792: 00d95134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_MGMT_ACTION_EVENT │ │ │ │ 19793: 00d96ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_AN_REQ_EVENT │ │ │ │ - 19794: 00944578 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties │ │ │ │ - 19795: 009984a8 460 FUNC GLOBAL DEFAULT 12 divs128 │ │ │ │ - 19796: 009072e0 428 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow │ │ │ │ + 19794: 009445c0 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties │ │ │ │ + 19795: 009984f0 460 FUNC GLOBAL DEFAULT 12 divs128 │ │ │ │ + 19796: 00907328 428 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow │ │ │ │ 19797: 00dc7608 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PDMA_WRITE_DSTATE │ │ │ │ 19798: 00d98428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IBEX_SPI_HOST_READ_EVENT │ │ │ │ - 19799: 00705ae8 284 FUNC GLOBAL DEFAULT 12 address_space_get_flatview │ │ │ │ + 19799: 00705b30 284 FUNC GLOBAL DEFAULT 12 address_space_get_flatview │ │ │ │ 19800: 00dc69fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_DSTATE │ │ │ │ 19801: 00622228 424 FUNC GLOBAL DEFAULT 12 helper_vfwadd_wf_h │ │ │ │ - 19802: 008cac88 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfoList │ │ │ │ - 19803: 0075e9d0 100 FUNC GLOBAL DEFAULT 12 object_property_set_qobject │ │ │ │ + 19802: 008cacd0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfoList │ │ │ │ + 19803: 0075ea18 100 FUNC GLOBAL DEFAULT 12 object_property_set_qobject │ │ │ │ 19804: 00dc833a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_PROPAGATE_DSTATE │ │ │ │ 19805: 00da235c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_FREE_EVENT │ │ │ │ 19806: 005ddba8 2156 FUNC GLOBAL DEFAULT 12 riscv_cpu_tlb_fill │ │ │ │ 19807: 00d9256c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_CFG_WRITE_EVENT │ │ │ │ 19808: 00dc6356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_PENDING_DSTATE │ │ │ │ 19809: 005b6814 824 FUNC GLOBAL DEFAULT 12 pmpcfg_csr_write │ │ │ │ 19810: 00c80884 12 OBJECT GLOBAL DEFAULT 21 BlockdevVpcSubformat_lookup │ │ │ │ - 19811: 009d7374 220 FUNC GLOBAL DEFAULT 12 vduse_queue_push │ │ │ │ + 19811: 009d73bc 220 FUNC GLOBAL DEFAULT 12 vduse_queue_push │ │ │ │ 19812: 005dc16c 352 FUNC GLOBAL DEFAULT 12 riscv_pm_get_pmm │ │ │ │ 19813: 00dc697a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPC_I2C_WRITE_DSTATE │ │ │ │ 19814: 00dc6d1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LED_SET_INTENSITY_DSTATE │ │ │ │ 19815: 00298da0 276 FUNC GLOBAL DEFAULT 12 float128_to_uint64_round_to_zero │ │ │ │ 19816: 00d9f754 76 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_trace_events_trace_events │ │ │ │ 19817: 00d94a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_REG_WRITE_EVENT │ │ │ │ - 19818: 00754c20 512 FUNC GLOBAL DEFAULT 12 clock_set_source │ │ │ │ + 19818: 00754c68 512 FUNC GLOBAL DEFAULT 12 clock_set_source │ │ │ │ 19819: 00515f40 40 FUNC GLOBAL DEFAULT 12 qmp_inject_nmi │ │ │ │ - 19820: 006ee7ec 220 FUNC GLOBAL DEFAULT 12 vhost_backend_handle_iotlb_msg │ │ │ │ - 19821: 0086cb14 24 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_set │ │ │ │ + 19820: 006ee834 220 FUNC GLOBAL DEFAULT 12 vhost_backend_handle_iotlb_msg │ │ │ │ + 19821: 0086cb5c 24 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_set │ │ │ │ 19822: 00dc8654 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRACE_EVENT_SET_STATE_DSTATE │ │ │ │ - 19823: 00722838 344 FUNC GLOBAL DEFAULT 12 migration_bitmap_sync_precopy │ │ │ │ + 19823: 00722880 344 FUNC GLOBAL DEFAULT 12 migration_bitmap_sync_precopy │ │ │ │ 19824: 00d99f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_BOS_EVENT │ │ │ │ 19825: 00d9f610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_EXEC_EVENT │ │ │ │ 19826: 006223d0 452 FUNC GLOBAL DEFAULT 12 helper_vfwadd_wf_w │ │ │ │ - 19827: 007a9798 472 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_async │ │ │ │ - 19828: 0085b9b0 64 FUNC GLOBAL DEFAULT 12 qcow2_flush_caches │ │ │ │ + 19827: 007a97e0 472 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_async │ │ │ │ + 19828: 0085b9f8 64 FUNC GLOBAL DEFAULT 12 qcow2_flush_caches │ │ │ │ 19829: 00385730 76 FUNC GLOBAL DEFAULT 12 ide_transfer_start │ │ │ │ - 19830: 00979bd8 396 FUNC GLOBAL DEFAULT 12 qapi_bool_parse │ │ │ │ + 19830: 00979c20 396 FUNC GLOBAL DEFAULT 12 qapi_bool_parse │ │ │ │ 19831: 002a2448 100 FUNC GLOBAL DEFAULT 12 float64_squash_input_denormal │ │ │ │ - 19832: 00939d10 312 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions │ │ │ │ + 19832: 00939d58 312 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions │ │ │ │ 19833: 00d9aad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BABBLE_EVENT │ │ │ │ - 19834: 008d87bc 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge │ │ │ │ + 19834: 008d8804 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge │ │ │ │ 19835: 00dc7672 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IRQ_LOWER_DSTATE │ │ │ │ - 19836: 0082d0e4 476 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_to │ │ │ │ + 19836: 0082d12c 476 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_to │ │ │ │ 19837: 00dc7f24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_TRANSFER_INPUT_DSTATE │ │ │ │ 19838: 00d8e098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PARALLEL_IOPORT_WRITE_EVENT │ │ │ │ - 19839: 00956cc4 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures │ │ │ │ - 19840: 00967b08 296 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions_members │ │ │ │ - 19841: 00850698 184 FUNC GLOBAL DEFAULT 12 qcow2_cache_entry_mark_dirty │ │ │ │ + 19839: 00956d0c 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures │ │ │ │ + 19840: 00967b50 296 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions_members │ │ │ │ + 19841: 008506e0 184 FUNC GLOBAL DEFAULT 12 qcow2_cache_entry_mark_dirty │ │ │ │ 19842: 00dc6662 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_DISK_UNREALIZE_DSTATE │ │ │ │ 19843: 00d968c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_AIO_SGIO_COMMAND_EVENT │ │ │ │ - 19844: 008bbd04 188 FUNC GLOBAL DEFAULT 12 qemu_chr_add_client │ │ │ │ - 19845: 00736744 324 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_start │ │ │ │ + 19844: 008bbd4c 188 FUNC GLOBAL DEFAULT 12 qemu_chr_add_client │ │ │ │ + 19845: 0073678c 324 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_start │ │ │ │ 19846: 00d95d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_NVRAM_READ_EVENT │ │ │ │ 19847: 00d960cc 96 OBJECT GLOBAL DEFAULT 24 hw_riscv_trace_events │ │ │ │ - 19848: 0096e83c 112 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent_members │ │ │ │ + 19848: 0096e884 112 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent_members │ │ │ │ 19849: 00d9cf50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_FLUSH_BLKS_EVENT │ │ │ │ 19850: 00da240c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_ADD_EVENT │ │ │ │ 19851: 0058e840 184 FUNC GLOBAL DEFAULT 12 qemu_new_net_client │ │ │ │ 19852: 00d9d720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_OTHER_EVENT │ │ │ │ - 19853: 008ce3bc 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption │ │ │ │ - 19854: 0094e95c 512 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress_members │ │ │ │ + 19853: 008ce404 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption │ │ │ │ + 19854: 0094e9a4 512 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress_members │ │ │ │ 19855: 00d98398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_SHIFTER_DONE_EVENT │ │ │ │ 19856: 00dc6472 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_SET_DIRTY_DSTATE │ │ │ │ - 19857: 007b9b9c 156 FUNC GLOBAL DEFAULT 12 qcrypto_block_calculate_payload_offset │ │ │ │ - 19858: 009b0460 268 FUNC GLOBAL DEFAULT 12 aio_co_reschedule_self │ │ │ │ + 19857: 007b9be4 156 FUNC GLOBAL DEFAULT 12 qcrypto_block_calculate_payload_offset │ │ │ │ + 19858: 009b04a8 268 FUNC GLOBAL DEFAULT 12 aio_co_reschedule_self │ │ │ │ 19859: 00d8e008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_CHR_READ_EVENT │ │ │ │ 19860: 00dc7784 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_READ_DATAPORT_DSTATE │ │ │ │ 19861: 00dc678e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_CHR_EVENT_DSTATE │ │ │ │ 19862: 00d96e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_ADD_MSG_BYTE_EVENT │ │ │ │ - 19863: 0070dd7c 104 FUNC GLOBAL DEFAULT 12 memory_region_set_unmergeable │ │ │ │ - 19864: 00909e18 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties │ │ │ │ + 19863: 0070ddc4 104 FUNC GLOBAL DEFAULT 12 memory_region_set_unmergeable │ │ │ │ + 19864: 00909e60 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties │ │ │ │ 19865: 00d9b6c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_MSI_ACK_EVENT │ │ │ │ 19866: 00d9f5f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_BEGIN_EVENT │ │ │ │ - 19867: 00953e08 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotWrapper │ │ │ │ + 19867: 00953e50 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotWrapper │ │ │ │ 19868: 00d8e848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_STD_WRITE_IO_EVENT │ │ │ │ 19869: 002686f4 120 FUNC GLOBAL DEFAULT 12 decode_xventanacondops │ │ │ │ 19870: 00dc62da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_ITERATION_DONE_DSTATE │ │ │ │ 19871: 00586ac0 228 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_reset │ │ │ │ - 19872: 008deccc 768 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi_members │ │ │ │ - 19873: 009a9464 144 FUNC GLOBAL DEFAULT 12 qsp_disable │ │ │ │ + 19872: 008ded14 768 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi_members │ │ │ │ + 19873: 009a94ac 144 FUNC GLOBAL DEFAULT 12 qsp_disable │ │ │ │ 19874: 00dc81c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_FILE_DSTATE │ │ │ │ - 19875: 006e682c 608 FUNC GLOBAL DEFAULT 12 virtio_init │ │ │ │ - 19876: 009b5264 116 FUNC GLOBAL DEFAULT 12 timer_deinit │ │ │ │ + 19875: 006e6874 608 FUNC GLOBAL DEFAULT 12 virtio_init │ │ │ │ + 19876: 009b52ac 116 FUNC GLOBAL DEFAULT 12 timer_deinit │ │ │ │ 19877: 00ce19b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_f_f_w_h │ │ │ │ 19878: 00634d70 288 FUNC GLOBAL DEFAULT 12 fclass_d │ │ │ │ 19879: 0055e264 40 FUNC GLOBAL DEFAULT 12 migrate_max_bandwidth │ │ │ │ 19880: 00dc65ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_EN_IOPORT_WRITEB_DSTATE │ │ │ │ 19881: 00d91d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_WRITE_EVENT │ │ │ │ 19882: 00d9d400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MARK_POSTCOPY_BLOCKTIME_BEGIN_EVENT │ │ │ │ 19883: 00634b30 296 FUNC GLOBAL DEFAULT 12 fclass_h │ │ │ │ - 19884: 00951b60 568 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue_members │ │ │ │ + 19884: 00951ba8 568 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue_members │ │ │ │ 19885: 00dc7ea2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_GPIO_PINS_DSTATE │ │ │ │ 19886: 003e2acc 360 FUNC GLOBAL DEFAULT 12 fp_port_alloc │ │ │ │ 19887: 00dc69a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_STATE_DSTATE │ │ │ │ - 19888: 00979748 520 FUNC GLOBAL DEFAULT 12 visitor_forward_field │ │ │ │ + 19888: 00979790 520 FUNC GLOBAL DEFAULT 12 visitor_forward_field │ │ │ │ 19889: 00d99028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_CQ_ALREADY_EXISTS_EVENT │ │ │ │ 19890: 00561af4 1472 FUNC GLOBAL DEFAULT 12 postcopy_ram_supported_by_host │ │ │ │ 19891: 00dc7668 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSI_ENABLED_DSTATE │ │ │ │ - 19892: 00909174 300 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions_members │ │ │ │ + 19892: 009091bc 300 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions_members │ │ │ │ 19893: 00cb5bd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchl_be │ │ │ │ 19894: 0052f8ac 132 FUNC GLOBAL DEFAULT 12 qemu_fdt_alloc_phandle │ │ │ │ 19895: 00d95954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_PRI_CTRL_CAP_EVENT │ │ │ │ 19896: 00d8b8d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_COMPLETE_EVENT │ │ │ │ 19897: 002b6408 8 FUNC GLOBAL DEFAULT 12 qemu_activate_mouse_event_handler │ │ │ │ - 19898: 00828748 280 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel │ │ │ │ + 19898: 00828790 280 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel │ │ │ │ 19899: 00d9ffd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_STOP_EVENT │ │ │ │ 19900: 002bc6d8 400 FUNC GLOBAL DEFAULT 12 hmp_client_migrate_info │ │ │ │ 19901: 00d8a400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_REPLY_EVENT │ │ │ │ 19902: 00d8e768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_REG_WRITE_EVENT │ │ │ │ 19903: 00ce1934 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_f_f_w_w │ │ │ │ 19904: 00634c58 280 FUNC GLOBAL DEFAULT 12 fclass_s │ │ │ │ 19905: 00dc6bf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_RPR_READ_DSTATE │ │ │ │ 19906: 00d9e350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_LISTEN_EVENT │ │ │ │ 19907: 00d9b048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_ATTACH_IOAS_HWPT_EVENT │ │ │ │ 19908: 00dc6a0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_CHECK_IRQ_DSTATE │ │ │ │ 19909: 0029b0d8 12 FUNC GLOBAL DEFAULT 12 int64_to_bfloat16 │ │ │ │ 19910: 00d957c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_NO_OUTSTANDING_AERS_EVENT │ │ │ │ - 19911: 0098f1b4 3548 FUNC GLOBAL DEFAULT 12 aio_poll │ │ │ │ - 19912: 009603d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfoList │ │ │ │ - 19913: 0070737c 32 FUNC GLOBAL DEFAULT 12 memory_region_unref │ │ │ │ - 19914: 009d6f2c 28 FUNC GLOBAL DEFAULT 12 vduse_dev_get_queue │ │ │ │ + 19911: 0098f1fc 3548 FUNC GLOBAL DEFAULT 12 aio_poll │ │ │ │ + 19912: 0096041c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfoList │ │ │ │ + 19913: 007073c4 32 FUNC GLOBAL DEFAULT 12 memory_region_unref │ │ │ │ + 19914: 009d6f74 28 FUNC GLOBAL DEFAULT 12 vduse_dev_get_queue │ │ │ │ 19915: 00dc60c3 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_c │ │ │ │ - 19916: 006e733c 16 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_enabled │ │ │ │ + 19916: 006e7384 16 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_enabled │ │ │ │ 19917: 00d9aff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_PCI_HOT_RESET_DEP_DEVICES_EVENT │ │ │ │ 19918: 00da16a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_DEL_EVENT │ │ │ │ 19919: 00da0f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ADD_FD_EVENT │ │ │ │ 19920: 00dc7002 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_SEB_READ_DSTATE │ │ │ │ - 19921: 008152c0 92 FUNC GLOBAL DEFAULT 12 blk_aio_cancel │ │ │ │ - 19922: 008cc49c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsSsh │ │ │ │ + 19921: 00815308 92 FUNC GLOBAL DEFAULT 12 blk_aio_cancel │ │ │ │ + 19922: 008cc4e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsSsh │ │ │ │ 19923: 00d945a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_STATUS_EVENT │ │ │ │ 19924: 005af5e8 140 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_ready │ │ │ │ 19925: 0055d4a8 36 FUNC GLOBAL DEFAULT 12 migrate_events │ │ │ │ - 19926: 00900840 456 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend │ │ │ │ - 19927: 0073a9b8 12 FUNC GLOBAL DEFAULT 12 tlb_flush │ │ │ │ + 19926: 00900888 456 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend │ │ │ │ + 19927: 0073aa00 12 FUNC GLOBAL DEFAULT 12 tlb_flush │ │ │ │ 19928: 00d93d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_EITR_SET_EVENT │ │ │ │ 19929: 00587e10 628 FUNC GLOBAL DEFAULT 12 eth_strip_vlan │ │ │ │ 19930: 00591a64 144 FUNC GLOBAL DEFAULT 12 qemu_del_net_queue │ │ │ │ - 19931: 0075c240 204 FUNC GLOBAL DEFAULT 12 object_get_objects_root │ │ │ │ - 19932: 0079af8c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_add_vec │ │ │ │ - 19933: 009a6604 228 FUNC GLOBAL DEFAULT 12 qht_lookup_custom │ │ │ │ - 19934: 009878b8 224 FUNC GLOBAL DEFAULT 12 json_writer_bool │ │ │ │ - 19935: 00801e6c 240 FUNC GLOBAL DEFAULT 12 replication_start_all │ │ │ │ - 19936: 007987f4 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_eqv │ │ │ │ - 19937: 0096576c 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow │ │ │ │ + 19931: 0075c288 204 FUNC GLOBAL DEFAULT 12 object_get_objects_root │ │ │ │ + 19932: 0079afd4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_add_vec │ │ │ │ + 19933: 009a664c 228 FUNC GLOBAL DEFAULT 12 qht_lookup_custom │ │ │ │ + 19934: 00987900 224 FUNC GLOBAL DEFAULT 12 json_writer_bool │ │ │ │ + 19935: 00801eb4 240 FUNC GLOBAL DEFAULT 12 replication_start_all │ │ │ │ + 19936: 0079883c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_eqv │ │ │ │ + 19937: 009657b4 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow │ │ │ │ 19938: 00d8b770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_EVENT │ │ │ │ 19939: 00d8c9f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_WRITE_LABEL_EVENT │ │ │ │ 19940: 00d93a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_KICK_EVENT │ │ │ │ 19941: 002ab748 1468 FUNC GLOBAL DEFAULT 12 qemu_plugin_load_list │ │ │ │ - 19942: 008cb750 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackup │ │ │ │ + 19942: 008cb798 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackup │ │ │ │ 19943: 00d97054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DIRECT_EVENT │ │ │ │ - 19944: 00900d70 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_remove_arg_members │ │ │ │ - 19945: 006e67b8 116 FUNC GLOBAL DEFAULT 12 virtio_instance_init_common │ │ │ │ + 19944: 00900db8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_remove_arg_members │ │ │ │ + 19945: 006e6800 116 FUNC GLOBAL DEFAULT 12 virtio_instance_init_common │ │ │ │ 19946: 0032b39c 72 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_in │ │ │ │ - 19947: 0096d208 244 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2List │ │ │ │ + 19947: 0096d250 244 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2List │ │ │ │ 19948: 003a4948 188 FUNC GLOBAL DEFAULT 12 pcnet_ioport_writel │ │ │ │ 19949: 00d9d140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FAILOVER_SET_STATE_EVENT │ │ │ │ 19950: 005ab4d0 84 FUNC GLOBAL DEFAULT 12 replay_fetch_data_kind │ │ │ │ 19951: 00dc7456 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DS1338_RECV_DSTATE │ │ │ │ 19952: 00d9ac50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_CC_NOT_ACCESSED_EVENT │ │ │ │ 19953: 002aca00 260 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_sum │ │ │ │ 19954: 00d927ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFAR0_EVENT │ │ │ │ - 19955: 007fae20 196 FUNC GLOBAL DEFAULT 12 job_cancel_sync │ │ │ │ + 19955: 007fae68 196 FUNC GLOBAL DEFAULT 12 job_cancel_sync │ │ │ │ 19956: 004ce87c 168 FUNC GLOBAL DEFAULT 12 vfio_get_region_info │ │ │ │ 19957: 003a4798 164 FUNC GLOBAL DEFAULT 12 pcnet_ioport_writew │ │ │ │ 19958: 004ef020 1988 FUNC GLOBAL DEFAULT 12 vhost_dev_start │ │ │ │ 19959: 00d953b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_WRITE_NOT_OK_EVENT │ │ │ │ 19960: 00d90ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_BADWRITE_EVENT │ │ │ │ 19961: 00d03300 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmaxm_d │ │ │ │ 19962: 00d8a9d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_YIELD_EVENT │ │ │ │ 19963: 00dc6d22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_AHB_PNP_READ_DSTATE │ │ │ │ 19964: 00dc689a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_LOG_DSTATE │ │ │ │ - 19965: 00954f84 332 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper │ │ │ │ + 19965: 00954fcc 332 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper │ │ │ │ 19966: 00d018b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmaxm_h │ │ │ │ - 19967: 00910b78 664 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo_members │ │ │ │ - 19968: 0074d7dc 8 FUNC GLOBAL DEFAULT 12 bus_cold_reset │ │ │ │ - 19969: 0093c274 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions │ │ │ │ + 19967: 00910bc0 664 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo_members │ │ │ │ + 19968: 0074d824 8 FUNC GLOBAL DEFAULT 12 bus_cold_reset │ │ │ │ + 19969: 0093c2bc 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions │ │ │ │ 19970: 00445cc0 704 FUNC GLOBAL DEFAULT 12 esp_transfer_data │ │ │ │ - 19971: 008db5f0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions │ │ │ │ + 19971: 008db638 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions │ │ │ │ 19972: 00d030f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmaxm_s │ │ │ │ - 19973: 007775c4 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i128 │ │ │ │ + 19973: 0077760c 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i128 │ │ │ │ 19974: 002ec8a8 68 FUNC GLOBAL DEFAULT 12 p9array_new_V9fsPath │ │ │ │ 19975: 00dc7a46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_DEVICE_FEATURE_DSTATE │ │ │ │ 19976: 0054c040 248 FUNC GLOBAL DEFAULT 12 hmp_migrate_continue │ │ │ │ - 19977: 00809b60 152 FUNC GLOBAL DEFAULT 12 nbd_mode_lookup │ │ │ │ + 19977: 00809ba8 152 FUNC GLOBAL DEFAULT 12 nbd_mode_lookup │ │ │ │ 19978: 00dc7e2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_CLEANUP_DSTATE │ │ │ │ 19979: 00ce4ab4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vec_rsubs8 │ │ │ │ 19980: 00cdfc54 132 OBJECT GLOBAL DEFAULT 24 helper_info_vle32_v │ │ │ │ 19981: 003a387c 3524 FUNC GLOBAL DEFAULT 12 pcnet_receive │ │ │ │ 19982: 00dc771e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_TEST_UNIT_READY_DSTATE │ │ │ │ 19983: 002a5228 16 FUNC GLOBAL DEFAULT 12 helper_gvec_dup8 │ │ │ │ 19984: 005a96c0 312 FUNC GLOBAL DEFAULT 12 replay_exception │ │ │ │ 19985: 00dc6a04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_DEFAULT_DSTATE │ │ │ │ 19986: 00da4124 4 OBJECT GLOBAL DEFAULT 25 reboot_action │ │ │ │ 19987: 00d978b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_WRITE_START_EVENT │ │ │ │ 19988: 0029cfb4 276 FUNC GLOBAL DEFAULT 12 uint64_to_bfloat16 │ │ │ │ - 19989: 009a2920 116 FUNC GLOBAL DEFAULT 12 qemu_uuid_bswap │ │ │ │ + 19989: 009a2968 116 FUNC GLOBAL DEFAULT 12 qemu_uuid_bswap │ │ │ │ 19990: 00dc8320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM8_FALLBACK_DSTATE │ │ │ │ 19991: 00d94318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP6_EVENT │ │ │ │ - 19992: 0077d3e4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_op1 │ │ │ │ + 19992: 0077d42c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_op1 │ │ │ │ 19993: 00d90e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_READ_EVENT │ │ │ │ - 19994: 0077d424 72 FUNC GLOBAL DEFAULT 12 tcg_gen_op2 │ │ │ │ - 19995: 009629f8 316 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion │ │ │ │ + 19994: 0077d46c 72 FUNC GLOBAL DEFAULT 12 tcg_gen_op2 │ │ │ │ + 19995: 00962a40 316 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion │ │ │ │ 19996: 00dc7f1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_ITERATE_DSTATE │ │ │ │ - 19997: 0077d46c 80 FUNC GLOBAL DEFAULT 12 tcg_gen_op3 │ │ │ │ - 19998: 0077d5d4 88 FUNC GLOBAL DEFAULT 12 tcg_gen_op4 │ │ │ │ - 19999: 0077d62c 96 FUNC GLOBAL DEFAULT 12 tcg_gen_op5 │ │ │ │ + 19997: 0077d4b4 80 FUNC GLOBAL DEFAULT 12 tcg_gen_op3 │ │ │ │ + 19998: 0077d61c 88 FUNC GLOBAL DEFAULT 12 tcg_gen_op4 │ │ │ │ + 19999: 0077d674 96 FUNC GLOBAL DEFAULT 12 tcg_gen_op5 │ │ │ │ 20000: 00d9aa40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PACKET_STATUS_EVENT │ │ │ │ 20001: 00d9e0c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_FIELD_EVENT │ │ │ │ - 20002: 0077d68c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_op6 │ │ │ │ - 20003: 00748c3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelExpansionInfo │ │ │ │ + 20002: 0077d6d4 104 FUNC GLOBAL DEFAULT 12 tcg_gen_op6 │ │ │ │ + 20003: 00748c84 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelExpansionInfo │ │ │ │ 20004: 00dc8128 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_SYNC_DSTATE │ │ │ │ 20005: 00d9d9c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_BAD_END_EVENT │ │ │ │ - 20006: 0070735c 32 FUNC GLOBAL DEFAULT 12 memory_region_ref │ │ │ │ + 20006: 007073a4 32 FUNC GLOBAL DEFAULT 12 memory_region_ref │ │ │ │ 20007: 00dc7b00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_WRITE_DSTATE │ │ │ │ - 20008: 007bee70 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_hash │ │ │ │ + 20008: 007beeb8 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_hash │ │ │ │ 20009: 00d9aac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_DEVICE_RESPONSE_EVENT │ │ │ │ 20010: 00dc731c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_REQ_STATUS_DSTATE │ │ │ │ 20011: 00d9df50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_FCLOSE_EVENT │ │ │ │ 20012: 00d978c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_READ_START_EVENT │ │ │ │ - 20013: 0095fbe0 316 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev │ │ │ │ + 20013: 0095fc28 316 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev │ │ │ │ 20014: 00dc695a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RC4030_READ_DSTATE │ │ │ │ 20015: 002f8fa8 300 FUNC GLOBAL DEFAULT 12 v9fs_co_llistxattr │ │ │ │ - 20016: 0090cf8c 520 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_guest_memory_arg_members │ │ │ │ + 20016: 0090cfd4 520 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_guest_memory_arg_members │ │ │ │ 20017: 00d91b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APB_PNP_READ_EVENT │ │ │ │ 20018: 00dc8584 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_COLO_DO_CHECKPOINT_DSTATE │ │ │ │ - 20019: 0073aa64 20 FUNC GLOBAL DEFAULT 12 tlb_flush_page │ │ │ │ + 20019: 0073aaac 20 FUNC GLOBAL DEFAULT 12 tlb_flush_page │ │ │ │ 20020: 00d99288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_PROCESS_REQ_EVENT │ │ │ │ - 20021: 008abdd0 548 FUNC GLOBAL DEFAULT 12 bdrv_pdiscard │ │ │ │ - 20022: 00727874 840 FUNC GLOBAL DEFAULT 12 colo_init_ram_cache │ │ │ │ + 20021: 008abe18 548 FUNC GLOBAL DEFAULT 12 bdrv_pdiscard │ │ │ │ + 20022: 007278bc 840 FUNC GLOBAL DEFAULT 12 colo_init_ram_cache │ │ │ │ 20023: 00dc613e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_INSERT_DSTATE │ │ │ │ - 20024: 009118b0 192 FUNC GLOBAL DEFAULT 12 visit_type_JobStatus │ │ │ │ - 20025: 007e8e48 232 FUNC GLOBAL DEFAULT 12 bdrv_find_node │ │ │ │ + 20024: 009118f8 192 FUNC GLOBAL DEFAULT 12 visit_type_JobStatus │ │ │ │ + 20025: 007e8e90 232 FUNC GLOBAL DEFAULT 12 bdrv_find_node │ │ │ │ 20026: 00d97814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_SUBMIT_EVENT │ │ │ │ 20027: 00d907a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_IRQ_LEVEL_EVENT │ │ │ │ 20028: 00642de4 64 FUNC GLOBAL DEFAULT 12 helper_clmulr │ │ │ │ 20029: 00d9a710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_RESET_EVENT │ │ │ │ - 20030: 0093d688 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NIC_RX_FILTER_CHANGED_arg_members │ │ │ │ + 20030: 0093d6d0 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NIC_RX_FILTER_CHANGED_arg_members │ │ │ │ 20031: 00d949c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_SS32_RDRA_TDRA_EVENT │ │ │ │ 20032: 00d9e53c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_DROP_PACKET_EVENT │ │ │ │ 20033: 00553eb8 120 FUNC GLOBAL DEFAULT 12 migration_in_bg_snapshot │ │ │ │ 20034: 00dc8490 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_ADD_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 20035: 0033ff8c 108 FUNC GLOBAL DEFAULT 12 sysbus_init_irq │ │ │ │ 20036: 00d8d1ec 344 OBJECT GLOBAL DEFAULT 24 hw_block_trace_events │ │ │ │ - 20037: 0094f624 28 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper_members │ │ │ │ - 20038: 007abfd4 356 FUNC GLOBAL DEFAULT 12 qio_channel_tls_bye │ │ │ │ + 20037: 0094f66c 28 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper_members │ │ │ │ + 20038: 007ac01c 356 FUNC GLOBAL DEFAULT 12 qio_channel_tls_bye │ │ │ │ 20039: 00d98318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_SHIFT_RX_EVENT │ │ │ │ 20040: 00d9b418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_SPARSE_MMAP_HEADER_EVENT │ │ │ │ 20041: 0055e2dc 148 FUNC GLOBAL DEFAULT 12 migrate_mode │ │ │ │ - 20042: 009506e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaList │ │ │ │ - 20043: 008191c0 196 FUNC GLOBAL DEFAULT 12 blk_unregister_buf │ │ │ │ + 20042: 0095072c 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaList │ │ │ │ + 20043: 00819208 196 FUNC GLOBAL DEFAULT 12 blk_unregister_buf │ │ │ │ 20044: 00d9e50c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_IP_INFO_EVENT │ │ │ │ 20045: 00d94548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_TRIVIAL_EVENT │ │ │ │ 20046: 00c8157c 12 OBJECT GLOBAL DEFAULT 21 MultiFDCompression_lookup │ │ │ │ 20047: 004fe0b0 220 FUNC GLOBAL DEFAULT 12 AUD_get_elapsed_usec_out │ │ │ │ - 20048: 007787c0 364 FUNC GLOBAL DEFAULT 12 tcg_op_supported │ │ │ │ + 20048: 00778808 364 FUNC GLOBAL DEFAULT 12 tcg_op_supported │ │ │ │ 20049: 005b6318 12 FUNC GLOBAL DEFAULT 12 pmp_get_num_rules │ │ │ │ 20050: 00dc6c92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_IRQ_DSTATE │ │ │ │ 20051: 00d95994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CTRL_CSI_EVENT │ │ │ │ 20052: 00d97954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_WRITE_UNDERFLOW_EVENT │ │ │ │ - 20053: 009c8dd0 424 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_gen │ │ │ │ - 20054: 006d8dd8 656 FUNC GLOBAL DEFAULT 12 vfio_pci_read_config │ │ │ │ + 20053: 009c8e18 424 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_gen │ │ │ │ + 20054: 006d8e20 656 FUNC GLOBAL DEFAULT 12 vfio_pci_read_config │ │ │ │ 20055: 00dc61b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_FILE_LOAD_DSTATE │ │ │ │ - 20056: 0071dfec 100 FUNC GLOBAL DEFAULT 12 address_space_stl_cached_slow │ │ │ │ + 20056: 0071e034 100 FUNC GLOBAL DEFAULT 12 address_space_stl_cached_slow │ │ │ │ 20057: 00dc6ed6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMPHY_READ_DSTATE │ │ │ │ 20058: 005d9048 136 FUNC GLOBAL DEFAULT 12 riscv_cpu_get_trap_name │ │ │ │ - 20059: 00792d14 68 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg8_i64 │ │ │ │ + 20059: 00792d5c 68 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg8_i64 │ │ │ │ 20060: 00dc6d42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_IGNORE_CMD_DSTATE │ │ │ │ 20061: 005a368c 372 FUNC GLOBAL DEFAULT 12 net_init_bridge │ │ │ │ 20062: 0055bd6c 100 FUNC GLOBAL DEFAULT 12 multifd_ram_payload_alloc │ │ │ │ 20063: 0042e828 204 FUNC GLOBAL DEFAULT 12 pci_bridge_dev_unplug_request_cb │ │ │ │ 20064: 0055d70c 60 FUNC GLOBAL DEFAULT 12 migrate_postcopy │ │ │ │ - 20065: 0093fe88 92 FUNC GLOBAL DEFAULT 12 qapi_free_ColoCompareProperties │ │ │ │ + 20065: 0093fed0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ColoCompareProperties │ │ │ │ 20066: 00dc6fc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_ANNOUNCE_TIMER_DSTATE │ │ │ │ 20067: 00638654 388 FUNC GLOBAL DEFAULT 12 helper_vfncvt_f_xu_w_h │ │ │ │ 20068: 00dc60ef 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_migration_c │ │ │ │ 20069: 00dc7890 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_TIMER_READ_DSTATE │ │ │ │ 20070: 00dc692c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMASEV_EVENT_DSTATE │ │ │ │ - 20071: 007bdaf0 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_oid │ │ │ │ - 20072: 007d8fd0 304 FUNC GLOBAL DEFAULT 12 override_max_devs │ │ │ │ - 20073: 00963988 372 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo │ │ │ │ - 20074: 007e8b98 16 FUNC GLOBAL DEFAULT 12 bdrv_get_format_name │ │ │ │ + 20071: 007bdb38 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_oid │ │ │ │ + 20072: 007d9018 304 FUNC GLOBAL DEFAULT 12 override_max_devs │ │ │ │ + 20073: 009639d0 372 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo │ │ │ │ + 20074: 007e8be0 16 FUNC GLOBAL DEFAULT 12 bdrv_get_format_name │ │ │ │ 20075: 00d906c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_SOURCE_CONFIG_EVENT │ │ │ │ - 20076: 00746854 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_le │ │ │ │ - 20077: 0074d8bc 56 FUNC GLOBAL DEFAULT 12 qbus_unrealize │ │ │ │ + 20076: 0074689c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_le │ │ │ │ + 20077: 0074d904 56 FUNC GLOBAL DEFAULT 12 qbus_unrealize │ │ │ │ 20078: 005e7560 192 FUNC GLOBAL DEFAULT 12 riscv_pmu_read_ctr │ │ │ │ - 20079: 00987ac8 64 FUNC GLOBAL DEFAULT 12 json_writer_uint64 │ │ │ │ + 20079: 00987b10 64 FUNC GLOBAL DEFAULT 12 json_writer_uint64 │ │ │ │ 20080: 00dc8bb9 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_ebpf_c │ │ │ │ 20081: 002d04e8 152 FUNC GLOBAL DEFAULT 12 vnc_display_init │ │ │ │ 20082: 00da1a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_PASSWORD_EVENT │ │ │ │ 20083: 00d8c0fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_ALLOC_IOAS_EVENT │ │ │ │ 20084: 00d00b4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_hlv_wu │ │ │ │ 20085: 006387d8 376 FUNC GLOBAL DEFAULT 12 helper_vfncvt_f_xu_w_w │ │ │ │ 20086: 00d9e56c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_PROXY_MAIN_EVENT │ │ │ │ 20087: 00d8cc60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_FW_REMOVE_INVALID_CPU_EVENT │ │ │ │ - 20088: 00914c88 92 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfo │ │ │ │ + 20088: 00914cd0 92 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfo │ │ │ │ 20089: 00dc7f7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_ENTRY_DSTATE │ │ │ │ - 20090: 008284d8 264 FUNC GLOBAL DEFAULT 12 bdrv_co_writev_vmstate │ │ │ │ - 20091: 0074075c 92 FUNC GLOBAL DEFAULT 12 cpu_ldub_data │ │ │ │ + 20090: 00828520 264 FUNC GLOBAL DEFAULT 12 bdrv_co_writev_vmstate │ │ │ │ + 20091: 007407a4 92 FUNC GLOBAL DEFAULT 12 cpu_ldub_data │ │ │ │ 20092: 00dc6f98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_ANALYSIS_DSTATE │ │ │ │ - 20093: 008f5b50 1048 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_amend │ │ │ │ + 20093: 008f5b98 1048 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_amend │ │ │ │ 20094: 005ea500 64 FUNC GLOBAL DEFAULT 12 helper_fcvt_lu_d │ │ │ │ 20095: 00300df8 436 FUNC GLOBAL DEFAULT 12 build_slit │ │ │ │ - 20096: 0099b174 8 FUNC GLOBAL DEFAULT 12 fifo8_peek_buf │ │ │ │ - 20097: 0098dd34 528 FUNC GLOBAL DEFAULT 12 get_relocated_path │ │ │ │ + 20096: 0099b1bc 8 FUNC GLOBAL DEFAULT 12 fifo8_peek_buf │ │ │ │ + 20097: 0098dd7c 528 FUNC GLOBAL DEFAULT 12 get_relocated_path │ │ │ │ 20098: 00dc7a5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_DEVICE_QUALIFIER_DSTATE │ │ │ │ 20099: 00d927fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_ECR1_EVENT │ │ │ │ 20100: 005eb214 108 FUNC GLOBAL DEFAULT 12 helper_fcvt_lu_h │ │ │ │ - 20101: 00747f6c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_be │ │ │ │ + 20101: 00747fb4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_be │ │ │ │ 20102: 00dc730a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DMA_DSTATE │ │ │ │ 20103: 00dc6fda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_HASH_MATCH_DSTATE │ │ │ │ 20104: 0058e0bc 208 FUNC GLOBAL DEFAULT 12 parse_host_port │ │ │ │ 20105: 00dc78ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_CRQ_RESULT_DSTATE │ │ │ │ 20106: 00544c70 132 FUNC GLOBAL DEFAULT 12 qio_channel_block_new │ │ │ │ - 20107: 007bee68 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_cipher │ │ │ │ - 20108: 007cfbb0 44 FUNC GLOBAL DEFAULT 12 nbd_client_get │ │ │ │ + 20107: 007beeb0 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_cipher │ │ │ │ + 20108: 007cfbf8 44 FUNC GLOBAL DEFAULT 12 nbd_client_get │ │ │ │ 20109: 00d9db00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SEND_RP_RECV_BITMAP_EVENT │ │ │ │ - 20110: 00746560 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_le │ │ │ │ + 20110: 007465a8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_le │ │ │ │ 20111: 00469de4 656 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_stop │ │ │ │ 20112: 005e9e18 96 FUNC GLOBAL DEFAULT 12 helper_fcvt_lu_s │ │ │ │ 20113: 00d9b238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_START_EVENT │ │ │ │ 20114: 00d990d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_INVALID_IDN_EVENT │ │ │ │ 20115: 00da21bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FAST_PATH_SUCCESS_EVENT │ │ │ │ 20116: 00d9f590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_TRANSITIONAL_FUNCTION_EVENT │ │ │ │ - 20117: 009b0660 4 FUNC GLOBAL DEFAULT 12 aio_context_unref │ │ │ │ - 20118: 007516ec 32 FUNC GLOBAL DEFAULT 12 device_class_set_parent_realize │ │ │ │ + 20117: 009b06a8 4 FUNC GLOBAL DEFAULT 12 aio_context_unref │ │ │ │ + 20118: 00751734 32 FUNC GLOBAL DEFAULT 12 device_class_set_parent_realize │ │ │ │ 20119: 00d9c160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_CONFIG_CALL_EVENT │ │ │ │ 20120: 002b4f04 108 FUNC GLOBAL DEFAULT 12 cursor_alloc │ │ │ │ 20121: 00d8a270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_SUSPEND_EVENT │ │ │ │ 20122: 00dc8230 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_RECV_MSG_DSTATE │ │ │ │ - 20123: 00828230 220 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated │ │ │ │ + 20123: 00828278 220 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated │ │ │ │ 20124: 00dc7740 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDHCI_WRITE_DSTATE │ │ │ │ 20125: 00dc7a98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_DONE_DSTATE │ │ │ │ 20126: 0059ae0c 4 FUNC GLOBAL DEFAULT 12 colo_compare_unregister_notifier │ │ │ │ 20127: 0061e1b4 96 FUNC GLOBAL DEFAULT 12 helper_vaaddu_vv_b │ │ │ │ - 20128: 007067cc 156 FUNC GLOBAL DEFAULT 12 memory_region_init_io │ │ │ │ - 20129: 00945290 112 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties_members │ │ │ │ + 20128: 00706814 156 FUNC GLOBAL DEFAULT 12 memory_region_init_io │ │ │ │ + 20129: 009452d8 112 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties_members │ │ │ │ 20130: 0061e2d4 96 FUNC GLOBAL DEFAULT 12 helper_vaaddu_vv_d │ │ │ │ 20131: 00d98ae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_RELOAD_EVENT │ │ │ │ 20132: 00dc6eba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_VCR_DSTATE │ │ │ │ 20133: 00dc6454 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_READ_DSTATE │ │ │ │ 20134: 00dc80f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QLIST_DSTATE │ │ │ │ - 20135: 00780954 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i32 │ │ │ │ + 20135: 0078099c 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i32 │ │ │ │ 20136: 00d8b630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_START_EVENT │ │ │ │ 20137: 005bc694 156 FUNC GLOBAL DEFAULT 12 riscv_socket_hart_count │ │ │ │ 20138: 00564a34 176 FUNC GLOBAL DEFAULT 12 postcopy_unregister_shared_ufd │ │ │ │ 20139: 0061e214 96 FUNC GLOBAL DEFAULT 12 helper_vaaddu_vv_h │ │ │ │ 20140: 00dc6bc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_CTLR_WRITE_DSTATE │ │ │ │ 20141: 00dc6a06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_DSTATE │ │ │ │ - 20142: 008cc04c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericFormat │ │ │ │ + 20142: 008cc094 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericFormat │ │ │ │ 20143: 00294d28 384 FUNC GLOBAL DEFAULT 12 floatx80_to_int32 │ │ │ │ - 20144: 00813ed0 192 FUNC GLOBAL DEFAULT 12 blk_by_legacy_dinfo │ │ │ │ + 20144: 00813f18 192 FUNC GLOBAL DEFAULT 12 blk_by_legacy_dinfo │ │ │ │ 20145: 00dc722e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_MCAST_DSTATE │ │ │ │ 20146: 00dc7bc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BABBLE_DSTATE │ │ │ │ 20147: 00d936f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ENABLE_EVENT │ │ │ │ 20148: 00dc686c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_DSTATE │ │ │ │ 20149: 00d9aaf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_NAK_EVENT │ │ │ │ 20150: 00dc6702 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_SERIAL_WRITE_DSTATE │ │ │ │ 20151: 00d9dea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_LOOP_EVENT │ │ │ │ - 20152: 00985644 92 FUNC GLOBAL DEFAULT 12 qlist_append_obj │ │ │ │ - 20153: 00716758 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_max_length │ │ │ │ + 20152: 0098568c 92 FUNC GLOBAL DEFAULT 12 qlist_append_obj │ │ │ │ + 20153: 007167a0 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_max_length │ │ │ │ 20154: 005180e4 480 FUNC GLOBAL DEFAULT 12 dirtylimit_set_vcpu │ │ │ │ - 20155: 0093462c 264 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo_members │ │ │ │ + 20155: 00934674 264 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo_members │ │ │ │ 20156: 00dc7f36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_VM_STATE_CHANGE_DSTATE │ │ │ │ 20157: 00dc7104 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_PROCESS_IAME_DSTATE │ │ │ │ 20158: 00dc7a7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FSZREG_WRITE_DSTATE │ │ │ │ - 20159: 007df7d0 100 FUNC GLOBAL DEFAULT 12 nbd_server_start │ │ │ │ + 20159: 007df818 100 FUNC GLOBAL DEFAULT 12 nbd_server_start │ │ │ │ 20160: 00da2660 136 OBJECT GLOBAL DEFAULT 25 plugin │ │ │ │ 20161: 00dc7412 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_NVRAM_WRITE_DSTATE │ │ │ │ 20162: 00d97f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_RCA_EVENT │ │ │ │ 20163: 00d8e608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_SENSE_READ_EVENT │ │ │ │ 20164: 00305140 4 FUNC GLOBAL DEFAULT 12 acpi_memory_unplug_cb │ │ │ │ 20165: 0061e274 96 FUNC GLOBAL DEFAULT 12 helper_vaaddu_vv_w │ │ │ │ - 20166: 0088c780 436 FUNC GLOBAL DEFAULT 12 qed_unref_l2_cache_entry │ │ │ │ - 20167: 0092082c 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_pmemsave │ │ │ │ + 20166: 0088c7c8 436 FUNC GLOBAL DEFAULT 12 qed_unref_l2_cache_entry │ │ │ │ + 20167: 00920874 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_pmemsave │ │ │ │ 20168: 004efb68 36 FUNC GLOBAL DEFAULT 12 vhost_reset_device │ │ │ │ - 20169: 009456d4 364 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties │ │ │ │ + 20169: 0094571c 364 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties │ │ │ │ 20170: 00d9f1d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_MAP_INIT_EVENT │ │ │ │ 20171: 00d9dcc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_NEW_CHANNEL_EVENT │ │ │ │ - 20172: 00934aa0 368 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo │ │ │ │ - 20173: 0074f798 288 FUNC GLOBAL DEFAULT 12 qdev_property_add_static │ │ │ │ + 20172: 00934ae8 368 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo │ │ │ │ + 20173: 0074f7e0 288 FUNC GLOBAL DEFAULT 12 qdev_property_add_static │ │ │ │ 20174: 00c7e96c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint8_equal │ │ │ │ 20175: 00d90d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR32_READ_EVENT │ │ │ │ 20176: 0056895c 324 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_colo_enable │ │ │ │ 20177: 00d93e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_READ_UNHANDLED_EVENT │ │ │ │ 20178: 00d8fd90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KBD_RESET_EVENT │ │ │ │ 20179: 00dc82b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_THRESHOLD_DSTATE │ │ │ │ - 20180: 0077cf4c 4 FUNC GLOBAL DEFAULT 12 __jit_debug_register_code │ │ │ │ + 20180: 0077cf94 4 FUNC GLOBAL DEFAULT 12 __jit_debug_register_code │ │ │ │ 20181: 00d8acd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_COMPLETE_EVENT │ │ │ │ - 20182: 009d4e6c 112 FUNC GLOBAL DEFAULT 12 vu_get_queue │ │ │ │ + 20182: 009d4eb4 112 FUNC GLOBAL DEFAULT 12 vu_get_queue │ │ │ │ 20183: 00d97a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_QUEUE_EVENT │ │ │ │ 20184: 00d8e3e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MMIO_IOSFC_WRITE_EVENT │ │ │ │ 20185: 00d95d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I16_EVENT │ │ │ │ - 20186: 00722084 80 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set │ │ │ │ + 20186: 007220cc 80 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set │ │ │ │ 20187: 00dc7b0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_STOP_DSTATE │ │ │ │ 20188: 00dc7378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_AERL_EXCEEDED_DSTATE │ │ │ │ 20189: 00d983f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_READ_RDR_EVENT │ │ │ │ 20190: 00d9b8a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_RESULT_EVENT │ │ │ │ 20191: 00dc7854 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_CONTROL_READ_DSTATE │ │ │ │ - 20192: 0096a3fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayOptions │ │ │ │ - 20193: 007834b4 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32s_i64 │ │ │ │ + 20192: 0096a444 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayOptions │ │ │ │ + 20193: 007834fc 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32s_i64 │ │ │ │ 20194: 00d8a4b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_CONTINUE_EVENT │ │ │ │ 20195: 00dc81ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_STATE_FINALIZE_DSTATE │ │ │ │ - 20196: 0081368c 188 FUNC GLOBAL DEFAULT 12 blk_ref │ │ │ │ - 20197: 009b3430 208 FUNC GLOBAL DEFAULT 12 qemu_co_sendv_recvv │ │ │ │ + 20196: 008136d4 188 FUNC GLOBAL DEFAULT 12 blk_ref │ │ │ │ + 20197: 009b3478 208 FUNC GLOBAL DEFAULT 12 qemu_co_sendv_recvv │ │ │ │ 20198: 00dc6bea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VMCR_WRITE_DSTATE │ │ │ │ 20199: 0029d4b4 460 FUNC GLOBAL DEFAULT 12 uint128_to_float128 │ │ │ │ 20200: 00d969f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_83_EVENT │ │ │ │ 20201: 00dc611d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_pci_c │ │ │ │ - 20202: 007d9100 320 FUNC GLOBAL DEFAULT 12 blockdev_mark_auto_del │ │ │ │ + 20202: 007d9148 320 FUNC GLOBAL DEFAULT 12 blockdev_mark_auto_del │ │ │ │ 20203: 00c6c0d4 52 OBJECT GLOBAL DEFAULT 21 vmstate_pcie_aer_log │ │ │ │ 20204: 003e64d8 1764 FUNC GLOBAL DEFAULT 12 hmp_rocker_of_dpa_flows │ │ │ │ 20205: 00dc6f40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_SENT_DSTATE │ │ │ │ 20206: 00cb3190 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs16 │ │ │ │ - 20207: 009aacc0 204 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom │ │ │ │ - 20208: 007412b4 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andb_mmu │ │ │ │ - 20209: 007234ec 732 FUNC GLOBAL DEFAULT 12 ram_write_tracking_stop │ │ │ │ + 20207: 009aad08 204 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom │ │ │ │ + 20208: 007412fc 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andb_mmu │ │ │ │ + 20209: 00723534 732 FUNC GLOBAL DEFAULT 12 ram_write_tracking_stop │ │ │ │ 20210: 005daac4 432 FUNC GLOBAL DEFAULT 12 riscv_add_satp_mode_properties │ │ │ │ - 20211: 00929a88 576 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress_members │ │ │ │ + 20211: 00929ad0 576 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress_members │ │ │ │ 20212: 0025f188 88 FUNC GLOBAL DEFAULT 12 free_queued_cpu_work │ │ │ │ - 20213: 0071be7c 84 FUNC GLOBAL DEFAULT 12 address_space_cache_destroy │ │ │ │ + 20213: 0071bec4 84 FUNC GLOBAL DEFAULT 12 address_space_cache_destroy │ │ │ │ 20214: 00dc63a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_EXIT_DSTATE │ │ │ │ 20215: 00d94bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_WRITE_EVENT │ │ │ │ 20216: 003a8dd8 400 FUNC GLOBAL DEFAULT 12 e1000x_update_regs_on_autoneg_done │ │ │ │ 20217: 00d95274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_IDENTIFY_CNS_EVENT │ │ │ │ 20218: 0037b040 460 FUNC GLOBAL DEFAULT 12 i2c_send_async │ │ │ │ - 20219: 006f6c20 64 FUNC GLOBAL DEFAULT 12 vhost_svq_device_area_size │ │ │ │ + 20219: 006f6c68 64 FUNC GLOBAL DEFAULT 12 vhost_svq_device_area_size │ │ │ │ 20220: 00d94948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_UDP_WITH_NO_CHECKSUM_EVENT │ │ │ │ - 20221: 0091c898 720 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration_members │ │ │ │ + 20221: 0091c8e0 720 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration_members │ │ │ │ 20222: 00da1a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_S390X_CPU_POLARIZATION_EVENT │ │ │ │ - 20223: 0083c054 524 FUNC GLOBAL DEFAULT 12 bdrv_image_info_specific_dump │ │ │ │ + 20223: 0083c09c 524 FUNC GLOBAL DEFAULT 12 bdrv_image_info_specific_dump │ │ │ │ 20224: 00d9fd9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DRIVE_MIRROR_EVENT │ │ │ │ 20225: 00d9269c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX1_MEM_WRITEB_EVENT │ │ │ │ 20226: 00c87ce0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bios_chs_trans │ │ │ │ 20227: 0032d6c0 316 FUNC GLOBAL DEFAULT 12 load_image_mr │ │ │ │ 20228: 00dc8300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_FROM_DSTATE │ │ │ │ 20229: 002ad56c 188 FUNC GLOBAL DEFAULT 12 plugin_register_dyn_cb__udata │ │ │ │ - 20230: 0093d77c 436 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters_members │ │ │ │ + 20230: 0093d7c4 436 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters_members │ │ │ │ 20231: 00da18e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DISPLAY_RELOAD_EVENT │ │ │ │ - 20232: 008e691c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS │ │ │ │ + 20232: 008e6964 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS │ │ │ │ 20233: 00dc6a76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HID_KBD_QUEUE_FULL_DSTATE │ │ │ │ 20234: 0025c284 0 FUNC GLOBAL DEFAULT 12 _start │ │ │ │ 20235: 00372954 108 FUNC GLOBAL DEFAULT 12 vga_invalidate_scanlines │ │ │ │ 20236: 00dc60d2 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_compat_c │ │ │ │ 20237: 00dc6524 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WALK_RETURN_DSTATE │ │ │ │ 20238: 00dc632e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_ST_DSTATE │ │ │ │ 20239: 00c81130 12 OBJECT GLOBAL DEFAULT 21 JobVerb_lookup │ │ │ │ 20240: 00dc82e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_MOTION_EVENT_DSTATE │ │ │ │ 20241: 00dc68e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_2D_DSTATE │ │ │ │ 20242: 00d8a998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_READ_EVENT │ │ │ │ 20243: 00293544 280 FUNC GLOBAL DEFAULT 12 float32_to_int16_scalbn │ │ │ │ 20244: 00dc7d6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPIO_SET_STATUS_DSTATE │ │ │ │ 20245: 00d8e3b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_EVENT │ │ │ │ 20246: 005d2a68 412 FUNC GLOBAL DEFAULT 12 riscv_iommu_reset │ │ │ │ - 20247: 00716344 64 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_ramlist │ │ │ │ + 20247: 0071638c 64 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_ramlist │ │ │ │ 20248: 00d97154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_TI_EVENT │ │ │ │ 20249: 00da08c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_KVM_EVENT │ │ │ │ 20250: 00cf89e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_wv_b │ │ │ │ 20251: 002abe0c 168 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_inline_per_vcpu │ │ │ │ 20252: 00dc8626 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_GET_DSTATE │ │ │ │ - 20253: 00861df8 72 FUNC GLOBAL DEFAULT 12 qcow2_read_snapshots │ │ │ │ + 20253: 00861e40 72 FUNC GLOBAL DEFAULT 12 qcow2_read_snapshots │ │ │ │ 20254: 002bcff8 40 FUNC GLOBAL DEFAULT 12 qmp_display_update │ │ │ │ 20255: 00dc6f3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_TX_DESC_DATA_DSTATE │ │ │ │ - 20256: 0098a974 292 FUNC GLOBAL DEFAULT 12 qdict_rename_keys │ │ │ │ + 20256: 0098a9bc 292 FUNC GLOBAL DEFAULT 12 qdict_rename_keys │ │ │ │ 20257: 00dc84e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DUMPDTB_DSTATE │ │ │ │ 20258: 00dc74b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_MODE_SELECT_SET_BLOCKSIZE_DSTATE │ │ │ │ - 20259: 009a2994 56 FUNC GLOBAL DEFAULT 12 qemu_uuid_hash │ │ │ │ - 20260: 00951180 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_StatsFilter_base_members │ │ │ │ + 20259: 009a29dc 56 FUNC GLOBAL DEFAULT 12 qemu_uuid_hash │ │ │ │ + 20260: 009511c8 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_StatsFilter_base_members │ │ │ │ 20261: 00cf895c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_wv_h │ │ │ │ 20262: 003041f0 28 FUNC GLOBAL DEFAULT 12 acpi_table_first │ │ │ │ 20263: 003aaf10 68 FUNC GLOBAL DEFAULT 12 net_tx_pkt_send │ │ │ │ 20264: 00d90f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DIST_READ_EVENT │ │ │ │ - 20265: 008fdf68 128 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio_members │ │ │ │ + 20265: 008fdfb0 128 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio_members │ │ │ │ 20266: 00dc62a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_START_REQ_DSTATE │ │ │ │ - 20267: 008ddaf8 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh_members │ │ │ │ + 20267: 008ddb40 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh_members │ │ │ │ 20268: 00d8a570 664 OBJECT GLOBAL DEFAULT 24 block_trace_events │ │ │ │ 20269: 00dc7fb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_RKEY_DSTATE │ │ │ │ - 20270: 008cda88 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyBlockCoreForceArrays │ │ │ │ + 20270: 008cdad0 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyBlockCoreForceArrays │ │ │ │ 20271: 00dc6280 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L2_DSTATE │ │ │ │ 20272: 00dc6c86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_WRITEL_UNKNOWN_DSTATE │ │ │ │ 20273: 00dc775c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_WRITE_DATA_DSTATE │ │ │ │ 20274: 00dc7068 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_PAGE_DSTATE │ │ │ │ 20275: 002b7f50 192 FUNC GLOBAL DEFAULT 12 qemu_input_handler_bind │ │ │ │ - 20276: 008502d0 268 FUNC GLOBAL DEFAULT 12 qcow2_cache_set_dependency │ │ │ │ + 20276: 00850318 268 FUNC GLOBAL DEFAULT 12 qcow2_cache_set_dependency │ │ │ │ 20277: 002c0a34 76 FUNC GLOBAL DEFAULT 12 qemu_console_early_init │ │ │ │ - 20278: 0096dc54 192 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueKind │ │ │ │ + 20278: 0096dc9c 192 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueKind │ │ │ │ 20279: 00d8ee58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_PALETTE_WRITE_EVENT │ │ │ │ 20280: 002a3a94 32 FUNC GLOBAL DEFAULT 12 helper_ctpop_i32 │ │ │ │ - 20281: 0090ee28 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMember │ │ │ │ + 20281: 0090ee70 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMember │ │ │ │ 20282: 00316560 864 FUNC GLOBAL DEFAULT 12 blk_check_size_and_read_all │ │ │ │ 20283: 00d931b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_CREATE_EVENT │ │ │ │ 20284: 0054ea1c 104 FUNC GLOBAL DEFAULT 12 migration_incoming_transport_cleanup │ │ │ │ 20285: 00dc6bbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_DIR_WRITE_DSTATE │ │ │ │ - 20286: 0091b2fc 28 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper_members │ │ │ │ + 20286: 0091b344 28 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper_members │ │ │ │ 20287: 00cf88d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_wv_w │ │ │ │ - 20288: 00783414 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i64 │ │ │ │ + 20288: 0078345c 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i64 │ │ │ │ 20289: 0054e6d4 612 FUNC GLOBAL DEFAULT 12 migration_object_init │ │ │ │ 20290: 00dc6230 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PRW_ALIGNED_DSTATE │ │ │ │ 20291: 00d972b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_DEFERRED_EVENT │ │ │ │ - 20292: 00751fac 108 FUNC GLOBAL DEFAULT 12 qdev_get_human_name │ │ │ │ + 20292: 00751ff4 108 FUNC GLOBAL DEFAULT 12 qdev_get_human_name │ │ │ │ 20293: 00dbd9d5 1 OBJECT GLOBAL DEFAULT 25 kvm_readonly_mem_allowed │ │ │ │ - 20294: 0095a404 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_yank │ │ │ │ + 20294: 0095a44c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_yank │ │ │ │ 20295: 00da0b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATIONTHREADS_EVENT │ │ │ │ 20296: 00294ea8 380 FUNC GLOBAL DEFAULT 12 floatx80_to_int64 │ │ │ │ 20297: 00dc6a2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CD_READ_SECTOR_DSTATE │ │ │ │ 20298: 00dc858a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SET_REPLICATION_DSTATE │ │ │ │ - 20299: 009c0858 108 FUNC GLOBAL DEFAULT 12 shres_destroy │ │ │ │ + 20299: 009c08a0 108 FUNC GLOBAL DEFAULT 12 shres_destroy │ │ │ │ 20300: 00dc634c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_REQUEST_DSTATE │ │ │ │ 20301: 00dc8072 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_CANCEL_DSTATE │ │ │ │ - 20302: 0091119c 328 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent │ │ │ │ + 20302: 009111e4 328 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent │ │ │ │ 20303: 00d980e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_WRITE_EVENT │ │ │ │ 20304: 00491bc4 192 FUNC GLOBAL DEFAULT 12 usb_cancel_packet │ │ │ │ - 20305: 007438a4 412 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_le_mmu │ │ │ │ + 20305: 007438ec 412 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_le_mmu │ │ │ │ 20306: 00dc68ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FEATURES_DSTATE │ │ │ │ - 20307: 00ba5bdc 512 OBJECT GLOBAL DEFAULT 14 crc_ccitt_false_table │ │ │ │ + 20307: 00ba5c34 512 OBJECT GLOBAL DEFAULT 14 crc_ccitt_false_table │ │ │ │ 20308: 00d88fe4 428 OBJECT GLOBAL DEFAULT 24 bdrv_file │ │ │ │ 20309: 00dc794e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_REQ_UPIU_DSTATE │ │ │ │ 20310: 005b6300 24 FUNC GLOBAL DEFAULT 12 cpu_get_note_size │ │ │ │ 20311: 00302f70 452 FUNC GLOBAL DEFAULT 12 bios_linker_loader_alloc │ │ │ │ 20312: 00cb310c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs32 │ │ │ │ - 20313: 0090957c 316 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties │ │ │ │ + 20313: 009095c4 316 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties │ │ │ │ 20314: 00d9265c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APC_MEM_WRITEB_EVENT │ │ │ │ 20315: 0063dc64 72 FUNC GLOBAL DEFAULT 12 helper_vmsbf_m │ │ │ │ 20316: 00dc7e62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_DEV_STOP_DSTATE │ │ │ │ 20317: 00584c68 128 FUNC GLOBAL DEFAULT 12 monitor_read_command │ │ │ │ - 20318: 008c1870 220 FUNC GLOBAL DEFAULT 12 error_vprintf_unless_qmp │ │ │ │ + 20318: 008c18b8 220 FUNC GLOBAL DEFAULT 12 error_vprintf_unless_qmp │ │ │ │ 20319: 00dc841a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DRIVE_BACKUP_DSTATE │ │ │ │ 20320: 00dc6f08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_TX_DSTATE │ │ │ │ 20321: 00d9a350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_KICK_EVENT │ │ │ │ - 20322: 0095108c 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequestList │ │ │ │ - 20323: 00917f1c 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBMemoryHierarchy │ │ │ │ + 20322: 009510d4 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequestList │ │ │ │ + 20323: 00917f64 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBMemoryHierarchy │ │ │ │ 20324: 00dc69a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_ADDR_DSTATE │ │ │ │ 20325: 00dc7006 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_PCS_READ_DSTATE │ │ │ │ - 20326: 008fa48c 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_remove │ │ │ │ + 20326: 008fa4d4 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_remove │ │ │ │ 20327: 00dc64a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM12_DSTATE │ │ │ │ - 20328: 008507c4 204 FUNC GLOBAL DEFAULT 12 qcow2_cache_discard │ │ │ │ - 20329: 00706b38 360 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_file │ │ │ │ + 20328: 0085080c 204 FUNC GLOBAL DEFAULT 12 qcow2_cache_discard │ │ │ │ + 20329: 00706b80 360 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_file │ │ │ │ 20330: 00bcefac 52 OBJECT GLOBAL DEFAULT 21 vmstate_cpu_common │ │ │ │ 20331: 00dc8376 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_LATENCY_HISTOGRAM_SET_DSTATE │ │ │ │ 20332: 00dc66d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDC_IOPORT_READ_DSTATE │ │ │ │ 20333: 00d9f498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_NOCACHE_EVENT │ │ │ │ 20334: 00d8d634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_REQ_COMPLETE_EVENT │ │ │ │ 20335: 0063da80 236 FUNC GLOBAL DEFAULT 12 helper_vcpop_m │ │ │ │ 20336: 00d951d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_SMALL_EVENT │ │ │ │ - 20337: 007f8660 264 FUNC GLOBAL DEFAULT 12 job_set_aio_context │ │ │ │ + 20337: 007f86a8 264 FUNC GLOBAL DEFAULT 12 job_set_aio_context │ │ │ │ 20338: 00dc7ffe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_START_DSTATE │ │ │ │ 20339: 00d95984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_EVENT │ │ │ │ 20340: 00d8f984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_TRIGGER_IRQ_EVENT │ │ │ │ - 20341: 00815cac 124 FUNC GLOBAL DEFAULT 12 blk_set_on_error │ │ │ │ + 20341: 00815cf4 124 FUNC GLOBAL DEFAULT 12 blk_set_on_error │ │ │ │ 20342: 00d9e2b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_START_EVENT │ │ │ │ - 20343: 00740088 96 FUNC GLOBAL DEFAULT 12 cpu_ldub_data_ra │ │ │ │ + 20343: 007400d0 96 FUNC GLOBAL DEFAULT 12 cpu_ldub_data_ra │ │ │ │ 20344: 00d9e330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_RESUME_EVENT │ │ │ │ 20345: 005622e8 1120 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_setup │ │ │ │ 20346: 00cb5c5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchl_le │ │ │ │ - 20347: 00969ef4 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEvent │ │ │ │ + 20347: 00969f3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEvent │ │ │ │ 20348: 00dc70da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_MSIX_VEC_WRONG_DSTATE │ │ │ │ 20349: 00dc66bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_IO_READ_DSTATE │ │ │ │ - 20350: 00842164 300 FUNC GLOBAL DEFAULT 12 qcow2_validate_table │ │ │ │ - 20351: 007069ec 332 FUNC GLOBAL DEFAULT 12 memory_region_init_resizeable_ram │ │ │ │ + 20350: 008421ac 300 FUNC GLOBAL DEFAULT 12 qcow2_validate_table │ │ │ │ + 20351: 00706a34 332 FUNC GLOBAL DEFAULT 12 memory_region_init_resizeable_ram │ │ │ │ 20352: 00dc741c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_STRING_DSTATE │ │ │ │ - 20353: 007bff20 192 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_base64 │ │ │ │ + 20353: 007bff68 192 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_base64 │ │ │ │ 20354: 00dc802c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_INCOMING_MIGRATION_CO_END_DSTATE │ │ │ │ 20355: 00dc6464 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_XRUN_OUT_DSTATE │ │ │ │ 20356: 00dc8330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_NOCACHE_DSTATE │ │ │ │ 20357: 00dc7f68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_BLOCKTIME_DSTATE │ │ │ │ 20358: 00dc7190 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_STATUS_DSTATE │ │ │ │ - 20359: 00731c70 520 FUNC GLOBAL DEFAULT 12 helper_lookup_tb_ptr │ │ │ │ + 20359: 00731cb8 520 FUNC GLOBAL DEFAULT 12 helper_lookup_tb_ptr │ │ │ │ 20360: 00d8dac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_UNREALIZE_EVENT │ │ │ │ - 20361: 008175e4 24 FUNC GLOBAL DEFAULT 12 blk_get_max_iov │ │ │ │ + 20361: 0081762c 24 FUNC GLOBAL DEFAULT 12 blk_get_max_iov │ │ │ │ 20362: 0027f020 204 FUNC GLOBAL DEFAULT 12 float128_is_quiet_nan │ │ │ │ 20363: 00d95bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_MDATA_IN_CB_EVENT │ │ │ │ - 20364: 00822d30 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty_area │ │ │ │ - 20365: 00925594 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAliasList │ │ │ │ + 20364: 00822d78 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty_area │ │ │ │ + 20365: 009255dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAliasList │ │ │ │ 20366: 00dc70ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CFG_SUPPORT_VIRTIO_DSTATE │ │ │ │ 20367: 00dc682e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_BITBLT_START_DSTATE │ │ │ │ 20368: 00d972a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_UNEXPECTED_EVENT │ │ │ │ 20369: 00dc61ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_DSTATE │ │ │ │ 20370: 00dc7374 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_POST_CQE_DSTATE │ │ │ │ 20371: 00dc6c4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ALL_ISR_DONE_DSTATE │ │ │ │ 20372: 00d8f994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_CHECK_IRQ_EVENT │ │ │ │ - 20373: 0099a50c 16 FUNC GLOBAL DEFAULT 12 bitmap_from_le │ │ │ │ - 20374: 0093945c 92 FUNC GLOBAL DEFAULT 12 qapi_free_StringList │ │ │ │ - 20375: 00736888 76 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_end │ │ │ │ + 20373: 0099a554 16 FUNC GLOBAL DEFAULT 12 bitmap_from_le │ │ │ │ + 20374: 009394a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_StringList │ │ │ │ + 20375: 007368d0 76 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_end │ │ │ │ 20376: 0038ceb4 32 FUNC GLOBAL DEFAULT 12 ide_atapi_io_error │ │ │ │ 20377: 00dc7af8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSI_DSTATE │ │ │ │ - 20378: 009815b4 320 FUNC GLOBAL DEFAULT 12 string_input_visitor_new │ │ │ │ + 20378: 009815fc 320 FUNC GLOBAL DEFAULT 12 string_input_visitor_new │ │ │ │ 20379: 002a3838 164 FUNC GLOBAL DEFAULT 12 helper_muluh_i64 │ │ │ │ 20380: 00dc6ee8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_ENABLE_DSTATE │ │ │ │ - 20381: 008e7c6c 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd_members │ │ │ │ - 20382: 006f5b88 196 FUNC GLOBAL DEFAULT 12 vhost_user_init │ │ │ │ - 20383: 009b7940 1036 FUNC GLOBAL DEFAULT 12 inet_parse │ │ │ │ + 20381: 008e7cb4 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd_members │ │ │ │ + 20382: 006f5bd0 196 FUNC GLOBAL DEFAULT 12 vhost_user_init │ │ │ │ + 20383: 009b7988 1036 FUNC GLOBAL DEFAULT 12 inet_parse │ │ │ │ 20384: 00dc7b1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_LOAD_DSTATE │ │ │ │ 20385: 00dc6834 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_IO_DSTATE │ │ │ │ - 20386: 0091c15c 28 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties_members │ │ │ │ - 20387: 00746ff4 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_be │ │ │ │ + 20386: 0091c1a4 28 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties_members │ │ │ │ + 20387: 0074703c 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_be │ │ │ │ 20388: 00d9b6b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_PROBE_EVENT │ │ │ │ 20389: 00dc86b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_MODELS_DSTATE │ │ │ │ 20390: 002b38c0 104 FUNC GLOBAL DEFAULT 12 qemu_console_get_width │ │ │ │ 20391: 00d9e840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_COMPLETE_EVENT │ │ │ │ - 20392: 008fba74 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFile │ │ │ │ - 20393: 009290b8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_PASS_arg_members │ │ │ │ + 20392: 008fbabc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFile │ │ │ │ + 20393: 00929100 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_PASS_arg_members │ │ │ │ 20394: 00dc6d34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_WRITE_DSTATE │ │ │ │ 20395: 00d9a400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_LINK_EVENT │ │ │ │ 20396: 00dc6630 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_IWMCTRL_WRITE_DSTATE │ │ │ │ 20397: 00dc6140 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_COUNT_DSTATE │ │ │ │ 20398: 00dc676c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_UPDATE_PARAMETERS_DSTATE │ │ │ │ - 20399: 007b9668 352 FUNC GLOBAL DEFAULT 12 qcrypto_block_create │ │ │ │ + 20399: 007b96b0 352 FUNC GLOBAL DEFAULT 12 qcrypto_block_create │ │ │ │ 20400: 00dc6ea2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_ECR1_DSTATE │ │ │ │ - 20401: 00b2d8a8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_4_len │ │ │ │ + 20401: 00b2d8f8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_4_len │ │ │ │ 20402: 00dc85e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_EXIT_PRECONFIG_DSTATE │ │ │ │ 20403: 00dc781a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_FLASH_READ_DSTATE │ │ │ │ 20404: 00d9e6b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTEM_WAKEUP_REQUEST_EVENT │ │ │ │ 20405: 00d98a50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_DUALTIMER_RESET_EVENT │ │ │ │ - 20406: 009be864 40 FUNC GLOBAL DEFAULT 12 iova_tree_destroy │ │ │ │ - 20407: 00919ef4 332 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo │ │ │ │ - 20408: 00956278 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDesc │ │ │ │ + 20406: 009be8ac 40 FUNC GLOBAL DEFAULT 12 iova_tree_destroy │ │ │ │ + 20407: 00919f3c 332 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo │ │ │ │ + 20408: 009562c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDesc │ │ │ │ 20409: 00c81b94 12 OBJECT GLOBAL DEFAULT 21 DisplayType_lookup │ │ │ │ - 20410: 00913e14 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCacheProperties │ │ │ │ + 20410: 00913e5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCacheProperties │ │ │ │ 20411: 00d8b1e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PREADV_PART_EVENT │ │ │ │ 20412: 00dc6d52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_IRQ_DSTATE │ │ │ │ - 20413: 00962fa8 256 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId_members │ │ │ │ - 20414: 00969148 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm │ │ │ │ + 20413: 00962ff0 256 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId_members │ │ │ │ + 20414: 00969190 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm │ │ │ │ 20415: 00dc81d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_RAM_OFFSET_DSTATE │ │ │ │ 20416: 00dc76fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_CONFIG_SAS_DEVICE_DSTATE │ │ │ │ 20417: 00da1b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_BASELINE_EVENT │ │ │ │ 20418: 00d9efd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_CLAMPED_RECT_EVENT │ │ │ │ 20419: 00da39f9 1 OBJECT GLOBAL DEFAULT 25 xen_domid_restrict │ │ │ │ 20420: 00d8ede8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_UPDATE_RECT_DELAYED_FLUSH_EVENT │ │ │ │ 20421: 00dc7504 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPTS_TIMER_TRIGGERED_DSTATE │ │ │ │ 20422: 00d9f104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_SET_DESKTOP_SIZE_EVENT │ │ │ │ 20423: 00da2648 16 OBJECT GLOBAL DEFAULT 25 target_page │ │ │ │ 20424: 002a3ab4 36 FUNC GLOBAL DEFAULT 12 helper_ctpop_i64 │ │ │ │ - 20425: 007af938 560 FUNC GLOBAL DEFAULT 12 qio_channel_websock_handshake │ │ │ │ - 20426: 009b4fc0 16 FUNC GLOBAL DEFAULT 12 timerlist_has_timers │ │ │ │ - 20427: 008dcd38 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption_members │ │ │ │ + 20425: 007af980 560 FUNC GLOBAL DEFAULT 12 qio_channel_websock_handshake │ │ │ │ + 20426: 009b5008 16 FUNC GLOBAL DEFAULT 12 timerlist_has_timers │ │ │ │ + 20427: 008dcd80 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption_members │ │ │ │ 20428: 005dd1bc 40 FUNC GLOBAL DEFAULT 12 riscv_cpu_set_aia_ireg_rmw_fn │ │ │ │ 20429: 00dc763e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_UNKNOWN_DEVICE_DSTATE │ │ │ │ 20430: 005ea290 24 FUNC GLOBAL DEFAULT 12 helper_fsqrt_d │ │ │ │ 20431: 00dc6c32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_HYP_READ_DSTATE │ │ │ │ - 20432: 00967478 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptions │ │ │ │ - 20433: 006f5348 360 FUNC GLOBAL DEFAULT 12 vhost_user_get_shared_object │ │ │ │ + 20432: 009674c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptions │ │ │ │ + 20433: 006f5390 360 FUNC GLOBAL DEFAULT 12 vhost_user_get_shared_object │ │ │ │ 20434: 00dc64cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_OPEN_ERROR_DSTATE │ │ │ │ - 20435: 008fb454 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_exports │ │ │ │ + 20435: 008fb49c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_exports │ │ │ │ 20436: 00dc8366 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_EXCEPTION_DSTATE │ │ │ │ 20437: 00d9a880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_USBSTS_EVENT │ │ │ │ - 20438: 009148f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_TargetInfo │ │ │ │ + 20438: 00914938 92 FUNC GLOBAL DEFAULT 12 qapi_free_TargetInfo │ │ │ │ 20439: 005eabf8 136 FUNC GLOBAL DEFAULT 12 helper_fsqrt_h │ │ │ │ 20440: 00dc6402 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_SIMPLE_REPLY_DSTATE │ │ │ │ - 20441: 0080d69c 2336 FUNC GLOBAL DEFAULT 12 backup_job_create │ │ │ │ + 20441: 0080d6e4 2336 FUNC GLOBAL DEFAULT 12 backup_job_create │ │ │ │ 20442: 00dc688c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_PRE_SAVE_DSTATE │ │ │ │ 20443: 00cb3088 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs64 │ │ │ │ 20444: 0058eb30 40 FUNC GLOBAL DEFAULT 12 qemu_get_nic │ │ │ │ - 20445: 00745518 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_be │ │ │ │ + 20445: 00745560 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_be │ │ │ │ 20446: 00423c3c 1300 FUNC GLOBAL DEFAULT 12 hmp_pcie_aer_inject_error │ │ │ │ 20447: 004ecf7c 752 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_stop │ │ │ │ 20448: 00d9d3a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_ENTRY_EVENT │ │ │ │ 20449: 00d8f7d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_PRIOICC_EVENT │ │ │ │ - 20450: 009946ac 156 FUNC GLOBAL DEFAULT 12 qemu_sem_destroy │ │ │ │ + 20450: 009946f4 156 FUNC GLOBAL DEFAULT 12 qemu_sem_destroy │ │ │ │ 20451: 00dc78a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_EXTERNAL_CLOCK_DSTATE │ │ │ │ 20452: 002b3928 104 FUNC GLOBAL DEFAULT 12 qemu_console_get_height │ │ │ │ 20453: 00d9b278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_WRITE_ERROR_EVENT │ │ │ │ 20454: 00dc748a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_NOTIFY_INT_VECTOR_DSTATE │ │ │ │ - 20455: 00954cb8 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper │ │ │ │ + 20455: 00954d00 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper │ │ │ │ 20456: 005e9a98 108 FUNC GLOBAL DEFAULT 12 helper_fsqrt_s │ │ │ │ - 20457: 0098359c 164 FUNC GLOBAL DEFAULT 12 qmp_event_build_dict │ │ │ │ + 20457: 009835e4 164 FUNC GLOBAL DEFAULT 12 qmp_event_build_dict │ │ │ │ 20458: 00dc7c00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_HEAD_DSTATE │ │ │ │ 20459: 00dc8576 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_PAUSE_DSTATE │ │ │ │ 20460: 00d90df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_NMIAR1_READ_EVENT │ │ │ │ 20461: 00d9a3b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_CONFIGURE_EVENT │ │ │ │ - 20462: 00911bcc 484 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo_members │ │ │ │ + 20462: 00911c14 484 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo_members │ │ │ │ 20463: 00d949d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_RLEN_TLEN_EVENT │ │ │ │ 20464: 00d9c4d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REJECT_SECTION_EVENT │ │ │ │ 20465: 00dc61b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_FILE_REFRESH_DSTATE │ │ │ │ 20466: 00dc7988 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_SET_ADDRESS_DSTATE │ │ │ │ 20467: 00d8c9e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_READ_IO_PORT_EVENT │ │ │ │ 20468: 00dbd9ea 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_misc_target_c │ │ │ │ 20469: 003e61a0 8 FUNC GLOBAL DEFAULT 12 world_type │ │ │ │ 20470: 005af2b4 400 FUNC GLOBAL DEFAULT 12 qemu_semihosting_config_options │ │ │ │ - 20471: 00b0bf7c 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux │ │ │ │ + 20471: 00b0bfcc 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux │ │ │ │ 20472: 00dc7ec6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCA955X_GPIO_STATUS_DSTATE │ │ │ │ - 20473: 0079d420 732 FUNC GLOBAL DEFAULT 12 cache_insert │ │ │ │ + 20473: 0079d468 732 FUNC GLOBAL DEFAULT 12 cache_insert │ │ │ │ 20474: 00d95794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_SQ_EVENTIDX_EVENT │ │ │ │ 20475: 005b0400 116 FUNC GLOBAL DEFAULT 12 add_stats_callbacks │ │ │ │ 20476: 00d9d3f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MARK_POSTCOPY_BLOCKTIME_END_EVENT │ │ │ │ 20477: 00dc663e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_DATA_DSTATE │ │ │ │ 20478: 00534b28 8 FUNC GLOBAL DEFAULT 12 host_memory_backend_is_mapped │ │ │ │ 20479: 00dc83da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ 20480: 00d8bab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_READ_HOLE_EVENT │ │ │ │ 20481: 00d8c10c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_EVENT │ │ │ │ 20482: 00511c00 228 FUNC GLOBAL DEFAULT 12 hmp_eject │ │ │ │ - 20483: 008f15b0 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_merge │ │ │ │ + 20483: 008f15f8 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_merge │ │ │ │ 20484: 00d9bd80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_UNPLUGGED_ALL_EVENT │ │ │ │ 20485: 00dc7c7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTP_INTERRUPT_SET_PENDING_DSTATE │ │ │ │ - 20486: 008f7548 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbdBase │ │ │ │ + 20486: 008f7590 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbdBase │ │ │ │ 20487: 00d8ae08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L1_EVENT │ │ │ │ 20488: 00dc7e66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_DEV_CLEANUP_DSTATE │ │ │ │ 20489: 00dc7f74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_QUIT_DSTATE │ │ │ │ - 20490: 0075080c 108 FUNC GLOBAL DEFAULT 12 qdev_get_vmsd │ │ │ │ + 20490: 00750854 108 FUNC GLOBAL DEFAULT 12 qdev_get_vmsd │ │ │ │ 20491: 003852d0 184 FUNC GLOBAL DEFAULT 12 ide_get_sector │ │ │ │ - 20492: 0077e2d4 104 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i32 │ │ │ │ + 20492: 0077e31c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i32 │ │ │ │ 20493: 00dc8614 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_OBJECT_DEL_DSTATE │ │ │ │ 20494: 00c81640 12 OBJECT GLOBAL DEFAULT 21 CommandLineParameterType_lookup │ │ │ │ 20495: 00d9d230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FD_INCOMING_EVENT │ │ │ │ 20496: 0038f63c 824 FUNC GLOBAL DEFAULT 12 virtio_input_send │ │ │ │ 20497: 002f79dc 212 FUNC GLOBAL DEFAULT 12 v9fs_co_fsync │ │ │ │ 20498: 00dc7356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_INTM_CLR_DSTATE │ │ │ │ 20499: 00d8f348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_WRITE_EVENT │ │ │ │ - 20500: 007bfe08 280 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_utf8 │ │ │ │ + 20500: 007bfe50 280 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_utf8 │ │ │ │ 20501: 00dc66cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_CHIP_ERASE_START_DSTATE │ │ │ │ 20502: 00dc6892 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_MEMSLOT_ADD_GUEST_DSTATE │ │ │ │ - 20503: 0099f728 132 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_next │ │ │ │ + 20503: 0099f770 132 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_next │ │ │ │ 20504: 00d929cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMPHY_READ_EVENT │ │ │ │ 20505: 00d04a34 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_hsv_b │ │ │ │ - 20506: 008d1aac 1900 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo_members │ │ │ │ + 20506: 008d1af4 1900 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo_members │ │ │ │ 20507: 00d05274 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_hsv_d │ │ │ │ 20508: 00dc7078 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_POOL_FOUND_DSTATE │ │ │ │ 20509: 002a6264 168 FUNC GLOBAL DEFAULT 12 helper_gvec_sar32i │ │ │ │ 20510: 00d93218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_OVERSIZE_EVENT │ │ │ │ - 20511: 006b94d4 8 FUNC GLOBAL DEFAULT 12 riscv_use_emulated_aplic │ │ │ │ + 20511: 006b951c 8 FUNC GLOBAL DEFAULT 12 riscv_use_emulated_aplic │ │ │ │ 20512: 004cd6f4 184 FUNC GLOBAL DEFAULT 12 vfio_disable_irqindex │ │ │ │ 20513: 002b6438 104 FUNC GLOBAL DEFAULT 12 qemu_add_led_event_handler │ │ │ │ 20514: 00dc62d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BACKUP_DO_COW_ENTER_DSTATE │ │ │ │ 20515: 00d04ab8 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_hsv_h │ │ │ │ 20516: 00dc73a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CTRL_DSTATE │ │ │ │ 20517: 00d946a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_MAC_INDICATE_EVENT │ │ │ │ 20518: 00d8cda0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_WRITE_OST_STATUS_EVENT │ │ │ │ - 20519: 006e5c9c 140 FUNC GLOBAL DEFAULT 12 virtio_del_queue │ │ │ │ + 20519: 006e5ce4 140 FUNC GLOBAL DEFAULT 12 virtio_del_queue │ │ │ │ 20520: 00dc66b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_POSTLOAD_CB_DSTATE │ │ │ │ 20521: 0032b3e4 360 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_out_named │ │ │ │ 20522: 0050eab4 28 FUNC GLOBAL DEFAULT 12 blk_ram_registrar_destroy │ │ │ │ - 20523: 00765aa0 88 FUNC GLOBAL DEFAULT 12 gdb_handle_query_qemu_phy_mem_mode │ │ │ │ + 20523: 00765ae8 88 FUNC GLOBAL DEFAULT 12 gdb_handle_query_qemu_phy_mem_mode │ │ │ │ 20524: 00dc7cd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_OPREGION_ENABLED_DSTATE │ │ │ │ 20525: 002a6dc4 176 FUNC GLOBAL DEFAULT 12 helper_gvec_sar32v │ │ │ │ - 20526: 007f7d50 776 FUNC GLOBAL DEFAULT 12 job_apply_verb_locked │ │ │ │ + 20526: 007f7d98 776 FUNC GLOBAL DEFAULT 12 job_apply_verb_locked │ │ │ │ 20527: 00d84994 12 OBJECT GLOBAL DEFAULT 24 abort_drv │ │ │ │ - 20528: 0071aec4 88 FUNC GLOBAL DEFAULT 12 address_space_lduw_be │ │ │ │ + 20528: 0071af0c 88 FUNC GLOBAL DEFAULT 12 address_space_lduw_be │ │ │ │ 20529: 00d9c58c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WATCHDOG_SET_ACTION_EVENT │ │ │ │ - 20530: 009c21dc 44 FUNC GLOBAL DEFAULT 12 throttle_timers_are_initialized │ │ │ │ + 20530: 009c2224 44 FUNC GLOBAL DEFAULT 12 throttle_timers_are_initialized │ │ │ │ 20531: 00d8e6b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_SYSTEM_CONFIG_WRITE_EVENT │ │ │ │ 20532: 005dcf2c 392 FUNC GLOBAL DEFAULT 12 riscv_cpu_interrupt │ │ │ │ - 20533: 008ea23c 508 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IO_ERROR_arg_members │ │ │ │ + 20533: 008ea284 508 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IO_ERROR_arg_members │ │ │ │ 20534: 00d04b3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_hsv_w │ │ │ │ 20535: 004e3128 356 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_stop │ │ │ │ - 20536: 008f90fc 632 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockExportOptions_base_members │ │ │ │ + 20536: 008f9144 632 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockExportOptions_base_members │ │ │ │ 20537: 00585538 308 FUNC GLOBAL DEFAULT 12 monitor_init_hmp │ │ │ │ - 20538: 00871c78 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_export │ │ │ │ + 20538: 00871cc0 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_export │ │ │ │ 20539: 00da0438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_QMP_SCHEMA_EVENT │ │ │ │ 20540: 004fa2c4 784 FUNC GLOBAL DEFAULT 12 watchdog_perform_action │ │ │ │ - 20541: 009c8400 436 FUNC GLOBAL DEFAULT 12 yank_register_instance │ │ │ │ + 20541: 009c8448 436 FUNC GLOBAL DEFAULT 12 yank_register_instance │ │ │ │ 20542: 00dc89f4 8 OBJECT GLOBAL DEFAULT 25 rcu_gp_event │ │ │ │ 20543: 00514150 136 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_states │ │ │ │ 20544: 00330ef4 60 FUNC GLOBAL DEFAULT 12 rom_transaction_begin │ │ │ │ - 20545: 00745b24 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_le_mmu │ │ │ │ + 20545: 00745b6c 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_le_mmu │ │ │ │ 20546: 005b8e2c 284 FUNC GLOBAL DEFAULT 12 riscv_cpu_debug_check_breakpoint │ │ │ │ 20547: 00d8dab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_REALIZE_EVENT │ │ │ │ - 20548: 0074418c 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_be_mmu │ │ │ │ + 20548: 007441d4 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_be_mmu │ │ │ │ 20549: 00dc68ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_GET_DISPLAY_INFO_DSTATE │ │ │ │ - 20550: 00960264 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClient │ │ │ │ + 20550: 009602ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClient │ │ │ │ 20551: 005b8240 372 FUNC GLOBAL DEFAULT 12 tdata_csr_read │ │ │ │ 20552: 00dc86ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_MODELS_DSTATE │ │ │ │ 20553: 002f95a8 124 FUNC GLOBAL DEFAULT 12 fsetxattrat_nofollow │ │ │ │ 20554: 004736cc 628 FUNC GLOBAL DEFAULT 12 sdbus_do_command │ │ │ │ 20555: 00d9ab00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_DEV_ERROR_EVENT │ │ │ │ 20556: 00d9e420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_COMMAND_EVENT │ │ │ │ 20557: 00d93998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MAC_READ_EVENT │ │ │ │ 20558: 00dc7386 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_VWCACHE_DSTATE │ │ │ │ 20559: 00cb2428 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar32i │ │ │ │ 20560: 00d8efa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XILINX_AXIDMA_LOADING_DESC_FAIL_EVENT │ │ │ │ 20561: 002a53a4 188 FUNC GLOBAL DEFAULT 12 helper_gvec_or │ │ │ │ 20562: 00dc7f5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_THREAD_ENTRY_DSTATE │ │ │ │ 20563: 002b1670 412 FUNC GLOBAL DEFAULT 12 qemu_create_placeholder_surface │ │ │ │ - 20564: 009b633c 20 FUNC GLOBAL DEFAULT 12 timer_expire_time_ns │ │ │ │ + 20564: 009b6384 20 FUNC GLOBAL DEFAULT 12 timer_expire_time_ns │ │ │ │ 20565: 002b284c 168 FUNC GLOBAL DEFAULT 12 dpy_text_resize │ │ │ │ 20566: 00dc6e20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_READ_DSTATE │ │ │ │ - 20567: 00748e50 312 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo │ │ │ │ + 20567: 00748e98 312 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo │ │ │ │ 20568: 005b76b4 32 FUNC GLOBAL DEFAULT 12 pmp_priv_to_page_prot │ │ │ │ 20569: 00d911f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_EOI_EVENT │ │ │ │ 20570: 00dc85e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_EXIT_PRECONFIG_DSTATE │ │ │ │ 20571: 00d9dde0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FLUSH_RAM_CACHE_BEGIN_EVENT │ │ │ │ - 20572: 00815df0 148 FUNC GLOBAL DEFAULT 12 blk_error_action │ │ │ │ + 20572: 00815e38 148 FUNC GLOBAL DEFAULT 12 blk_error_action │ │ │ │ 20573: 00d95a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DSM_SINGLE_RANGE_LIMIT_EXCEEDED_EVENT │ │ │ │ 20574: 00da0d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SAVE_DEVICES_STATE_EVENT │ │ │ │ - 20575: 007945d0 296 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ptr │ │ │ │ + 20575: 00794618 296 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ptr │ │ │ │ 20576: 002ad23c 4 FUNC GLOBAL DEFAULT 12 plugin_register_cb_udata │ │ │ │ 20577: 00dc6e7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SYSCTRL_MEM_WRITEL_DSTATE │ │ │ │ 20578: 00cb1be8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar32v │ │ │ │ - 20579: 007469e0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_le │ │ │ │ + 20579: 00746a28 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_le │ │ │ │ 20580: 00dc7300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_LBA_RANGE_DSTATE │ │ │ │ - 20581: 009000dc 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper │ │ │ │ + 20581: 00900124 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper │ │ │ │ 20582: 00d91fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_PFD0_CLK_EVENT │ │ │ │ - 20583: 008e1fb0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd │ │ │ │ + 20583: 008e1ff8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd │ │ │ │ 20584: 00dc7120 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VLAN_VET_DSTATE │ │ │ │ - 20585: 00742154 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchb_mmu │ │ │ │ + 20585: 0074219c 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchb_mmu │ │ │ │ 20586: 00dc8520 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_PMEMSAVE_DSTATE │ │ │ │ 20587: 00c80d10 12 OBJECT GLOBAL DEFAULT 21 BlockExportType_lookup │ │ │ │ 20588: 00dc802e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_TRANSFERRED_DSTATE │ │ │ │ 20589: 00d8df28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SOFT_RESET_CHN_EVENT │ │ │ │ 20590: 00d8f3c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_RAISE_INTERRUPT_EVENT │ │ │ │ 20591: 0039369c 4 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_general_media_event │ │ │ │ - 20592: 0075a29c 172 FUNC GLOBAL DEFAULT 12 object_property_set_str │ │ │ │ - 20593: 007be4bc 160 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64v │ │ │ │ - 20594: 009314e0 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_pause │ │ │ │ + 20592: 0075a2e4 172 FUNC GLOBAL DEFAULT 12 object_property_set_str │ │ │ │ + 20593: 007be504 160 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64v │ │ │ │ + 20594: 00931528 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_pause │ │ │ │ 20595: 0031e848 36 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_mx66l1g45g │ │ │ │ 20596: 00dc80c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_COMPLETE_DSTATE │ │ │ │ - 20597: 0096dd14 28 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper_members │ │ │ │ + 20597: 0096dd5c 28 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper_members │ │ │ │ 20598: 00d9e48c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_MQ_EVENT │ │ │ │ 20599: 00d905f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_SET_CPPR_EVENT │ │ │ │ - 20600: 0079abb8 172 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_vec │ │ │ │ + 20600: 0079ac00 172 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_vec │ │ │ │ 20601: 00d8c704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WRITE_RETURN_EVENT │ │ │ │ - 20602: 00795720 1092 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2 │ │ │ │ - 20603: 0079630c 928 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3 │ │ │ │ + 20602: 00795768 1092 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2 │ │ │ │ + 20603: 00796354 928 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3 │ │ │ │ 20604: 00dc6101 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_sockets_c │ │ │ │ - 20605: 008fce00 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon_members │ │ │ │ - 20606: 00868678 56 FUNC GLOBAL DEFAULT 12 reqlist_remove_req │ │ │ │ - 20607: 00796b00 1064 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4 │ │ │ │ + 20605: 008fce48 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon_members │ │ │ │ + 20606: 008686c0 56 FUNC GLOBAL DEFAULT 12 reqlist_remove_req │ │ │ │ + 20607: 00796b48 1064 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4 │ │ │ │ 20608: 00d9e750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GLOBAL_DIRTY_CHANGED_EVENT │ │ │ │ 20609: 003bced4 2152 FUNC GLOBAL DEFAULT 12 e1000e_core_post_load │ │ │ │ 20610: 00da1e68 308 OBJECT GLOBAL DEFAULT 24 util_trace_events │ │ │ │ - 20611: 009cde80 28 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject_members │ │ │ │ + 20611: 009cdec8 28 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject_members │ │ │ │ 20612: 00d95eb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_CFG_READ_EVENT │ │ │ │ - 20613: 0085b934 124 FUNC GLOBAL DEFAULT 12 qcow2_write_caches │ │ │ │ + 20613: 0085b97c 124 FUNC GLOBAL DEFAULT 12 qcow2_write_caches │ │ │ │ 20614: 0049122c 184 FUNC GLOBAL DEFAULT 12 usb_detach │ │ │ │ 20615: 00dc7db8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_SET_CONFIG_DSTATE │ │ │ │ 20616: 00c703c4 52 OBJECT GLOBAL DEFAULT 21 vmstate_usb_device │ │ │ │ 20617: 00da1954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MICE_EVENT │ │ │ │ 20618: 00dc6e8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MDM_MEM_WRITEB_DSTATE │ │ │ │ 20619: 00d9f0a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_IO_WRAP_EVENT │ │ │ │ 20620: 004745e4 200 FUNC GLOBAL DEFAULT 12 sdbus_set_readonly │ │ │ │ 20621: 00302484 1920 FUNC GLOBAL DEFAULT 12 build_crs │ │ │ │ - 20622: 00781dd0 132 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i64 │ │ │ │ + 20622: 00781e18 132 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i64 │ │ │ │ 20623: 004179d8 620 FUNC GLOBAL DEFAULT 12 msix_write_config │ │ │ │ 20624: 00dc7a5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_EXIT_DSTATE │ │ │ │ - 20625: 008de7c0 192 FUNC GLOBAL DEFAULT 12 visit_type_QuorumReadPattern │ │ │ │ + 20625: 008de808 192 FUNC GLOBAL DEFAULT 12 visit_type_QuorumReadPattern │ │ │ │ 20626: 00d8b7a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_ASYNC_EVENT │ │ │ │ 20627: 00d9c7bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_GPIO_READ_EVENT │ │ │ │ - 20628: 007a9d54 536 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_async │ │ │ │ + 20628: 007a9d9c 536 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_async │ │ │ │ 20629: 002a128c 2504 FUNC GLOBAL DEFAULT 12 floatx80_sqrt │ │ │ │ - 20630: 0098692c 156 FUNC GLOBAL DEFAULT 12 qobject_destroy │ │ │ │ + 20630: 00986974 156 FUNC GLOBAL DEFAULT 12 qobject_destroy │ │ │ │ 20631: 00d8fb64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_WRITE_CMD646_EVENT │ │ │ │ 20632: 005d4d70 752 FUNC GLOBAL DEFAULT 12 riscv_iommu_process_hpmevt_write │ │ │ │ - 20633: 0094ac48 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_WATCHDOG_arg_members │ │ │ │ + 20633: 0094ac90 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_WATCHDOG_arg_members │ │ │ │ 20634: 00d93f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_POST_LOAD_EVENT │ │ │ │ 20635: 00d98018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ACCESS_EVENT │ │ │ │ 20636: 00d9d160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_SEND_MESSAGE_EVENT │ │ │ │ - 20637: 007a361c 420 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_at │ │ │ │ + 20637: 007a3664 420 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_at │ │ │ │ 20638: 00d99148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_INVALID_REGISTER_OFFSET_EVENT │ │ │ │ 20639: 005ac798 168 FUNC GLOBAL DEFAULT 12 replay_read_next_clock │ │ │ │ 20640: 005ecd0c 24 FUNC GLOBAL DEFAULT 12 helper_raise_exception │ │ │ │ 20641: 00d99ec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_CONTROL_EVENT │ │ │ │ 20642: 00dc829e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_NRECTS_DSTATE │ │ │ │ 20643: 00dc7df2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_QUEUE_NOTIFY_DSTATE │ │ │ │ 20644: 0033fff8 148 FUNC GLOBAL DEFAULT 12 sysbus_pass_irq │ │ │ │ 20645: 00538934 184 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_virtqueue_pending │ │ │ │ 20646: 0033e8a4 320 FUNC GLOBAL DEFAULT 12 qdev_prop_sanitize_s390x_loadparm │ │ │ │ 20647: 0048fb94 664 FUNC GLOBAL DEFAULT 12 usb_check_attach │ │ │ │ 20648: 00628c04 460 FUNC GLOBAL DEFAULT 12 helper_vfmsub_vv_d │ │ │ │ 20649: 00d9202c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_S_READ_EVENT │ │ │ │ - 20650: 00753a58 76 FUNC GLOBAL DEFAULT 12 resettable_class_set_parent_phases │ │ │ │ - 20651: 009bfa58 60 FUNC GLOBAL DEFAULT 12 qemu_iovec_destroy │ │ │ │ + 20650: 00753aa0 76 FUNC GLOBAL DEFAULT 12 resettable_class_set_parent_phases │ │ │ │ + 20651: 009bfaa0 60 FUNC GLOBAL DEFAULT 12 qemu_iovec_destroy │ │ │ │ 20652: 00dc8346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_EXEC_DSTATE │ │ │ │ - 20653: 009630a8 320 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId │ │ │ │ + 20653: 009630f0 320 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId │ │ │ │ 20654: 00dc6992 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMBUS_IOPORT_READB_DSTATE │ │ │ │ 20655: 002c9aa0 184 FUNC GLOBAL DEFAULT 12 vnc_client_write_buf │ │ │ │ 20656: 002b2b88 96 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_make_current │ │ │ │ 20657: 00dc69ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_UNMAP_CLB_ADDRESS_NULL_DSTATE │ │ │ │ 20658: 006288bc 436 FUNC GLOBAL DEFAULT 12 helper_vfmsub_vv_h │ │ │ │ 20659: 0058eb10 24 FUNC GLOBAL DEFAULT 12 qemu_get_subqueue │ │ │ │ 20660: 00dc6596 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_EJECTING_INVALID_CPU_DSTATE │ │ │ │ @@ -20667,224 +20667,224 @@ │ │ │ │ 20663: 00d9fecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_JOBS_EVENT │ │ │ │ 20664: 004fc080 160 FUNC GLOBAL DEFAULT 12 audio_generic_put_buffer_out │ │ │ │ 20665: 00422d10 800 FUNC GLOBAL DEFAULT 12 pci_host_config_read_common │ │ │ │ 20666: 00dc621a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_DSTATE │ │ │ │ 20667: 00295024 268 FUNC GLOBAL DEFAULT 12 float16_to_int16_round_to_zero │ │ │ │ 20668: 00d8f8e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_HOST_EVENT │ │ │ │ 20669: 00dc853a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VM_GENERATION_ID_DSTATE │ │ │ │ - 20670: 009cc53c 4 FUNC GLOBAL DEFAULT 12 win32_kbd_set_window │ │ │ │ - 20671: 007d464c 1248 FUNC GLOBAL DEFAULT 12 virtio_blk_process_req │ │ │ │ + 20670: 009cc584 4 FUNC GLOBAL DEFAULT 12 win32_kbd_set_window │ │ │ │ + 20671: 007d4694 1248 FUNC GLOBAL DEFAULT 12 virtio_blk_process_req │ │ │ │ 20672: 00dc7570 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_PHASE_INTERRUPT_DSTATE │ │ │ │ - 20673: 008d4568 664 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats_members │ │ │ │ + 20673: 008d45b0 664 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats_members │ │ │ │ 20674: 00cff28c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_wx_b │ │ │ │ - 20675: 008c4e60 244 FUNC GLOBAL DEFAULT 12 visit_type_strList │ │ │ │ + 20675: 008c4ea8 244 FUNC GLOBAL DEFAULT 12 visit_type_strList │ │ │ │ 20676: 00dc82f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_UPDATE_DSTATE │ │ │ │ 20677: 00628a70 404 FUNC GLOBAL DEFAULT 12 helper_vfmsub_vv_w │ │ │ │ 20678: 00dc749a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_FLT_DSTATE │ │ │ │ 20679: 00d8afd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_STREAM_EVENT │ │ │ │ - 20680: 007b5998 12 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_free │ │ │ │ + 20680: 007b59e0 12 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_free │ │ │ │ 20681: 00cff208 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_wx_h │ │ │ │ - 20682: 009adca8 92 FUNC GLOBAL DEFAULT 12 crc_ccitt_false │ │ │ │ - 20683: 00916228 320 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo │ │ │ │ - 20684: 009b1490 172 FUNC GLOBAL DEFAULT 12 qemu_set_fd_handler │ │ │ │ + 20682: 009adcf0 92 FUNC GLOBAL DEFAULT 12 crc_ccitt_false │ │ │ │ + 20683: 00916270 320 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo │ │ │ │ + 20684: 009b14d8 172 FUNC GLOBAL DEFAULT 12 qemu_set_fd_handler │ │ │ │ 20685: 00dc7460 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_WRITE_DSTATE │ │ │ │ 20686: 00ce2ccc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vbrev_v_b │ │ │ │ 20687: 00d94878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_NOT_XXP_EVENT │ │ │ │ - 20688: 007eceb8 236 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd │ │ │ │ + 20688: 007ecf00 236 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd │ │ │ │ 20689: 002fe9ac 568 FUNC GLOBAL DEFAULT 12 aml_eisaid │ │ │ │ 20690: 00d8b790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_FAIL_EVENT │ │ │ │ 20691: 00ce2b40 132 OBJECT GLOBAL DEFAULT 24 helper_info_vbrev_v_d │ │ │ │ 20692: 00dc6664 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_DISK_REALIZE_DSTATE │ │ │ │ 20693: 00d9c490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_DEV_STOP_EVENT │ │ │ │ - 20694: 006d119c 144 FUNC GLOBAL DEFAULT 12 vfio_get_info_dma_avail │ │ │ │ + 20694: 006d11e4 144 FUNC GLOBAL DEFAULT 12 vfio_get_info_dma_avail │ │ │ │ 20695: 00588544 1392 FUNC GLOBAL DEFAULT 12 eth_parse_ipv6_hdr │ │ │ │ - 20696: 0077da08 104 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i32 │ │ │ │ + 20696: 0077da50 104 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i32 │ │ │ │ 20697: 0041dd74 16 FUNC GLOBAL DEFAULT 12 pci_device_set_intx_routing_notifier │ │ │ │ 20698: 00ce2c48 132 OBJECT GLOBAL DEFAULT 24 helper_info_vbrev_v_h │ │ │ │ - 20699: 00952278 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_stats_schemas_arg_members │ │ │ │ - 20700: 007ea568 144 FUNC GLOBAL DEFAULT 12 bdrv_co_is_inserted │ │ │ │ + 20699: 009522c0 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_stats_schemas_arg_members │ │ │ │ + 20700: 007ea5b0 144 FUNC GLOBAL DEFAULT 12 bdrv_co_is_inserted │ │ │ │ 20701: 00dbd9d7 1 OBJECT GLOBAL DEFAULT 25 kvm_gsi_direct_mapping │ │ │ │ - 20702: 0088d488 4 FUNC GLOBAL DEFAULT 12 qed_read_l2_table_sync │ │ │ │ + 20702: 0088d4d0 4 FUNC GLOBAL DEFAULT 12 qed_read_l2_table_sync │ │ │ │ 20703: 00c7c334 12 OBJECT GLOBAL DEFAULT 21 CpuModelCompareResult_lookup │ │ │ │ - 20704: 0095ea90 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions │ │ │ │ + 20704: 0095ead8 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions │ │ │ │ 20705: 00d8d7e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_ERASE_COMPLETE_EVENT │ │ │ │ 20706: 00cff184 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_wx_w │ │ │ │ 20707: 00dc6b76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MOVI_DSTATE │ │ │ │ 20708: 00da07c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_HV_BALLOON_STATUS_REPORT_EVENT │ │ │ │ 20709: 00d0369c 132 OBJECT GLOBAL DEFAULT 24 helper_info_froundnx_d │ │ │ │ - 20710: 007c5490 1308 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_parse │ │ │ │ + 20710: 007c54d8 1308 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_parse │ │ │ │ 20711: 002aa434 168 FUNC GLOBAL DEFAULT 12 helper_gvec_smax8 │ │ │ │ 20712: 00dc7dd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_READ_DSTATE │ │ │ │ 20713: 00dc734a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ACQADDR_HI_DSTATE │ │ │ │ 20714: 00d9b7a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_READ_EVENT │ │ │ │ 20715: 00dc622c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_QIOV_UNALIGNED_DSTATE │ │ │ │ 20716: 00d01728 132 OBJECT GLOBAL DEFAULT 24 helper_info_froundnx_h │ │ │ │ 20717: 00c814cc 12 OBJECT GLOBAL DEFAULT 21 MigrationParameter_lookup │ │ │ │ - 20718: 00747340 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_be_mmu │ │ │ │ + 20718: 00747388 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_be_mmu │ │ │ │ 20719: 00dc79b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_OUT_OF_BUFS_DSTATE │ │ │ │ 20720: 00ce2bc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vbrev_v_w │ │ │ │ 20721: 00c7407c 52 OBJECT GLOBAL DEFAULT 21 vmstate_u2f_key │ │ │ │ - 20722: 009183f8 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheAssociativity │ │ │ │ + 20722: 00918440 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheAssociativity │ │ │ │ 20723: 003e80bc 124 FUNC GLOBAL DEFAULT 12 can_sja_init │ │ │ │ - 20724: 0075a6fc 376 FUNC GLOBAL DEFAULT 12 object_property_get_int │ │ │ │ + 20724: 0075a744 376 FUNC GLOBAL DEFAULT 12 object_property_get_int │ │ │ │ 20725: 00ce18b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_f_x_w_h │ │ │ │ 20726: 0051aa04 36 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_init │ │ │ │ 20727: 0029ebb8 92 FUNC GLOBAL DEFAULT 12 float128_compare │ │ │ │ 20728: 00d01830 132 OBJECT GLOBAL DEFAULT 24 helper_info_froundnx_s │ │ │ │ 20729: 00d922ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_SET_IRQ_EVENT │ │ │ │ 20730: 0053b14c 340 FUNC GLOBAL DEFAULT 12 spdm_socket_close │ │ │ │ 20731: 00dc8566 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CANCEL_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ - 20732: 007979c4 76 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_imm │ │ │ │ + 20732: 00797a0c 76 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_imm │ │ │ │ 20733: 00dc849a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_POISON_DSTATE │ │ │ │ 20734: 00dc79e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OBJECT_ALLOC_DSTATE │ │ │ │ 20735: 00584ce8 124 FUNC GLOBAL DEFAULT 12 monitor_read_password │ │ │ │ 20736: 00d9ab10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_UNDERRUN_EVENT │ │ │ │ 20737: 002ade7c 276 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_exit │ │ │ │ - 20738: 0081e110 144 FUNC GLOBAL DEFAULT 12 bdrv_cbw_drop │ │ │ │ - 20739: 007dd4f0 392 FUNC GLOBAL DEFAULT 12 qmp_blockdev_mirror │ │ │ │ - 20740: 007e533c 20 FUNC GLOBAL DEFAULT 12 bdrv_is_read_only │ │ │ │ + 20738: 0081e158 144 FUNC GLOBAL DEFAULT 12 bdrv_cbw_drop │ │ │ │ + 20739: 007dd538 392 FUNC GLOBAL DEFAULT 12 qmp_blockdev_mirror │ │ │ │ + 20740: 007e5384 20 FUNC GLOBAL DEFAULT 12 bdrv_is_read_only │ │ │ │ 20741: 00ce5480 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei16_32_v │ │ │ │ 20742: 00d941e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_NOTIFY_POSTPONED_VEC_EVENT │ │ │ │ 20743: 00cf9328 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmul_vv_b │ │ │ │ - 20744: 0080c0ac 136 FUNC GLOBAL DEFAULT 12 block_acct_setup │ │ │ │ + 20744: 0080c0f4 136 FUNC GLOBAL DEFAULT 12 block_acct_setup │ │ │ │ 20745: 00ce182c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_f_x_w_w │ │ │ │ 20746: 00d8d454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_COMMAND_DECODED_EVENT │ │ │ │ 20747: 00d05c50 168 OBJECT GLOBAL DEFAULT 24 virtio_device_names │ │ │ │ - 20748: 007556bc 96 FUNC GLOBAL DEFAULT 12 qdev_connect_clock_in │ │ │ │ + 20748: 00755704 96 FUNC GLOBAL DEFAULT 12 qdev_connect_clock_in │ │ │ │ 20749: 00dc8694 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_PCI_DSTATE │ │ │ │ 20750: 004699c4 160 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_cleanup │ │ │ │ 20751: 00cf92a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmul_vv_h │ │ │ │ 20752: 00dc7ece 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_GPIO_READ_DSTATE │ │ │ │ - 20753: 00776c50 172 FUNC GLOBAL DEFAULT 12 tcg_set_frame │ │ │ │ - 20754: 006eaba8 128 FUNC GLOBAL DEFAULT 12 virtio_device_start_ioeventfd │ │ │ │ - 20755: 009a2ee4 196 FUNC GLOBAL DEFAULT 12 synchronize_rcu │ │ │ │ + 20753: 00776c98 172 FUNC GLOBAL DEFAULT 12 tcg_set_frame │ │ │ │ + 20754: 006eabf0 128 FUNC GLOBAL DEFAULT 12 virtio_device_start_ioeventfd │ │ │ │ + 20755: 009a2f2c 196 FUNC GLOBAL DEFAULT 12 synchronize_rcu │ │ │ │ 20756: 00d8cbc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_ACPI_INDEX_READ_EVENT │ │ │ │ 20757: 002bafdc 16 FUNC GLOBAL DEFAULT 12 qemu_pixman_image_unref │ │ │ │ 20758: 00dc8504 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMORY_SIZE_SUMMARY_DSTATE │ │ │ │ 20759: 00d8ba68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_REQUEST_PAYLOAD_RECEIVED_EVENT │ │ │ │ 20760: 002bae78 120 FUNC GLOBAL DEFAULT 12 qemu_pixman_linebuf_create │ │ │ │ 20761: 00d9fc9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_MIRROR_EVENT │ │ │ │ 20762: 00dc6c6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLIC_RESET_FAILED_DSTATE │ │ │ │ 20763: 00dc86da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SPICE_DSTATE │ │ │ │ 20764: 00d8f804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXECUTE_NCQ_COMMAND_UNSUP_EVENT │ │ │ │ - 20765: 007a4aa8 192 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank │ │ │ │ + 20765: 007a4af0 192 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank │ │ │ │ 20766: 00d9b5d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_BAR4_WRITE_EVENT │ │ │ │ - 20767: 008cbf38 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNull │ │ │ │ - 20768: 0092ba18 244 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfoList │ │ │ │ + 20767: 008cbf80 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNull │ │ │ │ + 20768: 0092ba60 244 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfoList │ │ │ │ 20769: 00d9d010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_SUCCESS_EVENT │ │ │ │ 20770: 00d02d54 132 OBJECT GLOBAL DEFAULT 24 helper_info_fadd_d │ │ │ │ - 20771: 0093b16c 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions │ │ │ │ - 20772: 009b84ec 2428 FUNC GLOBAL DEFAULT 12 socket_listen │ │ │ │ + 20771: 0093b1b4 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions │ │ │ │ + 20772: 009b8534 2428 FUNC GLOBAL DEFAULT 12 socket_listen │ │ │ │ 20773: 00dc6cb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_MEM_WRITE_DSTATE │ │ │ │ 20774: 00dc66fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_RX_DSTATE │ │ │ │ 20775: 00dc67fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_DISP_CTRL_WRITE_DSTATE │ │ │ │ 20776: 00d9e2c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_EXIT_EVENT │ │ │ │ 20777: 00cf9220 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmul_vv_w │ │ │ │ 20778: 00d8a480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_EXTRA_INFO_EVENT │ │ │ │ - 20779: 0080cbe4 744 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_amend │ │ │ │ - 20780: 0094a774 192 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownCause │ │ │ │ - 20781: 0094cb14 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend │ │ │ │ + 20779: 0080cc2c 744 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_amend │ │ │ │ + 20780: 0094a7bc 192 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownCause │ │ │ │ + 20781: 0094cb5c 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend │ │ │ │ 20782: 00dc60f1 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_misc_c │ │ │ │ 20783: 00dc7c98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_UNMAP_DSTATE │ │ │ │ 20784: 00d00ff0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fadd_h │ │ │ │ - 20785: 008d76b4 244 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeList │ │ │ │ + 20785: 008d76fc 244 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeList │ │ │ │ 20786: 00dc7a16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_READ_READY_DSTATE │ │ │ │ 20787: 00c81194 12 OBJECT GLOBAL DEFAULT 21 JobType_lookup │ │ │ │ 20788: 00d9c91c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_GPIO_READ_EVENT │ │ │ │ 20789: 00dc615e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OBJECT_CLASS_DYNAMIC_CAST_ASSERT_DSTATE │ │ │ │ 20790: 00d97f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_RESET_EVENT │ │ │ │ 20791: 00d8cb80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_EJ_WRITE_EVENT │ │ │ │ 20792: 00d8b550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_ABORT_EVENT │ │ │ │ 20793: 00dc81f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_BLK_CB_DSTATE │ │ │ │ - 20794: 008e0fa8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs │ │ │ │ + 20794: 008e0ff0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs │ │ │ │ 20795: 00dc8bd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT8_DSTATE │ │ │ │ - 20796: 00797b90 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add32_i64 │ │ │ │ + 20796: 00797bd8 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add32_i64 │ │ │ │ 20797: 00dc6b38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_COMPLETE_IRQ_DSTATE │ │ │ │ 20798: 00d9da40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_EVENT │ │ │ │ 20799: 0056f294 124 FUNC GLOBAL DEFAULT 12 load_snapshot_resume │ │ │ │ 20800: 00dc72e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_WRITE_NOT_OK_DSTATE │ │ │ │ 20801: 00d957d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_EVENT_MASKED_EVENT │ │ │ │ 20802: 00d8bd78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_NAME_EVENT │ │ │ │ - 20803: 006c987c 460 FUNC GLOBAL DEFAULT 12 vfio_reset_handler │ │ │ │ + 20803: 006c98c4 460 FUNC GLOBAL DEFAULT 12 vfio_reset_handler │ │ │ │ 20804: 00dc8384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_INSERT_MEDIUM_DSTATE │ │ │ │ - 20805: 008f88c8 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk_members │ │ │ │ + 20805: 008f8910 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk_members │ │ │ │ 20806: 00dc70e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_TIDV_FPD_NOT_RUNNING_DSTATE │ │ │ │ 20807: 00d02cd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fadd_s │ │ │ │ - 20808: 0090b4cc 1116 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_memory_module_event │ │ │ │ + 20808: 0090b514 1116 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_memory_module_event │ │ │ │ 20809: 00dc6936 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAKILL_DSTATE │ │ │ │ - 20810: 008fd054 340 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile_members │ │ │ │ + 20810: 008fd09c 340 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile_members │ │ │ │ 20811: 00cf16e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmerge_vfm_d │ │ │ │ - 20812: 0099da28 156 FUNC GLOBAL DEFAULT 12 qemu_add_opts │ │ │ │ + 20812: 0099da70 156 FUNC GLOBAL DEFAULT 12 qemu_add_opts │ │ │ │ 20813: 0056495c 56 FUNC GLOBAL DEFAULT 12 postcopy_state_get │ │ │ │ - 20814: 0077ed08 320 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i32 │ │ │ │ - 20815: 009998d0 156 FUNC GLOBAL DEFAULT 12 slow_bitmap_empty │ │ │ │ + 20814: 0077ed50 320 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i32 │ │ │ │ + 20815: 00999918 156 FUNC GLOBAL DEFAULT 12 slow_bitmap_empty │ │ │ │ 20816: 00cf17ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmerge_vfm_h │ │ │ │ - 20817: 008fff58 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper_members │ │ │ │ - 20818: 00934084 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfo │ │ │ │ + 20817: 008fffa0 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper_members │ │ │ │ + 20818: 009340cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfo │ │ │ │ 20819: 00d8d614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_REPORT_COMPLETE_EVENT │ │ │ │ 20820: 00d8c864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_RERROR_EVENT │ │ │ │ 20821: 00d84654 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_enable_drv │ │ │ │ 20822: 00dc6ef2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCTL_READ_DSTATE │ │ │ │ 20823: 00d94aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_EVENT │ │ │ │ - 20824: 006a3694 96 FUNC GLOBAL DEFAULT 12 helper_vandn_vv_b │ │ │ │ + 20824: 006a36dc 96 FUNC GLOBAL DEFAULT 12 helper_vandn_vv_b │ │ │ │ 20825: 00dc77b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_WRITE_DSTATE │ │ │ │ - 20826: 006a37b4 96 FUNC GLOBAL DEFAULT 12 helper_vandn_vv_d │ │ │ │ + 20826: 006a37fc 96 FUNC GLOBAL DEFAULT 12 helper_vandn_vv_d │ │ │ │ 20827: 005fe8e0 616 FUNC GLOBAL DEFAULT 12 helper_vlxei8_8_v │ │ │ │ 20828: 00d97084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_SBAC_WRITE_EVENT │ │ │ │ - 20829: 006a36f4 96 FUNC GLOBAL DEFAULT 12 helper_vandn_vv_h │ │ │ │ - 20830: 0090fcb8 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray │ │ │ │ + 20829: 006a373c 96 FUNC GLOBAL DEFAULT 12 helper_vandn_vv_h │ │ │ │ + 20830: 0090fd00 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray │ │ │ │ 20831: 00dc7a3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_ATTACH_DSTATE │ │ │ │ 20832: 0052230c 64 FUNC GLOBAL DEFAULT 12 qemu_system_vmstop_request_prepare │ │ │ │ 20833: 00dc6416 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_BLOCK_SIZE_DSTATE │ │ │ │ 20834: 0032ae08 40 FUNC GLOBAL DEFAULT 12 cpu_get_crash_info │ │ │ │ 20835: 00d9ec64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_RECV_CHUNK_EVENT │ │ │ │ 20836: 00dc80a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_UNFILL_DSTATE │ │ │ │ 20837: 00d97104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DMA_EVENT │ │ │ │ 20838: 00cf1768 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmerge_vfm_w │ │ │ │ 20839: 0050235c 140 FUNC GLOBAL DEFAULT 12 hmp_info_capture │ │ │ │ 20840: 0055e394 44 FUNC GLOBAL DEFAULT 12 migrate_multifd_compression │ │ │ │ - 20841: 008c8068 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pr_managers │ │ │ │ + 20841: 008c80b0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pr_managers │ │ │ │ 20842: 00c6ada8 52 OBJECT GLOBAL DEFAULT 21 vmstate_qemu_can_filter │ │ │ │ 20843: 00dc6344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_ENCODE_DSTATE │ │ │ │ - 20844: 00855224 136 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_abort │ │ │ │ - 20845: 009a0c9c 352 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict_filtered │ │ │ │ + 20844: 0085526c 136 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_abort │ │ │ │ + 20845: 009a0ce4 352 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict_filtered │ │ │ │ 20846: 002a21d4 96 FUNC GLOBAL DEFAULT 12 float32_silence_nan │ │ │ │ - 20847: 006a3754 96 FUNC GLOBAL DEFAULT 12 helper_vandn_vv_w │ │ │ │ - 20848: 00765cdc 384 FUNC GLOBAL DEFAULT 12 gdb_continue │ │ │ │ - 20849: 00781a28 144 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i64 │ │ │ │ - 20850: 009290d4 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOMessage │ │ │ │ + 20847: 006a379c 96 FUNC GLOBAL DEFAULT 12 helper_vandn_vv_w │ │ │ │ + 20848: 00765d24 384 FUNC GLOBAL DEFAULT 12 gdb_continue │ │ │ │ + 20849: 00781a70 144 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i64 │ │ │ │ + 20850: 0092911c 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOMessage │ │ │ │ 20851: 00dc655c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REALIZEFN_OUT_DSTATE │ │ │ │ 20852: 00d9274c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_DIAG_MEM_READB_EVENT │ │ │ │ 20853: 00478db0 280 FUNC GLOBAL DEFAULT 12 sdhci_initfn │ │ │ │ - 20854: 009a375c 128 FUNC GLOBAL DEFAULT 12 rcu_remove_force_rcu_notifier │ │ │ │ - 20855: 009cb0bc 1468 FUNC GLOBAL DEFAULT 12 QEMU_AES_decrypt │ │ │ │ + 20854: 009a37a4 128 FUNC GLOBAL DEFAULT 12 rcu_remove_force_rcu_notifier │ │ │ │ + 20855: 009cb104 1468 FUNC GLOBAL DEFAULT 12 QEMU_AES_decrypt │ │ │ │ 20856: 00dc610e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_virtio_c │ │ │ │ 20857: 00d8c5f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_XATTRWALK_EVENT │ │ │ │ 20858: 00d8db78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_WRITE_EVENT │ │ │ │ - 20859: 008ffc88 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper_members │ │ │ │ - 20860: 009402d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_EventLoopBaseProperties │ │ │ │ - 20861: 0096a56c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptions │ │ │ │ - 20862: 0095e074 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions_members │ │ │ │ - 20863: 007d96d4 144 FUNC GLOBAL DEFAULT 12 drive_get_by_index │ │ │ │ + 20859: 008ffcd0 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper_members │ │ │ │ + 20860: 00940320 92 FUNC GLOBAL DEFAULT 12 qapi_free_EventLoopBaseProperties │ │ │ │ + 20861: 0096a5b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptions │ │ │ │ + 20862: 0095e0bc 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions_members │ │ │ │ + 20863: 007d971c 144 FUNC GLOBAL DEFAULT 12 drive_get_by_index │ │ │ │ 20864: 00da1304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_DELETE_BREAK_EVENT │ │ │ │ - 20865: 007459f8 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_le │ │ │ │ + 20865: 00745a40 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_le │ │ │ │ 20866: 00d9fe7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_EVENT │ │ │ │ - 20867: 009bfb04 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_to_buf │ │ │ │ + 20867: 009bfb4c 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_to_buf │ │ │ │ 20868: 00304824 96 FUNC GLOBAL DEFAULT 12 acpi_pm1_cnt_update │ │ │ │ 20869: 003dd568 4 FUNC GLOBAL DEFAULT 12 vhost_net_cleanup │ │ │ │ - 20870: 00925988 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpuList │ │ │ │ + 20870: 009259d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpuList │ │ │ │ 20871: 00d9b638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_DONE_EVENT │ │ │ │ - 20872: 0093d37c 320 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo │ │ │ │ + 20872: 0093d3c4 320 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo │ │ │ │ 20873: 00338290 92 FUNC GLOBAL DEFAULT 12 machine_add_audiodev_property │ │ │ │ 20874: 00d9fb5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_ADD_EVENT │ │ │ │ - 20875: 0091cfb8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dumpdtb_arg_members │ │ │ │ + 20875: 0091d000 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dumpdtb_arg_members │ │ │ │ 20876: 004167d0 100 FUNC GLOBAL DEFAULT 12 msi_send_message │ │ │ │ 20877: 0061ec34 96 FUNC GLOBAL DEFAULT 12 helper_vsmul_vx_b │ │ │ │ 20878: 0061ed54 96 FUNC GLOBAL DEFAULT 12 helper_vsmul_vx_d │ │ │ │ - 20879: 0071aad0 84 FUNC GLOBAL DEFAULT 12 address_space_ldq_be │ │ │ │ + 20879: 0071ab18 84 FUNC GLOBAL DEFAULT 12 address_space_ldq_be │ │ │ │ 20880: 00d9a390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_RESET_EVENT │ │ │ │ 20881: 0058c030 260 FUNC GLOBAL DEFAULT 12 net_hub_info │ │ │ │ 20882: 00dc765e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_INIT_DATA_DSTATE │ │ │ │ 20883: 00d9feec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCKSTATS_EVENT │ │ │ │ 20884: 0062003c 424 FUNC GLOBAL DEFAULT 12 helper_vfadd_vf_d │ │ │ │ 20885: 00438878 572 FUNC GLOBAL DEFAULT 12 scsi_device_drained_begin │ │ │ │ 20886: 0061ec94 96 FUNC GLOBAL DEFAULT 12 helper_vsmul_vx_h │ │ │ │ @@ -20895,305 +20895,305 @@ │ │ │ │ 20891: 0061fd18 424 FUNC GLOBAL DEFAULT 12 helper_vfadd_vf_h │ │ │ │ 20892: 00dc86c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SEND_KEY_DSTATE │ │ │ │ 20893: 00dc7192 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_SET_EXT_PARAMS_DSTATE │ │ │ │ 20894: 00d9268c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX1_MEM_READB_EVENT │ │ │ │ 20895: 00dc8448 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_EXPORT_ADD_DSTATE │ │ │ │ 20896: 00dc7118 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_NOTIFY_POSTPONED_VEC_DSTATE │ │ │ │ 20897: 00dc61f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_YIELD_DSTATE │ │ │ │ - 20898: 009542c0 192 FUNC GLOBAL DEFAULT 12 visit_type_ActionCompletionMode │ │ │ │ + 20898: 00954308 192 FUNC GLOBAL DEFAULT 12 visit_type_ActionCompletionMode │ │ │ │ 20899: 00dc7950 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_UTRD_DSTATE │ │ │ │ - 20900: 0098e584 140 FUNC GLOBAL DEFAULT 12 qatomic64_init │ │ │ │ - 20901: 009a3600 216 FUNC GLOBAL DEFAULT 12 rcu_unregister_thread │ │ │ │ + 20900: 0098e5cc 140 FUNC GLOBAL DEFAULT 12 qatomic64_init │ │ │ │ + 20901: 009a3648 216 FUNC GLOBAL DEFAULT 12 rcu_unregister_thread │ │ │ │ 20902: 00d96b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPTS_TIMER_TRIGGERED_EVENT │ │ │ │ - 20903: 0096a4b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptions │ │ │ │ + 20903: 0096a4fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptions │ │ │ │ 20904: 00d8ebb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_ATTACH_WORKER_EVENT │ │ │ │ - 20905: 0074f728 112 FUNC GLOBAL DEFAULT 12 qdev_prop_set_globals │ │ │ │ + 20905: 0074f770 112 FUNC GLOBAL DEFAULT 12 qdev_prop_set_globals │ │ │ │ 20906: 00ce9578 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsle_vv_b │ │ │ │ 20907: 00dc6136 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_APPLY_VERB_DSTATE │ │ │ │ 20908: 00ce93ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsle_vv_d │ │ │ │ - 20909: 009a66f0 584 FUNC GLOBAL DEFAULT 12 qht_insert │ │ │ │ + 20909: 009a6738 584 FUNC GLOBAL DEFAULT 12 qht_insert │ │ │ │ 20910: 00dc7fb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_DSTATE │ │ │ │ 20911: 00d95294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_QFLAGS_EVENT │ │ │ │ 20912: 00303390 828 FUNC GLOBAL DEFAULT 12 bios_linker_loader_add_pointer │ │ │ │ - 20913: 009c4e00 116 FUNC GLOBAL DEFAULT 12 vhost_user_server_inc_in_flight │ │ │ │ + 20913: 009c4e48 116 FUNC GLOBAL DEFAULT 12 vhost_user_server_inc_in_flight │ │ │ │ 20914: 00d9f850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CLOSE_TRAY_EVENT │ │ │ │ 20915: 00d99128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_FLAG_NOT_READABLE_EVENT │ │ │ │ 20916: 0061ecf4 96 FUNC GLOBAL DEFAULT 12 helper_vsmul_vx_w │ │ │ │ 20917: 00ce94f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsle_vv_h │ │ │ │ 20918: 00ce3b3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl2re8_v │ │ │ │ 20919: 00d984c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_CTRL_READ_EVENT │ │ │ │ 20920: 0061fec0 380 FUNC GLOBAL DEFAULT 12 helper_vfadd_vf_w │ │ │ │ 20921: 00d95fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_IO_WRITE_EVENT │ │ │ │ 20922: 005ad9b0 84 FUNC GLOBAL DEFAULT 12 replay_event_net_load │ │ │ │ 20923: 00514760 20 FUNC GLOBAL DEFAULT 12 run_on_cpu │ │ │ │ - 20924: 0096b418 432 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_screendump_arg_members │ │ │ │ + 20924: 0096b460 432 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_screendump_arg_members │ │ │ │ 20925: 00cf79e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulh_vv_b │ │ │ │ - 20926: 006d61d4 640 FUNC GLOBAL DEFAULT 12 vfio_vga_read │ │ │ │ + 20926: 006d621c 640 FUNC GLOBAL DEFAULT 12 vfio_vga_read │ │ │ │ 20927: 00cf7858 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulh_vv_d │ │ │ │ 20928: 00da0878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_PMEMSAVE_EVENT │ │ │ │ 20929: 00d8b690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_FAIL_EVENT │ │ │ │ 20930: 00cba750 16 OBJECT GLOBAL DEFAULT 24 IDE_DMA_CMD_lookup │ │ │ │ - 20931: 008e9414 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions_members │ │ │ │ + 20931: 008e945c 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions_members │ │ │ │ 20932: 00d97234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_NOP_EVENT │ │ │ │ 20933: 0033218c 800 FUNC GLOBAL DEFAULT 12 hmp_hotpluggable_cpus │ │ │ │ 20934: 00cf7960 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulh_vv_h │ │ │ │ 20935: 00d8bbd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_EVENT │ │ │ │ 20936: 00dc7622 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_STATE_DSTATE │ │ │ │ 20937: 00d97414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_INIT_MSI_FAIL_EVENT │ │ │ │ 20938: 00d9a770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PACKET_ACTION_EVENT │ │ │ │ 20939: 00329638 152 FUNC GLOBAL DEFAULT 12 stream_can_push │ │ │ │ 20940: 00c80cc4 12 OBJECT GLOBAL DEFAULT 21 Qcow2BitmapInfoFlags_lookup │ │ │ │ 20941: 00dc84d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_PAUSE_DSTATE │ │ │ │ 20942: 002b4f88 52 FUNC GLOBAL DEFAULT 12 cursor_unref │ │ │ │ 20943: 00d97664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INTR_ENABLED_EVENT │ │ │ │ - 20944: 00743da0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_le │ │ │ │ + 20944: 00743de8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_le │ │ │ │ 20945: 00d933d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_REG_WRITE_EVENT │ │ │ │ 20946: 00dc7204 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_UDP_WITH_NO_CHECKSUM_DSTATE │ │ │ │ 20947: 00ce9470 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsle_vv_w │ │ │ │ 20948: 00d99c70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_STALL_EVENT │ │ │ │ 20949: 00dc7f14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_COMPLETE_DSTATE │ │ │ │ - 20950: 008fbec4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgent │ │ │ │ + 20950: 008fbf0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgent │ │ │ │ 20951: 002b62b4 192 FUNC GLOBAL DEFAULT 12 qmp_send_key │ │ │ │ - 20952: 008cd6f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsSsh │ │ │ │ + 20952: 008cd738 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsSsh │ │ │ │ 20953: 00dc7aac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FIND_DEVICE_DSTATE │ │ │ │ 20954: 00dc7f76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_EXTRA_DSTATE │ │ │ │ 20955: 00dc7876 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_TIMER_READ_DSTATE │ │ │ │ 20956: 00d91058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ENABLE_EVENT │ │ │ │ 20957: 00cf78dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulh_vv_w │ │ │ │ 20958: 00d97b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_RESET_EVENT │ │ │ │ 20959: 00d9e4ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_CMD_EVENT │ │ │ │ 20960: 00c79e6c 24 OBJECT GLOBAL DEFAULT 21 decoder_table │ │ │ │ 20961: 00d9fdac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_DEBUG_QUERY_BLOCK_GRAPH_EVENT │ │ │ │ - 20962: 009b9f98 12 FUNC GLOBAL DEFAULT 12 buffer_reset │ │ │ │ + 20962: 009b9fe0 12 FUNC GLOBAL DEFAULT 12 buffer_reset │ │ │ │ 20963: 00dc85fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ADD_CLIENT_DSTATE │ │ │ │ - 20964: 008e28dc 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat │ │ │ │ + 20964: 008e2924 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat │ │ │ │ 20965: 00d96f94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_TRANSFER_DATA_EVENT │ │ │ │ 20966: 005905c4 352 FUNC GLOBAL DEFAULT 12 qmp_netdev_del │ │ │ │ 20967: 00dc6204 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECONNECT_ATTEMPT_DSTATE │ │ │ │ - 20968: 00727e38 404 FUNC GLOBAL DEFAULT 12 colo_release_ram_cache │ │ │ │ - 20969: 009648fc 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort │ │ │ │ + 20968: 00727e80 404 FUNC GLOBAL DEFAULT 12 colo_release_ram_cache │ │ │ │ + 20969: 00964944 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort │ │ │ │ 20970: 00dc7f5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_NEW_CHANNEL_DSTATE │ │ │ │ 20971: 00dc7314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_AIO_DSTATE │ │ │ │ - 20972: 007831e8 132 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i64 │ │ │ │ + 20972: 00783230 132 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i64 │ │ │ │ 20973: 00dc7368 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_NO_OUTSTANDING_AERS_DSTATE │ │ │ │ - 20974: 009299c0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MigrationAddress_base_members │ │ │ │ + 20974: 00929a08 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MigrationAddress_base_members │ │ │ │ 20975: 00d8ad58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_FIND_L2_CACHE_ENTRY_EVENT │ │ │ │ - 20976: 009bef28 176 FUNC GLOBAL DEFAULT 12 iov_copy │ │ │ │ + 20976: 009bef70 176 FUNC GLOBAL DEFAULT 12 iov_copy │ │ │ │ 20977: 00dc8246 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_VENDOR_DSTATE │ │ │ │ 20978: 00d94378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_START_RECV_EVENT │ │ │ │ - 20979: 009c92ac 356 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_genrev │ │ │ │ - 20980: 00863358 740 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_delete │ │ │ │ - 20981: 009249bc 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_dumpdtb │ │ │ │ + 20979: 009c92f4 356 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_genrev │ │ │ │ + 20980: 008633a0 740 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_delete │ │ │ │ + 20981: 00924a04 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_dumpdtb │ │ │ │ 20982: 00dc6260 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_WRITE_TABLE_CB_DSTATE │ │ │ │ - 20983: 006a0d2c 68 FUNC GLOBAL DEFAULT 12 helper_aes32esi │ │ │ │ + 20983: 006a0d74 68 FUNC GLOBAL DEFAULT 12 helper_aes32esi │ │ │ │ 20984: 00c8148c 12 OBJECT GLOBAL DEFAULT 21 COLOMode_lookup │ │ │ │ 20985: 00293dc0 264 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32_scalbn │ │ │ │ 20986: 00dc84c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_FINALIZE_DSTATE │ │ │ │ 20987: 00297324 256 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8_scalbn │ │ │ │ 20988: 00d95024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIORD_INVALID_OFS_EVENT │ │ │ │ 20989: 00dc8402 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_REMOVE_DSTATE │ │ │ │ 20990: 005b2f48 136 FUNC GLOBAL DEFAULT 12 icount_handle_deadline │ │ │ │ 20991: 00dc7af2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_UNUSE_DSTATE │ │ │ │ 20992: 00dc6ac2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_READB_DSTATE │ │ │ │ - 20993: 00b2d8e0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_0_len │ │ │ │ - 20994: 009b53a0 408 FUNC GLOBAL DEFAULT 12 timer_mod_ns │ │ │ │ - 20995: 009ad724 664 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc_and_unlock │ │ │ │ - 20996: 009474dc 352 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions │ │ │ │ - 20997: 008fc25c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannelWrapper │ │ │ │ - 20998: 00918c24 320 FUNC GLOBAL DEFAULT 12 visit_type_Memdev │ │ │ │ + 20993: 00b2d930 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_0_len │ │ │ │ + 20994: 009b53e8 408 FUNC GLOBAL DEFAULT 12 timer_mod_ns │ │ │ │ + 20995: 009ad76c 664 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc_and_unlock │ │ │ │ + 20996: 00947524 352 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions │ │ │ │ + 20997: 008fc2a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannelWrapper │ │ │ │ + 20998: 00918c6c 320 FUNC GLOBAL DEFAULT 12 visit_type_Memdev │ │ │ │ 20999: 00da214c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOCKET_LISTEN_EVENT │ │ │ │ - 21000: 00940614 92 FUNC GLOBAL DEFAULT 12 qapi_free_QtestProperties │ │ │ │ + 21000: 0094065c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QtestProperties │ │ │ │ 21001: 0029b0b8 16 FUNC GLOBAL DEFAULT 12 int16_to_bfloat16_scalbn │ │ │ │ 21002: 00d93ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_MSIX_VEC_WRONG_EVENT │ │ │ │ - 21003: 00b2d8d8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_1_len │ │ │ │ - 21004: 00825a34 404 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin │ │ │ │ + 21003: 00b2d928 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_1_len │ │ │ │ + 21004: 00825a7c 404 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin │ │ │ │ 21005: 003e1dcc 8 FUNC GLOBAL DEFAULT 12 desc_buf_size │ │ │ │ 21006: 00d9a8e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_OPREG_READ_EVENT │ │ │ │ 21007: 00cf4c84 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwredsum_vs_b │ │ │ │ 21008: 0028a5c8 10320 FUNC GLOBAL DEFAULT 12 float128_muladd │ │ │ │ 21009: 00dc7612 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_RAISE_DRQ_DSTATE │ │ │ │ 21010: 00dc73a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DEL_CQ_DSTATE │ │ │ │ 21011: 00d97784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_SET_FW_TIME_EVENT │ │ │ │ - 21012: 0091b480 328 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper │ │ │ │ + 21012: 0091b4c8 328 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper │ │ │ │ 21013: 00d98118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_UPDATE_IRQ_EVENT │ │ │ │ - 21014: 009404a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendMemfdProperties │ │ │ │ - 21015: 008d29d4 620 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo_members │ │ │ │ + 21014: 009404ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendMemfdProperties │ │ │ │ + 21015: 008d2a1c 620 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo_members │ │ │ │ 21016: 00cf4c00 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwredsum_vs_h │ │ │ │ 21017: 00dc7420 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_BYTES_DSTATE │ │ │ │ 21018: 00d9ac30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_SO_EVENT │ │ │ │ - 21019: 007d2f84 8 FUNC GLOBAL DEFAULT 12 nbd_export_aio_context │ │ │ │ + 21019: 007d2fcc 8 FUNC GLOBAL DEFAULT 12 nbd_export_aio_context │ │ │ │ 21020: 002ae014 24 FUNC GLOBAL DEFAULT 12 plugin_num_vcpus │ │ │ │ 21021: 00332bdc 164 FUNC GLOBAL DEFAULT 12 hmp_system_wakeup │ │ │ │ 21022: 00d9d040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_BITS_ZEROES_EVENT │ │ │ │ - 21023: 0071ae6c 88 FUNC GLOBAL DEFAULT 12 address_space_lduw_le │ │ │ │ + 21023: 0071aeb4 88 FUNC GLOBAL DEFAULT 12 address_space_lduw_le │ │ │ │ 21024: 00dc61f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_DSTATE │ │ │ │ 21025: 00d9e780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_NEW_EVENT │ │ │ │ 21026: 00dc77dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_SHIFTER_DONE_DSTATE │ │ │ │ 21027: 00d98088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ERROR_EVENT │ │ │ │ - 21028: 00748b64 36 FUNC GLOBAL DEFAULT 12 kvm_irqchip_update_msi_route │ │ │ │ + 21028: 00748bac 36 FUNC GLOBAL DEFAULT 12 kvm_irqchip_update_msi_route │ │ │ │ 21029: 004175b4 340 FUNC GLOBAL DEFAULT 12 msix_notify │ │ │ │ - 21030: 0081b690 564 FUNC GLOBAL DEFAULT 12 block_copy_reset_unallocated │ │ │ │ + 21030: 0081b6d8 564 FUNC GLOBAL DEFAULT 12 block_copy_reset_unallocated │ │ │ │ 21031: 00dc6852 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_GUEST_BUG_DSTATE │ │ │ │ 21032: 0027eb88 156 FUNC GLOBAL DEFAULT 12 float32_is_quiet_nan │ │ │ │ 21033: 00dc6aec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_NVGC_BACKLOG_OP_DSTATE │ │ │ │ 21034: 00d9efc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_NRECTS_EVENT │ │ │ │ 21035: 00dc72b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQ_MISALIGNED_DSTATE │ │ │ │ 21036: 00dc85b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_PARAMETERS_DSTATE │ │ │ │ - 21037: 0092e854 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_continue │ │ │ │ - 21038: 007194ec 940 FUNC GLOBAL DEFAULT 12 address_space_write_rom │ │ │ │ + 21037: 0092e89c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_continue │ │ │ │ + 21038: 00719534 940 FUNC GLOBAL DEFAULT 12 address_space_write_rom │ │ │ │ 21039: 00dc6550 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_READ_FIT_DSTATE │ │ │ │ 21040: 0058e8f8 184 FUNC GLOBAL DEFAULT 12 qemu_new_net_control_client │ │ │ │ 21041: 00dc60c0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_c │ │ │ │ 21042: 00cf4b7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwredsum_vs_w │ │ │ │ 21043: 00d94758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000_RECEIVER_OVERRUN_EVENT │ │ │ │ - 21044: 006cde28 140 FUNC GLOBAL DEFAULT 12 vfio_detach_device │ │ │ │ + 21044: 006cde70 140 FUNC GLOBAL DEFAULT 12 vfio_detach_device │ │ │ │ 21045: 00dc7cf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_PROBE_DSTATE │ │ │ │ 21046: 00d9ecd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLIPBOARD_CHECK_SERIAL_EVENT │ │ │ │ 21047: 00da1e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_STRUCT_EVENT │ │ │ │ 21048: 00d8fde0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_WRITE_KEYBOARD_EVENT │ │ │ │ - 21049: 007ac478 152 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_pair_watch │ │ │ │ + 21049: 007ac4c0 152 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_pair_watch │ │ │ │ 21050: 00549af8 188 FUNC GLOBAL DEFAULT 12 file_send_channel_create │ │ │ │ 21051: 00dc619c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_SHUTDOWN_DSTATE │ │ │ │ 21052: 00dc82a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_ADD_RECT_DSTATE │ │ │ │ - 21053: 009a64c4 320 FUNC GLOBAL DEFAULT 12 qht_reset_size │ │ │ │ + 21053: 009a650c 320 FUNC GLOBAL DEFAULT 12 qht_reset_size │ │ │ │ 21054: 00d8d704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNLOCK1_FAILED_EVENT │ │ │ │ 21055: 00d951c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_LARGE_EVENT │ │ │ │ 21056: 00d9fe6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_EVENT │ │ │ │ 21057: 00c74604 48 OBJECT GLOBAL DEFAULT 21 vfio_region_ops │ │ │ │ 21058: 00d97194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SELATN_EVENT │ │ │ │ 21059: 002a3678 36 FUNC GLOBAL DEFAULT 12 helper_div_i32 │ │ │ │ 21060: 00dc7358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_INTM_SET_DSTATE │ │ │ │ - 21061: 008bd474 64 FUNC GLOBAL DEFAULT 12 qemu_chr_new_mux_mon │ │ │ │ + 21061: 008bd4bc 64 FUNC GLOBAL DEFAULT 12 qemu_chr_new_mux_mon │ │ │ │ 21062: 0031b3d0 8 FUNC GLOBAL DEFAULT 12 pflash_cfi01_get_memory │ │ │ │ 21063: 00d98e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY_SEIZED_EVENT │ │ │ │ 21064: 00dc6b0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_RESET_DSTATE │ │ │ │ 21065: 00dc65c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_PXM_DSTATE │ │ │ │ 21066: 002bbf9c 332 FUNC GLOBAL DEFAULT 12 hmp_expire_password │ │ │ │ 21067: 00c7c560 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_size32 │ │ │ │ 21068: 00d8b510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_NET_LISTENER_CALLBACK_EVENT │ │ │ │ - 21069: 0079a6ec 120 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_mem_vec │ │ │ │ + 21069: 0079a734 120 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_mem_vec │ │ │ │ 21070: 00d91278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_TIMER_IRQ_CPU_EVENT │ │ │ │ - 21071: 00733ec8 616 FUNC GLOBAL DEFAULT 12 tb_link_page │ │ │ │ + 21071: 00733f10 616 FUNC GLOBAL DEFAULT 12 tb_link_page │ │ │ │ 21072: 00d9c010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_READ_EVENT │ │ │ │ - 21073: 0095f7dc 192 FUNC GLOBAL DEFAULT 12 visit_type_AudioFormat │ │ │ │ - 21074: 0099a52c 328 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_src_offset │ │ │ │ + 21073: 0095f824 192 FUNC GLOBAL DEFAULT 12 visit_type_AudioFormat │ │ │ │ + 21074: 0099a574 328 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_src_offset │ │ │ │ 21075: 002b5bec 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_draw_submitted │ │ │ │ 21076: 0029d6f8 8 FUNC GLOBAL DEFAULT 12 bfloat16_minimum_number │ │ │ │ 21077: 00517490 536 FUNC GLOBAL DEFAULT 12 dirtylimit_state_initialize │ │ │ │ 21078: 00dc64fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKNOD_DSTATE │ │ │ │ - 21079: 00ba59dc 512 OBJECT GLOBAL DEFAULT 14 crc_ccitt_table │ │ │ │ + 21079: 00ba5a34 512 OBJECT GLOBAL DEFAULT 14 crc_ccitt_table │ │ │ │ 21080: 005ba110 268 FUNC GLOBAL DEFAULT 12 riscv_pmu_update_event_map │ │ │ │ 21081: 00dc8446 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_EXPORT_ADD_DSTATE │ │ │ │ - 21082: 00777098 308 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_ptr │ │ │ │ + 21082: 007770e0 308 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_ptr │ │ │ │ 21083: 0052249c 64 FUNC GLOBAL DEFAULT 12 qemu_del_vm_change_state_handler │ │ │ │ 21084: 00d97724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_LIST_QUERY_EVENT │ │ │ │ 21085: 00da0848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_HOTPLUGGABLE_CPUS_EVENT │ │ │ │ - 21086: 0070f068 860 FUNC GLOBAL DEFAULT 12 mtree_info │ │ │ │ + 21086: 0070f0b0 860 FUNC GLOBAL DEFAULT 12 mtree_info │ │ │ │ 21087: 00d9a920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_DIE_EVENT │ │ │ │ - 21088: 0099097c 8 FUNC GLOBAL DEFAULT 12 event_notifier_get_fd │ │ │ │ - 21089: 007b5530 924 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_new │ │ │ │ + 21088: 009909c4 8 FUNC GLOBAL DEFAULT 12 event_notifier_get_fd │ │ │ │ + 21089: 007b5578 924 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_new │ │ │ │ 21090: 0051d408 188 FUNC GLOBAL DEFAULT 12 hmp_device_del │ │ │ │ 21091: 00d9d9a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_ENTRY_EVENT │ │ │ │ - 21092: 00956828 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_status_arg_members │ │ │ │ + 21092: 00956870 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_status_arg_members │ │ │ │ 21093: 00dc662e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_SWITCH_TO_ISM_DSTATE │ │ │ │ 21094: 00dc8140 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_SETUP_DSTATE │ │ │ │ 21095: 00da06c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_ROMS_EVENT │ │ │ │ 21096: 00d94ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_UPDATE_IRQ_EVENT │ │ │ │ 21097: 00d8dc78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_READ_EVENT │ │ │ │ - 21098: 0079a8c8 116 FUNC GLOBAL DEFAULT 12 tcg_gen_and_vec │ │ │ │ - 21099: 009be43c 324 FUNC GLOBAL DEFAULT 12 iova_tree_insert │ │ │ │ - 21100: 0075203c 124 FUNC GLOBAL DEFAULT 12 phase_advance │ │ │ │ + 21098: 0079a910 116 FUNC GLOBAL DEFAULT 12 tcg_gen_and_vec │ │ │ │ + 21099: 009be484 324 FUNC GLOBAL DEFAULT 12 iova_tree_insert │ │ │ │ + 21100: 00752084 124 FUNC GLOBAL DEFAULT 12 phase_advance │ │ │ │ 21101: 0058f538 296 FUNC GLOBAL DEFAULT 12 qemu_sendv_packet_async │ │ │ │ - 21102: 00715e18 52 FUNC GLOBAL DEFAULT 12 memory_region_section_get_iotlb │ │ │ │ + 21102: 00715e60 52 FUNC GLOBAL DEFAULT 12 memory_region_section_get_iotlb │ │ │ │ 21103: 00dc6ab2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_READREG_DSTATE │ │ │ │ - 21104: 009d0688 312 FUNC GLOBAL DEFAULT 12 qemu_signalfd │ │ │ │ + 21104: 009d06d0 312 FUNC GLOBAL DEFAULT 12 qemu_signalfd │ │ │ │ 21105: 00bcf528 52 OBJECT GLOBAL DEFAULT 21 ramfb_vmstate │ │ │ │ 21106: 00dc64f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LOCK_RETURN_DSTATE │ │ │ │ - 21107: 00805db8 2348 FUNC GLOBAL DEFAULT 12 nbd_receive_negotiate │ │ │ │ - 21108: 0079d1a8 284 FUNC GLOBAL DEFAULT 12 get_cached_data │ │ │ │ + 21107: 00805e00 2348 FUNC GLOBAL DEFAULT 12 nbd_receive_negotiate │ │ │ │ + 21108: 0079d1f0 284 FUNC GLOBAL DEFAULT 12 get_cached_data │ │ │ │ 21109: 00d84b54 12 OBJECT GLOBAL DEFAULT 24 bdrv_drv_set_perm_drv │ │ │ │ 21110: 002f6bc8 180 FUNC GLOBAL DEFAULT 12 v9fs_co_rewinddir │ │ │ │ - 21111: 008d6dac 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_named_block_nodes_arg_members │ │ │ │ - 21112: 00700d90 444 FUNC GLOBAL DEFAULT 12 cpu_outb │ │ │ │ + 21111: 008d6df4 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_named_block_nodes_arg_members │ │ │ │ + 21112: 00700dd8 444 FUNC GLOBAL DEFAULT 12 cpu_outb │ │ │ │ 21113: 00dc7496 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_DMA_DSTATE │ │ │ │ - 21114: 007f9c4c 176 FUNC GLOBAL DEFAULT 12 job_dismiss_locked │ │ │ │ + 21114: 007f9c94 176 FUNC GLOBAL DEFAULT 12 job_dismiss_locked │ │ │ │ 21115: 0055be30 48 FUNC GLOBAL DEFAULT 12 multifd_ram_save_cleanup │ │ │ │ 21116: 00dc8582 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_COLO_DO_CHECKPOINT_DSTATE │ │ │ │ - 21117: 00983a7c 80 FUNC GLOBAL DEFAULT 12 qnum_from_double │ │ │ │ + 21117: 00983ac4 80 FUNC GLOBAL DEFAULT 12 qnum_from_double │ │ │ │ 21118: 00cb163c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq16 │ │ │ │ 21119: 00d8d744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_RESET_EVENT │ │ │ │ 21120: 00dc8bee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_NEXT_LIST_DSTATE │ │ │ │ 21121: 00519ce0 96 FUNC GLOBAL DEFAULT 12 qemu_sglist_init │ │ │ │ - 21122: 00722b40 164 FUNC GLOBAL DEFAULT 12 ram_write_tracking_available │ │ │ │ - 21123: 0096a5c8 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayProtocol │ │ │ │ + 21122: 00722b88 164 FUNC GLOBAL DEFAULT 12 ram_write_tracking_available │ │ │ │ + 21123: 0096a610 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayProtocol │ │ │ │ 21124: 00dc6f7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_LEN_DSTATE │ │ │ │ - 21125: 00701114 456 FUNC GLOBAL DEFAULT 12 cpu_outl │ │ │ │ + 21125: 0070115c 456 FUNC GLOBAL DEFAULT 12 cpu_outl │ │ │ │ 21126: 00dc7f0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_HEADER_DSTATE │ │ │ │ - 21127: 009254dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasList │ │ │ │ + 21127: 00925524 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasList │ │ │ │ 21128: 00dc6412 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_TRAILING_BYTES_DSTATE │ │ │ │ - 21129: 007f564c 204 FUNC GLOBAL DEFAULT 12 bdrv_bsc_fill │ │ │ │ + 21129: 007f5694 204 FUNC GLOBAL DEFAULT 12 bdrv_bsc_fill │ │ │ │ 21130: 00d9fa2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_EVENT │ │ │ │ 21131: 00dc83c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_CHANGE_DSTATE │ │ │ │ 21132: 00dc862a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_DSTATE │ │ │ │ - 21133: 009b451c 248 FUNC GLOBAL DEFAULT 12 thread_pool_submit_co │ │ │ │ - 21134: 0073ec8c 24 FUNC GLOBAL DEFAULT 12 helper_ldsl_mmu │ │ │ │ - 21135: 0074a434 10180 FUNC GLOBAL DEFAULT 12 qmp_init_marshal │ │ │ │ - 21136: 00700f4c 456 FUNC GLOBAL DEFAULT 12 cpu_outw │ │ │ │ + 21133: 009b4564 248 FUNC GLOBAL DEFAULT 12 thread_pool_submit_co │ │ │ │ + 21134: 0073ecd4 24 FUNC GLOBAL DEFAULT 12 helper_ldsl_mmu │ │ │ │ + 21135: 0074a47c 10180 FUNC GLOBAL DEFAULT 12 qmp_init_marshal │ │ │ │ + 21136: 00700f94 456 FUNC GLOBAL DEFAULT 12 cpu_outw │ │ │ │ 21137: 00da0e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_SET_PARAMETERS_EVENT │ │ │ │ 21138: 00d9b0c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_ITERATE_START_EVENT │ │ │ │ 21139: 00d93f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_READ_UNKNOWN_EVENT │ │ │ │ 21140: 00dc700e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MAC_READ_DSTATE │ │ │ │ 21141: 00dc6742 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_RECEIVE_DSTATE │ │ │ │ 21142: 00d9ced0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_THROTTLE_DIRTY_SYNC_EVENT │ │ │ │ 21143: 00dc60d3 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_compat_c │ │ │ │ - 21144: 0094b53c 228 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV_members │ │ │ │ - 21145: 009d54cc 180 FUNC GLOBAL DEFAULT 12 vu_config_change_msg │ │ │ │ + 21144: 0094b584 228 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV_members │ │ │ │ + 21145: 009d5514 180 FUNC GLOBAL DEFAULT 12 vu_config_change_msg │ │ │ │ 21146: 00dc81f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_COMPLETE_DSTATE │ │ │ │ - 21147: 0090f7d4 148 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember_members │ │ │ │ - 21148: 0096c99c 244 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfoList │ │ │ │ + 21147: 0090f81c 148 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember_members │ │ │ │ + 21148: 0096c9e4 244 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfoList │ │ │ │ 21149: 00519d40 176 FUNC GLOBAL DEFAULT 12 qemu_sglist_add │ │ │ │ - 21150: 0074f0e4 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint8 │ │ │ │ - 21151: 007ea26c 408 FUNC GLOBAL DEFAULT 12 bdrv_inactivate │ │ │ │ - 21152: 009561c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtQueueStatus │ │ │ │ - 21153: 007c5260 140 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_key_size │ │ │ │ + 21150: 0074f12c 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint8 │ │ │ │ + 21151: 007ea2b4 408 FUNC GLOBAL DEFAULT 12 bdrv_inactivate │ │ │ │ + 21152: 00956208 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtQueueStatus │ │ │ │ + 21153: 007c52a8 140 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_key_size │ │ │ │ 21154: 002fbb60 248 FUNC GLOBAL DEFAULT 12 aml_to_integer │ │ │ │ - 21155: 00765194 12 FUNC GLOBAL DEFAULT 12 gdb_get_cpu_index │ │ │ │ - 21156: 008f7d88 356 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy │ │ │ │ - 21157: 00740ba8 116 FUNC GLOBAL DEFAULT 12 cpu_stl_be_data │ │ │ │ + 21155: 007651dc 12 FUNC GLOBAL DEFAULT 12 gdb_get_cpu_index │ │ │ │ + 21156: 008f7dd0 356 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy │ │ │ │ + 21157: 00740bf0 116 FUNC GLOBAL DEFAULT 12 cpu_stl_be_data │ │ │ │ 21158: 00dc798c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_XONXOFF_DSTATE │ │ │ │ - 21159: 0093ff9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DBusVMStateProperties │ │ │ │ - 21160: 00971b24 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions │ │ │ │ + 21159: 0093ffe4 92 FUNC GLOBAL DEFAULT 12 qapi_free_DBusVMStateProperties │ │ │ │ + 21160: 00971b6c 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions │ │ │ │ 21161: 00d95354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DEL_SQ_EVENT │ │ │ │ 21162: 00d9abd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_BUF_EVENT │ │ │ │ - 21163: 007f9138 312 FUNC GLOBAL DEFAULT 12 job_enter_cond_locked │ │ │ │ + 21163: 007f9180 312 FUNC GLOBAL DEFAULT 12 job_enter_cond_locked │ │ │ │ 21164: 00d9de70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_PAGE_EVENT │ │ │ │ 21165: 00cbdf78 19 OBJECT GLOBAL DEFAULT 24 WC_MODEL_STRING │ │ │ │ 21166: 003e6190 8 FUNC GLOBAL DEFAULT 12 world_private │ │ │ │ 21167: 0054cb78 164 FUNC GLOBAL DEFAULT 12 hmp_migrate_start_postcopy │ │ │ │ - 21168: 0093c984 296 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions_members │ │ │ │ + 21168: 0093c9cc 296 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions_members │ │ │ │ 21169: 00dc637e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_FAIL_DSTATE │ │ │ │ 21170: 00dc7bac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_PKT_FLAGS_DSTATE │ │ │ │ - 21171: 00994748 196 FUNC GLOBAL DEFAULT 12 qemu_sem_post │ │ │ │ + 21171: 00994790 196 FUNC GLOBAL DEFAULT 12 qemu_sem_post │ │ │ │ 21172: 00564ae4 400 FUNC GLOBAL DEFAULT 12 postcopy_preempt_new_channel │ │ │ │ - 21173: 008fa084 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_add │ │ │ │ - 21174: 008b04e8 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write │ │ │ │ - 21175: 007ecfa4 312 FUNC GLOBAL DEFAULT 12 bdrv_replace_child_bs │ │ │ │ + 21173: 008fa0cc 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_add │ │ │ │ + 21174: 008b0530 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write │ │ │ │ + 21175: 007ecfec 312 FUNC GLOBAL DEFAULT 12 bdrv_replace_child_bs │ │ │ │ 21176: 00428f10 192 FUNC GLOBAL DEFAULT 12 pcie_cap_deverr_reset │ │ │ │ - 21177: 00759630 212 FUNC GLOBAL DEFAULT 12 object_property_find_err │ │ │ │ + 21177: 00759678 212 FUNC GLOBAL DEFAULT 12 object_property_find_err │ │ │ │ 21178: 00cfa21c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsra_vx_b │ │ │ │ 21179: 003a8f68 152 FUNC GLOBAL DEFAULT 12 e1000x_core_prepare_eeprom │ │ │ │ 21180: 00d9f734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMPCFG_CSR_READ_EVENT │ │ │ │ 21181: 00cfa090 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsra_vx_d │ │ │ │ 21182: 00dc7aa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_MEMORY_READ_DSTATE │ │ │ │ 21183: 00dc7718 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_DIAG_READ_DSTATE │ │ │ │ - 21184: 007e6d00 40 FUNC GLOBAL DEFAULT 12 bdrv_is_writable │ │ │ │ + 21184: 007e6d48 40 FUNC GLOBAL DEFAULT 12 bdrv_is_writable │ │ │ │ 21185: 00dc8bca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_SIZE_DSTATE │ │ │ │ 21186: 00cfa198 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsra_vx_h │ │ │ │ 21187: 002a3788 40 FUNC GLOBAL DEFAULT 12 helper_div_i64 │ │ │ │ - 21188: 008ef080 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_backup │ │ │ │ + 21188: 008ef0c8 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_backup │ │ │ │ 21189: 00dc7072 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_DSTATE │ │ │ │ 21190: 00cb15b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq32 │ │ │ │ 21191: 00492d48 284 FUNC GLOBAL DEFAULT 12 usb_ep_get │ │ │ │ 21192: 00dc84dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_INTERRUPT_CONTROLLERS_DSTATE │ │ │ │ 21193: 0053b900 148 FUNC GLOBAL DEFAULT 12 tpm_backend_reset_tpm_established_flag │ │ │ │ 21194: 00dc6a4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_READ_CMD646_DSTATE │ │ │ │ 21195: 004bd294 412 FUNC GLOBAL DEFAULT 12 usb_msd_request_cancelled │ │ │ │ @@ -21202,370 +21202,370 @@ │ │ │ │ 21198: 00dc6768 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_WRITEB_DATA_DSTATE │ │ │ │ 21199: 00d8f684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_FIS_DUMP_EVENT │ │ │ │ 21200: 00dc7066 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_ADD_LOGICAL_LAN_BUFFER_DSTATE │ │ │ │ 21201: 00dc60c2 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_c │ │ │ │ 21202: 00dc6eb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_DR_DSTATE │ │ │ │ 21203: 00dc7f7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_CONTINUED_DSTATE │ │ │ │ 21204: 00cfa114 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsra_vx_w │ │ │ │ - 21205: 009549d0 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper_members │ │ │ │ + 21205: 00954a18 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper_members │ │ │ │ 21206: 00d9c470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_END_EXIT_EVENT │ │ │ │ 21207: 00dc7f42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_START_DSTATE │ │ │ │ - 21208: 007456f4 436 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_be_mmu │ │ │ │ + 21208: 0074573c 436 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_be_mmu │ │ │ │ 21209: 00da0210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QMP_CAPABILITIES_EVENT │ │ │ │ 21210: 00d00180 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes32esmi │ │ │ │ 21211: 00dc8440 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_EXPORTS_DSTATE │ │ │ │ 21212: 00585d28 84 FUNC GLOBAL DEFAULT 12 qmp_query_name │ │ │ │ - 21213: 008dad28 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_complete_arg_members │ │ │ │ + 21213: 008dad70 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_complete_arg_members │ │ │ │ 21214: 005ecf0c 200 FUNC GLOBAL DEFAULT 12 helper_csrr_i128 │ │ │ │ 21215: 00621eb8 424 FUNC GLOBAL DEFAULT 12 helper_vfwadd_wv_h │ │ │ │ - 21216: 009b0d74 44 FUNC GLOBAL DEFAULT 12 qemu_notify_event │ │ │ │ + 21216: 009b0dbc 44 FUNC GLOBAL DEFAULT 12 qemu_notify_event │ │ │ │ 21217: 00d8bd28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_TRAILING_BYTES_EVENT │ │ │ │ 21218: 0041b96c 212 FUNC GLOBAL DEFAULT 12 pci_unregister_vga │ │ │ │ 21219: 00dc8c7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_COMPLETE_AIO_DSTATE │ │ │ │ 21220: 0042267c 608 FUNC GLOBAL DEFAULT 12 pci_bridge_qemu_reserve_cap_init │ │ │ │ 21221: 005a3484 4 FUNC GLOBAL DEFAULT 12 tap_read_packet │ │ │ │ - 21222: 009850bc 320 FUNC GLOBAL DEFAULT 12 qdict_del │ │ │ │ + 21222: 00985104 320 FUNC GLOBAL DEFAULT 12 qdict_del │ │ │ │ 21223: 00c817e4 12 OBJECT GLOBAL DEFAULT 21 S390CrashReason_lookup │ │ │ │ 21224: 0025d7a8 2340 FUNC GLOBAL DEFAULT 12 machine_parse_smp_config │ │ │ │ 21225: 00d8f0e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAEND_EVENT │ │ │ │ - 21226: 008685f0 136 FUNC GLOBAL DEFAULT 12 reqlist_shrink_req │ │ │ │ - 21227: 008fc634 312 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo │ │ │ │ + 21226: 00868638 136 FUNC GLOBAL DEFAULT 12 reqlist_shrink_req │ │ │ │ + 21227: 008fc67c 312 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo │ │ │ │ 21228: 00dc6614 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_STREAM_FORMAT_DSTATE │ │ │ │ 21229: 00d8cb30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_IO_READ_EVENT │ │ │ │ - 21230: 00910e10 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo │ │ │ │ - 21231: 00708130 380 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_read │ │ │ │ + 21230: 00910e58 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo │ │ │ │ + 21231: 00708178 380 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_read │ │ │ │ 21232: 002ad880 248 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_syscall │ │ │ │ 21233: 00486af8 360 FUNC GLOBAL DEFAULT 12 tpm_tis_reset │ │ │ │ 21234: 00622060 456 FUNC GLOBAL DEFAULT 12 helper_vfwadd_wv_w │ │ │ │ 21235: 00dc7b14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RESET_DSTATE │ │ │ │ 21236: 00d8b7d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_FAIL_EVENT │ │ │ │ 21237: 00dc7518 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_RETURN_DSTATE │ │ │ │ 21238: 00dc7f80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_DSTATE │ │ │ │ 21239: 00d9be30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_UNMAP_EVENT │ │ │ │ 21240: 00d9d610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_SENDREG_EVENT │ │ │ │ 21241: 00d9b118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_START_EVENT │ │ │ │ - 21242: 009d4edc 20 FUNC GLOBAL DEFAULT 12 vu_queue_enabled │ │ │ │ + 21242: 009d4f24 20 FUNC GLOBAL DEFAULT 12 vu_queue_enabled │ │ │ │ 21243: 00cf32bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsadd_vv_b │ │ │ │ 21244: 00d8b8f0 296 OBJECT GLOBAL DEFAULT 24 nbd_trace_events │ │ │ │ 21245: 00d8c14c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_DISCONNECT_EVENT │ │ │ │ 21246: 00605af0 804 FUNC GLOBAL DEFAULT 12 helper_vl4re64_v │ │ │ │ 21247: 00cf3130 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsadd_vv_d │ │ │ │ 21248: 0037ae18 8 FUNC GLOBAL DEFAULT 12 i2c_start_recv │ │ │ │ 21249: 005ea57c 20 FUNC GLOBAL DEFAULT 12 helper_fcvt_d_lu │ │ │ │ 21250: 00d905c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ROUTER_END_NOTIFY_EVENT │ │ │ │ 21251: 00d9df80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QLIST_END_EVENT │ │ │ │ - 21252: 0071fb78 8 FUNC GLOBAL DEFAULT 12 qemu_target_page_bits_min │ │ │ │ + 21252: 0071fbc0 8 FUNC GLOBAL DEFAULT 12 qemu_target_page_bits_min │ │ │ │ 21253: 00cf3238 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsadd_vv_h │ │ │ │ 21254: 00d8fe10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_READ_DATA_EVENT │ │ │ │ - 21255: 0075940c 136 FUNC GLOBAL DEFAULT 12 object_class_property_find │ │ │ │ + 21255: 00759454 136 FUNC GLOBAL DEFAULT 12 object_class_property_find │ │ │ │ 21256: 00dc6628 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_READL_REG_DSTATE │ │ │ │ 21257: 00da1098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_NAME_EVENT │ │ │ │ 21258: 00dc7aa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HANDLE_PACKET_DSTATE │ │ │ │ - 21259: 00740878 100 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_data │ │ │ │ + 21259: 007408c0 100 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_data │ │ │ │ 21260: 00d98c20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_START_EVENT │ │ │ │ - 21261: 008cb020 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockLatencyHistogramInfo │ │ │ │ + 21261: 008cb068 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockLatencyHistogramInfo │ │ │ │ 21262: 00d9c2c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DUMP_REGIONS_EVENT │ │ │ │ 21263: 00dc7764 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_UNLOCK_DSTATE │ │ │ │ 21264: 00428484 564 FUNC GLOBAL DEFAULT 12 pcie_cap_init │ │ │ │ 21265: 00d8be18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_BLOCK_SIZE_EVENT │ │ │ │ - 21266: 009446d4 328 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties │ │ │ │ + 21266: 0094471c 328 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties │ │ │ │ 21267: 00cf31b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsadd_vv_w │ │ │ │ 21268: 00d98970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_WRITE_EVENT │ │ │ │ 21269: 00d9c90c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_GPIO_WRITE_EVENT │ │ │ │ 21270: 00dc83c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_CHANGE_DSTATE │ │ │ │ 21271: 00d947f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_TCP_EVENT │ │ │ │ 21272: 00dc64f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LOCK_DSTATE │ │ │ │ 21273: 00dc7d7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_STATE_REQUEST_DSTATE │ │ │ │ - 21274: 006e643c 616 FUNC GLOBAL DEFAULT 12 virtio_save │ │ │ │ + 21274: 006e6484 616 FUNC GLOBAL DEFAULT 12 virtio_save │ │ │ │ 21275: 00569954 408 FUNC GLOBAL DEFAULT 12 qemu_savevm_maybe_send_switchover_start │ │ │ │ 21276: 0038ec0c 212 FUNC GLOBAL DEFAULT 12 hid_reset │ │ │ │ 21277: 0025d00c 160 FUNC GLOBAL DEFAULT 12 cpu_by_arch_id │ │ │ │ 21278: 00d99b10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_DETACH_KERNEL_EVENT │ │ │ │ 21279: 00dc65c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_FLAGS_DSTATE │ │ │ │ 21280: 005fff2c 648 FUNC GLOBAL DEFAULT 12 helper_vlxei32_16_v │ │ │ │ 21281: 00d937e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_PROMISC_MATCH_EVENT │ │ │ │ - 21282: 007f6e10 168 FUNC GLOBAL DEFAULT 12 block_job_user_resume │ │ │ │ + 21282: 007f6e58 168 FUNC GLOBAL DEFAULT 12 block_job_user_resume │ │ │ │ 21283: 00d9fb4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_ADD_EVENT │ │ │ │ - 21284: 007554fc 248 FUNC GLOBAL DEFAULT 12 qdev_get_clock_out │ │ │ │ + 21284: 00755544 248 FUNC GLOBAL DEFAULT 12 qdev_get_clock_out │ │ │ │ 21285: 00d8e968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_IMAGE_CACHE_EVENT │ │ │ │ 21286: 002f9544 100 FUNC GLOBAL DEFAULT 12 fremovexattrat_nofollow │ │ │ │ 21287: 00dc6f20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_INVALID_DCR_DSTATE │ │ │ │ 21288: 00dc81fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CAN_SHARE_MAP_DSTATE │ │ │ │ 21289: 00d8f7c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_FUA_EVENT │ │ │ │ 21290: 002985c8 236 FUNC GLOBAL DEFAULT 12 float16_to_uint64_round_to_zero │ │ │ │ 21291: 00dc7384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_NUMQ_DSTATE │ │ │ │ 21292: 00dc694a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_MEM_READL_DSTATE │ │ │ │ 21293: 00d98830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_PWM_INTERRUPT_EVENT │ │ │ │ 21294: 00d9a3f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_NOTIFY_EVENT │ │ │ │ - 21295: 009b4a78 152 FUNC GLOBAL DEFAULT 12 thread_pool_submit │ │ │ │ - 21296: 009bf5f0 308 FUNC GLOBAL DEFAULT 12 qemu_iovec_slice │ │ │ │ - 21297: 008fc1a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHubWrapper │ │ │ │ + 21295: 009b4ac0 152 FUNC GLOBAL DEFAULT 12 thread_pool_submit │ │ │ │ + 21296: 009bf638 308 FUNC GLOBAL DEFAULT 12 qemu_iovec_slice │ │ │ │ + 21297: 008fc1ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHubWrapper │ │ │ │ 21298: 00dc6652 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_PROGRAMMING_ZERO_TO_ONE_DSTATE │ │ │ │ 21299: 00dc720e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_IOPORT_READ_DSTATE │ │ │ │ 21300: 00d9a7a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_WAKEUP_EVENT │ │ │ │ 21301: 00d8acb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_NEXT_IO_EVENT │ │ │ │ 21302: 00d9c4e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_SECTION_EVENT │ │ │ │ 21303: 00dc7b6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_ITD_DSTATE │ │ │ │ - 21304: 007f9f70 856 FUNC GLOBAL DEFAULT 12 job_finish_sync_locked │ │ │ │ + 21304: 007f9fb8 856 FUNC GLOBAL DEFAULT 12 job_finish_sync_locked │ │ │ │ 21305: 00d9aa60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_FULL_EVENT │ │ │ │ 21306: 00dc760a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PDMA_READ_DSTATE │ │ │ │ 21307: 0042a8f8 48 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_post_load │ │ │ │ 21308: 00dc7d12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_DEVICE_ID_DSTATE │ │ │ │ 21309: 00c7877c 144 OBJECT GLOBAL DEFAULT 21 riscv_cpu_deprecated_exts │ │ │ │ 21310: 00d9c350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_UNALIGNED_EVENT │ │ │ │ 21311: 00d9e640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_VCPU_EXECUTE_EVENT │ │ │ │ - 21312: 00944acc 372 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties │ │ │ │ + 21312: 00944b14 372 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties │ │ │ │ 21313: 005b31e8 64 FUNC GLOBAL DEFAULT 12 icount_process_data │ │ │ │ 21314: 00d97344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PDMA_READ_EVENT │ │ │ │ 21315: 00d8be78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SERVER_ERROR_MSG_EVENT │ │ │ │ 21316: 00333a68 528 FUNC GLOBAL DEFAULT 12 qmp_query_cpus_fast │ │ │ │ 21317: 00dc753a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_WAIT_RESELECT_DSTATE │ │ │ │ - 21318: 008b2550 216 FUNC GLOBAL DEFAULT 12 mux_chr_send_all_event │ │ │ │ + 21318: 008b2598 216 FUNC GLOBAL DEFAULT 12 mux_chr_send_all_event │ │ │ │ 21319: 00dc6d7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_WRITE_DSTATE │ │ │ │ 21320: 00d93b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_TXDMA_DISABLED_EVENT │ │ │ │ 21321: 00387b7c 148 FUNC GLOBAL DEFAULT 12 ide_set_inactive │ │ │ │ - 21322: 008c6608 316 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties │ │ │ │ + 21322: 008c6650 316 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties │ │ │ │ 21323: 00dc71e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_IP4_FRAGMENT_DSTATE │ │ │ │ 21324: 00cb1534 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq64 │ │ │ │ 21325: 00d938c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MII_WRITE_EVENT │ │ │ │ 21326: 00dc6cb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_CLEAR_REMOTE_IRR_DSTATE │ │ │ │ - 21327: 00750d10 128 FUNC GLOBAL DEFAULT 12 device_listener_register │ │ │ │ + 21327: 00750d58 128 FUNC GLOBAL DEFAULT 12 device_listener_register │ │ │ │ 21328: 00da236c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_MOVE_EVENT │ │ │ │ - 21329: 00775ef4 96 FUNC GLOBAL DEFAULT 12 tcg_pool_reset │ │ │ │ - 21330: 00765e5c 764 FUNC GLOBAL DEFAULT 12 gdb_continue_partial │ │ │ │ + 21329: 00775f3c 96 FUNC GLOBAL DEFAULT 12 tcg_pool_reset │ │ │ │ + 21330: 00765ea4 764 FUNC GLOBAL DEFAULT 12 gdb_continue_partial │ │ │ │ 21331: 00d93c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_ADD_LOGICAL_LAN_BUFFER_EVENT │ │ │ │ 21332: 00dc85e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_HUMAN_MONITOR_COMMAND_DSTATE │ │ │ │ 21333: 00d8ed28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_2D_EVENT │ │ │ │ 21334: 00d8bae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_SIMPLE_REPLY_EVENT │ │ │ │ 21335: 00dc7c42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_SET_STATE_DSTATE │ │ │ │ 21336: 00292600 324 FUNC GLOBAL DEFAULT 12 float128_to_floatx80 │ │ │ │ 21337: 00dc72a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQENT_SZ_ZERO_DSTATE │ │ │ │ - 21338: 0094c7dc 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_reset │ │ │ │ + 21338: 0094c824 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_reset │ │ │ │ 21339: 00d97094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_SBAC_READ_EVENT │ │ │ │ 21340: 00602ef0 616 FUNC GLOBAL DEFAULT 12 helper_vsxei64_8_v │ │ │ │ 21341: 00da3cc8 4 OBJECT GLOBAL DEFAULT 25 mlock_state │ │ │ │ - 21342: 00b82ccc 16 OBJECT GLOBAL DEFAULT 14 feature_bits │ │ │ │ + 21342: 00b82d1c 16 OBJECT GLOBAL DEFAULT 14 feature_bits │ │ │ │ 21343: 00da1e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_CHECK_STRUCT_EVENT │ │ │ │ - 21344: 007c6098 20 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_supports │ │ │ │ + 21344: 007c60e0 20 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_supports │ │ │ │ 21345: 005dcee4 72 FUNC GLOBAL DEFAULT 12 riscv_cpu_claim_interrupts │ │ │ │ - 21346: 007e4f40 84 FUNC GLOBAL DEFAULT 12 bdrv_opt_mem_align │ │ │ │ - 21347: 0071aa7c 84 FUNC GLOBAL DEFAULT 12 address_space_ldq_le │ │ │ │ + 21346: 007e4f88 84 FUNC GLOBAL DEFAULT 12 bdrv_opt_mem_align │ │ │ │ + 21347: 0071aac4 84 FUNC GLOBAL DEFAULT 12 address_space_ldq_le │ │ │ │ 21348: 005edb6c 8 FUNC GLOBAL DEFAULT 12 helper_tlb_flush_all │ │ │ │ - 21349: 0099d988 160 FUNC GLOBAL DEFAULT 12 qemu_add_drive_opts │ │ │ │ + 21349: 0099d9d0 160 FUNC GLOBAL DEFAULT 12 qemu_add_drive_opts │ │ │ │ 21350: 00dc80b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_START_DSTATE │ │ │ │ 21351: 00d976b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_EVENT │ │ │ │ - 21352: 0095c8e4 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions_members │ │ │ │ - 21353: 008dff04 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionOptions_base_members │ │ │ │ + 21352: 0095c92c 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions_members │ │ │ │ + 21353: 008dff4c 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionOptions_base_members │ │ │ │ 21354: 0054f644 16 FUNC GLOBAL DEFAULT 12 migrate_send_rp_switchover_ack │ │ │ │ 21355: 00dc6bc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IGRPEN_WRITE_DSTATE │ │ │ │ 21356: 00d99b30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_CLOSE_EVENT │ │ │ │ 21357: 00d96d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_IGNORED_EVENT │ │ │ │ - 21358: 007532c8 668 FUNC GLOBAL DEFAULT 12 resettable_release_reset │ │ │ │ - 21359: 009173a4 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions │ │ │ │ - 21360: 0093f410 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rx_filter │ │ │ │ + 21358: 00753310 668 FUNC GLOBAL DEFAULT 12 resettable_release_reset │ │ │ │ + 21359: 009173ec 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions │ │ │ │ + 21360: 0093f458 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rx_filter │ │ │ │ 21361: 00dc669c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_FLUSH_DSTATE │ │ │ │ 21362: 00d8a2c0 112 OBJECT GLOBAL DEFAULT 24 gdbstub_trace_events │ │ │ │ 21363: 00d8e9d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_COMPLETE_EVENT │ │ │ │ - 21364: 0096c5e0 316 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo │ │ │ │ + 21364: 0096c628 316 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo │ │ │ │ 21365: 00dc7ade 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_EVALUATE_DSTATE │ │ │ │ 21366: 00dc7a72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG1_WRITE_DSTATE │ │ │ │ 21367: 00dc70ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_UNDEFINED_DSTATE │ │ │ │ 21368: 003e2a70 92 FUNC GLOBAL DEFAULT 12 fp_port_disable │ │ │ │ - 21369: 008ff168 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper │ │ │ │ + 21369: 008ff1b0 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper │ │ │ │ 21370: 00304aa8 584 FUNC GLOBAL DEFAULT 12 acpi_gpe_ioport_writeb │ │ │ │ 21371: 00dbd9e7 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_machine_target_c │ │ │ │ 21372: 00d90e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_UPDATE_EVENT │ │ │ │ 21373: 00d0159c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcpop_m │ │ │ │ - 21374: 00962678 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfoList │ │ │ │ + 21374: 009626c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfoList │ │ │ │ 21375: 00dc6320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_READ_DSTATE │ │ │ │ 21376: 00dc6d1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_CPRMAN_READ_DSTATE │ │ │ │ 21377: 0053b700 8 FUNC GLOBAL DEFAULT 12 tpm_backend_had_startup_error │ │ │ │ 21378: 00dc6348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_FULL_DECODE_DSTATE │ │ │ │ - 21379: 0098420c 100 FUNC GLOBAL DEFAULT 12 qstring_from_str │ │ │ │ + 21379: 00984254 100 FUNC GLOBAL DEFAULT 12 qstring_from_str │ │ │ │ 21380: 00d98790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_READ_INVALID_EVENT │ │ │ │ - 21381: 0096a0c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEventWrapper │ │ │ │ + 21381: 0096a108 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEventWrapper │ │ │ │ 21382: 00dc626a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_UNREF_L2_CACHE_ENTRY_DSTATE │ │ │ │ 21383: 00ce5bb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei64_8_v │ │ │ │ 21384: 00d99950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_BAD_TOKEN_EVENT │ │ │ │ 21385: 00dc7eec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_STATE_PENDING_DSTATE │ │ │ │ 21386: 00d8b078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_COPY_RANGE_FAIL_EVENT │ │ │ │ 21387: 00d8be58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_LIST_EVENT │ │ │ │ 21388: 00dc665e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CDROM_UNREALIZE_DSTATE │ │ │ │ - 21389: 0077f1ac 120 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i32 │ │ │ │ + 21389: 0077f1f4 120 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i32 │ │ │ │ 21390: 00dc7d5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_DISABLE_DSTATE │ │ │ │ 21391: 00dc72e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_INVALID_WRITE_DSTATE │ │ │ │ 21392: 00dc72f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_UNALIGNED_ZONE_CMD_DSTATE │ │ │ │ 21393: 00601aac 616 FUNC GLOBAL DEFAULT 12 helper_vsxei16_8_v │ │ │ │ 21394: 00601588 656 FUNC GLOBAL DEFAULT 12 helper_vsxei8_32_v │ │ │ │ - 21395: 009bebb8 212 FUNC GLOBAL DEFAULT 12 iov_from_buf_full │ │ │ │ + 21395: 009bec00 212 FUNC GLOBAL DEFAULT 12 iov_from_buf_full │ │ │ │ 21396: 00dc70a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGBVF_WRITE_CONFIG_DSTATE │ │ │ │ 21397: 00d94c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_RECEIVE_EVENT │ │ │ │ 21398: 00c77c78 128 OBJECT GLOBAL DEFAULT 21 riscv_fpr_regnames │ │ │ │ 21399: 005627e4 464 FUNC GLOBAL DEFAULT 12 postcopy_place_page │ │ │ │ 21400: 0061edb4 96 FUNC GLOBAL DEFAULT 12 helper_vssrl_vv_b │ │ │ │ - 21401: 009b52d8 200 FUNC GLOBAL DEFAULT 12 timer_del │ │ │ │ + 21401: 009b5320 200 FUNC GLOBAL DEFAULT 12 timer_del │ │ │ │ 21402: 00d9240c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_WRITE_EVENT │ │ │ │ 21403: 0061eed4 96 FUNC GLOBAL DEFAULT 12 helper_vssrl_vv_d │ │ │ │ 21404: 00d93b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_MULTICAST_EVENT │ │ │ │ 21405: 00dc848e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_ADD_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 21406: 00dc7596 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_TRANSFER_DATA_DSTATE │ │ │ │ 21407: 00dc8698 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_GROUPS_DSTATE │ │ │ │ 21408: 00dc6778 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_READL_UNKNOWN_DSTATE │ │ │ │ - 21409: 008b0a8c 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_accept_input │ │ │ │ + 21409: 008b0ad4 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_accept_input │ │ │ │ 21410: 002a35c0 28 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_noexc │ │ │ │ - 21411: 0094bad0 316 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation │ │ │ │ + 21411: 0094bb18 316 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation │ │ │ │ 21412: 0061ee14 96 FUNC GLOBAL DEFAULT 12 helper_vssrl_vv_h │ │ │ │ 21413: 00585da4 212 FUNC GLOBAL DEFAULT 12 qmp_stop │ │ │ │ 21414: 00d9b2e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_UNREGISTER_EVENT │ │ │ │ 21415: 002d78f4 12 FUNC GLOBAL DEFAULT 12 palette_size │ │ │ │ - 21416: 00750f94 4 FUNC GLOBAL DEFAULT 12 device_is_in_reset │ │ │ │ + 21416: 00750fdc 4 FUNC GLOBAL DEFAULT 12 device_is_in_reset │ │ │ │ 21417: 00501c74 52 FUNC GLOBAL DEFAULT 12 audiodev_to_audsettings │ │ │ │ 21418: 00dc67ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_DSTATE │ │ │ │ 21419: 00d97e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_SEND_EVENT │ │ │ │ 21420: 002b0fd8 44 FUNC GLOBAL DEFAULT 12 graphic_hw_text_update │ │ │ │ 21421: 005552d8 8 FUNC GLOBAL DEFAULT 12 migration_rp_kick │ │ │ │ - 21422: 007c3b24 16 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_free │ │ │ │ - 21423: 006ec04c 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readb │ │ │ │ + 21422: 007c3b6c 16 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_free │ │ │ │ + 21423: 006ec094 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readb │ │ │ │ 21424: 00dc6678 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_MGMT_DSTATE │ │ │ │ 21425: 00d8b0b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BACKUP_DO_COW_ENTER_EVENT │ │ │ │ 21426: 00d98de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_CRQ_COMPLETE_RESULT_EVENT │ │ │ │ 21427: 00d96d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_SIMPLEQUEUE_EVENT │ │ │ │ - 21428: 007a3c90 260 FUNC GLOBAL DEFAULT 12 qemu_get_buffer │ │ │ │ - 21429: 008ff2d0 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper │ │ │ │ - 21430: 00741c78 388 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxb_mmu │ │ │ │ + 21428: 007a3cd8 260 FUNC GLOBAL DEFAULT 12 qemu_get_buffer │ │ │ │ + 21429: 008ff318 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper │ │ │ │ + 21430: 00741cc0 388 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxb_mmu │ │ │ │ 21431: 002e154c 188 FUNC GLOBAL DEFAULT 12 vnc_start_worker_thread │ │ │ │ 21432: 00dc7d0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_SUB_DEVICE_ID_DSTATE │ │ │ │ 21433: 00d907b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_COMPLETE_IRQ_EVENT │ │ │ │ 21434: 00d9d4b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_RDMA_LISTEN_EVENT │ │ │ │ - 21435: 009a66e8 8 FUNC GLOBAL DEFAULT 12 qht_lookup │ │ │ │ - 21436: 006ec054 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readl │ │ │ │ + 21435: 009a6730 8 FUNC GLOBAL DEFAULT 12 qht_lookup │ │ │ │ + 21436: 006ec09c 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readl │ │ │ │ 21437: 00d95084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMRSTS_READONLY_EVENT │ │ │ │ 21438: 00d9195c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_MMR_DOORBELL_EVENT │ │ │ │ 21439: 0061ee74 96 FUNC GLOBAL DEFAULT 12 helper_vssrl_vv_w │ │ │ │ 21440: 00d90af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_WRITE_EVENT │ │ │ │ - 21441: 009cc550 8 FUNC GLOBAL DEFAULT 12 xen_set_pci_link_route │ │ │ │ - 21442: 0099955c 884 FUNC GLOBAL DEFAULT 12 divs256 │ │ │ │ + 21441: 009cc598 8 FUNC GLOBAL DEFAULT 12 xen_set_pci_link_route │ │ │ │ + 21442: 009995a4 884 FUNC GLOBAL DEFAULT 12 divs256 │ │ │ │ 21443: 00da1028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_EXIT_PRECONFIG_EVENT │ │ │ │ 21444: 00293ec8 260 FUNC GLOBAL DEFAULT 12 bfloat16_to_int64_scalbn │ │ │ │ 21445: 00421558 8 FUNC GLOBAL DEFAULT 12 pci_bridge_get_sec_bus │ │ │ │ 21446: 00ce5fd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei16_8_v │ │ │ │ 21447: 00dc7646 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_DATA_RUN_DSTATE │ │ │ │ 21448: 002b5820 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_backing_width │ │ │ │ 21449: 00ce60e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei8_32_v │ │ │ │ - 21450: 0094ad10 192 FUNC GLOBAL DEFAULT 12 visit_type_WatchdogAction │ │ │ │ + 21450: 0094ad58 192 FUNC GLOBAL DEFAULT 12 visit_type_WatchdogAction │ │ │ │ 21451: 00d9bf10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DETACH_ENDPOINT_FROM_DOMAIN_EVENT │ │ │ │ - 21452: 00b850a0 24 OBJECT GLOBAL DEFAULT 14 clone_arg_none │ │ │ │ + 21452: 00b850f0 24 OBJECT GLOBAL DEFAULT 14 clone_arg_none │ │ │ │ 21453: 00d9218c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_UPDATE_EVENT │ │ │ │ 21454: 00d99088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_SQID_EVENT │ │ │ │ - 21455: 00807a88 2484 FUNC GLOBAL DEFAULT 12 nbd_receive_reply │ │ │ │ + 21455: 00807ad0 2484 FUNC GLOBAL DEFAULT 12 nbd_receive_reply │ │ │ │ 21456: 00d925ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCUIO_READ_EVENT │ │ │ │ - 21457: 006ec050 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readw │ │ │ │ + 21457: 006ec098 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readw │ │ │ │ 21458: 0049153c 548 FUNC GLOBAL DEFAULT 12 usb_packet_check_state │ │ │ │ - 21459: 0070d248 56 FUNC GLOBAL DEFAULT 12 memory_region_writeback │ │ │ │ - 21460: 0098aa98 416 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_flat_confused │ │ │ │ - 21461: 007167cc 24 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_migratable │ │ │ │ + 21459: 0070d290 56 FUNC GLOBAL DEFAULT 12 memory_region_writeback │ │ │ │ + 21460: 0098aae0 416 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_flat_confused │ │ │ │ + 21461: 00716814 24 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_migratable │ │ │ │ 21462: 00d8fd60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HID_KBD_QUEUE_EMPTY_EVENT │ │ │ │ 21463: 00dc7cf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_READ_DSTATE │ │ │ │ 21464: 00dc7bbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_DIRECTION_DSTATE │ │ │ │ 21465: 00d9dd20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_SEND_HOST_PAGE_EVENT │ │ │ │ 21466: 0059b004 260 FUNC GLOBAL DEFAULT 12 connection_key_hash │ │ │ │ 21467: 002fc280 20 FUNC GLOBAL DEFAULT 12 aml_shiftright │ │ │ │ 21468: 00dc8240 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLIPBOARD_CHECK_SERIAL_DSTATE │ │ │ │ 21469: 00581278 8 FUNC GLOBAL DEFAULT 12 hmp_stop │ │ │ │ 21470: 00d96d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_CLEARQUEUE_EVENT │ │ │ │ - 21471: 0070047c 92 FUNC GLOBAL DEFAULT 12 list_cpus │ │ │ │ + 21471: 007004c4 92 FUNC GLOBAL DEFAULT 12 list_cpus │ │ │ │ 21472: 00dc7f96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_DISCARD_SEND_RANGE_DSTATE │ │ │ │ 21473: 00dc61e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_BUF_DSTATE │ │ │ │ 21474: 00dc6e9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MISC_UPDATE_IRQ_RAISE_DSTATE │ │ │ │ - 21475: 008dddb8 192 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugEvent │ │ │ │ + 21475: 008dde00 192 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugEvent │ │ │ │ 21476: 00dc6e4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SNVS_WRITE_DSTATE │ │ │ │ 21477: 00d8fbb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_SECTOR_WRITE_EVENT │ │ │ │ 21478: 00d912c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_ENABLE_EVENT │ │ │ │ 21479: 00da06b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_ROMS_EVENT │ │ │ │ 21480: 002ecd3c 96 FUNC GLOBAL DEFAULT 12 v9fs_name_to_path │ │ │ │ 21481: 002eb1a0 8 FUNC GLOBAL DEFAULT 12 notsup_listxattr │ │ │ │ 21482: 00d93608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_S_RESET_EVENT │ │ │ │ 21483: 00332d24 188 FUNC GLOBAL DEFAULT 12 hmp_balloon │ │ │ │ - 21484: 0081c358 2104 FUNC GLOBAL DEFAULT 12 commit_start │ │ │ │ + 21484: 0081c3a0 2104 FUNC GLOBAL DEFAULT 12 commit_start │ │ │ │ 21485: 00d976e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_NO_CMD_EVENT │ │ │ │ 21486: 00d0471c 132 OBJECT GLOBAL DEFAULT 24 helper_info_wfi │ │ │ │ 21487: 00d90c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_PMR_WRITE_EVENT │ │ │ │ - 21488: 0094ed70 316 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress │ │ │ │ + 21488: 0094edb8 316 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress │ │ │ │ 21489: 00dc62b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_CLEANUP_STATE_DSTATE │ │ │ │ - 21490: 00758228 16 FUNC GLOBAL DEFAULT 12 object_class_get_name │ │ │ │ - 21491: 008caeb0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfo │ │ │ │ + 21490: 00758270 16 FUNC GLOBAL DEFAULT 12 object_class_get_name │ │ │ │ + 21491: 008caef8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfo │ │ │ │ 21492: 00d97514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_SENSE_LEN_EVENT │ │ │ │ 21493: 00dc75e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_ICCS_DSTATE │ │ │ │ 21494: 00dc8334 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_RESET_DSTATE │ │ │ │ 21495: 00305118 4 FUNC GLOBAL DEFAULT 12 legacy_acpi_cpu_hotplug_init │ │ │ │ 21496: 00d939b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_WOL_READ_EVENT │ │ │ │ 21497: 0063fd8c 4 FUNC GLOBAL DEFAULT 12 helper_vfslide1down_vf_d │ │ │ │ 21498: 00dc7700 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_SGL_OVERFLOW_DSTATE │ │ │ │ 21499: 00dc63a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_RESULT_DSTATE │ │ │ │ - 21500: 0080c624 76 FUNC GLOBAL DEFAULT 12 block_acct_idle_time_ns │ │ │ │ + 21500: 0080c66c 76 FUNC GLOBAL DEFAULT 12 block_acct_idle_time_ns │ │ │ │ 21501: 00dc7d98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_MAP_DSTATE │ │ │ │ 21502: 00d91edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_WRITE_REG_EVENT │ │ │ │ 21503: 0037a848 132 FUNC GLOBAL DEFAULT 12 i2c_schedule_pending_master │ │ │ │ 21504: 0063fd84 4 FUNC GLOBAL DEFAULT 12 helper_vfslide1down_vf_h │ │ │ │ 21505: 00d8e618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_CTRL_WRITE_EVENT │ │ │ │ - 21506: 0071f7c8 172 FUNC GLOBAL DEFAULT 12 ram_block_uncoordinated_discard_disable │ │ │ │ + 21506: 0071f810 172 FUNC GLOBAL DEFAULT 12 ram_block_uncoordinated_discard_disable │ │ │ │ 21507: 00dc7a8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_CHILD_DETACH_DSTATE │ │ │ │ 21508: 00dc6af0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_END_SOURCE_READ_DSTATE │ │ │ │ 21509: 00d8ab28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DMA_MAP_FLUSH_EVENT │ │ │ │ 21510: 00d01e60 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaeskf1_vi │ │ │ │ 21511: 00d9c450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_LOOP_EVENT │ │ │ │ - 21512: 009a4254 8 FUNC GLOBAL DEFAULT 12 qemu_log_trylock │ │ │ │ - 21513: 007e2268 44 FUNC GLOBAL DEFAULT 12 os_set_line_buffering │ │ │ │ + 21512: 009a429c 8 FUNC GLOBAL DEFAULT 12 qemu_log_trylock │ │ │ │ + 21513: 007e22b0 44 FUNC GLOBAL DEFAULT 12 os_set_line_buffering │ │ │ │ 21514: 00d8f184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_SET_IRQ_LOWER_EVENT │ │ │ │ 21515: 00293ca8 280 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16_scalbn │ │ │ │ 21516: 005fc120 2000 FUNC GLOBAL DEFAULT 12 helper_vse16_v │ │ │ │ 21517: 005b800c 12 FUNC GLOBAL DEFAULT 12 tselect_csr_read │ │ │ │ 21518: 00d91b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LED_CHANGE_INTENSITY_EVENT │ │ │ │ 21519: 00d8bcf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_LOOP_EVENT │ │ │ │ 21520: 00d8a360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_CHECKSUM_INVALID_EVENT │ │ │ │ 21521: 00d98da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_PREPARE_TO_SUSPEND_EVENT │ │ │ │ - 21522: 0079b2cc 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotls_vec │ │ │ │ + 21522: 0079b314 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotls_vec │ │ │ │ 21523: 00d8c344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_REQUEST_EVENT │ │ │ │ 21524: 00da09d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MACHINES_EVENT │ │ │ │ 21525: 00d91bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_SECT_WRITE_EVENT │ │ │ │ 21526: 00d9f4b8 104 OBJECT GLOBAL DEFAULT 24 hw_core_trace_events │ │ │ │ 21527: 00d96fc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_RW_EVENT │ │ │ │ 21528: 00d95234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CQ_EVENT │ │ │ │ 21529: 00dc7f3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 21530: 0059b9f4 12 FUNC GLOBAL DEFAULT 12 packet_destroy_partial │ │ │ │ 21531: 00d8baa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_EXTENTS_EVENT │ │ │ │ 21532: 0063fd88 4 FUNC GLOBAL DEFAULT 12 helper_vfslide1down_vf_w │ │ │ │ - 21533: 0096741c 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptions │ │ │ │ - 21534: 008ac874 536 FUNC GLOBAL DEFAULT 12 bdrv_create │ │ │ │ + 21533: 00967464 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptions │ │ │ │ + 21534: 008ac8bc 536 FUNC GLOBAL DEFAULT 12 bdrv_create │ │ │ │ 21535: 0061bdb4 96 FUNC GLOBAL DEFAULT 12 helper_vwmacc_vv_b │ │ │ │ 21536: 00ce0728 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_xu_f_v_d │ │ │ │ 21537: 00dc70be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_WRITE_UNKNOWN_DSTATE │ │ │ │ - 21538: 007097d4 32 FUNC GLOBAL DEFAULT 12 memory_region_is_protected │ │ │ │ + 21538: 0070981c 32 FUNC GLOBAL DEFAULT 12 memory_region_is_protected │ │ │ │ 21539: 00da19b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VNC_EVENT │ │ │ │ 21540: 00cb8308 132 OBJECT GLOBAL DEFAULT 24 helper_info_st_i128 │ │ │ │ 21541: 00ce0830 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_xu_f_v_h │ │ │ │ 21542: 00da0828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_NUMA_NODE_EVENT │ │ │ │ 21543: 0061be14 96 FUNC GLOBAL DEFAULT 12 helper_vwmacc_vv_h │ │ │ │ 21544: 00d93d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_WRN_RX_DESC_MODES_NOT_SUPP_EVENT │ │ │ │ 21545: 00d8fa24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_CHECK_STATUS_EVENT │ │ │ │ 21546: 00d90d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_HCR_WRITE_EVENT │ │ │ │ 21547: 004d2900 700 FUNC GLOBAL DEFAULT 12 vfio_load_device_config_state │ │ │ │ 21548: 0048ed4c 152 FUNC GLOBAL DEFAULT 12 usb_device_handle_data │ │ │ │ 21549: 00dc80e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_CLEAR_DIRTY_DSTATE │ │ │ │ 21550: 00c812bc 12 OBJECT GLOBAL DEFAULT 21 HmatLBMemoryHierarchy_lookup │ │ │ │ 21551: 00d979f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_COMPLETE_NOIRQ_EVENT │ │ │ │ 21552: 00d9b1e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_START_EVENT │ │ │ │ - 21553: 00783ea8 220 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i64 │ │ │ │ + 21553: 00783ef0 220 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i64 │ │ │ │ 21554: 0050577c 440 FUNC GLOBAL DEFAULT 12 hmp_ringbuf_read │ │ │ │ 21555: 00298c88 280 FUNC GLOBAL DEFAULT 12 float128_to_uint32_round_to_zero │ │ │ │ - 21556: 008cbba0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStrList │ │ │ │ + 21556: 008cbbe8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStrList │ │ │ │ 21557: 00dc69c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_NOLIST_DSTATE │ │ │ │ 21558: 00dbebb9 1 OBJECT GLOBAL DEFAULT 25 use_neon_instructions │ │ │ │ 21559: 00d8d854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_CHIP_ERASE_INVALID_EVENT │ │ │ │ - 21560: 00942470 92 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties_members │ │ │ │ + 21560: 009424b8 92 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties_members │ │ │ │ 21561: 00da0c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CALC_DIRTY_RATE_EVENT │ │ │ │ 21562: 00ce07ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_xu_f_v_w │ │ │ │ 21563: 0061be74 96 FUNC GLOBAL DEFAULT 12 helper_vwmacc_vv_w │ │ │ │ 21564: 003e6198 8 FUNC GLOBAL DEFAULT 12 world_rocker │ │ │ │ 21565: 0040cb24 976 FUNC GLOBAL DEFAULT 12 nvme_dif_mangle_mdata │ │ │ │ 21566: 00dc8c4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WIN32_MAP_ALLOC_DSTATE │ │ │ │ 21567: 00dc7e1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_CONFIG_DSTATE │ │ │ │ @@ -21578,38 +21578,38 @@ │ │ │ │ 21574: 00dc80dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_LOOP_DSTATE │ │ │ │ 21575: 00608de8 96 FUNC GLOBAL DEFAULT 12 helper_vwsub_wx_h │ │ │ │ 21576: 00cb3424 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg8 │ │ │ │ 21577: 0032e43c 84 FUNC GLOBAL DEFAULT 12 load_uimage │ │ │ │ 21578: 00cf9640 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmacc_vv_b │ │ │ │ 21579: 00d97f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_LOCK_EVENT │ │ │ │ 21580: 00d8ec18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CREATE_GUEST_PRIMARY_REST_EVENT │ │ │ │ - 21581: 00919464 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions │ │ │ │ + 21581: 009194ac 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions │ │ │ │ 21582: 00cf95bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmacc_vv_h │ │ │ │ 21583: 00dc624e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_PREFILL_DSTATE │ │ │ │ 21584: 00dc6410 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_READONLY_DSTATE │ │ │ │ 21585: 00618754 96 FUNC GLOBAL DEFAULT 12 helper_vmin_vv_b │ │ │ │ 21586: 00dc81b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANNOUNCE_TIMER_DEL_DSTATE │ │ │ │ 21587: 005d9010 56 FUNC GLOBAL DEFAULT 12 riscv_cpu_is_vendor │ │ │ │ 21588: 00d9b628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_EVENT │ │ │ │ 21589: 00da07b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_HV_BALLOON_STATUS_REPORT_EVENT │ │ │ │ 21590: 00618874 96 FUNC GLOBAL DEFAULT 12 helper_vmin_vv_d │ │ │ │ 21591: 00dc7c16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_ALLOC_IOAS_DSTATE │ │ │ │ 21592: 00da0808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BALLOON_EVENT │ │ │ │ 21593: 00d93bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_OVERFLOW_EVENT │ │ │ │ 21594: 00cb4ce4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub8 │ │ │ │ 21595: 006187b4 96 FUNC GLOBAL DEFAULT 12 helper_vmin_vv_h │ │ │ │ - 21596: 008fbdb0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBus │ │ │ │ - 21597: 0099c700 16 FUNC GLOBAL DEFAULT 12 info_vreport │ │ │ │ + 21596: 008fbdf8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBus │ │ │ │ + 21597: 0099c748 16 FUNC GLOBAL DEFAULT 12 info_vreport │ │ │ │ 21598: 00dc65e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CTRL_DSTATE │ │ │ │ 21599: 00608e48 96 FUNC GLOBAL DEFAULT 12 helper_vwsub_wx_w │ │ │ │ - 21600: 00815388 104 FUNC GLOBAL DEFAULT 12 blk_aio_pdiscard │ │ │ │ + 21600: 008153d0 104 FUNC GLOBAL DEFAULT 12 blk_aio_pdiscard │ │ │ │ 21601: 00d98358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_TX_REQUEST_EVENT │ │ │ │ 21602: 00d95ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VERIFY_EVENT │ │ │ │ 21603: 0029a1f4 16 FUNC GLOBAL DEFAULT 12 int32_to_float32_scalbn │ │ │ │ - 21604: 006e71ac 180 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier │ │ │ │ + 21604: 006e71f4 180 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier │ │ │ │ 21605: 00d9e210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_RUN_EVENT │ │ │ │ 21606: 00dbd9da 1 OBJECT GLOBAL DEFAULT 25 kvm_resamplefds_allowed │ │ │ │ 21607: 00cf9538 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmacc_vv_w │ │ │ │ 21608: 00da0008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_ADD_EVENT │ │ │ │ 21609: 00d8aa08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_FLUSH_EVENT │ │ │ │ 21610: 00dc84c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_FINALIZE_DSTATE │ │ │ │ 21611: 00dc71d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_DSTATE │ │ │ │ @@ -21623,203 +21623,203 @@ │ │ │ │ 21619: 00dc73b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COMPARE_DATA_CB_DSTATE │ │ │ │ 21620: 00d8b620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_PENDING_EVENT │ │ │ │ 21621: 002fa550 68 FUNC GLOBAL DEFAULT 12 crs_range_insert │ │ │ │ 21622: 004172bc 60 FUNC GLOBAL DEFAULT 12 msix_clr_pending │ │ │ │ 21623: 00d98308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_SEQUENCER_STOP_REQUESTED_EVENT │ │ │ │ 21624: 0032ac64 176 FUNC GLOBAL DEFAULT 12 cpu_asidx_from_attrs │ │ │ │ 21625: 00cf433c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssra_vv_b │ │ │ │ - 21626: 00824f14 196 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_begin_single │ │ │ │ - 21627: 009245d0 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_usb │ │ │ │ - 21628: 007e2294 112 FUNC GLOBAL DEFAULT 12 os_mlock │ │ │ │ + 21626: 00824f5c 196 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_begin_single │ │ │ │ + 21627: 00924618 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_usb │ │ │ │ + 21628: 007e22dc 112 FUNC GLOBAL DEFAULT 12 os_mlock │ │ │ │ 21629: 00cf41b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssra_vv_d │ │ │ │ 21630: 00d9deb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DISCARD_RANGE_EVENT │ │ │ │ 21631: 002fe7c8 140 FUNC GLOBAL DEFAULT 12 aml_varpackage │ │ │ │ 21632: 00dc6e08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_FORWARD_EXTI_DSTATE │ │ │ │ 21633: 00dc86b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CLIENT_MIGRATE_INFO_DSTATE │ │ │ │ 21634: 00cf42b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssra_vv_h │ │ │ │ 21635: 00dc822c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_SELECTION_DSTATE │ │ │ │ 21636: 00d935b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_SET_MULTICAST_EVENT │ │ │ │ 21637: 00dc6c9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DSTATE │ │ │ │ 21638: 00dc6666 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_SIZE_DSTATE │ │ │ │ 21639: 00d99ae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_INTERFACE_EVENT │ │ │ │ - 21640: 008cc834 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQuorum │ │ │ │ - 21641: 0071ab24 752 FUNC GLOBAL DEFAULT 12 address_space_ldub │ │ │ │ + 21640: 008cc87c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQuorum │ │ │ │ + 21641: 0071ab6c 752 FUNC GLOBAL DEFAULT 12 address_space_ldub │ │ │ │ 21642: 00d8b0e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_ITERATION_DONE_EVENT │ │ │ │ 21643: 00d8bd98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_MAGIC_EVENT │ │ │ │ 21644: 00cbe548 4 OBJECT GLOBAL DEFAULT 24 panic_action │ │ │ │ - 21645: 008e96f8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_create_arg_members │ │ │ │ + 21645: 008e9740 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_create_arg_members │ │ │ │ 21646: 00dc70c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_WRITE_DATA_DSTATE │ │ │ │ 21647: 00da0778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMORY_DEVICES_EVENT │ │ │ │ 21648: 00cf4234 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssra_vv_w │ │ │ │ 21649: 00dc7dfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_ALLOC_ELEMENT_DSTATE │ │ │ │ 21650: 00dc78a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_OVERFLOW_INTERRUPT_DSTATE │ │ │ │ 21651: 00dc8730 8 OBJECT GLOBAL DEFAULT 25 clock_start │ │ │ │ - 21652: 008ebb88 548 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_cancelled │ │ │ │ - 21653: 009a540c 844 FUNC GLOBAL DEFAULT 12 qdist_pr_plain │ │ │ │ - 21654: 009ce8f0 28 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode_members │ │ │ │ + 21652: 008ebbd0 548 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_cancelled │ │ │ │ + 21653: 009a5454 844 FUNC GLOBAL DEFAULT 12 qdist_pr_plain │ │ │ │ + 21654: 009ce938 28 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode_members │ │ │ │ 21655: 00dc83c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_REOPEN_DSTATE │ │ │ │ 21656: 00d98740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_INVALID_TN_CMP_EVENT │ │ │ │ 21657: 00d9e260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_END_EVENT │ │ │ │ 21658: 0025c518 72 FUNC GLOBAL DEFAULT 12 gdb_handled_syscall │ │ │ │ - 21659: 00797d4c 192 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i32 │ │ │ │ + 21659: 00797d94 192 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i32 │ │ │ │ 21660: 00d9c2b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_FEATURES_EVENT │ │ │ │ 21661: 0060b93c 516 FUNC GLOBAL DEFAULT 12 helper_vmsbc_vxm_b │ │ │ │ 21662: 0060bf48 544 FUNC GLOBAL DEFAULT 12 helper_vmsbc_vxm_d │ │ │ │ 21663: 00d8aa18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_RESTART_COROUTINE_EVENT │ │ │ │ 21664: 00da0494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_JOBS_EVENT │ │ │ │ - 21665: 0071ae14 88 FUNC GLOBAL DEFAULT 12 address_space_lduw │ │ │ │ + 21665: 0071ae5c 88 FUNC GLOBAL DEFAULT 12 address_space_lduw │ │ │ │ 21666: 00dc819c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_TCP_INFO_DSTATE │ │ │ │ 21667: 0058efa0 48 FUNC GLOBAL DEFAULT 12 qemu_set_vnet_be │ │ │ │ - 21668: 00744de0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_be │ │ │ │ + 21668: 00744e28 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_be │ │ │ │ 21669: 00d98ba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_RESTART_EVENT │ │ │ │ 21670: 00da16e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_PCI_EVENT │ │ │ │ 21671: 003e1690 1396 FUNC GLOBAL DEFAULT 12 rx_produce │ │ │ │ 21672: 0060bb40 520 FUNC GLOBAL DEFAULT 12 helper_vmsbc_vxm_h │ │ │ │ 21673: 00dc6894 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_WRITE_DSTATE │ │ │ │ 21674: 00dc7018 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_RXDMA_WRITE_DSTATE │ │ │ │ 21675: 002a605c 196 FUNC GLOBAL DEFAULT 12 helper_gvec_shr64i │ │ │ │ 21676: 003378f4 172 FUNC GLOBAL DEFAULT 12 device_is_dynamic_sysbus │ │ │ │ - 21677: 008e976c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS │ │ │ │ - 21678: 00753de8 164 FUNC GLOBAL DEFAULT 12 qemu_irq_invert │ │ │ │ + 21677: 008e97b4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS │ │ │ │ + 21678: 00753e30 164 FUNC GLOBAL DEFAULT 12 qemu_irq_invert │ │ │ │ 21679: 00dc8666 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_STATUS_DSTATE │ │ │ │ 21680: 00d905e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_ESB_READ_EVENT │ │ │ │ 21681: 0042d2ec 404 FUNC GLOBAL DEFAULT 12 pcie_aer_root_write_config │ │ │ │ 21682: 00da239c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_CANCEL_AIO_EVENT │ │ │ │ 21683: 00c80f60 12 OBJECT GLOBAL DEFAULT 21 QCryptoAkCipherKeyType_lookup │ │ │ │ 21684: 00d9da30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_CONTINUE_EVENT │ │ │ │ - 21685: 00741dfc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxb │ │ │ │ + 21685: 00741e44 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxb │ │ │ │ 21686: 00dc6916 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_IOMEM_READ_DSTATE │ │ │ │ 21687: 00d9a9e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_PORT_READ_EVENT │ │ │ │ 21688: 00d8dbc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_TIMEOUT_EVENT │ │ │ │ 21689: 00d97594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_UPDATE_IRQ_MSI_EVENT │ │ │ │ 21690: 00dc7b78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_STATE_DSTATE │ │ │ │ 21691: 00da1448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRACE_EVENT_SET_STATE_EVENT │ │ │ │ 21692: 0060bd48 512 FUNC GLOBAL DEFAULT 12 helper_vmsbc_vxm_w │ │ │ │ 21693: 002a6ba4 204 FUNC GLOBAL DEFAULT 12 helper_gvec_shr64v │ │ │ │ 21694: 002bb198 492 FUNC GLOBAL DEFAULT 12 qemu_pixman_image_new_shareable │ │ │ │ 21695: 002aedd8 284 FUNC GLOBAL DEFAULT 12 hmp_info_qom_tree │ │ │ │ 21696: 00dc82c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_IO_ERROR_DSTATE │ │ │ │ - 21697: 00b2d8b8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_8_len │ │ │ │ + 21697: 00b2d908 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_8_len │ │ │ │ 21698: 00cf7bf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadd_vv_b │ │ │ │ 21699: 00cf7a68 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadd_vv_d │ │ │ │ 21700: 00dc789a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_READ_DSTATE │ │ │ │ 21701: 005551b8 208 FUNC GLOBAL DEFAULT 12 qmp_migrate_continue │ │ │ │ 21702: 00dc6cca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_IOPORT_WRITE_DSTATE │ │ │ │ 21703: 00dc84ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_CANCEL_DSTATE │ │ │ │ - 21704: 00701d90 20 FUNC GLOBAL DEFAULT 12 portio_list_set_flush_coalesced │ │ │ │ + 21704: 00701dd8 20 FUNC GLOBAL DEFAULT 12 portio_list_set_flush_coalesced │ │ │ │ 21705: 00511918 356 FUNC GLOBAL DEFAULT 12 hmp_block_stream │ │ │ │ 21706: 00437060 332 FUNC GLOBAL DEFAULT 12 scsi_req_print │ │ │ │ - 21707: 0071eb30 284 FUNC GLOBAL DEFAULT 12 qemu_ram_foreach_block │ │ │ │ + 21707: 0071eb78 284 FUNC GLOBAL DEFAULT 12 qemu_ram_foreach_block │ │ │ │ 21708: 00cf7b70 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadd_vv_h │ │ │ │ 21709: 00d93c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_RXBUFS_EVENT │ │ │ │ 21710: 00dc7e38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_DSTATE │ │ │ │ - 21711: 00744a48 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_be │ │ │ │ - 21712: 009b3988 92 FUNC GLOBAL DEFAULT 12 qemu_coroutine_self │ │ │ │ - 21713: 00742ab8 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_le_mmu │ │ │ │ - 21714: 008ab108 532 FUNC GLOBAL DEFAULT 12 bdrv_debug_event │ │ │ │ + 21711: 00744a90 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_be │ │ │ │ + 21712: 009b39d0 92 FUNC GLOBAL DEFAULT 12 qemu_coroutine_self │ │ │ │ + 21713: 00742b00 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_le_mmu │ │ │ │ + 21714: 008ab150 532 FUNC GLOBAL DEFAULT 12 bdrv_debug_event │ │ │ │ 21715: 005ab5d8 36 FUNC GLOBAL DEFAULT 12 replay_mutex_locked │ │ │ │ 21716: 00dc78c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_READL_DSTATE │ │ │ │ 21717: 00da1674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_SYNC_CONFIG_EVENT │ │ │ │ 21718: 00424f88 248 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_exit │ │ │ │ 21719: 00dc77be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_TX_DSTATE │ │ │ │ - 21720: 009c9ce0 728 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_gen │ │ │ │ + 21720: 009c9d28 728 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_gen │ │ │ │ 21721: 00dc838a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CLOSE_TRAY_DSTATE │ │ │ │ 21722: 00d97c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSE_BAD_EVENT │ │ │ │ 21723: 0059af7c 92 FUNC GLOBAL DEFAULT 12 colo_compare_cleanup │ │ │ │ 21724: 00dc772a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSED_LBA_DSTATE │ │ │ │ 21725: 00dc64e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SETATTR_DSTATE │ │ │ │ 21726: 00d8a1cc 52 OBJECT GLOBAL DEFAULT 24 monitor_trace_events │ │ │ │ - 21727: 0075cfc8 180 FUNC GLOBAL DEFAULT 12 object_property_add_tm │ │ │ │ + 21727: 0075d010 180 FUNC GLOBAL DEFAULT 12 object_property_add_tm │ │ │ │ 21728: 00cb25b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr64i │ │ │ │ 21729: 00d924ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_SET_COUNTER_EVENT │ │ │ │ 21730: 00ce3f5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl2re32_v │ │ │ │ 21731: 00dc63a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_SOURCE_ATTACH_DSTATE │ │ │ │ 21732: 00d8bde8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_STARTTLS_NEW_CLIENT_EVENT │ │ │ │ 21733: 00cf7aec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadd_vv_w │ │ │ │ 21734: 00510884 424 FUNC GLOBAL DEFAULT 12 hmp_drive_mirror │ │ │ │ 21735: 005223a0 220 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler_prio_full │ │ │ │ 21736: 00dc78e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_GET_VERSION_DSTATE │ │ │ │ 21737: 00dc6d8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CLEAR_RESET_BIT_DSTATE │ │ │ │ 21738: 00dc7c58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_END_DSTATE │ │ │ │ 21739: 003dd164 8 FUNC GLOBAL DEFAULT 12 vhost_net_get_config │ │ │ │ 21740: 00cb1d74 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr64v │ │ │ │ - 21741: 007ef940 140 FUNC GLOBAL DEFAULT 12 bdrv_reopen │ │ │ │ + 21741: 007ef988 140 FUNC GLOBAL DEFAULT 12 bdrv_reopen │ │ │ │ 21742: 00dc811c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_DSTATE │ │ │ │ - 21743: 008b0504 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write_all │ │ │ │ + 21743: 008b054c 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write_all │ │ │ │ 21744: 00dc6436 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_GO_START_DSTATE │ │ │ │ 21745: 00dc7142 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP4_DSTATE │ │ │ │ - 21746: 00900da8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VSERPORT_CHANGE_arg_members │ │ │ │ + 21746: 00900df0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VSERPORT_CHANGE_arg_members │ │ │ │ 21747: 00d91478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_UPDATE_IRQ_EVENT │ │ │ │ 21748: 00dc8342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_TRANSITIONAL_FUNCTION_DSTATE │ │ │ │ 21749: 00d8ff80 1080 OBJECT GLOBAL DEFAULT 24 hw_intc_trace_events │ │ │ │ - 21750: 008c98cc 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_change_medium │ │ │ │ + 21750: 008c9914 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_change_medium │ │ │ │ 21751: 0033c0ec 16 FUNC GLOBAL DEFAULT 12 qdev_get_bus_hotplug_handler │ │ │ │ 21752: 00ce8b28 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmseq_vv_b │ │ │ │ - 21753: 0079ad78 160 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_vec │ │ │ │ - 21754: 0080a84c 404 FUNC GLOBAL DEFAULT 12 scsi_sense_from_host_status │ │ │ │ + 21753: 0079adc0 160 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_vec │ │ │ │ + 21754: 0080a894 404 FUNC GLOBAL DEFAULT 12 scsi_sense_from_host_status │ │ │ │ 21755: 00dc72a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_LARGE_DSTATE │ │ │ │ 21756: 00ce899c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmseq_vv_d │ │ │ │ 21757: 002b55e4 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_stride │ │ │ │ 21758: 00dc837a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_SET_IO_THROTTLE_DSTATE │ │ │ │ 21759: 00591af4 280 FUNC GLOBAL DEFAULT 12 qemu_net_queue_append_iov │ │ │ │ 21760: 00dc7b40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_LOOP_STOP_IDLE_DSTATE │ │ │ │ 21761: 00d94418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RCTL_EVENT │ │ │ │ 21762: 00ce8aa4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmseq_vv_h │ │ │ │ - 21763: 00905618 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_version │ │ │ │ + 21763: 00905660 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_version │ │ │ │ 21764: 005ea554 20 FUNC GLOBAL DEFAULT 12 helper_fcvt_d_wu │ │ │ │ - 21765: 006ecb08 212 FUNC GLOBAL DEFAULT 12 qmp_find_virtio_device │ │ │ │ - 21766: 00749124 328 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo │ │ │ │ + 21765: 006ecb50 212 FUNC GLOBAL DEFAULT 12 qmp_find_virtio_device │ │ │ │ + 21766: 0074916c 328 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo │ │ │ │ 21767: 00d9e4dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FILTER_REWRITER_PKT_INFO_EVENT │ │ │ │ - 21768: 0099a118 440 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear_atomic │ │ │ │ + 21768: 0099a160 440 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear_atomic │ │ │ │ 21769: 00d8e3f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MMIO_IOSFC_READ_EVENT │ │ │ │ 21770: 00d8bb78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_FLAGS_EVENT │ │ │ │ 21771: 00dc7a62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_ENTER_DSTATE │ │ │ │ - 21772: 00747018 264 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_be_mmu │ │ │ │ - 21773: 0070b3ac 524 FUNC GLOBAL DEFAULT 12 memory_region_iommu_replay │ │ │ │ - 21774: 0093cea4 348 FUNC GLOBAL DEFAULT 12 visit_type_Netdev │ │ │ │ + 21772: 00747060 264 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_be_mmu │ │ │ │ + 21773: 0070b3f4 524 FUNC GLOBAL DEFAULT 12 memory_region_iommu_replay │ │ │ │ + 21774: 0093ceec 348 FUNC GLOBAL DEFAULT 12 visit_type_Netdev │ │ │ │ 21775: 00d8e738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_FILL_WINDOW_EVENT │ │ │ │ 21776: 00d8ec08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_DESTROY_PRIMARY_EVENT │ │ │ │ - 21777: 009641b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowMask │ │ │ │ - 21778: 00817274 132 FUNC GLOBAL DEFAULT 12 blk_co_flush │ │ │ │ + 21777: 009641fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowMask │ │ │ │ + 21778: 008172bc 132 FUNC GLOBAL DEFAULT 12 blk_co_flush │ │ │ │ 21779: 005185e0 676 FUNC GLOBAL DEFAULT 12 qmp_cancel_vcpu_dirty_limit │ │ │ │ 21780: 00dc6430 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_BLOCK_SIZE_DSTATE │ │ │ │ 21781: 00dc6358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_START_DSTATE │ │ │ │ 21782: 00dc8454 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_ADD_DSTATE │ │ │ │ - 21783: 00822cfc 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_inconsistent │ │ │ │ + 21783: 00822d44 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_inconsistent │ │ │ │ 21784: 00d9a040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG1_WRITE_EVENT │ │ │ │ - 21785: 007c4fa8 8 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_pending │ │ │ │ + 21785: 007c4ff0 8 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_pending │ │ │ │ 21786: 00dc72fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_CMB_NOT_ENABLED_DSTATE │ │ │ │ 21787: 00ce8a20 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmseq_vv_w │ │ │ │ 21788: 002ac18c 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_vaddr │ │ │ │ 21789: 00331c88 548 FUNC GLOBAL DEFAULT 12 rom_ptr_for_as │ │ │ │ 21790: 00cee564 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmerge_vxm_b │ │ │ │ - 21791: 00824cac 196 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_end_single │ │ │ │ + 21791: 00824cf4 196 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_end_single │ │ │ │ 21792: 00d8b8c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_START_EVENT │ │ │ │ 21793: 006087e8 96 FUNC GLOBAL DEFAULT 12 helper_vwadd_vx_b │ │ │ │ 21794: 0051cd58 168 FUNC GLOBAL DEFAULT 12 qdev_device_add │ │ │ │ 21795: 004ee0c8 8 FUNC GLOBAL DEFAULT 12 vhost_dev_disable_notifiers │ │ │ │ 21796: 00cee3d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmerge_vxm_d │ │ │ │ 21797: 00d9a630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_UNLINK_ASYNC_EVENT │ │ │ │ - 21798: 0071677c 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_uf_zeroable │ │ │ │ + 21798: 007167c4 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_uf_zeroable │ │ │ │ 21799: 00dc69e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_SHORT_MAP_DSTATE │ │ │ │ 21800: 00d954e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_SGL_EXCESS_LENGTH_EVENT │ │ │ │ 21801: 00dc7b56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_IRQ_DSTATE │ │ │ │ - 21802: 007589d4 644 FUNC GLOBAL DEFAULT 12 object_unref │ │ │ │ + 21802: 00758a1c 644 FUNC GLOBAL DEFAULT 12 object_unref │ │ │ │ 21803: 00608848 96 FUNC GLOBAL DEFAULT 12 helper_vwadd_vx_h │ │ │ │ 21804: 00cee4e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmerge_vxm_h │ │ │ │ 21805: 00dc61c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_APPEND_COMPLETE_DSTATE │ │ │ │ - 21806: 00995858 232 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc_check │ │ │ │ + 21806: 009958a0 232 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc_check │ │ │ │ 21807: 00dc7304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_OPC_DSTATE │ │ │ │ 21808: 0056b9cc 60 FUNC GLOBAL DEFAULT 12 qemu_savevm_live_state │ │ │ │ 21809: 002fe140 276 FUNC GLOBAL DEFAULT 12 aml_reserved_field │ │ │ │ 21810: 0058fbac 240 FUNC GLOBAL DEFAULT 12 qemu_find_nic_info │ │ │ │ - 21811: 009bd314 872 FUNC GLOBAL DEFAULT 12 hbitmap_merge │ │ │ │ + 21811: 009bd35c 872 FUNC GLOBAL DEFAULT 12 hbitmap_merge │ │ │ │ 21812: 00dc6324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_CHR_DISCARD_WRITE_DSTATE │ │ │ │ 21813: 00d8bf5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_AUDIO_INIT_EVENT │ │ │ │ - 21814: 00792eac 76 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i64 │ │ │ │ + 21814: 00792ef4 76 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i64 │ │ │ │ 21815: 00d95854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_EVENT │ │ │ │ 21816: 00da1df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_NEXT_LIST_EVENT │ │ │ │ 21817: 005866e4 188 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_step │ │ │ │ 21818: 00d9be60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_REPORT_FAULT_EVENT │ │ │ │ 21819: 00ce9788 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredusum_vs_d │ │ │ │ 21820: 00d9a550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RESET_EVENT │ │ │ │ 21821: 00cb2218 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl32i │ │ │ │ @@ -21827,675 +21827,675 @@ │ │ │ │ 21823: 006088a8 96 FUNC GLOBAL DEFAULT 12 helper_vwadd_vx_w │ │ │ │ 21824: 00dc7b76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_PTRS_DSTATE │ │ │ │ 21825: 00dc7a2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_PACKET_ASYNC_DSTATE │ │ │ │ 21826: 00514a70 208 FUNC GLOBAL DEFAULT 12 bql_block_unlock │ │ │ │ 21827: 00ce9890 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredusum_vs_h │ │ │ │ 21828: 0060f010 400 FUNC GLOBAL DEFAULT 12 helper_vnsrl_wv_b │ │ │ │ 21829: 00d8bb68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_MAGIC_EVENT │ │ │ │ - 21830: 007d99c0 164 FUNC GLOBAL DEFAULT 12 bdrv_next_monitor_owned │ │ │ │ - 21831: 009b4614 256 FUNC GLOBAL DEFAULT 12 thread_pool_update_params │ │ │ │ - 21832: 009952b0 180 FUNC GLOBAL DEFAULT 12 qemu_thread_join │ │ │ │ + 21830: 007d9a08 164 FUNC GLOBAL DEFAULT 12 bdrv_next_monitor_owned │ │ │ │ + 21831: 009b465c 256 FUNC GLOBAL DEFAULT 12 thread_pool_update_params │ │ │ │ + 21832: 009952f8 180 FUNC GLOBAL DEFAULT 12 qemu_thread_join │ │ │ │ 21833: 00dc8296 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_FAIL_DSTATE │ │ │ │ 21834: 00dc770e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_UNHANDLED_READ_DSTATE │ │ │ │ - 21835: 00816dec 236 FUNC GLOBAL DEFAULT 12 blk_co_zone_mgmt │ │ │ │ + 21835: 00816e34 236 FUNC GLOBAL DEFAULT 12 blk_co_zone_mgmt │ │ │ │ 21836: 002eb13c 4 FUNC GLOBAL DEFAULT 12 pt_removexattr │ │ │ │ - 21837: 00747c38 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_be_mmu │ │ │ │ + 21837: 00747c80 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_be_mmu │ │ │ │ 21838: 0060f1a0 392 FUNC GLOBAL DEFAULT 12 helper_vnsrl_wv_h │ │ │ │ - 21839: 00990684 88 FUNC GLOBAL DEFAULT 12 fdmon_epoll_disable │ │ │ │ + 21839: 009906cc 88 FUNC GLOBAL DEFAULT 12 fdmon_epoll_disable │ │ │ │ 21840: 00cb19d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl32v │ │ │ │ 21841: 00dc8250 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_UPDATE_DSTATE │ │ │ │ - 21842: 008f8d20 320 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions │ │ │ │ + 21842: 008f8d68 320 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions │ │ │ │ 21843: 00dc7fac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_SUCCESS_DSTATE │ │ │ │ - 21844: 007a21c0 68 FUNC GLOBAL DEFAULT 12 vmstate_save_state │ │ │ │ + 21844: 007a2208 68 FUNC GLOBAL DEFAULT 12 vmstate_save_state │ │ │ │ 21845: 0042afec 12 FUNC GLOBAL DEFAULT 12 pcie_find_capability │ │ │ │ 21846: 0063c6e4 332 FUNC GLOBAL DEFAULT 12 helper_vfredmin_vs_d │ │ │ │ 21847: 00ce980c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredusum_vs_w │ │ │ │ 21848: 00d9b138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_CLEANUP_EVENT │ │ │ │ 21849: 0063c49c 292 FUNC GLOBAL DEFAULT 12 helper_vfredmin_vs_h │ │ │ │ 21850: 00d94328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP6_RFCTL_EVENT │ │ │ │ 21851: 0054752c 1048 FUNC GLOBAL DEFAULT 12 vcpu_calculate_dirtyrate │ │ │ │ 21852: 00dc8484 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VERSION_DSTATE │ │ │ │ 21853: 005edae0 140 FUNC GLOBAL DEFAULT 12 helper_tlb_flush │ │ │ │ 21854: 002a5460 188 FUNC GLOBAL DEFAULT 12 helper_gvec_xor │ │ │ │ 21855: 00d8e5c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_DCK_EVENT │ │ │ │ - 21856: 00984af0 108 FUNC GLOBAL DEFAULT 12 qdict_get_bool │ │ │ │ - 21857: 007ea660 432 FUNC GLOBAL DEFAULT 12 bdrv_co_lock_medium │ │ │ │ - 21858: 0095f95c 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Audiodev_base_members │ │ │ │ + 21856: 00984b38 108 FUNC GLOBAL DEFAULT 12 qdict_get_bool │ │ │ │ + 21857: 007ea6a8 432 FUNC GLOBAL DEFAULT 12 bdrv_co_lock_medium │ │ │ │ + 21858: 0095f9a4 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Audiodev_base_members │ │ │ │ 21859: 0060f328 396 FUNC GLOBAL DEFAULT 12 helper_vnsrl_wv_w │ │ │ │ 21860: 00d8c324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_BUFFER_SIZE_EVENT │ │ │ │ - 21861: 007488fc 104 FUNC GLOBAL DEFAULT 12 cpu_ldq_code │ │ │ │ + 21861: 00748944 104 FUNC GLOBAL DEFAULT 12 cpu_ldq_code │ │ │ │ 21862: 00d9b2a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_LINK_UP_EVENT │ │ │ │ 21863: 004350ec 76 FUNC GLOBAL DEFAULT 12 scsi_device_get_sense │ │ │ │ 21864: 00d8c2c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM12_EVENT │ │ │ │ 21865: 00d94928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_CSUM_EVENT │ │ │ │ 21866: 00d9b618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOEVENTFD_EXIT_EVENT │ │ │ │ 21867: 0038d424 60 FUNC GLOBAL DEFAULT 12 ide_atapi_dma_restart │ │ │ │ - 21868: 00917b80 320 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo │ │ │ │ - 21869: 0077dd20 104 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i32 │ │ │ │ + 21868: 00917bc8 320 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo │ │ │ │ + 21869: 0077dd68 104 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i32 │ │ │ │ 21870: 00dc6782 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_REALIZE_DSTATE │ │ │ │ 21871: 00da0758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_IRQ_EVENT │ │ │ │ 21872: 00dc81e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_RAM_DEVICE_READ_DSTATE │ │ │ │ 21873: 0063c5c0 292 FUNC GLOBAL DEFAULT 12 helper_vfredmin_vs_w │ │ │ │ - 21874: 00869fb0 448 FUNC GLOBAL DEFAULT 12 bdrv_all_has_snapshot │ │ │ │ - 21875: 007d3888 144 FUNC GLOBAL DEFAULT 12 blk_exp_request_shutdown │ │ │ │ + 21874: 00869ff8 448 FUNC GLOBAL DEFAULT 12 bdrv_all_has_snapshot │ │ │ │ + 21875: 007d38d0 144 FUNC GLOBAL DEFAULT 12 blk_exp_request_shutdown │ │ │ │ 21876: 00dc62c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_RESUME_DSTATE │ │ │ │ 21877: 0042b904 180 FUNC GLOBAL DEFAULT 12 pcie_acs_reset │ │ │ │ - 21878: 006e3df8 96 FUNC GLOBAL DEFAULT 12 virtqueue_unpop │ │ │ │ - 21879: 00989580 304 FUNC GLOBAL DEFAULT 12 json_parser_parse │ │ │ │ + 21878: 006e3e40 96 FUNC GLOBAL DEFAULT 12 virtqueue_unpop │ │ │ │ + 21879: 009895c8 304 FUNC GLOBAL DEFAULT 12 json_parser_parse │ │ │ │ 21880: 00dc722c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_REJECT_DSTATE │ │ │ │ 21881: 002bc55c 380 FUNC GLOBAL DEFAULT 12 hmp_screendump │ │ │ │ - 21882: 009c8f78 416 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_genrev │ │ │ │ - 21883: 007a89c0 16 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_remote_address │ │ │ │ - 21884: 0093ff40 92 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevVhostUserProperties │ │ │ │ + 21882: 009c8fc0 416 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_genrev │ │ │ │ + 21883: 007a8a08 16 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_remote_address │ │ │ │ + 21884: 0093ff88 92 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevVhostUserProperties │ │ │ │ 21885: 00518c34 336 FUNC GLOBAL DEFAULT 12 hmp_set_vcpu_dirty_limit │ │ │ │ - 21886: 00745de8 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_le_mmu │ │ │ │ - 21887: 00986764 116 FUNC GLOBAL DEFAULT 12 qdict_from_vjsonf_nofail │ │ │ │ + 21886: 00745e30 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_le_mmu │ │ │ │ + 21887: 009867ac 116 FUNC GLOBAL DEFAULT 12 qdict_from_vjsonf_nofail │ │ │ │ 21888: 00dc85f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_NAME_DSTATE │ │ │ │ 21889: 00dc6b88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_DISCARD_DSTATE │ │ │ │ 21890: 00d9c3c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_WRITE_EVENT │ │ │ │ 21891: 00d97524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_DATA_RUN_EVENT │ │ │ │ 21892: 00dc801a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_GLOBAL_STATE_PRE_SAVE_DSTATE │ │ │ │ 21893: 00dc6f62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_PACKET_FILTERED_OUT_DSTATE │ │ │ │ 21894: 0059d828 1852 FUNC GLOBAL DEFAULT 12 net_init_l2tpv3 │ │ │ │ 21895: 005b0918 44 FUNC GLOBAL DEFAULT 12 current_accel │ │ │ │ 21896: 00d8aff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ - 21897: 008ce4f8 288 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo_members │ │ │ │ + 21897: 008ce540 288 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo_members │ │ │ │ 21898: 0048ec00 144 FUNC GLOBAL DEFAULT 12 usb_device_handle_reset │ │ │ │ 21899: 00dc6f04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ETHLITE_PKT_LOST_DSTATE │ │ │ │ 21900: 00608ea8 264 FUNC GLOBAL DEFAULT 12 helper_vadc_vvm_b │ │ │ │ 21901: 004186a4 152 FUNC GLOBAL DEFAULT 12 msix_unuse_all_vectors │ │ │ │ 21902: 00d945d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_SET_PARAMS_EVENT │ │ │ │ 21903: 0033f448 148 FUNC GLOBAL DEFAULT 12 qemu_register_resettable │ │ │ │ - 21904: 009d6f04 12 FUNC GLOBAL DEFAULT 12 vduse_get_virtio_features │ │ │ │ + 21904: 009d6f4c 12 FUNC GLOBAL DEFAULT 12 vduse_get_virtio_features │ │ │ │ 21905: 006091c8 288 FUNC GLOBAL DEFAULT 12 helper_vadc_vvm_d │ │ │ │ 21906: 00dc6ef8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_ENABLE_DSTATE │ │ │ │ - 21907: 007b5988 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_signature_len │ │ │ │ + 21907: 007b59d0 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_signature_len │ │ │ │ 21908: 00dc7a86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_SERVICE_DSTATE │ │ │ │ 21909: 005452c4 648 FUNC GLOBAL DEFAULT 12 cpr_state_save │ │ │ │ 21910: 005b594c 912 FUNC GLOBAL DEFAULT 12 ebpf_rss_set_all │ │ │ │ - 21911: 008d4dd0 700 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobInfo_base_members │ │ │ │ + 21911: 008d4e18 700 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobInfo_base_members │ │ │ │ 21912: 00608fb0 268 FUNC GLOBAL DEFAULT 12 helper_vadc_vvm_h │ │ │ │ 21913: 00d845f0 8 OBJECT GLOBAL DEFAULT 24 qcrypto_hmac_lib_driver │ │ │ │ 21914: 00d8ff70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_NO_KEY_EVENT │ │ │ │ 21915: 00dc81a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_MAIN_DSTATE │ │ │ │ - 21916: 00748bd0 8 FUNC GLOBAL DEFAULT 12 kvm_hwpoisoned_mem │ │ │ │ + 21916: 00748c18 8 FUNC GLOBAL DEFAULT 12 kvm_hwpoisoned_mem │ │ │ │ 21917: 00d9270c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_POWER_FAIL_EVENT │ │ │ │ 21918: 00d9a160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_NEXT_EVENT │ │ │ │ 21919: 002adcf8 316 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_mem_cb │ │ │ │ 21920: 00d98538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_DMA_RW_EVENT │ │ │ │ 21921: 00522da8 340 FUNC GLOBAL DEFAULT 12 qemu_system_shutdown_request │ │ │ │ 21922: 00c80eb8 12 OBJECT GLOBAL DEFAULT 21 OnOffSplit_lookup │ │ │ │ 21923: 00cb5ce0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchw_be │ │ │ │ - 21924: 0099b6c8 8 FUNC GLOBAL DEFAULT 12 error_get_pretty │ │ │ │ - 21925: 007af738 512 FUNC GLOBAL DEFAULT 12 qio_channel_websock_new_server │ │ │ │ - 21926: 009ce7d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceList │ │ │ │ + 21924: 0099b710 8 FUNC GLOBAL DEFAULT 12 error_get_pretty │ │ │ │ + 21925: 007af780 512 FUNC GLOBAL DEFAULT 12 qio_channel_websock_new_server │ │ │ │ + 21926: 009ce81c 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceList │ │ │ │ 21927: 00dc739a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_PRI_CTRL_CAP_DSTATE │ │ │ │ 21928: 0050df04 176 FUNC GLOBAL DEFAULT 12 qmp_query_dump_guest_memory_capability │ │ │ │ - 21929: 0070b928 272 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu │ │ │ │ + 21929: 0070b970 272 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu │ │ │ │ 21930: 00dc680e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DPCD_WRITE_DSTATE │ │ │ │ - 21931: 00748600 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_be │ │ │ │ + 21931: 00748648 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_be │ │ │ │ 21932: 002d06f0 220 FUNC GLOBAL DEFAULT 12 vnc_display_update │ │ │ │ 21933: 0054f098 164 FUNC GLOBAL DEFAULT 12 migration_incoming_enable_colo │ │ │ │ 21934: 00d98d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_I2C_SEND_EVENT │ │ │ │ 21935: 00dc71a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_READ_UNHANDLED_DSTATE │ │ │ │ 21936: 00d9d250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_EXEC_INCOMING_EVENT │ │ │ │ 21937: 00dc7a06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_RESET_DSTATE │ │ │ │ 21938: 00dc654a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_OVERSIZE_DSTATE │ │ │ │ 21939: 00dc7970 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_UNREALIZE_DSTATE │ │ │ │ 21940: 004152b8 156 FUNC GLOBAL DEFAULT 12 pcie_find_port_first │ │ │ │ 21941: 006090bc 268 FUNC GLOBAL DEFAULT 12 helper_vadc_vvm_w │ │ │ │ 21942: 00d8b6d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 21943: 006e42fc 1692 FUNC GLOBAL DEFAULT 12 virtqueue_flush │ │ │ │ + 21943: 006e4344 1692 FUNC GLOBAL DEFAULT 12 virtqueue_flush │ │ │ │ 21944: 00514370 36 FUNC GLOBAL DEFAULT 12 cpu_synchronize_state │ │ │ │ 21945: 00dc68f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SETMODE_DSTATE │ │ │ │ 21946: 0027f924 328 FUNC GLOBAL DEFAULT 12 float64r32_add │ │ │ │ 21947: 00d91158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLIC_RESET_FAILED_EVENT │ │ │ │ 21948: 00dc6efe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_READ_DSTATE │ │ │ │ 21949: 00d8b1d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PWRITEV_PART_EVENT │ │ │ │ 21950: 0052f798 132 FUNC GLOBAL DEFAULT 12 qemu_fdt_get_phandle │ │ │ │ 21951: 00d91ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_NS_WRITE_EVENT │ │ │ │ 21952: 00d97ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_ALLOC_EVENT │ │ │ │ 21953: 00dc7b36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QUEUE_DEL_DSTATE │ │ │ │ - 21954: 007b3908 24 FUNC GLOBAL DEFAULT 12 qio_net_listener_disconnect │ │ │ │ + 21954: 007b3950 24 FUNC GLOBAL DEFAULT 12 qio_net_listener_disconnect │ │ │ │ 21955: 00d9ef64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_VENCRYPT_VERSION_EVENT │ │ │ │ - 21956: 009b9648 212 FUNC GLOBAL DEFAULT 12 socket_listen_cleanup │ │ │ │ - 21957: 00747634 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_be │ │ │ │ + 21956: 009b9690 212 FUNC GLOBAL DEFAULT 12 socket_listen_cleanup │ │ │ │ + 21957: 0074767c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_be │ │ │ │ 21958: 00605250 600 FUNC GLOBAL DEFAULT 12 helper_vl4re8_v │ │ │ │ 21959: 00d8ad68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_UNREF_L2_CACHE_ENTRY_EVENT │ │ │ │ 21960: 002a5e70 160 FUNC GLOBAL DEFAULT 12 helper_gvec_shr8i │ │ │ │ 21961: 00dc7e84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_EXPIRED_DSTATE │ │ │ │ - 21962: 00970a00 396 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa_members │ │ │ │ + 21962: 00970a48 396 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa_members │ │ │ │ 21963: 00d8c244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DONE_EVENT │ │ │ │ 21964: 002b4338 124 FUNC GLOBAL DEFAULT 12 qemu_display_register │ │ │ │ - 21965: 0091a240 148 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo_members │ │ │ │ + 21965: 0091a288 148 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo_members │ │ │ │ 21966: 00dc7f30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FAILOVER_SET_STATE_DSTATE │ │ │ │ 21967: 00dc8186 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_STARTFULL_DSTATE │ │ │ │ 21968: 00d9b308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_LISTENER_REGION_DEL_SKIP_EVENT │ │ │ │ 21969: 00dc696e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_RECV_BYTE_DSTATE │ │ │ │ - 21970: 0071e44c 100 FUNC GLOBAL DEFAULT 12 address_space_stw_le_cached_slow │ │ │ │ + 21970: 0071e494 100 FUNC GLOBAL DEFAULT 12 address_space_stw_le_cached_slow │ │ │ │ 21971: 00dc7674 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSI_RAISE_DSTATE │ │ │ │ - 21972: 008ea6b0 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_ERROR_arg_members │ │ │ │ + 21972: 008ea6f8 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_ERROR_arg_members │ │ │ │ 21973: 002ab3f0 264 FUNC GLOBAL DEFAULT 12 qemu_plugin_add_dyn_cb_arr │ │ │ │ - 21974: 00934484 424 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo │ │ │ │ + 21974: 009344cc 424 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo │ │ │ │ 21975: 005d773c 160 FUNC GLOBAL DEFAULT 12 riscv_cpu_has_work │ │ │ │ 21976: 002a69a0 168 FUNC GLOBAL DEFAULT 12 helper_gvec_shr8v │ │ │ │ 21977: 00dc8c90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUN_POLL_HANDLERS_END_DSTATE │ │ │ │ - 21978: 007f5390 8 FUNC GLOBAL DEFAULT 12 bdrv_skip_filters │ │ │ │ - 21979: 006e7528 560 FUNC GLOBAL DEFAULT 12 virtio_init_region_cache │ │ │ │ + 21978: 007f53d8 8 FUNC GLOBAL DEFAULT 12 bdrv_skip_filters │ │ │ │ + 21979: 006e7570 560 FUNC GLOBAL DEFAULT 12 virtio_init_region_cache │ │ │ │ 21980: 00dc62e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_DRAIN_DSTATE │ │ │ │ 21981: 00dc66b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_DONE_DSTATE │ │ │ │ 21982: 00dc6f12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_CREATE_DSTATE │ │ │ │ - 21983: 00935a48 216 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_command_line_options_arg_members │ │ │ │ + 21983: 00935a90 216 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_command_line_options_arg_members │ │ │ │ 21984: 00dc72ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_IS_OFFLINE_DSTATE │ │ │ │ - 21985: 0095445c 328 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper │ │ │ │ + 21985: 009544a4 328 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper │ │ │ │ 21986: 00d9aa80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_HDR_EVENT │ │ │ │ - 21987: 0095582c 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_transaction_arg_members │ │ │ │ - 21988: 0094763c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_object_del_arg_members │ │ │ │ + 21987: 00955874 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_transaction_arg_members │ │ │ │ + 21988: 00947684 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_object_del_arg_members │ │ │ │ 21989: 00d9b9d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_FIXUP_EVENT │ │ │ │ 21990: 00d95574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZASL_EVENT │ │ │ │ - 21991: 0077db8c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i32 │ │ │ │ - 21992: 00987548 76 FUNC GLOBAL DEFAULT 12 json_writer_get_and_free │ │ │ │ + 21991: 0077dbd4 172 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i32 │ │ │ │ + 21992: 00987590 76 FUNC GLOBAL DEFAULT 12 json_writer_get_and_free │ │ │ │ 21993: 00dc8390 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_OPEN_TRAY_DSTATE │ │ │ │ - 21994: 0093364c 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_load │ │ │ │ - 21995: 00781b48 172 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i64 │ │ │ │ - 21996: 0096d830 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_DISCONNECTED_arg_members │ │ │ │ + 21994: 00933694 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_load │ │ │ │ + 21995: 00781b90 172 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i64 │ │ │ │ + 21996: 0096d878 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_DISCONNECTED_arg_members │ │ │ │ 21997: 00d98278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_WRITE_EVENT │ │ │ │ - 21998: 0079b1cc 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotrv_vec │ │ │ │ + 21998: 0079b214 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotrv_vec │ │ │ │ 21999: 00dc7cbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SPAPR_GROUP_ATTACH_DSTATE │ │ │ │ 22000: 00dc7604 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_COMMAND_PHASE_DSTATE │ │ │ │ 22001: 00d99ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_RESET_EVENT │ │ │ │ 22002: 004ec914 236 FUNC GLOBAL DEFAULT 12 vhost_toggle_device_iotlb │ │ │ │ - 22003: 00798df8 160 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i32 │ │ │ │ + 22003: 00798e40 160 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i32 │ │ │ │ 22004: 0054ec94 368 FUNC GLOBAL DEFAULT 12 migrate_send_rp_message_req_pages │ │ │ │ - 22005: 00958690 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_element_arg_members │ │ │ │ - 22006: 008eca58 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block │ │ │ │ + 22005: 009586d8 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_element_arg_members │ │ │ │ + 22006: 008ecaa0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block │ │ │ │ 22007: 00410128 624 FUNC GLOBAL DEFAULT 12 nvme_subsys_register_ctrl │ │ │ │ 22008: 00dc76dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_FRAME_BUSY_DSTATE │ │ │ │ 22009: 0057f0e4 1048 FUNC GLOBAL DEFAULT 12 rdma_start_outgoing_migration │ │ │ │ - 22010: 0098ba7c 8 FUNC GLOBAL DEFAULT 12 socket_init │ │ │ │ + 22010: 0098bac4 8 FUNC GLOBAL DEFAULT 12 socket_init │ │ │ │ 22011: 00dc6c52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_PENDING_IRQ_DSTATE │ │ │ │ 22012: 00dc7c96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_SPARSE_MMAP_HEADER_DSTATE │ │ │ │ 22013: 00d9216c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_REG_WRITE_EVENT │ │ │ │ - 22014: 0086c234 8 FUNC GLOBAL DEFAULT 12 throttle_group_unref │ │ │ │ - 22015: 00815ff4 8 FUNC GLOBAL DEFAULT 12 blk_enable_write_cache │ │ │ │ + 22014: 0086c27c 8 FUNC GLOBAL DEFAULT 12 throttle_group_unref │ │ │ │ + 22015: 0081603c 8 FUNC GLOBAL DEFAULT 12 blk_enable_write_cache │ │ │ │ 22016: 00617c30 628 FUNC GLOBAL DEFAULT 12 helper_vmsgt_vx_b │ │ │ │ 22017: 00d9fa1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_EVENT │ │ │ │ - 22018: 0094cc2c 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_wakeup │ │ │ │ - 22019: 00920404 1064 FUNC GLOBAL DEFAULT 12 qmp_marshal_memsave │ │ │ │ + 22018: 0094cc74 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_wakeup │ │ │ │ + 22019: 0092044c 1064 FUNC GLOBAL DEFAULT 12 qmp_marshal_memsave │ │ │ │ 22020: 00d91fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PERIPH_CLK_EVENT │ │ │ │ - 22021: 00983be8 148 FUNC GLOBAL DEFAULT 12 qnum_get_try_uint │ │ │ │ + 22021: 00983c30 148 FUNC GLOBAL DEFAULT 12 qnum_get_try_uint │ │ │ │ 22022: 00618384 592 FUNC GLOBAL DEFAULT 12 helper_vmsgt_vx_d │ │ │ │ 22023: 00da0390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_EVENT │ │ │ │ 22024: 00dc72ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_SETFEAT_DSTATE │ │ │ │ - 22025: 0077e3f0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i32 │ │ │ │ + 22025: 0077e438 104 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i32 │ │ │ │ 22026: 00dc61a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_CONTINUE_CPU_DSTATE │ │ │ │ 22027: 00cf4654 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsra_wv_b │ │ │ │ 22028: 00c8179c 12 OBJECT GLOBAL DEFAULT 21 NotifyVmexitOption_lookup │ │ │ │ 22029: 00617ea4 628 FUNC GLOBAL DEFAULT 12 helper_vmsgt_vx_h │ │ │ │ 22030: 00d940f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_IAME_EVENT │ │ │ │ 22031: 00dc83ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ - 22032: 00999a0c 172 FUNC GLOBAL DEFAULT 12 slow_bitmap_equal │ │ │ │ - 22033: 008d42ec 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific │ │ │ │ + 22032: 00999a54 172 FUNC GLOBAL DEFAULT 12 slow_bitmap_equal │ │ │ │ + 22033: 008d4334 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific │ │ │ │ 22034: 00dc62f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PWRITEV_PART_DSTATE │ │ │ │ 22035: 00d95334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SQID_EVENT │ │ │ │ 22036: 00cf45d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsra_wv_h │ │ │ │ 22037: 0028d43c 3472 FUNC GLOBAL DEFAULT 12 bfloat16_div │ │ │ │ 22038: 00dc6890 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_POST_LOAD_DSTATE │ │ │ │ - 22039: 008283d0 264 FUNC GLOBAL DEFAULT 12 bdrv_co_readv_vmstate │ │ │ │ - 22040: 00b85040 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SIGHAND │ │ │ │ + 22039: 00828418 264 FUNC GLOBAL DEFAULT 12 bdrv_co_readv_vmstate │ │ │ │ + 22040: 00b85090 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SIGHAND │ │ │ │ 22041: 00d950c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_UNSUPPORTED_EVENT │ │ │ │ - 22042: 00985c18 176 FUNC GLOBAL DEFAULT 12 qbool_is_equal │ │ │ │ - 22043: 00821580 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_size │ │ │ │ + 22042: 00985c60 176 FUNC GLOBAL DEFAULT 12 qbool_is_equal │ │ │ │ + 22043: 008215c8 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_size │ │ │ │ 22044: 00dc6e52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_GPR_READ_DSTATE │ │ │ │ - 22045: 007d9538 412 FUNC GLOBAL DEFAULT 12 drive_check_orphaned │ │ │ │ + 22045: 007d9580 412 FUNC GLOBAL DEFAULT 12 drive_check_orphaned │ │ │ │ 22046: 00dc81e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_OPS_WRITE_DSTATE │ │ │ │ - 22047: 008ff2b4 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper_members │ │ │ │ - 22048: 0086c498 176 FUNC GLOBAL DEFAULT 12 throttle_group_config │ │ │ │ + 22047: 008ff2fc 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper_members │ │ │ │ + 22048: 0086c4e0 176 FUNC GLOBAL DEFAULT 12 throttle_group_config │ │ │ │ 22049: 00c746a0 52 OBJECT GLOBAL DEFAULT 21 vfio_display_vmstate │ │ │ │ 22050: 00d9f334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_PUTCHAR_CSI_EVENT │ │ │ │ - 22051: 00953180 244 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfoList │ │ │ │ - 22052: 00740570 128 FUNC GLOBAL DEFAULT 12 cpu_stq_be_data_ra │ │ │ │ + 22051: 009531c8 244 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfoList │ │ │ │ + 22052: 007405b8 128 FUNC GLOBAL DEFAULT 12 cpu_stq_be_data_ra │ │ │ │ 22053: 00d9fb8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ - 22054: 0092ac24 372 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu │ │ │ │ + 22054: 0092ac6c 372 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu │ │ │ │ 22055: 00dc78b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_RESTART_DSTATE │ │ │ │ 22056: 00d8c7c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WALK_RETURN_EVENT │ │ │ │ 22057: 00dc68dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_BACK_ATTACH_DSTATE │ │ │ │ - 22058: 0097225c 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_client_migrate_info_arg_members │ │ │ │ + 22058: 009722a4 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_client_migrate_info_arg_members │ │ │ │ 22059: 00dc7506 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_REG_WRITE_DSTATE │ │ │ │ - 22060: 008e65c4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster │ │ │ │ + 22060: 008e660c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster │ │ │ │ 22061: 00618118 620 FUNC GLOBAL DEFAULT 12 helper_vmsgt_vx_w │ │ │ │ 22062: 0058ff00 228 FUNC GLOBAL DEFAULT 12 show_netdevs │ │ │ │ 22063: 00dc7280 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMRSTS_READONLY_DSTATE │ │ │ │ 22064: 00cf454c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsra_wv_w │ │ │ │ 22065: 00dc6bf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_AP_READ_DSTATE │ │ │ │ 22066: 00da20ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DO_MAPPING_EVENT │ │ │ │ 22067: 00d9f154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_DESKTOP_RESIZE_EVENT │ │ │ │ 22068: 00dc8c98 0 NOTYPE GLOBAL DEFAULT 25 __end__ │ │ │ │ 22069: 00dc6be4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LRC_READ_DSTATE │ │ │ │ 22070: 00329474 252 FUNC GLOBAL DEFAULT 12 ptimer_init │ │ │ │ 22071: 00508554 1000 FUNC GLOBAL DEFAULT 12 v9fs_iov_vmarshal │ │ │ │ 22072: 00513150 128 FUNC GLOBAL DEFAULT 12 restore_boot_order │ │ │ │ 22073: 00dc7ffa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_ISSUE_CALLBACK_DSTATE │ │ │ │ - 22074: 006e6ed4 320 FUNC GLOBAL DEFAULT 12 virtio_queue_update_used_idx │ │ │ │ + 22074: 006e6f1c 320 FUNC GLOBAL DEFAULT 12 virtio_queue_update_used_idx │ │ │ │ 22075: 002aa7a8 172 FUNC GLOBAL DEFAULT 12 helper_gvec_umin16 │ │ │ │ 22076: 00dc6224 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DSM_DONE_DSTATE │ │ │ │ - 22077: 008224fc 168 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap │ │ │ │ + 22077: 00822544 168 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap │ │ │ │ 22078: 00d977c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INVALID_SGE_EVENT │ │ │ │ 22079: 00dc7930 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_INVALID_OPCODE_DSTATE │ │ │ │ 22080: 00dc76b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_WRITE_START_DSTATE │ │ │ │ - 22081: 0084cdbc 1888 FUNC GLOBAL DEFAULT 12 qcow2_load_dirty_bitmaps │ │ │ │ - 22082: 009cea6c 328 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev │ │ │ │ + 22081: 0084ce04 1888 FUNC GLOBAL DEFAULT 12 qcow2_load_dirty_bitmaps │ │ │ │ + 22082: 009ceab4 328 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev │ │ │ │ 22083: 00d8a988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_READ_BUF_EVENT │ │ │ │ - 22084: 0071a9d0 88 FUNC GLOBAL DEFAULT 12 address_space_ldl_be │ │ │ │ + 22084: 0071aa18 88 FUNC GLOBAL DEFAULT 12 address_space_ldl_be │ │ │ │ 22085: 00d8a3e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_COMMAND_EVENT │ │ │ │ 22086: 00dc77b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_SET_INSERTED_DSTATE │ │ │ │ 22087: 004cf400 272 FUNC GLOBAL DEFAULT 12 vfio_device_set_fd │ │ │ │ - 22088: 0091e848 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_uuid │ │ │ │ - 22089: 0073a9c4 136 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx_all_cpus_synced │ │ │ │ - 22090: 0075aad4 208 FUNC GLOBAL DEFAULT 12 object_property_set_default_int │ │ │ │ + 22088: 0091e890 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_uuid │ │ │ │ + 22089: 0073aa0c 136 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx_all_cpus_synced │ │ │ │ + 22090: 0075ab1c 208 FUNC GLOBAL DEFAULT 12 object_property_set_default_int │ │ │ │ 22091: 00dc75c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DMA_DSTATE │ │ │ │ 22092: 00dc7d44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_ROM_READ_DSTATE │ │ │ │ 22093: 00dc7d2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_HAS_DEP_DEVICES_DSTATE │ │ │ │ - 22094: 00856df8 2388 FUNC GLOBAL DEFAULT 12 qcow2_subcluster_zeroize │ │ │ │ - 22095: 009cf794 12 FUNC GLOBAL DEFAULT 12 json_lexer_destroy │ │ │ │ + 22094: 00856e40 2388 FUNC GLOBAL DEFAULT 12 qcow2_subcluster_zeroize │ │ │ │ + 22095: 009cf7dc 12 FUNC GLOBAL DEFAULT 12 json_lexer_destroy │ │ │ │ 22096: 0058fd04 80 FUNC GLOBAL DEFAULT 12 qemu_create_nic_device │ │ │ │ 22097: 00d95304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_QFLAGS_EVENT │ │ │ │ 22098: 00493ba0 300 FUNC GLOBAL DEFAULT 12 usb_desc_iface │ │ │ │ 22099: 004fa2b0 20 FUNC GLOBAL DEFAULT 12 get_watchdog_action │ │ │ │ 22100: 00d9d5d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_BLOCK_NOTIFICATION_HANDLE_EVENT │ │ │ │ 22101: 00dc7a6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PCGREG_WRITE_DSTATE │ │ │ │ 22102: 00d94b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_RESET_EVENT │ │ │ │ 22103: 00da39f4 4 OBJECT GLOBAL DEFAULT 25 xen_evtchn_ops │ │ │ │ 22104: 00d903f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_WRITEB_EVENT │ │ │ │ 22105: 0056f3fc 48 FUNC GLOBAL DEFAULT 12 vmstate_unregister_ram │ │ │ │ 22106: 00532f0c 276 FUNC GLOBAL DEFAULT 12 cryptodev_backend_crypto_operation │ │ │ │ 22107: 00d953e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_IS_OFFLINE_EVENT │ │ │ │ - 22108: 0073ae2c 72 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx_all_cpus_synced │ │ │ │ + 22108: 0073ae74 72 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx_all_cpus_synced │ │ │ │ 22109: 00dc7f2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_FIND_FD_DSTATE │ │ │ │ 22110: 002d1c4c 8 FUNC GLOBAL DEFAULT 12 vnc_zlib_zfree │ │ │ │ - 22111: 008cd524 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow │ │ │ │ + 22111: 008cd56c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow │ │ │ │ 22112: 00dc75ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_SET_PHASE_DSTATE │ │ │ │ 22113: 0061a854 96 FUNC GLOBAL DEFAULT 12 helper_vrem_vx_b │ │ │ │ 22114: 00dc779c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_GET_DAT_LINES_DSTATE │ │ │ │ 22115: 00da0bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 22116: 0027e96c 132 FUNC GLOBAL DEFAULT 12 float16_is_quiet_nan │ │ │ │ 22117: 00d90528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_READ_EVENT │ │ │ │ 22118: 0061a974 96 FUNC GLOBAL DEFAULT 12 helper_vrem_vx_d │ │ │ │ 22119: 00625e58 460 FUNC GLOBAL DEFAULT 12 helper_vfnmacc_vf_d │ │ │ │ 22120: 00421be0 108 FUNC GLOBAL DEFAULT 12 pci_bridge_update_mappings │ │ │ │ - 22121: 00780e88 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i32 │ │ │ │ + 22121: 00780ed0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i32 │ │ │ │ 22122: 0061a8b4 96 FUNC GLOBAL DEFAULT 12 helper_vrem_vx_h │ │ │ │ 22123: 00dc7c4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_STARVED_DSTATE │ │ │ │ 22124: 00d9ebd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_KBD_PRESS_EVENT │ │ │ │ 22125: 00625b18 432 FUNC GLOBAL DEFAULT 12 helper_vfnmacc_vf_h │ │ │ │ - 22126: 007ec7ec 1456 FUNC GLOBAL DEFAULT 12 bdrv_unref │ │ │ │ - 22127: 007e0bc0 496 FUNC GLOBAL DEFAULT 12 qmp_job_pause │ │ │ │ + 22126: 007ec834 1456 FUNC GLOBAL DEFAULT 12 bdrv_unref │ │ │ │ + 22127: 007e0c08 496 FUNC GLOBAL DEFAULT 12 qmp_job_pause │ │ │ │ 22128: 00d9bf90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DEVICE_RESET_EXIT_EVENT │ │ │ │ 22129: 00dc731a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ADDR_READ_DSTATE │ │ │ │ - 22130: 007be610 168 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytes │ │ │ │ + 22130: 007be658 168 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytes │ │ │ │ 22131: 00dc7774 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_RESET_DSTATE │ │ │ │ 22132: 00dc6f9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_S_RESET_DSTATE │ │ │ │ 22133: 00dc64a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_CANCEL_CMD_NOT_SUPT_DSTATE │ │ │ │ 22134: 00545d28 640 FUNC GLOBAL DEFAULT 12 cpu_throttle_dirty_sync_timer_tick │ │ │ │ - 22135: 0099204c 212 FUNC GLOBAL DEFAULT 12 qemu_set_tty_echo │ │ │ │ - 22136: 0074183c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchb │ │ │ │ - 22137: 007a403c 596 FUNC GLOBAL DEFAULT 12 qemu_file_get_fd │ │ │ │ + 22135: 00992094 212 FUNC GLOBAL DEFAULT 12 qemu_set_tty_echo │ │ │ │ + 22136: 00741884 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchb │ │ │ │ + 22137: 007a4084 596 FUNC GLOBAL DEFAULT 12 qemu_file_get_fd │ │ │ │ 22138: 0051368c 88 FUNC GLOBAL DEFAULT 12 get_boot_device │ │ │ │ 22139: 0061dbb4 96 FUNC GLOBAL DEFAULT 12 helper_vssub_vv_b │ │ │ │ 22140: 0061dcd4 96 FUNC GLOBAL DEFAULT 12 helper_vssub_vv_d │ │ │ │ 22141: 00dc6126 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_ui_c │ │ │ │ 22142: 0037a7f0 88 FUNC GLOBAL DEFAULT 12 i2c_bus_master │ │ │ │ - 22143: 009845e4 8 FUNC GLOBAL DEFAULT 12 qdict_entry_key │ │ │ │ + 22143: 0098462c 8 FUNC GLOBAL DEFAULT 12 qdict_entry_key │ │ │ │ 22144: 0061a914 96 FUNC GLOBAL DEFAULT 12 helper_vrem_vx_w │ │ │ │ 22145: 00dc6a74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HID_KBD_QUEUE_EMPTY_DSTATE │ │ │ │ - 22146: 007f7c24 32 FUNC GLOBAL DEFAULT 12 job_unlock │ │ │ │ + 22146: 007f7c6c 32 FUNC GLOBAL DEFAULT 12 job_unlock │ │ │ │ 22147: 00d906d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_SOURCE_CONFIG_EVENT │ │ │ │ 22148: 00cb99b0 20 OBJECT GLOBAL DEFAULT 24 passthrough_acl_xattr │ │ │ │ 22149: 00625cc8 400 FUNC GLOBAL DEFAULT 12 helper_vfnmacc_vf_w │ │ │ │ 22150: 0061dc14 96 FUNC GLOBAL DEFAULT 12 helper_vssub_vv_h │ │ │ │ 22151: 00dc7a4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_ADDR_DSTATE │ │ │ │ 22152: 00dc6c62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_UPDATE_IRQ_DSTATE │ │ │ │ 22153: 00c809a4 12 OBJECT GLOBAL DEFAULT 21 QuorumReadPattern_lookup │ │ │ │ 22154: 00da0838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_HOTPLUGGABLE_CPUS_EVENT │ │ │ │ - 22155: 007436e0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_le │ │ │ │ + 22155: 00743728 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_le │ │ │ │ 22156: 0058ef98 8 FUNC GLOBAL DEFAULT 12 qemu_set_vnet_le │ │ │ │ 22157: 00299880 360 FUNC GLOBAL DEFAULT 12 int32_to_float16_scalbn │ │ │ │ 22158: 00dc7032 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_RINGFULL_DSTATE │ │ │ │ 22159: 00dc6788 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_CAN_RECEIVE_DSTATE │ │ │ │ - 22160: 006e79a4 324 FUNC GLOBAL DEFAULT 12 virtio_set_features │ │ │ │ + 22160: 006e79ec 324 FUNC GLOBAL DEFAULT 12 virtio_set_features │ │ │ │ 22161: 00dc6c8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_SET_IRQ_DSTATE │ │ │ │ 22162: 00dc81ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_IN_DSTATE │ │ │ │ - 22163: 007820dc 288 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i64 │ │ │ │ + 22163: 00782124 288 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i64 │ │ │ │ 22164: 00dc7edc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPIO_WRITE_DSTATE │ │ │ │ 22165: 002ec8ec 44 FUNC GLOBAL DEFAULT 12 cred_init │ │ │ │ 22166: 00d93438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_PACKET_FILTERED_OUT_EVENT │ │ │ │ 22167: 00dc7acc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_START_DSTATE │ │ │ │ 22168: 0061dc74 96 FUNC GLOBAL DEFAULT 12 helper_vssub_vv_w │ │ │ │ 22169: 002aa854 176 FUNC GLOBAL DEFAULT 12 helper_gvec_umin32 │ │ │ │ 22170: 00d959f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CREATE_SQ_EVENT │ │ │ │ 22171: 00dc7824 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_INVALID_TN_CMP_DSTATE │ │ │ │ 22172: 00dc819e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_OLD_PACKET_CHECK_FOUND_DSTATE │ │ │ │ - 22173: 00793228 324 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i64 │ │ │ │ - 22174: 0080ae74 224 FUNC GLOBAL DEFAULT 12 pr_manager_lookup │ │ │ │ + 22173: 00793270 324 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i64 │ │ │ │ + 22174: 0080aebc 224 FUNC GLOBAL DEFAULT 12 pr_manager_lookup │ │ │ │ 22175: 005ea4a8 24 FUNC GLOBAL DEFAULT 12 helper_fcvt_wu_d │ │ │ │ 22176: 00d9de50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_REQUEST_EVENT │ │ │ │ 22177: 00dc7516 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_INTERRUPT_DSTATE │ │ │ │ 22178: 002ecd9c 692 FUNC GLOBAL DEFAULT 12 v9fs_reclaim_fd │ │ │ │ - 22179: 0081b9ec 172 FUNC GLOBAL DEFAULT 12 block_copy_async │ │ │ │ + 22179: 0081ba34 172 FUNC GLOBAL DEFAULT 12 block_copy_async │ │ │ │ 22180: 00dc62de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_SLEEP_DSTATE │ │ │ │ 22181: 00cb184c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr16v │ │ │ │ - 22182: 008fcb78 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_write_arg_members │ │ │ │ + 22182: 008fcbc0 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_write_arg_members │ │ │ │ 22183: 00dc6b08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_XIVE_CPU_CONNECT_DSTATE │ │ │ │ - 22184: 008a6b48 8 FUNC GLOBAL DEFAULT 12 luring_has_fua │ │ │ │ + 22184: 008a6b90 8 FUNC GLOBAL DEFAULT 12 luring_has_fua │ │ │ │ 22185: 00dc65d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_EVENT_DSTATE │ │ │ │ 22186: 00ce2408 132 OBJECT GLOBAL DEFAULT 24 helper_info_vzext_vf8_d │ │ │ │ 22187: 005eb164 68 FUNC GLOBAL DEFAULT 12 helper_fcvt_wu_h │ │ │ │ - 22188: 00781e54 132 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i64 │ │ │ │ + 22188: 00781e9c 132 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i64 │ │ │ │ 22189: 00d8ea78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_CHECK_EVENT │ │ │ │ - 22190: 009b0244 528 FUNC GLOBAL DEFAULT 12 aio_co_schedule │ │ │ │ - 22191: 00744fb4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_be │ │ │ │ - 22192: 007ea030 276 FUNC GLOBAL DEFAULT 12 bdrv_co_invalidate_cache │ │ │ │ - 22193: 009176dc 244 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptionsList │ │ │ │ - 22194: 0099f5b0 104 FUNC GLOBAL DEFAULT 12 qemu_opt_find │ │ │ │ - 22195: 008dad0c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_resume_arg_members │ │ │ │ + 22190: 009b028c 528 FUNC GLOBAL DEFAULT 12 aio_co_schedule │ │ │ │ + 22191: 00744ffc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_be │ │ │ │ + 22192: 007ea078 276 FUNC GLOBAL DEFAULT 12 bdrv_co_invalidate_cache │ │ │ │ + 22193: 00917724 244 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptionsList │ │ │ │ + 22194: 0099f5f8 104 FUNC GLOBAL DEFAULT 12 qemu_opt_find │ │ │ │ + 22195: 008dad54 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_resume_arg_members │ │ │ │ 22196: 00dc65c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_ADDR_HI_DSTATE │ │ │ │ 22197: 00dc626c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_ALLOC_L2_CACHE_ENTRY_DSTATE │ │ │ │ 22198: 00dc6710 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_ERROR_DSTATE │ │ │ │ 22199: 00dc7c46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_REALIZE_DSTATE │ │ │ │ 22200: 00d9d700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_REGISTER_AND_GET_KEYS_EVENT │ │ │ │ 22201: 00da0818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_NUMA_NODE_EVENT │ │ │ │ 22202: 005b7078 436 FUNC GLOBAL DEFAULT 12 pmpaddr_csr_read │ │ │ │ 22203: 00d919cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_SUCCESS_EVENT │ │ │ │ 22204: 0048f62c 872 FUNC GLOBAL DEFAULT 12 usb_claim_port │ │ │ │ - 22205: 00809228 360 FUNC GLOBAL DEFAULT 12 nbd_drop │ │ │ │ - 22206: 007611e0 344 FUNC GLOBAL DEFAULT 12 gdb_memtox │ │ │ │ - 22207: 0074339c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_le │ │ │ │ - 22208: 0073a7c4 416 FUNC GLOBAL DEFAULT 12 tlb_init │ │ │ │ + 22205: 00809270 360 FUNC GLOBAL DEFAULT 12 nbd_drop │ │ │ │ + 22206: 00761228 344 FUNC GLOBAL DEFAULT 12 gdb_memtox │ │ │ │ + 22207: 007433e4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_le │ │ │ │ + 22208: 0073a80c 416 FUNC GLOBAL DEFAULT 12 tlb_init │ │ │ │ 22209: 0029d3b0 260 FUNC GLOBAL DEFAULT 12 uint64_to_float128 │ │ │ │ - 22210: 0075de60 488 FUNC GLOBAL DEFAULT 12 user_creatable_add_qapi │ │ │ │ + 22210: 0075dea8 488 FUNC GLOBAL DEFAULT 12 user_creatable_add_qapi │ │ │ │ 22211: 005e9d80 56 FUNC GLOBAL DEFAULT 12 helper_fcvt_wu_s │ │ │ │ - 22212: 0090fc9c 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray_members │ │ │ │ - 22213: 009409ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestProperties │ │ │ │ + 22212: 0090fce4 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray_members │ │ │ │ + 22213: 009409f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestProperties │ │ │ │ 22214: 00da0fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CLOSEFD_EVENT │ │ │ │ 22215: 00d90698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_QUEUE_CONFIG_EVENT │ │ │ │ 22216: 00d9b688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_MSIX_READ_EVENT │ │ │ │ 22217: 00cb5b54 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchb │ │ │ │ 22218: 00dc7ca2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_MMAP_FAULT_DSTATE │ │ │ │ 22219: 00d8f368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPC_I2C_WRITE_EVENT │ │ │ │ 22220: 005ae7fc 292 FUNC GLOBAL DEFAULT 12 qmp_replay_break │ │ │ │ 22221: 00ce0ddc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvt_xu_f_v_h │ │ │ │ 22222: 00dc72b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_SQ_DSTATE │ │ │ │ - 22223: 00935160 372 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo │ │ │ │ + 22223: 009351a8 372 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo │ │ │ │ 22224: 00d8b118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_DRAIN_EVENT │ │ │ │ 22225: 00d9d600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_TOP_EVENT │ │ │ │ 22226: 00d84570 128 OBJECT GLOBAL DEFAULT 24 qcrypto_hmac_alg_map │ │ │ │ 22227: 00d91208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_ACCEPT_EVENT │ │ │ │ 22228: 00d944f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NFSR_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ - 22229: 008212e8 664 FUNC GLOBAL DEFAULT 12 bdrv_create_dirty_bitmap │ │ │ │ - 22230: 0075b5bc 96 FUNC GLOBAL DEFAULT 12 object_initialize_child_internal │ │ │ │ + 22229: 00821330 664 FUNC GLOBAL DEFAULT 12 bdrv_create_dirty_bitmap │ │ │ │ + 22230: 0075b604 96 FUNC GLOBAL DEFAULT 12 object_initialize_child_internal │ │ │ │ 22231: 00d9e110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_INCOMING_CONTINUED_EVENT │ │ │ │ 22232: 00d9c050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_HANDLE_OUTPUT_EVENT │ │ │ │ 22233: 00dc868a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_DEL_DSTATE │ │ │ │ 22234: 00d01d58 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaesef_vs │ │ │ │ 22235: 00d9ba98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_ENABLE_KVM_EVENT │ │ │ │ - 22236: 0079a7d8 116 FUNC GLOBAL DEFAULT 12 tcg_gen_st_vec │ │ │ │ + 22236: 0079a820 116 FUNC GLOBAL DEFAULT 12 tcg_gen_st_vec │ │ │ │ 22237: 00cb9bc0 20 OBJECT GLOBAL DEFAULT 24 mapped_user_xattr │ │ │ │ 22238: 00dc855a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_SAVE_DSTATE │ │ │ │ 22239: 004d72bc 112 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_config_len │ │ │ │ 22240: 00d01b48 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaesef_vv │ │ │ │ 22241: 00dc77d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_TX_APPEND_DSTATE │ │ │ │ 22242: 00da1924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_INPUT_SEND_EVENT_EVENT │ │ │ │ - 22243: 006f646c 8 FUNC GLOBAL DEFAULT 12 vhost_svq_available_slots │ │ │ │ + 22243: 006f64b4 8 FUNC GLOBAL DEFAULT 12 vhost_svq_available_slots │ │ │ │ 22244: 00d00078 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccsu_vx_b │ │ │ │ 22245: 00da0c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_RECOVER_EVENT │ │ │ │ 22246: 00ce0d58 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvt_xu_f_v_w │ │ │ │ - 22247: 00715aa8 36 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_test_and_clear_dirty │ │ │ │ - 22248: 009436f4 260 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties_members │ │ │ │ + 22247: 00715af0 36 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_test_and_clear_dirty │ │ │ │ + 22248: 0094373c 260 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties_members │ │ │ │ 22249: 0054fac0 712 FUNC GLOBAL DEFAULT 12 qmp_query_migrate │ │ │ │ 22250: 00dc7ba2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_BAD_OFFSET_DSTATE │ │ │ │ - 22251: 007782e0 76 FUNC GLOBAL DEFAULT 12 tcg_constant_ptr_int │ │ │ │ + 22251: 00778328 76 FUNC GLOBAL DEFAULT 12 tcg_constant_ptr_int │ │ │ │ 22252: 00dc6b7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INVALL_DSTATE │ │ │ │ 22253: 00dc6ae6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_READ_DSTATE │ │ │ │ 22254: 00dc6abe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_MSI_SET_IRQ_DSTATE │ │ │ │ 22255: 0029bb78 272 FUNC GLOBAL DEFAULT 12 uint64_to_float16 │ │ │ │ 22256: 00cffff4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccsu_vx_h │ │ │ │ - 22257: 009c5d10 720 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_map_bar │ │ │ │ + 22257: 009c5d58 720 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_map_bar │ │ │ │ 22258: 0058f668 108 FUNC GLOBAL DEFAULT 12 qemu_find_netdev │ │ │ │ - 22259: 00b9a2cc 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_TAG │ │ │ │ + 22259: 00b9a324 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_TAG │ │ │ │ 22260: 00421298 24 FUNC GLOBAL DEFAULT 12 pci_set_enabled │ │ │ │ - 22261: 009851fc 484 FUNC GLOBAL DEFAULT 12 qdict_is_equal │ │ │ │ + 22261: 00985244 484 FUNC GLOBAL DEFAULT 12 qdict_is_equal │ │ │ │ 22262: 00da1a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_EXPIRE_PASSWORD_EVENT │ │ │ │ - 22263: 00969654 92 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptions │ │ │ │ - 22264: 00733974 64 FUNC GLOBAL DEFAULT 12 tb_htable_init │ │ │ │ + 22263: 0096969c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptions │ │ │ │ + 22264: 007339bc 64 FUNC GLOBAL DEFAULT 12 tb_htable_init │ │ │ │ 22265: 00623e28 424 FUNC GLOBAL DEFAULT 12 helper_vfdiv_vf_d │ │ │ │ 22266: 00d94538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NO_TS_SUPPORT_EVENT │ │ │ │ 22267: 00dc62cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_COPY_RANGE_FAIL_DSTATE │ │ │ │ 22268: 00d96994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_16_EVENT │ │ │ │ 22269: 00da0294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_ADD_DYNAMIC_CAPACITY_EVENT │ │ │ │ 22270: 00d96fa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_TRANSFER_DATA_EVENT │ │ │ │ 22271: 00d988a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_STATUS_READ_EVENT │ │ │ │ 22272: 00d9ff88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_EXPORT_DEL_EVENT │ │ │ │ - 22273: 00b84f68 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT │ │ │ │ - 22274: 007400e8 104 FUNC GLOBAL DEFAULT 12 cpu_ldsb_data_ra │ │ │ │ + 22273: 00b84fb8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT │ │ │ │ + 22274: 00740130 104 FUNC GLOBAL DEFAULT 12 cpu_ldsb_data_ra │ │ │ │ 22275: 00623b04 424 FUNC GLOBAL DEFAULT 12 helper_vfdiv_vf_h │ │ │ │ - 22276: 00781460 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i64 │ │ │ │ + 22276: 007814a8 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i64 │ │ │ │ 22277: 00cfff70 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccsu_vx_w │ │ │ │ 22278: 00dc6b82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPC_DSTATE │ │ │ │ - 22279: 007e586c 56 FUNC GLOBAL DEFAULT 12 bdrv_is_whitelisted │ │ │ │ + 22279: 007e58b4 56 FUNC GLOBAL DEFAULT 12 bdrv_is_whitelisted │ │ │ │ 22280: 00d9f4a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_EVENT │ │ │ │ 22281: 00dc7efc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_CALCULATE_DSTATE │ │ │ │ 22282: 00581adc 128 FUNC GLOBAL DEFAULT 12 hmp_info_sync_profile │ │ │ │ - 22283: 00747a94 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_be_mmu │ │ │ │ + 22283: 00747adc 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_be_mmu │ │ │ │ 22284: 0041f07c 148 FUNC GLOBAL DEFAULT 12 pci_address_space_io │ │ │ │ - 22285: 0094f08c 28 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress_members │ │ │ │ - 22286: 00993e24 92 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_destroy │ │ │ │ + 22285: 0094f0d4 28 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress_members │ │ │ │ + 22286: 00993e6c 92 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_destroy │ │ │ │ 22287: 00dc7928 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_SQID_DSTATE │ │ │ │ 22288: 00ce3488 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsif_m │ │ │ │ - 22289: 0097190c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayReloadOptions_base_members │ │ │ │ + 22289: 00971954 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayReloadOptions_base_members │ │ │ │ 22290: 00ce9aa0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredosum_vs_d │ │ │ │ 22291: 00da225c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MEMALIGN_EVENT │ │ │ │ 22292: 00623cac 380 FUNC GLOBAL DEFAULT 12 helper_vfdiv_vf_w │ │ │ │ - 22293: 009b51fc 104 FUNC GLOBAL DEFAULT 12 timer_init_full │ │ │ │ + 22293: 009b5244 104 FUNC GLOBAL DEFAULT 12 timer_init_full │ │ │ │ 22294: 00d8b860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_NULL_NEW_EVENT │ │ │ │ 22295: 0055e2b4 40 FUNC GLOBAL DEFAULT 12 migrate_max_postcopy_bandwidth │ │ │ │ - 22296: 008d0428 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfoList │ │ │ │ + 22296: 008d0470 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfoList │ │ │ │ 22297: 00dc6ade 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_INSTANCE_INIT_DSTATE │ │ │ │ - 22298: 008fc200 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdioWrapper │ │ │ │ + 22298: 008fc248 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdioWrapper │ │ │ │ 22299: 00d9f134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_ENABLE_EVENT │ │ │ │ 22300: 00d98d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_UNKNOWN_MSG_TYPE_EVENT │ │ │ │ 22301: 00d93568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_READ_BD_EVENT │ │ │ │ - 22302: 0091b5e4 332 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper │ │ │ │ + 22302: 0091b62c 332 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper │ │ │ │ 22303: 00ce9ba8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredosum_vs_h │ │ │ │ 22304: 0061c354 96 FUNC GLOBAL DEFAULT 12 helper_vwmaccus_vx_b │ │ │ │ 22305: 00501288 352 FUNC GLOBAL DEFAULT 12 AUD_set_volume_in │ │ │ │ 22306: 00dc6f94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_NEW_MAC_DSTATE │ │ │ │ 22307: 00516f7c 84 FUNC GLOBAL DEFAULT 12 qemu_add_default_firmwarepath │ │ │ │ 22308: 005810a4 256 FUNC GLOBAL DEFAULT 12 hmp_split_at_comma │ │ │ │ 22309: 00d958a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_NUMQ_EVENT │ │ │ │ 22310: 00dc65e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_SET_PARAMS_DSTATE │ │ │ │ 22311: 006390d4 268 FUNC GLOBAL DEFAULT 12 helper_vredsum_vs_b │ │ │ │ 22312: 00dc796a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MMIO_READ_DSTATE │ │ │ │ 22313: 00639400 308 FUNC GLOBAL DEFAULT 12 helper_vredsum_vs_d │ │ │ │ 22314: 0061c3b4 96 FUNC GLOBAL DEFAULT 12 helper_vwmaccus_vx_h │ │ │ │ 22315: 00dc84f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_NUMA_DSTATE │ │ │ │ - 22316: 009c85b4 288 FUNC GLOBAL DEFAULT 12 yank_unregister_instance │ │ │ │ + 22316: 009c85fc 288 FUNC GLOBAL DEFAULT 12 yank_unregister_instance │ │ │ │ 22317: 00d8eb08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_WRITE_EVENT │ │ │ │ 22318: 006391e0 280 FUNC GLOBAL DEFAULT 12 helper_vredsum_vs_h │ │ │ │ 22319: 00ce39b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsha2cl64_vv │ │ │ │ 22320: 003e2548 8 FUNC GLOBAL DEFAULT 12 desc_ring_get_tail │ │ │ │ 22321: 00d8dff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_CHR_EVENT_EVENT │ │ │ │ - 22322: 0077dc38 180 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i32 │ │ │ │ + 22322: 0077dc80 180 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i32 │ │ │ │ 22323: 00dc6d7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_RESET_DSTATE │ │ │ │ 22324: 00442bd4 88 FUNC GLOBAL DEFAULT 12 esp_request_cancelled │ │ │ │ 22325: 002aa904 200 FUNC GLOBAL DEFAULT 12 helper_gvec_umin64 │ │ │ │ 22326: 00ce9b24 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredosum_vs_w │ │ │ │ 22327: 002f8a34 208 FUNC GLOBAL DEFAULT 12 v9fs_co_rename │ │ │ │ - 22328: 00b2b01c 52 OBJECT GLOBAL DEFAULT 14 vmstate_cpu_hotplug │ │ │ │ + 22328: 00b2b06c 52 OBJECT GLOBAL DEFAULT 14 vmstate_cpu_hotplug │ │ │ │ 22329: 00dc84be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_JOBS_DSTATE │ │ │ │ 22330: 00dc7696 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_ENTER_DSTATE │ │ │ │ 22331: 00d90c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_BPR_WRITE_EVENT │ │ │ │ - 22332: 0091b318 332 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper │ │ │ │ + 22332: 0091b360 332 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper │ │ │ │ 22333: 0061c414 96 FUNC GLOBAL DEFAULT 12 helper_vwmaccus_vx_w │ │ │ │ 22334: 00dc6276 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_READ_DSTATE │ │ │ │ 22335: 00dc813a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_ITERATE_DSTATE │ │ │ │ 22336: 00dc65dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_RELEASE_DSTATE │ │ │ │ - 22337: 008af780 548 FUNC GLOBAL DEFAULT 12 blk_pdiscard │ │ │ │ - 22338: 007361b8 200 FUNC GLOBAL DEFAULT 12 translator_fake_ld │ │ │ │ - 22339: 0074f1ec 84 FUNC GLOBAL DEFAULT 12 qdev_prop_set_int32 │ │ │ │ + 22337: 008af7c8 548 FUNC GLOBAL DEFAULT 12 blk_pdiscard │ │ │ │ + 22338: 00736200 200 FUNC GLOBAL DEFAULT 12 translator_fake_ld │ │ │ │ + 22339: 0074f234 84 FUNC GLOBAL DEFAULT 12 qdev_prop_set_int32 │ │ │ │ 22340: 004d7800 136 FUNC GLOBAL DEFAULT 12 virtio_bus_release_ioeventfd │ │ │ │ 22341: 006392f8 264 FUNC GLOBAL DEFAULT 12 helper_vredsum_vs_w │ │ │ │ - 22342: 009cf3b4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_sync_config_arg_members │ │ │ │ + 22342: 009cf3fc 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_sync_config_arg_members │ │ │ │ 22343: 00d8eef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZ_LED_READ_EVENT │ │ │ │ - 22344: 00960a10 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClientList │ │ │ │ + 22344: 00960a58 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClientList │ │ │ │ 22345: 00da201c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_QUERY_FEATURES_NOSYS_EVENT │ │ │ │ - 22346: 009b23d4 108 FUNC GLOBAL DEFAULT 12 qemu_co_queue_restart_all │ │ │ │ + 22346: 009b241c 108 FUNC GLOBAL DEFAULT 12 qemu_co_queue_restart_all │ │ │ │ 22347: 00d98bb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_DISABLED_EVENT │ │ │ │ 22348: 0029c368 316 FUNC GLOBAL DEFAULT 12 uint64_to_float32 │ │ │ │ - 22349: 009b9fa4 408 FUNC GLOBAL DEFAULT 12 buffer_free │ │ │ │ + 22349: 009b9fec 408 FUNC GLOBAL DEFAULT 12 buffer_free │ │ │ │ 22350: 00d99840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_REALIZE_EVENT │ │ │ │ 22351: 0061fb74 420 FUNC GLOBAL DEFAULT 12 helper_vfadd_vv_d │ │ │ │ 22352: 00d9ddf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_STATE_RESUME_PREPARE_EVENT │ │ │ │ 22353: 00305120 4 FUNC GLOBAL DEFAULT 12 acpi_cpu_ospm_status │ │ │ │ - 22354: 006b5c10 108 FUNC GLOBAL DEFAULT 12 virtio_serial_open │ │ │ │ + 22354: 006b5c58 108 FUNC GLOBAL DEFAULT 12 virtio_serial_open │ │ │ │ 22355: 0061f834 436 FUNC GLOBAL DEFAULT 12 helper_vfadd_vv_h │ │ │ │ 22356: 00dc6b30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SYSREG_WRITE_DSTATE │ │ │ │ 22357: 0052326c 24 FUNC GLOBAL DEFAULT 12 qemu_register_shutdown_notifier │ │ │ │ 22358: 00dc72ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_BOUNDARY_DSTATE │ │ │ │ - 22359: 0098b5dc 8 FUNC GLOBAL DEFAULT 12 qemu_has_direct_io │ │ │ │ + 22359: 0098b624 8 FUNC GLOBAL DEFAULT 12 qemu_has_direct_io │ │ │ │ 22360: 005bb604 288 FUNC GLOBAL DEFAULT 12 riscv_find_firmware │ │ │ │ 22361: 00d9f5b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_EXEC_EVENT │ │ │ │ 22362: 00d90898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_READ_FAULT_EVENT │ │ │ │ 22363: 00d9ecb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_FE_OPEN_EVENT │ │ │ │ 22364: 00dc6690 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_STATE_DSTATE │ │ │ │ 22365: 00dc79b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_START_DSTATE │ │ │ │ - 22366: 007a8ba4 392 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new_fd │ │ │ │ - 22367: 007b9c38 104 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_ivgen │ │ │ │ + 22366: 007a8bec 392 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new_fd │ │ │ │ + 22367: 007b9c80 104 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_ivgen │ │ │ │ 22368: 002ad804 124 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_trans_cb │ │ │ │ - 22369: 00748bb8 8 FUNC GLOBAL DEFAULT 12 kvm_arm_supports_user_irq │ │ │ │ + 22369: 00748c00 8 FUNC GLOBAL DEFAULT 12 kvm_arm_supports_user_irq │ │ │ │ 22370: 003007a8 596 FUNC GLOBAL DEFAULT 12 build_srat_memory │ │ │ │ - 22371: 008c4a10 92 FUNC GLOBAL DEFAULT 12 qapi_free_int8List │ │ │ │ + 22371: 008c4a58 92 FUNC GLOBAL DEFAULT 12 qapi_free_int8List │ │ │ │ 22372: 0061f9e8 396 FUNC GLOBAL DEFAULT 12 helper_vfadd_vv_w │ │ │ │ 22373: 00572884 208 FUNC GLOBAL DEFAULT 12 qmp_query_xen_replication_status │ │ │ │ 22374: 00dc791e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_SQ_INVALID_SQID_DSTATE │ │ │ │ 22375: 00da02b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_CORRECTABLE_ERROR_EVENT │ │ │ │ 22376: 00d9f2c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_PIXMAN_EVENT │ │ │ │ 22377: 00dc8596 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SAVE_DEVICES_STATE_DSTATE │ │ │ │ - 22378: 009c9410 308 FUNC GLOBAL DEFAULT 12 aesdec_IMC_gen │ │ │ │ - 22379: 009a0b1c 180 FUNC GLOBAL DEFAULT 12 qemu_opts_from_qdict │ │ │ │ + 22378: 009c9458 308 FUNC GLOBAL DEFAULT 12 aesdec_IMC_gen │ │ │ │ + 22379: 009a0b64 180 FUNC GLOBAL DEFAULT 12 qemu_opts_from_qdict │ │ │ │ 22380: 00dc6d0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_INSTANCE_INIT_DSTATE │ │ │ │ - 22381: 009640a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPort │ │ │ │ - 22382: 00742ca0 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_le_mmu │ │ │ │ - 22383: 0078c588 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i32_chk │ │ │ │ + 22381: 009640e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPort │ │ │ │ + 22382: 00742ce8 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_le_mmu │ │ │ │ + 22383: 0078c5d0 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i32_chk │ │ │ │ 22384: 00dc7ae0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_CONFIGURE_DSTATE │ │ │ │ 22385: 00d982b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_BURST_LENGTH_EVENT │ │ │ │ 22386: 00d9c8dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_GPIO_UPDATE_EVENTS_EVENT │ │ │ │ 22387: 0054abac 2240 FUNC GLOBAL DEFAULT 12 hmp_info_migrate │ │ │ │ 22388: 00588468 220 FUNC GLOBAL DEFAULT 12 eth_calc_ip6_pseudo_hdr_csum │ │ │ │ - 22389: 00825f58 92 FUNC GLOBAL DEFAULT 12 bdrv_drain_all │ │ │ │ + 22389: 00825fa0 92 FUNC GLOBAL DEFAULT 12 bdrv_drain_all │ │ │ │ 22390: 00dc81b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_THROTTLE_PCT_DSTATE │ │ │ │ 22391: 00491a90 308 FUNC GLOBAL DEFAULT 12 usb_packet_complete_one │ │ │ │ 22392: 00dc839a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_DSTATE │ │ │ │ 22393: 00dc7f8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PLACE_PAGE_ZERO_DSTATE │ │ │ │ 22394: 00d8c854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_VERSION_EVENT │ │ │ │ - 22395: 0093e1dc 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_disconnected │ │ │ │ + 22395: 0093e224 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_disconnected │ │ │ │ 22396: 00d99c50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_OPEN_SESSION_EVENT │ │ │ │ 22397: 00dc8318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM4_FALLBACK_DSTATE │ │ │ │ 22398: 0061bc94 96 FUNC GLOBAL DEFAULT 12 helper_vwmaccu_vv_b │ │ │ │ 22399: 00dc7734 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_BUS_DRAINED_BEGIN_DSTATE │ │ │ │ 22400: 00d9e430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_EVENT │ │ │ │ - 22401: 00822908 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_finish │ │ │ │ + 22401: 00822950 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_finish │ │ │ │ 22402: 00dc7d24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_POPULATE_DEVICE_GET_IRQ_INFO_FAILURE_DSTATE │ │ │ │ 22403: 005122a8 1344 FUNC GLOBAL DEFAULT 12 hmp_info_snapshots │ │ │ │ 22404: 00da237c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_MOVE_EMPTY_EVENT │ │ │ │ - 22405: 00b9a2c8 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_FAILURE │ │ │ │ - 22406: 007f6154 8 FUNC GLOBAL DEFAULT 12 block_job_driver │ │ │ │ + 22405: 00b9a320 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_FAILURE │ │ │ │ + 22406: 007f619c 8 FUNC GLOBAL DEFAULT 12 block_job_driver │ │ │ │ 22407: 00569bb4 164 FUNC GLOBAL DEFAULT 12 qemu_savevm_non_migratable_list │ │ │ │ 22408: 0061bcf4 96 FUNC GLOBAL DEFAULT 12 helper_vwmaccu_vv_h │ │ │ │ 22409: 00dc6962 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_I2C_READ_DSTATE │ │ │ │ 22410: 00da1694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_DEL_EVENT │ │ │ │ 22411: 00dc75ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_NO_DATA_DSTATE │ │ │ │ - 22412: 008d790c 372 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph │ │ │ │ + 22412: 008d7954 372 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph │ │ │ │ 22413: 00d953a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_READ_NOT_OK_EVENT │ │ │ │ 22414: 00d97e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_FIFO_TRANSFER_COMPLETE_EVENT │ │ │ │ 22415: 0032ad14 48 FUNC GLOBAL DEFAULT 12 cpu_write_elf32_qemunote │ │ │ │ 22416: 00dc6658 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_DEVICE_CREATE_DSTATE │ │ │ │ 22417: 00da1048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CONT_EVENT │ │ │ │ 22418: 00dc7c3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_BLOCK_DSTATE │ │ │ │ 22419: 00dc814a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_RUN_DSTATE │ │ │ │ 22420: 00dc72de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZD_EXTENSION_MAP_ERROR_DSTATE │ │ │ │ 22421: 00dc7e04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_FEATURES_DSTATE │ │ │ │ 22422: 00cb5d64 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchw_le │ │ │ │ 22423: 00d8cfec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_VM_STATE_RUNNING_EVENT │ │ │ │ 22424: 0054f6f8 164 FUNC GLOBAL DEFAULT 12 migrate_send_rp_pong │ │ │ │ 22425: 00d95cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DBBUF_CONFIG_EVENT │ │ │ │ 22426: 00dc843c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_DSTATE │ │ │ │ - 22427: 009c8c9c 308 FUNC GLOBAL DEFAULT 12 aesenc_MC_genrev │ │ │ │ - 22428: 00745bf8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_le │ │ │ │ - 22429: 008abff4 548 FUNC GLOBAL DEFAULT 12 bdrv_readv_vmstate │ │ │ │ + 22427: 009c8ce4 308 FUNC GLOBAL DEFAULT 12 aesenc_MC_genrev │ │ │ │ + 22428: 00745c40 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_le │ │ │ │ + 22429: 008ac03c 548 FUNC GLOBAL DEFAULT 12 bdrv_readv_vmstate │ │ │ │ 22430: 00d9acd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_EXIT_EVENT │ │ │ │ 22431: 00cefe24 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmax_vx_b │ │ │ │ 22432: 002fe550 180 FUNC GLOBAL DEFAULT 12 aml_create_qword_field │ │ │ │ 22433: 0061bd54 96 FUNC GLOBAL DEFAULT 12 helper_vwmaccu_vv_w │ │ │ │ 22434: 00dc663a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_BINDING_DSTATE │ │ │ │ 22435: 00cefc98 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmax_vx_d │ │ │ │ 22436: 0041ab20 192 FUNC GLOBAL DEFAULT 12 pci_bus_bypass_iommu │ │ │ │ 22437: 002a3510 132 FUNC GLOBAL DEFAULT 12 curr_cflags │ │ │ │ - 22438: 007007b0 8 FUNC GLOBAL DEFAULT 12 target_words_bigendian │ │ │ │ + 22438: 007007f8 8 FUNC GLOBAL DEFAULT 12 target_words_bigendian │ │ │ │ 22439: 00d921fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_SET_FACTOR_EVENT │ │ │ │ - 22440: 00982a58 92 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_qmp │ │ │ │ + 22440: 00982aa0 92 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_qmp │ │ │ │ 22441: 00558508 96 FUNC GLOBAL DEFAULT 12 multifd_send_data_free │ │ │ │ 22442: 00296838 236 FUNC GLOBAL DEFAULT 12 float64_to_int64_modulo │ │ │ │ 22443: 00dc8252 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_RENDER_DMABUF_DSTATE │ │ │ │ 22444: 00cefda0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmax_vx_h │ │ │ │ 22445: 00553c28 52 FUNC GLOBAL DEFAULT 12 migration_shutdown │ │ │ │ - 22446: 0072d6b0 548 FUNC GLOBAL DEFAULT 12 semihost_sys_rename │ │ │ │ - 22447: 009182b8 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions │ │ │ │ + 22446: 0072d6f8 548 FUNC GLOBAL DEFAULT 12 semihost_sys_rename │ │ │ │ + 22447: 00918300 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions │ │ │ │ 22448: 00da01b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUIT_EVENT │ │ │ │ 22449: 00d919ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_NEW_PEER_EVENT │ │ │ │ - 22450: 009a2608 52 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_equal │ │ │ │ + 22450: 009a2650 52 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_equal │ │ │ │ 22451: 00dc6372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_START_DSTATE │ │ │ │ 22452: 00d8ca10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_XFER_EXCEED_EVENT │ │ │ │ 22453: 00d97604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_WRITEL_EVENT │ │ │ │ 22454: 00d969c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_READ_TOC_EVENT │ │ │ │ 22455: 00dc71ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_UCAST_MISMATCH_DSTATE │ │ │ │ 22456: 00d8b6a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_PENDING_EVENT │ │ │ │ 22457: 00d98990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_IRQ_ACK_EVENT │ │ │ │ 22458: 00387030 292 FUNC GLOBAL DEFAULT 12 ide_buffered_readv │ │ │ │ 22459: 00dc60cf 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_char_c │ │ │ │ - 22460: 008223d4 48 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_granularity │ │ │ │ + 22460: 0082241c 48 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_granularity │ │ │ │ 22461: 00c6bfa8 12 OBJECT GLOBAL DEFAULT 21 shpc_vmstate_info │ │ │ │ - 22462: 00746180 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_le │ │ │ │ + 22462: 007461c8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_le │ │ │ │ 22463: 00d9e800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_OUT_EVENT │ │ │ │ 22464: 0053b9f8 100 FUNC GLOBAL DEFAULT 12 tpm_backend_get_buffer_size │ │ │ │ 22465: 00cefd1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmax_vx_w │ │ │ │ - 22466: 007e7db4 324 FUNC GLOBAL DEFAULT 12 bdrv_child_refresh_perms │ │ │ │ + 22466: 007e7dfc 324 FUNC GLOBAL DEFAULT 12 bdrv_child_refresh_perms │ │ │ │ 22467: 00cf8014 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmacc_vv_b │ │ │ │ - 22468: 0099c6e0 16 FUNC GLOBAL DEFAULT 12 error_vreport │ │ │ │ + 22468: 0099c728 16 FUNC GLOBAL DEFAULT 12 error_vreport │ │ │ │ 22469: 00dc7ec0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_SET_OUTPUT_DSTATE │ │ │ │ 22470: 00c7e93c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_unused_buffer │ │ │ │ 22471: 00da1354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_REPLAY_EVENT │ │ │ │ 22472: 00cf7e88 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmacc_vv_d │ │ │ │ - 22473: 007821fc 176 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i64 │ │ │ │ - 22474: 008cf604 244 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfoList │ │ │ │ + 22473: 00782244 176 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i64 │ │ │ │ + 22474: 008cf64c 244 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfoList │ │ │ │ 22475: 00d90f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_LR_ENTRY_EVENT │ │ │ │ 22476: 00602c60 656 FUNC GLOBAL DEFAULT 12 helper_vsxei32_64_v │ │ │ │ 22477: 002aefb0 188 FUNC GLOBAL DEFAULT 12 hmp_object_del │ │ │ │ - 22478: 00964e94 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey │ │ │ │ - 22479: 0074dbb0 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_uint │ │ │ │ + 22478: 00964edc 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey │ │ │ │ + 22479: 0074dbf8 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_uint │ │ │ │ 22480: 00cf7f90 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmacc_vv_h │ │ │ │ 22481: 00d937d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_REJECT_EVENT │ │ │ │ 22482: 00330bd8 688 FUNC GLOBAL DEFAULT 12 rom_check_and_register_reset │ │ │ │ - 22483: 00955198 280 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction_members │ │ │ │ - 22484: 00743f2c 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_be │ │ │ │ - 22485: 00700158 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_snoop_msi │ │ │ │ + 22483: 009551e0 280 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction_members │ │ │ │ + 22484: 00743f74 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_be │ │ │ │ + 22485: 007001a0 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_snoop_msi │ │ │ │ 22486: 00d95514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_COPY_INVALID_FORMAT_EVENT │ │ │ │ - 22487: 008e8868 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi │ │ │ │ + 22487: 008e88b0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi │ │ │ │ 22488: 00dc619e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_PAUSED_DSTATE │ │ │ │ - 22489: 009c4e74 104 FUNC GLOBAL DEFAULT 12 vhost_user_server_dec_in_flight │ │ │ │ - 22490: 00970778 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses_members │ │ │ │ + 22489: 009c4ebc 104 FUNC GLOBAL DEFAULT 12 vhost_user_server_dec_in_flight │ │ │ │ + 22490: 009707c0 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses_members │ │ │ │ 22491: 00d8cae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_PCI_BAR_0_EVENT │ │ │ │ 22492: 00d96984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_UNSUPPORTED_EVENT │ │ │ │ 22493: 00dc7c08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_DETACH_DSTATE │ │ │ │ 22494: 003abeec 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_init │ │ │ │ 22495: 00d8e9e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACES_EVENT │ │ │ │ 22496: 005aa620 24 FUNC GLOBAL DEFAULT 12 replay_get_filename │ │ │ │ 22497: 00cb9bd4 12 OBJECT GLOBAL DEFAULT 24 none_xattr_ops │ │ │ │ @@ -22505,162 +22505,162 @@ │ │ │ │ 22501: 00dc6908 2 OBJECT GLOBAL DEFAULT 25 _TRACE_G364FB_READ_DSTATE │ │ │ │ 22502: 00da1b6c 4 OBJECT GLOBAL DEFAULT 24 rcu_gp_ctr │ │ │ │ 22503: 00dc6234 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_HANDLE_EVENT_DSTATE │ │ │ │ 22504: 0029cae0 316 FUNC GLOBAL DEFAULT 12 uint64_to_float64 │ │ │ │ 22505: 005edb74 88 FUNC GLOBAL DEFAULT 12 helper_hyp_tlb_flush │ │ │ │ 22506: 00dc8608 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NETDEV_DEL_DSTATE │ │ │ │ 22507: 00dc6b32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SYSREG_READ_DSTATE │ │ │ │ - 22508: 0077e9dc 252 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i32 │ │ │ │ + 22508: 0077ea24 252 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i32 │ │ │ │ 22509: 00cf7f0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmacc_vv_w │ │ │ │ 22510: 00dc6152 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_BASIC_CONSTRAINTS_DSTATE │ │ │ │ 22511: 00d93f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PCI_UNINIT_EVENT │ │ │ │ - 22512: 007b9960 12 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt │ │ │ │ + 22512: 007b99a8 12 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt │ │ │ │ 22513: 0030511c 4 FUNC GLOBAL DEFAULT 12 cpu_hotplug_hw_init │ │ │ │ 22514: 00dc7bb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_READ_ERROR_DSTATE │ │ │ │ 22515: 00dc6180 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_CHECKSUM_INVALID_DSTATE │ │ │ │ 22516: 00dc704e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_PROCESS_DSTATE │ │ │ │ - 22517: 00758844 64 FUNC GLOBAL DEFAULT 12 object_ref │ │ │ │ + 22517: 0075888c 64 FUNC GLOBAL DEFAULT 12 object_ref │ │ │ │ 22518: 00dc88d4 1 OBJECT GLOBAL DEFAULT 25 message_with_timestamp │ │ │ │ - 22519: 0096a28c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayDBus │ │ │ │ + 22519: 0096a2d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayDBus │ │ │ │ 22520: 003e80b4 8 FUNC GLOBAL DEFAULT 12 can_sja_disconnect │ │ │ │ 22521: 002a3710 44 FUNC GLOBAL DEFAULT 12 helper_shl_i64 │ │ │ │ 22522: 00570a3c 536 FUNC GLOBAL DEFAULT 12 migration_tls_channel_connect │ │ │ │ 22523: 00da1058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_STOP_EVENT │ │ │ │ - 22524: 00915528 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfo │ │ │ │ + 22524: 00915570 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfo │ │ │ │ 22525: 00dc6d58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_PROPERTY_DSTATE │ │ │ │ 22526: 00d8b3b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_OTHER_EVENT │ │ │ │ - 22527: 0095f3e0 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions │ │ │ │ + 22527: 0095f428 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions │ │ │ │ 22528: 00dc713c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_PROTOCOLS_DSTATE │ │ │ │ - 22529: 00985b78 80 FUNC GLOBAL DEFAULT 12 qlist_unref │ │ │ │ - 22530: 00b9a2ac 3 OBJECT GLOBAL DEFAULT 14 sense_code_REPORTED_LUNS_CHANGED │ │ │ │ + 22529: 00985bc0 80 FUNC GLOBAL DEFAULT 12 qlist_unref │ │ │ │ + 22530: 00b9a304 3 OBJECT GLOBAL DEFAULT 14 sense_code_REPORTED_LUNS_CHANGED │ │ │ │ 22531: 002b3838 136 FUNC GLOBAL DEFAULT 12 qemu_console_get_head │ │ │ │ 22532: 00d99b40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_FAILURE_EVENT │ │ │ │ 22533: 00dc7dce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_GUEST_PAGE_DSTATE │ │ │ │ 22534: 00cf5f98 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwredusum_vs_h │ │ │ │ 22535: 00d93f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_READ_DATA_EVENT │ │ │ │ 22536: 002b2eb4 136 FUNC GLOBAL DEFAULT 12 dpy_gl_cursor_position │ │ │ │ - 22537: 008714ec 88 FUNC GLOBAL DEFAULT 12 vhdx_header_le_import │ │ │ │ + 22537: 00871534 88 FUNC GLOBAL DEFAULT 12 vhdx_header_le_import │ │ │ │ 22538: 0054744c 224 FUNC GLOBAL DEFAULT 12 global_dirty_log_change │ │ │ │ 22539: 00da3a04 1 OBJECT GLOBAL DEFAULT 25 qemu_uuid_set │ │ │ │ 22540: 00d9f7a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_LATENCY_HISTOGRAM_SET_EVENT │ │ │ │ 22541: 00dc7276 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIORD_TOOSMALL_DSTATE │ │ │ │ 22542: 00d9d510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_WAIT_EVENT │ │ │ │ - 22543: 008f96a0 368 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo_members │ │ │ │ + 22543: 008f96e8 368 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo_members │ │ │ │ 22544: 002e1ebc 96 FUNC GLOBAL DEFAULT 12 vnc_client_cut_text │ │ │ │ - 22545: 008e6e74 412 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow_members │ │ │ │ - 22546: 009c0430 308 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_wake │ │ │ │ + 22545: 008e6ebc 412 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow_members │ │ │ │ + 22546: 009c0478 308 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_wake │ │ │ │ 22547: 00dc6494 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_ERROR_DSTATE │ │ │ │ 22548: 0052f674 292 FUNC GLOBAL DEFAULT 12 qemu_fdt_getprop_cell │ │ │ │ 22549: 00d8b820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_ASYNC_EVENT │ │ │ │ 22550: 00da09b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CURRENT_MACHINE_EVENT │ │ │ │ - 22551: 00b9a294 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_COMM_FAILURE │ │ │ │ + 22551: 00b9a2ec 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_COMM_FAILURE │ │ │ │ 22552: 00ce392c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsha2ch32_vv │ │ │ │ 22553: 00d91cfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_READ_EVENT │ │ │ │ 22554: 00d93198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_DISCONNECT_EVENT │ │ │ │ 22555: 00339c10 28 FUNC GLOBAL DEFAULT 12 numa_uses_legacy_mem │ │ │ │ 22556: 00d992c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_IRQ_LOWER_EVENT │ │ │ │ - 22557: 008e19ec 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp_members │ │ │ │ - 22558: 00b85058 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FILES │ │ │ │ + 22557: 008e1a34 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp_members │ │ │ │ + 22558: 00b850a8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FILES │ │ │ │ 22559: 00d9b478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_MMAP_FAULT_EVENT │ │ │ │ 22560: 00cf5f14 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwredusum_vs_w │ │ │ │ 22561: 00d8a868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_HDEV_IS_SG_EVENT │ │ │ │ 22562: 00295324 268 FUNC GLOBAL DEFAULT 12 float32_to_int16_round_to_zero │ │ │ │ 22563: 00dc7ee4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_THROTTLE_SET_DSTATE │ │ │ │ 22564: 00c7c378 12 OBJECT GLOBAL DEFAULT 21 QAPIEvent_lookup │ │ │ │ 22565: 00d9ab90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_SUSPEND_EVENT │ │ │ │ - 22566: 007588c8 268 FUNC GLOBAL DEFAULT 12 object_property_iter_next │ │ │ │ - 22567: 00971d94 364 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC │ │ │ │ - 22568: 008bde10 272 FUNC GLOBAL DEFAULT 12 qmp_chardev_send_break │ │ │ │ + 22566: 00758910 268 FUNC GLOBAL DEFAULT 12 object_property_iter_next │ │ │ │ + 22567: 00971ddc 364 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC │ │ │ │ + 22568: 008bde58 272 FUNC GLOBAL DEFAULT 12 qmp_chardev_send_break │ │ │ │ 22569: 00dc81c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VM_STATE_NOTIFY_DSTATE │ │ │ │ - 22570: 00982930 160 FUNC GLOBAL DEFAULT 12 strv_from_str_list │ │ │ │ - 22571: 0094e6c0 192 FUNC GLOBAL DEFAULT 12 visit_type_NetworkAddressFamily │ │ │ │ + 22570: 00982978 160 FUNC GLOBAL DEFAULT 12 strv_from_str_list │ │ │ │ + 22571: 0094e708 192 FUNC GLOBAL DEFAULT 12 visit_type_NetworkAddressFamily │ │ │ │ 22572: 00d9231c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_SET_IRQ_EVENT │ │ │ │ 22573: 00dc6a32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_WRITE_VIA_DSTATE │ │ │ │ 22574: 00d8e748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_VRAM_WRITE_EVENT │ │ │ │ 22575: 00cba760 32 OBJECT GLOBAL DEFAULT 24 ATA_IOPORT_WR_lookup │ │ │ │ 22576: 00dc7322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FDP_RUH_CHANGE_DSTATE │ │ │ │ 22577: 00d9ee04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_CREATE_UPDATE_EVENT │ │ │ │ 22578: 00d9a870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_STATE_EVENT │ │ │ │ 22579: 00d90a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPD_EVENT │ │ │ │ - 22580: 008e054c 824 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd_members │ │ │ │ - 22581: 0071a978 88 FUNC GLOBAL DEFAULT 12 address_space_ldl_le │ │ │ │ + 22580: 008e0594 824 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd_members │ │ │ │ + 22581: 0071a9c0 88 FUNC GLOBAL DEFAULT 12 address_space_ldl_le │ │ │ │ 22582: 00607ca8 96 FUNC GLOBAL DEFAULT 12 helper_vwaddu_vv_b │ │ │ │ 22583: 00dc61ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_START_DSTATE │ │ │ │ 22584: 00d872e4 428 OBJECT GLOBAL DEFAULT 24 bdrv_raw │ │ │ │ 22585: 00d9b9e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_DISABLE_EVENT │ │ │ │ - 22586: 0077dcec 52 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i32 │ │ │ │ + 22586: 0077dd34 52 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i32 │ │ │ │ 22587: 00dc6eae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFSR_DSTATE │ │ │ │ 22588: 00dc84fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMORY_DEVICES_DSTATE │ │ │ │ - 22589: 007e9788 108 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init_1 │ │ │ │ + 22589: 007e97d0 108 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init_1 │ │ │ │ 22590: 004f649c 616 FUNC GLOBAL DEFAULT 12 vhost_vdpa_dma_map │ │ │ │ 22591: 00dc72ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_SMALL_DSTATE │ │ │ │ 22592: 00607d08 96 FUNC GLOBAL DEFAULT 12 helper_vwaddu_vv_h │ │ │ │ 22593: 00c81fc8 12 OBJECT GLOBAL DEFAULT 21 DisplayProtocol_lookup │ │ │ │ 22594: 00dc7c22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VMSTATE_CHANGE_PREPARE_DSTATE │ │ │ │ 22595: 00d9f204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GL_AREA_DESTROY_CONTEXT_EVENT │ │ │ │ 22596: 00da0fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_GET_WIN32_SOCKET_EVENT │ │ │ │ 22597: 00d8e6a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_I2C_READ_EVENT │ │ │ │ 22598: 00417944 148 FUNC GLOBAL DEFAULT 12 msix_set_mask │ │ │ │ - 22599: 008df5d4 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS_members │ │ │ │ + 22599: 008df61c 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS_members │ │ │ │ 22600: 00dc6578 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_SEL_READ_DSTATE │ │ │ │ 22601: 00d01ddc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaesz_vs │ │ │ │ 22602: 00dc8c36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_RESUME_DSTATE │ │ │ │ 22603: 00587cf8 280 FUNC GLOBAL DEFAULT 12 eth_get_l3_proto │ │ │ │ 22604: 0055862c 684 FUNC GLOBAL DEFAULT 12 multifd_send_fill_packet │ │ │ │ - 22605: 008689fc 236 FUNC GLOBAL DEFAULT 12 bdrv_can_snapshot │ │ │ │ + 22605: 00868a44 236 FUNC GLOBAL DEFAULT 12 bdrv_can_snapshot │ │ │ │ 22606: 006197d4 96 FUNC GLOBAL DEFAULT 12 helper_vmul_vx_b │ │ │ │ - 22607: 009be398 164 FUNC GLOBAL DEFAULT 12 iova_tree_find_iova │ │ │ │ - 22608: 00869b68 596 FUNC GLOBAL DEFAULT 12 bdrv_all_delete_snapshot │ │ │ │ + 22607: 009be3e0 164 FUNC GLOBAL DEFAULT 12 iova_tree_find_iova │ │ │ │ + 22608: 00869bb0 596 FUNC GLOBAL DEFAULT 12 bdrv_all_delete_snapshot │ │ │ │ 22609: 006198f4 96 FUNC GLOBAL DEFAULT 12 helper_vmul_vx_d │ │ │ │ - 22610: 007bda50 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_octet_str │ │ │ │ - 22611: 0077cf50 1172 FUNC GLOBAL DEFAULT 12 tcg_register_jit │ │ │ │ - 22612: 00995238 44 FUNC GLOBAL DEFAULT 12 qemu_thread_get_self │ │ │ │ + 22610: 007bda98 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_octet_str │ │ │ │ + 22611: 0077cf98 1172 FUNC GLOBAL DEFAULT 12 tcg_register_jit │ │ │ │ + 22612: 00995280 44 FUNC GLOBAL DEFAULT 12 qemu_thread_get_self │ │ │ │ 22613: 00d8fd40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_REG_READ_EVENT │ │ │ │ - 22614: 0072c74c 628 FUNC GLOBAL DEFAULT 12 semihost_sys_read_gf │ │ │ │ + 22614: 0072c794 628 FUNC GLOBAL DEFAULT 12 semihost_sys_read_gf │ │ │ │ 22615: 0040b638 184 FUNC GLOBAL DEFAULT 12 nvme_check_prinfo │ │ │ │ 22616: 003aa8a8 144 FUNC GLOBAL DEFAULT 12 net_tx_pkt_setup_vlan_header_ex │ │ │ │ - 22617: 008e3ea0 264 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw_members │ │ │ │ + 22617: 008e3ee8 264 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw_members │ │ │ │ 22618: 00dc854a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MACHINES_DSTATE │ │ │ │ 22619: 00619834 96 FUNC GLOBAL DEFAULT 12 helper_vmul_vx_h │ │ │ │ - 22620: 007ede68 200 FUNC GLOBAL DEFAULT 12 bdrv_add_aio_context_notifier │ │ │ │ + 22620: 007edeb0 200 FUNC GLOBAL DEFAULT 12 bdrv_add_aio_context_notifier │ │ │ │ 22621: 00dc6c9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_READL_DSTATE │ │ │ │ 22622: 00607d68 96 FUNC GLOBAL DEFAULT 12 helper_vwaddu_vv_w │ │ │ │ - 22623: 008cfe78 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo_members │ │ │ │ + 22623: 008cfec0 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo_members │ │ │ │ 22624: 00dc64da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_CONNECT_DSTATE │ │ │ │ 22625: 00db5944 16 OBJECT GLOBAL DEFAULT 25 console_in_gf │ │ │ │ 22626: 00d9ac40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_CC_OVERRUN_EVENT │ │ │ │ 22627: 00dc675c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_KBD_COMMAND_DSTATE │ │ │ │ - 22628: 008211f4 60 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_lock │ │ │ │ + 22628: 0082123c 60 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_lock │ │ │ │ 22629: 00da210c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_RESET_TEMPORARY_EVENT │ │ │ │ - 22630: 00741c60 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminb │ │ │ │ + 22630: 00741ca8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminb │ │ │ │ 22631: 00d0072c 132 OBJECT GLOBAL DEFAULT 24 helper_info_set_rounding_mode │ │ │ │ 22632: 002e1224 200 FUNC GLOBAL DEFAULT 12 vnc_job_push │ │ │ │ 22633: 00619894 96 FUNC GLOBAL DEFAULT 12 helper_vmul_vx_w │ │ │ │ - 22634: 006e3ef8 1028 FUNC GLOBAL DEFAULT 12 virtqueue_fill │ │ │ │ + 22634: 006e3f40 1028 FUNC GLOBAL DEFAULT 12 virtqueue_fill │ │ │ │ 22635: 00dc718c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_RO_DSTATE │ │ │ │ 22636: 00dc6d02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DJMEMC_WRITE_DSTATE │ │ │ │ 22637: 00dc6904 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VALUE_READ_DSTATE │ │ │ │ 22638: 00d8f124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_ENABLE_LOWER_EVENT │ │ │ │ 22639: 00dc7cc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_LPC_BRIDGE_ENABLED_DSTATE │ │ │ │ 22640: 00d97e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_FIFO_POP_EVENT │ │ │ │ 22641: 005300f0 548 FUNC GLOBAL DEFAULT 12 qmp_dumpdtb │ │ │ │ - 22642: 0072228c 4 FUNC GLOBAL DEFAULT 12 precopy_remove_notifier │ │ │ │ - 22643: 009545c0 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper │ │ │ │ + 22642: 007222d4 4 FUNC GLOBAL DEFAULT 12 precopy_remove_notifier │ │ │ │ + 22643: 00954608 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper │ │ │ │ 22644: 00dc715a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_FLT_DROPPED_DSTATE │ │ │ │ - 22645: 008dcc70 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcowEncryption_base_members │ │ │ │ - 22646: 00782f14 60 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i64 │ │ │ │ + 22645: 008dccb8 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcowEncryption_base_members │ │ │ │ + 22646: 00782f5c 60 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i64 │ │ │ │ 22647: 00dc81a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_ICMP_MISCOMPARE_DSTATE │ │ │ │ 22648: 005d4204 492 FUNC GLOBAL DEFAULT 12 riscv_iommu_hpmcycle_read │ │ │ │ - 22649: 0070bbf8 420 FUNC GLOBAL DEFAULT 12 memory_region_register_iommu_notifier │ │ │ │ + 22649: 0070bc40 420 FUNC GLOBAL DEFAULT 12 memory_region_register_iommu_notifier │ │ │ │ 22650: 00dc8030 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_LOW_PENDING_DSTATE │ │ │ │ 22651: 002e41dc 924 FUNC GLOBAL DEFAULT 12 vnc_client_write_sasl │ │ │ │ 22652: 00dc83b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SET_ACTIVE_DSTATE │ │ │ │ 22653: 00dc8c44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_SET_DSTATE │ │ │ │ 22654: 00dc78b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_DISABLED_DSTATE │ │ │ │ - 22655: 00aeba2c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode_len │ │ │ │ + 22655: 00aeba7c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode_len │ │ │ │ 22656: 00c87c40 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_granule_mode │ │ │ │ 22657: 00dc64e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READLINK_RETURN_DSTATE │ │ │ │ 22658: 00d958b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_VWCACHE_EVENT │ │ │ │ 22659: 00dc6eb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MER_DSTATE │ │ │ │ 22660: 00d971d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_PAD_EVENT │ │ │ │ 22661: 005019a4 348 FUNC GLOBAL DEFAULT 12 audio_parse_option │ │ │ │ 22662: 00d97884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_SGL_UNDERFLOW_EVENT │ │ │ │ @@ -22668,218 +22668,218 @@ │ │ │ │ 22664: 00d9b4e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_UPDATE_EVENT │ │ │ │ 22665: 0063f040 648 FUNC GLOBAL DEFAULT 12 helper_vslidedown_vx_b │ │ │ │ 22666: 00538264 1060 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_start │ │ │ │ 22667: 002d19dc 148 FUNC GLOBAL DEFAULT 12 vnc_parse │ │ │ │ 22668: 00da215c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAKE_EVENT │ │ │ │ 22669: 00dc6fd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_DESC_DSTATE │ │ │ │ 22670: 0063f7a4 620 FUNC GLOBAL DEFAULT 12 helper_vslidedown_vx_d │ │ │ │ - 22671: 009aaab4 140 FUNC GLOBAL DEFAULT 12 tran_commit │ │ │ │ + 22671: 009aaafc 140 FUNC GLOBAL DEFAULT 12 tran_commit │ │ │ │ 22672: 00d97034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_RANGE_EVENT │ │ │ │ 22673: 00d9ad00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_ATTACH_EVENT │ │ │ │ 22674: 0063f2c8 640 FUNC GLOBAL DEFAULT 12 helper_vslidedown_vx_h │ │ │ │ 22675: 00dc82fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_FREE_DSTATE │ │ │ │ 22676: 00dc7aae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_BUS_STOP_DSTATE │ │ │ │ - 22677: 009941e0 128 FUNC GLOBAL DEFAULT 12 qemu_cond_broadcast │ │ │ │ + 22677: 00994228 128 FUNC GLOBAL DEFAULT 12 qemu_cond_broadcast │ │ │ │ 22678: 00dc6a70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_REG_READ_DSTATE │ │ │ │ 22679: 00d91338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_GET_IRQ_DELIVERED_EVENT │ │ │ │ - 22680: 007e5674 504 FUNC GLOBAL DEFAULT 12 bdrv_find_format │ │ │ │ + 22680: 007e56bc 504 FUNC GLOBAL DEFAULT 12 bdrv_find_format │ │ │ │ 22681: 0036c064 1092 FUNC GLOBAL DEFAULT 12 cirrus_init_common │ │ │ │ 22682: 00dc7348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_START_SUCCESS_DSTATE │ │ │ │ - 22683: 00714e24 208 FUNC GLOBAL DEFAULT 12 flatview_translate │ │ │ │ - 22684: 009b0068 476 FUNC GLOBAL DEFAULT 12 aio_context_new │ │ │ │ + 22683: 00714e6c 208 FUNC GLOBAL DEFAULT 12 flatview_translate │ │ │ │ + 22684: 009b00b0 476 FUNC GLOBAL DEFAULT 12 aio_context_new │ │ │ │ 22685: 00d90bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_NMIAR1_READ_EVENT │ │ │ │ 22686: 00dc73d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COPY_DSTATE │ │ │ │ - 22687: 0090ecb8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfo │ │ │ │ + 22687: 0090ed00 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfo │ │ │ │ 22688: 00d9bde0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_SWITCH_ADDRESS_SPACE_EVENT │ │ │ │ - 22689: 009cc0a4 8 FUNC GLOBAL DEFAULT 12 trace_get_vcpu_event_count │ │ │ │ - 22690: 0074388c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_le │ │ │ │ + 22689: 009cc0ec 8 FUNC GLOBAL DEFAULT 12 trace_get_vcpu_event_count │ │ │ │ + 22690: 007438d4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_le │ │ │ │ 22691: 00d9da50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_SETUP_COMPLETE_EVENT │ │ │ │ 22692: 002a1e98 136 FUNC GLOBAL DEFAULT 12 float16_default_nan │ │ │ │ 22693: 00dc6168 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_ERR_IN_BAND_DSTATE │ │ │ │ - 22694: 008ff9b8 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper_members │ │ │ │ + 22694: 008ffa00 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper_members │ │ │ │ 22695: 00dc8168 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_HEADER_DSTATE │ │ │ │ 22696: 00d8c484 208 OBJECT GLOBAL DEFAULT 24 hw_9pfs_trace_events │ │ │ │ 22697: 00d9a4e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUNTIME_READ_EVENT │ │ │ │ 22698: 00d8ce40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_INVALID_SLOT_SELECTED_EVENT │ │ │ │ 22699: 00411fdc 480 FUNC GLOBAL DEFAULT 12 fw_cfg_add_bytes │ │ │ │ 22700: 00dc6bbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_HPPIR_READ_DSTATE │ │ │ │ 22701: 0063f548 604 FUNC GLOBAL DEFAULT 12 helper_vslidedown_vx_w │ │ │ │ - 22702: 00969c70 92 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfoList │ │ │ │ - 22703: 00983854 8 FUNC GLOBAL DEFAULT 12 qmp_command_is_enabled │ │ │ │ + 22702: 00969cb8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfoList │ │ │ │ + 22703: 0098389c 8 FUNC GLOBAL DEFAULT 12 qmp_command_is_enabled │ │ │ │ 22704: 00dc71e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_NOT_IP4_DSTATE │ │ │ │ 22705: 00d91f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_PER_CLK_EVENT │ │ │ │ 22706: 00dc6496 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DSTATE │ │ │ │ 22707: 00546678 176 FUNC GLOBAL DEFAULT 12 cpu_throttle_init │ │ │ │ - 22708: 0095efb8 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions │ │ │ │ - 22709: 00914e54 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatCacheOptions │ │ │ │ - 22710: 008b27d4 68 FUNC GLOBAL DEFAULT 12 mux_chr_detach_frontend │ │ │ │ - 22711: 009426dc 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties │ │ │ │ - 22712: 00966a00 1204 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_flows │ │ │ │ + 22708: 0095f000 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions │ │ │ │ + 22709: 00914e9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatCacheOptions │ │ │ │ + 22710: 008b281c 68 FUNC GLOBAL DEFAULT 12 mux_chr_detach_frontend │ │ │ │ + 22711: 00942724 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties │ │ │ │ + 22712: 00966a48 1204 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_flows │ │ │ │ 22713: 00dc83ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_DEL_DSTATE │ │ │ │ 22714: 00dc7fdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_INFLIGHT_DSTATE │ │ │ │ - 22715: 008b09c4 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_msgfds │ │ │ │ - 22716: 009b4e24 140 FUNC GLOBAL DEFAULT 12 qemu_clock_notify │ │ │ │ + 22715: 008b0a0c 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_msgfds │ │ │ │ + 22716: 009b4e6c 140 FUNC GLOBAL DEFAULT 12 qemu_clock_notify │ │ │ │ 22717: 00d90918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_READ_EVENT │ │ │ │ 22718: 00dc6d9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_WRITE_DSTATE │ │ │ │ - 22719: 00983874 92 FUNC GLOBAL DEFAULT 12 qmp_for_each_command │ │ │ │ + 22719: 009838bc 92 FUNC GLOBAL DEFAULT 12 qmp_for_each_command │ │ │ │ 22720: 00d9fbec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_RESUME_EVENT │ │ │ │ - 22721: 009ad2ac 20 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_init │ │ │ │ + 22721: 009ad2f4 20 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_init │ │ │ │ 22722: 00dc678a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_WRITE_DSTATE │ │ │ │ 22723: 00dc6ce8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_SHMEM_SIZE_DSTATE │ │ │ │ 22724: 00d8dd08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_UART_WRITE_EVENT │ │ │ │ 22725: 00c6c63c 52 OBJECT GLOBAL DEFAULT 21 vmstate_scsi_device │ │ │ │ 22726: 00d99ea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_SET_PORT_FEATURE_EVENT │ │ │ │ 22727: 00dc6a3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_WRITE_DSTATE │ │ │ │ 22728: 00d94668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_READ_EVENT │ │ │ │ 22729: 00cf8224 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsac_vv_b │ │ │ │ 22730: 00641cec 396 FUNC GLOBAL DEFAULT 12 helper_vzext_vf4_d │ │ │ │ 22731: 00cf8098 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsac_vv_d │ │ │ │ 22732: 00dc6d16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_CPRMAN_WRITE_INVALID_MAGIC_DSTATE │ │ │ │ 22733: 0055b054 164 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_setup │ │ │ │ 22734: 00dc80f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_FCLOSE_DSTATE │ │ │ │ 22735: 00d9a840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_BITS_EVENT │ │ │ │ - 22736: 0078b858 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i32_chk │ │ │ │ + 22736: 0078b8a0 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i32_chk │ │ │ │ 22737: 0055a088 52 FUNC GLOBAL DEFAULT 12 multifd_recv_shutdown │ │ │ │ 22738: 00d90828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_IRQ_UPDATE_EVENT │ │ │ │ 22739: 00d9ef34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_MECH_CHOOSE_EVENT │ │ │ │ 22740: 00cf81a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsac_vv_h │ │ │ │ 22741: 00db53b0 4 OBJECT GLOBAL DEFAULT 25 replay_mode │ │ │ │ 22742: 00da08b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_KVM_EVENT │ │ │ │ 22743: 0041e818 216 FUNC GLOBAL DEFAULT 12 pci_create_simple │ │ │ │ 22744: 00ce50e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei64_16_v │ │ │ │ 22745: 00dc6940 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_FAULT_DSTATE │ │ │ │ - 22746: 007822ac 144 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i64 │ │ │ │ + 22746: 007822f4 144 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i64 │ │ │ │ 22747: 00d9b888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_POPULATE_DEVICE_GET_IRQ_INFO_FAILURE_EVENT │ │ │ │ 22748: 0040b6f0 1512 FUNC GLOBAL DEFAULT 12 nvme_dif_pract_generate_dif │ │ │ │ - 22749: 00748be0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelInfo │ │ │ │ + 22749: 00748c28 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelInfo │ │ │ │ 22750: 00dc6d74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPUID_READ_DSTATE │ │ │ │ - 22751: 008182a8 112 FUNC GLOBAL DEFAULT 12 blk_get_root_state │ │ │ │ - 22752: 00950f24 360 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter │ │ │ │ + 22751: 008182f0 112 FUNC GLOBAL DEFAULT 12 blk_get_root_state │ │ │ │ + 22752: 00950f6c 360 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter │ │ │ │ 22753: 005b9128 104 FUNC GLOBAL DEFAULT 12 riscv_trigger_reset_hold │ │ │ │ 22754: 00dc7430 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SRIOV_UNREGISTER_VFS_DSTATE │ │ │ │ 22755: 00dc6f70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_UPDATE_TX_IRQ_DSTATE │ │ │ │ 22756: 00299f20 324 FUNC GLOBAL DEFAULT 12 int8_to_float16 │ │ │ │ 22757: 00d8cd90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_CLEAR_INSERT_EVT_EVENT │ │ │ │ 22758: 00dc832c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_NOTDIRTY_WRITE_ACCESS_DSTATE │ │ │ │ - 22759: 0080a3bc 180 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_to_errno │ │ │ │ + 22759: 0080a404 180 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_to_errno │ │ │ │ 22760: 00d89f7c 52 OBJECT GLOBAL DEFAULT 24 root_trace_events │ │ │ │ 22761: 00ce1c4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrsqrt7_v_d │ │ │ │ 22762: 00d909b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MOVALL_EVENT │ │ │ │ - 22763: 008e5ebc 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefOrNull │ │ │ │ - 22764: 00785db0 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32_i64 │ │ │ │ - 22765: 008cafc4 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfo │ │ │ │ + 22763: 008e5f04 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefOrNull │ │ │ │ + 22764: 00785df8 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32_i64 │ │ │ │ + 22765: 008cb00c 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfo │ │ │ │ 22766: 00d8fb94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_BUS_RESET_AIO_EVENT │ │ │ │ - 22767: 009afb44 96 FUNC GLOBAL DEFAULT 12 aio_get_linux_aio │ │ │ │ - 22768: 00716a4c 72 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize_largest │ │ │ │ + 22767: 009afb8c 96 FUNC GLOBAL DEFAULT 12 aio_get_linux_aio │ │ │ │ + 22768: 00716a94 72 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize_largest │ │ │ │ 22769: 00cf811c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsac_vv_w │ │ │ │ 22770: 00d05400 132 OBJECT GLOBAL DEFAULT 24 helper_info_csrw_i128 │ │ │ │ 22771: 00641b80 364 FUNC GLOBAL DEFAULT 12 helper_vzext_vf4_w │ │ │ │ 22772: 00ce1d54 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrsqrt7_v_h │ │ │ │ - 22773: 007ea810 72 FUNC GLOBAL DEFAULT 12 bdrv_ref │ │ │ │ + 22773: 007ea858 72 FUNC GLOBAL DEFAULT 12 bdrv_ref │ │ │ │ 22774: 00dc7b10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUN_DSTATE │ │ │ │ 22775: 00d9e54c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_MAIN_EVENT │ │ │ │ 22776: 00dc61e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_AUTH_METHODS_DSTATE │ │ │ │ 22777: 00dc7ea0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_READ_DSTATE │ │ │ │ 22778: 00dc66ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_RESET_DSTATE │ │ │ │ - 22779: 0090f338 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SchemaInfo_base_members │ │ │ │ + 22779: 0090f380 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SchemaInfo_base_members │ │ │ │ 22780: 004fe074 12 FUNC GLOBAL DEFAULT 12 AUD_is_active_out │ │ │ │ 22781: 00d980b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_GET_CMD_LINE_EVENT │ │ │ │ 22782: 00d9d790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_SEND_ISSUE_CALLBACK_EVENT │ │ │ │ - 22783: 0091b0fc 320 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo │ │ │ │ + 22783: 0091b144 320 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo │ │ │ │ 22784: 00ce00f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vle32ff_v │ │ │ │ 22785: 0027eefc 144 FUNC GLOBAL DEFAULT 12 floatx80_is_signaling_nan │ │ │ │ 22786: 00dc840c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DRIVE_MIRROR_DSTATE │ │ │ │ 22787: 00dc861c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_PROPERTIES_DSTATE │ │ │ │ 22788: 00dc711a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_POSTPONED_DSTATE │ │ │ │ - 22789: 00914c2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFMWProperties │ │ │ │ + 22789: 00914c74 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFMWProperties │ │ │ │ 22790: 00cf0f28 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnj_vf_d │ │ │ │ 22791: 002ad1fc 64 FUNC GLOBAL DEFAULT 12 plugin_register_cb │ │ │ │ - 22792: 009a9b1c 292 FUNC GLOBAL DEFAULT 12 range_compare │ │ │ │ + 22792: 009a9b64 292 FUNC GLOBAL DEFAULT 12 range_compare │ │ │ │ 22793: 00dc7ab0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_BUS_START_DSTATE │ │ │ │ 22794: 00dc8bd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT32_DSTATE │ │ │ │ - 22795: 0074fafc 264 FUNC GLOBAL DEFAULT 12 qdev_alias_all_properties │ │ │ │ + 22795: 0074fb44 264 FUNC GLOBAL DEFAULT 12 qdev_alias_all_properties │ │ │ │ 22796: 00d961fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_NOTIFY_INT_VECTOR_EVENT │ │ │ │ 22797: 005ada04 308 FUNC GLOBAL DEFAULT 12 replay_audio_out │ │ │ │ 22798: 00d94018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIRE_ALL_TIMERS_EVENT │ │ │ │ 22799: 0029cfa4 16 FUNC GLOBAL DEFAULT 12 uint8_to_bfloat16_scalbn │ │ │ │ 22800: 00cf1030 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnj_vf_h │ │ │ │ - 22801: 0079cabc 420 FUNC GLOBAL DEFAULT 12 migration_transferred_bytes │ │ │ │ + 22801: 0079cb04 420 FUNC GLOBAL DEFAULT 12 migration_transferred_bytes │ │ │ │ 22802: 00d95d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IRQ_MSIX_EVENT │ │ │ │ 22803: 00ce1cd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrsqrt7_v_w │ │ │ │ - 22804: 009afa5c 48 FUNC GLOBAL DEFAULT 12 aio_get_g_source │ │ │ │ + 22804: 009afaa4 48 FUNC GLOBAL DEFAULT 12 aio_get_g_source │ │ │ │ 22805: 00dc70fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_NONMSIX_ICR_READ_DSTATE │ │ │ │ - 22806: 0082b79c 84 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv │ │ │ │ + 22806: 0082b7e4 84 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv │ │ │ │ 22807: 00dc8470 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_RINGBUF_WRITE_DSTATE │ │ │ │ 22808: 00da1c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_NULL_EVENT │ │ │ │ 22809: 00d91e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SRC_WRITE_EVENT │ │ │ │ 22810: 004bd430 132 FUNC GLOBAL DEFAULT 12 usb_msd_load_request │ │ │ │ - 22811: 00b0c354 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1 │ │ │ │ + 22811: 00b0c3a4 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1 │ │ │ │ 22812: 002b0f94 8 FUNC GLOBAL DEFAULT 12 qemu_console_get_window_id │ │ │ │ - 22813: 00b0c20c 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2 │ │ │ │ + 22813: 00b0c25c 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2 │ │ │ │ 22814: 002bb4b0 140 FUNC GLOBAL DEFAULT 12 hmp_mouse_button │ │ │ │ - 22815: 006a2434 96 FUNC GLOBAL DEFAULT 12 helper_vror_vx_b │ │ │ │ - 22816: 0075d438 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint64_ptr │ │ │ │ + 22815: 006a247c 96 FUNC GLOBAL DEFAULT 12 helper_vror_vx_b │ │ │ │ + 22816: 0075d480 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint64_ptr │ │ │ │ 22817: 00dc7e88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_WRITE_DSTATE │ │ │ │ - 22818: 00b0c0c4 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3 │ │ │ │ + 22818: 00b0c114 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3 │ │ │ │ 22819: 00da3ccc 4 OBJECT GLOBAL DEFAULT 25 keyboard_layout │ │ │ │ 22820: 00d90a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_PROCESS_COMMAND_EVENT │ │ │ │ - 22821: 006a2554 96 FUNC GLOBAL DEFAULT 12 helper_vror_vx_d │ │ │ │ + 22821: 006a259c 96 FUNC GLOBAL DEFAULT 12 helper_vror_vx_d │ │ │ │ 22822: 00dc7942 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_UTRL_SLOT_ERROR_DSTATE │ │ │ │ 22823: 00cf99dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsaddu_vx_b │ │ │ │ - 22824: 00959a9c 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_vhost_queue_status │ │ │ │ + 22824: 00959ae4 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_vhost_queue_status │ │ │ │ 22825: 00cf0fac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnj_vf_w │ │ │ │ 22826: 00cf9850 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsaddu_vx_d │ │ │ │ 22827: 0046320c 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_task_mgmt_endianness │ │ │ │ 22828: 00d96da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_STATUS_EVENT │ │ │ │ 22829: 00d95de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVRAM_WRITE_EVENT │ │ │ │ - 22830: 009c9118 404 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_gen │ │ │ │ - 22831: 006a2494 96 FUNC GLOBAL DEFAULT 12 helper_vror_vx_h │ │ │ │ - 22832: 007a2d28 196 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj │ │ │ │ + 22830: 009c9160 404 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_gen │ │ │ │ + 22831: 006a24dc 96 FUNC GLOBAL DEFAULT 12 helper_vror_vx_h │ │ │ │ + 22832: 007a2d70 196 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj │ │ │ │ 22833: 00cf9958 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsaddu_vx_h │ │ │ │ 22834: 00dc6aca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_LOW_READW_DSTATE │ │ │ │ 22835: 00d9d4a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_CONNECT_EVENT │ │ │ │ 22836: 00d9bea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_PUT_ENDPOINT_EVENT │ │ │ │ 22837: 00d95164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ZASL_TOO_SMALL_EVENT │ │ │ │ 22838: 00545aac 636 FUNC GLOBAL DEFAULT 12 cpr_transfer_input │ │ │ │ - 22839: 0078c9a8 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i32_chk │ │ │ │ - 22840: 007f605c 232 FUNC GLOBAL DEFAULT 12 block_job_add_bdrv │ │ │ │ + 22839: 0078c9f0 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i32_chk │ │ │ │ + 22840: 007f60a4 232 FUNC GLOBAL DEFAULT 12 block_job_add_bdrv │ │ │ │ 22841: 00dc8418 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_BACKUP_DSTATE │ │ │ │ 22842: 00dc86d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHANGE_VNC_PASSWORD_DSTATE │ │ │ │ 22843: 00dc7d64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_DISABLE_KVM_DSTATE │ │ │ │ - 22844: 0095b668 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_acpi_ospm_status │ │ │ │ + 22844: 0095b6b0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_acpi_ospm_status │ │ │ │ 22845: 002f9718 260 FUNC GLOBAL DEFAULT 12 qbus_build_aml │ │ │ │ 22846: 00d9d9b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_END_EVENT │ │ │ │ 22847: 0041b16c 84 FUNC GLOBAL DEFAULT 12 pci_bus_irqs │ │ │ │ - 22848: 00956bec 216 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures_members │ │ │ │ + 22848: 00956c34 216 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures_members │ │ │ │ 22849: 00dc6206 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_HANDSHAKE_SUCCESS_DSTATE │ │ │ │ - 22850: 008cb7ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfoList │ │ │ │ + 22850: 008cb7f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfoList │ │ │ │ 22851: 002b6374 148 FUNC GLOBAL DEFAULT 12 qemu_add_mouse_event_handler │ │ │ │ - 22852: 006a24f4 96 FUNC GLOBAL DEFAULT 12 helper_vror_vx_w │ │ │ │ + 22852: 006a253c 96 FUNC GLOBAL DEFAULT 12 helper_vror_vx_w │ │ │ │ 22853: 00cf98d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsaddu_vx_w │ │ │ │ - 22854: 00753da0 68 FUNC GLOBAL DEFAULT 12 qemu_free_irqs │ │ │ │ + 22854: 00753de8 68 FUNC GLOBAL DEFAULT 12 qemu_free_irqs │ │ │ │ 22855: 0055e1d0 72 FUNC GLOBAL DEFAULT 12 migrate_direct_io │ │ │ │ 22856: 0059bc5c 44 FUNC GLOBAL DEFAULT 12 connection_has_tracked │ │ │ │ - 22857: 00916910 332 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo │ │ │ │ + 22857: 00916958 332 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo │ │ │ │ 22858: 00da1744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_FLOWS_EVENT │ │ │ │ 22859: 00dc70c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_POST_LOAD_DSTATE │ │ │ │ - 22860: 007e1860 220 FUNC GLOBAL DEFAULT 12 os_setup_signal_handling │ │ │ │ + 22860: 007e18a8 220 FUNC GLOBAL DEFAULT 12 os_setup_signal_handling │ │ │ │ 22861: 00412384 80 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_string │ │ │ │ 22862: 00d8e8c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_DEVICE_EVENT │ │ │ │ 22863: 00415354 124 FUNC GLOBAL DEFAULT 12 pcie_count_ds_ports │ │ │ │ 22864: 00d91e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_RESET_EVENT │ │ │ │ 22865: 0052feb4 292 FUNC GLOBAL DEFAULT 12 qemu_fdt_add_path │ │ │ │ 22866: 00d919fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_IRQ_HANDLER_EVENT │ │ │ │ 22867: 00d99e50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_RESET_EVENT │ │ │ │ 22868: 00da018c 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_control_trace_events_trace_events │ │ │ │ 22869: 005ea44c 24 FUNC GLOBAL DEFAULT 12 helper_fcvt_w_d │ │ │ │ 22870: 00d90ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_READ_EVENT │ │ │ │ 22871: 00d95ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC16_EVENT │ │ │ │ - 22872: 009c33d0 56 FUNC GLOBAL DEFAULT 12 timed_average_sum │ │ │ │ + 22872: 009c3418 56 FUNC GLOBAL DEFAULT 12 timed_average_sum │ │ │ │ 22873: 00ce3e54 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl8re16_v │ │ │ │ - 22874: 009bd67c 168 FUNC GLOBAL DEFAULT 12 hbitmap_sha256 │ │ │ │ + 22874: 009bd6c4 168 FUNC GLOBAL DEFAULT 12 hbitmap_sha256 │ │ │ │ 22875: 00d91f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_FREQ_EVENT │ │ │ │ 22876: 00dc8c50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFREE_DSTATE │ │ │ │ 22877: 00305134 4 FUNC GLOBAL DEFAULT 12 acpi_memory_hotplug_init │ │ │ │ 22878: 005eb120 68 FUNC GLOBAL DEFAULT 12 helper_fcvt_w_h │ │ │ │ 22879: 00cf6b74 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdivu_vv_b │ │ │ │ 22880: 00d9d5a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_FINISHED_EVENT │ │ │ │ 22881: 00d975b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_FLUSH_MSG_EVENT │ │ │ │ @@ -22891,143 +22891,143 @@ │ │ │ │ 22887: 00dc74be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_DMA_COMMAND_WRITE_DSTATE │ │ │ │ 22888: 00dc77a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_COMMAND_DSTATE │ │ │ │ 22889: 002b92c8 68 FUNC GLOBAL DEFAULT 12 qemu_input_is_absolute │ │ │ │ 22890: 00cf6af0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdivu_vv_h │ │ │ │ 22891: 00d911a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_SET_IRQ_LSI_EVENT │ │ │ │ 22892: 00da22cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_COROUTINE_YIELD_EVENT │ │ │ │ 22893: 005e9d48 56 FUNC GLOBAL DEFAULT 12 helper_fcvt_w_s │ │ │ │ - 22894: 0093fd74 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfo │ │ │ │ + 22894: 0093fdbc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfo │ │ │ │ 22895: 00dc8688 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_SYNC_CONFIG_DSTATE │ │ │ │ - 22896: 008e8ebc 464 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc_members │ │ │ │ + 22896: 008e8f04 464 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc_members │ │ │ │ 22897: 00d8cd00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_READ_FLAGS_EVENT │ │ │ │ 22898: 00cfabe8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclip_wx_h │ │ │ │ - 22899: 0075d218 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint16_ptr │ │ │ │ - 22900: 009ae7cc 76 FUNC GLOBAL DEFAULT 12 uffd_close_fd │ │ │ │ - 22901: 007e8af0 168 FUNC GLOBAL DEFAULT 12 bdrv_supports_compressed_writes │ │ │ │ + 22899: 0075d260 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint16_ptr │ │ │ │ + 22900: 009ae814 76 FUNC GLOBAL DEFAULT 12 uffd_close_fd │ │ │ │ + 22901: 007e8b38 168 FUNC GLOBAL DEFAULT 12 bdrv_supports_compressed_writes │ │ │ │ 22902: 003cad88 892 FUNC GLOBAL DEFAULT 12 igb_core_read │ │ │ │ 22903: 00570d4c 184 FUNC GLOBAL DEFAULT 12 migration_threads_add │ │ │ │ - 22904: 007e17a8 184 FUNC GLOBAL DEFAULT 12 os_setup_early_signal_handling │ │ │ │ + 22904: 007e17f0 184 FUNC GLOBAL DEFAULT 12 os_setup_early_signal_handling │ │ │ │ 22905: 00d8e488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_RAISE_IRQ_EVENT │ │ │ │ 22906: 0052e030 288 FUNC GLOBAL DEFAULT 12 qmp_query_tpm_models │ │ │ │ - 22907: 0081bc80 16 FUNC GLOBAL DEFAULT 12 block_copy_call_cancel │ │ │ │ - 22908: 006cdb2c 148 FUNC GLOBAL DEFAULT 12 vfio_put_address_space │ │ │ │ + 22907: 0081bcc8 16 FUNC GLOBAL DEFAULT 12 block_copy_call_cancel │ │ │ │ + 22908: 006cdb74 148 FUNC GLOBAL DEFAULT 12 vfio_put_address_space │ │ │ │ 22909: 00dc6fb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_REG_READ_DSTATE │ │ │ │ 22910: 00dc71a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_READ_DSTATE │ │ │ │ 22911: 00cb8518 132 OBJECT GLOBAL DEFAULT 24 helper_info_exit_atomic │ │ │ │ 22912: 00d95c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_WRITE_EVENT │ │ │ │ 22913: 0036f8c4 756 FUNC GLOBAL DEFAULT 12 vbe_ioport_write_data │ │ │ │ 22914: 00dc843a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_DSTATE │ │ │ │ 22915: 00dc6ac4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_HIGH_WRITEW_DSTATE │ │ │ │ - 22916: 0079c98c 176 FUNC GLOBAL DEFAULT 12 perf_exit │ │ │ │ + 22916: 0079c9d4 176 FUNC GLOBAL DEFAULT 12 perf_exit │ │ │ │ 22917: 0055d43c 36 FUNC GLOBAL DEFAULT 12 migrate_colo │ │ │ │ 22918: 00cf6a6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdivu_vv_w │ │ │ │ - 22919: 008fbb2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocket │ │ │ │ - 22920: 008d5570 608 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync_members │ │ │ │ - 22921: 007510c0 60 FUNC GLOBAL DEFAULT 12 qdev_realize_and_unref │ │ │ │ + 22919: 008fbb74 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocket │ │ │ │ + 22920: 008d55b8 608 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync_members │ │ │ │ + 22921: 00751108 60 FUNC GLOBAL DEFAULT 12 qdev_realize_and_unref │ │ │ │ 22922: 003aaa84 364 FUNC GLOBAL DEFAULT 12 net_tx_pkt_reset │ │ │ │ 22923: 00cfab64 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclip_wx_w │ │ │ │ 22924: 00d95944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_SEC_CTRL_LIST_EVENT │ │ │ │ 22925: 00d97974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_WRITE_OVERFLOW_EVENT │ │ │ │ 22926: 00d93fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_MSIX_INVALID_EVENT │ │ │ │ 22927: 00dbda1c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_c │ │ │ │ 22928: 00d8dd38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_TX_EVENT │ │ │ │ - 22929: 00814f48 148 FUNC GLOBAL DEFAULT 12 blk_abort_aio_request │ │ │ │ - 22930: 00918894 224 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_memsave_arg_members │ │ │ │ - 22931: 007e99a0 128 FUNC GLOBAL DEFAULT 12 bdrv_co_debug_event │ │ │ │ + 22929: 00814f90 148 FUNC GLOBAL DEFAULT 12 blk_abort_aio_request │ │ │ │ + 22930: 009188dc 224 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_memsave_arg_members │ │ │ │ + 22931: 007e99e8 128 FUNC GLOBAL DEFAULT 12 bdrv_co_debug_event │ │ │ │ 22932: 00dc71fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_UDP_DSTATE │ │ │ │ 22933: 00dc7286 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_CMBLOC_RESERVED_DSTATE │ │ │ │ - 22934: 0070cb50 108 FUNC GLOBAL DEFAULT 12 memory_region_reset_dirty │ │ │ │ + 22934: 0070cb98 108 FUNC GLOBAL DEFAULT 12 memory_region_reset_dirty │ │ │ │ 22935: 00dc6df0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_UPDATE_DSTATE │ │ │ │ 22936: 00d9199c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_SHMEM_SIZE_EVENT │ │ │ │ - 22937: 0077e7f8 252 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i32 │ │ │ │ - 22938: 0077765c 72 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec │ │ │ │ + 22937: 0077e840 252 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i32 │ │ │ │ + 22938: 007776a4 72 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec │ │ │ │ 22939: 00dc6127 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_ui_c │ │ │ │ - 22940: 00b2d904 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_0_len │ │ │ │ - 22941: 008f6f84 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_delete_internal_sync │ │ │ │ - 22942: 008c5dc8 92 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRuleList │ │ │ │ + 22940: 00b2d954 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_0_len │ │ │ │ + 22941: 008f6fcc 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_delete_internal_sync │ │ │ │ + 22942: 008c5e10 92 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRuleList │ │ │ │ 22943: 00dc6926 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_CHAN_EXEC_UNDEF_DSTATE │ │ │ │ 22944: 00dc7f28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_STATE_SAVE_DSTATE │ │ │ │ - 22945: 00b2d8fc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_1_len │ │ │ │ - 22946: 00863754 688 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_load_tmp │ │ │ │ + 22945: 00b2d94c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_1_len │ │ │ │ + 22946: 0086379c 688 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_load_tmp │ │ │ │ 22947: 00d99038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_CQ_INVALID_CQID_EVENT │ │ │ │ 22948: 00d848a4 8 OBJECT GLOBAL DEFAULT 24 monitor_bdrv_states │ │ │ │ - 22949: 008cceac 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttp │ │ │ │ - 22950: 00b2d8f4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_2_len │ │ │ │ + 22949: 008ccef4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttp │ │ │ │ + 22950: 00b2d944 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_2_len │ │ │ │ 22951: 00dc8534 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_POWERDOWN_DSTATE │ │ │ │ 22952: 00dc709c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_LINK_SET_EXT_PARAMS_DSTATE │ │ │ │ 22953: 00dc77ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_RX_READ_N2FRAME_DSTATE │ │ │ │ - 22954: 0072ada8 52 FUNC GLOBAL DEFAULT 12 monitor_get_cpu_index │ │ │ │ + 22954: 0072adf0 52 FUNC GLOBAL DEFAULT 12 monitor_get_cpu_index │ │ │ │ 22955: 00d938b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MII_READ_EVENT │ │ │ │ 22956: 00dc7b34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_ADD_DSTATE │ │ │ │ 22957: 002a9c44 192 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd16 │ │ │ │ 22958: 00d9cfa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_CALCULATE_EVENT │ │ │ │ 22959: 00d98d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_UNKNOWN_CRQ_EVENT │ │ │ │ 22960: 00dc6814 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CG3_READ_DSTATE │ │ │ │ 22961: 00dc69bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PIO_TRANSFER_DSTATE │ │ │ │ 22962: 0042c6cc 2072 FUNC GLOBAL DEFAULT 12 pcie_aer_inject_error │ │ │ │ 22963: 002b26f4 168 FUNC GLOBAL DEFAULT 12 dpy_text_cursor │ │ │ │ 22964: 0041b340 248 FUNC GLOBAL DEFAULT 12 pci_bus_range │ │ │ │ 22965: 00d90a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INT_EVENT │ │ │ │ 22966: 00dc70aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_WRITE_CONFIG_DSTATE │ │ │ │ 22967: 00dc64f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKNOD_RETURN_DSTATE │ │ │ │ - 22968: 00871884 92 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_import │ │ │ │ + 22968: 008718cc 92 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_import │ │ │ │ 22969: 00cb5de8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchb │ │ │ │ - 22970: 009a25c8 64 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_null │ │ │ │ + 22970: 009a2610 64 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_null │ │ │ │ 22971: 004d7888 24 FUNC GLOBAL DEFAULT 12 virtio_bus_stop_ioeventfd │ │ │ │ 22972: 005eb4ec 100 FUNC GLOBAL DEFAULT 12 helper_fcvt_h_d │ │ │ │ - 22973: 00941f34 320 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties │ │ │ │ - 22974: 00918754 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions │ │ │ │ + 22973: 00941f7c 320 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties │ │ │ │ + 22974: 0091879c 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions │ │ │ │ 22975: 00dc78c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_DSTATE │ │ │ │ - 22976: 0075fb74 348 FUNC GLOBAL DEFAULT 12 gdb_memtohex │ │ │ │ - 22977: 00850750 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_is_table_offset │ │ │ │ + 22976: 0075fbbc 348 FUNC GLOBAL DEFAULT 12 gdb_memtohex │ │ │ │ + 22977: 00850798 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_is_table_offset │ │ │ │ 22978: 00dc8630 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_SEEK_DSTATE │ │ │ │ 22979: 00dc8bb8 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_cxl_c │ │ │ │ 22980: 005eb330 96 FUNC GLOBAL DEFAULT 12 helper_fcvt_h_l │ │ │ │ 22981: 00dc7510 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_MM_LOAD_DSTATE │ │ │ │ - 22982: 00914280 312 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties │ │ │ │ + 22982: 009142c8 312 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties │ │ │ │ 22983: 005ab7a4 264 FUNC GLOBAL DEFAULT 12 replay_mutex_unlock │ │ │ │ 22984: 0050f488 592 FUNC GLOBAL DEFAULT 12 qmp_blockdev_change_medium │ │ │ │ - 22985: 0095760c 624 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus_members │ │ │ │ - 22986: 0070f46c 168 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_guest_memfd │ │ │ │ + 22985: 00957654 624 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus_members │ │ │ │ + 22986: 0070f4b4 168 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_guest_memfd │ │ │ │ 22987: 00dc6648 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_CHIP_ERASE_DSTATE │ │ │ │ 22988: 00dc77ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_SEQUENCER_STOP_REQUESTED_DSTATE │ │ │ │ 22989: 002eafc8 4 FUNC GLOBAL DEFAULT 12 pt_getxattr │ │ │ │ 22990: 005eb3f0 128 FUNC GLOBAL DEFAULT 12 helper_fcvt_h_s │ │ │ │ 22991: 00dc6df2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_SET_SRC_DSTATE │ │ │ │ 22992: 005141d8 136 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_post_reset │ │ │ │ 22993: 005eb280 88 FUNC GLOBAL DEFAULT 12 helper_fcvt_h_w │ │ │ │ - 22994: 00742794 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_le │ │ │ │ + 22994: 007427dc 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_le │ │ │ │ 22995: 00dc71f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_TCP_DSTATE │ │ │ │ 22996: 00dc76be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_IO_DSTATE │ │ │ │ 22997: 00dc84b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DUMP_DSTATE │ │ │ │ 22998: 0042ac7c 244 FUNC GLOBAL DEFAULT 12 pcie_cap_flr_write_config │ │ │ │ - 22999: 007e5aa4 1104 FUNC GLOBAL DEFAULT 12 bdrv_co_create_opts_simple │ │ │ │ + 22999: 007e5aec 1104 FUNC GLOBAL DEFAULT 12 bdrv_co_create_opts_simple │ │ │ │ 23000: 00d94908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_UDP_EVENT │ │ │ │ 23001: 00d9f620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_BEGIN_EVENT │ │ │ │ 23002: 00d950b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_CMBLOC_RESERVED_EVENT │ │ │ │ 23003: 00dc72c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ADDR_DSTATE │ │ │ │ 23004: 00dc6e4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SNVS_READ_DSTATE │ │ │ │ 23005: 00dc62c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 23006: 002fff60 112 FUNC GLOBAL DEFAULT 12 acpi_data_len │ │ │ │ 23007: 00dc6b6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMOVP_DSTATE │ │ │ │ - 23008: 00745a1c 240 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_le_mmu │ │ │ │ + 23008: 00745a64 240 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_le_mmu │ │ │ │ 23009: 00da1194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_LINK_EVENT │ │ │ │ 23010: 00dc84f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_NUMA_DSTATE │ │ │ │ - 23011: 00967d84 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions │ │ │ │ + 23011: 00967dcc 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions │ │ │ │ 23012: 00dc7cf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_STATE_DSTATE │ │ │ │ 23013: 00cb9908 148 OBJECT GLOBAL DEFAULT 24 local_ops │ │ │ │ 23014: 002b0d54 28 FUNC GLOBAL DEFAULT 12 graphic_hw_update_done │ │ │ │ 23015: 00dc60cd 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_char_c │ │ │ │ 23016: 00d952d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_CQID_EVENT │ │ │ │ 23017: 00d93db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_SET_IAM_EVENT │ │ │ │ - 23018: 008e5e4c 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRef │ │ │ │ - 23019: 007167fc 548 FUNC GLOBAL DEFAULT 12 qemu_ram_set_idstr │ │ │ │ + 23018: 008e5e94 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRef │ │ │ │ + 23019: 00716844 548 FUNC GLOBAL DEFAULT 12 qemu_ram_set_idstr │ │ │ │ 23020: 002b53cc 92 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fd │ │ │ │ 23021: 00624844 448 FUNC GLOBAL DEFAULT 12 helper_vfwmul_vf_h │ │ │ │ - 23022: 00906d58 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherMode │ │ │ │ + 23022: 00906da0 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherMode │ │ │ │ 23023: 00cf61a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwredosum_vs_h │ │ │ │ 23024: 00d8f8f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_HOST_UNIMPL_EVENT │ │ │ │ 23025: 00d95644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FINISH_ZONE_EVENT │ │ │ │ 23026: 00dc82f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYCHANGELISTENER_UNREGISTER_DSTATE │ │ │ │ 23027: 00dc6a9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_CB_DONE_DSTATE │ │ │ │ 23028: 00d9f6e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSECCFG_CSR_WRITE_EVENT │ │ │ │ 23029: 002b7ee8 104 FUNC GLOBAL DEFAULT 12 qemu_input_handler_unregister │ │ │ │ @@ -23038,1046 +23038,1046 @@ │ │ │ │ 23034: 00da0344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_DRAM_EVENT_EVENT │ │ │ │ 23035: 00dc7642 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_CONVERT_SGLIST_DSTATE │ │ │ │ 23036: 002a9d04 176 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd32 │ │ │ │ 23037: 00cb7a44 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orb │ │ │ │ 23038: 0061cd6c 260 FUNC GLOBAL DEFAULT 12 helper_vmerge_vvm_d │ │ │ │ 23039: 00d0537c 132 OBJECT GLOBAL DEFAULT 24 helper_info_csrrw_i128 │ │ │ │ 23040: 00cfb8cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmul_vf_h │ │ │ │ - 23041: 009d2b64 464 FUNC GLOBAL DEFAULT 12 vu_set_queue_host_notifier │ │ │ │ - 23042: 008cb6f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackup │ │ │ │ + 23041: 009d2bac 464 FUNC GLOBAL DEFAULT 12 vu_set_queue_host_notifier │ │ │ │ + 23042: 008cb73c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackup │ │ │ │ 23043: 0061cb68 260 FUNC GLOBAL DEFAULT 12 helper_vmerge_vvm_h │ │ │ │ 23044: 00586cd8 104 FUNC GLOBAL DEFAULT 12 net_checksum_add_cont │ │ │ │ 23045: 005a97f8 84 FUNC GLOBAL DEFAULT 12 replay_has_exception │ │ │ │ 23046: 00624a04 456 FUNC GLOBAL DEFAULT 12 helper_vfwmul_vf_w │ │ │ │ - 23047: 00727738 244 FUNC GLOBAL DEFAULT 12 colo_record_bitmap │ │ │ │ + 23047: 00727780 244 FUNC GLOBAL DEFAULT 12 colo_record_bitmap │ │ │ │ 23048: 00cf6124 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwredosum_vs_w │ │ │ │ 23049: 00dc619a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_IO_ERROR_DSTATE │ │ │ │ 23050: 00dc7914 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_CQ_NOT_EXISTS_DSTATE │ │ │ │ 23051: 00dc7bec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_DATA_UNDERRUN_DSTATE │ │ │ │ 23052: 00d911e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_IRQ_EVENT │ │ │ │ 23053: 00d8bc18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_INFO_EVENT │ │ │ │ 23054: 00d9dbb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_ERROR_EVENT │ │ │ │ 23055: 00342308 100 FUNC GLOBAL DEFAULT 12 ramfb_display_update │ │ │ │ 23056: 00d9c3b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_CREATE_NOTIFIER_EVENT │ │ │ │ - 23057: 00809d30 324 FUNC GLOBAL DEFAULT 12 scsi_cmd_lba │ │ │ │ + 23057: 00809d78 324 FUNC GLOBAL DEFAULT 12 scsi_cmd_lba │ │ │ │ 23058: 00dc7872 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_TIMER_SET_COUNT_DSTATE │ │ │ │ 23059: 00d95554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ADDR_READ_EVENT │ │ │ │ 23060: 00514a38 56 FUNC GLOBAL DEFAULT 12 qemu_in_vcpu_thread │ │ │ │ - 23061: 0072bbd0 128 FUNC GLOBAL DEFAULT 12 qemu_semihosting_guestfd_init │ │ │ │ - 23062: 0098b8b8 124 FUNC GLOBAL DEFAULT 12 qemu_socket │ │ │ │ - 23063: 00902274 1088 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_add │ │ │ │ + 23061: 0072bc18 128 FUNC GLOBAL DEFAULT 12 qemu_semihosting_guestfd_init │ │ │ │ + 23062: 0098b900 124 FUNC GLOBAL DEFAULT 12 qemu_socket │ │ │ │ + 23063: 009022bc 1088 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_add │ │ │ │ 23064: 00dc846c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_RINGBUF_READ_DSTATE │ │ │ │ - 23065: 0090a748 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA │ │ │ │ + 23065: 0090a790 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA │ │ │ │ 23066: 00dc7564 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_ADD_MSG_BYTE_DSTATE │ │ │ │ 23067: 0048f4a8 264 FUNC GLOBAL DEFAULT 12 usb_port_location │ │ │ │ 23068: 00cfb848 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmul_vf_w │ │ │ │ 23069: 002ecce4 88 FUNC GLOBAL DEFAULT 12 v9fs_path_copy │ │ │ │ 23070: 0061cc6c 256 FUNC GLOBAL DEFAULT 12 helper_vmerge_vvm_w │ │ │ │ 23071: 00d8ff30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_AND_HANDLER_EVENT │ │ │ │ 23072: 00494264 392 FUNC GLOBAL DEFAULT 12 usb_desc_string │ │ │ │ 23073: 002ada30 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_idle_cb │ │ │ │ 23074: 00d989b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_TIMER_SET_COUNT_EVENT │ │ │ │ - 23075: 007466f4 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_le_mmu │ │ │ │ + 23075: 0074673c 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_le_mmu │ │ │ │ 23076: 00dc6756 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_WRITE_DSTATE │ │ │ │ 23077: 002b0e48 332 FUNC GLOBAL DEFAULT 12 graphic_hw_gl_block │ │ │ │ - 23078: 00782b70 468 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i64 │ │ │ │ - 23079: 00939964 92 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfo │ │ │ │ - 23080: 008d8458 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd │ │ │ │ + 23078: 00782bb8 468 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i64 │ │ │ │ + 23079: 009399ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfo │ │ │ │ + 23080: 008d84a0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd │ │ │ │ 23081: 00290d38 368 FUNC GLOBAL DEFAULT 12 float32_to_float16 │ │ │ │ 23082: 00d9a260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RAISE_HOST_IRQ_EVENT │ │ │ │ 23083: 00d94238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IPV6_FILTERING_DISABLED_EVENT │ │ │ │ - 23084: 00911180 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent_members │ │ │ │ - 23085: 0072c60c 320 FUNC GLOBAL DEFAULT 12 semihost_sys_close │ │ │ │ + 23084: 009111c8 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent_members │ │ │ │ + 23085: 0072c654 320 FUNC GLOBAL DEFAULT 12 semihost_sys_close │ │ │ │ 23086: 00d94388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RFCTL_EVENT │ │ │ │ - 23087: 009d2290 52 FUNC GLOBAL DEFAULT 12 vu_request_to_string │ │ │ │ + 23087: 009d22d8 52 FUNC GLOBAL DEFAULT 12 vu_request_to_string │ │ │ │ 23088: 00d9d0f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_STATE_LOAD_EVENT │ │ │ │ 23089: 00d9fdec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_BACKUP_EVENT │ │ │ │ 23090: 004cf630 140 FUNC GLOBAL DEFAULT 12 vfio_device_is_mdev │ │ │ │ - 23091: 008e9208 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc │ │ │ │ + 23091: 008e9250 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc │ │ │ │ 23092: 00dc7206 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_NOT_XXP_DSTATE │ │ │ │ 23093: 005ad01c 68 FUNC GLOBAL DEFAULT 12 replay_event_char_read_load │ │ │ │ 23094: 0055e11c 36 FUNC GLOBAL DEFAULT 12 migrate_has_block_bitmap_mapping │ │ │ │ 23095: 00d94218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSI_NOTIFY_EVENT │ │ │ │ - 23096: 007810f8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i32 │ │ │ │ + 23096: 00781140 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i32 │ │ │ │ 23097: 00d9eb94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_SET_POS_EVENT │ │ │ │ 23098: 00d93138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ETHLITE_PKT_SIZE_TOO_BIG_EVENT │ │ │ │ 23099: 005aa750 160 FUNC GLOBAL DEFAULT 12 replay_put_byte │ │ │ │ 23100: 00d005a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctr_add_entry │ │ │ │ 23101: 003adad8 88 FUNC GLOBAL DEFAULT 12 net_rx_pkt_unset_vhdr │ │ │ │ 23102: 00dc805a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RETURN_PATH_END_BEFORE_DSTATE │ │ │ │ - 23103: 00935770 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfoList │ │ │ │ + 23103: 009357b8 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfoList │ │ │ │ 23104: 00518d84 128 FUNC GLOBAL DEFAULT 12 dirtylimit_throttle_time_per_round │ │ │ │ 23105: 005ea140 72 FUNC GLOBAL DEFAULT 12 helper_fmin_d │ │ │ │ 23106: 00d00834 132 OBJECT GLOBAL DEFAULT 24 helper_info_mret │ │ │ │ 23107: 00d9296c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_WRITE_EVENT │ │ │ │ 23108: 00dc688e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_PRE_LOAD_DSTATE │ │ │ │ 23109: 00dc68ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_DESTROY_DSTATE │ │ │ │ 23110: 00cfc5b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsac_vf_d │ │ │ │ 23111: 005ea8e8 208 FUNC GLOBAL DEFAULT 12 helper_fmin_h │ │ │ │ - 23112: 0080a470 420 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_is_guest_recoverable │ │ │ │ + 23112: 0080a4b8 420 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_is_guest_recoverable │ │ │ │ 23113: 00d95d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I64_EVENT │ │ │ │ - 23114: 008adccc 512 FUNC GLOBAL DEFAULT 12 blk_getlength │ │ │ │ + 23114: 008add14 512 FUNC GLOBAL DEFAULT 12 blk_getlength │ │ │ │ 23115: 00cfc6b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsac_vf_h │ │ │ │ 23116: 00dc7524 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_DELAYEDSELECT_TIMEOUT_DSTATE │ │ │ │ 23117: 00d93958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_PCS_READ_EVENT │ │ │ │ - 23118: 009a5020 316 FUNC GLOBAL DEFAULT 12 qdist_add │ │ │ │ + 23118: 009a5068 316 FUNC GLOBAL DEFAULT 12 qdist_add │ │ │ │ 23119: 004ce924 1408 FUNC GLOBAL DEFAULT 12 vfio_region_setup │ │ │ │ 23120: 00dc6600 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_FIFO_DSTATE │ │ │ │ - 23121: 008642bc 236 FUNC GLOBAL DEFAULT 12 qcow2_co_compress │ │ │ │ + 23121: 00864304 236 FUNC GLOBAL DEFAULT 12 qcow2_co_compress │ │ │ │ 23122: 005fa088 1968 FUNC GLOBAL DEFAULT 12 helper_vle16_v │ │ │ │ 23123: 00dc7a7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_GLBREG_WRITE_DSTATE │ │ │ │ 23124: 00dc66be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_ERASE_TIMEOUT_DSTATE │ │ │ │ - 23125: 007e08e4 116 FUNC GLOBAL DEFAULT 12 iothread_by_id │ │ │ │ + 23125: 007e092c 116 FUNC GLOBAL DEFAULT 12 iothread_by_id │ │ │ │ 23126: 00d9d870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_ACCEPTED_EVENT │ │ │ │ 23127: 00463208 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_io_reply_endianness │ │ │ │ 23128: 00cb8494 132 OBJECT GLOBAL DEFAULT 24 helper_info_lookup_tb_ptr │ │ │ │ 23129: 00dc6938 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALD_DSTATE │ │ │ │ 23130: 005e9888 144 FUNC GLOBAL DEFAULT 12 helper_fmin_s │ │ │ │ 23131: 0036cf2c 416 FUNC GLOBAL DEFAULT 12 pci_std_vga_mmio_region_init │ │ │ │ - 23132: 009d081c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecordList │ │ │ │ - 23133: 0072addc 372 FUNC GLOBAL DEFAULT 12 hmp_info_registers │ │ │ │ + 23132: 009d0864 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecordList │ │ │ │ + 23133: 0072ae24 372 FUNC GLOBAL DEFAULT 12 hmp_info_registers │ │ │ │ 23134: 003bf6ec 12 FUNC GLOBAL DEFAULT 12 igb_vf_reset │ │ │ │ - 23135: 00942e80 664 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties_members │ │ │ │ - 23136: 007be55c 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64 │ │ │ │ + 23135: 00942ec8 664 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties_members │ │ │ │ + 23136: 007be5a4 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64 │ │ │ │ 23137: 00da1e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_FREE_EVENT │ │ │ │ 23138: 00dc693a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAGO_DSTATE │ │ │ │ 23139: 00bce8b8 52 OBJECT GLOBAL DEFAULT 21 vmstate_serial │ │ │ │ 23140: 00cfc634 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsac_vf_w │ │ │ │ 23141: 005dc030 36 FUNC GLOBAL DEFAULT 12 cpu_get_fcfien │ │ │ │ 23142: 00dc6b24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_CLAIM_IRQ_DSTATE │ │ │ │ 23143: 005d2a40 40 FUNC GLOBAL DEFAULT 12 riscv_iommu_set_cap_igs │ │ │ │ 23144: 00d8ad08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_NEED_CHECK_TIMER_CB_EVENT │ │ │ │ 23145: 00dc7116 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_DSTATE │ │ │ │ 23146: 00d9b918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_EARLY_SETUP_EVENT │ │ │ │ - 23147: 009bfe90 164 FUNC GLOBAL DEFAULT 12 iov_discard_front_undoable │ │ │ │ - 23148: 006cc5b4 392 FUNC GLOBAL DEFAULT 12 vfio_devices_query_dirty_bitmap │ │ │ │ - 23149: 009bf36c 80 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_external │ │ │ │ + 23147: 009bfed8 164 FUNC GLOBAL DEFAULT 12 iov_discard_front_undoable │ │ │ │ + 23148: 006cc5fc 392 FUNC GLOBAL DEFAULT 12 vfio_devices_query_dirty_bitmap │ │ │ │ + 23149: 009bf3b4 80 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_external │ │ │ │ 23150: 00d8b208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_ROOT_ATTACH_EVENT │ │ │ │ 23151: 00d8fb14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_READ_EVENT │ │ │ │ 23152: 00304730 212 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_init │ │ │ │ - 23153: 0071f374 16 FUNC GLOBAL DEFAULT 12 ramblock_is_pmem │ │ │ │ + 23153: 0071f3bc 16 FUNC GLOBAL DEFAULT 12 ramblock_is_pmem │ │ │ │ 23154: 00590724 588 FUNC GLOBAL DEFAULT 12 print_net_client │ │ │ │ 23155: 00d93b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_DISABLED_EVENT │ │ │ │ 23156: 00dc7d58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_VECTOR_RELEASE_DSTATE │ │ │ │ 23157: 00dc7546 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_SIMPLEQUEUE_DSTATE │ │ │ │ - 23158: 009bfa94 112 FUNC GLOBAL DEFAULT 12 qemu_iovec_reset │ │ │ │ - 23159: 0093dafc 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_DISCONNECTED_arg_members │ │ │ │ + 23158: 009bfadc 112 FUNC GLOBAL DEFAULT 12 qemu_iovec_reset │ │ │ │ + 23159: 0093db44 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_DISCONNECTED_arg_members │ │ │ │ 23160: 00dc75ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_DSTATE │ │ │ │ 23161: 00d8d6f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNSUPPORTED_DEVICE_CONFIGURATION_EVENT │ │ │ │ - 23162: 00960ba0 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo │ │ │ │ + 23162: 00960be8 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo │ │ │ │ 23163: 00d8dcb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_IRQ_RAISED_EVENT │ │ │ │ - 23164: 0083a938 656 FUNC GLOBAL DEFAULT 12 bdrv_query_snapshot_info_list │ │ │ │ - 23165: 007abe80 340 FUNC GLOBAL DEFAULT 12 qio_channel_tls_handshake │ │ │ │ + 23164: 0083a980 656 FUNC GLOBAL DEFAULT 12 bdrv_query_snapshot_info_list │ │ │ │ + 23165: 007abec8 340 FUNC GLOBAL DEFAULT 12 qio_channel_tls_handshake │ │ │ │ 23166: 00d99f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_MSOS_EVENT │ │ │ │ - 23167: 007a38f0 292 FUNC GLOBAL DEFAULT 12 qemu_get_offset │ │ │ │ + 23167: 007a3938 292 FUNC GLOBAL DEFAULT 12 qemu_get_offset │ │ │ │ 23168: 005210e0 36 FUNC GLOBAL DEFAULT 12 qtest_server_set_send_handler │ │ │ │ 23169: 004ce2d4 476 FUNC GLOBAL DEFAULT 12 vfio_region_exit │ │ │ │ 23170: 004dd7c0 136 FUNC GLOBAL DEFAULT 12 virtio_pci_get_trans_devid │ │ │ │ - 23171: 0094c470 192 FUNC GLOBAL DEFAULT 12 visit_type_NotifyVmexitOption │ │ │ │ - 23172: 00747224 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_be │ │ │ │ + 23171: 0094c4b8 192 FUNC GLOBAL DEFAULT 12 visit_type_NotifyVmexitOption │ │ │ │ + 23172: 0074726c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_be │ │ │ │ 23173: 0056a490 1048 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_iterate │ │ │ │ - 23174: 0075165c 144 FUNC GLOBAL DEFAULT 12 device_class_set_legacy_reset │ │ │ │ + 23174: 007516a4 144 FUNC GLOBAL DEFAULT 12 device_class_set_legacy_reset │ │ │ │ 23175: 006126b8 576 FUNC GLOBAL DEFAULT 12 helper_vmsleu_vv_b │ │ │ │ - 23176: 00910abc 188 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand_members │ │ │ │ + 23176: 00910b04 188 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand_members │ │ │ │ 23177: 002a9e8c 168 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub8 │ │ │ │ 23178: 00d8e628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_CTRL_READ_EVENT │ │ │ │ 23179: 00d90ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_EOIR_WRITE_EVENT │ │ │ │ 23180: 00612d78 592 FUNC GLOBAL DEFAULT 12 helper_vmsleu_vv_d │ │ │ │ 23181: 00d90eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN_WRITE_EVENT │ │ │ │ - 23182: 007a5200 180 FUNC GLOBAL DEFAULT 12 qio_channel_buffer_new │ │ │ │ + 23182: 007a5248 180 FUNC GLOBAL DEFAULT 12 qio_channel_buffer_new │ │ │ │ 23183: 002a9db4 216 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd64 │ │ │ │ - 23184: 00747444 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_be_mmu │ │ │ │ + 23184: 0074748c 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_be_mmu │ │ │ │ 23185: 006128f8 576 FUNC GLOBAL DEFAULT 12 helper_vmsleu_vv_h │ │ │ │ 23186: 00d9c200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_ADDR_EVENT │ │ │ │ 23187: 00dc667c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_SUBMIT_MULTIREQ_DSTATE │ │ │ │ 23188: 00337b84 1804 FUNC GLOBAL DEFAULT 12 machine_set_cpu_numa_node │ │ │ │ 23189: 004cfd30 252 FUNC GLOBAL DEFAULT 12 vfio_container_set_dirty_page_tracking │ │ │ │ - 23190: 008d1240 320 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific │ │ │ │ + 23190: 008d1288 320 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific │ │ │ │ 23191: 00d8e718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_DRAW_LINE_EVENT │ │ │ │ 23192: 00dc6f5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RECEIVED_PACKET_DSTATE │ │ │ │ 23193: 00d954a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_OPC_EVENT │ │ │ │ 23194: 00d98c80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_IRQ_EVENT │ │ │ │ 23195: 005811f0 104 FUNC GLOBAL DEFAULT 12 hmp_info_version │ │ │ │ - 23196: 00947fec 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_set │ │ │ │ + 23196: 00948034 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_set │ │ │ │ 23197: 00d99f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_INTERFACE_EVENT │ │ │ │ 23198: 005102c4 712 FUNC GLOBAL DEFAULT 12 hmp_drive_add │ │ │ │ 23199: 00608368 96 FUNC GLOBAL DEFAULT 12 helper_vwadd_wv_b │ │ │ │ 23200: 00612b38 576 FUNC GLOBAL DEFAULT 12 helper_vmsleu_vv_w │ │ │ │ 23201: 00d9fcec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_DISABLE_EVENT │ │ │ │ 23202: 00dc7ebc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_UPDATE_ISTATE_DSTATE │ │ │ │ 23203: 00421264 52 FUNC GLOBAL DEFAULT 12 pci_set_power │ │ │ │ 23204: 00d98178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_READ_EVENT │ │ │ │ 23205: 0055df64 404 FUNC GLOBAL DEFAULT 12 qmp_migrate_set_capabilities │ │ │ │ 23206: 006083c8 96 FUNC GLOBAL DEFAULT 12 helper_vwadd_wv_h │ │ │ │ 23207: 00d9257c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_RESET_EVENT │ │ │ │ 23208: 00d8c694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_REMOVE_EVENT │ │ │ │ 23209: 00d95f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_RTC_READ_EVENT │ │ │ │ - 23210: 0095f89c 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDriver │ │ │ │ + 23210: 0095f8e4 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDriver │ │ │ │ 23211: 00dc7980 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_THREAD_STOP_DSTATE │ │ │ │ 23212: 00dc663c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_SFDP_DSTATE │ │ │ │ 23213: 0032c948 680 FUNC GLOBAL DEFAULT 12 load_elf_hdr │ │ │ │ 23214: 00d9a280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RAISE_GLOBAL_IRQ_EVENT │ │ │ │ - 23215: 007167f4 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_fd │ │ │ │ + 23215: 0071683c 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_fd │ │ │ │ 23216: 0051ce80 72 FUNC GLOBAL DEFAULT 12 qmp_device_add │ │ │ │ 23217: 00514dcc 32 FUNC GLOBAL DEFAULT 12 cpu_thread_signal_destroyed │ │ │ │ - 23218: 009867d8 228 FUNC GLOBAL DEFAULT 12 qdict_from_jsonf_nofail │ │ │ │ + 23218: 00986820 228 FUNC GLOBAL DEFAULT 12 qdict_from_jsonf_nofail │ │ │ │ 23219: 00d9d480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_DISCARD_SEND_FINISH_EVENT │ │ │ │ 23220: 00dc8544 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TARGET_DSTATE │ │ │ │ 23221: 005abfd4 116 FUNC GLOBAL DEFAULT 12 replay_bh_schedule_event │ │ │ │ 23222: 00dc6ab0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_DSTATE │ │ │ │ 23223: 00608428 96 FUNC GLOBAL DEFAULT 12 helper_vwadd_wv_w │ │ │ │ - 23224: 008cc6c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlklogwrites │ │ │ │ - 23225: 00984a18 108 FUNC GLOBAL DEFAULT 12 qdict_get_double │ │ │ │ + 23224: 008cc70c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlklogwrites │ │ │ │ + 23225: 00984a60 108 FUNC GLOBAL DEFAULT 12 qdict_get_double │ │ │ │ 23226: 00dc69b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_DMA_RW_BUF_DSTATE │ │ │ │ - 23227: 00781988 160 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i64 │ │ │ │ + 23227: 007819d0 160 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i64 │ │ │ │ 23228: 00d9fb6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_CHANGE_EVENT │ │ │ │ - 23229: 00748bb0 8 FUNC GLOBAL DEFAULT 12 kvm_get_free_memslots │ │ │ │ + 23229: 00748bf8 8 FUNC GLOBAL DEFAULT 12 kvm_get_free_memslots │ │ │ │ 23230: 003a91b8 312 FUNC GLOBAL DEFAULT 12 e1000x_update_rx_total_stats │ │ │ │ 23231: 00dc6520 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_OPEN_RETURN_DSTATE │ │ │ │ - 23232: 0095ee90 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions_members │ │ │ │ + 23232: 0095eed8 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions_members │ │ │ │ 23233: 0059ba00 4 FUNC GLOBAL DEFAULT 12 connection_hashtable_reset │ │ │ │ 23234: 00dc81f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_MAP_WAIT_DSTATE │ │ │ │ 23235: 00dc75c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_READ_DSTATE │ │ │ │ 23236: 00dc7094 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_ICR_CLEAR_GPIE_NSICR_DSTATE │ │ │ │ - 23237: 00809eb0 220 FUNC GLOBAL DEFAULT 12 scsi_parse_sense_buf │ │ │ │ + 23237: 00809ef8 220 FUNC GLOBAL DEFAULT 12 scsi_parse_sense_buf │ │ │ │ 23238: 00dc72c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_QFLAGS_DSTATE │ │ │ │ 23239: 00dc708e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EICS_DSTATE │ │ │ │ 23240: 00dc85aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_COLO_LOST_HEARTBEAT_DSTATE │ │ │ │ 23241: 005b3e80 112 FUNC GLOBAL DEFAULT 12 rr_kick_vcpu_thread │ │ │ │ - 23242: 009840b8 132 FUNC GLOBAL DEFAULT 12 qnum_unref │ │ │ │ + 23242: 00984100 132 FUNC GLOBAL DEFAULT 12 qnum_unref │ │ │ │ 23243: 00dc82c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_EOF_DSTATE │ │ │ │ 23244: 00d95f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS5C372_SEND_EVENT │ │ │ │ - 23245: 0094e270 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddress │ │ │ │ + 23245: 0094e2b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddress │ │ │ │ 23246: 00dc6376 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_NEW_CLIENT_DSTATE │ │ │ │ - 23247: 00747750 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_be_mmu │ │ │ │ - 23248: 008e6d30 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels │ │ │ │ + 23247: 00747798 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_be_mmu │ │ │ │ + 23248: 008e6d78 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels │ │ │ │ 23249: 002fb8a8 124 FUNC GLOBAL DEFAULT 12 aml_int │ │ │ │ 23250: 00539234 196 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_user_get_vhost │ │ │ │ - 23251: 008e77b0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2 │ │ │ │ + 23251: 008e77f8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2 │ │ │ │ 23252: 0029b6e8 292 FUNC GLOBAL DEFAULT 12 int32_to_floatx80 │ │ │ │ 23253: 00dc8be0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_POLICY_SKIP_DSTATE │ │ │ │ - 23254: 0092a6a4 256 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus_members │ │ │ │ - 23255: 0090b01c 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_dram_event │ │ │ │ - 23256: 0092b48c 448 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_calc_dirty_rate_arg_members │ │ │ │ + 23254: 0092a6ec 256 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus_members │ │ │ │ + 23255: 0090b064 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_dram_event │ │ │ │ + 23256: 0092b4d4 448 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_calc_dirty_rate_arg_members │ │ │ │ 23257: 00dc750e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_MM_STORE_DSTATE │ │ │ │ 23258: 00d93c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_BUF_DESC_EVENT │ │ │ │ - 23259: 009bee80 168 FUNC GLOBAL DEFAULT 12 iov_hexdump │ │ │ │ - 23260: 008fe128 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel_members │ │ │ │ - 23261: 0097abac 568 FUNC GLOBAL DEFAULT 12 visit_start_list │ │ │ │ + 23259: 009beec8 168 FUNC GLOBAL DEFAULT 12 iov_hexdump │ │ │ │ + 23260: 008fe170 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel_members │ │ │ │ + 23261: 0097abf4 568 FUNC GLOBAL DEFAULT 12 visit_start_list │ │ │ │ 23262: 002ac41c 72 FUNC GLOBAL DEFAULT 12 qemu_plugin_outs │ │ │ │ 23263: 005d43f0 952 FUNC GLOBAL DEFAULT 12 riscv_iommu_hpm_incr_ctr │ │ │ │ 23264: 00d90498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_WRITE_EVENT │ │ │ │ - 23265: 00936a0c 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_stop │ │ │ │ - 23266: 0099af94 108 FUNC GLOBAL DEFAULT 12 fifo8_peek │ │ │ │ - 23267: 008cd410 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsLUKS │ │ │ │ - 23268: 009b0700 176 FUNC GLOBAL DEFAULT 12 aio_context_set_thread_pool_params │ │ │ │ + 23265: 00936a54 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_stop │ │ │ │ + 23266: 0099afdc 108 FUNC GLOBAL DEFAULT 12 fifo8_peek │ │ │ │ + 23267: 008cd458 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsLUKS │ │ │ │ + 23268: 009b0748 176 FUNC GLOBAL DEFAULT 12 aio_context_set_thread_pool_params │ │ │ │ 23269: 00dc6668 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_UNREALIZE_DSTATE │ │ │ │ 23270: 00d8a430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_IO_ERROR_EVENT │ │ │ │ - 23271: 008565b4 2116 FUNC GLOBAL DEFAULT 12 qcow2_cluster_discard │ │ │ │ - 23272: 009537d4 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_set_state │ │ │ │ + 23271: 008565fc 2116 FUNC GLOBAL DEFAULT 12 qcow2_cluster_discard │ │ │ │ + 23272: 0095381c 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_set_state │ │ │ │ 23273: 00d91218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_CHECK_IPI_EVENT │ │ │ │ 23274: 0062ac3c 476 FUNC GLOBAL DEFAULT 12 helper_vfwnmacc_vf_h │ │ │ │ 23275: 00d99db0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_FATAL_ERROR_EVENT │ │ │ │ 23276: 002c0b30 80 FUNC GLOBAL DEFAULT 12 qmp_query_spice │ │ │ │ 23277: 0054a3c4 140 FUNC GLOBAL DEFAULT 12 multifd_file_recv_data │ │ │ │ - 23278: 00aeba30 0x20000 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode │ │ │ │ + 23278: 00aeba80 0x20000 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode │ │ │ │ 23279: 00d9aae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_STALL_EVENT │ │ │ │ - 23280: 009154cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfoWrapper │ │ │ │ + 23280: 00915514 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfoWrapper │ │ │ │ 23281: 00dc75ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_BLAST_DSTATE │ │ │ │ 23282: 00290ea8 92 FUNC GLOBAL DEFAULT 12 float32_to_float64 │ │ │ │ 23283: 00d9fa0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_EVENT │ │ │ │ 23284: 00dc7cde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_NO_SMC_DSTATE │ │ │ │ 23285: 00dc6f7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_DSTATE │ │ │ │ 23286: 00dc625c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_START_NEED_CHECK_TIMER_DSTATE │ │ │ │ - 23287: 007dce50 172 FUNC GLOBAL DEFAULT 12 qmp_drive_backup │ │ │ │ - 23288: 0096261c 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfo │ │ │ │ - 23289: 008bbb48 52 FUNC GLOBAL DEFAULT 12 qemu_chr_be_can_write │ │ │ │ + 23287: 007dce98 172 FUNC GLOBAL DEFAULT 12 qmp_drive_backup │ │ │ │ + 23288: 00962664 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfo │ │ │ │ + 23289: 008bbb90 52 FUNC GLOBAL DEFAULT 12 qemu_chr_be_can_write │ │ │ │ 23290: 0062ae18 524 FUNC GLOBAL DEFAULT 12 helper_vfwnmacc_vf_w │ │ │ │ 23291: 00dc7e3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_COMMIT_DSTATE │ │ │ │ 23292: 00d9a5c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_DEL_EVENT │ │ │ │ - 23293: 008d0e7c 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper │ │ │ │ - 23294: 009d7e40 372 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_name │ │ │ │ - 23295: 0070aae0 772 FUNC GLOBAL DEFAULT 12 memory_region_transaction_commit │ │ │ │ + 23293: 008d0ec4 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper │ │ │ │ + 23294: 009d7e88 372 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_name │ │ │ │ + 23295: 0070ab28 772 FUNC GLOBAL DEFAULT 12 memory_region_transaction_commit │ │ │ │ 23296: 00dc6c14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN1_EL3_WRITE_DSTATE │ │ │ │ 23297: 004eef18 128 FUNC GLOBAL DEFAULT 12 vhost_dev_set_inflight │ │ │ │ - 23298: 006e5768 36 FUNC GLOBAL DEFAULT 12 virtio_queue_vector │ │ │ │ + 23298: 006e57b0 36 FUNC GLOBAL DEFAULT 12 virtio_queue_vector │ │ │ │ 23299: 00dc67a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_REGION_DSTATE │ │ │ │ 23300: 002c0658 768 FUNC GLOBAL DEFAULT 12 qemu_text_console_handle_keysym │ │ │ │ 23301: 00d913c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_SET_REMOTE_IRR_EVENT │ │ │ │ 23302: 0061e334 96 FUNC GLOBAL DEFAULT 12 helper_vaaddu_vx_b │ │ │ │ 23303: 00d9edf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_UPDATE_EVENT │ │ │ │ 23304: 00dc7832 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_READ_DSTATE │ │ │ │ - 23305: 007b0688 100 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch │ │ │ │ + 23305: 007b06d0 100 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch │ │ │ │ 23306: 00486930 252 FUNC GLOBAL DEFAULT 12 tpm_tis_request_completed │ │ │ │ 23307: 00dc8692 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_PCI_DSTATE │ │ │ │ 23308: 0059ba04 600 FUNC GLOBAL DEFAULT 12 connection_get │ │ │ │ 23309: 0061e454 96 FUNC GLOBAL DEFAULT 12 helper_vaaddu_vx_d │ │ │ │ 23310: 00dc7fbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_FINISHED_DSTATE │ │ │ │ 23311: 00d95174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQENT_SZ_ZERO_EVENT │ │ │ │ 23312: 00d9c1e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_DEV_VRING_BASE_EVENT │ │ │ │ 23313: 00620eb8 432 FUNC GLOBAL DEFAULT 12 helper_vfrsub_vf_d │ │ │ │ 23314: 00d93388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_SET_LINK_EVENT │ │ │ │ 23315: 00d8d11c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_TRANSFER_AUDIO_EVENT │ │ │ │ 23316: 0054c3b8 324 FUNC GLOBAL DEFAULT 12 hmp_migrate_set_capability │ │ │ │ 23317: 00dc8580 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COLO_STATUS_DSTATE │ │ │ │ 23318: 0061e394 96 FUNC GLOBAL DEFAULT 12 helper_vaaddu_vx_h │ │ │ │ 23319: 00d8ea48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUSH_EVENT │ │ │ │ - 23320: 00b9a2a8 3 OBJECT GLOBAL DEFAULT 14 sense_code_DEVICE_INTERNAL_RESET │ │ │ │ + 23320: 00b9a300 3 OBJECT GLOBAL DEFAULT 14 sense_code_DEVICE_INTERNAL_RESET │ │ │ │ 23321: 00620b94 424 FUNC GLOBAL DEFAULT 12 helper_vfrsub_vf_h │ │ │ │ - 23322: 00706f0c 288 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_device_ptr │ │ │ │ + 23322: 00706f54 288 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_device_ptr │ │ │ │ 23323: 00dc69f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_UNIMPL_DSTATE │ │ │ │ 23324: 00dc8bd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT16_DSTATE │ │ │ │ 23325: 005b0d58 124 FUNC GLOBAL DEFAULT 12 accel_ioctl_inhibit_end │ │ │ │ 23326: 00dc71ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_TCP_DSTATE │ │ │ │ - 23327: 00763350 64 FUNC GLOBAL DEFAULT 12 gdb_extend_query_table │ │ │ │ + 23327: 00763398 64 FUNC GLOBAL DEFAULT 12 gdb_extend_query_table │ │ │ │ 23328: 00d8eb18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_UNEXPECTED_VGA_MODE_EVENT │ │ │ │ 23329: 00dc7334 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ZNS_ZONE_RESET_DSTATE │ │ │ │ 23330: 00d8ae38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_EVENT │ │ │ │ 23331: 00da0c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CALC_DIRTY_RATE_EVENT │ │ │ │ - 23332: 0072cc60 400 FUNC GLOBAL DEFAULT 12 semihost_sys_lseek │ │ │ │ - 23333: 0099ad7c 8 FUNC GLOBAL DEFAULT 12 fifo8_destroy │ │ │ │ + 23332: 0072cca8 400 FUNC GLOBAL DEFAULT 12 semihost_sys_lseek │ │ │ │ + 23333: 0099adc4 8 FUNC GLOBAL DEFAULT 12 fifo8_destroy │ │ │ │ 23334: 00da1468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRACE_EVENT_GET_STATE_EVENT │ │ │ │ 23335: 00dc6492 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DONE_DSTATE │ │ │ │ 23336: 00d980a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_SET_INSERTED_EVENT │ │ │ │ 23337: 0029d740 64 FUNC GLOBAL DEFAULT 12 float64_max │ │ │ │ 23338: 00dc7b6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_FIELDS_DSTATE │ │ │ │ 23339: 00dc62fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PREADV_PART_DSTATE │ │ │ │ 23340: 00514ce0 80 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_bql │ │ │ │ 23341: 0061e3f4 96 FUNC GLOBAL DEFAULT 12 helper_vaaddu_vx_w │ │ │ │ 23342: 00d93ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_FLASH_EVENT │ │ │ │ - 23343: 0074a160 112 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSection_members │ │ │ │ + 23343: 0074a1a8 112 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSection_members │ │ │ │ 23344: 00d94268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L4_CSUM_VALIDATION_FAILED_EVENT │ │ │ │ 23345: 00dc7588 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_LOAD_REQUEST_DSTATE │ │ │ │ 23346: 00512f0c 32 FUNC GLOBAL DEFAULT 12 qemu_register_boot_set │ │ │ │ 23347: 00620d3c 380 FUNC GLOBAL DEFAULT 12 helper_vfrsub_vf_w │ │ │ │ - 23348: 00907060 424 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase │ │ │ │ + 23348: 009070a8 424 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase │ │ │ │ 23349: 00d8ac68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_MAIN_EVENT │ │ │ │ 23350: 00dbd9e9 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_misc_target_c │ │ │ │ - 23351: 0078b238 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i64_chk │ │ │ │ + 23351: 0078b280 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i64_chk │ │ │ │ 23352: 00dc6758 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_READ_DSTATE │ │ │ │ - 23353: 00967c30 312 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions │ │ │ │ + 23353: 00967c78 312 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions │ │ │ │ 23354: 00d8f328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_SEND_ADDRESS_EVENT │ │ │ │ 23355: 00d9cf60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_DEVICE_DIRTY_EVENT │ │ │ │ 23356: 00dc7360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_READ_DSTATE │ │ │ │ 23357: 00dc7650 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_MSG_RING_PUT_DSTATE │ │ │ │ 23358: 00dc6a3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII3112_READ_DSTATE │ │ │ │ 23359: 00dc7df8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_FILL_DSTATE │ │ │ │ 23360: 00cfb950 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrsub_vf_d │ │ │ │ - 23361: 0070ee3c 252 FUNC GLOBAL DEFAULT 12 address_space_init │ │ │ │ + 23361: 0070ee84 252 FUNC GLOBAL DEFAULT 12 address_space_init │ │ │ │ 23362: 00dc6802 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_PALETTE_WRITE_DSTATE │ │ │ │ 23363: 00643000 76 FUNC GLOBAL DEFAULT 12 helper_xperm4 │ │ │ │ 23364: 00dc7826 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_TN_CMP_DSTATE │ │ │ │ 23365: 00d9b998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_LOAD_ROM_EVENT │ │ │ │ 23366: 005dcb78 584 FUNC GLOBAL DEFAULT 12 riscv_cpu_swap_hypervisor_regs │ │ │ │ 23367: 00dc6e0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_EXTI_WRITE_DSTATE │ │ │ │ 23368: 005e8d50 76 FUNC GLOBAL DEFAULT 12 riscv_cpu_get_fflags │ │ │ │ 23369: 00dc7b44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_START_DSTATE │ │ │ │ 23370: 00cfba58 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrsub_vf_h │ │ │ │ 23371: 00da01e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COMMANDS_EVENT │ │ │ │ 23372: 005553e0 692 FUNC GLOBAL DEFAULT 12 migration_rate_limit │ │ │ │ 23373: 0033459c 160 FUNC GLOBAL DEFAULT 12 qmp_query_memory_size_summary │ │ │ │ 23374: 00dc64f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETLOCK_DSTATE │ │ │ │ - 23375: 0093d594 244 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfoList │ │ │ │ + 23375: 0093d5dc 244 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfoList │ │ │ │ 23376: 00d94708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_UCAST_MATCH_EVENT │ │ │ │ 23377: 00dc6b6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VSYNC_DSTATE │ │ │ │ 23378: 0064304c 80 FUNC GLOBAL DEFAULT 12 helper_xperm8 │ │ │ │ 23379: 00dc86c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SEND_KEY_DSTATE │ │ │ │ 23380: 005b6cf0 904 FUNC GLOBAL DEFAULT 12 pmpaddr_csr_write │ │ │ │ 23381: 00dc862e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_SEEK_DSTATE │ │ │ │ 23382: 00d90b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_READ_EVENT │ │ │ │ 23383: 00d8bbb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_CONTEXT_EVENT │ │ │ │ 23384: 00d94fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQTAIL_EVENT │ │ │ │ 23385: 00dc6d36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_READ_DSTATE │ │ │ │ - 23386: 009c8a50 344 FUNC GLOBAL DEFAULT 12 qmp_query_yank │ │ │ │ + 23386: 009c8a98 344 FUNC GLOBAL DEFAULT 12 qmp_query_yank │ │ │ │ 23387: 00d9a1c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_MEMORY_READ_EVENT │ │ │ │ 23388: 00dc760c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DMA_DISABLE_DSTATE │ │ │ │ 23389: 002b96b4 352 FUNC GLOBAL DEFAULT 12 qemu_input_queue_mtt_abs │ │ │ │ - 23390: 006a0994 264 FUNC GLOBAL DEFAULT 12 helper_remu_i128 │ │ │ │ + 23390: 006a09dc 264 FUNC GLOBAL DEFAULT 12 helper_remu_i128 │ │ │ │ 23391: 00cfb9d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrsub_vf_w │ │ │ │ 23392: 00d03bc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_flt_d │ │ │ │ - 23393: 0072ad78 48 FUNC GLOBAL DEFAULT 12 mon_get_cpu_env │ │ │ │ + 23393: 0072adc0 48 FUNC GLOBAL DEFAULT 12 mon_get_cpu_env │ │ │ │ 23394: 005dc6f0 112 FUNC GLOBAL DEFAULT 12 riscv_cpu_hviprio_index2irq │ │ │ │ 23395: 00d93b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_RESET_EVENT │ │ │ │ - 23396: 009602c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendServiceTypeList │ │ │ │ + 23396: 00960308 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendServiceTypeList │ │ │ │ 23397: 00d8ec58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_DEC_INFLIGHT_FENCES_EVENT │ │ │ │ 23398: 00d03e58 132 OBJECT GLOBAL DEFAULT 24 helper_info_flt_h │ │ │ │ 23399: 00641684 108 FUNC GLOBAL DEFAULT 12 helper_vmvr_v │ │ │ │ 23400: 0029d680 8 FUNC GLOBAL DEFAULT 12 float16_max │ │ │ │ - 23401: 008cabd0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfo │ │ │ │ + 23401: 008cac18 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfo │ │ │ │ 23402: 004eee04 16 FUNC GLOBAL DEFAULT 12 vhost_dev_set_config_notifier │ │ │ │ - 23403: 009a0bd0 204 FUNC GLOBAL DEFAULT 12 qemu_opts_absorb_qdict │ │ │ │ + 23403: 009a0c18 204 FUNC GLOBAL DEFAULT 12 qemu_opts_absorb_qdict │ │ │ │ 23404: 00d8d6e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_EVENT │ │ │ │ 23405: 00da0e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_CAPABILITIES_EVENT │ │ │ │ 23406: 00dc6ff6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MAC_READ_DSTATE │ │ │ │ - 23407: 0090abb4 1128 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_general_media_event │ │ │ │ + 23407: 0090abfc 1128 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_general_media_event │ │ │ │ 23408: 00dc6d56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_WRITE_DSTATE │ │ │ │ - 23409: 00740a74 72 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_data │ │ │ │ + 23409: 00740abc 72 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_data │ │ │ │ 23410: 00d9b6a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_FAKE_LATCH_EVENT │ │ │ │ 23411: 00dc6f34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RAISE_IRQ_DSTATE │ │ │ │ 23412: 00d03930 132 OBJECT GLOBAL DEFAULT 24 helper_info_flt_s │ │ │ │ 23413: 003dd27c 748 FUNC GLOBAL DEFAULT 12 vhost_net_init │ │ │ │ 23414: 00dc85dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_GET_WIN32_SOCKET_DSTATE │ │ │ │ - 23415: 009cf2c0 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_UNPLUG_GUEST_ERROR_arg_members │ │ │ │ + 23415: 009cf308 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_UNPLUG_GUEST_ERROR_arg_members │ │ │ │ 23416: 00d8c664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKNOD_RETURN_EVENT │ │ │ │ 23417: 00dc7ac6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_RETRY_DSTATE │ │ │ │ 23418: 00dc71fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_TCP_DSTATE │ │ │ │ 23419: 004fbf70 160 FUNC GLOBAL DEFAULT 12 audio_generic_get_buffer_in │ │ │ │ 23420: 00d94c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_MII_READ_REG_EVENT │ │ │ │ - 23421: 0075e864 336 FUNC GLOBAL DEFAULT 12 user_creatable_del │ │ │ │ + 23421: 0075e8ac 336 FUNC GLOBAL DEFAULT 12 user_creatable_del │ │ │ │ 23422: 00dc840a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DRIVE_MIRROR_DSTATE │ │ │ │ - 23423: 00822258 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_locked │ │ │ │ + 23423: 008222a0 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_locked │ │ │ │ 23424: 003aabf0 80 FUNC GLOBAL DEFAULT 12 net_tx_pkt_unmap_frag_pci │ │ │ │ 23425: 00dc5fd4 4 OBJECT GLOBAL DEFAULT 25 bdrv_drain_all_count │ │ │ │ 23426: 005ed2a8 60 FUNC GLOBAL DEFAULT 12 helper_cbo_inval │ │ │ │ 23427: 00dc6d3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_SECONDS_READ_DSTATE │ │ │ │ - 23428: 00b0bc2c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode_len │ │ │ │ - 23429: 008fc484 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPtyWrapper │ │ │ │ - 23430: 008180e4 212 FUNC GLOBAL DEFAULT 12 blk_remove_all_bs │ │ │ │ - 23431: 00971f00 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayUpdateOptions_base_members │ │ │ │ + 23428: 00b0bc7c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode_len │ │ │ │ + 23429: 008fc4cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPtyWrapper │ │ │ │ + 23430: 0081812c 212 FUNC GLOBAL DEFAULT 12 blk_remove_all_bs │ │ │ │ + 23431: 00971f48 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayUpdateOptions_base_members │ │ │ │ 23432: 00da0dd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_COLO_LOST_HEARTBEAT_EVENT │ │ │ │ 23433: 00cff100 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_wx_b │ │ │ │ 23434: 00da211c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_UNLOCK_EVENT │ │ │ │ 23435: 002ac184 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_size │ │ │ │ 23436: 00d8fe00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_SET_LEDSTATE_EVENT │ │ │ │ 23437: 00cff07c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_wx_h │ │ │ │ 23438: 00dc70b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_UNKNOWN_DSTATE │ │ │ │ - 23439: 009381c8 1224 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_fd │ │ │ │ + 23439: 00938210 1224 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_fd │ │ │ │ 23440: 00d935a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_CHANNEL_ATTENTION_EVENT │ │ │ │ - 23441: 007d9448 240 FUNC GLOBAL DEFAULT 12 drive_get │ │ │ │ - 23442: 008ae35c 600 FUNC GLOBAL DEFAULT 12 blk_preadv_part │ │ │ │ + 23441: 007d9490 240 FUNC GLOBAL DEFAULT 12 drive_get │ │ │ │ + 23442: 008ae3a4 600 FUNC GLOBAL DEFAULT 12 blk_preadv_part │ │ │ │ 23443: 004cdbd4 168 FUNC GLOBAL DEFAULT 12 vfio_bitmap_alloc │ │ │ │ 23444: 005e71b0 264 FUNC GLOBAL DEFAULT 12 smstateen_acc_ok │ │ │ │ - 23445: 0074f0bc 40 FUNC GLOBAL DEFAULT 12 qdev_prop_set_bit │ │ │ │ + 23445: 0074f104 40 FUNC GLOBAL DEFAULT 12 qdev_prop_set_bit │ │ │ │ 23446: 005af838 172 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_init │ │ │ │ 23447: 00d8b810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_FAIL_EVENT │ │ │ │ 23448: 00cfeff8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_wx_w │ │ │ │ - 23449: 00814e8c 104 FUNC GLOBAL DEFAULT 12 blk_make_zero │ │ │ │ - 23450: 008e34e8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum │ │ │ │ - 23451: 0094bd34 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_CRASHLOADED_arg_members │ │ │ │ - 23452: 00956330 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingUsed │ │ │ │ + 23449: 00814ed4 104 FUNC GLOBAL DEFAULT 12 blk_make_zero │ │ │ │ + 23450: 008e3530 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum │ │ │ │ + 23451: 0094bd7c 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_CRASHLOADED_arg_members │ │ │ │ + 23452: 00956378 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingUsed │ │ │ │ 23453: 00da1a54 52 OBJECT GLOBAL DEFAULT 24 qapi_commands_machine_target_trace_events_trace_events │ │ │ │ - 23454: 00858f94 404 FUNC GLOBAL DEFAULT 12 qcow2_get_refcount │ │ │ │ + 23454: 00858fdc 404 FUNC GLOBAL DEFAULT 12 qcow2_get_refcount │ │ │ │ 23455: 002e415c 128 FUNC GLOBAL DEFAULT 12 vnc_sasl_client_cleanup │ │ │ │ 23456: 00dc7bdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_SUSPEND_DSTATE │ │ │ │ - 23457: 008d8318 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd_members │ │ │ │ + 23457: 008d8360 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd_members │ │ │ │ 23458: 00dc7502 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPTS_TIMER_START_DSTATE │ │ │ │ 23459: 005b811c 288 FUNC GLOBAL DEFAULT 12 helper_itrigger_match │ │ │ │ - 23460: 00952dc0 92 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfo │ │ │ │ + 23460: 00952e08 92 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfo │ │ │ │ 23461: 00dc7e76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ - 23462: 0078b234 4 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i32_chk │ │ │ │ + 23462: 0078b27c 4 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i32_chk │ │ │ │ 23463: 002681d4 116 FUNC GLOBAL DEFAULT 12 decode_xtheadcondmov │ │ │ │ 23464: 00dc7a54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_STRING_DSTATE │ │ │ │ 23465: 00da13d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATUS_EVENT │ │ │ │ 23466: 00dc628e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_HANDLE_COPIED_DSTATE │ │ │ │ 23467: 00d90da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_RPR_READ_EVENT │ │ │ │ 23468: 00d8a0c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_INFO_EVENT │ │ │ │ 23469: 00d99d50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_WRITE_READY_EVENT │ │ │ │ - 23470: 00974190 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc │ │ │ │ + 23470: 009741d8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc │ │ │ │ 23471: 00dc6c1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_AP_WRITE_DSTATE │ │ │ │ - 23472: 007f9270 108 FUNC GLOBAL DEFAULT 12 job_enter │ │ │ │ + 23472: 007f92b8 108 FUNC GLOBAL DEFAULT 12 job_enter │ │ │ │ 23473: 00dc85e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_GETFD_DSTATE │ │ │ │ - 23474: 007a5e28 668 FUNC GLOBAL DEFAULT 12 qio_channel_command_new_spawn │ │ │ │ + 23474: 007a5e70 668 FUNC GLOBAL DEFAULT 12 qio_channel_command_new_spawn │ │ │ │ 23475: 00d928cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SRAMC_READ_EVENT │ │ │ │ - 23476: 00746578 356 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_le_mmu │ │ │ │ - 23477: 006a1000 184 FUNC GLOBAL DEFAULT 12 helper_aes64dsm │ │ │ │ + 23476: 007465c0 356 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_le_mmu │ │ │ │ + 23477: 006a1048 184 FUNC GLOBAL DEFAULT 12 helper_aes64dsm │ │ │ │ 23478: 00dc6d48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_INVALID_DSTATE │ │ │ │ 23479: 0055d4f0 36 FUNC GLOBAL DEFAULT 12 migrate_ignore_shared │ │ │ │ - 23480: 0071e0b4 100 FUNC GLOBAL DEFAULT 12 address_space_stl_be_cached_slow │ │ │ │ + 23480: 0071e0fc 100 FUNC GLOBAL DEFAULT 12 address_space_stl_be_cached_slow │ │ │ │ 23481: 00dc61bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_IS_ALLOWED_DSTATE │ │ │ │ 23482: 0033fa48 300 FUNC GLOBAL DEFAULT 12 foreach_dynamic_sysbus_device │ │ │ │ - 23483: 008cb248 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceStats │ │ │ │ + 23483: 008cb290 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceStats │ │ │ │ 23484: 00d992b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MMIO_READ_EVENT │ │ │ │ - 23485: 0072cbf8 104 FUNC GLOBAL DEFAULT 12 semihost_sys_write │ │ │ │ - 23486: 00994abc 32 FUNC GLOBAL DEFAULT 12 qemu_event_init │ │ │ │ - 23487: 008fe8f8 128 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf_members │ │ │ │ + 23485: 0072cc40 104 FUNC GLOBAL DEFAULT 12 semihost_sys_write │ │ │ │ + 23486: 00994b04 32 FUNC GLOBAL DEFAULT 12 qemu_event_init │ │ │ │ + 23487: 008fe940 128 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf_members │ │ │ │ 23488: 00dc612e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_RESUME_DSTATE │ │ │ │ - 23489: 008f6778 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_set_iothread │ │ │ │ + 23489: 008f67c0 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_set_iothread │ │ │ │ 23490: 00d9d690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_PROC_EVENT │ │ │ │ 23491: 00d03b40 132 OBJECT GLOBAL DEFAULT 24 helper_info_fle_d │ │ │ │ - 23492: 006e6c1c 56 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_size │ │ │ │ + 23492: 006e6c64 56 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_size │ │ │ │ 23493: 00dc7b52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DOORBELL_RING_DSTATE │ │ │ │ 23494: 00d8d1bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_WRITEL_REG_EVENT │ │ │ │ - 23495: 008e9fb8 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockErrorAction │ │ │ │ + 23495: 008ea000 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockErrorAction │ │ │ │ 23496: 002afe78 88 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_unref │ │ │ │ 23497: 00dc75e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_BUS_RESET_DSTATE │ │ │ │ - 23498: 00745530 428 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_be_mmu │ │ │ │ + 23498: 00745578 428 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_be_mmu │ │ │ │ 23499: 00d8bd08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_FINISH_EVENT │ │ │ │ - 23500: 0093d000 192 FUNC GLOBAL DEFAULT 12 visit_type_RxState │ │ │ │ - 23501: 009c8270 164 FUNC GLOBAL DEFAULT 12 qemu_vfio_close │ │ │ │ + 23500: 0093d048 192 FUNC GLOBAL DEFAULT 12 visit_type_RxState │ │ │ │ + 23501: 009c82b8 164 FUNC GLOBAL DEFAULT 12 qemu_vfio_close │ │ │ │ 23502: 00d03dd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_fle_h │ │ │ │ 23503: 0032aaac 144 FUNC GLOBAL DEFAULT 12 cpu_get_memory_mapping │ │ │ │ - 23504: 009135c8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_finalize │ │ │ │ + 23504: 00913610 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_finalize │ │ │ │ 23505: 00dc7514 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_ILLEGAL_DSTATE │ │ │ │ - 23506: 00798060 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ssadd │ │ │ │ + 23506: 007980a8 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ssadd │ │ │ │ 23507: 0058f0ec 152 FUNC GLOBAL DEFAULT 12 qemu_flush_or_purge_queued_packets │ │ │ │ 23508: 00dc6a58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_CANCEL_DMA_SYNC_BUFFERED_DSTATE │ │ │ │ 23509: 00636384 408 FUNC GLOBAL DEFAULT 12 helper_vfcvt_f_xu_v_d │ │ │ │ 23510: 00d97e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SWITCH_EVENT │ │ │ │ 23511: 00513b48 256 FUNC GLOBAL DEFAULT 12 get_boot_devices_lchs_list │ │ │ │ 23512: 00d038ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_fle_s │ │ │ │ - 23513: 0077d8f0 52 FUNC GLOBAL DEFAULT 12 tcg_gen_plugin_mem_cb │ │ │ │ + 23513: 0077d938 52 FUNC GLOBAL DEFAULT 12 tcg_gen_plugin_mem_cb │ │ │ │ 23514: 0063607c 404 FUNC GLOBAL DEFAULT 12 helper_vfcvt_f_xu_v_h │ │ │ │ 23515: 00dc8126 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_FIELD_ERROR_DSTATE │ │ │ │ 23516: 00dc6ca0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_SET_DSTATE │ │ │ │ 23517: 00c7e9a8 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint32_equal │ │ │ │ 23518: 00c81564 12 OBJECT GLOBAL DEFAULT 21 MigMode_lookup │ │ │ │ 23519: 00dc73bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DSM_SINGLE_RANGE_LIMIT_EXCEEDED_DSTATE │ │ │ │ 23520: 00569524 324 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_run │ │ │ │ 23521: 00dc718a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_UNKNOWN_DSTATE │ │ │ │ 23522: 00dc82ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_EXT_DESKTOP_RESIZE_DSTATE │ │ │ │ 23523: 00d8f9e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_PACKET_EVENT │ │ │ │ - 23524: 006c3ac0 3028 FUNC GLOBAL DEFAULT 12 virtio_net_handle_ctrl_iov │ │ │ │ + 23524: 006c3b08 3028 FUNC GLOBAL DEFAULT 12 virtio_net_handle_ctrl_iov │ │ │ │ 23525: 00dc79c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_INTERFACE_DSTATE │ │ │ │ 23526: 00d9dd60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_STOP_EVENT │ │ │ │ - 23527: 0096d500 320 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2 │ │ │ │ + 23527: 0096d548 320 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2 │ │ │ │ 23528: 002a89f8 196 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs16 │ │ │ │ 23529: 00dc77b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_PROCESS_DESC_DSTATE │ │ │ │ 23530: 00d8feb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_BLOCK_EVENT │ │ │ │ 23531: 00dc7732 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_BUS_DRAINED_END_DSTATE │ │ │ │ 23532: 002a9944 200 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub16 │ │ │ │ 23533: 0032aef0 36 FUNC GLOBAL DEFAULT 12 cpu_exec_initfn │ │ │ │ - 23534: 007bccb0 84 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_iv_len │ │ │ │ + 23534: 007bccf8 84 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_iv_len │ │ │ │ 23535: 00d9a020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PCGREG_WRITE_EVENT │ │ │ │ 23536: 00d8e458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_SET_EVENT │ │ │ │ 23537: 00dc64ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_MMAP_ERROR_DSTATE │ │ │ │ 23538: 00636210 372 FUNC GLOBAL DEFAULT 12 helper_vfcvt_f_xu_v_w │ │ │ │ 23539: 005b8018 24 FUNC GLOBAL DEFAULT 12 tselect_csr_write │ │ │ │ 23540: 00d99ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_CLEAR_DEVICE_FEATURE_EVENT │ │ │ │ - 23541: 00986008 412 FUNC GLOBAL DEFAULT 12 qobject_from_qlit │ │ │ │ + 23541: 00986050 412 FUNC GLOBAL DEFAULT 12 qobject_from_qlit │ │ │ │ 23542: 00dc79e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_UNKNOWN_DSTATE │ │ │ │ - 23543: 0076255c 216 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_reg │ │ │ │ + 23543: 007625a4 216 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_reg │ │ │ │ 23544: 00d9c460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_EVENT │ │ │ │ 23545: 00dc63d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SUCCESS_DSTATE │ │ │ │ 23546: 00473e0c 472 FUNC GLOBAL DEFAULT 12 sdbus_read_byte │ │ │ │ 23547: 00dc6e5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_READ_DSTATE │ │ │ │ 23548: 00d8eb88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_EVENT │ │ │ │ 23549: 00c708cc 52 OBJECT GLOBAL DEFAULT 21 vmstate_xhci │ │ │ │ 23550: 00c7c5b0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_usize │ │ │ │ 23551: 00d8cf7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_START_STOP_EVENT │ │ │ │ 23552: 00d8de28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_PUT_DATA_EVENT │ │ │ │ - 23553: 0091bac8 632 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo_members │ │ │ │ + 23553: 0091bb10 632 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo_members │ │ │ │ 23554: 004fff38 712 FUNC GLOBAL DEFAULT 12 AUD_read │ │ │ │ - 23555: 0096825c 388 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions_members │ │ │ │ + 23555: 009682a4 388 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions_members │ │ │ │ 23556: 00d97b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_READ_EVENT │ │ │ │ - 23557: 008e20f4 192 FUNC GLOBAL DEFAULT 12 visit_type_OnCbwError │ │ │ │ - 23558: 00969e3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEvent │ │ │ │ - 23559: 0098f148 108 FUNC GLOBAL DEFAULT 12 aio_dispatch │ │ │ │ - 23560: 00904738 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qmp_capabilities_arg_members │ │ │ │ + 23557: 008e213c 192 FUNC GLOBAL DEFAULT 12 visit_type_OnCbwError │ │ │ │ + 23558: 00969e84 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEvent │ │ │ │ + 23559: 0098f190 108 FUNC GLOBAL DEFAULT 12 aio_dispatch │ │ │ │ + 23560: 00904780 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qmp_capabilities_arg_members │ │ │ │ 23561: 0057340c 136 FUNC GLOBAL DEFAULT 12 colo_shutdown │ │ │ │ 23562: 00dc85da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_GET_WIN32_SOCKET_DSTATE │ │ │ │ 23563: 00dc7578 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_UPDATE_IRQ_DISCONNECTED_DSTATE │ │ │ │ 23564: 00dc6dc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_UPDATE_IRQ_DSTATE │ │ │ │ 23565: 00d93898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MIF_READ_EVENT │ │ │ │ - 23566: 00717e2c 76 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_resizeable │ │ │ │ + 23566: 00717e74 76 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_resizeable │ │ │ │ 23567: 00dc6a50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_RESET_DSTATE │ │ │ │ 23568: 00d982a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_TX_EVENT │ │ │ │ 23569: 00dc71fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_ENTRY_DSTATE │ │ │ │ 23570: 00dc6560 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_PCI_BAR_1_DSTATE │ │ │ │ 23571: 00dc6248 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_CAPABILITY_RAW_DSTATE │ │ │ │ - 23572: 007e6350 808 FUNC GLOBAL DEFAULT 12 bdrv_find_protocol │ │ │ │ + 23572: 007e6398 808 FUNC GLOBAL DEFAULT 12 bdrv_find_protocol │ │ │ │ 23573: 00591388 240 FUNC GLOBAL DEFAULT 12 netdev_is_modern │ │ │ │ - 23574: 00750f20 108 FUNC GLOBAL DEFAULT 12 qdev_set_legacy_instance_id │ │ │ │ + 23574: 00750f68 108 FUNC GLOBAL DEFAULT 12 qdev_set_legacy_instance_id │ │ │ │ 23575: 00d94778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_HASH_EVENT │ │ │ │ - 23576: 007012dc 864 FUNC GLOBAL DEFAULT 12 cpu_inb │ │ │ │ + 23576: 00701324 864 FUNC GLOBAL DEFAULT 12 cpu_inb │ │ │ │ 23577: 005b823c 4 FUNC GLOBAL DEFAULT 12 riscv_itrigger_update_priv │ │ │ │ 23578: 00dc71d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_UDP_DSTATE │ │ │ │ - 23579: 00740e08 308 FUNC GLOBAL DEFAULT 12 helper_nonatomic_cmpxchgo │ │ │ │ - 23580: 00824ef0 36 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_poll_single │ │ │ │ - 23581: 0070f5c4 168 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device │ │ │ │ + 23579: 00740e50 308 FUNC GLOBAL DEFAULT 12 helper_nonatomic_cmpxchgo │ │ │ │ + 23580: 00824f38 36 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_poll_single │ │ │ │ + 23581: 0070f60c 168 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device │ │ │ │ 23582: 00dc73f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FORMAT_SET_DSTATE │ │ │ │ 23583: 00ce5f54 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei16_16_v │ │ │ │ 23584: 002ac2c8 56 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_symbol │ │ │ │ 23585: 00d8b7e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_ASYNC_EVENT │ │ │ │ 23586: 00dc7238 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_IOPORT_WRITE_DSTATE │ │ │ │ 23587: 00d9a7f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_SITD_EVENT │ │ │ │ - 23588: 00905218 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_qmp_capabilities │ │ │ │ - 23589: 006e578c 224 FUNC GLOBAL DEFAULT 12 virtio_queue_set_vector │ │ │ │ - 23590: 0070199c 864 FUNC GLOBAL DEFAULT 12 cpu_inl │ │ │ │ - 23591: 00716a20 36 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_idstr │ │ │ │ - 23592: 00780a34 104 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i32 │ │ │ │ - 23593: 0078cb08 256 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i32_chk │ │ │ │ + 23588: 00905260 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_qmp_capabilities │ │ │ │ + 23589: 006e57d4 224 FUNC GLOBAL DEFAULT 12 virtio_queue_set_vector │ │ │ │ + 23590: 007019e4 864 FUNC GLOBAL DEFAULT 12 cpu_inl │ │ │ │ + 23591: 00716a68 36 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_idstr │ │ │ │ + 23592: 00780a7c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i32 │ │ │ │ + 23593: 0078cb50 256 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i32_chk │ │ │ │ 23594: 00297128 256 FUNC GLOBAL DEFAULT 12 float64_to_uint32_scalbn │ │ │ │ 23595: 00dc7b60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_SUSPEND_DSTATE │ │ │ │ 23596: 00d9e0a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_EVENT │ │ │ │ - 23597: 006b94dc 4 FUNC GLOBAL DEFAULT 12 riscv_aplic_set_kvm_msicfgaddr │ │ │ │ + 23597: 006b9524 4 FUNC GLOBAL DEFAULT 12 riscv_aplic_set_kvm_msicfgaddr │ │ │ │ 23598: 0062593c 476 FUNC GLOBAL DEFAULT 12 helper_vfnmacc_vv_d │ │ │ │ 23599: 00da1ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_DEFINITIONS_EVENT │ │ │ │ 23600: 006255f8 436 FUNC GLOBAL DEFAULT 12 helper_vfnmacc_vv_h │ │ │ │ 23601: 002b5880 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_backing_height │ │ │ │ 23602: 00d9f5e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_EXEC_EVENT │ │ │ │ - 23603: 007dfc4c 208 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_stop │ │ │ │ + 23603: 007dfc94 208 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_stop │ │ │ │ 23604: 00d98198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_SET_INSERTED_EVENT │ │ │ │ 23605: 00d9f144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_EXT_DESKTOP_RESIZE_EVENT │ │ │ │ - 23606: 0099f93c 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number │ │ │ │ + 23606: 0099f984 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number │ │ │ │ 23607: 00d8ac88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_PREFILL_EVENT │ │ │ │ - 23608: 0070163c 864 FUNC GLOBAL DEFAULT 12 cpu_inw │ │ │ │ + 23608: 00701684 864 FUNC GLOBAL DEFAULT 12 cpu_inw │ │ │ │ 23609: 00dc7a04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_COMMAND_DSTATE │ │ │ │ 23610: 002fe604 268 FUNC GLOBAL DEFAULT 12 aml_string │ │ │ │ - 23611: 00745ce4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_le │ │ │ │ + 23611: 00745d2c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_le │ │ │ │ 23612: 00dc739c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CTRL_LIST_DSTATE │ │ │ │ - 23613: 0073acb0 380 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx_all_cpus_synced │ │ │ │ + 23613: 0073acf8 380 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx_all_cpus_synced │ │ │ │ 23614: 00dc737c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_PROCESS_AERS_DSTATE │ │ │ │ 23615: 002a8dcc 184 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs32 │ │ │ │ 23616: 002a9a0c 180 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub32 │ │ │ │ 23617: 00590f88 228 FUNC GLOBAL DEFAULT 12 net_cleanup │ │ │ │ - 23618: 00781708 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32s_i64 │ │ │ │ - 23619: 009645b0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_arg_members │ │ │ │ - 23620: 00807270 832 FUNC GLOBAL DEFAULT 12 nbd_send_request │ │ │ │ + 23618: 00781750 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32s_i64 │ │ │ │ + 23619: 009645f8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_arg_members │ │ │ │ + 23620: 008072b8 832 FUNC GLOBAL DEFAULT 12 nbd_send_request │ │ │ │ 23621: 00dc7698 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INVALID_XFER_LEN_DSTATE │ │ │ │ 23622: 005ea3a8 80 FUNC GLOBAL DEFAULT 12 helper_fltq_d │ │ │ │ 23623: 00dc651a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_FSYNC_DSTATE │ │ │ │ 23624: 00d9b838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_RESET_EVENT │ │ │ │ 23625: 00dbeb44 4 OBJECT GLOBAL DEFAULT 25 tcg_max_ctxs │ │ │ │ - 23626: 00719eb4 276 FUNC GLOBAL DEFAULT 12 address_space_access_valid │ │ │ │ + 23626: 00719efc 276 FUNC GLOBAL DEFAULT 12 address_space_access_valid │ │ │ │ 23627: 005eae70 160 FUNC GLOBAL DEFAULT 12 helper_fltq_h │ │ │ │ 23628: 002af7e8 88 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_owns │ │ │ │ 23629: 006257ac 400 FUNC GLOBAL DEFAULT 12 helper_vfnmacc_vv_w │ │ │ │ 23630: 00dc80d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_REQUEST_DSTATE │ │ │ │ 23631: 00c81324 12 OBJECT GLOBAL DEFAULT 21 LostTickPolicy_lookup │ │ │ │ - 23632: 0098d50c 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz_MiB │ │ │ │ + 23632: 0098d554 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz_MiB │ │ │ │ 23633: 00521b54 276 FUNC GLOBAL DEFAULT 12 hmp_one_insn_per_tb │ │ │ │ 23634: 005e9c64 112 FUNC GLOBAL DEFAULT 12 helper_fltq_s │ │ │ │ 23635: 00d8dcc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_DMAREADY_EVENT │ │ │ │ - 23636: 0075d108 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint8_ptr │ │ │ │ - 23637: 0093c5a0 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions │ │ │ │ + 23636: 0075d150 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint8_ptr │ │ │ │ + 23637: 0093c5e8 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions │ │ │ │ 23638: 005619b8 104 FUNC GLOBAL DEFAULT 12 postcopy_thread_create │ │ │ │ 23639: 00d9b0b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_SETUP_EVENT │ │ │ │ 23640: 004f8ea4 108 FUNC GLOBAL DEFAULT 12 virtio_md_pci_unplug │ │ │ │ - 23641: 006e4ff4 12 FUNC GLOBAL DEFAULT 12 virtio_update_irq │ │ │ │ + 23641: 006e503c 12 FUNC GLOBAL DEFAULT 12 virtio_update_irq │ │ │ │ 23642: 0060c168 96 FUNC GLOBAL DEFAULT 12 helper_vand_vv_b │ │ │ │ - 23643: 00794078 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i_ool │ │ │ │ + 23643: 007940c0 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i_ool │ │ │ │ 23644: 00dc655a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_RESET_IN_DSTATE │ │ │ │ 23645: 002b86d0 188 FUNC GLOBAL DEFAULT 12 qemu_input_event_send │ │ │ │ 23646: 0029e188 424 FUNC GLOBAL DEFAULT 12 float128_minnum │ │ │ │ 23647: 0060c288 96 FUNC GLOBAL DEFAULT 12 helper_vand_vv_d │ │ │ │ - 23648: 008c6e14 112 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo_members │ │ │ │ + 23648: 008c6e5c 112 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo_members │ │ │ │ 23649: 00dc8076 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_CLEANUP_DSTATE │ │ │ │ 23650: 00d93268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_TRANSMIT_TXLEN_ERROR_EVENT │ │ │ │ - 23651: 0073fcd8 160 FUNC GLOBAL DEFAULT 12 cpu_stw_be_mmuidx_ra │ │ │ │ + 23651: 0073fd20 160 FUNC GLOBAL DEFAULT 12 cpu_stw_be_mmuidx_ra │ │ │ │ 23652: 00dc7164 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_LEN_DSTATE │ │ │ │ 23653: 00d91cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_CMD_EVENT │ │ │ │ - 23654: 008ed7a8 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_resize │ │ │ │ + 23654: 008ed7f0 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_resize │ │ │ │ 23655: 0060c1c8 96 FUNC GLOBAL DEFAULT 12 helper_vand_vv_h │ │ │ │ 23656: 00d8f308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_RECV_BYTE_EVENT │ │ │ │ 23657: 005ede10 172 FUNC GLOBAL DEFAULT 12 helper_hyp_hlv_d │ │ │ │ 23658: 00dc6d14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_READ_DSTATE │ │ │ │ 23659: 00cb2e78 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_xor │ │ │ │ - 23660: 009494e4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_replay │ │ │ │ + 23660: 0094952c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_replay │ │ │ │ 23661: 00dc73e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_CHECK_CB_DSTATE │ │ │ │ 23662: 00547944 3668 FUNC GLOBAL DEFAULT 12 get_dirtyrate_thread │ │ │ │ 23663: 005bbc40 416 FUNC GLOBAL DEFAULT 12 riscv_compute_fdt_addr │ │ │ │ 23664: 00d8adc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_READ_EVENT │ │ │ │ 23665: 00dc67ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_DCK_DSTATE │ │ │ │ 23666: 00c77cf8 128 OBJECT GLOBAL DEFAULT 21 riscv_rvv_regnames │ │ │ │ 23667: 00dc846a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_RINGBUF_READ_DSTATE │ │ │ │ - 23668: 0078392c 260 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap64_i64 │ │ │ │ + 23668: 00783974 260 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap64_i64 │ │ │ │ 23669: 004cd91c 696 FUNC GLOBAL DEFAULT 12 vfio_set_irq_signaling │ │ │ │ 23670: 00d98e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_PRE_SAVE_EVENT │ │ │ │ 23671: 0060c228 96 FUNC GLOBAL DEFAULT 12 helper_vand_vv_w │ │ │ │ 23672: 004b7ac0 36 FUNC GLOBAL DEFAULT 12 xhci_get_flag │ │ │ │ 23673: 0029d840 64 FUNC GLOBAL DEFAULT 12 float64_min │ │ │ │ 23674: 00d9d310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_JOIN_EVENT │ │ │ │ - 23675: 0077e098 236 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i32 │ │ │ │ - 23676: 008e2b0c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow │ │ │ │ + 23675: 0077e0e0 236 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i32 │ │ │ │ + 23676: 008e2b54 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow │ │ │ │ 23677: 00dc6d8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_READ_DSTATE │ │ │ │ - 23678: 007773fc 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i32 │ │ │ │ + 23678: 00777444 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i32 │ │ │ │ 23679: 0025e4e4 44 FUNC GLOBAL DEFAULT 12 machine_topo_get_cores_per_socket │ │ │ │ 23680: 00da1068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_STOP_EVENT │ │ │ │ 23681: 00d95734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_INTM_CLR_EVENT │ │ │ │ 23682: 00dc818a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_PARTEND_DSTATE │ │ │ │ 23683: 00d944b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_CAN_RECV_RINGS_FULL_EVENT │ │ │ │ - 23684: 009aedbc 268 FUNC GLOBAL DEFAULT 12 uffd_zero_page │ │ │ │ + 23684: 009aee04 268 FUNC GLOBAL DEFAULT 12 uffd_zero_page │ │ │ │ 23685: 00dc6784 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_RESET_DSTATE │ │ │ │ 23686: 00543bb0 148 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_cancel_incoming │ │ │ │ 23687: 00cf1d14 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfne_vf_d │ │ │ │ 23688: 00295a6c 288 FUNC GLOBAL DEFAULT 12 float128_to_int64_round_to_zero │ │ │ │ - 23689: 007a2f2c 64 FUNC GLOBAL DEFAULT 12 qemu_file_set_error │ │ │ │ + 23689: 007a2f74 64 FUNC GLOBAL DEFAULT 12 qemu_file_set_error │ │ │ │ 23690: 00d8ab98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PRW_ALIGNED_EVENT │ │ │ │ - 23691: 008ddf38 688 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions_members │ │ │ │ + 23691: 008ddf80 688 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions_members │ │ │ │ 23692: 00cf1e1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfne_vf_h │ │ │ │ 23693: 005b1e68 156 FUNC GLOBAL DEFAULT 12 icount_notify_exit │ │ │ │ 23694: 0038a7d0 2388 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd_reply_end │ │ │ │ 23695: 00dc70d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PCI_REALIZE_DSTATE │ │ │ │ - 23696: 0083a29c 76 FUNC GLOBAL DEFAULT 12 progress_set_remaining │ │ │ │ + 23696: 0083a2e4 76 FUNC GLOBAL DEFAULT 12 progress_set_remaining │ │ │ │ 23697: 00dc84ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_OPCOUNT_DSTATE │ │ │ │ 23698: 00dc6122 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_tpm_c │ │ │ │ - 23699: 0095e1e4 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions │ │ │ │ + 23699: 0095e22c 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions │ │ │ │ 23700: 00d8ad28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_WRITE_TABLE_EVENT │ │ │ │ 23701: 00515a78 744 FUNC GLOBAL DEFAULT 12 qmp_memsave │ │ │ │ - 23702: 0095cd00 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions │ │ │ │ + 23702: 0095cd48 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions │ │ │ │ 23703: 0027e9f0 152 FUNC GLOBAL DEFAULT 12 bfloat16_is_quiet_nan │ │ │ │ - 23704: 006a0f58 168 FUNC GLOBAL DEFAULT 12 helper_aes64ds │ │ │ │ - 23705: 00995364 520 FUNC GLOBAL DEFAULT 12 qemu_memfd_create │ │ │ │ - 23706: 0099556c 548 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc │ │ │ │ - 23707: 0075aba4 208 FUNC GLOBAL DEFAULT 12 object_property_set_default_uint │ │ │ │ + 23704: 006a0fa0 168 FUNC GLOBAL DEFAULT 12 helper_aes64ds │ │ │ │ + 23705: 009953ac 520 FUNC GLOBAL DEFAULT 12 qemu_memfd_create │ │ │ │ + 23706: 009955b4 548 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc │ │ │ │ + 23707: 0075abec 208 FUNC GLOBAL DEFAULT 12 object_property_set_default_uint │ │ │ │ 23708: 00d932e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PCS_REG_READ_EVENT │ │ │ │ - 23709: 00793fd8 160 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ool │ │ │ │ - 23710: 006e4b38 728 FUNC GLOBAL DEFAULT 12 qemu_get_virtqueue_element │ │ │ │ + 23709: 00794020 160 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ool │ │ │ │ + 23710: 006e4b80 728 FUNC GLOBAL DEFAULT 12 qemu_get_virtqueue_element │ │ │ │ 23711: 00d9fb1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_DEL_EVENT │ │ │ │ - 23712: 007f011c 480 FUNC GLOBAL DEFAULT 12 bdrv_dirname │ │ │ │ - 23713: 009969c4 2172 FUNC GLOBAL DEFAULT 12 module_load │ │ │ │ - 23714: 009c2058 140 FUNC GLOBAL DEFAULT 12 throttle_timers_init │ │ │ │ + 23712: 007f0164 480 FUNC GLOBAL DEFAULT 12 bdrv_dirname │ │ │ │ + 23713: 00996a0c 2172 FUNC GLOBAL DEFAULT 12 module_load │ │ │ │ + 23714: 009c20a0 140 FUNC GLOBAL DEFAULT 12 throttle_timers_init │ │ │ │ 23715: 00dc7226 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_REG_READ_DSTATE │ │ │ │ 23716: 00dc6676 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_RESET_ALL_DSTATE │ │ │ │ - 23717: 00917308 156 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions_members │ │ │ │ + 23717: 00917350 156 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions_members │ │ │ │ 23718: 00cf1d98 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfne_vf_w │ │ │ │ 23719: 00dc823e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLIPBOARD_RESET_SERIAL_DSTATE │ │ │ │ 23720: 00603d20 808 FUNC GLOBAL DEFAULT 12 helper_vl1re16_v │ │ │ │ 23721: 00d9628c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_NEW_EVENT │ │ │ │ 23722: 00c80be4 12 OBJECT GLOBAL DEFAULT 21 BlockdevDetectZeroesOptions_lookup │ │ │ │ 23723: 00dc618a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_GOT_NACK_DSTATE │ │ │ │ - 23724: 008c5e80 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListFileProperties │ │ │ │ - 23725: 009908e8 32 FUNC GLOBAL DEFAULT 12 event_notifier_init_fd │ │ │ │ + 23724: 008c5ec8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListFileProperties │ │ │ │ + 23725: 00990930 32 FUNC GLOBAL DEFAULT 12 event_notifier_init_fd │ │ │ │ 23726: 00dc7d8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_FREEZE_GRANULE_DSTATE │ │ │ │ 23727: 00dc69d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_RARC_DSTATE │ │ │ │ 23728: 00d92a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_ENABLE_EVENT │ │ │ │ 23729: 00d8ea58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_REQ_NOTIFICATION_EVENT │ │ │ │ 23730: 00d8cb40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_IO_WRITE_EVENT │ │ │ │ 23731: 00dc7274 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIORD_INVALID_OFS_DSTATE │ │ │ │ 23732: 00623960 420 FUNC GLOBAL DEFAULT 12 helper_vfdiv_vv_d │ │ │ │ 23733: 00dc6d2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_RECEIVE_DSTATE │ │ │ │ - 23734: 0078374c 240 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i64 │ │ │ │ - 23735: 009a2400 76 FUNC GLOBAL DEFAULT 12 crc32c │ │ │ │ + 23734: 00783794 240 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i64 │ │ │ │ + 23735: 009a2448 76 FUNC GLOBAL DEFAULT 12 crc32c │ │ │ │ 23736: 00dc852a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_INJECT_NMI_DSTATE │ │ │ │ 23737: 00dc76ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_REQ_ALLOC_FAILED_DSTATE │ │ │ │ 23738: 00d840a4 4 OBJECT GLOBAL DEFAULT 24 arm_arch │ │ │ │ - 23739: 0096593c 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowList │ │ │ │ + 23739: 00965984 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowList │ │ │ │ 23740: 00dc67a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PARALLEL_IOPORT_READ_DSTATE │ │ │ │ 23741: 00d8ba38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_TRIP_EVENT │ │ │ │ 23742: 00d921ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_SET_SRC_EVENT │ │ │ │ 23743: 00623620 436 FUNC GLOBAL DEFAULT 12 helper_vfdiv_vv_h │ │ │ │ 23744: 00d90d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_HCR_READ_EVENT │ │ │ │ 23745: 00d8b394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_CHR_DISCARD_WRITE_EVENT │ │ │ │ 23746: 00d96fb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_BUF_EVENT │ │ │ │ 23747: 0029d6a0 8 FUNC GLOBAL DEFAULT 12 float16_min │ │ │ │ 23748: 00dc7ec8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_GPIO_UPDATE_OUTPUT_IRQ_DSTATE │ │ │ │ 23749: 00473024 480 FUNC GLOBAL DEFAULT 12 sdbus_get_dat_lines │ │ │ │ - 23750: 00958920 244 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMappingList │ │ │ │ + 23750: 00958968 244 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMappingList │ │ │ │ 23751: 00d8dc38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_INTCLR_EVENT │ │ │ │ 23752: 00d97b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_PROCESS_MESSAGE_EVENT │ │ │ │ 23753: 00dc6c02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IAR1_READ_DSTATE │ │ │ │ 23754: 00d9d150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_RECEIVE_MESSAGE_EVENT │ │ │ │ 23755: 00c8135c 12 OBJECT GLOBAL DEFAULT 21 SysEmuTarget_lookup │ │ │ │ 23756: 00dc762a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_WRITE_UNKNOWN_DSTATE │ │ │ │ 23757: 00dc6e66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_WRITE_DSTATE │ │ │ │ - 23758: 008ebfc0 548 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_ready │ │ │ │ - 23759: 00954888 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper │ │ │ │ + 23758: 008ec008 548 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_ready │ │ │ │ + 23759: 009548d0 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper │ │ │ │ 23760: 00dc7382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SETFEAT_NUMQ_DSTATE │ │ │ │ 23761: 00d9237c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_UPDATE_FREQ_EVENT │ │ │ │ 23762: 00d944c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RING_FREE_SPACE_EVENT │ │ │ │ 23763: 002a9164 208 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs64 │ │ │ │ - 23764: 006a0eb0 168 FUNC GLOBAL DEFAULT 12 helper_aes64es │ │ │ │ - 23765: 008e43dc 172 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle_members │ │ │ │ - 23766: 00985cc8 148 FUNC GLOBAL DEFAULT 12 qbool_destroy_obj │ │ │ │ + 23764: 006a0ef8 168 FUNC GLOBAL DEFAULT 12 helper_aes64es │ │ │ │ + 23765: 008e4424 172 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle_members │ │ │ │ + 23766: 00985d10 148 FUNC GLOBAL DEFAULT 12 qbool_destroy_obj │ │ │ │ 23767: 002a9ac0 212 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub64 │ │ │ │ 23768: 00dc6d6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_MHU_WRITE_DSTATE │ │ │ │ 23769: 002f849c 300 FUNC GLOBAL DEFAULT 12 v9fs_co_truncate │ │ │ │ 23770: 00dc65a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_CMD_DSTATE │ │ │ │ 23771: 003ac348 180 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_protocols │ │ │ │ 23772: 00dc7f70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_CLOSEUF_DSTATE │ │ │ │ 23773: 006237d4 396 FUNC GLOBAL DEFAULT 12 helper_vfdiv_vv_w │ │ │ │ 23774: 00dc6efc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_WRITE_DSTATE │ │ │ │ 23775: 00515d60 480 FUNC GLOBAL DEFAULT 12 qmp_pmemsave │ │ │ │ - 23776: 0092f494 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_save_devices_state │ │ │ │ - 23777: 0096c85c 320 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo │ │ │ │ + 23776: 0092f4dc 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_save_devices_state │ │ │ │ + 23777: 0096c8a4 320 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo │ │ │ │ 23778: 005176a8 416 FUNC GLOBAL DEFAULT 12 dirtylimit_state_finalize │ │ │ │ - 23779: 0080c47c 228 FUNC GLOBAL DEFAULT 12 block_acct_invalid │ │ │ │ - 23780: 00b2ddc8 48 OBJECT GLOBAL DEFAULT 14 cfmws_ops │ │ │ │ + 23779: 0080c4c4 228 FUNC GLOBAL DEFAULT 12 block_acct_invalid │ │ │ │ + 23780: 00b2de18 48 OBJECT GLOBAL DEFAULT 14 cfmws_ops │ │ │ │ 23781: 00635ee4 408 FUNC GLOBAL DEFAULT 12 helper_vfcvt_x_f_v_d │ │ │ │ 23782: 0048f994 512 FUNC GLOBAL DEFAULT 12 usb_release_port │ │ │ │ 23783: 00da08a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MEMSAVE_EVENT │ │ │ │ - 23784: 007eea10 3888 FUNC GLOBAL DEFAULT 12 bdrv_reopen_multiple │ │ │ │ + 23784: 007eea58 3888 FUNC GLOBAL DEFAULT 12 bdrv_reopen_multiple │ │ │ │ 23785: 004ce69c 480 FUNC GLOBAL DEFAULT 12 vfio_region_mmaps_set_enabled │ │ │ │ 23786: 00635bdc 404 FUNC GLOBAL DEFAULT 12 helper_vfcvt_x_f_v_h │ │ │ │ 23787: 00dc7af6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_DSTATE │ │ │ │ - 23788: 0072b4f4 720 FUNC GLOBAL DEFAULT 12 hmp_gpa2hpa │ │ │ │ + 23788: 0072b53c 720 FUNC GLOBAL DEFAULT 12 hmp_gpa2hpa │ │ │ │ 23789: 00d01bcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaesdm_vs │ │ │ │ 23790: 0055d55c 36 FUNC GLOBAL DEFAULT 12 migrate_pause_before_switchover │ │ │ │ 23791: 00dc64ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKDIR_RETURN_DSTATE │ │ │ │ - 23792: 0094010c 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterMirrorProperties │ │ │ │ + 23792: 00940154 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterMirrorProperties │ │ │ │ 23793: 00522ab4 24 FUNC GLOBAL DEFAULT 12 qemu_register_suspend_notifier │ │ │ │ 23794: 00d019bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaesdm_vv │ │ │ │ - 23795: 009bbeb8 780 FUNC GLOBAL DEFAULT 12 hbitmap_set │ │ │ │ + 23795: 009bbf00 780 FUNC GLOBAL DEFAULT 12 hbitmap_set │ │ │ │ 23796: 00d97434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_READ_EVENT │ │ │ │ - 23797: 007e9b7c 260 FUNC GLOBAL DEFAULT 12 bdrv_debug_resume │ │ │ │ + 23797: 007e9bc4 260 FUNC GLOBAL DEFAULT 12 bdrv_debug_resume │ │ │ │ 23798: 00dc7458 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_RTC_WRITE_DSTATE │ │ │ │ 23799: 005153a8 176 FUNC GLOBAL DEFAULT 12 cpus_register_accel │ │ │ │ 23800: 00d8f4c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_STATE_EVENT │ │ │ │ 23801: 00dc7d9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_TRANSLATE_OUT_DSTATE │ │ │ │ - 23802: 008cb584 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSync │ │ │ │ + 23802: 008cb5cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSync │ │ │ │ 23803: 00d9fb3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_REOPEN_EVENT │ │ │ │ 23804: 00dc8bc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_NUMBER_DSTATE │ │ │ │ 23805: 00d99de0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_SUBMIT_EVENT │ │ │ │ 23806: 00da016c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CHARDEV_EVENT │ │ │ │ - 23807: 0096a9b4 312 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions │ │ │ │ + 23807: 0096a9fc 312 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions │ │ │ │ 23808: 00635d70 372 FUNC GLOBAL DEFAULT 12 helper_vfcvt_x_f_v_w │ │ │ │ 23809: 00d8e478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_NEW_FRAME_EVENT │ │ │ │ 23810: 00d8a520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_FILE_LOAD_EVENT │ │ │ │ - 23811: 0074da28 232 FUNC GLOBAL DEFAULT 12 qdev_prop_allow_set_link_before_realize │ │ │ │ - 23812: 00907564 428 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS │ │ │ │ + 23811: 0074da70 232 FUNC GLOBAL DEFAULT 12 qdev_prop_allow_set_link_before_realize │ │ │ │ + 23812: 009075ac 428 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS │ │ │ │ 23813: 00d8cd10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_INVALID_IDX_SELECTED_EVENT │ │ │ │ 23814: 00d972e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_WRITE_RESPONSE_EVENT │ │ │ │ 23815: 00d8b068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_READ_FAIL_EVENT │ │ │ │ 23816: 00dc6ba6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_SET_IRQ_DSTATE │ │ │ │ 23817: 00d947e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_UDP_EVENT │ │ │ │ - 23818: 00871b64 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_import │ │ │ │ + 23818: 00871bac 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_import │ │ │ │ 23819: 00dc7634 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_ARRIVED_DSTATE │ │ │ │ - 23820: 008fcab8 192 FUNC GLOBAL DEFAULT 12 visit_type_DataFormat │ │ │ │ - 23821: 008cd1e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptions │ │ │ │ + 23820: 008fcb00 192 FUNC GLOBAL DEFAULT 12 visit_type_DataFormat │ │ │ │ + 23821: 008cd230 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptions │ │ │ │ 23822: 0050469c 192 FUNC GLOBAL DEFAULT 12 mixeng_volume │ │ │ │ - 23823: 00783bc4 12 FUNC GLOBAL DEFAULT 12 tcg_gen_wswap_i64 │ │ │ │ + 23823: 00783c0c 12 FUNC GLOBAL DEFAULT 12 tcg_gen_wswap_i64 │ │ │ │ 23824: 005dbeec 324 FUNC GLOBAL DEFAULT 12 riscv_env_mmu_index │ │ │ │ 23825: 00dc6822 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_REG_READ_DSTATE │ │ │ │ 23826: 005e83a8 304 FUNC GLOBAL DEFAULT 12 riscv_csrr │ │ │ │ 23827: 00da0e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_PARAMETERS_EVENT │ │ │ │ 23828: 00d95204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQ_MISALIGNED_EVENT │ │ │ │ 23829: 00c7510c 212 OBJECT GLOBAL DEFAULT 21 vdpa_ops │ │ │ │ - 23830: 009450ac 112 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties_members │ │ │ │ + 23830: 009450f4 112 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties_members │ │ │ │ 23831: 00d98db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_GET_VERSION_EVENT │ │ │ │ 23832: 00d8fc54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_STATUS_READ_EVENT │ │ │ │ 23833: 00bcfeb8 52 OBJECT GLOBAL DEFAULT 21 vmstate_cirrus_vga │ │ │ │ 23834: 00d9a330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_RESET_EVENT │ │ │ │ 23835: 00d91ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_UPDATE_DATA_IN_EVENT │ │ │ │ 23836: 00d9196c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_MMR_EVENT │ │ │ │ 23837: 0033286c 68 FUNC GLOBAL DEFAULT 12 hmp_info_uuid │ │ │ │ - 23838: 007ee178 228 FUNC GLOBAL DEFAULT 12 bdrv_recurse_can_replace │ │ │ │ - 23839: 0078a540 448 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i128_chk │ │ │ │ + 23838: 007ee1c0 228 FUNC GLOBAL DEFAULT 12 bdrv_recurse_can_replace │ │ │ │ + 23839: 0078a588 448 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i128_chk │ │ │ │ 23840: 00d9f660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_ASSERT_END_EVENT │ │ │ │ - 23841: 007823a4 52 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i64 │ │ │ │ - 23842: 00821a64 180 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap_locked │ │ │ │ + 23841: 007823ec 52 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i64 │ │ │ │ + 23842: 00821aac 180 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap_locked │ │ │ │ 23843: 00d946c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_DISABLED_EVENT │ │ │ │ - 23844: 00777494 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i64 │ │ │ │ + 23844: 007774dc 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i64 │ │ │ │ 23845: 002f94d8 108 FUNC GLOBAL DEFAULT 12 flistxattrat_nofollow │ │ │ │ 23846: 00d8f6a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_RESET_EVENT │ │ │ │ - 23847: 0073f9d8 156 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_mmuidx_ra │ │ │ │ - 23848: 00722e08 616 FUNC GLOBAL DEFAULT 12 ram_write_tracking_prepare │ │ │ │ + 23847: 0073fa20 156 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_mmuidx_ra │ │ │ │ + 23848: 00722e50 616 FUNC GLOBAL DEFAULT 12 ram_write_tracking_prepare │ │ │ │ 23849: 0032b7f0 356 FUNC GLOBAL DEFAULT 12 qdev_pass_gpios │ │ │ │ 23850: 00da1240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_TYPES_EVENT │ │ │ │ - 23851: 009c06b4 264 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_ns_wakeable │ │ │ │ - 23852: 008fc0ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommonWrapper │ │ │ │ + 23851: 009c06fc 264 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_ns_wakeable │ │ │ │ + 23852: 008fc134 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommonWrapper │ │ │ │ 23853: 00d9da90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RETURN_PATH_END_BEFORE_EVENT │ │ │ │ 23854: 00dc6722 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_UPDATE_PARAMS_DSTATE │ │ │ │ 23855: 00dc8542 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TARGET_DSTATE │ │ │ │ - 23856: 0075a21c 128 FUNC GLOBAL DEFAULT 12 object_apply_compat_props │ │ │ │ - 23857: 008fd1a8 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile │ │ │ │ + 23856: 0075a264 128 FUNC GLOBAL DEFAULT 12 object_apply_compat_props │ │ │ │ + 23857: 008fd1f0 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile │ │ │ │ 23858: 0029f3e0 432 FUNC GLOBAL DEFAULT 12 float128_scalbn │ │ │ │ 23859: 00dc7312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_COPY_INVALID_FORMAT_DSTATE │ │ │ │ 23860: 0053c16c 316 FUNC GLOBAL DEFAULT 12 tpm_util_test_tpmdev │ │ │ │ - 23861: 0094bf9c 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureRecipient │ │ │ │ + 23861: 0094bfe4 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureRecipient │ │ │ │ 23862: 00561914 4 FUNC GLOBAL DEFAULT 12 postcopy_remove_notifier │ │ │ │ - 23863: 009a6340 48 FUNC GLOBAL DEFAULT 12 qht_destroy │ │ │ │ + 23863: 009a6388 48 FUNC GLOBAL DEFAULT 12 qht_destroy │ │ │ │ 23864: 00d8a8e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_READ_CB_EVENT │ │ │ │ 23865: 00c6bee8 48 OBJECT GLOBAL DEFAULT 21 pci_host_data_le_ops │ │ │ │ 23866: 00d9201c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_S_WRITE_EVENT │ │ │ │ 23867: 0055d3f4 36 FUNC GLOBAL DEFAULT 12 migrate_send_switchover_start │ │ │ │ - 23868: 007b94c8 76 FUNC GLOBAL DEFAULT 12 qcrypto_block_has_format │ │ │ │ + 23868: 007b9510 76 FUNC GLOBAL DEFAULT 12 qcrypto_block_has_format │ │ │ │ 23869: 00607508 96 FUNC GLOBAL DEFAULT 12 helper_vsub_vv_b │ │ │ │ 23870: 00dc8280 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_KEY_NUMBER_DSTATE │ │ │ │ 23871: 00dc71e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_ENTRY_DSTATE │ │ │ │ 23872: 00607628 96 FUNC GLOBAL DEFAULT 12 helper_vsub_vv_d │ │ │ │ 23873: 00dc8164 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_PROCESS_COMMAND_PING_DSTATE │ │ │ │ - 23874: 00748114 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_be │ │ │ │ + 23874: 0074815c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_be │ │ │ │ 23875: 00607568 96 FUNC GLOBAL DEFAULT 12 helper_vsub_vv_h │ │ │ │ 23876: 00dbd9eb 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_misc_target_c │ │ │ │ 23877: 00dc65f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_WRITE_FIFO_DSTATE │ │ │ │ 23878: 00d9c5cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_QUERY_EVENT │ │ │ │ 23879: 00d8b008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ - 23880: 0091c4d8 636 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration_members │ │ │ │ + 23880: 0091c520 636 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration_members │ │ │ │ 23881: 00dc84fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_IRQ_DSTATE │ │ │ │ 23882: 00d9c510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REGION_ADD_SECTION_EVENT │ │ │ │ 23883: 00d8c774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_FSYNC_EVENT │ │ │ │ 23884: 00d96c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_DELAYEDSELECT_TIMEOUT_EVENT │ │ │ │ - 23885: 008fac44 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_add │ │ │ │ - 23886: 00993084 364 FUNC GLOBAL DEFAULT 12 qemu_shm_alloc │ │ │ │ + 23885: 008fac8c 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_add │ │ │ │ + 23886: 009930cc 364 FUNC GLOBAL DEFAULT 12 qemu_shm_alloc │ │ │ │ 23887: 00d8fc74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_IOPORT_READ_EVENT │ │ │ │ 23888: 00dc6618 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_SAMPLE_COUNT_RD_DSTATE │ │ │ │ 23889: 00d9b778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_WRITE_EVENT │ │ │ │ 23890: 00dc60ca 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_export_c │ │ │ │ 23891: 002f8b04 228 FUNC GLOBAL DEFAULT 12 v9fs_co_renameat │ │ │ │ 23892: 00dc6a9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_CB_DSTATE │ │ │ │ 23893: 00d8c0dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_FREE_ID_EVENT │ │ │ │ 23894: 0055d484 36 FUNC GLOBAL DEFAULT 12 migrate_dirty_limit │ │ │ │ 23895: 005b48f0 100 FUNC GLOBAL DEFAULT 12 ebpf_register_binary_data │ │ │ │ 23896: 00d94188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIX_ICR_ASSERTED_EVENT │ │ │ │ 23897: 005ffa4c 652 FUNC GLOBAL DEFAULT 12 helper_vlxei16_64_v │ │ │ │ - 23898: 008164a8 148 FUNC GLOBAL DEFAULT 12 blk_co_preadv_part │ │ │ │ - 23899: 0074d5b4 552 FUNC GLOBAL DEFAULT 12 qbus_walk_children │ │ │ │ + 23898: 008164f0 148 FUNC GLOBAL DEFAULT 12 blk_co_preadv_part │ │ │ │ + 23899: 0074d5fc 552 FUNC GLOBAL DEFAULT 12 qbus_walk_children │ │ │ │ 23900: 006075c8 96 FUNC GLOBAL DEFAULT 12 helper_vsub_vv_w │ │ │ │ 23901: 00dc6ba2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_BADREAD_DSTATE │ │ │ │ 23902: 00da0f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ADD_FD_EVENT │ │ │ │ - 23903: 008c0348 180 FUNC GLOBAL DEFAULT 12 qmp_qom_list_types │ │ │ │ + 23903: 008c0390 180 FUNC GLOBAL DEFAULT 12 qmp_qom_list_types │ │ │ │ 23904: 00d904a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_READ_EVENT │ │ │ │ 23905: 00dc6760 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNKBD_EVENT_IN_DSTATE │ │ │ │ - 23906: 00813614 120 FUNC GLOBAL DEFAULT 12 blk_get_refcnt │ │ │ │ - 23907: 00989d48 504 FUNC GLOBAL DEFAULT 12 qdict_array_split │ │ │ │ + 23906: 0081365c 120 FUNC GLOBAL DEFAULT 12 blk_get_refcnt │ │ │ │ + 23907: 00989d90 504 FUNC GLOBAL DEFAULT 12 qdict_array_split │ │ │ │ 23908: 00d99e70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_DETACH_EVENT │ │ │ │ 23909: 00da1404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATS_SCHEMAS_EVENT │ │ │ │ 23910: 00ce5a2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei64_64_v │ │ │ │ 23911: 002f8908 300 FUNC GLOBAL DEFAULT 12 v9fs_co_unlinkat │ │ │ │ 23912: 00da162c 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_cryptodev_trace_events_trace_events │ │ │ │ 23913: 00db56e0 60 OBJECT GLOBAL DEFAULT 25 ram_list │ │ │ │ 23914: 00d961cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_ATS_INVAL_EVENT │ │ │ │ - 23915: 00950d78 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest │ │ │ │ - 23916: 007b5980 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_ciphertext_len │ │ │ │ + 23915: 00950dc0 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest │ │ │ │ + 23916: 007b59c8 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_ciphertext_len │ │ │ │ 23917: 00dc6b1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_SOURCE_INFO_DSTATE │ │ │ │ - 23918: 008228f8 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_ones │ │ │ │ + 23918: 00822940 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_ones │ │ │ │ 23919: 0061aaf4 96 FUNC GLOBAL DEFAULT 12 helper_vwmulu_vv_b │ │ │ │ 23920: 00d9f5c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_BEGIN_EVENT │ │ │ │ 23921: 00dc7712 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_IRQ_MSI_DSTATE │ │ │ │ 23922: 00dc705c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_CHECKSUM_DSTATE │ │ │ │ 23923: 00dc648e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_INST_INIT_DSTATE │ │ │ │ - 23924: 008caf0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfo │ │ │ │ + 23924: 008caf54 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfo │ │ │ │ 23925: 00dc6ab8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_WRITEW_DSTATE │ │ │ │ 23926: 00da0d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_INCOMING_EVENT │ │ │ │ 23927: 0025f070 208 FUNC GLOBAL DEFAULT 12 cpu_exec_end │ │ │ │ 23928: 0061ab54 96 FUNC GLOBAL DEFAULT 12 helper_vwmulu_vv_h │ │ │ │ 23929: 00cffa48 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmul_vx_b │ │ │ │ 23930: 00d9fafc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SET_ACTIVE_EVENT │ │ │ │ 23931: 00dc745c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_SET_ALARM_DSTATE │ │ │ │ - 23932: 009097f8 316 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties │ │ │ │ + 23932: 00909840 316 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties │ │ │ │ 23933: 00d9a760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_IRQ_EVENT │ │ │ │ 23934: 0055aa40 1188 FUNC GLOBAL DEFAULT 12 multifd_recv_new_channel │ │ │ │ 23935: 00dc71c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_VLAN_MISMATCH_DSTATE │ │ │ │ 23936: 00cff9c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmul_vx_h │ │ │ │ 23937: 00dc63fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_WRONG_HEADER_DSTATE │ │ │ │ 23938: 00642794 412 FUNC GLOBAL DEFAULT 12 helper_vsext_vf8_d │ │ │ │ 23939: 002b8b4c 312 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key │ │ │ │ 23940: 00dc812e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_CHECKPOINT_DSTATE │ │ │ │ - 23941: 0091ab80 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo │ │ │ │ + 23941: 0091abc8 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo │ │ │ │ 23942: 00d8fc14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_READL_EVENT │ │ │ │ 23943: 00dc7d94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_REMAP_DSTATE │ │ │ │ 23944: 00da35a4 16 OBJECT GLOBAL DEFAULT 25 smbios_have_binfile_bitmap │ │ │ │ 23945: 00dc7e6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REGION_ADD_SECTION_ALIGNED_DSTATE │ │ │ │ - 23946: 009b245c 1308 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_lock │ │ │ │ + 23946: 009b24a4 1308 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_lock │ │ │ │ 23947: 00dc8176 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_RECV_BITMAP_DSTATE │ │ │ │ 23948: 00d974d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_INVALID_DIR_EVENT │ │ │ │ 23949: 00d9da80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RETURN_PATH_END_AFTER_EVENT │ │ │ │ 23950: 00627cd0 460 FUNC GLOBAL DEFAULT 12 helper_vfmadd_vf_d │ │ │ │ - 23951: 0094d2f0 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_pvshutdown │ │ │ │ + 23951: 0094d338 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_pvshutdown │ │ │ │ 23952: 00d9a2c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_ERROR_EVENT │ │ │ │ 23953: 00d9266c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX2_MEM_READB_EVENT │ │ │ │ 23954: 0061abb4 96 FUNC GLOBAL DEFAULT 12 helper_vwmulu_vv_w │ │ │ │ - 23955: 00908abc 300 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo_members │ │ │ │ + 23955: 00908b04 300 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo_members │ │ │ │ 23956: 00d9de10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_WAIT_EVENT │ │ │ │ 23957: 005b9888 308 FUNC GLOBAL DEFAULT 12 riscv_pmu_generate_fdt_node │ │ │ │ - 23958: 00736638 64 FUNC GLOBAL DEFAULT 12 plugin_gen_disable_mem_helpers │ │ │ │ + 23958: 00736680 64 FUNC GLOBAL DEFAULT 12 plugin_gen_disable_mem_helpers │ │ │ │ 23959: 00627990 432 FUNC GLOBAL DEFAULT 12 helper_vfmadd_vf_h │ │ │ │ 23960: 0046322c 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_facts_endianness │ │ │ │ - 23961: 007b3fe4 548 FUNC GLOBAL DEFAULT 12 qio_task_complete │ │ │ │ + 23961: 007b402c 548 FUNC GLOBAL DEFAULT 12 qio_task_complete │ │ │ │ 23962: 00d8ca90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_RESET_OUT_EVENT │ │ │ │ - 23963: 009a5938 120 FUNC GLOBAL DEFAULT 12 qdist_avg │ │ │ │ + 23963: 009a5980 120 FUNC GLOBAL DEFAULT 12 qdist_avg │ │ │ │ 23964: 00d9be50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_FILL_RESV_PROPERTY_EVENT │ │ │ │ 23965: 00dc6998 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_SEND_ASYNC_DSTATE │ │ │ │ - 23966: 006a11a8 164 FUNC GLOBAL DEFAULT 12 helper_aes64im │ │ │ │ + 23966: 006a11f0 164 FUNC GLOBAL DEFAULT 12 helper_aes64im │ │ │ │ 23967: 00d9f024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_SERVER_DPY_PAGEFLIP_EVENT │ │ │ │ 23968: 0032838c 124 FUNC GLOBAL DEFAULT 12 platform_bus_get_irqn │ │ │ │ 23969: 00d9245c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_CLK_READ_EVENT │ │ │ │ 23970: 00cff940 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmul_vx_w │ │ │ │ 23971: 002b9aac 416 FUNC GLOBAL DEFAULT 12 qkbd_state_key_event │ │ │ │ 23972: 005a3800 2912 FUNC GLOBAL DEFAULT 12 net_init_tap │ │ │ │ 23973: 00d923ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_CAPTURE_EVENT │ │ │ │ 23974: 00d96af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_CMD_REQ_EVENT │ │ │ │ 23975: 003aa048 348 FUNC GLOBAL DEFAULT 12 net_tx_pkt_update_sctp_checksum │ │ │ │ 23976: 00cf9010 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulu_vv_b │ │ │ │ 23977: 00d8e648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_2D_ENGINE_READ_EVENT │ │ │ │ 23978: 00d9a030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PCGREG_READ_EVENT │ │ │ │ 23979: 004ffb60 220 FUNC GLOBAL DEFAULT 12 AUD_get_elapsed_usec_in │ │ │ │ 23980: 00d91018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ALL_ISR_DONE_BIT_EVENT │ │ │ │ - 23981: 00735c80 28 FUNC GLOBAL DEFAULT 12 translator_st_len │ │ │ │ + 23981: 00735cc8 28 FUNC GLOBAL DEFAULT 12 translator_st_len │ │ │ │ 23982: 00d9bd50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_STATE_REQUEST_EVENT │ │ │ │ 23983: 00dc7a2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_DATA_IN_DSTATE │ │ │ │ 23984: 00627b40 400 FUNC GLOBAL DEFAULT 12 helper_vfmadd_vf_w │ │ │ │ - 23985: 007f4180 284 FUNC GLOBAL DEFAULT 12 bdrv_filter_child │ │ │ │ + 23985: 007f41c8 284 FUNC GLOBAL DEFAULT 12 bdrv_filter_child │ │ │ │ 23986: 00cf8f8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulu_vv_h │ │ │ │ 23987: 00dc814c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_LISTEN_DSTATE │ │ │ │ - 23988: 007b9cb0 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_sector_size │ │ │ │ + 23988: 007b9cf8 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_sector_size │ │ │ │ 23989: 00304cf0 556 FUNC GLOBAL DEFAULT 12 acpi_gpe_ioport_readb │ │ │ │ 23990: 00dc8550 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPUS_FAST_DSTATE │ │ │ │ - 23991: 009a2e2c 68 FUNC GLOBAL DEFAULT 12 get_rcu_reader │ │ │ │ - 23992: 0071fa10 64 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_required │ │ │ │ + 23991: 009a2e74 68 FUNC GLOBAL DEFAULT 12 get_rcu_reader │ │ │ │ + 23992: 0071fa58 64 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_required │ │ │ │ 23993: 00da1810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_MODELS_EVENT │ │ │ │ - 23994: 00942334 316 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties │ │ │ │ + 23994: 0094237c 316 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties │ │ │ │ 23995: 00dc6844 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_BLIT_DSTATE │ │ │ │ 23996: 00dc7f08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_SET_STATE_DSTATE │ │ │ │ - 23997: 006a3814 96 FUNC GLOBAL DEFAULT 12 helper_vandn_vx_b │ │ │ │ + 23997: 006a385c 96 FUNC GLOBAL DEFAULT 12 helper_vandn_vx_b │ │ │ │ 23998: 002fd8d8 136 FUNC GLOBAL DEFAULT 12 aml_if │ │ │ │ 23999: 00dc6990 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMBUS_IOPORT_WRITEB_DSTATE │ │ │ │ 24000: 00cfbadc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmadd_vf_d │ │ │ │ - 24001: 006a3934 96 FUNC GLOBAL DEFAULT 12 helper_vandn_vx_d │ │ │ │ - 24002: 008ec3f8 540 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_write_threshold │ │ │ │ + 24001: 006a397c 96 FUNC GLOBAL DEFAULT 12 helper_vandn_vx_d │ │ │ │ + 24002: 008ec440 540 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_write_threshold │ │ │ │ 24003: 002c7efc 304 FUNC GLOBAL DEFAULT 12 vnc_convert_pixel │ │ │ │ 24004: 00da0514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_CANCEL_EVENT │ │ │ │ 24005: 00d9f094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_THRESHOLD_EVENT │ │ │ │ 24006: 00cf8f08 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulu_vv_w │ │ │ │ - 24007: 008c5ac4 244 FUNC GLOBAL DEFAULT 12 visit_type_anyList │ │ │ │ + 24007: 008c5b0c 244 FUNC GLOBAL DEFAULT 12 visit_type_anyList │ │ │ │ 24008: 00dc665c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_BLOCKDEV_ADD_DSTATE │ │ │ │ 24009: 00414874 708 FUNC GLOBAL DEFAULT 12 eeprom93xx_write │ │ │ │ - 24010: 006a3874 96 FUNC GLOBAL DEFAULT 12 helper_vandn_vx_h │ │ │ │ + 24010: 006a38bc 96 FUNC GLOBAL DEFAULT 12 helper_vandn_vx_h │ │ │ │ 24011: 00cfbbe4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmadd_vf_h │ │ │ │ 24012: 00d96db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_COMMAND_EVENT │ │ │ │ 24013: 00dc717c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NFSW_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ - 24014: 00951fc8 368 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema_members │ │ │ │ + 24014: 00952010 368 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema_members │ │ │ │ 24015: 00dc8c2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_UNLOCK_DSTATE │ │ │ │ 24016: 00dc817c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_DSTATE │ │ │ │ 24017: 002fd354 380 FUNC GLOBAL DEFAULT 12 aml_io │ │ │ │ - 24018: 009aa5e4 220 FUNC GLOBAL DEFAULT 12 stat64_set │ │ │ │ + 24018: 009aa62c 220 FUNC GLOBAL DEFAULT 12 stat64_set │ │ │ │ 24019: 004145f8 128 FUNC GLOBAL DEFAULT 12 fw_cfg_find │ │ │ │ 24020: 00dc6dea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_DISABLE_DSTATE │ │ │ │ 24021: 00c7c6a0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint16 │ │ │ │ - 24022: 009446b8 28 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties_members │ │ │ │ + 24022: 00944700 28 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties_members │ │ │ │ 24023: 00dc6e1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_PULSE_ENABLE_DSTATE │ │ │ │ - 24024: 00925704 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationExecCommand │ │ │ │ + 24024: 0092574c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationExecCommand │ │ │ │ 24025: 00d99018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_CQ_INVALID_CQID_EVENT │ │ │ │ 24026: 00d97424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_READ_UNKNOWN_EVENT │ │ │ │ - 24027: 006a38d4 96 FUNC GLOBAL DEFAULT 12 helper_vandn_vx_w │ │ │ │ + 24027: 006a391c 96 FUNC GLOBAL DEFAULT 12 helper_vandn_vx_w │ │ │ │ 24028: 006001b4 648 FUNC GLOBAL DEFAULT 12 helper_vlxei32_32_v │ │ │ │ 24029: 00cfbb60 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmadd_vf_w │ │ │ │ 24030: 00424c18 880 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_init │ │ │ │ 24031: 002924a4 348 FUNC GLOBAL DEFAULT 12 float64_to_floatx80 │ │ │ │ - 24032: 007f9558 40 FUNC GLOBAL DEFAULT 12 job_pause_locked │ │ │ │ + 24032: 007f95a0 40 FUNC GLOBAL DEFAULT 12 job_pause_locked │ │ │ │ 24033: 005acea0 268 FUNC GLOBAL DEFAULT 12 replay_chr_be_write │ │ │ │ 24034: 003aa998 16 FUNC GLOBAL DEFAULT 12 net_tx_pkt_has_fragments │ │ │ │ 24035: 00d95654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CLOSE_ZONE_EVENT │ │ │ │ 24036: 0051d6f0 252 FUNC GLOBAL DEFAULT 12 blk_by_qdev_id │ │ │ │ - 24037: 00926404 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStatus │ │ │ │ + 24037: 0092644c 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStatus │ │ │ │ 24038: 00d8e668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_DISP_CTRL_READ_EVENT │ │ │ │ 24039: 00c7ec7c 32 OBJECT GLOBAL DEFAULT 21 qcrypto_block_driver_qcow │ │ │ │ - 24040: 00985d5c 132 FUNC GLOBAL DEFAULT 12 qbool_unref │ │ │ │ + 24040: 00985da4 132 FUNC GLOBAL DEFAULT 12 qbool_unref │ │ │ │ 24041: 003e6024 24 FUNC GLOBAL DEFAULT 12 of_dpa_world_alloc │ │ │ │ - 24042: 0079b20c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shls_vec │ │ │ │ + 24042: 0079b254 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shls_vec │ │ │ │ 24043: 00dc71d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_UDP_DSTATE │ │ │ │ 24044: 002ac8bc 156 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_get │ │ │ │ - 24045: 0098d4c8 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz │ │ │ │ + 24045: 0098d510 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz │ │ │ │ 24046: 00dc68be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_DEC_INFLIGHT_FENCES_DSTATE │ │ │ │ - 24047: 008a6a00 328 FUNC GLOBAL DEFAULT 12 luring_cleanup │ │ │ │ + 24047: 008a6a48 328 FUNC GLOBAL DEFAULT 12 luring_cleanup │ │ │ │ 24048: 005f961c 112 FUNC GLOBAL DEFAULT 12 helper_vlse64_v │ │ │ │ 24049: 002ac0c4 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_vaddr │ │ │ │ - 24050: 00935c14 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RTC_CHANGE_arg_members │ │ │ │ - 24051: 00aeb2dc 528 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode │ │ │ │ + 24050: 00935c5c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RTC_CHANGE_arg_members │ │ │ │ + 24051: 00aeb32c 528 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode │ │ │ │ 24052: 00dc6aa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_DSTATE │ │ │ │ 24053: 0048eed8 168 FUNC GLOBAL DEFAULT 12 usb_device_set_interface │ │ │ │ 24054: 00dc8c5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_RETURN_DSTATE │ │ │ │ - 24055: 006e6ce4 156 FUNC GLOBAL DEFAULT 12 virtio_queue_set_last_avail_idx │ │ │ │ + 24055: 006e6d2c 156 FUNC GLOBAL DEFAULT 12 virtio_queue_set_last_avail_idx │ │ │ │ 24056: 0053583c 220 FUNC GLOBAL DEFAULT 12 rng_backend_request_entropy │ │ │ │ 24057: 0029e680 8 FUNC GLOBAL DEFAULT 12 float16_compare │ │ │ │ 24058: 00dc6310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_DISCONNECT_DSTATE │ │ │ │ 24059: 00d961bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_ATS_PRGR_EVENT │ │ │ │ 24060: 00d94258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_STATUS_FLAGS_EVENT │ │ │ │ 24061: 00dc8004 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DUMP_ID_FAILED_DSTATE │ │ │ │ 24062: 00dc78d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_I2C_SEND_DSTATE │ │ │ │ 24063: 0029b0f4 16 FUNC GLOBAL DEFAULT 12 int16_to_bfloat16 │ │ │ │ 24064: 00dc8bba 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_replay_c │ │ │ │ 24065: 00d93728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ATTACH_EBPF_EVENT │ │ │ │ 24066: 00dc83a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_SET_IOTHREAD_DSTATE │ │ │ │ - 24067: 009c9b88 344 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_genrev │ │ │ │ + 24067: 009c9bd0 344 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_genrev │ │ │ │ 24068: 005688a8 180 FUNC GLOBAL DEFAULT 12 vmstate_unregister │ │ │ │ 24069: 0054e938 128 FUNC GLOBAL DEFAULT 12 migration_bh_schedule │ │ │ │ - 24070: 007456dc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_be │ │ │ │ - 24071: 008a53d0 168 FUNC GLOBAL DEFAULT 12 laio_attach_aio_context │ │ │ │ - 24072: 00987b48 44 FUNC GLOBAL DEFAULT 12 json_writer_str │ │ │ │ + 24070: 00745724 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_be │ │ │ │ + 24071: 008a5418 168 FUNC GLOBAL DEFAULT 12 laio_attach_aio_context │ │ │ │ + 24072: 00987b90 44 FUNC GLOBAL DEFAULT 12 json_writer_str │ │ │ │ 24073: 00ce11fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvt_f_x_v_b │ │ │ │ 24074: 00dc7058 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_UNFINISHED_DSTATE │ │ │ │ 24075: 002afde0 60 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info │ │ │ │ 24076: 00d920ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_IRQ_CLEAR_EVENT │ │ │ │ 24077: 00d8dec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_WRITEB_DATA_EVENT │ │ │ │ 24078: 00c7f3ac 64 OBJECT GLOBAL DEFAULT 21 child_of_bds │ │ │ │ 24079: 00d97484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_ABORT_EVENT │ │ │ │ @@ -24085,281 +24085,281 @@ │ │ │ │ 24081: 00dc75d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_RSTATN_DSTATE │ │ │ │ 24082: 00d9ba28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_VECTOR_RELEASE_EVENT │ │ │ │ 24083: 00d8d0bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_FETCH_EVENT │ │ │ │ 24084: 00ce1178 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvt_f_x_v_h │ │ │ │ 24085: 00dc869e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_PORTS_DSTATE │ │ │ │ 24086: 005bc3f4 256 FUNC GLOBAL DEFAULT 12 riscv_setup_firmware_boot │ │ │ │ 24087: 00509d48 180 FUNC GLOBAL DEFAULT 12 dump_filtered_memblock_start │ │ │ │ - 24088: 00900e18 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_vserport_change │ │ │ │ + 24088: 00900e60 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_vserport_change │ │ │ │ 24089: 00ceeda4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsle_vx_b │ │ │ │ 24090: 00257564 20 FUNC GLOBAL DEFAULT 12 kvm_init_cpu_signals │ │ │ │ - 24091: 0096af98 316 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions │ │ │ │ - 24092: 0099ce24 220 FUNC GLOBAL DEFAULT 12 qemu_printf │ │ │ │ - 24093: 007b0410 116 FUNC GLOBAL DEFAULT 12 qio_channel_set_blocking │ │ │ │ + 24091: 0096afe0 316 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions │ │ │ │ + 24092: 0099ce6c 220 FUNC GLOBAL DEFAULT 12 qemu_printf │ │ │ │ + 24093: 007b0458 116 FUNC GLOBAL DEFAULT 12 qio_channel_set_blocking │ │ │ │ 24094: 00ceec18 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsle_vx_d │ │ │ │ 24095: 00d90d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VMCR_READ_EVENT │ │ │ │ 24096: 00d8dbd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_CHANNEL_ERROR_EVENT │ │ │ │ - 24097: 00862ae8 1196 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_create │ │ │ │ + 24097: 00862b30 1196 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_create │ │ │ │ 24098: 00ceed20 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsle_vx_h │ │ │ │ 24099: 00dc66f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_TX_PENDING_DSTATE │ │ │ │ 24100: 00cfe104 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulh_vx_b │ │ │ │ 24101: 0057d864 768 FUNC GLOBAL DEFAULT 12 rdma_registration_start │ │ │ │ 24102: 00cfdf78 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulh_vx_d │ │ │ │ - 24103: 00906ed8 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockFormat │ │ │ │ - 24104: 0072b318 292 FUNC GLOBAL DEFAULT 12 hmp_gpa2hva │ │ │ │ - 24105: 007445a4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_be │ │ │ │ + 24103: 00906f20 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockFormat │ │ │ │ + 24104: 0072b360 292 FUNC GLOBAL DEFAULT 12 hmp_gpa2hva │ │ │ │ + 24105: 007445ec 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_be │ │ │ │ 24106: 00dc8640 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_ACTION_DSTATE │ │ │ │ 24107: 00ce10f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvt_f_x_v_w │ │ │ │ 24108: 00dc6d28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_NETBSD_ENUM_HACK_DSTATE │ │ │ │ 24109: 00cfe080 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulh_vx_h │ │ │ │ - 24110: 007b2b3c 128 FUNC GLOBAL DEFAULT 12 qio_net_listener_new │ │ │ │ - 24111: 0082538c 52 FUNC GLOBAL DEFAULT 12 bdrv_enable_copy_on_read │ │ │ │ + 24110: 007b2b84 128 FUNC GLOBAL DEFAULT 12 qio_net_listener_new │ │ │ │ + 24111: 008253d4 52 FUNC GLOBAL DEFAULT 12 bdrv_enable_copy_on_read │ │ │ │ 24112: 002eb1a8 48 FUNC GLOBAL DEFAULT 12 notsup_removexattr │ │ │ │ 24113: 00297228 252 FUNC GLOBAL DEFAULT 12 float64_to_uint64_scalbn │ │ │ │ 24114: 00c7c678 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint32 │ │ │ │ 24115: 00d874c4 68 OBJECT GLOBAL DEFAULT 24 internal_snapshot_opts │ │ │ │ 24116: 00dc656e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_IO_WRITE_DSTATE │ │ │ │ 24117: 00ceec9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsle_vx_w │ │ │ │ 24118: 00295844 260 FUNC GLOBAL DEFAULT 12 float64_to_int64_round_to_zero │ │ │ │ 24119: 00dc8422 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHANGE_BACKING_FILE_DSTATE │ │ │ │ - 24120: 007f2abc 184 FUNC GLOBAL DEFAULT 12 bdrv_open │ │ │ │ + 24120: 007f2b04 184 FUNC GLOBAL DEFAULT 12 bdrv_open │ │ │ │ 24121: 00d04c44 132 OBJECT GLOBAL DEFAULT 24 helper_info_tlb_flush_all │ │ │ │ 24122: 00dc8012 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_PIN_VERBSC_DSTATE │ │ │ │ 24123: 00dc819a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FILTER_REWRITER_PKT_INFO_DSTATE │ │ │ │ 24124: 00dc72d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SIZE_DSTATE │ │ │ │ - 24125: 008c75c4 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_insert_medium_arg_members │ │ │ │ - 24126: 0098c310 468 FUNC GLOBAL DEFAULT 12 qemu_strtoui │ │ │ │ + 24125: 008c760c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_insert_medium_arg_members │ │ │ │ + 24126: 0098c358 468 FUNC GLOBAL DEFAULT 12 qemu_strtoui │ │ │ │ 24127: 00dc69a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_AHCI_MEM_WRITE_DSTATE │ │ │ │ - 24128: 0090351c 192 FUNC GLOBAL DEFAULT 12 visit_type_OnOffSplit │ │ │ │ + 24128: 00903564 192 FUNC GLOBAL DEFAULT 12 visit_type_OnOffSplit │ │ │ │ 24129: 002fa5e8 60 FUNC GLOBAL DEFAULT 12 crs_range_set_free │ │ │ │ - 24130: 00753d1c 132 FUNC GLOBAL DEFAULT 12 qemu_allocate_irq │ │ │ │ - 24131: 007b9ca0 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_kdf_hash │ │ │ │ + 24130: 00753d64 132 FUNC GLOBAL DEFAULT 12 qemu_allocate_irq │ │ │ │ + 24131: 007b9ce8 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_kdf_hash │ │ │ │ 24132: 002d1c54 724 FUNC GLOBAL DEFAULT 12 vnc_zlib_send_framebuffer_update │ │ │ │ 24133: 00dc60ed 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_migration_c │ │ │ │ 24134: 005b4608 132 FUNC GLOBAL DEFAULT 12 qemu_plugin_fillin_mode_info │ │ │ │ 24135: 00d9cfd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CALC_PAGE_DIRTY_RATE_EVENT │ │ │ │ - 24136: 0098c624 340 FUNC GLOBAL DEFAULT 12 qemu_strtoul │ │ │ │ + 24136: 0098c66c 340 FUNC GLOBAL DEFAULT 12 qemu_strtoul │ │ │ │ 24137: 0051a094 104 FUNC GLOBAL DEFAULT 12 dma_blk_write │ │ │ │ - 24138: 00918d64 244 FUNC GLOBAL DEFAULT 12 visit_type_MemdevList │ │ │ │ + 24138: 00918dac 244 FUNC GLOBAL DEFAULT 12 visit_type_MemdevList │ │ │ │ 24139: 00ce1f64 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfclass_v_d │ │ │ │ 24140: 00dc616c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_IN_BAND_DEQUEUE_DSTATE │ │ │ │ 24141: 00cb4630 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls16 │ │ │ │ 24142: 00cfdffc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulh_vx_w │ │ │ │ 24143: 00dc71d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_TCP_DSTATE │ │ │ │ 24144: 00d908d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_READ_FAULT_EVENT │ │ │ │ - 24145: 00927078 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_set_capabilities_arg_members │ │ │ │ - 24146: 009d0474 300 FUNC GLOBAL DEFAULT 12 thread_context_create_thread │ │ │ │ + 24145: 009270c0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_set_capabilities_arg_members │ │ │ │ + 24146: 009d04bc 300 FUNC GLOBAL DEFAULT 12 thread_context_create_thread │ │ │ │ 24147: 00d9b528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_ADD_RAM_EVENT │ │ │ │ 24148: 00ce206c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfclass_v_h │ │ │ │ - 24149: 007eae74 152 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock_all │ │ │ │ + 24149: 007eaebc 152 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock_all │ │ │ │ 24150: 00dc7660 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_INVALID_WRITEL_DSTATE │ │ │ │ 24151: 005045d4 188 FUNC GLOBAL DEFAULT 12 st_rate_frames_in │ │ │ │ 24152: 00292198 436 FUNC GLOBAL DEFAULT 12 floatx80_to_float128 │ │ │ │ 24153: 00dc7ee6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PAGECACHE_INSERT_DSTATE │ │ │ │ - 24154: 006a10c4 228 FUNC GLOBAL DEFAULT 12 helper_aes64ks1i │ │ │ │ + 24154: 006a110c 228 FUNC GLOBAL DEFAULT 12 helper_aes64ks1i │ │ │ │ 24155: 00dc6a5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_READL_DSTATE │ │ │ │ 24156: 00dc6988 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_CMD_DSTATE │ │ │ │ 24157: 0054927c 624 FUNC GLOBAL DEFAULT 12 exec_start_incoming_migration │ │ │ │ 24158: 00d96dd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_COMMAND_COMPLETE_EVENT │ │ │ │ 24159: 00d972f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_SATN_STOP_EVENT │ │ │ │ 24160: 00dc6eca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_POWER_READ_DSTATE │ │ │ │ 24161: 00d989d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_TIMER_READ_EVENT │ │ │ │ 24162: 00d913f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_DELIVER_IRQ_EVENT │ │ │ │ 24163: 002f65e4 1100 FUNC GLOBAL DEFAULT 12 v9fs_co_readdir_many │ │ │ │ 24164: 00d94108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_ZERO_IMS_EVENT │ │ │ │ 24165: 00ce1fe8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfclass_v_w │ │ │ │ 24166: 00383568 428 FUNC GLOBAL DEFAULT 12 ide_ctrl_write │ │ │ │ - 24167: 00718084 372 FUNC GLOBAL DEFAULT 12 qemu_ram_block_from_host │ │ │ │ + 24167: 007180cc 372 FUNC GLOBAL DEFAULT 12 qemu_ram_block_from_host │ │ │ │ 24168: 00d8d5d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_READ_EVENT │ │ │ │ 24169: 00da1114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ANNOUNCE_SELF_EVENT │ │ │ │ 24170: 00d9fb0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_DEL_EVENT │ │ │ │ 24171: 00296b2c 252 FUNC GLOBAL DEFAULT 12 float16_to_uint32_scalbn │ │ │ │ 24172: 00dc6964 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCA954X_READ_DATA_DSTATE │ │ │ │ 24173: 00dc67b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MMIO_IOSFC_READ_DSTATE │ │ │ │ - 24174: 009cc534 8 FUNC GLOBAL DEFAULT 12 target_monitor_defs │ │ │ │ + 24174: 009cc57c 8 FUNC GLOBAL DEFAULT 12 target_monitor_defs │ │ │ │ 24175: 00dc650a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_CREATE_DSTATE │ │ │ │ 24176: 00da0798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMORY_SIZE_SUMMARY_EVENT │ │ │ │ 24177: 00d9bf50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_CONFIG_EVENT │ │ │ │ - 24178: 00765a00 108 FUNC GLOBAL DEFAULT 12 gdb_get_max_cpus │ │ │ │ + 24178: 00765a48 108 FUNC GLOBAL DEFAULT 12 gdb_get_max_cpus │ │ │ │ 24179: 002a49b8 168 FUNC GLOBAL DEFAULT 12 helper_gvec_muls32 │ │ │ │ 24180: 00dc65f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_GET_CONFIG_DSTATE │ │ │ │ 24181: 00da20cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_FIND_MAPPING_EVENT │ │ │ │ - 24182: 009395cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevL2TPv3Options │ │ │ │ - 24183: 007b0f28 1132 FUNC GLOBAL DEFAULT 12 qio_channel_yield │ │ │ │ + 24182: 00939614 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevL2TPv3Options │ │ │ │ + 24183: 007b0f70 1132 FUNC GLOBAL DEFAULT 12 qio_channel_yield │ │ │ │ 24184: 00c79fbc 12 OBJECT GLOBAL DEFAULT 21 virtio_blk_cfg_size_params │ │ │ │ 24185: 00d93a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_WRITE_EVENT │ │ │ │ 24186: 00dc60f9 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_qom_c │ │ │ │ 24187: 002a4da4 156 FUNC GLOBAL DEFAULT 12 helper_gvec_abs8 │ │ │ │ 24188: 00dc646a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_SET_HANDLER_DSTATE │ │ │ │ 24189: 00d9d070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_STATE_PENDING_EVENT │ │ │ │ 24190: 00dc7d28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_RESULT_DSTATE │ │ │ │ 24191: 00d9ac70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_DIRECTION_EVENT │ │ │ │ 24192: 00d95224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_SQ_EVENT │ │ │ │ 24193: 00dc6534 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_VERSION_RETURN_DSTATE │ │ │ │ 24194: 00d8b870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_SOURCE_CANCEL_EVENT │ │ │ │ 24195: 00503f4c 56 FUNC GLOBAL DEFAULT 12 audio_sample_from_uint64 │ │ │ │ 24196: 00d91bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_POLL_EVENT │ │ │ │ - 24197: 0091563c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCProperties │ │ │ │ + 24197: 00915684 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCProperties │ │ │ │ 24198: 00dc613c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_REMOVE_DSTATE │ │ │ │ - 24199: 009aa8a8 248 FUNC GLOBAL DEFAULT 12 stat64_max_slow │ │ │ │ + 24199: 009aa8f0 248 FUNC GLOBAL DEFAULT 12 stat64_max_slow │ │ │ │ 24200: 0057b6f8 1440 FUNC GLOBAL DEFAULT 12 rdma_control_save_page │ │ │ │ 24201: 00d8dd48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_TX_PENDING_EVENT │ │ │ │ 24202: 0059205c 236 FUNC GLOBAL DEFAULT 12 qemu_net_queue_send_iov │ │ │ │ 24203: 00dc7128 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L4_CSUM_VALIDATION_FAILED_DSTATE │ │ │ │ - 24204: 006f5274 212 FUNC GLOBAL DEFAULT 12 vhost_user_gpu_set_socket │ │ │ │ - 24205: 007e9944 48 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_info │ │ │ │ - 24206: 009274ac 296 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias_members │ │ │ │ - 24207: 008ea438 404 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_COMPLETED_arg_members │ │ │ │ + 24204: 006f52bc 212 FUNC GLOBAL DEFAULT 12 vhost_user_gpu_set_socket │ │ │ │ + 24205: 007e998c 48 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_info │ │ │ │ + 24206: 009274f4 296 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias_members │ │ │ │ + 24207: 008ea480 404 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_COMPLETED_arg_members │ │ │ │ 24208: 00d8ba18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CONNECT_THREAD_SLEEP_EVENT │ │ │ │ - 24209: 008cd8bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsLUKS │ │ │ │ + 24209: 008cd904 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsLUKS │ │ │ │ 24210: 00dc7258 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_READ_DSTATE │ │ │ │ - 24211: 0094ff70 316 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress │ │ │ │ - 24212: 00953c3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AbortWrapper │ │ │ │ + 24211: 0094ffb8 316 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress │ │ │ │ + 24212: 00953c84 92 FUNC GLOBAL DEFAULT 12 qapi_free_AbortWrapper │ │ │ │ 24213: 00d9c1c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_KICK_EVENT │ │ │ │ - 24214: 009c3cf8 192 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_free │ │ │ │ + 24214: 009c3d40 192 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_free │ │ │ │ 24215: 0053b810 100 FUNC GLOBAL DEFAULT 12 tpm_backend_cancel_cmd │ │ │ │ 24216: 00d8de78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNKBD_EVENT_OUT_EVENT │ │ │ │ 24217: 005b0840 216 FUNC GLOBAL DEFAULT 12 accel_init_machine │ │ │ │ 24218: 00dc81f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_AIO_CANCEL_DSTATE │ │ │ │ 24219: 00580bf0 628 FUNC GLOBAL DEFAULT 12 monitor_fdset_dup_fd_add │ │ │ │ 24220: 002a30c4 792 FUNC GLOBAL DEFAULT 12 float32_exp2 │ │ │ │ - 24221: 00985920 252 FUNC GLOBAL DEFAULT 12 qlist_is_equal │ │ │ │ + 24221: 00985968 252 FUNC GLOBAL DEFAULT 12 qlist_is_equal │ │ │ │ 24222: 00dc7c8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOMMU_MAP_DIRTY_NOTIFY_DSTATE │ │ │ │ 24223: 005014cc 356 FUNC GLOBAL DEFAULT 12 audio_create_pdos │ │ │ │ 24224: 00d926bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MDM_MEM_WRITEB_EVENT │ │ │ │ 24225: 00510e88 188 FUNC GLOBAL DEFAULT 12 hmp_block_job_resume │ │ │ │ - 24226: 00956108 92 FUNC GLOBAL DEFAULT 12 qapi_free_VhostDeviceProtocols │ │ │ │ + 24226: 00956150 92 FUNC GLOBAL DEFAULT 12 qapi_free_VhostDeviceProtocols │ │ │ │ 24227: 00dc6448 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_STOP_DSTATE │ │ │ │ - 24228: 00b2d8c0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_10_len │ │ │ │ + 24228: 00b2d910 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_10_len │ │ │ │ 24229: 00dc7d3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_READ_CONFIG_DSTATE │ │ │ │ 24230: 00d939d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_RXDMA_READ_EVENT │ │ │ │ 24231: 00cb45ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls32 │ │ │ │ 24232: 00d9dd80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_COMPLETE_EVENT │ │ │ │ 24233: 00da04f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_COMPLETE_EVENT │ │ │ │ 24234: 00dc8648 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATUS_DSTATE │ │ │ │ 24235: 00d90cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VTR_READ_EVENT │ │ │ │ 24236: 00dc7952 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MCQ_CREATE_CQ_DSTATE │ │ │ │ 24237: 00c7b5c8 212 OBJECT GLOBAL DEFAULT 21 kernel_ops │ │ │ │ 24238: 00d8c00c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_XRUN_IN_EVENT │ │ │ │ 24239: 00d97bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQUEST_SENSE_EVENT │ │ │ │ - 24240: 008cf53c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ImageInfoSpecific_base_members │ │ │ │ + 24240: 008cf584 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ImageInfoSpecific_base_members │ │ │ │ 24241: 00434dc8 568 FUNC GLOBAL DEFAULT 12 scsi_req_alloc │ │ │ │ 24242: 00dc8c95 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_ebpf_c │ │ │ │ 24243: 005abcb8 272 FUNC GLOBAL DEFAULT 12 replay_flush_events │ │ │ │ - 24244: 00868298 160 FUNC GLOBAL DEFAULT 12 reqlist_find_conflict │ │ │ │ - 24245: 0093ce58 76 FUNC GLOBAL DEFAULT 12 visit_type_Netdev_members │ │ │ │ + 24244: 008682e0 160 FUNC GLOBAL DEFAULT 12 reqlist_find_conflict │ │ │ │ + 24245: 0093cea0 76 FUNC GLOBAL DEFAULT 12 visit_type_Netdev_members │ │ │ │ 24246: 00d9d550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_RKEY_EVENT │ │ │ │ 24247: 00dc7d66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_ENABLE_KVM_DSTATE │ │ │ │ - 24248: 00aeaf28 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode_len │ │ │ │ + 24248: 00aeaf78 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode_len │ │ │ │ 24249: 005bbde0 216 FUNC GLOBAL DEFAULT 12 riscv_load_fdt │ │ │ │ 24250: 00d912f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_SET_EVENT │ │ │ │ 24251: 00dc6b62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_WRITE_DSTATE │ │ │ │ 24252: 00dc8502 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMORY_SIZE_SUMMARY_DSTATE │ │ │ │ - 24253: 00832b34 556 FUNC GLOBAL DEFAULT 12 commit_active_start │ │ │ │ + 24253: 00832b7c 556 FUNC GLOBAL DEFAULT 12 commit_active_start │ │ │ │ 24254: 00dc79f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_CLOSE_SESSION_DSTATE │ │ │ │ - 24255: 009085a0 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlotList │ │ │ │ + 24255: 009085e8 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlotList │ │ │ │ 24256: 00dc7ef0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_DSTATE │ │ │ │ 24257: 00cea25c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnj_vv_d │ │ │ │ 24258: 00d8e028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_PORT_EVENT │ │ │ │ 24259: 00cea364 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnj_vv_h │ │ │ │ 24260: 00dc6900 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_PALETTE_READ_DSTATE │ │ │ │ 24261: 00d00c54 132 OBJECT GLOBAL DEFAULT 24 helper_info_ssamoswap_disabled │ │ │ │ 24262: 00dc7a36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_STATUS_REPORT_DSTATE │ │ │ │ 24263: 00da014c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CHARDEV_BACKENDS_EVENT │ │ │ │ 24264: 00dc7c86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_EOI_DSTATE │ │ │ │ 24265: 005d8f94 8 FUNC GLOBAL DEFAULT 12 riscv_cpu_is_32bit │ │ │ │ 24266: 00c7c628 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint64 │ │ │ │ 24267: 00d8e448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_SHOW_EVENT │ │ │ │ 24268: 00ced0c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrsub_vx_b │ │ │ │ - 24269: 00751160 32 FUNC GLOBAL DEFAULT 12 qdev_machine_modified │ │ │ │ + 24269: 007511a8 32 FUNC GLOBAL DEFAULT 12 qdev_machine_modified │ │ │ │ 24270: 00cecf38 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrsub_vx_d │ │ │ │ - 24271: 009a09f4 296 FUNC GLOBAL DEFAULT 12 qemu_opts_parse_noisily │ │ │ │ - 24272: 0071f384 916 FUNC GLOBAL DEFAULT 12 mtree_print_dispatch │ │ │ │ + 24271: 009a0a3c 296 FUNC GLOBAL DEFAULT 12 qemu_opts_parse_noisily │ │ │ │ + 24272: 0071f3cc 916 FUNC GLOBAL DEFAULT 12 mtree_print_dispatch │ │ │ │ 24273: 0055c694 64 FUNC GLOBAL DEFAULT 12 multifd_ram_sync_per_section │ │ │ │ 24274: 005fc960 2012 FUNC GLOBAL DEFAULT 12 helper_vse32_v │ │ │ │ 24275: 00da23ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_COMPLETE_AIO_EVENT │ │ │ │ 24276: 00d932b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOWER_IRQ_EVENT │ │ │ │ - 24277: 00929874 332 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand │ │ │ │ + 24277: 009298bc 332 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand │ │ │ │ 24278: 00ced040 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrsub_vx_h │ │ │ │ 24279: 005380ec 12 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_get_max_queues │ │ │ │ 24280: 00d99e10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_DATA_OUT_EVENT │ │ │ │ 24281: 00dc77a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_READ_DSTATE │ │ │ │ 24282: 00d9df00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_SYNC_START_EVENT │ │ │ │ 24283: 00cea2e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnj_vv_w │ │ │ │ 24284: 00dc695e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZIO_READ_DSTATE │ │ │ │ 24285: 0055434c 124 FUNC GLOBAL DEFAULT 12 migrate_del_blocker │ │ │ │ 24286: 00280be8 532 FUNC GLOBAL DEFAULT 12 float64_mul │ │ │ │ - 24287: 0091f0f0 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_reset │ │ │ │ - 24288: 00808ba0 400 FUNC GLOBAL DEFAULT 12 nbd_client_connection_release │ │ │ │ + 24287: 0091f138 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_reset │ │ │ │ + 24288: 00808be8 400 FUNC GLOBAL DEFAULT 12 nbd_client_connection_release │ │ │ │ 24289: 00dc7b5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QUEUE_ACTION_DSTATE │ │ │ │ 24290: 005227a4 412 FUNC GLOBAL DEFAULT 12 qemu_system_reset │ │ │ │ - 24291: 008c4cf0 92 FUNC GLOBAL DEFAULT 12 qapi_free_sizeList │ │ │ │ + 24291: 008c4d38 92 FUNC GLOBAL DEFAULT 12 qapi_free_sizeList │ │ │ │ 24292: 00cb0a60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs8 │ │ │ │ 24293: 00dc8696 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_GROUPS_DSTATE │ │ │ │ 24294: 00dc82cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_ENABLE_DSTATE │ │ │ │ - 24295: 0077fd54 648 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i32 │ │ │ │ - 24296: 006dc1d4 356 FUNC GLOBAL DEFAULT 12 vfio_pci_get_pci_hot_reset_info │ │ │ │ + 24295: 0077fd9c 648 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i32 │ │ │ │ + 24296: 006dc21c 356 FUNC GLOBAL DEFAULT 12 vfio_pci_get_pci_hot_reset_info │ │ │ │ 24297: 00d9c420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_SET_MEM_TABLE_POSTCOPY_EVENT │ │ │ │ 24298: 00dc76d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_SCSI_DSTATE │ │ │ │ 24299: 00cecfbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrsub_vx_w │ │ │ │ 24300: 00cb6100 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchl_be │ │ │ │ - 24301: 00939684 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevBridgeOptions │ │ │ │ + 24301: 009396cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevBridgeOptions │ │ │ │ 24302: 00c78848 24 OBJECT GLOBAL DEFAULT 21 riscv_cpu_experimental_exts │ │ │ │ 24303: 00dc6a82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KEYBOARD_SET_TRANSLATION_DSTATE │ │ │ │ 24304: 00dc7bca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_DEV_ERROR_DSTATE │ │ │ │ - 24305: 0073ae88 312 FUNC GLOBAL DEFAULT 12 tlb_unprotect_code │ │ │ │ - 24306: 00996654 216 FUNC GLOBAL DEFAULT 12 defer_call_end │ │ │ │ - 24307: 0094ca88 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_resume │ │ │ │ + 24305: 0073aed0 312 FUNC GLOBAL DEFAULT 12 tlb_unprotect_code │ │ │ │ + 24306: 0099669c 216 FUNC GLOBAL DEFAULT 12 defer_call_end │ │ │ │ + 24307: 0094cad0 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_resume │ │ │ │ 24308: 00511ce4 396 FUNC GLOBAL DEFAULT 12 hmp_qemu_io │ │ │ │ 24309: 00dc6e8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_DIAG_MEM_READB_DSTATE │ │ │ │ - 24310: 0097b518 412 FUNC GLOBAL DEFAULT 12 visit_end_alternate │ │ │ │ + 24310: 0097b560 412 FUNC GLOBAL DEFAULT 12 visit_end_alternate │ │ │ │ 24311: 00415af4 184 FUNC GLOBAL DEFAULT 12 msi_enabled │ │ │ │ 24312: 003e28fc 32 FUNC GLOBAL DEFAULT 12 fp_port_set_settings │ │ │ │ - 24313: 0096e5fc 192 FUNC GLOBAL DEFAULT 12 visit_type_InputButton │ │ │ │ - 24314: 00758418 256 FUNC GLOBAL DEFAULT 12 object_class_get_parent │ │ │ │ + 24313: 0096e644 192 FUNC GLOBAL DEFAULT 12 visit_type_InputButton │ │ │ │ + 24314: 00758460 256 FUNC GLOBAL DEFAULT 12 object_class_get_parent │ │ │ │ 24315: 002fc034 20 FUNC GLOBAL DEFAULT 12 aml_or │ │ │ │ 24316: 002ac418 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_num_vcpus │ │ │ │ - 24317: 0092c424 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_colo_exit │ │ │ │ - 24318: 00821230 32 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_unlock │ │ │ │ + 24317: 0092c46c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_colo_exit │ │ │ │ + 24318: 00821278 32 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_unlock │ │ │ │ 24319: 00296554 252 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32_round_to_zero │ │ │ │ 24320: 00dc659a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_CLEAR_INSERTING_EVT_DSTATE │ │ │ │ 24321: 002a4a60 188 FUNC GLOBAL DEFAULT 12 helper_gvec_muls64 │ │ │ │ 24322: 00d8eb78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_REST_EVENT │ │ │ │ 24323: 00d90c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_PMR_READ_EVENT │ │ │ │ 24324: 00da0928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_POWERDOWN_EVENT │ │ │ │ 24325: 00d8d534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DISCONNECT_EVENT │ │ │ │ 24326: 00dc7ce0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_SKIPPED_DSTATE │ │ │ │ - 24327: 0098fff8 44 FUNC GLOBAL DEFAULT 12 aio_context_destroy │ │ │ │ + 24327: 00990040 44 FUNC GLOBAL DEFAULT 12 aio_context_destroy │ │ │ │ 24328: 00dc6a14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_READ_DEFAULT_DSTATE │ │ │ │ - 24329: 00781028 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i32 │ │ │ │ + 24329: 00781070 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i32 │ │ │ │ 24330: 00dc84fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_IRQ_DSTATE │ │ │ │ - 24331: 00751188 140 FUNC GLOBAL DEFAULT 12 qdev_get_child_bus │ │ │ │ - 24332: 008df75c 332 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2 │ │ │ │ + 24331: 007511d0 140 FUNC GLOBAL DEFAULT 12 qdev_get_child_bus │ │ │ │ + 24332: 008df7a4 332 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2 │ │ │ │ 24333: 00dc764c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_GET_SG_LIST_DSTATE │ │ │ │ - 24334: 00798274 140 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg32_i64 │ │ │ │ + 24334: 007982bc 140 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg32_i64 │ │ │ │ 24335: 002b9a88 36 FUNC GLOBAL DEFAULT 12 qkbd_state_key_get │ │ │ │ 24336: 0048f264 172 FUNC GLOBAL DEFAULT 12 usb_register_port │ │ │ │ 24337: 00416208 476 FUNC GLOBAL DEFAULT 12 msi_is_masked │ │ │ │ - 24338: 009bd724 752 FUNC GLOBAL DEFAULT 12 qemu_hexdump_line │ │ │ │ + 24338: 009bd76c 752 FUNC GLOBAL DEFAULT 12 qemu_hexdump_line │ │ │ │ 24339: 00dc6a66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_STATUS_READ_DSTATE │ │ │ │ 24340: 00dc766c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INTR_DISABLED_DSTATE │ │ │ │ - 24341: 0073f090 144 FUNC GLOBAL DEFAULT 12 cpu_ldw_mmu │ │ │ │ + 24341: 0073f0d8 144 FUNC GLOBAL DEFAULT 12 cpu_ldw_mmu │ │ │ │ 24342: 00d95074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMREBS_READONLY_EVENT │ │ │ │ - 24343: 0095ed50 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions │ │ │ │ + 24343: 0095ed98 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions │ │ │ │ 24344: 00cebd2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmax_vs_b │ │ │ │ 24345: 00da23fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_REMOVE_EVENT │ │ │ │ - 24346: 009101a4 112 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant_members │ │ │ │ + 24346: 009101ec 112 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant_members │ │ │ │ 24347: 00cebba0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmax_vs_d │ │ │ │ 24348: 0057db64 3440 FUNC GLOBAL DEFAULT 12 rdma_registration_stop │ │ │ │ 24349: 0027fef4 2932 FUNC GLOBAL DEFAULT 12 float16_mul │ │ │ │ - 24350: 00745fc0 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_le_mmu │ │ │ │ + 24350: 00746008 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_le_mmu │ │ │ │ 24351: 004914cc 100 FUNC GLOBAL DEFAULT 12 usb_find_device │ │ │ │ 24352: 00cebca8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmax_vs_h │ │ │ │ 24353: 00d9b5b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_HOST_BRIDGE_ENABLED_EVENT │ │ │ │ - 24354: 00823be0 168 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdunlock_main_loop │ │ │ │ + 24354: 00823c28 168 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdunlock_main_loop │ │ │ │ 24355: 00dc70fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_ZERO_IMS_DSTATE │ │ │ │ 24356: 00d918fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_RECV_EVENT │ │ │ │ 24357: 00d95404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_IS_FULL_EVENT │ │ │ │ 24358: 00dc7986 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_PREPARE_RECEIVE_DSTATE │ │ │ │ 24359: 003ac2e8 96 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_total_len │ │ │ │ 24360: 00d8e0a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PARALLEL_IOPORT_READ_EVENT │ │ │ │ 24361: 003e6140 80 FUNC GLOBAL DEFAULT 12 world_reset │ │ │ │ @@ -24367,412 +24367,412 @@ │ │ │ │ 24363: 004d3004 28 FUNC GLOBAL DEFAULT 12 vfio_mig_bytes_transferred │ │ │ │ 24364: 00dc854c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MACHINES_DSTATE │ │ │ │ 24365: 00d9fcbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_EVENT │ │ │ │ 24366: 00dc7538 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_DSTATE │ │ │ │ 24367: 00dc83b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CREATE_DSTATE │ │ │ │ 24368: 00cebc24 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmax_vs_w │ │ │ │ 24369: 00495a10 148 FUNC GLOBAL DEFAULT 12 usb_packet_unmap │ │ │ │ - 24370: 00746b68 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_le │ │ │ │ - 24371: 007eaf0c 168 FUNC GLOBAL DEFAULT 12 bdrv_op_blocker_is_empty │ │ │ │ + 24370: 00746bb0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_le │ │ │ │ + 24371: 007eaf54 168 FUNC GLOBAL DEFAULT 12 bdrv_op_blocker_is_empty │ │ │ │ 24372: 00da1984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHANGE_VNC_PASSWORD_EVENT │ │ │ │ - 24373: 00916a78 332 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo │ │ │ │ - 24374: 0079aa24 116 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_vec │ │ │ │ + 24373: 00916ac0 332 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo │ │ │ │ + 24374: 0079aa6c 116 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_vec │ │ │ │ 24375: 00dc8260 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_REFRESH_DSTATE │ │ │ │ 24376: 00d96e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_ADD_MSG_BYTE_ERROR_EVENT │ │ │ │ 24377: 00d98098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_SEND_COMMAND_EVENT │ │ │ │ 24378: 00dc698e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMBUS_TRANSACTION_DSTATE │ │ │ │ 24379: 00d94338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP4_EVENT │ │ │ │ 24380: 00dc6592 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_FW_REMOVE_INVALID_CPU_DSTATE │ │ │ │ 24381: 00513a24 292 FUNC GLOBAL DEFAULT 12 del_boot_device_lchs │ │ │ │ - 24382: 009b8e68 1300 FUNC GLOBAL DEFAULT 12 socket_dgram │ │ │ │ + 24382: 009b8eb0 1300 FUNC GLOBAL DEFAULT 12 socket_dgram │ │ │ │ 24383: 004cf0d8 244 FUNC GLOBAL DEFAULT 12 vfio_has_region_cap │ │ │ │ 24384: 00dc8292 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_VENCRYPT_VERSION_DSTATE │ │ │ │ 24385: 00dc6b3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_CLEAR_PENDING_DSTATE │ │ │ │ - 24386: 007510fc 56 FUNC GLOBAL DEFAULT 12 qdev_unrealize │ │ │ │ - 24387: 009b7db8 100 FUNC GLOBAL DEFAULT 12 unix_connect │ │ │ │ + 24386: 00751144 56 FUNC GLOBAL DEFAULT 12 qdev_unrealize │ │ │ │ + 24387: 009b7e00 100 FUNC GLOBAL DEFAULT 12 unix_connect │ │ │ │ 24388: 005ed978 188 FUNC GLOBAL DEFAULT 12 helper_wfi │ │ │ │ - 24389: 007c69dc 332 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed_by_id │ │ │ │ - 24390: 0071d798 668 FUNC GLOBAL DEFAULT 12 address_space_lduw_le_cached_slow │ │ │ │ + 24389: 007c6a24 332 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed_by_id │ │ │ │ + 24390: 0071d7e0 668 FUNC GLOBAL DEFAULT 12 address_space_lduw_le_cached_slow │ │ │ │ 24391: 00d987d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_TIMER_ID_OUT_OF_RANGE_EVENT │ │ │ │ - 24392: 00997240 672 FUNC GLOBAL DEFAULT 12 module_load_qom │ │ │ │ + 24392: 00997288 672 FUNC GLOBAL DEFAULT 12 module_load_qom │ │ │ │ 24393: 0063fd80 4 FUNC GLOBAL DEFAULT 12 helper_vfslide1up_vf_d │ │ │ │ 24394: 00dc7126 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_STATUS_FLAGS_DSTATE │ │ │ │ 24395: 00d971f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_ICCS_EVENT │ │ │ │ 24396: 00d9bf20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DETACH_EVENT │ │ │ │ 24397: 00dc7a4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_INTERFACE_DSTATE │ │ │ │ 24398: 00dc79a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REMOTE_WAKEUP_REMOVED_DSTATE │ │ │ │ 24399: 0063fd78 4 FUNC GLOBAL DEFAULT 12 helper_vfslide1up_vf_h │ │ │ │ 24400: 002a63d0 176 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl8i │ │ │ │ - 24401: 008c70e4 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_eject_arg_members │ │ │ │ - 24402: 0081605c 180 FUNC GLOBAL DEFAULT 12 blk_co_is_available │ │ │ │ + 24401: 008c712c 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_eject_arg_members │ │ │ │ + 24402: 008160a4 180 FUNC GLOBAL DEFAULT 12 blk_co_is_available │ │ │ │ 24403: 00d97584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_CMP_RING_PUT_EVENT │ │ │ │ - 24404: 00818004 224 FUNC GLOBAL DEFAULT 12 blk_remove_bs │ │ │ │ + 24404: 0081804c 224 FUNC GLOBAL DEFAULT 12 blk_remove_bs │ │ │ │ 24405: 00d99158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_UNSUPPORT_REGISTER_OFFSET_EVENT │ │ │ │ 24406: 00dc7e78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WATCHDOG_PERFORM_ACTION_DSTATE │ │ │ │ 24407: 0058ca00 416 FUNC GLOBAL DEFAULT 12 set_link_completion │ │ │ │ 24408: 00c81268 12 OBJECT GLOBAL DEFAULT 21 HmatCacheWritePolicy_lookup │ │ │ │ 24409: 0063fd7c 4 FUNC GLOBAL DEFAULT 12 helper_vfslide1up_vf_w │ │ │ │ 24410: 002a6f40 180 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl8v │ │ │ │ - 24411: 00718828 92 FUNC GLOBAL DEFAULT 12 prepare_mmio_access │ │ │ │ - 24412: 008ad39c 248 FUNC GLOBAL DEFAULT 12 blk_co_unref │ │ │ │ - 24413: 0074129c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addb │ │ │ │ - 24414: 0094f4bc 28 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper_members │ │ │ │ - 24415: 0098b220 156 FUNC GLOBAL DEFAULT 12 socket_set_nodelay │ │ │ │ - 24416: 008cc218 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcowEncryption │ │ │ │ - 24417: 00933fcc 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfo │ │ │ │ + 24411: 00718870 92 FUNC GLOBAL DEFAULT 12 prepare_mmio_access │ │ │ │ + 24412: 008ad3e4 248 FUNC GLOBAL DEFAULT 12 blk_co_unref │ │ │ │ + 24413: 007412e4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addb │ │ │ │ + 24414: 0094f504 28 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper_members │ │ │ │ + 24415: 0098b268 156 FUNC GLOBAL DEFAULT 12 socket_set_nodelay │ │ │ │ + 24416: 008cc260 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcowEncryption │ │ │ │ + 24417: 00934014 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfo │ │ │ │ 24418: 00dc729a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_DSTATE │ │ │ │ 24419: 00d96ee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_DO_CRQ_EVENT │ │ │ │ 24420: 00d99f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_DEVICE_QUALIFIER_EVENT │ │ │ │ 24421: 00d93cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_FOUND_EVENT │ │ │ │ 24422: 00d973e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_TX_RINGS_NUM_PAGES_EVENT │ │ │ │ 24423: 0038fd9c 216 FUNC GLOBAL DEFAULT 12 virtio_input_idstr_config │ │ │ │ 24424: 00d94bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_WRITE_EVENT │ │ │ │ 24425: 00d9a8c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_OPREG_CHANGE_EVENT │ │ │ │ 24426: 00cb75a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorl_be │ │ │ │ 24427: 00dc6b18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_QUEUE_INFO_DSTATE │ │ │ │ 24428: 002ec918 24 FUNC GLOBAL DEFAULT 12 v9fs_path_init │ │ │ │ 24429: 00d9613c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_HPM_CYCLE_WRITE_EVENT │ │ │ │ - 24430: 00785074 844 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i64 │ │ │ │ + 24430: 007850bc 844 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i64 │ │ │ │ 24431: 003e9454 112 FUNC GLOBAL DEFAULT 12 ctucan_hardware_reset │ │ │ │ - 24432: 0070ca80 104 FUNC GLOBAL DEFAULT 12 memory_region_set_nonvolatile │ │ │ │ + 24432: 0070cac8 104 FUNC GLOBAL DEFAULT 12 memory_region_set_nonvolatile │ │ │ │ 24433: 00cf9bec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsadd_vx_b │ │ │ │ 24434: 00dc6458 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_READ_DSTATE │ │ │ │ 24435: 00cf9a60 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsadd_vx_d │ │ │ │ 24436: 00dc7a08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_UNSUPPORTED_DSTATE │ │ │ │ - 24437: 006ec2f0 1828 FUNC GLOBAL DEFAULT 12 qmp_decode_features │ │ │ │ + 24437: 006ec338 1828 FUNC GLOBAL DEFAULT 12 qmp_decode_features │ │ │ │ 24438: 00cb2320 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl8i │ │ │ │ 24439: 00cf9b68 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsadd_vx_h │ │ │ │ 24440: 00d91a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSB_WRITE_EVENT │ │ │ │ 24441: 0053c990 60 FUNC GLOBAL DEFAULT 12 tpm_sized_buffer_reset │ │ │ │ - 24442: 0099e19c 104 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_notify │ │ │ │ + 24442: 0099e1e4 104 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_notify │ │ │ │ 24443: 00dc8368 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSECCFG_CSR_WRITE_DSTATE │ │ │ │ - 24444: 00963510 148 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo_members │ │ │ │ + 24444: 00963558 148 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo_members │ │ │ │ 24445: 00299540 240 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32_round_to_zero │ │ │ │ - 24446: 009256a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_FileMigrationArgs │ │ │ │ - 24447: 00906608 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfo │ │ │ │ + 24446: 009256f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_FileMigrationArgs │ │ │ │ + 24447: 00906650 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfo │ │ │ │ 24448: 00d9261c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_LED_MEM_WRITEW_EVENT │ │ │ │ 24449: 00d8d404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_PAGE_PROGRAM_EVENT │ │ │ │ 24450: 00dc63e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_DSTATE │ │ │ │ 24451: 00dc6ada 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_PENDING_DSTATE │ │ │ │ - 24452: 00956aac 320 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols │ │ │ │ + 24452: 00956af4 320 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols │ │ │ │ 24453: 00505cdc 188 FUNC GLOBAL DEFAULT 12 hmp_chardev_send_break │ │ │ │ 24454: 00cb1ae0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl8v │ │ │ │ 24455: 00da1078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_IOTHREADS_EVENT │ │ │ │ 24456: 00d9f870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_OPEN_TRAY_EVENT │ │ │ │ 24457: 00cf9ae4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsadd_vx_w │ │ │ │ - 24458: 00781850 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i64 │ │ │ │ - 24459: 008c6744 148 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties_members │ │ │ │ + 24458: 00781898 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i64 │ │ │ │ + 24459: 008c678c 148 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties_members │ │ │ │ 24460: 00d8da58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_RECEIVE_EVENT │ │ │ │ 24461: 00553f5c 352 FUNC GLOBAL DEFAULT 12 migrate_init │ │ │ │ 24462: 00ce2abc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrev8_v_b │ │ │ │ 24463: 00d8c814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_STAT_EVENT │ │ │ │ - 24464: 0075d880 252 FUNC GLOBAL DEFAULT 12 user_creatable_complete │ │ │ │ + 24464: 0075d8c8 252 FUNC GLOBAL DEFAULT 12 user_creatable_complete │ │ │ │ 24465: 00d9e160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_EVENT │ │ │ │ - 24466: 009b1924 1316 FUNC GLOBAL DEFAULT 12 qemu_aio_coroutine_enter │ │ │ │ + 24466: 009b196c 1316 FUNC GLOBAL DEFAULT 12 qemu_aio_coroutine_enter │ │ │ │ 24467: 00ce2930 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrev8_v_d │ │ │ │ - 24468: 0090d194 192 FUNC GLOBAL DEFAULT 12 visit_type_DumpStatus │ │ │ │ + 24468: 0090d1dc 192 FUNC GLOBAL DEFAULT 12 visit_type_DumpStatus │ │ │ │ 24469: 00417588 44 FUNC GLOBAL DEFAULT 12 msix_enabled │ │ │ │ 24470: 006244a4 456 FUNC GLOBAL DEFAULT 12 helper_vfwmul_vv_h │ │ │ │ 24471: 00db5508 4 OBJECT GLOBAL DEFAULT 25 use_icount │ │ │ │ 24472: 00da20fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_RAM_BLOCK_ADDED_EVENT │ │ │ │ 24473: 00ce2a38 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrev8_v_h │ │ │ │ - 24474: 0073f944 148 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_mmuidx_ra │ │ │ │ + 24474: 0073f98c 148 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_mmuidx_ra │ │ │ │ 24475: 00d8bed4 88 OBJECT GLOBAL DEFAULT 24 audio_trace_events │ │ │ │ - 24476: 00929194 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOMode │ │ │ │ + 24476: 009291dc 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOMode │ │ │ │ 24477: 00dc758e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA2_DSTATE │ │ │ │ 24478: 00553c5c 48 FUNC GLOBAL DEFAULT 12 migration_add_notifier_mode │ │ │ │ 24479: 00d98338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_RX_READ_N1FRAME_EVENT │ │ │ │ 24480: 00497948 836 FUNC GLOBAL DEFAULT 12 usb_uhci_common_realize │ │ │ │ 24481: 00d9ed14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_EXTENSION_EVENT │ │ │ │ - 24482: 007407b8 100 FUNC GLOBAL DEFAULT 12 cpu_ldsb_data │ │ │ │ + 24482: 00740800 100 FUNC GLOBAL DEFAULT 12 cpu_ldsb_data │ │ │ │ 24483: 00cf5020 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmul_vv_d │ │ │ │ 24484: 00dc64ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_DSTATE │ │ │ │ 24485: 00cb9d34 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_4 │ │ │ │ 24486: 00cb9d84 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_5 │ │ │ │ 24487: 00da20bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_NEW_MAPPING_EVENT │ │ │ │ 24488: 00cb9dd4 48 OBJECT GLOBAL DEFAULT 24 hw_compat_2_6 │ │ │ │ - 24489: 00951a6c 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsResultList │ │ │ │ + 24489: 00951ab4 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsResultList │ │ │ │ 24490: 005ac63c 104 FUNC GLOBAL DEFAULT 12 blkreplay_next_id │ │ │ │ 24491: 00d9d830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CLEANUP_DISCONNECT_EVENT │ │ │ │ 24492: 00cf5128 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmul_vv_h │ │ │ │ 24493: 00cb9e04 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_7 │ │ │ │ 24494: 00d9f014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_SERVER_DPY_RECREATE_EVENT │ │ │ │ - 24495: 009ae1d4 656 FUNC GLOBAL DEFAULT 12 uffd_query_features │ │ │ │ - 24496: 00871544 648 FUNC GLOBAL DEFAULT 12 vhdx_header_le_export │ │ │ │ + 24495: 009ae21c 656 FUNC GLOBAL DEFAULT 12 uffd_query_features │ │ │ │ + 24496: 0087158c 648 FUNC GLOBAL DEFAULT 12 vhdx_header_le_export │ │ │ │ 24497: 00cb9e54 160 OBJECT GLOBAL DEFAULT 24 hw_compat_2_8 │ │ │ │ 24498: 00cb9ef4 64 OBJECT GLOBAL DEFAULT 24 hw_compat_2_9 │ │ │ │ 24499: 00d8bba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_SKIP_EVENT │ │ │ │ - 24500: 006bb838 988 FUNC GLOBAL DEFAULT 12 sifive_plic_create │ │ │ │ + 24500: 006bb880 988 FUNC GLOBAL DEFAULT 12 sifive_plic_create │ │ │ │ 24501: 0062466c 472 FUNC GLOBAL DEFAULT 12 helper_vfwmul_vv_w │ │ │ │ 24502: 00dc8190 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_MQ_DSTATE │ │ │ │ 24503: 00dc7c80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_INTP_INJECT_PENDING_LOCKHELD_DSTATE │ │ │ │ 24504: 00ce29b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrev8_v_w │ │ │ │ - 24505: 009d54c4 8 FUNC GLOBAL DEFAULT 12 vu_queue_notify_sync │ │ │ │ - 24506: 00797ca8 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_addi │ │ │ │ + 24505: 009d550c 8 FUNC GLOBAL DEFAULT 12 vu_queue_notify_sync │ │ │ │ + 24506: 00797cf0 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_addi │ │ │ │ 24507: 002af34c 1068 FUNC GLOBAL DEFAULT 12 qcrypto_tls_cipher_suites_get_data │ │ │ │ - 24508: 0075b85c 40 FUNC GLOBAL DEFAULT 12 object_property_add_child │ │ │ │ + 24508: 0075b8a4 40 FUNC GLOBAL DEFAULT 12 object_property_add_child │ │ │ │ 24509: 00dc7990 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_DATA_DSTATE │ │ │ │ 24510: 004733e4 744 FUNC GLOBAL DEFAULT 12 sdbus_set_voltage │ │ │ │ 24511: 00dc735c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_DOORBELL_CQ_DSTATE │ │ │ │ 24512: 00dc680c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_SYSTEM_CONFIG_READ_DSTATE │ │ │ │ 24513: 00dc7f1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SEND_BITMAP_BITS_DSTATE │ │ │ │ 24514: 00d93648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_SETUP_FRAME_EVENT │ │ │ │ - 24515: 00926c64 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapability │ │ │ │ - 24516: 007de050 444 FUNC GLOBAL DEFAULT 12 qmp_block_job_dismiss │ │ │ │ + 24515: 00926cac 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapability │ │ │ │ + 24516: 007de098 444 FUNC GLOBAL DEFAULT 12 qmp_block_job_dismiss │ │ │ │ 24517: 00d99168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_UTRL_SLOT_BUSY_EVENT │ │ │ │ 24518: 00cf50a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmul_vv_w │ │ │ │ 24519: 00384cd0 796 FUNC GLOBAL DEFAULT 12 ide_ioport_read │ │ │ │ 24520: 00d9c89c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_GPIO_UPDATE_OUTPUT_IRQ_EVENT │ │ │ │ - 24521: 00797c68 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_adds │ │ │ │ - 24522: 0092c000 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration │ │ │ │ + 24521: 00797cb0 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_adds │ │ │ │ + 24522: 0092c048 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration │ │ │ │ 24523: 002fd7d8 256 FUNC GLOBAL DEFAULT 12 aml_lgreater_equal │ │ │ │ 24524: 00dc62e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COMMIT_START_DSTATE │ │ │ │ - 24525: 007b58cc 76 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_supports │ │ │ │ + 24525: 007b5914 76 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_supports │ │ │ │ 24526: 002ad48c 224 FUNC GLOBAL DEFAULT 12 plugin_register_inline_op_on_entry │ │ │ │ - 24527: 00799d1c 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmpi │ │ │ │ + 24527: 00799d64 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmpi │ │ │ │ 24528: 00d8e5d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_REDRAW_EVENT │ │ │ │ - 24529: 0075c914 276 FUNC GLOBAL DEFAULT 12 object_resolve_path_at │ │ │ │ - 24530: 009ce830 192 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceType │ │ │ │ + 24529: 0075c95c 276 FUNC GLOBAL DEFAULT 12 object_resolve_path_at │ │ │ │ + 24530: 009ce878 192 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceType │ │ │ │ 24531: 00d8f2a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_I2C_READ_EVENT │ │ │ │ - 24532: 007e9d84 24 FUNC GLOBAL DEFAULT 12 bdrv_init_with_whitelist │ │ │ │ + 24532: 007e9dcc 24 FUNC GLOBAL DEFAULT 12 bdrv_init_with_whitelist │ │ │ │ 24533: 00d9b398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_EOI_EVENT │ │ │ │ - 24534: 008fb9bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfoList │ │ │ │ + 24534: 008fba04 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfoList │ │ │ │ 24535: 00437fd0 636 FUNC GLOBAL DEFAULT 12 scsi_req_cancel │ │ │ │ - 24536: 00906944 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsX509Properties │ │ │ │ + 24536: 0090698c 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsX509Properties │ │ │ │ 24537: 00d9eb44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_GRAB_EVENT │ │ │ │ - 24538: 0079991c 1024 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmps │ │ │ │ + 24538: 00799964 1024 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmps │ │ │ │ 24539: 00ce63f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadd_vv_b │ │ │ │ 24540: 00dc6586 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_UNPLUG_REQUEST_DSTATE │ │ │ │ 24541: 00d999e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_ENDPOINT_EVENT │ │ │ │ - 24542: 0094a5a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationHyperV │ │ │ │ + 24542: 0094a5e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationHyperV │ │ │ │ 24543: 00dc704a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_RESET_DSTATE │ │ │ │ 24544: 00412bd8 108 FUNC GLOBAL DEFAULT 12 fw_cfg_reset_order_override │ │ │ │ 24545: 00ce626c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadd_vv_d │ │ │ │ 24546: 00d927dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MDR_EVENT │ │ │ │ - 24547: 0079b10c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shrv_vec │ │ │ │ + 24547: 0079b154 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shrv_vec │ │ │ │ 24548: 00dc7bea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_NAK_DSTATE │ │ │ │ 24549: 00dc7ae4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_DISABLE_DSTATE │ │ │ │ - 24550: 0079a310 84 FUNC GLOBAL DEFAULT 12 vec_gen_2 │ │ │ │ - 24551: 0081dea8 616 FUNC GLOBAL DEFAULT 12 bdrv_cbw_append │ │ │ │ - 24552: 0079a364 92 FUNC GLOBAL DEFAULT 12 vec_gen_3 │ │ │ │ - 24553: 0079a3c0 100 FUNC GLOBAL DEFAULT 12 vec_gen_4 │ │ │ │ + 24550: 0079a358 84 FUNC GLOBAL DEFAULT 12 vec_gen_2 │ │ │ │ + 24551: 0081def0 616 FUNC GLOBAL DEFAULT 12 bdrv_cbw_append │ │ │ │ + 24552: 0079a3ac 92 FUNC GLOBAL DEFAULT 12 vec_gen_3 │ │ │ │ + 24553: 0079a408 100 FUNC GLOBAL DEFAULT 12 vec_gen_4 │ │ │ │ 24554: 00dc6198 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_WATCHDOG_DSTATE │ │ │ │ 24555: 00d98c90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_GET_OUT_EVENT │ │ │ │ 24556: 00dc6c40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DISABLE_IRQ_DSTATE │ │ │ │ 24557: 00ce6374 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadd_vv_h │ │ │ │ 24558: 00c81280 12 OBJECT GLOBAL DEFAULT 21 HmatCacheAssociativity_lookup │ │ │ │ - 24559: 007429ac 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_le │ │ │ │ + 24559: 007429f4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_le │ │ │ │ 24560: 00dc7ae8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_NOTIFY_DSTATE │ │ │ │ - 24561: 0079a424 116 FUNC GLOBAL DEFAULT 12 vec_gen_6 │ │ │ │ + 24561: 0079a46c 116 FUNC GLOBAL DEFAULT 12 vec_gen_6 │ │ │ │ 24562: 00dc643e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_OPTION_REPLY_DSTATE │ │ │ │ 24563: 00dc86c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_INPUT_SEND_EVENT_DSTATE │ │ │ │ - 24564: 006e35c4 8 FUNC GLOBAL DEFAULT 12 virtio_queue_get_notification │ │ │ │ + 24564: 006e360c 8 FUNC GLOBAL DEFAULT 12 virtio_queue_get_notification │ │ │ │ 24565: 00d95494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_ADMIN_OPC_EVENT │ │ │ │ - 24566: 007de918 568 FUNC GLOBAL DEFAULT 12 qmp_blockdev_del │ │ │ │ + 24566: 007de960 568 FUNC GLOBAL DEFAULT 12 qmp_blockdev_del │ │ │ │ 24567: 00d9a9f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_EVENT │ │ │ │ - 24568: 008f7434 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsBase │ │ │ │ + 24568: 008f747c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsBase │ │ │ │ 24569: 00d94168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_PENDING_INTERRUPTS_EVENT │ │ │ │ 24570: 00d84c4c 88 OBJECT GLOBAL DEFAULT 24 JobVerbTable │ │ │ │ 24571: 00dc7284 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_CMBSZ_READONLY_DSTATE │ │ │ │ 24572: 00dc8316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM8_FALLBACK_DSTATE │ │ │ │ 24573: 00d919dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_FAILURE_EVENT │ │ │ │ - 24574: 0094f20c 328 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper │ │ │ │ + 24574: 0094f254 328 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper │ │ │ │ 24575: 00dc7162 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_BUFF_WRITE_DSTATE │ │ │ │ 24576: 00d94278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L3_CSUM_VALIDATION_FAILED_EVENT │ │ │ │ 24577: 00cf5c80 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsac_vv_d │ │ │ │ - 24578: 008e19f0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp │ │ │ │ - 24579: 00951930 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult │ │ │ │ + 24578: 008e1a38 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp │ │ │ │ + 24579: 00951978 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult │ │ │ │ 24580: 00d9e0b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_N_ELEMS_EVENT │ │ │ │ 24581: 00d8d07c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_REG_EVENT │ │ │ │ - 24582: 0073ff50 152 FUNC GLOBAL DEFAULT 12 cpu_stl_le_mmuidx_ra │ │ │ │ + 24582: 0073ff98 152 FUNC GLOBAL DEFAULT 12 cpu_stl_le_mmuidx_ra │ │ │ │ 24583: 00cf5d88 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsac_vv_h │ │ │ │ 24584: 00d8f388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_RECV_EVENT │ │ │ │ 24585: 00ce62f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadd_vv_w │ │ │ │ 24586: 00dc6dfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_WRITE_DSTATE │ │ │ │ 24587: 005553b0 48 FUNC GLOBAL DEFAULT 12 migration_consume_urgent_request │ │ │ │ 24588: 005a99dc 84 FUNC GLOBAL DEFAULT 12 replay_shutdown_request │ │ │ │ 24589: 00dc6132 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_CANCEL_DSTATE │ │ │ │ 24590: 00d9c82c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_READ_EVENT │ │ │ │ - 24591: 00742f64 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_le │ │ │ │ - 24592: 00900a08 216 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn_members │ │ │ │ + 24591: 00742fac 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_le │ │ │ │ + 24592: 00900a50 216 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn_members │ │ │ │ 24593: 00d96c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_DISCONNECT_EVENT │ │ │ │ 24594: 00dc7180 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NO_SNAP_SUPPORT_DSTATE │ │ │ │ - 24595: 0075a458 172 FUNC GLOBAL DEFAULT 12 object_property_set_bool │ │ │ │ + 24595: 0075a4a0 172 FUNC GLOBAL DEFAULT 12 object_property_set_bool │ │ │ │ 24596: 00d8dfc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_CAN_RECEIVE_EVENT │ │ │ │ 24597: 00dc7704 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_RESET_DSTATE │ │ │ │ 24598: 0054c314 164 FUNC GLOBAL DEFAULT 12 hmp_migrate_pause │ │ │ │ 24599: 00d8d414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_SELECT_EVENT │ │ │ │ - 24600: 007f3b60 208 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init │ │ │ │ - 24601: 006d560c 168 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_exit │ │ │ │ + 24600: 007f3ba8 208 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init │ │ │ │ + 24601: 006d5654 168 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_exit │ │ │ │ 24602: 00dc62ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_READ_FAIL_DSTATE │ │ │ │ 24603: 0053c0c0 172 FUNC GLOBAL DEFAULT 12 tpm_util_is_selftest │ │ │ │ 24604: 00cf5d04 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsac_vv_w │ │ │ │ 24605: 00dc7070 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_DMA_COMPLETED_DSTATE │ │ │ │ 24606: 00dc6502 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_FLUSH_DSTATE │ │ │ │ 24607: 00dc7708 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_PROCESS_MESSAGE_DSTATE │ │ │ │ - 24608: 00954440 28 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper_members │ │ │ │ - 24609: 0073ac30 128 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx │ │ │ │ + 24608: 00954488 28 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper_members │ │ │ │ + 24609: 0073ac78 128 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx │ │ │ │ 24610: 00d96d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGIN_EVENT │ │ │ │ - 24611: 0071b918 100 FUNC GLOBAL DEFAULT 12 address_space_stq_be │ │ │ │ + 24611: 0071b960 100 FUNC GLOBAL DEFAULT 12 address_space_stq_be │ │ │ │ 24612: 00dc79ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_HANDLES_DSTATE │ │ │ │ - 24613: 007d3b0c 4 FUNC GLOBAL DEFAULT 12 qmp_block_export_add │ │ │ │ + 24613: 007d3b54 4 FUNC GLOBAL DEFAULT 12 qmp_block_export_add │ │ │ │ 24614: 00642930 36 FUNC GLOBAL DEFAULT 12 vext_set_elems_1s │ │ │ │ - 24615: 0086c5c4 208 FUNC GLOBAL DEFAULT 12 throttle_group_register_tgm │ │ │ │ + 24615: 0086c60c 208 FUNC GLOBAL DEFAULT 12 throttle_group_register_tgm │ │ │ │ 24616: 00bd1280 52 OBJECT GLOBAL DEFAULT 21 vmstate_ide_drive │ │ │ │ 24617: 00d908b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_READ_EVENT │ │ │ │ 24618: 00dc726c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQ_DSTATE │ │ │ │ - 24619: 008c090c 4 FUNC GLOBAL DEFAULT 12 qmp_object_add │ │ │ │ - 24620: 0073e748 320 FUNC GLOBAL DEFAULT 12 get_page_addr_code_hostp │ │ │ │ + 24619: 008c0954 4 FUNC GLOBAL DEFAULT 12 qmp_object_add │ │ │ │ + 24620: 0073e790 320 FUNC GLOBAL DEFAULT 12 get_page_addr_code_hostp │ │ │ │ 24621: 00d9f800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_INSERT_MEDIUM_EVENT │ │ │ │ 24622: 00dc7232 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_UPDATE_IRQ_DSTATE │ │ │ │ - 24623: 008ccab8 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSAny │ │ │ │ + 24623: 008ccb00 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSAny │ │ │ │ 24624: 0042d974 412 FUNC GLOBAL DEFAULT 12 pcie_doe_read_config │ │ │ │ - 24625: 0096bc98 244 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannelList │ │ │ │ + 24625: 0096bce0 244 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannelList │ │ │ │ 24626: 00d9b4c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISCONNECT_CONTAINER_EVENT │ │ │ │ 24627: 0061ef34 96 FUNC GLOBAL DEFAULT 12 helper_vssrl_vx_b │ │ │ │ 24628: 00dc6b22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_FREE_IRQ_DSTATE │ │ │ │ 24629: 00ce9db8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredmin_vs_d │ │ │ │ 24630: 00d9e300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_HEADER_EVENT │ │ │ │ - 24631: 009b056c 228 FUNC GLOBAL DEFAULT 12 aio_co_enter │ │ │ │ + 24631: 009b05b4 228 FUNC GLOBAL DEFAULT 12 aio_co_enter │ │ │ │ 24632: 005ea0ec 28 FUNC GLOBAL DEFAULT 12 helper_fsub_d │ │ │ │ 24633: 0061f054 96 FUNC GLOBAL DEFAULT 12 helper_vssrl_vx_d │ │ │ │ - 24634: 006cdc80 424 FUNC GLOBAL DEFAULT 12 vfio_attach_device │ │ │ │ + 24634: 006cdcc8 424 FUNC GLOBAL DEFAULT 12 vfio_attach_device │ │ │ │ 24635: 00ce3824 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsha2ms_vv │ │ │ │ 24636: 00cb2df4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_andc │ │ │ │ - 24637: 008ae5b4 584 FUNC GLOBAL DEFAULT 12 blk_pwrite │ │ │ │ + 24637: 008ae5fc 584 FUNC GLOBAL DEFAULT 12 blk_pwrite │ │ │ │ 24638: 00ce9ec0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredmin_vs_h │ │ │ │ 24639: 0061ef94 96 FUNC GLOBAL DEFAULT 12 helper_vssrl_vx_h │ │ │ │ - 24640: 00777e84 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_ptr │ │ │ │ + 24640: 00777ecc 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_ptr │ │ │ │ 24641: 005ea6c0 184 FUNC GLOBAL DEFAULT 12 helper_fsub_h │ │ │ │ 24642: 004cf510 52 FUNC GLOBAL DEFAULT 12 vfio_device_init │ │ │ │ 24643: 002b5da0 192 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_qcode │ │ │ │ - 24644: 006e3e58 160 FUNC GLOBAL DEFAULT 12 virtqueue_rewind │ │ │ │ + 24644: 006e3ea0 160 FUNC GLOBAL DEFAULT 12 virtqueue_rewind │ │ │ │ 24645: 00dc69e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_BAD_OFFSET_DSTATE │ │ │ │ 24646: 00d8b2e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_HANGUP_EVENT │ │ │ │ 24647: 005e8b4c 516 FUNC GLOBAL DEFAULT 12 riscv_csrrw_debug │ │ │ │ 24648: 00dc78a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_WRITEL_DSTATE │ │ │ │ - 24649: 0078c008 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_add_fetch_i32_chk │ │ │ │ - 24650: 00722644 260 FUNC GLOBAL DEFAULT 12 ramblock_page_is_discarded │ │ │ │ - 24651: 0070e268 100 FUNC GLOBAL DEFAULT 12 memory_global_after_dirty_log_sync │ │ │ │ + 24649: 0078c050 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_add_fetch_i32_chk │ │ │ │ + 24650: 0072268c 260 FUNC GLOBAL DEFAULT 12 ramblock_page_is_discarded │ │ │ │ + 24651: 0070e2b0 100 FUNC GLOBAL DEFAULT 12 memory_global_after_dirty_log_sync │ │ │ │ 24652: 005e9720 120 FUNC GLOBAL DEFAULT 12 helper_fsub_s │ │ │ │ 24653: 00da04e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_COMPLETE_EVENT │ │ │ │ - 24654: 00925874 92 FUNC GLOBAL DEFAULT 12 qapi_free_ReplicationStatus │ │ │ │ - 24655: 00940054 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterBufferProperties │ │ │ │ - 24656: 008c45ac 780 FUNC GLOBAL DEFAULT 12 qmp_query_qmp_schema │ │ │ │ - 24657: 0086cb04 16 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_get │ │ │ │ + 24654: 009258bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ReplicationStatus │ │ │ │ + 24655: 0094009c 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterBufferProperties │ │ │ │ + 24656: 008c45f4 780 FUNC GLOBAL DEFAULT 12 qmp_query_qmp_schema │ │ │ │ + 24657: 0086cb4c 16 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_get │ │ │ │ 24658: 00ce9e3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredmin_vs_w │ │ │ │ 24659: 00cb2b60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ands │ │ │ │ 24660: 0061eff4 96 FUNC GLOBAL DEFAULT 12 helper_vssrl_vx_w │ │ │ │ - 24661: 00952460 1204 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats │ │ │ │ + 24661: 009524a8 1204 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats │ │ │ │ 24662: 00268f90 612 FUNC GLOBAL DEFAULT 12 cap_disas_monitor │ │ │ │ 24663: 00dc6bb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_SET_MAINT_IRQ_DSTATE │ │ │ │ 24664: 00d95564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_REQ_STATUS_EVENT │ │ │ │ 24665: 00d97824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_REQ_ALLOC_FAILED_EVENT │ │ │ │ 24666: 00dc8068 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SEND_RP_RECV_BITMAP_DSTATE │ │ │ │ - 24667: 009a7214 40 FUNC GLOBAL DEFAULT 12 qht_statistics_destroy │ │ │ │ + 24667: 009a725c 40 FUNC GLOBAL DEFAULT 12 qht_statistics_destroy │ │ │ │ 24668: 00d9d840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_BLOCK_FOR_WRID_MISS_EVENT │ │ │ │ - 24669: 007a2f20 12 FUNC GLOBAL DEFAULT 12 qemu_file_get_error │ │ │ │ + 24669: 007a2f68 12 FUNC GLOBAL DEFAULT 12 qemu_file_get_error │ │ │ │ 24670: 00dc60c8 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_export_c │ │ │ │ 24671: 003a4688 128 FUNC GLOBAL DEFAULT 12 pcnet_bcr_readw │ │ │ │ 24672: 00dc6222 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DMA_MAP_FLUSH_DSTATE │ │ │ │ 24673: 00296c28 248 FUNC GLOBAL DEFAULT 12 float16_to_uint64_scalbn │ │ │ │ 24674: 00d8d4d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CDROM_UNREALIZE_EVENT │ │ │ │ 24675: 00d97474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_UNKNOWN_EVENT │ │ │ │ 24676: 00dc79c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_CLAIM_INTERFACE_DSTATE │ │ │ │ 24677: 00dc6c70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_EOI_DSTATE │ │ │ │ 24678: 00d98188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_PROCESS_DESC_EVENT │ │ │ │ - 24679: 007353c0 72 FUNC GLOBAL DEFAULT 12 tcg_flush_jmp_cache │ │ │ │ + 24679: 00735408 72 FUNC GLOBAL DEFAULT 12 tcg_flush_jmp_cache │ │ │ │ 24680: 00dc8bfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MODULE_LOAD_MODULE_DSTATE │ │ │ │ 24681: 00dc72e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INSUFF_ACTIVE_RES_DSTATE │ │ │ │ - 24682: 0096fb34 320 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent │ │ │ │ + 24682: 0096fb7c 320 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent │ │ │ │ 24683: 00d8b760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_FAIL_EVENT │ │ │ │ 24684: 00d94488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_NULL_DESCRIPTOR_EVENT │ │ │ │ 24685: 00d94a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_DESC_EVENT │ │ │ │ - 24686: 008c16a8 260 FUNC GLOBAL DEFAULT 12 monitor_printc │ │ │ │ + 24686: 008c16f0 260 FUNC GLOBAL DEFAULT 12 monitor_printc │ │ │ │ 24687: 00da1494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRANSACTION_EVENT │ │ │ │ - 24688: 009a94f4 1356 FUNC GLOBAL DEFAULT 12 qsp_report │ │ │ │ + 24688: 009a953c 1356 FUNC GLOBAL DEFAULT 12 qsp_report │ │ │ │ 24689: 00dc6714 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RO_WRITE_DSTATE │ │ │ │ - 24690: 008c15d4 212 FUNC GLOBAL DEFAULT 12 monitor_printf │ │ │ │ + 24690: 008c161c 212 FUNC GLOBAL DEFAULT 12 monitor_printf │ │ │ │ 24691: 00dc836c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMPADDR_CSR_WRITE_DSTATE │ │ │ │ 24692: 00dc6106 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_trace_c │ │ │ │ - 24693: 00806e8c 912 FUNC GLOBAL DEFAULT 12 nbd_client │ │ │ │ + 24693: 00806ed4 912 FUNC GLOBAL DEFAULT 12 nbd_client │ │ │ │ 24694: 00d94178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ADD_MSI_OTHER_EVENT │ │ │ │ 24695: 005b99bc 1164 FUNC GLOBAL DEFAULT 12 riscv_pmu_update_fixed_ctrs │ │ │ │ 24696: 00d9b568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_SKIP_EVENT │ │ │ │ - 24697: 008d05dc 372 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlagsList │ │ │ │ - 24698: 009d2ad0 148 FUNC GLOBAL DEFAULT 12 vu_set_queue_handler │ │ │ │ + 24697: 008d0624 372 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlagsList │ │ │ │ + 24698: 009d2b18 148 FUNC GLOBAL DEFAULT 12 vu_set_queue_handler │ │ │ │ 24699: 00dc622e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_WRITE_ZEROES_DSTATE │ │ │ │ 24700: 00d9287c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_SELECT_EVENT │ │ │ │ 24701: 00d955d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CLEAR_NS_RESET_EVENT │ │ │ │ 24702: 00d9247c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_WRITE_EVENT │ │ │ │ 24703: 00d99d60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_READ_READY_EVENT │ │ │ │ - 24704: 007428d0 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_le_mmu │ │ │ │ + 24704: 00742918 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_le_mmu │ │ │ │ 24705: 00dc7d52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_PBA_ENABLE_DSTATE │ │ │ │ 24706: 00d94fc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_UNKNOWN_CSS_VALUE_EVENT │ │ │ │ 24707: 0054951c 624 FUNC GLOBAL DEFAULT 12 fd_start_outgoing_migration │ │ │ │ 24708: 00dc755e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_REQ_DSTATE │ │ │ │ - 24709: 0084d51c 440 FUNC GLOBAL DEFAULT 12 qcow2_get_bitmap_info_list │ │ │ │ + 24709: 0084d564 440 FUNC GLOBAL DEFAULT 12 qcow2_get_bitmap_info_list │ │ │ │ 24710: 004eed84 128 FUNC GLOBAL DEFAULT 12 vhost_dev_set_config │ │ │ │ 24711: 00dc8c3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_PREPARE_DSTATE │ │ │ │ 24712: 00dc66b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_MANUFACTURER_ID_DSTATE │ │ │ │ 24713: 00d937a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_XSUM_CALC_EVENT │ │ │ │ 24714: 00d91298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CHECK_INTERRUPTS_EVENT │ │ │ │ - 24715: 0075d71c 76 FUNC GLOBAL DEFAULT 12 object_class_property_set_description │ │ │ │ + 24715: 0075d764 76 FUNC GLOBAL DEFAULT 12 object_class_property_set_description │ │ │ │ 24716: 00dc7e5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_LOOP_DSTATE │ │ │ │ 24717: 00d954c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_PRPLIST_ENT_EVENT │ │ │ │ 24718: 00d8d624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_RW_COMPLETE_EVENT │ │ │ │ 24719: 0032e688 9084 FUNC GLOBAL DEFAULT 12 load_elf_ram_sym │ │ │ │ - 24720: 008358c8 968 FUNC GLOBAL DEFAULT 12 nbd_co_do_establish_connection │ │ │ │ + 24720: 00835910 968 FUNC GLOBAL DEFAULT 12 nbd_co_do_establish_connection │ │ │ │ 24721: 0062542c 460 FUNC GLOBAL DEFAULT 12 helper_vfmacc_vf_d │ │ │ │ - 24722: 007981ec 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smax │ │ │ │ + 24722: 00798234 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smax │ │ │ │ 24723: 00d9c360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_COMMIT_EVENT │ │ │ │ 24724: 00d8dbb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CADENCE_UART_BAUDRATE_EVENT │ │ │ │ 24725: 00da15f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ACPI_OSPM_STATUS_EVENT │ │ │ │ 24726: 00da06d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_RAMBLOCK_EVENT │ │ │ │ 24727: 00296a24 264 FUNC GLOBAL DEFAULT 12 float16_to_uint16_scalbn │ │ │ │ 24728: 002f63f0 256 FUNC GLOBAL DEFAULT 12 v9fs_reset │ │ │ │ 24729: 00d8ef08 156 OBJECT GLOBAL DEFAULT 24 hw_dma_trace_events │ │ │ │ 24730: 00dc736a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_EVENT_MASKED_DSTATE │ │ │ │ 24731: 006250ec 432 FUNC GLOBAL DEFAULT 12 helper_vfmacc_vf_h │ │ │ │ 24732: 002fbd68 272 FUNC GLOBAL DEFAULT 12 aml_to_buffer │ │ │ │ - 24733: 00925af8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfo │ │ │ │ + 24733: 00925b40 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfo │ │ │ │ 24734: 00606eb0 620 FUNC GLOBAL DEFAULT 12 helper_vs4r_v │ │ │ │ - 24735: 0084edec 756 FUNC GLOBAL DEFAULT 12 qcow2_co_can_store_new_dirty_bitmap │ │ │ │ + 24735: 0084ee34 756 FUNC GLOBAL DEFAULT 12 qcow2_co_can_store_new_dirty_bitmap │ │ │ │ 24736: 003ac0f4 300 FUNC GLOBAL DEFAULT 12 net_rx_pkt_attach_iovec_ex │ │ │ │ - 24737: 0092bb0c 112 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo_members │ │ │ │ - 24738: 0091dfa0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_current_machine │ │ │ │ - 24739: 008ca94c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdkWrapper │ │ │ │ + 24737: 0092bb54 112 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo_members │ │ │ │ + 24738: 0091dfe8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_current_machine │ │ │ │ + 24739: 008ca994 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdkWrapper │ │ │ │ 24740: 0054a8d4 8 FUNC GLOBAL DEFAULT 12 global_state_store_running │ │ │ │ - 24741: 008c1394 388 FUNC GLOBAL DEFAULT 12 monitor_puts_locked │ │ │ │ + 24741: 008c13dc 388 FUNC GLOBAL DEFAULT 12 monitor_puts_locked │ │ │ │ 24742: 00d8dce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHAKTI_UART_WRITE_EVENT │ │ │ │ - 24743: 0070d3d8 20 FUNC GLOBAL DEFAULT 12 memory_region_set_flush_coalesced │ │ │ │ + 24743: 0070d420 20 FUNC GLOBAL DEFAULT 12 memory_region_set_flush_coalesced │ │ │ │ 24744: 0061c114 96 FUNC GLOBAL DEFAULT 12 helper_vwmacc_vx_b │ │ │ │ 24745: 00d9f1e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_GUEST_LEDS_EVENT │ │ │ │ 24746: 00dc6362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_COMPLETE_DSTATE │ │ │ │ - 24747: 009aca94 108 FUNC GLOBAL DEFAULT 12 interval_tree_iter_first │ │ │ │ - 24748: 00821bb4 360 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_truncate │ │ │ │ + 24747: 009acadc 108 FUNC GLOBAL DEFAULT 12 interval_tree_iter_first │ │ │ │ + 24748: 00821bfc 360 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_truncate │ │ │ │ 24749: 00d97ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DEQUEUE_EVENT │ │ │ │ - 24750: 0099f934 8 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool_del │ │ │ │ + 24750: 0099f97c 8 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool_del │ │ │ │ 24751: 0062529c 400 FUNC GLOBAL DEFAULT 12 helper_vfmacc_vf_w │ │ │ │ 24752: 00294c68 192 FUNC GLOBAL DEFAULT 12 float128_to_int128 │ │ │ │ 24753: 0061c174 96 FUNC GLOBAL DEFAULT 12 helper_vwmacc_vx_h │ │ │ │ 24754: 00341ff4 100 FUNC GLOBAL DEFAULT 12 qemu_edid_region_io │ │ │ │ 24755: 005edc20 172 FUNC GLOBAL DEFAULT 12 helper_hyp_hlv_bu │ │ │ │ 24756: 00dc72c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_VECTOR_DSTATE │ │ │ │ 24757: 00dc7038 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_BAD_FRAME_SIZE_DSTATE │ │ │ │ 24758: 002b3514 128 FUNC GLOBAL DEFAULT 12 qemu_console_is_fixedsize │ │ │ │ 24759: 005147ec 156 FUNC GLOBAL DEFAULT 12 qemu_wait_io_event │ │ │ │ 24760: 003295bc 124 FUNC GLOBAL DEFAULT 12 stream_push │ │ │ │ 24761: 00da1550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_STATUS_EVENT │ │ │ │ 24762: 005a863c 8 FUNC GLOBAL DEFAULT 12 can_bus_client_set_filters │ │ │ │ - 24763: 009279e4 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameter │ │ │ │ + 24763: 00927a2c 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameter │ │ │ │ 24764: 0062a864 492 FUNC GLOBAL DEFAULT 12 helper_vfwnmacc_vv_h │ │ │ │ 24765: 00dc643a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_REPLY_ERR_IGNORED_DSTATE │ │ │ │ - 24766: 006f6e50 316 FUNC GLOBAL DEFAULT 12 vhost_svq_stop │ │ │ │ - 24767: 00999ab8 112 FUNC GLOBAL DEFAULT 12 slow_bitmap_complement │ │ │ │ + 24766: 006f6e98 316 FUNC GLOBAL DEFAULT 12 vhost_svq_stop │ │ │ │ + 24767: 00999b00 112 FUNC GLOBAL DEFAULT 12 slow_bitmap_complement │ │ │ │ 24768: 00d95c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MISC_CB_EVENT │ │ │ │ 24769: 00dc88c4 4 OBJECT GLOBAL DEFAULT 25 qemu_dcache_linesize_log │ │ │ │ 24770: 0061c1d4 96 FUNC GLOBAL DEFAULT 12 helper_vwmacc_vx_w │ │ │ │ 24771: 00bd1388 40 OBJECT GLOBAL DEFAULT 21 ide_portio2_list │ │ │ │ 24772: 00425600 232 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_add_sup_pgsize │ │ │ │ 24773: 00395fd4 216 FUNC GLOBAL DEFAULT 12 sifive_e_prci_create │ │ │ │ 24774: 00dc847c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUIT_DSTATE │ │ │ ├── readelf --wide --dynamic {} │ │ │ │ @@ -28,15 +28,15 @@ │ │ │ │ 0x00000001 (NEEDED) Shared library: [libaio.so.1t64] │ │ │ │ 0x00000001 (NEEDED) Shared library: [liburing.so.2] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libgmodule-2.0.so.0] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libm.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libc.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [ld-linux.so.3] │ │ │ │ 0x0000000c (INIT) 0x253130 │ │ │ │ - 0x0000000d (FINI) 0x9db2e4 │ │ │ │ + 0x0000000d (FINI) 0x9db334 │ │ │ │ 0x00000019 (INIT_ARRAY) 0xbbfd48 │ │ │ │ 0x0000001b (INIT_ARRAYSZ) 1928 (bytes) │ │ │ │ 0x0000001a (FINI_ARRAY) 0xbc04d0 │ │ │ │ 0x0000001c (FINI_ARRAYSZ) 4 (bytes) │ │ │ │ 0x6ffffef5 (GNU_HASH) 0x1cc │ │ │ │ 0x00000005 (STRTAB) 0x8c1b0 │ │ │ │ 0x00000006 (SYMTAB) 0x2b510 │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,8 +1,8 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: fc642fc48ac0b8277dab24b66a8abe2f911a5119 │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 779f389be6cdc9d7489e40cf831c6e127da24940 │ │ │ │ │ │ │ │ Displaying notes found in: .note.ABI-tag │ │ │ │ Owner Data size Description │ │ │ │ GNU 0x00000010 NT_GNU_ABI_TAG (ABI version tag) OS: Linux, ABI: 3.2.0 │ │ │ ├── strings --all --bytes=8 {} │ │ │ │ @@ -1,8 +1,8 @@ │ │ │ │ -/lib/ld-linux.so.3 │ │ │ │ +I@/lib/ld-linux.so.3 │ │ │ │ =D"tBR % │ │ │ │ !*C._!`&N6H │ │ │ │ GW(/H4>}, │ │ │ │ ^n>hv8!D │ │ │ │ mdl'ndl' │ │ │ │ ]{z[k1N>O"_(6b|c │ │ │ │ VvtV]8|0 │ │ │ │ @@ -24459,35 +24459,35 @@ │ │ │ │ GLIBC_2.11 │ │ │ │ GLIBC_2.32 │ │ │ │ GLIBC_2.7 │ │ │ │ GLIBC_2.34 │ │ │ │ GLIBC_2.10 │ │ │ │ GLIBC_2.38 │ │ │ │ AB24RG24AR24XR24XB24 │ │ │ │ -ERSTSTOR │ │ │ │ -GFC UMEQ$ │ │ │ │ +ERSTSTORhJ │ │ │ │ +GFC UMEQt │ │ │ │ DD@@"" │ │ │ │ virtQEMU │ │ │ │ """"DDDD │ │ │ │ DDDD"""" │ │ │ │ UUUU3333 │ │ │ │ """"DDDD │ │ │ │ IHAVEOPT │ │ │ │ TPOEVAHI │ │ │ │ -IHAVEOPT │ │ │ │ +IHAVEOPTT │ │ │ │ CIGAMDBNTPOEVAHIS │ │ │ │ DATAATAD │ │ │ │ zerodesc │ │ │ │ desczero │ │ │ │ -vhdxfile ]C │ │ │ │ +vhdxfile │ │ │ │ W_headmetadata7g │ │ │ │ COWDKDMV │ │ │ │ FLATVMFSSPAR │ │ │ │ -vmfsseSp { │ │ │ │ -COWDKDMVL(2 │ │ │ │ +vmfsseSp({ │ │ │ │ +COWDKDMV\(2 │ │ │ │ COWDKDMV │ │ │ │ qem2qemuWi2k │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ gdbstub: Bad syscall format string '%s' │ │ │ │ hw/core/cpu-common.c │ │ │ │ !cpu_globals_initialized │ │ │ ├── objdump --line-numbers --disassemble --demangle --reloc --no-show-raw-insn --section=.text {} │ │ │ │ @@ -12,1295 +12,1295 @@ │ │ │ │ ldr r1, [pc, #24] @ 256004 │ │ │ │ ldr r0, [pc, #24] @ 256008 │ │ │ │ ldr r2, [pc, #24] @ 25600c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addeq pc, r8, r8, lsl #30 │ │ │ │ - rsbseq r5, r8, ip, ror #9 │ │ │ │ - rsbseq r5, r8, r0, lsl #10 │ │ │ │ + addeq pc, r8, r8, asr pc @ │ │ │ │ + rsbseq r5, r8, ip, lsr r5 │ │ │ │ + rsbseq r5, r8, r0, asr r5 │ │ │ │ andeq r0, r0, r6, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 256040 │ │ │ │ ldr r1, [pc, #24] @ 256044 │ │ │ │ ldr r0, [pc, #24] @ 256048 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addeq r2, r9, r8, ror #22 │ │ │ │ - rsbseq sl, r8, r8, ror #25 │ │ │ │ - rsbseq sl, r8, r0, lsl #26 │ │ │ │ + @ instruction: 0x00892bb8 │ │ │ │ + rsbseq sl, r8, r8, lsr sp │ │ │ │ + rsbseq sl, r8, r0, asr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 25607c │ │ │ │ ldr r1, [pc, #24] @ 256080 │ │ │ │ ldr r0, [pc, #24] @ 256084 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #96 @ 0x60 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addeq r2, r9, ip, asr ip │ │ │ │ - rsbseq fp, r8, r8, lsl #1 │ │ │ │ - @ instruction: 0x0078b094 │ │ │ │ + addeq r2, r9, ip, lsr #25 │ │ │ │ + ldrsbeq fp, [r8], #-8 @ │ │ │ │ + rsbseq fp, r8, r4, ror #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2560b8 │ │ │ │ ldr r1, [pc, #24] @ 2560bc │ │ │ │ ldr r0, [pc, #24] @ 2560c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #41 @ 0x29 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addeq r4, r9, r0, ror #13 │ │ │ │ - rsbseq fp, r8, r0, ror sp │ │ │ │ - rsbseq fp, r8, r0, lsl #27 │ │ │ │ + addeq r4, r9, r0, lsr r7 │ │ │ │ + rsbseq fp, r8, r0, asr #27 │ │ │ │ + ldrsbeq fp, [r8], #-208 @ 0xffffff30 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2560f8 │ │ │ │ ldr r1, [pc, #28] @ 2560fc │ │ │ │ ldr r0, [pc, #28] @ 256100 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r2, #138 @ 0x8a │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addeq r2, sp, r4, lsr #19 │ │ │ │ - ldrheq lr, [r8], #-140 @ 0xffffff74 @ │ │ │ │ - rsbseq lr, r8, r8, asr #17 │ │ │ │ + strdeq r2, [sp], r4 │ │ │ │ + rsbseq lr, r8, ip, lsl #18 │ │ │ │ + rsbseq lr, r8, r8, lsl r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256138 │ │ │ │ ldr r1, [pc, #28] @ 25613c │ │ │ │ ldr r0, [pc, #28] @ 256140 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #198 @ 0xc6 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addeq r4, sp, r0, asr #20 │ │ │ │ - rsbseq r2, r9, r0, ror #6 │ │ │ │ - rsbseq r2, r9, r0, ror r3 │ │ │ │ + umulleq r4, sp, r0, sl │ │ │ │ + ldrheq r2, [r9], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbseq r2, r9, r0, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 256174 │ │ │ │ ldr r1, [pc, #24] @ 256178 │ │ │ │ ldr r0, [pc, #24] @ 25617c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - umulleq r4, sp, r0, sl │ │ │ │ - rsbseq r2, r9, r0, asr #10 │ │ │ │ - rsbseq r2, r9, r4, asr r5 │ │ │ │ + addeq r4, sp, r0, ror #21 │ │ │ │ + @ instruction: 0x00792590 │ │ │ │ + rsbseq r2, r9, r4, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2561b4 │ │ │ │ ldr r1, [pc, #28] @ 2561b8 │ │ │ │ ldr r0, [pc, #28] @ 2561bc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2561c0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addeq r5, sp, ip, lsr #22 │ │ │ │ - ldrsbeq r8, [r9], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbseq r8, r9, ip, ror #3 │ │ │ │ + addeq r5, sp, ip, ror fp │ │ │ │ + rsbseq r8, r9, r8, lsr #4 │ │ │ │ + rsbseq r8, r9, ip, lsr r2 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2561f8 │ │ │ │ ldr r1, [pc, #28] @ 2561fc │ │ │ │ ldr r0, [pc, #28] @ 256200 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 256204 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addeq r5, sp, r8, ror #21 │ │ │ │ - @ instruction: 0x00798194 │ │ │ │ - rsbseq r8, r9, r8, lsr #3 │ │ │ │ + addeq r5, sp, r8, lsr fp │ │ │ │ + rsbseq r8, r9, r4, ror #3 │ │ │ │ + ldrsheq r8, [r9], #-24 @ 0xffffffe8 @ │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 25623c │ │ │ │ ldr r1, [pc, #28] @ 256240 │ │ │ │ ldr r0, [pc, #28] @ 256244 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 256248 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addeq r6, sp, ip, ror sp │ │ │ │ - rsbseq r8, r9, r0, asr r1 │ │ │ │ - rsbseq r8, r9, r4, ror #2 │ │ │ │ + addeq r6, sp, ip, asr #27 │ │ │ │ + rsbseq r8, r9, r0, lsr #3 │ │ │ │ + ldrheq r8, [r9], #-20 @ 0xffffffec @ │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256280 │ │ │ │ ldr r1, [pc, #28] @ 256284 │ │ │ │ ldr r0, [pc, #28] @ 256288 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 25628c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addeq r6, sp, r8, lsr sp │ │ │ │ - rsbseq r8, r9, ip, lsl #2 │ │ │ │ - rsbseq sl, r9, ip, asr #15 │ │ │ │ + addeq r6, sp, r8, lsl #27 │ │ │ │ + rsbseq r8, r9, ip, asr r1 │ │ │ │ + rsbseq sl, r9, ip, lsl r8 │ │ │ │ andeq r0, r0, fp, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2562c0 │ │ │ │ ldr r1, [pc, #24] @ 2562c4 │ │ │ │ ldr r0, [pc, #24] @ 2562c8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #416 @ 0x1a0 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addeq r7, sp, r0, lsr #1 │ │ │ │ - rsbseq fp, r9, r4, lsl #14 │ │ │ │ - rsbseq fp, r9, r4, lsl r7 │ │ │ │ + strdeq r7, [sp], r0 │ │ │ │ + rsbseq fp, r9, r4, asr r7 │ │ │ │ + rsbseq fp, r9, r4, ror #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2562fc │ │ │ │ ldr r1, [pc, #24] @ 256300 │ │ │ │ ldr r0, [pc, #24] @ 256304 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #108 @ 0x6c │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addeq r7, sp, ip, asr #4 │ │ │ │ - rsbseq fp, r9, r4, asr #26 │ │ │ │ - rsbseq fp, r9, r0, asr sp │ │ │ │ + umulleq r7, sp, ip, r2 │ │ │ │ + @ instruction: 0x0079bd94 │ │ │ │ + rsbseq fp, r9, r0, lsr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 25633c │ │ │ │ ldr r1, [pc, #28] @ 256340 │ │ │ │ ldr r0, [pc, #28] @ 256344 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 256348 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - strdeq r7, [sp], r8 │ │ │ │ - rsbseq pc, r9, r4, lsl #2 │ │ │ │ - rsbseq pc, r9, r8, asr r5 @ │ │ │ │ + addeq r7, sp, r8, asr #16 │ │ │ │ + rsbseq pc, r9, r4, asr r1 @ │ │ │ │ + rsbseq pc, r9, r8, lsr #11 │ │ │ │ andeq r0, r0, lr, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256380 │ │ │ │ ldr r1, [pc, #28] @ 256384 │ │ │ │ ldr r0, [pc, #28] @ 256388 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 25638c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addeq r8, sp, r8, asr ip │ │ │ │ - rsbseq r8, r9, ip │ │ │ │ - rsbseq r8, r9, r0, lsr #32 │ │ │ │ + addeq r8, sp, r8, lsr #25 │ │ │ │ + rsbseq r8, r9, ip, asr r0 │ │ │ │ + rsbseq r8, r9, r0, ror r0 │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2563c4 │ │ │ │ ldr r1, [pc, #28] @ 2563c8 │ │ │ │ ldr r0, [pc, #28] @ 2563cc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2563d0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addeq r8, sp, r4, lsl ip │ │ │ │ - rsbseq r7, r9, r8, asr #31 │ │ │ │ - ldrsbeq r7, [r9], #-252 @ 0xffffff04 @ │ │ │ │ + addeq r8, sp, r4, ror #24 │ │ │ │ + rsbseq r8, r9, r8, lsl r0 │ │ │ │ + rsbseq r8, r9, ip, lsr #32 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256408 │ │ │ │ ldr r1, [pc, #28] @ 25640c │ │ │ │ ldr r0, [pc, #28] @ 256410 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #112 @ 0x70 │ │ │ │ mov r2, #137 @ 0x89 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - ldrdeq r9, [sp], ip │ │ │ │ - ldrsheq r6, [sl], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbseq r6, sl, r0, lsl #15 │ │ │ │ + addeq r9, sp, ip, lsr #22 │ │ │ │ + rsbseq r6, sl, r0, asr #14 │ │ │ │ + ldrsbeq r6, [sl], #-112 @ 0xffffff90 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256448 │ │ │ │ ldr r1, [pc, #28] @ 25644c │ │ │ │ ldr r0, [pc, #28] @ 256450 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 256454 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addeq r9, sp, r4, asr #31 │ │ │ │ - ldrsheq r7, [sl], #-120 @ 0xffffff88 @ │ │ │ │ - rsbseq r7, sl, r4, lsl r8 │ │ │ │ + addeq sl, sp, r4, lsl r0 │ │ │ │ + rsbseq r7, sl, r8, asr #16 │ │ │ │ + rsbseq r7, sl, r4, ror #16 │ │ │ │ andeq r0, r0, r7, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 25648c │ │ │ │ ldr r1, [pc, #28] @ 256490 │ │ │ │ ldr r0, [pc, #28] @ 256494 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 256498 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addeq r9, sp, r0, lsl #31 │ │ │ │ - ldrheq r7, [sl], #-116 @ 0xffffff8c @ │ │ │ │ - ldrsbeq r7, [sl], #-112 @ 0xffffff90 @ │ │ │ │ + ldrdeq r9, [sp], r0 │ │ │ │ + rsbseq r7, sl, r4, lsl #16 │ │ │ │ + rsbseq r7, sl, r0, lsr #16 │ │ │ │ andeq r0, r0, r7, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2564d0 │ │ │ │ ldr r1, [pc, #28] @ 2564d4 │ │ │ │ ldr r0, [pc, #28] @ 2564d8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #336 @ 0x150 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addeq r9, sp, ip, lsr pc │ │ │ │ - rsbseq r7, sl, r4, ror r7 │ │ │ │ - ldrheq r7, [sl], #-112 @ 0xffffff90 @ │ │ │ │ + addeq r9, sp, ip, lsl #31 │ │ │ │ + rsbseq r7, sl, r4, asr #15 │ │ │ │ + rsbseq r7, sl, r0, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256510 │ │ │ │ ldr r1, [pc, #28] @ 256514 │ │ │ │ ldr r0, [pc, #28] @ 256518 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 25651c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - strdeq r9, [sp], ip │ │ │ │ - rsbseq r7, sl, r0, lsr r7 │ │ │ │ - rsbseq r7, sl, ip, lsl #15 │ │ │ │ + addeq r9, sp, ip, asr #30 │ │ │ │ + rsbseq r7, sl, r0, lsl #15 │ │ │ │ + ldrsbeq r7, [sl], #-124 @ 0xffffff84 @ │ │ │ │ andeq r0, r0, r1, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 256550 │ │ │ │ ldr r1, [pc, #24] @ 256554 │ │ │ │ ldr r0, [pc, #24] @ 256558 │ │ │ │ ldr r2, [pc, #24] @ 25655c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - umulleq r7, lr, ip, lr │ │ │ │ - rsbseq r9, sl, r4, asr #6 │ │ │ │ - addeq ip, r7, r8, asr #2 │ │ │ │ + addeq r7, lr, ip, ror #29 │ │ │ │ + @ instruction: 0x007a9394 │ │ │ │ + umulleq ip, r7, r8, r1 │ │ │ │ muleq r0, r1, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 256590 │ │ │ │ ldr r1, [pc, #24] @ 256594 │ │ │ │ ldr r0, [pc, #24] @ 256598 │ │ │ │ ldr r2, [pc, #24] @ 25659c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addeq r8, lr, ip, asr #5 │ │ │ │ - @ instruction: 0x007abc94 │ │ │ │ - rsbseq fp, sl, r8, lsr #25 │ │ │ │ + addeq r8, lr, ip, lsl r3 │ │ │ │ + rsbseq fp, sl, r4, ror #25 │ │ │ │ + ldrsheq fp, [sl], #-200 @ 0xffffff38 @ │ │ │ │ andeq r0, r0, r3, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2565d4 │ │ │ │ ldr r1, [pc, #28] @ 2565d8 │ │ │ │ ldr r0, [pc, #28] @ 2565dc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2565e0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq r3, r2, r4, lsr #5 │ │ │ │ - ldrheq r7, [r9], #-216 @ 0xffffff28 @ │ │ │ │ - rsbseq r7, r9, ip, asr #27 │ │ │ │ + @ instruction: 0x009232f4 │ │ │ │ + rsbseq r7, r9, r8, lsl #28 │ │ │ │ + rsbseq r7, r9, ip, lsl lr │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256618 │ │ │ │ ldr r1, [pc, #28] @ 25661c │ │ │ │ ldr r0, [pc, #28] @ 256620 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 256624 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #144 @ 0x90 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq r3, r2, ip, lsr #28 │ │ │ │ - rsbseq ip, r9, r4, lsr #4 │ │ │ │ - rsbseq ip, r9, r8, lsr r2 │ │ │ │ + addseq r3, r2, ip, ror lr │ │ │ │ + rsbseq ip, r9, r4, ror r2 │ │ │ │ + rsbseq ip, r9, r8, lsl #5 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 25665c │ │ │ │ ldr r1, [pc, #28] @ 256660 │ │ │ │ ldr r0, [pc, #28] @ 256664 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r2, #364 @ 0x16c │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq r3, r2, r8, ror #27 │ │ │ │ - rsbseq r2, fp, r4, asr ip │ │ │ │ - rsbseq r2, fp, r0, ror #24 │ │ │ │ + addseq r3, r2, r8, lsr lr │ │ │ │ + rsbseq r2, fp, r4, lsr #25 │ │ │ │ + ldrheq r2, [fp], #-192 @ 0xffffff40 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 25669c │ │ │ │ ldr r1, [pc, #28] @ 2566a0 │ │ │ │ ldr r0, [pc, #28] @ 2566a4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2566a8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #180 @ 0xb4 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq r3, r2, r8, lsr #27 │ │ │ │ - rsbseq r2, fp, r0, lsl ip │ │ │ │ - rsbseq r2, fp, r4, lsr ip │ │ │ │ + @ instruction: 0x00923df8 │ │ │ │ + rsbseq r2, fp, r0, ror #24 │ │ │ │ + rsbseq r2, fp, r4, lsl #25 │ │ │ │ andeq r0, r0, pc, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2566e0 │ │ │ │ ldr r1, [pc, #28] @ 2566e4 │ │ │ │ ldr r0, [pc, #28] @ 2566e8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #200 @ 0xc8 │ │ │ │ mov r2, #372 @ 0x174 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq r3, r2, r4, ror #26 │ │ │ │ - ldrsbeq r2, [fp], #-176 @ 0xffffff50 @ │ │ │ │ - rsbseq r2, fp, r0, lsl ip │ │ │ │ + @ instruction: 0x00923db4 │ │ │ │ + rsbseq r2, fp, r0, lsr #24 │ │ │ │ + rsbseq r2, fp, r0, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256720 │ │ │ │ ldr r1, [pc, #28] @ 256724 │ │ │ │ ldr r0, [pc, #28] @ 256728 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 25672c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #276 @ 0x114 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq r3, r2, r4, lsr #26 │ │ │ │ - ldrheq r2, [fp], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbseq r2, fp, r0, lsl #24 │ │ │ │ + addseq r3, r2, r4, ror sp │ │ │ │ + rsbseq r2, fp, ip, lsl #12 │ │ │ │ + rsbseq r2, fp, r0, asr ip │ │ │ │ @ instruction: 0x000005b1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256764 │ │ │ │ ldr r1, [pc, #28] @ 256768 │ │ │ │ ldr r0, [pc, #28] @ 25676c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 256770 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #292 @ 0x124 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq r3, r2, r0, ror #25 │ │ │ │ - rsbseq r2, fp, r8, ror r5 │ │ │ │ - ldrheq r2, [fp], #-188 @ 0xffffff44 @ │ │ │ │ + addseq r3, r2, r0, lsr sp │ │ │ │ + rsbseq r2, fp, r8, asr #11 │ │ │ │ + rsbseq r2, fp, ip, lsl #24 │ │ │ │ @ instruction: 0x000005be │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2567a8 │ │ │ │ ldr r1, [pc, #28] @ 2567ac │ │ │ │ ldr r0, [pc, #28] @ 2567b0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2567b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #308 @ 0x134 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - umullseq r3, r2, ip, ip │ │ │ │ - rsbseq r2, fp, r4, lsr r5 │ │ │ │ - @ instruction: 0x007b2b98 │ │ │ │ + addseq r3, r2, ip, ror #25 │ │ │ │ + rsbseq r2, fp, r4, lsl #11 │ │ │ │ + rsbseq r2, fp, r8, ror #23 │ │ │ │ strdeq r2, [r0], -r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2567ec │ │ │ │ ldr r1, [pc, #28] @ 2567f0 │ │ │ │ ldr r0, [pc, #28] @ 2567f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #364 @ 0x16c │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq r6, r2, r4, lsr #1 │ │ │ │ - rsbseq r2, fp, r4, asr #21 │ │ │ │ - ldrsbeq r2, [fp], #-160 @ 0xffffff60 @ │ │ │ │ + ldrsheq r6, [r2], r4 │ │ │ │ + rsbseq r2, fp, r4, lsl fp │ │ │ │ + rsbseq r2, fp, r0, lsr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 25682c │ │ │ │ ldr r1, [pc, #28] @ 256830 │ │ │ │ ldr r0, [pc, #28] @ 256834 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 256838 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #88 @ 0x58 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq r6, r2, r4, rrx │ │ │ │ - rsbseq r2, fp, r0, lsl #21 │ │ │ │ - rsbseq r2, fp, r4, lsr #21 │ │ │ │ + ldrheq r6, [r2], r4 │ │ │ │ + ldrsbeq r2, [fp], #-160 @ 0xffffff60 @ │ │ │ │ + ldrsheq r2, [fp], #-164 @ 0xffffff5c @ │ │ │ │ andeq r0, r0, pc, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256870 │ │ │ │ ldr r1, [pc, #28] @ 256874 │ │ │ │ ldr r0, [pc, #28] @ 256878 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq r6, r2, r4, asr #11 │ │ │ │ - ldrsbeq lr, [r9], #-236 @ 0xffffff14 @ │ │ │ │ - ldrsheq lr, [r9], #-224 @ 0xffffff20 @ │ │ │ │ + addseq r6, r2, r4, lsl r6 │ │ │ │ + rsbseq lr, r9, ip, lsr #30 │ │ │ │ + rsbseq lr, r9, r0, asr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2568b0 │ │ │ │ ldr r1, [pc, #28] @ 2568b4 │ │ │ │ ldr r0, [pc, #28] @ 2568b8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2568bc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq r6, r2, r4, lsl #11 │ │ │ │ - rsbseq fp, fp, r8, ror #29 │ │ │ │ - @ instruction: 0x007bbf94 │ │ │ │ + @ instruction: 0x009265d4 │ │ │ │ + rsbseq fp, fp, r8, lsr pc │ │ │ │ + rsbseq fp, fp, r4, ror #31 │ │ │ │ muleq r0, r6, r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2568f4 │ │ │ │ ldr r1, [pc, #28] @ 2568f8 │ │ │ │ ldr r0, [pc, #28] @ 2568fc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 256900 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq r7, r2, ip, asr #6 │ │ │ │ - rsbseq lr, fp, r4, ror #19 │ │ │ │ - ldrsheq lr, [fp], #-148 @ 0xffffff6c @ │ │ │ │ + umullseq r7, r2, ip, r3 │ │ │ │ + rsbseq lr, fp, r4, lsr sl │ │ │ │ + rsbseq lr, fp, r4, asr #20 │ │ │ │ ldrdeq r0, [r0], -fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256938 │ │ │ │ ldr r1, [pc, #28] @ 25693c │ │ │ │ ldr r0, [pc, #28] @ 256940 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #241 @ 0xf1 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq r8, r2, r0, ror #21 │ │ │ │ - ldrsheq sl, [ip], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbseq sl, ip, r4, lsl #10 │ │ │ │ + addseq r8, r2, r0, lsr fp │ │ │ │ + rsbseq sl, ip, ip, asr #10 │ │ │ │ + rsbseq sl, ip, r4, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 256974 │ │ │ │ ldr r1, [pc, #24] @ 256978 │ │ │ │ ldr r0, [pc, #24] @ 25697c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #58 @ 0x3a │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq r9, r2, r4, lsr r4 │ │ │ │ - rsbseq sp, ip, r0, asr r9 │ │ │ │ - rsbseq sp, ip, r4, ror #18 │ │ │ │ + addseq r9, r2, r4, lsl #9 │ │ │ │ + rsbseq sp, ip, r0, lsr #19 │ │ │ │ + ldrheq sp, [ip], #-148 @ 0xffffff6c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2569b4 │ │ │ │ ldr r1, [pc, #28] @ 2569b8 │ │ │ │ ldr r0, [pc, #28] @ 2569bc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #800 @ 0x320 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq fp, r2, r4, lsr #32 │ │ │ │ - rsbseq r8, sp, r8, lsr fp │ │ │ │ - rsbseq r8, sp, r8, asr #22 │ │ │ │ + addseq fp, r2, r4, ror r0 │ │ │ │ + rsbseq r8, sp, r8, lsl #23 │ │ │ │ + @ instruction: 0x007d8b98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2569f4 │ │ │ │ ldr r1, [pc, #28] @ 2569f8 │ │ │ │ ldr r0, [pc, #28] @ 2569fc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 256a00 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0092bcdc │ │ │ │ - ldrsheq r6, [r9], #-176 @ 0xffffff50 @ │ │ │ │ - rsbseq ip, sp, ip, lsl #25 │ │ │ │ + addseq fp, r2, ip, lsr #26 │ │ │ │ + rsbseq r6, r9, r0, asr #24 │ │ │ │ + ldrsbeq ip, [sp], #-204 @ 0xffffff34 @ │ │ │ │ ldrdeq r0, [r0], -r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256a38 │ │ │ │ ldr r1, [pc, #28] @ 256a3c │ │ │ │ ldr r0, [pc, #28] @ 256a40 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 256a44 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #208 @ 0xd0 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - umullseq fp, r2, r8, ip │ │ │ │ - rsbseq ip, sp, ip, asr #22 │ │ │ │ - rsbseq r1, r9, r8, lsr #23 │ │ │ │ + addseq fp, r2, r8, ror #25 │ │ │ │ + @ instruction: 0x007dcb9c │ │ │ │ + ldrsheq r1, [r9], #-184 @ 0xffffff48 @ │ │ │ │ andeq r0, r0, r1, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256a7c │ │ │ │ ldr r1, [pc, #28] @ 256a80 │ │ │ │ ldr r0, [pc, #28] @ 256a84 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r2, #103 @ 0x67 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq ip, r2, r8, lsl #6 │ │ │ │ - ldrsbeq lr, [r9], #-192 @ 0xffffff40 @ │ │ │ │ + addseq ip, r2, r8, asr r3 │ │ │ │ rsbseq lr, r9, r0, lsr #26 │ │ │ │ + rsbseq lr, r9, r0, ror sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256abc │ │ │ │ ldr r1, [pc, #28] @ 256ac0 │ │ │ │ ldr r0, [pc, #28] @ 256ac4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ mov r2, #110 @ 0x6e │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq ip, r2, r8, asr #5 │ │ │ │ - @ instruction: 0x0079ec90 │ │ │ │ + addseq ip, r2, r8, lsl r3 │ │ │ │ rsbseq lr, r9, r0, ror #25 │ │ │ │ + rsbseq lr, r9, r0, lsr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256afc │ │ │ │ ldr r1, [pc, #28] @ 256b00 │ │ │ │ ldr r0, [pc, #28] @ 256b04 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 256b08 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq ip, r2, r8, lsr #11 │ │ │ │ - rsbseq r6, r9, r8, ror #21 │ │ │ │ - rsbseq ip, sp, r4, lsl #23 │ │ │ │ + @ instruction: 0x0092c5f8 │ │ │ │ + rsbseq r6, r9, r8, lsr fp │ │ │ │ + ldrsbeq ip, [sp], #-180 @ 0xffffff4c @ │ │ │ │ ldrdeq r0, [r0], -r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256b40 │ │ │ │ ldr r1, [pc, #28] @ 256b44 │ │ │ │ ldr r0, [pc, #28] @ 256b48 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 256b4c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq ip, r2, r4, ror #10 │ │ │ │ - ldrsheq fp, [r9], #-204 @ 0xffffff34 @ │ │ │ │ - rsbseq fp, r9, r0, lsl sp │ │ │ │ + @ instruction: 0x0092c5b4 │ │ │ │ + rsbseq fp, r9, ip, asr #26 │ │ │ │ + rsbseq fp, r9, r0, ror #26 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256b84 │ │ │ │ ldr r1, [pc, #28] @ 256b88 │ │ │ │ ldr r0, [pc, #28] @ 256b8c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ mov r2, #164 @ 0xa4 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq ip, r2, r0, lsr #10 │ │ │ │ - rsbseq pc, sp, ip, ror #10 │ │ │ │ - @ instruction: 0x007df990 │ │ │ │ + addseq ip, r2, r0, ror r5 │ │ │ │ + ldrheq pc, [sp], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbseq pc, sp, r0, ror #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256bc4 │ │ │ │ ldr r1, [pc, #28] @ 256bc8 │ │ │ │ ldr r0, [pc, #28] @ 256bcc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq ip, r2, r0, ror #9 │ │ │ │ - ldrsheq r1, [r9], #-164 @ 0xffffff5c @ │ │ │ │ - rsbseq r1, r9, r8, lsl #22 │ │ │ │ + addseq ip, r2, r0, lsr r5 │ │ │ │ + rsbseq r1, r9, r4, asr #22 │ │ │ │ + rsbseq r1, r9, r8, asr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256c04 │ │ │ │ ldr r1, [pc, #28] @ 256c08 │ │ │ │ ldr r0, [pc, #28] @ 256c0c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 256c10 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq ip, r2, ip, lsr #24 │ │ │ │ - rsbseq fp, r9, r8, lsr ip │ │ │ │ - rsbseq fp, r9, ip, asr #24 │ │ │ │ + addseq ip, r2, ip, ror ip │ │ │ │ + rsbseq fp, r9, r8, lsl #25 │ │ │ │ + @ instruction: 0x0079bc9c │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256c48 │ │ │ │ ldr r1, [pc, #28] @ 256c4c │ │ │ │ ldr r0, [pc, #28] @ 256c50 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - umullseq sp, r2, r0, r9 │ │ │ │ - rsbseq sl, r8, ip, lsl #3 │ │ │ │ - rsbseq sl, r8, r4, lsr #3 │ │ │ │ + addseq sp, r2, r0, ror #19 │ │ │ │ + ldrsbeq sl, [r8], #-28 @ 0xffffffe4 @ │ │ │ │ + ldrsheq sl, [r8], #-20 @ 0xffffffec @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256c88 │ │ │ │ ldr r1, [pc, #28] @ 256c8c │ │ │ │ ldr r0, [pc, #28] @ 256c90 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq lr, r2, r0, lsr #32 │ │ │ │ - rsbseq sl, r8, ip, asr #2 │ │ │ │ - rsbseq r7, lr, r8, lsl #14 │ │ │ │ + addseq lr, r2, r0, ror r0 │ │ │ │ + @ instruction: 0x0078a19c │ │ │ │ + rsbseq r7, lr, r8, asr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256cc8 │ │ │ │ ldr r1, [pc, #28] @ 256ccc │ │ │ │ ldr r0, [pc, #28] @ 256cd0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq sp, r2, r0, ror #31 │ │ │ │ - rsbseq sl, r8, ip, lsl #2 │ │ │ │ - rsbseq sl, r8, r4, lsr #2 │ │ │ │ + addseq lr, r2, r0, lsr r0 │ │ │ │ + rsbseq sl, r8, ip, asr r1 │ │ │ │ + rsbseq sl, r8, r4, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 256d04 │ │ │ │ ldr r1, [pc, #24] @ 256d08 │ │ │ │ ldr r0, [pc, #24] @ 256d0c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq pc, r2, r4, lsr #4 │ │ │ │ - ldrheq r1, [r9], #-144 @ 0xffffff70 @ │ │ │ │ - rsbseq r1, r9, r4, asr #19 │ │ │ │ + addseq pc, r2, r4, ror r2 @ │ │ │ │ + rsbseq r1, r9, r0, lsl #20 │ │ │ │ + rsbseq r1, r9, r4, lsl sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256d44 │ │ │ │ ldr r1, [pc, #28] @ 256d48 │ │ │ │ ldr r0, [pc, #28] @ 256d4c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 256d50 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq pc, r2, r4, ror r3 @ │ │ │ │ - rsbseq r7, pc, r0, lsr #7 │ │ │ │ - ldrheq r7, [pc], #-52 @ │ │ │ │ + addseq pc, r2, r4, asr #7 │ │ │ │ + ldrsheq r7, [pc], #-48 @ │ │ │ │ + rsbseq r7, pc, r4, lsl #8 │ │ │ │ andeq r0, r0, lr, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256d88 │ │ │ │ ldr r1, [pc, #28] @ 256d8c │ │ │ │ ldr r0, [pc, #28] @ 256d90 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #404 @ 0x194 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq pc, r2, r0, lsr r3 @ │ │ │ │ - rsbseq r7, pc, r0, ror #6 │ │ │ │ - rsbseq r7, pc, r8, lsl #7 │ │ │ │ + addseq pc, r2, r0, lsl #7 │ │ │ │ + ldrheq r7, [pc], #-48 @ │ │ │ │ + ldrsbeq r7, [pc], #-56 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 256dc4 │ │ │ │ ldr r1, [pc, #24] @ 256dc8 │ │ │ │ ldr r0, [pc, #24] @ 256dcc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0092fad4 │ │ │ │ - rsbseq sl, r8, ip │ │ │ │ - rsbseq sl, r8, r4, lsr #32 │ │ │ │ + addseq pc, r2, r4, lsr #22 │ │ │ │ + rsbseq sl, r8, ip, asr r0 │ │ │ │ + rsbseq sl, r8, r4, ror r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256e04 │ │ │ │ ldr r1, [pc, #28] @ 256e08 │ │ │ │ ldr r0, [pc, #28] @ 256e0c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 256e10 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - umullseq pc, r2, r8, sl @ │ │ │ │ - ldrsbeq sl, [pc], #-48 @ │ │ │ │ - rsbseq sl, pc, r0, ror #7 │ │ │ │ + addseq pc, r2, r8, ror #21 │ │ │ │ + rsbseq sl, pc, r0, lsr #8 │ │ │ │ + rsbseq sl, pc, r0, lsr r4 @ │ │ │ │ andeq r0, r0, sp, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 256e44 │ │ │ │ ldr r1, [pc, #24] @ 256e48 │ │ │ │ ldr r0, [pc, #24] @ 256e4c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #149 @ 0x95 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq r0, r3, r0, lsr #13 │ │ │ │ - addeq r2, r0, ip, lsl fp │ │ │ │ - addeq r2, r0, ip, asr fp │ │ │ │ + @ instruction: 0x009306f0 │ │ │ │ + addeq r2, r0, ip, ror #22 │ │ │ │ + addeq r2, r0, ip, lsr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256e84 │ │ │ │ ldr r1, [pc, #28] @ 256e88 │ │ │ │ ldr r0, [pc, #28] @ 256e8c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq r0, r3, r4, ror #12 │ │ │ │ - rsbseq r9, r8, r0, asr pc │ │ │ │ - rsbseq r9, r8, r8, ror #30 │ │ │ │ + @ instruction: 0x009306b4 │ │ │ │ + rsbseq r9, r8, r0, lsr #31 │ │ │ │ + ldrheq r9, [r8], #-248 @ 0xffffff08 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256ec4 │ │ │ │ ldr r1, [pc, #28] @ 256ec8 │ │ │ │ ldr r0, [pc, #28] @ 256ecc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #230 @ 0xe6 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq r0, r3, r8, asr #31 │ │ │ │ - strdeq r5, [r0], r0 │ │ │ │ - addeq r5, r0, r4, asr #28 │ │ │ │ + addseq r1, r3, r8, lsl r0 │ │ │ │ + addeq r5, r0, r0, asr #28 │ │ │ │ + umulleq r5, r0, r4, lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256f04 │ │ │ │ ldr r1, [pc, #28] @ 256f08 │ │ │ │ ldr r0, [pc, #28] @ 256f0c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 256f10 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #112 @ 0x70 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq r7, r3, r0, asr #26 │ │ │ │ - rsbseq r7, r9, r8, lsl #9 │ │ │ │ - @ instruction: 0x0079749c │ │ │ │ + umullseq r7, r3, r0, sp │ │ │ │ + ldrsbeq r7, [r9], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbseq r7, r9, ip, ror #9 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 256f44 │ │ │ │ ldr r1, [pc, #24] @ 256f48 │ │ │ │ ldr r0, [pc, #24] @ 256f4c │ │ │ │ ldr r2, [pc, #24] @ 256f50 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq r8, r3, ip, lsr r0 │ │ │ │ - rsbseq r7, r9, r4, asr #8 │ │ │ │ - rsbseq sl, fp, r0, lsl sl │ │ │ │ + addseq r8, r3, ip, lsl #1 │ │ │ │ + @ instruction: 0x00797494 │ │ │ │ + rsbseq sl, fp, r0, ror #20 │ │ │ │ andeq r0, r0, lr, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256f88 │ │ │ │ ldr r1, [pc, #28] @ 256f8c │ │ │ │ ldr r0, [pc, #28] @ 256f90 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 256f94 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq r8, r3, r0 │ │ │ │ - rsbseq r7, r9, r4, lsl #8 │ │ │ │ - ldrsbeq sl, [fp], #-144 @ 0xffffff70 @ │ │ │ │ + addseq r8, r3, r0, asr r0 │ │ │ │ + rsbseq r7, r9, r4, asr r4 │ │ │ │ + rsbseq sl, fp, r0, lsr #20 │ │ │ │ andeq r0, r0, r3, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256fcc │ │ │ │ ldr r1, [pc, #28] @ 256fd0 │ │ │ │ ldr r0, [pc, #28] @ 256fd4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 256fd8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq r8, r3, ip, lsl #17 │ │ │ │ - rsbseq r7, r9, r0, asr #7 │ │ │ │ - rsbseq sl, fp, ip, lsl #19 │ │ │ │ + addseq r8, r3, r4, ror #17 │ │ │ │ + rsbseq r7, r9, r0, lsl r4 │ │ │ │ + ldrsbeq sl, [fp], #-156 @ 0xffffff64 @ │ │ │ │ andeq r0, r0, lr, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257010 │ │ │ │ ldr r1, [pc, #28] @ 257014 │ │ │ │ ldr r0, [pc, #28] @ 257018 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 25701c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq r9, r3, r0, lsr #13 │ │ │ │ - ldrsbeq r6, [r9], #-84 @ 0xffffffac @ │ │ │ │ - rsbseq ip, sp, r0, ror r6 │ │ │ │ + @ instruction: 0x009396f8 │ │ │ │ + rsbseq r6, r9, r4, lsr #12 │ │ │ │ + rsbseq ip, sp, r0, asr #13 │ │ │ │ ldrdeq r0, [r0], -r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257054 │ │ │ │ ldr r1, [pc, #28] @ 257058 │ │ │ │ ldr r0, [pc, #28] @ 25705c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ mov r2, #134 @ 0x86 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq r9, r3, ip, asr r6 │ │ │ │ - addeq r4, r1, r4, lsr r4 │ │ │ │ - strdeq r4, [r1], ip │ │ │ │ + @ instruction: 0x009396b4 │ │ │ │ + addeq r4, r1, r4, lsl #9 │ │ │ │ + addeq r4, r1, ip, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257094 │ │ │ │ ldr r1, [pc, #28] @ 257098 │ │ │ │ ldr r0, [pc, #28] @ 25709c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #168 @ 0xa8 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq r9, r3, ip, lsl r6 │ │ │ │ - rsbseq r9, r8, r0, asr #26 │ │ │ │ - rsbseq r9, r8, r8, asr sp │ │ │ │ + addseq r9, r3, r4, ror r6 │ │ │ │ + @ instruction: 0x00789d90 │ │ │ │ + rsbseq r9, r8, r8, lsr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2570d0 │ │ │ │ ldr r1, [pc, #24] @ 2570d4 │ │ │ │ ldr r0, [pc, #24] @ 2570d8 │ │ │ │ ldr r2, [pc, #24] @ 2570dc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq r9, r3, r0, lsl #26 │ │ │ │ - rsbseq fp, r9, r8, ror #14 │ │ │ │ - rsbseq fp, r9, ip, ror r7 │ │ │ │ + addseq r9, r3, r8, asr sp │ │ │ │ + ldrheq fp, [r9], #-120 @ 0xffffff88 @ │ │ │ │ + rsbseq fp, r9, ip, asr #15 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257114 │ │ │ │ ldr r1, [pc, #28] @ 257118 │ │ │ │ ldr r0, [pc, #28] @ 25711c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq r9, r3, r4, asr #25 │ │ │ │ - rsbseq r1, r9, r4, lsr #11 │ │ │ │ - ldrheq r1, [r9], #-88 @ 0xffffffa8 @ │ │ │ │ + addseq r9, r3, ip, lsl sp │ │ │ │ + ldrsheq r1, [r9], #-84 @ 0xffffffac @ │ │ │ │ + rsbseq r1, r9, r8, lsl #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257154 │ │ │ │ ldr r1, [pc, #28] @ 257158 │ │ │ │ ldr r0, [pc, #28] @ 25715c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257160 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq sl, r3, ip, lsl r1 │ │ │ │ - addeq r9, r1, r8, lsl #7 │ │ │ │ - umulleq r9, r1, r4, r3 │ │ │ │ + addseq sl, r3, r4, ror r1 │ │ │ │ + ldrdeq r9, [r1], r8 │ │ │ │ + addeq r9, r1, r4, ror #7 │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257198 │ │ │ │ ldr r1, [pc, #28] @ 25719c │ │ │ │ ldr r0, [pc, #28] @ 2571a0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2571a4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #88 @ 0x58 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0093a3b8 │ │ │ │ - ldrsheq sl, [sp], #-72 @ 0xffffffb8 @ │ │ │ │ - ldrdeq fp, [r1], r4 │ │ │ │ + addseq sl, r3, r0, lsl r4 │ │ │ │ + rsbseq sl, sp, r8, asr #10 │ │ │ │ + addeq fp, r1, r4, lsr #10 │ │ │ │ andeq r0, r0, lr, lsl ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2571dc │ │ │ │ ldr r1, [pc, #28] @ 2571e0 │ │ │ │ ldr r0, [pc, #28] @ 2571e4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2571e8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq sl, r3, r4, ror r3 │ │ │ │ - ldrheq sl, [sp], #-68 @ 0xffffffbc @ │ │ │ │ - umulleq fp, r1, r0, r4 │ │ │ │ + addseq sl, r3, ip, asr #7 │ │ │ │ + rsbseq sl, sp, r4, lsl #10 │ │ │ │ + addeq fp, r1, r0, ror #9 │ │ │ │ andeq r0, r0, r4, lsr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257220 │ │ │ │ ldr r1, [pc, #28] @ 257224 │ │ │ │ ldr r0, [pc, #28] @ 257228 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 25722c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - umullseq sl, r3, ip, r7 │ │ │ │ - addeq sp, r1, ip, ror pc │ │ │ │ - strdeq lr, [r1], ip │ │ │ │ + @ instruction: 0x0093a7f4 │ │ │ │ + addeq sp, r1, ip, asr #31 │ │ │ │ + addeq lr, r1, ip, asr #6 │ │ │ │ strdeq r0, [r0], -r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257264 │ │ │ │ ldr r1, [pc, #28] @ 257268 │ │ │ │ ldr r0, [pc, #28] @ 25726c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257270 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #148 @ 0x94 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq sl, r3, r8, asr r7 │ │ │ │ - addeq sp, r1, r8, lsr pc │ │ │ │ - ldrdeq lr, [r1], r4 │ │ │ │ + @ instruction: 0x0093a7b0 │ │ │ │ + addeq sp, r1, r8, lsl #31 │ │ │ │ + addeq lr, r1, r4, lsr #6 │ │ │ │ andeq r0, r0, r6, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2572a8 │ │ │ │ ldr r1, [pc, #28] @ 2572ac │ │ │ │ ldr r0, [pc, #28] @ 2572b0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2572b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq fp, r3, r8, lsl #7 │ │ │ │ - @ instruction: 0x0079b594 │ │ │ │ - rsbseq fp, r9, r8, lsr #11 │ │ │ │ + addseq fp, r3, r0, ror #7 │ │ │ │ + rsbseq fp, r9, r4, ror #11 │ │ │ │ + ldrsheq fp, [r9], #-88 @ 0xffffffa8 @ │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2572ec │ │ │ │ ldr r1, [pc, #28] @ 2572f0 │ │ │ │ ldr r0, [pc, #28] @ 2572f4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2572f8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq fp, r3, r4, asr #6 │ │ │ │ - addeq r0, r2, r4, ror #26 │ │ │ │ - addeq r0, r2, r4, lsl #27 │ │ │ │ + umullseq fp, r3, ip, r3 │ │ │ │ + @ instruction: 0x00820db4 │ │ │ │ + ldrdeq r0, [r2], r4 │ │ │ │ andeq r0, r0, r1, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257330 │ │ │ │ ldr r1, [pc, #28] @ 257334 │ │ │ │ ldr r0, [pc, #28] @ 257338 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 25733c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq fp, r3, r4, ror r8 │ │ │ │ - rsbseq fp, r9, ip, lsl #10 │ │ │ │ - rsbseq fp, r9, r0, lsr #10 │ │ │ │ + addseq fp, r3, ip, asr #17 │ │ │ │ + rsbseq fp, r9, ip, asr r5 │ │ │ │ + rsbseq fp, r9, r0, ror r5 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257374 │ │ │ │ ldr r1, [pc, #28] @ 257378 │ │ │ │ ldr r0, [pc, #28] @ 25737c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ mov r2, #91 @ 0x5b │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq fp, r3, r0, lsr r8 │ │ │ │ - addeq r1, r2, r8, ror r9 │ │ │ │ - umulleq r1, r2, r0, r9 │ │ │ │ + addseq fp, r3, r8, lsl #17 │ │ │ │ + addeq r1, r2, r8, asr #19 │ │ │ │ + addeq r1, r2, r0, ror #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2573b4 │ │ │ │ ldr r1, [pc, #28] @ 2573b8 │ │ │ │ ldr r0, [pc, #28] @ 2573bc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2573c0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0093b7f0 │ │ │ │ - addeq r1, r2, r0, lsr r8 │ │ │ │ - addeq r1, r2, r0, ror r9 │ │ │ │ + addseq fp, r3, r8, asr #16 │ │ │ │ + addeq r1, r2, r0, lsl #17 │ │ │ │ + addeq r1, r2, r0, asr #19 │ │ │ │ andeq r0, r0, r5, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2573f8 │ │ │ │ ldr r1, [pc, #28] @ 2573fc │ │ │ │ ldr r0, [pc, #28] @ 257400 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq fp, r3, ip, lsr #15 │ │ │ │ - rsbseq r1, r9, r0, asr #5 │ │ │ │ - ldrsbeq r1, [r9], #-36 @ 0xffffffdc @ │ │ │ │ + addseq fp, r3, r4, lsl #16 │ │ │ │ + rsbseq r1, r9, r0, lsl r3 │ │ │ │ + rsbseq r1, r9, r4, lsr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #48] @ 25744c │ │ │ │ ldr r4, [pc, #48] @ 257450 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -1311,83 +1311,83 @@ │ │ │ │ ldr r0, [pc, #32] @ 257458 │ │ │ │ ldr r3, [r3] │ │ │ │ pop {r4, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #73 @ 0x49 │ │ │ │ mov r1, #1 │ │ │ │ b 253258 │ │ │ │ - addeq r1, r2, r8, lsl #18 │ │ │ │ + addeq r1, r2, r8, asr r9 │ │ │ │ strdeq r3, [r5], r4 @ │ │ │ │ andeq r4, r0, r0, asr #11 │ │ │ │ - strdeq r1, [r2], r8 │ │ │ │ + addeq r1, r2, r8, asr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 25748c │ │ │ │ ldr r1, [pc, #24] @ 257490 │ │ │ │ ldr r0, [pc, #24] @ 257494 │ │ │ │ ldr r2, [pc, #24] @ 257498 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq fp, r3, r8, lsl #23 │ │ │ │ - rsbseq fp, r9, ip, lsr #7 │ │ │ │ - rsbseq fp, r9, r0, asr #7 │ │ │ │ + addseq fp, r3, r0, ror #23 │ │ │ │ + ldrsheq fp, [r9], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbseq fp, r9, r0, lsl r4 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2574d0 │ │ │ │ ldr r1, [pc, #28] @ 2574d4 │ │ │ │ ldr r0, [pc, #28] @ 2574d8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2574dc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq fp, r3, ip, asr #22 │ │ │ │ - addeq r2, r2, r4, asr #16 │ │ │ │ - addeq r2, r2, r0, asr r8 │ │ │ │ + addseq fp, r3, r4, lsr #23 │ │ │ │ + umulleq r2, r2, r4, r8 @ │ │ │ │ + addeq r2, r2, r0, lsr #17 │ │ │ │ andeq r0, r0, r7, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 257510 │ │ │ │ ldr r1, [pc, #24] @ 257514 │ │ │ │ ldr r0, [pc, #24] @ 257518 │ │ │ │ ldr r2, [pc, #24] @ 25751c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0093bff0 │ │ │ │ - rsbseq fp, r9, r8, lsr #6 │ │ │ │ - rsbseq fp, r9, ip, lsr r3 │ │ │ │ + addseq ip, r3, r8, asr #32 │ │ │ │ + rsbseq fp, r9, r8, ror r3 │ │ │ │ + rsbseq fp, r9, ip, lsl #7 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257554 │ │ │ │ ldr r1, [pc, #28] @ 257558 │ │ │ │ ldr r0, [pc, #28] @ 25755c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257560 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - ldrsheq ip, [r3], r0 │ │ │ │ - addeq r8, r2, ip, asr r0 │ │ │ │ - strheq r8, [r2], ip │ │ │ │ + addseq ip, r3, r8, asr #2 │ │ │ │ + addeq r8, r2, ip, lsr #1 │ │ │ │ + addeq r8, r2, ip, lsl #2 │ │ │ │ andeq r0, r0, sp, lsl #2 │ │ │ │ │ │ │ │ 00257564 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -1401,622 +1401,622 @@ │ │ │ │ ldr r0, [pc, #28] @ 2575b4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r2, #129 @ 0x81 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq ip, r3, ip, ror #10 │ │ │ │ - ldrdeq r0, [r3], ip │ │ │ │ - addeq r0, r3, r4, lsl #6 │ │ │ │ + addseq ip, r3, r4, asr #11 │ │ │ │ + addeq r0, r3, ip, lsr #4 │ │ │ │ + addeq r0, r3, r4, asr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2575ec │ │ │ │ ldr r1, [pc, #28] @ 2575f0 │ │ │ │ ldr r0, [pc, #28] @ 2575f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ mov r2, #183 @ 0xb7 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq ip, r3, ip, lsr #10 │ │ │ │ - umulleq r0, r3, ip, r1 │ │ │ │ - addeq r0, r3, r4, ror #5 │ │ │ │ + addseq ip, r3, r4, lsl #11 │ │ │ │ + addeq r0, r3, ip, ror #3 │ │ │ │ + addeq r0, r3, r4, lsr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 25762c │ │ │ │ ldr r1, [pc, #28] @ 257630 │ │ │ │ ldr r0, [pc, #28] @ 257634 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #824 @ 0x338 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq ip, r3, r4, lsr #12 │ │ │ │ - addeq r0, r3, ip, ror #8 │ │ │ │ - addeq r8, r4, r8, ror r7 │ │ │ │ + addseq ip, r3, ip, ror r6 │ │ │ │ + @ instruction: 0x008304bc │ │ │ │ + addeq r8, r4, r8, asr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 257668 │ │ │ │ ldr r1, [pc, #24] @ 25766c │ │ │ │ ldr r0, [pc, #24] @ 257670 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #47 @ 0x2f │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - umullseq ip, r3, r8, r8 │ │ │ │ - strdeq r0, [r3], r0 @ │ │ │ │ - strdeq r0, [r3], ip │ │ │ │ + @ instruction: 0x0093c8f0 │ │ │ │ + addeq r0, r3, r0, asr #28 │ │ │ │ + addeq r0, r3, ip, asr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2576a4 │ │ │ │ ldr r1, [pc, #24] @ 2576a8 │ │ │ │ ldr r0, [pc, #24] @ 2576ac │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq ip, r3, r0, lsl r9 │ │ │ │ - rsbseq r9, r8, ip, lsr #14 │ │ │ │ - rsbseq r9, r8, r4, asr #14 │ │ │ │ + addseq ip, r3, r8, ror #18 │ │ │ │ + rsbseq r9, r8, ip, ror r7 │ │ │ │ + @ instruction: 0x00789794 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2576e4 │ │ │ │ ldr r1, [pc, #28] @ 2576e8 │ │ │ │ ldr r0, [pc, #28] @ 2576ec │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #180 @ 0xb4 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0093c8d4 │ │ │ │ - ldrdeq r1, [r3], r8 │ │ │ │ - strdeq r1, [r3], r8 │ │ │ │ + addseq ip, r3, ip, lsr #18 │ │ │ │ + addeq r1, r3, r8, lsr #2 │ │ │ │ + addeq r1, r3, r8, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257724 │ │ │ │ ldr r1, [pc, #28] @ 257728 │ │ │ │ ldr r0, [pc, #28] @ 25772c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257730 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - umullseq ip, r3, r4, r8 │ │ │ │ - umulleq r1, r3, r4, r0 │ │ │ │ - addeq r0, r3, r0, lsl #10 │ │ │ │ + addseq ip, r3, ip, ror #17 │ │ │ │ + addeq r1, r3, r4, ror #1 │ │ │ │ + addeq r0, r3, r0, asr r5 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 257764 │ │ │ │ ldr r1, [pc, #24] @ 257768 │ │ │ │ ldr r0, [pc, #24] @ 25776c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq ip, r3, r0, lsl ip │ │ │ │ - rsbseq r9, r8, ip, ror #12 │ │ │ │ - rsbseq r6, lr, r8, lsr #24 │ │ │ │ + addseq ip, r3, r8, ror #24 │ │ │ │ + ldrheq r9, [r8], #-108 @ 0xffffff94 @ │ │ │ │ + rsbseq r6, lr, r8, ror ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2577a4 │ │ │ │ ldr r1, [pc, #28] @ 2577a8 │ │ │ │ ldr r0, [pc, #28] @ 2577ac │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0093cbd4 │ │ │ │ - rsbseq r9, r8, r0, lsr r6 │ │ │ │ - rsbseq r9, r8, r8, asr #12 │ │ │ │ + addseq ip, r3, ip, lsr #24 │ │ │ │ + rsbseq r9, r8, r0, lsl #13 │ │ │ │ + @ instruction: 0x00789698 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2577e4 │ │ │ │ ldr r1, [pc, #28] @ 2577e8 │ │ │ │ ldr r0, [pc, #28] @ 2577ec │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2577f0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq sp, r3, r8, ror #3 │ │ │ │ - rsbseq r6, r9, r8, lsr #23 │ │ │ │ - rsbseq sl, fp, r4, ror r1 │ │ │ │ + addseq sp, r3, r0, asr #4 │ │ │ │ + ldrsheq r6, [r9], #-184 @ 0xffffff48 @ │ │ │ │ + rsbseq sl, fp, r4, asr #3 │ │ │ │ andeq r0, r0, r3, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257828 │ │ │ │ ldr r1, [pc, #28] @ 25782c │ │ │ │ ldr r0, [pc, #28] @ 257830 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257834 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq sp, r3, r4, lsr #3 │ │ │ │ - rsbseq r6, r9, r4, ror #22 │ │ │ │ - rsbseq sl, fp, r0, lsr r1 │ │ │ │ + @ instruction: 0x0093d1fc │ │ │ │ + ldrheq r6, [r9], #-180 @ 0xffffff4c @ │ │ │ │ + rsbseq sl, fp, r0, lsl #3 │ │ │ │ andeq r0, r0, sp, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 25786c │ │ │ │ ldr r1, [pc, #28] @ 257870 │ │ │ │ ldr r0, [pc, #28] @ 257874 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257878 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq sp, r3, r0, ror #2 │ │ │ │ - rsbseq r6, r9, r0, lsr #22 │ │ │ │ - rsbseq sl, fp, ip, ror #1 │ │ │ │ + @ instruction: 0x0093d1b8 │ │ │ │ + rsbseq r6, r9, r0, ror fp │ │ │ │ + rsbseq sl, fp, ip, lsr r1 │ │ │ │ andeq r0, r0, lr, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2578ac │ │ │ │ ldr r1, [pc, #24] @ 2578b0 │ │ │ │ ldr r0, [pc, #24] @ 2578b4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq lr, r3, ip, ror r6 │ │ │ │ - ldrdeq r4, [r3], ip │ │ │ │ - addeq r4, r3, ip, ror #3 │ │ │ │ + @ instruction: 0x0093e6d4 │ │ │ │ + addeq r4, r3, ip, lsr #4 │ │ │ │ + addeq r4, r3, ip, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2578ec │ │ │ │ ldr r1, [pc, #28] @ 2578f0 │ │ │ │ ldr r0, [pc, #28] @ 2578f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009404b0 │ │ │ │ - rsbseq r9, r8, r8, ror #9 │ │ │ │ - rsbseq r6, lr, r4, lsr #21 │ │ │ │ + addseq r0, r4, r8, lsl #10 │ │ │ │ + rsbseq r9, r8, r8, lsr r5 │ │ │ │ + ldrsheq r6, [lr], #-164 @ 0xffffff5c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 25792c │ │ │ │ ldr r1, [pc, #28] @ 257930 │ │ │ │ ldr r0, [pc, #28] @ 257934 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #204 @ 0xcc │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq r0, r4, r0, ror r4 │ │ │ │ - rsbseq r9, r8, r8, lsr #9 │ │ │ │ - rsbseq r9, r8, r0, asr #9 │ │ │ │ + addseq r0, r4, r8, asr #9 │ │ │ │ + ldrsheq r9, [r8], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbseq r9, r8, r0, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 25796c │ │ │ │ ldr r1, [pc, #28] @ 257970 │ │ │ │ ldr r0, [pc, #28] @ 257974 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #340 @ 0x154 │ │ │ │ mov r2, #73 @ 0x49 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq r0, r4, r0, lsr r4 │ │ │ │ - addeq sp, r3, r0, lsl lr │ │ │ │ - rsbseq sp, fp, r4, ror #20 │ │ │ │ + addseq r0, r4, r8, lsl #9 │ │ │ │ + addeq sp, r3, r0, ror #28 │ │ │ │ + ldrheq sp, [fp], #-164 @ 0xffffff5c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2579ac │ │ │ │ ldr r1, [pc, #28] @ 2579b0 │ │ │ │ ldr r0, [pc, #28] @ 2579b4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #240 @ 0xf0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq r0, r4, r4, asr #20 │ │ │ │ - rsbseq r9, r8, r8, lsr #8 │ │ │ │ - rsbseq r6, lr, r4, ror #19 │ │ │ │ + umullseq r0, r4, ip, sl │ │ │ │ + rsbseq r9, r8, r8, ror r4 │ │ │ │ + rsbseq r6, lr, r4, lsr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2579ec │ │ │ │ ldr r1, [pc, #28] @ 2579f0 │ │ │ │ ldr r0, [pc, #28] @ 2579f4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2579f8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq r0, r4, r4, lsl #20 │ │ │ │ - addeq sp, r5, ip, asr #24 │ │ │ │ - rsbseq sp, fp, r0, ror #19 │ │ │ │ + addseq r0, r4, ip, asr sl │ │ │ │ + umulleq sp, r5, ip, ip │ │ │ │ + rsbseq sp, fp, r0, lsr sl │ │ │ │ andeq r0, r0, r7, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257a30 │ │ │ │ ldr r1, [pc, #28] @ 257a34 │ │ │ │ ldr r0, [pc, #28] @ 257a38 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257a3c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #360 @ 0x168 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq r0, r4, r0, asr #19 │ │ │ │ - addeq sp, r5, r8, lsl #24 │ │ │ │ - @ instruction: 0x007bd99c │ │ │ │ + addseq r0, r4, r8, lsl sl │ │ │ │ + addeq sp, r5, r8, asr ip │ │ │ │ + rsbseq sp, fp, ip, ror #19 │ │ │ │ ldrdeq r0, [r0], -r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257a74 │ │ │ │ ldr r1, [pc, #28] @ 257a78 │ │ │ │ ldr r0, [pc, #28] @ 257a7c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257a80 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #388 @ 0x184 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq r0, r4, ip, ror r9 │ │ │ │ - addeq sp, r5, r4, asr #23 │ │ │ │ - rsbseq sp, fp, r8, asr r9 │ │ │ │ + @ instruction: 0x009409d4 │ │ │ │ + addeq sp, r5, r4, lsl ip │ │ │ │ + rsbseq sp, fp, r8, lsr #19 │ │ │ │ andeq r1, r0, r3, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257ab8 │ │ │ │ ldr r1, [pc, #28] @ 257abc │ │ │ │ ldr r0, [pc, #28] @ 257ac0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257ac4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #492 @ 0x1ec │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq r0, r4, r8, lsr r9 │ │ │ │ - addeq sp, r5, r0, lsl #23 │ │ │ │ - rsbseq sp, fp, r4, lsl r9 │ │ │ │ + umullseq r0, r4, r0, r9 │ │ │ │ + ldrdeq sp, [r5], r0 │ │ │ │ + rsbseq sp, fp, r4, ror #18 │ │ │ │ @ instruction: 0x000001bd │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257afc │ │ │ │ ldr r1, [pc, #28] @ 257b00 │ │ │ │ ldr r0, [pc, #28] @ 257b04 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257b08 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #536 @ 0x218 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009408f4 │ │ │ │ - addeq sp, r5, ip, lsr fp │ │ │ │ - ldrsbeq sp, [fp], #-128 @ 0xffffff80 @ │ │ │ │ + addseq r0, r4, ip, asr #18 │ │ │ │ + addeq sp, r5, ip, lsl #23 │ │ │ │ + rsbseq sp, fp, r0, lsr #18 │ │ │ │ andeq r1, r0, r4, lsr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257b40 │ │ │ │ ldr r1, [pc, #28] @ 257b44 │ │ │ │ ldr r0, [pc, #28] @ 257b48 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #560 @ 0x230 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009408b0 │ │ │ │ - @ instruction: 0x00789294 │ │ │ │ - rsbseq r9, r8, ip, lsr #5 │ │ │ │ + addseq r0, r4, r8, lsl #18 │ │ │ │ + rsbseq r9, r8, r4, ror #5 │ │ │ │ + ldrsheq r9, [r8], #-44 @ 0xffffffd4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257b80 │ │ │ │ ldr r1, [pc, #28] @ 257b84 │ │ │ │ ldr r0, [pc, #28] @ 257b88 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257b8c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #628 @ 0x274 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq r0, r4, r0, ror r8 │ │ │ │ - @ instruction: 0x0085dab8 │ │ │ │ - rsbseq sp, fp, ip, asr #16 │ │ │ │ + addseq r0, r4, r8, asr #17 │ │ │ │ + addeq sp, r5, r8, lsl #22 │ │ │ │ + @ instruction: 0x007bd89c │ │ │ │ andeq r0, r0, sp, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257bc4 │ │ │ │ ldr r1, [pc, #28] @ 257bc8 │ │ │ │ ldr r0, [pc, #28] @ 257bcc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257bd0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #648 @ 0x288 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq r0, r4, ip, lsr #16 │ │ │ │ - addeq sp, r5, r4, ror sl │ │ │ │ - rsbseq sp, fp, r8, lsl #16 │ │ │ │ + addseq r0, r4, r4, lsl #17 │ │ │ │ + addeq sp, r5, r4, asr #21 │ │ │ │ + rsbseq sp, fp, r8, asr r8 │ │ │ │ @ instruction: 0x000011b9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257c08 │ │ │ │ ldr r1, [pc, #28] @ 257c0c │ │ │ │ ldr r0, [pc, #28] @ 257c10 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257c14 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq r0, r4, r8, ror #15 │ │ │ │ - addeq sp, r5, r0, lsr sl │ │ │ │ - rsbseq sp, fp, r4, asr #15 │ │ │ │ + addseq r0, r4, r0, asr #16 │ │ │ │ + addeq sp, r5, r0, lsl #21 │ │ │ │ + rsbseq sp, fp, r4, lsl r8 │ │ │ │ andeq r1, r0, r6, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257c4c │ │ │ │ ldr r1, [pc, #28] @ 257c50 │ │ │ │ ldr r0, [pc, #28] @ 257c54 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257c58 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #680 @ 0x2a8 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq r0, r4, r4, lsr #15 │ │ │ │ - addeq sp, r5, ip, ror #19 │ │ │ │ - strdeq pc, [r3], ip │ │ │ │ + @ instruction: 0x009407fc │ │ │ │ + addeq sp, r5, ip, lsr sl │ │ │ │ + addeq pc, r3, ip, asr #12 │ │ │ │ ldrdeq r1, [r0], -r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257c90 │ │ │ │ ldr r1, [pc, #28] @ 257c94 │ │ │ │ ldr r0, [pc, #28] @ 257c98 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257c9c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #700 @ 0x2bc │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq r0, r4, r0, ror #14 │ │ │ │ - addeq sp, r5, r8, lsr #19 │ │ │ │ - rsbseq sp, fp, ip, lsr r7 │ │ │ │ + @ instruction: 0x009407b8 │ │ │ │ + strdeq sp, [r5], r8 │ │ │ │ + rsbseq sp, fp, ip, lsl #15 │ │ │ │ andeq r0, r0, ip, asr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257cd4 │ │ │ │ ldr r1, [pc, #28] @ 257cd8 │ │ │ │ ldr r0, [pc, #28] @ 257cdc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257ce0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #740 @ 0x2e4 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq r0, r4, ip, lsl r7 │ │ │ │ - addeq sp, r5, r4, ror #18 │ │ │ │ - addeq pc, r3, r8, asr #11 │ │ │ │ + addseq r0, r4, r4, ror r7 │ │ │ │ + @ instruction: 0x0085d9b4 │ │ │ │ + addeq pc, r3, r8, lsl r6 @ │ │ │ │ strheq r2, [r0], -sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257d18 │ │ │ │ ldr r1, [pc, #28] @ 257d1c │ │ │ │ ldr r0, [pc, #28] @ 257d20 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257d24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #764 @ 0x2fc │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009406d8 │ │ │ │ - addeq sp, r5, r0, lsr #18 │ │ │ │ - addeq pc, r3, r4, lsr #11 │ │ │ │ + addseq r0, r4, r0, lsr r7 │ │ │ │ + addeq sp, r5, r0, ror r9 │ │ │ │ + strdeq pc, [r3], r4 │ │ │ │ andeq r2, r0, r0, lsr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257d5c │ │ │ │ ldr r1, [pc, #28] @ 257d60 │ │ │ │ ldr r0, [pc, #28] @ 257d64 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #784 @ 0x310 │ │ │ │ mov r2, #400 @ 0x190 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - umullseq r0, r4, r4, r6 │ │ │ │ - addeq sp, r5, r0, ror #17 │ │ │ │ - rsbseq sp, fp, r4, ror r6 │ │ │ │ + addseq r0, r4, ip, ror #13 │ │ │ │ + addeq sp, r5, r0, lsr r9 │ │ │ │ + rsbseq sp, fp, r4, asr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257d9c │ │ │ │ ldr r1, [pc, #28] @ 257da0 │ │ │ │ ldr r0, [pc, #28] @ 257da4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257da8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #816 @ 0x330 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq r0, r4, r4, asr r6 │ │ │ │ - umulleq sp, r5, ip, r8 │ │ │ │ - rsbseq sp, fp, r0, lsr r6 │ │ │ │ + addseq r0, r4, ip, lsr #13 │ │ │ │ + addeq sp, r5, ip, ror #17 │ │ │ │ + rsbseq sp, fp, r0, lsl #13 │ │ │ │ ldrdeq r2, [r0], -r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257de0 │ │ │ │ ldr r1, [pc, #28] @ 257de4 │ │ │ │ ldr r0, [pc, #28] @ 257de8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257dec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #844 @ 0x34c │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq r0, r4, r0, lsl r6 │ │ │ │ - addeq sp, r5, r8, asr r8 │ │ │ │ - rsbseq sp, fp, ip, ror #11 │ │ │ │ + addseq r0, r4, r8, ror #12 │ │ │ │ + addeq sp, r5, r8, lsr #17 │ │ │ │ + rsbseq sp, fp, ip, lsr r6 │ │ │ │ andeq r1, r0, sl, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 257e20 │ │ │ │ ldr r1, [pc, #24] @ 257e24 │ │ │ │ ldr r0, [pc, #24] @ 257e28 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #50 @ 0x32 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq r1, r4, r8, lsl sl │ │ │ │ - addeq r1, r4, r0, lsr r4 │ │ │ │ - addeq r1, r4, r8, asr #8 │ │ │ │ + addseq r1, r4, r0, ror sl │ │ │ │ + addeq r1, r4, r0, lsl #9 │ │ │ │ + umulleq r1, r4, r8, r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257e60 │ │ │ │ ldr r1, [pc, #28] @ 257e64 │ │ │ │ ldr r0, [pc, #28] @ 257e68 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #62 @ 0x3e │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009419dc │ │ │ │ - addeq r1, r4, r0, lsr #8 │ │ │ │ - rsbseq sp, fp, r0, ror r5 │ │ │ │ + addseq r1, r4, r4, lsr sl │ │ │ │ + addeq r1, r4, r0, ror r4 │ │ │ │ + rsbseq sp, fp, r0, asr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257ea0 │ │ │ │ ldr r1, [pc, #28] @ 257ea4 │ │ │ │ ldr r0, [pc, #28] @ 257ea8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #159 @ 0x9f │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq r1, r4, r0, asr fp │ │ │ │ - addeq r1, r6, r0, ror r2 │ │ │ │ - strdeq r1, [r4], r0 │ │ │ │ + addseq r1, r4, r8, lsr #23 │ │ │ │ + addeq r1, r6, r0, asr #5 │ │ │ │ + addeq r1, r4, r0, asr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257ee0 │ │ │ │ ldr r1, [pc, #28] @ 257ee4 │ │ │ │ ldr r0, [pc, #28] @ 257ee8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #250 @ 0xfa │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq r1, r4, r0, lsl fp │ │ │ │ - addeq r1, r6, r0, lsr r2 │ │ │ │ - @ instruction: 0x008415bc │ │ │ │ + addseq r1, r4, r8, ror #22 │ │ │ │ + addeq r1, r6, r0, lsl #5 │ │ │ │ + addeq r1, r4, ip, lsl #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257f20 │ │ │ │ ldr r1, [pc, #28] @ 257f24 │ │ │ │ ldr r0, [pc, #28] @ 257f28 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257f2c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00941ad0 │ │ │ │ - addeq r1, r6, ip, ror #3 │ │ │ │ - addeq r1, r4, r0, lsr #11 │ │ │ │ + addseq r1, r4, r8, lsr #22 │ │ │ │ + addeq r1, r6, ip, lsr r2 │ │ │ │ + strdeq r1, [r4], r0 │ │ │ │ andeq r0, r0, r2, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 255730 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -2028,17 +2028,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 257f80 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009425bc │ │ │ │ - rsbseq r8, r8, ip, asr lr │ │ │ │ - rsbseq r8, r8, r4, ror lr │ │ │ │ + addseq r2, r4, r4, lsl r6 │ │ │ │ + rsbseq r8, r8, ip, lsr #29 │ │ │ │ + rsbseq r8, r8, r4, asr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 255730 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -2049,457 +2049,457 @@ │ │ │ │ ldr r0, [pc, #28] @ 257fd4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257fd8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009426d0 │ │ │ │ - @ instruction: 0x008478b8 │ │ │ │ - rsbseq sp, fp, r0, lsl #8 │ │ │ │ + addseq r2, r4, r8, lsr #14 │ │ │ │ + addeq r7, r4, r8, lsl #18 │ │ │ │ + rsbseq sp, fp, r0, asr r4 │ │ │ │ andeq r0, r0, r1, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258010 │ │ │ │ ldr r1, [pc, #28] @ 258014 │ │ │ │ ldr r0, [pc, #28] @ 258018 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 25801c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq r2, r4, ip, lsl #13 │ │ │ │ - addeq r7, r4, r4, ror r8 │ │ │ │ - ldrheq sp, [fp], #-60 @ 0xffffffc4 @ │ │ │ │ + addseq r2, r4, r4, ror #13 │ │ │ │ + addeq r7, r4, r4, asr #17 │ │ │ │ + rsbseq sp, fp, ip, lsl #8 │ │ │ │ andeq r0, r0, lr, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258054 │ │ │ │ ldr r1, [pc, #28] @ 258058 │ │ │ │ ldr r0, [pc, #28] @ 25805c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ mov r2, #588 @ 0x24c │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq r2, r4, r8, asr #12 │ │ │ │ - addeq r7, r4, r4, lsr r8 │ │ │ │ - rsbseq sp, fp, ip, ror r3 │ │ │ │ + addseq r2, r4, r0, lsr #13 │ │ │ │ + addeq r7, r4, r4, lsl #17 │ │ │ │ + rsbseq sp, fp, ip, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258094 │ │ │ │ ldr r1, [pc, #28] @ 258098 │ │ │ │ ldr r0, [pc, #28] @ 25809c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2580a0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #112 @ 0x70 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq r2, r4, r8, lsl #12 │ │ │ │ - strdeq r7, [r4], r0 │ │ │ │ - rsbseq sp, fp, r8, lsr r3 │ │ │ │ + addseq r2, r4, r0, ror #12 │ │ │ │ + addeq r7, r4, r0, asr #16 │ │ │ │ + rsbseq sp, fp, r8, lsl #7 │ │ │ │ andeq r0, r0, r2, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2580d8 │ │ │ │ ldr r1, [pc, #28] @ 2580dc │ │ │ │ ldr r0, [pc, #28] @ 2580e0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2580e4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq r2, r4, r4, asr #11 │ │ │ │ - addeq r7, r4, ip, lsr #15 │ │ │ │ - ldrsheq sp, [fp], #-36 @ 0xffffffdc @ │ │ │ │ + addseq r2, r4, ip, lsl r6 │ │ │ │ + strdeq r7, [r4], ip │ │ │ │ + rsbseq sp, fp, r4, asr #6 │ │ │ │ andeq r0, r0, sl, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 25811c │ │ │ │ ldr r1, [pc, #28] @ 258120 │ │ │ │ ldr r0, [pc, #28] @ 258124 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 258128 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #144 @ 0x90 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq r2, r4, r0, lsl #11 │ │ │ │ - addeq r7, r4, r8, ror #14 │ │ │ │ - ldrheq sp, [fp], #-32 @ 0xffffffe0 @ │ │ │ │ + @ instruction: 0x009425d8 │ │ │ │ + @ instruction: 0x008477b8 │ │ │ │ + rsbseq sp, fp, r0, lsl #6 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 25815c │ │ │ │ ldr r1, [pc, #24] @ 258160 │ │ │ │ ldr r0, [pc, #24] @ 258164 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #50 @ 0x32 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00942bd4 │ │ │ │ - strdeq r1, [r4], r4 │ │ │ │ - addeq r1, r4, ip, lsl #2 │ │ │ │ + addseq r2, r4, ip, lsr #24 │ │ │ │ + addeq r1, r4, r4, asr #2 │ │ │ │ + addeq r1, r4, ip, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 25819c │ │ │ │ ldr r1, [pc, #28] @ 2581a0 │ │ │ │ ldr r0, [pc, #28] @ 2581a4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #240 @ 0xf0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq r2, r4, r8, lsl lr │ │ │ │ - rsbseq r8, r8, r8, lsr ip │ │ │ │ - rsbseq r8, r8, r0, asr ip │ │ │ │ + addseq r2, r4, r0, ror lr │ │ │ │ + rsbseq r8, r8, r8, lsl #25 │ │ │ │ + rsbseq r8, r8, r0, lsr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2581dc │ │ │ │ ldr r1, [pc, #28] @ 2581e0 │ │ │ │ ldr r0, [pc, #28] @ 2581e4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2581e8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00942ff0 │ │ │ │ - addeq r8, r4, ip, asr #21 │ │ │ │ - addeq r8, r4, r8, asr #22 │ │ │ │ + addseq r3, r4, r8, asr #32 │ │ │ │ + addeq r8, r4, ip, lsl fp │ │ │ │ + umulleq r8, r4, r8, fp │ │ │ │ andeq r0, r0, r2, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258220 │ │ │ │ ldr r1, [pc, #28] @ 258224 │ │ │ │ ldr r0, [pc, #28] @ 258228 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 25822c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq r2, r4, ip, lsr #31 │ │ │ │ - addeq r8, r4, r8, lsl #21 │ │ │ │ - addeq r8, r4, r4, lsl #22 │ │ │ │ + addseq r3, r4, r4 │ │ │ │ + ldrdeq r8, [r4], r8 @ │ │ │ │ + addeq r8, r4, r4, asr fp │ │ │ │ andeq r0, r0, r2, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258264 │ │ │ │ ldr r1, [pc, #28] @ 258268 │ │ │ │ ldr r0, [pc, #28] @ 25826c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #280 @ 0x118 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - umullseq r3, r4, r8, r2 │ │ │ │ - addeq r8, r4, r0, lsr #31 │ │ │ │ - rsbseq sp, fp, ip, ror #2 │ │ │ │ + @ instruction: 0x009432f0 │ │ │ │ + strdeq r8, [r4], r0 │ │ │ │ + ldrheq sp, [fp], #-28 @ 0xffffffe4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2582a4 │ │ │ │ ldr r1, [pc, #28] @ 2582a8 │ │ │ │ ldr r0, [pc, #28] @ 2582ac │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2582b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq r3, r4, r8, asr r2 │ │ │ │ - addeq r8, r4, ip, asr pc │ │ │ │ - umulleq r8, r4, r4, pc @ │ │ │ │ + @ instruction: 0x009432b0 │ │ │ │ + addeq r8, r4, ip, lsr #31 │ │ │ │ + addeq r8, r4, r4, ror #31 │ │ │ │ strdeq r0, [r0], -r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2582e4 │ │ │ │ ldr r1, [pc, #24] @ 2582e8 │ │ │ │ ldr r0, [pc, #24] @ 2582ec │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq r3, r4, r0, asr #26 │ │ │ │ - rsbseq r8, r8, ip, ror #21 │ │ │ │ - rsbseq r6, lr, r8, lsr #1 │ │ │ │ + umullseq r3, r4, r8, sp │ │ │ │ + rsbseq r8, r8, ip, lsr fp │ │ │ │ + ldrsheq r6, [lr], #-8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258324 │ │ │ │ ldr r1, [pc, #28] @ 258328 │ │ │ │ ldr r0, [pc, #28] @ 25832c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #408 @ 0x198 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq r3, r4, r4, lsl #27 │ │ │ │ - ldrheq r8, [r8], #-160 @ 0xffffff60 @ │ │ │ │ - rsbseq r8, r8, r8, asr #21 │ │ │ │ + @ instruction: 0x00943ddc │ │ │ │ + rsbseq r8, r8, r0, lsl #22 │ │ │ │ + rsbseq r8, r8, r8, lsl fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 258360 │ │ │ │ ldr r1, [pc, #24] @ 258364 │ │ │ │ ldr r0, [pc, #24] @ 258368 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #58 @ 0x3a │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009444bc │ │ │ │ - umulleq pc, r4, ip, r8 @ │ │ │ │ - addeq pc, r4, ip, lsr #17 │ │ │ │ + addseq r4, r4, r4, lsl r5 │ │ │ │ + addeq pc, r4, ip, ror #17 │ │ │ │ + strdeq pc, [r4], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2583a0 │ │ │ │ ldr r1, [pc, #28] @ 2583a4 │ │ │ │ ldr r0, [pc, #28] @ 2583a8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2583ac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq r4, r4, r0, lsr r5 │ │ │ │ - addeq pc, r4, r4, lsr sp @ │ │ │ │ - addeq pc, r4, r0, asr #26 │ │ │ │ + addseq r4, r4, r8, lsl #11 │ │ │ │ + addeq pc, r4, r4, lsl #27 │ │ │ │ + umulleq pc, r4, r0, sp @ │ │ │ │ andeq r0, r0, pc, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2583e4 │ │ │ │ ldr r1, [pc, #28] @ 2583e8 │ │ │ │ ldr r0, [pc, #28] @ 2583ec │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2583f0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq r4, r4, r8, lsr #14 │ │ │ │ - addeq r0, r5, r0, ror ip │ │ │ │ - addeq r0, r5, ip, lsl lr │ │ │ │ + addseq r4, r4, r0, lsl #15 │ │ │ │ + addeq r0, r5, r0, asr #25 │ │ │ │ + addeq r0, r5, ip, ror #28 │ │ │ │ @ instruction: 0x000005b6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258428 │ │ │ │ ldr r1, [pc, #28] @ 25842c │ │ │ │ ldr r0, [pc, #28] @ 258430 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #191 @ 0xbf │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq r4, r4, ip, lsl #24 │ │ │ │ - addeq r2, r5, r0, lsr #27 │ │ │ │ - rsbseq ip, fp, r8, lsr #31 │ │ │ │ + addseq r4, r4, r4, ror #24 │ │ │ │ + strdeq r2, [r5], r0 │ │ │ │ + ldrsheq ip, [fp], #-248 @ 0xffffff08 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258468 │ │ │ │ ldr r1, [pc, #28] @ 25846c │ │ │ │ ldr r0, [pc, #28] @ 258470 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq r4, r4, ip, asr #23 │ │ │ │ - rsbseq r8, r8, ip, ror #18 │ │ │ │ - rsbseq r8, r8, r4, lsl #19 │ │ │ │ + addseq r4, r4, r4, lsr #24 │ │ │ │ + ldrheq r8, [r8], #-156 @ 0xffffff64 @ │ │ │ │ + ldrsbeq r8, [r8], #-148 @ 0xffffff6c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2584a8 │ │ │ │ ldr r1, [pc, #28] @ 2584ac │ │ │ │ ldr r0, [pc, #28] @ 2584b0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq r5, r4, r0 │ │ │ │ - rsbseq r8, r8, ip, lsr #18 │ │ │ │ - rsbseq r8, r8, r4, asr #18 │ │ │ │ + addseq r5, r4, r8, asr r0 │ │ │ │ + rsbseq r8, r8, ip, ror r9 │ │ │ │ + @ instruction: 0x00788994 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2584e8 │ │ │ │ ldr r1, [pc, #28] @ 2584ec │ │ │ │ ldr r0, [pc, #28] @ 2584f0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #106 @ 0x6a │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq r5, r4, r8, lsr #15 │ │ │ │ - addeq r5, r5, r0, lsr sl │ │ │ │ - umulleq r5, r5, r8, sl @ │ │ │ │ + addseq r5, r4, r0, lsl #16 │ │ │ │ + addeq r5, r5, r0, lsl #21 │ │ │ │ + addeq r5, r5, r8, ror #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258528 │ │ │ │ ldr r1, [pc, #28] @ 25852c │ │ │ │ ldr r0, [pc, #28] @ 258530 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 258534 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq r5, r4, r8, ror #14 │ │ │ │ - addeq r5, r5, ip, ror #19 │ │ │ │ - addeq r5, r5, r4, ror #20 │ │ │ │ + addseq r5, r4, r0, asr #15 │ │ │ │ + addeq r5, r5, ip, lsr sl │ │ │ │ + @ instruction: 0x00855ab4 │ │ │ │ andeq r0, r0, r8, lsr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 25856c │ │ │ │ ldr r1, [pc, #28] @ 258570 │ │ │ │ ldr r0, [pc, #28] @ 258574 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 258578 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq r5, r4, r4, lsr #14 │ │ │ │ - addeq r5, r5, r8, lsr #19 │ │ │ │ - addeq r5, r5, r0, lsr sl │ │ │ │ + addseq r5, r4, ip, ror r7 │ │ │ │ + strdeq r5, [r5], r8 │ │ │ │ + addeq r5, r5, r0, lsl #21 │ │ │ │ andeq r0, r0, sl, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2585b0 │ │ │ │ ldr r1, [pc, #28] @ 2585b4 │ │ │ │ ldr r0, [pc, #28] @ 2585b8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r2, #169 @ 0xa9 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq r5, r4, r0, ror #13 │ │ │ │ - addeq r5, r5, r8, ror #18 │ │ │ │ - addeq r5, r5, r8, lsr #20 │ │ │ │ + addseq r5, r4, r8, lsr r7 │ │ │ │ + @ instruction: 0x008559b8 │ │ │ │ + addeq r5, r5, r8, ror sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2585f0 │ │ │ │ ldr r1, [pc, #28] @ 2585f4 │ │ │ │ ldr r0, [pc, #28] @ 2585f8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ mov r2, #115 @ 0x73 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq r5, r4, r0, lsr #13 │ │ │ │ - addeq r5, r5, r8, lsr #18 │ │ │ │ - umulleq r5, r5, r0, r9 @ │ │ │ │ + @ instruction: 0x009456f8 │ │ │ │ + addeq r5, r5, r8, ror r9 │ │ │ │ + addeq r5, r5, r0, ror #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258630 │ │ │ │ ldr r1, [pc, #28] @ 258634 │ │ │ │ ldr r0, [pc, #28] @ 258638 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ mov r2, #149 @ 0x95 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq r5, r4, r0, ror #12 │ │ │ │ - addeq r5, r5, r8, ror #17 │ │ │ │ - addeq r5, r5, r8, ror #19 │ │ │ │ + @ instruction: 0x009456b8 │ │ │ │ + addeq r5, r5, r8, lsr r9 │ │ │ │ + addeq r5, r5, r8, lsr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258670 │ │ │ │ ldr r1, [pc, #28] @ 258674 │ │ │ │ ldr r0, [pc, #28] @ 258678 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #280 @ 0x118 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq r5, r4, r8, lsl #17 │ │ │ │ - addeq r6, r5, r4, ror #18 │ │ │ │ - addeq r6, r5, ip, lsl sl │ │ │ │ + addseq r5, r4, r0, ror #17 │ │ │ │ + @ instruction: 0x008569b4 │ │ │ │ + addeq r6, r5, ip, ror #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2586ac │ │ │ │ ldr r1, [pc, #24] @ 2586b0 │ │ │ │ ldr r0, [pc, #24] @ 2586b4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - ldrsbeq r6, [r4], r8 │ │ │ │ - addeq sl, r5, r8, ror #22 │ │ │ │ - rsbseq sp, fp, ip, lsl #14 │ │ │ │ + addseq r6, r4, r0, lsr r1 │ │ │ │ + @ instruction: 0x0085abb8 │ │ │ │ + rsbseq sp, fp, ip, asr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 255730 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -2510,897 +2510,897 @@ │ │ │ │ ldr r0, [pc, #28] @ 258708 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009469b0 │ │ │ │ - ldrsbeq r8, [r8], #-100 @ 0xffffff9c @ │ │ │ │ - rsbseq r8, r8, ip, ror #13 │ │ │ │ + addseq r6, r4, r8, lsl #20 │ │ │ │ + rsbseq r8, r8, r4, lsr #14 │ │ │ │ + rsbseq r8, r8, ip, lsr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258740 │ │ │ │ ldr r1, [pc, #28] @ 258744 │ │ │ │ ldr r0, [pc, #28] @ 258748 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00946bb4 │ │ │ │ - @ instruction: 0x00788694 │ │ │ │ - rsbseq r8, r8, ip, lsr #13 │ │ │ │ + addseq r6, r4, ip, lsl #24 │ │ │ │ + rsbseq r8, r8, r4, ror #13 │ │ │ │ + ldrsheq r8, [r8], #-108 @ 0xffffff94 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 25877c │ │ │ │ ldr r1, [pc, #24] @ 258780 │ │ │ │ ldr r0, [pc, #24] @ 258784 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq r6, r4, ip, asr sp │ │ │ │ - rsbseq r8, r8, r4, asr r6 │ │ │ │ - rsbseq r8, r8, ip, ror #12 │ │ │ │ + @ instruction: 0x00946db4 │ │ │ │ + rsbseq r8, r8, r4, lsr #13 │ │ │ │ + ldrheq r8, [r8], #-108 @ 0xffffff94 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2587b8 │ │ │ │ ldr r1, [pc, #24] @ 2587bc │ │ │ │ ldr r0, [pc, #24] @ 2587c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq r8, r4, r8, asr #1 │ │ │ │ - rsbseq r8, r8, r8, lsl r6 │ │ │ │ - rsbseq r8, r8, r0, lsr r6 │ │ │ │ + addseq r8, r4, r0, lsr #2 │ │ │ │ + rsbseq r8, r8, r8, ror #12 │ │ │ │ + rsbseq r8, r8, r0, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2587f4 │ │ │ │ ldr r1, [pc, #24] @ 2587f8 │ │ │ │ ldr r0, [pc, #24] @ 2587fc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq r8, r4, r4, lsr r2 │ │ │ │ - ldrsbeq r8, [r8], #-92 @ 0xffffffa4 @ │ │ │ │ - ldrsheq r8, [r8], #-84 @ 0xffffffac @ │ │ │ │ + addseq r8, r4, ip, lsl #5 │ │ │ │ + rsbseq r8, r8, ip, lsr #12 │ │ │ │ + rsbseq r8, r8, r4, asr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 258830 │ │ │ │ ldr r1, [pc, #24] @ 258834 │ │ │ │ ldr r0, [pc, #24] @ 258838 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009486d8 │ │ │ │ - rsbseq r8, r8, r0, lsr #11 │ │ │ │ - ldrheq r8, [r8], #-88 @ 0xffffffa8 @ │ │ │ │ + addseq r8, r4, r0, lsr r7 │ │ │ │ + ldrsheq r8, [r8], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbseq r8, r8, r8, lsl #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 25886c │ │ │ │ ldr r1, [pc, #24] @ 258870 │ │ │ │ ldr r0, [pc, #24] @ 258874 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq r8, r4, r0, asr #21 │ │ │ │ - rsbseq r8, r8, r4, ror #10 │ │ │ │ - rsbseq r8, r8, ip, ror r5 │ │ │ │ + addseq r8, r4, r8, lsl fp │ │ │ │ + ldrheq r8, [r8], #-84 @ 0xffffffac @ │ │ │ │ + rsbseq r8, r8, ip, asr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2588a8 │ │ │ │ ldr r1, [pc, #24] @ 2588ac │ │ │ │ ldr r0, [pc, #24] @ 2588b0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq r8, r4, ip, lsr ip │ │ │ │ - rsbseq r8, r8, r8, lsr #10 │ │ │ │ - rsbseq r8, r8, r0, asr #10 │ │ │ │ + umullseq r8, r4, r4, ip │ │ │ │ + rsbseq r8, r8, r8, ror r5 │ │ │ │ + @ instruction: 0x00788590 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2588e4 │ │ │ │ ldr r1, [pc, #24] @ 2588e8 │ │ │ │ ldr r0, [pc, #24] @ 2588ec │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq r9, r4, r4, lsr #2 │ │ │ │ - rsbseq r8, r8, ip, ror #9 │ │ │ │ - rsbseq r8, r8, r4, lsl #10 │ │ │ │ + addseq r9, r4, ip, ror r1 │ │ │ │ + rsbseq r8, r8, ip, lsr r5 │ │ │ │ + rsbseq r8, r8, r4, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 258920 │ │ │ │ ldr r1, [pc, #24] @ 258924 │ │ │ │ ldr r0, [pc, #24] @ 258928 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq r9, r4, r8, lsr r5 │ │ │ │ - ldrheq r8, [r8], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbseq r8, r8, r8, asr #9 │ │ │ │ + umullseq r9, r4, r0, r5 │ │ │ │ + rsbseq r8, r8, r0, lsl #10 │ │ │ │ + rsbseq r8, r8, r8, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 25895c │ │ │ │ ldr r1, [pc, #24] @ 258960 │ │ │ │ ldr r0, [pc, #24] @ 258964 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq r9, r4, ip, ror #15 │ │ │ │ - rsbseq r8, r8, r4, ror r4 │ │ │ │ - rsbseq r8, r8, ip, lsl #9 │ │ │ │ + addseq r9, r4, r4, asr #16 │ │ │ │ + rsbseq r8, r8, r4, asr #9 │ │ │ │ + ldrsbeq r8, [r8], #-76 @ 0xffffffb4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 258998 │ │ │ │ ldr r1, [pc, #24] @ 25899c │ │ │ │ ldr r0, [pc, #24] @ 2589a0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq r9, r4, r4, lsr #31 │ │ │ │ - rsbseq r8, r8, r8, lsr r4 │ │ │ │ - rsbseq r8, r8, r0, asr r4 │ │ │ │ + @ instruction: 0x00949ffc │ │ │ │ + rsbseq r8, r8, r8, lsl #9 │ │ │ │ + rsbseq r8, r8, r0, lsr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2589d4 │ │ │ │ ldr r1, [pc, #24] @ 2589d8 │ │ │ │ ldr r0, [pc, #24] @ 2589dc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq sl, r4, r4, lsl r4 │ │ │ │ - ldrsheq r8, [r8], #-60 @ 0xffffffc4 @ │ │ │ │ - rsbseq r8, r8, r4, lsl r4 │ │ │ │ + addseq sl, r4, ip, ror #8 │ │ │ │ + rsbseq r8, r8, ip, asr #8 │ │ │ │ + rsbseq r8, r8, r4, ror #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 258a10 │ │ │ │ ldr r1, [pc, #24] @ 258a14 │ │ │ │ ldr r0, [pc, #24] @ 258a18 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq sl, r4, r4, lsr #18 │ │ │ │ - rsbseq r8, r8, r0, asr #7 │ │ │ │ - ldrsbeq r8, [r8], #-56 @ 0xffffffc8 @ │ │ │ │ + addseq sl, r4, ip, ror r9 │ │ │ │ + rsbseq r8, r8, r0, lsl r4 │ │ │ │ + rsbseq r8, r8, r8, lsr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 258a4c │ │ │ │ ldr r1, [pc, #24] @ 258a50 │ │ │ │ ldr r0, [pc, #24] @ 258a54 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0094afbc │ │ │ │ - rsbseq r8, r8, r4, lsl #7 │ │ │ │ - @ instruction: 0x0078839c │ │ │ │ + addseq fp, r4, r4, lsl r0 │ │ │ │ + ldrsbeq r8, [r8], #-52 @ 0xffffffcc @ │ │ │ │ + rsbseq r8, r8, ip, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258a8c │ │ │ │ ldr r1, [pc, #28] @ 258a90 │ │ │ │ ldr r0, [pc, #28] @ 258a94 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #344 @ 0x158 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq sl, r4, r4, lsr #31 │ │ │ │ - addeq r3, r8, r4, asr r4 │ │ │ │ - addeq r3, r8, r8, ror r5 │ │ │ │ + @ instruction: 0x0094affc │ │ │ │ + addeq r3, r8, r4, lsr #9 │ │ │ │ + addeq r3, r8, r8, asr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258acc │ │ │ │ ldr r1, [pc, #28] @ 258ad0 │ │ │ │ ldr r0, [pc, #28] @ 258ad4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #180 @ 0xb4 │ │ │ │ mov r2, #33 @ 0x21 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq fp, r4, r4, rrx │ │ │ │ - ldrdeq r3, [r8], r0 │ │ │ │ - addeq r3, r8, r8, ror #11 │ │ │ │ + ldrheq fp, [r4], ip │ │ │ │ + addeq r3, r8, r0, lsr #12 │ │ │ │ + addeq r3, r8, r8, lsr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 258b08 │ │ │ │ ldr r1, [pc, #24] @ 258b0c │ │ │ │ ldr r0, [pc, #24] @ 258b10 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - ldrsheq fp, [r4], r0 │ │ │ │ - rsbseq r8, r8, r8, asr #5 │ │ │ │ - rsbseq r8, r8, r0, ror #5 │ │ │ │ + addseq fp, r4, r8, asr #2 │ │ │ │ + rsbseq r8, r8, r8, lsl r3 │ │ │ │ + rsbseq r8, r8, r0, lsr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 258b44 │ │ │ │ ldr r1, [pc, #24] @ 258b48 │ │ │ │ ldr r0, [pc, #24] @ 258b4c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq fp, r4, r8, lsl #6 │ │ │ │ - rsbseq r8, r8, ip, lsl #5 │ │ │ │ - rsbseq r5, lr, r8, asr #16 │ │ │ │ + addseq fp, r4, r0, ror #6 │ │ │ │ + ldrsbeq r8, [r8], #-44 @ 0xffffffd4 @ │ │ │ │ + @ instruction: 0x007e5898 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258b84 │ │ │ │ ldr r1, [pc, #28] @ 258b88 │ │ │ │ ldr r0, [pc, #28] @ 258b8c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 258b90 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq fp, r4, ip, asr #5 │ │ │ │ - @ instruction: 0x008842bc │ │ │ │ - addeq r4, r8, r0, lsl r3 │ │ │ │ + addseq fp, r4, r4, lsr #6 │ │ │ │ + addeq r4, r8, ip, lsl #6 │ │ │ │ + addeq r4, r8, r0, ror #6 │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258bc8 │ │ │ │ ldr r1, [pc, #28] @ 258bcc │ │ │ │ ldr r0, [pc, #28] @ 258bd0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq fp, r4, r8, lsl #5 │ │ │ │ - rsbseq r8, r8, ip, lsl #4 │ │ │ │ - rsbseq r8, r8, r4, lsr #4 │ │ │ │ + addseq fp, r4, r0, ror #5 │ │ │ │ + rsbseq r8, r8, ip, asr r2 │ │ │ │ + rsbseq r8, r8, r4, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258c08 │ │ │ │ ldr r1, [pc, #28] @ 258c0c │ │ │ │ ldr r0, [pc, #28] @ 258c10 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq fp, r4, r4, ror r5 │ │ │ │ - rsbseq r8, r8, ip, asr #3 │ │ │ │ - rsbseq r5, lr, r8, lsl #15 │ │ │ │ + addseq fp, r4, ip, asr #11 │ │ │ │ + rsbseq r8, r8, ip, lsl r2 │ │ │ │ + ldrsbeq r5, [lr], #-120 @ 0xffffff88 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258c48 │ │ │ │ ldr r1, [pc, #28] @ 258c4c │ │ │ │ ldr r0, [pc, #28] @ 258c50 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r2, #58 @ 0x3a │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq fp, r4, r4, lsr r5 │ │ │ │ - addeq r4, r8, r8, lsr #9 │ │ │ │ - addeq r9, r0, r8 │ │ │ │ + addseq fp, r4, ip, lsl #11 │ │ │ │ + strdeq r4, [r8], r8 │ │ │ │ + addeq r9, r0, r8, asr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258c88 │ │ │ │ ldr r1, [pc, #28] @ 258c8c │ │ │ │ ldr r0, [pc, #28] @ 258c90 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq fp, r4, r4, asr r7 │ │ │ │ - rsbseq r8, r8, ip, asr #2 │ │ │ │ - rsbseq r5, lr, r8, lsl #14 │ │ │ │ + addseq fp, r4, ip, lsr #15 │ │ │ │ + @ instruction: 0x0078819c │ │ │ │ + rsbseq r5, lr, r8, asr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258cc8 │ │ │ │ ldr r1, [pc, #28] @ 258ccc │ │ │ │ ldr r0, [pc, #28] @ 258cd0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq fp, r4, r4, lsl r7 │ │ │ │ - rsbseq r8, r8, ip, lsl #2 │ │ │ │ - rsbseq r8, r8, r4, lsr #2 │ │ │ │ + addseq fp, r4, ip, ror #14 │ │ │ │ + rsbseq r8, r8, ip, asr r1 │ │ │ │ + rsbseq r8, r8, r4, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 258d04 │ │ │ │ ldr r1, [pc, #24] @ 258d08 │ │ │ │ ldr r0, [pc, #24] @ 258d0c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq fp, r4, r0, lsl r8 │ │ │ │ - strdeq r4, [r8], r0 │ │ │ │ - addeq r4, r8, r0, lsl #20 │ │ │ │ + addseq fp, r4, r8, ror #16 │ │ │ │ + addeq r4, r8, r0, asr #20 │ │ │ │ + addeq r4, r8, r0, asr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 258d40 │ │ │ │ ldr r1, [pc, #24] @ 258d44 │ │ │ │ ldr r0, [pc, #24] @ 258d48 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq fp, r4, r0, lsr #16 │ │ │ │ - @ instruction: 0x00788090 │ │ │ │ - rsbseq r8, r8, r8, lsr #1 │ │ │ │ + addseq fp, r4, r8, ror r8 │ │ │ │ + rsbseq r8, r8, r0, ror #1 │ │ │ │ + ldrsheq r8, [r8], #-8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 258d7c │ │ │ │ ldr r1, [pc, #24] @ 258d80 │ │ │ │ ldr r0, [pc, #24] @ 258d84 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq fp, r4, ip, lsr #16 │ │ │ │ - rsbseq r8, r8, r4, asr r0 │ │ │ │ - rsbseq r8, r8, ip, rrx │ │ │ │ + addseq fp, r4, r4, lsl #17 │ │ │ │ + rsbseq r8, r8, r4, lsr #1 │ │ │ │ + ldrheq r8, [r8], #-12 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 258db8 │ │ │ │ ldr r1, [pc, #24] @ 258dbc │ │ │ │ ldr r0, [pc, #24] @ 258dc0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq fp, r4, ip, ror #16 │ │ │ │ - rsbseq r8, r8, r8, lsl r0 │ │ │ │ - ldrsbeq r5, [lr], #-84 @ 0xffffffac @ │ │ │ │ + addseq fp, r4, r4, asr #17 │ │ │ │ + rsbseq r8, r8, r8, rrx │ │ │ │ + rsbseq r5, lr, r4, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258df8 │ │ │ │ ldr r1, [pc, #28] @ 258dfc │ │ │ │ ldr r0, [pc, #28] @ 258e00 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq fp, r4, ip, asr r8 │ │ │ │ - ldrsbeq r7, [r8], #-252 @ 0xffffff04 @ │ │ │ │ - @ instruction: 0x007e5598 │ │ │ │ + @ instruction: 0x0094b8b4 │ │ │ │ + rsbseq r8, r8, ip, lsr #32 │ │ │ │ + rsbseq r5, lr, r8, ror #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258e38 │ │ │ │ ldr r1, [pc, #28] @ 258e3c │ │ │ │ ldr r0, [pc, #28] @ 258e40 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq fp, r4, ip, lsl r8 │ │ │ │ - @ instruction: 0x00787f9c │ │ │ │ - ldrheq r7, [r8], #-244 @ 0xffffff0c @ │ │ │ │ + addseq fp, r4, r4, ror r8 │ │ │ │ + rsbseq r7, r8, ip, ror #31 │ │ │ │ + rsbseq r8, r8, r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258e78 │ │ │ │ ldr r1, [pc, #28] @ 258e7c │ │ │ │ ldr r0, [pc, #28] @ 258e80 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq fp, r4, r8, lsr r9 │ │ │ │ - rsbseq r7, r8, ip, asr pc │ │ │ │ - rsbseq r7, r8, r4, ror pc │ │ │ │ + umullseq fp, r4, r0, r9 │ │ │ │ + rsbseq r7, r8, ip, lsr #31 │ │ │ │ + rsbseq r7, r8, r4, asr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 258eb4 │ │ │ │ ldr r1, [pc, #24] @ 258eb8 │ │ │ │ ldr r0, [pc, #24] @ 258ebc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - umullseq fp, r4, ip, r9 │ │ │ │ - rsbseq r7, r8, ip, lsl pc │ │ │ │ - ldrsbeq r5, [lr], #-72 @ 0xffffffb8 @ │ │ │ │ + @ instruction: 0x0094b9f4 │ │ │ │ + rsbseq r7, r8, ip, ror #30 │ │ │ │ + rsbseq r5, lr, r8, lsr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258ef4 │ │ │ │ ldr r1, [pc, #28] @ 258ef8 │ │ │ │ ldr r0, [pc, #28] @ 258efc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq fp, r4, r0, ror #18 │ │ │ │ - rsbseq r7, r8, r0, ror #29 │ │ │ │ - ldrsheq r7, [r8], #-232 @ 0xffffff18 @ │ │ │ │ + @ instruction: 0x0094b9b8 │ │ │ │ + rsbseq r7, r8, r0, lsr pc │ │ │ │ + rsbseq r7, r8, r8, asr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258f34 │ │ │ │ ldr r1, [pc, #28] @ 258f38 │ │ │ │ ldr r0, [pc, #28] @ 258f3c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 258f40 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq fp, r4, r4, lsr sl │ │ │ │ - addeq r5, r8, r8, asr r0 │ │ │ │ - addeq r5, r8, r0, ror r0 │ │ │ │ + addseq fp, r4, ip, lsl #21 │ │ │ │ + addeq r5, r8, r8, lsr #1 │ │ │ │ + addeq r5, r8, r0, asr #1 │ │ │ │ @ instruction: 0x000003be │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258f78 │ │ │ │ ldr r1, [pc, #28] @ 258f7c │ │ │ │ ldr r0, [pc, #28] @ 258f80 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 258f84 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0094b9f0 │ │ │ │ - addeq r5, r8, r4, lsl r0 │ │ │ │ - addeq r5, r8, r0, rrx │ │ │ │ + addseq fp, r4, r8, asr #20 │ │ │ │ + addeq r5, r8, r4, rrx │ │ │ │ + strheq r5, [r8], r0 │ │ │ │ andeq r0, r0, r6, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 258fb8 │ │ │ │ ldr r1, [pc, #24] @ 258fbc │ │ │ │ ldr r0, [pc, #24] @ 258fc0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #81 @ 0x51 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq fp, r4, r4, lsr #24 │ │ │ │ - ldrdeq r5, [r8], r8 │ │ │ │ - strdeq r5, [r8], r0 │ │ │ │ + addseq fp, r4, ip, ror ip │ │ │ │ + addeq r5, r8, r8, lsr #20 │ │ │ │ + addeq r5, r8, r0, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258ff8 │ │ │ │ ldr r1, [pc, #28] @ 258ffc │ │ │ │ ldr r0, [pc, #28] @ 259000 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #104 @ 0x68 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq fp, r4, r8, ror #23 │ │ │ │ - umulleq r5, r8, ip, r9 │ │ │ │ - @ instruction: 0x008859b4 │ │ │ │ + addseq fp, r4, r0, asr #24 │ │ │ │ + addeq r5, r8, ip, ror #19 │ │ │ │ + addeq r5, r8, r4, lsl #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 259038 │ │ │ │ ldr r1, [pc, #28] @ 25903c │ │ │ │ ldr r0, [pc, #28] @ 259040 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #192 @ 0xc0 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq fp, r4, r8, lsr #23 │ │ │ │ - addeq r5, r8, ip, asr r9 │ │ │ │ - addeq r5, r8, r8, lsl #19 │ │ │ │ + addseq fp, r4, r0, lsl #24 │ │ │ │ + addeq r5, r8, ip, lsr #19 │ │ │ │ + ldrdeq r5, [r8], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 259078 │ │ │ │ ldr r1, [pc, #28] @ 25907c │ │ │ │ ldr r0, [pc, #28] @ 259080 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #203 @ 0xcb │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq fp, r4, r8, ror #22 │ │ │ │ - addeq r5, r8, ip, lsl r9 │ │ │ │ - addeq r5, r8, r8, asr #18 │ │ │ │ + addseq fp, r4, r0, asr #23 │ │ │ │ + addeq r5, r8, ip, ror #18 │ │ │ │ + umulleq r5, r8, r8, r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2590b8 │ │ │ │ ldr r1, [pc, #28] @ 2590bc │ │ │ │ ldr r0, [pc, #28] @ 2590c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq ip, r4, r0, lsr #32 │ │ │ │ - rsbseq r7, r8, ip, lsl sp │ │ │ │ - rsbseq r7, r8, r4, lsr sp │ │ │ │ + addseq ip, r4, r8, ror r0 │ │ │ │ + rsbseq r7, r8, ip, ror #26 │ │ │ │ + rsbseq r7, r8, r4, lsl #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2590f8 │ │ │ │ ldr r1, [pc, #28] @ 2590fc │ │ │ │ ldr r0, [pc, #28] @ 259100 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq ip, r4, ip, ror r0 │ │ │ │ - ldrsbeq r7, [r8], #-204 @ 0xffffff34 @ │ │ │ │ - @ instruction: 0x007e5298 │ │ │ │ + ldrsbeq ip, [r4], r4 │ │ │ │ + rsbseq r7, r8, ip, lsr #26 │ │ │ │ + rsbseq r5, lr, r8, ror #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 259134 │ │ │ │ ldr r1, [pc, #24] @ 259138 │ │ │ │ ldr r0, [pc, #24] @ 25913c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq ip, r4, ip, ror #3 │ │ │ │ - @ instruction: 0x00787c9c │ │ │ │ - rsbseq r5, lr, r8, asr r2 │ │ │ │ + addseq ip, r4, r4, asr #4 │ │ │ │ + rsbseq r7, r8, ip, ror #25 │ │ │ │ + rsbseq r5, lr, r8, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 259174 │ │ │ │ ldr r1, [pc, #28] @ 259178 │ │ │ │ ldr r0, [pc, #28] @ 25917c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0094c1b0 │ │ │ │ - rsbseq r7, r8, r0, ror #24 │ │ │ │ - rsbseq r7, r8, r8, ror ip │ │ │ │ + addseq ip, r4, r8, lsl #4 │ │ │ │ + ldrheq r7, [r8], #-192 @ 0xffffff40 @ │ │ │ │ + rsbseq r7, r8, r8, asr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2591b4 │ │ │ │ ldr r1, [pc, #28] @ 2591b8 │ │ │ │ ldr r0, [pc, #28] @ 2591bc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq ip, r4, ip, asr #12 │ │ │ │ - rsbseq pc, r8, r4, lsl #10 │ │ │ │ - rsbseq pc, r8, r8, lsl r5 @ │ │ │ │ + addseq ip, r4, r4, lsr #13 │ │ │ │ + rsbseq pc, r8, r4, asr r5 @ │ │ │ │ + rsbseq pc, r8, r8, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2591f0 │ │ │ │ ldr r1, [pc, #24] @ 2591f4 │ │ │ │ ldr r0, [pc, #24] @ 2591f8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq ip, r4, r8, lsl #14 │ │ │ │ - rsbseq ip, r9, r8, asr r5 │ │ │ │ - rsbseq ip, r9, ip, ror #10 │ │ │ │ + addseq ip, r4, r0, ror #14 │ │ │ │ + rsbseq ip, r9, r8, lsr #11 │ │ │ │ + ldrheq ip, [r9], #-92 @ 0xffffffa4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 259230 │ │ │ │ ldr r1, [pc, #28] @ 259234 │ │ │ │ ldr r0, [pc, #28] @ 259238 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #103 @ 0x67 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq ip, r4, ip, asr #13 │ │ │ │ - rsbseq ip, r9, ip, lsl r5 │ │ │ │ + addseq ip, r4, r4, lsr #14 │ │ │ │ rsbseq ip, r9, ip, ror #10 │ │ │ │ + ldrheq ip, [r9], #-92 @ 0xffffffa4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 259270 │ │ │ │ ldr r1, [pc, #28] @ 259274 │ │ │ │ ldr r0, [pc, #28] @ 259278 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #110 @ 0x6e │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq ip, r4, ip, lsl #13 │ │ │ │ - ldrsbeq ip, [r9], #-76 @ 0xffffffb4 @ │ │ │ │ + addseq ip, r4, r4, ror #13 │ │ │ │ rsbseq ip, r9, ip, lsr #10 │ │ │ │ + rsbseq ip, r9, ip, ror r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2592ac │ │ │ │ ldr r1, [pc, #24] @ 2592b0 │ │ │ │ ldr r0, [pc, #24] @ 2592b4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #110 @ 0x6e │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq ip, r4, ip, lsr #13 │ │ │ │ - @ instruction: 0x0079c49c │ │ │ │ + addseq ip, r4, r4, lsl #14 │ │ │ │ rsbseq ip, r9, ip, ror #9 │ │ │ │ + rsbseq ip, r9, ip, lsr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2592ec │ │ │ │ ldr r1, [pc, #28] @ 2592f0 │ │ │ │ ldr r0, [pc, #28] @ 2592f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #103 @ 0x67 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq ip, r4, r0, ror r6 │ │ │ │ - rsbseq ip, r9, r0, ror #8 │ │ │ │ + addseq ip, r4, r8, asr #13 │ │ │ │ ldrheq ip, [r9], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbseq ip, r9, r0, lsl #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 25932c │ │ │ │ ldr r1, [pc, #28] @ 259330 │ │ │ │ ldr r0, [pc, #28] @ 259334 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq ip, r4, r0, lsr r6 │ │ │ │ - rsbseq ip, r9, r0, lsr #8 │ │ │ │ + addseq ip, r4, r8, lsl #13 │ │ │ │ rsbseq ip, r9, r0, ror r4 │ │ │ │ + rsbseq ip, r9, r0, asr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 259368 │ │ │ │ ldr r1, [pc, #24] @ 25936c │ │ │ │ ldr r0, [pc, #24] @ 259370 │ │ │ │ ldr r2, [pc, #24] @ 259374 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq ip, r4, r8, lsr #26 │ │ │ │ - addeq r8, r8, r0, asr #2 │ │ │ │ - ldrdeq r8, [r8], r4 │ │ │ │ + addseq ip, r4, r0, lsl #27 │ │ │ │ + umulleq r8, r8, r0, r1 @ │ │ │ │ + addeq r8, r8, r4, lsr #4 │ │ │ │ andeq r0, r0, r5, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2593ac │ │ │ │ ldr r1, [pc, #28] @ 2593b0 │ │ │ │ ldr r0, [pc, #28] @ 2593b4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #420 @ 0x1a4 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq ip, r4, r8, lsr #31 │ │ │ │ - addeq r8, r8, r0, asr #21 │ │ │ │ - ldrdeq r6, [r2], r4 │ │ │ │ + addseq sp, r4, r0 │ │ │ │ + addeq r8, r8, r0, lsl fp │ │ │ │ + addeq r6, r2, r4, lsr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2593ec │ │ │ │ ldr r1, [pc, #28] @ 2593f0 │ │ │ │ ldr r0, [pc, #28] @ 2593f4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2593f8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq ip, r4, r8, ror #30 │ │ │ │ - addeq r8, r8, ip, ror sl │ │ │ │ - umulleq r6, r2, r0, r4 │ │ │ │ + addseq ip, r4, r0, asr #31 │ │ │ │ + addeq r8, r8, ip, asr #21 │ │ │ │ + addeq r6, r2, r0, ror #9 │ │ │ │ strdeq r0, [r0], -r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 259430 │ │ │ │ ldr r1, [pc, #28] @ 259434 │ │ │ │ ldr r0, [pc, #28] @ 259438 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 25943c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq ip, r4, r4, lsr #30 │ │ │ │ - addeq r8, r8, r8, lsr sl │ │ │ │ - addeq r8, r8, r8, asr #21 │ │ │ │ + addseq ip, r4, ip, ror pc │ │ │ │ + addeq r8, r8, r8, lsl #21 │ │ │ │ + addeq r8, r8, r8, lsl fp │ │ │ │ andeq r0, r0, r5, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 259474 │ │ │ │ ldr r1, [pc, #28] @ 259478 │ │ │ │ ldr r0, [pc, #28] @ 25947c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #18 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addseq r0, r5, ip, lsl #21 │ │ │ │ - addeq sl, r8, r4, lsl #24 │ │ │ │ - addeq sl, r8, ip, lsl ip │ │ │ │ + addseq r0, r5, r4, ror #21 │ │ │ │ + addeq sl, r8, r4, asr ip │ │ │ │ + addeq sl, r8, ip, ror #24 │ │ │ │ ldr r0, [pc, #8] @ 259490 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ andeq r3, r0, r4, lsr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #180] @ 259560 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r4, #8 │ │ │ │ bl 255340 │ │ │ │ ldr r5, [pc, #156] @ 259564 │ │ │ │ add r0, r4, #64 @ 0x40 │ │ │ │ - bl 993d40 │ │ │ │ + bl 993d88 │ │ │ │ ldr r2, [pc, #148] @ 259568 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [pc, #144] @ 25956c │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r1, r2 │ │ │ │ @@ -3424,72 +3424,72 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ str ip, [r4, #52] @ 0x34 │ │ │ │ str ip, [r4] │ │ │ │ str r4, [r4, #4] │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ add r0, r4, #92 @ 0x5c │ │ │ │ - bl 9a623c │ │ │ │ + bl 9a6284 │ │ │ │ ldr r0, [pc, #40] @ 25957c │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 9db2b8 │ │ │ │ + b 9db308 │ │ │ │ adcseq r9, r4, ip, lsr #3 │ │ │ │ adceq r1, r5, ip, asr #18 │ │ │ │ strdeq r4, [r0], -ip │ │ │ │ andeq r1, r0, r0, lsr #28 │ │ │ │ andeq r2, r0, r8, lsl #25 │ │ │ │ andeq r4, r0, r8, lsl r6 │ │ │ │ andeq r3, r5, r0, ror #11 │ │ │ │ andeq r3, r5, ip, ror #19 │ │ │ │ ldr r0, [pc, #8] @ 259590 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ andeq r5, r5, ip, asr #24 │ │ │ │ ldr r0, [pc, #8] @ 2595a4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ andeq r6, r5, ip, asr ip │ │ │ │ ldr r0, [pc, #8] @ 2595b8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ andeq r6, r5, r8, asr ip │ │ │ │ ldr r0, [pc, #8] @ 2595cc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ muleq r5, r4, pc @ │ │ │ │ ldr r0, [pc, #8] @ 2595e0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ andeq r4, r6, r4, lsr r7 │ │ │ │ ldr r0, [pc, #8] @ 2595f4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ andeq r4, r6, r0, lsr r7 │ │ │ │ ldr r0, [pc, #8] @ 259608 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ andeq r7, r6, r8, ror r5 │ │ │ │ ldr r0, [pc, #8] @ 25961c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ andeq r9, r6, r4, lsl r9 │ │ │ │ ldr r0, [pc, #8] @ 259630 │ │ │ │ mov r1, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ andeq fp, r6, r8, lsr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #260] @ 259750 │ │ │ │ ldr r2, [pc, #260] @ 259754 │ │ │ │ @@ -3550,1517 +3550,1517 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #44] @ 25976c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c710 │ │ │ │ + bl 99c758 │ │ │ │ mov r0, #1 │ │ │ │ bl 2558ec │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r1, [r5], r0 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ bge fed0420c <__bss_end__@@Base+0xfdf3b574> │ │ │ │ bge fed0420c <__bss_end__@@Base+0xfdf3b574> │ │ │ │ umlalseq r9, r4, ip, r4 │ │ │ │ adcseq r9, r4, r0, lsl #9 │ │ │ │ adceq r1, r5, r4, lsr #14 │ │ │ │ - rsbseq r0, r9, r0, asr #31 │ │ │ │ + rsbseq r1, r9, r0, lsl r0 │ │ │ │ ldr r0, [pc, #8] @ 259780 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ andeq pc, r9, ip, lsr #29 │ │ │ │ ldr r0, [pc, #8] @ 259794 │ │ │ │ mov r1, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ andeq sl, sl, ip, ror #2 │ │ │ │ ldr r0, [pc, #8] @ 2597a8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ andeq fp, sl, r4, lsr #19 │ │ │ │ ldr r0, [pc, #8] @ 2597bc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ andeq fp, sl, r0, lsr #19 │ │ │ │ ldr r0, [pc, #8] @ 2597d0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ andeq ip, sl, r0, ror sl │ │ │ │ ldr r0, [pc, #8] @ 2597e4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ andeq pc, sl, ip, lsl #31 │ │ │ │ ldr r0, [pc, #8] @ 2597f8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ andeq r1, fp, r4, ror pc │ │ │ │ ldr r0, [pc, #8] @ 25980c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ @ instruction: 0x000b3ab4 │ │ │ │ ldr r0, [pc, #8] @ 259820 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ andeq r6, fp, r4, lsl #15 │ │ │ │ ldr r0, [pc, #8] @ 259834 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ @ instruction: 0x000b8eb8 │ │ │ │ ldr r0, [pc, #8] @ 259848 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ andeq ip, fp, r0, lsl r9 │ │ │ │ ldr r0, [pc, #8] @ 25985c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ andeq lr, fp, ip, lsl r2 │ │ │ │ ldr r0, [pc, #8] @ 259870 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ andeq r1, ip, ip, lsr #26 │ │ │ │ ldr r0, [pc, #8] @ 259884 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ andeq r5, ip, ip, lsl #1 │ │ │ │ ldr r0, [pc, #8] @ 259898 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ andeq r6, ip, r8, lsl r4 │ │ │ │ ldr r0, [pc, #8] @ 2598ac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ andeq r7, ip, r8, lsl r5 │ │ │ │ ldr r0, [pc, #8] @ 2598c0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ muleq ip, r4, r8 │ │ │ │ ldr r0, [pc, #8] @ 2598d4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ andeq r9, ip, ip, lsl sp │ │ │ │ ldr r0, [pc, #8] @ 2598e8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ andeq sl, ip, r8, asr r3 │ │ │ │ ldr r0, [pc, #8] @ 2598fc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ andeq sl, ip, ip, ror r6 │ │ │ │ ldr r0, [pc, #8] @ 259910 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ andeq sl, ip, ip, ror #26 │ │ │ │ ldr r0, [pc, #8] @ 259924 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ @ instruction: 0x000cbcb8 │ │ │ │ ldr r0, [pc, #8] @ 259938 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ andeq ip, ip, r8, lsr #6 │ │ │ │ ldr r0, [pc, #8] @ 25994c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ andeq sp, ip, r4, lsr #22 │ │ │ │ ldr r0, [pc, #8] @ 259960 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ andeq lr, ip, r0, lsr #4 │ │ │ │ ldr r0, [pc, #8] @ 259974 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ muleq ip, r8, r7 │ │ │ │ ldr r0, [pc, #8] @ 259988 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ andeq pc, ip, r4, lsr #24 │ │ │ │ ldr r0, [pc, #8] @ 25999c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ andeq r1, sp, r8, lsl #14 │ │ │ │ ldr r0, [pc, #8] @ 2599b0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ andeq r1, sp, r4, lsr #31 │ │ │ │ ldr r0, [pc, #8] @ 2599c4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ muleq sp, r8, lr │ │ │ │ ldr r0, [pc, #8] @ 2599d8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ andeq pc, sp, ip, lsl r9 @ │ │ │ │ ldr r0, [pc, #8] @ 2599ec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ andeq pc, sp, ip, lsl sl @ │ │ │ │ ldr r0, [pc, #8] @ 259a00 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ andeq r5, lr, ip, lsr r4 │ │ │ │ ldr r0, [pc, #8] @ 259a14 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ andeq r5, lr, ip, lsl #26 │ │ │ │ ldr r0, [pc, #8] @ 259a28 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ andeq r6, lr, r0, lsl #27 │ │ │ │ ldr r0, [pc, #8] @ 259a3c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ andeq r7, lr, r8, ror #5 │ │ │ │ ldr r0, [pc, #8] @ 259a50 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ andeq r7, lr, r0, lsr r5 │ │ │ │ ldr r0, [pc, #8] @ 259a64 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ andeq r8, lr, r8, lsl #20 │ │ │ │ ldr r0, [pc, #8] @ 259a78 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ andeq r1, pc, r8, asr r5 @ │ │ │ │ ldr r0, [pc, #8] @ 259a8c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ andseq r2, r1, r8, ror #26 │ │ │ │ ldr r0, [pc, #8] @ 259aa0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ andseq r3, r1, r0, ror #21 │ │ │ │ ldr r0, [pc, #8] @ 259ab4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ andseq r9, r1, r4, ror lr │ │ │ │ ldr r0, [pc, #8] @ 259ac8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ andseq sp, r1, r0, lsl #19 │ │ │ │ ldr r0, [pc, #8] @ 259adc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ @ instruction: 0x0011ebb8 │ │ │ │ ldr r0, [pc, #8] @ 259af0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ andseq pc, r1, r4, ror #19 │ │ │ │ ldr r0, [pc, #8] @ 259b04 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ andseq r0, r2, r0, ror r9 │ │ │ │ ldr r0, [pc, #8] @ 259b18 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ andseq r2, r2, ip, ror r0 │ │ │ │ ldr r0, [pc, #8] @ 259b2c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ andseq r8, r2, r0, lsl #22 │ │ │ │ ldr r0, [pc, #8] @ 259b40 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ andseq r9, r2, r0 │ │ │ │ ldr r0, [pc, #8] @ 259b54 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ andseq r9, r2, ip, lsl #7 │ │ │ │ ldr r0, [pc, #8] @ 259b68 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ @ instruction: 0x001338f8 │ │ │ │ ldr r0, [pc, #8] @ 259b7c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ mulseq r3, ip, r2 │ │ │ │ ldr r0, [pc, #8] @ 259b90 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ andseq r6, r3, r4, ror #5 │ │ │ │ ldr r0, [pc, #8] @ 259ba4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ mulseq r3, r4, r3 │ │ │ │ ldr r0, [pc, #8] @ 259bb8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ andseq r7, r3, r4, lsr #29 │ │ │ │ ldr r0, [pc, #8] @ 259bcc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ @ instruction: 0x00137ed4 │ │ │ │ ldr r0, [pc, #8] @ 259be0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ @ instruction: 0x001386fc │ │ │ │ ldr r0, [pc, #8] @ 259bf4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ @ instruction: 0x00138bdc │ │ │ │ ldr r0, [pc, #8] @ 259c08 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ andseq r9, r3, r0, asr #24 │ │ │ │ ldr r0, [pc, #8] @ 259c1c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ andseq sl, r3, r4, asr fp │ │ │ │ ldr r0, [pc, #8] @ 259c30 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ andseq sl, r3, r0, lsr #29 │ │ │ │ ldr r0, [pc, #8] @ 259c44 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ andseq fp, r3, r0, ror #17 │ │ │ │ ldr r0, [pc, #8] @ 259c58 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ andseq fp, r3, r4, ror #27 │ │ │ │ ldr r0, [pc, #8] @ 259c6c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ andseq ip, r3, r0, asr r0 │ │ │ │ ldr r0, [pc, #8] @ 259c80 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ andseq ip, r3, r0, lsr r4 │ │ │ │ ldr r0, [pc, #8] @ 259c94 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ andseq ip, r3, r8, lsr #25 │ │ │ │ ldr r0, [pc, #8] @ 259ca8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ andseq sp, r3, r8, lsl #11 │ │ │ │ ldr r0, [pc, #8] @ 259cbc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ andseq sp, r3, ip, asr #21 │ │ │ │ ldr r0, [pc, #8] @ 259cd0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ andseq r0, r4, ip, rrx │ │ │ │ ldr r0, [pc, #8] @ 259ce4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ andseq r1, r4, ip, asr #15 │ │ │ │ ldr r0, [pc, #8] @ 259cf8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ andseq r1, r4, ip, ror #18 │ │ │ │ ldr r0, [pc, #8] @ 259d0c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ @ instruction: 0x001435dc │ │ │ │ ldr r0, [pc, #8] @ 259d20 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ mulseq r4, r8, r8 │ │ │ │ ldr r0, [pc, #8] @ 259d34 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ mulseq r4, r8, r9 │ │ │ │ ldr r0, [pc, #8] @ 259d48 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ andseq fp, r4, r0, asr r2 │ │ │ │ ldr r0, [pc, #8] @ 259d5c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ andseq r4, r5, r4, lsr #30 │ │ │ │ ldr r0, [pc, #8] @ 259d70 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ andseq r3, r6, r4, ror #19 │ │ │ │ ldr r0, [pc, #8] @ 259d84 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ andseq r5, r6, r4, ror r9 │ │ │ │ ldr r0, [pc, #8] @ 259d98 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ andseq r1, r7, r4, asr #22 │ │ │ │ ldr r0, [pc, #8] @ 259dac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ andseq r5, r7, r0, lsr #19 │ │ │ │ ldr r0, [pc, #8] @ 259dc0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ andseq r8, r7, r8, lsl #28 │ │ │ │ ldr r0, [pc, #8] @ 259dd4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ andseq lr, r7, r4, lsr r5 │ │ │ │ ldr r0, [pc, #8] @ 259de8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ andseq pc, r7, r4, asr #19 │ │ │ │ ldr r0, [pc, #8] @ 259dfc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ @ instruction: 0x001822d0 │ │ │ │ ldr r0, [pc, #8] @ 259e10 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ andseq r4, r8, ip, ror sl │ │ │ │ ldr r0, [pc, #8] @ 259e24 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ andseq lr, r8, r8, lsr r3 │ │ │ │ ldr r0, [pc, #8] @ 259e38 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ andseq lr, r8, ip, lsr #17 │ │ │ │ ldr r0, [pc, #8] @ 259e4c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ mulseq r8, ip, sp │ │ │ │ ldr r0, [pc, #8] @ 259e60 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ andseq r0, r9, r8, asr #32 │ │ │ │ ldr r0, [pc, #8] @ 259e74 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ andseq r1, r9, ip, lsr #15 │ │ │ │ ldr r0, [pc, #8] @ 259e88 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ andseq r3, fp, ip, lsr lr │ │ │ │ ldr r0, [pc, #8] @ 259e9c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ andseq r5, fp, r4, lsl #28 │ │ │ │ ldr r0, [pc, #8] @ 259eb0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ andseq r6, fp, r8, lsr r9 │ │ │ │ ldr r0, [pc, #8] @ 259ec4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ andseq r6, fp, r0, asr fp │ │ │ │ ldr r0, [pc, #8] @ 259ed8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ andseq sl, fp, ip, ror #28 │ │ │ │ ldr r0, [pc, #8] @ 259eec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ andseq fp, fp, r4, ror #9 │ │ │ │ ldr r0, [pc, #8] @ 259f00 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ andseq pc, fp, r4, lsr #32 │ │ │ │ ldr r0, [pc, #8] @ 259f14 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ mulseq ip, ip, r3 │ │ │ │ ldr r0, [pc, #8] @ 259f28 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ @ instruction: 0x001c89f4 │ │ │ │ ldr r0, [pc, #8] @ 259f3c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ mulseq sp, r4, pc @ │ │ │ │ ldr r0, [pc, #8] @ 259f50 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ andseq r4, sp, r4, lsr #19 │ │ │ │ ldr r0, [pc, #8] @ 259f64 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ andseq r4, sp, ip, lsr fp │ │ │ │ ldr r0, [pc, #8] @ 259f78 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ andseq r4, sp, ip, asr sp │ │ │ │ ldr r0, [pc, #8] @ 259f8c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ andseq r5, sp, ip, ror #10 │ │ │ │ ldr r0, [pc, #8] @ 259fa0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ andseq r5, sp, ip, ror #19 │ │ │ │ ldr r0, [pc, #8] @ 259fb4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ mulseq sp, ip, pc @ │ │ │ │ ldr r0, [pc, #8] @ 259fc8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ andseq r6, sp, ip, lsl r3 │ │ │ │ ldr r0, [pc, #8] @ 259fdc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ andseq r6, sp, ip, ror #16 │ │ │ │ ldr r0, [pc, #8] @ 259ff0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ andseq r8, sp, r4, lsl #6 │ │ │ │ ldr r0, [pc, #8] @ 25a004 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ andseq r9, sp, r4, ror r1 │ │ │ │ ldr r0, [pc, #8] @ 25a018 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ @ instruction: 0x001deed8 │ │ │ │ ldr r0, [pc, #8] @ 25a02c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ andseq r7, lr, r4, asr r0 │ │ │ │ ldr r0, [pc, #8] @ 25a040 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ andseq r8, lr, r8, ror #28 │ │ │ │ ldr r0, [pc, #8] @ 25a054 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ andseq lr, lr, ip, ror r7 │ │ │ │ ldr r0, [pc, #8] @ 25a068 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ andseq r0, pc, r4, asr #6 │ │ │ │ ldr r0, [pc, #8] @ 25a07c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ andseq r8, pc, r0, lsr #8 │ │ │ │ ldr r0, [pc, #8] @ 25a090 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ eoreq r3, r0, r0, ror #11 │ │ │ │ ldr r0, [pc, #8] @ 25a0a4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ eoreq r9, r0, r0, lsr #3 │ │ │ │ ldr r0, [pc, #8] @ 25a0b8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ eoreq pc, r0, r0, asr #31 │ │ │ │ ldr r0, [pc, #8] @ 25a0cc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ eoreq r0, r1, ip, lsl #24 │ │ │ │ ldr r0, [pc, #8] @ 25a0e0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ mlaeq r1, r4, lr, r1 │ │ │ │ ldr r0, [pc, #8] @ 25a0f4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ eoreq r8, r1, ip, lsl pc │ │ │ │ ldr r0, [pc, #8] @ 25a108 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ eoreq sl, r1, r4, ror #14 │ │ │ │ ldr r0, [pc, #8] @ 25a11c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ mlaeq r2, ip, r7, r0 │ │ │ │ ldr r0, [pc, #8] @ 25a130 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ eoreq r0, r2, r8, asr #20 │ │ │ │ ldr r0, [pc, #8] @ 25a144 │ │ │ │ mov r1, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ ldrdeq r1, [r2], -r0 @ │ │ │ │ ldr r0, [pc, #8] @ 25a158 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ eoreq r5, r2, r8, ror #25 │ │ │ │ ldr r0, [pc, #8] @ 25a16c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ eoreq r6, r2, ip, asr r6 │ │ │ │ ldr r0, [pc, #8] @ 25a180 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ eoreq r6, r2, ip, asr #26 │ │ │ │ ldr r0, [pc, #8] @ 25a194 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ eoreq r7, r2, r0, ror #31 │ │ │ │ ldr r0, [pc, #8] @ 25a1a8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ strdeq r8, [r2], -r4 @ │ │ │ │ ldr r0, [pc, #8] @ 25a1bc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ eoreq r9, r2, ip, lsl #6 │ │ │ │ ldr r0, [pc, #8] @ 25a1d0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ strdeq ip, [r2], -r8 @ │ │ │ │ ldr r0, [pc, #8] @ 25a1e4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ eoreq sp, r2, ip, asr #8 │ │ │ │ ldr r0, [pc, #8] @ 25a1f8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ eoreq r3, r3, r0, ror #8 │ │ │ │ ldr r0, [pc, #8] @ 25a20c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ eoreq r4, r3, r0 │ │ │ │ ldr r0, [pc, #8] @ 25a220 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ ldrdeq ip, [r3], -r0 @ │ │ │ │ ldr r0, [pc, #8] @ 25a234 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ eoreq r6, r4, ip, ror #24 │ │ │ │ ldr r0, [pc, #8] @ 25a248 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ eoreq r2, r5, r8, ror #7 │ │ │ │ ldr r0, [pc, #8] @ 25a25c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ eoreq r3, r5, r0, lsl #7 │ │ │ │ ldr r0, [pc, #8] @ 25a270 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ mlaeq r5, r8, r8, sp │ │ │ │ ldr r0, [pc, #8] @ 25a284 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ eoreq lr, r5, r4, lsr #12 │ │ │ │ ldr r0, [pc, #8] @ 25a298 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ eoreq lr, r5, ip, lsl #15 │ │ │ │ ldr r0, [pc, #8] @ 25a2ac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ eoreq lr, r5, r8, lsr sp │ │ │ │ ldr r0, [pc, #8] @ 25a2c0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ eoreq r0, r6, r8, lsr r5 │ │ │ │ ldr r0, [pc, #8] @ 25a2d4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ eoreq r1, r6, r4, lsl r1 │ │ │ │ ldr r0, [pc, #8] @ 25a2e8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ eoreq r1, r6, ip, asr #21 │ │ │ │ ldr r0, [pc, #8] @ 25a2fc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ @ instruction: 0x002631b8 │ │ │ │ ldr r0, [pc, #8] @ 25a310 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ eoreq r3, r6, r0, asr r3 │ │ │ │ ldr r0, [pc, #8] @ 25a324 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ eoreq r3, r6, ip, lsl #17 │ │ │ │ ldr r0, [pc, #8] @ 25a338 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ eoreq r5, r6, r0, asr r9 │ │ │ │ ldr r0, [pc, #8] @ 25a34c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ eoreq r6, r6, r4, asr r9 │ │ │ │ ldr r0, [pc, #8] @ 25a360 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ @ instruction: 0x002683b8 │ │ │ │ ldr r0, [pc, #8] @ 25a374 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ eoreq r9, r6, r0, lsl #10 │ │ │ │ ldr r0, [pc, #8] @ 25a388 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ eoreq pc, r6, ip, lsl r2 @ │ │ │ │ ldr r0, [pc, #8] @ 25a39c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ eoreq r1, r7, ip, asr #7 │ │ │ │ ldr r0, [pc, #8] @ 25a3b0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ eoreq r1, r7, r0, lsr fp │ │ │ │ ldr r0, [pc, #8] @ 25a3c4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ eoreq r2, r7, r0, lsl r9 │ │ │ │ ldr r0, [pc, #8] @ 25a3d8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ @ instruction: 0x00272ab8 │ │ │ │ ldr r0, [pc, #8] @ 25a3ec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ strdeq r5, [r7], -r0 @ │ │ │ │ ldr r0, [pc, #8] @ 25a400 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ eoreq ip, r7, r8, lsr #18 │ │ │ │ ldr r0, [pc, #8] @ 25a414 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ eoreq sp, r7, r0, asr #27 │ │ │ │ ldr r0, [pc, #8] @ 25a428 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ eoreq r3, r8, r4, ror #17 │ │ │ │ ldr r0, [pc, #8] @ 25a43c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ eoreq r6, r8, r4, lsr r0 │ │ │ │ ldr r0, [pc, #8] @ 25a450 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ eoreq r8, r8, ip, lsr #10 │ │ │ │ ldr r0, [pc, #8] @ 25a464 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ eoreq r9, r8, r8, asr r1 │ │ │ │ ldr r0, [pc, #8] @ 25a478 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ ldrdeq lr, [r8], -r4 @ │ │ │ │ ldr r0, [pc, #8] @ 25a48c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ eoreq r6, r9, r0, lsr r1 │ │ │ │ ldr r0, [pc, #8] @ 25a4a0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ eoreq r6, r9, ip, lsr #30 │ │ │ │ ldr r0, [pc, #8] @ 25a4b4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ eoreq r6, r9, ip, asr #31 │ │ │ │ ldr r0, [pc, #8] @ 25a4c8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ eoreq r7, r9, r4, ror #2 │ │ │ │ ldr r0, [pc, #8] @ 25a4dc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ strdeq r7, [r9], -ip @ │ │ │ │ ldr r0, [pc, #8] @ 25a4f0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ mlaeq r9, r0, r4, r7 │ │ │ │ ldr r0, [pc, #8] @ 25a504 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ eoreq r7, r9, r8, asr #12 │ │ │ │ ldr r0, [pc, #8] @ 25a518 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ eoreq r7, r9, r4, ror #15 │ │ │ │ ldr r0, [pc, #8] @ 25a52c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ eoreq r7, r9, r8, lsr #20 │ │ │ │ ldr r0, [pc, #8] @ 25a540 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ eoreq r7, r9, r8, ror #24 │ │ │ │ ldr r0, [pc, #8] @ 25a554 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ eoreq r7, r9, r8, lsr #29 │ │ │ │ ldr r0, [pc, #8] @ 25a568 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ eoreq r8, r9, ip, lsl r1 │ │ │ │ ldr r0, [pc, #8] @ 25a57c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ eoreq r8, r9, r0, ror #6 │ │ │ │ ldr r0, [pc, #8] @ 25a590 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ eoreq r0, sl, ip, asr #3 │ │ │ │ ldr r0, [pc, #8] @ 25a5a4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ eoreq sl, sl, ip, asr #3 │ │ │ │ ldr r0, [pc, #8] @ 25a5b8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ eoreq sl, sl, r0, lsl #6 │ │ │ │ ldr r0, [pc, #8] @ 25a5cc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ eoreq fp, sl, r4, lsl #20 │ │ │ │ ldr r0, [pc, #8] @ 25a5e0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ eoreq ip, sl, ip, ror #3 │ │ │ │ ldr r0, [pc, #8] @ 25a5f4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ mlaeq sl, r0, r0, sp │ │ │ │ ldr r0, [pc, #8] @ 25a608 │ │ │ │ mov r1, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ eoreq sp, sl, r0, ror #5 │ │ │ │ ldr r0, [pc, #8] @ 25a61c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ eoreq r3, fp, r8, lsl #29 │ │ │ │ ldr r0, [pc, #4] @ 25a62c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 993680 │ │ │ │ + b 9936c8 │ │ │ │ adcseq r9, r4, ip, lsl #7 │ │ │ │ ldr r0, [pc, #8] @ 25a640 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ ldrdeq r3, [ip], -r8 @ │ │ │ │ ldr r0, [pc, #8] @ 25a654 │ │ │ │ mov r1, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ strdeq r3, [sp], -ip @ │ │ │ │ ldr r0, [pc, #8] @ 25a668 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ eoreq r6, sp, r8, ror r0 │ │ │ │ ldr r0, [pc, #8] @ 25a67c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ eoreq r7, sp, ip, ror #5 │ │ │ │ ldr r0, [pc, #8] @ 25a690 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ eoreq r8, sp, r0, asr #19 │ │ │ │ ldr r0, [pc, #8] @ 25a6a4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ eoreq r8, sp, ip, lsl fp │ │ │ │ ldr r0, [pc, #8] @ 25a6b8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ strdeq sl, [sp], -ip @ │ │ │ │ ldr r0, [pc, #8] @ 25a6cc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ eoreq sl, sp, r4, lsr r7 │ │ │ │ ldr r0, [pc, #8] @ 25a6e0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ eoreq sl, sp, ip, lsl lr │ │ │ │ ldr r0, [pc, #8] @ 25a6f4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ eoreq fp, sp, r4, lsr #5 │ │ │ │ ldr r0, [pc, #8] @ 25a708 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ eoreq fp, sp, r4, lsr #5 │ │ │ │ ldr r0, [pc, #8] @ 25a71c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ eoreq fp, sp, ip, asr r8 │ │ │ │ ldr r0, [pc, #8] @ 25a730 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ eoreq ip, sp, r8, lsl #16 │ │ │ │ ldr r0, [pc, #8] @ 25a744 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ eoreq ip, sp, ip, ror #26 │ │ │ │ ldr r0, [pc, #8] @ 25a758 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ eoreq sp, sp, ip, asr r2 │ │ │ │ ldr r0, [pc, #8] @ 25a76c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ eoreq sp, sp, ip, lsr #5 │ │ │ │ ldr r0, [pc, #8] @ 25a780 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ eoreq lr, sp, ip, ror #4 │ │ │ │ ldr r0, [pc, #8] @ 25a794 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ eoreq lr, sp, r4, asr sp │ │ │ │ ldr r0, [pc, #8] @ 25a7a8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ strdeq r0, [lr], -r8 @ │ │ │ │ ldr r0, [pc, #8] @ 25a7bc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ eoreq r2, lr, r0, asr r5 │ │ │ │ ldr r0, [pc, #8] @ 25a7d0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ eoreq r3, lr, ip, lsr #7 │ │ │ │ ldr r0, [pc, #8] @ 25a7e4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ eoreq r9, lr, r0, lsl lr │ │ │ │ ldr r0, [pc, #8] @ 25a7f8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ eoreq r2, pc, ip, asr #23 │ │ │ │ ldr r0, [pc, #8] @ 25a80c │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ eorseq r1, r0, r8, lsr #2 │ │ │ │ ldr r0, [pc, #8] @ 25a820 │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ eorseq r2, r0, r8, lsl #1 │ │ │ │ ldr r0, [pc, #4] @ 25a830 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 993680 │ │ │ │ + b 9936c8 │ │ │ │ @ instruction: 0x00b4a3bc │ │ │ │ ldr r0, [pc, #8] @ 25a844 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ eorseq r9, r1, r8, lsl #3 │ │ │ │ ldr r0, [pc, #8] @ 25a858 │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ eorseq r4, r2, r4, lsr #25 │ │ │ │ ldr r0, [pc, #4] @ 25a868 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 993680 │ │ │ │ + b 9936c8 │ │ │ │ adcseq sl, r5, r0, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #148] @ 25a918 │ │ │ │ ldr r3, [pc, #148] @ 25a91c │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r5, [r4, r3] │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74a434 │ │ │ │ + bl 74a47c │ │ │ │ ldr r2, [pc, #128] @ 25a920 │ │ │ │ ldr r1, [pc, #128] @ 25a924 │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #0 │ │ │ │ strd r6, [sp] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 983640 │ │ │ │ + bl 983688 │ │ │ │ ldr r0, [pc, #92] @ 25a928 │ │ │ │ ldr r2, [pc, #92] @ 25a92c │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldr r1, [pc, #88] @ 25a930 │ │ │ │ mov ip, #0 │ │ │ │ str ip, [r0] │ │ │ │ str r0, [r0, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r3, #4 │ │ │ │ strd r6, [sp] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 983640 │ │ │ │ + bl 983688 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ umlaleq r0, r5, r8, r5 │ │ │ │ andeq r1, r0, r8, asr #15 │ │ │ │ andeq r4, r0, r8, lsr #9 │ │ │ │ - rsbseq pc, pc, r8, lsr #13 │ │ │ │ + ldrsheq pc, [pc], #-104 @ │ │ │ │ andeq r1, r0, ip, asr #19 │ │ │ │ andeq r4, r0, r8, asr #5 │ │ │ │ - rsbseq pc, pc, r4, lsl #13 │ │ │ │ + ldrsbeq pc, [pc], #-100 @ │ │ │ │ ldr r0, [pc, #8] @ 25a944 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ @ instruction: 0x0032c8dc │ │ │ │ ldr r0, [pc, #8] @ 25a958 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ eorseq lr, r2, r8, lsr #13 │ │ │ │ ldr r0, [pc, #8] @ 25a96c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ eorseq lr, r2, ip, asr lr │ │ │ │ ldr r0, [pc, #8] @ 25a980 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ @ instruction: 0x003301d4 │ │ │ │ ldr r3, [pc, #16] @ 25a99c │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, r3, #96 @ 0x60 │ │ │ │ strb r2, [r3, #124] @ 0x7c │ │ │ │ - b 993680 │ │ │ │ + b 9936c8 │ │ │ │ umlalseq sl, r5, r4, r9 │ │ │ │ ldr r0, [pc, #8] @ 25a9b0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ eorseq fp, r3, r8, lsr #24 │ │ │ │ ldr r0, [pc, #8] @ 25a9c4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ eorseq r1, r4, ip, ror #5 │ │ │ │ ldr r0, [pc, #8] @ 25a9d8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ eorseq r2, r4, r8, ror #1 │ │ │ │ ldr r0, [pc, #8] @ 25a9ec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ @ instruction: 0x0034d9b4 │ │ │ │ ldr r0, [pc, #8] @ 25aa00 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ eorseq sp, r4, r4, asr #24 │ │ │ │ ldr r0, [pc, #8] @ 25aa14 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ eorseq sp, r4, r0, lsl #30 │ │ │ │ ldr r0, [pc, #8] @ 25aa28 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ eorseq r5, r5, r8, lsl #28 │ │ │ │ ldr r0, [pc, #8] @ 25aa3c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ eorseq r7, r5, r4, ror #10 │ │ │ │ ldr r0, [pc, #8] @ 25aa50 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ @ instruction: 0x00357fd0 │ │ │ │ ldr r1, [pc, #12] @ 25aa68 │ │ │ │ ldr r2, [pc, #12] @ 25aa6c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, #0 │ │ │ │ b 5b48f0 │ │ │ │ - addseq lr, r2, r4, lsl #2 │ │ │ │ + addseq lr, r2, r4, asr r1 │ │ │ │ strdeq r4, [r0], -r0 │ │ │ │ ldr r0, [pc, #8] @ 25aa80 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ eorseq r2, r6, r8, asr #6 │ │ │ │ ldr r0, [pc, #8] @ 25aa94 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ @ instruction: 0x003629b4 │ │ │ │ ldr r0, [pc, #8] @ 25aaa8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ eorseq r4, r6, r0, asr r6 │ │ │ │ ldr r0, [pc, #8] @ 25aabc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ @ instruction: 0x00369fb8 │ │ │ │ ldr r0, [pc, #8] @ 25aad0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ @ instruction: 0x00369fb4 │ │ │ │ ldr r0, [pc, #8] @ 25aae4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ eorseq sl, r6, r4, lsl #30 │ │ │ │ ldr r0, [pc, #8] @ 25aaf8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ eorseq sl, r6, r0, lsl #30 │ │ │ │ ldr r0, [pc, #8] @ 25ab0c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ eorseq lr, r6, r8, lsr #16 │ │ │ │ ldr r0, [pc, #8] @ 25ab20 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ eorseq r1, r7, r0, ror #26 │ │ │ │ ldr r0, [pc, #8] @ 25ab34 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ eorseq r8, r7, r0, ror #3 │ │ │ │ ldr r0, [pc, #8] @ 25ab48 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ eorseq r8, r7, r0, ror #19 │ │ │ │ ldr r0, [pc, #8] @ 25ab5c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ eorseq sl, r7, r4, lsl #10 │ │ │ │ ldr r0, [pc, #8] @ 25ab70 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ + b 996774 │ │ │ │ @ instruction: 0x0037b1b0 │ │ │ │ ldr r0, [pc, #8] @ 25ab84 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - @ instruction: 0x0044e39c │ │ │ │ + b 996774 │ │ │ │ + subeq lr, r4, r4, ror #7 │ │ │ │ ldr r0, [pc, #8] @ 25ab98 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - @ instruction: 0x0045189c │ │ │ │ + b 996774 │ │ │ │ + subeq r1, r5, r4, ror #17 │ │ │ │ ldr r0, [pc, #8] @ 25abac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - subeq r2, r5, ip, ror #7 │ │ │ │ + b 996774 │ │ │ │ + subeq r2, r5, r4, lsr r4 │ │ │ │ ldr r0, [pc, #8] @ 25abc0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - subeq r6, r5, ip, asr #30 │ │ │ │ + b 996774 │ │ │ │ + @ instruction: 0x00456f94 │ │ │ │ ldr r0, [pc, #8] @ 25abd4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - @ instruction: 0x00458894 │ │ │ │ + b 996774 │ │ │ │ + ldrdeq r8, [r5], #-140 @ 0xffffff74 │ │ │ │ ldr r0, [pc, #8] @ 25abe8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - subeq fp, r5, ip, lsl #18 │ │ │ │ + b 996774 │ │ │ │ + subeq fp, r5, r4, asr r9 │ │ │ │ ldr r0, [pc, #8] @ 25abfc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - subeq ip, r5, r8, ror #31 │ │ │ │ + b 996774 │ │ │ │ + subeq sp, r5, r0, lsr r0 │ │ │ │ ldr r0, [pc, #8] @ 25ac10 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - subeq lr, r5, r8, lsr #27 │ │ │ │ + b 996774 │ │ │ │ + strdeq lr, [r5], #-208 @ 0xffffff30 │ │ │ │ ldr r0, [pc, #8] @ 25ac24 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - subeq pc, r5, r4, ror #25 │ │ │ │ + b 996774 │ │ │ │ + subeq pc, r5, ip, lsr #26 │ │ │ │ ldr r0, [pc, #8] @ 25ac38 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - subeq r1, r6, r0, ror #6 │ │ │ │ + b 996774 │ │ │ │ + subeq r1, r6, r8, lsr #7 │ │ │ │ ldr r0, [pc, #8] @ 25ac4c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - strheq r9, [r6], #-196 @ 0xffffff3c │ │ │ │ + b 996774 │ │ │ │ + strdeq r9, [r6], #-204 @ 0xffffff34 │ │ │ │ ldr r0, [pc, #8] @ 25ac60 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - subeq sp, r6, r4, ror #22 │ │ │ │ + b 996774 │ │ │ │ + subeq sp, r6, ip, lsr #23 │ │ │ │ ldr r0, [pc, #8] @ 25ac74 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - subeq lr, r6, ip, asr #5 │ │ │ │ + b 996774 │ │ │ │ + subeq lr, r6, r4, lsl r3 │ │ │ │ ldr r0, [pc, #8] @ 25ac88 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - subeq r3, r7, ip, lsr #4 │ │ │ │ + b 996774 │ │ │ │ + subeq r3, r7, r4, ror r2 │ │ │ │ ldr r0, [pc, #8] @ 25ac9c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - subeq fp, r7, r0, lsr #29 │ │ │ │ + b 996774 │ │ │ │ + subeq fp, r7, r8, ror #29 │ │ │ │ ldr r0, [pc, #8] @ 25acb0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - subeq r4, r8, r8, lsr #11 │ │ │ │ + b 996774 │ │ │ │ + strdeq r4, [r8], #-80 @ 0xffffffb0 │ │ │ │ ldr r0, [pc, #8] @ 25acc4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - subeq r6, r8, r4, lsr #32 │ │ │ │ + b 996774 │ │ │ │ + subeq r6, r8, ip, rrx │ │ │ │ ldr r0, [pc, #8] @ 25acd8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - subeq ip, r9, r4, lsr #6 │ │ │ │ + b 996774 │ │ │ │ + subeq ip, r9, ip, ror #6 │ │ │ │ ldr r0, [pc, #8] @ 25acec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - subeq pc, r9, ip, asr #32 │ │ │ │ + b 996774 │ │ │ │ + @ instruction: 0x0049f094 │ │ │ │ ldr r0, [pc, #8] @ 25ad00 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - subeq r0, sl, r8, ror #1 │ │ │ │ + b 996774 │ │ │ │ + subeq r0, sl, r0, lsr r1 │ │ │ │ ldr r0, [pc, #8] @ 25ad14 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - subeq r0, sl, r8, ror #18 │ │ │ │ + b 996774 │ │ │ │ + strheq r0, [sl], #-144 @ 0xffffff70 │ │ │ │ ldr r0, [pc, #8] @ 25ad28 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - subeq r0, sl, r8, asr #31 │ │ │ │ + b 996774 │ │ │ │ + subeq r1, sl, r0, lsl r0 │ │ │ │ ldr r0, [pc, #8] @ 25ad3c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - subeq r2, sl, ip │ │ │ │ + b 996774 │ │ │ │ + subeq r2, sl, r4, asr r0 │ │ │ │ ldr r0, [pc, #8] @ 25ad50 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - subeq r2, sl, ip, lsr #5 │ │ │ │ + b 996774 │ │ │ │ + strdeq r2, [sl], #-36 @ 0xffffffdc │ │ │ │ ldr r0, [pc, #8] @ 25ad64 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - subeq r2, sl, r0, lsl r5 │ │ │ │ + b 996774 │ │ │ │ + subeq r2, sl, r8, asr r5 │ │ │ │ ldr r0, [pc, #8] @ 25ad78 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - ldrdeq r2, [sl], #-124 @ 0xffffff84 │ │ │ │ + b 996774 │ │ │ │ + subeq r2, sl, r4, lsr #16 │ │ │ │ ldr r0, [pc, #8] @ 25ad8c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - @ instruction: 0x004a2a98 │ │ │ │ + b 996774 │ │ │ │ + subeq r2, sl, r0, ror #21 │ │ │ │ ldr r0, [pc, #8] @ 25ada0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - subeq r2, sl, r4, asr sp │ │ │ │ + b 996774 │ │ │ │ + @ instruction: 0x004a2d9c │ │ │ │ ldr r0, [pc, #8] @ 25adb4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - strdeq r2, [sl], #-244 @ 0xffffff0c │ │ │ │ + b 996774 │ │ │ │ + subeq r3, sl, ip, lsr r0 │ │ │ │ ldr r0, [pc, #8] @ 25adc8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - subeq r3, sl, r4, lsr #5 │ │ │ │ + b 996774 │ │ │ │ + subeq r3, sl, ip, ror #5 │ │ │ │ ldr r0, [pc, #8] @ 25addc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - subeq r3, sl, r0, lsl r3 │ │ │ │ + b 996774 │ │ │ │ + subeq r3, sl, r8, asr r3 │ │ │ │ ldr r0, [pc, #8] @ 25adf0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - ldrdeq r3, [sl], #-120 @ 0xffffff88 │ │ │ │ + b 996774 │ │ │ │ + subeq r3, sl, r0, lsr #16 │ │ │ │ ldr r0, [pc, #8] @ 25ae04 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - subeq r3, sl, r4, lsr sl │ │ │ │ + b 996774 │ │ │ │ + subeq r3, sl, ip, ror sl │ │ │ │ ldr r0, [pc, #8] @ 25ae18 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - ldrdeq r3, [sl], #-200 @ 0xffffff38 │ │ │ │ + b 996774 │ │ │ │ + subeq r3, sl, r0, lsr #26 │ │ │ │ ldr r0, [pc, #8] @ 25ae2c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - subeq r3, sl, r0, lsl pc │ │ │ │ + b 996774 │ │ │ │ + subeq r3, sl, r8, asr pc │ │ │ │ ldr r0, [pc, #8] @ 25ae40 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - subeq r4, sl, ip, lsr r2 │ │ │ │ + b 996774 │ │ │ │ + subeq r4, sl, r4, lsl #5 │ │ │ │ ldr r0, [pc, #8] @ 25ae54 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - subeq r4, sl, ip, lsl #10 │ │ │ │ + b 996774 │ │ │ │ + subeq r4, sl, r4, asr r5 │ │ │ │ ldr r0, [pc, #8] @ 25ae68 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - subeq r4, sl, ip, lsr r8 │ │ │ │ + b 996774 │ │ │ │ + subeq r4, sl, r4, lsl #17 │ │ │ │ ldr r0, [pc, #8] @ 25ae7c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - subeq r4, sl, r0, ror #22 │ │ │ │ + b 996774 │ │ │ │ + subeq r4, sl, r8, lsr #23 │ │ │ │ ldr r0, [pc, #8] @ 25ae90 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - subeq r5, sl, ip, lsr #32 │ │ │ │ + b 996774 │ │ │ │ + subeq r5, sl, r4, ror r0 │ │ │ │ ldr r0, [pc, #8] @ 25aea4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - subeq r5, sl, r0, lsr #22 │ │ │ │ + b 996774 │ │ │ │ + subeq r5, sl, r8, ror #22 │ │ │ │ ldr r0, [pc, #8] @ 25aeb8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - subeq r8, sl, r4, lsr #4 │ │ │ │ + b 996774 │ │ │ │ + subeq r8, sl, ip, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #52] @ 25af08 │ │ │ │ ldr r0, [pc, #52] @ 25af0c │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -5072,514 +5072,514 @@ │ │ │ │ ldr r0, [pc, #28] @ 25af10 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ pop {r4, lr} │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ mov r1, #62 @ 0x3e │ │ │ │ b 253738 │ │ │ │ - subeq r0, sp, r8, ror #17 │ │ │ │ + subeq r0, sp, r0, lsr r9 │ │ │ │ adceq fp, sl, r0, lsl #17 │ │ │ │ umlaleq sl, sl, r0, lr @ │ │ │ │ ldr r0, [pc, #8] @ 25af24 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - subeq r4, sp, ip, lsr ip │ │ │ │ + b 996774 │ │ │ │ + subeq r4, sp, r4, lsl #25 │ │ │ │ ldr r0, [pc, #8] @ 25af38 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - subeq r5, sp, r4, ror r0 │ │ │ │ + b 996774 │ │ │ │ + strheq r5, [sp], #-12 │ │ │ │ ldr r0, [pc, #8] @ 25af4c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - subeq r1, pc, ip, ror pc @ │ │ │ │ + b 996774 │ │ │ │ + subeq r1, pc, r4, asr #31 │ │ │ │ ldr r0, [pc, #8] @ 25af60 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - subeq r4, pc, r8, ror #28 │ │ │ │ + b 996774 │ │ │ │ + strheq r4, [pc], #-224 @ │ │ │ │ ldr r0, [pc, #8] @ 25af74 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - subeq r7, pc, r8, asr #2 │ │ │ │ + b 996774 │ │ │ │ + @ instruction: 0x004f7190 │ │ │ │ ldr r0, [pc, #8] @ 25af88 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - strdeq r7, [pc], #-52 @ │ │ │ │ + b 996774 │ │ │ │ + subeq r7, pc, ip, lsr r4 @ │ │ │ │ ldr r0, [pc, #8] @ 25af9c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - subeq r8, pc, r8, lsl #22 │ │ │ │ + b 996774 │ │ │ │ + subeq r8, pc, r0, asr fp @ │ │ │ │ ldr r0, [pc, #8] @ 25afb0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - subeq r8, pc, ip, lsl fp @ │ │ │ │ + b 996774 │ │ │ │ + subeq r8, pc, r4, ror #22 │ │ │ │ ldr r0, [pc, #8] @ 25afc4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - subeq r8, pc, r0, lsl #31 │ │ │ │ + b 996774 │ │ │ │ + subeq r8, pc, r8, asr #31 │ │ │ │ ldr r0, [pc, #8] @ 25afd8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - subeq sl, pc, r4, asr #14 │ │ │ │ + b 996774 │ │ │ │ + subeq sl, pc, ip, lsl #15 │ │ │ │ ldr r0, [pc, #8] @ 25afec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - subeq fp, pc, r8, lsl #27 │ │ │ │ + b 996774 │ │ │ │ + ldrdeq fp, [pc], #-208 @ │ │ │ │ ldr r0, [pc, #8] @ 25b000 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - subseq r2, r0, r0, ror #15 │ │ │ │ + b 996774 │ │ │ │ + subseq r2, r0, r8, lsr #16 │ │ │ │ ldr r0, [pc, #8] @ 25b014 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - ldrsheq r3, [r0], #-168 @ 0xffffff58 │ │ │ │ + b 996774 │ │ │ │ + subseq r3, r0, r0, asr #22 │ │ │ │ ldr r0, [pc, #8] @ 25b028 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - subseq r9, r0, r0, lsl r6 │ │ │ │ + b 996774 │ │ │ │ + subseq r9, r0, r8, asr r6 │ │ │ │ ldr r0, [pc, #8] @ 25b03c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - @ instruction: 0x00549c9c │ │ │ │ + b 996774 │ │ │ │ + subseq r9, r4, r4, ror #25 │ │ │ │ ldr r0, [pc, #8] @ 25b050 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - subseq sl, r4, r4, ror #4 │ │ │ │ + b 996774 │ │ │ │ + subseq sl, r4, ip, lsr #5 │ │ │ │ ldr r0, [pc, #8] @ 25b064 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - subseq fp, r4, r0, rrx │ │ │ │ + b 996774 │ │ │ │ + subseq fp, r4, r8, lsr #1 │ │ │ │ ldr r0, [pc, #8] @ 25b078 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - ldrsbeq fp, [r4], #-248 @ 0xffffff08 │ │ │ │ + b 996774 │ │ │ │ + subseq ip, r4, r0, lsr #32 │ │ │ │ ldr r0, [pc, #8] @ 25b08c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - subseq ip, r4, r4, lsr r5 │ │ │ │ + b 996774 │ │ │ │ + subseq ip, r4, ip, ror r5 │ │ │ │ ldr r0, [pc, #8] @ 25b0a0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - @ instruction: 0x0054fa98 │ │ │ │ + b 996774 │ │ │ │ + subseq pc, r4, r0, ror #21 │ │ │ │ ldr r0, [pc, #8] @ 25b0b4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - subseq r1, r5, r8, lsr r6 │ │ │ │ + b 996774 │ │ │ │ + subseq r1, r5, r0, lsl #13 │ │ │ │ ldr r0, [pc, #8] @ 25b0c8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - subseq r4, r5, ip, asr #21 │ │ │ │ + b 996774 │ │ │ │ + subseq r4, r5, r4, lsl fp │ │ │ │ ldr r0, [pc, #8] @ 25b0dc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - subseq r6, r5, ip, lsl ip │ │ │ │ + b 996774 │ │ │ │ + subseq r6, r5, r4, ror #24 │ │ │ │ ldr r0, [pc, #8] @ 25b0f0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - subseq r7, r5, r4, ror r4 │ │ │ │ + b 996774 │ │ │ │ + ldrheq r7, [r5], #-76 @ 0xffffffb4 │ │ │ │ ldr r0, [pc, #8] @ 25b104 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - @ instruction: 0x0056429c │ │ │ │ + b 996774 │ │ │ │ + subseq r4, r6, r4, ror #5 │ │ │ │ ldr r0, [pc, #8] @ 25b118 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - subseq r4, r6, r8, asr #29 │ │ │ │ + b 996774 │ │ │ │ + subseq r4, r6, r0, lsl pc │ │ │ │ ldr r0, [pc, #8] @ 25b12c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - subseq r5, r6, r0, ror r3 │ │ │ │ + b 996774 │ │ │ │ + ldrheq r5, [r6], #-56 @ 0xffffffc8 │ │ │ │ ldr r0, [pc, #8] @ 25b140 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - subseq r5, r6, r8, ror #31 │ │ │ │ + b 996774 │ │ │ │ + subseq r6, r6, r0, lsr r0 │ │ │ │ ldr r0, [pc, #8] @ 25b154 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - ldrsbeq r6, [r6], #-52 @ 0xffffffcc │ │ │ │ + b 996774 │ │ │ │ + subseq r6, r6, ip, lsl r4 │ │ │ │ ldr r0, [pc, #8] @ 25b168 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - @ instruction: 0x00566b94 │ │ │ │ + b 996774 │ │ │ │ + ldrsbeq r6, [r6], #-188 @ 0xffffff44 │ │ │ │ ldr r0, [pc, #8] @ 25b17c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - subseq fp, r6, r0, asr #4 │ │ │ │ + b 996774 │ │ │ │ + subseq fp, r6, r8, lsl #5 │ │ │ │ ldr r0, [pc, #8] @ 25b190 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - @ instruction: 0x0056b690 │ │ │ │ + b 996774 │ │ │ │ + ldrsbeq fp, [r6], #-104 @ 0xffffff98 │ │ │ │ ldr r0, [pc, #8] @ 25b1a4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - subseq fp, r6, r4, lsl #19 │ │ │ │ + b 996774 │ │ │ │ + subseq fp, r6, ip, asr #19 │ │ │ │ ldr r0, [pc, #8] @ 25b1b8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - subseq ip, r6, r0, ror r3 │ │ │ │ + b 996774 │ │ │ │ + ldrheq ip, [r6], #-56 @ 0xffffffc8 │ │ │ │ ldr r0, [pc, #8] @ 25b1cc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - subseq ip, r6, ip, ror #30 │ │ │ │ + b 996774 │ │ │ │ + ldrheq ip, [r6], #-244 @ 0xffffff0c │ │ │ │ ldr r0, [pc, #8] @ 25b1e0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - subseq r4, r8, r4, ror #22 │ │ │ │ + b 996774 │ │ │ │ + subseq r4, r8, ip, lsr #23 │ │ │ │ ldr r0, [pc, #4] @ 25b1f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 993680 │ │ │ │ + b 9936c8 │ │ │ │ adcseq sl, r6, r4, lsl #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #236] @ 25b2f8 │ │ │ │ add r4, pc, r4 │ │ │ │ add r0, r4, #144 @ 0x90 │ │ │ │ - bl 8004a0 │ │ │ │ + bl 8004e8 │ │ │ │ add r0, r4, #96 @ 0x60 │ │ │ │ - bl 8004a0 │ │ │ │ + bl 8004e8 │ │ │ │ add r0, r4, #192 @ 0xc0 │ │ │ │ - bl 8004a0 │ │ │ │ + bl 8004e8 │ │ │ │ add r0, r4, #240 @ 0xf0 │ │ │ │ - bl 8004a0 │ │ │ │ + bl 8004e8 │ │ │ │ add r0, r4, #288 @ 0x120 │ │ │ │ - bl 8004a0 │ │ │ │ + bl 8004e8 │ │ │ │ add r0, r4, #48 @ 0x30 │ │ │ │ - bl 8004a0 │ │ │ │ + bl 8004e8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8004a0 │ │ │ │ + bl 8004e8 │ │ │ │ add r0, r4, #336 @ 0x150 │ │ │ │ - bl 8004a0 │ │ │ │ + bl 8004e8 │ │ │ │ add r0, r4, #384 @ 0x180 │ │ │ │ - bl 8004a0 │ │ │ │ + bl 8004e8 │ │ │ │ add r0, r4, #432 @ 0x1b0 │ │ │ │ - bl 8004a0 │ │ │ │ + bl 8004e8 │ │ │ │ add r0, r4, #480 @ 0x1e0 │ │ │ │ - bl 8004a0 │ │ │ │ + bl 8004e8 │ │ │ │ add r0, r4, #528 @ 0x210 │ │ │ │ - bl 8004a0 │ │ │ │ + bl 8004e8 │ │ │ │ add r0, r4, #576 @ 0x240 │ │ │ │ - bl 8004a0 │ │ │ │ + bl 8004e8 │ │ │ │ add r0, r4, #624 @ 0x270 │ │ │ │ - bl 8004a0 │ │ │ │ + bl 8004e8 │ │ │ │ add r0, r4, #672 @ 0x2a0 │ │ │ │ - bl 8004a0 │ │ │ │ + bl 8004e8 │ │ │ │ add r0, r4, #720 @ 0x2d0 │ │ │ │ - bl 8004a0 │ │ │ │ + bl 8004e8 │ │ │ │ add r0, r4, #768 @ 0x300 │ │ │ │ - bl 8004a0 │ │ │ │ + bl 8004e8 │ │ │ │ add r0, r4, #816 @ 0x330 │ │ │ │ - bl 8004a0 │ │ │ │ + bl 8004e8 │ │ │ │ add r0, r4, #864 @ 0x360 │ │ │ │ - bl 8004a0 │ │ │ │ + bl 8004e8 │ │ │ │ add r0, r4, #912 @ 0x390 │ │ │ │ - bl 8004a0 │ │ │ │ + bl 8004e8 │ │ │ │ add r0, r4, #960 @ 0x3c0 │ │ │ │ - bl 8004a0 │ │ │ │ + bl 8004e8 │ │ │ │ add r0, r4, #1008 @ 0x3f0 │ │ │ │ - bl 8004a0 │ │ │ │ + bl 8004e8 │ │ │ │ add r0, r4, #1056 @ 0x420 │ │ │ │ - bl 8004a0 │ │ │ │ + bl 8004e8 │ │ │ │ add r0, r4, #1104 @ 0x450 │ │ │ │ - bl 8004a0 │ │ │ │ + bl 8004e8 │ │ │ │ add r0, r4, #1152 @ 0x480 │ │ │ │ - bl 8004a0 │ │ │ │ + bl 8004e8 │ │ │ │ add r0, r4, #1200 @ 0x4b0 │ │ │ │ - bl 8004a0 │ │ │ │ + bl 8004e8 │ │ │ │ add r0, r4, #1248 @ 0x4e0 │ │ │ │ - bl 8004a0 │ │ │ │ + bl 8004e8 │ │ │ │ add r0, r4, #1296 @ 0x510 │ │ │ │ - bl 8004a0 │ │ │ │ + bl 8004e8 │ │ │ │ add r0, r4, #1344 @ 0x540 │ │ │ │ pop {r4, lr} │ │ │ │ - b 8004a0 │ │ │ │ + b 8004e8 │ │ │ │ adceq r4, r2, r8, lsr #4 │ │ │ │ ldr r0, [pc, #8] @ 25b30c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - subseq pc, sl, r0, lsr #17 │ │ │ │ + b 996774 │ │ │ │ + subseq pc, sl, r8, ror #17 │ │ │ │ ldr r0, [pc, #8] @ 25b320 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - subseq pc, sl, ip, ror #25 │ │ │ │ + b 996774 │ │ │ │ + subseq pc, sl, r4, lsr sp @ │ │ │ │ ldr r0, [pc, #8] @ 25b334 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - subseq r2, fp, r0, lsr #26 │ │ │ │ + b 996774 │ │ │ │ + subseq r2, fp, r8, ror #26 │ │ │ │ ldr r0, [pc, #8] @ 25b348 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - subseq r5, fp, ip, lsr #6 │ │ │ │ + b 996774 │ │ │ │ + subseq r5, fp, r4, ror r3 │ │ │ │ ldr r0, [pc, #8] @ 25b35c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - subseq r6, fp, ip, ror r5 │ │ │ │ + b 996774 │ │ │ │ + subseq r6, fp, r4, asr #11 │ │ │ │ ldr r0, [pc, #8] @ 25b370 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - ldrsheq r1, [ip], #-196 @ 0xffffff3c │ │ │ │ + b 996774 │ │ │ │ + subseq r1, ip, ip, lsr sp │ │ │ │ ldr r0, [pc, #8] @ 25b384 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - subseq r2, ip, ip, lsl lr │ │ │ │ + b 996774 │ │ │ │ + subseq r2, ip, r4, ror #28 │ │ │ │ ldr r0, [pc, #8] @ 25b398 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - subseq r3, ip, r8, asr #15 │ │ │ │ + b 996774 │ │ │ │ + subseq r3, ip, r0, lsl r8 │ │ │ │ ldr r0, [pc, #8] @ 25b3ac │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - subseq r7, ip, r8, lsl #27 │ │ │ │ + b 996774 │ │ │ │ + ldrsbeq r7, [ip], #-208 @ 0xffffff30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 25b3dc │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 993680 │ │ │ │ + bl 9936c8 │ │ │ │ add r0, r4, #32 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9b2140 │ │ │ │ + b 9b2188 │ │ │ │ @ instruction: 0x00b6abdc │ │ │ │ ldr r0, [pc, #8] @ 25b3f0 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - subseq r7, sp, r8, lsr fp │ │ │ │ + b 996774 │ │ │ │ + subseq r7, sp, r0, lsl #23 │ │ │ │ ldr r0, [pc, #8] @ 25b404 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - subseq sp, sp, r4, lsl #6 │ │ │ │ + b 996774 │ │ │ │ + subseq sp, sp, ip, asr #6 │ │ │ │ ldr r0, [pc, #8] @ 25b418 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - subseq sp, sp, r8, lsl #25 │ │ │ │ + b 996774 │ │ │ │ + ldrsbeq sp, [sp], #-192 @ 0xffffff40 │ │ │ │ ldr r0, [pc, #8] @ 25b42c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - subseq r4, lr, ip, asr #26 │ │ │ │ + b 996774 │ │ │ │ + @ instruction: 0x005e4d94 │ │ │ │ ldr r0, [pc, #8] @ 25b440 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - strdeq sl, [r0], #-12 @ │ │ │ │ + b 996774 │ │ │ │ + rsbeq sl, r0, r4, asr #2 │ │ │ │ ldr r0, [pc, #8] @ 25b454 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - strheq fp, [r0], #-248 @ 0xffffff08 @ │ │ │ │ + b 996774 │ │ │ │ + rsbeq ip, r0, r0 │ │ │ │ ldr r0, [pc, #8] @ 25b468 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - rsbeq pc, r0, r4, lsl r2 @ │ │ │ │ + b 996774 │ │ │ │ + rsbeq pc, r0, ip, asr r2 @ │ │ │ │ ldr r0, [pc, #8] @ 25b47c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - rsbeq pc, r0, r8, lsr r3 @ │ │ │ │ + b 996774 │ │ │ │ + rsbeq pc, r0, r0, lsl #7 │ │ │ │ ldr r0, [pc, #8] @ 25b490 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - rsbeq pc, r0, r4, lsl #30 │ │ │ │ + b 996774 │ │ │ │ + rsbeq pc, r0, ip, asr #30 │ │ │ │ ldr r0, [pc, #8] @ 25b4a4 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - @ instruction: 0x00611898 │ │ │ │ + b 996774 │ │ │ │ + rsbeq r1, r1, r0, ror #17 │ │ │ │ ldr r0, [pc, #8] @ 25b4b8 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - rsbeq r4, r1, r8, asr #11 │ │ │ │ + b 996774 │ │ │ │ + rsbeq r4, r1, r0, lsl r6 │ │ │ │ ldr r0, [pc, #8] @ 25b4cc │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - ldrdeq r8, [r1], #-116 @ 0xffffff8c @ │ │ │ │ + b 996774 │ │ │ │ + rsbeq r8, r1, ip, lsl r8 │ │ │ │ ldr r0, [pc, #8] @ 25b4e0 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - rsbeq ip, r1, r4, lsl #14 │ │ │ │ + b 996774 │ │ │ │ + rsbeq ip, r1, ip, asr #14 │ │ │ │ ldr r0, [pc, #8] @ 25b4f4 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - rsbeq r3, r2, r8, asr #8 │ │ │ │ + b 996774 │ │ │ │ + @ instruction: 0x00623490 │ │ │ │ ldr r0, [pc, #8] @ 25b508 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - rsbeq r5, r2, r0, lsl #20 │ │ │ │ + b 996774 │ │ │ │ + rsbeq r5, r2, r8, asr #20 │ │ │ │ ldr r0, [pc, #8] @ 25b51c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - rsbeq r6, r2, r0, asr #6 │ │ │ │ + b 996774 │ │ │ │ + rsbeq r6, r2, r8, lsl #7 │ │ │ │ ldr r0, [pc, #8] @ 25b530 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - rsbeq r6, r2, r8, lsl #26 │ │ │ │ + b 996774 │ │ │ │ + rsbeq r6, r2, r0, asr sp │ │ │ │ ldr r0, [pc, #8] @ 25b544 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - rsbeq lr, r2, r0, lsl lr │ │ │ │ + b 996774 │ │ │ │ + rsbeq lr, r2, r8, asr lr │ │ │ │ ldr r0, [pc, #8] @ 25b558 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - rsbeq r2, r3, ip, lsl r1 │ │ │ │ + b 996774 │ │ │ │ + rsbeq r2, r3, r4, ror #2 │ │ │ │ ldr r0, [pc, #8] @ 25b56c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - strheq r6, [r3], #-204 @ 0xffffff34 @ │ │ │ │ + b 996774 │ │ │ │ + rsbeq r6, r3, r4, lsl #26 │ │ │ │ ldr r0, [pc, #8] @ 25b580 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - @ instruction: 0x0063ce9c │ │ │ │ + b 996774 │ │ │ │ + rsbeq ip, r3, r4, ror #29 │ │ │ │ ldr r0, [pc, #8] @ 25b594 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - strheq r2, [r4], #-16 @ │ │ │ │ + b 996774 │ │ │ │ + strdeq r2, [r4], #-24 @ 0xffffffe8 @ │ │ │ │ ldr r0, [pc, #8] @ 25b5a8 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - rsbeq r2, r4, r0, lsl r3 │ │ │ │ + b 996774 │ │ │ │ + rsbeq r2, r4, r8, asr r3 │ │ │ │ ldr r0, [pc, #8] @ 25b5bc │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - rsbeq r7, r4, ip, ror #27 │ │ │ │ + b 996774 │ │ │ │ + rsbeq r7, r4, r4, lsr lr │ │ │ │ ldr r0, [pc, #8] @ 25b5d0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - rsbeq r5, r5, ip, lsr #31 │ │ │ │ + b 996774 │ │ │ │ + strdeq r5, [r5], #-244 @ 0xffffff0c @ │ │ │ │ ldr r0, [pc, #8] @ 25b5e4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - rsbeq r6, r5, r4, lsr #11 │ │ │ │ + b 996774 │ │ │ │ + rsbeq r6, r5, ip, ror #11 │ │ │ │ ldr r0, [pc, #8] @ 25b5f8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - ldrdeq r7, [r5], #-156 @ 0xffffff64 @ │ │ │ │ + b 996774 │ │ │ │ + rsbeq r7, r5, r4, lsr #20 │ │ │ │ ldr r0, [pc, #8] @ 25b60c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - rsbeq r8, r5, r8, lsl r2 │ │ │ │ + b 996774 │ │ │ │ + rsbeq r8, r5, r0, ror #4 │ │ │ │ ldr r0, [pc, #8] @ 25b620 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - rsbeq r8, r5, r8, lsl #5 │ │ │ │ + b 996774 │ │ │ │ + ldrdeq r8, [r5], #-32 @ 0xffffffe0 @ │ │ │ │ ldr r0, [pc, #8] @ 25b634 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - rsbeq r8, r5, r8, lsr #11 │ │ │ │ + b 996774 │ │ │ │ + strdeq r8, [r5], #-80 @ 0xffffffb0 @ │ │ │ │ ldr r0, [pc, #8] @ 25b648 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - rsbeq r8, r5, ip, ror #27 │ │ │ │ + b 996774 │ │ │ │ + rsbeq r8, r5, r4, lsr lr │ │ │ │ ldr r0, [pc, #8] @ 25b65c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - rsbeq r9, r5, r0, ror #13 │ │ │ │ + b 996774 │ │ │ │ + rsbeq r9, r5, r8, lsr #14 │ │ │ │ ldr r0, [pc, #8] @ 25b670 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - rsbeq lr, r5, r4, ror #11 │ │ │ │ + b 996774 │ │ │ │ + rsbeq lr, r5, ip, lsr #12 │ │ │ │ ldr r0, [pc, #8] @ 25b684 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - rsbeq lr, r5, r0, lsr #23 │ │ │ │ + b 996774 │ │ │ │ + rsbeq lr, r5, r8, ror #23 │ │ │ │ ldr r0, [pc, #8] @ 25b698 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - strheq pc, [r5], #-120 @ 0xffffff88 @ │ │ │ │ + b 996774 │ │ │ │ + rsbeq pc, r5, r0, lsl #16 │ │ │ │ ldr r0, [pc, #8] @ 25b6ac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - rsbeq r2, r6, r8, lsl fp │ │ │ │ + b 996774 │ │ │ │ + rsbeq r2, r6, r0, ror #22 │ │ │ │ ldr r0, [pc, #8] @ 25b6c0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - strheq r3, [r6], #-76 @ 0xffffffb4 @ │ │ │ │ + b 996774 │ │ │ │ + rsbeq r3, r6, r4, lsl #10 │ │ │ │ ldr r0, [pc, #8] @ 25b6d4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - rsbeq r3, r6, r4, asr #21 │ │ │ │ + b 996774 │ │ │ │ + rsbeq r3, r6, ip, lsl #22 │ │ │ │ │ │ │ │ 0025b6d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #156] @ 25b78c │ │ │ │ @@ -5603,446 +5603,446 @@ │ │ │ │ mov r0, #1 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ add r0, sp, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 994e18 │ │ │ │ + bl 994e60 │ │ │ │ ldr r3, [r4] │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #64] @ 25b7a0 │ │ │ │ ldr r3, [pc, #44] @ 25b790 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 25b788 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, pc} │ │ │ │ - bl 8c48b8 │ │ │ │ + bl 8c4900 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq pc, r4, ip, lsr #14 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x00b6a9b0 │ │ │ │ - rsbeq r9, r6, r8, ror r1 │ │ │ │ - umulleq r9, r5, r0, sl │ │ │ │ + rsbeq r9, r6, r0, asr #3 │ │ │ │ + addeq r9, r5, r0, ror #21 │ │ │ │ @ instruction: 0x00a4f6bc │ │ │ │ ldr r0, [pc, #8] @ 25b7b4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - rsbseq fp, r1, r4, lsl #7 │ │ │ │ + b 996774 │ │ │ │ + rsbseq fp, r1, ip, asr #7 │ │ │ │ ldr r0, [pc, #8] @ 25b7c8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - rsbseq fp, r1, r0, lsl #7 │ │ │ │ + b 996774 │ │ │ │ + rsbseq fp, r1, r8, asr #7 │ │ │ │ ldr r0, [pc, #8] @ 25b7dc │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - rsbseq fp, r1, ip, ror r3 │ │ │ │ + b 996774 │ │ │ │ + rsbseq fp, r1, r4, asr #7 │ │ │ │ ldr r0, [pc, #8] @ 25b7f0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - rsbseq fp, r1, r8, ror r3 │ │ │ │ + b 996774 │ │ │ │ + rsbseq fp, r1, r0, asr #7 │ │ │ │ ldr r0, [pc, #8] @ 25b804 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - rsbseq fp, r1, r4, ror r3 │ │ │ │ + b 996774 │ │ │ │ + ldrheq fp, [r1], #-60 @ 0xffffffc4 @ │ │ │ │ ldr r0, [pc, #8] @ 25b818 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - rsbseq fp, r1, r0, ror r3 │ │ │ │ + b 996774 │ │ │ │ + ldrheq fp, [r1], #-56 @ 0xffffffc8 @ │ │ │ │ ldr r0, [pc, #8] @ 25b82c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - rsbseq fp, r1, ip, ror #6 │ │ │ │ + b 996774 │ │ │ │ + ldrheq fp, [r1], #-52 @ 0xffffffcc @ │ │ │ │ ldr r0, [pc, #8] @ 25b840 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - rsbseq fp, r1, r8, ror #6 │ │ │ │ + b 996774 │ │ │ │ + ldrheq fp, [r1], #-48 @ 0xffffffd0 @ │ │ │ │ ldr r0, [pc, #8] @ 25b854 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - rsbseq fp, r1, r4, ror #6 │ │ │ │ + b 996774 │ │ │ │ + rsbseq fp, r1, ip, lsr #7 │ │ │ │ ldr r0, [pc, #8] @ 25b868 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - rsbseq fp, r1, r0, ror #6 │ │ │ │ + b 996774 │ │ │ │ + rsbseq fp, r1, r8, lsr #7 │ │ │ │ ldr r0, [pc, #8] @ 25b87c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - rsbseq fp, r1, ip, asr r3 │ │ │ │ + b 996774 │ │ │ │ + rsbseq fp, r1, r4, lsr #7 │ │ │ │ ldr r0, [pc, #8] @ 25b890 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - rsbseq fp, r1, r8, asr r3 │ │ │ │ + b 996774 │ │ │ │ + rsbseq fp, r1, r0, lsr #7 │ │ │ │ ldr r0, [pc, #8] @ 25b8a4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - rsbseq fp, r1, r4, asr r3 │ │ │ │ + b 996774 │ │ │ │ + @ instruction: 0x0071b39c │ │ │ │ ldr r0, [pc, #8] @ 25b8b8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - rsbseq fp, r1, r0, asr r3 │ │ │ │ + b 996774 │ │ │ │ + @ instruction: 0x0071b398 │ │ │ │ ldr r0, [pc, #8] @ 25b8cc │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - rsbseq fp, r1, ip, asr #6 │ │ │ │ + b 996774 │ │ │ │ + @ instruction: 0x0071b394 │ │ │ │ ldr r0, [pc, #8] @ 25b8e0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - rsbseq fp, r1, r8, asr #6 │ │ │ │ + b 996774 │ │ │ │ + @ instruction: 0x0071b390 │ │ │ │ ldr r0, [pc, #8] @ 25b8f4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - rsbseq fp, r1, r4, asr #6 │ │ │ │ + b 996774 │ │ │ │ + rsbseq fp, r1, ip, lsl #7 │ │ │ │ ldr r0, [pc, #8] @ 25b908 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - rsbseq fp, r1, r0, asr #6 │ │ │ │ + b 996774 │ │ │ │ + rsbseq fp, r1, r8, lsl #7 │ │ │ │ ldr r0, [pc, #8] @ 25b91c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - rsbseq fp, r1, ip, lsr r3 │ │ │ │ + b 996774 │ │ │ │ + rsbseq fp, r1, r4, lsl #7 │ │ │ │ ldr r0, [pc, #8] @ 25b930 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - rsbseq fp, r1, r8, lsr r3 │ │ │ │ + b 996774 │ │ │ │ + rsbseq fp, r1, r0, lsl #7 │ │ │ │ ldr r0, [pc, #8] @ 25b944 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - rsbseq fp, r1, r4, lsr r3 │ │ │ │ + b 996774 │ │ │ │ + rsbseq fp, r1, ip, ror r3 │ │ │ │ ldr r0, [pc, #8] @ 25b958 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - rsbseq fp, r1, r0, lsr r3 │ │ │ │ + b 996774 │ │ │ │ + rsbseq fp, r1, r8, ror r3 │ │ │ │ ldr r0, [pc, #8] @ 25b96c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - rsbseq fp, r1, ip, lsr #6 │ │ │ │ + b 996774 │ │ │ │ + rsbseq fp, r1, r4, ror r3 │ │ │ │ ldr r0, [pc, #8] @ 25b980 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - rsbseq fp, r1, r8, lsr #6 │ │ │ │ + b 996774 │ │ │ │ + rsbseq fp, r1, r0, ror r3 │ │ │ │ ldr r0, [pc, #8] @ 25b994 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - rsbseq fp, r1, r4, lsr #6 │ │ │ │ + b 996774 │ │ │ │ + rsbseq fp, r1, ip, ror #6 │ │ │ │ ldr r0, [pc, #8] @ 25b9a8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - rsbseq fp, r1, r0, lsr #6 │ │ │ │ + b 996774 │ │ │ │ + rsbseq fp, r1, r8, ror #6 │ │ │ │ ldr r0, [pc, #8] @ 25b9bc │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - rsbseq fp, r1, ip, lsl r3 │ │ │ │ + b 996774 │ │ │ │ + rsbseq fp, r1, r4, ror #6 │ │ │ │ ldr r0, [pc, #8] @ 25b9d0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - rsbseq fp, r1, r8, lsl r3 │ │ │ │ + b 996774 │ │ │ │ + rsbseq fp, r1, r0, ror #6 │ │ │ │ ldr r0, [pc, #8] @ 25b9e4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - rsbseq fp, r1, r4, lsl r3 │ │ │ │ + b 996774 │ │ │ │ + rsbseq fp, r1, ip, asr r3 │ │ │ │ ldr r0, [pc, #8] @ 25b9f8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - rsbseq fp, r1, r0, lsl r3 │ │ │ │ + b 996774 │ │ │ │ + rsbseq fp, r1, r8, asr r3 │ │ │ │ ldr r0, [pc, #8] @ 25ba0c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - rsbseq fp, r1, ip, lsl #6 │ │ │ │ + b 996774 │ │ │ │ + rsbseq fp, r1, r4, asr r3 │ │ │ │ ldr r0, [pc, #8] @ 25ba20 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - rsbseq fp, r1, r8, lsl #6 │ │ │ │ + b 996774 │ │ │ │ + rsbseq fp, r1, r0, asr r3 │ │ │ │ ldr r0, [pc, #8] @ 25ba34 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - rsbseq fp, r1, r4, lsl #6 │ │ │ │ + b 996774 │ │ │ │ + rsbseq fp, r1, ip, asr #6 │ │ │ │ ldr r0, [pc, #8] @ 25ba48 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - rsbseq fp, r1, r0, lsl #6 │ │ │ │ + b 996774 │ │ │ │ + rsbseq fp, r1, r8, asr #6 │ │ │ │ ldr r0, [pc, #8] @ 25ba5c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - ldrsheq fp, [r1], #-44 @ 0xffffffd4 @ │ │ │ │ + b 996774 │ │ │ │ + rsbseq fp, r1, r4, asr #6 │ │ │ │ ldr r0, [pc, #8] @ 25ba70 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - ldrsheq fp, [r1], #-40 @ 0xffffffd8 @ │ │ │ │ + b 996774 │ │ │ │ + rsbseq fp, r1, r0, asr #6 │ │ │ │ ldr r0, [pc, #8] @ 25ba84 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - ldrsheq fp, [r1], #-36 @ 0xffffffdc @ │ │ │ │ + b 996774 │ │ │ │ + rsbseq fp, r1, ip, lsr r3 │ │ │ │ ldr r0, [pc, #8] @ 25ba98 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - ldrsheq fp, [r1], #-32 @ 0xffffffe0 @ │ │ │ │ + b 996774 │ │ │ │ + rsbseq fp, r1, r8, lsr r3 │ │ │ │ ldr r0, [pc, #8] @ 25baac │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - rsbseq fp, r1, ip, ror #5 │ │ │ │ + b 996774 │ │ │ │ + rsbseq fp, r1, r4, lsr r3 │ │ │ │ ldr r0, [pc, #8] @ 25bac0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - rsbseq fp, r1, r8, ror #5 │ │ │ │ + b 996774 │ │ │ │ + rsbseq fp, r1, r0, lsr r3 │ │ │ │ ldr r0, [pc, #8] @ 25bad4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - rsbseq fp, r1, r4, ror #5 │ │ │ │ + b 996774 │ │ │ │ + rsbseq fp, r1, ip, lsr #6 │ │ │ │ ldr r0, [pc, #8] @ 25bae8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - rsbseq fp, r1, r0, ror #5 │ │ │ │ + b 996774 │ │ │ │ + rsbseq fp, r1, r8, lsr #6 │ │ │ │ ldr r0, [pc, #8] @ 25bafc │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - ldrsbeq fp, [r1], #-44 @ 0xffffffd4 @ │ │ │ │ + b 996774 │ │ │ │ + rsbseq fp, r1, r4, lsr #6 │ │ │ │ ldr r0, [pc, #8] @ 25bb10 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - ldrsbeq fp, [r1], #-40 @ 0xffffffd8 @ │ │ │ │ + b 996774 │ │ │ │ + rsbseq fp, r1, r0, lsr #6 │ │ │ │ ldr r0, [pc, #8] @ 25bb24 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - ldrsbeq fp, [r1], #-36 @ 0xffffffdc @ │ │ │ │ + b 996774 │ │ │ │ + rsbseq fp, r1, ip, lsl r3 │ │ │ │ ldr r0, [pc, #8] @ 25bb38 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - ldrsbeq fp, [r1], #-32 @ 0xffffffe0 @ │ │ │ │ + b 996774 │ │ │ │ + rsbseq fp, r1, r8, lsl r3 │ │ │ │ ldr r0, [pc, #8] @ 25bb4c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - rsbseq fp, r1, ip, asr #5 │ │ │ │ + b 996774 │ │ │ │ + rsbseq fp, r1, r4, lsl r3 │ │ │ │ ldr r0, [pc, #8] @ 25bb60 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - rsbseq fp, r1, r8, asr #5 │ │ │ │ + b 996774 │ │ │ │ + rsbseq fp, r1, r0, lsl r3 │ │ │ │ ldr r0, [pc, #8] @ 25bb74 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - rsbseq fp, r1, r4, asr #5 │ │ │ │ + b 996774 │ │ │ │ + rsbseq fp, r1, ip, lsl #6 │ │ │ │ ldr r0, [pc, #8] @ 25bb88 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - rsbseq fp, r1, r0, asr #5 │ │ │ │ + b 996774 │ │ │ │ + rsbseq fp, r1, r8, lsl #6 │ │ │ │ ldr r0, [pc, #8] @ 25bb9c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - ldrheq fp, [r1], #-44 @ 0xffffffd4 @ │ │ │ │ + b 996774 │ │ │ │ + rsbseq fp, r1, r4, lsl #6 │ │ │ │ ldr r0, [pc, #8] @ 25bbb0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - ldrheq fp, [r1], #-40 @ 0xffffffd8 @ │ │ │ │ + b 996774 │ │ │ │ + rsbseq fp, r1, r0, lsl #6 │ │ │ │ ldr r0, [pc, #8] @ 25bbc4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - ldrheq fp, [r1], #-36 @ 0xffffffdc @ │ │ │ │ + b 996774 │ │ │ │ + ldrsheq fp, [r1], #-44 @ 0xffffffd4 @ │ │ │ │ ldr r0, [pc, #8] @ 25bbd8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - ldrheq fp, [r1], #-32 @ 0xffffffe0 @ │ │ │ │ + b 996774 │ │ │ │ + ldrsheq fp, [r1], #-40 @ 0xffffffd8 @ │ │ │ │ ldr r0, [pc, #8] @ 25bbec │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - rsbseq fp, r1, ip, lsr #5 │ │ │ │ + b 996774 │ │ │ │ + ldrsheq fp, [r1], #-36 @ 0xffffffdc @ │ │ │ │ ldr r0, [pc, #8] @ 25bc00 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - rsbseq fp, r1, r8, lsr #5 │ │ │ │ + b 996774 │ │ │ │ + ldrsheq fp, [r1], #-32 @ 0xffffffe0 @ │ │ │ │ ldr r0, [pc, #8] @ 25bc14 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - rsbseq fp, r1, r4, lsr #5 │ │ │ │ + b 996774 │ │ │ │ + rsbseq fp, r1, ip, ror #5 │ │ │ │ ldr r0, [pc, #8] @ 25bc28 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - rsbseq fp, r1, r0, lsr #5 │ │ │ │ + b 996774 │ │ │ │ + rsbseq fp, r1, r8, ror #5 │ │ │ │ ldr r0, [pc, #8] @ 25bc3c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - @ instruction: 0x0071b29c │ │ │ │ + b 996774 │ │ │ │ + rsbseq fp, r1, r4, ror #5 │ │ │ │ ldr r0, [pc, #8] @ 25bc50 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - @ instruction: 0x0071b298 │ │ │ │ + b 996774 │ │ │ │ + rsbseq fp, r1, r0, ror #5 │ │ │ │ ldr r0, [pc, #8] @ 25bc64 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - @ instruction: 0x0071b294 │ │ │ │ + b 996774 │ │ │ │ + ldrsbeq fp, [r1], #-44 @ 0xffffffd4 @ │ │ │ │ ldr r0, [pc, #8] @ 25bc78 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - @ instruction: 0x0071b290 │ │ │ │ + b 996774 │ │ │ │ + ldrsbeq fp, [r1], #-40 @ 0xffffffd8 @ │ │ │ │ ldr r0, [pc, #8] @ 25bc8c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - rsbseq fp, r1, ip, lsl #5 │ │ │ │ + b 996774 │ │ │ │ + ldrsbeq fp, [r1], #-36 @ 0xffffffdc @ │ │ │ │ ldr r0, [pc, #8] @ 25bca0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - rsbseq fp, r1, r8, lsl #5 │ │ │ │ + b 996774 │ │ │ │ + ldrsbeq fp, [r1], #-32 @ 0xffffffe0 @ │ │ │ │ ldr r0, [pc, #8] @ 25bcb4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - rsbseq fp, r1, r4, lsl #5 │ │ │ │ + b 996774 │ │ │ │ + rsbseq fp, r1, ip, asr #5 │ │ │ │ ldr r0, [pc, #8] @ 25bcc8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - rsbseq fp, r1, r0, lsl #5 │ │ │ │ + b 996774 │ │ │ │ + rsbseq fp, r1, r8, asr #5 │ │ │ │ ldr r0, [pc, #8] @ 25bcdc │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - rsbseq fp, r1, ip, ror r2 │ │ │ │ + b 996774 │ │ │ │ + rsbseq fp, r1, r4, asr #5 │ │ │ │ ldr r0, [pc, #8] @ 25bcf0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - rsbseq fp, r1, r8, ror r2 │ │ │ │ + b 996774 │ │ │ │ + rsbseq fp, r1, r0, asr #5 │ │ │ │ ldr r0, [pc, #8] @ 25bd04 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - rsbseq fp, r1, r4, ror r2 │ │ │ │ + b 996774 │ │ │ │ + ldrheq fp, [r1], #-44 @ 0xffffffd4 @ │ │ │ │ ldr r0, [pc, #8] @ 25bd18 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - rsbseq fp, r1, r0, ror r2 │ │ │ │ + b 996774 │ │ │ │ + ldrheq fp, [r1], #-40 @ 0xffffffd8 @ │ │ │ │ ldr r0, [pc, #8] @ 25bd2c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - rsbseq fp, r1, ip, ror #4 │ │ │ │ + b 996774 │ │ │ │ + ldrheq fp, [r1], #-36 @ 0xffffffdc @ │ │ │ │ ldr r0, [pc, #8] @ 25bd40 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - rsbseq fp, r1, r8, ror #4 │ │ │ │ + b 996774 │ │ │ │ + ldrheq fp, [r1], #-32 @ 0xffffffe0 @ │ │ │ │ ldr r0, [pc, #8] @ 25bd54 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - rsbseq fp, r1, r4, ror #4 │ │ │ │ + b 996774 │ │ │ │ + rsbseq fp, r1, ip, lsr #5 │ │ │ │ ldr r0, [pc, #8] @ 25bd68 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - rsbseq fp, r1, r0, ror #4 │ │ │ │ + b 996774 │ │ │ │ + rsbseq fp, r1, r8, lsr #5 │ │ │ │ ldr r0, [pc, #8] @ 25bd7c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - rsbseq fp, r1, ip, asr r2 │ │ │ │ + b 996774 │ │ │ │ + rsbseq fp, r1, r4, lsr #5 │ │ │ │ ldr r0, [pc, #8] @ 25bd90 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - rsbseq fp, r1, r8, asr r2 │ │ │ │ + b 996774 │ │ │ │ + rsbseq fp, r1, r0, lsr #5 │ │ │ │ ldr r0, [pc, #8] @ 25bda4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - rsbseq fp, r1, r4, asr r2 │ │ │ │ + b 996774 │ │ │ │ + @ instruction: 0x0071b29c │ │ │ │ ldr r0, [pc, #8] @ 25bdb8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - rsbseq fp, r1, r0, asr r2 │ │ │ │ + b 996774 │ │ │ │ + @ instruction: 0x0071b298 │ │ │ │ ldr r0, [pc, #8] @ 25bdcc │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - rsbseq fp, r1, ip, asr #4 │ │ │ │ + b 996774 │ │ │ │ + @ instruction: 0x0071b294 │ │ │ │ ldr r0, [pc, #8] @ 25bde0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - rsbseq fp, r1, r8, asr #4 │ │ │ │ + b 996774 │ │ │ │ + @ instruction: 0x0071b290 │ │ │ │ ldr r0, [pc, #8] @ 25bdf4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - rsbseq fp, r1, r4, asr #4 │ │ │ │ + b 996774 │ │ │ │ + rsbseq fp, r1, ip, lsl #5 │ │ │ │ ldr r0, [pc, #8] @ 25be08 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - rsbseq fp, r1, r0, asr #4 │ │ │ │ + b 996774 │ │ │ │ + rsbseq fp, r1, r8, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #316] @ 25bf60 │ │ │ │ ldr r2, [pc, #316] @ 25bf64 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -6160,15 +6160,15 @@ │ │ │ │ rsb r2, r2, #31 │ │ │ │ rsb r3, r3, #31 │ │ │ │ str r4, [r0] │ │ │ │ str r2, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ pop {r4, lr} │ │ │ │ - b 98e584 │ │ │ │ + b 98e5cc │ │ │ │ bl 254b00 │ │ │ │ subs r4, r0, #0 │ │ │ │ movle r1, #64 @ 0x40 │ │ │ │ movle r4, r1 │ │ │ │ ble 25bfc4 │ │ │ │ mov r1, r4 │ │ │ │ b 25bfac │ │ │ │ @@ -6185,61 +6185,61 @@ │ │ │ │ ldr r0, [pc, #40] @ 25c078 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #212 @ 0xd4 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ @ instruction: 0x00b6c8d8 │ │ │ │ - @ instruction: 0x00948fb0 │ │ │ │ - addeq r3, r8, r4, lsl r0 │ │ │ │ - addeq r3, r8, r0, asr #32 │ │ │ │ - umullseq r8, r4, r0, pc @ │ │ │ │ - strdeq r2, [r8], r4 │ │ │ │ - addeq r3, r8, r4 │ │ │ │ + addseq r9, r4, r8 │ │ │ │ + addeq r3, r8, r4, rrx │ │ │ │ + umulleq r3, r8, r0, r0 │ │ │ │ + addseq r8, r4, r8, ror #31 │ │ │ │ + addeq r3, r8, r4, asr #32 │ │ │ │ + addeq r3, r8, r4, asr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #28] @ 25c0b0 │ │ │ │ ldr r1, [pc, #28] @ 25c0b4 │ │ │ │ ldr r0, [pc, #28] @ 25c0b8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9db2d0 │ │ │ │ + bl 9db320 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9a3324 │ │ │ │ - rsbseq r7, r4, r4, ror r3 │ │ │ │ - rsbseq r6, r4, r4, lsl #23 │ │ │ │ - rsbseq r6, r4, r0, lsl #24 │ │ │ │ + b 9a336c │ │ │ │ + ldrheq r7, [r4], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbseq r6, r4, ip, asr #23 │ │ │ │ + rsbseq r6, r4, r8, asr #24 │ │ │ │ ldr r0, [pc, #8] @ 25c0cc │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #12 │ │ │ │ - b 993680 │ │ │ │ + b 9936c8 │ │ │ │ adcseq ip, r6, r8, lsl #19 │ │ │ │ ldr r0, [pc, #8] @ 25c0e0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - rsbseq r4, r5, ip, lsr #19 │ │ │ │ + b 996774 │ │ │ │ + ldrsheq r4, [r5], #-148 @ 0xffffff6c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #232] @ 25c1e4 │ │ │ │ ldr r3, [pc, #232] @ 25c1e8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [pc, #228] @ 25c1ec │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 993680 │ │ │ │ + bl 9936c8 │ │ │ │ ldr r0, [pc, #200] @ 25c1f0 │ │ │ │ mov r4, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r4 │ │ │ │ add r1, sp, #4 │ │ │ │ str r4, [sp, #4] │ │ │ │ @@ -6270,29 +6270,29 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add r3, sp, #8 │ │ │ │ mov r2, #10 │ │ │ │ - bl 98c188 │ │ │ │ + bl 98c1d0 │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 25c14c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [pc, #44] @ 25c1fc │ │ │ │ cmp r3, r2 │ │ │ │ asrgt r3, r3, #1 │ │ │ │ subgt r4, r3, #2496 @ 0x9c0 │ │ │ │ subgt r4, r4, #4 │ │ │ │ b 25c150 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq lr, r4, r0, lsr #26 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x00b6c9fc │ │ │ │ - umulleq r5, r8, r4, r0 │ │ │ │ + addeq r5, r8, r4, ror #1 │ │ │ │ adcseq ip, r6, r8, lsr #19 │ │ │ │ @ instruction: 0x00a4ecb0 │ │ │ │ andeq r1, r0, r8, lsl #7 │ │ │ │ ldr r3, [pc, #36] @ 25c22c │ │ │ │ ldr r2, [pc, #36] @ 25c230 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -6300,35 +6300,35 @@ │ │ │ │ str r1, [r3, #4] │ │ │ │ str r2, [r3] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ adcseq ip, r6, ip, ror #18 │ │ │ │ - rsbseq lr, r5, r4, lsl r4 │ │ │ │ + rsbseq lr, r5, ip, asr r4 │ │ │ │ ldr r0, [pc, #8] @ 25c244 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #4 │ │ │ │ - b 993680 │ │ │ │ + b 9936c8 │ │ │ │ adcseq ip, r6, r4, asr #18 │ │ │ │ ldr r0, [pc, #8] @ 25c258 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - rsbseq r3, r7, r8, ror r1 │ │ │ │ + b 996774 │ │ │ │ + rsbseq r3, r7, r0, asr #3 │ │ │ │ ldr r0, [pc, #8] @ 25c26c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - rsbseq r3, r7, r4, ror r1 │ │ │ │ + b 996774 │ │ │ │ + ldrheq r3, [r7], #-28 @ 0xffffffe4 @ │ │ │ │ ldr r0, [pc, #8] @ 25c280 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99672c │ │ │ │ - rsbseq r3, r7, r0, lsr #10 │ │ │ │ + b 996774 │ │ │ │ + rsbseq r3, r7, r8, ror #10 │ │ │ │ │ │ │ │ 0025c284 <_start@@Base>: │ │ │ │ mov fp, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r1} @ (ldr r1, [sp], #4) │ │ │ │ mov r2, sp │ │ │ │ push {r2} @ (str r2, [sp, #-4]!) │ │ │ │ @@ -6507,15 +6507,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r0, r3, #4 │ │ │ │ - bl 7601a4 │ │ │ │ + bl 7601ec │ │ │ │ mov r0, #1 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ adcseq r5, r4, r8, asr #30 │ │ │ │ │ │ │ │ @@ -6578,24 +6578,24 @@ │ │ │ │ cmp r3, #108 @ 0x6c │ │ │ │ beq 25c6c8 │ │ │ │ add r3, r5, #1 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 99c710 │ │ │ │ + bl 99c758 │ │ │ │ ldrb r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ bne 25c61c │ │ │ │ ldr r0, [pc, #392] @ 25c7f8 │ │ │ │ mov r3, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #4 │ │ │ │ strb r3, [r4] │ │ │ │ - bl 7651c4 │ │ │ │ + bl 76520c │ │ │ │ ldr r2, [pc, #372] @ 25c7fc │ │ │ │ ldr r3, [pc, #344] @ 25c7e4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -6681,23 +6681,23 @@ │ │ │ │ b 25c668 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq lr, r4, r0, lsr #17 │ │ │ │ andeq r4, r0, r0 │ │ │ │ adceq lr, r4, ip, ror r8 │ │ │ │ andeq r1, r0, r8, asr #7 │ │ │ │ umlalseq r5, r4, r4, lr │ │ │ │ - rsbseq lr, r7, ip, lsl #27 │ │ │ │ + ldrsbeq lr, [r7], #-220 @ 0xffffff24 @ │ │ │ │ @ instruction: 0x00b45df4 │ │ │ │ umlaleq lr, r4, r4, r7 │ │ │ │ adcseq r5, r4, ip, ror #26 │ │ │ │ - ldrdeq ip, [r1], r8 │ │ │ │ + addeq ip, r1, r8, lsr #8 │ │ │ │ adcseq r5, r4, ip, lsl sp │ │ │ │ - rsbseq r3, pc, r4, ror #19 │ │ │ │ + rsbseq r3, pc, r4, lsr sl @ │ │ │ │ @ instruction: 0x00b45cd0 │ │ │ │ - rsbseq lr, r7, r0, ror #23 │ │ │ │ + rsbseq lr, r7, r0, lsr ip │ │ │ │ │ │ │ │ 0025c818 : │ │ │ │ ldr r3, [r0, #4] │ │ │ │ ldr r1, [pc, #228] @ 25c908 │ │ │ │ cmp r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ beq 25c8e0 │ │ │ │ @@ -6741,39 +6741,39 @@ │ │ │ │ bls 25c8d4 │ │ │ │ ldr r3, [r4] │ │ │ │ ldrb r3, [r3, #32] │ │ │ │ cmp r3, #67 @ 0x43 │ │ │ │ beq 25c8e4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 765cdc │ │ │ │ - b 765cdc │ │ │ │ + b 765d24 │ │ │ │ + b 765d24 │ │ │ │ ldr r0, [pc, #48] @ 25c91c │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 7601a4 │ │ │ │ + b 7601ec │ │ │ │ mov r0, #22 │ │ │ │ b 25c88c │ │ │ │ mov r0, #36 @ 0x24 │ │ │ │ b 25c88c │ │ │ │ strdeq lr, [r4], r8 @ │ │ │ │ adcseq r5, r4, r0, lsr #24 │ │ │ │ - addeq r9, r8, r2, lsl #11 │ │ │ │ + ldrdeq r9, [r8], r2 │ │ │ │ andeq r1, r0, r8, asr #7 │ │ │ │ @ instruction: 0x00b45bb4 │ │ │ │ - rsbseq lr, r7, r4, asr #21 │ │ │ │ + rsbseq lr, r7, r4, lsl fp │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [r0, #712] @ 0x2c8 │ │ │ │ asr r1, r0, #31 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 25c940 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757664 │ │ │ │ + b 7576ac │ │ │ │ umullseq r3, r6, r8, fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #308] @ 25ca90 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -6808,15 +6808,15 @@ │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r0, r4 │ │ │ │ bl 255ac0 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 74f4ac │ │ │ │ + bl 74f4f4 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, sl │ │ │ │ bl 255cac │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 25ca44 │ │ │ │ mov r1, #61 @ 0x3d │ │ │ │ mov r0, r6 │ │ │ │ @@ -6830,15 +6830,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #178 @ 0xb2 │ │ │ │ mov r0, r9 │ │ │ │ str r6, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ @@ -6851,22 +6851,22 @@ │ │ │ │ ldr r0, [pc, #48] @ 25cab0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #164 @ 0xa4 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ adcseq r5, r4, r0, lsl ip │ │ │ │ - addeq sp, r2, r0, asr r2 │ │ │ │ - addeq sp, r2, r8, lsr #4 │ │ │ │ - addeq r9, r8, r0, lsr r4 │ │ │ │ - rsbseq lr, r7, r0, asr #19 │ │ │ │ - rsbseq lr, r7, r8, lsl #19 │ │ │ │ - ldrdeq r9, [r8], r4 │ │ │ │ - rsbseq lr, r7, r0, lsr r9 │ │ │ │ - rsbseq lr, r7, r4, asr #18 │ │ │ │ + addeq sp, r2, r0, lsr #5 │ │ │ │ + addeq sp, r2, r8, ror r2 │ │ │ │ + addeq r9, r8, r0, lsl #9 │ │ │ │ + rsbseq lr, r7, r0, lsl sl │ │ │ │ + ldrsbeq lr, [r7], #-152 @ 0xffffff68 @ │ │ │ │ + addeq r9, r8, r4, lsr #8 │ │ │ │ + rsbseq lr, r7, r0, lsl #19 │ │ │ │ + @ instruction: 0x0077e994 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #108] @ 25cb38 │ │ │ │ ldr r2, [pc, #108] @ 25cb3c │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -6879,19 +6879,19 @@ │ │ │ │ bl 25f188 │ │ │ │ ldr r0, [r4, #616] @ 0x268 │ │ │ │ cmp r0, #0 │ │ │ │ beq 25cb00 │ │ │ │ mov r1, #1 │ │ │ │ bl 2532dc │ │ │ │ add r0, r4, #704 @ 0x2c0 │ │ │ │ - bl 9ad2c0 │ │ │ │ + bl 9ad308 │ │ │ │ add r0, r4, #560 @ 0x230 │ │ │ │ - bl 9936d8 │ │ │ │ + bl 993720 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ - bl 994134 │ │ │ │ + bl 99417c │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ bl 253810 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ pop {r4, lr} │ │ │ │ b 253810 │ │ │ │ ldr r0, [r0, #708] @ 0x2c4 │ │ │ │ bl 253810 │ │ │ │ @@ -6900,33 +6900,33 @@ │ │ │ │ andeq r4, r0, r4, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 75172c │ │ │ │ + bl 751774 │ │ │ │ ldr r6, [pc, #144] @ 25cbf4 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757cbc │ │ │ │ + bl 757d04 │ │ │ │ cmp r0, #0 │ │ │ │ beq 25cbb0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 758210 │ │ │ │ + bl 758258 │ │ │ │ ldr ip, [pc, #112] @ 25cbf8 │ │ │ │ ldr r2, [pc, #112] @ 25cbfc │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ cmp r0, #0 │ │ │ │ ldrbne r3, [r0, #153] @ 0x99 │ │ │ │ strbne r3, [r4, #752] @ 0x2f0 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne 25cbdc │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -6939,17 +6939,17 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ bl 5143b8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 514eac │ │ │ │ - ldrsheq lr, [r7], #-220 @ 0xffffff24 @ │ │ │ │ - addeq r9, r8, r8, asr #5 │ │ │ │ - rsbseq lr, r7, r8, ror r8 │ │ │ │ + rsbseq lr, r7, ip, asr #28 │ │ │ │ + addeq r9, r8, r8, lsl r3 │ │ │ │ + rsbseq lr, r7, r8, asr #17 │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #264] @ 25cd28 │ │ │ │ @@ -6959,35 +6959,35 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #248] @ 25cd2c │ │ │ │ ldr r1, [pc, #248] @ 25cd30 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #228] @ 25cd34 │ │ │ │ ldr r1, [pc, #228] @ 25cd38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r5, #92 @ 0x5c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #196] @ 25cd3c │ │ │ │ ldr r1, [pc, #196] @ 25cd40 │ │ │ │ add r5, r5, #112 @ 0x70 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #164] @ 25cd44 │ │ │ │ ldr r3, [pc, #164] @ 25cd48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ str r3, [r0, #116] @ 0x74 │ │ │ │ ldr r2, [pc, #148] @ 25cd4c │ │ │ │ @@ -7016,21 +7016,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addeq r9, r8, r0, lsr r2 │ │ │ │ - ldrsheq lr, [r7], #-112 @ 0xffffff90 @ │ │ │ │ - rsbseq r6, ip, r8, ror #20 │ │ │ │ - ldrsheq lr, [r7], #-112 @ 0xffffff90 @ │ │ │ │ - rsbseq lr, r7, r8, lsl #16 │ │ │ │ - rsbseq lr, r7, ip, ror #15 │ │ │ │ - @ instruction: 0x0079789c │ │ │ │ + addeq r9, r8, r0, lsl #5 │ │ │ │ + rsbseq lr, r7, r0, asr #16 │ │ │ │ + ldrheq r6, [ip], #-168 @ 0xffffff58 @ │ │ │ │ + rsbseq lr, r7, r0, asr #16 │ │ │ │ + rsbseq lr, r7, r8, asr r8 │ │ │ │ + rsbseq lr, r7, ip, lsr r8 │ │ │ │ + rsbseq r7, r9, ip, ror #17 │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ @ instruction: 0xfffffc7c │ │ │ │ @ instruction: 0xfffffc60 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ andeq r0, r0, r0, ror #3 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ andeq r0, r0, r0, asr #4 │ │ │ │ @@ -7043,54 +7043,54 @@ │ │ │ │ ldr r5, [pc, #308] @ 25ceb4 │ │ │ │ add r8, pc, r8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ add r8, r8, #124 @ 0x7c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r4, r0 │ │ │ │ - bl 758210 │ │ │ │ + bl 758258 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ mov r2, r7 │ │ │ │ str r8, [sp] │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ bl 32ae88 │ │ │ │ mov r0, r4 │ │ │ │ - bl 758210 │ │ │ │ + bl 758258 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ str r8, [sp] │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ mov r5, #0 │ │ │ │ mvn r8, #0 │ │ │ │ mvn r9, #0 │ │ │ │ ldr r6, [pc, #216] @ 25ceb8 │ │ │ │ add r6, pc, r6 │ │ │ │ str r0, [r4, #96] @ 0x60 │ │ │ │ mov r0, r4 │ │ │ │ - bl 762af8 │ │ │ │ + bl 762b40 │ │ │ │ add r2, r4, #720 @ 0x2d0 │ │ │ │ mov r3, #1 │ │ │ │ strd r8, [r2, #-8] │ │ │ │ mov r0, #4 │ │ │ │ str r3, [r4, #100] @ 0x64 │ │ │ │ str r5, [r4, #604] @ 0x25c │ │ │ │ str r5, [r4, #600] @ 0x258 │ │ │ │ bl 253504 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r4, #104] @ 0x68 │ │ │ │ mov r0, #56 @ 0x38 │ │ │ │ bl 253504 │ │ │ │ str r0, [r4, #116] @ 0x74 │ │ │ │ - bl 99402c │ │ │ │ + bl 994074 │ │ │ │ add r0, r4, #560 @ 0x230 │ │ │ │ - bl 993680 │ │ │ │ + bl 9936c8 │ │ │ │ add r0, r4, #704 @ 0x2c0 │ │ │ │ - bl 9ad2ac │ │ │ │ + bl 9ad2f4 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r4 │ │ │ │ str r5, [r2, #588]! @ 0x24c │ │ │ │ str r2, [r4, #592] @ 0x250 │ │ │ │ str r5, [r3, #636]! @ 0x27c │ │ │ │ str r3, [r4, #640] @ 0x280 │ │ │ │ mov r3, r4 │ │ │ │ @@ -7113,17 +7113,17 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 2ad240 │ │ │ │ str r0, [r4, #708] @ 0x2c4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 2ad248 │ │ │ │ - ldrdeq r9, [r8], r4 │ │ │ │ - ldrsbeq lr, [r7], #-108 @ 0xffffff94 @ │ │ │ │ - @ instruction: 0x0079779c │ │ │ │ + addeq r9, r8, r4, lsr #2 │ │ │ │ + rsbseq lr, r7, ip, lsr #14 │ │ │ │ + rsbseq r7, r9, ip, ror #15 │ │ │ │ adceq lr, r4, r0, asr #32 │ │ │ │ andeq r4, r0, r4, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #68] @ 25cf1c │ │ │ │ @@ -7135,18 +7135,18 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne 25cf14 │ │ │ │ mov r0, r4 │ │ │ │ bl 32afec │ │ │ │ mov r0, r4 │ │ │ │ bl 25e9bc │ │ │ │ mov r0, r4 │ │ │ │ - bl 72fe64 │ │ │ │ + bl 72feac │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ - b 715544 │ │ │ │ + b 71558c │ │ │ │ bl 2ad25c │ │ │ │ b 25cef0 │ │ │ │ adceq sp, r4, r4, asr #30 │ │ │ │ andeq r4, r0, r4, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -7177,18 +7177,18 @@ │ │ │ │ strb r3, [r4, #126] @ 0x7e │ │ │ │ str r2, [r4, #132] @ 0x84 │ │ │ │ pop {r4, r6, r7, lr} │ │ │ │ b 514430 │ │ │ │ ldr r1, [r0, #712] @ 0x2c8 │ │ │ │ ldr r0, [pc, #92] @ 25d008 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ ldr r7, [r3, #172] @ 0xac │ │ │ │ - bl 9a4254 │ │ │ │ + bl 9a429c │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 25cf54 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ cmp r3, #0 │ │ │ │ beq 25cff4 │ │ │ │ mov r0, r4 │ │ │ │ @@ -7196,19 +7196,19 @@ │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ mov r2, r7 │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9a425c │ │ │ │ + bl 9a42a4 │ │ │ │ b 25cf54 │ │ │ │ adceq sp, r4, r0, ror #29 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ - ldrsbeq lr, [r7], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbseq lr, r7, r8, lsr #10 │ │ │ │ │ │ │ │ 0025d00c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #128] @ 25d0a4 │ │ │ │ @@ -7272,29 +7272,29 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r5, #0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 75923c │ │ │ │ + bl 759284 │ │ │ │ ldr ip, [pc, #160] @ 25d1bc │ │ │ │ ldr r2, [pc, #160] @ 25d1c0 │ │ │ │ ldr r1, [pc, #160] @ 25d1c4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #140 @ 0x8c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r5 │ │ │ │ - bl 750f98 │ │ │ │ + bl 750fe0 │ │ │ │ cmp r0, r5 │ │ │ │ beq 25d198 │ │ │ │ ldr r2, [pc, #108] @ 25d1c8 │ │ │ │ ldr r3, [pc, #88] @ 25d1b8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -7307,25 +7307,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 99b6d0 │ │ │ │ + bl 99b718 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7589d4 │ │ │ │ + bl 758a1c │ │ │ │ mov r0, #1 │ │ │ │ bl 2558ec │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq sp, r4, ip, lsr #26 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r8, r8, r0, lsr sp │ │ │ │ - ldrsheq lr, [r7], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbseq r6, ip, r4, ror r5 │ │ │ │ + addeq r8, r8, r0, lsl #27 │ │ │ │ + rsbseq lr, r7, ip, asr #6 │ │ │ │ + rsbseq r6, ip, r4, asr #11 │ │ │ │ adceq sp, r4, r0, asr #25 │ │ │ │ │ │ │ │ 0025d1cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -7349,25 +7349,25 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ bl 514b6c │ │ │ │ ldr r3, [r5, #136] @ 0x88 │ │ │ │ and r3, r3, r4 │ │ │ │ str r3, [r5, #136] @ 0x88 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 514c10 │ │ │ │ - @ instruction: 0x0077e190 │ │ │ │ + rsbseq lr, r7, r0, ror #3 │ │ │ │ │ │ │ │ 0025d240 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r3, #1 │ │ │ │ mov r4, r0 │ │ │ │ strb r3, [r0, #127] @ 0x7f │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ mvn r3, #0 │ │ │ │ add r0, r4, #8704 @ 0x2200 │ │ │ │ strh r3, [r0, #58] @ 0x3a │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -7416,16 +7416,16 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ ldr r4, [pc, #308] @ 25d464 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757d0c │ │ │ │ - bl 750f8c │ │ │ │ + bl 757d54 │ │ │ │ + bl 750fd4 │ │ │ │ ldr r3, [pc, #296] @ 25d468 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 25d390 │ │ │ │ ldr r2, [pc, #276] @ 25d46c │ │ │ │ @@ -7463,22 +7463,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #116] @ 25d47c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 25d350 │ │ │ │ ldr r2, [pc, #104] @ 25d480 │ │ │ │ ldr r3, [pc, #60] @ 25d458 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -7486,64 +7486,64 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 25d44c │ │ │ │ ldr r0, [pc, #72] @ 25d484 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 9a4324 │ │ │ │ + b 9a436c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ - addeq r8, r8, r4, ror #22 │ │ │ │ + @ instruction: 0x00888bb4 │ │ │ │ adceq sp, r4, ip, lsl fp │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq lr, r7, r0, lsl r1 │ │ │ │ - rsbseq r6, ip, ip, lsl #7 │ │ │ │ + rsbseq lr, r7, r0, ror #2 │ │ │ │ + ldrsbeq r6, [ip], #-60 @ 0xffffffc4 @ │ │ │ │ adceq sp, r4, r0, ror #21 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ adceq sp, r4, r4, asr #21 │ │ │ │ andeq r4, r0, ip, lsl fp │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - @ instruction: 0x0077e090 │ │ │ │ + rsbseq lr, r7, r0, ror #1 │ │ │ │ adceq sp, r4, r4, lsl #20 │ │ │ │ - rsbseq lr, r7, r4, ror r0 │ │ │ │ + rsbseq lr, r7, r4, asr #1 │ │ │ │ │ │ │ │ 0025d488 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #236] @ 25d58c │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 758238 │ │ │ │ + bl 758280 │ │ │ │ ldr r2, [pc, #216] @ 25d590 │ │ │ │ ldr r1, [pc, #216] @ 25d594 │ │ │ │ add ip, r6, #112 @ 0x70 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ beq 25d554 │ │ │ │ cmp r4, #0 │ │ │ │ beq 25d570 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757a20 │ │ │ │ + bl 757a68 │ │ │ │ cmp r0, #0 │ │ │ │ beq 25d530 │ │ │ │ mov r0, r4 │ │ │ │ - bl 758218 │ │ │ │ + bl 758260 │ │ │ │ cmp r0, #0 │ │ │ │ bne 25d530 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -7569,29 +7569,29 @@ │ │ │ │ ldr r1, [pc, #40] @ 25d5a0 │ │ │ │ ldr r0, [pc, #40] @ 25d5a4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r6, #148 @ 0x94 │ │ │ │ mov r2, #145 @ 0x91 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addeq r8, r8, r8, lsr #19 │ │ │ │ + strdeq r8, [r8], r8 @ │ │ │ │ + ldrsheq sp, [r7], #-248 @ 0xffffff08 @ │ │ │ │ + rsbseq r7, r9, ip, lsr #1 │ │ │ │ + rsbseq sp, r7, r4, lsr #29 │ │ │ │ + ldrheq sp, [r7], #-240 @ 0xffffff10 @ │ │ │ │ + rsbseq sp, r7, r8, lsl #29 │ │ │ │ rsbseq sp, r7, r8, lsr #31 │ │ │ │ - rsbseq r7, r9, ip, asr r0 │ │ │ │ - rsbseq sp, r7, r4, asr lr │ │ │ │ - rsbseq sp, r7, r0, ror #30 │ │ │ │ - rsbseq sp, r7, r8, lsr lr │ │ │ │ - rsbseq sp, r7, r8, asr pc │ │ │ │ │ │ │ │ 0025d5a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ - bl 72fd98 │ │ │ │ + bl 72fde0 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 25d5d8 │ │ │ │ mov r0, r5 │ │ │ │ bl 25e858 │ │ │ │ mov r0, r5 │ │ │ │ bl 32af14 │ │ │ │ mov r0, r4 │ │ │ │ @@ -7606,35 +7606,35 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 32afec │ │ │ │ mov r0, r4 │ │ │ │ bl 25e9bc │ │ │ │ mov r0, r4 │ │ │ │ - bl 72fe64 │ │ │ │ + bl 72feac │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ - b 715544 │ │ │ │ + b 71558c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 758210 │ │ │ │ + bl 758258 │ │ │ │ ldr ip, [pc, #312] @ 25d77c │ │ │ │ ldr r2, [pc, #312] @ 25d780 │ │ │ │ ldr r1, [pc, #312] @ 25d784 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #20 │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #0 │ │ │ │ bl 253cb4 │ │ │ │ ldrb r3, [r5, #181] @ 0xb5 │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 25d700 │ │ │ │ @@ -7697,46 +7697,46 @@ │ │ │ │ b 25d6b8 │ │ │ │ ldr r1, [pc, #56] @ 25d7a4 │ │ │ │ ldr r2, [r6, #196] @ 0xc4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ bl 253f9c │ │ │ │ b 25d6ac │ │ │ │ - @ instruction: 0x008888b0 │ │ │ │ - ldrheq sp, [r7], #-216 @ 0xffffff28 @ │ │ │ │ - rsbseq lr, r7, r4, lsl #6 │ │ │ │ - rsbseq sp, r7, r4, asr #29 │ │ │ │ - rsbseq sp, r7, ip, asr #29 │ │ │ │ - rsbseq sp, r7, r8, asr #29 │ │ │ │ - rsbseq sp, r7, r0, lsr lr │ │ │ │ - rsbseq sp, r7, r4, lsr #28 │ │ │ │ - rsbseq sp, r7, r0, asr lr │ │ │ │ - rsbseq sp, r7, r4, lsr #28 │ │ │ │ - ldrsheq sp, [r7], #-220 @ 0xffffff24 @ │ │ │ │ + addeq r8, r8, r0, lsl #18 │ │ │ │ + rsbseq sp, r7, r8, lsl #28 │ │ │ │ + rsbseq lr, r7, r4, asr r3 │ │ │ │ + rsbseq sp, r7, r4, lsl pc │ │ │ │ + rsbseq sp, r7, ip, lsl pc │ │ │ │ + rsbseq sp, r7, r8, lsl pc │ │ │ │ + rsbseq sp, r7, r0, lsl #29 │ │ │ │ + rsbseq sp, r7, r4, ror lr │ │ │ │ + rsbseq sp, r7, r0, lsr #29 │ │ │ │ + rsbseq sp, r7, r4, ror lr │ │ │ │ + rsbseq sp, r7, ip, asr #28 │ │ │ │ │ │ │ │ 0025d7a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ mov r4, r1 │ │ │ │ str r2, [sp, #20] │ │ │ │ mov sl, r0 │ │ │ │ - bl 758210 │ │ │ │ + bl 758258 │ │ │ │ ldr ip, [pc, #2164] @ 25e048 │ │ │ │ ldr r2, [pc, #2164] @ 25e04c │ │ │ │ ldr r1, [pc, #2164] @ 25e050 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldrb fp, [r4] │ │ │ │ cmp fp, #0 │ │ │ │ ldrne r3, [r4, #8] │ │ │ │ streq fp, [sp, #28] │ │ │ │ strne r3, [sp, #28] │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ mov r8, r0 │ │ │ │ @@ -7931,15 +7931,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 25db60 │ │ │ │ ldr fp, [r4, #56] @ 0x38 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ orrs r0, fp, r0 │ │ │ │ bne 25d910 │ │ │ │ ldr r3, [pc, #1316] @ 25e060 │ │ │ │ ldr ip, [pc, #1316] @ 25e064 │ │ │ │ @@ -7947,15 +7947,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #115 @ 0x73 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -7994,15 +7994,15 @@ │ │ │ │ mov r1, r2 │ │ │ │ mul r1, fp, r1 │ │ │ │ movcc r3, #1 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mul r3, r1, r3 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ - bl 9d8900 │ │ │ │ + bl 9d8948 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ mov r3, r2 │ │ │ │ mul r3, ip, r3 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mul r5, r3, r5 │ │ │ │ @@ -8044,15 +8044,15 @@ │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #240 @ 0xf0 │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r4, r0 │ │ │ │ stmib sp, {r4, r5} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 253810 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ cmp r2, #0 │ │ │ │ bne 25df60 │ │ │ │ @@ -8063,15 +8063,15 @@ │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mul r3, r5, r3 │ │ │ │ cmp r2, #1 │ │ │ │ movcc r2, #1 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ mul r2, r3, r2 │ │ │ │ mov r1, r2 │ │ │ │ - bl 9d8900 │ │ │ │ + bl 9d8948 │ │ │ │ str r0, [sp, #32] │ │ │ │ b 25dc20 │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r3, [pc, #820] @ 25e078 │ │ │ │ ldr r1, [r8, #52] @ 0x34 │ │ │ │ ldr ip, [pc, #816] @ 25e07c │ │ │ │ str r1, [sp, #8] │ │ │ │ @@ -8080,15 +8080,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #248 @ 0xf8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 25db60 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ cmp r0, #2 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ sbcs r0, r0, #0 │ │ │ │ blt 25d9a0 │ │ │ │ ldr r3, [pc, #752] @ 25e084 │ │ │ │ @@ -8097,15 +8097,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 25db60 │ │ │ │ ldr r0, [r4, #88] @ 0x58 │ │ │ │ cmp r0, #2 │ │ │ │ ldr r0, [r4, #92] @ 0x5c │ │ │ │ sbcs r0, r0, #0 │ │ │ │ blt 25d9c0 │ │ │ │ ldr r3, [pc, #696] @ 25e090 │ │ │ │ @@ -8114,15 +8114,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #134 @ 0x86 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 25db60 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sl, #188] @ 0xbc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sl, #192] @ 0xc0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sl, #208] @ 0xd0 │ │ │ │ @@ -8151,15 +8151,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #231 @ 0xe7 │ │ │ │ str lr, [sp, #8] │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ str r4, [sp, #4] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 25dce4 │ │ │ │ ldr r1, [r4, #72] @ 0x48 │ │ │ │ cmp r1, #2 │ │ │ │ ldr r1, [r4, #76] @ 0x4c │ │ │ │ sbcs r1, r1, #0 │ │ │ │ blt 25d9e0 │ │ │ │ ldr r3, [pc, #504] @ 25e0a8 │ │ │ │ @@ -8168,15 +8168,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #142 @ 0x8e │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 25db60 │ │ │ │ ldr r2, [r4, #40] @ 0x28 │ │ │ │ cmp r2, #2 │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ sbcs r2, r2, #0 │ │ │ │ blt 25da00 │ │ │ │ ldr r3, [pc, #448] @ 25e0b4 │ │ │ │ @@ -8185,15 +8185,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #150 @ 0x96 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 25db60 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ cmp r3, #2 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ sbcs r3, r3, #0 │ │ │ │ blt 25da20 │ │ │ │ ldr r3, [pc, #392] @ 25e0c0 │ │ │ │ @@ -8202,15 +8202,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #158 @ 0x9e │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 25db60 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ cmp r2, #0 │ │ │ │ bne 25dfac │ │ │ │ ldr r1, [sp, #32] │ │ │ │ b 25dbe4 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -8220,15 +8220,15 @@ │ │ │ │ mul r1, r5, r1 │ │ │ │ cmp r3, #1 │ │ │ │ movcc r3, #1 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mul r3, r1, r3 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ - bl 9d8900 │ │ │ │ + bl 9d8948 │ │ │ │ str r0, [sp, #32] │ │ │ │ b 25dc20 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ cmp r2, #0 │ │ │ │ bne 25dc20 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ @@ -8237,15 +8237,15 @@ │ │ │ │ mul r1, r6, r1 │ │ │ │ mul r3, r1, r3 │ │ │ │ mov r1, r3 │ │ │ │ mul r1, fp, r1 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mul r3, r1, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl 9d8900 │ │ │ │ + bl 9d8948 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ b 25dc20 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r3, #0 │ │ │ │ streq r1, [sp, #24] │ │ │ │ beq 25de00 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -8262,47 +8262,47 @@ │ │ │ │ str r9, [sl, #200] @ 0xc8 │ │ │ │ str fp, [sl, #204] @ 0xcc │ │ │ │ str r3, [sl, #180] @ 0xb4 │ │ │ │ str r5, [sl, #216] @ 0xd8 │ │ │ │ ldrb r3, [r4, #80] @ 0x50 │ │ │ │ strb r3, [r8, #179] @ 0xb3 │ │ │ │ b 25dc98 │ │ │ │ - addeq r8, r8, r0, lsr #14 │ │ │ │ - rsbseq sp, r7, r8, lsr #24 │ │ │ │ - rsbseq lr, r7, ip, ror r1 │ │ │ │ - strdeq r8, [r8], r8 @ │ │ │ │ - rsbseq sp, r7, r0, lsr sp │ │ │ │ - ldrsbeq sp, [r7], #-144 @ 0xffffff70 @ │ │ │ │ - @ instruction: 0x008883b8 │ │ │ │ - rsbseq sp, r7, r8, ror sl │ │ │ │ - @ instruction: 0x0077d994 │ │ │ │ - addeq r8, r8, ip, lsr r2 │ │ │ │ + addeq r8, r8, r0, ror r7 │ │ │ │ + rsbseq sp, r7, r8, ror ip │ │ │ │ + rsbseq lr, r7, ip, asr #3 │ │ │ │ + addeq r8, r8, r8, asr #8 │ │ │ │ + rsbseq sp, r7, r0, lsl #27 │ │ │ │ + rsbseq sp, r7, r0, lsr #20 │ │ │ │ + addeq r8, r8, r8, lsl #8 │ │ │ │ rsbseq sp, r7, r8, asr #21 │ │ │ │ - rsbseq sp, r7, r8, lsl r8 │ │ │ │ - addeq r8, r8, r4, lsr #3 │ │ │ │ - @ instruction: 0x0077da98 │ │ │ │ - rsbseq sp, r7, ip, ror r7 │ │ │ │ - addeq r8, r8, ip, asr r1 │ │ │ │ - rsbseq sp, r7, ip, ror #16 │ │ │ │ - rsbseq sp, r7, ip, lsr r7 │ │ │ │ - addeq r8, r8, r8, lsl r1 │ │ │ │ - rsbseq sp, r7, r4, ror #16 │ │ │ │ - ldrsheq sp, [r7], #-104 @ 0xffffff98 @ │ │ │ │ + rsbseq sp, r7, r4, ror #19 │ │ │ │ + addeq r8, r8, ip, lsl #5 │ │ │ │ + rsbseq sp, r7, r8, lsl fp │ │ │ │ + rsbseq sp, r7, r8, ror #16 │ │ │ │ + strdeq r8, [r8], r4 │ │ │ │ + rsbseq sp, r7, r8, ror #21 │ │ │ │ + rsbseq sp, r7, ip, asr #15 │ │ │ │ + addeq r8, r8, ip, lsr #3 │ │ │ │ + ldrheq sp, [r7], #-140 @ 0xffffff74 @ │ │ │ │ + rsbseq sp, r7, ip, lsl #15 │ │ │ │ + addeq r8, r8, r8, ror #2 │ │ │ │ + ldrheq sp, [r7], #-132 @ 0xffffff7c @ │ │ │ │ + rsbseq sp, r7, r8, asr #14 │ │ │ │ + addeq r8, r8, r0, ror #1 │ │ │ │ + rsbseq sp, r7, r4, lsl r9 │ │ │ │ + rsbseq sp, r7, r0, asr #13 │ │ │ │ umulleq r8, r8, r0, r0 @ │ │ │ │ - rsbseq sp, r7, r4, asr #17 │ │ │ │ + rsbseq sp, r7, r8, lsl r8 │ │ │ │ rsbseq sp, r7, r0, ror r6 │ │ │ │ - addeq r8, r8, r0, asr #32 │ │ │ │ - rsbseq sp, r7, r8, asr #15 │ │ │ │ - rsbseq sp, r7, r0, lsr #12 │ │ │ │ - strdeq r7, [r8], ip │ │ │ │ - ldrheq sp, [r7], #-124 @ 0xffffff84 @ │ │ │ │ - ldrsbeq sp, [r7], #-92 @ 0xffffffa4 @ │ │ │ │ - @ instruction: 0x00887fb8 │ │ │ │ - ldrheq sp, [r7], #-112 @ 0xffffff90 @ │ │ │ │ - @ instruction: 0x0077d598 │ │ │ │ + addeq r8, r8, ip, asr #32 │ │ │ │ + rsbseq sp, r7, ip, lsl #16 │ │ │ │ + rsbseq sp, r7, ip, lsr #12 │ │ │ │ + addeq r8, r8, r8 │ │ │ │ + rsbseq sp, r7, r0, lsl #16 │ │ │ │ + rsbseq sp, r7, r8, ror #11 │ │ │ │ │ │ │ │ 0025e0cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r2 │ │ │ │ @@ -8312,25 +8312,25 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ - bl 758210 │ │ │ │ + bl 758258 │ │ │ │ ldr r3, [pc, #860] @ 25e470 │ │ │ │ ldr r2, [pc, #860] @ 25e474 │ │ │ │ ldr r1, [pc, #860] @ 25e478 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #20 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r7, [pc, #832] @ 25e47c │ │ │ │ mov r3, #0 │ │ │ │ cmp r4, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov sl, r0 │ │ │ │ beq 25e1fc │ │ │ │ @@ -8359,27 +8359,27 @@ │ │ │ │ lsr r3, r3, lr │ │ │ │ tst r3, #1 │ │ │ │ beq 25e15c │ │ │ │ ldr r3, [pc, #708] @ 25e480 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 979a90 │ │ │ │ + bl 979ad8 │ │ │ │ ldr r3, [pc, #692] @ 25e484 │ │ │ │ ldr ip, [pc, #692] @ 25e488 │ │ │ │ ldr r1, [pc, #692] @ 25e48c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #684] @ 25e490 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 25e300 │ │ │ │ ldr r9, [pc, #656] @ 25e494 │ │ │ │ ldr r3, [pc, #656] @ 25e498 │ │ │ │ add r9, pc, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, r5 │ │ │ │ add r9, r9, #20 │ │ │ │ @@ -8392,21 +8392,21 @@ │ │ │ │ add r3, sl, r1 │ │ │ │ ldrb r3, [r3, #183] @ 0xb7 │ │ │ │ cmp r3, #0 │ │ │ │ beq 25e3e8 │ │ │ │ cmp r4, #0 │ │ │ │ beq 25e39c │ │ │ │ mov r0, r5 │ │ │ │ - bl 758210 │ │ │ │ + bl 758258 │ │ │ │ ldr r1, [pc, #584] @ 25e49c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r9, [sp] │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ cmp r4, #2 │ │ │ │ beq 25e2ac │ │ │ │ cmp r4, #3 │ │ │ │ beq 25e35c │ │ │ │ cmp r4, #4 │ │ │ │ beq 25e340 │ │ │ │ cmp r4, #6 │ │ │ │ @@ -8425,27 +8425,27 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 25e290 │ │ │ │ ldr r3, [pc, #480] @ 25e4a0 │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 979a90 │ │ │ │ + bl 979ad8 │ │ │ │ ldr r3, [pc, #460] @ 25e4a4 │ │ │ │ ldr ip, [pc, #460] @ 25e4a8 │ │ │ │ ldr r1, [pc, #460] @ 25e4ac │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #452] @ 25e4b0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #424] @ 25e4b4 │ │ │ │ ldr r3, [pc, #348] @ 25e46c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -8482,91 +8482,91 @@ │ │ │ │ bne 25e21c │ │ │ │ b 25e29c │ │ │ │ ldr r3, [pc, #252] @ 25e4a0 │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 979a90 │ │ │ │ + bl 979ad8 │ │ │ │ ldr r3, [pc, #252] @ 25e4b8 │ │ │ │ ldr ip, [pc, #252] @ 25e4bc │ │ │ │ ldr r1, [pc, #252] @ 25e4c0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #244] @ 25e4c4 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 25e300 │ │ │ │ ldr r3, [pc, #144] @ 25e480 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 979a90 │ │ │ │ + bl 979ad8 │ │ │ │ ldr r3, [pc, #196] @ 25e4c8 │ │ │ │ ldr ip, [pc, #196] @ 25e4cc │ │ │ │ ldr r1, [pc, #196] @ 25e4d0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #188] @ 25e4d4 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 25e300 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ mov r0, r5 │ │ │ │ - bl 758210 │ │ │ │ + bl 758258 │ │ │ │ ldr r3, [pc, #148] @ 25e4d8 │ │ │ │ ldr r2, [pc, #148] @ 25e4dc │ │ │ │ ldr r1, [pc, #148] @ 25e4e0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #20 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ b 25e290 │ │ │ │ adceq ip, r4, r4, lsr sp │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r7, r8, r0, ror #27 │ │ │ │ - rsbseq sp, r7, r8, ror #5 │ │ │ │ - rsbseq sp, r7, r0, lsr r8 │ │ │ │ + addeq r7, r8, r0, lsr lr │ │ │ │ + rsbseq sp, r7, r8, lsr r3 │ │ │ │ + rsbseq sp, r7, r0, lsl #17 │ │ │ │ ldrdeq ip, [r4], ip @ │ │ │ │ andeq r3, r0, r0, lsl #21 │ │ │ │ - addeq r7, r8, r0, lsr #26 │ │ │ │ - @ instruction: 0x0077d69c │ │ │ │ - ldrsheq sp, [r7], #-44 @ 0xffffffd4 @ │ │ │ │ + addeq r7, r8, r0, ror sp │ │ │ │ + rsbseq sp, r7, ip, ror #13 │ │ │ │ + rsbseq sp, r7, ip, asr #6 │ │ │ │ andeq r0, r0, r9, lsr #2 │ │ │ │ - strdeq r7, [r8], r4 │ │ │ │ - rsbseq sp, r7, r4, lsl #4 │ │ │ │ - rsbseq sp, r7, r8, lsl #14 │ │ │ │ + addeq r7, r8, r4, asr #26 │ │ │ │ + rsbseq sp, r7, r4, asr r2 │ │ │ │ + rsbseq sp, r7, r8, asr r7 │ │ │ │ andeq r1, r0, r4, ror #24 │ │ │ │ - addeq r7, r8, ip, lsl ip │ │ │ │ - rsbseq sp, r7, r4, lsr r6 │ │ │ │ - ldrsheq sp, [r7], #-20 @ 0xffffffec @ │ │ │ │ + addeq r7, r8, ip, ror #24 │ │ │ │ + rsbseq sp, r7, r4, lsl #13 │ │ │ │ + rsbseq sp, r7, r4, asr #4 │ │ │ │ andeq r0, r0, r3, lsl r1 │ │ │ │ adceq ip, r4, r0, lsl fp │ │ │ │ - addeq r7, r8, r4, lsr fp │ │ │ │ - rsbseq sp, r7, r4, lsr #10 │ │ │ │ - rsbseq sp, r7, r0, lsl r1 │ │ │ │ + addeq r7, r8, r4, lsl #23 │ │ │ │ + rsbseq sp, r7, r4, ror r5 │ │ │ │ + rsbseq sp, r7, r0, ror #2 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ - addeq r7, r8, ip, ror #21 │ │ │ │ - rsbseq sp, r7, ip, lsr #9 │ │ │ │ - rsbseq sp, r7, r8, asr #1 │ │ │ │ + addeq r7, r8, ip, lsr fp │ │ │ │ + ldrsheq sp, [r7], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbseq sp, r7, r8, lsl r1 │ │ │ │ andeq r0, r0, lr, lsr r1 │ │ │ │ - @ instruction: 0x00887ab0 │ │ │ │ - ldrheq ip, [r7], #-248 @ 0xffffff08 @ │ │ │ │ - rsbseq sp, r7, r4, lsl #10 │ │ │ │ + addeq r7, r8, r0, lsl #22 │ │ │ │ + rsbseq sp, r7, r8 │ │ │ │ + rsbseq sp, r7, r4, asr r5 │ │ │ │ │ │ │ │ 0025e4e4 : │ │ │ │ ldr r3, [r0, #208] @ 0xd0 │ │ │ │ ldr r1, [r0, #204] @ 0xcc │ │ │ │ ldr r2, [r0, #200] @ 0xc8 │ │ │ │ mul r3, r1, r3 │ │ │ │ ldr r0, [r0, #196] @ 0xc4 │ │ │ │ @@ -8641,15 +8641,15 @@ │ │ │ │ ldr r1, [pc, #112] @ 25e660 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #104] @ 25e664 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -8659,42 +8659,42 @@ │ │ │ │ ldr r1, [pc, #56] @ 25e670 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #48] @ 25e674 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 25e608 │ │ │ │ bl 255fd0 │ │ │ │ - addeq r7, r8, ip, lsl #18 │ │ │ │ - rsbseq sp, r7, r4, ror r3 │ │ │ │ - rsbseq ip, r7, r8, ror #29 │ │ │ │ + addeq r7, r8, ip, asr r9 │ │ │ │ + rsbseq sp, r7, r4, asr #7 │ │ │ │ + rsbseq ip, r7, r8, lsr pc │ │ │ │ andeq r0, r0, r9, lsl #3 │ │ │ │ - addeq r7, r8, r0, asr #17 │ │ │ │ - rsbseq sp, r7, r8, lsl #7 │ │ │ │ - rsbseq ip, r7, r0, lsr #29 │ │ │ │ + addeq r7, r8, r0, lsl r9 │ │ │ │ + ldrsbeq sp, [r7], #-56 @ 0xffffffc8 @ │ │ │ │ + ldrsheq ip, [r7], #-224 @ 0xffffff20 @ │ │ │ │ muleq r0, r1, r1 │ │ │ │ ldr r3, [pc, #28] @ 25e69c │ │ │ │ ldr r2, [pc, #28] @ 25e6a0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 25e6a4 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ umlaleq ip, r4, ip, r7 │ │ │ │ andeq r2, r0, r0, asr lr │ │ │ │ - rsbseq sp, r7, r0, lsl #7 │ │ │ │ + ldrsbeq sp, [r7], #-48 @ 0xffffffd0 @ │ │ │ │ ldr r1, [pc, #8] @ 25e6b8 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 993b74 │ │ │ │ - rsbseq sp, r7, r4, ror #6 │ │ │ │ + b 993bbc │ │ │ │ + ldrheq sp, [r7], #-52 @ 0xffffffcc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #100] @ 25e738 │ │ │ │ ldr r2, [pc, #100] @ 25e73c │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -8714,40 +8714,40 @@ │ │ │ │ ldr ip, [r4, #592] @ 0x250 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [ip] │ │ │ │ mov r1, r6 │ │ │ │ str r5, [r4, #592] @ 0x250 │ │ │ │ mov r2, #138 @ 0x8a │ │ │ │ strb r3, [r5, #14] │ │ │ │ - bl 993b74 │ │ │ │ + bl 993bbc │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 51493c │ │ │ │ adceq ip, r4, r8, asr #14 │ │ │ │ andeq r2, r0, r0, asr lr │ │ │ │ - rsbseq ip, r7, r8, asr #25 │ │ │ │ + rsbseq ip, r7, r8, lsl sp │ │ │ │ │ │ │ │ 0025e744 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #44] @ 25e788 │ │ │ │ mov r3, #0 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r0], #4 │ │ │ │ - bl 993680 │ │ │ │ + bl 9936c8 │ │ │ │ add r0, r4, #32 │ │ │ │ - bl 99402c │ │ │ │ + bl 994074 │ │ │ │ add r0, r4, #88 @ 0x58 │ │ │ │ - bl 99402c │ │ │ │ + bl 994074 │ │ │ │ add r0, r4, #144 @ 0x90 │ │ │ │ pop {r4, lr} │ │ │ │ - b 99402c │ │ │ │ + b 994074 │ │ │ │ adcseq r3, r4, r4, lsl lr │ │ │ │ │ │ │ │ 0025e78c : │ │ │ │ ldr r3, [pc, #40] @ 25e7bc │ │ │ │ ldr r2, [pc, #40] @ 25e7c0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ @@ -8758,26 +8758,26 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #51 @ 0x33 │ │ │ │ add r0, r0, #4 │ │ │ │ bx r3 │ │ │ │ adceq ip, r4, r8, lsl #13 │ │ │ │ andeq r2, r0, r0, asr lr │ │ │ │ adcseq r3, r4, r8, asr #27 │ │ │ │ - rsbseq ip, r7, ip, lsl #24 │ │ │ │ + rsbseq ip, r7, ip, asr ip │ │ │ │ │ │ │ │ 0025e7cc : │ │ │ │ ldr r0, [pc, #20] @ 25e7e8 │ │ │ │ ldr r1, [pc, #20] @ 25e7ec │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r0, r0, #4 │ │ │ │ - b 993b74 │ │ │ │ + b 993bbc │ │ │ │ umlalseq r3, r4, ip, sp │ │ │ │ - rsbseq ip, r7, r0, ror #23 │ │ │ │ + rsbseq ip, r7, r0, lsr ip │ │ │ │ │ │ │ │ 0025e7f0 : │ │ │ │ ldr r3, [pc, #68] @ 25e83c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 25e82c │ │ │ │ @@ -8831,15 +8831,15 @@ │ │ │ │ bne 25e968 │ │ │ │ ldr r5, [pc, #220] @ 25e998 │ │ │ │ mov r3, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [r5, #4] │ │ │ │ str r3, [r4, #628] @ 0x274 │ │ │ │ str r6, [r4, #632] @ 0x278 │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ str r4, [r6] │ │ │ │ ldr r3, [pc, #192] @ 25e99c │ │ │ │ add r4, r4, #628 @ 0x274 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #200] @ 0xc8 │ │ │ │ str r4, [r5, #4] │ │ │ │ add r2, r2, #1 │ │ │ │ @@ -8881,24 +8881,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #91 @ 0x5b │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ adceq ip, r4, ip, lsr #11 │ │ │ │ andeq r2, r0, r0, asr lr │ │ │ │ adcseq r3, r4, r8, ror #25 │ │ │ │ - rsbseq sp, r7, r8, lsl #3 │ │ │ │ + ldrsbeq sp, [r7], #-24 @ 0xffffffe8 @ │ │ │ │ adceq r1, r5, r4, asr #14 │ │ │ │ umlalseq r3, r4, r4, ip │ │ │ │ strdeq r1, [r5], ip @ │ │ │ │ - addeq r7, r8, ip, lsr r6 │ │ │ │ - rsbseq ip, r7, r8, ror #20 │ │ │ │ - ldrsbeq sp, [r7], #-12 @ │ │ │ │ - addeq r7, r8, r4, lsl r6 │ │ │ │ - rsbseq ip, r7, r0, asr #20 │ │ │ │ - ldrsbeq sp, [r7], #-12 @ │ │ │ │ + addeq r7, r8, ip, lsl #13 │ │ │ │ + ldrheq ip, [r7], #-168 @ 0xffffff58 @ │ │ │ │ + rsbseq sp, r7, ip, lsr #2 │ │ │ │ + addeq r7, r8, r4, ror #12 │ │ │ │ + @ instruction: 0x0077ca90 │ │ │ │ + rsbseq sp, r7, ip, lsr #2 │ │ │ │ │ │ │ │ 0025e9bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #160] @ 25ea74 │ │ │ │ @@ -8942,15 +8942,15 @@ │ │ │ │ b 25ea24 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 25e6a8 │ │ │ │ adceq ip, r4, r8, asr #8 │ │ │ │ andeq r2, r0, r0, asr lr │ │ │ │ adcseq r3, r4, r4, lsl #23 │ │ │ │ - rsbseq sp, r7, ip, lsl r0 │ │ │ │ + rsbseq sp, r7, ip, rrx │ │ │ │ adcseq r3, r4, r0, asr #22 │ │ │ │ adceq r1, r5, r4, lsr #11 │ │ │ │ │ │ │ │ 0025ea8c : │ │ │ │ ldr r3, [pc, #60] @ 25ead0 │ │ │ │ mov r2, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -9028,41 +9028,41 @@ │ │ │ │ strh r3, [sp, #16] │ │ │ │ ldr r5, [pc, #112] @ 25ec28 │ │ │ │ bl 25e6bc │ │ │ │ add r7, r7, #144 @ 0x90 │ │ │ │ add r9, sp, #18 │ │ │ │ b 25ebf8 │ │ │ │ ldr r3, [pc, #96] @ 25ec2c │ │ │ │ - bl 9db2b0 │ │ │ │ + bl 9db300 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr sl, [r5, r0] │ │ │ │ ldr fp, [r3] │ │ │ │ ldr r2, [pc, #76] @ 25ec30 │ │ │ │ mov r3, #163 @ 0xa3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ blx fp │ │ │ │ str sl, [r5, r4] │ │ │ │ ldrb r4, [r9] │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ and r4, r4, #255 @ 0xff │ │ │ │ cmp r4, #0 │ │ │ │ beq 25ebc4 │ │ │ │ b 25eb48 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq ip, r4, r8, lsr #6 │ │ │ │ andeq r4, r0, r0 │ │ │ │ adceq ip, r4, ip, ror #5 │ │ │ │ adceq ip, r4, ip, asr #5 │ │ │ │ @ instruction: 0x00b439d0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r1, r0, r0, asr #18 │ │ │ │ - ldrsbeq ip, [r7], #-116 @ 0xffffff8c @ │ │ │ │ + rsbseq ip, r7, r4, lsr #16 │ │ │ │ │ │ │ │ 0025ec34 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -9081,15 +9081,15 @@ │ │ │ │ │ │ │ │ 0025ec78 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #492] @ 25ee7c │ │ │ │ - bl 9db2b0 │ │ │ │ + bl 9db300 │ │ │ │ ldr r3, [r6, r0] │ │ │ │ ldr r7, [pc, #484] @ 25ee80 │ │ │ │ ldrb r2, [r3, #112] @ 0x70 │ │ │ │ add r7, pc, r7 │ │ │ │ cmp r2, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ bne 25ee50 │ │ │ │ @@ -9132,15 +9132,15 @@ │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 25ed24 │ │ │ │ ldr r3, [pc, #324] @ 25ee94 │ │ │ │ mov r5, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r5, [r3] │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ ldr r3, [pc, #308] @ 25ee98 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r4, [r3] │ │ │ │ cmp r4, #0 │ │ │ │ moveq r8, r5 │ │ │ │ bne 25ed84 │ │ │ │ b 25edb4 │ │ │ │ @@ -9181,16 +9181,16 @@ │ │ │ │ bgt 25ede0 │ │ │ │ ldr r0, [pc, #152] @ 25eea4 │ │ │ │ ldr r1, [pc, #152] @ 25eea8 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #229 @ 0xe5 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 993b74 │ │ │ │ - bl 9db2b0 │ │ │ │ + bl 993bbc │ │ │ │ + bl 9db300 │ │ │ │ ldr r3, [r6, r0] │ │ │ │ mov r2, #1 │ │ │ │ str r2, [r3, #128] @ 0x80 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -9209,33 +9209,33 @@ │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 25351c │ │ │ │ andeq r0, r0, r8 │ │ │ │ adceq ip, r4, r0, lsl #3 │ │ │ │ andeq r2, r0, r0, asr lr │ │ │ │ adcseq r3, r4, ip, ror r8 │ │ │ │ - rsbseq ip, r7, r0, asr #13 │ │ │ │ + rsbseq ip, r7, r0, lsl r7 │ │ │ │ andeq r1, r0, r0, asr #18 │ │ │ │ adcseq r3, r4, r0, lsr #16 │ │ │ │ adceq r1, r5, r0, lsr #5 │ │ │ │ @ instruction: 0x00b437b8 │ │ │ │ - rsbseq ip, r7, r0, ror #11 │ │ │ │ + rsbseq ip, r7, r0, lsr r6 │ │ │ │ adcseq r3, r4, r4, ror #14 │ │ │ │ - rsbseq ip, r7, r8, lsr #11 │ │ │ │ - addeq r7, r8, ip, lsr #2 │ │ │ │ - rsbseq ip, r7, r4, lsl ip │ │ │ │ - rsbseq ip, r7, r4, asr r5 │ │ │ │ + ldrsheq ip, [r7], #-88 @ 0xffffffa8 @ │ │ │ │ + addeq r7, r8, ip, ror r1 │ │ │ │ + rsbseq ip, r7, r4, ror #24 │ │ │ │ + rsbseq ip, r7, r4, lsr #11 │ │ │ │ │ │ │ │ 0025eeb8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #136] @ 25ef58 │ │ │ │ - bl 9db2b0 │ │ │ │ + bl 9db300 │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldr r2, [pc, #128] @ 25ef5c │ │ │ │ ldr r4, [r3, #128] @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ sub r4, r4, #1 │ │ │ │ cmp r4, #0 │ │ │ │ str r4, [r3, #128] @ 0x80 │ │ │ │ @@ -9256,37 +9256,37 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r2, #242 @ 0xf2 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [r0], #88 @ 0x58 │ │ │ │ - bl 9941e0 │ │ │ │ + bl 994228 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, #245 @ 0xf5 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 993b74 │ │ │ │ + b 993bbc │ │ │ │ andeq r0, r0, r8 │ │ │ │ adceq fp, r4, r0, asr #30 │ │ │ │ andeq r2, r0, r0, asr lr │ │ │ │ adcseq r3, r4, r8, asr r6 │ │ │ │ - @ instruction: 0x0077c49c │ │ │ │ + rsbseq ip, r7, ip, ror #9 │ │ │ │ │ │ │ │ 0025ef6c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #208] @ 25f054 │ │ │ │ mov r4, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r0, #112] @ 0x70 │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ ldr r5, [pc, #188] @ 25f058 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -9330,30 +9330,30 @@ │ │ │ │ bne 25f024 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #112] @ 0x70 │ │ │ │ b 25eff0 │ │ │ │ umlaleq fp, r4, r8, lr │ │ │ │ @ instruction: 0x00b435d8 │ │ │ │ andeq r2, r0, r0, asr lr │ │ │ │ - rsbseq ip, r7, r0, asr #20 │ │ │ │ + @ instruction: 0x0077ca90 │ │ │ │ adcseq r3, r4, r8, ror r5 │ │ │ │ andeq r1, r0, r0, asr #18 │ │ │ │ - @ instruction: 0x0077c398 │ │ │ │ + rsbseq ip, r7, r8, ror #7 │ │ │ │ │ │ │ │ 0025f070 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #164] @ 25f12c │ │ │ │ mov r4, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, #0 │ │ │ │ strb r7, [r0, #112] @ 0x70 │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ ldr r5, [pc, #144] @ 25f130 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, r7 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -9381,20 +9381,20 @@ │ │ │ │ strb r7, [r4, #113] @ 0x71 │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #1 │ │ │ │ bne 25f0f0 │ │ │ │ add r0, r5, #32 │ │ │ │ - bl 994190 │ │ │ │ + bl 9941d8 │ │ │ │ b 25f0f0 │ │ │ │ umlaleq fp, r4, r4, sp │ │ │ │ @ instruction: 0x00b434d4 │ │ │ │ andeq r2, r0, r0, asr lr │ │ │ │ - rsbseq ip, r7, ip, lsr r9 │ │ │ │ + rsbseq ip, r7, ip, lsl #19 │ │ │ │ adcseq r3, r4, r8, ror r4 │ │ │ │ │ │ │ │ 0025f140 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -9469,15 +9469,15 @@ │ │ │ │ cmp r3, ip │ │ │ │ str r3, [r5, #588] @ 0x24c │ │ │ │ streq r9, [r5, #592] @ 0x250 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, #360 @ 0x168 │ │ │ │ mov r1, r6 │ │ │ │ str ip, [r4] │ │ │ │ - bl 993b74 │ │ │ │ + bl 993bbc │ │ │ │ ldrb r3, [r4, #13] │ │ │ │ mov r0, r5 │ │ │ │ cmp r3, #0 │ │ │ │ bne 25f2f0 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ blx r3 │ │ │ │ @@ -9486,30 +9486,30 @@ │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ ldrb r3, [r4, #12] │ │ │ │ mov r0, r4 │ │ │ │ cmp r3, #0 │ │ │ │ bne 25f238 │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ mov sl, #1 │ │ │ │ strb sl, [r4, #14] │ │ │ │ ldr r4, [r5, #588] @ 0x24c │ │ │ │ cmp r4, #0 │ │ │ │ bne 25f248 │ │ │ │ ldr r1, [pc, #108] @ 25f33c │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #104] @ 25f340 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 993b74 │ │ │ │ + bl 993bbc │ │ │ │ ldr r0, [pc, #96] @ 25f344 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #144 @ 0x90 │ │ │ │ - b 9941e0 │ │ │ │ + b 994228 │ │ │ │ bl 514c10 │ │ │ │ bl 25ec78 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ blx r3 │ │ │ │ bl 25eeb8 │ │ │ │ @@ -9517,19 +9517,19 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 514b6c │ │ │ │ b 25f28c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #28] @ 25f348 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 993b74 │ │ │ │ + b 993bbc │ │ │ │ adceq fp, r4, r4, lsr #24 │ │ │ │ andeq r2, r0, r0, asr lr │ │ │ │ - rsbseq ip, r7, r8, lsr #3 │ │ │ │ - rsbseq ip, r7, r4, ror #1 │ │ │ │ + ldrsheq ip, [r7], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbseq ip, r7, r4, lsr r1 │ │ │ │ andeq r0, r0, pc, ror r1 │ │ │ │ adcseq r3, r4, ip, lsl #5 │ │ │ │ andeq r0, r0, r2, ror #2 │ │ │ │ │ │ │ │ 0025f34c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -9621,44 +9621,44 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #24] │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 25f534 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 25f404 │ │ │ │ ldr r0, [pc, #60] @ 25f538 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 25f404 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a4bab0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ adceq fp, r4, ip, lsl #21 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ adceq fp, r4, r0, lsl sl │ │ │ │ muleq r0, r8, fp │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq ip, r7, r4, lsr #11 │ │ │ │ - rsbseq ip, r7, ip, asr #11 │ │ │ │ + ldrsheq ip, [r7], #-84 @ 0xffffffac @ │ │ │ │ + rsbseq ip, r7, ip, lsl r6 │ │ │ │ │ │ │ │ 0025f53c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr lr, [pc, #332] @ 25f6a0 │ │ │ │ @@ -9722,44 +9722,44 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #24 │ │ │ │ str r5, [sp, #24] │ │ │ │ str r5, [sp, #28] │ │ │ │ str r5, [sp, #32] │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 25f6c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 25f5b8 │ │ │ │ ldr r0, [pc, #60] @ 25f6c4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 25f5b8 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq fp, r4, r4, asr #17 │ │ │ │ andeq r4, r0, r0 │ │ │ │ adceq fp, r4, r0, lsl #17 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ adceq fp, r4, ip, asr r8 │ │ │ │ andeq r2, r0, ip, asr #16 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq ip, r7, r4, lsl #9 │ │ │ │ - rsbseq ip, r7, r8, lsr #9 │ │ │ │ + ldrsbeq ip, [r7], #-68 @ 0xffffffbc @ │ │ │ │ + ldrsheq ip, [r7], #-72 @ 0xffffffb8 @ │ │ │ │ │ │ │ │ 0025f6c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ @@ -10917,71 +10917,71 @@ │ │ │ │ ldrh r3, [r3, #24] │ │ │ │ b 25fa30 │ │ │ │ and r2, r2, #133169152 @ 0x7f00000 │ │ │ │ cmp r2, #15728640 @ 0xf00000 │ │ │ │ movne r3, #0 │ │ │ │ moveq r3, #396 @ 0x18c │ │ │ │ b 25fa30 │ │ │ │ - addeq r6, r8, r8, lsr r6 │ │ │ │ - addeq r6, r8, r0, lsl r6 │ │ │ │ - addeq r6, r8, r2, lsl r6 │ │ │ │ - addeq r6, r8, r1, ror #11 │ │ │ │ + addeq r6, r8, r8, lsl #13 │ │ │ │ + addeq r6, r8, r0, ror #12 │ │ │ │ + addeq r6, r8, r2, ror #12 │ │ │ │ + addeq r6, r8, r1, lsr r6 │ │ │ │ andeq r0, r0, pc, lsl #2 │ │ │ │ andeq r0, r0, r7, lsl #2 │ │ │ │ andeq r0, r0, sl, lsl #2 │ │ │ │ andeq r0, r0, sp, lsl #2 │ │ │ │ andeq r0, r0, fp, lsl #2 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ - addeq r6, r8, ip, ror #8 │ │ │ │ + @ instruction: 0x008864bc │ │ │ │ andeq r0, r0, lr, lsl #2 │ │ │ │ - addeq r6, r8, sl, lsr #8 │ │ │ │ + addeq r6, r8, sl, ror r4 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ andeq r0, r0, fp, lsl #6 │ │ │ │ andeq r0, r0, r9, lsl #6 │ │ │ │ andeq r0, r0, sl, lsl #6 │ │ │ │ - addeq r6, r8, sl, ror r3 │ │ │ │ - umulleq r7, r8, r8, ip │ │ │ │ - addeq r6, r8, r2, lsl r3 │ │ │ │ - strdeq r7, [r8], ip │ │ │ │ - addeq r6, r8, r8, lsl #5 │ │ │ │ - addeq r6, r8, lr, asr #4 │ │ │ │ - addeq r6, r8, r2, lsr r2 │ │ │ │ - addeq r6, r8, ip, ror #3 │ │ │ │ - umulleq r7, r8, ip, sl │ │ │ │ - addeq r6, r8, r0, lsl #3 │ │ │ │ - addeq r6, r8, r6, lsl #2 │ │ │ │ - addeq r6, r8, sl, rrx │ │ │ │ + addeq r6, r8, sl, asr #7 │ │ │ │ + addeq r7, r8, r8, ror #25 │ │ │ │ + addeq r6, r8, r2, ror #6 │ │ │ │ + addeq r7, r8, ip, asr #24 │ │ │ │ + ldrdeq r6, [r8], r8 │ │ │ │ + umulleq r6, r8, lr, r2 │ │ │ │ + addeq r6, r8, r2, lsl #5 │ │ │ │ + addeq r6, r8, ip, lsr r2 │ │ │ │ + addeq r7, r8, ip, ror #21 │ │ │ │ + ldrdeq r6, [r8], r0 │ │ │ │ + addeq r6, r8, r6, asr r1 │ │ │ │ + strheq r6, [r8], sl │ │ │ │ andeq r0, r0, lr, lsl r3 │ │ │ │ andeq r0, r0, sp, lsl r3 │ │ │ │ - strdeq r5, [r8], r4 │ │ │ │ + addeq r5, r8, r4, asr #30 │ │ │ │ @ instruction: 0x000001b7 │ │ │ │ @ instruction: 0x000001bb │ │ │ │ - addeq r5, r8, r8, lsl #29 │ │ │ │ + ldrdeq r5, [r8], r8 │ │ │ │ @ instruction: 0x000001b6 │ │ │ │ @ instruction: 0x000001ba │ │ │ │ - addeq r5, r8, ip, lsl lr │ │ │ │ + addeq r5, r8, ip, ror #28 │ │ │ │ biclt r0, r0, #0 │ │ │ │ bichi r0, r0, r0 │ │ │ │ andeq r8, pc, r0, lsl #31 │ │ │ │ muleq r0, r5, r3 │ │ │ │ @ instruction: 0x000003b5 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - addeq r5, r8, r0, lsl #26 │ │ │ │ - ldrdeq r5, [r8], r4 │ │ │ │ - addeq r5, r8, r4, lsr #25 │ │ │ │ - addeq r5, r8, ip, ror ip │ │ │ │ - addeq r5, r8, r8, asr ip │ │ │ │ - addeq r5, r8, r0, lsr #25 │ │ │ │ + addeq r5, r8, r0, asr sp │ │ │ │ + addeq r5, r8, r4, lsr #26 │ │ │ │ strdeq r5, [r8], r4 │ │ │ │ - addeq r5, r8, r8, lsr #26 │ │ │ │ - addeq r5, r8, ip, ror #26 │ │ │ │ - addeq r5, r8, sl, asr sp │ │ │ │ - @ instruction: 0x00885db6 │ │ │ │ + addeq r5, r8, ip, asr #25 │ │ │ │ + addeq r5, r8, r8, lsr #25 │ │ │ │ + strdeq r5, [r8], r0 │ │ │ │ + addeq r5, r8, r4, asr #26 │ │ │ │ + addeq r5, r8, r8, ror sp │ │ │ │ + @ instruction: 0x00885dbc │ │ │ │ + addeq r5, r8, sl, lsr #27 │ │ │ │ + addeq r5, r8, r6, lsl #28 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, r5, lsl #3 │ │ │ │ andeq r0, r0, sp, ror #2 │ │ │ │ andeq r0, r0, sl, ror #2 │ │ │ │ andeq r0, r0, fp, ror #2 │ │ │ │ andeq r0, r0, pc, lsl #6 │ │ │ │ andeq r0, r0, lr, lsl #6 │ │ │ │ @@ -11008,51 +11008,51 @@ │ │ │ │ andeq r0, r0, r2, asr #2 │ │ │ │ andeq r0, r0, r5, ror #2 │ │ │ │ andeq r0, r0, sl, asr #6 │ │ │ │ andeq r0, r0, r5, ror #6 │ │ │ │ andeq r0, r0, r3, ror #6 │ │ │ │ andeq r0, r0, fp, asr #6 │ │ │ │ andeq r0, r0, r1, ror #6 │ │ │ │ - strheq r7, [r8], ip │ │ │ │ - umulleq r5, r8, r6, r7 │ │ │ │ + addeq r7, r8, ip, lsl #2 │ │ │ │ + addeq r5, r8, r6, ror #15 │ │ │ │ andeq r0, r0, lr, ror #2 │ │ │ │ andeq r0, r0, pc, lsr r1 │ │ │ │ andeq r0, r0, r1, asr #2 │ │ │ │ andeq r0, r0, r2, ror #6 │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ andeq r0, r0, r2, lsl #2 │ │ │ │ andeq r0, r0, r3, lsl #2 │ │ │ │ - ldrdeq r5, [r8], sl │ │ │ │ + addeq r5, r8, sl, lsr #14 │ │ │ │ andeq r0, r0, r7, lsl #6 │ │ │ │ andeq r0, r0, r1, lsl r3 │ │ │ │ andeq r0, r0, r3, lsl r3 │ │ │ │ andeq r0, r0, r3, asr r1 │ │ │ │ andeq r0, r0, r1, asr r1 │ │ │ │ @ instruction: 0x000003ba │ │ │ │ @ instruction: 0x000003bb │ │ │ │ - addeq r5, r8, lr, ror #10 │ │ │ │ - addeq r5, r8, r6, asr #12 │ │ │ │ + @ instruction: 0x008855be │ │ │ │ + umulleq r5, r8, r6, r6 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r0, r1, ror #2 │ │ │ │ - addeq r5, r8, r8, lsl #14 │ │ │ │ + addeq r5, r8, r8, asr r7 │ │ │ │ andeq r0, r0, sl, lsl #3 │ │ │ │ andeq r0, r0, pc, asr r1 │ │ │ │ andeq r0, r0, r2, lsl r3 │ │ │ │ - addeq r5, r8, r6, asr #13 │ │ │ │ + addeq r5, r8, r6, lsl r7 │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ andeq r0, r0, r6, asr #3 │ │ │ │ - @ instruction: 0x008856b6 │ │ │ │ + addeq r5, r8, r6, lsl #14 │ │ │ │ muleq r0, sp, r1 │ │ │ │ andeq r0, r0, r9, lsr #3 │ │ │ │ andeq r0, r0, sp, lsr #3 │ │ │ │ - addeq r5, r8, r6, ror #11 │ │ │ │ + addeq r5, r8, r6, lsr r6 │ │ │ │ andeq r0, r0, r8, lsr #12 │ │ │ │ @ instruction: 0x000001b5 │ │ │ │ @ instruction: 0x000001b9 │ │ │ │ - @ instruction: 0x008858b6 │ │ │ │ + addeq r5, r8, r6, lsl #18 │ │ │ │ muleq r0, r9, r1 │ │ │ │ andeq r0, r0, r1, lsr #3 │ │ │ │ andeq r0, r0, pc, lsl #3 │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ andeq r0, r0, lr, asr r1 │ │ │ │ andeq r0, r0, r2, asr r1 │ │ │ │ andeq r0, r0, r1, asr #3 │ │ │ │ @@ -11107,34 +11107,34 @@ │ │ │ │ andeq r0, r0, r7, asr r1 │ │ │ │ andeq r0, r0, r6, asr r1 │ │ │ │ andeq r0, r0, r5, asr r1 │ │ │ │ andeq r0, r0, r9, lsl #3 │ │ │ │ andeq r0, r0, r3, ror #2 │ │ │ │ andeq r0, r0, r3, lsr #6 │ │ │ │ andeq r0, r0, r2, lsr #6 │ │ │ │ + addeq r6, r8, r4, lsr #5 │ │ │ │ + addeq r6, r8, ip, ror r2 │ │ │ │ addeq r6, r8, r4, asr r2 │ │ │ │ addeq r6, r8, ip, lsr #4 │ │ │ │ - addeq r6, r8, r4, lsl #4 │ │ │ │ - ldrdeq r6, [r8], ip │ │ │ │ - addeq r5, r8, sl, ror #5 │ │ │ │ - addeq r6, r8, r4, lsl #3 │ │ │ │ + addeq r5, r8, sl, lsr r3 │ │ │ │ + ldrdeq r6, [r8], r4 │ │ │ │ andeq r0, r0, r9, lsr r3 │ │ │ │ andeq r0, r0, r7, lsr r3 │ │ │ │ - addeq r5, r8, r4, lsl #5 │ │ │ │ + ldrdeq r5, [r8], r4 │ │ │ │ andeq r0, r0, r1, asr #6 │ │ │ │ - addeq r5, r8, ip, lsr r2 │ │ │ │ - addeq r5, r8, r8, lsl r2 │ │ │ │ + addeq r5, r8, ip, lsl #5 │ │ │ │ + addeq r5, r8, r8, ror #4 │ │ │ │ andeq r0, r0, r1, lsr #6 │ │ │ │ andeq r0, r0, r3, lsr r3 │ │ │ │ - strheq r5, [r8], r0 │ │ │ │ - addeq r5, r8, lr, ror r0 │ │ │ │ - @ instruction: 0x00885ebc │ │ │ │ - umulleq r5, r8, r4, lr │ │ │ │ - addeq r4, r8, r2, asr #31 │ │ │ │ - addeq r5, r8, r0, ror #27 │ │ │ │ + addeq r5, r8, r0, lsl #2 │ │ │ │ + addeq r5, r8, lr, asr #1 │ │ │ │ + addeq r5, r8, ip, lsl #30 │ │ │ │ + addeq r5, r8, r4, ror #29 │ │ │ │ + addeq r5, r8, r2, lsl r0 │ │ │ │ + addeq r5, r8, r0, lsr lr │ │ │ │ lsr r3, r2, #20 │ │ │ │ and r3, r3, #127 @ 0x7f │ │ │ │ cmp r3, #5 │ │ │ │ bhi 2621e4 │ │ │ │ ldr r2, [pc, #-496] @ 260a4c │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #5 │ │ │ │ @@ -13164,15 +13164,15 @@ │ │ │ │ @ instruction: 0x000003b2 │ │ │ │ muleq r0, r3, r1 │ │ │ │ @ instruction: 0x000003b7 │ │ │ │ @ instruction: 0x000003b6 │ │ │ │ muleq r0, r2, r1 │ │ │ │ muleq r0, r1, r1 │ │ │ │ andeq r0, r0, r7, asr #2 │ │ │ │ - umulleq r4, r8, r0, sp │ │ │ │ + addeq r4, r8, r0, ror #27 │ │ │ │ andeq r0, r0, r6, asr r2 │ │ │ │ andeq r0, r0, r2, ror #2 │ │ │ │ andeq r0, r0, r7, ror #6 │ │ │ │ andeq r0, r0, r7, asr #6 │ │ │ │ andeq r0, r0, r9, asr #6 │ │ │ │ andeq r0, r0, r3, asr #6 │ │ │ │ andeq r0, r0, r5, asr #6 │ │ │ │ @@ -13198,17 +13198,17 @@ │ │ │ │ andeq r0, r0, fp, ror r2 │ │ │ │ ldrdeq r0, [r0], -r5 │ │ │ │ muleq r0, pc, r3 @ │ │ │ │ andeq r0, r0, r2, asr #4 │ │ │ │ andeq r0, r0, pc, lsr r2 │ │ │ │ andeq r0, r0, sp, lsr r2 │ │ │ │ andeq r0, r0, r3, lsr r2 │ │ │ │ - addeq r4, r8, sl, asr fp │ │ │ │ + addeq r4, r8, sl, lsr #23 │ │ │ │ andeq r0, r0, r7, ror #5 │ │ │ │ - addeq r4, r8, r0, asr #22 │ │ │ │ + umulleq r4, r8, r0, fp │ │ │ │ andeq r0, r0, r9, lsl r3 │ │ │ │ andeq r0, r0, r5, asr #5 │ │ │ │ andeq r0, r0, r3, asr #5 │ │ │ │ andeq r0, r0, lr, lsr #5 │ │ │ │ muleq r0, r7, r2 │ │ │ │ muleq r0, r6, r2 │ │ │ │ muleq r0, r5, r2 │ │ │ │ @@ -13278,29 +13278,29 @@ │ │ │ │ ldrdeq r0, [r0], -sp │ │ │ │ ldrdeq r0, [r0], -fp │ │ │ │ ldrdeq r0, [r0], -r7 │ │ │ │ ldrdeq r0, [r0], -r9 │ │ │ │ ldrdeq r0, [r0], -sl │ │ │ │ ldrdeq r0, [r0], -r6 │ │ │ │ strdeq r0, [r0], -r3 │ │ │ │ - addeq r4, r8, r1, lsl #14 │ │ │ │ - strdeq r4, [r8], r2 │ │ │ │ + addeq r4, r8, r1, asr r7 │ │ │ │ + addeq r4, r8, r2, asr #14 │ │ │ │ andeq r0, r0, r6, asr r3 │ │ │ │ andeq r0, r0, r3, ror #5 │ │ │ │ andeq r0, r0, r1, ror #5 │ │ │ │ andeq r0, r0, r2, ror #5 │ │ │ │ andeq r0, r0, r7, asr r3 │ │ │ │ andeq r0, r0, r5, asr r3 │ │ │ │ andeq r0, r0, pc, asr #6 │ │ │ │ andeq r0, r0, sl, asr r3 │ │ │ │ strdeq r0, [r0], -fp │ │ │ │ strdeq r0, [r0], -r9 │ │ │ │ strdeq r0, [r0], -sp │ │ │ │ strdeq r0, [r0], -sl │ │ │ │ - addeq r4, r8, r7, lsr r6 │ │ │ │ + addeq r4, r8, r7, lsl #13 │ │ │ │ strdeq r0, [r0], -r5 │ │ │ │ andeq r0, r0, lr, asr #4 │ │ │ │ strdeq r0, [r0], -r7 │ │ │ │ strdeq r0, [r0], -r6 │ │ │ │ strdeq r0, [r0], -r5 │ │ │ │ andeq r0, r0, fp, asr #4 │ │ │ │ andeq r0, r0, r5, lsl r2 │ │ │ │ @@ -13416,15 +13416,15 @@ │ │ │ │ andeq r0, r0, r3, ror r2 │ │ │ │ andeq r0, r0, pc, ror #4 │ │ │ │ andeq r0, r0, r2, lsl #5 │ │ │ │ andeq r0, r0, lr, ror r2 │ │ │ │ andeq r0, r0, sl, lsl #5 │ │ │ │ andeq r0, r0, r6, lsl #5 │ │ │ │ andeq r0, r0, lr, lsr #6 │ │ │ │ - addeq r4, r8, r0, asr #32 │ │ │ │ + umulleq r4, r8, r0, r0 │ │ │ │ andeq r0, r0, pc, asr #5 │ │ │ │ andeq r0, r0, r9, asr r3 │ │ │ │ andeq r0, r0, r6, ror #6 │ │ │ │ andeq r0, r0, r6, asr #6 │ │ │ │ andeq r0, r0, r2, asr #6 │ │ │ │ andeq r0, r0, pc, lsl r2 │ │ │ │ andeq r0, r0, r3, lsr #4 │ │ │ │ @@ -14453,15 +14453,15 @@ │ │ │ │ strb r3, [r4, #43] @ 0x2b │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - strdeq r3, [r8], r0 │ │ │ │ + addeq r3, r8, r0, asr #20 │ │ │ │ lsl r1, r0, #12 │ │ │ │ lsr r1, r1, #27 │ │ │ │ lsl ip, r0, #20 │ │ │ │ lsl r2, r0, #7 │ │ │ │ lsl r3, r0, #17 │ │ │ │ lsr ip, ip, #27 │ │ │ │ lsr r2, r2, #27 │ │ │ │ @@ -15683,98 +15683,98 @@ │ │ │ │ mov r7, #32 │ │ │ │ mov r5, #0 │ │ │ │ b 2654c4 │ │ │ │ @ instruction: 0x00a46abc │ │ │ │ andeq r4, r0, r0 │ │ │ │ adceq sp, r1, r4, lsr pc │ │ │ │ @ instruction: 0x0095bfd4 │ │ │ │ - addeq r2, r8, sl, ror r6 │ │ │ │ + addeq r2, r8, sl, asr #13 │ │ │ │ andeq r0, r0, r2, lsl #25 │ │ │ │ andeq r0, r0, r1, lsl #25 │ │ │ │ andeq r0, r0, r2, lsl #24 │ │ │ │ andeq r0, r0, r1, lsl #24 │ │ │ │ - addeq r2, r8, ip, lsr #11 │ │ │ │ - addeq r7, r2, r0, ror #6 │ │ │ │ - addeq r2, r3, r4, lsl #14 │ │ │ │ + strdeq r2, [r8], ip │ │ │ │ + @ instruction: 0x008273b0 │ │ │ │ + addeq r2, r3, r4, asr r7 │ │ │ │ adceq r6, r4, r4, ror #10 │ │ │ │ - rsbseq r7, r7, r0, lsr #26 │ │ │ │ - rsbseq r7, r7, r4, ror #25 │ │ │ │ - rsbseq r7, r7, r8, lsl #25 │ │ │ │ - rsbseq r7, r7, r0, ror #24 │ │ │ │ - addeq r0, r3, ip, asr #4 │ │ │ │ - rsbseq lr, pc, ip, ror #13 │ │ │ │ - rsbseq r7, r7, r8, ror #23 │ │ │ │ - rsbseq r6, sp, r4, ror fp │ │ │ │ - @ instruction: 0x00882cb0 │ │ │ │ - addeq r2, r8, r8, asr #24 │ │ │ │ - addeq r2, r8, r8, asr #23 │ │ │ │ - addeq r2, r8, r8, asr sl │ │ │ │ - ldrdeq r2, [r8], ip │ │ │ │ - @ instruction: 0x00826bb8 │ │ │ │ - addeq r2, r8, r8, lsr r9 │ │ │ │ - addeq r6, r2, r0, lsl fp │ │ │ │ - addeq r6, r2, r8, ror #21 │ │ │ │ - @ instruction: 0x00777594 │ │ │ │ - rsbseq r7, r7, ip, ror #10 │ │ │ │ - rsbseq r7, r7, r0, lsr #10 │ │ │ │ - ldrsheq r7, [r7], #-72 @ 0xffffffb8 @ │ │ │ │ - addeq r6, r2, r4, asr #19 │ │ │ │ - addeq r6, r2, ip, lsr #17 │ │ │ │ - rsbseq r7, r7, r0, lsl #3 │ │ │ │ - addeq r1, r8, r0, ror #15 │ │ │ │ - addeq r6, r2, r4, ror r6 │ │ │ │ - rsbseq r7, r7, r8, lsl #2 │ │ │ │ - rsbseq r7, r7, r0, ror #1 │ │ │ │ - addeq r2, r8, r4, ror #5 │ │ │ │ - addeq r1, r8, r0, lsl #12 │ │ │ │ + rsbseq r7, r7, r0, ror sp │ │ │ │ + rsbseq r7, r7, r4, lsr sp │ │ │ │ + ldrsbeq r7, [r7], #-200 @ 0xffffff38 @ │ │ │ │ + ldrheq r7, [r7], #-192 @ 0xffffff40 @ │ │ │ │ + umulleq r0, r3, ip, r2 │ │ │ │ + rsbseq lr, pc, ip, lsr r7 @ │ │ │ │ + rsbseq r7, r7, r8, lsr ip │ │ │ │ + rsbseq r6, sp, r4, asr #23 │ │ │ │ + addeq r2, r8, r0, lsl #26 │ │ │ │ + umulleq r2, r8, r8, ip │ │ │ │ + addeq r2, r8, r8, lsl ip │ │ │ │ + addeq r2, r8, r8, lsr #21 │ │ │ │ + addeq r2, r8, ip, lsr #20 │ │ │ │ + addeq r6, r2, r8, lsl #24 │ │ │ │ + addeq r2, r8, r8, lsl #19 │ │ │ │ + addeq r6, r2, r0, ror #22 │ │ │ │ + addeq r6, r2, r8, lsr fp │ │ │ │ + rsbseq r7, r7, r4, ror #11 │ │ │ │ + ldrheq r7, [r7], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbseq r7, r7, r0, ror r5 │ │ │ │ + rsbseq r7, r7, r8, asr #10 │ │ │ │ + addeq r6, r2, r4, lsl sl │ │ │ │ + strdeq r6, [r2], ip │ │ │ │ + ldrsbeq r7, [r7], #-16 @ │ │ │ │ + addeq r1, r8, r0, lsr r8 │ │ │ │ + addeq r6, r2, r4, asr #13 │ │ │ │ + rsbseq r7, r7, r8, asr r1 │ │ │ │ + rsbseq r7, r7, r0, lsr r1 │ │ │ │ + addeq r2, r8, r4, lsr r3 │ │ │ │ + addeq r1, r8, r0, asr r6 │ │ │ │ andeq r0, r0, pc, ror #7 │ │ │ │ - addeq r2, r8, r0, lsr r2 │ │ │ │ - @ instruction: 0x008821b0 │ │ │ │ - rsbseq r6, r7, r4, asr lr │ │ │ │ - rsbseq r6, r7, ip, lsr #28 │ │ │ │ - umulleq r2, r8, r8, r0 │ │ │ │ - addeq r2, r8, r0, lsl r0 │ │ │ │ - addeq r1, r8, r8, lsl #31 │ │ │ │ - rsbseq r6, r7, ip, lsr #24 │ │ │ │ - addeq r1, r8, r4, asr #29 │ │ │ │ - addeq r1, r8, ip, asr lr │ │ │ │ - strdeq r1, [r8], r4 │ │ │ │ - addeq r1, r8, ip, lsl #27 │ │ │ │ - rsbseq r6, r7, r0, lsr #20 │ │ │ │ - rsbseq ip, pc, r8, lsl #11 │ │ │ │ - ldrsbeq r5, [r7], #-236 @ 0xffffff14 @ │ │ │ │ + addeq r2, r8, r0, lsl #5 │ │ │ │ + addeq r2, r8, r0, lsl #4 │ │ │ │ + rsbseq r6, r7, r4, lsr #29 │ │ │ │ + rsbseq r6, r7, ip, ror lr │ │ │ │ + addeq r2, r8, r8, ror #1 │ │ │ │ + addeq r2, r8, r0, rrx │ │ │ │ + ldrdeq r1, [r8], r8 │ │ │ │ + rsbseq r6, r7, ip, ror ip │ │ │ │ + addeq r1, r8, r4, lsl pc │ │ │ │ + addeq r1, r8, ip, lsr #29 │ │ │ │ + addeq r1, r8, r4, asr #28 │ │ │ │ + ldrdeq r1, [r8], ip │ │ │ │ + rsbseq r6, r7, r0, ror sl │ │ │ │ + ldrsbeq ip, [pc], #-88 @ │ │ │ │ + rsbseq r5, r7, ip, lsr #30 │ │ │ │ andeq r0, r0, r2, lsl #26 │ │ │ │ - addeq r1, r8, r4, lsr #16 │ │ │ │ + addeq r1, r8, r4, ror r8 │ │ │ │ andeq r0, r0, r2, lsl #4 │ │ │ │ - rsbseq r6, r7, r8, ror r9 │ │ │ │ - @ instruction: 0x00825db8 │ │ │ │ - rsbseq r5, r7, r0, asr sp │ │ │ │ - rsbseq r6, r7, ip, asr #16 │ │ │ │ - rsbseq r6, r7, ip, lsr #16 │ │ │ │ - rsbseq r6, r7, r8, lsl #14 │ │ │ │ - rsbseq r6, r7, r0, ror #13 │ │ │ │ - @ instruction: 0x00776694 │ │ │ │ - rsbseq r6, r7, ip, ror #12 │ │ │ │ - rsbseq r6, r7, r0, lsr #12 │ │ │ │ - ldrsheq r6, [r7], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbseq r6, r7, ip, lsr #11 │ │ │ │ - rsbseq r6, r7, r4, lsl #11 │ │ │ │ - rsbseq r6, r7, r8, lsr r5 │ │ │ │ - rsbseq r6, r7, r0, lsl r5 │ │ │ │ - rsbseq r6, r7, r4, asr #9 │ │ │ │ - @ instruction: 0x0077649c │ │ │ │ - rsbseq r6, r7, ip, ror #8 │ │ │ │ - rsbseq r6, r7, r4, asr #8 │ │ │ │ - rsbseq r6, r7, r0, lsr #8 │ │ │ │ - ldrsheq r6, [r7], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbseq r6, r7, ip, asr #6 │ │ │ │ - rsbseq r6, r7, r4, lsr #6 │ │ │ │ - ldrsbeq r6, [r7], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbseq r6, r7, r8, lsr #5 │ │ │ │ - rsbseq r6, r7, r0, lsr r2 │ │ │ │ + rsbseq r6, r7, r8, asr #19 │ │ │ │ + addeq r5, r2, r8, lsl #28 │ │ │ │ + rsbseq r5, r7, r0, lsr #27 │ │ │ │ + @ instruction: 0x0077689c │ │ │ │ + rsbseq r6, r7, ip, ror r8 │ │ │ │ + rsbseq r6, r7, r8, asr r7 │ │ │ │ + rsbseq r6, r7, r0, lsr r7 │ │ │ │ + rsbseq r6, r7, r4, ror #13 │ │ │ │ + ldrheq r6, [r7], #-108 @ 0xffffff94 @ │ │ │ │ + rsbseq r6, r7, r0, ror r6 │ │ │ │ + rsbseq r6, r7, r8, asr #12 │ │ │ │ + ldrsheq r6, [r7], #-92 @ 0xffffffa4 @ │ │ │ │ + ldrsbeq r6, [r7], #-84 @ 0xffffffac @ │ │ │ │ + rsbseq r6, r7, r8, lsl #11 │ │ │ │ + rsbseq r6, r7, r0, ror #10 │ │ │ │ + rsbseq r6, r7, r4, lsl r5 │ │ │ │ + rsbseq r6, r7, ip, ror #9 │ │ │ │ + ldrheq r6, [r7], #-76 @ 0xffffffb4 @ │ │ │ │ + @ instruction: 0x00776494 │ │ │ │ + rsbseq r6, r7, r0, ror r4 │ │ │ │ + rsbseq r6, r7, r8, asr #8 │ │ │ │ + @ instruction: 0x0077639c │ │ │ │ + rsbseq r6, r7, r4, ror r3 │ │ │ │ + rsbseq r6, r7, r0, lsr #6 │ │ │ │ + ldrsheq r6, [r7], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbseq r6, r7, r0, lsl #5 │ │ │ │ str r2, [r4, #4] │ │ │ │ ldr r2, [r4] │ │ │ │ strb r7, [r2, r3] │ │ │ │ ldm r4, {r2, r3} │ │ │ │ strb r5, [r2, r3] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #47 @ 0x2f │ │ │ │ @@ -17815,326 +17815,326 @@ │ │ │ │ b 266948 │ │ │ │ ldr r5, [pc, #836] @ 2677d8 │ │ │ │ add r5, pc, r5 │ │ │ │ b 266948 │ │ │ │ ldr r5, [pc, #828] @ 2677dc │ │ │ │ add r5, pc, r5 │ │ │ │ b 266948 │ │ │ │ - rsbseq r6, r7, r4, lsl r2 │ │ │ │ - rsbseq r6, r7, r8, lsl #4 │ │ │ │ - addeq sl, r2, r0, lsl #11 │ │ │ │ - addeq sl, r2, r8, asr r5 │ │ │ │ - rsbseq r6, r7, r4, lsr #2 │ │ │ │ - ldrsheq r6, [r7], #-12 @ │ │ │ │ - rsbseq r6, r7, ip, lsr #32 │ │ │ │ - rsbseq r6, r7, ip, asr #32 │ │ │ │ - rsbseq r5, r7, r8, asr #31 │ │ │ │ - ldrheq r5, [r7], #-240 @ 0xffffff10 @ │ │ │ │ - @ instruction: 0x00775f98 │ │ │ │ - rsbseq r5, r7, r0, lsl #31 │ │ │ │ - rsbseq r5, r7, ip, lsr #31 │ │ │ │ - rsbseq r5, r7, r4, ror #30 │ │ │ │ + rsbseq r6, r7, r4, ror #4 │ │ │ │ + rsbseq r6, r7, r8, asr r2 │ │ │ │ + ldrdeq sl, [r2], r0 │ │ │ │ + addeq sl, r2, r8, lsr #11 │ │ │ │ + rsbseq r6, r7, r4, ror r1 │ │ │ │ + rsbseq r6, r7, ip, asr #2 │ │ │ │ + rsbseq r6, r7, ip, ror r0 │ │ │ │ + @ instruction: 0x0077609c │ │ │ │ + rsbseq r6, r7, r8, lsl r0 │ │ │ │ + rsbseq r6, r7, r0 │ │ │ │ + rsbseq r5, r7, r8, ror #31 │ │ │ │ + ldrsbeq r5, [r7], #-240 @ 0xffffff10 @ │ │ │ │ + ldrsheq r5, [r7], #-252 @ 0xffffff04 @ │ │ │ │ + ldrheq r5, [r7], #-244 @ 0xffffff0c @ │ │ │ │ + rsbseq r5, r7, r8, lsr #30 │ │ │ │ + rsbseq r5, r7, r8, lsl pc │ │ │ │ + rsbseq r5, r7, r4, lsl #30 │ │ │ │ ldrsbeq r5, [r7], #-232 @ 0xffffff18 @ │ │ │ │ - rsbseq r5, r7, r8, asr #29 │ │ │ │ - ldrheq r5, [r7], #-228 @ 0xffffff1c @ │ │ │ │ - rsbseq r5, r7, r8, lsl #29 │ │ │ │ - rsbseq r5, r7, r8, lsl #28 │ │ │ │ - addeq r1, r8, sl, lsl r0 │ │ │ │ + rsbseq r5, r7, r8, asr lr │ │ │ │ + addeq r1, r8, sl, rrx │ │ │ │ andeq r0, r0, r1, lsl #27 │ │ │ │ - @ instruction: 0x00775298 │ │ │ │ - ldrsbeq r5, [r7], #-192 @ 0xffffff40 @ │ │ │ │ - ldrheq r5, [r7], #-196 @ 0xffffff3c @ │ │ │ │ - rsbseq r5, r7, r4, ror #24 │ │ │ │ - rsbseq r5, r7, ip, asr #24 │ │ │ │ - rsbseq r5, r7, r4, ror #24 │ │ │ │ - addeq sl, r2, ip, lsr r0 │ │ │ │ - rsbseq r5, r7, ip, lsl #24 │ │ │ │ - rsbseq r9, pc, ip, asr r7 @ │ │ │ │ - rsbseq r9, pc, r4, asr #14 │ │ │ │ - rsbseq r5, r7, ip, lsl r5 │ │ │ │ - rsbseq r5, r7, r8, lsl r5 │ │ │ │ - rsbseq r5, r7, r4, lsl r5 │ │ │ │ - rsbseq r5, r7, r0, lsl r5 │ │ │ │ - rsbseq r5, r7, ip, lsl #10 │ │ │ │ - rsbseq r5, r7, ip, lsl #10 │ │ │ │ - rsbseq r5, r7, ip, lsr r4 │ │ │ │ - rsbseq r5, r7, r0, asr #8 │ │ │ │ - rsbseq r5, r7, r4, asr #8 │ │ │ │ - rsbseq r5, r7, r8, asr #8 │ │ │ │ - rsbseq r5, r7, ip, asr #8 │ │ │ │ - rsbseq r5, r7, r0, asr r4 │ │ │ │ - rsbseq r5, r7, r0, asr r4 │ │ │ │ - rsbseq r5, r7, ip, asr #8 │ │ │ │ - ldrsbeq r5, [r7], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbseq r5, r7, r0, ror #5 │ │ │ │ - rsbseq r5, r7, r4, ror #5 │ │ │ │ rsbseq r5, r7, r8, ror #5 │ │ │ │ - rsbseq r5, r7, ip, ror #5 │ │ │ │ - ldrsheq r5, [r7], #-32 @ 0xffffffe0 @ │ │ │ │ - ldrsheq r5, [r7], #-36 @ 0xffffffdc @ │ │ │ │ - ldrsheq r5, [r7], #-40 @ 0xffffffd8 @ │ │ │ │ - ldrsheq r5, [r7], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbseq r5, r7, r0, lsl #6 │ │ │ │ - rsbseq r5, r7, r4, lsl #6 │ │ │ │ - rsbseq r5, r7, r8, lsl #6 │ │ │ │ - rsbseq r5, r7, ip, lsl #6 │ │ │ │ - rsbseq r5, r7, r0, lsl r3 │ │ │ │ - rsbseq r5, r7, r4, lsl r3 │ │ │ │ - rsbseq r5, r7, r8, lsl r3 │ │ │ │ - addeq r9, r2, r8, asr lr │ │ │ │ - rsbseq r4, r7, r8, lsl pc │ │ │ │ - rsbseq r5, r7, r0, lsr #20 │ │ │ │ - rsbseq r5, r7, r4, ror #19 │ │ │ │ - rsbseq r5, r7, r8, lsr #19 │ │ │ │ - rsbseq r5, r7, r8, lsl #19 │ │ │ │ - rsbseq r5, r7, r8, ror #18 │ │ │ │ - rsbseq r5, r7, r8, asr #18 │ │ │ │ - rsbseq r5, r7, r8, lsr #18 │ │ │ │ - rsbseq r5, r7, r8, lsr r2 │ │ │ │ - rsbseq r5, r7, r8, lsr r2 │ │ │ │ - rsbseq r5, r7, r8, lsr r2 │ │ │ │ - rsbseq r5, r7, r0, lsr r2 │ │ │ │ - rsbseq r5, r7, ip, lsr #4 │ │ │ │ - rsbseq r9, pc, ip, asr r4 @ │ │ │ │ - rsbseq r4, r7, r4, lsr #27 │ │ │ │ + rsbseq r5, r7, r0, lsr #26 │ │ │ │ + rsbseq r5, r7, r4, lsl #26 │ │ │ │ + ldrheq r5, [r7], #-196 @ 0xffffff3c @ │ │ │ │ + @ instruction: 0x00775c9c │ │ │ │ + ldrheq r5, [r7], #-196 @ 0xffffff3c @ │ │ │ │ + addeq sl, r2, ip, lsl #1 │ │ │ │ + rsbseq r5, r7, ip, asr ip │ │ │ │ + rsbseq r9, pc, ip, lsr #15 │ │ │ │ + @ instruction: 0x007f9794 │ │ │ │ + rsbseq r5, r7, ip, ror #10 │ │ │ │ + rsbseq r5, r7, r8, ror #10 │ │ │ │ + rsbseq r5, r7, r4, ror #10 │ │ │ │ + rsbseq r5, r7, r0, ror #10 │ │ │ │ + rsbseq r5, r7, ip, asr r5 │ │ │ │ + rsbseq r5, r7, ip, asr r5 │ │ │ │ + rsbseq r5, r7, ip, lsl #9 │ │ │ │ + @ instruction: 0x00775490 │ │ │ │ + @ instruction: 0x00775494 │ │ │ │ + @ instruction: 0x00775498 │ │ │ │ + @ instruction: 0x0077549c │ │ │ │ + rsbseq r5, r7, r0, lsr #9 │ │ │ │ + rsbseq r5, r7, r0, lsr #9 │ │ │ │ + @ instruction: 0x0077549c │ │ │ │ + rsbseq r5, r7, ip, lsr #6 │ │ │ │ + rsbseq r5, r7, r0, lsr r3 │ │ │ │ + rsbseq r5, r7, r4, lsr r3 │ │ │ │ + rsbseq r5, r7, r8, lsr r3 │ │ │ │ + rsbseq r5, r7, ip, lsr r3 │ │ │ │ + rsbseq r5, r7, r0, asr #6 │ │ │ │ + rsbseq r5, r7, r4, asr #6 │ │ │ │ + rsbseq r5, r7, r8, asr #6 │ │ │ │ + rsbseq r5, r7, ip, asr #6 │ │ │ │ + rsbseq r5, r7, r0, asr r3 │ │ │ │ + rsbseq r5, r7, r4, asr r3 │ │ │ │ + rsbseq r5, r7, r8, asr r3 │ │ │ │ + rsbseq r5, r7, ip, asr r3 │ │ │ │ + rsbseq r5, r7, r0, ror #6 │ │ │ │ + rsbseq r5, r7, r4, ror #6 │ │ │ │ + rsbseq r5, r7, r8, ror #6 │ │ │ │ + addeq r9, r2, r8, lsr #29 │ │ │ │ + rsbseq r4, r7, r8, ror #30 │ │ │ │ + rsbseq r5, r7, r0, ror sl │ │ │ │ + rsbseq r5, r7, r4, lsr sl │ │ │ │ + ldrsheq r5, [r7], #-152 @ 0xffffff68 @ │ │ │ │ + ldrsbeq r5, [r7], #-152 @ 0xffffff68 @ │ │ │ │ + ldrheq r5, [r7], #-152 @ 0xffffff68 @ │ │ │ │ + @ instruction: 0x00775998 │ │ │ │ + rsbseq r5, r7, r8, ror r9 │ │ │ │ + rsbseq r5, r7, r8, lsl #5 │ │ │ │ + rsbseq r5, r7, r8, lsl #5 │ │ │ │ + rsbseq r5, r7, r8, lsl #5 │ │ │ │ + rsbseq r5, r7, r0, lsl #5 │ │ │ │ + rsbseq r5, r7, ip, ror r2 │ │ │ │ + rsbseq r9, pc, ip, lsr #9 │ │ │ │ + ldrsheq r4, [r7], #-212 @ 0xffffff2c @ │ │ │ │ andeq r0, r0, r4, lsl pc │ │ │ │ - addeq r0, r8, lr, lsr #22 │ │ │ │ + addeq r0, r8, lr, ror fp │ │ │ │ + @ instruction: 0x00774d94 │ │ │ │ + rsbseq r5, r7, r4, asr #17 │ │ │ │ rsbseq r4, r7, r4, asr #26 │ │ │ │ - rsbseq r5, r7, r4, ror r8 │ │ │ │ - ldrsheq r4, [r7], #-196 @ 0xffffff3c @ │ │ │ │ - ldrsheq r4, [r7], #-192 @ 0xffffff40 @ │ │ │ │ - @ instruction: 0x007f9098 │ │ │ │ - rsbseq r4, r7, r0, lsr sp │ │ │ │ + rsbseq r4, r7, r0, asr #26 │ │ │ │ + rsbseq r9, pc, r8, ror #1 │ │ │ │ + rsbseq r4, r7, r0, lsl #27 │ │ │ │ andeq r0, r0, r1, lsl #28 │ │ │ │ - rsbseq r4, r7, r0, ror #25 │ │ │ │ - rsbseq r4, r7, r0, asr #25 │ │ │ │ - ldrsbeq r4, [r7], #-192 @ 0xffffff40 @ │ │ │ │ - ldrsbeq r5, [r7], #-24 @ 0xffffffe8 @ │ │ │ │ - ldrsbeq r5, [r7], #-24 @ 0xffffffe8 @ │ │ │ │ - ldrsbeq r5, [r7], #-24 @ 0xffffffe8 @ │ │ │ │ - ldrsbeq r5, [r7], #-24 @ 0xffffffe8 @ │ │ │ │ - ldrsbeq r5, [r7], #-24 @ 0xffffffe8 @ │ │ │ │ - ldrsbeq r5, [r7], #-24 @ 0xffffffe8 @ │ │ │ │ - ldrsbeq r5, [r7], #-24 @ 0xffffffe8 @ │ │ │ │ - ldrsbeq r5, [r7], #-24 @ 0xffffffe8 @ │ │ │ │ - ldrsbeq r5, [r7], #-24 @ 0xffffffe8 @ │ │ │ │ - ldrsbeq r5, [r7], #-24 @ 0xffffffe8 @ │ │ │ │ - ldrsbeq r5, [r7], #-24 @ 0xffffffe8 @ │ │ │ │ - ldrsbeq r5, [r7], #-24 @ 0xffffffe8 @ │ │ │ │ - ldrsbeq r5, [r7], #-24 @ 0xffffffe8 @ │ │ │ │ - ldrsbeq r5, [r7], #-24 @ 0xffffffe8 @ │ │ │ │ - ldrsbeq r5, [r7], #-24 @ 0xffffffe8 @ │ │ │ │ - ldrsbeq r5, [r7], #-24 @ 0xffffffe8 @ │ │ │ │ - ldrsbeq r5, [r7], #-24 @ 0xffffffe8 @ │ │ │ │ - ldrsbeq r5, [r7], #-24 @ 0xffffffe8 @ │ │ │ │ - ldrsbeq r5, [r7], #-24 @ 0xffffffe8 @ │ │ │ │ - ldrsbeq r5, [r7], #-24 @ 0xffffffe8 @ │ │ │ │ - ldrsbeq r5, [r7], #-24 @ 0xffffffe8 @ │ │ │ │ - ldrsbeq r5, [r7], #-24 @ 0xffffffe8 @ │ │ │ │ - ldrsbeq r5, [r7], #-24 @ 0xffffffe8 @ │ │ │ │ - ldrsbeq r5, [r7], #-24 @ 0xffffffe8 @ │ │ │ │ - ldrsbeq r5, [r7], #-24 @ 0xffffffe8 @ │ │ │ │ - ldrsbeq r5, [r7], #-24 @ 0xffffffe8 @ │ │ │ │ - ldrsbeq r5, [r7], #-24 @ 0xffffffe8 @ │ │ │ │ - ldrsbeq r5, [r7], #-24 @ 0xffffffe8 @ │ │ │ │ - ldrsbeq r5, [r7], #-24 @ 0xffffffe8 @ │ │ │ │ - ldrsbeq r5, [r7], #-24 @ 0xffffffe8 @ │ │ │ │ - ldrsbeq r5, [r7], #-24 @ 0xffffffe8 @ │ │ │ │ - ldrsbeq r5, [r7], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbseq r5, r7, r0, lsl #13 │ │ │ │ - rsbseq r5, r7, ip, lsl r6 │ │ │ │ - rsbseq r4, r7, r8, lsr #22 │ │ │ │ - rsbseq r4, r7, r8, lsr #22 │ │ │ │ - rsbseq r4, r7, r4, lsr #22 │ │ │ │ - rsbseq r4, r7, r0, lsr #22 │ │ │ │ - rsbseq r4, r7, r0, lsl #31 │ │ │ │ - rsbseq r4, r7, r0, lsl #31 │ │ │ │ - rsbseq r4, r7, r0, lsl #31 │ │ │ │ - rsbseq r4, r7, r0, lsl #31 │ │ │ │ - rsbseq r4, r7, r0, lsl #31 │ │ │ │ - rsbseq r4, r7, r0, lsl #31 │ │ │ │ - rsbseq r4, r7, r0, lsl #31 │ │ │ │ - rsbseq r4, r7, r0, lsl #31 │ │ │ │ - rsbseq r4, r7, r0, asr #21 │ │ │ │ - ldrheq r4, [r7], #-172 @ 0xffffff54 @ │ │ │ │ - ldrheq r4, [r7], #-168 @ 0xffffff58 @ │ │ │ │ - @ instruction: 0x007f9198 │ │ │ │ - rsbseq r9, pc, r8, ror r1 @ │ │ │ │ - @ instruction: 0x00774a9c │ │ │ │ - rsbseq pc, r8, r0, asr #26 │ │ │ │ - rsbseq r4, r7, ip, lsl #21 │ │ │ │ - rsbseq r4, r7, r8, lsl #21 │ │ │ │ - rsbseq r4, r7, ip, lsl #21 │ │ │ │ - @ instruction: 0x00774a90 │ │ │ │ - @ instruction: 0x00774a94 │ │ │ │ - @ instruction: 0x00774a98 │ │ │ │ - @ instruction: 0x00774a9c │ │ │ │ - rsbseq r4, r7, r0, lsr #21 │ │ │ │ - rsbseq r4, r7, r4, lsr #21 │ │ │ │ - rsbseq r4, r7, r8, lsr #21 │ │ │ │ - rsbseq r4, r7, ip, lsr #21 │ │ │ │ - ldrheq r4, [r7], #-160 @ 0xffffff60 @ │ │ │ │ - ldrheq r4, [r7], #-164 @ 0xffffff5c @ │ │ │ │ - ldrheq r4, [r7], #-168 @ 0xffffff58 @ │ │ │ │ - ldrheq r4, [r7], #-172 @ 0xffffff54 @ │ │ │ │ - rsbseq r4, r7, r0, asr #21 │ │ │ │ - rsbseq r4, r7, r4, asr #21 │ │ │ │ - rsbseq r4, r7, r8, asr #21 │ │ │ │ - rsbseq r4, r7, ip, asr #21 │ │ │ │ - ldrsbeq r4, [r7], #-160 @ 0xffffff60 @ │ │ │ │ - ldrsbeq r4, [r7], #-164 @ 0xffffff5c @ │ │ │ │ + rsbseq r4, r7, r0, lsr sp │ │ │ │ + rsbseq r4, r7, r0, lsl sp │ │ │ │ + rsbseq r4, r7, r0, lsr #26 │ │ │ │ + rsbseq r5, r7, r8, lsr #4 │ │ │ │ + rsbseq r5, r7, r8, lsr #4 │ │ │ │ + rsbseq r5, r7, r8, lsr #4 │ │ │ │ + rsbseq r5, r7, r8, lsr #4 │ │ │ │ + rsbseq r5, r7, r8, lsr #4 │ │ │ │ + rsbseq r5, r7, r8, lsr #4 │ │ │ │ + rsbseq r5, r7, r8, lsr #4 │ │ │ │ + rsbseq r5, r7, r8, lsr #4 │ │ │ │ + rsbseq r5, r7, r8, lsr #4 │ │ │ │ + rsbseq r5, r7, r8, lsr #4 │ │ │ │ + rsbseq r5, r7, r8, lsr #4 │ │ │ │ + rsbseq r5, r7, r8, lsr #4 │ │ │ │ + rsbseq r5, r7, r8, lsr #4 │ │ │ │ + rsbseq r5, r7, r8, lsr #4 │ │ │ │ + rsbseq r5, r7, r8, lsr #4 │ │ │ │ + rsbseq r5, r7, r8, lsr #4 │ │ │ │ + rsbseq r5, r7, r8, lsr #4 │ │ │ │ + rsbseq r5, r7, r8, lsr #4 │ │ │ │ + rsbseq r5, r7, r8, lsr #4 │ │ │ │ + rsbseq r5, r7, r8, lsr #4 │ │ │ │ + rsbseq r5, r7, r8, lsr #4 │ │ │ │ + rsbseq r5, r7, r8, lsr #4 │ │ │ │ + rsbseq r5, r7, r8, lsr #4 │ │ │ │ + rsbseq r5, r7, r8, lsr #4 │ │ │ │ + rsbseq r5, r7, r8, lsr #4 │ │ │ │ + rsbseq r5, r7, r8, lsr #4 │ │ │ │ + rsbseq r5, r7, r8, lsr #4 │ │ │ │ + rsbseq r5, r7, r8, lsr #4 │ │ │ │ + rsbseq r5, r7, r8, lsr #4 │ │ │ │ + rsbseq r5, r7, r8, lsr #4 │ │ │ │ + rsbseq r5, r7, r8, lsr #4 │ │ │ │ + rsbseq r5, r7, r8, lsr #4 │ │ │ │ + ldrsbeq r5, [r7], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbseq r5, r7, ip, ror #12 │ │ │ │ + rsbseq r4, r7, r8, ror fp │ │ │ │ + rsbseq r4, r7, r8, ror fp │ │ │ │ + rsbseq r4, r7, r4, ror fp │ │ │ │ + rsbseq r4, r7, r0, ror fp │ │ │ │ + ldrsbeq r4, [r7], #-240 @ 0xffffff10 @ │ │ │ │ + ldrsbeq r4, [r7], #-240 @ 0xffffff10 @ │ │ │ │ + ldrsbeq r4, [r7], #-240 @ 0xffffff10 @ │ │ │ │ + ldrsbeq r4, [r7], #-240 @ 0xffffff10 @ │ │ │ │ + ldrsbeq r4, [r7], #-240 @ 0xffffff10 @ │ │ │ │ + ldrsbeq r4, [r7], #-240 @ 0xffffff10 @ │ │ │ │ + ldrsbeq r4, [r7], #-240 @ 0xffffff10 @ │ │ │ │ + ldrsbeq r4, [r7], #-240 @ 0xffffff10 @ │ │ │ │ + rsbseq r4, r7, r0, lsl fp │ │ │ │ + rsbseq r4, r7, ip, lsl #22 │ │ │ │ + rsbseq r4, r7, r8, lsl #22 │ │ │ │ + rsbseq r9, pc, r8, ror #3 │ │ │ │ + rsbseq r9, pc, r8, asr #3 │ │ │ │ + rsbseq r4, r7, ip, ror #21 │ │ │ │ + @ instruction: 0x0078fd90 │ │ │ │ + ldrsbeq r4, [r7], #-172 @ 0xffffff54 @ │ │ │ │ ldrsbeq r4, [r7], #-168 @ 0xffffff58 @ │ │ │ │ ldrsbeq r4, [r7], #-172 @ 0xffffff54 @ │ │ │ │ rsbseq r4, r7, r0, ror #21 │ │ │ │ rsbseq r4, r7, r4, ror #21 │ │ │ │ rsbseq r4, r7, r8, ror #21 │ │ │ │ rsbseq r4, r7, ip, ror #21 │ │ │ │ ldrsheq r4, [r7], #-160 @ 0xffffff60 @ │ │ │ │ ldrsheq r4, [r7], #-164 @ 0xffffff5c @ │ │ │ │ ldrsheq r4, [r7], #-168 @ 0xffffff58 @ │ │ │ │ ldrsheq r4, [r7], #-172 @ 0xffffff54 @ │ │ │ │ - ldrsheq r4, [r7], #-172 @ 0xffffff54 @ │ │ │ │ - ldrsheq r4, [r7], #-168 @ 0xffffff58 @ │ │ │ │ - ldrsheq r4, [r7], #-164 @ 0xffffff5c @ │ │ │ │ - ldrsheq r4, [r7], #-168 @ 0xffffff58 @ │ │ │ │ - ldrsheq r4, [r7], #-172 @ 0xffffff54 @ │ │ │ │ rsbseq r4, r7, r0, lsl #22 │ │ │ │ rsbseq r4, r7, r4, lsl #22 │ │ │ │ rsbseq r4, r7, r8, lsl #22 │ │ │ │ rsbseq r4, r7, ip, lsl #22 │ │ │ │ rsbseq r4, r7, r0, lsl fp │ │ │ │ - rsbseq r4, r7, r0, asr #29 │ │ │ │ - rsbseq r4, r7, r0, asr #29 │ │ │ │ - rsbseq r4, r7, r0, asr #29 │ │ │ │ - rsbseq r4, r7, r0, asr #29 │ │ │ │ - rsbseq r4, r7, r0, asr #29 │ │ │ │ - rsbseq r4, r7, r0, asr #29 │ │ │ │ - rsbseq r4, r7, r0, asr #29 │ │ │ │ - rsbseq r4, r7, r0, asr #29 │ │ │ │ - rsbseq r4, r7, r0, asr #29 │ │ │ │ - rsbseq r4, r7, r0, asr #29 │ │ │ │ - rsbseq r4, r7, r0, asr #29 │ │ │ │ - rsbseq r4, r7, r0, asr #29 │ │ │ │ - rsbseq r4, r7, r0, asr #29 │ │ │ │ - rsbseq r4, r7, r0, asr #29 │ │ │ │ - rsbseq r4, r7, r0, asr #29 │ │ │ │ - rsbseq r4, r7, r0, asr #29 │ │ │ │ - rsbseq r4, r7, r0, asr #29 │ │ │ │ - rsbseq r4, r7, r0, asr #29 │ │ │ │ - rsbseq r4, r7, r0, asr #29 │ │ │ │ - rsbseq r4, r7, r0, asr #29 │ │ │ │ - rsbseq r4, r7, r0, asr #29 │ │ │ │ - rsbseq r4, r7, r0, asr #29 │ │ │ │ - rsbseq r4, r7, r0, asr #29 │ │ │ │ - rsbseq r4, r7, r0, asr #29 │ │ │ │ - rsbseq r4, r7, r0, ror #19 │ │ │ │ - rsbseq r4, r7, r0, ror #19 │ │ │ │ - rsbseq r4, r7, r0, ror #19 │ │ │ │ - rsbseq r4, r7, r0, ror #19 │ │ │ │ - rsbseq r4, r7, r0, ror #19 │ │ │ │ - rsbseq r4, r7, r0, ror #19 │ │ │ │ - rsbseq r4, r7, r0, ror #19 │ │ │ │ - ldrsbeq r4, [r7], #-156 @ 0xffffff64 @ │ │ │ │ - ldrsbeq r4, [r7], #-152 @ 0xffffff68 @ │ │ │ │ - ldrsbeq r4, [r7], #-148 @ 0xffffff6c @ │ │ │ │ - ldrsbeq r4, [r7], #-144 @ 0xffffff70 @ │ │ │ │ - rsbseq r4, r7, ip, asr #19 │ │ │ │ - rsbseq r4, r7, r8, asr #19 │ │ │ │ - rsbseq r4, r7, r4, asr #19 │ │ │ │ - rsbseq r4, r7, r0, asr #19 │ │ │ │ - ldrheq r4, [r7], #-156 @ 0xffffff64 @ │ │ │ │ - ldrheq r4, [r7], #-152 @ 0xffffff68 @ │ │ │ │ + rsbseq r4, r7, r4, lsl fp │ │ │ │ + rsbseq r4, r7, r8, lsl fp │ │ │ │ + rsbseq r4, r7, ip, lsl fp │ │ │ │ + rsbseq r4, r7, r0, lsr #22 │ │ │ │ + rsbseq r4, r7, r4, lsr #22 │ │ │ │ + rsbseq r4, r7, r8, lsr #22 │ │ │ │ + rsbseq r4, r7, ip, lsr #22 │ │ │ │ + rsbseq r4, r7, r0, lsr fp │ │ │ │ + rsbseq r4, r7, r4, lsr fp │ │ │ │ + rsbseq r4, r7, r8, lsr fp │ │ │ │ + rsbseq r4, r7, ip, lsr fp │ │ │ │ + rsbseq r4, r7, r0, asr #22 │ │ │ │ + rsbseq r4, r7, r4, asr #22 │ │ │ │ + rsbseq r4, r7, r8, asr #22 │ │ │ │ + rsbseq r4, r7, ip, asr #22 │ │ │ │ + rsbseq r4, r7, ip, asr #22 │ │ │ │ + rsbseq r4, r7, r8, asr #22 │ │ │ │ + rsbseq r4, r7, r4, asr #22 │ │ │ │ + rsbseq r4, r7, r8, asr #22 │ │ │ │ + rsbseq r4, r7, ip, asr #22 │ │ │ │ + rsbseq r4, r7, r0, asr fp │ │ │ │ + rsbseq r4, r7, r4, asr fp │ │ │ │ + rsbseq r4, r7, r8, asr fp │ │ │ │ + rsbseq r4, r7, ip, asr fp │ │ │ │ + rsbseq r4, r7, r0, ror #22 │ │ │ │ + rsbseq r4, r7, r0, lsl pc │ │ │ │ + rsbseq r4, r7, r0, lsl pc │ │ │ │ + rsbseq r4, r7, r0, lsl pc │ │ │ │ + rsbseq r4, r7, r0, lsl pc │ │ │ │ + rsbseq r4, r7, r0, lsl pc │ │ │ │ + rsbseq r4, r7, r0, lsl pc │ │ │ │ + rsbseq r4, r7, r0, lsl pc │ │ │ │ + rsbseq r4, r7, r0, lsl pc │ │ │ │ + rsbseq r4, r7, r0, lsl pc │ │ │ │ + rsbseq r4, r7, r0, lsl pc │ │ │ │ + rsbseq r4, r7, r0, lsl pc │ │ │ │ + rsbseq r4, r7, r0, lsl pc │ │ │ │ + rsbseq r4, r7, r0, lsl pc │ │ │ │ + rsbseq r4, r7, r0, lsl pc │ │ │ │ + rsbseq r4, r7, r0, lsl pc │ │ │ │ + rsbseq r4, r7, r0, lsl pc │ │ │ │ + rsbseq r4, r7, r0, lsl pc │ │ │ │ + rsbseq r4, r7, r0, lsl pc │ │ │ │ + rsbseq r4, r7, r0, lsl pc │ │ │ │ + rsbseq r4, r7, r0, lsl pc │ │ │ │ + rsbseq r4, r7, r0, lsl pc │ │ │ │ + rsbseq r4, r7, r0, lsl pc │ │ │ │ + rsbseq r4, r7, r0, lsl pc │ │ │ │ + rsbseq r4, r7, r0, lsl pc │ │ │ │ + rsbseq r4, r7, r0, lsr sl │ │ │ │ + rsbseq r4, r7, r0, lsr sl │ │ │ │ + rsbseq r4, r7, r0, lsr sl │ │ │ │ + rsbseq r4, r7, r0, lsr sl │ │ │ │ + rsbseq r4, r7, r0, lsr sl │ │ │ │ + rsbseq r4, r7, r0, lsr sl │ │ │ │ + rsbseq r4, r7, r0, lsr sl │ │ │ │ + rsbseq r4, r7, ip, lsr #20 │ │ │ │ + rsbseq r4, r7, r8, lsr #20 │ │ │ │ + rsbseq r4, r7, r4, lsr #20 │ │ │ │ + rsbseq r4, r7, r0, lsr #20 │ │ │ │ + rsbseq r4, r7, ip, lsl sl │ │ │ │ + rsbseq r4, r7, r8, lsl sl │ │ │ │ + rsbseq r4, r7, r4, lsl sl │ │ │ │ + rsbseq r4, r7, r0, lsl sl │ │ │ │ + rsbseq r4, r7, ip, lsl #20 │ │ │ │ + rsbseq r4, r7, r8, lsl #20 │ │ │ │ + rsbseq r4, r7, r4, lsl #20 │ │ │ │ + rsbseq r4, r7, r0, lsl #20 │ │ │ │ + ldrsheq r4, [r7], #-156 @ 0xffffff64 @ │ │ │ │ + ldrsheq r4, [r7], #-152 @ 0xffffff68 @ │ │ │ │ + ldrsheq r4, [r7], #-148 @ 0xffffff6c @ │ │ │ │ + rsbseq r8, pc, r4, lsl #10 │ │ │ │ + rsbseq r8, pc, ip, lsr #11 │ │ │ │ + @ instruction: 0x007f8594 │ │ │ │ + rsbseq r8, pc, ip, ror r5 @ │ │ │ │ + rsbseq r8, pc, r4, asr #12 │ │ │ │ ldrheq r4, [r7], #-148 @ 0xffffff6c @ │ │ │ │ - ldrheq r4, [r7], #-144 @ 0xffffff70 @ │ │ │ │ - rsbseq r4, r7, ip, lsr #19 │ │ │ │ - rsbseq r4, r7, r8, lsr #19 │ │ │ │ - rsbseq r4, r7, r4, lsr #19 │ │ │ │ - ldrheq r8, [pc], #-68 @ │ │ │ │ - rsbseq r8, pc, ip, asr r5 @ │ │ │ │ - rsbseq r8, pc, r4, asr #10 │ │ │ │ - rsbseq r8, pc, ip, lsr #10 │ │ │ │ - ldrsheq r8, [pc], #-84 @ │ │ │ │ - rsbseq r4, r7, r4, ror #18 │ │ │ │ - rsbseq r4, r7, r4, ror #18 │ │ │ │ - rsbseq r4, r7, r4, ror #18 │ │ │ │ - rsbseq r4, r7, r4, ror #18 │ │ │ │ - rsbseq r4, r7, r4, ror #18 │ │ │ │ - rsbseq r4, r7, r4, ror #18 │ │ │ │ - rsbseq r4, r7, r4, ror #18 │ │ │ │ - rsbseq r4, r7, r4, ror #18 │ │ │ │ - rsbseq r4, r7, r4, ror #18 │ │ │ │ - rsbseq r4, r7, r4, ror #18 │ │ │ │ - rsbseq r4, r7, r4, ror #18 │ │ │ │ - rsbseq r4, r7, r4, ror #18 │ │ │ │ - rsbseq r4, r7, r4, ror #18 │ │ │ │ - rsbseq r4, r7, r4, ror #18 │ │ │ │ - rsbseq r4, r7, r4, ror #18 │ │ │ │ - rsbseq r4, r7, r4, ror #18 │ │ │ │ - rsbseq r4, r7, r4, ror #18 │ │ │ │ - rsbseq r4, r7, r4, ror #18 │ │ │ │ - rsbseq r4, r7, r4, ror #18 │ │ │ │ - rsbseq r4, r7, r4, ror #18 │ │ │ │ - rsbseq r4, r7, r4, ror #18 │ │ │ │ - rsbseq r4, r7, r4, ror #18 │ │ │ │ - rsbseq r4, r7, r4, ror #18 │ │ │ │ - rsbseq r4, r7, r4, ror #18 │ │ │ │ - rsbseq r4, r7, r4, ror #18 │ │ │ │ - rsbseq r4, r7, r4, ror #18 │ │ │ │ - rsbseq r4, r7, r4, ror #18 │ │ │ │ - rsbseq r4, r7, r4, ror #18 │ │ │ │ - rsbseq r4, r7, r4, ror #18 │ │ │ │ - rsbseq r4, r7, r4, ror #18 │ │ │ │ - rsbseq r4, r7, r4, ror #18 │ │ │ │ - rsbseq r4, r7, r4, ror #18 │ │ │ │ - rsbseq r8, pc, r8, ror #7 │ │ │ │ - rsbseq r8, pc, ip, ror r3 @ │ │ │ │ + ldrheq r4, [r7], #-148 @ 0xffffff6c @ │ │ │ │ + ldrheq r4, [r7], #-148 @ 0xffffff6c @ │ │ │ │ + ldrheq r4, [r7], #-148 @ 0xffffff6c @ │ │ │ │ + ldrheq r4, [r7], #-148 @ 0xffffff6c @ │ │ │ │ + ldrheq r4, [r7], #-148 @ 0xffffff6c @ │ │ │ │ + ldrheq r4, [r7], #-148 @ 0xffffff6c @ │ │ │ │ + ldrheq r4, [r7], #-148 @ 0xffffff6c @ │ │ │ │ + ldrheq r4, [r7], #-148 @ 0xffffff6c @ │ │ │ │ + ldrheq r4, [r7], #-148 @ 0xffffff6c @ │ │ │ │ + ldrheq r4, [r7], #-148 @ 0xffffff6c @ │ │ │ │ + ldrheq r4, [r7], #-148 @ 0xffffff6c @ │ │ │ │ + ldrheq r4, [r7], #-148 @ 0xffffff6c @ │ │ │ │ + ldrheq r4, [r7], #-148 @ 0xffffff6c @ │ │ │ │ + ldrheq r4, [r7], #-148 @ 0xffffff6c @ │ │ │ │ + ldrheq r4, [r7], #-148 @ 0xffffff6c @ │ │ │ │ + ldrheq r4, [r7], #-148 @ 0xffffff6c @ │ │ │ │ + ldrheq r4, [r7], #-148 @ 0xffffff6c @ │ │ │ │ + ldrheq r4, [r7], #-148 @ 0xffffff6c @ │ │ │ │ + ldrheq r4, [r7], #-148 @ 0xffffff6c @ │ │ │ │ + ldrheq r4, [r7], #-148 @ 0xffffff6c @ │ │ │ │ + ldrheq r4, [r7], #-148 @ 0xffffff6c @ │ │ │ │ + ldrheq r4, [r7], #-148 @ 0xffffff6c @ │ │ │ │ + ldrheq r4, [r7], #-148 @ 0xffffff6c @ │ │ │ │ + ldrheq r4, [r7], #-148 @ 0xffffff6c @ │ │ │ │ + ldrheq r4, [r7], #-148 @ 0xffffff6c @ │ │ │ │ + ldrheq r4, [r7], #-148 @ 0xffffff6c @ │ │ │ │ + ldrheq r4, [r7], #-148 @ 0xffffff6c @ │ │ │ │ + ldrheq r4, [r7], #-148 @ 0xffffff6c @ │ │ │ │ + ldrheq r4, [r7], #-148 @ 0xffffff6c @ │ │ │ │ + ldrheq r4, [r7], #-148 @ 0xffffff6c @ │ │ │ │ + ldrheq r4, [r7], #-148 @ 0xffffff6c @ │ │ │ │ + rsbseq r8, pc, r8, lsr r4 @ │ │ │ │ + rsbseq r8, pc, ip, asr #7 │ │ │ │ + rsbseq r8, pc, r4, asr #6 │ │ │ │ + rsbseq r8, pc, r0, ror #6 │ │ │ │ + rsbseq r8, pc, r8, ror r3 @ │ │ │ │ + rsbseq r4, r7, r8, ror r9 │ │ │ │ ldrsheq r8, [pc], #-36 @ │ │ │ │ - rsbseq r8, pc, r0, lsl r3 @ │ │ │ │ - rsbseq r8, pc, r8, lsr #6 │ │ │ │ - rsbseq r4, r7, r8, lsr #18 │ │ │ │ - rsbseq r8, pc, r4, lsr #5 │ │ │ │ - rsbseq r9, pc, r8, ror #18 │ │ │ │ - rsbseq r4, r7, ip, lsl #18 │ │ │ │ - rsbseq r4, r7, ip, lsl #18 │ │ │ │ - rsbseq r4, r7, r8, lsl #18 │ │ │ │ - rsbseq r4, r7, r4, lsl #18 │ │ │ │ - rsbseq r4, r7, r4, lsl #18 │ │ │ │ - rsbseq r4, r7, r0, lsl #18 │ │ │ │ - rsbseq r8, pc, ip, asr #12 │ │ │ │ - rsbseq r8, pc, r4, lsr r6 @ │ │ │ │ - rsbseq r8, pc, ip, lsl r6 @ │ │ │ │ - rsbseq r8, pc, r4, ror r2 @ │ │ │ │ - rsbseq r4, r7, r8, asr #17 │ │ │ │ - rsbseq r8, pc, r8, ror #4 │ │ │ │ - rsbseq r8, pc, ip, lsl #5 │ │ │ │ - rsbseq r8, pc, r4, ror r2 @ │ │ │ │ - rsbseq r8, pc, r0, asr r3 @ │ │ │ │ + ldrheq r9, [pc], #-152 @ │ │ │ │ + rsbseq r4, r7, ip, asr r9 │ │ │ │ + rsbseq r4, r7, ip, asr r9 │ │ │ │ + rsbseq r4, r7, r8, asr r9 │ │ │ │ + rsbseq r4, r7, r4, asr r9 │ │ │ │ + rsbseq r4, r7, r4, asr r9 │ │ │ │ + rsbseq r4, r7, r0, asr r9 │ │ │ │ + @ instruction: 0x007f869c │ │ │ │ + rsbseq r8, pc, r4, lsl #13 │ │ │ │ + rsbseq r8, pc, ip, ror #12 │ │ │ │ rsbseq r8, pc, r4, asr #5 │ │ │ │ - rsbseq r8, pc, r4, asr #4 │ │ │ │ - rsbseq r8, pc, r0, lsl #4 │ │ │ │ - rsbseq r4, r7, ip, ror #16 │ │ │ │ - rsbseq r4, r7, r8, ror #16 │ │ │ │ - rsbseq r4, r7, r0, ror #16 │ │ │ │ - rsbseq r4, r7, ip, asr r8 │ │ │ │ + rsbseq r4, r7, r8, lsl r9 │ │ │ │ + ldrheq r8, [pc], #-40 @ │ │ │ │ + ldrsbeq r8, [pc], #-44 @ │ │ │ │ + rsbseq r8, pc, r4, asr #5 │ │ │ │ + rsbseq r8, pc, r0, lsr #7 │ │ │ │ + rsbseq r8, pc, r4, lsl r3 @ │ │ │ │ + @ instruction: 0x007f8294 │ │ │ │ + rsbseq r8, pc, r0, asr r2 @ │ │ │ │ + ldrheq r4, [r7], #-140 @ 0xffffff74 @ │ │ │ │ + ldrheq r4, [r7], #-136 @ 0xffffff78 @ │ │ │ │ + ldrheq r4, [r7], #-128 @ 0xffffff80 @ │ │ │ │ + rsbseq r4, r7, ip, lsr #17 │ │ │ │ + rsbseq r4, r7, r8, lsr #17 │ │ │ │ + rsbseq r4, r7, r4, lsr #17 │ │ │ │ + rsbseq r8, pc, r0, lsl #7 │ │ │ │ + rsbseq r0, lr, r0, lsl sp │ │ │ │ + rsbseq r8, pc, r8, asr #6 │ │ │ │ + rsbseq r4, r7, r0, lsl #17 │ │ │ │ + rsbseq r8, pc, ip, lsr #10 │ │ │ │ + rsbseq r8, pc, ip, lsr #10 │ │ │ │ + rsbseq r8, pc, r4, lsr r5 @ │ │ │ │ rsbseq r4, r7, r8, asr r8 │ │ │ │ rsbseq r4, r7, r4, asr r8 │ │ │ │ - rsbseq r8, pc, r0, lsr r3 @ │ │ │ │ - rsbseq r0, lr, r0, asr #25 │ │ │ │ - ldrsheq r8, [pc], #-40 @ │ │ │ │ - rsbseq r4, r7, r0, lsr r8 │ │ │ │ - ldrsbeq r8, [pc], #-76 @ │ │ │ │ - ldrsbeq r8, [pc], #-76 @ │ │ │ │ - rsbseq r8, pc, r4, ror #9 │ │ │ │ - rsbseq r4, r7, r8, lsl #16 │ │ │ │ - rsbseq r4, r7, r4, lsl #16 │ │ │ │ - ldrsheq r4, [r7], #-124 @ 0xffffff84 @ │ │ │ │ - rsbseq r8, pc, r4, lsr r0 @ │ │ │ │ - rsbseq r4, r7, ip, ror #15 │ │ │ │ - rsbseq r3, r7, r8, lsl #26 │ │ │ │ - rsbseq r3, r7, r8, lsl sp │ │ │ │ + rsbseq r4, r7, ip, asr #16 │ │ │ │ + rsbseq r8, pc, r4, lsl #1 │ │ │ │ + rsbseq r4, r7, ip, lsr r8 │ │ │ │ + rsbseq r3, r7, r8, asr sp │ │ │ │ + rsbseq r3, r7, r8, ror #26 │ │ │ │ ldr r5, [pc, #-428] @ 2677e0 │ │ │ │ add r5, pc, r5 │ │ │ │ b 266948 │ │ │ │ ldr r5, [pc, #-436] @ 2677e4 │ │ │ │ add r5, pc, r5 │ │ │ │ b 266948 │ │ │ │ ldr r5, [pc, #-444] @ 2677e8 │ │ │ │ @@ -18551,15 +18551,15 @@ │ │ │ │ b 267f04 │ │ │ │ tst r2, #32505856 @ 0x1f00000 │ │ │ │ moveq r3, #10 │ │ │ │ beq 267f04 │ │ │ │ b 267f00 │ │ │ │ mov r3, #3 │ │ │ │ b 267f04 │ │ │ │ - strdeq pc, [r7], r4 │ │ │ │ + addeq pc, r7, r4, asr #30 │ │ │ │ │ │ │ │ 00268000 : │ │ │ │ ldr r2, [r0, #16] │ │ │ │ and r3, r2, #3 │ │ │ │ subs r3, r3, #3 │ │ │ │ movne r3, #0 │ │ │ │ beq 268030 │ │ │ │ @@ -18672,15 +18672,15 @@ │ │ │ │ moveq r3, #12 │ │ │ │ beq 268078 │ │ │ │ b 268074 │ │ │ │ mov r3, #16 │ │ │ │ b 268078 │ │ │ │ mov r3, #15 │ │ │ │ b 268078 │ │ │ │ - addeq pc, r7, sp, ror #27 │ │ │ │ + addeq pc, r7, sp, lsr lr @ │ │ │ │ │ │ │ │ 002681d4 : │ │ │ │ ldr r2, [r0, #16] │ │ │ │ and r3, r2, #3 │ │ │ │ subs r3, r3, #3 │ │ │ │ beq 268204 │ │ │ │ mov r3, #0 │ │ │ │ @@ -18782,16 +18782,16 @@ │ │ │ │ b 2682b0 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ b 2682b0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ b 2682b0 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ b 2682b0 │ │ │ │ - addeq pc, r7, r5, lsl #24 │ │ │ │ - @ instruction: 0x0087fbb8 │ │ │ │ + addeq pc, r7, r5, asr ip @ │ │ │ │ + addeq pc, r7, r8, lsl #24 │ │ │ │ │ │ │ │ 00268380 : │ │ │ │ ldr r2, [r0, #16] │ │ │ │ and r3, r2, #3 │ │ │ │ subs r3, r3, #3 │ │ │ │ beq 2683b0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -18863,15 +18863,15 @@ │ │ │ │ cmp r2, #5 │ │ │ │ bhi 268448 │ │ │ │ ldr r3, [pc, #12] @ 2684ac │ │ │ │ lsl r2, r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ ldrh r3, [r3, r2] │ │ │ │ b 268448 │ │ │ │ - addeq pc, r7, r0, ror #20 │ │ │ │ + @ instruction: 0x0087fab0 │ │ │ │ │ │ │ │ 002684b0 : │ │ │ │ ldr r2, [r0, #16] │ │ │ │ and r3, r2, #3 │ │ │ │ subs r3, r3, #3 │ │ │ │ movne r3, #0 │ │ │ │ beq 2684e0 │ │ │ │ @@ -18915,16 +18915,16 @@ │ │ │ │ lsr r2, r2, #27 │ │ │ │ bhi 268534 │ │ │ │ ldr r3, [pc, #16] @ 268578 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r2, lsl #1 │ │ │ │ ldrh r3, [r3, #12] │ │ │ │ b 268534 │ │ │ │ - ldrdeq pc, [r7], r8 │ │ │ │ - umulleq pc, r7, ip, r9 @ │ │ │ │ + addeq pc, r7, r8, lsr #20 │ │ │ │ + addeq pc, r7, ip, ror #19 │ │ │ │ │ │ │ │ 0026857c : │ │ │ │ ldr r2, [r0, #16] │ │ │ │ and r3, r2, #3 │ │ │ │ subs r3, r3, #3 │ │ │ │ movne r3, #0 │ │ │ │ beq 2685ac │ │ │ │ @@ -19014,15 +19014,15 @@ │ │ │ │ cmp r2, #3 │ │ │ │ bhi 2686c0 │ │ │ │ ldr r3, [pc, #12] @ 2686f0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r2, lsl #1 │ │ │ │ ldrh r3, [r3, #100] @ 0x64 │ │ │ │ b 26866c │ │ │ │ - addeq pc, r7, r0, lsr #16 │ │ │ │ + addeq pc, r7, r0, ror r8 @ │ │ │ │ │ │ │ │ 002686f4 : │ │ │ │ ldr r2, [r0, #16] │ │ │ │ and r3, r2, #3 │ │ │ │ subs r3, r3, #3 │ │ │ │ movne r3, #0 │ │ │ │ beq 268724 │ │ │ │ @@ -19200,20 +19200,20 @@ │ │ │ │ blx r6 │ │ │ │ cmp r8, r4 │ │ │ │ bgt 268994 │ │ │ │ b 26882c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq r2, r4, ip, asr r6 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq r6, r7, r4, ror #23 │ │ │ │ + rsbseq r6, r7, r4, lsr ip │ │ │ │ adceq r2, r4, r8, ror #11 │ │ │ │ - addeq r2, r0, ip, lsl #8 │ │ │ │ - rsbseq r6, r7, r0, lsl #22 │ │ │ │ - rsbseq r6, r7, r8, lsr #21 │ │ │ │ - addeq r2, r0, r8, lsl #6 │ │ │ │ + addeq r2, r0, ip, asr r4 │ │ │ │ + rsbseq r6, r7, r0, asr fp │ │ │ │ + ldrsheq r6, [r7], #-168 @ 0xffffff58 @ │ │ │ │ + addeq r2, r0, r8, asr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [pc, #332] @ 268b4c │ │ │ │ ldr r8, [r0, #4] │ │ │ │ mov r5, r1 │ │ │ │ @@ -19236,15 +19236,15 @@ │ │ │ │ mov r0, sl │ │ │ │ bl 2687a0 │ │ │ │ cmp r6, fp │ │ │ │ bge 268aac │ │ │ │ ldr r4, [sl, #140] @ 0x8c │ │ │ │ sub r0, fp, r6 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9d8b0c │ │ │ │ + bl 9d8b54 │ │ │ │ lsl r4, r4, #1 │ │ │ │ ldr r3, [pc, #224] @ 268b50 │ │ │ │ ldr r1, [pc, #224] @ 268b54 │ │ │ │ add r4, r4, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mul r2, r0, r4 │ │ │ │ @@ -19295,20 +19295,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldrsheq r6, [r7], #-148 @ 0xffffff6c @ │ │ │ │ - addeq r4, r1, ip, ror r9 │ │ │ │ - @ instruction: 0x00776990 │ │ │ │ - rsbseq r6, r7, ip, ror r9 │ │ │ │ - rsbseq r6, r7, r8, asr r9 │ │ │ │ - addeq r7, r7, ip │ │ │ │ + rsbseq r6, r7, r4, asr #20 │ │ │ │ + addeq r4, r1, ip, asr #19 │ │ │ │ + rsbseq r6, r7, r0, ror #19 │ │ │ │ + rsbseq r6, r7, ip, asr #19 │ │ │ │ + rsbseq r6, r7, r8, lsr #19 │ │ │ │ + addeq r7, r7, ip, asr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #136] @ 0x88 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ @@ -19334,15 +19334,15 @@ │ │ │ │ bl 254db8 │ │ │ │ ldr r1, [r4, #132] @ 0x84 │ │ │ │ cmp r1, #3 │ │ │ │ beq 268c34 │ │ │ │ cmp r1, #6 │ │ │ │ beq 268c20 │ │ │ │ ldr r7, [pc, #92] @ 268c48 │ │ │ │ - bl 9db2b0 │ │ │ │ + bl 9db300 │ │ │ │ ldr r3, [r7, r0] │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 268ba4 │ │ │ │ ldr r0, [r6] │ │ │ │ bl 253438 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -19395,15 +19395,15 @@ │ │ │ │ str r4, [sp, #28] │ │ │ │ bl 268b64 │ │ │ │ cmp r0, r4 │ │ │ │ movne r0, r4 │ │ │ │ bne 268d94 │ │ │ │ ldr r3, [pc, #356] @ 268e38 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ - bl 9db2b0 │ │ │ │ + bl 9db300 │ │ │ │ ldr r4, [r3, r0] │ │ │ │ str sl, [sp, #12] │ │ │ │ add r8, sp, #16 │ │ │ │ add r7, sp, #28 │ │ │ │ add r6, sp, #32 │ │ │ │ mov sl, r2 │ │ │ │ rsb r3, sl, #1024 @ 0x400 │ │ │ │ @@ -19486,16 +19486,16 @@ │ │ │ │ blx r4 │ │ │ │ b 268d88 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq r2, r4, r8, lsr #3 │ │ │ │ andeq r4, r0, r0 │ │ │ │ andeq r0, r0, ip │ │ │ │ adceq r2, r4, r0, lsl #1 │ │ │ │ - rsbseq r6, r7, r4, lsr r6 │ │ │ │ - rsbseq r6, r7, r8, ror #12 │ │ │ │ + rsbseq r6, r7, r4, lsl #13 │ │ │ │ + ldrheq r6, [r7], #-104 @ 0xffffff98 @ │ │ │ │ │ │ │ │ 00268e48 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -19520,15 +19520,15 @@ │ │ │ │ bl 268b64 │ │ │ │ cmp r0, #0 │ │ │ │ movne r0, r4 │ │ │ │ bne 268f20 │ │ │ │ ldr r3, [pc, #200] @ 268f84 │ │ │ │ str r0, [sp, #28] │ │ │ │ str r6, [sp, #20] │ │ │ │ - bl 9db2b0 │ │ │ │ + bl 9db300 │ │ │ │ str r6, [sp, #24] │ │ │ │ ldr r4, [r3, r0] │ │ │ │ add r8, sp, #24 │ │ │ │ add r7, sp, #12 │ │ │ │ add r6, sp, #20 │ │ │ │ b 268ee8 │ │ │ │ mov r1, r4 │ │ │ │ @@ -19571,15 +19571,15 @@ │ │ │ │ blx r3 │ │ │ │ b 268f14 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a41fb4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ andeq r0, r0, ip │ │ │ │ strdeq r1, [r4], r4 @ │ │ │ │ - rsbseq r6, r7, r0, asr #10 │ │ │ │ + @ instruction: 0x00776590 │ │ │ │ │ │ │ │ 00268f90 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr ip, [pc, #552] @ 2691d0 │ │ │ │ @@ -19606,15 +19606,15 @@ │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ bl 268b64 │ │ │ │ subs r3, r0, #0 │ │ │ │ bne 26919c │ │ │ │ ldr sl, [sp, #24] │ │ │ │ ldr fp, [sp, #36] @ 0x24 │ │ │ │ ldr r9, [sp, #28] │ │ │ │ - bl 9db2b0 │ │ │ │ + bl 9db300 │ │ │ │ mov ip, r0 │ │ │ │ adds r0, fp, sl │ │ │ │ adc r1, r9, #0 │ │ │ │ adds r4, r0, #1024 @ 0x400 │ │ │ │ bic r4, r4, #1020 @ 0x3fc │ │ │ │ bic r4, r4, #3 │ │ │ │ adc lr, r1, #0 │ │ │ │ @@ -19721,19 +19721,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ adceq r1, r4, ip, ror #28 │ │ │ │ andeq r4, r0, r0 │ │ │ │ andeq r0, r0, ip │ │ │ │ - rsbseq r6, r7, r4, asr #6 │ │ │ │ + @ instruction: 0x00776394 │ │ │ │ @ instruction: 0x00a41cb8 │ │ │ │ - addeq lr, r7, ip, lsr #27 │ │ │ │ - rsbseq r6, r7, r0, asr r3 │ │ │ │ - rsbseq r6, r7, r0, ror #6 │ │ │ │ + strdeq lr, [r7], ip │ │ │ │ + rsbseq r6, r7, r0, lsr #7 │ │ │ │ + ldrheq r6, [r7], #-48 @ 0xffffffd0 @ │ │ │ │ andeq r0, r0, r6, lsr #2 │ │ │ │ │ │ │ │ 002691f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -19766,15 +19766,15 @@ │ │ │ │ bhi 269330 │ │ │ │ mov r2, r6 │ │ │ │ ldr r6, [pc, #224] @ 26935c │ │ │ │ ldr r5, [r4, #44] @ 0x2c │ │ │ │ ldrd r0, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ blx r5 │ │ │ │ - bl 9db2b0 │ │ │ │ + bl 9db300 │ │ │ │ ldr r3, [r6, r0] │ │ │ │ str r3, [sp] │ │ │ │ mov r5, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r2, sp, #88 @ 0x58 │ │ │ │ add r1, sp, #20 │ │ │ │ @@ -19821,30 +19821,30 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ adceq r1, r4, r8, lsl #24 │ │ │ │ andeq r4, r0, r0 │ │ │ │ andeq r0, r0, ip │ │ │ │ adceq r1, r4, r4, asr fp │ │ │ │ - rsbseq r6, r7, r4, lsr r2 │ │ │ │ - addeq lr, r7, r0, lsr ip │ │ │ │ - ldrsbeq r6, [r7], #-16 @ │ │ │ │ - rsbseq r6, r7, ip, ror #3 │ │ │ │ + rsbseq r6, r7, r4, lsl #5 │ │ │ │ + addeq lr, r7, r0, lsl #25 │ │ │ │ + rsbseq r6, r7, r0, lsr #4 │ │ │ │ + rsbseq r6, r7, ip, lsr r2 │ │ │ │ andeq r0, r0, r9, asr #2 │ │ │ │ mov r3, r2 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr r1, [pc, #24] @ 2693a0 │ │ │ │ ldr lr, [r3] │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ mov r3, lr │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ bx r3 │ │ │ │ - rsbseq r1, lr, r8, asr r5 │ │ │ │ + rsbseq r1, lr, r8, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr lr, [sp, #24] │ │ │ │ mov ip, r0 │ │ │ │ ldr r4, [lr, #72] @ 0x48 │ │ │ │ @@ -19982,28 +19982,28 @@ │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq r1, r4, r4, asr #19 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ adceq r1, r4, ip, ror #18 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ - rsbseq r6, r7, r0, asr #32 │ │ │ │ + @ instruction: 0x00776090 │ │ │ │ adceq r1, r4, r4, lsr #17 │ │ │ │ @ instruction: 0x00004bbc │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr lr, [sp, #8] │ │ │ │ mov ip, r0 │ │ │ │ mov r1, r2 │ │ │ │ ldr r0, [lr, #8] │ │ │ │ mov r2, ip │ │ │ │ - bl 735c9c │ │ │ │ + bl 735ce4 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r0, #5 │ │ │ │ movne r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -20023,15 +20023,15 @@ │ │ │ │ sub sp, sp, #180 @ 0xb4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #172] @ 0xac │ │ │ │ mov r3, #0 │ │ │ │ mov fp, r1 │ │ │ │ - bl 735c80 │ │ │ │ + bl 735cc8 │ │ │ │ mov r7, #0 │ │ │ │ add r9, sp, #8 │ │ │ │ mov r2, #160 @ 0xa0 │ │ │ │ mov r1, r7 │ │ │ │ ldr sl, [pc, #372] @ 26980c │ │ │ │ add sl, pc, sl │ │ │ │ mov r6, r0 │ │ │ │ @@ -20126,18 +20126,18 @@ │ │ │ │ b 269768 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq r1, r4, r4, asr #15 │ │ │ │ andeq r4, r0, r0 │ │ │ │ adceq r1, r4, r8, lsl #15 │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - rsbseq r5, r7, r0, ror #28 │ │ │ │ + ldrheq r5, [r7], #-224 @ 0xffffff20 @ │ │ │ │ adceq r1, r4, ip, lsr #13 │ │ │ │ andeq r3, r0, r4, lsr r2 │ │ │ │ - rsbseq r5, r7, r4, lsr #24 │ │ │ │ + rsbseq r5, r7, r4, ror ip │ │ │ │ │ │ │ │ 00269828 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3880] @ 0xf28 │ │ │ │ mov r6, r2 │ │ │ │ @@ -20287,42 +20287,42 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #24] @ 269a9c │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ blx r3 │ │ │ │ b 269a54 │ │ │ │ - rsbseq r5, ip, r0, lsl r8 │ │ │ │ - rsbseq r5, r7, r8, ror #22 │ │ │ │ - ldrsheq r5, [r7], #-164 @ 0xffffff5c @ │ │ │ │ + rsbseq r5, ip, r0, ror #16 │ │ │ │ + ldrheq r5, [r7], #-184 @ 0xffffff48 @ │ │ │ │ + rsbseq r5, r7, r4, asr #22 │ │ │ │ │ │ │ │ 00269aa0 : │ │ │ │ ldr r3, [pc, #4] @ 269aac │ │ │ │ add r3, pc, r3 │ │ │ │ b 26998c │ │ │ │ - ldrsheq r5, [r7], #-160 @ 0xffffff60 @ │ │ │ │ + rsbseq r5, r7, r0, asr #22 │ │ │ │ │ │ │ │ 00269ab0 : │ │ │ │ ldr r3, [pc, #4] @ 269abc │ │ │ │ add r3, pc, r3 │ │ │ │ b 26998c │ │ │ │ - rsbseq r5, r7, r8, ror #21 │ │ │ │ + rsbseq r5, r7, r8, lsr fp │ │ │ │ push {r4, r5, lr} │ │ │ │ mov r5, r1 │ │ │ │ ldr lr, [r2] │ │ │ │ ldr r1, [pc, #28] @ 269af0 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r2, #4] │ │ │ │ mov ip, lr │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, lr} │ │ │ │ bx ip │ │ │ │ - ldrdeq r2, [r3], r4 │ │ │ │ + addeq r2, r3, r4, lsr #28 │ │ │ │ mov r0, #1 │ │ │ │ bx lr │ │ │ │ cmp r0, #5 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ beq 269b2c │ │ │ │ @@ -20336,16 +20336,16 @@ │ │ │ │ ldr lr, [r0] │ │ │ │ ldr r1, [pc, #20] @ 269b4c │ │ │ │ mov ip, lr │ │ │ │ ldr r0, [r0, #4] │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ add r1, pc, r1 │ │ │ │ bx ip │ │ │ │ - rsbseq r5, r7, r4, lsl #21 │ │ │ │ - rsbseq r5, r7, r8, ror sl │ │ │ │ + ldrsbeq r5, [r7], #-164 @ 0xffffff5c @ │ │ │ │ + rsbseq r5, r7, r8, asr #21 │ │ │ │ │ │ │ │ 00269b50 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r2, #160 @ 0xa0 │ │ │ │ @@ -20428,17 +20428,17 @@ │ │ │ │ mov r2, #67 @ 0x43 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 25351c │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - rsbseq r5, r7, r4, ror r9 │ │ │ │ - addeq lr, r7, r0, lsl r3 │ │ │ │ - rsbseq r5, r7, r4, asr r9 │ │ │ │ + rsbseq r5, r7, r4, asr #19 │ │ │ │ + addeq lr, r7, r0, ror #6 │ │ │ │ + rsbseq r5, r7, r4, lsr #19 │ │ │ │ │ │ │ │ 00269cb4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r1, r2, r3} │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4076] @ 0xfec │ │ │ │ @@ -20517,15 +20517,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ adcseq r8, r3, r0, ror #17 │ │ │ │ - addeq r3, r1, r0, lsl r6 │ │ │ │ + addeq r3, r1, r0, ror #12 │ │ │ │ cmp r1, #0 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr ip, [r0, #12] │ │ │ │ ldr r6, [r0, #16] │ │ │ │ ldr r5, [r0, #20] │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -21063,21 +21063,21 @@ │ │ │ │ ldr r0, [pc, #44] @ 26a69c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #408 @ 0x198 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addeq lr, r7, ip, lsr #32 │ │ │ │ - @ instruction: 0x0087dbb8 │ │ │ │ - rsbseq r4, r7, r8, asr #31 │ │ │ │ + addeq lr, r7, ip, ror r0 │ │ │ │ + addeq sp, r7, r8, lsl #24 │ │ │ │ + rsbseq r5, r7, r8, lsl r0 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - umulleq sp, r7, ip, fp │ │ │ │ - rsbseq r4, r7, ip, lsr #31 │ │ │ │ - rsbseq r4, r7, r4, asr #31 │ │ │ │ + addeq sp, r7, ip, ror #23 │ │ │ │ + ldrsheq r4, [r7], #-252 @ 0xffffff04 @ │ │ │ │ + rsbseq r5, r7, r4, lsl r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r5, [r0] │ │ │ │ mov r3, #1 │ │ │ │ lsl r3, r3, r5 │ │ │ │ @@ -21161,24 +21161,24 @@ │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [pc, #56] @ 26a834 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r0, ip │ │ │ │ str lr, [sp] │ │ │ │ bl 25351c │ │ │ │ - addeq sp, r7, r0, ror sl │ │ │ │ - rsbseq r4, r7, r8, ror lr │ │ │ │ + addeq sp, r7, r0, asr #21 │ │ │ │ + rsbseq r4, r7, r8, asr #29 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq sp, r7, r8, asr #20 │ │ │ │ - rsbseq r4, r7, r4, lsr #29 │ │ │ │ - rsbseq r4, r7, r0, asr lr │ │ │ │ + umulleq sp, r7, r8, sl │ │ │ │ + ldrsheq r4, [r7], #-228 @ 0xffffff1c @ │ │ │ │ + rsbseq r4, r7, r0, lsr #29 │ │ │ │ @ instruction: 0x000001bb │ │ │ │ - addeq sp, r7, ip, lsl sl │ │ │ │ - rsbseq r4, r7, r8, ror lr │ │ │ │ - rsbseq r4, r7, r4, lsr #28 │ │ │ │ + addeq sp, r7, ip, ror #20 │ │ │ │ + rsbseq r4, r7, r8, asr #29 │ │ │ │ + rsbseq r4, r7, r4, ror lr │ │ │ │ @ instruction: 0x000001b5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #3644] @ 26b68c │ │ │ │ ldr ip, [pc, #3644] @ 26b690 │ │ │ │ @@ -22092,46 +22092,46 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 25351c │ │ │ │ adceq r0, r4, ip, asr #11 │ │ │ │ andeq r4, r0, r0 │ │ │ │ adceq r0, r4, r0, lsr r4 │ │ │ │ - addeq sp, r7, r4, ror r4 │ │ │ │ + addeq sp, r7, r4, asr #9 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - ldrdeq sp, [r7], r8 │ │ │ │ - rsbseq r4, r7, r8, ror #13 │ │ │ │ - rsbseq r4, r7, r0, lsl #14 │ │ │ │ + addeq sp, r7, r8, lsr #6 │ │ │ │ + rsbseq r4, r7, r8, lsr r7 │ │ │ │ + rsbseq r4, r7, r0, asr r7 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - addeq ip, r7, r8, lsl sp │ │ │ │ - addeq ip, r7, r0, lsr #26 │ │ │ │ - rsbseq r4, r7, ip, lsl #3 │ │ │ │ - rsbseq r4, r7, r8, lsr #3 │ │ │ │ - addeq ip, r7, ip, lsl #25 │ │ │ │ - rsbseq r4, r7, r0, asr #2 │ │ │ │ - @ instruction: 0x00774094 │ │ │ │ + addeq ip, r7, r8, ror #26 │ │ │ │ + addeq ip, r7, r0, ror sp │ │ │ │ + ldrsbeq r4, [r7], #-28 @ 0xffffffe4 @ │ │ │ │ + ldrsheq r4, [r7], #-24 @ 0xffffffe8 @ │ │ │ │ + ldrdeq ip, [r7], ip @ │ │ │ │ + @ instruction: 0x00774190 │ │ │ │ + rsbseq r4, r7, r4, ror #1 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - addeq ip, r7, r0, ror #24 │ │ │ │ - rsbseq r4, r7, r4, asr #2 │ │ │ │ - rsbseq r4, r7, r8, asr #1 │ │ │ │ - addeq ip, r7, r4, lsr ip │ │ │ │ - rsbseq r4, r7, r4, lsl #2 │ │ │ │ - rsbseq r4, r7, ip, lsr r0 │ │ │ │ + @ instruction: 0x0087ccb0 │ │ │ │ + @ instruction: 0x00774194 │ │ │ │ + rsbseq r4, r7, r8, lsl r1 │ │ │ │ + addeq ip, r7, r4, lsl #25 │ │ │ │ + rsbseq r4, r7, r4, asr r1 │ │ │ │ + rsbseq r4, r7, ip, lsl #1 │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - addeq ip, r7, r4, lsl #24 │ │ │ │ - rsbseq r4, r7, ip │ │ │ │ + addeq ip, r7, r4, asr ip │ │ │ │ + rsbseq r4, r7, ip, asr r0 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - ldrdeq ip, [r7], ip @ │ │ │ │ - rsbseq r4, r7, ip, ror r0 │ │ │ │ - rsbseq r3, r7, r4, ror #31 │ │ │ │ + addeq ip, r7, ip, lsr #24 │ │ │ │ + rsbseq r4, r7, ip, asr #1 │ │ │ │ + rsbseq r4, r7, r4, lsr r0 │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - @ instruction: 0x0087cbb8 │ │ │ │ - rsbseq r3, r7, r4, asr #31 │ │ │ │ - addeq ip, r7, ip, lsl #23 │ │ │ │ - @ instruction: 0x00773f9c │ │ │ │ + addeq ip, r7, r8, lsl #24 │ │ │ │ + rsbseq r4, r7, r4, lsl r0 │ │ │ │ + ldrdeq ip, [r7], ip @ │ │ │ │ + rsbseq r3, r7, ip, ror #31 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #3624] @ 26c55c │ │ │ │ ldr ip, [pc, #3624] @ 26c560 │ │ │ │ @@ -23041,44 +23041,44 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 25351c │ │ │ │ adceq pc, r3, r8, ror #13 │ │ │ │ andeq r4, r0, r0 │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq pc, r3, r4, asr #10 │ │ │ │ - umulleq ip, r7, sp, r5 │ │ │ │ - @ instruction: 0x0087c2bc │ │ │ │ - rsbseq r3, r7, ip, asr #13 │ │ │ │ - rsbseq r3, r7, r4, ror #13 │ │ │ │ - addeq fp, r7, r9, asr lr │ │ │ │ - addeq fp, r7, ip, asr #28 │ │ │ │ - ldrheq r3, [r7], #-40 @ 0xffffffd8 @ │ │ │ │ - ldrsbeq r3, [r7], #-36 @ 0xffffffdc @ │ │ │ │ - @ instruction: 0x0087bdbc │ │ │ │ - rsbseq r3, r7, r0, ror r2 │ │ │ │ - rsbseq r3, r7, r4, asr #3 │ │ │ │ + addeq ip, r7, sp, ror #11 │ │ │ │ + addeq ip, r7, ip, lsl #6 │ │ │ │ + rsbseq r3, r7, ip, lsl r7 │ │ │ │ + rsbseq r3, r7, r4, lsr r7 │ │ │ │ + addeq fp, r7, r9, lsr #29 │ │ │ │ + umulleq fp, r7, ip, lr │ │ │ │ + rsbseq r3, r7, r8, lsl #6 │ │ │ │ + rsbseq r3, r7, r4, lsr #6 │ │ │ │ + addeq fp, r7, ip, lsl #28 │ │ │ │ + rsbseq r3, r7, r0, asr #5 │ │ │ │ + rsbseq r3, r7, r4, lsl r2 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - umulleq fp, r7, r0, sp │ │ │ │ - rsbseq r3, r7, r4, ror r2 │ │ │ │ - ldrsheq r3, [r7], #-24 @ 0xffffffe8 @ │ │ │ │ - addeq fp, r7, r4, ror #26 │ │ │ │ - rsbseq r3, r7, r4, lsr r2 │ │ │ │ - rsbseq r3, r7, ip, ror #2 │ │ │ │ + addeq fp, r7, r0, ror #27 │ │ │ │ + rsbseq r3, r7, r4, asr #5 │ │ │ │ + rsbseq r3, r7, r8, asr #4 │ │ │ │ + @ instruction: 0x0087bdb4 │ │ │ │ + rsbseq r3, r7, r4, lsl #5 │ │ │ │ + ldrheq r3, [r7], #-28 @ 0xffffffe4 @ │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - addeq fp, r7, r4, lsr sp │ │ │ │ - rsbseq r3, r7, ip, lsr r1 │ │ │ │ + addeq fp, r7, r4, lsl #27 │ │ │ │ + rsbseq r3, r7, ip, lsl #3 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq fp, r7, ip, lsl #26 │ │ │ │ - rsbseq r3, r7, ip, lsr #3 │ │ │ │ - rsbseq r3, r7, r4, lsl r1 │ │ │ │ + addeq fp, r7, ip, asr sp │ │ │ │ + ldrsheq r3, [r7], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbseq r3, r7, r4, ror #2 │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - addeq fp, r7, r8, ror #25 │ │ │ │ - ldrsheq r3, [r7], #-4 @ │ │ │ │ - @ instruction: 0x0087bcbc │ │ │ │ - rsbseq r3, r7, ip, asr #1 │ │ │ │ + addeq fp, r7, r8, lsr sp │ │ │ │ + rsbseq r3, r7, r4, asr #2 │ │ │ │ + addeq fp, r7, ip, lsl #26 │ │ │ │ + rsbseq r3, r7, ip, lsl r1 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #3828] @ 26d4f4 │ │ │ │ ldr ip, [pc, #3828] @ 26d4f8 │ │ │ │ @@ -24040,48 +24040,48 @@ │ │ │ │ str r0, [sp] │ │ │ │ bl 25351c │ │ │ │ adceq lr, r3, ip, lsl r8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ adceq lr, r3, r4, asr r6 │ │ │ │ - @ instruction: 0x0087b6be │ │ │ │ + addeq fp, r7, lr, lsl #14 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ - strdeq fp, [r7], r4 │ │ │ │ - rsbseq r2, r7, r4, lsl #18 │ │ │ │ - rsbseq r2, r7, ip, lsl r9 │ │ │ │ + addeq fp, r7, r4, asr #10 │ │ │ │ + rsbseq r2, r7, r4, asr r9 │ │ │ │ + rsbseq r2, r7, ip, ror #18 │ │ │ │ svcvc 0x00e00000 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - addeq sl, r7, sl, lsl pc │ │ │ │ + addeq sl, r7, sl, ror #30 │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ - @ instruction: 0x0087aeb8 │ │ │ │ - rsbseq r2, r7, r4, lsr #6 │ │ │ │ - rsbseq r2, r7, r0, asr #6 │ │ │ │ - addeq sl, r7, r4, lsr #28 │ │ │ │ - ldrsbeq r2, [r7], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbseq r2, r7, ip, lsr #4 │ │ │ │ + addeq sl, r7, r8, lsl #30 │ │ │ │ + rsbseq r2, r7, r4, ror r3 │ │ │ │ + @ instruction: 0x00772390 │ │ │ │ + addeq sl, r7, r4, ror lr │ │ │ │ + rsbseq r2, r7, r8, lsr #6 │ │ │ │ + rsbseq r2, r7, ip, ror r2 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - strdeq sl, [r7], r8 │ │ │ │ - ldrsbeq r2, [r7], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbseq r2, r7, r0, ror #4 │ │ │ │ - addeq sl, r7, ip, asr #27 │ │ │ │ - @ instruction: 0x0077229c │ │ │ │ - ldrsbeq r2, [r7], #-20 @ 0xffffffec @ │ │ │ │ + addeq sl, r7, r8, asr #28 │ │ │ │ + rsbseq r2, r7, ip, lsr #6 │ │ │ │ + ldrheq r2, [r7], #-32 @ 0xffffffe0 @ │ │ │ │ + addeq sl, r7, ip, lsl lr │ │ │ │ + rsbseq r2, r7, ip, ror #5 │ │ │ │ + rsbseq r2, r7, r4, lsr #4 │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - umulleq sl, r7, ip, sp │ │ │ │ - rsbseq r2, r7, r4, lsr #3 │ │ │ │ + addeq sl, r7, ip, ror #27 │ │ │ │ + ldrsheq r2, [r7], #-20 @ 0xffffffec @ │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq sl, r7, r4, ror sp │ │ │ │ - rsbseq r2, r7, r4, lsl r2 │ │ │ │ - rsbseq r2, r7, ip, ror r1 │ │ │ │ + addeq sl, r7, r4, asr #27 │ │ │ │ + rsbseq r2, r7, r4, ror #4 │ │ │ │ + rsbseq r2, r7, ip, asr #3 │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - addeq sl, r7, r0, asr sp │ │ │ │ - rsbseq r2, r7, ip, asr r1 │ │ │ │ - addeq sl, r7, r4, lsr #26 │ │ │ │ - rsbseq r2, r7, r4, lsr r1 │ │ │ │ + addeq sl, r7, r0, lsr #27 │ │ │ │ + rsbseq r2, r7, ip, lsr #3 │ │ │ │ + addeq sl, r7, r4, ror sp │ │ │ │ + rsbseq r2, r7, r4, lsl #3 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #3608] @ 26e3c4 │ │ │ │ ldr ip, [pc, #3608] @ 26e3c8 │ │ │ │ @@ -24987,44 +24987,44 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 25351c │ │ │ │ adceq sp, r3, r0, ror r8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ ldrdeq sp, [r3], r8 @ │ │ │ │ - addeq sl, r7, r3, asr #14 │ │ │ │ - addeq sl, r7, r0, asr r4 │ │ │ │ - rsbseq r1, r7, r0, ror #16 │ │ │ │ - rsbseq r1, r7, r8, ror r8 │ │ │ │ - addeq sl, r7, fp │ │ │ │ - addeq r9, r7, r4, ror #31 │ │ │ │ - rsbseq r1, r7, r0, asr r4 │ │ │ │ - rsbseq r1, r7, ip, ror #8 │ │ │ │ - addeq r9, r7, r4, asr pc │ │ │ │ - rsbseq r1, r7, r8, lsl #8 │ │ │ │ - rsbseq r1, r7, ip, asr r3 │ │ │ │ + umulleq sl, r7, r3, r7 │ │ │ │ + addeq sl, r7, r0, lsr #9 │ │ │ │ + ldrheq r1, [r7], #-128 @ 0xffffff80 @ │ │ │ │ + rsbseq r1, r7, r8, asr #17 │ │ │ │ + addeq sl, r7, fp, asr r0 │ │ │ │ + addeq sl, r7, r4, lsr r0 │ │ │ │ + rsbseq r1, r7, r0, lsr #9 │ │ │ │ + ldrheq r1, [r7], #-76 @ 0xffffffb4 @ │ │ │ │ + addeq r9, r7, r4, lsr #31 │ │ │ │ + rsbseq r1, r7, r8, asr r4 │ │ │ │ + rsbseq r1, r7, ip, lsr #7 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - addeq r9, r7, r8, lsr #30 │ │ │ │ - rsbseq r1, r7, ip, lsl #8 │ │ │ │ - @ instruction: 0x00771390 │ │ │ │ - strdeq r9, [r7], ip │ │ │ │ - rsbseq r1, r7, ip, asr #7 │ │ │ │ - rsbseq r1, r7, r4, lsl #6 │ │ │ │ + addeq r9, r7, r8, ror pc │ │ │ │ + rsbseq r1, r7, ip, asr r4 │ │ │ │ + rsbseq r1, r7, r0, ror #7 │ │ │ │ + addeq r9, r7, ip, asr #30 │ │ │ │ + rsbseq r1, r7, ip, lsl r4 │ │ │ │ + rsbseq r1, r7, r4, asr r3 │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - addeq r9, r7, ip, asr #29 │ │ │ │ - ldrsbeq r1, [r7], #-36 @ 0xffffffdc @ │ │ │ │ + addeq r9, r7, ip, lsl pc │ │ │ │ + rsbseq r1, r7, r4, lsr #6 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq r9, r7, r4, lsr #29 │ │ │ │ - rsbseq r1, r7, r4, asr #6 │ │ │ │ - rsbseq r1, r7, ip, lsr #5 │ │ │ │ + strdeq r9, [r7], r4 │ │ │ │ + @ instruction: 0x00771394 │ │ │ │ + ldrsheq r1, [r7], #-44 @ 0xffffffd4 @ │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - addeq r9, r7, r0, lsl #29 │ │ │ │ - rsbseq r1, r7, ip, lsl #5 │ │ │ │ - addeq r9, r7, r4, asr lr │ │ │ │ - rsbseq r1, r7, r4, ror #4 │ │ │ │ + ldrdeq r9, [r7], r0 │ │ │ │ + ldrsbeq r1, [r7], #-44 @ 0xffffffd4 @ │ │ │ │ + addeq r9, r7, r4, lsr #29 │ │ │ │ + ldrheq r1, [r7], #-36 @ 0xffffffdc @ │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #380] @ 26e5e4 │ │ │ │ mov r4, r0 │ │ │ │ @@ -25119,22 +25119,22 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 26e604 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #184 @ 0xb8 │ │ │ │ str r0, [sp] │ │ │ │ bl 25351c │ │ │ │ - addeq r9, r7, r0, lsr #27 │ │ │ │ - addeq r9, r7, r4, ror fp │ │ │ │ + strdeq r9, [r7], r0 │ │ │ │ + addeq r9, r7, r4, asr #23 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ ldrcc r0, [r0], r0 │ │ │ │ andeq r0, r0, r9, ror #6 │ │ │ │ - addeq r9, r7, r0, asr #24 │ │ │ │ - rsbseq r1, r7, r8, lsr r1 │ │ │ │ + umulleq r9, r7, r0, ip │ │ │ │ + rsbseq r1, r7, r8, lsl #3 │ │ │ │ andeq r0, r0, sp, ror #13 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ sub sp, sp, #108 @ 0x6c │ │ │ │ @@ -26153,51 +26153,51 @@ │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b 26eb9c │ │ │ │ ldrdeq ip, [r3], r4 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ svcvc 0x00ff0000 │ │ │ │ adceq ip, r3, ip, asr #10 │ │ │ │ - addeq r9, r7, r6, asr r4 │ │ │ │ + addeq r9, r7, r6, lsr #9 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ svcvc 0x00fe0000 │ │ │ │ strdeq pc, [r1], -pc @ │ │ │ │ - addeq r8, r7, sl, asr #13 │ │ │ │ + addeq r8, r7, sl, lsl r7 │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ - addeq r8, r7, r8, lsr #11 │ │ │ │ - rsbseq pc, r6, r4, lsl sl @ │ │ │ │ - rsbseq pc, r6, r0, lsr sl @ │ │ │ │ + strdeq r8, [r7], r8 @ │ │ │ │ + rsbseq pc, r6, r4, ror #20 │ │ │ │ + rsbseq pc, r6, r0, lsl #21 │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ - addeq r8, r7, r0, lsl #7 │ │ │ │ - rsbseq pc, r6, r8, lsl #15 │ │ │ │ + ldrdeq r8, [r7], r0 │ │ │ │ + ldrsbeq pc, [r6], #-120 @ 0xffffff88 @ │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq r8, r7, r8, asr r3 │ │ │ │ - ldrsheq pc, [r6], #-120 @ 0xffffff88 @ │ │ │ │ - rsbseq pc, r6, r0, ror #14 │ │ │ │ + addeq r8, r7, r8, lsr #7 │ │ │ │ + rsbseq pc, r6, r8, asr #16 │ │ │ │ + ldrheq pc, [r6], #-112 @ 0xffffff90 @ │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - addeq r8, r7, r0, lsr r3 │ │ │ │ - rsbseq pc, r6, r4, lsl r8 @ │ │ │ │ - @ instruction: 0x0076f798 │ │ │ │ - addeq r8, r7, r4, lsl #6 │ │ │ │ - ldrsbeq pc, [r6], #-116 @ 0xffffff8c @ │ │ │ │ - rsbseq pc, r6, ip, lsl #14 │ │ │ │ + addeq r8, r7, r0, lsl #7 │ │ │ │ + rsbseq pc, r6, r4, ror #16 │ │ │ │ + rsbseq pc, r6, r8, ror #15 │ │ │ │ + addeq r8, r7, r4, asr r3 │ │ │ │ + rsbseq pc, r6, r4, lsr #16 │ │ │ │ + rsbseq pc, r6, ip, asr r7 @ │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - ldrdeq r8, [r7], ip │ │ │ │ - @ instruction: 0x0076f790 │ │ │ │ - rsbseq pc, r6, r4, ror #13 │ │ │ │ + addeq r8, r7, ip, lsr #6 │ │ │ │ + rsbseq pc, r6, r0, ror #15 │ │ │ │ + rsbseq pc, r6, r4, lsr r7 @ │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - @ instruction: 0x008782b4 │ │ │ │ - ldrheq pc, [r6], #-108 @ 0xffffff94 @ │ │ │ │ + addeq r8, r7, r4, lsl #6 │ │ │ │ + rsbseq pc, r6, ip, lsl #14 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - umulleq r8, r7, r0, r2 │ │ │ │ - @ instruction: 0x0076f69c │ │ │ │ - addeq r8, r7, r8, ror #4 │ │ │ │ - rsbseq pc, r6, r8, ror r6 @ │ │ │ │ - @ instruction: 0x0076f690 │ │ │ │ + addeq r8, r7, r0, ror #5 │ │ │ │ + rsbseq pc, r6, ip, ror #13 │ │ │ │ + @ instruction: 0x008782b8 │ │ │ │ + rsbseq pc, r6, r8, asr #13 │ │ │ │ + rsbseq pc, r6, r0, ror #13 │ │ │ │ cmp r1, #127 @ 0x7f │ │ │ │ bgt 26fc78 │ │ │ │ ands r1, r1, #63 @ 0x3f │ │ │ │ beq 26fa9c │ │ │ │ sub sl, r1, #32 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ rsb sl, r1, #32 │ │ │ │ @@ -26864,15 +26864,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ lslcs r9, r0, #31 │ │ │ │ mov r2, r7 │ │ │ │ orrcs r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov r3, #0 │ │ │ │ movcc r9, #0 │ │ │ │ - bl 9d9fdc │ │ │ │ + bl 9da024 │ │ │ │ mov r5, r0 │ │ │ │ umull ip, r3, r4, r5 │ │ │ │ mov r0, r9 │ │ │ │ mla r3, r4, r1, r3 │ │ │ │ cmp r9, ip │ │ │ │ sbcs r1, r2, r3 │ │ │ │ mov lr, r2 │ │ │ │ @@ -26892,15 +26892,15 @@ │ │ │ │ mov r0, r9 │ │ │ │ moveq r5, r1 │ │ │ │ bne 27028c │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, lr, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d9fdc │ │ │ │ + bl 9da024 │ │ │ │ mov r3, r0 │ │ │ │ umull ip, lr, r4, r3 │ │ │ │ mov r0, #0 │ │ │ │ mla lr, r4, r1, lr │ │ │ │ cmp r0, ip │ │ │ │ sbcs r9, r2, lr │ │ │ │ mov sl, r1 │ │ │ │ @@ -27619,38 +27619,38 @@ │ │ │ │ ldr r2, [pc, #116] @ 270d54 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 25351c │ │ │ │ adceq sl, r3, r8, lsr lr │ │ │ │ andeq r4, r0, r0 │ │ │ │ - strdeq r7, [r7], fp │ │ │ │ + addeq r7, r7, fp, asr #28 │ │ │ │ svcvc 0x00800000 │ │ │ │ @ instruction: 0x00a3aab8 │ │ │ │ - umulleq r7, r7, r4, fp @ │ │ │ │ - rsbseq pc, r6, r4, lsr #1 │ │ │ │ - @ instruction: 0x0076ef9c │ │ │ │ + addeq r7, r7, r4, ror #23 │ │ │ │ + ldrsheq pc, [r6], #-4 @ │ │ │ │ + rsbseq lr, r6, ip, ror #31 │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ - addeq r7, r7, ip, ror #21 │ │ │ │ - ldrsheq lr, [r6], #-236 @ 0xffffff14 @ │ │ │ │ - rsbseq lr, r6, r4, lsl pc │ │ │ │ - strdeq r7, [r7], fp │ │ │ │ - umulleq r7, r7, r4, r6 @ │ │ │ │ - rsbseq lr, r6, r0, lsl #22 │ │ │ │ - rsbseq lr, r6, ip, lsl fp │ │ │ │ - @ instruction: 0x008775bc │ │ │ │ - rsbseq lr, r6, r4, asr #19 │ │ │ │ + addeq r7, r7, ip, lsr fp │ │ │ │ + rsbseq lr, r6, ip, asr #30 │ │ │ │ + rsbseq lr, r6, r4, ror #30 │ │ │ │ + addeq r7, r7, fp, asr #14 │ │ │ │ + addeq r7, r7, r4, ror #13 │ │ │ │ + rsbseq lr, r6, r0, asr fp │ │ │ │ + rsbseq lr, r6, ip, ror #22 │ │ │ │ + addeq r7, r7, ip, lsl #12 │ │ │ │ + rsbseq lr, r6, r4, lsl sl │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq r7, r7, r0, lsl #11 │ │ │ │ - rsbseq lr, r6, r4, ror #20 │ │ │ │ - rsbseq lr, r6, r8, ror #19 │ │ │ │ - addeq r7, r7, r8, asr r5 │ │ │ │ - rsbseq lr, r6, r4, ror #18 │ │ │ │ - addeq r7, r7, ip, lsr #10 │ │ │ │ - rsbseq lr, r6, ip, lsr r9 │ │ │ │ + ldrdeq r7, [r7], r0 │ │ │ │ + ldrheq lr, [r6], #-164 @ 0xffffff5c @ │ │ │ │ + rsbseq lr, r6, r8, lsr sl │ │ │ │ + addeq r7, r7, r8, lsr #11 │ │ │ │ + ldrheq lr, [r6], #-148 @ 0xffffff6c @ │ │ │ │ + addeq r7, r7, ip, ror r5 │ │ │ │ + rsbseq lr, r6, ip, lsl #19 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr lr, [pc, #3588] @ 271b74 │ │ │ │ ldr ip, [pc, #3588] @ 271b78 │ │ │ │ @@ -27745,15 +27745,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ lslcs r9, r0, #31 │ │ │ │ mov r2, r6 │ │ │ │ orrcs r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov r3, #0 │ │ │ │ movcc r9, #0 │ │ │ │ - bl 9d9fdc │ │ │ │ + bl 9da024 │ │ │ │ mov r5, r0 │ │ │ │ umull ip, r3, r4, r5 │ │ │ │ mov r0, r9 │ │ │ │ mla r3, r4, r1, r3 │ │ │ │ cmp r9, ip │ │ │ │ sbcs r1, r2, r3 │ │ │ │ mov lr, r2 │ │ │ │ @@ -27773,15 +27773,15 @@ │ │ │ │ mov r0, r9 │ │ │ │ moveq r5, r1 │ │ │ │ bne 271050 │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, lr, r3 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d9fdc │ │ │ │ + bl 9da024 │ │ │ │ mov r3, r0 │ │ │ │ umull ip, lr, r4, r3 │ │ │ │ mov r0, #0 │ │ │ │ mla lr, r4, r1, lr │ │ │ │ cmp r0, ip │ │ │ │ sbcs r9, r2, lr │ │ │ │ mov sl, r1 │ │ │ │ @@ -28550,42 +28550,42 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 25351c │ │ │ │ adceq sl, r3, ip, lsr #1 │ │ │ │ andeq r4, r0, r0 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - addeq r7, r7, r4, asr #32 │ │ │ │ + umulleq r7, r7, r4, r0 @ │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ adceq r9, r3, r0, ror #25 │ │ │ │ - addeq r6, r7, r8, ror #28 │ │ │ │ - rsbseq lr, r6, r8, ror r2 │ │ │ │ - @ instruction: 0x0076e290 │ │ │ │ + @ instruction: 0x00876eb8 │ │ │ │ + rsbseq lr, r6, r8, asr #5 │ │ │ │ + rsbseq lr, r6, r0, ror #5 │ │ │ │ svcvc 0x00e00000 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - addeq r6, r7, r0, asr #26 │ │ │ │ - rsbseq lr, r6, r0, asr r2 │ │ │ │ - rsbseq lr, r6, r8, asr #2 │ │ │ │ + umulleq r6, r7, r0, sp │ │ │ │ + rsbseq lr, r6, r0, lsr #5 │ │ │ │ + @ instruction: 0x0076e198 │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ - addeq r6, r7, ip, asr #17 │ │ │ │ + addeq r6, r7, ip, lsl r9 │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ - addeq r6, r7, r0, lsl r8 │ │ │ │ - rsbseq sp, r6, ip, ror ip │ │ │ │ - @ instruction: 0x0076dc98 │ │ │ │ - addeq r6, r7, r8, lsr r7 │ │ │ │ - rsbseq sp, r6, r0, asr #22 │ │ │ │ + addeq r6, r7, r0, ror #16 │ │ │ │ + rsbseq sp, r6, ip, asr #25 │ │ │ │ + rsbseq sp, r6, r8, ror #25 │ │ │ │ + addeq r6, r7, r8, lsl #15 │ │ │ │ + @ instruction: 0x0076db90 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - strdeq r6, [r7], r8 │ │ │ │ - ldrsbeq sp, [r6], #-188 @ 0xffffff44 @ │ │ │ │ - rsbseq sp, r6, r0, ror #22 │ │ │ │ - ldrdeq r6, [r7], r0 │ │ │ │ - ldrsbeq sp, [r6], #-172 @ 0xffffff54 @ │ │ │ │ - addeq r6, r7, r4, lsr #13 │ │ │ │ - ldrheq sp, [r6], #-164 @ 0xffffff5c @ │ │ │ │ + addeq r6, r7, r8, asr #14 │ │ │ │ + rsbseq sp, r6, ip, lsr #24 │ │ │ │ + ldrheq sp, [r6], #-176 @ 0xffffff50 @ │ │ │ │ + addeq r6, r7, r0, lsr #14 │ │ │ │ + rsbseq sp, r6, ip, lsr #22 │ │ │ │ + strdeq r6, [r7], r4 │ │ │ │ + rsbseq sp, r6, r4, lsl #22 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ lsr r2, r0, #23 │ │ │ │ bic r3, r0, #-16777216 @ 0xff000000 │ │ │ │ @@ -28766,23 +28766,23 @@ │ │ │ │ ldr r0, [pc, #52] @ 271f00 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - ldrdeq r6, [r7], sp │ │ │ │ + addeq r6, r7, sp, lsr #8 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ - addeq r6, r7, ip, asr r3 │ │ │ │ - rsbseq sp, r6, ip, ror #14 │ │ │ │ + addeq r6, r7, ip, lsr #7 │ │ │ │ + ldrheq sp, [r6], #-124 @ 0xffffff84 @ │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - addeq r6, r7, r0, asr #6 │ │ │ │ - rsbseq sp, r6, ip, lsr #15 │ │ │ │ - rsbseq sp, r6, r8, asr #15 │ │ │ │ + umulleq r6, r7, r0, r3 │ │ │ │ + ldrsheq sp, [r6], #-124 @ 0xffffff84 @ │ │ │ │ + rsbseq sp, r6, r8, lsl r8 │ │ │ │ ldrb r3, [r0] │ │ │ │ ldr r2, [pc, #260] @ 272014 │ │ │ │ sub r3, r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #5 │ │ │ │ bhi 271fdc │ │ │ │ ldrb r3, [r2, r3] │ │ │ │ @@ -28843,18 +28843,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #28] @ 272024 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #332 @ 0x14c │ │ │ │ str r0, [sp] │ │ │ │ bl 25351c │ │ │ │ - addeq r6, r7, r9, lsl r1 │ │ │ │ + addeq r6, r7, r9, ror #2 │ │ │ │ @ instruction: 0xffe00000 │ │ │ │ - addeq r6, r7, r0, lsl r2 │ │ │ │ - rsbseq sp, r6, r8, lsl #14 │ │ │ │ + addeq r6, r7, r0, ror #4 │ │ │ │ + rsbseq sp, r6, r8, asr r7 │ │ │ │ andeq r0, r0, r4, lsr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #636] @ 2722bc │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -29014,21 +29014,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 2722dc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #352 @ 0x160 │ │ │ │ str r0, [sp] │ │ │ │ bl 25351c │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq r5, r7, pc, ror pc │ │ │ │ - addeq r5, r7, r5, asr #30 │ │ │ │ - addeq r5, r7, ip, lsl #31 │ │ │ │ - @ instruction: 0x0076d394 │ │ │ │ + addeq r5, r7, pc, asr #31 │ │ │ │ + umulleq r5, r7, r5, pc @ │ │ │ │ + ldrdeq r5, [r7], ip │ │ │ │ + rsbseq sp, r6, r4, ror #7 │ │ │ │ andeq r0, r0, r8, asr r4 │ │ │ │ - addeq r5, r7, r8, ror #30 │ │ │ │ - rsbseq sp, r6, r0, ror r3 │ │ │ │ + @ instruction: 0x00875fb8 │ │ │ │ + rsbseq sp, r6, r0, asr #7 │ │ │ │ muleq r0, r5, r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r4, r0 │ │ │ │ @@ -29124,19 +29124,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #380 @ 0x17c │ │ │ │ mov r2, #1280 @ 0x500 │ │ │ │ str r0, [sp] │ │ │ │ bl 25351c │ │ │ │ - addeq r5, r7, r3, lsr sp │ │ │ │ + addeq r5, r7, r3, lsl #27 │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ - addeq r5, r7, ip, lsr #27 │ │ │ │ - ldrheq sp, [r6], #-24 @ 0xffffffe8 @ │ │ │ │ + strdeq r5, [r7], ip │ │ │ │ + rsbseq sp, r6, r8, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb ip, [r0] │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [pc, #436] @ 272660 │ │ │ │ @@ -29246,19 +29246,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #32] @ 272674 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ str r0, [sp] │ │ │ │ bl 25351c │ │ │ │ - umulleq r5, r7, r5, fp │ │ │ │ + addeq r5, r7, r5, ror #23 │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ - addeq r5, r7, r4, asr #23 │ │ │ │ - rsbseq ip, r6, ip, asr #31 │ │ │ │ + addeq r5, r7, r4, lsl ip │ │ │ │ + rsbseq sp, r6, ip, lsl r0 │ │ │ │ muleq r0, r1, r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r4, r0 │ │ │ │ @@ -29340,19 +29340,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #32] @ 2727ec │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ str r0, [sp] │ │ │ │ bl 25351c │ │ │ │ - addeq r5, r7, fp, lsr #19 │ │ │ │ + strdeq r5, [r7], fp │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ - addeq r5, r7, ip, asr #20 │ │ │ │ - rsbseq ip, r6, r4, asr lr │ │ │ │ + umulleq r5, r7, ip, sl │ │ │ │ + rsbseq ip, r6, r4, lsr #29 │ │ │ │ andeq r0, r0, r5, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ lsr r5, r0, #10 │ │ │ │ lsr r4, r0, #15 │ │ │ │ @@ -29574,17 +29574,17 @@ │ │ │ │ mov r7, #3 │ │ │ │ lsl r0, r0, r5 │ │ │ │ rsb r5, r5, #39 @ 0x27 │ │ │ │ b 272838 │ │ │ │ orr r8, r8, #4 │ │ │ │ mov r0, #2 │ │ │ │ b 2729c4 │ │ │ │ - addeq r5, r7, ip, lsl #15 │ │ │ │ - ldrheq ip, [r6], #-200 @ 0xffffff38 @ │ │ │ │ - @ instruction: 0x0076cb94 │ │ │ │ + ldrdeq r5, [r7], ip │ │ │ │ + rsbseq ip, r6, r8, lsl #26 │ │ │ │ + rsbseq ip, r6, r4, ror #23 │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ lsr r5, r0, #23 │ │ │ │ lsr r4, r0, #31 │ │ │ │ @@ -29808,17 +29808,17 @@ │ │ │ │ sub r5, r5, lr │ │ │ │ lsl r0, r0, lr │ │ │ │ mov r7, #3 │ │ │ │ b 272bd8 │ │ │ │ orr r8, r8, #4 │ │ │ │ mov r0, #2 │ │ │ │ b 272d64 │ │ │ │ - addeq r5, r7, ip, ror #7 │ │ │ │ - rsbseq ip, r6, r8, lsl r9 │ │ │ │ - ldrsheq ip, [r6], #-116 @ 0xffffff8c @ │ │ │ │ + addeq r5, r7, ip, lsr r4 │ │ │ │ + rsbseq ip, r6, r8, ror #18 │ │ │ │ + rsbseq ip, r6, r4, asr #16 │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ lsr ip, r1, #20 │ │ │ │ lsl ip, ip, #21 │ │ │ │ @@ -30066,17 +30066,17 @@ │ │ │ │ lsl r5, r0, r5 │ │ │ │ mov r6, #3 │ │ │ │ b 272fa0 │ │ │ │ orr r9, r2, #4 │ │ │ │ mov r2, #2 │ │ │ │ b 273148 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - addeq r5, r7, r8 │ │ │ │ - rsbseq ip, r6, r4, lsr r5 │ │ │ │ - rsbseq ip, r6, r0, lsl r4 │ │ │ │ + addeq r5, r7, r8, asr r0 │ │ │ │ + rsbseq ip, r6, r4, lsl #11 │ │ │ │ + rsbseq ip, r6, r0, ror #8 │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ lsr lr, r0, #7 │ │ │ │ @@ -30299,17 +30299,17 @@ │ │ │ │ sub lr, lr, r4 │ │ │ │ lsl r0, r0, r4 │ │ │ │ mov r7, #3 │ │ │ │ b 273388 │ │ │ │ orr r4, r4, #4 │ │ │ │ mov r1, #2 │ │ │ │ b 273510 │ │ │ │ - addeq r4, r7, r0, asr #24 │ │ │ │ - rsbseq ip, r6, ip, ror #2 │ │ │ │ - rsbseq ip, r6, r8, asr #32 │ │ │ │ + umulleq r4, r7, r0, ip │ │ │ │ + ldrheq ip, [r6], #-28 @ 0xffffffe4 @ │ │ │ │ + @ instruction: 0x0076c098 │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ add ip, sp, #48 @ 0x30 │ │ │ │ @@ -30718,17 +30718,17 @@ │ │ │ │ orr r7, r7, r6, lsl r8 │ │ │ │ sub r3, r3, r8 │ │ │ │ b 273c10 │ │ │ │ orr r5, r5, #4 │ │ │ │ mov r3, #2 │ │ │ │ b 273968 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - umulleq r4, r7, r4, r7 │ │ │ │ - rsbseq fp, r6, r0, asr #25 │ │ │ │ - @ instruction: 0x0076bb9c │ │ │ │ + addeq r4, r7, r4, ror #15 │ │ │ │ + rsbseq fp, r6, r0, lsl sp │ │ │ │ + rsbseq fp, r6, ip, ror #23 │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -30947,22 +30947,22 @@ │ │ │ │ ldr r1, [pc, #48] @ 274110 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 274114 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 25351c │ │ │ │ - addeq r4, r7, r4, lsr #8 │ │ │ │ - addeq r4, r7, r1, asr #3 │ │ │ │ + addeq r4, r7, r4, ror r4 │ │ │ │ + addeq r4, r7, r1, lsl r2 │ │ │ │ svcvc 0x00800000 │ │ │ │ - addeq r4, r7, r8, ror r1 │ │ │ │ - rsbseq fp, r6, r4, ror #11 │ │ │ │ - rsbseq fp, r6, r0, lsl #12 │ │ │ │ - addeq r4, r7, r4, lsr #2 │ │ │ │ - rsbseq fp, r6, r4, lsr r5 │ │ │ │ + addeq r4, r7, r8, asr #3 │ │ │ │ + rsbseq fp, r6, r4, lsr r6 │ │ │ │ + rsbseq fp, r6, r0, asr r6 │ │ │ │ + addeq r4, r7, r4, ror r1 │ │ │ │ + rsbseq fp, r6, r4, lsl #11 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #2756] @ 274bf8 │ │ │ │ @@ -31036,15 +31036,15 @@ │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ bne 27433c │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl 997d7c │ │ │ │ + bl 997dc4 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r1, r1, r3 │ │ │ │ @@ -31654,38 +31654,38 @@ │ │ │ │ ldr r2, [pc, #116] @ 274c60 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 25351c │ │ │ │ adceq r6, r3, r0, ror #25 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - umulleq r3, r7, r1, sp │ │ │ │ + addeq r3, r7, r1, ror #27 │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq r6, r3, r8, lsl #20 │ │ │ │ - umulleq r3, r7, r4, sl │ │ │ │ - rsbseq sl, r6, r4, lsr #29 │ │ │ │ - ldrheq sl, [r6], #-236 @ 0xffffff14 @ │ │ │ │ - addeq r3, r7, r9, lsr r7 │ │ │ │ - @ instruction: 0x008737b8 │ │ │ │ - rsbseq sl, r6, r4, asr #23 │ │ │ │ + addeq r3, r7, r4, ror #21 │ │ │ │ + ldrsheq sl, [r6], #-228 @ 0xffffff1c @ │ │ │ │ + rsbseq sl, r6, ip, lsl #30 │ │ │ │ + addeq r3, r7, r9, lsl #15 │ │ │ │ + addeq r3, r7, r8, lsl #16 │ │ │ │ + rsbseq sl, r6, r4, lsl ip │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq r3, r7, r8, asr #14 │ │ │ │ - ldrheq sl, [r6], #-180 @ 0xffffff4c @ │ │ │ │ - ldrsbeq sl, [r6], #-176 @ 0xffffff50 @ │ │ │ │ - addeq r3, r7, ip, lsr #13 │ │ │ │ - ldrsheq sl, [r6], #-180 @ 0xffffff4c @ │ │ │ │ - ldrheq sl, [r6], #-164 @ 0xffffff5c @ │ │ │ │ + umulleq r3, r7, r8, r7 │ │ │ │ + rsbseq sl, r6, r4, lsl #24 │ │ │ │ + rsbseq sl, r6, r0, lsr #24 │ │ │ │ + strdeq r3, [r7], ip │ │ │ │ + rsbseq sl, r6, r4, asr #24 │ │ │ │ + rsbseq sl, r6, r4, lsl #22 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - addeq r3, r7, r4, lsl #13 │ │ │ │ - rsbseq sl, r6, r8, ror #22 │ │ │ │ - rsbseq sl, r6, ip, ror #21 │ │ │ │ - addeq r3, r7, ip, asr #12 │ │ │ │ - rsbseq sl, r6, r8, asr sl │ │ │ │ - addeq r3, r7, r0, lsr #12 │ │ │ │ - rsbseq sl, r6, r0, lsr sl │ │ │ │ + ldrdeq r3, [r7], r4 │ │ │ │ + ldrheq sl, [r6], #-184 @ 0xffffff48 @ │ │ │ │ + rsbseq sl, r6, ip, lsr fp │ │ │ │ + umulleq r3, r7, ip, r6 │ │ │ │ + rsbseq sl, r6, r8, lsr #21 │ │ │ │ + addeq r3, r7, r0, ror r6 │ │ │ │ + rsbseq sl, r6, r0, lsl #21 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr lr, [pc, #3012] @ 275840 │ │ │ │ ldr ip, [pc, #3012] @ 275844 │ │ │ │ @@ -31768,15 +31768,15 @@ │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ bne 274ebc │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl 997d7c │ │ │ │ + bl 997dc4 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r1, r1, r3 │ │ │ │ @@ -32441,42 +32441,42 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 25351c │ │ │ │ adceq r6, r3, r0, lsr #3 │ │ │ │ andeq r4, r0, r0 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - addeq r3, r7, lr, lsr #4 │ │ │ │ + addeq r3, r7, lr, ror r2 │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ adceq r5, r3, r4, ror lr │ │ │ │ svcvc 0x00e00000 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - addeq r2, r7, r4, lsr #29 │ │ │ │ - ldrheq sl, [r6], #-36 @ 0xffffffdc @ │ │ │ │ - rsbseq sl, r6, ip, asr #5 │ │ │ │ - addeq r2, r7, r6, lsr #22 │ │ │ │ - addeq r2, r7, r8, lsl #23 │ │ │ │ - @ instruction: 0x00769f94 │ │ │ │ + strdeq r2, [r7], r4 │ │ │ │ + rsbseq sl, r6, r4, lsl #6 │ │ │ │ + rsbseq sl, r6, ip, lsl r3 │ │ │ │ + addeq r2, r7, r6, ror fp │ │ │ │ + ldrdeq r2, [r7], r8 │ │ │ │ + rsbseq r9, r6, r4, ror #31 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq r2, r7, r8, lsl #22 │ │ │ │ - rsbseq r9, r6, r4, ror pc │ │ │ │ - @ instruction: 0x00769f90 │ │ │ │ - addeq r2, r7, r4, ror #20 │ │ │ │ - rsbseq r9, r6, ip, lsr #31 │ │ │ │ - rsbseq r9, r6, ip, ror #28 │ │ │ │ + addeq r2, r7, r8, asr fp │ │ │ │ + rsbseq r9, r6, r4, asr #31 │ │ │ │ + rsbseq r9, r6, r0, ror #31 │ │ │ │ + @ instruction: 0x00872ab4 │ │ │ │ + ldrsheq r9, [r6], #-252 @ 0xffffff04 @ │ │ │ │ + ldrheq r9, [r6], #-236 @ 0xffffff14 @ │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - addeq r2, r7, ip, lsr sl │ │ │ │ - rsbseq r9, r6, r0, lsr #30 │ │ │ │ - rsbseq r9, r6, r4, lsr #29 │ │ │ │ - addeq r2, r7, r4, lsl #20 │ │ │ │ - rsbseq r9, r6, r0, lsl lr │ │ │ │ - ldrdeq r2, [r7], r8 │ │ │ │ - rsbseq r9, r6, r8, ror #27 │ │ │ │ + addeq r2, r7, ip, lsl #21 │ │ │ │ + rsbseq r9, r6, r0, ror pc │ │ │ │ + ldrsheq r9, [r6], #-228 @ 0xffffff1c @ │ │ │ │ + addeq r2, r7, r4, asr sl │ │ │ │ + rsbseq r9, r6, r0, ror #28 │ │ │ │ + addeq r2, r7, r8, lsr #20 │ │ │ │ + rsbseq r9, r6, r8, lsr lr │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ lsr r4, r1, #20 │ │ │ │ bic r3, r1, #-16777216 @ 0xff000000 │ │ │ │ @@ -32541,30 +32541,30 @@ │ │ │ │ umull r1, r9, r2, r0 │ │ │ │ mov r2, r7 │ │ │ │ adds r6, r1, r1 │ │ │ │ adc r9, r9, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ stm sp, {r6, r9} │ │ │ │ - bl 997d7c │ │ │ │ + bl 997dc4 │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ add r1, sp, #8 │ │ │ │ mov r0, r8 │ │ │ │ stm sp, {r6, r9} │ │ │ │ - bl 997d7c │ │ │ │ + bl 997dc4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r1, sl │ │ │ │ rsbs r3, r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r0, r8 │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl 997d7c │ │ │ │ + bl 997dc4 │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ subs r2, r2, #2 │ │ │ │ sbc r3, r3, #0 │ │ │ │ lsr r2, r2, #9 │ │ │ │ orr r2, r2, r3, lsl #23 │ │ │ │ adds r1, r2, #1 │ │ │ │ lsr r3, r3, #9 │ │ │ │ @@ -32803,24 +32803,24 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 25351c │ │ │ │ adceq r5, r3, r4, lsr r5 │ │ │ │ andeq r4, r0, r0 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - umulleq r2, r7, r0, r8 │ │ │ │ - @ instruction: 0x008725b7 │ │ │ │ + addeq r2, r7, r0, ror #17 │ │ │ │ + addeq r2, r7, r7, lsl #12 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ @ instruction: 0x00a352b4 │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ - umulleq r2, r7, ip, r4 │ │ │ │ - rsbseq r9, r6, r8, lsl #18 │ │ │ │ - rsbseq r9, r6, r4, lsr #18 │ │ │ │ - addeq r2, r7, r0, lsr r4 │ │ │ │ - rsbseq r9, r6, r0, asr #16 │ │ │ │ + addeq r2, r7, ip, ror #9 │ │ │ │ + rsbseq r9, r6, r8, asr r9 │ │ │ │ + rsbseq r9, r6, r4, ror r9 │ │ │ │ + addeq r2, r7, r0, lsl #9 │ │ │ │ + @ instruction: 0x00769890 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #40] @ 275e60 │ │ │ │ ldr ip, [pc, #40] @ 275e64 │ │ │ │ @@ -32830,17 +32830,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r2, #171 @ 0xab │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 25351c │ │ │ │ - addeq r2, r7, r8, asr #7 │ │ │ │ - rsbseq r9, r6, ip, lsr #17 │ │ │ │ - rsbseq r9, r6, r0, lsr r8 │ │ │ │ + addeq r2, r7, r8, lsl r4 │ │ │ │ + ldrsheq r9, [r6], #-140 @ 0xffffff74 @ │ │ │ │ + rsbseq r9, r6, r0, lsl #17 │ │ │ │ push {r4, lr} │ │ │ │ ldrb lr, [r2, #25] │ │ │ │ ldr ip, [r0, #4] │ │ │ │ cmp lr, #0 │ │ │ │ ldrbne lr, [r1, #4] │ │ │ │ ldr r4, [r0, #8] │ │ │ │ lsrne lr, lr, #4 │ │ │ │ @@ -33301,20 +33301,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #40] @ 2765d4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #764 @ 0x2fc │ │ │ │ str r0, [sp] │ │ │ │ bl 25351c │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - addeq r1, r7, r0, asr sp │ │ │ │ - rsbseq r9, r6, ip, ror r2 │ │ │ │ - rsbseq r9, r6, r8, asr r1 │ │ │ │ + addeq r1, r7, r0, lsr #27 │ │ │ │ + rsbseq r9, r6, ip, asr #5 │ │ │ │ + rsbseq r9, r6, r8, lsr #3 │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ - addeq r1, r7, ip, ror #24 │ │ │ │ - rsbseq r9, r6, r4, ror #2 │ │ │ │ + @ instruction: 0x00871cbc │ │ │ │ + ldrheq r9, [r6], #-20 @ 0xffffffec @ │ │ │ │ andeq r0, r0, ip, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ sub sp, sp, #132 @ 0x84 │ │ │ │ str r0, [sp, #12] │ │ │ │ @@ -34270,64 +34270,64 @@ │ │ │ │ lsr r9, r7, sl │ │ │ │ orrne r8, r8, #1 │ │ │ │ mov r7, r5 │ │ │ │ b 276d5c │ │ │ │ adceq r4, r3, r4, lsr #16 │ │ │ │ andeq r4, r0, r0 │ │ │ │ ldrdeq r4, [r3], r0 @ │ │ │ │ - addeq r1, r7, r0, ror #17 │ │ │ │ - addeq r1, r7, r8, lsl #10 │ │ │ │ - addeq r1, r7, r4, ror #9 │ │ │ │ - addeq r1, r7, r8, lsr #12 │ │ │ │ - addeq r1, r7, r4, lsl #12 │ │ │ │ - addeq r1, r7, ip, lsl #9 │ │ │ │ - umulleq r1, r7, ip, r2 │ │ │ │ + addeq r1, r7, r0, lsr r9 │ │ │ │ + addeq r1, r7, r8, asr r5 │ │ │ │ + addeq r1, r7, r4, lsr r5 │ │ │ │ + addeq r1, r7, r8, ror r6 │ │ │ │ + addeq r1, r7, r4, asr r6 │ │ │ │ + ldrdeq r1, [r7], ip │ │ │ │ + addeq r1, r7, ip, ror #5 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ - addeq r1, r7, r0, lsl #1 │ │ │ │ - addeq r1, r7, ip │ │ │ │ - addeq r0, r7, r4, lsl ip │ │ │ │ - addeq r0, r7, r4, lsr fp │ │ │ │ - rsbseq r7, r6, r4, asr #30 │ │ │ │ - rsbseq r7, r6, ip, asr pc │ │ │ │ + ldrdeq r1, [r7], r0 │ │ │ │ + addeq r1, r7, ip, asr r0 │ │ │ │ + addeq r0, r7, r4, ror #24 │ │ │ │ + addeq r0, r7, r4, lsl #23 │ │ │ │ + @ instruction: 0x00767f94 │ │ │ │ + rsbseq r7, r6, ip, lsr #31 │ │ │ │ @ instruction: 0xffffc001 │ │ │ │ - addeq r0, r7, r4, lsr #14 │ │ │ │ + addeq r0, r7, r4, ror r7 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - @ instruction: 0x008702bc │ │ │ │ - rsbseq r7, r6, r8, lsr #14 │ │ │ │ - rsbseq r7, r6, r4, asr #14 │ │ │ │ - addeq r0, r7, ip, lsr #32 │ │ │ │ - rsbseq r7, r6, r8, lsr #10 │ │ │ │ + addeq r0, r7, ip, lsl #6 │ │ │ │ + rsbseq r7, r6, r8, ror r7 │ │ │ │ + @ instruction: 0x00767794 │ │ │ │ + addeq r0, r7, ip, ror r0 │ │ │ │ + rsbseq r7, r6, r8, ror r5 │ │ │ │ andeq r0, r0, ip, lsl #14 │ │ │ │ - addeq pc, r6, r0, lsl #30 │ │ │ │ - rsbseq r7, r6, r0, lsr #7 │ │ │ │ - rsbseq r7, r6, r8, lsl #6 │ │ │ │ + addeq pc, r6, r0, asr pc @ │ │ │ │ + ldrsheq r7, [r6], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbseq r7, r6, r8, asr r3 │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - ldrdeq pc, [r6], r8 │ │ │ │ - ldrheq r7, [r6], #-60 @ 0xffffffc4 @ │ │ │ │ - rsbseq r7, r6, r0, asr #6 │ │ │ │ - addeq pc, r6, ip, lsr #29 │ │ │ │ - rsbseq r7, r6, ip, ror r3 │ │ │ │ - ldrheq r7, [r6], #-36 @ 0xffffffdc @ │ │ │ │ + addeq pc, r6, r8, lsr #30 │ │ │ │ + rsbseq r7, r6, ip, lsl #8 │ │ │ │ + @ instruction: 0x00767390 │ │ │ │ + strdeq pc, [r6], ip │ │ │ │ + rsbseq r7, r6, ip, asr #7 │ │ │ │ + rsbseq r7, r6, r4, lsl #6 │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - addeq pc, r6, r4, lsl #29 │ │ │ │ - rsbseq r7, r6, r8, lsr r3 │ │ │ │ - rsbseq r7, r6, ip, lsl #5 │ │ │ │ + ldrdeq pc, [r6], r4 │ │ │ │ + rsbseq r7, r6, r8, lsl #7 │ │ │ │ + ldrsbeq r7, [r6], #-44 @ 0xffffffd4 @ │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - addeq pc, r6, ip, lsr lr @ │ │ │ │ - rsbseq r7, r6, ip, asr #4 │ │ │ │ - rsbseq r7, r6, r4, ror #4 │ │ │ │ - addeq pc, r6, ip, lsl lr @ │ │ │ │ - rsbseq r7, r6, r4, lsr #4 │ │ │ │ - strdeq pc, [r6], r8 │ │ │ │ - ldrsheq r7, [r6], #-32 @ 0xffffffe0 @ │ │ │ │ + addeq pc, r6, ip, lsl #29 │ │ │ │ + @ instruction: 0x0076729c │ │ │ │ + ldrheq r7, [r6], #-36 @ 0xffffffdc @ │ │ │ │ + addeq pc, r6, ip, ror #28 │ │ │ │ + rsbseq r7, r6, r4, ror r2 │ │ │ │ + addeq pc, r6, r8, asr #28 │ │ │ │ + rsbseq r7, r6, r0, asr #6 │ │ │ │ andeq r0, r0, r3, asr r7 │ │ │ │ - ldrdeq pc, [r6], r4 │ │ │ │ - rsbseq r7, r6, r0, ror #3 │ │ │ │ - addeq pc, r6, r8, lsr #27 │ │ │ │ - ldrheq r7, [r6], #-24 @ 0xffffffe8 @ │ │ │ │ + addeq pc, r6, r4, lsr #28 │ │ │ │ + rsbseq r7, r6, r0, lsr r2 │ │ │ │ + strdeq pc, [r6], r8 │ │ │ │ + rsbseq r7, r6, r8, lsl #4 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ ldrb r2, [r1, #17] │ │ │ │ cmp r2, #0 │ │ │ │ bne 277fd0 │ │ │ │ ldrb r8, [r1, #9] │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ cmp r8, #0 │ │ │ │ @@ -35586,17 +35586,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #28] @ 27897c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #764 @ 0x2fc │ │ │ │ str r0, [sp] │ │ │ │ bl 25351c │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - addeq pc, r6, r4, ror #18 │ │ │ │ - @ instruction: 0x0086f8b8 │ │ │ │ - ldrheq r6, [r6], #-208 @ 0xffffff30 @ │ │ │ │ + @ instruction: 0x0086f9b4 │ │ │ │ + addeq pc, r6, r8, lsl #18 │ │ │ │ + rsbseq r6, r6, r0, lsl #28 │ │ │ │ andeq r0, r0, ip, lsl #14 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ ldr r5, [r0, #4] │ │ │ │ ldr ip, [r1, #4] │ │ │ │ sub r4, r5, ip │ │ │ │ cmp r4, #0 │ │ │ │ bgt 278a28 │ │ │ │ @@ -35860,17 +35860,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 278dc0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addeq pc, r6, r8, ror #8 │ │ │ │ - ldrsbeq r6, [r6], #-132 @ 0xffffff7c @ │ │ │ │ - ldrsheq r6, [r6], #-128 @ 0xffffff80 @ │ │ │ │ + @ instruction: 0x0086f4b8 │ │ │ │ + rsbseq r6, r6, r4, lsr #18 │ │ │ │ + rsbseq r6, r6, r0, asr #18 │ │ │ │ ldrb r2, [r0] │ │ │ │ cmp r2, #5 │ │ │ │ beq 278e18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -35924,16 +35924,16 @@ │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #944 @ 0x3b0 │ │ │ │ mov r2, #35 @ 0x23 │ │ │ │ str r0, [sp] │ │ │ │ bl 25351c │ │ │ │ bl 275e20 │ │ │ │ - addeq pc, r6, r0, ror r3 @ │ │ │ │ - rsbseq r6, r6, ip, ror r7 │ │ │ │ + addeq pc, r6, r0, asr #7 │ │ │ │ + rsbseq r6, r6, ip, asr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r0] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r3, #6 │ │ │ │ @@ -36066,17 +36066,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #232 @ 0xe8 │ │ │ │ mov r2, #108 @ 0x6c │ │ │ │ str r0, [sp] │ │ │ │ bl 25351c │ │ │ │ - umulleq pc, r6, sp, r1 @ │ │ │ │ - addeq pc, r6, r4, lsr r1 @ │ │ │ │ - rsbseq r6, r6, r0, asr #10 │ │ │ │ + addeq pc, r6, sp, ror #3 │ │ │ │ + addeq pc, r6, r4, lsl #3 │ │ │ │ + @ instruction: 0x00766590 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r5, [r0] │ │ │ │ mov lr, #1 │ │ │ │ ldrb r4, [r1] │ │ │ │ @@ -36252,21 +36252,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 2793f4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #964 @ 0x3c4 │ │ │ │ str r0, [sp] │ │ │ │ bl 25351c │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ - strdeq lr, [r6], r0 │ │ │ │ - ldrsheq r6, [r6], #-44 @ 0xffffffd4 @ │ │ │ │ + addeq lr, r6, r0, asr #30 │ │ │ │ + rsbseq r6, r6, ip, asr #6 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff0001 │ │ │ │ - addeq lr, r6, r0, asr lr │ │ │ │ - rsbseq r6, r6, r8, asr r2 │ │ │ │ + addeq lr, r6, r0, lsr #29 │ │ │ │ + rsbseq r6, r6, r8, lsr #5 │ │ │ │ andeq r0, r0, r3, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, sp, #140 @ 0x8c │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ @@ -36360,23 +36360,23 @@ │ │ │ │ sbcs r3, fp, r7 │ │ │ │ mvncs r4, #0 │ │ │ │ bcs 279590 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, fp │ │ │ │ - bl 9d9fdc │ │ │ │ + bl 9da024 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r2, sl │ │ │ │ mov r3, r7 │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 997d7c │ │ │ │ + bl 997dc4 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ ldr ip, [sp, #116] @ 0x74 │ │ │ │ subs r2, r9, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #124] @ 0x7c │ │ │ │ sbcs r0, r8, r0 │ │ │ │ @@ -36401,15 +36401,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r7 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs fp, #0 │ │ │ │ bcs 279634 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d9fdc │ │ │ │ + bl 9da024 │ │ │ │ mov fp, r1 │ │ │ │ orr fp, fp, r4 │ │ │ │ cmp r0, #4 │ │ │ │ sbcs r3, fp, #0 │ │ │ │ mov r4, r0 │ │ │ │ movcc r4, #4 │ │ │ │ movcc fp, #0 │ │ │ │ @@ -36420,21 +36420,21 @@ │ │ │ │ add r1, sp, #28 │ │ │ │ stm sp, {r4, fp} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ strd r2, [sp, #104] @ 0x68 │ │ │ │ strd r2, [sp, #112] @ 0x70 │ │ │ │ strd r2, [sp, #120] @ 0x78 │ │ │ │ ldm r1, {r1, r2, r3} │ │ │ │ - bl 997d7c │ │ │ │ + bl 997dc4 │ │ │ │ stm sp, {r4, fp} │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r2, sl │ │ │ │ mov r3, r7 │ │ │ │ - bl 997d7c │ │ │ │ + bl 997dc4 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ ldr r2, [sp, #124] @ 0x7c │ │ │ │ adds r1, r1, r3 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ ldr ip, [sp, #96] @ 0x60 │ │ │ │ adcs r3, r3, r2 │ │ │ │ @@ -36535,23 +36535,23 @@ │ │ │ │ cmp r6, #0 │ │ │ │ sbcs r3, r1, r7 │ │ │ │ mvncs r5, #0 │ │ │ │ bcs 27984c │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9d9fdc │ │ │ │ + bl 9da024 │ │ │ │ mov r5, r0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r2, sl │ │ │ │ stm sp, {r3, r5} │ │ │ │ mov r3, r7 │ │ │ │ - bl 997d7c │ │ │ │ + bl 997dc4 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ ldr ip, [sp, #116] @ 0x74 │ │ │ │ ldr lr, [sp, #40] @ 0x28 │ │ │ │ subs r2, r9, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #124] @ 0x7c │ │ │ │ @@ -36580,15 +36580,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r7 │ │ │ │ movcs r3, r5 │ │ │ │ mvncs r0, #4 │ │ │ │ bcs 279d08 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d9fdc │ │ │ │ + bl 9da024 │ │ │ │ cmp r0, #5 │ │ │ │ orr r2, r1, r5 │ │ │ │ sbcs r3, r2, #0 │ │ │ │ bcs 279d00 │ │ │ │ mov r3, #0 │ │ │ │ rsb r2, fp, #0 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ @@ -36609,24 +36609,24 @@ │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ strd r4, [sp, #104] @ 0x68 │ │ │ │ strd r4, [sp, #112] @ 0x70 │ │ │ │ strd r4, [sp, #120] @ 0x78 │ │ │ │ - bl 997d7c │ │ │ │ + bl 997dc4 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ mov r2, sl │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r7 │ │ │ │ - bl 997d7c │ │ │ │ + bl 997dc4 │ │ │ │ mov r3, #0 │ │ │ │ mov r5, r3 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ adds r1, r1, r3 │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ @@ -37069,17 +37069,17 @@ │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r2] │ │ │ │ b 279cac │ │ │ │ strdeq r1, [r3], ip @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ adceq r1, r3, r8, ror #2 │ │ │ │ - addeq lr, r6, r8, ror r3 │ │ │ │ - ldrsbeq r5, [r6], #-140 @ 0xffffff74 @ │ │ │ │ - rsbseq r5, r6, r0, lsl #15 │ │ │ │ + addeq lr, r6, r8, asr #7 │ │ │ │ + rsbseq r5, r6, ip, lsr #18 │ │ │ │ + ldrsbeq r5, [r6], #-112 @ 0xffffff90 @ │ │ │ │ andeq r0, r0, lr, asr #6 │ │ │ │ adceq r0, r3, r4, asr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [r0, #4] │ │ │ │ @@ -37375,21 +37375,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #40] @ 27a580 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #996 @ 0x3e4 │ │ │ │ str r0, [sp] │ │ │ │ bl 25351c │ │ │ │ - addeq sp, r6, sl, ror #30 │ │ │ │ - addeq sp, r6, r8, lsr #30 │ │ │ │ - addeq sp, r6, r4, ror #25 │ │ │ │ - rsbseq r5, r6, ip, ror #1 │ │ │ │ + @ instruction: 0x0086dfba │ │ │ │ + addeq sp, r6, r8, ror pc │ │ │ │ + addeq sp, r6, r4, lsr sp │ │ │ │ + rsbseq r5, r6, ip, lsr r1 │ │ │ │ muleq r0, r5, r4 │ │ │ │ - addeq sp, r6, r0, asr #25 │ │ │ │ - rsbseq r5, r6, r8, asr #1 │ │ │ │ + addeq sp, r6, r0, lsl sp │ │ │ │ + rsbseq r5, r6, r8, lsl r1 │ │ │ │ andeq r0, r0, r8, asr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr lr, [pc, #388] @ 27a720 │ │ │ │ ldrb ip, [r0] │ │ │ │ @@ -37486,19 +37486,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ add r3, r3, #1024 @ 0x400 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #4 │ │ │ │ mov r2, #1280 @ 0x500 │ │ │ │ str r0, [sp] │ │ │ │ bl 25351c │ │ │ │ - addeq sp, r6, r6, lsl fp │ │ │ │ + addeq sp, r6, r6, ror #22 │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ - addeq sp, r6, r8, lsl #22 │ │ │ │ - rsbseq r4, r6, r0, lsl pc │ │ │ │ + addeq sp, r6, r8, asr fp │ │ │ │ + rsbseq r4, r6, r0, ror #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb ip, [r0] │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [pc, #332] @ 27a8a0 │ │ │ │ @@ -37582,19 +37582,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ add r3, r3, #1040 @ 0x410 │ │ │ │ ldr r2, [pc, #32] @ 27a8b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #12 │ │ │ │ str r0, [sp] │ │ │ │ bl 25351c │ │ │ │ - addeq sp, r6, r8, ror #18 │ │ │ │ + @ instruction: 0x0086d9b8 │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ - addeq sp, r6, r8, lsl #19 │ │ │ │ - rsbseq r4, r6, ip, lsl #27 │ │ │ │ + ldrdeq sp, [r6], r8 │ │ │ │ + ldrsbeq r4, [r6], #-220 @ 0xffffff24 @ │ │ │ │ andeq r0, r0, r5, asr #10 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -37777,21 +37777,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1120 @ 0x460 │ │ │ │ mov r2, #3280 @ 0xcd0 │ │ │ │ str r0, [sp] │ │ │ │ bl 25351c │ │ │ │ adceq r0, r3, ip, lsr #10 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq sp, r6, r4, ror #17 │ │ │ │ - addeq sp, r6, sl, asr r7 │ │ │ │ + addeq sp, r6, r4, lsr r9 │ │ │ │ + addeq sp, r6, sl, lsr #15 │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ adceq r0, r3, r8, lsr #7 │ │ │ │ - addeq sp, r6, r0, lsl #13 │ │ │ │ - rsbseq r4, r6, ip, ror fp │ │ │ │ + ldrdeq sp, [r6], r0 │ │ │ │ + rsbseq r4, r6, ip, asr #23 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add r1, sp, #76 @ 0x4c │ │ │ │ @@ -37956,21 +37956,21 @@ │ │ │ │ ldr r2, [pc, #48] @ 27ae94 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #12 │ │ │ │ str r0, [sp] │ │ │ │ bl 25351c │ │ │ │ adceq r0, r3, ip, lsl r2 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - ldrdeq sp, [r6], r4 │ │ │ │ - addeq sp, r6, r0, asr r4 │ │ │ │ + addeq sp, r6, r4, lsr #12 │ │ │ │ + addeq sp, r6, r0, lsr #9 │ │ │ │ andeq r1, r0, r1 │ │ │ │ umlaleq r0, r3, r8, r0 │ │ │ │ andeq r2, r0, r1 │ │ │ │ - @ instruction: 0x0086d3b8 │ │ │ │ - rsbseq r4, r6, ip, lsr #17 │ │ │ │ + addeq sp, r6, r8, lsl #8 │ │ │ │ + ldrsheq r4, [r6], #-140 @ 0xffffff74 @ │ │ │ │ andeq r0, r0, sp, ror lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r6, [r2, #32] │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -38501,20 +38501,20 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #36] @ 27b714 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ str r0, [sp] │ │ │ │ bl 25351c │ │ │ │ - ldrdeq sp, [r6], lr │ │ │ │ - addeq ip, r6, r8, asr #22 │ │ │ │ - rsbseq r3, r6, r8, asr pc │ │ │ │ - rsbseq r3, r6, r0, ror pc │ │ │ │ - addeq ip, r6, r8, lsr #22 │ │ │ │ - rsbseq r3, r6, r0, lsr pc │ │ │ │ + addeq sp, r6, lr, lsr #4 │ │ │ │ + umulleq ip, r6, r8, fp │ │ │ │ + rsbseq r3, r6, r8, lsr #31 │ │ │ │ + rsbseq r3, r6, r0, asr #31 │ │ │ │ + addeq ip, r6, r8, ror fp │ │ │ │ + rsbseq r3, r6, r0, lsl #31 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #508] @ 27b930 │ │ │ │ @@ -38644,22 +38644,22 @@ │ │ │ │ ldr r2, [pc, #52] @ 27b958 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #912 @ 0x390 │ │ │ │ str r0, [sp] │ │ │ │ bl 25351c │ │ │ │ ldrdeq pc, [r2], ip @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq ip, r6, r6, lsl #19 │ │ │ │ - addeq ip, r6, r4, lsl #21 │ │ │ │ + ldrdeq ip, [r6], r6 │ │ │ │ + ldrdeq ip, [r6], r4 │ │ │ │ adceq pc, r2, r8, asr #12 │ │ │ │ - strdeq ip, [r6], r4 │ │ │ │ - addeq ip, r6, r4, lsl #19 │ │ │ │ - addeq ip, r6, ip, asr r9 │ │ │ │ - strdeq ip, [r6], r4 │ │ │ │ - rsbseq r3, r6, ip, ror #27 │ │ │ │ + addeq ip, r6, r4, asr #20 │ │ │ │ + ldrdeq ip, [r6], r4 │ │ │ │ + addeq ip, r6, ip, lsr #19 │ │ │ │ + addeq ip, r6, r4, asr #18 │ │ │ │ + rsbseq r3, r6, ip, lsr lr │ │ │ │ andeq r0, r0, r3, asr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb ip, [r1] │ │ │ │ mov r3, #1 │ │ │ │ @@ -38753,19 +38753,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #32] @ 27bb00 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #300 @ 0x12c │ │ │ │ str r0, [sp] │ │ │ │ bl 25351c │ │ │ │ - addeq ip, r6, r0, ror r8 │ │ │ │ + addeq ip, r6, r0, asr #17 │ │ │ │ svcvc 0x00ff0000 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - addeq ip, r6, r8, lsr r7 │ │ │ │ - rsbseq r3, r6, r0, asr #22 │ │ │ │ + addeq ip, r6, r8, lsl #15 │ │ │ │ + @ instruction: 0x00763b90 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r0] │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -38868,19 +38868,19 @@ │ │ │ │ ldr r0, [pc, #36] @ 27bcc8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - umulleq ip, r6, r8, r5 │ │ │ │ - rsbseq r3, r6, r0, lsr #19 │ │ │ │ - addeq ip, r6, r8, ror #10 │ │ │ │ - ldrsbeq r3, [r6], #-148 @ 0xffffff6c @ │ │ │ │ + addeq ip, r6, r8, ror #11 │ │ │ │ ldrsheq r3, [r6], #-144 @ 0xffffff70 @ │ │ │ │ + @ instruction: 0x0086c5b8 │ │ │ │ + rsbseq r3, r6, r4, lsr #20 │ │ │ │ + rsbseq r3, r6, r0, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r0] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r3, #6 │ │ │ │ @@ -39031,20 +39031,20 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ mov r2, #108 @ 0x6c │ │ │ │ str r0, [sp] │ │ │ │ bl 25351c │ │ │ │ - addeq ip, r6, ip, asr #7 │ │ │ │ - addeq ip, r6, r0, lsl #6 │ │ │ │ - rsbseq r3, r6, ip, ror #14 │ │ │ │ - rsbseq r3, r6, r8, lsl #15 │ │ │ │ - addeq ip, r6, r0, ror #5 │ │ │ │ - rsbseq r3, r6, ip, ror #13 │ │ │ │ + addeq ip, r6, ip, lsl r4 │ │ │ │ + addeq ip, r6, r0, asr r3 │ │ │ │ + ldrheq r3, [r6], #-124 @ 0xffffff84 @ │ │ │ │ + ldrsbeq r3, [r6], #-120 @ 0xffffff88 @ │ │ │ │ + addeq ip, r6, r0, lsr r3 │ │ │ │ + rsbseq r3, r6, ip, lsr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldrb r0, [r1, #1] │ │ │ │ mov r5, r2 │ │ │ │ @@ -39195,29 +39195,29 @@ │ │ │ │ ldr r0, [pc, #76] @ 27c20c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addeq ip, r6, r8, asr #1 │ │ │ │ - rsbseq r3, r6, r8, ror #10 │ │ │ │ - ldrsbeq r3, [r6], #-64 @ 0xffffffc0 @ │ │ │ │ + addeq ip, r6, r8, lsl r1 │ │ │ │ + ldrheq r3, [r6], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbseq r3, r6, r0, lsr #10 │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - addeq ip, r6, r0, lsr #1 │ │ │ │ - rsbseq r3, r6, r4, asr r5 │ │ │ │ - rsbseq r3, r6, r8, lsr #9 │ │ │ │ + strdeq ip, [r6], r0 │ │ │ │ + rsbseq r3, r6, r4, lsr #11 │ │ │ │ + ldrsheq r3, [r6], #-72 @ 0xffffffb8 @ │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - addeq ip, r6, r4, ror r0 │ │ │ │ - rsbseq r3, r6, r4, asr #10 │ │ │ │ - rsbseq r3, r6, ip, ror r4 │ │ │ │ + addeq ip, r6, r4, asr #1 │ │ │ │ + @ instruction: 0x00763594 │ │ │ │ + rsbseq r3, r6, ip, asr #9 │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - addeq ip, r6, ip, asr #32 │ │ │ │ - ldrheq r3, [r6], #-72 @ 0xffffffb8 @ │ │ │ │ - ldrsbeq r3, [r6], #-68 @ 0xffffffbc @ │ │ │ │ + umulleq ip, r6, ip, r0 │ │ │ │ + rsbseq r3, r6, r8, lsl #10 │ │ │ │ + rsbseq r3, r6, r4, lsr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r5, [r0] │ │ │ │ mov lr, #1 │ │ │ │ ldrb r4, [r1] │ │ │ │ @@ -39385,21 +39385,21 @@ │ │ │ │ add r3, r3, #1184 @ 0x4a0 │ │ │ │ ldr r2, [pc, #44] @ 27c4e8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #12 │ │ │ │ str r0, [sp] │ │ │ │ bl 25351c │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ - strdeq fp, [r6], ip │ │ │ │ - rsbseq r3, r6, r4, lsl #4 │ │ │ │ + addeq fp, r6, ip, asr #28 │ │ │ │ + rsbseq r3, r6, r4, asr r2 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff0001 │ │ │ │ - addeq fp, r6, r0, ror #26 │ │ │ │ - rsbseq r3, r6, r4, ror #2 │ │ │ │ + @ instruction: 0x0086bdb0 │ │ │ │ + ldrheq r3, [r6], #-20 @ 0xffffffec @ │ │ │ │ andeq r0, r0, r3, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #328] @ 27c650 │ │ │ │ @@ -39484,15 +39484,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq lr, r2, r0, lsl r9 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - ldrdeq fp, [r6], r4 │ │ │ │ + addeq fp, r6, r4, lsr #26 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ adceq lr, r2, r0, lsl r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r2 │ │ │ │ @@ -39578,15 +39578,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ umlaleq lr, r2, r8, r7 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq fp, r6, r8, ror #22 │ │ │ │ + @ instruction: 0x0086bbb8 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ umlaleq lr, r2, r8, r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ @@ -39671,15 +39671,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq lr, r2, r0, lsr #12 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq fp, r6, r4, ror #19 │ │ │ │ + addeq fp, r6, r4, lsr sl │ │ │ │ ldrsheq pc, [pc], #-255 @ │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq lr, r2, ip, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -39768,15 +39768,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq lr, r2, r4, lsr #9 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq fp, r6, r4, ror #16 │ │ │ │ + @ instruction: 0x0086b8b4 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ umlaleq lr, r2, r8, r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ mov ip, r0 │ │ │ │ @@ -39952,35 +39952,35 @@ │ │ │ │ strd r2, [sp, #112] @ 0x70 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str fp, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 997d7c │ │ │ │ + bl 997dc4 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ strd r4, [sp] │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ - bl 997d7c │ │ │ │ + bl 997dc4 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r4, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 997d7c │ │ │ │ + bl 997dc4 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str fp, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 997d7c │ │ │ │ + bl 997dc4 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ ldr r0, [sp, #96] @ 0x60 │ │ │ │ ldr ip, [sp, #100] @ 0x64 │ │ │ │ adds r0, r0, r3 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ ldr r4, [sp, #104] @ 0x68 │ │ │ │ adcs ip, ip, r3 │ │ │ │ @@ -40028,15 +40028,15 @@ │ │ │ │ b 27cc48 │ │ │ │ mov r2, r4 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, r6 │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 997d7c │ │ │ │ + bl 997dc4 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ ldm r0, {r0, r2, r4, r5} │ │ │ │ b 27cc48 │ │ │ │ mov r3, #0 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r3, [sp, #120] @ 0x78 │ │ │ │ @@ -40195,21 +40195,21 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ adceq lr, r2, ip, lsr #6 │ │ │ │ andeq r4, r0, r0 │ │ │ │ adceq lr, r2, r8, ror #1 │ │ │ │ - strheq fp, [r6], r5 │ │ │ │ - strdeq fp, [r6], ip │ │ │ │ - rsbseq r2, r6, r0, lsl #10 │ │ │ │ + addeq fp, r6, r5, lsl #2 │ │ │ │ + addeq fp, r6, ip, asr #2 │ │ │ │ + rsbseq r2, r6, r0, asr r5 │ │ │ │ @ instruction: 0x000006bd │ │ │ │ - strheq fp, [r6], r8 │ │ │ │ - rsbseq r2, r6, r4, lsr #10 │ │ │ │ - rsbseq r2, r6, r0, asr #10 │ │ │ │ + addeq fp, r6, r8, lsl #2 │ │ │ │ + rsbseq r2, r6, r4, ror r5 │ │ │ │ + @ instruction: 0x00762590 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr ip, [pc, #2080] @ 27d9c8 │ │ │ │ ldr r3, [pc, #2080] @ 27d9cc │ │ │ │ sub sp, sp, #84 @ 0x54 │ │ │ │ @@ -40276,23 +40276,23 @@ │ │ │ │ sbcs r3, r4, r5 │ │ │ │ mvncs r9, #0 │ │ │ │ bcs 27d2c0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9d9fdc │ │ │ │ + bl 9da024 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 997d7c │ │ │ │ + bl 997dc4 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ subs r2, r3, r2 │ │ │ │ ldr ip, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ sbcs r0, r8, r0 │ │ │ │ @@ -40317,29 +40317,29 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r5 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs r3, #0 │ │ │ │ bcs 27d364 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ - bl 9d9fdc │ │ │ │ + bl 9da024 │ │ │ │ mov r3, r1 │ │ │ │ orr r3, r3, r9 │ │ │ │ cmp r0, #2 │ │ │ │ sbcs r2, r3, #0 │ │ │ │ movcc r0, #2 │ │ │ │ movcc r3, #0 │ │ │ │ subs r0, r0, #2 │ │ │ │ sbc r3, r3, #0 │ │ │ │ stm sp, {r0, r3} │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 997d7c │ │ │ │ + bl 997dc4 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ subs r2, r1, r2 │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ sub r9, fp, #62 @ 0x3e │ │ │ │ sbcs r4, r8, r4 │ │ │ │ @@ -40470,23 +40470,23 @@ │ │ │ │ sbcs r3, r4, r5 │ │ │ │ mvncs sl, #0 │ │ │ │ bcs 27d5c8 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9d9fdc │ │ │ │ + bl 9da024 │ │ │ │ mov sl, r0 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ stm sp, {r3, sl} │ │ │ │ mov r3, r5 │ │ │ │ - bl 997d7c │ │ │ │ + bl 997dc4 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ subs r2, r3, r2 │ │ │ │ ldr ip, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ sbcs r0, r8, r0 │ │ │ │ @@ -40514,15 +40514,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r5 │ │ │ │ movcs r3, sl │ │ │ │ mvncs r0, #2 │ │ │ │ bcs 27d7bc │ │ │ │ mov r2, r5 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d9fdc │ │ │ │ + bl 9da024 │ │ │ │ cmp r0, #3 │ │ │ │ orr r3, r1, sl │ │ │ │ sbcs r2, r3, #0 │ │ │ │ bcs 27d7b4 │ │ │ │ mov r3, #0 │ │ │ │ rsb r1, r9, #0 │ │ │ │ mov fp, r1 │ │ │ │ @@ -40534,15 +40534,15 @@ │ │ │ │ str r1, [sp, #32] │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r3, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ - bl 997d7c │ │ │ │ + bl 997dc4 │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ subs ip, r1, ip │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ sbcs r0, r8, r0 │ │ │ │ @@ -40731,22 +40731,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ adceq sp, r2, r0, ror ip │ │ │ │ andeq r4, r0, r0 │ │ │ │ adceq sp, r2, ip, ror #17 │ │ │ │ - umulleq sl, r6, r8, r9 │ │ │ │ - ldrsheq r1, [r6], #-236 @ 0xffffff14 @ │ │ │ │ - @ instruction: 0x00761d9c │ │ │ │ + addeq sl, r6, r8, ror #19 │ │ │ │ + rsbseq r1, r6, ip, asr #30 │ │ │ │ + rsbseq r1, r6, ip, ror #27 │ │ │ │ andeq r0, r0, lr, asr #6 │ │ │ │ adceq sp, r2, ip, ror #9 │ │ │ │ - addeq sl, r6, r8, asr r8 │ │ │ │ - rsbseq r1, r6, r4, asr #25 │ │ │ │ - rsbseq r1, r6, r0, ror #25 │ │ │ │ + addeq sl, r6, r8, lsr #17 │ │ │ │ + rsbseq r1, r6, r4, lsl sp │ │ │ │ + rsbseq r1, r6, r0, lsr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldrb r7, [r1] │ │ │ │ mov lr, #1 │ │ │ │ lsl ip, lr, r7 │ │ │ │ @@ -40780,15 +40780,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ lslcs r9, r0, #31 │ │ │ │ mov r2, r7 │ │ │ │ orrcs r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov r3, #0 │ │ │ │ movcc r9, #0 │ │ │ │ - bl 9d9fdc │ │ │ │ + bl 9da024 │ │ │ │ mov r6, r0 │ │ │ │ umull ip, r3, r5, r6 │ │ │ │ mov r0, r9 │ │ │ │ mla r3, r5, r1, r3 │ │ │ │ cmp r9, ip │ │ │ │ sbcs r1, r2, r3 │ │ │ │ mov sl, r2 │ │ │ │ @@ -40808,15 +40808,15 @@ │ │ │ │ mov r0, r9 │ │ │ │ moveq r6, lr │ │ │ │ bne 27dbc8 │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, sl, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d9fdc │ │ │ │ + bl 9da024 │ │ │ │ mov r3, r0 │ │ │ │ umull ip, lr, r5, r3 │ │ │ │ mov r0, #0 │ │ │ │ mla lr, r5, r1, lr │ │ │ │ cmp r0, ip │ │ │ │ sbcs r8, r2, lr │ │ │ │ mov sl, r1 │ │ │ │ @@ -40948,21 +40948,21 @@ │ │ │ │ ldr r0, [pc, #44] @ 27dd50 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addeq sl, r6, r4, lsl r5 │ │ │ │ - rsbseq r1, r6, r4, lsr #20 │ │ │ │ - rsbseq r1, r6, ip, lsl r9 │ │ │ │ + addeq sl, r6, r4, ror #10 │ │ │ │ + rsbseq r1, r6, r4, ror sl │ │ │ │ + rsbseq r1, r6, ip, ror #18 │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ - addeq sl, r6, r8, ror #9 │ │ │ │ - rsbseq r1, r6, r4, asr r9 │ │ │ │ - rsbseq r1, r6, r0, ror r9 │ │ │ │ + addeq sl, r6, r8, lsr r5 │ │ │ │ + rsbseq r1, r6, r4, lsr #19 │ │ │ │ + rsbseq r1, r6, r0, asr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #576] @ 27dfac │ │ │ │ ldr r3, [pc, #576] @ 27dfb0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -40995,15 +40995,15 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str ip, [sp, #8] │ │ │ │ str ip, [sp, #12] │ │ │ │ str ip, [sp, #16] │ │ │ │ str ip, [sp, #20] │ │ │ │ str ip, [sp, #24] │ │ │ │ str ip, [sp, #28] │ │ │ │ - bl 997d7c │ │ │ │ + bl 997dc4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r1, [r4, #4] │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ orrne r3, r3, #1 │ │ │ │ @@ -41108,22 +41108,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ strheq sp, [r2], r0 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ adceq ip, r2, r8, asr #31 │ │ │ │ - addeq sl, r6, ip, lsr #6 │ │ │ │ - rsbseq r1, r6, r4, ror r8 │ │ │ │ - rsbseq r1, r6, r4, lsr r7 │ │ │ │ + addeq sl, r6, ip, ror r3 │ │ │ │ + rsbseq r1, r6, r4, asr #17 │ │ │ │ + rsbseq r1, r6, r4, lsl #15 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ adceq ip, r2, r0, asr #29 │ │ │ │ - addeq sl, r6, r4, ror r2 │ │ │ │ - rsbseq r1, r6, r0, ror #13 │ │ │ │ - ldrsheq r1, [r6], #-108 @ 0xffffff94 @ │ │ │ │ + addeq sl, r6, r4, asr #5 │ │ │ │ + rsbseq r1, r6, r0, lsr r7 │ │ │ │ + rsbseq r1, r6, ip, asr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #2100] @ 27e828 │ │ │ │ mov r7, r3 │ │ │ │ @@ -41183,15 +41183,15 @@ │ │ │ │ ldrd r2, [r1, #8] │ │ │ │ add r0, sp, #32 │ │ │ │ strd r2, [sp] │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ add r1, sp, #24 │ │ │ │ strb r3, [sp, #17] │ │ │ │ ldrd r2, [r4, #8] │ │ │ │ - bl 997d7c │ │ │ │ + bl 997dc4 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r1, #0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ blt 27e138 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ @@ -41651,29 +41651,29 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1392 @ 0x570 │ │ │ │ mov r2, #166 @ 0xa6 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ adceq ip, r2, r4, lsr #28 │ │ │ │ andeq r4, r0, r0 │ │ │ │ umlaleq ip, r2, r8, fp │ │ │ │ - addeq r9, r6, r4, asr fp │ │ │ │ - rsbseq r1, r6, r0, lsl r1 │ │ │ │ - rsbseq r0, r6, r8, asr pc │ │ │ │ + addeq r9, r6, r4, lsr #23 │ │ │ │ + rsbseq r1, r6, r0, ror #2 │ │ │ │ + rsbseq r0, r6, r8, lsr #31 │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - addeq r9, r6, r4, lsl fp │ │ │ │ - rsbseq r0, r6, r0, lsl #31 │ │ │ │ - @ instruction: 0x00760f9c │ │ │ │ - addeq r9, r6, ip, lsr #21 │ │ │ │ - ldrheq r0, [r6], #-228 @ 0xffffff1c @ │ │ │ │ - addeq r9, r6, r8, lsr #20 │ │ │ │ - rsbseq r0, r6, r0, ror pc │ │ │ │ - rsbseq r0, r6, r0, lsr lr │ │ │ │ - strdeq r9, [r6], r8 │ │ │ │ - rsbseq r0, r6, r8, lsl #28 │ │ │ │ - @ instruction: 0x00760f90 │ │ │ │ + addeq r9, r6, r4, ror #22 │ │ │ │ + ldrsbeq r0, [r6], #-240 @ 0xffffff10 @ │ │ │ │ + rsbseq r0, r6, ip, ror #31 │ │ │ │ + strdeq r9, [r6], ip │ │ │ │ + rsbseq r0, r6, r4, lsl #30 │ │ │ │ + addeq r9, r6, r8, ror sl │ │ │ │ + rsbseq r0, r6, r0, asr #31 │ │ │ │ + rsbseq r0, r6, r0, lsl #29 │ │ │ │ + addeq r9, r6, r8, asr #20 │ │ │ │ + rsbseq r0, r6, r8, asr lr │ │ │ │ + rsbseq r0, r6, r0, ror #31 │ │ │ │ │ │ │ │ 0027e870 : │ │ │ │ ldrb r3, [r1, #13] │ │ │ │ cmp r3, #0 │ │ │ │ beq 27e8cc │ │ │ │ ands ip, r3, #1 │ │ │ │ mvnne ip, #0 │ │ │ │ @@ -41705,17 +41705,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - addeq r9, r6, r0, lsr #18 │ │ │ │ - rsbseq r0, r6, ip, lsl #27 │ │ │ │ - rsbseq r0, r6, r8, lsr #27 │ │ │ │ + addeq r9, r6, r0, ror r9 │ │ │ │ + ldrsbeq r0, [r6], #-220 @ 0xffffff24 @ │ │ │ │ + ldrsheq r0, [r6], #-216 @ 0xffffff28 @ │ │ │ │ │ │ │ │ 0027e910 : │ │ │ │ ldrb r2, [r2, #4] │ │ │ │ lsl r1, r1, #15 │ │ │ │ lsl r2, r2, #31 │ │ │ │ add r1, r1, #32512 @ 0x7f00 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -42180,17 +42180,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 27f018 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 27f01c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1440 @ 0x5a0 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addeq r9, r6, r0, lsl r2 │ │ │ │ - rsbseq r0, r6, r8, ror r6 │ │ │ │ - rsbseq r0, r6, r0, ror #15 │ │ │ │ + addeq r9, r6, r0, ror #4 │ │ │ │ + rsbseq r0, r6, r8, asr #13 │ │ │ │ + rsbseq r0, r6, r0, lsr r8 │ │ │ │ @ instruction: 0x000001ba │ │ │ │ │ │ │ │ 0027f020 : │ │ │ │ push {r4, lr} │ │ │ │ sub sp, sp, #16 │ │ │ │ ldr ip, [sp, #24] │ │ │ │ add lr, sp, #16 │ │ │ │ @@ -42317,23 +42317,23 @@ │ │ │ │ beq 27f254 │ │ │ │ lsr r3, r6, #23 │ │ │ │ add r3, r3, #1 │ │ │ │ tst r3, #254 @ 0xfe │ │ │ │ beq 27f278 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9d983c │ │ │ │ + bl 9d9884 │ │ │ │ ldr r3, [pc, #268] @ 27f324 │ │ │ │ bic r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ cmp r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ beq 27f2b0 │ │ │ │ bic r0, r0, #-2147483648 @ 0x80000000 │ │ │ │ mov r1, #8388608 @ 0x800000 │ │ │ │ - bl 9d9e38 │ │ │ │ + bl 9d9e80 │ │ │ │ cmp r0, #0 │ │ │ │ bne 27f2c0 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -42416,23 +42416,23 @@ │ │ │ │ beq 27f3d8 │ │ │ │ lsr r3, r6, #23 │ │ │ │ add r3, r3, #1 │ │ │ │ tst r3, #254 @ 0xfe │ │ │ │ beq 27f3fc │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9d9838 │ │ │ │ + bl 9d9880 │ │ │ │ ldr r3, [pc, #268] @ 27f4a8 │ │ │ │ bic r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ cmp r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ beq 27f434 │ │ │ │ bic r0, r0, #-2147483648 @ 0x80000000 │ │ │ │ mov r1, #8388608 @ 0x800000 │ │ │ │ - bl 9d9e38 │ │ │ │ + bl 9d9e80 │ │ │ │ cmp r0, #0 │ │ │ │ bne 27f444 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -42524,29 +42524,29 @@ │ │ │ │ and r2, r2, r3 │ │ │ │ orrs r2, r2, #0 │ │ │ │ beq 27f5f0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d8d58 │ │ │ │ + bl 9d8da0 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #412] @ 27f6e4 │ │ │ │ mov r2, r0 │ │ │ │ bic r0, r3, #-2147483648 @ 0x80000000 │ │ │ │ cmp r0, r1 │ │ │ │ cmpeq r2, #0 │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ beq 27f638 │ │ │ │ mov r0, r2 │ │ │ │ bic r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #1048576 @ 0x100000 │ │ │ │ - bl 9d966c │ │ │ │ + bl 9d96b4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 27f648 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ add sp, sp, #24 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -42669,29 +42669,29 @@ │ │ │ │ and r2, r2, r3 │ │ │ │ orrs r2, r2, #0 │ │ │ │ beq 27f82c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d8d54 │ │ │ │ + bl 9d8d9c │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #412] @ 27f920 │ │ │ │ mov r2, r0 │ │ │ │ bic r0, r3, #-2147483648 @ 0x80000000 │ │ │ │ cmp r0, r1 │ │ │ │ cmpeq r2, #0 │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ beq 27f874 │ │ │ │ mov r0, r2 │ │ │ │ bic r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #1048576 @ 0x100000 │ │ │ │ - bl 9d966c │ │ │ │ + bl 9d96b4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 27f884 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ add sp, sp, #24 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -42859,15 +42859,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldrdeq fp, [r2], r4 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ - umulleq r8, r6, r4, r8 │ │ │ │ + addeq r8, r6, r4, ror #17 │ │ │ │ strdeq fp, [r2], r8 @ │ │ │ │ │ │ │ │ 0027fa6c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -42943,15 +42943,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq fp, r2, ip, lsl #7 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r8, r6, ip, asr #14 │ │ │ │ + umulleq r8, r6, ip, r7 │ │ │ │ @ instruction: 0x00a2b2b0 │ │ │ │ │ │ │ │ 0027fbb4 : │ │ │ │ mov r3, #0 │ │ │ │ b 26d594 │ │ │ │ │ │ │ │ 0027fbbc : │ │ │ │ @@ -43247,15 +43247,15 @@ │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ bne 280110 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl 997d7c │ │ │ │ + bl 997dc4 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r1, r1, r3 │ │ │ │ @@ -43874,39 +43874,39 @@ │ │ │ │ ldr r2, [pc, #120] @ 280a64 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 25351c │ │ │ │ adceq sl, r2, r4, lsl #30 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r8, r6, fp, asr #32 │ │ │ │ + umulleq r8, r6, fp, r0 │ │ │ │ adceq sl, r2, ip, lsr #24 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - umulleq r7, r6, ip, ip │ │ │ │ - rsbseq pc, r5, ip, lsr #1 │ │ │ │ - rsbseq pc, r5, r4, asr #1 │ │ │ │ - addeq r7, r6, pc, asr #19 │ │ │ │ - @ instruction: 0x008679b4 │ │ │ │ - rsbseq lr, r5, r0, asr #27 │ │ │ │ + addeq r7, r6, ip, ror #25 │ │ │ │ + ldrsheq pc, [r5], #-12 @ │ │ │ │ + rsbseq pc, r5, r4, lsl r1 @ │ │ │ │ + addeq r7, r6, pc, lsl sl │ │ │ │ + addeq r7, r6, r4, lsl #20 │ │ │ │ + rsbseq lr, r5, r0, lsl lr │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq r7, r6, r8, asr #18 │ │ │ │ - ldrheq lr, [r5], #-212 @ 0xffffff2c @ │ │ │ │ - ldrsbeq lr, [r5], #-208 @ 0xffffff30 @ │ │ │ │ - addeq r7, r6, ip, lsr #17 │ │ │ │ - ldrsheq lr, [r5], #-212 @ 0xffffff2c @ │ │ │ │ - ldrheq lr, [r5], #-196 @ 0xffffff3c @ │ │ │ │ + umulleq r7, r6, r8, r9 │ │ │ │ + rsbseq lr, r5, r4, lsl #28 │ │ │ │ + rsbseq lr, r5, r0, lsr #28 │ │ │ │ + strdeq r7, [r6], ip │ │ │ │ + rsbseq lr, r5, r4, asr #28 │ │ │ │ + rsbseq lr, r5, r4, lsl #26 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - addeq r7, r6, r4, lsl #17 │ │ │ │ - rsbseq lr, r5, r8, ror #26 │ │ │ │ - rsbseq lr, r5, ip, ror #25 │ │ │ │ - addeq r7, r6, ip, asr #16 │ │ │ │ - rsbseq lr, r5, r8, asr ip │ │ │ │ - addeq r7, r6, r0, lsr #16 │ │ │ │ - rsbseq lr, r5, r0, lsr ip │ │ │ │ + ldrdeq r7, [r6], r4 │ │ │ │ + ldrheq lr, [r5], #-216 @ 0xffffff28 @ │ │ │ │ + rsbseq lr, r5, ip, lsr sp │ │ │ │ + umulleq r7, r6, ip, r8 │ │ │ │ + rsbseq lr, r5, r8, lsr #25 │ │ │ │ + addeq r7, r6, r0, ror r8 │ │ │ │ + rsbseq lr, r5, r0, lsl #25 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 00280a68 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -43928,23 +43928,23 @@ │ │ │ │ beq 280b18 │ │ │ │ lsr r3, r6, #23 │ │ │ │ add r3, r3, #1 │ │ │ │ tst r3, #254 @ 0xfe │ │ │ │ beq 280b38 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9d9a80 │ │ │ │ + bl 9d9ac8 │ │ │ │ ldr r3, [pc, #264] @ 280be4 │ │ │ │ bic r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ cmp r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ beq 280b70 │ │ │ │ bic r0, r0, #-2147483648 @ 0x80000000 │ │ │ │ mov r1, #8388608 @ 0x800000 │ │ │ │ - bl 9d9e38 │ │ │ │ + bl 9d9e80 │ │ │ │ cmp r0, #0 │ │ │ │ bne 280b80 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -44035,29 +44035,29 @@ │ │ │ │ and r2, r2, r3 │ │ │ │ orrs r2, r2, #0 │ │ │ │ beq 280d04 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d910c │ │ │ │ + bl 9d9154 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #372] @ 280df8 │ │ │ │ mov r2, r0 │ │ │ │ bic r0, r3, #-2147483648 @ 0x80000000 │ │ │ │ cmp r0, r1 │ │ │ │ cmpeq r2, #0 │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ beq 280d4c │ │ │ │ mov r0, r2 │ │ │ │ bic r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #1048576 @ 0x100000 │ │ │ │ - bl 9d966c │ │ │ │ + bl 9d96b4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 280d5c │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -44214,15 +44214,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ strdeq r9, [r2], ip @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ - @ instruction: 0x008673bc │ │ │ │ + addeq r7, r6, ip, lsl #8 │ │ │ │ adceq r9, r2, r4, lsr #30 │ │ │ │ │ │ │ │ 00280f40 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -44296,15 +44296,15 @@ │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ bne 28115c │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl 997d7c │ │ │ │ + bl 997dc4 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r1, r1, r3 │ │ │ │ @@ -44916,38 +44916,38 @@ │ │ │ │ ldr r2, [pc, #116] @ 281a88 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 25351c │ │ │ │ @ instruction: 0x00a29eb8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r7, r6, r4, lsl r0 │ │ │ │ + addeq r7, r6, r4, rrx │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ strdeq r9, [r2], ip @ │ │ │ │ - addeq r6, r6, r4, ror ip │ │ │ │ - rsbseq lr, r5, r4, lsl #1 │ │ │ │ - @ instruction: 0x0075e09c │ │ │ │ - @ instruction: 0x008669bc │ │ │ │ - umulleq r6, r6, r4, r9 @ │ │ │ │ - rsbseq sp, r5, r0, lsr #27 │ │ │ │ + addeq r6, r6, r4, asr #25 │ │ │ │ + ldrsbeq lr, [r5], #-4 @ │ │ │ │ + rsbseq lr, r5, ip, ror #1 │ │ │ │ + addeq r6, r6, ip, lsl #20 │ │ │ │ + addeq r6, r6, r4, ror #19 │ │ │ │ + ldrsheq sp, [r5], #-208 @ 0xffffff30 @ │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq r6, r6, r4, lsr #18 │ │ │ │ - @ instruction: 0x0075dd90 │ │ │ │ - rsbseq sp, r5, ip, lsr #27 │ │ │ │ - addeq r6, r6, r4, lsl #17 │ │ │ │ - rsbseq sp, r5, ip, asr #27 │ │ │ │ - rsbseq sp, r5, ip, lsl #25 │ │ │ │ + addeq r6, r6, r4, ror r9 │ │ │ │ + rsbseq sp, r5, r0, ror #27 │ │ │ │ + ldrsheq sp, [r5], #-220 @ 0xffffff24 @ │ │ │ │ + ldrdeq r6, [r6], r4 │ │ │ │ + rsbseq sp, r5, ip, lsl lr │ │ │ │ + ldrsbeq sp, [r5], #-204 @ 0xffffff34 @ │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - addeq r6, r6, ip, asr r8 │ │ │ │ - rsbseq sp, r5, r0, asr #26 │ │ │ │ - rsbseq sp, r5, r4, asr #25 │ │ │ │ - addeq r6, r6, r4, lsr #16 │ │ │ │ - rsbseq sp, r5, r0, lsr ip │ │ │ │ - strdeq r6, [r6], r8 │ │ │ │ - rsbseq sp, r5, r8, lsl #24 │ │ │ │ + addeq r6, r6, ip, lsr #17 │ │ │ │ + @ instruction: 0x0075dd90 │ │ │ │ + rsbseq sp, r5, r4, lsl sp │ │ │ │ + addeq r6, r6, r4, ror r8 │ │ │ │ + rsbseq sp, r5, r0, lsl #25 │ │ │ │ + addeq r6, r6, r8, asr #16 │ │ │ │ + rsbseq sp, r5, r8, asr ip │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 00281a8c : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -45077,30 +45077,30 @@ │ │ │ │ mov r3, r7 │ │ │ │ ldrd r6, [sp, #120] @ 0x78 │ │ │ │ strd r4, [sp] │ │ │ │ strd r6, [sp, #8] │ │ │ │ ldrd r6, [sp, #152] @ 0x98 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ - bl 997d7c │ │ │ │ + bl 997dc4 │ │ │ │ strd r6, [sp] │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ add r1, sp, #96 @ 0x60 │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ - bl 997d7c │ │ │ │ + bl 997dc4 │ │ │ │ strd r6, [sp] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ add r0, sp, #192 @ 0xc0 │ │ │ │ - bl 997d7c │ │ │ │ + bl 997dc4 │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ strd r4, [sp] │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ - bl 997d7c │ │ │ │ + bl 997dc4 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr ip, [sp, #92] @ 0x5c │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ ldrd r0, [sp, #96] @ 0x60 │ │ │ │ adcs ip, ip, r3 │ │ │ │ @@ -45925,45 +45925,45 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ adceq r9, r2, r4, asr r3 │ │ │ │ andeq r4, r0, r0 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - addeq r6, r6, r5, asr #5 │ │ │ │ + addeq r6, r6, r5, lsl r3 │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ svcvc 0x00ff0000 │ │ │ │ strdeq r8, [r2], r8 @ │ │ │ │ svcvc 0x00fe0000 │ │ │ │ strdeq pc, [r1], -pc @ │ │ │ │ - addeq r5, r6, r1, lsl #19 │ │ │ │ - addeq r5, r6, ip, lsl #18 │ │ │ │ - rsbseq ip, r5, r8, lsl sp │ │ │ │ + ldrdeq r5, [r6], r1 │ │ │ │ + addeq r5, r6, ip, asr r9 │ │ │ │ + rsbseq ip, r5, r8, ror #26 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq r5, r6, r8, asr #16 │ │ │ │ - ldrheq ip, [r5], #-196 @ 0xffffff3c @ │ │ │ │ - ldrsbeq ip, [r5], #-192 @ 0xffffff40 @ │ │ │ │ + umulleq r5, r6, r8, r8 │ │ │ │ + rsbseq ip, r5, r4, lsl #26 │ │ │ │ + rsbseq ip, r5, r0, lsr #26 │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ - ldrdeq r5, [r6], ip │ │ │ │ - rsbseq ip, r5, r4, lsr #22 │ │ │ │ - rsbseq ip, r5, r0, ror #19 │ │ │ │ + addeq r5, r6, ip, lsr #12 │ │ │ │ + rsbseq ip, r5, r4, ror fp │ │ │ │ + rsbseq ip, r5, r0, lsr sl │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - addeq r5, r6, r0, lsr #11 │ │ │ │ - rsbseq ip, r5, r4, lsl #21 │ │ │ │ - rsbseq ip, r5, r8, lsl #20 │ │ │ │ - addeq r5, r6, r8, ror r5 │ │ │ │ - rsbseq ip, r5, r0, lsl #19 │ │ │ │ + strdeq r5, [r6], r0 │ │ │ │ + ldrsbeq ip, [r5], #-164 @ 0xffffff5c @ │ │ │ │ + rsbseq ip, r5, r8, asr sl │ │ │ │ + addeq r5, r6, r8, asr #11 │ │ │ │ + ldrsbeq ip, [r5], #-144 @ 0xffffff70 @ │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - addeq r5, r6, r4, asr r5 │ │ │ │ - rsbseq ip, r5, r0, ror #18 │ │ │ │ - addeq r5, r6, ip, lsr #10 │ │ │ │ - rsbseq ip, r5, ip, lsr r9 │ │ │ │ - rsbseq ip, r5, r4, asr r9 │ │ │ │ + addeq r5, r6, r4, lsr #11 │ │ │ │ + ldrheq ip, [r5], #-144 @ 0xffffff70 @ │ │ │ │ + addeq r5, r6, ip, ror r5 │ │ │ │ + rsbseq ip, r5, ip, lsl #19 │ │ │ │ + rsbseq ip, r5, r4, lsr #19 │ │ │ │ cmp r3, #0 │ │ │ │ clzeq lr, ip │ │ │ │ addeq lr, lr, #32 │ │ │ │ clzne lr, r3 │ │ │ │ rsb sl, lr, #64 @ 0x40 │ │ │ │ lsr r5, r1, sl │ │ │ │ lsl r3, r3, lr │ │ │ │ @@ -46264,34 +46264,34 @@ │ │ │ │ strd r4, [sp, #56] @ 0x38 │ │ │ │ strd r4, [sp, #64] @ 0x40 │ │ │ │ strd r4, [sp, #72] @ 0x48 │ │ │ │ strd r4, [sp, #80] @ 0x50 │ │ │ │ strd r4, [sp, #88] @ 0x58 │ │ │ │ strd r4, [sp, #96] @ 0x60 │ │ │ │ strd r4, [sp, #104] @ 0x68 │ │ │ │ - bl 997d7c │ │ │ │ + bl 997dc4 │ │ │ │ strd r4, [sp] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, sp, #96 @ 0x60 │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ - bl 997d7c │ │ │ │ + bl 997dc4 │ │ │ │ mov r2, r4 │ │ │ │ strd r4, [sp] │ │ │ │ mov r3, r5 │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ add r0, sp, #192 @ 0xc0 │ │ │ │ - bl 997d7c │ │ │ │ + bl 997dc4 │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ strd r2, [sp] │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ - bl 997d7c │ │ │ │ + bl 997dc4 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr ip, [sp, #92] @ 0x5c │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ ldrd r0, [sp, #96] @ 0x60 │ │ │ │ adcs ip, ip, r3 │ │ │ │ @@ -47071,58 +47071,58 @@ │ │ │ │ ldrb r8, [r5, #1] │ │ │ │ mov ip, r1 │ │ │ │ mov r0, r1 │ │ │ │ strh r3, [r9] │ │ │ │ b 2836f4 │ │ │ │ strdeq r8, [r2], ip @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r5, r6, r2, asr #32 │ │ │ │ - addeq r5, r6, ip, lsl r0 │ │ │ │ - addeq r5, r6, r4, lsl #1 │ │ │ │ + umulleq r5, r6, r2, r0 │ │ │ │ + addeq r5, r6, ip, rrx │ │ │ │ + ldrdeq r5, [r6], r4 │ │ │ │ adceq r7, r2, ip, asr #24 │ │ │ │ - umulleq r4, r6, ip, pc @ │ │ │ │ - umulleq r4, r6, r8, lr │ │ │ │ - rsbseq ip, r5, r0, ror #7 │ │ │ │ - @ instruction: 0x0075c29c │ │ │ │ + addeq r4, r6, ip, ror #31 │ │ │ │ + addeq r4, r6, r8, ror #29 │ │ │ │ + rsbseq ip, r5, r0, lsr r4 │ │ │ │ + rsbseq ip, r5, ip, ror #5 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - strdeq r4, [r6], r0 │ │ │ │ - umulleq r4, r6, r4, ip │ │ │ │ - addeq r4, r6, r8, asr #22 │ │ │ │ + addeq r4, r6, r0, asr #28 │ │ │ │ + addeq r4, r6, r4, ror #25 │ │ │ │ + umulleq r4, r6, r8, fp │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ - addeq r4, r6, r4, ror #21 │ │ │ │ - addeq r4, r6, r0, ror sl │ │ │ │ - addeq r4, r6, ip, lsl #16 │ │ │ │ + addeq r4, r6, r4, lsr fp │ │ │ │ + addeq r4, r6, r0, asr #21 │ │ │ │ + addeq r4, r6, ip, asr r8 │ │ │ │ @ instruction: 0xffffc001 │ │ │ │ - addeq r4, r6, ip, asr #10 │ │ │ │ - addeq r4, r6, r8, ror #8 │ │ │ │ - rsbseq fp, r5, r8, ror r8 │ │ │ │ - @ instruction: 0x0075b890 │ │ │ │ + umulleq r4, r6, ip, r5 │ │ │ │ + @ instruction: 0x008644b8 │ │ │ │ + rsbseq fp, r5, r8, asr #17 │ │ │ │ + rsbseq fp, r5, r0, ror #17 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - addeq r4, r6, ip, lsl r0 │ │ │ │ - rsbseq fp, r5, r8, lsl #9 │ │ │ │ - rsbseq fp, r5, r4, lsr #9 │ │ │ │ - addeq r3, r6, ip, lsl #27 │ │ │ │ - rsbseq fp, r5, r8, lsl #5 │ │ │ │ + addeq r4, r6, ip, rrx │ │ │ │ + ldrsbeq fp, [r5], #-72 @ 0xffffffb8 @ │ │ │ │ + ldrsheq fp, [r5], #-68 @ 0xffffffbc @ │ │ │ │ + ldrdeq r3, [r6], ip │ │ │ │ + ldrsbeq fp, [r5], #-40 @ 0xffffffd8 @ │ │ │ │ andeq r0, r0, ip, lsl #14 │ │ │ │ - addeq r3, r6, ip, lsl ip │ │ │ │ - rsbseq fp, r5, r0, lsl #2 │ │ │ │ - rsbseq fp, r5, r4, lsl #1 │ │ │ │ - ldrdeq r3, [r6], r0 │ │ │ │ - ldrsbeq sl, [r5], #-248 @ 0xffffff08 @ │ │ │ │ - addeq r3, r6, ip, lsr #23 │ │ │ │ - rsbseq fp, r5, r4, lsr #1 │ │ │ │ + addeq r3, r6, ip, ror #24 │ │ │ │ + rsbseq fp, r5, r0, asr r1 │ │ │ │ + ldrsbeq fp, [r5], #-4 @ │ │ │ │ + addeq r3, r6, r0, lsr #24 │ │ │ │ + rsbseq fp, r5, r8, lsr #32 │ │ │ │ + strdeq r3, [r6], ip │ │ │ │ + ldrsheq fp, [r5], #-4 @ │ │ │ │ andeq r0, r0, r3, asr r7 │ │ │ │ - addeq r3, r6, r0, lsl #23 │ │ │ │ - @ instruction: 0x0075af90 │ │ │ │ + ldrdeq r3, [r6], r0 │ │ │ │ + rsbseq sl, r5, r0, ror #31 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - addeq r3, r6, r4, ror #22 │ │ │ │ - rsbseq sl, r5, r4, ror pc │ │ │ │ - rsbseq sl, r5, ip, lsl #31 │ │ │ │ - addeq r3, r6, r4, asr #22 │ │ │ │ - rsbseq sl, r5, r0, asr pc │ │ │ │ + @ instruction: 0x00863bb4 │ │ │ │ + rsbseq sl, r5, r4, asr #31 │ │ │ │ + ldrsbeq sl, [r5], #-252 @ 0xffffff04 @ │ │ │ │ + umulleq r3, r6, r4, fp │ │ │ │ + rsbseq sl, r5, r0, lsr #31 │ │ │ │ ldrb r1, [r9, #17] │ │ │ │ cmp r1, #0 │ │ │ │ bne 284308 │ │ │ │ ldrb r6, [r9, #9] │ │ │ │ str r6, [sp, #48] @ 0x30 │ │ │ │ cmp r6, #0 │ │ │ │ beq 283c9c │ │ │ │ @@ -47912,15 +47912,15 @@ │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #56] @ 0x38 │ │ │ │ strb r9, [sp, #97] @ 0x61 │ │ │ │ - bl 997d7c │ │ │ │ + bl 997dc4 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ cmp r0, #0 │ │ │ │ ldrd r2, [sp, #112] @ 0x70 │ │ │ │ ldr sl, [sp, #100] @ 0x64 │ │ │ │ blt 28492c │ │ │ │ adds r2, r2, r2 │ │ │ │ @@ -48803,45 +48803,45 @@ │ │ │ │ orrs r0, r0, r1 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ add r2, r2, r1, lsl #20 │ │ │ │ b 285420 │ │ │ │ adceq r6, r2, ip, lsl r7 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - ldrdeq r3, [r6], sl │ │ │ │ + addeq r3, r6, sl, lsr #14 │ │ │ │ adceq r6, r2, r8, asr r1 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - addeq r3, r6, r8, asr #2 │ │ │ │ - rsbseq sl, r5, r8, asr r5 │ │ │ │ - rsbseq sl, r5, r0, ror r5 │ │ │ │ - umulleq r2, r6, r8, lr │ │ │ │ - rsbseq sl, r5, r0, lsr #5 │ │ │ │ + umulleq r3, r6, r8, r1 │ │ │ │ + rsbseq sl, r5, r8, lsr #11 │ │ │ │ + rsbseq sl, r5, r0, asr #11 │ │ │ │ + addeq r2, r6, r8, ror #29 │ │ │ │ + ldrsheq sl, [r5], #-32 @ 0xffffffe0 @ │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - addeq r2, r6, r4, lsr lr │ │ │ │ - ldrsheq sl, [r5], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbseq sl, r5, r8, lsr r2 │ │ │ │ + addeq r2, r6, r4, lsl #29 │ │ │ │ + rsbseq sl, r5, r0, asr #8 │ │ │ │ + rsbseq sl, r5, r8, lsl #5 │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - addeq r2, r6, r4, lsr #27 │ │ │ │ - rsbseq sl, r5, r0, lsl r2 │ │ │ │ - rsbseq sl, r5, ip, lsr #4 │ │ │ │ - addeq r2, r6, r8, asr #12 │ │ │ │ - rsbseq r9, r5, ip, lsr #22 │ │ │ │ - ldrheq r9, [r5], #-160 @ 0xffffff60 @ │ │ │ │ - addeq r2, r6, ip, lsl r6 │ │ │ │ - rsbseq r9, r5, r4, ror #22 │ │ │ │ - rsbseq r9, r5, r4, lsr #20 │ │ │ │ - strdeq r2, [r6], r0 │ │ │ │ - ldrsheq r9, [r5], #-152 @ 0xffffff68 @ │ │ │ │ - addeq r2, r6, r0, asr #11 │ │ │ │ - ldrsbeq r9, [r5], #-144 @ 0xffffff70 @ │ │ │ │ + strdeq r2, [r6], r4 │ │ │ │ + rsbseq sl, r5, r0, ror #4 │ │ │ │ + rsbseq sl, r5, ip, ror r2 │ │ │ │ + umulleq r2, r6, r8, r6 │ │ │ │ + rsbseq r9, r5, ip, ror fp │ │ │ │ + rsbseq r9, r5, r0, lsl #22 │ │ │ │ + addeq r2, r6, ip, ror #12 │ │ │ │ + ldrheq r9, [r5], #-180 @ 0xffffff4c @ │ │ │ │ + rsbseq r9, r5, r4, ror sl │ │ │ │ + addeq r2, r6, r0, asr #12 │ │ │ │ + rsbseq r9, r5, r8, asr #20 │ │ │ │ + addeq r2, r6, r0, lsl r6 │ │ │ │ + rsbseq r9, r5, r0, lsr #20 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - addeq r2, r6, r4, lsr #11 │ │ │ │ - ldrheq r9, [r5], #-148 @ 0xffffff6c @ │ │ │ │ - rsbseq r9, r5, ip, lsr fp │ │ │ │ + strdeq r2, [r6], r4 │ │ │ │ + rsbseq r9, r5, r4, lsl #20 │ │ │ │ + rsbseq r9, r5, ip, lsl #23 │ │ │ │ adds r0, r7, r0 │ │ │ │ adc r2, r6, r2 │ │ │ │ b 285420 │ │ │ │ ldrb r1, [r4, #14] │ │ │ │ cmp r1, r6, lsr #30 │ │ │ │ bne 284e6c │ │ │ │ mov r5, #6 │ │ │ │ @@ -49317,15 +49317,15 @@ │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #56] @ 0x38 │ │ │ │ strb r9, [sp, #97] @ 0x61 │ │ │ │ - bl 997d7c │ │ │ │ + bl 997dc4 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ cmp r0, #0 │ │ │ │ ldrd r2, [sp, #112] @ 0x70 │ │ │ │ ldr sl, [sp, #100] @ 0x64 │ │ │ │ blt 285f10 │ │ │ │ adds r2, r2, r2 │ │ │ │ @@ -50204,44 +50204,44 @@ │ │ │ │ add r2, r2, r1, lsl #7 │ │ │ │ b 2869b4 │ │ │ │ adds lr, r7, lr │ │ │ │ adc r2, r6, r2 │ │ │ │ b 2869b4 │ │ │ │ adceq r5, r2, r8, lsr r1 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - strdeq r2, [r6], lr │ │ │ │ + addeq r2, r6, lr, asr #2 │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq r4, r2, r8, lsl #23 │ │ │ │ - addeq r1, r6, r0, lsl #18 │ │ │ │ - rsbseq r8, r5, r8, lsl #26 │ │ │ │ + addeq r1, r6, r0, asr r9 │ │ │ │ + rsbseq r8, r5, r8, asr sp │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - umulleq r1, r6, ip, r8 │ │ │ │ - rsbseq r8, r5, r8, asr lr │ │ │ │ - rsbseq r8, r5, r0, lsr #25 │ │ │ │ + addeq r1, r6, ip, ror #17 │ │ │ │ + rsbseq r8, r5, r8, lsr #29 │ │ │ │ + ldrsheq r8, [r5], #-192 @ 0xffffff40 @ │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - ldrdeq r1, [r6], ip │ │ │ │ - rsbseq r8, r5, ip, ror #23 │ │ │ │ - rsbseq r8, r5, r4, lsl #24 │ │ │ │ - addeq r1, r6, r4, lsr #15 │ │ │ │ - rsbseq r8, r5, r0, lsl ip │ │ │ │ - rsbseq r8, r5, ip, lsr #24 │ │ │ │ - addeq r1, r6, r4, lsl #1 │ │ │ │ - rsbseq r8, r5, r8, ror #10 │ │ │ │ - rsbseq r8, r5, ip, ror #9 │ │ │ │ - addeq r1, r6, r8, asr r0 │ │ │ │ - rsbseq r8, r5, r0, lsr #11 │ │ │ │ - rsbseq r8, r5, r0, ror #8 │ │ │ │ - addeq r1, r6, ip, lsr #32 │ │ │ │ - rsbseq r8, r5, r4, lsr r4 │ │ │ │ - strdeq r0, [r6], ip │ │ │ │ - rsbseq r8, r5, ip, lsl #8 │ │ │ │ + addeq r1, r6, ip, lsr #16 │ │ │ │ + rsbseq r8, r5, ip, lsr ip │ │ │ │ + rsbseq r8, r5, r4, asr ip │ │ │ │ + strdeq r1, [r6], r4 │ │ │ │ + rsbseq r8, r5, r0, ror #24 │ │ │ │ + rsbseq r8, r5, ip, ror ip │ │ │ │ + ldrdeq r1, [r6], r4 │ │ │ │ + ldrheq r8, [r5], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbseq r8, r5, ip, lsr r5 │ │ │ │ + addeq r1, r6, r8, lsr #1 │ │ │ │ + ldrsheq r8, [r5], #-80 @ 0xffffffb0 @ │ │ │ │ + ldrheq r8, [r5], #-64 @ 0xffffffc0 @ │ │ │ │ + addeq r1, r6, ip, ror r0 │ │ │ │ + rsbseq r8, r5, r4, lsl #9 │ │ │ │ + addeq r1, r6, ip, asr #32 │ │ │ │ + rsbseq r8, r5, ip, asr r4 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - addeq r0, r6, r0, ror #31 │ │ │ │ - ldrsheq r8, [r5], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbseq r8, r5, r8, ror r5 │ │ │ │ + addeq r1, r6, r0, lsr r0 │ │ │ │ + rsbseq r8, r5, r0, asr #8 │ │ │ │ + rsbseq r8, r5, r8, asr #11 │ │ │ │ ldrb r1, [r4, #14] │ │ │ │ cmp r1, r6, lsr #30 │ │ │ │ bne 286440 │ │ │ │ mov r5, #6 │ │ │ │ str r2, [sp, #96] @ 0x60 │ │ │ │ str r2, [sp, #100] @ 0x64 │ │ │ │ str r2, [sp, #104] @ 0x68 │ │ │ │ @@ -50708,15 +50708,15 @@ │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ strd r2, [sp] │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ ldrd r2, [sp, #56] @ 0x38 │ │ │ │ strb r9, [sp, #97] @ 0x61 │ │ │ │ - bl 997d7c │ │ │ │ + bl 997dc4 │ │ │ │ ldr ip, [sp, #108] @ 0x6c │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ cmp ip, #0 │ │ │ │ ldrd r2, [sp, #112] @ 0x70 │ │ │ │ ldr lr, [sp, #100] @ 0x64 │ │ │ │ blt 2874c4 │ │ │ │ adds r2, r2, r2 │ │ │ │ @@ -51583,48 +51583,48 @@ │ │ │ │ movne r2, #24 │ │ │ │ bne 287c50 │ │ │ │ mov r2, #0 │ │ │ │ b 287c50 │ │ │ │ adceq r3, r2, r4, asr #23 │ │ │ │ andeq r4, r0, r0 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - addeq r0, r6, r2, asr fp │ │ │ │ + addeq r0, r6, r2, lsr #23 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ @ instruction: 0x00a235b0 │ │ │ │ - addeq r0, r6, ip, ror #5 │ │ │ │ - ldrsheq r7, [r5], #-100 @ 0xffffff9c @ │ │ │ │ + addeq r0, r6, ip, lsr r3 │ │ │ │ + rsbseq r7, r5, r4, asr #14 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ svcvc 0x00e00000 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - addeq r0, r6, r0, lsl #5 │ │ │ │ - rsbseq r7, r5, ip, lsr r8 │ │ │ │ - rsbseq r7, r5, r4, lsl #13 │ │ │ │ + ldrdeq r0, [r6], r0 @ │ │ │ │ + rsbseq r7, r5, ip, lsl #17 │ │ │ │ + ldrsbeq r7, [r5], #-100 @ 0xffffff9c @ │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - @ instruction: 0x008601b0 │ │ │ │ - rsbseq r7, r5, r0, asr #11 │ │ │ │ - ldrsbeq r7, [r5], #-88 @ 0xffffffa8 @ │ │ │ │ - addeq r0, r6, r8, ror r1 │ │ │ │ - rsbseq r7, r5, r4, ror #11 │ │ │ │ - rsbseq r7, r5, r0, lsl #12 │ │ │ │ + addeq r0, r6, r0, lsl #4 │ │ │ │ + rsbseq r7, r5, r0, lsl r6 │ │ │ │ + rsbseq r7, r5, r8, lsr #12 │ │ │ │ + addeq r0, r6, r8, asr #3 │ │ │ │ + rsbseq r7, r5, r4, lsr r6 │ │ │ │ + rsbseq r7, r5, r0, asr r6 │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ - ldrdeq pc, [r5], r4 │ │ │ │ - ldrheq r6, [r5], #-232 @ 0xffffff18 @ │ │ │ │ - rsbseq r6, r5, ip, lsr lr │ │ │ │ - addeq pc, r5, r8, lsr #19 │ │ │ │ - ldrsheq r6, [r5], #-224 @ 0xffffff20 @ │ │ │ │ + addeq pc, r5, r4, lsr #20 │ │ │ │ + rsbseq r6, r5, r8, lsl #30 │ │ │ │ + rsbseq r6, r5, ip, lsl #29 │ │ │ │ + strdeq pc, [r5], r8 │ │ │ │ + rsbseq r6, r5, r0, asr #30 │ │ │ │ + rsbseq r6, r5, r0, lsl #28 │ │ │ │ + ldrdeq pc, [r5], r0 │ │ │ │ + ldrsbeq r6, [r5], #-216 @ 0xffffff28 @ │ │ │ │ + addeq pc, r5, r0, lsr #19 │ │ │ │ ldrheq r6, [r5], #-208 @ 0xffffff30 @ │ │ │ │ - addeq pc, r5, r0, lsl #19 │ │ │ │ - rsbseq r6, r5, r8, lsl #27 │ │ │ │ - addeq pc, r5, r0, asr r9 @ │ │ │ │ - rsbseq r6, r5, r0, ror #26 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - addeq pc, r5, r4, lsr r9 @ │ │ │ │ - rsbseq r6, r5, r4, asr #26 │ │ │ │ - rsbseq r6, r5, ip, asr #29 │ │ │ │ + addeq pc, r5, r4, lsl #19 │ │ │ │ + @ instruction: 0x00756d94 │ │ │ │ + rsbseq r6, r5, ip, lsl pc │ │ │ │ ldm ip, {r0, r1, r2, r3} │ │ │ │ ldr ip, [sp, #16] │ │ │ │ mov r7, #1 │ │ │ │ stm ip, {r0, r1, r2, r3} │ │ │ │ ldrb r3, [sp, #48] @ 0x30 │ │ │ │ ldr lr, [sp, #52] @ 0x34 │ │ │ │ lsl r7, r7, r3 │ │ │ │ @@ -52102,26 +52102,26 @@ │ │ │ │ ldr r3, [pc, #236] @ 288b10 │ │ │ │ bic r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ cmp r2, r3 │ │ │ │ mov r9, r0 │ │ │ │ beq 288b00 │ │ │ │ bic r0, r0, #-2147483648 @ 0x80000000 │ │ │ │ mov r1, #8388608 @ 0x800000 │ │ │ │ - bl 9d9e38 │ │ │ │ + bl 9d9e80 │ │ │ │ cmp r0, #0 │ │ │ │ beq 288a6c │ │ │ │ b 288978 │ │ │ │ lsr r1, r3, #1 │ │ │ │ eor r5, r5, r4 │ │ │ │ tst r6, #1 │ │ │ │ eor r1, r1, r5, lsr #31 │ │ │ │ mov r0, r7 │ │ │ │ lsl r1, r1, #31 │ │ │ │ addne r0, r7, #-2147483648 @ 0x80000000 │ │ │ │ - bl 9d983c │ │ │ │ + bl 9d9884 │ │ │ │ mov r9, r0 │ │ │ │ tst r6, #4 │ │ │ │ addne r9, r9, #-2147483648 @ 0x80000000 │ │ │ │ mov r0, r9 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -52270,15 +52270,15 @@ │ │ │ │ mov r9, r3 │ │ │ │ mov sl, r2 │ │ │ │ beq 288e14 │ │ │ │ mov r0, r2 │ │ │ │ bic r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [pc, #344] @ 288e2c │ │ │ │ - bl 9d966c │ │ │ │ + bl 9d96b4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 288d24 │ │ │ │ b 288bc4 │ │ │ │ eor r2, r7, r5 │ │ │ │ lsr r3, r3, #1 │ │ │ │ tst fp, #1 │ │ │ │ eor r3, r3, r2, lsr #31 │ │ │ │ @@ -52288,15 +52288,15 @@ │ │ │ │ ldrd r0, [sp, #88] @ 0x58 │ │ │ │ mov r2, r4 │ │ │ │ movne r0, #0 │ │ │ │ movne r1, #0 │ │ │ │ ldrne r0, [sp, #88] @ 0x58 │ │ │ │ addne r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r3, r5 │ │ │ │ - bl 9d8d58 │ │ │ │ + bl 9d8da0 │ │ │ │ mov sl, r0 │ │ │ │ mov r9, r1 │ │ │ │ tst fp, #4 │ │ │ │ addne r9, r9, #-2147483648 @ 0x80000000 │ │ │ │ mov r0, sl │ │ │ │ mov r1, r9 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ @@ -52464,15 +52464,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq r1, r2, r8, asr #31 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq pc, r5, ip, lsl #7 │ │ │ │ + ldrdeq pc, [r5], ip │ │ │ │ adceq r1, r2, ip, lsl #29 │ │ │ │ │ │ │ │ 00288fd8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ @@ -52591,15 +52591,15 @@ │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #56] @ 0x38 │ │ │ │ strb sl, [sp, #97] @ 0x61 │ │ │ │ - bl 997d7c │ │ │ │ + bl 997dc4 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ ldr r0, [sp, #104] @ 0x68 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ ldr r2, [sp, #116] @ 0x74 │ │ │ │ ldr ip, [sp, #100] @ 0x64 │ │ │ │ blt 289218 │ │ │ │ @@ -53484,44 +53484,44 @@ │ │ │ │ lsr ip, r9, lr │ │ │ │ str ip, [sp, #12] │ │ │ │ ldr ip, [sp, #16] │ │ │ │ orrne ip, ip, #1 │ │ │ │ b 289438 │ │ │ │ adceq r1, r2, r8, lsr #28 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq lr, r5, sl, lsl #28 │ │ │ │ + addeq lr, r5, sl, asr lr │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq r1, r2, ip, ror r8 │ │ │ │ - ldrdeq lr, [r5], r4 │ │ │ │ - ldrsbeq r5, [r5], #-156 @ 0xffffff64 @ │ │ │ │ + addeq lr, r5, r4, lsr #12 │ │ │ │ + rsbseq r5, r5, ip, lsr #20 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq lr, r5, r0, ror r5 │ │ │ │ - rsbseq r5, r5, ip, lsr #22 │ │ │ │ - rsbseq r5, r5, r4, ror r9 │ │ │ │ + addeq lr, r5, r0, asr #11 │ │ │ │ + rsbseq r5, r5, ip, ror fp │ │ │ │ + rsbseq r5, r5, r4, asr #19 │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - @ instruction: 0x0085e4b4 │ │ │ │ - rsbseq r5, r5, r4, asr #17 │ │ │ │ - ldrsbeq r5, [r5], #-140 @ 0xffffff74 @ │ │ │ │ - addeq lr, r5, ip, ror r4 │ │ │ │ - rsbseq r5, r5, r8, ror #17 │ │ │ │ - rsbseq r5, r5, r4, lsl #18 │ │ │ │ - strdeq sp, [r5], r8 │ │ │ │ - ldrsbeq r5, [r5], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbseq r5, r5, r0, ror #2 │ │ │ │ - addeq sp, r5, ip, asr #25 │ │ │ │ - rsbseq r5, r5, r4, lsl r2 │ │ │ │ + addeq lr, r5, r4, lsl #10 │ │ │ │ + rsbseq r5, r5, r4, lsl r9 │ │ │ │ + rsbseq r5, r5, ip, lsr #18 │ │ │ │ + addeq lr, r5, ip, asr #9 │ │ │ │ + rsbseq r5, r5, r8, lsr r9 │ │ │ │ + rsbseq r5, r5, r4, asr r9 │ │ │ │ + addeq sp, r5, r8, asr #26 │ │ │ │ + rsbseq r5, r5, ip, lsr #4 │ │ │ │ + ldrheq r5, [r5], #-16 @ │ │ │ │ + addeq sp, r5, ip, lsl sp │ │ │ │ + rsbseq r5, r5, r4, ror #4 │ │ │ │ + rsbseq r5, r5, r4, lsr #2 │ │ │ │ + strdeq sp, [r5], r4 │ │ │ │ + ldrsheq r5, [r5], #-12 @ │ │ │ │ + addeq sp, r5, r4, asr #25 │ │ │ │ ldrsbeq r5, [r5], #-4 @ │ │ │ │ - addeq sp, r5, r4, lsr #25 │ │ │ │ - rsbseq r5, r5, ip, lsr #1 │ │ │ │ - addeq sp, r5, r4, ror ip │ │ │ │ - rsbseq r5, r5, r4, lsl #1 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - addeq sp, r5, r8, asr ip │ │ │ │ - rsbseq r5, r5, r8, rrx │ │ │ │ - ldrsheq r5, [r5], #-16 @ │ │ │ │ + addeq sp, r5, r8, lsr #25 │ │ │ │ + ldrheq r5, [r5], #-8 @ │ │ │ │ + rsbseq r5, r5, r0, asr #4 │ │ │ │ mov r3, r2 │ │ │ │ mov lr, #1 │ │ │ │ bic r2, r3, #-33554432 @ 0xfe000000 │ │ │ │ sub r2, r2, #8388608 @ 0x800000 │ │ │ │ orrs lr, lr, r2 │ │ │ │ movne r2, #1 │ │ │ │ moveq r2, #0 │ │ │ │ @@ -54073,31 +54073,31 @@ │ │ │ │ strd r2, [sp, #136] @ 0x88 │ │ │ │ strd r2, [sp, #144] @ 0x90 │ │ │ │ strd r2, [sp, #152] @ 0x98 │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ - bl 997d7c │ │ │ │ + bl 997dc4 │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ add r1, sp, #144 @ 0x90 │ │ │ │ add r0, sp, #152 @ 0x98 │ │ │ │ - bl 997d7c │ │ │ │ + bl 997dc4 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ strd r8, [sp] │ │ │ │ add r1, sp, #120 @ 0x78 │ │ │ │ add r0, sp, #264 @ 0x108 │ │ │ │ - bl 997d7c │ │ │ │ + bl 997dc4 │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ strd r4, [sp] │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ - bl 997d7c │ │ │ │ + bl 997dc4 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr lr, [sp, #136] @ 0x88 │ │ │ │ ldr r5, [sp, #140] @ 0x8c │ │ │ │ adds lr, lr, r3 │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ ldr r1, [sp, #144] @ 0x90 │ │ │ │ adcs r5, r5, r3 │ │ │ │ @@ -54856,30 +54856,30 @@ │ │ │ │ orreq r2, r2, #1073741824 @ 0x40000000 │ │ │ │ mov r1, #5 │ │ │ │ str r2, [r3, #12] │ │ │ │ strb r1, [r3] │ │ │ │ b 28b70c │ │ │ │ adceq r0, r2, r4, lsl r8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - umulleq sp, r5, r2, r2 │ │ │ │ + addeq sp, r5, r2, ror #5 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ adceq pc, r1, r8, ror ip @ │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ svcvc 0x00ff0000 │ │ │ │ svcvc 0x00fe0000 │ │ │ │ strdeq pc, [r1], -pc @ │ │ │ │ - umulleq ip, r5, r8, r5 │ │ │ │ - rsbseq r3, r5, r4, asr fp │ │ │ │ - rsbseq r3, r5, r0, lsr #19 │ │ │ │ + addeq ip, r5, r8, ror #11 │ │ │ │ + rsbseq r3, r5, r4, lsr #23 │ │ │ │ + ldrsheq r3, [r5], #-144 @ 0xffffff70 @ │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - addeq ip, r5, ip, asr #10 │ │ │ │ - ldrheq r3, [r5], #-152 @ 0xffffff68 @ │ │ │ │ - ldrsbeq r3, [r5], #-148 @ 0xffffff6c @ │ │ │ │ - addeq ip, r5, r8, lsl r5 │ │ │ │ - rsbseq r3, r5, r0, lsr #18 │ │ │ │ + umulleq ip, r5, ip, r5 │ │ │ │ + rsbseq r3, r5, r8, lsl #20 │ │ │ │ + rsbseq r3, r5, r4, lsr #20 │ │ │ │ + addeq ip, r5, r8, ror #10 │ │ │ │ + rsbseq r3, r5, r0, ror r9 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ subs r4, r8, r1 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ sbcs ip, sl, r1 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ movcc lr, #1 │ │ │ │ @@ -56437,31 +56437,31 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #276 @ 0x114 │ │ │ │ mov r2, #408 @ 0x198 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ - addeq fp, r5, r8, lsr #10 │ │ │ │ - rsbseq r2, r5, r0, lsr r9 │ │ │ │ - strdeq fp, [r5], ip │ │ │ │ - rsbseq r2, r5, r4, asr #20 │ │ │ │ - rsbseq r2, r5, r8, lsl #18 │ │ │ │ + addeq fp, r5, r8, ror r5 │ │ │ │ + rsbseq r2, r5, r0, lsl #19 │ │ │ │ + addeq fp, r5, ip, asr #10 │ │ │ │ + @ instruction: 0x00752a94 │ │ │ │ + rsbseq r2, r5, r8, asr r9 │ │ │ │ + addeq fp, r5, r0, lsr #10 │ │ │ │ + rsbseq r2, r5, r4, lsl #20 │ │ │ │ + rsbseq r2, r5, r8, lsl #19 │ │ │ │ + strdeq fp, [r5], r8 │ │ │ │ + rsbseq r2, r5, r0, lsl #18 │ │ │ │ + andeq r0, r0, lr, lsr #2 │ │ │ │ ldrdeq fp, [r5], r0 │ │ │ │ - ldrheq r2, [r5], #-148 @ 0xffffff6c @ │ │ │ │ - rsbseq r2, r5, r8, lsr r9 │ │ │ │ + ldrsbeq r2, [r5], #-140 @ 0xffffff74 @ │ │ │ │ + rsbseq r2, r5, r4, ror #20 │ │ │ │ addeq fp, r5, r8, lsr #9 │ │ │ │ - ldrheq r2, [r5], #-128 @ 0xffffff80 @ │ │ │ │ - andeq r0, r0, lr, lsr #2 │ │ │ │ - addeq fp, r5, r0, lsl #9 │ │ │ │ - rsbseq r2, r5, ip, lsl #17 │ │ │ │ - rsbseq r2, r5, r4, lsl sl │ │ │ │ - addeq fp, r5, r8, asr r4 │ │ │ │ - rsbseq r2, r5, r8, ror #16 │ │ │ │ - rsbseq r2, r5, r0, lsl #17 │ │ │ │ + ldrheq r2, [r5], #-136 @ 0xffffff78 @ │ │ │ │ + ldrsbeq r2, [r5], #-128 @ 0xffffff80 @ │ │ │ │ │ │ │ │ 0028ce18 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ @@ -56545,15 +56545,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq sp, r1, r0, ror #31 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq fp, r5, r4, lsr #7 │ │ │ │ + strdeq fp, [r5], r4 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ adceq sp, r1, ip, ror #29 │ │ │ │ │ │ │ │ 0028cf88 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -56576,23 +56576,23 @@ │ │ │ │ beq 28d038 │ │ │ │ lsr r3, r6, #23 │ │ │ │ add r3, r3, #1 │ │ │ │ tst r3, #254 @ 0xfe │ │ │ │ beq 28d044 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9d9c18 │ │ │ │ + bl 9d9c60 │ │ │ │ ldr r3, [pc, #248] @ 28d0f4 │ │ │ │ bic r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ cmp r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ beq 28d084 │ │ │ │ bic r0, r0, #-2147483648 @ 0x80000000 │ │ │ │ mov r1, #8388608 @ 0x800000 │ │ │ │ - bl 9d9e38 │ │ │ │ + bl 9d9e80 │ │ │ │ cmp r0, #0 │ │ │ │ bne 28d094 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -56680,29 +56680,29 @@ │ │ │ │ orrs r2, r2, #0 │ │ │ │ mov fp, #0 │ │ │ │ beq 28d1f8 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d9378 │ │ │ │ + bl 9d93c0 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #348] @ 28d2f4 │ │ │ │ mov r2, r0 │ │ │ │ bic r0, r3, #-2147483648 @ 0x80000000 │ │ │ │ cmp r0, r1 │ │ │ │ cmpeq r2, fp │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ beq 28d250 │ │ │ │ mov r0, r2 │ │ │ │ bic r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #1048576 @ 0x100000 │ │ │ │ - bl 9d966c │ │ │ │ + bl 9d96b4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 28d260 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -56853,15 +56853,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq sp, r1, r0, lsl #22 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq sl, r5, r0, asr #29 │ │ │ │ + addeq sl, r5, r0, lsl pc │ │ │ │ adceq sp, r1, r8, lsr #20 │ │ │ │ │ │ │ │ 0028d43c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -56947,15 +56947,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ lslcs r9, r0, #31 │ │ │ │ mov r2, r7 │ │ │ │ orrcs r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov r3, #0 │ │ │ │ movcc r9, #0 │ │ │ │ - bl 9d9fdc │ │ │ │ + bl 9da024 │ │ │ │ mov r5, r0 │ │ │ │ umull ip, r3, r4, r5 │ │ │ │ mov r0, r9 │ │ │ │ mla r3, r4, r1, r3 │ │ │ │ cmp r9, ip │ │ │ │ sbcs r1, r2, r3 │ │ │ │ mov lr, r2 │ │ │ │ @@ -56975,15 +56975,15 @@ │ │ │ │ mov r0, r9 │ │ │ │ moveq r5, r1 │ │ │ │ bne 28d708 │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, lr, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d9fdc │ │ │ │ + bl 9da024 │ │ │ │ mov r3, r0 │ │ │ │ umull ip, lr, r4, r3 │ │ │ │ mov r0, #0 │ │ │ │ mla lr, r4, r1, lr │ │ │ │ cmp r0, ip │ │ │ │ sbcs r9, r2, lr │ │ │ │ mov sl, r1 │ │ │ │ @@ -57700,38 +57700,38 @@ │ │ │ │ ldr r2, [pc, #116] @ 28e1c8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 25351c │ │ │ │ @ instruction: 0x00a1d9b4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq sl, r5, r2, ror #21 │ │ │ │ + addeq sl, r5, r2, lsr fp │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq sp, r1, r8, asr #12 │ │ │ │ - addeq sl, r5, r0, lsr #14 │ │ │ │ - rsbseq r1, r5, r0, lsr ip │ │ │ │ - rsbseq r1, r5, r8, lsr #22 │ │ │ │ + addeq sl, r5, r0, ror r7 │ │ │ │ + rsbseq r1, r5, r0, lsl #25 │ │ │ │ + rsbseq r1, r5, r8, ror fp │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ - addeq sl, r5, r8, ror r6 │ │ │ │ - rsbseq r1, r5, r8, lsl #21 │ │ │ │ - rsbseq r1, r5, r0, lsr #21 │ │ │ │ - addeq sl, r5, lr, ror #7 │ │ │ │ - addeq sl, r5, r4, lsr #4 │ │ │ │ - @ instruction: 0x00751690 │ │ │ │ - rsbseq r1, r5, ip, lsr #13 │ │ │ │ - addeq sl, r5, ip, asr #2 │ │ │ │ - rsbseq r1, r5, r4, asr r5 │ │ │ │ + addeq sl, r5, r8, asr #13 │ │ │ │ + ldrsbeq r1, [r5], #-168 @ 0xffffff58 @ │ │ │ │ + ldrsheq r1, [r5], #-160 @ 0xffffff60 @ │ │ │ │ + addeq sl, r5, lr, lsr r4 │ │ │ │ + addeq sl, r5, r4, ror r2 │ │ │ │ + rsbseq r1, r5, r0, ror #13 │ │ │ │ + ldrsheq r1, [r5], #-108 @ 0xffffff94 @ │ │ │ │ + umulleq sl, r5, ip, r1 │ │ │ │ + rsbseq r1, r5, r4, lsr #11 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq sl, r5, ip, lsl #2 │ │ │ │ - ldrsheq r1, [r5], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbseq r1, r5, r4, ror r5 │ │ │ │ - addeq sl, r5, r4, ror #1 │ │ │ │ - ldrsheq r1, [r5], #-64 @ 0xffffffc0 @ │ │ │ │ - strheq sl, [r5], r8 │ │ │ │ - rsbseq r1, r5, r8, asr #9 │ │ │ │ + addeq sl, r5, ip, asr r1 │ │ │ │ + rsbseq r1, r5, r0, asr #12 │ │ │ │ + rsbseq r1, r5, r4, asr #11 │ │ │ │ + addeq sl, r5, r4, lsr r1 │ │ │ │ + rsbseq r1, r5, r0, asr #10 │ │ │ │ + addeq sl, r5, r8, lsl #2 │ │ │ │ + rsbseq r1, r5, r8, lsl r5 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 0028e1cc : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -57872,26 +57872,26 @@ │ │ │ │ mov r5, #0 │ │ │ │ mvncs r4, #0 │ │ │ │ bcs 28e418 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9d9fdc │ │ │ │ + bl 9da024 │ │ │ │ mov r4, r0 │ │ │ │ add r3, sp, #104 @ 0x68 │ │ │ │ add r1, sp, #96 @ 0x60 │ │ │ │ mov r0, r3 │ │ │ │ mov r2, fp │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp] │ │ │ │ mov r3, r6 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ - bl 997d7c │ │ │ │ + bl 997dc4 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ ldr ip, [sp, #100] @ 0x64 │ │ │ │ subs r2, sl, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ sbcs r0, r9, r0 │ │ │ │ @@ -57920,15 +57920,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r6 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs r1, #0 │ │ │ │ bcs 28e4d4 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d9fdc │ │ │ │ + bl 9da024 │ │ │ │ orr r3, r1, r4 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ @@ -57937,26 +57937,26 @@ │ │ │ │ str r3, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ strd r4, [sp, #88] @ 0x58 │ │ │ │ strd r4, [sp, #96] @ 0x60 │ │ │ │ strd r4, [sp, #104] @ 0x68 │ │ │ │ - bl 997d7c │ │ │ │ + bl 997dc4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r3, [sp] │ │ │ │ add r3, sp, #88 @ 0x58 │ │ │ │ mov r1, r3 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ - bl 997d7c │ │ │ │ + bl 997dc4 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r4, [sp, #96] @ 0x60 │ │ │ │ ldr r5, [sp, #100] @ 0x64 │ │ │ │ adds r4, r4, r3 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ mov ip, #0 │ │ │ │ adcs r5, r5, r3 │ │ │ │ @@ -58024,23 +58024,23 @@ │ │ │ │ mov sl, #0 │ │ │ │ mvncs r9, #0 │ │ │ │ bcs 28e678 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, sl │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d9fdc │ │ │ │ + bl 9da024 │ │ │ │ mov r9, r0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 997d7c │ │ │ │ + bl 997dc4 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ ldr ip, [sp, #100] @ 0x64 │ │ │ │ subs r2, r7, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ sbcs r0, r8, r0 │ │ │ │ @@ -58069,35 +58069,35 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r6 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs sl, #0 │ │ │ │ bcs 28e72c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d9fdc │ │ │ │ + bl 9da024 │ │ │ │ mov sl, r1 │ │ │ │ orr sl, sl, r9 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #88] @ 0x58 │ │ │ │ strd r2, [sp, #96] @ 0x60 │ │ │ │ strd r2, [sp, #104] @ 0x68 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl 997d7c │ │ │ │ + bl 997dc4 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl 997d7c │ │ │ │ + bl 997dc4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ adds r1, r1, r3 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ @@ -58728,44 +58728,44 @@ │ │ │ │ movne ip, #1 │ │ │ │ lsl lr, ip, #14 │ │ │ │ mov r4, #0 │ │ │ │ b 28ee18 │ │ │ │ adceq ip, r1, r0, lsl ip │ │ │ │ andeq r4, r0, r0 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - @ instruction: 0x008598bb │ │ │ │ + addeq r9, r5, fp, lsl #18 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ svcvc 0x00ff0000 │ │ │ │ adceq ip, r1, r0, ror #6 │ │ │ │ svcvc 0x00fe0000 │ │ │ │ strdeq pc, [r1], -pc @ │ │ │ │ - addeq r9, r5, r8, ror #4 │ │ │ │ - rsbseq r0, r5, r8, ror r7 │ │ │ │ - rsbseq r0, r5, ip, ror #12 │ │ │ │ + @ instruction: 0x008592b8 │ │ │ │ + rsbseq r0, r5, r8, asr #15 │ │ │ │ + ldrheq r0, [r5], #-108 @ 0xffffff94 @ │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ - addeq r8, r5, fp, lsl lr │ │ │ │ + addeq r8, r5, fp, ror #28 │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ - addeq r8, r5, r0, asr #22 │ │ │ │ - rsbseq pc, r4, ip, lsr #31 │ │ │ │ - rsbseq pc, r4, r8, asr #31 │ │ │ │ + umulleq r8, r5, r0, fp │ │ │ │ + ldrsheq pc, [r4], #-252 @ 0xffffff04 @ │ │ │ │ + rsbseq r0, r5, r8, lsl r0 │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ - strdeq r8, [r5], r4 │ │ │ │ - ldrsheq pc, [r4], #-220 @ 0xffffff24 @ │ │ │ │ + addeq r8, r5, r4, asr #20 │ │ │ │ + rsbseq pc, r4, ip, asr #28 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq r8, r5, r0, ror #18 │ │ │ │ - rsbseq pc, r4, r4, asr #28 │ │ │ │ - rsbseq pc, r4, r8, asr #27 │ │ │ │ - addeq r8, r5, ip, lsl r9 │ │ │ │ - rsbseq pc, r4, ip, lsr #26 │ │ │ │ - rsbseq pc, r4, r4, asr #26 │ │ │ │ - strdeq r8, [r5], ip │ │ │ │ - rsbseq pc, r4, r8, lsl #26 │ │ │ │ - ldrdeq r8, [r5], r8 @ │ │ │ │ - rsbseq pc, r4, r0, ror #25 │ │ │ │ + @ instruction: 0x008589b0 │ │ │ │ + @ instruction: 0x0074fe94 │ │ │ │ + rsbseq pc, r4, r8, lsl lr @ │ │ │ │ + addeq r8, r5, ip, ror #18 │ │ │ │ + rsbseq pc, r4, ip, ror sp @ │ │ │ │ + @ instruction: 0x0074fd94 │ │ │ │ + addeq r8, r5, ip, asr #18 │ │ │ │ + rsbseq pc, r4, r8, asr sp @ │ │ │ │ + addeq r8, r5, r8, lsr #18 │ │ │ │ + rsbseq pc, r4, r0, lsr sp @ │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ ldr r6, [sp, #128] @ 0x80 │ │ │ │ ldr r1, [sp, #132] @ 0x84 │ │ │ │ ldr ip, [sp, #152] @ 0x98 │ │ │ │ ldr r0, [sp, #156] @ 0x9c │ │ │ │ cmp r1, r0 │ │ │ │ cmpeq r6, ip │ │ │ │ @@ -59372,26 +59372,26 @@ │ │ │ │ mov r5, #0 │ │ │ │ mvncs r4, #0 │ │ │ │ bcs 28fb80 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9d9fdc │ │ │ │ + bl 9da024 │ │ │ │ mov r4, r0 │ │ │ │ add r3, sp, #96 @ 0x60 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ mov r0, r3 │ │ │ │ mov r2, fp │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r5, [sp] │ │ │ │ mov r3, r6 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ - bl 997d7c │ │ │ │ + bl 997dc4 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ ldr ip, [sp, #92] @ 0x5c │ │ │ │ subs r2, sl, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ sbcs r0, r9, r0 │ │ │ │ @@ -59420,15 +59420,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r6 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs r1, #0 │ │ │ │ bcs 28fc3c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d9fdc │ │ │ │ + bl 9da024 │ │ │ │ orr r3, r1, r4 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ @@ -59437,26 +59437,26 @@ │ │ │ │ str r3, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ strd r4, [sp, #80] @ 0x50 │ │ │ │ strd r4, [sp, #88] @ 0x58 │ │ │ │ strd r4, [sp, #96] @ 0x60 │ │ │ │ - bl 997d7c │ │ │ │ + bl 997dc4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r3, [sp] │ │ │ │ add r3, sp, #80 @ 0x50 │ │ │ │ mov r1, r3 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ - bl 997d7c │ │ │ │ + bl 997dc4 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ ldr r4, [sp, #88] @ 0x58 │ │ │ │ ldr r5, [sp, #92] @ 0x5c │ │ │ │ adds r4, r4, r3 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ adcs r5, r5, r3 │ │ │ │ @@ -59524,23 +59524,23 @@ │ │ │ │ mov sl, #0 │ │ │ │ mvncs r9, #0 │ │ │ │ bcs 28fde0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, sl │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d9fdc │ │ │ │ + bl 9da024 │ │ │ │ mov r9, r0 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 997d7c │ │ │ │ + bl 997dc4 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ ldr ip, [sp, #92] @ 0x5c │ │ │ │ subs r2, r8, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ sbcs r0, r7, r0 │ │ │ │ @@ -59569,35 +59569,35 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r6 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs sl, #0 │ │ │ │ bcs 28fe94 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d9fdc │ │ │ │ + bl 9da024 │ │ │ │ mov sl, r1 │ │ │ │ orr sl, sl, r9 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #80] @ 0x50 │ │ │ │ strd r2, [sp, #88] @ 0x58 │ │ │ │ strd r2, [sp, #96] @ 0x60 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl 997d7c │ │ │ │ + bl 997dc4 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl 997d7c │ │ │ │ + bl 997dc4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ ldr r1, [sp, #92] @ 0x5c │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ @@ -59771,17 +59771,17 @@ │ │ │ │ bl 278ec0 │ │ │ │ mov r1, r0 │ │ │ │ b 29000c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq fp, r1, r0, lsr #9 │ │ │ │ andeq r4, r0, r0 │ │ │ │ strdeq fp, [r1], r4 @ │ │ │ │ - addeq r8, r5, ip, lsr r1 │ │ │ │ - rsbseq pc, r4, ip, asr #12 │ │ │ │ - rsbseq pc, r4, r0, asr #10 │ │ │ │ + addeq r8, r5, ip, lsl #3 │ │ │ │ + @ instruction: 0x0074f69c │ │ │ │ + @ instruction: 0x0074f590 │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ │ │ │ │ 002901c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -59865,15 +59865,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq sl, r1, r4, lsr ip │ │ │ │ andeq r4, r0, r0 │ │ │ │ - strdeq r7, [r5], r8 │ │ │ │ + addeq r8, r5, r8, asr #32 │ │ │ │ ldrsheq pc, [pc], #-255 @ │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq sl, r1, ip, lsr fp │ │ │ │ │ │ │ │ 00290334 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ @@ -59963,15 +59963,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq sl, r1, r4, asr #21 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r7, r5, r4, lsl #29 │ │ │ │ + ldrdeq r7, [r5], r4 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ @ instruction: 0x00a1a9bc │ │ │ │ │ │ │ │ 002904b0 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -60066,15 +60066,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq sl, r1, r0, asr #18 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r7, r5, ip, lsl #26 │ │ │ │ + addeq r7, r5, ip, asr sp │ │ │ │ adceq sl, r1, r0, lsr r8 │ │ │ │ │ │ │ │ 00290640 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -60425,19 +60425,19 @@ │ │ │ │ bl 27bb04 │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 290af4 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq sl, r1, r0, lsr #7 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r7, r5, r8, ror #14 │ │ │ │ - addeq r7, r5, r4, lsl #14 │ │ │ │ + @ instruction: 0x008577b8 │ │ │ │ + addeq r7, r5, r4, asr r7 │ │ │ │ svcvc 0x00800000 │ │ │ │ ldrdeq sl, [r1], r8 @ │ │ │ │ - addeq r7, r5, r8, lsl #13 │ │ │ │ + ldrdeq r7, [r5], r8 │ │ │ │ │ │ │ │ 00290bc8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -60519,19 +60519,19 @@ │ │ │ │ bl 27bb04 │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 290c60 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq sl, r1, r4, lsr r2 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - strdeq r7, [r5], ip │ │ │ │ - umulleq r7, r5, r8, r5 │ │ │ │ + addeq r7, r5, ip, asr #12 │ │ │ │ + addeq r7, r5, r8, ror #11 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ adceq sl, r1, r8, ror #2 │ │ │ │ - addeq r7, r5, r8, lsl r5 │ │ │ │ + addeq r7, r5, r8, ror #10 │ │ │ │ │ │ │ │ 00290d38 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r3, r0 │ │ │ │ @@ -60615,28 +60615,28 @@ │ │ │ │ bl 27bb04 │ │ │ │ ldrb r3, [sp] │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ b 290dd4 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq sl, r1, r0, asr #1 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r7, r5, ip, ror #8 │ │ │ │ - addeq r7, r5, r0, lsr #8 │ │ │ │ + @ instruction: 0x008574bc │ │ │ │ + addeq r7, r5, r0, ror r4 │ │ │ │ strdeq r9, [r1], ip @ │ │ │ │ │ │ │ │ 00290ea8 : │ │ │ │ lsr r2, r0, #23 │ │ │ │ add r2, r2, #1 │ │ │ │ tst r2, #254 @ 0xfe │ │ │ │ beq 290ee0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d9050 │ │ │ │ + bl 9d9098 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bics r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ bne 290f00 │ │ │ │ @@ -60735,16 +60735,16 @@ │ │ │ │ bl 27bb04 │ │ │ │ ldrb r3, [sp] │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ b 290fa0 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ strdeq r9, [r1], r4 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ - @ instruction: 0x008572b0 │ │ │ │ - addeq r7, r5, ip, asr r2 │ │ │ │ + addeq r7, r5, r0, lsl #6 │ │ │ │ + addeq r7, r5, ip, lsr #5 │ │ │ │ adceq r9, r1, r0, asr #28 │ │ │ │ │ │ │ │ 00291078 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -60821,16 +60821,16 @@ │ │ │ │ bl 27bb04 │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 29110c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq r9, r1, r8, ror sp │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r7, r5, ip, lsr #2 │ │ │ │ - addeq r7, r5, ip, ror #1 │ │ │ │ + addeq r7, r5, ip, ror r1 │ │ │ │ + addeq r7, r5, ip, lsr r1 │ │ │ │ svcvc 0x00800000 │ │ │ │ @ instruction: 0x00a19cbc │ │ │ │ │ │ │ │ 002911cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -60906,16 +60906,16 @@ │ │ │ │ bl 27bb04 │ │ │ │ ldrb r5, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 291258 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq r9, r1, ip, lsr #24 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r6, r5, ip, ror #31 │ │ │ │ - addeq r6, r5, r0, lsr #31 │ │ │ │ + addeq r7, r5, ip, lsr r0 │ │ │ │ + strdeq r6, [r5], r0 │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq r9, r1, r0, ror fp │ │ │ │ │ │ │ │ 00291318 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -60991,16 +60991,16 @@ │ │ │ │ bl 27bb04 │ │ │ │ ldrb r5, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 2913a4 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq r9, r1, r0, ror #21 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r6, r5, r0, lsr #29 │ │ │ │ - addeq r6, r5, r4, asr lr │ │ │ │ + strdeq r6, [r5], r0 │ │ │ │ + addeq r6, r5, r4, lsr #29 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ adceq r9, r1, r4, lsr #20 │ │ │ │ │ │ │ │ 00291464 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -61078,16 +61078,16 @@ │ │ │ │ bl 27bb04 │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 2914f0 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ umlaleq r9, r1, r4, r9 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r6, r5, r0, asr sp │ │ │ │ - addeq r6, r5, ip, lsl #26 │ │ │ │ + addeq r6, r5, r0, lsr #27 │ │ │ │ + addeq r6, r5, ip, asr sp │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ ldrdeq r9, [r1], r8 @ │ │ │ │ │ │ │ │ 002915b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -61167,16 +61167,16 @@ │ │ │ │ bl 27bb04 │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 29164c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq r9, r1, r8, lsr r8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r6, r5, ip, ror #23 │ │ │ │ - @ instruction: 0x00856bb0 │ │ │ │ + addeq r6, r5, ip, lsr ip │ │ │ │ + addeq r6, r5, r0, lsl #24 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq r9, r1, ip, ror r7 │ │ │ │ │ │ │ │ 00291714 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -61282,17 +61282,17 @@ │ │ │ │ b 291808 │ │ │ │ ldrh r3, [r6] │ │ │ │ orr r3, r3, #16384 @ 0x4000 │ │ │ │ strh r3, [r6] │ │ │ │ b 29188c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a196b8 │ │ │ │ - addeq r6, r5, ip, lsl #21 │ │ │ │ + ldrdeq r6, [r5], ip │ │ │ │ andeq r4, r0, r0 │ │ │ │ - strdeq r6, [r5], r8 │ │ │ │ + addeq r6, r5, r8, asr #20 │ │ │ │ svcvc 0x00800000 │ │ │ │ ldrdeq r9, [r1], r0 @ │ │ │ │ │ │ │ │ 002918dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -61398,17 +61398,17 @@ │ │ │ │ b 2919d0 │ │ │ │ ldrh r3, [r6] │ │ │ │ orr r3, r3, #16384 @ 0x4000 │ │ │ │ strh r3, [r6] │ │ │ │ b 291a54 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ strdeq r9, [r1], r0 @ │ │ │ │ - addeq r6, r5, r4, asr #17 │ │ │ │ + addeq r6, r5, r4, lsl r9 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r6, r5, r0, lsr r8 │ │ │ │ + addeq r6, r5, r0, lsl #17 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ adceq r9, r1, r8, lsl #8 │ │ │ │ │ │ │ │ 00291aa4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -61489,15 +61489,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 278dc4 │ │ │ │ ldrb r1, [sp, #16] │ │ │ │ b 291b70 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq r9, r1, r0, asr r3 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - strdeq r6, [r5], r0 │ │ │ │ + addeq r6, r5, r0, asr #14 │ │ │ │ adceq r9, r1, r4, lsl #5 │ │ │ │ │ │ │ │ 00291bfc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -61578,15 +61578,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ bl 278dc4 │ │ │ │ ldrb r3, [sp, #16] │ │ │ │ b 291ccc │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ strdeq r9, [r1], ip @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ - @ instruction: 0x008565b4 │ │ │ │ + addeq r6, r5, r4, lsl #12 │ │ │ │ adceq r9, r1, r8, lsr #2 │ │ │ │ │ │ │ │ 00291d58 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -61712,20 +61712,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ umlaleq r9, r1, r4, r0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r6, r5, r4, lsl #7 │ │ │ │ + ldrdeq r6, [r5], r4 │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq r8, r1, ip, asr pc │ │ │ │ - addeq r6, r5, r8, asr #5 │ │ │ │ - rsbseq sp, r4, r4, lsr r7 │ │ │ │ - rsbseq sp, r4, r0, asr r7 │ │ │ │ + addeq r6, r5, r8, lsl r3 │ │ │ │ + rsbseq sp, r4, r4, lsl #15 │ │ │ │ + rsbseq sp, r4, r0, lsr #15 │ │ │ │ │ │ │ │ 00291f78 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, sp, #72 @ 0x48 │ │ │ │ @@ -61850,20 +61850,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ adceq r8, r1, r4, ror lr │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r6, r5, r4, ror #2 │ │ │ │ + @ instruction: 0x008561b4 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ adceq r8, r1, ip, lsr sp │ │ │ │ - addeq r6, r5, r8, lsr #1 │ │ │ │ - rsbseq sp, r4, r4, lsl r5 │ │ │ │ - rsbseq sp, r4, r0, lsr r5 │ │ │ │ + strdeq r6, [r5], r8 │ │ │ │ + rsbseq sp, r4, r4, ror #10 │ │ │ │ + rsbseq sp, r4, r0, lsl #11 │ │ │ │ │ │ │ │ 00292198 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -61964,17 +61964,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ adceq r8, r1, ip, asr ip │ │ │ │ andeq r4, r0, r0 │ │ │ │ ldrdeq r8, [r1], r4 @ │ │ │ │ - addeq r5, r5, ip, ror #29 │ │ │ │ - rsbseq sp, r4, r8, asr r3 │ │ │ │ - rsbseq sp, r4, r4, ror r3 │ │ │ │ + addeq r5, r5, ip, lsr pc │ │ │ │ + rsbseq sp, r4, r8, lsr #7 │ │ │ │ + rsbseq sp, r4, r4, asr #7 │ │ │ │ │ │ │ │ 0029234c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -62053,15 +62053,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 278dc4 │ │ │ │ ldrb r1, [sp, #16] │ │ │ │ b 292418 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq r8, r1, r8, lsr #21 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r5, r5, r8, asr #28 │ │ │ │ + umulleq r5, r5, r8, lr @ │ │ │ │ ldrdeq r8, [r1], ip @ │ │ │ │ │ │ │ │ 002924a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -62142,15 +62142,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ bl 278dc4 │ │ │ │ ldrb r3, [sp, #16] │ │ │ │ b 292574 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq r8, r1, r4, asr r9 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r5, r5, ip, lsl #26 │ │ │ │ + addeq r5, r5, ip, asr sp │ │ │ │ adceq r8, r1, r0, lsl #17 │ │ │ │ │ │ │ │ 00292600 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -62225,15 +62225,15 @@ │ │ │ │ mov r0, sp │ │ │ │ bl 278dc4 │ │ │ │ ldrb r3, [sp] │ │ │ │ b 2926b4 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq r8, r1, r4, ror #15 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r5, r5, ip, lsr #23 │ │ │ │ + strdeq r5, [r5], ip │ │ │ │ adceq r8, r1, r0, asr #14 │ │ │ │ │ │ │ │ 00292744 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -62327,20 +62327,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1616 @ 0x650 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 25351c │ │ │ │ @ instruction: 0x00a186b8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r5, r5, r0, ror sl │ │ │ │ - @ instruction: 0x008559bc │ │ │ │ + addeq r5, r5, r0, asr #21 │ │ │ │ addeq r5, r5, ip, lsl #20 │ │ │ │ + addeq r5, r5, ip, asr sl │ │ │ │ adceq r8, r1, r8, ror #11 │ │ │ │ - addeq r5, r5, r0, ror #18 │ │ │ │ - rsbseq ip, r4, ip, ror #26 │ │ │ │ + @ instruction: 0x008559b0 │ │ │ │ + ldrheq ip, [r4], #-220 @ 0xffffff24 @ │ │ │ │ │ │ │ │ 002928e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #356] @ 292a60 │ │ │ │ @@ -62432,21 +62432,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1616 @ 0x650 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 25351c │ │ │ │ adceq r8, r1, r8, lsl r5 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - ldrdeq r5, [r5], r0 │ │ │ │ - addeq r5, r5, r2, lsr #16 │ │ │ │ - addeq r5, r5, ip, ror #16 │ │ │ │ + addeq r5, r5, r0, lsr #18 │ │ │ │ + addeq r5, r5, r2, ror r8 │ │ │ │ + @ instruction: 0x008558bc │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq r8, r1, r4, asr #8 │ │ │ │ - addeq r5, r5, r4, asr #15 │ │ │ │ - ldrsbeq ip, [r4], #-176 @ 0xffffff50 @ │ │ │ │ + addeq r5, r5, r4, lsl r8 │ │ │ │ + rsbseq ip, r4, r0, lsr #24 │ │ │ │ │ │ │ │ 00292a84 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #32 │ │ │ │ @@ -62541,21 +62541,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1616 @ 0x650 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 25351c │ │ │ │ adceq r8, r1, ip, ror #6 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r5, r5, ip, lsl r7 │ │ │ │ - addeq r5, r5, ip, ror r6 │ │ │ │ - addeq r5, r5, r0, asr #13 │ │ │ │ + addeq r5, r5, ip, ror #14 │ │ │ │ + addeq r5, r5, ip, asr #13 │ │ │ │ + addeq r5, r5, r0, lsl r7 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ umlaleq r8, r1, r8, r2 │ │ │ │ - addeq r5, r5, r8, lsl r6 │ │ │ │ - rsbseq ip, r4, r4, lsr #20 │ │ │ │ + addeq r5, r5, r8, ror #12 │ │ │ │ + rsbseq ip, r4, r4, ror sl │ │ │ │ │ │ │ │ 00292c30 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #364] @ 292db4 │ │ │ │ @@ -62649,21 +62649,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1616 @ 0x650 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 25351c │ │ │ │ adceq r8, r1, ip, asr #3 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - umulleq r5, r5, r4, r5 @ │ │ │ │ - addeq r5, r5, r2, ror #9 │ │ │ │ - addeq r5, r5, r0, lsr #10 │ │ │ │ + addeq r5, r5, r4, ror #11 │ │ │ │ + addeq r5, r5, r2, lsr r5 │ │ │ │ + addeq r5, r5, r0, ror r5 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ strdeq r8, [r1], r8 @ │ │ │ │ - addeq r5, r5, r0, ror r4 │ │ │ │ - rsbseq ip, r4, ip, ror r8 │ │ │ │ + addeq r5, r5, r0, asr #9 │ │ │ │ + rsbseq ip, r4, ip, asr #17 │ │ │ │ │ │ │ │ 00292dd8 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -62756,19 +62756,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 25351c │ │ │ │ adceq r8, r1, ip │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r5, r5, r8, asr #7 │ │ │ │ - addeq r5, r5, r4, lsl r3 │ │ │ │ + addeq r5, r5, r8, lsl r4 │ │ │ │ + addeq r5, r5, r4, ror #6 │ │ │ │ adceq r7, r1, r4, asr pc │ │ │ │ - ldrdeq r5, [r5], r0 │ │ │ │ - ldrsbeq ip, [r4], #-104 @ 0xffffff98 @ │ │ │ │ + addeq r5, r5, r0, lsr #6 │ │ │ │ + rsbseq ip, r4, r8, lsr #14 │ │ │ │ │ │ │ │ 00292f74 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -62861,19 +62861,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 25351c │ │ │ │ adceq r7, r1, r0, lsl #29 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - umulleq r5, r5, lr, r1 @ │ │ │ │ + addeq r5, r5, lr, ror #3 │ │ │ │ ldrdeq r7, [r1], ip @ │ │ │ │ - addeq r5, r5, ip, ror r1 │ │ │ │ - addeq r5, r5, r4, lsr r1 │ │ │ │ - rsbseq ip, r4, ip, lsr r5 │ │ │ │ + addeq r5, r5, ip, asr #3 │ │ │ │ + addeq r5, r5, r4, lsl #3 │ │ │ │ + rsbseq ip, r4, ip, lsl #11 │ │ │ │ │ │ │ │ 00293110 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r2 │ │ │ │ @@ -62934,15 +62934,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq r7, r1, ip, ror #25 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - umulleq r5, r5, ip, r0 @ │ │ │ │ + addeq r5, r5, ip, ror #1 │ │ │ │ adceq r7, r1, r0, asr ip │ │ │ │ │ │ │ │ 00293220 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -63004,15 +63004,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r7, [r1], ip @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r4, r5, ip, lsl #31 │ │ │ │ + ldrdeq r4, [r5], ip │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ adceq r7, r1, r0, asr #22 │ │ │ │ │ │ │ │ 00293338 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -63074,15 +63074,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq r7, r1, r4, asr #21 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r4, r5, r4, ror lr │ │ │ │ + addeq r4, r5, r4, asr #29 │ │ │ │ adceq r7, r1, r8, lsr #20 │ │ │ │ │ │ │ │ 00293440 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -63141,15 +63141,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a179bc │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r4, r5, ip, ror #26 │ │ │ │ + @ instruction: 0x00854dbc │ │ │ │ adceq r7, r1, r0, lsr #18 │ │ │ │ │ │ │ │ 00293544 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -63211,15 +63211,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a178b8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r4, r5, r8, ror #24 │ │ │ │ + @ instruction: 0x00854cb8 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ adceq r7, r1, ip, lsl r8 │ │ │ │ │ │ │ │ 0029365c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -63281,15 +63281,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq r7, r1, r0, lsr #15 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r4, r5, r0, asr fp │ │ │ │ + addeq r4, r5, r0, lsr #23 │ │ │ │ adceq r7, r1, r4, lsl #14 │ │ │ │ │ │ │ │ 00293764 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -63348,15 +63348,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ umlaleq r7, r1, r8, r6 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r4, r5, r8, asr #20 │ │ │ │ + umulleq r4, r5, r8, sl │ │ │ │ strdeq r7, [r1], ip @ │ │ │ │ │ │ │ │ 00293868 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -63417,15 +63417,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ - addeq r4, r5, r0, lsl #19 │ │ │ │ + ldrdeq r4, [r5], r0 │ │ │ │ adceq r7, r1, r0, lsl #11 │ │ │ │ andeq r4, r0, r0 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ strdeq r7, [r1], r4 @ │ │ │ │ │ │ │ │ 00293984 : │ │ │ │ @@ -63488,15 +63488,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ - addeq r4, r5, r4, ror #16 │ │ │ │ + @ instruction: 0x008548b4 │ │ │ │ adceq r7, r1, r4, ror #8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ ldrdeq r7, [r1], r8 @ │ │ │ │ │ │ │ │ 00293a90 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -63556,15 +63556,15 @@ │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ - addeq r4, r5, r8, asr r7 │ │ │ │ + addeq r4, r5, r8, lsr #15 │ │ │ │ adceq r7, r1, r8, asr r3 │ │ │ │ andeq r4, r0, r0 │ │ │ │ adceq r7, r1, ip, asr #5 │ │ │ │ │ │ │ │ 00293b98 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -63628,15 +63628,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq r7, r1, r4, ror #4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r4, r5, r8, lsr #12 │ │ │ │ + addeq r4, r5, r8, ror r6 │ │ │ │ adceq r7, r1, r8, asr #3 │ │ │ │ │ │ │ │ 00293ca8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -63698,15 +63698,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq r7, r1, r4, asr r1 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r4, r5, r8, lsl r5 │ │ │ │ + addeq r4, r5, r8, ror #10 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ strheq r7, [r1], r8 @ │ │ │ │ │ │ │ │ 00293dc0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -63768,15 +63768,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq r7, r1, ip, lsr r0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r4, r5, r0, lsl #8 │ │ │ │ + addeq r4, r5, r0, asr r4 │ │ │ │ adceq r6, r1, r0, lsr #31 │ │ │ │ │ │ │ │ 00293ec8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -63835,15 +63835,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq r6, r1, r4, lsr pc │ │ │ │ andeq r4, r0, r0 │ │ │ │ - strdeq r4, [r5], r8 │ │ │ │ + addeq r4, r5, r8, asr #6 │ │ │ │ umlaleq r6, r1, r8, lr │ │ │ │ │ │ │ │ 00293fcc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -63903,15 +63903,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq r6, r1, r0, lsr lr │ │ │ │ andeq r4, r0, r0 │ │ │ │ - strdeq r4, [r5], r0 │ │ │ │ + addeq r4, r5, r0, asr #4 │ │ │ │ umlaleq r6, r1, ip, sp │ │ │ │ │ │ │ │ 002940d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -63971,15 +63971,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq r6, r1, r8, lsr #26 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r4, r5, r8, ror #1 │ │ │ │ + addeq r4, r5, r8, lsr r1 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ umlaleq r6, r1, r4, ip │ │ │ │ │ │ │ │ 002941e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -64039,15 +64039,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq r6, r1, r8, lsl ip │ │ │ │ andeq r4, r0, r0 │ │ │ │ - ldrdeq r3, [r5], r8 │ │ │ │ + addeq r4, r5, r8, lsr #32 │ │ │ │ adceq r6, r1, r4, lsl #23 │ │ │ │ │ │ │ │ 002942e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -64104,15 +64104,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq r6, r1, r8, lsl fp │ │ │ │ andeq r4, r0, r0 │ │ │ │ - ldrdeq r3, [r5], r8 │ │ │ │ + addeq r3, r5, r8, lsr #30 │ │ │ │ adceq r6, r1, r4, lsl #21 │ │ │ │ │ │ │ │ 002943e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -64172,15 +64172,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq r6, r1, ip, lsl sl │ │ │ │ andeq r4, r0, r0 │ │ │ │ - ldrdeq r3, [r5], ip │ │ │ │ + addeq r3, r5, ip, lsr #28 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ adceq r6, r1, r8, lsl #19 │ │ │ │ │ │ │ │ 002944f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -64240,15 +64240,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq r6, r1, ip, lsl #18 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r3, r5, ip, asr #25 │ │ │ │ + addeq r3, r5, ip, lsl sp │ │ │ │ adceq r6, r1, r8, ror r8 │ │ │ │ │ │ │ │ 002945f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -64305,15 +64305,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq r6, r1, ip, lsl #16 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r3, r5, ip, asr #23 │ │ │ │ + addeq r3, r5, ip, lsl ip │ │ │ │ adceq r6, r1, r8, ror r7 │ │ │ │ │ │ │ │ 002946ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -64376,15 +64376,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq r6, r1, r0, lsl r7 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - @ instruction: 0x00853ab8 │ │ │ │ + addeq r3, r5, r8, lsl #22 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ adceq r6, r1, r0, ror r6 │ │ │ │ │ │ │ │ 00294808 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -64447,15 +64447,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ strdeq r6, [r1], r4 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ - umulleq r3, r5, ip, r9 │ │ │ │ + addeq r3, r5, ip, ror #19 │ │ │ │ adceq r6, r1, r4, asr r5 │ │ │ │ │ │ │ │ 00294914 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -64515,15 +64515,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq r6, r1, r8, ror #9 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - umulleq r3, r5, r0, r8 │ │ │ │ + addeq r3, r5, r0, ror #17 │ │ │ │ adceq r6, r1, r8, asr #8 │ │ │ │ │ │ │ │ 00294a1c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -64591,15 +64591,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a163bc │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r3, r5, r4, ror r7 │ │ │ │ + addeq r3, r5, r4, asr #15 │ │ │ │ adceq r6, r1, r4, lsr #6 │ │ │ │ │ │ │ │ 00294b44 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -64666,15 +64666,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ umlaleq r6, r1, r4, r2 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r3, r5, ip, asr #12 │ │ │ │ + umulleq r3, r5, ip, r6 │ │ │ │ strdeq r6, [r1], ip @ │ │ │ │ │ │ │ │ 00294c68 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -64813,17 +64813,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ adceq r6, r1, r8, asr #1 │ │ │ │ andeq r4, r0, r0 │ │ │ │ adceq r6, r1, ip, asr #32 │ │ │ │ - umulleq r3, r5, r0, r3 │ │ │ │ - ldrsheq sl, [r4], #-124 @ 0xffffff84 @ │ │ │ │ - rsbseq sl, r4, r8, lsl r8 │ │ │ │ + addeq r3, r5, r0, ror #7 │ │ │ │ + rsbseq sl, r4, ip, asr #16 │ │ │ │ + rsbseq sl, r4, r8, ror #16 │ │ │ │ │ │ │ │ 00294ea8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #64 @ 0x40 │ │ │ │ @@ -64910,17 +64910,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ adceq r5, r1, r8, asr #30 │ │ │ │ andeq r4, r0, r0 │ │ │ │ adceq r5, r1, ip, asr #29 │ │ │ │ - addeq r3, r5, r4, lsl r2 │ │ │ │ - rsbseq sl, r4, r0, lsl #13 │ │ │ │ - @ instruction: 0x0074a69c │ │ │ │ + addeq r3, r5, r4, ror #4 │ │ │ │ + ldrsbeq sl, [r4], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbseq sl, r4, ip, ror #13 │ │ │ │ │ │ │ │ 00295024 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #220] @ 295118 │ │ │ │ @@ -64978,15 +64978,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r5, [r1], r8 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ - umulleq r3, r5, r8, r1 │ │ │ │ + addeq r3, r5, r8, ror #3 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ adceq r5, r1, r8, asr #26 │ │ │ │ │ │ │ │ 00295130 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ @@ -65045,15 +65045,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq r5, r1, ip, asr #25 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r3, r5, ip, lsl #1 │ │ │ │ + ldrdeq r3, [r5], ip │ │ │ │ adceq r5, r1, ip, lsr ip │ │ │ │ │ │ │ │ 0029522c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -65109,15 +65109,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r5, [r1], r0 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ - umulleq r2, r5, r0, pc @ │ │ │ │ + addeq r2, r5, r0, ror #31 │ │ │ │ adceq r5, r1, r0, asr #22 │ │ │ │ │ │ │ │ 00295324 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -65176,15 +65176,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r5, [r1], r8 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ - umulleq r2, r5, r8, lr │ │ │ │ + addeq r2, r5, r8, ror #29 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ adceq r5, r1, r8, asr #20 │ │ │ │ │ │ │ │ 00295430 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ @@ -65243,15 +65243,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq r5, r1, ip, asr #19 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r2, r5, ip, lsl #27 │ │ │ │ + ldrdeq r2, [r5], ip │ │ │ │ adceq r5, r1, ip, lsr r9 │ │ │ │ │ │ │ │ 0029552c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -65307,15 +65307,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r5, [r1], r0 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ - umulleq r2, r5, r0, ip │ │ │ │ + addeq r2, r5, r0, ror #25 │ │ │ │ adceq r5, r1, r0, asr #16 │ │ │ │ │ │ │ │ 00295624 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -65377,15 +65377,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r5, [r1], r8 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r2, r5, r0, lsl #23 │ │ │ │ + ldrdeq r2, [r5], r0 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ adceq r5, r1, ip, lsr r7 │ │ │ │ │ │ │ │ 0029573c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ @@ -65447,15 +65447,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq r5, r1, r0, asr #13 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r2, r5, r8, ror #20 │ │ │ │ + @ instruction: 0x00852ab8 │ │ │ │ adceq r5, r1, r4, lsr #12 │ │ │ │ │ │ │ │ 00295844 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -65514,15 +65514,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a155b8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r2, r5, r0, ror #18 │ │ │ │ + @ instruction: 0x008529b0 │ │ │ │ adceq r5, r1, ip, lsl r5 │ │ │ │ │ │ │ │ 00295948 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -65589,15 +65589,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ umlaleq r5, r1, r0, r4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r2, r5, r8, asr #16 │ │ │ │ + umulleq r2, r5, r8, r8 │ │ │ │ strdeq r5, [r1], ip @ │ │ │ │ │ │ │ │ 00295a6c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -65663,15 +65663,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq r5, r1, ip, ror #6 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r2, r5, r4, lsr #14 │ │ │ │ + addeq r2, r5, r4, ror r7 │ │ │ │ ldrdeq r5, [r1], r8 @ │ │ │ │ │ │ │ │ 00295b8c : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -65807,17 +65807,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ adceq r5, r1, r4, lsr #3 │ │ │ │ andeq r4, r0, r0 │ │ │ │ adceq r5, r1, ip, lsr #2 │ │ │ │ - addeq r2, r5, r8, ror r4 │ │ │ │ - rsbseq r9, r4, r4, ror #17 │ │ │ │ - rsbseq r9, r4, r0, lsl #18 │ │ │ │ + addeq r2, r5, r8, asr #9 │ │ │ │ + rsbseq r9, r4, r4, lsr r9 │ │ │ │ + rsbseq r9, r4, r0, asr r9 │ │ │ │ │ │ │ │ 00295dc0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ @@ -65901,17 +65901,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ adceq r5, r1, r0, lsr r0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x00a14fb8 │ │ │ │ - addeq r2, r5, r8, lsl #6 │ │ │ │ - rsbseq r9, r4, r4, ror r7 │ │ │ │ - @ instruction: 0x00749790 │ │ │ │ + addeq r2, r5, r8, asr r3 │ │ │ │ + rsbseq r9, r4, r4, asr #15 │ │ │ │ + rsbseq r9, r4, r0, ror #15 │ │ │ │ │ │ │ │ 00295f30 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #224] @ 296028 │ │ │ │ @@ -65970,15 +65970,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq r4, r1, ip, asr #29 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - umulleq r2, r5, r4, r2 │ │ │ │ + addeq r2, r5, r4, ror #5 │ │ │ │ adceq r4, r1, r8, lsr lr │ │ │ │ │ │ │ │ 00296038 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -66038,15 +66038,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq r4, r1, r4, asr #27 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r2, r5, ip, lsl #3 │ │ │ │ + ldrdeq r2, [r5], ip │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ adceq r4, r1, r0, lsr sp │ │ │ │ │ │ │ │ 00296148 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -66106,15 +66106,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a14cb4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r2, r5, ip, ror r0 │ │ │ │ + addeq r2, r5, ip, asr #1 │ │ │ │ adceq r4, r1, r0, lsr #24 │ │ │ │ │ │ │ │ 00296248 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -66171,15 +66171,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a14bb4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r1, r5, ip, ror pc │ │ │ │ + addeq r1, r5, ip, asr #31 │ │ │ │ adceq r4, r1, r0, lsr #22 │ │ │ │ │ │ │ │ 00296344 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -66238,15 +66238,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a14ab8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r1, r5, r0, lsl #29 │ │ │ │ + ldrdeq r1, [r5], r0 │ │ │ │ adceq r4, r1, r8, lsr #20 │ │ │ │ │ │ │ │ 00296448 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -66305,15 +66305,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a149b4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r1, r5, ip, ror sp │ │ │ │ + addeq r1, r5, ip, asr #27 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ adceq r4, r1, r4, lsr #18 │ │ │ │ │ │ │ │ 00296554 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ @@ -66372,15 +66372,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq r4, r1, r8, lsr #17 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r1, r5, r0, ror ip │ │ │ │ + addeq r1, r5, r0, asr #25 │ │ │ │ adceq r4, r1, r8, lsl r8 │ │ │ │ │ │ │ │ 00296650 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -66436,15 +66436,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq r4, r1, ip, lsr #15 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r1, r5, r4, ror fp │ │ │ │ + addeq r1, r5, r4, asr #23 │ │ │ │ adceq r4, r1, ip, lsl r7 │ │ │ │ │ │ │ │ 00296748 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -66496,15 +66496,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ - addeq r1, r5, r4, lsr #21 │ │ │ │ + strdeq r1, [r5], r4 │ │ │ │ adceq r4, r1, r0, lsr #13 │ │ │ │ andeq r4, r0, r0 │ │ │ │ adceq r4, r1, r0, lsr r6 │ │ │ │ │ │ │ │ 00296838 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -66557,15 +66557,15 @@ │ │ │ │ add sp, sp, #24 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x008519b4 │ │ │ │ + addeq r1, r5, r4, lsl #20 │ │ │ │ @ instruction: 0x00a145b0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ adceq r4, r1, r0, asr #10 │ │ │ │ │ │ │ │ 00296924 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -66625,15 +66625,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r4, [r1], r8 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r1, r5, r8, lsl #17 │ │ │ │ + ldrdeq r1, [r5], r8 │ │ │ │ adceq r4, r1, r8, asr #8 │ │ │ │ │ │ │ │ 00296a24 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -66692,15 +66692,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r4, [r1], r8 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r1, r5, r8, lsl #15 │ │ │ │ + ldrdeq r1, [r5], r8 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ adceq r4, r1, r8, asr #6 │ │ │ │ │ │ │ │ 00296b2c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -66758,15 +66758,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r4, [r1], r0 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r1, r5, r0, lsl #13 │ │ │ │ + ldrdeq r1, [r5], r0 │ │ │ │ adceq r4, r1, r0, asr #4 │ │ │ │ │ │ │ │ 00296c28 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -66822,15 +66822,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r4, [r1], r4 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r1, r5, r4, lsl #11 │ │ │ │ + ldrdeq r1, [r5], r4 │ │ │ │ adceq r4, r1, r4, asr #2 │ │ │ │ │ │ │ │ 00296d20 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -66889,15 +66889,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r4, [r1], ip @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r1, r5, ip, lsl #9 │ │ │ │ + ldrdeq r1, [r5], ip │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ adceq r4, r1, ip, asr #32 │ │ │ │ │ │ │ │ 00296e28 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -66955,15 +66955,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r3, [r1], r4 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r1, r5, r4, lsl #7 │ │ │ │ + ldrdeq r1, [r5], r4 │ │ │ │ adceq r3, r1, r4, asr #30 │ │ │ │ │ │ │ │ 00296f24 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -67019,15 +67019,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r3, [r1], r8 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r1, r5, r8, lsl #5 │ │ │ │ + ldrdeq r1, [r5], r8 │ │ │ │ adceq r3, r1, r8, asr #28 │ │ │ │ │ │ │ │ 0029701c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -67085,15 +67085,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ - addeq r1, r5, ip, asr #3 │ │ │ │ + addeq r1, r5, ip, lsl r2 │ │ │ │ adceq r3, r1, ip, asr #27 │ │ │ │ andeq r4, r0, r0 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ adceq r3, r1, ip, asr #26 │ │ │ │ │ │ │ │ 00297128 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -67152,15 +67152,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ - addeq r1, r5, r0, asr #1 │ │ │ │ + addeq r1, r5, r0, lsl r1 │ │ │ │ adceq r3, r1, r0, asr #25 │ │ │ │ andeq r4, r0, r0 │ │ │ │ adceq r3, r1, r0, asr #24 │ │ │ │ │ │ │ │ 00297228 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -67217,15 +67217,15 @@ │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ - addeq r0, r5, r0, asr #31 │ │ │ │ + addeq r1, r5, r0, lsl r0 │ │ │ │ adceq r3, r1, r0, asr #23 │ │ │ │ andeq r4, r0, r0 │ │ │ │ adceq r3, r1, r0, asr #22 │ │ │ │ │ │ │ │ 00297324 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -67285,15 +67285,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r3, [r1], r8 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ - umulleq r0, r5, ip, lr │ │ │ │ + addeq r0, r5, ip, ror #29 │ │ │ │ adceq r3, r1, r8, asr #20 │ │ │ │ │ │ │ │ 00297424 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -67352,15 +67352,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r3, [r1], r8 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ - umulleq r0, r5, ip, sp │ │ │ │ + addeq r0, r5, ip, ror #27 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ adceq r3, r1, r8, asr #18 │ │ │ │ │ │ │ │ 0029752c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -67418,15 +67418,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r3, [r1], r0 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ - umulleq r0, r5, r4, ip │ │ │ │ + addeq r0, r5, r4, ror #25 │ │ │ │ adceq r3, r1, r0, asr #16 │ │ │ │ │ │ │ │ 00297628 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -67482,15 +67482,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r3, [r1], r4 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ - umulleq r0, r5, r8, fp │ │ │ │ + addeq r0, r5, r8, ror #23 │ │ │ │ adceq r3, r1, r4, asr #14 │ │ │ │ │ │ │ │ 00297720 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -67546,15 +67546,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r3, [r1], ip @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ - umulleq r0, r5, ip, sl │ │ │ │ + addeq r0, r5, ip, ror #21 │ │ │ │ adceq r3, r1, r4, asr r6 │ │ │ │ │ │ │ │ 00297818 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -67611,15 +67611,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq r3, r1, r4, ror #11 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r0, r5, r4, lsr #19 │ │ │ │ + strdeq r0, [r5], r4 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ adceq r3, r1, ip, asr r5 │ │ │ │ │ │ │ │ 00297918 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -67675,15 +67675,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq r3, r1, r4, ror #9 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r0, r5, r4, lsr #17 │ │ │ │ + strdeq r0, [r5], r4 │ │ │ │ adceq r3, r1, ip, asr r4 │ │ │ │ │ │ │ │ 00297a0c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -67737,15 +67737,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ strdeq r3, [r1], r0 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ - @ instruction: 0x008507b0 │ │ │ │ + addeq r0, r5, r0, lsl #16 │ │ │ │ adceq r3, r1, r8, ror #6 │ │ │ │ │ │ │ │ 00297afc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -67802,15 +67802,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq r3, r1, r0, lsl #6 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r0, r5, r0, asr #13 │ │ │ │ + addeq r0, r5, r0, lsl r7 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ adceq r3, r1, r8, ror r2 │ │ │ │ │ │ │ │ 00297bfc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -67866,15 +67866,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq r3, r1, r0, lsl #4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r0, r5, r0, asr #11 │ │ │ │ + addeq r0, r5, r0, lsl r6 │ │ │ │ adceq r3, r1, r8, ror r1 │ │ │ │ │ │ │ │ 00297cf0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -67928,15 +67928,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq r3, r1, ip, lsl #2 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r0, r5, ip, asr #9 │ │ │ │ + addeq r0, r5, ip, lsl r5 │ │ │ │ adceq r3, r1, r4, lsl #1 │ │ │ │ │ │ │ │ 00297de0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -67996,15 +67996,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq r3, r1, ip, lsl r0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r0, r5, r4, asr #7 │ │ │ │ + addeq r0, r5, r4, lsl r4 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ adceq r2, r1, r8, lsl #31 │ │ │ │ │ │ │ │ 00297eec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -68063,15 +68063,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq r2, r1, r0, lsl pc │ │ │ │ andeq r4, r0, r0 │ │ │ │ - @ instruction: 0x008502b8 │ │ │ │ + addeq r0, r5, r8, lsl #6 │ │ │ │ adceq r2, r1, ip, ror lr │ │ │ │ │ │ │ │ 00297fec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -68128,15 +68128,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq r2, r1, r0, lsl lr │ │ │ │ andeq r4, r0, r0 │ │ │ │ - @ instruction: 0x008501b8 │ │ │ │ + addeq r0, r5, r8, lsl #4 │ │ │ │ adceq r2, r1, ip, ror sp │ │ │ │ │ │ │ │ 002980e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -68201,15 +68201,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ strdeq r2, [r1], r0 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r0, r5, r8, lsr #1 │ │ │ │ + strdeq r0, [r5], r8 │ │ │ │ adceq r2, r1, r4, ror #24 │ │ │ │ │ │ │ │ 00298204 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -68273,15 +68273,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r2, [r1], r4 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq pc, r4, ip, lsl #31 │ │ │ │ + ldrdeq pc, [r4], ip │ │ │ │ adceq r2, r1, r8, asr #22 │ │ │ │ │ │ │ │ 0029831c : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -68387,15 +68387,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq r2, r1, r0, lsr #20 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - ldrdeq pc, [r4], r8 │ │ │ │ + addeq pc, r4, r8, lsr #28 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ umlaleq r2, r1, ip, r9 │ │ │ │ │ │ │ │ 002984d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -68450,15 +68450,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq r2, r1, r4, lsr #18 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq pc, r4, r4, ror #25 │ │ │ │ + addeq pc, r4, r4, lsr sp @ │ │ │ │ adceq r2, r1, r0, lsr #17 │ │ │ │ │ │ │ │ 002985c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -68511,15 +68511,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq r2, r1, r4, lsr r8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - strdeq pc, [r4], r4 │ │ │ │ + addeq pc, r4, r4, asr #24 │ │ │ │ @ instruction: 0x00a127b0 │ │ │ │ │ │ │ │ 002986b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -68575,15 +68575,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq r2, r1, r8, asr #14 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq pc, r4, r0, lsl #22 │ │ │ │ + addeq pc, r4, r0, asr fp @ │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ adceq r2, r1, r4, asr #13 │ │ │ │ │ │ │ │ 002987b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -68638,15 +68638,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq r2, r1, ip, asr #12 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq pc, r4, ip, lsl #20 │ │ │ │ + addeq pc, r4, ip, asr sl @ │ │ │ │ adceq r2, r1, r8, asr #11 │ │ │ │ │ │ │ │ 002988a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -68699,15 +68699,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq r2, r1, ip, asr r5 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq pc, r4, ip, lsl r9 @ │ │ │ │ + addeq pc, r4, ip, ror #18 │ │ │ │ ldrdeq r2, [r1], r8 @ │ │ │ │ │ │ │ │ 0029898c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -68766,15 +68766,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq r2, r1, r0, ror r4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq pc, r4, r4, lsl r8 @ │ │ │ │ + addeq pc, r4, r4, ror #16 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ adceq r2, r1, r0, ror #7 │ │ │ │ │ │ │ │ 00298a94 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -68832,15 +68832,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq r2, r1, r8, ror #6 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq pc, r4, r0, lsl r7 @ │ │ │ │ + addeq pc, r4, r0, ror #14 │ │ │ │ ldrdeq r2, [r1], r8 @ │ │ │ │ │ │ │ │ 00298b90 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -68896,15 +68896,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq r2, r1, ip, ror #4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq pc, r4, r4, lsl r6 @ │ │ │ │ + addeq pc, r4, r4, ror #12 │ │ │ │ ldrdeq r2, [r1], ip @ │ │ │ │ │ │ │ │ 00298c88 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -68968,15 +68968,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq r2, r1, r0, asr r1 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq pc, r4, r8, lsl #10 │ │ │ │ + addeq pc, r4, r8, asr r5 @ │ │ │ │ adceq r2, r1, r8, asr #1 │ │ │ │ │ │ │ │ 00298da0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -69039,15 +69039,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq r2, r1, r8, lsr r0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - strdeq pc, [r4], r0 │ │ │ │ + addeq pc, r4, r0, asr #8 │ │ │ │ @ instruction: 0x00a11fb0 │ │ │ │ │ │ │ │ 00298eb4 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -69153,15 +69153,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq r1, r1, r8, lsl #29 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq pc, r4, r0, asr r2 @ │ │ │ │ + addeq pc, r4, r0, lsr #5 │ │ │ │ adceq r1, r1, r0, lsl #28 │ │ │ │ │ │ │ │ 0029906c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -69218,15 +69218,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ umlaleq r1, r1, r0, sp @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq pc, r4, r8, asr r1 @ │ │ │ │ + addeq pc, r4, r8, lsr #3 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ adceq r1, r1, r8, lsl #26 │ │ │ │ │ │ │ │ 0029916c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -69282,15 +69282,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ umlaleq r1, r1, r0, ip @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq pc, r4, r8, asr r0 @ │ │ │ │ + addeq pc, r4, r8, lsr #1 │ │ │ │ adceq r1, r1, r8, lsl #24 │ │ │ │ │ │ │ │ 00299260 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -69344,15 +69344,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ umlaleq r1, r1, ip, fp @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq lr, r4, r4, ror #30 │ │ │ │ + @ instruction: 0x0084efb4 │ │ │ │ adceq r1, r1, r4, lsl fp │ │ │ │ │ │ │ │ 00299350 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -69407,15 +69407,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq r1, r1, ip, lsr #21 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq lr, r4, r4, ror lr │ │ │ │ + addeq lr, r4, r4, asr #29 │ │ │ │ adceq r1, r1, r8, lsr #20 │ │ │ │ │ │ │ │ 00299444 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -69471,15 +69471,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a119b8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq lr, r4, r0, lsl #27 │ │ │ │ + ldrdeq lr, [r4], r0 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ adceq r1, r1, r4, lsr r9 │ │ │ │ │ │ │ │ 00299540 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -69534,15 +69534,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a118bc │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq lr, r4, r4, lsl #25 │ │ │ │ + ldrdeq lr, [r4], r4 │ │ │ │ adceq r1, r1, r8, lsr r8 │ │ │ │ │ │ │ │ 00299630 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -69595,15 +69595,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq r1, r1, ip, asr #15 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - umulleq lr, r4, r4, fp │ │ │ │ + addeq lr, r4, r4, ror #23 │ │ │ │ adceq r1, r1, r8, asr #14 │ │ │ │ │ │ │ │ 0029971c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -69686,15 +69686,15 @@ │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb r3, [sp, #1] │ │ │ │ b 299790 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r1, [r1], r8 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq lr, r4, r4, lsr #20 │ │ │ │ + addeq lr, r4, r4, ror sl │ │ │ │ adceq r1, r1, r4, lsl #12 │ │ │ │ │ │ │ │ 00299880 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -69778,15 +69778,15 @@ │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb r2, [sp, #1] │ │ │ │ b 2998f8 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq r1, r1, r8, ror r5 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - @ instruction: 0x0084e8bc │ │ │ │ + addeq lr, r4, ip, lsl #18 │ │ │ │ umlaleq r1, r1, ip, r4 @ │ │ │ │ │ │ │ │ 002999e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -69870,15 +69870,15 @@ │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb r2, [sp, #1] │ │ │ │ b 299a60 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq r1, r1, r0, lsl r4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq lr, r4, r4, asr r7 │ │ │ │ + addeq lr, r4, r4, lsr #15 │ │ │ │ adceq r1, r1, r4, lsr r3 │ │ │ │ │ │ │ │ 00299b50 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -69954,15 +69954,15 @@ │ │ │ │ rsc r3, r3, #0 │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb r2, [sp, #1] │ │ │ │ b 299bc4 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq r1, r1, r8, lsr #5 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq lr, r4, r8, lsl #12 │ │ │ │ + addeq lr, r4, r8, asr r6 │ │ │ │ adceq r1, r1, r8, ror #3 │ │ │ │ │ │ │ │ 00299c98 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -70037,15 +70037,15 @@ │ │ │ │ rsc r2, r2, #0 │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb ip, [sp, #1] │ │ │ │ b 299d08 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq r1, r1, ip, ror #2 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq lr, r4, r4, asr #9 │ │ │ │ + addeq lr, r4, r4, lsl r5 │ │ │ │ adceq r1, r1, r4, lsr #1 │ │ │ │ │ │ │ │ 00299ddc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -70120,15 +70120,15 @@ │ │ │ │ rsc r2, r2, #0 │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb ip, [sp, #1] │ │ │ │ b 299e4c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq r1, r1, r8, lsr #32 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq lr, r4, r0, lsl #7 │ │ │ │ + ldrdeq lr, [r4], r0 │ │ │ │ adceq r0, r1, r0, ror #30 │ │ │ │ │ │ │ │ 00299f20 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -70203,15 +70203,15 @@ │ │ │ │ rsc r2, r2, #0 │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb ip, [sp, #1] │ │ │ │ b 299f90 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq r0, r1, r4, ror #29 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq lr, r4, ip, lsr r2 │ │ │ │ + addeq lr, r4, ip, lsl #5 │ │ │ │ adceq r0, r1, ip, lsl lr │ │ │ │ │ │ │ │ 0029a064 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -70229,15 +70229,15 @@ │ │ │ │ bne 29a100 │ │ │ │ ldrh r4, [r3] │ │ │ │ tst r4, #16 │ │ │ │ beq 29a100 │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cmp r4, #0 │ │ │ │ bne 29a100 │ │ │ │ - bl 9d9a04 │ │ │ │ + bl 9d9a4c │ │ │ │ ldr r2, [pc, #284] @ 29a1e4 │ │ │ │ ldr r3, [pc, #276] @ 29a1e0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -70305,15 +70305,15 @@ │ │ │ │ eor r0, r0, r3 │ │ │ │ b 29a0c0 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq r0, r1, r0, lsr #27 │ │ │ │ andeq r4, r0, r0 │ │ │ │ adceq r0, r1, r4, asr sp │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq lr, r4, r4, rrx │ │ │ │ + strheq lr, [r4], r4 │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 0029a1f4 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ asr r1, r0, #31 │ │ │ │ b 29a064 │ │ │ │ @@ -70341,15 +70341,15 @@ │ │ │ │ mov ip, r0 │ │ │ │ tst lr, #16 │ │ │ │ mov r3, r1 │ │ │ │ beq 29a2a8 │ │ │ │ ldrb lr, [r2, #2] │ │ │ │ cmp lr, #0 │ │ │ │ bne 29a2a8 │ │ │ │ - bl 9d9a04 │ │ │ │ + bl 9d9a4c │ │ │ │ ldr r2, [pc, #260] @ 29a374 │ │ │ │ ldr r3, [pc, #252] @ 29a370 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -70410,15 +70410,15 @@ │ │ │ │ bic r0, r0, #8388608 @ 0x800000 │ │ │ │ eor r0, r0, r3 │ │ │ │ b 29a268 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ strdeq r0, [r1], r0 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ adceq r0, r1, ip, lsr #23 │ │ │ │ - ldrdeq sp, [r4], r4 │ │ │ │ + addeq sp, r4, r4, lsr #30 │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 0029a380 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -70433,15 +70433,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 29a410 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 29a410 │ │ │ │ - bl 9d99d4 │ │ │ │ + bl 9d9a1c │ │ │ │ ldr r2, [pc, #260] @ 29a4dc │ │ │ │ ldr r3, [pc, #252] @ 29a4d8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -70502,15 +70502,15 @@ │ │ │ │ bic r0, r0, #8388608 @ 0x800000 │ │ │ │ eor r0, r0, r3 │ │ │ │ b 29a3d0 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq r0, r1, r0, lsl #21 │ │ │ │ andeq r4, r0, r0 │ │ │ │ adceq r0, r1, r4, asr #20 │ │ │ │ - addeq sp, r4, ip, ror #26 │ │ │ │ + @ instruction: 0x0084ddbc │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 0029a4e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -70525,15 +70525,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 29a578 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 29a578 │ │ │ │ - bl 9d99d4 │ │ │ │ + bl 9d9a1c │ │ │ │ ldr r2, [pc, #260] @ 29a644 │ │ │ │ ldr r3, [pc, #252] @ 29a640 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -70594,15 +70594,15 @@ │ │ │ │ bic r0, r0, #8388608 @ 0x800000 │ │ │ │ eor r0, r0, r3 │ │ │ │ b 29a538 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq r0, r1, r8, lsl r9 │ │ │ │ andeq r4, r0, r0 │ │ │ │ ldrdeq r0, [r1], ip @ │ │ │ │ - addeq sp, r4, r4, lsl #24 │ │ │ │ + addeq sp, r4, r4, asr ip │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 0029a650 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -70620,15 +70620,15 @@ │ │ │ │ bne 29a6e8 │ │ │ │ ldrh r4, [r3] │ │ │ │ tst r4, #16 │ │ │ │ beq 29a6e8 │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cmp r4, #0 │ │ │ │ bne 29a6e8 │ │ │ │ - bl 9d90ac │ │ │ │ + bl 9d90f4 │ │ │ │ ldr r2, [pc, #284] @ 29a7d0 │ │ │ │ ldr r3, [pc, #276] @ 29a7cc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -70696,15 +70696,15 @@ │ │ │ │ eor r1, r1, r3 │ │ │ │ b 29a6ac │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a107b4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ adceq r0, r1, r8, ror #14 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq sp, r4, ip, ror sl │ │ │ │ + addeq sp, r4, ip, asr #21 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 0029a7e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -70722,15 +70722,15 @@ │ │ │ │ bne 29a878 │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 29a878 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 29a878 │ │ │ │ - bl 9d9028 │ │ │ │ + bl 9d9070 │ │ │ │ ldr r2, [pc, #284] @ 29a960 │ │ │ │ ldr r3, [pc, #276] @ 29a95c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -70798,15 +70798,15 @@ │ │ │ │ eor r1, r1, r3 │ │ │ │ b 29a83c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq r0, r1, ip, lsl r6 │ │ │ │ andeq r4, r0, r0 │ │ │ │ ldrdeq r0, [r1], r8 @ │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq sp, r4, ip, ror #17 │ │ │ │ + addeq sp, r4, ip, lsr r9 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 0029a970 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -70824,15 +70824,15 @@ │ │ │ │ bne 29aa08 │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 29aa08 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 29aa08 │ │ │ │ - bl 9d9028 │ │ │ │ + bl 9d9070 │ │ │ │ ldr r2, [pc, #284] @ 29aaf0 │ │ │ │ ldr r3, [pc, #276] @ 29aaec │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -70900,15 +70900,15 @@ │ │ │ │ eor r1, r1, r3 │ │ │ │ b 29a9cc │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq r0, r1, ip, lsl #9 │ │ │ │ andeq r4, r0, r0 │ │ │ │ adceq r0, r1, r8, asr #8 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq sp, r4, ip, asr r7 │ │ │ │ + addeq sp, r4, ip, lsr #15 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 0029ab00 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -70924,15 +70924,15 @@ │ │ │ │ mov ip, r0 │ │ │ │ tst lr, #16 │ │ │ │ mov r3, r1 │ │ │ │ beq 29ab90 │ │ │ │ ldrb lr, [r2, #2] │ │ │ │ cmp lr, #0 │ │ │ │ bne 29ab90 │ │ │ │ - bl 9d90ac │ │ │ │ + bl 9d90f4 │ │ │ │ ldr r2, [pc, #260] @ 29ac60 │ │ │ │ ldr r3, [pc, #252] @ 29ac5c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -70993,15 +70993,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ eor r1, r1, r3 │ │ │ │ b 29ab54 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq r0, r1, r4, lsl #6 │ │ │ │ andeq r4, r0, r0 │ │ │ │ adceq r0, r1, r0, asr #5 │ │ │ │ - addeq sp, r4, ip, ror #11 │ │ │ │ + addeq sp, r4, ip, lsr r6 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 0029ac6c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -71016,15 +71016,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 29acf8 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 29acf8 │ │ │ │ - bl 9d9028 │ │ │ │ + bl 9d9070 │ │ │ │ ldr r2, [pc, #260] @ 29adc8 │ │ │ │ ldr r3, [pc, #252] @ 29adc4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -71085,15 +71085,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ eor r1, r1, r3 │ │ │ │ b 29acbc │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ umlaleq r0, r1, r4, r1 │ │ │ │ andeq r4, r0, r0 │ │ │ │ adceq r0, r1, r8, asr r1 │ │ │ │ - addeq sp, r4, r4, lsl #9 │ │ │ │ + ldrdeq sp, [r4], r4 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 0029add4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -71108,15 +71108,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 29ae60 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 29ae60 │ │ │ │ - bl 9d9028 │ │ │ │ + bl 9d9070 │ │ │ │ ldr r2, [pc, #260] @ 29af30 │ │ │ │ ldr r3, [pc, #252] @ 29af2c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -71177,15 +71177,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ eor r1, r1, r3 │ │ │ │ b 29ae24 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq r0, r1, ip, lsr #32 │ │ │ │ andeq r4, r0, r0 │ │ │ │ strdeq pc, [r0], r0 @ │ │ │ │ - addeq sp, r4, ip, lsl r3 │ │ │ │ + addeq sp, r4, ip, ror #6 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 0029af3c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -71269,15 +71269,15 @@ │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb r3, [sp, #1] │ │ │ │ b 29afb0 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a0feb8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq sp, r4, r4, lsl #4 │ │ │ │ + addeq sp, r4, r4, asr r2 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq pc, r0, r0, ror #27 │ │ │ │ │ │ │ │ 0029b0a8 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ asr r1, r0, #31 │ │ │ │ @@ -71844,15 +71844,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq pc, r0, ip, ror #11 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq ip, r4, ip, asr r9 │ │ │ │ + addeq ip, r4, ip, lsr #19 │ │ │ │ adceq pc, r0, r4, lsr r5 @ │ │ │ │ │ │ │ │ 0029b938 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -71918,15 +71918,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq pc, r0, r4, asr #9 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq ip, r4, r0, asr #16 │ │ │ │ + umulleq ip, r4, r0, r8 │ │ │ │ adceq pc, r0, r4, lsl r4 @ │ │ │ │ │ │ │ │ 0029ba58 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -71992,15 +71992,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq pc, r0, r4, lsr #7 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq ip, r4, r0, lsr #14 │ │ │ │ + addeq ip, r4, r0, ror r7 │ │ │ │ strdeq pc, [r0], r4 @ │ │ │ │ │ │ │ │ 0029bb78 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -72062,15 +72062,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq pc, r0, r0, lsl #5 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq ip, r4, r8, lsl #12 │ │ │ │ + addeq ip, r4, r8, asr r6 │ │ │ │ adceq pc, r0, r0, ror #3 │ │ │ │ │ │ │ │ 0029bc88 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -72125,15 +72125,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq pc, r0, ip, ror r1 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq ip, r4, r8, lsl r5 │ │ │ │ + addeq ip, r4, r8, ror #10 │ │ │ │ adceq pc, r0, r8, ror #1 │ │ │ │ │ │ │ │ 0029bd7c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -72188,15 +72188,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq pc, r0, r8, lsl #1 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq ip, r4, r4, lsr #8 │ │ │ │ + addeq ip, r4, r4, ror r4 │ │ │ │ strdeq lr, [r0], r4 @ │ │ │ │ │ │ │ │ 0029be70 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -72251,15 +72251,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ umlaleq lr, r0, r4, pc @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq ip, r4, r0, lsr r3 │ │ │ │ + addeq ip, r4, r0, lsl #7 │ │ │ │ adceq lr, r0, r0, lsl #30 │ │ │ │ │ │ │ │ 0029bf64 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -72277,15 +72277,15 @@ │ │ │ │ bne 29c000 │ │ │ │ ldrh r4, [r3] │ │ │ │ tst r4, #16 │ │ │ │ beq 29c000 │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cmp r4, #0 │ │ │ │ bne 29c000 │ │ │ │ - bl 9d99f4 │ │ │ │ + bl 9d9a3c │ │ │ │ ldr r2, [pc, #240] @ 29c0b8 │ │ │ │ ldr r3, [pc, #232] @ 29c0b4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -72341,15 +72341,15 @@ │ │ │ │ lsl lr, lr, r1 │ │ │ │ mov r2, #2 │ │ │ │ b 29c018 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq lr, r0, r0, lsr #29 │ │ │ │ andeq r4, r0, r0 │ │ │ │ adceq lr, r0, r4, asr lr │ │ │ │ - addeq ip, r4, r4, ror #3 │ │ │ │ + addeq ip, r4, r4, lsr r2 │ │ │ │ svcvc 0x00800000 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 0029c0c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -72368,15 +72368,15 @@ │ │ │ │ bne 29c164 │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 29c164 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 29c164 │ │ │ │ - bl 9d99cc │ │ │ │ + bl 9d9a14 │ │ │ │ ldr r2, [pc, #220] @ 29c208 │ │ │ │ ldr r3, [pc, #212] @ 29c204 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -72427,15 +72427,15 @@ │ │ │ │ lsl r0, r0, r3 │ │ │ │ mov r3, #2 │ │ │ │ b 29c17c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq lr, r0, r4, lsr sp │ │ │ │ andeq r4, r0, r0 │ │ │ │ strdeq lr, [r0], r0 @ │ │ │ │ - addeq ip, r4, r4, lsl #1 │ │ │ │ + ldrdeq ip, [r4], r4 │ │ │ │ svcvc 0x00800000 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 0029c218 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -72454,15 +72454,15 @@ │ │ │ │ bne 29c2b4 │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 29c2b4 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 29c2b4 │ │ │ │ - bl 9d99cc │ │ │ │ + bl 9d9a14 │ │ │ │ ldr r2, [pc, #220] @ 29c358 │ │ │ │ ldr r3, [pc, #212] @ 29c354 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -72513,15 +72513,15 @@ │ │ │ │ lsl r0, r0, r3 │ │ │ │ mov r3, #2 │ │ │ │ b 29c2cc │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq lr, r0, r4, ror #23 │ │ │ │ andeq r4, r0, r0 │ │ │ │ adceq lr, r0, r0, lsr #23 │ │ │ │ - addeq fp, r4, r4, lsr pc │ │ │ │ + addeq fp, r4, r4, lsl #31 │ │ │ │ svcvc 0x00800000 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 0029c368 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -72538,15 +72538,15 @@ │ │ │ │ mov lr, r0 │ │ │ │ tst r3, #16 │ │ │ │ mov ip, r1 │ │ │ │ beq 29c3fc │ │ │ │ ldrb r3, [r2, #2] │ │ │ │ cmp r3, #0 │ │ │ │ bne 29c3fc │ │ │ │ - bl 9d99f4 │ │ │ │ + bl 9d9a3c │ │ │ │ ldr r2, [pc, #212] @ 29c498 │ │ │ │ ldr r3, [pc, #204] @ 29c494 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -72595,15 +72595,15 @@ │ │ │ │ and r3, r3, r2, lsl #23 │ │ │ │ orr r0, r0, r3 │ │ │ │ b 29c3bc │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ umlaleq lr, r0, ip, sl │ │ │ │ andeq r4, r0, r0 │ │ │ │ adceq lr, r0, r8, asr sl │ │ │ │ - @ instruction: 0x0084bdb8 │ │ │ │ + addeq fp, r4, r8, lsl #28 │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 0029c4a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -72618,15 +72618,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 29c530 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 29c530 │ │ │ │ - bl 9d99cc │ │ │ │ + bl 9d9a14 │ │ │ │ ldr r2, [pc, #184] @ 29c5b4 │ │ │ │ ldr r3, [pc, #176] @ 29c5b0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -72668,15 +72668,15 @@ │ │ │ │ and r3, r3, r2, lsl #23 │ │ │ │ orr r0, r0, r3 │ │ │ │ b 29c4f4 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq lr, r0, ip, asr r9 │ │ │ │ andeq r4, r0, r0 │ │ │ │ adceq lr, r0, r0, lsr #18 │ │ │ │ - addeq fp, r4, r8, lsr #25 │ │ │ │ + strdeq fp, [r4], r8 │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 0029c5c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -72691,15 +72691,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 29c64c │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 29c64c │ │ │ │ - bl 9d99cc │ │ │ │ + bl 9d9a14 │ │ │ │ ldr r2, [pc, #184] @ 29c6d0 │ │ │ │ ldr r3, [pc, #176] @ 29c6cc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -72741,15 +72741,15 @@ │ │ │ │ and r3, r3, r2, lsl #23 │ │ │ │ orr r0, r0, r3 │ │ │ │ b 29c610 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq lr, r0, r0, asr #16 │ │ │ │ andeq r4, r0, r0 │ │ │ │ adceq lr, r0, r4, lsl #16 │ │ │ │ - addeq fp, r4, ip, lsl #23 │ │ │ │ + ldrdeq fp, [r4], ip │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 0029c6dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -72767,15 +72767,15 @@ │ │ │ │ bne 29c774 │ │ │ │ ldrh r4, [r3] │ │ │ │ tst r4, #16 │ │ │ │ beq 29c774 │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cmp r4, #0 │ │ │ │ bne 29c774 │ │ │ │ - bl 9d9098 │ │ │ │ + bl 9d90e0 │ │ │ │ ldr r2, [pc, #240] @ 29c830 │ │ │ │ ldr r3, [pc, #232] @ 29c82c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -72831,15 +72831,15 @@ │ │ │ │ lsl lr, lr, r1 │ │ │ │ mov r2, #2 │ │ │ │ b 29c78c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq lr, r0, r8, lsr #14 │ │ │ │ andeq r4, r0, r0 │ │ │ │ ldrdeq lr, [r0], ip @ │ │ │ │ - addeq fp, r4, r0, ror sl │ │ │ │ + addeq fp, r4, r0, asr #21 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 0029c840 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -72858,15 +72858,15 @@ │ │ │ │ bne 29c8d8 │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 29c8d8 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 29c8d8 │ │ │ │ - bl 9d9004 │ │ │ │ + bl 9d904c │ │ │ │ ldr r2, [pc, #220] @ 29c980 │ │ │ │ ldr r3, [pc, #212] @ 29c97c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -72917,15 +72917,15 @@ │ │ │ │ lsl r0, r0, r3 │ │ │ │ mov r3, #2 │ │ │ │ b 29c8f0 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a0e5bc │ │ │ │ andeq r4, r0, r0 │ │ │ │ adceq lr, r0, r8, ror r5 │ │ │ │ - addeq fp, r4, r0, lsl r9 │ │ │ │ + addeq fp, r4, r0, ror #18 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 0029c990 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -72944,15 +72944,15 @@ │ │ │ │ bne 29ca28 │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 29ca28 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 29ca28 │ │ │ │ - bl 9d9004 │ │ │ │ + bl 9d904c │ │ │ │ ldr r2, [pc, #220] @ 29cad0 │ │ │ │ ldr r3, [pc, #212] @ 29cacc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -73003,15 +73003,15 @@ │ │ │ │ lsl r0, r0, r3 │ │ │ │ mov r3, #2 │ │ │ │ b 29ca40 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq lr, r0, ip, ror #8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ adceq lr, r0, r8, lsr #8 │ │ │ │ - addeq fp, r4, r0, asr #15 │ │ │ │ + addeq fp, r4, r0, lsl r8 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 0029cae0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -73028,15 +73028,15 @@ │ │ │ │ mov lr, r0 │ │ │ │ tst r3, #16 │ │ │ │ mov ip, r1 │ │ │ │ beq 29cb70 │ │ │ │ ldrb r3, [r2, #2] │ │ │ │ cmp r3, #0 │ │ │ │ bne 29cb70 │ │ │ │ - bl 9d9098 │ │ │ │ + bl 9d90e0 │ │ │ │ ldr r2, [pc, #212] @ 29cc10 │ │ │ │ ldr r3, [pc, #204] @ 29cc0c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -73085,15 +73085,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ orr r1, r1, r3 │ │ │ │ b 29cb34 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq lr, r0, r4, lsr #6 │ │ │ │ andeq r4, r0, r0 │ │ │ │ adceq lr, r0, r0, ror #5 │ │ │ │ - addeq fp, r4, r4, asr #12 │ │ │ │ + umulleq fp, r4, r4, r6 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 0029cc1c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -73108,15 +73108,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 29cca4 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 29cca4 │ │ │ │ - bl 9d9004 │ │ │ │ + bl 9d904c │ │ │ │ ldr r2, [pc, #184] @ 29cd2c │ │ │ │ ldr r3, [pc, #176] @ 29cd28 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -73158,15 +73158,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ orr r1, r1, r3 │ │ │ │ b 29cc6c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq lr, r0, r4, ror #3 │ │ │ │ andeq r4, r0, r0 │ │ │ │ adceq lr, r0, r8, lsr #3 │ │ │ │ - addeq fp, r4, r4, lsr r5 │ │ │ │ + addeq fp, r4, r4, lsl #11 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 0029cd38 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -73181,15 +73181,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 29cdc0 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 29cdc0 │ │ │ │ - bl 9d9004 │ │ │ │ + bl 9d904c │ │ │ │ ldr r2, [pc, #184] @ 29ce48 │ │ │ │ ldr r3, [pc, #176] @ 29ce44 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -73231,15 +73231,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ orr r1, r1, r3 │ │ │ │ b 29cd88 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq lr, r0, r8, asr #1 │ │ │ │ andeq r4, r0, r0 │ │ │ │ adceq lr, r0, ip, lsl #1 │ │ │ │ - addeq fp, r4, r8, lsl r4 │ │ │ │ + addeq fp, r4, r8, ror #8 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 0029ce54 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -73308,15 +73308,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq sp, r0, r4, lsr #31 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq fp, r4, r4, lsl r3 │ │ │ │ + addeq fp, r4, r4, ror #6 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq sp, r0, ip, ror #29 │ │ │ │ │ │ │ │ 0029cf84 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #0 │ │ │ │ @@ -73397,15 +73397,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq sp, r0, r4, asr #28 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq fp, r4, ip, asr #3 │ │ │ │ + addeq fp, r4, ip, lsl r2 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq sp, r0, r4, lsr #27 │ │ │ │ │ │ │ │ 0029d0c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -73461,15 +73461,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq sp, r0, ip, lsr sp │ │ │ │ andeq r4, r0, r0 │ │ │ │ - ldrdeq fp, [r4], r8 │ │ │ │ + addeq fp, r4, r8, lsr #2 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq sp, r0, r8, lsr #25 │ │ │ │ │ │ │ │ 0029d1c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -73525,15 +73525,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq sp, r0, r4, asr #24 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq sl, r4, r0, ror #31 │ │ │ │ + addeq fp, r4, r0, lsr r0 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ @ instruction: 0x00a0dbb0 │ │ │ │ │ │ │ │ 0029d2b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -73589,15 +73589,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq sp, r0, ip, asr #22 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq sl, r4, r8, ror #29 │ │ │ │ + addeq sl, r4, r8, lsr pc │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ @ instruction: 0x00a0dab8 │ │ │ │ │ │ │ │ 0029d3b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -74122,15 +74122,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a0d4b4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq sl, r4, r0, ror #16 │ │ │ │ + @ instruction: 0x0084a8b0 │ │ │ │ adceq sp, r0, r8, lsl #7 │ │ │ │ │ │ │ │ 0029dae8 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -74230,15 +74230,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq sp, r0, ip, lsl #6 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - @ instruction: 0x0084a6b8 │ │ │ │ + addeq sl, r4, r8, lsl #14 │ │ │ │ adceq sp, r0, r0, ror #3 │ │ │ │ │ │ │ │ 0029dc90 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -74338,15 +74338,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq sp, r0, r4, ror #2 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq sl, r4, r0, lsl r5 │ │ │ │ + addeq sl, r4, r0, ror #10 │ │ │ │ adceq sp, r0, r8, lsr r0 │ │ │ │ │ │ │ │ 0029de38 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -74446,15 +74446,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a0cfbc │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq sl, r4, r8, ror #6 │ │ │ │ + @ instruction: 0x0084a3b8 │ │ │ │ umlaleq ip, r0, r0, lr │ │ │ │ │ │ │ │ 0029dfe0 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -74554,15 +74554,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq ip, r0, r4, lsl lr │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq sl, r4, r0, asr #3 │ │ │ │ + addeq sl, r4, r0, lsl r2 │ │ │ │ adceq ip, r0, r8, ror #25 │ │ │ │ │ │ │ │ 0029e188 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -74662,15 +74662,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq ip, r0, ip, ror #24 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq sl, r4, r8, lsl r0 │ │ │ │ + addeq sl, r4, r8, rrx │ │ │ │ adceq ip, r0, r0, asr #22 │ │ │ │ │ │ │ │ 0029e330 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -74770,15 +74770,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq ip, r0, r4, asr #21 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r9, r4, r0, ror lr │ │ │ │ + addeq r9, r4, r0, asr #29 │ │ │ │ umlaleq ip, r0, r8, r9 │ │ │ │ │ │ │ │ 0029e4d8 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -74878,15 +74878,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq ip, r0, ip, lsl r9 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r9, r4, r8, asr #25 │ │ │ │ + addeq r9, r4, r8, lsl sp │ │ │ │ strdeq ip, [r0], r0 @ │ │ │ │ │ │ │ │ 0029e680 : │ │ │ │ mov r3, #0 │ │ │ │ b 2727f0 │ │ │ │ │ │ │ │ 0029e688 : │ │ │ │ @@ -74915,46 +74915,46 @@ │ │ │ │ b 272b90 │ │ │ │ ldr r3, [pc, #180] @ 29e798 │ │ │ │ and r3, r3, r5 │ │ │ │ cmp r3, #0 │ │ │ │ beq 29e748 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d9e74 │ │ │ │ + bl 9d9ebc │ │ │ │ mov r6, r4 │ │ │ │ mov r7, r5 │ │ │ │ cmp r0, #0 │ │ │ │ bne 29e754 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d9e24 │ │ │ │ + bl 9d9e6c │ │ │ │ cmp r0, #0 │ │ │ │ bne 29e754 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d9e38 │ │ │ │ + bl 9d9e80 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bics r3, r5, #-2147483648 @ 0x80000000 │ │ │ │ bne 29e6c4 │ │ │ │ b 29e6ec │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9d9e74 │ │ │ │ + bl 9d9ebc │ │ │ │ cmp r0, #0 │ │ │ │ bne 29e6c4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9d9e4c │ │ │ │ + bl 9d9e94 │ │ │ │ cmp r0, #0 │ │ │ │ bne 29e6c4 │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -74984,46 +74984,46 @@ │ │ │ │ b 272b90 │ │ │ │ ldr r3, [pc, #180] @ 29e8a4 │ │ │ │ and r3, r3, r5 │ │ │ │ cmp r3, #0 │ │ │ │ beq 29e854 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d9e74 │ │ │ │ + bl 9d9ebc │ │ │ │ mov r6, r4 │ │ │ │ mov r7, r5 │ │ │ │ cmp r0, #0 │ │ │ │ bne 29e860 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d9e24 │ │ │ │ + bl 9d9e6c │ │ │ │ cmp r0, #0 │ │ │ │ bne 29e860 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d9e38 │ │ │ │ + bl 9d9e80 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bics r3, r5, #-2147483648 @ 0x80000000 │ │ │ │ bne 29e7d0 │ │ │ │ b 29e7f8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9d9e74 │ │ │ │ + bl 9d9ebc │ │ │ │ cmp r0, #0 │ │ │ │ bne 29e7d0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9d9e4c │ │ │ │ + bl 9d9e94 │ │ │ │ cmp r0, #0 │ │ │ │ bne 29e7d0 │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -75070,33 +75070,33 @@ │ │ │ │ lsl r3, r3, #20 │ │ │ │ orrs r3, r3, #0 │ │ │ │ beq 29e9c0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d96a8 │ │ │ │ + bl 9d96f0 │ │ │ │ mov sl, r4 │ │ │ │ mov fp, r5 │ │ │ │ mov r8, r6 │ │ │ │ mov r9, r7 │ │ │ │ cmp r0, #0 │ │ │ │ bne 29e9d0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d9658 │ │ │ │ + bl 9d96a0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 29e9d0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d966c │ │ │ │ + bl 9d96b4 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -75106,22 +75106,22 @@ │ │ │ │ orrs r3, r3, r6 │ │ │ │ bne 29e8ec │ │ │ │ b 29e940 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ - bl 9d96a8 │ │ │ │ + bl 9d96f0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 29e8ec │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ - bl 9d9680 │ │ │ │ + bl 9d96c8 │ │ │ │ cmp r0, #0 │ │ │ │ mvneq r0, #0 │ │ │ │ bne 29e8ec │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -75168,33 +75168,33 @@ │ │ │ │ lsl r3, r3, #20 │ │ │ │ orrs r3, r3, #0 │ │ │ │ beq 29eb40 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d96a8 │ │ │ │ + bl 9d96f0 │ │ │ │ mov sl, r4 │ │ │ │ mov fp, r5 │ │ │ │ mov r8, r6 │ │ │ │ mov r9, r7 │ │ │ │ cmp r0, #0 │ │ │ │ bne 29eb50 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d9658 │ │ │ │ + bl 9d96a0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 29eb50 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d966c │ │ │ │ + bl 9d96b4 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -75204,22 +75204,22 @@ │ │ │ │ orrs r3, r3, r6 │ │ │ │ bne 29ea6c │ │ │ │ b 29eac0 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ - bl 9d96a8 │ │ │ │ + bl 9d96f0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 29ea6c │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ - bl 9d9680 │ │ │ │ + bl 9d96c8 │ │ │ │ cmp r0, #0 │ │ │ │ mvneq r0, #0 │ │ │ │ bne 29ea6c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -75418,21 +75418,21 @@ │ │ │ │ ldr r2, [pc, #48] @ 29ee9c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1664 @ 0x680 │ │ │ │ str r0, [sp] │ │ │ │ bl 25351c │ │ │ │ adceq ip, r0, ip, lsl #2 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r9, r4, r4, asr #9 │ │ │ │ - addeq r9, r4, r4, lsr r4 │ │ │ │ + addeq r9, r4, r4, lsl r5 │ │ │ │ + addeq r9, r4, r4, lsl #9 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq r9, r4, r4, asr #8 │ │ │ │ + umulleq r9, r4, r4, r4 │ │ │ │ adceq ip, r0, r0, lsr #32 │ │ │ │ - addeq r9, r4, ip, lsr #7 │ │ │ │ - ldrheq r0, [r4], #-116 @ 0xffffff8c @ │ │ │ │ + strdeq r9, [r4], ip │ │ │ │ + rsbseq r0, r4, r4, lsl #16 │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 0029eea0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -75530,22 +75530,22 @@ │ │ │ │ ldr r2, [pc, #52] @ 29f058 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1664 @ 0x680 │ │ │ │ str r0, [sp] │ │ │ │ bl 25351c │ │ │ │ adceq fp, r0, r8, asr pc │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r9, r4, r0, lsl #6 │ │ │ │ - addeq r9, r4, lr, ror r2 │ │ │ │ + addeq r9, r4, r0, asr r3 │ │ │ │ + addeq r9, r4, lr, asr #5 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq r9, r4, r8, lsl #5 │ │ │ │ + ldrdeq r9, [r4], r8 │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq fp, r0, r0, ror #28 │ │ │ │ - strdeq r9, [r4], r4 │ │ │ │ - ldrsheq r0, [r4], #-92 @ 0xffffffa4 @ │ │ │ │ + addeq r9, r4, r4, asr #4 │ │ │ │ + rsbseq r0, r4, ip, asr #12 │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 0029f05c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -75642,24 +75642,24 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #52] @ 29f218 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1664 @ 0x680 │ │ │ │ str r0, [sp] │ │ │ │ bl 25351c │ │ │ │ - umulleq r9, r4, r0, r1 │ │ │ │ + addeq r9, r4, r0, ror #3 │ │ │ │ adceq fp, r0, ip, lsl #27 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r9, r4, r4, asr #1 │ │ │ │ + addeq r9, r4, r4, lsl r1 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq r9, r4, r8, asr #1 │ │ │ │ + addeq r9, r4, r8, lsl r1 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ adceq fp, r0, r0, lsr #25 │ │ │ │ - addeq r9, r4, r4, lsr r0 │ │ │ │ - rsbseq r0, r4, ip, lsr r4 │ │ │ │ + addeq r9, r4, r4, lsl #1 │ │ │ │ + rsbseq r0, r4, ip, lsl #9 │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 0029f21c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -75759,22 +75759,22 @@ │ │ │ │ ldr r2, [pc, #52] @ 29f3dc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1664 @ 0x680 │ │ │ │ str r0, [sp] │ │ │ │ bl 25351c │ │ │ │ ldrdeq fp, [r0], ip @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ - umulleq r8, r4, r4, pc @ │ │ │ │ - addeq r8, r4, lr, lsl #30 │ │ │ │ + addeq r8, r4, r4, ror #31 │ │ │ │ + addeq r8, r4, lr, asr pc │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq r8, r4, ip, lsl #30 │ │ │ │ + addeq r8, r4, ip, asr pc │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq fp, r0, r4, ror #21 │ │ │ │ - addeq r8, r4, r0, ror lr │ │ │ │ - rsbseq r0, r4, r8, ror r2 │ │ │ │ + addeq r8, r4, r0, asr #29 │ │ │ │ + rsbseq r0, r4, r8, asr #5 │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 0029f3e0 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -75871,20 +75871,20 @@ │ │ │ │ ldr r2, [pc, #44] @ 29f58c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1680 @ 0x690 │ │ │ │ str r0, [sp] │ │ │ │ bl 25351c │ │ │ │ adceq fp, r0, r4, lsl #20 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r8, r4, r0, asr #27 │ │ │ │ - addeq r8, r4, r0, lsr sp │ │ │ │ + addeq r8, r4, r0, lsl lr │ │ │ │ + addeq r8, r4, r0, lsl #27 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ adceq fp, r0, r8, lsr #18 │ │ │ │ - @ instruction: 0x00848cb8 │ │ │ │ - rsbseq r0, r4, r0, asr #1 │ │ │ │ + addeq r8, r4, r8, lsl #26 │ │ │ │ + rsbseq r0, r4, r0, lsl r1 │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 0029f590 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -75977,19 +75977,19 @@ │ │ │ │ ldr r2, [pc, #40] @ 29f728 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1680 @ 0x690 │ │ │ │ str r0, [sp] │ │ │ │ bl 25351c │ │ │ │ adceq fp, r0, r4, ror #16 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r8, r4, r6, lsr #23 │ │ │ │ + strdeq r8, [r4], r6 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ umlaleq fp, r0, ip, r7 │ │ │ │ - addeq r8, r4, r8, lsl fp │ │ │ │ - rsbseq pc, r3, r0, lsr #30 │ │ │ │ + addeq r8, r4, r8, ror #22 │ │ │ │ + rsbseq pc, r3, r0, ror pc @ │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 0029f72c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -76207,22 +76207,22 @@ │ │ │ │ ldr r1, [pc, #48] @ 29fac0 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 29fac4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 25351c │ │ │ │ - addeq r8, r4, r4, ror sl │ │ │ │ - umulleq r8, r4, r0, r9 │ │ │ │ + addeq r8, r4, r4, asr #21 │ │ │ │ + addeq r8, r4, r0, ror #19 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - addeq r8, r4, r8, asr #15 │ │ │ │ - rsbseq pc, r3, r4, lsr ip @ │ │ │ │ - rsbseq pc, r3, r0, asr ip @ │ │ │ │ - addeq r8, r4, r4, ror r7 │ │ │ │ - rsbseq pc, r3, r4, lsl #23 │ │ │ │ + addeq r8, r4, r8, lsl r8 │ │ │ │ + rsbseq pc, r3, r4, lsl #25 │ │ │ │ + rsbseq pc, r3, r0, lsr #25 │ │ │ │ + addeq r8, r4, r4, asr #15 │ │ │ │ + ldrsbeq pc, [r3], #-180 @ 0xffffff4c @ │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 0029fac8 : │ │ │ │ ldrh r3, [r1] │ │ │ │ tst r3, #16 │ │ │ │ beq 29fb38 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ @@ -76392,31 +76392,31 @@ │ │ │ │ mov r2, r7 │ │ │ │ adds sl, r0, r0 │ │ │ │ adc r9, r9, r9 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, fp │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 997d7c │ │ │ │ + bl 997dc4 │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ add r1, sp, #8 │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 997d7c │ │ │ │ + bl 997dc4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r0, r8 │ │ │ │ rsbs r3, r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, fp │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl 997d7c │ │ │ │ + bl 997dc4 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ subs r3, r3, #2 │ │ │ │ sbc r0, r0, #0 │ │ │ │ lsr r3, r3, #9 │ │ │ │ orr r3, r3, r0, lsl #23 │ │ │ │ adds ip, r3, #1 │ │ │ │ @@ -76542,23 +76542,23 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ adceq fp, r0, r4, asr #3 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r8, r4, r4, ror r5 │ │ │ │ - addeq r8, r4, r4, lsl #10 │ │ │ │ + addeq r8, r4, r4, asr #11 │ │ │ │ + addeq r8, r4, r4, asr r5 │ │ │ │ @ instruction: 0x00a0afb4 │ │ │ │ - addeq r8, r4, r8, lsl #6 │ │ │ │ - addeq r8, r4, ip, lsl #5 │ │ │ │ - @ instruction: 0x0073f698 │ │ │ │ - addeq r8, r4, r0, ror #4 │ │ │ │ - rsbseq pc, r3, ip, asr #13 │ │ │ │ + addeq r8, r4, r8, asr r3 │ │ │ │ + ldrdeq r8, [r4], ip │ │ │ │ rsbseq pc, r3, r8, ror #13 │ │ │ │ + @ instruction: 0x008482b0 │ │ │ │ + rsbseq pc, r3, ip, lsl r7 @ │ │ │ │ + rsbseq pc, r3, r8, lsr r7 @ │ │ │ │ │ │ │ │ 0029ffec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ lsr ip, r0, #7 │ │ │ │ @@ -76773,22 +76773,22 @@ │ │ │ │ ldr r1, [pc, #48] @ 2a0378 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 2a037c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 25351c │ │ │ │ - @ instruction: 0x008481b8 │ │ │ │ - addeq r8, r4, r2, ror #1 │ │ │ │ + addeq r8, r4, r8, lsl #4 │ │ │ │ + addeq r8, r4, r2, lsr r1 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ - addeq r7, r4, r0, lsl pc │ │ │ │ - rsbseq pc, r3, ip, ror r3 @ │ │ │ │ - @ instruction: 0x0073f398 │ │ │ │ - @ instruction: 0x00847ebc │ │ │ │ - rsbseq pc, r3, ip, asr #5 │ │ │ │ + addeq r7, r4, r0, ror #30 │ │ │ │ + rsbseq pc, r3, ip, asr #7 │ │ │ │ + rsbseq pc, r3, r8, ror #7 │ │ │ │ + addeq r7, r4, ip, lsl #30 │ │ │ │ + rsbseq pc, r3, ip, lsl r3 @ │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 002a0380 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -76888,59 +76888,59 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ mov r2, r6 │ │ │ │ - bl 997d7c │ │ │ │ + bl 997dc4 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r8, sp, #64 @ 0x40 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #80] @ 0x50 │ │ │ │ - bl 997d7c │ │ │ │ + bl 997dc4 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldrd sl, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ rsbs r2, r2, #0 │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ mov r0, r9 │ │ │ │ strd sl, [sp] │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ - bl 997d7c │ │ │ │ + bl 997dc4 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r7 │ │ │ │ adds r3, r3, r3 │ │ │ │ str r3, [sp] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ mov r2, r6 │ │ │ │ adc r3, r3, r3 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov r3, r4 │ │ │ │ - bl 997d7c │ │ │ │ + bl 997dc4 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #80] @ 0x50 │ │ │ │ - bl 997d7c │ │ │ │ + bl 997dc4 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldrd r8, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ rsbs r2, r2, #0 │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ strd r8, [sp] │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ - bl 997d7c │ │ │ │ + bl 997dc4 │ │ │ │ ldr r8, [sp, #96] @ 0x60 │ │ │ │ ldr sl, [sp, #100] @ 0x64 │ │ │ │ adds r8, r8, r8 │ │ │ │ ldr r7, [sp, #88] @ 0x58 │ │ │ │ adcs r2, sl, sl │ │ │ │ ldr r9, [sp, #92] @ 0x5c │ │ │ │ mov r3, #0 │ │ │ │ @@ -76968,43 +76968,43 @@ │ │ │ │ strd sl, [sp, #160] @ 0xa0 │ │ │ │ strd sl, [sp, #168] @ 0xa8 │ │ │ │ strd sl, [sp, #176] @ 0xb0 │ │ │ │ str r8, [sp, #96] @ 0x60 │ │ │ │ str r7, [sp, #88] @ 0x58 │ │ │ │ str r9, [sp, #92] @ 0x5c │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ - bl 997d7c │ │ │ │ + bl 997dc4 │ │ │ │ add ip, sp, #168 @ 0xa8 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ add r0, sp, #176 @ 0xb0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r4 │ │ │ │ str r8, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, ip │ │ │ │ str ip, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ - bl 997d7c │ │ │ │ + bl 997dc4 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r8, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ add r1, sp, #144 @ 0x90 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ - bl 997d7c │ │ │ │ + bl 997dc4 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ stm sp, {r7, r9} │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl 997d7c │ │ │ │ + bl 997dc4 │ │ │ │ ldr r2, [sp, #176] @ 0xb0 │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ ldr r0, [sp, #164] @ 0xa4 │ │ │ │ adds r3, r3, r2 │ │ │ │ ldr r2, [sp, #180] @ 0xb4 │ │ │ │ ldr ip, [sp, #152] @ 0x98 │ │ │ │ ldr lr, [sp, #168] @ 0xa8 │ │ │ │ @@ -77060,33 +77060,33 @@ │ │ │ │ strd sl, [sp, #176] @ 0xb0 │ │ │ │ strd r6, [sp] │ │ │ │ str r0, [sp, #124] @ 0x7c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldrd r8, [sp, #96] @ 0x60 │ │ │ │ - bl 997d7c │ │ │ │ + bl 997dc4 │ │ │ │ mov r3, r4 │ │ │ │ strd r8, [sp] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ - bl 997d7c │ │ │ │ + bl 997dc4 │ │ │ │ strd r8, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 997d7c │ │ │ │ + bl 997dc4 │ │ │ │ mov r3, r4 │ │ │ │ strd r6, [sp] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 997d7c │ │ │ │ + bl 997dc4 │ │ │ │ ldr r1, [sp, #176] @ 0xb0 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr r0, [sp, #180] @ 0xb4 │ │ │ │ adds r2, r2, r1 │ │ │ │ ldr r1, [sp, #164] @ 0xa4 │ │ │ │ ldr ip, [sp, #168] @ 0xa8 │ │ │ │ adcs r1, r1, r0 │ │ │ │ @@ -77146,37 +77146,37 @@ │ │ │ │ strd sl, [sp, #128] @ 0x80 │ │ │ │ strd sl, [sp, #136] @ 0x88 │ │ │ │ strd sl, [sp, #144] @ 0x90 │ │ │ │ strd sl, [sp, #152] @ 0x98 │ │ │ │ strd sl, [sp, #160] @ 0xa0 │ │ │ │ strd sl, [sp, #168] @ 0xa8 │ │ │ │ strd sl, [sp, #176] @ 0xb0 │ │ │ │ - bl 997d7c │ │ │ │ + bl 997dc4 │ │ │ │ ldr sl, [sp, #16] │ │ │ │ ldr fp, [sp, #20] │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r9 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ str sl, [sp] │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl 997d7c │ │ │ │ + bl 997dc4 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ strd sl, [sp] │ │ │ │ - bl 997d7c │ │ │ │ + bl 997dc4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, r7 │ │ │ │ stm sp, {r3, r4} │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r3, r9 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 997d7c │ │ │ │ + bl 997dc4 │ │ │ │ ldr r1, [sp, #176] @ 0xb0 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr ip, [sp, #164] @ 0xa4 │ │ │ │ adds r2, r2, r1 │ │ │ │ ldr r1, [sp, #180] @ 0xb4 │ │ │ │ ldr r4, [sp, #168] @ 0xa8 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ @@ -77232,15 +77232,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ sbc r7, r7, #0 │ │ │ │ str ip, [sp, #124] @ 0x7c │ │ │ │ - bl 997d7c │ │ │ │ + bl 997dc4 │ │ │ │ ldr ip, [sp, #112] @ 0x70 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ rsbs ip, ip, #0 │ │ │ │ ldr lr, [sp, #116] @ 0x74 │ │ │ │ ldr r9, [sp, #108] @ 0x6c │ │ │ │ sbcs lr, r3, lr │ │ │ │ @@ -77725,35 +77725,35 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ str r0, [sp] │ │ │ │ bl 25351c │ │ │ │ adceq sl, r0, r4, ror #20 │ │ │ │ andeq r4, r0, r0 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - addeq r7, r4, ip, lsr sp │ │ │ │ - strdeq r7, [r4], lr │ │ │ │ + addeq r7, r4, ip, lsl #27 │ │ │ │ + addeq r7, r4, lr, asr #12 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ svcvc 0x00ff0000 │ │ │ │ adceq sl, r0, r0, lsr r1 │ │ │ │ - @ instruction: 0x008473ba │ │ │ │ + addeq r7, r4, sl, lsl #8 │ │ │ │ svcvc 0x00fe0000 │ │ │ │ strdeq pc, [r1], -pc @ │ │ │ │ - addeq r7, r4, r8, lsl #4 │ │ │ │ - rsbseq lr, r3, r4, ror r6 │ │ │ │ - @ instruction: 0x0073e690 │ │ │ │ - umulleq r7, r4, r4, r1 │ │ │ │ - rsbseq lr, r3, r0, lsr #11 │ │ │ │ + addeq r7, r4, r8, asr r2 │ │ │ │ + rsbseq lr, r3, r4, asr #13 │ │ │ │ + rsbseq lr, r3, r0, ror #13 │ │ │ │ + addeq r7, r4, r4, ror #3 │ │ │ │ + ldrsheq lr, [r3], #-80 @ 0xffffffb0 @ │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ - addeq r7, r4, r0, lsr #32 │ │ │ │ - rsbseq lr, r3, r4, lsl #10 │ │ │ │ - rsbseq lr, r3, r8, lsl #9 │ │ │ │ - strdeq r6, [r4], ip │ │ │ │ - rsbseq lr, r3, r4, lsl #8 │ │ │ │ + addeq r7, r4, r0, ror r0 │ │ │ │ + rsbseq lr, r3, r4, asr r5 │ │ │ │ + ldrsbeq lr, [r3], #-72 @ 0xffffffb8 @ │ │ │ │ + addeq r7, r4, ip, asr #32 │ │ │ │ + rsbseq lr, r3, r4, asr r4 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 002a128c : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -77849,59 +77849,59 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, r8 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ mov r2, r9 │ │ │ │ - bl 997d7c │ │ │ │ + bl 997dc4 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r5, sp, #64 @ 0x40 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #80] @ 0x50 │ │ │ │ - bl 997d7c │ │ │ │ + bl 997dc4 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldrd r6, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ rsbs r2, r2, #0 │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ mov r0, sl │ │ │ │ strd r6, [sp] │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ - bl 997d7c │ │ │ │ + bl 997dc4 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r4 │ │ │ │ adds r3, r3, r3 │ │ │ │ str r3, [sp] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ mov r2, r9 │ │ │ │ adc r3, r3, r3 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov r3, r8 │ │ │ │ - bl 997d7c │ │ │ │ + bl 997dc4 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #80] @ 0x50 │ │ │ │ - bl 997d7c │ │ │ │ + bl 997dc4 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldrd r4, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ rsbs r2, r2, #0 │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ strd r4, [sp] │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ - bl 997d7c │ │ │ │ + bl 997dc4 │ │ │ │ ldr r5, [sp, #96] @ 0x60 │ │ │ │ ldr r7, [sp, #100] @ 0x64 │ │ │ │ adds r5, r5, r5 │ │ │ │ ldr r4, [sp, #88] @ 0x58 │ │ │ │ adcs r7, r7, r7 │ │ │ │ ldr r6, [sp, #92] @ 0x5c │ │ │ │ mov r3, #0 │ │ │ │ @@ -77927,39 +77927,39 @@ │ │ │ │ strd sl, [sp, #168] @ 0xa8 │ │ │ │ strd sl, [sp, #176] @ 0xb0 │ │ │ │ str r5, [sp, #96] @ 0x60 │ │ │ │ str r7, [sp, #100] @ 0x64 │ │ │ │ str r4, [sp, #88] @ 0x58 │ │ │ │ str r6, [sp, #92] @ 0x5c │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ - bl 997d7c │ │ │ │ + bl 997dc4 │ │ │ │ add r3, sp, #176 @ 0xb0 │ │ │ │ add r1, sp, #168 @ 0xa8 │ │ │ │ mov r0, r3 │ │ │ │ mov r2, r9 │ │ │ │ stm sp, {r5, r7} │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ mov r3, r8 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ - bl 997d7c │ │ │ │ + bl 997dc4 │ │ │ │ add r1, sp, #144 @ 0x90 │ │ │ │ stm sp, {r5, r7} │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ - bl 997d7c │ │ │ │ + bl 997dc4 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ stm sp, {r4, r6} │ │ │ │ str r1, [sp, #28] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ - bl 997d7c │ │ │ │ + bl 997dc4 │ │ │ │ ldr r2, [sp, #176] @ 0xb0 │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ ldr r0, [sp, #164] @ 0xa4 │ │ │ │ adds r3, r3, r2 │ │ │ │ ldr r2, [sp, #180] @ 0xb4 │ │ │ │ ldr ip, [sp, #152] @ 0x98 │ │ │ │ ldr lr, [sp, #168] @ 0xa8 │ │ │ │ @@ -78016,33 +78016,33 @@ │ │ │ │ strd r2, [sp, #176] @ 0xb0 │ │ │ │ strd r4, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #124] @ 0x7c │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 997d7c │ │ │ │ + bl 997dc4 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ strd r6, [sp] │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ - bl 997d7c │ │ │ │ + bl 997dc4 │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ strd r6, [sp] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 997d7c │ │ │ │ + bl 997dc4 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ strd r4, [sp] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 997d7c │ │ │ │ + bl 997dc4 │ │ │ │ ldr r1, [sp, #176] @ 0xb0 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr r0, [sp, #164] @ 0xa4 │ │ │ │ adds r2, r2, r1 │ │ │ │ ldr r1, [sp, #180] @ 0xb4 │ │ │ │ ldr r4, [sp, #168] @ 0xa8 │ │ │ │ ldr ip, [sp, #152] @ 0x98 │ │ │ │ @@ -78102,35 +78102,35 @@ │ │ │ │ strd r2, [sp, #176] @ 0xb0 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ str r0, [sp, #124] @ 0x7c │ │ │ │ strd r8, [sp] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 997d7c │ │ │ │ + bl 997dc4 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r7 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ str sl, [sp] │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl 997d7c │ │ │ │ + bl 997dc4 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str sl, [sp] │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl 997d7c │ │ │ │ + bl 997dc4 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r7 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ strd r8, [sp] │ │ │ │ - bl 997d7c │ │ │ │ + bl 997dc4 │ │ │ │ ldr r3, [sp, #176] @ 0xb0 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr r0, [sp, #164] @ 0xa4 │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ ldr lr, [sp, #168] @ 0xa8 │ │ │ │ adcs r0, r0, r3 │ │ │ │ @@ -78188,15 +78188,15 @@ │ │ │ │ lsr r7, r7, #13 │ │ │ │ mov r3, r4 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ str r0, [sp, #124] @ 0x7c │ │ │ │ str r5, [sp] │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 997d7c │ │ │ │ + bl 997dc4 │ │ │ │ mul r1, r5, r7 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mla r1, r6, r4, r1 │ │ │ │ lsl r8, r3, #2 │ │ │ │ umull r3, r0, r5, r6 │ │ │ │ ldr sl, [sp, #108] @ 0x6c │ │ │ │ add r0, r1, r0 │ │ │ │ @@ -78370,19 +78370,19 @@ │ │ │ │ add r3, r3, #1712 @ 0x6b0 │ │ │ │ mov r2, #892 @ 0x37c │ │ │ │ str r0, [sp] │ │ │ │ bl 25351c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq r9, r0, r0, ror #22 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r6, r4, r0, asr #28 │ │ │ │ + umulleq r6, r4, r0, lr │ │ │ │ strdeq r9, [r0], ip @ │ │ │ │ - addeq r6, r4, r8, asr r6 │ │ │ │ - strdeq r6, [r4], r0 │ │ │ │ - ldrsheq sp, [r3], #-156 @ 0xffffff64 @ │ │ │ │ + addeq r6, r4, r8, lsr #13 │ │ │ │ + addeq r6, r4, r0, asr #12 │ │ │ │ + rsbseq sp, r3, ip, asr #20 │ │ │ │ │ │ │ │ 002a1c54 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #240] @ 2a1d5c │ │ │ │ @@ -78445,15 +78445,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq r9, r0, ip, lsr #3 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r6, r4, r8, ror #10 │ │ │ │ + @ instruction: 0x008465b8 │ │ │ │ svcvc 0x00800000 │ │ │ │ strdeq r9, [r0], ip @ │ │ │ │ │ │ │ │ 002a1d70 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -78521,15 +78521,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq r9, r0, ip, lsl #1 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r6, r4, r0, asr #8 │ │ │ │ + umulleq r6, r4, r0, r4 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ ldrdeq r8, [r0], r4 @ │ │ │ │ │ │ │ │ 002a1e98 : │ │ │ │ ldrb r3, [r0, #13] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a1ee0 │ │ │ │ @@ -78557,17 +78557,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a1f1c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addeq r6, r4, ip, lsl #6 │ │ │ │ - rsbseq sp, r3, r8, ror r7 │ │ │ │ - @ instruction: 0x0073d794 │ │ │ │ + addeq r6, r4, ip, asr r3 │ │ │ │ + rsbseq sp, r3, r8, asr #15 │ │ │ │ + rsbseq sp, r3, r4, ror #15 │ │ │ │ │ │ │ │ 002a1f20 : │ │ │ │ ldrb r3, [r0, #13] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a1f6c │ │ │ │ lsr r2, r3, #7 │ │ │ │ lsl r0, r3, #24 │ │ │ │ @@ -78594,17 +78594,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a1fa8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addeq r6, r4, r0, lsl #5 │ │ │ │ - rsbseq sp, r3, ip, ror #13 │ │ │ │ - rsbseq sp, r3, r8, lsl #14 │ │ │ │ + ldrdeq r6, [r4], r0 │ │ │ │ + rsbseq sp, r3, ip, lsr r7 │ │ │ │ + rsbseq sp, r3, r8, asr r7 │ │ │ │ │ │ │ │ 002a1fac : │ │ │ │ ldrb r3, [r0, #13] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a2004 │ │ │ │ lsr r2, r3, #7 │ │ │ │ ands r0, r3, #1 │ │ │ │ @@ -78634,17 +78634,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a2040 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addeq r6, r4, r8, ror #3 │ │ │ │ - rsbseq sp, r3, r4, asr r6 │ │ │ │ - rsbseq sp, r3, r0, ror r6 │ │ │ │ + addeq r6, r4, r8, lsr r2 │ │ │ │ + rsbseq sp, r3, r4, lsr #13 │ │ │ │ + rsbseq sp, r3, r0, asr #13 │ │ │ │ │ │ │ │ 002a2044 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r2, [r1, #13] │ │ │ │ @@ -78683,17 +78683,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a20fc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addeq r6, r4, ip, lsr #2 │ │ │ │ - @ instruction: 0x0073d598 │ │ │ │ - ldrheq sp, [r3], #-84 @ 0xffffffac @ │ │ │ │ + addeq r6, r4, ip, ror r1 │ │ │ │ + rsbseq sp, r3, r8, ror #11 │ │ │ │ + rsbseq sp, r3, r4, lsl #12 │ │ │ │ │ │ │ │ 002a2100 : │ │ │ │ ldrb r0, [r0, #13] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a2138 │ │ │ │ lsr r3, r0, #7 │ │ │ │ lsl r3, r3, #15 │ │ │ │ @@ -78715,17 +78715,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a2174 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - strheq r6, [r4], r4 │ │ │ │ - rsbseq sp, r3, r0, lsr #10 │ │ │ │ - rsbseq sp, r3, ip, lsr r5 │ │ │ │ + addeq r6, r4, r4, lsl #2 │ │ │ │ + rsbseq sp, r3, r0, ror r5 │ │ │ │ + rsbseq sp, r3, ip, lsl #11 │ │ │ │ │ │ │ │ 002a2178 : │ │ │ │ ldrb r2, [r1, #15] │ │ │ │ cmp r2, #0 │ │ │ │ ldrb r2, [r1, #14] │ │ │ │ bne 2a21c0 │ │ │ │ lsl r3, r0, #22 │ │ │ │ @@ -79626,21 +79626,21 @@ │ │ │ │ lsr r9, r1, #1 │ │ │ │ orrs r8, r8, r3 │ │ │ │ orr r9, r9, r4, lsl #31 │ │ │ │ lsr r1, r4, #1 │ │ │ │ bne 2a2d3c │ │ │ │ b 2a2c34 │ │ │ │ bl 255730 │ │ │ │ - addeq r5, r4, r6, ror #21 │ │ │ │ - @ instruction: 0x00845ab7 │ │ │ │ + addeq r5, r4, r6, lsr fp │ │ │ │ + addeq r5, r4, r7, lsl #22 │ │ │ │ strdeq r7, [r0], -ip │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - strdeq r5, [r4], r8 │ │ │ │ - ldrsheq ip, [r3], #-112 @ 0xffffff90 @ │ │ │ │ + addeq r5, r4, r8, asr #6 │ │ │ │ + rsbseq ip, r3, r0, asr #16 │ │ │ │ @ instruction: 0x000013b0 │ │ │ │ │ │ │ │ 002a2f68 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -79914,22 +79914,22 @@ │ │ │ │ str r0, [sp] │ │ │ │ bl 25351c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ bicle r7, pc, r0, lsl #16 │ │ │ │ ldrshlt r1, [r2, #-119]! @ 0xffffff89 │ │ │ │ adceq r7, r0, r4, lsr sp │ │ │ │ andeq r4, r0, r0 │ │ │ │ - strheq r5, [r4], ip │ │ │ │ - addeq r5, r4, ip, lsr r0 │ │ │ │ + addeq r5, r4, ip, lsl #2 │ │ │ │ + addeq r5, r4, ip, lsl #1 │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq r7, r0, r8, asr #22 │ │ │ │ - addeq r4, r4, ip, ror #29 │ │ │ │ - addeq r4, r4, r8, asr #29 │ │ │ │ - addeq r4, r4, r4, lsl #29 │ │ │ │ - rsbseq ip, r3, r8, ror r3 │ │ │ │ + addeq r4, r4, ip, lsr pc │ │ │ │ + addeq r4, r4, r8, lsl pc │ │ │ │ + ldrdeq r4, [r4], r4 @ │ │ │ │ + rsbseq ip, r3, r8, asr #7 │ │ │ │ andeq r1, r0, fp, lsr #9 │ │ │ │ │ │ │ │ 002a33dc : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -80074,15 +80074,15 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 2a3600 │ │ │ │ mov r0, r4 │ │ │ │ bl 2a3594 │ │ │ │ - bl 734634 │ │ │ │ + bl 73467c │ │ │ │ b 2a35f8 │ │ │ │ │ │ │ │ 002a3608 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -80102,59 +80102,59 @@ │ │ │ │ mov r2, #87 @ 0x57 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 25351c │ │ │ │ ldr r2, [pc, #16] @ 2a3674 │ │ │ │ str r2, [r0, #728] @ 0x2d8 │ │ │ │ bl 2a35dc │ │ │ │ - ldrsbeq ip, [r3], #-28 @ 0xffffffe4 @ │ │ │ │ - addeq r5, r4, r4, lsr #6 │ │ │ │ - ldrheq ip, [r3], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbseq ip, r3, ip, lsr #4 │ │ │ │ + addeq r5, r4, r4, ror r3 │ │ │ │ + rsbseq ip, r3, r8, lsl #4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ │ │ │ │ 002a3678 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d8b0c │ │ │ │ + bl 9d8b54 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002a369c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d8d2c │ │ │ │ + bl 9d8d74 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002a36c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d8900 │ │ │ │ + bl 9d8948 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002a36e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d8aec │ │ │ │ + bl 9d8b34 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002a3710 : │ │ │ │ @@ -80194,53 +80194,53 @@ │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002a3788 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d9f08 │ │ │ │ + bl 9d9f50 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002a37b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d9f08 │ │ │ │ + bl 9d9f50 │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002a37e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d9fdc │ │ │ │ + bl 9da024 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002a3808 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d9fdc │ │ │ │ + bl 9da024 │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -80263,15 +80263,15 @@ │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ strd r4, [sp, #8] │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 997d7c │ │ │ │ + bl 997dc4 │ │ │ │ ldr r2, [pc, #64] @ 2a38d8 │ │ │ │ ldr r3, [pc, #56] @ 2a38d4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -80306,15 +80306,15 @@ │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ strd r4, [sp, #8] │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 997dec │ │ │ │ + bl 997e34 │ │ │ │ ldr r2, [pc, #64] @ 2a397c │ │ │ │ ldr r3, [pc, #56] @ 2a3978 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -80376,15 +80376,15 @@ │ │ │ │ 002a3a10 : │ │ │ │ orrs ip, r0, r1 │ │ │ │ beq 2a3a48 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9da044 │ │ │ │ + bl 9da08c │ │ │ │ asr r3, r0, #31 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -80402,36 +80402,36 @@ │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002a3a70 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9da114 │ │ │ │ + bl 9da15c │ │ │ │ asr r1, r0, #31 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002a3a94 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9da06c │ │ │ │ + bl 9da0b4 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002a3ab4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9da0b0 │ │ │ │ + bl 9da0f8 │ │ │ │ asr r1, r0, #31 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002a3ad8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -88101,20 +88101,20 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 2aad9c │ │ │ │ mov r2, #57 @ 0x39 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ adceq r0, r0, r4, lsr #1 │ │ │ │ andeq r3, r0, r8, lsl #7 │ │ │ │ - rsbseq r0, r3, r8, lsl #25 │ │ │ │ + ldrsbeq r0, [r3], #-200 @ 0xffffff38 @ │ │ │ │ ldr r1, [pc, #8] @ 2aadb0 │ │ │ │ mov r2, #57 @ 0x39 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 994028 │ │ │ │ - rsbseq r0, r3, ip, ror #24 │ │ │ │ + b 994070 │ │ │ │ + ldrheq r0, [r3], #-204 @ 0xffffff34 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #496] @ 2aafbc │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r7, r0 │ │ │ │ @@ -88191,26 +88191,26 @@ │ │ │ │ ldr r0, [r6, #4] │ │ │ │ bl 253810 │ │ │ │ ldr r0, [r6] │ │ │ │ bl 253810 │ │ │ │ mov r0, r6 │ │ │ │ bl 253810 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9abce0 │ │ │ │ + bl 9abd28 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 253810 │ │ │ │ bl 2542f0 │ │ │ │ ldr r1, [pc, #160] @ 2aafc4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #152] @ 2aafc8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c7b0 │ │ │ │ + bl 99c7f8 │ │ │ │ b 2aaeb8 │ │ │ │ str r2, [r4, #4] │ │ │ │ b 2aae84 │ │ │ │ ldr ip, [pc, #132] @ 2aafcc │ │ │ │ ldr r3, [pc, #132] @ 2aafd0 │ │ │ │ ldr r1, [pc, #132] @ 2aafd4 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -88235,32 +88235,32 @@ │ │ │ │ ldr r2, [pc, #84] @ 2aaff4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ bl 25351c │ │ │ │ ldr r0, [pc, #68] @ 2aaff8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c710 │ │ │ │ + bl 99c758 │ │ │ │ bl 255730 │ │ │ │ adceq r0, r0, r4, asr #32 │ │ │ │ @ instruction: 0x00004fb8 │ │ │ │ - addeq sp, r3, r0, ror #20 │ │ │ │ - rsbseq r7, lr, r8, lsr r4 │ │ │ │ - ldrdeq r5, [r1], ip │ │ │ │ - addeq sp, r3, r0, lsr sl │ │ │ │ - ldrheq r5, [r3], #-152 @ 0xffffff68 @ │ │ │ │ - ldrheq r5, [r3], #-144 @ 0xffffff70 @ │ │ │ │ - addeq sp, r3, r8, lsl #20 │ │ │ │ - @ instruction: 0x00735990 │ │ │ │ + @ instruction: 0x0083dab0 │ │ │ │ + rsbseq r7, lr, r8, lsl #9 │ │ │ │ + addeq r6, r1, ip, lsr #32 │ │ │ │ + addeq sp, r3, r0, lsl #21 │ │ │ │ + rsbseq r5, r3, r8, lsl #20 │ │ │ │ + rsbseq r5, r3, r0, lsl #20 │ │ │ │ + addeq sp, r3, r8, asr sl │ │ │ │ + rsbseq r5, r3, r0, ror #19 │ │ │ │ andeq r0, r0, r2, asr r1 │ │ │ │ - @ instruction: 0x0073599c │ │ │ │ - addeq sp, r3, r4, ror #19 │ │ │ │ - rsbseq r5, r3, ip, ror #18 │ │ │ │ + rsbseq r5, r3, ip, ror #19 │ │ │ │ + addeq sp, r3, r4, lsr sl │ │ │ │ + ldrheq r5, [r3], #-156 @ 0xffffff64 @ │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ - @ instruction: 0x00735994 │ │ │ │ + rsbseq r5, r3, r4, ror #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #696] @ 2ab2d0 │ │ │ │ mov r7, r3 │ │ │ │ @@ -88364,58 +88364,58 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r2, sp, #11 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 979bd8 │ │ │ │ + bl 979c20 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2ab124 │ │ │ │ mov r1, #61 @ 0x3d │ │ │ │ mov r0, r5 │ │ │ │ bl 253df8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ab2ac │ │ │ │ mov r0, r5 │ │ │ │ bl 255ac0 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #268] @ 2ab2f8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c7b0 │ │ │ │ + bl 99c7f8 │ │ │ │ ldr r0, [pc, #256] @ 2ab2fc │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c100 │ │ │ │ + bl 99c148 │ │ │ │ b 2ab13c │ │ │ │ ldr r3, [pc, #240] @ 2ab300 │ │ │ │ ldr ip, [pc, #240] @ 2ab304 │ │ │ │ ldr r1, [pc, #240] @ 2ab308 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #106 @ 0x6a │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ mov r0, #1 │ │ │ │ b 2ab16c │ │ │ │ ldr r3, [pc, #200] @ 2ab30c │ │ │ │ ldr ip, [pc, #200] @ 2ab310 │ │ │ │ ldr r1, [pc, #200] @ 2ab314 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #118 @ 0x76 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 2ab234 │ │ │ │ mov r0, #20 │ │ │ │ bl 253504 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 255ac0 │ │ │ │ ldr r3, [r6] │ │ │ │ @@ -88436,44 +88436,44 @@ │ │ │ │ mov r1, r5 │ │ │ │ bl 25357c │ │ │ │ mov r7, r0 │ │ │ │ b 2ab1e4 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq pc, pc, r0, lsl #28 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq r5, r3, ip, asr r9 │ │ │ │ - rsbseq r5, r3, r0, ror #18 │ │ │ │ - rsbseq r5, r3, r0, ror r9 │ │ │ │ - rsbseq r5, r3, r4, lsr #18 │ │ │ │ - rsbseq r0, pc, ip, ror #25 │ │ │ │ - rsbseq r5, r3, r8, lsr r9 │ │ │ │ - rsbseq r5, r3, r4, lsr #18 │ │ │ │ + rsbseq r5, r3, ip, lsr #19 │ │ │ │ + ldrheq r5, [r3], #-144 @ 0xffffff70 @ │ │ │ │ + rsbseq r5, r3, r0, asr #19 │ │ │ │ + rsbseq r5, r3, r4, ror r9 │ │ │ │ + rsbseq r0, pc, ip, lsr sp @ │ │ │ │ + rsbseq r5, r3, r8, lsl #19 │ │ │ │ + rsbseq r5, r3, r4, ror r9 │ │ │ │ addseq pc, pc, r8, lsr #25 │ │ │ │ - rsbseq r5, r3, ip, ror #16 │ │ │ │ - rsbseq r5, r3, ip, ror r8 │ │ │ │ - addeq sp, r3, ip, ror #14 │ │ │ │ - rsbseq r5, r3, ip, ror #15 │ │ │ │ - ldrsheq r5, [r3], #-96 @ 0xffffffa0 @ │ │ │ │ - addeq sp, r3, r4, lsr r7 │ │ │ │ - ldrsbeq r5, [r3], #-124 @ 0xffffff84 @ │ │ │ │ - ldrheq r5, [r3], #-108 @ 0xffffff94 @ │ │ │ │ - rsbseq sl, ip, r8, ror ip │ │ │ │ - @ instruction: 0x00735798 │ │ │ │ + ldrheq r5, [r3], #-140 @ 0xffffff74 @ │ │ │ │ + rsbseq r5, r3, ip, asr #17 │ │ │ │ + @ instruction: 0x0083d7bc │ │ │ │ + rsbseq r5, r3, ip, lsr r8 │ │ │ │ + rsbseq r5, r3, r0, asr #14 │ │ │ │ + addeq sp, r3, r4, lsl #15 │ │ │ │ + rsbseq r5, r3, ip, lsr #16 │ │ │ │ + rsbseq r5, r3, ip, lsl #14 │ │ │ │ + rsbseq sl, ip, r8, asr #25 │ │ │ │ + rsbseq r5, r3, r8, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [r0, #128] @ 0x80 │ │ │ │ ldr r4, [pc, #144] @ 2ab3cc │ │ │ │ cmp ip, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ beq 2ab3a0 │ │ │ │ mov r6, r1 │ │ │ │ - bl 733c70 │ │ │ │ + bl 733cb8 │ │ │ │ ldr r3, [pc, #120] @ 2ab3d0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r7, [r3] │ │ │ │ ldr r3, [pc, #112] @ 2ab3d4 │ │ │ │ ldr r5, [pc, #112] @ 2ab3d8 │ │ │ │ ldr r4, [r4, r3] │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -88485,35 +88485,35 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 2aadb4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #72] @ 2ab3e0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 994028 │ │ │ │ + b 994070 │ │ │ │ ldr r3, [pc, #60] @ 2ab3e4 │ │ │ │ ldr lr, [pc, #60] @ 2ab3e8 │ │ │ │ ldr r1, [pc, #60] @ 2ab3ec │ │ │ │ add r3, pc, r3 │ │ │ │ add lr, pc, lr │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #380 @ 0x17c │ │ │ │ mov r0, ip │ │ │ │ str lr, [sp] │ │ │ │ bl 25351c │ │ │ │ @ instruction: 0x009ffadc │ │ │ │ andeq r3, r0, r8, lsl #7 │ │ │ │ @ instruction: 0x00004fb8 │ │ │ │ - rsbseq r5, r3, r4, lsr #11 │ │ │ │ + ldrsheq r5, [r3], #-84 @ 0xffffffac @ │ │ │ │ andeq r0, r0, r3, ror r1 │ │ │ │ andeq r0, r0, r5, ror r1 │ │ │ │ - ldrdeq sp, [r3], r4 │ │ │ │ - rsbseq r5, r3, r4, ror #13 │ │ │ │ - rsbseq r5, r3, r8, asr r5 │ │ │ │ + addeq sp, r3, r4, lsr #12 │ │ │ │ + rsbseq r5, r3, r4, lsr r7 │ │ │ │ + rsbseq r5, r3, r8, lsr #11 │ │ │ │ │ │ │ │ 002ab3f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #196] @ 2ab4cc │ │ │ │ @@ -88543,15 +88543,15 @@ │ │ │ │ ldr ip, [pc, #128] @ 2ab4e8 │ │ │ │ eor r2, r2, r2, lsr #13 │ │ │ │ mul r2, r3, r2 │ │ │ │ ldr r0, [r0, ip] │ │ │ │ mov r3, #0 │ │ │ │ eor r2, r2, r2, lsr #16 │ │ │ │ add r0, r0, #92 @ 0x5c │ │ │ │ - bl 9a66f0 │ │ │ │ + bl 9a6738 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ab4a4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -88566,22 +88566,22 @@ │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #75 @ 0x4b │ │ │ │ str ip, [sp] │ │ │ │ bl 25351c │ │ │ │ strbhi ip, [fp, #2679]! @ 0xa77 │ │ │ │ strtcs r4, [r3], #-1065 @ 0xfffffbd7 │ │ │ │ @ instruction: 0x9e3779b1 │ │ │ │ - blhi 98e798 │ │ │ │ + blhi 98e798 │ │ │ │ ldrbcs lr, [r4, pc, lsr #22] │ │ │ │ @ instruction: 0x009ff9d4 │ │ │ │ adcsgt sl, r2, #976 @ 0x3d0 │ │ │ │ @ instruction: 0x00004fb8 │ │ │ │ - ldrdeq sp, [r3], r0 │ │ │ │ - rsbseq r0, r9, r8, asr #14 │ │ │ │ - rsbseq r5, r3, r4, asr r4 │ │ │ │ + addeq sp, r3, r0, lsr #10 │ │ │ │ + @ instruction: 0x00790798 │ │ │ │ + rsbseq r5, r3, r4, lsr #9 │ │ │ │ │ │ │ │ 002ab4f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #212] @ 2ab5e4 │ │ │ │ @@ -88595,34 +88595,34 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ mov r7, r1 │ │ │ │ str r5, [sp, #12] │ │ │ │ str r5, [sp, #16] │ │ │ │ - bl 99d760 │ │ │ │ + bl 99d7a8 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, #1 │ │ │ │ - bl 9a09f4 │ │ │ │ + bl 9a0a3c │ │ │ │ ldr r6, [pc, #148] @ 2ab5f0 │ │ │ │ add r6, pc, r6 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2ab5d8 │ │ │ │ ldr r3, [pc, #136] @ 2ab5f4 │ │ │ │ ldr r1, [pc, #136] @ 2ab5f8 │ │ │ │ add r8, sp, #12 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [sp, #12] │ │ │ │ str r5, [sp, #16] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 9a0024 │ │ │ │ + bl 9a006c │ │ │ │ mov r0, r4 │ │ │ │ - bl 9a0614 │ │ │ │ + bl 9a065c │ │ │ │ ldr r2, [pc, #96] @ 2ab5fc │ │ │ │ ldr r3, [pc, #72] @ 2ab5e8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -88637,15 +88637,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, #1 │ │ │ │ bl 2558ec │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq pc, pc, ip, lsl #18 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq r5, r3, ip, lsl #11 │ │ │ │ + ldrsbeq r5, [r3], #-92 @ 0xffffffa4 @ │ │ │ │ addseq pc, pc, r4, asr #17 │ │ │ │ andeq r3, r0, ip, asr r8 │ │ │ │ @ instruction: 0xfffffa80 │ │ │ │ addseq pc, pc, r0, lsl #17 │ │ │ │ │ │ │ │ 002ab600 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -88691,15 +88691,15 @@ │ │ │ │ bl 255cd0 │ │ │ │ ldr r1, [pc, #136] @ 2ab734 │ │ │ │ mov r4, r0 │ │ │ │ str r9, [r4] │ │ │ │ str r8, [r4, #4] │ │ │ │ strb r5, [r4, #8] │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - bl 9db2b0 │ │ │ │ + bl 9db300 │ │ │ │ ldr r0, [r0, r1] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ab6ec │ │ │ │ ldr r1, [pc, #100] @ 2ab738 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ @@ -88716,22 +88716,22 @@ │ │ │ │ blx r3 │ │ │ │ mov r0, r4 │ │ │ │ bl 2aadb4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #36] @ 2ab744 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 994028 │ │ │ │ + b 994070 │ │ │ │ addseq pc, pc, r4, lsl #16 │ │ │ │ andeq r3, r0, r8, lsl #7 │ │ │ │ @ instruction: 0x00004fb8 │ │ │ │ - ldrsbeq r0, [r3], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbseq r0, r3, r0, lsr #8 │ │ │ │ adceq r2, r0, r0, lsl fp │ │ │ │ @ instruction: 0xfffffc44 │ │ │ │ - rsbseq r5, r3, r4, lsl r2 │ │ │ │ + rsbseq r5, r3, r4, ror #4 │ │ │ │ andeq r0, r0, r3, ror r1 │ │ │ │ andeq r0, r0, r5, ror r1 │ │ │ │ │ │ │ │ 002ab748 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -88750,15 +88750,15 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ bl 253504 │ │ │ │ ldr fp, [pc, #1248] @ 2abc78 │ │ │ │ add fp, pc, fp │ │ │ │ mov r4, r0 │ │ │ │ str r0, [sp, #32] │ │ │ │ - bl 7007b8 │ │ │ │ + bl 700800 │ │ │ │ mov r3, #2 │ │ │ │ stm r4, {r0, r3} │ │ │ │ mov r3, #4 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #8] │ │ │ │ bl 5b4608 │ │ │ │ ldr r8, [r5] │ │ │ │ @@ -88777,15 +88777,15 @@ │ │ │ │ str r3, [r4, #8] │ │ │ │ beq 2abc10 │ │ │ │ mov r1, #72 @ 0x48 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r4, r8 │ │ │ │ str r9, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [r8, #8] │ │ │ │ - bl 9abc4c │ │ │ │ + bl 9abc94 │ │ │ │ mov r2, #72 @ 0x48 │ │ │ │ mov r1, #0 │ │ │ │ mov r5, r0 │ │ │ │ bl 255340 │ │ │ │ str r4, [r5, #60] @ 0x3c │ │ │ │ mov r1, #2 │ │ │ │ ldr r0, [r4] │ │ │ │ @@ -88885,15 +88885,15 @@ │ │ │ │ strb r3, [r5, #64] @ 0x40 │ │ │ │ subs r7, r0, #0 │ │ │ │ bne 2abb70 │ │ │ │ ldr r1, [pc, #744] @ 2abc9c │ │ │ │ mov r2, #260 @ 0x104 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r6, #64 @ 0x40 │ │ │ │ - bl 994028 │ │ │ │ + bl 994070 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r2, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ strne r2, [r3, #12] │ │ │ │ ldreq r3, [sp, #36] @ 0x24 │ │ │ │ streq r2, [r3, #4] │ │ │ │ b 2ab7d8 │ │ │ │ @@ -88907,17 +88907,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #192 @ 0xc0 │ │ │ │ str ip, [sp] │ │ │ │ mov lr, r0 │ │ │ │ stmib sp, {r4, lr} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9abce0 │ │ │ │ + bl 9abd28 │ │ │ │ mov r7, #1 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 253810 │ │ │ │ ldr r2, [pc, #632] @ 2abcac │ │ │ │ ldr r3, [pc, #572] @ 2abc74 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -88944,15 +88944,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #197 @ 0xc5 │ │ │ │ str ip, [sp] │ │ │ │ mov lr, r0 │ │ │ │ stmib sp, {r4, lr} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ ldr r0, [r5] │ │ │ │ bl 255538 │ │ │ │ b 2aba18 │ │ │ │ mov r2, #4 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r3, [pc, #496] @ 2abcbc │ │ │ │ @@ -88963,44 +88963,44 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #220 @ 0xdc │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 2abaac │ │ │ │ ldr r1, [r4] │ │ │ │ ldr r3, [pc, #448] @ 2abcc8 │ │ │ │ ldr r2, [pc, #448] @ 2abccc │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #444] @ 2abcd0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #203 @ 0xcb │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 2abaac │ │ │ │ ldr r4, [r4] │ │ │ │ bl 2542f0 │ │ │ │ ldr r3, [pc, #400] @ 2abcd4 │ │ │ │ ldr r1, [pc, #400] @ 2abcd8 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r3, r4} │ │ │ │ ldr r3, [pc, #392] @ 2abcdc │ │ │ │ mov r2, #209 @ 0xd1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 2abaac │ │ │ │ str r7, [sp, #8] │ │ │ │ ldr r3, [r4] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r4, [pc, #348] @ 2abce0 │ │ │ │ ldr r3, [pc, #348] @ 2abce4 │ │ │ │ ldr r2, [pc, #348] @ 2abce8 │ │ │ │ @@ -89008,22 +89008,22 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mov r2, #249 @ 0xf9 │ │ │ │ mov r1, r4 │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ ldrb r3, [r5, #65] @ 0x41 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2abc18 │ │ │ │ mov r2, #260 @ 0x104 │ │ │ │ mov r1, r4 │ │ │ │ add r0, r6, #64 @ 0x40 │ │ │ │ - bl 994028 │ │ │ │ + bl 994070 │ │ │ │ b 2aba24 │ │ │ │ mov r1, #2 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r2, [pc, #268] @ 2abcec │ │ │ │ ldr r1, [r4] │ │ │ │ ldr r3, [pc, #264] @ 2abcf0 │ │ │ │ @@ -89032,25 +89032,25 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #215 @ 0xd7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 2abaac │ │ │ │ mov r7, #0 │ │ │ │ b 2aba24 │ │ │ │ ldrd r0, [r5, #8] │ │ │ │ mov r2, r3 │ │ │ │ bl 2ab600 │ │ │ │ mov r2, #260 @ 0x104 │ │ │ │ mov r1, r4 │ │ │ │ add r0, r6, #64 @ 0x40 │ │ │ │ - bl 994028 │ │ │ │ + bl 994070 │ │ │ │ b 2aba24 │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ b 2ab8d4 │ │ │ │ ldr r3, [pc, #172] @ 2abcf8 │ │ │ │ ldr ip, [pc, #172] @ 2abcfc │ │ │ │ ldr r1, [pc, #172] @ 2abd00 │ │ │ │ @@ -89062,47 +89062,47 @@ │ │ │ │ str ip, [sp] │ │ │ │ bl 25351c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq pc, pc, ip, lsr #13 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq pc, pc, r8, lsl #13 │ │ │ │ strdeq r2, [r0], -r0 │ │ │ │ - @ instruction: 0x00735298 │ │ │ │ - ldrheq r5, [r3], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbseq r5, r3, r8, ror #5 │ │ │ │ + rsbseq r5, r3, r8, lsl #6 │ │ │ │ andeq r3, r0, r8, lsl #7 │ │ │ │ @ instruction: 0x00004fb8 │ │ │ │ - rsbseq r5, r3, ip, asr r0 │ │ │ │ + rsbseq r5, r3, ip, lsr #1 │ │ │ │ strbcs pc, [r5, #-1169] @ 0xfffffb6f @ │ │ │ │ svcmi 0x006cdd1d │ │ │ │ - rsbseq r4, r3, r8, asr pc │ │ │ │ - umulleq ip, r3, r0, pc @ │ │ │ │ - rsbseq r5, r3, r8, asr #1 │ │ │ │ - rsbseq r4, r3, r4, lsl pc │ │ │ │ - addseq pc, pc, r8, ror #7 │ │ │ │ - strdeq ip, [r3], ip @ │ │ │ │ - rsbseq r5, r3, r4, lsr r0 │ │ │ │ - rsbseq r4, r3, r0, lsl #29 │ │ │ │ - addeq ip, r3, r4, lsr #29 │ │ │ │ + rsbseq r4, r3, r8, lsr #31 │ │ │ │ + addeq ip, r3, r0, ror #31 │ │ │ │ rsbseq r5, r3, r8, lsl r1 │ │ │ │ - rsbseq r4, r3, r0, lsr #28 │ │ │ │ - addeq ip, r3, ip, ror #28 │ │ │ │ - rsbseq r4, r3, r0, ror #31 │ │ │ │ - rsbseq r4, r3, r8, ror #27 │ │ │ │ - ldrsheq r4, [r3], #-248 @ 0xffffff08 @ │ │ │ │ - ldrheq r4, [r3], #-212 @ 0xffffff2c @ │ │ │ │ - addeq ip, r3, ip, lsr #28 │ │ │ │ - rsbseq r4, r3, ip, ror sp │ │ │ │ - strdeq ip, [r3], r8 │ │ │ │ - rsbseq r5, r3, ip, asr #1 │ │ │ │ - @ instruction: 0x00734f94 │ │ │ │ - umulleq ip, r3, r0, sp │ │ │ │ - rsbseq r4, r3, r8, lsl #26 │ │ │ │ - addeq ip, r3, r0, lsr sp │ │ │ │ - ldrdeq r5, [r1], r4 │ │ │ │ - ldrheq r4, [r3], #-196 @ 0xffffff3c @ │ │ │ │ + rsbseq r4, r3, r4, ror #30 │ │ │ │ + addseq pc, pc, r8, ror #7 │ │ │ │ + addeq ip, r3, ip, asr #30 │ │ │ │ + rsbseq r5, r3, r4, lsl #1 │ │ │ │ + ldrsbeq r4, [r3], #-224 @ 0xffffff20 @ │ │ │ │ + strdeq ip, [r3], r4 │ │ │ │ + rsbseq r5, r3, r8, ror #2 │ │ │ │ + rsbseq r4, r3, r0, ror lr │ │ │ │ + @ instruction: 0x0083cebc │ │ │ │ + rsbseq r5, r3, r0, lsr r0 │ │ │ │ + rsbseq r4, r3, r8, lsr lr │ │ │ │ + rsbseq r5, r3, r8, asr #32 │ │ │ │ + rsbseq r4, r3, r4, lsl #28 │ │ │ │ + addeq ip, r3, ip, ror lr │ │ │ │ + rsbseq r4, r3, ip, asr #27 │ │ │ │ + addeq ip, r3, r8, asr #28 │ │ │ │ + rsbseq r5, r3, ip, lsl r1 │ │ │ │ + rsbseq r4, r3, r4, ror #31 │ │ │ │ + addeq ip, r3, r0, ror #27 │ │ │ │ + rsbseq r4, r3, r8, asr sp │ │ │ │ + addeq ip, r3, r0, lsl #27 │ │ │ │ + addeq r5, r1, r4, lsr #6 │ │ │ │ + rsbseq r4, r3, r4, lsl #26 │ │ │ │ │ │ │ │ 002abd04 : │ │ │ │ mov r3, #0 │ │ │ │ b 2ab600 │ │ │ │ │ │ │ │ 002abd0c : │ │ │ │ mov r3, #1 │ │ │ │ @@ -89119,15 +89119,15 @@ │ │ │ │ b 2ad1fc │ │ │ │ │ │ │ │ 002abd2c : │ │ │ │ push {r4, r5, lr} │ │ │ │ ldr r4, [pc, #52] @ 2abd6c │ │ │ │ mov r5, r0 │ │ │ │ ldr r4, [pc, r4] │ │ │ │ - bl 9db2b0 │ │ │ │ + bl 9db300 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ tst r0, #4096 @ 0x1000 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -89142,15 +89142,15 @@ │ │ │ │ subs r4, r3, #0 │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, r7, pc} │ │ │ │ ldr r6, [pc, #120] @ 2abe04 │ │ │ │ mov r5, r0 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ - bl 9db2b0 │ │ │ │ + bl 9db300 │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [r0, r6] │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ tst r0, #4096 @ 0x1000 │ │ │ │ mov r0, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -89185,15 +89185,15 @@ │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #140] @ 2abeb0 │ │ │ │ sub sp, sp, #28 │ │ │ │ add ip, sp, #24 │ │ │ │ stmdb ip, {r2, r3} │ │ │ │ ldr r4, [pc, r4] │ │ │ │ mov r3, r0 │ │ │ │ - bl 9db2b0 │ │ │ │ + bl 9db300 │ │ │ │ ldr ip, [r0, r4] │ │ │ │ mov r2, r1 │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [ip, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #20] │ │ │ │ ands r1, r3, #4096 @ 0x1000 │ │ │ │ beq 2abe74 │ │ │ │ @@ -89223,15 +89223,15 @@ │ │ │ │ adceq r2, r0, r0, lsl #24 │ │ │ │ │ │ │ │ 002abeb4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ ldr r4, [pc, #52] @ 2abef4 │ │ │ │ mov r5, r0 │ │ │ │ ldr r4, [pc, r4] │ │ │ │ - bl 9db2b0 │ │ │ │ + bl 9db300 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ tst r0, #4096 @ 0x1000 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -89246,15 +89246,15 @@ │ │ │ │ subs r4, r3, #0 │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, r7, pc} │ │ │ │ ldr r6, [pc, #120] @ 2abf8c │ │ │ │ mov r5, r0 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ - bl 9db2b0 │ │ │ │ + bl 9db300 │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [r0, r6] │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ tst r0, #4096 @ 0x1000 │ │ │ │ mov r0, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -89289,15 +89289,15 @@ │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #140] @ 2ac038 │ │ │ │ sub sp, sp, #28 │ │ │ │ add ip, sp, #24 │ │ │ │ stmdb ip, {r2, r3} │ │ │ │ ldr r4, [pc, r4] │ │ │ │ mov r3, r0 │ │ │ │ - bl 9db2b0 │ │ │ │ + bl 9db300 │ │ │ │ ldr ip, [r0, r4] │ │ │ │ mov r2, r1 │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [ip, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #20] │ │ │ │ ands r1, r3, #4096 @ 0x1000 │ │ │ │ beq 2abffc │ │ │ │ @@ -89371,15 +89371,15 @@ │ │ │ │ 002ac0bc : │ │ │ │ ldr r0, [r0, #4] │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002ac0c4 : │ │ │ │ ldr r3, [pc, #40] @ 2ac0f4 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ - bl 9db2b0 │ │ │ │ + bl 9db300 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r3, [r3, #132] @ 0x84 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -89404,21 +89404,21 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r4, [r0, #16] │ │ │ │ mov r3, r0 │ │ │ │ cmp r4, r2 │ │ │ │ movcs r4, r2 │ │ │ │ ldr r2, [pc, #60] @ 2ac180 │ │ │ │ - bl 9db2b0 │ │ │ │ + bl 9db300 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r0, r2] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r0, [r0, #132] @ 0x84 │ │ │ │ mov r3, r4 │ │ │ │ - bl 735c9c │ │ │ │ + bl 735ce4 │ │ │ │ cmp r0, #0 │ │ │ │ movne r0, r4 │ │ │ │ moveq r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -89436,15 +89436,15 @@ │ │ │ │ │ │ │ │ 002ac194 : │ │ │ │ ldr r3, [pc, #192] @ 2ac25c │ │ │ │ push {r4, lr} │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [pc, #184] @ 2ac260 │ │ │ │ mov r1, r0 │ │ │ │ - bl 9db2b0 │ │ │ │ + bl 9db300 │ │ │ │ ldr r0, [r0, r3] │ │ │ │ ldr r3, [pc, #172] @ 2ac264 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr ip, [r0, #132] @ 0x84 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb lr, [ip, #25] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ @@ -89493,15 +89493,15 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ 2ac2c4 │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - bl 9db2b0 │ │ │ │ + bl 9db300 │ │ │ │ ldr r2, [r0, r2] │ │ │ │ sub sp, sp, #12 │ │ │ │ ldrb ip, [r3, #16] │ │ │ │ ldr r1, [r2, #132] @ 0x84 │ │ │ │ ldr r0, [r2, #108] @ 0x6c │ │ │ │ ldrd r2, [r3] │ │ │ │ str ip, [sp] │ │ │ │ @@ -89555,15 +89555,15 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #188] @ 2ac404 │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - bl 9db2b0 │ │ │ │ + bl 9db300 │ │ │ │ ldr r2, [r0, r2] │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [pc, #168] @ 2ac408 │ │ │ │ lsr r1, r1, #4 │ │ │ │ add r2, r2, #8704 @ 0x2200 │ │ │ │ and r1, r1, #7 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -89602,17 +89602,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #28] @ 2ac414 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 25351c │ │ │ │ adceq r1, r0, r0, lsl #29 │ │ │ │ - addeq ip, r3, r4, lsl #13 │ │ │ │ - addeq ip, r3, r0, lsl #12 │ │ │ │ - rsbseq r4, r3, r8, lsr #17 │ │ │ │ + ldrdeq ip, [r3], r4 │ │ │ │ + addeq ip, r3, r0, asr r6 │ │ │ │ + ldrsheq r4, [r3], #-136 @ 0xffffff78 @ │ │ │ │ andeq r0, r0, r2, ror r1 │ │ │ │ │ │ │ │ 002ac418 : │ │ │ │ b 2ae014 │ │ │ │ │ │ │ │ 002ac41c : │ │ │ │ ldr r3, [pc, #52] @ 2ac458 │ │ │ │ @@ -89625,33 +89625,33 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #12] @ 2ac460 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9a4324 │ │ │ │ + b 9a436c │ │ │ │ @ instruction: 0x009fe9f8 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ - rsbseq sl, lr, r0, asr fp │ │ │ │ + rsbseq sl, lr, r0, lsr #23 │ │ │ │ │ │ │ │ 002ac464 : │ │ │ │ cmp r0, #0 │ │ │ │ cmpne r1, #0 │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ bne 2ac490 │ │ │ │ mov r0, r3 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ mov r3, #0 │ │ │ │ - b 979bd8 │ │ │ │ + b 979c20 │ │ │ │ │ │ │ │ 002ac498 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #332] @ 2ac5fc │ │ │ │ @@ -89660,19 +89660,19 @@ │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r3, [pc, #324] @ 2ac604 │ │ │ │ sub sp, sp, #24 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - bl 9db2b0 │ │ │ │ + bl 9db300 │ │ │ │ ldr r0, [r0, r3] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ac5d0 │ │ │ │ - bl 7627a8 │ │ │ │ + bl 7627f0 │ │ │ │ mov r1, #1 │ │ │ │ mov r2, #12 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r1 │ │ │ │ bl 255994 │ │ │ │ ldr r3, [sl, #4] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -89739,27 +89739,27 @@ │ │ │ │ str ip, [sp] │ │ │ │ bl 25351c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq lr, pc, ip, ror #18 │ │ │ │ andeq r4, r0, r0 │ │ │ │ strdeq r1, [r0], ip @ │ │ │ │ addseq lr, pc, r8, lsl #17 │ │ │ │ - addeq ip, r3, r8, lsl r4 │ │ │ │ - ldrsbeq r4, [r3], #-96 @ 0xffffffa0 @ │ │ │ │ - ldrheq r4, [r3], #-108 @ 0xffffff94 @ │ │ │ │ + addeq ip, r3, r8, ror #8 │ │ │ │ + rsbseq r4, r3, r0, lsr #14 │ │ │ │ + rsbseq r4, r3, ip, lsl #14 │ │ │ │ │ │ │ │ 002ac618 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #164] @ 2ac6d4 │ │ │ │ mov r6, r0 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ - bl 9db2b0 │ │ │ │ + bl 9db300 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, r5] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ac6ac │ │ │ │ cmp r3, #0 │ │ │ │ moveq r0, r3 │ │ │ │ @@ -89771,15 +89771,15 @@ │ │ │ │ ldr r3, [pc, #104] @ 2ac6d8 │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r4, r3] │ │ │ │ str r2, [sp] │ │ │ │ ldm r5, {r2, r3} │ │ │ │ - bl 71e640 │ │ │ │ + bl 71e688 │ │ │ │ mvn r0, r0 │ │ │ │ lsr r0, r0, #31 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -89793,49 +89793,49 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #440 @ 0x1b8 │ │ │ │ str ip, [sp] │ │ │ │ bl 25351c │ │ │ │ umlaleq r1, r0, r8, fp │ │ │ │ adceq r1, r0, r8, asr fp │ │ │ │ - addeq ip, r3, ip, lsr r3 │ │ │ │ - ldrsheq r4, [r3], #-84 @ 0xffffffac @ │ │ │ │ - rsbseq r4, r3, r0, ror #11 │ │ │ │ + addeq ip, r3, ip, lsl #7 │ │ │ │ + rsbseq r4, r3, r4, asr #12 │ │ │ │ + rsbseq r4, r3, r0, lsr r6 │ │ │ │ │ │ │ │ 002ac6e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #80] @ 2ac750 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - bl 9db2b0 │ │ │ │ + bl 9db300 │ │ │ │ ldr r0, [r0, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ac728 │ │ │ │ sub r2, r2, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 7628d0 │ │ │ │ + b 762918 │ │ │ │ ldr r3, [pc, #36] @ 2ac754 │ │ │ │ ldr ip, [pc, #36] @ 2ac758 │ │ │ │ ldr r1, [pc, #36] @ 2ac75c │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #88 @ 0x58 │ │ │ │ mov r2, #460 @ 0x1cc │ │ │ │ str ip, [sp] │ │ │ │ bl 25351c │ │ │ │ adceq r1, r0, r8, asr #21 │ │ │ │ - addeq ip, r3, r0, asr #5 │ │ │ │ - rsbseq r4, r3, r8, ror r5 │ │ │ │ - rsbseq r4, r3, r4, ror #10 │ │ │ │ + addeq ip, r3, r0, lsl r3 │ │ │ │ + rsbseq r4, r3, r8, asr #11 │ │ │ │ + ldrheq r4, [r3], #-84 @ 0xffffffac @ │ │ │ │ │ │ │ │ 002ac760 : │ │ │ │ b 2ae02c │ │ │ │ │ │ │ │ 002ac764 : │ │ │ │ b 2ae10c │ │ │ │ │ │ │ │ @@ -89868,17 +89868,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 2ac7f4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 25351c │ │ │ │ - addeq ip, r3, ip, lsr #4 │ │ │ │ - ldrsheq r4, [r3], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbseq r4, r3, ip, asr #9 │ │ │ │ + addeq ip, r3, ip, ror r2 │ │ │ │ + rsbseq r4, r3, r0, asr #10 │ │ │ │ + rsbseq r4, r3, ip, lsl r5 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ │ │ │ │ 002ac7f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -89919,17 +89919,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 2ac8b8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 25351c │ │ │ │ - addeq ip, r3, r8, ror #2 │ │ │ │ - rsbseq r4, r3, ip, lsr #8 │ │ │ │ - rsbseq r4, r3, r8, lsl #8 │ │ │ │ + @ instruction: 0x0083c1b8 │ │ │ │ + rsbseq r4, r3, ip, ror r4 │ │ │ │ + rsbseq r4, r3, r8, asr r4 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ │ │ │ │ 002ac8bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -89960,17 +89960,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 2ac954 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 25351c │ │ │ │ - addeq ip, r3, ip, asr #1 │ │ │ │ - @ instruction: 0x00734390 │ │ │ │ - rsbseq r4, r3, ip, ror #6 │ │ │ │ + addeq ip, r3, ip, lsl r1 │ │ │ │ + rsbseq r4, r3, r0, ror #7 │ │ │ │ + ldrheq r4, [r3], #-60 @ 0xffffffc4 @ │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ │ │ │ │ 002ac958 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -90004,17 +90004,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 2ac9fc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 25351c │ │ │ │ - addeq ip, r3, r4, lsr #32 │ │ │ │ - rsbseq r4, r3, r8, ror #5 │ │ │ │ - rsbseq r4, r3, r4, asr #5 │ │ │ │ + addeq ip, r3, r4, ror r0 │ │ │ │ + rsbseq r4, r3, r8, lsr r3 │ │ │ │ + rsbseq r4, r3, r4, lsl r3 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ │ │ │ │ 002aca00 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -90071,17 +90071,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 2acb00 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 25351c │ │ │ │ - addeq fp, r3, r0, lsr #30 │ │ │ │ - rsbseq r4, r3, r4, ror #3 │ │ │ │ - rsbseq r4, r3, r0, asr #3 │ │ │ │ + addeq fp, r3, r0, ror pc │ │ │ │ + rsbseq r4, r3, r4, lsr r2 │ │ │ │ + rsbseq r4, r3, r0, lsl r2 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ ldm r2, {r1, r3} │ │ │ │ ldr r2, [r0] │ │ │ │ ldrd r0, [r1, #8] │ │ │ │ bx r3 │ │ │ │ sub r0, r1, r0 │ │ │ │ clz r0, r0 │ │ │ │ @@ -90095,32 +90095,32 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 2acb54 │ │ │ │ mov r2, #57 @ 0x39 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ addseq lr, pc, ip, ror #5 │ │ │ │ andeq r3, r0, r8, lsl #7 │ │ │ │ - ldrsbeq lr, [r2], #-224 @ 0xffffff20 @ │ │ │ │ + rsbseq lr, r2, r0, lsr #30 │ │ │ │ ldr r3, [pc, #20] @ 2acb74 │ │ │ │ ldr r1, [pc, #20] @ 2acb78 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #60] @ 0x3c │ │ │ │ add r1, pc, r1 │ │ │ │ sub r0, r0, #712 @ 0x2c8 │ │ │ │ b 25ec34 │ │ │ │ strdeq r5, [pc], r8 @ │ │ │ │ andeq r0, r0, ip │ │ │ │ ldr r3, [r0, #708] @ 0x2c4 │ │ │ │ str r1, [r3] │ │ │ │ - b 7353c0 │ │ │ │ + b 735408 │ │ │ │ ldr r1, [pc, #8] @ 2acb98 │ │ │ │ mov r2, #57 @ 0x39 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 994028 │ │ │ │ - rsbseq lr, r2, r4, lsl #29 │ │ │ │ + b 994070 │ │ │ │ + ldrsbeq lr, [r2], #-228 @ 0xffffff1c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #100] @ 2acc18 │ │ │ │ add r1, r1, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -90203,15 +90203,15 @@ │ │ │ │ beq 2acd68 │ │ │ │ ldr r9, [pc, #256] @ 2acdf4 │ │ │ │ add r8, r7, #64 @ 0x40 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r2, #236 @ 0xec │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ - bl 994028 │ │ │ │ + bl 994070 │ │ │ │ bl 25ec78 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #241 @ 0xf1 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r7, #56] @ 0x38 │ │ │ │ @@ -90226,23 +90226,23 @@ │ │ │ │ ldr r6, [r6, #4] │ │ │ │ cmp r6, #0 │ │ │ │ bne 2acd38 │ │ │ │ ldr r3, [pc, #160] @ 2acdf8 │ │ │ │ mov r0, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str r4, [r3, #56] @ 0x38 │ │ │ │ - bl 733c70 │ │ │ │ + bl 733cb8 │ │ │ │ bl 25eeb8 │ │ │ │ ldr r0, [pc, #140] @ 2acdfc │ │ │ │ ldr r1, [pc, #140] @ 2ace00 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [pc, #136] @ 2ace04 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ - bl 994028 │ │ │ │ + bl 994070 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 2acb9c │ │ │ │ ldr r3, [pc, #104] @ 2ace08 │ │ │ │ ldr ip, [pc, #104] @ 2ace0c │ │ │ │ @@ -90259,29 +90259,29 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r2, #260 @ 0x104 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ addseq lr, pc, r0, ror #3 │ │ │ │ andeq r3, r0, r8, lsl #7 │ │ │ │ - rsbseq r4, r3, r8, lsl #1 │ │ │ │ + ldrsbeq r4, [r3], #-8 @ │ │ │ │ strdeq r5, [pc], r8 @ │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ adceq r5, pc, r0, lsl #19 │ │ │ │ - ldrsheq r3, [r3], #-240 @ 0xffffff10 @ │ │ │ │ + rsbseq r4, r3, r0, asr #32 │ │ │ │ adceq r5, pc, r0, lsl #18 │ │ │ │ adceq r5, pc, r8, ror #17 │ │ │ │ - rsbseq r3, r3, ip, ror #30 │ │ │ │ + ldrheq r3, [r3], #-252 @ 0xffffff04 @ │ │ │ │ andeq r0, r0, fp, lsl #2 │ │ │ │ - addeq fp, r3, r4, ror #25 │ │ │ │ - addeq r4, r1, r4, lsl #3 │ │ │ │ + addeq fp, r3, r4, lsr sp │ │ │ │ + ldrdeq r4, [r1], r4 @ │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ - @ instruction: 0x0083bcbc │ │ │ │ - rsbseq r3, r3, r4, lsl pc │ │ │ │ - rsbseq lr, r2, ip, asr ip │ │ │ │ + addeq fp, r3, ip, lsl #26 │ │ │ │ + rsbseq r3, r3, r4, ror #30 │ │ │ │ + rsbseq lr, r2, ip, lsr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0] │ │ │ │ cmp r4, #0 │ │ │ │ beq 2ace78 │ │ │ │ @@ -90493,15 +90493,15 @@ │ │ │ │ add r3, r7, r5, lsl #2 │ │ │ │ str sl, [r0] │ │ │ │ str r0, [r4, #8] │ │ │ │ str r3, [r0, #16] │ │ │ │ ldr r3, [r7, r5, lsl #2] │ │ │ │ mov r9, r0 │ │ │ │ str r3, [r0, #12] │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ str r9, [r7, r5, lsl #2] │ │ │ │ ldr r0, [pc, #112] @ 2ad1f4 │ │ │ │ ldr r3, [r9, #12] │ │ │ │ add r0, pc, r0 │ │ │ │ cmp r3, #0 │ │ │ │ addne r9, r9, #12 │ │ │ │ lsr ip, r6, #5 │ │ │ │ @@ -90522,15 +90522,15 @@ │ │ │ │ b 2ad0fc │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009fddb4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ umullseq sp, pc, r4, sp @ │ │ │ │ andeq r3, r0, r8, lsl #7 │ │ │ │ @ instruction: 0x00af55b0 │ │ │ │ - rsbseq lr, r2, r8, ror #18 │ │ │ │ + ldrheq lr, [r2], #-152 @ 0xffffff68 @ │ │ │ │ addseq sp, pc, r8, lsl sp @ │ │ │ │ adceq r5, pc, r4, lsr r5 @ │ │ │ │ ldrdeq r5, [pc], r4 @ │ │ │ │ @ instruction: 0xfffff98c │ │ │ │ │ │ │ │ 002ad1fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -90596,15 +90596,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ad2ec │ │ │ │ mov r2, #288 @ 0x120 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 994028 │ │ │ │ + b 994070 │ │ │ │ ldr r3, [pc, #84] @ 2ad348 │ │ │ │ ldr ip, [pc, #84] @ 2ad34c │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #76] @ 2ad350 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r1, r6 │ │ │ │ @@ -90618,22 +90618,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #284 @ 0x11c │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ umullseq sp, pc, r4, fp @ │ │ │ │ andeq r3, r0, r8, lsl #7 │ │ │ │ @ instruction: 0x00af53b4 │ │ │ │ - rsbseq r3, r3, ip, lsr sl │ │ │ │ + rsbseq r3, r3, ip, lsl #21 │ │ │ │ andeq r0, r0, sp, lsl r1 │ │ │ │ - umulleq fp, r3, r0, r7 │ │ │ │ - addeq r3, r1, r0, lsr ip │ │ │ │ + addeq fp, r3, r0, ror #15 │ │ │ │ + addeq r3, r1, r0, lsl #25 │ │ │ │ andeq r0, r0, pc, lsl r1 │ │ │ │ - addeq fp, r3, r8, ror #14 │ │ │ │ - rsbseq r3, r3, r4, asr #19 │ │ │ │ - rsbseq lr, r2, ip, lsl #14 │ │ │ │ + @ instruction: 0x0083b7b8 │ │ │ │ + rsbseq r3, r3, r4, lsl sl │ │ │ │ + rsbseq lr, r2, ip, asr r7 │ │ │ │ │ │ │ │ 002ad360 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r9, r0 │ │ │ │ @@ -90677,15 +90677,15 @@ │ │ │ │ sub r0, r0, #8 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ bl 2532b8 │ │ │ │ mov r2, #316 @ 0x13c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ - bl 994028 │ │ │ │ + bl 994070 │ │ │ │ ldr r2, [pc, #88] @ 2ad488 │ │ │ │ ldr r3, [pc, #60] @ 2ad470 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -90700,15 +90700,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ umullseq sp, pc, ip, sl @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq sp, pc, r4, ror sl @ │ │ │ │ andeq r3, r0, r8, lsl #7 │ │ │ │ adceq r5, pc, ip, lsl #5 │ │ │ │ - rsbseq r3, r3, r4, lsl r9 │ │ │ │ + rsbseq r3, r3, r4, ror #18 │ │ │ │ @ instruction: 0xfffff6fc │ │ │ │ addseq sp, pc, ip, ror #19 │ │ │ │ │ │ │ │ 002ad48c : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -90758,16 +90758,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2ad568 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r0, r7 │ │ │ │ str r7, [sp] │ │ │ │ bl 25351c │ │ │ │ - addeq fp, r3, r0, asr #10 │ │ │ │ - @ instruction: 0x00733798 │ │ │ │ + umulleq fp, r3, r0, r5 │ │ │ │ + rsbseq r3, r3, r8, ror #15 │ │ │ │ andeq r0, r0, r6, asr r1 │ │ │ │ │ │ │ │ 002ad56c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -90806,17 +90806,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 2ad624 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ adceq fp, r0, ip, ror #21 │ │ │ │ - addeq fp, r3, r8, lsl #9 │ │ │ │ - rsbseq r3, r3, r0, ror #13 │ │ │ │ - rsbseq r3, r3, ip, ror #13 │ │ │ │ + ldrdeq fp, [r3], r8 │ │ │ │ + rsbseq r3, r3, r0, lsr r7 │ │ │ │ + rsbseq r3, r3, ip, lsr r7 │ │ │ │ andeq r0, r0, sl, ror r1 │ │ │ │ │ │ │ │ 002ad628 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -90864,17 +90864,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 2ad704 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #168 @ 0xa8 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ adceq fp, r0, ip, lsl sl │ │ │ │ - addeq fp, r3, r8, lsr #7 │ │ │ │ - rsbseq r3, r3, r0, lsl #12 │ │ │ │ - rsbseq r3, r3, ip, lsl #12 │ │ │ │ + strdeq fp, [r3], r8 │ │ │ │ + rsbseq r3, r3, r0, asr r6 │ │ │ │ + rsbseq r3, r3, ip, asr r6 │ │ │ │ muleq r0, r7, r1 │ │ │ │ │ │ │ │ 002ad708 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -90929,17 +90929,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 2ad800 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #204 @ 0xcc │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ adceq fp, r0, r8, lsr r9 │ │ │ │ - addeq fp, r3, ip, lsr #5 │ │ │ │ - rsbseq r3, r3, r4, lsl #10 │ │ │ │ - rsbseq r3, r3, r0, lsl r5 │ │ │ │ + strdeq fp, [r3], ip │ │ │ │ + rsbseq r3, r3, r4, asr r5 │ │ │ │ + rsbseq r3, r3, r0, ror #10 │ │ │ │ andeq r0, r0, r1, asr #3 │ │ │ │ │ │ │ │ 002ad804 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -91181,17 +91181,17 @@ │ │ │ │ ldr r4, [pc, #128] @ 2adc08 │ │ │ │ ldr r1, [pc, #128] @ 2adc0c │ │ │ │ add r4, pc, r4 │ │ │ │ add r5, r4, #92 @ 0x5c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9a6d28 │ │ │ │ + bl 9a6d70 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9a6370 │ │ │ │ + bl 9a63b8 │ │ │ │ ldr r4, [r4, #36] @ 0x24 │ │ │ │ cmp r4, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -91268,16 +91268,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #232 @ 0xe8 │ │ │ │ mov r2, #592 @ 0x250 │ │ │ │ str r0, [sp] │ │ │ │ bl 25351c │ │ │ │ - @ instruction: 0x0083adb0 │ │ │ │ - rsbseq r3, r3, r8 │ │ │ │ + addeq sl, r3, r0, lsl #28 │ │ │ │ + rsbseq r3, r3, r8, asr r0 │ │ │ │ │ │ │ │ 002adcf8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ add r1, r0, #8192 @ 0x2000 │ │ │ │ @@ -91348,16 +91348,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #20] @ 2ade30 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #248 @ 0xf8 │ │ │ │ str r0, [sp] │ │ │ │ bl 25351c │ │ │ │ - addeq sl, r3, r8, ror ip │ │ │ │ - rsbseq r2, r3, ip, asr #29 │ │ │ │ + addeq sl, r3, r8, asr #25 │ │ │ │ + rsbseq r2, r3, ip, lsl pc │ │ │ │ andeq r0, r0, r6, ror r2 │ │ │ │ │ │ │ │ 002ade34 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -91424,31 +91424,31 @@ │ │ │ │ bne 2adf1c │ │ │ │ ldr r0, [pc, #76] @ 2adf84 │ │ │ │ ldr r1, [pc, #76] @ 2adf88 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #684 @ 0x2ac │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ - bl 994028 │ │ │ │ + bl 994070 │ │ │ │ ldr r3, [pc, #56] @ 2adf8c │ │ │ │ - bl 9db2b0 │ │ │ │ + bl 9db300 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r0, r3] │ │ │ │ - bl 733c70 │ │ │ │ + bl 733cb8 │ │ │ │ bl 25eeb8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2acec8 │ │ │ │ addseq ip, pc, r4, lsl #31 │ │ │ │ andeq r3, r0, r8, lsl #7 │ │ │ │ adceq r4, pc, ip, lsr #15 │ │ │ │ - rsbseq r2, r3, ip, lsr #28 │ │ │ │ + rsbseq r2, r3, ip, ror lr │ │ │ │ muleq r0, lr, r2 │ │ │ │ andeq r1, r0, r4, ror #16 │ │ │ │ adceq r4, pc, r0, lsr #14 │ │ │ │ - rsbseq r2, r3, r8, lsr #27 │ │ │ │ + ldrsheq r2, [r3], #-216 @ 0xffffff28 @ │ │ │ │ adceq r0, r0, r4, ror r2 │ │ │ │ │ │ │ │ 002adf90 : │ │ │ │ ldr r3, [pc, #40] @ 2adfc0 │ │ │ │ ldr r2, [pc, #40] @ 2adfc4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ @@ -91459,34 +91459,34 @@ │ │ │ │ ldr r2, [pc, #24] @ 2adfd0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ bx r3 │ │ │ │ addseq ip, pc, r4, lsl #29 │ │ │ │ andeq r3, r0, r8, lsl #7 │ │ │ │ adceq r4, pc, ip, lsr #13 │ │ │ │ - rsbseq r2, r3, r0, lsr sp │ │ │ │ + rsbseq r2, r3, r0, lsl #27 │ │ │ │ @ instruction: 0x000002bb │ │ │ │ │ │ │ │ 002adfd4 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2adfec │ │ │ │ ldr r0, [pc, #36] @ 2ae008 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ - b 993d40 │ │ │ │ + b 993d88 │ │ │ │ ldr r0, [pc, #24] @ 2ae00c │ │ │ │ ldr r1, [pc, #24] @ 2ae010 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #708 @ 0x2c4 │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ - b 994028 │ │ │ │ + b 994070 │ │ │ │ adceq r4, pc, r8, ror r6 @ │ │ │ │ adceq r4, pc, r4, ror #12 │ │ │ │ - rsbseq r2, r3, ip, ror #25 │ │ │ │ + rsbseq r2, r3, ip, lsr sp │ │ │ │ │ │ │ │ 002ae014 : │ │ │ │ ldr r3, [pc, #12] @ 2ae028 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #132] @ 0x84 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ @@ -91529,28 +91529,28 @@ │ │ │ │ strne r2, [r3, #8] │ │ │ │ ldr r3, [pc, #72] @ 2ae104 │ │ │ │ ldr r2, [pc, #72] @ 2ae108 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, r3, #64 @ 0x40 │ │ │ │ str r4, [r3, #52]! @ 0x34 │ │ │ │ str r3, [r4, #8] │ │ │ │ - bl 994028 │ │ │ │ + bl 994070 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ adceq r4, pc, r0, lsl #12 │ │ │ │ addseq ip, pc, r0, asr #27 │ │ │ │ andeq r3, r0, r8, lsl #7 │ │ │ │ - rsbseq r2, r3, r4, asr ip │ │ │ │ + rsbseq r2, r3, r4, lsr #25 │ │ │ │ andeq r0, r0, fp, ror #5 │ │ │ │ - rsbseq r2, r3, r8, lsr ip │ │ │ │ + rsbseq r2, r3, r8, lsl #25 │ │ │ │ umlaleq r4, pc, ip, r5 @ │ │ │ │ andeq r0, r0, sp, ror #5 │ │ │ │ │ │ │ │ 002ae10c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -91580,27 +91580,27 @@ │ │ │ │ str r3, [r1] │ │ │ │ ldr r1, [pc, #64] @ 2ae1c0 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r4, #4] │ │ │ │ str r2, [r4, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #48] @ 2ae1c4 │ │ │ │ - bl 994028 │ │ │ │ + bl 994070 │ │ │ │ ldr r0, [r4] │ │ │ │ mov r1, #1 │ │ │ │ bl 2532dc │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ b 253810 │ │ │ │ @ instruction: 0x009fccf8 │ │ │ │ andeq r3, r0, r8, lsl #7 │ │ │ │ adceq r4, pc, ip, lsl r5 @ │ │ │ │ - rsbseq r2, r3, r0, lsr #23 │ │ │ │ + ldrsheq r2, [r3], #-176 @ 0xffffff50 @ │ │ │ │ strdeq r4, [pc], r8 @ │ │ │ │ - rsbseq r2, r3, ip, asr fp │ │ │ │ + rsbseq r2, r3, ip, lsr #23 │ │ │ │ strdeq r0, [r0], -r6 │ │ │ │ │ │ │ │ 002ae1c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -91642,17 +91642,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #17 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ addseq ip, pc, ip, lsr ip @ │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ - addeq sl, r3, r4, lsr r9 │ │ │ │ - ldrsbeq r2, [r3], #-172 @ 0xffffff54 @ │ │ │ │ - ldrsheq r2, [r3], #-160 @ 0xffffff60 @ │ │ │ │ + addeq sl, r3, r4, lsl #19 │ │ │ │ + rsbseq r2, r3, ip, lsr #22 │ │ │ │ + rsbseq r2, r3, r0, asr #22 │ │ │ │ │ │ │ │ 002ae28c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr ip, [pc, #152] @ 2ae33c │ │ │ │ @@ -91693,17 +91693,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ addseq ip, pc, r8, ror fp @ │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ - addeq sl, r3, r0, ror r8 │ │ │ │ - rsbseq r2, r3, r8, lsl sl │ │ │ │ - rsbseq r2, r3, ip, lsr #20 │ │ │ │ + addeq sl, r3, r0, asr #17 │ │ │ │ + rsbseq r2, r3, r8, ror #20 │ │ │ │ + rsbseq r2, r3, ip, ror sl │ │ │ │ │ │ │ │ 002ae350 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #188] @ 2ae424 │ │ │ │ @@ -91714,33 +91714,33 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 984c7c │ │ │ │ + bl 984cc4 │ │ │ │ ldr r1, [pc, #148] @ 2ae430 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 984af0 │ │ │ │ + bl 984b38 │ │ │ │ mov r3, #1 │ │ │ │ mov ip, #0 │ │ │ │ mov r2, r3 │ │ │ │ str ip, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 9cc400 │ │ │ │ + bl 9cc448 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ae3dc │ │ │ │ - bl 99b6d0 │ │ │ │ + bl 99b718 │ │ │ │ ldr r2, [pc, #80] @ 2ae434 │ │ │ │ ldr r3, [pc, #64] @ 2ae428 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -91753,16 +91753,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009fcab4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - ldrsbeq r0, [sp], #-140 @ 0xffffff74 @ │ │ │ │ - rsbseq r2, r3, ip, lsr #13 │ │ │ │ + rsbseq r0, sp, ip, lsr #18 │ │ │ │ + ldrsheq r2, [r3], #-108 @ 0xffffff94 @ │ │ │ │ addseq ip, pc, r8, lsr sl @ │ │ │ │ │ │ │ │ 002ae438 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -91775,21 +91775,21 @@ │ │ │ │ ldr r1, [pc, #236] @ 2ae554 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 984e74 │ │ │ │ + bl 984ebc │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ae53c │ │ │ │ mov r1, sp │ │ │ │ - bl 9cc28c │ │ │ │ + bl 9cc2d4 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2ae534 │ │ │ │ cmp r7, #0 │ │ │ │ beq 2ae4e8 │ │ │ │ ldr r6, [pc, #160] @ 2ae558 │ │ │ │ @@ -91798,20 +91798,20 @@ │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldm r2, {r2, r3} │ │ │ │ mov r0, r5 │ │ │ │ sub r3, r3, #2 │ │ │ │ clz r3, r3 │ │ │ │ lsr r3, r3, #5 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2ae4bc │ │ │ │ mov r0, r7 │ │ │ │ - bl 952e1c │ │ │ │ + bl 952e64 │ │ │ │ ldr r2, [pc, #100] @ 2ae55c │ │ │ │ ldr r3, [pc, #84] @ 2ae550 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -91821,26 +91821,26 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bl 99b6d0 │ │ │ │ + bl 99b718 │ │ │ │ b 2ae4f0 │ │ │ │ ldr r0, [pc, #28] @ 2ae560 │ │ │ │ add r0, pc, r0 │ │ │ │ b 2ae490 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq ip, pc, r0, asr #19 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq r0, sp, ip, ror #15 │ │ │ │ - rsbseq r2, r3, r4, asr #17 │ │ │ │ + rsbseq r0, sp, ip, lsr r8 │ │ │ │ + rsbseq r2, r3, r4, lsl r9 │ │ │ │ addseq ip, pc, r4, lsr #18 │ │ │ │ - rsbseq pc, lr, r8, lsl #26 │ │ │ │ + rsbseq pc, lr, r8, asr sp @ │ │ │ │ │ │ │ │ 002ae564 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -91854,15 +91854,15 @@ │ │ │ │ mov r6, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ bl 254b6c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9c0fb8 │ │ │ │ + bl 9c1000 │ │ │ │ cmp r6, #2 │ │ │ │ beq 2ae600 │ │ │ │ ldr r2, [pc, #172] @ 2ae670 │ │ │ │ ldr r3, [pc, #164] @ 2ae66c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -91887,31 +91887,31 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ bl 25357c │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9cb86c │ │ │ │ + bl 9cb8b4 │ │ │ │ b 2ae648 │ │ │ │ ldr r1, [r3, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 9c0eb0 │ │ │ │ + bl 9c0ef8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9cb8bc │ │ │ │ + bl 9cb904 │ │ │ │ subs r3, r0, #0 │ │ │ │ bne 2ae63c │ │ │ │ mov r0, r6 │ │ │ │ bl 253810 │ │ │ │ b 2ae5bc │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ umullseq ip, pc, r4, r8 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq ip, pc, r8, asr r8 @ │ │ │ │ - rsbseq r2, r3, r0, lsl #15 │ │ │ │ + ldrsbeq r2, [r3], #-112 @ 0xffffff90 @ │ │ │ │ │ │ │ │ 002ae678 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -91925,15 +91925,15 @@ │ │ │ │ mov r5, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ bl 254b6c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9c0fb8 │ │ │ │ + bl 9c1000 │ │ │ │ cmp r5, #2 │ │ │ │ beq 2ae71c │ │ │ │ cmp r5, #3 │ │ │ │ beq 2ae780 │ │ │ │ ldr r2, [pc, #256] @ 2ae7e0 │ │ │ │ ldr r3, [pc, #248] @ 2ae7dc │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -91960,31 +91960,31 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ bl 25357c │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9cb86c │ │ │ │ + bl 9cb8b4 │ │ │ │ b 2ae764 │ │ │ │ ldr r1, [r3, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 9c0eb0 │ │ │ │ + bl 9c0ef8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9cb8bc │ │ │ │ + bl 9cb904 │ │ │ │ subs r3, r0, #0 │ │ │ │ bne 2ae758 │ │ │ │ mov r0, r6 │ │ │ │ bl 253810 │ │ │ │ b 2ae6d8 │ │ │ │ ldr r2, [pc, #96] @ 2ae7e8 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9c0f58 │ │ │ │ + bl 9c0fa0 │ │ │ │ ldr r2, [pc, #80] @ 2ae7ec │ │ │ │ ldr r3, [pc, #60] @ 2ae7dc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -91992,58 +91992,58 @@ │ │ │ │ bne 2ae7d4 │ │ │ │ ldr r2, [pc, #48] @ 2ae7f0 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9c0f58 │ │ │ │ + b 9c0fa0 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq ip, pc, r0, lsl #15 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq ip, pc, ip, lsr r7 @ │ │ │ │ - rsbseq r2, r3, r0, ror #12 │ │ │ │ - rsbseq r7, ip, r4, lsr #15 │ │ │ │ + ldrheq r2, [r3], #-96 @ 0xffffffa0 @ │ │ │ │ + ldrsheq r7, [ip], #-116 @ 0xffffff8c @ │ │ │ │ addseq ip, pc, r0, lsl #13 │ │ │ │ - rsbseq fp, r8, r4, lsr #2 │ │ │ │ + rsbseq fp, r8, r4, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r1 │ │ │ │ mov r1, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r7, r0 │ │ │ │ mov r6, r2 │ │ │ │ mov r0, r1 │ │ │ │ mov r2, #4 │ │ │ │ bl 255994 │ │ │ │ mov r5, r0 │ │ │ │ - bl 75b1ac │ │ │ │ + bl 75b1f4 │ │ │ │ cmp r4, r0 │ │ │ │ beq 2ae8dc │ │ │ │ mov r0, r4 │ │ │ │ - bl 75b9c4 │ │ │ │ + bl 75ba0c │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7581fc │ │ │ │ + bl 758244 │ │ │ │ ldr r3, [pc, #152] @ 2ae8e8 │ │ │ │ ldr r1, [pc, #152] @ 2ae8ec │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str r8, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r7 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldr r1, [pc, #124] @ 2ae8f0 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 758644 │ │ │ │ + bl 75868c │ │ │ │ ldr r1, [pc, #108] @ 2ae8f4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 254644 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ addne r6, r6, #2 │ │ │ │ @@ -92062,29 +92062,29 @@ │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2532dc │ │ │ │ ldr r8, [pc, #20] @ 2ae8f8 │ │ │ │ add r8, pc, r8 │ │ │ │ b 2ae840 │ │ │ │ - rsbseq lr, ip, r0, lsr #23 │ │ │ │ - rsbseq r2, r3, r8, lsr r5 │ │ │ │ + ldrsheq lr, [ip], #-176 @ 0xffffff50 @ │ │ │ │ + rsbseq r2, r3, r8, lsl #11 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rsbseq lr, ip, r0, lsl fp │ │ │ │ + rsbseq lr, ip, r0, ror #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [r0] │ │ │ │ mov r5, r1 │ │ │ │ - bl 75b9c4 │ │ │ │ + bl 75ba0c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5] │ │ │ │ - bl 75b9c4 │ │ │ │ + bl 75ba0c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 254f5c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -92119,21 +92119,21 @@ │ │ │ │ ldr r1, [pc, #240] @ 2aeaa0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 984e74 │ │ │ │ + bl 984ebc │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ cmp r0, r3 │ │ │ │ beq 2aea80 │ │ │ │ mov r1, sp │ │ │ │ - bl 8c004c │ │ │ │ + bl 8c0094 │ │ │ │ ldr r1, [sp] │ │ │ │ cmp r1, #0 │ │ │ │ mov r6, r0 │ │ │ │ beq 2aea3c │ │ │ │ mov r0, r5 │ │ │ │ bl 581060 │ │ │ │ ldr r2, [pc, #164] @ 2aeaa4 │ │ │ │ @@ -92158,34 +92158,34 @@ │ │ │ │ ldr r7, [pc, #92] @ 2aeaa8 │ │ │ │ mov r4, r0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, r7 │ │ │ │ ldm r2, {r2, r3} │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2aea50 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93fd18 │ │ │ │ + bl 93fd60 │ │ │ │ ldr r1, [sp] │ │ │ │ b 2ae9f0 │ │ │ │ ldr r1, [pc, #36] @ 2aeaac │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ b 2ae9f8 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq ip, pc, r8, ror r4 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq fp, r9, r4, ror fp │ │ │ │ + rsbseq fp, r9, r4, asr #23 │ │ │ │ addseq ip, pc, ip, lsl r4 @ │ │ │ │ - rsbseq r2, r3, r8, asr #6 │ │ │ │ - rsbseq r2, r3, r8, lsl r3 │ │ │ │ + @ instruction: 0x00732398 │ │ │ │ + rsbseq r2, r3, r8, ror #6 │ │ │ │ │ │ │ │ 002aeab0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #360] @ 2aec30 │ │ │ │ @@ -92198,44 +92198,44 @@ │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - bl 984de8 │ │ │ │ + bl 984e30 │ │ │ │ ldr r1, [pc, #312] @ 2aec3c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 984c7c │ │ │ │ + bl 984cc4 │ │ │ │ ldr r1, [pc, #296] @ 2aec40 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 984c7c │ │ │ │ + bl 984cc4 │ │ │ │ ldr r1, [pc, #280] @ 2aec44 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 984c7c │ │ │ │ + bl 984cc4 │ │ │ │ mov r3, #0 │ │ │ │ cmp r5, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ bne 2aebc0 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 75c900 │ │ │ │ + bl 75c948 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2aebf4 │ │ │ │ mov r1, r8 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r2, r4 │ │ │ │ - bl 75af98 │ │ │ │ + bl 75afe0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ bl 581060 │ │ │ │ ldr r2, [pc, #196] @ 2aec48 │ │ │ │ ldr r3, [pc, #172] @ 2aec34 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -92250,50 +92250,50 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r4, sp, #16 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9865e4 │ │ │ │ + bl 98662c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ bne 2aeb74 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8c01f8 │ │ │ │ + bl 8c0240 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b 2aeb74 │ │ │ │ ldr r2, [pc, #80] @ 2aec4c │ │ │ │ ldr r3, [pc, #80] @ 2aec50 │ │ │ │ ldr r1, [pc, #80] @ 2aec54 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r2, r7} │ │ │ │ str r0, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #58 @ 0x3a │ │ │ │ add r0, sp, #16 │ │ │ │ - bl 99ba00 │ │ │ │ + bl 99ba48 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b 2aeb74 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq ip, pc, r4, asr r3 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq r2, r3, r4, asr #5 │ │ │ │ - rsbseq fp, r9, r8, lsr #20 │ │ │ │ - rsbseq r8, ip, r0, lsr #4 │ │ │ │ - rsbseq r3, fp, r8, lsl r1 │ │ │ │ + rsbseq r2, r3, r4, lsl r3 │ │ │ │ + rsbseq fp, r9, r8, ror sl │ │ │ │ + rsbseq r8, ip, r0, ror r2 │ │ │ │ + rsbseq r3, fp, r8, ror #2 │ │ │ │ umullseq ip, pc, r8, r2 @ │ │ │ │ - rsbseq fp, sl, ip, lsl #14 │ │ │ │ - addeq r9, r3, r4, ror #31 │ │ │ │ - rsbseq r2, r3, r4, lsr #3 │ │ │ │ + rsbseq fp, sl, ip, asr r7 │ │ │ │ + addeq sl, r3, r4, lsr r0 │ │ │ │ + ldrsheq r2, [r3], #-20 @ 0xffffffec @ │ │ │ │ │ │ │ │ 002aec58 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #324] @ 2aedb4 │ │ │ │ @@ -92305,26 +92305,26 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 984c7c │ │ │ │ + bl 984cc4 │ │ │ │ ldr r1, [pc, #280] @ 2aedc0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 984c7c │ │ │ │ + bl 984cc4 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, sp │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8c02a4 │ │ │ │ + bl 8c02ec │ │ │ │ ldr r3, [sp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 2aed5c │ │ │ │ cmp r4, #0 │ │ │ │ beq 2aed00 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ @@ -92351,24 +92351,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 98692c │ │ │ │ + bl 986974 │ │ │ │ b 2aed00 │ │ │ │ mov r1, #1 │ │ │ │ - bl 9868bc │ │ │ │ + bl 986904 │ │ │ │ ldr r1, [pc, #92] @ 2aedc8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r0] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ bl 2533b4 │ │ │ │ b 2aecdc │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #52] @ 2aedcc │ │ │ │ ldr r1, [pc, #52] @ 2aedd0 │ │ │ │ @@ -92377,21 +92377,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ addseq ip, pc, ip, lsr #3 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq fp, r9, r4, lsr #17 │ │ │ │ - @ instruction: 0x007c8090 │ │ │ │ + ldrsheq fp, [r9], #-132 @ 0xffffff7c @ │ │ │ │ + rsbseq r8, ip, r0, ror #1 │ │ │ │ addseq ip, pc, r8, lsl #2 │ │ │ │ - rsbseq sl, r8, ip, asr #13 │ │ │ │ - addeq r9, r3, ip, asr lr │ │ │ │ - rsbseq r2, r3, r0, lsr #32 │ │ │ │ - rsbseq r2, r3, r8, lsr r0 │ │ │ │ + rsbseq sl, r8, ip, lsl r7 │ │ │ │ + addeq r9, r3, ip, lsr #29 │ │ │ │ + rsbseq r2, r3, r0, ror r0 │ │ │ │ + rsbseq r2, r3, r8, lsl #1 │ │ │ │ │ │ │ │ 002aedd8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r2, r1 │ │ │ │ @@ -92403,21 +92403,21 @@ │ │ │ │ ldr r1, [pc, #220] @ 2aeee4 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 984e74 │ │ │ │ + bl 984ebc │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [sp, #3] │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2aee9c │ │ │ │ add r1, sp, #3 │ │ │ │ - bl 75c900 │ │ │ │ + bl 75c948 │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 2aeec0 │ │ │ │ ldrb r3, [sp, #3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2aeea8 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ @@ -92435,36 +92435,36 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - bl 75172c │ │ │ │ + bl 751774 │ │ │ │ mov r1, r0 │ │ │ │ b 2aee4c │ │ │ │ ldr r1, [pc, #60] @ 2aeeec │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ b 2aee58 │ │ │ │ ldr r1, [pc, #40] @ 2aeef0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ b 2aee58 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq ip, pc, r0, lsr #32 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq fp, r9, ip, lsl r7 │ │ │ │ + rsbseq fp, r9, ip, ror #14 │ │ │ │ @ instruction: 0x009fbfbc │ │ │ │ - rsbseq r1, r3, ip, ror #30 │ │ │ │ - rsbseq r1, r3, r0, lsr pc │ │ │ │ + ldrheq r1, [r3], #-252 @ 0xffffff04 @ │ │ │ │ + rsbseq r1, r3, r0, lsl #31 │ │ │ │ │ │ │ │ 002aeef4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #148] @ 2aefa0 │ │ │ │ @@ -92476,19 +92476,19 @@ │ │ │ │ ldr r1, [pc, #132] @ 2aefa8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 984c7c │ │ │ │ + bl 984cc4 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, sp │ │ │ │ str r3, [sp] │ │ │ │ - bl 75e714 │ │ │ │ + bl 75e75c │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 581060 │ │ │ │ ldr r2, [pc, #76] @ 2aefac │ │ │ │ ldr r3, [pc, #64] @ 2aefa4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -92504,15 +92504,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq fp, pc, r4, lsl #30 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq lr, ip, r0, lsl fp │ │ │ │ + rsbseq lr, ip, r0, ror #22 │ │ │ │ @ instruction: 0x009fbebc │ │ │ │ │ │ │ │ 002aefb0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -92525,19 +92525,19 @@ │ │ │ │ ldr r1, [pc, #132] @ 2af064 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 984c7c │ │ │ │ + bl 984cc4 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, sp │ │ │ │ str r3, [sp] │ │ │ │ - bl 75e864 │ │ │ │ + bl 75e8ac │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 581060 │ │ │ │ ldr r2, [pc, #76] @ 2af068 │ │ │ │ ldr r3, [pc, #64] @ 2af060 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -92553,15 +92553,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq fp, pc, r8, asr #28 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq r2, r6, r4, ror r7 │ │ │ │ + rsbseq r2, r6, r4, asr #15 │ │ │ │ addseq fp, pc, r0, lsl #28 │ │ │ │ │ │ │ │ 002af06c : │ │ │ │ cmp r1, #2 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ @@ -92573,43 +92573,43 @@ │ │ │ │ mov r0, r2 │ │ │ │ mov r7, r2 │ │ │ │ bl 254b6c │ │ │ │ ldr r8, [pc, #120] @ 2af11c │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9c0fb8 │ │ │ │ + bl 9c1000 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 75865c │ │ │ │ + bl 7586a4 │ │ │ │ subs r9, r0, #0 │ │ │ │ beq 2af110 │ │ │ │ mov r4, r9 │ │ │ │ b 2af0d8 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ beq 2af110 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 758228 │ │ │ │ + bl 758270 │ │ │ │ mov r1, r8 │ │ │ │ mov r5, r0 │ │ │ │ bl 2551b4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2af0cc │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9c0f58 │ │ │ │ + bl 9c0fa0 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2af0d8 │ │ │ │ mov r0, r9 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 25486c │ │ │ │ - rsbseq r1, r3, r0, lsr #27 │ │ │ │ + ldrsheq r1, [r3], #-208 @ 0xffffff30 @ │ │ │ │ │ │ │ │ 002af120 : │ │ │ │ cmp r1, #2 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -92618,19 +92618,19 @@ │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r7, r2 │ │ │ │ bl 254b6c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9c0fb8 │ │ │ │ + bl 9c1000 │ │ │ │ ldr r0, [pc, #112] @ 2af1d4 │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 8c004c │ │ │ │ + bl 8c0094 │ │ │ │ subs r9, r0, #0 │ │ │ │ beq 2af1c8 │ │ │ │ ldr r8, [pc, #92] @ 2af1d8 │ │ │ │ mov r4, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ b 2af190 │ │ │ │ ldr r4, [r4] │ │ │ │ @@ -92642,26 +92642,26 @@ │ │ │ │ mov r1, r8 │ │ │ │ bl 2538c4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2af184 │ │ │ │ ldr r2, [r5] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9c0f58 │ │ │ │ + bl 9c0fa0 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2af190 │ │ │ │ mov r0, r9 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 93fd18 │ │ │ │ - rsbseq r1, r3, ip, ror #25 │ │ │ │ - rsbseq r1, r3, r0, ror #25 │ │ │ │ + b 93fd60 │ │ │ │ + rsbseq r1, r3, ip, lsr sp │ │ │ │ + rsbseq r1, r3, r0, lsr sp │ │ │ │ ldr r0, [pc, #4] @ 2af1e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757664 │ │ │ │ + b 7576ac │ │ │ │ addseq r7, r1, r0, asr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #132] @ 2af288 │ │ │ │ ldr r2, [pc, #132] @ 2af28c │ │ │ │ @@ -92669,44 +92669,44 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #100] @ 2af294 │ │ │ │ ldr r1, [pc, #100] @ 2af298 │ │ │ │ add r4, r4, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #68] @ 2af29c │ │ │ │ ldr r3, [pc, #68] @ 2af2a0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5, #52] @ 0x34 │ │ │ │ str r3, [r0, #52] @ 0x34 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r9, r3, ip, lsl #20 │ │ │ │ - rsbseq r1, r3, r0, asr ip │ │ │ │ - rsbseq r1, r3, r8, lsr #24 │ │ │ │ - rsbseq r1, r3, r4, asr ip │ │ │ │ - rsbseq r1, r3, ip, ror #24 │ │ │ │ + addeq r9, r3, ip, asr sl │ │ │ │ + rsbseq r1, r3, r0, lsr #25 │ │ │ │ + rsbseq r1, r3, r8, ror ip │ │ │ │ + rsbseq r1, r3, r4, lsr #25 │ │ │ │ + ldrheq r1, [r3], #-204 @ 0xffffff34 @ │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #124] @ 2af338 │ │ │ │ @@ -92716,15 +92716,15 @@ │ │ │ │ ldr r1, [pc, #116] @ 2af340 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, r5, #52 @ 0x34 │ │ │ │ mov r3, #30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r3, [r0, #36] @ 0x24 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2af310 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -92736,21 +92736,21 @@ │ │ │ │ ldr r1, [pc, #44] @ 2af348 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r5, #72 @ 0x48 │ │ │ │ mov r2, #93 @ 0x5d │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 2af2f0 │ │ │ │ - addeq r9, r3, ip, asr r9 │ │ │ │ - rsbseq r1, r3, r8, ror #23 │ │ │ │ - rsbseq r1, r3, r0, lsl #24 │ │ │ │ - rsbseq r1, r3, r8, ror #23 │ │ │ │ - rsbseq r1, r3, r8, asr #23 │ │ │ │ + addeq r9, r3, ip, lsr #19 │ │ │ │ + rsbseq r1, r3, r8, lsr ip │ │ │ │ + rsbseq r1, r3, r0, asr ip │ │ │ │ + rsbseq r1, r3, r8, lsr ip │ │ │ │ + rsbseq r1, r3, r8, lsl ip │ │ │ │ │ │ │ │ 002af34c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr ip, [pc, #956] @ 2af720 │ │ │ │ @@ -92767,15 +92767,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #30 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #68] @ 0x44 │ │ │ │ mov ip, #0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr fp, [pc, #900] @ 2af734 │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [pc, #896] @ 2af738 │ │ │ │ add fp, pc, fp │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ ldr r9, [fp, r3] │ │ │ │ @@ -92876,27 +92876,27 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ str r4, [sp, #56] @ 0x38 │ │ │ │ str r4, [sp, #60] @ 0x3c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #12] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #452] @ 2af74c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2af45c │ │ │ │ bl 2548c0 │ │ │ │ ldr r3, [pc, #436] @ 2af750 │ │ │ │ ldr ip, [pc, #436] @ 2af754 │ │ │ │ ldr r4, [r4, #36] @ 0x24 │ │ │ │ ldr r1, [pc, #432] @ 2af758 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -92904,15 +92904,15 @@ │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #47 @ 0x2f │ │ │ │ str ip, [sp] │ │ │ │ mov lr, r0 │ │ │ │ stmib sp, {r4, lr} │ │ │ │ mov r0, r5 │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ b 2af49c │ │ │ │ ldr r3, [pc, #380] @ 2af75c │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r1 │ │ │ │ @@ -92929,22 +92929,22 @@ │ │ │ │ beq 2af6f0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 2af760 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r6, [r4, #36] @ 0x24 │ │ │ │ b 2af3d8 │ │ │ │ ldr r3, [pc, #264] @ 2af764 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2af494 │ │ │ │ @@ -92963,63 +92963,63 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 2af768 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2af494 │ │ │ │ ldr r0, [pc, #140] @ 2af76c │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2af45c │ │ │ │ ldr r0, [pc, #120] @ 2af770 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r6, [r4, #36] @ 0x24 │ │ │ │ b 2af3d8 │ │ │ │ ldr r0, [pc, #100] @ 2af774 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2af494 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x008398b4 │ │ │ │ + addeq r9, r3, r4, lsl #18 │ │ │ │ addseq fp, pc, r4, lsr #21 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq r1, r3, r8, lsr #22 │ │ │ │ - rsbseq r1, r3, ip, asr #22 │ │ │ │ + rsbseq r1, r3, r8, ror fp │ │ │ │ + @ instruction: 0x00731b9c │ │ │ │ addseq fp, pc, r8, ror #20 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq fp, pc, r8, ror r9 @ │ │ │ │ andeq r2, r0, r8, asr #19 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq r1, r3, r4, lsr sl │ │ │ │ - addeq r9, r3, r0, ror r6 │ │ │ │ - rsbseq r1, r3, ip, ror #19 │ │ │ │ - rsbseq r1, r3, r4, lsr r9 │ │ │ │ + rsbseq r1, r3, r4, lsl #21 │ │ │ │ + addeq r9, r3, r0, asr #13 │ │ │ │ + rsbseq r1, r3, ip, lsr sl │ │ │ │ + rsbseq r1, r3, r4, lsl #19 │ │ │ │ andeq r5, r0, r4, lsr #3 │ │ │ │ - ldrsbeq r1, [r3], #-140 @ 0xffffff74 @ │ │ │ │ - andeq r3, r0, r4, ror #3 │ │ │ │ - rsbseq r1, r3, r8, lsl #19 │ │ │ │ rsbseq r1, r3, ip, lsr #18 │ │ │ │ - rsbseq r1, r3, r8, ror #16 │ │ │ │ + andeq r3, r0, r4, ror #3 │ │ │ │ + ldrsbeq r1, [r3], #-152 @ 0xffffff68 @ │ │ │ │ rsbseq r1, r3, ip, ror r9 │ │ │ │ + ldrheq r1, [r3], #-136 @ 0xffffff78 @ │ │ │ │ + rsbseq r1, r3, ip, asr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 2af7c8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #52] @ 2af7cc │ │ │ │ @@ -93027,28 +93027,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #144 @ 0x90 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 2af34c │ │ │ │ - addeq r9, r3, r0, lsl #9 │ │ │ │ - rsbseq r1, r3, r4, lsl r9 │ │ │ │ - rsbseq r1, r3, r8, lsr r9 │ │ │ │ + ldrdeq r9, [r3], r0 │ │ │ │ + rsbseq r1, r3, r4, ror #18 │ │ │ │ + rsbseq r1, r3, r8, lsl #19 │ │ │ │ │ │ │ │ 002af7d4 : │ │ │ │ add r1, r0, #4 │ │ │ │ ldr r0, [pc, #4] @ 2af7e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99e040 │ │ │ │ + b 99e088 │ │ │ │ adceq r2, pc, r4, lsl #30 │ │ │ │ │ │ │ │ 002af7e8 : │ │ │ │ cmp r1, #2 │ │ │ │ bhi 2af828 │ │ │ │ ldr r3, [pc, #68] @ 2af83c │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -93129,23 +93129,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #344] @ 2afaac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2af974 │ │ │ │ ldr r3, [pc, #312] @ 2afa9c │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2af9c4 │ │ │ │ mov r4, #1 │ │ │ │ @@ -93187,55 +93187,55 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ mvn ip, #0 │ │ │ │ mov r2, #1 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str ip, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 2afab4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2af970 │ │ │ │ ldr r0, [pc, #96] @ 2afab8 │ │ │ │ mvn r2, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r2 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2af970 │ │ │ │ ldr r0, [pc, #72] @ 2afabc │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2af974 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009fb5bc │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq fp, pc, ip, lsr #11 │ │ │ │ adceq r2, pc, r4, asr lr @ │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r3, r0, r8, lsl #19 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq r1, r3, r0, ror #15 │ │ │ │ + rsbseq r1, r3, r0, lsr r8 │ │ │ │ addseq fp, pc, r0, lsr #9 │ │ │ │ - rsbseq r1, r3, ip, ror #13 │ │ │ │ - rsbseq r1, r3, r0, lsl r7 │ │ │ │ - ldrsheq r1, [r3], #-100 @ 0xffffff9c @ │ │ │ │ + rsbseq r1, r3, ip, lsr r7 │ │ │ │ + rsbseq r1, r3, r0, ror #14 │ │ │ │ + rsbseq r1, r3, r4, asr #14 │ │ │ │ │ │ │ │ 002afac0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ @@ -93259,15 +93259,15 @@ │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2afbe4 │ │ │ │ ldr r5, [pc, #292] @ 2afc50 │ │ │ │ add r1, sp, #4 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99e0ac │ │ │ │ + bl 99e0f4 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ ldr r5, [r5, #4] │ │ │ │ lsl r3, r3, #2 │ │ │ │ cmp r5, r4 │ │ │ │ beq 2afba0 │ │ │ │ cmp r5, #0 │ │ │ │ @@ -93333,20 +93333,20 @@ │ │ │ │ mov r2, #73 @ 0x49 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ addseq fp, pc, ip, lsr r3 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x00af2bb4 │ │ │ │ adceq r2, pc, r4, asr fp @ │ │ │ │ addseq fp, pc, r4, ror r2 @ │ │ │ │ - strheq r9, [r3], ip │ │ │ │ - rsbseq r1, r3, r8, ror #9 │ │ │ │ - ldrheq r1, [r3], #-88 @ 0xffffffa8 @ │ │ │ │ - umulleq r9, r3, r4, r0 │ │ │ │ - rsbseq r1, r3, r0, asr #9 │ │ │ │ - rsbseq r1, r3, ip, asr r5 │ │ │ │ + addeq r9, r3, ip, lsl #2 │ │ │ │ + rsbseq r1, r3, r8, lsr r5 │ │ │ │ + rsbseq r1, r3, r8, lsl #12 │ │ │ │ + addeq r9, r3, r4, ror #1 │ │ │ │ + rsbseq r1, r3, r0, lsl r5 │ │ │ │ + rsbseq r1, r3, ip, lsr #11 │ │ │ │ │ │ │ │ 002afc74 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ cmp r1, #2 │ │ │ │ @@ -93414,15 +93414,15 @@ │ │ │ │ cmp r7, r3 │ │ │ │ beq 2afd94 │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r5, #3 │ │ │ │ bne 2afd64 │ │ │ │ add r0, r7, #4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 99e070 │ │ │ │ + b 99e0b8 │ │ │ │ mov r0, #32 │ │ │ │ bl 253504 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, #1 │ │ │ │ mov r6, r0 │ │ │ │ stm r0, {r1, r3} │ │ │ │ str r5, [r0, #8] │ │ │ │ @@ -93545,17 +93545,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2aff7c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #147 @ 0x93 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addeq r8, r3, r8, ror #26 │ │ │ │ - @ instruction: 0x00731194 │ │ │ │ - rsbseq r1, r3, r8, lsl #5 │ │ │ │ + @ instruction: 0x00838db8 │ │ │ │ + rsbseq r1, r3, r4, ror #3 │ │ │ │ + ldrsbeq r1, [r3], #-40 @ 0xffffffd8 @ │ │ │ │ │ │ │ │ 002aff80 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr lr, [pc, #356] @ 2b00fc │ │ │ │ @@ -93593,15 +93593,15 @@ │ │ │ │ strne r2, [r3, #16] │ │ │ │ ldr r3, [pc, #252] @ 2b0118 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ cmp r3, #0 │ │ │ │ movne r2, #0 │ │ │ │ strne r2, [r3, #16] │ │ │ │ - bl 99e0ac │ │ │ │ + bl 99e0f4 │ │ │ │ ldr r2, [pc, #228] @ 2b011c │ │ │ │ ldr r3, [pc, #196] @ 2b0100 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -93632,41 +93632,41 @@ │ │ │ │ beq 2b00e8 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 2b012c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2affd8 │ │ │ │ ldr r0, [pc, #64] @ 2b0130 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2affd8 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq sl, pc, r4, lsl #29 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq sl, pc, r0, ror lr @ │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ adceq r2, pc, r0, lsl #14 │ │ │ │ strdeq r2, [pc], r8 @ │ │ │ │ adceq r2, pc, r0, ror #13 │ │ │ │ adceq r2, pc, r8, asr #13 │ │ │ │ addseq sl, pc, r4, ror #27 │ │ │ │ andeq r1, r0, r0, ror #15 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq r1, r3, r8, lsr #2 │ │ │ │ - rsbseq r1, r3, r0, asr #2 │ │ │ │ + rsbseq r1, r3, r8, ror r1 │ │ │ │ + @ instruction: 0x00731190 │ │ │ │ │ │ │ │ 002b0134 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ subs r4, r1, #0 │ │ │ │ @@ -93714,20 +93714,20 @@ │ │ │ │ bl 255d78 │ │ │ │ mov r2, #1 │ │ │ │ b 2b01a4 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 2b020c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757664 │ │ │ │ + b 7576ac │ │ │ │ addseq r6, r1, r0, ror #18 │ │ │ │ ldr r0, [pc, #8] @ 2b0220 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #52 @ 0x34 │ │ │ │ - b 757664 │ │ │ │ + b 7576ac │ │ │ │ addseq r6, r1, r0, asr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #128] @ 2b02bc │ │ │ │ ldr r3, [pc, #128] @ 2b02c0 │ │ │ │ @@ -93738,45 +93738,45 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp, #4] │ │ │ │ ldr ip, [r1, r3] │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #144 @ 0x90 │ │ │ │ mov r1, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 75b88c │ │ │ │ + bl 75b8d4 │ │ │ │ ldr r3, [pc, #84] @ 2b02c8 │ │ │ │ ldr r2, [pc, #84] @ 2b02cc │ │ │ │ ldr r1, [pc, #84] @ 2b02d0 │ │ │ │ mov ip, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp, #8] │ │ │ │ str ip, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 759494 │ │ │ │ + bl 7594dc │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x009fabd8 │ │ │ │ andeq r4, r0, r4, ror ip │ │ │ │ - rsbseq r3, r7, r8, asr r4 │ │ │ │ + rsbseq r3, r7, r8, lsr #9 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - rsbseq r0, r3, r8, asr #31 │ │ │ │ - addeq r2, r2, r0, lsl r8 │ │ │ │ + rsbseq r1, r3, r8, lsl r0 │ │ │ │ + addeq r2, r2, r0, ror #16 │ │ │ │ ldr r0, [pc, #4] @ 2b02e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99c7b0 │ │ │ │ - rsbseq r0, r3, r8, ror pc │ │ │ │ + b 99c7f8 │ │ │ │ + rsbseq r0, r3, r8, asr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ @@ -93864,39 +93864,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 2b04bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2b03cc │ │ │ │ ldr r0, [pc, #52] @ 2b04c0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2b03cc │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq sl, pc, r8, lsl #21 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq sl, pc, r8, ror #20 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq sl, pc, r0, asr #20 │ │ │ │ muleq r0, r4, r1 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq r0, r3, r4, lsl #28 │ │ │ │ - rsbseq r0, r3, r0, lsr #28 │ │ │ │ + rsbseq r0, r3, r4, asr lr │ │ │ │ + rsbseq r0, r3, r0, ror lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #452] @ 2b06a0 │ │ │ │ ldr r2, [pc, #452] @ 2b06a4 │ │ │ │ ldr r4, [r0, #28] │ │ │ │ @@ -93941,18 +93941,18 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b0550 │ │ │ │ ldrd r2, [r5, #16] │ │ │ │ cmp r3, r4 │ │ │ │ cmpeq r2, r7 │ │ │ │ bne 2b05e4 │ │ │ │ mov r0, #0 │ │ │ │ - bl 9b5824 │ │ │ │ + bl 9b586c │ │ │ │ ldr r2, [pc, #272] @ 2b06b0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d9f08 │ │ │ │ + bl 9d9f50 │ │ │ │ ldr r2, [pc, #264] @ 2b06b4 │ │ │ │ ldr r3, [pc, #244] @ 2b06a4 │ │ │ │ add r2, pc, r2 │ │ │ │ strd r0, [r5, #8] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -93960,15 +93960,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 2b069c │ │ │ │ adds r2, r0, r7 │ │ │ │ adc r3, r4, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9b56f0 │ │ │ │ + b 9b5738 │ │ │ │ ldr r3, [pc, #204] @ 2b06b8 │ │ │ │ str r7, [r5, #16] │ │ │ │ str r4, [r5, #20] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b0590 │ │ │ │ @@ -93990,44 +93990,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 2b06c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2b0590 │ │ │ │ ldr r7, [pc, #40] @ 2b06ac │ │ │ │ mov r4, #0 │ │ │ │ b 2b0580 │ │ │ │ ldr r0, [pc, #60] @ 2b06cc │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2b0590 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq sl, pc, ip, lsr r9 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq sl, pc, r8, lsl r9 @ │ │ │ │ @ instruction: 0x00000bb8 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ addseq sl, pc, r0, ror r8 @ │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r4, r0, r0, lsl #8 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq r0, r3, ip, asr ip │ │ │ │ - rsbseq r0, r3, ip, ror #24 │ │ │ │ + rsbseq r0, r3, ip, lsr #25 │ │ │ │ + ldrheq r0, [r3], #-204 @ 0xffffff34 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [r0, #28] │ │ │ │ sub sp, sp, #16 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -94053,15 +94053,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r4, [r5] │ │ │ │ cmp r4, #0 │ │ │ │ beq 2b0728 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b52d8 │ │ │ │ + bl 9b5320 │ │ │ │ mov r0, r4 │ │ │ │ bl 253810 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -94076,27 +94076,27 @@ │ │ │ │ ldr r3, [pc, #76] @ 2b07e8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ stmib sp, {r2, r5} │ │ │ │ str r4, [sp] │ │ │ │ mov r2, r4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b51fc │ │ │ │ + bl 9b5244 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [r5] │ │ │ │ - bl 9b5824 │ │ │ │ + bl 9b586c │ │ │ │ ldr r2, [pc, #32] @ 2b07e8 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d9f08 │ │ │ │ + bl 9d9f50 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9b56f0 │ │ │ │ + b 9b5738 │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #172] @ 2b08b0 │ │ │ │ @@ -94104,75 +94104,75 @@ │ │ │ │ ldr r1, [pc, #172] @ 2b08b8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #13 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ str r3, [r4, #28] │ │ │ │ cmp r0, r3 │ │ │ │ beq 2b0840 │ │ │ │ bl 2b037c │ │ │ │ ldr r5, [r4, #84] @ 0x54 │ │ │ │ mov r3, #0 │ │ │ │ cmp r5, r3 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ beq 2b0864 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b52d8 │ │ │ │ + bl 9b5320 │ │ │ │ mov r0, r5 │ │ │ │ bl 253810 │ │ │ │ ldr r5, [r4, #116] @ 0x74 │ │ │ │ mov r3, #0 │ │ │ │ cmp r5, r3 │ │ │ │ str r3, [r4, #116] @ 0x74 │ │ │ │ beq 2b0890 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b52d8 │ │ │ │ + bl 9b5320 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 253810 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - strdeq r8, [r3], ip │ │ │ │ - rsbseq r0, r3, r8, lsl #22 │ │ │ │ - rsbseq r0, r3, ip, lsl fp │ │ │ │ + addeq r8, r3, ip, asr #10 │ │ │ │ + rsbseq r0, r3, r8, asr fp │ │ │ │ + rsbseq r0, r3, ip, ror #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #596] @ 2b0b28 │ │ │ │ ldr r2, [pc, #596] @ 2b0b2c │ │ │ │ ldr r1, [pc, #596] @ 2b0b30 │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r6, [pc, #568] @ 2b0b34 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r5, [r6] │ │ │ │ cmp r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 2b0ac0 │ │ │ │ add r0, r4, #128 @ 0x80 │ │ │ │ - bl 9b2140 │ │ │ │ + bl 9b2188 │ │ │ │ mvn r3, #0 │ │ │ │ str r5, [r4, #24] │ │ │ │ str r3, [r4, #88] @ 0x58 │ │ │ │ mov r0, #32 │ │ │ │ bl 253504 │ │ │ │ ldr ip, [pc, #520] @ 2b0b38 │ │ │ │ ldr r6, [pc, #520] @ 2b0b3c │ │ │ │ @@ -94180,48 +94180,48 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [pc, #512] @ 2b0b40 │ │ │ │ mov r1, r2 │ │ │ │ add r6, pc, r6 │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {r2, ip} │ │ │ │ mov r5, r0 │ │ │ │ - bl 9b51fc │ │ │ │ + bl 9b5244 │ │ │ │ ldr r3, [r6] │ │ │ │ str r5, [r4, #116] @ 0x74 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b0a84 │ │ │ │ ldr r7, [pc, #472] @ 2b0b44 │ │ │ │ mov r0, r4 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r7 │ │ │ │ - bl 757cbc │ │ │ │ + bl 757d04 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b0a2c │ │ │ │ mov r0, #5 │ │ │ │ - bl 752018 │ │ │ │ + bl 752060 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2b0a2c │ │ │ │ ldr r5, [r6] │ │ │ │ ldr r3, [r5, #136] @ 0x88 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b09b4 │ │ │ │ b 2b09c8 │ │ │ │ ldr r5, [r5, #136] @ 0x88 │ │ │ │ ldr r3, [r5, #136] @ 0x88 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b09c8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757cbc │ │ │ │ + bl 757d04 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2b09a4 │ │ │ │ ldr r1, [pc, #376] @ 2b0b48 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757cbc │ │ │ │ + bl 757d04 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b0ad4 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr r3, [r5, #136] @ 0x88 │ │ │ │ str r3, [r4, #136] @ 0x88 │ │ │ │ @@ -94298,23 +94298,23 @@ │ │ │ │ bne 2b0afc │ │ │ │ b 2b0a64 │ │ │ │ ldr r3, [pc, #52] @ 2b0b50 │ │ │ │ add r2, r4, #136 @ 0x88 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3, #4] │ │ │ │ b 2b0a04 │ │ │ │ - addeq r8, r3, ip, lsr #8 │ │ │ │ - rsbseq r0, r3, ip, lsr sl │ │ │ │ - rsbseq r0, r3, r0, asr sl │ │ │ │ + addeq r8, r3, ip, ror r4 │ │ │ │ + rsbseq r0, r3, ip, lsl #21 │ │ │ │ + rsbseq r0, r3, r0, lsr #21 │ │ │ │ strdeq r1, [pc], r8 @ │ │ │ │ andeq r0, r0, r4, lsl r3 │ │ │ │ strdeq r8, [r0], ip @ │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ - ldrsbeq r0, [r3], #-152 @ 0xffffff68 @ │ │ │ │ - rsbseq r0, r3, r4, ror r9 │ │ │ │ + rsbseq r0, r3, r8, lsr #20 │ │ │ │ + rsbseq r0, r3, r4, asr #19 │ │ │ │ adceq r8, r0, r8, lsl #22 │ │ │ │ adceq r8, r0, r0, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #76] @ 2b0bb8 │ │ │ │ @@ -94326,96 +94326,96 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ str ip, [sp] │ │ │ │ ldr r6, [sp, #24] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r2, r0, #148 @ 0x94 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 97c0fc │ │ │ │ - umulleq r8, r3, r0, r1 │ │ │ │ - rsbseq r0, r3, r0, asr #15 │ │ │ │ - @ instruction: 0x00730794 │ │ │ │ + b 97c144 │ │ │ │ + addeq r8, r3, r0, ror #3 │ │ │ │ + rsbseq r0, r3, r0, lsl r8 │ │ │ │ + rsbseq r0, r3, r4, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #104] @ 2b0c44 │ │ │ │ ldr r2, [pc, #104] @ 2b0c48 │ │ │ │ ldr r1, [pc, #104] @ 2b0c4c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #144] @ 0x90 │ │ │ │ str r2, [r3, #144] @ 0x90 │ │ │ │ cmp r0, r2 │ │ │ │ beq 2b0c24 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 7589d4 │ │ │ │ + b 758a1c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq r8, r3, r8, lsr #2 │ │ │ │ - rsbseq r0, r3, r0, lsr r7 │ │ │ │ - rsbseq r0, r3, r0, asr r7 │ │ │ │ + addeq r8, r3, r8, ror r1 │ │ │ │ + rsbseq r0, r3, r0, lsl #15 │ │ │ │ + rsbseq r0, r3, r0, lsr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ subs r4, r0, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mvneq r1, #0 │ │ │ │ beq 2b0cb8 │ │ │ │ ldr r5, [pc, #92] @ 2b0cd4 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 757cbc │ │ │ │ + bl 757d04 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r1, r0 │ │ │ │ beq 2b0cb8 │ │ │ │ ldr r0, [pc, #68] @ 2b0cd8 │ │ │ │ ldr r2, [pc, #68] @ 2b0cdc │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #16 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r1, [r0, #148] @ 0x94 │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ add r2, r4, #92 @ 0x5c │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ ldr r3, [r3, #20] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ bx r3 │ │ │ │ - ldrsbeq r0, [r3], #-96 @ 0xffffffa0 @ │ │ │ │ - addeq r8, r3, r4, ror r0 │ │ │ │ - rsbseq r0, r3, r8, ror r6 │ │ │ │ + rsbseq r0, r3, r0, lsr #14 │ │ │ │ + addeq r8, r3, r4, asr #1 │ │ │ │ + rsbseq r0, r3, r8, asr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ subs r4, r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -94436,24 +94436,24 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, pc} │ │ │ │ add r0, r4, #128 @ 0x80 │ │ │ │ mov r1, #0 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9b233c │ │ │ │ + b 9b2384 │ │ │ │ │ │ │ │ 002b0d54 : │ │ │ │ cmp r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov r1, #0 │ │ │ │ add r0, r0, #128 @ 0x80 │ │ │ │ - b 9b233c │ │ │ │ + b 9b2384 │ │ │ │ │ │ │ │ 002b0d70 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ subs r4, r0, #0 │ │ │ │ @@ -94476,41 +94476,41 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, pc} │ │ │ │ add r0, r4, #128 @ 0x80 │ │ │ │ mov r1, #0 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9b233c │ │ │ │ + b 9b2384 │ │ │ │ │ │ │ │ 002b0de4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r5, r0, #128 @ 0x80 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b2440 │ │ │ │ + bl 9b2488 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2b0e20 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r2 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9b2158 │ │ │ │ - bl 9b0d60 │ │ │ │ + b 9b21a0 │ │ │ │ + bl 9b0da8 │ │ │ │ ldr r3, [pc, #20] @ 2b0e40 │ │ │ │ ldr r1, [pc, #20] @ 2b0e44 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ - bl 9afdf4 │ │ │ │ + bl 9afe3c │ │ │ │ b 2b0e0c │ │ │ │ - rsbseq r0, r3, r0, lsr r5 │ │ │ │ + rsbseq r0, r3, r0, lsl #11 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ │ │ │ │ 002b0e48 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -94535,23 +94535,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ ldr r0, [r5, #124] @ 0x7c │ │ │ │ mov r1, #1 │ │ │ │ blx r3 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b5824 │ │ │ │ + bl 9b586c │ │ │ │ ldr r2, [pc, #176] @ 2b0f78 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d9f08 │ │ │ │ + bl 9d9f50 │ │ │ │ adds r2, r0, #1000 @ 0x3e8 │ │ │ │ adc r3, r1, #0 │ │ │ │ ldr r0, [r5, #84] @ 0x54 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9b56f0 │ │ │ │ + b 9b5738 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5, #80] @ 0x50 │ │ │ │ blt 2b0f30 │ │ │ │ ldr r2, [r5, #120] @ 0x78 │ │ │ │ subs r3, r3, #0 │ │ │ │ ldr r2, [r2, #24] │ │ │ │ @@ -94563,15 +94563,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ ldr r0, [r5, #124] @ 0x7c │ │ │ │ blx r2 │ │ │ │ ldr r0, [r5, #84] @ 0x54 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9b52d8 │ │ │ │ + b 9b5320 │ │ │ │ ldr r3, [pc, #68] @ 2b0f7c │ │ │ │ ldr r1, [pc, #68] @ 2b0f80 │ │ │ │ ldr r0, [pc, #68] @ 2b0f84 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ @@ -94583,20 +94583,20 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #175 @ 0xaf │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ - addeq r7, r3, ip, asr #27 │ │ │ │ - rsbseq r0, r3, r4, lsr r4 │ │ │ │ - rsbseq r0, r3, ip, asr #8 │ │ │ │ - addeq r7, r3, r8, lsr #27 │ │ │ │ - rsbseq r0, r3, r0, lsl r4 │ │ │ │ - rsbseq r0, r3, ip, lsl r4 │ │ │ │ + addeq r7, r3, ip, lsl lr │ │ │ │ + rsbseq r0, r3, r4, lsl #9 │ │ │ │ + @ instruction: 0x0073049c │ │ │ │ + strdeq r7, [r3], r8 │ │ │ │ + rsbseq r0, r3, r0, ror #8 │ │ │ │ + rsbseq r0, r3, ip, ror #8 │ │ │ │ │ │ │ │ 002b0f94 : │ │ │ │ ldr r0, [r0, #88] @ 0x58 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002b0f9c : │ │ │ │ str r1, [r0, #88] @ 0x58 │ │ │ │ @@ -94662,16 +94662,16 @@ │ │ │ │ mov r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - strdeq r7, [r3], r4 │ │ │ │ - addeq r7, r3, r4, asr #25 │ │ │ │ + addeq r7, r3, r4, asr #26 │ │ │ │ + addeq r7, r3, r4, lsl sp │ │ │ │ │ │ │ │ 002b1090 : │ │ │ │ cmp r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxle lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -94718,17 +94718,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1344 @ 0x540 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #460 @ 0x1cc │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addeq r7, r3, ip, asr #23 │ │ │ │ - rsbseq r0, r3, r0, lsr r2 │ │ │ │ - rsbseq r0, r3, ip, asr r2 │ │ │ │ + addeq r7, r3, ip, lsl ip │ │ │ │ + rsbseq r0, r3, r0, lsl #5 │ │ │ │ + rsbseq r0, r3, ip, lsr #5 │ │ │ │ │ │ │ │ 002b1164 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r2 │ │ │ │ @@ -94817,30 +94817,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r5, r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #124] @ 2b1374 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2b11d0 │ │ │ │ ldr r0, [pc, #112] @ 2b1378 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2b11d0 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ 2b137c │ │ │ │ ldr r1, [pc, #80] @ 2b1380 │ │ │ │ ldr r0, [pc, #80] @ 2b1384 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1392 @ 0x570 │ │ │ │ @@ -94851,23 +94851,23 @@ │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ umullseq r9, pc, r8, ip @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r9, pc, r4, ror #24 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r9, pc, r0, lsl ip @ │ │ │ │ andeq r4, r0, ip, ror #13 │ │ │ │ - ldrsheq r0, [r3], #-16 @ │ │ │ │ + rsbseq r0, r3, r0, asr #4 │ │ │ │ andeq r5, r0, r4, lsr #1 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - ldrsbeq r0, [r3], #-8 @ │ │ │ │ - rsbseq r0, r3, ip, lsl #2 │ │ │ │ - ldrdeq r7, [r3], r8 │ │ │ │ - rsbseq r0, r3, r8, lsr r0 │ │ │ │ - rsbseq r0, r3, r0, lsr #2 │ │ │ │ + rsbseq r0, r3, r8, lsr #2 │ │ │ │ + rsbseq r0, r3, ip, asr r1 │ │ │ │ + addeq r7, r3, r8, lsr #20 │ │ │ │ + rsbseq r0, r3, r8, lsl #1 │ │ │ │ + rsbseq r0, r3, r0, ror r1 │ │ │ │ strdeq r0, [r0], -r7 │ │ │ │ │ │ │ │ 002b138c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -94929,41 +94929,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 2b14f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2b13e0 │ │ │ │ ldr r0, [pc, #60] @ 2b14fc │ │ │ │ mov r2, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2b13e0 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r9, pc, r8, ror sl @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r9, pc, r8, asr sl @ │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andcs r0, r2, r8, lsl #17 │ │ │ │ addseq r9, pc, r8, lsl sl @ │ │ │ │ andeq r1, r0, r8, lsl #16 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq pc, r2, ip, asr #31 │ │ │ │ - rsbseq pc, r2, r4, ror #31 │ │ │ │ + rsbseq r0, r3, ip, lsl r0 │ │ │ │ + rsbseq r0, r3, r4, lsr r0 │ │ │ │ │ │ │ │ 002b1500 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #304] @ 2b1648 │ │ │ │ @@ -95025,39 +95025,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 2b1668 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2b155c │ │ │ │ ldr r0, [pc, #52] @ 2b166c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2b155c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r9, pc, r4, lsl #18 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x009f98d8 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r9, pc, r8, lsr #17 │ │ │ │ andeq r1, r0, r8, ror #27 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq pc, r2, r0, lsr #29 │ │ │ │ - rsbseq pc, r2, r4, asr #29 │ │ │ │ + ldrsheq pc, [r2], #-224 @ 0xffffff20 @ │ │ │ │ + rsbseq pc, r2, r4, lsl pc @ │ │ │ │ │ │ │ │ 002b1670 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r7, r2 │ │ │ │ @@ -95151,17 +95151,17 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ umullseq r9, pc, r0, r7 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r7, r3, r0, asr r6 │ │ │ │ + addeq r7, r3, r0, lsr #13 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - strdeq r7, [r3], r0 │ │ │ │ + addeq r7, r3, r0, asr #28 │ │ │ │ addseq r9, pc, r4, ror #12 │ │ │ │ │ │ │ │ 002b180c : │ │ │ │ cmp r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ b 2b037c │ │ │ │ @@ -95189,23 +95189,23 @@ │ │ │ │ ldr fp, [sp, #76] @ 0x4c │ │ │ │ ldr r9, [sp, #96] @ 0x60 │ │ │ │ ldr ip, [sp, #100] @ 0x64 │ │ │ │ ldrd r0, [sp, #80] @ 0x50 │ │ │ │ ldrd r2, [sp, #88] @ 0x58 │ │ │ │ bcs 2b19c8 │ │ │ │ strd r2, [sp, #24] │ │ │ │ - bl 9d96e0 │ │ │ │ + bl 9d9728 │ │ │ │ add r4, sl, sl, lsl #1 │ │ │ │ ldrd r2, [sp, #24] │ │ │ │ lsl r6, r4, #2 │ │ │ │ mov r1, r3 │ │ │ │ add r4, r5, r4, lsl #2 │ │ │ │ str r0, [r5, r6] │ │ │ │ mov r0, r2 │ │ │ │ - bl 9d96e0 │ │ │ │ + bl 9d9728 │ │ │ │ cmp r9, #0 │ │ │ │ streq sl, [r4, #8] │ │ │ │ str r0, [r4, #4] │ │ │ │ mov r4, #0 │ │ │ │ mov r6, r4 │ │ │ │ mov r1, r4 │ │ │ │ b 2b194c │ │ │ │ @@ -95289,18 +95289,18 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #32] @ 2b1a1c │ │ │ │ str sl, [sp, #80] @ 0x50 │ │ │ │ str r8, [sp, #84] @ 0x54 │ │ │ │ str ip, [sp, #72] @ 0x48 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 99baa8 │ │ │ │ - addeq r7, r3, r8, lsr #6 │ │ │ │ - rsbseq pc, r2, r0, asr #22 │ │ │ │ - rsbseq pc, r2, r4, lsl #19 │ │ │ │ + b 99baf0 │ │ │ │ + addeq r7, r3, r8, ror r3 │ │ │ │ + @ instruction: 0x0072fb90 │ │ │ │ + ldrsbeq pc, [r2], #-148 @ 0xffffff6c @ │ │ │ │ andeq r0, r0, r6, ror #4 │ │ │ │ │ │ │ │ 002b1a20 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -95314,31 +95314,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #52] @ 2b1a9c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c710 │ │ │ │ + bl 99c758 │ │ │ │ mov r0, #1 │ │ │ │ bl 2558ec │ │ │ │ ldr r3, [pc, #36] @ 2b1aa0 │ │ │ │ ldr r1, [pc, #36] @ 2b1aa4 │ │ │ │ ldr r0, [pc, #36] @ 2b1aa8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1456 @ 0x5b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r2, #668 @ 0x29c │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - ldrsheq pc, [r2], #-164 @ 0xffffff5c @ │ │ │ │ - addeq r7, r3, r8, lsl #5 │ │ │ │ - rsbseq pc, r2, ip, ror #17 │ │ │ │ - rsbseq pc, r2, r8, asr #21 │ │ │ │ + rsbseq pc, r2, r4, asr #22 │ │ │ │ + ldrdeq r7, [r3], r8 │ │ │ │ + rsbseq pc, r2, ip, lsr r9 @ │ │ │ │ + rsbseq pc, r2, r8, lsl fp @ │ │ │ │ │ │ │ │ 002b1aac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #1476] @ 2b2088 │ │ │ │ @@ -95431,27 +95431,27 @@ │ │ │ │ beq 2b1fa4 │ │ │ │ cmp r3, #2 │ │ │ │ beq 2b1e64 │ │ │ │ ldr r5, [pc, #1136] @ 2b209c │ │ │ │ ldr r0, [r4, #16] │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 757cbc │ │ │ │ + bl 757d04 │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ beq 2b1dbc │ │ │ │ ldr ip, [pc, #1108] @ 2b20a0 │ │ │ │ ldr r2, [pc, #1108] @ 2b20a4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #16 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2b1cb8 │ │ │ │ ldr r1, [r5, #152] @ 0x98 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2b1c98 │ │ │ │ ldr r2, [r3, #36] @ 0x24 │ │ │ │ @@ -95502,15 +95502,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1520 @ 0x5f0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r2, [pc, #880] @ 2b20bc │ │ │ │ add r3, r3, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ ldr r6, [pc, #868] @ 2b20c0 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r1, [r6, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2b1fcc │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ cmp r0, #0 │ │ │ │ @@ -95532,27 +95532,27 @@ │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b02e4 │ │ │ │ b 2b1c24 │ │ │ │ ldr r5, [pc, #776] @ 2b20cc │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 757cbc │ │ │ │ + bl 757d04 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b1cb8 │ │ │ │ ldr ip, [pc, #756] @ 2b20d0 │ │ │ │ ldr r2, [pc, #756] @ 2b20d4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #1552 @ 0x610 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ bl 2c09d4 │ │ │ │ b 2b1cb8 │ │ │ │ ldr r2, [r4, #8] │ │ │ │ ldr r3, [r2, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b1f94 │ │ │ │ mov r0, r4 │ │ │ │ @@ -95569,15 +95569,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1520 @ 0x5f0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r2, [pc, #652] @ 2b20e4 │ │ │ │ add r3, r3, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 2b1d54 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r6, [r3, #44] @ 0x2c │ │ │ │ cmp r6, #0 │ │ │ │ beq 2b1c24 │ │ │ │ ldr r0, [r5, #68] @ 0x44 │ │ │ │ ldrb r2, [r5, #40] @ 0x28 │ │ │ │ @@ -95613,15 +95613,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1520 @ 0x5f0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r2, [pc, #492] @ 2b20f4 │ │ │ │ add r3, r3, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 2b1d54 │ │ │ │ ldr r3, [pc, #476] @ 2b20f8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b1b08 │ │ │ │ ldr r3, [pc, #460] @ 2b20fc │ │ │ │ @@ -95638,22 +95638,22 @@ │ │ │ │ beq 2b2044 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #376] @ 2b2104 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2b1b08 │ │ │ │ ldr r3, [r2, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b1bd0 │ │ │ │ b 2b1e24 │ │ │ │ ldr r2, [r4, #8] │ │ │ │ ldr r3, [r2, #48] @ 0x30 │ │ │ │ @@ -95695,15 +95695,15 @@ │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ b 2b2028 │ │ │ │ ldr r0, [pc, #196] @ 2b2110 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2b1b08 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #172] @ 2b2114 │ │ │ │ ldr r1, [pc, #172] @ 2b2118 │ │ │ │ ldr r0, [pc, #172] @ 2b211c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1488 @ 0x5d0 │ │ │ │ @@ -95713,47 +95713,47 @@ │ │ │ │ add r3, r3, #8 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ addseq r9, pc, r8, asr r3 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r9, pc, r0, asr #6 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ adceq r0, pc, r4, ror #23 │ │ │ │ - rsbseq pc, r2, r8, lsl r7 @ │ │ │ │ - strheq r7, [r3], ip │ │ │ │ - rsbseq pc, r2, r4, asr #13 │ │ │ │ + rsbseq pc, r2, r8, ror #14 │ │ │ │ + addeq r7, r3, ip, lsl #2 │ │ │ │ + rsbseq pc, r2, r4, lsl r7 @ │ │ │ │ addseq r9, pc, ip, asr r1 @ │ │ │ │ andeq r3, r0, ip, asr r8 │ │ │ │ - ldrdeq r6, [r3], r8 │ │ │ │ - rsbseq pc, r2, r8, lsr #12 │ │ │ │ - rsbseq pc, r2, r0, asr #17 │ │ │ │ + addeq r7, r3, r8, lsr #32 │ │ │ │ + rsbseq pc, r2, r8, ror r6 @ │ │ │ │ + rsbseq pc, r2, r0, lsl r9 @ │ │ │ │ andeq r0, r0, r3, asr #4 │ │ │ │ umlaleq r0, pc, r8, r9 @ │ │ │ │ adceq r0, pc, r4, ror #18 │ │ │ │ adceq r0, pc, r4, asr r9 @ │ │ │ │ - ldrheq pc, [r2], #-136 @ 0xffffff78 @ │ │ │ │ - addeq r6, r3, ip, lsr #30 │ │ │ │ - rsbseq pc, r2, r4, lsr r5 @ │ │ │ │ - addeq r6, r3, ip, asr #29 │ │ │ │ - rsbseq pc, r2, r8, lsl #16 │ │ │ │ - rsbseq pc, r2, ip, lsl r5 @ │ │ │ │ + rsbseq pc, r2, r8, lsl #18 │ │ │ │ + addeq r6, r3, ip, ror pc │ │ │ │ + rsbseq pc, r2, r4, lsl #11 │ │ │ │ + addeq r6, r3, ip, lsl pc │ │ │ │ + rsbseq pc, r2, r8, asr r8 @ │ │ │ │ + rsbseq pc, r2, ip, ror #10 │ │ │ │ andeq r0, r0, r1, asr r2 │ │ │ │ - addeq r6, r3, ip, lsl lr │ │ │ │ - rsbseq pc, r2, r4, lsr r7 @ │ │ │ │ - rsbseq pc, r2, ip, ror #8 │ │ │ │ + addeq r6, r3, ip, ror #28 │ │ │ │ + rsbseq pc, r2, r4, lsl #15 │ │ │ │ + ldrheq pc, [r2], #-76 @ 0xffffffb4 @ │ │ │ │ andeq r0, r0, sl, asr #4 │ │ │ │ andeq r3, r0, r4, ror r0 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq pc, r2, r8, lsl #12 │ │ │ │ - addeq r6, r3, r4, lsr sp │ │ │ │ - addeq r6, r3, ip, lsl #26 │ │ │ │ - rsbseq pc, r2, ip, ror r5 @ │ │ │ │ - umulleq r6, r3, ip, ip │ │ │ │ - ldrsheq pc, [r2], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbseq pc, r2, r8, lsl #10 │ │ │ │ + rsbseq pc, r2, r8, asr r6 @ │ │ │ │ + addeq r6, r3, r4, lsl #27 │ │ │ │ + addeq r6, r3, ip, asr sp │ │ │ │ + rsbseq pc, r2, ip, asr #11 │ │ │ │ + addeq r6, r3, ip, ror #25 │ │ │ │ + rsbseq pc, r2, ip, asr #6 │ │ │ │ + rsbseq pc, r2, r8, asr r5 @ │ │ │ │ @ instruction: 0x000002b1 │ │ │ │ │ │ │ │ 002b2124 : │ │ │ │ ldr r1, [r0, #12] │ │ │ │ strd r2, [r0] │ │ │ │ ldrb r0, [r1, #24] │ │ │ │ cmp r0, #0 │ │ │ │ @@ -95768,15 +95768,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ bxcs lr │ │ │ │ ldr r0, [r1, #8] │ │ │ │ ldr ip, [r1, #12] │ │ │ │ adds r2, r2, r0 │ │ │ │ adc r3, r3, ip │ │ │ │ ldr r0, [r1] │ │ │ │ - b 9b56f0 │ │ │ │ + b 9b5738 │ │ │ │ │ │ │ │ 002b2174 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #336] @ 2b22dc │ │ │ │ @@ -95845,40 +95845,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 2b22fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2b21c8 │ │ │ │ ldr r0, [pc, #56] @ 2b2300 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2b21c8 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ umullseq r8, pc, r0, ip @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r8, pc, r0, ror ip @ │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r8, pc, ip, lsl #24 │ │ │ │ andeq r1, r0, r4, ror fp │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - ldrsbeq pc, [r2], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbseq pc, r2, r0, lsl #8 │ │ │ │ + rsbseq pc, r2, r8, lsr #8 │ │ │ │ + rsbseq pc, r2, r0, asr r4 @ │ │ │ │ │ │ │ │ 002b2304 : │ │ │ │ cmp r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ ldr r0, [r3, #20] │ │ │ │ @@ -95910,17 +95910,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1600 @ 0x640 │ │ │ │ ldr r2, [pc, #24] @ 2b239c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - umulleq r6, r3, r4, r9 │ │ │ │ - ldrsheq lr, [r2], #-244 @ 0xffffff0c @ │ │ │ │ - rsbseq pc, r2, r0, ror r3 @ │ │ │ │ + addeq r6, r3, r4, ror #19 │ │ │ │ + rsbseq pc, r2, r4, asr #32 │ │ │ │ + rsbseq pc, r2, r0, asr #7 │ │ │ │ andeq r0, r0, sp, ror #5 │ │ │ │ │ │ │ │ 002b23a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -95949,24 +95949,24 @@ │ │ │ │ ldm ip!, {r0, r1, r2, r3} │ │ │ │ mov lr, r5 │ │ │ │ stmia lr!, {r0, r1, r2, r3} │ │ │ │ ldm ip, {r0, r1} │ │ │ │ stm lr, {r0, r1} │ │ │ │ mov r0, #0 │ │ │ │ ldr r5, [r7, #116] @ 0x74 │ │ │ │ - bl 9b5824 │ │ │ │ + bl 9b586c │ │ │ │ ldr r2, [pc, #76] @ 2b247c │ │ │ │ mov r3, #0 │ │ │ │ rsbs r4, r6, #0 │ │ │ │ - bl 9d9f08 │ │ │ │ + bl 9d9f50 │ │ │ │ and r4, r4, #1000 @ 0x3e8 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b56f0 │ │ │ │ + bl 9b5738 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r0, #0 │ │ │ │ @@ -96079,19 +96079,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1648 @ 0x670 │ │ │ │ ldr r2, [pc, #32] @ 2b2638 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addeq r6, r3, r0, ror #14 │ │ │ │ - addeq r6, r3, r8, lsr #14 │ │ │ │ - addeq r6, r3, r0, lsl #14 │ │ │ │ - rsbseq lr, r2, r0, ror #26 │ │ │ │ - ldrsheq pc, [r2], #-8 @ │ │ │ │ + @ instruction: 0x008367b0 │ │ │ │ + addeq r6, r3, r8, ror r7 │ │ │ │ + addeq r6, r3, r0, asr r7 │ │ │ │ + ldrheq lr, [r2], #-208 @ 0xffffff30 @ │ │ │ │ + rsbseq pc, r2, r8, asr #2 │ │ │ │ andeq r0, r0, r2, asr #6 │ │ │ │ │ │ │ │ 002b263c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -96287,15 +96287,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #16 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r2, [r5, #24] │ │ │ │ str r7, [r0, #156] @ 0x9c │ │ │ │ str r8, [r0, #160] @ 0xa0 │ │ │ │ strb r9, [r0, #164] @ 0xa4 │ │ │ │ ldr r3, [r5, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ ble 2b29b4 │ │ │ │ @@ -96325,17 +96325,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - addeq r6, r3, ip, ror #7 │ │ │ │ - rsbseq lr, r2, r4, lsl sl │ │ │ │ - ldrsheq lr, [r2], #-148 @ 0xffffff6c @ │ │ │ │ + addeq r6, r3, ip, lsr r4 │ │ │ │ + rsbseq lr, r2, r4, ror #20 │ │ │ │ + rsbseq lr, r2, r4, asr #20 │ │ │ │ │ │ │ │ 002b29e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #196] @ 2b2abc │ │ │ │ @@ -96346,15 +96346,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #16 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #152] @ 0x98 │ │ │ │ bl 2b4f88 │ │ │ │ mov r0, r6 │ │ │ │ bl 2b4f70 │ │ │ │ str r0, [r4, #152] @ 0x98 │ │ │ │ @@ -96385,17 +96385,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addeq r6, r3, r8, lsl #6 │ │ │ │ - rsbseq lr, r2, r0, lsl r9 │ │ │ │ - rsbseq lr, r2, r4, lsr r9 │ │ │ │ + addeq r6, r3, r8, asr r3 │ │ │ │ + rsbseq lr, r2, r0, ror #18 │ │ │ │ + rsbseq lr, r2, r4, lsl #19 │ │ │ │ │ │ │ │ 002b2ac8 : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b2ae0 │ │ │ │ ldr r3, [r0] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ @@ -96410,17 +96410,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1680 @ 0x690 │ │ │ │ ldr r2, [pc, #24] @ 2b2b24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addeq r6, r3, ip, lsl #4 │ │ │ │ - rsbseq lr, r2, ip, ror #16 │ │ │ │ - rsbseq lr, r2, r0, lsr #24 │ │ │ │ + addeq r6, r3, ip, asr r2 │ │ │ │ + ldrheq lr, [r2], #-140 @ 0xffffff74 @ │ │ │ │ + rsbseq lr, r2, r0, ror ip │ │ │ │ ldrdeq r0, [r0], -r9 │ │ │ │ │ │ │ │ 002b2b28 : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b2b40 │ │ │ │ ldr r3, [r0] │ │ │ │ @@ -96436,17 +96436,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1696 @ 0x6a0 │ │ │ │ ldr r2, [pc, #24] @ 2b2b84 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addeq r6, r3, ip, lsr #3 │ │ │ │ - rsbseq lr, r2, ip, lsl #16 │ │ │ │ - rsbseq lr, r2, r0, asr #23 │ │ │ │ + strdeq r6, [r3], ip │ │ │ │ + rsbseq lr, r2, ip, asr r8 │ │ │ │ + rsbseq lr, r2, r0, lsl ip │ │ │ │ ldrdeq r0, [r0], -pc @ │ │ │ │ │ │ │ │ 002b2b88 : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b2ba0 │ │ │ │ ldr r3, [r0] │ │ │ │ @@ -96462,17 +96462,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1712 @ 0x6b0 │ │ │ │ ldr r2, [pc, #24] @ 2b2be4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addeq r6, r3, ip, asr #2 │ │ │ │ - rsbseq lr, r2, ip, lsr #15 │ │ │ │ - rsbseq lr, r2, r0, ror #22 │ │ │ │ + umulleq r6, r3, ip, r1 │ │ │ │ + ldrsheq lr, [r2], #-124 @ 0xffffff84 @ │ │ │ │ + ldrheq lr, [r2], #-176 @ 0xffffff50 @ │ │ │ │ andeq r0, r0, r5, ror #7 │ │ │ │ │ │ │ │ 002b2be8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -96778,17 +96778,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1744 @ 0x6d0 │ │ │ │ ldr r2, [pc, #24] @ 2b309c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - umulleq r5, r3, r4, ip │ │ │ │ - ldrsheq lr, [r2], #-36 @ 0xffffffdc @ │ │ │ │ - rsbseq lr, r2, r8, lsr #13 │ │ │ │ + addeq r5, r3, r4, ror #25 │ │ │ │ + rsbseq lr, r2, r4, asr #6 │ │ │ │ + ldrsheq lr, [r2], #-104 @ 0xffffff98 @ │ │ │ │ andeq r0, r0, r3, ror #8 │ │ │ │ │ │ │ │ 002b30a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -96801,33 +96801,33 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r0, r7 │ │ │ │ bl 25357c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 75bf6c │ │ │ │ + bl 75bfb4 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 75b85c │ │ │ │ + bl 75b8a4 │ │ │ │ mov r0, r5 │ │ │ │ bl 253810 │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2b30d0 │ │ │ │ ldr r3, [pc, #32] @ 2b3130 │ │ │ │ ldr r0, [pc, r3] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ adceq r6, r0, r8, lsl #9 │ │ │ │ - rsbseq lr, r2, ip, ror #12 │ │ │ │ - ldrsheq r7, [r9], #-80 @ 0xffffffb0 @ │ │ │ │ + ldrheq lr, [r2], #-108 @ 0xffffff94 @ │ │ │ │ + rsbseq r7, r9, r0, asr #12 │ │ │ │ adceq pc, lr, r4, ror #11 │ │ │ │ │ │ │ │ 002b3134 : │ │ │ │ str r1, [r0, #120] @ 0x78 │ │ │ │ str r2, [r0, #124] @ 0x7c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -96847,15 +96847,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ b 2b3184 │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2b31ac │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757cbc │ │ │ │ + bl 757d04 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b3178 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -96864,15 +96864,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldrdeq r6, [r0], ip @ │ │ │ │ - ldrsbeq lr, [r2], #-20 @ 0xffffffec @ │ │ │ │ + rsbseq lr, r2, r4, lsr #4 │ │ │ │ adceq r6, r0, ip, lsl #7 │ │ │ │ │ │ │ │ 002b31d8 : │ │ │ │ ldr r3, [pc, #56] @ 2b3218 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -96917,27 +96917,27 @@ │ │ │ │ b 2b3288 │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2b32f0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75c52c │ │ │ │ + bl 75c574 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ cmp r7, r0 │ │ │ │ bne 2b327c │ │ │ │ ldr r1, [pc, #108] @ 2b3328 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75ad24 │ │ │ │ + bl 75ad6c │ │ │ │ cmp sl, r0 │ │ │ │ bne 2b327c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -96950,32 +96950,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ adceq r6, r0, r8, lsl #6 │ │ │ │ @ instruction: 0x009f7bdc │ │ │ │ - @ instruction: 0x00835ab0 │ │ │ │ + addeq r5, r3, r0, lsl #22 │ │ │ │ andeq r4, r0, ip, ror #13 │ │ │ │ - rsbseq r0, r7, r8, lsr r4 │ │ │ │ - ldrheq r8, [r2], #-16 @ │ │ │ │ - ldrdeq pc, [r1], r8 │ │ │ │ + rsbseq r0, r7, r8, lsl #9 │ │ │ │ + rsbseq r8, r2, r0, lsl #4 │ │ │ │ + addeq pc, r1, r8, lsr #16 │ │ │ │ │ │ │ │ 002b332c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ bl 340620 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7512ec │ │ │ │ + bl 751334 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2b3390 │ │ │ │ mov r1, r6 │ │ │ │ bl 2b321c │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2b33cc │ │ │ │ mov r0, r4 │ │ │ │ @@ -96995,73 +96995,73 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1760 @ 0x6e0 │ │ │ │ stmib sp, {r2, r5} │ │ │ │ add r3, r3, #12 │ │ │ │ ldr r2, [pc, #80] @ 2b3410 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99ba00 │ │ │ │ + bl 99ba48 │ │ │ │ b 2b3370 │ │ │ │ ldr r3, [pc, #64] @ 2b3414 │ │ │ │ ldr r2, [pc, #64] @ 2b3418 │ │ │ │ ldr r1, [pc, #64] @ 2b341c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1760 @ 0x6e0 │ │ │ │ stm sp, {r2, r5} │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #44] @ 2b3420 │ │ │ │ add r3, r3, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ str r6, [sp, #8] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 2b3370 │ │ │ │ - addeq r5, r3, r8, ror #18 │ │ │ │ - rsbseq r6, sl, r4, ror #30 │ │ │ │ - ldrheq sp, [r2], #-244 @ 0xffffff0c @ │ │ │ │ + @ instruction: 0x008359b8 │ │ │ │ + ldrheq r6, [sl], #-244 @ 0xffffff0c @ │ │ │ │ + rsbseq lr, r2, r4 │ │ │ │ andeq r0, r0, sl, lsl #10 │ │ │ │ - addeq r5, r3, r0, lsr r9 │ │ │ │ - rsbseq lr, r2, r4, ror #6 │ │ │ │ - rsbseq sp, r2, r0, lsl #31 │ │ │ │ + addeq r5, r3, r0, lsl #19 │ │ │ │ + ldrheq lr, [r2], #-52 @ 0xffffffcc @ │ │ │ │ + ldrsbeq sp, [r2], #-240 @ 0xffffff10 @ │ │ │ │ andeq r0, r0, r1, lsl r5 │ │ │ │ │ │ │ │ 002b3424 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #96] @ 2b349c │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757cbc │ │ │ │ + bl 757d04 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b3480 │ │ │ │ ldr ip, [pc, #68] @ 2b34a0 │ │ │ │ ldr r2, [pc, #68] @ 2b34a4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r0, [r0, #152] @ 0x98 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ + rsbseq sp, r2, r8, asr pc │ │ │ │ + strdeq r5, [r3], ip │ │ │ │ rsbseq sp, r2, r8, lsl #30 │ │ │ │ - addeq r5, r3, ip, lsr #17 │ │ │ │ - ldrheq sp, [r2], #-232 @ 0xffffff18 @ │ │ │ │ │ │ │ │ 002b34a8 : │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ cmp r0, #0 │ │ │ │ movle r0, #0 │ │ │ │ movgt r0, #1 │ │ │ │ bx lr │ │ │ │ @@ -97071,62 +97071,62 @@ │ │ │ │ beq 2b34fc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #52] @ 2b3510 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757cbc │ │ │ │ + bl 757d04 │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r3 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - rsbseq sp, r2, ip, ror #28 │ │ │ │ + ldrheq sp, [r2], #-236 @ 0xffffff14 @ │ │ │ │ │ │ │ │ 002b3514 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2b3554 │ │ │ │ ldr r1, [pc, #88] @ 2b358c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757cbc │ │ │ │ + bl 757d04 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b3564 │ │ │ │ mov r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #36] @ 2b3590 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757cbc │ │ │ │ + bl 757d04 │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq sp, r2, r4, lsl lr │ │ │ │ - rsbseq lr, r2, r8, lsl #4 │ │ │ │ + rsbseq sp, r2, r4, ror #28 │ │ │ │ + rsbseq lr, r2, r8, asr r2 │ │ │ │ │ │ │ │ 002b3594 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b35bc │ │ │ │ ldr r0, [r0, #80] @ 0x50 │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ @@ -97144,55 +97144,55 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b35f8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2b35fc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1808 @ 0x710 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addeq r5, r3, r0, lsr r7 │ │ │ │ - @ instruction: 0x0072dd94 │ │ │ │ - rsbseq sp, r2, r0, lsr #27 │ │ │ │ + addeq r5, r3, r0, lsl #15 │ │ │ │ + rsbseq sp, r2, r4, ror #27 │ │ │ │ + ldrsheq sp, [r2], #-208 @ 0xffffff30 @ │ │ │ │ andeq r0, r0, r2, asr #10 │ │ │ │ │ │ │ │ 002b3600 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #472] @ 2b37f0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757cbc │ │ │ │ + bl 757d04 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b3730 │ │ │ │ ldr r7, [pc, #444] @ 2b37f4 │ │ │ │ ldr r2, [pc, #444] @ 2b37f8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r7, #16 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #16 │ │ │ │ mov r1, r5 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #144] @ 0x90 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b37bc │ │ │ │ add r1, r7, #1760 @ 0x6e0 │ │ │ │ add r1, r1, #4 │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #384] @ 2b37fc │ │ │ │ ldr r1, [pc, #384] @ 2b3800 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r3, [pc, #368] @ 2b3804 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r4, [r3] │ │ │ │ cmp r4, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 2b378c │ │ │ │ ldr r7, [pc, #348] @ 2b3808 │ │ │ │ @@ -97200,24 +97200,24 @@ │ │ │ │ add r7, r7, #16 │ │ │ │ b 2b36c0 │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2b378c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757cbc │ │ │ │ + bl 757d04 │ │ │ │ ldr r2, [pc, #312] @ 2b380c │ │ │ │ mov r3, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b36b4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r2, [r6, #144] @ 0x90 │ │ │ │ ldr r3, [r0, #144] @ 0x90 │ │ │ │ cmp r3, r2 │ │ │ │ bne 2b36b4 │ │ │ │ ldr r1, [r0, #148] @ 0x94 │ │ │ │ ldr r2, [r6, #148] @ 0x94 │ │ │ │ cmp r1, r2 │ │ │ │ @@ -97230,38 +97230,38 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 25357c │ │ │ │ ldr r5, [pc, #220] @ 2b3814 │ │ │ │ mov r0, r4 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 757cbc │ │ │ │ + bl 757d04 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b37a4 │ │ │ │ ldr r0, [pc, #196] @ 2b3818 │ │ │ │ ldr r2, [pc, #196] @ 2b381c │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #1552 @ 0x610 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ bl 2c0648 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b37a4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 255ac0 │ │ │ │ ldr r0, [r8, #20] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2b3780 │ │ │ │ ldr r0, [r6, #144] @ 0x90 │ │ │ │ - bl 7581fc │ │ │ │ + bl 758244 │ │ │ │ b 2b3780 │ │ │ │ ldr r0, [pc, #116] @ 2b3820 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 25357c │ │ │ │ @@ -97270,32 +97270,32 @@ │ │ │ │ ldr r1, [pc, #88] @ 2b3824 │ │ │ │ mov r2, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2542fc │ │ │ │ mov r0, r3 │ │ │ │ - bl 7581fc │ │ │ │ + bl 758244 │ │ │ │ ldr r2, [r6, #148] @ 0x94 │ │ │ │ mov r1, r0 │ │ │ │ b 2b371c │ │ │ │ - rsbseq sp, r2, ip, lsr #26 │ │ │ │ - ldrdeq r5, [r3], r0 │ │ │ │ - ldrsbeq sp, [r2], #-200 @ 0xffffff38 @ │ │ │ │ - rsbseq r7, r2, r4, lsr #27 │ │ │ │ - rsbseq r0, r7, r0, lsr #32 │ │ │ │ + rsbseq sp, r2, ip, ror sp │ │ │ │ + addeq r5, r3, r0, lsr #14 │ │ │ │ + rsbseq sp, r2, r8, lsr #26 │ │ │ │ + ldrsheq r7, [r2], #-212 @ 0xffffff2c @ │ │ │ │ + rsbseq r0, r7, r0, ror r0 │ │ │ │ adceq r5, r0, ip, lsr #29 │ │ │ │ - addeq r5, r3, r0, ror #12 │ │ │ │ - rsbseq sp, r2, r8, asr #24 │ │ │ │ - rsbseq lr, r2, ip, rrx │ │ │ │ - rsbseq sp, r2, r0, asr #30 │ │ │ │ - @ instruction: 0x008355b4 │ │ │ │ - rsbseq sp, r2, r0, asr #23 │ │ │ │ - rsbseq sp, r2, r8, ror #31 │ │ │ │ - ldrheq r4, [r9], #-88 @ 0xffffffa8 @ │ │ │ │ + @ instruction: 0x008356b0 │ │ │ │ + @ instruction: 0x0072dc98 │ │ │ │ + ldrheq lr, [r2], #-12 @ │ │ │ │ + @ instruction: 0x0072df90 │ │ │ │ + addeq r5, r3, r4, lsl #12 │ │ │ │ + rsbseq sp, r2, r0, lsl ip │ │ │ │ + rsbseq lr, r2, r8, lsr r0 │ │ │ │ + rsbseq r4, r9, r8, lsl #12 │ │ │ │ │ │ │ │ 002b3828 : │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r0, [r0, #20] │ │ │ │ mvneq r0, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -97307,37 +97307,37 @@ │ │ │ │ subs r4, r0, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mvneq r0, #0 │ │ │ │ beq 2b389c │ │ │ │ ldr r5, [pc, #84] @ 2b38b4 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 757cbc │ │ │ │ + bl 757d04 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b389c │ │ │ │ ldr ip, [pc, #64] @ 2b38b8 │ │ │ │ ldr r2, [pc, #64] @ 2b38bc │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r0, [r0, #148] @ 0x94 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq sp, r2, r8, ror #21 │ │ │ │ - umulleq r5, r3, r0, r4 │ │ │ │ - @ instruction: 0x0072da9c │ │ │ │ + rsbseq sp, r2, r8, lsr fp │ │ │ │ + addeq r5, r3, r0, ror #9 │ │ │ │ + rsbseq sp, r2, ip, ror #21 │ │ │ │ │ │ │ │ 002b38c0 : │ │ │ │ subs r3, r0, #0 │ │ │ │ beq 2b38f8 │ │ │ │ ldr r2, [r3, #32] │ │ │ │ cmp r2, #2 │ │ │ │ beq 2b3910 │ │ │ │ @@ -97529,28 +97529,28 @@ │ │ │ │ b 2b3ba8 │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2b3d24 │ │ │ │ ldr r1, [pc, #728] @ 2b3e88 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757cbc │ │ │ │ + bl 757d04 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b3b9c │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ cmp r3, r5 │ │ │ │ bne 2b3b9c │ │ │ │ ldr r3, [pc, #696] @ 2b3e8c │ │ │ │ ldr r1, [pc, #696] @ 2b3e90 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 75c52c │ │ │ │ + bl 75c574 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2b3b9c │ │ │ │ ldr r3, [pc, #664] @ 2b3e94 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b3d54 │ │ │ │ @@ -97568,28 +97568,28 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #16 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ cmp r7, #0 │ │ │ │ str r8, [r0, #148] @ 0x94 │ │ │ │ str r9, [r4, #120] @ 0x78 │ │ │ │ str sl, [r4, #124] @ 0x7c │ │ │ │ beq 2b3c88 │ │ │ │ ldr r3, [pc, #540] @ 2b3e8c │ │ │ │ ldr r1, [pc, #560] @ 2b3ea4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 75bc30 │ │ │ │ + bl 75bc78 │ │ │ │ ldr r2, [pc, #536] @ 2b3ea8 │ │ │ │ mov r1, fp │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #1856 @ 0x740 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r0, r5 │ │ │ │ bl 2b1670 │ │ │ │ @@ -97602,15 +97602,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [pc, #484] @ 2b3eb0 │ │ │ │ mov r1, r2 │ │ │ │ stm sp, {r2, ip} │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r5, r0 │ │ │ │ - bl 9b51fc │ │ │ │ + bl 9b5244 │ │ │ │ ldr r2, [pc, #464] @ 2b3eb4 │ │ │ │ ldr r3, [pc, #400] @ 2b3e78 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [r4, #84] @ 0x54 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -97629,15 +97629,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b3dd4 │ │ │ │ ldr r0, [pc, #376] @ 2b3eb8 │ │ │ │ mov fp, #480 @ 0x1e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 75923c │ │ │ │ + bl 759284 │ │ │ │ mov r5, #640 @ 0x280 │ │ │ │ mov r4, r0 │ │ │ │ b 2b3c28 │ │ │ │ ldr r3, [pc, #352] @ 2b3ebc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -97656,22 +97656,22 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [sp, #32] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #252] @ 2b3ec8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2b3c08 │ │ │ │ ldr r3, [pc, #240] @ 2b3ecc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b3d38 │ │ │ │ ldr r3, [pc, #208] @ 2b3ec0 │ │ │ │ @@ -97687,58 +97687,58 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #140] @ 2b3ed0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2b3d38 │ │ │ │ ldr r0, [pc, #128] @ 2b3ed4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2b3c08 │ │ │ │ ldr r0, [pc, #112] @ 2b3ed8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2b3d38 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r7, pc, ip, asr #5 │ │ │ │ andeq r4, r0, r0 │ │ │ │ adceq r5, r0, ip, asr #19 │ │ │ │ addseq r7, pc, r8, lsr #5 │ │ │ │ - addeq r5, r3, ip, ror r1 │ │ │ │ - @ instruction: 0x0072d794 │ │ │ │ + addeq r5, r3, ip, asr #3 │ │ │ │ + rsbseq sp, r2, r4, ror #15 │ │ │ │ andeq r4, r0, ip, ror #13 │ │ │ │ - rsbseq pc, r6, ip, asr #21 │ │ │ │ + rsbseq pc, r6, ip, lsl fp @ │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ - ldrdeq r5, [r3], r4 │ │ │ │ - ldrsbeq sp, [r2], #-108 @ 0xffffff94 @ │ │ │ │ - rsbseq sp, r2, r0, lsl #14 │ │ │ │ - rsbseq pc, r6, ip, lsr #20 │ │ │ │ - addeq r5, r3, r8, ror r0 │ │ │ │ + addeq r5, r3, r4, lsr #2 │ │ │ │ + rsbseq sp, r2, ip, lsr #14 │ │ │ │ + rsbseq sp, r2, r0, asr r7 │ │ │ │ + rsbseq pc, r6, ip, ror sl @ │ │ │ │ + addeq r5, r3, r8, asr #1 │ │ │ │ @ instruction: 0xffffc60c │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ addseq r7, pc, r8, lsr r1 @ │ │ │ │ - rsbseq sp, r2, r4, lsl #12 │ │ │ │ + rsbseq sp, r2, r4, asr r6 │ │ │ │ andeq r3, r0, r0, lsl fp │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - ldrsbeq sp, [r2], #-148 @ 0xffffff6c @ │ │ │ │ + rsbseq sp, r2, r4, lsr #20 │ │ │ │ ldrdeq r3, [r0], -r4 │ │ │ │ - @ instruction: 0x0072d998 │ │ │ │ - rsbseq sp, r2, ip, ror #18 │ │ │ │ - @ instruction: 0x0072d994 │ │ │ │ + rsbseq sp, r2, r8, ror #19 │ │ │ │ + ldrheq sp, [r2], #-156 @ 0xffffff64 @ │ │ │ │ + rsbseq sp, r2, r4, ror #19 │ │ │ │ │ │ │ │ 002b3edc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #400] @ 2b4084 │ │ │ │ @@ -97767,15 +97767,15 @@ │ │ │ │ ldr r3, [pc, #324] @ 2b4094 │ │ │ │ ldr r1, [pc, #324] @ 2b4098 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 75bc30 │ │ │ │ + bl 75bc78 │ │ │ │ ldr r3, [pc, #300] @ 2b409c │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1824 @ 0x720 │ │ │ │ add r3, r3, #12 │ │ │ │ str r3, [r4, #120] @ 0x78 │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ @@ -97824,43 +97824,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 2b40b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2b3f48 │ │ │ │ ldr r0, [pc, #68] @ 2b40b8 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2b3f48 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r6, pc, r8, lsr #30 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x009f6efc │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r4, r0, ip, ror #13 │ │ │ │ - rsbseq pc, r6, ip, asr #14 │ │ │ │ - umulleq r4, r3, r8, sp │ │ │ │ - addeq r4, r3, r8, ror #26 │ │ │ │ + @ instruction: 0x0076f79c │ │ │ │ + addeq r4, r3, r8, ror #27 │ │ │ │ + @ instruction: 0x00834db8 │ │ │ │ addseq r6, pc, r0, ror #28 │ │ │ │ andeq r2, r0, ip, ror #11 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq sp, r2, ip, lsr #15 │ │ │ │ - ldrheq sp, [r2], #-124 @ 0xffffff84 @ │ │ │ │ + ldrsheq sp, [r2], #-124 @ 0xffffff84 @ │ │ │ │ + rsbseq sp, r2, ip, lsl #16 │ │ │ │ │ │ │ │ 002b40bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ 2b4170 │ │ │ │ @@ -97872,15 +97872,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ b 2b40f8 │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2b4140 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757cbc │ │ │ │ + bl 757d04 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2b40ec │ │ │ │ ldr r3, [r4, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ ble 2b40ec │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ @@ -97901,15 +97901,15 @@ │ │ │ │ mov r6, r4 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ adceq r5, r0, ip, ror #8 │ │ │ │ - rsbseq sp, r2, r0, ror #4 │ │ │ │ + ldrheq sp, [r2], #-32 @ 0xffffffe0 @ │ │ │ │ │ │ │ │ 002b4178 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ @@ -97917,15 +97917,15 @@ │ │ │ │ ldr r1, [pc, #208] @ 2b4268 │ │ │ │ cmp r3, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ ldreq r7, [r0, #28] │ │ │ │ movne r7, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r6, r2 │ │ │ │ - bl 757cbc │ │ │ │ + bl 757d04 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b4240 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ cmp r3, #1 │ │ │ │ bne 2b41e0 │ │ │ │ cmp r7, #0 │ │ │ │ beq 2b41f4 │ │ │ │ @@ -97964,18 +97964,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1936 @ 0x790 │ │ │ │ ldr r2, [pc, #28] @ 2b4278 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - rsbseq sp, r2, ip, lsr #3 │ │ │ │ - @ instruction: 0x00834abc │ │ │ │ - rsbseq sp, r2, ip, lsl r1 │ │ │ │ - rsbseq sp, r2, ip, ror #11 │ │ │ │ + ldrsheq sp, [r2], #-28 @ 0xffffffe4 @ │ │ │ │ + addeq r4, r3, ip, lsl #22 │ │ │ │ + rsbseq sp, r2, ip, ror #2 │ │ │ │ + rsbseq sp, r2, ip, lsr r6 │ │ │ │ andeq r0, r0, r2, asr #11 │ │ │ │ │ │ │ │ 002b427c : │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #1 │ │ │ │ ldreq r0, [r0, #28] │ │ │ │ movne r0, #0 │ │ │ │ @@ -98049,17 +98049,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 2b43b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1968 @ 0x7b0 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ adceq lr, lr, r8, lsr #7 │ │ │ │ - addeq r4, r3, r0, lsl #19 │ │ │ │ - rsbseq ip, r2, r4, ror #31 │ │ │ │ - ldrsbeq sp, [r2], #-64 @ 0xffffffc0 @ │ │ │ │ + ldrdeq r4, [r3], r0 │ │ │ │ + rsbseq sp, r2, r4, lsr r0 │ │ │ │ + rsbseq sp, r2, r0, lsr #10 │ │ │ │ andeq r0, r0, r5, ror #11 │ │ │ │ │ │ │ │ 002b43b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -98106,45 +98106,45 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #128] @ 2b44f4 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 979a90 │ │ │ │ + bl 979ad8 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 2b44f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9969c4 │ │ │ │ + bl 996a0c │ │ │ │ cmp r0, #0 │ │ │ │ blt 2b44cc │ │ │ │ ldr r3, [pc, #84] @ 2b44fc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, sl │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b4424 │ │ │ │ cmp r9, #1 │ │ │ │ moveq r0, r3 │ │ │ │ beq 2b442c │ │ │ │ mov r9, #1 │ │ │ │ b 2b440c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 99b6d0 │ │ │ │ + bl 99b718 │ │ │ │ b 2b44a0 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r6, pc, ip, asr #20 │ │ │ │ - addeq r4, r3, ip, lsr #18 │ │ │ │ + addeq r4, r3, ip, ror r9 │ │ │ │ andeq r4, r0, r0 │ │ │ │ adceq lr, lr, r4, lsl #6 │ │ │ │ addseq r6, pc, r4, lsl sl @ │ │ │ │ addseq r6, pc, r8, ror #19 │ │ │ │ andeq r4, r0, r8, lsl #13 │ │ │ │ - ldrsheq sp, [r2], #-52 @ 0xffffffcc @ │ │ │ │ + rsbseq sp, r2, r4, asr #8 │ │ │ │ adceq lr, lr, ip, asr #4 │ │ │ │ │ │ │ │ 002b4500 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -98203,55 +98203,55 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #268] @ 2b46fc │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r2, r0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 979a90 │ │ │ │ + bl 979ad8 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #240] @ 2b4700 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9969c4 │ │ │ │ + bl 996a0c │ │ │ │ cmp r0, #0 │ │ │ │ blt 2b4684 │ │ │ │ ldr r3, [pc, #224] @ 2b4704 │ │ │ │ ldr r1, [r4] │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r1, lsl #2 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b4568 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 979a90 │ │ │ │ + bl 979ad8 │ │ │ │ ldr r1, [r4] │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 979a90 │ │ │ │ + bl 979ad8 │ │ │ │ ldr r1, [pc, #176] @ 2b4708 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 2551b4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2b4694 │ │ │ │ ldr r2, [pc, #160] @ 2b470c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [pc, #156] @ 2b4710 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c710 │ │ │ │ + bl 99c758 │ │ │ │ mov r0, #1 │ │ │ │ bl 2558ec │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 99b6d0 │ │ │ │ + bl 99b718 │ │ │ │ b 2b461c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [r4] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 979a90 │ │ │ │ + bl 979ad8 │ │ │ │ ldr r1, [pc, #108] @ 2b4714 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 2551b4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b4664 │ │ │ │ ldr r2, [pc, #92] @ 2b4718 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -98268,24 +98268,24 @@ │ │ │ │ @ instruction: 0x009f68fc │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r6, pc, r8, ror #17 │ │ │ │ umlaleq lr, lr, ip, r1 @ │ │ │ │ addseq r6, pc, r0, lsr #17 │ │ │ │ addseq r6, pc, ip, ror #16 │ │ │ │ andeq r4, r0, r8, lsl #13 │ │ │ │ - rsbseq sp, r2, r8, ror r2 │ │ │ │ + rsbseq sp, r2, r8, asr #5 │ │ │ │ adceq lr, lr, ip, asr #1 │ │ │ │ - addeq r0, r0, ip, ror pc │ │ │ │ - rsbseq sp, r2, r0, lsr #4 │ │ │ │ + addeq r0, r0, ip, asr #31 │ │ │ │ rsbseq sp, r2, r0, ror r2 │ │ │ │ - rsbseq sp, r2, r0, lsr r2 │ │ │ │ - rsbseq sp, r2, ip, ror #3 │ │ │ │ - addeq r4, r3, ip, lsr r6 │ │ │ │ - rsbseq ip, r2, r0, lsr #25 │ │ │ │ - ldrsbeq sp, [r2], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbseq sp, r2, r0, asr #5 │ │ │ │ + rsbseq sp, r2, r0, lsl #5 │ │ │ │ + rsbseq sp, r2, ip, lsr r2 │ │ │ │ + addeq r4, r3, ip, lsl #13 │ │ │ │ + ldrsheq ip, [r2], #-192 @ 0xffffff40 @ │ │ │ │ + rsbseq sp, r2, ip, lsr #4 │ │ │ │ andeq r0, r0, fp, lsl #12 │ │ │ │ │ │ │ │ 002b472c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -98322,21 +98322,21 @@ │ │ │ │ add r3, r3, #2016 @ 0x7e0 │ │ │ │ ldr r2, [pc, #44] @ 2b47ec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ umlaleq sp, lr, r4, pc @ │ │ │ │ - addeq r4, r3, r0, lsl #11 │ │ │ │ - rsbseq ip, r2, r0, ror #23 │ │ │ │ - rsbseq sp, r2, ip, lsl r1 │ │ │ │ - andeq r0, r0, r4, lsr #12 │ │ │ │ - addeq r4, r3, r8, asr r5 │ │ │ │ - ldrheq ip, [r2], #-184 @ 0xffffff48 @ │ │ │ │ + ldrdeq r4, [r3], r0 │ │ │ │ + rsbseq ip, r2, r0, lsr ip │ │ │ │ rsbseq sp, r2, ip, ror #2 │ │ │ │ + andeq r0, r0, r4, lsr #12 │ │ │ │ + addeq r4, r3, r8, lsr #11 │ │ │ │ + rsbseq ip, r2, r8, lsl #24 │ │ │ │ + ldrheq sp, [r2], #-28 @ 0xffffffe4 @ │ │ │ │ andeq r0, r0, r8, lsr #12 │ │ │ │ │ │ │ │ 002b47f0 : │ │ │ │ ldr r2, [r0] │ │ │ │ cmp r2, #7 │ │ │ │ bhi 2b4868 │ │ │ │ ldr r3, [pc, #156] @ 2b48a0 │ │ │ │ @@ -98377,19 +98377,19 @@ │ │ │ │ add r3, r3, #2032 @ 0x7f0 │ │ │ │ ldr r2, [pc, #36] @ 2b48b8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ strdeq sp, [lr], r0 @ │ │ │ │ - rsbseq sp, r2, r4, lsl r1 │ │ │ │ - ldrsheq sp, [r2], #-8 @ │ │ │ │ - addeq r4, r3, r4, lsl #9 │ │ │ │ - rsbseq ip, r2, r4, ror #21 │ │ │ │ - rsbseq sp, r2, r0, lsr #32 │ │ │ │ + rsbseq sp, r2, r4, ror #2 │ │ │ │ + rsbseq sp, r2, r8, asr #2 │ │ │ │ + ldrdeq r4, [r3], r4 @ │ │ │ │ + rsbseq ip, r2, r4, lsr fp │ │ │ │ + rsbseq sp, r2, r0, ror r0 │ │ │ │ andeq r0, r0, r4, lsr r6 │ │ │ │ │ │ │ │ 002b48bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -98417,30 +98417,30 @@ │ │ │ │ ldr r6, [r6, r3] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r4, #1 │ │ │ │ mov r8, sp │ │ │ │ b 2b4950 │ │ │ │ ldr r1, [r3] │ │ │ │ mov r0, r6 │ │ │ │ - bl 979a90 │ │ │ │ + bl 979ad8 │ │ │ │ add r4, r4, #1 │ │ │ │ bl 253d2c │ │ │ │ cmp r4, #8 │ │ │ │ beq 2b499c │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b4934 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ - bl 979a90 │ │ │ │ + bl 979ad8 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9969c4 │ │ │ │ + bl 996a0c │ │ │ │ cmp r0, #0 │ │ │ │ blt 2b49d4 │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b4934 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #8 │ │ │ │ @@ -98456,27 +98456,27 @@ │ │ │ │ bne 2b49e0 │ │ │ │ ldr r0, [pc, #64] @ 2b4a08 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 253d2c │ │ │ │ ldr r0, [sp] │ │ │ │ - bl 99b6d0 │ │ │ │ + bl 99b718 │ │ │ │ b 2b4984 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r6, pc, r8, asr #10 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq sp, r2, r0, ror r0 │ │ │ │ - rsbseq ip, r3, r0, lsr pc │ │ │ │ + rsbseq sp, r2, r0, asr #1 │ │ │ │ + rsbseq ip, r3, r0, lsl #31 │ │ │ │ addseq r6, pc, r8, lsl #10 │ │ │ │ ldrdeq sp, [lr], r8 @ │ │ │ │ - rsbseq ip, r2, r8, ror #30 │ │ │ │ + ldrheq ip, [r2], #-248 @ 0xffffff08 @ │ │ │ │ andeq r4, r0, r8, lsl #13 │ │ │ │ addseq r6, pc, r8, ror r4 @ │ │ │ │ - ldrheq ip, [r2], #-244 @ 0xffffff0c @ │ │ │ │ + rsbseq sp, r2, r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3472] @ 0xd90 │ │ │ │ ldr ip, [pc, #800] @ 2b4d44 │ │ │ │ ldr r3, [pc, #800] @ 2b4d48 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -98677,31 +98677,31 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #49 @ 0x31 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ @ instruction: 0x009f63f8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq ip, r2, r4, asr #31 │ │ │ │ + rsbseq sp, r2, r4, lsl r0 │ │ │ │ addseq r6, pc, r8, ror #6 │ │ │ │ - rsbseq ip, r2, r8, asr #31 │ │ │ │ - ldrsbeq ip, [r2], #-248 @ 0xffffff08 @ │ │ │ │ + rsbseq sp, r2, r8, lsl r0 │ │ │ │ + rsbseq sp, r2, r8, lsr #32 │ │ │ │ strbvs r6, [lr, #-3918]! @ 0xfffff0b2 │ │ │ │ andeq r4, r0, r0, asr #11 │ │ │ │ - @ instruction: 0x008359b4 │ │ │ │ - rsbseq ip, r2, r4, ror #30 │ │ │ │ + addeq r5, r3, r4, lsl #20 │ │ │ │ + ldrheq ip, [r2], #-244 @ 0xffffff0c @ │ │ │ │ umullseq r6, pc, r8, r2 @ │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ + addeq r5, r3, ip, lsl #17 │ │ │ │ + rsbseq ip, r2, r0, ror #27 │ │ │ │ + addeq r5, r3, r0, ror #16 │ │ │ │ + ldrsbeq ip, [r2], #-212 @ 0xffffff2c @ │ │ │ │ addeq r5, r3, ip, lsr r8 │ │ │ │ - @ instruction: 0x0072cd90 │ │ │ │ - addeq r5, r3, r0, lsl r8 │ │ │ │ - rsbseq ip, r2, r4, lsl #27 │ │ │ │ - addeq r5, r3, ip, ror #15 │ │ │ │ - ldrheq ip, [r2], #-220 @ 0xffffff24 @ │ │ │ │ - rsbseq ip, r2, r4, asr #27 │ │ │ │ + rsbseq ip, r2, ip, lsl #28 │ │ │ │ + rsbseq ip, r2, r4, lsl lr │ │ │ │ │ │ │ │ 002b4d90 : │ │ │ │ ldrh r3, [r0, #2] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #304] @ 2b4ed0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #0 │ │ │ │ @@ -98778,16 +98778,16 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, #46 @ 0x2e │ │ │ │ bl 2539d8 │ │ │ │ b 2b4e3c │ │ │ │ addseq r6, pc, r0, lsl #1 │ │ │ │ andeq r4, r0, r0, asr #11 │ │ │ │ - rsbseq ip, r2, r0, lsr #26 │ │ │ │ - rsbseq ip, r2, r0, asr #26 │ │ │ │ + rsbseq ip, r2, r0, ror sp │ │ │ │ + @ instruction: 0x0072cd90 │ │ │ │ │ │ │ │ 002b4ee0 : │ │ │ │ ldr r0, [pc, #4] @ 2b4eec │ │ │ │ add r0, pc, r0 │ │ │ │ b 2b4a0c │ │ │ │ adceq r4, r0, r0, ror #12 │ │ │ │ │ │ │ │ @@ -99137,17 +99137,17 @@ │ │ │ │ ldr r1, [pc, #24] @ 2b5420 │ │ │ │ ldr r0, [pc, #24] @ 2b5424 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #70 @ 0x46 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addeq r5, r3, r8, lsr r1 │ │ │ │ - ldrsheq ip, [r2], #-144 @ 0xffffff70 @ │ │ │ │ - ldrsheq ip, [r2], #-152 @ 0xffffff68 @ │ │ │ │ + addeq r5, r3, r8, lsl #3 │ │ │ │ + rsbseq ip, r2, r0, asr #20 │ │ │ │ + rsbseq ip, r2, r8, asr #20 │ │ │ │ │ │ │ │ 002b5428 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b5458 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ blt 2b5440 │ │ │ │ @@ -99167,17 +99167,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b5494 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #77 @ 0x4d │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addeq r5, r3, ip, asr #1 │ │ │ │ - rsbseq ip, r2, r4, lsl #19 │ │ │ │ - rsbseq ip, r2, ip, lsl #19 │ │ │ │ + addeq r5, r3, ip, lsl r1 │ │ │ │ + ldrsbeq ip, [r2], #-148 @ 0xffffff6c @ │ │ │ │ + ldrsbeq ip, [r2], #-156 @ 0xffffff64 @ │ │ │ │ │ │ │ │ 002b5498 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ subs r4, r0, #0 │ │ │ │ @@ -99204,17 +99204,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b5520 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #88 @ 0x58 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addeq r5, r3, r0, asr #32 │ │ │ │ - ldrsheq ip, [r2], #-136 @ 0xffffff78 @ │ │ │ │ - rsbseq ip, r2, r0, lsl #18 │ │ │ │ + umulleq r5, r3, r0, r0 │ │ │ │ + rsbseq ip, r2, r8, asr #18 │ │ │ │ + rsbseq ip, r2, r0, asr r9 │ │ │ │ │ │ │ │ 002b5524 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b5544 │ │ │ │ ldr r0, [r0, #4] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -99230,17 +99230,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b5580 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #98 @ 0x62 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addeq r4, r3, r0, ror #31 │ │ │ │ - @ instruction: 0x0072c898 │ │ │ │ - rsbseq ip, r2, r0, lsr #17 │ │ │ │ + addeq r5, r3, r0, lsr r0 │ │ │ │ + rsbseq ip, r2, r8, ror #17 │ │ │ │ + ldrsheq ip, [r2], #-128 @ 0xffffff80 @ │ │ │ │ │ │ │ │ 002b5584 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b55a4 │ │ │ │ ldr r0, [r0, #8] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -99256,17 +99256,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b55e0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r2, #105 @ 0x69 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addeq r4, r3, r0, lsl #31 │ │ │ │ - rsbseq ip, r2, r8, lsr r8 │ │ │ │ - rsbseq ip, r2, r0, asr #16 │ │ │ │ + ldrdeq r4, [r3], r0 │ │ │ │ + rsbseq ip, r2, r8, lsl #17 │ │ │ │ + @ instruction: 0x0072c890 │ │ │ │ │ │ │ │ 002b55e4 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b5604 │ │ │ │ ldr r0, [r0, #12] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -99282,17 +99282,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b5640 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ mov r2, #112 @ 0x70 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addeq r4, r3, r0, lsr #30 │ │ │ │ - ldrsbeq ip, [r2], #-120 @ 0xffffff88 @ │ │ │ │ - rsbseq ip, r2, r0, ror #15 │ │ │ │ + addeq r4, r3, r0, ror pc │ │ │ │ + rsbseq ip, r2, r8, lsr #16 │ │ │ │ + rsbseq ip, r2, r0, lsr r8 │ │ │ │ │ │ │ │ 002b5644 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b5664 │ │ │ │ ldr r0, [r0, #16] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -99308,17 +99308,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b56a0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ mov r2, #119 @ 0x77 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addeq r4, r3, r0, asr #29 │ │ │ │ - rsbseq ip, r2, r8, ror r7 │ │ │ │ - rsbseq ip, r2, r0, lsl #15 │ │ │ │ + addeq r4, r3, r0, lsl pc │ │ │ │ + rsbseq ip, r2, r8, asr #15 │ │ │ │ + ldrsbeq ip, [r2], #-112 @ 0xffffff90 @ │ │ │ │ │ │ │ │ 002b56a4 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b56c0 │ │ │ │ ldrd r0, [r0, #24] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -99333,17 +99333,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b56fc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addeq r4, r3, r4, ror #28 │ │ │ │ - rsbseq ip, r2, ip, lsl r7 │ │ │ │ - rsbseq ip, r2, r4, lsr #14 │ │ │ │ + @ instruction: 0x00834eb4 │ │ │ │ + rsbseq ip, r2, ip, ror #14 │ │ │ │ + rsbseq ip, r2, r4, ror r7 │ │ │ │ │ │ │ │ 002b5700 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b5720 │ │ │ │ ldr r0, [r0, #32] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -99359,17 +99359,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b575c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #184 @ 0xb8 │ │ │ │ mov r2, #133 @ 0x85 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addeq r4, r3, r4, lsl #28 │ │ │ │ - ldrheq ip, [r2], #-108 @ 0xffffff94 @ │ │ │ │ - rsbseq ip, r2, r4, asr #13 │ │ │ │ + addeq r4, r3, r4, asr lr │ │ │ │ + rsbseq ip, r2, ip, lsl #14 │ │ │ │ + rsbseq ip, r2, r4, lsl r7 │ │ │ │ │ │ │ │ 002b5760 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b5780 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -99385,17 +99385,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b57bc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #208 @ 0xd0 │ │ │ │ mov r2, #140 @ 0x8c │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addeq r4, r3, r4, lsr #27 │ │ │ │ - rsbseq ip, r2, ip, asr r6 │ │ │ │ - rsbseq ip, r2, r4, ror #12 │ │ │ │ + strdeq r4, [r3], r4 @ │ │ │ │ + rsbseq ip, r2, ip, lsr #13 │ │ │ │ + ldrheq ip, [r2], #-100 @ 0xffffff9c @ │ │ │ │ │ │ │ │ 002b57c0 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b57e0 │ │ │ │ ldr r0, [r0, #40] @ 0x28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -99411,17 +99411,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b581c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #228 @ 0xe4 │ │ │ │ mov r2, #147 @ 0x93 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addeq r4, r3, r4, asr #26 │ │ │ │ - ldrsheq ip, [r2], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbseq ip, r2, r4, lsl #12 │ │ │ │ + umulleq r4, r3, r4, sp │ │ │ │ + rsbseq ip, r2, ip, asr #12 │ │ │ │ + rsbseq ip, r2, r4, asr r6 │ │ │ │ │ │ │ │ 002b5820 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b5840 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -99437,17 +99437,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b587c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #248 @ 0xf8 │ │ │ │ mov r2, #154 @ 0x9a │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addeq r4, r3, r4, ror #25 │ │ │ │ - @ instruction: 0x0072c59c │ │ │ │ - rsbseq ip, r2, r4, lsr #11 │ │ │ │ + addeq r4, r3, r4, lsr sp │ │ │ │ + rsbseq ip, r2, ip, ror #11 │ │ │ │ + ldrsheq ip, [r2], #-84 @ 0xffffffac @ │ │ │ │ │ │ │ │ 002b5880 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b58a0 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -99463,17 +99463,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b58dc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #280 @ 0x118 │ │ │ │ mov r2, #161 @ 0xa1 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addeq r4, r3, r4, lsl #25 │ │ │ │ - rsbseq ip, r2, ip, lsr r5 │ │ │ │ - rsbseq ip, r2, r4, asr #10 │ │ │ │ + ldrdeq r4, [r3], r4 @ │ │ │ │ + rsbseq ip, r2, ip, lsl #11 │ │ │ │ + @ instruction: 0x0072c594 │ │ │ │ │ │ │ │ 002b58e0 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b5900 │ │ │ │ ldrb r0, [r0, #52] @ 0x34 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -99489,17 +99489,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b593c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #312 @ 0x138 │ │ │ │ mov r2, #168 @ 0xa8 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addeq r4, r3, r4, lsr #24 │ │ │ │ - ldrsbeq ip, [r2], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbseq ip, r2, r4, ror #9 │ │ │ │ + addeq r4, r3, r4, ror ip │ │ │ │ + rsbseq ip, r2, ip, lsr #10 │ │ │ │ + rsbseq ip, r2, r4, lsr r5 │ │ │ │ │ │ │ │ 002b5940 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b5960 │ │ │ │ ldr r0, [r0, #56] @ 0x38 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -99515,17 +99515,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b599c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #336 @ 0x150 │ │ │ │ mov r2, #175 @ 0xaf │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addeq r4, r3, r4, asr #23 │ │ │ │ - rsbseq ip, r2, ip, ror r4 │ │ │ │ - rsbseq ip, r2, r4, lsl #9 │ │ │ │ + addeq r4, r3, r4, lsl ip │ │ │ │ + rsbseq ip, r2, ip, asr #9 │ │ │ │ + ldrsbeq ip, [r2], #-68 @ 0xffffffbc @ │ │ │ │ │ │ │ │ 002b59a0 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b59c0 │ │ │ │ ldr r0, [r0, #60] @ 0x3c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -99541,17 +99541,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b59fc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #360 @ 0x168 │ │ │ │ mov r2, #182 @ 0xb6 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addeq r4, r3, r4, ror #22 │ │ │ │ - rsbseq ip, r2, ip, lsl r4 │ │ │ │ - rsbseq ip, r2, r4, lsr #8 │ │ │ │ + @ instruction: 0x00834bb4 │ │ │ │ + rsbseq ip, r2, ip, ror #8 │ │ │ │ + rsbseq ip, r2, r4, ror r4 │ │ │ │ │ │ │ │ 002b5a00 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b5a20 │ │ │ │ ldrb r0, [r0, #64] @ 0x40 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -99567,17 +99567,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b5a5c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #388 @ 0x184 │ │ │ │ mov r2, #189 @ 0xbd │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addeq r4, r3, r4, lsl #22 │ │ │ │ - ldrheq ip, [r2], #-60 @ 0xffffffc4 @ │ │ │ │ - rsbseq ip, r2, r4, asr #7 │ │ │ │ + addeq r4, r3, r4, asr fp │ │ │ │ + rsbseq ip, r2, ip, lsl #8 │ │ │ │ + rsbseq ip, r2, r4, lsl r4 │ │ │ │ │ │ │ │ 002b5a60 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b5a80 │ │ │ │ ldrb r0, [r0, #65] @ 0x41 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -99593,17 +99593,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b5abc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #420 @ 0x1a4 │ │ │ │ mov r2, #196 @ 0xc4 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addeq r4, r3, r4, lsr #21 │ │ │ │ - rsbseq ip, r2, ip, asr r3 │ │ │ │ - rsbseq ip, r2, r4, ror #6 │ │ │ │ + strdeq r4, [r3], r4 @ │ │ │ │ + rsbseq ip, r2, ip, lsr #7 │ │ │ │ + ldrheq ip, [r2], #-52 @ 0xffffffcc @ │ │ │ │ │ │ │ │ 002b5ac0 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b5ae4 │ │ │ │ str r1, [r0, #32] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -99620,17 +99620,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b5b20 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #452 @ 0x1c4 │ │ │ │ mov r2, #203 @ 0xcb │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addeq r4, r3, r0, asr #20 │ │ │ │ - ldrsheq ip, [r2], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbseq ip, r2, r0, lsl #6 │ │ │ │ + umulleq r4, r3, r0, sl │ │ │ │ + rsbseq ip, r2, r8, asr #6 │ │ │ │ + rsbseq ip, r2, r0, asr r3 │ │ │ │ │ │ │ │ 002b5b24 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b5b48 │ │ │ │ str r1, [r0, #60] @ 0x3c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -99647,17 +99647,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b5b84 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #476 @ 0x1dc │ │ │ │ mov r2, #209 @ 0xd1 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - ldrdeq r4, [r3], ip │ │ │ │ - @ instruction: 0x0072c294 │ │ │ │ - @ instruction: 0x0072c29c │ │ │ │ + addeq r4, r3, ip, lsr #20 │ │ │ │ + rsbseq ip, r2, r4, ror #5 │ │ │ │ + rsbseq ip, r2, ip, ror #5 │ │ │ │ │ │ │ │ 002b5b88 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b5bac │ │ │ │ str r1, [r0, #56] @ 0x38 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -99674,17 +99674,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b5be8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #504 @ 0x1f8 │ │ │ │ mov r2, #215 @ 0xd7 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addeq r4, r3, r8, ror r9 │ │ │ │ - rsbseq ip, r2, r0, lsr r2 │ │ │ │ - rsbseq ip, r2, r8, lsr r2 │ │ │ │ + addeq r4, r3, r8, asr #19 │ │ │ │ + rsbseq ip, r2, r0, lsl #5 │ │ │ │ + rsbseq ip, r2, r8, lsl #5 │ │ │ │ │ │ │ │ 002b5bec : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b5c10 │ │ │ │ strb r1, [r0, #65] @ 0x41 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -99701,17 +99701,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b5c4c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #528 @ 0x210 │ │ │ │ mov r2, #221 @ 0xdd │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addeq r4, r3, r4, lsl r9 │ │ │ │ - rsbseq ip, r2, ip, asr #3 │ │ │ │ - ldrsbeq ip, [r2], #-20 @ 0xffffffec @ │ │ │ │ + addeq r4, r3, r4, ror #18 │ │ │ │ + rsbseq ip, r2, ip, lsl r2 │ │ │ │ + rsbseq ip, r2, r4, lsr #4 │ │ │ │ │ │ │ │ 002b5c50 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b5c74 │ │ │ │ str r1, [r0] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -99728,31 +99728,31 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b5cb0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #560 @ 0x230 │ │ │ │ mov r2, #227 @ 0xe3 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x008348b0 │ │ │ │ - rsbseq ip, r2, r8, ror #2 │ │ │ │ - rsbseq ip, r2, r0, ror r1 │ │ │ │ + addeq r4, r3, r0, lsl #18 │ │ │ │ + ldrheq ip, [r2], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbseq ip, r2, r0, asr #3 │ │ │ │ │ │ │ │ 002b5cb4 : │ │ │ │ cmp r0, #524 @ 0x20c │ │ │ │ bhi 2b5cd4 │ │ │ │ ldr r3, [pc, #28] @ 2b5ce0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0, lsl #1 │ │ │ │ ldrh r0, [r3, #32] │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addeq r4, r3, r4, asr #21 │ │ │ │ + addeq r4, r3, r4, lsl fp │ │ │ │ │ │ │ │ 002b5ce4 : │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #1 │ │ │ │ bne 2b5d10 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ cmp r2, #161 @ 0xa1 │ │ │ │ @@ -99780,30 +99780,30 @@ │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 256088 │ │ │ │ - addeq r4, r3, r0, asr sl │ │ │ │ + addeq r4, r3, r0, lsr #21 │ │ │ │ │ │ │ │ 002b5d6c : │ │ │ │ cmp r0, #253 @ 0xfd │ │ │ │ bhi 2b5d90 │ │ │ │ ldr r3, [pc, #32] @ 2b5d9c │ │ │ │ lsl r0, r0, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1408 @ 0x580 │ │ │ │ ldrh r0, [r3, r0] │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addeq r4, r3, r8, lsl #20 │ │ │ │ + addeq r4, r3, r8, asr sl │ │ │ │ │ │ │ │ 002b5da0 : │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #1 │ │ │ │ beq 2b5e00 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b5e18 │ │ │ │ @@ -99842,18 +99842,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1904 @ 0x770 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #59 @ 0x3b │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x008349bc │ │ │ │ - addeq r4, r3, r0, asr r9 │ │ │ │ - ldrsbeq fp, [r2], #-252 @ 0xffffff04 @ │ │ │ │ - rsbseq fp, r2, ip, ror #31 │ │ │ │ + addeq r4, r3, ip, lsl #20 │ │ │ │ + addeq r4, r3, r0, lsr #19 │ │ │ │ + rsbseq ip, r2, ip, lsr #32 │ │ │ │ + rsbseq ip, r2, ip, lsr r0 │ │ │ │ │ │ │ │ 002b5e60 : │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #1 │ │ │ │ bne 2b5ea0 │ │ │ │ ldr r0, [r0, #8] │ │ │ │ cmp r0, #161 @ 0xa1 │ │ │ │ @@ -99909,15 +99909,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 256088 │ │ │ │ - umulleq r4, r3, r4, r8 │ │ │ │ + addeq r4, r3, r4, ror #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r2] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -100025,16 +100025,16 @@ │ │ │ │ ldr r0, [r4, #4] │ │ │ │ blx r6 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b6020 │ │ │ │ ldr r3, [r5] │ │ │ │ b 2b5fd0 │ │ │ │ - addeq r2, r7, ip, ror #11 │ │ │ │ - addeq r2, r7, r8, lsl r5 │ │ │ │ + addeq r2, r7, ip, lsr r6 │ │ │ │ + addeq r2, r7, r8, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r0, [r0, #40] @ 0x28 │ │ │ │ @@ -100105,24 +100105,24 @@ │ │ │ │ mov r4, #0 │ │ │ │ b 2b6254 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #162 @ 0xa2 │ │ │ │ beq 2b6290 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 979a90 │ │ │ │ + bl 979ad8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 2538c4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2b6248 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 979a90 │ │ │ │ + bl 979ad8 │ │ │ │ ldrb r3, [r0, r5] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b6248 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -100314,15 +100314,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ adceq r3, r0, r0, asr r1 │ │ │ │ ldr r0, [pc, #4] @ 2b656c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757664 │ │ │ │ + b 7576ac │ │ │ │ addseq r0, r1, r8, ror #12 │ │ │ │ ldr r2, [pc, #192] @ 2b6638 │ │ │ │ subs r3, r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ beq 2b6598 │ │ │ │ ldr r0, [pc, #176] @ 2b663c │ │ │ │ @@ -100385,101 +100385,101 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r1, [pc, #248] @ 2b6788 │ │ │ │ ldr r3, [pc, #248] @ 2b678c │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #244] @ 2b6790 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r0, #52] @ 0x34 │ │ │ │ ldr r1, [pc, #232] @ 2b6794 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75cc3c │ │ │ │ + bl 75cc84 │ │ │ │ ldr r3, [pc, #220] @ 2b6798 │ │ │ │ ldr r2, [pc, #220] @ 2b679c │ │ │ │ ldr r1, [pc, #220] @ 2b67a0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75cc3c │ │ │ │ + bl 75cc84 │ │ │ │ ldr r3, [pc, #200] @ 2b67a4 │ │ │ │ ldr r2, [pc, #200] @ 2b67a8 │ │ │ │ ldr r1, [pc, #200] @ 2b67ac │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75cc3c │ │ │ │ + bl 75cc84 │ │ │ │ ldr r3, [pc, #180] @ 2b67b0 │ │ │ │ ldr r2, [pc, #180] @ 2b67b4 │ │ │ │ ldr r1, [pc, #180] @ 2b67b8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75cc3c │ │ │ │ + bl 75cc84 │ │ │ │ ldr r3, [pc, #160] @ 2b67bc │ │ │ │ ldr r2, [pc, #160] @ 2b67c0 │ │ │ │ ldr r1, [pc, #160] @ 2b67c4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75cc3c │ │ │ │ + bl 75cc84 │ │ │ │ ldr r3, [pc, #140] @ 2b67c8 │ │ │ │ ldr r2, [pc, #140] @ 2b67cc │ │ │ │ ldr r1, [pc, #140] @ 2b67d0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75cc3c │ │ │ │ + bl 75cc84 │ │ │ │ ldr r3, [pc, #120] @ 2b67d4 │ │ │ │ ldr r2, [pc, #120] @ 2b67d8 │ │ │ │ ldr r1, [pc, #120] @ 2b67dc │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 75cc3c │ │ │ │ - @ instruction: 0x00871fb4 │ │ │ │ - ldrsheq sl, [r2], #-112 @ 0xffffff90 @ │ │ │ │ - rsbseq sl, r2, r8, asr #15 │ │ │ │ + b 75cc84 │ │ │ │ + addeq r2, r7, r4 │ │ │ │ + rsbseq sl, r2, r0, asr #16 │ │ │ │ + rsbseq sl, r2, r8, lsl r8 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ andeq r0, r0, r8, lsr #24 │ │ │ │ andeq r0, r0, ip, ror #19 │ │ │ │ - rsbseq r8, ip, ip, lsr #11 │ │ │ │ + ldrsheq r8, [ip], #-92 @ 0xffffffa4 @ │ │ │ │ andeq r0, r0, r4, lsr #21 │ │ │ │ andeq r0, r0, ip, ror #18 │ │ │ │ - rsbseq ip, lr, r4, ror #10 │ │ │ │ + ldrheq ip, [lr], #-84 @ 0xffffffac @ │ │ │ │ andeq r0, r0, r0, lsl #20 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - addeq fp, r2, ip, asr r4 │ │ │ │ + addeq fp, r2, ip, lsr #9 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ muleq r0, r0, r3 │ │ │ │ - rsbseq fp, r2, ip, asr #14 │ │ │ │ + @ instruction: 0x0072b79c │ │ │ │ andeq r0, r0, r0, lsl #15 │ │ │ │ andeq r0, r0, ip, lsl #6 │ │ │ │ - rsbseq fp, r2, r8, lsr r7 │ │ │ │ + rsbseq fp, r2, r8, lsl #15 │ │ │ │ andeq r0, r0, r8, lsr #12 │ │ │ │ andeq r0, r0, r8, lsl #5 │ │ │ │ - ldrsbeq lr, [r3], #-68 @ 0xffffffbc @ │ │ │ │ + rsbseq lr, r3, r4, lsr #10 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, lsl #4 │ │ │ │ - rsbseq fp, r2, r4, lsl #14 │ │ │ │ + rsbseq fp, r2, r4, asr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #336] @ 2b6948 │ │ │ │ ldr r5, [pc, #336] @ 2b694c │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -100488,61 +100488,61 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r7, #24 │ │ │ │ add r5, pc, r5 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ mov r2, r5 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b6900 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7a89d0 │ │ │ │ + bl 7a8a18 │ │ │ │ ldr r6, [pc, #276] @ 2b6954 │ │ │ │ ldr r5, [pc, #276] @ 2b6958 │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ add r7, r7, #64 @ 0x40 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4, #20] │ │ │ │ str r7, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r1, [pc, #240] @ 2b695c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7afdfc │ │ │ │ + bl 7afe44 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r2, r8 │ │ │ │ add r1, r4, #40 @ 0x28 │ │ │ │ - bl 7a8d2c │ │ │ │ + bl 7a8d74 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2b68e0 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r1, r5 │ │ │ │ str r7, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r1, #0 │ │ │ │ - bl 7b0bbc │ │ │ │ + bl 7b0c04 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r7, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r2, [pc, #152] @ 2b6960 │ │ │ │ mov ip, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r3, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7b0688 │ │ │ │ + bl 7b06d0 │ │ │ │ str r0, [r4, #24] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -100553,32 +100553,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ stm sp, {r2, ip} │ │ │ │ add r3, r7, #40 @ 0x28 │ │ │ │ ldr r2, [pc, #76] @ 2b696c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addeq r1, r7, r8, lsr #28 │ │ │ │ - rsbseq fp, r2, r8, ror #12 │ │ │ │ - rsbseq fp, r2, r4, ror r6 │ │ │ │ - rsbseq fp, r2, r4, ror r6 │ │ │ │ - rsbseq fp, r2, r8, lsl #13 │ │ │ │ - rsbseq fp, r2, r0, ror r6 │ │ │ │ + addeq r1, r7, r8, ror lr │ │ │ │ + ldrheq fp, [r2], #-104 @ 0xffffff98 @ │ │ │ │ + rsbseq fp, r2, r4, asr #13 │ │ │ │ + rsbseq fp, r2, r4, asr #13 │ │ │ │ + ldrsbeq fp, [r2], #-104 @ 0xffffff98 @ │ │ │ │ + rsbseq fp, r2, r0, asr #13 │ │ │ │ andeq r0, r0, r0, lsl #24 │ │ │ │ - rsbseq r8, ip, r0, asr r3 │ │ │ │ - rsbseq fp, r2, ip, lsl #11 │ │ │ │ + rsbseq r8, ip, r0, lsr #7 │ │ │ │ + ldrsbeq fp, [r2], #-92 @ 0xffffffa4 @ │ │ │ │ andeq r0, r0, pc, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 2b69c4 │ │ │ │ ldr r2, [pc, #60] @ 2b69c8 │ │ │ │ @@ -100586,100 +100586,100 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldrsh r1, [r0, #38] @ 0x26 │ │ │ │ ldr r0, [pc, #24] @ 2b69d0 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 25357c │ │ │ │ - umulleq r1, r7, r4, ip │ │ │ │ - ldrsbeq fp, [r2], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbseq fp, r2, ip, ror #9 │ │ │ │ - rsbseq r5, sp, r8, lsl r2 │ │ │ │ + addeq r1, r7, r4, ror #25 │ │ │ │ + rsbseq fp, r2, ip, lsr #10 │ │ │ │ + rsbseq fp, r2, ip, lsr r5 │ │ │ │ + rsbseq r5, sp, r8, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 2b6a28 │ │ │ │ ldr r2, [pc, #60] @ 2b6a2c │ │ │ │ ldr r1, [pc, #60] @ 2b6a30 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldrsh r1, [r0, #36] @ 0x24 │ │ │ │ ldr r0, [pc, #24] @ 2b6a34 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 25357c │ │ │ │ - addeq r1, r7, r0, lsr ip │ │ │ │ - rsbseq fp, r2, r8, ror r4 │ │ │ │ - rsbseq fp, r2, r8, lsl #9 │ │ │ │ - ldrheq r5, [sp], #-20 @ 0xffffffec @ │ │ │ │ + addeq r1, r7, r0, lsl #25 │ │ │ │ + rsbseq fp, r2, r8, asr #9 │ │ │ │ + ldrsbeq fp, [r2], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbseq r5, sp, r4, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 2b6a8c │ │ │ │ ldr r2, [pc, #60] @ 2b6a90 │ │ │ │ ldr r1, [pc, #60] @ 2b6a94 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldrsh r1, [r0, #34] @ 0x22 │ │ │ │ ldr r0, [pc, #24] @ 2b6a98 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 25357c │ │ │ │ - addeq r1, r7, ip, asr #23 │ │ │ │ - rsbseq fp, r2, r4, lsl r4 │ │ │ │ - rsbseq fp, r2, r4, lsr #8 │ │ │ │ - rsbseq r5, sp, r0, asr r1 │ │ │ │ + addeq r1, r7, ip, lsl ip │ │ │ │ + rsbseq fp, r2, r4, ror #8 │ │ │ │ + rsbseq fp, r2, r4, ror r4 │ │ │ │ + rsbseq r5, sp, r0, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 2b6af0 │ │ │ │ ldr r2, [pc, #60] @ 2b6af4 │ │ │ │ ldr r1, [pc, #60] @ 2b6af8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldrsh r1, [r0, #32] │ │ │ │ ldr r0, [pc, #24] @ 2b6afc │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 25357c │ │ │ │ - addeq r1, r7, r8, ror #22 │ │ │ │ - ldrheq fp, [r2], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbseq fp, r2, r0, asr #7 │ │ │ │ - rsbseq r5, sp, ip, ror #1 │ │ │ │ + @ instruction: 0x00871bb8 │ │ │ │ + rsbseq fp, r2, r0, lsl #8 │ │ │ │ + rsbseq fp, r2, r0, lsl r4 │ │ │ │ + rsbseq r5, sp, ip, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #244] @ 2b6c0c │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #240] @ 2b6c10 │ │ │ │ @@ -100695,22 +100695,22 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #200] @ 2b6c1c │ │ │ │ mov r3, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ add r3, sp, #8 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 98c188 │ │ │ │ + bl 98c1d0 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2b6b94 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #32768 @ 0x8000 │ │ │ │ strhcc r3, [r6, #32] │ │ │ │ bcc 2b6bc4 │ │ │ │ ldr r1, [pc, #132] @ 2b6c20 │ │ │ │ @@ -100720,15 +100720,15 @@ │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #124] @ 2b6c2c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #120] @ 2b6c30 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ ldr r2, [pc, #104] @ 2b6c34 │ │ │ │ ldr r3, [pc, #68] @ 2b6c14 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -100739,23 +100739,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ - addeq r1, r7, r4, lsl #22 │ │ │ │ + addeq r1, r7, r4, asr fp │ │ │ │ addseq r4, pc, ip, ror #5 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq fp, r2, r0, lsr r3 │ │ │ │ - rsbseq fp, r2, r0, lsr #6 │ │ │ │ - rsbseq fp, r2, ip, asr #6 │ │ │ │ + rsbseq fp, r2, r0, lsl #7 │ │ │ │ + rsbseq fp, r2, r0, ror r3 │ │ │ │ + @ instruction: 0x0072b39c │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - addeq r1, r7, r4, ror sl │ │ │ │ - ldrheq fp, [r2], #-40 @ 0xffffffd8 @ │ │ │ │ + addeq r1, r7, r4, asr #21 │ │ │ │ + rsbseq fp, r2, r8, lsl #6 │ │ │ │ andeq r0, r0, r3, asr r2 │ │ │ │ addseq r4, pc, r0, asr r2 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #244] @ 2b6d44 │ │ │ │ @@ -100773,22 +100773,22 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #200] @ 2b6d54 │ │ │ │ mov r3, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ add r3, sp, #8 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 98c188 │ │ │ │ + bl 98c1d0 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2b6ccc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #32768 @ 0x8000 │ │ │ │ strhcc r3, [r6, #38] @ 0x26 │ │ │ │ bcc 2b6cfc │ │ │ │ ldr r1, [pc, #132] @ 2b6d58 │ │ │ │ @@ -100798,15 +100798,15 @@ │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #124] @ 2b6d64 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #120] @ 2b6d68 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ ldr r2, [pc, #104] @ 2b6d6c │ │ │ │ ldr r3, [pc, #68] @ 2b6d4c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -100817,23 +100817,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ - addeq r1, r7, ip, asr #19 │ │ │ │ + addeq r1, r7, ip, lsl sl │ │ │ │ @ instruction: 0x009f41b4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - ldrsheq fp, [r2], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbseq fp, r2, r8, ror #3 │ │ │ │ - rsbseq fp, r2, r4, asr #4 │ │ │ │ + rsbseq fp, r2, r8, asr #4 │ │ │ │ + rsbseq fp, r2, r8, lsr r2 │ │ │ │ + @ instruction: 0x0072b294 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - addeq r1, r7, ip, lsr r9 │ │ │ │ - rsbseq fp, r2, r0, lsl #3 │ │ │ │ + addeq r1, r7, ip, lsl #19 │ │ │ │ + ldrsbeq fp, [r2], #-16 @ │ │ │ │ muleq r0, r5, r2 │ │ │ │ addseq r4, pc, r8, lsl r1 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #244] @ 2b6e7c │ │ │ │ @@ -100851,22 +100851,22 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #200] @ 2b6e8c │ │ │ │ mov r3, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ add r3, sp, #8 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 98c188 │ │ │ │ + bl 98c1d0 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2b6e04 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #32768 @ 0x8000 │ │ │ │ strhcc r3, [r6, #36] @ 0x24 │ │ │ │ bcc 2b6e34 │ │ │ │ ldr r1, [pc, #132] @ 2b6e90 │ │ │ │ @@ -100876,15 +100876,15 @@ │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #124] @ 2b6e9c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #120] @ 2b6ea0 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ ldr r2, [pc, #104] @ 2b6ea4 │ │ │ │ ldr r3, [pc, #68] @ 2b6e84 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -100895,23 +100895,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ - umulleq r1, r7, r4, r8 │ │ │ │ + addeq r1, r7, r4, ror #17 │ │ │ │ addseq r4, pc, ip, ror r0 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq fp, r2, r0, asr #1 │ │ │ │ - ldrheq fp, [r2], #-0 @ │ │ │ │ - rsbseq fp, r2, ip, lsr r1 │ │ │ │ + rsbseq fp, r2, r0, lsl r1 │ │ │ │ + rsbseq fp, r2, r0, lsl #2 │ │ │ │ + rsbseq fp, r2, ip, lsl #3 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - addeq r1, r7, r4, lsl #16 │ │ │ │ - rsbseq fp, r2, r8, asr #32 │ │ │ │ + addeq r1, r7, r4, asr r8 │ │ │ │ + @ instruction: 0x0072b098 │ │ │ │ andeq r0, r0, pc, ror r2 │ │ │ │ addseq r3, pc, r0, ror #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #244] @ 2b6fb4 │ │ │ │ @@ -100929,22 +100929,22 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #200] @ 2b6fc4 │ │ │ │ mov r3, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ add r3, sp, #8 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 98c188 │ │ │ │ + bl 98c1d0 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2b6f3c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #32768 @ 0x8000 │ │ │ │ strhcc r3, [r6, #34] @ 0x22 │ │ │ │ bcc 2b6f6c │ │ │ │ ldr r1, [pc, #132] @ 2b6fc8 │ │ │ │ @@ -100954,15 +100954,15 @@ │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #124] @ 2b6fd4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #120] @ 2b6fd8 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ ldr r2, [pc, #104] @ 2b6fdc │ │ │ │ ldr r3, [pc, #68] @ 2b6fbc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -100973,23 +100973,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ - addeq r1, r7, ip, asr r7 │ │ │ │ + addeq r1, r7, ip, lsr #15 │ │ │ │ addseq r3, pc, r4, asr #30 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq sl, r2, r8, lsl #31 │ │ │ │ - rsbseq sl, r2, r8, ror pc │ │ │ │ - rsbseq fp, r2, r0, lsr r0 │ │ │ │ + ldrsbeq sl, [r2], #-248 @ 0xffffff08 @ │ │ │ │ + rsbseq sl, r2, r8, asr #31 │ │ │ │ + rsbseq fp, r2, r0, lsl #1 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - addeq r1, r7, ip, asr #13 │ │ │ │ - rsbseq sl, r2, r0, lsl pc │ │ │ │ + addeq r1, r7, ip, lsl r7 │ │ │ │ + rsbseq sl, r2, r0, ror #30 │ │ │ │ andeq r0, r0, r9, ror #4 │ │ │ │ addseq r3, pc, r8, lsr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 2b702c │ │ │ │ @@ -100998,66 +100998,66 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 255ac0 │ │ │ │ - addeq r1, r7, r4, lsr #12 │ │ │ │ - rsbseq sl, r2, ip, ror #28 │ │ │ │ - rsbseq sl, r2, ip, ror lr │ │ │ │ + addeq r1, r7, r4, ror r6 │ │ │ │ + ldrheq sl, [r2], #-236 @ 0xffffff14 @ │ │ │ │ + rsbseq sl, r2, ip, asr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 2b7084 │ │ │ │ ldr r2, [pc, #52] @ 2b7088 │ │ │ │ ldr r1, [pc, #52] @ 2b708c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 255ac0 │ │ │ │ - addeq r1, r7, ip, asr #11 │ │ │ │ - rsbseq sl, r2, r4, lsl lr │ │ │ │ - rsbseq sl, r2, r4, lsr #28 │ │ │ │ + addeq r1, r7, ip, lsl r6 │ │ │ │ + rsbseq sl, r2, r4, ror #28 │ │ │ │ + rsbseq sl, r2, r4, ror lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 2b70dc │ │ │ │ ldr r2, [pc, #52] @ 2b70e0 │ │ │ │ ldr r1, [pc, #52] @ 2b70e4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 255ac0 │ │ │ │ - addeq r1, r7, r4, ror r5 │ │ │ │ - ldrheq sl, [r2], #-220 @ 0xffffff24 @ │ │ │ │ - rsbseq sl, r2, ip, asr #27 │ │ │ │ + addeq r1, r7, r4, asr #11 │ │ │ │ + rsbseq sl, r2, ip, lsl #28 │ │ │ │ + rsbseq sl, r2, ip, lsl lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 2b7160 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 2b7164 │ │ │ │ @@ -101065,32 +101065,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ bl 253810 │ │ │ │ mov r0, r5 │ │ │ │ bl 255ac0 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addeq r1, r7, r8, lsl r5 │ │ │ │ - rsbseq sl, r2, r0, ror #26 │ │ │ │ - rsbseq sl, r2, r0, ror sp │ │ │ │ + addeq r1, r7, r8, ror #10 │ │ │ │ + ldrheq sl, [r2], #-208 @ 0xffffff30 @ │ │ │ │ + rsbseq sl, r2, r0, asr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 2b71e4 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 2b71e8 │ │ │ │ @@ -101098,47 +101098,47 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ bl 253810 │ │ │ │ mov r0, r5 │ │ │ │ bl 255ac0 │ │ │ │ str r0, [r4, #44] @ 0x2c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - umulleq r1, r7, r4, r4 │ │ │ │ - ldrsbeq sl, [r2], #-204 @ 0xffffff34 @ │ │ │ │ - rsbseq sl, r2, ip, ror #25 │ │ │ │ + addeq r1, r7, r4, ror #9 │ │ │ │ + rsbseq sl, r2, ip, lsr #26 │ │ │ │ + rsbseq sl, r2, ip, lsr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #168] @ 2b72b0 │ │ │ │ ldr r2, [pc, #168] @ 2b72b4 │ │ │ │ ldr r1, [pc, #168] @ 2b72b8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2b72a0 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b7280 │ │ │ │ @@ -101147,37 +101147,37 @@ │ │ │ │ ldr r1, [pc, #108] @ 2b72c4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r1, #0 │ │ │ │ - bl 7b0494 │ │ │ │ + bl 7b04dc │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 7589d4 │ │ │ │ + bl 758a1c │ │ │ │ ldr r0, [r4, #28] │ │ │ │ bl 253810 │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ bl 253810 │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 253810 │ │ │ │ bl 253b70 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #24] │ │ │ │ b 2b723c │ │ │ │ - addeq r1, r7, r4, lsl r4 │ │ │ │ - rsbseq sl, r2, ip, asr ip │ │ │ │ - rsbseq sl, r2, ip, ror #24 │ │ │ │ - addeq r1, r7, ip, asr #7 │ │ │ │ - rsbseq sl, r2, r8, asr ip │ │ │ │ - rsbseq sl, r2, ip, ror #24 │ │ │ │ + addeq r1, r7, r4, ror #8 │ │ │ │ + rsbseq sl, r2, ip, lsr #25 │ │ │ │ + ldrheq sl, [r2], #-204 @ 0xffffff34 @ │ │ │ │ + addeq r1, r7, ip, lsl r4 │ │ │ │ + rsbseq sl, r2, r8, lsr #25 │ │ │ │ + ldrheq sl, [r2], #-204 @ 0xffffff34 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #172] @ 2b738c │ │ │ │ ldr r6, [pc, #172] @ 2b7390 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -101187,15 +101187,15 @@ │ │ │ │ add r3, r7, #24 │ │ │ │ add r6, pc, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r8, r2 │ │ │ │ mov r3, #28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b734c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 255ac0 │ │ │ │ str r0, [r4, #28] │ │ │ │ @@ -101210,27 +101210,27 @@ │ │ │ │ ldr ip, [pc, #68] @ 2b7398 │ │ │ │ ldr r2, [pc, #68] @ 2b739c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r7, #184 @ 0xb8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addeq r1, r7, r0, asr #6 │ │ │ │ - rsbseq sl, r2, r0, lsl #23 │ │ │ │ - rsbseq sl, r2, r4, lsl #23 │ │ │ │ - rsbseq sl, r2, r0, asr ip │ │ │ │ + umulleq r1, r7, r0, r3 │ │ │ │ + ldrsbeq sl, [r2], #-176 @ 0xffffff50 @ │ │ │ │ + ldrsbeq sl, [r2], #-180 @ 0xffffff4c @ │ │ │ │ + rsbseq sl, r2, r0, lsr #25 │ │ │ │ andeq r0, r0, r5, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #236] @ 2b74a4 │ │ │ │ ldr r2, [pc, #236] @ 2b74a8 │ │ │ │ @@ -101238,15 +101238,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r5, [pc, #204] @ 2b74b0 │ │ │ │ ldr r3, [pc, #204] @ 2b74b4 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r1, [r3] │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -101289,22 +101289,22 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 2ba500 │ │ │ │ str r0, [r6] │ │ │ │ b 2b7410 │ │ │ │ - addeq r1, r7, r4, ror #4 │ │ │ │ - rsbseq sl, r2, r4, lsr #21 │ │ │ │ - rsbseq sl, r2, r0, asr #21 │ │ │ │ + @ instruction: 0x008712b4 │ │ │ │ + ldrsheq sl, [r2], #-164 @ 0xffffff5c @ │ │ │ │ + rsbseq sl, r2, r0, lsl fp │ │ │ │ addseq r3, pc, r8, lsr sl @ │ │ │ │ @ instruction: 0x000033b0 │ │ │ │ adceq fp, lr, r0, lsr #6 │ │ │ │ - @ instruction: 0x0072ab98 │ │ │ │ - rsbseq sl, r2, r4, lsl #23 │ │ │ │ + rsbseq sl, r2, r8, ror #23 │ │ │ │ + ldrsbeq sl, [r2], #-180 @ 0xffffff4c @ │ │ │ │ ldrteq r0, [r8], #-1920 @ 0xfffff880 │ │ │ │ andeq r3, r0, ip, asr r8 │ │ │ │ addseq pc, r0, r8, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3656] @ 0xe48 │ │ │ │ @@ -101332,19 +101332,19 @@ │ │ │ │ bl 255340 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ ldr r0, [r4, #20] │ │ │ │ str r9, [sp, #8] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, #4 │ │ │ │ add r1, sp, #8 │ │ │ │ - bl 7b0240 │ │ │ │ + bl 7b0288 │ │ │ │ cmp r0, r9 │ │ │ │ blt 2b758c │ │ │ │ ldr r2, [sp, #8] │ │ │ │ eor r3, r2, r2, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r2, ror #8 │ │ │ │ @@ -101371,19 +101371,19 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #29 │ │ │ │ str r5, [sp] │ │ │ │ add r7, r4, #68 @ 0x44 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ - bl 7b0240 │ │ │ │ + bl 7b0288 │ │ │ │ cmp r0, r9 │ │ │ │ blt 2b758c │ │ │ │ ldr r8, [sp, #8] │ │ │ │ cmp r8, #6 │ │ │ │ bhi 2b76ac │ │ │ │ ldr r2, [pc, #1612] @ 2b7c68 │ │ │ │ ldrb r0, [r7] │ │ │ │ @@ -101488,19 +101488,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ - bl 7b0328 │ │ │ │ + bl 7b0370 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2b758c │ │ │ │ mov r0, #1 │ │ │ │ b 2b7598 │ │ │ │ cmp r2, #0 │ │ │ │ ble 2b758c │ │ │ │ ldrb r3, [r4, #72] @ 0x48 │ │ │ │ @@ -101782,32 +101782,32 @@ │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ lsl r3, r3, #16 │ │ │ │ asr r3, r3, #16 │ │ │ │ b 2b7a44 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r3, pc, ip, lsr #18 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r1, r7, ip, lsl r1 │ │ │ │ - @ instruction: 0x0072a99c │ │ │ │ - ldrheq sl, [r2], #-144 @ 0xffffff70 @ │ │ │ │ + addeq r1, r7, ip, ror #2 │ │ │ │ + rsbseq sl, r2, ip, ror #19 │ │ │ │ + rsbseq sl, r2, r0, lsl #20 │ │ │ │ addseq r3, pc, ip, ror r8 @ │ │ │ │ @ instruction: 0x0090f5b0 │ │ │ │ - addeq r0, r7, r4, lsr pc │ │ │ │ - rsbseq sl, r2, r0, lsr #18 │ │ │ │ - ldrheq sl, [r2], #-136 @ 0xffffff78 @ │ │ │ │ + addeq r0, r7, r4, lsl #31 │ │ │ │ + rsbseq sl, r2, r0, ror r9 │ │ │ │ + rsbseq sl, r2, r8, lsl #18 │ │ │ │ strdeq r0, [r0], -r1 │ │ │ │ - addeq r0, r7, ip, ror lr │ │ │ │ - rsbseq sl, r2, r4, lsl #14 │ │ │ │ - rsbseq sl, r2, r8, lsl r7 │ │ │ │ - strdeq r0, [r7], r6 │ │ │ │ - ldrheq sl, [r2], #-112 @ 0xffffff90 @ │ │ │ │ - rsbseq sl, r2, r4, lsl #15 │ │ │ │ - addeq r0, r7, r8, ror #25 │ │ │ │ - @ instruction: 0x00870cb0 │ │ │ │ - rsbseq sl, r2, ip, lsl #12 │ │ │ │ + addeq r0, r7, ip, asr #29 │ │ │ │ + rsbseq sl, r2, r4, asr r7 │ │ │ │ + rsbseq sl, r2, r8, ror #14 │ │ │ │ + addeq r0, r7, r6, asr #28 │ │ │ │ + rsbseq sl, r2, r0, lsl #16 │ │ │ │ + ldrsbeq sl, [r2], #-116 @ 0xffffff8c @ │ │ │ │ + addeq r0, r7, r8, lsr sp │ │ │ │ + addeq r0, r7, r0, lsl #26 │ │ │ │ + rsbseq sl, r2, ip, asr r6 │ │ │ │ ldr r3, [pc, #172] @ 2b7d54 │ │ │ │ ldr ip, [pc, r3] │ │ │ │ cmp ip, #0 │ │ │ │ beq 2b7d3c │ │ │ │ mov r2, ip │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ b 2b7cc8 │ │ │ │ @@ -101876,15 +101876,15 @@ │ │ │ │ str r5, [r0, #4] │ │ │ │ mov r4, r0 │ │ │ │ str r0, [r2] │ │ │ │ add r2, r0, #20 │ │ │ │ ldr r0, [pc, #44] @ 2b7df0 │ │ │ │ str r2, [r3, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99e0ac │ │ │ │ + bl 99e0f4 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -101915,15 +101915,15 @@ │ │ │ │ ldr r2, [pc, #44] @ 2b7e74 │ │ │ │ ldr r0, [pc, #44] @ 2b7e78 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [r3, #24] │ │ │ │ str r3, [r2] │ │ │ │ - b 99e0ac │ │ │ │ + b 99e0f4 │ │ │ │ ldr r0, [pc, #20] @ 2b7e7c │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r0, #4] │ │ │ │ b 2b7e10 │ │ │ │ adceq r1, r0, r8, asr r8 │ │ │ │ adceq r1, r0, r8, lsr #16 │ │ │ │ ldrdeq sl, [lr], r8 @ │ │ │ │ @@ -101944,15 +101944,15 @@ │ │ │ │ add ip, r0, #20 │ │ │ │ str r1, [r0, #20] │ │ │ │ str r3, [r0, #24] │ │ │ │ str r0, [r3] │ │ │ │ ldr r0, [pc, #28] @ 2b7ee0 │ │ │ │ str ip, [r2, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99e0ac │ │ │ │ + b 99e0f4 │ │ │ │ ldr r2, [pc, #16] @ 2b7ee4 │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r2, #4] │ │ │ │ b 2b7e98 │ │ │ │ ldrdeq r1, [r0], r0 @ │ │ │ │ adceq sl, lr, r0, ror #16 │ │ │ │ adceq r1, r0, r0, lsr #15 │ │ │ │ @@ -101973,15 +101973,15 @@ │ │ │ │ str r4, [r0, #24] │ │ │ │ str r4, [r0, #20] │ │ │ │ bl 253810 │ │ │ │ ldr r0, [pc, #28] @ 2b7f48 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ pop {r4, lr} │ │ │ │ - b 99e0ac │ │ │ │ + b 99e0f4 │ │ │ │ ldr r1, [pc, #12] @ 2b7f4c │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r1, #4] │ │ │ │ b 2b7f10 │ │ │ │ strdeq sl, [lr], r8 @ │ │ │ │ adceq r1, r0, r4, lsr r7 │ │ │ │ │ │ │ │ @@ -102008,15 +102008,15 @@ │ │ │ │ str ip, [sp] │ │ │ │ bl 2b332c │ │ │ │ ldr r1, [sp] │ │ │ │ cmp r1, #0 │ │ │ │ streq r0, [r5, #16] │ │ │ │ beq 2b7fbc │ │ │ │ mov r0, r4 │ │ │ │ - bl 99c014 │ │ │ │ + bl 99c05c │ │ │ │ ldr r2, [pc, #72] @ 2b800c │ │ │ │ ldr r3, [pc, #64] @ 2b8008 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -102066,15 +102066,15 @@ │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r3, [pc, #1508] @ 2b866c │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r9, #24] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 979a90 │ │ │ │ + bl 979ad8 │ │ │ │ ldr r3, [pc, #1484] @ 2b8670 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ bne 2b8514 │ │ │ │ ldr r3, [r5] │ │ │ │ @@ -102117,15 +102117,15 @@ │ │ │ │ cmp r8, #1 │ │ │ │ bne 2b80b8 │ │ │ │ ldr r3, [pc, #1312] @ 2b8678 │ │ │ │ ldr r1, [r2, #8] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ - bl 979a90 │ │ │ │ + bl 979ad8 │ │ │ │ ldr r3, [pc, #1280] @ 2b8670 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 2b80b4 │ │ │ │ ldr r3, [pc, #1268] @ 2b867c │ │ │ │ @@ -102147,32 +102147,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1164] @ 2b8688 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [r5] │ │ │ │ b 2b80b8 │ │ │ │ ldr r3, [pc, #1148] @ 2b868c │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r9] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 979a90 │ │ │ │ + bl 979ad8 │ │ │ │ ldr r3, [pc, #1092] @ 2b8670 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 2b80b4 │ │ │ │ ldr r3, [pc, #1100] @ 2b8690 │ │ │ │ @@ -102194,32 +102194,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #988] @ 2b8694 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [r5] │ │ │ │ b 2b80b8 │ │ │ │ ldr r3, [pc, #928] @ 2b866c │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r9] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 979a90 │ │ │ │ + bl 979ad8 │ │ │ │ ldr r3, [pc, #904] @ 2b8670 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 2b80b4 │ │ │ │ ldr r3, [pc, #920] @ 2b8698 │ │ │ │ @@ -102241,32 +102241,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #808] @ 2b869c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [r5] │ │ │ │ b 2b80b8 │ │ │ │ ldr r3, [pc, #740] @ 2b866c │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r9] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 979a90 │ │ │ │ + bl 979ad8 │ │ │ │ ldr r3, [pc, #716] @ 2b8670 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 2b80b4 │ │ │ │ ldr r3, [pc, #740] @ 2b86a0 │ │ │ │ @@ -102288,33 +102288,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #628] @ 2b86a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [r5] │ │ │ │ b 2b80b8 │ │ │ │ ldr r0, [r2, #8] │ │ │ │ bl 2b5d6c │ │ │ │ ldr r3, [pc, #556] @ 2b8678 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 979a90 │ │ │ │ + bl 979ad8 │ │ │ │ ldr r2, [pc, #524] @ 2b8670 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 2b80b4 │ │ │ │ ldr r2, [pc, #556] @ 2b86a8 │ │ │ │ @@ -102339,26 +102339,26 @@ │ │ │ │ str r0, [sp, #20] │ │ │ │ add r0, sp, #24 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r8, [sp, #28] │ │ │ │ str r8, [sp, #32] │ │ │ │ str r8, [sp, #36] @ 0x24 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r9, [sp, #12] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #420] @ 2b86ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [r5] │ │ │ │ b 2b80b8 │ │ │ │ ldr r3, [pc, #404] @ 2b86b0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b80b4 │ │ │ │ @@ -102376,102 +102376,102 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 2b86b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [r5] │ │ │ │ b 2b80b8 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #272] @ 2b86b8 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [r5] │ │ │ │ b 2b80b8 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #244] @ 2b86bc │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [r5] │ │ │ │ b 2b80b8 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #216] @ 2b86c0 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2b80b4 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #192] @ 2b86c4 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [r5] │ │ │ │ b 2b80b8 │ │ │ │ ldr r0, [pc, #168] @ 2b86c8 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [r5] │ │ │ │ b 2b80b8 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #136] @ 2b86cc │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [r5] │ │ │ │ b 2b80b8 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009f2df4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r2, pc, r0, ror #27 │ │ │ │ - umulleq r0, r7, r8, r6 │ │ │ │ + addeq r0, r7, r8, ror #13 │ │ │ │ andeq r1, r0, r4, ror r9 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r2, pc, r4, lsr #26 │ │ │ │ strdeq r3, [r0], -ip │ │ │ │ strdeq r4, [r0], -ip │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq fp, r2, r8, ror sl │ │ │ │ + rsbseq fp, r2, r8, asr #21 │ │ │ │ andeq r4, r0, r0, asr r1 │ │ │ │ andeq r1, r0, r4, lsl #5 │ │ │ │ - rsbseq fp, r2, r8, lsr sl │ │ │ │ + rsbseq fp, r2, r8, lsl #21 │ │ │ │ strdeq r3, [r0], -ip │ │ │ │ - rsbseq fp, r2, r4, ror #19 │ │ │ │ + rsbseq fp, r2, r4, lsr sl │ │ │ │ andeq r2, r0, r4, ror #3 │ │ │ │ - rsbseq fp, r2, ip, lsl #19 │ │ │ │ + ldrsbeq fp, [r2], #-156 @ 0xffffff64 @ │ │ │ │ andeq r3, r0, ip, ror r1 │ │ │ │ - rsbseq fp, r2, r0, ror #13 │ │ │ │ + rsbseq fp, r2, r0, lsr r7 │ │ │ │ @ instruction: 0x000045b8 │ │ │ │ + rsbseq fp, r2, r8, ror #17 │ │ │ │ @ instruction: 0x0072b898 │ │ │ │ - rsbseq fp, r2, r8, asr #16 │ │ │ │ - rsbseq fp, r2, r0, asr #15 │ │ │ │ - rsbseq fp, r2, r4, ror r8 │ │ │ │ - rsbseq fp, r2, r0, lsr #14 │ │ │ │ - rsbseq fp, r2, ip, lsl #12 │ │ │ │ - rsbseq fp, r2, ip, ror #12 │ │ │ │ + rsbseq fp, r2, r0, lsl r8 │ │ │ │ + rsbseq fp, r2, r4, asr #17 │ │ │ │ + rsbseq fp, r2, r0, ror r7 │ │ │ │ + rsbseq fp, r2, ip, asr r6 │ │ │ │ + ldrheq fp, [r2], #-108 @ 0xffffff94 @ │ │ │ │ │ │ │ │ 002b86d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r1] │ │ │ │ @@ -102509,17 +102509,17 @@ │ │ │ │ ldr r1, [pc, #24] @ 2b8780 │ │ │ │ ldr r0, [pc, #24] @ 2b8784 │ │ │ │ ldr r2, [pc, #24] @ 2b8788 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - umulleq pc, r6, ip, pc @ │ │ │ │ - rsbseq fp, r2, r0, lsr #14 │ │ │ │ - rsbseq fp, r2, r8, lsr #14 │ │ │ │ + addeq pc, r6, ip, ror #31 │ │ │ │ + rsbseq fp, r2, r0, ror r7 │ │ │ │ + rsbseq fp, r2, r8, ror r7 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ @@ -102555,30 +102555,30 @@ │ │ │ │ cmp r0, #2 │ │ │ │ beq 2b8860 │ │ │ │ cmp r0, #3 │ │ │ │ beq 2b88dc │ │ │ │ cmp r0, #1 │ │ │ │ bne 2b8874 │ │ │ │ ldr r5, [r4, #4] │ │ │ │ - bl 9b5824 │ │ │ │ + bl 9b586c │ │ │ │ ldr r2, [pc, #292] @ 2b8964 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d9f08 │ │ │ │ + bl 9d9f50 │ │ │ │ ldr r4, [r4, #8] │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9b56f0 │ │ │ │ + b 9b5738 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ ldr r1, [r4, #16] │ │ │ │ bl 2b86d0 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ - bl 96a11c │ │ │ │ + bl 96a164 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ ldr r2, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ strne r2, [r3, #24] │ │ │ │ streq r2, [r5, #4] │ │ │ │ ldr r3, [r7, #4] │ │ │ │ ldr r2, [r4, #24] │ │ │ │ @@ -102632,20 +102632,20 @@ │ │ │ │ mov r2, #241 @ 0xf1 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 25351c │ │ │ │ adceq r9, lr, r8, asr #30 │ │ │ │ adceq r9, lr, r4, lsl pc │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ - strdeq pc, [r6], r4 │ │ │ │ - rsbseq fp, r2, r0, ror #11 │ │ │ │ - rsbseq fp, r2, r4, ror r5 │ │ │ │ - addeq pc, r6, ip, asr #27 │ │ │ │ - ldrsbeq fp, [r2], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbseq fp, r2, ip, asr #10 │ │ │ │ + addeq pc, r6, r4, asr #28 │ │ │ │ + rsbseq fp, r2, r0, lsr r6 │ │ │ │ + rsbseq fp, r2, r4, asr #11 │ │ │ │ + addeq pc, r6, ip, lsl lr @ │ │ │ │ + rsbseq fp, r2, r0, lsr #12 │ │ │ │ + @ instruction: 0x0072b59c │ │ │ │ │ │ │ │ 002b8980 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r0, [pc, #328] @ 2b8ae0 │ │ │ │ @@ -102715,38 +102715,38 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 2b8b04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2b89cc │ │ │ │ ldr r0, [pc, #52] @ 2b8b08 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2b89cc │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r2, pc, r4, lsl #9 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r2, pc, r0, ror r4 @ │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ adceq r0, r0, r0, lsr #25 │ │ │ │ addseq r2, pc, r0, lsl #8 │ │ │ │ andeq r1, r0, ip, lsr #10 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq fp, r2, r8, ror r4 │ │ │ │ - rsbseq fp, r2, r8, lsl #9 │ │ │ │ + rsbseq fp, r2, r8, asr #9 │ │ │ │ + ldrsbeq fp, [r2], #-72 @ 0xffffffb8 @ │ │ │ │ │ │ │ │ 002b8b0c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 5221c0 │ │ │ │ @@ -102834,15 +102834,15 @@ │ │ │ │ mov r0, #12 │ │ │ │ bl 521e94 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b8c70 │ │ │ │ bl 5acdcc │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 96a11c │ │ │ │ + b 96a164 │ │ │ │ adceq r0, r0, r0, ror #21 │ │ │ │ adceq r9, lr, ip, ror fp │ │ │ │ │ │ │ │ 002b8c84 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -102891,27 +102891,27 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne 2b8d18 │ │ │ │ ldr r3, [pc, #380] @ 2b8ec4 │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 979a90 │ │ │ │ + bl 979ad8 │ │ │ │ ldr r3, [pc, #360] @ 2b8ec8 │ │ │ │ ldr ip, [pc, #360] @ 2b8ecc │ │ │ │ ldr r1, [pc, #360] @ 2b8ed0 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #154 @ 0x9a │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, sl │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ ldr r2, [pc, #324] @ 2b8ed4 │ │ │ │ ldr r3, [pc, #296] @ 2b8ebc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -102934,27 +102934,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #146 @ 0x92 │ │ │ │ mov r0, sl │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 2b8d88 │ │ │ │ bl 5221c0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2b8e24 │ │ │ │ mov r0, #12 │ │ │ │ bl 521e94 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b8d88 │ │ │ │ bl 5acdcc │ │ │ │ b 2b8d88 │ │ │ │ mov r0, sl │ │ │ │ - bl 99c014 │ │ │ │ + bl 99c05c │ │ │ │ b 2b8d88 │ │ │ │ mov r7, #1 │ │ │ │ b 2b8e58 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 2b86d0 │ │ │ │ ldr r6, [r6] │ │ │ │ @@ -102984,21 +102984,21 @@ │ │ │ │ bl 2b8b4c │ │ │ │ b 2b8e4c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r2, pc, r0, lsl #3 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r2, pc, ip, asr r1 @ │ │ │ │ andeq r4, r0, r4, ror #24 │ │ │ │ - addeq pc, r6, r4, lsr #19 │ │ │ │ - rsbseq fp, r2, r4, lsl r2 │ │ │ │ - rsbseq fp, r2, r4, lsr #2 │ │ │ │ + strdeq pc, [r6], r4 │ │ │ │ + rsbseq fp, r2, r4, ror #4 │ │ │ │ + rsbseq fp, r2, r4, ror r1 │ │ │ │ addseq r2, pc, ip, lsl #1 │ │ │ │ - addeq pc, r6, r0, lsr #18 │ │ │ │ - rsbseq fp, r2, r8, lsl #3 │ │ │ │ - rsbseq fp, r2, r4, lsr #1 │ │ │ │ + addeq pc, r6, r0, ror r9 @ │ │ │ │ + ldrsbeq fp, [r2], #-24 @ 0xffffffe8 @ │ │ │ │ + ldrsheq fp, [r2], #-4 @ │ │ │ │ │ │ │ │ 002b8ee4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -103091,41 +103091,41 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, #12 │ │ │ │ bl 521e94 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2b8f98 │ │ │ │ b 2b9024 │ │ │ │ ldr r4, [r6, #4] │ │ │ │ - bl 9b5824 │ │ │ │ + bl 9b586c │ │ │ │ ldr r2, [pc, #116] @ 2b90dc │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d9f08 │ │ │ │ + bl 9d9f50 │ │ │ │ ldr ip, [r6, #8] │ │ │ │ mov r2, r0 │ │ │ │ adds r2, r2, ip │ │ │ │ mov r0, r4 │ │ │ │ adc r3, r1, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9b56f0 │ │ │ │ + b 9b5738 │ │ │ │ mov r0, #32 │ │ │ │ bl 253504 │ │ │ │ ldr r3, [pc, #68] @ 2b90e0 │ │ │ │ mov r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #52] @ 2b90e4 │ │ │ │ mov r1, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [pc, #24] @ 2b90dc │ │ │ │ mov r7, r0 │ │ │ │ - bl 9b51fc │ │ │ │ + bl 9b5244 │ │ │ │ str r7, [r5, #8] │ │ │ │ b 2b8fac │ │ │ │ adceq r9, lr, r8, lsl #15 │ │ │ │ adceq r9, lr, r4, ror r7 │ │ │ │ umlaleq r0, r0, r4, r6 @ │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ ldrdeq r0, [r0], r4 @ │ │ │ │ @@ -103294,15 +103294,15 @@ │ │ │ │ subs ip, r0, r1 │ │ │ │ mul lr, ip, lr │ │ │ │ asr r5, r1, #31 │ │ │ │ rsc r5, r5, r0, asr #31 │ │ │ │ umull r0, r1, ip, r6 │ │ │ │ mla lr, r6, r5, lr │ │ │ │ add r1, lr, r1 │ │ │ │ - bl 9d9f08 │ │ │ │ + bl 9d9f50 │ │ │ │ add r0, r4, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ lsr r3, lr, #31 │ │ │ │ @@ -103401,15 +103401,15 @@ │ │ │ │ subs ip, r0, ip │ │ │ │ rsc r1, r1, r0, asr #31 │ │ │ │ lsl lr, r1, #15 │ │ │ │ lsl r0, ip, #15 │ │ │ │ orr lr, lr, ip, lsr #17 │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, lr, r1 │ │ │ │ - bl 9d9f08 │ │ │ │ + bl 9d9f50 │ │ │ │ mov r3, r0 │ │ │ │ asr r0, r0, #31 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #3 │ │ │ │ str r3, [sp, #16] │ │ │ │ add r3, sp, #8 │ │ │ │ str r0, [sp, #20] │ │ │ │ @@ -103554,15 +103554,15 @@ │ │ │ │ subs ip, r0, ip │ │ │ │ rsc r1, r1, r0, asr #31 │ │ │ │ lsl lr, r1, #15 │ │ │ │ lsl r0, ip, #15 │ │ │ │ orr lr, lr, ip, lsr #17 │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, lr, r1 │ │ │ │ - bl 9d9f08 │ │ │ │ + bl 9d9f50 │ │ │ │ mov r3, r0 │ │ │ │ asr r0, r0, #31 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #4 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ add r3, sp, #8 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ @@ -103606,19 +103606,19 @@ │ │ │ │ addseq r1, pc, r4, ror #12 │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ │ │ │ │ 002b9814 : │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #4] @ 2b9824 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99e040 │ │ │ │ + b 99e088 │ │ │ │ adceq r8, lr, r8, lsl #30 │ │ │ │ │ │ │ │ 002b9828 : │ │ │ │ - b 99e070 │ │ │ │ + b 99e0b8 │ │ │ │ │ │ │ │ 002b982c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #188] @ 2b9900 │ │ │ │ @@ -103696,15 +103696,15 @@ │ │ │ │ tst r0, #12 │ │ │ │ beq 2b9990 │ │ │ │ mov r0, r3 │ │ │ │ bl 2b7df4 │ │ │ │ ldr r0, [pc, #148] @ 2b9a00 │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99e0ac │ │ │ │ + bl 99e0f4 │ │ │ │ mov r0, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ @@ -103715,39 +103715,39 @@ │ │ │ │ ldr r1, [pc, #100] @ 2b9a0c │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #92] @ 2b9a10 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ mov r0, #0 │ │ │ │ b 2b9978 │ │ │ │ ldr r3, [pc, #68] @ 2b9a14 │ │ │ │ ldr lr, [pc, #68] @ 2b9a18 │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #64] @ 2b9a1c │ │ │ │ add lr, pc, lr │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #56] @ 2b9a20 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 2b99c0 │ │ │ │ addseq pc, pc, r4, asr sp @ │ │ │ │ @ instruction: 0x00ae8db8 │ │ │ │ - addeq lr, r6, r4, ror #26 │ │ │ │ - rsbseq sl, r2, r0, lsr #12 │ │ │ │ - ldrsbeq sl, [r2], #-76 @ 0xffffffb4 @ │ │ │ │ + @ instruction: 0x0086edb4 │ │ │ │ + rsbseq sl, r2, r0, ror r6 │ │ │ │ + rsbseq sl, r2, ip, lsr #10 │ │ │ │ andeq r0, r0, fp, asr r2 │ │ │ │ - addeq lr, r6, ip, lsr #26 │ │ │ │ - ldrsbeq sl, [r2], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbseq sl, r2, r8, lsr #9 │ │ │ │ + addeq lr, r6, ip, ror sp │ │ │ │ + rsbseq sl, r2, r0, lsr #12 │ │ │ │ + ldrsheq sl, [r2], #-72 @ 0xffffffb8 @ │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ ldr ip, [r0, #8] │ │ │ │ lsr r2, ip, r2 │ │ │ │ orr r2, r2, ip, lsr r1 │ │ │ │ tst r2, #1 │ │ │ │ mov r2, #1 │ │ │ │ lsl r2, r2, r3 │ │ │ │ @@ -103883,16 +103883,16 @@ │ │ │ │ eoreq r3, r3, #32 │ │ │ │ streq r3, [r5, #32] │ │ │ │ b 2b9b70 │ │ │ │ ldr r3, [r5, #32] │ │ │ │ eor r3, r3, #64 @ 0x40 │ │ │ │ str r3, [r5, #32] │ │ │ │ b 2b9b70 │ │ │ │ - addeq lr, r6, r7, asr #24 │ │ │ │ - addeq lr, r6, r7, lsr #24 │ │ │ │ + umulleq lr, r6, r7, ip │ │ │ │ + addeq lr, r6, r7, ror ip │ │ │ │ │ │ │ │ 002b9c4c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, #0 │ │ │ │ @@ -104031,15 +104031,15 @@ │ │ │ │ bne 2b9f6c │ │ │ │ ldr r0, [pc, #296] @ 2b9f84 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #4 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 99c7b0 │ │ │ │ + b 99c7f8 │ │ │ │ mov r0, #12 │ │ │ │ bl 253504 │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [r0] │ │ │ │ mov r2, r0 │ │ │ │ strh r6, [r0, #4] │ │ │ │ @@ -104068,23 +104068,23 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #16] │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r6, r8} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 2b9f98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2b9dec │ │ │ │ ldr r2, [pc, #108] @ 2b9f9c │ │ │ │ ldr r3, [pc, #64] @ 2b9f74 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -104094,29 +104094,29 @@ │ │ │ │ ldr r0, [pc, #76] @ 2b9fa0 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 9a4324 │ │ │ │ + b 9a436c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r1, pc, r4, lsl #1 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r1, pc, r8, asr r0 @ │ │ │ │ addseq r1, pc, r8, lsr #32 │ │ │ │ addseq r0, pc, r4, ror #31 │ │ │ │ - @ instruction: 0x0072a190 │ │ │ │ + rsbseq sl, r2, r0, ror #3 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r2, r0, r8, asr #22 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - ldrsheq sl, [r2], #-8 @ │ │ │ │ + rsbseq sl, r2, r8, asr #2 │ │ │ │ addseq r0, pc, ip, ror #29 │ │ │ │ - ldrsheq sl, [r2], #-12 @ │ │ │ │ + rsbseq sl, r2, ip, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #240] @ 2ba0ac │ │ │ │ ldr r3, [pc, #240] @ 2ba0b0 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -104377,27 +104377,27 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r9} │ │ │ │ ldr r1, [pc, #276] @ 2ba4dc │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ mvn r4, #0 │ │ │ │ b 2ba360 │ │ │ │ ldr r1, [pc, #248] @ 2ba4e0 │ │ │ │ ldr r3, [pc, #248] @ 2ba4e4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #240] @ 2ba4e8 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #120 @ 0x78 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ mvn r4, #0 │ │ │ │ b 2ba358 │ │ │ │ ldr r3, [pc, #212] @ 2ba4ec │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ba150 │ │ │ │ @@ -104414,52 +104414,52 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #116] @ 2ba4f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2ba150 │ │ │ │ ldr r0, [pc, #104] @ 2ba4fc │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2ba150 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r0, pc, ip, lsr sp @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r0, pc, r4, ror #25 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ - rsbseq r7, ip, ip, ror lr │ │ │ │ - rsbseq r9, r2, ip, ror #30 │ │ │ │ - rsbseq r9, r2, r0, ror pc │ │ │ │ - rsbseq r2, r8, r4, ror r3 │ │ │ │ - @ instruction: 0x00729e94 │ │ │ │ - rsbseq r9, r3, r0, asr #2 │ │ │ │ - rsbseq r9, r2, ip, asr #28 │ │ │ │ + rsbseq r7, ip, ip, asr #29 │ │ │ │ + ldrheq r9, [r2], #-252 @ 0xffffff04 @ │ │ │ │ + rsbseq r9, r2, r0, asr #31 │ │ │ │ + rsbseq r2, r8, r4, asr #7 │ │ │ │ + rsbseq r9, r2, r4, ror #29 │ │ │ │ + @ instruction: 0x00739190 │ │ │ │ + @ instruction: 0x00729e9c │ │ │ │ @ instruction: 0x009f0ab4 │ │ │ │ - rsbseq r9, r2, r4, lsl sp │ │ │ │ - addeq lr, r6, r8, lsr #7 │ │ │ │ - rsbseq r9, r2, ip, ror #25 │ │ │ │ - rsbseq r9, r2, ip, lsl sp │ │ │ │ - addeq lr, r6, r8, ror r3 │ │ │ │ - ldrheq r9, [r2], #-204 @ 0xffffff34 @ │ │ │ │ + rsbseq r9, r2, r4, ror #26 │ │ │ │ + strdeq lr, [r6], r8 │ │ │ │ + rsbseq r9, r2, ip, lsr sp │ │ │ │ + rsbseq r9, r2, ip, ror #26 │ │ │ │ + addeq lr, r6, r8, asr #7 │ │ │ │ + rsbseq r9, r2, ip, lsl #26 │ │ │ │ andeq r1, r0, r4, asr #1 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq r9, r2, r0, lsl #24 │ │ │ │ - rsbseq r9, r2, r0, lsl ip │ │ │ │ + rsbseq r9, r2, r0, asr ip │ │ │ │ + rsbseq r9, r2, r0, ror #24 │ │ │ │ │ │ │ │ 002ba500 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ @@ -104588,15 +104588,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2ba71c │ │ │ │ ldr r0, [pc, #184] @ 2ba7c4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c7b0 │ │ │ │ + bl 99c7f8 │ │ │ │ mov r0, #0 │ │ │ │ b 2ba634 │ │ │ │ ldr r3, [pc, #164] @ 2ba7c8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ba704 │ │ │ │ @@ -104613,40 +104613,40 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 2ba7d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2ba704 │ │ │ │ ldr r0, [pc, #56] @ 2ba7d8 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2ba704 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r0, pc, r4, ror r8 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r0, pc, ip, asr #16 │ │ │ │ addseq r0, pc, r0, ror #15 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ - rsbseq r9, r2, r4, lsl #21 │ │ │ │ + ldrsbeq r9, [r2], #-164 @ 0xffffff5c @ │ │ │ │ andeq r1, r0, ip, asr #32 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - ldrheq r9, [r2], #-156 @ 0xffffff64 @ │ │ │ │ - ldrsbeq r9, [r2], #-148 @ 0xffffff6c @ │ │ │ │ + rsbseq r9, r2, ip, lsl #20 │ │ │ │ + rsbseq r9, r2, r4, lsr #20 │ │ │ │ │ │ │ │ 002ba7dc : │ │ │ │ sub r0, r1, #71 @ 0x47 │ │ │ │ cmp r0, #12 │ │ │ │ movhi r0, #0 │ │ │ │ movls r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ @@ -104676,15 +104676,15 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2533e4 │ │ │ │ mov r2, r7 │ │ │ │ mul r1, r0, r6 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 995790 │ │ │ │ + b 9957d8 │ │ │ │ │ │ │ │ 002ba864 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ lsr r7, r1, #22 │ │ │ │ @@ -104821,17 +104821,17 @@ │ │ │ │ ldr r1, [pc, #28] @ 2baaa4 │ │ │ │ mov r0, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #53 @ 0x35 │ │ │ │ str r0, [sp] │ │ │ │ bl 25351c │ │ │ │ - addeq sp, r6, ip, lsl #29 │ │ │ │ - addeq sp, r6, r8, lsl #26 │ │ │ │ - rsbseq r9, r2, r4, lsr #14 │ │ │ │ + ldrdeq sp, [r6], ip │ │ │ │ + addeq sp, r6, r8, asr sp │ │ │ │ + rsbseq r9, r2, r4, ror r7 │ │ │ │ │ │ │ │ 002baaa8 : │ │ │ │ cmp r1, #0 │ │ │ │ beq 2baacc │ │ │ │ sub r0, r0, #15 │ │ │ │ cmp r0, #17 │ │ │ │ bls 2baaf0 │ │ │ │ @@ -104856,15 +104856,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #16] @ 2bab24 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ andcs r0, r8, r8, lsl #17 │ │ │ │ - umulleq sp, r6, ip, ip │ │ │ │ + addeq sp, r6, ip, ror #25 │ │ │ │ stmdane r3, {r3, r7, fp} │ │ │ │ │ │ │ │ 002bab28 : │ │ │ │ ldr r2, [pc, #140] @ 2babbc │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, r2 │ │ │ │ beq 2bab7c │ │ │ │ @@ -105109,17 +105109,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2baeec │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r2, #198 @ 0xc6 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addeq sp, r6, r4, asr #17 │ │ │ │ - rsbseq r9, r2, r0, ror #5 │ │ │ │ - ldrsheq r9, [r2], #-32 @ 0xffffffe0 @ │ │ │ │ + addeq sp, r6, r4, lsl r9 │ │ │ │ + rsbseq r9, r2, r0, lsr r3 │ │ │ │ + rsbseq r9, r2, r0, asr #6 │ │ │ │ │ │ │ │ 002baef0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ lsl ip, r3, #16 │ │ │ │ @@ -105332,15 +105332,15 @@ │ │ │ │ cmp r5, #0 │ │ │ │ beq 2bb2c4 │ │ │ │ mul fp, sl, r7 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, fp │ │ │ │ str r4, [sp] │ │ │ │ - bl 99556c │ │ │ │ + bl 9955b4 │ │ │ │ subs r9, r0, #0 │ │ │ │ beq 2bb2e0 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r8 │ │ │ │ mov r3, r9 │ │ │ │ str sl, [sp] │ │ │ │ @@ -105351,15 +105351,15 @@ │ │ │ │ ldr r1, [pc, #244] @ 2bb35c │ │ │ │ ldr r2, [r5] │ │ │ │ add r1, pc, r1 │ │ │ │ bl 2543ec │ │ │ │ mov r4, #1 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 99c014 │ │ │ │ + bl 99c05c │ │ │ │ ldr r2, [pc, #216] @ 2bb360 │ │ │ │ ldr r3, [pc, #196] @ 2bb350 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -105388,19 +105388,19 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ ldr r2, [pc, #104] @ 2bb378 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ ldr r2, [r5] │ │ │ │ mov r1, fp │ │ │ │ mov r0, r9 │ │ │ │ - bl 995790 │ │ │ │ + bl 9957d8 │ │ │ │ b 2bb2e0 │ │ │ │ ldr r1, [pc, #76] @ 2bb37c │ │ │ │ ldr r2, [pc, #76] @ 2bb380 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r1, #132 @ 0x84 │ │ │ │ mov r0, r6 │ │ │ │ @@ -105409,22 +105409,22 @@ │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq pc, lr, ip, ror #24 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq pc, lr, ip, lsr ip @ │ │ │ │ andeq r3, r0, ip, asr r8 │ │ │ │ @ instruction: 0xfffff5ac │ │ │ │ umullseq pc, lr, r4, fp @ │ │ │ │ - addeq sp, r6, r4, asr #9 │ │ │ │ - rsbseq r8, r2, r4, lsl #30 │ │ │ │ - umulleq sp, r6, r8, r4 │ │ │ │ - ldrsheq r8, [r2], #-224 @ 0xffffff20 @ │ │ │ │ - rsbseq r8, r2, r4, lsr #29 │ │ │ │ + addeq sp, r6, r4, lsl r5 │ │ │ │ + rsbseq r8, r2, r4, asr pc │ │ │ │ + addeq sp, r6, r8, ror #9 │ │ │ │ + rsbseq r8, r2, r0, asr #30 │ │ │ │ + ldrsheq r8, [r2], #-228 @ 0xffffff1c @ │ │ │ │ andeq r0, r0, fp, asr #2 │ │ │ │ - addeq sp, r6, r0, ror #8 │ │ │ │ - @ instruction: 0x00728e90 │ │ │ │ + @ instruction: 0x0086d4b0 │ │ │ │ + rsbseq r8, r2, r0, ror #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -105440,25 +105440,25 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #208] @ 2bb4a4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 984c7c │ │ │ │ + bl 984cc4 │ │ │ │ ldr r1, [pc, #196] @ 2bb4a8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 984c7c │ │ │ │ + bl 984cc4 │ │ │ │ ldr r1, [pc, #180] @ 2bb4ac │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 984e74 │ │ │ │ + bl 984ebc │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 25519c <__isoc23_strtol@plt> │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ @@ -105491,28 +105491,28 @@ │ │ │ │ bl 2b8b0c │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r4 │ │ │ │ bl 2b90e8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 2b8b0c │ │ │ │ - rsbseq r8, r2, ip, lsr #28 │ │ │ │ - rsbseq r8, r2, r8, lsr #28 │ │ │ │ - rsbseq r8, r2, ip, lsl lr │ │ │ │ + rsbseq r8, r2, ip, ror lr │ │ │ │ + rsbseq r8, r2, r8, ror lr │ │ │ │ + rsbseq r8, r2, ip, ror #28 │ │ │ │ │ │ │ │ 002bb4b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #100] @ 2bb530 │ │ │ │ ldr r5, [pc, #100] @ 2bb534 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 984a84 │ │ │ │ + bl 984acc │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r2, [r5] │ │ │ │ cmp r2, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -105528,15 +105528,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r8, r2, ip, asr #26 │ │ │ │ + @ instruction: 0x00728d9c │ │ │ │ adceq r7, lr, ip, asr r2 │ │ │ │ addseq lr, pc, r4, lsl #3 │ │ │ │ │ │ │ │ 002bb53c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -105552,15 +105552,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp] │ │ │ │ - bl 984a84 │ │ │ │ + bl 984acc │ │ │ │ mov r1, sp │ │ │ │ bl 2b9904 │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 581060 │ │ │ │ ldr r2, [pc, #76] @ 2bb5f4 │ │ │ │ ldr r3, [pc, #64] @ 2bb5ec │ │ │ │ @@ -105578,15 +105578,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009ef8bc │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq r0, ip, r4, lsl #30 │ │ │ │ + rsbseq r0, ip, r4, asr pc │ │ │ │ addseq pc, lr, r4, ror r8 @ │ │ │ │ │ │ │ │ 002bb5f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -105615,32 +105615,32 @@ │ │ │ │ moveq r0, r9 │ │ │ │ movne r0, r8 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #8] │ │ │ │ strd r4, [sp] │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldr fp, [fp] │ │ │ │ cmp fp, #0 │ │ │ │ bne 2bb63c │ │ │ │ mov r0, sl │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 969c70 │ │ │ │ + b 969cb8 │ │ │ │ ldr r1, [pc, #28] @ 2bb6c0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 8c15d4 │ │ │ │ - rsbseq r1, ip, r4, asr #27 │ │ │ │ - ldrsheq r8, [r2], #-184 @ 0xffffff48 @ │ │ │ │ - rsbseq r8, r2, ip, lsl ip │ │ │ │ - @ instruction: 0x00728b90 │ │ │ │ + b 8c161c │ │ │ │ + rsbseq r1, ip, r4, lsl lr │ │ │ │ + rsbseq r8, r2, r8, asr #24 │ │ │ │ + rsbseq r8, r2, ip, ror #24 │ │ │ │ + rsbseq r8, r2, r0, ror #23 │ │ │ │ │ │ │ │ 002bb6c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr r1, [pc, #964] @ 2bbaa0 │ │ │ │ @@ -105682,15 +105682,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ mov r0, r5 │ │ │ │ mov r6, r3 │ │ │ │ ldr r2, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldr r8, [r6, #4] │ │ │ │ cmp r8, #0 │ │ │ │ beq 2bb9f4 │ │ │ │ ldr r3, [pc, #804] @ 2bbabc │ │ │ │ ldr r2, [pc, #804] @ 2bbac0 │ │ │ │ ldr ip, [sl, r3] │ │ │ │ ldr r3, [pc, #800] @ 2bbac4 │ │ │ │ @@ -105701,59 +105701,59 @@ │ │ │ │ ldr fp, [pc, #788] @ 2bbacc │ │ │ │ add r3, pc, r3 │ │ │ │ add fp, pc, fp │ │ │ │ str r3, [sp, #20] │ │ │ │ str ip, [sp, #16] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ b 2bb804 │ │ │ │ - bl 979a90 │ │ │ │ + bl 979ad8 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #756] @ 2bbad0 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [pc, #752] @ 2bbad4 │ │ │ │ ldr r1, [pc, #752] @ 2bbad8 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldr r8, [r8] │ │ │ │ cmp r8, #0 │ │ │ │ beq 2bb888 │ │ │ │ ldr r4, [r8, #4] │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ ldm r4, {r6, r9} │ │ │ │ - bl 979a90 │ │ │ │ + bl 979ad8 │ │ │ │ ldrb ip, [r4, #12] │ │ │ │ ldr r1, [pc, #696] @ 2bbadc │ │ │ │ cmp ip, #0 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ moveq r2, fp │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r6 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldrb r3, [r4, #20] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r1, [r4, #16] │ │ │ │ beq 2bb7cc │ │ │ │ - bl 979a90 │ │ │ │ + bl 979ad8 │ │ │ │ ldr r2, [pc, #628] @ 2bbae0 │ │ │ │ ldr r1, [r4, #24] │ │ │ │ str r0, [sp, #32] │ │ │ │ ldr r3, [sl, r2] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ - bl 979a90 │ │ │ │ + bl 979ad8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ b 2bb7dc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ ldr r9, [r3, #8] │ │ │ │ cmp r9, #0 │ │ │ │ beq 2bb960 │ │ │ │ @@ -105762,44 +105762,44 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ b 2bb8ec │ │ │ │ ldr r1, [pc, #556] @ 2bbae8 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldr r2, [r8, #20] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2bb950 │ │ │ │ ldr r1, [pc, #532] @ 2bbaec │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldr r9, [r9] │ │ │ │ cmp r9, #0 │ │ │ │ beq 2bb95c │ │ │ │ ldr r8, [r9, #4] │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [r8, #8] │ │ │ │ ldr fp, [r8] │ │ │ │ ldr sl, [r8, #4] │ │ │ │ - bl 979a90 │ │ │ │ + bl 979ad8 │ │ │ │ ldrb ip, [r8, #12] │ │ │ │ ldr r1, [pc, #480] @ 2bbaf0 │ │ │ │ cmp ip, #0 │ │ │ │ moveq r2, r4 │ │ │ │ movne r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, fp │ │ │ │ str sl, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldr r2, [r8, #16] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2bb8b4 │ │ │ │ ldr r2, [pc, #424] @ 2bbaf4 │ │ │ │ add r2, pc, r2 │ │ │ │ b 2bb8b4 │ │ │ │ ldr r2, [pc, #416] @ 2bbaf8 │ │ │ │ @@ -105813,23 +105813,23 @@ │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [r3, #24] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2bb990 │ │ │ │ ldr r1, [pc, #372] @ 2bbafc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2bb764 │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ mov r0, r6 │ │ │ │ - bl 969bb8 │ │ │ │ + bl 969c00 │ │ │ │ ldr r2, [pc, #328] @ 2bbb00 │ │ │ │ ldr r3, [pc, #232] @ 2bbaa4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -105851,73 +105851,73 @@ │ │ │ │ ldrb r3, [r2, #16] │ │ │ │ ldr r1, [r2, #12] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #160] @ 2bbabc │ │ │ │ ldr ip, [sl, r3] │ │ │ │ mov r0, ip │ │ │ │ bne 2bba54 │ │ │ │ - bl 979a90 │ │ │ │ + bl 979ad8 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #208] @ 2bbb04 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [pc, #204] @ 2bbb08 │ │ │ │ str r0, [sp] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ b 2bb970 │ │ │ │ - bl 979a90 │ │ │ │ + bl 979ad8 │ │ │ │ ldr r3, [pc, #128] @ 2bbae0 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [r3, #20] │ │ │ │ - bl 979a90 │ │ │ │ + bl 979ad8 │ │ │ │ b 2bba34 │ │ │ │ ldr r2, [pc, #60] @ 2bbac0 │ │ │ │ ldr r7, [sl, r2] │ │ │ │ b 2bb89c │ │ │ │ ldr r1, [pc, #124] @ 2bbb0c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ b 2bb9b0 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq pc, lr, r0, asr #14 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq pc, lr, ip, lsl #14 │ │ │ │ - rsbseq r8, r2, r8, asr #22 │ │ │ │ - rsbseq r1, ip, ip, lsr #25 │ │ │ │ - rsbseq r8, r6, r8, lsl #26 │ │ │ │ - rsbseq r8, r2, r0, lsl fp │ │ │ │ + @ instruction: 0x00728b98 │ │ │ │ + ldrsheq r1, [ip], #-204 @ 0xffffff34 @ │ │ │ │ + rsbseq r8, r6, r8, asr sp │ │ │ │ + rsbseq r8, r2, r0, ror #22 │ │ │ │ andeq r5, r0, r0, lsr #2 │ │ │ │ andeq r4, r0, r8, asr #17 │ │ │ │ - rsbseq r8, r2, r4, asr #21 │ │ │ │ - ldrsbeq r8, [r2], #-164 @ 0xffffff5c @ │ │ │ │ - rsbseq r1, ip, r8, lsr ip │ │ │ │ - rsbseq r6, r3, ip, asr r0 │ │ │ │ - rsbseq r6, r2, r0, lsl #12 │ │ │ │ - ldrheq r8, [r2], #-168 @ 0xffffff58 @ │ │ │ │ - rsbseq r8, r2, r4, ror #20 │ │ │ │ + rsbseq r8, r2, r4, lsl fp │ │ │ │ + rsbseq r8, r2, r4, lsr #22 │ │ │ │ + rsbseq r1, ip, r8, lsl #25 │ │ │ │ + rsbseq r6, r3, ip, lsr #1 │ │ │ │ + rsbseq r6, r2, r0, asr r6 │ │ │ │ + rsbseq r8, r2, r8, lsl #22 │ │ │ │ + ldrheq r8, [r2], #-164 @ 0xffffff5c @ │ │ │ │ andeq r3, r0, r4, asr lr │ │ │ │ - rsbseq r8, r2, r8, lsl sl │ │ │ │ - rsbseq r8, r2, r8, lsl #20 │ │ │ │ - rsbseq r8, r2, r0, lsl #20 │ │ │ │ - rsbseq r8, r2, r8, ror r9 │ │ │ │ - rsbseq r5, r3, ip, ror #29 │ │ │ │ - rsbseq r5, r3, r0, ror #29 │ │ │ │ - rsbseq r8, r2, r8, ror #18 │ │ │ │ + rsbseq r8, r2, r8, ror #20 │ │ │ │ + rsbseq r8, r2, r8, asr sl │ │ │ │ + rsbseq r8, r2, r0, asr sl │ │ │ │ + rsbseq r8, r2, r8, asr #19 │ │ │ │ + rsbseq r5, r3, ip, lsr pc │ │ │ │ + rsbseq r5, r3, r0, lsr pc │ │ │ │ + ldrheq r8, [r2], #-152 @ 0xffffff68 @ │ │ │ │ addseq pc, lr, r4, ror #8 │ │ │ │ - rsbseq r5, r3, r4, lsl #28 │ │ │ │ - rsbseq r8, r2, r0, ror #16 │ │ │ │ - rsbseq r8, r2, r8, ror #15 │ │ │ │ + rsbseq r5, r3, r4, asr lr │ │ │ │ + ldrheq r8, [r2], #-128 @ 0xffffff80 @ │ │ │ │ + rsbseq r8, r2, r8, lsr r8 │ │ │ │ │ │ │ │ 002bbb10 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -105929,51 +105929,51 @@ │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r6, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bbd74 │ │ │ │ ldr r1, [pc, #584] @ 2bbd98 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldrb r3, [r6, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2bbd28 │ │ │ │ ldrb r3, [r6, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2bbcfc │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2bbcf0 │ │ │ │ ldr r2, [pc, #536] @ 2bbd9c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #532] @ 2bbda0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldr r1, [pc, #520] @ 2bbda4 │ │ │ │ ldr r2, [r6, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldr r1, [pc, #504] @ 2bbda8 │ │ │ │ ldr r2, [r6, #44] @ 0x2c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldr r3, [pc, #488] @ 2bbdac │ │ │ │ ldr r1, [r6, #48] @ 0x30 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 979a90 │ │ │ │ + bl 979ad8 │ │ │ │ ldr r1, [pc, #468] @ 2bbdb0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldrb r3, [r6, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bbd54 │ │ │ │ ldr r5, [r6, #56] @ 0x38 │ │ │ │ cmp r5, #0 │ │ │ │ beq 2bbd54 │ │ │ │ ldr r9, [pc, #428] @ 2bbdb4 │ │ │ │ @@ -105982,46 +105982,46 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ b 2bbc38 │ │ │ │ ldr r1, [pc, #412] @ 2bbdc0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldr r5, [r5] │ │ │ │ cmp r5, #0 │ │ │ │ beq 2bbd64 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r1, [pc, #372] @ 2bbdc4 │ │ │ │ ldrb r0, [r3, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ cmp r0, #0 │ │ │ │ moveq ip, r8 │ │ │ │ movne ip, r7 │ │ │ │ ldrd r2, [r3] │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r1, [pc, #332] @ 2bbdc8 │ │ │ │ ldrd r2, [r3, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldr r0, [r5, #4] │ │ │ │ ldr r1, [pc, #312] @ 2bbdcc │ │ │ │ ldrd sl, [r0, #32] │ │ │ │ ldrd r2, [r0, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ strd sl, [sp] │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr ip, [pc, #284] @ 2bbdd0 │ │ │ │ ldr r1, [r3, #24] │ │ │ │ ldr r3, [r3, #28] │ │ │ │ subs r0, r1, #1 │ │ │ │ sbc r3, r3, #0 │ │ │ │ ldr r2, [pc, #268] @ 2bbdd4 │ │ │ │ @@ -106041,69 +106041,69 @@ │ │ │ │ b 2bbb84 │ │ │ │ ldrd r0, [r6, #32] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ strd r0, [sp] │ │ │ │ ldr r1, [pc, #208] @ 2bbde0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bbb7c │ │ │ │ b 2bbcf0 │ │ │ │ ldrd r0, [r6, #16] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ strd r0, [sp] │ │ │ │ ldr r1, [pc, #168] @ 2bbde4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldrb r3, [r6, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bbb70 │ │ │ │ b 2bbcfc │ │ │ │ ldr r1, [pc, #140] @ 2bbde8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 96987c │ │ │ │ + b 9698c4 │ │ │ │ ldr r1, [pc, #112] @ 2bbdec │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 96987c │ │ │ │ + b 9698c4 │ │ │ │ addseq pc, lr, r8, ror #5 │ │ │ │ - ldrsbeq r8, [r2], #-116 @ 0xffffff8c @ │ │ │ │ - rsbseq r8, r2, r0, lsl #15 │ │ │ │ - ldrsbeq r8, [r2], #-124 @ 0xffffff84 @ │ │ │ │ - rsbseq r8, r2, r0, ror #15 │ │ │ │ - rsbseq r8, r2, r0, ror #15 │ │ │ │ + rsbseq r8, r2, r4, lsr #16 │ │ │ │ + ldrsbeq r8, [r2], #-112 @ 0xffffff90 @ │ │ │ │ + rsbseq r8, r2, ip, lsr #16 │ │ │ │ + rsbseq r8, r2, r0, lsr r8 │ │ │ │ + rsbseq r8, r2, r0, lsr r8 │ │ │ │ andeq r5, r0, ip, ror #1 │ │ │ │ - rsbseq r8, r2, ip, asr #15 │ │ │ │ - ldrheq r8, [r2], #-124 @ 0xffffff84 @ │ │ │ │ - rsbseq r1, ip, r0, ror #15 │ │ │ │ - ldrsheq r8, [r2], #-100 @ 0xffffff9c @ │ │ │ │ - ldrsheq r8, [r2], #-120 @ 0xffffff88 @ │ │ │ │ - rsbseq r8, r2, r4, lsl #15 │ │ │ │ - rsbseq r8, r2, r0, ror r7 │ │ │ │ - rsbseq r8, r2, r8, ror #14 │ │ │ │ + rsbseq r8, r2, ip, lsl r8 │ │ │ │ + rsbseq r8, r2, ip, lsl #16 │ │ │ │ + rsbseq r1, ip, r0, lsr r8 │ │ │ │ + rsbseq r8, r2, r4, asr #14 │ │ │ │ + rsbseq r8, r2, r8, asr #16 │ │ │ │ + ldrsbeq r8, [r2], #-116 @ 0xffffff8c @ │ │ │ │ + rsbseq r8, r2, r0, asr #15 │ │ │ │ + ldrheq r8, [r2], #-120 @ 0xffffff88 @ │ │ │ │ addseq ip, r0, r0, lsl #11 │ │ │ │ - ldrdeq r2, [r1], r4 │ │ │ │ - @ instruction: 0x008128bc │ │ │ │ - rsbseq r3, lr, r8, ror #27 │ │ │ │ - rsbseq r8, r2, r8, lsr r6 │ │ │ │ - ldrsheq r8, [r2], #-84 @ 0xffffffac @ │ │ │ │ - rsbseq r8, r2, ip, asr r6 │ │ │ │ - @ instruction: 0x00728594 │ │ │ │ + addeq r2, r1, r4, lsr #18 │ │ │ │ + addeq r2, r1, ip, lsl #18 │ │ │ │ + rsbseq r3, lr, r8, lsr lr │ │ │ │ + rsbseq r8, r2, r8, lsl #13 │ │ │ │ + rsbseq r8, r2, r4, asr #12 │ │ │ │ + rsbseq r8, r2, ip, lsr #13 │ │ │ │ + rsbseq r8, r2, r4, ror #11 │ │ │ │ │ │ │ │ 002bbdf0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #364] @ 2bbf74 │ │ │ │ @@ -106115,32 +106115,32 @@ │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ - bl 984c7c │ │ │ │ + bl 984cc4 │ │ │ │ ldr r1, [pc, #320] @ 2bbf80 │ │ │ │ ldr r6, [pc, #320] @ 2bbf84 │ │ │ │ add r1, pc, r1 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 984c7c │ │ │ │ + bl 984cc4 │ │ │ │ ldr r1, [pc, #300] @ 2bbf88 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 984e74 │ │ │ │ + bl 984ebc │ │ │ │ ldr r1, [pc, #284] @ 2bbf8c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 984e74 │ │ │ │ + bl 984ebc │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [pc, #264] @ 2bbf90 │ │ │ │ str r2, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r2, [sp, #28] │ │ │ │ @@ -106150,15 +106150,15 @@ │ │ │ │ subs r0, r0, r2 │ │ │ │ movne r0, #1 │ │ │ │ strb r0, [sp, #24] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r4 │ │ │ │ - bl 979b00 │ │ │ │ + bl 979b48 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ str r0, [sp, #28] │ │ │ │ beq 2bbf20 │ │ │ │ mov r0, r5 │ │ │ │ bl 581060 │ │ │ │ ldr r2, [pc, #176] @ 2bbf94 │ │ │ │ @@ -106181,15 +106181,15 @@ │ │ │ │ ldr r3, [pc, #112] @ 2bbf98 │ │ │ │ mov r2, r1 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ - bl 979b00 │ │ │ │ + bl 979b48 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ str r0, [sp, #16] │ │ │ │ bne 2bbed4 │ │ │ │ add r9, sp, #16 │ │ │ │ cmp r0, #0 │ │ │ │ mov r1, r4 │ │ │ │ @@ -106197,19 +106197,19 @@ │ │ │ │ streq r8, [sp, #32] │ │ │ │ bl 2bc868 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b 2bbed4 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq pc, lr, r4, lsl r0 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq ip, sp, r4, asr #17 │ │ │ │ - ldrsbeq r4, [lr], #-204 @ 0xffffff34 @ │ │ │ │ + rsbseq ip, sp, r4, lsl r9 │ │ │ │ + rsbseq r4, lr, ip, lsr #26 │ │ │ │ @ instruction: 0x009eefd8 │ │ │ │ - ldrsbeq r8, [r2], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbseq r0, sl, r0, ror #3 │ │ │ │ + rsbseq r8, r2, ip, lsr #12 │ │ │ │ + rsbseq r0, sl, r0, lsr r2 │ │ │ │ andeq r1, r0, ip, lsl #10 │ │ │ │ addseq lr, lr, r8, lsr pc │ │ │ │ andeq r3, r0, r0, ror ip │ │ │ │ │ │ │ │ 002bbf9c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -106224,41 +106224,41 @@ │ │ │ │ sub sp, sp, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 984c7c │ │ │ │ + bl 984cc4 │ │ │ │ ldr r1, [pc, #232] @ 2bc0d4 │ │ │ │ ldr r5, [pc, #232] @ 2bc0d8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 984c7c │ │ │ │ + bl 984cc4 │ │ │ │ ldr r1, [pc, #212] @ 2bc0dc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 984e74 │ │ │ │ + bl 984ebc │ │ │ │ ldr ip, [pc, #196] @ 2bc0e0 │ │ │ │ mov r2, #0 │ │ │ │ str r7, [sp, #20] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r3, [r5, ip] │ │ │ │ add r7, sp, #12 │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r7 │ │ │ │ - bl 979b00 │ │ │ │ + bl 979b48 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ str r0, [sp, #16] │ │ │ │ bne 2bc078 │ │ │ │ add r5, sp, #16 │ │ │ │ cmp r0, #0 │ │ │ │ mov r1, r7 │ │ │ │ @@ -106284,18 +106284,18 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq lr, lr, r8, ror #28 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq ip, sp, r8, lsl r7 │ │ │ │ - rsbseq sl, r3, r4, ror #29 │ │ │ │ + rsbseq ip, sp, r8, ror #14 │ │ │ │ + rsbseq sl, r3, r4, lsr pc │ │ │ │ addseq lr, lr, ip, lsr #28 │ │ │ │ - rsbseq r8, r2, r0, lsr r4 │ │ │ │ + rsbseq r8, r2, r0, lsl #9 │ │ │ │ andeq r3, r0, r0, ror ip │ │ │ │ umullseq lr, lr, r4, sp @ │ │ │ │ │ │ │ │ 002bc0e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -106331,15 +106331,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #336 @ 0x150 │ │ │ │ - b 99baa8 │ │ │ │ + b 99baf0 │ │ │ │ ldr r1, [pc, #80] @ 2bc1e0 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 584ce8 │ │ │ │ ldr ip, [pc, #60] @ 2bc1e4 │ │ │ │ @@ -106348,24 +106348,24 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #340 @ 0x154 │ │ │ │ - b 99baa8 │ │ │ │ - rsbseq r8, r2, r0, ror r3 │ │ │ │ - rsbseq r4, lr, r8, ror #19 │ │ │ │ - rsbseq r8, r2, r8, ror #5 │ │ │ │ - addeq ip, r6, r0, asr #13 │ │ │ │ - rsbseq r8, r2, r0, asr #5 │ │ │ │ + b 99baf0 │ │ │ │ + rsbseq r8, r2, r0, asr #7 │ │ │ │ + rsbseq r4, lr, r8, lsr sl │ │ │ │ + rsbseq r8, r2, r8, lsr r3 │ │ │ │ + addeq ip, r6, r0, lsl r7 │ │ │ │ + rsbseq r8, r2, r0, lsl r3 │ │ │ │ @ instruction: 0xfffff1e8 │ │ │ │ - ldrsbeq r8, [r2], #-44 @ 0xffffffd4 @ │ │ │ │ - addeq ip, r6, ip, ror r6 │ │ │ │ - rsbseq r8, r2, ip, ror r2 │ │ │ │ + rsbseq r8, r2, ip, lsr #6 │ │ │ │ + addeq ip, r6, ip, asr #13 │ │ │ │ + rsbseq r8, r2, ip, asr #5 │ │ │ │ │ │ │ │ 002bc1f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #584] @ 2bc450 │ │ │ │ @@ -106377,46 +106377,46 @@ │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ mov sl, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ - bl 984c7c │ │ │ │ + bl 984cc4 │ │ │ │ ldr r6, [pc, #540] @ 2bc45c │ │ │ │ mov r7, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r6 │ │ │ │ str r7, [sp, #28] │ │ │ │ ldr fp, [pc, #524] @ 2bc460 │ │ │ │ ldr r9, [pc, #524] @ 2bc464 │ │ │ │ add fp, pc, fp │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, sp, #28 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 984920 │ │ │ │ + bl 984968 │ │ │ │ mov r1, r6 │ │ │ │ mvn r2, #0 │ │ │ │ mvn r3, #0 │ │ │ │ str r0, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ - bl 984ce8 │ │ │ │ + bl 984d30 │ │ │ │ str r7, [sp, #32] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r0, [sp, #20] │ │ │ │ b 2bc308 │ │ │ │ mov sl, #0 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ mov r2, sl │ │ │ │ add r1, sp, #36 @ 0x24 │ │ │ │ mov r0, r5 │ │ │ │ str sl, [sp, #36] @ 0x24 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ - bl 98c188 │ │ │ │ + bl 98c1d0 │ │ │ │ cmp r0, sl │ │ │ │ blt 2bc374 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r3, r5, r7 │ │ │ │ cmp r3, r1 │ │ │ │ bcc 2bc42c │ │ │ │ bne 2bc374 │ │ │ │ @@ -106446,15 +106446,15 @@ │ │ │ │ moveq r5, fp │ │ │ │ moveq r7, #4 │ │ │ │ bl 253504 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r9 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 98bed4 │ │ │ │ + bl 98bf1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 2bc294 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 2b6218 │ │ │ │ cmp r0, #162 @ 0xa2 │ │ │ │ movne r3, #1 │ │ │ │ @@ -106463,20 +106463,20 @@ │ │ │ │ bne 2bc2e4 │ │ │ │ ldr sl, [sp, #12] │ │ │ │ ldr r1, [pc, #232] @ 2bc468 │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, sl │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldr r5, [sp, #28] │ │ │ │ mov r0, r4 │ │ │ │ - bl 969d84 │ │ │ │ + bl 969dcc │ │ │ │ mov r0, r5 │ │ │ │ - bl 969de0 │ │ │ │ + bl 969e28 │ │ │ │ ldr r2, [pc, #192] @ 2bc46c │ │ │ │ ldr r3, [pc, #164] @ 2bc454 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -106514,23 +106514,23 @@ │ │ │ │ ldr r2, [pc, #56] @ 2bc47c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ addseq lr, lr, r4, lsl ip │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r3, r2, r0, ror #2 │ │ │ │ - rsbseq r8, r2, r8, ror #4 │ │ │ │ - rsbseq r5, r2, r8, lsl #13 │ │ │ │ - rsbseq r8, r2, ip, asr r2 │ │ │ │ - rsbseq r8, r2, r4, asr r1 │ │ │ │ + @ instruction: 0x008231b0 │ │ │ │ + ldrheq r8, [r2], #-40 @ 0xffffffd8 @ │ │ │ │ + ldrsbeq r5, [r2], #-104 @ 0xffffff98 @ │ │ │ │ + rsbseq r8, r2, ip, lsr #5 │ │ │ │ + rsbseq r8, r2, r4, lsr #3 │ │ │ │ addseq lr, lr, r0, ror sl │ │ │ │ - strdeq ip, [r6], ip @ │ │ │ │ - ldrsheq r7, [r2], #-252 @ 0xffffff04 @ │ │ │ │ - rsbseq r8, r2, r4, ror r0 │ │ │ │ + addeq ip, r6, ip, asr #8 │ │ │ │ + rsbseq r8, r2, ip, asr #32 │ │ │ │ + rsbseq r8, r2, r4, asr #1 │ │ │ │ andeq r0, r0, lr, ror r1 │ │ │ │ │ │ │ │ 002bc480 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -106550,42 +106550,42 @@ │ │ │ │ cmp r0, #0 │ │ │ │ addne r6, r0, #1 │ │ │ │ mov r0, r6 │ │ │ │ bl 254b6c │ │ │ │ mov r1, r0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9c0fb8 │ │ │ │ + bl 9c1000 │ │ │ │ ldr r3, [pc, #108] @ 2bc558 │ │ │ │ ldr r5, [r5, r3] │ │ │ │ b 2bc514 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #162 @ 0xa2 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 979a90 │ │ │ │ + bl 979ad8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 2538c4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2bc4f0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 979a90 │ │ │ │ + bl 979ad8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9c0eb0 │ │ │ │ + bl 9c0ef8 │ │ │ │ b 2bc4f0 │ │ │ │ addseq lr, lr, r4, lsl #19 │ │ │ │ strdeq r3, [r0], -ip │ │ │ │ │ │ │ │ 002bc55c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ @@ -106600,46 +106600,46 @@ │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ - bl 984c7c │ │ │ │ + bl 984cc4 │ │ │ │ ldr r1, [pc, #276] @ 2bc6c0 │ │ │ │ ldr r5, [pc, #276] @ 2bc6c4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 984e74 │ │ │ │ + bl 984ebc │ │ │ │ ldr r1, [pc, #256] @ 2bc6c8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 984ce8 │ │ │ │ + bl 984d30 │ │ │ │ mov r8, r1 │ │ │ │ ldr r1, [pc, #228] @ 2bc6cc │ │ │ │ mov sl, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 984e74 │ │ │ │ + bl 984ebc │ │ │ │ ldr r3, [pc, #212] @ 2bc6d0 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp, #32] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r5, sp, #32 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r5 │ │ │ │ - bl 979b00 │ │ │ │ + bl 979b48 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2bc678 │ │ │ │ mov r0, r6 │ │ │ │ bl 581060 │ │ │ │ ldr r2, [pc, #152] @ 2bc6d4 │ │ │ │ ldr r3, [pc, #120] @ 2bc6b8 │ │ │ │ @@ -106671,19 +106671,19 @@ │ │ │ │ str r8, [sp, #4] │ │ │ │ bl 2bd20c │ │ │ │ ldr r1, [sp, #32] │ │ │ │ b 2bc62c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq lr, lr, r4, lsr #17 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq ip, r8, ip, ror #28 │ │ │ │ - ldrsheq r7, [r6], #-8 @ │ │ │ │ + ldrheq ip, [r8], #-236 @ 0xffffff14 @ │ │ │ │ + rsbseq r7, r6, r8, asr #2 │ │ │ │ addseq lr, lr, ip, ror #16 │ │ │ │ - addeq r6, r1, r8, asr #9 │ │ │ │ - ldrsbeq r4, [sp], #-12 @ │ │ │ │ + addeq r6, r1, r8, lsl r5 │ │ │ │ + rsbseq r4, sp, ip, lsr #2 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq lr, lr, r0, ror #15 │ │ │ │ │ │ │ │ 002bc6d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -106699,49 +106699,49 @@ │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 984c7c │ │ │ │ + bl 984cc4 │ │ │ │ ldr r1, [pc, #292] @ 2bc854 │ │ │ │ ldr r5, [pc, #292] @ 2bc858 │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [pc, #284] @ 2bc85c │ │ │ │ add r6, pc, r6 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 984c7c │ │ │ │ + bl 984cc4 │ │ │ │ mov r1, r5 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 984920 │ │ │ │ + bl 984968 │ │ │ │ mvn r2, #0 │ │ │ │ mvn r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 984ce8 │ │ │ │ + bl 984d30 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 984920 │ │ │ │ + bl 984968 │ │ │ │ mvn r2, #0 │ │ │ │ mvn r3, #0 │ │ │ │ mov r1, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 984ce8 │ │ │ │ + bl 984d30 │ │ │ │ ldr r1, [pc, #188] @ 2bc860 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 984e74 │ │ │ │ + bl 984ebc │ │ │ │ subs r7, r7, #0 │ │ │ │ add r3, sp, #32 │ │ │ │ movne r7, #1 │ │ │ │ str r6, [sp, #16] │ │ │ │ subs r2, fp, #0 │ │ │ │ str r5, [sp] │ │ │ │ asr r6, r6, #31 │ │ │ │ @@ -106774,19 +106774,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq lr, lr, ip, lsr #14 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - ldrsbeq fp, [sp], #-244 @ 0xffffff0c @ │ │ │ │ - ldrheq r5, [r9], #-76 @ 0xffffffb4 @ │ │ │ │ - addeq r5, r2, r0, lsl r4 │ │ │ │ - ldrheq r7, [r2], #-212 @ 0xffffff2c @ │ │ │ │ - rsbseq r0, ip, r4, asr r3 │ │ │ │ + rsbseq ip, sp, r4, lsr #32 │ │ │ │ + rsbseq r5, r9, ip, lsl #10 │ │ │ │ + addeq r5, r2, r0, ror #8 │ │ │ │ + rsbseq r7, r2, r4, lsl #28 │ │ │ │ + rsbseq r0, ip, r4, lsr #7 │ │ │ │ addseq lr, lr, r4, lsl r6 │ │ │ │ │ │ │ │ 002bc868 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -106821,15 +106821,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #47 @ 0x2f │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -106859,15 +106859,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #59 @ 0x3b │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -106879,40 +106879,40 @@ │ │ │ │ ldr r1, [pc, #108] @ 2bca44 │ │ │ │ mov ip, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #54 @ 0x36 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ba00 │ │ │ │ + bl 99ba48 │ │ │ │ b 2bc8bc │ │ │ │ ldr r3, [pc, #76] @ 2bca48 │ │ │ │ ldr r1, [pc, #76] @ 2bca4c │ │ │ │ ldr r0, [pc, #76] @ 2bca50 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ umullseq lr, lr, r4, r5 @ │ │ │ │ - addeq fp, r6, r4, ror #30 │ │ │ │ - rsbseq r7, r2, r4, asr #25 │ │ │ │ - rsbseq r7, r2, r0, lsl #25 │ │ │ │ + @ instruction: 0x0086bfb4 │ │ │ │ + rsbseq r7, r2, r4, lsl sp │ │ │ │ + ldrsbeq r7, [r2], #-192 @ 0xffffff40 @ │ │ │ │ andeq r1, r0, ip, lsl #21 │ │ │ │ andeq r1, r0, ip, asr #28 │ │ │ │ - addeq fp, r6, ip, asr #29 │ │ │ │ - rsbseq r7, r2, ip, ror #24 │ │ │ │ - rsbseq r7, r2, r8, ror #23 │ │ │ │ - @ instruction: 0x00727b94 │ │ │ │ - addeq fp, r6, r8, ror lr │ │ │ │ - rsbseq r7, r2, ip, asr fp │ │ │ │ - addeq fp, r6, r0, asr lr │ │ │ │ - rsbseq r7, r2, ip, ror #22 │ │ │ │ - rsbseq r7, r2, ip, ror fp │ │ │ │ + addeq fp, r6, ip, lsl pc │ │ │ │ + ldrheq r7, [r2], #-204 @ 0xffffff34 @ │ │ │ │ + rsbseq r7, r2, r8, lsr ip │ │ │ │ + rsbseq r7, r2, r4, ror #23 │ │ │ │ + addeq fp, r6, r8, asr #29 │ │ │ │ + rsbseq r7, r2, ip, lsr #23 │ │ │ │ + addeq fp, r6, r0, lsr #29 │ │ │ │ + ldrheq r7, [r2], #-188 @ 0xffffff44 @ │ │ │ │ + rsbseq r7, r2, ip, asr #23 │ │ │ │ │ │ │ │ 002bca54 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r2, #0 │ │ │ │ @@ -106967,15 +106967,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #103 @ 0x67 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 2bcb74 │ │ │ │ mov r3, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ cmp r0, #1 │ │ │ │ beq 2bcae8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2bcc80 │ │ │ │ @@ -107005,15 +107005,15 @@ │ │ │ │ movne r4, #0 │ │ │ │ movne r0, r8 │ │ │ │ movne r9, r4 │ │ │ │ beq 2bcbfc │ │ │ │ add r3, sp, #8 │ │ │ │ mov r2, #10 │ │ │ │ mov r1, #0 │ │ │ │ - bl 98c8c0 │ │ │ │ + bl 98c908 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2bcc48 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ adds r2, r4, r3 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ adc r3, r9, r3 │ │ │ │ b 2bcb50 │ │ │ │ @@ -107030,59 +107030,59 @@ │ │ │ │ ldr r1, [pc, #172] @ 2bccd8 │ │ │ │ mov ip, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #54 @ 0x36 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ba00 │ │ │ │ + bl 99ba48 │ │ │ │ b 2bcb74 │ │ │ │ ldr r3, [pc, #140] @ 2bccdc │ │ │ │ ldr ip, [pc, #140] @ 2bcce0 │ │ │ │ ldr r1, [pc, #140] @ 2bcce4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #85 @ 0x55 │ │ │ │ mov r0, r6 │ │ │ │ str r8, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 2bcb74 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #96] @ 2bcce8 │ │ │ │ ldr r1, [pc, #96] @ 2bccec │ │ │ │ ldr r0, [pc, #96] @ 2bccf0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ mov r2, #98 @ 0x62 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ addseq lr, lr, r0, lsr #7 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq r7, r2, r0, ror fp │ │ │ │ + rsbseq r7, r2, r0, asr #23 │ │ │ │ addseq lr, lr, ip, ror #6 │ │ │ │ - rsbseq r7, r2, r4, asr #22 │ │ │ │ + @ instruction: 0x00727b94 │ │ │ │ andeq r1, r0, ip, lsl #21 │ │ │ │ andeq r1, r0, ip, asr #28 │ │ │ │ - addeq fp, r6, r4, lsr #26 │ │ │ │ - rsbseq r7, r2, r4, lsl fp │ │ │ │ - rsbseq r7, r2, r0, asr #20 │ │ │ │ + addeq fp, r6, r4, ror sp │ │ │ │ + rsbseq r7, r2, r4, ror #22 │ │ │ │ + @ instruction: 0x00727a90 │ │ │ │ addseq lr, lr, r0, lsr #5 │ │ │ │ + @ instruction: 0x00727990 │ │ │ │ + addeq fp, r6, r4, ror ip │ │ │ │ + rsbseq r7, r2, r8, asr r9 │ │ │ │ + addeq fp, r6, r8, asr #24 │ │ │ │ + rsbseq r7, r2, ip, lsl #20 │ │ │ │ + rsbseq r7, r2, r4, ror #18 │ │ │ │ + addeq fp, r6, r4, lsl ip │ │ │ │ + rsbseq r7, r2, r0, lsr r9 │ │ │ │ rsbseq r7, r2, r0, asr #18 │ │ │ │ - addeq fp, r6, r4, lsr #24 │ │ │ │ - rsbseq r7, r2, r8, lsl #18 │ │ │ │ - strdeq fp, [r6], r8 │ │ │ │ - ldrheq r7, [r2], #-156 @ 0xffffff64 @ │ │ │ │ - rsbseq r7, r2, r4, lsl r9 │ │ │ │ - addeq fp, r6, r4, asr #23 │ │ │ │ - rsbseq r7, r2, r0, ror #17 │ │ │ │ - ldrsheq r7, [r2], #-128 @ 0xffffff80 @ │ │ │ │ │ │ │ │ 002bccf4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r2, r0 │ │ │ │ @@ -107107,26 +107107,26 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ mov r2, #111 @ 0x6f │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - strdeq fp, [r6], ip │ │ │ │ - @ instruction: 0x0072789c │ │ │ │ - rsbseq r7, r2, r8, lsl r8 │ │ │ │ + addeq fp, r6, ip, asr #22 │ │ │ │ + rsbseq r7, r2, ip, ror #17 │ │ │ │ + rsbseq r7, r2, r8, ror #16 │ │ │ │ │ │ │ │ 002bcd9c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #220] @ 2bce90 │ │ │ │ @@ -107161,15 +107161,15 @@ │ │ │ │ mov ip, #2 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #54 @ 0x36 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ba00 │ │ │ │ + bl 99ba48 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -107180,25 +107180,25 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ mov r2, #125 @ 0x7d │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 2bce40 │ │ │ │ addseq lr, lr, r8, rrx │ │ │ │ andeq r1, r0, ip, lsl #21 │ │ │ │ andeq r1, r0, ip, asr #28 │ │ │ │ - rsbseq r7, r2, r0, asr #14 │ │ │ │ - addeq fp, r6, r8, lsr #20 │ │ │ │ - rsbseq r7, r2, r0, lsl r7 │ │ │ │ - addeq fp, r6, r0, ror #19 │ │ │ │ - ldrsheq r7, [r2], #-116 @ 0xffffff8c @ │ │ │ │ - ldrsheq r7, [r2], #-104 @ 0xffffff98 @ │ │ │ │ + @ instruction: 0x00727790 │ │ │ │ + addeq fp, r6, r8, ror sl │ │ │ │ + rsbseq r7, r2, r0, ror #14 │ │ │ │ + addeq fp, r6, r0, lsr sl │ │ │ │ + rsbseq r7, r2, r4, asr #16 │ │ │ │ + rsbseq r7, r2, r8, asr #14 │ │ │ │ │ │ │ │ 002bceb4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ and r2, r2, r1 │ │ │ │ @@ -107240,29 +107240,29 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, r3, #148 @ 0x94 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #10 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ba00 │ │ │ │ + bl 99ba48 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ addseq sp, lr, r8, lsl pc │ │ │ │ andeq r2, r0, r8, asr #18 │ │ │ │ andeq r2, r0, r8, lsl #9 │ │ │ │ - addeq fp, r6, r0, lsl #18 │ │ │ │ - rsbseq r7, r2, ip, asr #14 │ │ │ │ - rsbseq r7, r2, r0, lsr #14 │ │ │ │ + addeq fp, r6, r0, asr r9 │ │ │ │ + @ instruction: 0x0072779c │ │ │ │ + rsbseq r7, r2, r0, ror r7 │ │ │ │ │ │ │ │ 002bcfa4 : │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2bcfe4 │ │ │ │ ldrb r2, [r0, #4] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -107360,28 +107360,28 @@ │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #213 @ 0xd5 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ add sp, sp, #4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 99baa8 │ │ │ │ + b 99baf0 │ │ │ │ ldr r3, [pc, #172] @ 2bd1e8 │ │ │ │ ldr ip, [pc, #172] @ 2bd1ec │ │ │ │ ldr r1, [pc, #172] @ 2bd1f0 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r2, #199 @ 0xc7 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ add sp, sp, #4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 99baa8 │ │ │ │ + b 99baf0 │ │ │ │ ldr r3, [pc, #132] @ 2bd1f4 │ │ │ │ ldr ip, [pc, #132] @ 2bd1f8 │ │ │ │ ldr r1, [pc, #132] @ 2bd1fc │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ @@ -107396,33 +107396,33 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #54 @ 0x36 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ add sp, sp, #4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 99ba00 │ │ │ │ - rsbseq sp, r7, r8, asr r0 │ │ │ │ + b 99ba48 │ │ │ │ + rsbseq sp, r7, r8, lsr #1 │ │ │ │ addseq sp, lr, ip, asr #27 │ │ │ │ andeq r1, r0, ip, lsl #21 │ │ │ │ andeq r1, r0, ip, asr #28 │ │ │ │ - rsbseq r7, r2, r8, lsl r6 │ │ │ │ - addeq fp, r6, r8, asr #14 │ │ │ │ - ldrsbeq fp, [sp], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbseq r7, r2, r4, lsl #12 │ │ │ │ - rsbseq r7, r2, r4, asr r4 │ │ │ │ - addeq fp, r6, r0, lsl r7 │ │ │ │ - rsbseq r7, r2, r0, ror r5 │ │ │ │ - rsbseq r7, r2, r8, lsr #8 │ │ │ │ - ldrdeq fp, [r6], ip │ │ │ │ - rsbseq r7, r2, r8, ror #10 │ │ │ │ - ldrsheq r7, [r2], #-52 @ 0xffffffcc @ │ │ │ │ - rsbseq r7, r2, r8, asr #7 │ │ │ │ - addeq fp, r6, ip, lsr #13 │ │ │ │ - @ instruction: 0x00727390 │ │ │ │ + rsbseq r7, r2, r8, ror #12 │ │ │ │ + umulleq fp, r6, r8, r7 │ │ │ │ + rsbseq fp, sp, ip, lsr #12 │ │ │ │ + rsbseq r7, r2, r4, asr r6 │ │ │ │ + rsbseq r7, r2, r4, lsr #9 │ │ │ │ + addeq fp, r6, r0, ror #14 │ │ │ │ + rsbseq r7, r2, r0, asr #11 │ │ │ │ + rsbseq r7, r2, r8, ror r4 │ │ │ │ + addeq fp, r6, ip, lsr #14 │ │ │ │ + ldrheq r7, [r2], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbseq r7, r2, r4, asr #8 │ │ │ │ + rsbseq r7, r2, r8, lsl r4 │ │ │ │ + strdeq fp, [r6], ip │ │ │ │ + rsbseq r7, r2, r0, ror #7 │ │ │ │ │ │ │ │ 002bd20c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr ip, [pc, #1960] @ 2bd9cc │ │ │ │ @@ -107457,15 +107457,15 @@ │ │ │ │ beq 2bd70c │ │ │ │ ldr r0, [r0] │ │ │ │ bl 254c74 │ │ │ │ ldr r2, [pc, #1844] @ 2bd9d8 │ │ │ │ ldr r1, [pc, #1844] @ 2bd9dc │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 98b690 │ │ │ │ + bl 98b6d8 │ │ │ │ cmn r0, #1 │ │ │ │ beq 2bd764 │ │ │ │ cmp r7, #1 │ │ │ │ movne r8, #0 │ │ │ │ andeq r8, r8, #1 │ │ │ │ cmp r8, #0 │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ @@ -107572,15 +107572,15 @@ │ │ │ │ bl 253c54 │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, r5 │ │ │ │ bl 255f34 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 7a6ae0 │ │ │ │ + bl 7a6b28 │ │ │ │ ldr r2, [pc, #1388] @ 2bd9f0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ mov r8, r0 │ │ │ │ bne 2bd828 │ │ │ │ @@ -107601,23 +107601,23 @@ │ │ │ │ mov r3, #29 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mov fp, r0 │ │ │ │ add r0, sl, #224 @ 0xe0 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, fp │ │ │ │ bl 254b6c │ │ │ │ mov r3, r6 │ │ │ │ mov r1, fp │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b1bf4 │ │ │ │ + bl 7b1c3c │ │ │ │ cmp r0, #0 │ │ │ │ blt 2bd690 │ │ │ │ ldr r0, [pc, #1216] @ 2bd9e0 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ bl 2bae78 │ │ │ │ cmp r9, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -107636,39 +107636,39 @@ │ │ │ │ bl 2baef0 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r3, #29 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 253624 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2533e4 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, fp │ │ │ │ mov r2, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 7b1bf4 │ │ │ │ + bl 7b1c3c │ │ │ │ cmp r0, #0 │ │ │ │ bge 2bd53c │ │ │ │ ldr fp, [sp, #52] @ 0x34 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2bd5c4 │ │ │ │ mov r0, r4 │ │ │ │ bl 2bafdc │ │ │ │ mov r0, fp │ │ │ │ bl 253810 │ │ │ │ cmp r8, #0 │ │ │ │ beq 2bd5dc │ │ │ │ mov r0, r8 │ │ │ │ - bl 7589d4 │ │ │ │ + bl 758a1c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bd6a8 │ │ │ │ cmp r5, #0 │ │ │ │ bne 2bd420 │ │ │ │ ldr r2, [pc, #1036] @ 2bda04 │ │ │ │ ldr r3, [pc, #980] @ 2bd9d0 │ │ │ │ @@ -107711,17 +107711,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ b 2bd74c │ │ │ │ mov r0, fp │ │ │ │ bl 253810 │ │ │ │ cmp r8, #0 │ │ │ │ beq 2bd6a8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7589d4 │ │ │ │ + bl 758a1c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 98b7a0 │ │ │ │ + bl 98b7e8 │ │ │ │ b 2bd418 │ │ │ │ ldr r2, [pc, #864] @ 2bda1c │ │ │ │ ldr r3, [pc, #784] @ 2bd9d0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ @@ -107736,15 +107736,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ mov r2, #348 @ 0x15c │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp, #128] @ 0x80 │ │ │ │ add sp, sp, #92 @ 0x5c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 99baa8 │ │ │ │ + b 99baf0 │ │ │ │ ldr r2, [pc, #792] @ 2bda2c │ │ │ │ ldr r3, [pc, #696] @ 2bd9d0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -107776,15 +107776,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #672] @ 2bda4c │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 2bd5f0 │ │ │ │ ldr r2, [pc, #660] @ 2bda50 │ │ │ │ ldr r3, [pc, #528] @ 2bd9d0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -107802,15 +107802,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r0] │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #588] @ 2bda60 │ │ │ │ - bl 99bb4c │ │ │ │ + bl 99bb94 │ │ │ │ cmp r9, #0 │ │ │ │ beq 2bd6a8 │ │ │ │ mov r0, r9 │ │ │ │ bl 2bafdc │ │ │ │ b 2bd6a8 │ │ │ │ ldr r2, [pc, #564] @ 2bda64 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ @@ -107830,73 +107830,73 @@ │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ stm sp, {r3, r5} │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #464] @ 2bda70 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2bd498 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2bd8d0 │ │ │ │ bl 2bafdc │ │ │ │ mov r0, fp │ │ │ │ bl 253810 │ │ │ │ cmp r8, #0 │ │ │ │ beq 2bd418 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7589d4 │ │ │ │ + bl 758a1c │ │ │ │ b 2bd418 │ │ │ │ mov r0, fp │ │ │ │ bl 253810 │ │ │ │ cmp r8, #0 │ │ │ │ bne 2bd8c4 │ │ │ │ b 2bd418 │ │ │ │ ldr r0, [pc, #392] @ 2bda74 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2bd498 │ │ │ │ bl 253e4c <__errno_location@plt> │ │ │ │ ldr r2, [pc, #368] @ 2bda78 │ │ │ │ ldr r3, [pc, #368] @ 2bda7c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #364] @ 2bda80 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r0] │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #241 @ 0xf1 │ │ │ │ - bl 99bb4c │ │ │ │ + bl 99bb94 │ │ │ │ cmp r9, r4 │ │ │ │ bne 2bd81c │ │ │ │ b 2bd6a8 │ │ │ │ ldr r3, [pc, #316] @ 2bda84 │ │ │ │ ldr r2, [pc, #316] @ 2bda88 │ │ │ │ ldr r1, [pc, #316] @ 2bda8c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r6 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, #249 @ 0xf9 │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ mov r0, fp │ │ │ │ bl 253714 │ │ │ │ cmp r9, #0 │ │ │ │ bne 2bd81c │ │ │ │ b 2bd6a8 │ │ │ │ ldr r3, [pc, #264] @ 2bda90 │ │ │ │ ldr r2, [pc, #264] @ 2bda94 │ │ │ │ @@ -107904,75 +107904,75 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #240] @ 2bda9c │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ mov r0, fp │ │ │ │ bl 253714 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #60 @ 0x3c │ │ │ │ bl 253384 │ │ │ │ cmp r9, #0 │ │ │ │ bne 2bd81c │ │ │ │ b 2bd6a8 │ │ │ │ @ instruction: 0x009edbf0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq sp, lr, r0, ror #23 │ │ │ │ @ instruction: 0x000001b6 │ │ │ │ andeq r0, r0, r1, asr #4 │ │ │ │ stmdane r3, {r3, r7, fp} │ │ │ │ - rsbseq r7, r2, r4, lsr #9 │ │ │ │ - ldrheq r7, [r2], #-68 @ 0xffffffbc @ │ │ │ │ + ldrsheq r7, [r2], #-68 @ 0xffffffbc @ │ │ │ │ + rsbseq r7, r2, r4, lsl #10 │ │ │ │ @ instruction: 0x009ed9f4 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ - rsbseq r7, r2, r0, lsl r4 │ │ │ │ - umulleq fp, r6, r4, r3 │ │ │ │ - rsbseq r4, r2, ip, lsl #20 │ │ │ │ - ldrsheq r4, [r2], #-144 @ 0xffffff70 @ │ │ │ │ + rsbseq r7, r2, r0, ror #8 │ │ │ │ + addeq fp, r6, r4, ror #7 │ │ │ │ + rsbseq r4, r2, ip, asr sl │ │ │ │ + rsbseq r4, r2, r0, asr #20 │ │ │ │ addseq sp, lr, r4, lsr #16 │ │ │ │ addseq sp, lr, r8, asr #15 │ │ │ │ - ldrdeq fp, [r6], r0 │ │ │ │ - ldrsbeq r7, [r2], #-8 @ │ │ │ │ - rsbseq r6, r2, r8, ror #29 │ │ │ │ + addeq fp, r6, r0, lsr #4 │ │ │ │ + rsbseq r7, r2, r8, lsr #2 │ │ │ │ + rsbseq r6, r2, r8, lsr pc │ │ │ │ andeq r0, r0, r1, ror #2 │ │ │ │ addseq sp, lr, r0, ror #14 │ │ │ │ - addeq fp, r6, ip, ror #2 │ │ │ │ - rsbseq r7, r2, r4, asr #32 │ │ │ │ - rsbseq r6, r2, r4, lsl #29 │ │ │ │ + @ instruction: 0x0086b1bc │ │ │ │ + @ instruction: 0x00727094 │ │ │ │ + ldrsbeq r6, [r2], #-228 @ 0xffffff1c @ │ │ │ │ addseq sp, lr, r8, lsl #14 │ │ │ │ - addeq fp, r6, r0, lsl r1 │ │ │ │ - rsbseq r7, r2, r8, asr #32 │ │ │ │ - rsbseq r6, r2, r8, lsr #28 │ │ │ │ + addeq fp, r6, r0, ror #2 │ │ │ │ + @ instruction: 0x00727098 │ │ │ │ + rsbseq r6, r2, r8, ror lr │ │ │ │ andeq r0, r0, pc, ror #2 │ │ │ │ - rsbseq r7, r2, r0, lsr #32 │ │ │ │ - addeq fp, r6, r4, asr #1 │ │ │ │ - ldrsbeq r6, [r2], #-220 @ 0xffffff24 @ │ │ │ │ + rsbseq r7, r2, r0, ror r0 │ │ │ │ + addeq fp, r6, r4, lsl r1 │ │ │ │ + rsbseq r6, r2, ip, lsr #28 │ │ │ │ andeq r0, r0, r6, ror r1 │ │ │ │ addseq sp, lr, r0, ror #12 │ │ │ │ - rsbseq r7, r2, r0, rrx │ │ │ │ - addeq fp, r6, ip, asr r0 │ │ │ │ - rsbseq r6, r2, r4, ror sp │ │ │ │ + ldrheq r7, [r2], #-0 @ │ │ │ │ + addeq fp, r6, ip, lsr #1 │ │ │ │ + rsbseq r6, r2, r4, asr #27 │ │ │ │ andeq r0, r0, r9, lsl r1 │ │ │ │ andeq r4, r0, r4, lsr #16 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - ldrsbeq r6, [r2], #-248 @ 0xffffff08 @ │ │ │ │ - ldrheq r6, [r2], #-240 @ 0xffffff10 @ │ │ │ │ - ldrheq r6, [r2], #-228 @ 0xffffff1c @ │ │ │ │ - addeq sl, r6, ip, lsr pc │ │ │ │ - rsbseq r6, r2, r4, asr ip │ │ │ │ - addeq sl, r6, r0, lsl #30 │ │ │ │ - rsbseq r6, r2, r4, lsr #29 │ │ │ │ - rsbseq r6, r2, r4, lsl ip │ │ │ │ - addeq sl, r6, r0, asr #29 │ │ │ │ - @ instruction: 0x00726e90 │ │ │ │ - ldrsbeq r6, [r2], #-184 @ 0xffffff48 @ │ │ │ │ + rsbseq r7, r2, r8, lsr #32 │ │ │ │ + rsbseq r7, r2, r0 │ │ │ │ + rsbseq r6, r2, r4, lsl #30 │ │ │ │ + addeq sl, r6, ip, lsl #31 │ │ │ │ + rsbseq r6, r2, r4, lsr #25 │ │ │ │ + addeq sl, r6, r0, asr pc │ │ │ │ + ldrsheq r6, [r2], #-228 @ 0xffffff1c @ │ │ │ │ + rsbseq r6, r2, r4, ror #24 │ │ │ │ + addeq sl, r6, r0, lsl pc │ │ │ │ + rsbseq r6, r2, r0, ror #29 │ │ │ │ + rsbseq r6, r2, r8, lsr #24 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #224] @ 2bdb98 │ │ │ │ mov r7, r2 │ │ │ │ @@ -107983,24 +107983,24 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 757d0c │ │ │ │ - bl 751180 │ │ │ │ + bl 757d54 │ │ │ │ + bl 7511c8 │ │ │ │ ldr r2, [pc, #176] @ 2bdba4 │ │ │ │ ldr r1, [pc, #176] @ 2bdba8 │ │ │ │ add r4, r4, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r2, [r0, #1128] @ 0x468 │ │ │ │ cmp r2, #0 │ │ │ │ beq 2bdb24 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 2bdaa0 │ │ │ │ mov r0, r6 │ │ │ │ @@ -108028,20 +108028,20 @@ │ │ │ │ movhi r0, #1 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addeq sl, r6, r4, ror lr │ │ │ │ - rsbseq sp, r1, r4, asr r9 │ │ │ │ - ldrsbeq r5, [r6], #-176 @ 0xffffff50 @ │ │ │ │ - ldrsbeq r6, [r2], #-208 @ 0xffffff30 @ │ │ │ │ - rsbseq fp, r4, ip, lsl #1 │ │ │ │ - rsbseq r6, r2, r4, lsr #27 │ │ │ │ + addeq sl, r6, r4, asr #29 │ │ │ │ + rsbseq sp, r1, r4, lsr #19 │ │ │ │ + rsbseq r5, r6, r0, lsr #24 │ │ │ │ + rsbseq r6, r2, r0, lsr #28 │ │ │ │ + ldrsbeq fp, [r4], #-12 @ │ │ │ │ + ldrsheq r6, [r2], #-212 @ 0xffffff2c @ │ │ │ │ │ │ │ │ 002bdbb0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #280] @ 2bdce0 │ │ │ │ @@ -108054,25 +108054,25 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ ldr r7, [pc, #260] @ 2bdcec │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 75c52c │ │ │ │ + bl 75c574 │ │ │ │ ldr r2, [pc, #236] @ 2bdcf0 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r7, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r1, [pc, #212] @ 2bdcf4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757cbc │ │ │ │ + bl 757d04 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2bdc74 │ │ │ │ ldr r1, [pc, #196] @ 2bdcf8 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ bl 254344 │ │ │ │ @@ -108093,15 +108093,15 @@ │ │ │ │ ldr r1, [pc, #128] @ 2bdd00 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r7, #16 │ │ │ │ mov r2, #61 @ 0x3d │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -108110,37 +108110,37 @@ │ │ │ │ ldr r1, [pc, #68] @ 2bdd08 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r7, #16 │ │ │ │ mov r2, #68 @ 0x44 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 2bdc98 │ │ │ │ addseq sp, lr, r0, asr r2 │ │ │ │ andeq r4, r0, ip, ror #13 │ │ │ │ - rsbseq r5, r6, ip, asr #21 │ │ │ │ - addeq sl, r6, ip, lsr sp │ │ │ │ - rsbseq sp, r1, ip, lsl r8 │ │ │ │ - ldrsbeq r6, [r2], #-192 @ 0xffffff40 @ │ │ │ │ - rsbseq r6, r2, r0, lsl sp │ │ │ │ - rsbseq r6, r2, r8, lsl #25 │ │ │ │ - rsbseq r6, r2, r8, ror ip │ │ │ │ - @ instruction: 0x00726c90 │ │ │ │ - rsbseq r6, r2, r4, lsr ip │ │ │ │ + rsbseq r5, r6, ip, lsl fp │ │ │ │ + addeq sl, r6, ip, lsl #27 │ │ │ │ + rsbseq sp, r1, ip, ror #16 │ │ │ │ + rsbseq r6, r2, r0, lsr #26 │ │ │ │ + rsbseq r6, r2, r0, ror #26 │ │ │ │ + ldrsbeq r6, [r2], #-200 @ 0xffffff38 @ │ │ │ │ + rsbseq r6, r2, r8, asr #25 │ │ │ │ + rsbseq r6, r2, r0, ror #25 │ │ │ │ + rsbseq r6, r2, r4, lsl #25 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 2bdd20 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757664 │ │ │ │ + b 7576ac │ │ │ │ addseq sl, r0, r4, ror #10 │ │ │ │ ldr r0, [pc, #8] @ 2bdd34 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #52 @ 0x34 │ │ │ │ - b 757664 │ │ │ │ + b 7576ac │ │ │ │ addseq sl, r0, r4, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #392] @ 2bdedc │ │ │ │ @@ -108241,60 +108241,60 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #162 @ 0xa2 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ addseq sp, lr, r4, asr #1 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - @ instruction: 0x0086acbc │ │ │ │ + addeq sl, r6, ip, lsl #26 │ │ │ │ adceq r4, lr, r4, asr #18 │ │ │ │ @ instruction: 0x009ecff0 │ │ │ │ - addeq sl, r6, r8, lsl ip │ │ │ │ - addeq sl, r6, r8, lsl #26 │ │ │ │ - @ instruction: 0x0086abbc │ │ │ │ - ldrsbeq r6, [r2], #-164 @ 0xffffff5c @ │ │ │ │ - rsbseq r6, r2, r0, ror #21 │ │ │ │ + addeq sl, r6, r8, ror #24 │ │ │ │ + addeq sl, r6, r8, asr sp │ │ │ │ + addeq sl, r6, ip, lsl #24 │ │ │ │ + rsbseq r6, r2, r4, lsr #22 │ │ │ │ + rsbseq r6, r2, r0, lsr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #240] @ 2be00c │ │ │ │ ldr r3, [pc, #240] @ 2be010 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #220] @ 0xdc │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 8bbb48 │ │ │ │ + bl 8bbb90 │ │ │ │ add r7, r6, #224 @ 0xe0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 99b2d8 │ │ │ │ + bl 99b320 │ │ │ │ cmp r4, #0 │ │ │ │ cmpne r0, #0 │ │ │ │ beq 2bdfc4 │ │ │ │ mov r5, r0 │ │ │ │ mov r9, #0 │ │ │ │ mov r8, sp │ │ │ │ cmp r4, r5 │ │ │ │ movcc r1, r4 │ │ │ │ movcs r1, r5 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r7 │ │ │ │ str r9, [sp] │ │ │ │ - bl 99b0b0 │ │ │ │ + bl 99b0f8 │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r6, #220] @ 0xdc │ │ │ │ - bl 8bbbb8 │ │ │ │ + bl 8bbc00 │ │ │ │ ldr r0, [r6, #220] @ 0xdc │ │ │ │ - bl 8bbb48 │ │ │ │ + bl 8bbb90 │ │ │ │ ldr r3, [sp] │ │ │ │ subs r5, r5, r3 │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r3, #0 │ │ │ │ andne r3, r3, #1 │ │ │ │ @@ -108332,89 +108332,89 @@ │ │ │ │ mov r0, #64 @ 0x40 │ │ │ │ mov r6, r1 │ │ │ │ bl 253504 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r0 │ │ │ │ str r4, [r6, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bc9b0 │ │ │ │ + bl 8bc9f8 │ │ │ │ ldr r1, [pc, #212] @ 2be130 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99f93c │ │ │ │ + bl 99f984 │ │ │ │ ldr r1, [pc, #192] @ 2be134 │ │ │ │ add r1, pc, r1 │ │ │ │ cmp r0, #0 │ │ │ │ asrne r3, r0, #31 │ │ │ │ movne r2, #1 │ │ │ │ strbne r2, [r4, #6] │ │ │ │ strne r0, [r4, #8] │ │ │ │ mov r2, #0 │ │ │ │ strne r3, [r4, #12] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #0 │ │ │ │ - bl 99f93c │ │ │ │ + bl 99f984 │ │ │ │ ldr r1, [pc, #148] @ 2be138 │ │ │ │ add r1, pc, r1 │ │ │ │ cmp r0, #0 │ │ │ │ asrne r3, r0, #31 │ │ │ │ movne r2, #1 │ │ │ │ strbne r2, [r4, #16] │ │ │ │ strne r0, [r4, #24] │ │ │ │ mov r2, #0 │ │ │ │ strne r3, [r4, #28] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #0 │ │ │ │ - bl 99f93c │ │ │ │ + bl 99f984 │ │ │ │ ldr r1, [pc, #104] @ 2be13c │ │ │ │ add r1, pc, r1 │ │ │ │ cmp r0, #0 │ │ │ │ asrne r3, r0, #31 │ │ │ │ movne r2, #1 │ │ │ │ strbne r2, [r4, #32] │ │ │ │ strne r0, [r4, #40] @ 0x28 │ │ │ │ mov r2, #0 │ │ │ │ strne r3, [r4, #44] @ 0x2c │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #0 │ │ │ │ - bl 99f93c │ │ │ │ + bl 99f984 │ │ │ │ cmp r0, #0 │ │ │ │ movne r2, #1 │ │ │ │ asrne r3, r0, #31 │ │ │ │ strbne r2, [r4, #48] @ 0x30 │ │ │ │ strne r0, [r4, #56] @ 0x38 │ │ │ │ strne r3, [r4, #60] @ 0x3c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrheq r6, [r3], #-188 @ 0xffffff44 @ │ │ │ │ - ldrsheq r3, [r2], #-220 @ 0xffffff24 @ │ │ │ │ - addeq ip, r0, r4, ror #7 │ │ │ │ - addeq r5, r0, r0, lsr #17 │ │ │ │ + rsbseq r6, r3, ip, lsl #24 │ │ │ │ + rsbseq r3, r2, ip, asr #28 │ │ │ │ + addeq ip, r0, r4, lsr r4 │ │ │ │ + strdeq r5, [r0], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ 2be1d8 │ │ │ │ ldr r2, [pc, #128] @ 2be1dc │ │ │ │ ldr r1, [pc, #128] @ 2be1e0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #144 @ 0x90 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #231 @ 0xe7 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r3, [pc, #96] @ 2be1e4 │ │ │ │ ldr ip, [pc, #96] @ 2be1e8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #92] @ 2be1ec │ │ │ │ ldr r2, [pc, #92] @ 2be1f0 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -108430,17 +108430,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq sl, r6, r8, lsr #18 │ │ │ │ - rsbseq r6, r2, ip, asr #16 │ │ │ │ - rsbseq pc, fp, r0, lsl #30 │ │ │ │ + addeq sl, r6, r8, ror r9 │ │ │ │ + @ instruction: 0x0072689c │ │ │ │ + rsbseq pc, fp, r0, asr pc @ │ │ │ │ andeq r0, r0, r4, ror #15 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ andeq r1, r0, r8, lsl #12 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -108465,15 +108465,15 @@ │ │ │ │ ldr r3, [pc, #68] @ 2be294 │ │ │ │ add r2, pc, r2 │ │ │ │ stmib sp, {r2, r4} │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r4 │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b51fc │ │ │ │ + bl 9b5244 │ │ │ │ str r6, [r5, #1024] @ 0x400 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -108495,28 +108495,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #184 @ 0xb8 │ │ │ │ ldr r3, [pc, #64] @ 2be314 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r3, [r0, #84] @ 0x54 │ │ │ │ str r4, [r3, #200] @ 0xc8 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq sl, r6, r4, asr #15 │ │ │ │ - ldrsbeq r6, [r2], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbseq r6, r2, r0, lsl #14 │ │ │ │ + addeq sl, r6, r4, lsl r8 │ │ │ │ + rsbseq r6, r2, r0, lsr #14 │ │ │ │ + rsbseq r6, r2, r0, asr r7 │ │ │ │ ldrdeq r0, [r0], -r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 2be364 │ │ │ │ ldr r2, [pc, #52] @ 2be368 │ │ │ │ @@ -108524,22 +108524,22 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #184 @ 0xb8 │ │ │ │ ldr r3, [pc, #40] @ 2be370 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r0, [r0, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2bdf04 │ │ │ │ - addeq sl, r6, r0, asr r7 │ │ │ │ - rsbseq r6, r2, ip, asr r6 │ │ │ │ - rsbseq r6, r2, ip, lsl #13 │ │ │ │ + addeq sl, r6, r0, lsr #15 │ │ │ │ + rsbseq r6, r2, ip, lsr #13 │ │ │ │ + ldrsbeq r6, [r2], #-108 @ 0xffffff94 @ │ │ │ │ ldrdeq r0, [r0], -r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #92] @ 2be3e8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -108553,23 +108553,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ mov r0, #0 │ │ │ │ ldr r4, [r4, #1024] @ 0x400 │ │ │ │ - bl 9b5824 │ │ │ │ + bl 9b586c │ │ │ │ ldr r2, [pc, #28] @ 2be3ec │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d9f08 │ │ │ │ + bl 9d9f50 │ │ │ │ adds r2, r0, #250 @ 0xfa │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9b56f0 │ │ │ │ + b 9b5738 │ │ │ │ adceq r4, lr, ip, lsr #7 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #176] @ 2be4b8 │ │ │ │ @@ -108579,53 +108579,53 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r6, pc, r6 │ │ │ │ add r2, r5, #196 @ 0xc4 │ │ │ │ mov r3, #19 │ │ │ │ str r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r7, [pc, #140] @ 2be4c4 │ │ │ │ mov r1, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #216 @ 0xd8 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #224 @ 0xe0 │ │ │ │ - bl 99ad34 │ │ │ │ + bl 99ad7c │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ str r2, [r4, #152] @ 0x98 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r3, [pc, #84] @ 2be4c8 │ │ │ │ mov r2, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ str r4, [r0, #124] @ 0x7c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addeq sl, r6, ip, ror r6 │ │ │ │ - rsbseq r2, r2, r8, lsl #30 │ │ │ │ - rsbseq r3, r2, r4, asr r2 │ │ │ │ - ldrsheq r2, [r2], #-236 @ 0xffffff14 @ │ │ │ │ + addeq sl, r6, ip, asr #13 │ │ │ │ + rsbseq r2, r2, r8, asr pc │ │ │ │ + rsbseq r3, r2, r4, lsr #5 │ │ │ │ + rsbseq r2, r2, ip, asr #30 │ │ │ │ addseq r9, r0, r8, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #156] @ 2be580 │ │ │ │ mov r6, r1 │ │ │ │ @@ -108636,15 +108636,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r3, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #13 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ bl 2b34a8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2be560 │ │ │ │ ldr r3, [r4, #204] @ 0xcc │ │ │ │ ldr r1, [r4, #208] @ 0xd0 │ │ │ │ cmp r3, r6, lsl #3 │ │ │ │ lsl r2, r6, #3 │ │ │ │ @@ -108664,17 +108664,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq sl, r6, r0, lsr #11 │ │ │ │ - rsbseq r2, r2, r4, lsr lr │ │ │ │ - rsbseq r2, r2, r0, lsr #28 │ │ │ │ + strdeq sl, [r6], r0 │ │ │ │ + rsbseq r2, r2, r4, lsl #29 │ │ │ │ + rsbseq r2, r2, r0, ror lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r5, [pc, #528] @ 2be7b4 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -108682,15 +108682,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #512] @ 2be7b8 │ │ │ │ ldr r1, [pc, #512] @ 2be7bc │ │ │ │ mov r3, #13 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov sl, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #1 │ │ │ │ bne 2be798 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 253c54 │ │ │ │ @@ -108805,19 +108805,19 @@ │ │ │ │ ldr r1, [pc, #32] @ 2be7c0 │ │ │ │ ldr r0, [pc, #32] @ 2be7c4 │ │ │ │ ldr r2, [pc, #32] @ 2be7c8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r5, #232 @ 0xe8 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addeq sl, r6, r0, ror #9 │ │ │ │ - rsbseq r2, r2, r0, ror #26 │ │ │ │ - rsbseq r2, r2, r4, ror sp │ │ │ │ - ldrsheq r6, [r2], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbseq r6, r2, r8, lsr r2 │ │ │ │ + addeq sl, r6, r0, lsr r5 │ │ │ │ + ldrheq r2, [r2], #-208 @ 0xffffff30 @ │ │ │ │ + rsbseq r2, r2, r4, asr #27 │ │ │ │ + rsbseq r6, r2, ip, asr #4 │ │ │ │ + rsbseq r6, r2, r8, lsl #5 │ │ │ │ andeq r0, r0, r2, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #180] @ 0xb4 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -108838,15 +108838,15 @@ │ │ │ │ mov r5, r1 │ │ │ │ cmp r3, r2 │ │ │ │ movlt r3, r2 │ │ │ │ str r3, [r0, #192] @ 0xc0 │ │ │ │ ldr r0, [r0, #172] @ 0xac │ │ │ │ mov r1, r6 │ │ │ │ add r0, r2, r0 │ │ │ │ - bl 9d8d2c │ │ │ │ + bl 9d8d74 │ │ │ │ ldr r7, [r4, #168] @ 0xa8 │ │ │ │ ldr r3, [r4, #148] @ 0x94 │ │ │ │ subs r7, r1, r7 │ │ │ │ addmi r7, r7, r6 │ │ │ │ cmp r3, r7 │ │ │ │ ble 2be8cc │ │ │ │ ldr r3, [r4, #144] @ 0x90 │ │ │ │ @@ -108863,15 +108863,15 @@ │ │ │ │ add r8, r9, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ add r8, r8, #1 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldrb r3, [r9, r6] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ str r8, [sp] │ │ │ │ bl 2bdd38 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ @@ -108883,29 +108883,29 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - addeq sl, r6, ip, lsl #4 │ │ │ │ - @ instruction: 0x00722a94 │ │ │ │ - rsbseq r2, r2, r8, lsr #21 │ │ │ │ + addeq sl, r6, ip, asr r2 │ │ │ │ + rsbseq r2, r2, r4, ror #21 │ │ │ │ + ldrsheq r2, [r2], #-168 @ 0xffffff58 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r7, [r0, #84] @ 0x54 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r7, #172] @ 0xac │ │ │ │ mov r4, r1 │ │ │ │ add r0, r2, r0 │ │ │ │ ldr r1, [r7, #152] @ 0x98 │ │ │ │ mov r6, r2 │ │ │ │ - bl 9d8d2c │ │ │ │ + bl 9d8d74 │ │ │ │ ldr r3, [r7, #144] @ 0x90 │ │ │ │ ldr ip, [r7, #176] @ 0xb0 │ │ │ │ cmp r3, r4 │ │ │ │ suble r4, r3, #1 │ │ │ │ mov lr, #32 │ │ │ │ mov r2, r6 │ │ │ │ mla r3, r1, r3, r4 │ │ │ │ @@ -108940,15 +108940,15 @@ │ │ │ │ ldr r2, [pc, #820] @ 2becf0 │ │ │ │ add r3, r3, #184 @ 0xb8 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #808] @ 2becf4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldrb r3, [r4, #6] │ │ │ │ ldr sl, [pc, #792] @ 2becf8 │ │ │ │ cmp r3, #0 │ │ │ │ add sl, pc, sl │ │ │ │ mov r5, r0 │ │ │ │ beq 2bebc0 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ @@ -108966,37 +108966,37 @@ │ │ │ │ movne r4, #0 │ │ │ │ cmp r2, #0 │ │ │ │ bne 2bebe8 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2beb7c │ │ │ │ ldr r0, [pc, #712] @ 2bed00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 75923c │ │ │ │ + bl 759284 │ │ │ │ ldr r3, [pc, #704] @ 2bed04 │ │ │ │ ldr r2, [pc, #704] @ 2bed08 │ │ │ │ ldr r1, [pc, #704] @ 2bed0c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #672] @ 2bed10 │ │ │ │ ldr r2, [pc, #672] @ 2bed14 │ │ │ │ ldr r1, [pc, #672] @ 2bed18 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #13 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r1, r7 │ │ │ │ mov r7, #7 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 2b138c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ @@ -109019,15 +109019,15 @@ │ │ │ │ bl 25357c │ │ │ │ mov r4, r0 │ │ │ │ bl 254b6c │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8bb9b0 │ │ │ │ + bl 8bb9f8 │ │ │ │ mov r0, r4 │ │ │ │ bl 253810 │ │ │ │ strh r7, [r5, #108] @ 0x6c │ │ │ │ mov r3, #1 │ │ │ │ ldr r2, [pc, #504] @ 2bed20 │ │ │ │ strb r3, [r9] │ │ │ │ ldr r3, [pc, #436] @ 2bece4 │ │ │ │ @@ -109051,24 +109051,24 @@ │ │ │ │ bne 2bebdc │ │ │ │ cmp r2, #0 │ │ │ │ bne 2bec40 │ │ │ │ ldr r4, [pc, #416] @ 2bed24 │ │ │ │ mov r7, #384 @ 0x180 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75923c │ │ │ │ + bl 759284 │ │ │ │ ldr r3, [pc, #400] @ 2bed28 │ │ │ │ ldr r2, [pc, #400] @ 2bed2c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r8, #640 @ 0x280 │ │ │ │ mov r4, r0 │ │ │ │ b 2bea68 │ │ │ │ ldrb r8, [r4, #32] │ │ │ │ cmp r8, #0 │ │ │ │ ldrne r3, [r4, #40] @ 0x28 │ │ │ │ moveq r3, r8 │ │ │ │ @@ -109094,15 +109094,15 @@ │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2bec9c │ │ │ │ ldr r0, [pc, #268] @ 2bed3c │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2bea28 │ │ │ │ ldr r3, [pc, #232] @ 2bed30 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2beb7c │ │ │ │ ldr r3, [pc, #216] @ 2bed34 │ │ │ │ @@ -109115,61 +109115,61 @@ │ │ │ │ ldrb r4, [r3] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2bec94 │ │ │ │ ldr r0, [pc, #188] @ 2bed40 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2beb7c │ │ │ │ mov sl, r1 │ │ │ │ mov r7, r1 │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r8, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 2bed44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2bea28 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ umullseq ip, lr, r0, r4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - ldrdeq sl, [r6], r8 │ │ │ │ - rsbseq r6, r2, ip │ │ │ │ - rsbseq r5, r2, r0, ror #31 │ │ │ │ + addeq sl, r6, r8, lsr #2 │ │ │ │ + rsbseq r6, r2, ip, asr r0 │ │ │ │ + rsbseq r6, r2, r0, lsr r0 │ │ │ │ ldrdeq r0, [r0], -r5 │ │ │ │ addseq ip, lr, ip, lsr r4 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ - rsbseq r2, r2, r0, asr #26 │ │ │ │ - addeq sl, r6, ip, lsr r0 │ │ │ │ - rsbseq r2, r2, r8, asr #17 │ │ │ │ - rsbseq r2, r2, r0, lsr #24 │ │ │ │ - addeq sl, r6, r0, lsl r0 │ │ │ │ - rsbseq r2, r2, r0, lsr #17 │ │ │ │ - ldrheq r2, [r2], #-132 @ 0xffffff7c @ │ │ │ │ - rsbseq r5, r2, r8, asr pc │ │ │ │ + @ instruction: 0x00722d90 │ │ │ │ + addeq sl, r6, ip, lsl #1 │ │ │ │ + rsbseq r2, r2, r8, lsl r9 │ │ │ │ + rsbseq r2, r2, r0, ror ip │ │ │ │ + addeq sl, r6, r0, rrx │ │ │ │ + ldrsheq r2, [r2], #-128 @ 0xffffff80 @ │ │ │ │ + rsbseq r2, r2, r4, lsl #18 │ │ │ │ + rsbseq r5, r2, r8, lsr #31 │ │ │ │ @ instruction: 0x009ec2f0 │ │ │ │ - ldrsheq r2, [r2], #-164 @ 0xffffff5c @ │ │ │ │ - addeq r9, r6, ip, ror #29 │ │ │ │ - rsbseq r2, r2, r4, ror r7 │ │ │ │ + rsbseq r2, r2, r4, asr #22 │ │ │ │ + addeq r9, r6, ip, lsr pc │ │ │ │ + rsbseq r2, r2, r4, asr #15 │ │ │ │ andeq r3, r0, r8, ror #6 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - ldrsheq r5, [r2], #-216 @ 0xffffff28 @ │ │ │ │ - rsbseq r5, r2, r0, lsr #27 │ │ │ │ - rsbseq r5, r2, r4, lsr sp │ │ │ │ + rsbseq r5, r2, r8, asr #28 │ │ │ │ + ldrsheq r5, [r2], #-208 @ 0xffffff30 @ │ │ │ │ + rsbseq r5, r2, r4, lsl #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #444] @ 2bef1c │ │ │ │ ldr r2, [pc, #444] @ 2bef20 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -109177,15 +109177,15 @@ │ │ │ │ ldr r1, [pc, #436] @ 2bef24 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #196 @ 0xc4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r2, [r0, #180] @ 0xb4 │ │ │ │ ldr r3, [r0, #184] @ 0xb8 │ │ │ │ mov r4, r0 │ │ │ │ cmp r2, r3 │ │ │ │ bgt 2bee90 │ │ │ │ ldr r5, [r0, #188] @ 0xbc │ │ │ │ ldr r3, [r0, #144] @ 0x90 │ │ │ │ @@ -109229,15 +109229,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r2, [r4, #188] @ 0xbc │ │ │ │ ldr r1, [r4, #180] @ 0xb4 │ │ │ │ ldr r3, [r4, #184] @ 0xb8 │ │ │ │ sub r5, r5, r2 │ │ │ │ sub r3, r3, r1 │ │ │ │ str r5, [sp] │ │ │ │ bl 2b279c │ │ │ │ @@ -109265,37 +109265,37 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #216 @ 0xd8 │ │ │ │ mov r3, #13 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r2, [r4, #164] @ 0xa4 │ │ │ │ ldr r1, [r4, #160] @ 0xa0 │ │ │ │ bl 2b26f4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #196] @ 0xc4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r9, r6, r4, lsr #26 │ │ │ │ - rsbseq r2, r2, r8, lsr #11 │ │ │ │ - ldrsheq r2, [r2], #-140 @ 0xffffff74 @ │ │ │ │ - addeq r9, r6, ip, asr #24 │ │ │ │ - ldrsbeq r2, [r2], #-76 @ 0xffffffb4 @ │ │ │ │ - ldrsheq r2, [r2], #-64 @ 0xffffffc0 @ │ │ │ │ - @ instruction: 0x00869bbc │ │ │ │ - rsbseq r2, r2, r4, asr #8 │ │ │ │ - rsbseq r2, r2, r8, asr r4 │ │ │ │ + addeq r9, r6, r4, ror sp │ │ │ │ + ldrsheq r2, [r2], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbseq r2, r2, ip, asr #18 │ │ │ │ + umulleq r9, r6, ip, ip │ │ │ │ + rsbseq r2, r2, ip, lsr #10 │ │ │ │ + rsbseq r2, r2, r0, asr #10 │ │ │ │ + addeq r9, r6, ip, lsl #24 │ │ │ │ + @ instruction: 0x00722494 │ │ │ │ + rsbseq r2, r2, r8, lsr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r8, r1 │ │ │ │ ldr r1, [pc, #424] @ 2bf104 │ │ │ │ ldr r2, [pc, #424] @ 2bf108 │ │ │ │ @@ -109313,15 +109313,15 @@ │ │ │ │ str r3, [r0, #196] @ 0xc4 │ │ │ │ ldr r0, [r0, #172] @ 0xac │ │ │ │ ldr r3, [r4, #164] @ 0xa4 │ │ │ │ cmp r6, r7 │ │ │ │ add r0, r0, r3 │ │ │ │ mov r1, r9 │ │ │ │ suble r7, r6, #1 │ │ │ │ - bl 9d8d2c │ │ │ │ + bl 9d8d74 │ │ │ │ ldr r5, [r4, #168] @ 0xa8 │ │ │ │ ldr r3, [r4, #148] @ 0x94 │ │ │ │ subs r5, r1, r5 │ │ │ │ addmi r5, r5, r9 │ │ │ │ cmp r3, r5 │ │ │ │ ble 2bf06c │ │ │ │ mla r6, r1, r6, r7 │ │ │ │ @@ -109342,15 +109342,15 @@ │ │ │ │ add r3, r3, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #13 │ │ │ │ add r8, r8, #1 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldrb r3, [r9, r6] │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ str r8, [sp] │ │ │ │ bl 2bdd38 │ │ │ │ ldr r2, [pc, #228] @ 2bf11c │ │ │ │ ldr r3, [pc, #204] @ 2bf108 │ │ │ │ @@ -109392,34 +109392,34 @@ │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #96] @ 2bf130 │ │ │ │ strh r3, [sp, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ add r2, sp, #8 │ │ │ │ ldrb r3, [r9, r6] │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r5 │ │ │ │ bl 2bdd38 │ │ │ │ b 2bf030 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq fp, lr, r0, asr #29 │ │ │ │ andeq r4, r0, r0 │ │ │ │ adceq r3, lr, r8, asr r7 │ │ │ │ - addeq r9, r6, ip, lsl #21 │ │ │ │ - rsbseq r2, r2, ip, lsl r3 │ │ │ │ - rsbseq r2, r2, r0, lsr r3 │ │ │ │ + ldrdeq r9, [r6], ip │ │ │ │ + rsbseq r2, r2, ip, ror #6 │ │ │ │ + rsbseq r2, r2, r0, lsl #7 │ │ │ │ addseq fp, lr, r4, ror #27 │ │ │ │ addseq fp, lr, r8, lsr #27 │ │ │ │ - addeq r9, r6, ip, asr #19 │ │ │ │ - rsbseq r2, r2, ip, asr #4 │ │ │ │ - rsbseq r2, r2, r0, ror #4 │ │ │ │ + addeq r9, r6, ip, lsl sl │ │ │ │ + @ instruction: 0x0072229c │ │ │ │ + ldrheq r2, [r2], #-32 @ 0xffffffe0 @ │ │ │ │ andeq r0, r0, r7, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r4, [pc, #664] @ 2bf3e4 │ │ │ │ ldr r2, [pc, #664] @ 2bf3e8 │ │ │ │ @@ -109437,15 +109437,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #13 │ │ │ │ mov r2, r8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ bl 2b427c │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 2bf3c8 │ │ │ │ str r9, [sp] │ │ │ │ ldr r3, [r6, #144] @ 0x90 │ │ │ │ mov r2, r8 │ │ │ │ sub r3, r3, #1 │ │ │ │ @@ -109457,15 +109457,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ str r3, [r6, #192] @ 0xc0 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #13 │ │ │ │ str sl, [r6, #180] @ 0xb4 │ │ │ │ str sl, [r6, #188] @ 0xbc │ │ │ │ str r8, [r6, #196] @ 0xc4 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ add r4, r4, #16 │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bl 253c54 │ │ │ │ mov fp, r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bl 255f34 │ │ │ │ @@ -109512,15 +109512,15 @@ │ │ │ │ add r4, r4, r2 │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #13 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ str sl, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldrb r3, [r4, #-1] │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r2, fp │ │ │ │ bl 2bdd38 │ │ │ │ ldr r3, [r6, #144] @ 0x90 │ │ │ │ add r5, r5, #1 │ │ │ │ @@ -109545,15 +109545,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bl 253c54 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bl 255f34 │ │ │ │ mov r2, #0 │ │ │ │ @@ -109585,28 +109585,28 @@ │ │ │ │ ldr r1, [pc, #68] @ 2bf414 │ │ │ │ ldr r0, [pc, #68] @ 2bf418 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r4, #252 @ 0xfc │ │ │ │ mov r2, #228 @ 0xe4 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addeq r9, r6, r4, lsr r9 │ │ │ │ + addeq r9, r6, r4, lsl #19 │ │ │ │ addseq fp, lr, r4, asr #25 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq r2, r2, ip, lsr #3 │ │ │ │ - rsbseq r2, r2, r0, asr #3 │ │ │ │ - addeq r9, r6, r0, lsr #16 │ │ │ │ - rsbseq r2, r2, r8, lsr #1 │ │ │ │ - @ instruction: 0x00722094 │ │ │ │ - addeq r9, r6, ip, asr r7 │ │ │ │ - rsbseq r1, r2, ip, ror #31 │ │ │ │ - rsbseq r2, r2, r0 │ │ │ │ + ldrsheq r2, [r2], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbseq r2, r2, r0, lsl r2 │ │ │ │ + addeq r9, r6, r0, ror r8 │ │ │ │ + ldrsheq r2, [r2], #-8 @ │ │ │ │ + rsbseq r2, r2, r4, ror #1 │ │ │ │ + addeq r9, r6, ip, lsr #15 │ │ │ │ + rsbseq r2, r2, ip, lsr r0 │ │ │ │ + rsbseq r2, r2, r0, asr r0 │ │ │ │ umullseq fp, lr, r8, sl │ │ │ │ - ldrsbeq r5, [r2], #-80 @ 0xffffffb0 @ │ │ │ │ - ldrsbeq r5, [r2], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbseq r5, r2, r0, lsr #12 │ │ │ │ + rsbseq r5, r2, ip, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #128] @ 2bf4b4 │ │ │ │ ldr r7, [pc, #128] @ 2bf4b8 │ │ │ │ ldr r6, [pc, #128] @ 2bf4bc │ │ │ │ @@ -109615,40 +109615,40 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ add r4, r4, #196 @ 0xc4 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r1, [pc, #88] @ 2bf4c0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757cbc │ │ │ │ + bl 757d04 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2bf488 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 2bf134 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ bl 2be58c │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 2bf134 │ │ │ │ - addeq r9, r6, ip, asr #12 │ │ │ │ - ldrsbeq r1, [r2], #-236 @ 0xffffff14 @ │ │ │ │ - rsbseq r2, r2, r4, lsr r2 │ │ │ │ - rsbseq r2, r2, r0, lsl r3 │ │ │ │ + umulleq r9, r6, ip, r6 │ │ │ │ + rsbseq r1, r2, ip, lsr #30 │ │ │ │ + rsbseq r2, r2, r4, lsl #5 │ │ │ │ + rsbseq r2, r2, r0, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r1, [pc, #680] @ 2bf784 │ │ │ │ ldr r3, [r0, #164] @ 0xa4 │ │ │ │ ldr r2, [pc, #676] @ 2bf788 │ │ │ │ @@ -109676,15 +109676,15 @@ │ │ │ │ cmp r6, r1 │ │ │ │ addne r0, r0, r6 │ │ │ │ moveq r6, #0 │ │ │ │ cmp r3, r1 │ │ │ │ addlt r3, r3, #1 │ │ │ │ strlt r3, [r4, #156] @ 0x9c │ │ │ │ str r6, [r4, #172] @ 0xac │ │ │ │ - bl 9d8d2c │ │ │ │ + bl 9d8d74 │ │ │ │ ldr r5, [r4, #144] @ 0x90 │ │ │ │ ldr r3, [r4, #176] @ 0xb0 │ │ │ │ cmp r5, #0 │ │ │ │ mul r1, r5, r1 │ │ │ │ add r1, r1, r1, lsl #1 │ │ │ │ add r3, r3, r1 │ │ │ │ ble 2bf5a8 │ │ │ │ @@ -109743,15 +109743,15 @@ │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #13 │ │ │ │ mov r1, r9 │ │ │ │ str r6, [r4, #180] @ 0xb4 │ │ │ │ str r6, [r4, #188] @ 0xbc │ │ │ │ mov r0, r4 │ │ │ │ str sl, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r5, [r4, #148] @ 0x94 │ │ │ │ ldr fp, [r4, #144] @ 0x90 │ │ │ │ bl 2b427c │ │ │ │ sub r5, r5, #1 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2bf768 │ │ │ │ lsl r5, r5, #20 │ │ │ │ @@ -109773,15 +109773,15 @@ │ │ │ │ str r5, [sp, #4] │ │ │ │ bl 254494 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ str sl, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ add r7, r7, r5 │ │ │ │ add r8, sp, #36 @ 0x24 │ │ │ │ ldr r9, [r4, #144] @ 0x90 │ │ │ │ lsl r9, r9, #3 │ │ │ │ mov r3, r0 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ ldr r7, [r4, #148] @ 0x94 │ │ │ │ @@ -109820,19 +109820,19 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r7, #268 @ 0x10c │ │ │ │ mov r2, #149 @ 0x95 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ addseq fp, lr, r8, lsr r9 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq fp, lr, r0, ror #16 │ │ │ │ - addeq r9, r6, r8, ror #8 │ │ │ │ - ldrsheq r1, [r2], #-192 @ 0xffffff40 @ │ │ │ │ - rsbseq r1, r2, r4, lsl #26 │ │ │ │ - rsbseq r5, r2, r0, lsr r2 │ │ │ │ - rsbseq r5, r2, ip, lsr r2 │ │ │ │ + @ instruction: 0x008694b8 │ │ │ │ + rsbseq r1, r2, r0, asr #26 │ │ │ │ + rsbseq r1, r2, r4, asr sp │ │ │ │ + rsbseq r5, r2, r0, lsl #5 │ │ │ │ + rsbseq r5, r2, ip, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr ip, [pc, #3612] @ 2c05d8 │ │ │ │ sub sp, sp, #76 @ 0x4c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -109851,15 +109851,15 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #3560] @ 2c05ec │ │ │ │ ldr r3, [pc, #3560] @ 2c05f0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r1, #0 │ │ │ │ ldr r6, [r0, #84] @ 0x54 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r6, #144] @ 0x90 │ │ │ │ mov r0, r6 │ │ │ │ lsl r3, r3, #3 │ │ │ │ str r3, [r6, #204] @ 0xcc │ │ │ │ @@ -109986,15 +109986,15 @@ │ │ │ │ bge 2bfbbc │ │ │ │ ldr r1, [sl, #164] @ 0xa4 │ │ │ │ ldr r0, [sl, #172] @ 0xac │ │ │ │ str r2, [sp, #32] │ │ │ │ add r0, r0, r1 │ │ │ │ ldr r1, [sl, #152] @ 0x98 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 9d8d2c │ │ │ │ + bl 9d8d74 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r0, [sl, #176] @ 0xb0 │ │ │ │ mla r3, r2, r1, r3 │ │ │ │ mov r2, #2 │ │ │ │ add r3, r3, r3, lsl #1 │ │ │ │ strb r9, [r0, r3] │ │ │ │ @@ -110079,15 +110079,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #216 @ 0xd8 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ add r1, r6, #204 @ 0xcc │ │ │ │ ldm r1, {r1, r2, r3, ip} │ │ │ │ sub ip, ip, r2 │ │ │ │ sub r3, r3, r1 │ │ │ │ str ip, [sp] │ │ │ │ bl 2b3990 │ │ │ │ b 2bf8cc │ │ │ │ @@ -110121,22 +110121,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2504] @ 2c0628 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2bf89c │ │ │ │ ldr r3, [r4, #92] @ 0x5c │ │ │ │ ldr r1, [r4, #84] @ 0x54 │ │ │ │ sub r3, r3, #1 │ │ │ │ bic r3, r3, r3, asr #31 │ │ │ │ ldr r2, [r4, #96] @ 0x60 │ │ │ │ ldr r0, [r1, #148] @ 0x94 │ │ │ │ @@ -110386,15 +110386,15 @@ │ │ │ │ bl 25357c │ │ │ │ mov r9, r0 │ │ │ │ bl 254b6c │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r3, #220] @ 0xdc │ │ │ │ - bl 8bbbb8 │ │ │ │ + bl 8bbc00 │ │ │ │ b 2bf8a0 │ │ │ │ ldrb r3, [r4, #108] @ 0x6c │ │ │ │ bic r3, r3, #128 @ 0x80 │ │ │ │ orr r3, r3, #112 @ 0x70 │ │ │ │ strb r3, [r4, #108] @ 0x6c │ │ │ │ b 2bfdb0 │ │ │ │ ldrb r3, [r4, #108] @ 0x6c │ │ │ │ @@ -110532,45 +110532,45 @@ │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r9, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #852] @ 2c0638 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2bf9d4 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ ldr r1, [pc, #836] @ 2c063c │ │ │ │ ldr r0, [r3, #220] @ 0xdc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ - bl 8bbbb8 │ │ │ │ + bl 8bbc00 │ │ │ │ b 2bf89c │ │ │ │ ldr r1, [sl, #164] @ 0xa4 │ │ │ │ ldr r0, [sl, #172] @ 0xac │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r0, r1 │ │ │ │ ldr r3, [sl, #176] @ 0xb0 │ │ │ │ ldr r1, [sl, #152] @ 0x98 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 9d8d2c │ │ │ │ + bl 9d8d74 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mul r0, r2, r1 │ │ │ │ add r1, r3, r0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r0, r9, r0 │ │ │ │ add r1, r1, r1, lsl #1 │ │ │ │ @@ -110688,15 +110688,15 @@ │ │ │ │ ldr r0, [sl, #172] @ 0xac │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ add r0, r0, r1 │ │ │ │ ldr r3, [sl, #176] @ 0xb0 │ │ │ │ ldr r1, [sl, #152] @ 0x98 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 9d8d2c │ │ │ │ + bl 9d8d74 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r2, r2, r2, lsl #1 │ │ │ │ mul r0, r1, r0 │ │ │ │ add r9, r9, r0 │ │ │ │ add r0, r3, r0 │ │ │ │ @@ -110726,50 +110726,50 @@ │ │ │ │ add r3, r3, r9 │ │ │ │ b 2bfe0c │ │ │ │ ldr r0, [pc, #148] @ 2c0640 │ │ │ │ str r3, [sp] │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2bf9d4 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #120] @ 2c0644 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2bf89c │ │ │ │ - addeq r9, r6, r8, asr #5 │ │ │ │ + addeq r9, r6, r8, lsl r3 │ │ │ │ addseq fp, lr, r0, asr #12 │ │ │ │ addseq fp, lr, ip, lsr r6 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq r5, r2, ip, asr #3 │ │ │ │ - @ instruction: 0x0072519c │ │ │ │ + rsbseq r5, r2, ip, lsl r2 │ │ │ │ + rsbseq r5, r2, ip, ror #3 │ │ │ │ ldrdeq r0, [r0], -r5 │ │ │ │ - addeq r9, r6, r2, lsr #2 │ │ │ │ - addeq r9, r6, r8, lsl #2 │ │ │ │ - addeq r9, r6, r4, lsr r1 │ │ │ │ + addeq r9, r6, r2, ror r1 │ │ │ │ + addeq r9, r6, r8, asr r1 │ │ │ │ + addeq r9, r6, r4, lsl #3 │ │ │ │ addseq fp, lr, r8, asr #10 │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ - addeq r8, r6, lr, asr #31 │ │ │ │ - addeq r8, r6, r4, lsl #30 │ │ │ │ - @ instruction: 0x00721790 │ │ │ │ - rsbseq r1, r2, r4, lsr #15 │ │ │ │ + addeq r9, r6, lr, lsl r0 │ │ │ │ + addeq r8, r6, r4, asr pc │ │ │ │ + rsbseq r1, r2, r0, ror #15 │ │ │ │ + ldrsheq r1, [r2], #-116 @ 0xffffff8c @ │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - @ instruction: 0x00724e94 │ │ │ │ - umulleq r8, r6, sl, ip │ │ │ │ - @ instruction: 0x00724a9c │ │ │ │ + rsbseq r4, r2, r4, ror #29 │ │ │ │ + addeq r8, r6, sl, ror #25 │ │ │ │ + rsbseq r4, r2, ip, ror #21 │ │ │ │ andeq r2, r0, ip, lsl r8 │ │ │ │ - rsbseq r4, r2, r0, ror r7 │ │ │ │ - rsbseq r4, r2, r4, ror #15 │ │ │ │ - rsbseq r4, r2, ip, ror #9 │ │ │ │ - rsbseq r4, r2, ip, ror #10 │ │ │ │ + rsbseq r4, r2, r0, asr #15 │ │ │ │ + rsbseq r4, r2, r4, lsr r8 │ │ │ │ + rsbseq r4, r2, ip, lsr r5 │ │ │ │ + ldrheq r4, [r2], #-92 @ 0xffffffa4 @ │ │ │ │ │ │ │ │ 002c0648 : │ │ │ │ ldr r0, [r0, #220] @ 0xdc │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r0, [r0, #52] @ 0x34 │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -110813,21 +110813,21 @@ │ │ │ │ mov r2, r6 │ │ │ │ strh r3, [sp, #4] │ │ │ │ strb r1, [sp, #6] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c08f4 │ │ │ │ add r7, r4, #224 @ 0xe0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 99b2c4 │ │ │ │ + bl 99b30c │ │ │ │ mov r1, r5 │ │ │ │ cmp r6, r0 │ │ │ │ movcs r2, r0 │ │ │ │ movcc r2, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 99ae1c │ │ │ │ + bl 99ae64 │ │ │ │ mov r0, r4 │ │ │ │ bl 2bdf04 │ │ │ │ b 2c0764 │ │ │ │ ldr r0, [r4, #172] @ 0xac │ │ │ │ ldr r3, [r4, #168] @ 0xa8 │ │ │ │ mov r2, #10 │ │ │ │ cmp r3, r0 │ │ │ │ @@ -110940,36 +110940,36 @@ │ │ │ │ beq 2c0908 │ │ │ │ mov r2, #1 │ │ │ │ mov r6, r2 │ │ │ │ strb r1, [sp, #4] │ │ │ │ ldr r0, [r4, #220] @ 0xdc │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r5 │ │ │ │ - bl 8bb9b0 │ │ │ │ + bl 8bb9f8 │ │ │ │ b 2c06fc │ │ │ │ ldr r1, [pc, #68] @ 2c0954 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ ldr r0, [r4, #220] @ 0xdc │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bb9b0 │ │ │ │ + bl 8bb9f8 │ │ │ │ mov r6, #1 │ │ │ │ mov r3, #10 │ │ │ │ ldr r0, [r4, #200] @ 0xc8 │ │ │ │ mov r2, r6 │ │ │ │ strb r3, [sp, #4] │ │ │ │ b 2c06f4 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq sl, lr, r8, lsr #15 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r8, r6, lr, ror #7 │ │ │ │ + addeq r8, r6, lr, lsr r4 │ │ │ │ andeq r5, r0, fp, lsl fp │ │ │ │ @ instruction: 0x009ea6b0 │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ - ldrsbeq r2, [pc], #-192 @ │ │ │ │ + rsbseq r2, pc, r0, lsr #26 │ │ │ │ │ │ │ │ 002c0958 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #92] @ 2c09cc │ │ │ │ @@ -110984,23 +110984,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ mov r0, #0 │ │ │ │ ldr r4, [r4, #1024] @ 0x400 │ │ │ │ - bl 9b5824 │ │ │ │ + bl 9b586c │ │ │ │ ldr r2, [pc, #28] @ 2c09d0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d9f08 │ │ │ │ + bl 9d9f50 │ │ │ │ adds r2, r0, #250 @ 0xfa │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9b56f0 │ │ │ │ + b 9b5738 │ │ │ │ adceq r1, lr, r8, asr #27 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ │ │ │ │ 002c09d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -111012,43 +111012,43 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r2, [r4, #148] @ 0x94 │ │ │ │ ldr r1, [r4, #144] @ 0x90 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 2b284c │ │ │ │ - umulleq r8, r6, r4, r0 │ │ │ │ - rsbseq r0, r2, r0, lsr #18 │ │ │ │ - rsbseq r0, r2, r4, lsr r9 │ │ │ │ + addeq r8, r6, r4, ror #1 │ │ │ │ + rsbseq r0, r2, r0, ror r9 │ │ │ │ + rsbseq r0, r2, r4, lsl #19 │ │ │ │ │ │ │ │ 002c0a34 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #44] @ 2c0a78 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 758238 │ │ │ │ + bl 758280 │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, pc} │ │ │ │ ldr r0, [pc, #16] @ 2c0a7c │ │ │ │ pop {r4, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #132 @ 0x84 │ │ │ │ - b 757664 │ │ │ │ - rsbseq r3, r2, ip, lsl #31 │ │ │ │ + b 7576ac │ │ │ │ + ldrsbeq r3, [r2], #-252 @ 0xffffff04 @ │ │ │ │ addseq r7, r0, r0, lsl r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 2c0adc │ │ │ │ mov r0, r1 │ │ │ │ @@ -111056,26 +111056,26 @@ │ │ │ │ ldr r1, [pc, #64] @ 2c0ae4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r4, r2, r4, ror #1 │ │ │ │ - strdeq r9, [r6], ip │ │ │ │ - rsbseq r4, r2, r8, asr #1 │ │ │ │ + rsbseq r4, r2, r4, lsr r1 │ │ │ │ + addeq r9, r6, ip, asr #2 │ │ │ │ + rsbseq r4, r2, r8, lsl r1 │ │ │ │ bx lr │ │ │ │ mvn r0, #0 │ │ │ │ bx lr │ │ │ │ mvn r0, #0 │ │ │ │ bx lr │ │ │ │ mvn r0, #0 │ │ │ │ bx lr │ │ │ │ @@ -111083,17 +111083,17 @@ │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #8] @ 2c0b2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c710 │ │ │ │ + bl 99c758 │ │ │ │ bl 255730 │ │ │ │ - rsbseq r4, r2, r4, lsl #1 │ │ │ │ + ldrsbeq r4, [r2], #-4 @ │ │ │ │ │ │ │ │ 002c0b30 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #52] @ 2c0b7c │ │ │ │ @@ -111110,15 +111110,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ addseq r8, pc, r8, ror #22 │ │ │ │ ldr r0, [pc, #4] @ 2c0b8c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757664 │ │ │ │ + b 7576ac │ │ │ │ @ instruction: 0x009077b0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r2] │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -111184,15 +111184,15 @@ │ │ │ │ ldr r0, [r7, #8] │ │ │ │ mov r1, r3 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #12] @ 2c0cb4 │ │ │ │ bl 2b930c │ │ │ │ str r0, [r4, #100] @ 0x64 │ │ │ │ b 2c0bf8 │ │ │ │ - addeq r8, r6, r8, lsr #31 │ │ │ │ + strdeq r8, [r6], r8 @ │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r3, #17 │ │ │ │ str r3, [r1] │ │ │ │ @@ -111200,55 +111200,55 @@ │ │ │ │ mov r0, #12 │ │ │ │ mov r6, r1 │ │ │ │ bl 253504 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r0 │ │ │ │ str r4, [r6, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bc9b0 │ │ │ │ + bl 8bc9f8 │ │ │ │ ldr r1, [pc, #84] @ 2c0d50 │ │ │ │ mov r6, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ strb r6, [r4, #6] │ │ │ │ - bl 99f92c │ │ │ │ + bl 99f974 │ │ │ │ ldr r1, [pc, #60] @ 2c0d54 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r6, [r4, #8] │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r5 │ │ │ │ strb r3, [r4, #7] │ │ │ │ - bl 99f92c │ │ │ │ + bl 99f974 │ │ │ │ strb r0, [r4, #9] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrsheq r4, [r2], #-36 @ 0xffffffdc @ │ │ │ │ - ldrsbeq r4, [r2], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbseq r4, r2, r4, asr #6 │ │ │ │ + rsbseq r4, r2, r0, lsr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ 2c0df0 │ │ │ │ ldr r2, [pc, #128] @ 2c0df4 │ │ │ │ ldr r1, [pc, #128] @ 2c0df8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #231 @ 0xe7 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r3, [pc, #96] @ 2c0dfc │ │ │ │ ldr ip, [pc, #96] @ 2c0e00 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #92] @ 2c0e04 │ │ │ │ ldr r2, [pc, #92] @ 2c0e08 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -111264,17 +111264,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq r8, r6, r4, ror #28 │ │ │ │ - rsbseq r3, r2, r4, lsr ip │ │ │ │ - rsbseq sp, fp, r8, ror #5 │ │ │ │ + @ instruction: 0x00868eb4 │ │ │ │ + rsbseq r3, r2, r4, lsl #25 │ │ │ │ + rsbseq sp, fp, r8, lsr r3 │ │ │ │ andeq r1, r0, r4, lsl #28 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ muleq r0, r8, r8 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ andeq r1, r0, r8, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -111288,53 +111288,53 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, r0, #128 @ 0x80 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ b 2c0ea0 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 757d0c │ │ │ │ - bl 8bbb48 │ │ │ │ + bl 757d54 │ │ │ │ + bl 8bbb90 │ │ │ │ mov r3, #231 @ 0xe7 │ │ │ │ subs ip, r0, #0 │ │ │ │ beq 2c0ec0 │ │ │ │ ldr lr, [r5, #136] @ 0x88 │ │ │ │ mov r1, r4 │ │ │ │ cmp ip, lr │ │ │ │ movcc r4, ip │ │ │ │ movcs r4, lr │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r1, [r5, #152] @ 0x98 │ │ │ │ mov r2, r4 │ │ │ │ - bl 8bbbb8 │ │ │ │ + bl 8bbc00 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9ba18c │ │ │ │ + bl 9ba1d4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9b9f74 │ │ │ │ + bl 9b9fbc │ │ │ │ ldr r4, [pc, #56] @ 2c0ee8 │ │ │ │ mov r3, #231 @ 0xe7 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r1, r4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2c0e44 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - @ instruction: 0x00868db0 │ │ │ │ - rsbseq r3, r2, r4, lsl #23 │ │ │ │ - rsbseq sp, fp, r0, asr #3 │ │ │ │ + addeq r8, r6, r0, lsl #28 │ │ │ │ + ldrsbeq r3, [r2], #-180 @ 0xffffff4c @ │ │ │ │ + rsbseq sp, fp, r0, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldrb r2, [r1, #17] │ │ │ │ ldrb r5, [r1, #16] │ │ │ │ mov r9, r0 │ │ │ │ @@ -111395,23 +111395,23 @@ │ │ │ │ sub r3, r5, r4 │ │ │ │ cmp r3, #1024 @ 0x400 │ │ │ │ movcs r3, #1024 @ 0x400 │ │ │ │ add r1, r3, #8 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ - bl 9b9f54 │ │ │ │ + bl 9b9f9c │ │ │ │ mov r2, #8 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, sl │ │ │ │ - bl 9ba13c │ │ │ │ + bl 9ba184 │ │ │ │ add r1, r6, r4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, sl │ │ │ │ - bl 9ba13c │ │ │ │ + bl 9ba184 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r4, r4, r3 │ │ │ │ cmp r5, r4 │ │ │ │ bhi 2c0fe0 │ │ │ │ mov r0, r9 │ │ │ │ bl 2c0e10 │ │ │ │ ldr r2, [pc, #268] @ 2c114c │ │ │ │ @@ -111432,15 +111432,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r4, [pc, #204] @ 2c1150 │ │ │ │ add r4, pc, r4 │ │ │ │ b 2c0f98 │ │ │ │ ldr r0, [pc, #196] @ 2c1154 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c710 │ │ │ │ + bl 99c758 │ │ │ │ b 2c1038 │ │ │ │ ldr r4, [pc, #184] @ 2c1158 │ │ │ │ add r4, pc, r4 │ │ │ │ b 2c0f98 │ │ │ │ ldr r3, [pc, #176] @ 2c115c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -111459,43 +111459,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 2c1168 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2c0fac │ │ │ │ ldr r0, [pc, #68] @ 2c116c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2c0fac │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009e9efc │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x009e9eb4 │ │ │ │ @ instruction: 0x009073b0 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ @ instruction: 0x009e9ddc │ │ │ │ - rsbseq r3, r2, r0, asr #22 │ │ │ │ + @ instruction: 0x00723b90 │ │ │ │ + rsbseq r3, r2, r4, asr #23 │ │ │ │ rsbseq r3, r2, r4, ror fp │ │ │ │ - rsbseq r3, r2, r4, lsr #22 │ │ │ │ andeq r4, r0, ip, asr #18 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - ldrheq r3, [r2], #-160 @ 0xffffff60 @ │ │ │ │ - rsbseq r3, r2, r0, asr #21 │ │ │ │ + rsbseq r3, r2, r0, lsl #22 │ │ │ │ + rsbseq r3, r2, r0, lsl fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #28 │ │ │ │ mov r5, r1 │ │ │ │ @@ -111985,22 +111985,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1968] @ 2c2100 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldrb r2, [r5, #24] │ │ │ │ ldrb ip, [r5, #25] │ │ │ │ ldrb r0, [r5, #26] │ │ │ │ ldrb r1, [r5, #27] │ │ │ │ b 2c17cc │ │ │ │ ldr r2, [pc, #1940] @ 2c2104 │ │ │ │ ldr r2, [r8, r2] │ │ │ │ @@ -112027,22 +112027,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1808] @ 2c2108 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldrb r2, [r5, #5] │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ orr r3, r3, r2, lsl #16 │ │ │ │ ldrb r2, [r5, #7] │ │ │ │ orr r3, r3, r2, lsl #24 │ │ │ │ @@ -112217,25 +112217,25 @@ │ │ │ │ cmp fp, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 2c1b4c │ │ │ │ b 2c1b48 │ │ │ │ ldr r0, [pc, #1132] @ 2c213c │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldrb r2, [r5, #24] │ │ │ │ ldrb ip, [r5, #25] │ │ │ │ ldrb r0, [r5, #26] │ │ │ │ ldrb r1, [r5, #27] │ │ │ │ b 2c17cc │ │ │ │ ldr r0, [pc, #1100] @ 2c2140 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2c19fc │ │ │ │ cmp r4, #40 @ 0x28 │ │ │ │ bhi 2c1d58 │ │ │ │ cmp r4, #3 │ │ │ │ bhi 2c1bb8 │ │ │ │ mov r0, r9 │ │ │ │ bl 2afac0 │ │ │ │ @@ -112277,22 +112277,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #880] @ 2c2150 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [r5] │ │ │ │ b 2c1c18 │ │ │ │ ldr r2, [pc, #852] @ 2c2148 │ │ │ │ ldr r2, [r8, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2c1c18 │ │ │ │ @@ -112321,23 +112321,23 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #708] @ 2c2158 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2c1b58 │ │ │ │ add r2, r6, #276 @ 0x114 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r2 │ │ │ │ bl 2afe1c │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -112358,15 +112358,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ moveq r0, r4 │ │ │ │ beq 2c1d4c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #604] @ 2c2160 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [r5] │ │ │ │ b 2c1c18 │ │ │ │ cmp fp, #0 │ │ │ │ beq 2c1fbc │ │ │ │ ldr r2, [r7] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2c1d24 │ │ │ │ @@ -112389,41 +112389,41 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ str r3, [sp, #20] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r6, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #444] @ 2c2168 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2c1d24 │ │ │ │ bl 2afac0 │ │ │ │ b 2c1d24 │ │ │ │ ldr fp, [pc, #424] @ 2c216c │ │ │ │ add fp, pc, fp │ │ │ │ b 2c1f1c │ │ │ │ ldr r0, [pc, #416] @ 2c2170 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2c1b58 │ │ │ │ ldr r0, [pc, #400] @ 2c2174 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, fp │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2c1d24 │ │ │ │ ldr r3, [pc, #380] @ 2c2178 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c1ebc │ │ │ │ ldr r3, [pc, #232] @ 2c20f8 │ │ │ │ @@ -112439,21 +112439,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 2c217c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2c1ebc │ │ │ │ add sl, r6, sl, lsl #2 │ │ │ │ ldr r3, [sl, #308] @ 0x134 │ │ │ │ ldr r2, [pc, #260] @ 2c2180 │ │ │ │ orr r3, r3, #1 │ │ │ │ str r3, [sl, #308] @ 0x134 │ │ │ │ ldr r3, [pc, #56] @ 2c20c0 │ │ │ │ @@ -112465,67 +112465,67 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 2c1ef8 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 2afed0 │ │ │ │ ldr r0, [pc, #208] @ 2c2184 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2c1ebc │ │ │ │ addseq r9, lr, r8, lsr #16 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r9, lr, r4, lsl r8 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r9, lr, r0, ror #15 │ │ │ │ @ instruction: 0x00906cbc │ │ │ │ - @ instruction: 0x008684b4 │ │ │ │ + addeq r8, r6, r4, lsl #10 │ │ │ │ @ instruction: 0x00906bb8 │ │ │ │ - rsbseq r3, r2, r8, lsr #8 │ │ │ │ + rsbseq r3, r2, r8, ror r4 │ │ │ │ andeq r0, r0, r0, lsl r9 │ │ │ │ @ instruction: 0xfffffa04 │ │ │ │ - rsbseq r3, r2, r8, lsr #8 │ │ │ │ + rsbseq r3, r2, r8, ror r4 │ │ │ │ umullseq r9, lr, r0, r5 │ │ │ │ - ldrsheq r3, [r2], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbseq r3, r2, ip, asr #6 │ │ │ │ andeq r4, r0, r8, asr #8 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq r3, r2, r8, lsr #6 │ │ │ │ + rsbseq r3, r2, r8, ror r3 │ │ │ │ andeq r4, r0, r0, lsr #15 │ │ │ │ - rsbseq r3, r2, ip, lsr #4 │ │ │ │ - addeq r8, r6, ip, lsr #3 │ │ │ │ - rsbseq r3, r2, r4, asr r1 │ │ │ │ + rsbseq r3, r2, ip, ror r2 │ │ │ │ + strdeq r8, [r6], ip │ │ │ │ + rsbseq r3, r2, r4, lsr #3 │ │ │ │ umullseq r9, lr, ip, r3 │ │ │ │ addseq r9, lr, r0, lsl r3 │ │ │ │ - rsbseq r3, r2, r4, lsr #11 │ │ │ │ + ldrsheq r3, [r2], #-84 @ 0xffffffac @ │ │ │ │ addseq r6, r0, r8, ror #14 │ │ │ │ - rsbseq r2, r2, ip, ror #31 │ │ │ │ - addeq r7, r6, r4, asr pc │ │ │ │ - rsbseq r3, r2, r4, lsr #3 │ │ │ │ + rsbseq r3, r2, ip, lsr r0 │ │ │ │ + addeq r7, r6, r4, lsr #31 │ │ │ │ + ldrsheq r3, [r2], #-20 @ 0xffffffec @ │ │ │ │ andeq r0, r0, fp, lsl #5 │ │ │ │ addseq r6, r0, ip, lsl #13 │ │ │ │ - rsbseq r2, r2, r4, lsl #30 │ │ │ │ - rsbseq r2, r2, ip, asr #31 │ │ │ │ - rsbseq r2, r2, r8, asr pc │ │ │ │ + rsbseq r2, r2, r4, asr pc │ │ │ │ + rsbseq r3, r2, ip, lsl r0 │ │ │ │ + rsbseq r2, r2, r8, lsr #31 │ │ │ │ ldrsheq r9, [lr], r0 │ │ │ │ andeq r2, r0, r0, lsr r1 │ │ │ │ - rsbseq r2, r2, r0, lsr lr │ │ │ │ - rsbseq r2, r2, r0, asr #31 │ │ │ │ + rsbseq r2, r2, r0, lsl #29 │ │ │ │ + rsbseq r3, r2, r0, lsl r0 │ │ │ │ andeq r1, r0, r8, lsr #15 │ │ │ │ - rsbseq r2, r2, r0, lsr lr │ │ │ │ + rsbseq r2, r2, r0, lsl #29 │ │ │ │ addseq r8, lr, r4, asr #30 │ │ │ │ - rsbseq r2, r2, r4, asr #29 │ │ │ │ + rsbseq r2, r2, r4, lsl pc │ │ │ │ andeq r4, r0, r8, lsl #10 │ │ │ │ + rsbseq r2, r2, r8, asr #27 │ │ │ │ + rsbseq r2, r2, r0, asr ip │ │ │ │ rsbseq r2, r2, r8, ror sp │ │ │ │ - rsbseq r2, r2, r0, lsl #24 │ │ │ │ - rsbseq r2, r2, r8, lsr #26 │ │ │ │ - rsbseq r2, r2, r0, lsl #27 │ │ │ │ + ldrsbeq r2, [r2], #-208 @ 0xffffff30 @ │ │ │ │ andeq r5, r0, r0, rrx │ │ │ │ - rsbseq r2, r2, r8, lsl #27 │ │ │ │ + ldrsbeq r2, [r2], #-216 @ 0xffffff28 @ │ │ │ │ umullseq r8, lr, r8, sp │ │ │ │ - rsbseq r2, r2, r4, ror #26 │ │ │ │ + ldrheq r2, [r2], #-212 @ 0xffffff2c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [r1] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -112546,19 +112546,19 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #231 @ 0xe7 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r1, #4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 8bb928 │ │ │ │ + b 8bb970 │ │ │ │ ldr r7, [r1, #4] │ │ │ │ mov r6, r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr sl, [r7, #4] │ │ │ │ mov r0, r8 │ │ │ │ bl 2afde0 │ │ │ │ sub r9, r6, #4 │ │ │ │ @@ -112699,17 +112699,17 @@ │ │ │ │ strb r3, [r0, #19] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #9 │ │ │ │ b 2c2340 │ │ │ │ cmp r2, #0 │ │ │ │ beq 2c2444 │ │ │ │ b 2c2360 │ │ │ │ - strdeq r7, [r6], ip │ │ │ │ - ldrsbeq r2, [r2], #-116 @ 0xffffff8c @ │ │ │ │ - rsbseq fp, fp, r8, lsl #29 │ │ │ │ + addeq r7, r6, ip, asr #20 │ │ │ │ + rsbseq r2, r2, r4, lsr #16 │ │ │ │ + ldrsbeq fp, [fp], #-232 @ 0xffffff18 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #416] @ 2c2620 │ │ │ │ ldr r1, [pc, #416] @ 2c2624 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -112723,15 +112723,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2c2594 │ │ │ │ add r0, r4, #128 @ 0x80 │ │ │ │ - bl 9b9f98 │ │ │ │ + bl 9b9fe0 │ │ │ │ mov r5, #0 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r4, #96 @ 0x60 │ │ │ │ bl 255340 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ str r5, [r4, #104] @ 0x68 │ │ │ │ @@ -112799,38 +112799,38 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 2c2644 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2c24b8 │ │ │ │ ldr r0, [pc, #52] @ 2c2648 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2c24b8 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ umullseq r8, lr, ip, r9 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r8, lr, ip, ror r9 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r8, lr, r0, lsl #18 │ │ │ │ addseq r8, lr, r4, asr #17 │ │ │ │ andeq r1, r0, r4, lsl ip │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq r2, r2, r4, asr #16 │ │ │ │ - rsbseq r2, r2, r8, asr r8 │ │ │ │ + @ instruction: 0x00722894 │ │ │ │ + rsbseq r2, r2, r8, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #892] @ 2c29e0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -112846,15 +112846,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr sl, [pc, #832] @ 2c29f4 │ │ │ │ cmp r9, #0 │ │ │ │ add sl, pc, sl │ │ │ │ movne r4, r9 │ │ │ │ movne r8, #0 │ │ │ │ movne r5, r0 │ │ │ │ addne r7, r5, #96 @ 0x60 │ │ │ │ @@ -112989,23 +112989,23 @@ │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ ldr r1, [pc, #296] @ 2c2a00 │ │ │ │ ldr r0, [pc, #296] @ 2c2a04 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #136 @ 0x88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c710 │ │ │ │ + bl 99c758 │ │ │ │ b 2c2834 │ │ │ │ ldr r1, [pc, #276] @ 2c2a08 │ │ │ │ ldr r0, [pc, #276] @ 2c2a0c │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #136 @ 0x88 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #20 │ │ │ │ - bl 99c710 │ │ │ │ + bl 99c758 │ │ │ │ b 2c2858 │ │ │ │ ldr r3, [pc, #252] @ 2c2a10 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c2798 │ │ │ │ ldr r3, [pc, #236] @ 2c2a14 │ │ │ │ @@ -113022,85 +113022,85 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #148] @ 2c2a1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r2, [r5, #112] @ 0x70 │ │ │ │ b 2c2798 │ │ │ │ mov r0, r5 │ │ │ │ bl 2c15bc │ │ │ │ b 2c2858 │ │ │ │ ldr r0, [pc, #120] @ 2c2a20 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r2, [r5, #112] @ 0x70 │ │ │ │ b 2c2798 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #96] @ 2c2a24 │ │ │ │ ldr r1, [pc, #96] @ 2c2a28 │ │ │ │ ldr r0, [pc, #96] @ 2c2a2c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r2, #828 @ 0x33c │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addeq r7, r6, r4, ror r5 │ │ │ │ + addeq r7, r6, r4, asr #11 │ │ │ │ addseq r8, lr, r0, lsr #15 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq r2, r2, r0, lsr #15 │ │ │ │ ldrsheq r2, [r2], #-112 @ 0xffffff90 @ │ │ │ │ + rsbseq r2, r2, r0, asr #16 │ │ │ │ addseq r8, lr, r8, ror #14 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ umullseq r8, lr, r0, r5 │ │ │ │ - addeq r7, r6, r0, lsl #6 │ │ │ │ - rsbseq r2, r2, r4, lsr r6 │ │ │ │ - addeq r7, r6, r4, ror #5 │ │ │ │ - ldrsheq r2, [r2], #-88 @ 0xffffffa8 @ │ │ │ │ + addeq r7, r6, r0, asr r3 │ │ │ │ + rsbseq r2, r2, r4, lsl #13 │ │ │ │ + addeq r7, r6, r4, lsr r3 │ │ │ │ + rsbseq r2, r2, r8, asr #12 │ │ │ │ andeq r2, r0, r8, lsr r0 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq r2, r2, r8, lsr #10 │ │ │ │ - rsbseq r2, r2, r0, lsr r5 │ │ │ │ - addeq r7, r6, r0, lsl r2 │ │ │ │ - rsbseq r2, r2, r8, ror #8 │ │ │ │ - rsbseq r2, r2, r8, asr #9 │ │ │ │ + rsbseq r2, r2, r8, ror r5 │ │ │ │ + rsbseq r2, r2, r0, lsl #11 │ │ │ │ + addeq r7, r6, r0, ror #4 │ │ │ │ + ldrheq r2, [r2], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbseq r2, r2, r8, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #48] @ 2c2a78 │ │ │ │ ldr r2, [pc, #48] @ 2c2a7c │ │ │ │ ldr r1, [pc, #48] @ 2c2a80 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2c0e10 │ │ │ │ - addeq r7, r6, ip, lsl #3 │ │ │ │ - ldrsbeq r2, [r2], #-60 @ 0xffffffc4 @ │ │ │ │ - rsbseq r2, r2, r4, lsr #8 │ │ │ │ + ldrdeq r7, [r6], ip │ │ │ │ + rsbseq r2, r2, ip, lsr #8 │ │ │ │ + rsbseq r2, r2, r4, ror r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #124] @ 2c2b18 │ │ │ │ ldr r5, [pc, #124] @ 2c2b1c │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -113108,72 +113108,72 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, r6, #92 @ 0x5c │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ str r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r1, [pc, #88] @ 2c2b24 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #128 @ 0x80 │ │ │ │ - bl 9b9d68 │ │ │ │ + bl 9b9db0 │ │ │ │ ldr ip, [pc, #72] @ 2c2b28 │ │ │ │ mov r2, #924 @ 0x39c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r6, #160 @ 0xa0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r4, #84 @ 0x54 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r7, r6, ip, lsr r1 │ │ │ │ - rsbseq r2, r2, ip, lsl #7 │ │ │ │ - rsbseq r2, r2, r8, asr #7 │ │ │ │ - rsbseq r2, r2, r4, ror #8 │ │ │ │ - rsbseq r2, r2, ip, asr r4 │ │ │ │ + addeq r7, r6, ip, lsl #3 │ │ │ │ + ldrsbeq r2, [r2], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbseq r2, r2, r8, lsl r4 │ │ │ │ + ldrheq r2, [r2], #-68 @ 0xffffffbc @ │ │ │ │ + rsbseq r2, r2, ip, lsr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 2c2b9c │ │ │ │ ldr r2, [pc, #88] @ 2c2ba0 │ │ │ │ ldr r1, [pc, #88] @ 2c2ba4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #84 @ 0x54 │ │ │ │ bl 55434c │ │ │ │ mov r0, r4 │ │ │ │ bl 2c2468 │ │ │ │ ldr r0, [r4, #272] @ 0x110 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2c2b8c │ │ │ │ bl 2b7ee8 │ │ │ │ add r0, r4, #128 @ 0x80 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9b9fa4 │ │ │ │ - umulleq r7, r6, r0, r0 │ │ │ │ - rsbseq r2, r2, r0, ror #5 │ │ │ │ - rsbseq r2, r2, r8, lsr #6 │ │ │ │ + b 9b9fec │ │ │ │ + addeq r7, r6, r0, ror #1 │ │ │ │ + rsbseq r2, r2, r0, lsr r3 │ │ │ │ + rsbseq r2, r2, r8, ror r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #220] @ 2c2c9c │ │ │ │ mov r5, r1 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -113183,15 +113183,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ mov r6, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r1, r6 │ │ │ │ ldr r5, [r5, #4] │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #84 @ 0x54 │ │ │ │ bl 5542c4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c2c4c │ │ │ │ @@ -113227,17 +113227,17 @@ │ │ │ │ ldr r1, [pc, #32] @ 2c2ca8 │ │ │ │ add r0, r4, #160 @ 0xa0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #232 @ 0xe8 │ │ │ │ bl 2b7d58 │ │ │ │ str r0, [r4, #272] @ 0x110 │ │ │ │ b 2c2c44 │ │ │ │ - addeq r7, r6, r8, lsl r0 │ │ │ │ - @ instruction: 0x0072229c │ │ │ │ - rsbseq r2, r2, r8, asr r2 │ │ │ │ + addeq r7, r6, r8, rrx │ │ │ │ + rsbseq r2, r2, ip, ror #5 │ │ │ │ + rsbseq r2, r2, r8, lsr #5 │ │ │ │ addseq r5, r0, ip, lsr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r3, [pc, #548] @ 2c2ee8 │ │ │ │ ldr lr, [pc, #548] @ 2c2eec │ │ │ │ @@ -113254,15 +113254,15 @@ │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r7, [pc, #488] @ 2c2efc │ │ │ │ ldr r3, [pc, #488] @ 2c2f00 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [r7, r3] │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ @@ -113313,21 +113313,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #268] @ 2c2f18 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ mov r0, r8 │ │ │ │ bl 2c2468 │ │ │ │ ldr r2, [pc, #252] @ 2c2f1c │ │ │ │ ldr r3, [pc, #204] @ 2c2ef0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -113335,74 +113335,74 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 2c2ee4 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 8bb928 │ │ │ │ + b 8bb970 │ │ │ │ ldr r3, [pc, #188] @ 2c2f14 │ │ │ │ subs r9, r4, #0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ movne r9, #1 │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c2ec0 │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #124] @ 2c2f20 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ cmp r4, #0 │ │ │ │ bne 2c2d34 │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2c2d9c │ │ │ │ b 2c2e10 │ │ │ │ ldr r0, [pc, #92] @ 2c2f24 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2c2ea8 │ │ │ │ ldr r0, [pc, #76] @ 2c2f28 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2c2e10 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ - addeq r6, r6, r0, lsl pc │ │ │ │ + addeq r6, r6, r0, ror #30 │ │ │ │ addseq r8, lr, ip, asr #2 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq r2, r2, r4, asr #2 │ │ │ │ - rsbseq r2, r2, ip, lsl #3 │ │ │ │ + @ instruction: 0x00722194 │ │ │ │ + ldrsbeq r2, [r2], #-28 @ 0xffffffe4 @ │ │ │ │ addseq r8, lr, r8, lsl #2 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r8, lr, r0, ror #1 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ andeq r5, r0, ip, asr #1 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - ldrheq r2, [r2], #-16 @ │ │ │ │ + rsbseq r2, r2, r0, lsl #4 │ │ │ │ @ instruction: 0x009e7ffc │ │ │ │ - ldrsbeq r2, [r2], #-0 @ │ │ │ │ - ldrsbeq r2, [r2], #-4 @ │ │ │ │ - rsbseq r2, r2, r0, lsl #2 │ │ │ │ + rsbseq r2, r2, r0, lsr #2 │ │ │ │ + rsbseq r2, r2, r4, lsr #2 │ │ │ │ + rsbseq r2, r2, r0, asr r1 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 2c2f3c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757664 │ │ │ │ + b 7576ac │ │ │ │ @ instruction: 0x009054f8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #248] @ 2c3050 │ │ │ │ ldr r2, [pc, #248] @ 2c3054 │ │ │ │ @@ -113410,44 +113410,44 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #216] @ 2c305c │ │ │ │ ldr r3, [pc, #216] @ 2c3060 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #212] @ 2c3064 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r5, [pc, #204] @ 2c3068 │ │ │ │ add r5, pc, r5 │ │ │ │ str r2, [r0, #52] @ 0x34 │ │ │ │ ldr r2, [pc, #196] @ 2c306c │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 75cc3c │ │ │ │ + bl 75cc84 │ │ │ │ ldr r3, [pc, #184] @ 2c3070 │ │ │ │ ldr r2, [pc, #184] @ 2c3074 │ │ │ │ ldr r1, [pc, #184] @ 2c3078 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75cdb0 │ │ │ │ + bl 75cdf8 │ │ │ │ ldr r3, [pc, #164] @ 2c307c │ │ │ │ ldr r2, [pc, #164] @ 2c3080 │ │ │ │ ldr r1, [pc, #164] @ 2c3084 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75cdb0 │ │ │ │ + bl 75cdf8 │ │ │ │ ldr r0, [pc, #144] @ 2c3088 │ │ │ │ ldr r3, [pc, #144] @ 2c308c │ │ │ │ ldr ip, [pc, #144] @ 2c3090 │ │ │ │ ldr r0, [r5, r0] │ │ │ │ ldr r2, [pc, #140] @ 2c3094 │ │ │ │ ldr r1, [pc, #140] @ 2c3098 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -113455,42 +113455,42 @@ │ │ │ │ str r0, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75cf24 │ │ │ │ + bl 75cf6c │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addeq r6, r6, ip, lsr sp │ │ │ │ - ldrsheq sp, [r1], #-236 @ 0xffffff14 @ │ │ │ │ - ldrsbeq sp, [r1], #-228 @ 0xffffff1c @ │ │ │ │ + addeq r6, r6, ip, lsl #27 │ │ │ │ + rsbseq sp, r1, ip, asr #30 │ │ │ │ + rsbseq sp, r1, r4, lsr #30 │ │ │ │ andeq r0, r0, ip, lsl #4 │ │ │ │ andeq r1, r0, ip, asr #32 │ │ │ │ - rsbseq r2, r2, ip, ror r2 │ │ │ │ + rsbseq r2, r2, ip, asr #5 │ │ │ │ addseq r7, lr, r4, lsl #29 │ │ │ │ andeq r0, r0, ip, lsl pc │ │ │ │ andeq r0, r0, r0, lsr lr │ │ │ │ muleq r0, ip, lr │ │ │ │ - rsbseq r2, r2, r0, asr r2 │ │ │ │ + rsbseq r2, r2, r0, lsr #5 │ │ │ │ andeq r0, r0, r8, lsr sp │ │ │ │ andeq r0, r0, r4, lsr #27 │ │ │ │ - rsbseq fp, pc, ip, lsr #28 │ │ │ │ + rsbseq fp, pc, ip, ror lr @ │ │ │ │ @ instruction: 0x000021b8 │ │ │ │ andeq r0, r0, r0, lsr ip │ │ │ │ andeq r0, r0, r4, lsr #25 │ │ │ │ - rsbseq r2, r2, r8, lsl #4 │ │ │ │ - rsbseq r2, r2, r0, lsl r2 │ │ │ │ + rsbseq r2, r2, r8, asr r2 │ │ │ │ + rsbseq r2, r2, r0, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r2, [r0, #30] │ │ │ │ ldr r1, [pc, #216] @ 2c3190 │ │ │ │ mov r5, r0 │ │ │ │ @@ -113569,15 +113569,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #236] @ 0xec │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r7 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r5, #0 │ │ │ │ add r9, sp, #44 @ 0x2c │ │ │ │ mov r2, #96 @ 0x60 │ │ │ │ mov r1, r5 │ │ │ │ add sl, sp, #140 @ 0x8c │ │ │ │ strb r5, [sp, #13] │ │ │ │ strb r5, [sp, #14] │ │ │ │ @@ -113656,27 +113656,27 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ ldr r2, [pc, #920] @ 2c36e4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 2c352c │ │ │ │ bl 253e4c <__errno_location@plt> │ │ │ │ ldr r3, [pc, #900] @ 2c36e8 │ │ │ │ mov r2, #320 @ 0x140 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r7 │ │ │ │ add r3, r8, #36 @ 0x24 │ │ │ │ ldr ip, [r0] │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 99bb4c │ │ │ │ + bl 99bb94 │ │ │ │ ldr r2, [pc, #864] @ 2c36ec │ │ │ │ ldr r3, [pc, #812] @ 2c36bc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #236] @ 0xec │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -113695,15 +113695,15 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, #316 @ 0x13c │ │ │ │ add r3, r8, #36 @ 0x24 │ │ │ │ mov r1, r7 │ │ │ │ ldr ip, [r0] │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 99bc44 │ │ │ │ + bl 99bc8c │ │ │ │ b 2c3384 │ │ │ │ sub r2, r3, #352 @ 0x160 │ │ │ │ cmp r2, #352 @ 0x160 │ │ │ │ bcc 2c345c │ │ │ │ ldrb r2, [r0, #-100] @ 0xffffff9c │ │ │ │ asr r2, r2, r1 │ │ │ │ tst r2, #1 │ │ │ │ @@ -113752,15 +113752,15 @@ │ │ │ │ ldr ip, [pc, #568] @ 2c36f4 │ │ │ │ ldr r2, [pc, #568] @ 2c36f8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r8, #36 @ 0x24 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 2c3384 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [pc, #536] @ 2c36fc │ │ │ │ ldr r0, [r4, #24] │ │ │ │ add r2, sp, #15 │ │ │ │ strb r3, [sp, #15] │ │ │ │ bl 2547dc <__ioctl_time64@plt> │ │ │ │ @@ -113774,24 +113774,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ ldr r2, [pc, #488] @ 2c370c │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ bl 254248 │ │ │ │ b 2c3384 │ │ │ │ ldr r1, [pc, #464] @ 2c3710 │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9b1490 │ │ │ │ + bl 9b14d8 │ │ │ │ ldr r3, [r4, #800] @ 0x320 │ │ │ │ cmp r3, #0 │ │ │ │ movne r3, #1 │ │ │ │ strbne r3, [r4, #29] │ │ │ │ beq 2c35d4 │ │ │ │ ldr r3, [pc, #424] @ 2c3714 │ │ │ │ mov r0, #0 │ │ │ │ @@ -113810,15 +113810,15 @@ │ │ │ │ ldr r2, [pc, #372] @ 2c3718 │ │ │ │ add r3, r8, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ mov r1, r7 │ │ │ │ ldr r2, [pc, #356] @ 2c371c │ │ │ │ mov r0, r6 │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 2c352c │ │ │ │ ldrb r3, [sp, #15] │ │ │ │ tst r3, #1 │ │ │ │ bne 2c35e0 │ │ │ │ ldrb r3, [sp, #13] │ │ │ │ b 2c32cc │ │ │ │ mov r0, r4 │ │ │ │ @@ -113856,66 +113856,66 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #356 @ 0x164 │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 2c352c │ │ │ │ ldr r1, [r4, #20] │ │ │ │ ldr r3, [pc, #176] @ 2c3734 │ │ │ │ ldr r2, [pc, #176] @ 2c3738 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #172] @ 2c373c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #364 @ 0x16c │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 2c352c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ - addeq r6, r6, r4, ror #21 │ │ │ │ + addeq r6, r6, r4, lsr fp │ │ │ │ addseq r7, lr, ip, asr ip │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq r2, r2, r4, rrx │ │ │ │ - rsbseq r2, r2, r4, rrx │ │ │ │ + ldrheq r2, [r2], #-4 @ │ │ │ │ + ldrheq r2, [r2], #-4 @ │ │ │ │ andhi r4, r4, r1, lsl #10 │ │ │ │ andhi r4, r1, r0, lsr #10 │ │ │ │ rsbhi r4, r0, r1, lsr #10 │ │ │ │ rsbhi r4, r0, r8, lsl r5 │ │ │ │ - addeq r6, r6, r4, ror #18 │ │ │ │ - ldrsbeq r1, [r2], #-240 @ 0xffffff10 @ │ │ │ │ - ldrsheq r1, [r2], #-224 @ 0xffffff20 @ │ │ │ │ + @ instruction: 0x008669b4 │ │ │ │ + rsbseq r2, r2, r0, lsr #32 │ │ │ │ + rsbseq r1, r2, r0, asr #30 │ │ │ │ andeq r0, r0, sp, ror r1 │ │ │ │ - rsbseq r1, r2, r4, lsl pc │ │ │ │ + rsbseq r1, r2, r4, ror #30 │ │ │ │ umullseq r7, lr, r0, sl │ │ │ │ andhi r4, r1, r2, lsr #10 │ │ │ │ - rsbseq r1, r2, r0, lsr #27 │ │ │ │ + ldrsheq r1, [r2], #-208 @ 0xffffff30 @ │ │ │ │ andeq r0, r0, r6, lsr r1 │ │ │ │ andhi r4, r1, r3, lsr #10 │ │ │ │ - addeq r6, r6, ip, lsl #15 │ │ │ │ - rsbseq r1, r2, ip, lsl lr │ │ │ │ - rsbseq r1, r2, r8, lsl sp │ │ │ │ + ldrdeq r6, [r6], ip │ │ │ │ + rsbseq r1, r2, ip, ror #28 │ │ │ │ + rsbseq r1, r2, r8, ror #26 │ │ │ │ muleq r0, fp, r1 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ addseq r6, pc, r0, ror #2 │ │ │ │ - ldrsheq r1, [r2], #-196 @ 0xffffff3c @ │ │ │ │ + rsbseq r1, r2, r4, asr #26 │ │ │ │ andeq r0, r0, r6, asr #2 │ │ │ │ andshi r4, r8, r0, asr #10 │ │ │ │ andshi r4, r8, r1, asr #10 │ │ │ │ - addeq r6, r6, r4, asr #12 │ │ │ │ - rsbseq r1, r2, r0, ror #24 │ │ │ │ - ldrsbeq r1, [r2], #-180 @ 0xffffff4c @ │ │ │ │ - addeq r6, r6, ip, lsl #12 │ │ │ │ - rsbseq r1, r2, r0, asr ip │ │ │ │ - @ instruction: 0x00721b9c │ │ │ │ + umulleq r6, r6, r4, r6 @ │ │ │ │ + ldrheq r1, [r2], #-192 @ 0xffffff40 @ │ │ │ │ + rsbseq r1, r2, r4, lsr #24 │ │ │ │ + addeq r6, r6, ip, asr r6 │ │ │ │ + rsbseq r1, r2, r0, lsr #25 │ │ │ │ + rsbseq r1, r2, ip, ror #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r9, [pc, #1224] @ 2c3c20 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ @@ -114043,15 +114043,15 @@ │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r5 │ │ │ │ bl 255688 <__fprintf_chk@plt> │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl 9b1490 │ │ │ │ + bl 9b14d8 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 254248 │ │ │ │ ldrh r1, [r6, #10] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2c3acc │ │ │ │ @@ -114222,20 +114222,20 @@ │ │ │ │ subs r2, r2, #0 │ │ │ │ movne r2, #1 │ │ │ │ mov r0, r1 │ │ │ │ bl 2b90e8 │ │ │ │ b 2c376c │ │ │ │ @ instruction: 0x009e76b4 │ │ │ │ rscseq pc, pc, r0, lsl #30 │ │ │ │ - addeq r6, r6, r4, asr #9 │ │ │ │ - addeq r6, r6, r8, lsl r4 │ │ │ │ + addeq r6, r6, r4, lsl r5 │ │ │ │ + addeq r6, r6, r8, ror #8 │ │ │ │ andeq r4, r0, r0, asr #11 │ │ │ │ - addeq r6, r6, r0, ror r3 │ │ │ │ - rsbseq r1, r2, r8, lsl sl │ │ │ │ - addeq r6, r6, sl, lsl #5 │ │ │ │ + addeq r6, r6, r0, asr #7 │ │ │ │ + rsbseq r1, r2, r8, ror #20 │ │ │ │ + ldrdeq r6, [r6], sl │ │ │ │ andeq r0, r0, r1, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 2c3ca8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -114244,53 +114244,53 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ str r4, [r0, #856] @ 0x358 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq r6, r6, r8, lsr r0 │ │ │ │ - rsbseq r1, r2, ip, asr #11 │ │ │ │ - ldrsbeq r1, [r2], #-92 @ 0xffffffa4 @ │ │ │ │ + addeq r6, r6, r8, lsl #1 │ │ │ │ + rsbseq r1, r2, ip, lsl r6 │ │ │ │ + rsbseq r1, r2, ip, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 2c3d10 │ │ │ │ ldr r2, [pc, #68] @ 2c3d14 │ │ │ │ ldr r1, [pc, #68] @ 2c3d18 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r0, [r0, #856] @ 0x358 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq r5, r6, ip, asr #31 │ │ │ │ - rsbseq r1, r2, r0, ror #10 │ │ │ │ - rsbseq r1, r2, r0, ror r5 │ │ │ │ + addeq r6, r6, ip, lsl r0 │ │ │ │ + ldrheq r1, [r2], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbseq r1, r2, r0, asr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 2c3d80 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 2c3d84 │ │ │ │ @@ -114298,53 +114298,53 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ strb r4, [r0, #28] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq r5, r6, r0, ror #30 │ │ │ │ - ldrsheq r1, [r2], #-68 @ 0xffffffbc @ │ │ │ │ - rsbseq r1, r2, r4, lsl #10 │ │ │ │ + @ instruction: 0x00865fb0 │ │ │ │ + rsbseq r1, r2, r4, asr #10 │ │ │ │ + rsbseq r1, r2, r4, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 2c3de8 │ │ │ │ ldr r2, [pc, #68] @ 2c3dec │ │ │ │ ldr r1, [pc, #68] @ 2c3df0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldrb r0, [r0, #28] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - strdeq r5, [r6], r4 │ │ │ │ - rsbseq r1, r2, r8, lsl #9 │ │ │ │ - @ instruction: 0x00721498 │ │ │ │ + addeq r5, r6, r4, asr #30 │ │ │ │ + ldrsbeq r1, [r2], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbseq r1, r2, r8, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 2c3e58 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 2c3e5c │ │ │ │ @@ -114352,90 +114352,90 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ strb r4, [r0, #31] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq r5, r6, r8, lsl #29 │ │ │ │ - rsbseq r1, r2, ip, lsl r4 │ │ │ │ - rsbseq r1, r2, ip, lsr #8 │ │ │ │ + ldrdeq r5, [r6], r8 │ │ │ │ + rsbseq r1, r2, ip, ror #8 │ │ │ │ + rsbseq r1, r2, ip, ror r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 2c3ec0 │ │ │ │ ldr r2, [pc, #68] @ 2c3ec4 │ │ │ │ ldr r1, [pc, #68] @ 2c3ec8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldrb r0, [r0, #31] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq r5, r6, ip, lsl lr │ │ │ │ - ldrheq r1, [r2], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbseq r1, r2, r0, asr #7 │ │ │ │ + addeq r5, r6, ip, ror #28 │ │ │ │ + rsbseq r1, r2, r0, lsl #8 │ │ │ │ + rsbseq r1, r2, r0, lsl r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 2c3f18 │ │ │ │ ldr r2, [pc, #52] @ 2c3f1c │ │ │ │ ldr r1, [pc, #52] @ 2c3f20 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 255ac0 │ │ │ │ - @ instruction: 0x00865db4 │ │ │ │ - rsbseq r1, r2, r8, asr #6 │ │ │ │ - rsbseq r1, r2, r8, asr r3 │ │ │ │ + addeq r5, r6, r4, lsl #28 │ │ │ │ + @ instruction: 0x00721398 │ │ │ │ + rsbseq r1, r2, r8, lsr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #148] @ 2c3fd0 │ │ │ │ ldr r2, [pc, #148] @ 2c3fd4 │ │ │ │ ldr r1, [pc, #148] @ 2c3fd8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #24 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldrb r3, [r0, #808] @ 0x328 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c3fb0 │ │ │ │ ldr r2, [r0, #860] @ 0x35c │ │ │ │ ldr r1, [r0, #864] @ 0x360 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -114445,28 +114445,28 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r2, [r1] │ │ │ │ mov r2, r3 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r4, #864] @ 0x360 │ │ │ │ str r3, [r4, #860] @ 0x35c │ │ │ │ - bl 9b1490 │ │ │ │ + bl 9b14d8 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ bl 254248 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 253810 │ │ │ │ ldr r3, [pc, #20] @ 2c3fdc │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ b 2c3f88 │ │ │ │ - addeq r5, r6, ip, asr sp │ │ │ │ - rsbseq r1, r2, ip, ror #5 │ │ │ │ - ldrsheq r1, [r2], #-44 @ 0xffffffd4 @ │ │ │ │ + addeq r5, r6, ip, lsr #27 │ │ │ │ + rsbseq r1, r2, ip, lsr r3 │ │ │ │ + rsbseq r1, r2, ip, asr #6 │ │ │ │ addseq r5, pc, r8, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #172] @ 2c40a4 │ │ │ │ ldr r6, [pc, #172] @ 2c40a8 │ │ │ │ @@ -114477,15 +114477,15 @@ │ │ │ │ add r3, r7, #24 │ │ │ │ add r6, pc, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r8, r2 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r3, [r0, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2c4064 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 255ac0 │ │ │ │ str r0, [r4, #20] │ │ │ │ @@ -114500,27 +114500,27 @@ │ │ │ │ ldr ip, [pc, #68] @ 2c40b0 │ │ │ │ ldr r2, [pc, #68] @ 2c40b4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r7, #80 @ 0x50 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addeq r5, r6, r4, lsr #25 │ │ │ │ - rsbseq r1, r2, r0, lsr r2 │ │ │ │ - rsbseq r1, r2, r4, lsr r2 │ │ │ │ - rsbseq r1, r2, ip, ror #5 │ │ │ │ + strdeq r5, [r6], r4 │ │ │ │ + rsbseq r1, r2, r0, lsl #5 │ │ │ │ + rsbseq r1, r2, r4, lsl #5 │ │ │ │ + rsbseq r1, r2, ip, lsr r3 │ │ │ │ @ instruction: 0x000001bb │ │ │ │ │ │ │ │ 002c40b8 : │ │ │ │ ldr r3, [pc, #176] @ 2c4170 │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r2, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -114554,27 +114554,27 @@ │ │ │ │ popge {r4, pc} │ │ │ │ bl 253e4c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ bl 253bac │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #48] @ 2c4180 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c7b0 │ │ │ │ + bl 99c7f8 │ │ │ │ ldr r0, [r4] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ addseq r5, pc, r0, lsr #12 │ │ │ │ adceq lr, sp, ip, ror sl │ │ │ │ - rsbseq r1, r2, r4, ror r2 │ │ │ │ + rsbseq r1, r2, r4, asr #5 │ │ │ │ adceq lr, sp, r8, lsr sl │ │ │ │ - rsbseq r1, r2, r8, lsr r2 │ │ │ │ + rsbseq r1, r2, r8, lsl #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ add r0, r0, #86016 @ 0x15000 │ │ │ │ ldr r3, [r0, #456] @ 0x1c8 │ │ │ │ cmp r3, #2 │ │ │ │ beq 2c4230 │ │ │ │ cmp r3, #3 │ │ │ │ beq 2c41f0 │ │ │ │ @@ -114742,36 +114742,36 @@ │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #96] @ 2c4494 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - umulleq r5, r6, r0, sl │ │ │ │ - addeq sl, r0, r4, lsl r3 │ │ │ │ - ldrsheq r0, [ip], #-44 @ 0xffffffd4 @ │ │ │ │ - ldrsheq r1, [r2], #-8 @ │ │ │ │ - rsbseq r1, r2, r8, ror #1 │ │ │ │ - ldrsbeq r1, [r2], #-12 @ │ │ │ │ - ldrsbeq r1, [r2], #-0 @ │ │ │ │ - rsbseq r1, r9, r8, lsl #16 │ │ │ │ - strdeq r5, [r6], r5 @ │ │ │ │ - rsbseq r0, ip, ip, lsl #5 │ │ │ │ - rsbseq sp, r2, r0, ror #9 │ │ │ │ - rsbseq r6, r9, r0, lsl #9 │ │ │ │ - rsbseq r1, r2, r0, lsr #32 │ │ │ │ - rsbseq r1, r2, ip, lsr r0 │ │ │ │ - rsbseq r1, r2, r8, lsr r0 │ │ │ │ - rsbseq r1, r2, r8, lsl #1 │ │ │ │ + addeq r5, r6, r0, ror #21 │ │ │ │ + addeq sl, r0, r4, ror #6 │ │ │ │ + rsbseq r0, ip, ip, asr #6 │ │ │ │ + rsbseq r1, r2, r8, asr #2 │ │ │ │ + rsbseq r1, r2, r8, lsr r1 │ │ │ │ + rsbseq r1, r2, ip, lsr #2 │ │ │ │ + rsbseq r1, r2, r0, lsr #2 │ │ │ │ + rsbseq r1, r9, r8, asr r8 │ │ │ │ + addeq r5, r6, r5, asr #20 │ │ │ │ + ldrsbeq r0, [ip], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbseq sp, r2, r0, lsr r5 │ │ │ │ + ldrsbeq r6, [r9], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbseq r1, r2, r0, ror r0 │ │ │ │ + rsbseq r1, r2, ip, lsl #1 │ │ │ │ rsbseq r1, r2, r8, lsl #1 │ │ │ │ + ldrsbeq r1, [r2], #-8 @ │ │ │ │ + ldrsbeq r1, [r2], #-8 @ │ │ │ │ + @ instruction: 0x0072109c │ │ │ │ + rsbseq r1, r2, r4, ror r0 │ │ │ │ rsbseq r1, r2, ip, asr #32 │ │ │ │ rsbseq r1, r2, r4, lsr #32 │ │ │ │ - ldrsheq r0, [r2], #-252 @ 0xffffff04 @ │ │ │ │ - ldrsbeq r0, [r2], #-244 @ 0xffffff0c @ │ │ │ │ - rsbseq r1, r2, r8, lsr r0 │ │ │ │ + rsbseq r1, r2, r8, lsl #1 │ │ │ │ ldr ip, [pc, #656] @ 2c4730 │ │ │ │ sub r0, r0, #2 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r0, #18 │ │ │ │ bhi 2c44b8 │ │ │ │ ldrb r0, [ip, r0] │ │ │ │ add pc, pc, r0, lsl #2 │ │ │ │ @@ -114930,16 +114930,16 @@ │ │ │ │ strb r3, [r2] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - addeq r5, r6, r2, lsl #17 │ │ │ │ - addeq r5, r6, r9, lsl #15 │ │ │ │ + ldrdeq r5, [r6], r2 │ │ │ │ + ldrdeq r5, [r6], r9 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -114956,26 +114956,26 @@ │ │ │ │ cmp r2, #1 │ │ │ │ bhi 2c485c │ │ │ │ ldr r2, [pc, #216] @ 2c4864 │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 979a90 │ │ │ │ + bl 979ad8 │ │ │ │ ldr ip, [pc, #196] @ 2c4868 │ │ │ │ ldr r3, [pc, #196] @ 2c486c │ │ │ │ ldr r1, [pc, #196] @ 2c4870 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #148 @ 0x94 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -115008,17 +115008,17 @@ │ │ │ │ mov r3, #2 │ │ │ │ str r3, [r5, #8] │ │ │ │ str r0, [r5, #4] │ │ │ │ b 2c4814 │ │ │ │ bl 255730 │ │ │ │ @ instruction: 0x009e66b8 │ │ │ │ andeq r3, r0, r4, lsr #12 │ │ │ │ - ldrsbeq r0, [r2], #-200 @ 0xffffff38 @ │ │ │ │ - addeq r5, r6, r0, asr r8 │ │ │ │ - rsbseq r0, r2, r0, asr #25 │ │ │ │ + rsbseq r0, r2, r8, lsr #26 │ │ │ │ + addeq r5, r6, r0, lsr #17 │ │ │ │ + rsbseq r0, r2, r0, lsl sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #244] @ 2c4984 │ │ │ │ mov r9, r3 │ │ │ │ @@ -115029,33 +115029,33 @@ │ │ │ │ mov r6, r1 │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ ldr r8, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 7a89b0 │ │ │ │ + bl 7a89f8 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2c4908 │ │ │ │ mov r0, #28 │ │ │ │ bl 253504 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c4740 │ │ │ │ mov r0, r4 │ │ │ │ - bl 94e5ac │ │ │ │ + bl 94e5f4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c494c │ │ │ │ mov r0, r5 │ │ │ │ - bl 969aa4 │ │ │ │ + bl 969aec │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 99bf28 │ │ │ │ + bl 99bf70 │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #120] @ 2c498c │ │ │ │ ldr r3, [pc, #112] @ 2c4988 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -115173,50 +115173,50 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #28] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ str fp, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 2c4b84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2c4a34 │ │ │ │ ldr r0, [pc, #64] @ 2c4b88 │ │ │ │ mov r3, fp │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ stmib sp, {r7, r8, r9, sl} │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2c4a34 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r6, lr, r0, ror r4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r6, lr, ip, lsr r4 │ │ │ │ addseq r6, lr, r0, ror #7 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ muleq r0, r4, r9 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq r0, r2, r0, ror r9 │ │ │ │ - ldrsheq r0, [r2], #-148 @ 0xffffff6c @ │ │ │ │ + rsbseq r0, r2, r0, asr #19 │ │ │ │ + rsbseq r0, r2, r4, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #292] @ 2c4cd0 │ │ │ │ @@ -115240,22 +115240,22 @@ │ │ │ │ ldr r3, [r3, #24] │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r3] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2c4c9c │ │ │ │ add r7, sp, #8 │ │ │ │ mov r1, r7 │ │ │ │ - bl 7a89b0 │ │ │ │ + bl 7a89f8 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 2c4c28 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ bl 2c4740 │ │ │ │ mov r0, r6 │ │ │ │ - bl 94e5ac │ │ │ │ + bl 94e5f4 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c4268 │ │ │ │ bl 255ac0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #0 │ │ │ │ str r0, [r5, #16] │ │ │ │ bne 2c4c84 │ │ │ │ @@ -115272,38 +115272,38 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 969934 │ │ │ │ + bl 96997c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 99bf28 │ │ │ │ + bl 99bf70 │ │ │ │ mov r5, #0 │ │ │ │ b 2c4c44 │ │ │ │ ldr r3, [pc, #56] @ 2c4cdc │ │ │ │ ldr r0, [pc, #56] @ 2c4ce0 │ │ │ │ ldr r1, [pc, #56] @ 2c4ce4 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #165 @ 0xa5 │ │ │ │ add r0, sp, #8 │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 2c4c28 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r6, lr, r0, ror r2 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x009e61d0 │ │ │ │ - addeq r5, r6, r0, asr r3 │ │ │ │ - rsbseq r0, r2, r4, lsr #18 │ │ │ │ - rsbseq r0, r2, r0, asr #15 │ │ │ │ + addeq r5, r6, r0, lsr #7 │ │ │ │ + rsbseq r0, r2, r4, ror r9 │ │ │ │ + rsbseq r0, r2, r0, lsl r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldrb ip, [sp, #44] @ 0x2c │ │ │ │ ldrb r7, [sp, #40] @ 0x28 │ │ │ │ @@ -115331,20 +115331,20 @@ │ │ │ │ movne r2, #20 │ │ │ │ moveq r2, #1 │ │ │ │ b 2c4d2c │ │ │ │ ldr r1, [pc, #188] @ 2c4e28 │ │ │ │ mov r0, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r2 │ │ │ │ - bl 757cbc │ │ │ │ + bl 757d04 │ │ │ │ ldr r1, [pc, #172] @ 2c4e2c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757cbc │ │ │ │ + bl 757d04 │ │ │ │ orrs r0, r9, r0 │ │ │ │ beq 2c4de8 │ │ │ │ mov r3, #19 │ │ │ │ cmp r5, #0 │ │ │ │ str r3, [r8] │ │ │ │ bne 2c4dc0 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -115361,107 +115361,107 @@ │ │ │ │ b 2c4d38 │ │ │ │ cmp r9, #0 │ │ │ │ ldreq r3, [pc, #88] @ 2c4e38 │ │ │ │ movne r3, #260 @ 0x104 │ │ │ │ str r3, [r6] │ │ │ │ b 2c4d38 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7581fc │ │ │ │ + bl 758244 │ │ │ │ ldr r3, [pc, #68] @ 2c4e3c │ │ │ │ ldr ip, [pc, #68] @ 2c4e40 │ │ │ │ ldr r1, [pc, #68] @ 2c4e44 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #60] @ 2c4e48 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ mvn r0, #0 │ │ │ │ b 2c4d3c │ │ │ │ - rsbseq r0, r2, r0, lsl #17 │ │ │ │ - rsbseq r0, r2, r0, lsl #17 │ │ │ │ + ldrsbeq r0, [r2], #-128 @ 0xffffff80 @ │ │ │ │ + ldrsbeq r0, [r2], #-128 @ 0xffffff80 @ │ │ │ │ andeq r0, r0, r7, lsl #2 │ │ │ │ andeq r0, r0, r2, lsl #2 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ - strdeq r5, [r6], ip │ │ │ │ - rsbseq r0, r2, r0, lsl r8 │ │ │ │ - rsbseq r0, r2, ip, ror #12 │ │ │ │ + addeq r5, r6, ip, asr #4 │ │ │ │ + rsbseq r0, r2, r0, ror #16 │ │ │ │ + ldrheq r0, [r2], #-108 @ 0xffffff94 @ │ │ │ │ andeq r0, r0, sl, ror #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ subs r4, r1, #0 │ │ │ │ mov r7, r0 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ beq 2c4ec4 │ │ │ │ - bl 7b2b3c │ │ │ │ + bl 7b2b84 │ │ │ │ ldr r1, [pc, #216] @ 2c4f54 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r7, #28] │ │ │ │ - bl 7b2bbc │ │ │ │ + bl 7b2c04 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [r7, #28] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, #1 │ │ │ │ - bl 7b2eec │ │ │ │ + bl 7b2f34 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2c4f38 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2c4e84 │ │ │ │ ldr r1, [pc, #164] @ 2c4f58 │ │ │ │ ldr r0, [r7, #28] │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7b33f0 │ │ │ │ + bl 7b3438 │ │ │ │ cmp r5, #0 │ │ │ │ beq 2c4f20 │ │ │ │ - bl 7b2b3c │ │ │ │ + bl 7b2b84 │ │ │ │ ldr r1, [pc, #132] @ 2c4f5c │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r7, #32] │ │ │ │ - bl 7b2bbc │ │ │ │ + bl 7b2c04 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r0, [r7, #32] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, #1 │ │ │ │ - bl 7b2eec │ │ │ │ + bl 7b2f34 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2c4f38 │ │ │ │ ldr r5, [r5] │ │ │ │ cmp r5, #0 │ │ │ │ bne 2c4ee0 │ │ │ │ ldr r1, [pc, #80] @ 2c4f60 │ │ │ │ ldr r0, [r7, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ - bl 7b33f0 │ │ │ │ + bl 7b3438 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldrheq r0, [r2], #-116 @ 0xffffff8c @ │ │ │ │ + rsbseq r0, r2, r4, lsl #16 │ │ │ │ andeq sl, r0, r4, lsl r6 │ │ │ │ - rsbseq r0, r2, r4, ror #14 │ │ │ │ + ldrheq r0, [r2], #-116 @ 0xffffff8c @ │ │ │ │ andeq sl, r0, r0, asr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ str r2, [sp, #16] │ │ │ │ @@ -115546,15 +115546,15 @@ │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, #10 │ │ │ │ ldr r5, [pc, #668] @ 2c536c │ │ │ │ movne r5, #0 │ │ │ │ - bl 98d594 │ │ │ │ + bl 98d5dc │ │ │ │ cmp r0, #0 │ │ │ │ blt 2c5320 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ adds r1, r5, r3 │ │ │ │ adc r2, r0, #0 │ │ │ │ orr r3, r1, r3 │ │ │ │ @@ -115579,15 +115579,15 @@ │ │ │ │ ldr r3, [sp, #12] │ │ │ │ strb sl, [r4, #19] │ │ │ │ strb r3, [r4, #21] │ │ │ │ strb fp, [r4, #20] │ │ │ │ str r4, [r8] │ │ │ │ bge 2c5014 │ │ │ │ mov r0, r4 │ │ │ │ - bl 94e5ac │ │ │ │ + bl 94e5f4 │ │ │ │ b 2c5014 │ │ │ │ cmp r6, #0 │ │ │ │ beq 2c52f0 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r4] │ │ │ │ mov r0, r5 │ │ │ │ bl 253b94 │ │ │ │ @@ -115624,15 +115624,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #388] @ 2c537c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #384] @ 2c5380 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ mvn r5, #0 │ │ │ │ b 2c5150 │ │ │ │ cmn r7, #1 │ │ │ │ beq 2c52c0 │ │ │ │ ldr r0, [pc, #352] @ 2c5384 │ │ │ │ add r1, r7, #5696 @ 0x1640 │ │ │ │ add r1, r1, #4 │ │ │ │ @@ -115656,146 +115656,146 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ ldr r2, [pc, #272] @ 2c5394 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 2c520c │ │ │ │ ldr r1, [pc, #256] @ 2c5398 │ │ │ │ ldr r3, [pc, #256] @ 2c539c │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #248] @ 2c53a0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #244] @ 2c53a4 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 2c520c │ │ │ │ ldr r1, [pc, #224] @ 2c53a8 │ │ │ │ ldr r3, [pc, #224] @ 2c53ac │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #216] @ 2c53b0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #212] @ 2c53b4 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 2c520c │ │ │ │ ldr r1, [pc, #192] @ 2c53b8 │ │ │ │ ldr r3, [pc, #192] @ 2c53bc │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #184] @ 2c53c0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #180] @ 2c53c4 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 2c520c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r3, [pc, #156] @ 2c53c8 │ │ │ │ ldr r2, [pc, #156] @ 2c53cc │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #152] @ 2c53d0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ ldr r2, [pc, #136] @ 2c53d4 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 2c520c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ umullseq r5, lr, r4, lr │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq r0, r2, r4, ror r6 │ │ │ │ + rsbseq r0, r2, r4, asr #13 │ │ │ │ addseq r5, lr, r0, lsl #28 │ │ │ │ andeq r1, r0, ip, lsl #14 │ │ │ │ - rsbseq r6, ip, r8, asr #21 │ │ │ │ - rsbseq r0, r2, r8, ror #8 │ │ │ │ - addeq r4, r6, r8, lsl #28 │ │ │ │ - rsbseq r0, r2, r0, ror r2 │ │ │ │ + rsbseq r6, ip, r8, lsl fp │ │ │ │ + ldrheq r0, [r2], #-72 @ 0xffffffb8 @ │ │ │ │ + addeq r4, r6, r8, asr lr │ │ │ │ + rsbseq r0, r2, r0, asr #5 │ │ │ │ andeq r0, r0, r5, lsr #29 │ │ │ │ - rsbseq r6, ip, r4, lsr #19 │ │ │ │ - addeq r4, r6, ip, lsl #27 │ │ │ │ - rsbseq r0, r2, r4, lsl #9 │ │ │ │ - ldrsheq r0, [r2], #-16 @ │ │ │ │ + ldrsheq r6, [ip], #-148 @ 0xffffff6c @ │ │ │ │ + ldrdeq r4, [r6], ip │ │ │ │ + ldrsbeq r0, [r2], #-68 @ 0xffffffbc @ │ │ │ │ + rsbseq r0, r2, r0, asr #4 │ │ │ │ andeq r0, r0, r2, ror #29 │ │ │ │ - ldrsheq r0, [r2], #-56 @ 0xffffffc8 @ │ │ │ │ - addeq r4, r6, r8, asr sp │ │ │ │ - rsbseq r0, r2, r0, asr #3 │ │ │ │ + rsbseq r0, r2, r8, asr #8 │ │ │ │ + addeq r4, r6, r8, lsr #27 │ │ │ │ + rsbseq r0, r2, r0, lsl r2 │ │ │ │ @ instruction: 0x00000ebc │ │ │ │ - rsbseq r0, r2, r4, ror #7 │ │ │ │ - addeq r4, r6, r8, lsr #26 │ │ │ │ - @ instruction: 0x00720190 │ │ │ │ + rsbseq r0, r2, r4, lsr r4 │ │ │ │ + addeq r4, r6, r8, ror sp │ │ │ │ + rsbseq r0, r2, r0, ror #3 │ │ │ │ andeq r0, r0, lr, asr #29 │ │ │ │ - rsbseq r0, r2, r0, lsl #7 │ │ │ │ - strdeq r4, [r6], r8 │ │ │ │ - rsbseq r0, r2, r0, ror #2 │ │ │ │ + ldrsbeq r0, [r2], #-48 @ 0xffffffd0 @ │ │ │ │ + addeq r4, r6, r8, asr #26 │ │ │ │ + ldrheq r0, [r2], #-16 @ │ │ │ │ @ instruction: 0x00000eb5 │ │ │ │ - addeq r4, r6, r4, asr #25 │ │ │ │ - @ instruction: 0x0072039c │ │ │ │ - rsbseq r0, r2, r8, lsr #2 │ │ │ │ + addeq r4, r6, r4, lsl sp │ │ │ │ + rsbseq r0, r2, ip, ror #7 │ │ │ │ + rsbseq r0, r2, r8, ror r1 │ │ │ │ ldrdeq r0, [r0], -sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2c5404 │ │ │ │ - bl 7b3908 │ │ │ │ + bl 7b3950 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ - bl 7589d4 │ │ │ │ + bl 758a1c │ │ │ │ ldr r0, [r4, #32] │ │ │ │ mov r3, #0 │ │ │ │ cmp r0, r3 │ │ │ │ str r3, [r4, #28] │ │ │ │ beq 2c5424 │ │ │ │ - bl 7b3908 │ │ │ │ + bl 7b3950 │ │ │ │ ldr r0, [r4, #32] │ │ │ │ - bl 7589d4 │ │ │ │ + bl 758a1c │ │ │ │ add r5, r4, #569344 @ 0x8b000 │ │ │ │ mov r6, #0 │ │ │ │ mov r0, #0 │ │ │ │ add r3, r5, #3008 @ 0xbc0 │ │ │ │ mov r1, #0 │ │ │ │ str r6, [r4, #32] │ │ │ │ strd r0, [r3, #-8] │ │ │ │ ldr r0, [r5, #3020] @ 0xbcc │ │ │ │ cmp r0, r6 │ │ │ │ beq 2c5454 │ │ │ │ - bl 7589d4 │ │ │ │ + bl 758a1c │ │ │ │ str r6, [r5, #3020] @ 0xbcc │ │ │ │ ldr r0, [r5, #3024] @ 0xbd0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2c546c │ │ │ │ - bl 757884 │ │ │ │ + bl 7578cc │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #3024] @ 0xbd0 │ │ │ │ mov r6, #0 │ │ │ │ ldr r0, [r5, #3028] @ 0xbd4 │ │ │ │ bl 253810 │ │ │ │ str r6, [r5, #3028] @ 0xbd4 │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ cmp r3, r6 │ │ │ │ bne 2c54c8 │ │ │ │ ldr r0, [r5, #3032] @ 0xbd8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2c54a0 │ │ │ │ - bl 757884 │ │ │ │ + bl 7578cc │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #3032] @ 0xbd8 │ │ │ │ ldr r0, [r5, #3036] @ 0xbdc │ │ │ │ bl 253810 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #3036] @ 0xbdc │ │ │ │ mov r0, #0 │ │ │ │ @@ -115806,15 +115806,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [r4, #80] @ 0x50 │ │ │ │ bl 2b64a0 │ │ │ │ str r6, [r4, #80] @ 0x50 │ │ │ │ b 2c5488 │ │ │ │ ldr r0, [pc, #4] @ 2c54e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99da28 │ │ │ │ + b 99da70 │ │ │ │ addseq r4, pc, ip, lsr #4 │ │ │ │ ldr r1, [pc, #76] @ 2c553c │ │ │ │ ldr r2, [pc, #76] @ 2c5540 │ │ │ │ ldr ip, [r0] │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, r2 │ │ │ │ cmpeq ip, r1 │ │ │ │ @@ -115831,17 +115831,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 2c5550 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - ldrdeq r4, [r6], r8 │ │ │ │ - rsbseq pc, r1, r8, asr #30 │ │ │ │ - ldrsbeq r0, [r2], #-24 @ 0xffffffe8 @ │ │ │ │ + addeq r4, r6, r8, lsr #22 │ │ │ │ + @ instruction: 0x0071ff98 │ │ │ │ + rsbseq r0, r2, r8, lsr #4 │ │ │ │ andeq r0, r0, pc, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #516] @ 2c5770 │ │ │ │ ldr r3, [pc, #516] @ 2c5774 │ │ │ │ @@ -115897,15 +115897,15 @@ │ │ │ │ str r0, [r4, #72] @ 0x48 │ │ │ │ beq 2c5674 │ │ │ │ mov r2, #2 │ │ │ │ mov r3, #32 │ │ │ │ str r2, [r4, #24] │ │ │ │ add r0, r4, #92 @ 0x5c │ │ │ │ str r3, [r4, #20] │ │ │ │ - bl 993680 │ │ │ │ + bl 9936c8 │ │ │ │ bl 2e154c │ │ │ │ ldr r3, [pc, #312] @ 2c5794 │ │ │ │ add r0, r4, #40 @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ bl 2b1aac │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ @@ -115953,49 +115953,49 @@ │ │ │ │ mov r1, lr │ │ │ │ add r0, sp, #8 │ │ │ │ str lr, [sp, #8] │ │ │ │ str lr, [sp, #12] │ │ │ │ str lr, [sp, #16] │ │ │ │ str lr, [sp, #20] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 2c57b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r6, [r8] │ │ │ │ b 2c5618 │ │ │ │ ldr r0, [pc, #88] @ 2c57b4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r6, [r8] │ │ │ │ b 2c5618 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009e58b0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ andeq fp, r8, r8, ror #23 │ │ │ │ addseq r5, lr, r4, lsl #17 │ │ │ │ addseq r4, pc, r8, asr r1 @ │ │ │ │ andeq fp, r8, r4, lsr #23 │ │ │ │ @ instruction: 0x000033b0 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r2, r0, r0, asr #28 │ │ │ │ addseq ip, fp, r8, lsl lr │ │ │ │ addseq r5, lr, r0, lsr #15 │ │ │ │ - @ instruction: 0x0072009c │ │ │ │ + rsbseq r0, r2, ip, ror #1 │ │ │ │ umullseq r2, r0, r8, sp │ │ │ │ andeq r2, r0, r4, lsr r6 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - ldrsbeq pc, [r1], #-252 @ 0xffffff04 @ │ │ │ │ - rsbseq pc, r1, r8, ror #31 │ │ │ │ + rsbseq r0, r2, ip, lsr #32 │ │ │ │ + rsbseq r0, r2, r8, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #316] @ 2c590c │ │ │ │ ldr r3, [pc, #316] @ 2c5910 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -116013,15 +116013,15 @@ │ │ │ │ b 2c585c │ │ │ │ add r7, r4, #86016 @ 0x15000 │ │ │ │ ldrb r3, [r7, #537] @ 0x219 │ │ │ │ strb r3, [r5, #12] │ │ │ │ ldr r0, [r7, #496] @ 0x1f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2c5824 │ │ │ │ - bl 7c52ec │ │ │ │ + bl 7c5334 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr r3, [r7, #500] @ 0x1f4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c5844 │ │ │ │ ldr r0, [r7, #528] @ 0x210 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2c5844 │ │ │ │ @@ -116039,28 +116039,28 @@ │ │ │ │ str sl, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #24 │ │ │ │ bl 253504 │ │ │ │ mov r1, r9 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 7a89c0 │ │ │ │ + bl 7a8a08 │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 2c58a4 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ bl 2c4740 │ │ │ │ mov r0, r7 │ │ │ │ - bl 94e5ac │ │ │ │ + bl 94e5f4 │ │ │ │ ldr r0, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2c5804 │ │ │ │ - bl 99bf28 │ │ │ │ + bl 99bf70 │ │ │ │ mov r0, r5 │ │ │ │ - bl 969990 │ │ │ │ + bl 9699d8 │ │ │ │ mov r5, #0 │ │ │ │ b 2c5844 │ │ │ │ mov r6, r4 │ │ │ │ ldr r2, [pc, #68] @ 2c5914 │ │ │ │ ldr r3, [pc, #60] @ 2c5910 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -116136,15 +116136,15 @@ │ │ │ │ asr r8, r8, #4 │ │ │ │ asr r7, r7, #4 │ │ │ │ add r5, r5, r3, lsl #3 │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ add r4, r4, #1 │ │ │ │ - bl 999cb8 │ │ │ │ + bl 999d00 │ │ │ │ cmp r6, r4 │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ bne 2c59f8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -116267,15 +116267,15 @@ │ │ │ │ mov r2, #4 │ │ │ │ str r2, [r3, #456] @ 0x1c8 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c5c78 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r1, #0 │ │ │ │ - bl 7b0494 │ │ │ │ + bl 7b04dc │ │ │ │ mov r3, #1 │ │ │ │ ldr r2, [pc, #296] @ 2c5d4c │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr r3, [pc, #276] @ 2c5d40 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -116324,41 +116324,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 2c5d5c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2c5bcc │ │ │ │ ldr r0, [pc, #56] @ 2c5d60 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2c5bcc │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r5, lr, r8, lsl #5 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r5, lr, r8, ror #4 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ @ instruction: 0x009e51f4 │ │ │ │ andeq r3, r0, r4, ror r8 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq pc, r1, r0, asr sl @ │ │ │ │ - @ instruction: 0x0071fa94 │ │ │ │ + rsbseq pc, r1, r0, lsr #21 │ │ │ │ + rsbseq pc, r1, r4, ror #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #536] @ 2c5f98 │ │ │ │ mov r4, r2 │ │ │ │ @@ -116375,28 +116375,28 @@ │ │ │ │ beq 2c5e40 │ │ │ │ cmn r3, #2 │ │ │ │ beq 2c5df4 │ │ │ │ cmp r4, #0 │ │ │ │ ldr r7, [r6, #12] │ │ │ │ beq 2c5ed4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 99b6c8 │ │ │ │ + bl 99b710 │ │ │ │ mov r8, r0 │ │ │ │ ldr r2, [pc, #464] @ 2c5fa4 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2c5ee0 │ │ │ │ ldr r3, [r6, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2c5df4 │ │ │ │ mov r0, r6 │ │ │ │ bl 2c5b7c │ │ │ │ mov r0, r4 │ │ │ │ - bl 99bf28 │ │ │ │ + bl 99bf70 │ │ │ │ ldr r2, [pc, #420] @ 2c5fa8 │ │ │ │ ldr r3, [pc, #404] @ 2c5f9c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -116433,23 +116433,23 @@ │ │ │ │ beq 2c5f7c │ │ │ │ add r0, sp, #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #236] @ 2c5fb8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2c5de0 │ │ │ │ ldr r8, [pc, #224] @ 2c5fbc │ │ │ │ add r8, pc, r8 │ │ │ │ b 2c5dcc │ │ │ │ ldr r3, [pc, #216] @ 2c5fc0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -116468,52 +116468,52 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r7, r8} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 2c5fc4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2c5de0 │ │ │ │ ldr r0, [pc, #96] @ 2c5fc8 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2c5de0 │ │ │ │ ldr r0, [pc, #72] @ 2c5fcc │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2c5de0 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ umullseq r5, lr, r8, r0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r5, lr, r4, lsl #1 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r5, lr, r8, lsl r0 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq pc, r1, r8, asr #18 │ │ │ │ - rsbseq pc, r1, r0, lsr r9 @ │ │ │ │ + @ instruction: 0x0071f998 │ │ │ │ + rsbseq pc, r1, r0, lsl #19 │ │ │ │ muleq r0, r0, sp │ │ │ │ - rsbseq pc, r1, r8, lsr #18 │ │ │ │ - rsbseq pc, r1, r0, ror #18 │ │ │ │ - rsbseq pc, r1, r8, asr #17 │ │ │ │ + rsbseq pc, r1, r8, ror r9 @ │ │ │ │ + ldrheq pc, [r1], #-144 @ 0xffffff70 @ │ │ │ │ + rsbseq pc, r1, r8, lsl r9 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #560] @ 2c621c │ │ │ │ add ip, r0, #86016 @ 0x15000 │ │ │ │ @@ -116535,33 +116535,33 @@ │ │ │ │ ldr r2, [pc, #504] @ 2c6228 │ │ │ │ umull r1, r2, r3, r2 │ │ │ │ cmp r4, r2, lsr #2 │ │ │ │ bcc 2c60d8 │ │ │ │ add r4, ip, #552 @ 0x228 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b9f54 │ │ │ │ + bl 9b9f9c │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c6094 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b9f74 │ │ │ │ + bl 9b9fbc │ │ │ │ cmp r0, #0 │ │ │ │ beq 2c6094 │ │ │ │ ldr r0, [r5, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c60d0 │ │ │ │ ldr r2, [pc, #436] @ 2c622c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r3, r5 │ │ │ │ mov r1, #29 │ │ │ │ - bl 7b0688 │ │ │ │ + bl 7b06d0 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr r2, [pc, #404] @ 2c6230 │ │ │ │ ldr r3, [pc, #384] @ 2c6220 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -116569,15 +116569,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 2c6218 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9ba13c │ │ │ │ + b 9ba184 │ │ │ │ bl 253b70 │ │ │ │ b 2c6070 │ │ │ │ ldr r2, [pc, #340] @ 2c6234 │ │ │ │ ldr r2, [r0, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2c616c │ │ │ │ @@ -116633,48 +116633,48 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r4, [sp, #12] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 2c624c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2c60ec │ │ │ │ ldr r0, [pc, #76] @ 2c6250 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2c60ec │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r4, lr, ip, lsr #28 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r4, lr, r0, lsl lr │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ andeq r3, r0, ip, lsr #12 │ │ │ │ addseq r4, lr, r0, lsl #27 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r4, lr, ip, lsl sp │ │ │ │ addseq r4, lr, r8, ror #25 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq pc, r1, r4, lsr #14 │ │ │ │ - rsbseq pc, r1, r8, ror r7 @ │ │ │ │ + rsbseq pc, r1, r4, ror r7 @ │ │ │ │ + rsbseq pc, r1, r8, asr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ add r4, r0, #86016 @ 0x15000 │ │ │ │ ldr r3, [r4, #500] @ 0x1f4 │ │ │ │ ldr r2, [pc, #748] @ 2c6560 │ │ │ │ @@ -116696,29 +116696,29 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 2c6398 │ │ │ │ mov r3, #0 │ │ │ │ add r8, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r2, [r4, #560] @ 0x230 │ │ │ │ mov r3, r8 │ │ │ │ - bl 7b0328 │ │ │ │ + bl 7b0370 │ │ │ │ subs r5, r0, #0 │ │ │ │ ble 2c63cc │ │ │ │ ldr r3, [r4, #544] @ 0x220 │ │ │ │ cmp r3, r5 │ │ │ │ subhi r3, r3, r5 │ │ │ │ bhi 2c62f0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2c6488 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [r4, #544] @ 0x220 │ │ │ │ add r0, r4, #552 @ 0x228 │ │ │ │ ldr r5, [r4, #560] @ 0x230 │ │ │ │ - bl 9ba18c │ │ │ │ + bl 9ba1d4 │ │ │ │ ldr r3, [r4, #548] @ 0x224 │ │ │ │ cmp r5, r3 │ │ │ │ ldr r5, [r4, #560] @ 0x230 │ │ │ │ bcc 2c631c │ │ │ │ cmp r3, r5 │ │ │ │ bhi 2c63e0 │ │ │ │ cmp r5, #0 │ │ │ │ @@ -116729,15 +116729,15 @@ │ │ │ │ ldr r2, [pc, #564] @ 2c656c │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r6, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [sp] │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #25 │ │ │ │ - bl 7b0688 │ │ │ │ + bl 7b06d0 │ │ │ │ str r0, [r6, #16] │ │ │ │ ldr r2, [pc, #532] @ 2c6570 │ │ │ │ ldr r3, [pc, #516] @ 2c6564 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -116755,15 +116755,15 @@ │ │ │ │ ldr r2, [r4, #508] @ 0x1fc │ │ │ │ cmp r2, #0 │ │ │ │ beq 2c62b4 │ │ │ │ mov r3, #0 │ │ │ │ add r8, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r3, r8 │ │ │ │ - bl 7b0328 │ │ │ │ + bl 7b0370 │ │ │ │ subs r5, r0, #0 │ │ │ │ ldrgt r3, [r4, #508] @ 0x1fc │ │ │ │ subgt r3, r3, r5 │ │ │ │ strgt r3, [r4, #508] @ 0x1fc │ │ │ │ bgt 2c62d4 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ @@ -116794,24 +116794,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r0, r8 │ │ │ │ str r1, [r8, #4] │ │ │ │ str r1, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ str r5, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #272] @ 2c6584 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r5, [r4, #560] @ 0x230 │ │ │ │ b 2c631c │ │ │ │ bl 253b70 │ │ │ │ b 2c6330 │ │ │ │ ldr r3, [pc, #228] @ 2c6574 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -116837,53 +116837,53 @@ │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r0, r8 │ │ │ │ str r1, [r8, #4] │ │ │ │ str r1, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 2c658c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2c62ec │ │ │ │ ldr r0, [pc, #96] @ 2c6590 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2c62ec │ │ │ │ ldr r0, [pc, #80] @ 2c6594 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r5, [r4, #560] @ 0x230 │ │ │ │ b 2c631c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r4, lr, r4, lsr #23 │ │ │ │ andeq r4, r0, r0 │ │ │ │ umullseq r4, lr, r0, fp │ │ │ │ andeq r3, r0, ip, ror #6 │ │ │ │ addseq r4, lr, r0, asr #21 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r1, r0, r4, asr #22 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq pc, r1, ip, lsl r6 @ │ │ │ │ + rsbseq pc, r1, ip, ror #12 │ │ │ │ muleq r0, ip, r4 │ │ │ │ - ldrheq pc, [r1], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbseq pc, r1, r8, lsl #10 │ │ │ │ - ldrheq pc, [r1], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbseq pc, r1, ip, lsl #10 │ │ │ │ + rsbseq pc, r1, r8, asr r5 @ │ │ │ │ + rsbseq pc, r1, r0, lsl #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #80] @ 2c6600 │ │ │ │ ldr ip, [pc, #80] @ 2c6604 │ │ │ │ ldm r0, {r5, lr} │ │ │ │ @@ -116904,17 +116904,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 2c6614 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - addeq r3, r6, r4, lsl sl │ │ │ │ - rsbseq lr, r1, r4, lsl #29 │ │ │ │ - rsbseq pc, r1, r4, lsl r1 @ │ │ │ │ + addeq r3, r6, r4, ror #20 │ │ │ │ + ldrsbeq lr, [r1], #-228 @ 0xffffff1c @ │ │ │ │ + rsbseq pc, r1, r4, ror #2 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r2, [pc, #820] @ 2c6964 │ │ │ │ ldr r3, [pc, #820] @ 2c6968 │ │ │ │ @@ -117126,17 +117126,17 @@ │ │ │ │ addseq r4, lr, ip, ror #15 │ │ │ │ andeq r4, r0, r0 │ │ │ │ ldrdeq r0, [r0], -r2 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ addseq r4, lr, ip, lsl r5 │ │ │ │ - @ instruction: 0x008636b0 │ │ │ │ - rsbseq lr, r1, r0, lsr #22 │ │ │ │ - ldrheq lr, [r1], #-208 @ 0xffffff30 @ │ │ │ │ + addeq r3, r6, r0, lsl #14 │ │ │ │ + rsbseq lr, r1, r0, ror fp │ │ │ │ + rsbseq lr, r1, r0, lsl #28 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #2752] @ 2c746c │ │ │ │ @@ -117168,28 +117168,28 @@ │ │ │ │ movne r2, #1 │ │ │ │ ldr r5, [pc, #2656] @ 2c7478 │ │ │ │ bl 2b9aac │ │ │ │ ldr r3, [r4, #412] @ 0x19c │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r0, [r3, #56] @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ - bl 757cbc │ │ │ │ + bl 757d04 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2c6a90 │ │ │ │ ldr r3, [r4, #412] @ 0x19c │ │ │ │ ldr r2, [pc, #2620] @ 2c747c │ │ │ │ ldr r0, [r3, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #2616] @ 2c7480 │ │ │ │ mov r1, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #19 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r3, [r4, #412] @ 0x19c │ │ │ │ mov r1, #5 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r3, #88] @ 0x58 │ │ │ │ bl 2b9a64 │ │ │ │ ldr r3, [r4, #412] @ 0x19c │ │ │ │ mov r1, #2 │ │ │ │ @@ -117685,23 +117685,23 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ add r0, sp, #16 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #720] @ 2c752c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2c6c54 │ │ │ │ bl 2b9a64 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2c6bd0 │ │ │ │ ldr r3, [pc, #536] @ 2c7490 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -117725,22 +117725,22 @@ │ │ │ │ mov r1, sl │ │ │ │ add r0, sp, #16 │ │ │ │ str sl, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ str sl, [sp, #24] │ │ │ │ str sl, [sp, #28] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #572] @ 2c7534 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2c6d08 │ │ │ │ ldr r2, [pc, #560] @ 2c7538 │ │ │ │ ldr r3, [pc, #356] @ 2c7470 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -117766,23 +117766,23 @@ │ │ │ │ beq 2c7458 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #412] @ 2c753c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2c6d08 │ │ │ │ ldr r3, [pc, #368] @ 2c7520 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c6c54 │ │ │ │ ldr r3, [pc, #352] @ 2c7524 │ │ │ │ @@ -117798,49 +117798,49 @@ │ │ │ │ mov r1, sl │ │ │ │ add r0, sp, #16 │ │ │ │ str sl, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ str sl, [sp, #24] │ │ │ │ str sl, [sp, #28] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 2c7540 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2c6c54 │ │ │ │ ldr r0, [pc, #280] @ 2c7544 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2c6c54 │ │ │ │ ldr r0, [pc, #264] @ 2c7548 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2c6c54 │ │ │ │ ldr r0, [pc, #252] @ 2c754c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2c6d08 │ │ │ │ ldr r0, [pc, #240] @ 2c7550 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2c6d08 │ │ │ │ addseq r4, lr, ip, ror #8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r4, lr, ip, lsr r4 │ │ │ │ - rsbseq sl, r1, ip, asr ip │ │ │ │ - rsbseq sl, r1, ip, asr #17 │ │ │ │ - @ instruction: 0x008635b4 │ │ │ │ + rsbseq sl, r1, ip, lsr #25 │ │ │ │ + rsbseq sl, r1, ip, lsl r9 │ │ │ │ + addeq r3, r6, r4, lsl #12 │ │ │ │ addseq r4, lr, r4, lsl #7 │ │ │ │ - addeq r3, r6, r6, lsr r2 │ │ │ │ + addeq r3, r6, r6, lsl #5 │ │ │ │ umullseq r4, lr, r0, r2 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r4, lr, ip, lsl #3 │ │ │ │ addseq r4, lr, r0, ror #1 │ │ │ │ andeq lr, r0, r3, lsl #2 │ │ │ │ ldrheq r4, [lr], r4 @ │ │ │ │ addseq r4, lr, r8, lsl #1 │ │ │ │ @@ -117873,24 +117873,24 @@ │ │ │ │ @ instruction: 0x009e3cfc │ │ │ │ @ instruction: 0x009e3cd0 │ │ │ │ addseq r3, lr, r4, lsr #25 │ │ │ │ addseq r3, lr, r8, ror ip │ │ │ │ ldrdeq r4, [r0], -ip │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq lr, r1, r8, asr #18 │ │ │ │ + @ instruction: 0x0071e998 │ │ │ │ andeq r3, r0, r0, ror #6 │ │ │ │ - rsbseq lr, r1, r8, ror #16 │ │ │ │ + ldrheq lr, [r1], #-136 @ 0xffffff78 @ │ │ │ │ addseq r3, lr, r4, lsl fp │ │ │ │ - rsbseq lr, r1, r0, asr #15 │ │ │ │ + rsbseq lr, r1, r0, lsl r8 │ │ │ │ + ldrsbeq lr, [r1], #-120 @ 0xffffff88 @ │ │ │ │ + rsbseq lr, r1, ip, ror #15 │ │ │ │ + ldrsbeq lr, [r1], #-124 @ 0xffffff84 @ │ │ │ │ rsbseq lr, r1, r8, lsl #15 │ │ │ │ - @ instruction: 0x0071e79c │ │ │ │ - rsbseq lr, r1, ip, lsl #15 │ │ │ │ - rsbseq lr, r1, r8, lsr r7 │ │ │ │ - rsbseq lr, r1, r4, lsr #14 │ │ │ │ + rsbseq lr, r1, r4, ror r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub r3, r2, #65 @ 0x41 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #412] @ 2c7710 │ │ │ │ @@ -117921,15 +117921,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 2b5d6c │ │ │ │ ldr r3, [pc, #316] @ 2c771c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 979a90 │ │ │ │ + bl 979ad8 │ │ │ │ ldr r3, [pc, #296] @ 2c7720 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov sl, r0 │ │ │ │ bne 2c7668 │ │ │ │ ldr r2, [pc, #276] @ 2c7724 │ │ │ │ @@ -117974,45 +117974,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r9, [sp] │ │ │ │ stmib sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 2c7734 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2c7608 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #64] @ 2c7738 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2c7608 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r3, lr, r4, lsr #17 │ │ │ │ andeq r4, r0, r0 │ │ │ │ umullseq r3, lr, r4, r8 │ │ │ │ strdeq r3, [r0], -ip │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r3, lr, ip, lsl #16 │ │ │ │ andeq r3, r0, r8, asr r9 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq lr, r1, r4, lsl #10 │ │ │ │ - rsbseq lr, r1, r4, lsr r5 │ │ │ │ + rsbseq lr, r1, r4, asr r5 │ │ │ │ + rsbseq lr, r1, r4, lsl #11 │ │ │ │ │ │ │ │ 002c773c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -118033,15 +118033,15 @@ │ │ │ │ ldr r3, [r3, #32] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2c77c8 │ │ │ │ mov r3, #0 │ │ │ │ mov r6, r3 │ │ │ │ strb r3, [r4] │ │ │ │ mov r0, r6 │ │ │ │ - bl 94e5ac │ │ │ │ + bl 94e5f4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -118052,46 +118052,46 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 2c57b8 │ │ │ │ mov r1, r8 │ │ │ │ str r0, [r4, #28] │ │ │ │ ldr r3, [r5, #28] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 7a89b0 │ │ │ │ + bl 7a89f8 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 2c7860 │ │ │ │ ldr r1, [r6] │ │ │ │ cmp r1, #1 │ │ │ │ beq 2c78b4 │ │ │ │ bls 2c7878 │ │ │ │ sub r3, r1, #2 │ │ │ │ cmp r3, #1 │ │ │ │ bhi 2c78dc │ │ │ │ ldr r3, [pc, #200] @ 2c78e8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 979a90 │ │ │ │ + bl 979ad8 │ │ │ │ ldr r1, [pc, #184] @ 2c78ec │ │ │ │ ldr r3, [pc, #184] @ 2c78f0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #176] @ 2c78f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #152] @ 2c78f8 │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 94e5ac │ │ │ │ + bl 94e5f4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 969a48 │ │ │ │ + bl 969a90 │ │ │ │ mov r4, #0 │ │ │ │ b 2c77a8 │ │ │ │ ldr r0, [r6, #4] │ │ │ │ bl 255ac0 │ │ │ │ str r0, [r4, #4] │ │ │ │ ldr r0, [r6, #8] │ │ │ │ bl 255ac0 │ │ │ │ @@ -118115,17 +118115,17 @@ │ │ │ │ mov r2, #2 │ │ │ │ str r0, [r4, #16] │ │ │ │ b 2c7894 │ │ │ │ bl 255730 │ │ │ │ addseq r1, pc, r4, lsr #31 │ │ │ │ @ instruction: 0x009e36b0 │ │ │ │ andeq r3, r0, r4, lsr #12 │ │ │ │ - rsbseq sp, r1, ip, asr #24 │ │ │ │ - @ instruction: 0x008627bc │ │ │ │ - rsbseq sp, r1, ip, lsr #24 │ │ │ │ + @ instruction: 0x0071dc9c │ │ │ │ + addeq r2, r6, ip, lsl #16 │ │ │ │ + rsbseq sp, r1, ip, ror ip │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ │ │ │ │ 002c78fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -118161,23 +118161,23 @@ │ │ │ │ str ip, [r4, #8] │ │ │ │ bl 2c4498 │ │ │ │ ldr r0, [r6, #56] @ 0x38 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2c79cc │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r8 │ │ │ │ - bl 75c52c │ │ │ │ + bl 75c574 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2c79cc │ │ │ │ ldr r2, [pc, #280] @ 2c7ac8 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r8 │ │ │ │ str r9, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ bl 255ac0 │ │ │ │ str r0, [r4, #24] │ │ │ │ ldr r3, [r6, #28] │ │ │ │ cmp r3, #0 │ │ │ │ movne sl, #0 │ │ │ │ bne 2c7a10 │ │ │ │ @@ -118234,17 +118234,17 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ @ instruction: 0x009f1df4 │ │ │ │ - ldrdeq r2, [r6], r0 │ │ │ │ - rsbseq fp, r5, r4, ror sp │ │ │ │ - rsbseq r3, r1, r4, ror sl │ │ │ │ + addeq r2, r6, r0, lsr #14 │ │ │ │ + rsbseq fp, r5, r4, asr #27 │ │ │ │ + rsbseq r3, r1, r4, asr #21 │ │ │ │ │ │ │ │ 002c7acc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #348] @ 2c7c40 │ │ │ │ @@ -118266,24 +118266,24 @@ │ │ │ │ bl 2551b4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c7b04 │ │ │ │ ldr r0, [r4, #3020] @ 0xbcc │ │ │ │ cmp r0, #0 │ │ │ │ beq 2c7b98 │ │ │ │ ldr r5, [pc, #264] @ 2c7c44 │ │ │ │ - bl 758210 │ │ │ │ + bl 758258 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r2, [pc, #256] @ 2c7c48 │ │ │ │ ldr r1, [pc, #256] @ 2c7c4c │ │ │ │ add ip, r5, #204 @ 0xcc │ │ │ │ mov r3, #30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ ldr r0, [r4, #3020] @ 0xbcc │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c7c10 │ │ │ │ mov r1, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ @@ -118300,15 +118300,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #168] @ 2c7c5c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -118318,42 +118318,42 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #112] @ 2c7c6c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 2c7bc4 │ │ │ │ - bl 7581fc │ │ │ │ + bl 758244 │ │ │ │ ldr ip, [pc, #84] @ 2c7c70 │ │ │ │ ldr r1, [pc, #84] @ 2c7c74 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #80] @ 2c7c78 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r5, #176 @ 0xb0 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 2c7bc4 │ │ │ │ addseq r1, pc, r4, lsr #24 │ │ │ │ - addeq r2, r6, r0, asr #9 │ │ │ │ - rsbseq r9, r1, ip, ror #6 │ │ │ │ - rsbseq r9, r1, r4, lsl #7 │ │ │ │ - addeq r2, r6, r8, asr r4 │ │ │ │ - ldrsbeq lr, [r1], #-12 @ │ │ │ │ - rsbseq sp, r1, r4, asr #17 │ │ │ │ + addeq r2, r6, r0, lsl r5 │ │ │ │ + ldrheq r9, [r1], #-60 @ 0xffffffc4 @ │ │ │ │ + ldrsbeq r9, [r1], #-52 @ 0xffffffcc @ │ │ │ │ + addeq r2, r6, r8, lsr #9 │ │ │ │ + rsbseq lr, r1, ip, lsr #2 │ │ │ │ + rsbseq sp, r1, r4, lsl r9 │ │ │ │ andeq r0, r0, r7, asr r2 │ │ │ │ - addeq r2, r6, ip, lsl #8 │ │ │ │ - rsbseq lr, r1, ip, ror r0 │ │ │ │ - rsbseq sp, r1, ip, ror r8 │ │ │ │ + addeq r2, r6, ip, asr r4 │ │ │ │ + rsbseq lr, r1, ip, asr #1 │ │ │ │ + rsbseq sp, r1, ip, asr #17 │ │ │ │ andeq r0, r0, r2, asr r2 │ │ │ │ - rsbseq lr, r1, r0, lsl #1 │ │ │ │ - rsbseq sp, r1, r0, asr r8 │ │ │ │ + ldrsbeq lr, [r1], #-0 @ │ │ │ │ + rsbseq sp, r1, r0, lsr #17 │ │ │ │ andeq r0, r0, sp, asr r2 │ │ │ │ │ │ │ │ 002c7c7c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -118482,17 +118482,17 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ addseq r3, lr, r0, lsl #3 │ │ │ │ andeq r4, r0, r0 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ addseq r3, lr, r4, lsl r0 │ │ │ │ - umulleq r2, r6, r8, r1 │ │ │ │ - rsbseq sp, r1, r8, lsl #12 │ │ │ │ - @ instruction: 0x0071d898 │ │ │ │ + addeq r2, r6, r8, ror #3 │ │ │ │ + rsbseq sp, r1, r8, asr r6 │ │ │ │ + rsbseq sp, r1, r8, ror #17 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ │ │ │ │ 002c7ea0 : │ │ │ │ add r0, r0, #569344 @ 0x8b000 │ │ │ │ ldr r0, [r0, #2968] @ 0xb98 │ │ │ │ b 2533e4 │ │ │ │ │ │ │ │ @@ -118663,17 +118663,17 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ @ instruction: 0x009e2dd0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ addseq r2, lr, r4, asr #26 │ │ │ │ - ldrdeq r1, [r6], ip │ │ │ │ - rsbseq sp, r1, ip, asr #6 │ │ │ │ - ldrsbeq sp, [r1], #-92 @ 0xffffffa4 @ │ │ │ │ + addeq r1, r6, ip, lsr #30 │ │ │ │ + @ instruction: 0x0071d39c │ │ │ │ + rsbseq sp, r1, ip, lsr #12 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ │ │ │ │ 002c815c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -118797,15 +118797,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2df008 │ │ │ │ mov r3, r7 │ │ │ │ str r8, [sp, #32] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2df054 │ │ │ │ - addeq r1, r6, r0, ror #24 │ │ │ │ + @ instruction: 0x00861cb0 │ │ │ │ │ │ │ │ 002c8358 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #724] @ 2c8644 │ │ │ │ @@ -118840,23 +118840,23 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c8404 │ │ │ │ ldr r0, [r5, #412] @ 0x19c │ │ │ │ bl 2c4b8c │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2c8404 │ │ │ │ ldr r1, [r5, #540] @ 0x21c │ │ │ │ - bl 972ef8 │ │ │ │ + bl 972f40 │ │ │ │ mov r0, r4 │ │ │ │ - bl 969934 │ │ │ │ + bl 96997c │ │ │ │ add r0, r5, #584 @ 0x248 │ │ │ │ - bl 9b9fa4 │ │ │ │ + bl 9b9fec │ │ │ │ add r0, r5, #552 @ 0x228 │ │ │ │ - bl 9b9fa4 │ │ │ │ + bl 9b9fec │ │ │ │ ldr r0, [r5, #540] @ 0x21c │ │ │ │ - bl 969990 │ │ │ │ + bl 9699d8 │ │ │ │ mov r0, r6 │ │ │ │ bl 2d1f28 │ │ │ │ mov r0, r6 │ │ │ │ bl 2d762c │ │ │ │ mov r0, r6 │ │ │ │ bl 2df0a0 │ │ │ │ mov r0, r6 │ │ │ │ @@ -118895,43 +118895,43 @@ │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c859c │ │ │ │ ldr r1, [pc, #400] @ 2c865c │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 993b74 │ │ │ │ + bl 993bbc │ │ │ │ ldr r3, [r4, #792] @ 0x318 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c84ec │ │ │ │ add r0, r4, #788 @ 0x314 │ │ │ │ bl 2afd40 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9936d8 │ │ │ │ + bl 993720 │ │ │ │ ldr r0, [r5, #720] @ 0x2d0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2c8504 │ │ │ │ - bl 9afe58 │ │ │ │ + bl 9afea0 │ │ │ │ add r0, r5, #728 @ 0x2d8 │ │ │ │ - bl 9b9fa4 │ │ │ │ + bl 9b9fec │ │ │ │ mov r4, #0 │ │ │ │ ldr r3, [r5, #408] @ 0x198 │ │ │ │ ldr r0, [r3, r4] │ │ │ │ add r4, r4, #4 │ │ │ │ bl 253810 │ │ │ │ cmp r4, #132 @ 0x84 │ │ │ │ bne 2c8510 │ │ │ │ ldr r0, [r5, #408] @ 0x198 │ │ │ │ bl 253810 │ │ │ │ mov r4, #0 │ │ │ │ ldr r0, [r6, #12] │ │ │ │ - bl 7589d4 │ │ │ │ + bl 758a1c │ │ │ │ ldr r0, [r6, #8] │ │ │ │ str r4, [r6, #12] │ │ │ │ - bl 7589d4 │ │ │ │ + bl 758a1c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [r6] │ │ │ │ str r4, [r6, #8] │ │ │ │ ldr r0, [r5, #772] @ 0x304 │ │ │ │ bl 253810 │ │ │ │ ldr r0, [r5, #760] @ 0x2f8 │ │ │ │ @@ -118970,44 +118970,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 2c8670 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2c83a8 │ │ │ │ ldr r0, [pc, #68] @ 2c8674 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2c83a8 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r2, lr, ip, lsr #21 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r2, lr, ip, lsl #21 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r2, r0, r0, asr lr │ │ │ │ - rsbseq sp, r1, r0, lsr #19 │ │ │ │ - rsbseq sp, r1, r0, lsr #17 │ │ │ │ + ldrsheq sp, [r1], #-144 @ 0xffffff70 @ │ │ │ │ + ldrsheq sp, [r1], #-128 @ 0xffffff80 @ │ │ │ │ addseq r2, lr, ip, lsr #17 │ │ │ │ andeq r1, r0, ip, asr #24 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq sp, r1, ip, lsr #13 │ │ │ │ - ldrsheq sp, [r1], #-96 @ 0xffffffa0 @ │ │ │ │ + ldrsheq sp, [r1], #-108 @ 0xffffff94 @ │ │ │ │ + rsbseq sp, r1, r0, asr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ ldr r2, [pc, #4000] @ 2c9630 │ │ │ │ sub sp, sp, #132 @ 0x84 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -119121,15 +119121,15 @@ │ │ │ │ add r6, r6, r6, lsl #2 │ │ │ │ lsl r5, r6, #6 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - bl 99a7d8 │ │ │ │ + bl 99a820 │ │ │ │ cmp r5, r0 │ │ │ │ mov r6, r0 │ │ │ │ beq 2c8b10 │ │ │ │ ldr r9, [sp, #44] @ 0x2c │ │ │ │ ldr r4, [pc, #3540] @ 2c964c │ │ │ │ ldr r0, [r9, #2928] @ 0xb70 │ │ │ │ bl 253624 │ │ │ │ @@ -119287,26 +119287,26 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r4, [sp, #80] @ 0x50 │ │ │ │ add r2, r3, #1 │ │ │ │ add r2, r2, r2, lsl #2 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ lsl r2, r2, #6 │ │ │ │ mov r1, r4 │ │ │ │ - bl 99a7d8 │ │ │ │ + bl 99a820 │ │ │ │ cmp r4, r0 │ │ │ │ bne 2c890c │ │ │ │ ldr r1, [sp, #92] @ 0x5c │ │ │ │ ldr sl, [sp, #100] @ 0x64 │ │ │ │ mov r0, r1 │ │ │ │ bl 2bafdc │ │ │ │ ldr r1, [pc, #2880] @ 2c9658 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ - bl 993b74 │ │ │ │ + bl 993bbc │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r9, [r3, #-40] @ 0xffffffd8 │ │ │ │ cmp r9, #0 │ │ │ │ beq 2c8fd4 │ │ │ │ str r9, [sp, #56] @ 0x38 │ │ │ │ b 2c8ba8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ @@ -119455,15 +119455,15 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ add r2, r3, r6 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ lsl r2, r2, #6 │ │ │ │ mov r1, r4 │ │ │ │ - bl 99a7d8 │ │ │ │ + bl 99a820 │ │ │ │ cmp r4, r0 │ │ │ │ beq 2c8ed8 │ │ │ │ ldr r6, [pc, #2216] @ 2c9650 │ │ │ │ ldr r8, [sp, #32] │ │ │ │ umull r3, r6, r0, r6 │ │ │ │ mov r1, #320 @ 0x140 │ │ │ │ lsr r6, r6, #8 │ │ │ │ @@ -119472,22 +119472,22 @@ │ │ │ │ lsl r4, r4, #3 │ │ │ │ add r7, r4, #24 │ │ │ │ add r7, r8, r7 │ │ │ │ lsl r3, r6, #2 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 99a914 │ │ │ │ + bl 99a95c │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r0 │ │ │ │ sub sl, r3, r5 │ │ │ │ str r0, [sp, #16] │ │ │ │ mov r2, sl │ │ │ │ mov r0, r7 │ │ │ │ - bl 999ed8 │ │ │ │ + bl 999f20 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ sub fp, r3, r6 │ │ │ │ cmp fp, #1 │ │ │ │ ble 2c8f0c │ │ │ │ lsr r3, r5, #5 │ │ │ │ mov r2, #1 │ │ │ │ lsl r7, r3, #2 │ │ │ │ @@ -119497,15 +119497,15 @@ │ │ │ │ lsl r9, r2, r9 │ │ │ │ rsb r7, r7, #64 @ 0x40 │ │ │ │ mov r4, r2 │ │ │ │ b 2c8e4c │ │ │ │ mov r2, sl │ │ │ │ mov r1, r5 │ │ │ │ add r4, r4, #1 │ │ │ │ - bl 999ed8 │ │ │ │ + bl 999f20 │ │ │ │ cmp fp, r4 │ │ │ │ add r8, r8, #40 @ 0x28 │ │ │ │ beq 2c8e5c │ │ │ │ ldr r3, [r8, #64] @ 0x40 │ │ │ │ add r0, r7, r8 │ │ │ │ tst r9, r3 │ │ │ │ bne 2c8e30 │ │ │ │ @@ -119589,23 +119589,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ str r1, [sp, #116] @ 0x74 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ stmib sp, {r4, r5, fp} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1700] @ 2c9670 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2c8b9c │ │ │ │ ldr ip, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [pc, #1684] @ 2c9674 │ │ │ │ ldr r3, [ip] │ │ │ │ ldr r2, [ip, #4] │ │ │ │ adds r3, r3, #50 @ 0x32 │ │ │ │ adc r2, r2, #0 │ │ │ │ @@ -119763,39 +119763,39 @@ │ │ │ │ subs r5, r5, #1 │ │ │ │ sbc r9, r9, #0 │ │ │ │ adds r3, r0, r3 │ │ │ │ mov r0, r3 │ │ │ │ adc r1, r1, #0 │ │ │ │ lsl r3, r4, #1 │ │ │ │ add r6, r3, r4 │ │ │ │ - bl 9d90ac │ │ │ │ + bl 9d90f4 │ │ │ │ ldr r3, [pc, #1040] @ 2c9680 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9d9378 │ │ │ │ + bl 9d93c0 │ │ │ │ rsb r4, r4, r6, lsl #3 │ │ │ │ add r4, r8, r4, lsl #3 │ │ │ │ add r4, sl, r4 │ │ │ │ add r4, r4, #86016 @ 0x15000 │ │ │ │ add r4, r4, #656 @ 0x290 │ │ │ │ strd r0, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r9 │ │ │ │ - bl 9d90ac │ │ │ │ + bl 9d90f4 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ - bl 9d8d58 │ │ │ │ + bl 9d8da0 │ │ │ │ ldr r3, [pc, #980] @ 2c9684 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9d9378 │ │ │ │ + bl 9d93c0 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, #0 │ │ │ │ ldr r1, [pc, #960] @ 2c9688 │ │ │ │ - bl 9d9378 │ │ │ │ + bl 9d93c0 │ │ │ │ strd r0, [r4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add r7, r7, #64 @ 0x40 │ │ │ │ cmp r3, r7 │ │ │ │ ble 2c9510 │ │ │ │ cmp r7, #0 │ │ │ │ add r4, r7, #63 @ 0x3f │ │ │ │ @@ -119904,15 +119904,15 @@ │ │ │ │ add r5, r7, r4 │ │ │ │ add sl, r7, r3 │ │ │ │ strb r0, [r1, fp] │ │ │ │ mov r0, sl │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r9 │ │ │ │ add sl, sl, #40 @ 0x28 │ │ │ │ - bl 999cb8 │ │ │ │ + bl 999d00 │ │ │ │ cmp r5, sl │ │ │ │ bne 2c9488 │ │ │ │ add r3, r7, #102400 @ 0x19000 │ │ │ │ ldr r7, [r3, #816] @ 0x330 │ │ │ │ add r8, r8, #1 │ │ │ │ cmp r7, #0 │ │ │ │ bne 2c9454 │ │ │ │ @@ -119969,82 +119969,82 @@ │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #104] @ 0x68 │ │ │ │ str r6, [sp, #108] @ 0x6c │ │ │ │ str r6, [sp, #112] @ 0x70 │ │ │ │ str r6, [sp, #116] @ 0x74 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ stmib sp, {r4, r5} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #208] @ 2c9694 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2c8b9c │ │ │ │ ldr r0, [pc, #196] @ 2c9698 │ │ │ │ str r3, [sp] │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2c8b9c │ │ │ │ ldr r0, [pc, #168] @ 2c969c │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2c8b9c │ │ │ │ ldr r3, [pc, #140] @ 2c96a0 │ │ │ │ ldr r1, [pc, #140] @ 2c96a4 │ │ │ │ ldr r0, [pc, #140] @ 2c96a8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #136] @ 2c96ac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #232 @ 0xe8 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ addseq r2, lr, ip, lsl #15 │ │ │ │ addseq r2, lr, r4, ror r7 │ │ │ │ andeq r4, r0, r0 │ │ │ │ andeq r2, r0, r0, lsr #27 │ │ │ │ - rsbseq sp, r1, r0, lsl #13 │ │ │ │ + ldrsbeq sp, [r1], #-96 @ 0xffffffa0 @ │ │ │ │ @ instruction: 0xfff85ee0 │ │ │ │ andeq sl, r7, r0, lsr #2 │ │ │ │ andcs r0, r2, r8, lsl #17 │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ addseq r2, lr, r8, ror r3 │ │ │ │ - rsbseq sp, r1, r4, asr r2 │ │ │ │ + rsbseq sp, r1, r4, lsr #5 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ @ instruction: 0x009e21f4 │ │ │ │ andeq r3, r0, ip, lsl #31 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq ip, r1, r4, asr #27 │ │ │ │ + rsbseq ip, r1, r4, lsl lr │ │ │ │ @ instruction: 0x00000bb8 │ │ │ │ addseq r1, lr, r8, lsl #28 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ smlawbmi lr, r0, r4, r8 │ │ │ │ eormi r0, r4, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ strbtvs r6, [r6], -r7, ror #12 │ │ │ │ andeq r3, r0, r8, lsl #9 │ │ │ │ - ldrheq ip, [r1], #-128 @ 0xffffff80 @ │ │ │ │ rsbseq ip, r1, r0, lsl #18 │ │ │ │ - rsbseq ip, r1, r8, lsl #16 │ │ │ │ - addeq r0, r6, r4, ror #19 │ │ │ │ - rsbseq fp, r1, r4, asr lr │ │ │ │ - rsbseq ip, r1, r8, asr r7 │ │ │ │ + rsbseq ip, r1, r0, asr r9 │ │ │ │ + rsbseq ip, r1, r8, asr r8 │ │ │ │ + addeq r0, r6, r4, lsr sl │ │ │ │ + rsbseq fp, r1, r4, lsr #29 │ │ │ │ + rsbseq ip, r1, r8, lsr #15 │ │ │ │ andeq r0, r0, r1, ror ip │ │ │ │ │ │ │ │ 002c96b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -120104,24 +120104,24 @@ │ │ │ │ beq 2c97a4 │ │ │ │ ldrb r3, [r5, #505] @ 0x1f9 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2c986c │ │ │ │ add r7, r5, #584 @ 0x248 │ │ │ │ mov r1, #4096 @ 0x1000 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9b9f54 │ │ │ │ + bl 9b9f9c │ │ │ │ mov r0, r7 │ │ │ │ - bl 9b9f84 │ │ │ │ + bl 9b9fcc │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, #4096 @ 0x1000 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 7b0240 │ │ │ │ + bl 7b0288 │ │ │ │ subs r1, r0, #0 │ │ │ │ ble 2c9978 │ │ │ │ ldr r3, [r5, #592] @ 0x250 │ │ │ │ add r3, r3, r1 │ │ │ │ str r3, [r5, #592] @ 0x250 │ │ │ │ ldr r3, [r5, #680] @ 0x2a8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -120143,15 +120143,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 2c9988 │ │ │ │ cmp r0, #0 │ │ │ │ strne r0, [r5, #684] @ 0x2ac │ │ │ │ bne 2c9800 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ - bl 9ba18c │ │ │ │ + bl 9ba1d4 │ │ │ │ b 2c9800 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2c9748 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c5b7c │ │ │ │ b 2c9748 │ │ │ │ @@ -120190,21 +120190,21 @@ │ │ │ │ bne 2c9994 │ │ │ │ ldr r2, [pc, #280] @ 2c9a10 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, #25 │ │ │ │ - bl 7b0688 │ │ │ │ + bl 7b06d0 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r1, [pc, #252] @ 2c9a14 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 993b74 │ │ │ │ + bl 993bbc │ │ │ │ b 2c9728 │ │ │ │ ldr r3, [r5, #500] @ 0x1f4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c9958 │ │ │ │ ldrb r3, [r5, #505] @ 0x1f9 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c9958 │ │ │ │ @@ -120255,24 +120255,24 @@ │ │ │ │ addseq r1, lr, r8, asr #14 │ │ │ │ andeq r4, r0, r0 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ addseq r1, lr, r8, lsl r7 │ │ │ │ addseq r1, lr, ip, asr #13 │ │ │ │ andeq r2, r0, r0, asr lr │ │ │ │ - rsbseq ip, r1, ip, lsr #9 │ │ │ │ + ldrsheq ip, [r1], #-76 @ 0xffffffb4 @ │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ - rsbseq ip, r1, r4, asr r4 │ │ │ │ - addeq r0, r6, r8, asr #12 │ │ │ │ - ldrheq fp, [r1], #-168 @ 0xffffff58 @ │ │ │ │ - rsbseq fp, r1, r8, asr #26 │ │ │ │ + rsbseq ip, r1, r4, lsr #9 │ │ │ │ + umulleq r0, r6, r8, r6 │ │ │ │ + rsbseq fp, r1, r8, lsl #22 │ │ │ │ + @ instruction: 0x0071bd98 │ │ │ │ andeq r0, r0, r3, ror #12 │ │ │ │ - addeq r0, r6, r4, lsr #12 │ │ │ │ - @ instruction: 0x0071ba94 │ │ │ │ - rsbseq fp, r1, r4, lsr #26 │ │ │ │ + addeq r0, r6, r4, ror r6 │ │ │ │ + rsbseq fp, r1, r4, ror #21 │ │ │ │ + rsbseq fp, r1, r4, ror sp │ │ │ │ andeq r0, r0, r6, ror #11 │ │ │ │ │ │ │ │ 002c9a38 : │ │ │ │ subs r3, r1, #0 │ │ │ │ ble 2c9a58 │ │ │ │ mov r0, r3 │ │ │ │ mov r1, #0 │ │ │ │ @@ -120315,15 +120315,15 @@ │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, #0 │ │ │ │ mov r5, #0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r3, sp │ │ │ │ str r5, [sp] │ │ │ │ - bl 7b0328 │ │ │ │ + bl 7b0370 │ │ │ │ cmp r0, #0 │ │ │ │ ble 2c9b30 │ │ │ │ ldr r2, [pc, #92] @ 2c9b54 │ │ │ │ ldr r3, [pc, #84] @ 2c9b50 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -120372,15 +120372,15 @@ │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, #0 │ │ │ │ mov r5, #0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r3, sp │ │ │ │ str r5, [sp] │ │ │ │ - bl 7b0240 │ │ │ │ + bl 7b0288 │ │ │ │ cmp r0, #0 │ │ │ │ ble 2c9c04 │ │ │ │ ldr r2, [pc, #92] @ 2c9c28 │ │ │ │ ldr r3, [pc, #84] @ 2c9c24 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -120431,17 +120431,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 2c9ca8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - addeq r0, r6, r0, lsl #7 │ │ │ │ - ldrsheq fp, [r1], #-112 @ 0xffffff90 @ │ │ │ │ - rsbseq fp, r1, r0, lsl #21 │ │ │ │ + ldrdeq r0, [r6], r0 @ │ │ │ │ + rsbseq fp, r1, r0, asr #16 │ │ │ │ + ldrsbeq fp, [r1], #-160 @ 0xffffff60 @ │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ │ │ │ │ 002c9cac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -120498,17 +120498,17 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ addseq r1, lr, r8, asr #2 │ │ │ │ andeq r4, r0, r0 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ ldrsheq r1, [lr], r0 │ │ │ │ - addeq r0, r6, r8, lsl #5 │ │ │ │ - ldrsheq fp, [r1], #-104 @ 0xffffff98 @ │ │ │ │ - rsbseq fp, r1, r8, lsl #19 │ │ │ │ + ldrdeq r0, [r6], r8 │ │ │ │ + rsbseq fp, r1, r8, asr #14 │ │ │ │ + ldrsbeq fp, [r1], #-152 @ 0xffffff68 @ │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ │ │ │ │ 002c9db0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -120565,17 +120565,17 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ addseq r1, lr, r4, asr #32 │ │ │ │ andeq r4, r0, r0 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ addseq r0, lr, ip, ror #31 │ │ │ │ - addeq r0, r6, r4, lsl #3 │ │ │ │ - ldrsheq fp, [r1], #-84 @ 0xffffffac @ │ │ │ │ - rsbseq fp, r1, r4, lsl #17 │ │ │ │ + ldrdeq r0, [r6], r4 │ │ │ │ + rsbseq fp, r1, r4, asr #12 │ │ │ │ + ldrsbeq fp, [r1], #-132 @ 0xffffff7c @ │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ add r8, r0, #86016 @ 0x15000 │ │ │ │ ldr r3, [r8, #412] @ 0x19c │ │ │ │ @@ -120712,15 +120712,15 @@ │ │ │ │ bne 2ca2b0 │ │ │ │ ldr r1, [pc, #536] @ 2ca2f8 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 993b74 │ │ │ │ + b 993bbc │ │ │ │ ldr r3, [pc, #488] @ 2ca2e4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #500] @ 2ca2fc │ │ │ │ add r8, r8, #692 @ 0x2b4 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -120806,15 +120806,15 @@ │ │ │ │ bne 2ca2b0 │ │ │ │ ldr r1, [pc, #176] @ 2ca308 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 993b74 │ │ │ │ + b 993bbc │ │ │ │ ldr r2, [pc, #152] @ 2ca30c │ │ │ │ ldr r3, [pc, #100] @ 2ca2dc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -120838,27 +120838,27 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ addseq r0, lr, r0, asr #30 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r0, lr, r0, lsr #30 │ │ │ │ andeq r2, r0, r0, asr lr │ │ │ │ - rsbseq fp, r1, r8, lsr lr │ │ │ │ + rsbseq fp, r1, r8, lsl #29 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ addseq r0, lr, r0, ror #26 │ │ │ │ - rsbseq fp, r1, ip, lsl #25 │ │ │ │ - rsbseq fp, r1, r0, ror #24 │ │ │ │ + ldrsbeq fp, [r1], #-204 @ 0xffffff34 @ │ │ │ │ + ldrheq fp, [r1], #-192 @ 0xffffff40 @ │ │ │ │ @ instruction: 0xfffffec6 │ │ │ │ addseq r0, lr, r8, ror #23 │ │ │ │ - rsbseq fp, r1, r4, lsl fp │ │ │ │ + rsbseq fp, r1, r4, ror #22 │ │ │ │ addseq r0, lr, r8, lsr #23 │ │ │ │ - addeq pc, r5, ip, lsr sp @ │ │ │ │ - rsbseq fp, r1, ip, lsr #3 │ │ │ │ - rsbseq fp, r1, ip, lsr r4 │ │ │ │ + addeq pc, r5, ip, lsl #27 │ │ │ │ + ldrsheq fp, [r1], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbseq fp, r1, ip, lsl #9 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -120953,17 +120953,17 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ addseq r0, lr, r8, lsr sl │ │ │ │ andeq r4, r0, r0 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ addseq r0, lr, r4, ror #19 │ │ │ │ - addeq pc, r5, ip, ror fp @ │ │ │ │ - rsbseq sl, r1, ip, ror #31 │ │ │ │ - rsbseq fp, r1, ip, ror r2 │ │ │ │ + addeq pc, r5, ip, asr #23 │ │ │ │ + rsbseq fp, r1, ip, lsr r0 │ │ │ │ + rsbseq fp, r1, ip, asr #5 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ │ │ │ │ 002ca4bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -120996,17 +120996,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 2ca55c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - addeq pc, r5, ip, asr #21 │ │ │ │ - rsbseq sl, r1, ip, lsr pc │ │ │ │ - rsbseq fp, r1, ip, asr #3 │ │ │ │ + addeq pc, r5, ip, lsl fp @ │ │ │ │ + rsbseq sl, r1, ip, lsl #31 │ │ │ │ + rsbseq fp, r1, ip, lsl r2 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ │ │ │ │ 002ca560 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -121038,15 +121038,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #16] │ │ │ │ ldr r1, [pc, #96] @ 2ca644 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - b 993b74 │ │ │ │ + b 993bbc │ │ │ │ ldr r3, [r5, #500] @ 0x1f4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ca618 │ │ │ │ ldrb r3, [r5, #505] @ 0x1f9 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ca618 │ │ │ │ ldr r3, [r5, #508] @ 0x1fc │ │ │ │ @@ -121058,16 +121058,16 @@ │ │ │ │ bl 253b70 │ │ │ │ b 2ca5d4 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e41dc │ │ │ │ b 2ca5bc │ │ │ │ addseq r0, lr, r4, lsr #17 │ │ │ │ andeq r2, r0, r0, asr lr │ │ │ │ - ldrsbeq fp, [r1], #-116 @ 0xffffff8c @ │ │ │ │ - rsbseq fp, r1, r8, lsl #15 │ │ │ │ + rsbseq fp, r1, r4, lsr #16 │ │ │ │ + ldrsbeq fp, [r1], #-120 @ 0xffffff88 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3016] @ 0xbc8 │ │ │ │ sub sp, sp, #1040 @ 0x410 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #1060] @ 2caa8c │ │ │ │ @@ -121230,15 +121230,15 @@ │ │ │ │ bl 2ca560 │ │ │ │ ldr r4, [r5, #540] @ 0x21c │ │ │ │ cmp r4, #0 │ │ │ │ beq 2ca948 │ │ │ │ ldr r0, [r5, #496] @ 0x1f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ca994 │ │ │ │ - bl 7c52ec │ │ │ │ + bl 7c5334 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r3, [r5, #500] @ 0x1f4 │ │ │ │ ldr r4, [r5, #540] @ 0x21c │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ca920 │ │ │ │ ldr r0, [r5, #528] @ 0x210 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -121249,17 +121249,17 @@ │ │ │ │ cmp r4, #0 │ │ │ │ beq 2ca948 │ │ │ │ ldr r0, [r5, #412] @ 0x19c │ │ │ │ bl 2c4b8c │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2ca948 │ │ │ │ ldr r1, [r5, #540] @ 0x21c │ │ │ │ - bl 972ce4 │ │ │ │ + bl 972d2c │ │ │ │ mov r0, r4 │ │ │ │ - bl 969934 │ │ │ │ + bl 96997c │ │ │ │ ldr r3, [pc, #348] @ 2caaac │ │ │ │ mov r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #680] @ 0x2a8 │ │ │ │ str r2, [r5, #684] @ 0x2ac │ │ │ │ b 2ca6f0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -121340,28 +121340,28 @@ │ │ │ │ @ instruction: 0x009e07b0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r0, lr, ip, ror #14 │ │ │ │ addseq r0, lr, r4, lsr #14 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ andeq r1, r0, ip, asr r8 │ │ │ │ - @ instruction: 0x0071b798 │ │ │ │ + rsbseq fp, r1, r8, ror #15 │ │ │ │ andeq r1, r0, r4, ror #22 │ │ │ │ - rsbseq r3, fp, r0, lsl #25 │ │ │ │ - ldrdeq pc, [r5], r0 │ │ │ │ - rsbseq sl, r1, r0, asr #20 │ │ │ │ - rsbseq fp, r1, r8, ror #10 │ │ │ │ + ldrsbeq r3, [fp], #-192 @ 0xffffff40 @ │ │ │ │ + addeq pc, r5, r0, lsr #12 │ │ │ │ + @ instruction: 0x0071aa90 │ │ │ │ + ldrheq fp, [r1], #-88 @ 0xffffffa8 @ │ │ │ │ muleq r0, r5, sl │ │ │ │ - addeq pc, r5, ip, lsr #11 │ │ │ │ - rsbseq sl, r1, ip, lsl sl │ │ │ │ - rsbseq sl, r1, ip, lsr #25 │ │ │ │ + strdeq pc, [r5], ip │ │ │ │ + rsbseq sl, r1, ip, ror #20 │ │ │ │ + ldrsheq sl, [r1], #-204 @ 0xffffff34 @ │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ - addeq pc, r5, r8, lsl #11 │ │ │ │ - ldrsheq sl, [r1], #-152 @ 0xffffff68 @ │ │ │ │ - rsbseq fp, r1, r0, asr #9 │ │ │ │ + ldrdeq pc, [r5], r8 │ │ │ │ + rsbseq sl, r1, r8, asr #20 │ │ │ │ + rsbseq fp, r1, r0, lsl r5 │ │ │ │ muleq r0, r3, sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub r5, r0, #20480 @ 0x5000 │ │ │ │ ldr r2, [r5, #3732] @ 0xe94 │ │ │ │ @@ -121478,15 +121478,15 @@ │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ bl 2c7c7c │ │ │ │ ldr r1, [pc, #96] @ 2cad28 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 993b74 │ │ │ │ + bl 993bbc │ │ │ │ mov r0, r8 │ │ │ │ bl 2ca560 │ │ │ │ b 2cab50 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #64] @ 2cad2c │ │ │ │ ldr r1, [pc, #64] @ 2cad30 │ │ │ │ ldr r0, [pc, #64] @ 2cad34 │ │ │ │ @@ -121497,21 +121497,21 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ addseq r0, lr, ip, lsl #6 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r0, lr, r4, ror #5 │ │ │ │ addseq r0, lr, r4, asr #5 │ │ │ │ andeq r2, r0, r0, asr lr │ │ │ │ - ldrheq fp, [r1], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbseq fp, r1, r8, lsl #4 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - rsbseq fp, r1, r0, lsr #1 │ │ │ │ - addeq pc, r5, ip, lsl #6 │ │ │ │ - rsbseq sl, r1, ip, ror r7 │ │ │ │ - rsbseq sl, r1, ip, lsl #20 │ │ │ │ + ldrsheq fp, [r1], #-0 @ │ │ │ │ + addeq pc, r5, ip, asr r3 @ │ │ │ │ + rsbseq sl, r1, ip, asr #15 │ │ │ │ + rsbseq sl, r1, ip, asr sl │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #452] @ 2caf1c │ │ │ │ @@ -121601,15 +121601,15 @@ │ │ │ │ add r1, sp, #15 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c5fd0 │ │ │ │ ldr r1, [pc, #132] @ 2caf38 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 993b74 │ │ │ │ + bl 993bbc │ │ │ │ ldr r2, [pc, #116] @ 2caf3c │ │ │ │ ldr r3, [pc, #84] @ 2caf20 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -121629,22 +121629,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ addseq r0, lr, r4, asr #1 │ │ │ │ andeq r4, r0, r0 │ │ │ │ ldrheq r0, [lr], r0 @ │ │ │ │ andeq r2, r0, r0, asr lr │ │ │ │ - ldrsbeq sl, [r1], #-248 @ 0xffffff08 @ │ │ │ │ + rsbseq fp, r1, r8, lsr #32 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - ldrheq sl, [r1], #-232 @ 0xffffff18 @ │ │ │ │ + rsbseq sl, r1, r8, lsl #30 │ │ │ │ addseq pc, sp, r4, asr pc @ │ │ │ │ - strdeq pc, [r5], r8 │ │ │ │ - rsbseq sl, r1, r8, ror #10 │ │ │ │ - ldrsheq sl, [r1], #-120 @ 0xffffff88 @ │ │ │ │ + addeq pc, r5, r8, asr #2 │ │ │ │ + ldrheq sl, [r1], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbseq sl, r1, r8, asr #16 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr lr, [pc, #380] @ 2cb0e4 │ │ │ │ ldr r2, [pc, #380] @ 2cb0e8 │ │ │ │ @@ -121720,43 +121720,43 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 2cb104 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2cafa4 │ │ │ │ ldr r0, [pc, #56] @ 2cb108 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2cafa4 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009dfeb4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ umullseq pc, sp, r4, lr @ │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq pc, sp, ip, lsr #28 │ │ │ │ ldrdeq r4, [r0], -r0 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq sl, r1, r0, asr pc │ │ │ │ - rsbseq sl, r1, r4, ror pc │ │ │ │ + rsbseq sl, r1, r0, lsr #31 │ │ │ │ + rsbseq sl, r1, r4, asr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #416] @ 2cb2c8 │ │ │ │ mov r7, r1 │ │ │ │ @@ -121836,15 +121836,15 @@ │ │ │ │ mov r1, sp │ │ │ │ mov r0, r4 │ │ │ │ bl 2c5fd0 │ │ │ │ ldr r1, [pc, #132] @ 2cb2e4 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 993b74 │ │ │ │ + bl 993bbc │ │ │ │ ldr r2, [pc, #116] @ 2cb2e8 │ │ │ │ ldr r3, [pc, #84] @ 2cb2cc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -121864,22 +121864,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ @ instruction: 0x009dfcf0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x009dfcdc │ │ │ │ andeq r2, r0, r0, asr lr │ │ │ │ - rsbseq sl, r1, r4, lsl #24 │ │ │ │ + rsbseq sl, r1, r4, asr ip │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - rsbseq sl, r1, ip, lsl #22 │ │ │ │ + rsbseq sl, r1, ip, asr fp │ │ │ │ addseq pc, sp, r8, lsr #23 │ │ │ │ - addeq lr, r5, ip, asr #26 │ │ │ │ - ldrheq sl, [r1], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbseq sl, r1, ip, asr #8 │ │ │ │ + umulleq lr, r5, ip, sp │ │ │ │ + rsbseq sl, r1, ip, lsl #4 │ │ │ │ + @ instruction: 0x0071a49c │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r8, r1 │ │ │ │ ldr r1, [pc, #864] @ 2cb678 │ │ │ │ @@ -121977,15 +121977,15 @@ │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c5fd0 │ │ │ │ ldr r1, [pc, #516] @ 2cb698 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ - bl 993b74 │ │ │ │ + bl 993bbc │ │ │ │ ldr r2, [pc, #500] @ 2cb69c │ │ │ │ ldr r3, [pc, #464] @ 2cb67c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -122017,23 +122017,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r6, fp} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #336] @ 2cb6ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2cb48c │ │ │ │ ldr r3, [pc, #324] @ 2cb6b0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2cb36c │ │ │ │ ldr r3, [pc, #292] @ 2cb6a4 │ │ │ │ @@ -122050,40 +122050,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #204] @ 2cb6b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2cb36c │ │ │ │ ldr r0, [pc, #192] @ 2cb6b8 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2cb36c │ │ │ │ ldr r0, [pc, #164] @ 2cb6bc │ │ │ │ mov r3, fp │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2cb48c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #136] @ 2cb6c0 │ │ │ │ ldr r1, [pc, #136] @ 2cb6c4 │ │ │ │ ldr r0, [pc, #136] @ 2cb6c8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #132] @ 2cb6cc │ │ │ │ @@ -122103,32 +122103,32 @@ │ │ │ │ addseq pc, sp, r0, lsl #22 │ │ │ │ andeq r4, r0, r0 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ addseq pc, sp, ip, asr #21 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r2, r0, r0, asr lr │ │ │ │ - rsbseq sl, r1, r8, ror #19 │ │ │ │ - ldrsbeq sl, [r1], #-136 @ 0xffffff78 @ │ │ │ │ + rsbseq sl, r1, r8, lsr sl │ │ │ │ + rsbseq sl, r1, r8, lsr #18 │ │ │ │ addseq pc, sp, r4, ror r9 @ │ │ │ │ andeq r4, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - ldrsbeq sl, [r1], #-184 @ 0xffffff48 @ │ │ │ │ + rsbseq sl, r1, r8, lsr #24 │ │ │ │ andeq r1, r0, r8, lsl #17 │ │ │ │ - @ instruction: 0x0071aa94 │ │ │ │ rsbseq sl, r1, r4, ror #21 │ │ │ │ - rsbseq sl, r1, r0, ror fp │ │ │ │ - addeq lr, r5, r0, asr #19 │ │ │ │ - rsbseq r9, r1, r0, lsr lr │ │ │ │ - rsbseq sl, r1, r0, asr #1 │ │ │ │ + rsbseq sl, r1, r4, lsr fp │ │ │ │ + rsbseq sl, r1, r0, asr #23 │ │ │ │ + addeq lr, r5, r0, lsl sl │ │ │ │ + rsbseq r9, r1, r0, lsl #29 │ │ │ │ + rsbseq sl, r1, r0, lsl r1 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ - umulleq lr, r5, ip, r9 │ │ │ │ - rsbseq r9, r1, ip, lsl #28 │ │ │ │ - @ instruction: 0x0071a09c │ │ │ │ + addeq lr, r5, ip, ror #19 │ │ │ │ + rsbseq r9, r1, ip, asr lr │ │ │ │ + rsbseq sl, r1, ip, ror #1 │ │ │ │ andeq r0, r0, fp, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r5, [pc, #1100] @ 2cbb44 │ │ │ │ ldr lr, [r0] │ │ │ │ @@ -122208,15 +122208,15 @@ │ │ │ │ add r1, sp, #36 @ 0x24 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c5fd0 │ │ │ │ ldr r1, [pc, #820] @ 2cbb64 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 993b74 │ │ │ │ + bl 993bbc │ │ │ │ ldr r2, [pc, #804] @ 2cbb68 │ │ │ │ ldr r3, [pc, #768] @ 2cbb48 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -122299,15 +122299,15 @@ │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c5fd0 │ │ │ │ ldr r1, [pc, #472] @ 2cbb74 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 993b74 │ │ │ │ + bl 993bbc │ │ │ │ ldr r2, [pc, #456] @ 2cbb78 │ │ │ │ ldr r3, [pc, #404] @ 2cbb48 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -122332,22 +122332,22 @@ │ │ │ │ beq 2cbacc │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #324] @ 2cbb88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2cb8c4 │ │ │ │ ldr r3, [pc, #312] @ 2cbb8c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2cb75c │ │ │ │ ldr r3, [pc, #280] @ 2cbb80 │ │ │ │ @@ -122364,34 +122364,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #204] @ 2cbb90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2cb75c │ │ │ │ ldr r0, [pc, #192] @ 2cbb94 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2cb8c4 │ │ │ │ ldr r0, [pc, #172] @ 2cbb98 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2cb75c │ │ │ │ ldr r3, [pc, #152] @ 2cbb9c │ │ │ │ ldr r1, [pc, #152] @ 2cbba0 │ │ │ │ ldr r0, [pc, #152] @ 2cbba4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #148] @ 2cbba8 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -122410,36 +122410,36 @@ │ │ │ │ addseq pc, sp, ip, lsl r7 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ addseq pc, sp, ip, ror #13 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r2, r0, r0, asr lr │ │ │ │ - ldrsheq sl, [r1], #-84 @ 0xffffffac @ │ │ │ │ - rsbseq sl, r1, ip, lsr r5 │ │ │ │ + rsbseq sl, r1, r4, asr #12 │ │ │ │ + rsbseq sl, r1, ip, lsl #11 │ │ │ │ @ instruction: 0x009df5d8 │ │ │ │ addseq pc, sp, r4, lsr #11 │ │ │ │ - rsbseq sl, r1, ip, lsl #9 │ │ │ │ - ldrsbeq sl, [r1], #-48 @ 0xffffffd0 @ │ │ │ │ + ldrsbeq sl, [r1], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbseq sl, r1, r0, lsr #8 │ │ │ │ addseq pc, sp, ip, ror #8 │ │ │ │ strdeq r3, [r0], -ip │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq sl, r1, r4, lsr r8 │ │ │ │ + rsbseq sl, r1, r4, lsl #17 │ │ │ │ andeq r5, r0, ip, lsl #3 │ │ │ │ - rsbseq sl, r1, r0, lsr #14 │ │ │ │ - ldrsheq sl, [r1], #-116 @ 0xffffff8c @ │ │ │ │ - rsbseq sl, r1, r4, asr #14 │ │ │ │ - strdeq lr, [r5], r4 │ │ │ │ - rsbseq r9, r1, r4, ror #18 │ │ │ │ - ldrsheq r9, [r1], #-180 @ 0xffffff4c @ │ │ │ │ + rsbseq sl, r1, r0, ror r7 │ │ │ │ + rsbseq sl, r1, r4, asr #16 │ │ │ │ + @ instruction: 0x0071a794 │ │ │ │ + addeq lr, r5, r4, asr #10 │ │ │ │ + ldrheq r9, [r1], #-148 @ 0xffffff6c @ │ │ │ │ + rsbseq r9, r1, r4, asr #24 │ │ │ │ andeq r0, r0, fp, asr #9 │ │ │ │ - ldrdeq lr, [r5], r0 │ │ │ │ - rsbseq r9, r1, r0, asr #18 │ │ │ │ - ldrsbeq r9, [r1], #-176 @ 0xffffff50 @ │ │ │ │ + addeq lr, r5, r0, lsr #10 │ │ │ │ + @ instruction: 0x00719990 │ │ │ │ + rsbseq r9, r1, r0, lsr #24 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr ip, [pc, #1132] @ 2cc040 │ │ │ │ ldr r2, [pc, #1132] @ 2cc044 │ │ │ │ @@ -122652,15 +122652,15 @@ │ │ │ │ add r1, sp, #68 @ 0x44 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c5fd0 │ │ │ │ ldr r1, [pc, #324] @ 2cc064 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ - bl 993b74 │ │ │ │ + bl 993bbc │ │ │ │ ldr r2, [pc, #308] @ 2cc068 │ │ │ │ ldr r3, [pc, #268] @ 2cc044 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -122692,33 +122692,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stmib sp, {r8, r9, sl} │ │ │ │ str r7, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #140] @ 2cc078 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2cbc14 │ │ │ │ ldr r0, [pc, #128] @ 2cc07c │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str sl, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2cbc14 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #92] @ 2cc080 │ │ │ │ ldr r1, [pc, #92] @ 2cc084 │ │ │ │ ldr r0, [pc, #92] @ 2cc088 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #88] @ 2cc08c │ │ │ │ @@ -122727,28 +122727,28 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ addseq pc, sp, r8, asr #4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq pc, sp, r8, lsr #4 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r2, r0, r0, asr lr │ │ │ │ - rsbseq sl, r1, r0, asr #2 │ │ │ │ + @ instruction: 0x0071a190 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - rsbseq r9, r1, ip, asr #28 │ │ │ │ + @ instruction: 0x00719e9c │ │ │ │ addseq lr, sp, r8, ror #29 │ │ │ │ @ instruction: 0x000049b4 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq sl, r1, r8, lsr #6 │ │ │ │ - rsbseq sl, r1, ip, ror r3 │ │ │ │ - ldrdeq sp, [r5], r4 │ │ │ │ - rsbseq r9, r1, r4, asr #8 │ │ │ │ - ldrsbeq r9, [r1], #-100 @ 0xffffff9c @ │ │ │ │ + rsbseq sl, r1, r8, ror r3 │ │ │ │ + rsbseq sl, r1, ip, asr #7 │ │ │ │ + addeq lr, r5, r4, lsr #32 │ │ │ │ + @ instruction: 0x00719494 │ │ │ │ + rsbseq r9, r1, r4, lsr #14 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ add r5, r0, #86016 @ 0x15000 │ │ │ │ ldr r3, [r5, #412] @ 0x19c │ │ │ │ @@ -122856,15 +122856,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ mov r1, r2 │ │ │ │ bl 2c7c7c │ │ │ │ ldr r1, [pc, #540] @ 2cc46c │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ - bl 993b74 │ │ │ │ + bl 993bbc │ │ │ │ ldr r2, [pc, #524] @ 2cc470 │ │ │ │ ldr r3, [pc, #488] @ 2cc450 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -122917,24 +122917,24 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp, #12] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #276] @ 2cc484 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2cc158 │ │ │ │ ldr r2, [pc, #264] @ 2cc488 │ │ │ │ ldr r3, [pc, #204] @ 2cc450 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -122951,15 +122951,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #196] @ 2cc48c │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2cc158 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #168] @ 2cc490 │ │ │ │ ldr r1, [pc, #168] @ 2cc494 │ │ │ │ ldr r0, [pc, #168] @ 2cc498 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #164] @ 2cc49c │ │ │ │ @@ -122986,36 +122986,36 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ addseq lr, sp, r8, asr sp │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq lr, sp, r8, asr #26 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r2, r0, r0, asr lr │ │ │ │ - ldrsheq r9, [r1], #-188 @ 0xffffff44 @ │ │ │ │ + rsbseq r9, r1, ip, asr #24 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - rsbseq r9, r1, ip, lsl fp │ │ │ │ + rsbseq r9, r1, ip, ror #22 │ │ │ │ @ instruction: 0x009debb8 │ │ │ │ addseq lr, sp, r4, lsl #23 │ │ │ │ muleq r0, r4, pc @ │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - ldrheq sl, [r1], #-0 @ │ │ │ │ + rsbseq sl, r1, r0, lsl #2 │ │ │ │ umullseq lr, sp, ip, sl │ │ │ │ - ldrheq sl, [r1], #-4 @ │ │ │ │ - addeq sp, r5, r0, lsl ip │ │ │ │ - rsbseq r9, r1, r0, lsl #1 │ │ │ │ - rsbseq r9, r1, r8, lsr #23 │ │ │ │ + rsbseq sl, r1, r4, lsl #2 │ │ │ │ + addeq sp, r5, r0, ror #24 │ │ │ │ + ldrsbeq r9, [r1], #-0 @ │ │ │ │ + ldrsheq r9, [r1], #-184 @ 0xffffff48 @ │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ - addeq sp, r5, ip, ror #23 │ │ │ │ - rsbseq r9, r1, r0, rrx │ │ │ │ - rsbseq r9, r1, ip, asr #31 │ │ │ │ - addeq sp, r5, r8, asr #23 │ │ │ │ - rsbseq r9, r1, r8, lsr r0 │ │ │ │ - rsbseq r9, r1, r8, asr #5 │ │ │ │ + addeq sp, r5, ip, lsr ip │ │ │ │ + ldrheq r9, [r1], #-0 @ │ │ │ │ + rsbseq sl, r1, ip, lsl r0 │ │ │ │ + addeq sp, r5, r8, lsl ip │ │ │ │ + rsbseq r9, r1, r8, lsl #1 │ │ │ │ + rsbseq r9, r1, r8, lsl r3 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #3820] @ 2cd3c4 │ │ │ │ @@ -123064,15 +123064,15 @@ │ │ │ │ cmp r7, #4 │ │ │ │ bne 2cca70 │ │ │ │ ldrb r1, [r6, #2] │ │ │ │ cmp r1, #1 │ │ │ │ beq 2cd75c │ │ │ │ ldr r0, [pc, #3644] @ 2cd3d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c710 │ │ │ │ + bl 99c758 │ │ │ │ b 2ccd34 │ │ │ │ cmp r7, #1 │ │ │ │ beq 2cd754 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2cd23c │ │ │ │ cmp r3, #1 │ │ │ │ @@ -123106,15 +123106,15 @@ │ │ │ │ cmp r2, r3 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sl, #4] │ │ │ │ str r3, [sl, #8] │ │ │ │ beq 2cda88 │ │ │ │ ldr r0, [pc, #3480] @ 2cd3d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c710 │ │ │ │ + bl 99c758 │ │ │ │ b 2cca70 │ │ │ │ cmp r7, #1 │ │ │ │ beq 2cd1d8 │ │ │ │ ldrb r2, [r6, #5] │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ cmp r7, #8 │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ @@ -123195,26 +123195,26 @@ │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r2, [r6, #14] │ │ │ │ ldrb r3, [r6, #15] │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r1, [sp, #32] │ │ │ │ - bl 9da06c │ │ │ │ + bl 9da0b4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ lsl sl, sl, #16 │ │ │ │ lsr sl, sl, #16 │ │ │ │ lsl r2, r3, r2 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ lsl r5, r5, #16 │ │ │ │ lsr r5, r5, #16 │ │ │ │ and r6, r0, #255 @ 0xff │ │ │ │ mov r0, sl │ │ │ │ - bl 9da06c │ │ │ │ + bl 9da0b4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp sl, #0 │ │ │ │ lsl r3, sl, r3 │ │ │ │ moveq sl, #255 @ 0xff │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ and r3, sl, #255 @ 0xff │ │ │ │ cmp r5, #0 │ │ │ │ @@ -123527,15 +123527,15 @@ │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 2c7c7c │ │ │ │ ldr r1, [pc, #1856] @ 2cd40c │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl 993b74 │ │ │ │ + bl 993bbc │ │ │ │ mov r0, r4 │ │ │ │ bl 2ca560 │ │ │ │ subs r7, r7, #1 │ │ │ │ bcs 2cc9cc │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ccd08 │ │ │ │ @@ -123852,15 +123852,15 @@ │ │ │ │ andne r3, r3, #15 │ │ │ │ strbne r3, [r2, #4] │ │ │ │ b 2ccce0 │ │ │ │ mov r0, #8 │ │ │ │ b 2cca90 │ │ │ │ ldr r0, [pc, #580] @ 2cd42c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c710 │ │ │ │ + bl 99c758 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2cca70 │ │ │ │ b 2ccd40 │ │ │ │ cmp r3, #0 │ │ │ │ addne r0, r8, #1 │ │ │ │ lslne r0, r0, #2 │ │ │ │ @@ -123974,77 +123974,77 @@ │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r5, #616] @ 0x268 │ │ │ │ bl 2d31a8 │ │ │ │ b 2cc8d0 │ │ │ │ addseq lr, sp, r4, asr #18 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq lr, sp, ip, lsr #18 │ │ │ │ - addeq sp, r5, sl, lsr #19 │ │ │ │ - rsbseq sl, r1, r4, asr #32 │ │ │ │ - rsbseq sl, r1, r0, lsl r1 │ │ │ │ + strdeq sp, [r5], sl │ │ │ │ + @ instruction: 0x0071a094 │ │ │ │ + rsbseq sl, r1, r0, ror #2 │ │ │ │ tsteq r0, r1, lsl #2 │ │ │ │ ldrdeq r0, [r0], -r2 │ │ │ │ andeq r1, r0, r1, ror #1 │ │ │ │ andcs r0, r2, r8, lsl #17 │ │ │ │ @ instruction: 0xffffb764 │ │ │ │ - addeq sp, r5, r8, lsl #10 │ │ │ │ - addeq sp, r5, r4, asr #11 │ │ │ │ + addeq sp, r5, r8, asr r5 │ │ │ │ + addeq sp, r5, r4, lsl r6 │ │ │ │ @ instruction: 0xfffffec5 │ │ │ │ @ instruction: 0xfffffa34 │ │ │ │ addseq lr, sp, r4, lsl #7 │ │ │ │ - rsbseq r9, r1, ip, lsr #3 │ │ │ │ + ldrsheq r9, [r1], #-28 @ 0xffffffe4 @ │ │ │ │ @ instruction: 0xfffffefe │ │ │ │ - rsbseq r9, r1, r4, lsr #1 │ │ │ │ + ldrsheq r9, [r1], #-4 @ │ │ │ │ strbpl r5, [sp, -r9, ror #12] │ │ │ │ adcgt lr, r1, lr, asr #11 │ │ │ │ addseq ip, lr, ip, lsr #16 │ │ │ │ - rsbseq r8, r1, r8, ror #25 │ │ │ │ + rsbseq r8, r1, r8, lsr sp │ │ │ │ @ instruction: 0xfffffefd │ │ │ │ - rsbseq r8, r1, r0, ror #23 │ │ │ │ + rsbseq r8, r1, r0, lsr ip │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - rsbseq r9, r1, ip, asr #7 │ │ │ │ + rsbseq r9, r1, ip, lsl r4 │ │ │ │ @ instruction: 0x000033b0 │ │ │ │ @ instruction: 0xffff91e0 │ │ │ │ andeq r2, r0, r0, asr lr │ │ │ │ - rsbseq r8, r1, r0, lsl #17 │ │ │ │ + ldrsbeq r8, [r1], #-128 @ 0xffffff80 @ │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - rsbseq r8, r1, r0, ror r6 │ │ │ │ - rsbseq r8, r1, r8, lsr #28 │ │ │ │ - ldrsbeq r8, [r1], #-220 @ 0xffffff24 @ │ │ │ │ - rsbseq r8, r1, ip, asr #26 │ │ │ │ - ldrsbeq r8, [r1], #-228 @ 0xffffff1c @ │ │ │ │ + rsbseq r8, r1, r0, asr #13 │ │ │ │ + rsbseq r8, r1, r8, ror lr │ │ │ │ + rsbseq r8, r1, ip, lsr #28 │ │ │ │ + @ instruction: 0x00718d9c │ │ │ │ + rsbseq r8, r1, r4, lsr #30 │ │ │ │ strdeq r3, [r0], -ip │ │ │ │ - addeq ip, r5, r0, lsl r7 │ │ │ │ + addeq ip, r5, r0, ror #14 │ │ │ │ andeq fp, r0, r0, lsl #23 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r1, r0, r4, lsr #18 │ │ │ │ - rsbseq r8, r1, r8, lsl #29 │ │ │ │ + ldrsbeq r8, [r1], #-232 @ 0xffffff18 @ │ │ │ │ andeq r4, r0, r8, lsr #7 │ │ │ │ - @ instruction: 0x00718e94 │ │ │ │ + rsbseq r8, r1, r4, ror #29 │ │ │ │ @ instruction: 0xffffdc48 │ │ │ │ @ instruction: 0xffff6c94 │ │ │ │ @ instruction: 0xffffd844 │ │ │ │ - rsbseq r8, r1, ip, lsl #25 │ │ │ │ + ldrsbeq r8, [r1], #-204 @ 0xffffff34 @ │ │ │ │ andeq r4, r0, ip, lsl r4 │ │ │ │ - @ instruction: 0x00718a98 │ │ │ │ + rsbseq r8, r1, r8, ror #21 │ │ │ │ andeq r1, r0, r8, ror lr │ │ │ │ - rsbseq r8, r1, r0, asr #21 │ │ │ │ + rsbseq r8, r1, r0, lsl fp │ │ │ │ ldrdeq r3, [r0], -r4 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq r8, r1, r4, lsl fp │ │ │ │ - ldrsheq r8, [r1], #-196 @ 0xffffff3c @ │ │ │ │ - rsbseq r8, r1, r0, lsr #19 │ │ │ │ - rsbseq r8, r1, ip, lsr #23 │ │ │ │ - ldrsheq r8, [r1], #-152 @ 0xffffff68 @ │ │ │ │ - ldrheq r8, [r1], #-168 @ 0xffffff58 @ │ │ │ │ - addeq ip, r5, r0, asr #5 │ │ │ │ - rsbseq r7, r1, r0, lsr r7 │ │ │ │ - rsbseq r7, r1, r0, asr #19 │ │ │ │ + rsbseq r8, r1, r4, ror #22 │ │ │ │ + rsbseq r8, r1, r4, asr #26 │ │ │ │ + ldrsheq r8, [r1], #-144 @ 0xffffff70 @ │ │ │ │ + ldrsheq r8, [r1], #-188 @ 0xffffff44 @ │ │ │ │ + rsbseq r8, r1, r8, asr #20 │ │ │ │ + rsbseq r8, r1, r8, lsl #22 │ │ │ │ + addeq ip, r5, r0, lsl r3 │ │ │ │ + rsbseq r7, r1, r0, lsl #15 │ │ │ │ + rsbseq r7, r1, r0, lsl sl │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ ldr r3, [pc, #-160] @ 2cd438 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #-168] @ 2cd43c │ │ │ │ add r2, r5, #692 @ 0x2b4 │ │ │ │ mov r0, r2 │ │ │ │ @@ -124179,33 +124179,33 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ cmp r7, #256 @ 0x100 │ │ │ │ bne 2cd5e0 │ │ │ │ ldr r1, [pc, #-692] @ 2cd448 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl 993b74 │ │ │ │ + bl 993bbc │ │ │ │ ldr r1, [r5, #656] @ 0x290 │ │ │ │ b 2cc8a4 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ bl 2cbbbc │ │ │ │ b 2cca70 │ │ │ │ mov r0, #4 │ │ │ │ b 2cca90 │ │ │ │ ldr r0, [pc, #-740] @ 2cd44c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c710 │ │ │ │ + bl 99c758 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2cca70 │ │ │ │ b 2ccd40 │ │ │ │ ldr r0, [pc, #-764] @ 2cd450 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c710 │ │ │ │ + bl 99c758 │ │ │ │ b 2ccd34 │ │ │ │ mov r0, #2 │ │ │ │ b 2cca90 │ │ │ │ ldrb r3, [r6, #3] │ │ │ │ cmp r3, #2 │ │ │ │ beq 2cda80 │ │ │ │ cmp r3, #4 │ │ │ │ @@ -124213,24 +124213,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2cb10c │ │ │ │ b 2cca70 │ │ │ │ ldr r0, [pc, #-820] @ 2cd454 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c710 │ │ │ │ + bl 99c758 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ add r5, r4, #86016 @ 0x15000 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2cca70 │ │ │ │ b 2ccd40 │ │ │ │ ldr r0, [pc, #-852] @ 2cd458 │ │ │ │ ldrb r1, [r6, #2] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c710 │ │ │ │ + bl 99c758 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2cca70 │ │ │ │ b 2ccd40 │ │ │ │ mov ip, r9 │ │ │ │ b 2cc828 │ │ │ │ ldrb r2, [r6, #9] │ │ │ │ @@ -124249,15 +124249,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 2b5d6c │ │ │ │ ldr r3, [pc, #-948] @ 2cd45c │ │ │ │ ldr r3, [fp, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 979a90 │ │ │ │ + bl 979ad8 │ │ │ │ ldr r3, [pc, #-960] @ 2cd468 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r9, r0 │ │ │ │ bne 2cdae4 │ │ │ │ mov r3, r7 │ │ │ │ @@ -124336,25 +124336,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r6, [sp, #16] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r9, [sp, #8] │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1328] @ 2cd470 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2cca70 │ │ │ │ mov r3, #4 │ │ │ │ str r3, [r5, #672] @ 0x2a0 │ │ │ │ b 2cd8b4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #672] @ 0x2a0 │ │ │ │ b 2cd8b4 │ │ │ │ @@ -124386,26 +124386,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r8, [sp, #16] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1524] @ 2cd478 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2ccdd8 │ │ │ │ mov r0, #3 │ │ │ │ bl 5229a4 │ │ │ │ b 2cca70 │ │ │ │ bl 523110 │ │ │ │ b 2cca70 │ │ │ │ ldr r2, [pc, #-1556] @ 2cd47c │ │ │ │ @@ -124425,15 +124425,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ bl 500b3c │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r5, #660] @ 0x294 │ │ │ │ bne 2cca70 │ │ │ │ ldr r0, [pc, #-1620] @ 2cd488 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c710 │ │ │ │ + bl 99c758 │ │ │ │ b 2cca70 │ │ │ │ ldr r3, [pc, #-1632] @ 2cd48c │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2cd838 │ │ │ │ ldr r3, [pc, #-1632] @ 2cd4a0 │ │ │ │ @@ -124451,25 +124451,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r9, [sp, #12] │ │ │ │ str sl, [sp] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1756] @ 2cd490 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2cd838 │ │ │ │ ldr r3, [pc, #-1768] @ 2cd494 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2cc618 │ │ │ │ ldr r3, [pc, #-1776] @ 2cd4a0 │ │ │ │ @@ -124486,22 +124486,22 @@ │ │ │ │ add sl, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1876] @ 2cd498 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2cc61c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #-1892] @ 2cd49c │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2cd864 │ │ │ │ @@ -124519,68 +124519,68 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1992] @ 2cd4a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2cd864 │ │ │ │ ldr r0, [pc, #-2004] @ 2cd4ac │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r4 │ │ │ │ str r8, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2ccdd8 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #-2040] @ 2cd4b0 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2cd838 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9da06c │ │ │ │ + bl 9da0b4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ lsl r3, r5, r3 │ │ │ │ and r8, r0, #255 @ 0xff │ │ │ │ and r0, r5, #255 @ 0xff │ │ │ │ b 2cc814 │ │ │ │ ldr r0, [pc, #-2096] @ 2cd4b4 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2cca70 │ │ │ │ ldr r0, [pc, #-2128] @ 2cd4b8 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2cc618 │ │ │ │ ldr r0, [pc, #-2148] @ 2cd4bc │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2cd864 │ │ │ │ ldr r3, [pc, #-2168] @ 2cd4c0 │ │ │ │ ldr r1, [pc, #-2168] @ 2cd4c4 │ │ │ │ ldr r0, [pc, #-2168] @ 2cd4c8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-2172] @ 2cd4cc │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -124701,18 +124701,18 @@ │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ addseq sp, sp, ip, lsl #1 │ │ │ │ andeq r4, r0, r0 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ addseq sp, sp, r4, lsl r0 │ │ │ │ @ instruction: 0x009dcfd0 │ │ │ │ - addeq ip, r5, r4, lsr #2 │ │ │ │ - addeq ip, r5, r0, lsl #2 │ │ │ │ - rsbseq r7, r1, r0, ror r5 │ │ │ │ - rsbseq r7, r1, r0, lsl #16 │ │ │ │ + addeq ip, r5, r4, ror r1 │ │ │ │ + addeq ip, r5, r0, asr r1 │ │ │ │ + rsbseq r7, r1, r0, asr #11 │ │ │ │ + rsbseq r7, r1, r0, asr r8 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r2, [pc, #1644] @ 2ce5c4 │ │ │ │ ldr r3, [pc, #1644] @ 2ce5c8 │ │ │ │ @@ -124751,15 +124751,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ add r4, r4, #102400 @ 0x19000 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ strb sl, [fp, #688] @ 0x2b0 │ │ │ │ - bl 993b74 │ │ │ │ + bl 993bbc │ │ │ │ ldr r4, [r4, #816] @ 0x330 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2cdfc4 │ │ │ │ ldr r4, [r6, #-40] @ 0xffffffd8 │ │ │ │ ldr fp, [sp, #24] │ │ │ │ cmp r4, #0 │ │ │ │ ldr r5, [sp, #28] │ │ │ │ @@ -124792,15 +124792,15 @@ │ │ │ │ strne r3, [r8, #420] @ 0x1a4 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ add r4, r4, #102400 @ 0x19000 │ │ │ │ strb r3, [r8, #688] @ 0x2b0 │ │ │ │ - bl 993b74 │ │ │ │ + bl 993bbc │ │ │ │ ldr r4, [r4, #816] @ 0x330 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2ce048 │ │ │ │ ldr r5, [sp, #24] │ │ │ │ add r4, r6, #569344 @ 0x8b000 │ │ │ │ str r9, [r6, #-4] │ │ │ │ ldr r0, [r4, #2920] @ 0xb68 │ │ │ │ @@ -124904,15 +124904,15 @@ │ │ │ │ bl 2c7c7c │ │ │ │ mov r0, r4 │ │ │ │ bl 2c6618 │ │ │ │ ldr r1, [pc, #936] @ 2ce5f8 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl 993b74 │ │ │ │ + bl 993bbc │ │ │ │ mov r0, r4 │ │ │ │ bl 2ca560 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ce284 │ │ │ │ ldr r3, [r7, #428] @ 0x1ac │ │ │ │ tst r3, #3 │ │ │ │ @@ -125055,23 +125055,23 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stmib sp, {r4, r7, r8} │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #320] @ 2ce614 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2ce118 │ │ │ │ ldr r3, [pc, #308] @ 2ce618 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ce384 │ │ │ │ ldr r3, [pc, #276] @ 2ce60c │ │ │ │ @@ -125087,78 +125087,78 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stmib sp, {r4, r7, r8} │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #200] @ 2ce61c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2ce384 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #184] @ 2ce620 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, fp │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2ce118 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #156] @ 2ce624 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, fp │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2ce384 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #128] @ 2ce628 │ │ │ │ ldr r1, [pc, #128] @ 2ce62c │ │ │ │ ldr r0, [pc, #128] @ 2ce630 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #124] @ 2ce634 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ addseq ip, sp, r4, asr #29 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq ip, sp, r8, lsr #29 │ │ │ │ - ldrheq r7, [r1], #-220 @ 0xffffff24 @ │ │ │ │ + rsbseq r7, r1, ip, lsl #28 │ │ │ │ andeq r2, r0, r0, asr lr │ │ │ │ - rsbseq r7, r1, r8, lsr #26 │ │ │ │ + rsbseq r7, r1, r8, ror sp │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ @ instruction: 0xffff9ef0 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ @ instruction: 0xffff844c │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - rsbseq r7, r1, r4, lsl #24 │ │ │ │ + rsbseq r7, r1, r4, asr ip │ │ │ │ strbpl r5, [sp, -r9, ror #12] │ │ │ │ - rsbseq r7, r1, ip, lsl fp │ │ │ │ + rsbseq r7, r1, ip, ror #22 │ │ │ │ andeq r5, r1, r0, lsl #3 │ │ │ │ andcs r0, r2, r8, lsl #17 │ │ │ │ addseq ip, sp, r0, ror #20 │ │ │ │ andeq r4, r0, r8, asr sp │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - ldrheq r8, [r1], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbseq r8, r1, r0, lsl #12 │ │ │ │ andeq r2, r0, r0, lsr #14 │ │ │ │ - rsbseq r8, r1, ip, lsl #9 │ │ │ │ - rsbseq r8, r1, ip, ror #10 │ │ │ │ - rsbseq r8, r1, r8, lsr #9 │ │ │ │ - addeq fp, r5, r0, asr sl │ │ │ │ - rsbseq r6, r1, r0, asr #29 │ │ │ │ - rsbseq r7, r1, r0, asr r1 │ │ │ │ + ldrsbeq r8, [r1], #-76 @ 0xffffffb4 @ │ │ │ │ + ldrheq r8, [r1], #-92 @ 0xffffffa4 @ │ │ │ │ + ldrsheq r8, [r1], #-72 @ 0xffffffb8 @ │ │ │ │ + addeq fp, r5, r0, lsr #21 │ │ │ │ + rsbseq r6, r1, r0, lsl pc │ │ │ │ + rsbseq r7, r1, r0, lsr #3 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr r2, [pc, #1756] @ 2ced2c │ │ │ │ ldr r3, [pc, #1756] @ 2ced30 │ │ │ │ @@ -125234,22 +125234,22 @@ │ │ │ │ bne 2ce718 │ │ │ │ add sl, sp, #20 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #3 │ │ │ │ str sl, [sp] │ │ │ │ - bl 7bcd1c │ │ │ │ + bl 7bcd64 │ │ │ │ subs r9, r0, #0 │ │ │ │ beq 2ce884 │ │ │ │ str sl, [sp] │ │ │ │ mov r3, #16 │ │ │ │ mov r2, r4 │ │ │ │ add r1, r6, #480 @ 0x1e0 │ │ │ │ - bl 7bd528 │ │ │ │ + bl 7bd570 │ │ │ │ ldr sl, [r6, #472] @ 0x1d8 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2ce964 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, #16 │ │ │ │ bl 2552a4 │ │ │ │ @@ -125267,15 +125267,15 @@ │ │ │ │ bl 2ca560 │ │ │ │ ldr r3, [pc, #1352] @ 2ced3c │ │ │ │ mov r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [r6, #680] @ 0x2a8 │ │ │ │ str r2, [r6, #684] @ 0x2ac │ │ │ │ - bl 7bd570 │ │ │ │ + bl 7bd5b8 │ │ │ │ ldr r2, [pc, #1328] @ 2ced40 │ │ │ │ ldr r3, [pc, #1308] @ 2ced30 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -125290,34 +125290,34 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ cmp r3, #0 │ │ │ │ bne 2cea8c │ │ │ │ mov r0, r5 │ │ │ │ bl 2cdd6c │ │ │ │ mov r0, r9 │ │ │ │ - bl 7bd570 │ │ │ │ + bl 7bd5b8 │ │ │ │ b 2ce808 │ │ │ │ ldr r3, [pc, #1224] @ 2ced38 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2cea0c │ │ │ │ mov r9, #0 │ │ │ │ b 2ce854 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r4, [r6, #472] @ 0x1d8 │ │ │ │ - bl 99b6c8 │ │ │ │ + bl 99b710 │ │ │ │ ldr r3, [pc, #1184] @ 2ced38 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ bne 2ceb24 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 99bf28 │ │ │ │ + bl 99bf70 │ │ │ │ b 2ce87c │ │ │ │ ldr r3, [pc, #1148] @ 2ced38 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, fp │ │ │ │ beq 2ce87c │ │ │ │ ldr r3, [pc, #1140] @ 2ced44 │ │ │ │ @@ -125339,40 +125339,40 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str sl, [sp, #24] │ │ │ │ mov r1, sl │ │ │ │ str sl, [r0, #4] │ │ │ │ str sl, [r0, #8] │ │ │ │ str sl, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr ip, [pc, #1056] @ 2ced50 │ │ │ │ ldr r3, [pc, #1056] @ 2ced54 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1044] @ 2ced58 │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str ip, [sp, #12] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2ce87c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 99b6c8 │ │ │ │ + bl 99b710 │ │ │ │ ldr r3, [pc, #964] @ 2ced38 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 2cebb4 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 99bf28 │ │ │ │ + bl 99bf70 │ │ │ │ b 2ce854 │ │ │ │ ldr r3, [pc, #964] @ 2ced5c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ce7d8 │ │ │ │ ldr r3, [pc, #924] @ 2ced48 │ │ │ │ @@ -125388,22 +125388,22 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [sp, #32] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r5, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #860] @ 2ced60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2ce7d8 │ │ │ │ ldr r3, [pc, #816] @ 2ced44 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ce87c │ │ │ │ ldr r3, [pc, #800] @ 2ced48 │ │ │ │ @@ -125420,15 +125420,15 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str fp, [sp, #24] │ │ │ │ mov r1, fp │ │ │ │ str fp, [r0, #4] │ │ │ │ str fp, [r0, #8] │ │ │ │ str fp, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr ip, [pc, #752] @ 2ced64 │ │ │ │ ldr r3, [pc, #752] @ 2ced68 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #740] @ 2ced6c │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -125451,29 +125451,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [pc, #640] @ 2ced70 │ │ │ │ ldr r2, [pc, #640] @ 2ced74 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str sl, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #604] @ 2ced78 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2ce854 │ │ │ │ ldr r3, [pc, #536] @ 2ced44 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ce8a8 │ │ │ │ ldr r3, [pc, #520] @ 2ced48 │ │ │ │ @@ -125489,27 +125489,27 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r9, [sp, #24] │ │ │ │ mov r1, r9 │ │ │ │ str r9, [r0, #4] │ │ │ │ str r9, [r0, #8] │ │ │ │ str r9, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [pc, #500] @ 2ced7c │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #468] @ 2ced80 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2ce8a8 │ │ │ │ ldr r3, [pc, #392] @ 2ced44 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ce984 │ │ │ │ ldr r3, [pc, #376] @ 2ced48 │ │ │ │ @@ -125525,124 +125525,124 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [pc, #364] @ 2ced84 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str sl, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #332] @ 2ced88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2ce984 │ │ │ │ ldr r0, [pc, #320] @ 2ced8c │ │ │ │ mov r2, sl │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2ce7d8 │ │ │ │ ldr r1, [pc, #300] @ 2ced90 │ │ │ │ ldr r3, [pc, #300] @ 2ced94 │ │ │ │ ldr r0, [pc, #300] @ 2ced98 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2ce854 │ │ │ │ ldr r0, [pc, #268] @ 2ced9c │ │ │ │ ldr r3, [pc, #268] @ 2ceda0 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #260] @ 2ceda4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2ce87c │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #232] @ 2ceda8 │ │ │ │ ldr r0, [pc, #232] @ 2cedac │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2ce984 │ │ │ │ ldr r0, [pc, #208] @ 2cedb0 │ │ │ │ ldr r3, [pc, #208] @ 2cedb4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #200] @ 2cedb8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2ce87c │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #172] @ 2cedbc │ │ │ │ ldr r0, [pc, #172] @ 2cedc0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2ce8a8 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq ip, sp, ip, asr #15 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq ip, sp, r0, ror r7 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ @ instruction: 0xffffbe4c │ │ │ │ addseq ip, sp, ip, lsl #12 │ │ │ │ andeq r5, r0, r0, lsr #1 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq lr, sl, r0, asr #21 │ │ │ │ - rsbseq r8, r1, ip, asr #4 │ │ │ │ - rsbseq r8, r1, r4, ror #3 │ │ │ │ + rsbseq lr, sl, r0, lsl fp │ │ │ │ + @ instruction: 0x0071829c │ │ │ │ + rsbseq r8, r1, r4, lsr r2 │ │ │ │ andeq r3, r0, r0, lsl r3 │ │ │ │ - rsbseq r8, r1, r4, asr r2 │ │ │ │ - rsbseq lr, sl, ip, ror r9 │ │ │ │ - rsbseq r8, r1, ip, ror #2 │ │ │ │ - rsbseq r8, r1, r0, lsr #1 │ │ │ │ - rsbseq lr, sl, r0, lsl #18 │ │ │ │ - rsbseq r8, r1, r0, asr #2 │ │ │ │ - rsbseq r8, r1, ip │ │ │ │ - rsbseq r8, r1, r0, ror r0 │ │ │ │ - rsbseq r7, r1, ip, ror pc │ │ │ │ - ldrsheq r7, [r1], #-248 @ 0xffffff08 @ │ │ │ │ - rsbseq r7, r1, ip, ror #29 │ │ │ │ - rsbseq r8, r1, ip, asr #32 │ │ │ │ - rsbseq lr, sl, r8, lsl #15 │ │ │ │ - rsbseq r7, r1, r4, asr #31 │ │ │ │ + rsbseq r8, r1, r4, lsr #5 │ │ │ │ + rsbseq lr, sl, ip, asr #19 │ │ │ │ + ldrheq r8, [r1], #-28 @ 0xffffffe4 @ │ │ │ │ + ldrsheq r8, [r1], #-0 @ │ │ │ │ + rsbseq lr, sl, r0, asr r9 │ │ │ │ + @ instruction: 0x00718190 │ │ │ │ + rsbseq r8, r1, ip, asr r0 │ │ │ │ + rsbseq r8, r1, r0, asr #1 │ │ │ │ + rsbseq r7, r1, ip, asr #31 │ │ │ │ + rsbseq r8, r1, r8, asr #32 │ │ │ │ + rsbseq r7, r1, ip, lsr pc │ │ │ │ + @ instruction: 0x0071809c │ │ │ │ + ldrsbeq lr, [sl], #-120 @ 0xffffff88 @ │ │ │ │ + rsbseq r8, r1, r4, lsl r0 │ │ │ │ + rsbseq r7, r1, ip, ror #30 │ │ │ │ + ldrheq lr, [sl], #-112 @ 0xffffff90 @ │ │ │ │ + @ instruction: 0x00717f98 │ │ │ │ + rsbseq r7, r1, ip, lsr pc │ │ │ │ + rsbseq r7, r1, r0, lsr #31 │ │ │ │ rsbseq r7, r1, ip, lsl pc │ │ │ │ rsbseq lr, sl, r0, ror #14 │ │ │ │ - rsbseq r7, r1, r8, asr #30 │ │ │ │ + rsbseq r7, r1, r4, ror #29 │ │ │ │ rsbseq r7, r1, ip, ror #29 │ │ │ │ - rsbseq r7, r1, r0, asr pc │ │ │ │ - rsbseq r7, r1, ip, asr #29 │ │ │ │ - rsbseq lr, sl, r0, lsl r7 │ │ │ │ - @ instruction: 0x00717e94 │ │ │ │ - @ instruction: 0x00717e9c │ │ │ │ - rsbseq r7, r1, r8, ror #29 │ │ │ │ - rsbseq r7, r1, r8, ror lr │ │ │ │ + rsbseq r7, r1, r8, lsr pc │ │ │ │ + rsbseq r7, r1, r8, asr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r2, [pc, #1140] @ 2cf258 │ │ │ │ @@ -125680,97 +125680,97 @@ │ │ │ │ bl 253504 │ │ │ │ add r3, pc, #1000 @ 0x3e8 │ │ │ │ ldrd r2, [r3] │ │ │ │ str r0, [r4, #760] @ 0x2f8 │ │ │ │ strd r2, [r5] │ │ │ │ mov r0, r6 │ │ │ │ str r6, [r5, #8] │ │ │ │ - bl 758844 │ │ │ │ + bl 75888c │ │ │ │ ldr r3, [pc, #1000] @ 2cf26c │ │ │ │ ldr r2, [pc, #1000] @ 2cf270 │ │ │ │ ldr r1, [pc, #1000] @ 2cf274 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #29 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ str r0, [r5, #12] │ │ │ │ - bl 758844 │ │ │ │ + bl 75888c │ │ │ │ ldr r1, [pc, #960] @ 2cf278 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r4, #584 @ 0x248 │ │ │ │ str r7, [r4, #412] @ 0x19c │ │ │ │ - bl 9b9d68 │ │ │ │ + bl 9b9db0 │ │ │ │ ldr r1, [pc, #940] @ 2cf27c │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r4, #552 @ 0x228 │ │ │ │ - bl 9b9d68 │ │ │ │ + bl 9b9db0 │ │ │ │ ldr r1, [pc, #924] @ 2cf280 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r4, #728 @ 0x2d8 │ │ │ │ - bl 9b9d68 │ │ │ │ + bl 9b9db0 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ ldr r1, [pc, #904] @ 2cf284 │ │ │ │ add r0, r0, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9b9d68 │ │ │ │ + bl 9b9db0 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ ldr r1, [pc, #884] @ 2cf288 │ │ │ │ add r0, r0, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9b9d68 │ │ │ │ + bl 9b9db0 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ ldr r1, [pc, #864] @ 2cf28c │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9b9d68 │ │ │ │ + bl 9b9db0 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ ldr r1, [pc, #844] @ 2cf290 │ │ │ │ add r0, r0, #136 @ 0x88 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9b9d68 │ │ │ │ + bl 9b9db0 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ ldr r1, [pc, #824] @ 2cf294 │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9b9d68 │ │ │ │ + bl 9b9db0 │ │ │ │ ldr r1, [pc, #808] @ 2cf298 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl 9b9d68 │ │ │ │ + bl 9b9db0 │ │ │ │ ldr r0, [r4, #772] @ 0x304 │ │ │ │ ldr r1, [pc, #788] @ 2cf29c │ │ │ │ add r0, r0, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9b9d68 │ │ │ │ + bl 9b9db0 │ │ │ │ ldr r0, [r4, #772] @ 0x304 │ │ │ │ ldr r1, [pc, #768] @ 2cf2a0 │ │ │ │ add r0, r0, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9b9d68 │ │ │ │ + bl 9b9db0 │ │ │ │ ldr r0, [r4, #772] @ 0x304 │ │ │ │ ldr r1, [pc, #748] @ 2cf2a4 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ - bl 9b9d68 │ │ │ │ + bl 9b9db0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2cf304 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r4, #472] @ 0x1d8 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, #132 @ 0x84 │ │ │ │ @@ -125788,15 +125788,15 @@ │ │ │ │ add r0, r7, #40 @ 0x28 │ │ │ │ mov r2, #30 │ │ │ │ mov r3, #0 │ │ │ │ bl 2b2124 │ │ │ │ mov r2, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r1, r2 │ │ │ │ - bl 7b0410 │ │ │ │ + bl 7b0458 │ │ │ │ ldr r0, [r5, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2cf3d0 │ │ │ │ cmp r9, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ beq 2cf3b4 │ │ │ │ add r3, r7, #569344 @ 0x8b000 │ │ │ │ @@ -125809,56 +125809,56 @@ │ │ │ │ mov r1, #25 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r5 │ │ │ │ - bl 7b0688 │ │ │ │ + bl 7b06d0 │ │ │ │ mov r3, #0 │ │ │ │ str r0, [r5, #16] │ │ │ │ mov r0, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ bl 253504 │ │ │ │ ldr sl, [sp, #12] │ │ │ │ mov r1, sl │ │ │ │ str r0, [r4, #540] @ 0x21c │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ - bl 7a89c0 │ │ │ │ + bl 7a8a08 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 2cf0c8 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ bl 2c4740 │ │ │ │ mov r0, r6 │ │ │ │ - bl 94e5ac │ │ │ │ + bl 94e5f4 │ │ │ │ ldr r3, [r4, #540] @ 0x21c │ │ │ │ ldrb r2, [r4, #537] @ 0x219 │ │ │ │ strb r2, [r3, #12] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2cf0f8 │ │ │ │ ldr r0, [r4, #540] @ 0x21c │ │ │ │ - bl 969990 │ │ │ │ + bl 9699d8 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r3, [r4, #540] @ 0x21c │ │ │ │ - bl 99bf28 │ │ │ │ + bl 99bf70 │ │ │ │ ldr r3, [r4, #540] @ 0x21c │ │ │ │ cmp r3, #0 │ │ │ │ beq 2cf124 │ │ │ │ ldr r0, [r4, #412] @ 0x19c │ │ │ │ bl 2c4b8c │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 2cf124 │ │ │ │ ldr r1, [r4, #540] @ 0x21c │ │ │ │ - bl 972ad0 │ │ │ │ + bl 972b18 │ │ │ │ mov r0, r6 │ │ │ │ - bl 969934 │ │ │ │ + bl 96997c │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 2c4188 │ │ │ │ ldr r2, [pc, #372] @ 2cf2ac │ │ │ │ mvn r3, #0 │ │ │ │ mov r6, #0 │ │ │ │ mov ip, #3 │ │ │ │ @@ -125866,22 +125866,22 @@ │ │ │ │ str r3, [r4, #436] @ 0x1b4 │ │ │ │ str r3, [r4, #440] @ 0x1b8 │ │ │ │ mov r3, #2 │ │ │ │ strd r2, [r1, #-8] │ │ │ │ add r0, r4, #692 @ 0x2b4 │ │ │ │ str ip, [r4, #672] @ 0x2a0 │ │ │ │ str r6, [r4, #676] @ 0x2a4 │ │ │ │ - bl 993680 │ │ │ │ + bl 9936c8 │ │ │ │ ldr r2, [pc, #324] @ 2cf2b0 │ │ │ │ ldr r0, [pc, #324] @ 2cf2b4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9b1348 │ │ │ │ + bl 9b1390 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, r6 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ str r0, [r4, #720] @ 0x2d0 │ │ │ │ str r3, [r8, #820] @ 0x334 │ │ │ │ str r6, [r8, #816] @ 0x330 │ │ │ │ str r5, [r3] │ │ │ │ @@ -125933,51 +125933,51 @@ │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ addseq ip, sp, r4, lsr r0 │ │ │ │ @ instruction: 0x000193b8 │ │ │ │ addseq ip, sp, r8 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ - addeq fp, r5, r4, ror r1 │ │ │ │ - rsbseq r3, r1, r4, lsr #32 │ │ │ │ - rsbseq r3, r1, r8, lsr r0 │ │ │ │ - @ instruction: 0x00717e9c │ │ │ │ - @ instruction: 0x00717e94 │ │ │ │ - @ instruction: 0x00717e90 │ │ │ │ - rsbseq r7, r1, ip, lsl #29 │ │ │ │ - rsbseq r7, r1, r4, lsl #29 │ │ │ │ - rsbseq r7, r1, r0, lsl #29 │ │ │ │ - rsbseq r7, r1, r0, lsl #29 │ │ │ │ - rsbseq r7, r1, ip, ror lr │ │ │ │ - rsbseq r7, r1, ip, ror lr │ │ │ │ - rsbseq r7, r1, r0, ror lr │ │ │ │ - rsbseq r7, r1, r4, ror #28 │ │ │ │ - rsbseq r7, r1, ip, asr lr │ │ │ │ + addeq fp, r5, r4, asr #3 │ │ │ │ + rsbseq r3, r1, r4, ror r0 │ │ │ │ + rsbseq r3, r1, r8, lsl #1 │ │ │ │ + rsbseq r7, r1, ip, ror #29 │ │ │ │ + rsbseq r7, r1, r4, ror #29 │ │ │ │ + rsbseq r7, r1, r0, ror #29 │ │ │ │ + ldrsbeq r7, [r1], #-236 @ 0xffffff14 @ │ │ │ │ + ldrsbeq r7, [r1], #-228 @ 0xffffff1c @ │ │ │ │ + ldrsbeq r7, [r1], #-224 @ 0xffffff20 @ │ │ │ │ + ldrsbeq r7, [r1], #-224 @ 0xffffff20 @ │ │ │ │ + rsbseq r7, r1, ip, asr #29 │ │ │ │ + rsbseq r7, r1, ip, asr #29 │ │ │ │ + rsbseq r7, r1, r0, asr #29 │ │ │ │ + ldrheq r7, [r1], #-228 @ 0xffffff1c @ │ │ │ │ + rsbseq r7, r1, ip, lsr #29 │ │ │ │ andeq r5, r0, r0, lsr r0 │ │ │ │ andeq sl, r0, r4, asr #24 │ │ │ │ - ldrheq r7, [r1], #-200 @ 0xffffff38 @ │ │ │ │ + rsbseq r7, r1, r8, lsl #26 │ │ │ │ @ instruction: 0xffff636c │ │ │ │ addseq fp, sp, ip, lsl #24 │ │ │ │ andeq r2, r0, r0, asr r4 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - rsbseq r7, r1, r0, asr #21 │ │ │ │ + rsbseq r7, r1, r0, lsl fp │ │ │ │ andeq r0, r0, r4, ror #9 │ │ │ │ @ instruction: 0xffffb748 │ │ │ │ @ instruction: 0xffffa2ec │ │ │ │ addseq fp, sp, ip, lsr sl │ │ │ │ andeq r4, r0, r0 │ │ │ │ strdeq r4, [r0], -r4 @ │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq r7, r1, ip, asr #16 │ │ │ │ - rsbseq r7, r1, ip, ror r8 │ │ │ │ - addeq sl, r5, ip, lsr fp │ │ │ │ - rsbseq r5, r1, ip, lsr #31 │ │ │ │ - rsbseq r6, r1, ip, lsr r2 │ │ │ │ + @ instruction: 0x0071789c │ │ │ │ + rsbseq r7, r1, ip, asr #17 │ │ │ │ + addeq sl, r5, ip, lsl #23 │ │ │ │ + ldrsheq r5, [r1], #-252 @ 0xffffff04 @ │ │ │ │ + rsbseq r6, r1, ip, lsl #5 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ cmp r9, #0 │ │ │ │ addne r3, r7, #569344 @ 0x8b000 │ │ │ │ ldrne r3, [r3, #3008] @ 0xbc0 │ │ │ │ bne 2cefd4 │ │ │ │ add r2, r7, #569344 @ 0x8b000 │ │ │ │ ldr r3, [r2, #3004] @ 0xbbc │ │ │ │ @@ -125986,15 +125986,15 @@ │ │ │ │ b 2cefdc │ │ │ │ ldr r2, [pc, #-116] @ 2cf2bc │ │ │ │ mov r1, #25 │ │ │ │ ldr r2, [sl, r2] │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 7b0688 │ │ │ │ + bl 7b06d0 │ │ │ │ b 2cf080 │ │ │ │ ldr r1, [pc, #-144] @ 2cf2c0 │ │ │ │ ldr r3, [pc, #-144] @ 2cf2c4 │ │ │ │ ldm r5, {r0, r2} │ │ │ │ cmp r2, r3 │ │ │ │ cmpeq r0, r1 │ │ │ │ bne 2cf4b4 │ │ │ │ @@ -126020,15 +126020,15 @@ │ │ │ │ bl 2b9814 │ │ │ │ b 2cf1bc │ │ │ │ ldr r2, [pc, #-232] @ 2cf2d4 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #25 │ │ │ │ str r9, [sp] │ │ │ │ - bl 7b0688 │ │ │ │ + bl 7b06d0 │ │ │ │ b 2cf080 │ │ │ │ bl 253b70 │ │ │ │ b 2cf038 │ │ │ │ ldr r2, [pc, #-264] @ 2cf2d8 │ │ │ │ ldr r3, [pc, #-264] @ 2cf2dc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -126063,28 +126063,28 @@ │ │ │ │ mov r0, r3 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-420] @ 2cf2ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2cee3c │ │ │ │ ldr r0, [pc, #-432] @ 2cf2f0 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2cee34 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #-456] @ 2cf2f4 │ │ │ │ ldr r1, [pc, #-456] @ 2cf2f8 │ │ │ │ ldr r0, [pc, #-456] @ 2cf2fc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-460] @ 2cf300 │ │ │ │ @@ -126108,53 +126108,53 @@ │ │ │ │ mov r6, r0 │ │ │ │ sub r7, r8, r0 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ cmp r8, r6 │ │ │ │ clz r7, r7 │ │ │ │ lsr r7, r7, #5 │ │ │ │ beq 2cf598 │ │ │ │ ldr r1, [pc, #108] @ 2cf5b0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7afdfc │ │ │ │ + bl 7afe44 │ │ │ │ ldr ip, [pc, #100] @ 2cf5b4 │ │ │ │ ldr r2, [pc, #100] @ 2cf5b8 │ │ │ │ ldr r1, [pc, #100] @ 2cf5bc │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #404 @ 0x194 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r1, #0 │ │ │ │ - bl 7b0bbc │ │ │ │ + bl 7b0c04 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2cedc4 │ │ │ │ ldr r1, [pc, #32] @ 2cf5c0 │ │ │ │ add r1, pc, r1 │ │ │ │ b 2cf544 │ │ │ │ - strdeq sl, [r5], ip │ │ │ │ - ldrheq r2, [r1], #-144 @ 0xffffff70 @ │ │ │ │ - @ instruction: 0x0071299c │ │ │ │ - rsbseq r7, r1, r4, lsl r9 │ │ │ │ - addeq sl, r5, r8, lsr #21 │ │ │ │ - rsbseq r2, r1, r8, asr r9 │ │ │ │ - rsbseq r2, r1, r4, ror #18 │ │ │ │ - rsbseq r7, r1, r8, lsr #17 │ │ │ │ + addeq sl, r5, ip, asr #22 │ │ │ │ + rsbseq r2, r1, r0, lsl #20 │ │ │ │ + rsbseq r2, r1, ip, ror #19 │ │ │ │ + rsbseq r7, r1, r4, ror #18 │ │ │ │ + strdeq sl, [r5], r8 │ │ │ │ + rsbseq r2, r1, r8, lsr #19 │ │ │ │ + ldrheq r2, [r1], #-148 @ 0xffffff6c @ │ │ │ │ + ldrsheq r7, [r1], #-136 @ 0xffffff78 @ │ │ │ │ │ │ │ │ 002cf5c4 : │ │ │ │ ldrb r3, [r0, r1] │ │ │ │ add r2, r0, r1 │ │ │ │ ldrb ip, [r2, #1] │ │ │ │ ldrb r1, [r2, #3] │ │ │ │ lsl r3, r3, #24 │ │ │ │ @@ -126198,15 +126198,15 @@ │ │ │ │ add r2, sp, #20 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #16 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ str r7, [sp, #20] │ │ │ │ - bl 9cb704 │ │ │ │ + bl 9cb74c │ │ │ │ ldr r6, [pc, #436] @ 2cf838 │ │ │ │ add r6, pc, r6 │ │ │ │ cmp r0, r7 │ │ │ │ bne 2cf720 │ │ │ │ ldr r1, [pc, #424] @ 2cf83c │ │ │ │ ldr r3, [pc, #424] @ 2cf840 │ │ │ │ ldm r4, {r0, r2} │ │ │ │ @@ -126242,23 +126242,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r5, [r8, #472] @ 0x1d8 │ │ │ │ - bl 99b6c8 │ │ │ │ + bl 99b710 │ │ │ │ ldr r3, [pc, #280] @ 2cf84c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r7 │ │ │ │ mov r8, r0 │ │ │ │ bne 2cf758 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 99bf28 │ │ │ │ + bl 99bf70 │ │ │ │ mov r0, r4 │ │ │ │ bl 2cdd6c │ │ │ │ b 2cf6dc │ │ │ │ ldr r3, [pc, #240] @ 2cf850 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r7 │ │ │ │ @@ -126276,35 +126276,35 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ mov r1, r7 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r7, [r0, #4] │ │ │ │ str r7, [r0, #8] │ │ │ │ str r7, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [pc, #160] @ 2cf85c │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 2cf860 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2cf744 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #116] @ 2cf864 │ │ │ │ ldr r0, [pc, #116] @ 2cf868 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2cf744 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #88] @ 2cf86c │ │ │ │ ldr r1, [pc, #88] @ 2cf870 │ │ │ │ ldr r0, [pc, #88] @ 2cf874 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #84] @ 2cf878 │ │ │ │ @@ -126319,21 +126319,21 @@ │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ @ instruction: 0xffffef60 │ │ │ │ addseq fp, sp, r8, lsr r7 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r5, r0, r0, lsr #1 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq r7, r1, r4, lsr #13 │ │ │ │ - rsbseq r7, r1, ip, asr #6 │ │ │ │ - rsbseq r7, r1, r0, ror r6 │ │ │ │ - @ instruction: 0x00717398 │ │ │ │ - addeq sl, r5, r4, ror #15 │ │ │ │ - rsbseq r5, r1, r4, asr ip │ │ │ │ - rsbseq r5, r1, r4, ror #29 │ │ │ │ + ldrsheq r7, [r1], #-100 @ 0xffffff9c @ │ │ │ │ + @ instruction: 0x0071739c │ │ │ │ + rsbseq r7, r1, r0, asr #13 │ │ │ │ + rsbseq r7, r1, r8, ror #7 │ │ │ │ + addeq sl, r5, r4, lsr r8 │ │ │ │ + rsbseq r5, r1, r4, lsr #25 │ │ │ │ + rsbseq r5, r1, r4, lsr pc │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #1160] @ 2cfd1c │ │ │ │ ldr ip, [pc, #1160] @ 2cfd20 │ │ │ │ @@ -126510,22 +126510,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ stm sp, {r4, r7} │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #476] @ 2cfd50 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r7, [r5, #472] @ 0x1d8 │ │ │ │ b 2cfa70 │ │ │ │ ldr r3, [pc, #460] @ 2cfd54 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2cfa8c │ │ │ │ @@ -126542,28 +126542,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r2, [pc, #372] @ 2cfd58 │ │ │ │ ldr r3, [pc, #372] @ 2cfd5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #340] @ 2cfd60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2cfa8c │ │ │ │ ldr r3, [pc, #328] @ 2cfd64 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2cfae8 │ │ │ │ ldr r3, [pc, #280] @ 2cfd48 │ │ │ │ @@ -126580,85 +126580,85 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 2cfd68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2cfae8 │ │ │ │ ldr r0, [pc, #208] @ 2cfd6c │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r7, [r5, #472] @ 0x1d8 │ │ │ │ b 2cfa70 │ │ │ │ ldr r0, [pc, #184] @ 2cfd70 │ │ │ │ ldr r3, [pc, #184] @ 2cfd74 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #176] @ 2cfd78 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2cfa8c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #148] @ 2cfd7c │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2cfae8 │ │ │ │ ldr r3, [pc, #128] @ 2cfd80 │ │ │ │ ldr r1, [pc, #128] @ 2cfd84 │ │ │ │ ldr r0, [pc, #128] @ 2cfd88 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #124] @ 2cfd8c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ addseq fp, sp, r4, lsl #11 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq r7, r1, r8, lsr #11 │ │ │ │ + ldrsheq r7, [r1], #-88 @ 0xffffffa8 @ │ │ │ │ addseq fp, sp, r8, lsr r5 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ addseq fp, sp, ip, ror #8 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ @ instruction: 0xffffab50 │ │ │ │ andeq r4, r0, ip, asr r1 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq r7, r1, r8, lsl r3 │ │ │ │ + rsbseq r7, r1, r8, ror #6 │ │ │ │ andeq r5, r0, r0, lsr #1 │ │ │ │ - rsbseq sp, sl, ip, lsl #16 │ │ │ │ - rsbseq r7, r1, r4, lsr #6 │ │ │ │ - rsbseq r6, r1, ip, lsl pc │ │ │ │ + rsbseq sp, sl, ip, asr r8 │ │ │ │ + rsbseq r7, r1, r4, ror r3 │ │ │ │ + rsbseq r6, r1, ip, ror #30 │ │ │ │ andeq r3, r0, r0, lsl r3 │ │ │ │ - rsbseq r6, r1, ip, asr #31 │ │ │ │ - rsbseq r7, r1, r4, lsr r2 │ │ │ │ - rsbseq sp, sl, r8, lsr r7 │ │ │ │ - rsbseq r7, r1, r8, asr #4 │ │ │ │ - rsbseq r6, r1, r4, asr #29 │ │ │ │ - ldrheq r6, [r1], #-244 @ 0xffffff0c @ │ │ │ │ - strdeq sl, [r5], r8 │ │ │ │ - rsbseq r5, r1, r8, ror #14 │ │ │ │ - ldrsheq r5, [r1], #-152 @ 0xffffff68 @ │ │ │ │ + rsbseq r7, r1, ip, lsl r0 │ │ │ │ + rsbseq r7, r1, r4, lsl #5 │ │ │ │ + rsbseq sp, sl, r8, lsl #15 │ │ │ │ + @ instruction: 0x00717298 │ │ │ │ + rsbseq r6, r1, r4, lsl pc │ │ │ │ + rsbseq r7, r1, r4 │ │ │ │ + addeq sl, r5, r8, asr #6 │ │ │ │ + ldrheq r5, [r1], #-120 @ 0xffffff88 @ │ │ │ │ + rsbseq r5, r1, r8, asr #20 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #1032] @ 2d01b0 │ │ │ │ ldr r3, [pc, #1032] @ 2d01b4 │ │ │ │ @@ -126748,24 +126748,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #676] @ 2d01d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2cfdf4 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ bl 2c9db0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ca560 │ │ │ │ b 2cfe94 │ │ │ │ @@ -126787,22 +126787,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #536] @ 2d01e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r9, [r7, #472] @ 0x1d8 │ │ │ │ ldr r3, [pc, #524] @ 2d01e4 │ │ │ │ sub r2, r9, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #19 │ │ │ │ bhi 2cfff0 │ │ │ │ ldrsb r2, [r3, r2] │ │ │ │ @@ -126829,28 +126829,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r2, [pc, #396] @ 2d01ec │ │ │ │ ldr r3, [pc, #396] @ 2d01f0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #364] @ 2d01f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2cfdf4 │ │ │ │ ldr r3, [pc, #352] @ 2d01f8 │ │ │ │ sub r2, r9, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #19 │ │ │ │ bhi 2cfffc │ │ │ │ add r2, r2, r2 │ │ │ │ @@ -126858,15 +126858,15 @@ │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r0, [pc, #320] @ 2d01fc │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2cfdf4 │ │ │ │ ldr r3, [pc, #296] @ 2d0200 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2cfea0 │ │ │ │ ldr r3, [pc, #228] @ 2d01d0 │ │ │ │ @@ -126883,74 +126883,74 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #188] @ 2d0204 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2cfea0 │ │ │ │ ldr r0, [pc, #176] @ 2d0208 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2cffcc │ │ │ │ ldr r0, [pc, #156] @ 2d020c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2cfea0 │ │ │ │ ldr r0, [pc, #136] @ 2d0210 │ │ │ │ ldr r3, [pc, #136] @ 2d0214 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #128] @ 2d0218 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2cfdf4 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq fp, sp, r4, ror r0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq fp, sp, r0, asr r0 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq fp, sp, r8, lsl r0 │ │ │ │ - addeq sl, r5, lr, asr r1 │ │ │ │ + addeq sl, r5, lr, lsr #3 │ │ │ │ @ instruction: 0xffffa798 │ │ │ │ andeq r4, r0, ip, lsl #30 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq r7, r1, r0 │ │ │ │ + rsbseq r7, r1, r0, asr r0 │ │ │ │ andeq r4, r0, ip, asr r1 │ │ │ │ - rsbseq r6, r1, r4, asr #29 │ │ │ │ - addeq r9, r5, r6, ror #31 │ │ │ │ + rsbseq r6, r1, r4, lsl pc │ │ │ │ + addeq sl, r5, r6, lsr r0 │ │ │ │ andeq r5, r0, r0, lsr #1 │ │ │ │ - @ instruction: 0x007ad390 │ │ │ │ - rsbseq r6, r1, r8, ror pc │ │ │ │ - rsbseq r6, r1, r0, lsr #21 │ │ │ │ - addeq r9, r5, sl, lsr pc │ │ │ │ - ldrsbeq r6, [r1], #-224 @ 0xffffff20 @ │ │ │ │ + rsbseq sp, sl, r0, ror #7 │ │ │ │ + rsbseq r6, r1, r8, asr #31 │ │ │ │ + ldrsheq r6, [r1], #-160 @ 0xffffff60 @ │ │ │ │ + addeq r9, r5, sl, lsl #31 │ │ │ │ + rsbseq r6, r1, r0, lsr #30 │ │ │ │ andeq r3, r0, r0, lsl r3 │ │ │ │ - rsbseq r6, r1, r0, lsl fp │ │ │ │ - rsbseq r6, r1, r8, ror sp │ │ │ │ - rsbseq r6, r1, ip, lsr #22 │ │ │ │ - rsbseq sp, sl, r8, ror #4 │ │ │ │ - rsbseq r6, r1, r8, asr #28 │ │ │ │ - ldrsheq r6, [r1], #-148 @ 0xffffff6c @ │ │ │ │ + rsbseq r6, r1, r0, ror #22 │ │ │ │ + rsbseq r6, r1, r8, asr #27 │ │ │ │ + rsbseq r6, r1, ip, ror fp │ │ │ │ + ldrheq sp, [sl], #-40 @ 0xffffffd8 @ │ │ │ │ + @ instruction: 0x00716e98 │ │ │ │ + rsbseq r6, r1, r4, asr #20 │ │ │ │ │ │ │ │ 002d021c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ ldr ip, [sp, #16] │ │ │ │ cmp r2, #0 │ │ │ │ add ip, r2, ip │ │ │ │ add r3, r1, r3 │ │ │ │ @@ -127041,35 +127041,35 @@ │ │ │ │ add r3, r8, r3, lsl #3 │ │ │ │ add r3, sl, r3 │ │ │ │ add r3, r3, #86016 @ 0x15000 │ │ │ │ add r3, r3, #696 @ 0x2b8 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d8d58 │ │ │ │ + bl 9d8da0 │ │ │ │ add r4, r4, #64 @ 0x40 │ │ │ │ cmp r9, r4 │ │ │ │ add r5, r5, #1 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ bge 2d0360 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r2, r2, #64 @ 0x40 │ │ │ │ cmp r2, r3 │ │ │ │ ble 2d032c │ │ │ │ cmp r5, #0 │ │ │ │ beq 2d0400 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9d9028 │ │ │ │ + bl 9d9070 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9d9378 │ │ │ │ + bl 9d93c0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, #0 │ │ │ │ @@ -127121,20 +127121,20 @@ │ │ │ │ ldr r2, [pc, #44] @ 2d04e4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - ldrsbeq r6, [r1], #-148 @ 0xffffff6c @ │ │ │ │ + rsbseq r6, r1, r4, lsr #20 │ │ │ │ @ instruction: 0xfffff3f4 │ │ │ │ @ instruction: 0xffffa658 │ │ │ │ - addeq r9, r5, r0, asr fp │ │ │ │ - rsbseq r4, r1, r0, asr #31 │ │ │ │ - rsbseq r5, r1, r0, asr r2 │ │ │ │ + addeq r9, r5, r0, lsr #23 │ │ │ │ + rsbseq r5, r1, r0, lsl r0 │ │ │ │ + rsbseq r5, r1, r0, lsr #5 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ │ │ │ │ 002d04e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -127213,22 +127213,22 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ cmp r4, #0 │ │ │ │ beq 2d0630 │ │ │ │ add r4, r4, #569344 @ 0x8b000 │ │ │ │ b 2d05d8 │ │ │ │ ldr r0, [pc, #28] @ 2d0648 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 8c194c │ │ │ │ + bl 8c1994 │ │ │ │ mvn r0, #21 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ addseq r9, lr, r0, ror r1 │ │ │ │ - rsbseq r6, r1, ip, asr #19 │ │ │ │ + rsbseq r6, r1, ip, lsl sl │ │ │ │ │ │ │ │ 002d064c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #136] @ 2d06ec │ │ │ │ @@ -127285,17 +127285,17 @@ │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r0, #1 │ │ │ │ beq 2d076c │ │ │ │ ldr r0, [r4, #28] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d0750 │ │ │ │ - bl 7b3908 │ │ │ │ + bl 7b3950 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ - bl 7589d4 │ │ │ │ + bl 758a1c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #28] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c4e4c │ │ │ │ @@ -127313,21 +127313,21 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #40] @ 2d07c4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #32] @ 2d07c8 │ │ │ │ add r3, r3, #416 @ 0x1a0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ mov r0, r4 │ │ │ │ b 2d076c │ │ │ │ addseq r9, lr, r0 │ │ │ │ - ldrsbeq r5, [r1], #-76 @ 0xffffffb4 @ │ │ │ │ - addeq r9, r5, r4, ror #16 │ │ │ │ - rsbseq r4, r1, ip, asr #25 │ │ │ │ + rsbseq r5, r1, ip, lsr #10 │ │ │ │ + @ instruction: 0x008598b4 │ │ │ │ + rsbseq r4, r1, ip, lsl sp │ │ │ │ andeq r0, r0, r3, lsr #31 │ │ │ │ │ │ │ │ 002d07cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ @@ -127359,25 +127359,25 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 2551b4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d082c │ │ │ │ ldr r0, [pc, #3816] @ 2d1740 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a00e0 │ │ │ │ + bl 9a0128 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c53d8 │ │ │ │ cmp fp, #0 │ │ │ │ beq 2d0c44 │ │ │ │ ldr r1, [pc, #3784] @ 2d1744 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl 99f92c │ │ │ │ + bl 99f974 │ │ │ │ ldr r1, [pc, #3768] @ 2d1748 │ │ │ │ add r3, sp, #88 @ 0x58 │ │ │ │ mov r6, #0 │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #0 │ │ │ │ @@ -127390,68 +127390,68 @@ │ │ │ │ str r6, [sp, #96] @ 0x60 │ │ │ │ ldr r8, [pc, #3716] @ 2d174c │ │ │ │ ldr r9, [pc, #3716] @ 2d1750 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, fp │ │ │ │ - bl 99f93c │ │ │ │ + bl 99f984 │ │ │ │ mov r1, r8 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ mov r0, fp │ │ │ │ - bl 99f618 │ │ │ │ + bl 99f660 │ │ │ │ mov r1, r9 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 99f618 │ │ │ │ + bl 99f660 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 99f92c │ │ │ │ + bl 99f974 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r6 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 99f92c │ │ │ │ + bl 99f974 │ │ │ │ ldr r1, [pc, #3624] @ 2d1754 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 99f618 │ │ │ │ + bl 99f660 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ beq 2d1200 │ │ │ │ ldr r1, [pc, #3596] @ 2d1758 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 2551b4 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r7, r0 │ │ │ │ streq r7, [sp, #44] @ 0x2c │ │ │ │ beq 2d0b4c │ │ │ │ ldr r1, [pc, #3572] @ 2d175c │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99f618 │ │ │ │ + bl 99f660 │ │ │ │ cmp r0, r6 │ │ │ │ beq 2d0988 │ │ │ │ mov r0, #1 │ │ │ │ - bl 7c5dd4 │ │ │ │ + bl 7c5e1c │ │ │ │ cmp r0, r6 │ │ │ │ beq 2d1288 │ │ │ │ ldr r2, [pc, #3536] @ 2d1760 │ │ │ │ subs r3, r5, #0 │ │ │ │ movne r3, #1 │ │ │ │ mov r1, fp │ │ │ │ subs r7, r7, #0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ movne r7, #1 │ │ │ │ - bl 99f704 │ │ │ │ + bl 99f74c │ │ │ │ add r3, sp, #72 @ 0x48 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ str fp, [sp, #52] @ 0x34 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ mvn r5, #0 │ │ │ │ add r6, sp, #80 @ 0x50 │ │ │ │ mov fp, r3 │ │ │ │ @@ -127475,15 +127475,15 @@ │ │ │ │ mov r0, #8 │ │ │ │ bl 253504 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r0, [r6] │ │ │ │ str r3, [r0, #4] │ │ │ │ ldr r6, [r6] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 99f728 │ │ │ │ + bl 99f770 │ │ │ │ subs r3, r0, #0 │ │ │ │ bne 2d09d0 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ cmp r2, #0 │ │ │ │ ldr fp, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ @@ -127493,15 +127493,15 @@ │ │ │ │ beq 2d1360 │ │ │ │ mvn r5, #0 │ │ │ │ ldr r2, [pc, #3324] @ 2d1764 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ - bl 99f704 │ │ │ │ + bl 99f74c │ │ │ │ add r3, sp, #76 @ 0x4c │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r4, [sp, #64] @ 0x40 │ │ │ │ add r6, sp, #84 @ 0x54 │ │ │ │ mov r4, r3 │ │ │ │ str fp, [sp, #68] @ 0x44 │ │ │ │ @@ -127541,49 +127541,49 @@ │ │ │ │ bne 2d134c │ │ │ │ mov r0, #8 │ │ │ │ bl 253504 │ │ │ │ str r0, [r6] │ │ │ │ str fp, [r0, #4] │ │ │ │ ldr r6, [r6] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 99f728 │ │ │ │ + bl 99f770 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d0a98 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ ldr fp, [sp, #68] @ 0x44 │ │ │ │ ldr r7, [sp, #84] @ 0x54 │ │ │ │ ldr r1, [pc, #3092] @ 2d1768 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99f618 │ │ │ │ + bl 99f660 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2d1190 │ │ │ │ ldr r1, [pc, #3072] @ 2d176c │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99f618 │ │ │ │ + bl 99f660 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d0c88 │ │ │ │ ldr r3, [pc, #3052] @ 2d1770 │ │ │ │ ldr r2, [pc, #3052] @ 2d1774 │ │ │ │ ldr r1, [pc, #3052] @ 2d1778 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #3036] @ 2d177c │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c53d8 │ │ │ │ cmp r7, #0 │ │ │ │ beq 2d0bc0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 94e608 │ │ │ │ + bl 94e650 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d0c44 │ │ │ │ ldr r2, [pc, #2988] @ 2d1780 │ │ │ │ ldr r3, [pc, #2912] @ 2d1738 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -127591,32 +127591,32 @@ │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 2d1254 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add sp, sp, #116 @ 0x74 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 94e608 │ │ │ │ + b 94e650 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r3 │ │ │ │ - bl 9a00e0 │ │ │ │ + bl 9a0128 │ │ │ │ cmp r4, #0 │ │ │ │ mov fp, r0 │ │ │ │ bne 2d0864 │ │ │ │ ldr r3, [pc, #2916] @ 2d1784 │ │ │ │ ldr ip, [pc, #2916] @ 2d1788 │ │ │ │ ldr r1, [pc, #2916] @ 2d178c │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #2908] @ 2d1790 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ mov r0, sl │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ ldr r2, [pc, #2888] @ 2d1794 │ │ │ │ ldr r3, [pc, #2792] @ 2d1738 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -127628,93 +127628,93 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, r5 │ │ │ │ mov r1, sl │ │ │ │ - bl 7bfe08 │ │ │ │ + bl 7bfe50 │ │ │ │ add r3, r4, #569344 @ 0x8b000 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r3, #2988] @ 0xbac │ │ │ │ beq 2d0ba8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #3 │ │ │ │ - bl 7bcd04 │ │ │ │ + bl 7bcd4c │ │ │ │ subs r9, r0, #0 │ │ │ │ beq 2d131c │ │ │ │ ldr r1, [pc, #2776] @ 2d1798 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl 99f92c │ │ │ │ + bl 99f974 │ │ │ │ ldr r1, [pc, #2760] @ 2d179c │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [pc, #2748] @ 2d17a0 │ │ │ │ add r6, pc, r6 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ mov r0, fp │ │ │ │ - bl 99f93c │ │ │ │ + bl 99f984 │ │ │ │ ldr r1, [pc, #2732] @ 2d17a4 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ mov r0, fp │ │ │ │ - bl 99f92c │ │ │ │ + bl 99f974 │ │ │ │ mov r1, r6 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 99f618 │ │ │ │ + bl 99f660 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2d0d68 │ │ │ │ - bl 75c240 │ │ │ │ + bl 75c288 │ │ │ │ mov r1, r5 │ │ │ │ - bl 75bef4 │ │ │ │ + bl 75bf3c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d1374 │ │ │ │ mov r1, r6 │ │ │ │ - bl 757cbc │ │ │ │ + bl 757d04 │ │ │ │ add r6, r4, #569344 @ 0x8b000 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r6, #3020] @ 0xbcc │ │ │ │ beq 2d13a8 │ │ │ │ - bl 758844 │ │ │ │ + bl 75888c │ │ │ │ ldr r0, [r6, #3020] @ 0xbcc │ │ │ │ mov r2, sl │ │ │ │ mov r1, #1 │ │ │ │ - bl 7c1070 │ │ │ │ + bl 7c10b8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d0ba8 │ │ │ │ ldr r1, [pc, #2616] @ 2d17a8 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99f618 │ │ │ │ + bl 99f660 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ beq 2d0d94 │ │ │ │ add r3, r4, #569344 @ 0x8b000 │ │ │ │ ldr r3, [r3, #3020] @ 0xbcc │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d13dc │ │ │ │ ldr r1, [pc, #2576] @ 2d17ac │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99f618 │ │ │ │ + bl 99f660 │ │ │ │ eor r3, r8, #1 │ │ │ │ subs r6, r0, #0 │ │ │ │ movne r6, #1 │ │ │ │ tst r6, r3 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ bne 2d12ec │ │ │ │ ldr r1, [pc, #2540] @ 2d17b0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99f618 │ │ │ │ + bl 99f660 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2d1280 │ │ │ │ ldr r1, [pc, #2520] @ 2d17b4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 2551b4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d136c │ │ │ │ @@ -127733,37 +127733,37 @@ │ │ │ │ bne 2d1570 │ │ │ │ ldr r1, [pc, #2460] @ 2d17c0 │ │ │ │ mov r2, #32 │ │ │ │ str r3, [r4, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, fp │ │ │ │ - bl 99f93c │ │ │ │ + bl 99f984 │ │ │ │ ldr r1, [pc, #2436] @ 2d17c4 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, r4, #569344 @ 0x8b000 │ │ │ │ str r0, [r4, #20] │ │ │ │ mov r0, fp │ │ │ │ - bl 99f92c │ │ │ │ + bl 99f974 │ │ │ │ ldr r1, [pc, #2412] @ 2d17c8 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r0, [r5, #3016] @ 0xbc8 │ │ │ │ mov r0, fp │ │ │ │ - bl 99f92c │ │ │ │ + bl 99f974 │ │ │ │ ldrb r3, [r5, #3016] @ 0xbc8 │ │ │ │ ldr r1, [pc, #2388] @ 2d17cc │ │ │ │ eor r3, r3, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ orr r3, r0, r3 │ │ │ │ strb r3, [r5, #3017] @ 0xbc9 │ │ │ │ mov r0, fp │ │ │ │ - bl 99f92c │ │ │ │ + bl 99f974 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ strb r0, [r5, #3018] @ 0xbca │ │ │ │ beq 2d0eac │ │ │ │ mov r0, r3 │ │ │ │ bl 255ac0 │ │ │ │ str r0, [r5, #3028] @ 0xbd4 │ │ │ │ @@ -127815,34 +127815,34 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d1420 │ │ │ │ ldr r1, [pc, #2160] @ 2d17e0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ - bl 99f618 │ │ │ │ + bl 99f660 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d1438 │ │ │ │ mov r1, sl │ │ │ │ bl 501e88 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r5, #3040] @ 0xbe0 │ │ │ │ beq 2d0ba8 │ │ │ │ ldr r1, [pc, #2112] @ 2d17e4 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99f618 │ │ │ │ + bl 99f660 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2d1484 │ │ │ │ ldr r1, [pc, #2092] @ 2d17e8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl 99f93c │ │ │ │ + bl 99f984 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2b332c │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ @@ -127873,104 +127873,104 @@ │ │ │ │ beq 2d1444 │ │ │ │ cmp r7, #0 │ │ │ │ bne 2d1670 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d1700 │ │ │ │ - bl 7a89d0 │ │ │ │ + bl 7a8a18 │ │ │ │ ldr r3, [pc, #1916] @ 2d17ec │ │ │ │ ldr r2, [pc, #1916] @ 2d17f0 │ │ │ │ ldr r1, [pc, #1916] @ 2d17f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #29 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r1, [pc, #1884] @ 2d17f8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7afdfc │ │ │ │ + bl 7afe44 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r2, sl │ │ │ │ ldr r1, [r3, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 7a8d2c │ │ │ │ + bl 7a8d74 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2d16ec │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 2cedc4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7589d4 │ │ │ │ + bl 758a1c │ │ │ │ ldr r1, [pc, #1820] @ 2d17fc │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99f618 │ │ │ │ + bl 99f660 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d1154 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d1154 │ │ │ │ ldr r2, [r3, #32] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2d1154 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 7a89b0 │ │ │ │ + bl 7a89f8 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2d1478 │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d1140 │ │ │ │ ldr r0, [pc, #1740] @ 2d1800 │ │ │ │ ldmib r4, {r1, r2} │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 8c194c │ │ │ │ + bl 8c1994 │ │ │ │ mov r0, r4 │ │ │ │ - bl 94e5ac │ │ │ │ + bl 94e5f4 │ │ │ │ cmp r7, #0 │ │ │ │ beq 2d1154 │ │ │ │ mov r0, r7 │ │ │ │ - bl 94e608 │ │ │ │ + bl 94e650 │ │ │ │ ldr r2, [pc, #1704] @ 2d1804 │ │ │ │ ldr r3, [pc, #1496] @ 2d1738 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ beq 2d0bf0 │ │ │ │ b 2d1254 │ │ │ │ ldr r0, [pc, #1668] @ 2d1808 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a00e0 │ │ │ │ + bl 9a0128 │ │ │ │ b 2d0c18 │ │ │ │ ldr r1, [pc, #1652] @ 2d180c │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl 99f92c │ │ │ │ + bl 99f974 │ │ │ │ subs r9, r0, #0 │ │ │ │ bne 2d0ca4 │ │ │ │ b 2d0cb8 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d1258 │ │ │ │ - bl 94e608 │ │ │ │ + bl 94e650 │ │ │ │ ldr r2, [pc, #1596] @ 2d1810 │ │ │ │ ldr r3, [pc, #1376] @ 2d1738 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -127982,20 +127982,20 @@ │ │ │ │ b 2c53d8 │ │ │ │ ldr r7, [sp, #44] @ 0x2c │ │ │ │ b 2d0b4c │ │ │ │ ldr r0, [sp, #84] @ 0x54 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d11bc │ │ │ │ - bl 94e608 │ │ │ │ + bl 94e650 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d11cc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 94e608 │ │ │ │ + bl 94e650 │ │ │ │ ldr r2, [pc, #1500] @ 2d1814 │ │ │ │ ldr r3, [pc, #1276] @ 2d1738 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -128020,52 +128020,52 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #1412] @ 2d1824 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #1408] @ 2d1828 │ │ │ │ add r3, r3, #456 @ 0x1c8 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ ldr r2, [pc, #1392] @ 2d182c │ │ │ │ ldr r3, [pc, #1144] @ 2d1738 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ beq 2d11f0 │ │ │ │ b 2d1254 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r3 │ │ │ │ - bl 9a00e0 │ │ │ │ + bl 9a0128 │ │ │ │ b 2d0c18 │ │ │ │ ldr r3, [pc, #1340] @ 2d1830 │ │ │ │ ldr r2, [pc, #1340] @ 2d1834 │ │ │ │ ldr r1, [pc, #1340] @ 2d1838 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #1324] @ 2d183c │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 2d0ba8 │ │ │ │ ldr r3, [pc, #1308] @ 2d1840 │ │ │ │ ldr r2, [pc, #1308] @ 2d1844 │ │ │ │ ldr r1, [pc, #1308] @ 2d1848 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #1292] @ 2d184c │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 2d0ba8 │ │ │ │ bl 253810 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ bl 255ac0 │ │ │ │ str r0, [fp, #4] │ │ │ │ b 2d0b1c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -128080,40 +128080,40 @@ │ │ │ │ ldr r3, [pc, #1228] @ 2d1858 │ │ │ │ ldr r2, [pc, #1228] @ 2d185c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, sl │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 2d0ba8 │ │ │ │ ldr r3, [pc, #1200] @ 2d1860 │ │ │ │ ldr r1, [pc, #1200] @ 2d1864 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #1192] @ 2d1868 │ │ │ │ ldr r2, [pc, #1192] @ 2d186c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, sl │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 2d0ba8 │ │ │ │ ldr r3, [pc, #1164] @ 2d1870 │ │ │ │ ldr r2, [pc, #1164] @ 2d1874 │ │ │ │ ldr r1, [pc, #1164] @ 2d1878 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #1148] @ 2d187c │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 2d0ba8 │ │ │ │ mov r0, sl │ │ │ │ bl 2e40a8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d0f58 │ │ │ │ b 2d0ba8 │ │ │ │ ldr r0, [pc, #1112] @ 2d1880 │ │ │ │ @@ -128131,25 +128131,25 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2c4e4c │ │ │ │ cmn r0, #1 │ │ │ │ beq 2d1654 │ │ │ │ ldr r1, [pc, #1052] @ 2d1884 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99f618 │ │ │ │ + bl 99f660 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d1638 │ │ │ │ cmp r7, #0 │ │ │ │ bne 2d114c │ │ │ │ b 2d1154 │ │ │ │ bl 2b314c │ │ │ │ mov r5, r0 │ │ │ │ b 2d0ff4 │ │ │ │ mov r0, sl │ │ │ │ - bl 99c014 │ │ │ │ + bl 99c05c │ │ │ │ b 2d0ba8 │ │ │ │ ldr r3, [pc, #996] @ 2d1888 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r6 │ │ │ │ beq 2d0f10 │ │ │ │ ldr r3, [pc, #980] @ 2d188c │ │ │ │ @@ -128170,26 +128170,26 @@ │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r3, #4] │ │ │ │ str r6, [r3, #8] │ │ │ │ str r6, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #864] @ 2d1894 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2d0f10 │ │ │ │ cmp r7, #0 │ │ │ │ beq 2d0c44 │ │ │ │ ldr r2, [pc, #844] @ 2d1898 │ │ │ │ ldr r3, [pc, #488] @ 2d1738 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -128206,15 +128206,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #788] @ 2d18a8 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 2d0ba8 │ │ │ │ ldr r3, [pc, #736] @ 2d1888 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d0f50 │ │ │ │ @@ -128235,192 +128235,192 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ stm sp, {r4, r6, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #636] @ 2d18ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2d0f50 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d1478 │ │ │ │ ldr r2, [r3, #32] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2d1478 │ │ │ │ b 2d1108 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c53d8 │ │ │ │ cmp r7, #0 │ │ │ │ beq 2d0bcc │ │ │ │ mov r0, r7 │ │ │ │ - bl 94e608 │ │ │ │ + bl 94e650 │ │ │ │ b 2d0bcc │ │ │ │ ldr r3, [pc, #568] @ 2d18b0 │ │ │ │ ldr r2, [pc, #568] @ 2d18b4 │ │ │ │ ldr r1, [pc, #568] @ 2d18b8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, sl │ │ │ │ add r3, r3, #484 @ 0x1e4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #544] @ 2d18bc │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c53d8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 94e608 │ │ │ │ + bl 94e650 │ │ │ │ b 2d0bcc │ │ │ │ ldr r0, [pc, #520] @ 2d18c0 │ │ │ │ str r2, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2d0f10 │ │ │ │ ldr r0, [pc, #496] @ 2d18c4 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2d0f50 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7589d4 │ │ │ │ + bl 758a1c │ │ │ │ mov r0, r4 │ │ │ │ bl 2c53d8 │ │ │ │ b 2d0bcc │ │ │ │ ldr r3, [pc, #448] @ 2d18c8 │ │ │ │ ldr r2, [pc, #448] @ 2d18cc │ │ │ │ ldr r1, [pc, #448] @ 2d18d0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #484 @ 0x1e4 │ │ │ │ ldr r2, [pc, #432] @ 2d18d4 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 2d16f4 │ │ │ │ addseq sl, sp, r8, lsr r6 │ │ │ │ addseq sl, sp, r4, lsr #12 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r8, lr, r4, lsl #30 │ │ │ │ @ instruction: 0x009e8eb0 │ │ │ │ - ldrsheq r6, [r1], #-164 @ 0xffffff5c @ │ │ │ │ - rsbseq r8, ip, r0, lsl #14 │ │ │ │ - @ instruction: 0x0071679c │ │ │ │ - rsbseq r6, r1, r0, lsr #15 │ │ │ │ - rsbseq r3, fp, r8, ror ip │ │ │ │ - rsbseq r0, r2, ip, ror #29 │ │ │ │ - rsbseq r6, r1, ip, lsl #14 │ │ │ │ - rsbseq r3, fp, r0, lsl #24 │ │ │ │ - rsbseq r6, r1, ip, lsl #12 │ │ │ │ - rsbseq r6, r1, ip, asr r5 │ │ │ │ - ldrheq pc, [ip], #-240 @ 0xffffff10 @ │ │ │ │ - addeq r9, r5, r0, ror r4 │ │ │ │ - rsbseq r6, r1, r8, lsr r5 │ │ │ │ - ldrsbeq r4, [r1], #-132 @ 0xffffff7c @ │ │ │ │ + rsbseq r6, r1, r4, asr #22 │ │ │ │ + rsbseq r8, ip, r0, asr r7 │ │ │ │ + rsbseq r6, r1, ip, ror #15 │ │ │ │ + ldrsheq r6, [r1], #-112 @ 0xffffff90 @ │ │ │ │ + rsbseq r3, fp, r8, asr #25 │ │ │ │ + rsbseq r0, r2, ip, lsr pc │ │ │ │ + rsbseq r6, r1, ip, asr r7 │ │ │ │ + rsbseq r3, fp, r0, asr ip │ │ │ │ + rsbseq r6, r1, ip, asr r6 │ │ │ │ + rsbseq r6, r1, ip, lsr #11 │ │ │ │ + rsbseq r0, sp, r0 │ │ │ │ + addeq r9, r5, r0, asr #9 │ │ │ │ + rsbseq r6, r1, r8, lsl #11 │ │ │ │ + rsbseq r4, r1, r4, lsr #18 │ │ │ │ ldrdeq r0, [r0], -sp │ │ │ │ addseq sl, sp, r8, asr #4 │ │ │ │ - ldrdeq r9, [r5], r8 │ │ │ │ - rsbseq r6, r1, r4, lsr #8 │ │ │ │ - rsbseq r4, r1, r4, asr #16 │ │ │ │ + addeq r9, r5, r8, lsr #8 │ │ │ │ + rsbseq r6, r1, r4, ror r4 │ │ │ │ + @ instruction: 0x00714894 │ │ │ │ andeq r0, r0, sl, asr #31 │ │ │ │ @ instruction: 0x009da1d0 │ │ │ │ - rsbseq r6, r1, r4, ror #8 │ │ │ │ + ldrheq r6, [r1], #-68 @ 0xffffffbc @ │ │ │ │ + rsbseq r6, r1, ip, lsr #9 │ │ │ │ + rsbseq r0, r1, r8, asr #4 │ │ │ │ + rsbseq r3, fp, r4, lsr #18 │ │ │ │ + rsbseq r6, r1, r4, lsr #8 │ │ │ │ + rsbseq r6, r1, ip, ror r4 │ │ │ │ + rsbseq r2, r2, r0, lsr #6 │ │ │ │ + rsbseq r6, r1, r0, lsl #9 │ │ │ │ + rsbseq r6, r1, r0, ror r4 │ │ │ │ + rsbseq r6, r1, r8, ror #8 │ │ │ │ + ldrsheq r5, [fp], #-56 @ 0xffffffc8 @ │ │ │ │ rsbseq r6, r1, ip, asr r4 │ │ │ │ - ldrsheq r0, [r1], #-24 @ 0xffffffe8 @ │ │ │ │ - ldrsbeq r3, [fp], #-132 @ 0xffffff7c @ │ │ │ │ - ldrsbeq r6, [r1], #-52 @ 0xffffffcc @ │ │ │ │ - rsbseq r6, r1, ip, lsr #8 │ │ │ │ - ldrsbeq r2, [r2], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbseq r6, r1, r0, lsr r4 │ │ │ │ - rsbseq r6, r1, r0, lsr #8 │ │ │ │ - rsbseq r6, r1, r8, lsl r4 │ │ │ │ - rsbseq r5, fp, r8, lsr #7 │ │ │ │ - rsbseq r6, r1, ip, lsl #8 │ │ │ │ - ldrsheq r6, [r1], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbseq r6, r1, ip, ror #7 │ │ │ │ + rsbseq r6, r1, r8, asr #8 │ │ │ │ + rsbseq r6, r1, ip, lsr r4 │ │ │ │ @ instruction: 0x0008bbbc │ │ │ │ @ instruction: 0x0008bbb8 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq fp, r8, r4, asr #23 │ │ │ │ - @ instruction: 0x0071639c │ │ │ │ - @ instruction: 0x00713490 │ │ │ │ - ldrdeq r1, [r0], r4 │ │ │ │ - addeq r8, r5, r8, lsl #31 │ │ │ │ - rsbseq r0, r1, r8, lsr lr │ │ │ │ - rsbseq r0, r1, ip, asr #28 │ │ │ │ - ldrsbeq r6, [r1], #-36 @ 0xffffffdc @ │ │ │ │ - ldrheq r7, [ip], #-236 @ 0xffffff14 @ │ │ │ │ - rsbseq r6, r1, r4, asr #4 │ │ │ │ + rsbseq r6, r1, ip, ror #7 │ │ │ │ + rsbseq r3, r1, r0, ror #9 │ │ │ │ + addeq r1, r0, r4, lsr #22 │ │ │ │ + ldrdeq r8, [r5], r8 @ │ │ │ │ + rsbseq r0, r1, r8, lsl #29 │ │ │ │ + @ instruction: 0x00710e9c │ │ │ │ + rsbseq r6, r1, r4, lsr #6 │ │ │ │ + rsbseq r7, ip, ip, lsl #30 │ │ │ │ + @ instruction: 0x00716294 │ │ │ │ addseq r9, sp, r0, asr #25 │ │ │ │ addseq r8, lr, r4, lsl #11 │ │ │ │ - rsbseq pc, ip, r4, lsl #19 │ │ │ │ + ldrsbeq pc, [ip], #-148 @ 0xffffff6c @ │ │ │ │ addseq r9, sp, r8, asr #24 │ │ │ │ addseq r9, sp, r4, ror #23 │ │ │ │ @ instruction: 0x009d9bbc │ │ │ │ - ldrsheq r5, [r1], #-208 @ 0xffffff30 @ │ │ │ │ - addeq r8, r5, r0, ror #26 │ │ │ │ - rsbseq r4, r1, r8, asr #3 │ │ │ │ + rsbseq r5, r1, r0, asr #28 │ │ │ │ + @ instruction: 0x00858db0 │ │ │ │ + rsbseq r4, r1, r8, lsl r2 │ │ │ │ andeq r0, r0, fp, lsl pc │ │ │ │ addseq r9, sp, r0, ror #22 │ │ │ │ - addeq r8, r5, r0, lsl #26 │ │ │ │ - ldrsbeq r5, [r1], #-236 @ 0xffffff14 @ │ │ │ │ - rsbseq r4, r1, r4, ror #2 │ │ │ │ + addeq r8, r5, r0, asr sp │ │ │ │ + rsbseq r5, r1, ip, lsr #30 │ │ │ │ + ldrheq r4, [r1], #-20 @ 0xffffffec @ │ │ │ │ andeq r1, r0, lr, lsl r0 │ │ │ │ - ldrdeq r8, [r5], r0 │ │ │ │ - rsbseq r5, r1, ip, asr #27 │ │ │ │ - rsbseq r4, r1, r4, lsr r1 │ │ │ │ + addeq r8, r5, r0, lsr #26 │ │ │ │ + rsbseq r5, r1, ip, lsl lr │ │ │ │ + rsbseq r4, r1, r4, lsl #3 │ │ │ │ andeq r0, r0, sp, ror #31 │ │ │ │ - ldrsbeq r5, [r1], #-212 @ 0xffffff2c @ │ │ │ │ - ldrsbeq r4, [r1], #-12 @ │ │ │ │ - addeq r8, r5, r0, ror ip │ │ │ │ + rsbseq r5, r1, r4, lsr #28 │ │ │ │ + rsbseq r4, r1, ip, lsr #2 │ │ │ │ + addeq r8, r5, r0, asr #25 │ │ │ │ andeq r1, r0, r2 │ │ │ │ - rsbseq r5, r1, r0, asr #27 │ │ │ │ - rsbseq r4, r1, r8, lsr #1 │ │ │ │ - addeq r8, r5, ip, lsr ip │ │ │ │ + rsbseq r5, r1, r0, lsl lr │ │ │ │ + ldrsheq r4, [r1], #-8 @ │ │ │ │ + addeq r8, r5, ip, lsl #25 │ │ │ │ andeq r1, r0, sl │ │ │ │ - addeq r8, r5, r0, lsl ip │ │ │ │ - ldrheq r5, [r1], #-212 @ 0xffffff2c @ │ │ │ │ - rsbseq r4, r1, r4, ror r0 │ │ │ │ + addeq r8, r5, r0, ror #24 │ │ │ │ + rsbseq r5, r1, r4, lsl #28 │ │ │ │ + rsbseq r4, r1, r4, asr #1 │ │ │ │ andeq r1, r0, r8, lsl r0 │ │ │ │ @ instruction: 0xffff9b20 │ │ │ │ - rsbseq r7, ip, r4, lsr fp │ │ │ │ + rsbseq r7, ip, r4, lsl #23 │ │ │ │ andeq r5, r0, r4, lsl #3 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq r5, r1, r4, asr #26 │ │ │ │ + @ instruction: 0x00715d94 │ │ │ │ @ instruction: 0x009d98d0 │ │ │ │ - addeq r8, r5, ip, ror sl │ │ │ │ - ldrheq r5, [r1], #-196 @ 0xffffff3c @ │ │ │ │ - rsbseq r3, r1, r0, ror #29 │ │ │ │ + addeq r8, r5, ip, asr #21 │ │ │ │ + rsbseq r5, r1, r4, lsl #26 │ │ │ │ + rsbseq r3, r1, r0, lsr pc │ │ │ │ andeq r1, r0, fp, lsr #32 │ │ │ │ - rsbseq r5, r1, r8, asr #24 │ │ │ │ - addeq r8, r5, ip, ror r9 │ │ │ │ - @ instruction: 0x00715c9c │ │ │ │ - rsbseq r3, r1, r8, ror #27 │ │ │ │ + @ instruction: 0x00715c98 │ │ │ │ + addeq r8, r5, ip, asr #19 │ │ │ │ + rsbseq r5, r1, ip, ror #25 │ │ │ │ + rsbseq r3, r1, r8, lsr lr │ │ │ │ andeq r0, r0, r3, ror #30 │ │ │ │ - rsbseq r5, r1, r0, lsl ip │ │ │ │ - rsbseq r5, r1, ip, ror #23 │ │ │ │ - addeq r8, r5, ip, ror #17 │ │ │ │ - rsbseq r5, r1, r4, lsr ip │ │ │ │ - rsbseq r3, r1, r0, asr sp │ │ │ │ + rsbseq r5, r1, r0, ror #24 │ │ │ │ + rsbseq r5, r1, ip, lsr ip │ │ │ │ + addeq r8, r5, ip, lsr r9 │ │ │ │ + rsbseq r5, r1, r4, lsl #25 │ │ │ │ + rsbseq r3, r1, r0, lsr #27 │ │ │ │ andeq r0, r0, r7, ror #30 │ │ │ │ │ │ │ │ 002d18d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -128442,73 +128442,73 @@ │ │ │ │ ldr r1, [r5, #2976] @ 0xba0 │ │ │ │ mov r0, r6 │ │ │ │ bl 2551b4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d1914 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7a8ba4 │ │ │ │ + bl 7a8bec │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2d19ac │ │ │ │ ldr r3, [pc, #120] @ 2d19cc │ │ │ │ ldr r2, [pc, #120] @ 2d19d0 │ │ │ │ ldr r1, [pc, #120] @ 2d19d4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r1, [pc, #92] @ 2d19d8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7afdfc │ │ │ │ + bl 7afe44 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ bl 2cedc4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 7589d4 │ │ │ │ + b 758a1c │ │ │ │ cmp r4, #0 │ │ │ │ bne 2d1938 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ addseq r7, lr, r8, lsl lr │ │ │ │ - addeq r8, r5, r4, lsr #13 │ │ │ │ - rsbseq r0, r1, r4, asr r5 │ │ │ │ - rsbseq r0, r1, r4, ror #10 │ │ │ │ - ldrsbeq r5, [r1], #-76 @ 0xffffffb4 @ │ │ │ │ + strdeq r8, [r5], r4 │ │ │ │ + rsbseq r0, r1, r4, lsr #11 │ │ │ │ + ldrheq r0, [r1], #-84 @ 0xffffffac @ │ │ │ │ + rsbseq r5, r1, ip, lsr #10 │ │ │ │ │ │ │ │ 002d19dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #112] @ 2d1a68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99d760 │ │ │ │ + bl 99d7a8 │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #63 @ 0x3f │ │ │ │ mov r5, r0 │ │ │ │ bne 2d1a4c │ │ │ │ ldrb r2, [r4, #1] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2d1a4c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9a09f4 │ │ │ │ + bl 9a0a3c │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -128518,16 +128518,16 @@ │ │ │ │ ldr r1, [pc, #24] @ 2d1a6c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 2551b4 │ │ │ │ subs r2, r0, #0 │ │ │ │ movne r2, #1 │ │ │ │ b 2d1a18 │ │ │ │ - rsbseq r2, fp, ip, lsr #23 │ │ │ │ - rsbseq lr, r0, r0, ror #30 │ │ │ │ + ldrsheq r2, [fp], #-188 @ 0xffffff44 @ │ │ │ │ + ldrheq lr, [r0], #-240 @ 0xffffff10 @ │ │ │ │ │ │ │ │ 002d1a70 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r0, r1 │ │ │ │ @@ -128539,15 +128539,15 @@ │ │ │ │ ldr r2, [r1, r2] │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp] │ │ │ │ - bl 9a05fc │ │ │ │ + bl 9a0644 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2d1b60 │ │ │ │ ldr r3, [pc, #348] @ 2d1c24 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #388] @ 0x184 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d1ae4 │ │ │ │ @@ -128585,15 +128585,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r0, [pc, #196] @ 2d1c2c │ │ │ │ ldr r9, [pc, #196] @ 2d1c30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99d760 │ │ │ │ + bl 99d7a8 │ │ │ │ mov r4, #2 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, #8 │ │ │ │ bl 255cd0 │ │ │ │ ldr r1, [pc, #168] @ 2d1c34 │ │ │ │ mov r2, #8 │ │ │ │ @@ -128606,44 +128606,44 @@ │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r9 │ │ │ │ bl 25357c │ │ │ │ add r4, r4, #1 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9a00e0 │ │ │ │ + bl 9a0128 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d1b9c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9a0604 │ │ │ │ + bl 9a064c │ │ │ │ cmp r5, #0 │ │ │ │ bne 2d1ac0 │ │ │ │ ldr r3, [pc, #80] @ 2d1c38 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #388] @ 0x184 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d1afc │ │ │ │ mov r1, sp │ │ │ │ mov r0, r5 │ │ │ │ bl 2c5554 │ │ │ │ b 2d1afc │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 99c014 │ │ │ │ + bl 99c05c │ │ │ │ mvn r0, #0 │ │ │ │ b 2d1b20 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r9, sp, r8, lsl #7 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r7, lr, r4, asr #24 │ │ │ │ @ instruction: 0x009d92f4 │ │ │ │ - rsbseq r2, fp, r8, lsr sl │ │ │ │ - rsbseq r5, r1, ip, lsr #16 │ │ │ │ - rsbseq r5, r1, ip, lsl #16 │ │ │ │ + rsbseq r2, fp, r8, lsl #21 │ │ │ │ + rsbseq r5, r1, ip, ror r8 │ │ │ │ + rsbseq r5, r1, ip, asr r8 │ │ │ │ addseq r7, lr, r4, lsr #22 │ │ │ │ │ │ │ │ 002d1c3c : │ │ │ │ mul r2, r1, r2 │ │ │ │ add r0, r2, #15 │ │ │ │ bic r0, r0, #15 │ │ │ │ b 253504 │ │ │ │ @@ -128670,15 +128670,15 @@ │ │ │ │ bl 2c7c7c │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ add r5, r4, #552 @ 0x228 │ │ │ │ ldr fp, [r4, #560] @ 0x230 │ │ │ │ bl 2c9cac │ │ │ │ ldr r0, [r4, #764] @ 0x2fc │ │ │ │ - bl 9b9f98 │ │ │ │ + bl 9b9fe0 │ │ │ │ ldr ip, [r4, #764] @ 0x2fc │ │ │ │ mov lr, r5 │ │ │ │ ldm r5!, {r0, r1, r2, r3} │ │ │ │ add ip, ip, #32 │ │ │ │ stmia ip!, {r0, r1, r2, r3} │ │ │ │ ldm r5, {r0, r1, r2, r3} │ │ │ │ stm ip, {r0, r1, r2, r3} │ │ │ │ @@ -128756,15 +128756,15 @@ │ │ │ │ ldrb r2, [r3, #5] │ │ │ │ ldr r3, [r4, #764] @ 0x2fc │ │ │ │ str r2, [r3, #120] @ 0x78 │ │ │ │ ldr r9, [r4, #764] @ 0x2fc │ │ │ │ ldr r1, [r9, #8] │ │ │ │ add r0, r4, #552 @ 0x228 │ │ │ │ add r1, r1, #64 @ 0x40 │ │ │ │ - bl 9b9f54 │ │ │ │ + bl 9b9f9c │ │ │ │ ldr r3, [r4, #764] @ 0x2fc │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ str r3, [r7, #64] @ 0x40 │ │ │ │ ldr r3, [r4, #764] @ 0x2fc │ │ │ │ mov r1, #2 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ @@ -128826,18 +128826,18 @@ │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 253258 │ │ │ │ b 2d1ec8 │ │ │ │ ldrsheq r9, [sp], ip │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - rsbseq r5, r1, r4, lsr r6 │ │ │ │ + rsbseq r5, r1, r4, lsl #13 │ │ │ │ andeq r4, r0, r0, asr #11 │ │ │ │ - rsbseq r5, r1, ip, lsl r5 │ │ │ │ - ldrheq r5, [r1], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbseq r5, r1, ip, ror #10 │ │ │ │ + rsbseq r5, r1, r0, lsl #10 │ │ │ │ │ │ │ │ 002d1f28 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r4, r0, #86016 @ 0x15000 │ │ │ │ @@ -128845,15 +128845,15 @@ │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d1f58 │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ bl 25582c │ │ │ │ ldr r0, [r4, #764] @ 0x2fc │ │ │ │ pop {r4, lr} │ │ │ │ - b 9b9fa4 │ │ │ │ + b 9b9fec │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2456] @ 0x998 │ │ │ │ sub sp, sp, #1600 @ 0x640 │ │ │ │ sub sp, sp, #4 │ │ │ │ mov ip, r0 │ │ │ │ @@ -129373,17 +129373,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #35 @ 0x23 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ umullseq r8, sp, r0, lr │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r8, sp, r0, ror #22 │ │ │ │ - addeq r7, r5, r8, ror sl │ │ │ │ - rsbseq r4, r1, r4, ror ip │ │ │ │ - @ instruction: 0x00714c90 │ │ │ │ + addeq r7, r5, r8, asr #21 │ │ │ │ + rsbseq r4, r1, r4, asr #25 │ │ │ │ + rsbseq r4, r1, r0, ror #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2448] @ 0x990 │ │ │ │ sub sp, sp, #1600 @ 0x640 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov ip, r0 │ │ │ │ @@ -129919,17 +129919,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #35 @ 0x23 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ addseq r8, sp, r8, asr #12 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r8, sp, r0, lsl r3 │ │ │ │ - strdeq r7, [r5], r4 │ │ │ │ - ldrsheq r4, [r1], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbseq r4, r1, ip, lsl #8 │ │ │ │ + addeq r7, r5, r4, asr #4 │ │ │ │ + rsbseq r4, r1, r0, asr #8 │ │ │ │ + rsbseq r4, r1, ip, asr r4 │ │ │ │ │ │ │ │ 002d3030 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ @@ -130122,25 +130122,25 @@ │ │ │ │ ldrb r9, [r4, #646] @ 0x286 │ │ │ │ and sl, sl, r2, lsr r0 │ │ │ │ ldrb r0, [r4, #642] @ 0x282 │ │ │ │ mov r8, #255 @ 0xff │ │ │ │ and r9, r9, r2, lsr r0 │ │ │ │ lsr r0, r1, #1 │ │ │ │ mla r0, r3, r8, r0 │ │ │ │ - bl 9d8b0c │ │ │ │ + bl 9d8b54 │ │ │ │ strb r0, [r7, r5] │ │ │ │ ldrb r1, [r4, #645] @ 0x285 │ │ │ │ lsr r0, r1, #1 │ │ │ │ mla r0, sl, r8, r0 │ │ │ │ - bl 9d8b0c │ │ │ │ + bl 9d8b54 │ │ │ │ strb r0, [r6, #1] │ │ │ │ ldrb r1, [r4, #646] @ 0x286 │ │ │ │ lsr r0, r1, #1 │ │ │ │ mla r0, r9, r8, r0 │ │ │ │ - bl 9d8b0c │ │ │ │ + bl 9d8b54 │ │ │ │ and r0, r0, r8 │ │ │ │ strb r0, [r6, #2] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -130172,15 +130172,15 @@ │ │ │ │ mov r0, r1 │ │ │ │ b 255cd0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [pc, #40] @ 2d3434 │ │ │ │ - bl 9db2b0 │ │ │ │ + bl 9db300 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5, r0] │ │ │ │ bl 253810 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, r4] │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -130194,15 +130194,15 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r5, r0, #86016 @ 0x15000 │ │ │ │ ldr r0, [r5, #760] @ 0x2f8 │ │ │ │ add r4, r5, #552 @ 0x228 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 9b9f98 │ │ │ │ + bl 9b9fe0 │ │ │ │ ldr ip, [r5, #760] @ 0x2f8 │ │ │ │ mov lr, r4 │ │ │ │ ldm r4!, {r0, r1, r2, r3} │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ stmia ip!, {r0, r1, r2, r3} │ │ │ │ ldm r4, {r0, r1, r2, r3} │ │ │ │ stm ip, {r0, r1, r2, r3} │ │ │ │ @@ -130517,15 +130517,15 @@ │ │ │ │ ldr r2, [sp, #32] │ │ │ │ bl 2d369c │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ bl 255ec8 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ mov r1, #2048 @ 0x800 │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ - bl 9b9f54 │ │ │ │ + bl 9b9f9c │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #552] @ 2d3ba4 │ │ │ │ bl 2bae78 │ │ │ │ str r0, [sp, #24] │ │ │ │ bl 253624 │ │ │ │ cmp r8, #0 │ │ │ │ mov fp, r0 │ │ │ │ @@ -130545,15 +130545,15 @@ │ │ │ │ mov r3, r8 │ │ │ │ bl 25510c │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ bl 255ec8 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ mov r1, #2048 @ 0x800 │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ - bl 9b9f54 │ │ │ │ + bl 9b9f9c │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #440] @ 2d3ba4 │ │ │ │ bl 2bae78 │ │ │ │ str r0, [sp, #24] │ │ │ │ bl 253624 │ │ │ │ cmp r8, #0 │ │ │ │ mov fp, r0 │ │ │ │ @@ -130607,15 +130607,15 @@ │ │ │ │ ldr r3, [r6, #760] @ 0x2f8 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r3, #176] @ 0xb0 │ │ │ │ ldr r1, [r3, #192] @ 0xc0 │ │ │ │ bl 2c9c2c │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ - bl 9b9f98 │ │ │ │ + bl 9b9fe0 │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [pc, #196] @ 2d3ba8 │ │ │ │ ldr r3, [pc, #156] @ 2d3b84 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ @@ -130653,17 +130653,17 @@ │ │ │ │ bl 253384 │ │ │ │ mvn r0, #0 │ │ │ │ b 2d3adc │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r7, sp, r4, ror #12 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0xfffffc50 │ │ │ │ - addeq r6, r5, ip, lsr sl │ │ │ │ + addeq r6, r5, ip, lsl #21 │ │ │ │ @ instruction: 0xfffffbec │ │ │ │ - ldrsbeq r0, [r1], #-240 @ 0xffffff10 @ │ │ │ │ + rsbseq r1, r1, r0, lsr #32 │ │ │ │ @ instruction: 0xfffffb24 │ │ │ │ andeq r0, r0, ip, lsr r3 │ │ │ │ @ instruction: 0xfffff998 │ │ │ │ stmdane r3, {r3, r7, fp} │ │ │ │ addseq r7, sp, r8, lsr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -130673,15 +130673,15 @@ │ │ │ │ mov r6, r1 │ │ │ │ bl 2535d0 │ │ │ │ add r5, r0, #86016 @ 0x15000 │ │ │ │ ldr r0, [r5, #760] @ 0x2f8 │ │ │ │ ldr r1, [r0, #176] @ 0xb0 │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ add r1, r4, r1 │ │ │ │ - bl 9b9f54 │ │ │ │ + bl 9b9f9c │ │ │ │ ldr r3, [r5, #760] @ 0x2f8 │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [r3, #192] @ 0xc0 │ │ │ │ ldr r3, [r3, #176] @ 0xb0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, r0, r3 │ │ │ │ bl 2542fc │ │ │ │ @@ -130792,15 +130792,15 @@ │ │ │ │ beq 2d3ee8 │ │ │ │ ldr r2, [r0, r3, lsl #2] │ │ │ │ str r3, [sp, #16] │ │ │ │ cmp r1, r2 │ │ │ │ bne 2d3e8c │ │ │ │ add r1, r4, #64 @ 0x40 │ │ │ │ add r0, r0, #72 @ 0x48 │ │ │ │ - bl 9b9f54 │ │ │ │ + bl 9b9f9c │ │ │ │ lsl r3, r7, #3 │ │ │ │ sub r7, r3, r7 │ │ │ │ ldr r3, [r5, #760] @ 0x2f8 │ │ │ │ add r7, r9, r7, lsl #3 │ │ │ │ ldr r3, [r3, #32] │ │ │ │ str r3, [r7, #216] @ 0xd8 │ │ │ │ ldr r3, [r5, #760] @ 0x2f8 │ │ │ │ @@ -130836,15 +130836,15 @@ │ │ │ │ ldr r3, [r5, #760] @ 0x2f8 │ │ │ │ mov r2, r4 │ │ │ │ ldr r1, [r3, #96] @ 0x60 │ │ │ │ mov r0, r8 │ │ │ │ bl 2c9c2c │ │ │ │ ldr r0, [r5, #760] @ 0x2f8 │ │ │ │ add r0, r0, #72 @ 0x48 │ │ │ │ - bl 9b9f98 │ │ │ │ + bl 9b9fe0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -130919,18 +130919,18 @@ │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 253258 │ │ │ │ b 2d3f7c │ │ │ │ addseq r7, sp, ip, asr #1 │ │ │ │ andeq r1, r0, r8, ror #15 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - @ instruction: 0x00713490 │ │ │ │ + rsbseq r3, r1, r0, ror #9 │ │ │ │ andeq r4, r0, r0, asr #11 │ │ │ │ - rsbseq r3, r1, r4, ror #9 │ │ │ │ - rsbseq r3, r1, r4, lsl r4 │ │ │ │ + rsbseq r3, r1, r4, lsr r5 │ │ │ │ + rsbseq r3, r1, r4, ror #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2968] @ 0xb98 │ │ │ │ add r3, r0, #86016 @ 0x15000 │ │ │ │ mov sl, r2 │ │ │ │ ldr r2, [pc, #664] @ 2d427c │ │ │ │ @@ -131050,15 +131050,15 @@ │ │ │ │ bgt 2d4094 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ beq 2d4234 │ │ │ │ ldr r4, [sp, #56] @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r4, r4, lsl #5 │ │ │ │ - bl 9d8900 │ │ │ │ + bl 9d8948 │ │ │ │ cmp r0, #94 @ 0x5e │ │ │ │ bhi 2d4234 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #1 │ │ │ │ mul ip, r3, r3 │ │ │ │ @@ -131077,15 +131077,15 @@ │ │ │ │ ldr r1, [r7, #4]! │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, #256 @ 0x100 │ │ │ │ mla r0, r1, r2, r0 │ │ │ │ bne 2d420c │ │ │ │ add r5, r5, r5, lsl #1 │ │ │ │ sub r1, r5, r4 │ │ │ │ - bl 9d8900 │ │ │ │ + bl 9d8948 │ │ │ │ b 2d4238 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #72] @ 2d4288 │ │ │ │ ldr r3, [pc, #60] @ 2d4280 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -131254,15 +131254,15 @@ │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ mov r1, r3 │ │ │ │ add r0, r4, r0 │ │ │ │ add r0, r0, r0, lsl #2 │ │ │ │ add r0, r0, r0, lsl #2 │ │ │ │ lsl r0, r0, #2 │ │ │ │ str r3, [sp] │ │ │ │ - bl 9d8900 │ │ │ │ + bl 9d8948 │ │ │ │ cmp r0, #89 @ 0x59 │ │ │ │ bhi 2d4560 │ │ │ │ ldr r3, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #1 │ │ │ │ mul ip, r2, r2 │ │ │ │ @@ -131280,15 +131280,15 @@ │ │ │ │ mul r1, r2, r2 │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ add r2, r2, #1 │ │ │ │ cmp r2, #256 @ 0x100 │ │ │ │ mla r0, ip, r1, r0 │ │ │ │ bne 2d453c │ │ │ │ sub r1, r3, r4 │ │ │ │ - bl 9d8900 │ │ │ │ + bl 9d8948 │ │ │ │ b 2d4564 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #68] @ 2d45b0 │ │ │ │ ldr r3, [pc, #60] @ 2d45ac │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -131456,15 +131456,15 @@ │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ mov r1, r3 │ │ │ │ add r0, r4, r0 │ │ │ │ add r0, r0, r0, lsl #2 │ │ │ │ add r0, r0, r0, lsl #2 │ │ │ │ lsl r0, r0, #2 │ │ │ │ str r3, [sp] │ │ │ │ - bl 9d8900 │ │ │ │ + bl 9d8948 │ │ │ │ cmp r0, #89 @ 0x59 │ │ │ │ bhi 2d4888 │ │ │ │ ldr r3, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #1 │ │ │ │ mul ip, r2, r2 │ │ │ │ @@ -131482,15 +131482,15 @@ │ │ │ │ mul r1, r2, r2 │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ add r2, r2, #1 │ │ │ │ cmp r2, #256 @ 0x100 │ │ │ │ mla r0, ip, r1, r0 │ │ │ │ bne 2d4864 │ │ │ │ sub r1, r3, r4 │ │ │ │ - bl 9d8900 │ │ │ │ + bl 9d8948 │ │ │ │ b 2d488c │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #68] @ 2d48d8 │ │ │ │ ldr r3, [pc, #60] @ 2d48d4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -131637,32 +131637,32 @@ │ │ │ │ movhi r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addeq r5, r5, ip, asr r8 │ │ │ │ - addeq r5, r5, r4, lsr #16 │ │ │ │ - addeq r5, r5, ip, ror #15 │ │ │ │ - @ instruction: 0x008557b4 │ │ │ │ - addeq r5, r5, r4, ror r7 │ │ │ │ + addeq r5, r5, ip, lsr #17 │ │ │ │ + addeq r5, r5, r4, ror r8 │ │ │ │ + addeq r5, r5, ip, lsr r8 │ │ │ │ + addeq r5, r5, r4, lsl #16 │ │ │ │ + addeq r5, r5, r4, asr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ add r3, r3, #86016 @ 0x15000 │ │ │ │ ldr r3, [r3, #760] @ 0x2f8 │ │ │ │ mov r1, #2048 @ 0x800 │ │ │ │ ldr r2, [r3, #140] @ 0x8c │ │ │ │ add r0, r3, #136 @ 0x88 │ │ │ │ str r2, [r3, #144] @ 0x90 │ │ │ │ - bl 9b9f54 │ │ │ │ + bl 9b9f9c │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r1, [r4, #24] │ │ │ │ add r3, r3, #86016 @ 0x15000 │ │ │ │ ldr r3, [r3, #760] @ 0x2f8 │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [r3, #160] @ 0xa0 │ │ │ │ ldr ip, [r3, #144] @ 0x90 │ │ │ │ @@ -131877,15 +131877,15 @@ │ │ │ │ add r3, r3, r5 │ │ │ │ str r3, [r6, #560] @ 0x230 │ │ │ │ ldr r3, [r6, #760] @ 0x2f8 │ │ │ │ b 2d4d34 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r6, sp, ip, ror #3 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - ldrdeq r5, [r5], r8 │ │ │ │ + addeq r5, r5, r8, lsr #12 │ │ │ │ @ instruction: 0xffffe4ec │ │ │ │ @ instruction: 0xffffe468 │ │ │ │ addseq r6, sp, r8, lsr #32 │ │ │ │ addseq r5, sp, r8, ror #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -131949,15 +131949,15 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addeq r5, r5, r8, lsl #6 │ │ │ │ + addeq r5, r5, r8, asr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3496] @ 0xda8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #636] @ 2d5268 │ │ │ │ mov r7, r3 │ │ │ │ @@ -132005,15 +132005,15 @@ │ │ │ │ add r3, r3, #7 │ │ │ │ asr r3, r3, #3 │ │ │ │ cmp r3, #1 │ │ │ │ beq 2d5244 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ mov r1, #2048 @ 0x800 │ │ │ │ add r0, r0, #136 @ 0x88 │ │ │ │ - bl 9b9f54 │ │ │ │ + bl 9b9f9c │ │ │ │ mov r0, r8 │ │ │ │ bl 25522c │ │ │ │ mov r2, #376 @ 0x178 │ │ │ │ mov r1, #62 @ 0x3e │ │ │ │ str r0, [sp, #176] @ 0xb0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2551f0 │ │ │ │ @@ -132089,15 +132089,15 @@ │ │ │ │ ldr r3, [r6, #760] @ 0x2f8 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r3, #144] @ 0x90 │ │ │ │ ldr r1, [r3, #160] @ 0xa0 │ │ │ │ bl 2c9c2c │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #136 @ 0x88 │ │ │ │ - bl 9b9f98 │ │ │ │ + bl 9b9fe0 │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [pc, #116] @ 2d5280 │ │ │ │ ldr r3, [pc, #92] @ 2d526c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #556] @ 0x22c │ │ │ │ @@ -132627,15 +132627,15 @@ │ │ │ │ b 2d59c8 │ │ │ │ mov r8, r9 │ │ │ │ mov fp, #0 │ │ │ │ b 2d58f4 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r5, sp, ip, ror #20 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r4, r5, r8, asr lr │ │ │ │ + addeq r4, r5, r8, lsr #29 │ │ │ │ addseq r5, sp, r0, ror #14 │ │ │ │ ldrdeq r0, [r0], -r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ sub sp, sp, #148 @ 0x94 │ │ │ │ @@ -132646,15 +132646,15 @@ │ │ │ │ ldr ip, [sp, #184] @ 0xb8 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp, #24] │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ ldr sl, [pc, #3816] @ 2d6994 │ │ │ │ str r1, [sp, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ - bl 9db2b0 │ │ │ │ + bl 9db300 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ mov r3, #0 │ │ │ │ ldr r3, [sl, r0] │ │ │ │ add r5, sl, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d6260 │ │ │ │ @@ -132700,25 +132700,25 @@ │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldrb r3, [r9, #5] │ │ │ │ ldr r5, [pc, #3600] @ 2d6998 │ │ │ │ mul r2, r1, r2 │ │ │ │ - bl 9db2b0 │ │ │ │ + bl 9db300 │ │ │ │ rsb r3, r3, r3, lsl #3 │ │ │ │ add r5, pc, r5 │ │ │ │ add r5, r5, r3, lsl #3 │ │ │ │ ldr r1, [r5, #120] @ 0x78 │ │ │ │ ldr r3, [sl, r0] │ │ │ │ mov r0, r2 │ │ │ │ mov r4, r2 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 9d8900 │ │ │ │ + bl 9d8948 │ │ │ │ cmp r0, #1 │ │ │ │ ble 2d5dfc │ │ │ │ cmp r0, #256 @ 0x100 │ │ │ │ movlt r1, r0 │ │ │ │ movge r1, #256 @ 0x100 │ │ │ │ ldrb r3, [r7, #621] @ 0x26d │ │ │ │ ldr ip, [sp, #28] │ │ │ │ @@ -132844,20 +132844,20 @@ │ │ │ │ ldrb r1, [r9, #4] │ │ │ │ mov r2, r0 │ │ │ │ add r1, r1, r1, lsl #1 │ │ │ │ lsl r1, r1, #3 │ │ │ │ mov r4, r0 │ │ │ │ add r6, r6, r1 │ │ │ │ ldrd r0, [r6] │ │ │ │ - bl 9d9694 │ │ │ │ + bl 9d96dc │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ clz r8, r0 │ │ │ │ ldrd r0, [r6, #8] │ │ │ │ - bl 9d966c │ │ │ │ + bl 9d96b4 │ │ │ │ lsr r8, r8, #5 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d5f18 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r8, [sp, #36] @ 0x24 │ │ │ │ b 2d5b74 │ │ │ │ @@ -133037,15 +133037,15 @@ │ │ │ │ ldr r0, [r7, #760] @ 0x2f8 │ │ │ │ add r3, r2, r2, lsl #1 │ │ │ │ lsl r8, r3, #2 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ mov r1, r8 │ │ │ │ lsl r4, r2, #1 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - bl 9b9f54 │ │ │ │ + bl 9b9f9c │ │ │ │ ldr r3, [r7, #760] @ 0x2f8 │ │ │ │ ldrb r5, [r3, #6] │ │ │ │ ldr r2, [r3, #32] │ │ │ │ cmp r5, #0 │ │ │ │ ldr r0, [r3, #128] @ 0x80 │ │ │ │ mov sl, r2 │ │ │ │ bne 2d6748 │ │ │ │ @@ -133146,15 +133146,15 @@ │ │ │ │ ldr r0, [pc, #1864] @ 2d69b4 │ │ │ │ bl 255cd0 │ │ │ │ ldr r3, [pc, #1860] @ 2d69b8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [sl, r4] │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r0, #4]! │ │ │ │ - bl 994df4 │ │ │ │ + bl 994e3c │ │ │ │ b 2d5ad0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b 2d5cd0 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ b 2d5c18 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b 2d5e8c │ │ │ │ @@ -133197,15 +133197,15 @@ │ │ │ │ add r8, r8, #1 │ │ │ │ cmp r4, r8 │ │ │ │ bhi 2d630c │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ bl 2d78f4 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r3, r0 │ │ │ │ - bl 9db2b0 │ │ │ │ + bl 9db300 │ │ │ │ cmp r2, #0 │ │ │ │ ldr r5, [sl, r0] │ │ │ │ beq 2d636c │ │ │ │ ldr r2, [r7, #760] @ 0x2f8 │ │ │ │ ldrb r2, [r2, #4] │ │ │ │ cmp r2, #255 @ 0xff │ │ │ │ bne 2d6488 │ │ │ │ @@ -133417,15 +133417,15 @@ │ │ │ │ add ip, ip, #1 │ │ │ │ cmp r3, ip │ │ │ │ bne 2d618c │ │ │ │ ldr r6, [sp, #76] @ 0x4c │ │ │ │ mov r5, #2 │ │ │ │ ldr r0, [r7, #760] @ 0x2f8 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ - bl 9b9f98 │ │ │ │ + bl 9b9fe0 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r7, #760] @ 0x2f8 │ │ │ │ mul r2, r5, r2 │ │ │ │ mov ip, #1 │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov r1, #3 │ │ │ │ @@ -133600,26 +133600,26 @@ │ │ │ │ mov lr, #0 │ │ │ │ b 2d5c64 │ │ │ │ mov ip, #0 │ │ │ │ b 2d5ee4 │ │ │ │ addseq r5, sp, r4, lsl #7 │ │ │ │ andeq r4, r0, r0 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - addeq r4, r5, r0, lsr #13 │ │ │ │ - umulleq r4, r5, r4, r4 │ │ │ │ + strdeq r4, [r5], r0 │ │ │ │ + addeq r4, r5, r4, ror #9 │ │ │ │ @ instruction: 0x009d4ff8 │ │ │ │ - @ instruction: 0x008542b0 │ │ │ │ + addeq r4, r5, r0, lsl #6 │ │ │ │ addseq r4, sp, r8, ror #28 │ │ │ │ - addeq r4, r5, r0, lsr r2 │ │ │ │ - addeq r4, r5, ip, lsr #3 │ │ │ │ + addeq r4, r5, r0, lsl #5 │ │ │ │ + strdeq r4, [r5], ip │ │ │ │ andeq r1, r0, ip, lsl #8 │ │ │ │ @ instruction: 0xffffd17c │ │ │ │ @ instruction: 0x009d49b4 │ │ │ │ - addeq r3, r5, r4, ror #26 │ │ │ │ - addeq r3, r5, r8, lsr #26 │ │ │ │ + @ instruction: 0x00853db4 │ │ │ │ + addeq r3, r5, r8, ror sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ mov fp, r1 │ │ │ │ ldrb r1, [sp, #84] @ 0x54 │ │ │ │ @@ -133641,15 +133641,15 @@ │ │ │ │ cmp r6, r3 │ │ │ │ bge 2d6a98 │ │ │ │ cmp r6, sl │ │ │ │ movlt r7, r6 │ │ │ │ movge r7, sl │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 9d8b0c │ │ │ │ + bl 9d8b54 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ mov r1, r0 │ │ │ │ ble 2d6a78 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov lr, r3 │ │ │ │ mov ip, #0 │ │ │ │ @@ -133717,15 +133717,15 @@ │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addeq r3, r5, r0, lsr #16 │ │ │ │ + addeq r3, r5, r0, ror r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ sub sp, sp, #92 @ 0x5c │ │ │ │ add r9, r0, #86016 @ 0x15000 │ │ │ │ ldr r8, [sp, #128] @ 0x80 │ │ │ │ @@ -133763,15 +133763,15 @@ │ │ │ │ ldr r1, [pc, #2520] @ 2d75e8 │ │ │ │ ldrb r0, [r0, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, r0, lsl #1 │ │ │ │ add r1, r1, #640 @ 0x280 │ │ │ │ add r1, r1, r0, lsl #3 │ │ │ │ ldrd r0, [r1, #8] │ │ │ │ - bl 9d9658 │ │ │ │ + bl 9d96a0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d757c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ mul r3, r8, r3 │ │ │ │ cmp r3, #4096 @ 0x1000 │ │ │ │ blt 2d74b4 │ │ │ │ ldr r3, [r4, #760] @ 0x2f8 │ │ │ │ @@ -133781,15 +133781,15 @@ │ │ │ │ ldr r3, [pc, #2452] @ 2d75ec │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r2, lsl #3 │ │ │ │ ldr r1, [r3, #84] @ 0x54 │ │ │ │ ldr r0, [r3, #80] @ 0x50 │ │ │ │ cmp r6, r1 │ │ │ │ movlt r1, r6 │ │ │ │ - bl 9d8b0c │ │ │ │ + bl 9d8b54 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, r3, r8 │ │ │ │ cmp r3, r2 │ │ │ │ str r2, [sp, #32] │ │ │ │ bge 2d75d4 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov fp, r3 │ │ │ │ @@ -134388,16 +134388,16 @@ │ │ │ │ str r2, [sp, #24] │ │ │ │ b 2d6ef0 │ │ │ │ mov r2, #0 │ │ │ │ ldr ip, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ b 2d6db8 │ │ │ │ - addeq r3, r5, r0, lsr #12 │ │ │ │ - ldrdeq r3, [r5], ip │ │ │ │ + addeq r3, r5, r0, ror r6 │ │ │ │ + addeq r3, r5, ip, lsr #12 │ │ │ │ │ │ │ │ 002d75f0 : │ │ │ │ add ip, r0, #86016 @ 0x15000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr ip, [ip, #760] @ 0x2f8 │ │ │ │ mov lr, #7 │ │ │ │ str lr, [ip] │ │ │ │ @@ -134432,28 +134432,28 @@ │ │ │ │ bl 25582c │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #4 │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ bne 2d7648 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 9b9fa4 │ │ │ │ + bl 9b9fec │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #72 @ 0x48 │ │ │ │ - bl 9b9fa4 │ │ │ │ + bl 9b9fec │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ - bl 9b9fa4 │ │ │ │ + bl 9b9fec │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #136 @ 0x88 │ │ │ │ - bl 9b9fa4 │ │ │ │ + bl 9b9fec │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ - b 9b9fa4 │ │ │ │ + b 9b9fec │ │ │ │ │ │ │ │ 002d76b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -134705,21 +134705,21 @@ │ │ │ │ ldr r0, [r6, #772] @ 0x304 │ │ │ │ ldr r9, [sp, #80] @ 0x50 │ │ │ │ mov r5, r3 │ │ │ │ add r0, r0, #8 │ │ │ │ mov r8, r2 │ │ │ │ ldr sl, [sp, #84] @ 0x54 │ │ │ │ mov r7, r1 │ │ │ │ - bl 9b9f98 │ │ │ │ + bl 9b9fe0 │ │ │ │ mul r1, r9, r5 │ │ │ │ ldr r0, [r6, #772] @ 0x304 │ │ │ │ mla r1, sl, r1, sl │ │ │ │ add r0, r0, #8 │ │ │ │ add sl, r6, #552 @ 0x228 │ │ │ │ - bl 9b9f54 │ │ │ │ + bl 9b9f9c │ │ │ │ mov fp, sl │ │ │ │ ldm sl!, {r0, r1, r2, r3} │ │ │ │ add lr, sp, #8 │ │ │ │ stmia lr!, {r0, r1, r2, r3} │ │ │ │ ldr ip, [r6, #772] @ 0x304 │ │ │ │ ldm sl, {r0, r1, r2, r3} │ │ │ │ add ip, ip, #8 │ │ │ │ @@ -134834,15 +134834,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addeq r2, r5, r0, ror r9 │ │ │ │ + addeq r2, r5, r0, asr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2984] @ 0xba8 │ │ │ │ sub sp, sp, #1072 @ 0x430 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -135144,19 +135144,19 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ addseq r3, sp, r8, ror #2 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r2, sp, r0, lsl #31 │ │ │ │ - ldrdeq r2, [r5], r0 │ │ │ │ + addeq r2, r5, r0, lsr #12 │ │ │ │ addseq r2, sp, ip, asr #26 │ │ │ │ - addeq r2, r5, ip, ror #8 │ │ │ │ - rsbseq pc, r0, ip, lsr r3 @ │ │ │ │ - rsbseq pc, r0, r0, asr r3 @ │ │ │ │ + @ instruction: 0x008524bc │ │ │ │ + rsbseq pc, r0, ip, lsl #7 │ │ │ │ + rsbseq pc, r0, r0, lsr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ str r2, [sp, #32] │ │ │ │ mul r2, r1, r2 │ │ │ │ @@ -135387,15 +135387,15 @@ │ │ │ │ bhi 2d83c4 │ │ │ │ ldr sl, [sp, #4] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #2 │ │ │ │ lsl r6, r3, r1 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r1, r6 │ │ │ │ - bl 9d8b0c │ │ │ │ + bl 9d8b54 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ asr r2, r6, #1 │ │ │ │ sub r8, r6, #1 │ │ │ │ mov r1, r3 │ │ │ │ mul r1, r8, r1 │ │ │ │ mul r3, r2, r3 │ │ │ │ lsl r8, r1, #2 │ │ │ │ @@ -135412,15 +135412,15 @@ │ │ │ │ mov r9, #1 │ │ │ │ ldr r5, [sp, #28] │ │ │ │ mov r1, r6 │ │ │ │ mov r6, r9 │ │ │ │ mov r9, r3 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 9d8b0c │ │ │ │ + bl 9d8b54 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ cmp r0, #0 │ │ │ │ bgt 2d8634 │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, r7 │ │ │ │ add r5, r5, r8 │ │ │ │ @@ -136251,20 +136251,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ ldrsheq r2, [sp], ip │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r1, r5, r0, ror #12 │ │ │ │ + @ instruction: 0x008516b0 │ │ │ │ addseq r1, sp, ip, lsl #27 │ │ │ │ addseq r1, sp, r4, asr #26 │ │ │ │ - addeq r1, r5, ip, lsl r3 │ │ │ │ - rsbseq lr, r0, ip, ror #3 │ │ │ │ - rsbseq lr, r0, r0, lsl #4 │ │ │ │ + addeq r1, r5, ip, ror #6 │ │ │ │ + rsbseq lr, r0, ip, lsr r2 │ │ │ │ + rsbseq lr, r0, r0, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2968] @ 0xb98 │ │ │ │ sub sp, sp, #1088 @ 0x440 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -136617,19 +136617,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ addseq r1, sp, r0, lsr fp │ │ │ │ andeq r4, r0, r0 │ │ │ │ - umulleq r1, r5, ip, r0 │ │ │ │ + addeq r1, r5, ip, ror #1 │ │ │ │ addseq r1, sp, r4, lsr #16 │ │ │ │ - addeq r0, r5, r4, ror #26 │ │ │ │ - rsbseq sp, r0, r4, lsr ip │ │ │ │ - rsbseq sp, r0, r8, asr #24 │ │ │ │ + @ instruction: 0x00850db4 │ │ │ │ + rsbseq sp, r0, r4, lsl #25 │ │ │ │ + @ instruction: 0x0070dc98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2968] @ 0xb98 │ │ │ │ sub sp, sp, #1088 @ 0x440 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -136980,19 +136980,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ addseq r1, sp, ip, ror r5 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r0, r5, ip, ror #21 │ │ │ │ + addeq r0, r5, ip, lsr fp │ │ │ │ addseq r1, sp, r4, ror r2 │ │ │ │ - @ instruction: 0x008507b8 │ │ │ │ - rsbseq sp, r0, r8, lsl #13 │ │ │ │ - @ instruction: 0x0070d69c │ │ │ │ + addeq r0, r5, r8, lsl #16 │ │ │ │ + ldrsbeq sp, [r0], #-104 @ 0xffffff98 @ │ │ │ │ + rsbseq sp, r0, ip, ror #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ mov r9, r2 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ @@ -137728,20 +137728,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ addseq r0, sp, r8, ror #19 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq pc, r4, ip, asr #30 │ │ │ │ + umulleq pc, r4, ip, pc @ │ │ │ │ addseq r0, sp, r8, ror r6 │ │ │ │ addseq r0, sp, r0, lsr r6 │ │ │ │ - addeq pc, r4, r8, lsl #24 │ │ │ │ - ldrsbeq ip, [r0], #-168 @ 0xffffff58 @ │ │ │ │ - rsbseq ip, r0, ip, ror #21 │ │ │ │ + addeq pc, r4, r8, asr ip @ │ │ │ │ + rsbseq ip, r0, r8, lsr #22 │ │ │ │ + rsbseq ip, r0, ip, lsr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2968] @ 0xb98 │ │ │ │ sub sp, sp, #1088 @ 0x440 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -138094,19 +138094,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #180 @ 0xb4 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ addseq r0, sp, ip, lsl r4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq pc, r4, r8, lsl #19 │ │ │ │ + ldrdeq pc, [r4], r8 │ │ │ │ addseq r0, sp, r0, lsl r1 │ │ │ │ - addeq pc, r4, r0, asr r6 @ │ │ │ │ - rsbseq ip, r0, r0, lsr #10 │ │ │ │ - rsbseq ip, r0, r4, lsr r5 │ │ │ │ + addeq pc, r4, r0, lsr #13 │ │ │ │ + rsbseq ip, r0, r0, ror r5 │ │ │ │ + rsbseq ip, r0, r4, lsl #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2968] @ 0xb98 │ │ │ │ sub sp, sp, #1088 @ 0x440 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -138457,19 +138457,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #204 @ 0xcc │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ addseq pc, ip, r8, ror #28 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - ldrdeq pc, [r4], r8 │ │ │ │ + addeq pc, r4, r8, lsr #8 │ │ │ │ addseq pc, ip, r0, ror #22 │ │ │ │ - addeq pc, r4, r4, lsr #1 │ │ │ │ - rsbseq fp, r0, r4, ror pc │ │ │ │ - rsbseq fp, r0, r8, lsl #31 │ │ │ │ + strdeq pc, [r4], r4 │ │ │ │ + rsbseq fp, r0, r4, asr #31 │ │ │ │ + ldrsbeq fp, [r0], #-248 @ 0xffffff08 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2920] @ 0xb68 │ │ │ │ sub sp, sp, #1136 @ 0x470 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ @@ -139215,20 +139215,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #228 @ 0xe4 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ @ instruction: 0x009cf8b4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq lr, r4, r8, ror #15 │ │ │ │ + addeq lr, r4, r8, lsr r8 │ │ │ │ addseq lr, ip, r4, lsl #31 │ │ │ │ addseq lr, ip, r4, lsr pc │ │ │ │ - addeq lr, r4, ip, asr #9 │ │ │ │ - @ instruction: 0x0070b39c │ │ │ │ - ldrheq fp, [r0], #-48 @ 0xffffffd0 @ │ │ │ │ + addeq lr, r4, ip, lsl r5 │ │ │ │ + rsbseq fp, r0, ip, ror #7 │ │ │ │ + rsbseq fp, r0, r0, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2920] @ 0xb68 │ │ │ │ sub sp, sp, #1136 @ 0x470 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ @@ -139974,20 +139974,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ @ instruction: 0x009cecd8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq sp, r4, ip, lsl #24 │ │ │ │ + addeq sp, r4, ip, asr ip │ │ │ │ addseq lr, ip, r8, lsr #7 │ │ │ │ addseq lr, ip, r8, asr r3 │ │ │ │ - strdeq sp, [r4], r0 │ │ │ │ - rsbseq sl, r0, r0, asr #15 │ │ │ │ - ldrsbeq sl, [r0], #-116 @ 0xffffff8c @ │ │ │ │ + addeq sp, r4, r0, asr #18 │ │ │ │ + rsbseq sl, r0, r0, lsl r8 │ │ │ │ + rsbseq sl, r0, r4, lsr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2920] @ 0xb68 │ │ │ │ sub sp, sp, #1136 @ 0x470 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ @@ -140744,20 +140744,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #276 @ 0x114 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ ldrsheq lr, [ip], ip │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq sp, r4, r4 │ │ │ │ + addeq sp, r4, r4, asr r0 │ │ │ │ addseq sp, ip, r0, lsr #15 │ │ │ │ addseq sp, ip, r0, asr r7 │ │ │ │ - addeq ip, r4, r8, ror #25 │ │ │ │ - ldrheq r9, [r0], #-184 @ 0xffffff48 @ │ │ │ │ - rsbseq r9, r0, ip, asr #23 │ │ │ │ + addeq ip, r4, r8, lsr sp │ │ │ │ + rsbseq r9, r0, r8, lsl #24 │ │ │ │ + rsbseq r9, r0, ip, lsl ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2920] @ 0xb68 │ │ │ │ sub sp, sp, #1136 @ 0x470 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ @@ -141514,20 +141514,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #300 @ 0x12c │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ @ instruction: 0x009cd4f4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - strdeq ip, [r4], ip @ │ │ │ │ + addeq ip, r4, ip, asr #8 │ │ │ │ umullseq ip, ip, r8, fp @ │ │ │ │ addseq ip, ip, r8, asr #22 │ │ │ │ - addeq ip, r4, r0, ror #1 │ │ │ │ - ldrheq r8, [r0], #-240 @ 0xffffff10 @ │ │ │ │ - rsbseq r8, r0, r4, asr #31 │ │ │ │ + addeq ip, r4, r0, lsr r1 │ │ │ │ + rsbseq r9, r0, r0 │ │ │ │ + rsbseq r9, r0, r4, lsl r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ mov r4, r0 │ │ │ │ add r8, r4, #86016 @ 0x15000 │ │ │ │ @@ -141542,15 +141542,15 @@ │ │ │ │ ldr r5, [r8, #656] @ 0x290 │ │ │ │ cmp r3, #17 │ │ │ │ mov sl, r2 │ │ │ │ movne r6, #0 │ │ │ │ str r1, [sp, #20] │ │ │ │ beq 2de998 │ │ │ │ add r0, r0, #40 @ 0x28 │ │ │ │ - bl 9b9f98 │ │ │ │ + bl 9b9fe0 │ │ │ │ add lr, r8, #552 @ 0x228 │ │ │ │ ldr ip, [r8, #772] @ 0x304 │ │ │ │ mov fp, lr │ │ │ │ ldm lr!, {r0, r1, r2, r3} │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ stmia ip!, {r0, r1, r2, r3} │ │ │ │ ldm lr, {r0, r1, r2, r3} │ │ │ │ @@ -141623,15 +141623,15 @@ │ │ │ │ ldr r5, [r8, #772] @ 0x304 │ │ │ │ add ip, r5, #72 @ 0x48 │ │ │ │ ldm ip!, {r0, r1, r2, r3} │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ ldm ip, {r0, r1, r2, r3} │ │ │ │ stm lr, {r0, r1, r2, r3} │ │ │ │ add r0, r5, #104 @ 0x68 │ │ │ │ - bl 9b9f98 │ │ │ │ + bl 9b9fe0 │ │ │ │ ldr r3, [r5, #176] @ 0xb0 │ │ │ │ add r6, r5, #136 @ 0x88 │ │ │ │ cmp r4, r3 │ │ │ │ beq 2de708 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [pc, #2360] @ 2defec │ │ │ │ mvn r1, #0 │ │ │ │ @@ -141656,15 +141656,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ streq r4, [r5, #176] @ 0xb0 │ │ │ │ bne 2defb8 │ │ │ │ ldr r0, [r8, #772] @ 0x304 │ │ │ │ ldr r1, [r0, #48] @ 0x30 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ add r1, r1, #64 @ 0x40 │ │ │ │ - bl 9b9f54 │ │ │ │ + bl 9b9f9c │ │ │ │ ldr r2, [r8, #772] @ 0x304 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r2, #64] @ 0x40 │ │ │ │ str r2, [r5, #136] @ 0x88 │ │ │ │ ldr r2, [r8, #772] @ 0x304 │ │ │ │ mov r1, #2 │ │ │ │ ldr r2, [r2, #48] @ 0x30 │ │ │ │ @@ -142223,19 +142223,19 @@ │ │ │ │ bl 253258 │ │ │ │ mvn r5, #0 │ │ │ │ ldr r3, [r8, #772] @ 0x304 │ │ │ │ b 2de784 │ │ │ │ @ instruction: 0x009cc8f4 │ │ │ │ andeq r1, r0, r8, ror #15 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - ldrsbeq r8, [r0], #-196 @ 0xffffff3c @ │ │ │ │ + rsbseq r8, r0, r4, lsr #26 │ │ │ │ andeq r1, r0, r1, ror #1 │ │ │ │ andeq r4, r0, r0, asr #11 │ │ │ │ - rsbseq r8, r0, r0, lsl r5 │ │ │ │ - rsbseq r8, r0, r8, ror #7 │ │ │ │ + rsbseq r8, r0, r0, ror #10 │ │ │ │ + rsbseq r8, r0, r8, lsr r4 │ │ │ │ │ │ │ │ 002df008 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add ip, r0, #86016 @ 0x15000 │ │ │ │ @@ -142285,22 +142285,22 @@ │ │ │ │ ldr r3, [r0, #176] @ 0xb0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2df0d0 │ │ │ │ add r0, r0, #136 @ 0x88 │ │ │ │ bl 25582c │ │ │ │ ldr r0, [r4, #772] @ 0x304 │ │ │ │ add r0, r0, #40 @ 0x28 │ │ │ │ - bl 9b9fa4 │ │ │ │ + bl 9b9fec │ │ │ │ ldr r0, [r4, #772] @ 0x304 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 9b9fa4 │ │ │ │ + bl 9b9fec │ │ │ │ ldr r0, [r4, #772] @ 0x304 │ │ │ │ pop {r4, lr} │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ - b 9b9fa4 │ │ │ │ + b 9b9fec │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #656] @ 2df39c │ │ │ │ ldr r3, [pc, #656] @ 2df3a0 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -142388,22 +142388,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #308] @ 2df3c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldrb r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2df2a8 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #2 │ │ │ │ beq 2df1f4 │ │ │ │ ldr r3, [r5] │ │ │ │ @@ -142429,66 +142429,66 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r2, [pc, #168] @ 2df3c8 │ │ │ │ ldr r3, [pc, #168] @ 2df3cc │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #136] @ 2df3d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2df15c │ │ │ │ ldr r0, [pc, #124] @ 2df3d4 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2df290 │ │ │ │ ldr r0, [pc, #100] @ 2df3d8 │ │ │ │ ldr r3, [pc, #100] @ 2df3dc │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #92] @ 2df3e0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2df15c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq fp, ip, r0, lsl sp │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x009cbcf8 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ umullseq fp, ip, ip, ip │ │ │ │ andeq r1, r0, r0, lsr #14 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ @ instruction: 0x000001b0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq r8, r0, r4, asr #4 │ │ │ │ + @ instruction: 0x00708294 │ │ │ │ andeq r5, r0, r0, lsr #1 │ │ │ │ - ldrsbeq lr, [r9], #-0 @ │ │ │ │ - rsbseq r8, r0, r4, ror #4 │ │ │ │ - rsbseq r7, r0, r0, ror #15 │ │ │ │ - ldrsbeq r8, [r0], #-20 @ 0xffffffec @ │ │ │ │ - rsbseq lr, r9, ip, ror r0 │ │ │ │ - rsbseq r8, r0, r8, lsl #4 │ │ │ │ - rsbseq r7, r0, r8, lsl #16 │ │ │ │ + rsbseq lr, r9, r0, lsr #2 │ │ │ │ + ldrheq r8, [r0], #-36 @ 0xffffffdc @ │ │ │ │ + rsbseq r7, r0, r0, lsr r8 │ │ │ │ + rsbseq r8, r0, r4, lsr #4 │ │ │ │ + rsbseq lr, r9, ip, asr #1 │ │ │ │ + rsbseq r8, r0, r8, asr r2 │ │ │ │ + rsbseq r7, r0, r8, asr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #1220] @ 2df8c0 │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -142565,55 +142565,55 @@ │ │ │ │ bne 2df5dc │ │ │ │ ldr r3, [r7, #412] @ 0x19c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr r2, [r3, #3028] @ 0xbd4 │ │ │ │ ldr r1, [r3, #3020] @ 0xbcc │ │ │ │ add r3, sp, #20 │ │ │ │ - bl 7ab9a0 │ │ │ │ + bl 7ab9e8 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2df6ec │ │ │ │ ldr fp, [pc, #916] @ 2df8dc │ │ │ │ ldr r9, [pc, #916] @ 2df8e0 │ │ │ │ ldr sl, [pc, #916] @ 2df8e4 │ │ │ │ add r9, pc, r9 │ │ │ │ add fp, pc, fp │ │ │ │ add sl, pc, sl │ │ │ │ mov r3, #29 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r9 │ │ │ │ str sl, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r1, [pc, #884] @ 2df8e8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7afdfc │ │ │ │ + bl 7afe44 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 7589d4 │ │ │ │ + bl 758a1c │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, fp │ │ │ │ mov r0, r5 │ │ │ │ str sl, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ mov r9, r0 │ │ │ │ str r0, [r4, #12] │ │ │ │ bne 2df71c │ │ │ │ mov r0, r5 │ │ │ │ - bl 7ac138 │ │ │ │ + bl 7ac180 │ │ │ │ ldr r1, [pc, #816] @ 2df8ec │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ mov ip, r0 │ │ │ │ str ip, [r7, #496] @ 0x1f0 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ - bl 7abe80 │ │ │ │ + bl 7abec8 │ │ │ │ b 2df474 │ │ │ │ bl 253b70 │ │ │ │ str r5, [r4, #16] │ │ │ │ b 2df51c │ │ │ │ ldr r3, [pc, #768] @ 2df8f0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ @@ -142622,22 +142622,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #704] @ 2df8f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ add r7, r4, #86016 @ 0x15000 │ │ │ │ ldr r3, [r7, #476] @ 0x1dc │ │ │ │ cmp r3, r5 │ │ │ │ beq 2df4f4 │ │ │ │ ldr r3, [r8] │ │ │ │ ldr r5, [r7, #472] @ 0x1d8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -142660,38 +142660,38 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r2, [pc, #576] @ 2df8fc │ │ │ │ ldr r3, [pc, #576] @ 2df900 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #544] @ 2df904 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2df458 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r9, [r7, #472] @ 0x1d8 │ │ │ │ - bl 99b6c8 │ │ │ │ + bl 99b710 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ bne 2df7ec │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 99bf28 │ │ │ │ + bl 99bf70 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c9a88 │ │ │ │ b 2df474 │ │ │ │ ldr r3, [pc, #484] @ 2df908 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -142709,43 +142709,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r2, [pc, #396] @ 2df90c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #368] @ 2df910 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2df5ac │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #352] @ 2df914 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2df638 │ │ │ │ ldr r0, [pc, #336] @ 2df918 │ │ │ │ ldr r3, [pc, #336] @ 2df91c │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #328] @ 2df920 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2df458 │ │ │ │ ldr r3, [pc, #260] @ 2df8f8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2df708 │ │ │ │ ldr r3, [pc, #208] @ 2df8d8 │ │ │ │ @@ -142761,76 +142761,76 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r5, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [pc, #212] @ 2df924 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #184] @ 2df928 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2df708 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #168] @ 2df92c │ │ │ │ ldr r0, [pc, #168] @ 2df930 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2df5ac │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #144] @ 2df934 │ │ │ │ ldr r0, [pc, #144] @ 2df938 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2df708 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq fp, ip, r4, lsl sl │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq fp, ip, ip, ror #19 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq fp, ip, r0, lsr #19 │ │ │ │ andeq r3, r0, ip, asr #13 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ - rsbseq r2, r0, r4, ror #18 │ │ │ │ - rsbseq r2, r0, r0, lsl #19 │ │ │ │ - umulleq fp, r4, r8, r5 │ │ │ │ - rsbseq r8, r0, ip, lsl #2 │ │ │ │ + ldrheq r2, [r0], #-148 @ 0xffffff6c @ │ │ │ │ + ldrsbeq r2, [r0], #-144 @ 0xffffff70 @ │ │ │ │ + addeq fp, r4, r8, ror #11 │ │ │ │ + rsbseq r8, r0, ip, asr r1 │ │ │ │ andeq r0, r0, r8, ror r3 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq r7, r0, ip, ror #30 │ │ │ │ + ldrheq r7, [r0], #-252 @ 0xffffff04 @ │ │ │ │ andeq r5, r0, r0, lsr #1 │ │ │ │ - rsbseq sp, r9, r4, lsr sp │ │ │ │ - rsbseq r7, r0, r8, lsl #31 │ │ │ │ - rsbseq r7, r0, r4, asr #8 │ │ │ │ + rsbseq sp, r9, r4, lsl #27 │ │ │ │ + ldrsbeq r7, [r0], #-248 @ 0xffffff08 @ │ │ │ │ + @ instruction: 0x00707494 │ │ │ │ andeq r2, r0, ip, asr #30 │ │ │ │ - @ instruction: 0x00776390 │ │ │ │ - ldrsheq r7, [r0], #-224 @ 0xffffff20 @ │ │ │ │ - rsbseq r7, r0, r4, asr #28 │ │ │ │ - rsbseq sp, r9, r8, lsr #24 │ │ │ │ - rsbseq r7, r0, r4, ror lr │ │ │ │ - ldrheq r7, [r0], #-52 @ 0xffffffcc @ │ │ │ │ - rsbseq r7, r0, r8, lsl lr │ │ │ │ - ldrheq r7, [r0], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbseq r6, r7, ip, lsl #5 │ │ │ │ - rsbseq r7, r0, r4, asr lr │ │ │ │ - rsbseq r7, r0, r4, asr #27 │ │ │ │ - rsbseq r7, r0, r4, ror #5 │ │ │ │ + rsbseq r6, r7, r0, ror #7 │ │ │ │ + rsbseq r7, r0, r0, asr #30 │ │ │ │ + @ instruction: 0x00707e94 │ │ │ │ + rsbseq sp, r9, r8, ror ip │ │ │ │ + rsbseq r7, r0, r4, asr #29 │ │ │ │ + rsbseq r7, r0, r4, lsl #8 │ │ │ │ + rsbseq r7, r0, r8, ror #28 │ │ │ │ + rsbseq r7, r0, r8, lsl #6 │ │ │ │ + ldrsbeq r6, [r7], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbseq r7, r0, r4, lsr #29 │ │ │ │ + rsbseq r7, r0, r4, lsl lr │ │ │ │ + rsbseq r7, r0, r4, lsr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #816] @ 2dfc84 │ │ │ │ ldr r3, [pc, #816] @ 2dfc88 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -142839,15 +142839,15 @@ │ │ │ │ mov r6, #0 │ │ │ │ mov r4, r1 │ │ │ │ add r1, sp, #28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ str r6, [sp, #28] │ │ │ │ - bl 7b4624 │ │ │ │ + bl 7b466c │ │ │ │ ldr r5, [pc, #772] @ 2dfc8c │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, r6 │ │ │ │ bne 2df9fc │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2df9f4 │ │ │ │ @@ -142856,15 +142856,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r1, #29 │ │ │ │ - bl 7b0688 │ │ │ │ + bl 7b06d0 │ │ │ │ add r6, r4, #86016 @ 0x15000 │ │ │ │ ldr r2, [pc, #708] @ 2dfc94 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r3, [r6, #476] @ 0x1dc │ │ │ │ sub r3, r3, #256 @ 0x100 │ │ │ │ sub r3, r3, #1 │ │ │ │ @@ -142874,25 +142874,25 @@ │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ bl 253b70 │ │ │ │ b 2df99c │ │ │ │ add r3, r4, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r7, [r3, #472] @ 0x1d8 │ │ │ │ - bl 99b6c8 │ │ │ │ + bl 99b710 │ │ │ │ ldr r3, [pc, #644] @ 2dfc98 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r6 │ │ │ │ mov r8, r0 │ │ │ │ bne 2dfb08 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c9a88 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 99bf28 │ │ │ │ + bl 99bf70 │ │ │ │ ldr r2, [pc, #608] @ 2dfc9c │ │ │ │ ldr r3, [pc, #584] @ 2dfc88 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -142960,26 +142960,26 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r6, [sp, #32] │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [pc, #324] @ 2dfcb0 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 2dfcb4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2dfa24 │ │ │ │ ldr r3, [pc, #264] @ 2dfca4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2dfabc │ │ │ │ ldr r3, [pc, #248] @ 2dfca8 │ │ │ │ @@ -142996,72 +142996,72 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [pc, #188] @ 2dfcb8 │ │ │ │ ldr r2, [pc, #188] @ 2dfcbc │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 2dfcc0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2dfabc │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #136] @ 2dfcc4 │ │ │ │ ldr r0, [pc, #136] @ 2dfcc8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2dfa24 │ │ │ │ ldr r1, [pc, #112] @ 2dfccc │ │ │ │ ldr r3, [pc, #112] @ 2dfcd0 │ │ │ │ ldr r0, [pc, #112] @ 2dfcd4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2dfabc │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq fp, ip, r8, asr #9 │ │ │ │ andeq r4, r0, r0 │ │ │ │ umullseq fp, ip, r8, r4 │ │ │ │ muleq r0, r0, lr │ │ │ │ - addeq fp, r4, r8, lsl r1 │ │ │ │ + addeq fp, r4, r8, ror #2 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq fp, ip, r0, ror #7 │ │ │ │ - strdeq sl, [r4], r8 │ │ │ │ + addeq fp, r4, r8, asr #32 │ │ │ │ andeq r5, r0, r0, lsr #1 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - ldrheq r7, [r0], #-176 @ 0xffffff50 @ │ │ │ │ + rsbseq r7, r0, r0, lsl #24 │ │ │ │ + rsbseq r6, r0, ip, ror #31 │ │ │ │ + rsbseq sp, r9, r4, asr #16 │ │ │ │ + rsbseq r7, r0, r4, lsl #23 │ │ │ │ + rsbseq r6, r0, r0, asr pc │ │ │ │ + rsbseq r7, r0, r0, lsr fp │ │ │ │ @ instruction: 0x00706f9c │ │ │ │ - ldrsheq sp, [r9], #-116 @ 0xffffff8c @ │ │ │ │ - rsbseq r7, r0, r4, lsr fp │ │ │ │ - rsbseq r6, r0, r0, lsl #30 │ │ │ │ - rsbseq r7, r0, r0, ror #21 │ │ │ │ - rsbseq r6, r0, ip, asr #30 │ │ │ │ - @ instruction: 0x0079d790 │ │ │ │ - rsbseq r7, r0, ip, asr #21 │ │ │ │ - rsbseq r6, r0, r4, lsr #30 │ │ │ │ + rsbseq sp, r9, r0, ror #15 │ │ │ │ + rsbseq r7, r0, ip, lsl fp │ │ │ │ + rsbseq r6, r0, r4, ror pc │ │ │ │ │ │ │ │ 002dfcd8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, #0 │ │ │ │ @@ -143089,28 +143089,28 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r1 │ │ │ │ add r1, sp, #8 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 7b4624 │ │ │ │ + bl 7b466c │ │ │ │ cmp r0, #0 │ │ │ │ bne 2dfde4 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2dfddc │ │ │ │ ldr r2, [pc, #136] @ 2dfe04 │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [sp] │ │ │ │ mov r3, r4 │ │ │ │ mov r1, #25 │ │ │ │ - bl 7b0688 │ │ │ │ + bl 7b06d0 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r2, [pc, #104] @ 2dfe08 │ │ │ │ ldr r3, [pc, #92] @ 2dfe00 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -143126,15 +143126,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 253b70 │ │ │ │ b 2dfd74 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c9a88 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 99bf28 │ │ │ │ + bl 99bf70 │ │ │ │ b 2dfd98 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq fp, ip, r8, ror #1 │ │ │ │ andeq r4, r0, r0 │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ addseq fp, ip, ip, ror r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -143149,23 +143149,23 @@ │ │ │ │ mov r4, r1 │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 7b4624 │ │ │ │ + bl 7b466c │ │ │ │ ldr r5, [pc, #176] @ 2dff08 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, r4 │ │ │ │ beq 2dfeb4 │ │ │ │ bl 2c9a88 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 99bf28 │ │ │ │ + bl 99bf70 │ │ │ │ ldr r2, [pc, #148] @ 2dff0c │ │ │ │ ldr r3, [pc, #136] @ 2dff04 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -143188,15 +143188,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r3, r4 │ │ │ │ mov r1, #25 │ │ │ │ - bl 7b0688 │ │ │ │ + bl 7b06d0 │ │ │ │ str r0, [r4, #16] │ │ │ │ b 2dfe70 │ │ │ │ bl 253b70 │ │ │ │ b 2dfec4 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009caff8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @@ -143223,51 +143223,51 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ bne 2e0050 │ │ │ │ ands r5, r5, #24 │ │ │ │ bne 2e0044 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 7af738 │ │ │ │ + bl 7af780 │ │ │ │ ldr r9, [pc, #420] @ 2e011c │ │ │ │ ldr r7, [pc, #420] @ 2e0120 │ │ │ │ ldr sl, [pc, #420] @ 2e0124 │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ add sl, pc, sl │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ str sl, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r1, [pc, #384] @ 2e0128 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7afdfc │ │ │ │ + bl 7afe44 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 7589d4 │ │ │ │ + bl 758a1c │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r6 │ │ │ │ str sl, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r3, [pc, #344] @ 2e012c │ │ │ │ str r0, [r4, #12] │ │ │ │ ldr r3, [r8, r3] │ │ │ │ mov r7, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e0060 │ │ │ │ ldr r1, [pc, #320] @ 2e0130 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7af938 │ │ │ │ + bl 7af980 │ │ │ │ ldr r2, [pc, #300] @ 2e0134 │ │ │ │ ldr r3, [pc, #264] @ 2e0114 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -143306,53 +143306,53 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #16] │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [pc, #128] @ 2e0144 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 2e0148 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2dffe8 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #84] @ 2e014c │ │ │ │ ldr r0, [pc, #84] @ 2e0150 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2dffe8 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq sl, ip, r8, ror #29 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x009caed4 │ │ │ │ - rsbseq r1, r0, r4, lsr pc │ │ │ │ - rsbseq r1, r0, r0, asr pc │ │ │ │ - umulleq sl, r4, r4, fp │ │ │ │ - rsbseq r7, r0, ip, lsr #15 │ │ │ │ + rsbseq r1, r0, r4, lsl #31 │ │ │ │ + rsbseq r1, r0, r0, lsr #31 │ │ │ │ + addeq sl, r4, r4, ror #23 │ │ │ │ + ldrsheq r7, [r0], #-124 @ 0xffffff84 @ │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ addseq sl, ip, r4, lsl lr │ │ │ │ andeq r2, r0, ip, asr #30 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq lr, sl, r4, lsl #2 │ │ │ │ - rsbseq r7, r0, ip, lsr #11 │ │ │ │ - ldrsbeq lr, [sl], #-0 @ │ │ │ │ - ldrsbeq r7, [r0], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbseq lr, sl, r4, asr r1 │ │ │ │ + ldrsheq r7, [r0], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbseq lr, sl, r0, lsr #2 │ │ │ │ + rsbseq r7, r0, ip, lsr #12 │ │ │ │ │ │ │ │ 002e0154 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r0, [r2, #16] │ │ │ │ @@ -143377,57 +143377,57 @@ │ │ │ │ add r9, r4, #86016 @ 0x15000 │ │ │ │ ldr r3, [r9, #412] @ 0x19c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr r2, [r3, #3028] @ 0xbd4 │ │ │ │ ldr r1, [r3, #3020] @ 0xbcc │ │ │ │ add r3, sp, #20 │ │ │ │ - bl 7ab9a0 │ │ │ │ + bl 7ab9e8 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 2e02bc │ │ │ │ ldr fp, [pc, #440] @ 2e0398 │ │ │ │ ldr r8, [pc, #440] @ 2e039c │ │ │ │ ldr sl, [pc, #440] @ 2e03a0 │ │ │ │ add r8, pc, r8 │ │ │ │ add fp, pc, fp │ │ │ │ add sl, pc, sl │ │ │ │ mov r3, #29 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r8 │ │ │ │ str sl, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r1, [pc, #408] @ 2e03a4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7afdfc │ │ │ │ + bl 7afe44 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 7589d4 │ │ │ │ + bl 758a1c │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, fp │ │ │ │ mov r0, r6 │ │ │ │ str sl, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r3, [pc, #368] @ 2e03a8 │ │ │ │ str r0, [r4, #12] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r8, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e02dc │ │ │ │ mov r0, r6 │ │ │ │ - bl 7ac138 │ │ │ │ + bl 7ac180 │ │ │ │ ldr r1, [pc, #336] @ 2e03ac │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ mov ip, r0 │ │ │ │ str ip, [r9, #496] @ 0x1f0 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ - bl 7abe80 │ │ │ │ + bl 7abec8 │ │ │ │ ldr r2, [pc, #304] @ 2e03b0 │ │ │ │ ldr r3, [pc, #268] @ 2e0390 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -143438,15 +143438,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 99bf28 │ │ │ │ + bl 99bf70 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c9a88 │ │ │ │ b 2e0278 │ │ │ │ bl 253b70 │ │ │ │ str r6, [r4, #16] │ │ │ │ b 2e01a8 │ │ │ │ ldr r3, [pc, #208] @ 2e03b4 │ │ │ │ @@ -143467,53 +143467,53 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #24 │ │ │ │ str r5, [sp, #24] │ │ │ │ str r5, [sp, #28] │ │ │ │ str r5, [sp, #32] │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r2, [pc, #128] @ 2e03c0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r8, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 2e03c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2e024c │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #84] @ 2e03c8 │ │ │ │ ldr r0, [pc, #84] @ 2e03cc │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2e024c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq sl, ip, r8, lsr #25 │ │ │ │ andeq r4, r0, r0 │ │ │ │ umullseq sl, ip, r0, ip │ │ │ │ - rsbseq r1, r0, ip, asr #25 │ │ │ │ - rsbseq r1, r0, r8, ror #25 │ │ │ │ - addeq sl, r4, ip, lsr #18 │ │ │ │ - rsbseq r7, r0, r0, ror #10 │ │ │ │ + rsbseq r1, r0, ip, lsl sp │ │ │ │ + rsbseq r1, r0, r8, lsr sp │ │ │ │ + addeq sl, r4, ip, ror r9 │ │ │ │ + ldrheq r7, [r0], #-80 @ 0xffffffb0 @ │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ @ instruction: 0xfffffab8 │ │ │ │ umullseq sl, ip, ip, fp │ │ │ │ andeq r2, r0, ip, asr #30 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - ldrsbeq r5, [r7], #-112 @ 0xffffff90 @ │ │ │ │ - rsbseq r7, r0, r0, lsr r3 │ │ │ │ - @ instruction: 0x0077579c │ │ │ │ - rsbseq r7, r0, r4, ror #6 │ │ │ │ + rsbseq r5, r7, r0, lsr #16 │ │ │ │ + rsbseq r7, r0, r0, lsl #7 │ │ │ │ + rsbseq r5, r7, ip, ror #15 │ │ │ │ + ldrheq r7, [r0], #-52 @ 0xffffffcc @ │ │ │ │ mov ip, #0 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov lr, #102400 @ 0x19000 │ │ │ │ sub ip, sp, ip │ │ │ │ sub lr, ip, lr │ │ │ │ sub ip, ip, #4096 @ 0x1000 │ │ │ │ str r0, [ip] │ │ │ │ @@ -143571,15 +143571,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e0488 │ │ │ │ ldr r5, [pc, #1400] @ 2e0a40 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r9 │ │ │ │ - bl 993b74 │ │ │ │ + bl 993bbc │ │ │ │ ldrb r3, [r4, #88] @ 0x58 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e0e40 │ │ │ │ ldr r0, [r6] │ │ │ │ ldr r1, [pc, #1364] @ 2e0a44 │ │ │ │ ldr r3, [pc, #1364] @ 2e0a48 │ │ │ │ ldr ip, [r0] │ │ │ │ @@ -143603,15 +143603,15 @@ │ │ │ │ ldrb r3, [r0, #688] @ 0x2b0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e0614 │ │ │ │ ldr r1, [pc, #1284] @ 2e0a50 │ │ │ │ add r0, r0, #692 @ 0x2b4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl 993b74 │ │ │ │ + bl 993bbc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #1260] @ 2e0a54 │ │ │ │ mov r2, #74 @ 0x4a │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ blx r3 │ │ │ │ @@ -143626,17 +143626,17 @@ │ │ │ │ mov r5, #0 │ │ │ │ str r2, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ mov r0, r9 │ │ │ │ str r5, [r6, #12] │ │ │ │ str r5, [r6, #8] │ │ │ │ - bl 993b74 │ │ │ │ + bl 993bbc │ │ │ │ mov r0, r4 │ │ │ │ - bl 9941e0 │ │ │ │ + bl 994228 │ │ │ │ mov r0, r6 │ │ │ │ bl 253810 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #1164] @ 2e0a5c │ │ │ │ ldr r3, [pc, #1104] @ 2e0a24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, sp, #102400 @ 0x19000 │ │ │ │ @@ -143652,34 +143652,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add r0, r0, #552 @ 0x228 │ │ │ │ - bl 9b9f74 │ │ │ │ + bl 9b9fbc │ │ │ │ cmp r0, #0 │ │ │ │ bne 2e0c1c │ │ │ │ add r3, sp, #80 @ 0x50 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r0, [r6] │ │ │ │ ldr r7, [pc, #1064] @ 2e0a60 │ │ │ │ add r0, r0, #86016 @ 0x15000 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ mov r1, r7 │ │ │ │ add r0, r0, #692 @ 0x2b4 │ │ │ │ - bl 993b74 │ │ │ │ + bl 993bbc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r1, [pc, #1036] @ 2e0a64 │ │ │ │ add r0, r0, #86016 @ 0x15000 │ │ │ │ ldr sl, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #552 @ 0x228 │ │ │ │ - bl 9b9d68 │ │ │ │ + bl 9b9db0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add ip, sl, #86016 @ 0x15000 │ │ │ │ mov r5, #0 │ │ │ │ add fp, sp, #81920 @ 0x14000 │ │ │ │ add fp, fp, #912 @ 0x390 │ │ │ │ str r5, [r3, #-824] @ 0xfffffcc8 │ │ │ │ str r5, [r3, #-820] @ 0xfffffccc │ │ │ │ @@ -143815,15 +143815,15 @@ │ │ │ │ str r1, [r3, #-848] @ 0xfffffcb0 │ │ │ │ str r1, [r3, #-844] @ 0xfffffcb4 │ │ │ │ str r1, [r3, #-840] @ 0xfffffcb8 │ │ │ │ str r1, [r3, #-836] @ 0xfffffcbc │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #12] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ @@ -143832,15 +143832,15 @@ │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #396] @ 2e0a6c │ │ │ │ str sl, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r2, #-848] @ 0xfffffcb0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2e07c0 │ │ │ │ mov r6, r3 │ │ │ │ b 2e04c0 │ │ │ │ ldr r1, [pc, #368] @ 2e0a70 │ │ │ │ ldr r1, [r8, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -143857,15 +143857,15 @@ │ │ │ │ bne 2e0cfc │ │ │ │ ldr r0, [pc, #312] @ 2e0a74 │ │ │ │ stm sp, {r2, r3, r5} │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, sl │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r6, [r4] │ │ │ │ ldr r1, [fp, #3712] @ 0xe80 │ │ │ │ ldmib r4, {r2, r3, r5} │ │ │ │ cmp r6, r1 │ │ │ │ ldr r0, [r9] │ │ │ │ bcs 2e0834 │ │ │ │ sub r1, r1, r6 │ │ │ │ @@ -143889,20 +143889,20 @@ │ │ │ │ ldr r0, [r3, #412] @ 0x19c │ │ │ │ ldr r1, [pc, #188] @ 2e0a78 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #92 @ 0x5c │ │ │ │ ldr r9, [sp, #40] @ 0x28 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ - bl 993b74 │ │ │ │ + bl 993bbc │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r5, [sl] │ │ │ │ add r0, r3, #86016 @ 0x15000 │ │ │ │ add r0, r0, #552 @ 0x228 │ │ │ │ - bl 9b9fa4 │ │ │ │ + bl 9b9fec │ │ │ │ add r3, r5, #86016 @ 0x15000 │ │ │ │ ldr r2, [fp, #4024] @ 0xfb8 │ │ │ │ str r2, [r3, #760] @ 0x2f8 │ │ │ │ ldr r2, [fp, #4028] @ 0xfbc │ │ │ │ str r2, [r3, #764] @ 0x2fc │ │ │ │ ldr r2, [fp, #4032] @ 0xfc0 │ │ │ │ str r2, [r3, #768] @ 0x300 │ │ │ │ @@ -143915,47 +143915,47 @@ │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ addseq sl, ip, ip, lsl #20 │ │ │ │ andeq r4, r0, r0 │ │ │ │ andeq r9, r1, r8, lsr r3 │ │ │ │ @ instruction: 0x009ca9d4 │ │ │ │ andeq r2, r0, r0, asr lr │ │ │ │ - rsbseq r7, r0, ip, lsl r3 │ │ │ │ - ldrsheq r7, [r0], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbseq r7, r0, ip, ror #6 │ │ │ │ + rsbseq r7, r0, ip, asr #6 │ │ │ │ andeq r1, r0, r0, asr #18 │ │ │ │ - ldrheq r7, [r0], #-36 @ 0xffffffdc @ │ │ │ │ + rsbseq r7, r0, r4, lsl #6 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - rsbseq r5, r0, r4, asr r8 │ │ │ │ - rsbseq r5, r0, r0, lsr #16 │ │ │ │ - rsbseq r7, r0, r4, lsl r2 │ │ │ │ - rsbseq r7, r0, r0, ror #3 │ │ │ │ + rsbseq r5, r0, r4, lsr #17 │ │ │ │ + rsbseq r5, r0, r0, ror r8 │ │ │ │ + rsbseq r7, r0, r4, ror #4 │ │ │ │ + rsbseq r7, r0, r0, lsr r2 │ │ │ │ addseq sl, ip, ip, asr #16 │ │ │ │ - rsbseq r5, r0, r4, lsr r7 │ │ │ │ - rsbseq r7, r0, ip, asr #2 │ │ │ │ + rsbseq r5, r0, r4, lsl #15 │ │ │ │ + @ instruction: 0x0070719c │ │ │ │ andeq r2, r0, r8, lsr pc │ │ │ │ - rsbseq r7, r0, ip, lsr r0 │ │ │ │ + rsbseq r7, r0, ip, lsl #1 │ │ │ │ andeq r1, r0, ip, asr #27 │ │ │ │ - ldrsbeq r6, [r0], #-228 @ 0xffffff1c @ │ │ │ │ - ldrheq r5, [r0], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbseq r5, r0, r0, ror r2 │ │ │ │ - rsbseq r5, r0, r4, lsr #3 │ │ │ │ + rsbseq r6, r0, r4, lsr #30 │ │ │ │ + rsbseq r5, r0, r0, lsl #8 │ │ │ │ + rsbseq r5, r0, r0, asr #5 │ │ │ │ + ldrsheq r5, [r0], #-20 @ 0xffffffec @ │ │ │ │ andeq r1, r0, r0, asr lr │ │ │ │ - rsbseq r6, r0, r0, lsl #23 │ │ │ │ - rsbseq r6, r0, r8, asr sl │ │ │ │ - ldrsheq r6, [r0], #-184 @ 0xffffff48 @ │ │ │ │ + ldrsbeq r6, [r0], #-176 @ 0xffffff50 @ │ │ │ │ + rsbseq r6, r0, r8, lsr #21 │ │ │ │ + rsbseq r6, r0, r8, asr #24 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r4, r0, r4, lsl #28 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - @ instruction: 0x00706b9c │ │ │ │ - rsbseq r6, r0, ip, ror #20 │ │ │ │ - @ instruction: 0x00706b98 │ │ │ │ - addeq r9, r4, ip, lsl #25 │ │ │ │ - ldrsheq r6, [r0], #-128 @ 0xffffff80 @ │ │ │ │ + rsbseq r6, r0, ip, ror #23 │ │ │ │ + ldrheq r6, [r0], #-172 @ 0xffffff54 @ │ │ │ │ + rsbseq r6, r0, r8, ror #23 │ │ │ │ + ldrdeq r9, [r4], ip │ │ │ │ + rsbseq r6, r0, r0, asr #18 │ │ │ │ andeq r0, r0, r2, lsl #2 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r6, sl │ │ │ │ mov ip, r9 │ │ │ │ asr r5, r3, #8 │ │ │ │ ldr sl, [sp, #48] @ 0x30 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ @@ -143969,15 +143969,15 @@ │ │ │ │ ldr r8, [pc, #-124] @ 2e0a7c │ │ │ │ add r3, r3, #86016 @ 0x15000 │ │ │ │ ldr r0, [r3, #412] @ 0x19c │ │ │ │ add r8, pc, r8 │ │ │ │ add r0, r0, #92 @ 0x5c │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ mov r1, r8 │ │ │ │ - bl 993b74 │ │ │ │ + bl 993bbc │ │ │ │ ldr r3, [fp, #3840] @ 0xf00 │ │ │ │ strb r5, [r3, sl] │ │ │ │ ldr r3, [fp, #3840] @ 0xf00 │ │ │ │ add r3, r3, sl │ │ │ │ strb r7, [r3, #1] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [r6] │ │ │ │ @@ -143993,46 +143993,46 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r5, r3, #86016 @ 0x15000 │ │ │ │ add r5, r5, #552 @ 0x228 │ │ │ │ beq 2e0bd8 │ │ │ │ add r0, r0, #86016 @ 0x15000 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r0, #728 @ 0x2d8 │ │ │ │ - bl 9ba3dc │ │ │ │ + bl 9ba424 │ │ │ │ mov r0, r5 │ │ │ │ ldr r5, [r6] │ │ │ │ - bl 9b9fa4 │ │ │ │ + bl 9b9fec │ │ │ │ add r3, r5, #86016 @ 0x15000 │ │ │ │ ldr r2, [fp, #4024] @ 0xfb8 │ │ │ │ str r2, [r3, #760] @ 0x2f8 │ │ │ │ ldr r2, [fp, #4028] @ 0xfbc │ │ │ │ str r2, [r3, #764] @ 0x2fc │ │ │ │ ldr r2, [fp, #4032] @ 0xfc0 │ │ │ │ str r2, [r3, #768] @ 0x300 │ │ │ │ ldr r1, [fp, #4036] @ 0xfc4 │ │ │ │ ldr r2, [fp, #3672] @ 0xe58 │ │ │ │ str r1, [r3, #772] @ 0x304 │ │ │ │ str r2, [r3, #408] @ 0x198 │ │ │ │ ldr r3, [r6] │ │ │ │ add r3, r3, #86016 @ 0x15000 │ │ │ │ ldr r0, [r3, #720] @ 0x2d0 │ │ │ │ - bl 9afe50 │ │ │ │ + bl 9afe98 │ │ │ │ ldr r0, [r6] │ │ │ │ ldr r1, [pc, #-324] @ 2e0a80 │ │ │ │ add r0, r0, #86016 @ 0x15000 │ │ │ │ add r0, r0, #692 @ 0x2b4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl 993b74 │ │ │ │ + bl 993bbc │ │ │ │ b 2e0558 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b9f98 │ │ │ │ + bl 9b9fe0 │ │ │ │ mov r0, r5 │ │ │ │ ldr r5, [r6] │ │ │ │ - bl 9b9fa4 │ │ │ │ + bl 9b9fec │ │ │ │ add r3, r5, #86016 @ 0x15000 │ │ │ │ ldr r2, [fp, #4024] @ 0xfb8 │ │ │ │ str r2, [r3, #760] @ 0x2f8 │ │ │ │ ldr r2, [fp, #4028] @ 0xfbc │ │ │ │ str r2, [r3, #764] @ 0x2fc │ │ │ │ ldr r2, [fp, #4032] @ 0xfc0 │ │ │ │ str r2, [r3, #768] @ 0x300 │ │ │ │ @@ -144045,15 +144045,15 @@ │ │ │ │ ldr r1, [r6] │ │ │ │ add r0, r3, #84992 @ 0x14c00 │ │ │ │ add r1, r1, #86016 @ 0x15000 │ │ │ │ sub r3, r3, #832 @ 0x340 │ │ │ │ add r1, r1, #552 @ 0x228 │ │ │ │ add r0, r0, #744 @ 0x2e8 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 9ba1d0 │ │ │ │ + bl 9ba218 │ │ │ │ b 2e062c │ │ │ │ ldr r1, [pc, #-456] @ 2e0a84 │ │ │ │ ldr r1, [r8, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2e07a0 │ │ │ │ ldr r1, [pc, #-452] @ 2e0a9c │ │ │ │ @@ -144073,15 +144073,15 @@ │ │ │ │ str r1, [r3, #-848] @ 0xfffffcb0 │ │ │ │ str r1, [r3, #-844] @ 0xfffffcb4 │ │ │ │ str r1, [r3, #-840] @ 0xfffffcb8 │ │ │ │ str r1, [r3, #-836] @ 0xfffffcbc │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r5, [sp, #20] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ @@ -144090,29 +144090,29 @@ │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #-608] @ 2e0a88 │ │ │ │ str sl, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r2, #-848] @ 0xfffffcb0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldmib r4, {r2, r3, r5} │ │ │ │ b 2e07a0 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ sub r0, r3, #848 @ 0x350 │ │ │ │ str r1, [r3, #-848] @ 0xfffffcb0 │ │ │ │ str r1, [r3, #-844] @ 0xfffffcb4 │ │ │ │ str r1, [r3, #-840] @ 0xfffffcb8 │ │ │ │ str r1, [r3, #-836] @ 0xfffffcbc │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #12] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ @@ -144121,23 +144121,23 @@ │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #-728] @ 2e0a8c │ │ │ │ str sl, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r2, #-848] @ 0xfffffcb0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2e0950 │ │ │ │ ldr r0, [pc, #-748] @ 2e0a90 │ │ │ │ stm sp, {r2, r3, r5} │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, sl │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2e07c0 │ │ │ │ ldr r3, [pc, #-776] @ 2e0a94 │ │ │ │ mov r5, r7 │ │ │ │ ldr ip, [r8, r3] │ │ │ │ str r7, [sp, #32] │ │ │ │ b 2e0ae0 │ │ │ │ ldr r3, [pc, #-792] @ 2e0a98 │ │ │ │ @@ -144160,45 +144160,45 @@ │ │ │ │ sub r8, r3, #848 @ 0x350 │ │ │ │ str r1, [r3, #-848] @ 0xfffffcb0 │ │ │ │ str r1, [r3, #-844] @ 0xfffffcb4 │ │ │ │ str r1, [r3, #-840] @ 0xfffffcb8 │ │ │ │ str r1, [r3, #-836] @ 0xfffffcbc │ │ │ │ mov r0, r8 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r3, [r8, #8] │ │ │ │ ldr r2, [r2, #-848] @ 0xfffffcb0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #-912] @ 2e0aa4 │ │ │ │ str r6, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2e0aec │ │ │ │ mvn r0, #0 │ │ │ │ b 2e05c8 │ │ │ │ ldr r0, [pc, #-936] @ 2e0aa8 │ │ │ │ stm sp, {r2, r3, r5} │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldmib r4, {r2, r3, r5} │ │ │ │ b 2e07a0 │ │ │ │ ldr r0, [pc, #-968] @ 2e0aac │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2e0aec │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #-996] @ 2e0ab0 │ │ │ │ ldr r0, [pc, #-996] @ 2e0ab4 │ │ │ │ ldr r2, [pc, #-996] @ 2e0ab8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -144206,26 +144206,26 @@ │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #84 @ 0x54 │ │ │ │ - bl 995238 │ │ │ │ + bl 995280 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e03d0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e0ec4 │ │ │ │ ldr r5, [pc, #48] @ 2e0f0c │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r0, [r5] │ │ │ │ - bl 994134 │ │ │ │ + bl 99417c │ │ │ │ ldr r0, [r5] │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ - bl 9936d8 │ │ │ │ + bl 993720 │ │ │ │ mov r0, r4 │ │ │ │ bl 253810 │ │ │ │ mov r0, #0 │ │ │ │ str r0, [r5] │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -144263,15 +144263,15 @@ │ │ │ │ blx r3 │ │ │ │ ldr r0, [r6] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ mov r1, r5 │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ str r3, [r4, #4] │ │ │ │ - bl 993b74 │ │ │ │ + bl 993bbc │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -144285,18 +144285,18 @@ │ │ │ │ mov r2, #86 @ 0x56 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ addseq r9, ip, r4, ror #29 │ │ │ │ strdeq r1, [ip], r8 @ │ │ │ │ andeq r2, r0, r0, asr lr │ │ │ │ - rsbseq r6, r0, r8, lsl #16 │ │ │ │ - addeq r9, r4, ip, asr fp │ │ │ │ - ldrheq r6, [r0], #-112 @ 0xffffff90 @ │ │ │ │ - rsbseq r4, r0, r8, lsr r7 │ │ │ │ + rsbseq r6, r0, r8, asr r8 │ │ │ │ + addeq r9, r4, ip, lsr #23 │ │ │ │ + rsbseq r6, r0, r0, lsl #16 │ │ │ │ + rsbseq r4, r0, r8, lsl #15 │ │ │ │ │ │ │ │ 002e1004 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r8, r2 │ │ │ │ @@ -144348,15 +144348,15 @@ │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r2] │ │ │ │ str r4, [r3, #4]! │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ str r3, [r4, #20] │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ - bl 993b74 │ │ │ │ + bl 993bbc │ │ │ │ ldr r2, [pc, #280] @ 2e120c │ │ │ │ ldr r3, [pc, #244] @ 2e11ec │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -144389,52 +144389,52 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp] │ │ │ │ str sl, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ stmib sp, {r5, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 2e121c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2e1070 │ │ │ │ ldr r0, [pc, #88] @ 2e1220 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r5 │ │ │ │ stmib sp, {r7, sl} │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2e1070 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009c9df8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r9, ip, r4, asr #27 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ ldrdeq r1, [ip], r8 @ │ │ │ │ andeq r2, r0, r0, asr lr │ │ │ │ - ldrsbeq r6, [r0], #-104 @ 0xffffff98 @ │ │ │ │ - ldrheq r6, [r0], #-108 @ 0xffffff94 @ │ │ │ │ + rsbseq r6, r0, r8, lsr #14 │ │ │ │ + rsbseq r6, r0, ip, lsl #14 │ │ │ │ adceq r1, ip, r0, lsl #21 │ │ │ │ addseq r9, ip, r8, lsr #26 │ │ │ │ andeq r2, r0, r4, asr #30 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - @ instruction: 0x00706890 │ │ │ │ - ldrsbeq r6, [r0], #-128 @ 0xffffff80 @ │ │ │ │ + rsbseq r6, r0, r0, ror #17 │ │ │ │ + rsbseq r6, r0, r0, lsr #18 │ │ │ │ │ │ │ │ 002e1224 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #152] @ 2e12d4 │ │ │ │ @@ -144460,33 +144460,33 @@ │ │ │ │ beq 2e12a8 │ │ │ │ str r3, [r4, #8] │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ add r2, r4, #8 │ │ │ │ str r3, [r4, #12] │ │ │ │ str r4, [r3] │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ - bl 9941e0 │ │ │ │ + bl 994228 │ │ │ │ b 2e12b0 │ │ │ │ mov r0, r4 │ │ │ │ bl 253810 │ │ │ │ ldr r3, [pc, #44] @ 2e12e4 │ │ │ │ ldr r1, [pc, #44] @ 2e12e8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3] │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ - b 993b74 │ │ │ │ + b 993bbc │ │ │ │ @ instruction: 0x009c9bdc │ │ │ │ adceq r1, ip, ip, lsl #18 │ │ │ │ andeq r2, r0, r0, asr lr │ │ │ │ - rsbseq r6, r0, r8, lsl r5 │ │ │ │ + rsbseq r6, r0, r8, ror #10 │ │ │ │ umlaleq r1, ip, r8, r8 │ │ │ │ - ldrheq r6, [r0], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbseq r6, r0, r8, lsl #10 │ │ │ │ │ │ │ │ 002e12ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #296] @ 2e142c │ │ │ │ @@ -144509,20 +144509,20 @@ │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r8, r5 │ │ │ │ addeq r8, r8, #552 @ 0x228 │ │ │ │ beq 2e1368 │ │ │ │ add r8, r5, #552 @ 0x228 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9b9f74 │ │ │ │ + bl 9b9fbc │ │ │ │ cmp r0, #0 │ │ │ │ bne 2e13e4 │ │ │ │ add r1, r5, #728 @ 0x2d8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9ba3dc │ │ │ │ + bl 9ba424 │ │ │ │ ldr r3, [r5, #420] @ 0x1a4 │ │ │ │ cmp r3, #2 │ │ │ │ ldreq r3, [r5, #560] @ 0x230 │ │ │ │ streq r3, [r5, #544] @ 0x220 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #420] @ 0x1a4 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ @@ -144531,49 +144531,49 @@ │ │ │ │ ldrb r3, [r5, #688] @ 0x2b0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e13c8 │ │ │ │ ldr r1, [pc, #140] @ 2e1438 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl 993b74 │ │ │ │ + bl 993bbc │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2ca560 │ │ │ │ ldr r1, [pc, #108] @ 2e143c │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 993b74 │ │ │ │ + b 993bbc │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2e1424 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e1368 │ │ │ │ ldr r2, [pc, #60] @ 2e1440 │ │ │ │ mov r1, #29 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 7b0688 │ │ │ │ + bl 7b06d0 │ │ │ │ str r0, [r4, #16] │ │ │ │ b 2e1368 │ │ │ │ bl 253b70 │ │ │ │ b 2e13f0 │ │ │ │ addseq r9, ip, r8, lsl fp │ │ │ │ andeq r2, r0, r0, asr lr │ │ │ │ - rsbseq r4, r0, r8, asr #20 │ │ │ │ - rsbseq r4, r0, r0, asr #19 │ │ │ │ - @ instruction: 0x0070499c │ │ │ │ + @ instruction: 0x00704a98 │ │ │ │ + rsbseq r4, r0, r0, lsl sl │ │ │ │ + rsbseq r4, r0, ip, ror #19 │ │ │ │ muleq r0, r0, lr │ │ │ │ │ │ │ │ 002e1444 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -144623,26 +144623,26 @@ │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e14c4 │ │ │ │ ldr r1, [pc, #52] @ 2e1548 │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ - bl 993b74 │ │ │ │ + bl 993bbc │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 2e12ec │ │ │ │ @ instruction: 0x009c99bc │ │ │ │ adceq r1, ip, ip, ror #13 │ │ │ │ andeq r2, r0, r0, asr lr │ │ │ │ - ldrsheq r6, [r0], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbseq r6, r0, ip, asr #6 │ │ │ │ adceq r1, ip, ip, lsr #13 │ │ │ │ - ldrsbeq r6, [r0], #-36 @ 0xffffffdc @ │ │ │ │ + rsbseq r6, r0, r4, lsr #6 │ │ │ │ andeq r1, r0, r0, asr #18 │ │ │ │ - rsbseq r6, r0, r8, ror #4 │ │ │ │ + ldrheq r6, [r0], #-40 @ 0xffffffd8 @ │ │ │ │ │ │ │ │ 002e154c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #152] @ 2e15fc │ │ │ │ @@ -144657,41 +144657,41 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, #104 @ 0x68 │ │ │ │ bl 253504 │ │ │ │ mov r4, r0 │ │ │ │ - bl 99402c │ │ │ │ + bl 994074 │ │ │ │ add r0, r4, #56 @ 0x38 │ │ │ │ - bl 993680 │ │ │ │ + bl 9936c8 │ │ │ │ ldr r2, [pc, #80] @ 2e1600 │ │ │ │ ldr r1, [pc, #80] @ 2e1604 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, #1 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ str r6, [r3, #92]! @ 0x5c │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #96] @ 0x60 │ │ │ │ add r0, r4, #84 @ 0x54 │ │ │ │ mov r3, r4 │ │ │ │ - bl 994e18 │ │ │ │ + bl 994e60 │ │ │ │ str r4, [r5] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ adceq r1, ip, ip, ror #11 │ │ │ │ @ instruction: 0xfffff8e4 │ │ │ │ - rsbseq r6, r0, ip, lsl r5 │ │ │ │ + rsbseq r6, r0, ip, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r3, [r1, #24] │ │ │ │ ldr r2, [pc, #588] @ 2e1870 │ │ │ │ mov r6, r0 │ │ │ │ @@ -144791,15 +144791,15 @@ │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 2c9c2c │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 993b74 │ │ │ │ + bl 993bbc │ │ │ │ mov r0, r6 │ │ │ │ bl 2ca560 │ │ │ │ mov r0, r5 │ │ │ │ bl 253810 │ │ │ │ ldr r2, [pc, #184] @ 2e1888 │ │ │ │ ldr r3, [pc, #160] @ 2e1874 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -144841,17 +144841,17 @@ │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ b 2e16ec │ │ │ │ @ instruction: 0x009c97f0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x009c97b8 │ │ │ │ - ldrsheq r5, [r0], #-196 @ 0xffffff3c @ │ │ │ │ + rsbseq r5, r0, r4, asr #26 │ │ │ │ andeq r2, r0, r0, asr lr │ │ │ │ - rsbseq r4, r0, r8, lsr r6 │ │ │ │ + rsbseq r4, r0, r8, lsl #13 │ │ │ │ addseq r9, ip, ip, asr #12 │ │ │ │ addseq r9, ip, r0, lsl #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #180] @ 2e195c │ │ │ │ @@ -144893,22 +144893,22 @@ │ │ │ │ ldr r1, [r7, #4] │ │ │ │ mov r0, r4 │ │ │ │ bl 2c9db0 │ │ │ │ ldr r1, [pc, #36] @ 2e1968 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl 993b74 │ │ │ │ + bl 993bbc │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2ca560 │ │ │ │ addseq r9, ip, r4, ror r5 │ │ │ │ andeq r2, r0, r0, asr lr │ │ │ │ - @ instruction: 0x0070449c │ │ │ │ - rsbseq r4, r0, r8, lsr #8 │ │ │ │ + rsbseq r4, r0, ip, ror #9 │ │ │ │ + rsbseq r4, r0, r8, ror r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #132] @ 2e1a08 │ │ │ │ ldr r3, [pc, #132] @ 2e1a0c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -145239,15 +145239,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ bl 2b0134 │ │ │ │ b 2e1d40 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ umullseq r9, ip, r4, r2 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r9, ip, r8, lsl #4 │ │ │ │ - rsbseq r5, r0, ip, lsr r7 │ │ │ │ + rsbseq r5, r0, ip, lsl #15 │ │ │ │ addseq r9, ip, r4, asr #1 │ │ │ │ addseq r9, ip, ip, lsr r0 │ │ │ │ addseq r8, ip, r4, ror #31 │ │ │ │ │ │ │ │ 002e1ebc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -145343,15 +145343,15 @@ │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r8, ip, r4, ror #29 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x009c8eb8 │ │ │ │ blne 2e203c │ │ │ │ @ instruction: 0xfffffa40 │ │ │ │ @ instruction: 0xfffff98c │ │ │ │ - ldrheq r2, [sl], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbseq r2, sl, r0, lsl #12 │ │ │ │ addseq r8, ip, r0, lsr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ add r5, r0, #86016 @ 0x15000 │ │ │ │ ldrb r2, [r5, #504] @ 0x1f8 │ │ │ │ @@ -145424,40 +145424,40 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 2e21e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2e210c │ │ │ │ ldr r0, [pc, #56] @ 2e21e4 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2e210c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009c8db0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r8, ip, r0, lsr #27 │ │ │ │ addseq r8, ip, ip, ror sp │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ @ instruction: 0x000026b4 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq r5, r0, r4, asr r9 │ │ │ │ - rsbseq r5, r0, ip, lsl #19 │ │ │ │ + rsbseq r5, r0, r4, lsr #19 │ │ │ │ + ldrsbeq r5, [r0], #-156 @ 0xffffff64 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r1, r2 │ │ │ │ @@ -145556,29 +145556,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #256] @ 2e24b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2e2250 │ │ │ │ ldr r0, [pc, #244] @ 2e24b4 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2e2250 │ │ │ │ ldr r3, [pc, #224] @ 2e24b8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e2320 │ │ │ │ ldr r3, [pc, #188] @ 2e24a8 │ │ │ │ @@ -145595,54 +145595,54 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [pc, #132] @ 2e24bc │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 2e24c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2e2320 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #84] @ 2e24c4 │ │ │ │ ldr r0, [pc, #84] @ 2e24c8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2e2320 │ │ │ │ addseq r8, ip, r8, lsl #24 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r8, ip, r4, ror #23 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r1, r0, ip, ror #4 │ │ │ │ addseq r8, ip, r0, ror fp │ │ │ │ muleq r0, ip, r6 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq r5, r0, ip, asr #15 │ │ │ │ - rsbseq r5, r0, r8, lsl #16 │ │ │ │ + rsbseq r5, r0, ip, lsl r8 │ │ │ │ + rsbseq r5, r0, r8, asr r8 │ │ │ │ andeq r5, r0, r0, lsr #1 │ │ │ │ - ldrsbeq r5, [r0], #-116 @ 0xffffff8c @ │ │ │ │ - rsbseq r4, r0, ip, asr #13 │ │ │ │ - @ instruction: 0x0070579c │ │ │ │ - rsbseq r4, r0, r8, lsl r7 │ │ │ │ + rsbseq r5, r0, r4, lsr #16 │ │ │ │ + rsbseq r4, r0, ip, lsl r7 │ │ │ │ + rsbseq r5, r0, ip, ror #15 │ │ │ │ + rsbseq r4, r0, r8, ror #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #592] @ 2e2734 │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -145718,28 +145718,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr ip, [pc, #308] @ 2e2758 │ │ │ │ ldr r3, [pc, #308] @ 2e275c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 2e2760 │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str ip, [sp, #12] │ │ │ │ stm sp, {r4, r5} │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2e2594 │ │ │ │ ldr r3, [pc, #240] @ 2e274c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e2594 │ │ │ │ ldr r3, [pc, #224] @ 2e2750 │ │ │ │ @@ -145757,15 +145757,15 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #16] │ │ │ │ add r0, sp, #16 │ │ │ │ str r2, [r0, #4] │ │ │ │ str r2, [r0, #8] │ │ │ │ str r2, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr ip, [pc, #164] @ 2e2764 │ │ │ │ ldr r3, [pc, #164] @ 2e2768 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 2e276c │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -145776,48 +145776,48 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #132] @ 2e2778 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2e2594 │ │ │ │ ldr r0, [pc, #108] @ 2e277c │ │ │ │ ldr r3, [pc, #108] @ 2e2780 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #100] @ 2e2784 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2e2594 │ │ │ │ addseq r8, ip, ip, lsr #18 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r8, ip, r8, lsl #18 │ │ │ │ @ instruction: 0xfffffcac │ │ │ │ @ instruction: 0x009c88d4 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r5, r0, r0, lsr #1 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq sl, r9, ip, asr #27 │ │ │ │ - ldrsheq r5, [r0], #-92 @ 0xffffffa4 @ │ │ │ │ - ldrsheq r4, [r0], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbseq sl, r9, ip, lsl lr │ │ │ │ + rsbseq r5, r0, ip, asr #12 │ │ │ │ + rsbseq r4, r0, r0, asr #10 │ │ │ │ + rsbseq sl, r9, r0, lsl #27 │ │ │ │ + rsbseq r5, r0, r8, asr #11 │ │ │ │ + rsbseq r4, r0, r4, lsr #9 │ │ │ │ + rsbseq sl, r9, ip, asr sp │ │ │ │ + rsbseq r5, r0, r4, lsl #11 │ │ │ │ + rsbseq r4, r0, r8, ror #9 │ │ │ │ rsbseq sl, r9, r0, lsr sp │ │ │ │ - rsbseq r5, r0, r8, ror r5 │ │ │ │ - rsbseq r4, r0, r4, asr r4 │ │ │ │ - rsbseq sl, r9, ip, lsl #26 │ │ │ │ - rsbseq r5, r0, r4, lsr r5 │ │ │ │ - @ instruction: 0x00704498 │ │ │ │ - rsbseq sl, r9, r0, ror #25 │ │ │ │ - rsbseq r5, r0, r0, lsr #10 │ │ │ │ - rsbseq r4, r0, ip, ror #8 │ │ │ │ + rsbseq r5, r0, r0, ror r5 │ │ │ │ + ldrheq r4, [r0], #-76 @ 0xffffffb4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ add r7, r0, #86016 @ 0x15000 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #1404] @ 2e2d24 │ │ │ │ @@ -145853,15 +145853,15 @@ │ │ │ │ ldr r3, [r7, #412] @ 0x19c │ │ │ │ add r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr r0, [r3, #3036] @ 0xbdc │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e2858 │ │ │ │ mov r1, r5 │ │ │ │ add r2, sp, #20 │ │ │ │ - bl 7c69dc │ │ │ │ + bl 7c6a24 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 2e2a54 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e29d8 │ │ │ │ @@ -145901,23 +145901,23 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #24 │ │ │ │ str r4, [sp, #24] │ │ │ │ str r4, [sp, #28] │ │ │ │ str r4, [sp, #32] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1072] @ 2e2d44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [r7, #412] @ 0x19c │ │ │ │ add r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr r0, [r3, #3036] @ 0xbdc │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r5, [r7, #528] @ 0x210 │ │ │ │ bne 2e282c │ │ │ │ ldr r3, [r9] │ │ │ │ @@ -145941,24 +145941,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ mov r2, #1 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #916] @ 2e2d4c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2e2858 │ │ │ │ ldr r3, [r7, #412] @ 0x19c │ │ │ │ add r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr r0, [r3, #3036] @ 0xbdc │ │ │ │ cmp r0, #0 │ │ │ │ bne 2e282c │ │ │ │ b 2e293c │ │ │ │ @@ -145979,46 +145979,46 @@ │ │ │ │ beq 2e2a98 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #772] @ 2e2d50 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2e2854 │ │ │ │ mov r0, r1 │ │ │ │ ldr r5, [r7, #472] @ 0x1d8 │ │ │ │ - bl 99b6c8 │ │ │ │ + bl 99b710 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 2e2c1c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 99bf28 │ │ │ │ + bl 99bf70 │ │ │ │ mvn r4, #0 │ │ │ │ b 2e2858 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #712] @ 2e2d54 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2e2918 │ │ │ │ ldr r0, [pc, #696] @ 2e2d58 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2e2854 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r5 │ │ │ │ ldr r4, [r7, #472] @ 0x1d8 │ │ │ │ bl 2545fc │ │ │ │ ldr r3, [pc, #616] @ 2e2d30 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ @@ -146044,33 +146044,33 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r5, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [pc, #548] @ 2e2d60 │ │ │ │ str r7, [sp, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #536] @ 2e2d64 │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2e2a78 │ │ │ │ ldr r0, [pc, #504] @ 2e2d68 │ │ │ │ mov r2, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2e2858 │ │ │ │ ldr r3, [pc, #424] @ 2e2d30 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e2a78 │ │ │ │ ldr r3, [pc, #448] @ 2e2d5c │ │ │ │ @@ -146093,15 +146093,15 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [sp, #32] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, r3 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr ip, [pc, #364] @ 2e2d6c │ │ │ │ ldr r3, [pc, #364] @ 2e2d70 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str ip, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #348] @ 2e2d74 │ │ │ │ @@ -146125,88 +146125,88 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [pc, #248] @ 2e2d78 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #216] @ 2e2d7c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2e2a70 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #200] @ 2e2d80 │ │ │ │ ldr r0, [pc, #200] @ 2e2d84 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2e2a70 │ │ │ │ ldr r3, [pc, #172] @ 2e2d88 │ │ │ │ ldr r0, [pc, #172] @ 2e2d8c │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ str r7, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2e2a78 │ │ │ │ ldr ip, [pc, #144] @ 2e2d90 │ │ │ │ ldr r3, [pc, #144] @ 2e2d94 │ │ │ │ ldr r0, [pc, #144] @ 2e2d98 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2e2a78 │ │ │ │ addseq r8, ip, r4, ror r6 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r8, ip, ip, lsr r6 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ @ instruction: 0x009c85bc │ │ │ │ andeq r3, r0, r0, ror #23 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq r5, r0, r8, ror r3 │ │ │ │ + rsbseq r5, r0, r8, asr #7 │ │ │ │ andeq r1, r0, r4, lsr #10 │ │ │ │ - rsbseq r5, r0, r8, ror #6 │ │ │ │ - ldrsbeq r5, [r0], #-36 @ 0xffffffdc @ │ │ │ │ - rsbseq r5, r0, ip, asr #4 │ │ │ │ - rsbseq r5, r0, r8, asr #5 │ │ │ │ + ldrheq r5, [r0], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbseq r5, r0, r4, lsr #6 │ │ │ │ + @ instruction: 0x0070529c │ │ │ │ + rsbseq r5, r0, r8, lsl r3 │ │ │ │ andeq r5, r0, r0, lsr #1 │ │ │ │ - rsbseq r5, r0, r8, lsl r1 │ │ │ │ - ldrsbeq r3, [r0], #-252 @ 0xffffff04 @ │ │ │ │ - ldrsheq r5, [r0], #-24 @ 0xffffffe8 @ │ │ │ │ - ldrsheq sl, [r9], #-112 @ 0xffffff90 @ │ │ │ │ - rsbseq r5, r0, ip, rrx │ │ │ │ - rsbseq r3, r0, r0, lsl pc │ │ │ │ - rsbseq r5, r0, r8, lsr #2 │ │ │ │ - rsbseq r3, r0, r4, lsl #29 │ │ │ │ - ldrsheq r5, [r0], #-0 @ │ │ │ │ + rsbseq r5, r0, r8, ror #2 │ │ │ │ + rsbseq r4, r0, ip, lsr #32 │ │ │ │ + rsbseq r5, r0, r8, asr #4 │ │ │ │ + rsbseq sl, r9, r0, asr #16 │ │ │ │ + ldrheq r5, [r0], #-12 @ │ │ │ │ + rsbseq r3, r0, r0, ror #30 │ │ │ │ + rsbseq r5, r0, r8, ror r1 │ │ │ │ + ldrsbeq r3, [r0], #-228 @ 0xffffff1c @ │ │ │ │ + rsbseq r5, r0, r0, asr #2 │ │ │ │ + rsbseq r3, r0, r8, lsr #30 │ │ │ │ + rsbseq r4, r0, r8, asr #31 │ │ │ │ + rsbseq r3, r0, r4, lsl #30 │ │ │ │ + rsbseq sl, r9, ip, lsr r7 │ │ │ │ + ldrheq r4, [r0], #-248 @ 0xffffff08 @ │ │ │ │ ldrsbeq r3, [r0], #-232 @ 0xffffff18 @ │ │ │ │ - rsbseq r4, r0, r8, ror pc │ │ │ │ - ldrheq r3, [r0], #-228 @ 0xffffff1c @ │ │ │ │ - rsbseq sl, r9, ip, ror #13 │ │ │ │ - rsbseq r4, r0, r8, ror #30 │ │ │ │ - rsbseq r3, r0, r8, lsl #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ subs r8, r2, #0 │ │ │ │ ldr r2, [pc, #1716] @ 2e346c │ │ │ │ ldr r3, [pc, #1716] @ 2e3470 │ │ │ │ @@ -146333,26 +146333,26 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ stmib sp, {r6, r8, fp} │ │ │ │ str r5, [sp, #20] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1200] @ 2e3490 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2e2e3c │ │ │ │ ldr r3, [pc, #1188] @ 2e3494 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e2ec8 │ │ │ │ ldr r3, [pc, #1156] @ 2e3488 │ │ │ │ @@ -146369,23 +146369,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1076] @ 2e3498 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2e2ec8 │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e3110 │ │ │ │ ldr r3, [pc, #1052] @ 2e349c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -146406,28 +146406,28 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr ip, [pc, #956] @ 2e34a0 │ │ │ │ ldr r3, [pc, #956] @ 2e34a4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str ip, [sp, #12] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #924] @ 2e34a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c9db0 │ │ │ │ mov r1, #22 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c9db0 │ │ │ │ ldr r1, [pc, #892] @ 2e34ac │ │ │ │ @@ -146445,21 +146445,21 @@ │ │ │ │ ldr r0, [pc, #848] @ 2e34b0 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2e2e3c │ │ │ │ ldr r0, [pc, #816] @ 2e34b4 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2e2ec8 │ │ │ │ ldr r0, [r7, #500] @ 0x1f4 │ │ │ │ ldr r6, [r7, #472] @ 0x1d8 │ │ │ │ bl 253bb8 │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -146493,29 +146493,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [pc, #632] @ 2e34b8 │ │ │ │ ldr r2, [pc, #632] @ 2e34bc │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #596] @ 2e34c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2e31b0 │ │ │ │ ldr r3, [pc, #508] @ 2e3478 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, ip │ │ │ │ bne 2e3324 │ │ │ │ add r7, r4, #86016 @ 0x15000 │ │ │ │ @@ -146538,27 +146538,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [pc, #464] @ 2e34c4 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #432] @ 2e34c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2e31b0 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #368] @ 2e349c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e3288 │ │ │ │ @@ -146577,110 +146577,110 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ mov r1, ip │ │ │ │ str ip, [r0, #4] │ │ │ │ str ip, [r0, #8] │ │ │ │ str ip, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [pc, #316] @ 2e34cc │ │ │ │ ldr r2, [pc, #316] @ 2e34d0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 2e34d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2e31b0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #264] @ 2e34d8 │ │ │ │ ldr r0, [pc, #264] @ 2e34dc │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2e31b0 │ │ │ │ ldr r0, [pc, #240] @ 2e34e0 │ │ │ │ ldr r3, [pc, #240] @ 2e34e4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #232] @ 2e34e8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2e3110 │ │ │ │ ldr r1, [pc, #208] @ 2e34ec │ │ │ │ ldr r3, [pc, #208] @ 2e34f0 │ │ │ │ ldr r0, [pc, #208] @ 2e34f4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2e31b0 │ │ │ │ ldr r1, [pc, #176] @ 2e34f8 │ │ │ │ ldr r3, [pc, #176] @ 2e34fc │ │ │ │ ldr r0, [pc, #176] @ 2e3500 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2e31b0 │ │ │ │ addseq r8, ip, r4, rrx │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r8, ip, r4, asr #32 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r7, ip, r4, lsr pc │ │ │ │ andeq r0, r0, ip, asr pc │ │ │ │ andeq r4, r0, r8, asr #11 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq r4, r0, ip, lsl lr │ │ │ │ + rsbseq r4, r0, ip, ror #28 │ │ │ │ andeq r3, r0, r0, lsl r3 │ │ │ │ - ldrsheq r3, [r0], #-180 @ 0xffffff4c @ │ │ │ │ + rsbseq r3, r0, r4, asr #24 │ │ │ │ andeq r5, r0, r0, lsr #1 │ │ │ │ - rsbseq sl, r9, ip, lsl #6 │ │ │ │ - rsbseq r4, r0, ip, lsr lr │ │ │ │ - rsbseq r3, r0, ip, lsl sl │ │ │ │ - rsbseq r4, r0, r8, lsl #28 │ │ │ │ - rsbseq r4, r0, r8, lsl sp │ │ │ │ - rsbseq r3, r0, r8, lsl fp │ │ │ │ - ldrheq sl, [r9], #-16 @ │ │ │ │ - rsbseq r4, r0, ip, asr #25 │ │ │ │ - ldrheq r3, [r0], #-140 @ 0xffffff74 @ │ │ │ │ - rsbseq r4, r0, r4, lsl #24 │ │ │ │ - rsbseq r3, r0, r0, lsl r8 │ │ │ │ - rsbseq r4, r0, ip, lsr #20 │ │ │ │ - rsbseq r4, r0, r8, asr #20 │ │ │ │ - rsbseq r3, r0, ip, ror #14 │ │ │ │ - rsbseq r4, r0, r8, lsr #22 │ │ │ │ + rsbseq sl, r9, ip, asr r3 │ │ │ │ + rsbseq r4, r0, ip, lsl #29 │ │ │ │ + rsbseq r3, r0, ip, ror #20 │ │ │ │ + rsbseq r4, r0, r8, asr lr │ │ │ │ + rsbseq r4, r0, r8, ror #26 │ │ │ │ + rsbseq r3, r0, r8, ror #22 │ │ │ │ + rsbseq sl, r9, r0, lsl #4 │ │ │ │ + rsbseq r4, r0, ip, lsl sp │ │ │ │ + rsbseq r3, r0, ip, lsl #18 │ │ │ │ + rsbseq r4, r0, r4, asr ip │ │ │ │ + rsbseq r3, r0, r0, ror #16 │ │ │ │ + rsbseq r4, r0, ip, ror sl │ │ │ │ + @ instruction: 0x00704a98 │ │ │ │ ldrheq r3, [r0], #-124 @ 0xffffff84 @ │ │ │ │ - rsbseq sl, r9, r0 │ │ │ │ - rsbseq r4, r0, r8, lsr #22 │ │ │ │ - rsbseq r3, r0, ip, lsl #15 │ │ │ │ - ldrsbeq r9, [r9], #-240 @ 0xffffff10 @ │ │ │ │ - rsbseq r4, r0, r8, ror #21 │ │ │ │ - rsbseq r3, r0, r4, ror #14 │ │ │ │ - rsbseq r4, r0, r0, ror r9 │ │ │ │ - rsbseq r4, r0, r8, lsl #19 │ │ │ │ - rsbseq r3, r0, r8, lsr r7 │ │ │ │ + rsbseq r4, r0, r8, ror fp │ │ │ │ + rsbseq r3, r0, ip, lsl #16 │ │ │ │ + rsbseq sl, r9, r0, asr r0 │ │ │ │ + rsbseq r4, r0, r8, ror fp │ │ │ │ + ldrsbeq r3, [r0], #-124 @ 0xffffff84 @ │ │ │ │ + rsbseq sl, r9, r0, lsr #32 │ │ │ │ + rsbseq r4, r0, r8, lsr fp │ │ │ │ + ldrheq r3, [r0], #-116 @ 0xffffff8c @ │ │ │ │ + rsbseq r4, r0, r0, asr #19 │ │ │ │ + ldrsbeq r4, [r0], #-152 @ 0xffffff68 @ │ │ │ │ + rsbseq r3, r0, r8, lsl #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #452] @ 2e36e0 │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -146765,57 +146765,57 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr ip, [pc, #136] @ 2e3708 │ │ │ │ ldr r3, [pc, #136] @ 2e370c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str ip, [sp, #12] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 2e3710 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2e3604 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #88] @ 2e3714 │ │ │ │ ldr r3, [pc, #88] @ 2e3718 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #80] @ 2e371c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2e3604 │ │ │ │ @ instruction: 0x009c78f4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x009c78d0 │ │ │ │ @ instruction: 0xfffff828 │ │ │ │ umullseq r7, ip, ip, r8 │ │ │ │ addseq r7, ip, ip, asr r8 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r5, r0, r0, lsr #1 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq r9, r9, r0, ror sp │ │ │ │ - rsbseq r4, r0, ip, asr #17 │ │ │ │ - rsbseq r3, r0, r0, lsl #9 │ │ │ │ - rsbseq r9, r9, r4, lsr sp │ │ │ │ - rsbseq r4, r0, r8, lsl #17 │ │ │ │ - rsbseq r3, r0, r0, asr #9 │ │ │ │ + rsbseq r9, r9, r0, asr #27 │ │ │ │ + rsbseq r4, r0, ip, lsl r9 │ │ │ │ + ldrsbeq r3, [r0], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbseq r9, r9, r4, lsl #27 │ │ │ │ + ldrsbeq r4, [r0], #-136 @ 0xffffff78 @ │ │ │ │ + rsbseq r3, r0, r0, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #1720] @ 2e3df4 │ │ │ │ subs r8, r2, #0 │ │ │ │ @@ -146944,26 +146944,26 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ stmib sp, {r6, r8, fp} │ │ │ │ str r5, [sp, #20] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1196] @ 2e3e18 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2e37b8 │ │ │ │ ldr r3, [pc, #1184] @ 2e3e1c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e3844 │ │ │ │ ldr r3, [pc, #1152] @ 2e3e10 │ │ │ │ @@ -146980,22 +146980,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1076] @ 2e3e20 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2e3844 │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e3a98 │ │ │ │ ldr r3, [pc, #1052] @ 2e3e24 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -147016,28 +147016,28 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr ip, [pc, #956] @ 2e3e28 │ │ │ │ ldr r3, [pc, #956] @ 2e3e2c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str ip, [sp, #12] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #924] @ 2e3e30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c9db0 │ │ │ │ mov r1, #22 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c9db0 │ │ │ │ ldr r1, [pc, #892] @ 2e3e34 │ │ │ │ @@ -147055,21 +147055,21 @@ │ │ │ │ ldr r0, [pc, #848] @ 2e3e38 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2e37b8 │ │ │ │ ldr r0, [pc, #816] @ 2e3e3c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2e3844 │ │ │ │ ldr r0, [r7, #500] @ 0x1f4 │ │ │ │ ldr r6, [r7, #472] @ 0x1d8 │ │ │ │ bl 253bb8 │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -147103,29 +147103,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [pc, #632] @ 2e3e40 │ │ │ │ ldr r2, [pc, #632] @ 2e3e44 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #596] @ 2e3e48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2e3b38 │ │ │ │ ldr r2, [pc, #508] @ 2e3e00 │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ bne 2e3cac │ │ │ │ add r7, r4, #86016 @ 0x15000 │ │ │ │ @@ -147148,27 +147148,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [pc, #464] @ 2e3e4c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #432] @ 2e3e50 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2e3b38 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #368] @ 2e3e24 │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2e3c10 │ │ │ │ @@ -147187,110 +147187,110 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [pc, #316] @ 2e3e54 │ │ │ │ ldr r2, [pc, #316] @ 2e3e58 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 2e3e5c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2e3b38 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #264] @ 2e3e60 │ │ │ │ ldr r0, [pc, #264] @ 2e3e64 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2e3b38 │ │ │ │ ldr r0, [pc, #240] @ 2e3e68 │ │ │ │ ldr r3, [pc, #240] @ 2e3e6c │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #232] @ 2e3e70 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2e3a98 │ │ │ │ ldr r1, [pc, #208] @ 2e3e74 │ │ │ │ ldr r3, [pc, #208] @ 2e3e78 │ │ │ │ ldr r0, [pc, #208] @ 2e3e7c │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2e3b38 │ │ │ │ ldr r1, [pc, #176] @ 2e3e80 │ │ │ │ ldr r3, [pc, #176] @ 2e3e84 │ │ │ │ ldr r0, [pc, #176] @ 2e3e88 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2e3b38 │ │ │ │ @ instruction: 0x009c76dc │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x009c76bc │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r7, ip, r8, lsr #11 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0x000048bc │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq r4, r0, r4, lsl #12 │ │ │ │ + rsbseq r4, r0, r4, asr r6 │ │ │ │ andeq r3, r0, r0, lsl r3 │ │ │ │ - rsbseq r3, r0, ip, ror #4 │ │ │ │ + ldrheq r3, [r0], #-44 @ 0xffffffd4 @ │ │ │ │ andeq r5, r0, r0, lsr #1 │ │ │ │ - rsbseq r9, r9, r4, lsl #19 │ │ │ │ - ldrheq r4, [r0], #-68 @ 0xffffffbc @ │ │ │ │ - @ instruction: 0x00703094 │ │ │ │ - rsbseq r4, r0, r0, lsl #9 │ │ │ │ - rsbseq r4, r0, r0, lsl #10 │ │ │ │ - @ instruction: 0x00703190 │ │ │ │ - rsbseq r9, r9, r8, lsr #16 │ │ │ │ - rsbseq r4, r0, r4, asr #6 │ │ │ │ - rsbseq r2, r0, r4, lsr pc │ │ │ │ - rsbseq r4, r0, ip, ror #7 │ │ │ │ - rsbseq r2, r0, r8, lsl #29 │ │ │ │ - rsbseq r4, r0, r4, lsr #1 │ │ │ │ - rsbseq r4, r0, r0, asr #1 │ │ │ │ - rsbseq r2, r0, r4, ror #27 │ │ │ │ - rsbseq r4, r0, r0, lsl r3 │ │ │ │ + ldrsbeq r9, [r9], #-148 @ 0xffffff6c @ │ │ │ │ + rsbseq r4, r0, r4, lsl #10 │ │ │ │ + rsbseq r3, r0, r4, ror #1 │ │ │ │ + ldrsbeq r4, [r0], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbseq r4, r0, r0, asr r5 │ │ │ │ + rsbseq r3, r0, r0, ror #3 │ │ │ │ + rsbseq r9, r9, r8, ror r8 │ │ │ │ + @ instruction: 0x00704394 │ │ │ │ + rsbseq r2, r0, r4, lsl #31 │ │ │ │ + rsbseq r4, r0, ip, lsr r4 │ │ │ │ + ldrsbeq r2, [r0], #-232 @ 0xffffff18 @ │ │ │ │ + ldrsheq r4, [r0], #-4 @ │ │ │ │ + rsbseq r4, r0, r0, lsl r1 │ │ │ │ rsbseq r2, r0, r4, lsr lr │ │ │ │ - rsbseq r9, r9, r8, ror r6 │ │ │ │ - rsbseq r4, r0, r0, lsr #3 │ │ │ │ - rsbseq r2, r0, r4, lsl #28 │ │ │ │ - rsbseq r9, r9, r8, asr #12 │ │ │ │ - rsbseq r4, r0, r0, ror #2 │ │ │ │ - ldrsbeq r2, [r0], #-220 @ 0xffffff24 @ │ │ │ │ - rsbseq r3, r0, r8, ror #31 │ │ │ │ - rsbseq r4, r0, r0 │ │ │ │ - ldrheq r2, [r0], #-208 @ 0xffffff30 @ │ │ │ │ + rsbseq r4, r0, r0, ror #6 │ │ │ │ + rsbseq r2, r0, r4, lsl #29 │ │ │ │ + rsbseq r9, r9, r8, asr #13 │ │ │ │ + ldrsheq r4, [r0], #-16 @ │ │ │ │ + rsbseq r2, r0, r4, asr lr │ │ │ │ + @ instruction: 0x00799698 │ │ │ │ + ldrheq r4, [r0], #-16 @ │ │ │ │ + rsbseq r2, r0, ip, lsr #28 │ │ │ │ + rsbseq r4, r0, r8, lsr r0 │ │ │ │ + rsbseq r4, r0, r0, asr r0 │ │ │ │ + rsbseq r2, r0, r0, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #452] @ 2e4068 │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -147375,57 +147375,57 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr ip, [pc, #136] @ 2e4090 │ │ │ │ ldr r3, [pc, #136] @ 2e4094 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str ip, [sp, #12] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 2e4098 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2e3f8c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #88] @ 2e409c │ │ │ │ ldr r3, [pc, #88] @ 2e40a0 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #80] @ 2e40a4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2e3f8c │ │ │ │ addseq r6, ip, ip, ror #30 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r6, ip, r8, asr #30 │ │ │ │ @ instruction: 0xfffff824 │ │ │ │ addseq r6, ip, r4, lsl pc │ │ │ │ @ instruction: 0x009c6ed4 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r5, r0, r0, lsr #1 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq r9, r9, r8, ror #7 │ │ │ │ - rsbseq r4, r0, r4, ror r0 │ │ │ │ - ldrsheq r2, [r0], #-168 @ 0xffffff58 @ │ │ │ │ - rsbseq r9, r9, ip, lsr #7 │ │ │ │ - rsbseq r4, r0, r0, lsr r0 │ │ │ │ - rsbseq r2, r0, r8, lsr fp │ │ │ │ + rsbseq r9, r9, r8, lsr r4 │ │ │ │ + rsbseq r4, r0, r4, asr #1 │ │ │ │ + rsbseq r2, r0, r8, asr #22 │ │ │ │ + ldrsheq r9, [r9], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbseq r4, r0, r0, lsl #1 │ │ │ │ + rsbseq r2, r0, r8, lsl #23 │ │ │ │ │ │ │ │ 002e40a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #140] @ 2e414c │ │ │ │ @@ -147453,26 +147453,26 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r4 │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrheq r2, [r9], #-184 @ 0xffffff48 @ │ │ │ │ - @ instruction: 0x00703f9c │ │ │ │ - addeq r6, r4, r4, lsr sl │ │ │ │ - rsbseq r3, r0, ip, ror pc │ │ │ │ + rsbseq r2, r9, r8, lsl #24 │ │ │ │ + rsbseq r3, r0, ip, ror #31 │ │ │ │ + addeq r6, r4, r4, lsl #21 │ │ │ │ + rsbseq r3, r0, ip, asr #31 │ │ │ │ │ │ │ │ 002e415c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r4, r0, #86016 @ 0x15000 │ │ │ │ @@ -147549,15 +147549,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp] │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r1, #25 │ │ │ │ - bl 7b0688 │ │ │ │ + bl 7b06d0 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr r2, [pc, #672] @ 2e454c │ │ │ │ ldr r3, [pc, #656] @ 2e4540 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -147580,15 +147580,15 @@ │ │ │ │ bhi 2e4310 │ │ │ │ cmp r3, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #544] @ 0x220 │ │ │ │ bne 2e4468 │ │ │ │ add r0, r4, #552 @ 0x228 │ │ │ │ ldr r8, [r4, #560] @ 0x230 │ │ │ │ - bl 9ba18c │ │ │ │ + bl 9ba1d4 │ │ │ │ ldr r2, [r4, #548] @ 0x224 │ │ │ │ ldr r3, [r4, #560] @ 0x230 │ │ │ │ cmp r2, r8 │ │ │ │ bhi 2e4334 │ │ │ │ cmp r2, r3 │ │ │ │ bhi 2e43c4 │ │ │ │ mov r2, #0 │ │ │ │ @@ -147652,24 +147652,24 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r5, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #264] @ 2e4564 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [r4, #560] @ 0x230 │ │ │ │ b 2e4334 │ │ │ │ ldr r2, [pc, #228] @ 2e4554 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2e4310 │ │ │ │ @@ -147692,54 +147692,54 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r5, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 2e456c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r1, [r4, #520] @ 0x208 │ │ │ │ b 2e4310 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #100] @ 2e4570 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [r4, #560] @ 0x230 │ │ │ │ b 2e4334 │ │ │ │ ldr r0, [pc, #76] @ 2e4574 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r1, [r4, #520] @ 0x208 │ │ │ │ b 2e4310 │ │ │ │ addseq r6, ip, r4, lsr #24 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r6, ip, ip, lsl #24 │ │ │ │ muleq r0, r0, lr │ │ │ │ addseq r6, ip, r0, ror fp │ │ │ │ addseq r6, ip, ip, lsl #21 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r1, r0, r4, asr #22 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq r1, r0, r4, lsr r6 │ │ │ │ + rsbseq r1, r0, r4, lsl #13 │ │ │ │ muleq r0, ip, r4 │ │ │ │ - rsbseq r1, r0, r8, ror #9 │ │ │ │ - ldrsheq r1, [r0], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbseq r1, r0, ip, lsl #10 │ │ │ │ + rsbseq r1, r0, r8, lsr r5 │ │ │ │ + rsbseq r1, r0, r0, asr #12 │ │ │ │ + rsbseq r1, r0, ip, asr r5 │ │ │ │ │ │ │ │ 002e4578 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-48] @ 0xffffffd0 │ │ │ │ @@ -147798,19 +147798,19 @@ │ │ │ │ ldr r0, [r7, #500] @ 0x1f4 │ │ │ │ bl 254d10 │ │ │ │ cmp r0, r6 │ │ │ │ bne 2e4694 │ │ │ │ add r7, r7, #584 @ 0x248 │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ mov r0, r7 │ │ │ │ - bl 9b9f54 │ │ │ │ + bl 9b9f9c │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [r4, #-8] │ │ │ │ ldr r1, [r4, #-12] │ │ │ │ - bl 9ba13c │ │ │ │ + bl 9ba184 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ b 2e45f8 │ │ │ │ mov r2, r6 │ │ │ │ mvn r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2c9a38 │ │ │ │ b 2e45f8 │ │ │ │ @@ -147842,44 +147842,44 @@ │ │ │ │ str r4, [sp, #28] │ │ │ │ str r4, [sp, #32] │ │ │ │ str r4, [r5, #4] │ │ │ │ str r4, [r5, #8] │ │ │ │ str r4, [r5, #12] │ │ │ │ str r4, [r5, #16] │ │ │ │ str r4, [r5, #20] │ │ │ │ - bl 7a89b0 │ │ │ │ + bl 7a89f8 │ │ │ │ ldr r8, [pc, #2736] @ 2e51dc │ │ │ │ add r8, pc, r8 │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 2e4970 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e4758 │ │ │ │ ldr r0, [pc, #2712] @ 2e51e0 │ │ │ │ ldmib r7, {r1, r2} │ │ │ │ add r0, pc, r0 │ │ │ │ bl 25357c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 94e5ac │ │ │ │ + bl 94e5f4 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ mov r1, sl │ │ │ │ - bl 7a89c0 │ │ │ │ + bl 7a8a08 │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 2e4a54 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e4964 │ │ │ │ ldr r0, [pc, #2656] @ 2e51e4 │ │ │ │ ldmib r7, {r1, r2} │ │ │ │ add r0, pc, r0 │ │ │ │ bl 25357c │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 94e5ac │ │ │ │ + bl 94e5f4 │ │ │ │ add r7, r6, #86016 @ 0x15000 │ │ │ │ ldr r0, [pc, #2628] @ 2e51e8 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #4 │ │ │ │ add fp, r7, #500 @ 0x1f4 │ │ │ │ mov r2, r1 │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -147903,15 +147903,15 @@ │ │ │ │ bne 2e480c │ │ │ │ ldr r3, [pc, #2536] @ 2e51ec │ │ │ │ ldr r2, [r7, #476] @ 0x1dc │ │ │ │ cmp r2, r3 │ │ │ │ beq 2e4b5c │ │ │ │ ldr r0, [r6, #8] │ │ │ │ mov r1, #0 │ │ │ │ - bl 7a89b0 │ │ │ │ + bl 7a89f8 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r3, #1 │ │ │ │ beq 2e4830 │ │ │ │ ldr r3, [r0] │ │ │ │ subs r3, r3, #1 │ │ │ │ movne r3, #1 │ │ │ │ strb r3, [r7, #504] @ 0x1f8 │ │ │ │ @@ -147920,15 +147920,15 @@ │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #56] @ 0x38 │ │ │ │ str r4, [r5, #4] │ │ │ │ str r4, [r5, #8] │ │ │ │ str r4, [r5, #12] │ │ │ │ str r4, [r5, #16] │ │ │ │ str r4, [r5, #20] │ │ │ │ - bl 7a89b0 │ │ │ │ + bl 7a89f8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e4870 │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #1 │ │ │ │ beq 2e4a9c │ │ │ │ ldr r3, [r7, #472] @ 0x1d8 │ │ │ │ cmp r3, #19 │ │ │ │ @@ -147987,29 +147987,29 @@ │ │ │ │ bl 2ca560 │ │ │ │ ldr r1, [pc, #2220] @ 2e5200 │ │ │ │ mov r2, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ bl 2c9b58 │ │ │ │ b 2e49a8 │ │ │ │ - bl 94e5ac │ │ │ │ + bl 94e5f4 │ │ │ │ mov r9, #0 │ │ │ │ b 2e4798 │ │ │ │ add r3, r6, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r4, [r3, #472] @ 0x1d8 │ │ │ │ - bl 99b6c8 │ │ │ │ + bl 99b710 │ │ │ │ ldr r3, [pc, #2164] @ 2e51fc │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 2e4c54 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 99bf28 │ │ │ │ + bl 99bf70 │ │ │ │ mov r0, r6 │ │ │ │ bl 2c9a88 │ │ │ │ ldr r2, [pc, #2132] @ 2e5204 │ │ │ │ ldr r3, [pc, #2084] @ 2e51d8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -148050,15 +148050,15 @@ │ │ │ │ bne 2e4e18 │ │ │ │ mov r0, fp │ │ │ │ bl 255964 │ │ │ │ b 2e4a14 │ │ │ │ add r3, r6, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r9, [r3, #472] @ 0x1d8 │ │ │ │ - bl 99b6c8 │ │ │ │ + bl 99b710 │ │ │ │ ldr r3, [pc, #1936] @ 2e51fc │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 2e4f60 │ │ │ │ mov r0, r4 │ │ │ │ @@ -148099,33 +148099,33 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r2, [pc, #1764] @ 2e5214 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r9, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1732] @ 2e5218 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2e4a48 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r0, [r7, #496] @ 0x1f0 │ │ │ │ mov r1, sl │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 7c5260 │ │ │ │ + bl 7c52a8 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2e4ea8 │ │ │ │ lsl r0, r0, #3 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ ldr r0, [r7, #500] @ 0x1f4 │ │ │ │ mov r1, #100 @ 0x64 │ │ │ │ @@ -148161,27 +148161,27 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r2, [pc, #1524] @ 2e521c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1492] @ 2e5220 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2e4a48 │ │ │ │ ldr r3, [pc, #1452] @ 2e5208 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e4998 │ │ │ │ ldr r3, [pc, #1436] @ 2e520c │ │ │ │ @@ -148197,27 +148197,27 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r7, [sp, #40] @ 0x28 │ │ │ │ mov r1, r7 │ │ │ │ str r7, [r0, #4] │ │ │ │ str r7, [r0, #8] │ │ │ │ str r7, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [pc, #1388] @ 2e5224 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1356] @ 2e5228 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2e4998 │ │ │ │ ldr r3, [pc, #1344] @ 2e522c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e4ff0 │ │ │ │ ldr r3, [pc, #1292] @ 2e520c │ │ │ │ @@ -148233,23 +148233,23 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1236] @ 2e5230 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r4, [sp, #28] │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e4910 │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r4, [r7, #472] @ 0x1d8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -148272,29 +148272,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r2, [pc, #1104] @ 2e5234 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r2, [pc, #1092] @ 2e5238 │ │ │ │ str r4, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1068] @ 2e523c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2e4a48 │ │ │ │ ldr r3, [pc, #1000] @ 2e5208 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e4a48 │ │ │ │ ldr r3, [pc, #984] @ 2e520c │ │ │ │ @@ -148310,31 +148310,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r2, [pc, #964] @ 2e5240 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #932] @ 2e5244 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2e4a48 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r5, [r7, #472] @ 0x1d8 │ │ │ │ - bl 99b6c8 │ │ │ │ + bl 99b710 │ │ │ │ ldr r3, [pc, #832] @ 2e51fc │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 2e4a48 │ │ │ │ ldr r3, [pc, #820] @ 2e5208 │ │ │ │ @@ -148356,27 +148356,27 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r2, [pc, #788] @ 2e5248 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #756] @ 2e524c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2e4a48 │ │ │ │ ldr r3, [pc, #672] @ 2e5208 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e4a7c │ │ │ │ ldr r3, [pc, #656] @ 2e520c │ │ │ │ @@ -148392,27 +148392,27 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r7, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #52] @ 0x34 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [pc, #652] @ 2e5250 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #620] @ 2e5254 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2e4a7c │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e4910 │ │ │ │ ldr r4, [r7, #472] @ 0x1d8 │ │ │ │ b 2e4d80 │ │ │ │ ldr r3, [pc, #508] @ 2e5208 │ │ │ │ @@ -148432,162 +148432,162 @@ │ │ │ │ beq 2e5114 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [pc, #500] @ 2e5258 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #468] @ 2e525c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2e4a14 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #452] @ 2e5260 │ │ │ │ ldr r0, [pc, #452] @ 2e5264 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2e4998 │ │ │ │ ldr r0, [pc, #428] @ 2e5268 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2e4d60 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #404] @ 2e526c │ │ │ │ ldr r0, [pc, #404] @ 2e5270 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2e4a7c │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #376] @ 2e5274 │ │ │ │ ldr r0, [pc, #376] @ 2e5278 │ │ │ │ mov r2, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2e4a48 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #348] @ 2e527c │ │ │ │ ldr r0, [pc, #348] @ 2e5280 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2e4a14 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #320] @ 2e5284 │ │ │ │ ldr r0, [pc, #320] @ 2e5288 │ │ │ │ mov r2, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2e4a48 │ │ │ │ ldr r3, [pc, #296] @ 2e528c │ │ │ │ ldr r0, [pc, #296] @ 2e5290 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #288] @ 2e5294 │ │ │ │ mov r2, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2e4a48 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #256] @ 2e5298 │ │ │ │ ldr r0, [pc, #256] @ 2e529c │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2e4a48 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #228] @ 2e52a0 │ │ │ │ ldr r0, [pc, #228] @ 2e52a4 │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2e4a48 │ │ │ │ addseq r6, ip, r8, asr #14 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x009c66f4 │ │ │ │ - rsbseq r3, r0, r8, lsl #19 │ │ │ │ - rsbseq r3, r0, ip, asr #18 │ │ │ │ - rsbseq pc, r9, r8, ror #27 │ │ │ │ + ldrsbeq r3, [r0], #-152 @ 0xffffff68 @ │ │ │ │ + @ instruction: 0x0070399c │ │ │ │ + rsbseq pc, r9, r8, lsr lr @ │ │ │ │ andeq r0, r0, r7, lsl #2 │ │ │ │ andeq r8, r1, r0, lsr #13 │ │ │ │ - rsbseq r8, r9, ip, lsr #22 │ │ │ │ - ldrsheq r5, [sl], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbseq r8, r9, ip, ror fp │ │ │ │ + rsbseq r5, sl, r8, asr #6 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ @ instruction: 0xffffdb70 │ │ │ │ addseq r6, ip, ip, ror #8 │ │ │ │ andeq r5, r0, r0, lsr #1 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq r3, r0, r0, asr r6 │ │ │ │ - ldrsbeq r1, [r0], #-244 @ 0xffffff0c @ │ │ │ │ - rsbseq r3, r0, r8, lsl r5 │ │ │ │ - ldrsbeq r1, [r0], #-236 @ 0xffffff14 @ │ │ │ │ - rsbseq r3, r0, r0, lsr #8 │ │ │ │ - rsbseq r1, r0, ip, asr #28 │ │ │ │ + rsbseq r3, r0, r0, lsr #13 │ │ │ │ + rsbseq r2, r0, r4, lsr #32 │ │ │ │ + rsbseq r3, r0, r8, ror #10 │ │ │ │ + rsbseq r1, r0, ip, lsr #30 │ │ │ │ + rsbseq r3, r0, r0, ror r4 │ │ │ │ + @ instruction: 0x00701e9c │ │ │ │ andeq r3, r0, r8, asr pc │ │ │ │ - rsbseq r3, r0, r4, asr #8 │ │ │ │ - rsbseq r8, r9, ip, lsl #12 │ │ │ │ - rsbseq r3, r0, ip, lsr r4 │ │ │ │ - rsbseq r1, r0, r8, lsl sp │ │ │ │ - rsbseq r3, r0, r4, ror #5 │ │ │ │ - rsbseq r1, r0, r8, lsl #25 │ │ │ │ - ldrsheq r3, [r0], #-16 @ │ │ │ │ - ldrsbeq r1, [r0], #-176 @ 0xffffff50 @ │ │ │ │ - rsbseq r3, r0, ip, lsr #2 │ │ │ │ - rsbseq r1, r0, r0, asr #22 │ │ │ │ - rsbseq r3, r0, r4, lsr #1 │ │ │ │ - rsbseq r1, r0, r0, lsr #21 │ │ │ │ - rsbseq r3, r0, ip, lsr r0 │ │ │ │ - rsbseq r1, r0, ip, ror #21 │ │ │ │ - rsbseq r3, r0, r0, lsr r1 │ │ │ │ - rsbseq r3, r0, r8, lsl r0 │ │ │ │ - ldrheq r1, [r0], #-164 @ 0xffffff5c @ │ │ │ │ - rsbseq r3, r0, r0, rrx │ │ │ │ - @ instruction: 0x00701a90 │ │ │ │ - rsbseq r2, r0, r8, ror #31 │ │ │ │ - rsbseq r1, r0, ip, ror #20 │ │ │ │ + @ instruction: 0x00703494 │ │ │ │ + rsbseq r8, r9, ip, asr r6 │ │ │ │ + rsbseq r3, r0, ip, lsl #9 │ │ │ │ + rsbseq r1, r0, r8, ror #26 │ │ │ │ + rsbseq r3, r0, r4, lsr r3 │ │ │ │ + ldrsbeq r1, [r0], #-200 @ 0xffffff38 @ │ │ │ │ + rsbseq r3, r0, r0, asr #4 │ │ │ │ + rsbseq r1, r0, r0, lsr #24 │ │ │ │ + rsbseq r3, r0, ip, ror r1 │ │ │ │ + @ instruction: 0x00701b90 │ │ │ │ + ldrsheq r3, [r0], #-4 @ │ │ │ │ + ldrsheq r1, [r0], #-160 @ 0xffffff60 @ │ │ │ │ + rsbseq r3, r0, ip, lsl #1 │ │ │ │ + rsbseq r1, r0, ip, lsr fp │ │ │ │ + rsbseq r3, r0, r0, lsl #3 │ │ │ │ + rsbseq r3, r0, r8, rrx │ │ │ │ + rsbseq r1, r0, r4, lsl #22 │ │ │ │ + ldrheq r3, [r0], #-0 @ │ │ │ │ + rsbseq r1, r0, r0, ror #21 │ │ │ │ rsbseq r3, r0, r8, lsr r0 │ │ │ │ - rsbseq r1, r0, r8, asr #20 │ │ │ │ - rsbseq r8, r9, ip, lsl #5 │ │ │ │ - rsbseq r1, r0, ip, lsl sl │ │ │ │ - ldrheq r3, [r0], #-12 @ │ │ │ │ - rsbseq r2, r0, r8, lsl #31 │ │ │ │ - ldrsheq r1, [r0], #-148 @ 0xffffff6c @ │ │ │ │ - rsbseq r2, r0, r0, lsl #31 │ │ │ │ - ldrsbeq r1, [r0], #-144 @ 0xffffff70 @ │ │ │ │ + ldrheq r1, [r0], #-172 @ 0xffffff54 @ │ │ │ │ + rsbseq r3, r0, r8, lsl #1 │ │ │ │ + @ instruction: 0x00701a98 │ │ │ │ + ldrsbeq r8, [r9], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbseq r1, r0, ip, ror #20 │ │ │ │ + rsbseq r3, r0, ip, lsl #2 │ │ │ │ + ldrsbeq r2, [r0], #-248 @ 0xffffff08 @ │ │ │ │ + rsbseq r1, r0, r4, asr #20 │ │ │ │ + ldrsbeq r2, [r0], #-240 @ 0xffffff10 @ │ │ │ │ + rsbseq r1, r0, r0, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ bl 253e4c <__errno_location@plt> │ │ │ │ ldr r6, [r0] │ │ │ │ @@ -148630,15 +148630,15 @@ │ │ │ │ cmp r1, #2 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r4, r3 │ │ │ │ beq 2e537c │ │ │ │ cmp r4, #0 │ │ │ │ beq 2e5374 │ │ │ │ pop {r4, lr} │ │ │ │ - b 98ba84 │ │ │ │ + b 98bacc │ │ │ │ pop {r4, lr} │ │ │ │ b 25585c │ │ │ │ bl 255580 │ │ │ │ b 2e5364 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -148736,18 +148736,18 @@ │ │ │ │ mvn r4, #0 │ │ │ │ str r3, [r0] │ │ │ │ b 2e53f0 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r5, ip, r8, ror sl │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r5, ip, r4, lsr #20 │ │ │ │ - rsbseq r2, r0, r4, lsl #28 │ │ │ │ - ldrsheq r2, [r0], #-212 @ 0xffffff2c @ │ │ │ │ - rsbseq r2, r0, r0, ror #27 │ │ │ │ - ldrsbeq r2, [r0], #-208 @ 0xffffff30 @ │ │ │ │ + rsbseq r2, r0, r4, asr lr │ │ │ │ + rsbseq r2, r0, r4, asr #28 │ │ │ │ + rsbseq r2, r0, r0, lsr lr │ │ │ │ + rsbseq r2, r0, r0, lsr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #380] @ 2e56c0 │ │ │ │ ldr r3, [pc, #380] @ 2e56c4 │ │ │ │ @@ -148845,18 +148845,18 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e5570 │ │ │ │ b 2e55a0 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009c58d8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r5, ip, r4, ror r8 │ │ │ │ - rsbseq r2, r0, ip, ror #24 │ │ │ │ - rsbseq r2, r0, ip, lsr ip │ │ │ │ - rsbseq r2, r0, ip, lsl #24 │ │ │ │ - rsbseq r2, r0, ip, lsr #23 │ │ │ │ + ldrheq r2, [r0], #-204 @ 0xffffff34 @ │ │ │ │ + rsbseq r2, r0, ip, lsl #25 │ │ │ │ + rsbseq r2, r0, ip, asr ip │ │ │ │ + ldrsheq r2, [r0], #-188 @ 0xffffff44 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #16 │ │ │ │ ldrd r4, [sp, #40] @ 0x28 │ │ │ │ mov r7, r1 │ │ │ │ @@ -148941,25 +148941,25 @@ │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r1, [pc, #968] @ 2e5c04 │ │ │ │ cmp r7, #0 │ │ │ │ cmpne r7, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ addeq r7, sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ - bl 99f618 │ │ │ │ + bl 99f660 │ │ │ │ ldr r1, [pc, #944] @ 2e5c08 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99f618 │ │ │ │ + bl 99f660 │ │ │ │ ldr r1, [pc, #928] @ 2e5c0c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99f618 │ │ │ │ + bl 99f660 │ │ │ │ cmp r6, #0 │ │ │ │ mov r9, r0 │ │ │ │ beq 2e5b3c │ │ │ │ ldr r1, [pc, #900] @ 2e5c10 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 2551b4 │ │ │ │ @@ -148997,32 +148997,32 @@ │ │ │ │ tst r3, #40 @ 0x28 │ │ │ │ beq 2e5a2c │ │ │ │ ldr r1, [pc, #764] @ 2e5c1c │ │ │ │ mov r2, #384 @ 0x180 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99f93c │ │ │ │ + bl 99f984 │ │ │ │ ldr r7, [pc, #744] @ 2e5c20 │ │ │ │ ldr r1, [pc, #744] @ 2e5c24 │ │ │ │ mov r2, #448 @ 0x1c0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #0 │ │ │ │ and r0, r0, r7 │ │ │ │ str r0, [r4, #560] @ 0x230 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99f93c │ │ │ │ + bl 99f984 │ │ │ │ and r0, r0, r7 │ │ │ │ str r0, [r4, #564] @ 0x234 │ │ │ │ mov r0, r8 │ │ │ │ bl 255ac0 │ │ │ │ str r0, [r4, #4] │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 99c014 │ │ │ │ + bl 99c05c │ │ │ │ ldr r2, [pc, #684] @ 2e5c28 │ │ │ │ ldr r3, [pc, #632] @ 2e5bf8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -149064,33 +149064,33 @@ │ │ │ │ bne 2e58b0 │ │ │ │ bic r6, r6, #1024 @ 0x400 │ │ │ │ orr r6, r6, #512 @ 0x200 │ │ │ │ b 2e58e8 │ │ │ │ ldr r1, [pc, #516] @ 2e5c38 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99f5b0 │ │ │ │ + bl 99f5f8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2e5ad0 │ │ │ │ ldr r1, [pc, #496] @ 2e5c3c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99f5b0 │ │ │ │ + bl 99f5f8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e595c │ │ │ │ ldr ip, [pc, #476] @ 2e5c40 │ │ │ │ ldr r3, [pc, #476] @ 2e5c44 │ │ │ │ ldr r1, [pc, #476] @ 2e5c48 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1568 @ 0x620 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ mvn r6, #0 │ │ │ │ b 2e5968 │ │ │ │ ldr r1, [pc, #440] @ 2e5c4c │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 2551b4 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -149111,125 +149111,125 @@ │ │ │ │ ldr r1, [pc, #380] @ 2e5c5c │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #376] @ 2e5c60 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 2e5a84 │ │ │ │ ldr r1, [pc, #352] @ 2e5c64 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99b468 │ │ │ │ + bl 99b4b0 │ │ │ │ b 2e5a84 │ │ │ │ ldr ip, [pc, #336] @ 2e5c68 │ │ │ │ ldr r3, [pc, #336] @ 2e5c6c │ │ │ │ ldr r1, [pc, #336] @ 2e5c70 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #332] @ 2e5c74 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 2e5a84 │ │ │ │ ldr r0, [pc, #308] @ 2e5c78 │ │ │ │ ldr r3, [pc, #308] @ 2e5c7c │ │ │ │ ldr r1, [pc, #308] @ 2e5c80 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1504 @ 0x5e0 │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ ldr r1, [pc, #280] @ 2e5c84 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99b504 │ │ │ │ + bl 99b54c │ │ │ │ b 2e5a84 │ │ │ │ ldr r1, [pc, #264] @ 2e5c88 │ │ │ │ ldr r3, [pc, #264] @ 2e5c8c │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r9} │ │ │ │ ldr r1, [pc, #256] @ 2e5c90 │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #252] @ 2e5c94 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ ldr r1, [pc, #240] @ 2e5c98 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99b504 │ │ │ │ + bl 99b54c │ │ │ │ b 2e5a84 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #220] @ 2e5c9c │ │ │ │ ldr r3, [pc, #220] @ 2e5ca0 │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r6} │ │ │ │ ldr r1, [pc, #212] @ 2e5ca4 │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #208] @ 2e5ca8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ ldr r1, [pc, #196] @ 2e5cac │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99b504 │ │ │ │ + bl 99b54c │ │ │ │ b 2e5a84 │ │ │ │ addseq r5, ip, r4, lsr #12 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x009c55f8 │ │ │ │ andeq r3, r0, ip, asr r8 │ │ │ │ - rsbseq r2, r0, r8, asr sl │ │ │ │ - ldrsbeq r4, [r6], #-196 @ 0xffffff3c @ │ │ │ │ - rsbseq r2, r0, r0, asr #20 │ │ │ │ - rsbseq r4, r6, r0, lsr #21 │ │ │ │ - rsbseq r2, r0, ip, asr #21 │ │ │ │ - ldrheq r2, [r0], #-172 @ 0xffffff54 @ │ │ │ │ - ldrsheq r2, [r0], #-160 @ 0xffffff60 @ │ │ │ │ + rsbseq r2, r0, r8, lsr #21 │ │ │ │ + rsbseq r4, r6, r4, lsr #26 │ │ │ │ + @ instruction: 0x00702a90 │ │ │ │ + ldrsheq r4, [r6], #-160 @ 0xffffff60 @ │ │ │ │ + rsbseq r2, r0, ip, lsl fp │ │ │ │ + rsbseq r2, r0, ip, lsl #22 │ │ │ │ + rsbseq r2, r0, r0, asr #22 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - rsbseq r2, r0, r0, ror #21 │ │ │ │ + rsbseq r2, r0, r0, lsr fp │ │ │ │ addseq r5, ip, r0, lsr #9 │ │ │ │ - rsbseq r2, r0, r8, ror r9 │ │ │ │ - rsbseq r2, r0, r8, ror #18 │ │ │ │ - rsbseq fp, r0, r4, asr #28 │ │ │ │ - rsbseq r2, r0, r0, ror #19 │ │ │ │ - ldrsbeq r2, [r0], #-144 @ 0xffffff70 @ │ │ │ │ - rsbseq r2, r0, ip, ror #19 │ │ │ │ - strdeq r5, [r4], r4 │ │ │ │ - rsbseq r2, r0, r4, asr #16 │ │ │ │ - rsbseq r2, r0, r0, lsl #18 │ │ │ │ - @ instruction: 0x0070289c │ │ │ │ - rsbseq r2, r0, r8, asr #18 │ │ │ │ - addeq r5, r4, ip, ror r0 │ │ │ │ - rsbseq r2, r0, ip, asr #15 │ │ │ │ - andeq r0, r0, ip, lsl r6 │ │ │ │ + rsbseq r2, r0, r8, asr #19 │ │ │ │ + ldrheq r2, [r0], #-152 @ 0xffffff68 @ │ │ │ │ + @ instruction: 0x0070be94 │ │ │ │ + rsbseq r2, r0, r0, lsr sl │ │ │ │ + rsbseq r2, r0, r0, lsr #20 │ │ │ │ + rsbseq r2, r0, ip, lsr sl │ │ │ │ + addeq r5, r4, r4, asr #2 │ │ │ │ + @ instruction: 0x00702894 │ │ │ │ + rsbseq r2, r0, r0, asr r9 │ │ │ │ rsbseq r2, r0, ip, ror #17 │ │ │ │ - rsbseq r3, r6, ip, lsr #18 │ │ │ │ - addeq r5, r4, ip, lsr r0 │ │ │ │ - rsbseq r2, r0, ip, lsl #15 │ │ │ │ - andeq r0, r0, fp, lsl #12 │ │ │ │ - rsbseq r2, r0, r0, lsl #15 │ │ │ │ - addeq r5, r4, r0, lsl r0 │ │ │ │ - rsbseq r2, r0, ip, asr r7 │ │ │ │ - rsbseq r2, r0, ip, ror r7 │ │ │ │ + @ instruction: 0x00702998 │ │ │ │ + addeq r5, r4, ip, asr #1 │ │ │ │ rsbseq r2, r0, ip, lsl r8 │ │ │ │ - addeq r4, r4, ip, asr #31 │ │ │ │ - rsbseq r2, r0, ip, lsl r7 │ │ │ │ + andeq r0, r0, ip, lsl r6 │ │ │ │ + rsbseq r2, r0, ip, lsr r9 │ │ │ │ + rsbseq r3, r6, ip, ror r9 │ │ │ │ + addeq r5, r4, ip, lsl #1 │ │ │ │ + ldrsbeq r2, [r0], #-124 @ 0xffffff84 @ │ │ │ │ + andeq r0, r0, fp, lsl #12 │ │ │ │ + ldrsbeq r2, [r0], #-112 @ 0xffffff90 @ │ │ │ │ + addeq r5, r4, r0, rrx │ │ │ │ + rsbseq r2, r0, ip, lsr #15 │ │ │ │ + rsbseq r2, r0, ip, asr #15 │ │ │ │ + rsbseq r2, r0, ip, ror #16 │ │ │ │ + addeq r5, r4, ip, lsl r0 │ │ │ │ + rsbseq r2, r0, ip, ror #14 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - rsbseq r2, r0, r4, lsl r8 │ │ │ │ - @ instruction: 0x0070279c │ │ │ │ - addeq r4, r4, ip, lsl #31 │ │ │ │ - ldrsbeq r2, [r0], #-108 @ 0xffffff94 @ │ │ │ │ + rsbseq r2, r0, r4, ror #16 │ │ │ │ + rsbseq r2, r0, ip, ror #15 │ │ │ │ + ldrdeq r4, [r4], ip │ │ │ │ + rsbseq r2, r0, ip, lsr #14 │ │ │ │ andeq r0, r0, pc, ror #11 │ │ │ │ - rsbseq r2, r0, r0, lsl #14 │ │ │ │ + rsbseq r2, r0, r0, asr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r2, [pc, #524] @ 2e5ed4 │ │ │ │ ldr r3, [pc, #524] @ 2e5ed8 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -149334,15 +149334,15 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r0] │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #156] @ 2e5f10 │ │ │ │ - bl 99bb4c │ │ │ │ + bl 99bb94 │ │ │ │ mov r0, r6 │ │ │ │ bl 253810 │ │ │ │ mvn r0, #0 │ │ │ │ b 2e5d9c │ │ │ │ bl 253e4c <__errno_location@plt> │ │ │ │ ldr r2, [pc, #132] @ 2e5f14 │ │ │ │ ldr r3, [pc, #132] @ 2e5f18 │ │ │ │ @@ -149354,15 +149354,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r0] │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r8 │ │ │ │ mov r2, #1424 @ 0x590 │ │ │ │ - bl 99bb4c │ │ │ │ + bl 99bb94 │ │ │ │ ldr r0, [r6] │ │ │ │ bl 254248 │ │ │ │ b 2e5e74 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r5, ip, r4, asr r1 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r5, ip, r4, lsr #2 │ │ │ │ @@ -149371,21 +149371,21 @@ │ │ │ │ andeq lr, r0, r3, asr pc │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ addseq r5, ip, r8, ror r0 │ │ │ │ stmdapl r6, {r1, r6, r8, r9, ip, lr}^ │ │ │ │ andeq r1, r0, r4, ror #3 │ │ │ │ andeq r2, r0, r8, ror #6 │ │ │ │ andeq r1, r0, r0, asr #28 │ │ │ │ - rsbseq r2, r0, r0, ror #12 │ │ │ │ - addeq r4, r4, r0, lsl sp │ │ │ │ - rsbseq r2, r0, r8, asr r4 │ │ │ │ + ldrheq r2, [r0], #-96 @ 0xffffffa0 @ │ │ │ │ + addeq r4, r4, r0, ror #26 │ │ │ │ + rsbseq r2, r0, r8, lsr #9 │ │ │ │ andeq r0, r0, r6, lsr #11 │ │ │ │ - rsbseq r2, r0, r4, lsr #12 │ │ │ │ - @ instruction: 0x00844cbc │ │ │ │ - rsbseq r2, r0, r8, lsl #8 │ │ │ │ + rsbseq r2, r0, r4, ror r6 │ │ │ │ + addeq r4, r4, ip, lsl #26 │ │ │ │ + rsbseq r2, r0, r8, asr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [r0, #8] │ │ │ │ mov r5, r1 │ │ │ │ tst r0, #32 │ │ │ │ @@ -149539,27 +149539,27 @@ │ │ │ │ ldr r0, [pc, #68] @ 2e61d4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ mov r2, #1264 @ 0x4f0 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - rsbseq r2, r0, r8, lsl #11 │ │ │ │ - rsbseq r2, r0, r8, asr r5 │ │ │ │ - rsbseq r0, fp, ip, ror #30 │ │ │ │ - rsbseq r5, sl, r0, lsr #30 │ │ │ │ - rsbseq lr, r0, r0, lsl #13 │ │ │ │ - rsbseq r2, r0, ip, asr #7 │ │ │ │ - strdeq r4, [r4], r8 │ │ │ │ - rsbseq r2, r0, r4, asr #2 │ │ │ │ - @ instruction: 0x00702390 │ │ │ │ + ldrsbeq r2, [r0], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbseq r2, r0, r8, lsr #11 │ │ │ │ + ldrheq r0, [fp], #-252 @ 0xffffff04 @ │ │ │ │ + rsbseq r5, sl, r0, ror pc │ │ │ │ + ldrsbeq lr, [r0], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbseq r2, r0, ip, lsl r4 │ │ │ │ + addeq r4, r4, r8, asr #20 │ │ │ │ + @ instruction: 0x00702194 │ │ │ │ + rsbseq r2, r0, r0, ror #7 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - ldrdeq r4, [r4], r4 @ │ │ │ │ - rsbseq r2, r0, r4, lsr #2 │ │ │ │ - rsbseq r2, r0, r0, ror r3 │ │ │ │ + addeq r4, r4, r4, lsr #20 │ │ │ │ + rsbseq r2, r0, r4, ror r1 │ │ │ │ + rsbseq r2, r0, r0, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r8, [pc, #156] @ 2e628c │ │ │ │ ldr r9, [pc, #156] @ 2e6290 │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -149597,16 +149597,16 @@ │ │ │ │ mov r0, r4 │ │ │ │ strb r3, [r4, #18] │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - rsbseq r2, r0, r8, ror #5 │ │ │ │ - ldrsheq r2, [r0], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbseq r2, r0, r8, lsr r3 │ │ │ │ + rsbseq r2, r0, r8, asr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ tst r0, #32 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ @@ -149673,16 +149673,16 @@ │ │ │ │ bl 254248 │ │ │ │ str r7, [r9] │ │ │ │ subs r7, r7, #2 │ │ │ │ movne r7, #1 │ │ │ │ ands r7, r7, sl, lsr #31 │ │ │ │ beq 2e62c0 │ │ │ │ b 2e6344 │ │ │ │ - rsbseq r2, r0, r0, lsl r2 │ │ │ │ - rsbseq r2, r0, r4, asr r1 │ │ │ │ + rsbseq r2, r0, r0, ror #4 │ │ │ │ + rsbseq r2, r0, r4, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ ldr ip, [pc, #356] @ 2e6540 │ │ │ │ ldrb r3, [r2] │ │ │ │ mov r4, r2 │ │ │ │ @@ -149762,29 +149762,29 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 2e52a8 │ │ │ │ b 2e6428 │ │ │ │ ldr r1, [pc, #64] @ 2e6558 │ │ │ │ ldr r0, [pc, #64] @ 2e655c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99caf4 │ │ │ │ + bl 99cb3c │ │ │ │ mov r0, r5 │ │ │ │ bl 254248 │ │ │ │ bl 253e4c <__errno_location@plt> │ │ │ │ mov r3, #6 │ │ │ │ str r3, [r0] │ │ │ │ b 2e6428 │ │ │ │ bl 256104 │ │ │ │ addseq r4, ip, r8, lsr sl │ │ │ │ andeq r4, r0, r0 │ │ │ │ andeq r8, r0, r1, asr #22 │ │ │ │ @ instruction: 0x000001b6 │ │ │ │ andeq r0, r0, r1, asr #4 │ │ │ │ addseq r4, ip, r8, ror #19 │ │ │ │ - rsbseq r2, r0, r8 │ │ │ │ + rsbseq r2, r0, r8, asr r0 │ │ │ │ adceq ip, fp, r8, lsr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ sub sp, sp, #132 @ 0x84 │ │ │ │ str r1, [sp, #12] │ │ │ │ @@ -150067,38 +150067,38 @@ │ │ │ │ ldr r2, [pc, #116] @ 2e6a44 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ umullseq r4, ip, r8, r8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - ldrsheq fp, [r9], #-156 @ 0xffffff64 @ │ │ │ │ - rsbseq r1, r0, r8, lsl #30 │ │ │ │ - rsbseq r1, r0, r0, lsl #31 │ │ │ │ - rsbseq r1, r0, r8, lsl #31 │ │ │ │ - rsbseq r1, r0, r8, ror #30 │ │ │ │ - rsbseq r1, r0, ip, lsr pc │ │ │ │ - rsbseq sl, pc, r8, lsr #23 │ │ │ │ - rsbseq r1, r0, r0, lsl lr │ │ │ │ - rsbseq r1, r0, r0, lsl #28 │ │ │ │ - ldrsheq r1, [r0], #-208 @ 0xffffff30 @ │ │ │ │ - rsbseq r1, r0, r0, ror #27 │ │ │ │ + rsbseq fp, r9, ip, asr #20 │ │ │ │ + rsbseq r1, r0, r8, asr pc │ │ │ │ + ldrsbeq r1, [r0], #-240 @ 0xffffff10 @ │ │ │ │ + ldrsbeq r1, [r0], #-248 @ 0xffffff08 @ │ │ │ │ + ldrheq r1, [r0], #-248 @ 0xffffff08 @ │ │ │ │ + rsbseq r1, r0, ip, lsl #31 │ │ │ │ + ldrsheq sl, [pc], #-184 @ │ │ │ │ + rsbseq r1, r0, r0, ror #28 │ │ │ │ + rsbseq r1, r0, r0, asr lr │ │ │ │ + rsbseq r1, r0, r0, asr #28 │ │ │ │ + rsbseq r1, r0, r0, lsr lr │ │ │ │ addseq r4, ip, ip, asr #11 │ │ │ │ - rsbseq sl, pc, ip, lsl #20 │ │ │ │ - rsbseq r1, r0, ip, lsl ip │ │ │ │ - ldrsheq r1, [r0], #-176 @ 0xffffff50 @ │ │ │ │ - rsbseq r1, r0, r4, asr #23 │ │ │ │ - rsbseq fp, r9, r8, lsr #13 │ │ │ │ - rsbseq sl, pc, r8, ror r9 @ │ │ │ │ - addeq r4, r4, r0, asr #3 │ │ │ │ - rsbseq r1, r0, r0, lsl r9 │ │ │ │ - rsbseq r1, r0, ip, lsl ip │ │ │ │ - umulleq r4, r4, ip, r1 @ │ │ │ │ - rsbseq r1, r0, r8, ror #17 │ │ │ │ - rsbseq r1, r0, r4, lsl #24 │ │ │ │ + rsbseq sl, pc, ip, asr sl @ │ │ │ │ + rsbseq r1, r0, ip, ror #24 │ │ │ │ + rsbseq r1, r0, r0, asr #24 │ │ │ │ + rsbseq r1, r0, r4, lsl ip │ │ │ │ + ldrsheq fp, [r9], #-104 @ 0xffffff98 @ │ │ │ │ + rsbseq sl, pc, r8, asr #19 │ │ │ │ + addeq r4, r4, r0, lsl r2 │ │ │ │ + rsbseq r1, r0, r0, ror #18 │ │ │ │ + rsbseq r1, r0, ip, ror #24 │ │ │ │ + addeq r4, r4, ip, ror #3 │ │ │ │ + rsbseq r1, r0, r8, lsr r9 │ │ │ │ + rsbseq r1, r0, r4, asr ip │ │ │ │ andeq r0, r0, r6, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #340] @ 2e6bb8 │ │ │ │ @@ -150188,15 +150188,15 @@ │ │ │ │ str r3, [r0] │ │ │ │ b 2e6adc │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009c43b8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ eoreq r8, r0, r0, lsl #18 │ │ │ │ addseq r4, ip, r4, lsr r3 │ │ │ │ - ldrheq r1, [r0], #-168 @ 0xffffff58 @ │ │ │ │ + rsbseq r1, r0, r8, lsl #22 │ │ │ │ │ │ │ │ 002e6bcc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ mov r5, r1 │ │ │ │ @@ -150275,15 +150275,15 @@ │ │ │ │ beq 2e6d8c │ │ │ │ mov r5, r8 │ │ │ │ b 2e6c44 │ │ │ │ ldr r1, [pc, #360] @ 2e6e7c │ │ │ │ ldr r0, [pc, #360] @ 2e6e80 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99caf4 │ │ │ │ + bl 99cb3c │ │ │ │ mov r0, r4 │ │ │ │ bl 254248 │ │ │ │ bl 253e4c <__errno_location@plt> │ │ │ │ mov r3, #6 │ │ │ │ str r3, [r0] │ │ │ │ mov r5, r8 │ │ │ │ mvn r4, #0 │ │ │ │ @@ -150363,23 +150363,23 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ mov r2, #93 @ 0x5d │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ bl 256104 │ │ │ │ addseq r4, ip, r0, lsr r2 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq r1, r0, ip, lsl #16 │ │ │ │ + rsbseq r1, r0, ip, asr r8 │ │ │ │ adceq fp, fp, ip, lsr lr │ │ │ │ addseq r4, ip, r8, asr #1 │ │ │ │ - addeq r3, r4, ip, lsr #26 │ │ │ │ - rsbseq r1, r0, ip, ror r4 │ │ │ │ - rsbseq r1, r0, ip, lsl #16 │ │ │ │ - addeq r3, r4, r8, lsl #26 │ │ │ │ - rsbseq r1, r0, r8, asr r4 │ │ │ │ - ldrsbeq r1, [r0], #-116 @ 0xffffff8c @ │ │ │ │ + addeq r3, r4, ip, ror sp │ │ │ │ + rsbseq r1, r0, ip, asr #9 │ │ │ │ + rsbseq r1, r0, ip, asr r8 │ │ │ │ + addeq r3, r4, r8, asr sp │ │ │ │ + rsbseq r1, r0, r8, lsr #9 │ │ │ │ + rsbseq r1, r0, r4, lsr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [r1, #4] │ │ │ │ mov r5, r2 │ │ │ │ @@ -150555,16 +150555,16 @@ │ │ │ │ str r7, [r4] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq r1, r0, ip, lsl r4 │ │ │ │ - rsbseq r1, r0, ip, ror #7 │ │ │ │ + rsbseq r1, r0, ip, ror #8 │ │ │ │ + rsbseq r1, r0, ip, lsr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r9, r2 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -150723,18 +150723,18 @@ │ │ │ │ bl 253e4c <__errno_location@plt> │ │ │ │ ldr r5, [r0] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 254248 │ │ │ │ str r5, [r4] │ │ │ │ b 2e7210 │ │ │ │ - rsbseq r1, r0, r8, lsl r3 │ │ │ │ - rsbseq r1, r0, r0, lsl r3 │ │ │ │ - ldrsheq r1, [r0], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbseq r1, r0, ip, lsr #3 │ │ │ │ + rsbseq r1, r0, r8, ror #6 │ │ │ │ + rsbseq r1, r0, r0, ror #6 │ │ │ │ + rsbseq r1, r0, r8, asr #4 │ │ │ │ + ldrsheq r1, [r0], #-28 @ 0xffffffe4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #264] @ 2e7550 │ │ │ │ ldr r3, [pc, #264] @ 2e7554 │ │ │ │ @@ -150930,16 +150930,16 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 255ef8 │ │ │ │ str r8, [r4] │ │ │ │ b 2e7630 │ │ │ │ bl 2e6560 │ │ │ │ mov r5, r0 │ │ │ │ b 2e76c0 │ │ │ │ - rsbseq r0, r0, r4, asr #30 │ │ │ │ - rsbseq r0, r0, r0, lsl pc │ │ │ │ + @ instruction: 0x00700f94 │ │ │ │ + rsbseq r0, r0, r0, ror #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #992] @ 2e7b5c │ │ │ │ mov r4, r3 │ │ │ │ @@ -151165,15 +151165,15 @@ │ │ │ │ beq 2e78fc │ │ │ │ b 2e7a84 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #116] @ 2e7b70 │ │ │ │ ldr r0, [pc, #116] @ 2e7b74 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99caf4 │ │ │ │ + bl 99cb3c │ │ │ │ mov r0, r5 │ │ │ │ bl 254248 │ │ │ │ bl 253e4c <__errno_location@plt> │ │ │ │ mov r2, #6 │ │ │ │ mov r3, r2 │ │ │ │ mvn r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -151189,20 +151189,20 @@ │ │ │ │ ldr r1, [pc, #40] @ 2e7b78 │ │ │ │ ldr r0, [pc, #40] @ 2e7b7c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ b 2e7b04 │ │ │ │ umullseq r3, ip, ip, r6 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq r0, r0, r8, lsl sp │ │ │ │ + rsbseq r0, r0, r8, ror #26 │ │ │ │ addseq r3, ip, r4, lsr r6 │ │ │ │ - rsbseq r0, r0, r0, asr #25 │ │ │ │ - rsbseq r0, r0, r4, lsr #20 │ │ │ │ + rsbseq r0, r0, r0, lsl sp │ │ │ │ + rsbseq r0, r0, r4, ror sl │ │ │ │ adceq fp, fp, r4, asr r0 │ │ │ │ - ldrsbeq r0, [r0], #-144 @ 0xffffff70 @ │ │ │ │ + rsbseq r0, r0, r0, lsr #20 │ │ │ │ adceq fp, fp, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [r1, #4] │ │ │ │ @@ -151392,18 +151392,18 @@ │ │ │ │ bl 253e4c <__errno_location@plt> │ │ │ │ ldr r5, [r0] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 254248 │ │ │ │ str r5, [r4] │ │ │ │ b 2e7c6c │ │ │ │ - rsbseq r0, r0, r8, lsl #17 │ │ │ │ - rsbseq r0, r0, r4, asr #16 │ │ │ │ - rsbseq r0, r0, r0, lsl #15 │ │ │ │ - rsbseq r0, r0, r8, lsr r7 │ │ │ │ + ldrsbeq r0, [r0], #-136 @ 0xffffff78 @ │ │ │ │ + @ instruction: 0x00700894 │ │ │ │ + ldrsbeq r0, [r0], #-112 @ 0xffffff90 @ │ │ │ │ + rsbseq r0, r0, r8, lsl #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #820] @ 2e81f0 │ │ │ │ sub sp, sp, #140 @ 0x8c │ │ │ │ @@ -151590,15 +151590,15 @@ │ │ │ │ mov r5, r0 │ │ │ │ b 2e80f4 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #104] @ 2e8208 │ │ │ │ ldr r0, [pc, #104] @ 2e820c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99caf4 │ │ │ │ + bl 99cb3c │ │ │ │ mov r0, r5 │ │ │ │ bl 254248 │ │ │ │ bl 253e4c <__errno_location@plt> │ │ │ │ mov r2, #6 │ │ │ │ mov fp, r2 │ │ │ │ mvn r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -151610,19 +151610,19 @@ │ │ │ │ mvn r5, #0 │ │ │ │ ldr fp, [r0] │ │ │ │ mov r4, r0 │ │ │ │ b 2e7fbc │ │ │ │ bl 256104 │ │ │ │ addseq r2, ip, r4, asr pc │ │ │ │ andeq r4, r0, r0 │ │ │ │ - ldrsbeq r0, [r0], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbseq r0, r0, ip, lsr #12 │ │ │ │ @ instruction: 0x009c2ef8 │ │ │ │ - rsbseq r0, r0, r4, lsl #11 │ │ │ │ + ldrsbeq r0, [r0], #-84 @ 0xffffffac @ │ │ │ │ andeq r8, r0, r2, asr #19 │ │ │ │ - rsbseq r0, r0, r0, lsl #7 │ │ │ │ + ldrsbeq r0, [r0], #-48 @ 0xffffffd0 @ │ │ │ │ @ instruction: 0x00aba9b0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #296] @ 2e8354 │ │ │ │ @@ -151875,16 +151875,16 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 255ef8 │ │ │ │ str r8, [r4] │ │ │ │ b 2e84e8 │ │ │ │ bl 2e6560 │ │ │ │ mov r5, r0 │ │ │ │ b 2e8580 │ │ │ │ - rsbseq r0, r0, ip, lsl #1 │ │ │ │ - rsbseq r0, r0, r8, asr r0 │ │ │ │ + ldrsbeq r0, [r0], #-12 @ │ │ │ │ + rsbseq r0, r0, r8, lsr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r1, #4] │ │ │ │ @@ -152339,47 +152339,47 @@ │ │ │ │ b 2e8bb8 │ │ │ │ mov r6, r0 │ │ │ │ b 2e8a4c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r2, ip, ip, ror #8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x009c23b8 │ │ │ │ - rsbeq pc, pc, r8, lsr #15 │ │ │ │ - rsbeq pc, pc, r0, lsl #15 │ │ │ │ - rsbeq pc, pc, r4, ror #14 │ │ │ │ - rsbeq pc, pc, ip, asr #14 │ │ │ │ - rsbseq r9, r9, r8, lsr r4 │ │ │ │ - rsbeq pc, pc, r4, asr #18 │ │ │ │ - rsbeq pc, pc, r4, asr #19 │ │ │ │ - rsbeq pc, pc, ip, asr #19 │ │ │ │ - rsbeq pc, pc, ip, lsr #19 │ │ │ │ - rsbeq pc, pc, ip, lsl #19 │ │ │ │ - rsbeq pc, pc, r8, ror #15 │ │ │ │ - rsbseq r9, r9, ip, asr #5 │ │ │ │ + strdeq pc, [pc], #-120 @ │ │ │ │ + ldrdeq pc, [pc], #-112 @ │ │ │ │ + strheq pc, [pc], #-116 @ │ │ │ │ + @ instruction: 0x006ff79c │ │ │ │ + rsbseq r9, r9, r8, lsl #9 │ │ │ │ + @ instruction: 0x006ff994 │ │ │ │ + rsbeq pc, pc, r4, lsl sl @ │ │ │ │ + rsbeq pc, pc, ip, lsl sl @ │ │ │ │ + strdeq pc, [pc], #-156 @ │ │ │ │ + ldrdeq pc, [pc], #-156 @ │ │ │ │ + rsbeq pc, pc, r8, lsr r8 @ │ │ │ │ + rsbseq r9, r9, ip, lsl r3 │ │ │ │ │ │ │ │ 002e8d8c : │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #16384 @ 0x4000 │ │ │ │ b 2e6bcc │ │ │ │ ldr r2, [pc, #4] @ 2e8da4 │ │ │ │ add r2, pc, r2 │ │ │ │ b 2eafcc │ │ │ │ - strheq pc, [pc], #-140 @ │ │ │ │ + rsbeq pc, pc, ip, lsl #18 │ │ │ │ ldr r2, [pc, #4] @ 2e8db4 │ │ │ │ add r2, pc, r2 │ │ │ │ b 2eafcc │ │ │ │ - ldrdeq pc, [pc], #-128 @ │ │ │ │ + rsbeq pc, pc, r0, lsr #18 │ │ │ │ ldr r2, [pc, #4] @ 2e8dc4 │ │ │ │ add r2, pc, r2 │ │ │ │ b 2eaf08 │ │ │ │ - @ instruction: 0x006ff89c │ │ │ │ + rsbeq pc, pc, ip, ror #17 │ │ │ │ ldr r2, [pc, #4] @ 2e8dd4 │ │ │ │ add r2, pc, r2 │ │ │ │ b 2eaf08 │ │ │ │ - strheq pc, [pc], #-128 @ │ │ │ │ + rsbeq pc, pc, r0, lsl #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #68] @ 2e8e34 │ │ │ │ add r2, pc, r2 │ │ │ │ bl 2eb098 │ │ │ │ @@ -152395,15 +152395,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x006ff890 │ │ │ │ + rsbeq pc, pc, r0, ror #17 │ │ │ │ subs r0, r3, #0 │ │ │ │ beq 2e8e88 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ @@ -152433,15 +152433,15 @@ │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq pc, pc, r4, lsr #16 │ │ │ │ + rsbeq pc, pc, r4, ror r8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #68] @ 2e8f2c │ │ │ │ add r2, pc, r2 │ │ │ │ bl 2eb098 │ │ │ │ @@ -152457,15 +152457,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq pc, pc, r4, ror r7 @ │ │ │ │ + rsbeq pc, pc, r4, asr #15 │ │ │ │ subs r0, r3, #0 │ │ │ │ beq 2e8f80 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ @@ -152495,15 +152495,15 @@ │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq pc, pc, r8, lsl #14 │ │ │ │ + rsbeq pc, pc, r8, asr r7 @ │ │ │ │ push {r4, r5} │ │ │ │ ldr r2, [r2] │ │ │ │ mov r4, #0 │ │ │ │ ldr r1, [r2, #8] │ │ │ │ mov r5, #0 │ │ │ │ strd r4, [r3] │ │ │ │ ldr r2, [r1, #268] @ 0x10c │ │ │ │ @@ -152573,28 +152573,28 @@ │ │ │ │ adceq r9, fp, r4, asr #21 │ │ │ │ andeq sl, r0, sp, asr #23 │ │ │ │ mov r0, #1 │ │ │ │ bx lr │ │ │ │ ldr r1, [pc, #8] @ 2e9100 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 993b74 │ │ │ │ - rsbeq r2, pc, ip, lsl r9 @ │ │ │ │ + b 993bbc │ │ │ │ + rsbeq r2, pc, ip, ror #18 │ │ │ │ ldr r3, [pc, #28] @ 2e9128 │ │ │ │ ldr r2, [pc, #28] @ 2e912c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 2e9130 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ addseq r1, ip, r0, lsl sp │ │ │ │ andeq r2, r0, r0, asr lr │ │ │ │ - strdeq r2, [pc], #-132 @ │ │ │ │ + rsbeq r2, pc, r4, asr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [r1, #4] │ │ │ │ mov r0, #552 @ 0x228 │ │ │ │ ldr r5, [r2] │ │ │ │ @@ -152652,18 +152652,18 @@ │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ add r0, r4, #12 │ │ │ │ str r5, [r4, #268] @ 0x10c │ │ │ │ str r4, [r4, #292] @ 0x124 │ │ │ │ - bl 98bdec │ │ │ │ + bl 98be34 │ │ │ │ ldr r3, [r6] │ │ │ │ stmib r4, {r3, r6} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ str r4, [r6] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r0, r4 │ │ │ │ cmp r3, #0 │ │ │ │ addne r2, r4, #4 │ │ │ │ strne r2, [r3, #8] │ │ │ │ mov r1, #0 │ │ │ │ @@ -153028,51 +153028,51 @@ │ │ │ │ beq 2e98d8 │ │ │ │ cmp r1, #0 │ │ │ │ beq 2e997c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r4, [r3] │ │ │ │ cmp r2, #47 @ 0x2f │ │ │ │ beq 2e9904 │ │ │ │ - bl 9a2ec0 │ │ │ │ + bl 9a2f08 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ bne 2e9844 │ │ │ │ ldr r3, [pc, #384] @ 2e99b8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ ldr r4, [r4] │ │ │ │ str r4, [sp, #8] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2e9868 │ │ │ │ b 2e987c │ │ │ │ ldr r4, [r4, #4] │ │ │ │ str r4, [sp, #8] │ │ │ │ cmp r4, #0 │ │ │ │ beq 2e987c │ │ │ │ mov r1, r5 │ │ │ │ add r0, r4, #12 │ │ │ │ bl 2551b4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2e9858 │ │ │ │ - bl 9a2ec0 │ │ │ │ + bl 9a2f08 │ │ │ │ ldr r4, [r0, #8] │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2e99a8 │ │ │ │ sub r4, r4, #1 │ │ │ │ cmp r4, #0 │ │ │ │ str r4, [r0, #8] │ │ │ │ bne 2e98bc │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ str r4, [r5] │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e9988 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e9914 │ │ │ │ @@ -153125,15 +153125,15 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ b 2e9810 │ │ │ │ strb r4, [r5, #4] │ │ │ │ ldr r3, [pc, #48] @ 2e99c4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 994b4c │ │ │ │ + bl 994b94 │ │ │ │ b 2e98bc │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ bl 256144 │ │ │ │ addseq r1, ip, r0, ror #12 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r1, ip, r8, asr #12 │ │ │ │ andeq r3, r0, r4, lsl lr │ │ │ │ @@ -153256,41 +153256,41 @@ │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r8, [r1] │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r7, r8 │ │ │ │ ldr r4, [r8, #8] │ │ │ │ ldr r5, [r7], #16 │ │ │ │ ldr r6, [r8, #4] │ │ │ │ - bl 9a2ec0 │ │ │ │ + bl 9a2f08 │ │ │ │ ldr r9, [pc, #408] @ 2e9d4c │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ bne 2e9bdc │ │ │ │ ldr r3, [pc, #384] @ 2e9d50 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ beq 2e9c10 │ │ │ │ mov r3, #0 │ │ │ │ b 2e9c00 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2e9c10 │ │ │ │ asr r2, r3, #31 │ │ │ │ cmp r6, r2 │ │ │ │ cmpeq r5, r3 │ │ │ │ bne 2e9bf0 │ │ │ │ - bl 9a2ec0 │ │ │ │ + bl 9a2f08 │ │ │ │ ldr sl, [r0, #8] │ │ │ │ mov fp, r0 │ │ │ │ cmp sl, #0 │ │ │ │ beq 2e9d48 │ │ │ │ sub sl, sl, #1 │ │ │ │ cmp sl, #0 │ │ │ │ str sl, [r0, #8] │ │ │ │ @@ -153326,27 +153326,27 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ str sl, [fp] │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ ldrb r3, [fp, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e9c34 │ │ │ │ strb sl, [fp, #4] │ │ │ │ ldr r3, [pc, #108] @ 2e9d54 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 994b4c │ │ │ │ + bl 994b94 │ │ │ │ b 2e9c34 │ │ │ │ mov r7, r4 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -153364,17 +153364,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 25351c │ │ │ │ bl 256144 │ │ │ │ addseq r1, ip, ip, ror #4 │ │ │ │ andeq r3, r0, r4, lsl lr │ │ │ │ andeq r1, r0, r4, lsr #23 │ │ │ │ - addeq r0, r4, r8, asr #29 │ │ │ │ - rsbeq lr, pc, r0, asr #19 │ │ │ │ - rsbeq lr, pc, r8, lsr #19 │ │ │ │ + addeq r0, r4, r8, lsl pc │ │ │ │ + rsbeq lr, pc, r0, lsl sl @ │ │ │ │ + strdeq lr, [pc], #-152 @ │ │ │ │ │ │ │ │ 002e9d64 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r7, r3 │ │ │ │ @@ -153467,18 +153467,18 @@ │ │ │ │ b 2e9ea4 │ │ │ │ mvn r5, #10 │ │ │ │ b 2e9ea4 │ │ │ │ ldrdeq r8, [fp], r8 @ │ │ │ │ umullseq r1, ip, r4, r0 │ │ │ │ andeq r2, r0, r0, asr lr │ │ │ │ adceq r8, fp, r0, lsl #27 │ │ │ │ - rsbeq r1, pc, r4, lsr ip @ │ │ │ │ + rsbeq r1, pc, r4, lsl #25 │ │ │ │ adceq r8, fp, ip, lsr #26 │ │ │ │ - ldrdeq lr, [pc], #-140 @ │ │ │ │ - ldrsbeq sl, [r0], #-136 @ 0xffffff78 @ │ │ │ │ + rsbeq lr, pc, ip, lsr #18 │ │ │ │ + rsbseq sl, r0, r8, lsr #18 │ │ │ │ adceq r8, fp, r0, asr #25 │ │ │ │ addseq pc, ip, r0, lsr #22 │ │ │ │ │ │ │ │ 002e9f04 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -153547,18 +153547,18 @@ │ │ │ │ ldr r3, [r0] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0] │ │ │ │ str r3, [r4, #276] @ 0x114 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r4, #280] @ 0x118 │ │ │ │ add r0, r4, #12 │ │ │ │ - bl 98bdec │ │ │ │ + bl 98be34 │ │ │ │ ldr r3, [r6] │ │ │ │ stmib r4, {r3, r6} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ str r4, [r6] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ addne r4, r4, #4 │ │ │ │ strne r4, [r3, #8] │ │ │ │ mov r4, #0 │ │ │ │ ldr r0, [pc, #84] @ 2ea0a8 │ │ │ │ @@ -153578,15 +153578,15 @@ │ │ │ │ b 2ea05c │ │ │ │ mvn r4, #10 │ │ │ │ b 2ea05c │ │ │ │ adceq r8, fp, r8, lsr ip │ │ │ │ @ instruction: 0x009c0ef4 │ │ │ │ andeq r2, r0, r0, asr lr │ │ │ │ adceq r8, fp, r4, ror #23 │ │ │ │ - @ instruction: 0x006f1a98 │ │ │ │ + rsbeq r1, pc, r8, ror #21 │ │ │ │ adceq r8, fp, r8, asr fp │ │ │ │ adceq r8, fp, r8, lsl #22 │ │ │ │ addseq pc, ip, ip, ror #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -153602,15 +153602,15 @@ │ │ │ │ mov r8, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r0, r7, #8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ str r8, [r4] │ │ │ │ - bl 993680 │ │ │ │ + bl 9936c8 │ │ │ │ ldr r3, [r4, #268] @ 0x10c │ │ │ │ ldr r2, [pc, #716] @ 2ea3dc │ │ │ │ ldm r3, {r1, ip} │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 2e91e4 │ │ │ │ @@ -153785,50 +153785,50 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ addseq r0, ip, r0, asr sp │ │ │ │ adceq r8, fp, r0, lsl #21 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq pc, ip, r4, lsl #18 │ │ │ │ - rsbeq lr, pc, r8, lsr #12 │ │ │ │ - rsbseq sl, r0, ip, lsr #12 │ │ │ │ + rsbeq lr, pc, r8, ror r6 @ │ │ │ │ + rsbseq sl, r0, ip, ror r6 │ │ │ │ @ instruction: 0x009c0cd8 │ │ │ │ andeq r3, r0, r0, ror fp │ │ │ │ + rsbeq lr, pc, r8, lsl r6 @ │ │ │ │ rsbeq lr, pc, r8, asr #11 │ │ │ │ - rsbeq lr, pc, r8, ror r5 @ │ │ │ │ @ instruction: 0xffffeef4 │ │ │ │ - rsbseq r1, r1, r4, asr #5 │ │ │ │ + rsbseq r1, r1, r4, lsl r3 │ │ │ │ @ instruction: 0xfffff520 │ │ │ │ - rsbeq lr, pc, r0, lsr r5 @ │ │ │ │ - rsbeq lr, pc, r8, lsl r5 @ │ │ │ │ - rsbeq lr, pc, r4, lsl #10 │ │ │ │ + rsbeq lr, pc, r0, lsl #11 │ │ │ │ + rsbeq lr, pc, r8, ror #10 │ │ │ │ + rsbeq lr, pc, r4, asr r5 @ │ │ │ │ addseq r0, ip, r8, ror #22 │ │ │ │ - strdeq r0, [r4], r0 @ │ │ │ │ - ldrdeq lr, [pc], #-48 @ │ │ │ │ - rsbeq lr, pc, ip, lsl #3 │ │ │ │ + addeq r0, r4, r0, asr #18 │ │ │ │ + rsbeq lr, pc, r0, lsr #8 │ │ │ │ + ldrdeq lr, [pc], #-28 @ │ │ │ │ andeq r0, r0, r1, ror #4 │ │ │ │ - addeq r0, r4, ip, asr #17 │ │ │ │ - rsbeq lr, pc, ip, lsr #7 │ │ │ │ - rsbeq lr, pc, r8, ror #2 │ │ │ │ + addeq r0, r4, ip, lsl r9 │ │ │ │ + strdeq lr, [pc], #-60 @ │ │ │ │ + strheq lr, [pc], #-24 @ │ │ │ │ andeq r0, r0, r9, asr r2 │ │ │ │ - addeq r0, r4, r8, lsr #17 │ │ │ │ - rsbeq lr, pc, r8, lsl #7 │ │ │ │ - rsbeq lr, pc, r4, asr #2 │ │ │ │ + strdeq r0, [r4], r8 │ │ │ │ + ldrdeq lr, [pc], #-56 @ │ │ │ │ + @ instruction: 0x006fe194 │ │ │ │ andeq r0, r0, r1, asr r2 │ │ │ │ - addeq r0, r4, r4, lsl #17 │ │ │ │ - rsbeq lr, pc, r4, ror #6 │ │ │ │ - rsbeq lr, pc, r0, lsr #2 │ │ │ │ + ldrdeq r0, [r4], r4 │ │ │ │ + strheq lr, [pc], #-52 @ │ │ │ │ + rsbeq lr, pc, r0, ror r1 @ │ │ │ │ andeq r0, r0, fp, asr #4 │ │ │ │ - addeq r0, r4, r0, ror #16 │ │ │ │ - rsbeq lr, pc, r0, asr #6 │ │ │ │ - strdeq lr, [pc], #-12 @ │ │ │ │ + @ instruction: 0x008408b0 │ │ │ │ + @ instruction: 0x006fe390 │ │ │ │ + rsbeq lr, pc, ip, asr #2 │ │ │ │ andeq r0, r0, r6, asr #4 │ │ │ │ - addeq r0, r4, ip, lsr r8 │ │ │ │ - rsbeq lr, pc, ip, lsl r3 @ │ │ │ │ - ldrdeq lr, [pc], #-8 @ │ │ │ │ + addeq r0, r4, ip, lsl #17 │ │ │ │ + rsbeq lr, pc, ip, ror #6 │ │ │ │ + rsbeq lr, pc, r8, lsr #2 │ │ │ │ andeq r0, r0, pc, lsr r2 │ │ │ │ │ │ │ │ 002ea470 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -154010,51 +154010,51 @@ │ │ │ │ bne 2ea5b4 │ │ │ │ ldr ip, [pc, #156] @ 2ea7e4 │ │ │ │ add ip, pc, ip │ │ │ │ b 2ea5bc │ │ │ │ ldr r0, [pc, #148] @ 2ea7e8 │ │ │ │ add r0, pc, r0 │ │ │ │ b 2ea4a4 │ │ │ │ - ldrdeq lr, [pc], #-32 @ │ │ │ │ + rsbeq lr, pc, r0, lsr #6 │ │ │ │ + rsbeq lr, pc, r4, lsr #6 │ │ │ │ + rsbeq lr, pc, ip, lsl r3 @ │ │ │ │ + rsbeq lr, pc, r4, lsl r3 @ │ │ │ │ + rsbeq lr, pc, ip, lsl #6 │ │ │ │ + rsbeq lr, pc, r0, lsl #6 │ │ │ │ + strdeq lr, [pc], #-36 @ │ │ │ │ + rsbeq lr, pc, ip, ror #5 │ │ │ │ + rsbeq lr, pc, r0, ror #5 │ │ │ │ + ldrdeq lr, [pc], #-40 @ │ │ │ │ ldrdeq lr, [pc], #-36 @ │ │ │ │ + ldrdeq lr, [pc], #-32 @ │ │ │ │ rsbeq lr, pc, ip, asr #5 │ │ │ │ - rsbeq lr, pc, r4, asr #5 │ │ │ │ - strheq lr, [pc], #-44 @ │ │ │ │ - strheq lr, [pc], #-32 @ │ │ │ │ - rsbeq lr, pc, r4, lsr #5 │ │ │ │ - @ instruction: 0x006fe29c │ │ │ │ - @ instruction: 0x006fe290 │ │ │ │ - rsbeq lr, pc, r8, lsl #5 │ │ │ │ - rsbeq lr, pc, r4, lsl #5 │ │ │ │ - rsbeq lr, pc, r0, lsl #5 │ │ │ │ - rsbeq lr, pc, ip, ror r2 @ │ │ │ │ andseq r1, r0, r0 │ │ │ │ - rsbeq lr, pc, r4, ror r2 @ │ │ │ │ - rsbseq r2, r9, r8, asr lr │ │ │ │ + rsbeq lr, pc, r4, asr #5 │ │ │ │ + rsbseq r2, r9, r8, lsr #29 │ │ │ │ subeq r4, r0, r0 │ │ │ │ - rsbeq lr, pc, r4, ror #4 │ │ │ │ - rsbeq lr, pc, r0, ror #4 │ │ │ │ - rsbeq lr, pc, r0, asr r1 @ │ │ │ │ - ldrheq r2, [r9], #-208 @ 0xffffff30 @ │ │ │ │ - rsbseq r2, r9, r0, lsr #27 │ │ │ │ - @ instruction: 0x00792d90 │ │ │ │ + strheq lr, [pc], #-36 @ │ │ │ │ + strheq lr, [pc], #-32 @ │ │ │ │ + rsbeq lr, pc, r0, lsr #3 │ │ │ │ + rsbseq r2, r9, r0, lsl #28 │ │ │ │ + ldrsheq r2, [r9], #-208 @ 0xffffff30 @ │ │ │ │ + rsbseq r2, r9, r0, ror #27 │ │ │ │ + ldrsbeq r2, [r9], #-208 @ 0xffffff30 @ │ │ │ │ + ldrheq r2, [r9], #-220 @ 0xffffff24 @ │ │ │ │ + rsbseq r2, r9, r8, lsr #27 │ │ │ │ + @ instruction: 0x00792d94 │ │ │ │ rsbseq r2, r9, r0, lsl #27 │ │ │ │ - rsbseq r2, r9, ip, ror #26 │ │ │ │ - rsbseq r2, r9, r8, asr sp │ │ │ │ - rsbseq r2, r9, r4, asr #26 │ │ │ │ - rsbseq r2, r9, r0, lsr sp │ │ │ │ - rsbseq r2, r9, r0, lsr #26 │ │ │ │ - rsbseq r2, r9, r0, lsl sp │ │ │ │ - rsbseq r2, r9, r0, lsl #26 │ │ │ │ - ldrsheq r2, [r9], #-192 @ 0xffffff40 @ │ │ │ │ - ldrsbeq r2, [r9], #-204 @ 0xffffff34 @ │ │ │ │ - rsbeq lr, pc, r4, ror #1 │ │ │ │ - ldrheq r2, [r9], #-200 @ 0xffffff38 @ │ │ │ │ - rsbseq r2, r9, ip, lsr #25 │ │ │ │ - rsbeq lr, pc, r8, lsr #32 │ │ │ │ + rsbseq r2, r9, r0, ror sp │ │ │ │ + rsbseq r2, r9, r0, ror #26 │ │ │ │ + rsbseq r2, r9, r0, asr sp │ │ │ │ + rsbseq r2, r9, r0, asr #26 │ │ │ │ + rsbseq r2, r9, ip, lsr #26 │ │ │ │ + rsbeq lr, pc, r4, lsr r1 @ │ │ │ │ + rsbseq r2, r9, r8, lsl #26 │ │ │ │ + ldrsheq r2, [r9], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq lr, pc, r8, ror r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r0, r2 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ @@ -154094,16 +154094,16 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 253e4c <__errno_location@plt> │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ mvn r4, #0 │ │ │ │ str r3, [r0] │ │ │ │ b 2ea878 │ │ │ │ - rsbeq lr, pc, r0, lsl r0 @ │ │ │ │ - strdeq sp, [pc], #-252 @ │ │ │ │ + rsbeq lr, pc, r0, rrx │ │ │ │ + rsbeq lr, pc, ip, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #96] @ 2ea92c │ │ │ │ mov r4, r2 │ │ │ │ @@ -154127,15 +154127,15 @@ │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbeq sp, pc, r0, asr pc @ │ │ │ │ + rsbeq sp, pc, r0, lsr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #96] @ 2ea9ac │ │ │ │ mov r4, r2 │ │ │ │ @@ -154159,15 +154159,15 @@ │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldrdeq sp, [pc], #-224 @ │ │ │ │ + rsbeq sp, pc, r0, lsr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #88] @ 2eaa24 │ │ │ │ mov r4, r2 │ │ │ │ @@ -154189,15 +154189,15 @@ │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq sp, pc, r8, asr lr @ │ │ │ │ + rsbeq sp, pc, r8, lsr #29 │ │ │ │ │ │ │ │ 002eaa28 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [r0, #12] │ │ │ │ @@ -154777,15 +154777,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq pc, fp, r4, ror #23 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - ldrdeq pc, [r3], r0 │ │ │ │ + addeq pc, r3, r0, lsr #20 │ │ │ │ addseq pc, fp, r4, lsl #23 │ │ │ │ ldr ip, [r0] │ │ │ │ ldr r2, [r0, #4] │ │ │ │ ldm r1, {r0, r3} │ │ │ │ cmp r2, r3 │ │ │ │ cmpeq ip, r0 │ │ │ │ moveq r0, #1 │ │ │ │ @@ -155018,17 +155018,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2eb6a8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2eb6ac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #112 @ 0x70 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - umulleq pc, r3, r4, r5 @ │ │ │ │ - rsbeq sp, pc, ip, asr #3 │ │ │ │ - ldrdeq sp, [pc], #-24 @ │ │ │ │ + addeq pc, r3, r4, ror #11 │ │ │ │ + rsbeq sp, pc, ip, lsl r2 @ │ │ │ │ + rsbeq sp, pc, r8, lsr #4 │ │ │ │ andeq r0, r0, lr, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #232] @ 2eb7b4 │ │ │ │ @@ -155060,23 +155060,23 @@ │ │ │ │ add r7, sp, #8 │ │ │ │ mov r0, r1 │ │ │ │ add r2, sp, #4 │ │ │ │ mov r1, sp │ │ │ │ blx r8 │ │ │ │ ldm sp, {r1, r2} │ │ │ │ mov r0, r7 │ │ │ │ - bl 9bf36c │ │ │ │ + bl 9bf3b4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 9bf324 │ │ │ │ + bl 9bf36c │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9bf5a8 │ │ │ │ + bl 9bf5f0 │ │ │ │ ldr r2, [pc, #72] @ 2eb7bc │ │ │ │ ldr r3, [pc, #64] @ 2eb7b8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -155208,17 +155208,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2eb9a0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r2, #396 @ 0x18c │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - umulleq pc, r3, ip, r2 @ │ │ │ │ - ldrdeq ip, [pc], #-232 @ │ │ │ │ - strdeq ip, [pc], #-228 @ │ │ │ │ + addeq pc, r3, ip, ror #5 │ │ │ │ + rsbeq ip, pc, r8, lsr #30 │ │ │ │ + rsbeq ip, pc, r4, asr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #408] @ 2ebb5c │ │ │ │ @@ -155506,30 +155506,30 @@ │ │ │ │ ldr r1, [pc, #32] @ 2ebe4c │ │ │ │ ldr r3, [r5, #20] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 508a2c │ │ │ │ b 2ebd54 │ │ │ │ - rsbseq fp, sl, r4, asr #4 │ │ │ │ - @ instruction: 0x006fca94 │ │ │ │ - rsbeq ip, pc, ip, ror #20 │ │ │ │ - rsbeq ip, pc, r4, ror sl @ │ │ │ │ + @ instruction: 0x007ab294 │ │ │ │ + rsbeq ip, pc, r4, ror #21 │ │ │ │ + strheq ip, [pc], #-172 @ │ │ │ │ + rsbeq ip, pc, r4, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r2 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r3 │ │ │ │ - bl 9d9098 │ │ │ │ + bl 9d90e0 │ │ │ │ bl 254da0 │ │ │ │ - bl 9d96e0 │ │ │ │ + bl 9d9728 │ │ │ │ and r8, r4, #255 @ 0xff │ │ │ │ mov r7, #1 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [pc, #352] @ 2ebff4 │ │ │ │ add ip, r0, #1 │ │ │ │ cmp r0, #0 │ │ │ │ addge ip, ip, r0 │ │ │ │ @@ -155646,21 +155646,21 @@ │ │ │ │ ldr r0, [r5, #8] │ │ │ │ bl 2553a0 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r3, [r4, #20] │ │ │ │ cmp r3, #1 │ │ │ │ beq 2ec0d8 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 993680 │ │ │ │ + bl 9936c8 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ cmp r3, #1 │ │ │ │ beq 2ec0f0 │ │ │ │ add r0, r4, #116 @ 0x74 │ │ │ │ - bl 993680 │ │ │ │ + bl 9936c8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -155673,31 +155673,31 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #84] @ 2ec120 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ add r0, r4, #24 │ │ │ │ - bl 9b2450 │ │ │ │ + bl 9b2498 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ cmp r3, #1 │ │ │ │ bne 2ec084 │ │ │ │ add r0, r4, #88 @ 0x58 │ │ │ │ - bl 9b2450 │ │ │ │ + bl 9b2498 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addeq lr, r3, ip, asr fp │ │ │ │ - @ instruction: 0x006fc794 │ │ │ │ - rsbeq ip, pc, r0, lsr #15 │ │ │ │ + addeq lr, r3, ip, lsr #23 │ │ │ │ + rsbeq ip, pc, r4, ror #15 │ │ │ │ + strdeq ip, [pc], #-112 @ │ │ │ │ andeq r0, r0, r1, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #184] @ 2ec1f8 │ │ │ │ @@ -155722,15 +155722,15 @@ │ │ │ │ sub r4, r4, #24 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2ec1b0 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2ec1b0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d8d2c │ │ │ │ + bl 9d8d74 │ │ │ │ cmp r4, r1 │ │ │ │ subne r4, r4, r1 │ │ │ │ moveq r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 2ec200 │ │ │ │ ldr r3, [pc, #64] @ 2ec1fc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -155781,15 +155781,15 @@ │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ bne 2ec7b0 │ │ │ │ ldr r0, [pc, #1400] @ 2ec7f8 │ │ │ │ ldr r1, [pc, #1400] @ 2ec7fc │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #3 │ │ │ │ - bl 99cbec │ │ │ │ + bl 99cc34 │ │ │ │ mov r3, #0 │ │ │ │ add r0, r6, #8 │ │ │ │ mov r2, #8 │ │ │ │ str r3, [r6, #8] │ │ │ │ add r1, r5, r2 │ │ │ │ str r3, [r0, #4] │ │ │ │ bl 2542fc │ │ │ │ @@ -155839,15 +155839,15 @@ │ │ │ │ str r4, [sp, #16] │ │ │ │ str r4, [sp, #32] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ - bl 9a66e8 │ │ │ │ + bl 9a6730 │ │ │ │ add r9, sp, #32 │ │ │ │ subs sl, r0, #0 │ │ │ │ beq 2ec64c │ │ │ │ ldr r4, [sl, #8] │ │ │ │ mov r2, #32 │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ @@ -155901,15 +155901,15 @@ │ │ │ │ eor r4, r4, r4, lsr #15 │ │ │ │ mul r4, sl, r4 │ │ │ │ mov r1, r9 │ │ │ │ eor r4, r4, r4, lsr #13 │ │ │ │ mul r3, r4, r3 │ │ │ │ eor r4, r3, r3, lsr #16 │ │ │ │ mov r2, r4 │ │ │ │ - bl 9a66e8 │ │ │ │ + bl 9a6730 │ │ │ │ subs r8, r0, #0 │ │ │ │ beq 2ec4b4 │ │ │ │ ldr r2, [r8, #32] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ lsl r3, r3, r2 │ │ │ │ sub r0, r2, #32 │ │ │ │ @@ -155949,23 +155949,23 @@ │ │ │ │ bl 2ebe50 │ │ │ │ ldr r0, [r7, #16] │ │ │ │ mov r3, #0 │ │ │ │ add r0, r0, #4352 @ 0x1100 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, r0, #32 │ │ │ │ - bl 9a66f0 │ │ │ │ + bl 9a6738 │ │ │ │ b 2ec478 │ │ │ │ ldr r3, [pc, #740] @ 2ec820 │ │ │ │ ldr r1, [pc, #740] @ 2ec824 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 99cbec │ │ │ │ + bl 99cc34 │ │ │ │ ldr r2, [r5] │ │ │ │ str r2, [sp, #8] │ │ │ │ mul r4, sl, r2 │ │ │ │ ldr r0, [pc, #676] @ 2ec808 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r3, [pc, #672] @ 2ec80c │ │ │ │ mla r0, sl, r2, r0 │ │ │ │ @@ -156015,15 +156015,15 @@ │ │ │ │ eor r4, r3, r3, lsr #16 │ │ │ │ mov r2, r4 │ │ │ │ str r8, [r9, #12] │ │ │ │ str r8, [r9, #16] │ │ │ │ str r8, [r9, #20] │ │ │ │ str r8, [sp, #24] │ │ │ │ str r8, [sp, #28] │ │ │ │ - bl 9a66e8 │ │ │ │ + bl 9a6730 │ │ │ │ subs sl, r0, #0 │ │ │ │ beq 2ec6c0 │ │ │ │ ldrd r2, [sl, #16] │ │ │ │ strd r2, [r6, #8] │ │ │ │ b 2ec2ac │ │ │ │ mov r0, #16 │ │ │ │ bl 253504 │ │ │ │ @@ -156040,15 +156040,15 @@ │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ add r0, fp, #4288 @ 0x10c0 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r8 │ │ │ │ str r1, [sl, #8] │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ mov r1, sl │ │ │ │ - bl 9a66f0 │ │ │ │ + bl 9a6738 │ │ │ │ ldr r3, [r7, #16] │ │ │ │ add r3, r3, #4416 @ 0x1140 │ │ │ │ ldr r2, [r3, #48] @ 0x30 │ │ │ │ ldr r1, [r3, #52] @ 0x34 │ │ │ │ adds r2, r2, #1 │ │ │ │ str r2, [r3, #48] @ 0x30 │ │ │ │ adc r2, r1, #0 │ │ │ │ @@ -156108,50 +156108,50 @@ │ │ │ │ ldr r1, [r0, #4] │ │ │ │ bic r1, r1, ip │ │ │ │ str r1, [r0, #4] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ mov r1, sl │ │ │ │ add r0, r0, #4416 @ 0x1140 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 9a66f0 │ │ │ │ + bl 9a6738 │ │ │ │ b 2ec640 │ │ │ │ ldr r0, [pc, #116] @ 2ec82c │ │ │ │ ldr r1, [pc, #116] @ 2ec830 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #2 │ │ │ │ - bl 99caf4 │ │ │ │ + bl 99cb3c │ │ │ │ mvn r0, #18 │ │ │ │ b 2ec2f8 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r1, [pc, #84] @ 2ec834 │ │ │ │ add r0, r3, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99caf4 │ │ │ │ + bl 99cb3c │ │ │ │ mvn r0, #22 │ │ │ │ b 2ec2f8 │ │ │ │ @ instruction: 0x009bebf0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ strdeq r6, [fp], ip @ │ │ │ │ - rsbeq ip, pc, r4, asr r7 @ │ │ │ │ + rsbeq ip, pc, r4, lsr #15 │ │ │ │ addseq lr, fp, ip, lsl fp │ │ │ │ strbhi ip, [fp, #2679]! @ 0xa77 │ │ │ │ strtcs r4, [r3], #-1065 @ 0xfffffbd7 │ │ │ │ @ instruction: 0x9e3779b1 │ │ │ │ @ instruction: 0x9773d6da │ │ │ │ bicvs r8, r8, r0, asr r6 │ │ │ │ ldrbcs lr, [r4, pc, lsr #22] │ │ │ │ adcsgt sl, r2, #976 @ 0x3d0 │ │ │ │ adceq r6, fp, r0, asr #12 │ │ │ │ - rsbeq ip, pc, r0, ror r3 @ │ │ │ │ + rsbeq ip, pc, r0, asr #7 │ │ │ │ strbhi ip, [fp, #2680]! @ 0xa78 │ │ │ │ adceq r6, fp, r4, asr #7 │ │ │ │ - rsbeq ip, pc, r4, ror r1 @ │ │ │ │ - rsbeq ip, pc, r8, lsl #2 │ │ │ │ + rsbeq ip, pc, r4, asr #3 │ │ │ │ + rsbeq ip, pc, r8, asr r1 @ │ │ │ │ │ │ │ │ 002ec838 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r7, [r0] │ │ │ │ @@ -156453,16 +156453,16 @@ │ │ │ │ b 2ecad4 │ │ │ │ mvn r6, #1 │ │ │ │ b 2ecae8 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq lr, fp, r8, asr #7 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq lr, fp, ip, lsr #6 │ │ │ │ - rsbseq r1, r7, ip, asr #28 │ │ │ │ - rsbseq sl, sl, r0, ror #6 │ │ │ │ + @ instruction: 0x00771e9c │ │ │ │ + ldrheq sl, [sl], #-48 @ 0xffffffd0 @ │ │ │ │ │ │ │ │ 002ecce4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -156591,30 +156591,30 @@ │ │ │ │ cmp r2, #1 │ │ │ │ beq 2ecfcc │ │ │ │ cmp r2, #2 │ │ │ │ beq 2ecff8 │ │ │ │ ldr r3, [fp, #4] │ │ │ │ cmp r3, sl │ │ │ │ bgt 2ece88 │ │ │ │ - bl 9b3988 │ │ │ │ + bl 9b39d0 │ │ │ │ ldr r2, [sp] │ │ │ │ ldr r3, [pc, #328] @ 2ed044 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [pc, #324] @ 2ed048 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9b1348 │ │ │ │ + bl 9b1390 │ │ │ │ mov r5, r0 │ │ │ │ - bl 9afe50 │ │ │ │ - bl 9b1ea8 │ │ │ │ + bl 9afe98 │ │ │ │ + bl 9b1ef0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9afe58 │ │ │ │ + bl 9afea0 │ │ │ │ cmp r4, #0 │ │ │ │ str r4, [sp, #12] │ │ │ │ beq 2ed024 │ │ │ │ mov r7, #0 │ │ │ │ add r8, r9, #16 │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r1] │ │ │ │ @@ -156629,15 +156629,15 @@ │ │ │ │ ldr r1, [r3, #164] @ 0xa4 │ │ │ │ str r1, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ addeq r7, r7, #1 │ │ │ │ cmp r1, #0 │ │ │ │ bne 2ecf44 │ │ │ │ mov r5, r1 │ │ │ │ - bl 9b1ea8 │ │ │ │ + bl 9b1ef0 │ │ │ │ ldr r2, [pc, #188] @ 2ed04c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, #8] │ │ │ │ sub r3, r3, r7 │ │ │ │ str r3, [r2, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #12] │ │ │ │ @@ -156669,24 +156669,24 @@ │ │ │ │ mov r2, #1 │ │ │ │ str r4, [r3, #164] @ 0xa4 │ │ │ │ add sl, sl, #1 │ │ │ │ mov r4, r3 │ │ │ │ str r1, [r3, #16] │ │ │ │ str r2, [r3, #156] @ 0x9c │ │ │ │ b 2ecee0 │ │ │ │ - bl 9b1ea8 │ │ │ │ + bl 9b1ef0 │ │ │ │ b 2ecfbc │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq lr, fp, r4, rrx │ │ │ │ addseq lr, fp, r8, asr #32 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x009bdff4 │ │ │ │ adceq r5, fp, r0, lsl #26 │ │ │ │ @ instruction: 0x00004abc │ │ │ │ - rsbeq fp, pc, r4, asr #23 │ │ │ │ + rsbeq fp, pc, r4, lsl ip @ │ │ │ │ strdeq r5, [fp], r0 @ │ │ │ │ │ │ │ │ 002ed050 : │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -156755,17 +156755,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 2ed178 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 25351c │ │ │ │ - ldrdeq sp, [r3], r0 │ │ │ │ - rsbeq fp, pc, ip, lsl #19 │ │ │ │ - rsbeq fp, pc, r4, lsl #14 │ │ │ │ + addeq sp, r3, r0, lsr #22 │ │ │ │ + ldrdeq fp, [pc], #-156 @ │ │ │ │ + rsbeq fp, pc, r4, asr r7 @ │ │ │ │ andeq r0, r0, r1, lsl r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #852] @ 2ed4e8 │ │ │ │ ldr r3, [pc, #852] @ 2ed4ec │ │ │ │ @@ -156847,15 +156847,15 @@ │ │ │ │ strbge r6, [r4, #6] │ │ │ │ add r7, r7, #4096 @ 0x1000 │ │ │ │ ldr r3, [r7, #64] @ 0x40 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #16] │ │ │ │ blx r3 │ │ │ │ add r0, r4, #8 │ │ │ │ - bl 9b22e0 │ │ │ │ + bl 9b2328 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ed338 │ │ │ │ ldr r2, [pc, #532] @ 2ed504 │ │ │ │ ldr r3, [pc, #504] @ 2ed4ec │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -156919,22 +156919,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ stm sp, {r7, r8, r9} │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #256] @ 2ed518 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldrh r7, [r4, #4] │ │ │ │ b 2ed294 │ │ │ │ ldr r3, [pc, #240] @ 2ed51c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ed394 │ │ │ │ @@ -156952,57 +156952,57 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r5, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 2ed520 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r7, [r4, #16] │ │ │ │ b 2ed394 │ │ │ │ ldr r0, [pc, #116] @ 2ed524 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldrh r7, [r4, #4] │ │ │ │ b 2ed294 │ │ │ │ ldr r0, [pc, #88] @ 2ed528 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r7, [r4, #16] │ │ │ │ b 2ed394 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq sp, fp, r8, lsl #25 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq sp, fp, r4, asr ip │ │ │ │ - rsbseq r7, ip, r8, ror r2 │ │ │ │ - ldrheq r7, [r6], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbseq r7, ip, r8, asr #5 │ │ │ │ + rsbseq r7, r6, r8, lsl #8 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ - rsbeq fp, pc, r8, ror #17 │ │ │ │ + rsbeq fp, pc, r8, lsr r9 @ │ │ │ │ addseq sp, fp, ip, lsr #22 │ │ │ │ @ instruction: 0x009bdadc │ │ │ │ strdeq r4, [r0], -ip │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq fp, pc, ip, lsl r7 @ │ │ │ │ + rsbeq fp, pc, ip, ror #14 │ │ │ │ muleq r0, r4, r4 │ │ │ │ - rsbeq fp, pc, r4, asr r6 @ │ │ │ │ - rsbeq fp, pc, r8, lsr #13 │ │ │ │ - rsbeq fp, pc, r4, asr #12 │ │ │ │ + rsbeq fp, pc, r4, lsr #13 │ │ │ │ + strdeq fp, [pc], #-104 @ │ │ │ │ + @ instruction: 0x006fb694 │ │ │ │ mvn r1, #29 │ │ │ │ b 2ed17c │ │ │ │ mvn r1, #94 @ 0x5e │ │ │ │ b 2ed17c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -157293,30 +157293,30 @@ │ │ │ │ str r4, [sp, #56] @ 0x38 │ │ │ │ str r4, [sp, #60] @ 0x3c │ │ │ │ add r4, sp, #48 @ 0x30 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #32] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str sl, [sp, #20] │ │ │ │ str fp, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #204] @ 2edadc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r8, [sp, #44] @ 0x2c │ │ │ │ b 2ed60c │ │ │ │ ldr r3, [r9, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2eda7c │ │ │ │ add r7, sp, #112 @ 0x70 │ │ │ │ mov r3, r7 │ │ │ │ @@ -157333,42 +157333,42 @@ │ │ │ │ b 2ed700 │ │ │ │ cmp r0, #0 │ │ │ │ orr r2, r2, #4096 @ 0x1000 │ │ │ │ bne 2ed808 │ │ │ │ b 2ed878 │ │ │ │ add r0, r9, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b2fd4 │ │ │ │ + bl 9b301c │ │ │ │ b 2eda50 │ │ │ │ add r0, r9, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b310c │ │ │ │ + bl 9b3154 │ │ │ │ b 2eda28 │ │ │ │ ldr r0, [pc, #76] @ 2edae0 │ │ │ │ stmib sp, {r3, sl} │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r8, [sp, #44] @ 0x2c │ │ │ │ b 2ed60c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq sp, fp, r4, asr #17 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq fp, pc, ip, asr #11 │ │ │ │ + rsbeq fp, pc, ip, lsl r6 @ │ │ │ │ addseq sp, fp, r4, lsr r8 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq sp, fp, r8, asr #13 │ │ │ │ movshi r0, #0 │ │ │ │ andeq r3, r0, r4, asr #30 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq fp, pc, r0, lsl #3 │ │ │ │ - rsbeq fp, pc, r0, asr #2 │ │ │ │ + ldrdeq fp, [pc], #-16 @ │ │ │ │ + @ instruction: 0x006fb190 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3768] @ 0xeb8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #900] @ 2ede84 │ │ │ │ ldr r3, [pc, #900] @ 2ede88 │ │ │ │ @@ -157518,25 +157518,25 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r6, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #52] @ 0x34 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #300] @ 2edeac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ b 2edb88 │ │ │ │ ldr r3, [pc, #284] @ 2edeb0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2edcb8 │ │ │ │ @@ -157561,61 +157561,61 @@ │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ strd r8, [sp, #24] │ │ │ │ stm sp, {r7, sl, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 2edeb4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2edcb8 │ │ │ │ ldr r0, [pc, #116] @ 2edeb8 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ b 2edb88 │ │ │ │ ldr r0, [pc, #92] @ 2edebc │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2edcb8 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq sp, fp, r8, lsl r3 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - ldrheq r6, [r6], #-172 @ 0xffffff54 @ │ │ │ │ + rsbseq r6, r6, ip, lsl #22 │ │ │ │ @ instruction: 0x009bd2b8 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq sp, fp, r4, lsl #4 │ │ │ │ - rsbeq sl, pc, r0, ror #31 │ │ │ │ + rsbeq fp, pc, r0, lsr r0 @ │ │ │ │ andeq r4, r0, ip, lsr #28 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq sl, pc, r4, lsr #29 │ │ │ │ + strdeq sl, [pc], #-228 @ │ │ │ │ andeq r2, r0, r4, asr #20 │ │ │ │ - rsbeq sl, pc, r0, asr #28 │ │ │ │ - rsbeq sl, pc, r4, lsl #28 │ │ │ │ - rsbeq sl, pc, ip, asr lr @ │ │ │ │ + @ instruction: 0x006fae90 │ │ │ │ + rsbeq sl, pc, r4, asr lr @ │ │ │ │ + rsbeq sl, pc, ip, lsr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #504] @ 2ee0d0 │ │ │ │ ldr r1, [pc, #504] @ 2ee0d4 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -157719,46 +157719,46 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #24 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r7, [sp, #28] │ │ │ │ str r7, [sp, #32] │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ str r4, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 2ee0f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r4, [sp, #20] │ │ │ │ b 2edf38 │ │ │ │ ldr r0, [pc, #68] @ 2ee0f8 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r4, [sp, #20] │ │ │ │ b 2edf38 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq ip, fp, r4, asr #30 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq r6, r6, r4, lsl r7 │ │ │ │ + rsbseq r6, r6, r4, ror #14 │ │ │ │ addseq ip, fp, r8, lsl #30 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq ip, fp, ip, lsr lr │ │ │ │ andeq r4, r0, r0, lsr #5 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq sl, pc, ip, ror ip @ │ │ │ │ - @ instruction: 0x006fac94 │ │ │ │ + rsbeq sl, pc, ip, asr #25 │ │ │ │ + rsbeq sl, pc, r4, ror #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #432] @ 2ee2c4 │ │ │ │ ldr r1, [pc, #432] @ 2ee2c8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -157844,46 +157844,46 @@ │ │ │ │ mov r1, r6 │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ str r6, [sp, #28] │ │ │ │ str r6, [sp, #32] │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ str r8, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 2ee2e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r8, [sp, #20] │ │ │ │ b 2ee178 │ │ │ │ ldr r0, [pc, #68] @ 2ee2ec │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r8, [sp, #20] │ │ │ │ b 2ee178 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq ip, fp, r8, lsl #26 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - ldrsbeq r6, [r6], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbseq r6, r6, r0, lsr #10 │ │ │ │ addseq ip, fp, r8, asr #25 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq ip, fp, r8, asr #24 │ │ │ │ andeq r4, r0, r8, lsl r4 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - ldrdeq sl, [pc], #-172 @ │ │ │ │ - rsbeq sl, pc, ip, ror #21 │ │ │ │ + rsbeq sl, pc, ip, lsr #22 │ │ │ │ + rsbeq sl, pc, ip, lsr fp @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, sp, #140 @ 0x8c │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ ldr ip, [pc, #1268] @ 2ee804 │ │ │ │ @@ -157950,15 +157950,15 @@ │ │ │ │ cmp r3, #3 │ │ │ │ beq 2ee5fc │ │ │ │ mvn r4, #21 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 2eb7c0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9bfa58 │ │ │ │ + bl 9bfaa0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 2ed17c │ │ │ │ ldr r2, [pc, #1000] @ 2ee818 │ │ │ │ ldr r3, [pc, #980] @ 2ee808 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -157976,15 +157976,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [r6, #16] │ │ │ │ cmn r3, #1 │ │ │ │ beq 2ee404 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9bf324 │ │ │ │ + bl 9bf36c │ │ │ │ mov sl, #0 │ │ │ │ mov fp, r5 │ │ │ │ b 2ee4c4 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ adds r3, r3, r4 │ │ │ │ @@ -157994,21 +157994,21 @@ │ │ │ │ cmpne sl, r2 │ │ │ │ movcc r2, #1 │ │ │ │ movcs r2, #0 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bcs 2ee528 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9bfa94 │ │ │ │ + bl 9bfadc │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ mov r2, sl │ │ │ │ sub r3, r3, sl │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9bf5a8 │ │ │ │ + bl 9bf5f0 │ │ │ │ ldrd r4, [sp, #64] @ 0x40 │ │ │ │ ldrd r2, [sp, #112] @ 0x70 │ │ │ │ strd r4, [sp] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, fp │ │ │ │ bl 2f7bdc │ │ │ │ subs r4, r0, #0 │ │ │ │ @@ -158016,15 +158016,15 @@ │ │ │ │ cmn r4, #4 │ │ │ │ bne 2ee518 │ │ │ │ ldrb r3, [fp, #7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ee4e4 │ │ │ │ mov r5, fp │ │ │ │ mov r0, r7 │ │ │ │ - bl 9bfa58 │ │ │ │ + bl 9bfaa0 │ │ │ │ b 2ee408 │ │ │ │ mov r5, fp │ │ │ │ mov fp, r2 │ │ │ │ ldr r2, [pc, #740] @ 2ee81c │ │ │ │ mov r3, sl │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #7 │ │ │ │ @@ -158058,26 +158058,26 @@ │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp, #72] @ 0x48 │ │ │ │ str fp, [sp, #76] @ 0x4c │ │ │ │ str fp, [sp, #80] @ 0x50 │ │ │ │ str fp, [sp, #84] @ 0x54 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str sl, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ str r4, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #568] @ 2ee82c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2ee51c │ │ │ │ ldr sl, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [r6, #28] │ │ │ │ cmp r3, sl │ │ │ │ sbcs r0, r2, r1 │ │ │ │ @@ -158162,69 +158162,69 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #72] @ 0x48 │ │ │ │ str r4, [sp, #76] @ 0x4c │ │ │ │ str r4, [sp, #80] @ 0x50 │ │ │ │ str r4, [sp, #84] @ 0x54 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #8] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str fp, [sp, #24] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #148] @ 2ee838 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r6, [sp, #56] @ 0x38 │ │ │ │ b 2ee3d8 │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #12] │ │ │ │ strd r0, [sp] │ │ │ │ ldr r0, [pc, #120] @ 2ee83c │ │ │ │ mov r3, r6 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp, #8] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r6, [sp, #56] @ 0x38 │ │ │ │ b 2ee3d8 │ │ │ │ mvn r4, #27 │ │ │ │ b 2ee408 │ │ │ │ ldr r0, [pc, #84] @ 2ee840 │ │ │ │ mov r3, sl │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2ee51c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq ip, fp, r8, lsl #22 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq sl, pc, r4, lsl #21 │ │ │ │ + ldrdeq sl, [pc], #-164 @ │ │ │ │ umullseq ip, fp, r0, sl │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq ip, fp, ip, ror #19 │ │ │ │ - ldrsbeq r6, [r6], #-4 @ │ │ │ │ + rsbseq r6, r6, r4, lsr #2 │ │ │ │ strdeq r1, [r0], -r0 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq sl, pc, r4, asr r8 @ │ │ │ │ - rsbseq r5, r6, r8, asr #31 │ │ │ │ + rsbeq sl, pc, r4, lsr #17 │ │ │ │ + rsbseq r6, r6, r8, lsl r0 │ │ │ │ muleq r0, r0, r7 │ │ │ │ - rsbeq sl, pc, r0, lsr #12 │ │ │ │ - rsbeq sl, pc, r0, asr #12 │ │ │ │ - @ instruction: 0x006fa694 │ │ │ │ + rsbeq sl, pc, r0, ror r6 @ │ │ │ │ + @ instruction: 0x006fa690 │ │ │ │ + rsbeq sl, pc, r4, ror #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3688] @ 0xe68 │ │ │ │ ldr ip, [pc, #2140] @ 2ef0b8 │ │ │ │ ldr r1, [pc, #2140] @ 2ef0bc │ │ │ │ add ip, pc, ip │ │ │ │ @@ -158343,15 +158343,15 @@ │ │ │ │ ldr r1, [sp, #348] @ 0x15c │ │ │ │ add r3, r3, r7 │ │ │ │ ldr r0, [sp, #344] @ 0x158 │ │ │ │ str r5, [sp] │ │ │ │ bl 507f9c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 9bfa58 │ │ │ │ + bl 9bfaa0 │ │ │ │ cmp r4, #0 │ │ │ │ addge r4, r4, fp │ │ │ │ mov r7, #0 │ │ │ │ b 2ee924 │ │ │ │ ldr r3, [sl, #56] @ 0x38 │ │ │ │ cmp r3, #1 │ │ │ │ bne 2eee98 │ │ │ │ @@ -158444,15 +158444,15 @@ │ │ │ │ ldr r3, [r8, #20] │ │ │ │ cmp r3, #1 │ │ │ │ beq 2eeed8 │ │ │ │ ldr r1, [pc, #1308] @ 2ef0e4 │ │ │ │ mov r2, #220 @ 0xdc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r8, #52 @ 0x34 │ │ │ │ - bl 993b74 │ │ │ │ + bl 993bbc │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ bl 253810 │ │ │ │ cmp r4, #0 │ │ │ │ blt 2ee934 │ │ │ │ cmp r7, #0 │ │ │ │ movlt r4, r7 │ │ │ │ blt 2ee934 │ │ │ │ @@ -158490,15 +158490,15 @@ │ │ │ │ ldr r2, [r8, #20] │ │ │ │ cmp r2, #1 │ │ │ │ mov r4, r0 │ │ │ │ beq 2eecec │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ mov r2, #220 @ 0xdc │ │ │ │ add r0, r8, #52 @ 0x34 │ │ │ │ - bl 993b74 │ │ │ │ + bl 993bbc │ │ │ │ cmp r4, #0 │ │ │ │ blt 2eefac │ │ │ │ add r0, sp, #152 @ 0x98 │ │ │ │ bl 5089f0 │ │ │ │ add r0, sp, #160 @ 0xa0 │ │ │ │ bl 5089f0 │ │ │ │ add r0, sp, #168 @ 0xa8 │ │ │ │ @@ -158513,18 +158513,18 @@ │ │ │ │ add r7, r7, r4 │ │ │ │ ldr r2, [r3, #8] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ b 2eeaf8 │ │ │ │ add r0, r8, #24 │ │ │ │ - bl 9b245c │ │ │ │ + bl 9b24a4 │ │ │ │ b 2eeb2c │ │ │ │ add r0, r8, #24 │ │ │ │ - bl 9b2978 │ │ │ │ + bl 9b29c0 │ │ │ │ b 2eec8c │ │ │ │ mov r7, #0 │ │ │ │ add fp, sp, #324 @ 0x144 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, fp │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r2, #11 │ │ │ │ @@ -158539,35 +158539,35 @@ │ │ │ │ str r7, [sp, #348] @ 0x15c │ │ │ │ str r7, [sp, #352] @ 0x160 │ │ │ │ str r7, [sp, #356] @ 0x164 │ │ │ │ str r7, [sp, #360] @ 0x168 │ │ │ │ bl 2eb6b0 │ │ │ │ ldr r1, [sp, #328] @ 0x148 │ │ │ │ mov r0, sl │ │ │ │ - bl 9bf324 │ │ │ │ + bl 9bf36c │ │ │ │ b 2eed80 │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ adds r3, r3, r4 │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ add r7, r7, r4 │ │ │ │ adc r2, r2, r4, asr #31 │ │ │ │ cmp r4, #0 │ │ │ │ cmpne r7, r3 │ │ │ │ str r2, [r5, #-4] │ │ │ │ bcs 2eeee4 │ │ │ │ mov r0, sl │ │ │ │ - bl 9bfa94 │ │ │ │ + bl 9bfadc │ │ │ │ ldr r3, [sp, #340] @ 0x154 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r3, r7 │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ - bl 9bf5a8 │ │ │ │ + bl 9bf5f0 │ │ │ │ ldrd r0, [r5, #-8] │ │ │ │ ldr r3, [sp, #348] @ 0x15c │ │ │ │ strd r0, [sp] │ │ │ │ ldr r2, [sp, #344] @ 0x158 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 2f7cc8 │ │ │ │ @@ -158575,17 +158575,17 @@ │ │ │ │ bge 2eed54 │ │ │ │ cmn r4, #4 │ │ │ │ bne 2eedd8 │ │ │ │ ldrb r3, [r6, #7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2eeda0 │ │ │ │ mov r0, sl │ │ │ │ - bl 9bfa58 │ │ │ │ + bl 9bfaa0 │ │ │ │ mov r0, fp │ │ │ │ - bl 9bfa58 │ │ │ │ + bl 9bfaa0 │ │ │ │ b 2ee924 │ │ │ │ ldr r3, [pc, #760] @ 2ef0ec │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r7 │ │ │ │ beq 2ee8e8 │ │ │ │ ldr r3, [pc, #744] @ 2ef0f0 │ │ │ │ @@ -158607,47 +158607,47 @@ │ │ │ │ add r0, sp, #208 @ 0xd0 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r7, [sp, #208] @ 0xd0 │ │ │ │ str r7, [sp, #212] @ 0xd4 │ │ │ │ str r7, [sp, #216] @ 0xd8 │ │ │ │ str r7, [sp, #220] @ 0xdc │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ str r4, [sp, #8] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r2, [sp, #208] @ 0xd0 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ stm sp, {r8, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #620] @ 2ef0f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r4, [sp, #76] @ 0x4c │ │ │ │ b 2ee8e8 │ │ │ │ ldr r0, [pc, #604] @ 2ef0fc │ │ │ │ ldr r1, [pc, #604] @ 2ef100 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #12 │ │ │ │ - bl 99cbec │ │ │ │ + bl 99cc34 │ │ │ │ mvn r4, #94 @ 0x5e │ │ │ │ b 2ee934 │ │ │ │ subs r1, r1, r7 │ │ │ │ sbc r2, r2, r0 │ │ │ │ cmp ip, r1 │ │ │ │ mov r5, r1 │ │ │ │ sbcs r1, r3, r2 │ │ │ │ movcc r5, ip │ │ │ │ movcc r2, r3 │ │ │ │ b 2ee9d4 │ │ │ │ add r0, r8, #24 │ │ │ │ - bl 9b2978 │ │ │ │ + bl 9b29c0 │ │ │ │ b 2eebd4 │ │ │ │ ldr r2, [pc, #536] @ 2ef104 │ │ │ │ mov r3, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #7 │ │ │ │ mov r0, r6 │ │ │ │ bl 2eb3cc │ │ │ │ @@ -158679,25 +158679,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #208 @ 0xd0 │ │ │ │ str r1, [sp, #208] @ 0xd0 │ │ │ │ str r1, [sp, #212] @ 0xd4 │ │ │ │ str r1, [sp, #216] @ 0xd8 │ │ │ │ str r1, [sp, #220] @ 0xdc │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ ldr r2, [sp, #208] @ 0xd0 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #360] @ 2ef10c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2ee934 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 2f6b04 │ │ │ │ add r0, sp, #152 @ 0x98 │ │ │ │ @@ -158716,15 +158716,15 @@ │ │ │ │ ldr r3, [r8, #20] │ │ │ │ cmp r3, #1 │ │ │ │ beq 2ef0a8 │ │ │ │ ldr r1, [pc, #264] @ 2ef110 │ │ │ │ mov r2, #220 @ 0xdc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r8, #52 @ 0x34 │ │ │ │ - bl 993b74 │ │ │ │ + bl 993bbc │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 2f6b04 │ │ │ │ add r0, sp, #152 @ 0x98 │ │ │ │ bl 5089f0 │ │ │ │ @@ -158743,54 +158743,54 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ strd r0, [sp] │ │ │ │ ldr r0, [pc, #164] @ 2ef114 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r4, [sp, #76] @ 0x4c │ │ │ │ b 2ee8e8 │ │ │ │ ldr r0, [pc, #136] @ 2ef118 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2ee934 │ │ │ │ add r0, r8, #24 │ │ │ │ - bl 9b2978 │ │ │ │ + bl 9b29c0 │ │ │ │ b 2ef014 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq ip, fp, r0, asr #11 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq sl, pc, r0, lsr #10 │ │ │ │ + rsbeq sl, pc, r0, ror r5 @ │ │ │ │ addseq ip, fp, ip, asr r5 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq ip, fp, r8, asr #9 │ │ │ │ - rsbseq r5, r6, ip, lsr #24 │ │ │ │ - rsbeq sl, pc, r0, asr #9 │ │ │ │ - rsbseq r5, fp, r0, lsr #14 │ │ │ │ - rsbeq sl, pc, r8, lsr #9 │ │ │ │ + rsbseq r5, r6, ip, ror ip │ │ │ │ + rsbeq sl, pc, r0, lsl r5 @ │ │ │ │ + rsbseq r5, fp, r0, ror r7 │ │ │ │ + strdeq sl, [pc], #-72 @ │ │ │ │ andeq r2, r0, r0, asr lr │ │ │ │ - rsbeq sl, pc, r8, asr #7 │ │ │ │ - rsbseq r5, r6, r4, lsl sl │ │ │ │ + rsbeq sl, pc, r8, lsl r4 @ │ │ │ │ + rsbseq r5, r6, r4, ror #20 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq sl, pc, r0, lsr r0 @ │ │ │ │ + rsbeq sl, pc, r0, lsl #1 │ │ │ │ ldrdeq r3, [fp], ip @ │ │ │ │ - @ instruction: 0x006fa090 │ │ │ │ - rsbseq r5, r6, r0, lsr #14 │ │ │ │ + rsbeq sl, pc, r0, ror #1 │ │ │ │ + rsbseq r5, r6, r0, ror r7 │ │ │ │ andeq r2, r0, r0, ror #16 │ │ │ │ - rsbeq sl, pc, r0 │ │ │ │ - rsbeq r9, pc, r8, lsl #31 │ │ │ │ - rsbeq r9, pc, r4, lsl #29 │ │ │ │ - rsbeq r9, pc, r8, asr #30 │ │ │ │ + rsbeq sl, pc, r0, asr r0 @ │ │ │ │ + ldrdeq r9, [pc], #-248 @ │ │ │ │ + ldrdeq r9, [pc], #-228 @ │ │ │ │ + @ instruction: 0x006f9f98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3792] @ 0xed0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #2316] @ 2efa44 │ │ │ │ sub sp, sp, #268 @ 0x10c │ │ │ │ @@ -159031,15 +159031,15 @@ │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r4, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp, #132] @ 0x84 │ │ │ │ str r4, [sp, #136] @ 0x88 │ │ │ │ str r4, [sp, #140] @ 0x8c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp, #12] │ │ │ │ @@ -159047,15 +159047,15 @@ │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1328] @ 2efa6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r6, [sp, #100] @ 0x64 │ │ │ │ b 2ef224 │ │ │ │ mvn r2, #0 │ │ │ │ lsl r3, r1, #23 │ │ │ │ str fp, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [r4, #152] @ 0x98 │ │ │ │ @@ -159191,15 +159191,15 @@ │ │ │ │ ldr r0, [pc, #780] @ 2efa74 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r6, [sp, #100] @ 0x64 │ │ │ │ b 2ef224 │ │ │ │ ldrsb r0, [sp, #74] @ 0x4a │ │ │ │ bl 2eb1d8 │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ @@ -159280,40 +159280,40 @@ │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 2ef3ec │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b2fd4 │ │ │ │ + bl 9b301c │ │ │ │ b 2ef3ec │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b310c │ │ │ │ + bl 9b3154 │ │ │ │ b 2ef3b8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b2fd4 │ │ │ │ + bl 9b301c │ │ │ │ b 2ef5e4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b310c │ │ │ │ + bl 9b3154 │ │ │ │ b 2ef5b0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b2fd4 │ │ │ │ + bl 9b301c │ │ │ │ b 2ef6f8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b310c │ │ │ │ + bl 9b3154 │ │ │ │ b 2ef6c4 │ │ │ │ ldr r3, [pc, #300] @ 2efa80 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ef454 │ │ │ │ ldr r3, [pc, #252] @ 2efa64 │ │ │ │ @@ -159336,65 +159336,65 @@ │ │ │ │ add r0, sp, #128 @ 0x80 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #132] @ 0x84 │ │ │ │ str r1, [sp, #136] @ 0x88 │ │ │ │ str r1, [sp, #140] @ 0x8c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r7, sl, fp} │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 2efa84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2ef454 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b310c │ │ │ │ + bl 9b3154 │ │ │ │ b 2ef8b8 │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #96] @ 2efa88 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2ef454 │ │ │ │ @ instruction: 0x009bbcd8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r9, pc, r4, asr lr @ │ │ │ │ + rsbeq r9, pc, r4, lsr #29 │ │ │ │ addseq fp, fp, r0, lsr #24 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ @ instruction: 0x009bbbbc │ │ │ │ - rsbeq r9, pc, r8, ror ip @ │ │ │ │ + rsbeq r9, pc, r8, asr #25 │ │ │ │ andeq r2, r0, ip, asr fp │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r9, pc, r0, ror #21 │ │ │ │ - rsbeq r9, pc, r4, asr r1 @ │ │ │ │ - rsbeq r9, pc, ip, ror #17 │ │ │ │ + rsbeq r9, pc, r0, lsr fp @ │ │ │ │ + rsbeq r9, pc, r4, lsr #3 │ │ │ │ + rsbeq r9, pc, ip, lsr r9 @ │ │ │ │ andeq pc, pc, r0, lsl #30 │ │ │ │ @ instruction: 0xfff00000 @ IMB │ │ │ │ andeq r1, r0, ip, lsl #16 │ │ │ │ - strheq r9, [pc], #-96 @ │ │ │ │ - rsbeq r9, pc, r4, asr #13 │ │ │ │ + rsbeq r9, pc, r0, lsl #14 │ │ │ │ + rsbeq r9, pc, r4, lsl r7 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3672] @ 0xe58 │ │ │ │ ldr r3, [pc, #3588] @ 2f08a8 │ │ │ │ sub sp, sp, #388 @ 0x184 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -159576,30 +159576,30 @@ │ │ │ │ str r0, [sp, #116] @ 0x74 │ │ │ │ mov r0, r4 │ │ │ │ bl 253810 │ │ │ │ ldrh r1, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ bl 255af0 │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ - bl 9b3988 │ │ │ │ + bl 9b39d0 │ │ │ │ ldr r3, [pc, #2872] @ 2f08c4 │ │ │ │ ldr r2, [pc, #2872] @ 2f08c8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r3, r4 │ │ │ │ - bl 9b1348 │ │ │ │ + bl 9b1390 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9afe50 │ │ │ │ - bl 9b1ea8 │ │ │ │ + bl 9afe98 │ │ │ │ + bl 9b1ef0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9afe58 │ │ │ │ + bl 9afea0 │ │ │ │ ldrb sl, [r5, #7] │ │ │ │ cmp sl, #0 │ │ │ │ bne 2effb0 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r3, [r2, #12] │ │ │ │ add r2, r2, #16 │ │ │ │ @@ -159716,15 +159716,15 @@ │ │ │ │ b 2efd1c │ │ │ │ add r3, sp, #108 @ 0x6c │ │ │ │ mvn r4, #21 │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ b 2efc54 │ │ │ │ - bl 9b1ea8 │ │ │ │ + bl 9b1ef0 │ │ │ │ mvn r4, #3 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r0, r5 │ │ │ │ bl 2eb7c0 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ bl 253810 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ @@ -159771,34 +159771,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ str r1, [sp, #136] @ 0x88 │ │ │ │ str r1, [sp, #140] @ 0x8c │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [pc, #2112] @ 2f08d8 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ str sl, [sp, #16] │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ stm sp, {r7, r8, r9, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2084] @ 2f08dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2efc6c │ │ │ │ bl 253e4c <__errno_location@plt> │ │ │ │ mov r8, #1 │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ lsr r7, r4, #31 │ │ │ │ str r4, [sp, #28] │ │ │ │ - bl 9b1ea8 │ │ │ │ + bl 9b1ef0 │ │ │ │ cmp r7, #0 │ │ │ │ bne 2effb8 │ │ │ │ cmn r4, #4 │ │ │ │ beq 2f02c8 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ @@ -159911,15 +159911,15 @@ │ │ │ │ bne 2f01a0 │ │ │ │ ldrb r3, [r3, #2] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f0218 │ │ │ │ b 2f01a0 │ │ │ │ ldr fp, [sp, #80] @ 0x50 │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ - bl 9b1ea8 │ │ │ │ + bl 9b1ef0 │ │ │ │ cmp sl, #0 │ │ │ │ beq 2effb4 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r0, r5 │ │ │ │ bl 2eb7c0 │ │ │ │ mvn r4, #3 │ │ │ │ b 2effc4 │ │ │ │ @@ -159945,15 +159945,15 @@ │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ str r2, [sp, #28] │ │ │ │ str sl, [sp, #136] @ 0x88 │ │ │ │ str sl, [sp, #140] @ 0x8c │ │ │ │ str sl, [sp, #144] @ 0x90 │ │ │ │ str sl, [sp, #148] @ 0x94 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [pc, #1424] @ 2f08e0 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ add r3, pc, r3 │ │ │ │ str fp, [sp, #12] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ @@ -159961,15 +159961,15 @@ │ │ │ │ str r8, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ str sl, [sp, #16] │ │ │ │ mov fp, sl │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1376] @ 2f08e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ add r3, sp, #108 @ 0x6c │ │ │ │ ldr r8, [sp, #100] @ 0x64 │ │ │ │ str fp, [sp, #44] @ 0x2c │ │ │ │ str fp, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ b 2efd1c │ │ │ │ bl 253e4c <__errno_location@plt> │ │ │ │ @@ -160103,25 +160103,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ str r1, [sp, #136] @ 0x88 │ │ │ │ str r1, [sp, #140] @ 0x8c │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ str r7, [sp, #8] │ │ │ │ stm sp, {r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #788] @ 2f08f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2f04e4 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ bl 2ebffc │ │ │ │ subs sl, r0, #0 │ │ │ │ beq 2f0658 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r0, [sl, #12] │ │ │ │ @@ -160207,28 +160207,28 @@ │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r1, [sp, #136] @ 0x88 │ │ │ │ str r1, [sp, #140] @ 0x8c │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ str r7, [sp, #16] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ str fp, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #368] @ 2f0900 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r8, [sp, #100] @ 0x64 │ │ │ │ b 2efd1c │ │ │ │ mov r8, r6 │ │ │ │ ldr r6, [sp, #28] │ │ │ │ mov r4, r8 │ │ │ │ b 2f04d4 │ │ │ │ ldr r0, [pc, #336] @ 2f0904 │ │ │ │ @@ -160237,96 +160237,96 @@ │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #324] @ 2f0908 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2efc6c │ │ │ │ ldr r0, [pc, #296] @ 2f090c │ │ │ │ str fp, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #284] @ 2f0910 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ mov fp, r4 │ │ │ │ b 2f0388 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ bge 2f03e4 │ │ │ │ b 2effb8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b2fd4 │ │ │ │ + bl 9b301c │ │ │ │ b 2f044c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b310c │ │ │ │ + bl 9b3154 │ │ │ │ b 2f0414 │ │ │ │ - bl 9b1ea8 │ │ │ │ + bl 9b1ef0 │ │ │ │ mov r8, #1 │ │ │ │ mov sl, r7 │ │ │ │ str r7, [sp, #28] │ │ │ │ b 2f00ec │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #168] @ 2f0914 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2f04e4 │ │ │ │ ldr r0, [pc, #144] @ 2f0918 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ str fp, [sp, #8] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r8, [sp, #100] @ 0x64 │ │ │ │ b 2efd1c │ │ │ │ addseq fp, fp, r8, ror r3 │ │ │ │ addseq fp, fp, r4, ror #6 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r9, pc, r8, lsl r6 @ │ │ │ │ - ldrheq r4, [ip], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq r9, pc, r8, ror #12 │ │ │ │ + rsbseq r4, ip, r4, lsl #18 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq fp, fp, r0, ror r1 │ │ │ │ @ instruction: 0x00004abc │ │ │ │ - rsbeq r8, pc, ip, lsr sp @ │ │ │ │ + rsbeq r8, pc, ip, lsl #27 │ │ │ │ andeq r1, r0, r8, asr #12 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r9, pc, r0, asr #3 │ │ │ │ - rsbeq r9, pc, r0, lsr #1 │ │ │ │ - rsbseq sp, r8, r0, lsr #1 │ │ │ │ - ldrdeq r8, [pc], #-212 @ │ │ │ │ - rsbseq r0, pc, r0, lsl #29 │ │ │ │ - rsbseq lr, r1, r8, ror pc │ │ │ │ - ldrheq r0, [pc], #-212 @ │ │ │ │ + rsbeq r9, pc, r0, lsl r2 @ │ │ │ │ + strdeq r9, [pc], #-0 @ │ │ │ │ + ldrsheq sp, [r8], #-0 @ │ │ │ │ + rsbeq r8, pc, r4, lsr #28 │ │ │ │ + ldrsbeq r0, [pc], #-224 @ │ │ │ │ + rsbseq lr, r1, r8, asr #31 │ │ │ │ + rsbseq r0, pc, r4, lsl #28 │ │ │ │ muleq r0, r0, fp │ │ │ │ - rsbeq r8, pc, r4, lsl #24 │ │ │ │ - rsbeq r8, pc, r4, lsl #21 │ │ │ │ - rsbeq r8, pc, r8, asr #19 │ │ │ │ - rsbeq r8, pc, r4, lsr #21 │ │ │ │ - ldrdeq r8, [pc], #-156 @ │ │ │ │ - rsbseq ip, r8, ip, lsl #24 │ │ │ │ - rsbeq r8, pc, ip, lsr #19 │ │ │ │ - strheq r8, [pc], #-144 @ │ │ │ │ - rsbeq r8, pc, r8, lsl r9 @ │ │ │ │ + rsbeq r8, pc, r4, asr ip @ │ │ │ │ + ldrdeq r8, [pc], #-164 @ │ │ │ │ + rsbeq r8, pc, r8, lsl sl @ │ │ │ │ + strdeq r8, [pc], #-164 @ │ │ │ │ + rsbeq r8, pc, ip, lsr #20 │ │ │ │ + rsbseq ip, r8, ip, asr ip │ │ │ │ + strdeq r8, [pc], #-156 @ │ │ │ │ + rsbeq r8, pc, r0, lsl #20 │ │ │ │ + rsbeq r8, pc, r8, ror #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3816] @ 0xee8 │ │ │ │ sub sp, sp, #244 @ 0xf4 │ │ │ │ add r3, sp, #120 @ 0x78 │ │ │ │ ldr r1, [pc, #1256] @ 2f0e24 │ │ │ │ @@ -160488,15 +160488,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, #1520 @ 0x5f0 │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 5542c4 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ subs r5, r0, #0 │ │ │ │ blt 2f0cf4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -160530,15 +160530,15 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #104] @ 0x68 │ │ │ │ str r7, [sp, #108] @ 0x6c │ │ │ │ str r7, [sp, #112] @ 0x70 │ │ │ │ str r7, [sp, #116] @ 0x74 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ @@ -160547,15 +160547,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #432] @ 2f0e5c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r5, [sp, #60] @ 0x3c │ │ │ │ b 2f0a0c │ │ │ │ ldr fp, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [sl, #8] │ │ │ │ mov r1, fp │ │ │ │ bl 2555f8 │ │ │ │ subs r6, r0, #0 │ │ │ │ @@ -160605,70 +160605,70 @@ │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ str r1, [sp, #116] @ 0x74 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldrd r2, [sp, #24] │ │ │ │ stm sp, {r6, sl, fp} │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #168] @ 2f0e68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2f0ad8 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r0, [pc, #152] @ 2f0e6c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r5, [sp, #60] @ 0x3c │ │ │ │ b 2f0a0c │ │ │ │ ldrd r0, [sp, #24] │ │ │ │ str r3, [sp] │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #100] @ 2f0e70 │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2f0ad8 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009ba4d4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r8, pc, r8, lsr #17 │ │ │ │ + strdeq r8, [pc], #-136 @ │ │ │ │ addseq sl, fp, r8, lsr r4 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ - ldrsbeq r3, [fp], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbseq lr, r1, ip, ror #18 │ │ │ │ + rsbseq r3, fp, ip, lsr #6 │ │ │ │ + ldrheq lr, [r1], #-156 @ 0xffffff64 @ │ │ │ │ addseq sl, fp, r4, lsl r3 │ │ │ │ - addeq sl, r3, r4, ror r0 │ │ │ │ - rsbeq r8, pc, r4, asr #14 │ │ │ │ - rsbeq r7, pc, r8, lsr #25 │ │ │ │ + addeq sl, r3, r4, asr #1 │ │ │ │ + @ instruction: 0x006f8794 │ │ │ │ + strdeq r7, [pc], #-200 @ │ │ │ │ andeq r1, r0, r0, ror r1 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - strheq r8, [pc], #-92 @ │ │ │ │ - rsbeq r0, pc, r4, asr ip @ │ │ │ │ + rsbeq r8, pc, ip, lsl #12 │ │ │ │ + rsbeq r0, pc, r4, lsr #25 │ │ │ │ strheq r3, [r0], -ip │ │ │ │ - rsbeq r8, pc, ip, lsl #11 │ │ │ │ - rsbeq r8, pc, r4, asr #9 │ │ │ │ - rsbeq r8, pc, r0, lsl #11 │ │ │ │ + ldrdeq r8, [pc], #-92 @ │ │ │ │ + rsbeq r8, pc, r4, lsl r5 @ │ │ │ │ + ldrdeq r8, [pc], #-80 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #812] @ 2f11b8 │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ ldr r3, [pc, #808] @ 2f11bc │ │ │ │ @@ -160762,22 +160762,22 @@ │ │ │ │ str r3, [r7, #56] @ 0x38 │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ cmp r3, #4096 @ 0x1000 │ │ │ │ bge 2f0f4c │ │ │ │ ldr r0, [pc, #472] @ 2f11dc │ │ │ │ mvn r4, #89 @ 0x59 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c710 │ │ │ │ + bl 99c758 │ │ │ │ b 2f0f90 │ │ │ │ ldr r0, [pc, #456] @ 2f11e0 │ │ │ │ ldr r1, [pc, #456] @ 2f11e4 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #13 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99cbec │ │ │ │ + bl 99cc34 │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ b 2f0f60 │ │ │ │ ldr r1, [pc, #432] @ 2f11e8 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 508a2c │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ @@ -160806,26 +160806,26 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ str sl, [sp, #32] │ │ │ │ str sl, [sp, #36] @ 0x24 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #44] @ 0x2c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r4, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #276] @ 2f11f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2f0efc │ │ │ │ ldr r3, [pc, #264] @ 2f11fc │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f0f90 │ │ │ │ ldr r3, [pc, #232] @ 2f11f0 │ │ │ │ @@ -160845,60 +160845,60 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {r7, r8, r9, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 2f1200 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2f0f90 │ │ │ │ ldr r0, [pc, #132] @ 2f1204 │ │ │ │ str r2, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r2, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2f0efc │ │ │ │ ldr r0, [pc, #108] @ 2f1208 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2f0f90 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r9, fp, r8, lsl #31 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq r9, r0, r0, lsl r8 │ │ │ │ + rsbseq r9, r0, r0, ror #16 │ │ │ │ addseq r9, fp, r0, asr #30 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ - rsbeq r8, pc, r4, lsr r5 @ │ │ │ │ - rsbeq r8, pc, r4, lsr #10 │ │ │ │ - rsbseq r9, r0, r4, ror #14 │ │ │ │ + rsbeq r8, pc, r4, lsl #11 │ │ │ │ + rsbeq r8, pc, r4, ror r5 @ │ │ │ │ + ldrheq r9, [r0], #-116 @ 0xffffff8c @ │ │ │ │ addseq r9, fp, r0, ror lr │ │ │ │ - rsbeq r8, pc, r4, asr r4 @ │ │ │ │ + rsbeq r8, pc, r4, lsr #9 │ │ │ │ adceq r1, fp, r4, ror #22 │ │ │ │ - rsbeq r8, pc, r8, lsl #9 │ │ │ │ - rsbseq sp, sp, ip, ror #10 │ │ │ │ + ldrdeq r8, [pc], #-72 @ │ │ │ │ + ldrheq sp, [sp], #-92 @ 0xffffffa4 @ │ │ │ │ @ instruction: 0x00002fbc │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - strdeq r8, [pc], #-36 @ │ │ │ │ + rsbeq r8, pc, r4, asr #6 │ │ │ │ andeq r4, r0, r0, lsr r5 │ │ │ │ - strdeq r8, [pc], #-52 @ │ │ │ │ - rsbeq r8, pc, r8, lsl #5 │ │ │ │ - rsbeq r8, pc, r0, lsl #8 │ │ │ │ + rsbeq r8, pc, r4, asr #8 │ │ │ │ + ldrdeq r8, [pc], #-40 @ │ │ │ │ + rsbeq r8, pc, r0, asr r4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr ip, [pc, #472] @ 2f13fc │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ ldr r1, [pc, #468] @ 2f1400 │ │ │ │ @@ -161017,15 +161017,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ strh r3, [sp, #28] │ │ │ │ b 2f12a0 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009b9bf0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r8, pc, r4, ror #6 │ │ │ │ + strheq r8, [pc], #-52 @ │ │ │ │ addseq r9, fp, r0, ror #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ sub sp, sp, #132 @ 0x84 │ │ │ │ add r1, sp, #68 @ 0x44 │ │ │ │ @@ -161202,28 +161202,28 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2eb7c0 │ │ │ │ cmp r9, #0 │ │ │ │ beq 2f164c │ │ │ │ b 2f1640 │ │ │ │ add r0, r7, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b310c │ │ │ │ + bl 9b3154 │ │ │ │ b 2f15c0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ bl 2eb7c0 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ bl 2eb7c0 │ │ │ │ ldr r3, [r7, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 2f14b8 │ │ │ │ add r0, r7, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b2fd4 │ │ │ │ + bl 9b301c │ │ │ │ b 2f1658 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ @@ -161318,26 +161318,26 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2eb7c0 │ │ │ │ ldr r3, [r7, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 2f14b4 │ │ │ │ add r0, r7, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b2fd4 │ │ │ │ + bl 9b301c │ │ │ │ b 2f14b4 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [r7, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 2f14b4 │ │ │ │ b 2f18b0 │ │ │ │ @ instruction: 0x009b99d8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r8, pc, r8, asr r1 @ │ │ │ │ + rsbeq r8, pc, r8, lsr #3 │ │ │ │ addseq r9, fp, r0, asr #18 │ │ │ │ - rsbseq sp, r6, r4, lsl #4 │ │ │ │ + rsbseq sp, r6, r4, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3824] @ 0xef0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #992] @ 2f1ce4 │ │ │ │ ldr r3, [pc, #992] @ 2f1ce8 │ │ │ │ @@ -161487,28 +161487,28 @@ │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ strd r8, [sp, #16] │ │ │ │ stm sp, {r6, sl} │ │ │ │ str fp, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #380] @ 2f1d0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 2eb7c0 │ │ │ │ b 2f19c8 │ │ │ │ ldrb r2, [fp, #1] │ │ │ │ cmp r2, #46 @ 0x2e │ │ │ │ bne 2f1a5c │ │ │ │ @@ -161544,15 +161544,15 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #96] @ 0x60 │ │ │ │ str r4, [sp, #100] @ 0x64 │ │ │ │ str r4, [sp, #104] @ 0x68 │ │ │ │ str r4, [sp, #108] @ 0x6c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str fp, [sp, #12] │ │ │ │ @@ -161561,53 +161561,53 @@ │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #144] @ 2f1d14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr fp, [sp, #76] @ 0x4c │ │ │ │ b 2f19b8 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #124] @ 2f1d18 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr fp, [sp, #76] @ 0x4c │ │ │ │ b 2f19b8 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #84] @ 2f1d1c │ │ │ │ str r2, [sp] │ │ │ │ mov r1, r6 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str fp, [sp, #16] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2f1b94 │ │ │ │ addseq r9, fp, r4, lsl r5 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r7, pc, r4, lsl #25 │ │ │ │ + ldrdeq r7, [pc], #-196 @ │ │ │ │ addseq r9, fp, r8, lsl #9 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r9, fp, r8, lsr r4 │ │ │ │ - rsbseq sp, r1, r8, asr #18 │ │ │ │ + @ instruction: 0x0071d998 │ │ │ │ andeq r5, r0, ip, lsl r0 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r7, pc, r0, ror #21 │ │ │ │ + rsbeq r7, pc, r0, lsr fp @ │ │ │ │ andeq r1, r0, r4, lsr #8 │ │ │ │ - rsbeq r7, pc, r0, ror r9 @ │ │ │ │ - rsbeq r7, pc, r8, lsl #19 │ │ │ │ - strdeq r7, [pc], #-148 @ │ │ │ │ + rsbeq r7, pc, r0, asr #19 │ │ │ │ + ldrdeq r7, [pc], #-152 @ │ │ │ │ + rsbeq r7, pc, r4, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r1, [pc, #612] @ 2f1f9c │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ ldr r2, [pc, #608] @ 2f1fa0 │ │ │ │ @@ -161736,48 +161736,48 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r5, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #44] @ 0x2c │ │ │ │ str r5, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #52] @ 0x34 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ str r4, [sp, #16] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stmib sp, {r9, sl, fp} │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 2f1fc0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ b 2f1db8 │ │ │ │ ldr r0, [pc, #76] @ 2f1fc4 │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r3, sl │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ b 2f1db8 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r9, [fp], ip │ │ │ │ andeq r4, r0, r0 │ │ │ │ - @ instruction: 0x006f799c │ │ │ │ + rsbeq r7, pc, ip, ror #19 │ │ │ │ addseq r9, fp, r8, lsl #1 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r9, fp, r8, lsr r0 │ │ │ │ andeq r4, r0, r8, asr r2 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - strheq r7, [pc], #-116 @ │ │ │ │ - ldrdeq r7, [pc], #-112 @ │ │ │ │ + rsbeq r7, pc, r4, lsl #16 │ │ │ │ + rsbeq r7, pc, r0, lsr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3808] @ 0xee0 │ │ │ │ ldr ip, [pc, #888] @ 2f2358 │ │ │ │ ldr r3, [pc, #888] @ 2f235c │ │ │ │ sub sp, sp, #252 @ 0xfc │ │ │ │ @@ -161909,15 +161909,15 @@ │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp, #72] @ 0x48 │ │ │ │ str r6, [sp, #76] @ 0x4c │ │ │ │ str r6, [sp, #80] @ 0x50 │ │ │ │ str r6, [sp, #84] @ 0x54 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldrd r2, [sp, #48] @ 0x30 │ │ │ │ str sl, [sp, #8] │ │ │ │ strd r2, [sp, #24] │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ @@ -161925,15 +161925,15 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #332] @ 2f2380 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr sl, [sp, #68] @ 0x44 │ │ │ │ b 2f2094 │ │ │ │ ldr r3, [pc, #316] @ 2f2384 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f2114 │ │ │ │ @@ -161959,68 +161959,68 @@ │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ strd r8, [sp, #24] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ stm sp, {r7, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #148] @ 2f2388 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2f2114 │ │ │ │ ldrd r0, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp] │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ mov r3, sl │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #112] @ 2f238c │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr sl, [sp, #68] @ 0x44 │ │ │ │ b 2f2094 │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #16] │ │ │ │ strd r0, [sp] │ │ │ │ ldr r0, [pc, #80] @ 2f2390 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2f2114 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r8, fp, r8, lsr lr │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r7, pc, ip, lsr r7 @ │ │ │ │ + rsbeq r7, pc, ip, lsl #15 │ │ │ │ @ instruction: 0x009b8db8 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ - rsbeq r7, pc, r0, asr #14 │ │ │ │ + @ instruction: 0x006f7790 │ │ │ │ addseq r8, fp, r0, ror #25 │ │ │ │ andeq r4, r0, r0, ror sl │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r7, pc, r0, ror #10 │ │ │ │ + strheq r7, [pc], #-80 @ │ │ │ │ @ instruction: 0x00004db8 │ │ │ │ - rsbeq r7, pc, ip, lsr r5 @ │ │ │ │ - rsbeq r7, pc, r4, asr #9 │ │ │ │ - rsbeq r7, pc, r4, asr #10 │ │ │ │ + rsbeq r7, pc, ip, lsl #11 │ │ │ │ + rsbeq r7, pc, r4, lsl r5 @ │ │ │ │ + @ instruction: 0x006f7594 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3816] @ 0xee8 │ │ │ │ ldr ip, [pc, #808] @ 2f26d4 │ │ │ │ ldr r3, [pc, #808] @ 2f26d8 │ │ │ │ sub sp, sp, #244 @ 0xf4 │ │ │ │ @@ -162151,30 +162151,30 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ str r5, [sp, #68] @ 0x44 │ │ │ │ str r5, [sp, #72] @ 0x48 │ │ │ │ str r5, [sp, #76] @ 0x4c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {sl, fp} │ │ │ │ strd r2, [sp, #24] │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #260] @ 2f26fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2f2464 │ │ │ │ ldr r3, [pc, #248] @ 2f2700 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f252c │ │ │ │ ldr r3, [pc, #216] @ 2f26f4 │ │ │ │ @@ -162193,57 +162193,57 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r7, [sp, #64] @ 0x40 │ │ │ │ str r7, [sp, #68] @ 0x44 │ │ │ │ str r7, [sp, #72] @ 0x48 │ │ │ │ str r7, [sp, #76] @ 0x4c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r7, [sp, #8] │ │ │ │ stm sp, {r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 2f2704 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2f252c │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp] │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldrd r0, [sp, #32] │ │ │ │ mov r2, fp │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #92] @ 2f2708 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2f2464 │ │ │ │ ldr r0, [pc, #76] @ 2f270c │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2f252c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r8, fp, ip, ror #20 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - strheq r7, [pc], #-64 @ │ │ │ │ + rsbeq r7, pc, r0, lsl #10 │ │ │ │ @ instruction: 0x009b89d8 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r8, fp, ip, lsl #19 │ │ │ │ - rsbseq ip, r2, r0, asr #18 │ │ │ │ + @ instruction: 0x0072c990 │ │ │ │ andeq r2, r0, r0, lsr #4 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r7, pc, r8, ror #5 │ │ │ │ + rsbeq r7, pc, r8, lsr r3 @ │ │ │ │ ldrdeq r3, [r0], -r4 │ │ │ │ - rsbeq r7, pc, r8, ror #5 │ │ │ │ - rsbeq r7, pc, ip, ror r2 @ │ │ │ │ - ldrdeq r7, [pc], #-44 @ │ │ │ │ + rsbeq r7, pc, r8, lsr r3 @ │ │ │ │ + rsbeq r7, pc, ip, asr #5 │ │ │ │ + rsbeq r7, pc, ip, lsr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #436] @ 2f28dc │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ ldr r1, [pc, #432] @ 2f28e0 │ │ │ │ @@ -162329,47 +162329,47 @@ │ │ │ │ mov r1, r6 │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ str r6, [sp, #28] │ │ │ │ str r6, [sp, #32] │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ str r4, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r8, [sp, #12] │ │ │ │ stm sp, {r7, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 2f2900 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r4, [sp, #16] │ │ │ │ b 2f2794 │ │ │ │ ldr r0, [pc, #72] @ 2f2904 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r4, [sp, #16] │ │ │ │ b 2f2794 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009b86f0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r0, pc, ip, asr #2 │ │ │ │ + @ instruction: 0x006f019c │ │ │ │ addseq r8, fp, ip, lsr #13 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r8, fp, r8, lsr r6 │ │ │ │ andeq r1, r0, r4, ror r2 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r7, pc, r8, lsr #2 │ │ │ │ - rsbeq r7, pc, r4, asr #2 │ │ │ │ + rsbeq r7, pc, r8, ror r1 @ │ │ │ │ + @ instruction: 0x006f7194 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3936] @ 0xf60 │ │ │ │ mov r2, #0 │ │ │ │ sub sp, sp, #124 @ 0x7c │ │ │ │ mov r3, #0 │ │ │ │ @@ -162513,15 +162513,15 @@ │ │ │ │ str r8, [sp, #100] @ 0x64 │ │ │ │ b 2f2ab8 │ │ │ │ ldr r0, [pc, #796] @ 2f2e74 │ │ │ │ ldr r1, [pc, #796] @ 2f2e78 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #15 │ │ │ │ - bl 99cbec │ │ │ │ + bl 99cc34 │ │ │ │ mvn r9, #19 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ bl 2eb7c0 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ bl 2ed17c │ │ │ │ @@ -162544,22 +162544,22 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #688] @ 2f2e80 │ │ │ │ ldr r1, [pc, #688] @ 2f2e84 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #14 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ - bl 99cbec │ │ │ │ + bl 99cc34 │ │ │ │ b 2f29b8 │ │ │ │ ldr r0, [pc, #664] @ 2f2e88 │ │ │ │ ldr r1, [pc, #664] @ 2f2e8c │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #16 │ │ │ │ - bl 99cbec │ │ │ │ + bl 99cc34 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ mvn r9, #94 @ 0x5e │ │ │ │ bl 2eb7c0 │ │ │ │ b 2f2b78 │ │ │ │ ldr sl, [sp, #56] @ 0x38 │ │ │ │ ldr r8, [sp, #60] @ 0x3c │ │ │ │ @@ -162616,25 +162616,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r9, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #376] @ 2f2ea0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2f2b6c │ │ │ │ ldr r3, [pc, #364] @ 2f2ea4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ beq 2f29a8 │ │ │ │ ldr r3, [pc, #332] @ 2f2e98 │ │ │ │ @@ -162656,28 +162656,28 @@ │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #96] @ 0x60 │ │ │ │ str r4, [sp, #100] @ 0x64 │ │ │ │ str r4, [sp, #104] @ 0x68 │ │ │ │ str r4, [sp, #108] @ 0x6c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #212] @ 2f2ea8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r7, [sp, #72] @ 0x48 │ │ │ │ b 2f29a8 │ │ │ │ ldr r4, [sp, #76] @ 0x4c │ │ │ │ ldr sl, [sp, #56] @ 0x38 │ │ │ │ cmp r4, #0 │ │ │ │ ldr r8, [sp, #60] @ 0x3c │ │ │ │ movne r9, fp │ │ │ │ @@ -162688,51 +162688,51 @@ │ │ │ │ mvn r9, #0 │ │ │ │ b 2f2c1c │ │ │ │ ldr r0, [pc, #152] @ 2f2eac │ │ │ │ str r7, [sp, #8] │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ strd sl, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r7, [sp, #72] @ 0x48 │ │ │ │ b 2f29a8 │ │ │ │ mov r6, r4 │ │ │ │ b 2f2c64 │ │ │ │ ldr r0, [pc, #116] @ 2f2eb0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2f2b6c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r8, fp, ip, ror #9 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r6, pc, ip, asr r4 @ │ │ │ │ + rsbeq r6, pc, ip, lsr #9 │ │ │ │ umullseq r8, fp, ip, r4 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ - rsbseq r4, sl, ip, lsr #10 │ │ │ │ - rsbeq r7, pc, ip, ror #1 │ │ │ │ + rsbseq r4, sl, ip, ror r5 │ │ │ │ + rsbeq r7, pc, ip, lsr r1 @ │ │ │ │ adceq r0, fp, r4, lsr #32 │ │ │ │ - @ instruction: 0x006f6f90 │ │ │ │ + rsbeq r6, pc, r0, ror #31 │ │ │ │ umullseq r8, fp, r0, r2 │ │ │ │ adceq pc, sl, ip, lsr #31 │ │ │ │ - rsbeq r6, pc, r4, ror #29 │ │ │ │ + rsbeq r6, pc, r4, lsr pc @ │ │ │ │ adceq pc, sl, ip, lsl #31 │ │ │ │ - rsbeq r6, pc, ip, lsr #30 │ │ │ │ - rsbseq r1, r6, r0, lsr #19 │ │ │ │ + rsbeq r6, pc, ip, ror pc @ │ │ │ │ + ldrsheq r1, [r6], #-144 @ 0xffffff70 @ │ │ │ │ andeq r3, r0, r4, asr #11 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r6, pc, r4, asr lr @ │ │ │ │ + rsbeq r6, pc, r4, lsr #29 │ │ │ │ @ instruction: 0x00002bbc │ │ │ │ - rsbeq r6, pc, r4, ror #24 │ │ │ │ - rsbeq r6, pc, r4, ror #24 │ │ │ │ - rsbeq r6, pc, r8, ror sp @ │ │ │ │ + strheq r6, [pc], #-196 @ │ │ │ │ + strheq r6, [pc], #-196 @ │ │ │ │ + rsbeq r6, pc, r8, asr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr r1, [pc, #636] @ 2f3148 │ │ │ │ sub sp, sp, #92 @ 0x5c │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ @@ -162862,53 +162862,53 @@ │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r4, [sp, #64] @ 0x40 │ │ │ │ str r4, [sp, #68] @ 0x44 │ │ │ │ str r4, [sp, #72] @ 0x48 │ │ │ │ str r4, [sp, #76] @ 0x4c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r5, [sp, #24] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ strd r8, [sp, #16] │ │ │ │ str fp, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 2f316c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ b 2f2f60 │ │ │ │ ldr r0, [pc, #76] @ 2f3170 │ │ │ │ str r5, [sp, #16] │ │ │ │ str r2, [sp] │ │ │ │ mov r1, sl │ │ │ │ mov r2, fp │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ b 2f2f60 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r7, fp, r0, asr #30 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r6, pc, r4, ror #25 │ │ │ │ + rsbeq r6, pc, r4, lsr sp @ │ │ │ │ addseq r7, fp, r0, ror #29 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r7, fp, r8, ror lr │ │ │ │ andeq r4, r0, r4, asr #29 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - strdeq r6, [pc], #-160 @ │ │ │ │ - rsbeq r6, pc, ip, lsl fp @ │ │ │ │ + rsbeq r6, pc, r0, asr #22 │ │ │ │ + rsbeq r6, pc, ip, ror #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r2, [pc, #1236] @ 2f3660 │ │ │ │ sub sp, sp, #84 @ 0x54 │ │ │ │ ldr r3, [pc, #1232] @ 2f3664 │ │ │ │ @@ -163122,28 +163122,28 @@ │ │ │ │ str r2, [sp, #32] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ str r6, [sp, #64] @ 0x40 │ │ │ │ str r6, [sp, #68] @ 0x44 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str fp, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #368] @ 2f368c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ b 2f3214 │ │ │ │ ldr fp, [r6, #4] │ │ │ │ ldr r0, [sl, #8] │ │ │ │ mov r1, fp │ │ │ │ bl 2555f8 │ │ │ │ subs r9, r0, #0 │ │ │ │ @@ -163177,69 +163177,69 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ stm sp, {r9, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #164] @ 2f3694 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 2eb7c0 │ │ │ │ b 2f3330 │ │ │ │ ldr r0, [pc, #140] @ 2f3698 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ b 2f3214 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r0, [pc, #104] @ 2f369c │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 2eb7c0 │ │ │ │ b 2f3330 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r7, fp, r8, lsl #25 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r6, pc, r0, asr r5 @ │ │ │ │ + rsbeq r6, pc, r0, lsr #11 │ │ │ │ addseq r7, fp, r0, lsr ip │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ - rsbeq r9, lr, r0, ror #23 │ │ │ │ + rsbeq r9, lr, r0, lsr ip │ │ │ │ addseq r7, fp, r4, asr #21 │ │ │ │ - strheq r9, [lr], #-168 @ 0xffffff58 @ │ │ │ │ + rsbeq r9, lr, r8, lsl #22 │ │ │ │ andeq r2, r0, r0, rrx │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r6, pc, r8, ror r7 @ │ │ │ │ + rsbeq r6, pc, r8, asr #15 │ │ │ │ muleq r0, ip, r7 │ │ │ │ - rsbeq r6, pc, r0, lsr #14 │ │ │ │ - rsbeq r6, pc, r0, asr #13 │ │ │ │ - rsbeq r6, pc, r8, lsl #14 │ │ │ │ + rsbeq r6, pc, r0, ror r7 @ │ │ │ │ + rsbeq r6, pc, r0, lsl r7 @ │ │ │ │ + rsbeq r6, pc, r8, asr r7 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3840] @ 0xf00 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #1032] @ 2f3ac4 │ │ │ │ ldr r3, [pc, #1032] @ 2f3ac8 │ │ │ │ @@ -163416,15 +163416,15 @@ │ │ │ │ str r2, [sp, #92] @ 0x5c │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ str r5, [sp, #104] @ 0x68 │ │ │ │ str r5, [sp, #108] @ 0x6c │ │ │ │ str r5, [sp, #112] @ 0x70 │ │ │ │ str r5, [sp, #116] @ 0x74 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ str r8, [sp, #8] │ │ │ │ strd r2, [sp, #48] @ 0x30 │ │ │ │ ldrd r2, [sp, #64] @ 0x40 │ │ │ │ str r9, [sp, #24] │ │ │ │ strd r2, [sp, #40] @ 0x28 │ │ │ │ ldrd r2, [sp, #56] @ 0x38 │ │ │ │ @@ -163438,15 +163438,15 @@ │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ str sl, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #272] @ 2f3ae8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r8, [sp, #100] @ 0x64 │ │ │ │ b 2f3734 │ │ │ │ ldr r3, [pc, #256] @ 2f3aec │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f382c │ │ │ │ @@ -163465,60 +163465,60 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ stm sp, {r7, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 2f3af0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2f382c │ │ │ │ ldrd r0, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #8] │ │ │ │ strd r0, [sp, #32] │ │ │ │ ldrd r0, [sp, #64] @ 0x40 │ │ │ │ mov r3, r8 │ │ │ │ strd r0, [sp, #24] │ │ │ │ ldrd r0, [sp, #56] @ 0x38 │ │ │ │ str r9, [sp, #12] │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldr r0, [pc, #96] @ 2f3af4 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {sl, fp} │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r8, [sp, #100] @ 0x64 │ │ │ │ b 2f3734 │ │ │ │ ldr r0, [pc, #72] @ 2f3af8 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2f382c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r7, fp, ip, asr r7 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r6, pc, r0, lsl #13 │ │ │ │ + ldrdeq r6, [pc], #-96 @ │ │ │ │ addseq r7, fp, ip, lsl #14 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r7, fp, ip, asr #11 │ │ │ │ andeq r2, r0, r0, lsl sl │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r6, pc, r8, lsr #7 │ │ │ │ + strdeq r6, [pc], #-56 @ │ │ │ │ ldrdeq r4, [r0], -r0 │ │ │ │ - rsbeq r6, pc, r4, lsl #8 │ │ │ │ - rsbeq r6, pc, r0, ror #6 │ │ │ │ - rsbeq r6, pc, r0, ror #7 │ │ │ │ + rsbeq r6, pc, r4, asr r4 @ │ │ │ │ + strheq r6, [pc], #-48 @ │ │ │ │ + rsbeq r6, pc, r0, lsr r4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3696] @ 0xe70 │ │ │ │ ldr r7, [pc, #1180] @ 2f3fb0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #1176] @ 2f3fb4 │ │ │ │ @@ -163636,15 +163636,15 @@ │ │ │ │ ldrd r2, [fp, #24] │ │ │ │ ldr sl, [ip, #60] @ 0x3c │ │ │ │ cmp r1, #0 │ │ │ │ sub sl, sl, #24 │ │ │ │ strd r2, [sp, #240] @ 0xf0 │ │ │ │ beq 2f3d00 │ │ │ │ mov r0, sl │ │ │ │ - bl 9d8d2c │ │ │ │ + bl 9d8d74 │ │ │ │ cmp sl, r1 │ │ │ │ subne sl, sl, r1 │ │ │ │ moveq sl, r1 │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ mov r1, r6 │ │ │ │ ldrd r6, [fp, #48] @ 0x30 │ │ │ │ add r3, sp, #264 @ 0x108 │ │ │ │ @@ -163734,28 +163734,28 @@ │ │ │ │ str r2, [sp, #32] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #24] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str sl, [sp, #16] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 2f3fdc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2f3c0c │ │ │ │ ldr r3, [pc, #292] @ 2f3fe0 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r5 │ │ │ │ beq 2f3bb8 │ │ │ │ @@ -163777,65 +163777,65 @@ │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ str r5, [sp, #68] @ 0x44 │ │ │ │ str r5, [sp, #72] @ 0x48 │ │ │ │ str r5, [sp, #76] @ 0x4c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ str fp, [sp, #8] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 2f3fe4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr fp, [sp, #52] @ 0x34 │ │ │ │ b 2f3bb8 │ │ │ │ ldrd r0, [sp, #32] │ │ │ │ mov r3, fp │ │ │ │ strd r0, [sp] │ │ │ │ ldr r0, [pc, #116] @ 2f3fe8 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr fp, [sp, #52] @ 0x34 │ │ │ │ b 2f3bb8 │ │ │ │ ldr r0, [pc, #96] @ 2f3fec │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp] │ │ │ │ str r3, [sp, #12] │ │ │ │ str sl, [sp, #8] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2f3c0c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009b72f8 │ │ │ │ @ instruction: 0x009b72fc │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r6, pc, r4, lsr r3 @ │ │ │ │ + rsbeq r6, pc, r4, lsl #7 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ @ instruction: 0x009b71f0 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - rsbseq sl, r3, r4, lsr #6 │ │ │ │ + rsbseq sl, r3, r4, ror r3 │ │ │ │ andeq r3, r0, r4, lsl pc │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r6, pc, r8, lsl #1 │ │ │ │ + ldrdeq r6, [pc], #-8 @ │ │ │ │ andeq r1, r0, r4, lsr r2 │ │ │ │ - rsbeq r5, pc, r8, ror #30 │ │ │ │ - rsbeq r5, pc, r8, lsl #31 │ │ │ │ - strdeq r5, [pc], #-252 @ │ │ │ │ + strheq r5, [pc], #-248 @ │ │ │ │ + ldrdeq r5, [pc], #-248 @ │ │ │ │ + rsbeq r6, pc, ip, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #656] @ 2f4298 │ │ │ │ ldr r3, [pc, #656] @ 2f429c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -163937,23 +163937,23 @@ │ │ │ │ mov r1, r8 │ │ │ │ add r0, sp, #32 │ │ │ │ str r8, [sp, #32] │ │ │ │ str r8, [sp, #36] @ 0x24 │ │ │ │ str r8, [sp, #40] @ 0x28 │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ str r4, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {sl, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #252] @ 2f42c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r4, [sp, #20] │ │ │ │ b 2f4074 │ │ │ │ ldr r3, [pc, #236] @ 2f42c4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f40e0 │ │ │ │ @@ -163973,54 +163973,54 @@ │ │ │ │ mov r1, sl │ │ │ │ add r0, sp, #32 │ │ │ │ str sl, [sp, #32] │ │ │ │ str sl, [sp, #36] @ 0x24 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #44] @ 0x2c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {r7, r9, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 2f42c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2f40e0 │ │ │ │ ldr r0, [pc, #108] @ 2f42cc │ │ │ │ mov r3, r4 │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r4, [sp, #20] │ │ │ │ b 2f4074 │ │ │ │ ldr r0, [pc, #80] @ 2f42d0 │ │ │ │ mov r3, fp │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2f40e0 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r6, fp, r4, lsl lr │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq r0, r6, r0, ror #11 │ │ │ │ + rsbseq r0, r6, r0, lsr r6 │ │ │ │ addseq r6, fp, ip, asr #27 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ - rsbseq r0, ip, r8, ror #7 │ │ │ │ + rsbseq r0, ip, r8, lsr r4 │ │ │ │ addseq r6, fp, r4, lsl sp │ │ │ │ andeq r3, r0, r4, lsl #5 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r5, pc, r4, lsr #28 │ │ │ │ + rsbeq r5, pc, r4, ror lr @ │ │ │ │ andeq r4, r0, r8, lsr sl │ │ │ │ - rsbeq r5, pc, ip, ror #27 │ │ │ │ - rsbeq r5, pc, ip, lsr #27 │ │ │ │ - rsbeq r5, pc, r8, ror #27 │ │ │ │ + rsbeq r5, pc, ip, lsr lr @ │ │ │ │ + strdeq r5, [pc], #-220 @ │ │ │ │ + rsbeq r5, pc, r8, lsr lr @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #464] @ 2f44bc │ │ │ │ sub sp, sp, #32 │ │ │ │ ldr r1, [pc, #460] @ 2f44c0 │ │ │ │ @@ -164128,24 +164128,24 @@ │ │ │ │ mov r4, r0 │ │ │ │ bne 2f44a8 │ │ │ │ cmp r4, #0 │ │ │ │ moveq r4, #7 │ │ │ │ b 2f4430 │ │ │ │ add r0, r8, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b310c │ │ │ │ + bl 9b3154 │ │ │ │ b 2f4468 │ │ │ │ add r0, r8, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b2fd4 │ │ │ │ + bl 9b301c │ │ │ │ b 2f448c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r6, fp, r8, lsr #22 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - ldrdeq r5, [pc], #-56 @ │ │ │ │ + rsbeq r5, pc, r8, lsr #8 │ │ │ │ umullseq r6, fp, ip, sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3824] @ 0xef0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #1060] @ 2f490c │ │ │ │ @@ -164316,27 +164316,27 @@ │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ strd r8, [sp, #16] │ │ │ │ stm sp, {r6, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #380] @ 2f493c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 2eb7c0 │ │ │ │ b 2f45c4 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #46 @ 0x2e │ │ │ │ bne 2f4658 │ │ │ │ @@ -164373,15 +164373,15 @@ │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #96] @ 0x60 │ │ │ │ str r4, [sp, #100] @ 0x64 │ │ │ │ str r4, [sp, #104] @ 0x68 │ │ │ │ str r4, [sp, #108] @ 0x6c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -164390,52 +164390,52 @@ │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str fp, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #140] @ 2f4944 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2f45b0 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [pc, #124] @ 2f4948 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2f45b0 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #88] @ 2f494c │ │ │ │ str r2, [sp] │ │ │ │ mov r1, r6 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2f47c4 │ │ │ │ addseq r6, fp, r0, lsr r9 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r5, pc, r0, lsr fp @ │ │ │ │ + rsbeq r5, pc, r0, lsl #23 │ │ │ │ addseq r6, fp, ip, lsl #17 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r6, fp, ip, lsr r8 │ │ │ │ andeq pc, pc, r0, lsl #30 │ │ │ │ @ instruction: 0xfff00000 @ IMB │ │ │ │ - rsbseq sl, r1, r8, lsl sp │ │ │ │ + rsbseq sl, r1, r8, ror #26 │ │ │ │ andeq r2, r0, r4, asr #3 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r5, pc, ip, ror #18 │ │ │ │ + strheq r5, [pc], #-156 @ │ │ │ │ andeq r3, r0, ip, ror #8 │ │ │ │ - strdeq r5, [pc], #-112 @ │ │ │ │ - rsbeq r5, pc, r8, lsl r8 @ │ │ │ │ - rsbeq r5, pc, ip, ror r8 @ │ │ │ │ + rsbeq r5, pc, r0, asr #16 │ │ │ │ + rsbeq r5, pc, r8, ror #16 │ │ │ │ + rsbeq r5, pc, ip, asr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3824] @ 0xef0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #1004] @ 2f4d58 │ │ │ │ ldr r3, [pc, #1004] @ 2f4d5c │ │ │ │ @@ -164589,26 +164589,26 @@ │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldrd r2, [sp, #24] │ │ │ │ stm sp, {r7, sl, fp} │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #384] @ 2f4d80 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 2eb7c0 │ │ │ │ b 2f4a38 │ │ │ │ ldrb r2, [r5, #1] │ │ │ │ cmp r2, #46 @ 0x2e │ │ │ │ bne 2f4ad4 │ │ │ │ @@ -164644,15 +164644,15 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #96] @ 0x60 │ │ │ │ str r4, [sp, #100] @ 0x64 │ │ │ │ str r4, [sp, #104] @ 0x68 │ │ │ │ str r4, [sp, #108] @ 0x6c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r5, [sp, #12] │ │ │ │ @@ -164661,54 +164661,54 @@ │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #148] @ 2f4d88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r5, [sp, #68] @ 0x44 │ │ │ │ b 2f4a28 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #128] @ 2f4d8c │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r5, [sp, #68] @ 0x44 │ │ │ │ b 2f4a28 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldrd r0, [sp, #24] │ │ │ │ str r3, [sp] │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #76] @ 2f4d90 │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2f4c04 │ │ │ │ addseq r6, fp, ip, lsr #9 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - strdeq r5, [pc], #-112 @ │ │ │ │ + rsbeq r5, pc, r0, asr #16 │ │ │ │ addseq r6, fp, ip, lsl r4 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r6, fp, r0, asr #7 │ │ │ │ - ldrsbeq sl, [r1], #-132 @ 0xffffff7c @ │ │ │ │ + rsbseq sl, r1, r4, lsr #18 │ │ │ │ andeq r3, r0, r4, asr #13 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r5, pc, r0, asr r6 @ │ │ │ │ + rsbeq r5, pc, r0, lsr #13 │ │ │ │ andeq r2, r0, ip, lsl #22 │ │ │ │ - ldrdeq r5, [pc], #-68 @ │ │ │ │ - strdeq r5, [pc], #-68 @ │ │ │ │ - rsbeq r5, pc, r4, asr r5 @ │ │ │ │ + rsbeq r5, pc, r4, lsr #10 │ │ │ │ + rsbeq r5, pc, r4, asr #10 │ │ │ │ + rsbeq r5, pc, r4, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3824] @ 0xef0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #1092] @ 2f51f4 │ │ │ │ ldr r3, [pc, #1092] @ 2f51f8 │ │ │ │ @@ -164850,15 +164850,15 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str fp, [sp, #96] @ 0x60 │ │ │ │ str fp, [sp, #100] @ 0x64 │ │ │ │ str fp, [sp, #104] @ 0x68 │ │ │ │ str fp, [sp, #108] @ 0x6c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -164867,15 +164867,15 @@ │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str r4, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #492] @ 2f5218 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2f4e6c │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ bl 2eb21c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, fp │ │ │ │ str r8, [sp, #8] │ │ │ │ bic r0, r0, #73728 @ 0x12000 │ │ │ │ @@ -164946,64 +164946,64 @@ │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ strd r2, [sp, #32] │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ stm sp, {r7, r8, r9, sl} │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 2f5224 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2f4f38 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [pc, #128] @ 2f5228 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2f4e6c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #92] @ 2f522c │ │ │ │ strd r2, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2f4f38 │ │ │ │ addseq r6, fp, r8, rrx │ │ │ │ andeq r4, r0, r0 │ │ │ │ - ldrdeq r5, [pc], #-68 @ │ │ │ │ + rsbeq r5, pc, r4, lsr #10 │ │ │ │ @ instruction: 0x009b5fd4 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r5, fp, r0, lsl #31 │ │ │ │ muleq r0, r8, r5 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r5, pc, r8, asr #5 │ │ │ │ - rsbeq r3, pc, ip, asr #31 │ │ │ │ + rsbeq r5, pc, r8, lsl r3 @ │ │ │ │ + rsbeq r4, pc, ip, lsl r0 @ │ │ │ │ andeq r3, r0, ip, lsr #6 │ │ │ │ - rsbeq r5, pc, r4, ror #3 │ │ │ │ - rsbeq r5, pc, r8, lsl #3 │ │ │ │ - rsbeq r5, pc, ip, ror #3 │ │ │ │ + rsbeq r5, pc, r4, lsr r2 @ │ │ │ │ + ldrdeq r5, [pc], #-24 @ │ │ │ │ + rsbeq r5, pc, ip, lsr r2 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3848] @ 0xf08 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #1236] @ 2f5720 │ │ │ │ ldr r3, [pc, #1236] @ 2f5724 │ │ │ │ @@ -165180,27 +165180,27 @@ │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ str r9, [sp, #24] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ stm sp, {r7, r8, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #524] @ 2f574c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2f5334 │ │ │ │ ldr r2, [pc, #512] @ 2f5750 │ │ │ │ add r3, sp, #52 @ 0x34 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ mov r1, #7 │ │ │ │ @@ -165248,28 +165248,28 @@ │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r5, [sp] │ │ │ │ str fp, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #260] @ 2f5758 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ b 2f530c │ │ │ │ mov r0, r5 │ │ │ │ bl 2eb21c │ │ │ │ bic r9, r0, #73728 @ 0x12000 │ │ │ │ bic r9, r9, #320 @ 0x140 │ │ │ │ b 2f5400 │ │ │ │ @@ -165300,44 +165300,44 @@ │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #128] @ 2f5760 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #16] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 2f5334 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #96] @ 2f5764 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ b 2f530c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r5, fp, ip, asr #23 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r5, fp, r8, ror fp │ │ │ │ - rsbseq fp, sp, ip, lsl #20 │ │ │ │ + rsbseq fp, sp, ip, asr sl │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r5, fp, r0, asr #21 │ │ │ │ andeq r0, r0, r3, lsl #12 │ │ │ │ - rsbeq r3, pc, r4, lsr ip @ │ │ │ │ + rsbeq r3, pc, r4, lsl #25 │ │ │ │ andeq r3, r0, r0, lsl #1 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r4, pc, r8, asr #30 │ │ │ │ - rsbeq sp, lr, r8, asr #6 │ │ │ │ + @ instruction: 0x006f4f98 │ │ │ │ + @ instruction: 0x006ed398 │ │ │ │ strheq r1, [r0], -r8 │ │ │ │ - ldrdeq r4, [pc], #-208 @ │ │ │ │ - rsbeq r3, pc, r4, lsl #20 │ │ │ │ - strdeq r4, [pc], #-216 @ │ │ │ │ - rsbeq r4, pc, ip, asr #26 │ │ │ │ + rsbeq r4, pc, r0, lsr #28 │ │ │ │ + rsbeq r3, pc, r4, asr sl @ │ │ │ │ + rsbeq r4, pc, r8, asr #28 │ │ │ │ + @ instruction: 0x006f4d9c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3888] @ 0xf30 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #412] @ 2f5920 │ │ │ │ ldr r3, [pc, #412] @ 2f5924 │ │ │ │ @@ -165374,15 +165374,15 @@ │ │ │ │ bl 2f7f44 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 2f58c0 │ │ │ │ ldr r0, [r8, #60] @ 0x3c │ │ │ │ ldr r6, [sp, #76] @ 0x4c │ │ │ │ sub r0, r0, #24 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9d8b0c │ │ │ │ + bl 9d8b54 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ ldr r8, [pc, #256] @ 2f592c │ │ │ │ ldr sl, [sp, #72] @ 0x48 │ │ │ │ add r8, pc, r8 │ │ │ │ subs r4, r0, #0 │ │ │ │ ldrd r0, [sp, #120] @ 0x78 │ │ │ │ @@ -165395,25 +165395,25 @@ │ │ │ │ movne fp, r9 │ │ │ │ asrne r4, r9, #31 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, fp │ │ │ │ strd r0, [sp, #32] │ │ │ │ ldrd r0, [sp, #96] @ 0x60 │ │ │ │ moveq r9, fp │ │ │ │ - bl 9d9fdc │ │ │ │ + bl 9da024 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, fp │ │ │ │ strd r0, [sp, #24] │ │ │ │ ldrd r0, [sp, #88] @ 0x58 │ │ │ │ - bl 9d9fdc │ │ │ │ + bl 9da024 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, fp │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldrd r0, [sp, #80] @ 0x50 │ │ │ │ - bl 9d9fdc │ │ │ │ + bl 9da024 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r8 │ │ │ │ strd r0, [sp, #8] │ │ │ │ mul r1, r9, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp] │ │ │ │ mov r1, #7 │ │ │ │ @@ -165442,16 +165442,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ umullseq r5, fp, r4, r6 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq lr, r5, r0, asr lr │ │ │ │ - rsbeq r4, pc, r0, lsl #26 │ │ │ │ + rsbseq lr, r5, r0, lsr #29 │ │ │ │ + rsbeq r4, pc, r0, asr sp @ │ │ │ │ addseq r5, fp, ip, lsr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #568] @ 2f5b84 │ │ │ │ ldr r1, [pc, #568] @ 2f5b88 │ │ │ │ @@ -165495,17 +165495,17 @@ │ │ │ │ bne 2f59cc │ │ │ │ mov r3, #1 │ │ │ │ mov r2, #0 │ │ │ │ add r6, r4, #8 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r6 │ │ │ │ strb r3, [r4, #7] │ │ │ │ - bl 9b2158 │ │ │ │ + bl 9b21a0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9b22e0 │ │ │ │ + bl 9b2328 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2f5a60 │ │ │ │ mov r1, #7 │ │ │ │ mov r0, r5 │ │ │ │ bl 2ed17c │ │ │ │ ldr r2, [pc, #372] @ 2f5b98 │ │ │ │ ldr r3, [pc, #352] @ 2f5b88 │ │ │ │ @@ -165543,15 +165543,15 @@ │ │ │ │ strne r1, [r3, #24] │ │ │ │ str r4, [r2] │ │ │ │ mov r1, #7 │ │ │ │ str r2, [r4, #24] │ │ │ │ b 2f5a14 │ │ │ │ ldr r0, [pc, #224] @ 2f5b9c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c7b0 │ │ │ │ + bl 99c7f8 │ │ │ │ mov r1, #7 │ │ │ │ b 2f5a14 │ │ │ │ ldr r2, [pc, #208] @ 2f5ba0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2f59b4 │ │ │ │ @@ -165570,49 +165570,49 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r6, [sp, #32] │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ str r6, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #44] @ 0x2c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 2f5bac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldrh r8, [r5, #4] │ │ │ │ ldrsh r3, [sp, #30] │ │ │ │ b 2f59b4 │ │ │ │ ldr r0, [pc, #72] @ 2f5bb0 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldrh r8, [r5, #4] │ │ │ │ ldrsh r3, [sp, #30] │ │ │ │ b 2f59b4 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009b54d0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq fp, lr, r4, ror #18 │ │ │ │ + ldrheq fp, [lr], #-148 @ 0xffffff6c @ │ │ │ │ umullseq r5, fp, r0, r4 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ @ instruction: 0x009b53f8 │ │ │ │ - ldrdeq r4, [pc], #-172 @ │ │ │ │ + rsbeq r4, pc, ip, lsr #22 │ │ │ │ andeq r2, r0, r0, asr r9 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r4, pc, ip, ror #19 │ │ │ │ - rsbeq r4, pc, r0, lsl #20 │ │ │ │ + rsbeq r4, pc, ip, lsr sl @ │ │ │ │ + rsbeq r4, pc, r0, asr sl @ │ │ │ │ │ │ │ │ 002f5bb4 : │ │ │ │ ldrh r0, [r0] │ │ │ │ add r0, r0, #24 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002f5bc0 : │ │ │ │ @@ -165663,20 +165663,20 @@ │ │ │ │ bne 2f5c88 │ │ │ │ ldr r5, [pc, #168] @ 2f5d24 │ │ │ │ add r5, pc, r5 │ │ │ │ b 2f5c88 │ │ │ │ ldr r5, [pc, #160] @ 2f5d28 │ │ │ │ add r5, pc, r5 │ │ │ │ add r0, r4, #8 │ │ │ │ - bl 9b2140 │ │ │ │ + bl 9b2188 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b17f8 │ │ │ │ + bl 9b1840 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9b1e48 │ │ │ │ + b 9b1e90 │ │ │ │ ldr r5, [pc, #128] @ 2f5d2c │ │ │ │ add r5, pc, r5 │ │ │ │ b 2f5c88 │ │ │ │ ldr r3, [pc, #120] @ 2f5d30 │ │ │ │ sub r2, r2, #100 @ 0x64 │ │ │ │ and r2, r2, #255 @ 0xff │ │ │ │ lsr r3, r3, r2 │ │ │ │ @@ -165748,41 +165748,41 @@ │ │ │ │ cmp r3, #0 │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ beq 2f5e70 │ │ │ │ ldr r1, [pc, #192] @ 2f5e90 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9a6c30 │ │ │ │ + bl 9a6c78 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9a6340 │ │ │ │ + bl 9a6388 │ │ │ │ ldr r3, [r6, #288] @ 0x120 │ │ │ │ add r5, r4, #4352 @ 0x1100 │ │ │ │ cmp r3, #0 │ │ │ │ add r5, r5, #32 │ │ │ │ beq 2f5e84 │ │ │ │ ldr r1, [pc, #148] @ 2f5e94 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9a6c30 │ │ │ │ + bl 9a6c78 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9a6340 │ │ │ │ + bl 9a6388 │ │ │ │ add r5, r4, #4416 @ 0x1140 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r3, [r6, #328] @ 0x148 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f5e44 │ │ │ │ ldr r1, [pc, #104] @ 2f5e98 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9a6c30 │ │ │ │ + bl 9a6c78 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9a6340 │ │ │ │ + bl 9a6388 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 253810 │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ add r6, r4, #4096 @ 0x1000 │ │ │ │ bl 253810 │ │ │ │ ldr r3, [r6, #248] @ 0xf8 │ │ │ │ @@ -165898,15 +165898,15 @@ │ │ │ │ ldr r3, [r9, #564] @ 0x234 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ bl 254d4c │ │ │ │ str r0, [r4, #8] │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b2e2c │ │ │ │ + bl 9b2e74 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ mov r0, fp │ │ │ │ blx r3 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2f62d0 │ │ │ │ @@ -165936,29 +165936,29 @@ │ │ │ │ ldr r1, [pc, #700] @ 2f6368 │ │ │ │ add ip, r4, #4288 @ 0x10c0 │ │ │ │ mov r3, #1 │ │ │ │ add r0, ip, #56 @ 0x38 │ │ │ │ strd sl, [ip, #48] @ 0x30 │ │ │ │ mov r2, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9a623c │ │ │ │ + bl 9a6284 │ │ │ │ ldr r1, [pc, #672] @ 2f636c │ │ │ │ add r5, r4, #4416 @ 0x1140 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, #65536 @ 0x10000 │ │ │ │ add r0, r5, #8 │ │ │ │ - bl 9a623c │ │ │ │ + bl 9a6284 │ │ │ │ ldr r1, [pc, #648] @ 2f6370 │ │ │ │ mov r3, #1 │ │ │ │ add r0, r4, #4352 @ 0x1100 │ │ │ │ mov r2, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #32 │ │ │ │ - bl 9a623c │ │ │ │ + bl 9a6284 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [r5, #48] @ 0x30 │ │ │ │ mov lr, #1 │ │ │ │ add r0, r9, #16 │ │ │ │ add ip, r6, #376 @ 0x178 │ │ │ │ add r1, r4, #4480 @ 0x1180 │ │ │ │ @@ -165972,15 +165972,15 @@ │ │ │ │ ldr r0, [sp, #28] │ │ │ │ bl 253810 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r3, [sp, #28] │ │ │ │ strh r3, [sp, #24] │ │ │ │ - bl 99c014 │ │ │ │ + bl 99c05c │ │ │ │ ldr r2, [pc, #536] @ 2f6374 │ │ │ │ ldr r3, [pc, #504] @ 2f6358 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -166002,15 +166002,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ ldr r2, [pc, #448] @ 2f6384 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2f5d4c │ │ │ │ mov r7, #1 │ │ │ │ b 2f6134 │ │ │ │ bl 253e4c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ bl 253bac │ │ │ │ @@ -166021,15 +166021,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #400] @ 2f6394 │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r5 │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 2f61cc │ │ │ │ ldr r1, [r6, #120] @ 0x78 │ │ │ │ cmp r1, sl │ │ │ │ beq 2f6320 │ │ │ │ ldr r3, [pc, #360] @ 2f6398 │ │ │ │ ldr r2, [pc, #360] @ 2f639c │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -166037,64 +166037,64 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ ldr r2, [pc, #340] @ 2f63a4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 2f61cc │ │ │ │ mov r2, #31 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r3, [pc, #316] @ 2f63a8 │ │ │ │ ldr r2, [pc, #316] @ 2f63ac │ │ │ │ ldr r1, [pc, #316] @ 2f63b0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [sp, #8] │ │ │ │ stm sp, {r2, fp} │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ ldr r2, [pc, #296] @ 2f63b4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 2f61cc │ │ │ │ ldr r1, [r9, #4] │ │ │ │ ldr r3, [pc, #276] @ 2f63b8 │ │ │ │ ldr r2, [pc, #276] @ 2f63bc │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #272] @ 2f63c0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ ldr r2, [pc, #256] @ 2f63c4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 2f61cc │ │ │ │ ldr r1, [pc, #240] @ 2f63c8 │ │ │ │ ldr r2, [r6, #120] @ 0x78 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99b468 │ │ │ │ + bl 99b4b0 │ │ │ │ b 2f61cc │ │ │ │ ldr r1, [r6, #120] @ 0x78 │ │ │ │ ldr r3, [pc, #216] @ 2f63cc │ │ │ │ ldr r2, [pc, #216] @ 2f63d0 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #212] @ 2f63d4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ ldr r2, [pc, #196] @ 2f63d8 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 2f61cc │ │ │ │ ldr r1, [pc, #180] @ 2f63dc │ │ │ │ add r1, pc, r1 │ │ │ │ b 2f6228 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #168] @ 2f63e0 │ │ │ │ ldr r1, [pc, #168] @ 2f63e4 │ │ │ │ @@ -166105,48 +166105,48 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #164 @ 0xa4 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ addseq r4, fp, r8, ror #30 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r4, fp, ip, lsr pc │ │ │ │ andeq r3, r0, ip, asr r8 │ │ │ │ - ldrheq sp, [sl], #-204 @ 0xffffff34 @ │ │ │ │ + rsbseq sp, sl, ip, lsl #26 │ │ │ │ @ instruction: 0xffff5220 │ │ │ │ @ instruction: 0xffff5288 │ │ │ │ @ instruction: 0xffff521c │ │ │ │ addseq r4, fp, r0, asr #25 │ │ │ │ - addeq r4, r3, ip, ror #20 │ │ │ │ - rsbeq r4, pc, ip, lsr #10 │ │ │ │ - @ instruction: 0x006f2698 │ │ │ │ + @ instruction: 0x00834abc │ │ │ │ + rsbeq r4, pc, ip, ror r5 @ │ │ │ │ + rsbeq r2, pc, r8, ror #13 │ │ │ │ andeq r1, r0, r6, ror #1 │ │ │ │ - addeq r4, r3, r4, lsr #20 │ │ │ │ - rsbeq r4, pc, r0, lsr #9 │ │ │ │ - rsbeq r2, pc, r8, asr r6 @ │ │ │ │ + addeq r4, r3, r4, ror sl │ │ │ │ + strdeq r4, [pc], #-64 @ │ │ │ │ + rsbeq r2, pc, r8, lsr #13 │ │ │ │ ldrdeq r1, [r0], -lr │ │ │ │ - addeq r4, r3, r0, ror #19 │ │ │ │ - rsbeq r4, pc, r0, lsr #7 │ │ │ │ - rsbeq r2, pc, ip, lsl #12 │ │ │ │ + addeq r4, r3, r0, lsr sl │ │ │ │ + strdeq r4, [pc], #-48 @ │ │ │ │ + rsbeq r2, pc, ip, asr r6 @ │ │ │ │ strheq r1, [r0], -r0 │ │ │ │ - addeq r4, r3, r8, lsr #19 │ │ │ │ - rsbeq r4, pc, r8, asr #7 │ │ │ │ - ldrdeq r2, [pc], #-80 @ │ │ │ │ + strdeq r4, [r3], r8 │ │ │ │ + rsbeq r4, pc, r8, lsl r4 @ │ │ │ │ + rsbeq r2, pc, r0, lsr #12 │ │ │ │ andeq r1, r0, r2, asr #1 │ │ │ │ + @ instruction: 0x008349bc │ │ │ │ + rsbeq r4, pc, ip, asr r4 @ │ │ │ │ + rsbeq r2, pc, r8, ror #11 │ │ │ │ + andeq r1, r0, r3, ror #1 │ │ │ │ + rsbeq r4, pc, ip, ror #7 │ │ │ │ addeq r4, r3, ip, ror #18 │ │ │ │ - rsbeq r4, pc, ip, lsl #8 │ │ │ │ + rsbeq r4, pc, r0, ror #6 │ │ │ │ @ instruction: 0x006f2598 │ │ │ │ - andeq r1, r0, r3, ror #1 │ │ │ │ - @ instruction: 0x006f439c │ │ │ │ - addeq r4, r3, ip, lsl r9 │ │ │ │ - rsbeq r4, pc, r0, lsl r3 @ │ │ │ │ - rsbeq r2, pc, r8, asr #10 │ │ │ │ strheq r1, [r0], -r8 │ │ │ │ - rsbeq fp, lr, ip, lsl r6 │ │ │ │ - addeq r4, r3, r0, ror #17 │ │ │ │ - rsbeq r2, pc, r8, lsl r5 @ │ │ │ │ - rsbeq r4, pc, r0, lsl #5 │ │ │ │ + rsbeq fp, lr, ip, ror #12 │ │ │ │ + addeq r4, r3, r0, lsr r9 │ │ │ │ + rsbeq r2, pc, r8, ror #10 │ │ │ │ + ldrdeq r4, [pc], #-32 @ │ │ │ │ muleq r0, lr, r0 │ │ │ │ │ │ │ │ 002f63f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -166164,31 +166164,31 @@ │ │ │ │ mov r3, #0 │ │ │ │ bl 255340 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r5, sp │ │ │ │ cmp r3, #0 │ │ │ │ str r4, [sp, #16] │ │ │ │ beq 2f6460 │ │ │ │ - bl 9b0d60 │ │ │ │ + bl 9b0da8 │ │ │ │ mov r1, #1 │ │ │ │ - bl 98f1b4 │ │ │ │ + bl 98f1fc │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2f6448 │ │ │ │ ldr r0, [pc, #128] @ 2f64e8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9b17f8 │ │ │ │ - bl 9b1e48 │ │ │ │ + bl 9b1840 │ │ │ │ + bl 9b1e90 │ │ │ │ ldrb r3, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2f6498 │ │ │ │ - bl 9b0d60 │ │ │ │ + bl 9b0da8 │ │ │ │ mov r1, #1 │ │ │ │ - bl 98f1b4 │ │ │ │ + bl 98f1fc │ │ │ │ ldrb r3, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f6480 │ │ │ │ ldr r2, [pc, #76] @ 2f64ec │ │ │ │ ldr r3, [pc, #64] @ 2f64e4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -166221,43 +166221,43 @@ │ │ │ │ cmp r7, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r8, pc, r8 │ │ │ │ bne 2f65d0 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ - bl 9b3988 │ │ │ │ + bl 9b39d0 │ │ │ │ ldr r3, [pc, #172] @ 2f65dc │ │ │ │ ldr r2, [pc, #172] @ 2f65e0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r7 │ │ │ │ - bl 9b1348 │ │ │ │ + bl 9b1390 │ │ │ │ mov r8, r0 │ │ │ │ - bl 9afe50 │ │ │ │ - bl 9b1ea8 │ │ │ │ + bl 9afe98 │ │ │ │ + bl 9b1ef0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9afe58 │ │ │ │ + bl 9afea0 │ │ │ │ bl 253e4c <__errno_location@plt> │ │ │ │ ldr r8, [r4, #16] │ │ │ │ add r1, r5, #16 │ │ │ │ str r7, [r0] │ │ │ │ ldr r3, [r8, #12] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ add r0, r8, #16 │ │ │ │ blx r3 │ │ │ │ subs r3, r0, #0 │ │ │ │ beq 2f65b4 │ │ │ │ mov r4, #0 │ │ │ │ str r3, [r6] │ │ │ │ - bl 9b1ea8 │ │ │ │ + bl 9b1ef0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -166268,15 +166268,15 @@ │ │ │ │ ldr r4, [r4] │ │ │ │ rsb r4, r4, #0 │ │ │ │ b 2f6594 │ │ │ │ mvn r4, #3 │ │ │ │ b 2f6598 │ │ │ │ addseq r4, fp, ip, lsl #18 │ │ │ │ @ instruction: 0x00004abc │ │ │ │ - @ instruction: 0x006f2594 │ │ │ │ + rsbeq r2, pc, r4, ror #11 │ │ │ │ │ │ │ │ 002f65e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3872] @ 0xf20 │ │ │ │ sub sp, sp, #188 @ 0xbc │ │ │ │ @@ -166296,28 +166296,28 @@ │ │ │ │ mov r3, #0 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r6, [sp, #224] @ 0xe0 │ │ │ │ ldr r5, [sp, #228] @ 0xe4 │ │ │ │ str r2, [sp, #32] │ │ │ │ bne 2f69e4 │ │ │ │ mov r9, r0 │ │ │ │ - bl 9b3988 │ │ │ │ + bl 9b39d0 │ │ │ │ ldr r3, [pc, #960] @ 2f6a14 │ │ │ │ ldr r2, [pc, #960] @ 2f6a18 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r4, r3] │ │ │ │ mov r3, r8 │ │ │ │ str r0, [sp] │ │ │ │ - bl 9b1348 │ │ │ │ + bl 9b1390 │ │ │ │ mov r7, r0 │ │ │ │ - bl 9afe50 │ │ │ │ - bl 9b1ea8 │ │ │ │ + bl 9afe98 │ │ │ │ + bl 9b1ef0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9afe58 │ │ │ │ + bl 9afea0 │ │ │ │ add ip, sp, #56 @ 0x38 │ │ │ │ mov r2, #112 @ 0x70 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ mov r1, r8 │ │ │ │ str ip, [sp, #12] │ │ │ │ ldr fp, [r9, #16] │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ @@ -166470,22 +166470,22 @@ │ │ │ │ cmp r3, #1 │ │ │ │ beq 2f6998 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [pc, #304] @ 2f6a28 │ │ │ │ mov r2, #220 @ 0xdc │ │ │ │ add r0, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 993b74 │ │ │ │ + bl 993bbc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 2ec930 │ │ │ │ cmp r4, #0 │ │ │ │ ldr r3, [sp] │ │ │ │ movlt r3, r4 │ │ │ │ str r3, [sp] │ │ │ │ - bl 9b1ea8 │ │ │ │ + bl 9b1ef0 │ │ │ │ ldr r2, [pc, #260] @ 2f6a2c │ │ │ │ ldr r3, [pc, #224] @ 2f6a0c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -166510,19 +166510,19 @@ │ │ │ │ bl 253504 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov sl, r0 │ │ │ │ str r0, [r3] │ │ │ │ b 2f67dc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r0, r3, #24 │ │ │ │ - bl 9b2978 │ │ │ │ + bl 9b29c0 │ │ │ │ b 2f6904 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r0, r3, #24 │ │ │ │ - bl 9b245c │ │ │ │ + bl 9b24a4 │ │ │ │ b 2f66f4 │ │ │ │ ldr r3, [fp, #12] │ │ │ │ mov r4, #0 │ │ │ │ b 2f68c4 │ │ │ │ ldr r3, [fp, #12] │ │ │ │ mvn r4, #3 │ │ │ │ str r5, [sp] │ │ │ │ @@ -166540,19 +166540,19 @@ │ │ │ │ str r2, [sp] │ │ │ │ b 2f68c4 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r4, fp, r4, lsl r8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r4, fp, ip, ror #15 │ │ │ │ @ instruction: 0x00004abc │ │ │ │ - rsbeq r2, pc, r4, ror r4 @ │ │ │ │ + rsbeq r2, pc, r4, asr #9 │ │ │ │ andeq r2, r0, r0, asr lr │ │ │ │ - rsbeq r2, pc, ip, lsr #17 │ │ │ │ - rsbseq r0, sl, r4, lsr r8 │ │ │ │ - @ instruction: 0x006f2694 │ │ │ │ + strdeq r2, [pc], #-140 @ │ │ │ │ + rsbseq r0, sl, r4, lsl #17 │ │ │ │ + rsbeq r2, pc, r4, ror #13 │ │ │ │ @ instruction: 0x009b44f4 │ │ │ │ │ │ │ │ 002f6a30 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -166560,55 +166560,55 @@ │ │ │ │ ldr r5, [pc, #172] @ 2f6af8 │ │ │ │ cmp r4, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r7, [r0, #16] │ │ │ │ bne 2f6aec │ │ │ │ mov r6, r1 │ │ │ │ - bl 9b3988 │ │ │ │ + bl 9b39d0 │ │ │ │ ldr r3, [pc, #144] @ 2f6afc │ │ │ │ ldr r2, [pc, #144] @ 2f6b00 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 9b1348 │ │ │ │ + bl 9b1390 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9afe50 │ │ │ │ - bl 9b1ea8 │ │ │ │ + bl 9afe98 │ │ │ │ + bl 9b1ef0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9afe58 │ │ │ │ + bl 9afea0 │ │ │ │ ldr r3, [r7, #12] │ │ │ │ add r1, r6, #16 │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ add r0, r7, #16 │ │ │ │ blx r3 │ │ │ │ subs r5, r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ bge 2f6acc │ │ │ │ bl 253e4c <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ asr r5, r4, #31 │ │ │ │ - bl 9b1ea8 │ │ │ │ + bl 9b1ef0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ mvn r5, #0 │ │ │ │ b 2f6ad0 │ │ │ │ addseq r4, fp, ip, asr #7 │ │ │ │ @ instruction: 0x00004abc │ │ │ │ - rsbeq r2, pc, r4, asr r0 @ │ │ │ │ + rsbeq r2, pc, r4, lsr #1 │ │ │ │ │ │ │ │ 002f6b04 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb r4, [r0, #7] │ │ │ │ @@ -166624,42 +166624,42 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r9, [r0, #16] │ │ │ │ mov r8, r1 │ │ │ │ mov r7, r2 │ │ │ │ mov r6, r3 │ │ │ │ - bl 9b3988 │ │ │ │ + bl 9b39d0 │ │ │ │ ldr r3, [pc, #92] @ 2f6bc0 │ │ │ │ ldr r2, [pc, #92] @ 2f6bc4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 9b1348 │ │ │ │ + bl 9b1390 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9afe50 │ │ │ │ - bl 9b1ea8 │ │ │ │ + bl 9afe98 │ │ │ │ + bl 9b1ef0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9afe58 │ │ │ │ + bl 9afea0 │ │ │ │ ldr r3, [r9, #12] │ │ │ │ mov r2, r7 │ │ │ │ ldr r4, [r3, #84] @ 0x54 │ │ │ │ add r1, r8, #16 │ │ │ │ mov r3, r6 │ │ │ │ add r0, r9, #16 │ │ │ │ blx r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 9b1ea8 │ │ │ │ + b 9b1ef0 │ │ │ │ @ instruction: 0x009b42fc │ │ │ │ @ instruction: 0x00004abc │ │ │ │ - rsbeq r1, pc, ip, asr pc @ │ │ │ │ + rsbeq r1, pc, ip, lsr #31 │ │ │ │ │ │ │ │ 002f6bc8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r4, [r0, #7] │ │ │ │ @@ -166673,40 +166673,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r7, [r0, #16] │ │ │ │ mov r6, r1 │ │ │ │ - bl 9b3988 │ │ │ │ + bl 9b39d0 │ │ │ │ ldr r3, [pc, #84] @ 2f6c74 │ │ │ │ ldr r2, [pc, #84] @ 2f6c78 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 9b1348 │ │ │ │ + bl 9b1390 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9afe50 │ │ │ │ - bl 9b1ea8 │ │ │ │ + bl 9afe98 │ │ │ │ + bl 9b1ef0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9afe58 │ │ │ │ + bl 9afea0 │ │ │ │ ldr r3, [r7, #12] │ │ │ │ add r1, r6, #16 │ │ │ │ ldr r3, [r3, #72] @ 0x48 │ │ │ │ add r0, r7, #16 │ │ │ │ blx r3 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9b1ea8 │ │ │ │ + b 9b1ef0 │ │ │ │ addseq r4, fp, r4, lsr r2 │ │ │ │ @ instruction: 0x00004abc │ │ │ │ - rsbeq r1, pc, r0, lsr #29 │ │ │ │ + strdeq r1, [pc], #-224 @ │ │ │ │ │ │ │ │ 002f6c7c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r8, r2 │ │ │ │ @@ -166744,43 +166744,43 @@ │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ add r6, sp, #8 │ │ │ │ tst r3, #2 │ │ │ │ str r9, [sp, #24] │ │ │ │ bne 2f6e58 │ │ │ │ - bl 9b3988 │ │ │ │ + bl 9b39d0 │ │ │ │ ldr r3, [pc, #348] @ 2f6e90 │ │ │ │ ldr r2, [pc, #348] @ 2f6e94 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r4, r4, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9b1348 │ │ │ │ + bl 9b1390 │ │ │ │ mov r9, r0 │ │ │ │ - bl 9afe50 │ │ │ │ - bl 9b1ea8 │ │ │ │ + bl 9afe98 │ │ │ │ + bl 9b1ef0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 9afe58 │ │ │ │ + bl 9afea0 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r9, r5, #16 │ │ │ │ mov r3, sl │ │ │ │ mov r1, r4 │ │ │ │ ldr sl, [r2, #96] @ 0x60 │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [r8, #4] │ │ │ │ blx sl │ │ │ │ cmp r0, #0 │ │ │ │ bge 2f6dec │ │ │ │ bl 253e4c <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ - bl 9b1ea8 │ │ │ │ + bl 9b1ef0 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ rsb r4, r4, #0 │ │ │ │ tst r3, #2 │ │ │ │ bne 2f6e48 │ │ │ │ ldr r2, [pc, #228] @ 2f6e98 │ │ │ │ ldr r3, [pc, #208] @ 2f6e88 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -166812,38 +166812,38 @@ │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 2f6e68 │ │ │ │ mov r0, r6 │ │ │ │ bl 2ec930 │ │ │ │ - bl 9b1ea8 │ │ │ │ + bl 9b1ef0 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 2f6dac │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b2fd4 │ │ │ │ + bl 9b301c │ │ │ │ b 2f6dac │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b2e7c │ │ │ │ + bl 9b2ec4 │ │ │ │ b 2f6d28 │ │ │ │ bl 253e4c <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ b 2f6e30 │ │ │ │ mvn r4, #3 │ │ │ │ b 2f6dac │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r4, fp, r0, lsl #3 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r4, fp, r0, lsr r1 │ │ │ │ @ instruction: 0x00004abc │ │ │ │ - @ instruction: 0x006f1d90 │ │ │ │ + rsbeq r1, pc, r0, ror #27 │ │ │ │ addseq r4, fp, r8, rrx │ │ │ │ │ │ │ │ 002f6e9c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -166855,37 +166855,37 @@ │ │ │ │ ldr r4, [r0, #16] │ │ │ │ bne 2f700c │ │ │ │ ldr r3, [r4, #24] │ │ │ │ mov r5, r0 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r1 │ │ │ │ bne 2f6fdc │ │ │ │ - bl 9b3988 │ │ │ │ + bl 9b39d0 │ │ │ │ ldr r2, [pc, #304] @ 2f7018 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 2f701c │ │ │ │ ldr r0, [r7, r0] │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 9b1348 │ │ │ │ + bl 9b1390 │ │ │ │ mov r8, r0 │ │ │ │ - bl 9afe50 │ │ │ │ - bl 9b1ea8 │ │ │ │ + bl 9afe98 │ │ │ │ + bl 9b1ef0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9afe58 │ │ │ │ + bl 9afea0 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add r2, r6, #16 │ │ │ │ ldr r3, [r3, #60] @ 0x3c │ │ │ │ add r1, r6, #8 │ │ │ │ add r0, r4, #16 │ │ │ │ blx r3 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2f6f8c │ │ │ │ - bl 9b1ea8 │ │ │ │ + bl 9b1ef0 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2f6fec │ │ │ │ ldr r3, [pc, #212] @ 2f7020 │ │ │ │ ldr r2, [pc, #212] @ 2f7024 │ │ │ │ ldr r1, [r7, r3] │ │ │ │ ldr r3, [r1] │ │ │ │ @@ -166901,15 +166901,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 253e4c <__errno_location@plt> │ │ │ │ ldr r8, [r0] │ │ │ │ - bl 9b1ea8 │ │ │ │ + bl 9b1ef0 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ rsb r6, r8, #0 │ │ │ │ tst r3, #2 │ │ │ │ bne 2f6ffc │ │ │ │ cmp r8, #0 │ │ │ │ beq 2f6f44 │ │ │ │ mov r0, r6 │ │ │ │ @@ -166921,28 +166921,28 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r5 │ │ │ │ bl 2ecd9c │ │ │ │ b 2f6f6c │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b2e7c │ │ │ │ + bl 9b2ec4 │ │ │ │ b 2f6edc │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b2fd4 │ │ │ │ + bl 9b301c │ │ │ │ b 2f6f44 │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b2fd4 │ │ │ │ + bl 9b301c │ │ │ │ b 2f6fa8 │ │ │ │ mvn r6, #3 │ │ │ │ b 2f6f70 │ │ │ │ addseq r3, fp, r0, ror #30 │ │ │ │ - rsbeq r1, pc, r0, ror #23 │ │ │ │ + rsbeq r1, pc, r0, lsr ip @ │ │ │ │ @ instruction: 0x00004abc │ │ │ │ andeq r3, r0, ip, ror #18 │ │ │ │ andeq r3, r0, ip, ror #16 │ │ │ │ │ │ │ │ 002f7028 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -166952,40 +166952,40 @@ │ │ │ │ ldr r5, [pc, #188] @ 2f7100 │ │ │ │ cmp r4, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [r0, #16] │ │ │ │ bne 2f70f8 │ │ │ │ mov r7, r1 │ │ │ │ - bl 9b3988 │ │ │ │ + bl 9b39d0 │ │ │ │ ldr r2, [pc, #160] @ 2f7104 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 2f7108 │ │ │ │ ldr r3, [r5, r0] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ - bl 9b1348 │ │ │ │ + bl 9b1390 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9afe50 │ │ │ │ - bl 9b1ea8 │ │ │ │ + bl 9afe98 │ │ │ │ + bl 9b1ef0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9afe58 │ │ │ │ + bl 9afea0 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ add r0, r6, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2f70bc │ │ │ │ bl 253e4c <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ - bl 9b1ea8 │ │ │ │ + bl 9b1ef0 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2f70dc │ │ │ │ ldr r3, [pc, #60] @ 2f710c │ │ │ │ ldr r2, [r5, r3] │ │ │ │ ldr r3, [r2] │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [r2] │ │ │ │ @@ -166995,15 +166995,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2f70dc │ │ │ │ @ instruction: 0x009b3dd4 │ │ │ │ - rsbeq r1, pc, r8, ror #20 │ │ │ │ + strheq r1, [pc], #-168 @ │ │ │ │ @ instruction: 0x00004abc │ │ │ │ andeq r3, r0, ip, ror #18 │ │ │ │ │ │ │ │ 002f7110 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -167021,76 +167021,76 @@ │ │ │ │ moveq r4, r0 │ │ │ │ beq 2f71d0 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 2f720c │ │ │ │ - bl 9b3988 │ │ │ │ + bl 9b39d0 │ │ │ │ ldr r3, [pc, #228] @ 2f7254 │ │ │ │ ldr r2, [pc, #228] @ 2f7258 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9b1348 │ │ │ │ + bl 9b1390 │ │ │ │ mov r8, r0 │ │ │ │ - bl 9afe50 │ │ │ │ - bl 9b1ea8 │ │ │ │ + bl 9afe98 │ │ │ │ + bl 9b1ef0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9afe58 │ │ │ │ + bl 9afea0 │ │ │ │ mov r1, r4 │ │ │ │ ldr r8, [r5, #32] │ │ │ │ add r3, r7, #144 @ 0x90 │ │ │ │ mov r2, r6 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r8 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 2f71ec │ │ │ │ - bl 9b1ea8 │ │ │ │ + bl 9b1ef0 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2f721c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 253e4c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9b1ea8 │ │ │ │ + bl 9b1ef0 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 2f71d0 │ │ │ │ b 2f721c │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b2e7c │ │ │ │ + bl 9b2ec4 │ │ │ │ b 2f7164 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b2fd4 │ │ │ │ + bl 9b301c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2f71d0 │ │ │ │ addseq r3, fp, ip, ror #25 │ │ │ │ @ instruction: 0x00004abc │ │ │ │ - rsbeq r1, pc, r4, asr r9 @ │ │ │ │ + rsbeq r1, pc, r4, lsr #19 │ │ │ │ │ │ │ │ 002f725c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -167101,71 +167101,71 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ bne 2f736c │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r7, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 2f7330 │ │ │ │ - bl 9b3988 │ │ │ │ + bl 9b39d0 │ │ │ │ ldr r3, [pc, #208] @ 2f7378 │ │ │ │ ldr r2, [pc, #208] @ 2f737c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9b1348 │ │ │ │ + bl 9b1390 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9afe50 │ │ │ │ - bl 9b1ea8 │ │ │ │ + bl 9afe98 │ │ │ │ + bl 9b1ef0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9afe58 │ │ │ │ + bl 9afea0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ mov r1, r7 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2f7304 │ │ │ │ bl 253e4c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9b1ea8 │ │ │ │ + bl 9b1ef0 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2f7340 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b2e7c │ │ │ │ + bl 9b2ec4 │ │ │ │ b 2f729c │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b2fd4 │ │ │ │ + bl 9b301c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2f7314 │ │ │ │ addseq r3, fp, r0, lsr #23 │ │ │ │ @ instruction: 0x00004abc │ │ │ │ - rsbeq r1, pc, ip, lsl r8 @ │ │ │ │ + rsbeq r1, pc, ip, ror #16 │ │ │ │ │ │ │ │ 002f7380 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb r4, [r0, #7] │ │ │ │ @@ -167174,49 +167174,49 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r0, #16] │ │ │ │ sub sp, sp, #12 │ │ │ │ bne 2f7474 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ mov r5, r0 │ │ │ │ - bl 9b3988 │ │ │ │ + bl 9b39d0 │ │ │ │ ldr r3, [pc, #188] @ 2f7480 │ │ │ │ ldr r2, [pc, #188] @ 2f7484 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 9b1348 │ │ │ │ + bl 9b1390 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9afe50 │ │ │ │ - bl 9b1ea8 │ │ │ │ + bl 9afe98 │ │ │ │ + bl 9b1ef0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9afe58 │ │ │ │ + bl 9afea0 │ │ │ │ ldr r3, [r8, #12] │ │ │ │ mov r2, r6 │ │ │ │ ldr r4, [r3, #100] @ 0x64 │ │ │ │ ldr r1, [r2], #16 │ │ │ │ add r0, r8, #16 │ │ │ │ mov r3, r7 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 2f7438 │ │ │ │ - bl 9b1ea8 │ │ │ │ + bl 9b1ef0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 253e4c <__errno_location@plt> │ │ │ │ ldr r8, [r0] │ │ │ │ - bl 9b1ea8 │ │ │ │ + bl 9b1ef0 │ │ │ │ cmp r8, #95 @ 0x5f │ │ │ │ rsb r4, r8, #0 │ │ │ │ bne 2f741c │ │ │ │ mov r2, r7 │ │ │ │ add r1, r6, #8 │ │ │ │ mov r0, r5 │ │ │ │ bl 2f725c │ │ │ │ @@ -167225,15 +167225,15 @@ │ │ │ │ movne r4, r0 │ │ │ │ moveq r4, #0 │ │ │ │ b 2f741c │ │ │ │ mvn r4, #3 │ │ │ │ b 2f741c │ │ │ │ addseq r3, fp, r0, lsl #21 │ │ │ │ @ instruction: 0x00004abc │ │ │ │ - strdeq r1, [pc], #-108 @ │ │ │ │ + rsbeq r1, pc, ip, asr #14 │ │ │ │ │ │ │ │ 002f7488 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -167245,38 +167245,38 @@ │ │ │ │ bne 2f7600 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ mov r5, r0 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ bne 2f75e0 │ │ │ │ - bl 9b3988 │ │ │ │ + bl 9b39d0 │ │ │ │ ldr r2, [pc, #308] @ 2f760c │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 2f7610 │ │ │ │ ldr r0, [r8, r0] │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 9b1348 │ │ │ │ + bl 9b1390 │ │ │ │ mov r9, r0 │ │ │ │ - bl 9afe50 │ │ │ │ - bl 9b1ea8 │ │ │ │ + bl 9afe98 │ │ │ │ + bl 9b1ef0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 9afe58 │ │ │ │ + bl 9afea0 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ mov r2, r7 │ │ │ │ add r1, r6, #8 │ │ │ │ ldr r7, [r3, #64] @ 0x40 │ │ │ │ add r0, r4, #16 │ │ │ │ add r3, r6, #16 │ │ │ │ blx r7 │ │ │ │ cmn r0, #1 │ │ │ │ beq 2f7590 │ │ │ │ - bl 9b1ea8 │ │ │ │ + bl 9b1ef0 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2f7580 │ │ │ │ ldr r3, [pc, #212] @ 2f7614 │ │ │ │ ldr r2, [pc, #212] @ 2f7618 │ │ │ │ ldr r1, [r8, r3] │ │ │ │ ldr r3, [r1] │ │ │ │ @@ -167292,19 +167292,19 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b2fd4 │ │ │ │ + bl 9b301c │ │ │ │ b 2f7538 │ │ │ │ bl 253e4c <__errno_location@plt> │ │ │ │ ldr r7, [r0] │ │ │ │ - bl 9b1ea8 │ │ │ │ + bl 9b1ef0 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ rsb r6, r7, #0 │ │ │ │ tst r3, #2 │ │ │ │ bne 2f75f0 │ │ │ │ cmp r7, #0 │ │ │ │ beq 2f7538 │ │ │ │ mov r0, r6 │ │ │ │ @@ -167316,24 +167316,24 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r0, r5 │ │ │ │ bl 2ecd9c │ │ │ │ b 2f7560 │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b2e7c │ │ │ │ + bl 9b2ec4 │ │ │ │ b 2f74cc │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b2fd4 │ │ │ │ + bl 9b301c │ │ │ │ b 2f75ac │ │ │ │ mvn r6, #3 │ │ │ │ b 2f7564 │ │ │ │ addseq r3, fp, r8, ror r9 │ │ │ │ - strdeq r1, [pc], #-80 @ │ │ │ │ + rsbeq r1, pc, r0, asr #12 │ │ │ │ @ instruction: 0x00004abc │ │ │ │ andeq r3, r0, ip, ror #18 │ │ │ │ andeq r3, r0, ip, ror #16 │ │ │ │ │ │ │ │ 002f761c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -167378,28 +167378,28 @@ │ │ │ │ str sl, [sp, #28] │ │ │ │ lsl r3, r3, #20 │ │ │ │ lsr r3, r3, #20 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [r4, #152] @ 0x98 │ │ │ │ str r3, [sp, #24] │ │ │ │ bne 2f7864 │ │ │ │ - bl 9b3988 │ │ │ │ + bl 9b39d0 │ │ │ │ ldr r2, [pc, #508] @ 2f78e0 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #496] @ 2f78e4 │ │ │ │ ldr r0, [r8, r0] │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 9b1348 │ │ │ │ + bl 9b1390 │ │ │ │ mov sl, r0 │ │ │ │ - bl 9afe50 │ │ │ │ - bl 9b1ea8 │ │ │ │ + bl 9afe98 │ │ │ │ + bl 9b1ef0 │ │ │ │ mov r0, sl │ │ │ │ - bl 9afe58 │ │ │ │ + bl 9afea0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str fp, [sp] │ │ │ │ add fp, r4, #8 │ │ │ │ add r4, r4, #16 │ │ │ │ str r4, [sp, #4] │ │ │ │ ldr r3, [r3, #68] @ 0x44 │ │ │ │ add sl, r5, #16 │ │ │ │ @@ -167409,15 +167409,15 @@ │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ blx ip │ │ │ │ cmp r0, #0 │ │ │ │ bge 2f77d8 │ │ │ │ bl 253e4c <__errno_location@plt> │ │ │ │ ldr r7, [r0] │ │ │ │ - bl 9b1ea8 │ │ │ │ + bl 9b1ef0 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ rsb r7, r7, #0 │ │ │ │ tst r3, #2 │ │ │ │ bne 2f7854 │ │ │ │ cmp r7, #0 │ │ │ │ bne 2f7798 │ │ │ │ ldr r3, [pc, #368] @ 2f78e8 │ │ │ │ @@ -167469,54 +167469,54 @@ │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ ldr r7, [r0] │ │ │ │ mov r0, sl │ │ │ │ rsb r7, r7, #0 │ │ │ │ blx r3 │ │ │ │ mov r0, r9 │ │ │ │ bl 2ec930 │ │ │ │ - bl 9b1ea8 │ │ │ │ + bl 9b1ef0 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 2f7768 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b2fd4 │ │ │ │ + bl 9b301c │ │ │ │ b 2f7768 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b310c │ │ │ │ + bl 9b3154 │ │ │ │ b 2f76d8 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ blx r3 │ │ │ │ mov r0, r9 │ │ │ │ bl 2ec930 │ │ │ │ - bl 9b1ea8 │ │ │ │ + bl 9b1ef0 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 2f7798 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b2fd4 │ │ │ │ + bl 9b301c │ │ │ │ b 2f7798 │ │ │ │ mov r0, r6 │ │ │ │ bl 2ecd9c │ │ │ │ b 2f7798 │ │ │ │ mov r0, fp │ │ │ │ mov r1, r9 │ │ │ │ bl 2ecce4 │ │ │ │ b 2f783c │ │ │ │ mvn r7, #3 │ │ │ │ b 2f7798 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009b37d8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r3, fp, ip, lsr #15 │ │ │ │ - rsbeq r1, pc, r4, ror #7 │ │ │ │ + rsbeq r1, pc, r4, lsr r4 @ │ │ │ │ @ instruction: 0x00004abc │ │ │ │ andeq r3, r0, ip, ror #18 │ │ │ │ andeq r3, r0, ip, ror #16 │ │ │ │ addseq r3, fp, ip, ror r6 │ │ │ │ │ │ │ │ 002f78f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -167527,40 +167527,40 @@ │ │ │ │ ldr r5, [pc, #188] @ 2f79cc │ │ │ │ cmp r4, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [r0, #16] │ │ │ │ bne 2f79c4 │ │ │ │ mov r7, r1 │ │ │ │ - bl 9b3988 │ │ │ │ + bl 9b39d0 │ │ │ │ ldr r2, [pc, #160] @ 2f79d0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 2f79d4 │ │ │ │ ldr r3, [r5, r0] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ - bl 9b1348 │ │ │ │ + bl 9b1390 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9afe50 │ │ │ │ - bl 9b1ea8 │ │ │ │ + bl 9afe98 │ │ │ │ + bl 9b1ef0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9afe58 │ │ │ │ + bl 9afea0 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ add r0, r6, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2f7988 │ │ │ │ bl 253e4c <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ - bl 9b1ea8 │ │ │ │ + bl 9b1ef0 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2f79a8 │ │ │ │ ldr r3, [pc, #60] @ 2f79d8 │ │ │ │ ldr r2, [r5, r3] │ │ │ │ ldr r3, [r2] │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [r2] │ │ │ │ @@ -167570,15 +167570,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2f79a8 │ │ │ │ addseq r3, fp, r8, lsl #10 │ │ │ │ - @ instruction: 0x006f119c │ │ │ │ + rsbeq r1, pc, ip, ror #3 │ │ │ │ @ instruction: 0x00004abc │ │ │ │ andeq r3, r0, ip, ror #18 │ │ │ │ │ │ │ │ 002f79dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -167588,54 +167588,54 @@ │ │ │ │ cmp r4, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [r0, #16] │ │ │ │ bne 2f7a9c │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r2 │ │ │ │ - bl 9b3988 │ │ │ │ + bl 9b39d0 │ │ │ │ ldr r3, [pc, #140] @ 2f7aa8 │ │ │ │ ldr r2, [pc, #140] @ 2f7aac │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 9b1348 │ │ │ │ + bl 9b1390 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9afe50 │ │ │ │ - bl 9b1ea8 │ │ │ │ + bl 9afe98 │ │ │ │ + bl 9b1ef0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9afe58 │ │ │ │ + bl 9afea0 │ │ │ │ ldr r0, [r6, #12] │ │ │ │ mov r2, r7 │ │ │ │ ldr r4, [r0, #112] @ 0x70 │ │ │ │ ldr r1, [r2], #16 │ │ │ │ mov r3, r8 │ │ │ │ add r0, r6, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2f7a7c │ │ │ │ bl 253e4c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9b1ea8 │ │ │ │ + bl 9b1ef0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2f7a80 │ │ │ │ addseq r3, fp, r0, lsr #8 │ │ │ │ @ instruction: 0x00004abc │ │ │ │ - rsbeq r1, pc, r4, lsr #1 │ │ │ │ + strdeq r1, [pc], #-4 @ │ │ │ │ │ │ │ │ 002f7ab0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r7, r3 │ │ │ │ @@ -167647,72 +167647,72 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ bne 2f7bc8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 2f7b8c │ │ │ │ - bl 9b3988 │ │ │ │ + bl 9b39d0 │ │ │ │ ldr r3, [pc, #212] @ 2f7bd4 │ │ │ │ ldr r2, [pc, #212] @ 2f7bd8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9b1348 │ │ │ │ + bl 9b1390 │ │ │ │ mov r8, r0 │ │ │ │ - bl 9afe50 │ │ │ │ - bl 9b1ea8 │ │ │ │ + bl 9afe98 │ │ │ │ + bl 9b1ef0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9afe58 │ │ │ │ + bl 9afea0 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r3, [r7, #4] │ │ │ │ add r1, r4, #8 │ │ │ │ ldr r7, [r2, #44] @ 0x2c │ │ │ │ add r0, r5, #16 │ │ │ │ add r2, r6, #8 │ │ │ │ blx r7 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2f7b60 │ │ │ │ bl 253e4c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9b1ea8 │ │ │ │ + bl 9b1ef0 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2f7b9c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b2e7c │ │ │ │ + bl 9b2ec4 │ │ │ │ b 2f7af4 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b2fd4 │ │ │ │ + bl 9b301c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2f7b70 │ │ │ │ addseq r3, fp, ip, asr #6 │ │ │ │ @ instruction: 0x00004abc │ │ │ │ - rsbeq r0, pc, r4, asr #31 │ │ │ │ + rsbeq r1, pc, r4, lsl r0 @ │ │ │ │ │ │ │ │ 002f7bdc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldrb r6, [r0, #7] │ │ │ │ @@ -167724,56 +167724,56 @@ │ │ │ │ bne 2f7cb4 │ │ │ │ mov r4, r1 │ │ │ │ ldr r0, [r8, #36] @ 0x24 │ │ │ │ mov r1, #1 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r3 │ │ │ │ bl 507d44 │ │ │ │ - bl 9b3988 │ │ │ │ + bl 9b39d0 │ │ │ │ ldr r3, [pc, #148] @ 2f7cc0 │ │ │ │ ldr r2, [pc, #148] @ 2f7cc4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 9b1348 │ │ │ │ + bl 9b1390 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9afe50 │ │ │ │ - bl 9b1ea8 │ │ │ │ + bl 9afe98 │ │ │ │ + bl 9b1ef0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9afe58 │ │ │ │ + bl 9afea0 │ │ │ │ ldr r1, [r8, #12] │ │ │ │ ldrd r6, [sp, #48] @ 0x30 │ │ │ │ mov r2, r5 │ │ │ │ strd r6, [sp] │ │ │ │ mov r3, r9 │ │ │ │ ldr r5, [r1, #92] @ 0x5c │ │ │ │ add r0, r8, #16 │ │ │ │ add r1, r4, #16 │ │ │ │ blx r5 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2f7c94 │ │ │ │ bl 253e4c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9b1ea8 │ │ │ │ + bl 9b1ef0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2f7c98 │ │ │ │ addseq r3, fp, ip, lsl r2 │ │ │ │ @ instruction: 0x00004abc │ │ │ │ - @ instruction: 0x006f0e94 │ │ │ │ + rsbeq r0, pc, r4, ror #29 │ │ │ │ │ │ │ │ 002f7cc8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldrb r6, [r0, #7] │ │ │ │ @@ -167785,56 +167785,56 @@ │ │ │ │ bne 2f7da0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r0, [r8, #36] @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r3 │ │ │ │ bl 507d44 │ │ │ │ - bl 9b3988 │ │ │ │ + bl 9b39d0 │ │ │ │ ldr r3, [pc, #148] @ 2f7dac │ │ │ │ ldr r2, [pc, #148] @ 2f7db0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 9b1348 │ │ │ │ + bl 9b1390 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9afe50 │ │ │ │ - bl 9b1ea8 │ │ │ │ + bl 9afe98 │ │ │ │ + bl 9b1ef0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9afe58 │ │ │ │ + bl 9afea0 │ │ │ │ ldr r1, [r8, #12] │ │ │ │ ldrd r6, [sp, #48] @ 0x30 │ │ │ │ mov r2, r5 │ │ │ │ strd r6, [sp] │ │ │ │ mov r3, r9 │ │ │ │ ldr r5, [r1, #88] @ 0x58 │ │ │ │ add r0, r8, #16 │ │ │ │ add r1, r4, #16 │ │ │ │ blx r5 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2f7d80 │ │ │ │ bl 253e4c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9b1ea8 │ │ │ │ + bl 9b1ef0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2f7d84 │ │ │ │ addseq r3, fp, r0, lsr r1 │ │ │ │ @ instruction: 0x00004abc │ │ │ │ - rsbeq r0, pc, r8, lsr #27 │ │ │ │ + strdeq r0, [pc], #-216 @ │ │ │ │ │ │ │ │ 002f7db4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -167845,31 +167845,31 @@ │ │ │ │ ldr r6, [r0, #16] │ │ │ │ bne 2f7f30 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ mov r7, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r5, r2 │ │ │ │ bne 2f7f08 │ │ │ │ - bl 9b3988 │ │ │ │ + bl 9b39d0 │ │ │ │ ldr r3, [pc, #316] @ 2f7f3c │ │ │ │ ldr r2, [pc, #316] @ 2f7f40 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r9, #4096 @ 0x1000 │ │ │ │ add r8, r6, #16 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9b1348 │ │ │ │ + bl 9b1390 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9afe50 │ │ │ │ - bl 9b1ea8 │ │ │ │ + bl 9afe98 │ │ │ │ + bl 9b1ef0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9afe58 │ │ │ │ + bl 9afea0 │ │ │ │ mov r0, #4096 @ 0x1000 │ │ │ │ bl 255cd0 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r3, [r6, #12] │ │ │ │ mov r1, r7 │ │ │ │ ldr r4, [r3, #16] │ │ │ │ @@ -167880,15 +167880,15 @@ │ │ │ │ blt 2f7eac │ │ │ │ cmp r9, r4 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ beq 2f7f18 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r0, r4] │ │ │ │ strh r4, [r5] │ │ │ │ - bl 9b1ea8 │ │ │ │ + bl 9b1ef0 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2f7edc │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -167898,45 +167898,45 @@ │ │ │ │ ldr r0, [r5, #4] │ │ │ │ bl 253810 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #4] │ │ │ │ strh r3, [r5] │ │ │ │ bl 253e4c <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ - bl 9b1ea8 │ │ │ │ + bl 9b1ef0 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ rsb r4, r4, #0 │ │ │ │ tst r3, #2 │ │ │ │ beq 2f7e90 │ │ │ │ add r0, r6, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b2fd4 │ │ │ │ + bl 9b301c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add r0, r6, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b2e7c │ │ │ │ + bl 9b2ec4 │ │ │ │ b 2f7df4 │ │ │ │ lsl r9, r9, #1 │ │ │ │ bl 253810 │ │ │ │ mov r0, r9 │ │ │ │ bl 255cd0 │ │ │ │ mov r2, r0 │ │ │ │ b 2f7e44 │ │ │ │ mvn r4, #3 │ │ │ │ b 2f7e90 │ │ │ │ addseq r3, fp, r8, asr #32 │ │ │ │ @ instruction: 0x00004abc │ │ │ │ - rsbeq r0, pc, r4, asr #25 │ │ │ │ + rsbeq r0, pc, r4, lsl sp @ │ │ │ │ │ │ │ │ 002f7f44 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -167947,71 +167947,71 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ bne 2f8054 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r7, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 2f8018 │ │ │ │ - bl 9b3988 │ │ │ │ + bl 9b39d0 │ │ │ │ ldr r3, [pc, #208] @ 2f8060 │ │ │ │ ldr r2, [pc, #208] @ 2f8064 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9b1348 │ │ │ │ + bl 9b1390 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9afe50 │ │ │ │ - bl 9b1ea8 │ │ │ │ + bl 9afe98 │ │ │ │ + bl 9b1ef0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9afe58 │ │ │ │ + bl 9afea0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r3, #116] @ 0x74 │ │ │ │ mov r1, r7 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2f7fec │ │ │ │ bl 253e4c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9b1ea8 │ │ │ │ + bl 9b1ef0 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2f8028 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b2e7c │ │ │ │ + bl 9b2ec4 │ │ │ │ b 2f7f84 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b2fd4 │ │ │ │ + bl 9b301c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2f7ffc │ │ │ │ @ instruction: 0x009b2eb8 │ │ │ │ @ instruction: 0x00004abc │ │ │ │ - rsbeq r0, pc, r4, lsr fp @ │ │ │ │ + rsbeq r0, pc, r4, lsl #23 │ │ │ │ │ │ │ │ 002f8068 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r1 │ │ │ │ @@ -168040,41 +168040,41 @@ │ │ │ │ bne 2f81c8 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ec8ec │ │ │ │ ldr r3, [r5, #24] │ │ │ │ str r7, [sp, #16] │ │ │ │ tst r3, #2 │ │ │ │ bne 2f81a8 │ │ │ │ - bl 9b3988 │ │ │ │ + bl 9b39d0 │ │ │ │ ldr r3, [pc, #228] @ 2f81e0 │ │ │ │ ldr r2, [pc, #228] @ 2f81e4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9b1348 │ │ │ │ + bl 9b1390 │ │ │ │ mov r7, r0 │ │ │ │ - bl 9afe50 │ │ │ │ - bl 9b1ea8 │ │ │ │ + bl 9afe98 │ │ │ │ + bl 9b1ef0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9afe58 │ │ │ │ + bl 9afea0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [r3, #20] │ │ │ │ mov r1, r6 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2f8158 │ │ │ │ bl 253e4c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9b1ea8 │ │ │ │ + bl 9b1ef0 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2f81b8 │ │ │ │ ldr r2, [pc, #120] @ 2f81e8 │ │ │ │ ldr r3, [pc, #100] @ 2f81d8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -168088,28 +168088,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b2e7c │ │ │ │ + bl 9b2ec4 │ │ │ │ b 2f80f0 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b2fd4 │ │ │ │ + bl 9b301c │ │ │ │ b 2f8168 │ │ │ │ mvn r4, #3 │ │ │ │ b 2f8168 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ umullseq r2, fp, r4, sp │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r2, fp, r0, asr sp │ │ │ │ @ instruction: 0x00004abc │ │ │ │ - rsbeq r0, pc, r8, asr #19 │ │ │ │ + rsbeq r0, pc, r8, lsl sl @ │ │ │ │ addseq r2, fp, ip, lsr #25 │ │ │ │ │ │ │ │ 002f81ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -168121,71 +168121,71 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ bne 2f82fc │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r7, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 2f82c0 │ │ │ │ - bl 9b3988 │ │ │ │ + bl 9b39d0 │ │ │ │ ldr r3, [pc, #208] @ 2f8308 │ │ │ │ ldr r2, [pc, #208] @ 2f830c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9b1348 │ │ │ │ + bl 9b1390 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9afe50 │ │ │ │ - bl 9b1ea8 │ │ │ │ + bl 9afe98 │ │ │ │ + bl 9b1ef0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9afe58 │ │ │ │ + bl 9afea0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r3, #32] │ │ │ │ mov r1, r7 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2f8294 │ │ │ │ bl 253e4c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9b1ea8 │ │ │ │ + bl 9b1ef0 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2f82d0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b2e7c │ │ │ │ + bl 9b2ec4 │ │ │ │ b 2f822c │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b2fd4 │ │ │ │ + bl 9b301c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2f82a4 │ │ │ │ addseq r2, fp, r0, lsl ip │ │ │ │ @ instruction: 0x00004abc │ │ │ │ - rsbeq r0, pc, ip, lsl #17 │ │ │ │ + ldrdeq r0, [pc], #-140 @ │ │ │ │ │ │ │ │ 002f8310 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r8, r2 │ │ │ │ @@ -168216,41 +168216,41 @@ │ │ │ │ mov r4, r1 │ │ │ │ bl 2ec8ec │ │ │ │ ldr r3, [r5, #24] │ │ │ │ str r8, [sp, #8] │ │ │ │ tst r3, #2 │ │ │ │ str r6, [sp, #12] │ │ │ │ bne 2f8458 │ │ │ │ - bl 9b3988 │ │ │ │ + bl 9b39d0 │ │ │ │ ldr r3, [pc, #228] @ 2f8490 │ │ │ │ ldr r2, [pc, #228] @ 2f8494 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9b1348 │ │ │ │ + bl 9b1390 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9afe50 │ │ │ │ - bl 9b1ea8 │ │ │ │ + bl 9afe98 │ │ │ │ + bl 9b1ef0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9afe58 │ │ │ │ + bl 9afea0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ mov r2, r9 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2f8408 │ │ │ │ bl 253e4c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9b1ea8 │ │ │ │ + bl 9b1ef0 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2f8468 │ │ │ │ ldr r2, [pc, #120] @ 2f8498 │ │ │ │ ldr r3, [pc, #100] @ 2f8488 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -168264,28 +168264,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b2e7c │ │ │ │ + bl 9b2ec4 │ │ │ │ b 2f83a0 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b2fd4 │ │ │ │ + bl 9b301c │ │ │ │ b 2f8418 │ │ │ │ mvn r4, #3 │ │ │ │ b 2f8418 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r2, fp, ip, ror #21 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r2, fp, r0, asr #21 │ │ │ │ @ instruction: 0x00004abc │ │ │ │ - rsbeq r0, pc, r8, lsl r7 @ │ │ │ │ + rsbeq r0, pc, r8, ror #14 │ │ │ │ @ instruction: 0x009b29fc │ │ │ │ │ │ │ │ 002f849c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -168298,72 +168298,72 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ bne 2f85b4 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r7, r2 │ │ │ │ bne 2f8578 │ │ │ │ - bl 9b3988 │ │ │ │ + bl 9b39d0 │ │ │ │ ldr r3, [pc, #212] @ 2f85c0 │ │ │ │ ldr r2, [pc, #212] @ 2f85c4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9b1348 │ │ │ │ + bl 9b1390 │ │ │ │ mov r8, r0 │ │ │ │ - bl 9afe50 │ │ │ │ - bl 9b1ea8 │ │ │ │ + bl 9afe98 │ │ │ │ + bl 9b1ef0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9afe58 │ │ │ │ + bl 9afea0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ ldr r7, [r3, #108] @ 0x6c │ │ │ │ add r0, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ blx r7 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2f854c │ │ │ │ bl 253e4c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9b1ea8 │ │ │ │ + bl 9b1ef0 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2f8588 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b2e7c │ │ │ │ + bl 9b2ec4 │ │ │ │ b 2f84e0 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b2fd4 │ │ │ │ + bl 9b301c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2f855c │ │ │ │ addseq r2, fp, r0, ror #18 │ │ │ │ @ instruction: 0x00004abc │ │ │ │ - ldrdeq r0, [pc], #-88 @ │ │ │ │ + rsbeq r0, pc, r8, lsr #12 │ │ │ │ │ │ │ │ 002f85c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r8, r2 │ │ │ │ @@ -168403,43 +168403,43 @@ │ │ │ │ ldrd r2, [sp, #96] @ 0x60 │ │ │ │ add r6, sp, #8 │ │ │ │ strd r2, [sp, #32] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ str r9, [sp, #16] │ │ │ │ tst r3, #2 │ │ │ │ bne 2f87ac │ │ │ │ - bl 9b3988 │ │ │ │ + bl 9b39d0 │ │ │ │ ldr r3, [pc, #348] @ 2f87e4 │ │ │ │ ldr r2, [pc, #348] @ 2f87e8 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r4, r4, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9b1348 │ │ │ │ + bl 9b1390 │ │ │ │ mov r9, r0 │ │ │ │ - bl 9afe50 │ │ │ │ - bl 9b1ea8 │ │ │ │ + bl 9afe98 │ │ │ │ + bl 9b1ef0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 9afe58 │ │ │ │ + bl 9afea0 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r9, r5, #16 │ │ │ │ mov r3, sl │ │ │ │ mov r1, r4 │ │ │ │ ldr sl, [r2, #28] │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [r8, #4] │ │ │ │ blx sl │ │ │ │ cmp r0, #0 │ │ │ │ bge 2f8740 │ │ │ │ bl 253e4c <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ - bl 9b1ea8 │ │ │ │ + bl 9b1ef0 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ rsb r4, r4, #0 │ │ │ │ tst r3, #2 │ │ │ │ bne 2f879c │ │ │ │ ldr r2, [pc, #228] @ 2f87ec │ │ │ │ ldr r3, [pc, #208] @ 2f87dc │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -168471,38 +168471,38 @@ │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 2f87bc │ │ │ │ mov r0, r6 │ │ │ │ bl 2ec930 │ │ │ │ - bl 9b1ea8 │ │ │ │ + bl 9b1ef0 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 2f8700 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b2fd4 │ │ │ │ + bl 9b301c │ │ │ │ b 2f8700 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b2e7c │ │ │ │ + bl 9b2ec4 │ │ │ │ b 2f867c │ │ │ │ bl 253e4c <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ b 2f8784 │ │ │ │ mvn r4, #3 │ │ │ │ b 2f8700 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r2, fp, r4, lsr r8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r2, fp, r4, ror #15 │ │ │ │ @ instruction: 0x00004abc │ │ │ │ - rsbeq r0, pc, ip, lsr r4 @ │ │ │ │ + rsbeq r0, pc, ip, lsl #9 │ │ │ │ addseq r2, fp, r4, lsl r7 │ │ │ │ │ │ │ │ 002f87f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -168513,69 +168513,69 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ bne 2f88f4 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r6, r1 │ │ │ │ tst r3, #2 │ │ │ │ bne 2f88b8 │ │ │ │ - bl 9b3988 │ │ │ │ + bl 9b39d0 │ │ │ │ ldr ip, [pc, #200] @ 2f8900 │ │ │ │ ldr r2, [pc, #200] @ 2f8904 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r4, ip] │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 9b1348 │ │ │ │ + bl 9b1390 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9afe50 │ │ │ │ - bl 9b1ea8 │ │ │ │ + bl 9afe98 │ │ │ │ + bl 9b1ef0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9afe58 │ │ │ │ + bl 9afea0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r1, [r6, #4] │ │ │ │ ldr r3, [r3, #36] @ 0x24 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2f888c │ │ │ │ bl 253e4c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9b1ea8 │ │ │ │ + bl 9b1ef0 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2f88c8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b2e7c │ │ │ │ + bl 9b2ec4 │ │ │ │ b 2f882c │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b2fd4 │ │ │ │ + bl 9b301c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2f889c │ │ │ │ addseq r2, fp, ip, lsl #12 │ │ │ │ @ instruction: 0x00004abc │ │ │ │ - rsbeq r0, pc, ip, lsl #5 │ │ │ │ + ldrdeq r0, [pc], #-44 @ │ │ │ │ │ │ │ │ 002f8908 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r3 │ │ │ │ @@ -168587,72 +168587,72 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ bne 2f8a20 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r7, r2 │ │ │ │ bne 2f89e4 │ │ │ │ - bl 9b3988 │ │ │ │ + bl 9b39d0 │ │ │ │ ldr r3, [pc, #212] @ 2f8a2c │ │ │ │ ldr r2, [pc, #212] @ 2f8a30 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9b1348 │ │ │ │ + bl 9b1390 │ │ │ │ mov r8, r0 │ │ │ │ - bl 9afe50 │ │ │ │ - bl 9b1ea8 │ │ │ │ + bl 9afe98 │ │ │ │ + bl 9b1ef0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9afe58 │ │ │ │ + bl 9afea0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r7, #4] │ │ │ │ mov r1, r4 │ │ │ │ ldr r7, [r3, #144] @ 0x90 │ │ │ │ add r0, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ blx r7 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2f89b8 │ │ │ │ bl 253e4c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9b1ea8 │ │ │ │ + bl 9b1ef0 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2f89f4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b2e7c │ │ │ │ + bl 9b2ec4 │ │ │ │ b 2f894c │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b2fd4 │ │ │ │ + bl 9b301c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2f89c8 │ │ │ │ @ instruction: 0x009b24f4 │ │ │ │ @ instruction: 0x00004abc │ │ │ │ - rsbeq r0, pc, ip, ror #2 │ │ │ │ + strheq r0, [pc], #-28 @ │ │ │ │ │ │ │ │ 002f8a34 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r4, [r0, #7] │ │ │ │ @@ -168660,53 +168660,53 @@ │ │ │ │ cmp r4, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r7, [r0, #16] │ │ │ │ bne 2f8af0 │ │ │ │ mov r8, r1 │ │ │ │ mov r6, r2 │ │ │ │ - bl 9b3988 │ │ │ │ + bl 9b39d0 │ │ │ │ ldr r3, [pc, #136] @ 2f8afc │ │ │ │ ldr r2, [pc, #136] @ 2f8b00 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 9b1348 │ │ │ │ + bl 9b1390 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9afe50 │ │ │ │ - bl 9b1ea8 │ │ │ │ + bl 9afe98 │ │ │ │ + bl 9b1ef0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9afe58 │ │ │ │ + bl 9afea0 │ │ │ │ ldr r3, [r7, #12] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ ldr r3, [r3, #104] @ 0x68 │ │ │ │ ldr r1, [r8, #4] │ │ │ │ add r0, r7, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2f8ad0 │ │ │ │ bl 253e4c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9b1ea8 │ │ │ │ + bl 9b1ef0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2f8ad4 │ │ │ │ addseq r2, fp, r8, asr #7 │ │ │ │ @ instruction: 0x00004abc │ │ │ │ - rsbeq r0, pc, ip, asr #32 │ │ │ │ + @ instruction: 0x006f009c │ │ │ │ │ │ │ │ 002f8b04 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldrb r7, [r0, #7] │ │ │ │ @@ -168715,29 +168715,29 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [r0, #16] │ │ │ │ sub sp, sp, #20 │ │ │ │ bne 2f8bd4 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r5, r3 │ │ │ │ - bl 9b3988 │ │ │ │ + bl 9b39d0 │ │ │ │ ldr r3, [pc, #152] @ 2f8be0 │ │ │ │ ldr r2, [pc, #152] @ 2f8be4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 9b1348 │ │ │ │ + bl 9b1390 │ │ │ │ mov r7, r0 │ │ │ │ - bl 9afe50 │ │ │ │ - bl 9b1ea8 │ │ │ │ + bl 9afe98 │ │ │ │ + bl 9b1ef0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9afe58 │ │ │ │ + bl 9afea0 │ │ │ │ ldr lr, [sp, #48] @ 0x30 │ │ │ │ ldr ip, [r9, #12] │ │ │ │ ldr lr, [lr, #4] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ mov r1, r4 │ │ │ │ str lr, [sp] │ │ │ │ mov r3, r5 │ │ │ │ @@ -168745,27 +168745,27 @@ │ │ │ │ add r0, r9, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2f8bb4 │ │ │ │ bl 253e4c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9b1ea8 │ │ │ │ + bl 9b1ef0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2f8bb8 │ │ │ │ @ instruction: 0x009b22fc │ │ │ │ @ instruction: 0x00004abc │ │ │ │ - rsbeq pc, lr, r8, ror pc @ │ │ │ │ + rsbeq pc, lr, r8, asr #31 │ │ │ │ │ │ │ │ 002f8be8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r8, r2 │ │ │ │ @@ -168804,44 +168804,44 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ add r6, sp, #16 │ │ │ │ tst r3, #2 │ │ │ │ ldr r3, [r4, #152] @ 0x98 │ │ │ │ str r3, [sp, #24] │ │ │ │ bne 2f8dcc │ │ │ │ - bl 9b3988 │ │ │ │ + bl 9b39d0 │ │ │ │ ldr r3, [pc, #356] @ 2f8e08 │ │ │ │ ldr r2, [pc, #356] @ 2f8e0c │ │ │ │ ldr r3, [sl, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r4, r4, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9b1348 │ │ │ │ + bl 9b1390 │ │ │ │ mov sl, r0 │ │ │ │ - bl 9afe50 │ │ │ │ - bl 9b1ea8 │ │ │ │ + bl 9afe98 │ │ │ │ + bl 9b1ef0 │ │ │ │ mov r0, sl │ │ │ │ - bl 9afe58 │ │ │ │ + bl 9afea0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, r9 │ │ │ │ add r9, r5, #16 │ │ │ │ str fp, [sp] │ │ │ │ mov r2, r4 │ │ │ │ ldr sl, [r3, #40] @ 0x28 │ │ │ │ mov r0, r9 │ │ │ │ ldr r3, [r8, #4] │ │ │ │ blx sl │ │ │ │ cmp r0, #0 │ │ │ │ bge 2f8d60 │ │ │ │ bl 253e4c <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ - bl 9b1ea8 │ │ │ │ + bl 9b1ef0 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ rsb r4, r4, #0 │ │ │ │ tst r3, #2 │ │ │ │ bne 2f8dbc │ │ │ │ ldr r2, [pc, #232] @ 2f8e10 │ │ │ │ ldr r3, [pc, #208] @ 2f8dfc │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -168873,39 +168873,39 @@ │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 2f8ddc │ │ │ │ mov r0, r6 │ │ │ │ bl 2ec930 │ │ │ │ - bl 9b1ea8 │ │ │ │ + bl 9b1ef0 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 2f8d20 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b2fd4 │ │ │ │ + bl 9b301c │ │ │ │ b 2f8d20 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b2e7c │ │ │ │ + bl 9b2ec4 │ │ │ │ b 2f8c98 │ │ │ │ bl 253e4c <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ b 2f8da4 │ │ │ │ mvn r4, #3 │ │ │ │ b 2f8d20 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r2, fp, r4, lsl r2 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r2, fp, r4, asr #3 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ @ instruction: 0x00004abc │ │ │ │ - rsbeq pc, lr, r0, lsr #28 │ │ │ │ + rsbeq pc, lr, r0, ror lr @ │ │ │ │ ldrsheq r2, [fp], r4 │ │ │ │ │ │ │ │ 002f8e14 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -168931,42 +168931,42 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldrb r9, [r0, #7] │ │ │ │ cmp r9, #0 │ │ │ │ bne 2f8f48 │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r2 │ │ │ │ mov r7, r3 │ │ │ │ - bl 9b3988 │ │ │ │ + bl 9b39d0 │ │ │ │ ldr r3, [pc, #188] @ 2f8f54 │ │ │ │ ldr r2, [pc, #188] @ 2f8f58 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 9b1348 │ │ │ │ + bl 9b1390 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9afe50 │ │ │ │ - bl 9b1ea8 │ │ │ │ + bl 9afe98 │ │ │ │ + bl 9b1ef0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9afe58 │ │ │ │ + bl 9afea0 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, r4, #16 │ │ │ │ ldr r6, [r2, #136] @ 0x88 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ blx r6 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2f8ef8 │ │ │ │ bl 253e4c <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ - bl 9b1ea8 │ │ │ │ + bl 9b1ef0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -168982,34 +168982,34 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2f8e58 │ │ │ │ addseq r1, fp, r4, ror #31 │ │ │ │ @ instruction: 0x00004abc │ │ │ │ - rsbeq pc, lr, r8, lsr #24 │ │ │ │ - b 9b1e48 │ │ │ │ + rsbeq pc, lr, r8, ror ip @ │ │ │ │ + b 9b1e90 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9b1e48 │ │ │ │ + bl 9b1e90 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002f8f84 : │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, #16] @ 2f8fa0 │ │ │ │ ldr r0, [pc, #16] @ 2f8fa4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r3 │ │ │ │ - b 9b425c │ │ │ │ + b 9b42a4 │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ │ │ │ │ 002f8fa8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -169023,72 +169023,72 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ bne 2f90c0 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 2f9084 │ │ │ │ - bl 9b3988 │ │ │ │ + bl 9b39d0 │ │ │ │ ldr r3, [pc, #212] @ 2f90cc │ │ │ │ ldr r2, [pc, #212] @ 2f90d0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9b1348 │ │ │ │ + bl 9b1390 │ │ │ │ mov r8, r0 │ │ │ │ - bl 9afe50 │ │ │ │ - bl 9b1ea8 │ │ │ │ + bl 9afe98 │ │ │ │ + bl 9b1ef0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9afe58 │ │ │ │ + bl 9afea0 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r4 │ │ │ │ ldr r7, [r2, #124] @ 0x7c │ │ │ │ add r0, r5, #16 │ │ │ │ mov r2, r6 │ │ │ │ blx r7 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2f9058 │ │ │ │ bl 253e4c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9b1ea8 │ │ │ │ + bl 9b1ef0 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2f9094 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b2e7c │ │ │ │ + bl 9b2ec4 │ │ │ │ b 2f8fec │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b2fd4 │ │ │ │ + bl 9b301c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2f9068 │ │ │ │ addseq r1, fp, r4, asr lr │ │ │ │ @ instruction: 0x00004abc │ │ │ │ - rsbeq pc, lr, ip, asr #21 │ │ │ │ + rsbeq pc, lr, ip, lsl fp @ │ │ │ │ │ │ │ │ 002f90d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r3 │ │ │ │ @@ -169100,74 +169100,74 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ bne 2f91f4 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r7, r2 │ │ │ │ bne 2f91b8 │ │ │ │ - bl 9b3988 │ │ │ │ + bl 9b39d0 │ │ │ │ ldr r3, [pc, #220] @ 2f9200 │ │ │ │ ldr r2, [pc, #220] @ 2f9204 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9b1348 │ │ │ │ + bl 9b1390 │ │ │ │ mov r8, r0 │ │ │ │ - bl 9afe50 │ │ │ │ - bl 9b1ea8 │ │ │ │ + bl 9afe98 │ │ │ │ + bl 9b1ef0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9afe58 │ │ │ │ + bl 9afea0 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ add r0, r5, #16 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r6 │ │ │ │ ldr r6, [r1, #120] @ 0x78 │ │ │ │ mov r1, r4 │ │ │ │ blx r6 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2f918c │ │ │ │ bl 253e4c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9b1ea8 │ │ │ │ + bl 9b1ef0 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2f91c8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b2e7c │ │ │ │ + bl 9b2ec4 │ │ │ │ b 2f9118 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b2fd4 │ │ │ │ + bl 9b301c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2f919c │ │ │ │ addseq r1, fp, r8, lsr #26 │ │ │ │ @ instruction: 0x00004abc │ │ │ │ - rsbeq pc, lr, r0, lsr #19 │ │ │ │ + strdeq pc, [lr], #-144 @ 0xffffff70 @ │ │ │ │ │ │ │ │ 002f9208 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r3 │ │ │ │ @@ -169179,29 +169179,29 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ bne 2f9330 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r7, r2 │ │ │ │ bne 2f92f4 │ │ │ │ - bl 9b3988 │ │ │ │ + bl 9b39d0 │ │ │ │ ldr r3, [pc, #228] @ 2f933c │ │ │ │ ldr r2, [pc, #228] @ 2f9340 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9b1348 │ │ │ │ + bl 9b1390 │ │ │ │ mov r8, r0 │ │ │ │ - bl 9afe50 │ │ │ │ - bl 9b1ea8 │ │ │ │ + bl 9afe98 │ │ │ │ + bl 9b1ef0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9afe58 │ │ │ │ + bl 9afea0 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [r7, #4] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ add r0, r5, #16 │ │ │ │ @@ -169210,45 +169210,45 @@ │ │ │ │ mov r1, r4 │ │ │ │ blx r6 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2f92c8 │ │ │ │ bl 253e4c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9b1ea8 │ │ │ │ + bl 9b1ef0 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2f9304 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b2e7c │ │ │ │ + bl 9b2ec4 │ │ │ │ b 2f924c │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b2fd4 │ │ │ │ + bl 9b301c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2f92d8 │ │ │ │ @ instruction: 0x009b1bf4 │ │ │ │ @ instruction: 0x00004abc │ │ │ │ - rsbeq pc, lr, ip, ror #16 │ │ │ │ + strheq pc, [lr], #-140 @ 0xffffff74 @ │ │ │ │ │ │ │ │ 002f9344 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -169259,71 +169259,71 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ bne 2f9454 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r7, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 2f9418 │ │ │ │ - bl 9b3988 │ │ │ │ + bl 9b39d0 │ │ │ │ ldr r3, [pc, #208] @ 2f9460 │ │ │ │ ldr r2, [pc, #208] @ 2f9464 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9b1348 │ │ │ │ + bl 9b1390 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9afe50 │ │ │ │ - bl 9b1ea8 │ │ │ │ + bl 9afe98 │ │ │ │ + bl 9b1ef0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9afe58 │ │ │ │ + bl 9afea0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ ldr r3, [r3, #132] @ 0x84 │ │ │ │ mov r1, r7 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2f93ec │ │ │ │ bl 253e4c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9b1ea8 │ │ │ │ + bl 9b1ef0 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2f9428 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b2e7c │ │ │ │ + bl 9b2ec4 │ │ │ │ b 2f9384 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b2fd4 │ │ │ │ + bl 9b301c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2f93fc │ │ │ │ @ instruction: 0x009b1ab8 │ │ │ │ @ instruction: 0x00004abc │ │ │ │ - rsbeq pc, lr, r4, lsr r7 @ │ │ │ │ + rsbeq pc, lr, r4, lsl #15 │ │ │ │ │ │ │ │ 002f9468 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r0 │ │ │ │ @@ -169345,15 +169345,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x006f129c │ │ │ │ + rsbeq r1, pc, ip, ror #5 │ │ │ │ │ │ │ │ 002f94d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r0 │ │ │ │ @@ -169374,15 +169374,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq r1, pc, ip, lsr #4 │ │ │ │ + rsbeq r1, pc, ip, ror r2 @ │ │ │ │ │ │ │ │ 002f9544 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r3, r0 │ │ │ │ @@ -169401,15 +169401,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq r1, pc, r0, asr #3 │ │ │ │ + rsbeq r1, pc, r0, lsl r2 @ │ │ │ │ │ │ │ │ 002f95a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r2 │ │ │ │ @@ -169434,82 +169434,82 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq r1, pc, r4, asr r1 @ │ │ │ │ + rsbeq r1, pc, r4, lsr #3 │ │ │ │ │ │ │ │ 002f9624 : │ │ │ │ b 25504c │ │ │ │ │ │ │ │ 002f9628 : │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 2f9658 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757664 │ │ │ │ + bl 7576ac │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 757664 │ │ │ │ + b 7576ac │ │ │ │ strdeq r0, [sp], r4 │ │ │ │ │ │ │ │ 002f965c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #148] @ 2f9708 │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r5, [pc, #144] @ 2f970c │ │ │ │ mov r8, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 758210 │ │ │ │ + bl 758258 │ │ │ │ ldr r2, [pc, #132] @ 2f9710 │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r3, #21 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f96e8 │ │ │ │ ldr r2, [pc, #92] @ 2f9714 │ │ │ │ add r5, r5, #28 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov r3, #11 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r1, r8 │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ bx r3 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldrdeq r1, [pc], #-4 @ │ │ │ │ - addeq r1, r3, ip, ror #12 │ │ │ │ - rsbeq r1, pc, r0, lsr #1 │ │ │ │ - rsbeq r1, pc, ip, lsr #1 │ │ │ │ + rsbeq r1, pc, r4, lsr #2 │ │ │ │ + @ instruction: 0x008316bc │ │ │ │ + strdeq r1, [pc], #-0 @ │ │ │ │ + strdeq r1, [pc], #-12 @ │ │ │ │ │ │ │ │ 002f9718 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [r0, #44] @ 0x2c │ │ │ │ @@ -169524,59 +169524,59 @@ │ │ │ │ add r8, r7, #44 @ 0x2c │ │ │ │ ldr r1, [pc, #184] @ 2f9810 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r9 │ │ │ │ str r8, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r6, [pc, #160] @ 2f9814 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757cbc │ │ │ │ + bl 757d04 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2f97e0 │ │ │ │ ldr sl, [pc, #136] @ 2f9818 │ │ │ │ mov r0, r5 │ │ │ │ - bl 758210 │ │ │ │ + bl 758258 │ │ │ │ add sl, pc, sl │ │ │ │ add ip, r7, #52 @ 0x34 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ mov r3, #46 @ 0x2e │ │ │ │ ldr fp, [r0, #52] @ 0x34 │ │ │ │ cmp fp, #0 │ │ │ │ beq 2f97e0 │ │ │ │ add ip, r7, #80 @ 0x50 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ blx fp │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2f9750 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - @ instruction: 0x008315b4 │ │ │ │ - ldrdeq r1, [lr], #-204 @ 0xffffff34 @ │ │ │ │ - rsbseq r9, r2, ip, asr #30 │ │ │ │ - rsbeq r1, pc, r0, lsr #32 │ │ │ │ - rsbeq r1, pc, r4, lsl r0 @ │ │ │ │ + addeq r1, r3, r4, lsl #12 │ │ │ │ + rsbeq r1, lr, ip, lsr #26 │ │ │ │ + @ instruction: 0x00729f9c │ │ │ │ + rsbeq r1, pc, r0, ror r0 @ │ │ │ │ + rsbeq r1, pc, r4, rrx │ │ │ │ ldr r2, [r0] │ │ │ │ ldr r3, [r1] │ │ │ │ ldr r1, [r2] │ │ │ │ ldr r0, [r3] │ │ │ │ ldr r2, [r2, #4] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cmp r1, r0 │ │ │ │ @@ -169743,21 +169743,21 @@ │ │ │ │ ldr r1, [pc, #40] @ 2f9ae8 │ │ │ │ ldr r0, [pc, #40] @ 2f9aec │ │ │ │ ldr r2, [pc, #40] @ 2f9af0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addeq r1, r3, r0, asr #5 │ │ │ │ - rsbeq r0, pc, r8, lsr #26 │ │ │ │ - rsbeq r0, pc, r8, lsr sp @ │ │ │ │ + addeq r1, r3, r0, lsl r3 │ │ │ │ + rsbeq r0, pc, r8, ror sp @ │ │ │ │ + rsbeq r0, pc, r8, lsl #27 │ │ │ │ andeq r0, r0, sl, lsl r6 │ │ │ │ - addeq r1, r3, r0, lsr #5 │ │ │ │ - rsbeq r0, pc, r8, lsl #26 │ │ │ │ - rsbeq r0, pc, r4, lsr #26 │ │ │ │ + strdeq r1, [r3], r0 │ │ │ │ + rsbeq r0, pc, r8, asr sp @ │ │ │ │ + rsbeq r0, pc, r4, ror sp @ │ │ │ │ andeq r0, r0, lr, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r1 │ │ │ │ @@ -169781,18 +169781,18 @@ │ │ │ │ ldr r0, [pc, #32] @ 2f9b78 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #203 @ 0xcb │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - ldrdeq r0, [pc], #-200 @ │ │ │ │ - addeq r1, r3, r0, lsl r2 │ │ │ │ - rsbeq r0, pc, r8, ror ip @ │ │ │ │ - rsbeq r0, pc, r0, lsr #25 │ │ │ │ + rsbeq r0, pc, r8, lsr #26 │ │ │ │ + addeq r1, r3, r0, ror #4 │ │ │ │ + rsbeq r0, pc, r8, asr #25 │ │ │ │ + strdeq r0, [pc], #-192 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r3, r1 │ │ │ │ mov r1, r2 │ │ │ │ ldr r2, [pc, #476] @ 2f9d78 │ │ │ │ @@ -169914,19 +169914,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #232 @ 0xe8 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ addseq r1, fp, r8, ror r2 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - @ instruction: 0x006fab90 │ │ │ │ + rsbeq sl, pc, r0, ror #23 │ │ │ │ addseq r1, fp, ip, lsl #3 │ │ │ │ - addeq r1, r3, r4 │ │ │ │ - rsbeq r0, pc, ip, ror #20 │ │ │ │ - strheq r0, [pc], #-164 @ │ │ │ │ + addeq r1, r3, r4, asr r0 │ │ │ │ + strheq r0, [pc], #-172 @ │ │ │ │ + rsbeq r0, pc, r4, lsl #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r1, r2, r3} │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4084] @ 0xff4 │ │ │ │ ldr ip, [pc, #120] @ 2f9e28 │ │ │ │ ldr r3, [pc, #120] @ 2f9e2c │ │ │ │ @@ -169958,15 +169958,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r1, fp, ip, rrx │ │ │ │ andeq r4, r0, r0 │ │ │ │ - ldrsbeq sp, [r9], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbseq sp, r9, ip, lsr #4 │ │ │ │ addseq r1, fp, r8, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #228] @ 2f9f38 │ │ │ │ @@ -170027,17 +170027,17 @@ │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ bl 25351c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r0, fp, r8, asr #31 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r0, fp, r0, asr pc │ │ │ │ - addeq r0, r3, r0, asr lr │ │ │ │ - rsbeq r0, pc, r8, lsr #18 │ │ │ │ - strheq r0, [pc], #-132 @ │ │ │ │ + addeq r0, r3, r0, lsr #29 │ │ │ │ + rsbeq r0, pc, r8, ror r9 @ │ │ │ │ + rsbeq r0, pc, r4, lsl #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #328] @ 2fa0b4 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -170768,17 +170768,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #88 @ 0x58 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ addseq r0, fp, ip, lsl #9 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x009b03f0 │ │ │ │ - addeq r0, r3, r8, ror #5 │ │ │ │ - rsbeq pc, lr, ip, asr #26 │ │ │ │ - rsbeq pc, lr, r8, asr #27 │ │ │ │ + addeq r0, r3, r8, lsr r3 │ │ │ │ + @ instruction: 0x006efd9c │ │ │ │ + rsbeq pc, lr, r8, lsl lr @ │ │ │ │ @ instruction: 0x000001b9 │ │ │ │ │ │ │ │ 002faab0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -170815,17 +170815,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 2fab60 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ ldrdeq r8, [sl], r0 @ │ │ │ │ - addeq r0, r3, ip, lsr #4 │ │ │ │ - @ instruction: 0x006efc90 │ │ │ │ - rsbeq pc, lr, r8, lsr #26 │ │ │ │ + addeq r0, r3, ip, ror r2 │ │ │ │ + rsbeq pc, lr, r0, ror #25 │ │ │ │ + rsbeq pc, lr, r8, ror sp @ │ │ │ │ andeq r0, r0, r5, ror #3 │ │ │ │ │ │ │ │ 002fab64 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -170982,18 +170982,18 @@ │ │ │ │ ldr r2, [pc, #36] @ 2fadf0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ str r0, [sp] │ │ │ │ bl 25351c │ │ │ │ addseq r0, fp, ip, lsr r2 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r0, r3, r4, lsr r1 │ │ │ │ + addeq r0, r3, r4, lsl #3 │ │ │ │ addseq r0, fp, r4, ror #2 │ │ │ │ - addeq pc, r2, r8, lsr #31 │ │ │ │ - rsbeq pc, lr, r8, lsl #20 │ │ │ │ + strdeq pc, [r2], r8 │ │ │ │ + rsbeq pc, lr, r8, asr sl @ │ │ │ │ andeq r0, r0, r9, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #240] @ 2faf00 │ │ │ │ @@ -171811,15 +171811,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ adceq r7, sl, r8, ror #2 │ │ │ │ - rsbseq fp, r9, ip, lsr r5 │ │ │ │ + rsbseq fp, r9, ip, lsl #11 │ │ │ │ │ │ │ │ 002fbaa8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ cmp r0, #6 │ │ │ │ @@ -171856,17 +171856,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 2fbb5c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #148 @ 0x94 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ adceq r7, sl, r0, asr #1 │ │ │ │ - addeq pc, r2, r0, lsr r2 @ │ │ │ │ - @ instruction: 0x006eec94 │ │ │ │ - rsbeq lr, lr, r8, lsr sp │ │ │ │ + addeq pc, r2, r0, lsl #5 │ │ │ │ + rsbeq lr, lr, r4, ror #25 │ │ │ │ + rsbeq lr, lr, r8, lsl #27 │ │ │ │ andeq r0, r0, r2, ror #4 │ │ │ │ │ │ │ │ 002fbb60 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -172642,15 +172642,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ strdeq r6, [sl], r8 @ │ │ │ │ - ldrsbeq sl, [r9], #-132 @ 0xffffff7c @ │ │ │ │ + rsbseq sl, r9, r4, lsr #18 │ │ │ │ │ │ │ │ 002fc6fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -172680,15 +172680,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ adceq r6, sl, r4, ror r4 │ │ │ │ - rsbseq sl, r9, r0, asr r8 │ │ │ │ + rsbseq sl, r9, r0, lsr #17 │ │ │ │ │ │ │ │ 002fc78c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r7, r0 │ │ │ │ @@ -172722,15 +172722,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ adceq r6, sl, r0, ror #7 │ │ │ │ - ldrheq sl, [r9], #-124 @ 0xffffff84 @ │ │ │ │ + rsbseq sl, r9, ip, lsl #16 │ │ │ │ │ │ │ │ 002fc82c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r8, r0 │ │ │ │ @@ -172767,15 +172767,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ adceq r6, sl, r4, lsr r3 │ │ │ │ - rsbseq sl, r9, ip, lsl r7 │ │ │ │ + rsbseq sl, r9, ip, ror #14 │ │ │ │ │ │ │ │ 002fc8d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r8, r0 │ │ │ │ @@ -172815,15 +172815,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ adceq r6, sl, r8, lsl #5 │ │ │ │ - rsbseq sl, r9, r0, ror r6 │ │ │ │ + rsbseq sl, r9, r0, asr #13 │ │ │ │ │ │ │ │ 002fc990 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r8, r0 │ │ │ │ @@ -172866,15 +172866,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldrdeq r6, [sl], r0 @ │ │ │ │ - ldrheq sl, [r9], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbseq sl, r9, r8, lsl #12 │ │ │ │ │ │ │ │ 002fca54 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r8, r0 │ │ │ │ @@ -172920,15 +172920,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ adceq r6, sl, ip, lsl #2 │ │ │ │ - ldrsheq sl, [r9], #-68 @ 0xffffffbc @ │ │ │ │ + rsbseq sl, r9, r4, asr #10 │ │ │ │ │ │ │ │ 002fcb24 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -173197,19 +173197,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ addseq lr, sl, r4, asr #5 │ │ │ │ andeq r4, r0, r0 │ │ │ │ adceq r5, sl, ip, ror #31 │ │ │ │ - rsbseq sl, r9, r8, ror #1 │ │ │ │ + rsbseq sl, r9, r8, lsr r1 │ │ │ │ addseq sp, sl, r0, lsr #30 │ │ │ │ - addeq sp, r2, ip, lsl lr │ │ │ │ - rsbeq sp, lr, r0, lsl #17 │ │ │ │ - rsbeq sp, lr, r0, lsr r9 │ │ │ │ + addeq sp, r2, ip, ror #28 │ │ │ │ + ldrdeq sp, [lr], #-128 @ 0xffffff80 @ │ │ │ │ + rsbeq sp, lr, r0, lsl #19 │ │ │ │ andeq r0, r0, r3, lsl #7 │ │ │ │ │ │ │ │ 002fcf84 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -173447,17 +173447,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ umullseq sp, sl, r8, ip │ │ │ │ andeq r4, r0, r0 │ │ │ │ adceq r5, sl, r0, asr #19 │ │ │ │ addseq sp, sl, ip, asr #22 │ │ │ │ - addeq sp, r2, r8, asr #20 │ │ │ │ - rsbeq sp, lr, ip, lsr #9 │ │ │ │ - rsbeq sp, lr, r4, ror r5 │ │ │ │ + umulleq sp, r2, r8, sl │ │ │ │ + strdeq sp, [lr], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq sp, lr, r4, asr #11 │ │ │ │ strdeq r0, [r0], -r1 │ │ │ │ │ │ │ │ 002fd354 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -173630,17 +173630,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ addseq sp, sl, r4, lsr r9 │ │ │ │ andeq r4, r0, r0 │ │ │ │ adceq r5, sl, r4, lsl #13 │ │ │ │ addseq sp, sl, r0, lsl #17 │ │ │ │ - addeq sp, r2, ip, ror r7 │ │ │ │ - rsbeq sp, lr, r0, ror #3 │ │ │ │ - strheq sp, [lr], #-40 @ 0xffffffd8 @ │ │ │ │ + addeq sp, r2, ip, asr #15 │ │ │ │ + rsbeq sp, lr, r0, lsr r2 │ │ │ │ + rsbeq sp, lr, r8, lsl #6 │ │ │ │ andeq r0, r0, ip, lsl r4 │ │ │ │ │ │ │ │ 002fd620 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -173997,19 +173997,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ addseq sp, sl, r0, lsr #7 │ │ │ │ andeq r4, r0, r0 │ │ │ │ adceq r5, sl, ip, ror #1 │ │ │ │ - rsbseq r9, r9, ip, lsr #9 │ │ │ │ + ldrsheq r9, [r9], #-76 @ 0xffffffb4 @ │ │ │ │ addseq sp, sl, r0, lsl #6 │ │ │ │ - strdeq sp, [r2], ip │ │ │ │ - rsbeq ip, lr, r0, ror #24 │ │ │ │ - rsbeq ip, lr, r4, asr #26 │ │ │ │ + addeq sp, r2, ip, asr #4 │ │ │ │ + strheq ip, [lr], #-192 @ 0xffffff40 @ │ │ │ │ + @ instruction: 0x006ecd94 │ │ │ │ andeq r0, r0, pc, ror #8 │ │ │ │ │ │ │ │ 002fdba4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r0, r1, r2, r3} │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -174324,15 +174324,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009acebc │ │ │ │ andeq r4, r0, r0 │ │ │ │ strdeq r4, [sl], r8 @ │ │ │ │ - rsbseq r8, r9, ip, lsr #31 │ │ │ │ + ldrsheq r8, [r9], #-252 @ 0xffffff04 @ │ │ │ │ addseq ip, sl, r8, ror #27 │ │ │ │ │ │ │ │ 002fe088 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -174513,15 +174513,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq ip, sl, r8, lsr #23 │ │ │ │ andeq r4, r0, r0 │ │ │ │ adceq r4, sl, r0, ror #17 │ │ │ │ - ldrheq r8, [r9], #-200 @ 0xffffff38 @ │ │ │ │ + rsbseq r8, r9, r8, lsl #26 │ │ │ │ addseq ip, sl, ip, lsl #22 │ │ │ │ │ │ │ │ 002fe364 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -174593,15 +174593,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ umullseq ip, sl, r8, sl │ │ │ │ andeq r4, r0, r0 │ │ │ │ ldrdeq r4, [sl], r8 @ │ │ │ │ - rsbseq r8, r9, r8, ror #22 │ │ │ │ + ldrheq r8, [r9], #-184 @ 0xffffff48 @ │ │ │ │ @ instruction: 0x009ac9d4 │ │ │ │ │ │ │ │ 002fe49c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -174641,15 +174641,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldrdeq r4, [sl], r0 @ │ │ │ │ - rsbseq r8, r9, ip, ror sl │ │ │ │ + rsbseq r8, r9, ip, asr #21 │ │ │ │ │ │ │ │ 002fe550 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r7, r0 │ │ │ │ @@ -174688,15 +174688,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ adceq r4, sl, ip, lsl r6 │ │ │ │ - rsbseq r8, r9, r8, asr #19 │ │ │ │ + rsbseq r8, r9, r8, lsl sl │ │ │ │ │ │ │ │ 002fe604 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r0, r1, r2, r3} │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -174802,17 +174802,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 2fe7c4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #224 @ 0xe0 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ adceq r4, sl, r8, asr r4 │ │ │ │ - addeq ip, r2, r8, asr #11 │ │ │ │ - rsbeq ip, lr, ip, lsr #32 │ │ │ │ - rsbeq ip, lr, r0, lsr #2 │ │ │ │ + addeq ip, r2, r8, lsl r6 │ │ │ │ + rsbeq ip, lr, ip, ror r0 │ │ │ │ + rsbeq ip, lr, r0, ror r1 │ │ │ │ andeq r0, r0, r1, lsl r5 │ │ │ │ │ │ │ │ 002fe7c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -175071,17 +175071,17 @@ │ │ │ │ str ip, [sp] │ │ │ │ bl 25351c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq ip, sl, r8, asr r4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ adceq r4, sl, r4, lsr #3 │ │ │ │ addseq ip, sl, r4, asr #5 │ │ │ │ - addeq ip, r2, r4, asr #3 │ │ │ │ - rsbeq fp, lr, r0, lsr sp │ │ │ │ - rsbeq fp, lr, r4, lsr #24 │ │ │ │ + addeq ip, r2, r4, lsl r2 │ │ │ │ + rsbeq fp, lr, r0, lsl #27 │ │ │ │ + rsbeq fp, lr, r4, ror ip │ │ │ │ andeq r0, r0, fp, lsr r5 │ │ │ │ │ │ │ │ 002febe4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -175295,17 +175295,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #248 @ 0xf8 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ addseq ip, sl, r4, lsr #32 │ │ │ │ andeq r4, r0, r0 │ │ │ │ adceq r3, sl, r0, ror #26 │ │ │ │ addseq fp, sl, ip, ror #30 │ │ │ │ - addeq fp, r2, r8, ror #28 │ │ │ │ - rsbeq fp, lr, ip, asr #17 │ │ │ │ - rsbeq fp, lr, r0, ror #19 │ │ │ │ + @ instruction: 0x0082beb8 │ │ │ │ + rsbeq fp, lr, ip, lsl r9 │ │ │ │ + rsbeq fp, lr, r0, lsr sl │ │ │ │ andeq r0, r0, r3, lsl #12 │ │ │ │ │ │ │ │ 002fef34 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -175643,33 +175643,33 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ addseq fp, sl, ip, lsl #27 │ │ │ │ andeq r4, r0, r0 │ │ │ │ ldrdeq r3, [sl], ip @ │ │ │ │ umullseq fp, sl, ip, sl │ │ │ │ - umulleq fp, r2, r8, r9 │ │ │ │ - strdeq fp, [lr], #-60 @ 0xffffffc4 @ │ │ │ │ - rsbeq fp, lr, r0, ror #10 │ │ │ │ + addeq fp, r2, r8, ror #19 │ │ │ │ + rsbeq fp, lr, ip, asr #8 │ │ │ │ + strheq fp, [lr], #-80 @ 0xffffffb0 @ │ │ │ │ andeq r0, r0, pc, lsr #12 │ │ │ │ - addeq fp, r2, r4, ror r9 │ │ │ │ - ldrdeq fp, [lr], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbeq fp, lr, ip, lsr #10 │ │ │ │ + addeq fp, r2, r4, asr #19 │ │ │ │ + rsbeq fp, lr, r8, lsr #8 │ │ │ │ + rsbeq fp, lr, ip, ror r5 │ │ │ │ andeq r0, r0, lr, lsr #12 │ │ │ │ - addeq fp, r2, r0, asr r9 │ │ │ │ - strheq fp, [lr], #-52 @ 0xffffffcc @ │ │ │ │ - strdeq fp, [lr], #-72 @ 0xffffffb8 @ │ │ │ │ + addeq fp, r2, r0, lsr #19 │ │ │ │ + rsbeq fp, lr, r4, lsl #8 │ │ │ │ + rsbeq fp, lr, r8, asr #10 │ │ │ │ andeq r0, r0, sp, lsr #12 │ │ │ │ - addeq fp, r2, ip, lsr #18 │ │ │ │ - @ instruction: 0x006eb390 │ │ │ │ - rsbeq fp, lr, r4, asr #9 │ │ │ │ + addeq fp, r2, ip, ror r9 │ │ │ │ + rsbeq fp, lr, r0, ror #7 │ │ │ │ + rsbeq fp, lr, r4, lsl r5 │ │ │ │ andeq r0, r0, ip, lsr #12 │ │ │ │ - addeq fp, r2, r8, lsl #18 │ │ │ │ - rsbeq fp, lr, ip, ror #6 │ │ │ │ - rsbeq fp, lr, ip, lsl #9 │ │ │ │ + addeq fp, r2, r8, asr r9 │ │ │ │ + strheq fp, [lr], #-60 @ 0xffffffc4 @ │ │ │ │ + ldrdeq fp, [lr], #-76 @ 0xffffffb4 @ │ │ │ │ andeq r0, r0, fp, lsr #12 │ │ │ │ │ │ │ │ 002ff4d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -175930,19 +175930,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #268 @ 0x10c │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ addseq fp, sl, r4, ror r6 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x00aa33bc │ │ │ │ - rsbseq r7, r9, r4, ror #14 │ │ │ │ + ldrheq r7, [r9], #-116 @ 0xffffff8c @ │ │ │ │ @ instruction: 0x009ab5b4 │ │ │ │ - @ instruction: 0x0082b4b0 │ │ │ │ - rsbeq sl, lr, r4, lsl pc │ │ │ │ - rsbeq fp, lr, r8, lsl #1 │ │ │ │ + addeq fp, r2, r0, lsl #10 │ │ │ │ + rsbeq sl, lr, r4, ror #30 │ │ │ │ + ldrdeq fp, [lr], #-8 @ │ │ │ │ andeq r0, r0, r9, ror r6 │ │ │ │ │ │ │ │ 002ff8f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -176129,15 +176129,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ adceq r3, sl, r8, asr #32 │ │ │ │ - rsbseq r7, r9, r0, asr r4 │ │ │ │ + rsbseq r7, r9, r0, lsr #9 │ │ │ │ │ │ │ │ 002ffbe0 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, #115 @ 0x73 │ │ │ │ b 2fadf4 │ │ │ │ @@ -176286,19 +176286,19 @@ │ │ │ │ add r3, r3, #280 @ 0x118 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 25351c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq fp, sl, r0, ror r1 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq sl, lr, ip, ror #23 │ │ │ │ + rsbeq sl, lr, ip, lsr ip │ │ │ │ addseq fp, sl, r8, asr r0 │ │ │ │ - addeq sl, r2, r8, asr pc │ │ │ │ - rsbeq sl, lr, r0, asr fp │ │ │ │ - strheq sl, [lr], #-152 @ 0xffffff68 @ │ │ │ │ + addeq sl, r2, r8, lsr #31 │ │ │ │ + rsbeq sl, lr, r0, lsr #23 │ │ │ │ + rsbeq sl, lr, r8, lsl #20 │ │ │ │ @ instruction: 0x000006b5 │ │ │ │ │ │ │ │ 002ffe50 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -176346,15 +176346,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ umullseq sl, sl, r8, pc @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq sl, lr, r4, asr #21 │ │ │ │ + rsbeq sl, lr, r4, lsl fp │ │ │ │ addseq sl, sl, r4, asr #30 │ │ │ │ │ │ │ │ 002fff28 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -176390,17 +176390,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2fffc8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2fffcc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #300 @ 0x12c │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0082adbc │ │ │ │ - rsbeq sl, lr, r0, lsr #16 │ │ │ │ - rsbeq sl, lr, r0, ror #19 │ │ │ │ + addeq sl, r2, ip, lsl #28 │ │ │ │ + rsbeq sl, lr, r0, ror r8 │ │ │ │ + rsbeq sl, lr, r0, lsr sl │ │ │ │ andeq r0, r0, r5, ror #13 │ │ │ │ │ │ │ │ 002fffd0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -176696,33 +176696,33 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #316 @ 0x13c │ │ │ │ str ip, [sp] │ │ │ │ bl 25351c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq sl, sl, r8, lsl #25 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq sl, lr, r8, lsl r8 │ │ │ │ - rsbeq sl, lr, ip, lsl #16 │ │ │ │ - rsbeq sl, lr, r0, lsl #14 │ │ │ │ - rsbeq sl, lr, r8, ror #14 │ │ │ │ - rsbeq sl, lr, r8, asr #14 │ │ │ │ - rsbeq sl, lr, ip, asr #13 │ │ │ │ - rsbeq sl, lr, r8, asr r6 │ │ │ │ - rsbeq sl, lr, r4, ror r6 │ │ │ │ + rsbeq sl, lr, r8, ror #16 │ │ │ │ + rsbeq sl, lr, ip, asr r8 │ │ │ │ + rsbeq sl, lr, r0, asr r7 │ │ │ │ + strheq sl, [lr], #-120 @ 0xffffff88 @ │ │ │ │ + @ instruction: 0x006ea798 │ │ │ │ + rsbeq sl, lr, ip, lsl r7 │ │ │ │ + rsbeq sl, lr, r8, lsr #13 │ │ │ │ + rsbeq sl, lr, r4, asr #13 │ │ │ │ addseq sl, sl, ip, ror sl │ │ │ │ - addeq sl, r2, r0, ror r9 │ │ │ │ - rsbeq sl, lr, r4, asr #11 │ │ │ │ - ldrdeq sl, [lr], #-48 @ 0xffffffd0 @ │ │ │ │ + addeq sl, r2, r0, asr #19 │ │ │ │ + rsbeq sl, lr, r4, lsl r6 │ │ │ │ + rsbeq sl, lr, r0, lsr #8 │ │ │ │ andeq r0, r0, pc, lsl #14 │ │ │ │ - addeq sl, r2, ip, asr #18 │ │ │ │ - rsbeq sl, lr, ip, lsr #7 │ │ │ │ + umulleq sl, r2, ip, r9 │ │ │ │ + strdeq sl, [lr], #-60 @ 0xffffffc4 @ │ │ │ │ andeq r0, r0, r7, lsl r7 │ │ │ │ - addeq sl, r2, r4, lsr #18 │ │ │ │ - @ instruction: 0x006ea594 │ │ │ │ - rsbeq sl, lr, r4, lsl #7 │ │ │ │ + addeq sl, r2, r4, ror r9 │ │ │ │ + rsbeq sl, lr, r4, ror #11 │ │ │ │ + ldrdeq sl, [lr], #-52 @ 0xffffffcc @ │ │ │ │ andeq r0, r0, r3, lsl r7 │ │ │ │ │ │ │ │ 003004b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -176809,16 +176809,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq sl, sl, r0, asr #18 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - strdeq sl, [lr], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbeq sl, lr, r4, lsr r4 │ │ │ │ + rsbeq sl, lr, ip, asr #10 │ │ │ │ + rsbeq sl, lr, r4, lsl #9 │ │ │ │ addseq sl, sl, r0, asr #16 │ │ │ │ │ │ │ │ 00300630 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -176905,16 +176905,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq sl, sl, r8, asr #15 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq sl, lr, ip, lsl #7 │ │ │ │ - strheq sl, [lr], #-44 @ 0xffffffd4 @ │ │ │ │ + ldrdeq sl, [lr], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbeq sl, lr, ip, lsl #6 │ │ │ │ addseq sl, sl, r8, asr #13 │ │ │ │ │ │ │ │ 003007a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -177314,17 +177314,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #328 @ 0x148 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ addseq sl, sl, r4, lsr #4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq sl, sl, r4, lsr #1 │ │ │ │ - addeq r9, r2, r0, lsr #31 │ │ │ │ - rsbeq r9, lr, r4, lsl #20 │ │ │ │ - rsbeq r9, lr, r0, asr ip │ │ │ │ + strdeq r9, [r2], r0 │ │ │ │ + rsbeq r9, lr, r4, asr sl │ │ │ │ + rsbeq r9, lr, r0, lsr #25 │ │ │ │ andeq r0, r0, r9, lsr #15 │ │ │ │ │ │ │ │ 00300df8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -177423,19 +177423,19 @@ │ │ │ │ ldr r2, [pc, #40] @ 300fa8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #368 @ 0x170 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ addseq sl, sl, r0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - ldrdeq r9, [lr], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq r9, lr, r8, lsr #24 │ │ │ │ @ instruction: 0x009a9ef4 │ │ │ │ - strdeq r9, [r2], r0 │ │ │ │ - rsbeq r9, lr, r4, asr r8 │ │ │ │ - strheq r9, [lr], #-172 @ 0xffffff54 @ │ │ │ │ + addeq r9, r2, r0, asr #28 │ │ │ │ + rsbeq r9, lr, r4, lsr #17 │ │ │ │ + rsbeq r9, lr, ip, lsl #22 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ │ │ │ │ 00300fac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -177698,15 +177698,15 @@ │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r0, r4 │ │ │ │ bl 254f08 │ │ │ │ b 3012a8 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r9, sl, ip, asr #28 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r9, lr, r0, asr sl │ │ │ │ + rsbeq r9, lr, r0, lsr #21 │ │ │ │ addseq r9, sl, r0, ror #22 │ │ │ │ │ │ │ │ 003013e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ @@ -177721,25 +177721,25 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r6, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ mov r3, #0 │ │ │ │ - bl 758210 │ │ │ │ + bl 758258 │ │ │ │ ldr r3, [pc, #792] @ 301750 │ │ │ │ ldr r2, [pc, #792] @ 301754 │ │ │ │ ldr r1, [pc, #792] @ 301758 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #380 @ 0x17c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r8, [r7, #176] @ 0xb0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ mov r2, #19 │ │ │ │ mov r1, #0 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r8, [sp, #28] │ │ │ │ add r7, sp, #56 @ 0x38 │ │ │ │ @@ -177922,30 +177922,30 @@ │ │ │ │ ldr r2, [pc, #84] @ 301790 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #400 @ 0x190 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ addseq r9, sl, r4, lsl sl │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r9, r2, r8, lsr #18 │ │ │ │ - rsbeq r9, sp, r8, asr #31 │ │ │ │ - rsbeq sl, sp, r4, lsl r5 │ │ │ │ - rsbeq r9, lr, r4, ror #11 │ │ │ │ + addeq r9, r2, r8, ror r9 │ │ │ │ + rsbeq sl, sp, r8, lsl r0 │ │ │ │ + rsbeq sl, sp, r4, ror #10 │ │ │ │ + rsbeq r9, lr, r4, lsr r6 │ │ │ │ addseq r9, sl, r0, lsl #15 │ │ │ │ - addeq r9, r2, ip, ror r6 │ │ │ │ - rsbeq r9, lr, r0, ror #1 │ │ │ │ - ldrdeq r9, [lr], #-56 @ 0xffffffc8 @ │ │ │ │ + addeq r9, r2, ip, asr #13 │ │ │ │ + rsbeq r9, lr, r0, lsr r1 │ │ │ │ + rsbeq r9, lr, r8, lsr #8 │ │ │ │ muleq r0, r9, r8 │ │ │ │ - addeq r9, r2, r8, asr r6 │ │ │ │ - strheq r9, [lr], #-12 @ │ │ │ │ - rsbeq r9, lr, r8, lsl #7 │ │ │ │ + addeq r9, r2, r8, lsr #13 │ │ │ │ + rsbeq r9, lr, ip, lsl #2 │ │ │ │ + ldrdeq r9, [lr], #-56 @ 0xffffffc8 @ │ │ │ │ andeq r0, r0, r6, lsl #17 │ │ │ │ - addeq r9, r2, r4, lsr r6 │ │ │ │ - @ instruction: 0x006e9098 │ │ │ │ - rsbeq r9, lr, r8, lsr r3 │ │ │ │ + addeq r9, r2, r4, lsl #13 │ │ │ │ + rsbeq r9, lr, r8, ror #1 │ │ │ │ + rsbeq r9, lr, r8, lsl #7 │ │ │ │ andeq r0, r0, sl, ror r8 │ │ │ │ │ │ │ │ 00301794 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -178544,23 +178544,23 @@ │ │ │ │ ldr r2, [pc, #56] @ 302124 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #412 @ 0x19c │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ addseq r9, sl, r8, ror #12 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r9, lr, r4, lsl #6 │ │ │ │ - rsbeq r9, lr, r0, lsr r1 │ │ │ │ - ldrdeq r9, [lr], #-8 @ │ │ │ │ - rsbeq r8, lr, r0, lsr #22 │ │ │ │ - rsbseq ip, r7, r0, lsr #12 │ │ │ │ + rsbeq r9, lr, r4, asr r3 │ │ │ │ + rsbeq r9, lr, r0, lsl #3 │ │ │ │ + rsbeq r9, lr, r8, lsr #2 │ │ │ │ + rsbeq r8, lr, r0, ror fp │ │ │ │ + rsbseq ip, r7, r0, ror r6 │ │ │ │ @ instruction: 0x009a8ddc │ │ │ │ - addeq r8, r2, r4, lsl #25 │ │ │ │ - rsbeq r8, lr, r8, ror #13 │ │ │ │ - rsbeq r8, lr, r0, lsl sl │ │ │ │ + ldrdeq r8, [r2], r4 │ │ │ │ + rsbeq r8, lr, r8, lsr r7 │ │ │ │ + rsbeq r8, lr, r0, ror #20 │ │ │ │ andeq r0, r0, pc, lsr #18 │ │ │ │ │ │ │ │ 00302128 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -178587,22 +178587,22 @@ │ │ │ │ mov r2, r6 │ │ │ │ ldr fp, [sp, #104] @ 0x68 │ │ │ │ str r3, [sp, #8] │ │ │ │ add sl, pc, sl │ │ │ │ str r6, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #52] @ 0x34 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ - bl 75c30c │ │ │ │ + bl 75c354 │ │ │ │ ldr r2, [pc, #676] @ 302454 │ │ │ │ add r3, sl, #424 @ 0x1a8 │ │ │ │ mov r1, r9 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r2, #19 │ │ │ │ mov r1, r6 │ │ │ │ mov r9, r0 │ │ │ │ add r0, sp, #29 │ │ │ │ bl 255340 │ │ │ │ ldr r3, [pc, #632] @ 302458 │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ @@ -178635,15 +178635,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ strb r6, [sp, #23] │ │ │ │ bl 254f08 │ │ │ │ ldr r1, [pc, #508] @ 30245c │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757cbc │ │ │ │ + bl 757d04 │ │ │ │ cmp r0, r6 │ │ │ │ beq 3023e4 │ │ │ │ mov r6, #0 │ │ │ │ mov r3, #6 │ │ │ │ mov r9, r6 │ │ │ │ str r7, [sp, #12] │ │ │ │ mov sl, #8 │ │ │ │ @@ -178734,21 +178734,21 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #132] @ 302470 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757cbc │ │ │ │ + bl 757d04 │ │ │ │ subs r6, r0, #0 │ │ │ │ bne 302270 │ │ │ │ ldr r1, [pc, #112] @ 302474 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757cbc │ │ │ │ + bl 757d04 │ │ │ │ subs ip, r0, #0 │ │ │ │ beq 302428 │ │ │ │ mov r9, r6 │ │ │ │ mov r3, #7 │ │ │ │ ldr r6, [pc, #84] @ 302478 │ │ │ │ b 30227c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ @@ -178756,28 +178756,28 @@ │ │ │ │ ldr r2, [pc, #76] @ 302480 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, sl, #436 @ 0x1b4 │ │ │ │ str ip, [sp] │ │ │ │ bl 25351c │ │ │ │ @ instruction: 0x009a8cd4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r8, lr, r4, lsr #19 │ │ │ │ - rsbseq fp, r7, ip, ror #4 │ │ │ │ - ldrdeq r8, [r2], r0 │ │ │ │ - rsbeq r8, lr, ip, asr r9 │ │ │ │ - rsbeq r8, lr, r8, asr #18 │ │ │ │ - ldrdeq r8, [lr], #-128 @ 0xffffff80 @ │ │ │ │ - rsbeq r8, lr, r8, lsl r8 │ │ │ │ - ldrdeq r8, [lr], #-120 @ 0xffffff88 @ │ │ │ │ - rsbeq r8, lr, r4, lsl #12 │ │ │ │ + strdeq r8, [lr], #-148 @ 0xffffff6c @ │ │ │ │ + ldrheq fp, [r7], #-44 @ 0xffffffd4 @ │ │ │ │ + addeq r8, r2, r0, lsr #24 │ │ │ │ + rsbeq r8, lr, ip, lsr #19 │ │ │ │ + @ instruction: 0x006e8998 │ │ │ │ + rsbeq r8, lr, r0, lsr #18 │ │ │ │ + rsbeq r8, lr, r8, ror #16 │ │ │ │ + rsbeq r8, lr, r8, lsr #16 │ │ │ │ + rsbeq r8, lr, r4, asr r6 │ │ │ │ addseq r8, sl, r4, ror sl │ │ │ │ - rsbeq r8, lr, ip, asr #14 │ │ │ │ - rsbeq r8, lr, r4, asr #14 │ │ │ │ + @ instruction: 0x006e879c │ │ │ │ + @ instruction: 0x006e8794 │ │ │ │ cdp2 0, 13, cr0, cr4, cr0, {2} │ │ │ │ - rsbeq r8, lr, r0, lsr #7 │ │ │ │ + strdeq r8, [lr], #-48 @ 0xffffffd0 @ │ │ │ │ andeq r0, r0, r3, asr r9 │ │ │ │ │ │ │ │ 00302484 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ @@ -179249,17 +179249,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 302c00 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #448 @ 0x1c0 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ adceq r0, sl, r0, asr #13 │ │ │ │ @ instruction: 0xffff73b0 │ │ │ │ - umulleq r8, r2, r0, r1 │ │ │ │ - strdeq r7, [lr], #-180 @ 0xffffff4c @ │ │ │ │ - rsbeq r7, lr, ip, ror pc │ │ │ │ + addeq r8, r2, r0, ror #3 │ │ │ │ + rsbeq r7, lr, r4, asr #24 │ │ │ │ + rsbeq r7, lr, ip, asr #31 │ │ │ │ andeq r0, r0, sp, ror #19 │ │ │ │ │ │ │ │ 00302c04 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -179589,20 +179589,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #202 @ 0xca │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ addseq r7, sl, r4, lsl #29 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r7, sl, ip, lsl #27 │ │ │ │ - addeq r7, r2, r4, asr lr │ │ │ │ - rsbeq r7, lr, ip, asr #21 │ │ │ │ - rsbeq r7, lr, r8, ror #21 │ │ │ │ - addeq r7, r2, r4, lsr lr │ │ │ │ - rsbeq r7, lr, ip, lsr #21 │ │ │ │ - rsbeq r7, lr, ip, ror #21 │ │ │ │ + addeq r7, r2, r4, lsr #29 │ │ │ │ + rsbeq r7, lr, ip, lsl fp │ │ │ │ + rsbeq r7, lr, r8, lsr fp │ │ │ │ + addeq r7, r2, r4, lsl #29 │ │ │ │ + strdeq r7, [lr], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq r7, lr, ip, lsr fp │ │ │ │ │ │ │ │ 00303134 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ mov r7, r2 │ │ │ │ @@ -179733,29 +179733,29 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #238 @ 0xee │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ addseq r7, sl, r8, asr #25 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r7, sl, r8, asr #23 │ │ │ │ - umulleq r7, r2, r0, ip │ │ │ │ - rsbeq r7, lr, r8, lsl #18 │ │ │ │ - ldrdeq r7, [lr], #-156 @ 0xffffff64 @ │ │ │ │ - addeq r7, r2, ip, ror #24 │ │ │ │ - rsbeq r7, lr, r4, ror #17 │ │ │ │ - @ instruction: 0x006e7998 │ │ │ │ - addeq r7, r2, r8, asr #24 │ │ │ │ - rsbeq r7, lr, r0, asr #17 │ │ │ │ - rsbeq r7, lr, ip, asr #18 │ │ │ │ - addeq r7, r2, r4, lsr #24 │ │ │ │ - @ instruction: 0x006e789c │ │ │ │ - rsbeq r7, lr, r8, lsl #18 │ │ │ │ - addeq r7, r2, r0, lsl #24 │ │ │ │ - rsbeq r7, lr, r8, ror r8 │ │ │ │ - rsbseq r8, r9, ip, asr sl │ │ │ │ + addeq r7, r2, r0, ror #25 │ │ │ │ + rsbeq r7, lr, r8, asr r9 │ │ │ │ + rsbeq r7, lr, ip, lsr #20 │ │ │ │ + @ instruction: 0x00827cbc │ │ │ │ + rsbeq r7, lr, r4, lsr r9 │ │ │ │ + rsbeq r7, lr, r8, ror #19 │ │ │ │ + umulleq r7, r2, r8, ip │ │ │ │ + rsbeq r7, lr, r0, lsl r9 │ │ │ │ + @ instruction: 0x006e799c │ │ │ │ + addeq r7, r2, r4, ror ip │ │ │ │ + rsbeq r7, lr, ip, ror #17 │ │ │ │ + rsbeq r7, lr, r8, asr r9 │ │ │ │ + addeq r7, r2, r0, asr ip │ │ │ │ + rsbeq r7, lr, r8, asr #17 │ │ │ │ + rsbseq r8, r9, ip, lsr #21 │ │ │ │ │ │ │ │ 00303390 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3896] @ 0xf38 │ │ │ │ mov r9, r2 │ │ │ │ @@ -179934,36 +179934,36 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ addseq r7, sl, r8, ror #20 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r7, sl, r0, ror #17 │ │ │ │ - addeq r7, r2, r4, lsr #19 │ │ │ │ - rsbeq r7, lr, r8, lsl r6 │ │ │ │ - rsbeq r7, lr, r4, lsr #14 │ │ │ │ + strdeq r7, [r2], r4 │ │ │ │ + rsbeq r7, lr, r8, ror #12 │ │ │ │ + rsbeq r7, lr, r4, ror r7 │ │ │ │ andeq r0, r0, lr, lsl r1 │ │ │ │ - addeq r7, r2, r4, ror r9 │ │ │ │ - rsbeq r7, lr, r8, ror #11 │ │ │ │ - rsbeq r7, lr, r8, ror #13 │ │ │ │ + addeq r7, r2, r4, asr #19 │ │ │ │ + rsbeq r7, lr, r8, lsr r6 │ │ │ │ + rsbeq r7, lr, r8, lsr r7 │ │ │ │ andeq r0, r0, sp, lsl r1 │ │ │ │ - addeq r7, r2, r0, asr r9 │ │ │ │ - rsbeq r7, lr, r4, asr #11 │ │ │ │ - ldrdeq r7, [lr], #-108 @ 0xffffff94 @ │ │ │ │ + addeq r7, r2, r0, lsr #19 │ │ │ │ + rsbeq r7, lr, r4, lsl r6 │ │ │ │ + rsbeq r7, lr, ip, lsr #14 │ │ │ │ andeq r0, r0, pc, lsl r1 │ │ │ │ - addeq r7, r2, ip, lsr #18 │ │ │ │ - rsbeq r7, lr, r4, lsr #11 │ │ │ │ - rsbeq r7, lr, r8, ror #13 │ │ │ │ - addeq r7, r2, r8, lsl #18 │ │ │ │ - rsbeq r7, lr, ip, ror r5 │ │ │ │ - rsbeq r7, lr, r0, lsl #14 │ │ │ │ + addeq r7, r2, ip, ror r9 │ │ │ │ + strdeq r7, [lr], #-84 @ 0xffffffac @ │ │ │ │ + rsbeq r7, lr, r8, lsr r7 │ │ │ │ + addeq r7, r2, r8, asr r9 │ │ │ │ + rsbeq r7, lr, ip, asr #11 │ │ │ │ + rsbeq r7, lr, r0, asr r7 │ │ │ │ andeq r0, r0, r1, lsr #2 │ │ │ │ - addeq r7, r2, r4, ror #17 │ │ │ │ - rsbeq r7, lr, r8, asr r5 │ │ │ │ - rsbeq r7, lr, r0, lsl #14 │ │ │ │ + addeq r7, r2, r4, lsr r9 │ │ │ │ + rsbeq r7, lr, r8, lsr #11 │ │ │ │ + rsbeq r7, lr, r0, asr r7 │ │ │ │ andeq r0, r0, fp, lsr #2 │ │ │ │ │ │ │ │ 003036cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ @@ -180080,37 +180080,37 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #336 @ 0x150 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ addseq r7, sl, ip, lsr #14 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r7, sl, r4, lsr #12 │ │ │ │ - addeq r7, r2, ip, ror #13 │ │ │ │ - rsbeq r7, lr, r0, ror #6 │ │ │ │ - rsbeq r7, lr, r8, lsl #10 │ │ │ │ + addeq r7, r2, ip, lsr r7 │ │ │ │ + strheq r7, [lr], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq r7, lr, r8, asr r5 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ - addeq r7, r2, r8, asr #13 │ │ │ │ - rsbeq r7, lr, ip, lsr r3 │ │ │ │ - rsbeq r7, lr, r0, asr #9 │ │ │ │ + addeq r7, r2, r8, lsl r7 │ │ │ │ + rsbeq r7, lr, ip, lsl #7 │ │ │ │ + rsbeq r7, lr, r0, lsl r5 │ │ │ │ andeq r0, r0, r1, asr r1 │ │ │ │ - addeq r7, r2, r4, lsr #13 │ │ │ │ - rsbeq r7, lr, ip, lsl r3 │ │ │ │ - rsbeq r7, lr, r8, lsr #8 │ │ │ │ + strdeq r7, [r2], r4 │ │ │ │ + rsbeq r7, lr, ip, ror #6 │ │ │ │ + rsbeq r7, lr, r8, ror r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ bx lr │ │ │ │ add r0, r0, #552 @ 0x228 │ │ │ │ ldrh r0, [r0] │ │ │ │ lsl r2, r2, #3 │ │ │ │ asr r0, r0, r2 │ │ │ │ asr r1, r0, #31 │ │ │ │ mov r2, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 30390c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99da28 │ │ │ │ + b 99da70 │ │ │ │ @ instruction: 0x009b62f0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -180147,15 +180147,15 @@ │ │ │ │ cmp r2, r3 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, pc} │ │ │ │ - bl 94cba0 │ │ │ │ + bl 94cbe8 │ │ │ │ pop {r4, lr} │ │ │ │ mov r0, #6 │ │ │ │ b 522da8 │ │ │ │ pop {r4, lr} │ │ │ │ b 522a60 │ │ │ │ ldr r3, [r1] │ │ │ │ cmp r3, #2 │ │ │ │ @@ -180190,30 +180190,30 @@ │ │ │ │ bx lr │ │ │ │ @ instruction: 0xffff8001 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b5824 │ │ │ │ + bl 9b586c │ │ │ │ ldr r3, [pc, #92] @ 303ad0 │ │ │ │ mov r4, #0 │ │ │ │ mov r2, r0 │ │ │ │ umull r5, r0, r2, r3 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #56 @ 0x38 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d9fdc │ │ │ │ + bl 9da024 │ │ │ │ adds r0, r4, r5 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, #36 @ 0x24 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d9fdc │ │ │ │ + bl 9da024 │ │ │ │ mov r1, r4 │ │ │ │ bic r0, r0, #-16777216 @ 0xff000000 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -180246,22 +180246,22 @@ │ │ │ │ mov r5, #0 │ │ │ │ mov r6, r9 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r1, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ add r1, r1, #52 @ 0x34 │ │ │ │ str r5, [r6, #-8]! │ │ │ │ - bl 978100 │ │ │ │ + bl 978148 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ - bl 95b090 │ │ │ │ + bl 95b0d8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 97a480 │ │ │ │ + bl 97a4c8 │ │ │ │ ldr r3, [r9, #-8] │ │ │ │ cmp r3, r5 │ │ │ │ beq 303ff0 │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ ldr r2, [r3, #40] @ 0x28 │ │ │ │ subs r1, r0, r5 │ │ │ │ movne r1, #1 │ │ │ │ @@ -180316,23 +180316,23 @@ │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #296 @ 0x128 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ mov r0, fp │ │ │ │ bl 254248 │ │ │ │ mov r0, r5 │ │ │ │ bl 253810 │ │ │ │ mov r0, r8 │ │ │ │ bl 255ebc │ │ │ │ ldr r0, [r9, #-8] │ │ │ │ - bl 95ac50 │ │ │ │ + bl 95ac98 │ │ │ │ ldr r2, [pc, #1276] @ 304178 │ │ │ │ ldr r3, [pc, #1252] @ 304164 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, sp, #8192 @ 0x2000 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, r1, #52 @ 0x34 │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -180461,15 +180461,15 @@ │ │ │ │ ldrb r2, [fp, #9] │ │ │ │ orr r1, r1, r2, lsl #24 │ │ │ │ cmp sl, r1 │ │ │ │ beq 303e98 │ │ │ │ ldr r0, [pc, #760] @ 304188 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c7b0 │ │ │ │ + bl 99c7f8 │ │ │ │ lsr r2, sl, #8 │ │ │ │ strb r2, [fp, #7] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ lsr r2, sl, #16 │ │ │ │ strb r2, [fp, #8] │ │ │ │ lsr r2, sl, #24 │ │ │ │ strb sl, [fp, #6] │ │ │ │ @@ -180547,29 +180547,29 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #440] @ 304194 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #436] @ 304198 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ mov r5, #0 │ │ │ │ mov r8, r5 │ │ │ │ b 303c5c │ │ │ │ ldr r3, [pc, #408] @ 30419c │ │ │ │ ldr r2, [pc, #408] @ 3041a0 │ │ │ │ ldr r1, [pc, #408] @ 3041a4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ ldr r2, [pc, #392] @ 3041a8 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ mov r5, #0 │ │ │ │ b 303c5c │ │ │ │ bl 253e4c <__errno_location@plt> │ │ │ │ ldr r7, [sp, #24] │ │ │ │ ldr r4, [r4] │ │ │ │ ldr r8, [sp, #20] │ │ │ │ ldr r0, [r0] │ │ │ │ @@ -180582,30 +180582,30 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #280 @ 0x118 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 303c5c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [r3, #24] │ │ │ │ cmp r1, #0 │ │ │ │ bne 303f50 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldrb r2, [r3, #28] │ │ │ │ cmp r2, #0 │ │ │ │ bne 303f6c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ orrs r7, r3, r7 │ │ │ │ bne 303f90 │ │ │ │ ldr r0, [pc, #260] @ 3041b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c7b0 │ │ │ │ + bl 99c7f8 │ │ │ │ b 303f90 │ │ │ │ ldr fp, [pc, #248] @ 3041bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add fp, pc, fp │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ b 303d40 │ │ │ │ ldr r3, [pc, #232] @ 3041c0 │ │ │ │ @@ -180617,15 +180617,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #161 @ 0xa1 │ │ │ │ str sl, [sp, #4] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 303c5c │ │ │ │ mov r0, #2 │ │ │ │ str r0, [r7, #4] │ │ │ │ bl 253504 │ │ │ │ str r0, [r7] │ │ │ │ b 303d60 │ │ │ │ ldr r3, [pc, #168] @ 3041d0 │ │ │ │ @@ -180637,48 +180637,48 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #139 @ 0x8b │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 303c5c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r7, sl, r4, lsl r3 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq r7, r4, r0, asr #3 │ │ │ │ - addeq r7, r2, r0, lsl #7 │ │ │ │ - rsbeq r7, lr, r4, lsl r2 │ │ │ │ - rsbeq r7, lr, r0, lsl #3 │ │ │ │ + rsbseq r7, r4, r0, lsl r2 │ │ │ │ + ldrdeq r7, [r2], r0 │ │ │ │ + rsbeq r7, lr, r4, ror #4 │ │ │ │ + ldrdeq r7, [lr], #-16 @ │ │ │ │ addseq r7, sl, r0, lsr #3 │ │ │ │ adceq lr, r9, r8, asr #28 │ │ │ │ adceq lr, r9, r4, lsr lr │ │ │ │ @ instruction: 0x00a9edb0 │ │ │ │ - rsbeq r7, lr, r4, asr #32 │ │ │ │ - rsbeq r6, lr, r0, lsl #28 │ │ │ │ - ldrdeq r6, [r2], r8 │ │ │ │ - ldrdeq r6, [lr], #-212 @ 0xffffff2c @ │ │ │ │ + @ instruction: 0x006e7094 │ │ │ │ + rsbeq r6, lr, r0, asr lr │ │ │ │ + addeq r7, r2, r8, lsr #32 │ │ │ │ + rsbeq r6, lr, r4, lsr #28 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ - addeq r6, r2, r4, lsr #31 │ │ │ │ - strdeq r6, [lr], #-212 @ 0xffffff2c @ │ │ │ │ - @ instruction: 0x006e6d9c │ │ │ │ + strdeq r6, [r2], r4 │ │ │ │ + rsbeq r6, lr, r4, asr #28 │ │ │ │ + rsbeq r6, lr, ip, ror #27 │ │ │ │ andeq r0, r0, pc, lsl #2 │ │ │ │ - ldrdeq r6, [lr], #-216 @ 0xffffff28 @ │ │ │ │ - rsbeq r6, lr, r0, ror #26 │ │ │ │ - addeq r6, r2, r0, asr pc │ │ │ │ - rsbeq r6, lr, r8, ror #28 │ │ │ │ - addeq r6, r2, ip, ror #29 │ │ │ │ - ldrdeq r6, [lr], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq r6, lr, r8, lsr #28 │ │ │ │ + strheq r6, [lr], #-208 @ 0xffffff30 @ │ │ │ │ + addeq r6, r2, r0, lsr #31 │ │ │ │ + strheq r6, [lr], #-232 @ 0xffffff18 @ │ │ │ │ + addeq r6, r2, ip, lsr pc │ │ │ │ + rsbeq r6, lr, r0, lsr #28 │ │ │ │ + rsbeq r6, lr, r4, lsl sp │ │ │ │ + addeq r6, r2, r8, lsl pc │ │ │ │ + strdeq pc, [r0], -pc @ │ │ │ │ + rsbeq r6, lr, r0, lsl #27 │ │ │ │ rsbeq r6, lr, r4, asr #25 │ │ │ │ addeq r6, r2, r8, asr #29 │ │ │ │ - strdeq pc, [r0], -pc @ │ │ │ │ - rsbeq r6, lr, r0, lsr sp │ │ │ │ - rsbeq r6, lr, r4, ror ip │ │ │ │ - addeq r6, r2, r8, ror lr │ │ │ │ │ │ │ │ 003041dc : │ │ │ │ ldrb r3, [r0, #-2] │ │ │ │ ldrb r0, [r0, #-1] │ │ │ │ orr r0, r3, r0, lsl #8 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ @@ -180782,34 +180782,34 @@ │ │ │ │ 00304358 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b5824 │ │ │ │ + bl 9b586c │ │ │ │ ldr r2, [r4, #176] @ 0xb0 │ │ │ │ ldr r3, [pc, #120] @ 3043f8 │ │ │ │ mov r5, #0 │ │ │ │ add r4, r4, #376 @ 0x178 │ │ │ │ mov r8, r0 │ │ │ │ umull r9, r0, r2, r3 │ │ │ │ ldr r2, [r4, #-196] @ 0xffffff3c │ │ │ │ mov r7, r1 │ │ │ │ mov r1, r5 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #76 @ 0x4c │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d9fdc │ │ │ │ + bl 9da024 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r5, r9 │ │ │ │ add r3, pc, #52 @ 0x34 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d9fdc │ │ │ │ + bl 9da024 │ │ │ │ cmp r8, r0 │ │ │ │ ldrh r0, [r4] │ │ │ │ sbcs r6, r7, r6 │ │ │ │ orrcs r0, r0, #1 │ │ │ │ strhcs r0, [r4] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -180881,42 +180881,42 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r0, r2 │ │ │ │ str r1, [r4, #380] @ 0x17c │ │ │ │ mov r5, r2 │ │ │ │ - bl 707354 │ │ │ │ + bl 70739c │ │ │ │ ldr r2, [pc, #96] @ 304550 │ │ │ │ add r6, r4, #208 @ 0xd0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #84] @ 304554 │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #0 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7067cc │ │ │ │ + bl 706814 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 70d860 │ │ │ │ + bl 70d8a8 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ - rsbeq r6, lr, r8, asr sl │ │ │ │ + rsbeq r6, lr, r8, lsr #21 │ │ │ │ umulleq r5, ip, r4, r7 │ │ │ │ │ │ │ │ 00304558 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -180928,58 +180928,58 @@ │ │ │ │ ldr r2, [r0, #180] @ 0xb4 │ │ │ │ umull r7, r0, r1, r3 │ │ │ │ mov r4, #0 │ │ │ │ mov r1, r4 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #64 @ 0x40 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d9fdc │ │ │ │ + bl 9da024 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r7 │ │ │ │ add r3, pc, #40 @ 0x28 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d9fdc │ │ │ │ + bl 9da024 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9b56f0 │ │ │ │ + b 9b5738 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9b52d8 │ │ │ │ + b 9b5320 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ mlaseq r6, r9, lr, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ blcc fe9b6de8 <__bss_end__@@Base+0xfdbee150> │ │ │ │ │ │ │ │ 003045e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b5824 │ │ │ │ + bl 9b586c │ │ │ │ ldr r3, [pc, #120] @ 304680 │ │ │ │ mov r4, #0 │ │ │ │ mov r2, r0 │ │ │ │ umull r7, r0, r2, r3 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #84 @ 0x54 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d9fdc │ │ │ │ + bl 9da024 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r7 │ │ │ │ add r3, pc, #60 @ 0x3c │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d9fdc │ │ │ │ + bl 9da024 │ │ │ │ adds r3, r0, #8388608 @ 0x800000 │ │ │ │ lsr r3, r3, #23 │ │ │ │ lsl r3, r3, #23 │ │ │ │ adc r5, r5, #0 │ │ │ │ str r3, [r6, #176] @ 0xb0 │ │ │ │ str r5, [r6, #180] @ 0xb4 │ │ │ │ mov r0, #0 │ │ │ │ @@ -181056,55 +181056,55 @@ │ │ │ │ mov r2, r3 │ │ │ │ mov r5, r4 │ │ │ │ str r1, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #0 │ │ │ │ mov r7, r0 │ │ │ │ - bl 9b51fc │ │ │ │ + bl 9b5244 │ │ │ │ str r7, [r5], #8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 707354 │ │ │ │ + bl 70739c │ │ │ │ ldr r2, [pc, #92] @ 3047fc │ │ │ │ ldr r3, [pc, #92] @ 304800 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, r2, #48 @ 0x30 │ │ │ │ mov r3, r4 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7067cc │ │ │ │ + bl 706814 │ │ │ │ mov r2, #8 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 70d860 │ │ │ │ + bl 70d8a8 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ @ instruction: 0xfffff1a8 │ │ │ │ strdeq r5, [ip], ip │ │ │ │ - strheq r6, [lr], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq r6, lr, r0, lsl #16 │ │ │ │ │ │ │ │ 00304804 : │ │ │ │ push {r4, r5} │ │ │ │ mov r3, r0 │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ ldr r0, [r0] │ │ │ │ strd r4, [r3, #176] @ 0xb0 │ │ │ │ pop {r4, r5} │ │ │ │ - b 9b52d8 │ │ │ │ + b 9b5320 │ │ │ │ │ │ │ │ 00304824 : │ │ │ │ ldrb r3, [r0, #555] @ 0x22b │ │ │ │ cmp r3, #0 │ │ │ │ bxne lr │ │ │ │ cmp r1, #0 │ │ │ │ beq 30485c │ │ │ │ @@ -181151,34 +181151,34 @@ │ │ │ │ ldr r3, [pc, #280] @ 3049f0 │ │ │ │ mov r6, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r0, #560]! @ 0x230 │ │ │ │ bl 522d18 │ │ │ │ bl 522d30 │ │ │ │ mov r0, r6 │ │ │ │ - bl 707354 │ │ │ │ + bl 70739c │ │ │ │ ldr r2, [pc, #252] @ 3049f4 │ │ │ │ ldr r3, [pc, #252] @ 3049f8 │ │ │ │ add fp, r4, #384 @ 0x180 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r8, #2 │ │ │ │ mov r9, #0 │ │ │ │ add r2, r2, #96 @ 0x60 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 7067cc │ │ │ │ + bl 706814 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #4 │ │ │ │ mov r3, #0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 70d860 │ │ │ │ + bl 70d8a8 │ │ │ │ bl 4145f8 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 3049a0 │ │ │ │ ldr r3, [pc, #172] @ 3049fc │ │ │ │ eor r5, r5, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ @@ -181218,17 +181218,17 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r6, sl, r4, ror r5 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0xfffff0f4 │ │ │ │ umulleq r5, ip, ip, r3 │ │ │ │ - rsbeq r6, lr, r4, ror #12 │ │ │ │ - addeq r6, r2, r0, ror #12 │ │ │ │ - ldrdeq r6, [lr], #-92 @ 0xffffffa4 @ │ │ │ │ + strheq r6, [lr], #-100 @ 0xffffff9c @ │ │ │ │ + @ instruction: 0x008266b0 │ │ │ │ + rsbeq r6, lr, ip, lsr #12 │ │ │ │ addseq r6, sl, r4, ror r4 │ │ │ │ │ │ │ │ 00304a08 : │ │ │ │ ldrb r3, [r0, #555] @ 0x22b │ │ │ │ add r0, r0, #552 @ 0x228 │ │ │ │ strh r3, [r0] │ │ │ │ mov r0, #0 │ │ │ │ @@ -181349,22 +181349,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 304cdc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 304b48 │ │ │ │ ldr r3, [pc, #208] @ 304ce0 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 304b0c │ │ │ │ ldr r3, [pc, #176] @ 304cd4 │ │ │ │ @@ -181381,49 +181381,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 304ce4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 304b0c │ │ │ │ ldr r0, [pc, #88] @ 304ce8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 304b48 │ │ │ │ ldr r0, [pc, #68] @ 304cec │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 304b0c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ bl 255730 │ │ │ │ addseq r6, sl, r8, asr r3 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r6, sl, r4, lsr r3 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r6, sl, r8, asr #5 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - strdeq r6, [lr], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq r6, lr, r8, asr #8 │ │ │ │ andeq r1, r0, ip, asr #15 │ │ │ │ - rsbeq r6, lr, r4, lsl #6 │ │ │ │ - rsbeq r6, lr, r0, lsr #7 │ │ │ │ - rsbeq r6, lr, r8, lsl r3 │ │ │ │ + rsbeq r6, lr, r4, asr r3 │ │ │ │ + strdeq r6, [lr], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq r6, lr, r8, ror #6 │ │ │ │ │ │ │ │ 00304cf0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr lr, [pc, #480] @ 304ee8 │ │ │ │ @@ -181494,15 +181494,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #216] @ 304f08 │ │ │ │ add r0, pc, r0 │ │ │ │ b 304e9c │ │ │ │ ldr r3, [pc, #208] @ 304f0c │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -181521,50 +181521,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #116] @ 304f10 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 304d58 │ │ │ │ ldr r0, [pc, #92] @ 304f14 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 304d58 │ │ │ │ ldr r0, [pc, #72] @ 304f18 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 304d58 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ bl 255730 │ │ │ │ addseq r6, sl, r0, lsl r1 │ │ │ │ andeq r4, r0, r0 │ │ │ │ ldrsheq r6, [sl], r8 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ ldrheq r6, [sl], ip │ │ │ │ @ instruction: 0x000027b8 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - strheq r6, [lr], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq r6, lr, r0, lsl #6 │ │ │ │ andeq r1, r0, ip, ror #6 │ │ │ │ - ldrdeq r6, [lr], #-16 @ │ │ │ │ - strdeq r6, [lr], #-16 @ │ │ │ │ - rsbeq r6, lr, ip, asr #4 │ │ │ │ + rsbeq r6, lr, r0, lsr #4 │ │ │ │ + rsbeq r6, lr, r0, asr #4 │ │ │ │ + @ instruction: 0x006e629c │ │ │ │ │ │ │ │ 00304f1c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -181582,15 +181582,15 @@ │ │ │ │ ldrb r2, [r3] │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ ldrb r3, [r3] │ │ │ │ tst r2, r3 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 753adc │ │ │ │ + bl 753b24 │ │ │ │ ldrh r1, [r7, #2] │ │ │ │ mov r0, r4 │ │ │ │ ands r1, r1, #1 │ │ │ │ mvnne r5, r5 │ │ │ │ andne r1, r5, #1 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 304558 │ │ │ │ @@ -181681,22 +181681,22 @@ │ │ │ │ ldr r1, [pc, #48] @ 305110 │ │ │ │ mov r0, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #42 @ 0x2a │ │ │ │ str r0, [sp] │ │ │ │ bl 25351c │ │ │ │ - strheq r5, [lr], #-152 @ 0xffffff68 @ │ │ │ │ - rsbeq r6, lr, r0, ror #2 │ │ │ │ - rsbeq r5, lr, r8, ror #19 │ │ │ │ - rsbeq r6, lr, r0, asr #1 │ │ │ │ - addeq r5, r2, r4, asr #30 │ │ │ │ - rsbeq r6, lr, r8, lsr #1 │ │ │ │ - addeq r5, r2, r0, lsr #30 │ │ │ │ - rsbeq r6, lr, r4, lsl #1 │ │ │ │ + rsbeq r5, lr, r8, lsl #20 │ │ │ │ + strheq r6, [lr], #-16 @ │ │ │ │ + rsbeq r5, lr, r8, lsr sl │ │ │ │ + rsbeq r6, lr, r0, lsl r1 │ │ │ │ + umulleq r5, r2, r4, pc @ │ │ │ │ + strdeq r6, [lr], #-8 @ │ │ │ │ + addeq r5, r2, r0, ror pc │ │ │ │ + ldrdeq r6, [lr], #-4 @ │ │ │ │ │ │ │ │ 00305114 : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00305118 : │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -181733,170 +181733,170 @@ │ │ │ │ 00305144 : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00305148 : │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 305158 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757664 │ │ │ │ + b 7576ac │ │ │ │ ldrdeq r4, [ip], ip │ │ │ │ ldr r0, [pc, #8] @ 30516c │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #52 @ 0x34 │ │ │ │ - b 757664 │ │ │ │ + b 7576ac │ │ │ │ addeq r4, ip, ip, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #124] @ 305204 │ │ │ │ ldr r3, [pc, #124] @ 305208 │ │ │ │ add r5, pc, r5 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, #0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 75cc3c │ │ │ │ + bl 75cc84 │ │ │ │ ldr r2, [pc, #96] @ 30520c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 75d71c │ │ │ │ + bl 75d764 │ │ │ │ ldr r5, [pc, #80] @ 305210 │ │ │ │ ldr r0, [pc, #80] @ 305214 │ │ │ │ ldr r2, [pc, #80] @ 305218 │ │ │ │ mov r3, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ stm sp, {r0, r3} │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 759494 │ │ │ │ + bl 7594dc │ │ │ │ ldr r2, [pc, #44] @ 30521c │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 75d71c │ │ │ │ - rsbeq r6, lr, r0, lsl r0 │ │ │ │ + b 75d764 │ │ │ │ + rsbeq r6, lr, r0, rrx │ │ │ │ andeq r0, r0, ip, lsl r7 │ │ │ │ - strdeq r5, [lr], #-240 @ 0xffffff10 @ │ │ │ │ - rsbseq r3, r9, r0, asr pc │ │ │ │ + rsbeq r6, lr, r0, asr #32 │ │ │ │ + rsbseq r3, r9, r0, lsr #31 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - rsbseq fp, r8, r0, ror fp │ │ │ │ - ldrdeq r5, [lr], #-248 @ 0xffffff08 @ │ │ │ │ + rsbseq fp, r8, r0, asr #23 │ │ │ │ + rsbeq r6, lr, r8, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #124] @ 3052b4 │ │ │ │ ldr r3, [pc, #124] @ 3052b8 │ │ │ │ add r5, pc, r5 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, #0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 75cc3c │ │ │ │ + bl 75cc84 │ │ │ │ ldr r2, [pc, #96] @ 3052bc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 75d71c │ │ │ │ + bl 75d764 │ │ │ │ ldr r5, [pc, #80] @ 3052c0 │ │ │ │ ldr r0, [pc, #80] @ 3052c4 │ │ │ │ ldr r2, [pc, #80] @ 3052c8 │ │ │ │ mov r3, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ stm sp, {r0, r3} │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 759494 │ │ │ │ + bl 7594dc │ │ │ │ ldr r2, [pc, #44] @ 3052cc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 75d71c │ │ │ │ - strheq r5, [lr], #-252 @ 0xffffff04 @ │ │ │ │ + b 75d764 │ │ │ │ + rsbeq r6, lr, ip │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ - @ instruction: 0x006e5f9c │ │ │ │ - rsbseq r3, r9, r0, lsr #29 │ │ │ │ + rsbeq r5, lr, ip, ror #31 │ │ │ │ + ldrsheq r3, [r9], #-224 @ 0xffffff20 @ │ │ │ │ andeq r0, r0, r4, lsl r5 │ │ │ │ - rsbseq fp, r8, r0, asr #21 │ │ │ │ - rsbeq r5, lr, r4, lsr #31 │ │ │ │ + rsbseq fp, r8, r0, lsl fp │ │ │ │ + strdeq r5, [lr], #-244 @ 0xffffff0c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #360] @ 305450 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ mov r6, r1 │ │ │ │ - bl 75172c │ │ │ │ + bl 751774 │ │ │ │ ldr r2, [pc, #344] @ 305454 │ │ │ │ ldr r1, [pc, #344] @ 305458 │ │ │ │ add r7, pc, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r7, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r9, [pc, #320] @ 30545c │ │ │ │ ldr sl, [pc, #320] @ 305460 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r1, r9 │ │ │ │ add sl, pc, sl │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757cbc │ │ │ │ + bl 757d04 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3053e8 │ │ │ │ ldr r8, [pc, #288] @ 305464 │ │ │ │ add r3, r7, #8 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r8 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r3, [r5, #256] @ 0x100 │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r2, [r0, #24] │ │ │ │ mov r4, r0 │ │ │ │ cmp r2, r3 │ │ │ │ bcs 305408 │ │ │ │ ldr r1, [pc, #232] @ 305468 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ - bl 75c30c │ │ │ │ + bl 75c354 │ │ │ │ subs fp, r0, #0 │ │ │ │ beq 305420 │ │ │ │ ldr r3, [pc, #208] @ 30546c │ │ │ │ ldr r1, [pc, #208] @ 305470 │ │ │ │ ldr r9, [sl, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r9 │ │ │ │ - bl 75ad24 │ │ │ │ + bl 75ad6c │ │ │ │ ldr r1, [pc, #192] @ 305474 │ │ │ │ mov r2, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ and r5, r0, #255 @ 0xff │ │ │ │ mov r0, fp │ │ │ │ - bl 75ad24 │ │ │ │ + bl 75ad6c │ │ │ │ cmp r0, #255 @ 0xff │ │ │ │ bhi 305438 │ │ │ │ and ip, r0, #255 @ 0xff │ │ │ │ ldr r1, [r4, #24] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r6 │ │ │ │ @@ -181909,97 +181909,97 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #104] @ 305478 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c100 │ │ │ │ + bl 99c148 │ │ │ │ mov r0, #1 │ │ │ │ bl 2558ec │ │ │ │ ldr r0, [pc, #84] @ 30547c │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c100 │ │ │ │ + bl 99c148 │ │ │ │ mov r0, #1 │ │ │ │ bl 2558ec │ │ │ │ ldr r0, [pc, #64] @ 305480 │ │ │ │ add r3, r7, #32 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #178 @ 0xb2 │ │ │ │ mov r1, r8 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addeq r5, r2, r0, lsl #27 │ │ │ │ - rsbeq r6, sp, ip, lsl #2 │ │ │ │ - rsbeq r6, sp, r8, asr r6 │ │ │ │ - rsbeq r5, lr, r0, ror pc │ │ │ │ + ldrdeq r5, [r2], r0 │ │ │ │ + rsbeq r6, sp, ip, asr r1 │ │ │ │ + rsbeq r6, sp, r8, lsr #13 │ │ │ │ + rsbeq r5, lr, r0, asr #31 │ │ │ │ @ instruction: 0x009a5af8 │ │ │ │ - rsbeq r5, lr, r0, ror #30 │ │ │ │ - rsbeq pc, sp, ip, ror #10 │ │ │ │ + strheq r5, [lr], #-240 @ 0xffffff10 @ │ │ │ │ + strheq pc, [sp], #-92 @ 0xffffffa4 @ │ │ │ │ andeq r3, r0, ip, asr r8 │ │ │ │ - rsbeq r5, lr, r4, ror #30 │ │ │ │ - rsbseq lr, r7, r8, lsl #5 │ │ │ │ - rsbeq r5, lr, r4, lsr #29 │ │ │ │ - strheq r5, [lr], #-224 @ 0xffffff20 @ │ │ │ │ - rsbeq r5, lr, ip, asr #29 │ │ │ │ + strheq r5, [lr], #-244 @ 0xffffff0c @ │ │ │ │ + ldrsbeq lr, [r7], #-40 @ 0xffffffd8 @ │ │ │ │ + strdeq r5, [lr], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq r5, lr, r0, lsl #30 │ │ │ │ + rsbeq r5, lr, ip, lsl pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #300] @ 3055c8 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r4, r0 │ │ │ │ mov r7, r1 │ │ │ │ - bl 75172c │ │ │ │ + bl 751774 │ │ │ │ ldr r2, [pc, #284] @ 3055cc │ │ │ │ ldr r1, [pc, #284] @ 3055d0 │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r5, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r8, [pc, #260] @ 3055d4 │ │ │ │ ldr r9, [pc, #260] @ 3055d8 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757cbc │ │ │ │ + bl 757d04 │ │ │ │ cmp r0, #0 │ │ │ │ beq 305578 │ │ │ │ ldr r2, [pc, #228] @ 3055dc │ │ │ │ add r5, r5, #64 @ 0x40 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #205 @ 0xcd │ │ │ │ mov r1, r8 │ │ │ │ str r5, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r3, [r6, #256] @ 0x100 │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r2, [r0, #24] │ │ │ │ mov r4, r0 │ │ │ │ cmp r2, r3 │ │ │ │ bcs 305598 │ │ │ │ ldr r1, [pc, #176] @ 3055e0 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75c30c │ │ │ │ + bl 75c354 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3055b0 │ │ │ │ ldr r3, [pc, #152] @ 3055e4 │ │ │ │ ldr r1, [pc, #152] @ 3055e8 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 75ad24 │ │ │ │ + bl 75ad6c │ │ │ │ ldr r2, [pc, #132] @ 3055ec │ │ │ │ ldr r1, [r4, #24] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 300bd8 │ │ │ │ mov r0, #0 │ │ │ │ @@ -182009,139 +182009,139 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r0, [pc, #80] @ 3055f0 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c100 │ │ │ │ + bl 99c148 │ │ │ │ mov r0, #1 │ │ │ │ bl 2558ec │ │ │ │ ldr r0, [pc, #60] @ 3055f4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c100 │ │ │ │ + bl 99c148 │ │ │ │ mov r0, #1 │ │ │ │ bl 2558ec │ │ │ │ - addeq r5, r2, ip, asr #23 │ │ │ │ - rsbeq r5, sp, r8, asr pc │ │ │ │ - rsbeq r6, sp, r4, lsr #9 │ │ │ │ - rsbeq r5, lr, r0, ror #28 │ │ │ │ + addeq r5, r2, ip, lsl ip │ │ │ │ + rsbeq r5, sp, r8, lsr #31 │ │ │ │ + strdeq r6, [sp], #-68 @ 0xffffffbc @ │ │ │ │ + strheq r5, [lr], #-224 @ 0xffffff20 @ │ │ │ │ addseq r5, sl, r4, asr #18 │ │ │ │ - rsbeq r5, lr, r8, lsr #27 │ │ │ │ - rsbeq r5, lr, ip, lsr #28 │ │ │ │ + strdeq r5, [lr], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq r5, lr, ip, ror lr │ │ │ │ andeq r3, r0, ip, asr r8 │ │ │ │ - rsbeq r5, lr, r4, asr #28 │ │ │ │ - rsbeq r5, lr, r8, lsr lr │ │ │ │ - rsbeq r5, lr, r4, lsr #27 │ │ │ │ - strheq r5, [lr], #-212 @ 0xffffff2c @ │ │ │ │ + @ instruction: 0x006e5e94 │ │ │ │ + rsbeq r5, lr, r8, lsl #29 │ │ │ │ + strdeq r5, [lr], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq r5, lr, r4, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #84] @ 305664 │ │ │ │ ldr r2, [pc, #84] @ 305668 │ │ │ │ ldr r1, [pc, #84] @ 30566c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r2, #128 @ 0x80 │ │ │ │ mov r3, #0 │ │ │ │ str r2, [r0, #24] │ │ │ │ str r3, [r0, #20] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq r5, r2, r8, ror #20 │ │ │ │ - rsbeq r5, lr, r4, lsl #25 │ │ │ │ - rsbeq r5, lr, r8, ror #24 │ │ │ │ + @ instruction: 0x00825ab8 │ │ │ │ + ldrdeq r5, [lr], #-196 @ 0xffffff3c @ │ │ │ │ + strheq r5, [lr], #-200 @ 0xffffff38 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #84] @ 3056dc │ │ │ │ ldr r2, [pc, #84] @ 3056e0 │ │ │ │ ldr r1, [pc, #84] @ 3056e4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #205 @ 0xcd │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r2, #128 @ 0x80 │ │ │ │ mov r3, #0 │ │ │ │ str r2, [r0, #24] │ │ │ │ str r3, [r0, #20] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - strdeq r5, [r2], r0 │ │ │ │ - rsbeq r5, lr, ip, lsl #24 │ │ │ │ - @ instruction: 0x006e5c94 │ │ │ │ + addeq r5, r2, r0, asr #20 │ │ │ │ + rsbeq r5, lr, ip, asr ip │ │ │ │ + rsbeq r5, lr, r4, ror #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 305734 │ │ │ │ ldr r2, [pc, #52] @ 305738 │ │ │ │ ldr r1, [pc, #52] @ 30573c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 253810 │ │ │ │ - addeq r5, r2, r8, ror r9 │ │ │ │ - @ instruction: 0x006e5b94 │ │ │ │ - rsbeq r5, lr, r8, ror fp │ │ │ │ + addeq r5, r2, r8, asr #19 │ │ │ │ + rsbeq r5, lr, r4, ror #23 │ │ │ │ + rsbeq r5, lr, r8, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 30578c │ │ │ │ ldr r2, [pc, #52] @ 305790 │ │ │ │ ldr r1, [pc, #52] @ 305794 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #205 @ 0xcd │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 253810 │ │ │ │ - addeq r5, r2, r0, lsr #18 │ │ │ │ - rsbeq r5, lr, ip, lsr fp │ │ │ │ - rsbeq r5, lr, r4, asr #23 │ │ │ │ + addeq r5, r2, r0, ror r9 │ │ │ │ + rsbeq r5, lr, ip, lsl #23 │ │ │ │ + rsbeq r5, lr, r4, lsl ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #228] @ 305894 │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -182158,23 +182158,23 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #205 @ 0xcd │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 97c0fc │ │ │ │ + bl 97c144 │ │ │ │ cmp r0, #0 │ │ │ │ beq 305834 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #127 @ 0x7f │ │ │ │ strls r3, [r6, #24] │ │ │ │ bhi 305878 │ │ │ │ ldr r2, [pc, #108] @ 3058a8 │ │ │ │ @@ -182194,25 +182194,25 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #44] @ 3058ac │ │ │ │ ldr r0, [pc, #44] @ 3058b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c100 │ │ │ │ + bl 99c148 │ │ │ │ mov r0, #1 │ │ │ │ bl 2558ec │ │ │ │ - addeq r5, r2, ip, asr #17 │ │ │ │ + addeq r5, r2, ip, lsl r9 │ │ │ │ addseq r5, sl, r8, asr r6 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r5, lr, r4, asr fp │ │ │ │ - rsbeq r5, lr, r4, asr #21 │ │ │ │ + rsbeq r5, lr, r4, lsr #23 │ │ │ │ + rsbeq r5, lr, r4, lsl fp │ │ │ │ addseq r5, sl, r0, ror #11 │ │ │ │ - rsbeq r5, lr, ip, lsl #20 │ │ │ │ - rsbeq r5, lr, r8, lsr #22 │ │ │ │ + rsbeq r5, lr, ip, asr sl │ │ │ │ + rsbeq r5, lr, r8, ror fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #88] @ 305924 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #84] @ 305928 │ │ │ │ @@ -182220,30 +182220,30 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 255ac0 │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addeq r5, r2, r8, lsr #15 │ │ │ │ - rsbeq r5, lr, r4, asr #19 │ │ │ │ - rsbeq r5, lr, r8, lsr #19 │ │ │ │ + strdeq r5, [r2], r8 │ │ │ │ + rsbeq r5, lr, r4, lsl sl │ │ │ │ + strdeq r5, [lr], #-152 @ 0xffffff68 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #88] @ 3059a0 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #84] @ 3059a4 │ │ │ │ @@ -182251,30 +182251,30 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #205 @ 0xcd │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 255ac0 │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addeq r5, r2, ip, lsr #14 │ │ │ │ - rsbeq r5, lr, r8, asr #18 │ │ │ │ - ldrdeq r5, [lr], #-144 @ 0xffffff70 @ │ │ │ │ + addeq r5, r2, ip, ror r7 │ │ │ │ + @ instruction: 0x006e5998 │ │ │ │ + rsbeq r5, lr, r0, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #288] @ 305ae8 │ │ │ │ ldr r3, [pc, #288] @ 305aec │ │ │ │ @@ -182292,32 +182292,32 @@ │ │ │ │ add r3, r4, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r5, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ ldr r9, [sp, #48] @ 0x30 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r7, r0 │ │ │ │ - bl 75172c │ │ │ │ + bl 751774 │ │ │ │ ldr r2, [pc, #216] @ 305afc │ │ │ │ ldr r1, [pc, #216] @ 305b00 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r6 │ │ │ │ mov r3, r9 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 97c0fc │ │ │ │ + bl 97c144 │ │ │ │ cmp r0, #0 │ │ │ │ beq 305a88 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #127 @ 0x7f │ │ │ │ bhi 305ad0 │ │ │ │ str r3, [r7, #24] │ │ │ │ add r1, r3, r3, lsl #3 │ │ │ │ @@ -182343,26 +182343,26 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #48] @ 305b08 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c100 │ │ │ │ + bl 99c148 │ │ │ │ mov r0, #1 │ │ │ │ bl 2558ec │ │ │ │ addseq r5, sl, r4, asr r4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r5, r2, r0, lsr #13 │ │ │ │ - @ instruction: 0x006e589c │ │ │ │ - rsbeq r5, lr, ip, lsr #17 │ │ │ │ - rsbeq r5, sp, r8, ror #19 │ │ │ │ - rsbeq r5, sp, r4, lsr pc │ │ │ │ + strdeq r5, [r2], r0 │ │ │ │ + rsbeq r5, lr, ip, ror #17 │ │ │ │ + strdeq r5, [lr], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq r5, sp, r8, lsr sl │ │ │ │ + rsbeq r5, sp, r4, lsl #31 │ │ │ │ addseq r5, sl, ip, lsl #7 │ │ │ │ - ldrdeq r5, [lr], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq r5, lr, r4, lsr #18 │ │ │ │ │ │ │ │ 00305b0c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ @@ -182447,34 +182447,34 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009a52f0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r5, lr, r0, ror #16 │ │ │ │ + strheq r5, [lr], #-128 @ 0xffffff80 @ │ │ │ │ @ instruction: 0x009a51f0 │ │ │ │ │ │ │ │ 00305c7c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 75b1ac │ │ │ │ + bl 75b1f4 │ │ │ │ ldr r1, [pc, #32] @ 305cbc │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 758650 │ │ │ │ - bl 75b1ac │ │ │ │ + bl 758698 │ │ │ │ + bl 75b1f4 │ │ │ │ ldr r1, [pc, #16] @ 305cc0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, lr} │ │ │ │ - b 758650 │ │ │ │ + b 758698 │ │ │ │ @ instruction: 0xfffff62c │ │ │ │ @ instruction: 0xfffff7cc │ │ │ │ │ │ │ │ 00305cc4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -182484,16 +182484,16 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #11 │ │ │ │ str r0, [sp] │ │ │ │ bl 25351c │ │ │ │ - addeq r5, r2, ip, ror #7 │ │ │ │ - strdeq r5, [lr], #-96 @ 0xffffffa0 @ │ │ │ │ + addeq r5, r2, ip, lsr r4 │ │ │ │ + rsbeq r5, lr, r0, asr #14 │ │ │ │ │ │ │ │ 00305d00 : │ │ │ │ mvn r0, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00305d08 : │ │ │ │ mov r0, #0 │ │ │ │ @@ -182536,15 +182536,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ ldr r3, [pc, #680] @ 306018 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r5, [pc, #656] @ 30601c │ │ │ │ ldr r3, [pc, #656] @ 306020 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [r5, r3] │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -182601,22 +182601,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #404] @ 306034 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r2, [r4, #2128] @ 0x850 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, r4, #2096 @ 0x830 │ │ │ │ cmp r3, #0 │ │ │ │ mov r3, #0 │ │ │ │ strh r3, [r1] │ │ │ │ mov r6, #0 │ │ │ │ @@ -182665,22 +182665,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 30603c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 305dcc │ │ │ │ ldr r2, [pc, #144] @ 306040 │ │ │ │ ldr r3, [pc, #88] @ 30600c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -182688,41 +182688,41 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 306000 │ │ │ │ ldr r0, [pc, #112] @ 306044 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9a4324 │ │ │ │ + b 9a436c │ │ │ │ ldr r0, [pc, #92] @ 306048 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r2, [r4, #2128] @ 0x850 │ │ │ │ ldr r3, [r6] │ │ │ │ b 305eac │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ - addeq r5, r2, ip, lsl r4 │ │ │ │ + addeq r5, r2, ip, ror #8 │ │ │ │ addseq r5, sl, r4, asr #1 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r5, lr, r0, lsl #13 │ │ │ │ - rsbeq r5, lr, ip, lsl #13 │ │ │ │ + ldrdeq r5, [lr], #-96 @ 0xffffffa0 @ │ │ │ │ + ldrdeq r5, [lr], #-108 @ 0xffffff94 @ │ │ │ │ andeq r0, r0, r9, ror #7 │ │ │ │ umullseq r5, sl, r0, r0 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r5, sl, r8, asr #32 │ │ │ │ @ instruction: 0x000025b4 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r5, lr, ip, ror #10 │ │ │ │ + strheq r5, [lr], #-92 @ 0xffffffa4 @ │ │ │ │ andeq r1, r0, ip, lsr #12 │ │ │ │ - rsbeq r5, lr, r4, asr #9 │ │ │ │ + rsbeq r5, lr, r4, lsl r5 │ │ │ │ addseq r4, sl, ip, ror #28 │ │ │ │ - rsbeq r5, lr, r0, asr #9 │ │ │ │ - rsbeq r5, lr, r0, asr r4 │ │ │ │ + rsbeq r5, lr, r0, lsl r5 │ │ │ │ + rsbeq r5, lr, r0, lsr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr lr, [pc, #432] @ 306214 │ │ │ │ ldr ip, [pc, #432] @ 306218 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -182806,51 +182806,51 @@ │ │ │ │ str r1, [sp, #32] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r2, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r2, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ strd r4, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 306238 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3060ac │ │ │ │ ldr r0, [pc, #64] @ 30623c │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r4, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3060ac │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009a4db8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r4, sl, r0, lsr #27 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r4, sl, r8, ror #26 │ │ │ │ - addeq r5, r2, ip, lsr #32 │ │ │ │ + addeq r5, r2, ip, ror r0 │ │ │ │ andeq r1, r0, r0, ror #18 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - ldrdeq r5, [lr], #-36 @ 0xffffffdc @ │ │ │ │ - rsbeq r5, lr, ip, lsl #6 │ │ │ │ + rsbeq r5, lr, r4, lsr #6 │ │ │ │ + rsbeq r5, lr, ip, asr r3 │ │ │ │ ldr r0, [pc, #4] @ 30624c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757664 │ │ │ │ + b 7576ac │ │ │ │ addeq r3, ip, r0, asr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr ip, [pc, #1596] @ 3068a4 │ │ │ │ mov r4, r1 │ │ │ │ @@ -182877,15 +182877,15 @@ │ │ │ │ add r2, r2, #12 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #1528] @ 3068c0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ addeq r4, sp, #24 │ │ │ │ mov r7, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r3, [pc, #1508] @ 3068c4 │ │ │ │ ldr sl, [r6, r3] │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 306600 │ │ │ │ ldr r0, [r5, #1744] @ 0x6d0 │ │ │ │ @@ -182897,22 +182897,22 @@ │ │ │ │ bne 306388 │ │ │ │ bl 534ae0 │ │ │ │ ldr r1, [pc, #1456] @ 3068c8 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r5, #1748] @ 0x6d4 │ │ │ │ ldr r0, [r5, #1744] @ 0x6d0 │ │ │ │ - bl 75a6fc │ │ │ │ + bl 75a744 │ │ │ │ str r0, [r5, #1752] @ 0x6d8 │ │ │ │ ldr r9, [r4] │ │ │ │ cmp r9, #0 │ │ │ │ beq 3063c0 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 99c014 │ │ │ │ + bl 99c05c │ │ │ │ ldr r2, [pc, #1408] @ 3068cc │ │ │ │ ldr r3, [pc, #1368] @ 3068a8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -182922,30 +182922,30 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 75b9c4 │ │ │ │ + bl 75ba0c │ │ │ │ ldr r3, [pc, #1340] @ 3068d0 │ │ │ │ ldr ip, [pc, #1340] @ 3068d4 │ │ │ │ ldr r1, [pc, #1340] @ 3068d8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #1332] @ 3068dc │ │ │ │ add r3, r3, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r4 │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 306338 │ │ │ │ ldr r0, [r5, #1748] @ 0x6d4 │ │ │ │ - bl 70ccd8 │ │ │ │ + bl 70cd20 │ │ │ │ ands r1, r0, #7 │ │ │ │ mov r8, r0 │ │ │ │ str r0, [r5, #2128] @ 0x850 │ │ │ │ bne 306878 │ │ │ │ ldrb r2, [r0, #1] │ │ │ │ ldrb r3, [r0] │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ @@ -182981,15 +182981,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #28 │ │ │ │ ldr r2, [pc, #1152] @ 3068ec │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ ldr fp, [r4] │ │ │ │ cmp fp, #0 │ │ │ │ bne 306338 │ │ │ │ ldr r2, [pc, #1124] @ 3068f0 │ │ │ │ ldr r3, [pc, #1124] @ 3068f4 │ │ │ │ mov r8, #16 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -182998,15 +182998,15 @@ │ │ │ │ add r0, r5, #1760 @ 0x6e0 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r5 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 7067cc │ │ │ │ + bl 706814 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mov r2, fp │ │ │ │ mov r3, r0 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r7 │ │ │ │ bl 41d400 │ │ │ │ str r4, [sp, #8] │ │ │ │ @@ -183022,15 +183022,15 @@ │ │ │ │ orr r1, r1, r3, lsl #24 │ │ │ │ add r8, r8, #8 │ │ │ │ str r1, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl 70f3c4 │ │ │ │ + bl 70f40c │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 306338 │ │ │ │ mov r3, r8 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, #1 │ │ │ │ @@ -183059,34 +183059,34 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r4, [sp, #32] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #832] @ 306908 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 306338 │ │ │ │ ldr r3, [pc, #820] @ 30690c │ │ │ │ ldr ip, [pc, #820] @ 306910 │ │ │ │ ldr r1, [pc, #820] @ 306914 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #956 @ 0x3bc │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 306338 │ │ │ │ ldr r3, [pc, #784] @ 306918 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3062f0 │ │ │ │ ldr r3, [pc, #740] @ 306900 │ │ │ │ @@ -183102,21 +183102,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #684] @ 30691c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3062f0 │ │ │ │ ldrb r3, [r8, #1] │ │ │ │ ldrb r2, [r8] │ │ │ │ ldrb r1, [r8, #5] │ │ │ │ orr r2, r2, r3, lsl #8 │ │ │ │ ldrb r3, [r8, #4] │ │ │ │ ldr r0, [pc, #652] @ 306920 │ │ │ │ @@ -183137,15 +183137,15 @@ │ │ │ │ ldrb r3, [r8, #12] │ │ │ │ ldrb r0, [r8, #15] │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ ldrb r2, [r8, #14] │ │ │ │ mov r1, r9 │ │ │ │ orr r3, r3, r2, lsl #16 │ │ │ │ orr r0, r3, r0, lsl #24 │ │ │ │ - bl 9d8aec │ │ │ │ + bl 9d8b34 │ │ │ │ cmp r1, #0 │ │ │ │ mov fp, r0 │ │ │ │ bne 306820 │ │ │ │ ldrb r3, [r8, #16] │ │ │ │ ldrb r2, [r8, #17] │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ cmp r3, #256 @ 0x100 │ │ │ │ @@ -183153,15 +183153,15 @@ │ │ │ │ ldrb r3, [r8, #18] │ │ │ │ ldrb r2, [r8, #19] │ │ │ │ orrs r3, r3, r2, lsl #8 │ │ │ │ bne 306820 │ │ │ │ ldr r8, [r5, #1752] @ 0x6d8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9d8aec │ │ │ │ + bl 9d8b34 │ │ │ │ cmp r8, r9 │ │ │ │ cmpcs r1, #0 │ │ │ │ streq fp, [r5, #2132] @ 0x854 │ │ │ │ streq r0, [r5, #2136] @ 0x858 │ │ │ │ beq 306478 │ │ │ │ ldr r3, [pc, #484] @ 306928 │ │ │ │ ldr r2, [pc, #484] @ 30692c │ │ │ │ @@ -183170,15 +183170,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #460 @ 0x1cc │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 306478 │ │ │ │ mov r3, #82 @ 0x52 │ │ │ │ strb r3, [r8, #1] │ │ │ │ strb r3, [r8, #7] │ │ │ │ mov r3, #83 @ 0x53 │ │ │ │ strb r3, [r8, #2] │ │ │ │ strb r3, [r8, #4] │ │ │ │ @@ -183201,20 +183201,20 @@ │ │ │ │ strb r3, [r8, #17] │ │ │ │ strb r1, [r8, #16] │ │ │ │ strb r1, [r8, #18] │ │ │ │ strb r1, [r8, #19] │ │ │ │ ldr r1, [r5, #1756] @ 0x6dc │ │ │ │ ldr r0, [r5, #1752] @ 0x6d8 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 9d8900 │ │ │ │ + bl 9d8948 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add fp, r1, #23 │ │ │ │ add fp, fp, r0, lsl #3 │ │ │ │ mov r0, fp │ │ │ │ - bl 9d8aec │ │ │ │ + bl 9d8b34 │ │ │ │ sub r1, fp, r1 │ │ │ │ lsr r3, r1, #8 │ │ │ │ strb r1, [r8, #12] │ │ │ │ strb r3, [r8, #13] │ │ │ │ lsr r3, r1, #16 │ │ │ │ lsr r1, r1, #24 │ │ │ │ strb r3, [r8, #14] │ │ │ │ @@ -183226,25 +183226,25 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #28 │ │ │ │ ldr r2, [pc, #252] @ 306940 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 306478 │ │ │ │ ldr r0, [pc, #236] @ 306944 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3062f0 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #220] @ 306948 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 306338 │ │ │ │ ldr r3, [pc, #204] @ 30694c │ │ │ │ ldr ip, [pc, #204] @ 306950 │ │ │ │ ldr r1, [pc, #204] @ 306954 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #196] @ 306958 │ │ │ │ @@ -183253,55 +183253,55 @@ │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp] │ │ │ │ bl 25351c │ │ │ │ @ instruction: 0x009a4bb0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ umullseq r4, sl, r0, fp │ │ │ │ andeq r3, r0, ip, asr r8 │ │ │ │ - rsbeq r5, lr, r8, lsr r1 │ │ │ │ - @ instruction: 0x00824eb0 │ │ │ │ + rsbeq r5, lr, r8, lsl #3 │ │ │ │ + addeq r4, r2, r0, lsl #30 │ │ │ │ @ instruction: 0x000003b7 │ │ │ │ - rsbeq r5, lr, r4, lsr #2 │ │ │ │ + rsbeq r5, lr, r4, ror r1 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ - rsbseq r3, r7, r0, rrx │ │ │ │ + ldrheq r3, [r7], #-0 @ │ │ │ │ @ instruction: 0x009a4ad0 │ │ │ │ - addeq r4, r2, r8, asr #27 │ │ │ │ - rsbeq r5, lr, r4, lsl r2 │ │ │ │ - rsbeq r5, lr, r4, asr #32 │ │ │ │ + addeq r4, r2, r8, lsl lr │ │ │ │ + rsbeq r5, lr, r4, ror #4 │ │ │ │ + @ instruction: 0x006e5094 │ │ │ │ @ instruction: 0x000003bf │ │ │ │ - addeq r4, r2, ip, lsl #26 │ │ │ │ - rsbeq r5, lr, ip, lsr #3 │ │ │ │ - rsbeq r4, lr, r4, lsl #31 │ │ │ │ + addeq r4, r2, ip, asr sp │ │ │ │ + strdeq r5, [lr], #-28 @ 0xffffffe4 @ │ │ │ │ + ldrdeq r4, [lr], #-244 @ 0xffffff0c @ │ │ │ │ @ instruction: 0x000001ba │ │ │ │ addeq r3, ip, r0, lsl #18 │ │ │ │ - rsbeq r4, lr, ip, ror #30 │ │ │ │ - rsbeq r5, lr, r4, lsl #3 │ │ │ │ + strheq r4, [lr], #-252 @ 0xffffff04 @ │ │ │ │ + ldrdeq r5, [lr], #-20 @ 0xffffffec @ │ │ │ │ andeq r4, r0, r8, asr #16 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - ldrdeq r5, [lr], #-8 @ │ │ │ │ - addeq r4, r2, r4, lsl #23 │ │ │ │ - strheq r4, [lr], #-240 @ 0xffffff10 @ │ │ │ │ - rsbeq r4, lr, r8, lsl #28 │ │ │ │ + rsbeq r5, lr, r8, lsr #2 │ │ │ │ + ldrdeq r4, [r2], r4 @ │ │ │ │ + rsbeq r5, lr, r0 │ │ │ │ + rsbeq r4, lr, r8, asr lr │ │ │ │ andeq r4, r0, ip, ror r6 │ │ │ │ - ldrdeq r4, [lr], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq r4, lr, ip, lsr #30 │ │ │ │ ldrbpl r5, [r3], #-581 @ 0xfffffdbb │ │ │ │ subpl r5, pc, #1392508928 @ 0x53000000 │ │ │ │ - addeq r4, r2, r8, lsl sl │ │ │ │ - rsbeq r4, lr, r0, lsl #30 │ │ │ │ - @ instruction: 0x006e4c94 │ │ │ │ - addeq r4, r2, r4, lsr r9 │ │ │ │ - strdeq r4, [lr], #-212 @ 0xffffff2c @ │ │ │ │ - rsbeq r4, lr, ip, lsr #23 │ │ │ │ + addeq r4, r2, r8, ror #20 │ │ │ │ + rsbeq r4, lr, r0, asr pc │ │ │ │ + rsbeq r4, lr, r4, ror #25 │ │ │ │ + addeq r4, r2, r4, lsl #19 │ │ │ │ + rsbeq r4, lr, r4, asr #28 │ │ │ │ + strdeq r4, [lr], #-188 @ 0xffffff44 @ │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ - rsbeq r4, lr, ip, lsl sp │ │ │ │ - rsbeq r4, lr, r0, ror lr │ │ │ │ - addeq r4, r2, r0, ror #17 │ │ │ │ - rsbeq r4, lr, r8, asr #26 │ │ │ │ - rsbeq r4, lr, ip, asr fp │ │ │ │ + rsbeq r4, lr, ip, ror #26 │ │ │ │ + rsbeq r4, lr, r0, asr #29 │ │ │ │ + addeq r4, r2, r0, lsr r9 │ │ │ │ + @ instruction: 0x006e4d98 │ │ │ │ + rsbeq r4, lr, ip, lsr #23 │ │ │ │ andeq r0, r0, r9, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #656] @ 306c04 │ │ │ │ sub sp, sp, #32 │ │ │ │ @@ -183317,27 +183317,27 @@ │ │ │ │ str r1, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #620] @ 306c14 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #600] @ 306c18 │ │ │ │ ldr r1, [pc, #600] @ 306c1c │ │ │ │ add r5, r5, #72 @ 0x48 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [pc, #580] @ 306c20 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r3, [pc, #564] @ 306c24 │ │ │ │ ldr r8, [r6, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 306ac8 │ │ │ │ ldr r3, [pc, #544] @ 306c28 │ │ │ │ @@ -183348,26 +183348,26 @@ │ │ │ │ mov r7, #0 │ │ │ │ str r3, [r5, #108] @ 0x6c │ │ │ │ mov r3, #255 @ 0xff │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ strh r3, [r5, #114] @ 0x72 │ │ │ │ strb r7, [r5, #112] @ 0x70 │ │ │ │ - bl 75165c │ │ │ │ + bl 7516a4 │ │ │ │ ldr r3, [pc, #504] @ 306c34 │ │ │ │ ldr r1, [pc, #504] @ 306c38 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ mov r2, #1 │ │ │ │ strh r2, [r4, #66] @ 0x42 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74f8b8 │ │ │ │ + bl 74f900 │ │ │ │ ldr r3, [pc, #468] @ 306c3c │ │ │ │ ldr r2, [r8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ cmp r2, r7 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ @@ -183408,21 +183408,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 306c50 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 306a00 │ │ │ │ ldr r3, [pc, #268] @ 306c54 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r7 │ │ │ │ beq 306a84 │ │ │ │ ldr r3, [pc, #236] @ 306c48 │ │ │ │ @@ -183438,66 +183438,66 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r7, [sp, #8] │ │ │ │ mov r1, r7 │ │ │ │ str r7, [r0, #4] │ │ │ │ str r7, [r0, #8] │ │ │ │ str r7, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #168] @ 306c58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 306a84 │ │ │ │ ldr r2, [pc, #156] @ 306c5c │ │ │ │ ldr r3, [pc, #72] @ 306c0c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 306c00 │ │ │ │ ldr r0, [pc, #124] @ 306c60 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9a4324 │ │ │ │ + b 9a436c │ │ │ │ ldr r0, [pc, #108] @ 306c64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 306a00 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ - strdeq r4, [r2], r0 │ │ │ │ + addeq r4, r2, r0, asr #16 │ │ │ │ umullseq r4, sl, r4, r4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r4, sp, r0, lsl #21 │ │ │ │ - ldrsheq ip, [r1], #-200 @ 0xffffff38 @ │ │ │ │ - rsbeq r4, lr, r4, asr #26 │ │ │ │ - rsbeq sp, sp, ip, lsl pc │ │ │ │ + ldrdeq r4, [sp], #-160 @ 0xffffff60 @ │ │ │ │ + rsbseq ip, r1, r8, asr #26 │ │ │ │ + @ instruction: 0x006e4d94 │ │ │ │ + rsbeq sp, sp, ip, ror #30 │ │ │ │ addseq r4, sl, r4, asr #8 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ @ instruction: 0xfffff840 │ │ │ │ @ instruction: 0xfffff308 │ │ │ │ andseq r1, r2, r6, lsr fp │ │ │ │ addeq r3, ip, r8, asr r3 │ │ │ │ addseq fp, r7, ip, ror #20 │ │ │ │ - rsbeq r4, lr, ip, lsl #26 │ │ │ │ + rsbeq r4, lr, ip, asr sp │ │ │ │ umullseq r4, sl, r0, r3 │ │ │ │ andeq r2, r0, r0, ror #12 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - strdeq r4, [lr], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq r4, lr, ip, asr #24 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strdeq r4, [lr], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq r4, lr, ip, asr #24 │ │ │ │ addseq r4, sl, ip, asr r2 │ │ │ │ - strdeq r4, [lr], #-176 @ 0xffffff50 @ │ │ │ │ - rsbeq r4, lr, r4, ror #22 │ │ │ │ + rsbeq r4, lr, r0, asr #24 │ │ │ │ + strheq r4, [lr], #-180 @ 0xffffff4c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #40] @ 306ca8 │ │ │ │ ldr ip, [pc, #40] @ 306cac │ │ │ │ ldr r1, [pc, #40] @ 306cb0 │ │ │ │ @@ -183506,17 +183506,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 306cb4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 25351c │ │ │ │ - ldrdeq r4, [r2], ip │ │ │ │ - rsbeq r4, lr, r0, ror #22 │ │ │ │ - rsbeq r4, lr, r8, asr r7 │ │ │ │ + addeq r4, r2, ip, lsr #10 │ │ │ │ + strheq r4, [lr], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq r4, lr, r8, lsr #15 │ │ │ │ andeq r0, r0, lr, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r7, #1 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -183678,15 +183678,15 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ beq 307070 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #1748] @ 0x6d4 │ │ │ │ - bl 70ccd8 │ │ │ │ + bl 70cd20 │ │ │ │ ldr r3, [pc, #288] @ 307084 │ │ │ │ str r0, [r4, #2128] @ 0x850 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 306fbc │ │ │ │ @@ -183732,42 +183732,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 307098 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 306f78 │ │ │ │ ldr r0, [pc, #60] @ 30709c │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 306f78 │ │ │ │ bl 306c68 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009a3ef0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r3, sl, r0, ror #29 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ umullseq r3, sl, ip, lr │ │ │ │ andeq r3, r0, ip, asr #32 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - strheq r4, [lr], #-124 @ 0xffffff84 @ │ │ │ │ - rsbeq r4, lr, r4, ror #15 │ │ │ │ + rsbeq r4, lr, ip, lsl #16 │ │ │ │ + rsbeq r4, lr, r4, lsr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr ip, [pc, #2576] @ 307ac8 │ │ │ │ ldr r1, [pc, #2576] @ 307acc │ │ │ │ add ip, pc, ip │ │ │ │ @@ -183860,26 +183860,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2192] @ 307aec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 307100 │ │ │ │ strb r6, [r4, #2096] @ 0x830 │ │ │ │ b 307118 │ │ │ │ ldr r3, [r4, #2112] @ 0x840 │ │ │ │ str r3, [r4, #2100] @ 0x834 │ │ │ │ b 307118 │ │ │ │ ldrb r3, [r4, #2112] @ 0x840 │ │ │ │ @@ -183936,15 +183936,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #116 @ 0x74 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r1, #1 │ │ │ │ bl 41bbd4 │ │ │ │ add r4, r4, #2112 @ 0x840 │ │ │ │ strd r0, [r4] │ │ │ │ b 307118 │ │ │ │ ldr r2, [r4, #2128] @ 0x850 │ │ │ │ mov r1, #0 │ │ │ │ @@ -183979,22 +183979,22 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ add r5, r5, #8 │ │ │ │ mov r3, #0 │ │ │ │ strd r0, [sp, #40] @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 70739c │ │ │ │ + bl 7073e4 │ │ │ │ ldr r2, [r4, #2100] @ 0x834 │ │ │ │ sub r3, r0, #128 @ 0x80 │ │ │ │ cmp r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ bhi 307848 │ │ │ │ mov r0, r5 │ │ │ │ - bl 70ccd8 │ │ │ │ + bl 70cd20 │ │ │ │ ldr r5, [r4, #2100] @ 0x834 │ │ │ │ mov r2, #4 │ │ │ │ add r8, r0, r5 │ │ │ │ add r1, r8, #20 │ │ │ │ add r0, sp, #36 @ 0x24 │ │ │ │ bl 2542fc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -184102,15 +184102,15 @@ │ │ │ │ orr r9, r9, r2, lsl #16 │ │ │ │ orr r9, r9, r3, lsl #24 │ │ │ │ mul r9, r5, r9 │ │ │ │ ldr r3, [r4, #1752] @ 0x6d8 │ │ │ │ cmp r9, r3 │ │ │ │ bcs 307ac4 │ │ │ │ ldr r0, [r4, #1748] @ 0x6d4 │ │ │ │ - bl 70ccd8 │ │ │ │ + bl 70cd20 │ │ │ │ adds r9, r0, r9 │ │ │ │ beq 307848 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ bl 2542fc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ @@ -184219,15 +184219,15 @@ │ │ │ │ ldrb r2, [r2, #23] │ │ │ │ orr r3, r3, r1, lsl #16 │ │ │ │ orrs r3, r3, r2, lsl #24 │ │ │ │ beq 307850 │ │ │ │ add r7, r4, #1920 @ 0x780 │ │ │ │ add r7, r7, #8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 70739c │ │ │ │ + bl 7073e4 │ │ │ │ ldr lr, [r4, #2120] @ 0x848 │ │ │ │ ldr r8, [r4, #2124] @ 0x84c │ │ │ │ orrs r3, lr, r8 │ │ │ │ mov r6, r0 │ │ │ │ beq 3078d8 │ │ │ │ mov ip, #0 │ │ │ │ cmp r8, ip │ │ │ │ @@ -184248,15 +184248,15 @@ │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ b 3073d4 │ │ │ │ ldr r0, [pc, #716] @ 307b00 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [sp, #8] │ │ │ │ stm sp, {r6, r8} │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 307100 │ │ │ │ mov r3, #3 │ │ │ │ b 307824 │ │ │ │ mov r3, #4 │ │ │ │ b 307824 │ │ │ │ cmp ip, #0 │ │ │ │ beq 307794 │ │ │ │ @@ -184344,15 +184344,15 @@ │ │ │ │ orr r2, r2, sl, lsl #24 │ │ │ │ cmp r8, r2 │ │ │ │ cmpeq lr, r3 │ │ │ │ bne 307940 │ │ │ │ cmp r5, #0 │ │ │ │ beq 30780c │ │ │ │ mov r0, r7 │ │ │ │ - bl 70ccd8 │ │ │ │ + bl 70cd20 │ │ │ │ ldr r2, [r4, #2128] @ 0x850 │ │ │ │ ldr r1, [r4, #1752] @ 0x6d8 │ │ │ │ ldrb r3, [r2, #8] │ │ │ │ ldr r8, [r4, #2100] @ 0x834 │ │ │ │ mov r7, r0 │ │ │ │ ldrb r0, [r2, #9] │ │ │ │ orr r3, r3, r0, lsl #8 │ │ │ │ @@ -184360,15 +184360,15 @@ │ │ │ │ ldrb r2, [r2, #11] │ │ │ │ orr r3, r3, r0, lsl #16 │ │ │ │ orr r3, r3, r2, lsl #24 │ │ │ │ mul r5, r3, r5 │ │ │ │ cmp r5, r1 │ │ │ │ bcs 307ac4 │ │ │ │ ldr r0, [r4, #1748] @ 0x6d4 │ │ │ │ - bl 70ccd8 │ │ │ │ + bl 70cd20 │ │ │ │ mov r2, #4 │ │ │ │ add r5, r0, r5 │ │ │ │ add r1, r5, #20 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ bl 2542fc │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ cmp r2, #127 @ 0x7f │ │ │ │ @@ -184392,15 +184392,15 @@ │ │ │ │ orr r9, r9, r2, lsl #16 │ │ │ │ orr r9, r9, r3, lsl #24 │ │ │ │ mul r9, r5, r9 │ │ │ │ ldr r3, [r4, #1752] @ 0x6d8 │ │ │ │ cmp r9, r3 │ │ │ │ bcs 307ac4 │ │ │ │ ldr r0, [r4, #1748] @ 0x6d4 │ │ │ │ - bl 70ccd8 │ │ │ │ + bl 70cd20 │ │ │ │ adds r9, r0, r9 │ │ │ │ beq 307848 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ bl 2542fc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ @@ -184415,24 +184415,24 @@ │ │ │ │ b 307824 │ │ │ │ bl 306c68 │ │ │ │ addseq r3, sl, r4, ror #26 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r3, sl, r0, asr #26 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ @ instruction: 0x009a3cfc │ │ │ │ - addeq r3, r2, r2, asr #31 │ │ │ │ + addeq r4, r2, r2, lsl r0 │ │ │ │ andeq r4, r0, r4, lsl r6 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r4, lr, ip, lsl r6 │ │ │ │ - @ instruction: 0x00823ebc │ │ │ │ - addeq r3, r2, r0, lsr #28 │ │ │ │ - rsbeq r4, lr, r4, asr #7 │ │ │ │ - @ instruction: 0x006dd59c │ │ │ │ - rsbeq r4, lr, ip, lsl #1 │ │ │ │ + rsbeq r4, lr, ip, ror #12 │ │ │ │ + addeq r3, r2, ip, lsl #30 │ │ │ │ + addeq r3, r2, r0, ror lr │ │ │ │ + rsbeq r4, lr, r4, lsl r4 │ │ │ │ + rsbeq sp, sp, ip, ror #11 │ │ │ │ + ldrdeq r4, [lr], #-12 @ │ │ │ │ │ │ │ │ 00307b04 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3776] @ 0xec0 │ │ │ │ mov r4, r2 │ │ │ │ @@ -184461,15 +184461,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #10 │ │ │ │ ldr r9, [pc, #1280] @ 308084 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r1, #0 │ │ │ │ bl 41bbd4 │ │ │ │ ldr r3, [pc, #1256] @ 308088 │ │ │ │ mov r2, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [pc, #1244] @ 30808c │ │ │ │ @@ -184746,29 +184746,29 @@ │ │ │ │ add r9, sp, #8 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 3080b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 307cbc │ │ │ │ ldr r0, [pc, #132] @ 3080b4 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 307cbc │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #108] @ 3080b8 │ │ │ │ ldr ip, [pc, #108] @ 3080bc │ │ │ │ ldr r1, [pc, #108] @ 3080c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -184776,33 +184776,33 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 25351c │ │ │ │ @ instruction: 0x009a32f8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r3, r2, r0, lsl #12 │ │ │ │ - rsbeq r3, lr, r4, lsr #23 │ │ │ │ - rsbeq ip, sp, ip, ror sp │ │ │ │ + addeq r3, r2, r0, asr r6 │ │ │ │ + strdeq r3, [lr], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq ip, sp, ip, asr #27 │ │ │ │ umullseq r3, sl, ip, r2 │ │ │ │ - rsbeq r3, lr, r0, ror #26 │ │ │ │ + strheq r3, [lr], #-208 @ 0xffffff30 @ │ │ │ │ eoreq r0, r0, r1 │ │ │ │ eoreq r0, r0, r3 │ │ │ │ subeq r0, r0, r2 │ │ │ │ eoreq r0, r0, r2 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ @ instruction: 0x009a2eb0 │ │ │ │ strdeq r3, [r0], -r0 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r3, lr, ip, ror #17 │ │ │ │ - rsbeq r3, lr, r8, lsl #18 │ │ │ │ - addeq r3, r2, r4, lsl r1 │ │ │ │ - rsbeq r3, lr, r0, lsl r9 │ │ │ │ - @ instruction: 0x006e3390 │ │ │ │ + rsbeq r3, lr, ip, lsr r9 │ │ │ │ + rsbeq r3, lr, r8, asr r9 │ │ │ │ + addeq r3, r2, r4, ror #2 │ │ │ │ + rsbeq r3, lr, r0, ror #18 │ │ │ │ + rsbeq r3, lr, r0, ror #7 │ │ │ │ andeq r0, r0, fp, ror #2 │ │ │ │ │ │ │ │ 003080c8 : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003080cc : │ │ │ │ mov r0, #0 │ │ │ │ @@ -184828,15 +184828,15 @@ │ │ │ │ ldr r1, [pc, #112] @ 30818c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, ip │ │ │ │ str r2, [sp] │ │ │ │ str ip, [sp, #28] │ │ │ │ - bl 75a504 │ │ │ │ + bl 75a54c │ │ │ │ cmp r0, #0 │ │ │ │ bne 3081a0 │ │ │ │ ldr r2, [pc, #76] @ 308190 │ │ │ │ ldr r3, [pc, #56] @ 308180 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -184851,19 +184851,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ addseq r2, sl, ip, lsr #26 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r2, sl, r4, lsl #26 │ │ │ │ andeq r4, r0, ip, ror #13 │ │ │ │ - rsbseq ip, r1, ip, lsl fp │ │ │ │ + rsbseq ip, r1, ip, ror #22 │ │ │ │ @ instruction: 0x009a2cd8 │ │ │ │ - rsbeq r3, lr, r4, ror #16 │ │ │ │ - rsbeq r3, lr, r0, lsl #17 │ │ │ │ - rsbeq r3, lr, r0, lsl #17 │ │ │ │ + strheq r3, [lr], #-132 @ 0xffffff7c @ │ │ │ │ + ldrdeq r3, [lr], #-128 @ 0xffffff80 @ │ │ │ │ + ldrdeq r3, [lr], #-128 @ 0xffffff80 @ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #0 │ │ │ │ bl 2fb8a8 │ │ │ │ mov r1, #0 │ │ │ │ ldr r5, [pc, #-36] @ 308194 │ │ │ │ ldr r7, [pc, #-36] @ 308198 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -185138,29 +185138,29 @@ │ │ │ │ b 30864c │ │ │ │ cdp2 1, 13, cr5, cr4, cr0, {0} │ │ │ │ andeq r0, r0, r0 │ │ │ │ mrc2 1, 6, r5, cr4, cr10, {2} │ │ │ │ andeq r0, r0, r0 │ │ │ │ cdp2 0, 13, cr5, cr4, cr0, {0} │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r3, lr, r0, ror #15 │ │ │ │ + rsbeq r3, lr, r0, lsr r8 │ │ │ │ + rsbeq r3, lr, ip, lsl r8 │ │ │ │ + rsbeq r3, lr, r8, lsl #16 │ │ │ │ rsbeq r3, lr, ip, asr #15 │ │ │ │ - strheq r3, [lr], #-120 @ 0xffffff88 @ │ │ │ │ - rsbeq r3, lr, ip, ror r7 │ │ │ │ - rsbeq r3, lr, r0, asr r7 │ │ │ │ - strdeq r3, [lr], #-108 @ 0xffffff94 @ │ │ │ │ - ldrdeq r3, [lr], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbeq r3, lr, r4, asr r6 │ │ │ │ - rsbeq r3, lr, r0, asr r6 │ │ │ │ - @ instruction: 0x006e269c │ │ │ │ - @ instruction: 0x006e3590 │ │ │ │ - rsbseq r5, r0, r0, lsl #24 │ │ │ │ - ldrdeq r3, [lr], #-68 @ 0xffffffbc @ │ │ │ │ - rsbeq r3, lr, r8, lsl r4 │ │ │ │ - strdeq r2, [lr], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq r3, lr, r0, lsr #15 │ │ │ │ + rsbeq r3, lr, ip, asr #14 │ │ │ │ + rsbeq r3, lr, r0, lsr #14 │ │ │ │ + rsbeq r3, lr, r4, lsr #13 │ │ │ │ + rsbeq r3, lr, r0, lsr #13 │ │ │ │ + rsbeq r2, lr, ip, ror #13 │ │ │ │ + rsbeq r3, lr, r0, ror #11 │ │ │ │ + rsbseq r5, r0, r0, asr ip │ │ │ │ + rsbeq r3, lr, r4, lsr #10 │ │ │ │ + rsbeq r3, lr, r8, ror #8 │ │ │ │ + rsbeq r2, lr, r8, asr #28 │ │ │ │ addseq r2, sl, r4, ror r0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov r9, r0 │ │ │ │ mov r0, #2 │ │ │ │ bl 2fdd10 │ │ │ │ @@ -185665,35 +185665,35 @@ │ │ │ │ add r2, sp, #11 │ │ │ │ strb r3, [sp, #11] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, sp, #12 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 75c30c │ │ │ │ + bl 75c354 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 308ee0 │ │ │ │ ldr r4, [pc, #212] @ 308f24 │ │ │ │ - bl 758210 │ │ │ │ + bl 758258 │ │ │ │ ldr r2, [pc, #208] @ 308f28 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, #21 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #184] @ 308f2c │ │ │ │ add r4, r4, #28 │ │ │ │ mov r3, #22 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r3, [r7, #52] @ 0x34 │ │ │ │ add r1, sp, #16 │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #140] @ 308f30 │ │ │ │ ldr r3, [pc, #112] @ 308f18 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -185716,28 +185716,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #26 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 308e9c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r2, sl, r4, lsr #32 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r1, lr, ip, asr #18 │ │ │ │ - rsbseq r4, r7, r4, asr #11 │ │ │ │ - umulleq r2, r2, ip, r3 @ │ │ │ │ - ldrdeq r1, [lr], #-136 @ 0xffffff78 @ │ │ │ │ - rsbeq r2, lr, ip, asr ip │ │ │ │ + @ instruction: 0x006e199c │ │ │ │ + rsbseq r4, r7, r4, lsl r6 │ │ │ │ + addeq r2, r2, ip, ror #7 │ │ │ │ + rsbeq r1, lr, r8, lsr #18 │ │ │ │ + rsbeq r2, lr, ip, lsr #25 │ │ │ │ addseq r1, sl, r8, ror pc │ │ │ │ - addeq r2, r2, r0, lsl #6 │ │ │ │ - rsbeq r2, lr, r4, lsl #24 │ │ │ │ - rsbeq r2, lr, r4, ror #23 │ │ │ │ + addeq r2, r2, r0, asr r3 │ │ │ │ + rsbeq r2, lr, r4, asr ip │ │ │ │ + rsbeq r2, lr, r4, lsr ip │ │ │ │ │ │ │ │ 00308f40 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr lr, [pc, #104] @ 308fc0 │ │ │ │ @@ -185765,17 +185765,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 308fcc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #49 @ 0x31 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ adceq r9, r9, ip, asr #24 │ │ │ │ - addeq r2, r2, ip, ror r2 │ │ │ │ - rsbeq r2, lr, r0, ror fp │ │ │ │ - rsbeq r2, lr, r0, lsl #23 │ │ │ │ + addeq r2, r2, ip, asr #5 │ │ │ │ + rsbeq r2, lr, r0, asr #23 │ │ │ │ + ldrdeq r2, [lr], #-176 @ 0xffffff50 @ │ │ │ │ │ │ │ │ 00308fd0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #100] @ 30904c │ │ │ │ @@ -185802,17 +185802,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ @ instruction: 0x00a99bbc │ │ │ │ - strdeq r2, [r2], r4 │ │ │ │ - rsbeq r2, lr, r8, ror #21 │ │ │ │ - strdeq r2, [lr], #-168 @ 0xffffff58 @ │ │ │ │ + addeq r2, r2, r4, asr #4 │ │ │ │ + rsbeq r2, lr, r8, lsr fp │ │ │ │ + rsbeq r2, lr, r8, asr #22 │ │ │ │ │ │ │ │ 0030905c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #140] @ 309100 │ │ │ │ @@ -185849,17 +185849,17 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [pc, #20] @ 30910c │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ b 253d2c │ │ │ │ adceq r9, r9, r0, lsr fp │ │ │ │ - ldrdeq r2, [lr], #-168 @ 0xffffff58 @ │ │ │ │ - ldrdeq r2, [lr], #-164 @ 0xffffff5c @ │ │ │ │ - @ instruction: 0x006e2a9c │ │ │ │ + rsbeq r2, lr, r8, lsr #22 │ │ │ │ + rsbeq r2, lr, r4, lsr #22 │ │ │ │ + rsbeq r2, lr, ip, ror #21 │ │ │ │ │ │ │ │ 00309110 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #156] @ 3091c4 │ │ │ │ @@ -185890,27 +185890,27 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [pc, #48] @ 3091cc │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c710 │ │ │ │ + bl 99c758 │ │ │ │ bl 30905c │ │ │ │ mov r0, #1 │ │ │ │ bl 2558ec │ │ │ │ ldr r0, [pc, #24] @ 3091d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c710 │ │ │ │ + bl 99c758 │ │ │ │ mov r0, #1 │ │ │ │ bl 2558ec │ │ │ │ adceq r9, r9, ip, ror sl │ │ │ │ adceq r9, r9, r0, lsr sl │ │ │ │ - rsbeq r2, lr, r4, lsl #21 │ │ │ │ - rsbeq r2, lr, r8, asr #20 │ │ │ │ + ldrdeq r2, [lr], #-164 @ 0xffffff5c @ │ │ │ │ + @ instruction: 0x006e2a98 │ │ │ │ │ │ │ │ 003091d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #452] @ 3093b0 │ │ │ │ @@ -185919,23 +185919,23 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r5, [r3, #184] @ 0xb8 │ │ │ │ - bl 75c30c │ │ │ │ + bl 75c354 │ │ │ │ ldr r1, [pc, #420] @ 3093bc │ │ │ │ ldr r7, [pc, #420] @ 3093c0 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75c30c │ │ │ │ + bl 75c354 │ │ │ │ cmp r5, #0 │ │ │ │ beq 30933c │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3092cc │ │ │ │ cmp r0, #0 │ │ │ │ @@ -185945,49 +185945,49 @@ │ │ │ │ ldr r1, [pc, #364] @ 3093cc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #348] @ 3093d0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq 309310 │ │ │ │ - bl 750c2c │ │ │ │ + bl 750c74 │ │ │ │ ldr r3, [pc, #320] @ 3093d4 │ │ │ │ ldr r1, [pc, #320] @ 3093d8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #188] @ 0xbc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74f290 │ │ │ │ + bl 74f2d8 │ │ │ │ ldr r3, [pc, #300] @ 3093dc │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 7510c0 │ │ │ │ + b 751108 │ │ │ │ cmp r6, #0 │ │ │ │ beq 30935c │ │ │ │ ldr r3, [pc, #260] @ 3093e0 │ │ │ │ ldr r2, [pc, #260] @ 3093e4 │ │ │ │ ldr r1, [pc, #260] @ 3093e8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #212] @ 3093d0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ cmp r0, #0 │ │ │ │ bne 309288 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r3, #0 │ │ │ │ bne 30938c │ │ │ │ @@ -186006,53 +186006,53 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #140] @ 3093f0 │ │ │ │ ldr r1, [r5] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c710 │ │ │ │ + bl 99c758 │ │ │ │ mov r0, #1 │ │ │ │ bl 2558ec │ │ │ │ ldr r0, [pc, #120] @ 3093f4 │ │ │ │ ldr r1, [r5] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c710 │ │ │ │ + bl 99c758 │ │ │ │ mov r0, #1 │ │ │ │ bl 2558ec │ │ │ │ ldr r3, [pc, #100] @ 3093f8 │ │ │ │ ldr r1, [pc, #100] @ 3093fc │ │ │ │ ldr r0, [pc, #100] @ 309400 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #139 @ 0x8b │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - rsbseq r4, r7, r0, lsl #4 │ │ │ │ + rsbseq r4, r7, r0, asr r2 │ │ │ │ adceq r9, r9, ip, lsr #19 │ │ │ │ - rsbeq r2, lr, r4, asr #20 │ │ │ │ - rsbeq pc, pc, ip, ror #18 │ │ │ │ + @ instruction: 0x006e2a94 │ │ │ │ + strheq pc, [pc], #-156 @ │ │ │ │ @ instruction: 0x009a1bfc │ │ │ │ - addeq r1, r2, ip, asr #31 │ │ │ │ - strheq r2, [sp], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbseq sl, r1, r8, lsr #1 │ │ │ │ + addeq r2, r2, ip, lsl r0 │ │ │ │ + rsbeq r2, sp, ip, lsl #4 │ │ │ │ + ldrsheq sl, [r1], #-8 @ │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ adceq r9, r9, ip, lsl #18 │ │ │ │ - rsbeq lr, sp, r0, ror r0 │ │ │ │ + rsbeq lr, sp, r0, asr #1 │ │ │ │ andeq r3, r0, ip, asr r8 │ │ │ │ - addeq r1, r2, r8, asr #30 │ │ │ │ - rsbeq r2, sp, r4, lsr r1 │ │ │ │ - rsbseq sl, r1, r0, lsr #32 │ │ │ │ + umulleq r1, r2, r8, pc @ │ │ │ │ + rsbeq r2, sp, r4, lsl #3 │ │ │ │ + rsbseq sl, r1, r0, ror r0 │ │ │ │ adceq r9, r9, ip, ror r8 │ │ │ │ - rsbeq r2, lr, r0, ror #17 │ │ │ │ - rsbeq r2, lr, r8, ror #17 │ │ │ │ - umulleq r1, r2, r0, lr │ │ │ │ - rsbeq r2, lr, r4, lsl #15 │ │ │ │ - rsbeq r2, lr, r4, ror #17 │ │ │ │ + rsbeq r2, lr, r0, lsr r9 │ │ │ │ + rsbeq r2, lr, r8, lsr r9 │ │ │ │ + addeq r1, r2, r0, ror #29 │ │ │ │ + ldrdeq r2, [lr], #-116 @ 0xffffff8c @ │ │ │ │ + rsbeq r2, lr, r4, lsr r9 │ │ │ │ sub r0, r1, #2 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -186061,15 +186061,15 @@ │ │ │ │ ldr r5, [sp, #16] │ │ │ │ mov r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r6, r0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d9fdc │ │ │ │ + bl 9da024 │ │ │ │ cmp r0, #65 @ 0x41 │ │ │ │ sbcs r1, r1, #0 │ │ │ │ bcs 30946c │ │ │ │ cmp r5, #2 │ │ │ │ beq 30952c │ │ │ │ cmp r5, #4 │ │ │ │ beq 3094a8 │ │ │ │ @@ -186259,39 +186259,39 @@ │ │ │ │ ldr r0, [r6, #1760] @ 0x6e0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r1, r2, r0, ror #27 │ │ │ │ + addeq r1, r2, r0, lsr lr │ │ │ │ andeq r0, r1, r1 │ │ │ │ andne r1, r0, r0 │ │ │ │ mrseq r0, (UNDEF: 16) │ │ │ │ - addeq r1, r2, sp, ror #26 │ │ │ │ + @ instruction: 0x00821dbd │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #40] @ 3097b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 757664 │ │ │ │ + bl 7576ac │ │ │ │ ldr r3, [pc, #32] @ 3097b4 │ │ │ │ ldr r1, [pc, #32] @ 3097b8 │ │ │ │ ldr r0, [pc, #32] @ 3097bc │ │ │ │ pop {r4, lr} │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #0 │ │ │ │ b 308fd0 │ │ │ │ addeq r0, ip, r8, lsr #13 │ │ │ │ - strdeq r2, [lr], #-64 @ 0xffffffc0 @ │ │ │ │ - strdeq r2, [lr], #-68 @ 0xffffffbc @ │ │ │ │ - rsbeq r2, lr, ip, lsl #10 │ │ │ │ + rsbeq r2, lr, r0, asr #10 │ │ │ │ + rsbeq r2, lr, r4, asr #10 │ │ │ │ + rsbeq r2, lr, ip, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #416] @ 30997c │ │ │ │ mov r3, r2 │ │ │ │ @@ -186397,15 +186397,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldrb r3, [ip, #11] │ │ │ │ tst r3, #16 │ │ │ │ bne 3098bc │ │ │ │ b 309928 │ │ │ │ addseq r1, sl, r8, lsr r6 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r1, r2, r8, asr #21 │ │ │ │ + addeq r1, r2, r8, lsl fp │ │ │ │ addseq r1, sl, r8, lsr #11 │ │ │ │ addseq r1, sl, r0, lsr #10 │ │ │ │ addseq r1, sl, ip, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -186507,20 +186507,20 @@ │ │ │ │ bl 4fdab8 │ │ │ │ str r5, [r4, #2108] @ 0x83c │ │ │ │ b 309a34 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r1, sl, ip, ror #8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ - rsbeq r2, lr, ip, lsr #5 │ │ │ │ + strdeq r2, [lr], #-44 @ 0xffffffd4 @ │ │ │ │ addseq r1, sl, r0, ror #7 │ │ │ │ andeq r1, r0, r4, ror r0 │ │ │ │ - rsbeq r2, lr, r0, lsl #4 │ │ │ │ + rsbeq r2, lr, r0, asr r2 │ │ │ │ andeq r1, r0, r8, lsr r0 │ │ │ │ - ldrdeq r2, [lr], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbeq r2, lr, r8, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r6, r0, #1888 @ 0x760 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ @@ -186556,25 +186556,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #192] @ 309cb0 │ │ │ │ ldr r1, [pc, #192] @ 309cb4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #172] @ 309cb8 │ │ │ │ ldr r1, [pc, #172] @ 309cbc │ │ │ │ add r5, r5, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r3, [pc, #140] @ 309cc0 │ │ │ │ ldr r1, [pc, #140] @ 309cc4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ ldr ip, [pc, #128] @ 309cc8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -186592,29 +186592,29 @@ │ │ │ │ ldr r1, [pc, #92] @ 309cd8 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ orr r3, r0, #64 @ 0x40 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ - bl 74f8b8 │ │ │ │ + bl 74f900 │ │ │ │ ldr r1, [pc, #64] @ 309cdc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 75165c │ │ │ │ - addeq r1, r2, r8, ror #13 │ │ │ │ - rsbeq r1, sp, r4, lsr r8 │ │ │ │ - rsbseq r9, r1, ip, lsr #21 │ │ │ │ - rsbeq r1, lr, r0, lsl #22 │ │ │ │ - ldrdeq sl, [sp], #-200 @ 0xffffff38 @ │ │ │ │ + b 7516a4 │ │ │ │ + addeq r1, r2, r8, lsr r7 │ │ │ │ + rsbeq r1, sp, r4, lsl #17 │ │ │ │ + ldrsheq r9, [r1], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq r1, lr, r0, asr fp │ │ │ │ + rsbeq sl, sp, r8, lsr #26 │ │ │ │ andeq r0, r0, r0, ror #31 │ │ │ │ andeq r1, r0, r4, lsr #4 │ │ │ │ - rsbeq r2, lr, r0, asr r0 │ │ │ │ + rsbeq r2, lr, r0, lsr #1 │ │ │ │ andeq r0, r0, r1, lsl #8 │ │ │ │ addeq r0, ip, r4, asr #3 │ │ │ │ ldrcs r8, [r5], #-134 @ 0xffffff7a │ │ │ │ umullseq r8, r7, r8, sl │ │ │ │ andeq r1, r0, r0, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -186623,15 +186623,15 @@ │ │ │ │ ldr r6, [sp, #16] │ │ │ │ mov r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d9fdc │ │ │ │ + bl 9da024 │ │ │ │ rsbs r0, r0, #256 @ 0x100 │ │ │ │ rscs r1, r1, #0 │ │ │ │ bcc 309d34 │ │ │ │ cmp r6, #2 │ │ │ │ beq 309d74 │ │ │ │ cmp r6, #4 │ │ │ │ beq 309d50 │ │ │ │ @@ -186686,16 +186686,16 @@ │ │ │ │ b 500290 │ │ │ │ ldr r1, [pc, #16] @ 309e08 │ │ │ │ ldr r0, [pc, #16] @ 309e0c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r3 │ │ │ │ b 4fc59c │ │ │ │ - ldrdeq r1, [lr], #-232 @ 0xffffff18 @ │ │ │ │ - strheq r1, [lr], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq r1, lr, r8, lsr #30 │ │ │ │ + rsbeq r1, lr, r4, lsl #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, #0 │ │ │ │ mov r6, r0 │ │ │ │ str r5, [r1] │ │ │ │ @@ -186752,29 +186752,29 @@ │ │ │ │ add r7, sp, #68 @ 0x44 │ │ │ │ add r3, sp, #36 @ 0x24 │ │ │ │ add r6, sp, #52 @ 0x34 │ │ │ │ str r5, [sp, #68] @ 0x44 │ │ │ │ str r5, [r7, #4] │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r5, [sp, #24] │ │ │ │ strb r8, [sp, #56] @ 0x38 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ add ip, sp, #60 @ 0x3c │ │ │ │ mov r6, #8 │ │ │ │ mov r7, #0 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, sl │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r6, [sp, #16] │ │ │ │ add r0, r9, #424 @ 0x1a8 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r2, [r4, #20] │ │ │ │ strh r2, [r4, #8] │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r2, [pc, #80] @ 309fb8 │ │ │ │ str r3, [r4, #16] │ │ │ │ @@ -186806,15 +186806,15 @@ │ │ │ │ ldr r5, [sp, #32] │ │ │ │ mov r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d9fdc │ │ │ │ + bl 9da024 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ cmp r0, #65 @ 0x41 │ │ │ │ sbcs r1, r1, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -187123,15 +187123,15 @@ │ │ │ │ strb r9, [r7, #-24] @ 0xffffffe8 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ sub r2, r7, #20 │ │ │ │ sub r3, r7, #36 @ 0x24 │ │ │ │ mov r5, r2 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r2, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ strb r9, [r7, #-16] │ │ │ │ str r2, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r4, [sp, #16] │ │ │ │ ldm r5, {r0, r1} │ │ │ │ sub r2, r7, #12 │ │ │ │ @@ -187139,15 +187139,15 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ asr r2, r4, #31 │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, fp │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ subs r6, r6, r4 │ │ │ │ add fp, fp, r4 │ │ │ │ add sl, sl, r4 │ │ │ │ bne 30a494 │ │ │ │ ldr r5, [sp, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ str fp, [r5, #16] │ │ │ │ @@ -187231,30 +187231,30 @@ │ │ │ │ sub r2, r5, #20 │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ movcc r9, r4 │ │ │ │ movcs r9, #4096 @ 0x1000 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r2, {r0, r1} │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ strb r8, [r5, #-16] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r6, [sp, #24] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r6, [sp, #20] │ │ │ │ ldm r2, {r0, r1} │ │ │ │ sub r2, r5, #12 │ │ │ │ stm r2, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [r3, #2108] @ 0x83c │ │ │ │ mov r2, r9 │ │ │ │ bl 4ffc3c │ │ │ │ cmp r0, #0 │ │ │ │ beq 30a76c │ │ │ │ @@ -187517,16 +187517,16 @@ │ │ │ │ bl 255340 │ │ │ │ b 30a9f4 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r0, sl, r4, ror #12 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x009a04dc │ │ │ │ @ instruction: 0x009a03d0 │ │ │ │ + ldrdeq r1, [lr], #-44 @ 0xffffffd4 @ │ │ │ │ rsbeq r1, lr, ip, lsl #5 │ │ │ │ - rsbeq r1, lr, ip, lsr r2 │ │ │ │ addseq r0, sl, ip, ror #6 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #2 │ │ │ │ b 30a794 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #1 │ │ │ │ b 30a794 │ │ │ │ @@ -187601,15 +187601,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ add r5, r0, #1744 @ 0x6d0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [r0, #2104] @ 0x838 │ │ │ │ mov r0, r5 │ │ │ │ bl 4ff568 │ │ │ │ ldr r1, [r4, #2108] @ 0x83c │ │ │ │ mov r0, r5 │ │ │ │ @@ -187617,17 +187617,17 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r4, #2112] @ 0x840 │ │ │ │ bl 4ff568 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 500b08 │ │ │ │ - addeq r0, r2, ip, lsl #13 │ │ │ │ - rsbeq r1, lr, ip, ror #1 │ │ │ │ - rsbeq r1, lr, ip, lsr r0 │ │ │ │ + ldrdeq r0, [r2], ip │ │ │ │ + rsbeq r1, lr, ip, lsr r1 │ │ │ │ + rsbeq r1, lr, ip, lsl #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #268] @ 30adc4 │ │ │ │ ldr r3, [pc, #268] @ 30adc8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -187715,32 +187715,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r4, r0 │ │ │ │ add r1, r0, #1776 @ 0x6f0 │ │ │ │ bl 309e10 │ │ │ │ add r1, r4, #1792 @ 0x700 │ │ │ │ mov r0, r4 │ │ │ │ add r1, r1, #8 │ │ │ │ bl 309e10 │ │ │ │ mov r0, r4 │ │ │ │ add r1, r4, #1824 @ 0x720 │ │ │ │ bl 309e10 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 30aca0 │ │ │ │ - addeq r0, r2, r4, asr #9 │ │ │ │ - rsbeq r0, lr, r4, lsr #30 │ │ │ │ - rsbeq r0, lr, r4, ror lr │ │ │ │ + addeq r0, r2, r4, lsl r5 │ │ │ │ + rsbeq r0, lr, r4, ror pc │ │ │ │ + rsbeq r0, lr, r4, asr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r6, [pc, #380] @ 30aff8 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #376] @ 30affc │ │ │ │ @@ -187748,15 +187748,15 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, r6, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r2, r5 │ │ │ │ mov r4, r0 │ │ │ │ add r1, r0, #1744 @ 0x6d0 │ │ │ │ ldr r0, [pc, #332] @ 30b004 │ │ │ │ ldr r8, [r4, #100] @ 0x64 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 500a54 │ │ │ │ @@ -187799,27 +187799,27 @@ │ │ │ │ mov r9, #0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r2, fp, #104 @ 0x68 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7067cc │ │ │ │ + bl 706814 │ │ │ │ ldr r3, [pc, #152] @ 30b010 │ │ │ │ add r2, fp, #152 @ 0x98 │ │ │ │ add r3, pc, r3 │ │ │ │ add fp, r4, #2432 @ 0x980 │ │ │ │ mov r8, #256 @ 0x100 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7067cc │ │ │ │ + bl 706814 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 41d400 │ │ │ │ mov r3, fp │ │ │ │ mov r2, r7 │ │ │ │ @@ -187830,27 +187830,27 @@ │ │ │ │ ldr r1, [pc, #68] @ 30b018 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 30ade4 │ │ │ │ - addeq r0, r2, r0, asr #8 │ │ │ │ - rsbeq r0, lr, r0, lsr #29 │ │ │ │ - strdeq r0, [lr], #-212 @ 0xffffff2c @ │ │ │ │ - strdeq r0, [lr], #-216 @ 0xffffff28 @ │ │ │ │ + umulleq r0, r2, r0, r4 │ │ │ │ + strdeq r0, [lr], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq r0, lr, r4, asr #28 │ │ │ │ + rsbeq r0, lr, r8, asr #28 │ │ │ │ addeq lr, fp, r8, ror #29 │ │ │ │ - strdeq r0, [lr], #-216 @ 0xffffff28 @ │ │ │ │ - ldrdeq r0, [lr], #-212 @ 0xffffff2c @ │ │ │ │ - rsbeq r0, sp, r0, asr r4 │ │ │ │ - rsbseq r8, r1, ip, asr #13 │ │ │ │ + rsbeq r0, lr, r8, asr #28 │ │ │ │ + rsbeq r0, lr, r4, lsr #28 │ │ │ │ + rsbeq r0, sp, r0, lsr #9 │ │ │ │ + rsbseq r8, r1, ip, lsl r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #280] @ 30b14c │ │ │ │ add r5, r0, #1872 @ 0x750 │ │ │ │ ldr r1, [pc, #276] @ 30b150 │ │ │ │ @@ -187943,15 +187943,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, r5 │ │ │ │ - bl 9d9fdc │ │ │ │ + bl 9da024 │ │ │ │ ldr r6, [sp, #72] @ 0x48 │ │ │ │ rsbs r0, r0, #256 @ 0x100 │ │ │ │ rscs r1, r1, #0 │ │ │ │ bcc 30b1d8 │ │ │ │ cmp r5, #2 │ │ │ │ beq 30b228 │ │ │ │ cmp r5, #4 │ │ │ │ @@ -188256,20 +188256,20 @@ │ │ │ │ andeq r0, r5, r5 │ │ │ │ andeq r0, r0, r5, lsl r4 │ │ │ │ addseq pc, r9, ip, lsl #20 │ │ │ │ andeq r0, r0, r7, lsl #14 │ │ │ │ addseq pc, r9, r0, asr #19 │ │ │ │ @ instruction: 0xffffbb80 │ │ │ │ @ instruction: 0xfffff624 │ │ │ │ - rsbeq r0, lr, ip, asr #15 │ │ │ │ + rsbeq r0, lr, ip, lsl r8 │ │ │ │ @ instruction: 0xfffff5fc │ │ │ │ - rsbeq r0, lr, r8, ror r7 │ │ │ │ + rsbeq r0, lr, r8, asr #15 │ │ │ │ andeq fp, r0, r0, lsl #23 │ │ │ │ @ instruction: 0xfffff59c │ │ │ │ - rsbeq r0, lr, r4, asr #14 │ │ │ │ + @ instruction: 0x006e0794 │ │ │ │ addseq pc, r9, r0, asr r8 @ │ │ │ │ andeq r8, r0, pc, lsl #30 │ │ │ │ addseq pc, r9, r4, lsl r8 @ │ │ │ │ ldr r0, [r0, #2000] @ 0x7d0 │ │ │ │ ldr ip, [pc, #56] @ 30b6f8 │ │ │ │ lsr r0, r0, #12 │ │ │ │ lsr r1, r1, #12 │ │ │ │ @@ -188282,33 +188282,33 @@ │ │ │ │ str r1, [r3] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - addeq pc, r1, r4, asr #25 │ │ │ │ + addeq pc, r1, r4, lsl sp @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 30b764 │ │ │ │ ldr r0, [r0, #2000] @ 0x7d0 │ │ │ │ and r1, ip, r1, lsr #16 │ │ │ │ and r4, ip, r0, lsr #16 │ │ │ │ add r1, r1, #2 │ │ │ │ ldr r0, [pc, #64] @ 30b768 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - bl 9d8900 │ │ │ │ + bl 9d8948 │ │ │ │ add r1, r4, #2 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r6] │ │ │ │ ldr r0, [pc, #36] @ 30b768 │ │ │ │ - bl 9d8900 │ │ │ │ + bl 9d8948 │ │ │ │ str r0, [r5] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -188317,28 +188317,28 @@ │ │ │ │ andseq r8, r5, r0, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #40] @ 30b7ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 757664 │ │ │ │ + bl 7576ac │ │ │ │ ldr r3, [pc, #32] @ 30b7b0 │ │ │ │ ldr r1, [pc, #32] @ 30b7b4 │ │ │ │ ldr r0, [pc, #32] @ 30b7b8 │ │ │ │ pop {r4, lr} │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #0 │ │ │ │ b 308fd0 │ │ │ │ addeq lr, fp, r8, lsr #15 │ │ │ │ - rsbeq r0, lr, ip, lsr r6 │ │ │ │ - rsbeq r0, lr, r0, asr #12 │ │ │ │ - rsbeq r0, lr, r4, asr r6 │ │ │ │ + rsbeq r0, lr, ip, lsl #13 │ │ │ │ + @ instruction: 0x006e0690 │ │ │ │ + rsbeq r0, lr, r4, lsr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, #1 │ │ │ │ @@ -188571,28 +188571,28 @@ │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ stm sp, {r7, sl} │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #172] @ 30bc5c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr sl, [sp, #76] @ 0x4c │ │ │ │ b 30b988 │ │ │ │ ldr r3, [pc, #156] @ 30bc60 │ │ │ │ ldr r2, [pc, #156] @ 30bc64 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r3, sp, #80 @ 0x50 │ │ │ │ @@ -188606,39 +188606,39 @@ │ │ │ │ b 30b9f4 │ │ │ │ ldr r0, [pc, #112] @ 30bc68 │ │ │ │ stm sp, {r2, r3} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, sl │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr sl, [sp, #76] @ 0x4c │ │ │ │ b 30b988 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0099f5b0 │ │ │ │ umullseq pc, r9, r4, r5 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq lr, fp, r4, lsl #13 │ │ │ │ - rsbeq r0, lr, r0, ror #10 │ │ │ │ - rsbeq r0, lr, r8, asr #10 │ │ │ │ - rsbeq r0, lr, r4, lsr r5 │ │ │ │ - rsbseq r3, r1, r8, lsr r6 │ │ │ │ + strheq r0, [lr], #-80 @ 0xffffffb0 @ │ │ │ │ + @ instruction: 0x006e0598 │ │ │ │ + rsbeq r0, lr, r4, lsl #11 │ │ │ │ + rsbseq r3, r1, r8, lsl #13 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ - rsbeq r0, lr, ip, lsr r4 │ │ │ │ + rsbeq r0, lr, ip, lsl #9 │ │ │ │ andeq r1, r0, r0, lsr #3 │ │ │ │ addseq pc, r9, r0, ror #7 │ │ │ │ - rsbeq r0, lr, r0, lsl r3 │ │ │ │ + rsbeq r0, lr, r0, ror #6 │ │ │ │ andeq r1, r0, ip, asr r0 │ │ │ │ andeq r3, r0, ip, lsr #24 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r0, lr, ip, ror r2 │ │ │ │ + rsbeq r0, lr, ip, asr #5 │ │ │ │ andeq r0, r0, r0, asr #31 │ │ │ │ - rsbeq r0, lr, r8, asr #5 │ │ │ │ - rsbeq r0, lr, r0, ror r2 │ │ │ │ + rsbeq r0, lr, r8, lsl r3 │ │ │ │ + rsbeq r0, lr, r0, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ add r6, r0, #1984 @ 0x7c0 │ │ │ │ add r4, r6, #4 │ │ │ │ mov r5, r0 │ │ │ │ @@ -188772,24 +188772,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #704] @ 30c184 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r0, [r4, #16] │ │ │ │ b 30bd94 │ │ │ │ add r4, r0, #1968 @ 0x7b0 │ │ │ │ mov r6, #2 │ │ │ │ ldr r3, [pc, #660] @ 30c174 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ ldr r3, [r1, r3] │ │ │ │ @@ -188838,24 +188838,24 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #448] @ 30c18c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r0, [r4, #8] │ │ │ │ b 30bd94 │ │ │ │ ldr r3, [pc, #432] @ 30c190 │ │ │ │ adds r2, r2, r3 │ │ │ │ sbc r3, r3, r3 │ │ │ │ lsr r2, r2, #3 │ │ │ │ orr r2, r2, r3, lsl #29 │ │ │ │ @@ -188911,69 +188911,69 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ str r5, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #172] @ 30c198 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r5, [r4, #12] │ │ │ │ b 30bef0 │ │ │ │ ldr r0, [pc, #156] @ 30c19c │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r0, [r4, #16] │ │ │ │ b 30bd94 │ │ │ │ ldr r0, [pc, #128] @ 30c1a0 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r5, [r4, #12] │ │ │ │ b 30bef0 │ │ │ │ ldr r0, [pc, #104] @ 30c1a4 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r0, [r4, #8] │ │ │ │ b 30bd94 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq pc, [r9], ip @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq pc, r9, r8, asr #1 │ │ │ │ - addeq pc, r1, ip, lsl #11 │ │ │ │ + ldrdeq pc, [r1], ip │ │ │ │ addseq pc, r9, r0, lsl #1 │ │ │ │ - addeq pc, r1, lr, lsr r5 @ │ │ │ │ + addeq pc, r1, lr, lsl #11 │ │ │ │ andeq r0, r0, r4, lsr sp │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r1, r0, r8, ror #13 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r0, lr, ip, rrx │ │ │ │ + strheq r0, [lr], #-12 @ │ │ │ │ andeq r2, r0, r4, asr #26 │ │ │ │ - rsbeq pc, sp, r0, ror #29 │ │ │ │ + rsbeq pc, sp, r0, lsr pc @ │ │ │ │ @ instruction: 0xfffff3cc │ │ │ │ andeq r2, r0, r8, ror fp │ │ │ │ - strheq pc, [sp], #-236 @ 0xffffff14 @ │ │ │ │ - rsbeq pc, sp, r0, ror lr @ │ │ │ │ - strheq pc, [sp], #-236 @ 0xffffff14 @ │ │ │ │ - strheq pc, [sp], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq pc, sp, ip, lsl #30 │ │ │ │ + rsbeq pc, sp, r0, asr #29 │ │ │ │ + rsbeq pc, sp, ip, lsl #30 │ │ │ │ + rsbeq pc, sp, r4, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #228] @ 30c2a4 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #224] @ 30c2a8 │ │ │ │ @@ -188981,15 +188981,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #249 @ 0xf9 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r7, [pc, #192] @ 30c2b0 │ │ │ │ mov r2, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r4, r0 │ │ │ │ add r1, r0, #1744 @ 0x6d0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r6, [r4, #100] @ 0x64 │ │ │ │ @@ -189019,28 +189019,28 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r2, r2, #148 @ 0x94 │ │ │ │ str r7, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 7067cc │ │ │ │ + bl 706814 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #0 │ │ │ │ bl 41d400 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 30b7bc │ │ │ │ - addeq pc, r1, r0, asr #3 │ │ │ │ - rsbeq pc, sp, r4, lsr lr @ │ │ │ │ - strdeq pc, [sp], #-188 @ 0xffffff44 @ │ │ │ │ - rsbeq pc, sp, r4, lsl #24 │ │ │ │ + addeq pc, r1, r0, lsl r2 @ │ │ │ │ + rsbeq pc, sp, r4, lsl #29 │ │ │ │ + rsbeq pc, sp, ip, asr #24 │ │ │ │ + rsbeq pc, sp, r4, asr ip @ │ │ │ │ addeq sp, fp, r8, asr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #212] @ 30c3a4 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -189049,25 +189049,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #196] @ 30c3a8 │ │ │ │ ldr r1, [pc, #196] @ 30c3ac │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #176] @ 30c3b0 │ │ │ │ ldr r1, [pc, #176] @ 30c3b4 │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r3, [pc, #144] @ 30c3b8 │ │ │ │ ldr r2, [pc, #144] @ 30c3bc │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #136] @ 30c3c0 │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ ldr r3, [pc, #132] @ 30c3c4 │ │ │ │ @@ -189085,34 +189085,34 @@ │ │ │ │ orr r2, r2, #64 @ 0x40 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ - bl 75165c │ │ │ │ + bl 7516a4 │ │ │ │ ldr r1, [pc, #72] @ 30c3d8 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74f8b8 │ │ │ │ - strheq pc, [r1], r8 @ │ │ │ │ - rsbeq pc, ip, r0, asr #2 │ │ │ │ - ldrheq r7, [r1], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbeq pc, sp, ip, lsl #8 │ │ │ │ - rsbeq r8, sp, r4, ror #11 │ │ │ │ + b 74f900 │ │ │ │ + addeq pc, r1, r8, lsl #2 │ │ │ │ + @ instruction: 0x006cf190 │ │ │ │ + rsbseq r7, r1, r8, lsl #8 │ │ │ │ + rsbeq pc, sp, ip, asr r4 @ │ │ │ │ + rsbeq r8, sp, r4, lsr r6 │ │ │ │ @ instruction: 0x000008bc │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ andpl r1, r0, r4, ror r2 │ │ │ │ mcrrmi 9, 4, r4, ip, cr2 @ │ │ │ │ andeq r0, r0, r1, lsl #8 │ │ │ │ addeq sp, fp, r8, asr #23 │ │ │ │ - rsbeq pc, sp, r0, ror sl @ │ │ │ │ + rsbeq pc, sp, r0, asr #21 │ │ │ │ andeq r0, r0, r4, lsl r8 │ │ │ │ addseq r6, r7, r0, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-176] @ 0xffffff50 │ │ │ │ @@ -189213,29 +189213,29 @@ │ │ │ │ sub r3, r5, #32 │ │ │ │ sub ip, r5, #48 @ 0x30 │ │ │ │ movcc r6, r4 │ │ │ │ movcs r6, #4096 @ 0x1000 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strb fp, [r5, #-28] @ 0xffffffe4 │ │ │ │ ldr fp, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #24] │ │ │ │ strd r6, [sp, #16] │ │ │ │ str fp, [sp, #8] │ │ │ │ ldm r3, {r0, r1} │ │ │ │ sub r3, r5, #24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ mov r2, sl │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, fp │ │ │ │ bl 4ffc3c │ │ │ │ cmp r0, #0 │ │ │ │ bne 30c540 │ │ │ │ ldr lr, [sp, #76] @ 0x4c │ │ │ │ @@ -189315,15 +189315,15 @@ │ │ │ │ strb r8, [r5, #-36] @ 0xffffffdc │ │ │ │ ldm r7, {r0, r1} │ │ │ │ sub r2, r5, #32 │ │ │ │ sub r3, r5, #48 @ 0x30 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r2, {r0, r1} │ │ │ │ str r2, [sp, #32] │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ strb r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r6, [sp, #16] │ │ │ │ str fp, [sp, #8] │ │ │ │ ldm r2, {r0, r1} │ │ │ │ sub r2, r5, #24 │ │ │ │ @@ -189331,15 +189331,15 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ asr r2, r6, #31 │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, sl │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ subs r4, r4, r6 │ │ │ │ add sl, sl, r6 │ │ │ │ add r9, r9, r6 │ │ │ │ beq 30c794 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ cmp r4, #4096 @ 0x1000 │ │ │ │ movcc r2, r4 │ │ │ │ @@ -189399,23 +189399,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ sub r0, r5, #24 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 30c9bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 30c7c4 │ │ │ │ ldr r3, [pc, #292] @ 30c9c0 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 30c680 │ │ │ │ @@ -189438,64 +189438,64 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ sub r0, r5, #24 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ str sl, [sp, #24] │ │ │ │ str r4, [sp, #20] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #132] @ 30c9c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 30c680 │ │ │ │ mov r9, r4 │ │ │ │ b 30c5e8 │ │ │ │ ldr r0, [pc, #112] @ 30c9c8 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp, #12] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 30c680 │ │ │ │ ldr r0, [pc, #72] @ 30c9cc │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 30c7c4 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq lr, r9, ip, lsl #20 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq lr, r9, ip, asr #19 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ umullseq lr, r9, r4, r7 │ │ │ │ - rsbeq pc, sp, r4, lsr #17 │ │ │ │ - strheq pc, [sp], #-132 @ 0xffffff7c @ │ │ │ │ + strdeq pc, [sp], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq pc, sp, r4, lsl #18 │ │ │ │ andeq r2, r0, r4, ror #1 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - @ instruction: 0x006df794 │ │ │ │ + rsbeq pc, sp, r4, ror #15 │ │ │ │ muleq r0, r0, fp │ │ │ │ - rsbeq pc, sp, ip, ror #14 │ │ │ │ - strheq pc, [sp], #-120 @ 0xffffff88 @ │ │ │ │ - ldrdeq pc, [sp], #-100 @ 0xffffff9c @ │ │ │ │ + strheq pc, [sp], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq pc, sp, r8, lsl #16 │ │ │ │ + rsbeq pc, sp, r4, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #372] @ 30cb5c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #368] @ 30cb60 │ │ │ │ @@ -189616,36 +189616,36 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #249 @ 0xf9 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 30b7bc │ │ │ │ - ldrdeq lr, [r1], r4 │ │ │ │ - rsbeq pc, sp, r8, asr #8 │ │ │ │ - rsbeq pc, sp, r0, lsl r2 @ │ │ │ │ + addeq lr, r1, r4, lsr #16 │ │ │ │ + @ instruction: 0x006df498 │ │ │ │ + rsbeq pc, sp, r0, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 30cc64 │ │ │ │ ldr r2, [pc, #96] @ 30cc68 │ │ │ │ ldr r1, [pc, #96] @ 30cc6c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #249 @ 0xf9 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ add r5, r0, #1744 @ 0x6d0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [r0, #1988] @ 0x7c4 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fdab8 │ │ │ │ ldr r1, [r4, #1992] @ 0x7c8 │ │ │ │ mov r0, r5 │ │ │ │ @@ -189653,17 +189653,17 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r4, #1996] @ 0x7cc │ │ │ │ bl 4ff568 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 500b08 │ │ │ │ - addeq lr, r1, r0, lsl #15 │ │ │ │ - strdeq pc, [sp], #-52 @ 0xffffffcc @ │ │ │ │ - strheq pc, [sp], #-20 @ 0xffffffec @ │ │ │ │ + ldrdeq lr, [r1], r0 │ │ │ │ + rsbeq pc, sp, r4, asr #8 │ │ │ │ + rsbeq pc, sp, r4, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ and r2, r2, #255 @ 0xff │ │ │ │ sub r3, r2, #48 @ 0x30 │ │ │ │ ldr lr, [pc, #1448] @ 30d238 │ │ │ │ @@ -189765,24 +189765,24 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1056] @ 30d268 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 30cd24 │ │ │ │ lsr r2, r2, #3 │ │ │ │ rsb r2, r2, #388 @ 0x184 │ │ │ │ add r2, r2, #2 │ │ │ │ and r2, r2, #20 │ │ │ │ lsr r3, r2, #1 │ │ │ │ add r3, r3, r2, lsr #2 │ │ │ │ @@ -189851,23 +189851,23 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r4, r5} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #732] @ 30d278 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 30cd24 │ │ │ │ tst r4, #256 @ 0x100 │ │ │ │ ldr r1, [r0, #2004] @ 0x7d4 │ │ │ │ and ip, r4, #1024 @ 0x400 │ │ │ │ and r3, r4, #512 @ 0x200 │ │ │ │ beq 30d020 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -189965,23 +189965,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 30d288 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 30cd24 │ │ │ │ cmp ip, #0 │ │ │ │ beq 30cfcc │ │ │ │ b 30d084 │ │ │ │ ldr r2, [pc, #268] @ 30d28c │ │ │ │ ldr r3, [pc, #184] @ 30d23c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -189993,15 +189993,15 @@ │ │ │ │ bne 30d0b0 │ │ │ │ ldr r0, [pc, #236] @ 30d290 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #48 @ 0x30 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9a4324 │ │ │ │ + b 9a436c │ │ │ │ ldr r2, [pc, #212] @ 30d294 │ │ │ │ ldr r3, [pc, #120] @ 30d23c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -190010,15 +190010,15 @@ │ │ │ │ ldr r0, [pc, #180] @ 30d298 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #48 @ 0x30 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9a4324 │ │ │ │ + b 9a436c │ │ │ │ ldr r2, [pc, #152] @ 30d29c │ │ │ │ ldr r3, [pc, #52] @ 30d23c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -190029,128 +190029,128 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ b 30d1f0 │ │ │ │ addseq lr, r9, r8, lsl #3 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq lr, r9, r4, ror r1 │ │ │ │ - addeq lr, r1, ip, ror r6 │ │ │ │ + addeq lr, r1, ip, asr #13 │ │ │ │ andeq r0, r0, ip, lsr ip │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ ldrsheq lr, [r9], r0 │ │ │ │ - addeq lr, r1, r5, lsl #12 │ │ │ │ + addeq lr, r1, r5, asr r6 │ │ │ │ andeq r0, r0, r4, lsr sp │ │ │ │ andeq r2, r0, r0, lsl #28 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq pc, sp, r0, lsr #8 │ │ │ │ + rsbeq pc, sp, r0, ror r4 @ │ │ │ │ @ instruction: 0xfffff3cc │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ andeq r2, r0, ip, lsl lr │ │ │ │ - rsbeq pc, sp, r4, ror #3 │ │ │ │ + rsbeq pc, sp, r4, lsr r2 @ │ │ │ │ addseq sp, r9, ip, lsr #28 │ │ │ │ umullseq sp, r9, r0, sp │ │ │ │ andeq r3, r0, r0, lsr #1 │ │ │ │ - rsbeq pc, sp, r0, lsr #1 │ │ │ │ + strdeq pc, [sp], #-0 @ │ │ │ │ umullseq sp, r9, ip, ip │ │ │ │ - @ instruction: 0x006df094 │ │ │ │ + rsbeq pc, sp, r4, ror #1 │ │ │ │ addseq sp, r9, ip, asr ip │ │ │ │ - rsbeq pc, sp, r4, asr #1 │ │ │ │ + rsbeq pc, sp, r4, lsl r1 @ │ │ │ │ addseq sp, r9, r8, lsl ip │ │ │ │ - @ instruction: 0x006def9c │ │ │ │ + rsbeq lr, sp, ip, ror #31 │ │ │ │ ldr r3, [r0, #1888] @ 0x760 │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ movne r3, #0 │ │ │ │ strne r3, [r0, #1888] @ 0x760 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #72] @ 30d320 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757664 │ │ │ │ + bl 7576ac │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 757664 │ │ │ │ + bl 7576ac │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ - bl 757664 │ │ │ │ + bl 7576ac │ │ │ │ add r0, r4, #156 @ 0x9c │ │ │ │ - bl 757664 │ │ │ │ + bl 7576ac │ │ │ │ add r0, r4, #208 @ 0xd0 │ │ │ │ - bl 757664 │ │ │ │ + bl 7576ac │ │ │ │ ldr r2, [pc, #28] @ 30d324 │ │ │ │ ldr r1, [pc, #28] @ 30d328 │ │ │ │ ldr r0, [pc, #28] @ 30d32c │ │ │ │ pop {r4, lr} │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ b 308f40 │ │ │ │ addeq ip, fp, r0, lsl #27 │ │ │ │ andeq r0, r0, r0, lsr #22 │ │ │ │ - rsbeq pc, sp, r4, lsl r0 @ │ │ │ │ - rsbeq pc, sp, r0, lsr #32 │ │ │ │ + rsbeq pc, sp, r4, rrx │ │ │ │ + rsbeq pc, sp, r0, ror r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #176] @ 30d3f8 │ │ │ │ ldr r2, [pc, #176] @ 30d3fc │ │ │ │ ldr r1, [pc, #176] @ 30d400 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #144] @ 30d404 │ │ │ │ ldr r1, [pc, #144] @ 30d408 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r3, [pc, #112] @ 30d40c │ │ │ │ ldr r2, [pc, #112] @ 30d410 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #108] @ 30d414 │ │ │ │ ldr ip, [pc, #108] @ 30d418 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ ldr r3, [pc, #96] @ 30d41c │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ strh ip, [r0, #108] @ 0x6c │ │ │ │ strh r3, [r0, #114] @ 0x72 │ │ │ │ mov r0, r5 │ │ │ │ - bl 75165c │ │ │ │ + bl 7516a4 │ │ │ │ ldr r3, [pc, #76] @ 30d420 │ │ │ │ ldr r1, [pc, #76] @ 30d424 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #260 @ 0x104 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #3 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74f8b8 │ │ │ │ - addeq lr, r1, r4, ror r0 │ │ │ │ - rsbeq lr, ip, ip, asr #1 │ │ │ │ - rsbseq r6, r1, r8, asr #6 │ │ │ │ - @ instruction: 0x006de398 │ │ │ │ - rsbeq r7, sp, r0, ror r5 │ │ │ │ + b 74f900 │ │ │ │ + addeq lr, r1, r4, asr #1 │ │ │ │ + rsbeq lr, ip, ip, lsl r1 │ │ │ │ + @ instruction: 0x00716398 │ │ │ │ + rsbeq lr, sp, r8, ror #7 │ │ │ │ + rsbeq r7, sp, r0, asr #11 │ │ │ │ andeq r0, r0, r0, ror #13 │ │ │ │ andeq r0, r0, r0, lsr r3 │ │ │ │ andeq r0, r0, ip, asr #28 │ │ │ │ @ instruction: 0xffff8086 │ │ │ │ andeq r0, r0, r3, lsl #8 │ │ │ │ addeq ip, fp, r0, lsl #25 │ │ │ │ @ instruction: 0x00975ad4 │ │ │ │ @@ -190283,47 +190283,47 @@ │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [sp] │ │ │ │ bl 255688 <__fprintf_chk@plt> │ │ │ │ b 30d570 │ │ │ │ addseq sp, r9, r8, lsr #19 │ │ │ │ andeq r4, r0, r0, asr #11 │ │ │ │ + rsbeq lr, sp, r4, lsr #29 │ │ │ │ + rsbeq lr, sp, ip, ror lr │ │ │ │ + addeq sp, r1, r4, ror #29 │ │ │ │ rsbeq lr, sp, r4, asr lr │ │ │ │ - rsbeq lr, sp, ip, lsr #28 │ │ │ │ - umulleq sp, r1, r4, lr │ │ │ │ - rsbeq lr, sp, r4, lsl #28 │ │ │ │ - addeq sp, r1, ip, lsr #28 │ │ │ │ - rsbseq pc, fp, r8, lsl fp @ │ │ │ │ - @ instruction: 0x006ded9c │ │ │ │ - rsbeq lr, sp, r0, ror sp │ │ │ │ - rsbseq pc, fp, r0, lsr #21 │ │ │ │ - addeq sp, r1, r8, lsr #27 │ │ │ │ - rsbeq lr, sp, r8, lsl sp │ │ │ │ + addeq sp, r1, ip, ror lr │ │ │ │ + rsbseq pc, fp, r8, ror #22 │ │ │ │ + rsbeq lr, sp, ip, ror #27 │ │ │ │ + rsbeq lr, sp, r0, asr #27 │ │ │ │ + ldrsheq pc, [fp], #-160 @ 0xffffff60 @ │ │ │ │ + strdeq sp, [r1], r8 │ │ │ │ + rsbeq lr, sp, r8, ror #26 │ │ │ │ b 30d428 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b5824 │ │ │ │ + bl 9b586c │ │ │ │ ldr r3, [r4, #2824] @ 0xb08 │ │ │ │ ldr r2, [r4, #2828] @ 0xb0c │ │ │ │ subs r3, r0, r3 │ │ │ │ sbc r1, r1, r2 │ │ │ │ adds r2, r3, r3 │ │ │ │ adc ip, r1, r1 │ │ │ │ adds r0, r2, r3 │ │ │ │ adc r1, r1, ip │ │ │ │ lsl r1, r1, #3 │ │ │ │ orr r1, r1, r0, lsr #29 │ │ │ │ mov r2, #1000 @ 0x3e8 │ │ │ │ mov r3, #0 │ │ │ │ lsl r0, r0, #3 │ │ │ │ - bl 9d9f08 │ │ │ │ + bl 9d9f50 │ │ │ │ str r0, [r4, #1848] @ 0x738 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -190348,20 +190348,20 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #204 @ 0xcc │ │ │ │ mov r2, r6 │ │ │ │ mov sl, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r9, #0 │ │ │ │ str r9, [sp, #16] │ │ │ │ ldr r8, [r0, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7581fc │ │ │ │ + bl 758244 │ │ │ │ mov r3, #1 │ │ │ │ str r0, [r4, #1744] @ 0x6d0 │ │ │ │ strb r3, [r8, #61] @ 0x3d │ │ │ │ strb r3, [r8, #64] @ 0x40 │ │ │ │ ldr r2, [r4, #2856] @ 0xb28 │ │ │ │ cmp r2, #2 │ │ │ │ beq 30d7cc │ │ │ │ @@ -190382,61 +190382,61 @@ │ │ │ │ bne 30d944 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ beq 30d7c8 │ │ │ │ ldr r3, [r4, #2856] @ 0xb28 │ │ │ │ cmp r3, #0 │ │ │ │ bne 30d98c │ │ │ │ - bl 99bf28 │ │ │ │ + bl 99bf70 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #16384 @ 0x4000 │ │ │ │ strd r2, [sp] │ │ │ │ add r5, r4, #2304 @ 0x900 │ │ │ │ ldr r2, [pc, #480] @ 30d9c4 │ │ │ │ add r5, r5, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 706780 │ │ │ │ + bl 7067c8 │ │ │ │ ldr r2, [pc, #460] @ 30d9c8 │ │ │ │ ldr r3, [pc, #460] @ 30d9cc │ │ │ │ add r8, r4, #2480 @ 0x9b0 │ │ │ │ mov r6, #8192 @ 0x2000 │ │ │ │ mov r7, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ add r2, r2, #312 @ 0x138 │ │ │ │ str r3, [sp] │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7067cc │ │ │ │ + bl 706814 │ │ │ │ mov r0, r5 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r8, [sp] │ │ │ │ - bl 70d860 │ │ │ │ + bl 70d8a8 │ │ │ │ add fp, r4, #2640 @ 0xa50 │ │ │ │ ldr r2, [pc, #388] @ 30d9d0 │ │ │ │ mov r3, r8 │ │ │ │ add fp, fp, #8 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, fp │ │ │ │ strd r6, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ - bl 70702c │ │ │ │ + bl 707074 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r5 │ │ │ │ str fp, [sp] │ │ │ │ - bl 70d860 │ │ │ │ + bl 70d8a8 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 41d400 │ │ │ │ ldr ip, [pc, #308] @ 30d9d4 │ │ │ │ ldr r2, [pc, #308] @ 30d9d8 │ │ │ │ @@ -190444,24 +190444,24 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ mov r0, sl │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r2, [pc, #276] @ 30d9e0 │ │ │ │ mov ip, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #80 @ 0x50 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, r0 │ │ │ │ add r0, r4, #1744 @ 0x6d0 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 74d7e8 │ │ │ │ + bl 74d830 │ │ │ │ ldr r2, [pc, #244] @ 30d9e4 │ │ │ │ ldr r3, [pc, #244] @ 30d9e8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r4, #1820] @ 0x71c │ │ │ │ str r3, [r4, #1824] @ 0x720 │ │ │ │ ldr r2, [pc, #228] @ 30d9ec │ │ │ │ @@ -190483,18 +190483,18 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [r4, #2856] @ 0xb28 │ │ │ │ cmp r3, #1 │ │ │ │ bne 30d7b0 │ │ │ │ ldr r1, [pc, #152] @ 30d9f0 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99b504 │ │ │ │ + bl 99b54c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ - bl 99c014 │ │ │ │ + bl 99c05c │ │ │ │ b 30d900 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #120] @ 30d9f4 │ │ │ │ ldr r2, [pc, #120] @ 30d9f8 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r7, #72 @ 0x48 │ │ │ │ mov r1, r6 │ │ │ │ @@ -190504,36 +190504,36 @@ │ │ │ │ ldr r0, [pc, #104] @ 30da04 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #100] @ 30da08 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addeq sp, r1, ip, asr #25 │ │ │ │ + addeq sp, r1, ip, lsl sp │ │ │ │ addseq sp, r9, r0, lsl r7 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq lr, sp, r0, asr #24 │ │ │ │ - rsbeq lr, sp, r8, asr #24 │ │ │ │ - rsbeq lr, sp, ip, lsr #24 │ │ │ │ + @ instruction: 0x006dec90 │ │ │ │ + @ instruction: 0x006dec98 │ │ │ │ + rsbeq lr, sp, ip, ror ip │ │ │ │ addeq ip, fp, r8, asr #16 │ │ │ │ - rsbeq lr, sp, ip, lsl ip │ │ │ │ - ldrdeq lr, [sp], #-180 @ 0xffffff4c @ │ │ │ │ - addeq sp, r1, r0, lsr #22 │ │ │ │ - rsbeq sp, ip, r8, ror fp │ │ │ │ - ldrsheq r5, [r1], #-212 @ 0xffffff2c @ │ │ │ │ - rsbeq lr, sp, r4, ror fp │ │ │ │ + rsbeq lr, sp, ip, ror #24 │ │ │ │ + rsbeq lr, sp, r4, lsr #24 │ │ │ │ + addeq sp, r1, r0, ror fp │ │ │ │ + rsbeq sp, ip, r8, asr #23 │ │ │ │ + rsbseq r5, r1, r4, asr #28 │ │ │ │ + rsbeq lr, sp, r4, asr #23 │ │ │ │ andeq r1, r0, r0, lsl #18 │ │ │ │ andeq r1, r0, r4, lsr #6 │ │ │ │ addseq sp, r9, r4, lsl r5 │ │ │ │ - rsbeq lr, sp, ip, asr #20 │ │ │ │ - rsbeq lr, sp, r0, lsl sl │ │ │ │ + @ instruction: 0x006dea9c │ │ │ │ + rsbeq lr, sp, r0, ror #20 │ │ │ │ andeq r0, r0, r4, asr r4 │ │ │ │ - addeq sp, r1, ip, lsr #20 │ │ │ │ - rsbeq lr, sp, r0, asr #19 │ │ │ │ - rsbeq lr, sp, r8, asr #20 │ │ │ │ + addeq sp, r1, ip, ror sl │ │ │ │ + rsbeq lr, sp, r0, lsl sl │ │ │ │ + @ instruction: 0x006dea98 │ │ │ │ andeq r0, r0, ip, asr r4 │ │ │ │ b 30d428 │ │ │ │ b 30d428 │ │ │ │ ldr r3, [r0, #1828] @ 0x724 │ │ │ │ tst r3, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -190550,42 +190550,42 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 750f8c │ │ │ │ - addeq sp, r1, r8, ror r9 │ │ │ │ - rsbeq sp, ip, ip, asr #19 │ │ │ │ - rsbseq r5, r1, r8, asr #24 │ │ │ │ + b 750fd4 │ │ │ │ + addeq sp, r1, r8, asr #19 │ │ │ │ + rsbeq sp, ip, ip, lsl sl │ │ │ │ + @ instruction: 0x00715c98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #48] @ 30dacc │ │ │ │ ldr r2, [pc, #48] @ 30dad0 │ │ │ │ ldr r1, [pc, #48] @ 30dad4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #204 @ 0xcc │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 415f04 │ │ │ │ - addeq sp, r1, r4, lsr #18 │ │ │ │ - strheq lr, [sp], #-132 @ 0xffffff7c @ │ │ │ │ - rsbeq lr, sp, r8, asr #17 │ │ │ │ + addeq sp, r1, r4, ror r9 │ │ │ │ + rsbeq lr, sp, r4, lsl #18 │ │ │ │ + rsbeq lr, sp, r8, lsl r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r8, [pc, #768] @ 30ddf4 │ │ │ │ rsbs r2, r6, #380 @ 0x17c │ │ │ │ @@ -190736,15 +190736,15 @@ │ │ │ │ stm sp, {r9, fp} │ │ │ │ bl 255688 <__fprintf_chk@plt> │ │ │ │ b 30dc8c │ │ │ │ ldr r0, [pc, #212] @ 30de1c │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a4324 │ │ │ │ + b 9a436c │ │ │ │ ldr r2, [r4, #2836] @ 0xb14 │ │ │ │ cmp r2, r9 │ │ │ │ bne 30dc78 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #2848] @ 0xb20 │ │ │ │ ldr r3, [r4, #2844] @ 0xb1c │ │ │ │ cmp r1, #0 │ │ │ │ @@ -190781,26 +190781,26 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ addseq sp, r9, ip, lsl r3 │ │ │ │ ldrdeq ip, [fp], r8 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ andeq r4, r0, r0, asr #11 │ │ │ │ - rsbeq lr, sp, r4, lsr r7 │ │ │ │ - rsbeq lr, sp, ip, lsl #16 │ │ │ │ + rsbeq lr, sp, r4, lsl #15 │ │ │ │ + rsbeq lr, sp, ip, asr r8 │ │ │ │ + rsbeq lr, sp, ip, ror #13 │ │ │ │ + strdeq lr, [sp], #-112 @ 0xffffff90 @ │ │ │ │ @ instruction: 0x006de69c │ │ │ │ - rsbeq lr, sp, r0, lsr #15 │ │ │ │ - rsbeq lr, sp, ip, asr #12 │ │ │ │ - rsbeq lr, sp, r0, lsl #15 │ │ │ │ - rsbeq lr, sp, r0, lsr #14 │ │ │ │ - rsbeq lr, sp, r8, asr #11 │ │ │ │ - ldrdeq lr, [sp], #-100 @ 0xffffff9c @ │ │ │ │ - addeq sp, r1, r8, ror #11 │ │ │ │ - rsbeq lr, sp, ip, ror r5 │ │ │ │ - ldrdeq lr, [sp], #-108 @ 0xffffff94 @ │ │ │ │ + ldrdeq lr, [sp], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq lr, sp, r0, ror r7 │ │ │ │ + rsbeq lr, sp, r8, lsl r6 │ │ │ │ + rsbeq lr, sp, r4, lsr #14 │ │ │ │ + addeq sp, r1, r8, lsr r6 │ │ │ │ + rsbeq lr, sp, ip, asr #11 │ │ │ │ + rsbeq lr, sp, ip, lsr #14 │ │ │ │ @ instruction: 0x000003bd │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #164] @ 30def4 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -190813,49 +190813,49 @@ │ │ │ │ ldr r1, [pc, #144] @ 30df00 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r4, [pc, #116] @ 30df04 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #108] @ 30df08 │ │ │ │ ldr r7, [r3, #60] @ 0x3c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 750c2c │ │ │ │ + bl 750c74 │ │ │ │ ldr r1, [pc, #96] @ 30df0c │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 74f290 │ │ │ │ + bl 74f2d8 │ │ │ │ ldr r3, [pc, #80] @ 30df10 │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 7510c0 │ │ │ │ + bl 751108 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldrdeq lr, [sp], #-80 @ 0xffffffb0 @ │ │ │ │ - addeq sp, r1, r8, asr r5 │ │ │ │ - rsbeq sp, ip, ip, lsr #11 │ │ │ │ - rsbseq r5, r1, r8, lsr #16 │ │ │ │ + rsbeq lr, sp, r0, lsr #12 │ │ │ │ + addeq sp, r1, r8, lsr #11 │ │ │ │ + strdeq sp, [ip], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbseq r5, r1, r8, ror r8 │ │ │ │ umullseq ip, r9, r0, pc @ │ │ │ │ - rsbeq lr, sp, ip, lsr r6 │ │ │ │ - rsbeq r9, sp, r0, ror #8 │ │ │ │ + rsbeq lr, sp, ip, lsl #13 │ │ │ │ + strheq r9, [sp], #-64 @ 0xffffffc0 @ │ │ │ │ andeq r3, r0, ip, asr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r8, [pc, #676] @ 30e1d4 │ │ │ │ @@ -191028,37 +191028,37 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r2, [r5, #2844] @ 0xb1c │ │ │ │ str r3, [r5, #2848] @ 0xb20 │ │ │ │ b 30dfc4 │ │ │ │ addseq ip, r9, r4, ror #29 │ │ │ │ addeq ip, fp, r4, lsr #5 │ │ │ │ andeq r4, r0, r0, asr #11 │ │ │ │ - rsbeq lr, sp, r0, lsr r3 │ │ │ │ - rsbeq lr, sp, r0, lsr #9 │ │ │ │ - rsbeq lr, sp, ip, ror r2 │ │ │ │ rsbeq lr, sp, r0, lsl #7 │ │ │ │ - rsbeq lr, sp, ip, lsr #4 │ │ │ │ - rsbeq lr, sp, r0, lsl #6 │ │ │ │ - rsbeq lr, sp, r4, asr #3 │ │ │ │ - ldrdeq lr, [sp], #-32 @ 0xffffffe0 @ │ │ │ │ + strdeq lr, [sp], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq lr, sp, ip, asr #5 │ │ │ │ + ldrdeq lr, [sp], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq lr, sp, ip, ror r2 │ │ │ │ + rsbeq lr, sp, r0, asr r3 │ │ │ │ + rsbeq lr, sp, r4, lsl r2 │ │ │ │ + rsbeq lr, sp, r0, lsr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #224] @ 30e2f8 │ │ │ │ ldr r2, [pc, #224] @ 30e2fc │ │ │ │ ldr r1, [pc, #224] @ 30e300 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r3, #204 @ 0xcc │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r3, [pc, #192] @ 30e304 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, r3, #15232 @ 0x3b80 │ │ │ │ add ip, ip, #8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -191067,15 +191067,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ ldrne r1, [r3, #8] │ │ │ │ strne r1, [r4, r2] │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ cmp ip, r3 │ │ │ │ bne 30e250 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b5824 │ │ │ │ + bl 9b586c │ │ │ │ add r3, r4, #2832 @ 0xb10 │ │ │ │ strd r0, [r3, #-8] │ │ │ │ ldr r5, [r4, #1792] @ 0x700 │ │ │ │ cmp r5, #0 │ │ │ │ beq 30e2e8 │ │ │ │ ldr r6, [pc, #108] @ 30e308 │ │ │ │ ldr r8, [pc, #108] @ 30e30c │ │ │ │ @@ -191085,48 +191085,48 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, r6, #120 @ 0x78 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ mov r3, #11 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r3, [r4, #1836] @ 0x72c │ │ │ │ mov r1, #1 │ │ │ │ ldr r2, [r0, #96] @ 0x60 │ │ │ │ orr r3, r3, r1, lsl r2 │ │ │ │ str r3, [r4, #1836] @ 0x72c │ │ │ │ ldr r5, [r5, #16] │ │ │ │ cmp r5, #0 │ │ │ │ bne 30e2b0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 30d428 │ │ │ │ - addeq sp, r1, r8, lsr #3 │ │ │ │ - rsbeq lr, sp, r0, lsr r1 │ │ │ │ - rsbeq lr, sp, r4, asr #2 │ │ │ │ + strdeq sp, [r1], r8 │ │ │ │ + rsbeq lr, sp, r0, lsl #3 │ │ │ │ + @ instruction: 0x006de194 │ │ │ │ @ instruction: 0x008bbfb0 │ │ │ │ - addeq sp, r1, r4, lsr #2 │ │ │ │ - rsbeq lr, sp, r8, asr r2 │ │ │ │ - rsbeq lr, sp, ip, ror #4 │ │ │ │ + addeq sp, r1, r4, ror r1 │ │ │ │ + rsbeq lr, sp, r8, lsr #5 │ │ │ │ + strheq lr, [sp], #-44 @ 0xffffffd4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #108] @ 30e398 │ │ │ │ ldr r2, [pc, #108] @ 30e39c │ │ │ │ ldr r1, [pc, #108] @ 30e3a0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr ip, [pc, #80] @ 30e3a4 │ │ │ │ ldr r1, [pc, #80] @ 30e3a8 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #144 @ 0x90 │ │ │ │ str ip, [r0, #72] @ 0x48 │ │ │ │ ldr ip, [pc, #64] @ 30e3ac │ │ │ │ @@ -191137,47 +191137,47 @@ │ │ │ │ orr r2, r2, #64 @ 0x40 │ │ │ │ add ip, pc, ip │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ mov r2, #1 │ │ │ │ str ip, [r0, #88] @ 0x58 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74f8b8 │ │ │ │ - umulleq sp, r1, r0, r0 │ │ │ │ - rsbeq sp, ip, r8, ror #1 │ │ │ │ - rsbseq r5, r1, r4, ror #6 │ │ │ │ + b 74f900 │ │ │ │ + addeq sp, r1, r0, ror #1 │ │ │ │ + rsbeq sp, ip, r8, lsr r1 │ │ │ │ + ldrheq r5, [r1], #-52 @ 0xffffffcc @ │ │ │ │ andeq r0, r0, r8, ror #26 │ │ │ │ addseq r4, r7, r8, asr fp │ │ │ │ andeq r0, r0, r0, lsl #16 │ │ │ │ - rsbeq lr, sp, r4, asr #1 │ │ │ │ + rsbeq lr, sp, r4, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ 30e460 │ │ │ │ ldr r2, [pc, #148] @ 30e464 │ │ │ │ ldr r1, [pc, #148] @ 30e468 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #116] @ 30e46c │ │ │ │ ldr r1, [pc, #116] @ 30e470 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #84] @ 30e474 │ │ │ │ mov r3, #3 │ │ │ │ strh r2, [r0, #110] @ 0x6e │ │ │ │ strb r3, [r0, #112] @ 0x70 │ │ │ │ ldr r2, [pc, #72] @ 30e478 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -191188,46 +191188,46 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strdeq ip, [r1], r0 │ │ │ │ - rsbeq sp, ip, r8, asr #32 │ │ │ │ - rsbseq r5, r1, r4, asr #5 │ │ │ │ - rsbeq sp, sp, r4, lsl r3 │ │ │ │ - rsbeq r6, sp, ip, ror #9 │ │ │ │ + addeq sp, r1, r0, asr #32 │ │ │ │ + @ instruction: 0x006cd098 │ │ │ │ + rsbseq r5, r1, r4, lsl r3 │ │ │ │ + rsbeq sp, sp, r4, ror #6 │ │ │ │ + rsbeq r6, sp, ip, lsr r5 │ │ │ │ andeq r2, r0, lr, lsr r9 │ │ │ │ - strdeq lr, [sp], #-0 @ │ │ │ │ + rsbeq lr, sp, r0, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ 30e528 │ │ │ │ ldr r2, [pc, #148] @ 30e52c │ │ │ │ ldr r1, [pc, #148] @ 30e530 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #116] @ 30e534 │ │ │ │ ldr r1, [pc, #116] @ 30e538 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #84] @ 30e53c │ │ │ │ mov r3, #1 │ │ │ │ strh r2, [r0, #110] @ 0x6e │ │ │ │ strb r3, [r0, #112] @ 0x70 │ │ │ │ ldr r2, [pc, #72] @ 30e540 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -191238,21 +191238,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq ip, r1, r8, lsr #30 │ │ │ │ - rsbeq ip, ip, r0, lsl #31 │ │ │ │ - ldrsheq r5, [r1], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbeq sp, sp, ip, asr #4 │ │ │ │ - rsbeq r6, sp, r4, lsr #8 │ │ │ │ + addeq ip, r1, r8, ror pc │ │ │ │ + ldrdeq ip, [ip], #-240 @ 0xffffff10 @ │ │ │ │ + rsbseq r5, r1, ip, asr #4 │ │ │ │ + @ instruction: 0x006dd29c │ │ │ │ + rsbeq r6, sp, r4, ror r4 │ │ │ │ andeq r2, r0, r8, ror #12 │ │ │ │ - rsbeq lr, sp, ip, asr #32 │ │ │ │ + @ instruction: 0x006de09c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ ldr r2, [pc, #596] @ 30e7b0 │ │ │ │ sub sp, sp, #132 @ 0x84 │ │ │ │ mov r6, r1 │ │ │ │ @@ -191318,30 +191318,30 @@ │ │ │ │ str sl, [r7] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr fp, [sp, #48] @ 0x30 │ │ │ │ strb r8, [sp, #88] @ 0x58 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ mov r2, #16 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str sl, [sp, #24] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr ip, [sp, #52] @ 0x34 │ │ │ │ strb r8, [sp, #96] @ 0x60 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ mov r2, r5 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr r3, [r6, #28] │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ str r1, [r3, r4, lsl #4] │ │ │ │ add r3, r3, r4, lsl #4 │ │ │ │ str r2, [r3, #4] │ │ │ │ ldr r3, [r6, #28] │ │ │ │ @@ -191403,16 +191403,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0099c8bc │ │ │ │ addseq ip, r9, ip, lsr #17 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq sp, sp, r0, ror sp │ │ │ │ - rsbeq sp, sp, r0, ror pc │ │ │ │ + rsbeq sp, sp, r0, asr #27 │ │ │ │ + rsbeq sp, sp, r0, asr #31 │ │ │ │ andeq r4, r0, r0, asr #11 │ │ │ │ addseq ip, r9, r8, lsr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #2852] @ 0xb24 │ │ │ │ @@ -191462,17 +191462,17 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r1, #1 │ │ │ │ bl 255688 <__fprintf_chk@plt> │ │ │ │ b 30e7f4 │ │ │ │ addseq ip, r9, r0, lsr r6 │ │ │ │ andeq r4, r0, r0, asr #11 │ │ │ │ - rsbeq sp, sp, r8, ror #21 │ │ │ │ - addeq ip, r1, r0, asr #22 │ │ │ │ - rsbseq sl, r2, r8, lsr #23 │ │ │ │ + rsbeq sp, sp, r8, lsr fp │ │ │ │ + umulleq ip, r1, r0, fp │ │ │ │ + ldrsheq sl, [r2], #-184 @ 0xffffff48 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, sp, #20 │ │ │ │ subs r4, r0, #0 │ │ │ │ str r1, [sp, #12] │ │ │ │ @@ -191487,23 +191487,23 @@ │ │ │ │ ldr r6, [pc, #136] @ 30e980 │ │ │ │ mov r3, #11 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ str r9, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r5, r0 │ │ │ │ - bl 758210 │ │ │ │ + bl 758258 │ │ │ │ add ip, r8, #160 @ 0xa0 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #11 │ │ │ │ mov r2, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r6, [r0, #104] @ 0x68 │ │ │ │ cmp r6, #0 │ │ │ │ beq 30e950 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ @@ -191514,17 +191514,17 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addeq ip, r1, r8, ror #21 │ │ │ │ - rsbeq sp, sp, r4, lsl ip │ │ │ │ - rsbeq sp, sp, ip, lsl ip │ │ │ │ + addeq ip, r1, r8, lsr fp │ │ │ │ + rsbeq sp, sp, r4, ror #24 │ │ │ │ + rsbeq sp, sp, ip, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [r1, #28] │ │ │ │ add r5, r0, #1920 @ 0x780 │ │ │ │ cmp r3, #3 │ │ │ │ @@ -191635,20 +191635,20 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ stm sp, {r5, ip} │ │ │ │ bl 255688 <__fprintf_chk@plt> │ │ │ │ b 30ea54 │ │ │ │ addseq ip, r9, r8, asr r4 │ │ │ │ andeq r4, r0, r0, asr #11 │ │ │ │ - rsbeq sp, sp, r8, asr #17 │ │ │ │ - ldrdeq sp, [sp], #-164 @ 0xffffff5c @ │ │ │ │ - rsbeq sp, sp, ip, ror r8 │ │ │ │ - rsbeq sp, sp, r0, asr #21 │ │ │ │ - rsbeq sp, sp, ip, lsr r8 │ │ │ │ - rsbeq sp, sp, r4, asr sl │ │ │ │ + rsbeq sp, sp, r8, lsl r9 │ │ │ │ + rsbeq sp, sp, r4, lsr #22 │ │ │ │ + rsbeq sp, sp, ip, asr #17 │ │ │ │ + rsbeq sp, sp, r0, lsl fp │ │ │ │ + rsbeq sp, sp, ip, lsl #17 │ │ │ │ + rsbeq sp, sp, r4, lsr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #136] @ 30ec14 │ │ │ │ ldr r6, [pc, #136] @ 30ec18 │ │ │ │ ldr r5, [pc, #136] @ 30ec1c │ │ │ │ @@ -191657,23 +191657,23 @@ │ │ │ │ add r3, r4, #120 @ 0x78 │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #11 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ add r4, r4, #160 @ 0xa0 │ │ │ │ mov r7, r0 │ │ │ │ - bl 758210 │ │ │ │ + bl 758258 │ │ │ │ mov r3, #11 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ beq 30ebf4 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ @@ -191681,17 +191681,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addeq ip, r1, r4, lsr r8 │ │ │ │ - rsbeq sp, sp, r0, ror #18 │ │ │ │ - rsbeq sp, sp, r4, ror r9 │ │ │ │ + addeq ip, r1, r4, lsl #17 │ │ │ │ + strheq sp, [sp], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq sp, sp, r4, asr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, sp, #124 @ 0x7c │ │ │ │ mov r5, r2 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ @@ -191719,15 +191719,15 @@ │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str ip, [sp, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ add ip, sp, #68 @ 0x44 │ │ │ │ ldr r7, [sp, #160] @ 0xa0 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ cmp r5, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r9, r0 │ │ │ │ addne r5, r0, #372 @ 0x174 │ │ │ │ addeq r5, r0, #180 @ 0xb4 │ │ │ │ ldr r3, [r5] │ │ │ │ lsr r3, r3, #20 │ │ │ │ @@ -191802,15 +191802,15 @@ │ │ │ │ ldm r2, {r0, r1} │ │ │ │ adc r3, r3, #0 │ │ │ │ add r6, sp, #100 @ 0x64 │ │ │ │ mov fp, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ mov r3, #1 │ │ │ │ str r4, [sp, #16] │ │ │ │ str r8, [sp, #8] │ │ │ │ strb r3, [sp, #104] @ 0x68 │ │ │ │ str fp, [sp, #20] │ │ │ │ ldm r6, {r0, r1} │ │ │ │ add ip, sp, #108 @ 0x6c │ │ │ │ @@ -191819,15 +191819,15 @@ │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ sub r0, r9, #1312 @ 0x520 │ │ │ │ eor r1, r1, #1 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r1, [sp, #24] │ │ │ │ sub r0, r0, #12 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r0, [r5, #28] │ │ │ │ add r3, r3, r4 │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r3, [r5, #44] @ 0x2c │ │ │ │ add r8, r8, r4 │ │ │ │ sub r7, r7, r4 │ │ │ │ @@ -191948,47 +191948,47 @@ │ │ │ │ add r8, sp, #100 @ 0x64 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [r5, #4] │ │ │ │ adc sl, sl, #0 │ │ │ │ sub r7, r9, #1744 @ 0x6d0 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ str r6, [sp, #24] │ │ │ │ strb r6, [sp, #104] @ 0x68 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ add ip, sp, #108 @ 0x6c │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r6, #4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r7, #420 @ 0x1a4 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ mov r7, #0 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr r3, [r9, #1104] @ 0x450 │ │ │ │ cmp r3, #2 │ │ │ │ bls 30eecc │ │ │ │ b 30ef80 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0099c1d4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq ip, r9, r4, lsr #3 │ │ │ │ - addeq ip, r1, ip, asr r7 │ │ │ │ - rsbeq sp, sp, r8, lsr #15 │ │ │ │ - rsbeq sp, sp, r4, ror r8 │ │ │ │ + addeq ip, r1, ip, lsr #15 │ │ │ │ + strdeq sp, [sp], #-120 @ 0xffffff88 @ │ │ │ │ + rsbeq sp, sp, r4, asr #17 │ │ │ │ addseq ip, r9, r8, lsr #2 │ │ │ │ - rsbeq sp, sp, ip, lsl #12 │ │ │ │ - rsbeq sp, sp, r8, ror r8 │ │ │ │ + rsbeq sp, sp, ip, asr r6 │ │ │ │ + rsbeq sp, sp, r8, asr #17 │ │ │ │ andeq r4, r0, r0, asr #11 │ │ │ │ - rsbeq sp, sp, r0, asr #7 │ │ │ │ - rsbeq sp, sp, r4, asr #12 │ │ │ │ + rsbeq sp, sp, r0, lsl r4 │ │ │ │ + @ instruction: 0x006dd694 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #256] @ 30f1dc │ │ │ │ ldr r5, [pc, #256] @ 30f1e0 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -191999,33 +191999,33 @@ │ │ │ │ add r3, r4, #188 @ 0xbc │ │ │ │ mov r6, r0 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r9, [pc, #208] @ 30f1e8 │ │ │ │ add r2, r4, #120 @ 0x78 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r3, #11 │ │ │ │ mov r1, r9 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r5 │ │ │ │ add r4, r4, #160 @ 0xa0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r6, r0 │ │ │ │ - bl 758210 │ │ │ │ + bl 758258 │ │ │ │ mov r3, #11 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r9 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ cmn r3, #1 │ │ │ │ ldreq r3, [r7, #68] @ 0x44 │ │ │ │ streq r3, [r6, #96] @ 0x60 │ │ │ │ cmp r3, #14 │ │ │ │ bhi 30f190 │ │ │ │ add r3, r3, #1 │ │ │ │ @@ -192042,30 +192042,30 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ mov r2, #69 @ 0x45 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - addeq ip, r1, r8, ror #5 │ │ │ │ - rsbeq sp, sp, r0, lsl r4 │ │ │ │ - rsbeq sp, sp, r4, asr #6 │ │ │ │ - strdeq sp, [sp], #-60 @ 0xffffffc4 @ │ │ │ │ - addeq ip, r1, r4, lsr #4 │ │ │ │ - rsbeq sp, sp, r4, ror #8 │ │ │ │ - strheq sp, [sp], #-28 @ 0xffffffe4 @ │ │ │ │ + addeq ip, r1, r8, lsr r3 │ │ │ │ + rsbeq sp, sp, r0, ror #8 │ │ │ │ + @ instruction: 0x006dd394 │ │ │ │ + rsbeq sp, sp, ip, asr #8 │ │ │ │ + addeq ip, r1, r4, ror r2 │ │ │ │ + strheq sp, [sp], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq sp, sp, ip, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ ldr r0, [pc, #1304] @ 30f730 │ │ │ │ @@ -192089,15 +192089,15 @@ │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ add r3, r7, #188 @ 0xbc │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #15 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ add sl, sp, #84 @ 0x54 │ │ │ │ ldr r3, [r0, #176] @ 0xb0 │ │ │ │ mov r4, r0 │ │ │ │ tst r3, #1 │ │ │ │ bne 30f558 │ │ │ │ ldr r3, [r0, #148] @ 0x94 │ │ │ │ tst r3, #2 │ │ │ │ @@ -192131,15 +192131,15 @@ │ │ │ │ str ip, [sp, #68] @ 0x44 │ │ │ │ str fp, [sp, #80] @ 0x50 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ ldrb r3, [sp, #116] @ 0x74 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ mov r2, #1 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r2, [sp, #24] │ │ │ │ strb r3, [sp, #116] @ 0x74 │ │ │ │ @@ -192154,29 +192154,29 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ mov r0, r7 │ │ │ │ mov r6, #4 │ │ │ │ mov r7, #0 │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldrb r3, [sp, #84] @ 0x54 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ strb r3, [sp, #84] @ 0x54 │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ ldr r8, [sp, #36] @ 0x24 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ mov r1, #1 │ │ │ │ str r1, [sp, #24] │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldrb r1, [sp, #116] @ 0x74 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ orr r1, r1, #16 │ │ │ │ @@ -192185,15 +192185,15 @@ │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ ldm r8, {r0, r1} │ │ │ │ adds r2, r2, #4 │ │ │ │ adc r3, r6, #0 │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ orrs r0, r3, r0 │ │ │ │ beq 30f410 │ │ │ │ ldr r3, [r4, #148] @ 0x94 │ │ │ │ tst r3, #4 │ │ │ │ bne 30f674 │ │ │ │ ldr r3, [r4, #1104] @ 0x450 │ │ │ │ @@ -192395,34 +192395,34 @@ │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ add sp, sp, #140 @ 0x8c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 30d428 │ │ │ │ @ instruction: 0x0099bbf8 │ │ │ │ @ instruction: 0x0099bbf4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq ip, r1, ip, ror r1 │ │ │ │ - @ instruction: 0x006dd298 │ │ │ │ - ldrdeq sp, [sp], #-20 @ 0xffffffec @ │ │ │ │ + addeq ip, r1, ip, asr #3 │ │ │ │ + rsbeq sp, sp, r8, ror #5 │ │ │ │ + rsbeq sp, sp, r4, lsr #4 │ │ │ │ andeq r4, r0, r0, asr #11 │ │ │ │ - rsbeq ip, sp, ip, lsl pc │ │ │ │ - addeq fp, r1, ip, ror #30 │ │ │ │ - rsbeq sp, sp, r8, lsl #4 │ │ │ │ + rsbeq ip, sp, ip, ror #30 │ │ │ │ + @ instruction: 0x0081bfbc │ │ │ │ + rsbeq sp, sp, r8, asr r2 │ │ │ │ addseq fp, r9, r4, ror r9 │ │ │ │ - rsbeq ip, sp, r0, asr lr │ │ │ │ + rsbeq ip, sp, r0, lsr #29 │ │ │ │ addseq fp, r9, r0, lsl #18 │ │ │ │ - rsbeq sp, sp, r4, lsl #2 │ │ │ │ - strheq ip, [sp], #-220 @ 0xffffff24 @ │ │ │ │ - rsbeq sp, sp, r4, rrx │ │ │ │ - rsbeq ip, sp, r0, ror #26 │ │ │ │ - @ instruction: 0x0081bdb0 │ │ │ │ - @ instruction: 0x006dd098 │ │ │ │ + rsbeq sp, sp, r4, asr r1 │ │ │ │ + rsbeq ip, sp, ip, lsl #28 │ │ │ │ + strheq sp, [sp], #-4 @ │ │ │ │ + strheq ip, [sp], #-208 @ 0xffffff30 @ │ │ │ │ + addeq fp, r1, r0, lsl #28 │ │ │ │ + rsbeq sp, sp, r8, ror #1 │ │ │ │ addseq fp, r9, r8, asr #15 │ │ │ │ - rsbeq ip, sp, r8, lsr #25 │ │ │ │ - strdeq fp, [r1], ip │ │ │ │ - rsbeq ip, sp, r8, asr #31 │ │ │ │ + strdeq ip, [sp], #-200 @ 0xffffff38 @ │ │ │ │ + addeq fp, r1, ip, asr #26 │ │ │ │ + rsbeq sp, sp, r8, lsl r0 │ │ │ │ addseq fp, r9, r8, lsl r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #388] @ 30f92c │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -192452,27 +192452,27 @@ │ │ │ │ cmp r5, #0 │ │ │ │ beq 30f870 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #11 │ │ │ │ mov r1, r7 │ │ │ │ str r9, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r2, [r0, #96] @ 0x60 │ │ │ │ cmp sl, r2 │ │ │ │ bne 30f800 │ │ │ │ mov r4, r0 │ │ │ │ - bl 758210 │ │ │ │ + bl 758258 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r7 │ │ │ │ add sl, r2, #160 @ 0xa0 │ │ │ │ mov r3, #11 │ │ │ │ mov r2, r8 │ │ │ │ str sl, [sp] │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, fp │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ bx r3 │ │ │ │ @@ -192520,24 +192520,24 @@ │ │ │ │ bl 255688 <__fprintf_chk@plt> │ │ │ │ ldr r3, [pc, #48] @ 30f950 │ │ │ │ ldr r2, [pc, #48] @ 30f954 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ b 30f8d0 │ │ │ │ addseq fp, r9, r0, ror r6 │ │ │ │ - addeq fp, r1, r4, ror #23 │ │ │ │ - rsbeq ip, sp, r4, lsl sp │ │ │ │ - rsbeq ip, sp, r8, lsr #26 │ │ │ │ + addeq fp, r1, r4, lsr ip │ │ │ │ + rsbeq ip, sp, r4, ror #26 │ │ │ │ + rsbeq ip, sp, r8, ror sp │ │ │ │ andeq r4, r0, r0, asr #11 │ │ │ │ - rsbeq ip, sp, r4, lsr #21 │ │ │ │ - strdeq fp, [r1], ip │ │ │ │ - rsbeq ip, sp, ip, lsr lr │ │ │ │ - rsbeq ip, sp, ip, asr #20 │ │ │ │ - addeq fp, r1, r4, lsr #21 │ │ │ │ - strheq ip, [sp], #-216 @ 0xffffff28 @ │ │ │ │ + strdeq ip, [sp], #-164 @ 0xffffff5c @ │ │ │ │ + addeq fp, r1, ip, asr #22 │ │ │ │ + rsbeq ip, sp, ip, lsl #29 │ │ │ │ + @ instruction: 0x006dca9c │ │ │ │ + strdeq fp, [r1], r4 │ │ │ │ + rsbeq ip, sp, r8, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r2, [r0, #1924] @ 0x784 │ │ │ │ ldr r1, [pc, #808] @ 30fc9c │ │ │ │ tst r2, #1 │ │ │ │ @@ -192585,30 +192585,30 @@ │ │ │ │ and r5, r5, #255 @ 0xff │ │ │ │ mov r1, #4 │ │ │ │ umlal r6, r3, r5, r1 │ │ │ │ ldm ip, {r0, r1} │ │ │ │ add r7, sp, #76 @ 0x4c │ │ │ │ mov r8, r3 │ │ │ │ stm r7, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ str r9, [sp, #24] │ │ │ │ strb sl, [sp, #80] @ 0x50 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ add ip, sp, #84 @ 0x54 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r6 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r6, #4 │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ mov r7, #0 │ │ │ │ mov r3, r8 │ │ │ │ add r0, r4, #424 @ 0x1a8 │ │ │ │ strd r6, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr r3, [r4, #2852] @ 0xb24 │ │ │ │ str r5, [r4, #1860] @ 0x744 │ │ │ │ cmp r3, sl │ │ │ │ bls 30fac8 │ │ │ │ ldr r2, [pc, #544] @ 30fcac │ │ │ │ ldr r3, [r4, #1744] @ 0x6d0 │ │ │ │ ldr r6, [fp, r2] │ │ │ │ @@ -192742,31 +192742,31 @@ │ │ │ │ mov r1, #1 │ │ │ │ bl 255688 <__fprintf_chk@plt> │ │ │ │ b 30fb00 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq fp, r9, r4, lsr #9 │ │ │ │ andeq r4, r0, r0 │ │ │ │ umullseq fp, r9, r0, r4 │ │ │ │ - addeq fp, r1, ip, lsl #20 │ │ │ │ + addeq fp, r1, ip, asr sl │ │ │ │ andeq r4, r0, r0, asr #11 │ │ │ │ - rsbeq ip, sp, r0, asr #17 │ │ │ │ - ldrdeq ip, [sp], #-192 @ 0xffffff40 @ │ │ │ │ + rsbeq ip, sp, r0, lsl r9 │ │ │ │ + rsbeq ip, sp, r0, lsr #26 │ │ │ │ addseq fp, r9, r4, lsl r3 │ │ │ │ + rsbeq ip, sp, ip, lsr #16 │ │ │ │ + addeq fp, r1, r4, lsl #17 │ │ │ │ + strdeq ip, [sp], #-188 @ 0xffffff44 @ │ │ │ │ ldrdeq ip, [sp], #-124 @ 0xffffff84 @ │ │ │ │ addeq fp, r1, r4, lsr r8 │ │ │ │ - rsbeq ip, sp, ip, lsr #23 │ │ │ │ - rsbeq ip, sp, ip, lsl #15 │ │ │ │ - addeq fp, r1, r4, ror #15 │ │ │ │ - rsbeq ip, sp, r0, lsl #23 │ │ │ │ - rsbeq ip, sp, r8, asr #14 │ │ │ │ - umulleq fp, r1, ip, r7 │ │ │ │ - strdeq ip, [sp], #-172 @ 0xffffff54 @ │ │ │ │ - strdeq ip, [sp], #-96 @ 0xffffffa0 @ │ │ │ │ - addeq fp, r1, r8, asr #14 │ │ │ │ - rsbeq ip, sp, ip, asr #21 │ │ │ │ + ldrdeq ip, [sp], #-176 @ 0xffffff50 @ │ │ │ │ + @ instruction: 0x006dc798 │ │ │ │ + addeq fp, r1, ip, ror #15 │ │ │ │ + rsbeq ip, sp, ip, asr #22 │ │ │ │ + rsbeq ip, sp, r0, asr #14 │ │ │ │ + umulleq fp, r1, r8, r7 │ │ │ │ + rsbeq ip, sp, ip, lsl fp │ │ │ │ ldr r3, [r0, #1924] @ 0x784 │ │ │ │ tst r3, #1 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ b 30f958 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -192808,27 +192808,27 @@ │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #60] @ 30fdd8 │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74d7e8 │ │ │ │ + bl 74d830 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r5, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbeq ip, sp, r4, lsr #13 │ │ │ │ + strdeq ip, [sp], #-100 @ 0xffffff9c @ │ │ │ │ │ │ │ │ 0030fddc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [r0, #44] @ 0x2c │ │ │ │ @@ -192848,15 +192848,15 @@ │ │ │ │ cmp r4, #0 │ │ │ │ beq 30fe6c │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r3, #11 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, r6 │ │ │ │ bne 30fe20 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -192866,17 +192866,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - @ instruction: 0x0081b5bc │ │ │ │ - rsbeq ip, sp, ip, ror #13 │ │ │ │ - rsbeq ip, sp, r0, lsl #14 │ │ │ │ + addeq fp, r1, ip, lsl #12 │ │ │ │ + rsbeq ip, sp, ip, lsr r7 │ │ │ │ + rsbeq ip, sp, r0, asr r7 │ │ │ │ │ │ │ │ 0030fe94 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #80] @ 30fefc │ │ │ │ @@ -192889,25 +192889,25 @@ │ │ │ │ add ip, ip, #188 @ 0xbc │ │ │ │ mov r4, r0 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #15 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r0, #72] @ 0x48 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ - addeq fp, r1, ip, lsl #10 │ │ │ │ - rsbeq ip, sp, ip, ror #10 │ │ │ │ - rsbeq ip, sp, ip, lsr #12 │ │ │ │ + addeq fp, r1, ip, asr r5 │ │ │ │ + strheq ip, [sp], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq ip, sp, ip, ror r6 │ │ │ │ │ │ │ │ 0030ff08 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r7, r3 │ │ │ │ @@ -192922,48 +192922,48 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ ldr r8, [sp, #32] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ str r8, [sp, #32] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr lr, [r0, #76] @ 0x4c │ │ │ │ mov r0, r4 │ │ │ │ mov ip, lr │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ bx ip │ │ │ │ - umulleq fp, r1, r4, r4 │ │ │ │ - strdeq ip, [sp], #-72 @ 0xffffffb8 @ │ │ │ │ - strheq ip, [sp], #-88 @ 0xffffffa8 @ │ │ │ │ + addeq fp, r1, r4, ror #9 │ │ │ │ + rsbeq ip, sp, r8, asr #10 │ │ │ │ + rsbeq ip, sp, r8, lsl #12 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ addne r0, r0, #32768 @ 0x8000 │ │ │ │ ldrbne r0, [r0, #1589] @ 0x635 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #36] @ 30ffe0 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757664 │ │ │ │ + bl 7576ac │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 757664 │ │ │ │ + bl 7576ac │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ - bl 757664 │ │ │ │ + bl 7576ac │ │ │ │ add r0, r4, #156 @ 0x9c │ │ │ │ pop {r4, lr} │ │ │ │ - b 757664 │ │ │ │ + b 7576ac │ │ │ │ addeq sp, fp, r0, asr #27 │ │ │ │ cmp r1, #255 @ 0xff │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxls lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -193097,21 +193097,21 @@ │ │ │ │ ldr r1, [r4, #52] @ 0x34 │ │ │ │ str ip, [sp] │ │ │ │ bl 4ff648 │ │ │ │ str r0, [r4, #52] @ 0x34 │ │ │ │ b 31018c │ │ │ │ add r3, r4, #8192 @ 0x2000 │ │ │ │ ldr r0, [r3, #336] @ 0x150 │ │ │ │ - bl 9b52d8 │ │ │ │ + bl 9b5320 │ │ │ │ ldr ip, [pc, #252] @ 31031c │ │ │ │ add ip, pc, ip │ │ │ │ b 3101dc │ │ │ │ add r3, r4, #8192 @ 0x2000 │ │ │ │ ldr r0, [r3, #336] @ 0x150 │ │ │ │ - bl 9b52d8 │ │ │ │ + bl 9b5320 │ │ │ │ ldr ip, [pc, #232] @ 310320 │ │ │ │ add ip, pc, ip │ │ │ │ b 310160 │ │ │ │ ldr r2, [pc, #224] @ 310324 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -193137,31 +193137,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r7, r8, r9} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 310334 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 310144 │ │ │ │ ldr r0, [pc, #84] @ 310338 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 310144 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq sl, r9, r8, lsr #26 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq sl, r9, ip, lsl #26 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @@ -193169,16 +193169,16 @@ │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ andeq r1, r0, ip, asr r9 │ │ │ │ @ instruction: 0x000001b4 │ │ │ │ andeq r4, r0, r4, asr #27 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ strdeq sp, [fp], r0 │ │ │ │ - strdeq ip, [sp], #-164 @ 0xffffff5c @ │ │ │ │ - rsbeq ip, sp, r0, lsl fp │ │ │ │ + rsbeq ip, sp, r4, asr #22 │ │ │ │ + rsbeq ip, sp, r0, ror #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ @@ -193331,15 +193331,15 @@ │ │ │ │ mvn r5, #0 │ │ │ │ b 310514 │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ strd r4, [r6], #32 │ │ │ │ mov r0, #1 │ │ │ │ strd r4, [r1, #-8] │ │ │ │ - bl 9b5824 │ │ │ │ + bl 9b586c │ │ │ │ ldr r2, [pc, #400] @ 310758 │ │ │ │ strd r0, [r6, #-8] │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 310544 │ │ │ │ ldr r2, [pc, #388] @ 310764 │ │ │ │ @@ -193362,22 +193362,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #284] @ 310770 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 310544 │ │ │ │ ldr r2, [pc, #272] @ 310774 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 310528 │ │ │ │ ldr r2, [pc, #240] @ 310768 │ │ │ │ @@ -193395,32 +193395,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 310778 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 310528 │ │ │ │ ldr r8, [pc, #144] @ 31077c │ │ │ │ mvn r5, #0 │ │ │ │ b 310514 │ │ │ │ ldr r0, [pc, #136] @ 310780 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 310528 │ │ │ │ ldr r2, [pc, #116] @ 310784 │ │ │ │ ldr r3, [pc, #56] @ 31074c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -193428,58 +193428,58 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 310744 │ │ │ │ ldr r0, [pc, #84] @ 310788 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a4324 │ │ │ │ + b 9a436c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq sl, r9, ip, lsl #20 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x0099a9bc │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ @ instruction: 0x0099a8d0 │ │ │ │ @ instruction: 0xffc2f700 │ │ │ │ andeq r1, r0, r0, asr #26 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - ldrdeq ip, [sp], #-120 @ 0xffffff88 @ │ │ │ │ + rsbeq ip, sp, r8, lsr #16 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - @ instruction: 0x006dc794 │ │ │ │ + rsbeq ip, sp, r4, ror #15 │ │ │ │ @ instruction: 0xfff0bdc0 │ │ │ │ - rsbeq ip, sp, r0, lsr #15 │ │ │ │ + strdeq ip, [sp], #-112 @ 0xffffff90 @ │ │ │ │ addseq sl, r9, ip, lsl #14 │ │ │ │ - rsbeq ip, sp, ip, lsl r7 │ │ │ │ + rsbeq ip, sp, ip, ror #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #184] @ 31085c │ │ │ │ ldr r2, [pc, #184] @ 310860 │ │ │ │ ldr r1, [pc, #184] @ 310864 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #152] @ 310868 │ │ │ │ ldr r1, [pc, #152] @ 31086c │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r1, [pc, #120] @ 310870 │ │ │ │ ldr r2, [pc, #120] @ 310874 │ │ │ │ ldr r3, [pc, #120] @ 310878 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r0, #96] @ 0x60 │ │ │ │ @@ -193487,31 +193487,31 @@ │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #92] @ 31087c │ │ │ │ orr r3, r3, #64 @ 0x40 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75165c │ │ │ │ + bl 7516a4 │ │ │ │ ldr r3, [pc, #72] @ 310880 │ │ │ │ ldr r1, [pc, #72] @ 310884 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #232 @ 0xe8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74f8b8 │ │ │ │ - addeq sl, r1, r0, lsl #27 │ │ │ │ - rsbeq sl, ip, r0, ror ip │ │ │ │ - rsbseq r2, r1, ip, ror #29 │ │ │ │ - rsbeq fp, sp, r8, lsr #26 │ │ │ │ - rsbeq fp, sp, ip, lsr sp │ │ │ │ + b 74f900 │ │ │ │ + ldrdeq sl, [r1], r0 │ │ │ │ + rsbeq sl, ip, r0, asr #25 │ │ │ │ + rsbseq r2, r1, ip, lsr pc │ │ │ │ + rsbeq fp, sp, r8, ror sp │ │ │ │ + rsbeq fp, sp, ip, lsl #27 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ andeq r0, r0, r4, asr r6 │ │ │ │ andeq r1, r0, r8, lsl r6 │ │ │ │ andeq r1, r0, ip, asr #13 │ │ │ │ addeq sp, fp, r0, asr #10 │ │ │ │ addseq r2, r7, r0, lsl #31 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ @@ -193590,28 +193590,28 @@ │ │ │ │ add r3, r3, #32768 @ 0x8000 │ │ │ │ ldrb r3, [r3, #1589] @ 0x635 │ │ │ │ cmp r3, #0 │ │ │ │ beq 310a00 │ │ │ │ cmp r5, #0 │ │ │ │ beq 310ab4 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b5824 │ │ │ │ + bl 9b586c │ │ │ │ add ip, r4, #8512 @ 0x2140 │ │ │ │ ldr r2, [pc, #420] @ 310b7c │ │ │ │ add r3, ip, #32 │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ strd r6, [ip], #16 │ │ │ │ strd r6, [ip, #-8] │ │ │ │ adds r2, r0, r2 │ │ │ │ strd r0, [r3, #-8] │ │ │ │ add r3, r4, #8192 @ 0x2000 │ │ │ │ ldr r0, [r3, #336] @ 0x150 │ │ │ │ adc r3, r1, #0 │ │ │ │ - bl 9b5538 │ │ │ │ + bl 9b5580 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ ldrb r1, [r4, #9] │ │ │ │ beq 310a44 │ │ │ │ ldr r2, [pc, #356] @ 310b80 │ │ │ │ ldr r3, [pc, #336] @ 310b70 │ │ │ │ @@ -193651,15 +193651,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r3, r4, #8192 @ 0x2000 │ │ │ │ ldr r0, [r3, #336] @ 0x150 │ │ │ │ - bl 9b52d8 │ │ │ │ + bl 9b5320 │ │ │ │ b 310a00 │ │ │ │ ldr r2, [pc, #192] @ 310b8c │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3109a8 │ │ │ │ ldr r2, [pc, #176] @ 310b90 │ │ │ │ @@ -193677,45 +193677,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 310b98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3109a8 │ │ │ │ ldr r0, [pc, #72] @ 310b9c │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3109a8 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq sl, r9, r8, asr #9 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq sl, r9, ip, lsr #9 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ addseq sl, r9, r0, lsl #8 │ │ │ │ @ instruction: 0x0099a3d0 │ │ │ │ addseq sl, r9, r0, lsr #7 │ │ │ │ andeq r4, r0, r0, asr r2 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq ip, sp, ip, ror r3 │ │ │ │ - @ instruction: 0x006dc398 │ │ │ │ + rsbeq ip, sp, ip, asr #7 │ │ │ │ + rsbeq ip, sp, r8, ror #7 │ │ │ │ ldr ip, [pc, #368] @ 310d18 │ │ │ │ lsr r3, r0, #11 │ │ │ │ ldr r2, [pc, #364] @ 310d1c │ │ │ │ tst r0, #16384 @ 0x4000 │ │ │ │ and r3, r3, #7 │ │ │ │ movne r2, ip │ │ │ │ cmp r3, #2 │ │ │ │ @@ -193804,15 +193804,15 @@ │ │ │ │ ldr r3, [pc, #36] @ 310d30 │ │ │ │ smull ip, r3, r2, r3 │ │ │ │ sub r3, r3, r2, asr #31 │ │ │ │ str r3, [r1] │ │ │ │ b 310c24 │ │ │ │ andeq sl, r0, r4, asr #24 │ │ │ │ andeq fp, r0, r0, lsl #23 │ │ │ │ - strdeq sl, [r1], r8 │ │ │ │ + addeq sl, r1, r8, asr #18 │ │ │ │ subls r2, r9, #-1828716544 @ 0x93000000 │ │ │ │ strbtvs r6, [r6], -r7, ror #12 │ │ │ │ bcs fedbb7e0 <__bss_end__@@Base+0xfdff2b48> │ │ │ │ ldrbpl r5, [r5, #-1366] @ 0xfffffaaa │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -193879,17 +193879,17 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r1, #1 │ │ │ │ bl 255688 <__fprintf_chk@plt> │ │ │ │ b 310d64 │ │ │ │ addseq sl, r9, r4, asr #1 │ │ │ │ andeq r4, r0, r0, asr #11 │ │ │ │ - rsbeq fp, sp, r4, asr #10 │ │ │ │ - addeq sl, r1, r4, lsl #14 │ │ │ │ - rsbseq r8, r2, r4, lsl #12 │ │ │ │ + @ instruction: 0x006db594 │ │ │ │ + addeq sl, r1, r4, asr r7 │ │ │ │ + rsbseq r8, r2, r4, asr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r3, [pc, #1772] @ 31155c │ │ │ │ mov r6, r2 │ │ │ │ mov r5, r1 │ │ │ │ @@ -193899,15 +193899,15 @@ │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ and r3, r6, #458752 @ 0x70000 │ │ │ │ cmp r3, #458752 @ 0x70000 │ │ │ │ lsr r7, r6, #8 │ │ │ │ lsleq r7, r7, #20 │ │ │ │ lslne r6, r6, #16 │ │ │ │ ldr fp, [pc, #1708] @ 311568 │ │ │ │ lsreq r7, r7, #20 │ │ │ │ @@ -194331,55 +194331,55 @@ │ │ │ │ b 3114dc │ │ │ │ ldr lr, [pc, #140] @ 3115d8 │ │ │ │ add lr, pc, lr │ │ │ │ b 3114cc │ │ │ │ ldr ip, [pc, #132] @ 3115dc │ │ │ │ add ip, pc, ip │ │ │ │ b 3114bc │ │ │ │ - @ instruction: 0x0081a6b0 │ │ │ │ - @ instruction: 0x006dc09c │ │ │ │ - rsbeq ip, sp, ip, lsr #1 │ │ │ │ + addeq sl, r1, r0, lsl #14 │ │ │ │ + rsbeq ip, sp, ip, ror #1 │ │ │ │ + strdeq ip, [sp], #-12 @ │ │ │ │ addseq r9, r9, r4, asr pc │ │ │ │ andeq r0, r0, r6, lsl #14 │ │ │ │ andeq r0, r0, r7, lsl #14 │ │ │ │ andeq r4, r0, r0, asr #11 │ │ │ │ - rsbeq fp, sp, ip, asr #7 │ │ │ │ - ldrdeq fp, [sp], #-248 @ 0xffffff08 @ │ │ │ │ - rsbeq fp, sp, ip, ror #6 │ │ │ │ - ldrheq r5, [r4], #-140 @ 0xffffff74 @ │ │ │ │ - ldrdeq sl, [r1], r8 │ │ │ │ - rsbeq fp, sp, r0, lsr #6 │ │ │ │ - @ instruction: 0x0081a4bc │ │ │ │ - ldrdeq fp, [sp], #-228 @ 0xffffff1c @ │ │ │ │ - rsbeq fp, sp, ip, lsr #5 │ │ │ │ - rsbeq fp, sp, r8, asr #1 │ │ │ │ - addeq sl, r1, ip, ror r2 │ │ │ │ - rsbeq fp, sp, r8, lsr #26 │ │ │ │ - rsbeq fp, sp, r0, lsr #32 │ │ │ │ - rsbeq fp, sp, ip, lsr #24 │ │ │ │ - ldrdeq sl, [sp], #-232 @ 0xffffff18 @ │ │ │ │ - @ instruction: 0x006cb29c │ │ │ │ - rsbseq lr, r7, ip, lsl #21 │ │ │ │ - rsbseq sp, r0, ip, lsr r9 │ │ │ │ - rsbseq r0, r7, r4, lsl #22 │ │ │ │ - rsbeq fp, sp, ip, lsr #20 │ │ │ │ - rsbeq fp, sp, ip, lsr #21 │ │ │ │ - strdeq fp, [sp], #-152 @ 0xffffff68 @ │ │ │ │ - rsbseq fp, r6, r0, asr #29 │ │ │ │ - rsbeq fp, sp, r0, ror #19 │ │ │ │ - ldrdeq fp, [sp], #-148 @ 0xffffff6c @ │ │ │ │ - rsbeq fp, sp, r8, asr #19 │ │ │ │ + rsbeq fp, sp, ip, lsl r4 │ │ │ │ + rsbeq ip, sp, r8, lsr #32 │ │ │ │ + strheq fp, [sp], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbseq r5, r4, ip, lsl #18 │ │ │ │ + addeq sl, r1, r8, lsr #10 │ │ │ │ + rsbeq fp, sp, r0, ror r3 │ │ │ │ + addeq sl, r1, ip, lsl #10 │ │ │ │ + rsbeq fp, sp, r4, lsr #30 │ │ │ │ + strdeq fp, [sp], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbeq fp, sp, r8, lsl r1 │ │ │ │ + addeq sl, r1, ip, asr #5 │ │ │ │ + rsbeq fp, sp, r8, ror sp │ │ │ │ + rsbeq fp, sp, r0, ror r0 │ │ │ │ + rsbeq fp, sp, ip, ror ip │ │ │ │ + rsbeq sl, sp, r8, lsr #30 │ │ │ │ + rsbeq fp, ip, ip, ror #5 │ │ │ │ + ldrsbeq lr, [r7], #-172 @ 0xffffff54 @ │ │ │ │ + rsbseq sp, r0, ip, lsl #19 │ │ │ │ + rsbseq r0, r7, r4, asr fp │ │ │ │ + rsbeq fp, sp, ip, ror sl │ │ │ │ + strdeq fp, [sp], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq fp, sp, r8, asr #20 │ │ │ │ + rsbseq fp, r6, r0, lsl pc │ │ │ │ + rsbeq fp, sp, r0, lsr sl │ │ │ │ + rsbeq fp, sp, r4, lsr #20 │ │ │ │ + rsbeq fp, sp, r8, lsl sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b5824 │ │ │ │ + bl 9b586c │ │ │ │ add ip, r9, #8512 @ 0x2140 │ │ │ │ ldr r2, [ip, #24] │ │ │ │ ldr lr, [ip, #28] │ │ │ │ subs r2, r0, r2 │ │ │ │ sbc lr, r1, lr │ │ │ │ cmp r2, #1 │ │ │ │ sbcs r3, lr, #0 │ │ │ │ @@ -194397,22 +194397,22 @@ │ │ │ │ umlal r0, r1, r3, lr │ │ │ │ ldr r3, [ip] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #20] │ │ │ │ add r3, pc, #304 @ 0x130 │ │ │ │ ldrd r2, [r3] │ │ │ │ add r8, ip, #16 │ │ │ │ - bl 9d9fdc │ │ │ │ + bl 9da024 │ │ │ │ ldmdb r8, {r7, fp} │ │ │ │ mov sl, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r5, r6 │ │ │ │ add r3, pc, #272 @ 0x110 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d9fdc │ │ │ │ + bl 9da024 │ │ │ │ bic r0, r0, #3 │ │ │ │ cmp r7, r0 │ │ │ │ sbcs r3, fp, sl │ │ │ │ bge 311740 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ adds r5, r3, #8192 @ 0x2000 │ │ │ │ @@ -194470,28 +194470,28 @@ │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r9, r9, #8192 @ 0x2000 │ │ │ │ adds r2, r2, r3 │ │ │ │ adc r3, r4, #0 │ │ │ │ ldr r0, [r9, #336] @ 0x150 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9b5538 │ │ │ │ + b 9b5580 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ blcc fe9c3f98 <__bss_end__@@Base+0xfdbfb300> │ │ │ │ andeq r0, r0, r0 │ │ │ │ strdeq r1, [r0], -pc @ │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b5824 │ │ │ │ + bl 9b586c │ │ │ │ add r6, r9, #8512 @ 0x2140 │ │ │ │ ldr r2, [r6, #24] │ │ │ │ ldr ip, [r6, #28] │ │ │ │ subs r2, r0, r2 │ │ │ │ sbc ip, r1, ip │ │ │ │ cmp r2, #1 │ │ │ │ sbcs r3, ip, #0 │ │ │ │ @@ -194508,22 +194508,22 @@ │ │ │ │ ldr r2, [r6, #8] │ │ │ │ umlal r0, r1, r3, ip │ │ │ │ ldr r3, [r6, #12] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ add r3, pc, #296 @ 0x128 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d9fdc │ │ │ │ + bl 9da024 │ │ │ │ ldm r6, {r8, fp} │ │ │ │ mov sl, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r5, r7 │ │ │ │ add r3, pc, #268 @ 0x10c │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d9fdc │ │ │ │ + bl 9da024 │ │ │ │ bic r0, r0, #3 │ │ │ │ cmp r8, r0 │ │ │ │ sbcs r3, fp, sl │ │ │ │ bge 3118f4 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ subs r5, r2, r8 │ │ │ │ @@ -194580,15 +194580,15 @@ │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r9, r9, #8192 @ 0x2000 │ │ │ │ adds r2, r2, r3 │ │ │ │ adc r3, r4, #0 │ │ │ │ ldr r0, [r9, #336] @ 0x150 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9b5538 │ │ │ │ + b 9b5580 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ blcc fe9c4150 <__bss_end__@@Base+0xfdbfb4b8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ strdeq r1, [r0], -pc @ │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -194600,138 +194600,138 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #100] @ 311a00 │ │ │ │ ldr r1, [pc, #100] @ 311a04 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #68] @ 311a08 │ │ │ │ ldr r3, [pc, #68] @ 311a0c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x00819bb4 │ │ │ │ - rsbeq r9, ip, r4, lsr #21 │ │ │ │ - rsbseq r1, r1, r0, lsr #26 │ │ │ │ - rsbeq sl, sp, ip, asr fp │ │ │ │ - rsbeq sl, sp, r0, ror fp │ │ │ │ + addeq r9, r1, r4, lsl #24 │ │ │ │ + strdeq r9, [ip], #-164 @ 0xffffff5c @ │ │ │ │ + rsbseq r1, r1, r0, ror sp │ │ │ │ + rsbeq sl, sp, ip, lsr #23 │ │ │ │ + rsbeq sl, sp, r0, asr #23 │ │ │ │ andeq r0, r0, r4, asr fp │ │ │ │ - rsbeq fp, sp, ip, asr #12 │ │ │ │ + @ instruction: 0x006db69c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #132] @ 311aac │ │ │ │ ldr r2, [pc, #132] @ 311ab0 │ │ │ │ ldr r1, [pc, #132] @ 311ab4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #100] @ 311ab8 │ │ │ │ ldr r1, [pc, #100] @ 311abc │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #68] @ 311ac0 │ │ │ │ ldr r3, [pc, #68] @ 311ac4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strdeq r9, [r1], ip │ │ │ │ - rsbeq r9, ip, ip, ror #19 │ │ │ │ - rsbseq r1, r1, r8, ror #24 │ │ │ │ - rsbeq sl, sp, r4, lsr #21 │ │ │ │ - strheq sl, [sp], #-168 @ 0xffffff58 @ │ │ │ │ + addeq r9, r1, ip, asr #22 │ │ │ │ + rsbeq r9, ip, ip, lsr sl │ │ │ │ + ldrheq r1, [r1], #-200 @ 0xffffff38 @ │ │ │ │ + strdeq sl, [sp], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq sl, sp, r8, lsl #22 │ │ │ │ andeq r0, r0, ip, ror #18 │ │ │ │ - strheq fp, [sp], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq fp, sp, ip, lsl #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #132] @ 311b64 │ │ │ │ ldr r2, [pc, #132] @ 311b68 │ │ │ │ ldr r1, [pc, #132] @ 311b6c │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #100] @ 311b70 │ │ │ │ ldr r1, [pc, #100] @ 311b74 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #68] @ 311b78 │ │ │ │ ldr r3, [pc, #68] @ 311b7c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r9, r1, r4, asr #20 │ │ │ │ - rsbeq r9, ip, r4, lsr r9 │ │ │ │ - ldrheq r1, [r1], #-176 @ 0xffffff50 @ │ │ │ │ - rsbeq sl, sp, ip, ror #19 │ │ │ │ - rsbeq sl, sp, r0, lsl #20 │ │ │ │ + umulleq r9, r1, r4, sl │ │ │ │ + rsbeq r9, ip, r4, lsl #19 │ │ │ │ + rsbseq r1, r1, r0, lsl #24 │ │ │ │ + rsbeq sl, sp, ip, lsr sl │ │ │ │ + rsbeq sl, sp, r0, asr sl │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - rsbeq fp, sp, r4, lsr r5 │ │ │ │ + rsbeq fp, sp, r4, lsl #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ add r8, r0, #8512 @ 0x2140 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [pc, #592] @ 311df0 │ │ │ │ @@ -194860,47 +194860,47 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 311e18 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 311ce0 │ │ │ │ ldr r5, [pc, #72] @ 311e1c │ │ │ │ mvn r4, #0 │ │ │ │ b 311ccc │ │ │ │ ldr r0, [pc, #64] @ 311e20 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 311ce0 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r9, r9, ip, ror r2 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r9, r9, r8, lsr r2 │ │ │ │ @ instruction: 0xffc2f700 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r9, r9, r8, lsl r1 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq fp, sp, ip, lsr #1 │ │ │ │ + strdeq fp, [sp], #-12 @ │ │ │ │ @ instruction: 0xfff0bdc0 │ │ │ │ - strheq fp, [sp], #-12 @ │ │ │ │ + rsbeq fp, sp, ip, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #180] @ 311ef0 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ @@ -194910,15 +194910,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ add r3, r0, r6 │ │ │ │ add r3, r3, #34304 @ 0x8600 │ │ │ │ strb r7, [r3] │ │ │ │ add r3, r6, r5, lsl #4 │ │ │ │ add r4, r0, #128 @ 0x80 │ │ │ │ add r8, r0, #34304 @ 0x8600 │ │ │ │ add r0, r0, r3 │ │ │ │ @@ -194944,32 +194944,32 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addeq r9, r1, r4, ror #13 │ │ │ │ - rsbeq fp, sp, r0, ror #1 │ │ │ │ - ldrdeq fp, [sp], #-0 @ │ │ │ │ + addeq r9, r1, r4, lsr r7 │ │ │ │ + rsbeq fp, sp, r0, lsr r1 │ │ │ │ + rsbeq fp, sp, r0, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #204] @ 311fe0 │ │ │ │ ldr r2, [pc, #204] @ 311fe4 │ │ │ │ ldr r1, [pc, #204] @ 311fe8 │ │ │ │ add r6, pc, r6 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r6, #60 @ 0x3c │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r4, [pc, #172] @ 311fec │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, r0, #32768 @ 0x8000 │ │ │ │ ldr r3, [r3, #1584] @ 0x630 │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 311fa4 │ │ │ │ @@ -195004,36 +195004,36 @@ │ │ │ │ ldr r2, [pc, #44] @ 311ff8 │ │ │ │ ldr r0, [r4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ add r3, r6, #92 @ 0x5c │ │ │ │ bl 255688 <__fprintf_chk@plt> │ │ │ │ b 311f54 │ │ │ │ - addeq r9, r1, r4, lsl r6 │ │ │ │ - rsbeq fp, sp, r0 │ │ │ │ - rsbeq fp, sp, r4, lsl r0 │ │ │ │ + addeq r9, r1, r4, ror #12 │ │ │ │ + rsbeq fp, sp, r0, asr r0 │ │ │ │ + rsbeq fp, sp, r4, rrx │ │ │ │ addseq r8, r9, r0, ror #29 │ │ │ │ andeq r4, r0, r0, asr #11 │ │ │ │ - rsbeq sl, sp, r0, lsr #7 │ │ │ │ - rsbseq r7, r2, r8, ror #8 │ │ │ │ + strdeq sl, [sp], #-48 @ 0xffffffd0 @ │ │ │ │ + ldrheq r7, [r2], #-72 @ 0xffffffb8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #252] @ 312110 │ │ │ │ ldr r2, [pc, #252] @ 312114 │ │ │ │ ldr r1, [pc, #252] @ 312118 │ │ │ │ add r5, pc, r5 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, r5, #60 @ 0x3c │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r6, [pc, #220] @ 31211c │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, r0, #32768 @ 0x8000 │ │ │ │ ldr r3, [r3, #1584] @ 0x630 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3120d4 │ │ │ │ @@ -195044,15 +195044,15 @@ │ │ │ │ add r8, r8, #16 │ │ │ │ ldr r3, [r4, #132] @ 0x84 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3120a4 │ │ │ │ ldr r6, [r8, r5, lsl #2] │ │ │ │ subs r0, r6, #0 │ │ │ │ beq 31208c │ │ │ │ - bl 9b52d8 │ │ │ │ + bl 9b5320 │ │ │ │ mov r0, r6 │ │ │ │ bl 253810 │ │ │ │ ldrb r3, [r4, #136] @ 0x88 │ │ │ │ ldr r1, [r4, #180] @ 0xb4 │ │ │ │ cmp r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ beq 3120cc │ │ │ │ @@ -195080,22 +195080,22 @@ │ │ │ │ ldr r2, [pc, #48] @ 31212c │ │ │ │ ldr r0, [r6] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ add r3, r5, #108 @ 0x6c │ │ │ │ bl 255688 <__fprintf_chk@plt> │ │ │ │ b 312054 │ │ │ │ - addeq r9, r1, r4, lsl r5 │ │ │ │ - rsbeq sl, sp, r0, lsl #30 │ │ │ │ - rsbeq sl, sp, r4, lsl pc │ │ │ │ + addeq r9, r1, r4, ror #10 │ │ │ │ + rsbeq sl, sp, r0, asr pc │ │ │ │ + rsbeq sl, sp, r4, ror #30 │ │ │ │ addseq r8, r9, r0, ror #27 │ │ │ │ andeq r2, r0, r0, ror #2 │ │ │ │ andeq r4, r0, r0, asr #11 │ │ │ │ - rsbeq sl, sp, r0, ror r2 │ │ │ │ - rsbseq r7, r2, r8, lsr r3 │ │ │ │ + rsbeq sl, sp, r0, asr #5 │ │ │ │ + rsbseq r7, r2, r8, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r7, [pc, #620] @ 3123b4 │ │ │ │ mov r4, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -195104,15 +195104,15 @@ │ │ │ │ ldr r1, [pc, #608] @ 3123bc │ │ │ │ sub sp, sp, #20 │ │ │ │ add r3, r7, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r2, r4 │ │ │ │ ldr r8, [pc, #576] @ 3123c0 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #568] @ 3123c4 │ │ │ │ add r1, r5, #108 @ 0x6c │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -195125,15 +195125,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, r5 │ │ │ │ str r6, [r5, #124] @ 0x7c │ │ │ │ - bl 7581fc │ │ │ │ + bl 758244 │ │ │ │ add r2, r5, #32768 @ 0x8000 │ │ │ │ str r0, [r5, #104] @ 0x68 │ │ │ │ ldr r2, [r2, #1584] @ 0x630 │ │ │ │ cmp r2, #0 │ │ │ │ bne 31234c │ │ │ │ ldr sl, [r5, #124] @ 0x7c │ │ │ │ ldr r3, [sl, #12] │ │ │ │ @@ -195189,15 +195189,15 @@ │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r1, sl} │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ str r7, [sp] │ │ │ │ mov fp, r0 │ │ │ │ - bl 9b51fc │ │ │ │ + bl 9b5244 │ │ │ │ add r3, sl, #8192 @ 0x2000 │ │ │ │ str fp, [r3, #336] @ 0x150 │ │ │ │ mov r3, #3 │ │ │ │ str r3, [sl, #44] @ 0x2c │ │ │ │ mov r2, #17 │ │ │ │ mov r3, #2 │ │ │ │ mov r0, sl │ │ │ │ @@ -195221,15 +195221,15 @@ │ │ │ │ mov r0, #32 │ │ │ │ bl 253504 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r6 │ │ │ │ stm sp, {r6, r9, sl} │ │ │ │ mov fp, r0 │ │ │ │ - bl 9b51fc │ │ │ │ + bl 9b5244 │ │ │ │ b 3122c8 │ │ │ │ ldr r2, [pc, #128] @ 3123d4 │ │ │ │ mov r3, r0 │ │ │ │ ldr r4, [r8, r2] │ │ │ │ ldr r2, [pc, #120] @ 3123d8 │ │ │ │ ldr r0, [r4] │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -195249,28 +195249,28 @@ │ │ │ │ ldr r0, [pc, #72] @ 3123e8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #68] @ 3123ec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addeq r9, r1, r4, ror #7 │ │ │ │ - rsbeq sl, sp, r8, asr #27 │ │ │ │ - ldrdeq sl, [sp], #-220 @ 0xffffff24 @ │ │ │ │ + addeq r9, r1, r4, lsr r4 │ │ │ │ + rsbeq sl, sp, r8, lsl lr │ │ │ │ + rsbeq sl, sp, ip, lsr #28 │ │ │ │ addseq r8, r9, r0, lsr #25 │ │ │ │ - rsbeq sl, sp, ip, lsr #3 │ │ │ │ + strdeq sl, [sp], #-28 @ 0xffffffe4 @ │ │ │ │ @ instruction: 0xfffff5a4 │ │ │ │ andeq fp, r0, r0, lsl #23 │ │ │ │ @ instruction: 0xfffff32c │ │ │ │ andeq r4, r0, r0, asr #11 │ │ │ │ - strdeq r9, [sp], #-248 @ 0xffffff08 @ │ │ │ │ - rsbeq sl, sp, r0, lsr #26 │ │ │ │ - umulleq r9, r1, r0, r1 │ │ │ │ - rsbeq sl, sp, r4, lsl #23 │ │ │ │ - strdeq sl, [sp], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq sl, sp, r8, asr #32 │ │ │ │ + rsbeq sl, sp, r0, ror sp │ │ │ │ + addeq r9, r1, r0, ror #3 │ │ │ │ + ldrdeq sl, [sp], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq sl, sp, ip, asr #26 │ │ │ │ andeq r0, r0, sp, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #108] @ 312474 │ │ │ │ ldr r2, [pc, #108] @ 312478 │ │ │ │ @@ -195280,15 +195280,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ add r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb r3, [r0, #1588] @ 0x634 │ │ │ │ cmp r3, #0 │ │ │ │ beq 312464 │ │ │ │ ldr r3, [pc, #52] @ 312480 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #284 @ 0x11c │ │ │ │ @@ -195297,17 +195297,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 312130 │ │ │ │ ldr r3, [pc, #24] @ 312484 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #300 @ 0x12c │ │ │ │ b 312450 │ │ │ │ - addeq r9, r1, r4, lsr #2 │ │ │ │ - rsbeq sl, sp, r8, lsl #22 │ │ │ │ - rsbeq sl, sp, r8, lsl fp │ │ │ │ + addeq r9, r1, r4, ror r1 │ │ │ │ + rsbeq sl, sp, r8, asr fp │ │ │ │ + rsbeq sl, sp, r8, ror #22 │ │ │ │ addeq fp, fp, r0, lsr r9 │ │ │ │ addeq fp, fp, r0, lsl r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #108] @ 31250c │ │ │ │ @@ -195318,15 +195318,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ add r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb r3, [r0, #1588] @ 0x634 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3124fc │ │ │ │ ldr r3, [pc, #52] @ 312518 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #316 @ 0x13c │ │ │ │ @@ -195335,17 +195335,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 312130 │ │ │ │ ldr r3, [pc, #24] @ 31251c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #332 @ 0x14c │ │ │ │ b 3124e8 │ │ │ │ - addeq r9, r1, ip, lsl #1 │ │ │ │ - rsbeq sl, sp, r0, ror sl │ │ │ │ - rsbeq sl, sp, r0, lsl #21 │ │ │ │ + ldrdeq r9, [r1], ip │ │ │ │ + rsbeq sl, sp, r0, asr #21 │ │ │ │ + ldrdeq sl, [sp], #-160 @ 0xffffff60 @ │ │ │ │ umulleq fp, fp, r8, r8 @ │ │ │ │ addeq fp, fp, r8, ror r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #108] @ 3125a4 │ │ │ │ @@ -195356,15 +195356,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ add r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb r3, [r0, #1588] @ 0x634 │ │ │ │ cmp r3, #0 │ │ │ │ beq 312594 │ │ │ │ ldr r3, [pc, #52] @ 3125b0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #348 @ 0x15c │ │ │ │ @@ -195373,17 +195373,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 312130 │ │ │ │ ldr r3, [pc, #24] @ 3125b4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #364 @ 0x16c │ │ │ │ b 312580 │ │ │ │ - strdeq r8, [r1], r4 │ │ │ │ - ldrdeq sl, [sp], #-152 @ 0xffffff68 @ │ │ │ │ - rsbeq sl, sp, r8, ror #19 │ │ │ │ + addeq r9, r1, r4, asr #32 │ │ │ │ + rsbeq sl, sp, r8, lsr #20 │ │ │ │ + rsbeq sl, sp, r8, lsr sl │ │ │ │ addeq fp, fp, r0, lsl #16 │ │ │ │ addeq fp, fp, r0, ror #15 │ │ │ │ ldr r3, [pc, #248] @ 3126b8 │ │ │ │ cmp r0, r3 │ │ │ │ bhi 312670 │ │ │ │ cmp r0, #255 @ 0xff │ │ │ │ bls 3125f0 │ │ │ │ @@ -195443,48 +195443,48 @@ │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #56] @ 3126e8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ - ldrdeq r9, [r1], r4 │ │ │ │ - rsbeq sl, sp, r8, lsl #24 │ │ │ │ + addeq r9, r1, r4, lsr #8 │ │ │ │ + rsbeq sl, sp, r8, asr ip │ │ │ │ + rsbeq sl, sp, r4, ror #25 │ │ │ │ + strheq sl, [sp], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq sl, sp, r4, ror ip │ │ │ │ + rsbeq sl, sp, r0, lsl #25 │ │ │ │ + rsbeq sl, sp, r8, lsr ip │ │ │ │ + rsbeq sl, sp, r0, ror #23 │ │ │ │ @ instruction: 0x006dac94 │ │ │ │ - rsbeq sl, sp, ip, ror #24 │ │ │ │ - rsbeq sl, sp, r4, lsr #24 │ │ │ │ - rsbeq sl, sp, r0, lsr ip │ │ │ │ - rsbeq sl, sp, r8, ror #23 │ │ │ │ - @ instruction: 0x006dab90 │ │ │ │ - rsbeq sl, sp, r4, asr #24 │ │ │ │ - rsbeq sl, sp, ip, asr #24 │ │ │ │ - rsbeq sl, sp, ip, lsr ip │ │ │ │ - rsbeq sl, sp, r8, ror fp │ │ │ │ + @ instruction: 0x006dac9c │ │ │ │ + rsbeq sl, sp, ip, lsl #25 │ │ │ │ + rsbeq sl, sp, r8, asr #23 │ │ │ │ ldr r0, [pc, #8] @ 3126fc │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757688 │ │ │ │ + b 7576d0 │ │ │ │ addeq fp, fp, r0, ror ip │ │ │ │ ldr r1, [pc, #8] @ 312710 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 993b74 │ │ │ │ - rsbeq r9, ip, ip, lsl #6 │ │ │ │ + b 993bbc │ │ │ │ + rsbeq r9, ip, ip, asr r3 │ │ │ │ ldr r3, [pc, #28] @ 312738 │ │ │ │ ldr r2, [pc, #28] @ 31273c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 312740 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ addseq r8, r9, r0, lsl #14 │ │ │ │ andeq r2, r0, r0, asr lr │ │ │ │ - rsbeq r9, ip, r4, ror #5 │ │ │ │ + rsbeq r9, ip, r4, lsr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #340] @ 3128b4 │ │ │ │ mov r8, r3 │ │ │ │ @@ -195500,15 +195500,15 @@ │ │ │ │ ldr r2, [pc, #312] @ 3128c4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #296] @ 3128c8 │ │ │ │ mov r7, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r6, [pc, #288] @ 3128cc │ │ │ │ ldr r3, [pc, #288] @ 3128d0 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r2, [r0, #320] @ 0x140 │ │ │ │ @@ -195551,46 +195551,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ strd r4, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 3128e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3127d0 │ │ │ │ ldr r0, [pc, #76] @ 3128e8 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3127d0 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009986b8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r9, r1, ip, lsr r2 │ │ │ │ - rsbeq sl, sp, ip, ror #22 │ │ │ │ - rsbeq sl, sp, ip, asr fp │ │ │ │ + addeq r9, r1, ip, lsl #5 │ │ │ │ + strheq sl, [sp], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq sl, sp, ip, lsr #23 │ │ │ │ andeq r0, r0, lr, ror #7 │ │ │ │ addseq r8, r9, r0, ror r6 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r8, r9, r4, asr #12 │ │ │ │ andeq r1, r0, r4, ror #28 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq sl, sp, ip, lsl #21 │ │ │ │ - strheq sl, [sp], #-164 @ 0xffffff5c @ │ │ │ │ + ldrdeq sl, [sp], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq sl, sp, r4, lsl #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #324] @ 312a48 │ │ │ │ ldr r2, [pc, #324] @ 312a4c │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -195625,15 +195625,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #204] @ 312a60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 312938 │ │ │ │ ldr r3, [pc, #192] @ 312a64 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31294c │ │ │ │ ldr r3, [r5] │ │ │ │ @@ -195647,49 +195647,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 312a6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 31294c │ │ │ │ ldr r2, [pc, #92] @ 312a70 │ │ │ │ ldr r3, [pc, #52] @ 312a4c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 312a44 │ │ │ │ ldr r0, [pc, #60] @ 312a74 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 9a4324 │ │ │ │ + b 9a436c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r8, r9, r8, lsl r5 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r8, r9, r4, lsl #10 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r8, r9, r8, asr #9 │ │ │ │ - rsbeq sl, sp, r0, lsl #20 │ │ │ │ + rsbeq sl, sp, r0, asr sl │ │ │ │ andeq r4, r0, ip, lsr #27 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - strheq sl, [sp], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq sl, sp, ip, lsl #20 │ │ │ │ addseq r8, r9, r8, lsl #8 │ │ │ │ - rsbeq sl, sp, ip, asr #19 │ │ │ │ + rsbeq sl, sp, ip, lsl sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #476] @ 312c6c │ │ │ │ ldr r0, [pc, #476] @ 312c70 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -195742,21 +195742,21 @@ │ │ │ │ beq 312c38 │ │ │ │ mov r0, sp │ │ │ │ str r3, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #268] @ 312c8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 312acc │ │ │ │ ldr r3, [pc, #256] @ 312c90 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 312acc │ │ │ │ ldr r3, [pc, #224] @ 312c84 │ │ │ │ @@ -195772,36 +195772,36 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 312c94 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 312acc │ │ │ │ ldr r2, [pc, #144] @ 312c98 │ │ │ │ ldr r3, [pc, #100] @ 312c70 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 312c68 │ │ │ │ ldr r0, [pc, #112] @ 312c9c │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 9a4324 │ │ │ │ + b 9a436c │ │ │ │ ldr r2, [pc, #96] @ 312ca0 │ │ │ │ ldr r3, [pc, #44] @ 312c70 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -195815,21 +195815,21 @@ │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r8, r9, ip, ror #6 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r8, r9, r8, asr #6 │ │ │ │ andeq r3, r0, r8, lsr r8 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq sl, sp, r8, lsr #18 │ │ │ │ + rsbeq sl, sp, r8, ror r9 │ │ │ │ @ instruction: 0x000031bc │ │ │ │ - rsbeq sl, sp, r4, asr #16 │ │ │ │ + @ instruction: 0x006da894 │ │ │ │ addseq r8, r9, r4, lsl r2 │ │ │ │ - rsbeq sl, sp, ip, asr #16 │ │ │ │ + @ instruction: 0x006da89c │ │ │ │ @ instruction: 0x009981dc │ │ │ │ - rsbeq sl, sp, r0, lsl #17 │ │ │ │ + ldrdeq sl, [sp], #-128 @ 0xffffff80 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r3, [pc, #348] @ 312e1c │ │ │ │ ldr lr, [pc, #348] @ 312e20 │ │ │ │ ldr ip, [pc, #348] @ 312e24 │ │ │ │ @@ -195845,15 +195845,15 @@ │ │ │ │ mov r3, #93 @ 0x5d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r6, [pc, #288] @ 312e30 │ │ │ │ ldr r3, [pc, #288] @ 312e34 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -195894,48 +195894,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r9, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r8, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 312e48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 312d28 │ │ │ │ ldr r0, [pc, #76] @ 312e4c │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 312d28 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ - addeq r8, r1, r0, lsl #26 │ │ │ │ + addeq r8, r1, r0, asr sp │ │ │ │ addseq r8, r9, r0, asr r1 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - strdeq sl, [sp], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbeq sl, sp, r0, lsl r6 │ │ │ │ + rsbeq sl, sp, ip, asr #12 │ │ │ │ + rsbeq sl, sp, r0, ror #12 │ │ │ │ addseq r8, r9, ip, lsl #2 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r8, r9, ip, ror #1 │ │ │ │ andeq r4, r0, r0, lsr #9 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq sl, sp, r4, lsr #14 │ │ │ │ - rsbeq sl, sp, r0, ror #14 │ │ │ │ + rsbeq sl, sp, r4, ror r7 │ │ │ │ + strheq sl, [sp], #-112 @ 0xffffff90 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r3, [r0, #328] @ 0x148 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #712] @ 313138 │ │ │ │ @@ -196083,15 +196083,15 @@ │ │ │ │ ldr r3, [r7, #328] @ 0x148 │ │ │ │ mov r6, r0 │ │ │ │ str r3, [r6] │ │ │ │ add r0, r0, #116 @ 0x74 │ │ │ │ strb r4, [r6, #144] @ 0x90 │ │ │ │ str r8, [r6, #64] @ 0x40 │ │ │ │ str r7, [r6, #88] @ 0x58 │ │ │ │ - bl 993680 │ │ │ │ + bl 9936c8 │ │ │ │ ldr r2, [r7, #328] @ 0x148 │ │ │ │ mov r3, r6 │ │ │ │ str r4, [r3, #148]! @ 0x94 │ │ │ │ str r3, [r6, #152] @ 0x98 │ │ │ │ ldr r3, [r2, #8] │ │ │ │ str r6, [r3, r8, lsl #2] │ │ │ │ b 312edc │ │ │ │ @@ -196116,30 +196116,30 @@ │ │ │ │ ldr r2, [pc, #84] @ 313180 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ str r0, [sp] │ │ │ │ bl 25351c │ │ │ │ umullseq r7, r9, r0, pc @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ - @ instruction: 0x00818ab9 │ │ │ │ + addeq r8, r1, r9, lsl #22 │ │ │ │ andeq r8, r0, r1 │ │ │ │ addseq r7, r9, r0, lsl #30 │ │ │ │ - addeq r8, r1, r0, asr sl │ │ │ │ + addeq r8, r1, r0, lsr #21 │ │ │ │ andeq r0, lr, r8, ror r0 │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ andeq r0, r0, r3, lsl #8 │ │ │ │ andeq r0, r0, r8, ror #23 │ │ │ │ - rsbeq sl, sp, r8, lsr #11 │ │ │ │ + strdeq sl, [sp], #-88 @ 0xffffffa8 @ │ │ │ │ andeq r0, r0, r4, ror #20 │ │ │ │ - rsbeq sl, sp, r0, asr r5 │ │ │ │ - addeq r8, r1, r0, ror #17 │ │ │ │ - strdeq sl, [sp], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbeq sl, sp, r0, lsr #11 │ │ │ │ + addeq r8, r1, r0, lsr r9 │ │ │ │ + rsbeq sl, sp, r8, asr #4 │ │ │ │ andeq r0, r0, sp, asr #2 │ │ │ │ - addeq r8, r1, r8, lsr #17 │ │ │ │ - rsbeq sl, sp, r0, asr #3 │ │ │ │ + strdeq r8, [r1], r8 @ │ │ │ │ + rsbeq sl, sp, r0, lsl r2 │ │ │ │ andeq r0, r0, sp, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #244] @ 313290 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -196148,34 +196148,34 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #228] @ 313294 │ │ │ │ ldr r1, [pc, #228] @ 313298 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #208] @ 31329c │ │ │ │ ldr r1, [pc, #208] @ 3132a0 │ │ │ │ add r4, r4, #168 @ 0xa8 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #172] @ 3132a4 │ │ │ │ orr r3, r3, #64 @ 0x40 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74f8b8 │ │ │ │ + bl 74f900 │ │ │ │ ldr r3, [pc, #144] @ 3132a8 │ │ │ │ ldr r2, [pc, #144] @ 3132ac │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #52 @ 0x34 │ │ │ │ str r1, [r5, #84] @ 0x54 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ @@ -196200,19 +196200,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r8, r1, r8, lsr #16 │ │ │ │ - rsbeq r8, ip, r4, ror r2 │ │ │ │ - rsbseq r0, r1, ip, ror #9 │ │ │ │ - rsbeq sl, sp, r0, lsl #8 │ │ │ │ - rsbeq sl, sp, ip, lsl r4 │ │ │ │ + addeq r8, r1, r8, ror r8 │ │ │ │ + rsbeq r8, ip, r4, asr #5 │ │ │ │ + rsbseq r0, r1, ip, lsr r5 │ │ │ │ + rsbeq sl, sp, r0, asr r4 │ │ │ │ + rsbeq sl, sp, ip, ror #8 │ │ │ │ addseq r0, r7, r4, ror #21 │ │ │ │ addeq fp, fp, ip, asr #2 │ │ │ │ andeq r2, r0, ip, asr #9 │ │ │ │ andeq r2, r0, r4, ror #2 │ │ │ │ @ instruction: 0xfffffa58 │ │ │ │ andeq r0, r0, r8, asr r7 │ │ │ │ @ instruction: 0xfffff4f0 │ │ │ │ @@ -196239,15 +196239,15 @@ │ │ │ │ mov r7, #0 │ │ │ │ ldr r3, [pc, #392] @ 3134a4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, sl │ │ │ │ mov fp, r0 │ │ │ │ str r7, [sp, #12] │ │ │ │ str r7, [sp, #16] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r4, [r0, #408] @ 0x198 │ │ │ │ cmp r4, r7 │ │ │ │ beq 31346c │ │ │ │ ldr r8, [pc, #356] @ 3134a8 │ │ │ │ add r9, sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ mov sl, #8 │ │ │ │ @@ -196271,34 +196271,34 @@ │ │ │ │ beq 3133a0 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi 3133dc │ │ │ │ mov r3, r9 │ │ │ │ mov r2, #0 │ │ │ │ str sl, [sp] │ │ │ │ - bl 9bebb8 │ │ │ │ + bl 9bec00 │ │ │ │ mov r2, #8 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r6 │ │ │ │ - bl 6e4998 │ │ │ │ + bl 6e49e0 │ │ │ │ ldr r3, [r5, #408] @ 0x198 │ │ │ │ ldr r2, [r3] │ │ │ │ str r2, [r5, #408] @ 0x198 │ │ │ │ cmp r2, #0 │ │ │ │ addeq r2, r5, #408 @ 0x198 │ │ │ │ streq r2, [r5, #412] @ 0x19c │ │ │ │ b 313350 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, r9 │ │ │ │ ldr r0, [r0] │ │ │ │ bl 2542fc │ │ │ │ b 3133b0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, fp │ │ │ │ - bl 6e6068 │ │ │ │ + bl 6e60b0 │ │ │ │ ldr r2, [pc, #168] @ 3134ac │ │ │ │ ldr r3, [pc, #144] @ 313498 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -196328,27 +196328,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #816 @ 0x330 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ bl 25351c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ - addeq r8, r1, r8, ror #13 │ │ │ │ + addeq r8, r1, r8, lsr r7 │ │ │ │ addseq r7, r9, r8, lsr fp │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r9, sp, r8, ror #31 │ │ │ │ - rsbeq r9, sp, r8, ror #31 │ │ │ │ + rsbeq sl, sp, r8, lsr r0 │ │ │ │ + rsbeq sl, sp, r8, lsr r0 │ │ │ │ andeq r0, r0, lr, lsr #6 │ │ │ │ andeq r8, r0, r1 │ │ │ │ addseq r7, r9, r8, lsl sl │ │ │ │ - addeq r8, r1, r8, ror r5 │ │ │ │ - ldrdeq sl, [sp], #-20 @ 0xffffffec @ │ │ │ │ - @ instruction: 0x006d9e90 │ │ │ │ + addeq r8, r1, r8, asr #11 │ │ │ │ + rsbeq sl, sp, r4, lsr #4 │ │ │ │ + rsbeq r9, sp, r0, ror #29 │ │ │ │ andeq r0, r0, r5, lsr r3 │ │ │ │ - @ instruction: 0x006da190 │ │ │ │ + rsbeq sl, sp, r0, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov ip, #32768 @ 0x8000 │ │ │ │ sub sp, sp, #28 │ │ │ │ str ip, [sp, #12] │ │ │ │ @@ -196372,32 +196372,32 @@ │ │ │ │ cmp r2, #7 │ │ │ │ bhi 313610 │ │ │ │ mov r2, #8 │ │ │ │ mov r0, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, sp, #12 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9bebb8 │ │ │ │ + bl 9bec00 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r2, #8 │ │ │ │ - bl 6e4998 │ │ │ │ + bl 6e49e0 │ │ │ │ ldr ip, [pc, #236] @ 313648 │ │ │ │ ldr r2, [pc, #236] @ 31364c │ │ │ │ ldr r1, [pc, #236] @ 313650 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #208 @ 0xd0 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #88] @ 0x58 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 6e6068 │ │ │ │ + bl 6e60b0 │ │ │ │ ldr r3, [r5, #148] @ 0x94 │ │ │ │ cmp r3, r4 │ │ │ │ beq 313624 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ bne 313594 │ │ │ │ @@ -196438,17 +196438,17 @@ │ │ │ │ cmp r3, #0 │ │ │ │ addeq r3, r5, #148 @ 0x94 │ │ │ │ streq r3, [r5, #152] @ 0x98 │ │ │ │ b 3135b4 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r7, r9, r8, lsr #18 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r8, r1, r4, ror #8 │ │ │ │ - rsbeq sl, sp, r4, rrx │ │ │ │ - rsbeq sl, sp, r0, lsl #1 │ │ │ │ + @ instruction: 0x008184b4 │ │ │ │ + strheq sl, [sp], #-4 @ │ │ │ │ + ldrdeq sl, [sp], #-0 @ │ │ │ │ addseq r7, r9, r8, asr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #356] @ 0x164 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -196495,15 +196495,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r0, [pc, #160] @ 3137cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c710 │ │ │ │ + bl 99c758 │ │ │ │ ldr r0, [pc, #152] @ 3137d0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -196513,45 +196513,45 @@ │ │ │ │ ldr r1, [pc, #124] @ 3137dc │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #208 @ 0xd0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r1, [pc, #96] @ 3137e0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6e745c │ │ │ │ + bl 6e74a4 │ │ │ │ ldr r0, [pc, #88] @ 3137e4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r0, [pc, #60] @ 3137e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c710 │ │ │ │ + bl 99c758 │ │ │ │ b 313730 │ │ │ │ ldr r0, [pc, #48] @ 3137ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c710 │ │ │ │ + bl 99c758 │ │ │ │ b 313730 │ │ │ │ andeq r0, lr, r8, ror r0 │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ - rsbeq r9, sp, ip, asr pc │ │ │ │ + rsbeq r9, sp, ip, lsr #31 │ │ │ │ andeq r8, r0, r2 │ │ │ │ - addeq r8, r1, r8, ror #4 │ │ │ │ - rsbeq r9, sp, r0, ror lr │ │ │ │ - rsbeq r9, sp, r4, lsl #29 │ │ │ │ - strheq r9, [sp], #-236 @ 0xffffff14 @ │ │ │ │ + @ instruction: 0x008182b8 │ │ │ │ + rsbeq r9, sp, r0, asr #29 │ │ │ │ + ldrdeq r9, [sp], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq r9, sp, ip, lsl #30 │ │ │ │ andeq r8, r0, r1 │ │ │ │ - strdeq r9, [sp], #-236 @ 0xffffff14 @ │ │ │ │ - rsbeq r9, sp, r4, lsr #29 │ │ │ │ + rsbeq r9, sp, ip, asr #30 │ │ │ │ + strdeq r9, [sp], #-228 @ 0xffffff1c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #400] @ 313998 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #396] @ 31399c │ │ │ │ @@ -196568,15 +196568,15 @@ │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r3, [r4, #12] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp] │ │ │ │ add r3, r4, #25 │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 9bebb8 │ │ │ │ + bl 9bec00 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ cmp r1, #0 │ │ │ │ beq 313884 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ @@ -196584,33 +196584,33 @@ │ │ │ │ bhi 313884 │ │ │ │ sub r3, r3, r2 │ │ │ │ cmp r3, #7 │ │ │ │ bhi 31397c │ │ │ │ mov r3, #8 │ │ │ │ str r3, [sp] │ │ │ │ add r3, sp, #12 │ │ │ │ - bl 9bebb8 │ │ │ │ + bl 9bec00 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r2, r2, #8 │ │ │ │ - bl 6e4998 │ │ │ │ + bl 6e49e0 │ │ │ │ ldr ip, [pc, #240] @ 3139a0 │ │ │ │ ldr r2, [pc, #240] @ 3139a4 │ │ │ │ ldr r1, [pc, #240] @ 3139a8 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #208 @ 0xd0 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #88] @ 0x58 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 6e6068 │ │ │ │ + bl 6e60b0 │ │ │ │ ldr r3, [r5, #148] @ 0x94 │ │ │ │ cmp r3, r4 │ │ │ │ beq 313964 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ bne 3138e8 │ │ │ │ @@ -196652,17 +196652,17 @@ │ │ │ │ add r0, r0, r2 │ │ │ │ mov r2, #8 │ │ │ │ bl 2542fc │ │ │ │ b 313894 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r7, r9, r0, lsl r6 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r8, r1, r0, lsl r1 │ │ │ │ - rsbeq r9, sp, r0, lsl sp │ │ │ │ - rsbeq r9, sp, ip, lsr #26 │ │ │ │ + addeq r8, r1, r0, ror #2 │ │ │ │ + rsbeq r9, sp, r0, ror #26 │ │ │ │ + rsbeq r9, sp, ip, ror sp │ │ │ │ @ instruction: 0x009974f4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #228] @ 313aac │ │ │ │ ldr r7, [pc, #228] @ 313ab0 │ │ │ │ @@ -196671,15 +196671,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r4, r4, #224 @ 0xe0 │ │ │ │ ldr r3, [pc, #212] @ 313ab8 │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r8, [pc, #196] @ 313abc │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r5, [r0, #408] @ 0x198 │ │ │ │ cmp r5, #0 │ │ │ │ bne 313a8c │ │ │ │ ldr r3, [pc, #180] @ 313ac0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -196719,22 +196719,22 @@ │ │ │ │ ldr r2, [pc, #52] @ 313acc │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 25351c │ │ │ │ - strdeq r7, [r1], r8 │ │ │ │ - rsbeq r9, sp, r4, lsl r9 │ │ │ │ - rsbeq r9, sp, ip, lsl r9 │ │ │ │ + addeq r8, r1, r8, asr #32 │ │ │ │ + rsbeq r9, sp, r4, ror #18 │ │ │ │ + rsbeq r9, sp, ip, ror #18 │ │ │ │ andeq r0, r0, r1, asr #10 │ │ │ │ addseq r7, r9, r8, lsr #8 │ │ │ │ andeq r2, r0, r0, asr lr │ │ │ │ - strdeq r7, [ip], #-244 @ 0xffffff0c @ │ │ │ │ - rsbeq r9, sp, r0, lsr ip │ │ │ │ + rsbeq r8, ip, r4, asr #32 │ │ │ │ + rsbeq r9, sp, r0, lsl #25 │ │ │ │ andeq r0, r0, r9, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #256] @ 313be8 │ │ │ │ ldr r2, [pc, #256] @ 313bec │ │ │ │ @@ -196749,15 +196749,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ blx r3 │ │ │ │ ldr r9, [r5, #148] @ 0x94 │ │ │ │ cmp r9, #0 │ │ │ │ beq 313b54 │ │ │ │ ldr r0, [r9, #8] │ │ │ │ - bl 6e3600 │ │ │ │ + bl 6e3648 │ │ │ │ cmp r0, #0 │ │ │ │ beq 313b54 │ │ │ │ ldrb r3, [r5, #144] @ 0x90 │ │ │ │ cmp r3, #0 │ │ │ │ bne 313b60 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ @@ -196768,15 +196768,15 @@ │ │ │ │ mov r0, r8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 312700 │ │ │ │ ldr r3, [r9, #4] │ │ │ │ add r7, r9, #25 │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 9bee34 │ │ │ │ + bl 9bee7c │ │ │ │ ldr r3, [r9, #12] │ │ │ │ mov r6, r0 │ │ │ │ b 313bc4 │ │ │ │ ldr r2, [r5, #52] @ 0x34 │ │ │ │ ldr r0, [r5, #112] @ 0x70 │ │ │ │ sub r2, r2, r3 │ │ │ │ cmp r2, r4 │ │ │ │ @@ -196800,15 +196800,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 3137f0 │ │ │ │ cmp r4, #0 │ │ │ │ bne 313b14 │ │ │ │ b 313b54 │ │ │ │ addseq r7, r9, r4, lsr r3 │ │ │ │ andeq r2, r0, r0, asr lr │ │ │ │ - rsbeq r7, ip, ip, lsl #30 │ │ │ │ + rsbeq r7, ip, ip, asr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r0 │ │ │ │ add fp, r0, #116 @ 0x74 │ │ │ │ ldr r0, [pc, #964] @ 313fd8 │ │ │ │ @@ -196830,15 +196830,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ blx r3 │ │ │ │ ldr r4, [r6, #148] @ 0x94 │ │ │ │ cmp r4, #0 │ │ │ │ beq 313d24 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 6e3600 │ │ │ │ + bl 6e3648 │ │ │ │ ldr r9, [pc, #888] @ 313fec │ │ │ │ ldr r8, [pc, #888] @ 313ff0 │ │ │ │ ldr sl, [pc, #888] @ 313ff4 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, r9, #208 @ 0xd0 │ │ │ │ add r8, r8, #208 @ 0xd0 │ │ │ │ @@ -196905,29 +196905,29 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi 313f6c │ │ │ │ mov r3, #8 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, #0 │ │ │ │ add r3, sp, r3 │ │ │ │ - bl 9bebb8 │ │ │ │ + bl 9bec00 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r2, #8 │ │ │ │ - bl 6e4998 │ │ │ │ + bl 6e49e0 │ │ │ │ ldr r2, [pc, #588] @ 313ffc │ │ │ │ ldr r1, [pc, #588] @ 314000 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ ldr r0, [r6, #88] @ 0x58 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r8, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 6e6068 │ │ │ │ + bl 6e60b0 │ │ │ │ ldr r3, [r6, #148] @ 0x94 │ │ │ │ cmp r4, r3 │ │ │ │ beq 313f4c │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r4, r3 │ │ │ │ bne 313ddc │ │ │ │ @@ -196941,15 +196941,15 @@ │ │ │ │ bl 253810 │ │ │ │ mov r0, r4 │ │ │ │ bl 253810 │ │ │ │ ldr r4, [r6, #148] @ 0x94 │ │ │ │ cmp r4, #0 │ │ │ │ beq 313d24 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 6e3600 │ │ │ │ + bl 6e3648 │ │ │ │ cmp r0, #0 │ │ │ │ bne 313c94 │ │ │ │ ldr r2, [pc, #460] @ 314004 │ │ │ │ ldr r3, [pc, #416] @ 313fdc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -196969,28 +196969,28 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi 313fa0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, #0 │ │ │ │ add r3, sp, r3 │ │ │ │ - bl 9bebb8 │ │ │ │ + bl 9bec00 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r2, #8 │ │ │ │ - bl 6e4998 │ │ │ │ + bl 6e49e0 │ │ │ │ ldr r1, [pc, #344] @ 314008 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, sl │ │ │ │ str r9, [sp] │ │ │ │ ldr r0, [r6, #88] @ 0x58 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 6e6068 │ │ │ │ + bl 6e60b0 │ │ │ │ ldr r3, [r6, #148] @ 0x94 │ │ │ │ cmp r4, r3 │ │ │ │ beq 313f80 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r4, r3 │ │ │ │ bne 313ed8 │ │ │ │ @@ -197010,15 +197010,15 @@ │ │ │ │ ldr r3, [r4, #4] │ │ │ │ add r7, r4, #25 │ │ │ │ ldr r1, [r3, #12] │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ mov r3, r7 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, #4 │ │ │ │ - bl 9bec8c │ │ │ │ + bl 9becd4 │ │ │ │ mov r3, #1 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ strb r3, [r4, #24] │ │ │ │ b 313cb4 │ │ │ │ ldr r2, [r4] │ │ │ │ str r2, [r6, #148] @ 0x94 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -197054,26 +197054,26 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #244 @ 0xf4 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ addseq r7, r9, r4, lsl #4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x009971f0 │ │ │ │ andeq r2, r0, r0, asr lr │ │ │ │ - rsbeq r7, ip, r8, asr #27 │ │ │ │ - addeq r7, r1, ip, asr #26 │ │ │ │ - addeq r7, r1, r8, asr #26 │ │ │ │ - rsbeq r9, sp, ip, asr #18 │ │ │ │ + rsbeq r7, ip, r8, lsl lr │ │ │ │ + umulleq r7, r1, ip, sp │ │ │ │ + umulleq r7, r1, r8, sp │ │ │ │ + @ instruction: 0x006d999c │ │ │ │ ldrsheq r7, [r9], r0 │ │ │ │ - rsbeq r9, sp, ip, lsl r8 │ │ │ │ - rsbeq r9, sp, r8, lsr r8 │ │ │ │ + rsbeq r9, sp, ip, ror #16 │ │ │ │ + rsbeq r9, sp, r8, lsl #17 │ │ │ │ addseq r6, r9, r4, ror #31 │ │ │ │ - rsbeq r9, sp, r4, asr #14 │ │ │ │ - addeq r7, r1, r4, lsl #20 │ │ │ │ - rsbeq r9, sp, r0, lsr #6 │ │ │ │ - rsbeq r9, sp, r8, lsl r7 │ │ │ │ + @ instruction: 0x006d9794 │ │ │ │ + addeq r7, r1, r4, asr sl │ │ │ │ + rsbeq r9, sp, r0, ror r3 │ │ │ │ + rsbeq r9, sp, r8, ror #14 │ │ │ │ muleq r0, r4, r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #616] @ 3142a0 │ │ │ │ @@ -197099,15 +197099,15 @@ │ │ │ │ beq 314090 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ cmp r2, #7 │ │ │ │ bhi 31410c │ │ │ │ mov r8, #8 │ │ │ │ mov r2, #0 │ │ │ │ str r8, [sp] │ │ │ │ - bl 9bec8c │ │ │ │ + bl 9becd4 │ │ │ │ cmp r0, r8 │ │ │ │ mov r2, r0 │ │ │ │ beq 31411c │ │ │ │ ldr r3, [pc, #504] @ 3142ac │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ @@ -197177,25 +197177,25 @@ │ │ │ │ b 3140c8 │ │ │ │ ldr r9, [pc, #260] @ 3142c8 │ │ │ │ add r9, pc, r9 │ │ │ │ b 314138 │ │ │ │ ldr r0, [pc, #252] @ 3142cc │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c710 │ │ │ │ + bl 99c758 │ │ │ │ b 3140c0 │ │ │ │ bl 500290 │ │ │ │ b 3141b4 │ │ │ │ ldr r1, [pc, #228] @ 3142d0 │ │ │ │ ldr r0, [pc, #228] @ 3142d4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ add r1, r1, #268 @ 0x10c │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3140c0 │ │ │ │ ldr r3, [pc, #204] @ 3142d8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31414c │ │ │ │ ldr r3, [pc, #140] @ 3142ac │ │ │ │ @@ -197211,49 +197211,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r9, [sp] │ │ │ │ str r8, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 3142e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 31414c │ │ │ │ ldr r0, [pc, #88] @ 3142e4 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r8 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 31414c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r6, r9, r0, ror #27 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r6, r9, r4, lsr #27 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ andeq r8, r0, r1 │ │ │ │ addseq r6, r9, ip, asr #26 │ │ │ │ - rsbeq r9, sp, r4, ror r1 │ │ │ │ + rsbeq r9, sp, r4, asr #3 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r2, r0, r0, asr lr │ │ │ │ - @ instruction: 0x006c7890 │ │ │ │ - ldrdeq r9, [sp], #-0 @ │ │ │ │ - rsbeq r9, sp, r4, lsl #12 │ │ │ │ - ldrdeq r7, [r1], r8 │ │ │ │ - rsbeq r9, sp, ip, lsl r5 │ │ │ │ + rsbeq r7, ip, r0, ror #17 │ │ │ │ + rsbeq r9, sp, r0, lsr #2 │ │ │ │ + rsbeq r9, sp, r4, asr r6 │ │ │ │ + addeq r7, r1, r8, lsr #16 │ │ │ │ + rsbeq r9, sp, ip, ror #10 │ │ │ │ andeq r1, r0, ip, lsr #4 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - ldrdeq r9, [sp], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbeq r9, sp, ip, lsl #10 │ │ │ │ + rsbeq r9, sp, r8, lsr #10 │ │ │ │ + rsbeq r9, sp, ip, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r3, [pc, #688] @ 3145b0 │ │ │ │ ldr lr, [pc, #688] @ 3145b4 │ │ │ │ ldr ip, [pc, #688] @ 3145b8 │ │ │ │ @@ -197269,22 +197269,22 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #848 @ 0x350 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #52] @ 0x34 │ │ │ │ mov ip, #0 │ │ │ │ mov r9, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r4, #0 │ │ │ │ str r4, [sp, #28] │ │ │ │ ldr sl, [pc, #620] @ 3145c4 │ │ │ │ add sl, pc, sl │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6e3600 │ │ │ │ + bl 6e3648 │ │ │ │ cmp r0, r4 │ │ │ │ bne 3143ac │ │ │ │ ldr r2, [pc, #596] @ 3145c8 │ │ │ │ ldr r3, [pc, #576] @ 3145b8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -197313,29 +197313,29 @@ │ │ │ │ stmib r0, {r4, r6} │ │ │ │ str r8, [r0] │ │ │ │ ldr r3, [r5, #412] @ 0x19c │ │ │ │ str r0, [r3] │ │ │ │ str r0, [r5, #412] @ 0x19c │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6e90a8 │ │ │ │ + bl 6e90f0 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 31450c │ │ │ │ ldr r1, [r4, #12] │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ cmp r1, #0 │ │ │ │ beq 31441c │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ bhi 3144f8 │ │ │ │ mov r2, #4 │ │ │ │ str r2, [sp] │ │ │ │ add r3, sp, #28 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9bec8c │ │ │ │ + bl 9becd4 │ │ │ │ cmp r0, #4 │ │ │ │ bne 3143cc │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [r5, #356] @ 0x164 │ │ │ │ cmp r3, r2 │ │ │ │ bcs 3143cc │ │ │ │ ldr r2, [r5, #328] @ 0x148 │ │ │ │ @@ -197355,15 +197355,15 @@ │ │ │ │ mov r0, r3 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp, #12] │ │ │ │ blx ip │ │ │ │ ldr r1, [r4, #12] │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ - bl 9bee34 │ │ │ │ + bl 9bee7c │ │ │ │ mov r2, r0 │ │ │ │ add r0, r0, #28 │ │ │ │ str r2, [sp, #16] │ │ │ │ bl 253504 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ sub r2, r2, #4 │ │ │ │ @@ -197411,42 +197411,42 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #32 │ │ │ │ str r4, [sp, #32] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 3145e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3143c0 │ │ │ │ ldr r0, [pc, #68] @ 3145e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3143c0 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ - addeq r7, r1, r0, asr #13 │ │ │ │ + addeq r7, r1, r0, lsl r7 │ │ │ │ addseq r6, r9, r0, lsl fp │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r8, sp, r0, asr #31 │ │ │ │ - ldrdeq r8, [sp], #-244 @ 0xffffff0c @ │ │ │ │ + rsbeq r9, sp, r0, lsl r0 │ │ │ │ + rsbeq r9, sp, r4, lsr #32 │ │ │ │ addseq r6, r9, r8, asr #21 │ │ │ │ addseq r6, r9, r8, lsr #21 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r2, r0, r0, asr lr │ │ │ │ - rsbeq r7, ip, ip, lsl #11 │ │ │ │ + ldrdeq r7, [ip], #-92 @ 0xffffffa4 @ │ │ │ │ andeq r4, r0, ip, asr #14 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r9, sp, ip, asr r2 │ │ │ │ - @ instruction: 0x006d9290 │ │ │ │ + rsbeq r9, sp, ip, lsr #5 │ │ │ │ + rsbeq r9, sp, r0, ror #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr r2, [pc, #3276] @ 3152d0 │ │ │ │ ldr r3, [pc, #3276] @ 3152d4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -197489,15 +197489,15 @@ │ │ │ │ str r3, [sp, #24] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r4, [sp, #8] │ │ │ │ b 314728 │ │ │ │ mov r7, #4 │ │ │ │ mov r2, #0 │ │ │ │ str r7, [sp] │ │ │ │ - bl 9bec8c │ │ │ │ + bl 9becd4 │ │ │ │ cmp r0, r7 │ │ │ │ beq 31475c │ │ │ │ ldr r3, [pc, #3116] @ 3152f4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ bne 314a54 │ │ │ │ @@ -197567,30 +197567,30 @@ │ │ │ │ beq 3147e0 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ cmp r2, #3 │ │ │ │ bhi 314a40 │ │ │ │ mov r2, #4 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, #0 │ │ │ │ - bl 9bebb8 │ │ │ │ + bl 9bec00 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr r2, [r4, #16] │ │ │ │ ldr r1, [r4] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ add r2, r2, #4 │ │ │ │ - bl 6e4998 │ │ │ │ + bl 6e49e0 │ │ │ │ ldr r1, [pc, #2800] @ 315300 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, fp │ │ │ │ mov r0, r5 │ │ │ │ str r8, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ - bl 6e6068 │ │ │ │ + bl 6e60b0 │ │ │ │ b 3146d4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [r3, #12] │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ @@ -197683,15 +197683,15 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #23 │ │ │ │ bhi 314c50 │ │ │ │ mov r4, #24 │ │ │ │ mov r3, sl │ │ │ │ mov r2, #0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9bec8c │ │ │ │ + bl 9becd4 │ │ │ │ cmp r0, r4 │ │ │ │ beq 314c60 │ │ │ │ ldr r3, [pc, #2340] @ 3152f4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ bne 314d7c │ │ │ │ @@ -197726,15 +197726,15 @@ │ │ │ │ bl 2542fc │ │ │ │ b 3147f0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #2224] @ 315310 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3146d4 │ │ │ │ sub r3, sl, #1 │ │ │ │ cmp r3, #1 │ │ │ │ bhi 314b38 │ │ │ │ ldr r3, [pc, #2160] @ 3152f4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -197770,26 +197770,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2032] @ 315320 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 314a90 │ │ │ │ ldr r0, [pc, #2020] @ 315324 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c710 │ │ │ │ + bl 99c758 │ │ │ │ b 3149dc │ │ │ │ ldr r3, [pc, #2004] @ 315328 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 314778 │ │ │ │ ldr r3, [pc, #1932] @ 3152f4 │ │ │ │ @@ -197808,49 +197808,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r4, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1884] @ 31532c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 314778 │ │ │ │ mov sl, #4 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ mov r2, sl │ │ │ │ str sl, [sp] │ │ │ │ - bl 9bec8c │ │ │ │ + bl 9becd4 │ │ │ │ cmp r0, sl │ │ │ │ beq 314870 │ │ │ │ ldr r3, [pc, #1784] @ 3152f4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3149dc │ │ │ │ ldr r1, [pc, #1824] @ 315330 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #1820] @ 315334 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, sl │ │ │ │ add r1, r1, #408 @ 0x198 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3149dc │ │ │ │ mov r2, #4 │ │ │ │ add r3, sp, #80 @ 0x50 │ │ │ │ str r2, [sp] │ │ │ │ - bl 9bec8c │ │ │ │ + bl 9becd4 │ │ │ │ cmp r0, #4 │ │ │ │ ldrne r0, [pc, #1728] @ 315308 │ │ │ │ bne 31495c │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ b 314954 │ │ │ │ ldr r1, [r0] │ │ │ │ mov r2, #24 │ │ │ │ @@ -197867,29 +197867,29 @@ │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ b 3147bc │ │ │ │ ldr r7, [pc, #1700] @ 315338 │ │ │ │ mov r1, r4 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r0, r7 │ │ │ │ - bl 99c710 │ │ │ │ + bl 99c758 │ │ │ │ ldr r3, [pc, #1684] @ 31533c │ │ │ │ ldr r2, [pc, #1684] @ 315340 │ │ │ │ ldr r1, [pc, #1684] @ 315344 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #208 @ 0xd0 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ mov r1, r7 │ │ │ │ - bl 6e745c │ │ │ │ + bl 6e74a4 │ │ │ │ b 3149dc │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 314eb8 │ │ │ │ ldrb r3, [sl, #32] │ │ │ │ cmp r3, #0 │ │ │ │ bne 314e9c │ │ │ │ @@ -197913,32 +197913,32 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 312700 │ │ │ │ b 314900 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #1536] @ 315350 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 314778 │ │ │ │ ldr r0, [pc, #1520] @ 315354 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 314a90 │ │ │ │ ldr r0, [pc, #1508] @ 315358 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 314abc │ │ │ │ ldr r1, [pc, #1496] @ 31535c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #1492] @ 315360 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r4 │ │ │ │ add r1, r1, #372 @ 0x174 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3149dc │ │ │ │ ldr r3, [pc, #1468] @ 315364 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 314c70 │ │ │ │ ldr r3, [pc, #1336] @ 3152f4 │ │ │ │ @@ -197954,22 +197954,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1364] @ 315368 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 314c70 │ │ │ │ ldr r3, [pc, #1352] @ 31536c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 314880 │ │ │ │ ldr r3, [pc, #1212] @ 3152f4 │ │ │ │ @@ -197985,30 +197985,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ str r4, [sp] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1248] @ 315370 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ b 314880 │ │ │ │ ldr r7, [pc, #1232] @ 315374 │ │ │ │ add r7, pc, r7 │ │ │ │ b 314cfc │ │ │ │ ldr r0, [pc, #1224] @ 315378 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 314a90 │ │ │ │ ldr r3, [pc, #1212] @ 31537c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 314ce8 │ │ │ │ ldr r3, [pc, #1056] @ 3152f4 │ │ │ │ @@ -198024,38 +198024,38 @@ │ │ │ │ beq 314f60 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1108] @ 315380 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 314ce8 │ │ │ │ ldr r0, [pc, #1096] @ 315384 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 314c70 │ │ │ │ ldr r0, [pc, #1080] @ 315388 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ b 314880 │ │ │ │ ldr r0, [pc, #1060] @ 31538c │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 314ce8 │ │ │ │ ldr r2, [pc, #1044] @ 315390 │ │ │ │ ldr r3, [pc, #852] @ 3152d4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ @@ -198091,44 +198091,44 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #15 │ │ │ │ bhi 315060 │ │ │ │ mov r3, sl │ │ │ │ mov sl, #16 │ │ │ │ mov r2, #0 │ │ │ │ str sl, [sp] │ │ │ │ - bl 9bec8c │ │ │ │ + bl 9becd4 │ │ │ │ cmp r0, sl │ │ │ │ mov r2, r0 │ │ │ │ beq 315070 │ │ │ │ ldr r3, [pc, #704] @ 3152f4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 315208 │ │ │ │ ldr r1, [pc, #844] @ 315394 │ │ │ │ ldr r0, [pc, #844] @ 315398 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, sl │ │ │ │ add r1, r1, #344 @ 0x158 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 315208 │ │ │ │ ldr r1, [r0] │ │ │ │ mov r2, #16 │ │ │ │ mov r0, sl │ │ │ │ bl 2542fc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r4, [sp, #88] @ 0x58 │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ ldr sl, [sp, #92] @ 0x5c │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 9bee34 │ │ │ │ + bl 9bee7c │ │ │ │ mul r3, sl, r4 │ │ │ │ add r3, r3, #4 │ │ │ │ cmp r0, r3 │ │ │ │ bcc 3151e0 │ │ │ │ mov r1, #32 │ │ │ │ mov r0, r4 │ │ │ │ bl 2536b4 │ │ │ │ @@ -198200,28 +198200,28 @@ │ │ │ │ str r3, [r0, #16] │ │ │ │ str r1, [r0, #12] │ │ │ │ ldr r1, [r2, #16] │ │ │ │ ldr r0, [r2, #32] │ │ │ │ str r3, [sp] │ │ │ │ mov r2, #4 │ │ │ │ mov r3, sl │ │ │ │ - bl 9bebb8 │ │ │ │ + bl 9bec00 │ │ │ │ mov r0, sl │ │ │ │ bl 253810 │ │ │ │ b 3147bc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 9bee34 │ │ │ │ + bl 9bee7c │ │ │ │ mov r2, #32 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #416] @ 3153a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c710 │ │ │ │ + bl 99c758 │ │ │ │ mov sl, #0 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [pc, #240] @ 315308 │ │ │ │ mov r0, sl │ │ │ │ str r3, [r2, #12] │ │ │ │ bl 253810 │ │ │ │ b 3147bc │ │ │ │ @@ -198244,90 +198244,90 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r3] │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 315118 │ │ │ │ ldr r0, [pc, #260] @ 3153ac │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr sl, [sp, #16] │ │ │ │ ldr fp, [sp, #20] │ │ │ │ ldr r8, [sp, #32] │ │ │ │ - bl 99c710 │ │ │ │ + bl 99c758 │ │ │ │ b 31520c │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r1, r8 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 315118 │ │ │ │ addseq r6, r9, r8, lsl r8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r6, r9, r8, lsl #16 │ │ │ │ andeq r2, r0, r0, asr lr │ │ │ │ - rsbeq r7, ip, r0, asr #7 │ │ │ │ - addeq r7, r1, r8, asr #6 │ │ │ │ - rsbeq r8, sp, r0, asr #30 │ │ │ │ - addeq r7, r1, r8, lsr r3 │ │ │ │ + rsbeq r7, ip, r0, lsl r4 │ │ │ │ + umulleq r7, r1, r8, r3 │ │ │ │ + @ instruction: 0x006d8f90 │ │ │ │ + addeq r7, r1, r8, lsl #7 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ - addeq r7, r1, lr, lsr #4 │ │ │ │ - rsbeq r8, sp, r4, ror #27 │ │ │ │ - rsbeq r7, ip, r0, ror #2 │ │ │ │ + addeq r7, r1, lr, ror r2 │ │ │ │ + rsbeq r8, sp, r4, lsr lr │ │ │ │ + strheq r7, [ip], #-16 @ │ │ │ │ andeq r8, r0, r1 │ │ │ │ addseq r6, r9, r8, lsl #8 │ │ │ │ - rsbeq r8, sp, r8, lsr #25 │ │ │ │ + strdeq r8, [sp], #-200 @ 0xffffff38 @ │ │ │ │ andeq r8, r0, r2 │ │ │ │ andeq r2, r0, r4, lsl #21 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - ldrdeq r9, [sp], #-4 @ │ │ │ │ - rsbeq r9, sp, r4, asr #2 │ │ │ │ + rsbeq r9, sp, r4, lsr #2 │ │ │ │ + @ instruction: 0x006d9194 │ │ │ │ andeq r4, r0, ip, asr #20 │ │ │ │ - @ instruction: 0x006d8c98 │ │ │ │ - @ instruction: 0x00816db0 │ │ │ │ - rsbeq r8, sp, ip, ror #21 │ │ │ │ - rsbeq r8, sp, r8, lsr #29 │ │ │ │ - addeq r6, r1, r8, lsl sp │ │ │ │ - rsbeq r8, sp, ip, lsl r9 │ │ │ │ - rsbeq r8, sp, r8, lsr r9 │ │ │ │ + rsbeq r8, sp, r8, ror #25 │ │ │ │ + addeq r6, r1, r0, lsl #28 │ │ │ │ + rsbeq r8, sp, ip, lsr fp │ │ │ │ + strdeq r8, [sp], #-232 @ 0xffffff18 @ │ │ │ │ + addeq r6, r1, r8, ror #26 │ │ │ │ + rsbeq r8, sp, ip, ror #18 │ │ │ │ + rsbeq r8, sp, r8, lsl #19 │ │ │ │ @ instruction: 0xffffe7c4 │ │ │ │ - rsbeq r6, ip, r8, lsl #26 │ │ │ │ - rsbeq r8, sp, r8, asr fp │ │ │ │ - rsbeq r8, sp, r0, lsl #23 │ │ │ │ - rsbeq r8, sp, r8, asr lr │ │ │ │ - addeq r6, r1, ip, lsr ip │ │ │ │ - rsbeq r8, sp, r8, ror r9 │ │ │ │ + rsbeq r6, ip, r8, asr sp │ │ │ │ + rsbeq r8, sp, r8, lsr #23 │ │ │ │ + ldrdeq r8, [sp], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq r8, sp, r8, lsr #29 │ │ │ │ + addeq r6, r1, ip, lsl #25 │ │ │ │ + rsbeq r8, sp, r8, asr #19 │ │ │ │ andeq r1, r0, r4, asr r6 │ │ │ │ - ldrdeq r8, [sp], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq r8, sp, r4, lsr #24 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r8, sp, ip, lsl #24 │ │ │ │ + rsbeq r8, sp, ip, asr ip │ │ │ │ @ instruction: 0xffffe948 │ │ │ │ - @ instruction: 0x006d8d9c │ │ │ │ + rsbeq r8, sp, ip, ror #27 │ │ │ │ @ instruction: 0x00001bb0 │ │ │ │ - rsbeq r8, sp, r0, lsr ip │ │ │ │ - rsbeq r8, sp, r8, lsl #22 │ │ │ │ - rsbeq r8, sp, r0, lsr #23 │ │ │ │ - rsbeq r8, sp, r0, lsr ip │ │ │ │ + rsbeq r8, sp, r0, lsl #25 │ │ │ │ + rsbeq r8, sp, r8, asr fp │ │ │ │ + strdeq r8, [sp], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq r8, sp, r0, lsl #25 │ │ │ │ addseq r5, r9, r0, lsr #29 │ │ │ │ - addeq r6, r1, ip, ror r9 │ │ │ │ - strheq r8, [sp], #-104 @ 0xffffff98 @ │ │ │ │ - ldrdeq r8, [sp], #-136 @ 0xffffff78 @ │ │ │ │ - rsbeq r8, sp, r4, ror r8 │ │ │ │ - rsbeq r8, sp, r4, lsl r7 │ │ │ │ + addeq r6, r1, ip, asr #19 │ │ │ │ + rsbeq r8, sp, r8, lsl #14 │ │ │ │ + rsbeq r8, sp, r8, lsr #18 │ │ │ │ + rsbeq r8, sp, r4, asr #17 │ │ │ │ + rsbeq r8, sp, r4, ror #14 │ │ │ │ @ instruction: 0x000015b0 │ │ │ │ - rsbeq r8, sp, ip, lsr #10 │ │ │ │ + rsbeq r8, sp, ip, ror r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r4, [pc, #736] @ 3156a8 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -198342,27 +198342,27 @@ │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #700] @ 3156b8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r2, [pc, #680] @ 3156bc │ │ │ │ ldr r1, [pc, #680] @ 3156c0 │ │ │ │ add r4, r4, #440 @ 0x1b8 │ │ │ │ ldr r3, [pc, #676] @ 3156c4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ ldr r9, [pc, #664] @ 3156c8 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #348] @ 0x15c │ │ │ │ bl 52249c │ │ │ │ ldr r3, [pc, #636] @ 3156cc │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -198415,15 +198415,15 @@ │ │ │ │ bl 312700 │ │ │ │ ldrb r5, [r4, #32] │ │ │ │ cmp r5, #0 │ │ │ │ beq 3155d8 │ │ │ │ cmp r5, #1 │ │ │ │ beq 3155f4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9936d8 │ │ │ │ + bl 993720 │ │ │ │ mov r0, r4 │ │ │ │ bl 253810 │ │ │ │ ldr r3, [r6, #328] @ 0x148 │ │ │ │ ldr r2, [r6, #356] @ 0x164 │ │ │ │ add r7, r7, #1 │ │ │ │ cmp r2, r7 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ @@ -198436,36 +198436,36 @@ │ │ │ │ ldr r0, [r6, #328] @ 0x148 │ │ │ │ bl 253810 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r6, #328] @ 0x148 │ │ │ │ add r0, r6, #332 @ 0x14c │ │ │ │ bl 500b08 │ │ │ │ add r0, r6, #368 @ 0x170 │ │ │ │ - bl 9936d8 │ │ │ │ + bl 993720 │ │ │ │ ldr r0, [r6, #304] @ 0x130 │ │ │ │ - bl 6e5c24 │ │ │ │ + bl 6e5c6c │ │ │ │ ldr r0, [r6, #308] @ 0x134 │ │ │ │ - bl 6e5c24 │ │ │ │ + bl 6e5c6c │ │ │ │ ldr r0, [r6, #312] @ 0x138 │ │ │ │ - bl 6e5c24 │ │ │ │ + bl 6e5c6c │ │ │ │ ldr r0, [r6, #316] @ 0x13c │ │ │ │ - bl 6e5c24 │ │ │ │ + bl 6e5c6c │ │ │ │ ldr r2, [pc, #308] @ 3156e0 │ │ │ │ ldr r3, [pc, #256] @ 3156b0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3156a4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 6e67b0 │ │ │ │ + b 6e67f8 │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r1, [r4, #112] @ 0x70 │ │ │ │ ldr r0, [r3] │ │ │ │ add r0, r0, #332 @ 0x14c │ │ │ │ bl 4fdab8 │ │ │ │ str r5, [r4, #112] @ 0x70 │ │ │ │ b 315528 │ │ │ │ @@ -198495,49 +198495,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3156f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 31545c │ │ │ │ ldr r0, [pc, #92] @ 3156f4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 31545c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ - strdeq r6, [r1], ip │ │ │ │ + addeq r6, r1, ip, asr #12 │ │ │ │ addseq r5, r9, r0, asr #20 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - ldrdeq r8, [sp], #-28 @ 0xffffffe4 @ │ │ │ │ - strdeq r8, [sp], #-20 @ 0xffffffec @ │ │ │ │ - rsbeq r7, sp, ip, asr #29 │ │ │ │ - rsbeq r7, sp, r0, ror #29 │ │ │ │ + rsbeq r8, sp, ip, lsr #4 │ │ │ │ + rsbeq r8, sp, r4, asr #4 │ │ │ │ + rsbeq r7, sp, ip, lsl pc │ │ │ │ + rsbeq r7, sp, r0, lsr pc │ │ │ │ andeq r0, r0, lr, lsl r5 │ │ │ │ @ instruction: 0x009959f0 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ - rsbeq r6, ip, r4, lsl #11 │ │ │ │ + ldrdeq r6, [ip], #-84 @ 0xffffffac @ │ │ │ │ @ instruction: 0xffffe354 │ │ │ │ @ instruction: 0xffffe024 │ │ │ │ andeq r2, r0, r0, asr lr │ │ │ │ addseq r5, r9, r0, ror r8 │ │ │ │ andeq r4, r0, r0, lsr #22 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r8, sp, r8, lsr #12 │ │ │ │ - rsbeq r8, sp, ip, asr #12 │ │ │ │ + rsbeq r8, sp, r8, ror r6 │ │ │ │ + @ instruction: 0x006d869c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr ip, [pc, #1132] @ 315b7c │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #1128] @ 315b80 │ │ │ │ @@ -198563,26 +198563,26 @@ │ │ │ │ add r3, r5, #464 @ 0x1d0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #1056] @ 315b98 │ │ │ │ addeq r6, sp, #8 │ │ │ │ mov r7, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r2, [pc, #1044] @ 315b9c │ │ │ │ ldr r1, [pc, #1044] @ 315ba0 │ │ │ │ add r5, r5, #208 @ 0xd0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r9, sp, #36 @ 0x24 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r3, [pc, #1008] @ 315ba4 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ @@ -198627,15 +198627,15 @@ │ │ │ │ ldr r0, [r4, #356] @ 0x164 │ │ │ │ bl 2536b4 │ │ │ │ ldr r3, [r4, #328] @ 0x148 │ │ │ │ mov r2, #16 │ │ │ │ mov r1, #25 │ │ │ │ str r0, [r3, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 6e682c │ │ │ │ + bl 6e6874 │ │ │ │ ldr r3, [pc, #808] @ 315bb0 │ │ │ │ strh r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r4, #324] @ 0x144 │ │ │ │ ldr r2, [pc, #800] @ 315bb4 │ │ │ │ orr r3, r3, #1 │ │ │ │ str r3, [r4, #324] @ 0x144 │ │ │ │ mov r3, #8192 @ 0x2000 │ │ │ │ @@ -198643,37 +198643,37 @@ │ │ │ │ mov r3, #2048 @ 0x800 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r3, #7 │ │ │ │ strb r3, [sp, #58] @ 0x3a │ │ │ │ - bl 6e5b78 │ │ │ │ + bl 6e5bc0 │ │ │ │ ldr r2, [pc, #752] @ 315bb8 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #304] @ 0x130 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6e5b78 │ │ │ │ + bl 6e5bc0 │ │ │ │ ldr r2, [pc, #732] @ 315bbc │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #308] @ 0x134 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6e5b78 │ │ │ │ + bl 6e5bc0 │ │ │ │ ldr r2, [pc, #712] @ 315bc0 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #312] @ 0x138 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6e5b78 │ │ │ │ + bl 6e5bc0 │ │ │ │ mov r5, #0 │ │ │ │ str r0, [r4, #316] @ 0x13c │ │ │ │ add r0, r4, #368 @ 0x170 │ │ │ │ - bl 993680 │ │ │ │ + bl 9936c8 │ │ │ │ mov r3, r4 │ │ │ │ str r5, [r3, #396]! @ 0x18c │ │ │ │ str r3, [r4, #400] @ 0x190 │ │ │ │ mov r3, r4 │ │ │ │ str r5, [r3, #408]! @ 0x198 │ │ │ │ str r3, [r4, #412] @ 0x19c │ │ │ │ ldr r3, [r4, #356] @ 0x164 │ │ │ │ @@ -198703,36 +198703,36 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #564] @ 315bd0 │ │ │ │ add r3, r3, #464 @ 0x1d0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ mov r0, r7 │ │ │ │ bl 3153b0 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 99c014 │ │ │ │ + bl 99c05c │ │ │ │ b 315a04 │ │ │ │ ldr r3, [pc, #516] @ 315bd4 │ │ │ │ ldr ip, [pc, #516] @ 315bd8 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #512] @ 315bdc │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #504] @ 315be0 │ │ │ │ add r3, r3, #464 @ 0x1d0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 99c014 │ │ │ │ + bl 99c05c │ │ │ │ ldr r2, [pc, #472] @ 315be4 │ │ │ │ ldr r3, [pc, #368] @ 315b80 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -198753,28 +198753,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #396] @ 315bf4 │ │ │ │ add r3, r3, #464 @ 0x1d0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 3159f8 │ │ │ │ ldr r3, [pc, #372] @ 315bf8 │ │ │ │ ldr ip, [pc, #372] @ 315bfc │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #368] @ 315c00 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #360] @ 315c04 │ │ │ │ add r3, r3, #464 @ 0x1d0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 3159f8 │ │ │ │ ldr r3, [pc, #336] @ 315c08 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r1 │ │ │ │ beq 3157e0 │ │ │ │ ldr r3, [pc, #320] @ 315c0c │ │ │ │ @@ -198789,89 +198789,89 @@ │ │ │ │ beq 315b64 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #244] @ 315c14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3157e0 │ │ │ │ ldr r1, [pc, #232] @ 315c18 │ │ │ │ ldr r3, [pc, #232] @ 315c1c │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #228] @ 315c20 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #224] @ 315c24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #464 @ 0x1d0 │ │ │ │ ldr r2, [pc, #208] @ 315c28 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 3159b0 │ │ │ │ ldr r0, [pc, #192] @ 315c2c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3157e0 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r5, r9, r8, lsl #14 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r5, r9, r8, ror #13 │ │ │ │ andeq r3, r0, ip, asr r8 │ │ │ │ - addeq r6, r1, r8, ror r2 │ │ │ │ - @ instruction: 0x006d7b98 │ │ │ │ - rsbeq r7, sp, r4, lsl #23 │ │ │ │ + addeq r6, r1, r8, asr #5 │ │ │ │ + rsbeq r7, sp, r8, ror #23 │ │ │ │ + ldrdeq r7, [sp], #-180 @ 0xffffff4c @ │ │ │ │ andeq r0, r0, r4, lsl #8 │ │ │ │ - rsbeq r7, sp, ip, lsr lr │ │ │ │ - rsbeq r7, sp, r8, ror #28 │ │ │ │ + rsbeq r7, sp, ip, lsl #29 │ │ │ │ + strheq r7, [sp], #-232 @ 0xffffff18 @ │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ - strheq r8, [sp], #-84 @ 0xffffffac @ │ │ │ │ + rsbeq r8, sp, r4, lsl #12 │ │ │ │ @ instruction: 0xffffd244 │ │ │ │ andeq r0, r0, r2, lsl #10 │ │ │ │ andeq r0, r0, r4, lsl #7 │ │ │ │ @ instruction: 0xffffd01c │ │ │ │ @ instruction: 0xffffea00 │ │ │ │ andeq r0, r0, ip, ror #10 │ │ │ │ - addeq r6, r1, r8, lsr r0 │ │ │ │ - rsbeq r8, sp, r4, asr #8 │ │ │ │ - rsbeq r7, sp, ip, asr #18 │ │ │ │ + addeq r6, r1, r8, lsl #1 │ │ │ │ + @ instruction: 0x006d8494 │ │ │ │ + @ instruction: 0x006d799c │ │ │ │ andeq r0, r0, r7, asr #8 │ │ │ │ - addeq r5, r1, ip, ror #31 │ │ │ │ - rsbeq r8, sp, r4, asr #7 │ │ │ │ - strdeq r7, [sp], #-140 @ 0xffffff74 @ │ │ │ │ + addeq r6, r1, ip, lsr r0 │ │ │ │ + rsbeq r8, sp, r4, lsl r4 │ │ │ │ + rsbeq r7, sp, ip, asr #18 │ │ │ │ andeq r0, r0, sl, lsl r4 │ │ │ │ addseq r5, r9, r0, lsl r4 │ │ │ │ - addeq r5, r1, r8, ror #30 │ │ │ │ - rsbeq r8, sp, ip, lsl #6 │ │ │ │ - rsbeq r7, sp, ip, ror r8 │ │ │ │ + @ instruction: 0x00815fb8 │ │ │ │ + rsbeq r8, sp, ip, asr r3 │ │ │ │ + rsbeq r7, sp, ip, asr #17 │ │ │ │ andeq r0, r0, sp, lsl #8 │ │ │ │ - addeq r5, r1, r4, lsr pc │ │ │ │ - strdeq r8, [sp], #-36 @ 0xffffffdc @ │ │ │ │ - rsbeq r7, sp, r8, asr #16 │ │ │ │ + addeq r5, r1, r4, lsl #31 │ │ │ │ + rsbeq r8, sp, r4, asr #6 │ │ │ │ + @ instruction: 0x006d7898 │ │ │ │ andeq r0, r0, r3, lsl r4 │ │ │ │ andeq r4, r0, ip, ror #11 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - strdeq r8, [sp], #-16 @ │ │ │ │ - rsbeq r7, sp, r8, lsr #15 │ │ │ │ - addeq r5, r1, r0, lsl #29 │ │ │ │ - ldrdeq r8, [sp], #-32 @ 0xffffffe0 @ │ │ │ │ - @ instruction: 0x006d7790 │ │ │ │ + rsbeq r8, sp, r0, asr #4 │ │ │ │ + strdeq r7, [sp], #-120 @ 0xffffff88 @ │ │ │ │ + ldrdeq r5, [r1], r0 │ │ │ │ + rsbeq r8, sp, r0, lsr #6 │ │ │ │ + rsbeq r7, sp, r0, ror #15 │ │ │ │ andeq r0, r0, lr, asr #8 │ │ │ │ - ldrdeq r8, [sp], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq r8, sp, r4, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #488] @ 315e30 │ │ │ │ ldr ip, [pc, #488] @ 315e34 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -198887,25 +198887,25 @@ │ │ │ │ str r1, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #448] @ 315e40 │ │ │ │ ldr r3, [pc, #448] @ 315e44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r4, [pc, #432] @ 315e48 │ │ │ │ ldr r3, [pc, #432] @ 315e4c │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ bne 315d94 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6e3600 │ │ │ │ + bl 6e3648 │ │ │ │ cmp r0, #0 │ │ │ │ bne 315d04 │ │ │ │ ldr r2, [pc, #392] @ 315e50 │ │ │ │ ldr r3, [pc, #364] @ 315e38 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -198919,15 +198919,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6e90a8 │ │ │ │ + bl 6e90f0 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 315d60 │ │ │ │ mov r8, #32768 @ 0x8000 │ │ │ │ mov r7, #0 │ │ │ │ mov r0, #28 │ │ │ │ bl 253504 │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ @@ -198937,15 +198937,15 @@ │ │ │ │ ldr r2, [r6, #400] @ 0x190 │ │ │ │ mov r3, r0 │ │ │ │ add ip, r0, #20 │ │ │ │ str r2, [r0, #24] │ │ │ │ str r3, [r2] │ │ │ │ mov r0, r5 │ │ │ │ str ip, [r6, #400] @ 0x190 │ │ │ │ - bl 6e90a8 │ │ │ │ + bl 6e90f0 │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 315d20 │ │ │ │ ldr r2, [pc, #236] @ 315e54 │ │ │ │ ldr r3, [pc, #204] @ 315e38 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -198975,46 +198975,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 315e64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 315cb0 │ │ │ │ ldr r0, [pc, #76] @ 315e68 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 315cb0 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ - addeq r5, r1, ip, ror sp │ │ │ │ + addeq r5, r1, ip, asr #27 │ │ │ │ addseq r5, r9, r4, asr #3 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r7, sp, r8, ror #12 │ │ │ │ - rsbeq r7, sp, ip, ror r6 │ │ │ │ + strheq r7, [sp], #-104 @ 0xffffff98 @ │ │ │ │ + rsbeq r7, sp, ip, asr #13 │ │ │ │ andeq r0, r0, r2, lsl #6 │ │ │ │ addseq r5, r9, r4, lsl #3 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r5, r9, r4, asr r1 │ │ │ │ ldrheq r5, [r9], r4 │ │ │ │ andeq r1, r0, r8, lsr #25 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r8, sp, ip, lsr r0 │ │ │ │ - rsbeq r8, sp, r4, ror r0 │ │ │ │ + rsbeq r8, sp, ip, lsl #1 │ │ │ │ + rsbeq r8, sp, r4, asr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r3, [pc, #660] @ 316118 │ │ │ │ ldr ip, [pc, #660] @ 31611c │ │ │ │ mov r6, r1 │ │ │ │ @@ -199030,22 +199030,22 @@ │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #620] @ 316128 │ │ │ │ ldr r3, [pc, #620] @ 31612c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r4, #0 │ │ │ │ str r4, [sp, #20] │ │ │ │ ldr sl, [pc, #596] @ 316130 │ │ │ │ add sl, pc, sl │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6e3600 │ │ │ │ + bl 6e3648 │ │ │ │ cmp r0, r4 │ │ │ │ bne 315f34 │ │ │ │ ldr r2, [pc, #572] @ 316134 │ │ │ │ ldr r3, [pc, #548] @ 316120 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -199075,29 +199075,29 @@ │ │ │ │ stmib r0, {r4, r6} │ │ │ │ str r8, [r0] │ │ │ │ ldr r3, [r5, #412] @ 0x19c │ │ │ │ str r0, [r3] │ │ │ │ str r0, [r5, #412] @ 0x19c │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6e90a8 │ │ │ │ + bl 6e90f0 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 316074 │ │ │ │ ldr r1, [r4, #12] │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ cmp r1, #0 │ │ │ │ beq 315fa4 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ bhi 316060 │ │ │ │ mov r2, #4 │ │ │ │ str r2, [sp] │ │ │ │ add r3, sp, #20 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9bec8c │ │ │ │ + bl 9becd4 │ │ │ │ cmp r0, #4 │ │ │ │ bne 315f54 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [r5, #356] @ 0x164 │ │ │ │ cmp r3, r2 │ │ │ │ bcs 315f54 │ │ │ │ ldr r2, [r5, #328] @ 0x148 │ │ │ │ @@ -199115,15 +199115,15 @@ │ │ │ │ ldr r1, [pc, #312] @ 316140 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp, #12] │ │ │ │ blx r3 │ │ │ │ ldr r1, [r4, #16] │ │ │ │ ldr r0, [r4, #32] │ │ │ │ - bl 9bee34 │ │ │ │ + bl 9bee7c │ │ │ │ add r0, r0, #24 │ │ │ │ bl 253504 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ stmib r0, {r4, r6} │ │ │ │ str r3, [r1, #12] │ │ │ │ @@ -199165,43 +199165,43 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #24 │ │ │ │ str r4, [sp, #24] │ │ │ │ str r4, [sp, #28] │ │ │ │ str r4, [sp, #32] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 316150 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 315f48 │ │ │ │ ldr r0, [pc, #72] @ 316154 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 315f48 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ - addeq r5, r1, ip, lsr fp │ │ │ │ + addeq r5, r1, ip, lsl #23 │ │ │ │ addseq r4, r9, r8, lsl #31 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r7, sp, ip, lsr #8 │ │ │ │ - rsbeq r7, sp, r0, asr #8 │ │ │ │ + rsbeq r7, sp, ip, ror r4 │ │ │ │ + @ instruction: 0x006d7490 │ │ │ │ andeq r0, r0, r1, lsr #7 │ │ │ │ addseq r4, r9, r4, asr #30 │ │ │ │ addseq r4, r9, r4, lsr #30 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r2, r0, r0, asr lr │ │ │ │ - rsbeq r5, ip, ip, lsl #20 │ │ │ │ + rsbeq r5, ip, ip, asr sl │ │ │ │ andeq r1, r0, ip, asr #29 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - ldrdeq r7, [sp], #-216 @ 0xffffff28 @ │ │ │ │ - rsbeq r7, sp, ip, lsl #28 │ │ │ │ + rsbeq r7, sp, r8, lsr #28 │ │ │ │ + rsbeq r7, sp, ip, asr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #36] @ 316194 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 4dd9b4 │ │ │ │ @@ -199211,70 +199211,70 @@ │ │ │ │ pop {r4, lr} │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ b 308f40 │ │ │ │ umulleq r8, fp, r4, r2 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - ldrdeq r7, [sp], #-216 @ 0xffffff28 @ │ │ │ │ - rsbseq sp, r1, r8, lsr #31 │ │ │ │ + rsbeq r7, sp, r8, lsr #28 │ │ │ │ + ldrsheq sp, [r1], #-248 @ 0xffffff08 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #256] @ 3162bc │ │ │ │ sub sp, sp, #20 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r9, r1 │ │ │ │ - bl 750c2c │ │ │ │ + bl 750c74 │ │ │ │ ldr r7, [pc, #232] @ 3162c0 │ │ │ │ add r7, pc, r7 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 31629c │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #216] @ 3162c4 │ │ │ │ ldr r2, [pc, #216] @ 3162c8 │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, r4, #20 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #22 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r6, [pc, #192] @ 3162cc │ │ │ │ ldr r1, [pc, #192] @ 3162d0 │ │ │ │ add ip, r4, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ add r0, r0, #32000 @ 0x7d00 │ │ │ │ add r0, r0, #160 @ 0xa0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r1, [pc, #152] @ 3162d4 │ │ │ │ mov r2, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74f290 │ │ │ │ + bl 74f2d8 │ │ │ │ ldr r1, [pc, #140] @ 3162d8 │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [pc, #136] @ 3162dc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r3, [pc, #120] @ 3162e0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7510c0 │ │ │ │ + bl 751108 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -199283,27 +199283,27 @@ │ │ │ │ ldr r1, [pc, #64] @ 3162e8 │ │ │ │ ldr r0, [pc, #64] @ 3162ec │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #81 @ 0x51 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - strheq r7, [sp], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq r7, sp, r4, lsl #28 │ │ │ │ addseq r4, r9, r8, asr #24 │ │ │ │ - strdeq r5, [r1], r0 │ │ │ │ - rsbeq r7, sp, ip, lsl #27 │ │ │ │ - rsbeq r5, ip, r4, lsl r2 │ │ │ │ - rsbseq sp, r0, r4, lsl #9 │ │ │ │ - ldrdeq r1, [sp], #-0 @ │ │ │ │ - rsbseq sp, r0, r8, asr #1 │ │ │ │ + addeq r5, r1, r0, asr #20 │ │ │ │ + ldrdeq r7, [sp], #-220 @ 0xffffff24 @ │ │ │ │ + rsbeq r5, ip, r4, ror #4 │ │ │ │ + ldrsbeq sp, [r0], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq r1, sp, r0, lsr #2 │ │ │ │ + rsbseq sp, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ andeq r3, r0, ip, asr r8 │ │ │ │ - addeq r5, r1, r4, lsr r9 │ │ │ │ - ldrdeq r7, [sp], #-200 @ 0xffffff38 @ │ │ │ │ - ldrsheq r3, [r3], #-72 @ 0xffffffb8 @ │ │ │ │ + addeq r5, r1, r4, lsl #19 │ │ │ │ + rsbeq r7, sp, r8, lsr #26 │ │ │ │ + rsbseq r3, r3, r8, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #220] @ 3163e4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -199311,41 +199311,41 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #204] @ 3163e8 │ │ │ │ ldr r1, [pc, #204] @ 3163ec │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #184] @ 3163f0 │ │ │ │ ldr r1, [pc, #184] @ 3163f4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #107 @ 0x6b │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #64 @ 0x40 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #152] @ 3163f8 │ │ │ │ ldr r1, [pc, #152] @ 3163fc │ │ │ │ add r4, r4, #84 @ 0x54 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r1, [pc, #120] @ 316400 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74f8b8 │ │ │ │ + bl 74f900 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #96] @ 316404 │ │ │ │ ldr r3, [pc, #96] @ 316408 │ │ │ │ ldr r0, [pc, #96] @ 31640c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ orr r2, r2, #64 @ 0x40 │ │ │ │ @@ -199357,23 +199357,23 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldrdeq r5, [r1], r4 │ │ │ │ - rsbeq r5, ip, r8, lsl #2 │ │ │ │ - rsbseq sp, r0, r0, lsl #7 │ │ │ │ - rsbeq r7, sp, r8, ror #24 │ │ │ │ - rsbeq r7, sp, r8, lsl #25 │ │ │ │ - rsbeq r5, sp, r4, lsr #7 │ │ │ │ - rsbeq lr, ip, ip, ror r5 │ │ │ │ + addeq r5, r1, r4, lsr #18 │ │ │ │ + rsbeq r5, ip, r8, asr r1 │ │ │ │ + ldrsbeq sp, [r0], #-48 @ 0xffffffd0 @ │ │ │ │ + strheq r7, [sp], #-200 @ 0xffffff38 @ │ │ │ │ + ldrdeq r7, [sp], #-200 @ 0xffffff38 @ │ │ │ │ + strdeq r5, [sp], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq lr, ip, ip, asr #11 │ │ │ │ addseq sp, r6, r8, lsl #21 │ │ │ │ - strheq r7, [sp], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq r7, sp, r8, lsl #24 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r1, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 316474 │ │ │ │ @@ -199383,28 +199383,28 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r3, [pc, #40] @ 316480 │ │ │ │ mov r2, #416 @ 0x1a0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r0, #32000 @ 0x7d00 │ │ │ │ add r1, r1, #160 @ 0xa0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 6e67b8 │ │ │ │ - @ instruction: 0x008157b0 │ │ │ │ - rsbeq r7, sp, ip, asr #22 │ │ │ │ - rsbeq r7, sp, r4, lsr fp │ │ │ │ - rsbeq r6, sp, r8, lsr #29 │ │ │ │ + b 6e6800 │ │ │ │ + addeq r5, r1, r0, lsl #16 │ │ │ │ + @ instruction: 0x006d7b9c │ │ │ │ + rsbeq r7, sp, r4, lsl #23 │ │ │ │ + strdeq r6, [sp], #-232 @ 0xffffff18 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #168] @ 316544 │ │ │ │ mov r8, r1 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -199413,52 +199413,52 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r4, #20 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #22 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r6, [pc, #128] @ 316550 │ │ │ │ ldr r1, [pc, #128] @ 316554 │ │ │ │ add ip, r4, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r6 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ add r0, r0, #32000 @ 0x7d00 │ │ │ │ add r0, r0, #160 @ 0xa0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, #1 │ │ │ │ strb r3, [r5, #3368] @ 0xd28 │ │ │ │ str r4, [sp] │ │ │ │ str r1, [r5, #3372] @ 0xd2c │ │ │ │ ldr r1, [pc, #68] @ 316558 │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [pc, #64] @ 31655c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r5, #32000 @ 0x7d00 │ │ │ │ add r0, r0, #84 @ 0x54 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 750f98 │ │ │ │ - addeq r5, r1, r0, asr #14 │ │ │ │ - ldrdeq r7, [sp], #-160 @ 0xffffff60 @ │ │ │ │ - strheq r7, [sp], #-164 @ 0xffffff5c @ │ │ │ │ - rsbeq r4, ip, r0, asr pc │ │ │ │ - rsbseq sp, r0, r4, asr #3 │ │ │ │ - rsbseq ip, r0, r0, lsl #28 │ │ │ │ + b 750fe0 │ │ │ │ + umulleq r5, r1, r0, r7 │ │ │ │ + rsbeq r7, sp, r0, lsr #22 │ │ │ │ + rsbeq r7, sp, r4, lsl #22 │ │ │ │ + rsbeq r4, ip, r0, lsr #31 │ │ │ │ + rsbseq sp, r0, r4, lsl r2 │ │ │ │ + rsbseq ip, r0, r0, asr lr │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ │ │ │ │ 00316560 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -199498,15 +199498,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 8adccc │ │ │ │ + bl 8add14 │ │ │ │ cmp r1, #0 │ │ │ │ mov r5, r0 │ │ │ │ blt 316818 │ │ │ │ cmp r7, r1 │ │ │ │ cmpeq r6, r5 │ │ │ │ bne 3167a8 │ │ │ │ ldr r3, [pc, #600] @ 31688c │ │ │ │ @@ -199514,15 +199514,15 @@ │ │ │ │ sbcs r3, r8, r7 │ │ │ │ bcc 31685c │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ strd r2, [sp, #64] @ 0x40 │ │ │ │ - bl 813c3c │ │ │ │ + bl 813c84 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ orrs r3, r6, r7 │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ beq 3165b8 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ mov ip, r5 │ │ │ │ @@ -199556,68 +199556,68 @@ │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, sl │ │ │ │ str ip, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str fp, [sp, #16] │ │ │ │ str fp, [sp, #12] │ │ │ │ - bl 8aa194 │ │ │ │ + bl 8aa1dc │ │ │ │ cmp r0, #0 │ │ │ │ blt 31673c │ │ │ │ ands r0, r0, #2 │ │ │ │ bne 31668c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldrd r8, [sp, #64] @ 0x40 │ │ │ │ add r2, r3, r4 │ │ │ │ str r0, [sp, #12] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ strd r8, [sp] │ │ │ │ - bl 8adecc │ │ │ │ + bl 8adf14 │ │ │ │ cmp r0, #0 │ │ │ │ bge 31668c │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r8, [sp, #60] @ 0x3c │ │ │ │ - bl 751fac │ │ │ │ + bl 751ff4 │ │ │ │ rsb r5, r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 8138e0 │ │ │ │ + bl 813928 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7581fc │ │ │ │ + bl 758244 │ │ │ │ ldr r3, [pc, #284] @ 316890 │ │ │ │ ldr r1, [pc, #284] @ 316894 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [pc, #276] @ 316898 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #99 @ 0x63 │ │ │ │ str r4, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 99bb4c │ │ │ │ + bl 99bb94 │ │ │ │ b 3165c0 │ │ │ │ ldr r9, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ mov r0, r9 │ │ │ │ - bl 751fac │ │ │ │ + bl 751ff4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 7581fc │ │ │ │ + bl 758244 │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 8138e0 │ │ │ │ + bl 813928 │ │ │ │ ldr r3, [pc, #196] @ 31689c │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ stm sp, {r3, r9} │ │ │ │ ldr r1, [pc, #180] @ 3168a0 │ │ │ │ ldr r3, [pc, #180] @ 3168a4 │ │ │ │ @@ -199626,31 +199626,31 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #32] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r7, [sp, #20] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r0, [sp, #24] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 3165c0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 8138e0 │ │ │ │ + bl 813928 │ │ │ │ ldr ip, [pc, #128] @ 3168a8 │ │ │ │ ldr r3, [pc, #128] @ 3168ac │ │ │ │ ldr r1, [pc, #128] @ 3168b0 │ │ │ │ add ip, pc, ip │ │ │ │ rsb r5, r5, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #76 @ 0x4c │ │ │ │ mov r4, r8 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {r5, ip, lr} │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 99bb4c │ │ │ │ + bl 99bb94 │ │ │ │ b 3165c0 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ 3168b4 │ │ │ │ ldr r1, [pc, #80] @ 3168b8 │ │ │ │ ldr r0, [pc, #80] @ 3168bc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -199658,26 +199658,26 @@ │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #95 @ 0x5f │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ umullseq r4, r9, ip, r8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r4, r9, ip, asr #16 │ │ │ │ svcvc 0x00fffe00 │ │ │ │ - rsbeq r7, sp, ip, lsl #18 │ │ │ │ - rsbeq r7, sp, ip, asr r8 │ │ │ │ - addeq r5, r1, r0, asr #9 │ │ │ │ - rsbeq r7, sp, ip, lsr r8 │ │ │ │ - rsbeq r7, sp, r8, ror #15 │ │ │ │ - addeq r5, r1, r4, asr r4 │ │ │ │ - rsbeq r7, sp, r4, asr #15 │ │ │ │ - addeq r5, r1, r0, lsl r4 │ │ │ │ - rsbeq r7, sp, r4, lsr #15 │ │ │ │ - ldrdeq r5, [r1], ip │ │ │ │ - rsbeq r7, sp, r0, ror r7 │ │ │ │ - strdeq r7, [sp], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq r7, sp, ip, asr r9 │ │ │ │ + rsbeq r7, sp, ip, lsr #17 │ │ │ │ + addeq r5, r1, r0, lsl r5 │ │ │ │ + rsbeq r7, sp, ip, lsl #17 │ │ │ │ + rsbeq r7, sp, r8, lsr r8 │ │ │ │ + addeq r5, r1, r4, lsr #9 │ │ │ │ + rsbeq r7, sp, r4, lsl r8 │ │ │ │ + addeq r5, r1, r0, ror #8 │ │ │ │ + strdeq r7, [sp], #-116 @ 0xffffff8c @ │ │ │ │ + addeq r5, r1, ip, lsr #8 │ │ │ │ + rsbeq r7, sp, r0, asr #15 │ │ │ │ + rsbeq r7, sp, r0, asr #16 │ │ │ │ │ │ │ │ 003168c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #844] @ 316c24 │ │ │ │ @@ -199709,29 +199709,29 @@ │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ mov r5, r2 │ │ │ │ str r2, [r4, #12] │ │ │ │ cmp r3, r5 │ │ │ │ bcc 316ad0 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d8aec │ │ │ │ + bl 9d8b34 │ │ │ │ cmp r1, #0 │ │ │ │ bne 316b3c │ │ │ │ cmp r0, #65536 @ 0x10000 │ │ │ │ bcs 316b6c │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d8aec │ │ │ │ + bl 9d8b34 │ │ │ │ cmp r1, #0 │ │ │ │ bne 316ba0 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ cmn r0, #1 │ │ │ │ beq 316998 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d8aec │ │ │ │ + bl 9d8b34 │ │ │ │ cmp r1, #0 │ │ │ │ bne 316bd0 │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [pc, #648] @ 316c2c │ │ │ │ ldr r3, [pc, #640] @ 316c28 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -199746,15 +199746,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ cmp r2, r3 │ │ │ │ bne 316c20 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 817de0 │ │ │ │ + bl 817e28 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r5, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ bne 316b20 │ │ │ │ cmp r0, #0 │ │ │ │ bne 316a20 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -199770,18 +199770,18 @@ │ │ │ │ bne 316944 │ │ │ │ mov r3, #512 @ 0x200 │ │ │ │ mov r5, r3 │ │ │ │ str r3, [r4, #12] │ │ │ │ b 31694c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 817de0 │ │ │ │ + bl 817e28 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 813c3c │ │ │ │ + bl 813c84 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r5, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq 316b04 │ │ │ │ cmp r5, #0 │ │ │ │ bne 316a80 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -199814,15 +199814,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #166 @ 0xa6 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ mov r0, #0 │ │ │ │ b 31699c │ │ │ │ cmp r7, #0 │ │ │ │ bne 316c00 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r5, #0 │ │ │ │ str r3, [r4, #8] │ │ │ │ @@ -199841,81 +199841,81 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #172 @ 0xac │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 316afc │ │ │ │ ldr r3, [pc, #212] @ 316c48 │ │ │ │ ldr ip, [pc, #212] @ 316c4c │ │ │ │ ldr lr, [pc, #212] @ 316c50 │ │ │ │ ldr r1, [pc, #212] @ 316c54 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #182 @ 0xb6 │ │ │ │ mov r0, r6 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 316afc │ │ │ │ ldr r3, [pc, #176] @ 316c58 │ │ │ │ ldr ip, [pc, #176] @ 316c5c │ │ │ │ ldr r1, [pc, #176] @ 316c60 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #188 @ 0xbc │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 316afc │ │ │ │ ldr r3, [pc, #140] @ 316c64 │ │ │ │ ldr ip, [pc, #140] @ 316c68 │ │ │ │ ldr r1, [pc, #140] @ 316c6c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #196 @ 0xc4 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 316afc │ │ │ │ mov r3, #512 @ 0x200 │ │ │ │ cmp r5, #0 │ │ │ │ str r3, [r4, #8] │ │ │ │ bne 316a80 │ │ │ │ mov r5, #512 @ 0x200 │ │ │ │ str r5, [r4, #12] │ │ │ │ b 316a80 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ bl 255730 │ │ │ │ addseq r4, r9, ip, lsr r5 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r4, r9, r8, ror r4 │ │ │ │ - addeq r5, r1, r8, ror #2 │ │ │ │ - ldrdeq r7, [sp], #-80 @ 0xffffffb0 @ │ │ │ │ - strdeq r7, [sp], #-72 @ 0xffffffb8 @ │ │ │ │ - strdeq r5, [r1], r8 │ │ │ │ - rsbeq r7, sp, r0, lsr #11 │ │ │ │ - rsbeq r7, sp, ip, lsl #9 │ │ │ │ - addeq r5, r1, r4, asr #1 │ │ │ │ - rsbeq r7, sp, r4, lsr #11 │ │ │ │ + @ instruction: 0x008151b8 │ │ │ │ + rsbeq r7, sp, r0, lsr #12 │ │ │ │ + rsbeq r7, sp, r8, asr #10 │ │ │ │ + addeq r5, r1, r8, asr #2 │ │ │ │ + strdeq r7, [sp], #-80 @ 0xffffffb0 @ │ │ │ │ + ldrdeq r7, [sp], #-76 @ 0xffffffb4 @ │ │ │ │ + addeq r5, r1, r4, lsl r1 │ │ │ │ + strdeq r7, [sp], #-84 @ 0xffffffac @ │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - rsbeq r7, sp, r8, asr r4 │ │ │ │ - umulleq r5, r1, r4, r0 │ │ │ │ - rsbeq r7, sp, r4, lsr #11 │ │ │ │ - rsbeq r7, sp, r8, lsr #8 │ │ │ │ - addeq r5, r1, r4, rrx │ │ │ │ - rsbeq r7, sp, ip, lsr #11 │ │ │ │ - strdeq r7, [sp], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq r7, sp, r8, lsr #9 │ │ │ │ + addeq r5, r1, r4, ror #1 │ │ │ │ + strdeq r7, [sp], #-84 @ 0xffffffac @ │ │ │ │ + rsbeq r7, sp, r8, ror r4 │ │ │ │ + strheq r5, [r1], r4 │ │ │ │ + strdeq r7, [sp], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq r7, sp, r8, asr #8 │ │ │ │ │ │ │ │ 00316c70 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -199935,67 +199935,67 @@ │ │ │ │ str r1, [sp] │ │ │ │ mov r9, #0 │ │ │ │ adc r1, r5, r5 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 814204 │ │ │ │ + bl 81424c │ │ │ │ cmp r0, r5 │ │ │ │ blt 316db0 │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ cmp r3, #1 │ │ │ │ beq 316d70 │ │ │ │ cmp r3, #2 │ │ │ │ beq 316d08 │ │ │ │ cmp r3, r5 │ │ │ │ bne 316dd0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 815ff4 │ │ │ │ + bl 81603c │ │ │ │ mov r5, r0 │ │ │ │ ldr r7, [r4, #72] @ 0x48 │ │ │ │ cmp r7, #4 │ │ │ │ beq 316d80 │ │ │ │ ldr r8, [r4, #76] @ 0x4c │ │ │ │ cmp r8, #4 │ │ │ │ beq 316d9c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 815ffc │ │ │ │ + bl 816044 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 815cac │ │ │ │ + bl 815cf4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 817984 │ │ │ │ + bl 8179cc │ │ │ │ ldr r2, [r4, #68] @ 0x44 │ │ │ │ ldr r1, [r4, #64] @ 0x40 │ │ │ │ - bl 80c0ac │ │ │ │ + bl 80c0f4 │ │ │ │ mov r0, #1 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r7, [r4, #72] @ 0x48 │ │ │ │ mov r5, r3 │ │ │ │ cmp r7, #4 │ │ │ │ bne 316d14 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 815d28 │ │ │ │ + bl 815d70 │ │ │ │ ldr r8, [r4, #76] @ 0x4c │ │ │ │ cmp r8, #4 │ │ │ │ mov r7, r0 │ │ │ │ bne 316d20 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 815d28 │ │ │ │ + bl 815d70 │ │ │ │ mov r8, r0 │ │ │ │ b 316d20 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -200061,27 +200061,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #236] @ 316fa4 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 316ef8 │ │ │ │ ldr r3, [pc, #212] @ 316fa8 │ │ │ │ ldr r0, [pc, #212] @ 316fac │ │ │ │ ldr r1, [pc, #212] @ 316fb0 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r0, r6} │ │ │ │ ldr r2, [pc, #200] @ 316fb4 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ @@ -200112,27 +200112,27 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r0, r7} │ │ │ │ ldr r2, [pc, #60] @ 316fc4 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 316ef8 │ │ │ │ - umulleq r4, r1, r8, sp │ │ │ │ - rsbeq r7, sp, r0, ror #6 │ │ │ │ - rsbeq r7, sp, r4, lsr #2 │ │ │ │ + addeq r4, r1, r8, ror #27 │ │ │ │ + strheq r7, [sp], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq r7, sp, r4, ror r1 │ │ │ │ andeq r0, r0, r6, lsl r1 │ │ │ │ - addeq r4, r1, r8, ror #26 │ │ │ │ - strdeq r7, [sp], #-32 @ 0xffffffe0 @ │ │ │ │ - strdeq r7, [sp], #-0 @ │ │ │ │ + @ instruction: 0x00814db8 │ │ │ │ + rsbeq r7, sp, r0, asr #6 │ │ │ │ + rsbeq r7, sp, r0, asr #2 │ │ │ │ andeq r0, r0, lr, lsl #2 │ │ │ │ - addeq r4, r1, ip, asr #25 │ │ │ │ - rsbeq r7, sp, r4, ror r2 │ │ │ │ - rsbeq r7, sp, r4, asr r0 │ │ │ │ + addeq r4, r1, ip, lsl sp │ │ │ │ + rsbeq r7, sp, r4, asr #5 │ │ │ │ + rsbeq r7, sp, r4, lsr #1 │ │ │ │ andeq r0, r0, r2, lsl r1 │ │ │ │ │ │ │ │ 00316fc8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -200427,25 +200427,25 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov r6, #0 │ │ │ │ bl 255340 │ │ │ │ mov r7, #0 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ strd r6, [r9] │ │ │ │ - bl 815160 │ │ │ │ + bl 8151a8 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r6, #512 @ 0x200 │ │ │ │ mov r7, #0 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ strd r6, [sp] │ │ │ │ - bl 8adecc │ │ │ │ + bl 8adf14 │ │ │ │ ldr fp, [pc, #440] @ 317658 │ │ │ │ add fp, pc, fp │ │ │ │ cmp r0, #0 │ │ │ │ blt 317528 │ │ │ │ ldrb r3, [sp, #562] @ 0x232 │ │ │ │ cmp r3, #85 @ 0x55 │ │ │ │ bne 317528 │ │ │ │ @@ -200466,15 +200466,15 @@ │ │ │ │ ldrb r8, [r4, #6] │ │ │ │ ands r8, r8, #63 @ 0x3f │ │ │ │ beq 31751c │ │ │ │ add r6, r6, #1 │ │ │ │ mul r2, r6, r8 │ │ │ │ mov r3, #0 │ │ │ │ ldrd r0, [r9] │ │ │ │ - bl 9d9fdc │ │ │ │ + bl 9da024 │ │ │ │ ldr r3, [pc, #328] @ 31765c │ │ │ │ sub r2, r0, #1 │ │ │ │ cmp r2, r3 │ │ │ │ bls 31756c │ │ │ │ add r4, r4, #16 │ │ │ │ cmp r4, r7 │ │ │ │ bne 3174d0 │ │ │ │ @@ -200527,46 +200527,46 @@ │ │ │ │ str r0, [sp, #16] │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 317674 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 317598 │ │ │ │ ldr r0, [pc, #64] @ 317678 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 317598 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009939f8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r3, r9, r0, lsl #19 │ │ │ │ strdeq r3, [r0], -lr │ │ │ │ addseq r3, r9, r8, ror #17 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r3, r0, r8, ror #21 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r6, sp, r4, lsl #24 │ │ │ │ - rsbeq r6, sp, ip, lsr #24 │ │ │ │ + rsbeq r6, sp, r4, asr ip │ │ │ │ + rsbeq r6, sp, ip, ror ip │ │ │ │ │ │ │ │ 0031767c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ mov r4, r2 │ │ │ │ @@ -200586,15 +200586,15 @@ │ │ │ │ ldr r9, [sp, #112] @ 0x70 │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [r1, #4] │ │ │ │ str r3, [r1, #8] │ │ │ │ - bl 817e90 │ │ │ │ + bl 817ed8 │ │ │ │ ldr r8, [pc, #800] @ 317a0c │ │ │ │ add r8, pc, r8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 317784 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ @@ -200648,15 +200648,15 @@ │ │ │ │ str r3, [r6] │ │ │ │ b 31770c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ mov r0, r7 │ │ │ │ strd r2, [sp, #48] @ 0x30 │ │ │ │ - bl 815160 │ │ │ │ + bl 8151a8 │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ lsr fp, ip, #30 │ │ │ │ orr fp, fp, r0, lsl #2 │ │ │ │ bic fp, fp, #-1073741824 @ 0xc0000000 │ │ │ │ bic r3, ip, #-1073741824 @ 0xc0000000 │ │ │ │ add r3, r3, fp │ │ │ │ @@ -200716,32 +200716,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str sl, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ stmib sp, {r5, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 317a34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 317738 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ mov r0, r7 │ │ │ │ strd r2, [sp, #48] @ 0x30 │ │ │ │ - bl 815160 │ │ │ │ + bl 8151a8 │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ lsr fp, ip, #30 │ │ │ │ orr fp, fp, r0, lsl #2 │ │ │ │ bic fp, fp, #-1073741824 @ 0xc0000000 │ │ │ │ bic r3, ip, #-1073741824 @ 0xc0000000 │ │ │ │ add r3, r3, fp │ │ │ │ @@ -200784,31 +200784,31 @@ │ │ │ │ ldr r0, [pc, #84] @ 317a38 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 317738 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r3, r9, r0, lsl #15 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r3, r9, r4, lsr r7 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ @ instruction: 0x009936dc │ │ │ │ ldreq r4, [r0], #-261 @ 0xfffffefb │ │ │ │ svc 0x00befbef │ │ │ │ mrclt 15, 7, lr, cr11, cr15, {5} │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ andeq r1, r0, r0, ror sp │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r6, sp, r8, lsl #19 │ │ │ │ - rsbeq r6, sp, r8, ror #17 │ │ │ │ + ldrdeq r6, [sp], #-152 @ 0xffffff68 @ │ │ │ │ + rsbeq r6, sp, r8, lsr r9 │ │ │ │ │ │ │ │ 00317a3c : │ │ │ │ cmp r1, #16 │ │ │ │ cmpls r2, #63 @ 0x3f │ │ │ │ movls r1, #1 │ │ │ │ movhi r1, #0 │ │ │ │ cmp r0, #1024 @ 0x400 │ │ │ │ @@ -200821,15 +200821,15 @@ │ │ │ │ ldr r0, [r0, #1076] @ 0x434 │ │ │ │ adds r0, r0, #1 │ │ │ │ movne r0, #1 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #8] @ 317a88 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757688 │ │ │ │ + b 7576d0 │ │ │ │ addeq r6, fp, ip, lsr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [r0, #752] @ 0x2f0 │ │ │ │ @@ -200848,15 +200848,15 @@ │ │ │ │ add r3, r1, r2 │ │ │ │ asr r1, ip, #31 │ │ │ │ str r3, [sp, #8] │ │ │ │ str lr, [sp, #12] │ │ │ │ asr r3, r2, #31 │ │ │ │ str ip, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 8ae5b4 │ │ │ │ + bl 8ae5fc │ │ │ │ cmp r0, #0 │ │ │ │ blt 317b18 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -200865,17 +200865,17 @@ │ │ │ │ rsb r0, r0, #0 │ │ │ │ bl 253bac │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #16] @ 317b3c │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 99c710 │ │ │ │ + b 99c758 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ - ldrdeq r6, [sp], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq r6, sp, ip, lsr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #288] @ 317c78 │ │ │ │ ldr r3, [pc, #288] @ 317c7c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -200931,65 +200931,65 @@ │ │ │ │ beq 317c60 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 317c98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 317ba0 │ │ │ │ ldr r0, [pc, #52] @ 317c9c │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 317ba0 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r3, r9, r4, asr #5 │ │ │ │ andeq r4, r0, r0 │ │ │ │ umullseq r3, r9, r8, r2 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r3, r9, r4, ror r2 │ │ │ │ muleq r0, ip, r3 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r6, sp, ip, asr #13 │ │ │ │ - rsbeq r6, sp, ip, ror #13 │ │ │ │ + rsbeq r6, sp, ip, lsl r7 │ │ │ │ + rsbeq r6, sp, ip, lsr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #140] @ 317d44 │ │ │ │ ldr r2, [pc, #140] @ 317d48 │ │ │ │ ldr r1, [pc, #140] @ 317d4c │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r1, [pc, #112] @ 317d50 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 75165c │ │ │ │ + bl 7516a4 │ │ │ │ ldr r3, [pc, #100] @ 317d54 │ │ │ │ ldr r1, [pc, #100] @ 317d58 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #14 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74f8b8 │ │ │ │ + bl 74f900 │ │ │ │ ldr r2, [pc, #76] @ 317d5c │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ orr r3, r3, #4 │ │ │ │ str r2, [r4, #84] @ 0x54 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ @@ -200997,17 +200997,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq r4, r1, r8 │ │ │ │ - rsbeq r3, ip, ip, asr r7 │ │ │ │ - ldrsbeq fp, [r0], #-148 @ 0xffffff6c @ │ │ │ │ + addeq r4, r1, r8, asr r0 │ │ │ │ + rsbeq r3, ip, ip, lsr #15 │ │ │ │ + rsbseq fp, r0, r4, lsr #20 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ addseq ip, r6, r8, ror r1 │ │ │ │ addeq r6, fp, ip, lsl r7 │ │ │ │ ldrb r3, [r0, #777] @ 0x309 │ │ │ │ cmp r3, #0 │ │ │ │ beq 317d80 │ │ │ │ @@ -201213,27 +201213,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #12] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #312] @ 31820c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 317f14 │ │ │ │ ldr ip, [pc, #300] @ 318210 │ │ │ │ ldr ip, [r0, ip] │ │ │ │ ldrh ip, [ip] │ │ │ │ cmp ip, #0 │ │ │ │ beq 317ea4 │ │ │ │ ldr ip, [pc, #268] @ 318204 │ │ │ │ @@ -201253,69 +201253,69 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ strd r8, [sp, #24] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 318214 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r1, [r4, #1076] @ 0x434 │ │ │ │ b 317ea4 │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #132] @ 318218 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r1, [r4, #1076] @ 0x434 │ │ │ │ b 317ea4 │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #96] @ 31821c │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 317f14 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r3, r9, ip, lsr r0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r3, r9, r8, lsl r0 │ │ │ │ addseq r2, r9, r4, asr #31 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ - ldrdeq r3, [r1], ip │ │ │ │ - addeq r3, r1, r4, asr #27 │ │ │ │ - addeq r3, r1, r0, asr #25 │ │ │ │ - rsbeq r6, sp, r0, lsl r5 │ │ │ │ - umulleq r3, r1, ip, ip │ │ │ │ - rsbeq r6, sp, r8, ror #9 │ │ │ │ + addeq r3, r1, ip, lsr #28 │ │ │ │ + addeq r3, r1, r4, lsl lr │ │ │ │ + addeq r3, r1, r0, lsl sp │ │ │ │ + rsbeq r6, sp, r0, ror #10 │ │ │ │ + addeq r3, r1, ip, ror #25 │ │ │ │ + rsbeq r6, sp, r8, lsr r5 │ │ │ │ andeq r0, r0, sp, lsr #3 │ │ │ │ andeq r4, r0, ip, lsl r7 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - strheq r6, [sp], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbeq r6, sp, ip, lsl #8 │ │ │ │ strdeq r4, [r0], -r8 │ │ │ │ - rsbeq r6, sp, r4, asr r2 │ │ │ │ - @ instruction: 0x006d629c │ │ │ │ - rsbeq r6, sp, r0, lsr #6 │ │ │ │ + rsbeq r6, sp, r4, lsr #5 │ │ │ │ + rsbeq r6, sp, ip, ror #5 │ │ │ │ + rsbeq r6, sp, r0, ror r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #1100] @ 318684 │ │ │ │ ldr ip, [pc, #1100] @ 318688 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -201341,15 +201341,15 @@ │ │ │ │ add r3, r8, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #12 │ │ │ │ addeq r5, sp, #36 @ 0x24 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r2, [r0, #760] @ 0x2f8 │ │ │ │ ldr r1, [r0, #764] @ 0x2fc │ │ │ │ add r7, r0, #768 @ 0x300 │ │ │ │ orrs r3, r2, r1 │ │ │ │ mov r4, r0 │ │ │ │ beq 318370 │ │ │ │ ldr r3, [r0, #756] @ 0x2f4 │ │ │ │ @@ -201369,21 +201369,21 @@ │ │ │ │ ldr r2, [pc, #928] @ 3186a0 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #16] │ │ │ │ str sl, [sp, #8] │ │ │ │ - bl 70f5c4 │ │ │ │ + bl 70f60c │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ beq 318398 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 99c014 │ │ │ │ + bl 99c05c │ │ │ │ ldr r2, [pc, #876] @ 3186a4 │ │ │ │ ldr r3, [pc, #844] @ 318688 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -201400,47 +201400,47 @@ │ │ │ │ ldr r1, [pc, #816] @ 3186ac │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #812] @ 3186b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #80 @ 0x50 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 318324 │ │ │ │ mov r0, fp │ │ │ │ - bl 70ccd8 │ │ │ │ + bl 70cd20 │ │ │ │ ldr r2, [pc, #780] @ 3186b4 │ │ │ │ ldr r1, [pc, #780] @ 3186b8 │ │ │ │ add r8, r8, #104 @ 0x68 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ str r0, [r4, #1060] @ 0x424 │ │ │ │ mov r0, r6 │ │ │ │ str r8, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r1, fp │ │ │ │ bl 34008c │ │ │ │ ldr r0, [r4, #752] @ 0x2f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 318624 │ │ │ │ - bl 815e84 │ │ │ │ + bl 815ecc │ │ │ │ mov r8, #15 │ │ │ │ mov r9, #0 │ │ │ │ mov r3, #0 │ │ │ │ eor r0, r0, #1 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ cmp r0, #0 │ │ │ │ strb r0, [r4, #777] @ 0x309 │ │ │ │ movne r2, #1 │ │ │ │ ldr r0, [r4, #752] @ 0x2f0 │ │ │ │ moveq r2, #3 │ │ │ │ str r5, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ - bl 814204 │ │ │ │ + bl 81424c │ │ │ │ cmp r0, #0 │ │ │ │ blt 318324 │ │ │ │ ldr r0, [r4, #752] @ 0x2f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 31844c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [r4, #1060] @ 0x424 │ │ │ │ @@ -201462,28 +201462,28 @@ │ │ │ │ mov r2, #32768 @ 0x8000 │ │ │ │ strh r2, [r3, #2] │ │ │ │ moveq r8, r1 │ │ │ │ ldrb sl, [r4, #768] @ 0x300 │ │ │ │ moveq fp, #1 │ │ │ │ beq 31849c │ │ │ │ mov r0, sl │ │ │ │ - bl 9d8900 │ │ │ │ + bl 9d8948 │ │ │ │ and fp, r0, #255 @ 0xff │ │ │ │ cmp fp, #1 │ │ │ │ movle r8, #0 │ │ │ │ movgt r8, #1 │ │ │ │ ldrb r9, [r4, #1068] @ 0x42c │ │ │ │ ldr r5, [r4, #756] @ 0x2f4 │ │ │ │ cmp r9, #0 │ │ │ │ ldr r6, [r7, #-8] │ │ │ │ ldr r1, [r7, #-4] │ │ │ │ beq 31862c │ │ │ │ mov r0, r5 │ │ │ │ mov r1, fp │ │ │ │ - bl 9d8900 │ │ │ │ + bl 9d8948 │ │ │ │ mov r5, r0 │ │ │ │ umull r3, r2, r5, r6 │ │ │ │ eor r9, r9, #1 │ │ │ │ cmp r3, #0 │ │ │ │ rsbne r2, r3, #0 │ │ │ │ andne r3, r3, r2 │ │ │ │ clzne r3, r3 │ │ │ │ @@ -201543,89 +201543,89 @@ │ │ │ │ bl 255cd0 │ │ │ │ mvn r3, #0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [r4, #1076] @ 0x434 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [r4, #1072] @ 0x430 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 99c014 │ │ │ │ + bl 99c05c │ │ │ │ b 318330 │ │ │ │ ldr ip, [pc, #248] @ 3186d4 │ │ │ │ ldr r1, [pc, #248] @ 3186d8 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #244] @ 3186dc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #80 @ 0x50 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 318324 │ │ │ │ ldr ip, [pc, #220] @ 3186e0 │ │ │ │ ldr r1, [pc, #220] @ 3186e4 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #216] @ 3186e8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #80 @ 0x50 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 318324 │ │ │ │ strb r0, [r4, #777] @ 0x309 │ │ │ │ b 31844c │ │ │ │ mov r0, r6 │ │ │ │ mov r2, fp │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d9fdc │ │ │ │ + bl 9da024 │ │ │ │ mov r6, r0 │ │ │ │ b 3184c4 │ │ │ │ ldr ip, [pc, #160] @ 3186ec │ │ │ │ ldr r2, [pc, #160] @ 3186f0 │ │ │ │ ldr r1, [pc, #160] @ 3186f4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #120 @ 0x78 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, fp │ │ │ │ bl 56f3fc │ │ │ │ b 318324 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r2, r9, r4, ror #23 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r2, r9, r0, asr #23 │ │ │ │ andeq r3, r0, ip, asr r8 │ │ │ │ - addeq r3, r1, r4, asr sl │ │ │ │ - rsbeq r6, sp, ip, lsr #5 │ │ │ │ - rsbeq r6, sp, r4, asr #5 │ │ │ │ + addeq r3, r1, r4, lsr #21 │ │ │ │ + strdeq r6, [sp], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbeq r6, sp, r4, lsl r3 │ │ │ │ addeq r6, fp, ip, lsr #2 │ │ │ │ addseq r2, r9, r4, ror #21 │ │ │ │ - rsbeq r6, sp, r4, lsl #4 │ │ │ │ - rsbeq r6, sp, r4, ror #3 │ │ │ │ - andeq r0, r0, sl, lsr #6 │ │ │ │ rsbeq r6, sp, r4, asr r2 │ │ │ │ - rsbeq r6, sp, r8, ror #4 │ │ │ │ + rsbeq r6, sp, r4, lsr r2 │ │ │ │ + andeq r0, r0, sl, lsr #6 │ │ │ │ + rsbeq r6, sp, r4, lsr #5 │ │ │ │ + strheq r6, [sp], #-40 @ 0xffffffd8 @ │ │ │ │ cmpeq r9, r1, asr r2 │ │ │ │ @ instruction: 0x07000055 │ │ │ │ streq r0, [r0], #-2567 @ 0xfffff5f9 │ │ │ │ andeq r0, r0, r4, lsl #8 │ │ │ │ andeq r3, r0, r1, lsr r0 │ │ │ │ andeq r4, r0, r2, asr r9 │ │ │ │ - ldrdeq r5, [sp], #-244 @ 0xffffff0c @ │ │ │ │ - rsbeq r5, sp, r0, lsl #31 │ │ │ │ + rsbeq r6, sp, r4, lsr #32 │ │ │ │ + ldrdeq r5, [sp], #-240 @ 0xffffff10 @ │ │ │ │ andeq r0, r0, lr, lsr #6 │ │ │ │ - ldrdeq r5, [sp], #-252 @ 0xffffff04 @ │ │ │ │ - rsbeq r5, sp, r8, asr pc │ │ │ │ + rsbeq r6, sp, ip, lsr #32 │ │ │ │ + rsbeq r5, sp, r8, lsr #31 │ │ │ │ andeq r0, r0, r2, lsr r3 │ │ │ │ - addeq r3, r1, r8, ror r6 │ │ │ │ - rsbeq r2, ip, ip, asr #27 │ │ │ │ - rsbseq fp, r0, r8, asr #32 │ │ │ │ + addeq r3, r1, r8, asr #13 │ │ │ │ + rsbeq r2, ip, ip, lsl lr │ │ │ │ + @ instruction: 0x0070b098 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #636] @ 318990 │ │ │ │ mov r8, r3 │ │ │ │ @@ -201743,26 +201743,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #160] @ 3189b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3187ac │ │ │ │ ldr r3, [pc, #148] @ 3189bc │ │ │ │ ldr r1, [pc, #148] @ 3189c0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ @@ -201781,34 +201781,34 @@ │ │ │ │ ldr r0, [pc, #96] @ 3189d0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r9, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3187ac │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r2, r9, r4, lsl #14 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x009926dc │ │ │ │ - addeq r3, r1, r8, asr r5 │ │ │ │ - addeq r3, r1, r0, asr #10 │ │ │ │ + addeq r3, r1, r8, lsr #11 │ │ │ │ + umulleq r3, r1, r0, r5 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r2, r9, r8, ror #12 │ │ │ │ andeq r5, r0, ip, lsr #2 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r5, sp, r4, lsl sp │ │ │ │ - addeq r3, r1, r0, lsr #7 │ │ │ │ - strdeq r5, [sp], #-176 @ 0xffffff50 @ │ │ │ │ - addeq r3, r1, ip, ror r3 │ │ │ │ - rsbeq r5, sp, r8, asr #23 │ │ │ │ + rsbeq r5, sp, r4, ror #26 │ │ │ │ + strdeq r3, [r1], r0 │ │ │ │ + rsbeq r5, sp, r0, asr #24 │ │ │ │ + addeq r3, r1, ip, asr #7 │ │ │ │ + rsbeq r5, sp, r8, lsl ip │ │ │ │ andeq r0, r0, sp, lsr #3 │ │ │ │ - rsbeq r5, sp, r0, lsl #26 │ │ │ │ + rsbeq r5, sp, r0, asr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #356] @ 318b50 │ │ │ │ sub sp, sp, #32 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -201822,29 +201822,29 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ mov r3, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r5, [pc, #304] @ 318b64 │ │ │ │ ldr r3, [pc, #304] @ 318b68 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 318ab8 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #778] @ 0x30a │ │ │ │ strb r3, [r4, #776] @ 0x308 │ │ │ │ mov r1, #1 │ │ │ │ add r0, r4, #888 @ 0x378 │ │ │ │ - bl 70cae8 │ │ │ │ + bl 70cb30 │ │ │ │ mvn r2, #127 @ 0x7f │ │ │ │ strb r2, [r4, #779] @ 0x30b │ │ │ │ mvn r3, #0 │ │ │ │ ldr r2, [pc, #244] @ 318b6c │ │ │ │ str r3, [r4, #1076] @ 0x434 │ │ │ │ ldr r3, [pc, #216] @ 318b58 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -201881,42 +201881,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 318b7c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 318a4c │ │ │ │ ldr r0, [pc, #64] @ 318b80 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 318a4c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ - ldrdeq r3, [r1], ip │ │ │ │ + addeq r3, r1, ip, lsr #6 │ │ │ │ addseq r2, r9, ip, lsl r4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r5, sp, r4, lsr #22 │ │ │ │ - rsbeq r5, sp, ip, lsr fp │ │ │ │ + rsbeq r5, sp, r4, ror fp │ │ │ │ + rsbeq r5, sp, ip, lsl #23 │ │ │ │ addseq r2, r9, r8, ror #7 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r2, r9, r0, lsr #7 │ │ │ │ andeq r1, r0, ip, asr ip │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r5, sp, ip, lsl #23 │ │ │ │ - rsbeq r5, sp, r0, lsr #23 │ │ │ │ + ldrdeq r5, [sp], #-188 @ 0xffffff44 @ │ │ │ │ + strdeq r5, [sp], #-176 @ 0xffffff50 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #3828] @ 319a94 │ │ │ │ ldr r1, [pc, #3828] @ 319a98 │ │ │ │ @@ -201990,23 +201990,23 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp, #60] @ 0x3c │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ str r5, [sp, #68] @ 0x44 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3532] @ 319ab4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ b 318f40 │ │ │ │ cmp r7, #152 @ 0x98 │ │ │ │ bne 318ee0 │ │ │ │ ldrb r2, [r4, #769] @ 0x301 │ │ │ │ cmp r2, #0 │ │ │ │ beq 319360 │ │ │ │ @@ -202176,15 +202176,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ @@ -202192,15 +202192,15 @@ │ │ │ │ str r4, [sp, #28] │ │ │ │ str r7, [sp, #24] │ │ │ │ str r6, [sp, #20] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2768] @ 319ac0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 318e98 │ │ │ │ sub ip, r3, #32 │ │ │ │ lsr r0, r0, ip │ │ │ │ rsb lr, r3, #64 @ 0x40 │ │ │ │ orr r0, r0, r1, lsl lr │ │ │ │ sub r3, r3, #64 @ 0x40 │ │ │ │ orr r0, r0, r1, lsr r3 │ │ │ │ @@ -202376,23 +202376,23 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str fp, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2008] @ 319ac8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldrb r2, [r4, #769] @ 0x301 │ │ │ │ ldrb ip, [r4, #768] @ 0x300 │ │ │ │ b 319204 │ │ │ │ cmp lr, #4 │ │ │ │ cmpls r2, #1 │ │ │ │ bne 319020 │ │ │ │ cmp sl, #1 │ │ │ │ @@ -202494,28 +202494,28 @@ │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #56] @ 0x38 │ │ │ │ str r9, [sp, #60] @ 0x3c │ │ │ │ str r9, [sp, #64] @ 0x40 │ │ │ │ str r9, [sp, #68] @ 0x44 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp] │ │ │ │ mov r5, r9 │ │ │ │ mov r6, r9 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1524] @ 319ad0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ b 318f40 │ │ │ │ lsr r0, r0, ip │ │ │ │ rsb r3, ip, #32 │ │ │ │ orr r0, r0, r1, lsl r3 │ │ │ │ sub r3, ip, #32 │ │ │ │ orr r0, r0, r1, lsr r3 │ │ │ │ @@ -202569,23 +202569,23 @@ │ │ │ │ beq 319a4c │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1248] @ 319ad4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ b 318f40 │ │ │ │ add r3, r4, r3 │ │ │ │ ldrb r6, [r3, #788] @ 0x314 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #1168] @ 319aa4 │ │ │ │ mov r9, r6 │ │ │ │ @@ -202612,25 +202612,25 @@ │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str sl, [sp, #8] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1076] @ 319adc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 319038 │ │ │ │ cmp lr, #1 │ │ │ │ mov r0, r3 │ │ │ │ bhi 31909c │ │ │ │ b 318e24 │ │ │ │ add r2, r4, #780 @ 0x30c │ │ │ │ ldrh r1, [r2] │ │ │ │ @@ -202661,23 +202661,23 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #896] @ 319ae4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ b 318f40 │ │ │ │ mov r0, r2 │ │ │ │ b 319094 │ │ │ │ ldr r3, [pc, #864] @ 319ae0 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ @@ -202697,23 +202697,23 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str fp, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #756] @ 319ae8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldrb r2, [r4, #769] @ 0x301 │ │ │ │ ldrb ip, [r4, #768] @ 0x300 │ │ │ │ b 319204 │ │ │ │ ldr r2, [pc, #704] @ 319acc │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ @@ -202735,25 +202735,25 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r5, [sp, #12] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #600] @ 319aec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 319104 │ │ │ │ ldr r3, [pc, #512] @ 319aa4 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mvn r9, #0 │ │ │ │ ldr sl, [r2, r3] │ │ │ │ mov r5, #0 │ │ │ │ mov r6, r9 │ │ │ │ @@ -202776,22 +202776,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ stm sp, {r5, r7} │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #456] @ 319af4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ b 318f04 │ │ │ │ eor r0, r2, r0, lsl #24 │ │ │ │ and r0, r0, #-16777216 @ 0xff000000 │ │ │ │ eor r0, r0, r2 │ │ │ │ b 319094 │ │ │ │ ldr r0, [pc, #424] @ 319af8 │ │ │ │ @@ -202799,123 +202799,123 @@ │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp, #12] │ │ │ │ stmib sp, {r6, r7} │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 318e98 │ │ │ │ ldr r0, [pc, #384] @ 319afc │ │ │ │ mov r2, r5 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldrb r2, [r4, #769] @ 0x301 │ │ │ │ ldrb ip, [r4, #768] @ 0x300 │ │ │ │ b 319204 │ │ │ │ ldr r0, [pc, #356] @ 319b00 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldrb r2, [r4, #769] @ 0x301 │ │ │ │ ldrb ip, [r4, #768] @ 0x300 │ │ │ │ b 319204 │ │ │ │ ldr r0, [pc, #328] @ 319b04 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, fp │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 319104 │ │ │ │ mov r9, r1 │ │ │ │ mov r5, r9 │ │ │ │ mov r6, r9 │ │ │ │ b 318f50 │ │ │ │ ldr r0, [pc, #288] @ 319b08 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ b 318f40 │ │ │ │ ldr r0, [pc, #264] @ 319b0c │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ b 318f04 │ │ │ │ ldr r0, [pc, #240] @ 319b10 │ │ │ │ mov r3, sl │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 319038 │ │ │ │ ldr r0, [pc, #220] @ 319b14 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ b 318f40 │ │ │ │ ldr r0, [pc, #196] @ 319b18 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ b 318f40 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #168] @ 319b1c │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ mov r5, r9 │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ mov r6, r9 │ │ │ │ b 318f40 │ │ │ │ addseq r2, r9, r8, ror r2 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r2, r9, r0, asr r2 │ │ │ │ tsteq r1, r1 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r4, r0, r8, ror ip │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - @ instruction: 0x006d5a98 │ │ │ │ + rsbeq r5, sp, r8, ror #21 │ │ │ │ addseq r1, r9, ip, ror pc │ │ │ │ andeq r3, r0, r4, lsl #29 │ │ │ │ - rsbeq r5, sp, ip, asr sl │ │ │ │ + rsbeq r5, sp, ip, lsr #21 │ │ │ │ andeq r2, r0, r0, ror pc │ │ │ │ - rsbeq r5, sp, ip, ror #10 │ │ │ │ + strheq r5, [sp], #-92 @ 0xffffffa4 @ │ │ │ │ andeq r4, r0, r4, lsr #4 │ │ │ │ - rsbeq r5, sp, ip, ror #7 │ │ │ │ - rsbeq r5, sp, r8, ror #4 │ │ │ │ + rsbeq r5, sp, ip, lsr r4 │ │ │ │ + strheq r5, [sp], #-40 @ 0xffffffd8 @ │ │ │ │ andeq r1, r0, r0, lsl #16 │ │ │ │ - strheq r5, [sp], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq r5, sp, r0, lsl #6 │ │ │ │ andeq r3, r0, r8, lsr r5 │ │ │ │ - rsbeq r5, sp, r4, ror r0 │ │ │ │ - rsbeq r4, sp, r4, ror #31 │ │ │ │ + rsbeq r5, sp, r4, asr #1 │ │ │ │ rsbeq r5, sp, r4, lsr r0 │ │ │ │ + rsbeq r5, sp, r4, lsl #1 │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ - ldrdeq r4, [sp], #-208 @ 0xffffff30 @ │ │ │ │ - rsbeq r5, sp, r4, asr #2 │ │ │ │ - @ instruction: 0x006d4e9c │ │ │ │ - strdeq r4, [sp], #-228 @ 0xffffff1c @ │ │ │ │ - rsbeq r4, sp, r0, asr pc │ │ │ │ - rsbeq r4, sp, r8, asr #27 │ │ │ │ - rsbeq r4, sp, r8, lsr sp │ │ │ │ - strheq r4, [sp], #-240 @ 0xffffff10 @ │ │ │ │ - rsbeq r4, sp, r0, ror #27 │ │ │ │ - rsbeq r4, sp, ip, lsr lr │ │ │ │ - @ instruction: 0x006d4e9c │ │ │ │ + rsbeq r4, sp, r0, lsr #28 │ │ │ │ + @ instruction: 0x006d5194 │ │ │ │ + rsbeq r4, sp, ip, ror #29 │ │ │ │ + rsbeq r4, sp, r4, asr #30 │ │ │ │ + rsbeq r4, sp, r0, lsr #31 │ │ │ │ + rsbeq r4, sp, r8, lsl lr │ │ │ │ + rsbeq r4, sp, r8, lsl #27 │ │ │ │ + rsbeq r5, sp, r0 │ │ │ │ + rsbeq r4, sp, r0, lsr lr │ │ │ │ + rsbeq r4, sp, ip, lsl #29 │ │ │ │ + rsbeq r4, sp, ip, ror #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #3992] @ 31aad4 │ │ │ │ mov r6, r3 │ │ │ │ @@ -202967,15 +202967,15 @@ │ │ │ │ cmp r3, #3 │ │ │ │ bhi 31a154 │ │ │ │ ldrb r2, [r2, r3] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ mov r1, r3 │ │ │ │ add r0, r4, #888 @ 0x378 │ │ │ │ - bl 70cae8 │ │ │ │ + bl 70cb30 │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 319be8 │ │ │ │ cmp sl, #112 @ 0x70 │ │ │ │ beq 31a590 │ │ │ │ bhi 319e18 │ │ │ │ cmp sl, #64 @ 0x40 │ │ │ │ beq 31a484 │ │ │ │ @@ -203009,15 +203009,15 @@ │ │ │ │ bne 31a0ac │ │ │ │ mvn r2, #0 │ │ │ │ str r2, [r4, #1076] @ 0x434 │ │ │ │ cmp r3, #0 │ │ │ │ bne 31a18c │ │ │ │ mov r1, #1 │ │ │ │ add r0, r4, #888 @ 0x378 │ │ │ │ - bl 70cae8 │ │ │ │ + bl 70cb30 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #776] @ 0x308 │ │ │ │ strb r3, [r4, #778] @ 0x30a │ │ │ │ mov r0, #0 │ │ │ │ b 319b84 │ │ │ │ ldrb r3, [r4, #778] @ 0x30a │ │ │ │ cmp r3, #96 @ 0x60 │ │ │ │ @@ -203080,30 +203080,30 @@ │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ str r2, [sp] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp, #20] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3300] @ 31aaf0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 319be0 │ │ │ │ cmp sl, #232 @ 0xe8 │ │ │ │ beq 31a08c │ │ │ │ bhi 31a208 │ │ │ │ cmp sl, #144 @ 0x90 │ │ │ │ beq 31a524 │ │ │ │ @@ -203185,25 +203185,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [pc, #2932] @ 31aaf4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2924] @ 31aaf8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 319e40 │ │ │ │ ldr r2, [r4, #872] @ 0x368 │ │ │ │ ldr r3, [r4, #876] @ 0x36c │ │ │ │ add sl, r4, #880 @ 0x370 │ │ │ │ orrs r3, r2, r3 │ │ │ │ bne 31a3cc │ │ │ │ @@ -203243,25 +203243,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r2, [pc, #2708] @ 31aafc │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2684] @ 31ab00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 319cc4 │ │ │ │ ldr r2, [r9] │ │ │ │ cmp r2, #0 │ │ │ │ bne 31a9cc │ │ │ │ ldrb r2, [r4, #779] @ 0x30b │ │ │ │ mvn r2, r2, lsl #25 │ │ │ │ mvn r2, r2, lsr #25 │ │ │ │ @@ -203285,22 +203285,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2536] @ 31ab08 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 319c9c │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne 31a6f4 │ │ │ │ ldr r3, [pc, #2648] @ 31ab9c │ │ │ │ @@ -203341,22 +203341,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2320] @ 31ab10 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 319cac │ │ │ │ cmp sl, #240 @ 0xf0 │ │ │ │ beq 31a5a8 │ │ │ │ cmp sl, #255 @ 0xff │ │ │ │ bne 319c48 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -203380,25 +203380,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r2, [pc, #2184] @ 31ab14 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2160] @ 31ab18 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 319ca4 │ │ │ │ cmp r3, #64 @ 0x40 │ │ │ │ bne 319c48 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -203442,25 +203442,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r2, [pc, #1944] @ 31ab1c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1920] @ 31ab20 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 319ca4 │ │ │ │ ldrb r3, [r4, #779] @ 0x30b │ │ │ │ mov r2, #0 │ │ │ │ mvn r3, r3, lsl #25 │ │ │ │ mvn r3, r3, lsr #25 │ │ │ │ @@ -203507,15 +203507,15 @@ │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #1724] @ 31ab28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r1, r1, #176 @ 0xb0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 319c60 │ │ │ │ ldr r2, [r9] │ │ │ │ cmp r2, #0 │ │ │ │ beq 319e40 │ │ │ │ ldr r2, [pc, #1776] @ 31ab88 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ @@ -203535,15 +203535,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [pc, #1588] @ 31ab2c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1580] @ 31ab30 │ │ │ │ add r0, pc, r0 │ │ │ │ b 319f8c │ │ │ │ ldr r3, [r9] │ │ │ │ @@ -203608,25 +203608,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r2, [pc, #1304] @ 31ab34 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1280] @ 31ab38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 319ca4 │ │ │ │ ldrb r3, [r4, #768] @ 0x300 │ │ │ │ subs r2, r3, #0 │ │ │ │ movne r2, #1 │ │ │ │ cmp r3, #4 │ │ │ │ @@ -203643,15 +203643,15 @@ │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 319be0 │ │ │ │ ldr r1, [sp, #120] @ 0x78 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -203663,15 +203663,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 317a8c │ │ │ │ ldrb r3, [r4, #779] @ 0x30b │ │ │ │ b 31a2e0 │ │ │ │ ldr r0, [pc, #1112] @ 31ab40 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 319cac │ │ │ │ ldr r3, [pc, #1032] @ 31ab04 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #1168] @ 31ab9c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -203689,22 +203689,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #980] @ 31ab44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 31a148 │ │ │ │ ldr r2, [r6, #-8] │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ add r0, fp, r5 │ │ │ │ bl 255340 │ │ │ │ ldr r2, [r6, #-8] │ │ │ │ mov r1, r5 │ │ │ │ @@ -203731,22 +203731,22 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str ip, [sp, #48] @ 0x30 │ │ │ │ mov r1, ip │ │ │ │ str ip, [r0, #4] │ │ │ │ str ip, [r0, #8] │ │ │ │ str ip, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #820] @ 31ab4c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [r4, #1076] @ 0x434 │ │ │ │ b 319eb4 │ │ │ │ ldr r3, [pc, #860] @ 31ab88 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31a2cc │ │ │ │ @@ -203764,25 +203764,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [pc, #708] @ 31ab50 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #684] @ 31ab54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 31a2cc │ │ │ │ ldr r3, [pc, #720] @ 31ab88 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 319fdc │ │ │ │ ldr r3, [pc, #720] @ 31ab9c │ │ │ │ @@ -203799,25 +203799,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r2, [pc, #576] @ 31ab58 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #552] @ 31ab5c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 319fdc │ │ │ │ ldr r2, [pc, #580] @ 31ab88 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 31a518 │ │ │ │ ldr r2, [pc, #580] @ 31ab9c │ │ │ │ @@ -203833,25 +203833,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r2, [pc, #448] @ 31ab60 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #424] @ 31ab64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 31a518 │ │ │ │ ldr r2, [pc, #436] @ 31ab88 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -203870,25 +203870,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [pc, #308] @ 31ab68 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #284] @ 31ab6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 31a098 │ │ │ │ ldr r2, [pc, #292] @ 31ab88 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 319e40 │ │ │ │ @@ -203906,112 +203906,112 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [pc, #172] @ 31ab70 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #164] @ 31ab74 │ │ │ │ add r0, pc, r0 │ │ │ │ b 319f8c │ │ │ │ @ instruction: 0x009912dc │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r1, r9, r4, asr #5 │ │ │ │ umullseq r1, r9, r0, r2 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ - ldrdeq r2, [r1], r8 │ │ │ │ + addeq r2, r1, r8, lsr #2 │ │ │ │ andeq r3, r0, r4, ror #16 │ │ │ │ - rsbeq r4, sp, ip, ror #25 │ │ │ │ - rsbeq r4, sp, r4, lsl sp │ │ │ │ - rsbeq r4, sp, r4, lsl #24 │ │ │ │ - ldrdeq r4, [sp], #-204 @ 0xffffff34 @ │ │ │ │ - rsbeq r4, sp, ip, lsl #22 │ │ │ │ - andeq r4, r0, r0, asr pc │ │ │ │ + rsbeq r4, sp, ip, lsr sp │ │ │ │ rsbeq r4, sp, r4, ror #26 │ │ │ │ + rsbeq r4, sp, r4, asr ip │ │ │ │ + rsbeq r4, sp, ip, lsr #26 │ │ │ │ + rsbeq r4, sp, ip, asr fp │ │ │ │ + andeq r4, r0, r0, asr pc │ │ │ │ + strheq r4, [sp], #-212 @ 0xffffff2c @ │ │ │ │ andeq r2, r0, ip, ror #31 │ │ │ │ - rsbeq r4, sp, r0, ror #26 │ │ │ │ - rsbeq r4, sp, r4, ror sl │ │ │ │ - rsbeq r4, sp, r8, ror #17 │ │ │ │ - rsbeq r4, sp, r4, lsr #19 │ │ │ │ - strdeq r4, [sp], #-112 @ 0xffffff90 @ │ │ │ │ - addeq r1, r1, r0, ror #16 │ │ │ │ - rsbeq r4, sp, ip, lsl #21 │ │ │ │ - strheq r4, [sp], #-108 @ 0xffffff94 @ │ │ │ │ - rsbeq r4, sp, ip, lsl #13 │ │ │ │ - ldrdeq r4, [sp], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbeq r4, sp, r8, asr r5 │ │ │ │ - strheq r4, [sp], #-76 @ 0xffffffb4 @ │ │ │ │ - strheq r4, [sp], #-128 @ 0xffffff80 @ │ │ │ │ - rsbeq r4, sp, r4, lsl r7 │ │ │ │ + strheq r4, [sp], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq r4, sp, r4, asr #21 │ │ │ │ + rsbeq r4, sp, r8, lsr r9 │ │ │ │ + strdeq r4, [sp], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq r4, sp, r0, asr #16 │ │ │ │ + @ instruction: 0x008118b0 │ │ │ │ + ldrdeq r4, [sp], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq r4, sp, ip, lsl #14 │ │ │ │ + ldrdeq r4, [sp], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq r4, sp, r0, lsr #14 │ │ │ │ + rsbeq r4, sp, r8, lsr #11 │ │ │ │ + rsbeq r4, sp, ip, lsl #10 │ │ │ │ + rsbeq r4, sp, r0, lsl #18 │ │ │ │ + rsbeq r4, sp, r4, ror #14 │ │ │ │ andeq r4, r0, r4, lsl #22 │ │ │ │ - strdeq r4, [sp], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbeq r4, sp, r4, lsl #9 │ │ │ │ - rsbeq r4, sp, r8, ror #5 │ │ │ │ - rsbeq r4, sp, r8, asr #9 │ │ │ │ - rsbeq r4, sp, ip, asr r2 │ │ │ │ - ldrdeq r4, [sp], #-44 @ 0xffffffd4 @ │ │ │ │ - ldrdeq r4, [sp], #-20 @ 0xffffffec @ │ │ │ │ - rsbeq r4, sp, r8, lsr #5 │ │ │ │ - rsbeq r4, sp, r0, asr #2 │ │ │ │ - rsbeq r4, sp, r0, lsl r2 │ │ │ │ - rsbeq r4, sp, r0, asr #1 │ │ │ │ + rsbeq r4, sp, ip, asr #12 │ │ │ │ + ldrdeq r4, [sp], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq r4, sp, r8, lsr r3 │ │ │ │ + rsbeq r4, sp, r8, lsl r5 │ │ │ │ + rsbeq r4, sp, ip, lsr #5 │ │ │ │ + rsbeq r4, sp, ip, lsr #6 │ │ │ │ + rsbeq r4, sp, r4, lsr #4 │ │ │ │ + strdeq r4, [sp], #-40 @ 0xffffffd8 @ │ │ │ │ + @ instruction: 0x006d4190 │ │ │ │ + rsbeq r4, sp, r0, ror #4 │ │ │ │ + rsbeq r4, sp, r0, lsl r1 │ │ │ │ @ instruction: 0x000048b8 │ │ │ │ - rsbeq r3, sp, r8, lsl pc │ │ │ │ - rsbeq r3, sp, r4, ror #30 │ │ │ │ - rsbeq r3, sp, r8, lsr lr │ │ │ │ + rsbeq r3, sp, r8, ror #30 │ │ │ │ + strheq r3, [sp], #-244 @ 0xffffff0c @ │ │ │ │ + rsbeq r3, sp, r8, lsl #29 │ │ │ │ andeq r1, r0, r4, ror #22 │ │ │ │ - strdeq r3, [sp], #-224 @ 0xffffff20 @ │ │ │ │ - rsbeq r3, sp, ip, lsr #27 │ │ │ │ - rsbeq r4, sp, ip, asr #1 │ │ │ │ + rsbeq r3, sp, r0, asr #30 │ │ │ │ + strdeq r3, [sp], #-220 @ 0xffffff24 @ │ │ │ │ + rsbeq r4, sp, ip, lsl r1 │ │ │ │ andeq r1, r0, r8, asr ip │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ - rsbeq r3, sp, r8, asr #29 │ │ │ │ - rsbeq r4, sp, r8, lsl r0 │ │ │ │ - rsbeq r3, sp, ip, asr #28 │ │ │ │ - rsbeq r3, sp, r0, lsl #26 │ │ │ │ - rsbeq r3, sp, r4, ror pc │ │ │ │ - rsbeq r3, sp, r0, asr lr │ │ │ │ - ldrdeq r3, [sp], #-192 @ 0xffffff40 @ │ │ │ │ - ldrdeq r3, [sp], #-224 @ 0xffffff20 @ │ │ │ │ - strheq r3, [sp], #-196 @ 0xffffff3c @ │ │ │ │ - rsbeq r3, sp, ip, asr #26 │ │ │ │ - @ instruction: 0x006d3c94 │ │ │ │ - ldrdeq r3, [sp], #-212 @ 0xffffff2c @ │ │ │ │ - rsbeq r3, sp, r0, ror ip │ │ │ │ - rsbeq r3, sp, r4, ror sp │ │ │ │ - rsbeq r3, sp, ip, asr #24 │ │ │ │ + rsbeq r3, sp, r8, lsl pc │ │ │ │ + rsbeq r4, sp, r8, rrx │ │ │ │ + @ instruction: 0x006d3e9c │ │ │ │ + rsbeq r3, sp, r0, asr sp │ │ │ │ + rsbeq r3, sp, r4, asr #31 │ │ │ │ + rsbeq r3, sp, r0, lsr #29 │ │ │ │ + rsbeq r3, sp, r0, lsr #26 │ │ │ │ + rsbeq r3, sp, r0, lsr #30 │ │ │ │ + rsbeq r3, sp, r4, lsl #26 │ │ │ │ + @ instruction: 0x006d3d9c │ │ │ │ + rsbeq r3, sp, r4, ror #25 │ │ │ │ + rsbeq r3, sp, r4, lsr #28 │ │ │ │ + rsbeq r3, sp, r0, asr #25 │ │ │ │ + rsbeq r3, sp, r4, asr #27 │ │ │ │ + @ instruction: 0x006d3c9c │ │ │ │ + rsbeq r3, sp, r8, lsl #27 │ │ │ │ + rsbeq r3, sp, ip, ror ip │ │ │ │ + rsbeq r3, sp, ip, lsr lr │ │ │ │ rsbeq r3, sp, r8, lsr sp │ │ │ │ - rsbeq r3, sp, ip, lsr #24 │ │ │ │ - rsbeq r3, sp, ip, ror #27 │ │ │ │ - rsbeq r3, sp, r8, ror #25 │ │ │ │ + rsbeq r3, sp, r4, asr #24 │ │ │ │ + strdeq r3, [sp], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq r3, sp, r8, lsr #24 │ │ │ │ strdeq r3, [sp], #-180 @ 0xffffff4c @ │ │ │ │ - rsbeq r3, sp, r4, lsr #25 │ │ │ │ - ldrdeq r3, [sp], #-184 @ 0xffffff48 @ │ │ │ │ - rsbeq r3, sp, r4, lsr #23 │ │ │ │ - strheq r3, [sp], #-184 @ 0xffffff48 @ │ │ │ │ - ldrdeq r3, [sp], #-192 @ 0xffffff40 @ │ │ │ │ - @ instruction: 0x006d3b94 │ │ │ │ + rsbeq r3, sp, r8, lsl #24 │ │ │ │ + rsbeq r3, sp, r0, lsr #26 │ │ │ │ rsbeq r3, sp, r4, ror #23 │ │ │ │ - rsbeq r3, sp, r0, ror ip │ │ │ │ - rsbeq r3, sp, r8, asr fp │ │ │ │ - rsbeq r3, sp, r4, lsl ip │ │ │ │ - rsbeq r3, sp, r8, lsr fp │ │ │ │ - addeq r0, r1, ip, lsl ip │ │ │ │ - rsbeq r3, sp, r8, asr #26 │ │ │ │ - rsbeq r3, sp, ip, lsr #9 │ │ │ │ + rsbeq r3, sp, r4, lsr ip │ │ │ │ + rsbeq r3, sp, r0, asr #25 │ │ │ │ + rsbeq r3, sp, r8, lsr #23 │ │ │ │ + rsbeq r3, sp, r4, ror #24 │ │ │ │ + rsbeq r3, sp, r8, lsl #23 │ │ │ │ + addeq r0, r1, ip, ror #24 │ │ │ │ + @ instruction: 0x006d3d98 │ │ │ │ + strdeq r3, [sp], #-76 @ 0xffffffb4 @ │ │ │ │ andeq r0, r0, r3, lsr #3 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r3, sp, r4, ror #27 │ │ │ │ - rsbeq r3, sp, r8, ror #20 │ │ │ │ - rsbeq r3, sp, ip, lsr #27 │ │ │ │ - rsbeq r3, sp, r0, lsl #21 │ │ │ │ + rsbeq r3, sp, r4, lsr lr │ │ │ │ + strheq r3, [sp], #-168 @ 0xffffff58 @ │ │ │ │ + strdeq r3, [sp], #-220 @ 0xffffff24 @ │ │ │ │ + ldrdeq r3, [sp], #-160 @ 0xffffff60 @ │ │ │ │ ldr r2, [pc, #-208] @ 31ab78 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 31a568 │ │ │ │ ldr r2, [pc, #-192] @ 31ab9c │ │ │ │ ldr r2, [r7, r2] │ │ │ │ @@ -204028,26 +204028,26 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ strd r8, [sp, #16] │ │ │ │ str r7, [sp] │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-336] @ 31ab7c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 31a568 │ │ │ │ ldr r3, [pc, #-340] @ 31ab88 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31a59c │ │ │ │ ldr r3, [pc, #-340] @ 31ab9c │ │ │ │ @@ -204064,25 +204064,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r2, [pc, #-444] @ 31ab80 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-468] @ 31ab84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 31a59c │ │ │ │ ldr r3, [pc, #-480] @ 31ab88 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31a530 │ │ │ │ ldr r3, [pc, #-480] @ 31ab9c │ │ │ │ @@ -204099,30 +204099,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r2, [pc, #-572] @ 31ab8c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-596] @ 31ab90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 31a530 │ │ │ │ ldr r0, [pc, #-608] @ 31ab94 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 319c9c │ │ │ │ ldr r1, [pc, #-632] @ 31ab98 │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -204143,154 +204143,154 @@ │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-756] @ 31aba0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [r4, #880] @ 0x370 │ │ │ │ b 31a3e4 │ │ │ │ ldr r0, [pc, #-772] @ 31aba4 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 31a148 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #-792] @ 31aba8 │ │ │ │ ldr r0, [pc, #-792] @ 31abac │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 31a2cc │ │ │ │ ldr r0, [pc, #-812] @ 31abb0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [r4, #1076] @ 0x434 │ │ │ │ b 319eb4 │ │ │ │ ldr r2, [pc, #-832] @ 31abb4 │ │ │ │ ldr r0, [pc, #-832] @ 31abb8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 319cc4 │ │ │ │ ldr r2, [pc, #-852] @ 31abbc │ │ │ │ ldr r0, [pc, #-852] @ 31abc0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 319fdc │ │ │ │ ldr r2, [pc, #-872] @ 31abc4 │ │ │ │ ldr r0, [pc, #-872] @ 31abc8 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 31a518 │ │ │ │ ldr r2, [pc, #-900] @ 31abcc │ │ │ │ ldr r0, [pc, #-900] @ 31abd0 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 319ca4 │ │ │ │ ldr r2, [pc, #-928] @ 31abd4 │ │ │ │ ldr r0, [pc, #-928] @ 31abd8 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 319ca4 │ │ │ │ ldr r2, [pc, #-956] @ 31abdc │ │ │ │ ldr r0, [pc, #-956] @ 31abe0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 319e40 │ │ │ │ ldr r0, [pc, #-980] @ 31abe4 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [r4, #880] @ 0x370 │ │ │ │ b 31a3e4 │ │ │ │ ldr r2, [pc, #-1000] @ 31abe8 │ │ │ │ ldr r0, [pc, #-1000] @ 31abec │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 31a530 │ │ │ │ ldr r2, [pc, #-1020] @ 31abf0 │ │ │ │ ldr r0, [pc, #-1020] @ 31abf4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 319e40 │ │ │ │ ldr r2, [pc, #-1044] @ 31abf8 │ │ │ │ ldr r0, [pc, #-1044] @ 31abfc │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 319e40 │ │ │ │ ldr r2, [pc, #-1068] @ 31ac00 │ │ │ │ ldr r0, [pc, #-1068] @ 31ac04 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 319ca4 │ │ │ │ ldr r0, [pc, #-1096] @ 31ac08 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ strd r8, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 31a568 │ │ │ │ ldr r2, [pc, #-1120] @ 31ac0c │ │ │ │ ldr r0, [pc, #-1120] @ 31ac10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 31a098 │ │ │ │ ldr r2, [pc, #-1144] @ 31ac14 │ │ │ │ ldr r0, [pc, #-1144] @ 31ac18 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 31a59c │ │ │ │ ldr r3, [pc, #-1164] @ 31ac1c │ │ │ │ ldr lr, [pc, #-1164] @ 31ac20 │ │ │ │ ldr r1, [pc, #-1164] @ 31ac24 │ │ │ │ add r3, pc, r3 │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [pc, #-1172] @ 31ac28 │ │ │ │ @@ -204308,34 +204308,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r2, [pc, #-1244] @ 31ac30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1268] @ 31ac34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 319ca4 │ │ │ │ ldr r2, [pc, #-1288] @ 31ac38 │ │ │ │ ldr r0, [pc, #-1288] @ 31ac3c │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 319ca4 │ │ │ │ │ │ │ │ 0031b15c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -204355,146 +204355,146 @@ │ │ │ │ ldr r8, [sp, #96] @ 0x60 │ │ │ │ ldrh fp, [sp, #100] @ 0x64 │ │ │ │ ldrh sl, [sp, #104] @ 0x68 │ │ │ │ ldrh r9, [sp, #108] @ 0x6c │ │ │ │ ldr r5, [sp, #116] @ 0x74 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 750c2c │ │ │ │ + bl 750c74 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r6, [pc, #432] @ 31b374 │ │ │ │ cmp r2, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r0 │ │ │ │ beq 31b1dc │ │ │ │ ldr r1, [pc, #416] @ 31b378 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 33eb98 │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d9fdc │ │ │ │ + bl 9da024 │ │ │ │ orrs r2, r2, r3 │ │ │ │ bne 31b34c │ │ │ │ ldr r1, [pc, #384] @ 31b37c │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74f194 │ │ │ │ + bl 74f1dc │ │ │ │ ldr r1, [pc, #368] @ 31b380 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74f240 │ │ │ │ + bl 74f288 │ │ │ │ ldr r1, [pc, #348] @ 31b384 │ │ │ │ and r2, r8, #255 @ 0xff │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74f0e4 │ │ │ │ + bl 74f12c │ │ │ │ ldr r1, [pc, #332] @ 31b388 │ │ │ │ subs r2, r5, #0 │ │ │ │ movne r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74f0bc │ │ │ │ + bl 74f104 │ │ │ │ ldr r1, [pc, #312] @ 31b38c │ │ │ │ mov r2, fp │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74f13c │ │ │ │ + bl 74f184 │ │ │ │ ldr r1, [pc, #296] @ 31b390 │ │ │ │ mov r2, sl │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74f13c │ │ │ │ + bl 74f184 │ │ │ │ ldr r1, [pc, #280] @ 31b394 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74f13c │ │ │ │ + bl 74f184 │ │ │ │ ldr r1, [pc, #264] @ 31b398 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r5, [pc, #252] @ 31b39c │ │ │ │ - bl 74f13c │ │ │ │ + bl 74f184 │ │ │ │ ldr r8, [pc, #248] @ 31b3a0 │ │ │ │ ldr r1, [pc, #248] @ 31b3a4 │ │ │ │ ldr r7, [pc, #248] @ 31b3a8 │ │ │ │ add r5, pc, r5 │ │ │ │ add r9, r5, #104 @ 0x68 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74f290 │ │ │ │ + bl 74f2d8 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r3, [pc, #192] @ 31b3ac │ │ │ │ add r5, r5, #64 @ 0x40 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ bl 340544 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, #0 │ │ │ │ bl 33fdc4 │ │ │ │ ldr r2, [pc, #132] @ 31b3b0 │ │ │ │ ldr r1, [pc, #132] @ 31b3b4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #12 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #80] @ 0x50 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 757d0c │ │ │ │ + b 757d54 │ │ │ │ ldr r3, [pc, #100] @ 31b3b8 │ │ │ │ ldr r1, [pc, #100] @ 31b3bc │ │ │ │ ldr r0, [pc, #100] @ 31b3c0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #96] @ 31b3c4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - ldrdeq r3, [sp], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq r3, sp, r0, lsr #8 │ │ │ │ addseq pc, r8, r8, asr ip @ │ │ │ │ - rsbseq sl, r7, r0, ror ip │ │ │ │ - rsbeq r3, sp, ip, ror #27 │ │ │ │ - ldrdeq r3, [sp], #-220 @ 0xffffff24 @ │ │ │ │ - strdeq r9, [sp], #-144 @ 0xffffff70 @ │ │ │ │ - rsbeq r3, sp, r0, asr #27 │ │ │ │ - rsbseq r0, r0, r4, ror r4 │ │ │ │ - rsbseq r0, r0, r8, ror #8 │ │ │ │ - @ instruction: 0x006d3d90 │ │ │ │ - rsbeq r3, sp, r0, lsl #27 │ │ │ │ - addeq r0, r1, ip, lsl sl │ │ │ │ - rsbeq r3, sp, r4, asr #6 │ │ │ │ - @ instruction: 0x00763994 │ │ │ │ - rsbeq r3, sp, r8, asr r3 │ │ │ │ + rsbseq sl, r7, r0, asr #25 │ │ │ │ + rsbeq r3, sp, ip, lsr lr │ │ │ │ + rsbeq r3, sp, ip, lsr #28 │ │ │ │ + rsbeq r9, sp, r0, asr #20 │ │ │ │ + rsbeq r3, sp, r0, lsl lr │ │ │ │ + rsbseq r0, r0, r4, asr #9 │ │ │ │ + ldrheq r0, [r0], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq r3, sp, r0, ror #27 │ │ │ │ + ldrdeq r3, [sp], #-208 @ 0xffffff30 @ │ │ │ │ + addeq r0, r1, ip, ror #20 │ │ │ │ + @ instruction: 0x006d3394 │ │ │ │ + rsbseq r3, r6, r4, ror #19 │ │ │ │ + rsbeq r3, sp, r8, lsr #7 │ │ │ │ andeq r3, r0, ip, asr r8 │ │ │ │ - rsbeq r3, sp, ip, lsl #4 │ │ │ │ - rsbeq r3, sp, r4, lsr #4 │ │ │ │ - addeq r0, r1, r0, ror r9 │ │ │ │ - rsbeq r3, sp, r4, lsl #4 │ │ │ │ - rsbeq r3, sp, r0, ror #24 │ │ │ │ + rsbeq r3, sp, ip, asr r2 │ │ │ │ + rsbeq r3, sp, r4, ror r2 │ │ │ │ + addeq r0, r1, r0, asr #19 │ │ │ │ + rsbeq r3, sp, r4, asr r2 │ │ │ │ + strheq r3, [sp], #-192 @ 0xffffff40 @ │ │ │ │ andeq r0, r0, lr, asr #7 │ │ │ │ │ │ │ │ 0031b3c8 : │ │ │ │ ldr r0, [r0, #752] @ 0x2f0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 0031b3d0 : │ │ │ │ @@ -204522,44 +204522,44 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ str r3, [r4, #4] │ │ │ │ str r3, [r4, #8] │ │ │ │ str r3, [r4, #12] │ │ │ │ beq 31b4b0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 99c460 │ │ │ │ + bl 99c4a8 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ - bl 9a05f4 │ │ │ │ + bl 9a063c │ │ │ │ ldr r3, [r6, #752] @ 0x2f0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 31b4f4 │ │ │ │ ldr r3, [pc, #188] @ 31b514 │ │ │ │ ldr r2, [pc, #188] @ 31b518 │ │ │ │ ldr r1, [pc, #188] @ 31b51c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 813ed0 │ │ │ │ + bl 813f18 │ │ │ │ ldr r3, [pc, #144] @ 31b520 │ │ │ │ ldr r1, [pc, #144] @ 31b524 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 33eb0c │ │ │ │ mov r0, r4 │ │ │ │ - bl 99c494 │ │ │ │ + bl 99c4dc │ │ │ │ ldr r2, [pc, #112] @ 31b528 │ │ │ │ ldr r3, [pc, #80] @ 31b50c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -204571,27 +204571,27 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #48] @ 31b52c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c710 │ │ │ │ + bl 99c758 │ │ │ │ mov r0, #1 │ │ │ │ bl 2558ec │ │ │ │ addseq pc, r8, r8, lsr #20 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq pc, r8, r4, lsl #20 │ │ │ │ - addeq r0, r1, ip, ror #16 │ │ │ │ - rsbeq pc, fp, r0, asr #31 │ │ │ │ - rsbseq r8, r0, ip, lsr r2 │ │ │ │ + @ instruction: 0x008108bc │ │ │ │ + rsbeq r0, ip, r0, lsl r0 │ │ │ │ + rsbseq r8, r0, ip, lsl #5 │ │ │ │ andeq r3, r0, ip, asr r8 │ │ │ │ - ldrheq sl, [r7], #-144 @ 0xffffff70 @ │ │ │ │ + rsbseq sl, r7, r0, lsl #20 │ │ │ │ addseq pc, r8, r4, ror #18 │ │ │ │ - rsbeq r3, sp, r0, lsr #22 │ │ │ │ + rsbeq r3, sp, r0, ror fp │ │ │ │ mov r3, r0 │ │ │ │ mov r0, #0 │ │ │ │ strb r0, [r3, #148] @ 0x94 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldrb r0, [r0, #148] @ 0x94 │ │ │ │ bx lr │ │ │ │ @@ -204625,15 +204625,15 @@ │ │ │ │ ldr r0, [pc, #192] @ 31b680 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ - bl 757664 │ │ │ │ + bl 7576ac │ │ │ │ ldr r4, [pc, #164] @ 31b684 │ │ │ │ ldr r9, [pc, #164] @ 31b688 │ │ │ │ ldr r8, [pc, #164] @ 31b68c │ │ │ │ add r4, pc, r4 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, r4, #4352 @ 0x1100 │ │ │ │ @@ -204645,15 +204645,15 @@ │ │ │ │ bl 255340 │ │ │ │ ldr r3, [r4] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov r0, r5 │ │ │ │ add r4, r4, #32 │ │ │ │ stm sp, {r3, r9} │ │ │ │ str r8, [sp, #36] @ 0x24 │ │ │ │ - bl 757664 │ │ │ │ + bl 7576ac │ │ │ │ cmp r4, r7 │ │ │ │ bne 31b5fc │ │ │ │ ldr r2, [pc, #88] @ 31b690 │ │ │ │ ldr r3, [pc, #64] @ 31b67c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -204670,75 +204670,75 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq pc, r8, r8, ror #16 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r2, fp, ip, lsr pc │ │ │ │ addseq r9, r6, r4, ror r5 │ │ │ │ - rsbeq r3, sp, r8, asr #21 │ │ │ │ + rsbeq r3, sp, r8, lsl fp │ │ │ │ muleq r0, r4, r5 │ │ │ │ addseq pc, r8, r4, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ sub sp, sp, #16 │ │ │ │ cmp r0, #0 │ │ │ │ beq 31b6c8 │ │ │ │ mov r6, r1 │ │ │ │ - bl 815f48 │ │ │ │ + bl 815f90 │ │ │ │ cmp r0, #0 │ │ │ │ bne 31b6e4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, #20 │ │ │ │ bl 255cd0 │ │ │ │ mov r1, #1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 9bf324 │ │ │ │ + bl 9bf36c │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ ldr r1, [r4, #108] @ 0x6c │ │ │ │ ldr r2, [r3, #20] │ │ │ │ mov r0, r5 │ │ │ │ mla r1, r6, r2, r1 │ │ │ │ - bl 9bf3bc │ │ │ │ + bl 9bf404 │ │ │ │ ldr r2, [r4, #200] @ 0xc8 │ │ │ │ ldr r1, [pc, #68] @ 31b760 │ │ │ │ ldr r2, [r2, #20] │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ mul r2, r6, r2 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r5, [sp] │ │ │ │ - bl 81524c │ │ │ │ + bl 815294 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9bfa58 │ │ │ │ + bl 9bfaa0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ b 253810 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -204788,15 +204788,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 31bb0c │ │ │ │ ldr r0, [pc, #760] @ 31bb50 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9a4324 │ │ │ │ + b 9a436c │ │ │ │ cmp r2, #82 @ 0x52 │ │ │ │ beq 31b878 │ │ │ │ movls r8, #1 │ │ │ │ movls r7, #4096 @ 0x1000 │ │ │ │ bls 31b880 │ │ │ │ mov r8, #2 │ │ │ │ mov r7, #32768 @ 0x8000 │ │ │ │ @@ -204821,40 +204821,40 @@ │ │ │ │ mov r2, r7 │ │ │ │ add r0, r0, r5 │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ bl 255340 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ cmp r0, #0 │ │ │ │ beq 31b94c │ │ │ │ - bl 815f48 │ │ │ │ + bl 815f90 │ │ │ │ cmp r0, #0 │ │ │ │ beq 31b94c │ │ │ │ lsl r8, r7, #23 │ │ │ │ lsr r8, r8, #23 │ │ │ │ cmp r8, #0 │ │ │ │ bne 31bb10 │ │ │ │ mov r0, #20 │ │ │ │ bl 255cd0 │ │ │ │ mov r1, #1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9bf324 │ │ │ │ + bl 9bf36c │ │ │ │ ldr r1, [r4, #108] @ 0x6c │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ add r1, r1, r5 │ │ │ │ - bl 9bf3bc │ │ │ │ + bl 9bf404 │ │ │ │ ldr r3, [pc, #548] @ 31bb54 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r5 │ │ │ │ asr r3, r5, #31 │ │ │ │ str r6, [sp, #12] │ │ │ │ stm sp, {r6, r8} │ │ │ │ - bl 81524c │ │ │ │ + bl 815294 │ │ │ │ ldr r2, [pc, #516] @ 31bb58 │ │ │ │ ldr r3, [pc, #480] @ 31bb38 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -204892,29 +204892,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #328] @ 31bb64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 31b894 │ │ │ │ ldr r3, [r0, #200] @ 0xc8 │ │ │ │ ldrb r1, [r3, #26] │ │ │ │ cmp r1, #0 │ │ │ │ beq 31ba6c │ │ │ │ ldr r0, [r0, #112] @ 0x70 │ │ │ │ - bl 9d8900 │ │ │ │ + bl 9d8948 │ │ │ │ ldr r3, [pc, #256] @ 31bb44 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ rsb r2, r0, #0 │ │ │ │ mov r7, r0 │ │ │ │ and r5, r5, r2 │ │ │ │ @@ -204939,15 +204939,15 @@ │ │ │ │ bne 31bb0c │ │ │ │ ldr r0, [pc, #192] @ 31bb6c │ │ │ │ add r0, pc, r0 │ │ │ │ b 31b858 │ │ │ │ ldr r0, [pc, #184] @ 31bb70 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 31b80c │ │ │ │ ldr r3, [pc, #144] @ 31bb5c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31b894 │ │ │ │ ldr r3, [pc, #104] @ 31bb48 │ │ │ │ @@ -204957,46 +204957,46 @@ │ │ │ │ beq 31b894 │ │ │ │ b 31b9d0 │ │ │ │ ldr r0, [pc, #124] @ 31bb74 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 31b894 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #96] @ 31bb78 │ │ │ │ ldr r1, [pc, #96] @ 31bb7c │ │ │ │ ldr r0, [pc, #96] @ 31bb80 │ │ │ │ ldr r2, [pc, #96] @ 31bb84 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ bl 255730 │ │ │ │ addseq pc, r8, r8, ror r6 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq pc, r8, r4, ror #12 │ │ │ │ - addeq r0, r1, r8, asr #11 │ │ │ │ + addeq r0, r1, r8, lsl r6 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ addseq pc, r8, r8, ror #11 │ │ │ │ - rsbeq r3, sp, r0, asr #18 │ │ │ │ + @ instruction: 0x006d3990 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ addseq pc, r8, r8, asr #9 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - ldrdeq r3, [sp], #-104 @ 0xffffff98 @ │ │ │ │ + rsbeq r3, sp, r8, lsr #14 │ │ │ │ umullseq pc, r8, r4, r3 @ │ │ │ │ - rsbeq r3, sp, r8, lsl r6 │ │ │ │ - rsbeq r3, sp, ip, lsr #13 │ │ │ │ - rsbeq r3, sp, r8, lsr r6 │ │ │ │ - umulleq r0, r1, r0, r5 │ │ │ │ - @ instruction: 0x006d3694 │ │ │ │ - rsbeq r3, sp, r4, lsr #13 │ │ │ │ + rsbeq r3, sp, r8, ror #12 │ │ │ │ + strdeq r3, [sp], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq r3, sp, r8, lsl #13 │ │ │ │ + addeq r0, r1, r0, ror #11 │ │ │ │ + rsbeq r3, sp, r4, ror #13 │ │ │ │ + strdeq r3, [sp], #-100 @ 0xffffff9c @ │ │ │ │ andeq r0, r0, r1, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #284] @ 31bcbc │ │ │ │ mov r8, r1 │ │ │ │ @@ -205006,35 +205006,35 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r5, #16 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #244] @ 31bcc8 │ │ │ │ ldr r1, [pc, #244] @ 31bccc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r5, #32 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #212] @ 31bcd0 │ │ │ │ ldr r1, [pc, #212] @ 31bcd4 │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ str r5, [sp] │ │ │ │ ldr r3, [pc, #204] @ 31bcd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #184] @ 31bcdc │ │ │ │ ldr r1, [pc, #184] @ 31bce0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #176] @ 31bce4 │ │ │ │ ldr r2, [pc, #176] @ 31bce8 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -205047,19 +205047,19 @@ │ │ │ │ mov r2, #1 │ │ │ │ str r2, [r6, #104] @ 0x68 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #7 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74f8b8 │ │ │ │ + bl 74f900 │ │ │ │ ldr r1, [pc, #120] @ 31bcf0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75165c │ │ │ │ + bl 7516a4 │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ ldr r3, [pc, #104] @ 31bcf4 │ │ │ │ orr r2, r2, #4 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ str r8, [r5, #112] @ 0x70 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ @@ -205067,29 +205067,29 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addeq r0, r1, r0, lsl r5 │ │ │ │ - rsbeq pc, fp, ip, ror #16 │ │ │ │ - rsbseq r7, r0, r4, ror #21 │ │ │ │ - rsbeq r3, sp, r4, lsl r6 │ │ │ │ - rsbeq r3, sp, r8, lsr #12 │ │ │ │ - strheq r3, [sp], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbeq r3, sp, r4, lsr #9 │ │ │ │ + addeq r0, r1, r0, ror #10 │ │ │ │ + strheq pc, [fp], #-140 @ 0xffffff74 @ │ │ │ │ + rsbseq r7, r0, r4, lsr fp │ │ │ │ + rsbeq r3, sp, r4, ror #12 │ │ │ │ + rsbeq r3, sp, r8, ror r6 │ │ │ │ + rsbeq r3, sp, r0, lsl #12 │ │ │ │ + strdeq r3, [sp], #-68 @ 0xffffffbc @ │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ andeq r0, r0, r0, ror #3 │ │ │ │ andeq r1, r0, r0, lsr r2 │ │ │ │ @ instruction: 0x008b28bc │ │ │ │ andeq r1, r0, r0, lsr #32 │ │ │ │ addseq r8, r6, r8, ror r6 │ │ │ │ muleq r0, r4, r8 │ │ │ │ - rsbeq r3, sp, r4, lsl #11 │ │ │ │ + ldrdeq r3, [sp], #-84 @ 0xffffffac @ │ │ │ │ ldr r3, [r0, #196] @ 0xc4 │ │ │ │ ldr r1, [r0, #192] @ 0xc0 │ │ │ │ cmp r3, #0 │ │ │ │ blt 31bd48 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -205125,15 +205125,15 @@ │ │ │ │ add r3, r7, #72 @ 0x48 │ │ │ │ add r6, pc, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r4, r2 │ │ │ │ ldr r3, [pc, #96] @ 31be00 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ cmp r5, #0 │ │ │ │ bne 31bddc │ │ │ │ subs r4, r4, #0 │ │ │ │ movne r4, #1 │ │ │ │ strb r4, [r0, #176] @ 0xb0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ @@ -205145,19 +205145,19 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #32] @ 31be04 │ │ │ │ ldr r2, [pc, #32] @ 31be08 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r7, #80 @ 0x50 │ │ │ │ mov r1, r6 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addeq r0, r1, r4, lsr r3 │ │ │ │ - rsbeq r3, sp, ip, lsr #8 │ │ │ │ - rsbeq r3, sp, r4, lsl r3 │ │ │ │ + addeq r0, r1, r4, lsl #7 │ │ │ │ + rsbeq r3, sp, ip, ror r4 │ │ │ │ + rsbeq r3, sp, r4, ror #6 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - rsbeq r3, sp, ip, lsr r4 │ │ │ │ + rsbeq r3, sp, ip, lsl #9 │ │ │ │ andeq r0, r0, sp, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #840] @ 31c16c │ │ │ │ ldr r3, [pc, #840] @ 31c170 │ │ │ │ @@ -205175,72 +205175,72 @@ │ │ │ │ add r3, r5, #72 @ 0x48 │ │ │ │ add r6, pc, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r8, r1 │ │ │ │ ldr r3, [pc, #792] @ 31c180 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ add r5, r5, #120 @ 0x78 │ │ │ │ ldr r9, [pc, #776] @ 31c184 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r4, r0 │ │ │ │ - bl 758210 │ │ │ │ + bl 758258 │ │ │ │ ldr r3, [pc, #756] @ 31c180 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr ip, [r4, #104] @ 0x68 │ │ │ │ mvn r2, #0 │ │ │ │ cmp ip, #0 │ │ │ │ ldr r3, [r0, #112] @ 0x70 │ │ │ │ str r3, [r4, #200] @ 0xc8 │ │ │ │ ldr r1, [r3, #12] │ │ │ │ ldr r3, [r3, #16] │ │ │ │ mul r1, r3, r1 │ │ │ │ mvn r3, #0 │ │ │ │ str r1, [r4, #112] @ 0x70 │ │ │ │ strd r2, [r4, #192] @ 0xc0 │ │ │ │ beq 31c010 │ │ │ │ mov r0, ip │ │ │ │ - bl 815e84 │ │ │ │ + bl 815ecc │ │ │ │ mov r6, #15 │ │ │ │ mov r7, #0 │ │ │ │ mov r3, #0 │ │ │ │ cmp r0, #0 │ │ │ │ movne r2, #3 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ moveq r2, #1 │ │ │ │ str r8, [sp, #8] │ │ │ │ strd r6, [sp] │ │ │ │ - bl 814204 │ │ │ │ + bl 81424c │ │ │ │ cmp r0, #0 │ │ │ │ blt 31bfcc │ │ │ │ ldr r3, [pc, #640] @ 31c188 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 31c040 │ │ │ │ ldr r1, [r4, #112] @ 0x70 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 817614 │ │ │ │ + bl 81765c │ │ │ │ ldr ip, [pc, #612] @ 31c18c │ │ │ │ ldr r2, [pc, #612] @ 31c190 │ │ │ │ ldr r1, [pc, #612] @ 31c194 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #140 @ 0x8c │ │ │ │ ldr r5, [r4, #104] @ 0x68 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r4, #108] @ 0x6c │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r2, [r4, #108] @ 0x6c │ │ │ │ mov r3, #0 │ │ │ │ str r8, [sp, #8] │ │ │ │ ldr ip, [r4, #112] @ 0x70 │ │ │ │ str ip, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ @@ -205254,15 +205254,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #140 @ 0x8c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r3, [pc, #496] @ 31c1a4 │ │ │ │ ldr r1, [pc, #496] @ 31c1a8 │ │ │ │ mov ip, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r0 │ │ │ │ @@ -205286,15 +205286,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r3, [pc, #368] @ 31c188 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 31c0bc │ │ │ │ mov r0, #0 │ │ │ │ - bl 817614 │ │ │ │ + bl 81765c │ │ │ │ ldr r2, [r4, #112] @ 0x70 │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ str r0, [r4, #108] @ 0x6c │ │ │ │ bl 255340 │ │ │ │ b 31bf80 │ │ │ │ ldr r3, [pc, #360] @ 31c1b0 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ @@ -205314,22 +205314,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #264] @ 31c1bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 31bf14 │ │ │ │ ldr r3, [pc, #252] @ 31c1c0 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31c024 │ │ │ │ ldr r3, [pc, #220] @ 31c1b4 │ │ │ │ @@ -205345,61 +205345,61 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str ip, [sp, #16] │ │ │ │ mov r1, ip │ │ │ │ str ip, [r0, #4] │ │ │ │ str ip, [r0, #8] │ │ │ │ str ip, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #148] @ 31c1c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r1, [r4, #112] @ 0x70 │ │ │ │ b 31c024 │ │ │ │ ldr r0, [pc, #132] @ 31c1c8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 31bf14 │ │ │ │ ldr r0, [pc, #116] @ 31c1cc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r1, [r4, #112] @ 0x70 │ │ │ │ b 31c024 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0098eff8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r0, r1, r4, ror r2 │ │ │ │ - rsbeq r3, sp, ip, ror #6 │ │ │ │ - rsbeq r3, sp, ip, asr r2 │ │ │ │ + addeq r0, r1, r4, asr #5 │ │ │ │ + strheq r3, [sp], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbeq r3, sp, ip, lsr #5 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ addseq lr, r8, r4, lsr #31 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ - addeq r0, r1, r4, lsl #3 │ │ │ │ - rsbeq pc, fp, ip, ror #9 │ │ │ │ - rsbseq r7, r0, r4, ror #14 │ │ │ │ - addeq r0, r1, r4, lsr #2 │ │ │ │ - @ instruction: 0x006bf490 │ │ │ │ - rsbseq r7, r0, ip, lsl #14 │ │ │ │ - rsbeq r3, sp, r8, asr r3 │ │ │ │ + ldrdeq r0, [r1], r4 │ │ │ │ + rsbeq pc, fp, ip, lsr r5 @ │ │ │ │ + ldrheq r7, [r0], #-116 @ 0xffffff8c @ │ │ │ │ + addeq r0, r1, r4, ror r1 │ │ │ │ + rsbeq pc, fp, r0, ror #9 │ │ │ │ + rsbseq r7, r0, ip, asr r7 │ │ │ │ + rsbeq r3, sp, r8, lsr #7 │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ addseq lr, r8, r8, asr #28 │ │ │ │ andeq r2, r0, ip, lsr sp │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r3, sp, r8, ror r1 │ │ │ │ + rsbeq r3, sp, r8, asr #3 │ │ │ │ andeq r2, r0, r8, lsl #20 │ │ │ │ - rsbeq r3, sp, r8, ror #2 │ │ │ │ - rsbeq r3, sp, r0, lsr #2 │ │ │ │ - rsbeq r3, sp, r0, lsl #3 │ │ │ │ + strheq r3, [sp], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbeq r3, sp, r0, ror r1 │ │ │ │ + ldrdeq r3, [sp], #-16 @ │ │ │ │ ldr r3, [r0, #200] @ 0xc8 │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ cmp r3, #32 │ │ │ │ beq 31c214 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -205450,17 +205450,17 @@ │ │ │ │ bx lr │ │ │ │ mov r0, #10 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - @ instruction: 0x0080feb4 │ │ │ │ - strheq r2, [sp], #-244 @ 0xffffff0c @ │ │ │ │ - rsbeq r3, sp, ip, lsl #2 │ │ │ │ + addeq pc, r0, r4, lsl #30 │ │ │ │ + rsbeq r3, sp, r4 │ │ │ │ + rsbeq r3, sp, ip, asr r1 │ │ │ │ andeq r0, r0, pc, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r3, #0 │ │ │ │ sub sp, sp, #32 │ │ │ │ @@ -205565,22 +205565,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 31c508 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 31c364 │ │ │ │ ldr r2, [pc, #92] @ 31c50c │ │ │ │ ldr r3, [pc, #56] @ 31c4ec │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -205588,53 +205588,53 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 31c4e4 │ │ │ │ ldr r0, [pc, #60] @ 31c510 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9a4324 │ │ │ │ + b 9a436c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq lr, r8, r0, lsl #22 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x0098eaf0 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ @ instruction: 0x0098eab0 │ │ │ │ andeq r2, r0, r4, lsl #11 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - @ instruction: 0x006d2e94 │ │ │ │ + rsbeq r2, sp, r4, ror #29 │ │ │ │ addseq lr, r8, ip, ror #18 │ │ │ │ - @ instruction: 0x006d2e90 │ │ │ │ + rsbeq r2, sp, r0, ror #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 31c570 │ │ │ │ ldr r2, [pc, #68] @ 31c574 │ │ │ │ ldr r1, [pc, #68] @ 31c578 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ ldr r3, [pc, #56] @ 31c57c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ strb r1, [r0, #176] @ 0xb0 │ │ │ │ strh r2, [r0, #182] @ 0xb6 │ │ │ │ str r2, [r0, #184] @ 0xb8 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 31c2c8 │ │ │ │ - addeq pc, r0, r0, lsl #23 │ │ │ │ - rsbeq r2, sp, r8, ror ip │ │ │ │ - rsbeq r2, sp, ip, ror #22 │ │ │ │ + ldrdeq pc, [r0], r0 │ │ │ │ + rsbeq r2, sp, r8, asr #25 │ │ │ │ + strheq r2, [sp], #-188 @ 0xffffff44 @ │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [r0, #200] @ 0xc8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -205916,15 +205916,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 31cc1c │ │ │ │ ldr r0, [pc, #592] @ 31cc48 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #56 @ 0x38 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9a4324 │ │ │ │ + b 9a436c │ │ │ │ ldr r3, [r4, #152] @ 0x98 │ │ │ │ mov r2, #1 │ │ │ │ bic r3, r3, #1 │ │ │ │ str r3, [r4, #152] @ 0x98 │ │ │ │ strb r2, [r4, #120] @ 0x78 │ │ │ │ b 31c8d4 │ │ │ │ ldrb r3, [r4, #121] @ 0x79 │ │ │ │ @@ -205968,27 +205968,27 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #340] @ 31cc54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldrb r2, [r4, #150] @ 0x96 │ │ │ │ b 31c820 │ │ │ │ cmp r2, #239 @ 0xef │ │ │ │ bne 31c8c4 │ │ │ │ ldr r3, [r4, #140] @ 0x8c │ │ │ │ cmp r3, #1 │ │ │ │ bls 31c8c4 │ │ │ │ @@ -206031,15 +206031,15 @@ │ │ │ │ b 31c8c4 │ │ │ │ ldr r0, [pc, #164] @ 31cc60 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldrb r2, [r4, #150] @ 0x96 │ │ │ │ b 31c820 │ │ │ │ cmp r2, #0 │ │ │ │ ldrbne r2, [r3, #6] │ │ │ │ mvneq r2, #64 @ 0x40 │ │ │ │ strbne r2, [r4, #121] @ 0x79 │ │ │ │ strbeq r2, [r4, #121] @ 0x79 │ │ │ │ @@ -206057,26 +206057,26 @@ │ │ │ │ b 31c8d4 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq lr, r8, r0, ror #13 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq lr, r8, r8, asr #13 │ │ │ │ stmdacs r8, {r0} │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ - umulleq pc, r0, r1, r5 @ │ │ │ │ + addeq pc, r0, r1, ror #11 │ │ │ │ addseq lr, r8, r0, asr #10 │ │ │ │ @ instruction: 0x0098e4bc │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ addseq lr, r8, r8, asr #8 │ │ │ │ - rsbeq r2, sp, r0, ror #20 │ │ │ │ + strheq r2, [sp], #-160 @ 0xffffff60 @ │ │ │ │ andeq r1, r0, r4, lsr r3 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r2, sp, ip, lsl #17 │ │ │ │ + ldrdeq r2, [sp], #-140 @ 0xffffff74 @ │ │ │ │ addseq lr, r8, r0, asr #5 │ │ │ │ - strheq r2, [sp], #-132 @ 0xffffff7c @ │ │ │ │ - rsbeq r2, sp, r4, lsr #16 │ │ │ │ + rsbeq r2, sp, r4, lsl #18 │ │ │ │ + rsbeq r2, sp, r4, ror r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #432] @ 31ce2c │ │ │ │ sub sp, sp, #32 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -206091,15 +206091,15 @@ │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #392] @ 31ce3c │ │ │ │ ldr r3, [pc, #392] @ 31ce40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r6, [pc, #380] @ 31ce44 │ │ │ │ cmp r5, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r0 │ │ │ │ beq 31cd7c │ │ │ │ ldrb r3, [r0, #120] @ 0x78 │ │ │ │ cmp r3, #4 │ │ │ │ @@ -206166,47 +206166,47 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 31ce64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 31cd38 │ │ │ │ ldr r0, [pc, #80] @ 31ce68 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 31cd38 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ - addeq pc, r0, r4, lsr r4 @ │ │ │ │ + addeq pc, r0, r4, lsl #9 │ │ │ │ addseq lr, r8, r8, lsl #3 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r2, sp, r4, lsl #10 │ │ │ │ - strdeq r2, [sp], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq r2, sp, r4, asr r5 │ │ │ │ + rsbeq r2, sp, r8, asr #8 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ addseq lr, r8, r4, asr r1 │ │ │ │ - rsbseq r3, r4, r8, lsr #31 │ │ │ │ + ldrsheq r3, [r4], #-248 @ 0xffffff08 @ │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ ldrsbeq lr, [r8], ip │ │ │ │ - rsbseq r0, r6, r0, ror r6 │ │ │ │ + rsbseq r0, r6, r0, asr #13 │ │ │ │ andeq r4, r0, r0, lsr #32 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - @ instruction: 0x006d2690 │ │ │ │ - rsbeq r2, sp, r8, lsr #13 │ │ │ │ + rsbeq r2, sp, r0, ror #13 │ │ │ │ + strdeq r2, [sp], #-104 @ 0xffffff98 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr ip, [pc, #4040] @ 31de4c │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -206221,15 +206221,15 @@ │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #4000] @ 31de5c │ │ │ │ ldr r3, [pc, #4000] @ 31de60 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r7, [pc, #3988] @ 31de64 │ │ │ │ ldr r2, [pc, #3988] @ 31de68 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [r7, r2] │ │ │ │ and r6, r6, #255 @ 0xff │ │ │ │ ldr r2, [r9] │ │ │ │ str r6, [sp, #32] │ │ │ │ @@ -206285,15 +206285,15 @@ │ │ │ │ ldr r3, [pc, #3952] @ 31df20 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 31cf44 │ │ │ │ ldr r0, [pc, #3760] @ 31de74 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 31cf44 │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ ldr r3, [r3, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31d720 │ │ │ │ ldr r0, [r4, #152] @ 0x98 │ │ │ │ blx r3 │ │ │ │ @@ -206321,30 +206321,30 @@ │ │ │ │ orrs r3, r3, r2, lsl #1 │ │ │ │ beq 31d1a8 │ │ │ │ sub r3, r3, #1 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ mov sl, #1 │ │ │ │ mov r0, r8 │ │ │ │ lsl sl, sl, r3 │ │ │ │ - bl 9d8900 │ │ │ │ + bl 9d8948 │ │ │ │ ldrb r3, [r4, #186] @ 0xba │ │ │ │ cmp r3, #0 │ │ │ │ bne 31d300 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ add r0, sl, r0 │ │ │ │ cmp r3, r0 │ │ │ │ bhi 31d1a8 │ │ │ │ ldr r3, [pc, #3748] @ 31df20 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 31d228 │ │ │ │ ldr r0, [pc, #3560] @ 31de78 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r8, [r4, #152] @ 0x98 │ │ │ │ ldr r5, [r4, #200] @ 0xc8 │ │ │ │ b 31d228 │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ ldrb r5, [r3, sl] │ │ │ │ ldr r3, [r4, #112] @ 0x70 │ │ │ │ add r8, r8, #1 │ │ │ │ @@ -206372,29 +206372,29 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str sl, [sp, #20] │ │ │ │ str fp, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3368] @ 31de80 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldrb r3, [r4, #120] @ 0x78 │ │ │ │ ldr r2, [pc, #3356] @ 31de84 │ │ │ │ sub r3, r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #5 │ │ │ │ bhi 31d808 │ │ │ │ add r3, r3, r3 │ │ │ │ @@ -206421,15 +206421,15 @@ │ │ │ │ tst r3, #4 │ │ │ │ ldrbeq r3, [r2] │ │ │ │ mov r0, r8 │ │ │ │ andeq r3, r6, r3 │ │ │ │ streq r3, [sp, #32] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strb r3, [r2] │ │ │ │ - bl 9d8900 │ │ │ │ + bl 9d8948 │ │ │ │ ldr r2, [r4, #196] @ 0xc4 │ │ │ │ ldr r1, [r4, #192] @ 0xc0 │ │ │ │ mov r7, #0 │ │ │ │ cmp r7, r2 │ │ │ │ cmpeq r0, r1 │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ @@ -206472,15 +206472,15 @@ │ │ │ │ ldr r3, [pc, #3204] @ 31df20 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 31d228 │ │ │ │ ldr r0, [pc, #3036] @ 31de8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r8, [r4, #152] @ 0x98 │ │ │ │ ldr r5, [r4, #200] @ 0xc8 │ │ │ │ b 31d228 │ │ │ │ ldr r2, [r9] │ │ │ │ add r3, r4, fp │ │ │ │ cmp r2, #0 │ │ │ │ ldrb r5, [r3, #121] @ 0x79 │ │ │ │ @@ -206501,15 +206501,15 @@ │ │ │ │ ldr r3, [pc, #3088] @ 31df20 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 31d228 │ │ │ │ ldr r0, [pc, #2924] @ 31de90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r8, [r4, #152] @ 0x98 │ │ │ │ ldr r5, [r4, #200] @ 0xc8 │ │ │ │ b 31d228 │ │ │ │ ldr r3, [r9] │ │ │ │ ldr sl, [r4, #152] @ 0x98 │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, sl │ │ │ │ @@ -206532,24 +206532,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #4] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2772] @ 31de98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r8, [r4, #152] @ 0x98 │ │ │ │ b 31d00c │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ ldrb r6, [r3, sl] │ │ │ │ mov r5, r6 │ │ │ │ ldr r3, [pc, #2744] @ 31de9c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -206569,24 +206569,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ str r8, [sp, #4] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2632] @ 31dea0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r8, [r4, #152] @ 0x98 │ │ │ │ b 31d0a8 │ │ │ │ ldr r3, [pc, #2616] @ 31dea4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31d2d4 │ │ │ │ @@ -206603,23 +206603,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ stm sp, {r4, fp} │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2508] @ 31dea8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr fp, [r4, #144] @ 0x90 │ │ │ │ b 31d2d4 │ │ │ │ ldr r8, [r4, #152] @ 0x98 │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ ldr r2, [r9] │ │ │ │ ldrb r6, [r3, r8] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -206647,24 +206647,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2336] @ 31deb0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r2, [r4, #108] @ 0x6c │ │ │ │ ldr r3, [r4, #152] @ 0x98 │ │ │ │ ldr r5, [r4, #200] @ 0xc8 │ │ │ │ add r2, r2, r3 │ │ │ │ b 31d1c0 │ │ │ │ mov r0, r4 │ │ │ │ bl 31b694 │ │ │ │ @@ -206687,77 +206687,77 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ stm sp, {r4, r6} │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2188] @ 31deb8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r6, [r4, #152] @ 0x98 │ │ │ │ b 31cff8 │ │ │ │ ldr r0, [pc, #2172] @ 31debc │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str sl, [sp, #8] │ │ │ │ stm sp, {r8, fp} │ │ │ │ str r6, [sp, #12] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 31d15c │ │ │ │ ldr r0, [pc, #2140] @ 31dec0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 31cf44 │ │ │ │ ldr r0, [pc, #2128] @ 31dec4 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r8, [r4, #152] @ 0x98 │ │ │ │ b 31d00c │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #2096] @ 31dec8 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r6, [r4, #152] @ 0x98 │ │ │ │ b 31cff8 │ │ │ │ ldr r0, [pc, #2072] @ 31decc │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r8, [r4, #152] @ 0x98 │ │ │ │ b 31d0a8 │ │ │ │ ldr r0, [pc, #2044] @ 31ded0 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr fp, [r4, #144] @ 0x90 │ │ │ │ b 31d2d4 │ │ │ │ ldr r0, [pc, #2016] @ 31ded4 │ │ │ │ mov r3, fp │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r2, [r4, #108] @ 0x6c │ │ │ │ ldr r3, [r4, #152] @ 0x98 │ │ │ │ ldr r5, [r4, #200] @ 0xc8 │ │ │ │ add r2, r2, r3 │ │ │ │ b 31d1c0 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #1968] @ 31ded8 │ │ │ │ @@ -206788,22 +206788,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1840] @ 31deec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ cmp r6, #153 @ 0x99 │ │ │ │ ldr r2, [r4, #200] @ 0xc8 │ │ │ │ beq 31d81c │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #179] @ 0xb3 │ │ │ │ ldrb r3, [r2, #4] │ │ │ │ cmp r3, #191 @ 0xbf │ │ │ │ @@ -206843,15 +206843,15 @@ │ │ │ │ ldr r3, [pc, #1720] @ 31df20 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 31d7e0 │ │ │ │ ldr r0, [pc, #1656] @ 31def4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 31d7e0 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #178] @ 0xb2 │ │ │ │ b 31cf54 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #178] @ 0xb2 │ │ │ │ b 31cf54 │ │ │ │ @@ -206911,15 +206911,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 31cf54 │ │ │ │ ldr r0, [pc, #1392] @ 31def8 │ │ │ │ ldrb r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 31cf54 │ │ │ │ ldr r2, [r4, #200] @ 0xc8 │ │ │ │ ldrb r3, [r4, #177] @ 0xb1 │ │ │ │ ldrb r0, [r4, #187] @ 0xbb │ │ │ │ ldrb r1, [r4, #182] @ 0xb6 │ │ │ │ lsl r3, r3, #1 │ │ │ │ orr r3, r3, r0, lsl #7 │ │ │ │ @@ -207078,15 +207078,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 31cf54 │ │ │ │ ldr r0, [pc, #728] @ 31defc │ │ │ │ mov r1, #173 @ 0xad │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 31cf54 │ │ │ │ ldrb r2, [r4, #177] @ 0xb1 │ │ │ │ cmp r2, #0 │ │ │ │ beq 31e6cc │ │ │ │ ldrb r2, [r4, #181] @ 0xb5 │ │ │ │ cmp r2, #0 │ │ │ │ movne r3, #1 │ │ │ │ @@ -207127,15 +207127,15 @@ │ │ │ │ ldr r3, [pc, #584] @ 31df20 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 31cf54 │ │ │ │ ldr r0, [pc, #532] @ 31df00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 31cf54 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #180] @ 0xb4 │ │ │ │ b 31cf54 │ │ │ │ ldrb r3, [r4, #177] @ 0xb1 │ │ │ │ cmp r3, #0 │ │ │ │ beq 31dcd0 │ │ │ │ @@ -207174,15 +207174,15 @@ │ │ │ │ ldr r3, [pc, #396] @ 31df20 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 31cf54 │ │ │ │ ldr r0, [pc, #348] @ 31df04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 31cf54 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne 31ddd0 │ │ │ │ mov r2, #199 @ 0xc7 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -207206,92 +207206,92 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #200] @ 31df0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 31ddbc │ │ │ │ - addeq pc, r0, ip, lsr #4 │ │ │ │ + addeq pc, r0, ip, ror r2 @ │ │ │ │ addseq sp, r8, r0, lsl #31 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - strdeq r2, [sp], #-44 @ 0xffffffd4 @ │ │ │ │ - strdeq r2, [sp], #-16 @ │ │ │ │ + rsbeq r2, sp, ip, asr #6 │ │ │ │ + rsbeq r2, sp, r0, asr #4 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ addseq sp, r8, ip, asr #30 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ - umulleq lr, r0, r9, pc @ │ │ │ │ + addeq lr, r0, r9, ror #31 │ │ │ │ @ instruction: 0x0098debc │ │ │ │ - rsbeq r2, sp, r0, lsr #16 │ │ │ │ - rsbeq r2, sp, r4, lsr #11 │ │ │ │ + rsbeq r2, sp, r0, ror r8 │ │ │ │ + strdeq r2, [sp], #-84 @ 0xffffffac @ │ │ │ │ andeq r2, r0, ip, asr #26 │ │ │ │ - rsbeq r2, sp, ip, lsl #7 │ │ │ │ - addeq lr, r0, r4, asr #26 │ │ │ │ - addeq lr, r0, ip, lsr #26 │ │ │ │ - rsbeq r2, sp, r4, lsl #7 │ │ │ │ - rsbeq r2, sp, r0, lsl r3 │ │ │ │ + ldrdeq r2, [sp], #-60 @ 0xffffffc4 @ │ │ │ │ + umulleq lr, r0, r4, sp │ │ │ │ + addeq lr, r0, ip, ror sp │ │ │ │ + ldrdeq r2, [sp], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq r2, sp, r0, ror #6 │ │ │ │ andeq r2, r0, r0, ror r1 │ │ │ │ - rsbeq r2, sp, r4, ror #3 │ │ │ │ + rsbeq r2, sp, r4, lsr r2 │ │ │ │ andeq r4, r0, r0, lsl #10 │ │ │ │ - strheq r2, [sp], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbeq r2, sp, ip, lsl #6 │ │ │ │ andeq r1, r0, r4, lsl #2 │ │ │ │ - rsbeq r2, sp, r4, ror r3 │ │ │ │ + rsbeq r2, sp, r4, asr #7 │ │ │ │ andeq r2, r0, r0, ror #17 │ │ │ │ - rsbeq r2, sp, r8, asr #1 │ │ │ │ + rsbeq r2, sp, r8, lsl r1 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - @ instruction: 0x006d229c │ │ │ │ - rsbeq r1, sp, r8, lsl #30 │ │ │ │ - rsbeq r2, sp, r4, lsl r1 │ │ │ │ - rsbeq r1, sp, ip, ror pc │ │ │ │ - rsbeq r2, sp, r0, ror #4 │ │ │ │ - rsbeq r2, sp, ip, lsl #1 │ │ │ │ - rsbeq r2, sp, r8, lsr #3 │ │ │ │ - rsbeq r1, sp, r0, asr #31 │ │ │ │ - addeq lr, r0, r4, lsl #19 │ │ │ │ - rsbeq r1, sp, r4, lsl #21 │ │ │ │ - rsbeq r2, sp, r8, ror r1 │ │ │ │ + rsbeq r2, sp, ip, ror #5 │ │ │ │ + rsbeq r1, sp, r8, asr pc │ │ │ │ + rsbeq r2, sp, r4, ror #2 │ │ │ │ + rsbeq r1, sp, ip, asr #31 │ │ │ │ + strheq r2, [sp], #-32 @ 0xffffffe0 @ │ │ │ │ + ldrdeq r2, [sp], #-12 @ │ │ │ │ + strdeq r2, [sp], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbeq r2, sp, r0, lsl r0 │ │ │ │ + ldrdeq lr, [r0], r4 │ │ │ │ + ldrdeq r1, [sp], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq r2, sp, r8, asr #3 │ │ │ │ andeq r0, r0, sl, ror #12 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ - rsbeq r2, sp, r0, ror r1 │ │ │ │ - addeq lr, r0, r0, ror #13 │ │ │ │ - rsbeq r2, sp, ip, lsl r1 │ │ │ │ - rsbeq r2, sp, r4, ror r0 │ │ │ │ - ldrdeq r1, [sp], #-248 @ 0xffffff08 @ │ │ │ │ - @ instruction: 0x006d1d98 │ │ │ │ - rsbeq r1, sp, ip, lsl #28 │ │ │ │ + rsbeq r2, sp, r0, asr #3 │ │ │ │ + addeq lr, r0, r0, lsr r7 │ │ │ │ + rsbeq r2, sp, ip, ror #2 │ │ │ │ + rsbeq r2, sp, r4, asr #1 │ │ │ │ + rsbeq r2, sp, r8, lsr #32 │ │ │ │ + rsbeq r1, sp, r8, ror #27 │ │ │ │ + rsbeq r1, sp, ip, asr lr │ │ │ │ andeq r4, r0, r4, ror #26 │ │ │ │ - rsbeq r1, sp, ip, lsl sp │ │ │ │ - rsbeq r1, sp, r0, lsr #19 │ │ │ │ - rsbeq r1, sp, ip, lsl fp │ │ │ │ - rsbeq r1, sp, r0, lsr #18 │ │ │ │ - strheq r1, [sp], #-116 @ 0xffffff8c @ │ │ │ │ + rsbeq r1, sp, ip, ror #26 │ │ │ │ + strdeq r1, [sp], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq r1, sp, ip, ror #22 │ │ │ │ + rsbeq r1, sp, r0, ror r9 │ │ │ │ + rsbeq r1, sp, r4, lsl #16 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ - rsbeq r1, sp, r4, lsr #16 │ │ │ │ + rsbeq r1, sp, r4, ror r8 │ │ │ │ ldrdeq r4, [r0], -r8 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r1, sp, r8, lsl #14 │ │ │ │ - rsbeq r1, sp, r0, lsr r7 │ │ │ │ - rsbeq r1, sp, r8, lsr #12 │ │ │ │ - ldrdeq r1, [sp], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq r1, sp, r8, asr r7 │ │ │ │ + rsbeq r1, sp, r0, lsl #15 │ │ │ │ + rsbeq r1, sp, r8, ror r6 │ │ │ │ + rsbeq r1, sp, ip, lsr #12 │ │ │ │ stmdacs r8, {r0} │ │ │ │ - rsbeq r1, sp, r4, ror r4 │ │ │ │ rsbeq r1, sp, r4, asr #9 │ │ │ │ - rsbeq r1, sp, r8, lsr #12 │ │ │ │ - rsbeq r1, sp, ip, lsr r3 │ │ │ │ - strdeq r1, [sp], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbeq r1, sp, r4, lsl r5 │ │ │ │ + rsbeq r1, sp, r8, ror r6 │ │ │ │ + rsbeq r1, sp, ip, lsl #7 │ │ │ │ + rsbeq r1, sp, r8, asr #6 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ - strdeq r1, [sp], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq r1, sp, r4, asr #10 │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ ldr r2, [r3, #28] │ │ │ │ cmp r2, #0 │ │ │ │ beq 31e59c │ │ │ │ ldrh r3, [r3, #24] │ │ │ │ cmp r3, #4 │ │ │ │ beq 31e188 │ │ │ │ @@ -207348,20 +207348,20 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 31cf54 │ │ │ │ ldr r0, [pc, #-332] @ 31df10 │ │ │ │ ldrb r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 31cf54 │ │ │ │ ldr r0, [pc, #-348] @ 31df14 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 31ddbc │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ ldrb r2, [r3, #4] │ │ │ │ cmp r2, #32 │ │ │ │ beq 31e0d8 │ │ │ │ ldrh r3, [r3, #24] │ │ │ │ cmp r3, #4 │ │ │ │ @@ -207391,15 +207391,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 31cf54 │ │ │ │ ldr r0, [pc, #-496] @ 31df18 │ │ │ │ ldrb r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 31cf54 │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ ldrh r3, [r3, #24] │ │ │ │ cmp r3, #4 │ │ │ │ bne 31e098 │ │ │ │ mov r3, #2 │ │ │ │ b 31dfb8 │ │ │ │ @@ -207471,15 +207471,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 31cf54 │ │ │ │ ldr r0, [pc, #-812] @ 31df1c │ │ │ │ ldrb r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 31cf54 │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ ldrb r2, [r3, #4] │ │ │ │ cmp r2, #32 │ │ │ │ beq 31e2d8 │ │ │ │ ldr r2, [r9] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -207517,15 +207517,15 @@ │ │ │ │ ldr r3, [pc, #-976] @ 31df20 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 31cf54 │ │ │ │ ldr r0, [pc, #-992] @ 31df24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 31cf54 │ │ │ │ ldrb r3, [r4, #178] @ 0xb2 │ │ │ │ mov r2, #1 │ │ │ │ sub r3, r3, #128 @ 0x80 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #5 │ │ │ │ strb r3, [r4, #121] @ 0x79 │ │ │ │ @@ -207552,28 +207552,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1148] @ 31df30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ b 31e270 │ │ │ │ ldr r0, [pc, #-1164] @ 31df34 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ b 31e270 │ │ │ │ ldr r3, [r4, #164] @ 0xa4 │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ beq 31dac8 │ │ │ │ tst r3, #64 @ 0x40 │ │ │ │ bne 31dac8 │ │ │ │ @@ -207581,15 +207581,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 31cf54 │ │ │ │ ldr r0, [pc, #-1224] @ 31df38 │ │ │ │ ldrb r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 31cf54 │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ cmp r3, #32 │ │ │ │ bne 31e028 │ │ │ │ ldr r3, [r4, #164] @ 0xa4 │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ @@ -207600,15 +207600,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 31cf54 │ │ │ │ ldr r0, [pc, #-1296] @ 31df3c │ │ │ │ ldrb r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 31cf54 │ │ │ │ mov r5, #2 │ │ │ │ mov r3, r5 │ │ │ │ b 31dae8 │ │ │ │ bhi 31e49c │ │ │ │ cmp r3, #62 @ 0x3e │ │ │ │ bhi 31e4b4 │ │ │ │ @@ -207666,30 +207666,30 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 31cf54 │ │ │ │ ldr r0, [pc, #-1552] @ 31df44 │ │ │ │ ldrb r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 31cf54 │ │ │ │ ldrb r3, [r4, #176] @ 0xb0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 31e5e0 │ │ │ │ ldrb r3, [r4, #187] @ 0xbb │ │ │ │ cmp r3, #0 │ │ │ │ beq 31e5e0 │ │ │ │ ldr r3, [pc, #-1576] @ 31df58 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 31cf54 │ │ │ │ ldr r0, [pc, #-1612] @ 31df48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 31cf54 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, #0 │ │ │ │ str r3, [r4, #140] @ 0x8c │ │ │ │ strb r3, [r4, #148] @ 0x94 │ │ │ │ ldr r3, [pc, #-1628] @ 31df58 │ │ │ │ str r2, [r4, #144] @ 0x90 │ │ │ │ @@ -207698,15 +207698,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 31cf54 │ │ │ │ ldr r0, [pc, #-1672] @ 31df4c │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 31cf54 │ │ │ │ ldrb r3, [r4, #177] @ 0xb1 │ │ │ │ cmp r3, #0 │ │ │ │ beq 31e578 │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ cmp r3, #194 @ 0xc2 │ │ │ │ @@ -207731,21 +207731,21 @@ │ │ │ │ ldr r3, [pc, #-1776] @ 31df58 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 31d828 │ │ │ │ ldr r0, [pc, #-1804] @ 31df50 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 31d828 │ │ │ │ ldr r0, [pc, #-1816] @ 31df54 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 31d7c0 │ │ │ │ mov r2, #2 │ │ │ │ mov r3, #3 │ │ │ │ b 31e614 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #177] @ 0xb1 │ │ │ │ b 31cf54 │ │ │ │ @@ -207766,15 +207766,15 @@ │ │ │ │ ldr r3, [pc, #-1916] @ 31df58 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 31cf54 │ │ │ │ ldr r0, [pc, #-1932] @ 31df5c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 31cf54 │ │ │ │ cmp r3, #188 @ 0xbc │ │ │ │ beq 31dca4 │ │ │ │ bhi 31e72c │ │ │ │ sub r3, r3, #92 @ 0x5c │ │ │ │ tst r3, #239 @ 0xef │ │ │ │ beq 31dca4 │ │ │ │ @@ -207803,142 +207803,142 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ ldr r3, [pc, #56] @ 31e7a4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq sp, r0, r8, asr r9 │ │ │ │ - rsbeq r0, sp, r0, asr sl │ │ │ │ - rsbeq r0, sp, r4, asr #18 │ │ │ │ + addeq sp, r0, r8, lsr #19 │ │ │ │ + rsbeq r0, sp, r0, lsr #21 │ │ │ │ + @ instruction: 0x006d0994 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ │ │ │ │ 0031e7a8 : │ │ │ │ ldr r3, [pc, #16] @ 31e7c0 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r0, [r3, r0] │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addeq sp, r0, r8, asr #19 │ │ │ │ + addeq sp, r0, r8, lsl sl │ │ │ │ │ │ │ │ 0031e7c4 : │ │ │ │ ldr r3, [pc, #20] @ 31e7e0 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0 │ │ │ │ ldrb r0, [r3, #256] @ 0x100 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addeq sp, r0, ip, lsr #19 │ │ │ │ + strdeq sp, [r0], ip │ │ │ │ │ │ │ │ 0031e7e4 : │ │ │ │ ldr r3, [pc, #20] @ 31e800 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0 │ │ │ │ ldrb r0, [r3, #512] @ 0x200 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addeq sp, r0, ip, lsl #19 │ │ │ │ + ldrdeq sp, [r0], ip │ │ │ │ │ │ │ │ 0031e804 : │ │ │ │ ldr r3, [pc, #20] @ 31e820 │ │ │ │ and r0, r0, #127 @ 0x7f │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0 │ │ │ │ ldrb r0, [r3, #768] @ 0x300 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addeq sp, r0, ip, ror #18 │ │ │ │ + @ instruction: 0x0080d9bc │ │ │ │ │ │ │ │ 0031e824 : │ │ │ │ ldr r3, [pc, #24] @ 31e844 │ │ │ │ lsl r0, r0, #23 │ │ │ │ lsr r0, r0, #23 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0 │ │ │ │ ldrb r0, [r3, #896] @ 0x380 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addeq sp, r0, r8, asr #18 │ │ │ │ + umulleq sp, r0, r8, r9 │ │ │ │ │ │ │ │ 0031e848 : │ │ │ │ ldr r3, [pc, #24] @ 31e868 │ │ │ │ lsl r0, r0, #23 │ │ │ │ lsr r0, r0, #23 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0 │ │ │ │ ldrb r0, [r3, #1408] @ 0x580 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addeq sp, r0, r4, lsr #18 │ │ │ │ + addeq sp, r0, r4, ror r9 │ │ │ │ │ │ │ │ 0031e86c : │ │ │ │ ldr r3, [pc, #20] @ 31e888 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0 │ │ │ │ ldrb r0, [r3, #1920] @ 0x780 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addeq sp, r0, r4, lsl #18 │ │ │ │ + addeq sp, r0, r4, asr r9 │ │ │ │ │ │ │ │ 0031e88c : │ │ │ │ ldr r3, [pc, #20] @ 31e8a8 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0 │ │ │ │ ldrb r0, [r3, #2176] @ 0x880 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addeq sp, r0, r4, ror #17 │ │ │ │ + addeq sp, r0, r4, lsr r9 │ │ │ │ │ │ │ │ 0031e8ac : │ │ │ │ ldr r3, [pc, #20] @ 31e8c8 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0 │ │ │ │ ldrb r0, [r3, #2432] @ 0x980 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addeq sp, r0, r4, asr #17 │ │ │ │ + addeq sp, r0, r4, lsl r9 │ │ │ │ │ │ │ │ 0031e8cc : │ │ │ │ ldr r3, [pc, #20] @ 31e8e8 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0 │ │ │ │ ldrb r0, [r3, #2688] @ 0xa80 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addeq sp, r0, r4, lsr #17 │ │ │ │ + strdeq sp, [r0], r4 │ │ │ │ │ │ │ │ 0031e8ec : │ │ │ │ ldr r3, [pc, #20] @ 31e908 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0 │ │ │ │ ldrb r0, [r3, #2944] @ 0xb80 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addeq sp, r0, r4, lsl #17 │ │ │ │ + ldrdeq sp, [r0], r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldr r0, [pc, #4] @ 31e91c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757664 │ │ │ │ + b 7576ac │ │ │ │ addeq pc, sl, r8, lsr sp @ │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r0, #1028] @ 0x404 │ │ │ │ ldr r1, [r2, #1032] @ 0x408 │ │ │ │ cmp r0, #16 │ │ │ │ clzne r3, r0 │ │ │ │ ldr ip, [r2, #952] @ 0x3b8 │ │ │ │ @@ -207966,15 +207966,15 @@ │ │ │ │ orr ip, ip, r1 │ │ │ │ tst ip, r0 │ │ │ │ movne r1, #1 │ │ │ │ ldr r0, [r2, #1080] @ 0x438 │ │ │ │ moveq r1, #0 │ │ │ │ str r3, [r2, #964] @ 0x3c4 │ │ │ │ str ip, [r2, #940] @ 0x3ac │ │ │ │ - b 753adc │ │ │ │ + b 753b24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [r0, #1088] @ 0x440 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ mov r4, r0 │ │ │ │ @@ -207995,23 +207995,23 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ beq 31ea20 │ │ │ │ add r1, pc, #476 @ 0x1dc │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl 9d9fdc │ │ │ │ + bl 9da024 │ │ │ │ ldr r9, [r4, #924] @ 0x39c │ │ │ │ ldr r3, [r4, #972] @ 0x3cc │ │ │ │ ldr r1, [r4, #944] @ 0x3b0 │ │ │ │ tst r9, #1 │ │ │ │ add r3, r3, #1 │ │ │ │ mul r1, r3, r1 │ │ │ │ lsrne r0, r0, #3 │ │ │ │ - bl 9d8900 │ │ │ │ + bl 9d8948 │ │ │ │ ldr r3, [pc, #460] @ 31ec14 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 31eb5c │ │ │ │ ands r3, r9, #56 @ 0x38 │ │ │ │ @@ -208040,26 +208040,26 @@ │ │ │ │ add r7, r7, r2 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ beq 31eb44 │ │ │ │ mov r2, r5 │ │ │ │ asr r3, r5, #31 │ │ │ │ add r1, pc, #304 @ 0x130 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl 9d9f08 │ │ │ │ + bl 9d9f50 │ │ │ │ mov r5, r1 │ │ │ │ umull ip, r3, r7, r0 │ │ │ │ add r0, r4, #1040 @ 0x410 │ │ │ │ mla r3, r7, r5, r3 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [r4, #1044] @ 0x414 │ │ │ │ mov r1, #1 │ │ │ │ add r0, r0, #8 │ │ │ │ str ip, [r4, #1040] @ 0x410 │ │ │ │ str r8, [sp, #28] │ │ │ │ - bl 8b0748 │ │ │ │ + bl 8b0790 │ │ │ │ ldr r2, [pc, #272] @ 31ec18 │ │ │ │ ldr r3, [pc, #256] @ 31ec0c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -208097,28 +208097,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 31ec2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r9, [r4, #924] @ 0x39c │ │ │ │ b 31ea58 │ │ │ │ ldr r0, [pc, #76] @ 31ec30 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r9, [r4, #924] @ 0x39c │ │ │ │ b 31ea58 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ andeq r0, r0, r0 │ │ │ │ blcc fe9d1404 <__bss_end__@@Base+0xfdc0876c> │ │ │ │ blcc fe9d1408 <__bss_end__@@Base+0xfdc08770> │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -208127,40 +208127,40 @@ │ │ │ │ addseq ip, r8, ip, lsl r4 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq ip, r8, r4, lsl r3 │ │ │ │ blcc fe9d1424 <__bss_end__@@Base+0xfdc0878c> │ │ │ │ andeq r2, r0, r8, lsl #14 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r1, sp, r8, lsr r8 │ │ │ │ - rsbeq r1, sp, r0, asr r8 │ │ │ │ + rsbeq r1, sp, r8, lsl #17 │ │ │ │ + rsbeq r1, sp, r0, lsr #17 │ │ │ │ b 31e9ac │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r0, #1088] @ 0x440 │ │ │ │ - bl 7548e4 │ │ │ │ + bl 75492c │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r5, r2, #1040 @ 0x410 │ │ │ │ add r5, r5, #8 │ │ │ │ mov r0, r5 │ │ │ │ mov r4, r2 │ │ │ │ - bl 8b0cc8 │ │ │ │ + bl 8b0d10 │ │ │ │ cmp r0, #0 │ │ │ │ beq 31ed2c │ │ │ │ ldr r2, [r4, #1032] @ 0x408 │ │ │ │ cmp r2, #0 │ │ │ │ bne 31ecc4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -208168,26 +208168,26 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r6, r4, #1008 @ 0x3f0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8b04e8 │ │ │ │ + bl 8b0530 │ │ │ │ cmp r0, #0 │ │ │ │ bge 31ed50 │ │ │ │ ldr r3, [r4, #1032] @ 0x408 │ │ │ │ cmp r3, #0 │ │ │ │ beq 31ed08 │ │ │ │ ldr r2, [pc, #136] @ 31ed78 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #20 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8b13b0 │ │ │ │ + bl 8b13f8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 31ed2c │ │ │ │ mov r0, r4 │ │ │ │ bl 31e920 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -208225,27 +208225,27 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #128] @ 31ee40 │ │ │ │ ldr r1, [pc, #128] @ 31ee44 │ │ │ │ add r4, r4, #16 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ ldr r4, [pc, #108] @ 31ee48 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r3, [pc, #92] @ 31ee4c │ │ │ │ ldr lr, [pc, #92] @ 31ee50 │ │ │ │ ldr r1, [pc, #92] @ 31ee54 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r4, [r5, #72] @ 0x48 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ @@ -208256,20 +208256,20 @@ │ │ │ │ ldr r0, [pc, #60] @ 31ee58 │ │ │ │ str lr, [ip, #56] @ 0x38 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [ip, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74f8b8 │ │ │ │ - addeq lr, r0, r8, rrx │ │ │ │ - rsbeq ip, fp, r0, lsl #13 │ │ │ │ - ldrsheq r4, [r0], #-140 @ 0xffffff74 @ │ │ │ │ - rsbeq ip, fp, r8, ror r6 │ │ │ │ - @ instruction: 0x006bc690 │ │ │ │ + b 74f900 │ │ │ │ + strheq lr, [r0], r8 │ │ │ │ + ldrdeq ip, [fp], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbseq r4, r0, ip, asr #18 │ │ │ │ + rsbeq ip, fp, r8, asr #13 │ │ │ │ + rsbeq ip, fp, r0, ror #13 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ addeq pc, sl, r8, asr r8 @ │ │ │ │ andeq r0, r0, r0, lsr #7 │ │ │ │ addseq r6, r6, r0, asr lr │ │ │ │ andeq r0, r0, r8, ror #5 │ │ │ │ ldr r2, [r0, #948] @ 0x3b4 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -208349,21 +208349,21 @@ │ │ │ │ str r3, [r4, #1032] @ 0x408 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 31ec70 │ │ │ │ ldr r0, [pc, #28] @ 31efbc │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r0, [r4, #1032] @ 0x408 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b 31ef54 │ │ │ │ addseq fp, r8, ip, ror #29 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ - strheq r1, [sp], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq r1, sp, r8, lsl #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [r0, #924] @ 0x39c │ │ │ │ mov r4, r0 │ │ │ │ tst r5, #512 @ 0x200 │ │ │ │ @@ -208389,15 +208389,15 @@ │ │ │ │ popne {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 31ef0c │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b5824 │ │ │ │ + bl 9b586c │ │ │ │ ldr r3, [r4, #920] @ 0x398 │ │ │ │ and r3, r3, #12 │ │ │ │ cmp r3, #4 │ │ │ │ bne 31efec │ │ │ │ ldr r8, [r4, #1028] @ 0x404 │ │ │ │ cmp r8, #16 │ │ │ │ beq 31f0fc │ │ │ │ @@ -208423,15 +208423,15 @@ │ │ │ │ ldr r2, [r4, #1040] @ 0x410 │ │ │ │ lsl r3, r3, #2 │ │ │ │ orr r3, r3, r2, lsr #30 │ │ │ │ lsl r2, r2, #2 │ │ │ │ adds r2, r2, r0 │ │ │ │ adc r3, r1, r3 │ │ │ │ ldr r0, [r4, #1084] @ 0x43c │ │ │ │ - bl 9b56f0 │ │ │ │ + bl 9b5738 │ │ │ │ mov r0, r4 │ │ │ │ bl 31e920 │ │ │ │ cmp r5, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -208453,15 +208453,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r2, #296 @ 0x128 │ │ │ │ mov r3, #32 │ │ │ │ ldr r1, [pc, #80] @ 31f1a8 │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ str r2, [r0, #920] @ 0x398 │ │ │ │ add ip, r0, #944 @ 0x3b0 │ │ │ │ @@ -208475,17 +208475,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrdeq sp, [r0], ip │ │ │ │ - rsbeq r1, sp, r0, asr #6 │ │ │ │ - rsbeq r1, sp, r0, ror #6 │ │ │ │ + addeq sp, r0, ip, lsr #26 │ │ │ │ + @ instruction: 0x006d1390 │ │ │ │ + strheq r1, [sp], #-48 @ 0xffffffd0 @ │ │ │ │ andeq r0, r0, fp, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #92] @ 31f220 │ │ │ │ ldr r2, [pc, #92] @ 31f224 │ │ │ │ @@ -208493,85 +208493,85 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ mov r4, r0 │ │ │ │ add r3, r0, #1024 @ 0x400 │ │ │ │ add r0, r0, #1040 @ 0x410 │ │ │ │ strd r6, [r3] │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 8b0a8c │ │ │ │ + bl 8b0ad4 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #1032] @ 0x408 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r6, r7, lr} │ │ │ │ b 31e920 │ │ │ │ - addeq sp, r0, ip, lsr ip │ │ │ │ - rsbeq r1, sp, r4, lsr #5 │ │ │ │ - rsbeq r1, sp, r4, asr #5 │ │ │ │ + addeq sp, r0, ip, lsl #25 │ │ │ │ + strdeq r1, [sp], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq r1, sp, r4, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #176] @ 31f2f4 │ │ │ │ ldr r2, [pc, #176] @ 31f2f8 │ │ │ │ ldr r1, [pc, #176] @ 31f2fc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #32 │ │ │ │ bl 253504 │ │ │ │ ldr ip, [pc, #128] @ 31f300 │ │ │ │ mov r3, #1 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r5 │ │ │ │ stm sp, {r5, ip} │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b51fc │ │ │ │ + bl 9b5244 │ │ │ │ mov r0, #1 │ │ │ │ ldr r3, [pc, #92] @ 31f304 │ │ │ │ ldr r2, [pc, #92] @ 31f308 │ │ │ │ ldr r1, [pc, #92] @ 31f30c │ │ │ │ str r6, [r4, #1084] @ 0x43c │ │ │ │ str r0, [sp, #12] │ │ │ │ add r0, r4, #1040 @ 0x410 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #8 │ │ │ │ stmib sp, {r4, r5} │ │ │ │ str r5, [sp] │ │ │ │ - bl 8b1214 │ │ │ │ + bl 8b125c │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x0080dbbc │ │ │ │ - rsbeq r1, sp, r0, lsr #4 │ │ │ │ - rsbeq r1, sp, r0, asr #4 │ │ │ │ + addeq sp, r0, ip, lsl #24 │ │ │ │ + rsbeq r1, sp, r0, ror r2 │ │ │ │ + @ instruction: 0x006d1290 │ │ │ │ @ instruction: 0xfffffbd4 │ │ │ │ andeq r0, r0, ip, lsl #9 │ │ │ │ @ instruction: 0xfffffcfc │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -208583,94 +208583,94 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #296] @ 31f464 │ │ │ │ ldr r1, [pc, #296] @ 31f468 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r2, [pc, #276] @ 31f46c │ │ │ │ ldr r1, [pc, #276] @ 31f470 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r5, #36 @ 0x24 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r2, [pc, #236] @ 31f474 │ │ │ │ ldr r3, [pc, #236] @ 31f478 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ add sl, r0, #752 @ 0x2f0 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 7067cc │ │ │ │ + bl 706814 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r7 │ │ │ │ bl 34008c │ │ │ │ add r1, r4, #1072 @ 0x430 │ │ │ │ mov r0, r7 │ │ │ │ add r1, r1, #8 │ │ │ │ bl 33ff8c │ │ │ │ ldr r2, [pc, #160] @ 31f47c │ │ │ │ ldr r1, [pc, #160] @ 31f480 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r2, [pc, #136] @ 31f484 │ │ │ │ ldr r1, [pc, #136] @ 31f488 │ │ │ │ mov ip, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r4 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 755268 │ │ │ │ + bl 7552b0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #20 │ │ │ │ add r4, r4, #1040 @ 0x410 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ - bl 7548e4 │ │ │ │ + bl 75492c │ │ │ │ add r3, pc, #40 @ 0x28 │ │ │ │ ldrd r2, [r3] │ │ │ │ strd r2, [r4] │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop @ (mov r0, r0) │ │ │ │ strdeq lr, [pc], -ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ - ldrdeq sp, [r0], ip │ │ │ │ - rsbeq pc, ip, r4, asr #5 │ │ │ │ - ldrdeq pc, [ip], #-36 @ 0xffffffdc @ │ │ │ │ - rsbeq r1, sp, r0, lsr #2 │ │ │ │ - rsbeq r1, sp, r0, asr #2 │ │ │ │ + addeq sp, r0, ip, lsr #22 │ │ │ │ + rsbeq pc, ip, r4, lsl r3 @ │ │ │ │ + rsbeq pc, ip, r4, lsr #6 │ │ │ │ + rsbeq r1, sp, r0, ror r1 │ │ │ │ + @ instruction: 0x006d1190 │ │ │ │ addeq pc, sl, r4, asr #5 │ │ │ │ - rsbeq r1, sp, r8, lsl r1 │ │ │ │ - rsbeq ip, fp, r8, asr #32 │ │ │ │ - rsbseq r4, r0, r4, asr #5 │ │ │ │ + rsbeq r1, sp, r8, ror #2 │ │ │ │ + @ instruction: 0x006bc098 │ │ │ │ + rsbseq r4, r0, r4, lsl r3 │ │ │ │ @ instruction: 0xfffff820 │ │ │ │ - rsbeq r1, sp, ip, lsr #1 │ │ │ │ + strdeq r1, [sp], #-12 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [r0, #1088] @ 0x440 │ │ │ │ ldr r5, [pc, #248] @ 31f5a0 │ │ │ │ ldr r3, [r2, #24] │ │ │ │ @@ -208697,16 +208697,16 @@ │ │ │ │ add r1, r1, #68 @ 0x44 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #168] @ 31f5b0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757d0c │ │ │ │ - bl 750f94 │ │ │ │ + bl 757d54 │ │ │ │ + bl 750fdc │ │ │ │ cmp r0, #0 │ │ │ │ bne 31f4bc │ │ │ │ ldr r3, [r4, #924] @ 0x39c │ │ │ │ tst r3, #512 @ 0x200 │ │ │ │ movne r0, #16 │ │ │ │ and r2, r3, #256 @ 0x100 │ │ │ │ movne r3, r0 │ │ │ │ @@ -208730,23 +208730,23 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r1, [pc, #40] @ 31f5b4 │ │ │ │ ldr r0, [pc, #40] @ 31f5b8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #76 @ 0x4c │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 31f4d0 │ │ │ │ addseq fp, r8, r8, ror #18 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ - addeq sp, r0, r0, lsl r9 │ │ │ │ - rsbeq fp, fp, r0, lsr #30 │ │ │ │ - @ instruction: 0x00704198 │ │ │ │ - addeq sp, r0, r8, ror r8 │ │ │ │ - rsbeq r0, sp, r4, lsr #30 │ │ │ │ + addeq sp, r0, r0, ror #18 │ │ │ │ + rsbeq fp, fp, r0, ror pc │ │ │ │ + rsbseq r4, r0, r8, ror #3 │ │ │ │ + addeq sp, r0, r8, asr #17 │ │ │ │ + rsbeq r0, sp, r4, ror pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [r0, #1088] @ 0x440 │ │ │ │ mov r5, r3 │ │ │ │ @@ -208775,16 +208775,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757d0c │ │ │ │ - bl 750f94 │ │ │ │ + bl 757d54 │ │ │ │ + bl 750fdc │ │ │ │ subs r8, r0, #0 │ │ │ │ bne 31f5f4 │ │ │ │ lsr r2, r4, #2 │ │ │ │ orr r2, r2, r5, lsl #30 │ │ │ │ cmp r2, #18 │ │ │ │ lsr r5, r5, #2 │ │ │ │ sbcs r3, r5, #0 │ │ │ │ @@ -208806,15 +208806,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r1, [pc, #136] @ 31f744 │ │ │ │ ldr r0, [pc, #136] @ 31f748 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #96 @ 0x60 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 31f608 │ │ │ │ ldr r3, [r6, #920] @ 0x398 │ │ │ │ and r3, r3, #12 │ │ │ │ cmp r3, #4 │ │ │ │ movne r4, r8 │ │ │ │ movne r8, r4 │ │ │ │ bne 31f68c │ │ │ │ @@ -208830,23 +208830,23 @@ │ │ │ │ sub r3, r3, r4 │ │ │ │ and r3, r3, #15 │ │ │ │ add r3, r6, r3 │ │ │ │ add r0, r6, #1040 @ 0x410 │ │ │ │ ldrb r4, [r3, #992] @ 0x3e0 │ │ │ │ add r0, r0, #8 │ │ │ │ str r2, [r6, #1028] @ 0x404 │ │ │ │ - bl 8b0a8c │ │ │ │ + bl 8b0ad4 │ │ │ │ b 31f6f8 │ │ │ │ addseq fp, r8, r4, lsr r8 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ - ldrdeq sp, [r0], r4 │ │ │ │ - rsbeq fp, fp, ip, ror #27 │ │ │ │ - rsbseq r4, r0, r8, rrx │ │ │ │ - addeq sp, r0, r8, asr #14 │ │ │ │ - strdeq r0, [sp], #-212 @ 0xffffff2c @ │ │ │ │ + addeq sp, r0, r4, lsr #16 │ │ │ │ + rsbeq fp, fp, ip, lsr lr │ │ │ │ + ldrheq r4, [r0], #-8 @ │ │ │ │ + umulleq sp, r0, r8, r7 │ │ │ │ + rsbeq r0, sp, r4, asr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [r0, #1088] @ 0x440 │ │ │ │ ldr r5, [pc, #316] @ 31f8a4 │ │ │ │ ldr r3, [r2, #24] │ │ │ │ @@ -208874,26 +208874,26 @@ │ │ │ │ ldr r1, [pc, #240] @ 31f8b4 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r4, r0 │ │ │ │ - bl 757d0c │ │ │ │ - bl 750f94 │ │ │ │ + bl 757d54 │ │ │ │ + bl 750fdc │ │ │ │ cmp r0, #0 │ │ │ │ bne 31f77c │ │ │ │ cmp r6, #0 │ │ │ │ beq 31f800 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 31e920 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b5824 │ │ │ │ + bl 9b586c │ │ │ │ ldr ip, [r4, #920] @ 0x398 │ │ │ │ and ip, ip, #12 │ │ │ │ cmp ip, #4 │ │ │ │ bne 31f7f0 │ │ │ │ ldr r3, [r4, #1028] @ 0x404 │ │ │ │ cmp r3, #16 │ │ │ │ beq 31f894 │ │ │ │ @@ -208909,37 +208909,37 @@ │ │ │ │ ldr r2, [r4, #1040] @ 0x410 │ │ │ │ lsl r3, r3, #2 │ │ │ │ orr r3, r3, r2, lsr #30 │ │ │ │ lsl r2, r2, #2 │ │ │ │ adds r2, r2, r0 │ │ │ │ adc r3, r1, r3 │ │ │ │ ldr r0, [r4, #1084] @ 0x43c │ │ │ │ - bl 9b56f0 │ │ │ │ + bl 9b5738 │ │ │ │ mov r0, r4 │ │ │ │ bl 31e920 │ │ │ │ b 31f7f0 │ │ │ │ ldr r1, [pc, #60] @ 31f8b8 │ │ │ │ ldr r0, [pc, #60] @ 31f8bc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #108 @ 0x6c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9a4324 │ │ │ │ + b 9a436c │ │ │ │ ldr r3, [r4, #940] @ 0x3ac │ │ │ │ orr r3, r3, #32 │ │ │ │ str r3, [r4, #940] @ 0x3ac │ │ │ │ b 31f868 │ │ │ │ addseq fp, r8, r8, lsr #13 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ - addeq sp, r0, ip, asr #12 │ │ │ │ - rsbeq fp, fp, r0, ror #24 │ │ │ │ - ldrsbeq r3, [r0], #-236 @ 0xffffff14 @ │ │ │ │ - addeq sp, r0, r8, lsl #11 │ │ │ │ - rsbeq r0, sp, r4, lsr ip │ │ │ │ + umulleq sp, r0, ip, r6 │ │ │ │ + strheq fp, [fp], #-192 @ 0xffffff40 @ │ │ │ │ + rsbseq r3, r0, ip, lsr #30 │ │ │ │ + ldrdeq sp, [r0], r8 │ │ │ │ + rsbeq r0, sp, r4, lsl #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #784] @ 31fbec │ │ │ │ mov r6, r3 │ │ │ │ @@ -208984,16 +208984,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r5, r0 │ │ │ │ - bl 757d0c │ │ │ │ - bl 750f94 │ │ │ │ + bl 757d54 │ │ │ │ + bl 750fdc │ │ │ │ cmp r0, #0 │ │ │ │ bne 31f914 │ │ │ │ lsr r2, r4, #2 │ │ │ │ orr r2, r2, r6, lsl #30 │ │ │ │ cmp r2, #18 │ │ │ │ lsr r6, r6, #2 │ │ │ │ sbcs r3, r6, #0 │ │ │ │ @@ -209026,15 +209026,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ b 31f92c │ │ │ │ ldr r1, [pc, #484] @ 31fc10 │ │ │ │ ldr r0, [pc, #484] @ 31fc14 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #120 @ 0x78 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 31f928 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, #0 │ │ │ │ and r2, r3, #255 @ 0xff │ │ │ │ tst r3, #252 @ 0xfc │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ @@ -209042,15 +209042,15 @@ │ │ │ │ b 31fa14 │ │ │ │ ldr r3, [r5, #924] @ 0x39c │ │ │ │ ands r3, r3, #768 @ 0x300 │ │ │ │ beq 31fbb4 │ │ │ │ cmp r3, #512 @ 0x200 │ │ │ │ bne 31fa14 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b5824 │ │ │ │ + bl 9b586c │ │ │ │ ldr r3, [r5, #920] @ 0x398 │ │ │ │ and r3, r3, #12 │ │ │ │ cmp r3, #4 │ │ │ │ bne 31fa14 │ │ │ │ ldr r3, [r5, #1028] @ 0x404 │ │ │ │ cmp r3, #16 │ │ │ │ beq 31fbd8 │ │ │ │ @@ -209067,15 +209067,15 @@ │ │ │ │ ldr r2, [r5, #1040] @ 0x410 │ │ │ │ lsl r3, r3, #2 │ │ │ │ orr r3, r3, r2, lsr #30 │ │ │ │ lsl r2, r2, #2 │ │ │ │ adds r2, r2, r0 │ │ │ │ adc r3, r1, r3 │ │ │ │ ldr r0, [r5, #1084] @ 0x43c │ │ │ │ - bl 9b56f0 │ │ │ │ + bl 9b5738 │ │ │ │ mov r0, r5 │ │ │ │ bl 31e920 │ │ │ │ b 31fa14 │ │ │ │ ldrh r3, [sp, #40] @ 0x28 │ │ │ │ mov r2, #0 │ │ │ │ orrs r1, r3, r2 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ @@ -209110,23 +209110,23 @@ │ │ │ │ bne 31fa14 │ │ │ │ add r0, r5, #1040 @ 0x410 │ │ │ │ mov r3, #1 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, #2 │ │ │ │ add r0, r0, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 8b0748 │ │ │ │ + bl 8b0790 │ │ │ │ b 31fa14 │ │ │ │ add r3, r5, #1024 @ 0x400 │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ add r0, r5, #1040 @ 0x410 │ │ │ │ strd r6, [r3] │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 8b0a8c │ │ │ │ + bl 8b0ad4 │ │ │ │ ldr r3, [r5, #920] @ 0x398 │ │ │ │ b 31fb5c │ │ │ │ ldr r3, [r5, #920] @ 0x398 │ │ │ │ and r3, r3, #48 @ 0x30 │ │ │ │ cmp r3, #16 │ │ │ │ bne 31fa14 │ │ │ │ mov r2, #1 │ │ │ │ @@ -209140,41 +209140,41 @@ │ │ │ │ b 31fae0 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq fp, r8, ip, lsr r5 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq fp, r8, r0, lsl r5 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ addseq fp, r8, r8, ror #9 │ │ │ │ - umulleq sp, r0, r0, r4 │ │ │ │ - rsbeq fp, fp, r8, lsr #21 │ │ │ │ - rsbseq r3, r0, r4, lsr #26 │ │ │ │ - addeq sp, r0, r4, lsr #8 │ │ │ │ - ldrdeq sp, [r0], r8 │ │ │ │ - rsbeq r0, sp, r4, lsl #21 │ │ │ │ + addeq sp, r0, r0, ror #9 │ │ │ │ + strdeq fp, [fp], #-168 @ 0xffffff58 @ │ │ │ │ + rsbseq r3, r0, r4, ror sp │ │ │ │ + addeq sp, r0, r4, ror r4 │ │ │ │ + addeq sp, r0, r8, lsr #8 │ │ │ │ + ldrdeq r0, [sp], #-164 @ 0xffffff5c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #1000] @ 0x3e8 │ │ │ │ mov r4, r0 │ │ │ │ ldrd r2, [r3, #24] │ │ │ │ orrs r1, r2, r3 │ │ │ │ beq 31fc60 │ │ │ │ ldr r5, [r0, #968] @ 0x3c8 │ │ │ │ add r1, pc, #88 @ 0x58 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl 9d9fdc │ │ │ │ + bl 9da024 │ │ │ │ lsr r5, r5, #16 │ │ │ │ umull r2, r3, r5, r0 │ │ │ │ lsr r2, r2, #20 │ │ │ │ orr r2, r2, r3, lsl #12 │ │ │ │ lsr r3, r3, #20 │ │ │ │ add r1, pc, #64 @ 0x40 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl 9d9fdc │ │ │ │ + bl 9da024 │ │ │ │ mov r3, #10 │ │ │ │ add r4, r4, #960 @ 0x3c0 │ │ │ │ umull r1, r2, r0, r3 │ │ │ │ str r1, [r4, #-8] │ │ │ │ str r2, [r4, #-4] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -209186,53 +209186,53 @@ │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r0 │ │ │ │ blcc fe9d24ac <__bss_end__@@Base+0xfdc09814> │ │ │ │ blcc fe9d24b0 <__bss_end__@@Base+0xfdc09818> │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldr r0, [pc, #4] @ 31fcbc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757664 │ │ │ │ + b 7576ac │ │ │ │ addeq lr, sl, r0, lsr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #964] @ 0x3c4 │ │ │ │ ldr r1, [r0, #960] @ 0x3c0 │ │ │ │ mov r4, r0 │ │ │ │ and r1, r1, r3 │ │ │ │ ands r1, r1, #1 │ │ │ │ movne r1, #1 │ │ │ │ ldr r0, [r0, #1036] @ 0x40c │ │ │ │ - bl 753adc │ │ │ │ + bl 753b24 │ │ │ │ ldr r3, [r4, #964] @ 0x3c4 │ │ │ │ ldr r1, [r4, #960] @ 0x3c0 │ │ │ │ ldr r0, [r4, #1040] @ 0x410 │ │ │ │ and r1, r1, r3 │ │ │ │ ands r1, r1, #2 │ │ │ │ movne r1, #1 │ │ │ │ - bl 753adc │ │ │ │ + bl 753b24 │ │ │ │ ldr r3, [r4, #964] @ 0x3c4 │ │ │ │ ldr r1, [r4, #960] @ 0x3c0 │ │ │ │ ldr r0, [r4, #1044] @ 0x414 │ │ │ │ and r1, r1, r3 │ │ │ │ ands r1, r1, #4 │ │ │ │ movne r1, #1 │ │ │ │ - bl 753adc │ │ │ │ + bl 753b24 │ │ │ │ ldr r1, [r4, #960] @ 0x3c0 │ │ │ │ ldr r3, [r4, #964] @ 0x3c4 │ │ │ │ ldr r0, [r4, #1048] @ 0x418 │ │ │ │ and r1, r1, r3 │ │ │ │ ands r1, r1, #8 │ │ │ │ beq 31fd4c │ │ │ │ pop {r4, lr} │ │ │ │ mov r1, #1 │ │ │ │ - b 753adc │ │ │ │ + b 753b24 │ │ │ │ pop {r4, lr} │ │ │ │ - b 753adc │ │ │ │ + b 753b24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 31fcc0 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -209259,24 +209259,24 @@ │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ add r5, r2, #1004 @ 0x3ec │ │ │ │ mov r0, r5 │ │ │ │ ldr r6, [r2, #980] @ 0x3d4 │ │ │ │ mov r4, r2 │ │ │ │ - bl 8b0cc8 │ │ │ │ + bl 8b0d10 │ │ │ │ cmp r0, #0 │ │ │ │ beq 31fec0 │ │ │ │ ldr r2, [r4, #936] @ 0x3a8 │ │ │ │ cmp r2, #0 │ │ │ │ beq 31fe7c │ │ │ │ add r7, r4, #920 @ 0x398 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8b04e8 │ │ │ │ + bl 8b0530 │ │ │ │ cmp r0, #0 │ │ │ │ blt 31fe24 │ │ │ │ ldr r2, [r4, #936] @ 0x3a8 │ │ │ │ add r1, r7, r0 │ │ │ │ sub r2, r2, r0 │ │ │ │ str r2, [r4, #936] @ 0x3a8 │ │ │ │ mov r0, r7 │ │ │ │ @@ -209330,15 +209330,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r2, [pc, #88] @ 31ff44 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #20 │ │ │ │ - bl 8b13b0 │ │ │ │ + bl 8b13f8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 31fec0 │ │ │ │ ldr r0, [r4, #936] @ 0x3a8 │ │ │ │ cmp r0, #16 │ │ │ │ beq 31fe58 │ │ │ │ lsr r1, r6, #5 │ │ │ │ ldr r3, [r4, #972] @ 0x3cc │ │ │ │ @@ -209363,45 +209363,45 @@ │ │ │ │ ldr r1, [pc, #140] @ 31fff4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r1, [pc, #112] @ 31fff8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 75165c │ │ │ │ + bl 7516a4 │ │ │ │ ldr r3, [pc, #100] @ 31fffc │ │ │ │ ldr r0, [pc, #100] @ 320000 │ │ │ │ ldr r1, [pc, #100] @ 320004 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74f8b8 │ │ │ │ + bl 74f900 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq ip, r0, r8, asr #30 │ │ │ │ - strheq fp, [fp], #-68 @ 0xffffffbc @ │ │ │ │ - rsbseq r3, r0, ip, lsr #14 │ │ │ │ + umulleq ip, r0, r8, pc @ │ │ │ │ + rsbeq fp, fp, r4, lsl #10 │ │ │ │ + rsbseq r3, r0, ip, ror r7 │ │ │ │ muleq r0, r4, sl │ │ │ │ addeq lr, sl, r8, asr #14 │ │ │ │ andeq r0, r0, ip, lsl fp │ │ │ │ @ instruction: 0x00965ed0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -209442,15 +209442,15 @@ │ │ │ │ ldr r4, [r5, #976] @ 0x3d0 │ │ │ │ tst r3, #2 │ │ │ │ beq 320070 │ │ │ │ ldr r3, [r5, #940] @ 0x3ac │ │ │ │ cmp r3, #0 │ │ │ │ beq 320070 │ │ │ │ add r0, r5, #1004 @ 0x3ec │ │ │ │ - bl 8b0a8c │ │ │ │ + bl 8b0ad4 │ │ │ │ ldr r2, [r5, #940] @ 0x3ac │ │ │ │ ldr r3, [r5, #972] @ 0x3cc │ │ │ │ sub r2, r2, #1 │ │ │ │ bic r3, r3, #2 │ │ │ │ cmp r2, #0 │ │ │ │ orreq r3, r3, #48 @ 0x30 │ │ │ │ str r2, [r5, #940] @ 0x3ac │ │ │ │ @@ -209472,54 +209472,54 @@ │ │ │ │ orr r4, r4, r3 │ │ │ │ beq 320070 │ │ │ │ ldr r1, [pc, #280] @ 32023c │ │ │ │ ldr r0, [pc, #280] @ 320240 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #16 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 320070 │ │ │ │ ldr r3, [pc, #248] @ 320238 │ │ │ │ ldr r4, [r5, #988] @ 0x3dc │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 320070 │ │ │ │ ldr r1, [pc, #236] @ 320244 │ │ │ │ ldr r0, [pc, #236] @ 320248 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #16 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 320070 │ │ │ │ ldr r3, [pc, #196] @ 320238 │ │ │ │ ldr r4, [r5, #992] @ 0x3e0 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 320070 │ │ │ │ ldr r1, [pc, #192] @ 32024c │ │ │ │ ldr r0, [pc, #192] @ 320250 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #16 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 320070 │ │ │ │ ldr r3, [pc, #144] @ 320238 │ │ │ │ ldr r4, [r5, #996] @ 0x3e4 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 320070 │ │ │ │ ldr r1, [pc, #148] @ 320254 │ │ │ │ ldr r0, [pc, #148] @ 320258 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #16 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 320070 │ │ │ │ ldr r4, [r5, #960] @ 0x3c0 │ │ │ │ b 320070 │ │ │ │ ldr r4, [r5, #964] @ 0x3c4 │ │ │ │ b 320070 │ │ │ │ ldr r1, [pc, #76] @ 320238 │ │ │ │ ldr r1, [ip, r1] │ │ │ │ @@ -209527,38 +209527,38 @@ │ │ │ │ tst r1, #2048 @ 0x800 │ │ │ │ beq 32006c │ │ │ │ ldr r1, [pc, #92] @ 32025c │ │ │ │ ldr r0, [pc, #92] @ 320260 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #16 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 32006c │ │ │ │ ldr r1, [pc, #72] @ 320264 │ │ │ │ ldr r0, [pc, #72] @ 320268 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #16 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 32006c │ │ │ │ addseq sl, r8, ip, ror #27 │ │ │ │ - addeq ip, r0, r8, asr #28 │ │ │ │ + umulleq ip, r0, r8, lr │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ - addeq ip, r0, ip, lsl #27 │ │ │ │ - rsbeq r0, sp, r0, lsl r4 │ │ │ │ - addeq ip, r0, r8, asr sp │ │ │ │ - strdeq r0, [sp], #-60 @ 0xffffffc4 @ │ │ │ │ - addeq ip, r0, r4, lsr #26 │ │ │ │ - rsbeq r0, sp, r4, ror #7 │ │ │ │ - strdeq ip, [r0], r0 │ │ │ │ - rsbeq r0, sp, ip, asr #7 │ │ │ │ - @ instruction: 0x0080ccb0 │ │ │ │ - strheq r0, [sp], #-48 @ 0xffffffd0 @ │ │ │ │ - umulleq ip, r0, r4, ip │ │ │ │ - strdeq r0, [sp], #-44 @ 0xffffffd4 @ │ │ │ │ + ldrdeq ip, [r0], ip @ │ │ │ │ + rsbeq r0, sp, r0, ror #8 │ │ │ │ + addeq ip, r0, r8, lsr #27 │ │ │ │ + rsbeq r0, sp, ip, asr #8 │ │ │ │ + addeq ip, r0, r4, ror sp │ │ │ │ + rsbeq r0, sp, r4, lsr r4 │ │ │ │ + addeq ip, r0, r0, asr #26 │ │ │ │ + rsbeq r0, sp, ip, lsl r4 │ │ │ │ + addeq ip, r0, r0, lsl #26 │ │ │ │ + rsbeq r0, sp, r0, lsl #8 │ │ │ │ + addeq ip, r0, r4, ror #25 │ │ │ │ + rsbeq r0, sp, ip, asr #6 │ │ │ │ ldr r3, [r0, #968] @ 0x3c8 │ │ │ │ ands r3, r3, #2 │ │ │ │ ldrbne r0, [r0, #972] @ 0x3cc │ │ │ │ lsrne r0, r0, #1 │ │ │ │ andne r0, r0, #1 │ │ │ │ eorne r0, r0, #1 │ │ │ │ moveq r0, r3 │ │ │ │ @@ -209677,15 +209677,15 @@ │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 320468 │ │ │ │ ldr r1, [pc, #1132] @ 3208c4 │ │ │ │ ldr r0, [pc, #1132] @ 3208c8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #32 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ tst r5, #16 │ │ │ │ bne 320840 │ │ │ │ tst r5, #32 │ │ │ │ beq 32085c │ │ │ │ ldr r3, [pc, #1204] @ 320934 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -209702,24 +209702,24 @@ │ │ │ │ bcc 320350 │ │ │ │ ldr r3, [r4, #1000] @ 0x3e8 │ │ │ │ ldrd r2, [r3, #24] │ │ │ │ orrs r1, r2, r3 │ │ │ │ beq 3204e4 │ │ │ │ add r1, pc, #976 @ 0x3d0 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl 9d9fdc │ │ │ │ + bl 9da024 │ │ │ │ ldr r5, [r4, #968] @ 0x3c8 │ │ │ │ lsr r5, r5, #16 │ │ │ │ umull r2, r3, r5, r0 │ │ │ │ lsr r2, r2, #20 │ │ │ │ orr r2, r2, r3, lsl #12 │ │ │ │ lsr r3, r3, #20 │ │ │ │ add r1, pc, #948 @ 0x3b4 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl 9d9fdc │ │ │ │ + bl 9da024 │ │ │ │ mov r3, #10 │ │ │ │ umull r1, r2, r0, r3 │ │ │ │ str r1, [r4, #952] @ 0x3b8 │ │ │ │ str r2, [r4, #956] @ 0x3bc │ │ │ │ b 320350 │ │ │ │ ldr r3, [pc, #1064] @ 320934 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -209751,15 +209751,15 @@ │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 320590 │ │ │ │ ldr r1, [pc, #856] @ 3208d8 │ │ │ │ ldr r0, [pc, #856] @ 3208dc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #32 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ tst r5, #2 │ │ │ │ movne r3, #0 │ │ │ │ strne r3, [r4, #936] @ 0x3a8 │ │ │ │ b 320350 │ │ │ │ ldr r3, [pc, #908] @ 320934 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -209835,17 +209835,17 @@ │ │ │ │ ldr r1, [pc, #576] @ 320908 │ │ │ │ ldr r0, [pc, #576] @ 32090c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #32 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 9a4324 │ │ │ │ + b 9a436c │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b5824 │ │ │ │ + bl 9b586c │ │ │ │ ldr r8, [r4, #980] @ 0x3d4 │ │ │ │ ldr r3, [r4, #936] @ 0x3a8 │ │ │ │ lsr r8, r8, #5 │ │ │ │ cmp r3, #16 │ │ │ │ and r8, r8, #3 │ │ │ │ movne r5, #1 │ │ │ │ mov r9, r1 │ │ │ │ @@ -209856,15 +209856,15 @@ │ │ │ │ ldr r5, [r2] │ │ │ │ ands r2, r5, #2048 @ 0x800 │ │ │ │ moveq r5, r2 │ │ │ │ beq 320738 │ │ │ │ ldr r0, [pc, #484] @ 320910 │ │ │ │ mov r5, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [r4, #936] @ 0x3a8 │ │ │ │ add r0, r4, #920 @ 0x398 │ │ │ │ add r0, r0, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, sp │ │ │ │ bl 2542fc │ │ │ │ ldr r3, [r4, #936] @ 0x3a8 │ │ │ │ @@ -209901,15 +209901,15 @@ │ │ │ │ orr r3, r3, r2, lsr #30 │ │ │ │ lsl r2, r2, #2 │ │ │ │ adds r2, r2, r7 │ │ │ │ adc r3, r3, r9 │ │ │ │ ldr r0, [r4, #944] @ 0x3b0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 9b56f0 │ │ │ │ + b 9b5738 │ │ │ │ ldr r1, [pc, #324] @ 320934 │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1] │ │ │ │ tst r1, #2048 @ 0x800 │ │ │ │ beq 320350 │ │ │ │ ldr r0, [pc, #276] @ 320918 │ │ │ │ ldr r1, [pc, #316] @ 320944 │ │ │ │ @@ -209923,15 +209923,15 @@ │ │ │ │ ldr r1, [pc, #244] @ 32091c │ │ │ │ ldr r0, [pc, #244] @ 320920 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #32 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 9a4324 │ │ │ │ + b 9a436c │ │ │ │ ldr r3, [pc, #236] @ 320934 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ bne 3209e8 │ │ │ │ tst r5, #32 │ │ │ │ bne 32048c │ │ │ │ @@ -209943,86 +209943,86 @@ │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 32048c │ │ │ │ ldr r1, [pc, #164] @ 320924 │ │ │ │ ldr r0, [pc, #164] @ 320928 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #32 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 32048c │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r0 │ │ │ │ blcc fe9d30a4 <__bss_end__@@Base+0xfdc0a40c> │ │ │ │ blcc fe9d30a8 <__bss_end__@@Base+0xfdc0a410> │ │ │ │ andeq r0, r0, r0 │ │ │ │ addseq sl, r8, r4, asr #22 │ │ │ │ addseq sl, r8, r0, lsl fp │ │ │ │ - addeq ip, r0, sl, ror fp │ │ │ │ + addeq ip, r0, sl, asr #23 │ │ │ │ addseq sl, r8, r4, asr #21 │ │ │ │ addseq sl, r8, r8, ror sl │ │ │ │ addseq sl, r8, r4, asr #20 │ │ │ │ addseq sl, r8, ip, lsl #20 │ │ │ │ - addeq ip, r0, r8, asr sl │ │ │ │ - rsbeq r0, sp, r0, ror r1 │ │ │ │ + addeq ip, r0, r8, lsr #21 │ │ │ │ + rsbeq r0, sp, r0, asr #3 │ │ │ │ @ instruction: 0x0098a8fc │ │ │ │ - addeq ip, r0, ip, ror #18 │ │ │ │ - rsbeq r0, sp, r8, ror r1 │ │ │ │ - addeq ip, r0, r0, lsr r9 │ │ │ │ - strheq pc, [ip], #-244 @ 0xffffff0c @ │ │ │ │ + @ instruction: 0x0080c9bc │ │ │ │ + rsbeq r0, sp, r8, asr #3 │ │ │ │ + addeq ip, r0, r0, lsl #19 │ │ │ │ + rsbeq r0, sp, r4 │ │ │ │ addseq sl, r8, r0, ror #16 │ │ │ │ - ldrdeq ip, [r0], r0 │ │ │ │ - rsbeq r0, sp, ip, lsr #2 │ │ │ │ + addeq ip, r0, r0, lsr #18 │ │ │ │ + rsbeq r0, sp, ip, ror r1 │ │ │ │ addseq sl, r8, r0, lsl r8 │ │ │ │ - addeq ip, r0, r0, lsl #17 │ │ │ │ - rsbeq pc, ip, r4, lsr #30 │ │ │ │ + ldrdeq ip, [r0], r0 │ │ │ │ + rsbeq pc, ip, r4, ror pc @ │ │ │ │ addseq sl, r8, r4, asr #15 │ │ │ │ - addeq ip, r0, r4, lsr r8 │ │ │ │ - strheq r0, [sp], #-0 @ │ │ │ │ + addeq ip, r0, r4, lsl #17 │ │ │ │ + rsbeq r0, sp, r0, lsl #2 │ │ │ │ addseq sl, r8, r8, ror r7 │ │ │ │ - addeq ip, r0, r8, ror #15 │ │ │ │ - rsbeq r0, sp, r0, lsl r0 │ │ │ │ - rsbeq pc, ip, r8, asr #31 │ │ │ │ + addeq ip, r0, r8, lsr r8 │ │ │ │ + rsbeq r0, sp, r0, rrx │ │ │ │ + rsbeq r0, sp, r8, lsl r0 │ │ │ │ addseq sl, r8, ip, ror r6 │ │ │ │ addseq sl, r8, r8, lsl r6 │ │ │ │ - addeq ip, r0, r8, lsl #13 │ │ │ │ - rsbeq pc, ip, r8, lsl #27 │ │ │ │ - addeq ip, r0, r0, lsr r6 │ │ │ │ - strheq pc, [ip], #-220 @ 0xffffff24 @ │ │ │ │ - addeq ip, r0, r8, asr #10 │ │ │ │ - rsbeq pc, ip, r0, lsl #26 │ │ │ │ + ldrdeq ip, [r0], r8 │ │ │ │ + ldrdeq pc, [ip], #-216 @ 0xffffff28 @ │ │ │ │ + addeq ip, r0, r0, lsl #13 │ │ │ │ + rsbeq pc, ip, ip, lsl #28 │ │ │ │ + umulleq ip, r0, r8, r5 │ │ │ │ + rsbeq pc, ip, r0, asr sp @ │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ - addeq ip, r0, r4, lsl r5 │ │ │ │ - strdeq pc, [ip], #-200 @ 0xffffff38 @ │ │ │ │ + addeq ip, r0, r4, ror #10 │ │ │ │ + rsbeq pc, ip, r8, asr #26 │ │ │ │ addseq sl, r8, r4, ror #8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - ldrdeq ip, [r0], r4 │ │ │ │ - strheq pc, [ip], #-176 @ 0xffffff50 @ │ │ │ │ - addeq ip, r0, r0, asr #9 │ │ │ │ - strdeq pc, [ip], #-188 @ 0xffffff44 @ │ │ │ │ - addeq ip, r0, r4, lsr #9 │ │ │ │ - rsbeq pc, ip, r8, lsl #24 │ │ │ │ + addeq ip, r0, r4, lsr #10 │ │ │ │ + rsbeq pc, ip, r0, lsl #24 │ │ │ │ + addeq ip, r0, r0, lsl r5 │ │ │ │ + rsbeq pc, ip, ip, asr #24 │ │ │ │ + strdeq ip, [r0], r4 │ │ │ │ + rsbeq pc, ip, r8, asr ip @ │ │ │ │ ldr r1, [pc, #-60] @ 32092c │ │ │ │ ldr r0, [pc, #-60] @ 320930 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #32 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ tst r5, #768 @ 0x300 │ │ │ │ beq 3204a8 │ │ │ │ ldr r3, [pc, #-84] @ 320934 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 3204a8 │ │ │ │ ldr r1, [pc, #-100] @ 320938 │ │ │ │ ldr r0, [pc, #-100] @ 32093c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #32 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3204a8 │ │ │ │ ldr r2, [pc, #-120] @ 320940 │ │ │ │ ldr r3, [pc, #-120] @ 320944 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -210035,22 +210035,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ b 3206d0 │ │ │ │ ldr r1, [pc, #-160] @ 320950 │ │ │ │ ldr r0, [pc, #-160] @ 320954 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #32 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 320470 │ │ │ │ ldr r1, [pc, #-180] @ 320958 │ │ │ │ ldr r0, [pc, #-180] @ 32095c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #32 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 32085c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #128] @ 320ab8 │ │ │ │ ldr r2, [pc, #128] @ 320abc │ │ │ │ @@ -210058,15 +210058,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r2, #0 │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ mov ip, #60 @ 0x3c │ │ │ │ str r2, [r0, #960] @ 0x3c0 │ │ │ │ str r2, [r0, #964] @ 0x3c4 │ │ │ │ str r2, [r0, #968] @ 0x3c8 │ │ │ │ @@ -210082,17 +210082,17 @@ │ │ │ │ ldr r4, [pc, #32] @ 320ac4 │ │ │ │ add r3, r0, #960 @ 0x3c0 │ │ │ │ mov r5, #0 │ │ │ │ strd r4, [r3, #-8] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 31fcc0 │ │ │ │ - addeq ip, r0, r4, ror r4 │ │ │ │ - strdeq pc, [ip], #-204 @ 0xffffff34 @ │ │ │ │ - rsbeq pc, ip, r8, lsl sp @ │ │ │ │ + addeq ip, r0, r4, asr #9 │ │ │ │ + rsbeq pc, ip, ip, asr #26 │ │ │ │ + rsbeq pc, ip, r8, ror #26 │ │ │ │ andeq sl, r0, r8, lsl #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #168] @ 320b88 │ │ │ │ ldr r2, [pc, #168] @ 320b8c │ │ │ │ @@ -210100,51 +210100,51 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #32 │ │ │ │ bl 253504 │ │ │ │ ldr ip, [pc, #120] @ 320b94 │ │ │ │ mov r3, #1 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r5 │ │ │ │ stm sp, {r5, ip} │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b51fc │ │ │ │ + bl 9b5244 │ │ │ │ ldr r2, [pc, #88] @ 320b98 │ │ │ │ ldr r1, [pc, #88] @ 320b9c │ │ │ │ mov r3, #1 │ │ │ │ str r6, [r4, #944] @ 0x3b0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r5 │ │ │ │ add r0, r4, #1004 @ 0x3ec │ │ │ │ stmib sp, {r4, r5} │ │ │ │ str r5, [sp] │ │ │ │ - bl 8b1214 │ │ │ │ + bl 8b125c │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq ip, r0, ip, asr #7 │ │ │ │ - rsbeq pc, ip, r4, asr ip @ │ │ │ │ - rsbeq pc, ip, r0, ror ip @ │ │ │ │ + addeq ip, r0, ip, lsl r4 │ │ │ │ + rsbeq pc, ip, r4, lsr #25 │ │ │ │ + rsbeq pc, ip, r0, asr #25 │ │ │ │ @ instruction: 0xfffff76c │ │ │ │ @ instruction: 0xfffff228 │ │ │ │ @ instruction: 0xfffff714 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -210156,122 +210156,122 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r4, #48 @ 0x30 │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r2, [pc, #336] @ 320d3c │ │ │ │ ldr r1, [pc, #336] @ 320d40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ ldr sl, [pc, #324] @ 320d44 │ │ │ │ ldr r7, [pc, #324] @ 320d48 │ │ │ │ add sl, pc, sl │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #60 @ 0x3c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r2, [pc, #296] @ 320d4c │ │ │ │ ldr r1, [pc, #296] @ 320d50 │ │ │ │ mov r3, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ - bl 755268 │ │ │ │ + bl 7552b0 │ │ │ │ add r4, r4, #68 @ 0x44 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #20 │ │ │ │ add r9, r5, #1040 @ 0x410 │ │ │ │ add fp, r5, #752 @ 0x2f0 │ │ │ │ str r0, [r5, #1000] @ 0x3e8 │ │ │ │ - bl 7548e4 │ │ │ │ + bl 75492c │ │ │ │ mov r2, sl │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ add r1, r5, #1024 @ 0x400 │ │ │ │ add r1, r1, #12 │ │ │ │ bl 33ff8c │ │ │ │ mov r2, sl │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r1, r9 │ │ │ │ bl 33ff8c │ │ │ │ mov r2, sl │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ add r1, r9, #4 │ │ │ │ bl 33ff8c │ │ │ │ mov r2, sl │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ add r1, r9, #8 │ │ │ │ bl 33ff8c │ │ │ │ ldr r2, [pc, #112] @ 320d54 │ │ │ │ str r8, [sp] │ │ │ │ mov r9, #0 │ │ │ │ mov r8, #1024 @ 0x400 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, fp │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 7067cc │ │ │ │ + bl 706814 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, sl │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r1, fp │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 34008c │ │ │ │ - strdeq ip, [r0], r8 │ │ │ │ - rsbeq pc, ip, r4, lsr #23 │ │ │ │ - rsbeq pc, ip, r4, ror fp @ │ │ │ │ - rsbeq sl, fp, r8, lsr r8 │ │ │ │ - ldrheq r2, [r0], #-164 @ 0xffffff5c @ │ │ │ │ - rsbeq sp, ip, r0, lsl #20 │ │ │ │ - rsbeq sp, ip, r4, lsl sl │ │ │ │ + addeq ip, r0, r8, asr #6 │ │ │ │ + strdeq pc, [ip], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq pc, ip, r4, asr #23 │ │ │ │ + rsbeq sl, fp, r8, lsl #17 │ │ │ │ + rsbseq r2, r0, r4, lsl #22 │ │ │ │ + rsbeq sp, ip, r0, asr sl │ │ │ │ + rsbeq sp, ip, r4, ror #20 │ │ │ │ @ instruction: 0xffffefe0 │ │ │ │ - rsbeq pc, ip, ip, asr #22 │ │ │ │ + @ instruction: 0x006cfb9c │ │ │ │ strdeq sp, [sl], r8 │ │ │ │ cmp r1, #23 │ │ │ │ lsr r1, r1, #1 │ │ │ │ bhi 320d7c │ │ │ │ ldr r3, [pc, #32] @ 320d8c │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r0, [r3, r1] │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - ldrdeq ip, [r0], r0 │ │ │ │ + addeq ip, r0, r0, lsr #4 │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ ldrb r3, [r0, #36] @ 0x24 │ │ │ │ @@ -210279,15 +210279,15 @@ │ │ │ │ ldrbne r0, [r0, #45] @ 0x2d │ │ │ │ rsbne r0, r0, #3 │ │ │ │ moveq r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 320dd0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757664 │ │ │ │ + b 7576ac │ │ │ │ @ instruction: 0x008ad9b4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #116] @ 320e60 │ │ │ │ mov r4, r1 │ │ │ │ @@ -210297,15 +210297,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #32 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ add r2, r5, r4, lsl #1 │ │ │ │ ldrb r1, [r2, #553] @ 0x229 │ │ │ │ ldrb r2, [r2, #552] @ 0x228 │ │ │ │ lsr r3, r4, #1 │ │ │ │ tst r1, r2 │ │ │ │ add r3, r0, r3, lsl #5 │ │ │ │ add r0, r3, #100 @ 0x64 │ │ │ │ @@ -210315,18 +210315,18 @@ │ │ │ │ ldrb r1, [r5, #553] @ 0x229 │ │ │ │ ldrb r3, [r5, #552] @ 0x228 │ │ │ │ ands r1, r1, r3 │ │ │ │ beq 320e54 │ │ │ │ mov r1, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 753adc │ │ │ │ - addeq ip, r0, r4, asr #2 │ │ │ │ - rsbeq pc, ip, r0, lsr sl @ │ │ │ │ - rsbeq pc, ip, r8, asr #20 │ │ │ │ + b 753b24 │ │ │ │ + umulleq ip, r0, r4, r1 │ │ │ │ + rsbeq pc, ip, r0, lsl #21 │ │ │ │ + @ instruction: 0x006cfa98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #596] @ 3210d8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #592] @ 3210dc │ │ │ │ @@ -210334,15 +210334,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ lsr r6, r4, #4 │ │ │ │ lsr r1, r4, #5 │ │ │ │ ldr r3, [pc, #552] @ 3210e4 │ │ │ │ and r4, r4, #31 │ │ │ │ eor r4, r4, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r4, r4, #1 │ │ │ │ @@ -210384,15 +210384,15 @@ │ │ │ │ strb r3, [r9, #208] @ 0xd0 │ │ │ │ beq 3210a0 │ │ │ │ bic r3, r8, #32 │ │ │ │ add r0, r0, #172 @ 0xac │ │ │ │ strb r3, [r7, #553] @ 0x229 │ │ │ │ add r0, r5, r0 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 8b0a8c │ │ │ │ + bl 8b0ad4 │ │ │ │ ldrb r3, [r9, #208] @ 0xd0 │ │ │ │ ldrb r2, [r7, #553] @ 0x229 │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ beq 320fa4 │ │ │ │ and r3, r3, #127 @ 0x7f │ │ │ │ mov r0, #64 @ 0x40 │ │ │ │ @@ -210465,27 +210465,27 @@ │ │ │ │ movne r0, #64 @ 0x40 │ │ │ │ b 320f90 │ │ │ │ bic r3, r8, #2 │ │ │ │ add r0, r0, #172 @ 0xac │ │ │ │ strb r3, [r7, #553] @ 0x229 │ │ │ │ add r0, r5, r0 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 8b0a8c │ │ │ │ + bl 8b0ad4 │ │ │ │ ldrb r3, [r9, #208] @ 0xd0 │ │ │ │ ldrb r2, [r7, #553] @ 0x229 │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ beq 320fa4 │ │ │ │ and r3, r3, #127 @ 0x7f │ │ │ │ mov r0, #4 │ │ │ │ b 320f90 │ │ │ │ - addeq ip, r0, ip, lsr #1 │ │ │ │ - strheq pc, [ip], #-156 @ 0xffffff64 @ │ │ │ │ - ldrdeq pc, [ip], #-156 @ 0xffffff64 @ │ │ │ │ - addeq ip, r0, r4, asr #32 │ │ │ │ + strdeq ip, [r0], ip @ │ │ │ │ + rsbeq pc, ip, ip, lsl #20 │ │ │ │ + rsbeq pc, ip, ip, lsr #20 │ │ │ │ + umulleq ip, r0, r4, r0 │ │ │ │ bge fedcbb9c <__bss_end__@@Base+0xfe002f04> │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r7, [r0, #45] @ 0x2d │ │ │ │ ldrb ip, [r0, #44] @ 0x2c │ │ │ │ @@ -210555,17 +210555,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 321228 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ bge fedcbccc <__bss_end__@@Base+0xfe003034> │ │ │ │ - addeq fp, r0, r8, lsr sp │ │ │ │ - rsbeq pc, ip, r4, asr r6 @ │ │ │ │ - rsbeq pc, ip, r4, ror r6 @ │ │ │ │ + addeq fp, r0, r8, lsl #27 │ │ │ │ + rsbeq pc, ip, r4, lsr #13 │ │ │ │ + rsbeq pc, ip, r4, asr #13 │ │ │ │ andeq r0, r0, r3, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #308] @ 321378 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -210574,25 +210574,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #292] @ 32137c │ │ │ │ ldr r1, [pc, #292] @ 321380 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #272] @ 321384 │ │ │ │ ldr r1, [pc, #272] @ 321388 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #32 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #240] @ 32138c │ │ │ │ ldr r1, [pc, #240] @ 321390 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r0 │ │ │ │ str r2, [r3, #100] @ 0x64 │ │ │ │ ldr r2, [pc, #224] @ 321394 │ │ │ │ @@ -210629,44 +210629,44 @@ │ │ │ │ orr r3, r3, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74f8b8 │ │ │ │ + bl 74f900 │ │ │ │ ldr r3, [pc, #112] @ 3213c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strdeq fp, [r0], r4 │ │ │ │ - rsbeq sl, fp, ip, asr #3 │ │ │ │ - rsbseq r2, r0, r4, asr #8 │ │ │ │ - strheq pc, [ip], #-88 @ 0xffffffa8 @ │ │ │ │ - ldrdeq pc, [ip], #-80 @ 0xffffffb0 @ │ │ │ │ + addeq fp, r0, r4, asr #26 │ │ │ │ + rsbeq sl, fp, ip, lsl r2 │ │ │ │ + @ instruction: 0x00702494 │ │ │ │ + rsbeq pc, ip, r8, lsl #12 │ │ │ │ + rsbeq pc, ip, r0, lsr #12 │ │ │ │ @ instruction: 0xfffffbc8 │ │ │ │ andeq r0, r0, ip, asr #9 │ │ │ │ @ instruction: 0xfffffa9c │ │ │ │ @ instruction: 0x000003b8 │ │ │ │ andeq r0, r0, r4, lsl r3 │ │ │ │ andeq r0, r0, r0, lsl #5 │ │ │ │ @ instruction: 0xfffffaa4 │ │ │ │ @ instruction: 0xfffffaa4 │ │ │ │ @ instruction: 0xfffffa90 │ │ │ │ @ instruction: 0xfffffa90 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - rsbeq pc, ip, ip, ror r5 @ │ │ │ │ + rsbeq pc, ip, ip, asr #11 │ │ │ │ addseq r4, r6, r0, asr #29 │ │ │ │ addeq sp, sl, r0, lsr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #264] @ 3214e4 │ │ │ │ @@ -210752,28 +210752,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #28 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ cmp r4, #1 │ │ │ │ strbeq r5, [r0, #560] @ 0x230 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addeq fp, r0, r4, lsr #20 │ │ │ │ - rsbeq pc, ip, ip, asr #6 │ │ │ │ - rsbeq pc, ip, r8, lsr r3 @ │ │ │ │ + addeq fp, r0, r4, ror sl │ │ │ │ + @ instruction: 0x006cf39c │ │ │ │ + rsbeq pc, ip, r8, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #84] @ 3215d4 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r2 │ │ │ │ @@ -210782,28 +210782,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #28 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ cmp r4, #1 │ │ │ │ strbeq r5, [r0, #560] @ 0x230 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addeq fp, r0, ip, lsr #19 │ │ │ │ - ldrdeq pc, [ip], #-36 @ 0xffffffdc @ │ │ │ │ - rsbeq pc, ip, r0, asr #5 │ │ │ │ + strdeq fp, [r0], ip │ │ │ │ + rsbeq pc, ip, r4, lsr #6 │ │ │ │ + rsbeq pc, ip, r0, lsl r3 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #124] @ 321674 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #120] @ 321678 │ │ │ │ @@ -210811,15 +210811,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ tst r4, #253 @ 0xfd │ │ │ │ movne r0, #0 │ │ │ │ beq 321648 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -210833,32 +210833,32 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addeq fp, r0, r8, lsr r9 │ │ │ │ - rsbeq pc, ip, r0, asr r2 @ │ │ │ │ - rsbeq pc, ip, r4, ror #4 │ │ │ │ + addeq fp, r0, r8, lsl #19 │ │ │ │ + rsbeq pc, ip, r0, lsr #5 │ │ │ │ + strheq pc, [ip], #-36 @ 0xffffffdc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #196] @ 32175c │ │ │ │ ldr r2, [pc, #196] @ 321760 │ │ │ │ ldr r1, [pc, #196] @ 321764 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r9, [pc, #164] @ 321768 │ │ │ │ ldr r8, [pc, #164] @ 32176c │ │ │ │ ldr r7, [pc, #164] @ 321770 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r0 │ │ │ │ @@ -210866,42 +210866,42 @@ │ │ │ │ add r6, r0, #556 @ 0x22c │ │ │ │ b 3216f0 │ │ │ │ add r4, r4, #48 @ 0x30 │ │ │ │ cmp r4, r6 │ │ │ │ beq 32173c │ │ │ │ mov r0, r4 │ │ │ │ str r5, [r4, #-4] │ │ │ │ - bl 8b0cc8 │ │ │ │ + bl 8b0d10 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3216e4 │ │ │ │ mov ip, #0 │ │ │ │ sub r1, r4, #4 │ │ │ │ mov r0, #1 │ │ │ │ str r0, [sp, #12] │ │ │ │ stmib sp, {r1, ip} │ │ │ │ mov r0, r4 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r4, r4, #48 @ 0x30 │ │ │ │ str ip, [sp] │ │ │ │ - bl 8b1214 │ │ │ │ + bl 8b125c │ │ │ │ cmp r4, r6 │ │ │ │ bne 3216f0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - umulleq fp, r0, ip, r8 │ │ │ │ - strheq pc, [ip], #-20 @ 0xffffffec @ │ │ │ │ - rsbeq pc, ip, r8, asr #3 │ │ │ │ + addeq fp, r0, ip, ror #17 │ │ │ │ + rsbeq pc, ip, r4, lsl #4 │ │ │ │ + rsbeq pc, ip, r8, lsl r2 @ │ │ │ │ @ instruction: 0xfffffcf4 │ │ │ │ @ instruction: 0xfffffa18 │ │ │ │ @ instruction: 0xfffff6d0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -210920,15 +210920,15 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #728] @ 321aa0 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ lsr r8, r4, #5 │ │ │ │ and r3, r4, #31 │ │ │ │ ldr r2, [pc, #704] @ 321aa4 │ │ │ │ eor r3, r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ sub r3, r3, #1 │ │ │ │ lsr r4, r4, #4 │ │ │ │ @@ -210949,15 +210949,15 @@ │ │ │ │ tst r3, #4 │ │ │ │ beq 321940 │ │ │ │ add r4, r4, #172 @ 0xac │ │ │ │ add r0, r0, r4 │ │ │ │ mov r2, #1 │ │ │ │ add r1, sp, #11 │ │ │ │ strb r5, [sp, #11] │ │ │ │ - bl 8b0504 │ │ │ │ + bl 8b054c │ │ │ │ ldrb r3, [r7, #553] @ 0x229 │ │ │ │ cmp sl, r3 │ │ │ │ ldrbeq r1, [r7, #552] @ 0x228 │ │ │ │ bne 321994 │ │ │ │ mov r5, r1 │ │ │ │ b 32198c │ │ │ │ tst r5, #1 │ │ │ │ @@ -211096,21 +211096,21 @@ │ │ │ │ b 3219dc │ │ │ │ add r3, r6, r3, lsl #1 │ │ │ │ ldrb r2, [r3, #553] @ 0x229 │ │ │ │ bic r2, r2, #68 @ 0x44 │ │ │ │ strb r2, [r3, #553] @ 0x229 │ │ │ │ b 3219dc │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ - addeq fp, r0, r8, lsr #15 │ │ │ │ + strdeq fp, [r0], r8 │ │ │ │ addseq r9, r8, ip, ror r6 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq pc, ip, r8, lsr #1 │ │ │ │ - @ instruction: 0x006cf094 │ │ │ │ - addeq fp, r0, r7, lsr r7 │ │ │ │ - addeq fp, r0, r6, lsr #12 │ │ │ │ + strdeq pc, [ip], #-8 @ │ │ │ │ + rsbeq pc, ip, r4, ror #1 │ │ │ │ + addeq fp, r0, r7, lsl #15 │ │ │ │ + addeq fp, r0, r6, ror r6 │ │ │ │ @ instruction: 0x009894d4 │ │ │ │ addseq r9, r8, r0, lsl #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrb r3, [r0, #108] @ 0x6c │ │ │ │ tst r3, #1 │ │ │ │ beq 321af4 │ │ │ │ ldr r3, [r0, #196] @ 0xc4 │ │ │ │ @@ -211150,32 +211150,32 @@ │ │ │ │ movne r0, #1 │ │ │ │ bx lr │ │ │ │ ldr r0, [r0, #240] @ 0xf0 │ │ │ │ mvn r0, r0 │ │ │ │ lsr r0, r0, #31 │ │ │ │ bx lr │ │ │ │ ldr r0, [r0, #220] @ 0xdc │ │ │ │ - b 9b5740 │ │ │ │ + b 9b5788 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r0, r0, #200 @ 0xc8 │ │ │ │ - bl 99b298 │ │ │ │ + bl 99b2e0 │ │ │ │ eor r0, r0, #1 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r0, r0, #184 @ 0xb8 │ │ │ │ - bl 99b298 │ │ │ │ + bl 99b2e0 │ │ │ │ eor r0, r0, #1 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldrb r1, [r0, #101] @ 0x65 │ │ │ │ ldrb r2, [r0, #102] @ 0x66 │ │ │ │ @@ -211186,60 +211186,60 @@ │ │ │ │ ldrb r0, [r0, #105] @ 0x69 │ │ │ │ tst r0, #30 │ │ │ │ beq 321bfc │ │ │ │ orr r2, r2, #6 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ mov r1, #1 │ │ │ │ strb r2, [r3, #102] @ 0x66 │ │ │ │ - b 753adc │ │ │ │ + b 753b24 │ │ │ │ tst r1, #1 │ │ │ │ bne 321c2c │ │ │ │ tst r1, #2 │ │ │ │ beq 321c88 │ │ │ │ ldr r0, [r3, #112] @ 0x70 │ │ │ │ cmp r0, #0 │ │ │ │ beq 321c88 │ │ │ │ orr r2, r2, #2 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ mov r1, #1 │ │ │ │ strb r2, [r3, #102] @ 0x66 │ │ │ │ - b 753adc │ │ │ │ + b 753b24 │ │ │ │ ldr r0, [r3, #224] @ 0xe0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 321c4c │ │ │ │ orr r2, r2, #12 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ mov r1, #1 │ │ │ │ strb r2, [r3, #102] @ 0x66 │ │ │ │ - b 753adc │ │ │ │ + b 753b24 │ │ │ │ ldrb r0, [r3, #105] @ 0x69 │ │ │ │ tst r0, #1 │ │ │ │ beq 321c04 │ │ │ │ ldrb r0, [r3, #108] @ 0x6c │ │ │ │ tst r0, #1 │ │ │ │ beq 321c74 │ │ │ │ ldrb r0, [r3, #216] @ 0xd8 │ │ │ │ ldr ip, [r3, #196] @ 0xc4 │ │ │ │ cmp ip, r0 │ │ │ │ bcc 321c04 │ │ │ │ orr r2, r2, #4 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ mov r1, #1 │ │ │ │ strb r2, [r3, #102] @ 0x66 │ │ │ │ - b 753adc │ │ │ │ + b 753b24 │ │ │ │ tst r1, #8 │ │ │ │ beq 321c9c │ │ │ │ ldrb r1, [r3, #106] @ 0x6a │ │ │ │ tst r1, #15 │ │ │ │ bne 321bec │ │ │ │ orr r2, r2, #1 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ mov r1, #0 │ │ │ │ strb r2, [r3, #102] @ 0x66 │ │ │ │ - b 753adc │ │ │ │ + b 753b24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ add r5, r0, #120 @ 0x78 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #180] @ 321d84 │ │ │ │ @@ -211251,30 +211251,30 @@ │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, sp │ │ │ │ mov r1, #14 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ - bl 8b0748 │ │ │ │ + bl 8b0790 │ │ │ │ ldr r3, [sp] │ │ │ │ ldrb r2, [r4, #104] @ 0x68 │ │ │ │ bic r3, r3, #6 │ │ │ │ tst r2, #2 │ │ │ │ str r3, [sp] │ │ │ │ orrne r3, r3, #4 │ │ │ │ strne r3, [sp] │ │ │ │ tst r2, #1 │ │ │ │ ldrne r3, [sp] │ │ │ │ mov r2, sp │ │ │ │ orrne r3, r3, #2 │ │ │ │ mov r1, #13 │ │ │ │ mov r0, r5 │ │ │ │ strne r3, [sp] │ │ │ │ - bl 8b0748 │ │ │ │ + bl 8b0790 │ │ │ │ ldr r2, [pc, #72] @ 321d8c │ │ │ │ ldr r3, [pc, #64] @ 321d88 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -211323,47 +211323,47 @@ │ │ │ │ moveq r8, #1 │ │ │ │ movne r8, #2 │ │ │ │ add r6, r6, r4 │ │ │ │ cmp r9, #0 │ │ │ │ add r6, r8, r6 │ │ │ │ beq 321ef8 │ │ │ │ ldr r0, [r5, #156] @ 0x9c │ │ │ │ - bl 9d99cc │ │ │ │ + bl 9d9a14 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 9d99d4 │ │ │ │ + bl 9d9a1c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 9d9c18 │ │ │ │ + bl 9d9c60 │ │ │ │ mov sl, r0 │ │ │ │ - bl 9d9eac │ │ │ │ + bl 9d9ef4 │ │ │ │ mov r1, sl │ │ │ │ str r0, [sp, #28] │ │ │ │ ldr r0, [pc, #388] @ 321fd4 │ │ │ │ - bl 9d9c18 │ │ │ │ + bl 9d9c60 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 9da1d8 │ │ │ │ + bl 9da220 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov sl, r0 │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #32] │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ - bl 9d99d4 │ │ │ │ + bl 9d9a1c │ │ │ │ mov r1, r9 │ │ │ │ - bl 9d9a80 │ │ │ │ - bl 9da1d8 │ │ │ │ + bl 9d9ac8 │ │ │ │ + bl 9da220 │ │ │ │ add r2, sp, #32 │ │ │ │ strd r0, [r5, #232] @ 0xe8 │ │ │ │ add r0, r5, #120 @ 0x78 │ │ │ │ mov r1, #1 │ │ │ │ - bl 8b0748 │ │ │ │ + bl 8b0790 │ │ │ │ ldr r3, [pc, #304] @ 321fd8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 321f10 │ │ │ │ ldr r2, [pc, #288] @ 321fdc │ │ │ │ ldr r3, [pc, #268] @ 321fcc │ │ │ │ @@ -211406,51 +211406,51 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr ip, [sp, #24] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r8, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ str fp, [sp, #8] │ │ │ │ str sl, [sp] │ │ │ │ str ip, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 321ff4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 321eb4 │ │ │ │ ldr r0, [pc, #80] @ 321ff8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 321eb4 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r9, r8, r4, ror r0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r9, r8, ip, asr r0 │ │ │ │ vmulmi.f64 d22, d14, d24 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r8, r8, r0, ror #30 │ │ │ │ andeq r0, r0, ip, lsr #27 │ │ │ │ stmmi fp, {r0, r3, r6, r9, pc} │ │ │ │ andeq r3, r0, ip, ror #2 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq lr, ip, r4, lsl sl │ │ │ │ - rsbeq lr, ip, r0, asr sl │ │ │ │ + rsbeq lr, ip, r4, ror #20 │ │ │ │ + rsbeq lr, ip, r0, lsr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #304] @ 322144 │ │ │ │ ldr r2, [pc, #304] @ 322148 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -211459,19 +211459,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #244] @ 0xf4 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp] │ │ │ │ - bl 9b52d8 │ │ │ │ + bl 9b5320 │ │ │ │ mov r1, #14 │ │ │ │ mov r2, sp │ │ │ │ add r0, r4, #120 @ 0x78 │ │ │ │ - bl 8b0748 │ │ │ │ + bl 8b0790 │ │ │ │ cmn r0, #95 @ 0x5f │ │ │ │ mvneq r3, #0 │ │ │ │ streq r3, [r4, #240] @ 0xf0 │ │ │ │ beq 3220cc │ │ │ │ ldr r2, [sp] │ │ │ │ ldrb r1, [r4, #106] @ 0x6a │ │ │ │ tst r2, #32 │ │ │ │ @@ -211517,29 +211517,29 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ tst r1, #64 @ 0x40 │ │ │ │ andeq r3, r0, #251 @ 0xfb │ │ │ │ b 3220b4 │ │ │ │ mov r0, #1 │ │ │ │ ldr r4, [r4, #244] @ 0xf4 │ │ │ │ - bl 9b5824 │ │ │ │ + bl 9b586c │ │ │ │ ldr r2, [pc, #32] @ 322150 │ │ │ │ adds r2, r0, r2 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b56f0 │ │ │ │ + bl 9b5738 │ │ │ │ b 3220cc │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r8, r8, r8, lsl #28 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r8, r8, r8, asr #26 │ │ │ │ addseq r9, r8, r0, lsl #13 │ │ │ │ ldr r0, [pc, #4] @ 322160 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757664 │ │ │ │ + b 7576ac │ │ │ │ strdeq ip, [sl], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #164] @ 0xa4 │ │ │ │ @@ -211557,29 +211557,29 @@ │ │ │ │ strb r5, [r4, #98] @ 0x62 │ │ │ │ ldr r0, [r4, #220] @ 0xdc │ │ │ │ strb r5, [r4, #101] @ 0x65 │ │ │ │ str r5, [r4, #160] @ 0xa0 │ │ │ │ str r5, [r4, #240] @ 0xf0 │ │ │ │ str r5, [r4, #224] @ 0xe0 │ │ │ │ strh r6, [r4, #102] @ 0x66 │ │ │ │ - bl 9b52d8 │ │ │ │ + bl 9b5320 │ │ │ │ ldr r0, [r4, #244] @ 0xf4 │ │ │ │ - bl 9b52d8 │ │ │ │ + bl 9b5320 │ │ │ │ add r0, r4, #184 @ 0xb8 │ │ │ │ - bl 99ad1c │ │ │ │ + bl 99ad64 │ │ │ │ add r0, r4, #200 @ 0xc8 │ │ │ │ - bl 99ad1c │ │ │ │ + bl 99ad64 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9b5824 │ │ │ │ + bl 9b586c │ │ │ │ str r5, [r4, #112] @ 0x70 │ │ │ │ str r5, [r4, #152] @ 0x98 │ │ │ │ strd r0, [r4, #176] @ 0xb0 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ mov r1, r5 │ │ │ │ - bl 753adc │ │ │ │ + bl 753b24 │ │ │ │ mov r0, r4 │ │ │ │ bl 321ffc │ │ │ │ ldrb r3, [r4, #106] @ 0x6a │ │ │ │ bic r3, r3, #15 │ │ │ │ strb r3, [r4, #106] @ 0x6a │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -211613,21 +211613,21 @@ │ │ │ │ add r5, r0, #120 @ 0x78 │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8b1214 │ │ │ │ + bl 8b125c │ │ │ │ mov r0, r4 │ │ │ │ bl 321d90 │ │ │ │ mov r1, #2 │ │ │ │ add r2, r4, #152 @ 0x98 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8b0748 │ │ │ │ + bl 8b0790 │ │ │ │ ldrb r3, [r4, #101] @ 0x65 │ │ │ │ mov r0, r4 │ │ │ │ asr r3, r3, #3 │ │ │ │ and r3, r3, #1 │ │ │ │ str r3, [r4, #240] @ 0xf0 │ │ │ │ bl 321ffc │ │ │ │ ldr r3, [r4, #240] @ 0xf0 │ │ │ │ @@ -211649,15 +211649,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 253b70 │ │ │ │ ldr r2, [pc, #80] @ 322378 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #20 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8b13b0 │ │ │ │ + bl 8b13f8 │ │ │ │ str r0, [r4, #164] @ 0xa4 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -211680,32 +211680,32 @@ │ │ │ │ ldr r1, [pc, #88] @ 3223f4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr lr, [pc, #60] @ 3223f8 │ │ │ │ ldr ip, [pc, #60] @ 3223fc │ │ │ │ ldr r1, [pc, #60] @ 322400 │ │ │ │ mov r2, #0 │ │ │ │ add lr, pc, lr │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ strb r2, [r0, #66] @ 0x42 │ │ │ │ mov r2, #3 │ │ │ │ str lr, [r0, #72] @ 0x48 │ │ │ │ str ip, [r0, #76] @ 0x4c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74f8b8 │ │ │ │ - addeq sl, r0, r4, lsl #24 │ │ │ │ - rsbeq r9, fp, r0, lsl #1 │ │ │ │ - ldrsheq r1, [r0], #-44 @ 0xffffffd4 @ │ │ │ │ + b 74f900 │ │ │ │ + addeq sl, r0, r4, asr ip │ │ │ │ + ldrdeq r9, [fp], #-0 @ │ │ │ │ + rsbseq r1, r0, ip, asr #6 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, ip, lsr r2 │ │ │ │ addseq r4, r6, ip, lsr #6 │ │ │ │ ldrb r3, [r0, #101] @ 0x65 │ │ │ │ ands r3, r3, #2 │ │ │ │ beq 32243c │ │ │ │ ldrb r3, [r0, #102] @ 0x66 │ │ │ │ @@ -211740,26 +211740,26 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ add r5, r0, #184 @ 0xb8 │ │ │ │ strb r1, [r4, #98] @ 0x62 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99b2a8 │ │ │ │ + bl 99b2f0 │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 3224c8 │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ orr r3, r3, #2 │ │ │ │ orr r3, r3, #17 │ │ │ │ mov r0, r4 │ │ │ │ strb r3, [r4, #105] @ 0x69 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 321bc4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99ad84 │ │ │ │ + bl 99adcc │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ b 3224b4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #244] @ 3225e4 │ │ │ │ @@ -211768,40 +211768,40 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #86 @ 0x56 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #32 │ │ │ │ bl 253504 │ │ │ │ ldr ip, [pc, #196] @ 3225f0 │ │ │ │ mov r3, #1 │ │ │ │ add ip, pc, ip │ │ │ │ stm sp, {r5, ip} │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b51fc │ │ │ │ + bl 9b5244 │ │ │ │ str r6, [r4, #244] @ 0xf4 │ │ │ │ mov r0, #32 │ │ │ │ bl 253504 │ │ │ │ ldr r1, [pc, #152] @ 3225f4 │ │ │ │ mov r3, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ stmib sp, {r1, r4} │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b51fc │ │ │ │ + bl 9b5244 │ │ │ │ ldr r0, [pc, #120] @ 3225f8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [r4, #220] @ 0xdc │ │ │ │ bl 33f090 │ │ │ │ ldr r0, [pc, #104] @ 3225fc │ │ │ │ ldr r3, [pc, #104] @ 322600 │ │ │ │ @@ -211810,28 +211810,28 @@ │ │ │ │ mov ip, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r0, r4, r5, ip} │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, r4, #120 @ 0x78 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8b1214 │ │ │ │ + bl 8b125c │ │ │ │ add r0, r4, #184 @ 0xb8 │ │ │ │ mov r1, #16 │ │ │ │ - bl 99ad34 │ │ │ │ + bl 99ad7c │ │ │ │ add r0, r4, #200 @ 0xc8 │ │ │ │ mov r1, #16 │ │ │ │ - bl 99ad34 │ │ │ │ + bl 99ad7c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 322164 │ │ │ │ - addeq sl, r0, ip, lsr #21 │ │ │ │ - rsbeq lr, ip, r0, ror r5 │ │ │ │ - rsbseq r5, r2, r8, lsl lr │ │ │ │ + strdeq sl, [r0], ip │ │ │ │ + rsbeq lr, ip, r0, asr #11 │ │ │ │ + rsbseq r5, r2, r8, ror #28 │ │ │ │ @ instruction: 0xfffffac8 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ @ instruction: 0xfffffbdc │ │ │ │ @ instruction: 0xfffffca4 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ @ instruction: 0xfffff4fc │ │ │ │ @@ -211845,46 +211845,46 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #86 @ 0x56 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #120 @ 0x78 │ │ │ │ - bl 8b1274 │ │ │ │ + bl 8b12bc │ │ │ │ ldr r5, [r4, #244] @ 0xf4 │ │ │ │ cmp r5, #0 │ │ │ │ beq 322674 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b52d8 │ │ │ │ + bl 9b5320 │ │ │ │ mov r0, r5 │ │ │ │ bl 253810 │ │ │ │ ldr r5, [r4, #220] @ 0xdc │ │ │ │ cmp r5, #0 │ │ │ │ beq 322690 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b52d8 │ │ │ │ + bl 9b5320 │ │ │ │ mov r0, r5 │ │ │ │ bl 253810 │ │ │ │ add r0, r4, #184 @ 0xb8 │ │ │ │ - bl 99ad7c │ │ │ │ + bl 99adc4 │ │ │ │ add r0, r4, #200 @ 0xc8 │ │ │ │ - bl 99ad7c │ │ │ │ + bl 99adc4 │ │ │ │ ldr r0, [pc, #28] @ 3226c4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 33f250 │ │ │ │ - addeq sl, r0, r8, ror r9 │ │ │ │ - rsbeq lr, ip, r0, asr #8 │ │ │ │ - rsbseq r5, r2, r8, ror #25 │ │ │ │ + addeq sl, r0, r8, asr #19 │ │ │ │ + @ instruction: 0x006ce490 │ │ │ │ + rsbseq r5, r2, r8, lsr sp │ │ │ │ @ instruction: 0xfffffab4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r0, #168] @ 0xa8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -211902,41 +211902,41 @@ │ │ │ │ addgt r6, r6, r2 │ │ │ │ bgt 322774 │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ mov r0, #1 │ │ │ │ orr r3, r3, r0 │ │ │ │ strb r3, [r4, #105] @ 0x69 │ │ │ │ ldr r5, [r4, #220] @ 0xdc │ │ │ │ - bl 9b5824 │ │ │ │ + bl 9b586c │ │ │ │ ldr r3, [r4, #236] @ 0xec │ │ │ │ ldr r2, [r4, #232] @ 0xe8 │ │ │ │ lsl r3, r3, #2 │ │ │ │ orr r3, r3, r2, lsr #30 │ │ │ │ lsl r2, r2, #2 │ │ │ │ mov ip, r0 │ │ │ │ adds r2, r2, ip │ │ │ │ mov r0, r5 │ │ │ │ adc r3, r3, r1 │ │ │ │ - bl 9b56f0 │ │ │ │ + bl 9b5738 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 321bc4 │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ orr r3, r3, #2 │ │ │ │ strb r3, [r4, #105] @ 0x69 │ │ │ │ cmp r5, r6 │ │ │ │ beq 322714 │ │ │ │ mov r0, r7 │ │ │ │ ldrb r8, [r5, #1]! │ │ │ │ - bl 99b2a8 │ │ │ │ + bl 99b2f0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 322760 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 99ad84 │ │ │ │ + bl 99adcc │ │ │ │ b 32276c │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ mov r0, r4 │ │ │ │ tst r3, #1 │ │ │ │ orrne r3, r3, #2 │ │ │ │ strbne r3, [r4, #105] @ 0x69 │ │ │ │ orr r3, r3, #1 │ │ │ │ @@ -211987,15 +211987,15 @@ │ │ │ │ ldrb r3, [r4, #104] @ 0x68 │ │ │ │ tst r3, #16 │ │ │ │ bne 32280c │ │ │ │ add r5, r4, #120 @ 0x78 │ │ │ │ mov r2, #1 │ │ │ │ add r1, r4, #100 @ 0x64 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8b04e8 │ │ │ │ + bl 8b0530 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3228a0 │ │ │ │ cmn r0, #1 │ │ │ │ bne 32281c │ │ │ │ bl 253e4c <__errno_location@plt> │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #11 │ │ │ │ @@ -212007,15 +212007,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 3229b8 │ │ │ │ ldr r2, [pc, #356] @ 322a24 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #20 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8b13b0 │ │ │ │ + bl 8b13f8 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r4, #164] @ 0xa4 │ │ │ │ beq 32281c │ │ │ │ ldr r3, [r4, #160] @ 0xa0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #160] @ 0xa0 │ │ │ │ mov r0, #0 │ │ │ │ @@ -212023,19 +212023,19 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r5, r4, #200 @ 0xc8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99b298 │ │ │ │ + bl 99b2e0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 322994 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99af00 │ │ │ │ + bl 99af48 │ │ │ │ ldr r2, [r4, #212] @ 0xd4 │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ cmp r2, #0 │ │ │ │ strb r0, [r4, #100] @ 0x64 │ │ │ │ orreq r3, r3, #32 │ │ │ │ beq 322850 │ │ │ │ tst r3, #32 │ │ │ │ @@ -212045,15 +212045,15 @@ │ │ │ │ bne 322860 │ │ │ │ mov r3, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #112] @ 0x70 │ │ │ │ bl 321bc4 │ │ │ │ b 322860 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b5824 │ │ │ │ + bl 9b586c │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ orr r3, r3, #64 @ 0x40 │ │ │ │ strb r3, [r4, #105] @ 0x69 │ │ │ │ strd r0, [r4, #176] @ 0xb0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -212094,26 +212094,26 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #235 @ 0xeb │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ muleq r0, r0, r1 │ │ │ │ - addeq sl, r0, r0, lsl #12 │ │ │ │ - rsbeq lr, ip, ip, ror #1 │ │ │ │ - rsbeq lr, ip, r4, lsr r1 │ │ │ │ - ldrdeq sl, [r0], ip │ │ │ │ - rsbeq lr, ip, r8, asr #1 │ │ │ │ - rsbeq lr, ip, r0, lsr r1 │ │ │ │ - @ instruction: 0x0080a5b8 │ │ │ │ - rsbeq lr, ip, r4, lsr #1 │ │ │ │ + addeq sl, r0, r0, asr r6 │ │ │ │ + rsbeq lr, ip, ip, lsr r1 │ │ │ │ + rsbeq lr, ip, r4, lsl #3 │ │ │ │ + addeq sl, r0, ip, lsr #12 │ │ │ │ + rsbeq lr, ip, r8, lsl r1 │ │ │ │ + rsbeq lr, ip, r0, lsl #3 │ │ │ │ + addeq sl, r0, r8, lsl #12 │ │ │ │ + strdeq lr, [ip], #-4 @ │ │ │ │ + rsbeq lr, ip, r0, lsr #2 │ │ │ │ + addeq sl, r0, r4, ror #11 │ │ │ │ ldrdeq lr, [ip], #-0 @ │ │ │ │ - umulleq sl, r0, r4, r5 │ │ │ │ - rsbeq lr, ip, r0, lsl #1 │ │ │ │ - @ instruction: 0x006ce090 │ │ │ │ + rsbeq lr, ip, r0, ror #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, #0 │ │ │ │ mov r0, r2 │ │ │ │ str r4, [r2, #164] @ 0xa4 │ │ │ │ @@ -212154,15 +212154,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 322c04 │ │ │ │ ldr r2, [pc, #284] @ 322c28 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #20 │ │ │ │ add r0, r4, #120 @ 0x78 │ │ │ │ - bl 8b13b0 │ │ │ │ + bl 8b13f8 │ │ │ │ str r0, [r4, #164] @ 0xa4 │ │ │ │ ldrb r1, [r4, #109] @ 0x6d │ │ │ │ ldrb r3, [r4, #103] @ 0x67 │ │ │ │ ldrb r2, [r4, #102] @ 0x66 │ │ │ │ tst r1, #1 │ │ │ │ lsr r3, r3, #6 │ │ │ │ and r3, r3, #1 │ │ │ │ @@ -212191,29 +212191,29 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ cmp r3, #0 │ │ │ │ bne 322b20 │ │ │ │ ldr r0, [pc, #128] @ 322c2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c710 │ │ │ │ + bl 99c758 │ │ │ │ b 322be8 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #216] @ 0xd8 │ │ │ │ b 322b78 │ │ │ │ cmp r1, #192 @ 0xc0 │ │ │ │ moveq r3, #14 │ │ │ │ strbeq r3, [r4, #216] @ 0xd8 │ │ │ │ b 322b78 │ │ │ │ mov r3, #8 │ │ │ │ strb r3, [r4, #216] @ 0xd8 │ │ │ │ b 322b78 │ │ │ │ ldr r0, [pc, #76] @ 322c30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c710 │ │ │ │ + bl 99c758 │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -212223,19 +212223,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 322c40 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - rsbeq sp, ip, r8, lsr #31 │ │ │ │ + strdeq sp, [ip], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq sp, ip, r0, lsl #31 │ │ │ │ + addeq sl, r0, r0, ror #7 │ │ │ │ + rsbeq sp, ip, r8, asr #29 │ │ │ │ rsbeq sp, ip, r0, lsr pc │ │ │ │ - umulleq sl, r0, r0, r3 │ │ │ │ - rsbeq sp, ip, r8, ror lr │ │ │ │ - rsbeq sp, ip, r0, ror #29 │ │ │ │ muleq r0, lr, r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r3 │ │ │ │ cmp r2, #8 │ │ │ │ @@ -212386,15 +212386,15 @@ │ │ │ │ cmp r7, r3 │ │ │ │ str r7, [sp, #8] │ │ │ │ beq 322d00 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, #2 │ │ │ │ add r0, r6, #120 @ 0x78 │ │ │ │ str r7, [r6, #152] @ 0x98 │ │ │ │ - bl 8b0748 │ │ │ │ + bl 8b0790 │ │ │ │ b 322d00 │ │ │ │ and r8, r8, #31 │ │ │ │ tst r7, #16 │ │ │ │ ldrb r2, [r6, #104] @ 0x68 │ │ │ │ strb r8, [r6, #104] @ 0x68 │ │ │ │ bne 322d00 │ │ │ │ ldr r3, [r6, #240] @ 0xf0 │ │ │ │ @@ -212404,15 +212404,15 @@ │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 322d00 │ │ │ │ mov r0, r6 │ │ │ │ bl 321cb0 │ │ │ │ mov r0, #1 │ │ │ │ ldr r4, [r6, #244] @ 0xf4 │ │ │ │ - bl 9b5824 │ │ │ │ + bl 9b586c │ │ │ │ ldr r2, [pc, #756] @ 323200 │ │ │ │ ldr r3, [pc, #724] @ 3231e4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -212421,24 +212421,24 @@ │ │ │ │ ldr r3, [r6, #232] @ 0xe8 │ │ │ │ adds r2, r0, r3 │ │ │ │ ldr r3, [r6, #236] @ 0xec │ │ │ │ mov r0, r4 │ │ │ │ adc r3, r1, r3 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9b56f0 │ │ │ │ + b 9b5738 │ │ │ │ ldrb r3, [r6, #105] @ 0x69 │ │ │ │ ldr r0, [r6, #220] @ 0xdc │ │ │ │ bic r3, r3, #17 │ │ │ │ strb r3, [r6, #105] @ 0x69 │ │ │ │ - bl 9b52d8 │ │ │ │ + bl 9b5320 │ │ │ │ mov r3, #0 │ │ │ │ add r0, r6, #184 @ 0xb8 │ │ │ │ str r3, [r6, #224] @ 0xe0 │ │ │ │ - bl 99ad1c │ │ │ │ + bl 99ad64 │ │ │ │ b 322df4 │ │ │ │ ldrsb r3, [r6, #103] @ 0x67 │ │ │ │ cmp r3, #0 │ │ │ │ blt 3230cc │ │ │ │ ldrb r3, [r6, #108] @ 0x6c │ │ │ │ strb r8, [r6, #99] @ 0x63 │ │ │ │ tst r3, #1 │ │ │ │ @@ -212484,22 +212484,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #440] @ 323214 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 322ccc │ │ │ │ cmp r4, #0 │ │ │ │ bne 322d98 │ │ │ │ tst r3, #15 │ │ │ │ beq 322d00 │ │ │ │ b 322da8 │ │ │ │ ldrb r3, [r6, #105] @ 0x69 │ │ │ │ @@ -212517,15 +212517,15 @@ │ │ │ │ b 322e48 │ │ │ │ ldrb r3, [r6, #105] @ 0x69 │ │ │ │ mov r2, #1 │ │ │ │ orr r3, r3, #32 │ │ │ │ add r0, r6, #200 @ 0xc8 │ │ │ │ strb r3, [r6, #105] @ 0x69 │ │ │ │ str r2, [r6, #112] @ 0x70 │ │ │ │ - bl 99ad1c │ │ │ │ + bl 99ad64 │ │ │ │ b 322dfc │ │ │ │ ldrh r2, [r6, #96] @ 0x60 │ │ │ │ eor r3, r2, r7 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ eor r3, r3, r2 │ │ │ │ ldr r2, [pc, #308] @ 323218 │ │ │ │ strh r3, [r6, #96] @ 0x60 │ │ │ │ @@ -212554,68 +212554,68 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ beq 323104 │ │ │ │ b 322dcc │ │ │ │ add r4, r6, #200 @ 0xc8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 99b2a8 │ │ │ │ + bl 99b2f0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3231b0 │ │ │ │ ldrb r1, [r6, #99] @ 0x63 │ │ │ │ mov r0, r4 │ │ │ │ - bl 99ad84 │ │ │ │ + bl 99adcc │ │ │ │ b 322f8c │ │ │ │ ldr r0, [r6, #244] @ 0xf4 │ │ │ │ - bl 9b52d8 │ │ │ │ + bl 9b5320 │ │ │ │ cmp r4, #0 │ │ │ │ str r8, [r6, #240] @ 0xf0 │ │ │ │ beq 322da8 │ │ │ │ b 322d94 │ │ │ │ mov r3, #8 │ │ │ │ strb r3, [r6, #216] @ 0xd8 │ │ │ │ b 322e48 │ │ │ │ ldr r0, [pc, #128] @ 323220 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 322ccc │ │ │ │ mov r0, r4 │ │ │ │ - bl 99af00 │ │ │ │ + bl 99af48 │ │ │ │ b 323164 │ │ │ │ ldr r3, [pc, #96] @ 323224 │ │ │ │ ldr r1, [pc, #96] @ 323228 │ │ │ │ ldr r0, [pc, #96] @ 32322c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #92] @ 323230 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ @ instruction: 0x009881b0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r8, r8, r4, ror r1 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ - addeq sl, r0, ip, lsr #5 │ │ │ │ + strdeq sl, [r0], ip │ │ │ │ addseq r8, r8, r4, lsl r1 │ │ │ │ addseq r8, r8, ip, rrx │ │ │ │ addseq r7, r8, ip, asr #31 │ │ │ │ addseq r7, r8, r0, lsl pc │ │ │ │ addseq r7, r8, r0, ror #28 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq sp, ip, r0, asr fp │ │ │ │ + rsbeq sp, ip, r0, lsr #23 │ │ │ │ addseq r7, r8, r4, lsr sp │ │ │ │ addseq r7, r8, ip, ror #25 │ │ │ │ - rsbeq sp, ip, r0, asr #20 │ │ │ │ - ldrdeq r9, [r0], r8 │ │ │ │ - rsbeq sp, ip, r0, asr #17 │ │ │ │ - strheq sp, [ip], #-156 @ 0xffffff64 @ │ │ │ │ + @ instruction: 0x006cda90 │ │ │ │ + addeq r9, r0, r8, lsr #28 │ │ │ │ + rsbeq sp, ip, r0, lsl r9 │ │ │ │ + rsbeq sp, ip, ip, lsl #20 │ │ │ │ andeq r0, r0, r1, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ cmp r2, #8 │ │ │ │ mov r5, r0 │ │ │ │ @@ -212732,15 +212732,15 @@ │ │ │ │ strb r3, [r5, #105] @ 0x69 │ │ │ │ mov r0, r5 │ │ │ │ bl 321bc4 │ │ │ │ ldrb r3, [r5, #104] @ 0x68 │ │ │ │ tst r3, #16 │ │ │ │ bne 3232d4 │ │ │ │ add r0, r5, #120 @ 0x78 │ │ │ │ - bl 8b0a8c │ │ │ │ + bl 8b0ad4 │ │ │ │ b 3232d4 │ │ │ │ ldr r3, [pc, #412] @ 3235cc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3232e8 │ │ │ │ ldr r3, [pc, #396] @ 3235d0 │ │ │ │ @@ -212756,22 +212756,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #316] @ 3235d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3232e8 │ │ │ │ ldr r3, [r5, #240] @ 0xf0 │ │ │ │ cmp r3, #0 │ │ │ │ bge 3234d4 │ │ │ │ ldrb r7, [r5, #106] @ 0x6a │ │ │ │ tst r7, #15 │ │ │ │ mov r8, r7 │ │ │ │ @@ -212785,15 +212785,15 @@ │ │ │ │ bl 321ffc │ │ │ │ b 3234b0 │ │ │ │ ldrb r7, [r5, #96] @ 0x60 │ │ │ │ mov r8, r7 │ │ │ │ b 3232d4 │ │ │ │ add r7, r5, #184 @ 0xb8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 99b298 │ │ │ │ + bl 99b2e0 │ │ │ │ cmp r0, #0 │ │ │ │ movne r8, #0 │ │ │ │ movne r7, r8 │ │ │ │ beq 323578 │ │ │ │ ldr r3, [r5, #196] @ 0xc4 │ │ │ │ cmp r3, #0 │ │ │ │ bne 323544 │ │ │ │ @@ -212803,31 +212803,31 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #224] @ 0xe0 │ │ │ │ b 323408 │ │ │ │ ldr r0, [pc, #168] @ 3235dc │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3232e8 │ │ │ │ mov r0, #1 │ │ │ │ ldr r9, [r5, #220] @ 0xdc │ │ │ │ - bl 9b5824 │ │ │ │ + bl 9b586c │ │ │ │ ldrd r2, [r5, #232] @ 0xe8 │ │ │ │ lsl r3, r3, #2 │ │ │ │ orr r3, r3, r2, lsr #30 │ │ │ │ lsl r2, r2, #2 │ │ │ │ mov ip, r0 │ │ │ │ adds r2, r2, ip │ │ │ │ mov r0, r9 │ │ │ │ adc r3, r3, r1 │ │ │ │ - bl 9b56f0 │ │ │ │ + bl 9b5738 │ │ │ │ b 323520 │ │ │ │ mov r0, r7 │ │ │ │ - bl 99af00 │ │ │ │ + bl 99af48 │ │ │ │ mov r7, r0 │ │ │ │ mov r8, r0 │ │ │ │ b 323508 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ 3235e0 │ │ │ │ ldr r1, [pc, #72] @ 3235e4 │ │ │ │ ldr r0, [pc, #72] @ 3235e8 │ │ │ │ @@ -212836,50 +212836,50 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ addseq r7, r8, r0, asr #23 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r7, r8, r8, lsl #23 │ │ │ │ - addeq r9, r0, r3, ror #25 │ │ │ │ + addeq r9, r0, r3, lsr sp │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r7, r8, ip, lsr #22 │ │ │ │ andeq r3, r0, ip, lsl lr │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq sp, ip, r4, ror r7 │ │ │ │ - rsbeq sp, ip, r0, lsl r7 │ │ │ │ - addeq r9, r0, r4, lsl #20 │ │ │ │ - rsbeq sp, ip, ip, ror #9 │ │ │ │ - rsbeq sp, ip, r8, ror #11 │ │ │ │ + rsbeq sp, ip, r4, asr #15 │ │ │ │ + rsbeq sp, ip, r0, ror #14 │ │ │ │ + addeq r9, r0, r4, asr sl │ │ │ │ + rsbeq sp, ip, ip, lsr r5 │ │ │ │ + rsbeq sp, ip, r8, lsr r6 │ │ │ │ ldrdeq r0, [r0], -sl │ │ │ │ ldr r0, [pc, #8] @ 323600 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757688 │ │ │ │ + b 7576d0 │ │ │ │ addeq fp, sl, r8, ror r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #112] @ 32368c │ │ │ │ ldr r2, [pc, #112] @ 323690 │ │ │ │ ldr r1, [pc, #112] @ 323694 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r1, [pc, #84] @ 323698 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74f8b8 │ │ │ │ + bl 74f900 │ │ │ │ ldr r3, [pc, #68] @ 32369c │ │ │ │ ldr r2, [pc, #68] @ 3236a0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r2, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ @@ -212887,17 +212887,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - strdeq r9, [r0], r4 │ │ │ │ - strdeq r7, [fp], #-212 @ 0xffffff2c @ │ │ │ │ - rsbseq r0, r0, r0, ror r0 │ │ │ │ + addeq r9, r0, r4, asr #20 │ │ │ │ + rsbeq r7, fp, r4, asr #28 │ │ │ │ + rsbseq r0, r0, r0, asr #1 │ │ │ │ addseq r3, r6, r4, ror #14 │ │ │ │ addeq fp, sl, r8, lsl r4 │ │ │ │ andeq r0, r0, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -212909,15 +212909,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #96] @ 323734 │ │ │ │ ldr r1, [pc, #96] @ 323738 │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r6, [pc, #76] @ 32373c │ │ │ │ ldr r2, [pc, #76] @ 323740 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r1, [r6, r2] │ │ │ │ ldr r1, [r1] │ │ │ │ ldrb r3, [r0, #1168] @ 0x490 │ │ │ │ add r0, r0, #752 @ 0x2f0 │ │ │ │ @@ -212928,17 +212928,17 @@ │ │ │ │ orr r2, r2, r5, lsr ip │ │ │ │ lsr r3, r5, r3 │ │ │ │ mov ip, #1 │ │ │ │ str ip, [sp, #24] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ bx r1 │ │ │ │ - addeq r9, r0, ip, asr r9 │ │ │ │ - ldrdeq sp, [ip], #-104 @ 0xffffff98 @ │ │ │ │ - strdeq sp, [ip], #-96 @ 0xffffffa0 @ │ │ │ │ + addeq r9, r0, ip, lsr #19 │ │ │ │ + rsbeq sp, ip, r8, lsr #14 │ │ │ │ + rsbeq sp, ip, r0, asr #14 │ │ │ │ addseq r7, r8, ip, lsr #14 │ │ │ │ andeq r1, r0, r4, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #136] @ 3237e4 │ │ │ │ @@ -212950,15 +212950,15 @@ │ │ │ │ ldr r2, [pc, #116] @ 3237e8 │ │ │ │ ldr r1, [pc, #116] @ 3237ec │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r6, [sp, #32] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r7, [pc, #92] @ 3237f0 │ │ │ │ ldr r2, [pc, #92] @ 3237f4 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [r7, r2] │ │ │ │ and r6, r6, #255 @ 0xff │ │ │ │ ldr r1, [r1, #4] │ │ │ │ ldrb r3, [r0, #1168] @ 0x490 │ │ │ │ @@ -212973,17 +212973,17 @@ │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ mov ip, #0 │ │ │ │ str r6, [sp, #32] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ bx r1 │ │ │ │ - @ instruction: 0x008098bc │ │ │ │ - rsbeq sp, ip, r8, lsr r6 │ │ │ │ - rsbeq sp, ip, r4, asr r6 │ │ │ │ + addeq r9, r0, ip, lsl #18 │ │ │ │ + rsbeq sp, ip, r8, lsl #13 │ │ │ │ + rsbeq sp, ip, r4, lsr #13 │ │ │ │ addseq r7, r8, r8, lsl #13 │ │ │ │ andeq r1, r0, r4, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #124] @ 32388c │ │ │ │ @@ -212993,42 +212993,42 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #108] @ 323890 │ │ │ │ ldr r1, [pc, #108] @ 323894 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r1, [pc, #88] @ 323898 │ │ │ │ mov r3, #416 @ 0x1a0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r4, r4, #28 │ │ │ │ add r6, r0, #752 @ 0x2f0 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 75b5bc │ │ │ │ + bl 75b604 │ │ │ │ ldr r2, [pc, #56] @ 32389c │ │ │ │ ldr r1, [pc, #56] @ 3238a0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74fafc │ │ │ │ - addeq r9, r0, r8, lsl #16 │ │ │ │ - rsbeq sp, ip, ip, lsl #11 │ │ │ │ - rsbeq sp, ip, r4, lsr #11 │ │ │ │ - rsbseq r4, r2, r0, ror #21 │ │ │ │ - rsbeq r7, fp, r0, asr #23 │ │ │ │ - rsbeq pc, pc, ip, lsr lr @ │ │ │ │ + b 74fb44 │ │ │ │ + addeq r9, r0, r8, asr r8 │ │ │ │ + ldrdeq sp, [ip], #-92 @ 0xffffffa4 @ │ │ │ │ + strdeq sp, [ip], #-84 @ 0xffffffac @ │ │ │ │ + rsbseq r4, r2, r0, lsr fp │ │ │ │ + rsbeq r7, fp, r0, lsl ip │ │ │ │ + rsbeq pc, pc, ip, lsl #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #308] @ 3239f0 │ │ │ │ mov r6, r1 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -213037,28 +213037,28 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add r3, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ mov r7, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r2, [pc, #268] @ 3239fc │ │ │ │ ldr r1, [pc, #268] @ 323a00 │ │ │ │ add ip, r5, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #752 @ 0x2f0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #0 │ │ │ │ - bl 750f98 │ │ │ │ + bl 750fe0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 323944 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -213085,42 +213085,42 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r6 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7067cc │ │ │ │ + bl 706814 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r1, r6 │ │ │ │ bl 34008c │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ add r1, r4, #868 @ 0x364 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 33ff8c │ │ │ │ - addeq r9, r0, ip, asr r7 │ │ │ │ - rsbeq sp, ip, r0, ror #9 │ │ │ │ - strdeq sp, [ip], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbeq r7, fp, r0, lsr fp │ │ │ │ - rsbeq pc, pc, ip, lsr #27 │ │ │ │ + addeq r9, r0, ip, lsr #15 │ │ │ │ + rsbeq sp, ip, r0, lsr r5 │ │ │ │ + rsbeq sp, ip, ip, asr #10 │ │ │ │ + rsbeq r7, fp, r0, lsl #23 │ │ │ │ + strdeq pc, [pc], #-220 @ │ │ │ │ addeq fp, sl, r4, lsr #2 │ │ │ │ - @ instruction: 0x00724998 │ │ │ │ - rsbeq sl, ip, r0, ror ip │ │ │ │ - rsbeq sl, ip, r4, lsl #25 │ │ │ │ + rsbseq r4, r2, r8, ror #19 │ │ │ │ + rsbeq sl, ip, r0, asr #25 │ │ │ │ + ldrdeq sl, [ip], #-196 @ 0xffffff3c @ │ │ │ │ │ │ │ │ 00323a14 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #480] @ 323c0c │ │ │ │ @@ -213128,143 +213128,143 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r5, [pc, #472] @ 323c10 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ mov r9, r2 │ │ │ │ mov sl, r3 │ │ │ │ add r5, pc, r5 │ │ │ │ - bl 750c2c │ │ │ │ + bl 750c74 │ │ │ │ ldr r2, [pc, #448] @ 323c14 │ │ │ │ add r3, r5, #16 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r7, [pc, #424] @ 323c18 │ │ │ │ ldr r6, [pc, #424] @ 323c1c │ │ │ │ add r8, r5, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r8, [sp] │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ ldr fp, [pc, #392] @ 323c20 │ │ │ │ add fp, pc, fp │ │ │ │ mov r4, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r1, [pc, #376] @ 323c24 │ │ │ │ and r2, r3, #255 @ 0xff │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74f0e4 │ │ │ │ + bl 74f12c │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r1, [pc, #340] @ 323c28 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74f194 │ │ │ │ + bl 74f1dc │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r1, [pc, #304] @ 323c2c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 33ec38 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, #2 │ │ │ │ - bl 750f20 │ │ │ │ + bl 750f68 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r7, [pc, #232] @ 323c30 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r1, [pc, #228] @ 323c34 │ │ │ │ ldr r6, [pc, #228] @ 323c38 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ and r2, r3, #255 @ 0xff │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74f0e4 │ │ │ │ + bl 74f12c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r3, [pc, #184] @ 323c3c │ │ │ │ ldr r3, [fp, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ bl 340544 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ mov r1, #0 │ │ │ │ bl 33fccc │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r1, #0 │ │ │ │ bl 340110 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, sl │ │ │ │ mov r1, r0 │ │ │ │ str r1, [sp] │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 70d860 │ │ │ │ + bl 70d8a8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + strdeq sp, [ip], #-52 @ 0xffffffcc @ │ │ │ │ + addeq r9, r0, r4, lsr #12 │ │ │ │ rsbeq sp, ip, r4, lsr #7 │ │ │ │ - ldrdeq r9, [r0], r4 │ │ │ │ - rsbeq sp, ip, r4, asr r3 │ │ │ │ - strheq r7, [fp], #-144 @ 0xffffff70 @ │ │ │ │ - rsbeq pc, pc, ip, lsr #24 │ │ │ │ + rsbeq r7, fp, r0, lsl #20 │ │ │ │ + rsbeq pc, pc, ip, ror ip @ │ │ │ │ addseq r7, r8, r8, lsl #7 │ │ │ │ - rsbeq sp, ip, r0, lsr r3 │ │ │ │ - @ instruction: 0x006cd19c │ │ │ │ - rsbseq sl, r5, r4, ror r5 │ │ │ │ - strheq sl, [ip], #-160 @ 0xffffff60 @ │ │ │ │ - ldrdeq lr, [ip], #-108 @ 0xffffff94 @ │ │ │ │ - rsbeq sl, ip, r4, asr #21 │ │ │ │ + rsbeq sp, ip, r0, lsl #7 │ │ │ │ + rsbeq sp, ip, ip, ror #3 │ │ │ │ + rsbseq sl, r5, r4, asr #11 │ │ │ │ + rsbeq sl, ip, r0, lsl #22 │ │ │ │ + rsbeq lr, ip, ip, lsr #14 │ │ │ │ + rsbeq sl, ip, r4, lsl fp │ │ │ │ andeq r3, r0, ip, asr r8 │ │ │ │ ldr r0, [pc, #4] @ 323c4c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757664 │ │ │ │ + b 7576ac │ │ │ │ addeq sl, sl, r4, lsr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #224] @ 323d4c │ │ │ │ @@ -213275,18 +213275,18 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r5, r4, #1744 @ 0x6d0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #0 │ │ │ │ - bl 750f98 │ │ │ │ + bl 750fe0 │ │ │ │ ldr r7, [pc, #172] @ 323d58 │ │ │ │ add r7, pc, r7 │ │ │ │ cmp r0, #0 │ │ │ │ bne 323cd4 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -213313,27 +213313,27 @@ │ │ │ │ ldr r2, [r7, r2] │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r5 │ │ │ │ add r5, r5, #248 @ 0xf8 │ │ │ │ mov r0, r5 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 7067cc │ │ │ │ + bl 706814 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 41d400 │ │ │ │ - ldrdeq r9, [r0], r4 │ │ │ │ - rsbeq r7, fp, r4, lsr #15 │ │ │ │ - rsbeq pc, pc, ip, lsl sl @ │ │ │ │ + addeq r9, r0, r4, lsr #8 │ │ │ │ + strdeq r7, [fp], #-116 @ 0xffffff8c @ │ │ │ │ + rsbeq pc, pc, ip, ror #20 │ │ │ │ addseq r7, r8, r4, ror r1 │ │ │ │ - rsbseq r4, r2, r4, lsr #12 │ │ │ │ + rsbseq r4, r2, r4, ror r6 │ │ │ │ andeq r1, r0, r4, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #204] @ 323e48 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -213342,25 +213342,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #188] @ 323e4c │ │ │ │ ldr r1, [pc, #188] @ 323e50 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #168] @ 323e54 │ │ │ │ ldr r1, [pc, #168] @ 323e58 │ │ │ │ add r5, r5, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r1, [pc, #136] @ 323e5c │ │ │ │ ldr r3, [pc, #136] @ 323e60 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r1, [r0, #92] @ 0x5c │ │ │ │ @@ -213372,31 +213372,31 @@ │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ mov r1, #1792 @ 0x700 │ │ │ │ strh r1, [r0, #114] @ 0x72 │ │ │ │ ldr r1, [pc, #92] @ 323e6c │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74f8b8 │ │ │ │ + bl 74f900 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrdeq r9, [r0], r0 │ │ │ │ - @ instruction: 0x006b7694 │ │ │ │ - rsbeq pc, pc, ip, lsl #18 │ │ │ │ - rsbeq r7, ip, r0, ror #18 │ │ │ │ - rsbeq r0, ip, r8, lsr fp │ │ │ │ + addeq r9, r0, r0, lsr #6 │ │ │ │ + rsbeq r7, fp, r4, ror #13 │ │ │ │ + rsbeq pc, pc, ip, asr r9 @ │ │ │ │ + strheq r7, [ip], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq r0, ip, r8, lsl #23 │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ umulleq sl, sl, r0, sp @ │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r1, r2, r6, lsr fp │ │ │ │ addseq r3, r6, r8, rrx │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -213409,23 +213409,23 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ - bl 757d0c │ │ │ │ - bl 7510fc │ │ │ │ + bl 757d54 │ │ │ │ + bl 751144 │ │ │ │ ldr r0, [r4, #1860] @ 0x744 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 753de4 │ │ │ │ - @ instruction: 0x008091bc │ │ │ │ - rsbeq r7, fp, ip, lsl #11 │ │ │ │ - rsbeq pc, pc, r8, lsl #16 │ │ │ │ + b 753e2c │ │ │ │ + addeq r9, r0, ip, lsl #4 │ │ │ │ + ldrdeq r7, [fp], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq pc, pc, r8, asr r8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #120] @ 323f60 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -213433,52 +213433,52 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #104] @ 323f64 │ │ │ │ ldr r1, [pc, #104] @ 323f68 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r1, [pc, #84] @ 323f6c │ │ │ │ mov r3, #416 @ 0x1a0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r6, r0, #1744 @ 0x6d0 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75b5bc │ │ │ │ + bl 75b604 │ │ │ │ ldr r2, [pc, #56] @ 323f70 │ │ │ │ ldr r1, [pc, #56] @ 323f74 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74fafc │ │ │ │ - addeq r9, r0, r4, ror #2 │ │ │ │ - rsbeq ip, ip, ip, ror #29 │ │ │ │ - strdeq ip, [ip], #-236 @ 0xffffff14 @ │ │ │ │ - rsbseq r4, r2, r8, lsl #8 │ │ │ │ - rsbeq r7, fp, ip, ror #9 │ │ │ │ - rsbeq pc, pc, r8, ror #14 │ │ │ │ + b 74fb44 │ │ │ │ + @ instruction: 0x008091b4 │ │ │ │ + rsbeq ip, ip, ip, lsr pc │ │ │ │ + rsbeq ip, ip, ip, asr #30 │ │ │ │ + rsbseq r4, r2, r8, asr r4 │ │ │ │ + rsbeq r7, fp, ip, lsr r5 │ │ │ │ + strheq pc, [pc], #-120 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 323fa4 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757664 │ │ │ │ + bl 7576ac │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 757664 │ │ │ │ + b 7576ac │ │ │ │ addeq sl, sl, r4, asr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #204] @ 32408c │ │ │ │ ldr r2, [pc, #204] @ 324090 │ │ │ │ @@ -213486,25 +213486,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #172] @ 324098 │ │ │ │ ldr r1, [pc, #172] @ 32409c │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r1, [pc, #140] @ 3240a0 │ │ │ │ ldr r2, [pc, #140] @ 3240a4 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #136] @ 3240a8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ @@ -213517,31 +213517,31 @@ │ │ │ │ strb r2, [r0, #112] @ 0x70 │ │ │ │ mov r2, #1792 @ 0x700 │ │ │ │ strh r2, [r0, #114] @ 0x72 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #3 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74f8b8 │ │ │ │ + bl 74f900 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strheq r9, [r0], ip │ │ │ │ - rsbeq r7, fp, r4, asr r4 │ │ │ │ - ldrdeq pc, [pc], #-96 @ │ │ │ │ - rsbeq r7, ip, r0, lsr #14 │ │ │ │ - strdeq r0, [ip], #-136 @ 0xffffff78 @ │ │ │ │ + addeq r9, r0, ip, lsl #2 │ │ │ │ + rsbeq r7, fp, r4, lsr #9 │ │ │ │ + rsbeq pc, pc, r0, lsr #14 │ │ │ │ + rsbeq r7, ip, r0, ror r7 │ │ │ │ + rsbeq r0, ip, r8, asr #18 │ │ │ │ andeq r0, r0, r8, ror #3 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ @ instruction: 0x008aabb0 │ │ │ │ andeq r1, r3, r6, lsr fp │ │ │ │ addseq r2, r6, r4, lsl #30 │ │ │ │ add r1, r1, #900 @ 0x384 │ │ │ │ str r2, [r0, r1, lsl #2] │ │ │ │ @@ -213568,16 +213568,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #89 @ 0x59 │ │ │ │ str r0, [sp] │ │ │ │ bl 25351c │ │ │ │ - addeq r8, r0, r8, ror pc │ │ │ │ - rsbeq ip, ip, r0, lsl #26 │ │ │ │ + addeq r8, r0, r8, asr #31 │ │ │ │ + rsbeq ip, ip, r0, asr sp │ │ │ │ ldr r3, [r0, #1912] @ 0x778 │ │ │ │ cmp r3, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ @@ -213600,19 +213600,19 @@ │ │ │ │ mov r5, #0 │ │ │ │ add r9, r0, #1744 @ 0x6d0 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 757d0c │ │ │ │ - bl 7510fc │ │ │ │ + bl 757d54 │ │ │ │ + bl 751144 │ │ │ │ add r1, r4, #248 @ 0xf8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 70d87c │ │ │ │ + bl 70d8c4 │ │ │ │ ldr r0, [r7, #4]! │ │ │ │ bl 253810 │ │ │ │ ldr r3, [r6, #1912] @ 0x778 │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r3, r5 │ │ │ │ add r4, r4, #416 @ 0x1a0 │ │ │ │ bhi 324194 │ │ │ │ @@ -213620,35 +213620,35 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addeq r8, r0, r8, lsl pc │ │ │ │ - rsbeq r7, fp, ip, lsr #5 │ │ │ │ - rsbeq pc, pc, r8, lsr #10 │ │ │ │ + addeq r8, r0, r8, ror #30 │ │ │ │ + strdeq r7, [fp], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbeq pc, pc, r8, ror r5 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ str r1, [sp, #28] │ │ │ │ mov r5, r0 │ │ │ │ - bl 758210 │ │ │ │ + bl 758258 │ │ │ │ ldr ip, [pc, #500] @ 324420 │ │ │ │ ldr r2, [pc, #500] @ 324424 │ │ │ │ ldr r1, [pc, #500] @ 324428 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ mov r3, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr fp, [pc, #472] @ 32442c │ │ │ │ add fp, pc, fp │ │ │ │ ldrh r3, [r0, #110] @ 0x6e │ │ │ │ cmp r3, #3 │ │ │ │ beq 3243f8 │ │ │ │ cmp r3, #4 │ │ │ │ moveq r0, #32 │ │ │ │ @@ -213665,15 +213665,15 @@ │ │ │ │ add r3, r5, #1744 @ 0x6d0 │ │ │ │ mov r6, r3 │ │ │ │ strd r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r3 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 706780 │ │ │ │ + bl 7067c8 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 41d400 │ │ │ │ ldr r3, [pc, #360] @ 324434 │ │ │ │ add r8, r5, #1904 @ 0x770 │ │ │ │ @@ -213696,18 +213696,18 @@ │ │ │ │ str fp, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ - bl 750f98 │ │ │ │ + bl 750fe0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 32440c │ │ │ │ ldr r0, [pc, #248] @ 324440 │ │ │ │ add r6, r6, #1 │ │ │ │ str r7, [r4, #116] @ 0x74 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -213724,21 +213724,21 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r0, [sp] │ │ │ │ mov r2, r3 │ │ │ │ add r0, r4, #248 @ 0xf8 │ │ │ │ mov r3, r4 │ │ │ │ strd sl, [sp, #8] │ │ │ │ str r0, [sp, #24] │ │ │ │ - bl 7067cc │ │ │ │ + bl 706814 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r9 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 70d860 │ │ │ │ + bl 70d8a8 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ adds r9, r9, #8 │ │ │ │ adc r8, r8, #0 │ │ │ │ cmp r6, r3 │ │ │ │ ldr r3, [r5, #1912] @ 0x778 │ │ │ │ add r4, r4, #416 @ 0x1a0 │ │ │ │ add r3, r3, #1 │ │ │ │ @@ -213758,23 +213758,23 @@ │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ b 324274 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 324130 │ │ │ │ bl 3240f0 │ │ │ │ - addeq r8, r0, r4, asr lr │ │ │ │ - ldrdeq r7, [ip], #-68 @ 0xffffffbc @ │ │ │ │ - rsbeq r0, ip, ip, lsr #13 │ │ │ │ + addeq r8, r0, r4, lsr #29 │ │ │ │ + rsbeq r7, ip, r4, lsr #10 │ │ │ │ + strdeq r0, [ip], #-108 @ 0xffffff94 @ │ │ │ │ addseq r6, r8, ip, asr #23 │ │ │ │ - @ instruction: 0x006ccb94 │ │ │ │ - @ instruction: 0x00808db8 │ │ │ │ - rsbeq r7, fp, r4, asr #2 │ │ │ │ - strheq pc, [pc], #-52 @ │ │ │ │ - rsbeq ip, ip, ip, ror #21 │ │ │ │ + rsbeq ip, ip, r4, ror #23 │ │ │ │ + addeq r8, r0, r8, lsl #28 │ │ │ │ + @ instruction: 0x006b7194 │ │ │ │ + rsbeq pc, pc, r4, lsl #8 │ │ │ │ + rsbeq ip, ip, ip, lsr fp │ │ │ │ andeq r1, r0, r4, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #208] @ 324530 │ │ │ │ ldr r2, [pc, #208] @ 324534 │ │ │ │ @@ -213782,25 +213782,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #176] @ 32453c │ │ │ │ ldr r1, [pc, #176] @ 324540 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #144] @ 324544 │ │ │ │ ldr r3, [pc, #144] @ 324548 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #140] @ 32454c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -213814,31 +213814,31 @@ │ │ │ │ mov r2, #1 │ │ │ │ strb r2, [r0, #112] @ 0x70 │ │ │ │ mov r2, #1792 @ 0x700 │ │ │ │ strh r2, [r0, #114] @ 0x72 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74f8b8 │ │ │ │ + bl 74f900 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r8, r0, ip, lsl ip │ │ │ │ - strheq r6, [fp], #-244 @ 0xffffff0c @ │ │ │ │ - rsbeq pc, pc, r0, lsr r2 @ │ │ │ │ - rsbeq r7, ip, r0, lsl #5 │ │ │ │ - rsbeq r0, ip, r8, asr r4 │ │ │ │ + addeq r8, r0, ip, ror #24 │ │ │ │ + rsbeq r7, fp, r4 │ │ │ │ + rsbeq pc, pc, r0, lsl #5 │ │ │ │ + ldrdeq r7, [ip], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq r0, ip, r8, lsr #9 │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ addeq sl, sl, r4, lsl r7 │ │ │ │ addseq r2, r6, ip, lsl #21 │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ andeq r1, r4, r6, lsr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -213853,23 +213853,23 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #10 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ mov r7, r0 │ │ │ │ - bl 758210 │ │ │ │ + bl 758258 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldrh r8, [r0, #110] @ 0x6e │ │ │ │ cmp r8, #3 │ │ │ │ beq 324658 │ │ │ │ cmp r8, #4 │ │ │ │ bne 324660 │ │ │ │ ldr fp, [pc, #148] @ 324670 │ │ │ │ ldr sl, [pc, #148] @ 324674 │ │ │ │ @@ -213880,22 +213880,22 @@ │ │ │ │ add sl, pc, sl │ │ │ │ add r9, pc, r9 │ │ │ │ mov r4, #0 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, fp │ │ │ │ - bl 753b04 │ │ │ │ + bl 753b4c │ │ │ │ add r4, r4, #1 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r3, #416 @ 0x1a0 │ │ │ │ mov r1, sl │ │ │ │ str r9, [sp] │ │ │ │ - bl 75b5bc │ │ │ │ + bl 75b604 │ │ │ │ cmp r4, r8 │ │ │ │ add r6, r6, #32 │ │ │ │ add r5, r5, #416 @ 0x1a0 │ │ │ │ bne 3245f8 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -213903,31 +213903,31 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r8, #2 │ │ │ │ b 3245d4 │ │ │ │ bl 3240f0 │ │ │ │ - addeq r8, r0, r0, lsl fp │ │ │ │ - @ instruction: 0x006c7190 │ │ │ │ - rsbeq r0, ip, r8, ror #6 │ │ │ │ + addeq r8, r0, r0, ror #22 │ │ │ │ + rsbeq r7, ip, r0, ror #3 │ │ │ │ + strheq r0, [ip], #-56 @ 0xffffffc8 @ │ │ │ │ @ instruction: 0xfffffac4 │ │ │ │ - rsbeq ip, ip, ip, asr r8 │ │ │ │ - rsbseq r3, r2, r0, lsr sp │ │ │ │ + rsbeq ip, ip, ip, lsr #17 │ │ │ │ + rsbseq r3, r2, r0, lsl #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 3246a8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757664 │ │ │ │ + bl 7576ac │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 757664 │ │ │ │ + b 7576ac │ │ │ │ ldrdeq sl, [sl], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #180] @ 324778 │ │ │ │ ldr r2, [pc, #180] @ 32477c │ │ │ │ @@ -213935,25 +213935,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #148] @ 324784 │ │ │ │ ldr r1, [pc, #148] @ 324788 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #116] @ 32478c │ │ │ │ ldr r1, [pc, #116] @ 324790 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [pc, #108] @ 324794 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, r0 │ │ │ │ @@ -213971,20 +213971,20 @@ │ │ │ │ str r0, [r3, #116] @ 0x74 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [r3, #108] @ 0x6c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74f8b8 │ │ │ │ - addeq r8, r0, r4, lsr #20 │ │ │ │ - rsbeq r6, fp, r0, asr sp │ │ │ │ - rsbeq lr, pc, ip, asr #31 │ │ │ │ - @ instruction: 0x006cc794 │ │ │ │ - strheq ip, [ip], #-116 @ 0xffffff8c @ │ │ │ │ + b 74f900 │ │ │ │ + addeq r8, r0, r4, ror sl │ │ │ │ + rsbeq r6, fp, r0, lsr #27 │ │ │ │ + rsbeq pc, pc, ip, lsl r0 @ │ │ │ │ + rsbeq ip, ip, r4, ror #15 │ │ │ │ + rsbeq ip, ip, r4, lsl #16 │ │ │ │ andeq r0, r0, ip, lsr #13 │ │ │ │ @ instruction: 0x000002b4 │ │ │ │ andeq r0, r0, r8, lsr sp │ │ │ │ andeq r0, r0, ip, lsr fp │ │ │ │ andeq r0, r0, r8, lsl #17 │ │ │ │ andeq r0, r0, ip, asr #10 │ │ │ │ addseq r2, r6, r4, asr sl │ │ │ │ @@ -214007,15 +214007,15 @@ │ │ │ │ mov r3, #29 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r6, [pc, #416] @ 3249b0 │ │ │ │ ldr r3, [pc, #416] @ 3249b4 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ @@ -214035,15 +214035,15 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 324998 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 6b5c7c │ │ │ │ + b 6b5cc4 │ │ │ │ ldr r2, [pc, #316] @ 3249bc │ │ │ │ ldr r3, [pc, #288] @ 3249a4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -214064,15 +214064,15 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 324998 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 6b5c10 │ │ │ │ + b 6b5c58 │ │ │ │ bl 253b70 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #184] @ 0xb8 │ │ │ │ b 324844 │ │ │ │ ldr r3, [pc, #192] @ 3249c4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -214092,46 +214092,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 3249d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 324828 │ │ │ │ ldr r0, [pc, #76] @ 3249d4 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 324828 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ - addeq r8, r0, ip, lsr #18 │ │ │ │ + addeq r8, r0, ip, ror r9 │ │ │ │ addseq r6, r8, r0, asr r6 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - @ instruction: 0x006cc69c │ │ │ │ - strheq ip, [ip], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq ip, ip, ip, ror #13 │ │ │ │ + rsbeq ip, ip, ip, lsl #14 │ │ │ │ addseq r6, r8, ip, lsl #12 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ @ instruction: 0x009865d0 │ │ │ │ umullseq r6, r8, ip, r5 │ │ │ │ addseq r6, r8, ip, asr r5 │ │ │ │ andeq r4, r0, r0, ror r7 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq ip, ip, ip, asr #10 │ │ │ │ - rsbeq ip, ip, r0, ror r5 │ │ │ │ + @ instruction: 0x006cc59c │ │ │ │ + rsbeq ip, ip, r0, asr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #508] @ 324bf0 │ │ │ │ ldr r3, [pc, #508] @ 324bf4 │ │ │ │ @@ -214148,21 +214148,21 @@ │ │ │ │ ldr r2, [pc, #476] @ 324c00 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #27 │ │ │ │ mov r7, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r8, [pc, #448] @ 324c04 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, r0, #152 @ 0x98 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 8b0cc8 │ │ │ │ + bl 8b0d10 │ │ │ │ cmp r0, #0 │ │ │ │ bne 324aa0 │ │ │ │ ldr r2, [pc, #420] @ 324c08 │ │ │ │ ldr r3, [pc, #396] @ 324bf4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -214177,52 +214177,52 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r9 │ │ │ │ - bl 8b04e8 │ │ │ │ + bl 8b0530 │ │ │ │ ldr r3, [pc, #340] @ 324c0c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ bne 324b4c │ │ │ │ cmp r4, r6 │ │ │ │ movle r4, r6 │ │ │ │ ble 324a5c │ │ │ │ mov r0, r7 │ │ │ │ - bl 758210 │ │ │ │ + bl 758258 │ │ │ │ ldr r3, [pc, #300] @ 324c10 │ │ │ │ ldr r2, [pc, #300] @ 324c14 │ │ │ │ ldr r1, [pc, #300] @ 324c18 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #29 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ bic r4, r6, r6, asr #31 │ │ │ │ ldrb r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ bne 324a5c │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 6b5fd0 │ │ │ │ + bl 6b6018 │ │ │ │ ldr r3, [r5, #184] @ 0xb8 │ │ │ │ cmp r3, #0 │ │ │ │ bne 324a5c │ │ │ │ ldr r2, [pc, #232] @ 324c1c │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, #20 │ │ │ │ - bl 8b13b0 │ │ │ │ + bl 8b13f8 │ │ │ │ str r0, [r5, #184] @ 0xb8 │ │ │ │ b 324a5c │ │ │ │ ldr r3, [pc, #204] @ 324c20 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 324ac8 │ │ │ │ @@ -214240,120 +214240,120 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ stmib sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 324c2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 324ac8 │ │ │ │ ldr r0, [pc, #88] @ 324c30 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 324ac8 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r6, r8, r8, lsr #8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - ldrdeq r8, [r0], ip │ │ │ │ - rsbeq ip, ip, ip, lsl r5 │ │ │ │ - rsbeq ip, ip, r4, lsl #10 │ │ │ │ + addeq r8, r0, ip, lsr #14 │ │ │ │ + rsbeq ip, ip, ip, ror #10 │ │ │ │ + rsbeq ip, ip, r4, asr r5 │ │ │ │ @ instruction: 0x009863dc │ │ │ │ @ instruction: 0x009863b8 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ - addeq r8, r0, r8, lsl #12 │ │ │ │ - @ instruction: 0x006cc394 │ │ │ │ - strheq ip, [ip], #-48 @ 0xffffffd0 @ │ │ │ │ + addeq r8, r0, r8, asr r6 │ │ │ │ + rsbeq ip, ip, r4, ror #7 │ │ │ │ + rsbeq ip, ip, r0, lsl #8 │ │ │ │ andeq r0, r0, r4, lsl r2 │ │ │ │ andeq r1, r0, r4, asr #28 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - @ instruction: 0x006cc390 │ │ │ │ - rsbeq ip, ip, r4, asr #7 │ │ │ │ + rsbeq ip, ip, r0, ror #7 │ │ │ │ + rsbeq ip, ip, r4, lsl r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 324c98 │ │ │ │ ldr r2, [pc, #76] @ 324c9c │ │ │ │ ldr r1, [pc, #76] @ 324ca0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r0, #92] @ 0x5c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq r8, r0, r0, lsr #9 │ │ │ │ - rsbeq ip, ip, ip, lsr #4 │ │ │ │ - rsbeq ip, ip, ip, asr #4 │ │ │ │ + strdeq r8, [r0], r0 │ │ │ │ + rsbeq ip, ip, ip, ror r2 │ │ │ │ + @ instruction: 0x006cc29c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 324cf0 │ │ │ │ ldr r2, [pc, #52] @ 324cf4 │ │ │ │ ldr r1, [pc, #52] @ 324cf8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ add r0, r0, #152 @ 0x98 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 8b0a8c │ │ │ │ - addeq r8, r0, r0, lsr r4 │ │ │ │ - rsbeq ip, ip, ip, asr r2 │ │ │ │ - rsbeq ip, ip, r4, ror r2 │ │ │ │ + b 8b0ad4 │ │ │ │ + addeq r8, r0, r0, lsl #9 │ │ │ │ + rsbeq ip, ip, ip, lsr #5 │ │ │ │ + rsbeq ip, ip, r4, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #48] @ 324d44 │ │ │ │ ldr r2, [pc, #48] @ 324d48 │ │ │ │ ldr r1, [pc, #48] @ 324d4c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 6b5e7c │ │ │ │ - ldrdeq r8, [r0], r8 @ │ │ │ │ - rsbeq ip, ip, r4, ror #2 │ │ │ │ - rsbeq ip, ip, r4, lsl #3 │ │ │ │ + b 6b5ec4 │ │ │ │ + addeq r8, r0, r8, lsr #8 │ │ │ │ + strheq ip, [ip], #-20 @ 0xffffffec @ │ │ │ │ + ldrdeq ip, [ip], #-20 @ 0xffffffec @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 324dc0 │ │ │ │ mov r0, r2 │ │ │ │ ldr r1, [pc, #84] @ 324dc4 │ │ │ │ @@ -214363,60 +214363,60 @@ │ │ │ │ mov r4, #0 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #29 │ │ │ │ str r4, [r0, #184] @ 0xb8 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r1, r4 │ │ │ │ - bl 6b5fd0 │ │ │ │ + bl 6b6018 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq r8, r0, r0, lsl #7 │ │ │ │ - rsbeq ip, ip, r0, lsr #2 │ │ │ │ - rsbeq ip, ip, r8, lsl #2 │ │ │ │ + ldrdeq r8, [r0], r0 │ │ │ │ + rsbeq ip, ip, r0, ror r1 │ │ │ │ + rsbeq ip, ip, r8, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 324e40 │ │ │ │ ldr r2, [pc, #92] @ 324e44 │ │ │ │ ldr r1, [pc, #92] @ 324e48 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r0, [r0, #184] @ 0xb8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 324e34 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 253b70 │ │ │ │ - addeq r8, r0, r8, lsl #6 │ │ │ │ - rsbeq ip, ip, r4, lsr r1 │ │ │ │ - rsbeq ip, ip, ip, asr #2 │ │ │ │ + addeq r8, r0, r8, asr r3 │ │ │ │ + rsbeq ip, ip, r4, lsl #3 │ │ │ │ + @ instruction: 0x006cc19c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #324] @ 324fa8 │ │ │ │ sub sp, sp, #32 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -214432,15 +214432,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ mov r3, #29 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r7, [pc, #264] @ 324fbc │ │ │ │ ldr r3, [pc, #264] @ 324fc0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -214455,15 +214455,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 324fa4 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 6b5d40 │ │ │ │ + b 6b5d88 │ │ │ │ ldr r3, [pc, #184] @ 324fc8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 324ecc │ │ │ │ ldr r3, [pc, #168] @ 324fcc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -214479,44 +214479,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 324fd4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 324ecc │ │ │ │ ldr r0, [pc, #68] @ 324fd8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 324ecc │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ - addeq r8, r0, ip, lsl #5 │ │ │ │ + ldrdeq r8, [r0], ip │ │ │ │ addseq r5, r8, r4, lsr #31 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq ip, ip, r8, lsl r0 │ │ │ │ - strdeq fp, [ip], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq ip, ip, r8, rrx │ │ │ │ + rsbeq ip, ip, r0, asr #32 │ │ │ │ addseq r5, r8, r8, ror #30 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r5, r8, r8, asr #30 │ │ │ │ andeq r2, r0, r8, asr #16 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq ip, ip, r8, asr r0 │ │ │ │ - rsbeq ip, ip, r8, ror r0 │ │ │ │ + rsbeq ip, ip, r8, lsr #1 │ │ │ │ + rsbeq ip, ip, r8, asr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #224] @ 3250d4 │ │ │ │ ldr r2, [pc, #224] @ 3250d8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -214525,67 +214525,67 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r4, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #27 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r2, [pc, #184] @ 3250e0 │ │ │ │ ldr r1, [pc, #184] @ 3250e4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r8, r0 │ │ │ │ add r0, r4, #112 @ 0x70 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ add r4, r4, #80 @ 0x50 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 758210 │ │ │ │ + bl 758258 │ │ │ │ ldr r2, [pc, #136] @ 3250e8 │ │ │ │ ldr r1, [pc, #136] @ 3250ec │ │ │ │ mov r3, #29 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldrb r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3250c0 │ │ │ │ ldr r0, [r6, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq 3250a0 │ │ │ │ subs r1, r7, #0 │ │ │ │ movne r1, #1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 900e18 │ │ │ │ + b 900e60 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ subs r1, r7, #0 │ │ │ │ movne r1, #1 │ │ │ │ add r0, r8, #152 @ 0x98 │ │ │ │ - bl 8b1008 │ │ │ │ + bl 8b1050 │ │ │ │ b 325080 │ │ │ │ - strdeq r8, [r0], ip │ │ │ │ - rsbeq fp, ip, r0, lsr #30 │ │ │ │ - rsbeq fp, ip, r8, lsr pc │ │ │ │ - strdeq r6, [fp], #-60 @ 0xffffffc4 @ │ │ │ │ - rsbeq lr, pc, r8, ror r6 @ │ │ │ │ - rsbeq fp, ip, r4, lsr #28 │ │ │ │ - rsbeq fp, ip, r4, asr #28 │ │ │ │ + addeq r8, r0, ip, asr #2 │ │ │ │ + rsbeq fp, ip, r0, ror pc │ │ │ │ + rsbeq fp, ip, r8, lsl #31 │ │ │ │ + rsbeq r6, fp, ip, asr #8 │ │ │ │ + rsbeq lr, pc, r8, asr #13 │ │ │ │ + rsbeq fp, ip, r4, ror lr │ │ │ │ + @ instruction: 0x006cbe94 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #324] @ 32524c │ │ │ │ ldr r7, [pc, #324] @ 325250 │ │ │ │ ldr r6, [pc, #324] @ 325254 │ │ │ │ @@ -214596,21 +214596,21 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #29 │ │ │ │ mov r5, r0 │ │ │ │ add r4, r4, #80 @ 0x50 │ │ │ │ - bl 757d0c │ │ │ │ - bl 758210 │ │ │ │ + bl 757d54 │ │ │ │ + bl 758258 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #29 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldrb r2, [r0, #92] @ 0x5c │ │ │ │ cmp r2, #0 │ │ │ │ beq 3251c4 │ │ │ │ ldr r1, [pc, #240] @ 325258 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [sp, #12] │ │ │ │ @@ -214619,15 +214619,15 @@ │ │ │ │ ldr r1, [pc, #224] @ 325260 │ │ │ │ mov r3, #0 │ │ │ │ add r4, r5, #152 @ 0x98 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 8b1214 │ │ │ │ + bl 8b125c │ │ │ │ ldr r0, [r5, #184] @ 0xb8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 32520c │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -214645,37 +214645,37 @@ │ │ │ │ ldr r1, [pc, #136] @ 325270 │ │ │ │ add r4, r5, #152 @ 0x98 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 8b1214 │ │ │ │ + bl 8b125c │ │ │ │ ldr r0, [r5, #184] @ 0xb8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3251a4 │ │ │ │ bl 253b70 │ │ │ │ ldr r2, [pc, #92] @ 325274 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #20 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8b13b0 │ │ │ │ + bl 8b13f8 │ │ │ │ str r0, [r5, #184] @ 0xb8 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addeq r7, r0, r4, ror #31 │ │ │ │ - rsbeq fp, ip, r0, ror sp │ │ │ │ - @ instruction: 0x006cbd90 │ │ │ │ + addeq r8, r0, r4, lsr r0 │ │ │ │ + rsbeq fp, ip, r0, asr #27 │ │ │ │ + rsbeq fp, ip, r0, ror #27 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ @ instruction: 0xfffffcbc │ │ │ │ @ instruction: 0xfffffb68 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ @ instruction: 0xfffff5b4 │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ @ instruction: 0xfffffb00 │ │ │ │ @@ -214694,45 +214694,45 @@ │ │ │ │ add r3, r9, #44 @ 0x2c │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov sl, r1 │ │ │ │ mov r3, #29 │ │ │ │ mov r1, r4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr fp, [pc, #368] @ 32543c │ │ │ │ ldr r1, [pc, #368] @ 325440 │ │ │ │ add fp, pc, fp │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #27 │ │ │ │ mov r2, fp │ │ │ │ mov r8, r0 │ │ │ │ add r0, r9, #64 @ 0x40 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 758210 │ │ │ │ + bl 758258 │ │ │ │ add ip, r9, #80 @ 0x50 │ │ │ │ mov r3, #29 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r3, [r8, #120] @ 0x78 │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 325330 │ │ │ │ ldrb r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3253f0 │ │ │ │ add r5, r7, #152 @ 0x98 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8b0cc8 │ │ │ │ + bl 8b0d10 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3253d0 │ │ │ │ ldrb r2, [r4, #92] @ 0x5c │ │ │ │ cmp r2, #0 │ │ │ │ beq 325398 │ │ │ │ ldr r1, [pc, #236] @ 325444 │ │ │ │ mov r2, #1 │ │ │ │ @@ -214743,33 +214743,33 @@ │ │ │ │ ldr r1, [pc, #220] @ 32544c │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 8b1214 │ │ │ │ + bl 8b125c │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 6b5c10 │ │ │ │ + b 6b5c58 │ │ │ │ ldr ip, [pc, #176] @ 325450 │ │ │ │ ldr r3, [pc, #176] @ 325454 │ │ │ │ ldr r1, [pc, #176] @ 325458 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [pc, #168] @ 32545c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 8b1214 │ │ │ │ + bl 8b125c │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -214777,36 +214777,36 @@ │ │ │ │ ldr ip, [pc, #104] @ 325460 │ │ │ │ add r3, r9, #120 @ 0x78 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #227 @ 0xe3 │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addeq r7, r0, ip, asr lr │ │ │ │ - rsbeq fp, ip, r8, ror #23 │ │ │ │ - rsbeq fp, ip, r0, lsl ip │ │ │ │ - rsbeq fp, ip, ip, asr ip │ │ │ │ - rsbeq fp, ip, r4, ror ip │ │ │ │ + addeq r7, r0, ip, lsr #29 │ │ │ │ + rsbeq fp, ip, r8, lsr ip │ │ │ │ + rsbeq fp, ip, r0, ror #24 │ │ │ │ + rsbeq fp, ip, ip, lsr #25 │ │ │ │ + rsbeq fp, ip, r4, asr #25 │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ @ instruction: 0xfffffad0 │ │ │ │ @ instruction: 0xfffff97c │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ @ instruction: 0xfffff3ec │ │ │ │ @ instruction: 0xfffff934 │ │ │ │ @ instruction: 0xfffffa88 │ │ │ │ - rsbeq fp, ip, r4, asr #24 │ │ │ │ + @ instruction: 0x006cbc94 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #292] @ 3255a0 │ │ │ │ ldr r2, [pc, #292] @ 3255a4 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -214815,33 +214815,33 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add r3, r7, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #27 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ add r8, r0, #152 @ 0x98 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 8b0cc8 │ │ │ │ + bl 8b0d10 │ │ │ │ cmp r0, #0 │ │ │ │ beq 32553c │ │ │ │ cmp r4, #0 │ │ │ │ beq 32555c │ │ │ │ mov r0, r6 │ │ │ │ - bl 758210 │ │ │ │ + bl 758258 │ │ │ │ ldr r2, [pc, #212] @ 3255ac │ │ │ │ ldr r1, [pc, #212] @ 3255b0 │ │ │ │ add r7, r7, #80 @ 0x50 │ │ │ │ mov r3, #29 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [sp] │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldrb r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ movne r3, #0 │ │ │ │ bne 325508 │ │ │ │ ldr r3, [pc, #172] @ 3255b4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #0 │ │ │ │ @@ -214852,15 +214852,15 @@ │ │ │ │ ldr r2, [pc, #156] @ 3255c0 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 8b1214 │ │ │ │ + bl 8b125c │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -214869,41 +214869,41 @@ │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #12] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ - bl 8b1214 │ │ │ │ + bl 8b125c │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addeq r7, r0, r4, ror ip │ │ │ │ - @ instruction: 0x006cba98 │ │ │ │ - strheq fp, [ip], #-160 @ 0xffffff60 @ │ │ │ │ - rsbeq fp, ip, r8, lsr #19 │ │ │ │ - rsbeq fp, ip, r8, asr #19 │ │ │ │ + addeq r7, r0, r4, asr #25 │ │ │ │ + rsbeq fp, ip, r8, ror #21 │ │ │ │ + rsbeq fp, ip, r0, lsl #22 │ │ │ │ + strdeq fp, [ip], #-152 @ 0xffffff68 @ │ │ │ │ + rsbeq fp, ip, r8, lsl sl │ │ │ │ @ instruction: 0xfffff29c │ │ │ │ @ instruction: 0xfffffbc8 │ │ │ │ @ instruction: 0xfffff7c8 │ │ │ │ @ instruction: 0xfffff91c │ │ │ │ ldr r0, [r0, #976] @ 0x3d0 │ │ │ │ cmp r0, #7 │ │ │ │ movhi r0, #0 │ │ │ │ movls r0, #1 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 3255e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757664 │ │ │ │ + b 7576ac │ │ │ │ strdeq r9, [sl], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ lsr r2, r2, #2 │ │ │ │ orr r2, r2, r3, lsl #30 │ │ │ │ @@ -214921,17 +214921,17 @@ │ │ │ │ bne 3256a0 │ │ │ │ bic r1, r1, #7 │ │ │ │ orr r1, r1, #4 │ │ │ │ str r1, [r0, #988] @ 0x3dc │ │ │ │ ands r1, r1, #16 │ │ │ │ bne 3256bc │ │ │ │ ldr r0, [r4, #960] @ 0x3c0 │ │ │ │ - bl 753adc │ │ │ │ + bl 753b24 │ │ │ │ add r0, r4, #928 @ 0x3a0 │ │ │ │ - bl 8b0a8c │ │ │ │ + bl 8b0ad4 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -214976,15 +214976,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r6, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r1, r7 │ │ │ │ str r8, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r2, [r0, #752] @ 0x2f0 │ │ │ │ cmp r2, #0 │ │ │ │ beq 3257cc │ │ │ │ ldr r3, [pc, #220] @ 32581c │ │ │ │ cmp r2, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r4, r0 │ │ │ │ @@ -214995,28 +214995,28 @@ │ │ │ │ mov r6, #16 │ │ │ │ mov r7, #0 │ │ │ │ add r2, r3, r2 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r4 │ │ │ │ add r0, r0, #760 @ 0x2f8 │ │ │ │ strd r6, [sp, #8] │ │ │ │ - bl 7067cc │ │ │ │ + bl 706814 │ │ │ │ ldr r3, [pc, #160] @ 325820 │ │ │ │ ldr r2, [pc, #160] @ 325824 │ │ │ │ ldr r1, [pc, #160] @ 325828 │ │ │ │ mov ip, #0 │ │ │ │ mov r0, #1 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r4, #928 @ 0x3a0 │ │ │ │ stmib sp, {r4, ip} │ │ │ │ str ip, [sp] │ │ │ │ - bl 8b1214 │ │ │ │ + bl 8b125c │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -215025,64 +215025,64 @@ │ │ │ │ ldr r1, [pc, #88] @ 325830 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #16 │ │ │ │ mov r2, #224 @ 0xe0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbeq fp, ip, r8, asr #19 │ │ │ │ - addeq r7, r0, r0, ror sl │ │ │ │ - @ instruction: 0x006cb99c │ │ │ │ + rsbeq fp, ip, r8, lsl sl │ │ │ │ + addeq r7, r0, r0, asr #21 │ │ │ │ + rsbeq fp, ip, ip, ror #19 │ │ │ │ umulleq r9, sl, r4, r5 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ andeq r0, r0, r8, lsr r4 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - rsbeq fp, ip, ip, lsr #18 │ │ │ │ - rsbeq fp, ip, ip, lsl #18 │ │ │ │ + rsbeq fp, ip, ip, ror r9 │ │ │ │ + rsbeq fp, ip, ip, asr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 3258a8 │ │ │ │ ldr r2, [pc, #92] @ 3258ac │ │ │ │ ldr r1, [pc, #92] @ 3258b0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r1, [pc, #60] @ 3258b4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 75165c │ │ │ │ + bl 7516a4 │ │ │ │ ldr r3, [pc, #48] @ 3258b8 │ │ │ │ ldr r1, [pc, #48] @ 3258bc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 74f8b8 │ │ │ │ - addeq r7, r0, ip, lsr #18 │ │ │ │ - rsbeq r5, fp, r8, asr #23 │ │ │ │ - rsbeq sp, pc, ip, lsr lr @ │ │ │ │ + b 74f900 │ │ │ │ + addeq r7, r0, ip, ror r9 │ │ │ │ + rsbeq r5, fp, r8, lsl ip │ │ │ │ + rsbeq sp, pc, ip, lsl #29 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ addseq r1, r6, r4, asr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -215092,58 +215092,58 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r8, [pc, #100] @ 325968 │ │ │ │ ldr r7, [pc, #100] @ 32596c │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r4, r4, #56 @ 0x38 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ add r1, r5, #960 @ 0x3c0 │ │ │ │ bl 33ff8c │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ add r1, r5, #760 @ 0x2f8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 34008c │ │ │ │ - umulleq r7, r0, ip, r8 │ │ │ │ - rsbeq fp, ip, r4, asr #15 │ │ │ │ - rsbeq fp, ip, r4, ror #15 │ │ │ │ - strdeq r8, [ip], #-204 @ 0xffffff34 @ │ │ │ │ - rsbeq r8, ip, r0, lsl sp │ │ │ │ + addeq r7, r0, ip, ror #17 │ │ │ │ + rsbeq fp, ip, r4, lsl r8 │ │ │ │ + rsbeq fp, ip, r4, lsr r8 │ │ │ │ + rsbeq r8, ip, ip, asr #26 │ │ │ │ + rsbeq r8, ip, r0, ror #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #108] @ 3259f4 │ │ │ │ ldr r2, [pc, #108] @ 3259f8 │ │ │ │ ldr r1, [pc, #108] @ 3259fc │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r2, [r0, #976] @ 0x3d0 │ │ │ │ ldr r3, [r0, #988] @ 0x3dc │ │ │ │ sub r1, r2, #8 │ │ │ │ bic r3, r3, #7 │ │ │ │ clz r1, r1 │ │ │ │ lsr r1, r1, #5 │ │ │ │ orr r3, r3, r1, lsl #1 │ │ │ │ @@ -215155,17 +215155,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq r7, r0, ip, ror #15 │ │ │ │ - rsbeq fp, ip, r8, lsl r7 │ │ │ │ - rsbeq fp, ip, r8, lsr r7 │ │ │ │ + addeq r7, r0, ip, lsr r8 │ │ │ │ + rsbeq fp, ip, r8, ror #14 │ │ │ │ + rsbeq fp, ip, r8, lsl #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #412] @ 325bb8 │ │ │ │ ldr r1, [pc, #412] @ 325bbc │ │ │ │ @@ -215204,15 +215204,15 @@ │ │ │ │ orrne r1, r1, #1 │ │ │ │ orr r1, r1, #4 │ │ │ │ str r1, [r4, #988] @ 0x3dc │ │ │ │ bne 325b2c │ │ │ │ ands r1, r1, #16 │ │ │ │ bne 325b34 │ │ │ │ ldr r0, [r4, #960] @ 0x3c0 │ │ │ │ - bl 753adc │ │ │ │ + bl 753b24 │ │ │ │ ldr r2, [pc, #256] @ 325bc4 │ │ │ │ ldr r3, [pc, #244] @ 325bbc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -215250,39 +215250,39 @@ │ │ │ │ bne 325b98 │ │ │ │ ldr r1, [r4, #988] @ 0x3dc │ │ │ │ ldr r3, [r4, #976] @ 0x3d0 │ │ │ │ b 325a88 │ │ │ │ add r1, sp, #3 │ │ │ │ mov r2, #1 │ │ │ │ add r0, r4, #928 @ 0x3a0 │ │ │ │ - bl 8b0504 │ │ │ │ + bl 8b054c │ │ │ │ ldr r1, [r4, #988] @ 0x3dc │ │ │ │ ldr r3, [r4, #976] @ 0x3d0 │ │ │ │ orr r1, r1, #16 │ │ │ │ str r5, [r4, #984] @ 0x3d8 │ │ │ │ b 325a88 │ │ │ │ ldr r3, [r4, #976] @ 0x3d0 │ │ │ │ ldr r1, [r4, #988] @ 0x3dc │ │ │ │ str r5, [r4, #992] @ 0x3e0 │ │ │ │ b 325a88 │ │ │ │ ldr r1, [pc, #44] @ 325bcc │ │ │ │ ldr r0, [pc, #44] @ 325bd0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #72 @ 0x48 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 325b58 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r5, r8, r0, lsl #8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x009853d0 │ │ │ │ addseq r5, r8, r8, asr r3 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ - ldrdeq r7, [r0], ip │ │ │ │ - rsbeq fp, ip, r8, lsr #11 │ │ │ │ + addeq r7, r0, ip, lsr #12 │ │ │ │ + strdeq fp, [ip], #-88 @ 0xffffffa8 @ │ │ │ │ ldr r2, [r0, #976] @ 0x3d0 │ │ │ │ cmp r2, #7 │ │ │ │ bhi 325c38 │ │ │ │ ldr ip, [r0, #972] @ 0x3cc │ │ │ │ ldrb r1, [r1] │ │ │ │ add r3, r0, ip │ │ │ │ strb r1, [r3, #964] @ 0x3c4 │ │ │ │ @@ -215299,28 +215299,28 @@ │ │ │ │ orr r3, r3, #21 │ │ │ │ lsr r1, r1, #4 │ │ │ │ str ip, [r0, #972] @ 0x3cc │ │ │ │ str r2, [r0, #976] @ 0x3d0 │ │ │ │ str r3, [r0, #988] @ 0x3dc │ │ │ │ and r1, r1, #1 │ │ │ │ ldr r0, [r0, #960] @ 0x3c0 │ │ │ │ - b 753adc │ │ │ │ + b 753b24 │ │ │ │ ldr r0, [pc, #4] @ 325c44 │ │ │ │ add r0, pc, r0 │ │ │ │ b 253d2c │ │ │ │ - rsbeq fp, ip, ip, lsr #10 │ │ │ │ + rsbeq fp, ip, ip, ror r5 │ │ │ │ ldrb r0, [r0, #992] @ 0x3e0 │ │ │ │ cmp r0, #7 │ │ │ │ movhi r0, #0 │ │ │ │ movls r0, #1 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 325c6c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757664 │ │ │ │ + b 7576ac │ │ │ │ addeq r9, sl, r4, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #88] @ 325ce0 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -215333,15 +215333,15 @@ │ │ │ │ ldr r1, [pc, #68] @ 325cec │ │ │ │ mov r4, #0 │ │ │ │ stmib sp, {r0, r4} │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, r0, #928 @ 0x3a0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8b1214 │ │ │ │ + bl 8b125c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -215360,27 +215360,27 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #168] @ 325ddc │ │ │ │ ldr r1, [pc, #168] @ 325de0 │ │ │ │ add r5, r5, #16 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ ldr r5, [pc, #148] @ 325de4 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r3, [pc, #132] @ 325de8 │ │ │ │ ldr r6, [pc, #132] @ 325dec │ │ │ │ ldr lr, [pc, #132] @ 325df0 │ │ │ │ ldr ip, [pc, #132] @ 325df4 │ │ │ │ ldr r1, [pc, #132] @ 325df8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ @@ -215391,30 +215391,30 @@ │ │ │ │ str r6, [r4, #72] @ 0x48 │ │ │ │ str r5, [r4, #76] @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ str lr, [r0, #52] @ 0x34 │ │ │ │ str ip, [r0, #56] @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74f8b8 │ │ │ │ + bl 74f900 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strdeq r7, [r0], r4 │ │ │ │ - rsbeq r5, fp, ip, lsl #14 │ │ │ │ - rsbeq sp, pc, r8, lsl #19 │ │ │ │ - rsbeq r5, fp, r4, lsl #14 │ │ │ │ - rsbeq r5, fp, ip, lsl r7 │ │ │ │ + addeq r7, r0, r4, asr #10 │ │ │ │ + rsbeq r5, fp, ip, asr r7 │ │ │ │ + ldrdeq sp, [pc], #-152 @ │ │ │ │ + rsbeq r5, fp, r4, asr r7 │ │ │ │ + rsbeq r5, fp, ip, ror #14 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ strdeq r8, [sl], r8 @ │ │ │ │ muleq r0, r0, r2 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0x009614b0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -215427,60 +215427,60 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #61 @ 0x3d │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ add r0, r0, #996 @ 0x3e4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 99ad7c │ │ │ │ - addeq r7, r0, ip, ror #7 │ │ │ │ - rsbeq fp, ip, r0, ror #6 │ │ │ │ - rsbeq fp, ip, ip, ror r3 │ │ │ │ + b 99adc4 │ │ │ │ + addeq r7, r0, ip, lsr r4 │ │ │ │ + strheq fp, [ip], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq fp, ip, ip, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 325ea4 │ │ │ │ ldr r2, [pc, #56] @ 325ea8 │ │ │ │ ldr r1, [pc, #56] @ 325eac │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #61 @ 0x3d │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r0, #752] @ 0x2f0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 753adc │ │ │ │ - umulleq r7, r0, r4, r3 │ │ │ │ - rsbeq fp, ip, r8, lsl #6 │ │ │ │ - rsbeq fp, ip, r4, lsr #6 │ │ │ │ + b 753b24 │ │ │ │ + addeq r7, r0, r4, ror #7 │ │ │ │ + rsbeq fp, ip, r8, asr r3 │ │ │ │ + rsbeq fp, ip, r4, ror r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #108] @ 325f34 │ │ │ │ ldr r2, [pc, #108] @ 325f38 │ │ │ │ ldr r1, [pc, #108] @ 325f3c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #61 @ 0x3d │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r7, #0 │ │ │ │ mov r2, #8 │ │ │ │ mov r4, r0 │ │ │ │ add r3, r0, #976 @ 0x3d0 │ │ │ │ str r1, [r0, #960] @ 0x3c0 │ │ │ │ @@ -215490,18 +215490,18 @@ │ │ │ │ strd r6, [r3] │ │ │ │ add r0, r0, #984 @ 0x3d8 │ │ │ │ strb r1, [r4, #992] @ 0x3e0 │ │ │ │ bl 255340 │ │ │ │ add r0, r4, #996 @ 0x3e4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r6, r7, lr} │ │ │ │ - b 99ad1c │ │ │ │ - addeq r7, r0, r8, lsr r3 │ │ │ │ - rsbeq fp, ip, r8, lsr #5 │ │ │ │ - rsbeq fp, ip, r4, asr #5 │ │ │ │ + b 99ad64 │ │ │ │ + addeq r7, r0, r8, lsl #7 │ │ │ │ + strdeq fp, [ip], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbeq fp, ip, r4, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #168] @ 326000 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -215509,52 +215509,52 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #152] @ 326004 │ │ │ │ ldr r1, [pc, #152] @ 326008 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r6, [pc, #132] @ 32600c │ │ │ │ ldr r2, [pc, #132] @ 326010 │ │ │ │ add r6, pc, r6 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #61 @ 0x3d │ │ │ │ mov r8, #32 │ │ │ │ mov r9, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r2, [pc, #88] @ 326014 │ │ │ │ str r6, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r7, r0, #760 @ 0x2f8 │ │ │ │ mov r3, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7067cc │ │ │ │ + bl 706814 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 34008c │ │ │ │ add r1, r4, #752 @ 0x2f0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 33ff8c │ │ │ │ - addeq r7, r0, ip, lsr #5 │ │ │ │ - @ instruction: 0x006c8694 │ │ │ │ - rsbeq r8, ip, r4, lsr #13 │ │ │ │ - rsbeq fp, ip, ip, lsl r2 │ │ │ │ - rsbeq fp, ip, ip, ror #3 │ │ │ │ + strdeq r7, [r0], ip │ │ │ │ + rsbeq r8, ip, r4, ror #13 │ │ │ │ + strdeq r8, [ip], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq fp, ip, ip, ror #4 │ │ │ │ + rsbeq fp, ip, ip, lsr r2 │ │ │ │ addeq r8, sl, ip, lsr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #244] @ 326124 │ │ │ │ ldr r2, [pc, #244] @ 326128 │ │ │ │ @@ -215562,35 +215562,35 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #61 @ 0x3d │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r1, #8 │ │ │ │ mov r6, #0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #996 @ 0x3e4 │ │ │ │ - bl 99ad34 │ │ │ │ + bl 99ad7c │ │ │ │ mov r0, #32 │ │ │ │ bl 253504 │ │ │ │ ldr ip, [pc, #184] @ 326130 │ │ │ │ mov r3, #1 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r6 │ │ │ │ stm sp, {r6, ip} │ │ │ │ add r7, r4, #928 @ 0x3a0 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r5, r0 │ │ │ │ - bl 9b51fc │ │ │ │ + bl 9b5244 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [r4, #1012] @ 0x3f4 │ │ │ │ - bl 8b0cc8 │ │ │ │ + bl 8b0d10 │ │ │ │ cmp r0, r6 │ │ │ │ bne 3260cc │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -215606,40 +215606,40 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r4, r6} │ │ │ │ str ip, [sp] │ │ │ │ - bl 8b1214 │ │ │ │ + bl 8b125c │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldrdeq r7, [r0], r0 │ │ │ │ - rsbeq fp, ip, r4, asr #2 │ │ │ │ - rsbeq fp, ip, r8, asr r1 │ │ │ │ + addeq r7, r0, r0, lsr #4 │ │ │ │ + @ instruction: 0x006cb194 │ │ │ │ + rsbeq fp, ip, r8, lsr #3 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffb84 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffb68 │ │ │ │ @ instruction: 0xfffffb4c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [r0, #972] @ 0x3cc │ │ │ │ ldr r5, [r0, #976] @ 0x3d0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #996 @ 0x3e4 │ │ │ │ - bl 99b2d8 │ │ │ │ + bl 99b320 │ │ │ │ lsr r6, r6, #16 │ │ │ │ and r6, r6, #7 │ │ │ │ lsr r5, r5, #16 │ │ │ │ ldrb r2, [r4, #992] @ 0x3e0 │ │ │ │ and r5, r5, #7 │ │ │ │ cmp r6, r0 │ │ │ │ bhi 3261a8 │ │ │ │ @@ -215647,38 +215647,38 @@ │ │ │ │ movls r1, #0 │ │ │ │ bls 32619c │ │ │ │ ldr r3, [r4, #964] @ 0x3c4 │ │ │ │ lsr r3, r3, #1 │ │ │ │ and r1, r3, #1 │ │ │ │ ldr r0, [r4, #752] @ 0x2f0 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 753adc │ │ │ │ + b 753b24 │ │ │ │ ldr r3, [r4, #964] @ 0x3c4 │ │ │ │ cmp r2, r5 │ │ │ │ and r1, r3, #1 │ │ │ │ bls 32619c │ │ │ │ cmp r1, #0 │ │ │ │ movne r1, #1 │ │ │ │ beq 326194 │ │ │ │ ldr r0, [r4, #752] @ 0x2f0 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 753adc │ │ │ │ + b 753b24 │ │ │ │ ldrb r2, [r0, #992] @ 0x3e0 │ │ │ │ cmp r2, #7 │ │ │ │ bhi 3261f4 │ │ │ │ add ip, r2, #1 │ │ │ │ add r3, r0, r2 │ │ │ │ strb ip, [r0, #992] @ 0x3e0 │ │ │ │ ldrb r2, [r1] │ │ │ │ strb r2, [r3, #984] @ 0x3d8 │ │ │ │ b 326144 │ │ │ │ ldr r0, [pc, #4] @ 326200 │ │ │ │ add r0, pc, r0 │ │ │ │ b 253d2c │ │ │ │ - rsbeq sl, ip, r0, ror pc │ │ │ │ + rsbeq sl, ip, r0, asr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #324] @ 326360 │ │ │ │ mov r4, r2 │ │ │ │ add r7, r2, #928 @ 0x3a0 │ │ │ │ @@ -215688,20 +215688,20 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp] │ │ │ │ - bl 8b0cc8 │ │ │ │ + bl 8b0d10 │ │ │ │ add r5, r4, #996 @ 0x3e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 326330 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99b298 │ │ │ │ + bl 99b2e0 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 3262ac │ │ │ │ ldr r2, [pc, #248] @ 326368 │ │ │ │ ldr r3, [pc, #240] @ 326364 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -215714,54 +215714,54 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 99b2d8 │ │ │ │ + bl 99b320 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99b000 │ │ │ │ + bl 99b048 │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8b04e8 │ │ │ │ + bl 8b0530 │ │ │ │ subs r1, r0, #0 │ │ │ │ bge 32633c │ │ │ │ mov r0, r5 │ │ │ │ - bl 99b298 │ │ │ │ + bl 99b2e0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 32630c │ │ │ │ ldr r2, [pc, #120] @ 32636c │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #20 │ │ │ │ - bl 8b13b0 │ │ │ │ + bl 8b13f8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 326330 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99b2a8 │ │ │ │ + bl 99b2f0 │ │ │ │ cmp r0, #0 │ │ │ │ ldreq r3, [r4, #960] @ 0x3c0 │ │ │ │ mov r0, r4 │ │ │ │ biceq r3, r3, #-2147483648 @ 0x80000000 │ │ │ │ streq r3, [r4, #960] @ 0x3c0 │ │ │ │ bl 326144 │ │ │ │ b 326268 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99ad1c │ │ │ │ + bl 99ad64 │ │ │ │ b 326268 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99b0b0 │ │ │ │ + bl 99b0f8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99b298 │ │ │ │ + bl 99b2e0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 32630c │ │ │ │ b 3262ec │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00984bf8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r4, r8, ip, lsr #23 │ │ │ │ @@ -215824,69 +215824,69 @@ │ │ │ │ bl 326144 │ │ │ │ b 3263e0 │ │ │ │ str ip, [r0, #976] @ 0x3d0 │ │ │ │ b 3263e0 │ │ │ │ str ip, [r0, #972] @ 0x3cc │ │ │ │ b 3263e0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b5824 │ │ │ │ + bl 9b586c │ │ │ │ add r7, r4, #996 @ 0x3e4 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ mov r8, r1 │ │ │ │ - bl 99b2c4 │ │ │ │ + bl 99b30c │ │ │ │ cmp r0, #0 │ │ │ │ movne r2, #1 │ │ │ │ beq 3264c4 │ │ │ │ add r1, sp, #11 │ │ │ │ mov r0, r7 │ │ │ │ - bl 99ae1c │ │ │ │ + bl 99ae64 │ │ │ │ mov r0, r7 │ │ │ │ - bl 99b2a8 │ │ │ │ + bl 99b2f0 │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r3, [r4, #960] @ 0x3c0 │ │ │ │ ldr r0, [r4, #1012] @ 0x3f4 │ │ │ │ orrne r3, r3, #-2147483648 @ 0x80000000 │ │ │ │ strne r3, [r4, #960] @ 0x3c0 │ │ │ │ adds r2, r6, #100 @ 0x64 │ │ │ │ adc r3, r8, #0 │ │ │ │ - bl 9b56f0 │ │ │ │ + bl 9b5738 │ │ │ │ b 3263e0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 99b2c4 │ │ │ │ + bl 99b30c │ │ │ │ ldr r3, [pc, #88] @ 32652c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ mov r2, r0 │ │ │ │ beq 32648c │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #72] @ 326538 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b 32648c │ │ │ │ ldr r1, [pc, #56] @ 32653c │ │ │ │ ldr r0, [pc, #56] @ 326540 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, ip │ │ │ │ add r1, r1, #64 @ 0x40 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3263e0 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r4, r8, ip, ror sl │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r4, r8, r8, ror #20 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ addseq r4, r8, r4, lsr sl │ │ │ │ - addeq r6, r0, r8, lsr #27 │ │ │ │ - rsbeq sl, ip, ip, asr #25 │ │ │ │ - addeq r6, r0, r0, lsl #26 │ │ │ │ - ldrdeq sl, [ip], #-192 @ 0xffffff40 @ │ │ │ │ + strdeq r6, [r0], r8 │ │ │ │ + rsbeq sl, ip, ip, lsl sp │ │ │ │ + addeq r6, r0, r0, asr sp │ │ │ │ + rsbeq sl, ip, r0, lsr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ cmp r2, #25 │ │ │ │ sbcs r3, r3, #0 │ │ │ │ ldr r3, [pc, #364] @ 3266d0 │ │ │ │ @@ -215912,15 +215912,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r5, [r0, #972] @ 0x3cc │ │ │ │ ldr r6, [r0, #976] @ 0x3d0 │ │ │ │ add r0, r0, #996 @ 0x3e4 │ │ │ │ - bl 99b2d8 │ │ │ │ + bl 99b320 │ │ │ │ lsr r5, r5, #16 │ │ │ │ ldrb r3, [r4, #992] @ 0x3e0 │ │ │ │ and r5, r5, #7 │ │ │ │ lsr r6, r6, #16 │ │ │ │ and r6, r6, #7 │ │ │ │ mov r1, #0 │ │ │ │ cmp r5, r0 │ │ │ │ @@ -215960,15 +215960,15 @@ │ │ │ │ sub r2, r2, #1 │ │ │ │ add r1, r0, #1 │ │ │ │ bl 25432c │ │ │ │ ldrb r3, [r4, #992] @ 0x3e0 │ │ │ │ add r0, r4, #928 @ 0x3a0 │ │ │ │ sub r3, r3, #1 │ │ │ │ strb r3, [r4, #992] @ 0x3e0 │ │ │ │ - bl 8b0a8c │ │ │ │ + bl 8b0ad4 │ │ │ │ mov r0, r4 │ │ │ │ bl 326144 │ │ │ │ mov r0, r5 │ │ │ │ b 3265a8 │ │ │ │ ldr r0, [r0, #960] @ 0x3c0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -215976,21 +215976,21 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #32] @ 3266dc │ │ │ │ ldr r0, [pc, #32] @ 3266e0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #84 @ 0x54 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 32657c │ │ │ │ @ instruction: 0x009848bc │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ - addeq r6, r0, sp, asr ip │ │ │ │ - addeq r6, r0, r8, asr #22 │ │ │ │ - rsbeq sl, ip, ip, lsr fp │ │ │ │ + addeq r6, r0, sp, lsr #25 │ │ │ │ + umulleq r6, r0, r8, fp │ │ │ │ + rsbeq sl, ip, ip, lsl #23 │ │ │ │ │ │ │ │ 003266e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r7, [pc, #224] @ 3267dc │ │ │ │ @@ -215999,29 +215999,29 @@ │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r7 │ │ │ │ mov r9, r2 │ │ │ │ mov r8, r3 │ │ │ │ ldr fp, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 750c2c │ │ │ │ + bl 750c74 │ │ │ │ ldr r4, [pc, #184] @ 3267e0 │ │ │ │ ldr r2, [pc, #184] @ 3267e4 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r1, [pc, #180] @ 3267e8 │ │ │ │ add r3, r4, #48 @ 0x30 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr sl, [pc, #160] @ 3267ec │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ add sl, pc, sl │ │ │ │ mov r6, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r1, [pc, #144] @ 3267f0 │ │ │ │ mov r2, fp │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 33ec38 │ │ │ │ ldr r3, [pc, #124] @ 3267f4 │ │ │ │ @@ -216033,36 +216033,36 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 340110 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r9 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 70d860 │ │ │ │ + bl 70d8a8 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ bl 33fccc │ │ │ │ ldr r2, [pc, #56] @ 3267f8 │ │ │ │ mov r3, #61 @ 0x3d │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #64] @ 0x40 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 757d0c │ │ │ │ - rsbeq sl, ip, r8, lsr #21 │ │ │ │ - ldrdeq r6, [r0], ip │ │ │ │ - rsbeq r7, ip, r8, asr #29 │ │ │ │ - ldrdeq r7, [ip], #-232 @ 0xffffff18 @ │ │ │ │ + b 757d54 │ │ │ │ + strdeq sl, [ip], #-168 @ 0xffffff58 @ │ │ │ │ + addeq r6, r0, ip, lsr #22 │ │ │ │ + rsbeq r7, ip, r8, lsl pc │ │ │ │ + rsbeq r7, ip, r8, lsr #30 │ │ │ │ @ instruction: 0x009846d0 │ │ │ │ - rsbseq r7, r5, r0, lsl r9 │ │ │ │ + rsbseq r7, r5, r0, ror #18 │ │ │ │ andeq r3, r0, ip, asr r8 │ │ │ │ - rsbeq sl, ip, r4, asr #19 │ │ │ │ + rsbeq sl, ip, r4, lsl sl │ │ │ │ mov r0, #1 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -216077,15 +216077,15 @@ │ │ │ │ ldr r1, [pc, #68] @ 326884 │ │ │ │ mov r4, #0 │ │ │ │ stmib sp, {r0, r4} │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, r0, #208 @ 0xd0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8b1214 │ │ │ │ + bl 8b125c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -216126,23 +216126,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #32] @ 326938 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq sl, ip, r8, lsr #18 │ │ │ │ + rsbeq sl, ip, r8, ror r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3896] @ 0xf38 │ │ │ │ ldr ip, [pc, #1704] @ 326ffc │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #1700] @ 327000 │ │ │ │ @@ -216223,15 +216223,15 @@ │ │ │ │ cmp r7, #0 │ │ │ │ beq 326b48 │ │ │ │ cmp r7, #1 │ │ │ │ beq 326b60 │ │ │ │ ldr r0, [pc, #1400] @ 327010 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ mov sl, #0 │ │ │ │ mov r3, sl │ │ │ │ lsr r5, r5, #16 │ │ │ │ lsl r5, r5, #16 │ │ │ │ orr r5, r5, r3 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -216259,15 +216259,15 @@ │ │ │ │ eors r0, r1, r0 │ │ │ │ mov r1, #0 │ │ │ │ bne 326fac │ │ │ │ ldr r0, [pc, #1268] @ 327018 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #164 @ 0xa4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a4324 │ │ │ │ + b 9a436c │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #0 │ │ │ │ str r2, [r4, #4] │ │ │ │ str r5, [r4, #16] │ │ │ │ str r3, [r4, #20] │ │ │ │ b 3269e4 │ │ │ │ mov r2, #0 │ │ │ │ @@ -216277,15 +216277,15 @@ │ │ │ │ strd r2, [r4, #8] │ │ │ │ b 3269e4 │ │ │ │ and sl, fp, #255 @ 0xff │ │ │ │ mov r2, r7 │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ add r0, r4, #208 @ 0xd0 │ │ │ │ strb sl, [sp, #72] @ 0x48 │ │ │ │ - bl 8b0504 │ │ │ │ + bl 8b054c │ │ │ │ orr sl, sl, #256 @ 0x100 │ │ │ │ mov r3, #0 │ │ │ │ b 326aa8 │ │ │ │ cmp r7, #0 │ │ │ │ bne 326e8c │ │ │ │ ands sl, fp, #1 │ │ │ │ beq 326ea0 │ │ │ │ @@ -216319,15 +216319,15 @@ │ │ │ │ str r0, [sp, #32] │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldrd r2, [r4, #8] │ │ │ │ stm fp, {r0, r1} │ │ │ │ strd r2, [sp, #40] @ 0x28 │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ ldr ip, [pc, #1016] @ 327020 │ │ │ │ strb sl, [sp, #68] @ 0x44 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ add lr, sp, #72 @ 0x48 │ │ │ │ stm lr, {r0, r1} │ │ │ │ ldr r1, [r6, ip] │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ @@ -216335,15 +216335,15 @@ │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #16] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r9, [sp, #8] │ │ │ │ ldm lr, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr r1, [pc, #956] @ 327024 │ │ │ │ ldr r0, [r4] │ │ │ │ add r1, pc, r1 │ │ │ │ bl 253210 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 326fd0 │ │ │ │ orrs r3, r5, r8 │ │ │ │ @@ -216422,29 +216422,29 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str fp, [sp, #8] │ │ │ │ str r9, [sp, #12] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #616] @ 327048 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 326a70 │ │ │ │ ldr r0, [pc, #604] @ 32704c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq 326aa0 │ │ │ │ ldr r3, [pc, #584] @ 327050 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -216462,31 +216462,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ lsr r2, r5, #24 │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str fp, [sp, #8] │ │ │ │ str r9, [sp, #12] │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #464] @ 327054 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 326aa0 │ │ │ │ ldr r0, [pc, #452] @ 327058 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 326aa0 │ │ │ │ add r3, sp, #88 @ 0x58 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r3 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ @@ -216494,39 +216494,39 @@ │ │ │ │ mov r1, r9 │ │ │ │ str r8, [sp, #8] │ │ │ │ mov r9, #0 │ │ │ │ mov r8, #64 @ 0x40 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r0, fp │ │ │ │ strd r8, [sp] │ │ │ │ - bl 719318 │ │ │ │ + bl 719360 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r1, [sp, #92] @ 0x5c │ │ │ │ sub r2, r2, #64 @ 0x40 │ │ │ │ orrs r2, r2, r1 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ beq 326f40 │ │ │ │ ldr r2, [pc, #324] @ 327040 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ tst r2, #1024 @ 0x400 │ │ │ │ beq 326aa8 │ │ │ │ ldr r0, [pc, #332] @ 32705c │ │ │ │ str r3, [sp, #32] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ b 326aa8 │ │ │ │ ldr r0, [pc, #312] @ 327060 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ lsr r1, r5, #24 │ │ │ │ str fp, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 326a70 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r1, [sp, #100] @ 0x64 │ │ │ │ sub r2, r2, #1 │ │ │ │ orrs r2, r2, r1 │ │ │ │ bne 326ef4 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ @@ -216539,70 +216539,70 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, r6 │ │ │ │ strd r0, [sp] │ │ │ │ str r7, [sp, #8] │ │ │ │ ldrd r0, [sp, #104] @ 0x68 │ │ │ │ and sl, fp, #255 @ 0xff │ │ │ │ strb r7, [sp, #72] @ 0x48 │ │ │ │ - bl 719318 │ │ │ │ + bl 719360 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, r6 │ │ │ │ add r0, r4, #208 @ 0xd0 │ │ │ │ - bl 8b0504 │ │ │ │ + bl 8b054c │ │ │ │ orr sl, sl, #256 @ 0x100 │ │ │ │ mov r3, #0 │ │ │ │ b 326aa8 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #172] @ 327064 │ │ │ │ mov r2, r7 │ │ │ │ lsr r1, r5, #24 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 326aa0 │ │ │ │ bl 253e4c <__errno_location@plt> │ │ │ │ ldr r4, [r4] │ │ │ │ ldr r0, [r0] │ │ │ │ bl 253bac │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #120] @ 327068 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c710 │ │ │ │ + bl 99c758 │ │ │ │ mov r0, sl │ │ │ │ bl 2558ec │ │ │ │ addseq r4, r8, r4, asr #9 │ │ │ │ andeq r4, r0, r0 │ │ │ │ umullseq r4, r8, r8, r4 │ │ │ │ addseq r4, r8, r0, lsr r4 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ - @ instruction: 0x006ca894 │ │ │ │ + rsbeq sl, ip, r4, ror #17 │ │ │ │ addseq r4, r8, ip, lsl r3 │ │ │ │ - strdeq sl, [ip], #-128 @ 0xffffff80 @ │ │ │ │ + rsbeq sl, ip, r0, asr #18 │ │ │ │ adceq ip, r7, r0, asr #1 │ │ │ │ @ instruction: 0x000023b4 │ │ │ │ - rsbseq sl, fp, r0, ror r6 │ │ │ │ + rsbseq sl, fp, r0, asr #13 │ │ │ │ @ instruction: 0x00992ffc │ │ │ │ - rsbseq r8, r0, ip, ror #10 │ │ │ │ - rsbseq r8, r0, r0, ror r5 │ │ │ │ + ldrheq r8, [r0], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbseq r8, r0, r0, asr #11 │ │ │ │ umullseq r2, r9, r0, pc @ │ │ │ │ ldrsheq r4, [r8], r0 │ │ │ │ andeq r2, r0, r4, lsl ip │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq sl, ip, r4, lsl #9 │ │ │ │ - rsbeq sl, ip, r4, ror #10 │ │ │ │ + ldrdeq sl, [ip], #-68 @ 0xffffffbc @ │ │ │ │ + strheq sl, [ip], #-84 @ 0xffffffac @ │ │ │ │ andeq r3, r0, r4, ror #14 │ │ │ │ - strdeq sl, [ip], #-64 @ 0xffffffc0 @ │ │ │ │ - @ instruction: 0x006ca498 │ │ │ │ - strdeq sl, [ip], #-60 @ 0xffffffc4 @ │ │ │ │ - rsbeq sl, ip, r4, lsl #7 │ │ │ │ - rsbeq sl, ip, ip, lsl #8 │ │ │ │ - rsbeq sl, ip, r0, lsl #6 │ │ │ │ + rsbeq sl, ip, r0, asr #10 │ │ │ │ + rsbeq sl, ip, r8, ror #9 │ │ │ │ + rsbeq sl, ip, ip, asr #8 │ │ │ │ + ldrdeq sl, [ip], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq sl, ip, ip, asr r4 │ │ │ │ + rsbeq sl, ip, r0, asr r3 │ │ │ │ cmp r2, #1 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bxne lr │ │ │ │ ldr r3, [r0, #244] @ 0xf4 │ │ │ │ ldrb r2, [r1] │ │ │ │ lsr r3, r3, #16 │ │ │ │ @@ -216642,15 +216642,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #276] @ 327234 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c710 │ │ │ │ + bl 99c758 │ │ │ │ mov r0, #1 │ │ │ │ bl 2558ec │ │ │ │ ldr r0, [pc, #260] @ 327238 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 2551b4 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -216666,15 +216666,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #192] @ 327240 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c710 │ │ │ │ + bl 99c758 │ │ │ │ mov r0, #1 │ │ │ │ bl 2558ec │ │ │ │ ldr r0, [pc, #176] @ 327244 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 2551b4 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -216709,22 +216709,22 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbeq sl, ip, r4, ror r3 │ │ │ │ + rsbeq sl, ip, r4, asr #7 │ │ │ │ adceq fp, r7, r4, ror fp │ │ │ │ - rsbeq sl, ip, r8, lsr #6 │ │ │ │ - rsbeq sl, ip, r0, lsr r3 │ │ │ │ + rsbeq sl, ip, r8, ror r3 │ │ │ │ + rsbeq sl, ip, r0, lsl #7 │ │ │ │ adceq fp, r7, r4, lsl fp │ │ │ │ - strdeq sl, [ip], #-32 @ 0xffffffe0 @ │ │ │ │ - strdeq sl, [ip], #-36 @ 0xffffffdc @ │ │ │ │ - rsbeq sl, ip, ip, ror #5 │ │ │ │ + rsbeq sl, ip, r0, asr #6 │ │ │ │ + rsbeq sl, ip, r4, asr #6 │ │ │ │ + rsbeq sl, ip, ip, lsr r3 │ │ │ │ adceq fp, r7, r8, lsl #21 │ │ │ │ adceq fp, r7, ip, asr sl │ │ │ │ │ │ │ │ 00327254 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -216784,15 +216784,15 @@ │ │ │ │ strd r2, [r5, #240] @ 0xf0 │ │ │ │ strd r2, [r4], #208 @ 0xd0 │ │ │ │ ldr r3, [fp, r0] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 8b0cf4 │ │ │ │ + bl 8b0d3c │ │ │ │ ldr r3, [pc, #244] @ 327450 │ │ │ │ ldr r2, [pc, #244] @ 327454 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r1, [pc, #236] @ 327458 │ │ │ │ ldr r3, [pc, #236] @ 32745c │ │ │ │ mov r0, r4 │ │ │ │ @@ -216800,33 +216800,33 @@ │ │ │ │ mov r4, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp, #12] │ │ │ │ - bl 8b1214 │ │ │ │ + bl 8b125c │ │ │ │ ldr r3, [pc, #196] @ 327460 │ │ │ │ ldr r2, [pc, #196] @ 327464 │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r4, r5, #40 @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ str r8, [sp, #8] │ │ │ │ str sl, [sp, #12] │ │ │ │ - bl 7067cc │ │ │ │ + bl 706814 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r9 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ - bl 70d870 │ │ │ │ + bl 70d8b8 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -216842,31 +216842,31 @@ │ │ │ │ orrs r0, r6, r1 │ │ │ │ beq 327430 │ │ │ │ adds ip, r4, #8 │ │ │ │ adc r0, r3, #0 │ │ │ │ b 3272b0 │ │ │ │ ldr r0, [pc, #52] @ 32746c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c710 │ │ │ │ + bl 99c758 │ │ │ │ mov r0, #1 │ │ │ │ bl 2558ec │ │ │ │ addseq r3, r8, r0, lsr #23 │ │ │ │ ldrdeq fp, [r7], r4 @ │ │ │ │ andeq r4, r0, ip, ror #13 │ │ │ │ @ instruction: 0xfffff4a4 │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ @ instruction: 0xfffff470 │ │ │ │ @ instruction: 0xfffff480 │ │ │ │ - rsbeq sl, ip, r0, lsr r1 │ │ │ │ + rsbeq sl, ip, r0, lsl #3 │ │ │ │ addeq r7, sl, r0, asr sl │ │ │ │ adceq fp, r7, r0, ror #16 │ │ │ │ - rsbeq sl, ip, r4, ror r0 │ │ │ │ + rsbeq sl, ip, r4, asr #1 │ │ │ │ ldr r0, [pc, #4] @ 32747c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757664 │ │ │ │ + b 7576ac │ │ │ │ @ instruction: 0x008a79bc │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #4] @ 327490 │ │ │ │ add r0, pc, r0 │ │ │ │ b 33f250 │ │ │ │ andeq r0, r0, r4, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -216887,15 +216887,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r7, [pc, #1044] @ 32790c │ │ │ │ mov r1, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r0, #112] @ 0x70 │ │ │ │ ldr r2, [r0, #116] @ 0x74 │ │ │ │ mov r4, r0 │ │ │ │ orrs r3, r3, r2 │ │ │ │ @@ -216987,15 +216987,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #73 @ 0x49 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 3275e8 │ │ │ │ ldrd r0, [r4, #112] @ 0x70 │ │ │ │ eor r3, r0, r0, ror #16 │ │ │ │ eor r2, r1, r1, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ lsr r2, r2, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ @@ -217010,15 +217010,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 3275e8 │ │ │ │ ldr r3, [pc, #588] @ 327934 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r8, [r3] │ │ │ │ mov r3, r8 │ │ │ │ ldr r0, [r4, #128] @ 0x80 │ │ │ │ str r8, [r4, #96] @ 0x60 │ │ │ │ @@ -217033,15 +217033,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #82 @ 0x52 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 3275e8 │ │ │ │ add sl, sp, #40 @ 0x28 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ str r8, [sp, #32] │ │ │ │ str r6, [sp, #28] │ │ │ │ @@ -217070,28 +217070,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #85 @ 0x55 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 3275e8 │ │ │ │ ldr r3, [pc, #376] @ 327950 │ │ │ │ ldr ip, [pc, #376] @ 327954 │ │ │ │ ldr lr, [r4, #128] @ 0x80 │ │ │ │ ldr r1, [pc, #372] @ 327958 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #157 @ 0x9d │ │ │ │ mov r0, r5 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 3275e8 │ │ │ │ ldrb r3, [r4, #132] @ 0x84 │ │ │ │ cmp r3, #0 │ │ │ │ bne 32763c │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ ldr r2, [r4, #108] @ 0x6c │ │ │ │ orrs r3, r3, r2 │ │ │ │ @@ -217103,28 +217103,28 @@ │ │ │ │ ldr r1, [pc, #296] @ 327960 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #16 │ │ │ │ mov r2, #108 @ 0x6c │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 3275e8 │ │ │ │ ldr r3, [pc, #264] @ 327964 │ │ │ │ ldr ip, [pc, #264] @ 327968 │ │ │ │ ldr lr, [r4, #124] @ 0x7c │ │ │ │ ldr r1, [pc, #260] @ 32796c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #124 @ 0x7c │ │ │ │ mov r0, r5 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 3275e8 │ │ │ │ ldr r0, [r4, #128] @ 0x80 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, sl │ │ │ │ stmib sp, {r6, r8} │ │ │ │ str r6, [sp] │ │ │ │ @@ -217143,110 +217143,110 @@ │ │ │ │ ldr r1, [pc, #156] @ 327974 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #16 │ │ │ │ mov r2, #115 @ 0x73 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 3275e8 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x00805db4 │ │ │ │ + addeq r5, r0, r4, lsl #28 │ │ │ │ addseq r3, r8, r8, ror #18 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq sl, ip, r4, lsr #32 │ │ │ │ - rsbeq sl, ip, r4 │ │ │ │ + rsbeq sl, ip, r4, ror r0 │ │ │ │ + rsbeq sl, ip, r4, asr r0 │ │ │ │ addseq r3, r8, r4, lsr #18 │ │ │ │ andeq r0, r0, ip, asr #9 │ │ │ │ andeq r2, r0, ip, ror #14 │ │ │ │ addseq r3, r8, ip, lsr #16 │ │ │ │ - addeq r5, r0, r8, lsl #24 │ │ │ │ - rsbeq r9, ip, r8, asr #29 │ │ │ │ - rsbeq r9, ip, r4, lsr #29 │ │ │ │ - addeq r5, r0, ip, lsr #23 │ │ │ │ - rsbeq r9, ip, ip, lsr #29 │ │ │ │ - rsbeq r9, ip, r8, asr #28 │ │ │ │ + addeq r5, r0, r8, asr ip │ │ │ │ + rsbeq r9, ip, r8, lsl pc │ │ │ │ + strdeq r9, [ip], #-228 @ 0xffffff1c @ │ │ │ │ + strdeq r5, [r0], ip │ │ │ │ + strdeq r9, [ip], #-236 @ 0xffffff14 @ │ │ │ │ + @ instruction: 0x006c9e98 │ │ │ │ andeq r1, r0, r4, ror #16 │ │ │ │ - addeq r5, r0, r0, asr fp │ │ │ │ - @ instruction: 0x006c9e94 │ │ │ │ - rsbeq r9, ip, ip, ror #27 │ │ │ │ - @ instruction: 0x00805abc │ │ │ │ - rsbeq r9, ip, ip, lsr #28 │ │ │ │ - rsbeq r9, ip, r8, asr sp │ │ │ │ - addeq r5, r0, r8, lsl #21 │ │ │ │ - rsbeq r9, ip, r4, lsr #29 │ │ │ │ + addeq r5, r0, r0, lsr #23 │ │ │ │ + rsbeq r9, ip, r4, ror #29 │ │ │ │ + rsbeq r9, ip, ip, lsr lr │ │ │ │ + addeq r5, r0, ip, lsl #22 │ │ │ │ + rsbeq r9, ip, ip, ror lr │ │ │ │ + rsbeq r9, ip, r8, lsr #27 │ │ │ │ + ldrdeq r5, [r0], r8 │ │ │ │ + strdeq r9, [ip], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq r9, ip, r4, ror sp │ │ │ │ + rsbeq r9, ip, ip, lsl lr │ │ │ │ rsbeq r9, ip, r4, lsr #26 │ │ │ │ - rsbeq r9, ip, ip, asr #27 │ │ │ │ - ldrdeq r9, [ip], #-196 @ 0xffffff3c @ │ │ │ │ - addeq r5, r0, r4, lsl #20 │ │ │ │ - strdeq r9, [ip], #-216 @ 0xffffff28 @ │ │ │ │ - rsbeq r9, ip, r0, lsr #25 │ │ │ │ - rsbeq r9, ip, r8, ror #26 │ │ │ │ - rsbeq r9, ip, r4, lsr ip │ │ │ │ + addeq r5, r0, r4, asr sl │ │ │ │ + rsbeq r9, ip, r8, asr #28 │ │ │ │ + strdeq r9, [ip], #-192 @ 0xffffff40 @ │ │ │ │ + strheq r9, [ip], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq r9, ip, r4, lsl #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #136] @ 327a18 │ │ │ │ ldr r2, [pc, #136] @ 327a1c │ │ │ │ ldr r1, [pc, #136] @ 327a20 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr ip, [pc, #104] @ 327a24 │ │ │ │ ldr r3, [pc, #104] @ 327a28 │ │ │ │ ldr r1, [pc, #104] @ 327a2c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #7 │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ str ip, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74f8b8 │ │ │ │ + bl 74f900 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #68] @ 327a30 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrdeq r5, [r0], r8 │ │ │ │ - rsbeq r3, fp, r0, lsl #21 │ │ │ │ - strdeq fp, [pc], #-204 @ │ │ │ │ + addeq r5, r0, r8, lsr #18 │ │ │ │ + ldrdeq r3, [fp], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq fp, pc, ip, asr #26 │ │ │ │ @ instruction: 0xfffffacc │ │ │ │ @ instruction: 0xfffffab4 │ │ │ │ addseq pc, r5, r0, lsl fp @ │ │ │ │ - strheq r9, [ip], #-200 @ 0xffffff38 @ │ │ │ │ + rsbeq r9, ip, r8, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr ip, [pc, #284] @ 327b68 │ │ │ │ ldr r2, [pc, #284] @ 327b6c │ │ │ │ ldr r1, [pc, #284] @ 327b70 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldrb r3, [r0, #134] @ 0x86 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 327b24 │ │ │ │ ldrb r5, [r4, #120] @ 0x78 │ │ │ │ cmp r5, #0 │ │ │ │ beq 327b04 │ │ │ │ @@ -217263,28 +217263,28 @@ │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r9, sp, #48 @ 0x30 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ ldrd r6, [r4, #104] @ 0x68 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ add r4, r4, #112 @ 0x70 │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ str r5, [sp, #16] │ │ │ │ str fp, [sp, #20] │ │ │ │ str sl, [sp, #24] │ │ │ │ str r4, [sp, #8] │ │ │ │ strb sl, [sp, #52] @ 0x34 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ add ip, sp, #56 @ 0x38 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r6 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r8 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -217302,23 +217302,23 @@ │ │ │ │ ldr r0, [pc, #40] @ 327b7c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addeq r5, r0, r8, lsl r8 │ │ │ │ - rsbeq r9, ip, r4, lsl #21 │ │ │ │ - rsbeq r9, ip, r4, lsr #21 │ │ │ │ - addeq r5, r0, ip, lsl r7 │ │ │ │ - strheq r9, [ip], #-152 @ 0xffffff68 @ │ │ │ │ - rsbeq r9, ip, ip, asr fp │ │ │ │ + addeq r5, r0, r8, ror #16 │ │ │ │ + ldrdeq r9, [ip], #-164 @ 0xffffff5c @ │ │ │ │ + strdeq r9, [ip], #-164 @ 0xffffff5c @ │ │ │ │ + addeq r5, r0, ip, ror #14 │ │ │ │ + rsbeq r9, ip, r8, lsl #20 │ │ │ │ + rsbeq r9, ip, ip, lsr #23 │ │ │ │ ldr r0, [pc, #4] @ 327b8c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757664 │ │ │ │ + b 7576ac │ │ │ │ addeq r7, sl, r0, ror #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r8, [pc, #1056] @ 327fc8 │ │ │ │ ldr lr, [pc, #1056] @ 327fcc │ │ │ │ @@ -217333,15 +217333,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #32 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #44] @ 0x2c │ │ │ │ mov ip, #0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r5, [pc, #1004] @ 327fdc │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r7, [r0, #104] @ 0x68 │ │ │ │ ldr r9, [r0, #112] @ 0x70 │ │ │ │ cmp r7, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 327dec │ │ │ │ @@ -217359,24 +217359,24 @@ │ │ │ │ str r1, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r7 │ │ │ │ bl 32d5ec │ │ │ │ subs r5, r0, #0 │ │ │ │ blt 327eb8 │ │ │ │ ldr r9, [pc, #916] @ 327fe4 │ │ │ │ - bl 75172c │ │ │ │ + bl 751774 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #908] @ 327fe8 │ │ │ │ ldr r1, [pc, #908] @ 327fec │ │ │ │ add r3, r9, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldrd r2, [r4, #96] @ 0x60 │ │ │ │ ldr r8, [r0, #20] │ │ │ │ ldr r0, [pc, #876] @ 327ff0 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 25357c │ │ │ │ ldr r1, [r4, #96] @ 0x60 │ │ │ │ ldr r2, [r4, #100] @ 0x64 │ │ │ │ @@ -217445,15 +217445,15 @@ │ │ │ │ ldr r1, [pc, #632] @ 328008 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #16 │ │ │ │ mov r2, #90 @ 0x5a │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ ldr r2, [pc, #604] @ 32800c │ │ │ │ ldr r3, [pc, #540] @ 327fd0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -217480,15 +217480,15 @@ │ │ │ │ ldr r1, [pc, #504] @ 328014 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r8, #16 │ │ │ │ str r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #99 @ 0x63 │ │ │ │ mov r0, r6 │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ mov r7, r9 │ │ │ │ ldr r2, [r4, #96] @ 0x60 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ b 327c18 │ │ │ │ ldr r3, [r4, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ beq 327d78 │ │ │ │ @@ -217512,168 +217512,168 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #48 @ 0x30 │ │ │ │ mov r2, #76 @ 0x4c │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 327d78 │ │ │ │ ldr r3, [pc, #360] @ 328028 │ │ │ │ ldr ip, [pc, #360] @ 32802c │ │ │ │ ldr r1, [pc, #360] @ 328030 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #106 @ 0x6a │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 327da8 │ │ │ │ ldr r3, [pc, #320] @ 328034 │ │ │ │ ldr ip, [pc, #320] @ 328038 │ │ │ │ ldr r1, [pc, #320] @ 32803c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #96 @ 0x60 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 327da8 │ │ │ │ ldr ip, [pc, #284] @ 328040 │ │ │ │ ldr r1, [pc, #284] @ 328044 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #48 @ 0x30 │ │ │ │ mov r2, #51 @ 0x33 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 327d78 │ │ │ │ ldr ip, [pc, #252] @ 328048 │ │ │ │ ldr r1, [pc, #252] @ 32804c │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #48 @ 0x30 │ │ │ │ mov r2, #63 @ 0x3f │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 327d78 │ │ │ │ ldr ip, [pc, #216] @ 328050 │ │ │ │ ldr r1, [pc, #216] @ 328054 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #16 │ │ │ │ mov r2, #93 @ 0x5d │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 327da8 │ │ │ │ ldr ip, [pc, #184] @ 328058 │ │ │ │ ldr r1, [pc, #184] @ 32805c │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #48 @ 0x30 │ │ │ │ mov r2, #68 @ 0x44 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 327d78 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ - addeq r5, r0, r4, lsl #14 │ │ │ │ + addeq r5, r0, r4, asr r7 │ │ │ │ addseq r3, r8, ip, ror #4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r9, ip, r0, lsr fp │ │ │ │ - rsbeq r9, ip, r4, asr #22 │ │ │ │ + rsbeq r9, ip, r0, lsl #23 │ │ │ │ + @ instruction: 0x006c9b94 │ │ │ │ addseq r3, r8, r0, lsr r2 │ │ │ │ andeq r2, r0, ip, ror #14 │ │ │ │ - addeq r5, r0, ip, ror #12 │ │ │ │ - rsbeq r3, fp, r8, lsr #15 │ │ │ │ - strdeq r3, [fp], #-204 @ 0xffffff34 @ │ │ │ │ - rsbeq r9, ip, r0, ror fp │ │ │ │ - rsbeq r7, sp, ip, lsl r2 │ │ │ │ + @ instruction: 0x008056bc │ │ │ │ + strdeq r3, [fp], #-120 @ 0xffffff88 @ │ │ │ │ + rsbeq r3, fp, ip, asr #26 │ │ │ │ + rsbeq r9, ip, r0, asr #23 │ │ │ │ + rsbeq r7, sp, ip, ror #4 │ │ │ │ addseq r1, r9, ip, ror #30 │ │ │ │ - rsbeq r9, ip, r0, lsl fp │ │ │ │ - rsbeq r9, ip, r4, lsl #22 │ │ │ │ - strheq r9, [ip], #-144 @ 0xffffff70 @ │ │ │ │ - @ instruction: 0x006c9994 │ │ │ │ + rsbeq r9, ip, r0, ror #22 │ │ │ │ + rsbeq r9, ip, r4, asr fp │ │ │ │ + rsbeq r9, ip, r0, lsl #20 │ │ │ │ + rsbeq r9, ip, r4, ror #19 │ │ │ │ addseq r3, r8, ip, rrx │ │ │ │ - strheq r9, [ip], #-144 @ 0xffffff70 @ │ │ │ │ - rsbeq r9, ip, r0, lsl #18 │ │ │ │ + rsbeq r9, ip, r0, lsl #20 │ │ │ │ + rsbeq r9, ip, r0, asr r9 │ │ │ │ addseq r1, r9, r4, lsr lr │ │ │ │ - ldrdeq r9, [ip], #-148 @ 0xffffff6c @ │ │ │ │ - rsbeq r9, ip, r8, lsr #19 │ │ │ │ - rsbeq r9, ip, ip, lsl #17 │ │ │ │ - strdeq r5, [r0], r4 │ │ │ │ - rsbeq r9, ip, r0, asr #15 │ │ │ │ - rsbeq r9, ip, r8, asr r8 │ │ │ │ - addeq r5, r0, r0, asr #7 │ │ │ │ - rsbeq r9, ip, r4, lsr #17 │ │ │ │ + rsbeq r9, ip, r4, lsr #20 │ │ │ │ + strdeq r9, [ip], #-152 @ 0xffffff68 @ │ │ │ │ + ldrdeq r9, [ip], #-140 @ 0xffffff74 @ │ │ │ │ + addeq r5, r0, r4, asr #8 │ │ │ │ + rsbeq r9, ip, r0, lsl r8 │ │ │ │ + rsbeq r9, ip, r8, lsr #17 │ │ │ │ + addeq r5, r0, r0, lsl r4 │ │ │ │ + strdeq r9, [ip], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq r9, ip, r4, ror r8 │ │ │ │ + rsbeq r9, ip, r4, lsr r9 │ │ │ │ + rsbeq r9, ip, ip, asr #16 │ │ │ │ + rsbeq r9, ip, r0, asr #18 │ │ │ │ rsbeq r9, ip, r4, lsr #16 │ │ │ │ - rsbeq r9, ip, r4, ror #17 │ │ │ │ - strdeq r9, [ip], #-124 @ 0xffffff84 @ │ │ │ │ - strdeq r9, [ip], #-128 @ 0xffffff80 @ │ │ │ │ - ldrdeq r9, [ip], #-116 @ 0xffffff8c @ │ │ │ │ + rsbeq r9, ip, r8, asr #16 │ │ │ │ strdeq r9, [ip], #-120 @ 0xffffff88 @ │ │ │ │ - rsbeq r9, ip, r8, lsr #15 │ │ │ │ - strheq r9, [ip], #-136 @ 0xffffff78 @ │ │ │ │ - rsbeq r9, ip, r0, lsl #15 │ │ │ │ + rsbeq r9, ip, r8, lsl #18 │ │ │ │ + ldrdeq r9, [ip], #-112 @ 0xffffff90 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #124] @ 3280f4 │ │ │ │ ldr r2, [pc, #124] @ 3280f8 │ │ │ │ ldr r1, [pc, #124] @ 3280fc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #76 @ 0x4c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r3, [pc, #92] @ 328100 │ │ │ │ ldr r1, [pc, #92] @ 328104 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74f8b8 │ │ │ │ + bl 74f900 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #64] @ 328108 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq r5, r0, r0, asr #4 │ │ │ │ - @ instruction: 0x006b3398 │ │ │ │ - rsbeq fp, pc, r4, lsl r6 @ │ │ │ │ + umulleq r5, r0, r0, r2 │ │ │ │ + rsbeq r3, fp, r8, ror #7 │ │ │ │ + rsbeq fp, pc, r4, ror #12 │ │ │ │ @ instruction: 0xfffffae4 │ │ │ │ addseq pc, r5, r0, lsl #11 │ │ │ │ - rsbeq r9, ip, ip, lsr #15 │ │ │ │ + strdeq r9, [ip], #-124 @ 0xffffff84 @ │ │ │ │ ldr r0, [pc, #4] @ 328118 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757664 │ │ │ │ + b 7576ac │ │ │ │ addeq r6, sl, r8, lsl #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, #0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -217703,15 +217703,15 @@ │ │ │ │ cmp r1, ip │ │ │ │ beq 3281b0 │ │ │ │ ldr r2, [r3, #4]! │ │ │ │ cmp r2, r0 │ │ │ │ bne 32818c │ │ │ │ ldr r0, [r5, #936] @ 0x3a8 │ │ │ │ mov r2, #1 │ │ │ │ - bl 999cb8 │ │ │ │ + bl 999d00 │ │ │ │ add r4, r4, #1 │ │ │ │ b 328138 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #300] @ 3282fc │ │ │ │ @@ -217720,36 +217720,36 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r2, [pc, #268] @ 328308 │ │ │ │ ldr r1, [pc, #268] @ 32830c │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #30 │ │ │ │ str r4, [sp] │ │ │ │ mov r4, #0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r2, [pc, #232] @ 328310 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r0, #752] @ 0x2f0 │ │ │ │ add r8, r0, #760 @ 0x2f8 │ │ │ │ mov r5, r0 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 706780 │ │ │ │ + bl 7067c8 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 34008c │ │ │ │ ldr r0, [r5, #928] @ 0x3a0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, r0, #31 │ │ │ │ lsr r0, r0, #5 │ │ │ │ @@ -217787,20 +217787,20 @@ │ │ │ │ lsr r2, r3, #5 │ │ │ │ lsl r2, r2, #2 │ │ │ │ mov r1, #0 │ │ │ │ bl 255340 │ │ │ │ b 3282c4 │ │ │ │ ldr r0, [r5, #936] @ 0x3a8 │ │ │ │ b 3282bc │ │ │ │ - addeq r5, r0, r0, asr #2 │ │ │ │ - rsbeq r6, ip, r4, lsr #8 │ │ │ │ - rsbeq r6, ip, r8, lsr r4 │ │ │ │ - rsbeq r9, ip, r8, asr #13 │ │ │ │ - rsbeq r9, ip, r0, ror #13 │ │ │ │ - ldrdeq r9, [ip], #-96 @ 0xffffffa0 @ │ │ │ │ + umulleq r5, r0, r0, r1 │ │ │ │ + rsbeq r6, ip, r4, ror r4 │ │ │ │ + rsbeq r6, ip, r8, lsl #9 │ │ │ │ + rsbeq r9, ip, r8, lsl r7 │ │ │ │ + rsbeq r9, ip, r0, lsr r7 │ │ │ │ + rsbeq r9, ip, r0, lsr #14 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 328378 │ │ │ │ ldr r2, [pc, #72] @ 32837c │ │ │ │ @@ -217808,27 +217808,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r3, [pc, #40] @ 328384 │ │ │ │ ldr r1, [pc, #40] @ 328388 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74f8b8 │ │ │ │ - addeq r4, r0, r4, ror #31 │ │ │ │ - rsbeq r3, fp, r4, ror #1 │ │ │ │ - rsbeq fp, pc, r0, ror #6 │ │ │ │ + b 74f900 │ │ │ │ + addeq r5, r0, r4, lsr r0 │ │ │ │ + rsbeq r3, fp, r4, lsr r1 │ │ │ │ + strheq fp, [pc], #-48 @ │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ addseq pc, r5, r8, lsl #7 │ │ │ │ │ │ │ │ 0032838c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -217871,25 +217871,25 @@ │ │ │ │ mov r1, r2 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, ip │ │ │ │ bl 340110 │ │ │ │ ldr r6, [pc, #120] @ 3284b0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 70ddec │ │ │ │ + bl 70de34 │ │ │ │ cmp r0, #0 │ │ │ │ beq 328474 │ │ │ │ ldr r3, [pc, #100] @ 3284b4 │ │ │ │ ldr r1, [pc, #100] @ 3284b8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 75c52c │ │ │ │ + bl 75c574 │ │ │ │ add r3, r4, #760 @ 0x2f8 │ │ │ │ cmp r3, r0 │ │ │ │ beq 328494 │ │ │ │ mvn r0, #0 │ │ │ │ mvn r1, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r2, #0 │ │ │ │ @@ -217899,19 +217899,19 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #32] @ 3284bc │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 75ad24 │ │ │ │ + b 75ad6c │ │ │ │ addseq r2, r8, r8, ror #19 │ │ │ │ andeq r4, r0, ip, ror #13 │ │ │ │ - rsbseq fp, fp, r8, asr #3 │ │ │ │ - rsbseq fp, r5, r0, lsr #3 │ │ │ │ + rsbseq fp, fp, r8, lsl r2 │ │ │ │ + ldrsheq fp, [r5], #-16 @ │ │ │ │ │ │ │ │ 003284c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r2, [pc, #560] @ 328708 │ │ │ │ @@ -217932,15 +217932,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r8, [r7, #928] @ 0x3a0 │ │ │ │ bl 33fbe0 │ │ │ │ subs r2, r0, #0 │ │ │ │ bne 328564 │ │ │ │ ldr r0, [r7, #936] @ 0x3a8 │ │ │ │ mov r1, r8 │ │ │ │ - bl 99a914 │ │ │ │ + bl 99a95c │ │ │ │ cmp r8, r0 │ │ │ │ mov r3, r0 │ │ │ │ ble 3286f0 │ │ │ │ ldr r0, [r7, #936] @ 0x3a8 │ │ │ │ lsr ip, r3, #5 │ │ │ │ ldr r2, [r0, ip, lsl #2] │ │ │ │ and r1, r3, #31 │ │ │ │ @@ -217964,19 +217964,19 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 3286ac │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 340110 │ │ │ │ mov r4, r0 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 70739c │ │ │ │ + bl 7073e4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r6, r1 │ │ │ │ - bl 70ddec │ │ │ │ + bl 70de34 │ │ │ │ cmp r0, #0 │ │ │ │ bne 328680 │ │ │ │ ldr r3, [r7, #752] @ 0x2f0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 328690 │ │ │ │ adds r3, r5, r5 │ │ │ │ adc r2, r6, r6 │ │ │ │ @@ -217996,45 +217996,45 @@ │ │ │ │ mov sl, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ add fp, r7, #760 @ 0x2f8 │ │ │ │ mov r4, sl │ │ │ │ mov r9, r3 │ │ │ │ b 328644 │ │ │ │ - bl 70737c │ │ │ │ + bl 7073c4 │ │ │ │ ldr r2, [r7, #752] @ 0x2f0 │ │ │ │ adds sl, sl, r8 │ │ │ │ adc r4, r4, r9 │ │ │ │ cmp sl, r2 │ │ │ │ sbcs r2, r4, #0 │ │ │ │ bcs 328690 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mov r2, sl │ │ │ │ mov r3, r4 │ │ │ │ mov r1, fp │ │ │ │ stm sp, {r5, r6} │ │ │ │ - bl 70de18 │ │ │ │ + bl 70de60 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ cmp r0, #0 │ │ │ │ bne 328628 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r2, sl │ │ │ │ mov r3, r4 │ │ │ │ mov r0, fp │ │ │ │ str r1, [sp] │ │ │ │ - bl 70d860 │ │ │ │ + bl 70d8a8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [sp, #12] │ │ │ │ b 328580 │ │ │ │ ldr r0, [pc, #120] @ 328710 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ - bl 99c710 │ │ │ │ + bl 99c758 │ │ │ │ mov r0, #1 │ │ │ │ bl 2558ec │ │ │ │ ldr r2, [pc, #96] @ 328714 │ │ │ │ ldr r3, [pc, #84] @ 32870c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -218048,23 +218048,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #32] @ 328718 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c710 │ │ │ │ + bl 99c758 │ │ │ │ mov r0, #1 │ │ │ │ bl 2558ec │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r2, r8, r0, asr #18 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - @ instruction: 0x006c9294 │ │ │ │ + rsbeq r9, ip, r4, ror #5 │ │ │ │ addseq r2, r8, r8, ror #14 │ │ │ │ - rsbeq r9, ip, r4, lsl r2 │ │ │ │ + rsbeq r9, ip, r4, ror #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ subs r6, r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -218150,15 +218150,15 @@ │ │ │ │ popeq {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r3, [pc, #596] @ 328ad4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 328aac │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ - bl 9b52d8 │ │ │ │ + bl 9b5320 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -218201,15 +218201,15 @@ │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ strd r6, [r4, #40] @ 0x28 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ str r1, [r4, #52] @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 9b56f0 │ │ │ │ + b 9b5738 │ │ │ │ ldrb r0, [r4] │ │ │ │ cmp r0, #1 │ │ │ │ beq 3287c4 │ │ │ │ adds r1, r6, #1 │ │ │ │ movne r1, #1 │ │ │ │ ands r1, r1, lr, lsr #2 │ │ │ │ beq 32885c │ │ │ │ @@ -218273,15 +218273,15 @@ │ │ │ │ ldrb r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ bne 328918 │ │ │ │ ldr r0, [pc, #116] @ 328ae8 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, #0 │ │ │ │ - bl 9d9fdc │ │ │ │ + bl 9da024 │ │ │ │ ldr r1, [pc, #96] @ 328ae8 │ │ │ │ ldrd r6, [r4, #48] @ 0x30 │ │ │ │ subs r2, r1, r2 │ │ │ │ rsc r3, r3, #0 │ │ │ │ adds r2, r2, r6 │ │ │ │ adc r3, r7, r3 │ │ │ │ mov r0, r2 │ │ │ │ @@ -218297,19 +218297,19 @@ │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 253258 │ │ │ │ b 32888c │ │ │ │ addseq r2, r8, r4, asr #13 │ │ │ │ andeq r3, r0, r0, ror fp │ │ │ │ andeq r4, r0, r0, asr #11 │ │ │ │ - rsbeq r8, ip, r8, ror #30 │ │ │ │ + strheq r8, [ip], #-248 @ 0xffffff08 @ │ │ │ │ andeq r2, r0, pc, lsl #14 │ │ │ │ andeq r4, r0, r8, asr #29 │ │ │ │ andeq r2, r0, r0, lsl r7 │ │ │ │ - rsbeq r8, ip, ip, asr #29 │ │ │ │ + rsbeq r8, ip, ip, lsl pc │ │ │ │ │ │ │ │ 00328af0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldrb r3, [r0] │ │ │ │ @@ -218327,15 +218327,15 @@ │ │ │ │ mov r1, r0 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b5824 │ │ │ │ + bl 9b586c │ │ │ │ ldr r6, [r4, #48] @ 0x30 │ │ │ │ ldr r7, [r4, #52] @ 0x34 │ │ │ │ ldr fp, [r4, #44] @ 0x2c │ │ │ │ ldrb r9, [r4, #56] @ 0x38 │ │ │ │ subs r3, r0, r6 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -218385,15 +218385,15 @@ │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrb sl, [r3] │ │ │ │ cmp sl, ip │ │ │ │ bne 328c3c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [pc, #364] @ 328da0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 9d9fdc │ │ │ │ + bl 9da024 │ │ │ │ str sl, [sp, #8] │ │ │ │ subs r6, r6, r5 │ │ │ │ sbc r7, r7, r8 │ │ │ │ orrs r3, r6, r7 │ │ │ │ beq 328d34 │ │ │ │ cmp r7, #0 │ │ │ │ clzeq r3, r6 │ │ │ │ @@ -218425,15 +218425,15 @@ │ │ │ │ ldr r1, [sp, #8] │ │ │ │ lsls ip, r1, ip │ │ │ │ beq 328ccc │ │ │ │ adds r2, r2, #1 │ │ │ │ adc r3, r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9d9fdc │ │ │ │ + bl 9da024 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r3, #2 │ │ │ │ moveq r3, #0 │ │ │ │ andne r3, r9, #1 │ │ │ │ cmp r3, #0 │ │ │ │ beq 328b88 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ @@ -218462,15 +218462,15 @@ │ │ │ │ lsl ip, sl, ip │ │ │ │ orr r2, r2, sl, lsl lr │ │ │ │ rsb lr, lr, #32 │ │ │ │ orr ip, ip, sl, lsr lr │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ orr r3, ip, r3 │ │ │ │ - bl 9d9fdc │ │ │ │ + bl 9da024 │ │ │ │ b 328cd8 │ │ │ │ mov ip, #64 @ 0x40 │ │ │ │ b 328c74 │ │ │ │ adds r3, r3, #1 │ │ │ │ adc r2, r2, #0 │ │ │ │ cmp r2, r1 │ │ │ │ cmpeq r3, r0 │ │ │ │ @@ -218507,17 +218507,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 328e1c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 328e20 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addeq r4, r0, r0, asr r5 │ │ │ │ - strheq r8, [ip], #-176 @ 0xffffff50 @ │ │ │ │ - ldrdeq r8, [ip], #-180 @ 0xffffff4c @ │ │ │ │ + addeq r4, r0, r0, lsr #11 │ │ │ │ + rsbeq r8, ip, r0, lsl #24 │ │ │ │ + rsbeq r8, ip, r4, lsr #24 │ │ │ │ andeq r0, r0, fp, lsr #2 │ │ │ │ │ │ │ │ 00328e24 : │ │ │ │ ldrb r3, [r0, #72] @ 0x48 │ │ │ │ ldrb r2, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #248] @ 328f30 │ │ │ │ @@ -218583,18 +218583,18 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ addseq r1, r8, r8, ror #31 │ │ │ │ andeq r3, r0, r0, ror fp │ │ │ │ andeq r4, r0, r0, asr #11 │ │ │ │ - rsbeq r8, ip, r4, lsl #21 │ │ │ │ - addeq r4, r0, r4, lsr r4 │ │ │ │ - @ instruction: 0x006c8a94 │ │ │ │ - strheq r8, [ip], #-168 @ 0xffffff58 @ │ │ │ │ + ldrdeq r8, [ip], #-164 @ 0xffffff5c @ │ │ │ │ + addeq r4, r0, r4, lsl #9 │ │ │ │ + rsbeq r8, ip, r4, ror #21 │ │ │ │ + rsbeq r8, ip, r8, lsl #22 │ │ │ │ andeq r0, r0, r6, lsr r1 │ │ │ │ │ │ │ │ 00328f50 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -218608,15 +218608,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ bl 328af0 │ │ │ │ strd r0, [r4, #16] │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ - bl 9b52d8 │ │ │ │ + bl 9b5320 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4] │ │ │ │ strb r3, [r4, #73] @ 0x49 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -218628,17 +218628,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 328ff0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #328 @ 0x148 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addeq r4, r0, ip, ror r3 │ │ │ │ - rsbeq r8, ip, r0, ror #19 │ │ │ │ - rsbeq r8, ip, r4, lsl #20 │ │ │ │ + addeq r4, r0, ip, asr #7 │ │ │ │ + rsbeq r8, ip, r0, lsr sl │ │ │ │ + rsbeq r8, ip, r4, asr sl │ │ │ │ │ │ │ │ 00328ff4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r1, [r0, #72] @ 0x48 │ │ │ │ @@ -218669,17 +218669,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 32908c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 329090 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addeq r4, r0, r0, ror #5 │ │ │ │ - rsbeq r8, ip, r0, asr #18 │ │ │ │ - rsbeq r8, ip, r4, ror #18 │ │ │ │ + addeq r4, r0, r0, lsr r3 │ │ │ │ + @ instruction: 0x006c8990 │ │ │ │ + strheq r8, [ip], #-148 @ 0xffffff6c @ │ │ │ │ andeq r0, r0, r6, asr r1 │ │ │ │ │ │ │ │ 00329094 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -218715,17 +218715,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 32913c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #364 @ 0x16c │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addeq r4, r0, r0, lsr r2 │ │ │ │ - @ instruction: 0x006c8894 │ │ │ │ - strheq r8, [ip], #-136 @ 0xffffff78 @ │ │ │ │ + addeq r4, r0, r0, lsl #5 │ │ │ │ + rsbeq r8, ip, r4, ror #17 │ │ │ │ + rsbeq r8, ip, r8, lsl #18 │ │ │ │ │ │ │ │ 00329140 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r0, #72] @ 0x48 │ │ │ │ @@ -218735,21 +218735,21 @@ │ │ │ │ mov r5, r1 │ │ │ │ bl 328af0 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ strd r0, [r4, #16] │ │ │ │ add r1, pc, #116 @ 0x74 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl 9d9f08 │ │ │ │ + bl 9d9f50 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ strd r0, [r4, #32] │ │ │ │ add r1, pc, #100 @ 0x64 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl 9d9f08 │ │ │ │ + bl 9d9f50 │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ movne r3, #1 │ │ │ │ strbne r3, [r4, #73] @ 0x49 │ │ │ │ str r0, [r4, #24] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -218767,17 +218767,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ nop @ (mov r0, r0) │ │ │ │ blcc fe9db9f8 <__bss_end__@@Base+0xfdc12d60> │ │ │ │ ... │ │ │ │ blcc fe9dba04 <__bss_end__@@Base+0xfdc12d6c> │ │ │ │ - addeq r4, r0, r8, ror r1 │ │ │ │ - ldrdeq r8, [ip], #-120 @ 0xffffff88 @ │ │ │ │ - strdeq r8, [ip], #-124 @ 0xffffff84 @ │ │ │ │ + addeq r4, r0, r8, asr #3 │ │ │ │ + rsbeq r8, ip, r8, lsr #16 │ │ │ │ + rsbeq r8, ip, ip, asr #16 │ │ │ │ andeq r0, r0, r3, lsl #3 │ │ │ │ │ │ │ │ 00329210 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -218807,17 +218807,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3292a0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r2, #400 @ 0x190 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addeq r4, r0, ip, asr #1 │ │ │ │ - rsbeq r8, ip, r0, lsr r7 │ │ │ │ - rsbeq r8, ip, r4, asr r7 │ │ │ │ + addeq r4, r0, ip, lsl r1 │ │ │ │ + rsbeq r8, ip, r0, lsl #15 │ │ │ │ + rsbeq r8, ip, r4, lsr #15 │ │ │ │ │ │ │ │ 003292a4 : │ │ │ │ ldrd r0, [r0, #8] │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003292ac : │ │ │ │ ldrb r3, [r0, #72] @ 0x48 │ │ │ │ @@ -218847,15 +218847,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 329354 │ │ │ │ mov r5, #0 │ │ │ │ b 329348 │ │ │ │ mov r0, #1 │ │ │ │ strb r5, [r4, #73] @ 0x49 │ │ │ │ - bl 9b5824 │ │ │ │ + bl 9b586c │ │ │ │ mov r3, r1 │ │ │ │ mov r2, r0 │ │ │ │ strd r2, [r4, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ bl 328720 │ │ │ │ ldrb r3, [r4, #73] @ 0x49 │ │ │ │ @@ -218877,17 +218877,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3293a0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3293a4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - addeq r3, r0, ip, asr #31 │ │ │ │ - rsbeq r8, ip, ip, lsr #12 │ │ │ │ - rsbeq r8, ip, r0, asr r6 │ │ │ │ + addeq r4, r0, ip, lsl r0 │ │ │ │ + rsbeq r8, ip, ip, ror r6 │ │ │ │ + rsbeq r8, ip, r0, lsr #13 │ │ │ │ andeq r0, r0, r7, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r3, [r0, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -218955,15 +218955,15 @@ │ │ │ │ ldr r3, [pc, #156] @ 329550 │ │ │ │ mov r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r1, r3, r4} │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ - bl 9b51fc │ │ │ │ + bl 9b5244 │ │ │ │ and r3, r5, #36 @ 0x24 │ │ │ │ cmp r3, #36 @ 0x24 │ │ │ │ str r7, [r4, #60] @ 0x3c │ │ │ │ strb r5, [r4, #56] @ 0x38 │ │ │ │ str r8, [r4, #64] @ 0x40 │ │ │ │ str r6, [r4, #68] @ 0x44 │ │ │ │ beq 32952c │ │ │ │ @@ -218990,95 +218990,95 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #188 @ 0xbc │ │ │ │ mov r2, #476 @ 0x1dc │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ - addeq r3, r0, r8, lsr lr │ │ │ │ - @ instruction: 0x006c8498 │ │ │ │ - ldrdeq r8, [ip], #-64 @ 0xffffffc0 @ │ │ │ │ + addeq r3, r0, r8, lsl #29 │ │ │ │ + rsbeq r8, ip, r8, ror #9 │ │ │ │ + rsbeq r8, ip, r0, lsr #10 │ │ │ │ andeq r0, r0, pc, asr #3 │ │ │ │ - addeq r3, r0, r4, lsl lr │ │ │ │ - rsbeq r8, ip, r8, ror r4 │ │ │ │ - strheq r8, [ip], #-76 @ 0xffffffb4 @ │ │ │ │ + addeq r3, r0, r4, ror #28 │ │ │ │ + rsbeq r8, ip, r8, asr #9 │ │ │ │ + rsbeq r8, ip, ip, lsl #10 │ │ │ │ │ │ │ │ 00329570 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [r0, #60] @ 0x3c │ │ │ │ mov r4, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 3295a0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b52d8 │ │ │ │ + bl 9b5320 │ │ │ │ mov r0, r5 │ │ │ │ bl 253810 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 253810 │ │ │ │ ldr r0, [pc, #4] @ 3295b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757664 │ │ │ │ + b 7576ac │ │ │ │ addeq r5, sl, r0, asr r9 │ │ │ │ │ │ │ │ 003295bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ mov r4, r0 │ │ │ │ - bl 758210 │ │ │ │ + bl 758258 │ │ │ │ ldr r3, [pc, #64] @ 32962c │ │ │ │ ldr r2, [pc, #64] @ 329630 │ │ │ │ ldr r1, [pc, #64] @ 329634 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #9 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr lr, [r0, #56] @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ mov ip, lr │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ bx ip │ │ │ │ - addeq r3, r0, r4, lsr #28 │ │ │ │ - rsbeq r8, ip, ip, lsr #9 │ │ │ │ - rsbeq r8, ip, r0, asr #9 │ │ │ │ + addeq r3, r0, r4, ror lr │ │ │ │ + strdeq r8, [ip], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq r8, ip, r0, lsl r5 │ │ │ │ │ │ │ │ 00329638 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 758210 │ │ │ │ + bl 758258 │ │ │ │ ldr ip, [pc, #96] @ 3296c4 │ │ │ │ ldr r2, [pc, #96] @ 3296c8 │ │ │ │ ldr r1, [pc, #96] @ 3296cc │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #9 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3296a4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -219088,17 +219088,17 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r3, r0, ip, lsr #27 │ │ │ │ - rsbeq r8, ip, r4, lsr r4 │ │ │ │ - rsbeq r8, ip, r8, asr #8 │ │ │ │ + strdeq r3, [r0], ip │ │ │ │ + rsbeq r8, ip, r4, lsl #9 │ │ │ │ + @ instruction: 0x006c8498 │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr ip, [pc, #284] @ 32980c │ │ │ │ @@ -219172,19 +219172,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r1, r8, r8, lsl r7 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r8, ip, r0, lsr #7 │ │ │ │ - @ instruction: 0x006c8398 │ │ │ │ - rsbeq r8, ip, r0, lsl #7 │ │ │ │ - rsbeq r8, ip, r4, ror #1 │ │ │ │ - rsbeq r5, sp, ip, lsl #15 │ │ │ │ + strdeq r8, [ip], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq r8, ip, r8, ror #7 │ │ │ │ + ldrdeq r8, [ip], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq r8, ip, r4, lsr r1 │ │ │ │ + ldrdeq r5, [sp], #-124 @ 0xffffff84 @ │ │ │ │ addseq r1, r8, r0, asr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #280] @ 32995c │ │ │ │ mov r3, r1 │ │ │ │ @@ -219256,18 +219256,18 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009815d0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r8, ip, r8, asr r2 │ │ │ │ - rsbeq r8, ip, r8, asr #4 │ │ │ │ - rsbeq r7, ip, ip, lsl #31 │ │ │ │ - rsbeq r5, sp, r4, lsr #12 │ │ │ │ + rsbeq r8, ip, r8, lsr #5 │ │ │ │ + @ instruction: 0x006c8298 │ │ │ │ + ldrdeq r7, [ip], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq r5, sp, r4, ror r6 │ │ │ │ addseq r1, r8, r0, lsl #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #288] @ 329ab4 │ │ │ │ @@ -219310,15 +219310,15 @@ │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 329a3c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmn r3, #1 │ │ │ │ beq 329aa0 │ │ │ │ - bl 99b6d0 │ │ │ │ + bl 99b718 │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 329aa8 │ │ │ │ add r4, r4, #8 │ │ │ │ cmp r4, r6 │ │ │ │ str fp, [sp, #24] │ │ │ │ bne 329a00 │ │ │ │ @@ -219335,15 +219335,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 99bf28 │ │ │ │ + bl 99bf70 │ │ │ │ b 329a40 │ │ │ │ mov r0, #1 │ │ │ │ bl 2558ec │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r1, r8, r4, lsl #9 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x009813b8 │ │ │ │ @@ -219442,42 +219442,42 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #104] @ 329cb0 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c710 │ │ │ │ + bl 99c758 │ │ │ │ mov r0, #1 │ │ │ │ bl 2558ec │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #80] @ 329cb4 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c710 │ │ │ │ + bl 99c758 │ │ │ │ mov r0, #1 │ │ │ │ bl 2558ec │ │ │ │ ldr r0, [pc, #60] @ 329cb8 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c710 │ │ │ │ + bl 99c758 │ │ │ │ mov r0, #1 │ │ │ │ bl 2558ec │ │ │ │ addseq r1, r8, ip, lsr r3 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r1, r8, r8, lsl #6 │ │ │ │ andeq r3, r0, ip, asr r8 │ │ │ │ - ldrdeq r7, [ip], #-196 @ 0xffffff3c @ │ │ │ │ - strdeq r7, [ip], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq r7, ip, r4, lsr #26 │ │ │ │ + rsbeq r8, ip, r0, asr #32 │ │ │ │ ldrsbeq r0, [r9], r4 │ │ │ │ - ldrdeq r7, [ip], #-244 @ 0xffffff0c @ │ │ │ │ + rsbeq r8, ip, r4, lsr #32 │ │ │ │ addseq r1, r8, r8, lsl r2 │ │ │ │ - ldrdeq r7, [ip], #-224 @ 0xffffff20 @ │ │ │ │ - rsbeq r7, ip, ip, lsr #30 │ │ │ │ - ldrdeq r7, [ip], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq r7, ip, r0, lsr #30 │ │ │ │ + rsbeq r7, ip, ip, ror pc │ │ │ │ + rsbeq r7, ip, r4, lsr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #1324] @ 32a200 │ │ │ │ ldr r3, [pc, #1324] @ 32a204 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -219493,15 +219493,15 @@ │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #73 @ 0x49 │ │ │ │ str sl, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r8, #8] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [r8] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r9, [pc, #1240] @ 32a214 │ │ │ │ @@ -219657,15 +219657,15 @@ │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r0, ror #8 │ │ │ │ str r3, [r9, sl, lsl #3] │ │ │ │ ldr r3, [r4, #884] @ 0x374 │ │ │ │ ldr r3, [r3, sl, lsl #2] │ │ │ │ ldr r0, [r3, #16] │ │ │ │ - bl 70739c │ │ │ │ + bl 7073e4 │ │ │ │ eor r3, r0, r0, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r0, ror #8 │ │ │ │ str r3, [r5, sl, lsl #3] │ │ │ │ ldr r3, [r4, #832] @ 0x340 │ │ │ │ add sl, sl, #1 │ │ │ │ @@ -219768,87 +219768,87 @@ │ │ │ │ bl 255ebc │ │ │ │ ldr r1, [pc, #232] @ 32a23c │ │ │ │ ldr r0, [pc, #232] @ 32a240 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r4, #788] @ 0x314 │ │ │ │ add r1, r1, #24 │ │ │ │ - bl 99c710 │ │ │ │ + bl 99c758 │ │ │ │ mov r0, #1 │ │ │ │ bl 2558ec │ │ │ │ mov r3, #0 │ │ │ │ b 329fd4 │ │ │ │ ldr r0, [pc, #196] @ 32a244 │ │ │ │ ldr r3, [r4, #900] @ 0x384 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ add r1, sl, #24 │ │ │ │ - bl 99c710 │ │ │ │ + bl 99c758 │ │ │ │ mov r0, #1 │ │ │ │ bl 2558ec │ │ │ │ ldr r0, [pc, #168] @ 32a248 │ │ │ │ add r1, sl, #24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c710 │ │ │ │ + bl 99c758 │ │ │ │ mov r0, #1 │ │ │ │ bl 2558ec │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #144] @ 32a24c │ │ │ │ add r1, sl, #24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c710 │ │ │ │ + bl 99c758 │ │ │ │ mov r0, #1 │ │ │ │ bl 2558ec │ │ │ │ ldr r1, [pc, #124] @ 32a250 │ │ │ │ ldr r0, [pc, #124] @ 32a254 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r4, #900] @ 0x384 │ │ │ │ mov r2, r5 │ │ │ │ add r1, r1, #24 │ │ │ │ - bl 99c710 │ │ │ │ + bl 99c758 │ │ │ │ mov r0, #1 │ │ │ │ bl 2558ec │ │ │ │ mov r3, #0 │ │ │ │ ldr r3, [r3, #36] @ 0x24 │ │ │ │ udf #0 │ │ │ │ addseq r1, r8, r8, asr #2 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - addeq r3, r0, r8, lsr r7 │ │ │ │ - ldrdeq r7, [ip], #-236 @ 0xffffff14 @ │ │ │ │ - strheq r7, [ip], #-236 @ 0xffffff14 @ │ │ │ │ + addeq r3, r0, r8, lsl #15 │ │ │ │ + rsbeq r7, ip, ip, lsr #30 │ │ │ │ + rsbeq r7, ip, ip, lsl #30 │ │ │ │ addseq r1, r8, r4, ror #1 │ │ │ │ - rsbeq sl, ip, ip, lsl #20 │ │ │ │ - rsbeq r7, ip, r4, ror lr │ │ │ │ + rsbeq sl, ip, ip, asr sl │ │ │ │ + rsbeq r7, ip, r4, asr #29 │ │ │ │ andeq r3, r0, ip, asr r8 │ │ │ │ - @ instruction: 0x006c7e94 │ │ │ │ - rsbeq r7, ip, r0, lsl ip │ │ │ │ + rsbeq r7, ip, r4, ror #29 │ │ │ │ + rsbeq r7, ip, r0, ror #24 │ │ │ │ addseq pc, r8, ip, lsr #27 │ │ │ │ - rsbeq r4, sp, r8, lsr pc │ │ │ │ - rsbseq pc, r9, r0, lsr pc @ │ │ │ │ + rsbeq r4, sp, r8, lsl #31 │ │ │ │ + rsbseq pc, r9, r0, lsl #31 │ │ │ │ addseq r0, r8, r0, lsl sp │ │ │ │ - ldrdeq r3, [r0], r8 │ │ │ │ - rsbeq r7, ip, r4, lsr #21 │ │ │ │ - rsbeq r7, ip, ip, asr #21 │ │ │ │ + addeq r3, r0, r8, lsr #6 │ │ │ │ + strdeq r7, [ip], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq r7, ip, ip, lsl fp │ │ │ │ + rsbeq r7, ip, r8, asr fp │ │ │ │ rsbeq r7, ip, r8, lsl #22 │ │ │ │ - strheq r7, [ip], #-168 @ 0xffffff58 @ │ │ │ │ - addeq r3, r0, r8, asr r2 │ │ │ │ - rsbeq r7, ip, r8, asr #20 │ │ │ │ + addeq r3, r0, r8, lsr #5 │ │ │ │ + @ instruction: 0x006c7a98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #264] @ 32a378 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ mov r5, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7581fc │ │ │ │ + bl 758244 │ │ │ │ ldr r1, [r4] │ │ │ │ bl 2551b4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 32a2b8 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32a310 │ │ │ │ @@ -219867,20 +219867,20 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ bl 33bbf0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 32a388 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c710 │ │ │ │ + bl 99c758 │ │ │ │ mov r0, #1 │ │ │ │ bl 2558ec │ │ │ │ ldr r3, [pc, #116] @ 32a38c │ │ │ │ mov r1, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r5, lsl #4 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ @@ -219902,22 +219902,22 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #48] @ 32a39c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ addeq r4, sl, r4, asr #25 │ │ │ │ - addeq r3, r0, r8, asr r1 │ │ │ │ - rsbeq r1, fp, r8, asr #2 │ │ │ │ - rsbeq r9, pc, r4, asr #7 │ │ │ │ - rsbeq r7, ip, ip, ror #19 │ │ │ │ + addeq r3, r0, r8, lsr #3 │ │ │ │ + @ instruction: 0x006b1198 │ │ │ │ + rsbeq r9, pc, r4, lsl r4 @ │ │ │ │ + rsbeq r7, ip, ip, lsr sl │ │ │ │ addeq r4, sl, ip, lsl ip │ │ │ │ - addeq r3, r0, ip, asr #1 │ │ │ │ - rsbeq r7, ip, ip, ror #18 │ │ │ │ - rsbeq lr, fp, ip, lsr #2 │ │ │ │ + addeq r3, r0, ip, lsl r1 │ │ │ │ + strheq r7, [ip], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq lr, fp, ip, ror r1 │ │ │ │ andeq r0, r0, r3, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #172] @ 32a464 │ │ │ │ ldr r2, [pc, #172] @ 32a468 │ │ │ │ @@ -219925,15 +219925,15 @@ │ │ │ │ ldr r1, [pc, #168] @ 32a46c │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #73 @ 0x49 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r5, [r0, #904] @ 0x388 │ │ │ │ ldr r4, [r0, #900] @ 0x384 │ │ │ │ cmp r5, #0 │ │ │ │ beq 32a444 │ │ │ │ ldr r6, [r6, #4] │ │ │ │ b 32a410 │ │ │ │ mov r0, r4 │ │ │ │ @@ -219960,17 +219960,17 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r3, r0, r8, rrx │ │ │ │ - strdeq r7, [ip], #-120 @ 0xffffff88 @ │ │ │ │ - rsbeq r7, ip, r8, lsl r8 │ │ │ │ + strheq r3, [r0], r8 │ │ │ │ + rsbeq r7, ip, r8, asr #16 │ │ │ │ + rsbeq r7, ip, r8, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r3, [pc, #584] @ 32a6d0 │ │ │ │ ldr fp, [r1] │ │ │ │ ldr r6, [r1, #12] │ │ │ │ @@ -219982,15 +219982,15 @@ │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #73 @ 0x49 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr sl, [r7, #8] │ │ │ │ mov r5, r0 │ │ │ │ str fp, [sp, #12] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 328408 │ │ │ │ ldr r2, [r4, #788] @ 0x314 │ │ │ │ mov r8, r0 │ │ │ │ @@ -220042,15 +220042,15 @@ │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r0, ror #8 │ │ │ │ str r3, [r8, sl, lsl #3] │ │ │ │ ldr r3, [r4, #884] @ 0x374 │ │ │ │ ldr r3, [r3, sl, lsl #2] │ │ │ │ ldr r0, [r3, #16] │ │ │ │ - bl 70739c │ │ │ │ + bl 7073e4 │ │ │ │ eor r3, r0, r0, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r0, ror #8 │ │ │ │ str r3, [r9, sl, lsl #3] │ │ │ │ ldr r3, [r4, #832] @ 0x340 │ │ │ │ add sl, sl, #1 │ │ │ │ @@ -220115,23 +220115,23 @@ │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - umulleq r2, r0, r0, pc @ │ │ │ │ - rsbeq r7, ip, ip, lsl r7 │ │ │ │ - rsbeq r7, ip, r8, lsr r7 │ │ │ │ - rsbeq r7, ip, ip, ror #11 │ │ │ │ - rsbeq r7, ip, ip, lsr #6 │ │ │ │ - ldrheq r2, [r5], #-224 @ 0xffffff20 @ │ │ │ │ - ldrdeq r7, [ip], #-120 @ 0xffffff88 @ │ │ │ │ - rsbeq r4, sp, r4, lsr r9 │ │ │ │ - rsbseq pc, r9, r4, ror r9 @ │ │ │ │ + addeq r2, r0, r0, ror #31 │ │ │ │ + rsbeq r7, ip, ip, ror #14 │ │ │ │ + rsbeq r7, ip, r8, lsl #15 │ │ │ │ + rsbeq r7, ip, ip, lsr r6 │ │ │ │ + rsbeq r7, ip, ip, ror r3 │ │ │ │ + rsbseq r2, r5, r0, lsl #30 │ │ │ │ + rsbeq r7, ip, r8, lsr #16 │ │ │ │ + rsbeq r4, sp, r4, lsl #19 │ │ │ │ + rsbseq pc, r9, r4, asr #19 │ │ │ │ │ │ │ │ 0032a6f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ mov r6, r2 │ │ │ │ @@ -220227,21 +220227,21 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 52f81c │ │ │ │ bl 340620 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7512ec │ │ │ │ + bl 751334 │ │ │ │ ldr r2, [pc, #204] @ 32a960 │ │ │ │ mov r3, #30 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ str r8, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ add r1, sp, #16 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r4, [sp, #24] │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #160] @ 32a964 │ │ │ │ @@ -220272,28 +220272,28 @@ │ │ │ │ ldr r0, [pc, #72] @ 32a970 │ │ │ │ ldr r2, [pc, #72] @ 32a974 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r8, #100 @ 0x64 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ addseq r0, r8, r0, lsl #14 │ │ │ │ - addeq r2, r0, r8, lsl #26 │ │ │ │ + addeq r2, r0, r8, asr sp │ │ │ │ andeq r4, r0, r0 │ │ │ │ + rsbeq r7, ip, r0, lsl r6 │ │ │ │ + rsbeq r7, ip, r4, lsl #2 │ │ │ │ + ldrdeq r7, [ip], #-88 @ 0xffffffa8 @ │ │ │ │ rsbeq r7, ip, r0, asr #11 │ │ │ │ - strheq r7, [ip], #-4 @ │ │ │ │ - rsbeq r7, ip, r8, lsl #11 │ │ │ │ - rsbeq r7, ip, r0, ror r5 │ │ │ │ - rsbseq r2, fp, r4, lsr sl │ │ │ │ - rsbeq r7, ip, r0, ror r0 │ │ │ │ - strdeq r7, [ip], #-68 @ 0xffffffbc @ │ │ │ │ - rsbeq r7, ip, r4, lsr r0 │ │ │ │ + rsbseq r2, fp, r4, lsl #21 │ │ │ │ + rsbeq r7, ip, r0, asr #1 │ │ │ │ + rsbeq r7, ip, r4, asr #10 │ │ │ │ + rsbeq r7, ip, r4, lsl #1 │ │ │ │ @ instruction: 0xfffff98c │ │ │ │ addseq r0, r8, r0, asr #10 │ │ │ │ - rsbeq r7, ip, ip, lsr #7 │ │ │ │ - rsbeq r7, ip, r0, lsl #8 │ │ │ │ + strdeq r7, [ip], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbeq r7, ip, r0, asr r4 │ │ │ │ andeq r0, r0, r5, lsr r2 │ │ │ │ ldrb r0, [r0, #124] @ 0x7c │ │ │ │ bx lr │ │ │ │ strb r1, [r0, #124] @ 0x7c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ @@ -220339,17 +220339,17 @@ │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #136] @ 0x88 │ │ │ │ mov r4, r0 │ │ │ │ bic r3, r3, #1 │ │ │ │ str r3, [r0, #136] @ 0x88 │ │ │ │ - bl 73a9b8 │ │ │ │ + bl 73aa00 │ │ │ │ mov r0, r4 │ │ │ │ - bl 733c70 │ │ │ │ + bl 733cb8 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ addseq r0, r8, ip, lsl r4 │ │ │ │ @@ -220394,26 +220394,26 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #60] @ 32ab38 │ │ │ │ mov ip, r2 │ │ │ │ mov r0, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - strdeq r7, [ip], #-56 @ 0xffffffc8 @ │ │ │ │ - addeq r2, r0, r4, asr #19 │ │ │ │ - rsbeq r7, ip, r4, asr #7 │ │ │ │ + rsbeq r7, ip, r8, asr #8 │ │ │ │ + addeq r2, r0, r4, lsl sl │ │ │ │ + rsbeq r7, ip, r4, lsl r4 │ │ │ │ │ │ │ │ 0032ab3c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [r0, #96] @ 0x60 │ │ │ │ @@ -220527,17 +220527,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 32ad10 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #90 @ 0x5a │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - ldrdeq r2, [r0], r4 │ │ │ │ - ldrdeq r7, [ip], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbeq r7, ip, r4, lsr #4 │ │ │ │ + addeq r2, r0, r4, lsr #16 │ │ │ │ + rsbeq r7, ip, r8, lsr #4 │ │ │ │ + rsbeq r7, ip, r4, ror r2 │ │ │ │ │ │ │ │ 0032ad14 : │ │ │ │ ldr r3, [r1, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #160] @ 0xa0 │ │ │ │ ldr r3, [r3, #36] @ 0x24 │ │ │ │ cmp r3, #0 │ │ │ │ beq 32ad2c │ │ │ │ @@ -220600,15 +220600,15 @@ │ │ │ │ 0032adec : │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #160] @ 0xa0 │ │ │ │ ldr r3, [r3, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq 32ae04 │ │ │ │ bx r3 │ │ │ │ - b 7007b0 │ │ │ │ + b 7007f8 │ │ │ │ │ │ │ │ 0032ae08 : │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #160] @ 0xa0 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32ae20 │ │ │ │ @@ -220626,24 +220626,24 @@ │ │ │ │ ldr r3, [pc, #48] @ 32ae78 │ │ │ │ ldr r2, [pc, #48] @ 32ae7c │ │ │ │ ldr r1, [pc, #48] @ 32ae80 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r4, r0 │ │ │ │ - bl 75cdb0 │ │ │ │ + bl 75cdf8 │ │ │ │ ldr r1, [pc, #28] @ 32ae84 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, lr} │ │ │ │ mov r2, #1 │ │ │ │ - b 74f8b8 │ │ │ │ + b 74f900 │ │ │ │ @ instruction: 0xfffffb24 │ │ │ │ @ instruction: 0xfffffb24 │ │ │ │ - rsbeq r7, ip, ip, ror #1 │ │ │ │ + rsbeq r7, ip, ip, lsr r1 │ │ │ │ @ instruction: 0x0095cad8 │ │ │ │ │ │ │ │ 0032ae88 : │ │ │ │ ldr r3, [r0, #160] @ 0xa0 │ │ │ │ ldr r0, [r3] │ │ │ │ cmp r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -220662,28 +220662,28 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #189 @ 0xbd │ │ │ │ str ip, [sp] │ │ │ │ bl 25351c │ │ │ │ - strdeq r2, [r0], ip │ │ │ │ - rsbeq r7, ip, r4, lsl #1 │ │ │ │ - strdeq r6, [ip], #-252 @ 0xffffff04 @ │ │ │ │ + addeq r2, r0, ip, asr #12 │ │ │ │ + ldrdeq r7, [ip], #-4 @ │ │ │ │ + rsbeq r7, ip, ip, asr #32 │ │ │ │ │ │ │ │ 0032aef0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 718728 │ │ │ │ + bl 718770 │ │ │ │ str r0, [r4, #608] @ 0x260 │ │ │ │ pop {r4, lr} │ │ │ │ - b 758844 │ │ │ │ + b 75888c │ │ │ │ │ │ │ │ 0032af14 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #176] @ 32afdc │ │ │ │ @@ -220693,16 +220693,16 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #76 @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 757d0c │ │ │ │ - bl 75080c │ │ │ │ + bl 757d54 │ │ │ │ + bl 750854 │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 32afb4 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #160] @ 0xa0 │ │ │ │ ldr r2, [r3, #48] @ 0x30 │ │ │ │ cmp r2, #0 │ │ │ │ beq 32af94 │ │ │ │ @@ -220728,17 +220728,17 @@ │ │ │ │ str r1, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r4, #712] @ 0x2c8 │ │ │ │ mov r3, r4 │ │ │ │ bl 5685bc │ │ │ │ b 32af60 │ │ │ │ - umulleq r2, r0, r4, r5 │ │ │ │ - rsbeq r0, fp, r4, ror #9 │ │ │ │ - rsbeq r8, pc, r8, ror #14 │ │ │ │ + addeq r2, r0, r4, ror #11 │ │ │ │ + rsbeq r0, fp, r4, lsr r5 │ │ │ │ + strheq r8, [pc], #-120 @ │ │ │ │ ldrdeq r3, [sl], ip │ │ │ │ │ │ │ │ 0032afec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -220758,16 +220758,16 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #76 @ 0x4c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 757d0c │ │ │ │ - bl 75080c │ │ │ │ + bl 757d54 │ │ │ │ + bl 750854 │ │ │ │ cmp r0, #0 │ │ │ │ beq 32b07c │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -220776,93 +220776,93 @@ │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #28] @ 32b0a0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 5688a8 │ │ │ │ - umulleq r2, r0, r4, r4 │ │ │ │ - rsbeq r0, fp, ip, ror #7 │ │ │ │ - rsbeq r8, pc, r8, ror #12 │ │ │ │ + addeq r2, r0, r4, ror #9 │ │ │ │ + rsbeq r0, fp, ip, lsr r4 │ │ │ │ + strheq r8, [pc], #-104 @ │ │ │ │ addeq r3, sl, r0, lsr #30 │ │ │ │ ldr r0, [pc, #4] @ 32b0b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757664 │ │ │ │ + b 7576ac │ │ │ │ addeq r3, sl, r4, lsr #31 │ │ │ │ │ │ │ │ 0032b0b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 758210 │ │ │ │ + bl 758258 │ │ │ │ ldr ip, [pc, #56] @ 32b118 │ │ │ │ ldr r2, [pc, #56] @ 32b11c │ │ │ │ ldr r1, [pc, #56] @ 32b120 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #26 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ - addeq r2, r0, r4, lsr r4 │ │ │ │ - rsbeq r6, ip, r4, lsl pc │ │ │ │ - rsbeq r6, ip, r0, lsr pc │ │ │ │ + addeq r2, r0, r4, lsl #9 │ │ │ │ + rsbeq r6, ip, r4, ror #30 │ │ │ │ + rsbeq r6, ip, r0, lsl #31 │ │ │ │ │ │ │ │ 0032b124 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #120] @ 32b1b4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, r1 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r2 │ │ │ │ - bl 757cbc │ │ │ │ + bl 757d04 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 32b198 │ │ │ │ - bl 758210 │ │ │ │ + bl 758258 │ │ │ │ ldr r3, [pc, #84] @ 32b1b8 │ │ │ │ ldr r2, [pc, #84] @ 32b1bc │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #26 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbeq r6, ip, r0, ror #29 │ │ │ │ - @ instruction: 0x008023b4 │ │ │ │ - rsbeq r6, ip, ip, lsl #29 │ │ │ │ + rsbeq r6, ip, r0, lsr pc │ │ │ │ + addeq r2, r0, r4, lsl #8 │ │ │ │ + ldrdeq r6, [ip], #-236 @ 0xffffff14 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0, #52] @ 0x34 │ │ │ │ mov r6, r0 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -220923,15 +220923,15 @@ │ │ │ │ cmpne r3, #0 │ │ │ │ bne 32b364 │ │ │ │ mov r6, r0 │ │ │ │ mov r3, r5 │ │ │ │ ldmib r0, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl 753be4 │ │ │ │ + bl 753c2c │ │ │ │ cmp r7, #0 │ │ │ │ str r0, [r6, #4] │ │ │ │ beq 32b358 │ │ │ │ ldr r4, [r6, #8] │ │ │ │ add r3, r9, r4 │ │ │ │ cmp r4, r3 │ │ │ │ bge 32b334 │ │ │ │ @@ -220943,15 +220943,15 @@ │ │ │ │ bl 25357c │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r2, [r3, r4, lsl #2] │ │ │ │ add r4, r4, #1 │ │ │ │ mov r1, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 75b85c │ │ │ │ + bl 75b8a4 │ │ │ │ mov r0, r5 │ │ │ │ bl 253810 │ │ │ │ ldr r3, [r6, #8] │ │ │ │ add r3, r9, r3 │ │ │ │ cmp r3, r4 │ │ │ │ bgt 32b2f0 │ │ │ │ str r3, [r6, #8] │ │ │ │ @@ -220971,19 +220971,19 @@ │ │ │ │ ldr r0, [pc, #36] @ 32b398 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #51 @ 0x33 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - rsbeq r6, ip, r8, lsr #27 │ │ │ │ - rsbeq r6, ip, r4, lsl #26 │ │ │ │ - addeq r2, r0, r4, asr #3 │ │ │ │ - strheq r6, [ip], #-204 @ 0xffffff34 @ │ │ │ │ - strdeq r6, [ip], #-200 @ 0xffffff38 @ │ │ │ │ + strdeq r6, [ip], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq r6, ip, r4, asr sp │ │ │ │ + addeq r2, r0, r4, lsl r2 │ │ │ │ + rsbeq r6, ip, ip, lsl #26 │ │ │ │ + rsbeq r6, ip, r8, asr #26 │ │ │ │ │ │ │ │ 0032b39c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -221049,15 +221049,15 @@ │ │ │ │ str r9, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ add r4, r4, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r1, r0 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 75b888 │ │ │ │ + bl 75b8d0 │ │ │ │ mov r0, sl │ │ │ │ bl 253810 │ │ │ │ cmp r7, r4 │ │ │ │ bne 32b478 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ add r3, r3, r7 │ │ │ │ str r3, [r6, #12] │ │ │ │ @@ -221080,22 +221080,22 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ addseq pc, r7, r8, lsl #20 │ │ │ │ - rsbeq r6, ip, r8, ror #24 │ │ │ │ + strheq r6, [ip], #-200 @ 0xffffff38 @ │ │ │ │ andeq r4, r0, r4, ror ip │ │ │ │ - rsbeq r6, ip, r0, lsr ip │ │ │ │ - rsbseq fp, r5, ip, lsl r5 │ │ │ │ - rsbeq r6, ip, r0, lsr #23 │ │ │ │ - addeq r2, r0, r4, lsr #32 │ │ │ │ - rsbeq r6, ip, ip, lsl fp │ │ │ │ - @ instruction: 0x006c6b98 │ │ │ │ + rsbeq r6, ip, r0, lsl #25 │ │ │ │ + rsbseq fp, r5, ip, ror #10 │ │ │ │ + strdeq r6, [ip], #-176 @ 0xffffff50 @ │ │ │ │ + addeq r2, r0, r4, ror r0 │ │ │ │ + rsbeq r6, ip, ip, ror #22 │ │ │ │ + rsbeq r6, ip, r8, ror #23 │ │ │ │ │ │ │ │ 0032b54c : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, #0 │ │ │ │ b 32b3e4 │ │ │ │ │ │ │ │ 0032b558 : │ │ │ │ @@ -221165,36 +221165,36 @@ │ │ │ │ beq 32b680 │ │ │ │ ldr r3, [pc, #88] @ 32b6a8 │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 75bc30 │ │ │ │ + bl 75bc78 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 253810 │ │ │ │ ldr r1, [pc, #48] @ 32b6ac │ │ │ │ add r1, pc, r1 │ │ │ │ b 32b624 │ │ │ │ ldr r0, [pc, #40] @ 32b6b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 75178c │ │ │ │ + bl 7517d4 │ │ │ │ ldr r1, [pc, #32] @ 32b6b4 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75b85c │ │ │ │ + bl 75b8a4 │ │ │ │ b 32b648 │ │ │ │ addseq pc, r7, r8, lsl #16 │ │ │ │ - rsbeq r6, ip, r8, lsr #21 │ │ │ │ + strdeq r6, [ip], #-168 @ 0xffffff58 @ │ │ │ │ andeq r4, r0, ip, ror #13 │ │ │ │ - rsbeq r6, ip, r4, lsr #20 │ │ │ │ - rsbeq r6, ip, r4, asr sl │ │ │ │ - rsbeq r6, ip, r0, asr sl │ │ │ │ + rsbeq r6, ip, r4, ror sl │ │ │ │ + rsbeq r6, ip, r4, lsr #21 │ │ │ │ + rsbeq r6, ip, r0, lsr #21 │ │ │ │ │ │ │ │ 0032b6b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -221203,29 +221203,29 @@ │ │ │ │ ldr r0, [pc, #72] @ 32b724 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 25357c │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 75c52c │ │ │ │ + bl 75c574 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 253810 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #8] @ 32b728 │ │ │ │ add r1, pc, r1 │ │ │ │ b 32b6d4 │ │ │ │ - strdeq r6, [ip], #-152 @ 0xffffff68 @ │ │ │ │ - rsbeq r6, ip, r0, lsl #19 │ │ │ │ + rsbeq r6, ip, r8, asr #20 │ │ │ │ + ldrdeq r6, [ip], #-144 @ 0xffffff70 @ │ │ │ │ │ │ │ │ 0032b72c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ subs r9, r2, #0 │ │ │ │ @@ -221238,22 +221238,22 @@ │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 25357c │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75c52c │ │ │ │ + bl 75c574 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 32b794 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75bc30 │ │ │ │ + bl 75bc78 │ │ │ │ mov r0, r5 │ │ │ │ bl 253810 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r9 │ │ │ │ bl 32b5f8 │ │ │ │ @@ -221263,16 +221263,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #8] @ 32b7dc │ │ │ │ add r1, pc, r1 │ │ │ │ b 32b754 │ │ │ │ - rsbeq r6, ip, r4, ror r9 │ │ │ │ - rsbeq r6, ip, ip, asr #17 │ │ │ │ + rsbeq r6, ip, r4, asr #19 │ │ │ │ + rsbeq r6, ip, ip, lsl r9 │ │ │ │ │ │ │ │ 0032b7e0 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #0 │ │ │ │ b 32b5f8 │ │ │ │ │ │ │ │ @@ -221302,15 +221302,15 @@ │ │ │ │ bl 25357c │ │ │ │ mov r2, r8 │ │ │ │ add r6, r6, #1 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 75d5bc │ │ │ │ + bl 75d604 │ │ │ │ mov r0, r4 │ │ │ │ bl 253810 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r3, r6 │ │ │ │ bgt 32b834 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -221328,15 +221328,15 @@ │ │ │ │ bl 25357c │ │ │ │ mov r2, r8 │ │ │ │ add r6, r6, #1 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 75d5bc │ │ │ │ + bl 75d604 │ │ │ │ mov r0, r4 │ │ │ │ bl 253810 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r3, r6 │ │ │ │ bgt 32b89c │ │ │ │ ldr r3, [r5, #16] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -221358,42 +221358,42 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - rsbeq r6, ip, r8, lsr r8 │ │ │ │ - rsbeq r6, ip, r4, lsr #17 │ │ │ │ - rsbeq r6, ip, ip, lsl #16 │ │ │ │ - rsbeq r6, ip, ip, lsr r8 │ │ │ │ + rsbeq r6, ip, r8, lsl #17 │ │ │ │ + strdeq r6, [ip], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq r6, ip, ip, asr r8 │ │ │ │ + rsbeq r6, ip, ip, lsl #17 │ │ │ │ ldr r0, [pc, #4] @ 32b960 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757664 │ │ │ │ + b 7576ac │ │ │ │ addeq r3, sl, r8, lsr #14 │ │ │ │ │ │ │ │ 0032b964 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 758210 │ │ │ │ + bl 758258 │ │ │ │ ldr ip, [pc, #96] @ 32b9f0 │ │ │ │ ldr r2, [pc, #96] @ 32b9f4 │ │ │ │ ldr r1, [pc, #96] @ 32b9f8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b9d0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -221403,37 +221403,37 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strdeq r1, [r0], r8 │ │ │ │ - rsbeq r6, ip, ip, asr r7 │ │ │ │ - rsbeq r6, ip, r0, ror r7 │ │ │ │ + addeq r1, r0, r8, asr #24 │ │ │ │ + rsbeq r6, ip, ip, lsr #15 │ │ │ │ + rsbeq r6, ip, r0, asr #15 │ │ │ │ │ │ │ │ 0032b9fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 758210 │ │ │ │ + bl 758258 │ │ │ │ ldr ip, [pc, #96] @ 32ba88 │ │ │ │ ldr r2, [pc, #96] @ 32ba8c │ │ │ │ ldr r1, [pc, #96] @ 32ba90 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq 32ba68 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -221443,37 +221443,37 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r1, r0, r0, ror #22 │ │ │ │ - rsbeq r6, ip, r4, asr #13 │ │ │ │ - ldrdeq r6, [ip], #-104 @ 0xffffff98 @ │ │ │ │ + @ instruction: 0x00801bb0 │ │ │ │ + rsbeq r6, ip, r4, lsl r7 │ │ │ │ + rsbeq r6, ip, r8, lsr #14 │ │ │ │ │ │ │ │ 0032ba94 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 758210 │ │ │ │ + bl 758258 │ │ │ │ ldr ip, [pc, #96] @ 32bb20 │ │ │ │ ldr r2, [pc, #96] @ 32bb24 │ │ │ │ ldr r1, [pc, #96] @ 32bb28 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r3, [r0, #60] @ 0x3c │ │ │ │ cmp r3, #0 │ │ │ │ beq 32bb00 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -221483,37 +221483,37 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r1, r0, r8, asr #21 │ │ │ │ - rsbeq r6, ip, ip, lsr #12 │ │ │ │ - rsbeq r6, ip, r0, asr #12 │ │ │ │ + addeq r1, r0, r8, lsl fp │ │ │ │ + rsbeq r6, ip, ip, ror r6 │ │ │ │ + @ instruction: 0x006c6690 │ │ │ │ │ │ │ │ 0032bb2c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 758210 │ │ │ │ + bl 758258 │ │ │ │ ldr ip, [pc, #96] @ 32bbb8 │ │ │ │ ldr r2, [pc, #96] @ 32bbbc │ │ │ │ ldr r1, [pc, #96] @ 32bbc0 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r3, [r0, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq 32bb98 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -221523,17 +221523,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r1, r0, r0, lsr sl │ │ │ │ - @ instruction: 0x006c6594 │ │ │ │ - rsbeq r6, ip, r8, lsr #11 │ │ │ │ + addeq r1, r0, r0, lsl #21 │ │ │ │ + rsbeq r6, ip, r4, ror #11 │ │ │ │ + strdeq r6, [ip], #-88 @ 0xffffffa8 @ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ ldr r1, [r0, #4] │ │ │ │ ldr r5, [r0, #8] │ │ │ │ cmp r1, #0 │ │ │ │ beq 32bc5c │ │ │ │ lsr r4, r1, #1 │ │ │ │ add lr, r5, r4, lsl #4 │ │ │ │ @@ -221571,16 +221571,16 @@ │ │ │ │ ldr r0, [pc, #24] @ 32bc7c │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrheq r1, [r5], #-120 @ 0xffffff88 @ │ │ │ │ - @ instruction: 0x00751790 │ │ │ │ + rsbseq r1, r5, r8, lsl #16 │ │ │ │ + rsbseq r1, r5, r0, ror #15 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ ldr r3, [r1, #4] │ │ │ │ cmp r2, r3 │ │ │ │ bcc 32bca8 │ │ │ │ movhi r0, #1 │ │ │ │ movls r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -221638,16 +221638,16 @@ │ │ │ │ ldr r0, [pc, #24] @ 32bd88 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r1, r5, ip, lsr #13 │ │ │ │ - rsbseq r1, r5, r4, lsl #13 │ │ │ │ + ldrsheq r1, [r5], #-108 @ 0xffffff94 @ │ │ │ │ + ldrsbeq r1, [r5], #-100 @ 0xffffff9c @ │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr lr, [r1, #8] │ │ │ │ ldr ip, [r0, #8] │ │ │ │ ldr r2, [r0, #12] │ │ │ │ ldr r3, [r1, #12] │ │ │ │ cmp ip, lr │ │ │ │ sbcs r1, r2, r3 │ │ │ │ @@ -221975,15 +221975,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ bl 51405c │ │ │ │ ldrdeq r6, [r7], ip @ │ │ │ │ addseq lr, r7, r4, ror #24 │ │ │ │ addseq sp, r8, r0, asr fp │ │ │ │ addseq sp, r8, r0, asr #21 │ │ │ │ @ instruction: 0x000023b4 │ │ │ │ - rsbeq r5, ip, r4, ror lr │ │ │ │ + rsbeq r5, ip, r4, asr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #24 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #168 @ 0xa8 │ │ │ │ @@ -222005,22 +222005,22 @@ │ │ │ │ ldr r3, [pc, #156] @ 32c3c8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [r4, #8] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r4, #12] │ │ │ │ str r3, [sp] │ │ │ │ - bl 7069ec │ │ │ │ + bl 706a34 │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 70ca18 │ │ │ │ + bl 70ca60 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ bl 56f42c │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 70ccd8 │ │ │ │ + bl 70cd20 │ │ │ │ mov r5, r0 │ │ │ │ bl 5452a8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 32c390 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #24 │ │ │ │ mov r1, #0 │ │ │ │ @@ -222121,15 +222121,15 @@ │ │ │ │ bne 32c650 │ │ │ │ cmp ip, #0 │ │ │ │ beq 32c4cc │ │ │ │ ldr r5, [r4, #20] │ │ │ │ cmp r5, #0 │ │ │ │ beq 32c6a8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 70ccd8 │ │ │ │ + bl 70cd20 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r1, [r4, #16] │ │ │ │ mov r5, r0 │ │ │ │ bl 2542fc │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r2, [r4, #8] │ │ │ │ mov r1, r6 │ │ │ │ @@ -222138,15 +222138,15 @@ │ │ │ │ bl 255340 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ bne 32c684 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldrd r0, [r4, #48] @ 0x30 │ │ │ │ - bl 719898 │ │ │ │ + bl 7198e0 │ │ │ │ ldr r3, [pc, #556] @ 32c78c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32c4cc │ │ │ │ ldr r3, [pc, #540] @ 32c790 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -222172,26 +222172,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r8, [sp, #40] @ 0x28 │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ str r8, [sp, #52] @ 0x34 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ strd sl, [sp, #8] │ │ │ │ str r6, [sp, #24] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #404] @ 32c79c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 32c4cc │ │ │ │ ldr r2, [pc, #392] @ 32c7a0 │ │ │ │ ldr r3, [pc, #360] @ 32c784 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ @@ -222237,15 +222237,15 @@ │ │ │ │ ldr r9, [r4, #12] │ │ │ │ ldrd r2, [r4, #48] @ 0x30 │ │ │ │ stm sp, {r0, r1} │ │ │ │ str r9, [sp, #16] │ │ │ │ str ip, [sp, #8] │ │ │ │ mov r0, lr │ │ │ │ str r5, [sp, #20] │ │ │ │ - bl 7194ec │ │ │ │ + bl 719534 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ ldr ip, [r4, #8] │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ ldr r9, [r4, #24] │ │ │ │ adds r2, r3, r2 │ │ │ │ sub ip, ip, r3 │ │ │ │ @@ -222257,15 +222257,15 @@ │ │ │ │ add lr, sp, #16 │ │ │ │ stm lr, {r0, r1} │ │ │ │ adc r3, r3, #0 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r5, [sp] │ │ │ │ - bl 7190fc │ │ │ │ + bl 719144 │ │ │ │ b 32c53c │ │ │ │ ldr r0, [r4, #16] │ │ │ │ bl 253810 │ │ │ │ b 32c69c │ │ │ │ mov r0, ip │ │ │ │ bl 253810 │ │ │ │ b 32c678 │ │ │ │ @@ -222273,28 +222273,28 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 32c4cc │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ umullseq sp, r8, r4, r8 │ │ │ │ addseq lr, r7, r0, lsl #19 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq lr, r7, ip, ror #18 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r2, r0, r4, lsl r0 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r5, ip, r4, asr #22 │ │ │ │ + @ instruction: 0x006c5b94 │ │ │ │ addseq lr, r7, r4, lsl #16 │ │ │ │ - rsbeq r5, ip, r4, lsr #20 │ │ │ │ + rsbeq r5, ip, r4, ror sl │ │ │ │ │ │ │ │ 0032c7a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r1, #0 │ │ │ │ @@ -222389,22 +222389,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #36] @ 32c944 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addeq r0, r0, r8, lsl #26 │ │ │ │ - rsbeq r5, ip, r0, lsl #18 │ │ │ │ - strdeq r5, [ip], #-140 @ 0xffffff74 @ │ │ │ │ - rsbeq r5, ip, r0, lsl #18 │ │ │ │ - rsbeq r5, ip, r8, asr r9 │ │ │ │ - rsbeq r5, ip, r4, lsr #18 │ │ │ │ - rsbeq r5, ip, r8, ror #17 │ │ │ │ + addeq r0, r0, r8, asr sp │ │ │ │ + rsbeq r5, ip, r0, asr r9 │ │ │ │ + rsbeq r5, ip, ip, asr #18 │ │ │ │ rsbeq r5, ip, r0, asr r9 │ │ │ │ + rsbeq r5, ip, r8, lsr #19 │ │ │ │ + rsbeq r5, ip, r4, ror r9 │ │ │ │ + rsbeq r5, ip, r8, lsr r9 │ │ │ │ + rsbeq r5, ip, r0, lsr #19 │ │ │ │ │ │ │ │ 0032c948 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r8, r2 │ │ │ │ @@ -222447,15 +222447,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #432] @ 32cbac │ │ │ │ ldr r2, [pc, #432] @ 32cbb0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ mov r0, r4 │ │ │ │ bl 254248 │ │ │ │ ldr r2, [pc, #408] @ 32cbb4 │ │ │ │ ldr r3, [pc, #384] @ 32cba0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -222480,15 +222480,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #372 @ 0x174 │ │ │ │ str r6, [sp, #8] │ │ │ │ str ip, [sp, #4] │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 99bb4c │ │ │ │ + bl 99bb94 │ │ │ │ b 32ca0c │ │ │ │ ldrb r3, [r7, #2] │ │ │ │ cmp r3, #76 @ 0x4c │ │ │ │ bne 32c9e4 │ │ │ │ ldrb r3, [r7, #3] │ │ │ │ cmp r3, #70 @ 0x46 │ │ │ │ bne 32c9e4 │ │ │ │ @@ -222525,57 +222525,57 @@ │ │ │ │ str ip, [sp, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #368 @ 0x170 │ │ │ │ ldr ip, [r0] │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 99bb4c │ │ │ │ + bl 99bb94 │ │ │ │ b 32ca14 │ │ │ │ ldr r2, [pc, #128] @ 32cbd0 │ │ │ │ ldr r3, [pc, #128] @ 32cbd4 │ │ │ │ ldr r1, [pc, #128] @ 32cbd8 │ │ │ │ add r2, pc, r2 │ │ │ │ stm sp, {r2, r6} │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 32cbdc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 32ca0c │ │ │ │ bl 253e4c <__errno_location@plt> │ │ │ │ ldr ip, [pc, #96] @ 32cbe0 │ │ │ │ ldr r3, [pc, #96] @ 32cbe4 │ │ │ │ ldr r1, [pc, #96] @ 32cbe8 │ │ │ │ ldr r2, [pc, #96] @ 32cbec │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ b 32ca78 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0097e4b4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - ldrdeq r5, [ip], #-132 @ 0xffffff7c @ │ │ │ │ - @ instruction: 0x00800bb8 │ │ │ │ - rsbeq r5, ip, r8, ror r8 │ │ │ │ + rsbeq r5, ip, r4, lsr #18 │ │ │ │ + addeq r0, r0, r8, lsl #24 │ │ │ │ + rsbeq r5, ip, r8, asr #17 │ │ │ │ andeq r0, r0, fp, ror r1 │ │ │ │ addseq lr, r7, r0, lsl #8 │ │ │ │ - rsbeq r5, ip, r0, asr #16 │ │ │ │ - addeq r0, r0, r8, asr #22 │ │ │ │ - rsbeq r5, ip, ip, lsl #16 │ │ │ │ - rsbeq r5, ip, r8, ror r7 │ │ │ │ - addeq r0, r0, ip, lsl #21 │ │ │ │ - rsbeq r5, ip, r0, asr r7 │ │ │ │ - rsbeq r5, ip, ip, ror r7 │ │ │ │ - addeq r0, r0, r8, asr sl │ │ │ │ - rsbeq r5, ip, r4, lsl r7 │ │ │ │ + @ instruction: 0x006c5890 │ │ │ │ + umulleq r0, r0, r8, fp @ │ │ │ │ + rsbeq r5, ip, ip, asr r8 │ │ │ │ + rsbeq r5, ip, r8, asr #15 │ │ │ │ + ldrdeq r0, [r0], ip │ │ │ │ + rsbeq r5, ip, r0, lsr #15 │ │ │ │ + rsbeq r5, ip, ip, asr #15 │ │ │ │ + addeq r0, r0, r8, lsr #21 │ │ │ │ + rsbeq r5, ip, r4, ror #14 │ │ │ │ andeq r0, r0, sl, lsl #3 │ │ │ │ - rsbeq r5, ip, r0, lsr #14 │ │ │ │ - addeq r0, r0, r8, lsr #20 │ │ │ │ - rsbeq r5, ip, ip, ror #13 │ │ │ │ + rsbeq r5, ip, r0, ror r7 │ │ │ │ + addeq r0, r0, r8, ror sl │ │ │ │ + rsbeq r5, ip, ip, lsr r7 │ │ │ │ andeq r0, r0, sp, lsl #3 │ │ │ │ │ │ │ │ 0032cbf0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -222712,21 +222712,21 @@ │ │ │ │ mov r0, #1 │ │ │ │ bl 2555c8 <__printf_chk@plt> │ │ │ │ b 32cdc4 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq lr, r7, ip, lsl #4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0xfffff164 │ │ │ │ - strheq sl, [fp], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq sl, fp, ip, lsl #14 │ │ │ │ @ instruction: 0xfffff208 │ │ │ │ addseq lr, r7, r8, asr #1 │ │ │ │ - rsbeq r5, ip, r8, lsl #11 │ │ │ │ - rsbeq r5, ip, r4, lsl r5 │ │ │ │ - rsbeq r5, ip, r0, asr #10 │ │ │ │ - strdeq r5, [ip], #-76 @ 0xffffffb4 @ │ │ │ │ + ldrdeq r5, [ip], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq r5, ip, r4, ror #10 │ │ │ │ + @ instruction: 0x006c5590 │ │ │ │ + rsbeq r5, ip, ip, asr #10 │ │ │ │ │ │ │ │ 0032ce40 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r2 │ │ │ │ @@ -222818,15 +222818,15 @@ │ │ │ │ b 32cf18 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0097dfbc │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq sp, r7, r8, ror pc │ │ │ │ addseq sp, r7, ip, ror #29 │ │ │ │ andeq r4, r0, r0, asr #11 │ │ │ │ - rsbeq r5, ip, r0, ror #7 │ │ │ │ + rsbeq r5, ip, r0, lsr r4 │ │ │ │ │ │ │ │ 0032cfc8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #536] @ 32d1f8 │ │ │ │ @@ -222965,19 +222965,19 @@ │ │ │ │ bl 253810 │ │ │ │ b 32d198 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq sp, r7, ip, lsr lr │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq sp, r7, r4, lsr #28 │ │ │ │ @ instruction: 0x0097ddf0 │ │ │ │ - ldrdeq r5, [ip], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq r5, ip, r0, lsr #6 │ │ │ │ andeq r4, r0, r0, asr #11 │ │ │ │ - rsbeq r5, ip, r0, ror r2 │ │ │ │ - rsbeq r5, ip, ip, lsl #4 │ │ │ │ - rsbeq r5, ip, r0, asr #4 │ │ │ │ + rsbeq r5, ip, r0, asr #5 │ │ │ │ + rsbeq r5, ip, ip, asr r2 │ │ │ │ + @ instruction: 0x006c5290 │ │ │ │ │ │ │ │ 0032d21c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3856] @ 0xf10 │ │ │ │ mov r7, r2 │ │ │ │ @@ -222995,26 +222995,26 @@ │ │ │ │ mov r3, #0 │ │ │ │ ldr r3, [pc, #840] @ 32d5b0 │ │ │ │ ldr sl, [sp, #248] @ 0xf8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r9, [sp, #252] @ 0xfc │ │ │ │ mov r5, r0 │ │ │ │ - bl 75172c │ │ │ │ - bl 758210 │ │ │ │ + bl 751774 │ │ │ │ + bl 758258 │ │ │ │ ldr r3, [pc, #812] @ 32d5b4 │ │ │ │ ldr r2, [pc, #812] @ 32d5b8 │ │ │ │ ldr r1, [pc, #812] @ 32d5bc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ add r8, sp, #96 @ 0x60 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #100 @ 0x64 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ @@ -223202,28 +223202,28 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 32c40c │ │ │ │ b 32d560 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0097dbd8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x0097dbb4 │ │ │ │ - addeq r0, r0, r8, lsr #6 │ │ │ │ - rsbeq lr, sl, r8, ror r1 │ │ │ │ - rsbeq lr, sl, r4, asr #13 │ │ │ │ + addeq r0, r0, r8, ror r3 │ │ │ │ + rsbeq lr, sl, r8, asr #3 │ │ │ │ + rsbeq lr, sl, r4, lsl r7 │ │ │ │ adceq r5, r7, r0, lsl r9 │ │ │ │ - rsbseq lr, r5, r4, ror #23 │ │ │ │ - ldrdeq r5, [ip], #-0 @ │ │ │ │ + rsbseq lr, r5, r4, lsr ip │ │ │ │ + rsbeq r5, ip, r0, lsr #2 │ │ │ │ adceq r5, r7, r4, ror #16 │ │ │ │ - rsbeq r5, ip, ip, rrx │ │ │ │ + strheq r5, [ip], #-12 @ │ │ │ │ addseq sp, r7, ip, lsl #19 │ │ │ │ adceq r5, r7, r4, lsr #15 │ │ │ │ - rsbeq r4, ip, r4, lsr #31 │ │ │ │ + strdeq r4, [ip], #-244 @ 0xffffff0c @ │ │ │ │ andeq r4, r0, r0, asr #11 │ │ │ │ - strdeq r4, [ip], #-236 @ 0xffffff14 @ │ │ │ │ - rsbeq r4, ip, r4, lsl pc │ │ │ │ + rsbeq r4, ip, ip, asr #30 │ │ │ │ + rsbeq r4, ip, r4, ror #30 │ │ │ │ │ │ │ │ 0032d5ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -223302,15 +223302,15 @@ │ │ │ │ bl 255a78 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 254248 │ │ │ │ cmp r4, #0 │ │ │ │ blt 32d77c │ │ │ │ mov r0, r6 │ │ │ │ - bl 70739c │ │ │ │ + bl 7073e4 │ │ │ │ asr r3, r4, #31 │ │ │ │ cmp r0, r4 │ │ │ │ sbcs r1, r1, r3 │ │ │ │ bcc 32d77c │ │ │ │ cmp r4, #0 │ │ │ │ bne 32d7b0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -223329,15 +223329,15 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r6 │ │ │ │ - bl 7097cc │ │ │ │ + bl 709814 │ │ │ │ cmp r0, #0 │ │ │ │ beq 32d6f4 │ │ │ │ b 32d77c │ │ │ │ mov r1, #0 │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r7 │ │ │ │ @@ -223432,25 +223432,25 @@ │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #192] @ 0xc0 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r8, [sp, #196] @ 0xc4 │ │ │ │ mov r7, r0 │ │ │ │ ldr sl, [sp, #184] @ 0xb8 │ │ │ │ ldrb fp, [sp, #200] @ 0xc8 │ │ │ │ - bl 75172c │ │ │ │ - bl 758210 │ │ │ │ + bl 751774 │ │ │ │ + bl 758258 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #464] @ 32db10 │ │ │ │ ldr r1, [pc, #464] @ 32db14 │ │ │ │ add r3, r9, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, #64 @ 0x40 │ │ │ │ bl 253504 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 255ac0 │ │ │ │ ldrd r2, [sp, #176] @ 0xb0 │ │ │ │ @@ -223552,25 +223552,25 @@ │ │ │ │ add r3, r9, #36 @ 0x24 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 25351c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq sp, r7, ip, lsr #10 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq pc, pc, r0, lsl #25 │ │ │ │ - rsbeq sp, sl, r8, asr #21 │ │ │ │ - rsbeq lr, sl, r4, lsl r0 │ │ │ │ + ldrsbeq pc, [pc], #-192 @ │ │ │ │ + rsbeq sp, sl, r8, lsl fp │ │ │ │ + rsbeq lr, sl, r4, rrx │ │ │ │ @ instruction: 0x00a752b8 │ │ │ │ - rsbeq r4, ip, r8, ror #21 │ │ │ │ + rsbeq r4, ip, r8, lsr fp │ │ │ │ adceq r5, r7, r8, lsr r2 │ │ │ │ addseq sp, r7, ip, lsr #7 │ │ │ │ - rsbeq r4, ip, r4, lsl #20 │ │ │ │ + rsbeq r4, ip, r4, asr sl │ │ │ │ adceq r5, r7, r8, asr #3 │ │ │ │ - rsbeq r4, ip, r8, ror #19 │ │ │ │ - @ instruction: 0x006c4790 │ │ │ │ + rsbeq r4, ip, r8, lsr sl │ │ │ │ + rsbeq r4, ip, r0, ror #15 │ │ │ │ andeq r0, r0, pc, ror #8 │ │ │ │ │ │ │ │ 0032db3c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -223609,15 +223609,15 @@ │ │ │ │ add sp, sp, #32 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - @ instruction: 0x006fe298 │ │ │ │ + rsbeq lr, pc, r8, ror #5 │ │ │ │ │ │ │ │ 0032dbec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ @@ -224138,20 +224138,20 @@ │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq ip, r7, r0, ror #28 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq ip, r7, r8, lsl #28 │ │ │ │ addseq ip, r7, r8, asr #27 │ │ │ │ ldrpl r0, [r9], -r7, lsr #10 │ │ │ │ andeq r4, r0, r0, asr #11 │ │ │ │ - rsbeq r4, ip, ip, ror r3 │ │ │ │ - rsbeq r4, ip, r0, ror r3 │ │ │ │ - rsbeq r4, ip, ip, ror r2 │ │ │ │ - strdeq r4, [ip], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq r4, ip, ip, asr #7 │ │ │ │ + rsbeq r4, ip, r0, asr #7 │ │ │ │ + rsbeq r4, ip, ip, asr #5 │ │ │ │ + rsbeq r4, ip, ip, asr #4 │ │ │ │ strbeq r0, [r0], #-128 @ 0xffffff80 │ │ │ │ - rsbeq r4, ip, ip, lsl r1 │ │ │ │ + rsbeq r4, ip, ip, ror #2 │ │ │ │ │ │ │ │ 0032e43c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -224930,15 +224930,15 @@ │ │ │ │ str r7, [sp, #16] │ │ │ │ strb r4, [sp, #172] @ 0xac │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r0, [sp, #136] @ 0x88 │ │ │ │ - bl 718e20 │ │ │ │ + bl 718e68 │ │ │ │ cmp r0, #0 │ │ │ │ bne 32f46c │ │ │ │ cmp r7, fp │ │ │ │ bcc 32f41c │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ @@ -225149,20 +225149,20 @@ │ │ │ │ add r7, r7, r3 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ cmp fp, r3 │ │ │ │ beq 32f0c8 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r1, sl │ │ │ │ add r0, r5, r0 │ │ │ │ - bl 9d8900 │ │ │ │ + bl 9d8948 │ │ │ │ mov r1, sl │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r7, #4] │ │ │ │ add r0, r5, r0 │ │ │ │ - bl 9d8900 │ │ │ │ + bl 9d8948 │ │ │ │ add r3, r4, r0 │ │ │ │ mul r3, sl, r3 │ │ │ │ add r3, r3, #12 │ │ │ │ cmp r8, r3 │ │ │ │ bcs 32f3a4 │ │ │ │ b 32f0dc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ @@ -225189,15 +225189,15 @@ │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ sub r7, fp, r7 │ │ │ │ adc r3, r3, #0 │ │ │ │ ldr r0, [sp, #136] @ 0x88 │ │ │ │ str r7, [sp, #8] │ │ │ │ str ip, [sp, #12] │ │ │ │ str ip, [sp] │ │ │ │ - bl 7190fc │ │ │ │ + bl 719144 │ │ │ │ cmp r0, #0 │ │ │ │ beq 32f068 │ │ │ │ mvn fp, #0 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ bl 255d30 │ │ │ │ ldr r0, [sp, #128] @ 0x80 │ │ │ │ bl 253810 │ │ │ │ @@ -225296,29 +225296,29 @@ │ │ │ │ addseq ip, r7, r0, ror r7 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq ip, r7, r8, asr #14 │ │ │ │ @ instruction: 0x0097c6b4 │ │ │ │ @ instruction: 0xffffd1a8 │ │ │ │ @ instruction: 0xffffd090 │ │ │ │ andeq r4, r0, r4, lsl r0 │ │ │ │ - rsbeq r3, ip, r4, lsr #18 │ │ │ │ - rsbeq r3, ip, ip, asr #17 │ │ │ │ - rsbseq lr, pc, ip, lsr #9 │ │ │ │ - rsbeq r3, ip, ip, ror #9 │ │ │ │ - rsbeq r3, ip, r8, lsr #10 │ │ │ │ + rsbeq r3, ip, r4, ror r9 │ │ │ │ + rsbeq r3, ip, ip, lsl r9 │ │ │ │ + ldrsheq lr, [pc], #-76 @ │ │ │ │ + rsbeq r3, ip, ip, lsr r5 │ │ │ │ + rsbeq r3, ip, r8, ror r5 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ @ instruction: 0x000023b4 │ │ │ │ - strdeq r2, [ip], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq r2, ip, r0, asr #24 │ │ │ │ bge fedda0dc <__bss_end__@@Base+0xfe011444> │ │ │ │ bge fedda0e4 <__bss_end__@@Base+0xfe01144c> │ │ │ │ - rsbseq sp, pc, ip, ror #12 │ │ │ │ - rsbeq r2, ip, ip, lsr #13 │ │ │ │ - rsbeq r2, ip, r8, ror #13 │ │ │ │ + ldrheq sp, [pc], #-108 @ │ │ │ │ + strdeq r2, [ip], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq r2, ip, r8, lsr r7 │ │ │ │ andeq r4, r0, r0, asr #11 │ │ │ │ - ldrdeq r2, [ip], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq r2, ip, r4, lsr #10 │ │ │ │ @ instruction: 0xffffb790 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r3, r6 │ │ │ │ beq 32f7dc │ │ │ │ ldr r2, [r6, #4] │ │ │ │ cmp r2, #2 │ │ │ │ bne 32f64c │ │ │ │ @@ -225800,15 +225800,15 @@ │ │ │ │ str r6, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ ldr r0, [sp, #152] @ 0x98 │ │ │ │ - bl 718e20 │ │ │ │ + bl 718e68 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3303d4 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ cmp r6, r3 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ sbcs r3, sl, r3 │ │ │ │ bcc 330374 │ │ │ │ @@ -226125,23 +226125,23 @@ │ │ │ │ cmpeq r2, r3 │ │ │ │ beq 32fe78 │ │ │ │ ldr r0, [r6] │ │ │ │ mov r2, sl │ │ │ │ adds r0, r0, r7 │ │ │ │ mov r3, r9 │ │ │ │ adc r1, r8, #0 │ │ │ │ - bl 9d9fdc │ │ │ │ + bl 9da024 │ │ │ │ mov r2, sl │ │ │ │ mov r3, r9 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r6, #4] │ │ │ │ mov r4, r1 │ │ │ │ adds r0, r0, r7 │ │ │ │ adc r1, r8, #0 │ │ │ │ - bl 9d9fdc │ │ │ │ + bl 9da024 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ adds r0, r5, r0 │ │ │ │ mul r3, r0, r9 │ │ │ │ adc r4, r4, r1 │ │ │ │ umull r1, ip, r0, sl │ │ │ │ mla r3, sl, r4, r3 │ │ │ │ adds r1, r1, #12 │ │ │ │ @@ -226175,15 +226175,15 @@ │ │ │ │ sbc lr, ip, sl │ │ │ │ add ip, sp, #16 │ │ │ │ stm ip, {r0, r1} │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r0, [sp, #152] @ 0x98 │ │ │ │ str lr, [sp, #12] │ │ │ │ str r5, [sp] │ │ │ │ - bl 7190fc │ │ │ │ + bl 719144 │ │ │ │ cmp r0, #0 │ │ │ │ beq 32fe0c │ │ │ │ mvn fp, #0 │ │ │ │ ldr r0, [sp, #128] @ 0x80 │ │ │ │ bl 255d30 │ │ │ │ ldr r0, [sp, #132] @ 0x84 │ │ │ │ bl 253810 │ │ │ │ @@ -226569,19 +226569,19 @@ │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ bl 2550b8 │ │ │ │ mvn fp, #0 │ │ │ │ b 32e760 │ │ │ │ @ instruction: 0xffffb64c │ │ │ │ andeq r4, r0, r4, lsl r0 │ │ │ │ andeq fp, r0, fp, lsr #21 │ │ │ │ - rsbseq ip, pc, ip, asr ip @ │ │ │ │ - @ instruction: 0x006c1c98 │ │ │ │ + rsbseq ip, pc, ip, lsr #25 │ │ │ │ + rsbeq r1, ip, r8, ror #25 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ - ldrsheq ip, [pc], #-188 @ │ │ │ │ - rsbeq r1, ip, r4, lsr ip │ │ │ │ + rsbseq ip, pc, ip, asr #24 │ │ │ │ + rsbeq r1, ip, r4, lsl #25 │ │ │ │ │ │ │ │ 00330a04 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ @@ -226672,15 +226672,15 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq r1, ip, r0, lsl fp │ │ │ │ + rsbeq r1, ip, r0, ror #22 │ │ │ │ │ │ │ │ 00330b78 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov ip, r1 │ │ │ │ @@ -226698,15 +226698,15 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - strheq r1, [ip], #-168 @ 0xffffff58 @ │ │ │ │ + rsbeq r1, ip, r8, lsl #22 │ │ │ │ │ │ │ │ 00330bd8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr ip, [pc, #616] @ 330e58 │ │ │ │ @@ -226739,29 +226739,29 @@ │ │ │ │ bne 330c40 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ cmp r1, #0 │ │ │ │ beq 330d24 │ │ │ │ ldrd r2, [r4, #48] @ 0x30 │ │ │ │ mov r0, r8 │ │ │ │ strd r6, [sp] │ │ │ │ - bl 70de18 │ │ │ │ + bl 70de60 │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ orr r3, r3, r0 │ │ │ │ orr r2, r2, r1 │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ moveq r3, #0 │ │ │ │ beq 330ca4 │ │ │ │ ldrb r3, [r0, #21] │ │ │ │ cmp r3, #0 │ │ │ │ ldrbne r3, [r0, #23] │ │ │ │ str r3, [r4, #28] │ │ │ │ - bl 70737c │ │ │ │ + bl 7073c4 │ │ │ │ ldr r4, [r4, #56] @ 0x38 │ │ │ │ cmp r4, #0 │ │ │ │ bne 330c4c │ │ │ │ cmp r9, #0 │ │ │ │ bne 330e4c │ │ │ │ ldr r0, [pc, #412] @ 330e64 │ │ │ │ mov r1, #0 │ │ │ │ @@ -226790,15 +226790,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ cmp r5, #0 │ │ │ │ beq 330d3c │ │ │ │ ldr r3, [r4, #24] │ │ │ │ ldr r2, [r5, #24] │ │ │ │ cmp r2, r3 │ │ │ │ beq 330d4c │ │ │ │ - bl 718728 │ │ │ │ + bl 718770 │ │ │ │ mov r5, r4 │ │ │ │ mov r1, r0 │ │ │ │ b 330c64 │ │ │ │ ldr r1, [r5, #48] @ 0x30 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ adds r2, r2, r1 │ │ │ │ @@ -226814,49 +226814,49 @@ │ │ │ │ beq 330e34 │ │ │ │ ldr r1, [r3, #8] │ │ │ │ cmp r1, #0 │ │ │ │ beq 330e40 │ │ │ │ ldr r0, [pc, #216] @ 330e70 │ │ │ │ ldr r9, [pc, #216] @ 330e74 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c100 │ │ │ │ + bl 99c148 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r1, [r5] │ │ │ │ adds ip, r3, r2 │ │ │ │ ldr r3, [r5, #52] @ 0x34 │ │ │ │ add r9, pc, r9 │ │ │ │ str ip, [sp] │ │ │ │ adc ip, r3, #0 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp, #4] │ │ │ │ - bl 99c100 │ │ │ │ + bl 99c148 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ ldr r1, [r4] │ │ │ │ adds ip, r3, r2 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ str ip, [sp] │ │ │ │ adc ip, r3, #0 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp, #4] │ │ │ │ - bl 99c100 │ │ │ │ + bl 99c148 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ cmp r1, #0 │ │ │ │ movne r5, r4 │ │ │ │ movne r9, #1 │ │ │ │ bne 330c64 │ │ │ │ mov r9, #1 │ │ │ │ b 330d3c │ │ │ │ ldr r0, [pc, #96] @ 330e78 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c710 │ │ │ │ + bl 99c758 │ │ │ │ ldr r0, [pc, #88] @ 330e7c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c100 │ │ │ │ + bl 99c148 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne 330d84 │ │ │ │ ldr r1, [pc, #68] @ 330e80 │ │ │ │ add r1, pc, r1 │ │ │ │ b 330d90 │ │ │ │ ldr r1, [pc, #60] @ 330e84 │ │ │ │ @@ -226867,20 +226867,20 @@ │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq sl, r7, r8, lsr #4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r9, r8, r4, lsl #2 │ │ │ │ @ instruction: 0xffffb7a8 │ │ │ │ @ instruction: 0x00a71fb0 │ │ │ │ addseq sl, r7, r0, lsr r1 │ │ │ │ - rsbeq r1, ip, ip, lsr #20 │ │ │ │ - rsbeq r1, ip, r0, asr sl │ │ │ │ - rsbeq r1, ip, ip, asr r8 │ │ │ │ - rsbeq r1, ip, r4, ror r8 │ │ │ │ - rsbeq r1, ip, ip, lsr #16 │ │ │ │ - rsbeq r1, ip, r0, lsr #16 │ │ │ │ + rsbeq r1, ip, ip, ror sl │ │ │ │ + rsbeq r1, ip, r0, lsr #21 │ │ │ │ + rsbeq r1, ip, ip, lsr #17 │ │ │ │ + rsbeq r1, ip, r4, asr #17 │ │ │ │ + rsbeq r1, ip, ip, ror r8 │ │ │ │ + rsbeq r1, ip, r0, ror r8 │ │ │ │ │ │ │ │ 00330e88 : │ │ │ │ ldr r3, [pc, #16] @ 330ea0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r3, #4] │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -227347,15 +227347,15 @@ │ │ │ │ mov r4, #0 │ │ │ │ b 3311ac │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r9, r7, ip, ror #26 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r8, r8, r4, lsr #24 │ │ │ │ addseq r9, r7, r4, lsl sp │ │ │ │ - rsbseq ip, pc, r2, ror #8 │ │ │ │ + ldrheq ip, [pc], #-66 @ │ │ │ │ andeq r4, r0, r8, ror #31 │ │ │ │ addseq r9, r7, r8, asr ip │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ │ │ │ │ 003315d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -227783,17 +227783,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 331c80 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 331c84 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - rsbseq fp, pc, r4, asr r9 @ │ │ │ │ - rsbeq r0, ip, r4, asr #23 │ │ │ │ - ldrdeq r0, [ip], #-184 @ 0xffffff48 @ │ │ │ │ + rsbseq fp, pc, r4, lsr #19 │ │ │ │ + rsbeq r0, ip, r4, lsl ip │ │ │ │ + rsbeq r0, ip, r8, lsr #24 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ │ │ │ │ 00331c88 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -227839,15 +227839,15 @@ │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 9a2ec0 │ │ │ │ + bl 9a2f08 │ │ │ │ add r9, sp, #48 @ 0x30 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ beq 331e44 │ │ │ │ ldr r7, [r7, #16] │ │ │ │ @@ -227864,55 +227864,55 @@ │ │ │ │ str r1, [sp, #4] │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp, #8] │ │ │ │ str r1, [sp] │ │ │ │ - bl 714e24 │ │ │ │ + bl 714e6c │ │ │ │ cmp r0, #0 │ │ │ │ mov r4, r0 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ beq 331de8 │ │ │ │ ldr r1, [pc, #196] @ 331e94 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ - bl 7059cc │ │ │ │ + bl 705a14 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ - bl 9a2ec0 │ │ │ │ + bl 9a2f08 │ │ │ │ ldr r5, [r0, #8] │ │ │ │ mov r6, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 331e60 │ │ │ │ sub r5, r5, #1 │ │ │ │ cmp r5, #0 │ │ │ │ str r5, [r0, #8] │ │ │ │ bne 331d0c │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ str r5, [r6] │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ beq 331d0c │ │ │ │ strb r5, [r6, #4] │ │ │ │ ldr r3, [pc, #100] @ 331e98 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ - bl 994b4c │ │ │ │ + bl 994b94 │ │ │ │ b 331d0c │ │ │ │ ldr r3, [pc, #80] @ 331e9c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ b 331d6c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #56] @ 331ea0 │ │ │ │ ldr r1, [pc, #56] @ 331ea4 │ │ │ │ ldr r0, [pc, #56] @ 331ea8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -227923,17 +227923,17 @@ │ │ │ │ addseq r9, r7, r4, ror r1 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r9, r7, ip, lsl r1 │ │ │ │ addseq r9, r7, r8, lsl #2 │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ andeq r1, r0, r4, lsr #23 │ │ │ │ andeq r3, r0, r4, lsl lr │ │ │ │ - rsbseq fp, pc, r8, asr #14 │ │ │ │ - rsbeq r6, fp, r4, lsr r8 │ │ │ │ - rsbeq r6, fp, r8, asr #16 │ │ │ │ + @ instruction: 0x007fb798 │ │ │ │ + rsbeq r6, fp, r4, lsl #17 │ │ │ │ + @ instruction: 0x006b6898 │ │ │ │ │ │ │ │ 00331eac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r0, [pc, #288] @ 331fe4 │ │ │ │ @@ -227949,15 +227949,15 @@ │ │ │ │ ldr r7, [pc, #256] @ 331fec │ │ │ │ ldr r8, [pc, #256] @ 331ff0 │ │ │ │ ldr r6, [pc, #256] @ 331ff4 │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ add r6, pc, r6 │ │ │ │ b 331f2c │ │ │ │ - bl 70741c │ │ │ │ + bl 707464 │ │ │ │ ldr ip, [r4] │ │ │ │ ldr r3, [r4, #8] │ │ │ │ mov r1, r6 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 253f9c │ │ │ │ @@ -227977,15 +227977,15 @@ │ │ │ │ ldr r2, [r4, #32] │ │ │ │ stm sp, {ip, lr} │ │ │ │ bl 253f9c │ │ │ │ ldr r4, [r4, #56] @ 0x38 │ │ │ │ cmp r4, #0 │ │ │ │ bne 331f2c │ │ │ │ mov r0, r5 │ │ │ │ - bl 9828f0 │ │ │ │ + bl 982938 │ │ │ │ cmp r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 331f8c │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 2533b4 │ │ │ │ mov r0, r4 │ │ │ │ @@ -228006,21 +228006,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r1, lr} │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r8 │ │ │ │ str ip, [sp] │ │ │ │ bl 253f9c │ │ │ │ b 331f20 │ │ │ │ - rsbseq fp, r4, ip, lsr #10 │ │ │ │ + rsbseq fp, r4, ip, ror r5 │ │ │ │ addseq r7, r8, r4, asr lr │ │ │ │ + strdeq r0, [ip], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq r0, ip, r4, asr #19 │ │ │ │ rsbeq r0, ip, r4, lsr #19 │ │ │ │ - rsbeq r0, ip, r4, ror r9 │ │ │ │ - rsbeq r0, ip, r4, asr r9 │ │ │ │ - rsbseq r2, r5, r4, asr r2 │ │ │ │ - rsbeq r5, sp, r8, asr #2 │ │ │ │ + rsbseq r2, r5, r4, lsr #5 │ │ │ │ + @ instruction: 0x006d5198 │ │ │ │ │ │ │ │ 00332000 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r1 │ │ │ │ @@ -228090,40 +228090,40 @@ │ │ │ │ ldr r6, [pc, #120] @ 332188 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r8 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ ldm r3, {r9, sl} │ │ │ │ - bl 72ada8 │ │ │ │ + bl 72adf0 │ │ │ │ mov r2, #32 │ │ │ │ asr r3, r0, #31 │ │ │ │ cmp sl, r3 │ │ │ │ cmpeq r9, r0 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ moveq r2, #42 @ 0x2a │ │ │ │ ldrd r0, [r3] │ │ │ │ strd r0, [sp] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldrd r2, [r3, #16] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 332118 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 9146c8 │ │ │ │ - rsbeq r0, ip, ip, lsr #15 │ │ │ │ - strheq r0, [ip], #-120 @ 0xffffff88 @ │ │ │ │ + b 914710 │ │ │ │ + strdeq r0, [ip], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq r0, ip, r8, lsl #16 │ │ │ │ │ │ │ │ 0033218c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #708] @ 332468 │ │ │ │ @@ -228161,15 +228161,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #576] @ 332474 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ cmp r7, #0 │ │ │ │ beq 332458 │ │ │ │ ldr r9, [pc, #556] @ 332478 │ │ │ │ ldr r8, [pc, #556] @ 33247c │ │ │ │ ldr sl, [pc, #556] @ 332480 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -228203,129 +228203,129 @@ │ │ │ │ ldr r6, [r6] │ │ │ │ cmp r6, #0 │ │ │ │ beq 332458 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ mov r1, r9 │ │ │ │ ldr r2, [r3] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldr r3, [r6, #4] │ │ │ │ mov r1, r8 │ │ │ │ ldrd r2, [r3, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r2, [r3, #20] │ │ │ │ cmp r2, #0 │ │ │ │ beq 332318 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r1, [pc, #356] @ 332484 │ │ │ │ ldr r4, [r3, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 332264 │ │ │ │ ldr r1, [pc, #328] @ 332488 │ │ │ │ ldrd r2, [r4, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 332270 │ │ │ │ ldr r1, [pc, #300] @ 33248c │ │ │ │ ldrd r2, [r4, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldrb r3, [r4, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq 33227c │ │ │ │ ldr r1, [pc, #272] @ 332490 │ │ │ │ ldrd r2, [r4, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldrb r3, [r4, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ beq 332288 │ │ │ │ ldr r1, [pc, #244] @ 332494 │ │ │ │ ldrd r2, [r4, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldrb r3, [r4, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq 332294 │ │ │ │ ldr r1, [pc, #216] @ 332498 │ │ │ │ ldrd r2, [r4, #72] @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldrb r3, [r4, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3322a0 │ │ │ │ ldr r1, [pc, #188] @ 33249c │ │ │ │ ldrd r2, [r4, #88] @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldrb r3, [r4, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3322ac │ │ │ │ ldr r1, [pc, #160] @ 3324a0 │ │ │ │ ldrd r2, [r4, #104] @ 0x68 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldrb r3, [r4, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3322b8 │ │ │ │ ldr r1, [pc, #132] @ 3324a4 │ │ │ │ ldrd r2, [r4, #120] @ 0x78 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldrb r3, [r4, #128] @ 0x80 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3322c4 │ │ │ │ ldr r1, [pc, #104] @ 3324a8 │ │ │ │ ldrd r2, [r4, #136] @ 0x88 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldr r6, [r6] │ │ │ │ cmp r6, #0 │ │ │ │ bne 3322d0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 915020 │ │ │ │ + bl 915068 │ │ │ │ b 3321e8 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r8, r7, r8, ror ip │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r8, r7, ip, lsr #24 │ │ │ │ - rsbeq r0, ip, r8, lsr #13 │ │ │ │ - rsbeq r0, ip, r0, lsr #13 │ │ │ │ - rsbeq r0, ip, ip, lsr #13 │ │ │ │ - rsbeq r0, ip, r0, asr #13 │ │ │ │ - rsbeq r0, ip, ip, lsl #12 │ │ │ │ - rsbeq r0, ip, r8, lsl #12 │ │ │ │ - rsbeq r0, ip, r0, lsl #12 │ │ │ │ - strdeq r0, [ip], #-88 @ 0xffffffa8 @ │ │ │ │ - strdeq r0, [ip], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbeq r0, ip, r8, ror #11 │ │ │ │ - ldrdeq r0, [ip], #-92 @ 0xffffffa4 @ │ │ │ │ - ldrdeq r0, [ip], #-84 @ 0xffffffac @ │ │ │ │ - rsbeq r0, ip, ip, asr #11 │ │ │ │ - rsbeq r0, ip, r4, asr #11 │ │ │ │ + strdeq r0, [ip], #-104 @ 0xffffff98 @ │ │ │ │ + strdeq r0, [ip], #-96 @ 0xffffffa0 @ │ │ │ │ + strdeq r0, [ip], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq r0, ip, r0, lsl r7 │ │ │ │ + rsbeq r0, ip, ip, asr r6 │ │ │ │ + rsbeq r0, ip, r8, asr r6 │ │ │ │ + rsbeq r0, ip, r0, asr r6 │ │ │ │ + rsbeq r0, ip, r8, asr #12 │ │ │ │ + rsbeq r0, ip, r0, asr #12 │ │ │ │ + rsbeq r0, ip, r8, lsr r6 │ │ │ │ + rsbeq r0, ip, ip, lsr #12 │ │ │ │ + rsbeq r0, ip, r4, lsr #12 │ │ │ │ + rsbeq r0, ip, ip, lsl r6 │ │ │ │ + rsbeq r0, ip, r4, lsl r6 │ │ │ │ │ │ │ │ 003324ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #664] @ 33275c │ │ │ │ @@ -228359,101 +228359,101 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b 332658 │ │ │ │ ldr r2, [pc, #572] @ 332778 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #568] @ 33277c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #17] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3326c0 │ │ │ │ ldr r2, [pc, #540] @ 332780 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #536] @ 332784 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #18] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3326d8 │ │ │ │ ldr r2, [pc, #508] @ 332788 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #504] @ 33278c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #19] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3326cc │ │ │ │ ldr r2, [pc, #476] @ 332790 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #472] @ 332794 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r2, [r3, #20] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3325fc │ │ │ │ ldrb r3, [r3, #21] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3326e4 │ │ │ │ ldr r2, [pc, #432] @ 332798 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #428] @ 33279c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r1, [r3, #28] │ │ │ │ mov r0, sl │ │ │ │ - bl 979a90 │ │ │ │ + bl 979ad8 │ │ │ │ ldr r1, [pc, #400] @ 3327a0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 97a270 │ │ │ │ + bl 97a2b8 │ │ │ │ ldr r1, [pc, #372] @ 3327a4 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 253810 │ │ │ │ mov r0, r6 │ │ │ │ - bl 97a480 │ │ │ │ + bl 97a4c8 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ beq 3326f0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, #0 │ │ │ │ - bl 9827ac │ │ │ │ + bl 9827f4 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, #0 │ │ │ │ mov r3, fp │ │ │ │ add r2, r2, #24 │ │ │ │ mov r6, r0 │ │ │ │ - bl 8c5600 │ │ │ │ + bl 8c5648 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r9 │ │ │ │ ldr r2, [r3] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r8 │ │ │ │ ldrd r2, [r3, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne 332534 │ │ │ │ ldr r2, [pc, #236] @ 3327a8 │ │ │ │ add r2, pc, r2 │ │ │ │ b 33253c │ │ │ │ @@ -228468,17 +228468,17 @@ │ │ │ │ b 33258c │ │ │ │ ldr r2, [pc, #204] @ 3327b8 │ │ │ │ add r2, pc, r2 │ │ │ │ b 3325e8 │ │ │ │ ldr r1, [pc, #196] @ 3327bc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 914f0c │ │ │ │ + bl 914f54 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ bl 581060 │ │ │ │ ldr r2, [pc, #164] @ 3327c0 │ │ │ │ ldr r3, [pc, #64] @ 332760 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -228496,99 +228496,99 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r8, r7, r8, asr r9 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r8, r7, r4, lsr #18 │ │ │ │ andeq r4, r0, ip, ror #13 │ │ │ │ - strdeq r0, [ip], #-68 @ 0xffffffbc @ │ │ │ │ - rsbeq r0, ip, r4, lsl #10 │ │ │ │ + rsbeq r0, ip, r4, asr #10 │ │ │ │ + rsbeq r0, ip, r4, asr r5 │ │ │ │ andeq r1, r0, r0, ror #24 │ │ │ │ + ldrsheq sp, [r6], #-84 @ 0xffffffac @ │ │ │ │ + rsbeq r0, ip, ip, asr #10 │ │ │ │ + rsbseq sp, r6, ip, asr #11 │ │ │ │ + rsbeq r0, ip, r4, lsr r5 │ │ │ │ rsbseq sp, r6, r4, lsr #11 │ │ │ │ - strdeq r0, [ip], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq r0, ip, r8, lsl r5 │ │ │ │ rsbseq sp, r6, ip, ror r5 │ │ │ │ - rsbeq r0, ip, r4, ror #9 │ │ │ │ - rsbseq sp, r6, r4, asr r5 │ │ │ │ - rsbeq r0, ip, r8, asr #9 │ │ │ │ - rsbseq sp, r6, ip, lsr #10 │ │ │ │ - strheq r0, [ip], #-64 @ 0xffffffc0 @ │ │ │ │ - ldrsheq sp, [r6], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbeq r0, ip, ip, lsl #9 │ │ │ │ - rsbeq r0, ip, r0, lsl #9 │ │ │ │ - rsbeq r0, ip, ip, ror #8 │ │ │ │ - rsbeq r1, fp, r8, asr #24 │ │ │ │ - rsbeq r1, fp, ip, lsr ip │ │ │ │ - rsbeq r1, fp, r0, lsr ip │ │ │ │ - rsbeq r1, fp, r4, lsr #24 │ │ │ │ - rsbeq r1, fp, r8, lsl ip │ │ │ │ - rsbseq sp, sl, r8, ror #7 │ │ │ │ + rsbeq r0, ip, r0, lsl #10 │ │ │ │ + rsbseq sp, r6, r8, asr #10 │ │ │ │ + ldrdeq r0, [ip], #-76 @ 0xffffffb4 @ │ │ │ │ + ldrdeq r0, [ip], #-64 @ 0xffffffc0 @ │ │ │ │ + strheq r0, [ip], #-76 @ 0xffffffb4 @ │ │ │ │ + @ instruction: 0x006b1c98 │ │ │ │ + rsbeq r1, fp, ip, lsl #25 │ │ │ │ + rsbeq r1, fp, r0, lsl #25 │ │ │ │ + rsbeq r1, fp, r4, ror ip │ │ │ │ + rsbeq r1, fp, r8, ror #24 │ │ │ │ + rsbseq sp, sl, r8, lsr r4 │ │ │ │ addseq r8, r7, r0, lsl #14 │ │ │ │ │ │ │ │ 003327c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #0 │ │ │ │ bl 334430 │ │ │ │ ldr r1, [pc, #112] @ 332858 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #0 │ │ │ │ beq 33283c │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 332830 │ │ │ │ ldr r2, [pc, #72] @ 33285c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #68] @ 332860 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 914a04 │ │ │ │ + b 914a4c │ │ │ │ ldr r2, [pc, #44] @ 332864 │ │ │ │ add r2, pc, r2 │ │ │ │ b 332814 │ │ │ │ ldr r1, [pc, #36] @ 332868 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 914a04 │ │ │ │ + b 914a4c │ │ │ │ + rsbeq r0, ip, ip, lsl r3 │ │ │ │ + ldrdeq r3, [fp], #-236 @ 0xffffff14 @ │ │ │ │ + rsbseq r6, r0, r8, ror #24 │ │ │ │ + rsbseq r0, r8, ip, lsr #30 │ │ │ │ rsbeq r0, ip, ip, asr #5 │ │ │ │ - rsbeq r3, fp, ip, lsl #29 │ │ │ │ - rsbseq r6, r0, r8, lsl ip │ │ │ │ - ldrsbeq r0, [r8], #-236 @ 0xffffff14 @ │ │ │ │ - rsbeq r0, ip, ip, ror r2 │ │ │ │ │ │ │ │ 0033286c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #0 │ │ │ │ bl 33449c │ │ │ │ ldr r1, [pc, #28] @ 3328ac │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [r0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 91494c │ │ │ │ - rsbseq r6, r0, r8, lsr #23 │ │ │ │ + b 914994 │ │ │ │ + ldrsheq r6, [r0], #-184 @ 0xffffff48 @ │ │ │ │ │ │ │ │ 003328b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #180] @ 33297c │ │ │ │ @@ -228613,17 +228613,17 @@ │ │ │ │ ldrd r2, [r5] │ │ │ │ ldr r1, [pc, #108] @ 332984 │ │ │ │ lsr r2, r2, #20 │ │ │ │ orr r2, r2, r3, lsl #12 │ │ │ │ mov r0, r4 │ │ │ │ asr r3, r3, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ mov r0, r5 │ │ │ │ - bl 91507c │ │ │ │ + bl 9150c4 │ │ │ │ ldr r2, [pc, #76] @ 332988 │ │ │ │ ldr r3, [pc, #64] @ 332980 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -228636,15 +228636,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r8, r7, r4, asr r5 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r0, ip, ip, lsr #3 │ │ │ │ + strdeq r0, [ip], #-28 @ 0xffffffe4 @ │ │ │ │ addseq r8, r7, r0, ror #9 │ │ │ │ │ │ │ │ 0033298c : │ │ │ │ mov r0, #0 │ │ │ │ b 3344fc │ │ │ │ │ │ │ │ 00332994 : │ │ │ │ @@ -228665,31 +228665,31 @@ │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 984a84 │ │ │ │ + bl 984acc │ │ │ │ ldr r1, [pc, #232] @ 332ad4 │ │ │ │ mov r9, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 984c7c │ │ │ │ + bl 984cc4 │ │ │ │ ldr r1, [pc, #212] @ 332ad8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 984a84 │ │ │ │ + bl 984acc │ │ │ │ str r9, [sp, #24] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ mov r4, r1 │ │ │ │ - bl 72ada8 │ │ │ │ + bl 72adf0 │ │ │ │ subs ip, r0, #0 │ │ │ │ blt 332ab0 │ │ │ │ str ip, [sp, #8] │ │ │ │ asr ip, ip, #31 │ │ │ │ str ip, [sp, #12] │ │ │ │ add ip, sp, #24 │ │ │ │ str ip, [sp, #16] │ │ │ │ @@ -228720,24 +228720,24 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #40] @ 332ae0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ b 332a6c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r8, r7, r8, ror #8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq r6, r4, ip, lsr #19 │ │ │ │ - rsbseq r6, r1, r8, lsl #20 │ │ │ │ - rsbseq sp, r2, r4, lsl r7 │ │ │ │ + ldrsheq r6, [r4], #-156 @ 0xffffff64 @ │ │ │ │ + rsbseq r6, r1, r8, asr sl │ │ │ │ + rsbseq sp, r2, r4, ror #14 │ │ │ │ addseq r8, r7, r8, lsr #7 │ │ │ │ - rsbeq r0, ip, r0, lsr r0 │ │ │ │ + rsbeq r0, ip, r0, lsl #1 │ │ │ │ │ │ │ │ 00332ae4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #200] @ 332bc4 │ │ │ │ @@ -228749,25 +228749,25 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 984a84 │ │ │ │ + bl 984acc │ │ │ │ ldr r1, [pc, #156] @ 332bd0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 984c7c │ │ │ │ + bl 984cc4 │ │ │ │ ldr r1, [pc, #140] @ 332bd4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 984a84 │ │ │ │ + bl 984acc │ │ │ │ add ip, sp, #8 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ str ip, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 515d60 │ │ │ │ @@ -228790,17 +228790,17 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r8, r7, r0, lsr #6 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq r6, r4, r4, ror #16 │ │ │ │ - rsbseq r6, r1, r4, asr #17 │ │ │ │ - ldrsbeq sp, [r2], #-80 @ 0xffffffb0 @ │ │ │ │ + ldrheq r6, [r4], #-132 @ 0xffffff7c @ │ │ │ │ + rsbseq r6, r1, r4, lsl r9 │ │ │ │ + rsbseq sp, r2, r0, lsr #12 │ │ │ │ umullseq r8, r7, r8, r2 │ │ │ │ │ │ │ │ 00332bdc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -228899,15 +228899,15 @@ │ │ │ │ ldr r1, [pc, #132] @ 332dd8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 984a84 │ │ │ │ + bl 984acc │ │ │ │ mov r3, #0 │ │ │ │ mov r2, sp │ │ │ │ str r3, [sp] │ │ │ │ bl 512b50 │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 581060 │ │ │ │ @@ -228927,15 +228927,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r8, [r7], r4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq lr, r2, r8, ror #29 │ │ │ │ + rsbseq lr, r2, r8, lsr pc │ │ │ │ addseq r8, r7, ip, lsl #1 │ │ │ │ │ │ │ │ 00332de0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -228973,71 +228973,71 @@ │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r2, [pc, #1076] @ 3332b0 │ │ │ │ ldr fp, [r3, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, r2 │ │ │ │ - bl 979a90 │ │ │ │ + bl 979ad8 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ beq 333250 │ │ │ │ ldr r1, [pc, #1040] @ 3332b4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldr r1, [pc, #1028] @ 3332b8 │ │ │ │ ldrd r2, [fp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldr r1, [pc, #1012] @ 3332bc │ │ │ │ ldrd r2, [fp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldr r1, [pc, #996] @ 3332c0 │ │ │ │ ldrd r2, [fp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldr r1, [pc, #980] @ 3332c4 │ │ │ │ ldrd r2, [fp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldr r1, [pc, #964] @ 3332c8 │ │ │ │ ldr r2, [fp, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldrb r3, [fp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq 333214 │ │ │ │ ldr r2, [pc, #936] @ 3332cc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #932] @ 3332d0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldrb r3, [fp, #45] @ 0x2d │ │ │ │ cmp r3, #0 │ │ │ │ beq 333208 │ │ │ │ ldr r2, [pc, #908] @ 3332d4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #904] @ 3332d8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldr r5, [r5] │ │ │ │ cmp r5, #0 │ │ │ │ bne 332e50 │ │ │ │ mov r0, r8 │ │ │ │ - bl 915698 │ │ │ │ + bl 9156e0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ bl 581060 │ │ │ │ ldr r2, [pc, #860] @ 3332dc │ │ │ │ ldr r3, [pc, #792] @ 33329c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -229056,166 +229056,166 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r2, [pc, #748] @ 3332b0 │ │ │ │ mov r1, #5 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr fp, [r3, #4] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 979a90 │ │ │ │ + bl 979ad8 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ beq 333238 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldrb r3, [fp, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 333220 │ │ │ │ ldrd r2, [fp, #16] │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldr r2, [fp, #24] │ │ │ │ cmp r2, #0 │ │ │ │ beq 332f58 │ │ │ │ ldr r1, [pc, #700] @ 3332e0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ b 332f58 │ │ │ │ ldr r2, [pc, #632] @ 3332b0 │ │ │ │ mov r1, #3 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr fp, [r3, #4] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 979a90 │ │ │ │ + bl 979ad8 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ beq 333244 │ │ │ │ ldr r1, [pc, #640] @ 3332e4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldr r1, [pc, #628] @ 3332e8 │ │ │ │ ldrd r2, [fp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldr r1, [pc, #612] @ 3332ec │ │ │ │ ldrd r2, [fp, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldr r1, [pc, #596] @ 3332f0 │ │ │ │ ldrd r2, [fp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldr r1, [pc, #580] @ 3332f4 │ │ │ │ ldrd r2, [fp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldr r1, [pc, #564] @ 3332f8 │ │ │ │ ldrd r2, [fp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldr r1, [pc, #548] @ 3332fc │ │ │ │ ldrd r2, [fp, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldr r1, [pc, #532] @ 333300 │ │ │ │ ldr r2, [fp, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ b 332f58 │ │ │ │ ldr r2, [pc, #428] @ 3332b0 │ │ │ │ mov r1, #2 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr fp, [r3, #4] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 979a90 │ │ │ │ + bl 979ad8 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ beq 33325c │ │ │ │ ldr r1, [pc, #468] @ 333304 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldr r1, [pc, #456] @ 333308 │ │ │ │ ldrd r2, [fp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldr r1, [pc, #440] @ 33330c │ │ │ │ ldrd r2, [fp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldr r1, [pc, #424] @ 333310 │ │ │ │ ldr r2, [fp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ b 332f58 │ │ │ │ ldr r2, [pc, #304] @ 3332b0 │ │ │ │ mov r1, #4 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr fp, [r3, #4] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 979a90 │ │ │ │ + bl 979ad8 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ beq 333268 │ │ │ │ ldr r1, [pc, #360] @ 333314 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldr r1, [pc, #348] @ 333318 │ │ │ │ ldrd r2, [fp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldr r1, [pc, #332] @ 33331c │ │ │ │ ldrd r2, [fp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldr r1, [pc, #316] @ 333320 │ │ │ │ ldrd r2, [fp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldr r1, [pc, #300] @ 333324 │ │ │ │ ldr r2, [fp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ b 332f58 │ │ │ │ ldr r2, [pc, #280] @ 333328 │ │ │ │ add r2, pc, r2 │ │ │ │ b 332f48 │ │ │ │ ldr r2, [pc, #272] @ 33332c │ │ │ │ add r2, pc, r2 │ │ │ │ b 332f24 │ │ │ │ ldr r1, [pc, #264] @ 333330 │ │ │ │ ldrd r2, [fp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ b 333000 │ │ │ │ ldr r3, [pc, #244] @ 333334 │ │ │ │ add r3, pc, r3 │ │ │ │ b 332fe8 │ │ │ │ ldr r3, [pc, #236] @ 333338 │ │ │ │ add r3, pc, r3 │ │ │ │ b 33305c │ │ │ │ @@ -229236,57 +229236,57 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 25351c │ │ │ │ addseq r8, r7, r4, lsr #32 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x00977ff4 │ │ │ │ - ldrsheq sl, [pc], #-120 @ │ │ │ │ - strheq pc, [fp], #-200 @ 0xffffff38 @ │ │ │ │ - rsbeq pc, fp, r0, ror sp @ │ │ │ │ + rsbseq sl, pc, r8, asr #16 │ │ │ │ + rsbeq pc, fp, r8, lsl #26 │ │ │ │ + rsbeq pc, fp, r0, asr #27 │ │ │ │ andeq r3, r0, r4, ror #19 │ │ │ │ - rsbeq pc, fp, r8, asr ip @ │ │ │ │ - rsbeq pc, fp, r4, ror #24 │ │ │ │ - rsbeq pc, fp, r0, ror #24 │ │ │ │ - rsbeq pc, fp, ip, asr ip @ │ │ │ │ - rsbeq pc, fp, r8, asr ip @ │ │ │ │ - rsbeq pc, fp, r4, asr ip @ │ │ │ │ - ldrheq ip, [r6], #-188 @ 0xffffff44 @ │ │ │ │ - rsbeq pc, fp, ip, lsr ip @ │ │ │ │ - @ instruction: 0x0076cb98 │ │ │ │ - rsbeq pc, fp, ip, lsr #24 │ │ │ │ + rsbeq pc, fp, r8, lsr #25 │ │ │ │ + strheq pc, [fp], #-196 @ 0xffffff3c @ │ │ │ │ + strheq pc, [fp], #-192 @ 0xffffff40 @ │ │ │ │ + rsbeq pc, fp, ip, lsr #25 │ │ │ │ + rsbeq pc, fp, r8, lsr #25 │ │ │ │ + rsbeq pc, fp, r4, lsr #25 │ │ │ │ + rsbseq ip, r6, ip, lsl #24 │ │ │ │ + rsbeq pc, fp, ip, lsl #25 │ │ │ │ + rsbseq ip, r6, r8, ror #23 │ │ │ │ + rsbeq pc, fp, ip, ror ip @ │ │ │ │ umullseq r7, r7, ip, lr @ │ │ │ │ - rsbeq pc, fp, r4, lsr fp @ │ │ │ │ - @ instruction: 0x006bfa98 │ │ │ │ - rsbeq pc, fp, ip, lsl fp @ │ │ │ │ - strheq pc, [fp], #-160 @ 0xffffff60 @ │ │ │ │ - rsbeq pc, fp, r8, lsl #22 │ │ │ │ - @ instruction: 0x006bfa98 │ │ │ │ - strdeq pc, [fp], #-168 @ 0xffffff58 @ │ │ │ │ - strdeq pc, [fp], #-168 @ 0xffffff58 @ │ │ │ │ - rsbeq pc, fp, ip, ror #20 │ │ │ │ - rsbeq pc, fp, ip, asr #19 │ │ │ │ - rsbeq pc, fp, r0, asr sl @ │ │ │ │ - strdeq pc, [fp], #-148 @ 0xffffff6c @ │ │ │ │ - strdeq pc, [fp], #-144 @ 0xffffff70 @ │ │ │ │ - rsbeq pc, fp, r0, asr r9 @ │ │ │ │ - ldrdeq pc, [fp], #-148 @ 0xffffff6c @ │ │ │ │ - rsbeq pc, fp, r8, ror r9 @ │ │ │ │ - rsbeq pc, fp, r4, asr r9 @ │ │ │ │ - rsbeq pc, fp, r0, ror #18 │ │ │ │ - strdeq r1, [fp], #-4 @ │ │ │ │ - rsbeq r1, fp, r8, ror #1 │ │ │ │ - rsbeq pc, fp, r8, ror #18 │ │ │ │ - ldrheq sl, [r4], #-20 @ 0xffffffec @ │ │ │ │ - rsbseq sl, r4, r8, lsr #3 │ │ │ │ - @ instruction: 0x0074a19c │ │ │ │ - @ instruction: 0x0074a190 │ │ │ │ - rsbseq sl, r4, r4, lsl #3 │ │ │ │ - ldrheq sl, [pc], #-56 @ │ │ │ │ - rsbeq pc, fp, r8, asr r9 @ │ │ │ │ + rsbeq pc, fp, r4, lsl #23 │ │ │ │ + rsbeq pc, fp, r8, ror #21 │ │ │ │ + rsbeq pc, fp, ip, ror #22 │ │ │ │ + rsbeq pc, fp, r0, lsl #22 │ │ │ │ + rsbeq pc, fp, r8, asr fp @ │ │ │ │ + rsbeq pc, fp, r8, ror #21 │ │ │ │ + rsbeq pc, fp, r8, asr #22 │ │ │ │ + rsbeq pc, fp, r8, asr #22 │ │ │ │ + strheq pc, [fp], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq pc, fp, ip, lsl sl @ │ │ │ │ + rsbeq pc, fp, r0, lsr #21 │ │ │ │ + rsbeq pc, fp, r4, asr #20 │ │ │ │ + rsbeq pc, fp, r0, asr #20 │ │ │ │ + rsbeq pc, fp, r0, lsr #19 │ │ │ │ + rsbeq pc, fp, r4, lsr #20 │ │ │ │ + rsbeq pc, fp, r8, asr #19 │ │ │ │ + rsbeq pc, fp, r4, lsr #19 │ │ │ │ + strheq pc, [fp], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq r1, fp, r4, asr #2 │ │ │ │ + rsbeq r1, fp, r8, lsr r1 │ │ │ │ + strheq pc, [fp], #-152 @ 0xffffff68 @ │ │ │ │ + rsbseq sl, r4, r4, lsl #4 │ │ │ │ + ldrsheq sl, [r4], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbseq sl, r4, ip, ror #3 │ │ │ │ + rsbseq sl, r4, r0, ror #3 │ │ │ │ + ldrsbeq sl, [r4], #-20 @ 0xffffffec @ │ │ │ │ + rsbseq sl, pc, r8, lsl #8 │ │ │ │ + rsbeq pc, fp, r8, lsr #19 │ │ │ │ andeq r0, r0, sp, asr #2 │ │ │ │ │ │ │ │ 00333354 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -229305,20 +229305,20 @@ │ │ │ │ bl 33476c │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 3333b4 │ │ │ │ ldr r1, [pc, #112] @ 333418 │ │ │ │ ldr r2, [r4] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r5 │ │ │ │ bl 581060 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9149a8 │ │ │ │ + bl 9149f0 │ │ │ │ ldr r2, [pc, #76] @ 33341c │ │ │ │ ldr r3, [pc, #64] @ 333414 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -229331,15 +229331,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00977ab0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq r6, r0, ip, lsl #1 │ │ │ │ + ldrsbeq r6, [r0], #-12 @ │ │ │ │ addseq r7, r7, ip, asr #20 │ │ │ │ │ │ │ │ 00333420 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -229358,20 +229358,20 @@ │ │ │ │ bl 33459c │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 333494 │ │ │ │ ldr r1, [pc, #148] @ 333508 │ │ │ │ ldrd r2, [r4] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3334e4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 915134 │ │ │ │ + bl 91517c │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r5 │ │ │ │ bl 581060 │ │ │ │ ldr r2, [pc, #100] @ 33350c │ │ │ │ ldr r3, [pc, #88] @ 333504 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -229388,22 +229388,22 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r1, [pc, #36] @ 333510 │ │ │ │ ldrd r2, [r4, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ b 33348c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r7, r7, r4, ror #19 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq pc, fp, ip, lsl #15 │ │ │ │ + ldrdeq pc, [fp], #-124 @ 0xffffff84 @ │ │ │ │ addseq r7, r7, r4, ror r9 │ │ │ │ - rsbeq pc, fp, r8, lsr #14 │ │ │ │ + rsbeq pc, fp, r8, ror r7 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r3, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r2, [pc, #532] @ 333748 │ │ │ │ @@ -229414,94 +229414,94 @@ │ │ │ │ ldr r1, [pc, #520] @ 333750 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 757cbc │ │ │ │ + bl 757d04 │ │ │ │ ldr r6, [pc, #492] @ 333754 │ │ │ │ add r6, pc, r6 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3336d4 │ │ │ │ mov r0, #32 │ │ │ │ bl 253504 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75b9c4 │ │ │ │ + bl 75ba0c │ │ │ │ bl 255ac0 │ │ │ │ ldr r3, [pc, #456] @ 333758 │ │ │ │ ldr r1, [pc, #456] @ 33375c │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r5] │ │ │ │ ldr r6, [r6, r3] │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r6 │ │ │ │ - bl 75ad24 │ │ │ │ + bl 75ad6c │ │ │ │ mov r2, r6 │ │ │ │ strd r0, [r5, #8] │ │ │ │ ldr r1, [pc, #424] @ 333760 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75a504 │ │ │ │ + bl 75a54c │ │ │ │ ldr r1, [pc, #412] @ 333764 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r0, [r5, #16] │ │ │ │ mov r0, r4 │ │ │ │ - bl 75a504 │ │ │ │ + bl 75a54c │ │ │ │ ldr r1, [pc, #392] @ 333768 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r0, [r5, #17] │ │ │ │ mov r0, r4 │ │ │ │ - bl 75a504 │ │ │ │ + bl 75a54c │ │ │ │ ldr r1, [pc, #372] @ 33376c │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r0, [r5, #18] │ │ │ │ mov r0, r4 │ │ │ │ - bl 75a504 │ │ │ │ + bl 75a54c │ │ │ │ ldr r1, [pc, #352] @ 333770 │ │ │ │ mov r2, sp │ │ │ │ add r1, pc, r1 │ │ │ │ strb r0, [r5, #19] │ │ │ │ mov r0, r4 │ │ │ │ - bl 75a504 │ │ │ │ + bl 75a54c │ │ │ │ ldr r3, [sp] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r3, #1 │ │ │ │ strbeq r3, [r5, #20] │ │ │ │ strb r0, [r5, #21] │ │ │ │ beq 333640 │ │ │ │ mov r0, sp │ │ │ │ - bl 99bf74 │ │ │ │ + bl 99bfbc │ │ │ │ ldr r2, [pc, #300] @ 333774 │ │ │ │ ldr r1, [pc, #300] @ 333778 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75ae9c │ │ │ │ + bl 75aee4 │ │ │ │ ldr r1, [pc, #280] @ 33377c │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r5, #28] │ │ │ │ mov r0, r4 │ │ │ │ - bl 75ea34 │ │ │ │ + bl 75ea7c │ │ │ │ mov r4, r0 │ │ │ │ - bl 97f994 │ │ │ │ + bl 97f9dc │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, r5, #24 │ │ │ │ mov r8, r0 │ │ │ │ - bl 8c5600 │ │ │ │ + bl 8c5648 │ │ │ │ mov r0, r8 │ │ │ │ - bl 97a480 │ │ │ │ + bl 97a4c8 │ │ │ │ cmp r4, #0 │ │ │ │ beq 3336c0 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 333728 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -229526,43 +229526,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 98692c │ │ │ │ + bl 986974 │ │ │ │ b 3336c0 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #84] @ 333784 │ │ │ │ ldr r1, [pc, #84] @ 333788 │ │ │ │ ldr r0, [pc, #84] @ 33378c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ addseq r7, r7, r4, ror #17 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r8, fp, ip, asr r4 │ │ │ │ + rsbeq r8, fp, ip, lsr #9 │ │ │ │ @ instruction: 0x009778b8 │ │ │ │ andeq r4, r0, ip, ror #13 │ │ │ │ - rsbseq r5, r4, r8, ror #27 │ │ │ │ - rsbeq pc, fp, r8, lsr #21 │ │ │ │ - rsbseq r6, r2, r0, lsr #22 │ │ │ │ - rsbseq r4, r1, ip, ror #15 │ │ │ │ - @ instruction: 0x006bfa9c │ │ │ │ - ldrdeq r1, [lr], #-68 @ 0xffffffbc @ │ │ │ │ - rsbeq pc, fp, r0, ror #11 │ │ │ │ - rsbseq r1, r5, r0, lsr #30 │ │ │ │ - ldrdeq pc, [fp], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbseq r5, r4, r8, lsr lr │ │ │ │ + strdeq pc, [fp], #-168 @ 0xffffff58 @ │ │ │ │ + rsbseq r6, r2, r0, ror fp │ │ │ │ + rsbseq r4, r1, ip, lsr r8 │ │ │ │ + rsbeq pc, fp, ip, ror #21 │ │ │ │ + rsbeq r1, lr, r4, lsr #10 │ │ │ │ + rsbeq pc, fp, r0, lsr r6 @ │ │ │ │ + rsbseq r1, r5, r0, ror pc │ │ │ │ + rsbeq pc, fp, r8, lsr #12 │ │ │ │ addseq r7, r7, r0, asr #14 │ │ │ │ - rsbseq r9, pc, r4, lsr #30 │ │ │ │ - rsbeq sp, sl, r8, lsl #13 │ │ │ │ - rsbeq sp, sl, r0, lsr #13 │ │ │ │ + rsbseq r9, pc, r4, ror pc @ │ │ │ │ + ldrdeq sp, [sl], #-104 @ 0xffffff98 @ │ │ │ │ + strdeq sp, [sl], #-96 @ 0xffffffa0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #420] @ 33394c │ │ │ │ ldr r4, [pc, #420] @ 333950 │ │ │ │ ldr r3, [pc, #420] @ 333954 │ │ │ │ @@ -229572,37 +229572,37 @@ │ │ │ │ sub sp, sp, #24 │ │ │ │ mov r6, r1 │ │ │ │ mov r1, r4 │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - bl 757cbc │ │ │ │ + bl 757d04 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33386c │ │ │ │ ldr r7, [pc, #368] @ 333958 │ │ │ │ ldr r2, [pc, #368] @ 33395c │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r7, #20 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [pc, #344] @ 333960 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ add r7, r7, #44 @ 0x2c │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 758210 │ │ │ │ + bl 758258 │ │ │ │ ldr r2, [pc, #324] @ 333964 │ │ │ │ mov r3, #9 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [sp] │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ mov r4, #0 │ │ │ │ str r4, [sp, #12] │ │ │ │ str r4, [sp, #16] │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ cmp r3, r4 │ │ │ │ beq 3338b0 │ │ │ │ mov r0, r8 │ │ │ │ @@ -229628,23 +229628,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 7581fc │ │ │ │ + bl 758244 │ │ │ │ ldr r1, [pc, #172] @ 33396c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 253f9c │ │ │ │ b 33386c │ │ │ │ mov r0, r5 │ │ │ │ - bl 7581fc │ │ │ │ + bl 758244 │ │ │ │ ldr r1, [pc, #144] @ 333970 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 253f9c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, r4 │ │ │ │ @@ -229667,57 +229667,57 @@ │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 253f9c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ b 333904 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r7, r7, r0, ror r6 │ │ │ │ - @ instruction: 0x006bf494 │ │ │ │ + rsbeq pc, fp, r4, ror #9 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq r9, pc, r0, ror lr @ │ │ │ │ - rsbeq pc, fp, ip, asr r4 @ │ │ │ │ + rsbseq r9, pc, r0, asr #29 │ │ │ │ + rsbeq pc, fp, ip, lsr #9 │ │ │ │ andeq r0, r0, r9, asr #2 │ │ │ │ - rsbeq pc, fp, r8, asr #8 │ │ │ │ + @ instruction: 0x006bf498 │ │ │ │ addseq r7, r7, r8, lsr #11 │ │ │ │ - strdeq pc, [fp], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbeq pc, fp, ip, lsr #7 │ │ │ │ - rsbeq pc, fp, r4, lsr #7 │ │ │ │ + rsbeq pc, fp, r0, asr #8 │ │ │ │ + strdeq pc, [fp], #-60 @ 0xffffffc4 @ │ │ │ │ + strdeq pc, [fp], #-52 @ 0xffffffcc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #196] @ 333a54 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r1 │ │ │ │ mov r1, r7 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757cbc │ │ │ │ + bl 757d04 │ │ │ │ cmp r0, #0 │ │ │ │ beq 333a14 │ │ │ │ ldr r5, [pc, #164] @ 333a58 │ │ │ │ ldr r2, [pc, #164] @ 333a5c │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, r5, #80 @ 0x50 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #372 @ 0x174 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 758210 │ │ │ │ + bl 758258 │ │ │ │ ldr r2, [pc, #116] @ 333a60 │ │ │ │ mov r3, #9 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq 333a34 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ mov r0, #0 │ │ │ │ @@ -229725,26 +229725,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 7581fc │ │ │ │ + bl 758244 │ │ │ │ ldr r1, [pc, #32] @ 333a64 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 253f9c │ │ │ │ b 333a14 │ │ │ │ - strheq pc, [fp], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbseq r9, pc, r4, lsr #25 │ │ │ │ - @ instruction: 0x006bf294 │ │ │ │ - rsbeq pc, fp, r0, lsl #5 │ │ │ │ - @ instruction: 0x006bf294 │ │ │ │ + rsbeq pc, fp, r8, lsl #6 │ │ │ │ + ldrsheq r9, [pc], #-196 @ │ │ │ │ + rsbeq pc, fp, r4, ror #5 │ │ │ │ + ldrdeq pc, [fp], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq pc, fp, r4, ror #5 │ │ │ │ │ │ │ │ 00333a68 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3888] @ 0xf30 │ │ │ │ ldr r2, [pc, #464] @ 333c50 │ │ │ │ @@ -229757,46 +229757,46 @@ │ │ │ │ sub sp, sp, #172 @ 0xac │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ mov r3, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 75172c │ │ │ │ + bl 751774 │ │ │ │ add r3, r5, #108 @ 0x6c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ add r5, r5, #116 @ 0x74 │ │ │ │ ldr r4, [pc, #396] @ 333c64 │ │ │ │ add r4, pc, r4 │ │ │ │ mov sl, r0 │ │ │ │ - bl 758210 │ │ │ │ + bl 758258 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #24 │ │ │ │ str r5, [sp] │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #160] @ 0xa0 │ │ │ │ mov r7, r0 │ │ │ │ - bl 7007b8 │ │ │ │ + bl 700800 │ │ │ │ ldr ip, [pc, #348] @ 333c68 │ │ │ │ ldr r3, [pc, #348] @ 333c6c │ │ │ │ mvn r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r4, ip] │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 979b00 │ │ │ │ + bl 979b48 │ │ │ │ ldr r3, [pc, #312] @ 333c70 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r5, [r3] │ │ │ │ cmp r5, #0 │ │ │ │ beq 333c08 │ │ │ │ mov r8, r0 │ │ │ │ add r6, sp, #160 @ 0xa0 │ │ │ │ @@ -229805,15 +229805,15 @@ │ │ │ │ bl 253504 │ │ │ │ ldr r3, [r5, #712] @ 0x2c8 │ │ │ │ asr r2, r3, #31 │ │ │ │ mov r4, r0 │ │ │ │ str r3, [r4] │ │ │ │ mov r0, r5 │ │ │ │ str r2, [r4, #4] │ │ │ │ - bl 75bb04 │ │ │ │ + bl 75bb4c │ │ │ │ str r0, [r4, #8] │ │ │ │ ldr r3, [r5, #108] @ 0x6c │ │ │ │ str r3, [r4, #16] │ │ │ │ asr r3, r3, #31 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr r3, [r7, #200] @ 0xc8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -229863,17 +229863,17 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ umullseq r7, r7, ip, r3 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq r9, pc, r0, asr #23 │ │ │ │ - rsbeq r7, sl, r4, ror #18 │ │ │ │ - strheq r7, [sl], #-224 @ 0xffffff20 @ │ │ │ │ + rsbseq r9, pc, r0, lsl ip @ │ │ │ │ + strheq r7, [sl], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq r7, sl, r0, lsl #30 │ │ │ │ addseq r7, r7, r8, asr #6 │ │ │ │ andeq r4, r0, ip, ror #13 │ │ │ │ andeq r4, r0, ip, lsr r7 │ │ │ │ andeq r1, r0, r4, ror #16 │ │ │ │ addseq r7, r7, ip, lsl #4 │ │ │ │ │ │ │ │ 00333c78 : │ │ │ │ @@ -229882,15 +229882,15 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r0, [pc, #512] @ 333e90 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r8, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 75865c │ │ │ │ + bl 7586a4 │ │ │ │ subs fp, r0, #0 │ │ │ │ beq 333e88 │ │ │ │ ldr r9, [pc, #484] @ 333e94 │ │ │ │ mov r6, fp │ │ │ │ add r9, pc, r9 │ │ │ │ mov r7, #0 │ │ │ │ str fp, [sp, #12] │ │ │ │ @@ -229936,15 +229936,15 @@ │ │ │ │ str r1, [r4, #20] │ │ │ │ strb ip, [r4, #24] │ │ │ │ mov r1, r9 │ │ │ │ strb r2, [r4, #25] │ │ │ │ strb r3, [r4, #26] │ │ │ │ str r0, [r4] │ │ │ │ mov r0, sl │ │ │ │ - bl 75940c │ │ │ │ + bl 759454 │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ cmp r5, #0 │ │ │ │ strb r0, [r4, #36] @ 0x24 │ │ │ │ beq 333d98 │ │ │ │ mov r0, r5 │ │ │ │ bl 255ac0 │ │ │ │ @@ -230007,16 +230007,16 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r5, fp │ │ │ │ b 333e60 │ │ │ │ - rsbeq r7, sl, r8, asr #25 │ │ │ │ - @ instruction: 0x006b749c │ │ │ │ + rsbeq r7, sl, r8, lsl sp │ │ │ │ + rsbeq r7, fp, ip, ror #9 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ │ │ │ │ 00333e9c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -230037,26 +230037,26 @@ │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r0, #4 │ │ │ │ sub sp, sp, #12 │ │ │ │ bl 253504 │ │ │ │ ldr r5, [pc, #88] @ 333f4c │ │ │ │ add r5, pc, r5 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7007b8 │ │ │ │ + bl 700800 │ │ │ │ ldr ip, [pc, #76] @ 333f50 │ │ │ │ ldr r3, [pc, #76] @ 333f54 │ │ │ │ mvn r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r5, ip] │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 979b00 │ │ │ │ + bl 979b48 │ │ │ │ str r0, [r4] │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -230075,29 +230075,29 @@ │ │ │ │ ldr r5, [pc, #180] @ 334028 │ │ │ │ ldr r4, [pc, #180] @ 33402c │ │ │ │ sub sp, sp, #8 │ │ │ │ add r8, pc, r8 │ │ │ │ add r4, pc, r4 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r7, r0 │ │ │ │ - bl 75172c │ │ │ │ + bl 751774 │ │ │ │ add r3, r8, #108 @ 0x6c │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r6, r0 │ │ │ │ - bl 758210 │ │ │ │ + bl 758258 │ │ │ │ add ip, r8, #116 @ 0x74 │ │ │ │ mov r1, r4 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldrb r4, [r0, #152] @ 0x98 │ │ │ │ cmp r4, #0 │ │ │ │ beq 333fe0 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 337a28 │ │ │ │ @@ -230105,52 +230105,52 @@ │ │ │ │ ldr r1, [pc, #72] @ 334034 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #136 @ 0x88 │ │ │ │ mov r2, #152 @ 0x98 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq r9, pc, r0, ror #13 │ │ │ │ - rsbeq r7, sl, ip, lsl #9 │ │ │ │ - rsbeq r7, sl, r0, ror #19 │ │ │ │ - rsbeq lr, fp, r4, lsr #26 │ │ │ │ - rsbeq lr, fp, r0, ror #24 │ │ │ │ + rsbseq r9, pc, r0, lsr r7 @ │ │ │ │ + ldrdeq r7, [sl], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq r7, sl, r0, lsr sl │ │ │ │ + rsbeq lr, fp, r4, ror sp │ │ │ │ + strheq lr, [fp], #-192 @ 0xffffff40 @ │ │ │ │ │ │ │ │ 00334038 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #4 │ │ │ │ mov r4, r1 │ │ │ │ - bl 752018 │ │ │ │ + bl 752060 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3340a4 │ │ │ │ - bl 75172c │ │ │ │ + bl 751774 │ │ │ │ ldr ip, [pc, #128] @ 3340f0 │ │ │ │ ldr r2, [pc, #128] @ 3340f4 │ │ │ │ ldr r1, [pc, #128] @ 3340f8 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #108 @ 0x6c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 33a95c │ │ │ │ ldr r3, [pc, #80] @ 3340fc │ │ │ │ ldr ip, [pc, #80] @ 334100 │ │ │ │ @@ -230158,50 +230158,50 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #164 @ 0xa4 │ │ │ │ mov r2, #162 @ 0xa2 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r9, pc, r4, ror #11 │ │ │ │ - @ instruction: 0x006a7390 │ │ │ │ - ldrdeq r7, [sl], #-136 @ 0xffffff78 @ │ │ │ │ - rsbseq r9, pc, r4, lsr #11 │ │ │ │ - rsbeq lr, fp, r8, lsl #25 │ │ │ │ - @ instruction: 0x006beb98 │ │ │ │ + rsbseq r9, pc, r4, lsr r6 @ │ │ │ │ + rsbeq r7, sl, r0, ror #7 │ │ │ │ + rsbeq r7, sl, r8, lsr #18 │ │ │ │ + ldrsheq r9, [pc], #-84 @ │ │ │ │ + ldrdeq lr, [fp], #-200 @ 0xffffff38 @ │ │ │ │ + rsbeq lr, fp, r8, ror #23 │ │ │ │ │ │ │ │ 00334108 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #124] @ 33419c │ │ │ │ ldr r3, [pc, #124] @ 3341a0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 75c240 │ │ │ │ + bl 75c288 │ │ │ │ ldr r1, [pc, #96] @ 3341a4 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, sp │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ - bl 758644 │ │ │ │ + bl 75868c │ │ │ │ ldr r2, [pc, #76] @ 3341a8 │ │ │ │ ldr r3, [pc, #64] @ 3341a0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r0, [sp] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -230229,25 +230229,25 @@ │ │ │ │ ldr r0, [pc, #568] @ 3343fc │ │ │ │ sub sp, sp, #28 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 253cb4 │ │ │ │ ldr r4, [pc, #556] @ 334400 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 75172c │ │ │ │ + bl 751774 │ │ │ │ ldr ip, [pc, #544] @ 334404 │ │ │ │ ldr r2, [pc, #544] @ 334408 │ │ │ │ ldr r1, [pc, #544] @ 33440c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #108 @ 0x6c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r2, [r0, #256] @ 0x100 │ │ │ │ cmp r2, #0 │ │ │ │ beq 3343e8 │ │ │ │ ldr r9, [r2] │ │ │ │ ldr r1, [pc, #500] @ 334410 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r9 │ │ │ │ @@ -230337,19 +230337,19 @@ │ │ │ │ adc r7, r7, #0 │ │ │ │ cmp r7, fp │ │ │ │ cmpeq sl, r9 │ │ │ │ add r6, r6, #16 │ │ │ │ bne 3342a4 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ - bl 9146c8 │ │ │ │ + bl 914710 │ │ │ │ mov r0, r4 │ │ │ │ bl 253810 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9828f0 │ │ │ │ + bl 982938 │ │ │ │ cmp r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 3343b4 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 2533b4 │ │ │ │ mov r0, r4 │ │ │ │ @@ -230366,27 +230366,27 @@ │ │ │ │ bl 253f9c │ │ │ │ b 3342f0 │ │ │ │ ldr r1, [pc, #60] @ 33442c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 253f9c │ │ │ │ b 334394 │ │ │ │ - rsbseq r9, r4, ip, lsr #4 │ │ │ │ + rsbseq r9, r4, ip, ror r2 │ │ │ │ addseq r6, r7, ip, asr #24 │ │ │ │ - rsbseq r9, pc, r0, ror r4 @ │ │ │ │ - rsbeq r7, sl, ip, lsl r2 │ │ │ │ - rsbeq r7, sl, r4, ror #14 │ │ │ │ - rsbeq lr, fp, ip, asr fp │ │ │ │ + rsbseq r9, pc, r0, asr #9 │ │ │ │ + rsbeq r7, sl, ip, ror #4 │ │ │ │ + strheq r7, [sl], #-116 @ 0xffffff8c @ │ │ │ │ + rsbeq lr, fp, ip, lsr #23 │ │ │ │ andeq r4, r0, ip, ror #13 │ │ │ │ - rsbeq lr, fp, r4, lsl fp │ │ │ │ - rsbeq lr, fp, r4, lsl fp │ │ │ │ - rsbseq fp, sl, ip, asr #16 │ │ │ │ - rsbeq lr, fp, r0, lsl #21 │ │ │ │ - rsbeq lr, fp, r4, ror #20 │ │ │ │ - rsbeq lr, fp, ip, lsl #19 │ │ │ │ + rsbeq lr, fp, r4, ror #22 │ │ │ │ + rsbeq lr, fp, r4, ror #22 │ │ │ │ + @ instruction: 0x007ab89c │ │ │ │ + ldrdeq lr, [fp], #-160 @ 0xffffff60 @ │ │ │ │ + strheq lr, [fp], #-164 @ 0xffffff5c @ │ │ │ │ + ldrdeq lr, [fp], #-156 @ 0xffffff64 @ │ │ │ │ │ │ │ │ 00334430 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r0, #2 │ │ │ │ @@ -230396,26 +230396,26 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #48] @ 334498 │ │ │ │ strb r3, [r4] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 72fb90 │ │ │ │ + bl 72fbd8 │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ strb r0, [r4, #1] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ addseq r6, r7, ip, asr #19 │ │ │ │ andeq r1, r0, r8, lsr r8 │ │ │ │ - rsbseq r2, r1, r4, ror #28 │ │ │ │ + ldrheq r2, [r1], #-228 @ 0xffffff1c @ │ │ │ │ │ │ │ │ 0033449c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r0, #4 │ │ │ │ @@ -230424,15 +230424,15 @@ │ │ │ │ ldr r5, [pc, #52] @ 3344f4 │ │ │ │ ldr r3, [pc, #52] @ 3344f8 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 9a2714 │ │ │ │ + bl 9a275c │ │ │ │ str r0, [r4] │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ @@ -230467,50 +230467,50 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #184 @ 0xb8 │ │ │ │ mov r2, #288 @ 0x120 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r9, pc, r8, lsl #2 │ │ │ │ - rsbeq lr, fp, r8, lsl #17 │ │ │ │ - strdeq lr, [fp], #-108 @ 0xffffff94 @ │ │ │ │ + rsbseq r9, pc, r8, asr r1 @ │ │ │ │ + ldrdeq lr, [fp], #-136 @ 0xffffff78 @ │ │ │ │ + rsbeq lr, fp, ip, asr #14 │ │ │ │ │ │ │ │ 00334598 : │ │ │ │ b 393824 │ │ │ │ │ │ │ │ 0033459c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r0, #24 │ │ │ │ sub sp, sp, #8 │ │ │ │ bl 253504 │ │ │ │ mov r4, r0 │ │ │ │ - bl 75172c │ │ │ │ + bl 751774 │ │ │ │ ldr ip, [pc, #104] @ 334630 │ │ │ │ ldr r2, [pc, #104] @ 334634 │ │ │ │ ldr r1, [pc, #104] @ 334638 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #108 @ 0x6c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r0, #76] @ 0x4c │ │ │ │ strd r2, [r4] │ │ │ │ bl 39382c │ │ │ │ cmn r1, #1 │ │ │ │ cmneq r0, #1 │ │ │ │ movne r3, #1 │ │ │ │ @@ -230521,26 +230521,26 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r9, pc, ip, lsl #1 │ │ │ │ - rsbeq r6, sl, r4, lsr lr │ │ │ │ - rsbeq r7, sl, r0, lsl #7 │ │ │ │ + ldrsbeq r9, [pc], #-12 @ │ │ │ │ + rsbeq r6, sl, r4, lsl #29 │ │ │ │ + ldrdeq r7, [sl], #-48 @ 0xffffffd0 @ │ │ │ │ │ │ │ │ 0033463c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - bl 7163a8 │ │ │ │ + bl 7163f0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9828f0 │ │ │ │ + bl 982938 │ │ │ │ cmp r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 334670 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2533b4 │ │ │ │ mov r0, r5 │ │ │ │ @@ -230554,65 +230554,65 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #84] @ 3346f0 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 253cb4 │ │ │ │ mov r4, r0 │ │ │ │ - bl 75b1ac │ │ │ │ + bl 75b1f4 │ │ │ │ ldr r1, [pc, #68] @ 3346f4 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 758650 │ │ │ │ + bl 758698 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9828f0 │ │ │ │ + bl 982938 │ │ │ │ cmp r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 3346d8 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2533b4 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r8, r4, r8, asr sp │ │ │ │ + rsbseq r8, r4, r8, lsr #27 │ │ │ │ @ instruction: 0xfffff0d8 │ │ │ │ │ │ │ │ 003346f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #84] @ 334764 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 253cb4 │ │ │ │ mov r4, r0 │ │ │ │ - bl 75b1ac │ │ │ │ + bl 75b1f4 │ │ │ │ ldr r1, [pc, #68] @ 334768 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 758650 │ │ │ │ + bl 758698 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9828f0 │ │ │ │ + bl 982938 │ │ │ │ cmp r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 33474c │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2533b4 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r8, r4, r4, ror #25 │ │ │ │ + rsbseq r8, r4, r4, lsr sp │ │ │ │ @ instruction: 0xfffff24c │ │ │ │ │ │ │ │ 0033476c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -230620,32 +230620,32 @@ │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #176] @ 33483c │ │ │ │ add r6, pc, r6 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r2, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 75c30c │ │ │ │ + bl 75c354 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 334808 │ │ │ │ ldr ip, [pc, #144] @ 334840 │ │ │ │ ldr r2, [pc, #144] @ 334844 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #232 @ 0xe8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #4 │ │ │ │ bl 253504 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r5, #96 @ 0x60 │ │ │ │ - bl 9a2714 │ │ │ │ + bl 9a275c │ │ │ │ str r0, [r4] │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -230657,28 +230657,28 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #48] @ 334850 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #44] @ 334854 │ │ │ │ add r3, r3, #204 @ 0xcc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 3347e8 │ │ │ │ - rsbeq lr, fp, r0, lsl #13 │ │ │ │ - rsbseq r8, r4, ip, asr ip │ │ │ │ - rsbseq r8, pc, r8, lsr #29 │ │ │ │ - rsbeq lr, fp, ip, ror r6 │ │ │ │ - rsbeq lr, fp, r0, lsl #12 │ │ │ │ - rsbseq r8, pc, ip, lsr lr @ │ │ │ │ - rsbeq lr, fp, r4, lsr #8 │ │ │ │ + ldrdeq lr, [fp], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbseq r8, r4, ip, lsr #25 │ │ │ │ + ldrsheq r8, [pc], #-232 @ │ │ │ │ + rsbeq lr, fp, ip, asr #13 │ │ │ │ + rsbeq lr, fp, r0, asr r6 │ │ │ │ + rsbseq r8, pc, ip, lsl #29 │ │ │ │ + rsbeq lr, fp, r4, ror r4 │ │ │ │ muleq r0, r1, r1 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 334868 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757664 │ │ │ │ + b 7576ac │ │ │ │ addeq sl, r9, r4, asr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #1448] @ 334e2c │ │ │ │ ldr r2, [pc, #1448] @ 334e30 │ │ │ │ @@ -230686,15 +230686,15 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ mov r3, #134217728 @ 0x8000000 │ │ │ │ ldr r5, [pc, #1412] @ 334e38 │ │ │ │ ldr r9, [pc, #1412] @ 334e3c │ │ │ │ ldr r2, [pc, #1412] @ 334e40 │ │ │ │ mov sl, #1 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r8, #0 │ │ │ │ @@ -230712,524 +230712,524 @@ │ │ │ │ mov r3, #23 │ │ │ │ str r3, [r0, #156] @ 0x9c │ │ │ │ ldr r3, [pc, #1360] @ 334e50 │ │ │ │ strb sl, [r0, #146] @ 0x92 │ │ │ │ add r3, pc, r3 │ │ │ │ strd r8, [ip, #216] @ 0xd8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75cc3c │ │ │ │ + bl 75cc84 │ │ │ │ ldr r2, [pc, #1340] @ 334e54 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [pc, #1328] @ 334e58 │ │ │ │ - bl 75d71c │ │ │ │ + bl 75d764 │ │ │ │ ldr r3, [pc, #1324] @ 334e5c │ │ │ │ ldr r2, [pc, #1324] @ 334e60 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75cc3c │ │ │ │ + bl 75cc84 │ │ │ │ ldr r2, [pc, #1300] @ 334e64 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [pc, #1288] @ 334e68 │ │ │ │ - bl 75d71c │ │ │ │ + bl 75d764 │ │ │ │ ldr r3, [pc, #1284] @ 334e6c │ │ │ │ ldr r2, [pc, #1284] @ 334e70 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75cc3c │ │ │ │ + bl 75cc84 │ │ │ │ ldr r2, [pc, #1260] @ 334e74 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [pc, #1248] @ 334e78 │ │ │ │ - bl 75d71c │ │ │ │ + bl 75d764 │ │ │ │ ldr r3, [pc, #1244] @ 334e7c │ │ │ │ ldr r2, [pc, #1244] @ 334e80 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75cc3c │ │ │ │ + bl 75cc84 │ │ │ │ ldr r2, [pc, #1220] @ 334e84 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [pc, #1208] @ 334e88 │ │ │ │ - bl 75d71c │ │ │ │ + bl 75d764 │ │ │ │ ldr r3, [pc, #1204] @ 334e8c │ │ │ │ ldr r2, [pc, #1204] @ 334e90 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75cc3c │ │ │ │ + bl 75cc84 │ │ │ │ ldr r2, [pc, #1180] @ 334e94 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [pc, #1168] @ 334e98 │ │ │ │ - bl 75d71c │ │ │ │ + bl 75d764 │ │ │ │ ldr r3, [pc, #1164] @ 334e9c │ │ │ │ ldr r2, [pc, #1164] @ 334ea0 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75cc3c │ │ │ │ + bl 75cc84 │ │ │ │ ldr r2, [pc, #1140] @ 334ea4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 75d71c │ │ │ │ + bl 75d764 │ │ │ │ ldr r3, [pc, #1124] @ 334ea8 │ │ │ │ ldr r2, [pc, #1124] @ 334eac │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #1116] @ 334eb0 │ │ │ │ mov r5, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 759494 │ │ │ │ + bl 7594dc │ │ │ │ ldr r2, [pc, #1084] @ 334eb4 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 75d71c │ │ │ │ + bl 75d764 │ │ │ │ ldr r3, [pc, #1068] @ 334eb8 │ │ │ │ ldr r6, [pc, #1068] @ 334ebc │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [pc, #1060] @ 334ec0 │ │ │ │ ldr r3, [pc, #1060] @ 334ec4 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 759494 │ │ │ │ + bl 7594dc │ │ │ │ ldr r2, [pc, #1028] @ 334ec8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 75d71c │ │ │ │ + bl 75d764 │ │ │ │ ldr r3, [pc, #1012] @ 334ecc │ │ │ │ ldr r6, [pc, #1012] @ 334ed0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [pc, #1004] @ 334ed4 │ │ │ │ ldr r3, [pc, #1004] @ 334ed8 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 759494 │ │ │ │ + bl 7594dc │ │ │ │ ldr r2, [pc, #972] @ 334edc │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 75d71c │ │ │ │ + bl 75d764 │ │ │ │ ldr r3, [pc, #956] @ 334ee0 │ │ │ │ ldr r6, [pc, #956] @ 334ee4 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [pc, #948] @ 334ee8 │ │ │ │ ldr r3, [pc, #948] @ 334eec │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 759494 │ │ │ │ + bl 7594dc │ │ │ │ ldr r2, [pc, #916] @ 334ef0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #904] @ 334ef4 │ │ │ │ - bl 75d71c │ │ │ │ + bl 75d764 │ │ │ │ ldr r3, [pc, #900] @ 334ef8 │ │ │ │ ldr r2, [pc, #900] @ 334efc │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75cc3c │ │ │ │ + bl 75cc84 │ │ │ │ ldr r2, [pc, #876] @ 334f00 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #864] @ 334f04 │ │ │ │ - bl 75d71c │ │ │ │ + bl 75d764 │ │ │ │ ldr r3, [pc, #860] @ 334f08 │ │ │ │ ldr r2, [pc, #860] @ 334f0c │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75cdb0 │ │ │ │ + bl 75cdf8 │ │ │ │ ldr r2, [pc, #836] @ 334f10 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #824] @ 334f14 │ │ │ │ - bl 75d71c │ │ │ │ + bl 75d764 │ │ │ │ ldr r3, [pc, #820] @ 334f18 │ │ │ │ ldr r2, [pc, #820] @ 334f1c │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75cdb0 │ │ │ │ + bl 75cdf8 │ │ │ │ ldr r2, [pc, #796] @ 334f20 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #784] @ 334f24 │ │ │ │ - bl 75d71c │ │ │ │ + bl 75d764 │ │ │ │ ldr r3, [pc, #780] @ 334f28 │ │ │ │ ldr r2, [pc, #780] @ 334f2c │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75cdb0 │ │ │ │ + bl 75cdf8 │ │ │ │ ldr r2, [pc, #756] @ 334f30 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #744] @ 334f34 │ │ │ │ - bl 75d71c │ │ │ │ + bl 75d764 │ │ │ │ ldr r3, [pc, #740] @ 334f38 │ │ │ │ ldr r2, [pc, #740] @ 334f3c │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75cdb0 │ │ │ │ + bl 75cdf8 │ │ │ │ ldr r2, [pc, #716] @ 334f40 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #704] @ 334f44 │ │ │ │ - bl 75d71c │ │ │ │ + bl 75d764 │ │ │ │ ldr r3, [pc, #700] @ 334f48 │ │ │ │ ldr r2, [pc, #700] @ 334f4c │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75cdb0 │ │ │ │ + bl 75cdf8 │ │ │ │ ldr r2, [pc, #676] @ 334f50 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #664] @ 334f54 │ │ │ │ - bl 75d71c │ │ │ │ + bl 75d764 │ │ │ │ ldr r3, [pc, #660] @ 334f58 │ │ │ │ ldr r2, [pc, #660] @ 334f5c │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75cc3c │ │ │ │ + bl 75cc84 │ │ │ │ ldr r2, [pc, #636] @ 334f60 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #624] @ 334f64 │ │ │ │ - bl 75d71c │ │ │ │ + bl 75d764 │ │ │ │ ldr r3, [pc, #620] @ 334f68 │ │ │ │ ldr r2, [pc, #620] @ 334f6c │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75cdb0 │ │ │ │ + bl 75cdf8 │ │ │ │ ldr r2, [pc, #596] @ 334f70 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 75d71c │ │ │ │ + bl 75d764 │ │ │ │ ldr r6, [pc, #580] @ 334f74 │ │ │ │ ldr r3, [pc, #580] @ 334f78 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ stm sp, {r3, sl} │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ - bl 75b88c │ │ │ │ + bl 75b8d4 │ │ │ │ ldr r2, [pc, #548] @ 334f7c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #536] @ 334f80 │ │ │ │ - bl 75d71c │ │ │ │ + bl 75d764 │ │ │ │ ldr r3, [pc, #532] @ 334f84 │ │ │ │ ldr r2, [pc, #532] @ 334f88 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75cc3c │ │ │ │ + bl 75cc84 │ │ │ │ ldr r2, [pc, #508] @ 334f8c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 75d71c │ │ │ │ + bl 75d764 │ │ │ │ ldr r6, [pc, #492] @ 334f90 │ │ │ │ ldr r0, [pc, #492] @ 334f94 │ │ │ │ add r6, pc, r6 │ │ │ │ str sl, [sp, #4] │ │ │ │ ldr r0, [r7, r0] │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 75b88c │ │ │ │ + bl 75b8d4 │ │ │ │ ldr r2, [pc, #456] @ 334f98 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 75d71c │ │ │ │ + bl 75d764 │ │ │ │ ldr r6, [pc, #440] @ 334f9c │ │ │ │ ldr r0, [pc, #440] @ 334fa0 │ │ │ │ ldr r3, [pc, #440] @ 334fa4 │ │ │ │ ldr r2, [pc, #440] @ 334fa8 │ │ │ │ add r6, pc, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ stm sp, {r0, r5} │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 759494 │ │ │ │ + bl 7594dc │ │ │ │ ldr r2, [pc, #404] @ 334fac │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 75d71c │ │ │ │ - ldrheq r8, [pc], #-236 @ │ │ │ │ - rsbeq r6, sl, r8, ror fp │ │ │ │ - rsbeq r7, sl, r4, asr #1 │ │ │ │ - rsbseq r0, r2, ip, ror lr │ │ │ │ + b 75d764 │ │ │ │ + rsbseq r8, pc, ip, lsl #30 │ │ │ │ + rsbeq r6, sl, r8, asr #23 │ │ │ │ + rsbeq r7, sl, r4, lsl r1 │ │ │ │ + rsbseq r0, r2, ip, asr #29 │ │ │ │ andeq pc, r7, r0, lsl #30 │ │ │ │ andeq r1, r0, r0, lsl #18 │ │ │ │ - rsbeq lr, fp, r4, asr #12 │ │ │ │ + @ instruction: 0x006be694 │ │ │ │ addseq r6, r7, r4, asr #10 │ │ │ │ andeq r0, r0, r8, ror lr │ │ │ │ andeq r2, r0, r0, ror r1 │ │ │ │ - rsbeq lr, fp, r4, lsr r5 │ │ │ │ - rsbeq lr, fp, r8, lsr r5 │ │ │ │ + rsbeq lr, fp, r4, lsl #11 │ │ │ │ + rsbeq lr, fp, r8, lsl #11 │ │ │ │ strheq r2, [r0], -r8 │ │ │ │ andeq r1, r0, r4, lsr r8 │ │ │ │ - rsbeq lr, fp, ip, lsl r5 │ │ │ │ - rsbeq ip, fp, r8, asr pc │ │ │ │ + rsbeq lr, fp, ip, ror #10 │ │ │ │ + rsbeq ip, fp, r8, lsr #31 │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ andeq r1, r0, r4, lsr #15 │ │ │ │ - strdeq lr, [fp], #-68 @ 0xffffffbc @ │ │ │ │ - rsbseq r0, r5, ip, lsr #9 │ │ │ │ + rsbeq lr, fp, r4, asr #10 │ │ │ │ + ldrsheq r0, [r5], #-76 @ 0xffffffb4 @ │ │ │ │ andeq r1, r0, r0, asr #30 │ │ │ │ andeq r1, r0, r4, lsl r7 │ │ │ │ - ldrdeq lr, [fp], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbeq lr, fp, r4, lsl #10 │ │ │ │ + rsbeq lr, fp, r8, lsr #10 │ │ │ │ + rsbeq lr, fp, r4, asr r5 │ │ │ │ andeq r1, r0, r4, lsl #29 │ │ │ │ andeq r1, r0, r4, lsl #13 │ │ │ │ - strheq lr, [fp], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbeq lr, fp, r8, asr #9 │ │ │ │ + rsbeq lr, fp, ip, lsl #10 │ │ │ │ + rsbeq lr, fp, r8, lsl r5 │ │ │ │ andeq r1, r0, r8, asr #27 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ - rsbeq lr, fp, ip, lsr #9 │ │ │ │ + strdeq lr, [fp], #-76 @ 0xffffffb4 @ │ │ │ │ andeq r2, r0, r0, lsr r3 │ │ │ │ - rsbeq lr, fp, r8, lsr #9 │ │ │ │ + strdeq lr, [fp], #-72 @ 0xffffffb8 @ │ │ │ │ strdeq r1, [r0], -r0 │ │ │ │ - rsbeq lr, fp, r4, lsr #9 │ │ │ │ + strdeq lr, [fp], #-68 @ 0xffffffbc @ │ │ │ │ strdeq r1, [r0], -r0 │ │ │ │ - rsbeq lr, fp, ip, lsr #9 │ │ │ │ - rsbeq lr, fp, ip, lsl #9 │ │ │ │ + strdeq lr, [fp], #-76 @ 0xffffffb4 @ │ │ │ │ + ldrdeq lr, [fp], #-76 @ 0xffffffb4 @ │ │ │ │ andeq r2, r0, r0, ror r4 │ │ │ │ - rsbeq r6, sl, r8, ror #22 │ │ │ │ + strheq r6, [sl], #-184 @ 0xffffff48 @ │ │ │ │ andeq r1, r0, r0, lsr r3 │ │ │ │ - rsbeq lr, fp, r0, lsl #9 │ │ │ │ - rsbeq lr, fp, r8, asr r4 │ │ │ │ + ldrdeq lr, [fp], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq lr, fp, r8, lsr #9 │ │ │ │ andeq r1, r0, r4, lsr sl │ │ │ │ - rsbeq lr, fp, r0, ror #8 │ │ │ │ + strheq lr, [fp], #-64 @ 0xffffffc0 @ │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ - rsbeq lr, fp, r8, ror #8 │ │ │ │ - rsbseq ip, r5, r8, lsl #4 │ │ │ │ + strheq lr, [fp], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbseq ip, r5, r8, asr r2 │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ - rsbeq lr, fp, ip, asr #8 │ │ │ │ - rsbeq lr, fp, ip, ror #8 │ │ │ │ + @ instruction: 0x006be49c │ │ │ │ + strheq lr, [fp], #-76 @ 0xffffffb4 @ │ │ │ │ andeq r1, r0, r0, ror #23 │ │ │ │ andeq r1, r0, r8, lsr r4 │ │ │ │ - rsbeq lr, fp, r8, asr r4 │ │ │ │ - rsbeq lr, fp, ip, ror r4 │ │ │ │ + rsbeq lr, fp, r8, lsr #9 │ │ │ │ + rsbeq lr, fp, ip, asr #9 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, asr #22 │ │ │ │ - rsbeq lr, fp, r8, ror #8 │ │ │ │ - rsbeq lr, fp, r8, ror r4 │ │ │ │ + strheq lr, [fp], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq lr, fp, r8, asr #9 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, lsr sl │ │ │ │ - rsbeq lr, fp, r0, ror #8 │ │ │ │ - rsbeq lr, fp, r0, ror r4 │ │ │ │ + strheq lr, [fp], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq lr, fp, r0, asr #9 │ │ │ │ andeq r0, r0, r8, lsr #18 │ │ │ │ muleq r0, r0, r9 │ │ │ │ - rsbeq lr, fp, ip, asr r4 │ │ │ │ - ldrsbeq r1, [r5], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq lr, fp, ip, lsr #9 │ │ │ │ + rsbseq r1, r5, ip, lsr #26 │ │ │ │ andeq r0, r0, r4, ror lr │ │ │ │ andeq r0, r0, r0, lsl #17 │ │ │ │ - rsbeq lr, fp, ip, asr r4 │ │ │ │ - rsbeq lr, fp, ip, ror #8 │ │ │ │ + rsbeq lr, fp, ip, lsr #9 │ │ │ │ + strheq lr, [fp], #-76 @ 0xffffffb4 @ │ │ │ │ andeq r0, r0, r8, ror r7 │ │ │ │ andeq r0, r0, r0, ror #15 │ │ │ │ - rsbeq lr, fp, r4, asr r4 │ │ │ │ - rsbeq lr, fp, r0, ror r4 │ │ │ │ + rsbeq lr, fp, r4, lsr #9 │ │ │ │ + rsbeq lr, fp, r0, asr #9 │ │ │ │ andeq r1, r0, ip, lsl #20 │ │ │ │ muleq r0, r0, r2 │ │ │ │ - rsbeq lr, fp, r8, asr r4 │ │ │ │ - rsbeq lr, fp, r4, asr r4 │ │ │ │ + rsbeq lr, fp, r8, lsr #9 │ │ │ │ + rsbeq lr, fp, r4, lsr #9 │ │ │ │ andeq r0, r0, r0, lsr r6 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - rsbeq lr, fp, r0, asr #8 │ │ │ │ - rsbeq lr, fp, ip, asr r4 │ │ │ │ + @ instruction: 0x006be490 │ │ │ │ + rsbeq lr, fp, ip, lsr #9 │ │ │ │ @ instruction: 0xfffffb1c │ │ │ │ - rsbeq lr, fp, ip, asr #8 │ │ │ │ - rsbeq lr, fp, r4, ror #8 │ │ │ │ + @ instruction: 0x006be49c │ │ │ │ + strheq lr, [fp], #-68 @ 0xffffffbc @ │ │ │ │ andeq r0, r0, r4, lsr r2 │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ - rsbeq lr, fp, r4, asr r4 │ │ │ │ - rsbeq r6, fp, r0, lsl #24 │ │ │ │ + rsbeq lr, fp, r4, lsr #9 │ │ │ │ + rsbeq r6, fp, r0, asr ip │ │ │ │ andeq r4, r0, r4, ror ip │ │ │ │ - rsbeq lr, fp, r8, lsr r4 │ │ │ │ - rsbeq sp, sp, r8, lsr #20 │ │ │ │ + rsbeq lr, fp, r8, lsl #9 │ │ │ │ + rsbeq sp, sp, r8, ror sl │ │ │ │ andeq r2, r0, r8, lsl #13 │ │ │ │ muleq r0, ip, r5 │ │ │ │ - rsbeq lr, fp, r8, asr #8 │ │ │ │ - rsbeq lr, fp, r8, asr #8 │ │ │ │ + @ instruction: 0x006be498 │ │ │ │ + @ instruction: 0x006be498 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 75c240 │ │ │ │ + bl 75c288 │ │ │ │ mov r1, r4 │ │ │ │ - bl 75bef4 │ │ │ │ + bl 75bf3c │ │ │ │ subs r2, r0, #0 │ │ │ │ beq 335000 │ │ │ │ ldr r1, [pc, #100] @ 335050 │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 75bc30 │ │ │ │ + b 75bc78 │ │ │ │ ldr r3, [pc, #76] @ 335054 │ │ │ │ ldr ip, [pc, #76] @ 335058 │ │ │ │ ldr r1, [pc, #76] @ 33505c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #560 @ 0x230 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq lr, fp, r0, lsr #3 │ │ │ │ - rsbseq r8, pc, r8, lsr r7 @ │ │ │ │ - rsbeq lr, fp, r4, lsl #5 │ │ │ │ - rsbeq lr, fp, r8, ror #4 │ │ │ │ + strdeq lr, [fp], #-16 @ │ │ │ │ + rsbseq r8, pc, r8, lsl #15 │ │ │ │ + ldrdeq lr, [fp], #-36 @ 0xffffffdc @ │ │ │ │ + strheq lr, [fp], #-40 @ 0xffffffd8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #320] @ 3351b8 │ │ │ │ ldr r2, [pc, #320] @ 3351bc │ │ │ │ ldr r1, [pc, #320] @ 3351c0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ add r1, r0, #96 @ 0x60 │ │ │ │ ldm r1, {r1, r2, r3} │ │ │ │ cmp r1, #0 │ │ │ │ moveq r1, #1 │ │ │ │ cmp r2, #0 │ │ │ │ moveq r2, #1 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r3, #1 │ │ │ │ str r1, [r0, #96] @ 0x60 │ │ │ │ str r2, [r0, #100] @ 0x64 │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 758218 │ │ │ │ + bl 758260 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3350fc │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 758228 │ │ │ │ + bl 758270 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 335170 │ │ │ │ bl 254b6c │ │ │ │ cmp r0, #7 │ │ │ │ bls 335194 │ │ │ │ ldr r1, [pc, #164] @ 3351c4 │ │ │ │ sub r5, r0, #8 │ │ │ │ @@ -231267,41 +231267,41 @@ │ │ │ │ ldr r0, [pc, #48] @ 3351d4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #44] @ 3351d8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - rsbseq r8, pc, r8, asr #13 │ │ │ │ - rsbeq r6, sl, r8, lsl #7 │ │ │ │ - ldrdeq r6, [sl], #-132 @ 0xffffff7c @ │ │ │ │ - ldrsbeq lr, [r2], #-12 @ │ │ │ │ - rsbseq lr, r2, r8, lsl #1 │ │ │ │ - rsbseq r8, pc, r8, lsr #11 │ │ │ │ - ldrdeq lr, [fp], #-4 @ │ │ │ │ - rsbeq lr, fp, ip, lsl #2 │ │ │ │ + rsbseq r8, pc, r8, lsl r7 @ │ │ │ │ + ldrdeq r6, [sl], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq r6, sl, r4, lsr #18 │ │ │ │ + rsbseq lr, r2, ip, lsr #2 │ │ │ │ + ldrsbeq lr, [r2], #-8 @ │ │ │ │ + ldrsheq r8, [pc], #-88 @ │ │ │ │ + rsbeq lr, fp, r4, lsr #2 │ │ │ │ + rsbeq lr, fp, ip, asr r1 │ │ │ │ andeq r0, r0, r6, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 758210 │ │ │ │ + bl 758258 │ │ │ │ ldr ip, [pc, #184] @ 3352bc │ │ │ │ ldr r2, [pc, #184] @ 3352c0 │ │ │ │ ldr r1, [pc, #184] @ 3352c4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ bl 253810 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ bl 253810 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ bl 253810 │ │ │ │ @@ -231332,17 +231332,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r8, pc, r0, asr #10 │ │ │ │ - strdeq r6, [sl], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbeq r6, sl, r4, asr #14 │ │ │ │ + @ instruction: 0x007f8590 │ │ │ │ + rsbeq r6, sl, ip, asr #4 │ │ │ │ + @ instruction: 0x006a6794 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 33532c │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 335330 │ │ │ │ @@ -231350,27 +231350,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ strb r4, [r0, #41] @ 0x29 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r8, pc, r0, ror #8 │ │ │ │ - rsbeq r6, sl, r8, lsl r1 │ │ │ │ - rsbeq r6, sl, r4, ror #12 │ │ │ │ + ldrheq r8, [pc], #-64 @ │ │ │ │ + rsbeq r6, sl, r8, ror #2 │ │ │ │ + strheq r6, [sl], #-100 @ 0xffffff9c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 33539c │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 3353a0 │ │ │ │ @@ -231378,53 +231378,53 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ strb r4, [r0, #49] @ 0x31 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrsheq r8, [pc], #-48 @ │ │ │ │ - rsbeq r6, sl, r8, lsr #1 │ │ │ │ - strdeq r6, [sl], #-84 @ 0xffffffac @ │ │ │ │ + rsbseq r8, pc, r0, asr #8 │ │ │ │ + strdeq r6, [sl], #-8 @ │ │ │ │ + rsbeq r6, sl, r4, asr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 335404 │ │ │ │ ldr r2, [pc, #68] @ 335408 │ │ │ │ ldr r1, [pc, #68] @ 33540c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldrb r0, [r0, #49] @ 0x31 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r8, pc, r4, lsl #7 │ │ │ │ - rsbeq r6, sl, ip, lsr r0 │ │ │ │ - rsbeq r6, sl, r8, lsl #11 │ │ │ │ + ldrsbeq r8, [pc], #-52 @ │ │ │ │ + rsbeq r6, sl, ip, lsl #1 │ │ │ │ + ldrdeq r6, [sl], #-88 @ 0xffffffa8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 335474 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 335478 │ │ │ │ @@ -231432,79 +231432,79 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ strb r4, [r0, #50] @ 0x32 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r8, pc, r8, lsl r3 @ │ │ │ │ - ldrdeq r5, [sl], #-240 @ 0xffffff10 @ │ │ │ │ - rsbeq r6, sl, ip, lsl r5 │ │ │ │ + rsbseq r8, pc, r8, ror #6 │ │ │ │ + rsbeq r6, sl, r0, lsr #32 │ │ │ │ + rsbeq r6, sl, ip, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 3354dc │ │ │ │ ldr r2, [pc, #68] @ 3354e0 │ │ │ │ ldr r1, [pc, #68] @ 3354e4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldrb r0, [r0, #50] @ 0x32 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r8, pc, ip, lsr #5 │ │ │ │ - rsbeq r5, sl, r4, ror #30 │ │ │ │ - strheq r6, [sl], #-64 @ 0xffffffc0 @ │ │ │ │ + ldrsheq r8, [pc], #-44 @ │ │ │ │ + strheq r5, [sl], #-244 @ 0xffffff0c @ │ │ │ │ + rsbeq r6, sl, r0, lsl #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 335544 │ │ │ │ ldr r2, [pc, #68] @ 335548 │ │ │ │ ldr r1, [pc, #68] @ 33554c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldrb r0, [r0, #42] @ 0x2a │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r8, pc, r4, asr #4 │ │ │ │ - strdeq r5, [sl], #-236 @ 0xffffff14 @ │ │ │ │ - rsbeq r6, sl, r8, asr #8 │ │ │ │ + @ instruction: 0x007f8294 │ │ │ │ + rsbeq r5, sl, ip, asr #30 │ │ │ │ + @ instruction: 0x006a6498 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 3355b4 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 3355b8 │ │ │ │ @@ -231512,79 +231512,79 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ strb r4, [r0, #60] @ 0x3c │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrsbeq r8, [pc], #-24 @ │ │ │ │ - @ instruction: 0x006a5e90 │ │ │ │ - ldrdeq r6, [sl], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbseq r8, pc, r8, lsr #4 │ │ │ │ + rsbeq r5, sl, r0, ror #29 │ │ │ │ + rsbeq r6, sl, ip, lsr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 33561c │ │ │ │ ldr r2, [pc, #68] @ 335620 │ │ │ │ ldr r1, [pc, #68] @ 335624 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldrb r0, [r0, #60] @ 0x3c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r8, pc, ip, ror #2 │ │ │ │ - rsbeq r5, sl, r4, lsr #28 │ │ │ │ - rsbeq r6, sl, r0, ror r3 │ │ │ │ + ldrheq r8, [pc], #-28 @ │ │ │ │ + rsbeq r5, sl, r4, ror lr │ │ │ │ + rsbeq r6, sl, r0, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 335684 │ │ │ │ ldr r2, [pc, #68] @ 335688 │ │ │ │ ldr r1, [pc, #68] @ 33568c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldrb r0, [r0, #41] @ 0x29 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r8, pc, r4, lsl #2 │ │ │ │ - strheq r5, [sl], #-220 @ 0xffffff24 @ │ │ │ │ - rsbeq r6, sl, r8, lsl #6 │ │ │ │ + rsbseq r8, pc, r4, asr r1 @ │ │ │ │ + rsbeq r5, sl, ip, lsl #28 │ │ │ │ + rsbeq r6, sl, r8, asr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 3356f4 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 3356f8 │ │ │ │ @@ -231592,160 +231592,160 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ strb r4, [r0, #40] @ 0x28 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x007f8098 │ │ │ │ - rsbeq r5, sl, r0, asr sp │ │ │ │ - @ instruction: 0x006a629c │ │ │ │ + rsbseq r8, pc, r8, ror #1 │ │ │ │ + rsbeq r5, sl, r0, lsr #27 │ │ │ │ + rsbeq r6, sl, ip, ror #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 33575c │ │ │ │ ldr r2, [pc, #68] @ 335760 │ │ │ │ ldr r1, [pc, #68] @ 335764 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldrb r0, [r0, #40] @ 0x28 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r8, pc, ip, lsr #32 │ │ │ │ - rsbeq r5, sl, r4, ror #25 │ │ │ │ - rsbeq r6, sl, r0, lsr r2 │ │ │ │ + rsbseq r8, pc, ip, ror r0 @ │ │ │ │ + rsbeq r5, sl, r4, lsr sp │ │ │ │ + rsbeq r6, sl, r0, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl 758210 │ │ │ │ + bl 758258 │ │ │ │ ldr ip, [pc, #332] @ 3358e0 │ │ │ │ ldr r2, [pc, #332] @ 3358e4 │ │ │ │ ldr r1, [pc, #332] @ 3358e8 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ cmp r4, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 335870 │ │ │ │ ldr r0, [pc, #292] @ 3358ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 75923c │ │ │ │ + bl 759284 │ │ │ │ ldr r1, [pc, #284] @ 3358f0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 75a29c │ │ │ │ + bl 75a2e4 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 335810 │ │ │ │ ldr r1, [pc, #256] @ 3358f4 │ │ │ │ ldr r2, [r7, #76] @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 75a64c │ │ │ │ + bl 75a694 │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 335838 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7589d4 │ │ │ │ + bl 758a1c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - bl 75c240 │ │ │ │ + bl 75c288 │ │ │ │ ldr r1, [r8, #188] @ 0xbc │ │ │ │ mov r2, r5 │ │ │ │ - bl 75b85c │ │ │ │ + bl 75b8a4 │ │ │ │ ldr r1, [pc, #168] @ 3358f8 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 75a458 │ │ │ │ + bl 75a4a0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 335884 │ │ │ │ mov r4, #0 │ │ │ │ b 335810 │ │ │ │ ldr r0, [pc, #132] @ 3358fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 75923c │ │ │ │ + bl 759284 │ │ │ │ mov r5, r0 │ │ │ │ b 3357ec │ │ │ │ ldr r2, [pc, #116] @ 335900 │ │ │ │ ldr r1, [pc, #116] @ 335904 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #100 @ 0x64 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #104] @ 335908 │ │ │ │ ldr r3, [pc, #104] @ 33590c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r1, r6 │ │ │ │ - bl 75d880 │ │ │ │ + bl 75d8c8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 335868 │ │ │ │ ldr r1, [pc, #72] @ 335910 │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 75bc30 │ │ │ │ + bl 75bc78 │ │ │ │ mov r4, r0 │ │ │ │ b 335810 │ │ │ │ - ldrheq r7, [pc], #-240 @ │ │ │ │ - rsbeq r5, sl, ip, ror #24 │ │ │ │ - strheq r6, [sl], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbeq sp, fp, r4, lsr #22 │ │ │ │ - rsbeq sp, fp, r8, lsr #22 │ │ │ │ - rsbseq r3, r4, r4, lsl #23 │ │ │ │ - rsbeq sp, fp, r8, asr #21 │ │ │ │ - @ instruction: 0x006bda94 │ │ │ │ - ldrheq r7, [pc], #-236 @ │ │ │ │ - @ instruction: 0x006ab59c │ │ │ │ - ldrdeq sp, [fp], #-156 @ 0xffffff64 @ │ │ │ │ + rsbseq r8, pc, r0 │ │ │ │ + strheq r5, [sl], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq r6, sl, r8, lsl #4 │ │ │ │ + rsbeq sp, fp, r4, ror fp │ │ │ │ + rsbeq sp, fp, r8, ror fp │ │ │ │ + ldrsbeq r3, [r4], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq sp, fp, r8, lsl fp │ │ │ │ + rsbeq sp, fp, r4, ror #21 │ │ │ │ + rsbseq r7, pc, ip, lsl #30 │ │ │ │ + rsbeq fp, sl, ip, ror #11 │ │ │ │ + rsbeq sp, fp, ip, lsr #20 │ │ │ │ andeq r0, r0, r2, asr #8 │ │ │ │ - ldrdeq r6, [fp], #-12 @ │ │ │ │ + rsbeq r6, fp, ip, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 33597c │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #76] @ 335980 │ │ │ │ @@ -231753,55 +231753,55 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r3, [r0, #256] @ 0x100 │ │ │ │ strb r4, [r3, #5] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r7, pc, r4, lsl lr @ │ │ │ │ - rsbeq r5, sl, ip, asr #21 │ │ │ │ - rsbeq r6, sl, r8, lsl r0 │ │ │ │ + rsbseq r7, pc, r4, ror #28 │ │ │ │ + rsbeq r5, sl, ip, lsl fp │ │ │ │ + rsbeq r6, sl, r8, rrx │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 3359e8 │ │ │ │ ldr r2, [pc, #72] @ 3359ec │ │ │ │ ldr r1, [pc, #72] @ 3359f0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r3, [r0, #256] @ 0x100 │ │ │ │ ldrb r0, [r3, #5] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r7, pc, r4, lsr #27 │ │ │ │ - rsbeq r5, sl, ip, asr sl │ │ │ │ - rsbeq r5, sl, r8, lsr #31 │ │ │ │ + ldrsheq r7, [pc], #-212 @ │ │ │ │ + rsbeq r5, sl, ip, lsr #21 │ │ │ │ + strdeq r5, [sl], #-248 @ 0xffffff08 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 335a5c │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #76] @ 335a60 │ │ │ │ @@ -231809,55 +231809,55 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r3, [r0, #252] @ 0xfc │ │ │ │ strb r4, [r3] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r7, pc, r4, lsr sp @ │ │ │ │ - rsbeq r5, sl, ip, ror #19 │ │ │ │ - rsbeq r5, sl, r8, lsr pc │ │ │ │ + rsbseq r7, pc, r4, lsl #27 │ │ │ │ + rsbeq r5, sl, ip, lsr sl │ │ │ │ + rsbeq r5, sl, r8, lsl #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 335ac8 │ │ │ │ ldr r2, [pc, #72] @ 335acc │ │ │ │ ldr r1, [pc, #72] @ 335ad0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r3, [r0, #252] @ 0xfc │ │ │ │ ldrb r0, [r3] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r7, pc, r4, asr #25 │ │ │ │ - rsbeq r5, sl, ip, ror r9 │ │ │ │ - rsbeq r5, sl, r8, asr #29 │ │ │ │ + rsbseq r7, pc, r4, lsl sp @ │ │ │ │ + rsbeq r5, sl, ip, asr #19 │ │ │ │ + rsbeq r5, sl, r8, lsl pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #84] @ 335b40 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #80] @ 335b44 │ │ │ │ @@ -231865,29 +231865,29 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ eor r3, r4, #1 │ │ │ │ strb r4, [r0, #42] @ 0x2a │ │ │ │ strb r3, [r0, #43] @ 0x2b │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r7, pc, r4, asr ip @ │ │ │ │ - rsbeq r5, sl, ip, lsl #18 │ │ │ │ - rsbeq r5, sl, r8, asr lr │ │ │ │ + rsbseq r7, pc, r4, lsr #25 │ │ │ │ + rsbeq r5, sl, ip, asr r9 │ │ │ │ + rsbeq r5, sl, r8, lsr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #184] @ 335c1c │ │ │ │ sub sp, sp, #24 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -231903,26 +231903,26 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r4, [pc, #124] @ 335c30 │ │ │ │ ldr r3, [pc, #124] @ 335c34 │ │ │ │ add r4, pc, r4 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, r6 │ │ │ │ add ip, r0, #96 @ 0x60 │ │ │ │ str ip, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 91c754 │ │ │ │ + bl 91c79c │ │ │ │ ldr r2, [pc, #88] @ 335c38 │ │ │ │ ldr r3, [pc, #64] @ 335c24 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -231932,19 +231932,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r7, pc, r4, ror #23 │ │ │ │ + rsbseq r7, pc, r4, lsr ip @ │ │ │ │ addseq r5, r7, r4, lsr #5 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r5, sl, ip, asr #27 │ │ │ │ - rsbeq r5, sl, r8, ror r8 │ │ │ │ + rsbeq r5, sl, ip, lsl lr │ │ │ │ + rsbeq r5, sl, r8, asr #17 │ │ │ │ addseq r5, r7, r8, ror #4 │ │ │ │ andeq r4, r0, ip, ror #13 │ │ │ │ addseq r5, r7, ip, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -231964,24 +231964,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r0, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ asr ip, r2, #31 │ │ │ │ mov r0, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 97bbf4 │ │ │ │ + bl 97bc3c │ │ │ │ ldr r2, [pc, #80] @ 335d1c │ │ │ │ ldr r3, [pc, #64] @ 335d10 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -231991,19 +231991,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ - ldrsheq r7, [pc], #-164 @ │ │ │ │ + rsbseq r7, pc, r4, asr #22 │ │ │ │ @ instruction: 0x009751b4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - ldrdeq r5, [sl], #-204 @ 0xffffff34 @ │ │ │ │ - rsbeq r5, sl, r8, lsl #15 │ │ │ │ + rsbeq r5, sl, ip, lsr #26 │ │ │ │ + ldrdeq r5, [sl], #-120 @ 0xffffff88 @ │ │ │ │ addseq r5, r7, r0, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #192] @ 335df8 │ │ │ │ sub sp, sp, #28 │ │ │ │ @@ -232021,24 +232021,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 97bbf4 │ │ │ │ + bl 97bc3c │ │ │ │ ldr r2, [pc, #92] @ 335e0c │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r3, [sp, #8] │ │ │ │ strne r3, [r6, #32] │ │ │ │ ldr r3, [pc, #60] @ 335e00 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -232051,19 +232051,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r7, pc, r0, lsl sl @ │ │ │ │ + rsbseq r7, pc, r0, ror #20 │ │ │ │ ldrsbeq r5, [r7], r0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - strdeq r5, [sl], #-184 @ 0xffffff48 @ │ │ │ │ - rsbeq r5, sl, r4, lsr #13 │ │ │ │ + rsbeq r5, sl, r8, asr #24 │ │ │ │ + strdeq r5, [sl], #-100 @ 0xffffff9c @ │ │ │ │ addseq r5, r7, r0, ror r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #208] @ 335ef8 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -232081,31 +232081,31 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9143b8 │ │ │ │ + bl 914400 │ │ │ │ cmp r0, #0 │ │ │ │ beq 335eb4 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ bl 25e0cc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 913e70 │ │ │ │ + bl 913eb8 │ │ │ │ ldr r2, [pc, #80] @ 335f0c │ │ │ │ ldr r3, [pc, #64] @ 335f00 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -232115,19 +232115,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r7, pc, r0, lsr #18 │ │ │ │ + rsbseq r7, pc, r0, ror r9 @ │ │ │ │ addseq r4, r7, r0, ror #31 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r5, sl, r8, lsl #22 │ │ │ │ - strheq r5, [sl], #-84 @ 0xffffffac @ │ │ │ │ + rsbeq r5, sl, r8, asr fp │ │ │ │ + rsbeq r5, sl, r4, lsl #12 │ │ │ │ addseq r4, r7, r0, ror #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 335f5c │ │ │ │ ldr r2, [pc, #52] @ 335f60 │ │ │ │ @@ -232135,221 +232135,221 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 255ac0 │ │ │ │ - rsbseq r7, pc, ip, lsl r8 @ │ │ │ │ - ldrdeq r5, [sl], #-68 @ 0xffffffbc @ │ │ │ │ - rsbeq r5, sl, r0, lsr #20 │ │ │ │ + rsbseq r7, pc, ip, ror #16 │ │ │ │ + rsbeq r5, sl, r4, lsr #10 │ │ │ │ + rsbeq r5, sl, r0, ror sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 335fb4 │ │ │ │ ldr r2, [pc, #52] @ 335fb8 │ │ │ │ ldr r1, [pc, #52] @ 335fbc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 255ac0 │ │ │ │ - rsbseq r7, pc, r4, asr #15 │ │ │ │ - rsbeq r5, sl, ip, ror r4 │ │ │ │ - rsbeq r5, sl, r8, asr #19 │ │ │ │ + rsbseq r7, pc, r4, lsl r8 @ │ │ │ │ + rsbeq r5, sl, ip, asr #9 │ │ │ │ + rsbeq r5, sl, r8, lsl sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 33600c │ │ │ │ ldr r2, [pc, #52] @ 336010 │ │ │ │ ldr r1, [pc, #52] @ 336014 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 255ac0 │ │ │ │ - rsbseq r7, pc, ip, ror #14 │ │ │ │ - rsbeq r5, sl, r4, lsr #8 │ │ │ │ - rsbeq r5, sl, r0, ror r9 │ │ │ │ + ldrheq r7, [pc], #-124 @ │ │ │ │ + rsbeq r5, sl, r4, ror r4 │ │ │ │ + rsbeq r5, sl, r0, asr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 336064 │ │ │ │ ldr r2, [pc, #52] @ 336068 │ │ │ │ ldr r1, [pc, #52] @ 33606c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 255ac0 │ │ │ │ - rsbseq r7, pc, r4, lsl r7 @ │ │ │ │ - rsbeq r5, sl, ip, asr #7 │ │ │ │ - rsbeq r5, sl, r8, lsl r9 │ │ │ │ + rsbseq r7, pc, r4, ror #14 │ │ │ │ + rsbeq r5, sl, ip, lsl r4 │ │ │ │ + rsbeq r5, sl, r8, ror #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 3360bc │ │ │ │ ldr r2, [pc, #52] @ 3360c0 │ │ │ │ ldr r1, [pc, #52] @ 3360c4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 255ac0 │ │ │ │ - ldrheq r7, [pc], #-108 @ │ │ │ │ - rsbeq r5, sl, r4, ror r3 │ │ │ │ - rsbeq r5, sl, r0, asr #17 │ │ │ │ + rsbseq r7, pc, ip, lsl #14 │ │ │ │ + rsbeq r5, sl, r4, asr #7 │ │ │ │ + rsbeq r5, sl, r0, lsl r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 336114 │ │ │ │ ldr r2, [pc, #52] @ 336118 │ │ │ │ ldr r1, [pc, #52] @ 33611c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r0, [r0, #156] @ 0x9c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 255ac0 │ │ │ │ - rsbseq r7, pc, r4, ror #12 │ │ │ │ - rsbeq r5, sl, ip, lsl r3 │ │ │ │ - rsbeq r5, sl, r8, ror #16 │ │ │ │ + ldrheq r7, [pc], #-100 @ │ │ │ │ + rsbeq r5, sl, ip, ror #6 │ │ │ │ + strheq r5, [sl], #-136 @ 0xffffff78 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 33616c │ │ │ │ ldr r2, [pc, #52] @ 336170 │ │ │ │ ldr r1, [pc, #52] @ 336174 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r0, [r0, #164] @ 0xa4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 255ac0 │ │ │ │ - rsbseq r7, pc, ip, lsl #12 │ │ │ │ - rsbeq r5, sl, r4, asr #5 │ │ │ │ - rsbeq r5, sl, r0, lsl r8 │ │ │ │ + rsbseq r7, pc, ip, asr r6 @ │ │ │ │ + rsbeq r5, sl, r4, lsl r3 │ │ │ │ + rsbeq r5, sl, r0, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 3361c4 │ │ │ │ ldr r2, [pc, #52] @ 3361c8 │ │ │ │ ldr r1, [pc, #52] @ 3361cc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r0, [r0, #160] @ 0xa0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 255ac0 │ │ │ │ - ldrheq r7, [pc], #-84 @ │ │ │ │ - rsbeq r5, sl, ip, ror #4 │ │ │ │ - strheq r5, [sl], #-120 @ 0xffffff88 @ │ │ │ │ + rsbseq r7, pc, r4, lsl #12 │ │ │ │ + strheq r5, [sl], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbeq r5, sl, r8, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 33621c │ │ │ │ ldr r2, [pc, #52] @ 336220 │ │ │ │ ldr r1, [pc, #52] @ 336224 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r0, [r0, #152] @ 0x98 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 255ac0 │ │ │ │ - rsbseq r7, pc, ip, asr r5 @ │ │ │ │ - rsbeq r5, sl, r4, lsl r2 │ │ │ │ - rsbeq r5, sl, r0, ror #14 │ │ │ │ + rsbseq r7, pc, ip, lsr #11 │ │ │ │ + rsbeq r5, sl, r4, ror #4 │ │ │ │ + strheq r5, [sl], #-112 @ 0xffffff90 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 336278 │ │ │ │ ldr r2, [pc, #56] @ 33627c │ │ │ │ ldr r1, [pc, #56] @ 336280 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r3, [r0, #252] @ 0xfc │ │ │ │ ldr r0, [r3, #188] @ 0xbc │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 255ac0 │ │ │ │ - rsbseq r7, pc, r4, lsl #10 │ │ │ │ - strheq r5, [sl], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbeq r5, sl, r8, lsl #14 │ │ │ │ + rsbseq r7, pc, r4, asr r5 @ │ │ │ │ + rsbeq r5, sl, ip, lsl #4 │ │ │ │ + rsbeq r5, sl, r8, asr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #236] @ 336388 │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -232366,30 +232366,30 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r2, sp, #8 │ │ │ │ mov r3, r7 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 91cb68 │ │ │ │ + bl 91cbb0 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ bne 336364 │ │ │ │ cmp r1, #0 │ │ │ │ beq 336324 │ │ │ │ mov r0, r1 │ │ │ │ - bl 915750 │ │ │ │ + bl 915798 │ │ │ │ ldr r2, [pc, #112] @ 33639c │ │ │ │ ldr r3, [pc, #96] @ 336390 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -232404,22 +232404,22 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r6 │ │ │ │ mov r2, r7 │ │ │ │ bl 25d7a8 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq 336324 │ │ │ │ - bl 915750 │ │ │ │ + bl 915798 │ │ │ │ b 336324 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r7, pc, ip, lsr #9 │ │ │ │ + ldrsheq r7, [pc], #-76 @ │ │ │ │ addseq r4, r7, ip, ror #22 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - @ instruction: 0x006a5694 │ │ │ │ - rsbeq r5, sl, r0, asr #2 │ │ │ │ + rsbeq r5, sl, r4, ror #13 │ │ │ │ + @ instruction: 0x006a5190 │ │ │ │ @ instruction: 0x00974af0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr ip, [pc, #336] @ 336508 │ │ │ │ sub sp, sp, #80 @ 0x50 │ │ │ │ @@ -232436,15 +232436,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #76] @ 0x4c │ │ │ │ mov ip, #0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r4, [pc, #276] @ 33651c │ │ │ │ mov r1, #1 │ │ │ │ add r4, pc, r4 │ │ │ │ strb r1, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ ldrd r2, [r0, #88] @ 0x58 │ │ │ │ orrs ip, r2, r3 │ │ │ │ @@ -232485,15 +232485,15 @@ │ │ │ │ strb r3, [sp, #63] @ 0x3f │ │ │ │ add r3, sp, #24 │ │ │ │ add r2, sp, #20 │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, ip] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 91ce74 │ │ │ │ + bl 91cebc │ │ │ │ ldr r2, [pc, #88] @ 336524 │ │ │ │ ldr r3, [pc, #64] @ 336510 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -232503,19 +232503,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x007f7390 │ │ │ │ + rsbseq r7, pc, r0, ror #7 │ │ │ │ addseq r4, r7, r0, asr sl │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r5, sl, r8, ror r5 │ │ │ │ - rsbeq r5, sl, r4, lsr #32 │ │ │ │ + rsbeq r5, sl, r8, asr #11 │ │ │ │ + rsbeq r5, sl, r4, ror r0 │ │ │ │ addseq r4, r7, r4, lsl sl │ │ │ │ andeq r4, r0, ip, ror #13 │ │ │ │ addseq r4, r7, r0, asr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -232535,15 +232535,15 @@ │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [sp, #56] @ 0x38 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ add r9, sp, #8 │ │ │ │ mov r3, #0 │ │ │ │ mov fp, r9 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ add r6, r0, #32 │ │ │ │ mov r0, #8 │ │ │ │ @@ -232561,17 +232561,17 @@ │ │ │ │ str r5, [r0, #4] │ │ │ │ ldr fp, [fp] │ │ │ │ bne 3365a4 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9143b8 │ │ │ │ + bl 914400 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 913e70 │ │ │ │ + bl 913eb8 │ │ │ │ ldr r2, [pc, #84] @ 336658 │ │ │ │ ldr r3, [pc, #68] @ 33664c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -232582,19 +232582,19 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r7, pc, r8, lsl #4 │ │ │ │ + rsbseq r7, pc, r8, asr r2 @ │ │ │ │ addseq r4, r7, r8, asr #17 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r5, sl, ip, ror #7 │ │ │ │ - @ instruction: 0x006a4e98 │ │ │ │ + rsbeq r5, sl, ip, lsr r4 │ │ │ │ + rsbeq r4, sl, r8, ror #29 │ │ │ │ addseq r4, r7, r8, lsl r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 3366d0 │ │ │ │ ldr r2, [pc, #92] @ 3366d4 │ │ │ │ @@ -232602,32 +232602,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3366b4 │ │ │ │ - bl 75b9c4 │ │ │ │ + bl 75ba0c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 255ac0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrsbeq r7, [pc], #-0 @ │ │ │ │ - rsbeq r4, sl, r8, lsl #27 │ │ │ │ - ldrdeq r5, [sl], #-36 @ 0xffffffdc @ │ │ │ │ + rsbseq r7, pc, r0, lsr #2 │ │ │ │ + ldrdeq r4, [sl], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq r5, sl, r4, lsr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 336754 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 336758 │ │ │ │ @@ -232635,32 +232635,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ bl 253810 │ │ │ │ mov r0, r5 │ │ │ │ bl 255ac0 │ │ │ │ str r0, [r4, #44] @ 0x2c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r7, pc, ip, asr #32 │ │ │ │ - rsbeq r4, sl, r4, lsl #26 │ │ │ │ - rsbeq r5, sl, r0, asr r2 │ │ │ │ + @ instruction: 0x007f709c │ │ │ │ + rsbeq r4, sl, r4, asr sp │ │ │ │ + rsbeq r5, sl, r0, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 3367d8 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 3367dc │ │ │ │ @@ -232668,32 +232668,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ bl 253810 │ │ │ │ mov r0, r5 │ │ │ │ bl 255ac0 │ │ │ │ str r0, [r4, #36] @ 0x24 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r6, pc, r8, asr #31 │ │ │ │ - rsbeq r4, sl, r0, lsl #25 │ │ │ │ - rsbeq r5, sl, ip, asr #3 │ │ │ │ + rsbseq r7, pc, r8, lsl r0 @ │ │ │ │ + ldrdeq r4, [sl], #-192 @ 0xffffff40 @ │ │ │ │ + rsbeq r5, sl, ip, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 33685c │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 336860 │ │ │ │ @@ -232701,32 +232701,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ bl 253810 │ │ │ │ mov r0, r5 │ │ │ │ bl 255ac0 │ │ │ │ str r0, [r4, #28] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r6, pc, r4, asr #30 │ │ │ │ - strdeq r4, [sl], #-188 @ 0xffffff44 @ │ │ │ │ - rsbeq r5, sl, r8, asr #2 │ │ │ │ + @ instruction: 0x007f6f94 │ │ │ │ + rsbeq r4, sl, ip, asr #24 │ │ │ │ + @ instruction: 0x006a5198 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 3368e0 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 3368e4 │ │ │ │ @@ -232734,32 +232734,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ bl 253810 │ │ │ │ mov r0, r5 │ │ │ │ bl 255ac0 │ │ │ │ str r0, [r4, #24] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r6, pc, r0, asr #29 │ │ │ │ - rsbeq r4, sl, r8, ror fp │ │ │ │ - rsbeq r5, sl, r4, asr #1 │ │ │ │ + rsbseq r6, pc, r0, lsl pc @ │ │ │ │ + rsbeq r4, sl, r8, asr #23 │ │ │ │ + rsbeq r5, sl, r4, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 336964 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 336968 │ │ │ │ @@ -232767,32 +232767,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #156] @ 0x9c │ │ │ │ bl 253810 │ │ │ │ mov r0, r5 │ │ │ │ bl 255ac0 │ │ │ │ str r0, [r4, #156] @ 0x9c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r6, pc, ip, lsr lr @ │ │ │ │ - strdeq r4, [sl], #-164 @ 0xffffff5c @ │ │ │ │ - rsbeq r5, sl, r0, asr #32 │ │ │ │ + rsbseq r6, pc, ip, lsl #29 │ │ │ │ + rsbeq r4, sl, r4, asr #22 │ │ │ │ + @ instruction: 0x006a5090 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 3369e8 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 3369ec │ │ │ │ @@ -232800,32 +232800,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #164] @ 0xa4 │ │ │ │ bl 253810 │ │ │ │ mov r0, r5 │ │ │ │ bl 255ac0 │ │ │ │ str r0, [r4, #164] @ 0xa4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrheq r6, [pc], #-216 @ │ │ │ │ - rsbeq r4, sl, r0, ror sl │ │ │ │ - strheq r4, [sl], #-252 @ 0xffffff04 @ │ │ │ │ + rsbseq r6, pc, r8, lsl #28 │ │ │ │ + rsbeq r4, sl, r0, asr #21 │ │ │ │ + rsbeq r5, sl, ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 336a6c │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 336a70 │ │ │ │ @@ -232833,32 +232833,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #160] @ 0xa0 │ │ │ │ bl 253810 │ │ │ │ mov r0, r5 │ │ │ │ bl 255ac0 │ │ │ │ str r0, [r4, #160] @ 0xa0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r6, pc, r4, lsr sp @ │ │ │ │ - rsbeq r4, sl, ip, ror #19 │ │ │ │ - rsbeq r4, sl, r8, lsr pc │ │ │ │ + rsbseq r6, pc, r4, lsl #27 │ │ │ │ + rsbeq r4, sl, ip, lsr sl │ │ │ │ + rsbeq r4, sl, r8, lsl #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 336af0 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 336af4 │ │ │ │ @@ -232866,32 +232866,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #152] @ 0x98 │ │ │ │ bl 253810 │ │ │ │ mov r0, r5 │ │ │ │ bl 255ac0 │ │ │ │ str r0, [r4, #152] @ 0x98 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrheq r6, [pc], #-192 @ │ │ │ │ - rsbeq r4, sl, r8, ror #18 │ │ │ │ - strheq r4, [sl], #-228 @ 0xffffff1c @ │ │ │ │ + rsbseq r6, pc, r0, lsl #26 │ │ │ │ + strheq r4, [sl], #-152 @ 0xffffff68 @ │ │ │ │ + rsbeq r4, sl, r4, lsl #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #120] @ 336b8c │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r2 │ │ │ │ @@ -232900,15 +232900,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 501e88 │ │ │ │ cmp r0, #0 │ │ │ │ beq 336b6c │ │ │ │ ldr r0, [r5, #72] @ 0x48 │ │ │ │ @@ -232920,32 +232920,32 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r6, pc, r8, lsr #24 │ │ │ │ - rsbeq r4, sl, r8, lsr #28 │ │ │ │ - ldrdeq r4, [sl], #-140 @ 0xffffff74 @ │ │ │ │ + rsbseq r6, pc, r8, ror ip @ │ │ │ │ + rsbeq r4, sl, r8, ror lr │ │ │ │ + rsbeq r4, sl, ip, lsr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #160] @ 336c50 │ │ │ │ ldr r2, [pc, #160] @ 336c54 │ │ │ │ ldr r1, [pc, #160] @ 336c58 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ bl 253810 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ bl 253810 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ bl 253810 │ │ │ │ @@ -232969,17 +232969,17 @@ │ │ │ │ bl 253810 │ │ │ │ ldr r0, [r4, #256] @ 0x100 │ │ │ │ bl 253810 │ │ │ │ ldr r0, [r4, #72] @ 0x48 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 253810 │ │ │ │ - @ instruction: 0x007f6b94 │ │ │ │ - rsbeq r4, sl, ip, asr #16 │ │ │ │ - @ instruction: 0x006a4d98 │ │ │ │ + rsbseq r6, pc, r4, ror #23 │ │ │ │ + @ instruction: 0x006a489c │ │ │ │ + rsbeq r4, sl, r8, ror #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #236] @ 336d60 │ │ │ │ mov r4, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -232988,15 +232988,15 @@ │ │ │ │ ldr r2, [pc, #224] @ 336d68 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r7, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r1, [pc, #196] @ 336d6c │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r5, [r0, #252] @ 0xfc │ │ │ │ mov r0, r4 │ │ │ │ bl 2551b4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 336d10 │ │ │ │ @@ -233028,30 +233028,30 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r7, #124 @ 0x7c │ │ │ │ mov r2, #704 @ 0x2c0 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldrsbeq r6, [pc], #-164 @ │ │ │ │ - rsbeq r4, sl, ip, asr #25 │ │ │ │ - rsbeq r4, sl, r0, lsl #15 │ │ │ │ - rsbeq sp, fp, ip, ror r8 │ │ │ │ - rsbeq ip, fp, r0, lsr r7 │ │ │ │ - rsbeq ip, fp, r4, lsr #12 │ │ │ │ - rsbeq ip, fp, r8, asr r5 │ │ │ │ + rsbseq r6, pc, r4, lsr #22 │ │ │ │ + rsbeq r4, sl, ip, lsl sp │ │ │ │ + ldrdeq r4, [sl], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq sp, fp, ip, asr #17 │ │ │ │ + rsbeq ip, fp, r0, lsl #15 │ │ │ │ + rsbeq ip, fp, r4, ror r6 │ │ │ │ + rsbeq ip, fp, r8, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr lr, [pc, #356] @ 336ef8 │ │ │ │ ldr ip, [pc, #356] @ 336efc │ │ │ │ add lr, pc, lr │ │ │ │ @@ -233078,39 +233078,39 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ addeq r4, sp, #12 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 91c754 │ │ │ │ + bl 91c79c │ │ │ │ cmp r0, #0 │ │ │ │ beq 336ea4 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [r1] │ │ │ │ cmp r0, #0 │ │ │ │ beq 336e70 │ │ │ │ mov r1, r4 │ │ │ │ bl 512f2c │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 336e6c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 9156f4 │ │ │ │ + bl 91573c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 99c014 │ │ │ │ + bl 99c05c │ │ │ │ b 336eb0 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [r1, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq 336e94 │ │ │ │ mov r1, r4 │ │ │ │ bl 512f2c │ │ │ │ @@ -233120,15 +233120,15 @@ │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ bl 3351dc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ bl 254200 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 99c014 │ │ │ │ + bl 99c05c │ │ │ │ ldr r2, [pc, #92] @ 336f14 │ │ │ │ ldr r3, [pc, #64] @ 336efc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -233143,17 +233143,17 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r4, r7, r8, lsl #1 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r4, r7, r0, rrx │ │ │ │ andeq r3, r0, ip, asr r8 │ │ │ │ - rsbeq r4, sl, ip, lsl r6 │ │ │ │ - rsbseq r6, pc, r0, ror #18 │ │ │ │ - rsbeq r4, sl, r8, ror #22 │ │ │ │ + rsbeq r4, sl, ip, ror #12 │ │ │ │ + ldrheq r6, [pc], #-144 @ │ │ │ │ + strheq r4, [sl], #-184 @ 0xffffff48 @ │ │ │ │ addseq r3, r7, r4, ror #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3888] @ 0xf30 │ │ │ │ ldr ip, [pc, #636] @ 3371ac │ │ │ │ sub sp, sp, #192 @ 0xc0 │ │ │ │ @@ -233170,15 +233170,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #188] @ 0xbc │ │ │ │ mov ip, #0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r3, #0 │ │ │ │ mov lr, #1 │ │ │ │ strb lr, [sp, #24] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ strb lr, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ strb lr, [sp, #56] @ 0x38 │ │ │ │ @@ -233294,15 +233294,15 @@ │ │ │ │ strb r3, [sp, #175] @ 0xaf │ │ │ │ add r3, sp, #24 │ │ │ │ add r2, sp, #20 │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, lr] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 91cb68 │ │ │ │ + bl 91cbb0 │ │ │ │ ldr r2, [pc, #88] @ 3371c8 │ │ │ │ ldr r3, [pc, #64] @ 3371b4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #188] @ 0xbc │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -233312,19 +233312,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r6, pc, r8, lsl r8 @ │ │ │ │ + rsbseq r6, pc, r8, ror #16 │ │ │ │ @ instruction: 0x00973ed8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r4, sl, r0, lsl #20 │ │ │ │ - rsbeq r4, sl, ip, lsr #9 │ │ │ │ + rsbeq r4, sl, r0, asr sl │ │ │ │ + strdeq r4, [sl], #-76 @ 0xffffffb4 @ │ │ │ │ addseq r3, r7, r4, asr lr │ │ │ │ andeq r4, r0, ip, ror #13 │ │ │ │ addseq r3, r7, ip, lsr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -233344,24 +233344,24 @@ │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov r3, #0 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ add r5, r5, #72 @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 758210 │ │ │ │ + bl 758258 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ mov r3, #1 │ │ │ │ ldr r2, [pc, #484] @ 337444 │ │ │ │ strb r3, [r4, #50] @ 0x32 │ │ │ │ strh r2, [r4, #40] @ 0x28 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r3 │ │ │ │ bl 255cd0 │ │ │ │ @@ -233387,20 +233387,20 @@ │ │ │ │ ldr r2, [pc, #400] @ 337454 │ │ │ │ add r7, pc, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r4, #256] @ 0x100 │ │ │ │ mov r0, r6 │ │ │ │ - bl 75cce4 │ │ │ │ + bl 75cd2c │ │ │ │ ldr r2, [pc, #372] @ 337458 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r6 │ │ │ │ - bl 75d548 │ │ │ │ + bl 75d590 │ │ │ │ ldr r2, [r5, #104] @ 0x68 │ │ │ │ str r2, [r4, #180] @ 0xb4 │ │ │ │ ldr r2, [r5, #104] @ 0x68 │ │ │ │ mov r3, #1 │ │ │ │ str r2, [r4, #216] @ 0xd8 │ │ │ │ mov r2, #8 │ │ │ │ strd r2, [r4, #224] @ 0xe0 │ │ │ │ @@ -233451,56 +233451,56 @@ │ │ │ │ ldr r2, [pc, #164] @ 337468 │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #252] @ 0xfc │ │ │ │ mov r0, r6 │ │ │ │ - bl 75cce4 │ │ │ │ + bl 75cd2c │ │ │ │ ldr r2, [pc, #136] @ 33746c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [pc, #124] @ 337470 │ │ │ │ - bl 75d548 │ │ │ │ + bl 75d590 │ │ │ │ ldr r3, [pc, #120] @ 337474 │ │ │ │ ldr r2, [pc, #120] @ 337478 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r6 │ │ │ │ - bl 75cb70 │ │ │ │ + bl 75cbb8 │ │ │ │ ldr r2, [pc, #96] @ 33747c │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r6 │ │ │ │ - bl 75d548 │ │ │ │ + bl 75d590 │ │ │ │ b 337294 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r6, pc, r4, ror #10 │ │ │ │ + ldrheq r6, [pc], #-84 @ │ │ │ │ addseq r3, r7, r4, lsr #24 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r4, sl, r4, lsl #4 │ │ │ │ - rsbeq r4, sl, r0, asr r7 │ │ │ │ + rsbeq r4, sl, r4, asr r2 │ │ │ │ + rsbeq r4, sl, r0, lsr #15 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ andeq r5, r0, r8, ror #8 │ │ │ │ - rsbeq ip, fp, r0, asr #2 │ │ │ │ + @ instruction: 0x006bc190 │ │ │ │ @ instruction: 0xffffe640 │ │ │ │ @ instruction: 0xffffe6bc │ │ │ │ - rsbeq ip, fp, r4, lsr #2 │ │ │ │ + rsbeq ip, fp, r4, ror r1 │ │ │ │ addseq r3, r7, ip, lsr #21 │ │ │ │ - strheq fp, [fp], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq ip, fp, r8 │ │ │ │ @ instruction: 0xffffe628 │ │ │ │ @ instruction: 0xffffe694 │ │ │ │ - @ instruction: 0x006bbf98 │ │ │ │ - strheq fp, [fp], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq fp, fp, r8, ror #31 │ │ │ │ + rsbeq ip, fp, r8 │ │ │ │ @ instruction: 0xfffff850 │ │ │ │ @ instruction: 0xffffee18 │ │ │ │ - rsbeq fp, fp, ip, lsr #31 │ │ │ │ + strdeq fp, [fp], #-252 @ 0xffffff04 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr lr, [pc, #916] @ 33782c │ │ │ │ ldr ip, [pc, #916] @ 337830 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -233530,32 +233530,32 @@ │ │ │ │ add sl, pc, sl │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ addeq r5, sp, #28 │ │ │ │ mov r7, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 758210 │ │ │ │ + bl 758258 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ str r4, [sp] │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 91ce74 │ │ │ │ + bl 91cebc │ │ │ │ cmp r0, #0 │ │ │ │ beq 337620 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldr r1, [pc, #728] @ 337848 │ │ │ │ ldrb r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r2, r3 │ │ │ │ @@ -233596,18 +233596,18 @@ │ │ │ │ ldrb r3, [r0, #32] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r2, #0 │ │ │ │ moveq r3, #0 │ │ │ │ beq 337618 │ │ │ │ ldrd r2, [r0, #40] @ 0x28 │ │ │ │ strd r2, [r6, #88] @ 0x58 │ │ │ │ - bl 9157ac │ │ │ │ + bl 9157f4 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 99c014 │ │ │ │ + bl 99c05c │ │ │ │ ldr r2, [pc, #536] @ 33784c │ │ │ │ ldr r3, [pc, #504] @ 337830 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -233659,15 +233659,15 @@ │ │ │ │ mov r7, #0 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #336] @ 33785c │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ add r1, pc, r1 │ │ │ │ strd r6, [sp, #16] │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ b 33761c │ │ │ │ ldr r1, [pc, #308] @ 337860 │ │ │ │ ldr r3, [pc, #308] @ 337864 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #300] @ 337868 │ │ │ │ @@ -233677,28 +233677,28 @@ │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ ldr r2, [pc, #276] @ 33786c │ │ │ │ add r1, pc, r1 │ │ │ │ strd r6, [sp, #16] │ │ │ │ str lr, [sp, #12] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ b 33761c │ │ │ │ ldr r3, [pc, #252] @ 337870 │ │ │ │ ldr ip, [pc, #252] @ 337874 │ │ │ │ ldr r1, [pc, #252] @ 337878 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #240] @ 33787c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ b 33761c │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [pc, #212] @ 337880 │ │ │ │ ldr r1, [pc, #212] @ 337884 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ @@ -233707,15 +233707,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #188] @ 33788c │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ str ip, [sp, #20] │ │ │ │ str lr, [sp, #12] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ b 33761c │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [pc, #160] @ 337890 │ │ │ │ ldr r1, [pc, #160] @ 337894 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ @@ -233724,46 +233724,46 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #136] @ 33789c │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ str ip, [sp, #20] │ │ │ │ str lr, [sp, #12] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ b 33761c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r3, r7, r4, lsl #19 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r3, r7, ip, asr r9 │ │ │ │ andeq r3, r0, ip, asr r8 │ │ │ │ - rsbseq r6, pc, r4, ror #4 │ │ │ │ - rsbeq r3, sl, ip, lsl pc │ │ │ │ - rsbeq r4, sl, r4, ror #8 │ │ │ │ + ldrheq r6, [pc], #-36 @ │ │ │ │ + rsbeq r3, sl, ip, ror #30 │ │ │ │ + strheq r4, [sl], #-68 @ 0xffffffbc @ │ │ │ │ strdeq r1, [r0], -pc @ │ │ │ │ addseq r3, r7, r8, ror #15 │ │ │ │ - rsbeq fp, fp, r8, ror #26 │ │ │ │ - rsbseq r6, pc, r4, asr r0 @ │ │ │ │ - rsbeq fp, fp, r0, ror fp │ │ │ │ + strheq fp, [fp], #-216 @ 0xffffff28 @ │ │ │ │ + rsbseq r6, pc, r4, lsr #1 │ │ │ │ + rsbeq fp, fp, r0, asr #23 │ │ │ │ andeq r0, r0, r5, lsl #5 │ │ │ │ - rsbeq fp, fp, ip, lsr #26 │ │ │ │ - rsbseq r6, pc, r0, lsl r0 @ │ │ │ │ - rsbeq fp, fp, r8, lsr #22 │ │ │ │ + rsbeq fp, fp, ip, ror sp │ │ │ │ + rsbseq r6, pc, r0, rrx │ │ │ │ + rsbeq fp, fp, r8, ror fp │ │ │ │ andeq r0, r0, sp, lsl #5 │ │ │ │ - rsbseq r5, pc, ip, asr #31 │ │ │ │ - strdeq fp, [fp], #-220 @ 0xffffff24 @ │ │ │ │ - strdeq fp, [fp], #-164 @ 0xffffff5c @ │ │ │ │ + rsbseq r6, pc, ip, lsl r0 @ │ │ │ │ + rsbeq fp, fp, ip, asr #28 │ │ │ │ + rsbeq fp, fp, r4, asr #22 │ │ │ │ andeq r0, r0, r3, lsr #5 │ │ │ │ - ldrdeq fp, [fp], #-204 @ 0xffffff34 @ │ │ │ │ - strheq fp, [fp], #-168 @ 0xffffff58 @ │ │ │ │ - rsbseq r5, pc, ip, lsl #31 │ │ │ │ + rsbeq fp, fp, ip, lsr #26 │ │ │ │ + rsbeq fp, fp, r8, lsl #22 │ │ │ │ + ldrsbeq r5, [pc], #-252 @ │ │ │ │ muleq r0, r3, r2 │ │ │ │ - rsbeq fp, fp, r0, lsl #26 │ │ │ │ - rsbeq fp, fp, r4, ror sl │ │ │ │ - rsbseq r5, pc, r8, asr #30 │ │ │ │ + rsbeq fp, fp, r0, asr sp │ │ │ │ + rsbeq fp, fp, r4, asr #21 │ │ │ │ + @ instruction: 0x007f5f98 │ │ │ │ muleq r0, sl, r2 │ │ │ │ │ │ │ │ 003378a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -233791,27 +233791,27 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #140] @ 33799c │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757cbc │ │ │ │ + bl 757d04 │ │ │ │ cmp r0, #0 │ │ │ │ beq 337984 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7581fc │ │ │ │ - bl 758238 │ │ │ │ + bl 758244 │ │ │ │ + bl 758280 │ │ │ │ ldr r4, [r6, #164] @ 0xa4 │ │ │ │ cmp r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 337984 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 757a20 │ │ │ │ + bl 757a68 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ clz r3, r0 │ │ │ │ lsr r3, r3, #5 │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 337940 │ │ │ │ @@ -233824,31 +233824,31 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq r6, fp, r8, lsl #26 │ │ │ │ + rsbeq r6, fp, r8, asr sp │ │ │ │ │ │ │ │ 003379a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ - bl 758238 │ │ │ │ + bl 758280 │ │ │ │ ldr r4, [r4, #164] @ 0xa4 │ │ │ │ cmp r4, #0 │ │ │ │ beq 337a10 │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 757a20 │ │ │ │ + bl 757a68 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ clz r3, r0 │ │ │ │ lsr r3, r3, #5 │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3379cc │ │ │ │ @@ -233869,25 +233869,25 @@ │ │ │ │ 00337a28 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 758210 │ │ │ │ + bl 758258 │ │ │ │ ldr ip, [pc, #300] @ 337b78 │ │ │ │ ldr r2, [pc, #300] @ 337b7c │ │ │ │ ldr r1, [pc, #300] @ 337b80 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r3, [r0, #204] @ 0xcc │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r6, #176] @ 0xb0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ble 337b54 │ │ │ │ @@ -233916,15 +233916,15 @@ │ │ │ │ strd r2, [r5, #8] │ │ │ │ bl 255af0 │ │ │ │ ldr r3, [r6, #176] @ 0xb0 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr r0, [r3, sl, lsl #3] │ │ │ │ cmp r0, #0 │ │ │ │ beq 337b04 │ │ │ │ - bl 75bb04 │ │ │ │ + bl 75bb4c │ │ │ │ str r0, [r5, #20] │ │ │ │ mov r0, #8 │ │ │ │ bl 255cd0 │ │ │ │ ldr r2, [r6, #176] @ 0xb0 │ │ │ │ mov r4, r7 │ │ │ │ ldr r2, [r2] │ │ │ │ add r8, r8, #168 @ 0xa8 │ │ │ │ @@ -233947,38 +233947,38 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - ldrsheq r5, [pc], #-200 @ │ │ │ │ - strheq r3, [sl], #-148 @ 0xffffff6c @ │ │ │ │ - rsbeq r3, sl, r0, lsl #30 │ │ │ │ + rsbseq r5, pc, r8, asr #26 │ │ │ │ + rsbeq r3, sl, r4, lsl #20 │ │ │ │ + rsbeq r3, sl, r0, asr pc │ │ │ │ │ │ │ │ 00337b84 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r9, [pc, #1608] @ 3381e4 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ mov r5, r0 │ │ │ │ mov r4, r1 │ │ │ │ mov r8, r2 │ │ │ │ add r9, pc, r9 │ │ │ │ - bl 758210 │ │ │ │ + bl 758258 │ │ │ │ ldr r2, [pc, #1584] @ 3381e8 │ │ │ │ ldr r1, [pc, #1584] @ 3381ec │ │ │ │ add r3, r9, #72 @ 0x48 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r6, [r5, #256] @ 0x100 │ │ │ │ ldr r3, [r0, #204] @ 0xcc │ │ │ │ cmp r3, #0 │ │ │ │ beq 338164 │ │ │ │ ldrb r7, [r4] │ │ │ │ cmp r7, #0 │ │ │ │ beq 3381c8 │ │ │ │ @@ -234194,40 +234194,40 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #700] @ 3381fc │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp, #12] │ │ │ │ str lr, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 337eec │ │ │ │ ldr r3, [pc, #676] @ 338200 │ │ │ │ ldr ip, [pc, #676] @ 338204 │ │ │ │ ldr r1, [pc, #676] @ 338208 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #668] @ 33820c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 337eec │ │ │ │ ldr r3, [pc, #644] @ 338210 │ │ │ │ ldr ip, [pc, #644] @ 338214 │ │ │ │ ldr r8, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [pc, #640] @ 338218 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r2, #840 @ 0x348 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -234239,15 +234239,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #564] @ 338228 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -234259,15 +234259,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #500] @ 338238 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -234279,15 +234279,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #436] @ 338248 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -234299,15 +234299,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r2, #860 @ 0x35c │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -234319,15 +234319,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #304] @ 338264 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -234336,80 +234336,80 @@ │ │ │ │ ldr r1, [pc, #252] @ 33826c │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #248] @ 338270 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 337eec │ │ │ │ ldr r3, [pc, #224] @ 338274 │ │ │ │ ldr r4, [pc, #224] @ 338278 │ │ │ │ ldr r8, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [pc, #220] @ 33827c │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #212] @ 338280 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ str lr, [sp, #8] │ │ │ │ str ip, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 337eec │ │ │ │ ldr r1, [pc, #180] @ 338284 │ │ │ │ ldr r0, [pc, #180] @ 338288 │ │ │ │ ldr r2, [pc, #180] @ 33828c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r9, #200 @ 0xc8 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - rsbseq r5, pc, r0, lsr #23 │ │ │ │ - rsbeq r3, sl, ip, asr #16 │ │ │ │ - @ instruction: 0x006a3d94 │ │ │ │ - rsbseq r5, pc, ip, lsl r8 @ │ │ │ │ - @ instruction: 0x006bb790 │ │ │ │ - rsbeq fp, fp, ip, lsr r3 │ │ │ │ + ldrsheq r5, [pc], #-176 @ │ │ │ │ + @ instruction: 0x006a389c │ │ │ │ + rsbeq r3, sl, r4, ror #27 │ │ │ │ + rsbseq r5, pc, ip, ror #16 │ │ │ │ + rsbeq fp, fp, r0, ror #15 │ │ │ │ + rsbeq fp, fp, ip, lsl #7 │ │ │ │ muleq r0, r2, r3 │ │ │ │ - rsbseq r5, pc, r4, ror #15 │ │ │ │ - rsbeq fp, fp, r8, ror r6 │ │ │ │ - rsbeq fp, fp, r0, lsl r3 │ │ │ │ + rsbseq r5, pc, r4, lsr r8 @ │ │ │ │ + rsbeq fp, fp, r8, asr #13 │ │ │ │ + rsbeq fp, fp, r0, ror #6 │ │ │ │ muleq r0, sp, r3 │ │ │ │ + rsbseq r5, pc, r0, lsl #16 │ │ │ │ + rsbeq fp, fp, r4, lsr #13 │ │ │ │ + rsbeq fp, fp, r0, lsr r3 │ │ │ │ ldrheq r5, [pc], #-112 @ │ │ │ │ - rsbeq fp, fp, r4, asr r6 │ │ │ │ - rsbeq fp, fp, r0, ror #5 │ │ │ │ + rsbeq fp, fp, r0, ror r6 │ │ │ │ + ldrdeq fp, [fp], #-44 @ 0xffffffd4 @ │ │ │ │ + andeq r0, r0, sp, asr #6 │ │ │ │ rsbseq r5, pc, r0, ror #14 │ │ │ │ - rsbeq fp, fp, r0, lsr #12 │ │ │ │ + rsbeq fp, fp, ip, lsr r6 │ │ │ │ rsbeq fp, fp, ip, lsl #5 │ │ │ │ - andeq r0, r0, sp, asr #6 │ │ │ │ + andeq r0, r0, r2, asr r3 │ │ │ │ rsbseq r5, pc, r0, lsl r7 @ │ │ │ │ - rsbeq fp, fp, ip, ror #11 │ │ │ │ + rsbeq fp, fp, r8, lsl #12 │ │ │ │ rsbeq fp, fp, ip, lsr r2 │ │ │ │ - andeq r0, r0, r2, asr r3 │ │ │ │ - rsbseq r5, pc, r0, asr #13 │ │ │ │ - strheq fp, [fp], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbeq fp, fp, ip, ror #3 │ │ │ │ andeq r0, r0, r7, asr r3 │ │ │ │ + rsbseq r5, pc, r0, asr #13 │ │ │ │ + ldrdeq fp, [fp], #-84 @ 0xffffffac @ │ │ │ │ + strdeq fp, [fp], #-16 @ │ │ │ │ rsbseq r5, pc, r0, ror r6 @ │ │ │ │ - rsbeq fp, fp, r4, lsl #11 │ │ │ │ - rsbeq fp, fp, r0, lsr #3 │ │ │ │ - rsbseq r5, pc, r0, lsr #12 │ │ │ │ - rsbeq fp, fp, r0, asr r5 │ │ │ │ - rsbeq fp, fp, ip, asr #2 │ │ │ │ + rsbeq fp, fp, r0, lsr #11 │ │ │ │ + @ instruction: 0x006bb19c │ │ │ │ andeq r0, r0, r1, ror #6 │ │ │ │ - rsbeq fp, fp, r8, lsr #8 │ │ │ │ - rsbeq fp, fp, r8, lsl #2 │ │ │ │ + rsbeq fp, fp, r8, ror r4 │ │ │ │ + rsbeq fp, fp, r8, asr r1 │ │ │ │ andeq r0, r0, r9, lsr r3 │ │ │ │ - rsbseq r5, pc, r8, lsr #11 │ │ │ │ - strdeq fp, [fp], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbeq fp, fp, ip, asr #1 │ │ │ │ + ldrsheq r5, [pc], #-88 @ │ │ │ │ + rsbeq fp, fp, r0, asr #10 │ │ │ │ + rsbeq fp, fp, ip, lsl r1 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ - rsbeq fp, fp, r8, lsr #1 │ │ │ │ - rsbeq fp, fp, ip, ror #7 │ │ │ │ + strdeq fp, [fp], #-8 @ │ │ │ │ + rsbeq fp, fp, ip, lsr r4 │ │ │ │ andeq r0, r0, lr, lsr r3 │ │ │ │ │ │ │ │ 00338290 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -234417,25 +234417,25 @@ │ │ │ │ ldr r3, [pc, #52] @ 3382e0 │ │ │ │ ldr r2, [pc, #52] @ 3382e4 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r5, r0 │ │ │ │ - bl 75cc3c │ │ │ │ + bl 75cc84 │ │ │ │ ldr r2, [pc, #28] @ 3382e8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 75d71c │ │ │ │ - rsbeq pc, sl, r0, rrx │ │ │ │ + b 75d764 │ │ │ │ + strheq pc, [sl], #-0 @ │ │ │ │ @ instruction: 0xffffe83c │ │ │ │ @ instruction: 0xffffdc54 │ │ │ │ - rsbeq fp, fp, r8, lsr #8 │ │ │ │ + rsbeq fp, fp, r8, ror r4 │ │ │ │ │ │ │ │ 003382ec : │ │ │ │ ldrb r0, [r0, #42] @ 0x2a │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003382f4 : │ │ │ │ ldr r0, [r0, #32] │ │ │ │ @@ -234475,22 +234475,22 @@ │ │ │ │ bl 56f42c │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 75b9c4 │ │ │ │ + bl 75ba0c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #12] @ 338394 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c710 │ │ │ │ + bl 99c758 │ │ │ │ mov r0, #1 │ │ │ │ bl 2558ec │ │ │ │ - rsbeq fp, fp, r0, lsr #7 │ │ │ │ + strdeq fp, [fp], #-48 @ 0xffffffd0 @ │ │ │ │ │ │ │ │ 00338398 : │ │ │ │ ldr r3, [r0, #160] @ 0xa0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3383b0 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -234529,23 +234529,23 @@ │ │ │ │ cmp r5, r3 │ │ │ │ cmpne r5, #0 │ │ │ │ addeq r5, sp, #64 @ 0x40 │ │ │ │ mov r7, r1 │ │ │ │ str r3, [sp, #32] │ │ │ │ mov r4, r0 │ │ │ │ add r9, pc, r9 │ │ │ │ - bl 758210 │ │ │ │ + bl 758258 │ │ │ │ ldr r2, [pc, #2840] @ 338f64 │ │ │ │ ldr r1, [pc, #2840] @ 338f68 │ │ │ │ add r3, r9, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #7 │ │ │ │ bl 5a9a30 │ │ │ │ ldr r3, [pc, #2804] @ 338f6c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -234559,15 +234559,15 @@ │ │ │ │ beq 3386fc │ │ │ │ ldr r3, [pc, #2764] @ 338f74 │ │ │ │ ldr r1, [pc, #2764] @ 338f78 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 75ad24 │ │ │ │ + bl 75ad6c │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ cmp r3, r0 │ │ │ │ bne 3387a8 │ │ │ │ ldr r3, [r4, #256] @ 0x100 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3384ec │ │ │ │ mov r0, r4 │ │ │ │ @@ -234580,42 +234580,42 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 338758 │ │ │ │ ldr r3, [r4, #168] @ 0xa8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3385e4 │ │ │ │ ldr r7, [pc, #2672] @ 338f7c │ │ │ │ mov r0, r4 │ │ │ │ - bl 758210 │ │ │ │ + bl 758258 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, #2660] @ 338f80 │ │ │ │ ldr r1, [pc, #2660] @ 338f84 │ │ │ │ add r3, r7, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [r4, #168] @ 0xa8 │ │ │ │ - bl 758238 │ │ │ │ + bl 758280 │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ cmp r3, #0 │ │ │ │ mov r9, r0 │ │ │ │ beq 338594 │ │ │ │ ldr r1, [r3] │ │ │ │ cmp r1, #0 │ │ │ │ movne r7, #0 │ │ │ │ bne 338574 │ │ │ │ b 338f18 │ │ │ │ add r7, r7, #4 │ │ │ │ ldr r1, [r3, r7] │ │ │ │ cmp r1, #0 │ │ │ │ beq 338cf0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 757a20 │ │ │ │ + bl 757a68 │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 338564 │ │ │ │ ldr r3, [r3, r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 338cf0 │ │ │ │ ldr r5, [pc, #2540] @ 338f88 │ │ │ │ @@ -234624,77 +234624,77 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, r5, #332 @ 0x14c │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r9 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 338f34 │ │ │ │ ldr r2, [r0, #152] @ 0x98 │ │ │ │ cmp r2, #0 │ │ │ │ beq 3385e4 │ │ │ │ ldr r0, [pc, #2488] @ 338f94 │ │ │ │ ldr r1, [r4, #168] @ 0xa8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c7b0 │ │ │ │ + bl 99c7f8 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq 338664 │ │ │ │ ldr r0, [pc, #2464] @ 338f98 │ │ │ │ ldr r2, [pc, #2464] @ 338f9c │ │ │ │ ldr r1, [pc, #2464] @ 338fa0 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r7, #0 │ │ │ │ ldr r5, [pc, #2428] @ 338fa4 │ │ │ │ ldr r1, [pc, #2428] @ 338fa8 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r3, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ strb r7, [r0, #41] @ 0x29 │ │ │ │ ldr r0, [pc, #2408] @ 338fac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7576f4 │ │ │ │ + bl 75773c │ │ │ │ ldr r1, [pc, #2400] @ 338fb0 │ │ │ │ ldr r0, [pc, #2400] @ 338fb4 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7576f4 │ │ │ │ + bl 75773c │ │ │ │ ldr r0, [r4, #172] @ 0xac │ │ │ │ - bl 758210 │ │ │ │ + bl 758258 │ │ │ │ ldr ip, [pc, #2372] @ 338fb8 │ │ │ │ ldr r2, [pc, #2372] @ 338fbc │ │ │ │ ldr r1, [pc, #2372] @ 338fc0 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #228 @ 0xe4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ ldr r3, [pc, #2352] @ 338fc4 │ │ │ │ - bl 757f68 │ │ │ │ - bl 72fc90 │ │ │ │ + bl 757fb0 │ │ │ │ + bl 72fcd8 │ │ │ │ ldr r3, [r6, #68] @ 0x44 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r0, #4 │ │ │ │ - bl 75203c │ │ │ │ + bl 752084 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ - bl 99c014 │ │ │ │ + bl 99c05c │ │ │ │ ldr r2, [pc, #2312] @ 338fc8 │ │ │ │ ldr r3, [pc, #2192] @ 338f54 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #220] @ 0xdc │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -234713,17 +234713,17 @@ │ │ │ │ beq 3384c8 │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3384c8 │ │ │ │ bl 339c10 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3384c8 │ │ │ │ - bl 75c240 │ │ │ │ + bl 75c288 │ │ │ │ ldr r1, [r6, #188] @ 0xbc │ │ │ │ - bl 7595ec │ │ │ │ + bl 759634 │ │ │ │ cmp r0, #0 │ │ │ │ bne 338ddc │ │ │ │ ldr r3, [pc, #2192] @ 338fcc │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [pc, r3] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [r6, #224] @ 0xe0 │ │ │ │ @@ -234742,46 +234742,46 @@ │ │ │ │ ldr r1, [pc, #2132] @ 338fd4 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #2128] @ 338fd8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #228 @ 0xe4 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ - bl 99c014 │ │ │ │ + bl 99c05c │ │ │ │ b 3386b8 │ │ │ │ ldr r3, [pc, #2092] @ 338fdc │ │ │ │ ldr ip, [pc, #2092] @ 338fe0 │ │ │ │ ldr r1, [pc, #2092] @ 338fe4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #2084] @ 338fe8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #228 @ 0xe4 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 338798 │ │ │ │ mov r0, #0 │ │ │ │ bl 253cb4 │ │ │ │ ldr r7, [pc, #2052] @ 338fec │ │ │ │ add r7, pc, r7 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, r4 │ │ │ │ - bl 758210 │ │ │ │ + bl 758258 │ │ │ │ ldr r2, [pc, #2036] @ 338ff0 │ │ │ │ ldr r1, [pc, #2036] @ 338ff4 │ │ │ │ add r3, r7, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r3, [r0, #204] @ 0xcc │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov lr, r0 │ │ │ │ ldr r0, [r4, #256] @ 0x100 │ │ │ │ ldr r3, [r0] │ │ │ │ @@ -234944,25 +234944,25 @@ │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r1, #1 │ │ │ │ bl 2533b4 │ │ │ │ ldrb r3, [r6, #175] @ 0xaf │ │ │ │ cmp r3, #0 │ │ │ │ beq 3384ec │ │ │ │ mov r0, r4 │ │ │ │ - bl 758210 │ │ │ │ + bl 758258 │ │ │ │ ldr r3, [pc, #1364] @ 33901c │ │ │ │ ldr r2, [pc, #1364] @ 339020 │ │ │ │ ldr r1, [pc, #1364] @ 339024 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r7, [r4, #256] @ 0x100 │ │ │ │ ldr r3, [r0, #204] @ 0xcc │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r3, [pc, #1304] @ 339018 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrb r8, [r3] │ │ │ │ @@ -235027,18 +235027,18 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ bl 253f9c │ │ │ │ b 33895c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [pc, #1064] @ 33902c │ │ │ │ ldr r1, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c7b0 │ │ │ │ + bl 99c7f8 │ │ │ │ ldr r0, [pc, #1052] @ 339030 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c7b0 │ │ │ │ + bl 99c7f8 │ │ │ │ b 338aa0 │ │ │ │ mov lr, r0 │ │ │ │ ldr ip, [lr], #8 │ │ │ │ cmp ip, #0 │ │ │ │ ble 338a7c │ │ │ │ mov r1, #0 │ │ │ │ b 338c50 │ │ │ │ @@ -235057,15 +235057,15 @@ │ │ │ │ add r3, lr, r3, lsl #3 │ │ │ │ ldrb r7, [r3, #12] │ │ │ │ cmp r7, #0 │ │ │ │ bne 338c34 │ │ │ │ ldr r0, [pc, #952] @ 339034 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c710 │ │ │ │ + bl 99c758 │ │ │ │ mov r0, #1 │ │ │ │ bl 2558ec │ │ │ │ ldr r1, [pc, #932] @ 339038 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 253f9c │ │ │ │ b 338a24 │ │ │ │ @@ -235086,69 +235086,69 @@ │ │ │ │ b 3389a0 │ │ │ │ ldr r1, [pc, #868] @ 339048 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 253f9c │ │ │ │ b 338974 │ │ │ │ ldr r0, [r4, #168] @ 0xa8 │ │ │ │ - bl 700244 │ │ │ │ + bl 70028c │ │ │ │ ldr r3, [pc, #844] @ 33904c │ │ │ │ ldr ip, [pc, #844] @ 339050 │ │ │ │ ldr r1, [pc, #844] @ 339054 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #836] @ 339058 │ │ │ │ add r3, r3, #308 @ 0x134 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ beq 338e28 │ │ │ │ ldr r1, [pc, #792] @ 33905c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99b504 │ │ │ │ + bl 99b54c │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r0, [r3] │ │ │ │ cmp r0, #0 │ │ │ │ beq 338dc0 │ │ │ │ ldr sl, [pc, #764] @ 339060 │ │ │ │ ldr r9, [pc, #764] @ 339064 │ │ │ │ ldr r7, [pc, #764] @ 339068 │ │ │ │ mov r6, #4 │ │ │ │ add sl, pc, sl │ │ │ │ add r9, pc, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ - bl 700244 │ │ │ │ + bl 70028c │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r3, r6] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r3, sl │ │ │ │ movne r3, r9 │ │ │ │ mov r2, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99b504 │ │ │ │ + bl 99b54c │ │ │ │ mov r0, r4 │ │ │ │ bl 253810 │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ add r6, r6, #4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 338d78 │ │ │ │ ldr r1, [pc, #676] @ 33906c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99b504 │ │ │ │ + bl 99b54c │ │ │ │ mov r0, fp │ │ │ │ bl 253810 │ │ │ │ b 338798 │ │ │ │ ldr r1, [r6, #188] @ 0xbc │ │ │ │ ldr r3, [pc, #648] @ 339070 │ │ │ │ ldr r2, [pc, #648] @ 339074 │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -235156,29 +235156,29 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #228 @ 0xe4 │ │ │ │ ldr r2, [pc, #624] @ 33907c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ ldr r1, [pc, #616] @ 339080 │ │ │ │ ldr r2, [r6, #188] @ 0xbc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99b504 │ │ │ │ + bl 99b54c │ │ │ │ b 338798 │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 700244 │ │ │ │ + bl 70028c │ │ │ │ ldr r1, [pc, #588] @ 339084 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99b504 │ │ │ │ + bl 99b54c │ │ │ │ mov r0, r4 │ │ │ │ bl 253810 │ │ │ │ b 338dd0 │ │ │ │ ldr r0, [r7, #-76] @ 0xffffffb4 │ │ │ │ ldr lr, [r7, #-80] @ 0xffffffb0 │ │ │ │ mov r2, r0 │ │ │ │ ldr ip, [r5, #92] @ 0x5c │ │ │ │ @@ -235206,22 +235206,22 @@ │ │ │ │ str r3, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ str lr, [sp, #24] │ │ │ │ str ip, [sp, #28] │ │ │ │ - bl 99c7b0 │ │ │ │ + bl 99c7f8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3] │ │ │ │ b 338bb8 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #412] @ 33908c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c710 │ │ │ │ + bl 99c758 │ │ │ │ mov r0, #1 │ │ │ │ bl 2558ec │ │ │ │ ldr r1, [pc, #396] @ 339090 │ │ │ │ ldr r0, [pc, #396] @ 339094 │ │ │ │ ldr r2, [pc, #396] @ 339098 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -235241,113 +235241,113 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r5, #284 @ 0x11c │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ addseq r2, r7, r0, lsr sl │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r2, r7, r8, lsl #20 │ │ │ │ andeq r3, r0, ip, asr r8 │ │ │ │ - rsbseq r5, pc, ip, lsl #6 │ │ │ │ - strheq r2, [sl], #-252 @ 0xffffff04 @ │ │ │ │ - rsbeq r3, sl, r8, lsl #10 │ │ │ │ + rsbseq r5, pc, ip, asr r3 @ │ │ │ │ + rsbeq r3, sl, ip │ │ │ │ + rsbeq r3, sl, r8, asr r5 │ │ │ │ andeq r1, r0, r4, lsl #12 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ andeq r4, r0, ip, ror #13 │ │ │ │ - rsbseq r0, r4, ip, asr #29 │ │ │ │ - rsbseq r5, pc, r8, lsr r2 @ │ │ │ │ - rsbeq r2, sl, ip, ror #29 │ │ │ │ - rsbeq r3, sl, r8, lsr r4 │ │ │ │ - rsbseq r5, pc, r8, lsr #3 │ │ │ │ - strheq r2, [sl], #-228 @ 0xffffff1c @ │ │ │ │ - rsbeq fp, fp, r8, ror #30 │ │ │ │ - strheq fp, [fp], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbseq r5, pc, ip, asr #2 │ │ │ │ - rsbeq r2, sl, r8, lsl #28 │ │ │ │ - rsbeq r3, sl, r4, asr r3 │ │ │ │ - rsbseq sp, r3, r4, lsl #18 │ │ │ │ - rsbeq fp, fp, ip, lsl #11 │ │ │ │ - rsbeq r5, fp, r4, lsl #19 │ │ │ │ - rsbeq fp, fp, r4, ror r5 │ │ │ │ - @ instruction: 0x006b4f98 │ │ │ │ - ldrsbeq r5, [pc], #-0 @ │ │ │ │ - strdeq sl, [fp], #-184 @ 0xffffff48 @ │ │ │ │ - ldrsbeq r6, [r4], #-228 @ 0xffffff1c @ │ │ │ │ + rsbseq r0, r4, ip, lsl pc │ │ │ │ + rsbseq r5, pc, r8, lsl #5 │ │ │ │ + rsbeq r2, sl, ip, lsr pc │ │ │ │ + rsbeq r3, sl, r8, lsl #9 │ │ │ │ + ldrsheq r5, [pc], #-24 @ │ │ │ │ + rsbeq r2, sl, r4, lsl #30 │ │ │ │ + strheq fp, [fp], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq fp, fp, ip, lsl #12 │ │ │ │ + @ instruction: 0x007f519c │ │ │ │ + rsbeq r2, sl, r8, asr lr │ │ │ │ + rsbeq r3, sl, r4, lsr #7 │ │ │ │ + rsbseq sp, r3, r4, asr r9 │ │ │ │ + ldrdeq fp, [fp], #-92 @ 0xffffffa4 @ │ │ │ │ + ldrdeq r5, [fp], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq fp, fp, r4, asr #11 │ │ │ │ + rsbeq r4, fp, r8, ror #31 │ │ │ │ + rsbseq r5, pc, r0, lsr #2 │ │ │ │ + rsbeq sl, fp, r8, asr #24 │ │ │ │ + rsbseq r6, r4, r4, lsr #30 │ │ │ │ muleq r0, r3, r6 │ │ │ │ addseq r2, r7, ip, asr r7 │ │ │ │ adceq sl, r6, r4, asr r5 │ │ │ │ - ldrdeq sl, [fp], #-248 @ 0xffffff08 @ │ │ │ │ - strdeq sl, [fp], #-168 @ 0xffffff58 @ │ │ │ │ + rsbeq fp, fp, r8, lsr #32 │ │ │ │ + rsbeq sl, fp, r8, asr #22 │ │ │ │ andeq r0, r0, fp, asr #12 │ │ │ │ - @ instruction: 0x007f4f90 │ │ │ │ - rsbeq sl, fp, r8, asr #31 │ │ │ │ - strheq sl, [fp], #-172 @ 0xffffff54 @ │ │ │ │ + rsbseq r4, pc, r0, ror #31 │ │ │ │ + rsbeq fp, fp, r8, lsl r0 │ │ │ │ + rsbeq sl, fp, ip, lsl #22 │ │ │ │ andeq r0, r0, r4, asr r6 │ │ │ │ - rsbseq r4, pc, r4, ror #30 │ │ │ │ - rsbeq r2, sl, ip, lsl #24 │ │ │ │ - rsbeq r3, sl, r8, asr r1 │ │ │ │ - rsbeq fp, fp, r4, asr #1 │ │ │ │ - rsbseq r4, r4, r4, ror #22 │ │ │ │ - rsbeq r0, fp, r4, lsr #17 │ │ │ │ + ldrheq r4, [pc], #-244 @ │ │ │ │ + rsbeq r2, sl, ip, asr ip │ │ │ │ + rsbeq r3, sl, r8, lsr #3 │ │ │ │ + rsbeq fp, fp, r4, lsl r1 │ │ │ │ + ldrheq r4, [r4], #-180 @ 0xffffff4c @ │ │ │ │ + strdeq r0, [fp], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq sl, fp, r0, asr #31 │ │ │ │ + rsbeq sl, fp, r4, lsr #31 │ │ │ │ + rsbeq sl, fp, ip, lsl #31 │ │ │ │ rsbeq sl, fp, r0, ror pc │ │ │ │ rsbeq sl, fp, r4, asr pc │ │ │ │ - rsbeq sl, fp, ip, lsr pc │ │ │ │ - rsbeq sl, fp, r0, lsr #30 │ │ │ │ - rsbeq sl, fp, r4, lsl #30 │ │ │ │ andeq r3, r0, r0, ror fp │ │ │ │ - rsbseq r4, pc, ip, ror ip @ │ │ │ │ - rsbeq r2, sl, r8, lsr r9 │ │ │ │ - rsbeq r2, sl, r4, lsl #29 │ │ │ │ - strdeq sl, [fp], #-192 @ 0xffffff40 @ │ │ │ │ - rsbeq sl, fp, r0, asr #27 │ │ │ │ - rsbeq sl, fp, r0, ror #27 │ │ │ │ - ldrdeq sl, [fp], #-196 @ 0xffffff3c @ │ │ │ │ + rsbseq r4, pc, ip, asr #25 │ │ │ │ + rsbeq r2, sl, r8, lsl #19 │ │ │ │ + ldrdeq r2, [sl], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq sl, fp, r0, asr #26 │ │ │ │ + rsbeq sl, fp, r0, lsl lr │ │ │ │ + rsbeq sl, fp, r0, lsr lr │ │ │ │ + rsbeq sl, fp, r4, lsr #26 │ │ │ │ + rsbeq r0, fp, ip, lsl #10 │ │ │ │ + strdeq r0, [fp], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq r0, fp, r4, ror #9 │ │ │ │ + ldrdeq r0, [fp], #-64 @ 0xffffffc0 @ │ │ │ │ strheq r0, [fp], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbeq r0, fp, r8, lsr #9 │ │ │ │ - @ instruction: 0x006b0494 │ │ │ │ - rsbeq r0, fp, r0, lsl #9 │ │ │ │ - rsbeq r0, fp, ip, ror #8 │ │ │ │ - rsbseq r4, pc, r0, asr #20 │ │ │ │ - rsbeq sl, fp, ip, lsr lr │ │ │ │ - rsbeq sl, fp, r8, ror #10 │ │ │ │ + @ instruction: 0x007f4a90 │ │ │ │ + rsbeq sl, fp, ip, lsl #29 │ │ │ │ + strheq sl, [fp], #-88 @ 0xffffffa8 @ │ │ │ │ andeq r0, r0, lr, lsl r6 │ │ │ │ - rsbeq sl, fp, r0, lsr lr │ │ │ │ - rsbseq r4, r4, r4, lsl #13 │ │ │ │ - rsbeq r0, fp, r0, ror #7 │ │ │ │ - rsbseq r5, r2, ip, asr #24 │ │ │ │ - rsbseq r6, sl, r8, lsl sp │ │ │ │ - rsbseq r4, pc, r4, asr r9 @ │ │ │ │ - ldrdeq sl, [fp], #-144 @ 0xffffff70 @ │ │ │ │ - rsbeq sl, fp, r4, ror r4 │ │ │ │ + rsbeq sl, fp, r0, lsl #29 │ │ │ │ + ldrsbeq r4, [r4], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq r0, fp, r0, lsr r4 │ │ │ │ + @ instruction: 0x00725c9c │ │ │ │ + rsbseq r6, sl, r8, ror #26 │ │ │ │ + rsbseq r4, pc, r4, lsr #19 │ │ │ │ + rsbeq sl, fp, r0, lsr #20 │ │ │ │ + rsbeq sl, fp, r4, asr #9 │ │ │ │ andeq r0, r0, fp, asr r6 │ │ │ │ - rsbeq sl, fp, ip, lsl #20 │ │ │ │ - rsbeq sl, fp, r4, lsr #26 │ │ │ │ - rsbeq sl, fp, r8, asr #23 │ │ │ │ - rsbeq sl, fp, ip, lsr #21 │ │ │ │ - rsbeq sl, fp, r4, ror r3 │ │ │ │ - strheq sl, [fp], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq sl, fp, ip, asr sl │ │ │ │ + rsbeq sl, fp, r4, ror sp │ │ │ │ + rsbeq sl, fp, r8, lsl ip │ │ │ │ + strdeq sl, [fp], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq sl, fp, r4, asr #7 │ │ │ │ + rsbeq sl, fp, r0, lsl #20 │ │ │ │ muleq r0, r9, r5 │ │ │ │ - rsbeq sl, fp, r8, asr r3 │ │ │ │ - strdeq sl, [fp], #-184 @ 0xffffff48 @ │ │ │ │ - andeq r0, r0, r4, lsl r6 │ │ │ │ - rsbeq sl, fp, ip, lsr r3 │ │ │ │ + rsbeq sl, fp, r8, lsr #7 │ │ │ │ rsbeq sl, fp, r8, asr #24 │ │ │ │ + andeq r0, r0, r4, lsl r6 │ │ │ │ + rsbeq sl, fp, ip, lsl #7 │ │ │ │ + @ instruction: 0x006bac98 │ │ │ │ andeq r0, r0, r5, lsr r6 │ │ │ │ │ │ │ │ 003390b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #72] @ 339114 │ │ │ │ mov r1, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r3, #4 │ │ │ │ - bl 99e040 │ │ │ │ + bl 99e088 │ │ │ │ mov r0, #5 │ │ │ │ - bl 752018 │ │ │ │ + bl 752060 │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ @@ -235355,15 +235355,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ pop {r4, lr} │ │ │ │ bx r3 │ │ │ │ adceq r9, r6, r4, asr #23 │ │ │ │ │ │ │ │ 00339118 : │ │ │ │ - b 99e070 │ │ │ │ + b 99e0b8 │ │ │ │ │ │ │ │ 0033911c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #224] @ 339214 │ │ │ │ @@ -235388,22 +235388,22 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ bl 33f090 │ │ │ │ ldr r4, [pc, #144] @ 339224 │ │ │ │ mov r0, #5 │ │ │ │ - bl 75203c │ │ │ │ + bl 752084 │ │ │ │ add r4, pc, r4 │ │ │ │ - bl 751134 │ │ │ │ + bl 75117c │ │ │ │ bl 340620 │ │ │ │ bl 33f448 │ │ │ │ add r0, r4, #4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 99e0ac │ │ │ │ + bl 99e0f4 │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r0, [r3, #28] │ │ │ │ cmp r0, #0 │ │ │ │ beq 3391e0 │ │ │ │ ldr r3, [pc, #80] @ 33921c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -235435,58 +235435,58 @@ │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #164] @ 3392e4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r1 │ │ │ │ mov r1, r6 │ │ │ │ mov r7, r0 │ │ │ │ - bl 757cbc │ │ │ │ + bl 757d04 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 3392a8 │ │ │ │ - bl 758210 │ │ │ │ + bl 758258 │ │ │ │ ldr r3, [pc, #128] @ 3392e8 │ │ │ │ ldr r2, [pc, #128] @ 3392ec │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #30 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r4 │ │ │ │ strb r3, [r4, #8] │ │ │ │ ldr r1, [r2], #4 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3392dc │ │ │ │ ldr r1, [pc, #64] @ 3392f0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 758644 │ │ │ │ + bl 75868c │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r0, #0 │ │ │ │ b 3392c0 │ │ │ │ - ldrsheq r1, [sl], #-36 @ 0xffffffdc @ │ │ │ │ - rsbseq r4, pc, ip, lsr #13 │ │ │ │ - rsbeq fp, fp, r8, lsr #8 │ │ │ │ + rsbseq r1, sl, r4, asr #6 │ │ │ │ + ldrsheq r4, [pc], #-108 @ │ │ │ │ + rsbeq fp, fp, r8, ror r4 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ ldr r0, [pc, #4] @ 339300 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757664 │ │ │ │ + b 7576ac │ │ │ │ strdeq r5, [r9], r0 │ │ │ │ │ │ │ │ 00339304 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -235499,25 +235499,25 @@ │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 75b1ac │ │ │ │ + bl 75b1f4 │ │ │ │ ldr r1, [pc, #160] @ 3393f4 │ │ │ │ add r2, sp, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 758644 │ │ │ │ + bl 75868c │ │ │ │ ldrb r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3393b8 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ - bl 99c014 │ │ │ │ + bl 99c05c │ │ │ │ ldr r2, [pc, #124] @ 3393f8 │ │ │ │ ldr r3, [pc, #112] @ 3393f0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -235537,42 +235537,42 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #72 @ 0x48 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 339374 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00971afc │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ addseq r1, r7, r0, lsr #21 │ │ │ │ - rsbseq r4, pc, ip, asr #10 │ │ │ │ - strdeq fp, [fp], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbeq fp, fp, r0, ror #5 │ │ │ │ + @ instruction: 0x007f459c │ │ │ │ + rsbeq fp, fp, r8, asr #6 │ │ │ │ + rsbeq fp, fp, r0, lsr r3 │ │ │ │ ldr r0, [pc, #4] @ 339414 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757664 │ │ │ │ + b 7576ac │ │ │ │ addeq r5, r9, r0, lsl sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ 3394b0 │ │ │ │ ldr r2, [pc, #128] @ 3394b4 │ │ │ │ ldr r1, [pc, #128] @ 3394b8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #100] @ 3394bc │ │ │ │ ldr r1, [pc, #100] @ 3394c0 │ │ │ │ ldr ip, [pc, #100] @ 3394c4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add ip, pc, ip │ │ │ │ mov lr, #1 │ │ │ │ @@ -235589,20 +235589,20 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r4, pc, r0, lsl #10 │ │ │ │ - rsbeq r1, sl, ip, asr #31 │ │ │ │ - rsbeq r2, sl, r8, lsl r5 │ │ │ │ + rsbseq r4, pc, r0, asr r5 @ │ │ │ │ + rsbeq r2, sl, ip, lsl r0 │ │ │ │ + rsbeq r2, sl, r8, ror #10 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - rsbeq fp, fp, ip, ror r2 │ │ │ │ - rsbseq sl, r4, r8, lsr #27 │ │ │ │ + rsbeq fp, fp, ip, asr #5 │ │ │ │ + ldrsheq sl, [r4], #-216 @ 0xffffff28 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #168] @ 0xa8 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -235610,42 +235610,42 @@ │ │ │ │ beq 3394f8 │ │ │ │ bl 25d0d8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 339558 │ │ │ │ ldr r3, [r4, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq 33951c │ │ │ │ - bl 718728 │ │ │ │ + bl 718770 │ │ │ │ ldr r1, [r4, #64] @ 0x40 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r1, [sp] │ │ │ │ - bl 70d860 │ │ │ │ + bl 70d8a8 │ │ │ │ ldr r3, [r4, #152] @ 0x98 │ │ │ │ cmp r3, #0 │ │ │ │ bne 339544 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #32] @ 33956c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c710 │ │ │ │ + bl 99c758 │ │ │ │ mov r0, #1 │ │ │ │ bl 2558ec │ │ │ │ ldr r0, [pc, #16] @ 339570 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c710 │ │ │ │ + bl 99c758 │ │ │ │ mov r0, #1 │ │ │ │ bl 2558ec │ │ │ │ - rsbeq fp, fp, r0, asr #3 │ │ │ │ - @ instruction: 0x006bb190 │ │ │ │ + rsbeq fp, fp, r0, lsl r2 │ │ │ │ + rsbeq fp, fp, r0, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3712] @ 0xe80 │ │ │ │ ldr r3, [pc, #1296] @ 339a9c │ │ │ │ sub sp, sp, #348 @ 0x15c │ │ │ │ str r2, [sp, #20] │ │ │ │ @@ -235659,24 +235659,24 @@ │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #340] @ 0x154 │ │ │ │ mov r3, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r3, [sp, #188] @ 0xbc │ │ │ │ - bl 758210 │ │ │ │ + bl 758258 │ │ │ │ ldr r3, [pc, #1236] @ 339aa8 │ │ │ │ ldr r2, [pc, #1236] @ 339aac │ │ │ │ ldr r1, [pc, #1236] @ 339ab0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldrb r3, [r4] │ │ │ │ ldr r2, [r5, #256] @ 0x100 │ │ │ │ cmp r3, #0 │ │ │ │ ldrhne r6, [r4, #2] │ │ │ │ ldrheq r6, [r2] │ │ │ │ add r3, r2, #8 │ │ │ │ cmp r6, #127 @ 0x7f │ │ │ │ @@ -235744,15 +235744,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ stmib sp, {r2, fp} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #115 @ 0x73 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 339780 │ │ │ │ ldr r2, [r5, #256] @ 0x100 │ │ │ │ ldrb r2, [r2, #5] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3399d8 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldrh r1, [r2, #30] │ │ │ │ @@ -235768,15 +235768,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ str r6, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ ldr r2, [pc, #836] @ 339acc │ │ │ │ ldr r3, [pc, #792] @ 339aa4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #340] @ 0x154 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -235815,38 +235815,38 @@ │ │ │ │ ldr r0, [r3, #24] │ │ │ │ cmp r0, #0 │ │ │ │ beq 3398a0 │ │ │ │ ldr r7, [pc, #680] @ 339ad8 │ │ │ │ mov r2, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r7 │ │ │ │ - bl 75c30c │ │ │ │ + bl 75c354 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 339a1c │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 758844 │ │ │ │ + bl 75888c │ │ │ │ ldr r1, [pc, #644] @ 339adc │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75ad24 │ │ │ │ + bl 75ad6c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ strd r0, [r3, r2] │ │ │ │ ldr r3, [pc, #616] @ 339ae0 │ │ │ │ ldr r2, [pc, #616] @ 339ae4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #24 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r0, [r3, #8] │ │ │ │ ldr r0, [pc, #576] @ 339ae8 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r2, #12] │ │ │ │ @@ -235857,28 +235857,28 @@ │ │ │ │ cmp r3, r6 │ │ │ │ movlt r3, r6 │ │ │ │ str r3, [r0, #8] │ │ │ │ add r3, r2, #1 │ │ │ │ str r3, [r1] │ │ │ │ b 339780 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 99c014 │ │ │ │ + bl 99c05c │ │ │ │ b 339780 │ │ │ │ ldr r3, [pc, #508] @ 339aec │ │ │ │ ldr ip, [pc, #508] @ 339af0 │ │ │ │ ldr r1, [pc, #508] @ 339af4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #85 @ 0x55 │ │ │ │ str r6, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 339780 │ │ │ │ cmp ip, #0 │ │ │ │ mov ip, #1 │ │ │ │ str ip, [r2, #4] │ │ │ │ bne 339974 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ @@ -235890,15 +235890,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #134 @ 0x86 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 339780 │ │ │ │ mov ip, #1 │ │ │ │ str ip, [r2, #4] │ │ │ │ cmp r1, #0 │ │ │ │ bne 33993c │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r2, [r2, #24] │ │ │ │ @@ -235916,118 +235916,118 @@ │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrb r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 339814 │ │ │ │ ldr r0, [pc, #320] @ 339b08 │ │ │ │ str r3, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c7b0 │ │ │ │ + bl 99c7f8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b 339814 │ │ │ │ ldr r3, [pc, #300] @ 339b0c │ │ │ │ ldr ip, [pc, #300] @ 339b10 │ │ │ │ ldr r1, [pc, #300] @ 339b14 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #96 @ 0x60 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 339780 │ │ │ │ ldr r0, [pc, #264] @ 339b18 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c710 │ │ │ │ + bl 99c758 │ │ │ │ b 339780 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [pc, #244] @ 339b1c │ │ │ │ ldr ip, [pc, #244] @ 339b20 │ │ │ │ ldr lr, [r2, #24] │ │ │ │ ldr r1, [pc, #240] @ 339b24 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #157 @ 0x9d │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 339780 │ │ │ │ ldr r3, [pc, #204] @ 339b28 │ │ │ │ ldr r0, [pc, #204] @ 339b2c │ │ │ │ ldr r4, [sp, #20] │ │ │ │ ldr r1, [pc, #200] @ 339b30 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #141 @ 0x8d │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ ldr r1, [pc, #168] @ 339b34 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99b504 │ │ │ │ + bl 99b54c │ │ │ │ b 339780 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r1, r7, ip, lsl #17 │ │ │ │ addseq r1, r7, ip, ror r8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq r4, pc, ip, ror r3 @ │ │ │ │ - rsbeq r1, sl, r0, lsr lr │ │ │ │ - rsbeq r2, sl, r8, ror r3 │ │ │ │ - rsbseq r4, pc, r4, asr r2 @ │ │ │ │ - rsbeq fp, fp, r4, lsl #3 │ │ │ │ - rsbeq fp, fp, ip, asr r0 │ │ │ │ - ldrsheq r4, [pc], #-24 @ │ │ │ │ - rsbeq fp, fp, ip, lsl r0 │ │ │ │ - rsbeq fp, fp, r4 │ │ │ │ + rsbseq r4, pc, ip, asr #7 │ │ │ │ + rsbeq r1, sl, r0, lsl #29 │ │ │ │ + rsbeq r2, sl, r8, asr #7 │ │ │ │ + rsbseq r4, pc, r4, lsr #5 │ │ │ │ + ldrdeq fp, [fp], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq fp, fp, ip, lsr #1 │ │ │ │ + rsbseq r4, pc, r8, asr #4 │ │ │ │ + rsbeq fp, fp, ip, rrx │ │ │ │ + rsbeq fp, fp, r4, asr r0 │ │ │ │ umullseq r1, r7, r4, r6 │ │ │ │ ldrdeq r9, [r6], r0 @ │ │ │ │ adceq r9, r6, r4, lsr #9 │ │ │ │ - rsbeq r2, fp, r4, ror r1 │ │ │ │ - rsbseq pc, r3, r0, lsr #22 │ │ │ │ - ldrsbeq r4, [pc], #-12 @ │ │ │ │ - rsbeq fp, fp, r4, lsr r1 │ │ │ │ + rsbeq r2, fp, r4, asr #3 │ │ │ │ + rsbseq pc, r3, r0, ror fp @ │ │ │ │ + rsbseq r4, pc, ip, lsr #2 │ │ │ │ + rsbeq fp, fp, r4, lsl #3 │ │ │ │ strdeq r9, [r6], r0 @ │ │ │ │ - rsbseq r4, pc, ip, asr r0 @ │ │ │ │ - strheq sl, [fp], #-224 @ 0xffffff20 @ │ │ │ │ - rsbeq sl, fp, ip, ror #28 │ │ │ │ - rsbseq r4, pc, r8 │ │ │ │ - rsbeq sl, fp, ip, ror #30 │ │ │ │ - rsbeq sl, fp, r8, lsl lr │ │ │ │ + rsbseq r4, pc, ip, lsr #1 │ │ │ │ + rsbeq sl, fp, r0, lsl #30 │ │ │ │ + strheq sl, [fp], #-236 @ 0xffffff14 @ │ │ │ │ + rsbseq r4, pc, r8, asr r0 @ │ │ │ │ + strheq sl, [fp], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq sl, fp, r8, ror #28 │ │ │ │ andeq r3, r0, r0, ror fp │ │ │ │ - @ instruction: 0x006baf9c │ │ │ │ - rsbseq r3, pc, ip, ror #30 │ │ │ │ - ldrdeq sl, [fp], #-220 @ 0xffffff24 @ │ │ │ │ - rsbeq sl, fp, ip, ror sp │ │ │ │ - rsbeq sl, fp, r8, lsr lr │ │ │ │ - rsbseq r3, pc, r0, lsr #30 │ │ │ │ - rsbeq sl, fp, ip, ror pc │ │ │ │ - rsbeq sl, fp, r0, lsr sp │ │ │ │ - rsbseq r3, pc, ip, ror #29 │ │ │ │ - rsbeq sl, fp, r0, lsr #29 │ │ │ │ - strdeq sl, [fp], #-204 @ 0xffffff34 @ │ │ │ │ - strheq sl, [fp], #-232 @ 0xffffff18 @ │ │ │ │ + rsbeq sl, fp, ip, ror #31 │ │ │ │ + ldrheq r3, [pc], #-252 @ │ │ │ │ + rsbeq sl, fp, ip, lsr #28 │ │ │ │ + rsbeq sl, fp, ip, asr #27 │ │ │ │ + rsbeq sl, fp, r8, lsl #29 │ │ │ │ + rsbseq r3, pc, r0, ror pc @ │ │ │ │ + rsbeq sl, fp, ip, asr #31 │ │ │ │ + rsbeq sl, fp, r0, lsl #27 │ │ │ │ + rsbseq r3, pc, ip, lsr pc @ │ │ │ │ + strdeq sl, [fp], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq sl, fp, ip, asr #26 │ │ │ │ + rsbeq sl, fp, r8, lsl #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 716758 │ │ │ │ + bl 7167a0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 716750 │ │ │ │ + bl 716798 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 716740 │ │ │ │ + bl 716788 │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 339b88 │ │ │ │ ldr r4, [r5] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ blx r4 │ │ │ │ @@ -236040,21 +236040,21 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 716758 │ │ │ │ + bl 7167a0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 716750 │ │ │ │ + bl 716798 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 716740 │ │ │ │ + bl 716788 │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 339bf4 │ │ │ │ ldr r4, [r5, #4] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ blx r4 │ │ │ │ @@ -236174,15 +236174,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ ldr r2, [pc, #1736] @ 33a484 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 339eb4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 33a2e8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #12] │ │ │ │ @@ -236219,29 +236219,29 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #340 @ 0x154 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 339eb4 │ │ │ │ ldr r3, [pc, #1548] @ 33a494 │ │ │ │ ldr lr, [pc, #1548] @ 33a498 │ │ │ │ ldr r1, [pc, #1548] @ 33a49c │ │ │ │ add r3, pc, r3 │ │ │ │ add lr, pc, lr │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #221 @ 0xdd │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ ldr r2, [pc, #1508] @ 33a4a0 │ │ │ │ ldr r3, [pc, #1460] @ 33a474 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -236260,42 +236260,42 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #237 @ 0xed │ │ │ │ mov r0, r6 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 339eb4 │ │ │ │ ldr r3, [pc, #1412] @ 33a4b0 │ │ │ │ ldr lr, [pc, #1412] @ 33a4b4 │ │ │ │ ldr r1, [pc, #1412] @ 33a4b8 │ │ │ │ add lr, pc, lr │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #232 @ 0xe8 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 339eb4 │ │ │ │ ldr r3, [pc, #1372] @ 33a4bc │ │ │ │ ldr ip, [pc, #1372] @ 33a4c0 │ │ │ │ ldr r1, [pc, #1372] @ 33a4c4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #226 @ 0xe2 │ │ │ │ str lr, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 339eb4 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r0, [r5, #20] │ │ │ │ orrs r3, r2, r0 │ │ │ │ mvneq r2, #0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ moveq r0, r2 │ │ │ │ @@ -236377,15 +236377,15 @@ │ │ │ │ mov r9, r0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r0, fp │ │ │ │ mov r4, r2 │ │ │ │ movcc r9, lr │ │ │ │ movcc r4, ip │ │ │ │ - bl 9d9fdc │ │ │ │ + bl 9da024 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r2, r0 │ │ │ │ sbcs ip, r3, r1 │ │ │ │ movcc r2, r0 │ │ │ │ ldr r0, [pc, #968] @ 33a4d8 │ │ │ │ movcc r3, r1 │ │ │ │ @@ -236429,15 +236429,15 @@ │ │ │ │ beq 33a15c │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ orr r4, fp, r3 │ │ │ │ orr r9, r2, r9 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9da044 │ │ │ │ + bl 9da08c │ │ │ │ ldr sl, [sp, #40] @ 0x28 │ │ │ │ ldr lr, [pc, #780] @ 33a4dc │ │ │ │ cmp r9, #0 │ │ │ │ clzeq r3, r4 │ │ │ │ clzne r3, r9 │ │ │ │ lsr r2, fp, r0 │ │ │ │ rsb ip, r0, #32 │ │ │ │ @@ -236501,54 +236501,54 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 339eb4 │ │ │ │ ldr r3, [pc, #508] @ 33a4ec │ │ │ │ ldr ip, [pc, #508] @ 33a4f0 │ │ │ │ ldr r1, [pc, #508] @ 33a4f4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #500] @ 33a4f8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 339eb4 │ │ │ │ mov ip, #1 │ │ │ │ mov lr, #0 │ │ │ │ b 33a0cc │ │ │ │ ldr r3, [pc, #464] @ 33a4fc │ │ │ │ ldr ip, [pc, #464] @ 33a500 │ │ │ │ ldr r1, [pc, #464] @ 33a504 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #260 @ 0x104 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 339eb4 │ │ │ │ ldr r3, [pc, #428] @ 33a508 │ │ │ │ ldr ip, [pc, #428] @ 33a50c │ │ │ │ ldr r1, [pc, #428] @ 33a510 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #420] @ 33a514 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 339eb4 │ │ │ │ ldr r3, [pc, #396] @ 33a518 │ │ │ │ str r1, [sp, #20] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #384] @ 33a51c │ │ │ │ ldr r1, [pc, #384] @ 33a520 │ │ │ │ @@ -236556,15 +236556,15 @@ │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #328 @ 0x148 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str ip, [sp, #8] │ │ │ │ str lr, [sp, #12] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 339eb4 │ │ │ │ ldr r2, [pc, #268] @ 33a4d8 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp, #8] │ │ │ │ ldr r3, [pc, #328] @ 33a524 │ │ │ │ ldrh r1, [r2, #2] │ │ │ │ @@ -236577,15 +236577,15 @@ │ │ │ │ str r2, [sp, #16] │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ ldr r2, [pc, #300] @ 33a530 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str sl, [sp, #12] │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 339eb4 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #24] │ │ │ │ ldrh r3, [r2, #2] │ │ │ │ ldrh r2, [r2] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [pc, #256] @ 33a534 │ │ │ │ @@ -236598,69 +236598,69 @@ │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #232] @ 33a540 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str fp, [sp, #8] │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 339eb4 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009711d0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq r3, pc, ip, lsr #23 │ │ │ │ - rsbeq sl, fp, r4, ror #26 │ │ │ │ - strheq sl, [fp], #-144 @ 0xffffff70 @ │ │ │ │ + ldrsheq r3, [pc], #-188 @ │ │ │ │ + strheq sl, [fp], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq sl, fp, r0, lsl #20 │ │ │ │ andeq r0, r0, pc, lsl #2 │ │ │ │ - ldrsheq r3, [pc], #-168 @ │ │ │ │ - rsbeq sl, fp, r4, lsl lr │ │ │ │ - rsbeq sl, fp, r0, lsl #18 │ │ │ │ - rsbseq r3, pc, r8, asr #21 │ │ │ │ - rsbeq sl, fp, r0, asr fp │ │ │ │ - rsbeq sl, fp, ip, asr #17 │ │ │ │ + rsbseq r3, pc, r8, asr #22 │ │ │ │ + rsbeq sl, fp, r4, ror #28 │ │ │ │ + rsbeq sl, fp, r0, asr r9 │ │ │ │ + rsbseq r3, pc, r8, lsl fp @ │ │ │ │ + rsbeq sl, fp, r0, lsr #23 │ │ │ │ + rsbeq sl, fp, ip, lsl r9 │ │ │ │ addseq r0, r7, r0, ror #30 │ │ │ │ - rsbseq r3, pc, r0, asr sl @ │ │ │ │ - rsbeq sl, fp, r0, lsl #23 │ │ │ │ - rsbeq sl, fp, r4, ror #16 │ │ │ │ - rsbseq r3, pc, r0, lsr #20 │ │ │ │ - rsbeq sl, fp, r0, lsl fp │ │ │ │ - rsbeq sl, fp, r4, lsr r8 │ │ │ │ - rsbseq r3, pc, ip, ror #19 │ │ │ │ - rsbeq sl, fp, ip, lsr #21 │ │ │ │ - strdeq sl, [fp], #-116 @ 0xffffff8c @ │ │ │ │ + rsbseq r3, pc, r0, lsr #21 │ │ │ │ + ldrdeq sl, [fp], #-176 @ 0xffffff50 @ │ │ │ │ + strheq sl, [fp], #-132 @ 0xffffff7c @ │ │ │ │ + rsbseq r3, pc, r0, ror sl @ │ │ │ │ + rsbeq sl, fp, r0, ror #22 │ │ │ │ + rsbeq sl, fp, r4, lsl #17 │ │ │ │ + rsbseq r3, pc, ip, lsr sl @ │ │ │ │ + strdeq sl, [fp], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq sl, fp, r4, asr #16 │ │ │ │ stclgt 12, cr12, [ip], {204} @ 0xcc │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ ldmibls r9, {r0, r3, r4, r7, r8, fp, ip, pc} │ │ │ │ ldmibne r9, {r0, r3, r4, r7, r8, fp, ip, pc} │ │ │ │ strdeq pc, [r0], -lr │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - rsbseq r3, pc, ip, lsl #13 │ │ │ │ + ldrsbeq r3, [pc], #-108 @ │ │ │ │ + rsbeq sl, fp, ip, lsr r8 │ │ │ │ + strdeq sl, [fp], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbseq r3, pc, ip, lsr #13 │ │ │ │ + rsbeq sl, fp, r8, lsr #18 │ │ │ │ + strheq sl, [fp], #-76 @ 0xffffffb4 @ │ │ │ │ + andeq r0, r0, pc, lsr r1 │ │ │ │ + rsbseq r3, pc, r0, ror r6 @ │ │ │ │ rsbeq sl, fp, ip, ror #15 │ │ │ │ - rsbeq sl, fp, r0, lsr #9 │ │ │ │ - rsbseq r3, pc, ip, asr r6 @ │ │ │ │ + rsbeq sl, fp, r4, lsl #9 │ │ │ │ + rsbseq r3, pc, r0, asr #12 │ │ │ │ ldrdeq sl, [fp], #-136 @ 0xffffff78 @ │ │ │ │ - rsbeq sl, fp, ip, ror #8 │ │ │ │ - andeq r0, r0, pc, lsr r1 │ │ │ │ - rsbseq r3, pc, r0, lsr #12 │ │ │ │ - @ instruction: 0x006ba79c │ │ │ │ - rsbeq sl, fp, r4, lsr r4 │ │ │ │ - ldrsheq r3, [pc], #-80 @ │ │ │ │ - rsbeq sl, fp, r8, lsl #17 │ │ │ │ - rsbeq sl, fp, r0, lsl #8 │ │ │ │ + rsbeq sl, fp, r0, asr r4 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ - @ instruction: 0x006ba898 │ │ │ │ - ldrheq r3, [pc], #-88 @ │ │ │ │ - rsbeq sl, fp, r4, asr #7 │ │ │ │ - rsbseq r3, pc, r4, ror #10 │ │ │ │ - rsbeq sl, fp, r8, asr #17 │ │ │ │ - rsbeq sl, fp, r8, ror #6 │ │ │ │ + rsbeq sl, fp, r8, ror #17 │ │ │ │ + rsbseq r3, pc, r8, lsl #12 │ │ │ │ + rsbeq sl, fp, r4, lsl r4 │ │ │ │ + ldrheq r3, [pc], #-84 @ │ │ │ │ + rsbeq sl, fp, r8, lsl r9 │ │ │ │ + strheq sl, [fp], #-56 @ 0xffffffc8 @ │ │ │ │ andeq r0, r0, sp, ror #2 │ │ │ │ - rsbeq sl, fp, ip, lsl r7 │ │ │ │ - rsbeq sl, fp, r8, lsl r3 │ │ │ │ - rsbseq r3, pc, r0, lsl r5 @ │ │ │ │ + rsbeq sl, fp, ip, ror #14 │ │ │ │ + rsbeq sl, fp, r8, ror #6 │ │ │ │ + rsbseq r3, pc, r0, ror #10 │ │ │ │ andeq r0, r0, fp, lsr #2 │ │ │ │ │ │ │ │ 0033a544 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -236756,15 +236756,15 @@ │ │ │ │ ldr r1, [pc, #540] @ 33a8dc │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #532] @ 33a8e0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ @@ -236774,15 +236774,15 @@ │ │ │ │ ldr r1, [pc, #484] @ 33a8ec │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #476] @ 33a8f0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -236793,15 +236793,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ stmib sp, {r2, lr} │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ ldr r2, [pc, #412] @ 33a900 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -236812,15 +236812,15 @@ │ │ │ │ ldr r1, [pc, #364] @ 33a90c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #356] @ 33a910 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -236836,15 +236836,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #284] @ 33a920 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ str r6, [sp, #32] │ │ │ │ str r8, [sp, #24] │ │ │ │ str r7, [sp, #8] │ │ │ │ str lr, [sp, #12] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 33a6d8 │ │ │ │ str lr, [sp, #28] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr lr, [pc, #248] @ 33a924 │ │ │ │ ldr r3, [pc, #248] @ 33a928 │ │ │ │ str r1, [sp, #32] │ │ │ │ ldr r1, [pc, #244] @ 33a92c │ │ │ │ @@ -236853,26 +236853,26 @@ │ │ │ │ str r2, [sp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #448 @ 0x1c0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ str r6, [sp, #24] │ │ │ │ str ip, [sp, #8] │ │ │ │ str lr, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 33a6d8 │ │ │ │ ldr r1, [pc, #200] @ 33a930 │ │ │ │ ldr r3, [pc, #200] @ 33a934 │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r6} │ │ │ │ ldr r1, [pc, #192] @ 33a938 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #188] @ 33a93c │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 33a6d8 │ │ │ │ ldr r3, [pc, #172] @ 33a940 │ │ │ │ ldr r1, [pc, #172] @ 33a944 │ │ │ │ ldr r0, [pc, #172] @ 33a948 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #168] @ 33a94c │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -236884,48 +236884,48 @@ │ │ │ │ ldr r0, [pc, #152] @ 33a958 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #416 @ 0x1a0 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x007f3298 │ │ │ │ - @ instruction: 0x006ba698 │ │ │ │ - rsbeq sl, fp, r0, lsr #1 │ │ │ │ + rsbseq r3, pc, r8, ror #5 │ │ │ │ + rsbeq sl, fp, r8, ror #13 │ │ │ │ + strdeq sl, [fp], #-0 @ │ │ │ │ muleq r0, r3, r1 │ │ │ │ - rsbseq r3, pc, ip, asr #4 │ │ │ │ - rsbeq sl, fp, r4, lsr #12 │ │ │ │ - rsbeq sl, fp, r8, asr r0 │ │ │ │ + @ instruction: 0x007f329c │ │ │ │ + rsbeq sl, fp, r4, ror r6 │ │ │ │ + rsbeq sl, fp, r8, lsr #1 │ │ │ │ andeq r0, r0, sp, lsl #3 │ │ │ │ - rsbseq r3, pc, r4, lsl #4 │ │ │ │ - rsbeq sl, fp, r8, ror r6 │ │ │ │ - rsbeq sl, fp, ip │ │ │ │ + rsbseq r3, pc, r4, asr r2 @ │ │ │ │ + rsbeq sl, fp, r8, asr #13 │ │ │ │ + rsbeq sl, fp, ip, asr r0 │ │ │ │ muleq r0, sl, r1 │ │ │ │ - ldrheq r3, [pc], #-20 @ │ │ │ │ - ldrdeq sl, [fp], #-100 @ 0xffffff9c @ │ │ │ │ - rsbeq r9, fp, r0, asr #31 │ │ │ │ + rsbseq r3, pc, r4, lsl #4 │ │ │ │ + rsbeq sl, fp, r4, lsr #14 │ │ │ │ + rsbeq sl, fp, r0, lsl r0 │ │ │ │ andeq r0, r0, r3, lsr #3 │ │ │ │ - rsbeq sl, fp, r0, lsl #14 │ │ │ │ - rsbseq r3, pc, r4, ror #2 │ │ │ │ - rsbeq r9, fp, r4, ror pc │ │ │ │ + rsbeq sl, fp, r0, asr r7 │ │ │ │ + ldrheq r3, [pc], #-20 @ │ │ │ │ + rsbeq r9, fp, r4, asr #31 │ │ │ │ @ instruction: 0x000001b3 │ │ │ │ - rsbeq sl, fp, r8, lsl #14 │ │ │ │ - rsbseq r3, pc, ip, lsl r1 @ │ │ │ │ - rsbeq r9, fp, ip, lsr #30 │ │ │ │ - rsbeq sl, fp, r0, asr r6 │ │ │ │ - rsbseq r3, pc, r0, ror #1 │ │ │ │ - rsbeq r9, fp, ip, ror #29 │ │ │ │ + rsbeq sl, fp, r8, asr r7 │ │ │ │ + rsbseq r3, pc, ip, ror #2 │ │ │ │ + rsbeq r9, fp, ip, ror pc │ │ │ │ + rsbeq sl, fp, r0, lsr #13 │ │ │ │ + rsbseq r3, pc, r0, lsr r1 @ │ │ │ │ + rsbeq r9, fp, ip, lsr pc │ │ │ │ andeq r0, r0, fp, lsr #3 │ │ │ │ - ldrheq r3, [pc], #-12 @ │ │ │ │ - rsbeq r9, fp, ip, asr #29 │ │ │ │ - rsbeq sl, fp, r0, lsr #11 │ │ │ │ + rsbseq r3, pc, ip, lsl #2 │ │ │ │ + rsbeq r9, fp, ip, lsl pc │ │ │ │ + strdeq sl, [fp], #-80 @ 0xffffffb0 @ │ │ │ │ andeq r0, r0, r1, lsr #3 │ │ │ │ - @ instruction: 0x007f3098 │ │ │ │ - rsbeq r9, fp, ip, lsr #29 │ │ │ │ - rsbeq sl, fp, ip, asr #10 │ │ │ │ + rsbseq r3, pc, r8, ror #1 │ │ │ │ + strdeq r9, [fp], #-236 @ 0xffffff14 @ │ │ │ │ + @ instruction: 0x006ba59c │ │ │ │ │ │ │ │ 0033a95c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [r0, #256] @ 0x100 │ │ │ │ @@ -237019,15 +237019,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #516] @ 33ace0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r0, lr │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ @@ -237037,27 +237037,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r2, #504 @ 0x1f8 │ │ │ │ mov r0, lr │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 33aaec │ │ │ │ ldr r3, [pc, #432] @ 33acf0 │ │ │ │ ldr ip, [pc, #432] @ 33acf4 │ │ │ │ ldr r1, [pc, #432] @ 33acf8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #424] @ 33acfc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r0, lr │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 33aaec │ │ │ │ cmp r4, #127 @ 0x7f │ │ │ │ bhi 33abe4 │ │ │ │ ldr r4, [pc, #392] @ 33ad00 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [pc, #388] @ 33ad04 │ │ │ │ ldr ip, [pc, #388] @ 33ad08 │ │ │ │ @@ -237068,27 +237068,27 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, lr │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #180 @ 0xb4 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 33aaec │ │ │ │ ldr r3, [pc, #340] @ 33ad10 │ │ │ │ ldr ip, [pc, #340] @ 33ad14 │ │ │ │ ldr r1, [pc, #340] @ 33ad18 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r2, #186 @ 0xba │ │ │ │ mov r0, lr │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 33aaec │ │ │ │ ldr r4, [pc, #304] @ 33ad1c │ │ │ │ add r4, pc, r4 │ │ │ │ b 33ab78 │ │ │ │ ldr r3, [pc, #296] @ 33ad20 │ │ │ │ ldr r4, [pc, #296] @ 33ad24 │ │ │ │ ldr r1, [pc, #296] @ 33ad28 │ │ │ │ @@ -237097,92 +237097,92 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, lr │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #192 @ 0xc0 │ │ │ │ stm sp, {r4, ip} │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 33aaec │ │ │ │ ldr r3, [pc, #252] @ 33ad2c │ │ │ │ ldr ip, [pc, #252] @ 33ad30 │ │ │ │ ldr r1, [pc, #252] @ 33ad34 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ ldr r2, [pc, #236] @ 33ad38 │ │ │ │ mov r0, lr │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp, #12] │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 33aaec │ │ │ │ ldr r3, [pc, #212] @ 33ad3c │ │ │ │ ldr ip, [pc, #212] @ 33ad40 │ │ │ │ ldr r1, [pc, #212] @ 33ad44 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #204] @ 33ad48 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r0, lr │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 33aaec │ │ │ │ ldr r3, [pc, #180] @ 33ad4c │ │ │ │ ldr ip, [pc, #180] @ 33ad50 │ │ │ │ ldr r1, [pc, #180] @ 33ad54 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #10 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, lr │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #199 @ 0xc7 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 33aaec │ │ │ │ bl 255730 │ │ │ │ - rsbseq r2, pc, r0, asr #31 │ │ │ │ - rsbseq r2, pc, r8, lsl #29 │ │ │ │ - rsbeq sl, fp, r4, asr #9 │ │ │ │ - @ instruction: 0x006b9c94 │ │ │ │ + rsbseq r3, pc, r0, lsl r0 @ │ │ │ │ + ldrsbeq r2, [pc], #-232 @ │ │ │ │ + rsbeq sl, fp, r4, lsl r5 │ │ │ │ + rsbeq r9, fp, r4, ror #25 │ │ │ │ ldrdeq r0, [r0], -r1 │ │ │ │ - rsbseq r2, pc, ip, lsr lr @ │ │ │ │ - rsbeq r9, fp, ip, lsr #25 │ │ │ │ - rsbeq r9, fp, r0, asr ip │ │ │ │ - rsbseq r2, pc, ip, lsl #28 │ │ │ │ - rsbeq r9, fp, ip, ror ip │ │ │ │ - rsbeq r9, fp, ip, lsl ip │ │ │ │ + rsbseq r2, pc, ip, lsl #29 │ │ │ │ + strdeq r9, [fp], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq r9, fp, r0, lsr #25 │ │ │ │ + rsbseq r2, pc, ip, asr lr @ │ │ │ │ + rsbeq r9, fp, ip, asr #25 │ │ │ │ + rsbeq r9, fp, ip, ror #24 │ │ │ │ andeq r0, r0, lr, ror #3 │ │ │ │ - rsbseq fp, r4, r0, lsr r4 │ │ │ │ - rsbseq r2, pc, r8, asr #27 │ │ │ │ - rsbeq sl, fp, ip, lsr r4 │ │ │ │ - ldrdeq r9, [fp], #-176 @ 0xffffff50 @ │ │ │ │ - @ instruction: 0x007f2d90 │ │ │ │ - rsbeq sl, fp, r4, lsr r4 │ │ │ │ - rsbeq r9, fp, r4, lsr #23 │ │ │ │ - rsbseq fp, r4, r8, asr #7 │ │ │ │ - rsbseq r2, pc, r0, asr sp @ │ │ │ │ - rsbeq sl, fp, r8, asr r4 │ │ │ │ - rsbeq r9, fp, r8, asr fp │ │ │ │ - rsbseq r2, pc, ip, lsl sp @ │ │ │ │ - rsbeq sl, fp, ip, lsr #9 │ │ │ │ - rsbeq r9, fp, r0, lsr #22 │ │ │ │ + rsbseq fp, r4, r0, lsl #9 │ │ │ │ + rsbseq r2, pc, r8, lsl lr @ │ │ │ │ + rsbeq sl, fp, ip, lsl #9 │ │ │ │ + rsbeq r9, fp, r0, lsr #24 │ │ │ │ + rsbseq r2, pc, r0, ror #27 │ │ │ │ + rsbeq sl, fp, r4, lsl #9 │ │ │ │ + strdeq r9, [fp], #-180 @ 0xffffff4c @ │ │ │ │ + rsbseq fp, r4, r8, lsl r4 │ │ │ │ + rsbseq r2, pc, r0, lsr #27 │ │ │ │ + rsbeq sl, fp, r8, lsr #9 │ │ │ │ + rsbeq r9, fp, r8, lsr #23 │ │ │ │ + rsbseq r2, pc, ip, ror #26 │ │ │ │ + strdeq sl, [fp], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq r9, fp, r0, ror fp │ │ │ │ andeq r0, r0, r2, ror #3 │ │ │ │ - rsbseq r2, pc, r4, ror #25 │ │ │ │ - rsbeq sl, fp, r0, asr r4 │ │ │ │ - strdeq r9, [fp], #-164 @ 0xffffff5c @ │ │ │ │ + rsbseq r2, pc, r4, lsr sp @ │ │ │ │ + rsbeq sl, fp, r0, lsr #9 │ │ │ │ + rsbeq r9, fp, r4, asr #22 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ - ldrheq r2, [pc], #-192 @ │ │ │ │ - strdeq sl, [fp], #-56 @ 0xffffffc8 @ │ │ │ │ - strheq r9, [fp], #-168 @ 0xffffff58 @ │ │ │ │ + rsbseq r2, pc, r0, lsl #26 │ │ │ │ + rsbeq sl, fp, r8, asr #8 │ │ │ │ + rsbeq r9, fp, r8, lsl #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r9, [pc, #412] @ 33af0c │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add r9, pc, r9 │ │ │ │ @@ -237200,36 +237200,36 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r7, [sp, #20] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ str r7, [sp, #24] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 978100 │ │ │ │ + bl 978148 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #20 │ │ │ │ mov r6, r0 │ │ │ │ - bl 919324 │ │ │ │ + bl 91936c │ │ │ │ mov r0, r6 │ │ │ │ - bl 97a480 │ │ │ │ + bl 97a4c8 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, r7 │ │ │ │ beq 33af00 │ │ │ │ ldr r6, [r0] │ │ │ │ cmp r6, r7 │ │ │ │ beq 33ae60 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 33aea8 │ │ │ │ - bl 914a60 │ │ │ │ + bl 914aa8 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ bne 33aef4 │ │ │ │ ldr r2, [pc, #248] @ 33af20 │ │ │ │ ldr r3, [pc, #232] @ 33af14 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -237247,20 +237247,20 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldrb r3, [r0, #20] │ │ │ │ cmp r3, r7 │ │ │ │ beq 33ae04 │ │ │ │ ldr r1, [pc, #176] @ 33af24 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99f618 │ │ │ │ + bl 99f660 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r6 │ │ │ │ add r2, r2, #24 │ │ │ │ mov r4, r0 │ │ │ │ - bl 98d50c │ │ │ │ + bl 98d554 │ │ │ │ cmp r0, #0 │ │ │ │ blt 33aec0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 33ae10 │ │ │ │ mov r1, r0 │ │ │ │ @@ -237276,31 +237276,31 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, r9, #168 @ 0xa8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #536 @ 0x218 │ │ │ │ add r0, sp, #24 │ │ │ │ str r4, [sp, #8] │ │ │ │ str ip, [sp] │ │ │ │ - bl 99bb4c │ │ │ │ + bl 99bb94 │ │ │ │ b 33ae98 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99c014 │ │ │ │ + bl 99c05c │ │ │ │ mvn r0, #0 │ │ │ │ b 33ae20 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r2, pc, r4, ror #23 │ │ │ │ + rsbseq r2, pc, r4, lsr ip @ │ │ │ │ umullseq r0, r7, r4, r0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r0, sl, ip, lsr #23 │ │ │ │ - rsbeq r0, sl, r0, ror #12 │ │ │ │ + strdeq r0, [sl], #-188 @ 0xffffff44 @ │ │ │ │ + strheq r0, [sl], #-96 @ 0xffffffa0 @ │ │ │ │ @ instruction: 0x0096fff4 │ │ │ │ - rsbeq fp, ip, r8, lsl #15 │ │ │ │ - rsbeq sl, fp, ip, lsl #5 │ │ │ │ - @ instruction: 0x006b9894 │ │ │ │ + ldrdeq fp, [ip], #-120 @ 0xffffff88 @ │ │ │ │ + ldrdeq sl, [fp], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbeq r9, fp, r4, ror #17 │ │ │ │ │ │ │ │ 0033af30 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #1208] @ 33b400 │ │ │ │ @@ -237308,24 +237308,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #56 @ 0x38 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ - bl 758210 │ │ │ │ + bl 758258 │ │ │ │ ldr ip, [pc, #1176] @ 33b408 │ │ │ │ ldr r2, [pc, #1176] @ 33b40c │ │ │ │ ldr r1, [pc, #1176] @ 33b410 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r5, [r4, #256] @ 0x100 │ │ │ │ ldr r6, [pc, #1148] @ 33b414 │ │ │ │ ldr r3, [r5] │ │ │ │ add r6, pc, r6 │ │ │ │ cmp r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ bne 33affc │ │ │ │ @@ -237405,15 +237405,15 @@ │ │ │ │ bl 255cd0 │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r4, #64] @ 0x40 │ │ │ │ ldr r2, [r7, #188] @ 0xbc │ │ │ │ str r3, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 706780 │ │ │ │ + bl 7067c8 │ │ │ │ ldr r6, [r4, #256] @ 0x100 │ │ │ │ ldr sl, [r4, #64] @ 0x40 │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ ble 33b2cc │ │ │ │ mov r7, r5 │ │ │ │ mov r8, r5 │ │ │ │ @@ -237427,15 +237427,15 @@ │ │ │ │ ldr r6, [r3, #8] │ │ │ │ ldr r9, [r3, #12] │ │ │ │ bl 33831c │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, sl │ │ │ │ - bl 70d860 │ │ │ │ + bl 70d8a8 │ │ │ │ adds r3, r6, r7 │ │ │ │ ldr r6, [r4, #256] @ 0x100 │ │ │ │ mov r7, r3 │ │ │ │ adc r8, r9, r8 │ │ │ │ ldr r1, [r6] │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r5, r1 │ │ │ │ @@ -237560,37 +237560,37 @@ │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 33b2cc │ │ │ │ b 33b17c │ │ │ │ ldr r0, [pc, #216] @ 33b428 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c710 │ │ │ │ + bl 99c758 │ │ │ │ mov r0, #1 │ │ │ │ bl 2558ec │ │ │ │ ldr r0, [pc, #196] @ 33b42c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c710 │ │ │ │ + bl 99c758 │ │ │ │ mov r0, #1 │ │ │ │ bl 2558ec │ │ │ │ ldr r0, [pc, #180] @ 33b430 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c710 │ │ │ │ + bl 99c758 │ │ │ │ mov r0, #1 │ │ │ │ bl 2558ec │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #160] @ 33b434 │ │ │ │ str ip, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c710 │ │ │ │ + bl 99c758 │ │ │ │ mov r0, #1 │ │ │ │ bl 2558ec │ │ │ │ ldr r0, [pc, #140] @ 33b438 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c710 │ │ │ │ + bl 99c758 │ │ │ │ mov r0, #1 │ │ │ │ bl 2558ec │ │ │ │ ldr r3, [pc, #124] @ 33b43c │ │ │ │ ldr r1, [pc, #124] @ 33b440 │ │ │ │ ldr r0, [pc, #124] @ 33b444 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #120] @ 33b448 │ │ │ │ @@ -237605,58 +237605,58 @@ │ │ │ │ ldr r2, [pc, #100] @ 33b458 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #180 @ 0xb4 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ @ instruction: 0x0096fed4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq r2, pc, r0, ror #19 │ │ │ │ - @ instruction: 0x006a0490 │ │ │ │ - ldrdeq r0, [sl], #-156 @ 0xffffff64 @ │ │ │ │ + rsbseq r2, pc, r0, lsr sl @ │ │ │ │ + rsbeq r0, sl, r0, ror #9 │ │ │ │ + rsbeq r0, sl, ip, lsr #20 │ │ │ │ addseq pc, r6, r4, lsl #29 │ │ │ │ andeq r4, r0, ip, ror #13 │ │ │ │ umlaleq r7, r6, r8, ip │ │ │ │ strdeq r7, [r6], r8 @ │ │ │ │ addseq pc, r6, r8, asr #22 │ │ │ │ - rsbeq r9, fp, ip, lsr #30 │ │ │ │ - rsbeq r9, fp, r8, lsr lr │ │ │ │ - rsbeq r9, fp, r8, ror pc │ │ │ │ - rsbeq r9, fp, r4, asr lr │ │ │ │ - rsbeq r9, fp, r4, lsl #29 │ │ │ │ - @ instruction: 0x007f2590 │ │ │ │ - rsbeq r9, fp, r0, lsr #7 │ │ │ │ - rsbeq r9, fp, ip, lsr #27 │ │ │ │ + rsbeq r9, fp, ip, ror pc │ │ │ │ + rsbeq r9, fp, r8, lsl #29 │ │ │ │ + rsbeq r9, fp, r8, asr #31 │ │ │ │ + rsbeq r9, fp, r4, lsr #29 │ │ │ │ + ldrdeq r9, [fp], #-228 @ 0xffffff1c @ │ │ │ │ + rsbseq r2, pc, r0, ror #11 │ │ │ │ + strdeq r9, [fp], #-48 @ 0xffffffd0 @ │ │ │ │ + strdeq r9, [fp], #-220 @ 0xffffff24 @ │ │ │ │ andeq r0, r0, r3, lsr #5 │ │ │ │ - rsbseq r2, pc, ip, ror #10 │ │ │ │ - rsbeq r9, fp, ip, ror r3 │ │ │ │ - rsbeq r9, fp, r4, asr #27 │ │ │ │ + ldrheq r2, [pc], #-92 @ │ │ │ │ + rsbeq r9, fp, ip, asr #7 │ │ │ │ + rsbeq r9, fp, r4, lsl lr │ │ │ │ andeq r0, r0, pc, lsr #5 │ │ │ │ │ │ │ │ 0033b45c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #52] @ 33b4ac │ │ │ │ sub sp, sp, #12 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99d760 │ │ │ │ + bl 99d7a8 │ │ │ │ ldr r4, [pc, #40] @ 33b4b0 │ │ │ │ ldr r3, [pc, #40] @ 33b4b4 │ │ │ │ ldr r1, [pc, #40] @ 33b4b8 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 9a0fc8 │ │ │ │ - ldrsheq fp, [r4], #-72 @ 0xffffffb8 @ │ │ │ │ + b 9a1010 │ │ │ │ + rsbseq fp, r4, r8, asr #10 │ │ │ │ umullseq pc, r6, r0, r9 @ │ │ │ │ andeq r3, r0, ip, asr r8 │ │ │ │ @ instruction: 0xfffff8bc │ │ │ │ │ │ │ │ 0033b4bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -237672,15 +237672,15 @@ │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, ip │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r5 │ │ │ │ str ip, [sp, #20] │ │ │ │ - bl 75a6fc │ │ │ │ + bl 75a744 │ │ │ │ cmn r0, #1 │ │ │ │ beq 33b59c │ │ │ │ ldr r1, [r4, #24] │ │ │ │ ldr r2, [r4, #28] │ │ │ │ asr r3, r0, #31 │ │ │ │ cmp r3, r2 │ │ │ │ cmpeq r0, r1 │ │ │ │ @@ -237701,15 +237701,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r3, r3, #208 @ 0xd0 │ │ │ │ ldr r2, [pc, #132] @ 33b5f4 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -237717,29 +237717,29 @@ │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 33b528 │ │ │ │ ldrd r2, [r4, #24] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp] │ │ │ │ - bl 75a64c │ │ │ │ + bl 75a694 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ addseq pc, r6, r8, asr #18 │ │ │ │ andeq r4, r0, ip, ror #13 │ │ │ │ - rsbeq r9, fp, r8, lsl #29 │ │ │ │ - ldrsheq r2, [pc], #-56 @ │ │ │ │ - rsbeq r9, fp, r8, lsl lr │ │ │ │ - strdeq r9, [fp], #-28 @ 0xffffffe4 @ │ │ │ │ + ldrdeq r9, [fp], #-232 @ 0xffffff18 @ │ │ │ │ + rsbseq r2, pc, r8, asr #8 │ │ │ │ + rsbeq r9, fp, r8, ror #28 │ │ │ │ + rsbeq r9, fp, ip, asr #4 │ │ │ │ strdeq r0, [r0], -r1 │ │ │ │ │ │ │ │ 0033b5f8 : │ │ │ │ ldr r3, [r1, #256] @ 0x100 │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -237794,15 +237794,15 @@ │ │ │ │ str r1, [r2, #8] │ │ │ │ ldr r1, [r2, #12] │ │ │ │ adc r1, r1, r8 │ │ │ │ str r1, [r2, #12] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 33b660 │ │ │ │ - bl 915698 │ │ │ │ + bl 9156e0 │ │ │ │ ldr r2, [r5, #256] @ 0x100 │ │ │ │ ldr r3, [r2] │ │ │ │ cmp r3, #0 │ │ │ │ movgt r3, #0 │ │ │ │ ble 33b740 │ │ │ │ add r1, r3, r3, lsl #3 │ │ │ │ add r1, r3, r1, lsl #1 │ │ │ │ @@ -237882,17 +237882,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #24] @ 33b850 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #228 @ 0xe4 │ │ │ │ str r0, [sp] │ │ │ │ bl 25351c │ │ │ │ - ldrsheq r2, [pc], #-41 @ │ │ │ │ - rsbseq r2, pc, ip, lsr #2 │ │ │ │ - rsbeq r8, fp, r8, lsr pc │ │ │ │ + rsbseq r2, pc, r9, asr #6 │ │ │ │ + rsbseq r2, pc, ip, ror r1 @ │ │ │ │ + rsbeq r8, fp, r8, lsl #31 │ │ │ │ andeq r0, r0, sp, lsl r3 │ │ │ │ │ │ │ │ 0033b854 : │ │ │ │ ldr r2, [pc, #80] @ 33b8ac │ │ │ │ ldr r3, [pc, #80] @ 33b8b0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -237909,15 +237909,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #12] @ 33b8b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 71eb30 │ │ │ │ + b 71eb78 │ │ │ │ addseq pc, r6, r0, asr #11 │ │ │ │ andeq r1, r0, ip │ │ │ │ @ instruction: 0xffffe28c │ │ │ │ │ │ │ │ 0033b8b8 : │ │ │ │ ldr r3, [r0, #12] │ │ │ │ mov r1, r0 │ │ │ │ @@ -237935,15 +237935,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #4] @ 33b90c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 71eb30 │ │ │ │ + b 71eb78 │ │ │ │ @ instruction: 0xffffe298 │ │ │ │ │ │ │ │ 0033b910 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -238103,74 +238103,74 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r1, #128 @ 0x80 │ │ │ │ mov r4, r6 │ │ │ │ b 33bb4c │ │ │ │ ldr r0, [r6, #48] @ 0x30 │ │ │ │ - bl 758210 │ │ │ │ + bl 758258 │ │ │ │ ldr ip, [pc, #68] @ 33bbe0 │ │ │ │ ldr r2, [pc, #68] @ 33bbe4 │ │ │ │ ldr r1, [pc, #68] @ 33bbe8 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [pc, #64] @ 33bbec │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq 33bb60 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ subs r5, r0, #0 │ │ │ │ bne 33bb14 │ │ │ │ b 33bb60 │ │ │ │ - rsbseq fp, r5, r4, lsl #9 │ │ │ │ - ldrheq r8, [r6], #-28 @ 0xffffffe4 @ │ │ │ │ - ldrheq r1, [pc], #-228 @ │ │ │ │ - rsbeq pc, r9, ip, ror r8 @ │ │ │ │ - rsbeq r7, lr, ip, ror #14 │ │ │ │ + ldrsbeq fp, [r5], #-68 @ 0xffffffbc @ │ │ │ │ + rsbseq r8, r6, ip, lsl #4 │ │ │ │ + rsbseq r1, pc, r4, lsl #30 │ │ │ │ + rsbeq pc, r9, ip, asr #17 │ │ │ │ + strheq r7, [lr], #-124 @ 0xffffff84 @ │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ │ │ │ │ 0033bbf0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 758210 │ │ │ │ + bl 758258 │ │ │ │ ldr ip, [pc, #88] @ 33bc6c │ │ │ │ ldr r2, [pc, #88] @ 33bc70 │ │ │ │ ldr r1, [pc, #88] @ 33bc74 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33bc5c │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7581fc │ │ │ │ - rsbseq r1, pc, ip, lsr lr @ │ │ │ │ - rsbeq pc, r9, r4, lsl #16 │ │ │ │ - rsbeq r7, lr, r0, lsl #21 │ │ │ │ + b 758244 │ │ │ │ + rsbseq r1, pc, ip, lsl #29 │ │ │ │ + rsbeq pc, r9, r4, asr r8 @ │ │ │ │ + ldrdeq r7, [lr], #-160 @ 0xffffff60 @ │ │ │ │ │ │ │ │ 0033bc78 : │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r2 │ │ │ │ b 32b124 │ │ │ │ │ │ │ │ @@ -238225,40 +238225,40 @@ │ │ │ │ 0033bd40 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 75172c │ │ │ │ + bl 751774 │ │ │ │ ldr r7, [pc, #156] @ 33be00 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r7 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757cbc │ │ │ │ + bl 757d04 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33bde0 │ │ │ │ ldr r4, [pc, #132] @ 33be04 │ │ │ │ ldr r2, [pc, #132] @ 33be08 │ │ │ │ add r4, pc, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r2 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ add r4, r4, #8 │ │ │ │ mov r8, r0 │ │ │ │ - bl 758210 │ │ │ │ + bl 758258 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r3, [r0, #192] @ 0xc0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 33bde0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -238267,54 +238267,54 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - strdeq pc, [r9], #-188 @ 0xffffff44 @ │ │ │ │ - ldrsheq r1, [pc], #-200 @ │ │ │ │ - rsbeq pc, r9, r8, lsl #13 │ │ │ │ + rsbeq pc, r9, ip, asr #24 │ │ │ │ + rsbseq r1, pc, r8, asr #26 │ │ │ │ + ldrdeq pc, [r9], #-104 @ 0xffffff98 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #340] @ 33bf78 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 758210 │ │ │ │ + bl 758258 │ │ │ │ ldr r2, [pc, #316] @ 33bf7c │ │ │ │ ldr r1, [pc, #316] @ 33bf80 │ │ │ │ add r3, r6, #28 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldrb r5, [r0, #67] @ 0x43 │ │ │ │ cmp r5, #0 │ │ │ │ beq 33bf44 │ │ │ │ cmp r4, #0 │ │ │ │ beq 33bf10 │ │ │ │ ldr r8, [r4, #28] │ │ │ │ cmp r8, #0 │ │ │ │ beq 33bec0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 758210 │ │ │ │ + bl 758258 │ │ │ │ ldr r2, [pc, #252] @ 33bf84 │ │ │ │ ldr r1, [pc, #252] @ 33bf88 │ │ │ │ add r6, r6, #84 @ 0x54 │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r6, [sp] │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ cmp r3, #0 │ │ │ │ beq 33bef4 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r4 │ │ │ │ blx r3 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -238326,72 +238326,72 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #47 @ 0x2f │ │ │ │ mov r0, r7 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ mov r5, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r8 │ │ │ │ bl 33bd40 │ │ │ │ cmp r0, #0 │ │ │ │ bne 33bef4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7581fc │ │ │ │ + bl 758244 │ │ │ │ ldr ip, [pc, #104] @ 33bf98 │ │ │ │ ldr r1, [pc, #104] @ 33bf9c │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ mov lr, r0 │ │ │ │ b 33bf64 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7581fc │ │ │ │ + bl 758244 │ │ │ │ ldr ip, [pc, #76] @ 33bfa0 │ │ │ │ ldr r1, [pc, #76] @ 33bfa4 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ mov lr, r0 │ │ │ │ add r3, r6, #48 @ 0x30 │ │ │ │ mov r0, r7 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 33bef0 │ │ │ │ - rsbseq r1, pc, r8, asr #24 │ │ │ │ - ldrdeq pc, [r9], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbeq r7, lr, r8, asr r8 │ │ │ │ - rsbeq r6, fp, r8, ror #4 │ │ │ │ - rsbeq r6, fp, ip, ror r2 │ │ │ │ - rsbseq r1, pc, r8, lsr #23 │ │ │ │ - rsbeq r9, fp, r0, lsl #10 │ │ │ │ - strheq r9, [fp], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbeq r9, fp, ip, asr #9 │ │ │ │ - rsbeq r9, fp, ip, asr r4 │ │ │ │ - rsbeq r9, fp, r4, asr r4 │ │ │ │ - rsbeq r9, fp, r8, lsr r4 │ │ │ │ + @ instruction: 0x007f1c98 │ │ │ │ + rsbeq pc, r9, ip, lsr #12 │ │ │ │ + rsbeq r7, lr, r8, lsr #17 │ │ │ │ + strheq r6, [fp], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbeq r6, fp, ip, asr #5 │ │ │ │ + ldrsheq r1, [pc], #-184 @ │ │ │ │ + rsbeq r9, fp, r0, asr r5 │ │ │ │ + rsbeq r9, fp, r8, lsl #10 │ │ │ │ + rsbeq r9, fp, ip, lsl r5 │ │ │ │ + rsbeq r9, fp, ip, lsr #9 │ │ │ │ + rsbeq r9, fp, r4, lsr #9 │ │ │ │ + rsbeq r9, fp, r8, lsl #9 │ │ │ │ │ │ │ │ 0033bfa8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r2 │ │ │ │ - bl 75172c │ │ │ │ + bl 751774 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 33be0c │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 33c008 │ │ │ │ @@ -238403,56 +238403,56 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r8, [pc, #128] @ 33c090 │ │ │ │ mov r0, r5 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r8 │ │ │ │ - bl 757cbc │ │ │ │ + bl 757d04 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33bfe8 │ │ │ │ mov r0, r5 │ │ │ │ ldr r9, [pc, #100] @ 33c094 │ │ │ │ ldr r5, [pc, #100] @ 33c098 │ │ │ │ add r9, pc, r9 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ str r9, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ add r9, r9, #8 │ │ │ │ mov sl, r0 │ │ │ │ - bl 758210 │ │ │ │ + bl 758258 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ str r9, [sp] │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r3, [r0, #196] @ 0xc4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 33bfe8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, sl │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ bx r3 │ │ │ │ - rsbeq pc, r9, ip, asr #18 │ │ │ │ - rsbseq r1, pc, r8, asr #20 │ │ │ │ - ldrdeq pc, [r9], #-56 @ 0xffffffc8 @ │ │ │ │ + @ instruction: 0x0069f99c │ │ │ │ + @ instruction: 0x007f1a98 │ │ │ │ + rsbeq pc, r9, r8, lsr #8 │ │ │ │ │ │ │ │ 0033c09c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 751610 │ │ │ │ + bl 751658 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33c0d8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -238485,25 +238485,25 @@ │ │ │ │ ldrne r0, [r0, #28] │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 0033c13c : │ │ │ │ mov r0, r1 │ │ │ │ - b 7510fc │ │ │ │ + b 751144 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r5, r2 │ │ │ │ ldrb r4, [sp, #48] @ 0x30 │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r3 │ │ │ │ - bl 74f504 │ │ │ │ + bl 74f54c │ │ │ │ cmp r5, #0 │ │ │ │ moveq r4, #1 │ │ │ │ beq 33c1d4 │ │ │ │ cmp r0, #0 │ │ │ │ movne r4, #0 │ │ │ │ andeq r4, r4, #1 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -238521,15 +238521,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #140] @ 33c24c │ │ │ │ str r0, [sp, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ mov r2, #51 @ 0x33 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -238541,29 +238541,29 @@ │ │ │ │ str r0, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - strheq r9, [fp], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbseq r1, pc, ip, asr r9 @ │ │ │ │ - rsbeq r9, fp, r4, ror #4 │ │ │ │ - rsbeq r9, fp, ip, ror r2 │ │ │ │ - rsbseq r1, pc, r4, lsl r9 @ │ │ │ │ - rsbeq r9, fp, r0, lsr #4 │ │ │ │ + rsbeq r9, fp, r8, lsl #6 │ │ │ │ + rsbseq r1, pc, ip, lsr #19 │ │ │ │ + strheq r9, [fp], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq r9, fp, ip, asr #5 │ │ │ │ + rsbseq r1, pc, r4, ror #18 │ │ │ │ + rsbeq r9, fp, r0, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #824] @ 33c5b0 │ │ │ │ mov r7, r3 │ │ │ │ @@ -238584,27 +238584,27 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp, #20] │ │ │ │ ldr r9, [sp, #76] @ 0x4c │ │ │ │ mov r5, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r1, r7 │ │ │ │ mov sl, #0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74ef8c │ │ │ │ + bl 74efd4 │ │ │ │ mov r3, r9 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, r4 │ │ │ │ str sl, [sp, #24] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 97cea0 │ │ │ │ + bl 97cee8 │ │ │ │ cmp r0, sl │ │ │ │ bne 33c34c │ │ │ │ ldr r2, [pc, #692] @ 33c5c4 │ │ │ │ ldr r3, [pc, #672] @ 33c5b4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -238630,94 +238630,94 @@ │ │ │ │ bl 33c144 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 33c308 │ │ │ │ ldr r5, [r7] │ │ │ │ cmp r5, sl │ │ │ │ beq 33c3d8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 81762c │ │ │ │ + bl 817674 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r2, r9 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 7e9264 │ │ │ │ + bl 7e92ac │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 33c308 │ │ │ │ - bl 7eafb4 │ │ │ │ + bl 7eaffc │ │ │ │ cmp r6, r0 │ │ │ │ beq 33c420 │ │ │ │ ldr ip, [pc, #528] @ 33c5c8 │ │ │ │ ldr r1, [pc, #528] @ 33c5cc │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, fp, #32 │ │ │ │ mov r2, #146 @ 0x92 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 33c308 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldrb sl, [r0] │ │ │ │ cmp sl, #0 │ │ │ │ beq 33c414 │ │ │ │ - bl 8138fc │ │ │ │ + bl 813944 │ │ │ │ subs sl, r0, #0 │ │ │ │ beq 33c434 │ │ │ │ mov r1, r8 │ │ │ │ - bl 814308 │ │ │ │ + bl 814350 │ │ │ │ cmp r0, #0 │ │ │ │ strge sl, [r7] │ │ │ │ blt 33c514 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ bl 253810 │ │ │ │ b 33c308 │ │ │ │ bl 253810 │ │ │ │ str sl, [r7] │ │ │ │ b 33c308 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 814198 │ │ │ │ + bl 8141e0 │ │ │ │ b 33c308 │ │ │ │ mov r2, sl │ │ │ │ ldr r1, [sp, #24] │ │ │ │ - bl 7e9264 │ │ │ │ + bl 7e92ac │ │ │ │ subs sl, r0, #0 │ │ │ │ beq 33c4b8 │ │ │ │ - bl 7eafb4 │ │ │ │ + bl 7eaffc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ beq 33c570 │ │ │ │ mov r2, #15 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 813508 │ │ │ │ + bl 813550 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r9 │ │ │ │ mov r5, r0 │ │ │ │ - bl 813ffc │ │ │ │ + bl 814044 │ │ │ │ cmp r0, #0 │ │ │ │ blt 33c4ac │ │ │ │ cmp r5, #0 │ │ │ │ beq 33c4bc │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 814308 │ │ │ │ + bl 814350 │ │ │ │ cmp r0, #0 │ │ │ │ movlt sl, r5 │ │ │ │ blt 33c518 │ │ │ │ str r5, [r7] │ │ │ │ mov r0, r5 │ │ │ │ - bl 818588 │ │ │ │ + bl 8185d0 │ │ │ │ b 33c408 │ │ │ │ mov r6, sl │ │ │ │ mov r0, r8 │ │ │ │ - bl 7581fc │ │ │ │ + bl 758244 │ │ │ │ ldr r3, [pc, #260] @ 33c5d0 │ │ │ │ ldr r2, [pc, #260] @ 33c5d4 │ │ │ │ ldr ip, [sp, #24] │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #32 │ │ │ │ @@ -238726,21 +238726,21 @@ │ │ │ │ str ip, [sp, #12] │ │ │ │ mov r5, #0 │ │ │ │ mov r1, r0 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #216] @ 33c5d8 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ cmp r6, #0 │ │ │ │ bne 33c4ac │ │ │ │ b 33c408 │ │ │ │ mov r6, r5 │ │ │ │ mov r0, sl │ │ │ │ - bl 813da8 │ │ │ │ + bl 813df0 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ beq 33c538 │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ bne 33c578 │ │ │ │ ldr r3, [pc, #156] @ 33c5dc │ │ │ │ @@ -238750,50 +238750,50 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r9 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #197 @ 0xc5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ mov r5, sl │ │ │ │ b 33c508 │ │ │ │ - bl 9b0d60 │ │ │ │ + bl 9b0da8 │ │ │ │ b 33c458 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [pc, #100] @ 33c5e8 │ │ │ │ ldr r2, [pc, #100] @ 33c5ec │ │ │ │ ldr r1, [pc, #100] @ 33c5f0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r9 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #192 @ 0xc0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 33c568 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq lr, r6, r0, lsr #23 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq r1, pc, ip, lsl #17 │ │ │ │ - strdeq r7, [lr], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbeq pc, r9, r4, ror r1 @ │ │ │ │ + ldrsbeq r1, [pc], #-140 @ │ │ │ │ + rsbeq r7, lr, r0, asr #8 │ │ │ │ + rsbeq pc, r9, r4, asr #3 │ │ │ │ addseq lr, r6, ip, lsl #22 │ │ │ │ - strdeq r9, [fp], #-8 @ │ │ │ │ - rsbeq r9, fp, r4, ror r0 │ │ │ │ - rsbseq r1, pc, r8, asr #12 │ │ │ │ - rsbeq r9, fp, r4, lsl r0 │ │ │ │ - rsbeq r8, fp, r0, lsr pc │ │ │ │ - ldrsbeq r1, [pc], #-80 @ │ │ │ │ - rsbeq r9, fp, r0, asr r0 │ │ │ │ - ldrdeq r8, [fp], #-224 @ 0xffffff20 @ │ │ │ │ - @ instruction: 0x007f1590 │ │ │ │ - rsbeq r8, fp, r4, lsl #31 │ │ │ │ - @ instruction: 0x006b8e90 │ │ │ │ + rsbeq r9, fp, r8, asr #2 │ │ │ │ + rsbeq r9, fp, r4, asr #1 │ │ │ │ + @ instruction: 0x007f1698 │ │ │ │ + rsbeq r9, fp, r4, rrx │ │ │ │ + rsbeq r8, fp, r0, lsl #31 │ │ │ │ + rsbseq r1, pc, r0, lsr #12 │ │ │ │ + rsbeq r9, fp, r0, lsr #1 │ │ │ │ + rsbeq r8, fp, r0, lsr #30 │ │ │ │ + rsbseq r1, pc, r0, ror #11 │ │ │ │ + ldrdeq r8, [fp], #-244 @ 0xffffff0c @ │ │ │ │ + rsbeq r8, fp, r0, ror #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr ip, [sp, #16] │ │ │ │ str ip, [sp, #4] │ │ │ │ @@ -238838,35 +238838,35 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ ldr r8, [sp, #32] │ │ │ │ - bl 74ef8c │ │ │ │ + bl 74efd4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, r3 │ │ │ │ beq 33c764 │ │ │ │ - bl 8138e0 │ │ │ │ + bl 813928 │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r7, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 33c770 │ │ │ │ mov r0, r7 │ │ │ │ bl 255ac0 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r6 │ │ │ │ mov ip, r0 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 97cea0 │ │ │ │ + bl 97cee8 │ │ │ │ ldr r0, [sp] │ │ │ │ bl 253810 │ │ │ │ ldr r2, [pc, #112] @ 33c798 │ │ │ │ ldr r3, [pc, #104] @ 33c794 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -238882,25 +238882,25 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r7, [pc, #48] @ 33c79c │ │ │ │ add r7, pc, r7 │ │ │ │ b 33c6f4 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 813c3c │ │ │ │ + bl 813c84 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33c6f4 │ │ │ │ - bl 7e9568 │ │ │ │ + bl 7e95b0 │ │ │ │ mov r7, r0 │ │ │ │ b 33c6f4 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq lr, r6, r4, ror r7 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x0096e6f4 │ │ │ │ - rsbseq r0, r4, r8, lsl #25 │ │ │ │ + ldrsbeq r0, [r4], #-200 @ 0xffffff38 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #208] @ 33c88c │ │ │ │ mov r4, r1 │ │ │ │ @@ -238909,15 +238909,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ - bl 74ef8c │ │ │ │ + bl 74efd4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ beq 33c87c │ │ │ │ ldr r0, [r3, #52] @ 0x34 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -238925,15 +238925,15 @@ │ │ │ │ bl 255ac0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r5 │ │ │ │ mov ip, r0 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 97cea0 │ │ │ │ + bl 97cee8 │ │ │ │ ldr r0, [sp] │ │ │ │ bl 253810 │ │ │ │ ldr r2, [pc, #96] @ 33c894 │ │ │ │ ldr r3, [pc, #88] @ 33c890 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -238955,16 +238955,16 @@ │ │ │ │ ldr r0, [pc, #24] @ 33c89c │ │ │ │ add r0, pc, r0 │ │ │ │ b 33c804 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq lr, r6, r8, asr r6 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq lr, r6, r8, ror #11 │ │ │ │ - rsbseq r0, r4, ip, ror fp │ │ │ │ - rsbseq r0, r4, r0, ror fp │ │ │ │ + rsbseq r0, r4, ip, asr #23 │ │ │ │ + rsbseq r0, r4, r0, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #180] @ 33c970 │ │ │ │ mov r4, r1 │ │ │ │ @@ -238973,27 +238973,27 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ - bl 74ef8c │ │ │ │ + bl 74efd4 │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ beq 33c960 │ │ │ │ ldr r0, [r3, #28] │ │ │ │ bl 255ac0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r5 │ │ │ │ mov ip, r0 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 97cea0 │ │ │ │ + bl 97cee8 │ │ │ │ ldr r0, [sp] │ │ │ │ bl 253810 │ │ │ │ ldr r2, [pc, #84] @ 33c978 │ │ │ │ ldr r3, [pc, #76] @ 33c974 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -239012,24 +239012,24 @@ │ │ │ │ ldr r0, [pc, #20] @ 33c97c │ │ │ │ add r0, pc, r0 │ │ │ │ b 33c8f4 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq lr, r6, r8, asr r5 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x0096e4f8 │ │ │ │ - rsbseq r0, r4, ip, lsl #21 │ │ │ │ + ldrsbeq r0, [r4], #-172 @ 0xffffff54 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 74ef8c │ │ │ │ + bl 74efd4 │ │ │ │ pop {r4, lr} │ │ │ │ mov r1, #0 │ │ │ │ - b 8b1274 │ │ │ │ + b 8b12bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr lr, [pc, #444] @ 33cb78 │ │ │ │ ldr ip, [pc, #444] @ 33cb7c │ │ │ │ add lr, pc, lr │ │ │ │ @@ -239051,27 +239051,27 @@ │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r8, #0 │ │ │ │ cmp r4, r0 │ │ │ │ cmpne r4, r3 │ │ │ │ mov r0, r6 │ │ │ │ addeq r4, sp, #20 │ │ │ │ - bl 74ef8c │ │ │ │ + bl 74efd4 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, r5 │ │ │ │ str r8, [sp, #16] │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 97cea0 │ │ │ │ + bl 97cee8 │ │ │ │ cmp r0, r8 │ │ │ │ bne 33ca90 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 99c014 │ │ │ │ + bl 99c05c │ │ │ │ ldr r2, [pc, #308] @ 33cb88 │ │ │ │ ldr r3, [pc, #292] @ 33cb7c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -239094,69 +239094,69 @@ │ │ │ │ bl 33c144 │ │ │ │ cmp r0, r8 │ │ │ │ beq 33ca40 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldrb r7, [r0] │ │ │ │ cmp r7, r8 │ │ │ │ beq 33cb3c │ │ │ │ - bl 8bcd00 │ │ │ │ + bl 8bcd48 │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 33cafc │ │ │ │ mov r0, r9 │ │ │ │ mov r2, r4 │ │ │ │ - bl 8b0cf4 │ │ │ │ + bl 8b0d3c │ │ │ │ cmp r0, #0 │ │ │ │ beq 33cb48 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 253810 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 99c014 │ │ │ │ + bl 99c05c │ │ │ │ b 33ca4c │ │ │ │ mov r0, r6 │ │ │ │ - bl 7581fc │ │ │ │ + bl 758244 │ │ │ │ ldr r3, [pc, #128] @ 33cb8c │ │ │ │ ldr ip, [pc, #128] @ 33cb90 │ │ │ │ ldr lr, [sp, #16] │ │ │ │ ldr r1, [pc, #124] @ 33cb94 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 33cb98 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ stmib sp, {r0, r5, lr} │ │ │ │ mov r0, r4 │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 33cae4 │ │ │ │ bl 253810 │ │ │ │ str r7, [r9] │ │ │ │ b 33ca40 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7581fc │ │ │ │ + bl 758244 │ │ │ │ ldr r1, [pc, #68] @ 33cb9c │ │ │ │ ldr ip, [sp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r5 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 99b468 │ │ │ │ + bl 99b4b0 │ │ │ │ b 33cae4 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq lr, r6, r0, ror #8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq lr, r6, r0, lsr r4 │ │ │ │ andeq r3, r0, ip, asr r8 │ │ │ │ addseq lr, r6, r8, asr #7 │ │ │ │ - rsbseq r1, pc, r4 │ │ │ │ - ldrdeq r8, [fp], #-144 @ 0xffffff70 @ │ │ │ │ - rsbeq r8, fp, ip, lsl #18 │ │ │ │ + rsbseq r1, pc, r4, asr r0 @ │ │ │ │ + rsbeq r8, fp, r0, lsr #20 │ │ │ │ + rsbeq r8, fp, ip, asr r9 │ │ │ │ andeq r0, r0, sl, lsr #2 │ │ │ │ - rsbeq r8, fp, r0, ror sl │ │ │ │ + rsbeq r8, fp, r0, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #380] @ 33cd38 │ │ │ │ mov r4, r1 │ │ │ │ @@ -239166,24 +239166,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr fp, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 74ef8c │ │ │ │ + bl 74efd4 │ │ │ │ mov r6, #0 │ │ │ │ mov r3, fp │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, r8 │ │ │ │ str r6, [sp, #16] │ │ │ │ str r6, [sp, #20] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 97cea0 │ │ │ │ + bl 97cee8 │ │ │ │ cmp r0, r6 │ │ │ │ beq 33ccbc │ │ │ │ bl 25375c <__ctype_b_loc@plt> │ │ │ │ sub r5, r5, #1 │ │ │ │ mov r4, r6 │ │ │ │ add sl, sp, #24 │ │ │ │ add r9, sp, #20 │ │ │ │ @@ -239208,15 +239208,15 @@ │ │ │ │ beq 33cd00 │ │ │ │ cmp r3, #58 @ 0x3a │ │ │ │ cmpne r3, #45 @ 0x2d │ │ │ │ bne 33cd08 │ │ │ │ mov r3, sl │ │ │ │ mov r2, #16 │ │ │ │ mov r1, r9 │ │ │ │ - bl 98c4e4 │ │ │ │ + bl 98c52c │ │ │ │ cmp r0, #0 │ │ │ │ blt 33cd2c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #255 @ 0xff │ │ │ │ bgt 33cd2c │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #6 │ │ │ │ @@ -239244,15 +239244,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 33cc80 │ │ │ │ mov r0, fp │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r3, r8 │ │ │ │ mov r1, #22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 74efa0 │ │ │ │ + bl 74efe8 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 253810 │ │ │ │ b 33ccbc │ │ │ │ ldr ip, [sp, #16] │ │ │ │ b 33cd08 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq lr, r6, r4, asr r2 │ │ │ │ @@ -239270,15 +239270,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ ldr r7, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov r3, #0 │ │ │ │ - bl 74ef8c │ │ │ │ + bl 74efd4 │ │ │ │ mov lr, #0 │ │ │ │ str lr, [sp, #40] @ 0x28 │ │ │ │ str lr, [sp, #44] @ 0x2c │ │ │ │ str lr, [sp, #48] @ 0x30 │ │ │ │ str lr, [sp, #52] @ 0x34 │ │ │ │ strh lr, [sp, #56] @ 0x38 │ │ │ │ ldr r6, [pc, #172] @ 33ce54 │ │ │ │ @@ -239302,15 +239302,15 @@ │ │ │ │ ldrb ip, [ip] │ │ │ │ stm sp, {r6, ip} │ │ │ │ bl 2552b0 <__snprintf_chk@plt> │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 97cea0 │ │ │ │ + bl 97cee8 │ │ │ │ ldr r2, [pc, #72] @ 33ce58 │ │ │ │ ldr r3, [pc, #60] @ 33ce50 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -239322,15 +239322,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldrheq lr, [r6], r4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r8, fp, ip, asr #16 │ │ │ │ + @ instruction: 0x006b889c │ │ │ │ addseq lr, r6, ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-72] @ 0xffffffb8 │ │ │ │ sub sp, sp, #4096 @ 0x1000 │ │ │ │ @@ -239349,29 +239349,29 @@ │ │ │ │ mov r3, #0 │ │ │ │ add r3, sp, #4160 @ 0x1040 │ │ │ │ add r1, r1, #28 │ │ │ │ mov r1, ip │ │ │ │ add r3, r3, #8 │ │ │ │ ldr r8, [r3] │ │ │ │ mov r6, r0 │ │ │ │ - bl 74ef8c │ │ │ │ + bl 74efd4 │ │ │ │ add r7, sp, #32 │ │ │ │ sub r4, r7, #4 │ │ │ │ mov r2, #4096 @ 0x1000 │ │ │ │ mov r1, #0 │ │ │ │ mov r5, #0 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ bl 255340 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, fp │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r9 │ │ │ │ str r5, [r2, #-8]! │ │ │ │ - bl 97cea0 │ │ │ │ + bl 97cee8 │ │ │ │ cmp r0, r5 │ │ │ │ bne 33cf54 │ │ │ │ ldr r2, [pc, #388] @ 33d090 │ │ │ │ ldr r3, [pc, #380] @ 33d08c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, sp, #4096 @ 0x1000 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -239436,15 +239436,15 @@ │ │ │ │ mvn r1, #16 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr ip, [r7, #-8] │ │ │ │ ldr r3, [r3] │ │ │ │ mov r0, r8 │ │ │ │ mov r2, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 74efa0 │ │ │ │ + bl 74efe8 │ │ │ │ ldr r0, [r7, #-8] │ │ │ │ bl 253810 │ │ │ │ b 33cf04 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ str sl, [r3] │ │ │ │ mov r1, #0 │ │ │ │ @@ -239460,23 +239460,23 @@ │ │ │ │ mov r2, #1024 @ 0x400 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ ldr r2, [pc, #40] @ 33d0a0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 33d038 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ umullseq sp, r6, r0, pc @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq sp, r6, r0, lsl pc │ │ │ │ - rsbeq r8, fp, r0, asr #11 │ │ │ │ - strheq r8, [fp], #-60 @ 0xffffffc4 @ │ │ │ │ - ldrheq r0, [pc], #-168 @ │ │ │ │ + rsbeq r8, fp, r0, lsl r6 │ │ │ │ + rsbeq r8, fp, ip, lsl #8 │ │ │ │ + rsbseq r0, pc, r8, lsl #22 │ │ │ │ @ instruction: 0x000001b9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #180] @ 33d174 │ │ │ │ @@ -239486,23 +239486,23 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 74ef8c │ │ │ │ + bl 74efd4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, sp │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 97cea0 │ │ │ │ + bl 97cee8 │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [sp] │ │ │ │ beq 33d128 │ │ │ │ mov r1, r7 │ │ │ │ bl 501e88 │ │ │ │ cmp r0, #0 │ │ │ │ strne r0, [r6, #4] │ │ │ │ @@ -239541,24 +239541,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ - bl 74ef8c │ │ │ │ + bl 74efd4 │ │ │ │ bl 501f9c │ │ │ │ bl 255ac0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r5 │ │ │ │ mov ip, r0 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 97cea0 │ │ │ │ + bl 97cee8 │ │ │ │ ldr r0, [sp] │ │ │ │ bl 253810 │ │ │ │ ldr r2, [pc, #72] @ 33d240 │ │ │ │ ldr r3, [pc, #64] @ 33d23c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -239590,15 +239590,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ ldr r6, [sp, #72] @ 0x48 │ │ │ │ - bl 74ef8c │ │ │ │ + bl 74efd4 │ │ │ │ ldr r3, [pc, #256] @ 33d390 │ │ │ │ add lr, sp, #28 │ │ │ │ add r3, pc, r3 │ │ │ │ str lr, [sp, #24] │ │ │ │ mov r7, lr │ │ │ │ mov ip, r0 │ │ │ │ ldm r3, {r0, r1, r2, r3} │ │ │ │ @@ -239627,15 +239627,15 @@ │ │ │ │ bl 2552b0 <__snprintf_chk@plt> │ │ │ │ cmp r0, #12 │ │ │ │ bne 33d364 │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 97cea0 │ │ │ │ + bl 97cee8 │ │ │ │ ldr r2, [pc, #116] @ 33d398 │ │ │ │ ldr r3, [pc, #100] @ 33d38c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -239657,20 +239657,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ mov r2, #908 @ 0x38c │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ @ instruction: 0x0096dbb4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r8, fp, ip, ror #7 │ │ │ │ - rsbeq r8, fp, r4, ror r3 │ │ │ │ + rsbeq r8, fp, ip, lsr r4 │ │ │ │ + rsbeq r8, fp, r4, asr #7 │ │ │ │ @ instruction: 0x0096daf8 │ │ │ │ - rsbseq r0, pc, ip, lsr #15 │ │ │ │ - strheq r8, [fp], #-12 @ │ │ │ │ - rsbeq r8, fp, r8, ror #5 │ │ │ │ + ldrsheq r0, [pc], #-124 @ │ │ │ │ + rsbeq r8, fp, ip, lsl #2 │ │ │ │ + rsbeq r8, fp, r8, lsr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #288] @ 33d4e4 │ │ │ │ mov r4, r3 │ │ │ │ @@ -239680,25 +239680,25 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ ldr r8, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 74ef8c │ │ │ │ + bl 74efd4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ add r2, sp, #8 │ │ │ │ str r8, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 97d5f8 │ │ │ │ + bl 97d640 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33d430 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #2 │ │ │ │ beq 33d474 │ │ │ │ str r3, [r7] │ │ │ │ ldr r2, [pc, #180] @ 33d4ec │ │ │ │ @@ -239715,50 +239715,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r4, [pc, #116] @ 33d4f0 │ │ │ │ - bl 75172c │ │ │ │ + bl 751774 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r2, [pc, #108] @ 33d4f4 │ │ │ │ ldr r1, [pc, #108] @ 33d4f8 │ │ │ │ add ip, r4, #96 @ 0x60 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r1, [pc, #84] @ 33d4fc │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757cbc │ │ │ │ + bl 757d04 │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r3, [sp, #8] │ │ │ │ bne 33d42c │ │ │ │ ldr ip, [pc, #64] @ 33d500 │ │ │ │ ldr r1, [pc, #64] @ 33d504 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #60] @ 33d508 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r4, #104 @ 0x68 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 33d430 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq sp, r6, r4, asr sl │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq sp, r6, r4, ror #19 │ │ │ │ - rsbseq r0, pc, r0, lsr #13 │ │ │ │ - rsbeq sp, r9, r0, lsl #31 │ │ │ │ - rsbeq lr, r9, ip, asr #9 │ │ │ │ - rsbeq r8, fp, r8, ror #3 │ │ │ │ - ldrdeq r8, [fp], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbeq r7, fp, r8, ror #30 │ │ │ │ + ldrsheq r0, [pc], #-96 @ │ │ │ │ + ldrdeq sp, [r9], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq lr, r9, ip, lsl r5 │ │ │ │ + rsbeq r8, fp, r8, lsr r2 │ │ │ │ + rsbeq r8, fp, r8, lsr #4 │ │ │ │ + strheq r7, [fp], #-248 @ 0xffffff08 @ │ │ │ │ andeq r0, r0, r2, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #184] @ 33d5e0 │ │ │ │ @@ -239768,30 +239768,30 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #28 │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - bl 74ef8c │ │ │ │ + bl 74efd4 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 97cb30 │ │ │ │ + bl 97cb78 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33d598 │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9c0204 │ │ │ │ + bl 9c024c │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r3, [sp, #8] │ │ │ │ strne r3, [r5] │ │ │ │ ldr r2, [pc, #72] @ 33d5e8 │ │ │ │ ldr r3, [pc, #64] @ 33d5e4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -239824,28 +239824,28 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ ldr r8, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ - bl 74ef8c │ │ │ │ + bl 74efd4 │ │ │ │ mov r3, #0 │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, sp, #12 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r4 │ │ │ │ strd r6, [sp, #16] │ │ │ │ strd r6, [sp, #24] │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 97cea0 │ │ │ │ + bl 97cee8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 33d6b0 │ │ │ │ ldr r2, [pc, #536] @ 33d88c │ │ │ │ ldr r3, [pc, #528] @ 33d888 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -239862,15 +239862,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add r5, sp, #8 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r3, sp, #16 │ │ │ │ mov r2, #16 │ │ │ │ mov r1, r5 │ │ │ │ - bl 98c8c0 │ │ │ │ + bl 98c908 │ │ │ │ cmp r0, #0 │ │ │ │ bne 33d7a8 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldrb r3, [r0] │ │ │ │ cmp r3, #58 @ 0x3a │ │ │ │ beq 33d718 │ │ │ │ ldr r3, [pc, #424] @ 33d890 │ │ │ │ @@ -239879,23 +239879,23 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #416] @ 33d89c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 253810 │ │ │ │ b 33d66c │ │ │ │ add r0, r0, #1 │ │ │ │ add r3, sp, #24 │ │ │ │ mov r2, #16 │ │ │ │ mov r1, r5 │ │ │ │ - bl 98c8c0 │ │ │ │ + bl 98c908 │ │ │ │ cmp r0, #0 │ │ │ │ bne 33d7d8 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldrb r3, [r0] │ │ │ │ cmp r3, #58 @ 0x3a │ │ │ │ bne 33d6e0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ @@ -239929,82 +239929,82 @@ │ │ │ │ stm sp, {r1, r4} │ │ │ │ ldr r1, [pc, #244] @ 33d8b4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #240] @ 33d8b8 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 33d70c │ │ │ │ ldr r3, [pc, #220] @ 33d8bc │ │ │ │ ldr ip, [pc, #220] @ 33d8c0 │ │ │ │ ldr r1, [pc, #220] @ 33d8c4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r2, #776 @ 0x308 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 33d70c │ │ │ │ add r3, r9, #16 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r0, #1 │ │ │ │ mov r2, #10 │ │ │ │ - bl 98c310 │ │ │ │ + bl 98c358 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33d70c │ │ │ │ ldr r3, [pc, #152] @ 33d8c8 │ │ │ │ ldr ip, [pc, #152] @ 33d8cc │ │ │ │ ldr r1, [pc, #152] @ 33d8d0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r2, #788 @ 0x314 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 33d70c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #108] @ 33d8d4 │ │ │ │ ldr r1, [pc, #108] @ 33d8d8 │ │ │ │ ldr r0, [pc, #108] @ 33d8dc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ addseq sp, r6, ip, lsl #16 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq sp, r6, r8, lsr #15 │ │ │ │ - rsbseq r0, pc, r0, lsr r4 @ │ │ │ │ - rsbeq r8, fp, r8, ror #1 │ │ │ │ - rsbeq r7, fp, r8, lsr sp │ │ │ │ + rsbseq r0, pc, r0, lsl #9 │ │ │ │ + rsbeq r8, fp, r8, lsr r1 │ │ │ │ + rsbeq r7, fp, r8, lsl #27 │ │ │ │ andeq r0, r0, sl, lsl r3 │ │ │ │ - rsbseq r0, pc, ip, lsl #7 │ │ │ │ - rsbeq r7, fp, r4, lsr #31 │ │ │ │ + ldrsbeq r0, [pc], #-60 @ │ │ │ │ strdeq r7, [fp], #-244 @ 0xffffff0c @ │ │ │ │ - rsbeq r7, fp, r0, lsr #30 │ │ │ │ - rsbseq r0, pc, r0, ror #6 │ │ │ │ - rsbeq r7, fp, r4, ror #24 │ │ │ │ + rsbeq r8, fp, r4, asr #32 │ │ │ │ + rsbeq r7, fp, r0, ror pc │ │ │ │ + ldrheq r0, [pc], #-48 @ │ │ │ │ + strheq r7, [fp], #-196 @ 0xffffff3c @ │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ + rsbseq r0, pc, r4, lsl #7 │ │ │ │ + rsbeq r7, fp, r0, ror pc │ │ │ │ + @ instruction: 0x006b7c94 │ │ │ │ rsbseq r0, pc, r4, lsr r3 @ │ │ │ │ - rsbeq r7, fp, r0, lsr #30 │ │ │ │ + rsbeq r7, fp, r0, asr #31 │ │ │ │ rsbeq r7, fp, r4, asr #24 │ │ │ │ - rsbseq r0, pc, r4, ror #5 │ │ │ │ - rsbeq r7, fp, r0, ror pc │ │ │ │ - strdeq r7, [fp], #-180 @ 0xffffff4c @ │ │ │ │ - ldrheq r0, [pc], #-32 @ │ │ │ │ - rsbeq r7, fp, r8, asr #29 │ │ │ │ - ldrdeq r7, [fp], #-236 @ 0xffffff14 @ │ │ │ │ + rsbseq r0, pc, r0, lsl #6 │ │ │ │ + rsbeq r7, fp, r8, lsl pc │ │ │ │ + rsbeq r7, fp, ip, lsr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #632] @ 33db74 │ │ │ │ mov r6, r1 │ │ │ │ @@ -240017,27 +240017,27 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ ldr r9, [sp, #96] @ 0x60 │ │ │ │ mov r7, r0 │ │ │ │ str r4, [sp, #28] │ │ │ │ str r4, [sp, #32] │ │ │ │ - bl 74ef8c │ │ │ │ + bl 74efd4 │ │ │ │ add sl, sp, #28 │ │ │ │ mov r3, #4 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r5 │ │ │ │ str r9, [sp] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 97b268 │ │ │ │ + bl 97b2b0 │ │ │ │ cmp r0, r4 │ │ │ │ beq 33d9c8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #2 │ │ │ │ beq 33dad8 │ │ │ │ cmp r3, #3 │ │ │ │ @@ -240051,18 +240051,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r9 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ mov r2, #856 @ 0x358 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ - bl 97b518 │ │ │ │ + bl 97b560 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ bl 253810 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ bl 253810 │ │ │ │ ldr r2, [pc, #424] @ 33db88 │ │ │ │ ldr r3, [pc, #404] @ 33db78 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -240080,15 +240080,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r3, r9 │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 97cea0 │ │ │ │ + bl 97cee8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33d9bc │ │ │ │ ldr r1, [pc, #332] @ 33db8c │ │ │ │ add fp, sp, #44 @ 0x2c │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -240121,21 +240121,21 @@ │ │ │ │ strls r2, [r8] │ │ │ │ bls 33d9bc │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, #22 │ │ │ │ - bl 74efa0 │ │ │ │ + bl 74efe8 │ │ │ │ b 33d9bc │ │ │ │ mov r3, r9 │ │ │ │ add r2, sp, #32 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 97c7d4 │ │ │ │ + bl 97c81c │ │ │ │ cmp r0, #0 │ │ │ │ beq 33d9bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r2, r3, #1 │ │ │ │ cmp r2, #256 @ 0x100 │ │ │ │ strls r3, [r8] │ │ │ │ bls 33d9bc │ │ │ │ @@ -240151,39 +240151,39 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ mov r0, r9 │ │ │ │ mov r2, #848 @ 0x350 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 33d9bc │ │ │ │ ldr r5, [pc, #76] @ 33dba4 │ │ │ │ add r5, pc, r5 │ │ │ │ b 33d98c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ b 33dabc │ │ │ │ ldr r5, [pc, #60] @ 33dba8 │ │ │ │ add r5, pc, r5 │ │ │ │ b 33db10 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq sp, r6, r8, lsl r5 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq r0, pc, r0, lsl #3 │ │ │ │ - rsbeq r7, fp, r0, lsr #29 │ │ │ │ - rsbeq r7, fp, r0, lsl #21 │ │ │ │ + ldrsbeq r0, [pc], #-16 @ │ │ │ │ + strdeq r7, [fp], #-224 @ 0xffffff20 @ │ │ │ │ + ldrdeq r7, [fp], #-160 @ 0xffffff60 @ │ │ │ │ addseq sp, r6, ip, lsr r4 │ │ │ │ - rsbeq r7, fp, r4, asr #27 │ │ │ │ - rsbeq r7, fp, r0, lsr #27 │ │ │ │ - rsbeq r7, fp, r4, lsl #26 │ │ │ │ - ldrsheq pc, [lr], #-240 @ 0xffffff10 @ │ │ │ │ - rsbeq r6, sl, r8, ror #23 │ │ │ │ - strdeq r7, [fp], #-128 @ 0xffffff80 @ │ │ │ │ - rsbseq lr, r4, ip, ror #25 │ │ │ │ - ldrsbeq lr, [r4], #-200 @ 0xffffff38 @ │ │ │ │ + rsbeq r7, fp, r4, lsl lr │ │ │ │ + strdeq r7, [fp], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq r7, fp, r4, asr sp │ │ │ │ + rsbseq r0, pc, r0, asr #32 │ │ │ │ + rsbeq r6, sl, r8, lsr ip │ │ │ │ + rsbeq r7, fp, r0, asr #18 │ │ │ │ + rsbseq lr, r4, ip, lsr sp │ │ │ │ + rsbseq lr, r4, r8, lsr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #476] @ 33dda4 │ │ │ │ mov r5, r1 │ │ │ │ @@ -240193,24 +240193,24 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ ldr r9, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 74ef8c │ │ │ │ + bl 74efd4 │ │ │ │ mov r7, #0 │ │ │ │ mov r3, r9 │ │ │ │ add r2, sp, #20 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp, #20] │ │ │ │ str r7, [sp, #24] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 97cea0 │ │ │ │ + bl 97cee8 │ │ │ │ cmp r0, r7 │ │ │ │ bne 33dc64 │ │ │ │ ldr r2, [pc, #388] @ 33ddac │ │ │ │ ldr r3, [pc, #380] @ 33dda8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -240241,15 +240241,15 @@ │ │ │ │ beq 33dcc0 │ │ │ │ ldr ip, [sp, #20] │ │ │ │ mov r0, r9 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 74efa0 │ │ │ │ + bl 74efe8 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 253810 │ │ │ │ b 33dc20 │ │ │ │ add r5, r3, #1 │ │ │ │ mov r2, #16 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ @@ -240322,25 +240322,25 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ ldr r8, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 74ef8c │ │ │ │ + bl 74efd4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ add r2, sp, #8 │ │ │ │ str r8, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 97d5f8 │ │ │ │ + bl 97d640 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33de50 │ │ │ │ ldr r2, [pc, #176] @ 33dee0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #5 │ │ │ │ bhi 33ded4 │ │ │ │ @@ -240381,15 +240381,15 @@ │ │ │ │ mov r3, #4 │ │ │ │ str r3, [r7] │ │ │ │ b 33de50 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ bl 255730 │ │ │ │ addseq sp, r6, ip, asr #32 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - ldrheq pc, [lr], #-200 @ 0xffffff38 @ │ │ │ │ + rsbseq pc, lr, r8, lsl #26 │ │ │ │ addseq ip, r6, r4, asr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #240] @ 33dff4 │ │ │ │ @@ -240400,15 +240400,15 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ - bl 74ef8c │ │ │ │ + bl 74efd4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #188] @ 33dffc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr ip, [r0] │ │ │ │ sub ip, ip, #1 │ │ │ │ cmp ip, #5 │ │ │ │ @@ -240420,15 +240420,15 @@ │ │ │ │ ldr r3, [r4, #4] │ │ │ │ add r2, sp, #8 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp] │ │ │ │ str ip, [sp, #8] │ │ │ │ - bl 97d5f8 │ │ │ │ + bl 97d640 │ │ │ │ ldr r2, [pc, #120] @ 33e000 │ │ │ │ ldr r3, [pc, #108] @ 33dff8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -240452,15 +240452,15 @@ │ │ │ │ b 33df60 │ │ │ │ mov ip, #4 │ │ │ │ b 33df60 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ bl 255730 │ │ │ │ addseq ip, r6, r4, lsl pc │ │ │ │ andeq r4, r0, r0 │ │ │ │ - ldrheq pc, [lr], #-178 @ 0xffffff4e @ │ │ │ │ + rsbseq pc, lr, r2, lsl #24 │ │ │ │ umullseq ip, r6, r4, lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #280] @ 33e138 │ │ │ │ @@ -240471,25 +240471,25 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ ldr r8, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 74ef8c │ │ │ │ + bl 74efd4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ add r2, sp, #8 │ │ │ │ str r8, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 97d5f8 │ │ │ │ + bl 97d640 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33e0a4 │ │ │ │ ldr r2, [pc, #188] @ 33e140 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #6 │ │ │ │ bhi 33e134 │ │ │ │ @@ -240533,15 +240533,15 @@ │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r7] │ │ │ │ b 33e0a4 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ bl 255730 │ │ │ │ @ instruction: 0x0096cdf8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq pc, lr, r0, ror sl @ │ │ │ │ + rsbseq pc, lr, r0, asr #21 │ │ │ │ addseq ip, r6, r0, ror sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #248] @ 33e25c │ │ │ │ @@ -240552,15 +240552,15 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ - bl 74ef8c │ │ │ │ + bl 74efd4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #196] @ 33e264 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr ip, [r0] │ │ │ │ sub ip, ip, #1 │ │ │ │ cmp ip, #31 │ │ │ │ @@ -240572,15 +240572,15 @@ │ │ │ │ ldr r3, [r4, #4] │ │ │ │ add r2, sp, #8 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp] │ │ │ │ str ip, [sp, #8] │ │ │ │ - bl 97d5f8 │ │ │ │ + bl 97d640 │ │ │ │ ldr r2, [pc, #128] @ 33e268 │ │ │ │ ldr r3, [pc, #116] @ 33e260 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -240606,15 +240606,15 @@ │ │ │ │ b 33e1c0 │ │ │ │ mov ip, #1 │ │ │ │ b 33e1c0 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ bl 255730 │ │ │ │ @ instruction: 0x0096ccb4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq pc, lr, pc, asr r9 @ │ │ │ │ + rsbseq pc, lr, pc, lsr #19 │ │ │ │ addseq ip, r6, r4, lsr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #256] @ 33e388 │ │ │ │ @@ -240625,35 +240625,35 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #16 │ │ │ │ ldr r8, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 74ef8c │ │ │ │ + bl 74efd4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r2, sp, #8 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 97cea0 │ │ │ │ + bl 97cee8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33e314 │ │ │ │ ldr r5, [sp, #8] │ │ │ │ ldr r1, [pc, #168] @ 33e390 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 2551b4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33e358 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9a27c8 │ │ │ │ + bl 9a2810 │ │ │ │ cmp r0, #0 │ │ │ │ blt 33e364 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ bl 253810 │ │ │ │ ldr r2, [pc, #120] @ 33e394 │ │ │ │ ldr r3, [pc, #108] @ 33e38c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -240668,28 +240668,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r7 │ │ │ │ - bl 9a24dc │ │ │ │ + bl 9a2524 │ │ │ │ b 33e30c │ │ │ │ ldr ip, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #22 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 74efa0 │ │ │ │ + bl 74efe8 │ │ │ │ b 33e30c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq ip, r6, ip, lsl #23 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r7, fp, r8, lsl #11 │ │ │ │ + ldrdeq r7, [fp], #-88 @ 0xffffffa8 @ │ │ │ │ addseq ip, r6, r0, lsl #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #172] @ 33e460 │ │ │ │ @@ -240699,30 +240699,30 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #48 @ 0x30 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ ldr r8, [sp, #72] @ 0x48 │ │ │ │ - bl 74ef8c │ │ │ │ + bl 74efd4 │ │ │ │ add r6, sp, #4 │ │ │ │ mov r2, #37 @ 0x25 │ │ │ │ mov r1, #0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 255340 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a263c │ │ │ │ + bl 9a2684 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 97cea0 │ │ │ │ + bl 97cee8 │ │ │ │ ldr r2, [pc, #72] @ 33e468 │ │ │ │ ldr r3, [pc, #64] @ 33e464 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -240738,25 +240738,25 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq ip, r6, r0, ror #20 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x0096c9fc │ │ │ │ ldr r1, [pc, #4] @ 33e478 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 75a940 │ │ │ │ - rsbeq r7, fp, r0, lsl #8 │ │ │ │ + b 75a988 │ │ │ │ + rsbeq r7, fp, r0, asr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 74ef8c │ │ │ │ + bl 74efd4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ - bl 9564a0 │ │ │ │ + bl 9564e8 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -240774,27 +240774,27 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 74ef8c │ │ │ │ + bl 74efd4 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp] │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, sp │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 958920 │ │ │ │ + bl 958968 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33e540 │ │ │ │ ldr r0, [r6] │ │ │ │ - bl 9564a0 │ │ │ │ + bl 9564e8 │ │ │ │ ldr r3, [sp] │ │ │ │ str r3, [r6] │ │ │ │ ldr r2, [pc, #72] @ 33e590 │ │ │ │ ldr r3, [pc, #64] @ 33e58c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -240818,29 +240818,29 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ mov r1, r3 │ │ │ │ mov r5, r2 │ │ │ │ ldr r6, [sp, #16] │ │ │ │ - bl 74ef8c │ │ │ │ + bl 74efd4 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 958920 │ │ │ │ + b 958968 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r4, r2 │ │ │ │ mov r5, r3 │ │ │ │ - bl 74ef8c │ │ │ │ + bl 74efd4 │ │ │ │ ldr ip, [r0] │ │ │ │ cmn ip, #1 │ │ │ │ beq 33e644 │ │ │ │ ldr r2, [pc, #92] @ 33e660 │ │ │ │ and r3, ip, #7 │ │ │ │ add r2, pc, r2 │ │ │ │ asr ip, ip, #3 │ │ │ │ @@ -240861,16 +240861,16 @@ │ │ │ │ ldr r2, [pc, #24] @ 33e664 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 255034 │ │ │ │ + rsbeq r7, fp, ip, asr #5 │ │ │ │ rsbeq r7, fp, ip, ror r2 │ │ │ │ - rsbeq r7, fp, ip, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #132] @ 33e704 │ │ │ │ mov r5, r2 │ │ │ │ ldr r1, [pc, #128] @ 33e708 │ │ │ │ @@ -240879,40 +240879,40 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r4, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r1, r5 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74ef8c │ │ │ │ + bl 74efd4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ beq 33e6e4 │ │ │ │ - bl 7d9240 │ │ │ │ + bl 7d9288 │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r4] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 818e7c │ │ │ │ + b 818ec4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x007ef494 │ │ │ │ - rsbeq r5, lr, ip │ │ │ │ - @ instruction: 0x0069cd90 │ │ │ │ + rsbseq pc, lr, r4, ror #9 │ │ │ │ + rsbeq r5, lr, ip, asr r0 │ │ │ │ + rsbeq ip, r9, r0, ror #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #336] @ 33e87c │ │ │ │ mov r5, r1 │ │ │ │ @@ -240921,15 +240921,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #104 @ 0x68 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ mov r3, #0 │ │ │ │ ldr r8, [sp, #128] @ 0x80 │ │ │ │ - bl 74ef8c │ │ │ │ + bl 74efd4 │ │ │ │ add r7, sp, #36 @ 0x24 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 255340 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ @@ -240968,15 +240968,15 @@ │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r7 │ │ │ │ bl 2552b0 <__snprintf_chk@plt> │ │ │ │ mov r3, r8 │ │ │ │ add r2, sp, #32 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 97cea0 │ │ │ │ + bl 97cee8 │ │ │ │ ldr r2, [pc, #124] @ 33e894 │ │ │ │ ldr r3, [pc, #100] @ 33e880 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -240998,22 +240998,22 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ addseq ip, r6, r8, ror #13 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq pc, lr, r0, ror r3 @ │ │ │ │ - rsbeq r6, fp, r8, lsl #31 │ │ │ │ + rsbseq pc, lr, r0, asr #7 │ │ │ │ ldrdeq r6, [fp], #-248 @ 0xffffff08 @ │ │ │ │ - rsbeq r7, fp, ip, asr #1 │ │ │ │ + rsbeq r7, fp, r8, lsr #32 │ │ │ │ + rsbeq r7, fp, ip, lsl r1 │ │ │ │ addseq ip, r6, r4, lsl #12 │ │ │ │ - ldrheq pc, [lr], #-40 @ 0xffffffd8 @ │ │ │ │ - ldrdeq r6, [fp], #-224 @ 0xffffff20 @ │ │ │ │ - rsbeq r6, fp, r4, ror #29 │ │ │ │ + rsbseq pc, lr, r8, lsl #6 │ │ │ │ + rsbeq r6, fp, r0, lsr #30 │ │ │ │ + rsbeq r6, fp, r4, lsr pc │ │ │ │ │ │ │ │ 0033e8a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -241062,15 +241062,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #248 @ 0xf8 │ │ │ │ mov r2, #78 @ 0x4e │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp, #8] │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -241080,22 +241080,22 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #248 @ 0xf8 │ │ │ │ mov r2, #68 @ 0x44 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 33e980 │ │ │ │ - rsbseq pc, lr, r4, asr #3 │ │ │ │ - rsbeq r6, fp, r8, lsl #31 │ │ │ │ + rsbseq pc, lr, r4, lsl r2 @ │ │ │ │ + ldrdeq r6, [fp], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq r6, fp, r0, lsr #22 │ │ │ │ + rsbseq pc, lr, r0, asr #3 │ │ │ │ + rsbeq r6, fp, ip, asr pc │ │ │ │ ldrdeq r6, [fp], #-160 @ 0xffffff60 @ │ │ │ │ - rsbseq pc, lr, r0, ror r1 @ │ │ │ │ - rsbeq r6, fp, ip, lsl #30 │ │ │ │ - rsbeq r6, fp, r0, lsl #21 │ │ │ │ │ │ │ │ 0033e9e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -241139,15 +241139,15 @@ │ │ │ │ ldr r3, [pc, #112] @ 33eb04 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 75a29c │ │ │ │ + bl 75a2e4 │ │ │ │ ldr r2, [pc, #84] @ 33eb08 │ │ │ │ ldr r3, [pc, #64] @ 33eaf8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -241160,15 +241160,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq ip, r6, r8, lsl r4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r6, fp, r8, lsl #23 │ │ │ │ + ldrdeq r6, [fp], #-184 @ 0xffffff48 @ │ │ │ │ addseq ip, r6, ip, lsl #7 │ │ │ │ andeq r4, r0, ip, ror #13 │ │ │ │ addseq ip, r6, r8, ror #6 │ │ │ │ │ │ │ │ 0033eb0c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -241177,80 +241177,80 @@ │ │ │ │ subs r4, r2, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r3 │ │ │ │ beq 33eb64 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8138e0 │ │ │ │ + bl 813928 │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 33eb70 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 75a29c │ │ │ │ + b 75a2e4 │ │ │ │ ldr r2, [pc, #40] @ 33eb94 │ │ │ │ add r2, pc, r2 │ │ │ │ b 33eb4c │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 813c3c │ │ │ │ + bl 813c84 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq 33eb4c │ │ │ │ - bl 7e9568 │ │ │ │ + bl 7e95b0 │ │ │ │ mov r2, r0 │ │ │ │ b 33eb4c │ │ │ │ - rsbseq lr, r3, r8, lsl #17 │ │ │ │ + ldrsbeq lr, [r3], #-136 @ 0xffffff78 @ │ │ │ │ │ │ │ │ 0033eb98 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #124] @ 33ec2c │ │ │ │ subs r4, r2, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ beq 33ebfc │ │ │ │ mov r0, r4 │ │ │ │ - bl 8138e0 │ │ │ │ + bl 813928 │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 33ec08 │ │ │ │ ldr r3, [pc, #76] @ 33ec30 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 75a29c │ │ │ │ + b 75a2e4 │ │ │ │ ldr r2, [pc, #48] @ 33ec34 │ │ │ │ add r2, pc, r2 │ │ │ │ b 33ebdc │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 813c3c │ │ │ │ + bl 813c84 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq 33ebdc │ │ │ │ - bl 7e9568 │ │ │ │ + bl 7e95b0 │ │ │ │ mov r2, r0 │ │ │ │ b 33ebdc │ │ │ │ addseq ip, r6, r8, ror #4 │ │ │ │ andeq r4, r0, ip, ror #13 │ │ │ │ - ldrsheq lr, [r3], #-112 @ 0xffffff90 @ │ │ │ │ + rsbseq lr, r3, r0, asr #16 │ │ │ │ │ │ │ │ 0033ec38 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 33ecb0 │ │ │ │ @@ -241262,33 +241262,33 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq 33ec8c │ │ │ │ ldr r3, [pc, #68] @ 33ecb4 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 75a29c │ │ │ │ + b 75a2e4 │ │ │ │ ldr r2, [pc, #48] @ 33ecb8 │ │ │ │ add r2, pc, r2 │ │ │ │ b 33ec68 │ │ │ │ ldr r3, [pc, #40] @ 33ecbc │ │ │ │ ldr r1, [pc, #40] @ 33ecc0 │ │ │ │ ldr r0, [pc, #40] @ 33ecc4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 33ecc8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #284 @ 0x11c │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ addseq ip, r6, r8, asr #3 │ │ │ │ andeq r4, r0, ip, ror #13 │ │ │ │ - rsbseq lr, r3, ip, ror #14 │ │ │ │ - rsbseq lr, lr, r4, lsl #29 │ │ │ │ - @ instruction: 0x006b6790 │ │ │ │ - rsbeq r6, fp, r8, ror ip │ │ │ │ + ldrheq lr, [r3], #-124 @ 0xffffff84 @ │ │ │ │ + ldrsbeq lr, [lr], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq r6, fp, r0, ror #15 │ │ │ │ + rsbeq r6, fp, r8, asr #25 │ │ │ │ andeq r0, r0, r6, lsr #4 │ │ │ │ │ │ │ │ 0033eccc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -241301,22 +241301,22 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq 33ed20 │ │ │ │ ldr r3, [pc, #36] @ 33ed28 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 75a29c │ │ │ │ + b 75a2e4 │ │ │ │ ldr r2, [pc, #16] @ 33ed2c │ │ │ │ add r2, pc, r2 │ │ │ │ b 33ecfc │ │ │ │ bl 256308 │ │ │ │ addseq ip, r6, r4, lsr r1 │ │ │ │ andeq r4, r0, ip, ror #13 │ │ │ │ - ldrsbeq lr, [r3], #-104 @ 0xffffff98 @ │ │ │ │ + rsbseq lr, r3, r8, lsr #14 │ │ │ │ │ │ │ │ 0033ed30 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -241336,15 +241336,15 @@ │ │ │ │ beq 33ee20 │ │ │ │ ldr r3, [pc, #168] @ 33ee2c │ │ │ │ ldr r1, [pc, #168] @ 33ee30 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 75a29c │ │ │ │ + bl 75a2e4 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ cmn r3, #1 │ │ │ │ bne 33edcc │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r4, #28] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ @@ -241354,94 +241354,94 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r6, [pc, #96] @ 33ee34 │ │ │ │ mov r0, r5 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7595ec │ │ │ │ + bl 759634 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33eda4 │ │ │ │ ldr r2, [r4, #32] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74f194 │ │ │ │ + bl 74f1dc │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r4, #28] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 256308 │ │ │ │ - rsbseq r2, r2, r4, asr #2 │ │ │ │ + @ instruction: 0x00722194 │ │ │ │ ldrheq ip, [r6], r4 │ │ │ │ andeq r4, r0, ip, ror #13 │ │ │ │ - rsbeq r6, fp, ip, lsr #23 │ │ │ │ - rsbeq r3, sp, r4, asr #12 │ │ │ │ + strdeq r6, [fp], #-188 @ 0xffffff44 @ │ │ │ │ + @ instruction: 0x006d3694 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 33ee48 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757664 │ │ │ │ + b 7576ac │ │ │ │ addeq r0, r9, r0, lsr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 33eebc │ │ │ │ ldr r2, [pc, #88] @ 33eec0 │ │ │ │ ldr r1, [pc, #88] @ 33eec4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #60] @ 33eec8 │ │ │ │ ldr r3, [pc, #60] @ 33eecc │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #64] @ 0x40 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq lr, lr, r0, ror #27 │ │ │ │ - ldrdeq ip, [r9], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbeq ip, r9, r8, ror #11 │ │ │ │ + rsbseq lr, lr, r0, lsr lr │ │ │ │ + rsbeq ip, r9, r0, lsr #12 │ │ │ │ + rsbeq ip, r9, r8, lsr r6 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #156] @ 33ef84 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ - bl 757cbc │ │ │ │ + bl 757d04 │ │ │ │ ldr ip, [pc, #136] @ 33ef88 │ │ │ │ ldr r2, [pc, #136] @ 33ef8c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ mov r1, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33ef34 │ │ │ │ ldr r2, [r0, #28] │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r2, r3 │ │ │ │ beq 33ef54 │ │ │ │ add sp, sp, #12 │ │ │ │ @@ -241460,17 +241460,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrdeq r6, [fp], #-252 @ 0xffffff04 @ │ │ │ │ - rsbseq lr, lr, ip, asr #26 │ │ │ │ - rsbeq r6, fp, ip, asr #31 │ │ │ │ + rsbeq r7, fp, ip, lsr #32 │ │ │ │ + @ instruction: 0x007eed9c │ │ │ │ + rsbeq r7, fp, ip, lsl r0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 33eff0 │ │ │ │ ldr r2, [pc, #68] @ 33eff4 │ │ │ │ @@ -241478,26 +241478,26 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ add r0, r0, #20 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x007eec9c │ │ │ │ - rsbeq r6, fp, r8, lsl pc │ │ │ │ - rsbeq r6, fp, r4, lsl #30 │ │ │ │ + rsbseq lr, lr, ip, ror #25 │ │ │ │ + rsbeq r6, fp, r8, ror #30 │ │ │ │ + rsbeq r6, fp, r4, asr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #112] @ 33f084 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #108] @ 33f088 │ │ │ │ @@ -241505,15 +241505,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ cmp r4, #1 │ │ │ │ beq 33f058 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ ldr r0, [r0, #32] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ bx r3 │ │ │ │ @@ -241524,133 +241524,133 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq lr, lr, r0, lsr ip │ │ │ │ - rsbeq r6, fp, ip, lsr #29 │ │ │ │ - @ instruction: 0x006b6e98 │ │ │ │ + rsbseq lr, lr, r0, lsl #25 │ │ │ │ + strdeq r6, [fp], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq r6, fp, r8, ror #29 │ │ │ │ │ │ │ │ 0033f090 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #172] @ 33f154 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r6, r1 │ │ │ │ - bl 75923c │ │ │ │ + bl 759284 │ │ │ │ ldr r8, [pc, #148] @ 33f158 │ │ │ │ ldr r2, [pc, #148] @ 33f15c │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r8, #20 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ ldr r4, [pc, #124] @ 33f160 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r4] │ │ │ │ str r7, [r3, #28] │ │ │ │ cmp r0, #0 │ │ │ │ str r6, [r3, #32] │ │ │ │ beq 33f114 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 75230c │ │ │ │ + b 752354 │ │ │ │ ldr r6, [pc, #72] @ 33f164 │ │ │ │ add r8, r8, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 75923c │ │ │ │ + bl 759284 │ │ │ │ ldr r2, [pc, #56] @ 33f168 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str r8, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 75230c │ │ │ │ - rsbeq r6, fp, ip, lsl lr │ │ │ │ - rsbseq lr, lr, r8, lsl #23 │ │ │ │ - rsbeq r6, fp, r0, lsl #28 │ │ │ │ + b 752354 │ │ │ │ + rsbeq r6, fp, ip, ror #28 │ │ │ │ + ldrsbeq lr, [lr], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq r6, fp, r0, asr lr │ │ │ │ adceq r3, r6, r4, asr #23 │ │ │ │ - rsbeq r6, fp, r8, asr #27 │ │ │ │ - rsbeq r6, fp, ip, asr #27 │ │ │ │ + rsbeq r6, fp, r8, lsl lr │ │ │ │ + rsbeq r6, fp, ip, lsl lr │ │ │ │ │ │ │ │ 0033f16c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #180] @ 33f238 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r6, r1 │ │ │ │ - bl 75923c │ │ │ │ + bl 759284 │ │ │ │ ldr r8, [pc, #156] @ 33f23c │ │ │ │ ldr r2, [pc, #156] @ 33f240 │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r8, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ ldr r4, [pc, #132] @ 33f244 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, r0 │ │ │ │ strb r2, [r0, #36] @ 0x24 │ │ │ │ ldr r0, [r4] │ │ │ │ str r7, [r3, #28] │ │ │ │ cmp r0, #0 │ │ │ │ str r6, [r3, #32] │ │ │ │ beq 33f1f8 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 75230c │ │ │ │ + b 752354 │ │ │ │ ldr r6, [pc, #72] @ 33f248 │ │ │ │ add r8, r8, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 75923c │ │ │ │ + bl 759284 │ │ │ │ ldr r2, [pc, #56] @ 33f24c │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str r8, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 75230c │ │ │ │ - rsbeq r6, fp, r0, asr #26 │ │ │ │ - rsbseq lr, lr, ip, lsr #21 │ │ │ │ - rsbeq r6, fp, ip, lsr #26 │ │ │ │ + b 752354 │ │ │ │ + @ instruction: 0x006b6d90 │ │ │ │ + ldrsheq lr, [lr], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq r6, fp, ip, ror sp │ │ │ │ adceq r3, r6, r8, ror #21 │ │ │ │ - rsbeq r6, fp, r4, ror #25 │ │ │ │ - rsbeq r6, fp, r8, ror #25 │ │ │ │ + rsbeq r6, fp, r4, lsr sp │ │ │ │ + rsbeq r6, fp, r8, lsr sp │ │ │ │ │ │ │ │ 0033f250 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #420] @ 33f40c │ │ │ │ @@ -241666,24 +241666,24 @@ │ │ │ │ mov r5, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ beq 33f3c8 │ │ │ │ ldr r7, [pc, #372] @ 33f418 │ │ │ │ mov r0, r4 │ │ │ │ - bl 758210 │ │ │ │ + bl 758258 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, #360] @ 33f41c │ │ │ │ ldr r1, [pc, #360] @ 33f420 │ │ │ │ add r3, r7, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #21 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r1, [pc, #336] @ 33f424 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, sp, #8 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ @@ -241695,28 +241695,28 @@ │ │ │ │ beq 33f350 │ │ │ │ ldr r5, [pc, #288] @ 33f428 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r0, [r5] │ │ │ │ cmp r0, #0 │ │ │ │ beq 33f394 │ │ │ │ mov r1, r4 │ │ │ │ - bl 752374 │ │ │ │ + bl 7523bc │ │ │ │ ldr r2, [pc, #264] @ 33f42c │ │ │ │ ldr r3, [pc, #236] @ 33f414 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 33f408 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 7589d4 │ │ │ │ + b 758a1c │ │ │ │ ldr r2, [pc, #216] @ 33f430 │ │ │ │ ldr r3, [pc, #184] @ 33f414 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -241730,55 +241730,55 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r6, [pc, #152] @ 33f434 │ │ │ │ add r7, r7, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 75923c │ │ │ │ + bl 759284 │ │ │ │ ldr r2, [pc, #136] @ 33f438 │ │ │ │ mov r3, #23 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ str r7, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ str r0, [r5] │ │ │ │ b 33f314 │ │ │ │ ldr r4, [pc, #108] @ 33f43c │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75923c │ │ │ │ + bl 759284 │ │ │ │ ldr r3, [pc, #96] @ 33f440 │ │ │ │ ldr r2, [pc, #96] @ 33f444 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r4, r0 │ │ │ │ str r0, [r7] │ │ │ │ b 33f29c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq r3, r6, r8, lsr sl │ │ │ │ addseq fp, r6, ip, lsr #23 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq lr, lr, r4, lsr #19 │ │ │ │ - rsbeq ip, r9, r8, lsl #3 │ │ │ │ - rsbeq ip, r9, r0, lsr #3 │ │ │ │ + ldrsheq lr, [lr], #-148 @ 0xffffff6c @ │ │ │ │ + ldrdeq ip, [r9], #-24 @ 0xffffffe8 @ │ │ │ │ + strdeq ip, [r9], #-16 @ │ │ │ │ @ instruction: 0xfffffbf4 │ │ │ │ adceq r3, r6, r0, lsr #19 │ │ │ │ @ instruction: 0x0096baf8 │ │ │ │ addseq fp, r6, r4, asr #21 │ │ │ │ - rsbeq r6, fp, r8, asr #22 │ │ │ │ - rsbeq r6, fp, ip, asr #22 │ │ │ │ - rsbeq r6, fp, r8, lsl fp │ │ │ │ - rsbseq lr, lr, ip, ror #16 │ │ │ │ - rsbeq r6, fp, ip, lsl #22 │ │ │ │ + @ instruction: 0x006b6b98 │ │ │ │ + @ instruction: 0x006b6b9c │ │ │ │ + rsbeq r6, fp, r8, ror #22 │ │ │ │ + ldrheq lr, [lr], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq r6, fp, ip, asr fp │ │ │ │ │ │ │ │ 0033f448 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #108] @ 33f4cc │ │ │ │ @@ -241787,37 +241787,37 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33f484 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 75230c │ │ │ │ + b 752354 │ │ │ │ ldr r6, [pc, #68] @ 33f4d0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 75923c │ │ │ │ + bl 759284 │ │ │ │ ldr ip, [pc, #56] @ 33f4d4 │ │ │ │ ldr r2, [pc, #56] @ 33f4d8 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r5] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 75230c │ │ │ │ + b 752354 │ │ │ │ adceq r3, r6, r4, asr #16 │ │ │ │ - rsbeq r6, fp, ip, asr sl │ │ │ │ - ldrheq lr, [lr], #-112 @ 0xffffff90 @ │ │ │ │ - rsbeq r6, fp, r4, asr sl │ │ │ │ + rsbeq r6, fp, ip, lsr #21 │ │ │ │ + rsbseq lr, lr, r0, lsl #16 │ │ │ │ + rsbeq r6, fp, r4, lsr #21 │ │ │ │ │ │ │ │ 0033f4dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #108] @ 33f560 │ │ │ │ @@ -241826,37 +241826,37 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33f518 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 752374 │ │ │ │ + b 7523bc │ │ │ │ ldr r6, [pc, #68] @ 33f564 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 75923c │ │ │ │ + bl 759284 │ │ │ │ ldr ip, [pc, #56] @ 33f568 │ │ │ │ ldr r2, [pc, #56] @ 33f56c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r5] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 752374 │ │ │ │ + b 7523bc │ │ │ │ @ instruction: 0x00a637b0 │ │ │ │ - rsbeq r6, fp, r8, asr #19 │ │ │ │ - rsbseq lr, lr, ip, lsl r7 │ │ │ │ - rsbeq r6, fp, r0, asr #19 │ │ │ │ + rsbeq r6, fp, r8, lsl sl │ │ │ │ + rsbseq lr, lr, ip, ror #14 │ │ │ │ + rsbeq r6, fp, r0, lsl sl │ │ │ │ │ │ │ │ 0033f570 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #108] @ 33f5f4 │ │ │ │ @@ -241865,52 +241865,52 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33f5ac │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 753564 │ │ │ │ + b 7535ac │ │ │ │ ldr r6, [pc, #68] @ 33f5f8 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 75923c │ │ │ │ + bl 759284 │ │ │ │ ldr ip, [pc, #56] @ 33f5fc │ │ │ │ ldr r2, [pc, #56] @ 33f600 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r5] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 753564 │ │ │ │ + b 7535ac │ │ │ │ adceq r3, r6, ip, lsl r7 │ │ │ │ - rsbeq r6, fp, r4, lsr r9 │ │ │ │ - rsbseq lr, lr, r8, lsl #13 │ │ │ │ - rsbeq r6, fp, ip, lsr #18 │ │ │ │ + rsbeq r6, fp, r4, lsl #19 │ │ │ │ + ldrsbeq lr, [lr], #-104 @ 0xffffff98 @ │ │ │ │ + rsbeq r6, fp, ip, ror r9 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 33f680 │ │ │ │ ldr r2, [pc, #96] @ 33f684 │ │ │ │ ldr r1, [pc, #96] @ 33f688 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #68] @ 33f68c │ │ │ │ ldr r3, [pc, #68] @ 33f690 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ str r3, [r0, #88] @ 0x58 │ │ │ │ @@ -241919,58 +241919,58 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq lr, lr, r8, ror r6 │ │ │ │ - strdeq fp, [r9], #-216 @ 0xffffff28 @ │ │ │ │ - rsbeq r4, lr, r4, ror r0 │ │ │ │ + rsbseq lr, lr, r8, asr #13 │ │ │ │ + rsbeq fp, r9, r8, asr #28 │ │ │ │ + rsbeq r4, lr, r4, asr #1 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - ldrdeq r6, [fp], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq r6, fp, r4, lsr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 33f708 │ │ │ │ ldr r2, [pc, #92] @ 33f70c │ │ │ │ ldr r1, [pc, #92] @ 33f710 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ ldr r3, [pc, #80] @ 33f714 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #64] @ 33f718 │ │ │ │ ldr r3, [pc, #64] @ 33f71c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrsheq lr, [lr], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbeq fp, r9, r4, ror #26 │ │ │ │ - rsbeq r3, lr, r4, asr ip │ │ │ │ + rsbseq lr, lr, r0, asr #12 │ │ │ │ + strheq fp, [r9], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq r3, lr, r4, lsr #25 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ andeq r0, r0, r4, lsl #5 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ ldr r0, [pc, #8] @ 33f730 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757688 │ │ │ │ + b 7576d0 │ │ │ │ addeq pc, r8, ip, ror #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #292] @ 33f870 │ │ │ │ ldr r6, [pc, #292] @ 33f874 │ │ │ │ @@ -241981,23 +241981,23 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #19 │ │ │ │ mov r8, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ mov r7, r0 │ │ │ │ - bl 758210 │ │ │ │ + bl 758258 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ beq 33f7b8 │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 33f7e4 │ │ │ │ @@ -242043,29 +242043,29 @@ │ │ │ │ ldrd r2, [r7, #104] @ 0x68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #32] @ 33f884 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 25357c │ │ │ │ - rsbseq lr, lr, r0, asr r5 │ │ │ │ - rsbeq lr, sl, r4, lsr #29 │ │ │ │ - strheq lr, [sl], #-232 @ 0xffffff18 @ │ │ │ │ - strdeq r2, [fp], #-60 @ 0xffffffc4 @ │ │ │ │ - strdeq r6, [fp], #-104 @ 0xffffff98 @ │ │ │ │ - rsbeq r6, fp, r8, asr #13 │ │ │ │ + rsbseq lr, lr, r0, lsr #11 │ │ │ │ + strdeq lr, [sl], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq lr, sl, r8, lsl #30 │ │ │ │ + rsbeq r2, fp, ip, asr #8 │ │ │ │ + rsbeq r6, fp, r8, asr #14 │ │ │ │ + rsbeq r6, fp, r8, lsl r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #76] @ 33f8f0 │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757cbc │ │ │ │ + bl 757d04 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33f8d8 │ │ │ │ ldm r4, {r1, r3} │ │ │ │ blx r3 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -242074,44 +242074,44 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #20] @ 33f8f4 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 758644 │ │ │ │ - rsbeq lr, sl, r4, ror sp │ │ │ │ + b 75868c │ │ │ │ + rsbeq lr, sl, r4, asr #27 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 33f958 │ │ │ │ ldr r2, [pc, #72] @ 33f95c │ │ │ │ ldr r1, [pc, #72] @ 33f960 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ mov r3, #1 │ │ │ │ strh r3, [r0, #66] @ 0x42 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq lr, lr, r8, lsl #7 │ │ │ │ - rsbeq fp, r9, r8, lsl #22 │ │ │ │ - rsbeq r3, lr, r4, lsl #27 │ │ │ │ + ldrsbeq lr, [lr], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq fp, r9, r8, asr fp │ │ │ │ + ldrdeq r3, [lr], #-212 @ 0xffffff2c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #184] @ 33fa34 │ │ │ │ mov r7, r0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -242121,54 +242121,54 @@ │ │ │ │ ldr r2, [pc, #168] @ 33fa3c │ │ │ │ sub sp, sp, #28 │ │ │ │ add ip, ip, #28 │ │ │ │ mov r3, #19 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ ble 33fa14 │ │ │ │ ldr r3, [pc, #128] @ 33fa40 │ │ │ │ ldr r9, [pc, #128] @ 33fa44 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r6, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, #0 │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r0, [r4, #112] @ 0x70 │ │ │ │ - bl 70739c │ │ │ │ + bl 7073e4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r2, r8 │ │ │ │ add r5, r5, #1 │ │ │ │ add r4, r4, #16 │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldrd sl, [r4, #88] @ 0x58 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ strd sl, [sp] │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ cmp r3, r5 │ │ │ │ bgt 33f9d8 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbseq lr, lr, r4, lsr #6 │ │ │ │ - rsbeq lr, sl, r8, ror ip │ │ │ │ - rsbeq lr, sl, r4, ror #24 │ │ │ │ - rsbseq sp, r3, r0, lsr sl │ │ │ │ - rsbeq r6, fp, r0, ror r5 │ │ │ │ + rsbseq lr, lr, r4, ror r3 │ │ │ │ + rsbeq lr, sl, r8, asr #25 │ │ │ │ + strheq lr, [sl], #-196 @ 0xffffff3c @ │ │ │ │ + rsbseq sp, r3, r0, lsl #21 │ │ │ │ + rsbeq r6, fp, r0, asr #11 │ │ │ │ │ │ │ │ 0033fa48 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #240] @ 33fb50 │ │ │ │ @@ -242179,30 +242179,30 @@ │ │ │ │ ldr r2, [ip, r2] │ │ │ │ sub sp, sp, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ stmib sp, {r1, r3} │ │ │ │ - bl 75178c │ │ │ │ + bl 7517d4 │ │ │ │ ldr r1, [pc, #200] @ 33fb5c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757cbc │ │ │ │ + bl 757d04 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33fb1c │ │ │ │ ldmib sp, {r1, r3} │ │ │ │ blx r3 │ │ │ │ ldr r0, [pc, #172] @ 33fb60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 75178c │ │ │ │ + bl 7517d4 │ │ │ │ ldr r1, [pc, #164] @ 33fb64 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757cbc │ │ │ │ + bl 757d04 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33fb34 │ │ │ │ ldmib sp, {r1, r3} │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #136] @ 33fb68 │ │ │ │ ldr r3, [pc, #112] @ 33fb54 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -242220,29 +242220,29 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #72] @ 33fb6c │ │ │ │ add r2, sp, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 758644 │ │ │ │ + bl 75868c │ │ │ │ b 33faac │ │ │ │ ldr r1, [pc, #52] @ 33fb70 │ │ │ │ add r2, sp, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 758644 │ │ │ │ + bl 75868c │ │ │ │ b 33fad8 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0096b3b8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - @ instruction: 0x006af790 │ │ │ │ - rsbeq lr, sl, r8, lsl #23 │ │ │ │ - rsbeq r6, fp, ip, lsr #9 │ │ │ │ - rsbeq lr, sl, ip, asr fp │ │ │ │ + rsbeq pc, sl, r0, ror #15 │ │ │ │ + ldrdeq lr, [sl], #-184 @ 0xffffff48 @ │ │ │ │ + strdeq r6, [fp], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq lr, sl, ip, lsr #23 │ │ │ │ addseq fp, r6, ip, lsr r3 │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ @ instruction: 0xfffffd44 │ │ │ │ │ │ │ │ 0033fb74 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -242254,27 +242254,27 @@ │ │ │ │ ldr r0, [pc, #68] @ 33fbdc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 25357c │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7595ec │ │ │ │ + bl 759634 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 253810 │ │ │ │ subs r0, r5, #0 │ │ │ │ movne r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrdeq r6, [fp], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbeq r2, fp, r8, lsr r5 │ │ │ │ + rsbeq r6, fp, r8, lsr #8 │ │ │ │ + rsbeq r2, fp, r8, lsl #11 │ │ │ │ │ │ │ │ 0033fbe0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 33fc54 │ │ │ │ @@ -242284,32 +242284,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r1, [pc, #56] @ 33fc60 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 32b6b8 │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq lr, lr, r0, lsr #1 │ │ │ │ - rsbeq fp, r9, r0, lsl r8 │ │ │ │ - rsbeq r3, lr, ip, lsl #21 │ │ │ │ - rsbeq r6, fp, r4, asr #6 │ │ │ │ + ldrsheq lr, [lr], #-0 @ │ │ │ │ + rsbeq fp, r9, r0, ror #16 │ │ │ │ + ldrdeq r3, [lr], #-172 @ 0xffffff54 @ │ │ │ │ + @ instruction: 0x006b6394 │ │ │ │ │ │ │ │ 0033fc64 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #64] @ 33fcbc │ │ │ │ @@ -242319,56 +242319,56 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r1, [pc, #28] @ 33fcc8 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 32b6b8 │ │ │ │ - rsbseq lr, lr, ip, lsl r0 │ │ │ │ - @ instruction: 0x0069b794 │ │ │ │ - rsbeq r3, lr, r0, lsl sl │ │ │ │ - rsbeq r6, fp, r0, asr #5 │ │ │ │ + rsbseq lr, lr, ip, rrx │ │ │ │ + rsbeq fp, r9, r4, ror #15 │ │ │ │ + rsbeq r3, lr, r0, ror #20 │ │ │ │ + rsbeq r6, fp, r0, lsl r3 │ │ │ │ │ │ │ │ 0033fccc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #176] @ 33fd94 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r8, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc, r4 │ │ │ │ - bl 758210 │ │ │ │ + bl 758258 │ │ │ │ ldr r2, [pc, #152] @ 33fd98 │ │ │ │ ldr r1, [pc, #152] @ 33fd9c │ │ │ │ add r3, r4, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #19 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #128] @ 33fda0 │ │ │ │ ldr r1, [pc, #128] @ 33fda4 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r1, [pc, #96] @ 33fda8 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 32b5f8 │ │ │ │ ldr r3, [r7, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -242382,20 +242382,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldrheq sp, [lr], #-240 @ 0xffffff10 @ │ │ │ │ - strdeq lr, [sl], #-140 @ 0xffffff74 @ │ │ │ │ - rsbeq lr, sl, r0, lsl r9 │ │ │ │ - rsbeq fp, r9, r0, lsl #14 │ │ │ │ - rsbeq r3, lr, ip, ror r9 │ │ │ │ - rsbeq r6, fp, r0, lsr #4 │ │ │ │ + rsbseq lr, lr, r0 │ │ │ │ + rsbeq lr, sl, ip, asr #18 │ │ │ │ + rsbeq lr, sl, r0, ror #18 │ │ │ │ + rsbeq fp, r9, r0, asr r7 │ │ │ │ + rsbeq r3, lr, ip, asr #19 │ │ │ │ + rsbeq r6, fp, r0, ror r2 │ │ │ │ │ │ │ │ 0033fdac : │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ cmp r0, r1 │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ @@ -242424,44 +242424,44 @@ │ │ │ │ cmn r3, #1 │ │ │ │ cmneq r2, #1 │ │ │ │ addeq r4, r4, #7 │ │ │ │ bne 33fe60 │ │ │ │ add r1, r6, r5 │ │ │ │ str r8, [r1, #104] @ 0x68 │ │ │ │ str r7, [r1, #108] @ 0x6c │ │ │ │ - bl 718728 │ │ │ │ + bl 718770 │ │ │ │ ldr r1, [r6, r4, lsl #4] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r7 │ │ │ │ str r1, [sp] │ │ │ │ - bl 70d860 │ │ │ │ + bl 70d8a8 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r4, r4, #7 │ │ │ │ - bl 718728 │ │ │ │ + bl 718770 │ │ │ │ ldr r1, [r6, r4, lsl #4] │ │ │ │ - bl 70d87c │ │ │ │ + bl 70d8c4 │ │ │ │ b 33fe20 │ │ │ │ ldr r3, [pc, #28] @ 33fe98 │ │ │ │ ldr r1, [pc, #28] @ 33fe9c │ │ │ │ ldr r0, [pc, #28] @ 33fea0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ mov r2, #125 @ 0x7d │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - rsbseq sp, lr, r0, lsr #28 │ │ │ │ - strdeq r6, [fp], #-4 @ │ │ │ │ - rsbeq r6, fp, r4, lsl #2 │ │ │ │ + rsbseq sp, lr, r0, ror lr │ │ │ │ + rsbeq r6, fp, r4, asr #2 │ │ │ │ + rsbeq r6, fp, r4, asr r1 │ │ │ │ │ │ │ │ 0033fea4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ subs r4, r1, #0 │ │ │ │ @@ -242482,46 +242482,46 @@ │ │ │ │ cmn r3, #1 │ │ │ │ cmneq r2, #1 │ │ │ │ addeq r4, r4, #7 │ │ │ │ bne 33ff48 │ │ │ │ add r1, r6, r5 │ │ │ │ str r8, [r1, #104] @ 0x68 │ │ │ │ str r7, [r1, #108] @ 0x6c │ │ │ │ - bl 718728 │ │ │ │ + bl 718770 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r1, [r6, r4, lsl #4] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r7 │ │ │ │ str r1, [sp] │ │ │ │ - bl 70d870 │ │ │ │ + bl 70d8b8 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r4, r4, #7 │ │ │ │ - bl 718728 │ │ │ │ + bl 718770 │ │ │ │ ldr r1, [r6, r4, lsl #4] │ │ │ │ - bl 70d87c │ │ │ │ + bl 70d8c4 │ │ │ │ b 33ff00 │ │ │ │ ldr r3, [pc, #28] @ 33ff80 │ │ │ │ ldr r1, [pc, #28] @ 33ff84 │ │ │ │ ldr r0, [pc, #28] @ 33ff88 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ mov r2, #125 @ 0x7d │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - rsbseq sp, lr, r8, lsr sp │ │ │ │ - rsbeq r6, fp, ip │ │ │ │ - rsbeq r6, fp, ip, lsl r0 │ │ │ │ + rsbseq sp, lr, r8, lsl #27 │ │ │ │ + rsbeq r6, fp, ip, asr r0 │ │ │ │ + rsbeq r6, fp, ip, rrx │ │ │ │ │ │ │ │ 0033ff8c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 33ffe8 │ │ │ │ @@ -242531,26 +242531,26 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r2, [pc, #32] @ 33fff4 │ │ │ │ mov r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 32b3e4 │ │ │ │ - ldrsheq sp, [lr], #-196 @ 0xffffff3c @ │ │ │ │ - rsbeq fp, r9, ip, ror #8 │ │ │ │ - rsbeq r3, lr, r8, ror #13 │ │ │ │ - @ instruction: 0x006b5f98 │ │ │ │ + rsbseq sp, lr, r4, asr #26 │ │ │ │ + strheq fp, [r9], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq r3, lr, r8, lsr r7 │ │ │ │ + rsbeq r5, fp, r8, ror #31 │ │ │ │ │ │ │ │ 0033fff8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #108] @ 34007c │ │ │ │ @@ -242563,33 +242563,33 @@ │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ mov r8, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r2, [pc, #32] @ 340088 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 32b7f0 │ │ │ │ - rsbseq sp, lr, ip, lsl #25 │ │ │ │ - rsbeq fp, r9, r8, lsl #8 │ │ │ │ - rsbeq r3, lr, r4, lsl #13 │ │ │ │ - rsbeq r5, fp, r8, lsl #30 │ │ │ │ + ldrsbeq sp, [lr], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq fp, r9, r8, asr r4 │ │ │ │ + ldrdeq r3, [lr], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq r5, fp, r8, asr pc │ │ │ │ │ │ │ │ 0034008c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ @@ -242614,17 +242614,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 34010c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r2, #176 @ 0xb0 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - ldrheq sp, [lr], #-180 @ 0xffffff4c @ │ │ │ │ - rsbeq r5, fp, r8, lsl #29 │ │ │ │ - strheq r5, [fp], #-228 @ 0xffffff1c @ │ │ │ │ + rsbseq sp, lr, r4, lsl #24 │ │ │ │ + ldrdeq r5, [fp], #-232 @ 0xffffff18 @ │ │ │ │ + rsbeq r5, fp, r4, lsl #30 │ │ │ │ │ │ │ │ 00340110 : │ │ │ │ cmp r1, #31 │ │ │ │ bhi 340134 │ │ │ │ add r1, r1, #7 │ │ │ │ ldr r0, [r0, r1, lsl #4] │ │ │ │ mov r1, #0 │ │ │ │ @@ -242641,17 +242641,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 340170 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ mov r2, #184 @ 0xb8 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - rsbseq sp, lr, r0, asr fp │ │ │ │ - rsbeq r5, fp, r4, lsr #28 │ │ │ │ - rsbeq r5, fp, r0, ror lr │ │ │ │ + rsbseq sp, lr, r0, lsr #23 │ │ │ │ + rsbeq r5, fp, r4, ror lr │ │ │ │ + rsbeq r5, fp, r0, asr #29 │ │ │ │ │ │ │ │ 00340174 : │ │ │ │ cmp r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -242677,17 +242677,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3401f8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #148 @ 0x94 │ │ │ │ mov r2, #193 @ 0xc1 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - rsbseq sp, lr, r8, asr #21 │ │ │ │ - @ instruction: 0x006b5d9c │ │ │ │ - rsbeq r5, fp, r4, lsl #28 │ │ │ │ + rsbseq sp, lr, r8, lsl fp │ │ │ │ + rsbeq r5, fp, ip, ror #27 │ │ │ │ + rsbeq r5, fp, r4, asr lr │ │ │ │ │ │ │ │ 003401fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r2, r3} │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -242699,15 +242699,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ ldr r5, [sp, #60] @ 0x3c │ │ │ │ - bl 750c2c │ │ │ │ + bl 750c74 │ │ │ │ ldr r4, [pc, #480] @ 34042c │ │ │ │ ldr r2, [pc, #480] @ 340430 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r1, [pc, #476] @ 340434 │ │ │ │ add r3, r4, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -242715,33 +242715,33 @@ │ │ │ │ mov r3, #19 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ ldr sl, [pc, #452] @ 340438 │ │ │ │ ldr r9, [pc, #452] @ 34043c │ │ │ │ add sl, pc, sl │ │ │ │ add r9, pc, r9 │ │ │ │ mov r7, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r2, [pc, #436] @ 340440 │ │ │ │ ldr r1, [pc, #436] @ 340444 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r1, [sl] │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 3403b4 │ │ │ │ ldr r3, [pc, #396] @ 340448 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 7510c0 │ │ │ │ + bl 751108 │ │ │ │ cmn r5, #1 │ │ │ │ cmneq r8, #1 │ │ │ │ bne 340358 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ cmp r2, #0 │ │ │ │ add r5, sp, #68 @ 0x44 │ │ │ │ @@ -242781,38 +242781,38 @@ │ │ │ │ cmpeq r8, r2 │ │ │ │ beq 3402d8 │ │ │ │ cmn r3, #1 │ │ │ │ cmneq r2, #1 │ │ │ │ bne 3403a4 │ │ │ │ str r8, [r6, #104] @ 0x68 │ │ │ │ str r5, [r6, #108] @ 0x6c │ │ │ │ - bl 718728 │ │ │ │ + bl 718770 │ │ │ │ ldr r1, [r6, #112] @ 0x70 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp] │ │ │ │ - bl 70d860 │ │ │ │ + bl 70d8a8 │ │ │ │ b 3402d8 │ │ │ │ - bl 718728 │ │ │ │ + bl 718770 │ │ │ │ ldr r1, [r6, #112] @ 0x70 │ │ │ │ - bl 70d87c │ │ │ │ + bl 70d8c4 │ │ │ │ b 340380 │ │ │ │ mov r0, #68 @ 0x44 │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 253504 │ │ │ │ ldr r2, [pc, #136] @ 340450 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r1 │ │ │ │ mov r1, #68 @ 0x44 │ │ │ │ str r0, [sl] │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #112] @ 340454 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 74d7e8 │ │ │ │ + bl 74d830 │ │ │ │ ldr r3, [pc, #104] @ 340458 │ │ │ │ ldr r1, [sl] │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ b 3402b4 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #84] @ 34045c │ │ │ │ @@ -242822,29 +242822,29 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ mov r2, #125 @ 0x7d │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ addseq sl, r6, r4, lsl #24 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq sp, lr, r4, asr sl │ │ │ │ - rsbeq lr, sl, r8, lsr #7 │ │ │ │ - strheq lr, [sl], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbseq sp, lr, r4, lsr #21 │ │ │ │ + strdeq lr, [sl], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq lr, sl, ip, lsl #8 │ │ │ │ adceq r2, r6, r4, lsr sl │ │ │ │ addseq sl, r6, r4, lsr #23 │ │ │ │ - @ instruction: 0x0069b190 │ │ │ │ - rsbeq r3, lr, r4, lsl r4 │ │ │ │ + rsbeq fp, r9, r0, ror #3 │ │ │ │ + rsbeq r3, lr, r4, ror #8 │ │ │ │ andeq r3, r0, ip, asr r8 │ │ │ │ addseq sl, r6, r4, lsl #22 │ │ │ │ - rsbeq r5, fp, r8, lsr ip │ │ │ │ - rsbeq r5, fp, r0, asr #22 │ │ │ │ + rsbeq r5, fp, r8, lsl #25 │ │ │ │ + @ instruction: 0x006b5b90 │ │ │ │ andeq r1, r0, r0, lsl #20 │ │ │ │ - @ instruction: 0x007ed894 │ │ │ │ - rsbeq r5, fp, r8, ror #22 │ │ │ │ - rsbeq r5, fp, r8, ror fp │ │ │ │ + rsbseq sp, lr, r4, ror #17 │ │ │ │ + strheq r5, [fp], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq r5, fp, r8, asr #23 │ │ │ │ │ │ │ │ 00340468 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #164] @ 340524 │ │ │ │ @@ -242854,53 +242854,53 @@ │ │ │ │ ldr r1, [pc, #156] @ 34052c │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r5, [pc, #128] @ 340530 │ │ │ │ ldr r7, [pc, #128] @ 340534 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r1, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 3404dc │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 750f98 │ │ │ │ + b 750fe0 │ │ │ │ mov r0, #68 @ 0x44 │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 253504 │ │ │ │ ldr r2, [pc, #72] @ 340538 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r1 │ │ │ │ mov r1, #68 @ 0x44 │ │ │ │ str r0, [r5] │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #48] @ 34053c │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 74d7e8 │ │ │ │ + bl 74d830 │ │ │ │ ldr r3, [pc, #40] @ 340540 │ │ │ │ ldr r1, [r5] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ b 3404c8 │ │ │ │ - rsbseq sp, lr, r0, lsr #16 │ │ │ │ - rsbeq sl, r9, ip, lsl #31 │ │ │ │ - rsbeq r3, lr, r0, lsl r2 │ │ │ │ + rsbseq sp, lr, r0, ror r8 │ │ │ │ + ldrdeq sl, [r9], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq r3, lr, r0, ror #4 │ │ │ │ strdeq r2, [r6], r8 @ │ │ │ │ addseq sl, r6, r4, ror #18 │ │ │ │ - rsbeq r5, fp, r0, lsl fp │ │ │ │ - rsbeq r5, fp, r8, lsl sl │ │ │ │ + rsbeq r5, fp, r0, ror #22 │ │ │ │ + rsbeq r5, fp, r8, ror #20 │ │ │ │ andeq r1, r0, r0, lsl #20 │ │ │ │ │ │ │ │ 00340544 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -242911,53 +242911,53 @@ │ │ │ │ ldr r1, [pc, #156] @ 340608 │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r5, [pc, #128] @ 34060c │ │ │ │ ldr r7, [pc, #128] @ 340610 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r1, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 3405b8 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 7510c0 │ │ │ │ + b 751108 │ │ │ │ mov r0, #68 @ 0x44 │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 253504 │ │ │ │ ldr r2, [pc, #72] @ 340614 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r1 │ │ │ │ mov r1, #68 @ 0x44 │ │ │ │ str r0, [r5] │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #48] @ 340618 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 74d7e8 │ │ │ │ + bl 74d830 │ │ │ │ ldr r3, [pc, #40] @ 34061c │ │ │ │ ldr r1, [r5] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ b 3405a4 │ │ │ │ - rsbseq sp, lr, r4, asr #14 │ │ │ │ - strheq sl, [r9], #-224 @ 0xffffff20 @ │ │ │ │ - rsbeq r3, lr, r4, lsr r1 │ │ │ │ + @ instruction: 0x007ed794 │ │ │ │ + rsbeq sl, r9, r0, lsl #30 │ │ │ │ + rsbeq r3, lr, r4, lsl #3 │ │ │ │ adceq r2, r6, ip, lsl r7 │ │ │ │ addseq sl, r6, r8, lsl #17 │ │ │ │ - rsbeq r5, fp, r4, lsr sl │ │ │ │ - rsbeq r5, fp, ip, lsr r9 │ │ │ │ + rsbeq r5, fp, r4, lsl #21 │ │ │ │ + rsbeq r5, fp, ip, lsl #19 │ │ │ │ andeq r1, r0, r0, lsl #20 │ │ │ │ │ │ │ │ 00340620 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -242982,31 +242982,31 @@ │ │ │ │ ldr r2, [pc, #84] @ 3406d4 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, #68 @ 0x44 │ │ │ │ str r0, [r5] │ │ │ │ - bl 74d7e8 │ │ │ │ + bl 74d830 │ │ │ │ ldr r4, [r5] │ │ │ │ ldr r3, [pc, #52] @ 3406d8 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [r4, #4] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ adceq r2, r6, r0, ror r6 │ │ │ │ @ instruction: 0x0096a7dc │ │ │ │ - rsbeq r5, fp, r4, lsl #19 │ │ │ │ - @ instruction: 0x006b589c │ │ │ │ + ldrdeq r5, [fp], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq r5, fp, ip, ror #17 │ │ │ │ andeq r1, r0, r0, lsl #20 │ │ │ │ │ │ │ │ 003406dc : │ │ │ │ subs ip, r0, #0 │ │ │ │ mov r0, r1 │ │ │ │ beq 340714 │ │ │ │ mov r3, #0 │ │ │ │ @@ -243057,15 +243057,15 @@ │ │ │ │ strd r2, [r0, #48] @ 0x30 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 3407b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757664 │ │ │ │ + b 7576ac │ │ │ │ addeq lr, r8, r4, ror ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r7, [pc, #256] @ 3408d0 │ │ │ │ mov r4, r1 │ │ │ │ @@ -243082,24 +243082,24 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #216] @ 3408e0 │ │ │ │ mov r3, #17 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [sp, #56] @ 0x38 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r5, #0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r4, #0 │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 97bbf4 │ │ │ │ + bl 97bc3c │ │ │ │ cmp r0, #0 │ │ │ │ beq 340858 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r2, #0 │ │ │ │ strge r1, [r8, #96] @ 0x60 │ │ │ │ blt 34089c │ │ │ │ @@ -243126,25 +243126,25 @@ │ │ │ │ add ip, pc, ip │ │ │ │ str r2, [sp, #12] │ │ │ │ add r3, r7, #12 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #37 @ 0x25 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 340858 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ - rsbseq sp, lr, r4, ror #10 │ │ │ │ + ldrheq sp, [lr], #-84 @ 0xffffffac @ │ │ │ │ addseq sl, r6, ip, lsr r6 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r5, fp, r0, asr r8 │ │ │ │ - rsbeq r5, fp, ip, lsr r8 │ │ │ │ + rsbeq r5, fp, r0, lsr #17 │ │ │ │ + rsbeq r5, fp, ip, lsl #17 │ │ │ │ @ instruction: 0x0096a5bc │ │ │ │ - ldrdeq r5, [fp], #-112 @ 0xffffff90 @ │ │ │ │ - strheq r5, [fp], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq r5, fp, r0, lsr #16 │ │ │ │ + rsbeq r5, fp, r0, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #188] @ 3409c4 │ │ │ │ ldr r2, [pc, #188] @ 3409c8 │ │ │ │ ldr r1, [pc, #188] @ 3409cc │ │ │ │ @@ -243152,15 +243152,15 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r5, r0 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r6, [pc, #152] @ 3409d0 │ │ │ │ ldr r1, [pc, #152] @ 3409d4 │ │ │ │ mov r4, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ @@ -243169,59 +243169,59 @@ │ │ │ │ ldr r0, [pc, #124] @ 3409d8 │ │ │ │ ldr r3, [pc, #124] @ 3409dc │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r0, r4} │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 759494 │ │ │ │ + bl 7594dc │ │ │ │ ldr ip, [pc, #100] @ 3409e0 │ │ │ │ ldr r3, [pc, #100] @ 3409e4 │ │ │ │ ldr r1, [pc, #100] @ 3409e8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 759494 │ │ │ │ + bl 7594dc │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq sp, lr, ip, lsr r4 │ │ │ │ - rsbeq sl, r9, r8, lsl #22 │ │ │ │ - rsbeq r2, lr, r4, lsl #27 │ │ │ │ - rsbseq r0, r5, ip, lsl #8 │ │ │ │ - rsbeq r5, fp, ip, asr #14 │ │ │ │ + rsbseq sp, lr, ip, lsl #9 │ │ │ │ + rsbeq sl, r9, r8, asr fp │ │ │ │ + ldrdeq r2, [lr], #-212 @ 0xffffff2c @ │ │ │ │ + rsbseq r0, r5, ip, asr r4 │ │ │ │ + @ instruction: 0x006b579c │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ andeq r0, r0, ip, ror #3 │ │ │ │ @ instruction: 0x000002b0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - rsbeq r5, fp, r0, lsl r7 │ │ │ │ + rsbeq r5, fp, r0, ror #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 340a64 │ │ │ │ ldr r2, [pc, #96] @ 340a68 │ │ │ │ ldr r1, [pc, #96] @ 340a6c │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #17 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r4, [pc, #68] @ 340a70 │ │ │ │ ldr r3, [pc, #68] @ 340a74 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldrne r3, [r3, #212] @ 0xd4 │ │ │ │ @@ -243230,17 +243230,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq sp, lr, ip, lsr r3 │ │ │ │ - rsbeq r5, fp, r4, lsr r6 │ │ │ │ - rsbeq r5, fp, r8, asr #12 │ │ │ │ + rsbseq sp, lr, ip, lsl #7 │ │ │ │ + rsbeq r5, fp, r4, lsl #13 │ │ │ │ + @ instruction: 0x006b5698 │ │ │ │ @ instruction: 0x0096a3f0 │ │ │ │ andeq r2, r0, ip, ror #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #176] @ 340b40 │ │ │ │ @@ -243258,24 +243258,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #17 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r0, #100] @ 0x64 │ │ │ │ str r2, [sp, #8] │ │ │ │ asr ip, r2, #31 │ │ │ │ mov r0, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 97bbf4 │ │ │ │ + bl 97bc3c │ │ │ │ ldr r2, [pc, #80] @ 340b54 │ │ │ │ ldr r3, [pc, #64] @ 340b48 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -243285,19 +243285,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ - ldrheq sp, [lr], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbseq sp, lr, r8, lsl #6 │ │ │ │ addseq sl, r6, ip, ror r3 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r5, fp, r4, lsr #11 │ │ │ │ - rsbeq r5, fp, r8, lsl #11 │ │ │ │ + strdeq r5, [fp], #-84 @ 0xffffffac @ │ │ │ │ + ldrdeq r5, [fp], #-88 @ 0xffffffa8 @ │ │ │ │ addseq sl, r6, r8, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #176] @ 340c20 │ │ │ │ sub sp, sp, #24 │ │ │ │ @@ -243314,24 +243314,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #17 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r0, #96] @ 0x60 │ │ │ │ str r2, [sp, #8] │ │ │ │ asr ip, r2, #31 │ │ │ │ mov r0, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 97bbf4 │ │ │ │ + bl 97bc3c │ │ │ │ ldr r2, [pc, #80] @ 340c34 │ │ │ │ ldr r3, [pc, #64] @ 340c28 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -243341,19 +243341,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ - ldrsbeq sp, [lr], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbseq sp, lr, r8, lsr #4 │ │ │ │ umullseq sl, r6, ip, r2 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r5, fp, r4, asr #9 │ │ │ │ - rsbeq r5, fp, r8, lsr #9 │ │ │ │ + rsbeq r5, fp, r4, lsl r5 │ │ │ │ + strdeq r5, [fp], #-72 @ 0xffffffb8 @ │ │ │ │ addseq sl, r6, r8, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #188] @ 340d0c │ │ │ │ sub sp, sp, #28 │ │ │ │ @@ -243370,24 +243370,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #17 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 97bbf4 │ │ │ │ + bl 97bc3c │ │ │ │ ldr r2, [pc, #92] @ 340d20 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r3, [sp, #8] │ │ │ │ strne r3, [r6, #100] @ 0x64 │ │ │ │ ldr r3, [pc, #60] @ 340d14 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -243400,82 +243400,82 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ - ldrsheq sp, [lr], #-8 @ │ │ │ │ + rsbseq sp, lr, r8, asr #2 │ │ │ │ @ instruction: 0x0096a1bc │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r5, fp, r4, ror #7 │ │ │ │ - rsbeq r5, fp, r8, asr #7 │ │ │ │ + rsbeq r5, fp, r4, lsr r4 │ │ │ │ + rsbeq r5, fp, r8, lsl r4 │ │ │ │ addseq sl, r6, ip, asr r1 │ │ │ │ ldr r0, [pc, #4] @ 340d30 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757664 │ │ │ │ + b 7576ac │ │ │ │ addeq lr, r8, ip, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #60] @ 340d8c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757cbc │ │ │ │ + bl 757d04 │ │ │ │ cmp r0, #0 │ │ │ │ beq 340d74 │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r3, [r3, #96] @ 0x60 │ │ │ │ str r3, [r0, #716] @ 0x2cc │ │ │ │ ldr r3, [r4, #4] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #4] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrdeq r3, [fp], #-116 @ 0xffffff8c @ │ │ │ │ + rsbeq r3, fp, r4, lsr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #104] @ 340e10 │ │ │ │ ldr r2, [pc, #104] @ 340e14 │ │ │ │ ldr r1, [pc, #104] @ 340e18 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r1, [pc, #76] @ 340e1c │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74f8b8 │ │ │ │ + bl 74f900 │ │ │ │ ldr r3, [pc, #60] @ 340e20 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ strb r2, [r4, #66] @ 0x42 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq ip, lr, ip, asr #31 │ │ │ │ - rsbeq sl, r9, r8, ror #12 │ │ │ │ - rsbeq r2, lr, r4, ror #17 │ │ │ │ + rsbseq sp, lr, ip, lsl r0 │ │ │ │ + strheq sl, [r9], #-104 @ 0xffffff98 @ │ │ │ │ + rsbeq r2, lr, r4, lsr r9 │ │ │ │ addseq r7, r4, r0, asr #1 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #268] @ 340f48 │ │ │ │ @@ -243493,26 +243493,26 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #228] @ 340f58 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [r0, #96] @ 0x60 │ │ │ │ str r0, [sp, #12] │ │ │ │ cmp r2, #254 @ 0xfe │ │ │ │ bhi 340efc │ │ │ │ ldr r1, [pc, #184] @ 340f5c │ │ │ │ add r2, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 758650 │ │ │ │ + bl 758698 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ ble 340f2c │ │ │ │ ldr r2, [pc, #156] @ 340f60 │ │ │ │ ldr r3, [pc, #136] @ 340f50 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -243533,47 +243533,47 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov lr, #255 @ 0xff │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r5, #28 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ mov r0, r6 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 340ebc │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #56] @ 340f6c │ │ │ │ ldr r0, [pc, #56] @ 340f70 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r5, #48 @ 0x30 │ │ │ │ mov r2, #72 @ 0x48 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - rsbseq ip, lr, r8, lsr pc │ │ │ │ + rsbseq ip, lr, r8, lsl #31 │ │ │ │ @ instruction: 0x00969fd0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r5, fp, r8, asr #4 │ │ │ │ - rsbeq r5, fp, r0, lsr r2 │ │ │ │ + @ instruction: 0x006b5298 │ │ │ │ + rsbeq r5, fp, r0, lsl #5 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ addseq r9, r6, r8, asr pc │ │ │ │ - ldrdeq r5, [fp], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbeq r5, fp, r0, asr #3 │ │ │ │ - @ instruction: 0x006b5198 │ │ │ │ - rsbeq r5, fp, r8, asr #3 │ │ │ │ + rsbeq r5, fp, ip, lsr #4 │ │ │ │ + rsbeq r5, fp, r0, lsl r2 │ │ │ │ + rsbeq r5, fp, r8, ror #3 │ │ │ │ + rsbeq r5, fp, r8, lsl r2 │ │ │ │ │ │ │ │ 00340f74 : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00340f78 : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00340f7c : │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 340f8c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757664 │ │ │ │ + b 7576ac │ │ │ │ addeq lr, r8, r4, lsl #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #100] @ 34100c │ │ │ │ mov r4, r1 │ │ │ │ @@ -243581,15 +243581,15 @@ │ │ │ │ ldr r1, [pc, #96] @ 341014 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldrb r3, [r0, #104] @ 0x68 │ │ │ │ cmp r3, #0 │ │ │ │ ldrbeq r4, [r0, #105] @ 0x69 │ │ │ │ movne r3, #0 │ │ │ │ addeq r4, r4, #1 │ │ │ │ andeq r4, r4, #255 @ 0xff │ │ │ │ strbne r3, [r0, #104] @ 0x68 │ │ │ │ @@ -243598,17 +243598,17 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq ip, lr, ip, lsr lr │ │ │ │ - rsbeq r5, fp, ip, ror #2 │ │ │ │ - rsbeq r5, fp, r8, lsl #3 │ │ │ │ + rsbseq ip, lr, ip, lsl #29 │ │ │ │ + strheq r5, [fp], #-28 @ 0xffffffe4 @ │ │ │ │ + ldrdeq r5, [fp], #-24 @ 0xffffffe8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #204] @ 3410fc │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -243616,39 +243616,39 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #188] @ 341100 │ │ │ │ ldr r1, [pc, #188] @ 341104 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #168] @ 341108 │ │ │ │ ldr r1, [pc, #168] @ 34110c │ │ │ │ add r4, r4, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r1, [pc, #136] @ 341110 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 75165c │ │ │ │ + bl 7516a4 │ │ │ │ ldr r3, [pc, #120] @ 341114 │ │ │ │ ldr r1, [pc, #120] @ 341118 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #5 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74f8b8 │ │ │ │ + bl 74f900 │ │ │ │ ldr r1, [pc, #92] @ 34111c │ │ │ │ ldr r2, [pc, #92] @ 341120 │ │ │ │ ldr r3, [pc, #92] @ 341124 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r4, #104] @ 0x68 │ │ │ │ @@ -243658,19 +243658,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq ip, lr, r0, asr #27 │ │ │ │ - rsbeq sl, r9, r0, ror #7 │ │ │ │ - rsbeq r2, lr, r8, asr r6 │ │ │ │ - rsbeq r5, fp, r8, ror #1 │ │ │ │ - strdeq r5, [fp], #-4 @ │ │ │ │ + rsbseq ip, lr, r0, lsl lr │ │ │ │ + rsbeq sl, r9, r0, lsr r4 │ │ │ │ + rsbeq r2, lr, r8, lsr #13 │ │ │ │ + rsbeq r5, fp, r8, lsr r1 │ │ │ │ + rsbeq r5, fp, r4, asr #2 │ │ │ │ muleq r0, ip, r0 │ │ │ │ addeq lr, r8, ip, ror #7 │ │ │ │ addseq r6, r4, r8, lsl lr │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ muleq r0, r0, r1 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -243682,110 +243682,110 @@ │ │ │ │ ldr r1, [pc, #72] @ 341190 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r3, #0 │ │ │ │ strh r3, [r0, #104] @ 0x68 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq ip, lr, r8, lsr #25 │ │ │ │ - ldrdeq r4, [fp], #-248 @ 0xffffff08 @ │ │ │ │ - strdeq r4, [fp], #-244 @ 0xffffff0c @ │ │ │ │ + ldrsheq ip, [lr], #-200 @ 0xffffff38 @ │ │ │ │ + rsbeq r5, fp, r8, lsr #32 │ │ │ │ + rsbeq r5, fp, r4, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 3411f8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 3411fc │ │ │ │ ldr r1, [pc, #72] @ 341200 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ cmp r4, #1 │ │ │ │ strbeq r4, [r0, #104] @ 0x68 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq ip, lr, r8, lsr ip │ │ │ │ - rsbeq r4, fp, r8, ror #30 │ │ │ │ - rsbeq r4, fp, r4, lsl #31 │ │ │ │ + rsbseq ip, lr, r8, lsl #25 │ │ │ │ + strheq r4, [fp], #-248 @ 0xffffff08 @ │ │ │ │ + ldrdeq r4, [fp], #-244 @ 0xffffff0c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 341254 │ │ │ │ ldr r2, [pc, #56] @ 341258 │ │ │ │ ldr r1, [pc, #56] @ 34125c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r1, #128 @ 0x80 │ │ │ │ add r2, r0, #108 @ 0x6c │ │ │ │ add r0, r0, #144 @ 0x90 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 3413b8 │ │ │ │ - rsbseq ip, lr, ip, asr #23 │ │ │ │ - strdeq r4, [fp], #-236 @ 0xffffff14 @ │ │ │ │ - rsbeq r4, fp, r8, lsl pc │ │ │ │ + rsbseq ip, lr, ip, lsl ip │ │ │ │ + rsbeq r4, fp, ip, asr #30 │ │ │ │ + rsbeq r4, fp, r8, ror #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 3412d0 │ │ │ │ ldr r2, [pc, #88] @ 3412d4 │ │ │ │ ldr r1, [pc, #88] @ 3412d8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldrb r2, [r0, #105] @ 0x69 │ │ │ │ mov r3, r0 │ │ │ │ and r1, r2, #127 @ 0x7f │ │ │ │ add r1, r0, r1 │ │ │ │ add r2, r2, #1 │ │ │ │ ldrb r0, [r1, #144] @ 0x90 │ │ │ │ strb r2, [r3, #105] @ 0x69 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq ip, lr, r0, ror fp │ │ │ │ - rsbeq r4, fp, r0, lsr #29 │ │ │ │ - strheq r4, [fp], #-236 @ 0xffffff14 @ │ │ │ │ + rsbseq ip, lr, r0, asr #23 │ │ │ │ + strdeq r4, [fp], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq r4, fp, ip, lsl #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r3, #0 │ │ │ │ add r7, r0, #5 │ │ │ │ @@ -243827,15 +243827,15 @@ │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #44] @ 3413b4 │ │ │ │ rsb r1, r1, r1, lsl #7 │ │ │ │ lsl r3, r1, #1 │ │ │ │ umull r1, r3, r2, r3 │ │ │ │ mov r1, r0 │ │ │ │ lsr r0, r3, #3 │ │ │ │ - bl 9d8900 │ │ │ │ + bl 9d8948 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ @@ -243920,15 +243920,15 @@ │ │ │ │ umull r9, r3, r0, r2 │ │ │ │ mla r6, r2, ip, r6 │ │ │ │ mov r0, r9 │ │ │ │ add r6, r6, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r3, pc, #948 @ 0x3b4 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d9fdc │ │ │ │ + bl 9da024 │ │ │ │ ldr r3, [pc, #964] @ 3418d4 │ │ │ │ cmp r9, r3 │ │ │ │ sbcs r6, r6, #152 @ 0x98 │ │ │ │ movcs r6, #1 │ │ │ │ movcc r6, #0 │ │ │ │ cmp r5, #4096 @ 0x1000 │ │ │ │ orrcs r6, r6, #1 │ │ │ │ @@ -244161,24 +244161,24 @@ │ │ │ │ strbne r1, [sl, r2] │ │ │ │ b 341834 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ addseq r9, r8, r0, lsl #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strdeq r2, [r1], -r8 │ │ │ │ addseq r9, r6, r4, lsr #20 │ │ │ │ - rsbeq r4, fp, r4, lsl #27 │ │ │ │ + ldrdeq r4, [fp], #-212 @ 0xffffff2c @ │ │ │ │ mvnpl r8, pc, lsl r5 │ │ │ │ ldrdne r4, [r2], #-211 @ 0xffffff2d @ │ │ │ │ strls r0, [r0], r0 │ │ │ │ andeq r1, r0, r4, lsr r2 │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ - rsbseq ip, lr, r0, lsr #12 │ │ │ │ + rsbseq ip, lr, r0, ror r6 │ │ │ │ @ instruction: 0x009691fc │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r4, fp, r8, lsl #5 │ │ │ │ + ldrdeq r4, [fp], #-40 @ 0xffffffd8 @ │ │ │ │ add r3, r3, #24 │ │ │ │ cmp r3, r7 │ │ │ │ beq 341940 │ │ │ │ ldr r2, [r3] │ │ │ │ cmp ip, r2 │ │ │ │ bcc 3418f0 │ │ │ │ cmp r6, #0 │ │ │ │ @@ -244639,23 +244639,23 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #48] @ 342054 │ │ │ │ mov ip, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str lr, [sp, #8] │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 7067cc │ │ │ │ + bl 706814 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq r1, fp, r4, ror pc │ │ │ │ + rsbeq r1, fp, r4, asr #31 │ │ │ │ addeq sp, r8, ip, asr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ @@ -244724,15 +244724,15 @@ │ │ │ │ bic r0, r0, #65280 @ 0xff00 │ │ │ │ eor r1, r3, r9, ror #8 │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r3, sl │ │ │ │ str r2, [sp, #28] │ │ │ │ eor r0, r0, fp, ror #8 │ │ │ │ add r2, sp, #24 │ │ │ │ - bl 71a880 │ │ │ │ + bl 71a8c8 │ │ │ │ ldrd r2, [sp, #24] │ │ │ │ ldr ip, [sp, #20] │ │ │ │ cmp ip, r3 │ │ │ │ cmpeq r7, r2 │ │ │ │ bne 342224 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r2, r8 │ │ │ │ @@ -244768,15 +244768,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ str sl, [sp] │ │ │ │ strd r4, [sp, #8] │ │ │ │ - bl 71a8f8 │ │ │ │ + bl 71a940 │ │ │ │ b 3421e0 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r8, r6, r0, lsl #27 │ │ │ │ andeq r4, r0, r0 │ │ │ │ andeq r3, r0, r0, ror lr │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ addseq r8, r6, r4, lsr ip │ │ │ │ @@ -244813,15 +244813,15 @@ │ │ │ │ mov r4, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ mul r2, r0, r6 │ │ │ │ mov r0, r5 │ │ │ │ mov r5, #0 │ │ │ │ strd r4, [sp, #8] │ │ │ │ - bl 71a8f8 │ │ │ │ + bl 71a940 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -244898,33 +244898,33 @@ │ │ │ │ ldr r1, [pc, #80] @ 342468 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #144 @ 0x90 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ mov r5, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbeq r3, fp, r0, asr lr │ │ │ │ + rsbeq r3, fp, r0, lsr #29 │ │ │ │ @ instruction: 0xfffffc84 │ │ │ │ - rsbeq r3, fp, ip, lsr lr │ │ │ │ - rsbeq r3, fp, r0, asr #27 │ │ │ │ - rsbseq fp, lr, ip, lsl #24 │ │ │ │ - rsbeq r3, fp, r0, lsr #27 │ │ │ │ + rsbeq r3, fp, ip, lsl #29 │ │ │ │ + rsbeq r3, fp, r0, lsl lr │ │ │ │ + rsbseq fp, lr, ip, asr ip │ │ │ │ + strdeq r3, [fp], #-208 @ 0xffffff30 @ │ │ │ │ ldr r0, [pc, #4] @ 342478 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757664 │ │ │ │ + b 7576ac │ │ │ │ addeq sp, r8, r4, ror #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #120] @ 34250c │ │ │ │ mov r5, r1 │ │ │ │ @@ -244933,15 +244933,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r2, [pc, #84] @ 342518 │ │ │ │ mov r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ mov r3, r6 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ @@ -244954,17 +244954,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x007ebb94 │ │ │ │ - rsbeq r3, fp, r4, ror sp │ │ │ │ - rsbeq r3, fp, r4, ror #26 │ │ │ │ + rsbseq fp, lr, r4, ror #23 │ │ │ │ + rsbeq r3, fp, r4, asr #27 │ │ │ │ + strheq r3, [fp], #-212 @ 0xffffff2c @ │ │ │ │ umulleq sp, r8, r0, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #112] @ 3425a4 │ │ │ │ ldr r2, [pc, #112] @ 3425a8 │ │ │ │ @@ -244972,15 +244972,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #8 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #80] @ 3425b0 │ │ │ │ ldr lr, [pc, #80] @ 3425b4 │ │ │ │ ldr ip, [pc, #80] @ 3425b8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #80 @ 0x50 │ │ │ │ add lr, pc, lr │ │ │ │ add ip, pc, ip │ │ │ │ @@ -244991,69 +244991,69 @@ │ │ │ │ ldr r1, [pc, #48] @ 3425bc │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ str lr, [r0, #72] @ 0x48 │ │ │ │ str ip, [r0, #56] @ 0x38 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74f8b8 │ │ │ │ - ldrsheq fp, [lr], #-172 @ 0xffffff54 @ │ │ │ │ - ldrdeq r8, [r9], #-236 @ 0xffffff14 @ │ │ │ │ - rsbeq r1, lr, r8, asr r1 │ │ │ │ + b 74f900 │ │ │ │ + rsbseq fp, lr, ip, asr #22 │ │ │ │ + rsbeq r8, r9, ip, lsr #30 │ │ │ │ + rsbeq r1, lr, r8, lsr #3 │ │ │ │ strdeq ip, [r8], r0 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - rsbeq r3, fp, ip, asr #25 │ │ │ │ + rsbeq r3, fp, ip, lsl sp │ │ │ │ addseq r5, r4, ip, lsr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #64] @ 342618 │ │ │ │ ldr r2, [pc, #64] @ 34261c │ │ │ │ ldr r1, [pc, #64] @ 342620 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #12 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldrb r0, [r0, #760] @ 0x2f8 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq fp, lr, r4, asr sl │ │ │ │ - rsbeq r3, fp, r8, lsr ip │ │ │ │ - rsbeq r3, fp, ip, lsr #24 │ │ │ │ + rsbseq fp, lr, r4, lsr #21 │ │ │ │ + rsbeq r3, fp, r8, lsl #25 │ │ │ │ + rsbeq r3, fp, ip, ror ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 342670 │ │ │ │ ldr r2, [pc, #52] @ 342674 │ │ │ │ ldr r1, [pc, #52] @ 342678 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #12 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r1, [r0, #756] @ 0x2f4 │ │ │ │ ldr r0, [r0, #752] @ 0x2f0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 342308 │ │ │ │ - ldrsheq fp, [lr], #-144 @ 0xffffff70 @ │ │ │ │ - ldrdeq r3, [fp], #-180 @ 0xffffff4c @ │ │ │ │ - rsbeq r3, fp, r8, asr #23 │ │ │ │ + rsbseq fp, lr, r0, asr #20 │ │ │ │ + rsbeq r3, fp, r4, lsr #24 │ │ │ │ + rsbeq r3, fp, r8, lsl ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ ldr r7, [sp, #32] │ │ │ │ ldr r6, [sp, #28] │ │ │ │ cmp r7, #1 │ │ │ │ @@ -253558,23 +253558,23 @@ │ │ │ │ add r3, r3, #360 @ 0x168 │ │ │ │ cmp r1, r2 │ │ │ │ mov r6, r0 │ │ │ │ add r4, r0, r3 │ │ │ │ beq 34aba0 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 70dadc │ │ │ │ + bl 70db24 │ │ │ │ add r1, r5, #17152 @ 0x4300 │ │ │ │ add r1, r1, #176 @ 0xb0 │ │ │ │ add r6, r6, r1, lsl #2 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #0 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 70dcbc │ │ │ │ + b 70dd04 │ │ │ │ ldrb r1, [r0, #376] @ 0x178 │ │ │ │ ands r1, r1, #1 │ │ │ │ beq 34ab78 │ │ │ │ ldrb r1, [r0, #893] @ 0x37d │ │ │ │ and r3, r1, #20 │ │ │ │ cmp r3, #20 │ │ │ │ beq 34ab74 │ │ │ │ @@ -253584,15 +253584,15 @@ │ │ │ │ b 34ab78 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, sp, #8 │ │ │ │ - bl 706740 │ │ │ │ + bl 706788 │ │ │ │ ldrb r3, [r4, #392] @ 0x188 │ │ │ │ and r3, r3, #68 @ 0x44 │ │ │ │ cmp r3, #68 @ 0x44 │ │ │ │ add r3, r4, #73728 @ 0x12000 │ │ │ │ beq 34ac0c │ │ │ │ ldr r1, [r3, #3892] @ 0xf34 │ │ │ │ ldr r2, [r3, #3896] @ 0xf38 │ │ │ │ @@ -253600,21 +253600,21 @@ │ │ │ │ beq 34ac40 │ │ │ │ ldr r3, [r3, #3932] @ 0xf5c │ │ │ │ cmp r3, #32 │ │ │ │ beq 34aca4 │ │ │ │ add r4, r4, #68608 @ 0x10c00 │ │ │ │ add r0, r4, #360 @ 0x168 │ │ │ │ mov r1, #0 │ │ │ │ - bl 70dadc │ │ │ │ + bl 70db24 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r4, #528 @ 0x210 │ │ │ │ - bl 70dadc │ │ │ │ + bl 70db24 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 70aae0 │ │ │ │ + b 70ab28 │ │ │ │ ldrb r1, [r4, #893] @ 0x37d │ │ │ │ and r2, r1, #20 │ │ │ │ cmp r2, #20 │ │ │ │ beq 34ac0c │ │ │ │ tst r1, #2 │ │ │ │ bne 34ac0c │ │ │ │ ldrb r2, [r4, #887] @ 0x377 │ │ │ │ @@ -253631,40 +253631,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ bl 34ab34 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 34ab34 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 70aae0 │ │ │ │ + b 70ab28 │ │ │ │ add r3, r4, #65536 @ 0x10000 │ │ │ │ ldrb r2, [r3, #3088] @ 0xc10 │ │ │ │ cmp r2, #0 │ │ │ │ beq 34ac18 │ │ │ │ mov r2, #0 │ │ │ │ add r0, r4, #67584 @ 0x10800 │ │ │ │ add r1, r4, #8 │ │ │ │ add r0, r0, #872 @ 0x368 │ │ │ │ strb r2, [r3, #3088] @ 0xc10 │ │ │ │ - bl 70d87c │ │ │ │ + bl 70d8c4 │ │ │ │ b 34ac18 │ │ │ │ add r3, r4, #65536 @ 0x10000 │ │ │ │ ldrb r2, [r3, #3088] @ 0xc10 │ │ │ │ cmp r2, #0 │ │ │ │ bne 34ac80 │ │ │ │ mov r2, #1 │ │ │ │ add r1, r4, #8 │ │ │ │ add r0, r4, #67584 @ 0x10800 │ │ │ │ strb r2, [r3, #3088] @ 0xc10 │ │ │ │ add r0, r0, #872 @ 0x368 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ str r1, [sp] │ │ │ │ - bl 70d870 │ │ │ │ + bl 70d8b8 │ │ │ │ b 34ac80 │ │ │ │ ldr r3, [pc, #100] @ 34ad78 │ │ │ │ ldr r2, [pc, #100] @ 34ad7c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ @@ -253677,25 +253677,25 @@ │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #40] @ 34ad80 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ mov r0, #255 @ 0xff │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ addseq r0, r6, r8, lsl #2 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ - rsbeq fp, sl, r8, lsl r5 │ │ │ │ + rsbeq fp, sl, r8, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #12 │ │ │ │ subs sl, r2, #0 │ │ │ │ ldr r9, [sp, #48] @ 0x30 │ │ │ │ @@ -253709,15 +253709,15 @@ │ │ │ │ add fp, r0, #65536 @ 0x10000 │ │ │ │ add r7, r0, #8 │ │ │ │ b 34ade8 │ │ │ │ str ip, [sp] │ │ │ │ asr ip, ip, #31 │ │ │ │ add r6, r6, #1 │ │ │ │ str ip, [sp, #4] │ │ │ │ - bl 70c378 │ │ │ │ + bl 70c3c0 │ │ │ │ cmp r9, r6 │ │ │ │ add r5, r5, sl │ │ │ │ beq 34ae54 │ │ │ │ ldr r3, [fp, #3768] @ 0xeb8 │ │ │ │ mov r0, r7 │ │ │ │ and r2, r5, r3 │ │ │ │ add r4, r2, r8 │ │ │ │ @@ -253728,23 +253728,23 @@ │ │ │ │ sub r1, r1, r2 │ │ │ │ sub ip, r4, r2 │ │ │ │ asr r3, r2, #31 │ │ │ │ ble 34adc8 │ │ │ │ str r1, [sp] │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 70c378 │ │ │ │ + bl 70c3c0 │ │ │ │ asr r1, r4, #31 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ add r6, r6, #1 │ │ │ │ str r4, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 70c378 │ │ │ │ + bl 70c3c0 │ │ │ │ cmp r9, r6 │ │ │ │ add r5, r5, sl │ │ │ │ bne 34ade8 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -253779,15 +253779,15 @@ │ │ │ │ lsl r3, r3, #1 │ │ │ │ bne 34aeac │ │ │ │ mov r4, #8 │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r0, r0, #8 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 70c378 │ │ │ │ + bl 70c3c0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -253826,26 +253826,26 @@ │ │ │ │ lsl r3, r3, #1 │ │ │ │ bne 34af58 │ │ │ │ mov r4, #16 │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r0, r0, #8 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 70c378 │ │ │ │ + bl 70c3c0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #4] @ 34afdc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757664 │ │ │ │ + b 7576ac │ │ │ │ addeq r4, r8, r4, lsl #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #216] @ 34b0d0 │ │ │ │ ldr r2, [pc, #216] @ 34b0d4 │ │ │ │ @@ -253853,25 +253853,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #184] @ 34b0dc │ │ │ │ ldr r1, [pc, #184] @ 34b0e0 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r3, [pc, #152] @ 34b0e4 │ │ │ │ ldr r2, [pc, #152] @ 34b0e8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #148] @ 34b0ec │ │ │ │ add r2, pc, r2 │ │ │ │ ldr ip, [pc, #144] @ 34b0f0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -253888,34 +253888,34 @@ │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ orr r3, r0, #32 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #3 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [r4, #56] @ 0x38 │ │ │ │ - bl 74f8b8 │ │ │ │ + bl 74f900 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #67] @ 0x43 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r3, lr, r0, asr r3 │ │ │ │ - rsbeq r0, r9, ip, lsl r4 │ │ │ │ - @ instruction: 0x006d8698 │ │ │ │ - rsbeq r0, sl, r8, ror #13 │ │ │ │ - rsbeq r9, r9, r0, asr #17 │ │ │ │ - rsbeq fp, sl, ip, asr #4 │ │ │ │ + rsbseq r3, lr, r0, lsr #7 │ │ │ │ + rsbeq r0, r9, ip, ror #8 │ │ │ │ + rsbeq r8, sp, r8, ror #13 │ │ │ │ + rsbeq r0, sl, r8, lsr r7 │ │ │ │ + rsbeq r9, r9, r0, lsl r9 │ │ │ │ + @ instruction: 0x006ab29c │ │ │ │ andeq r1, r2, ip, asr #8 │ │ │ │ adcseq r1, r8, r3, lsl r0 │ │ │ │ - rsbeq fp, sl, r0, asr r2 │ │ │ │ + rsbeq fp, sl, r0, lsr #5 │ │ │ │ addeq r4, r8, r0, ror #10 │ │ │ │ ldrsbeq sp, [r3], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ adds r4, r2, #944 @ 0x3b0 │ │ │ │ @@ -253995,22 +253995,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #960] @ 34b62c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 34b170 │ │ │ │ ldrb r9, [r7, #1164] @ 0x48c │ │ │ │ mov r8, #0 │ │ │ │ mov r5, r9 │ │ │ │ b 34b15c │ │ │ │ add r3, r7, #65536 @ 0x10000 │ │ │ │ ldr r3, [r3, #2192] @ 0x890 │ │ │ │ @@ -254109,15 +254109,15 @@ │ │ │ │ ldr r3, [pc, #544] @ 34b624 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 34b150 │ │ │ │ ldr r0, [pc, #548] @ 34b63c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 34b150 │ │ │ │ add r0, r7, #65536 @ 0x10000 │ │ │ │ ldrb r3, [r0, #3778] @ 0xec2 │ │ │ │ add r3, r3, #1 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #5 │ │ │ │ strbne r3, [r0, #3778] @ 0xec2 │ │ │ │ @@ -254181,15 +254181,15 @@ │ │ │ │ ldr r3, [pc, #256] @ 34b624 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 34b150 │ │ │ │ ldr r0, [pc, #264] @ 34b640 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 34b150 │ │ │ │ cmp r1, #208 @ 0xd0 │ │ │ │ beq 34b578 │ │ │ │ bhi 34b3e8 │ │ │ │ cmp r1, #176 @ 0xb0 │ │ │ │ beq 34b578 │ │ │ │ bhi 34b5f8 │ │ │ │ @@ -254209,55 +254209,55 @@ │ │ │ │ mov r8, #0 │ │ │ │ mov r5, r9 │ │ │ │ b 34b15c │ │ │ │ ldr r0, [pc, #164] @ 34b644 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 34b170 │ │ │ │ add r1, r7, r1 │ │ │ │ ldrb r9, [r1, #1165] @ 0x48d │ │ │ │ mov r8, #0 │ │ │ │ mov r5, r9 │ │ │ │ b 34b15c │ │ │ │ ldr r3, [pc, #88] @ 34b624 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 34b150 │ │ │ │ ldr r0, [pc, #104] @ 34b648 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 34b150 │ │ │ │ ldrb r9, [r7, #1138] @ 0x472 │ │ │ │ and r9, r9, #63 @ 0x3f │ │ │ │ mov r5, r9 │ │ │ │ b 34b15c │ │ │ │ cmp r1, #177 @ 0xb1 │ │ │ │ beq 34b568 │ │ │ │ b 34b3fc │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq pc, r5, r0, lsl #26 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x0095fcd8 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq pc, r5, r4, lsr #25 │ │ │ │ - rsbseq r2, lr, r0, ror lr │ │ │ │ + rsbseq r2, lr, r0, asr #29 │ │ │ │ andeq r2, r0, r0, lsr #18 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - strheq fp, [sl], #-12 @ │ │ │ │ + rsbeq fp, sl, ip, lsl #2 │ │ │ │ andeq r5, r0, pc, lsl r2 │ │ │ │ - rsbseq r2, lr, sl, asr #26 │ │ │ │ - ldrsbeq r2, [lr], #-195 @ 0xffffff3d @ │ │ │ │ - strheq sl, [sl], #-224 @ 0xffffff20 @ │ │ │ │ - strheq sl, [sl], #-208 @ 0xffffff30 @ │ │ │ │ - strheq sl, [sl], #-220 @ 0xffffff24 @ │ │ │ │ - rsbeq sl, sl, r8, lsr #26 │ │ │ │ + @ instruction: 0x007e2d9a │ │ │ │ + rsbseq r2, lr, r3, lsr #26 │ │ │ │ + rsbeq sl, sl, r0, lsl #30 │ │ │ │ + rsbeq sl, sl, r0, lsl #28 │ │ │ │ + rsbeq sl, sl, ip, lsl #28 │ │ │ │ + rsbeq sl, sl, r8, ror sp │ │ │ │ ldrb r3, [r0, #387] @ 0x183 │ │ │ │ tst r3, #1 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ ldr ip, [r0, #2692] @ 0xa84 │ │ │ │ ands r3, r3, #4 │ │ │ │ @@ -255163,20 +255163,20 @@ │ │ │ │ ldr r0, [pc, #40] @ 34c4a4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #238 @ 0xee │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - ldrsheq r1, [lr], #-236 @ 0xffffff14 @ │ │ │ │ - rsbeq r9, sl, ip, lsr #30 │ │ │ │ - rsbeq r9, sl, r0, asr #30 │ │ │ │ - ldrsbeq r1, [lr], #-232 @ 0xffffff18 @ │ │ │ │ - rsbeq r9, sl, r8, lsl #30 │ │ │ │ - rsbeq r9, sl, r4, lsr pc │ │ │ │ + rsbseq r1, lr, ip, asr #30 │ │ │ │ + rsbeq r9, sl, ip, ror pc │ │ │ │ + @ instruction: 0x006a9f90 │ │ │ │ + rsbseq r1, lr, r8, lsr #30 │ │ │ │ + rsbeq r9, sl, r8, asr pc │ │ │ │ + rsbeq r9, sl, r4, lsl #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ add r3, r0, #73728 @ 0x12000 │ │ │ │ ldr r3, [r3, #3900] @ 0xf3c │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -258912,18 +258912,18 @@ │ │ │ │ ldr r3, [r7, #3932] @ 0xf5c │ │ │ │ add r6, r4, #65536 @ 0x10000 │ │ │ │ cmp r3, #32 │ │ │ │ beq 34ff94 │ │ │ │ add r5, r4, #68608 @ 0x10c00 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r5, #360 @ 0x168 │ │ │ │ - bl 70dadc │ │ │ │ + bl 70db24 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r5, #528 @ 0x210 │ │ │ │ - bl 70dadc │ │ │ │ + bl 70db24 │ │ │ │ mov r2, #15 │ │ │ │ strb r2, [r4, #375] @ 0x177 │ │ │ │ ldr r3, [r7, #3928] @ 0xf58 │ │ │ │ cmp r3, #184 @ 0xb8 │ │ │ │ beq 34ffbc │ │ │ │ mov r2, #34 @ 0x22 │ │ │ │ strb r2, [r4, #400] @ 0x190 │ │ │ │ @@ -258948,15 +258948,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 34ff18 │ │ │ │ mov r3, #0 │ │ │ │ add r0, r4, #67584 @ 0x10800 │ │ │ │ add r1, r4, #8 │ │ │ │ add r0, r0, #872 @ 0x368 │ │ │ │ strb r3, [r6, #3088] @ 0xc10 │ │ │ │ - bl 70d87c │ │ │ │ + bl 70d8c4 │ │ │ │ b 34ff18 │ │ │ │ mov r1, #45 @ 0x2d │ │ │ │ strb r1, [r4, #400] @ 0x190 │ │ │ │ mvn r1, #103 @ 0x67 │ │ │ │ strb r2, [r4, #906] @ 0x38a │ │ │ │ strb r1, [r4, #384] @ 0x180 │ │ │ │ mov r2, #32 │ │ │ │ @@ -261435,15 +261435,15 @@ │ │ │ │ ldr r3, [pc, #164] @ 352720 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 352694 │ │ │ │ ldr r0, [pc, #148] @ 352724 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ mov r0, #15 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ add r0, r0, #65536 @ 0x10000 │ │ │ │ @@ -261455,33 +261455,33 @@ │ │ │ │ ldr r3, [pc, #84] @ 352720 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 352694 │ │ │ │ ldr r0, [pc, #72] @ 352728 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 352694 │ │ │ │ mov r0, #24 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ addseq r8, r5, r4, lsr r8 │ │ │ │ - rsbseq fp, sp, sp, lsl fp │ │ │ │ + rsbseq fp, sp, sp, ror #22 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ + @ instruction: 0x006a3d94 │ │ │ │ rsbeq r3, sl, r4, asr #26 │ │ │ │ - strdeq r3, [sl], #-196 @ 0xffffff3c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov sl, r2 │ │ │ │ ldr r2, [pc, #340] @ 35289c │ │ │ │ mov r8, r3 │ │ │ │ @@ -284072,47 +284072,47 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3688bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 368630 │ │ │ │ ldr r0, [pc, #80] @ 3688c0 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 368630 │ │ │ │ ldr r0, [pc, #60] @ 3688c4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 368614 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r2, r4, r8, asr r8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq r5, ip, r4, asr #22 │ │ │ │ + @ instruction: 0x007c5b94 │ │ │ │ addseq r2, r4, r0, asr #16 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r2, r4, r4, ror #15 │ │ │ │ andeq r3, r0, r0, lsr #28 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ + rsbeq sp, r8, r4, lsl ip │ │ │ │ + rsbeq sp, r8, ip, lsr ip │ │ │ │ rsbeq sp, r8, r4, asr #23 │ │ │ │ - rsbeq sp, r8, ip, ror #23 │ │ │ │ - rsbeq sp, r8, r4, ror fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r1, [r0, #392] @ 0x188 │ │ │ │ add lr, r0, #65536 @ 0x10000 │ │ │ │ ldr ip, [lr, #3768] @ 0xeb8 │ │ │ │ @@ -284227,22 +284227,22 @@ │ │ │ │ ldr r1, [pc, #44] @ 368ac8 │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1] │ │ │ │ tst r1, #2048 @ 0x800 │ │ │ │ beq 368a60 │ │ │ │ ldr r0, [pc, #28] @ 368acc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 368a60 │ │ │ │ and r1, r2, #255 @ 0xff │ │ │ │ bl 3685a8 │ │ │ │ b 368a64 │ │ │ │ addseq r2, r4, r0, ror r4 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ - ldrdeq sp, [r8], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq sp, r8, ip, lsr #20 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov fp, r3 │ │ │ │ ldrb r3, [r0, #929] @ 0x3a1 │ │ │ │ add r6, r0, #65536 @ 0x10000 │ │ │ │ and ip, r3, #31 │ │ │ │ ldr r3, [pc, #548] @ 368d10 │ │ │ │ mov lr, ip │ │ │ │ @@ -285134,22 +285134,22 @@ │ │ │ │ ldr r7, [r5, #3876] @ 0xf24 │ │ │ │ add r6, r0, #73728 @ 0x12000 │ │ │ │ add fp, fp, #820 @ 0x334 │ │ │ │ add r8, r0, #8 │ │ │ │ str r0, [sp, #20] │ │ │ │ b 36995c │ │ │ │ stm sp, {r1, r9} │ │ │ │ - bl 70c378 │ │ │ │ + bl 70c3c0 │ │ │ │ asr r1, r4, #31 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 70c378 │ │ │ │ + bl 70c3c0 │ │ │ │ ldr r7, [r5, #3876] @ 0xf24 │ │ │ │ ldr r3, [r5, #3860] @ 0xf14 │ │ │ │ ldr ip, [r5, #3864] @ 0xf18 │ │ │ │ add r7, r7, r3 │ │ │ │ str r7, [r5, #3876] @ 0xf24 │ │ │ │ ldr r2, [r6, #3900] @ 0xf3c │ │ │ │ add sl, fp, ip │ │ │ │ @@ -285194,15 +285194,15 @@ │ │ │ │ sub r1, r1, r2 │ │ │ │ sub ip, r4, r2 │ │ │ │ asr r3, r2, #31 │ │ │ │ bgt 3698d8 │ │ │ │ str ip, [sp] │ │ │ │ asr ip, ip, #31 │ │ │ │ str ip, [sp, #4] │ │ │ │ - bl 70c378 │ │ │ │ + bl 70c3c0 │ │ │ │ b 3698fc │ │ │ │ ldr r3, [r6, #3896] @ 0xf38 │ │ │ │ cmp fp, r3 │ │ │ │ bne 369a24 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -285433,15 +285433,15 @@ │ │ │ │ ldr r3, [pc, #3128] @ 36a9ac │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 369ba8 │ │ │ │ ldr r0, [pc, #3112] @ 36a9b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 369ba8 │ │ │ │ ldr r2, [r6, #3896] @ 0xf38 │ │ │ │ cmp r3, r2 │ │ │ │ bne 369bcc │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r6, #3900] @ 0xf3c │ │ │ │ ldr r2, [pc, #3080] @ 36a9b4 │ │ │ │ @@ -285502,15 +285502,15 @@ │ │ │ │ add r6, r4, #73728 @ 0x12000 │ │ │ │ bic r8, r8, #52 @ 0x34 │ │ │ │ strb r8, [r5, #3884] @ 0xf2c │ │ │ │ mov r1, r7 │ │ │ │ str r9, [r6, #3892] @ 0xf34 │ │ │ │ str r9, [r6, #3896] @ 0xf38 │ │ │ │ ldr r0, [r5, #3852] @ 0xf0c │ │ │ │ - bl 9d8b0c │ │ │ │ + bl 9d8b54 │ │ │ │ tst sl, #1 │ │ │ │ addne r0, r0, #31 │ │ │ │ asrne r7, r0, #5 │ │ │ │ addeq r0, r0, #7 │ │ │ │ asreq r7, r0, #3 │ │ │ │ ldr r3, [r5, #3856] @ 0xf10 │ │ │ │ cmp r7, #8192 @ 0x2000 │ │ │ │ @@ -285536,15 +285536,15 @@ │ │ │ │ ldr r3, [pc, #2716] @ 36a9ac │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 369ba8 │ │ │ │ ldr r0, [pc, #2720] @ 36a9c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 369ba8 │ │ │ │ mov r7, #3 │ │ │ │ b 369ce0 │ │ │ │ tst r8, #8 │ │ │ │ bne 36a19c │ │ │ │ ldr r3, [pc, #2692] @ 36a9c8 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ @@ -285602,41 +285602,41 @@ │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r5, #3864] @ 0xf18 │ │ │ │ sub r0, r9, r7 │ │ │ │ eor r1, r3, r3, asr #31 │ │ │ │ sub r1, r1, r3, asr #31 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ - bl 9d8d2c │ │ │ │ + bl 9d8d74 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9d8b0c │ │ │ │ + bl 9d8b54 │ │ │ │ ldr r3, [r5, #3860] @ 0xf14 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ eor r1, r3, r3, asr #31 │ │ │ │ sub r1, r1, r3, asr #31 │ │ │ │ mov r9, r0 │ │ │ │ sub r0, sl, r7 │ │ │ │ - bl 9d8d2c │ │ │ │ + bl 9d8d74 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9d8b0c │ │ │ │ + bl 9d8b54 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [r5, #3856] @ 0xf10 │ │ │ │ cmp r3, #0 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [r5, #3852] @ 0xf0c │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ bge 36a0c4 │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - bl 9d8b0c │ │ │ │ + bl 9d8b54 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ rsb r1, r2, #1 │ │ │ │ add r3, r3, r1 │ │ │ │ add r9, r9, #1 │ │ │ │ add sl, sl, #1 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ @@ -285692,15 +285692,15 @@ │ │ │ │ ldr r3, [pc, #2092] @ 36a9ac │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 369ba8 │ │ │ │ ldr r0, [pc, #2120] @ 36a9dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 369ba8 │ │ │ │ cmp r7, #2 │ │ │ │ bgt 36a5b4 │ │ │ │ ldr r3, [pc, #2100] @ 36a9e0 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r2, [r3, r2] │ │ │ │ @@ -285871,15 +285871,15 @@ │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -285892,15 +285892,15 @@ │ │ │ │ str r7, [sp, #32] │ │ │ │ str r6, [sp, #28] │ │ │ │ str fp, [sp, #16] │ │ │ │ str sl, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1356] @ 36aa00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldrb r8, [r5, #3884] @ 0xf2c │ │ │ │ b 369cc4 │ │ │ │ cmp r7, #2 │ │ │ │ ldrb r3, [r5, #3776] @ 0xec0 │ │ │ │ ldrb r1, [r5, #3777] @ 0xec1 │ │ │ │ beq 36a798 │ │ │ │ cmp r7, #3 │ │ │ │ @@ -285963,15 +285963,15 @@ │ │ │ │ ldr r3, [pc, #1008] @ 36a9ac │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 369ba8 │ │ │ │ ldr r0, [pc, #1088] @ 36aa10 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 369ba8 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #1072] @ 36aa14 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r7, lsl #2 │ │ │ │ ldr r3, [r3, #1768] @ 0x6e8 │ │ │ │ str r3, [r5, #3888] @ 0xf30 │ │ │ │ @@ -286108,22 +286108,22 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #20] │ │ │ │ str r6, [sp, #16] │ │ │ │ stm sp, {sl, fp} │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldrb r8, [r5, #3884] @ 0xf2c │ │ │ │ b 369cc4 │ │ │ │ mov r0, fp │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - bl 9d8b0c │ │ │ │ + bl 9d8b54 │ │ │ │ ldr ip, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r9, r0, r9 │ │ │ │ cmp r9, ip │ │ │ │ bgt 36a0d8 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ @@ -286145,15 +286145,15 @@ │ │ │ │ ldr r1, [r5, #3876] @ 0xf24 │ │ │ │ mov r0, r4 │ │ │ │ blx fp │ │ │ │ cmp r9, r8 │ │ │ │ blt 36a100 │ │ │ │ ldr r0, [r5, #3852] @ 0xf0c │ │ │ │ mov r1, r6 │ │ │ │ - bl 9d8b0c │ │ │ │ + bl 9d8b54 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, sl │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r5, #3856] @ 0xf10 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [r4, #2328] @ 0x918 │ │ │ │ bl 2b3990 │ │ │ │ @@ -286211,45 +286211,45 @@ │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r1, r4, ip, lsl #5 │ │ │ │ addseq r1, r4, r8, lsr r2 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ adceq r8, r3, ip, ror pc │ │ │ │ addeq r5, r6, ip, lsl #17 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ - rsbeq ip, r8, r4, lsl r9 │ │ │ │ + rsbeq ip, r8, r4, ror #18 │ │ │ │ addseq r1, r4, r0, ror r0 │ │ │ │ adceq r8, r3, r0, ror lr │ │ │ │ addeq r5, r6, ip, lsl #15 │ │ │ │ addseq r0, r4, r8, asr #30 │ │ │ │ - rsbeq ip, r8, r8, lsr #13 │ │ │ │ + strdeq ip, [r8], #-104 @ 0xffffff98 @ │ │ │ │ adceq r8, r3, r8, ror #26 │ │ │ │ addeq r5, r6, r8, ror r6 │ │ │ │ @ instruction: 0xfffe5054 │ │ │ │ @ instruction: 0xfffe2618 │ │ │ │ addseq r0, r4, r4, asr #25 │ │ │ │ - rsbeq ip, r8, r4, ror #8 │ │ │ │ + strheq ip, [r8], #-68 @ 0xffffffbc @ │ │ │ │ adceq r8, r3, r0, lsl #22 │ │ │ │ addeq r5, r6, r8, lsl #8 │ │ │ │ adceq r8, r3, r0, lsr sl │ │ │ │ addeq r5, r6, ip, asr #6 │ │ │ │ addseq r0, r4, r0, lsl fp │ │ │ │ addeq r5, r6, ip, lsr r2 │ │ │ │ andeq r1, r0, r0, asr #5 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - strdeq fp, [r8], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq ip, r8, r8, asr #32 │ │ │ │ adceq r8, r3, r0, lsl #15 │ │ │ │ umulleq r5, r6, ip, r0 │ │ │ │ addeq r5, r6, r8, ror r0 │ │ │ │ - rsbeq ip, r8, ip, asr r0 │ │ │ │ + rsbeq ip, r8, ip, lsr #1 │ │ │ │ strdeq r4, [r6], r8 │ │ │ │ addeq r4, r6, r0, lsr pc │ │ │ │ - rsbeq fp, r8, ip, lsr sp │ │ │ │ - ldrsbeq r3, [ip], #-152 @ 0xffffff68 @ │ │ │ │ - rsbeq fp, r8, r4, lsl #20 │ │ │ │ - rsbeq fp, r8, r8, ror #25 │ │ │ │ + rsbeq fp, r8, ip, lsl #27 │ │ │ │ + rsbseq r3, ip, r8, lsr #20 │ │ │ │ + rsbeq fp, r8, r4, asr sl │ │ │ │ + rsbeq fp, r8, r8, lsr sp │ │ │ │ andeq r0, r0, r9, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #1052] @ 36ae64 │ │ │ │ ldr r3, [pc, #1052] @ 36ae68 │ │ │ │ @@ -286330,15 +286330,15 @@ │ │ │ │ bne 36adc4 │ │ │ │ ldr r0, [pc, #780] @ 36ae88 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9a4324 │ │ │ │ + b 9a436c │ │ │ │ ldr r3, [pc, #756] @ 36ae8c │ │ │ │ add r5, r5, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrb r3, [r3, r4] │ │ │ │ and r3, r3, r8 │ │ │ │ strb r3, [r5, #882] @ 0x372 │ │ │ │ ldr r2, [pc, #736] @ 36ae90 │ │ │ │ @@ -286436,22 +286436,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #344] @ 36aea8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 36aa8c │ │ │ │ ldrb r3, [r5, #931] @ 0x3a3 │ │ │ │ strb r8, [r5, #931] @ 0x3a3 │ │ │ │ tst r3, #4 │ │ │ │ beq 36adc8 │ │ │ │ ands r1, r6, #4 │ │ │ │ bne 36adc8 │ │ │ │ @@ -286497,15 +286497,15 @@ │ │ │ │ add r4, r5, r4 │ │ │ │ and r8, r8, #31 │ │ │ │ strb r8, [r4, #882] @ 0x372 │ │ │ │ b 36aba8 │ │ │ │ ldr r0, [pc, #144] @ 36aeb4 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 36aa8c │ │ │ │ ldr ip, [r2, #3896] @ 0xf38 │ │ │ │ cmp r0, ip │ │ │ │ streq r1, [r2, #3900] @ 0xf3c │ │ │ │ bne 36ad90 │ │ │ │ b 36aba8 │ │ │ │ ldr r3, [pc, #64] @ 36ae8c │ │ │ │ @@ -286516,31 +286516,31 @@ │ │ │ │ strb r3, [r5, #882] @ 0x372 │ │ │ │ strb r8, [r2, #3776] @ 0xec0 │ │ │ │ b 36aba8 │ │ │ │ @ instruction: 0x009403d4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x009403b4 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ - rsbseq r3, ip, r1, asr #13 │ │ │ │ + rsbseq r3, ip, r1, lsl r7 │ │ │ │ cmpeq r5, #63 @ 0x3f │ │ │ │ ldrdeq r3, [r0], -fp │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ addseq r0, r4, r4, asr #5 │ │ │ │ - rsbeq fp, r8, r0, asr #23 │ │ │ │ + rsbeq fp, r8, r0, lsl ip │ │ │ │ andeq r2, r0, r8, lsr r7 │ │ │ │ addseq r0, r4, ip, ror #4 │ │ │ │ addseq r0, r4, ip, lsl #4 │ │ │ │ addseq r0, r4, ip, asr #3 │ │ │ │ addseq r0, r4, r0, ror #2 │ │ │ │ andeq r3, r0, r8, lsl #14 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq fp, r8, r0, lsl #19 │ │ │ │ + ldrdeq fp, [r8], #-144 @ 0xffffff70 @ │ │ │ │ addseq r0, r4, r4, ror r0 │ │ │ │ addseq r0, r4, ip, lsr r0 │ │ │ │ - rsbeq fp, r8, r8, ror #17 │ │ │ │ + rsbeq fp, r8, r8, lsr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #1884] @ 36b62c │ │ │ │ ldr r3, [pc, #1884] @ 36b630 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -286601,22 +286601,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1644] @ 36b650 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 36af10 │ │ │ │ ldr r3, [pc, #1620] @ 36b648 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 36af30 │ │ │ │ ldr r2, [pc, #1612] @ 36b654 │ │ │ │ @@ -286630,15 +286630,15 @@ │ │ │ │ bne 36b0a8 │ │ │ │ ldr r0, [pc, #1580] @ 36b658 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9a4324 │ │ │ │ + b 9a436c │ │ │ │ ldr r2, [pc, #1556] @ 36b65c │ │ │ │ ldr r3, [pc, #1508] @ 36b630 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -287008,28 +287008,28 @@ │ │ │ │ mov r3, #0 │ │ │ │ moveq r2, r5 │ │ │ │ moveq r1, #38 @ 0x26 │ │ │ │ beq 36b06c │ │ │ │ b 36b0a8 │ │ │ │ ldr r0, [pc, #180] @ 36b6d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 36af10 │ │ │ │ addseq pc, r3, ip, asr #30 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq pc, r3, ip, lsr #30 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ - rsbseq r3, ip, r4, asr r2 │ │ │ │ + rsbseq r3, ip, r4, lsr #5 │ │ │ │ addseq pc, r3, r4, ror #29 │ │ │ │ andeq r3, r0, r0, lsr #28 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq fp, r8, r0, asr #8 │ │ │ │ + @ instruction: 0x0068b490 │ │ │ │ addseq pc, r3, r4, lsl lr @ │ │ │ │ - rsbeq fp, r8, r4, asr #14 │ │ │ │ + @ instruction: 0x0068b794 │ │ │ │ @ instruction: 0x0093fdd4 │ │ │ │ umullseq pc, r3, r8, sp @ │ │ │ │ addseq pc, r3, r8, ror #26 │ │ │ │ addseq pc, r3, r8, lsr sp @ │ │ │ │ addseq pc, r3, r8, lsl #26 │ │ │ │ @ instruction: 0x0093fcd8 │ │ │ │ addseq pc, r3, r8, lsr #25 │ │ │ │ @@ -287053,15 +287053,15 @@ │ │ │ │ addseq pc, r3, r8, asr #18 │ │ │ │ addseq pc, r3, r8, lsl r9 @ │ │ │ │ addseq pc, r3, r8, ror #17 │ │ │ │ @ instruction: 0x0093f8b8 │ │ │ │ addseq pc, r3, r8, lsl #17 │ │ │ │ addseq pc, r3, r8, asr r8 @ │ │ │ │ addseq pc, r3, r8, lsr #16 │ │ │ │ - rsbeq sl, r8, ip, lsr lr │ │ │ │ + rsbeq sl, r8, ip, lsl #29 │ │ │ │ add r1, r0, #65536 @ 0x10000 │ │ │ │ push {r4, r5, lr} │ │ │ │ ldr r4, [r1, #3768] @ 0xeb8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ and lr, r4, r2 │ │ │ │ ldrb r2, [r0, #392] @ 0x188 │ │ │ │ mov ip, r0 │ │ │ │ @@ -287118,15 +287118,15 @@ │ │ │ │ mov r5, #0 │ │ │ │ strb r3, [r1, lr] │ │ │ │ mov r2, lr │ │ │ │ strd r4, [sp, #12] │ │ │ │ add r0, ip, #8 │ │ │ │ pop {r4, r5, lr} │ │ │ │ mov r3, #0 │ │ │ │ - b 70c378 │ │ │ │ + b 70c3c0 │ │ │ │ cmp r0, #1 │ │ │ │ and lr, r4, lr, lsl #4 │ │ │ │ bhi 36b7b8 │ │ │ │ mov r2, lr │ │ │ │ mov r0, ip │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 34af14 │ │ │ │ @@ -287196,15 +287196,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #204] @ 36b9dc │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9a4324 │ │ │ │ + b 9a436c │ │ │ │ lsr r3, r1, #15 │ │ │ │ orr r3, r3, ip, lsl #17 │ │ │ │ add r3, r0, r3, lsl #2 │ │ │ │ add r3, r3, #65536 @ 0x10000 │ │ │ │ ldr r2, [r3, #3788] @ 0xecc │ │ │ │ lsl r1, r1, #17 │ │ │ │ lsr r1, r1, #17 │ │ │ │ @@ -287234,27 +287234,27 @@ │ │ │ │ mov r6, #8 │ │ │ │ mov r7, #0 │ │ │ │ strb r5, [r3, r2] │ │ │ │ add r0, r4, #8 │ │ │ │ strd r6, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 70c378 │ │ │ │ + b 70c3c0 │ │ │ │ cmp lr, #1 │ │ │ │ and r2, ip, r2, lsl #4 │ │ │ │ bhi 36b98c │ │ │ │ mov r3, r5 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 34af14 │ │ │ │ mov r3, r5 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 34ae70 │ │ │ │ addseq pc, r3, r0, lsl #12 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ - @ instruction: 0x0068ae98 │ │ │ │ + rsbeq sl, r8, r8, ror #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ adds r4, r2, #944 @ 0x3b0 │ │ │ │ ldr r2, [pc, #1496] @ 36bfd4 │ │ │ │ adc r8, r3, #0 │ │ │ │ @@ -287477,15 +287477,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 36bce4 │ │ │ │ ldr r0, [pc, #676] @ 36c010 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9a4324 │ │ │ │ + b 9a436c │ │ │ │ mov r0, r5 │ │ │ │ bl 34abcc │ │ │ │ ldrb r1, [r5, #368] @ 0x170 │ │ │ │ add r1, r5, r1 │ │ │ │ strb r7, [r1, #369] @ 0x171 │ │ │ │ b 36ba38 │ │ │ │ add r1, r5, r1 │ │ │ │ @@ -287598,28 +287598,28 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #8] │ │ │ │ str r0, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ add r0, sp, #8 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #184] @ 36c030 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 36ba90 │ │ │ │ ldr r0, [pc, #172] @ 36c034 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 36ba90 │ │ │ │ mla r3, r2, r3, r5 │ │ │ │ add r1, r5, #1424 @ 0x590 │ │ │ │ add r0, r3, #1424 @ 0x590 │ │ │ │ add r1, r1, #5 │ │ │ │ add r0, r0, #12 │ │ │ │ bl 2542fc │ │ │ │ @@ -287633,34 +287633,34 @@ │ │ │ │ strb r3, [r5, #1172] @ 0x494 │ │ │ │ b 36ba38 │ │ │ │ addseq pc, r3, ip, lsl r4 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x0093f3f0 │ │ │ │ @ instruction: 0x0093f3dc │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ - rsbseq r2, ip, r2, asr #14 │ │ │ │ - rsbseq r2, ip, r8, asr r7 │ │ │ │ + @ instruction: 0x007c2792 │ │ │ │ + rsbseq r2, ip, r8, lsr #15 │ │ │ │ strdeq r0, [r2], r1 │ │ │ │ addseq pc, r3, r0, ror #5 │ │ │ │ - ldrsheq r2, [ip], #-104 @ 0xffffff98 @ │ │ │ │ + rsbseq r2, ip, r8, asr #14 │ │ │ │ addseq pc, r3, ip, asr #4 │ │ │ │ addseq pc, r3, ip, asr r1 @ │ │ │ │ - rsbseq r2, ip, r5, lsr #11 │ │ │ │ + ldrsheq r2, [ip], #-85 @ 0xffffffab @ │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrsbeq pc, [r3], r4 @ │ │ │ │ - ldrdeq sl, [r8], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq sl, r8, r4, lsr #22 │ │ │ │ addseq pc, r3, r0, rrx │ │ │ │ - @ instruction: 0x0068aa94 │ │ │ │ + rsbeq sl, r8, r4, ror #21 │ │ │ │ andeq r4, r0, r8, lsr #13 │ │ │ │ addseq lr, r3, r0, ror #31 │ │ │ │ addseq lr, r3, r4, asr pc │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq sl, r8, r4, ror #16 │ │ │ │ - rsbeq sl, r8, r8, lsl #17 │ │ │ │ + strheq sl, [r8], #-132 @ 0xffffff7c @ │ │ │ │ + ldrdeq sl, [r8], #-136 @ 0xffffff78 @ │ │ │ │ cmp r2, #256 @ 0x100 │ │ │ │ mov r1, r2 │ │ │ │ sbcs r2, r3, #0 │ │ │ │ ldr r2, [sp] │ │ │ │ bcc 36c058 │ │ │ │ and r2, r2, #255 @ 0xff │ │ │ │ sub r1, r1, #256 @ 0x100 │ │ │ │ @@ -287743,153 +287743,153 @@ │ │ │ │ add r2, r7, #2016 @ 0x7e0 │ │ │ │ mov sl, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, fp │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 7067cc │ │ │ │ + bl 706814 │ │ │ │ mov r0, fp │ │ │ │ - bl 70d3d8 │ │ │ │ + bl 70d420 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #944 @ 0x3b0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 70d860 │ │ │ │ + bl 70d8a8 │ │ │ │ add r6, r4, #68608 @ 0x10c00 │ │ │ │ ldr r2, [pc, #688] @ 36c474 │ │ │ │ add fp, r6, #24 │ │ │ │ mov r8, #131072 @ 0x20000 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, fp │ │ │ │ strd r8, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r5 │ │ │ │ - bl 706780 │ │ │ │ + bl 7067c8 │ │ │ │ ldr r3, [pc, #656] @ 36c478 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r3, r6, #192 @ 0xc0 │ │ │ │ mov r8, r3 │ │ │ │ add r2, r7, #2064 @ 0x810 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r3, r4 │ │ │ │ - bl 7067cc │ │ │ │ + bl 706814 │ │ │ │ mov r0, fp │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r8, [sp] │ │ │ │ mov r9, #0 │ │ │ │ str r8, [sp, #24] │ │ │ │ - bl 70d860 │ │ │ │ + bl 70d8a8 │ │ │ │ mov r8, #32768 @ 0x8000 │ │ │ │ ldr r2, [pc, #580] @ 36c47c │ │ │ │ add ip, r6, #360 @ 0x168 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, ip │ │ │ │ add r3, r4, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ strd r8, [sp] │ │ │ │ mov r1, r5 │ │ │ │ str ip, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 70702c │ │ │ │ + bl 707074 │ │ │ │ ldr r8, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 70dadc │ │ │ │ + bl 70db24 │ │ │ │ str r8, [sp] │ │ │ │ mov r8, #1 │ │ │ │ mov r0, fp │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl 70d870 │ │ │ │ + bl 70d8b8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ ldr r2, [pc, #476] @ 36c480 │ │ │ │ add r9, r6, #528 @ 0x210 │ │ │ │ mov r0, #32768 @ 0x8000 │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r2, pc, r2 │ │ │ │ strd r0, [sp, #8] │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r5 │ │ │ │ - bl 70702c │ │ │ │ + bl 707074 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 70dadc │ │ │ │ + bl 70db24 │ │ │ │ mov r0, fp │ │ │ │ mov r2, #32768 @ 0x8000 │ │ │ │ mov r3, #0 │ │ │ │ str r9, [sp] │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl 70d870 │ │ │ │ + bl 70d8b8 │ │ │ │ mov r2, #655360 @ 0xa0000 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r8, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ - bl 70d870 │ │ │ │ + bl 70d8b8 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 70d280 │ │ │ │ + bl 70d2c8 │ │ │ │ ldr r3, [pc, #372] @ 36c484 │ │ │ │ add r8, sl, #368 @ 0x170 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r4, #180] @ 0xb4 │ │ │ │ mov r1, r5 │ │ │ │ lsr r2, r3, #12 │ │ │ │ str r2, [sp, #12] │ │ │ │ lsl r3, r3, #20 │ │ │ │ add r2, r7, #2112 @ 0x840 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7067cc │ │ │ │ + bl 706814 │ │ │ │ mov r0, r8 │ │ │ │ - bl 70d3d8 │ │ │ │ + bl 70d420 │ │ │ │ ldr r3, [pc, #308] @ 36c488 │ │ │ │ add fp, sl, #536 @ 0x218 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, #4194304 @ 0x400000 │ │ │ │ mov r9, #0 │ │ │ │ add r2, r7, #2160 @ 0x870 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r1, r5 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7067cc │ │ │ │ + bl 706814 │ │ │ │ mov r0, fp │ │ │ │ - bl 70d3d8 │ │ │ │ + bl 70d420 │ │ │ │ ldr r3, [pc, #252] @ 36c48c │ │ │ │ add sl, sl, #704 @ 0x2c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r7, #2208 @ 0x8a0 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7067cc │ │ │ │ + bl 706814 │ │ │ │ mov r0, sl │ │ │ │ - bl 70d3d8 │ │ │ │ + bl 70d420 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r3, [r3, #3928] @ 0xf58 │ │ │ │ cmp r3, #184 @ 0xb8 │ │ │ │ beq 36c444 │ │ │ │ add r3, pc, #124 @ 0x7c │ │ │ │ ldrd r2, [r3] │ │ │ │ mov r1, #2097152 @ 0x200000 │ │ │ │ @@ -287925,22 +287925,22 @@ │ │ │ │ nop @ (mov r0, r0) │ │ │ │ @ instruction: 0x001fffff │ │ │ │ andseq pc, pc, r0, lsl #30 │ │ │ │ @ instruction: 0x003fffff │ │ │ │ eorseq pc, pc, r0, lsl #30 │ │ │ │ adceq r6, r3, r0, lsr ip │ │ │ │ addeq r3, r6, r8, ror r4 │ │ │ │ - rsbeq sl, r8, ip, lsr r7 │ │ │ │ - ldrdeq sl, [r8], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq sl, r8, ip, lsl #15 │ │ │ │ + rsbeq sl, r8, ip, lsr #14 │ │ │ │ + rsbeq sl, r8, r0, lsr r7 │ │ │ │ rsbeq sl, r8, r0, ror #13 │ │ │ │ - @ instruction: 0x0068a690 │ │ │ │ - rsbeq sl, r8, r8, lsr r6 │ │ │ │ - rsbeq sl, r8, r4, ror #11 │ │ │ │ - strheq sl, [r8], #-84 @ 0xffffffac @ │ │ │ │ - rsbeq sl, r8, ip, lsl #11 │ │ │ │ + rsbeq sl, r8, r8, lsl #13 │ │ │ │ + rsbeq sl, r8, r4, lsr r6 │ │ │ │ + rsbeq sl, r8, r4, lsl #12 │ │ │ │ + ldrdeq sl, [r8], #-92 @ 0xffffffa4 @ │ │ │ │ @ instruction: 0xfffde554 │ │ │ │ @ instruction: 0xfffe61b4 │ │ │ │ @ instruction: 0xfffde5f8 │ │ │ │ @ instruction: 0xfffdf470 │ │ │ │ @ instruction: 0xfffdf228 │ │ │ │ @ instruction: 0xfffe3ac0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -287956,27 +287956,27 @@ │ │ │ │ add r3, r7, #80 @ 0x50 │ │ │ │ add r9, pc, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r9 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #190 @ 0xbe │ │ │ │ mov r4, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r5, r0 │ │ │ │ add r6, r0, #1744 @ 0x6d0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 758210 │ │ │ │ + bl 758258 │ │ │ │ ldr r2, [pc, #456] @ 36c6d0 │ │ │ │ ldr r1, [pc, #456] @ 36c6d4 │ │ │ │ add ip, r7, #96 @ 0x60 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [r5, #1924] @ 0x784 │ │ │ │ sub r3, r2, #4 │ │ │ │ bic r3, r3, #4 │ │ │ │ cmp r2, #16 │ │ │ │ cmpne r3, #0 │ │ │ │ movne sl, #1 │ │ │ │ moveq sl, #0 │ │ │ │ @@ -288016,41 +288016,41 @@ │ │ │ │ ldr r2, [pc, #272] @ 36c6d8 │ │ │ │ ldr r1, [pc, #272] @ 36c6dc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ add r3, r5, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #68] @ 0x44 │ │ │ │ mov r1, sl │ │ │ │ mov r3, r6 │ │ │ │ bl 2b3b30 │ │ │ │ add r6, r6, #67584 @ 0x10800 │ │ │ │ ldr r2, [pc, #224] @ 36c6e0 │ │ │ │ mov r1, r4 │ │ │ │ add r4, r6, #872 @ 0x368 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r5, #4072] @ 0xfe8 │ │ │ │ mov r0, r4 │ │ │ │ strd r8, [sp] │ │ │ │ - bl 706780 │ │ │ │ + bl 7067c8 │ │ │ │ add r1, r6, #368 @ 0x170 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp] │ │ │ │ - bl 70d860 │ │ │ │ + bl 70d8a8 │ │ │ │ add r1, r6, #536 @ 0x218 │ │ │ │ mov r2, #16777216 @ 0x1000000 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp] │ │ │ │ - bl 70d860 │ │ │ │ + bl 70d8a8 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ bl 41d400 │ │ │ │ cmp fp, #184 @ 0xb8 │ │ │ │ bne 36c55c │ │ │ │ @@ -288065,32 +288065,32 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #84] @ 36c6e8 │ │ │ │ add r3, r7, #120 @ 0x78 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - @ instruction: 0x007c1e90 │ │ │ │ - strheq r9, [r8], #-224 @ 0xffffff20 @ │ │ │ │ - rsbeq r7, r8, r4, ror #17 │ │ │ │ - rsbeq pc, r7, r4, lsl #4 │ │ │ │ - ldrdeq r8, [r7], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbeq lr, r6, ip, asr lr │ │ │ │ - ldrdeq r7, [fp], #-8 @ │ │ │ │ - rsbeq sl, r8, r8, asr #6 │ │ │ │ - rsbeq sl, r8, r0, lsr #5 │ │ │ │ + rsbseq r1, ip, r0, ror #29 │ │ │ │ + rsbeq r9, r8, r0, lsl #30 │ │ │ │ + rsbeq r7, r8, r4, lsr r9 │ │ │ │ + rsbeq pc, r7, r4, asr r2 @ │ │ │ │ + rsbeq r8, r7, r8, lsr #8 │ │ │ │ + rsbeq lr, r6, ip, lsr #29 │ │ │ │ + rsbeq r7, fp, r8, lsr #2 │ │ │ │ + @ instruction: 0x0068a398 │ │ │ │ + strdeq sl, [r8], #-32 @ 0xffffffe0 @ │ │ │ │ andeq r0, r0, fp, lsl #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ orrs r1, r2, r3 │ │ │ │ beq 36c738 │ │ │ │ sub r2, r2, #4 │ │ │ │ orrs r2, r2, r3 │ │ │ │ beq 36c718 │ │ │ │ @@ -288157,20 +288157,20 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ 36c828 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757664 │ │ │ │ + bl 7576ac │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 757664 │ │ │ │ + bl 7576ac │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ pop {r4, lr} │ │ │ │ - b 757664 │ │ │ │ + b 7576ac │ │ │ │ ldrdeq r3, [r6], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #204] @ 36c910 │ │ │ │ ldr r2, [pc, #204] @ 36c914 │ │ │ │ @@ -288178,37 +288178,37 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #172] @ 36c91c │ │ │ │ ldr r1, [pc, #172] @ 36c920 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ ldr r6, [pc, #160] @ 36c924 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #16 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #136] @ 36c928 │ │ │ │ ldr r1, [pc, #136] @ 36c92c │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #104] @ 36c930 │ │ │ │ ldr r1, [pc, #104] @ 36c934 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #156 @ 0x9c │ │ │ │ str r1, [r8, #108] @ 0x6c │ │ │ │ str r2, [r5, #84] @ 0x54 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ @@ -288221,35 +288221,35 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - @ instruction: 0x007c1b9c │ │ │ │ - rsbeq lr, r6, ip, asr #23 │ │ │ │ - rsbeq r6, fp, r8, asr #28 │ │ │ │ - rsbeq lr, r7, r0, lsr #29 │ │ │ │ - rsbeq r8, r7, r8, ror r0 │ │ │ │ + rsbseq r1, ip, ip, ror #23 │ │ │ │ + rsbeq lr, r6, ip, lsl ip │ │ │ │ + @ instruction: 0x006b6e98 │ │ │ │ + strdeq lr, [r7], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq r8, r7, r8, asr #1 │ │ │ │ umullseq lr, r3, ip, r5 │ │ │ │ - rsbeq sp, r7, r4, lsl #30 │ │ │ │ - rsbeq sp, r7, r8, ror #29 │ │ │ │ + rsbeq sp, r7, r4, asr pc │ │ │ │ + rsbeq sp, r7, r8, lsr pc │ │ │ │ addeq r3, r6, ip, lsl r6 │ │ │ │ tstne r1, r4, lsr r2 │ │ │ │ muleq r0, r8, r7 │ │ │ │ ldr r3, [pc, #20] @ 36c958 │ │ │ │ ldr r2, [pc, #20] @ 36c95c │ │ │ │ ldr r1, [pc, #20] @ 36c960 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 75cce4 │ │ │ │ + b 75cd2c │ │ │ │ andeq r0, r0, r0, asr r3 │ │ │ │ andeq r0, r0, r8, ror #7 │ │ │ │ - strheq sl, [r8], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq sl, r8, ip, lsl #4 │ │ │ │ sub r2, r2, #4 │ │ │ │ orrs r2, r2, r3 │ │ │ │ ldrd r2, [sp] │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ ldr ip, [pc, #84] @ 36c9d8 │ │ │ │ @@ -288348,49 +288348,49 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #120] @ 36cb90 │ │ │ │ ldr r1, [pc, #120] @ 36cb94 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #88] @ 36cb98 │ │ │ │ ldr r3, [pc, #88] @ 36cb9c │ │ │ │ ldr r1, [pc, #88] @ 36cba0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov ip, #896 @ 0x380 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ strh ip, [r0, #114] @ 0x72 │ │ │ │ mov r2, #8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74f8b8 │ │ │ │ + bl 74f900 │ │ │ │ ldr r1, [pc, #48] @ 36cba4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 75165c │ │ │ │ - ldrsheq r1, [ip], #-132 @ 0xffffff7c @ │ │ │ │ - rsbeq lr, r6, r8, lsr #18 │ │ │ │ - rsbeq r6, fp, r4, lsr #23 │ │ │ │ - strdeq lr, [r7], #-180 @ 0xffffff4c @ │ │ │ │ - rsbeq r7, r7, ip, asr #27 │ │ │ │ + b 7516a4 │ │ │ │ + rsbseq r1, ip, r4, asr #18 │ │ │ │ + rsbeq lr, r6, r8, ror r9 │ │ │ │ + strdeq r6, [fp], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq lr, r7, r4, asr #24 │ │ │ │ + rsbeq r7, r7, ip, lsl lr │ │ │ │ andeq r0, r0, r8, ror r5 │ │ │ │ andeq r0, r0, r4, lsl #6 │ │ │ │ addseq fp, r1, r0, ror sp │ │ │ │ andeq r0, r0, r4, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -288401,62 +288401,62 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #148] @ 36cc80 │ │ │ │ ldr r1, [pc, #148] @ 36cc84 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r3, [pc, #116] @ 36cc88 │ │ │ │ ldr r1, [pc, #116] @ 36cc8c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #384 @ 0x180 │ │ │ │ mov r2, #10 │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #96] @ 36cc90 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ mov r3, #768 @ 0x300 │ │ │ │ strh r3, [r0, #114] @ 0x72 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74f8b8 │ │ │ │ + bl 74f900 │ │ │ │ ldr r3, [pc, #72] @ 36cc94 │ │ │ │ ldr r2, [pc, #72] @ 36cc98 │ │ │ │ ldr r1, [pc, #72] @ 36cc9c │ │ │ │ mov ip, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ strb ip, [r5, #67] @ 0x43 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 75cdb0 │ │ │ │ - rsbseq r1, ip, r0, lsr #16 │ │ │ │ - rsbeq lr, r6, r4, asr r8 │ │ │ │ - ldrdeq r6, [fp], #-160 @ 0xffffff60 @ │ │ │ │ - rsbeq lr, r7, r0, lsr #22 │ │ │ │ - strdeq r7, [r7], #-200 @ 0xffffff38 @ │ │ │ │ + b 75cdf8 │ │ │ │ + rsbseq r1, ip, r0, ror r8 │ │ │ │ + rsbeq lr, r6, r4, lsr #17 │ │ │ │ + rsbeq r6, fp, r0, lsr #22 │ │ │ │ + rsbeq lr, r7, r0, ror fp │ │ │ │ + rsbeq r7, r7, r8, asr #26 │ │ │ │ andeq r0, r0, r0, asr r6 │ │ │ │ addseq fp, r1, r8, lsr #25 │ │ │ │ - strdeq r9, [r8], #-232 @ 0xffffff18 @ │ │ │ │ + rsbeq r9, r8, r8, asr #30 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - strheq r9, [r8], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq r9, r8, r0, lsl #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #112] @ 36cd28 │ │ │ │ mov r5, r1 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -288464,135 +288464,135 @@ │ │ │ │ ldr r1, [pc, #104] @ 36cd30 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, r4, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r2, [pc, #76] @ 36cd34 │ │ │ │ ldr r1, [pc, #76] @ 36cd38 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ str r4, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ strb r5, [r0, #74] @ 0x4a │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r1, ip, r0, lsr r7 │ │ │ │ - rsbeq lr, r7, r0, asr #20 │ │ │ │ - rsbeq r7, r7, r4, lsl ip │ │ │ │ - rsbeq r9, r8, ip, asr #28 │ │ │ │ - rsbeq r9, r8, r0, ror #28 │ │ │ │ + rsbseq r1, ip, r0, lsl #15 │ │ │ │ + @ instruction: 0x0067ea90 │ │ │ │ + rsbeq r7, r7, r4, ror #24 │ │ │ │ + @ instruction: 0x00689e9c │ │ │ │ + strheq r9, [r8], #-224 @ 0xffffff20 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #104] @ 36cdbc │ │ │ │ ldr r2, [pc, #104] @ 36cdc0 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r1, [pc, #100] @ 36cdc4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r4, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r2, [pc, #72] @ 36cdc8 │ │ │ │ ldr r1, [pc, #72] @ 36cdcc │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ str r4, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldrb r0, [r0, #74] @ 0x4a │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x007c1694 │ │ │ │ - rsbeq lr, r7, r8, lsr #19 │ │ │ │ - rsbeq r7, r7, r0, lsl #23 │ │ │ │ - strheq r9, [r8], #-212 @ 0xffffff2c @ │ │ │ │ - rsbeq r9, r8, r8, asr #27 │ │ │ │ + rsbseq r1, ip, r4, ror #13 │ │ │ │ + strdeq lr, [r7], #-152 @ 0xffffff68 @ │ │ │ │ + ldrdeq r7, [r7], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq r9, r8, r4, lsl #28 │ │ │ │ + rsbeq r9, r8, r8, lsl lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #84] @ 36ce3c │ │ │ │ ldr r2, [pc, #84] @ 36ce40 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r1, [pc, #80] @ 36ce44 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r4, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r2, [pc, #52] @ 36ce48 │ │ │ │ ldr r1, [pc, #52] @ 36ce4c │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ str r4, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 3729e0 │ │ │ │ - rsbseq r1, ip, r0, lsl #12 │ │ │ │ - rsbeq lr, r7, r4, lsl r9 │ │ │ │ - rsbeq r7, r7, ip, ror #21 │ │ │ │ - rsbeq r9, r8, r0, lsr #26 │ │ │ │ - rsbeq r9, r8, r4, lsr sp │ │ │ │ + rsbseq r1, ip, r0, asr r6 │ │ │ │ + rsbeq lr, r7, r4, ror #18 │ │ │ │ + rsbeq r7, r7, ip, lsr fp │ │ │ │ + rsbeq r9, r8, r0, ror sp │ │ │ │ + rsbeq r9, r8, r4, lsl #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #184] @ 36cf20 │ │ │ │ ldr r2, [pc, #184] @ 36cf24 │ │ │ │ ldr r1, [pc, #184] @ 36cf28 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r4, r0 │ │ │ │ add r5, r4, #68608 @ 0x10c00 │ │ │ │ add r6, r4, #69632 @ 0x11000 │ │ │ │ ldr r0, [r0, #4072] @ 0xfe8 │ │ │ │ add r5, r5, #960 @ 0x3c0 │ │ │ │ bl 2b3edc │ │ │ │ add r1, r6, #104 @ 0x68 │ │ │ │ mov r0, r5 │ │ │ │ - bl 70d87c │ │ │ │ + bl 70d8c4 │ │ │ │ add r4, r4, #65536 @ 0x10000 │ │ │ │ add r1, r6, #272 @ 0x110 │ │ │ │ mov r0, r5 │ │ │ │ - bl 70d87c │ │ │ │ + bl 70d8c4 │ │ │ │ ldr r3, [r4, #3992] @ 0xf98 │ │ │ │ tst r3, #4 │ │ │ │ bne 36cef4 │ │ │ │ tst r3, #8 │ │ │ │ bne 36cf0c │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ @@ -288600,26 +288600,26 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r1, r6, #440 @ 0x1b8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 70d87c │ │ │ │ + bl 70d8c4 │ │ │ │ ldr r3, [r4, #3992] @ 0xf98 │ │ │ │ tst r3, #8 │ │ │ │ beq 36ced4 │ │ │ │ add r1, r6, #608 @ 0x260 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 70d87c │ │ │ │ - rsbseq r1, ip, ip, ror r5 │ │ │ │ - strheq r9, [r8], #-204 @ 0xffffff34 @ │ │ │ │ - rsbeq r9, r8, ip, asr #25 │ │ │ │ + b 70d8c4 │ │ │ │ + rsbseq r1, ip, ip, asr #11 │ │ │ │ + rsbeq r9, r8, ip, lsl #26 │ │ │ │ + rsbeq r9, r8, ip, lsl sp │ │ │ │ │ │ │ │ 0036cf2c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr sl, [pc, #376] @ 36d0bc │ │ │ │ @@ -288637,38 +288637,38 @@ │ │ │ │ add r2, sl, #208 @ 0xd0 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp, #16] │ │ │ │ mov r7, r1 │ │ │ │ ldrb fp, [sp, #64] @ 0x40 │ │ │ │ - bl 7067cc │ │ │ │ + bl 706814 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #1024 @ 0x400 │ │ │ │ mov r3, #0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 70d860 │ │ │ │ + bl 70d8a8 │ │ │ │ ldr r3, [pc, #284] @ 36d0c4 │ │ │ │ mov r8, #22 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r9, #0 │ │ │ │ add r0, r4, #168 @ 0xa8 │ │ │ │ add r2, sl, #256 @ 0x100 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r5 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 7067cc │ │ │ │ + bl 706814 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r0, [sp] │ │ │ │ mov r2, #1280 @ 0x500 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl 70d860 │ │ │ │ + bl 70d8a8 │ │ │ │ cmp fp, #0 │ │ │ │ bne 36d01c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne 36d06c │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ @@ -288685,20 +288685,20 @@ │ │ │ │ mov r8, #8 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r5 │ │ │ │ - bl 7067cc │ │ │ │ + bl 706814 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #1536 @ 0x600 │ │ │ │ str sl, [sp] │ │ │ │ - bl 70d860 │ │ │ │ + bl 70d8a8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 36cffc │ │ │ │ add r8, r5, #68608 @ 0x10c00 │ │ │ │ add r8, r8, #56 @ 0x38 │ │ │ │ add r2, r5, #67584 @ 0x10800 │ │ │ │ mov r0, r8 │ │ │ │ @@ -288713,19 +288713,19 @@ │ │ │ │ bl 341ff4 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #64] @ 0x40 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 70d860 │ │ │ │ + b 70d8a8 │ │ │ │ umulleq r2, r6, r8, pc @ │ │ │ │ - rsbeq r9, r8, r8, lsl #24 │ │ │ │ - rsbeq r9, r8, r8, asr #23 │ │ │ │ - rsbeq r9, r8, r4, ror #22 │ │ │ │ + rsbeq r9, r8, r8, asr ip │ │ │ │ + rsbeq r9, r8, r8, lsl ip │ │ │ │ + strheq r9, [r8], #-180 @ 0xffffff4c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r8, [pc, #360] @ 36d24c │ │ │ │ mov r6, r1 │ │ │ │ ldr r2, [pc, #356] @ 36d250 │ │ │ │ @@ -288734,15 +288734,15 @@ │ │ │ │ sub sp, sp, #24 │ │ │ │ add r3, r8, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ mov r5, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r9, [pc, #312] @ 36d258 │ │ │ │ add r9, pc, r9 │ │ │ │ add r7, r0, #1744 @ 0x6d0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ @@ -288761,15 +288761,15 @@ │ │ │ │ ldr r1, [pc, #252] @ 36d260 │ │ │ │ add r8, r8, #80 @ 0x50 │ │ │ │ str r8, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #68] @ 0x44 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r7 │ │ │ │ bl 2b3b30 │ │ │ │ ldr r3, [pc, #204] @ 36d264 │ │ │ │ add sl, r4, #68608 @ 0x10c00 │ │ │ │ @@ -288783,15 +288783,15 @@ │ │ │ │ ldr r3, [pc, #172] @ 36d268 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ - bl 7067cc │ │ │ │ + bl 706814 │ │ │ │ add r2, r4, #65536 @ 0x10000 │ │ │ │ ldr r3, [r2, #3992] @ 0xf98 │ │ │ │ mov r0, r7 │ │ │ │ ands r1, r3, #4 │ │ │ │ ldrne r3, [r4, #100] @ 0x64 │ │ │ │ movne r1, #2 │ │ │ │ strbne r1, [r3, #8] │ │ │ │ @@ -288814,22 +288814,22 @@ │ │ │ │ mov r3, sl │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 41d400 │ │ │ │ - ldrsheq r1, [ip], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbeq r9, r8, r0, asr #20 │ │ │ │ - rsbeq r9, r8, r4, asr sl │ │ │ │ + rsbseq r1, ip, ip, asr #6 │ │ │ │ + @ instruction: 0x00689a90 │ │ │ │ + rsbeq r9, r8, r4, lsr #21 │ │ │ │ addseq sp, r3, r0, lsl #26 │ │ │ │ - strheq lr, [r6], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbeq r6, fp, r8, lsr r5 │ │ │ │ + rsbeq lr, r6, ip, lsl #6 │ │ │ │ + rsbeq r6, fp, r8, lsl #11 │ │ │ │ andeq r3, r0, r8, lsr #10 │ │ │ │ - rsbeq r9, r8, r0, ror #19 │ │ │ │ + rsbeq r9, r8, r0, lsr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r8, [pc, #420] @ 36d428 │ │ │ │ mov r6, r1 │ │ │ │ ldr r2, [pc, #416] @ 36d42c │ │ │ │ @@ -288838,15 +288838,15 @@ │ │ │ │ sub sp, sp, #28 │ │ │ │ add r3, r8, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ mov r5, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r9, [pc, #372] @ 36d434 │ │ │ │ add r9, pc, r9 │ │ │ │ add r7, r0, #1744 @ 0x6d0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ @@ -288878,15 +288878,15 @@ │ │ │ │ ldr r2, [pc, #256] @ 36d438 │ │ │ │ ldr r1, [pc, #256] @ 36d43c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str r8, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #68] @ 0x44 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r7 │ │ │ │ bl 2b3b30 │ │ │ │ add r3, r7, #8 │ │ │ │ mov r2, #8 │ │ │ │ @@ -288908,15 +288908,15 @@ │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ - bl 7067cc │ │ │ │ + bl 706814 │ │ │ │ ldr r3, [sl, #3992] @ 0xf98 │ │ │ │ mov r1, r5 │ │ │ │ ands r2, r3, #4 │ │ │ │ ldrne r3, [r4, #100] @ 0x64 │ │ │ │ movne r2, #2 │ │ │ │ strbne r2, [r3, #8] │ │ │ │ ldrne r3, [sl, #3992] @ 0xf98 │ │ │ │ @@ -288933,22 +288933,22 @@ │ │ │ │ mov r3, fp │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 41d400 │ │ │ │ - rsbseq r1, ip, ip, asr r1 │ │ │ │ - rsbeq r9, r8, r0, lsr #17 │ │ │ │ - strheq r9, [r8], #-132 @ 0xffffff7c @ │ │ │ │ + rsbseq r1, ip, ip, lsr #3 │ │ │ │ + strdeq r9, [r8], #-128 @ 0xffffff80 @ │ │ │ │ + rsbeq r9, r8, r4, lsl #18 │ │ │ │ addseq sp, r3, r0, ror #22 │ │ │ │ - rsbeq lr, r6, ip, ror #1 │ │ │ │ - rsbeq r6, fp, r8, ror #6 │ │ │ │ + rsbeq lr, r6, ip, lsr r1 │ │ │ │ + strheq r6, [fp], #-56 @ 0xffffffc8 @ │ │ │ │ andeq r3, r0, r8, lsr #10 │ │ │ │ - strdeq r9, [r8], #-120 @ 0xffffff88 @ │ │ │ │ + rsbeq r9, r8, r8, asr #16 │ │ │ │ lsr r1, r2, #1 │ │ │ │ orrs r1, r1, r3, lsl #31 │ │ │ │ beq 36d4a4 │ │ │ │ cmp r1, #10 │ │ │ │ beq 36d484 │ │ │ │ cmp r1, #9 │ │ │ │ bhi 36d4b4 │ │ │ │ @@ -289021,15 +289021,15 @@ │ │ │ │ nop @ (mov r0, r0) │ │ │ │ mrclt 14, 5, fp, cr14, cr14, {5} │ │ │ │ andeq r0, r0, r0 │ │ │ │ mrcne 14, 0, r1, cr14, cr14, {0} │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldr r0, [pc, #4] @ 36d58c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757664 │ │ │ │ + b 7576ac │ │ │ │ addeq r2, r6, r0, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r1, [pc, #772] @ 36d8ac │ │ │ │ ldr r2, [pc, #772] @ 36d8b0 │ │ │ │ @@ -289109,28 +289109,28 @@ │ │ │ │ str fp, [sp] │ │ │ │ add fp, r9, #1744 @ 0x6d0 │ │ │ │ add fp, fp, #8 │ │ │ │ stmib sp, {r3, r5} │ │ │ │ mov r2, r8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r0, fp │ │ │ │ - bl 70c8c4 │ │ │ │ + bl 70c90c │ │ │ │ str r9, [sp, #28] │ │ │ │ ldr r9, [sp, #24] │ │ │ │ mvn r7, #0 │ │ │ │ mov r4, r5 │ │ │ │ str r0, [sp, #16] │ │ │ │ adds r2, r4, r8 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, fp │ │ │ │ adc r3, r9, #0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 70c9a8 │ │ │ │ + bl 70c9f0 │ │ │ │ ands r1, r0, r7, lsr #31 │ │ │ │ movne r7, r5 │ │ │ │ bne 36d764 │ │ │ │ eor r0, r0, #1 │ │ │ │ cmp r7, #0 │ │ │ │ movlt r0, #0 │ │ │ │ andge r0, r0, #1 │ │ │ │ @@ -289184,15 +289184,15 @@ │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ ldm r4!, {r0, r1, r2, r3} │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ ldm r4, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ add r0, r9, #1744 @ 0x6d0 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 70ccd8 │ │ │ │ + bl 70cd20 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r3, r6 │ │ │ │ mov r1, sl │ │ │ │ add r0, r0, r8 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 2b1164 │ │ │ │ @@ -289244,25 +289244,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #176] @ 36d9c0 │ │ │ │ ldr r1, [pc, #176] @ 36d9c4 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #144] @ 36d9c8 │ │ │ │ ldr r1, [pc, #144] @ 36d9cc │ │ │ │ ldr r3, [pc, #144] @ 36d9d0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov ip, #896 @ 0x380 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ @@ -289276,35 +289276,35 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ strh ip, [r0, #114] @ 0x72 │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #7 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74f8b8 │ │ │ │ + bl 74f900 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #32 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r0, ip, r4, asr fp │ │ │ │ - rsbeq sp, r6, r0, lsr fp │ │ │ │ - rsbeq r5, fp, ip, lsr #27 │ │ │ │ - strdeq sp, [r7], #-220 @ 0xffffff24 @ │ │ │ │ - ldrdeq r6, [r7], #-244 @ 0xffffff0c @ │ │ │ │ + rsbseq r0, ip, r4, lsr #23 │ │ │ │ + rsbeq sp, r6, r0, lsl #23 │ │ │ │ + strdeq r5, [fp], #-220 @ 0xffffff24 @ │ │ │ │ + rsbeq sp, r7, ip, asr #28 │ │ │ │ + rsbeq r7, r7, r4, lsr #32 │ │ │ │ tstne r1, r4, lsr r2 │ │ │ │ andeq r0, r0, r0, asr #3 │ │ │ │ addeq r2, r6, r4, lsl #14 │ │ │ │ - rsbeq r9, r8, r4, ror #4 │ │ │ │ + strheq r9, [r8], #-36 @ 0xffffffdc @ │ │ │ │ andeq r0, r0, r8, asr r6 │ │ │ │ addseq fp, r1, r4, asr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #120] @ 36da70 │ │ │ │ @@ -289314,41 +289314,41 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r3, [pc, #84] @ 36da7c │ │ │ │ ldr r2, [pc, #84] @ 36da80 │ │ │ │ ldr r1, [pc, #84] @ 36da84 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 75cce4 │ │ │ │ + bl 75cd2c │ │ │ │ ldr r3, [r4, #872] @ 0x368 │ │ │ │ orr r3, r3, #4 │ │ │ │ str r3, [r4, #872] @ 0x368 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r0, ip, r4, asr #20 │ │ │ │ - rsbeq sp, r7, r4, lsl #26 │ │ │ │ - ldrdeq r6, [r7], #-236 @ 0xffffff14 @ │ │ │ │ + @ instruction: 0x007c0a94 │ │ │ │ + rsbeq sp, r7, r4, asr sp │ │ │ │ + rsbeq r6, r7, ip, lsr #30 │ │ │ │ @ instruction: 0x000004bc │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - ldrdeq r9, [r8], #-8 @ │ │ │ │ + rsbeq r9, r8, r8, lsr #2 │ │ │ │ sub r2, r2, #4 │ │ │ │ orrs r2, r2, r3 │ │ │ │ ldrd r2, [sp] │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ ldr ip, [pc, #84] @ 36dafc │ │ │ │ @@ -289389,15 +289389,15 @@ │ │ │ │ add r3, r9, #48 @ 0x30 │ │ │ │ add r7, pc, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ mov r5, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr fp, [pc, #832] @ 36de94 │ │ │ │ add fp, pc, fp │ │ │ │ ldr r3, [r0, #2592] @ 0xa20 │ │ │ │ ldr r2, [r0, #2596] @ 0xa24 │ │ │ │ cmp r3, #4194304 @ 0x400000 │ │ │ │ sbcs r1, r2, #0 │ │ │ │ bcc 36de00 │ │ │ │ @@ -289429,15 +289429,15 @@ │ │ │ │ add r0, r0, #88 @ 0x58 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ add r2, r7, #104 @ 0x68 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r4 │ │ │ │ bl 2b3b30 │ │ │ │ mov r6, r4 │ │ │ │ ldr r3, [pc, #672] @ 36dea8 │ │ │ │ ldr r2, [pc, #672] @ 36deac │ │ │ │ @@ -289446,67 +289446,67 @@ │ │ │ │ str r0, [r6, #1744]! @ 0x6d0 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldrd r8, [sl] │ │ │ │ add r6, r6, #8 │ │ │ │ strd r8, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 70f3c4 │ │ │ │ + bl 70f40c │ │ │ │ ldr r3, [pc, #632] @ 36deb0 │ │ │ │ mov r8, #22 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r3, r4, #2080 @ 0x820 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, r3 │ │ │ │ add r2, r7, #132 @ 0x84 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 7067cc │ │ │ │ + bl 706814 │ │ │ │ ldr r3, [pc, #580] @ 36deb4 │ │ │ │ add r2, r7, #180 @ 0xb4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r4, #2256 @ 0x8d0 │ │ │ │ mov r8, #8 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, r7 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7067cc │ │ │ │ + bl 706814 │ │ │ │ ldr r3, [pc, #536] @ 36deb8 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [pc, #520] @ 36debc │ │ │ │ add fp, r4, #1920 @ 0x780 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ - bl 7067cc │ │ │ │ + bl 706814 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r0, fp │ │ │ │ mov r2, #1280 @ 0x500 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #0 │ │ │ │ - bl 70d860 │ │ │ │ + bl 70d8a8 │ │ │ │ mov r0, fp │ │ │ │ mov r2, #1536 @ 0x600 │ │ │ │ mov r3, #0 │ │ │ │ str r7, [sp] │ │ │ │ - bl 70d860 │ │ │ │ + bl 70d8a8 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ mov r7, #2 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ strb r7, [r3, #8] │ │ │ │ mov r3, r6 │ │ │ │ @@ -289525,44 +289525,44 @@ │ │ │ │ ldr r1, [pc, #372] @ 36dec8 │ │ │ │ add r3, r4, #88 @ 0x58 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 757d0c │ │ │ │ - bl 751180 │ │ │ │ + bl 757d54 │ │ │ │ + bl 7511c8 │ │ │ │ ldr r2, [pc, #340] @ 36decc │ │ │ │ ldr r1, [pc, #340] @ 36ded0 │ │ │ │ add ip, r4, #96 @ 0x60 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ bl 41ae38 │ │ │ │ cmp r0, #0 │ │ │ │ bne 36de10 │ │ │ │ ldr r3, [r5, #872] @ 0x368 │ │ │ │ bic r3, r3, #4 │ │ │ │ str r3, [r5, #872] @ 0x368 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 70c298 │ │ │ │ + b 70c2e0 │ │ │ │ ldr ip, [pc, #268] @ 36ded4 │ │ │ │ ldr r2, [pc, #268] @ 36ded8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r9, #64 @ 0x40 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -289595,41 +289595,41 @@ │ │ │ │ mov r3, #256 @ 0x100 │ │ │ │ mov r1, r5 │ │ │ │ bl 341ff4 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, fp │ │ │ │ str r4, [sp] │ │ │ │ - bl 70d860 │ │ │ │ + bl 70d8a8 │ │ │ │ b 36dd40 │ │ │ │ - rsbseq r0, ip, r4, lsr #18 │ │ │ │ - rsbeq r9, r8, r8, lsr #1 │ │ │ │ - rsbeq r6, r8, ip, ror #8 │ │ │ │ + rsbseq r0, ip, r4, ror r9 │ │ │ │ + strdeq r9, [r8], #-8 @ │ │ │ │ + strheq r6, [r8], #-76 @ 0xffffffb4 @ │ │ │ │ addseq sp, r3, ip, asr #5 │ │ │ │ - rsbseq r0, ip, r8, ror r8 │ │ │ │ - rsbeq r5, fp, r8, asr #21 │ │ │ │ - rsbeq sp, r6, ip, asr #16 │ │ │ │ + rsbseq r0, ip, r8, asr #17 │ │ │ │ + rsbeq r5, fp, r8, lsl fp │ │ │ │ + @ instruction: 0x0066d89c │ │ │ │ addeq r2, r6, r4, ror r4 │ │ │ │ andeq r3, r0, ip, asr r8 │ │ │ │ - rsbeq r9, r8, r4, lsr r0 │ │ │ │ - rsbeq r8, r8, r8, lsr pc │ │ │ │ - rsbeq r8, r8, r8, lsl pc │ │ │ │ + rsbeq r9, r8, r4, lsl #1 │ │ │ │ + rsbeq r8, r8, r8, lsl #31 │ │ │ │ + rsbeq r8, r8, r8, ror #30 │ │ │ │ andeq r3, r0, r8, lsr #10 │ │ │ │ - rsbeq r8, r8, r0, lsr #31 │ │ │ │ - ldrsheq r0, [ip], #-104 @ 0xffffff98 @ │ │ │ │ - ldrdeq sp, [r6], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbeq r5, fp, ip, asr #18 │ │ │ │ - rsbeq r6, r7, ip, asr #22 │ │ │ │ - rsbeq sl, r9, r8, lsl #28 │ │ │ │ - rsbeq r8, r8, r4, asr lr │ │ │ │ + strdeq r8, [r8], #-240 @ 0xffffff10 @ │ │ │ │ + rsbseq r0, ip, r8, asr #14 │ │ │ │ + rsbeq sp, r6, r0, lsr #14 │ │ │ │ + @ instruction: 0x006b599c │ │ │ │ + @ instruction: 0x00676b9c │ │ │ │ + rsbeq sl, r9, r8, asr lr │ │ │ │ + rsbeq r8, r8, r4, lsr #29 │ │ │ │ andeq r0, r0, r3, lsl r1 │ │ │ │ - rsbeq r8, r8, ip, ror #27 │ │ │ │ + rsbeq r8, r8, ip, lsr lr │ │ │ │ andeq r0, r0, pc, lsl #2 │ │ │ │ - rsbeq r8, r8, r8, lsr #27 │ │ │ │ - rsbeq r8, r8, r4, lsr lr │ │ │ │ + strdeq r8, [r8], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq r8, r8, r4, lsl #29 │ │ │ │ andeq r0, r0, r2, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 36df54 │ │ │ │ mov r4, r1 │ │ │ │ @@ -289638,75 +289638,75 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ strb r4, [r0, #2916] @ 0xb64 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r0, ip, r0, lsr r5 │ │ │ │ - strheq r8, [r8], #-204 @ 0xffffff34 @ │ │ │ │ - rsbeq r6, r8, r0, lsl #1 │ │ │ │ + rsbseq r0, ip, r0, lsl #11 │ │ │ │ + rsbeq r8, r8, ip, lsl #26 │ │ │ │ + ldrdeq r6, [r8], #-0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 36dfbc │ │ │ │ ldr r2, [pc, #68] @ 36dfc0 │ │ │ │ ldr r1, [pc, #68] @ 36dfc4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldrb r0, [r0, #2916] @ 0xb64 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r0, ip, r4, asr #9 │ │ │ │ - rsbeq r8, r8, r0, asr ip │ │ │ │ - rsbeq r6, r8, r4, lsl r0 │ │ │ │ + rsbseq r0, ip, r4, lsl r5 │ │ │ │ + rsbeq r8, r8, r0, lsr #25 │ │ │ │ + rsbeq r6, r8, r4, rrx │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 36e014 │ │ │ │ ldr r2, [pc, #52] @ 36e018 │ │ │ │ ldr r1, [pc, #52] @ 36e01c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r0, [r0, #1744] @ 0x6d0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2b3edc │ │ │ │ - rsbseq r0, ip, ip, asr r4 │ │ │ │ - rsbeq r8, r8, r8, ror #23 │ │ │ │ - rsbeq r5, r8, ip, lsr #31 │ │ │ │ + rsbseq r0, ip, ip, lsr #9 │ │ │ │ + rsbeq r8, r8, r8, lsr ip │ │ │ │ + strdeq r5, [r8], #-252 @ 0xffffff04 @ │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #404] @ 36e1d0 │ │ │ │ ldr r2, [pc, #404] @ 36e1d4 │ │ │ │ @@ -289765,15 +289765,15 @@ │ │ │ │ str r3, [r4, #2208] @ 0x8a0 │ │ │ │ str r2, [r4, #2212] @ 0x8a4 │ │ │ │ beq 36e1a0 │ │ │ │ mov r1, r3 │ │ │ │ smull r2, r3, ip, r1 │ │ │ │ add r1, pc, #160 @ 0xa0 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl 9d9f08 │ │ │ │ + bl 9d9f50 │ │ │ │ ldr r2, [pc, #168] @ 36e1dc │ │ │ │ add r8, r8, sl │ │ │ │ ldr r3, [pc, #152] @ 36e1d4 │ │ │ │ add r6, r6, #1 │ │ │ │ add r5, r5, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r6, r6, r9 │ │ │ │ @@ -289797,27 +289797,27 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ and r1, r1, #1 │ │ │ │ rsb r1, r1, #9 │ │ │ │ - bl 9d8b0c │ │ │ │ + bl 9d8b54 │ │ │ │ mov r2, r0 │ │ │ │ asr r3, r0, #31 │ │ │ │ add r1, pc, #12 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl 9d9f08 │ │ │ │ + bl 9d9f50 │ │ │ │ b 36e12c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ blcc fea209d0 <__bss_end__@@Base+0xfdc57d38> │ │ │ │ andeq r0, r0, r0 │ │ │ │ addseq ip, r3, r0, ror #27 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq r0, ip, r0, lsl #10 │ │ │ │ + rsbseq r0, ip, r0, asr r5 │ │ │ │ @ instruction: 0x0093ccdc │ │ │ │ ldrb r0, [r0, #1424] @ 0x590 │ │ │ │ eor r0, r0, #9 │ │ │ │ bx lr │ │ │ │ add r0, r0, #2288 @ 0x8f0 │ │ │ │ ldrh r0, [r0, #4] │ │ │ │ bx lr │ │ │ │ @@ -290386,22 +290386,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #324] @ 36ec2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 36ea2c │ │ │ │ add r3, r4, #65536 @ 0x10000 │ │ │ │ ldr r3, [r3, #2192] @ 0x890 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #1160] @ 0x488 │ │ │ │ @@ -290462,28 +290462,28 @@ │ │ │ │ b 36ea18 │ │ │ │ ldrb r7, [r4, #1425] @ 0x591 │ │ │ │ b 36ea18 │ │ │ │ ldr r0, [pc, #60] @ 36ec30 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 36ea2c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq ip, r3, r4, ror r4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq ip, r3, r8, asr r4 │ │ │ │ - ldrsbeq pc, [fp], #-160 @ 0xffffff60 @ │ │ │ │ + rsbseq pc, fp, r0, lsr #22 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq ip, r3, r8, ror #7 │ │ │ │ andeq r3, r0, r4, ror #7 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r8, r8, r4, asr #3 │ │ │ │ - rsbeq r8, r8, r8, ror #1 │ │ │ │ + rsbeq r8, r8, r4, lsl r2 │ │ │ │ + rsbeq r8, r8, r8, lsr r1 │ │ │ │ │ │ │ │ 0036ec34 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #368] @ 36edbc │ │ │ │ @@ -290560,41 +290560,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 36ede0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 36ecd0 │ │ │ │ ldr r0, [pc, #60] @ 36ede4 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 36ecd0 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq ip, r3, ip, asr #3 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x0093c1b4 │ │ │ │ - rsbseq pc, fp, r0, asr #17 │ │ │ │ + rsbseq pc, fp, r0, lsl r9 @ │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq ip, r3, r4, asr #2 │ │ │ │ andeq r4, r0, r4, lsl #19 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r7, r8, r0, ror pc │ │ │ │ - rsbeq r7, r8, ip, lsl #31 │ │ │ │ + rsbeq r7, r8, r0, asr #31 │ │ │ │ + ldrdeq r7, [r8], #-252 @ 0xffffff04 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ sub sp, sp, #24 │ │ │ │ @@ -290622,17 +290622,17 @@ │ │ │ │ and r3, r3, #15 │ │ │ │ cmp r3, #15 │ │ │ │ bne 36ee38 │ │ │ │ ldrb r3, [r4, #373] @ 0x175 │ │ │ │ b 36ee98 │ │ │ │ add r6, r4, #200 @ 0xc8 │ │ │ │ mov r1, r6 │ │ │ │ - bl 70d87c │ │ │ │ + bl 70d8c4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757884 │ │ │ │ + bl 7578cc │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #15 │ │ │ │ strb r2, [r4, #196] @ 0xc4 │ │ │ │ str r3, [r4, #2368] @ 0x940 │ │ │ │ b 36ee18 │ │ │ │ ldrb r3, [r4, #629] @ 0x275 │ │ │ │ tst r3, #8 │ │ │ │ @@ -290657,30 +290657,30 @@ │ │ │ │ ldr r2, [r4, #176] @ 0xb0 │ │ │ │ cmp r2, r1 │ │ │ │ mov r2, #0 │ │ │ │ sbcs r2, r2, r3 │ │ │ │ bcc 36efe0 │ │ │ │ add fp, r4, #8 │ │ │ │ mov r0, fp │ │ │ │ - bl 707354 │ │ │ │ + bl 70739c │ │ │ │ ldr r2, [pc, #248] @ 36f004 │ │ │ │ add sl, r4, #200 @ 0xc8 │ │ │ │ mov r3, fp │ │ │ │ add r2, pc, r2 │ │ │ │ strd r8, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 70702c │ │ │ │ + bl 707074 │ │ │ │ mov r1, #2 │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r0, [r4] │ │ │ │ str sl, [sp] │ │ │ │ - bl 70d870 │ │ │ │ + bl 70d8b8 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #196] @ 0xc4 │ │ │ │ add sp, sp, #24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -290722,18 +290722,18 @@ │ │ │ │ ldr r0, [pc, #32] @ 36f010 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #177 @ 0xb1 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - rsbeq r7, r8, ip, ror lr │ │ │ │ - rsbseq pc, fp, r4, ror r5 @ │ │ │ │ - rsbeq r7, r8, r8, ror #26 │ │ │ │ - rsbeq r7, r8, r8, ror sp │ │ │ │ + rsbeq r7, r8, ip, asr #29 │ │ │ │ + rsbseq pc, fp, r4, asr #11 │ │ │ │ + strheq r7, [r8], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq r7, r8, r8, asr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r4, r0, #65536 @ 0x10000 │ │ │ │ ldr r3, [r4, #2208] @ 0x8a0 │ │ │ │ ldr r2, [r4, #2212] @ 0x8a4 │ │ │ │ @@ -290744,22 +290744,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r6, r4, #2208 @ 0x8a0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b5824 │ │ │ │ + bl 9b586c │ │ │ │ ldrd r2, [r6, #-8] │ │ │ │ - bl 9d9f08 │ │ │ │ + bl 9d9f50 │ │ │ │ ldrd r2, [r6] │ │ │ │ - bl 9d9f08 │ │ │ │ + bl 9d9f50 │ │ │ │ ldr r1, [r4, #2216] @ 0x8a8 │ │ │ │ mov r0, r2 │ │ │ │ - bl 9d8d2c │ │ │ │ + bl 9d8d74 │ │ │ │ ldr r3, [r4, #2228] @ 0x8b4 │ │ │ │ cmp r3, r0 │ │ │ │ bgt 36f0b0 │ │ │ │ ldr r3, [r4, #2232] @ 0x8b8 │ │ │ │ cmp r3, r0 │ │ │ │ blt 36f0b0 │ │ │ │ orr r0, r5, #9 │ │ │ │ @@ -291087,15 +291087,15 @@ │ │ │ │ bgt 36f418 │ │ │ │ b 36f54c │ │ │ │ mov r0, #0 │ │ │ │ b 36f550 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq fp, r3, r0, asr sl │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq pc, fp, ip, ror #2 │ │ │ │ + ldrheq pc, [fp], #-28 @ 0xffffffe4 @ │ │ │ │ adceq r3, r3, r8, lsl #19 │ │ │ │ strdeq pc, [r3], -ip │ │ │ │ addseq fp, r3, r4, asr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -291131,15 +291131,15 @@ │ │ │ │ bls 36f73c │ │ │ │ mul r7, r6, r7 │ │ │ │ strh r3, [r5, #2] │ │ │ │ ldr r9, [r4, #184] @ 0xb8 │ │ │ │ lsr r7, r7, #3 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ - bl 9d8900 │ │ │ │ + bl 9d8948 │ │ │ │ ldrh r3, [r8, #10] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r2, #1 │ │ │ │ strheq r2, [r8, #10] │ │ │ │ beq 36f690 │ │ │ │ ldr r2, [pc, #244] @ 36f77c │ │ │ │ cmp r3, r2 │ │ │ │ @@ -291443,44 +291443,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ stm sp, {r5, r7} │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 36fbb0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldrh r5, [r6, #4] │ │ │ │ b 36f968 │ │ │ │ ldr r0, [pc, #68] @ 36fbb4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldrh r5, [r6, #4] │ │ │ │ b 36f968 │ │ │ │ addseq fp, r3, r0, asr #10 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq fp, r3, r8, lsl r5 │ │ │ │ addseq fp, r3, r8, lsl #10 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ - rsbseq lr, fp, fp, ror fp │ │ │ │ + rsbseq lr, fp, fp, asr #23 │ │ │ │ addseq fp, r3, ip, ror #8 │ │ │ │ addseq fp, r3, r0, lsl r4 │ │ │ │ addseq fp, r3, ip, asr r3 │ │ │ │ strdeq r3, [r0], -r4 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r7, r8, r0, asr #4 │ │ │ │ - rsbeq r7, r8, ip, asr r2 │ │ │ │ + @ instruction: 0x00687290 │ │ │ │ + rsbeq r7, r8, ip, lsr #5 │ │ │ │ add r3, r0, #2288 @ 0x8f0 │ │ │ │ ldrh r3, [r3, #14] │ │ │ │ tst r3, #1 │ │ │ │ beq 36fc08 │ │ │ │ ldr r3, [r0, #2320] @ 0x910 │ │ │ │ str r3, [r1] │ │ │ │ ldr r3, [r0, #2316] @ 0x90c │ │ │ │ @@ -291549,15 +291549,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ bl 255340 │ │ │ │ - bl 716340 │ │ │ │ + bl 716388 │ │ │ │ ldrb r3, [r4, #1138] @ 0x472 │ │ │ │ ldr r2, [r4, #2344] @ 0x928 │ │ │ │ tst r3, #32 │ │ │ │ ldr r1, [r4, #2380] @ 0x94c │ │ │ │ bne 36fe40 │ │ │ │ cmp r2, #2 │ │ │ │ beq 36feac │ │ │ │ @@ -291701,15 +291701,15 @@ │ │ │ │ lsl r3, r3, #3 │ │ │ │ and r0, r0, #256 @ 0x100 │ │ │ │ and r3, r3, #512 @ 0x200 │ │ │ │ orr r0, r0, r3 │ │ │ │ orr r0, r0, r2 │ │ │ │ add r0, r0, #1 │ │ │ │ mov r1, r9 │ │ │ │ - bl 9d8b0c │ │ │ │ + bl 9d8b54 │ │ │ │ smulbb r6, fp, r0 │ │ │ │ str r0, [sp, #20] │ │ │ │ cmp r6, #16000 @ 0x3e80 │ │ │ │ ble 36ffa4 │ │ │ │ cmp sl, #0 │ │ │ │ beq 36fe00 │ │ │ │ ldr r3, [pc, #828] @ 3702a8 │ │ │ │ @@ -291879,32 +291879,32 @@ │ │ │ │ strne r3, [r1] │ │ │ │ cmp r6, ip │ │ │ │ bne 3701c4 │ │ │ │ cmp r5, r0 │ │ │ │ blt 36fe00 │ │ │ │ ldr r7, [sp, #16] │ │ │ │ mov r1, r7 │ │ │ │ - bl 9d8b0c │ │ │ │ + bl 9d8b54 │ │ │ │ mov r1, r7 │ │ │ │ ldr r4, [r4, #2328] @ 0x918 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9d8b0c │ │ │ │ + bl 9d8b54 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ add ip, r0, #1 │ │ │ │ sub ip, ip, r6 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ bl 2b279c │ │ │ │ b 36fe00 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r7 │ │ │ │ - bl 9d8d2c │ │ │ │ + bl 9d8d74 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 2b26f4 │ │ │ │ b 370088 │ │ │ │ ldrb r3, [r4, #2376] @ 0x948 │ │ │ │ cmp r3, r8 │ │ │ │ bne 36ffbc │ │ │ │ @@ -291913,19 +291913,19 @@ │ │ │ │ bne 36ffbc │ │ │ │ cmp sl, #0 │ │ │ │ beq 37000c │ │ │ │ b 370000 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq fp, r3, ip, ror #2 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r7, r8, r4, lsl #2 │ │ │ │ + rsbeq r7, r8, r4, asr r1 │ │ │ │ eoreq r0, r0, r0, lsl #2 │ │ │ │ addseq fp, r3, r4, lsl r0 │ │ │ │ - rsbeq r6, r8, r4, lsl #31 │ │ │ │ - rsbeq r6, r8, r4, lsl #29 │ │ │ │ + ldrdeq r6, [r8], #-244 @ 0xffffff0c @ │ │ │ │ + ldrdeq r6, [r8], #-228 @ 0xffffff1c @ │ │ │ │ @ instruction: 0xff0007ff │ │ │ │ │ │ │ │ 003702b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -292162,22 +292162,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #196] @ 370754 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 370320 │ │ │ │ cmp r4, #7 │ │ │ │ bhi 3703b0 │ │ │ │ bne 37034c │ │ │ │ ldrb r3, [r5, #1172] @ 0x494 │ │ │ │ and r2, r6, #16 │ │ │ │ bic r3, r3, #16 │ │ │ │ @@ -292200,35 +292200,35 @@ │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 36f780 │ │ │ │ ldr r0, [pc, #88] @ 37075c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 370320 │ │ │ │ addseq sl, r3, r8, asr #22 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq sl, r3, r4, lsr fp │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ - rsbseq lr, fp, r9, asr #3 │ │ │ │ + rsbseq lr, fp, r9, lsl r2 │ │ │ │ addseq sl, r3, r8, asr #21 │ │ │ │ strdeq r0, [r2], r1 │ │ │ │ addseq sl, r3, ip, lsr #20 │ │ │ │ - rsbseq lr, fp, r8, lsr #2 │ │ │ │ + rsbseq lr, fp, r8, ror r1 │ │ │ │ addseq sl, r3, ip, lsr #19 │ │ │ │ - rsbseq lr, fp, ip, asr r0 │ │ │ │ + rsbseq lr, fp, ip, lsr #1 │ │ │ │ addseq sl, r3, r8, lsr r9 │ │ │ │ - rsbseq lr, fp, r4, asr r0 │ │ │ │ + rsbseq lr, fp, r4, lsr #1 │ │ │ │ andeq r1, r0, r8, lsr r3 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r6, r8, r0, lsr #15 │ │ │ │ + strdeq r6, [r8], #-112 @ 0xffffff90 @ │ │ │ │ addseq sl, r3, ip, asr #14 │ │ │ │ - rsbeq r6, r8, r8, asr r7 │ │ │ │ + rsbeq r6, r8, r8, lsr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #200] @ 370844 │ │ │ │ mov r5, r2 │ │ │ │ @@ -292469,15 +292469,15 @@ │ │ │ │ bgt 3709b8 │ │ │ │ b 370ad4 │ │ │ │ mov r0, #0 │ │ │ │ b 370ad8 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0093a4b0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq sp, fp, ip, asr #23 │ │ │ │ + rsbseq sp, fp, ip, lsl ip │ │ │ │ strdeq r2, [r3], r0 @ │ │ │ │ strdeq pc, [r3], -ip │ │ │ │ addseq sl, r3, ip, lsr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -292596,15 +292596,15 @@ │ │ │ │ bgt 370bbc │ │ │ │ b 370cd0 │ │ │ │ mov r0, #0 │ │ │ │ b 370cd4 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq sl, r3, ip, lsr #5 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq sp, fp, r8, asr #19 │ │ │ │ + rsbseq sp, fp, r8, lsl sl │ │ │ │ adceq r2, r3, r4, ror #3 │ │ │ │ strdeq pc, [r3], -ip │ │ │ │ addseq sl, r3, r0, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -292733,15 +292733,15 @@ │ │ │ │ bgt 370db8 │ │ │ │ b 370ef4 │ │ │ │ mov r0, #0 │ │ │ │ b 370ef8 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldrheq sl, [r3], r0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq sp, fp, ip, asr #15 │ │ │ │ + rsbseq sp, fp, ip, lsl r8 │ │ │ │ strdeq r1, [r3], r0 @ │ │ │ │ strdeq pc, [r3], -ip │ │ │ │ addseq r9, r3, ip, lsl pc │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ ldr r7, [pc, #332] @ 3710c8 │ │ │ │ ldr lr, [sp, #36] @ 0x24 │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ @@ -292840,15 +292840,15 @@ │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #2328] @ 0x918 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ mov r3, #0 │ │ │ │ bl 2b427c │ │ │ │ mov r5, r0 │ │ │ │ - bl 716340 │ │ │ │ + bl 716388 │ │ │ │ ldr r0, [r5] │ │ │ │ bl 253ad4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5] │ │ │ │ bl 253ad4 │ │ │ │ lsr r4, r4, #24 │ │ │ │ lsr r3, r0, #22 │ │ │ │ @@ -292935,15 +292935,15 @@ │ │ │ │ movne r4, #0 │ │ │ │ bne 371860 │ │ │ │ ldr r0, [r6, #2328] @ 0x918 │ │ │ │ bl 2b427c │ │ │ │ add r9, r6, #2288 @ 0x8f0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b5824 │ │ │ │ + bl 9b586c │ │ │ │ ldrh r3, [r9, #14] │ │ │ │ tst r3, #1 │ │ │ │ mov r8, r1 │ │ │ │ ldrbne r1, [r6, #628] @ 0x274 │ │ │ │ ldrbeq r1, [r6, #372] @ 0x174 │ │ │ │ mov r7, r0 │ │ │ │ lsl r3, r1, #1 │ │ │ │ @@ -293007,15 +293007,15 @@ │ │ │ │ lsl r3, r3, #3 │ │ │ │ and r3, r3, #512 @ 0x200 │ │ │ │ and r0, r0, #256 @ 0x100 │ │ │ │ orr r0, r0, r3 │ │ │ │ orr r0, r0, r2 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ add r0, r0, #1 │ │ │ │ - bl 9d8b0c │ │ │ │ + bl 9d8b54 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ smulbb r3, r2, r0 │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ cmp r3, #1 │ │ │ │ ble 371218 │ │ │ │ cmp r3, #16000 @ 0x3e80 │ │ │ │ bgt 371218 │ │ │ │ @@ -293094,15 +293094,15 @@ │ │ │ │ str r2, [r6, #2416] @ 0x970 │ │ │ │ strb r0, [r6, #2402] @ 0x962 │ │ │ │ strb r1, [r6, #2403] @ 0x963 │ │ │ │ ldr r2, [pc, #2996] @ 3720b0 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d9f08 │ │ │ │ + bl 9d9f50 │ │ │ │ ldr r2, [r6, #2408] @ 0x968 │ │ │ │ cmp r0, r2 │ │ │ │ ldr r2, [r6, #2412] @ 0x96c │ │ │ │ sbcs r2, r1, r2 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ add r2, r2, r5, lsl #2 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -293235,31 +293235,31 @@ │ │ │ │ add r6, r6, r3 │ │ │ │ add r9, r9, #4 │ │ │ │ bge 371184 │ │ │ │ ldr r3, [fp, #4] │ │ │ │ b 3715ac │ │ │ │ mov r0, #1 │ │ │ │ str r4, [r6, #2344] @ 0x928 │ │ │ │ - bl 9b5824 │ │ │ │ + bl 9b586c │ │ │ │ ldr r2, [pc, #2412] @ 3720b0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d9f08 │ │ │ │ + bl 9d9f50 │ │ │ │ add r5, r6, #2416 @ 0x970 │ │ │ │ cmp r4, #0 │ │ │ │ strd r0, [r5, #-8] │ │ │ │ bne 371860 │ │ │ │ mov sl, #1 │ │ │ │ b 371274 │ │ │ │ mov r3, #2 │ │ │ │ str r3, [r6, #2344] @ 0x928 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b5824 │ │ │ │ + bl 9b586c │ │ │ │ ldr r2, [pc, #2360] @ 3720b0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d9f08 │ │ │ │ + bl 9d9f50 │ │ │ │ add r4, r6, #2416 @ 0x970 │ │ │ │ strd r0, [r4, #-8] │ │ │ │ ldr r0, [r6, #2328] @ 0x918 │ │ │ │ bl 2b427c │ │ │ │ ldr r5, [r6, #2388] @ 0x954 │ │ │ │ cmp r5, #0 │ │ │ │ mov r8, r0 │ │ │ │ @@ -293744,23 +293744,23 @@ │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r3, [r6, #184] @ 0xb8 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ sub r3, r3, r2 │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r3, r7 │ │ │ │ - bl 70c9a8 │ │ │ │ + bl 70c9f0 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ str r9, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 70c9a8 │ │ │ │ + bl 70c9f0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ orr r1, r3, r0 │ │ │ │ and r1, r1, #255 @ 0xff │ │ │ │ cmp r4, #2048 @ 0x800 │ │ │ │ bge 371f80 │ │ │ │ asr r3, r4, #5 │ │ │ │ add r3, r3, #608 @ 0x260 │ │ │ │ @@ -293835,34 +293835,34 @@ │ │ │ │ sub r3, r9, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r0, r6, #8 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 70c8c4 │ │ │ │ + bl 70c90c │ │ │ │ str r0, [sp, #32] │ │ │ │ b 371d7c │ │ │ │ addseq r9, r3, r8, lsr sp │ │ │ │ addseq r9, r3, r4, asr #25 │ │ │ │ @ instruction: 0x00939bfc │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ addseq r9, r3, r8, ror #11 │ │ │ │ - rsbseq ip, fp, r6, lsl ip │ │ │ │ - rsbseq ip, fp, r0, asr #21 │ │ │ │ + rsbseq ip, fp, r6, ror #24 │ │ │ │ + rsbseq ip, fp, r0, lsl fp │ │ │ │ addeq lr, r5, ip, lsl #8 │ │ │ │ strdeq lr, [r5], r0 │ │ │ │ addseq r8, r3, r8, lsr #25 │ │ │ │ andeq r4, r0, r0 │ │ │ │ andeq r0, r0, sl, lsl #2 │ │ │ │ - rsbseq ip, fp, r4, lsl r3 │ │ │ │ + rsbseq ip, fp, r4, ror #6 │ │ │ │ + rsbseq ip, fp, r4, lsl #4 │ │ │ │ ldrheq ip, [fp], #-20 @ 0xffffffec @ │ │ │ │ - rsbseq ip, fp, r4, ror #2 │ │ │ │ - rsbeq r4, r8, r8, asr r9 │ │ │ │ - rsbeq r4, r8, r4, lsl #21 │ │ │ │ + rsbeq r4, r8, r8, lsr #19 │ │ │ │ + ldrdeq r4, [r8], #-164 @ 0xffffff5c @ │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r6, #2356] @ 0x934 │ │ │ │ ldr r0, [r5] │ │ │ │ lsl r3, r3, #2 │ │ │ │ str r3, [sp, #24] │ │ │ │ bl 253624 │ │ │ │ mov r7, #1 │ │ │ │ @@ -293874,15 +293874,15 @@ │ │ │ │ b 371d7c │ │ │ │ sub r9, r9, r2 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r3, r7 │ │ │ │ str r9, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 70c9a8 │ │ │ │ + bl 70c9f0 │ │ │ │ mov r1, r0 │ │ │ │ b 371f5c │ │ │ │ cmp r8, #0 │ │ │ │ blt 372164 │ │ │ │ sub r4, r4, r8 │ │ │ │ str r4, [sp] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -294191,15 +294191,15 @@ │ │ │ │ mvn r0, r0 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq fp, fp, ip, lsl #31 │ │ │ │ + ldrsbeq fp, [fp], #-252 @ 0xffffff04 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 37243c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -294316,15 +294316,15 @@ │ │ │ │ eor ip, ip, lr │ │ │ │ and ip, ip, r4 │ │ │ │ eor ip, ip, lr │ │ │ │ str ip, [r5, r1, lsl #2] │ │ │ │ mov r4, #4 │ │ │ │ mov r5, #0 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 70c378 │ │ │ │ + bl 70c3c0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -294384,29 +294384,29 @@ │ │ │ │ ldr r1, [r0, #2368] @ 0x940 │ │ │ │ mov r5, #0 │ │ │ │ orr r1, r1, r4 │ │ │ │ mov r4, #1 │ │ │ │ str r1, [r0, #2368] @ 0x940 │ │ │ │ add r0, r0, #8 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 70c378 │ │ │ │ + bl 70c3c0 │ │ │ │ b 372808 │ │ │ │ ldr lr, [pc, #40] @ 37294c │ │ │ │ ldr r5, [sp, #32] │ │ │ │ add lr, pc, lr │ │ │ │ and r5, r5, #15 │ │ │ │ add lr, lr, r5, lsl #2 │ │ │ │ ldr r6, [lr, #56] @ 0x38 │ │ │ │ ldrb r5, [r0, #885] @ 0x375 │ │ │ │ ldrb lr, [r0, #890] @ 0x37a │ │ │ │ b 37278c │ │ │ │ - rsbseq fp, fp, r8, lsl #28 │ │ │ │ - rsbseq fp, fp, r8, lsl #27 │ │ │ │ - rsbseq fp, fp, r0, lsr #25 │ │ │ │ - rsbseq fp, fp, ip, lsr ip │ │ │ │ + rsbseq fp, fp, r8, asr lr │ │ │ │ + ldrsbeq fp, [fp], #-216 @ 0xffffff28 @ │ │ │ │ + ldrsheq fp, [fp], #-192 @ 0xffffff40 @ │ │ │ │ + rsbseq fp, fp, ip, lsl #25 │ │ │ │ b 372648 │ │ │ │ │ │ │ │ 00372954 : │ │ │ │ cmp r1, #2048 @ 0x800 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxge lr │ │ │ │ @@ -294434,21 +294434,21 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 003729c0 : │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ add r0, r0, #8 │ │ │ │ - b 70c298 │ │ │ │ + b 70c2e0 │ │ │ │ │ │ │ │ 003729d0 : │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ add r0, r0, #8 │ │ │ │ - b 70c298 │ │ │ │ + b 70c2e0 │ │ │ │ │ │ │ │ 003729e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, #0 │ │ │ │ @@ -294666,41 +294666,41 @@ │ │ │ │ streq r2, [r4, #184] @ 0xb8 │ │ │ │ strb r3, [r9, #2240] @ 0x8c0 │ │ │ │ ldrb r3, [r4, #2428] @ 0x97c │ │ │ │ cmp r3, #0 │ │ │ │ beq 372d64 │ │ │ │ ldr r0, [pc, #504] @ 372f4c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7181f8 │ │ │ │ + bl 718240 │ │ │ │ cmp r0, #0 │ │ │ │ bne 372f04 │ │ │ │ ldr r2, [r4, #176] @ 0xb0 │ │ │ │ add r3, sp, #16 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #476] @ 372f50 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r8, r4, #8 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 7069a0 │ │ │ │ + bl 7069e8 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ bne 372e88 │ │ │ │ ldrb r3, [r4, #2428] @ 0x97c │ │ │ │ cmp r3, #0 │ │ │ │ beq 372ed0 │ │ │ │ mov r0, r8 │ │ │ │ bl 56f390 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9cc568 │ │ │ │ + bl 9cc5b0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 70ccd8 │ │ │ │ + bl 70cd20 │ │ │ │ ldr r3, [pc, #396] @ 372f54 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #2420] @ 0x974 │ │ │ │ ldr r3, [pc, #384] @ 372f58 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #2208] @ 0x8a0 │ │ │ │ @@ -294714,23 +294714,23 @@ │ │ │ │ str r0, [r4, #4] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 372eb4 │ │ │ │ cmp r3, #1 │ │ │ │ beq 372e98 │ │ │ │ - bl 7007b0 │ │ │ │ + bl 7007f8 │ │ │ │ add r4, r4, #2416 @ 0x970 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r0, #255 @ 0xff │ │ │ │ orr r3, r3, r3, lsl #8 │ │ │ │ mov r0, r8 │ │ │ │ strh r3, [r4, #10] │ │ │ │ - bl 70c298 │ │ │ │ + bl 70c2e0 │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [pc, #292] @ 372f68 │ │ │ │ ldr r3, [pc, #248] @ 372f40 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -294744,15 +294744,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r2, #1048576 @ 0x100000 │ │ │ │ mov r3, #1 │ │ │ │ b 372d18 │ │ │ │ mov r0, r6 │ │ │ │ - bl 99c014 │ │ │ │ + bl 99c05c │ │ │ │ mov r0, #0 │ │ │ │ b 372e3c │ │ │ │ ldr r2, [pc, #204] @ 372f6c │ │ │ │ ldr r3, [pc, #204] @ 372f70 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r9, #2192] @ 0x890 │ │ │ │ @@ -294771,79 +294771,79 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #308 @ 0x134 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r1, r0 │ │ │ │ b 372da8 │ │ │ │ ldr r3, [pc, #124] @ 372f88 │ │ │ │ ldr ip, [pc, #124] @ 372f8c │ │ │ │ ldr r1, [pc, #124] @ 372f90 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 372f94 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #292 @ 0x124 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 372e90 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r0, [r3], r4 @ │ │ │ │ addseq r8, r3, ip, lsr r2 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r8, r3, r8, lsl #4 │ │ │ │ adceq r0, r3, r0, lsr r1 │ │ │ │ - rsbeq r4, r8, r8, asr #2 │ │ │ │ - rsbeq r4, r8, r8, lsl r1 │ │ │ │ + @ instruction: 0x00684198 │ │ │ │ + rsbeq r4, r8, r8, ror #2 │ │ │ │ addeq sp, r5, r4, ror #6 │ │ │ │ @ instruction: 0xffffbae0 │ │ │ │ @ instruction: 0xffffcdd0 │ │ │ │ @ instruction: 0xffffbae4 │ │ │ │ muleq r0, r0, r4 │ │ │ │ @ instruction: 0x00937fd8 │ │ │ │ @ instruction: 0xffffc16c │ │ │ │ @ instruction: 0xffffb178 │ │ │ │ @ instruction: 0xffffb31c │ │ │ │ @ instruction: 0xffffb158 │ │ │ │ - rsbseq fp, fp, r4, lsl #13 │ │ │ │ - rsbeq r8, r6, r4, lsr r5 │ │ │ │ - rsbeq r0, fp, r0, asr #15 │ │ │ │ - rsbseq fp, fp, ip, asr #12 │ │ │ │ - @ instruction: 0x00683f94 │ │ │ │ - rsbeq r3, r8, ip, lsr lr │ │ │ │ + ldrsbeq fp, [fp], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq r8, r6, r4, lsl #11 │ │ │ │ + rsbeq r0, fp, r0, lsl r8 │ │ │ │ + @ instruction: 0x007bb69c │ │ │ │ + rsbeq r3, r8, r4, ror #31 │ │ │ │ + rsbeq r3, r8, ip, lsl #29 │ │ │ │ @ instruction: 0x000008b9 │ │ │ │ │ │ │ │ 00372f98 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r7, r3 │ │ │ │ mov r6, r0 │ │ │ │ - bl 75172c │ │ │ │ + bl 751774 │ │ │ │ ldr r3, [pc, #192] @ 373088 │ │ │ │ ldr r2, [pc, #192] @ 37308c │ │ │ │ ldr r1, [pc, #192] @ 373090 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #316 @ 0x13c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r1, [pc, #164] @ 373094 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757cbc │ │ │ │ + bl 757d04 │ │ │ │ cmp r0, #0 │ │ │ │ beq 373078 │ │ │ │ ldr r3, [pc, #148] @ 373098 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ str r3, [r7] │ │ │ │ ldr r7, [pc, #136] @ 37309c │ │ │ │ @@ -294858,36 +294858,36 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r7, #0 │ │ │ │ mov r3, r6 │ │ │ │ mov r6, #131072 @ 0x20000 │ │ │ │ mov r1, r5 │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ - bl 7067cc │ │ │ │ + bl 706814 │ │ │ │ mov r0, r4 │ │ │ │ - bl 70d3d8 │ │ │ │ + bl 70d420 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r3, [pc, #36] @ 3730a4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #164 @ 0xa4 │ │ │ │ b 373008 │ │ │ │ - @ instruction: 0x007bb594 │ │ │ │ - rsbeq r8, r6, r8, lsr r4 │ │ │ │ - rsbeq r8, r6, r4, lsl #19 │ │ │ │ - rsbeq r2, r8, r0, lsr #13 │ │ │ │ + rsbseq fp, fp, r4, ror #11 │ │ │ │ + rsbeq r8, r6, r8, lsl #9 │ │ │ │ + ldrdeq r8, [r6], #-148 @ 0xffffff6c @ │ │ │ │ + strdeq r2, [r8], #-96 @ 0xffffffa0 @ │ │ │ │ addeq sp, r5, r8, lsr #2 │ │ │ │ addeq sp, r5, r4, lsl r1 │ │ │ │ - rsbeq r3, r8, ip, lsr #29 │ │ │ │ + strdeq r3, [r8], #-236 @ 0xffffff14 @ │ │ │ │ addeq sp, r5, ip, lsr #1 │ │ │ │ │ │ │ │ 003730a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -294919,45 +294919,45 @@ │ │ │ │ mov r3, #1 │ │ │ │ mov r2, #655360 @ 0xa0000 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r5, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 70d870 │ │ │ │ + bl 70d8b8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 70d280 │ │ │ │ + bl 70d2c8 │ │ │ │ cmp r9, #0 │ │ │ │ bne 3731f8 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3731b4 │ │ │ │ ldr r0, [pc, #236] @ 37324c │ │ │ │ add r5, r4, #2256 @ 0x8d0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ str r0, [sp] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 701cfc │ │ │ │ + bl 701d44 │ │ │ │ ldr r2, [pc, #208] @ 373250 │ │ │ │ ldr r3, [pc, #192] @ 373244 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 37323c │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #168] @ 373254 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 701dfc │ │ │ │ + b 701e44 │ │ │ │ ldr r2, [pc, #156] @ 373258 │ │ │ │ ldr r3, [pc, #132] @ 373244 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -294976,31 +294976,31 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 701cfc │ │ │ │ + bl 701d44 │ │ │ │ mov r0, r5 │ │ │ │ - bl 701d90 │ │ │ │ + bl 701dd8 │ │ │ │ mov r2, #944 @ 0x3b0 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r8 │ │ │ │ - bl 701dfc │ │ │ │ + bl 701e44 │ │ │ │ b 37314c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r7, r3, r0, asr sp │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0xfffffad0 │ │ │ │ - rsbeq r3, r8, r4, lsl #27 │ │ │ │ + ldrdeq r3, [r8], #-212 @ 0xffffff2c @ │ │ │ │ umullseq r7, r3, ip, ip │ │ │ │ andeq r0, r0, lr, asr #3 │ │ │ │ addseq r7, r3, r0, ror #24 │ │ │ │ - strheq r3, [sp], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq r4, sp, ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #188] @ 373334 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -295053,15 +295053,15 @@ │ │ │ │ adceq r0, r3, r8, asr #2 │ │ │ │ addseq r7, r3, r4, lsl #23 │ │ │ │ adceq r0, r3, r8, lsl #2 │ │ │ │ andeq r1, r0, r0, lsl #20 │ │ │ │ andeq r3, r0, r4, ror #18 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ adceq r0, r3, r4, lsr #1 │ │ │ │ - b 9a2608 │ │ │ │ + b 9a2650 │ │ │ │ │ │ │ │ 00373354 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ subs r4, r1, #0 │ │ │ │ @@ -295189,17 +295189,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 373558 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #116 @ 0x74 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ adceq pc, r2, r4, lsl pc @ │ │ │ │ - rsbseq fp, fp, ip, ror #2 │ │ │ │ - rsbeq r3, r8, r4, lsl #20 │ │ │ │ - rsbeq r3, r8, ip, lsl sl │ │ │ │ + ldrheq fp, [fp], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq r3, r8, r4, asr sl │ │ │ │ + rsbeq r3, r8, ip, ror #20 │ │ │ │ │ │ │ │ 0037355c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [pc, #164] @ 373618 │ │ │ │ @@ -295242,17 +295242,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ adceq pc, r2, ip, asr #28 │ │ │ │ - rsbseq fp, fp, r4, lsr #1 │ │ │ │ - rsbeq r3, r8, ip, lsr r9 │ │ │ │ - rsbeq r3, r8, r0, ror r9 │ │ │ │ + ldrsheq fp, [fp], #-4 @ │ │ │ │ + rsbeq r3, r8, ip, lsl #19 │ │ │ │ + rsbeq r3, r8, r0, asr #19 │ │ │ │ │ │ │ │ 00373628 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #100] @ 3736a4 │ │ │ │ @@ -295307,15 +295307,15 @@ │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #216] @ 3737dc │ │ │ │ mov r7, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757cbc │ │ │ │ + bl 757d04 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [pc, #192] @ 3737e0 │ │ │ │ moveq r6, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ movne r6, #3 │ │ │ │ @@ -295360,18 +295360,18 @@ │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2fabc8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2fabc8 │ │ │ │ - strheq r0, [r8], #-120 @ 0xffffff88 @ │ │ │ │ - rsbeq r3, r8, r4, ror r8 │ │ │ │ - rsbeq r3, r8, r8, lsr r8 │ │ │ │ - rsbeq r3, r8, r0, lsl #16 │ │ │ │ + rsbeq r0, r8, r8, lsl #16 │ │ │ │ + rsbeq r3, r8, r4, asr #17 │ │ │ │ + rsbeq r3, r8, r8, lsl #17 │ │ │ │ + rsbeq r3, r8, r0, asr r8 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ add r6, r0, #65536 @ 0x10000 │ │ │ │ ldr r3, [r6, #2716] @ 0xa9c │ │ │ │ tst r3, #65536 @ 0x10000 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ @@ -295445,15 +295445,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r0, [pc, #4] @ 373934 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757664 │ │ │ │ + b 7576ac │ │ │ │ strdeq ip, [r5], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ add r5, r0, #69632 @ 0x11000 │ │ │ │ ldr r3, [r5, #364] @ 0x16c │ │ │ │ @@ -295540,15 +295540,15 @@ │ │ │ │ asr fp, fp, #3 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sl │ │ │ │ bl 36f8c4 │ │ │ │ mul r1, fp, r8 │ │ │ │ bic r0, r7, #-134217728 @ 0xf8000000 │ │ │ │ - bl 9d8aec │ │ │ │ + bl 9d8b34 │ │ │ │ subs r4, r1, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 373b9c │ │ │ │ mov r2, #9 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sl │ │ │ │ bl 36e1f8 │ │ │ │ @@ -295587,15 +295587,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 373adc │ │ │ │ ldr r0, [pc, #120] @ 373bd8 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a4324 │ │ │ │ + b 9a436c │ │ │ │ mov fp, #15 │ │ │ │ str fp, [sp, #4] │ │ │ │ b 3739fc │ │ │ │ mov fp, #8 │ │ │ │ str fp, [sp, #4] │ │ │ │ b 3739fc │ │ │ │ mov fp, #16 │ │ │ │ @@ -295606,24 +295606,24 @@ │ │ │ │ b 3739fc │ │ │ │ mov r2, #8 │ │ │ │ mov r0, sl │ │ │ │ mov r1, #0 │ │ │ │ bl 36e1f8 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d8900 │ │ │ │ + bl 9d8948 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, sl │ │ │ │ bl 36f8c4 │ │ │ │ b 373abc │ │ │ │ @ instruction: 0x009374bc │ │ │ │ bicseq r0, pc, r0 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ - rsbeq r3, r8, r0, asr r4 │ │ │ │ + rsbeq r3, r8, r0, lsr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3024] @ 0xbd0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #332] @ 373d44 │ │ │ │ sub sp, sp, #1040 @ 0x410 │ │ │ │ @@ -295795,35 +295795,35 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #188] @ 373f70 │ │ │ │ ldr r1, [pc, #188] @ 373f74 │ │ │ │ add r4, r4, #16 │ │ │ │ mov r3, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r1, [pc, #156] @ 373f78 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 75165c │ │ │ │ + bl 7516a4 │ │ │ │ ldr r1, [pc, #140] @ 373f7c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #5 │ │ │ │ - bl 74f8b8 │ │ │ │ + bl 74f900 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r5, #67] @ 0x43 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #112] @ 373f80 │ │ │ │ orr r3, r3, #32 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ mov r3, #768 @ 0x300 │ │ │ │ @@ -295842,58 +295842,58 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq sl, fp, ip, asr lr │ │ │ │ - rsbeq r7, r6, ip, lsl #11 │ │ │ │ - rsbeq pc, sl, r8, lsl #16 │ │ │ │ - rsbeq r7, r7, r4, asr r8 │ │ │ │ - rsbeq r0, r7, r8, lsr #20 │ │ │ │ + rsbseq sl, fp, ip, lsr #29 │ │ │ │ + ldrdeq r7, [r6], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq pc, sl, r8, asr r8 @ │ │ │ │ + rsbeq r7, r7, r4, lsr #17 │ │ │ │ + rsbeq r0, r7, r8, ror sl │ │ │ │ andeq r0, r0, r0, lsl r6 │ │ │ │ umullseq r5, r1, r8, r6 │ │ │ │ - @ instruction: 0x0068309c │ │ │ │ + rsbeq r3, r8, ip, ror #1 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ subpl r1, r6, r2 │ │ │ │ ldr r2, [pc, #12] @ 373fa4 │ │ │ │ ldr r1, [pc, #12] @ 373fa8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 75d548 │ │ │ │ - rsbeq r3, r8, ip, lsr r0 │ │ │ │ - rsbeq r3, r8, ip, asr r0 │ │ │ │ + b 75d590 │ │ │ │ + rsbeq r3, r8, ip, lsl #1 │ │ │ │ + rsbeq r3, r8, ip, lsr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 374008 │ │ │ │ ldr r2, [pc, #68] @ 37400c │ │ │ │ ldr r1, [pc, #68] @ 374010 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #68608 @ 0x10c00 │ │ │ │ add r0, r0, #944 @ 0x3b0 │ │ │ │ - bl 9b52d8 │ │ │ │ + bl 9b5320 │ │ │ │ ldr r0, [r4, #4072] @ 0xfe8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 2b3edc │ │ │ │ - rsbseq sl, fp, r4, lsr #26 │ │ │ │ - rsbeq r3, r8, r0, lsr r0 │ │ │ │ - rsbeq r3, r8, r4, asr #32 │ │ │ │ + rsbseq sl, fp, r4, ror sp │ │ │ │ + rsbeq r3, r8, r0, lsl #1 │ │ │ │ + @ instruction: 0x00683094 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r3, [pc, #1080] @ 374464 │ │ │ │ ldr lr, [pc, #1080] @ 374468 │ │ │ │ ldr ip, [pc, #1080] @ 37446c │ │ │ │ @@ -295909,15 +295909,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ mov r5, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r8, [pc, #1020] @ 374478 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, r0, #65536 @ 0x10000 │ │ │ │ ldr r9, [r7, #3992] @ 0xf98 │ │ │ │ mov r4, r0 │ │ │ │ cmp r9, #0 │ │ │ │ beq 37442c │ │ │ │ @@ -295932,15 +295932,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ bl 2551b4 │ │ │ │ cmp r0, #0 │ │ │ │ ldreq r2, [pc, #960] @ 374484 │ │ │ │ beq 374454 │ │ │ │ ldr r0, [pc, #956] @ 374488 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c7b0 │ │ │ │ + bl 99c7f8 │ │ │ │ add r2, r7, #3984 @ 0xf90 │ │ │ │ ldr r3, [pc, #944] @ 37448c │ │ │ │ ldr r1, [pc, #932] @ 374484 │ │ │ │ ldrh r2, [r2, #12] │ │ │ │ cmp r2, r3 │ │ │ │ cmpne r2, r1 │ │ │ │ movne r3, #1 │ │ │ │ @@ -296000,15 +296000,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r9, #68] @ 0x44 │ │ │ │ mov r1, #0 │ │ │ │ bl 2b3b30 │ │ │ │ str r0, [r4, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r7, #4000] @ 0xfa0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -296027,87 +296027,87 @@ │ │ │ │ add fp, r7, #60 @ 0x3c │ │ │ │ mov r2, r9 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str fp, [sp] │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #24] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r1, [pc, #608] @ 3744b4 │ │ │ │ add sl, r4, #68608 @ 0x10c00 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 37a5f8 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #20] │ │ │ │ add r0, sl, #976 @ 0x3d0 │ │ │ │ bl 37c354 │ │ │ │ ldr r0, [pc, #580] @ 3744b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 750c2c │ │ │ │ + bl 750c74 │ │ │ │ ldr r2, [pc, #572] @ 3744bc │ │ │ │ ldr r1, [pc, #572] @ 3744c0 │ │ │ │ add ip, r7, #68 @ 0x44 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r1, #80 @ 0x50 │ │ │ │ add r7, r7, #80 @ 0x50 │ │ │ │ str r0, [sp, #28] │ │ │ │ bl 37a6b4 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r2, r9 │ │ │ │ str fp, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r1, [pc, #508] @ 3744c4 │ │ │ │ mov r2, r9 │ │ │ │ str r7, [sp] │ │ │ │ ldr r3, [pc, #500] @ 3744c8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r7, r4, #69632 @ 0x11000 │ │ │ │ add r7, r7, #152 @ 0x98 │ │ │ │ mov r9, #0 │ │ │ │ mov fp, r0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r3, [pc, #472] @ 3744cc │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ mov r8, #16384 @ 0x4000 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 7510c0 │ │ │ │ + bl 751108 │ │ │ │ ldr r2, [pc, #444] @ 3744d0 │ │ │ │ ldr r3, [pc, #444] @ 3744d4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ mov r3, r4 │ │ │ │ - bl 7067cc │ │ │ │ + bl 706814 │ │ │ │ ldr r2, [pc, #408] @ 3744d8 │ │ │ │ add fp, sl, #1008 @ 0x3f0 │ │ │ │ mov r0, #256 @ 0x100 │ │ │ │ mov r1, #0 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ strd r0, [sp, #8] │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ add r2, pc, r2 │ │ │ │ strd r8, [sp] │ │ │ │ - bl 70702c │ │ │ │ + bl 707074 │ │ │ │ mov r2, #8 │ │ │ │ add r3, r6, r2 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ bl 41d400 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, fp │ │ │ │ @@ -296125,36 +296125,36 @@ │ │ │ │ mov r1, #0 │ │ │ │ add ip, pc, ip │ │ │ │ strb r3, [lr, #61] @ 0x3d │ │ │ │ mov r2, r3 │ │ │ │ add r0, sl, #944 @ 0x3b0 │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {r1, ip} │ │ │ │ - bl 9b51fc │ │ │ │ + bl 9b5244 │ │ │ │ b 374140 │ │ │ │ ldr r3, [r4, #1924] @ 0x784 │ │ │ │ cmp r3, #15 │ │ │ │ bhi 374124 │ │ │ │ ldr r0, [pc, #244] @ 3744e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c7b0 │ │ │ │ + bl 99c7f8 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #1924] @ 0x784 │ │ │ │ b 374124 │ │ │ │ ldr r3, [pc, #224] @ 3744e4 │ │ │ │ ldr ip, [pc, #224] @ 3744e8 │ │ │ │ ldr r1, [pc, #224] @ 3744ec │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #976 @ 0x3d0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 374140 │ │ │ │ add r3, r7, #3984 @ 0xf90 │ │ │ │ ldrh r2, [r3, #12] │ │ │ │ ldr r1, [pc, #72] @ 374484 │ │ │ │ ldr r3, [pc, #76] @ 37448c │ │ │ │ cmp r2, r3 │ │ │ │ cmpne r2, r1 │ │ │ │ @@ -296162,68 +296162,68 @@ │ │ │ │ moveq r3, #0 │ │ │ │ b 3740f0 │ │ │ │ ldr r2, [pc, #52] @ 37448c │ │ │ │ add r3, r7, #3984 @ 0xf90 │ │ │ │ strh r2, [r3, #12] │ │ │ │ b 3740f8 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ - ldrheq sl, [fp], #-204 @ 0xffffff34 @ │ │ │ │ + rsbseq sl, fp, ip, lsl #26 │ │ │ │ addseq r6, r3, r4, ror #27 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - strheq r2, [r8], #-240 @ 0xffffff10 @ │ │ │ │ - rsbeq r2, r8, r4, asr #31 │ │ │ │ + rsbeq r3, r8, r0 │ │ │ │ + rsbeq r3, r8, r4, lsl r0 │ │ │ │ addseq r6, r3, r4, lsr #27 │ │ │ │ - rsbeq r2, r8, ip, lsl #31 │ │ │ │ - rsbeq r2, r8, r0, lsl #31 │ │ │ │ + ldrdeq r2, [r8], #-252 @ 0xffffff04 @ │ │ │ │ + ldrdeq r2, [r8], #-240 @ 0xffffff10 @ │ │ │ │ andeq r5, r0, r9, asr r1 │ │ │ │ - rsbeq r2, r8, r0, ror pc │ │ │ │ + rsbeq r2, r8, r0, asr #31 │ │ │ │ andeq r5, r0, r6, asr #32 │ │ │ │ @ instruction: 0x00936cd4 │ │ │ │ - rsbseq sl, fp, ip, lsr #22 │ │ │ │ - rsbeq r7, r6, ip, asr r2 │ │ │ │ - ldrdeq pc, [sl], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbseq sl, fp, ip, ror fp │ │ │ │ + rsbeq r7, r6, ip, lsr #5 │ │ │ │ + rsbeq pc, sl, r8, lsr #10 │ │ │ │ @ instruction: 0xfffffb44 │ │ │ │ @ instruction: 0xfffff5d4 │ │ │ │ - rsbseq sl, fp, ip, asr #21 │ │ │ │ - strdeq r7, [r6], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbeq pc, sl, ip, ror #8 │ │ │ │ - @ instruction: 0x00682e94 │ │ │ │ - ldrdeq r1, [r8], #-228 @ 0xffffff1c @ │ │ │ │ - rsbeq r1, r8, r4, asr #29 │ │ │ │ - ldrdeq r1, [r8], #-228 @ 0xffffff1c @ │ │ │ │ - rsbeq pc, sl, r8, asr #32 │ │ │ │ + rsbseq sl, fp, ip, lsl fp │ │ │ │ + rsbeq r7, r6, ip, asr #4 │ │ │ │ + strheq pc, [sl], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq r2, r8, r4, ror #29 │ │ │ │ + rsbeq r1, r8, r4, lsr #30 │ │ │ │ + rsbeq r1, r8, r4, lsl pc │ │ │ │ + rsbeq r1, r8, r4, lsr #30 │ │ │ │ + @ instruction: 0x006af098 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ andeq r4, r0, ip, ror #13 │ │ │ │ addeq ip, r5, ip │ │ │ │ - ldrdeq r2, [r8], #-220 @ 0xffffff24 @ │ │ │ │ - rsbeq r2, r8, r0, lsr #27 │ │ │ │ + rsbeq r2, r8, ip, lsr #28 │ │ │ │ + strdeq r2, [r8], #-208 @ 0xffffff30 @ │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - ldrdeq r2, [r8], #-200 @ 0xffffff38 @ │ │ │ │ - rsbseq sl, fp, r0, ror #17 │ │ │ │ - rsbeq r2, r8, r8, ror ip │ │ │ │ - rsbeq r2, r8, ip, asr ip │ │ │ │ + rsbeq r2, r8, r8, lsr #26 │ │ │ │ + rsbseq sl, fp, r0, lsr r9 │ │ │ │ + rsbeq r2, r8, r8, asr #25 │ │ │ │ + rsbeq r2, r8, ip, lsr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #136] @ 374590 │ │ │ │ ldr r2, [pc, #136] @ 374594 │ │ │ │ ldr r1, [pc, #136] @ 374598 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #68608 @ 0x10c00 │ │ │ │ add r0, r0, #944 @ 0x3b0 │ │ │ │ - bl 9b52d8 │ │ │ │ + bl 9b5320 │ │ │ │ add r3, r4, #69632 @ 0x11000 │ │ │ │ ldr r2, [r3, #360] @ 0x168 │ │ │ │ ldr r3, [r3, #356] @ 0x164 │ │ │ │ mov r0, r4 │ │ │ │ tst r2, r3 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ @@ -296237,30 +296237,30 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq sl, fp, r0, ror #15 │ │ │ │ - rsbeq r2, r8, r4, ror #21 │ │ │ │ - rsbeq r2, r8, r4, lsl #22 │ │ │ │ + rsbseq sl, fp, r0, lsr r8 │ │ │ │ + rsbeq r2, r8, r4, lsr fp │ │ │ │ + rsbeq r2, r8, r4, asr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b5824 │ │ │ │ + bl 9b586c │ │ │ │ ldr r2, [pc, #60] @ 3745fc │ │ │ │ adds r2, r0, r2 │ │ │ │ add r0, r4, #68608 @ 0x10c00 │ │ │ │ adc r3, r1, #0 │ │ │ │ add r0, r0, #944 @ 0x3b0 │ │ │ │ - bl 9b56f0 │ │ │ │ + bl 9b5738 │ │ │ │ add r2, r4, #69632 @ 0x11000 │ │ │ │ ldr r3, [r2, #360] @ 0x168 │ │ │ │ ldr r1, [r2, #356] @ 0x164 │ │ │ │ orr r3, r3, #1 │ │ │ │ tst r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r2, #360] @ 0x168 │ │ │ │ @@ -296350,28 +296350,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r7, [sp, #24] │ │ │ │ str r6, [sp, #28] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2812] @ 375284 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3747fc │ │ │ │ ldr r3, [pc, #2800] @ 375288 │ │ │ │ mov r6, #0 │ │ │ │ cmp r5, r6 │ │ │ │ cmpeq r4, r3 │ │ │ │ beq 375000 │ │ │ │ cmp r3, r4 │ │ │ │ @@ -296573,15 +296573,15 @@ │ │ │ │ ldr r3, [pc, #1984] @ 37527c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3746d4 │ │ │ │ ldr r0, [pc, #2028] @ 3752bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3746d4 │ │ │ │ add r0, r0, #69632 @ 0x11000 │ │ │ │ ldr r7, [r0, #376] @ 0x178 │ │ │ │ subs r2, r4, #96 @ 0x60 │ │ │ │ b 374a34 │ │ │ │ add r0, r0, #69632 @ 0x11000 │ │ │ │ ldr r7, [r0, #368] @ 0x170 │ │ │ │ @@ -296792,15 +296792,15 @@ │ │ │ │ b 3746dc │ │ │ │ add r0, r7, #69632 @ 0x11000 │ │ │ │ ldr r7, [r0, #388] @ 0x184 │ │ │ │ mov r6, #0 │ │ │ │ b 3746dc │ │ │ │ add r0, r7, #69632 @ 0x11000 │ │ │ │ add r0, r0, #152 @ 0x98 │ │ │ │ - bl 70739c │ │ │ │ + bl 7073e4 │ │ │ │ lsr r7, r0, #1 │ │ │ │ orr r7, r7, r1, lsl #31 │ │ │ │ lsr r6, r1, #1 │ │ │ │ b 3746dc │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ mov r1, #24 │ │ │ │ @@ -297020,15 +297020,15 @@ │ │ │ │ ldr r0, [pc, #296] @ 3752e0 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3747fc │ │ │ │ lsl r2, r1, #3 │ │ │ │ cmp r2, #0 │ │ │ │ mvn r0, r3, lsl #3 │ │ │ │ movle r1, #0 │ │ │ │ movgt r1, #1 │ │ │ │ ands r1, r1, r0, lsr #31 │ │ │ │ @@ -297061,46 +297061,46 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ @ instruction: 0x009367f4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r6, r3, r4, ror #15 │ │ │ │ - rsbseq sl, fp, r4, lsr r0 │ │ │ │ + rsbseq sl, fp, r4, lsl #1 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ muleq r0, ip, r7 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r2, r8, ip, lsr #19 │ │ │ │ + strdeq r2, [r8], #-156 @ 0xffffff64 @ │ │ │ │ andeq r1, r0, ip, ror r4 │ │ │ │ andeq r1, r0, r8, ror #13 │ │ │ │ addseq r6, r3, r8, lsl r6 │ │ │ │ andeq r1, r0, r0, lsr #8 │ │ │ │ andeq r1, r0, r3, lsl #8 │ │ │ │ @ instruction: 0xffffebfc │ │ │ │ - rsbseq r9, fp, r2, asr #29 │ │ │ │ - rsbseq r9, fp, r4, asr #29 │ │ │ │ + rsbseq r9, fp, r2, lsl pc │ │ │ │ + rsbseq r9, fp, r4, lsl pc │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ andeq r1, r0, ip, lsr #11 │ │ │ │ andeq r5, r0, r6, asr #32 │ │ │ │ - rsbseq r9, fp, r4, ror #29 │ │ │ │ + rsbseq r9, fp, r4, lsr pc │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ - rsbeq r2, r8, ip, lsr r6 │ │ │ │ + rsbeq r2, r8, ip, lsl #13 │ │ │ │ andeq r0, r0, r7, asr #7 │ │ │ │ andeq r1, r0, ip, ror #8 │ │ │ │ - rsbseq r9, fp, r0, lsr sl │ │ │ │ + rsbseq r9, fp, r0, lsl #21 │ │ │ │ andsne r0, r0, r0 │ │ │ │ andeq r0, r0, r9, asr #7 │ │ │ │ - ldrsheq r9, [fp], #-130 @ 0xffffff7e @ │ │ │ │ - rsbseq r9, fp, r0, lsr ip │ │ │ │ - rsbeq r9, r7, ip, asr r4 │ │ │ │ - rsbeq r1, r8, r4, lsr #31 │ │ │ │ - rsbseq r9, fp, r0, lsr #21 │ │ │ │ - rsbeq r9, r7, r8, lsr #2 │ │ │ │ - rsbeq r9, r7, ip, lsr r1 │ │ │ │ + rsbseq r9, fp, r2, asr #18 │ │ │ │ + rsbseq r9, fp, r0, lsl #25 │ │ │ │ + rsbeq r9, r7, ip, lsr #9 │ │ │ │ + strdeq r1, [r8], #-244 @ 0xffffff0c @ │ │ │ │ + ldrsheq r9, [fp], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq r9, r7, r8, ror r1 │ │ │ │ + rsbeq r9, r7, ip, lsl #3 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #4040] @ 3762d8 │ │ │ │ @@ -298037,27 +298037,27 @@ │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #24] │ │ │ │ str fp, [sp, #28] │ │ │ │ strd r4, [sp, #8] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #424] @ 376388 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3753c8 │ │ │ │ sub r4, r4, #5888 @ 0x1700 │ │ │ │ orrs r4, r4, r5 │ │ │ │ bne 37536c │ │ │ │ add r3, r6, #68608 @ 0x10c00 │ │ │ │ add r3, r3, #912 @ 0x390 │ │ │ │ ldrh r2, [r3, #12] │ │ │ │ @@ -298098,15 +298098,15 @@ │ │ │ │ beq 375580 │ │ │ │ b 3759d8 │ │ │ │ add r6, r6, #69632 @ 0x11000 │ │ │ │ str r7, [r6, #388] @ 0x184 │ │ │ │ b 37536c │ │ │ │ add r0, r6, #68608 @ 0x10c00 │ │ │ │ add r0, r0, #944 @ 0x3b0 │ │ │ │ - bl 9b52d8 │ │ │ │ + bl 9b5320 │ │ │ │ ldr r2, [pc, #228] @ 376394 │ │ │ │ ldr r3, [pc, #40] @ 3762dc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -298119,22 +298119,22 @@ │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x00935adc │ │ │ │ addseq r5, r3, r8, lsr #21 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r1, r0, ip, ror r4 │ │ │ │ andeq r1, r0, r8, ror #13 │ │ │ │ @ instruction: 0xffffea78 │ │ │ │ - rsbseq r9, fp, r6, ror #10 │ │ │ │ + ldrheq r9, [fp], #-86 @ 0xffffffaa @ │ │ │ │ andeq r1, r0, r3, lsl #8 │ │ │ │ @ instruction: 0xffffebfc │ │ │ │ - rsbseq r9, fp, r0, ror r5 │ │ │ │ - rsbseq r9, fp, r2, lsl r6 │ │ │ │ - ldrheq r9, [fp], #-102 @ 0xffffff9a @ │ │ │ │ + rsbseq r9, fp, r0, asr #11 │ │ │ │ + rsbseq r9, fp, r2, ror #12 │ │ │ │ + rsbseq r9, fp, r6, lsl #14 │ │ │ │ addseq r5, r3, r4, asr #17 │ │ │ │ - rsbseq r9, fp, ip, ror #12 │ │ │ │ + ldrheq r9, [fp], #-108 @ 0xffffff94 @ │ │ │ │ andeq r5, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r9, asr #7 │ │ │ │ addseq r5, r3, r4, lsr #15 │ │ │ │ addseq r5, r3, r8, lsl #14 │ │ │ │ @ instruction: 0x009354d8 │ │ │ │ addseq r5, r3, r4, ror #8 │ │ │ │ addseq r5, r3, r0, lsl r4 │ │ │ │ @@ -298155,33 +298155,33 @@ │ │ │ │ addseq r4, r3, ip, ror #30 │ │ │ │ andeq r0, r3, r0, lsl #30 │ │ │ │ @ instruction: 0xf800000f │ │ │ │ addseq r4, r3, r8, lsr #29 │ │ │ │ addseq r4, r3, r0, lsl #27 │ │ │ │ muleq r0, r0, r0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r0, r8, ip, lsr #31 │ │ │ │ + strdeq r0, [r8], #-252 @ 0xffffff04 @ │ │ │ │ andeq r5, r0, r9, asr r1 │ │ │ │ @ instruction: 0x00934bb8 │ │ │ │ addseq r4, r3, ip, ror #22 │ │ │ │ mvnseq pc, #224, 30 @ 0x380 │ │ │ │ @ instruction: 0x009347b8 │ │ │ │ - @ instruction: 0x00680a9c │ │ │ │ + rsbeq r0, r8, ip, ror #21 │ │ │ │ andeq r0, r0, r7, asr #7 │ │ │ │ addseq r4, r3, r0, asr #13 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ addseq r4, r3, r4, lsr #10 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r0, r8, ip, asr #17 │ │ │ │ - @ instruction: 0x007b839c │ │ │ │ - rsbseq r8, fp, r0, lsr #6 │ │ │ │ - rsbeq r7, r7, ip, asr #22 │ │ │ │ - ldrsheq r8, [fp], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbeq r7, r7, r0, lsl #19 │ │ │ │ - @ instruction: 0x00677994 │ │ │ │ + rsbeq r0, r8, ip, lsl r9 │ │ │ │ + rsbseq r8, fp, ip, ror #7 │ │ │ │ + rsbseq r8, fp, r0, ror r3 │ │ │ │ + @ instruction: 0x00677b9c │ │ │ │ + rsbseq r8, fp, r8, asr #6 │ │ │ │ + ldrdeq r7, [r7], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq r7, r7, r4, ror #19 │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ ldr r2, [pc, #-72] @ 376398 │ │ │ │ lsr r3, r7, #21 │ │ │ │ and r2, r2, r7, lsl #5 │ │ │ │ lsl r3, r3, #22 │ │ │ │ lsr r7, r7, #31 │ │ │ │ add r6, r6, #69632 @ 0x11000 │ │ │ │ @@ -298390,15 +298390,15 @@ │ │ │ │ ldr r0, [pc, #-896] @ 3763a0 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, sl │ │ │ │ str r7, [sp, #8] │ │ │ │ str fp, [sp, #12] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3753c8 │ │ │ │ add r6, r6, #1744 @ 0x6d0 │ │ │ │ lsr r2, r7, #16 │ │ │ │ ldr r1, [pc, #-936] @ 3763a4 │ │ │ │ and r2, r2, #255 @ 0xff │ │ │ │ mov r0, r6 │ │ │ │ bl 3702b0 │ │ │ │ @@ -298514,15 +298514,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3759d8 │ │ │ │ ldr r0, [pc, #-1380] @ 3763b8 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a4324 │ │ │ │ + b 9a436c │ │ │ │ ldr r3, [r6, #1920] @ 0x780 │ │ │ │ bic r1, r1, #-2147483648 @ 0x80000000 │ │ │ │ sub r3, r3, sl │ │ │ │ cmp r3, r1 │ │ │ │ bcc 37536c │ │ │ │ ldr r3, [pc, #-1416] @ 3763bc │ │ │ │ ldr r2, [r6, #1748] @ 0x6d4 │ │ │ │ @@ -298662,15 +298662,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3773bc │ │ │ │ ldr r0, [pc, #2204] @ 377400 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a4324 │ │ │ │ + b 9a436c │ │ │ │ ldr r3, [pc, #2176] @ 3773f8 │ │ │ │ ldr r4, [r8, r3] │ │ │ │ ldr r3, [r4] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ bne 376c24 │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ bne 377060 │ │ │ │ @@ -298710,15 +298710,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3773bc │ │ │ │ ldr r0, [pc, #2028] @ 37740c │ │ │ │ add r0, pc, r0 │ │ │ │ b 376b64 │ │ │ │ ldr r0, [pc, #2020] @ 377410 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [r4] │ │ │ │ b 376b84 │ │ │ │ ldr sl, [r4, #1480] @ 0x5c8 │ │ │ │ str sl, [sp, #52] @ 0x34 │ │ │ │ add sl, sl, r6 │ │ │ │ mla sl, r9, sl, r7 │ │ │ │ add sl, fp, sl │ │ │ │ @@ -298751,15 +298751,15 @@ │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [pc, #1880] @ 377418 │ │ │ │ lsr r1, r3, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ and r1, r1, #255 @ 0xff │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a4324 │ │ │ │ + b 9a436c │ │ │ │ ldr r3, [pc, #1820] @ 3773f8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ b 376b84 │ │ │ │ cmp sl, #0 │ │ │ │ bne 376c7c │ │ │ │ ldrb r8, [r5, #3181] @ 0xc6d │ │ │ │ @@ -299126,15 +299126,15 @@ │ │ │ │ mla r2, r6, r8, r7 │ │ │ │ mul r3, r9, r0 │ │ │ │ add r0, r5, #1744 @ 0x6d0 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #0 │ │ │ │ add r0, r0, #8 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 70c378 │ │ │ │ + bl 70c3c0 │ │ │ │ b 376e10 │ │ │ │ ldr sl, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r4, #1464] @ 0x5b8 │ │ │ │ ldr r0, [sl] │ │ │ │ add r8, r2, r3 │ │ │ │ bl 2533e4 │ │ │ │ mov r9, r0 │ │ │ │ @@ -299144,15 +299144,15 @@ │ │ │ │ mla r2, r6, r9, r8 │ │ │ │ mul r3, sl, r0 │ │ │ │ add r0, r5, #1744 @ 0x6d0 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #0 │ │ │ │ add r0, r0, #8 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 70c378 │ │ │ │ + bl 70c3c0 │ │ │ │ b 377038 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ @@ -299207,51 +299207,51 @@ │ │ │ │ add r3, r3, #20 │ │ │ │ mov r0, r7 │ │ │ │ str r7, [sp] │ │ │ │ bl 25351c │ │ │ │ @ instruction: 0x009343f8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r4, r3, ip, lsr #7 │ │ │ │ - ldrsbeq r8, [fp], #-36 @ 0xffffffdc @ │ │ │ │ + rsbseq r8, fp, r4, lsr #6 │ │ │ │ andeq r5, r0, r6, asr #32 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ @ instruction: 0x009342dc │ │ │ │ - rsbeq r0, r8, r8, lsl #14 │ │ │ │ + rsbeq r0, r8, r8, asr r7 │ │ │ │ addseq r4, r3, r8, lsl #5 │ │ │ │ addseq r4, r3, r0, lsr #4 │ │ │ │ - rsbeq r0, r8, r8, lsr r6 │ │ │ │ - rsbeq r0, r8, r0, lsl #12 │ │ │ │ + rsbeq r0, r8, r8, lsl #13 │ │ │ │ + rsbeq r0, r8, r0, asr r6 │ │ │ │ addseq r4, r3, r4, lsl #3 │ │ │ │ - rsbeq r0, r8, r0, ror #11 │ │ │ │ + rsbeq r0, r8, r0, lsr r6 │ │ │ │ @ instruction: 0x00933db4 │ │ │ │ - strheq r0, [r8], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq r0, r8, ip, lsl #4 │ │ │ │ addseq r3, r3, ip, lsr sp │ │ │ │ - rsbeq r0, r8, ip, lsl #3 │ │ │ │ - rsbseq r7, fp, r8, lsr #19 │ │ │ │ - rsbeq r7, r7, r0, asr r1 │ │ │ │ + ldrdeq r0, [r8], #-28 @ 0xffffffe4 @ │ │ │ │ + ldrsheq r7, [fp], #-152 @ 0xffffff68 @ │ │ │ │ + rsbeq r7, r7, r0, lsr #3 │ │ │ │ andeq r0, r0, fp, lsr #3 │ │ │ │ │ │ │ │ 00377438 : │ │ │ │ ldr r0, [pc, #4] @ 377444 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldrheq r5, [r0], #-244 @ 0xffffff0c @ │ │ │ │ + rsbseq r6, r0, r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ 37747c │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757664 │ │ │ │ + bl 7576ac │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 757664 │ │ │ │ + bl 7576ac │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ pop {r4, lr} │ │ │ │ - b 757664 │ │ │ │ + b 7576ac │ │ │ │ addeq r8, r5, r8, lsr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #84] @ 3774ec │ │ │ │ mov r4, r1 │ │ │ │ @@ -299259,30 +299259,30 @@ │ │ │ │ ldr r1, [pc, #80] @ 3774f4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #9 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ str r3, [r0, #52] @ 0x34 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r7, fp, ip, ror #17 │ │ │ │ - strdeq sl, [r7], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbeq sl, r7, r0, lsl r6 │ │ │ │ + rsbseq r7, fp, ip, lsr r9 │ │ │ │ + rsbeq sl, r7, ip, asr #12 │ │ │ │ + rsbeq sl, r7, r0, ror #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #4] │ │ │ │ bl 3292ac │ │ │ │ @@ -299321,32 +299321,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r3, [pc, #60] @ 3775f8 │ │ │ │ ldr r1, [pc, #60] @ 3775fc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 75165c │ │ │ │ + bl 7516a4 │ │ │ │ ldr r1, [pc, #40] @ 377600 │ │ │ │ mov r2, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 74f8b8 │ │ │ │ - ldrsheq r7, [fp], #-124 @ 0xffffff84 @ │ │ │ │ - rsbeq r3, r6, r4, lsl #29 │ │ │ │ - strdeq ip, [sl], #-12 @ │ │ │ │ + b 74f900 │ │ │ │ + rsbseq r7, fp, ip, asr #16 │ │ │ │ + ldrdeq r3, [r6], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq ip, sl, ip, asr #2 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, lsl #8 │ │ │ │ addseq r2, r1, r0, lsr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -299358,71 +299358,71 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r5, #36 @ 0x24 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #47 @ 0x2f │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r1, [pc, #392] @ 3777d8 │ │ │ │ add r2, r5, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #50 @ 0x32 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r6 │ │ │ │ add r5, r5, #80 @ 0x50 │ │ │ │ ldr r9, [pc, #368] @ 3777dc │ │ │ │ mov sl, #1 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #1024 @ 0x400 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r1, [pc, #348] @ 3777e0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #53 @ 0x35 │ │ │ │ str r5, [sp] │ │ │ │ ldr r5, [pc, #332] @ 3777e4 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r4, #1040 @ 0x410 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r3, [pc, #312] @ 3777e8 │ │ │ │ str sl, [sp, #4] │ │ │ │ ldr fp, [r9, r3] │ │ │ │ mov r1, r5 │ │ │ │ add r3, r7, #20 │ │ │ │ mov r2, r8 │ │ │ │ str fp, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 75b888 │ │ │ │ + bl 75b8d0 │ │ │ │ mov r2, r8 │ │ │ │ add r3, r6, #20 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str fp, [sp] │ │ │ │ str sl, [sp, #4] │ │ │ │ - bl 75b888 │ │ │ │ + bl 75b8d0 │ │ │ │ ldr r3, [pc, #248] @ 3777ec │ │ │ │ mov r2, r4 │ │ │ │ ldr r8, [r9, r3] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ mov r3, r8 │ │ │ │ - bl 75bc30 │ │ │ │ + bl 75bc78 │ │ │ │ mov r0, r6 │ │ │ │ ldr r6, [pc, #220] @ 3777f0 │ │ │ │ mov r3, r8 │ │ │ │ mov r7, #0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 75bc30 │ │ │ │ + bl 75bc78 │ │ │ │ mov r2, r7 │ │ │ │ add r1, r4, #1072 @ 0x430 │ │ │ │ str r4, [r4, #1072] @ 0x430 │ │ │ │ str r7, [r4, #1084] @ 0x43c │ │ │ │ mov r0, r6 │ │ │ │ bl 329474 │ │ │ │ add r5, r4, #16384 @ 0x4000 │ │ │ │ @@ -299452,29 +299452,29 @@ │ │ │ │ cmp r1, r7 │ │ │ │ beq 3777c0 │ │ │ │ ldr r2, [pc, #68] @ 3777f4 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 70ee3c │ │ │ │ - bl 718728 │ │ │ │ + b 70ee84 │ │ │ │ + bl 718770 │ │ │ │ mov r1, r0 │ │ │ │ b 3777a8 │ │ │ │ - rsbseq r7, fp, r0, ror r7 │ │ │ │ - @ instruction: 0x0067fc98 │ │ │ │ - rsbeq pc, r7, ip, lsr #25 │ │ │ │ - @ instruction: 0x0067fc98 │ │ │ │ + rsbseq r7, fp, r0, asr #15 │ │ │ │ + rsbeq pc, r7, r8, ror #25 │ │ │ │ + strdeq pc, [r7], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq pc, r7, r8, ror #25 │ │ │ │ @ instruction: 0x009337b0 │ │ │ │ - rsbeq pc, r7, r0, lsl #25 │ │ │ │ - rsbseq r6, r5, ip, ror sl │ │ │ │ + ldrdeq pc, [r7], #-192 @ 0xffffff40 @ │ │ │ │ + rsbseq r6, r5, ip, asr #21 │ │ │ │ andeq r4, r0, r4, ror ip │ │ │ │ andeq r4, r0, ip, ror #13 │ │ │ │ andeq r0, r0, ip, lsl r5 │ │ │ │ - rsbseq r6, r5, r0, ror #18 │ │ │ │ + ldrheq r6, [r5], #-144 @ 0xffffff70 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr lr, [pc, #272] @ 377920 │ │ │ │ adds r3, r2, r3 │ │ │ │ adc r3, r3, #0 │ │ │ │ @@ -299558,15 +299558,15 @@ │ │ │ │ ldr r1, [pc, #112] @ 3779c0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #80 @ 0x50 │ │ │ │ mov r3, #53 @ 0x35 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ cmp r4, #20 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ bne 3779a8 │ │ │ │ add r0, r0, #17664 @ 0x4500 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r0, #76 @ 0x4c │ │ │ │ @@ -299579,33 +299579,33 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #20] @ 3779c4 │ │ │ │ mov r1, #20 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 51405c │ │ │ │ - rsbseq r7, fp, r4, asr r4 │ │ │ │ - rsbeq pc, r7, r8, ror #18 │ │ │ │ - rsbeq pc, r7, r8, lsr #19 │ │ │ │ - rsbeq pc, r7, r4, ror r9 @ │ │ │ │ + rsbseq r7, fp, r4, lsr #9 │ │ │ │ + strheq pc, [r7], #-152 @ 0xffffff68 @ │ │ │ │ + strdeq pc, [r7], #-152 @ 0xffffff68 @ │ │ │ │ + rsbeq pc, r7, r4, asr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #104] @ 377a48 │ │ │ │ ldr r2, [pc, #104] @ 377a4c │ │ │ │ ldr r1, [pc, #104] @ 377a50 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #47 @ 0x2f │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r3, #1 │ │ │ │ mov r1, #65536 @ 0x10000 │ │ │ │ add r2, r0, #16384 @ 0x4000 │ │ │ │ str r3, [r0, #1160] @ 0x488 │ │ │ │ str r1, [r0, #1156] @ 0x484 │ │ │ │ strb r3, [r0, #1088] @ 0x440 │ │ │ │ str r3, [r2, #1312] @ 0x520 │ │ │ │ @@ -299615,17 +299615,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r7, fp, ip, lsr #7 │ │ │ │ - ldrdeq pc, [r7], #-128 @ 0xffffff80 @ │ │ │ │ - rsbeq pc, r7, r4, ror #17 │ │ │ │ + ldrsheq r7, [fp], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbeq pc, r7, r0, lsr #18 │ │ │ │ + rsbeq pc, r7, r4, lsr r9 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #132] @ 377af0 │ │ │ │ mov r5, r1 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -299634,15 +299634,15 @@ │ │ │ │ ldr r2, [pc, #120] @ 377af8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ mov r3, #50 @ 0x32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r3, [r0, #20] │ │ │ │ add r2, r3, #16384 @ 0x4000 │ │ │ │ ldr r1, [r2, #1308] @ 0x51c │ │ │ │ tst r1, #1 │ │ │ │ beq 377abc │ │ │ │ ldr r2, [r2, #1312] @ 0x520 │ │ │ │ tst r2, #3 │ │ │ │ @@ -299657,17 +299657,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r7, fp, r4, lsr #6 │ │ │ │ - rsbeq pc, r7, ip, asr r8 @ │ │ │ │ - rsbeq pc, r7, r8, lsr r8 @ │ │ │ │ + rsbseq r7, fp, r4, ror r3 │ │ │ │ + rsbeq pc, r7, ip, lsr #17 │ │ │ │ + rsbeq pc, r7, r8, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #264] @ 377c1c │ │ │ │ ldr r7, [pc, #264] @ 377c20 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -299676,47 +299676,47 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r5, #36 @ 0x24 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #47 @ 0x2f │ │ │ │ mov r6, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r2, [pc, #224] @ 377c28 │ │ │ │ ldr r1, [pc, #224] @ 377c2c │ │ │ │ add r5, r5, #112 @ 0x70 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, #96 @ 0x60 │ │ │ │ mov r9, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r2, [pc, #184] @ 377c30 │ │ │ │ ldr r1, [pc, #184] @ 377c34 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r4, #1024 @ 0x400 │ │ │ │ mov r3, #24 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75b5bc │ │ │ │ + bl 75b604 │ │ │ │ ldr r2, [pc, #152] @ 377c38 │ │ │ │ ldr r1, [pc, #152] @ 377c3c │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ add r2, r4, #1040 @ 0x410 │ │ │ │ mov r3, #24 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75b5bc │ │ │ │ + bl 75b604 │ │ │ │ add r1, r4, #1072 @ 0x430 │ │ │ │ mov r0, r5 │ │ │ │ add r1, r1, #8 │ │ │ │ bl 33ff8c │ │ │ │ add r1, r4, #17408 @ 0x4400 │ │ │ │ mov r0, r5 │ │ │ │ add r1, r1, #208 @ 0xd0 │ │ │ │ @@ -299726,29 +299726,29 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r7, r4, #752 @ 0x2f0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov r3, r4 │ │ │ │ add r2, r2, #156 @ 0x9c │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 7067cc │ │ │ │ + bl 706814 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 34008c │ │ │ │ - rsbseq r7, fp, ip, ror r2 │ │ │ │ - strheq pc, [r7], #-120 @ 0xffffff88 @ │ │ │ │ - @ instruction: 0x0067f790 │ │ │ │ - strheq r6, [r7], #-160 @ 0xffffff60 @ │ │ │ │ - rsbeq r6, r7, r0, asr #21 │ │ │ │ - rsbeq pc, r7, r0, ror r7 @ │ │ │ │ - ldrdeq pc, [r7], #-120 @ 0xffffff88 @ │ │ │ │ - rsbeq pc, r7, r4, ror #14 │ │ │ │ - strheq pc, [r7], #-124 @ 0xffffff84 @ │ │ │ │ + rsbseq r7, fp, ip, asr #5 │ │ │ │ + rsbeq pc, r7, r8, lsl #16 │ │ │ │ + rsbeq pc, r7, r0, ror #15 │ │ │ │ + rsbeq r6, r7, r0, lsl #22 │ │ │ │ + rsbeq r6, r7, r0, lsl fp │ │ │ │ + rsbeq pc, r7, r0, asr #15 │ │ │ │ + rsbeq pc, r7, r8, lsr #16 │ │ │ │ + strheq pc, [r7], #-116 @ 0xffffff8c @ │ │ │ │ + rsbeq pc, r7, ip, lsl #16 │ │ │ │ umulleq r8, r5, ip, r7 │ │ │ │ ldr r2, [r0, #88] @ 0x58 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #84] @ 0x54 │ │ │ │ and r1, r2, #28672 @ 0x7000 │ │ │ │ orr r1, r1, #8192 @ 0x2000 │ │ │ │ lsr ip, r0, #16 │ │ │ │ @@ -299756,15 +299756,15 @@ │ │ │ │ and ip, ip, #255 @ 0xff │ │ │ │ orr r2, r2, #8192 @ 0x2000 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ str ip, [r3, #80] @ 0x50 │ │ │ │ str r2, [r3, #88] @ 0x58 │ │ │ │ - b 753adc │ │ │ │ + b 753b24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #908] @ 378028 │ │ │ │ mov r5, r3 │ │ │ │ @@ -299787,27 +299787,27 @@ │ │ │ │ add r4, sp, #80 @ 0x50 │ │ │ │ mov r3, #0 │ │ │ │ stm r4, {r0, r1} │ │ │ │ mov r2, #0 │ │ │ │ strd r2, [sp, #56] @ 0x38 │ │ │ │ strd r2, [sp, #64] @ 0x40 │ │ │ │ ldr sl, [r9], #24 │ │ │ │ - bl 9a2ec0 │ │ │ │ + bl 9a2f08 │ │ │ │ ldr r7, [pc, #812] @ 378030 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ bne 377d2c │ │ │ │ ldr r3, [pc, #788] @ 378034 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ ldr sl, [sl, #940] @ 0x3ac │ │ │ │ str sl, [sp, #52] @ 0x34 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ add ip, sp, #12 │ │ │ │ stm ip, {r0, r1} │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ mov lr, #0 │ │ │ │ @@ -299817,15 +299817,15 @@ │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ mov fp, #0 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp] │ │ │ │ strd sl, [sp, #56] @ 0x38 │ │ │ │ str lr, [sp, #8] │ │ │ │ - bl 714e24 │ │ │ │ + bl 714e6c │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ sub r3, r1, #56 @ 0x38 │ │ │ │ orrs r3, r3, r2 │ │ │ │ mov sl, r0 │ │ │ │ beq 377e78 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ @@ -299838,17 +299838,17 @@ │ │ │ │ strd r8, [sp, #24] │ │ │ │ mov r8, #56 @ 0x38 │ │ │ │ mov r9, #0 │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r8, [sp, #16] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 718884 │ │ │ │ + bl 7188cc │ │ │ │ mov r8, r0 │ │ │ │ - bl 9a2ec0 │ │ │ │ + bl 9a2f08 │ │ │ │ ldr r5, [r0, #8] │ │ │ │ mov r9, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 378004 │ │ │ │ sub r5, r5, #1 │ │ │ │ cmp r5, #0 │ │ │ │ str r5, [r0, #8] │ │ │ │ @@ -299869,69 +299869,69 @@ │ │ │ │ add sp, sp, #108 @ 0x6c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ str r5, [r9] │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ ldrb r3, [r9, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ beq 377df0 │ │ │ │ strb r5, [r9, #4] │ │ │ │ ldr r3, [pc, #468] @ 37803c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ - bl 994b4c │ │ │ │ + bl 994b94 │ │ │ │ b 377df0 │ │ │ │ ldrb r3, [r0, #25] │ │ │ │ cmp r3, #0 │ │ │ │ beq 377f08 │ │ │ │ ldrb r3, [r0, #20] │ │ │ │ cmp r3, #0 │ │ │ │ beq 377f08 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ ldr r0, [sl, #32] │ │ │ │ - bl 717f78 │ │ │ │ + bl 717fc0 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 2542fc │ │ │ │ - bl 9a2ec0 │ │ │ │ + bl 9a2f08 │ │ │ │ ldr r4, [r0, #8] │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, #0 │ │ │ │ beq 378004 │ │ │ │ sub r4, r4, #1 │ │ │ │ cmp r4, #0 │ │ │ │ str r4, [r0, #8] │ │ │ │ bne 377df8 │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ str r4, [r5] │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ beq 377df8 │ │ │ │ strb r4, [r5, #4] │ │ │ │ ldr r3, [pc, #324] @ 37803c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ - bl 994b4c │ │ │ │ + bl 994b94 │ │ │ │ b 377df8 │ │ │ │ ldrb r3, [sl, #21] │ │ │ │ cmp r3, #0 │ │ │ │ beq 377d8c │ │ │ │ mov r0, sl │ │ │ │ - bl 7097cc │ │ │ │ + bl 709814 │ │ │ │ cmp r0, #0 │ │ │ │ beq 377e90 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ b 377d8c │ │ │ │ ldr r3, [pc, #264] @ 378040 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -299967,27 +299967,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [r4, #4] │ │ │ │ str r1, [r4, #8] │ │ │ │ str r1, [r4, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 378050 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 377f44 │ │ │ │ ldr r0, [pc, #96] @ 378054 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 377f44 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #76] @ 378058 │ │ │ │ ldr r1, [pc, #76] @ 37805c │ │ │ │ ldr r0, [pc, #76] @ 378060 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -300001,19 +300001,19 @@ │ │ │ │ andeq r3, r0, r4, lsl lr │ │ │ │ addseq r3, r3, r8, lsl r0 │ │ │ │ andeq r1, r0, r4, lsr #23 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r2, r0, ip, asr #9 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - strheq pc, [r7], #-56 @ 0xffffffc8 @ │ │ │ │ - ldrdeq pc, [r7], #-60 @ 0xffffffc4 @ │ │ │ │ - rsbseq r6, fp, r0, lsl #27 │ │ │ │ - @ instruction: 0x00670690 │ │ │ │ - rsbeq r0, r7, r4, lsr #13 │ │ │ │ + rsbeq pc, r7, r8, lsl #8 │ │ │ │ + rsbeq pc, r7, ip, lsr #8 │ │ │ │ + ldrsbeq r6, [fp], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq r0, r7, r0, ror #13 │ │ │ │ + strdeq r0, [r7], #-100 @ 0xffffff9c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr ip, [pc, #508] @ 378278 │ │ │ │ mov r8, r1 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -300023,30 +300023,30 @@ │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r3 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #50 @ 0x32 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr lr, [r0, #20] │ │ │ │ add r4, lr, #16384 @ 0x4000 │ │ │ │ ldr r1, [r4, #1308] @ 0x51c │ │ │ │ ldr r2, [r4, #1312] @ 0x520 │ │ │ │ ands fp, r1, #1 │ │ │ │ beq 3780d0 │ │ │ │ ands fp, r2, #3 │ │ │ │ movne fp, #0 │ │ │ │ beq 378108 │ │ │ │ and r2, r2, r1 │ │ │ │ tst r2, #28672 @ 0x7000 │ │ │ │ ldr r0, [r4, #1232] @ 0x4d0 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - bl 753adc │ │ │ │ + bl 753b24 │ │ │ │ mov r0, fp │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -300076,15 +300076,15 @@ │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r3, sl, #224 @ 0xe0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, ip, #924 @ 0x39c │ │ │ │ mov r3, #0 │ │ │ │ - bl 718e20 │ │ │ │ + bl 718e68 │ │ │ │ ldr r2, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r4, #1324] @ 0x52c │ │ │ │ strb r7, [r4, #1240] @ 0x4d8 │ │ │ │ cmp r2, r3 │ │ │ │ ldr r2, [r4, #1248] @ 0x4e0 │ │ │ │ str r2, [r4, #1316] @ 0x524 │ │ │ │ beq 378268 │ │ │ │ @@ -300115,15 +300115,15 @@ │ │ │ │ str r5, [sp, #16] │ │ │ │ ldm r1, {r0, r1} │ │ │ │ sub r6, r6, r5 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r1, r8, fp │ │ │ │ add r0, ip, #924 @ 0x39c │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 718e20 │ │ │ │ + bl 718e68 │ │ │ │ cmp r7, #0 │ │ │ │ add fp, fp, r5 │ │ │ │ beq 378128 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ bl 3774f8 │ │ │ │ mov r2, #20 │ │ │ │ add r1, sl, #332 @ 0x14c │ │ │ │ @@ -300139,17 +300139,17 @@ │ │ │ │ orr r2, r2, #1 │ │ │ │ str r2, [r4, #1312] @ 0x520 │ │ │ │ b 378250 │ │ │ │ ldr r2, [r4, #1312] @ 0x520 │ │ │ │ orr r2, r2, #2 │ │ │ │ str r2, [r4, #1312] @ 0x520 │ │ │ │ b 378250 │ │ │ │ - rsbseq r6, fp, r4, lsl sp │ │ │ │ - rsbeq pc, r7, r0, asr r2 @ │ │ │ │ - rsbeq pc, r7, ip, lsr #4 │ │ │ │ + rsbseq r6, fp, r4, ror #26 │ │ │ │ + rsbeq pc, r7, r0, lsr #5 │ │ │ │ + rsbeq pc, r7, ip, ror r2 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr lr, [pc, #1008] @ 37868c │ │ │ │ adds r1, r2, r3 │ │ │ │ adc r1, r1, #0 │ │ │ │ @@ -300231,15 +300231,15 @@ │ │ │ │ ldr r0, [r3, #1080] @ 0x438 │ │ │ │ and r2, r2, r1 │ │ │ │ tst r2, #28672 @ 0x7000 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 753adc │ │ │ │ + b 753b24 │ │ │ │ add r1, r4, r4, lsl #7 │ │ │ │ add r1, r4, r1, lsl #3 │ │ │ │ add r1, r4, r1, lsl #1 │ │ │ │ add r1, fp, r1, lsl #3 │ │ │ │ ldr r0, [r1, #1160] @ 0x488 │ │ │ │ cmp r4, #0 │ │ │ │ bic r2, r0, #2 │ │ │ │ @@ -300307,15 +300307,15 @@ │ │ │ │ str r4, [sp, #16] │ │ │ │ ldm r7, {r0, r1} │ │ │ │ mov r2, r6 │ │ │ │ stm r8, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, ip, #924 @ 0x39c │ │ │ │ - bl 718cf8 │ │ │ │ + bl 718d40 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ cmp r5, #16384 @ 0x4000 │ │ │ │ movhi r3, #0 │ │ │ │ andls r3, r3, #1 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, fp │ │ │ │ @@ -300342,15 +300342,15 @@ │ │ │ │ add r2, r2, #8 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r5, #0 │ │ │ │ mov r2, #-2147483648 @ 0x80000000 │ │ │ │ str r2, [fp, #1124] @ 0x464 │ │ │ │ ldr r2, [fp, #1164] @ 0x48c │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 718e20 │ │ │ │ + bl 718e68 │ │ │ │ ldr r2, [fp, #1164] @ 0x48c │ │ │ │ ldr r3, [fp, #1172] @ 0x494 │ │ │ │ cmp r2, r3 │ │ │ │ ldr r2, [fp, #1096] @ 0x448 │ │ │ │ str r2, [fp, #1164] @ 0x48c │ │ │ │ bne 37845c │ │ │ │ ldr r2, [fp, #1160] @ 0x488 │ │ │ │ @@ -300404,15 +300404,15 @@ │ │ │ │ ldr r8, [sp, #60] @ 0x3c │ │ │ │ str r2, [fp, #1160] @ 0x488 │ │ │ │ b 3783b8 │ │ │ │ bge fee23140 <__bss_end__@@Base+0xfe05a4a8> │ │ │ │ ldrsheq pc, [pc], #-255 @ │ │ │ │ ldr r0, [pc, #4] @ 3786a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757664 │ │ │ │ + b 7576ac │ │ │ │ @ instruction: 0x00857db8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ lsr r1, r2, #12 │ │ │ │ orr r1, r1, r3, lsl #20 │ │ │ │ @@ -300462,15 +300462,15 @@ │ │ │ │ ldr r1, [pc, #968] @ 378b38 │ │ │ │ ldr r0, [pc, #968] @ 378b3c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, r1, #40 @ 0x28 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3787a0 │ │ │ │ ldr r3, [pc, #928] @ 378b34 │ │ │ │ ldr r3, [lr, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ bne 37899c │ │ │ │ mov r0, #0 │ │ │ │ @@ -300485,15 +300485,15 @@ │ │ │ │ tst r2, #2048 @ 0x800 │ │ │ │ beq 3787a0 │ │ │ │ ldr r1, [pc, #876] @ 378b40 │ │ │ │ ldr r0, [pc, #876] @ 378b44 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3787a0 │ │ │ │ subs r2, r3, #260 @ 0x104 │ │ │ │ sbc r1, r1, r1 │ │ │ │ cmp r2, #25 │ │ │ │ sbcs r1, r1, #0 │ │ │ │ bcs 378754 │ │ │ │ subs r1, r3, #260 @ 0x104 │ │ │ │ @@ -300601,15 +300601,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #424] @ 378b4c │ │ │ │ ldr r0, [pc, #424] @ 378b50 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, ip │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3787a0 │ │ │ │ add ip, ip, ip, lsl #3 │ │ │ │ add ip, r0, ip, lsl #3 │ │ │ │ ldr r0, [ip, #968] @ 0x3c8 │ │ │ │ ldr r1, [ip, #972] @ 0x3cc │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -300623,15 +300623,15 @@ │ │ │ │ ldr r1, [pc, #352] @ 378b54 │ │ │ │ ldr r0, [pc, #352] @ 378b58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, r1, #20 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3787a0 │ │ │ │ ldr r2, [pc, #324] @ 378b5c │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #28 │ │ │ │ bhi 378754 │ │ │ │ add r2, r2, r3 │ │ │ │ ldrsh r2, [r2, r3] │ │ │ │ @@ -300699,24 +300699,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ addseq r2, r3, r4, asr r7 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ - rsbseq r6, fp, r4, lsr #14 │ │ │ │ - rsbeq lr, r7, r0, lsl #26 │ │ │ │ - rsbseq r6, fp, r0, asr #13 │ │ │ │ - rsbeq lr, r7, r8, asr #25 │ │ │ │ - rsbseq r6, fp, ip, lsl #12 │ │ │ │ + rsbseq r6, fp, r4, ror r7 │ │ │ │ + rsbeq lr, r7, r0, asr sp │ │ │ │ + rsbseq r6, fp, r0, lsl r7 │ │ │ │ + rsbeq lr, r7, r8, lsl sp │ │ │ │ + rsbseq r6, fp, ip, asr r6 │ │ │ │ + rsbseq r6, fp, r0, asr #10 │ │ │ │ + ldrdeq lr, [r7], #-172 @ 0xffffff54 @ │ │ │ │ ldrsheq r6, [fp], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbeq lr, r7, ip, lsl #21 │ │ │ │ - rsbseq r6, fp, r0, lsr #9 │ │ │ │ - rsbeq lr, r7, r4, asr sl │ │ │ │ - rsbseq r6, fp, r6, lsr #8 │ │ │ │ + rsbeq lr, r7, r4, lsr #21 │ │ │ │ + rsbseq r6, fp, r6, ror r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3904] @ 0xf40 │ │ │ │ ldr ip, [pc, #1896] @ 3792e0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #1892] @ 3792e4 │ │ │ │ @@ -300825,15 +300825,15 @@ │ │ │ │ ldr r0, [pc, #1516] @ 379308 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, ip │ │ │ │ add r1, r1, #60 @ 0x3c │ │ │ │ add sp, sp, #156 @ 0x9c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a4324 │ │ │ │ + b 9a436c │ │ │ │ subs r0, r2, #264 @ 0x108 │ │ │ │ sbc r6, r6, #0 │ │ │ │ cmp r0, #17 │ │ │ │ sbcs r6, r6, #0 │ │ │ │ bcs 378d58 │ │ │ │ ldr r1, [pc, #1468] @ 37930c │ │ │ │ lsr r1, r1, r0 │ │ │ │ @@ -300857,15 +300857,15 @@ │ │ │ │ ldr r0, [pc, #1404] @ 379318 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, r1, #80 @ 0x50 │ │ │ │ add sp, sp, #156 @ 0x9c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a4324 │ │ │ │ + b 9a436c │ │ │ │ add r4, r4, r4, lsl #3 │ │ │ │ add r4, r5, r4, lsl #3 │ │ │ │ str r1, [r4, #976] @ 0x3d0 │ │ │ │ str lr, [r4, #980] @ 0x3d4 │ │ │ │ b 378c98 │ │ │ │ subs r0, r2, #260 @ 0x104 │ │ │ │ sbc r1, r1, r1 │ │ │ │ @@ -300963,25 +300963,25 @@ │ │ │ │ ldr r3, [pc, #1004] @ 379330 │ │ │ │ add r6, r5, r4, lsl #3 │ │ │ │ bics r3, r3, r7 │ │ │ │ ldr r0, [r6, #920] @ 0x398 │ │ │ │ moveq r1, #1 │ │ │ │ movne r1, #0 │ │ │ │ and r8, r7, #32768 @ 0x8000 │ │ │ │ - bl 753adc │ │ │ │ + bl 753b24 │ │ │ │ cmp r8, #0 │ │ │ │ ldr r0, [r6, #924] @ 0x39c │ │ │ │ beq 378f7c │ │ │ │ add r3, r9, r4 │ │ │ │ add r3, r5, r3, lsl #3 │ │ │ │ ldr r3, [r3, #952] @ 0x3b8 │ │ │ │ cmp r3, #0 │ │ │ │ blt 379220 │ │ │ │ mov r1, #0 │ │ │ │ - bl 753adc │ │ │ │ + bl 753b24 │ │ │ │ add r3, r9, r4 │ │ │ │ add r3, r5, r3, lsl #3 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r3, #1016] @ 0x3f8 │ │ │ │ b 378c98 │ │ │ │ cmp r0, #0 │ │ │ │ str r1, [r3, #952] @ 0x3b8 │ │ │ │ @@ -301039,15 +301039,15 @@ │ │ │ │ mov r3, #1 │ │ │ │ lsl sl, r3, sl │ │ │ │ asr fp, sl, #31 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ - bl 9d9fdc │ │ │ │ + bl 9da024 │ │ │ │ mov ip, #1 │ │ │ │ str ip, [r8, #1016] @ 0x3f8 │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ str ip, [r8, #984] @ 0x3d8 │ │ │ │ ldr ip, [sp, #20] │ │ │ │ ldr lr, [sp, #32] │ │ │ │ bic r7, r7, #-1073741824 @ 0xc0000000 │ │ │ │ @@ -301079,20 +301079,20 @@ │ │ │ │ str r9, [sp, #64] @ 0x40 │ │ │ │ mov r9, r6 │ │ │ │ ldr r6, [sp, #68] @ 0x44 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #8] │ │ │ │ strd sl, [sp] │ │ │ │ - bl 719318 │ │ │ │ + bl 719360 │ │ │ │ mov ip, #1 │ │ │ │ ldrd r0, [r7] │ │ │ │ mov r2, r4 │ │ │ │ stm sp, {sl, fp, ip} │ │ │ │ - bl 719318 │ │ │ │ + bl 719360 │ │ │ │ ldr r0, [r8, #1008] @ 0x3f0 │ │ │ │ ldr r1, [r8, #1012] @ 0x3f4 │ │ │ │ adds r0, sl, r0 │ │ │ │ adc r1, fp, r1 │ │ │ │ str r0, [r8, #1008] @ 0x3f0 │ │ │ │ str r1, [r8, #1012] @ 0x3f4 │ │ │ │ ldr r2, [r7] │ │ │ │ @@ -301142,39 +301142,39 @@ │ │ │ │ ldr r7, [r3, #952] @ 0x3b8 │ │ │ │ mov r2, #3 │ │ │ │ bic r7, r7, #2 │ │ │ │ orr r7, r7, #1073741824 @ 0x40000000 │ │ │ │ str r2, [r3, #1016] @ 0x3f8 │ │ │ │ b 379054 │ │ │ │ mov r1, #1 │ │ │ │ - bl 753adc │ │ │ │ + bl 753b24 │ │ │ │ b 378f84 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ mov r6, #72 @ 0x48 │ │ │ │ mla r6, r4, r6, r5 │ │ │ │ ldr fp, [sp, #36] @ 0x24 │ │ │ │ ldr r8, [sp, #52] @ 0x34 │ │ │ │ mov sl, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r7, r6, #1008 @ 0x3f0 │ │ │ │ mov r3, #0 │ │ │ │ str r8, [sp, #4] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, fp │ │ │ │ ldrd r0, [r7] │ │ │ │ - bl 719318 │ │ │ │ + bl 719360 │ │ │ │ mov r3, #1 │ │ │ │ str sl, [sp] │ │ │ │ str r8, [sp, #4] │ │ │ │ mov sl, r8 │ │ │ │ add r8, r6, #1000 @ 0x3e8 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, fp │ │ │ │ ldrd r0, [r8] │ │ │ │ - bl 719318 │ │ │ │ + bl 719360 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r6, #1008] @ 0x3f0 │ │ │ │ ldr r2, [r6, #1012] @ 0x3f4 │ │ │ │ adds r3, r3, r0 │ │ │ │ adc r2, r2, sl │ │ │ │ str r3, [r6, #1008] @ 0x3f0 │ │ │ │ ldr r3, [r6, #1000] @ 0x3e8 │ │ │ │ @@ -301194,29 +301194,29 @@ │ │ │ │ str r3, [r6, #996] @ 0x3e4 │ │ │ │ b 3791b4 │ │ │ │ addseq r2, r3, r0, lsr #5 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r2, r3, r4, lsl #5 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ @ instruction: 0x009321d0 │ │ │ │ - rsbseq r6, fp, r4, lsr #4 │ │ │ │ - rsbeq lr, r7, r4, lsl #16 │ │ │ │ + rsbseq r6, fp, r4, ror r2 │ │ │ │ + rsbeq lr, r7, r4, asr r8 │ │ │ │ addseq r2, r3, ip, ror r1 │ │ │ │ addseq r2, r3, r8, lsr #2 │ │ │ │ - rsbseq r6, fp, ip, ror r1 │ │ │ │ - rsbeq lr, r7, r8, lsr #15 │ │ │ │ + rsbseq r6, fp, ip, asr #3 │ │ │ │ + strdeq lr, [r7], #-120 @ 0xffffff88 @ │ │ │ │ andeq r0, r1, r1, lsl #2 │ │ │ │ addseq r2, r3, r8, lsr #1 │ │ │ │ - ldrsheq r6, [fp], #-12 @ │ │ │ │ - strheq lr, [r7], #-100 @ 0xffffff9c @ │ │ │ │ + rsbseq r6, fp, ip, asr #2 │ │ │ │ + rsbeq lr, r7, r4, lsl #14 │ │ │ │ tsteq r1, r1, lsl r1 │ │ │ │ - rsbseq r6, fp, r0, lsl #1 │ │ │ │ + ldrsbeq r6, [fp], #-0 @ │ │ │ │ addseq r1, r3, r0, asr #30 │ │ │ │ - @ instruction: 0x007b5f94 │ │ │ │ - rsbeq lr, r7, r0, lsr r5 │ │ │ │ + rsbseq r5, fp, r4, ror #31 │ │ │ │ + rsbeq lr, r7, r0, lsl #11 │ │ │ │ andmi r4, r0, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 3793a8 │ │ │ │ ldr r2, [pc, #92] @ 3793ac │ │ │ │ @@ -301224,33 +301224,33 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #120 @ 0x78 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #60] @ 3793b4 │ │ │ │ ldr r3, [pc, #60] @ 3793b8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r5, fp, r4, asr #22 │ │ │ │ - rsbeq r2, r6, r8, asr #1 │ │ │ │ - rsbeq sl, sl, r4, asr #6 │ │ │ │ - rsbeq lr, r7, r0, ror r1 │ │ │ │ + @ instruction: 0x007b5b94 │ │ │ │ + rsbeq r2, r6, r8, lsl r1 │ │ │ │ + @ instruction: 0x006aa394 │ │ │ │ + rsbeq lr, r7, r0, asr #3 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #232] @ 3794bc │ │ │ │ ldr r8, [pc, #232] @ 3794c0 │ │ │ │ @@ -301260,15 +301260,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r6, #136 @ 0x88 │ │ │ │ mov r1, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #456 @ 0x1c8 │ │ │ │ mov r7, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r9, #0 │ │ │ │ str r8, [sp] │ │ │ │ ldr r2, [pc, #184] @ 3794c8 │ │ │ │ mov r8, #1048576 @ 0x100000 │ │ │ │ strd r8, [sp, #8] │ │ │ │ ldr r9, [pc, #176] @ 3794cc │ │ │ │ ldr r8, [pc, #176] @ 3794d0 │ │ │ │ @@ -301278,118 +301278,118 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ add r6, r6, #156 @ 0x9c │ │ │ │ add r4, r0, #752 @ 0x2f0 │ │ │ │ mov r5, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7067cc │ │ │ │ + bl 706814 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ str r6, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r1, r4 │ │ │ │ bl 34008c │ │ │ │ add r4, r5, #920 @ 0x398 │ │ │ │ add r5, r5, #952 @ 0x3b8 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ str r6, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r1, r4 │ │ │ │ add r4, r4, #4 │ │ │ │ bl 33ff8c │ │ │ │ cmp r4, r5 │ │ │ │ bne 379470 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - rsbseq r5, fp, r0, asr #21 │ │ │ │ - rsbeq lr, r7, r0, asr #2 │ │ │ │ - rsbeq lr, r7, ip, lsl r1 │ │ │ │ + rsbseq r5, fp, r0, lsl fp │ │ │ │ + @ instruction: 0x0067e190 │ │ │ │ + rsbeq lr, r7, ip, ror #2 │ │ │ │ addeq r7, r5, r4, lsr r0 │ │ │ │ - ldrdeq r5, [r7], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbeq r5, r7, ip, ror #3 │ │ │ │ + rsbeq r5, r7, r8, lsr #4 │ │ │ │ + rsbeq r5, r7, ip, lsr r2 │ │ │ │ ldr r0, [pc, #4] @ 3794e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757664 │ │ │ │ + b 7576ac │ │ │ │ ldrdeq r6, [r5], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #140] @ 379588 │ │ │ │ ldr r2, [pc, #140] @ 37958c │ │ │ │ ldr r1, [pc, #140] @ 379590 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r1, [pc, #112] @ 379594 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74f8b8 │ │ │ │ + bl 74f900 │ │ │ │ ldr r3, [pc, #96] @ 379598 │ │ │ │ ldr r2, [pc, #96] @ 37959c │ │ │ │ ldr r1, [pc, #96] @ 3795a0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [r4, #72] @ 0x48 │ │ │ │ - bl 75165c │ │ │ │ + bl 7516a4 │ │ │ │ ldr r3, [pc, #64] @ 3795a4 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrheq r5, [fp], #-172 @ 0xffffff54 @ │ │ │ │ - rsbeq r1, r6, r4, lsl pc │ │ │ │ - @ instruction: 0x006aa190 │ │ │ │ + rsbseq r5, fp, ip, lsl #22 │ │ │ │ + rsbeq r1, r6, r4, ror #30 │ │ │ │ + rsbeq sl, sl, r0, ror #3 │ │ │ │ addseq r0, r1, r4, lsl r2 │ │ │ │ addeq r6, r5, r8, ror pc │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - rsbeq sp, r7, ip, asr #31 │ │ │ │ + rsbeq lr, r7, ip, lsl r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #156] @ 37965c │ │ │ │ ldr r2, [pc, #156] @ 379660 │ │ │ │ ldr r1, [pc, #156] @ 379664 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r4, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r5, #0 │ │ │ │ add r2, r0, #1248 @ 0x4e0 │ │ │ │ str r3, [r0, #1176] @ 0x498 │ │ │ │ str r3, [r0, #1180] @ 0x49c │ │ │ │ str r3, [r0, #1184] @ 0x4a0 │ │ │ │ @@ -301412,17 +301412,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrsheq r5, [fp], #-156 @ 0xffffff64 @ │ │ │ │ - rsbeq sp, r7, r8, ror #30 │ │ │ │ - rsbeq sp, r7, r4, lsl #31 │ │ │ │ + rsbseq r5, fp, ip, asr #20 │ │ │ │ + strheq sp, [r7], #-248 @ 0xffffff08 @ │ │ │ │ + ldrdeq sp, [r7], #-244 @ 0xffffff0c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r7, [pc, #336] @ 3797d0 │ │ │ │ ldr r5, [pc, #336] @ 3797d4 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -301431,15 +301431,15 @@ │ │ │ │ add r3, r7, #40 @ 0x28 │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #22 │ │ │ │ mov r8, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov sl, #256 @ 0x100 │ │ │ │ ldr r2, [pc, #292] @ 3797dc │ │ │ │ mov fp, #0 │ │ │ │ strd sl, [sp, #8] │ │ │ │ ldr r9, [pc, #284] @ 3797e0 │ │ │ │ ldr sl, [pc, #284] @ 3797e4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -301449,34 +301449,34 @@ │ │ │ │ add sl, pc, sl │ │ │ │ add r7, r7, #52 @ 0x34 │ │ │ │ str r5, [sp] │ │ │ │ add r4, r0, #752 @ 0x2f0 │ │ │ │ mov r3, r0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7067cc │ │ │ │ + bl 706814 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ str r7, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r1, r4 │ │ │ │ bl 34008c │ │ │ │ ldr r3, [r6, #1252] @ 0x4e4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 37975c │ │ │ │ add r5, r6, #920 @ 0x398 │ │ │ │ mov r4, #0 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ str r7, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r1, r5 │ │ │ │ bl 33ff8c │ │ │ │ ldr r3, [r6, #1252] @ 0x4e4 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ bcc 379728 │ │ │ │ @@ -301488,40 +301488,40 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ add r4, r4, #68 @ 0x44 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r1, [pc, #92] @ 3797f4 │ │ │ │ ldr r2, [r6, #1252] @ 0x4e4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 32b39c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ add r1, r6, #1040 @ 0x410 │ │ │ │ add r1, r1, #8 │ │ │ │ ldr r2, [r6, #1252] @ 0x4e4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 32b54c │ │ │ │ - rsbseq r5, fp, r0, asr #18 │ │ │ │ - rsbeq sp, r7, r8, asr #29 │ │ │ │ - rsbeq sp, r7, r4, lsr #29 │ │ │ │ + @ instruction: 0x007b5990 │ │ │ │ + rsbeq sp, r7, r8, lsl pc │ │ │ │ + strdeq sp, [r7], #-228 @ 0xffffff1c @ │ │ │ │ strdeq r6, [r5], r0 │ │ │ │ - rsbeq r4, r7, r0, lsr pc │ │ │ │ - rsbeq r4, r7, r4, asr #30 │ │ │ │ - rsbseq r5, fp, r8, asr r8 │ │ │ │ - strheq r1, [r6], #-200 @ 0xffffff38 @ │ │ │ │ - rsbeq r9, sl, r4, lsr pc │ │ │ │ + rsbeq r4, r7, r0, lsl #31 │ │ │ │ + @ instruction: 0x00674f94 │ │ │ │ + rsbseq r5, fp, r8, lsr #17 │ │ │ │ + rsbeq r1, r6, r8, lsl #26 │ │ │ │ + rsbeq r9, sl, r4, lsl #31 │ │ │ │ @ instruction: 0x000009b0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r1, [pc, #644] @ 379a94 │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ @@ -301539,15 +301539,15 @@ │ │ │ │ ldr r2, [pc, #604] @ 379aa0 │ │ │ │ ldr r1, [pc, #604] @ 379aa4 │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #22 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [pc, #588] @ 379aa8 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ cmp r4, #65 @ 0x41 │ │ │ │ sbcs r3, r5, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ bcc 37988c │ │ │ │ ldr r3, [pc, #568] @ 379aac │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -301653,59 +301653,59 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #124] @ 379ac4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3798c4 │ │ │ │ ldr r1, [pc, #112] @ 379ac8 │ │ │ │ ldr r0, [pc, #112] @ 379acc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ add r1, r1, #76 @ 0x4c │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 379880 │ │ │ │ ldr r0, [pc, #84] @ 379ad0 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r7, r8} │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3798c4 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ - ldrheq r5, [fp], #-112 @ 0xffffff90 @ │ │ │ │ + rsbseq r5, fp, r0, lsl #16 │ │ │ │ @ instruction: 0x009315f8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - strdeq sp, [r7], #-192 @ 0xffffff40 @ │ │ │ │ - rsbeq sp, r7, r8, lsl #26 │ │ │ │ + rsbeq sp, r7, r0, asr #26 │ │ │ │ + rsbeq sp, r7, r8, asr sp │ │ │ │ @ instruction: 0x009315b8 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ - ldrheq r5, [fp], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbseq r5, fp, r0, lsl #14 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r1, r3, r0, asr r5 │ │ │ │ andeq r2, r0, r4, asr r5 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq sp, r7, r0, asr #22 │ │ │ │ - rsbseq r5, fp, r8, ror #10 │ │ │ │ - rsbeq sp, r7, r4, lsl #22 │ │ │ │ - rsbeq sp, r7, r4, asr #22 │ │ │ │ + @ instruction: 0x0067db90 │ │ │ │ + ldrheq r5, [fp], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq sp, r7, r4, asr fp │ │ │ │ + @ instruction: 0x0067db94 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r2, [pc, #920] @ 379e84 │ │ │ │ ldr r3, [r0, #1252] @ 0x4e4 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ @@ -301733,15 +301733,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ bne 379e3c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r3, r9, lsl #2] │ │ │ │ - bl 753adc │ │ │ │ + bl 753b24 │ │ │ │ ldr ip, [fp, #1220] @ 0x4c4 │ │ │ │ ldr r0, [fp, #1228] @ 0x4cc │ │ │ │ ldr r1, [fp, #1204] @ 0x4b4 │ │ │ │ ldr r2, [fp, #1212] @ 0x4bc │ │ │ │ ldr sl, [fp, #1176] @ 0x498 │ │ │ │ ldr r3, [fp, #1252] @ 0x4e4 │ │ │ │ str r3, [sp, #28] │ │ │ │ @@ -301855,15 +301855,15 @@ │ │ │ │ mov r6, r5 │ │ │ │ mov r9, #1 │ │ │ │ ands r3, r4, r9, lsl r5 │ │ │ │ movne r8, #1 │ │ │ │ moveq r8, #0 │ │ │ │ ldr r0, [r7, #4]! │ │ │ │ mov r1, r8 │ │ │ │ - bl 753adc │ │ │ │ + bl 753b24 │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ bne 379dac │ │ │ │ ldr r3, [fp, #1252] @ 0x4e4 │ │ │ │ adds r5, r5, #1 │ │ │ │ adc r6, r6, #0 │ │ │ │ cmp r3, r5 │ │ │ │ @@ -301904,55 +301904,55 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r8, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 379ea4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 379d58 │ │ │ │ ldr r0, [pc, #100] @ 379ea8 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 379b54 │ │ │ │ cmp lr, #0 │ │ │ │ beq 379b80 │ │ │ │ b 379b54 │ │ │ │ ldr r0, [pc, #72] @ 379eac │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 379d58 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ bl 256390 │ │ │ │ addseq r1, r3, ip, lsr #6 │ │ │ │ addseq r1, r3, r4, lsl r3 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r1, r3, r8, lsr #1 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq sp, r7, r0, ror #15 │ │ │ │ - rsbeq sp, r7, ip, lsr #15 │ │ │ │ - strdeq sp, [r7], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq sp, r7, r0, lsr r8 │ │ │ │ + strdeq sp, [r7], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq sp, r7, r0, asr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #580] @ 37a110 │ │ │ │ mov r6, r3 │ │ │ │ @@ -301969,15 +301969,15 @@ │ │ │ │ ldr r2, [pc, #548] @ 37a120 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #22 │ │ │ │ add r1, pc, r1 │ │ │ │ ldrd r8, [sp, #72] @ 0x48 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r7, [pc, #520] @ 37a124 │ │ │ │ ldr r3, [pc, #520] @ 37a128 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -302070,57 +302070,57 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ strd r8, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #124] @ 37a140 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 379f34 │ │ │ │ ldr r1, [pc, #112] @ 37a144 │ │ │ │ ldr r0, [pc, #112] @ 37a148 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ add r1, r1, #96 @ 0x60 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 379f5c │ │ │ │ ldr r0, [pc, #84] @ 37a14c │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ strd r8, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 379f34 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r0, r3, ip, asr #30 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - ldrsbeq r5, [fp], #-0 @ │ │ │ │ - rsbeq sp, r7, r0, asr r6 │ │ │ │ - rsbeq sp, r7, r8, lsr r6 │ │ │ │ + rsbseq r5, fp, r0, lsr #2 │ │ │ │ + rsbeq sp, r7, r0, lsr #13 │ │ │ │ + rsbeq sp, r7, r8, lsl #13 │ │ │ │ addseq r0, r3, r0, lsl #30 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ @ instruction: 0x00930eb8 │ │ │ │ - rsbseq r4, fp, sp, ror #31 │ │ │ │ + rsbseq r5, fp, sp, lsr r0 │ │ │ │ ldrdeq r4, [r0], -r8 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq sp, r7, r8, asr #11 │ │ │ │ - rsbseq r4, fp, ip, ror #29 │ │ │ │ + rsbeq sp, r7, r8, lsl r6 │ │ │ │ + rsbseq r4, fp, ip, lsr pc │ │ │ │ + rsbeq sp, r7, ip, ror #12 │ │ │ │ rsbeq sp, r7, ip, lsl r6 │ │ │ │ - rsbeq sp, r7, ip, asr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #440] @ 37a320 │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -302136,15 +302136,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ mov r3, #22 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r7, [pc, #380] @ 37a334 │ │ │ │ ldr r3, [pc, #380] @ 37a338 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -302202,57 +302202,57 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ strd r6, [sp, #8] │ │ │ │ stm sp, {r5, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 37a34c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 37a1d0 │ │ │ │ ldr r0, [pc, #108] @ 37a350 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r6, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 37a1d0 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ 37a354 │ │ │ │ ldr r1, [pc, #80] @ 37a358 │ │ │ │ ldr r0, [pc, #80] @ 37a35c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #76] @ 37a360 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - rsbseq r4, fp, r8, asr lr │ │ │ │ + rsbseq r4, fp, r8, lsr #29 │ │ │ │ addseq r0, r3, r0, lsr #25 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq sp, r7, r0, asr #7 │ │ │ │ - @ instruction: 0x0067d39c │ │ │ │ + rsbeq sp, r7, r0, lsl r4 │ │ │ │ + rsbeq sp, r7, ip, ror #7 │ │ │ │ addseq r0, r3, r4, ror #24 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ @ instruction: 0x00930bf4 │ │ │ │ strdeq r4, [r0], -r0 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq sp, r7, r4, asr #8 │ │ │ │ - rsbeq sp, r7, r0, ror #8 │ │ │ │ - ldrheq r4, [fp], #-200 @ 0xffffff38 @ │ │ │ │ - rsbeq sp, r7, r0, ror #8 │ │ │ │ - rsbeq sp, r7, r4, ror r4 │ │ │ │ + @ instruction: 0x0067d494 │ │ │ │ + strheq sp, [r7], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbseq r4, fp, r8, lsl #26 │ │ │ │ + strheq sp, [r7], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq sp, r7, r4, asr #9 │ │ │ │ andeq r0, r0, r2, lsr #2 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ mvn r2, #0 │ │ │ │ cmp r3, #0 │ │ │ │ strb r2, [r0, #80] @ 0x50 │ │ │ │ beq 37a390 │ │ │ │ ldrb r2, [r0, #81] @ 0x51 │ │ │ │ @@ -302275,24 +302275,24 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 757d0c │ │ │ │ - bl 751180 │ │ │ │ + bl 757d54 │ │ │ │ + bl 7511c8 │ │ │ │ ldr r2, [pc, #132] @ 37a46c │ │ │ │ ldr r1, [pc, #132] @ 37a470 │ │ │ │ add r4, r4, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #67 @ 0x43 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldrb r2, [r5, #96] @ 0x60 │ │ │ │ ldrb r3, [r0, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ cmpne r2, r3 │ │ │ │ bne 37a440 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #12 │ │ │ │ @@ -302309,30 +302309,30 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r4, fp, r4, lsl #25 │ │ │ │ - rsbeq r1, r6, r0, rrx │ │ │ │ - ldrdeq r9, [sl], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbeq fp, r7, r0, ror #26 │ │ │ │ - rsbeq sp, r7, r0, asr #8 │ │ │ │ + ldrsbeq r4, [fp], #-196 @ 0xffffff3c @ │ │ │ │ + strheq r1, [r6], #-0 @ │ │ │ │ + rsbeq r9, sl, ip, lsr #6 │ │ │ │ + strheq fp, [r7], #-208 @ 0xffffff30 @ │ │ │ │ + @ instruction: 0x0067d490 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 37a4a0 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757664 │ │ │ │ + bl 7576ac │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 757664 │ │ │ │ + b 7576ac │ │ │ │ addeq r6, r5, r4, asr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #172] @ 37a568 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -302341,54 +302341,54 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #156] @ 37a56c │ │ │ │ ldr r1, [pc, #156] @ 37a570 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #136] @ 37a574 │ │ │ │ ldr r1, [pc, #136] @ 37a578 │ │ │ │ add r5, r5, #32 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr ip, [pc, #100] @ 37a57c │ │ │ │ ldr r1, [pc, #100] @ 37a580 │ │ │ │ add ip, pc, ip │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ str ip, [r4, #88] @ 0x58 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74f8b8 │ │ │ │ + bl 74f900 │ │ │ │ ldr r3, [pc, #64] @ 37a584 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #108] @ 0x6c │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r4, fp, r8, lsl #23 │ │ │ │ - rsbeq r0, r6, r4, asr pc │ │ │ │ - rsbeq r9, sl, ip, asr #3 │ │ │ │ - rsbeq fp, r7, r8, asr ip │ │ │ │ - rsbeq fp, r7, ip, ror #24 │ │ │ │ - rsbeq sp, r7, ip, lsl r3 │ │ │ │ + ldrsbeq r4, [fp], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq r0, r6, r4, lsr #31 │ │ │ │ + rsbeq r9, sl, ip, lsl r2 │ │ │ │ + rsbeq fp, r7, r8, lsr #25 │ │ │ │ + strheq fp, [r7], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq sp, r7, ip, ror #6 │ │ │ │ addseq pc, r0, ip, ror #12 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -302423,24 +302423,24 @@ │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ 37a6a4 │ │ │ │ sub sp, sp, #16 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74d81c │ │ │ │ + bl 74d864 │ │ │ │ ldr ip, [pc, #124] @ 37a6a8 │ │ │ │ ldr r2, [pc, #124] @ 37a6ac │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #8 │ │ │ │ mov r1, r4 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #67 @ 0x43 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r2, [pc, #96] @ 37a6b0 │ │ │ │ mvn r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, #0 │ │ │ │ @@ -302456,17 +302456,17 @@ │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq sp, r7, r4, lsr #4 │ │ │ │ - rsbseq r4, fp, r8, lsl sl │ │ │ │ - rsbeq fp, r7, r0, lsl fp │ │ │ │ + rsbeq sp, r7, r4, ror r2 │ │ │ │ + rsbseq r4, fp, r8, ror #20 │ │ │ │ + rsbeq fp, r7, r0, ror #22 │ │ │ │ strdeq r5, [r5], ip │ │ │ │ │ │ │ │ 0037a6b4 : │ │ │ │ strb r1, [r0, #96] @ 0x60 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ @@ -302504,23 +302504,23 @@ │ │ │ │ ldr r8, [pc, #180] @ 37a7ec │ │ │ │ mov r3, #23 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ str fp, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r5, r0 │ │ │ │ - bl 758210 │ │ │ │ + bl 758258 │ │ │ │ add ip, sl, #60 @ 0x3c │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #23 │ │ │ │ mov r2, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r6 │ │ │ │ ldr r8, [r0, #108] @ 0x6c │ │ │ │ mov r0, r5 │ │ │ │ blx r8 │ │ │ │ eor r0, r0, #1 │ │ │ │ @@ -302542,17 +302542,17 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbseq r4, fp, r4, lsr #18 │ │ │ │ - rsbeq fp, r7, r4, lsr #20 │ │ │ │ - rsbeq fp, r7, ip, lsr #20 │ │ │ │ + rsbseq r4, fp, r4, ror r9 │ │ │ │ + rsbeq fp, r7, r4, ror sl │ │ │ │ + rsbeq fp, r7, ip, ror sl │ │ │ │ │ │ │ │ 0037a7f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -302603,15 +302603,15 @@ │ │ │ │ addeq r3, r4, #72 @ 0x48 │ │ │ │ streq r3, [r4, #76] @ 0x4c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r0, #4] │ │ │ │ bl 253810 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9afe50 │ │ │ │ + b 9afe98 │ │ │ │ │ │ │ │ 0037a8cc : │ │ │ │ ldr r2, [r0, #68] @ 0x44 │ │ │ │ mov r3, #0 │ │ │ │ cmp r2, r3 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ mov r2, #0 │ │ │ │ @@ -302636,15 +302636,15 @@ │ │ │ │ addeq r3, r4, #72 @ 0x48 │ │ │ │ streq r3, [r4, #76] @ 0x4c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r0, #4] │ │ │ │ bl 253810 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9afe50 │ │ │ │ + b 9afe98 │ │ │ │ │ │ │ │ 0037a948 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #484] @ 37ab44 │ │ │ │ @@ -302669,20 +302669,20 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, r7, #60 @ 0x3c │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr sl, [r5] │ │ │ │ mov r4, r5 │ │ │ │ mov r0, sl │ │ │ │ ldr r5, [r5, #4] │ │ │ │ - bl 758210 │ │ │ │ + bl 758258 │ │ │ │ mov r3, #23 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r7, [sp] │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ mov r6, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 37aa08 │ │ │ │ ldr r2, [pc, #364] @ 37ab5c │ │ │ │ ldr r2, [fp, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ @@ -302744,51 +302744,51 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [pc, #120] @ 37ab70 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 37ab74 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [r6, #104] @ 0x68 │ │ │ │ b 37a9fc │ │ │ │ ldr r1, [pc, #76] @ 37ab78 │ │ │ │ ldr r0, [pc, #76] @ 37ab7c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [r6, #104] @ 0x68 │ │ │ │ b 37a9fc │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009304bc │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r0, r3, r4, lsr #9 │ │ │ │ - rsbseq r4, fp, r8, lsr #13 │ │ │ │ - rsbeq fp, r7, ip, lsr #15 │ │ │ │ - rsbeq fp, r7, r0, asr #15 │ │ │ │ + ldrsheq r4, [fp], #-104 @ 0xffffff98 @ │ │ │ │ + strdeq fp, [r7], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq fp, r7, r0, lsl r8 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r0, r3, r8, asr #7 │ │ │ │ @ instruction: 0x000011b8 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq sl, r4, r8, asr #10 │ │ │ │ - rsbeq ip, r7, r8, lsr #26 │ │ │ │ - rsbseq sl, r4, r4, lsl r5 │ │ │ │ - rsbeq ip, r7, r4, lsr sp │ │ │ │ + @ instruction: 0x0074a598 │ │ │ │ + rsbeq ip, r7, r8, ror sp │ │ │ │ + rsbseq sl, r4, r4, ror #10 │ │ │ │ + rsbeq ip, r7, r4, lsl #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov sl, r2 │ │ │ │ ldr r2, [pc, #568] @ 37add4 │ │ │ │ ldr r3, [pc, #568] @ 37add8 │ │ │ │ @@ -302835,20 +302835,20 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 37ad70 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ beq 37ad28 │ │ │ │ ldr r6, [r4] │ │ │ │ mov r0, r6 │ │ │ │ - bl 758210 │ │ │ │ + bl 758258 │ │ │ │ mov r3, #23 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r7, [sp] │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 37ac44 │ │ │ │ ldr r2, [pc, #364] @ 37adf4 │ │ │ │ ldr r2, [fp, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ @@ -302874,25 +302874,25 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #232] @ 37ae04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ b 37ac20 │ │ │ │ mov r5, r4 │ │ │ │ ldr r2, [pc, #212] @ 37ae08 │ │ │ │ ldr r3, [pc, #160] @ 37add8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -302926,33 +302926,33 @@ │ │ │ │ movne r6, #1 │ │ │ │ bne 37abe0 │ │ │ │ mov r5, #1 │ │ │ │ b 37ad2c │ │ │ │ ldr r0, [pc, #76] @ 37ae0c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ b 37ac20 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r0, r3, ip, ror r2 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r0, r3, ip, asr #4 │ │ │ │ - rsbeq ip, r7, ip, lsl #25 │ │ │ │ - @ instruction: 0x0076749c │ │ │ │ - rsbseq r4, fp, r4, asr #8 │ │ │ │ - rsbeq fp, r7, r0, asr #10 │ │ │ │ - rsbeq fp, r7, r4, asr r5 │ │ │ │ + ldrdeq ip, [r7], #-204 @ 0xffffff34 @ │ │ │ │ + rsbseq r7, r6, ip, ror #9 │ │ │ │ + @ instruction: 0x007b4494 │ │ │ │ + @ instruction: 0x0067b590 │ │ │ │ + rsbeq fp, r7, r4, lsr #11 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ @ instruction: 0x000011b8 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq ip, r7, r4, lsr #22 │ │ │ │ + rsbeq ip, r7, r4, ror fp │ │ │ │ addseq r0, r3, r8, ror #1 │ │ │ │ - rsbeq ip, r7, r4, lsr #21 │ │ │ │ + strdeq ip, [r7], #-164 @ 0xffffff5c @ │ │ │ │ │ │ │ │ 0037ae10 : │ │ │ │ eor r2, r2, #1 │ │ │ │ b 37ab80 │ │ │ │ │ │ │ │ 0037ae18 : │ │ │ │ mov r2, #0 │ │ │ │ @@ -302991,20 +302991,20 @@ │ │ │ │ add sl, pc, sl │ │ │ │ add r9, pc, r9 │ │ │ │ mov r6, #0 │ │ │ │ add r8, r8, #60 @ 0x3c │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r7, [r4] │ │ │ │ mov r0, r7 │ │ │ │ - bl 758210 │ │ │ │ + bl 758258 │ │ │ │ mov r3, #23 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ str r8, [sp] │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ mvneq r6, #0 │ │ │ │ beq 37af04 │ │ │ │ ldr r3, [pc, #336] @ 37b024 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ @@ -303061,48 +303061,48 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 37b038 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 37aee0 │ │ │ │ mov r0, r4 │ │ │ │ b 37af1c │ │ │ │ ldr r0, [pc, #68] @ 37b03c │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 37aee0 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0092ffd4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x0092ffbc │ │ │ │ - rsbseq r4, fp, r4, asr #3 │ │ │ │ - rsbeq fp, r7, r8, asr #5 │ │ │ │ - ldrdeq fp, [r7], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbseq r4, fp, r4, lsl r2 │ │ │ │ + rsbeq fp, r7, r8, lsl r3 │ │ │ │ + rsbeq fp, r7, ip, lsr #6 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ @ instruction: 0x0092fef8 │ │ │ │ andeq r5, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - strheq ip, [r7], #-128 @ 0xffffff80 @ │ │ │ │ - rsbeq ip, r7, r8, asr #17 │ │ │ │ + rsbeq ip, r7, r0, lsl #18 │ │ │ │ + rsbeq ip, r7, r8, lsl r9 │ │ │ │ │ │ │ │ 0037b040 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ @@ -303113,25 +303113,25 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #32 │ │ │ │ mov r0, r7 │ │ │ │ mov r5, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 758210 │ │ │ │ + bl 758258 │ │ │ │ ldr ip, [pc, #340] @ 37b1e0 │ │ │ │ ldr r2, [pc, #340] @ 37b1e4 │ │ │ │ ldr r1, [pc, #340] @ 37b1e8 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ mov r3, #23 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r6, [pc, #312] @ 37b1ec │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ beq 37b1cc │ │ │ │ ldr r2, [pc, #296] @ 37b1f0 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ @@ -303178,48 +303178,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 37b204 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ b 37b0d4 │ │ │ │ ldr r0, [pc, #80] @ 37b208 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ b 37b0d4 │ │ │ │ mvn r0, #0 │ │ │ │ b 37b0e4 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0092fdbc │ │ │ │ andeq r4, r0, r0 │ │ │ │ - ldrheq r3, [fp], #-244 @ 0xffffff0c @ │ │ │ │ - strheq fp, [r7], #-0 @ │ │ │ │ - rsbeq fp, r7, r4, asr #1 │ │ │ │ + rsbseq r4, fp, r4 │ │ │ │ + rsbeq fp, r7, r0, lsl #2 │ │ │ │ + rsbeq fp, r7, r4, lsl r1 │ │ │ │ addseq pc, r2, ip, ror #26 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq pc, r2, r0, lsr sp @ │ │ │ │ andeq r2, r0, ip, ror #13 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq ip, r7, ip, asr #14 │ │ │ │ - rsbeq ip, r7, r4, ror r7 │ │ │ │ + @ instruction: 0x0067c79c │ │ │ │ + rsbeq ip, r7, r4, asr #15 │ │ │ │ │ │ │ │ 0037b20c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #388] @ 37b3a8 │ │ │ │ @@ -303253,25 +303253,25 @@ │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 758210 │ │ │ │ + bl 758258 │ │ │ │ ldr ip, [pc, #260] @ 37b3b8 │ │ │ │ ldr r2, [pc, #260] @ 37b3bc │ │ │ │ ldr r1, [pc, #260] @ 37b3c0 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ mov r3, #23 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ cmp r3, #0 │ │ │ │ beq 37b260 │ │ │ │ ldr r2, [r4, #68] @ 0x44 │ │ │ │ ldr r7, [r2] │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ @@ -303300,44 +303300,44 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ mov r1, r6 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 37b3d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 37b264 │ │ │ │ ldr r0, [pc, #68] @ 37b3d8 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 37b264 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0092fbf8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq pc, r2, r0, ror #23 │ │ │ │ @ instruction: 0x0092fbb0 │ │ │ │ - rsbseq r3, fp, ip, lsl #27 │ │ │ │ - rsbeq sl, r7, r8, lsl #29 │ │ │ │ - @ instruction: 0x0067ae9c │ │ │ │ + ldrsbeq r3, [fp], #-220 @ 0xffffff24 @ │ │ │ │ + ldrdeq sl, [r7], #-232 @ 0xffffff18 @ │ │ │ │ + rsbeq sl, r7, ip, ror #29 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r2, r0, ip, lsl #18 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq ip, r7, r4, ror #11 │ │ │ │ - rsbeq ip, r7, r8, lsl #12 │ │ │ │ + rsbeq ip, r7, r4, lsr r6 │ │ │ │ + rsbeq ip, r7, r8, asr r6 │ │ │ │ │ │ │ │ 0037b3dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #412] @ 37b590 │ │ │ │ @@ -303357,20 +303357,20 @@ │ │ │ │ ldr r8, [pc, #372] @ 37b5a0 │ │ │ │ ldr r7, [pc, #372] @ 37b5a4 │ │ │ │ add r6, pc, r6 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 758210 │ │ │ │ + bl 758258 │ │ │ │ mov r3, #23 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp] │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 37b488 │ │ │ │ ldr r2, [pc, #312] @ 37b5a8 │ │ │ │ ldr r0, [r4] │ │ │ │ ldr r2, [r9, r2] │ │ │ │ @@ -303417,53 +303417,53 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [pc, #128] @ 37b5bc │ │ │ │ ldr r2, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ str sl, [sp, #4] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 37b5c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ ldr r0, [r4] │ │ │ │ b 37b480 │ │ │ │ ldr r1, [pc, #84] @ 37b5c4 │ │ │ │ ldr r0, [pc, #84] @ 37b5c8 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ ldr r0, [r4] │ │ │ │ b 37b480 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq pc, r2, r8, lsr #20 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq pc, r2, r0, lsl sl @ │ │ │ │ - rsbseq r3, fp, r8, lsl ip │ │ │ │ - rsbeq sl, r7, ip, lsl sp │ │ │ │ - rsbeq sl, r7, r0, lsr sp │ │ │ │ + rsbseq r3, fp, r8, ror #24 │ │ │ │ + rsbeq sl, r7, ip, ror #26 │ │ │ │ + rsbeq sl, r7, r0, lsl #27 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq pc, r2, r0, lsl #19 │ │ │ │ @ instruction: 0x000011b8 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq r3, r4, r4, lsl r9 │ │ │ │ - rsbeq ip, r7, r8, ror #5 │ │ │ │ - ldrsbeq r3, [r4], #-136 @ 0xffffff78 @ │ │ │ │ - strdeq ip, [r7], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbseq r3, r4, r4, ror #18 │ │ │ │ + rsbeq ip, r7, r8, lsr r3 │ │ │ │ + rsbseq r3, r4, r8, lsr #18 │ │ │ │ + rsbeq ip, r7, r0, asr #6 │ │ │ │ │ │ │ │ 0037b5cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #328] @ 37b72c │ │ │ │ @@ -303492,15 +303492,15 @@ │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 37b728 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9afe50 │ │ │ │ + b 9afe98 │ │ │ │ ldr r2, [pc, #224] @ 37b740 │ │ │ │ ldr r3, [pc, #204] @ 37b730 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -303531,128 +303531,128 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 37b750 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ b 37b628 │ │ │ │ ldr r0, [pc, #56] @ 37b754 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ b 37b628 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq pc, r2, r8, lsr r8 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq pc, r2, ip, lsl r8 @ │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq pc, r2, ip, ror #15 │ │ │ │ @ instruction: 0x0092f7bc │ │ │ │ andeq r3, r0, ip, lsr #19 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq ip, r7, r0, asr #5 │ │ │ │ - rsbeq ip, r7, r4, asr #5 │ │ │ │ + rsbeq ip, r7, r0, lsl r3 │ │ │ │ + rsbeq ip, r7, r4, lsl r3 │ │ │ │ │ │ │ │ 0037b758 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r1 │ │ │ │ - bl 750c2c │ │ │ │ + bl 750c74 │ │ │ │ ldr r1, [pc, #84] @ 37b7d0 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74f0e4 │ │ │ │ + bl 74f12c │ │ │ │ ldr ip, [pc, #68] @ 37b7d4 │ │ │ │ ldr r2, [pc, #68] @ 37b7d8 │ │ │ │ ldr r1, [pc, #68] @ 37b7dc │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbeq r0, lr, r0, lsl sp │ │ │ │ - ldrheq r3, [fp], #-128 @ 0xffffff80 @ │ │ │ │ - strheq sl, [r7], #-144 @ 0xffffff70 @ │ │ │ │ - rsbeq sl, r7, r4, asr #19 │ │ │ │ + rsbeq r0, lr, r0, ror #26 │ │ │ │ + rsbseq r3, fp, r0, lsl #18 │ │ │ │ + rsbeq sl, r7, r0, lsl #20 │ │ │ │ + rsbeq sl, r7, r4, lsl sl │ │ │ │ │ │ │ │ 0037b7e0 : │ │ │ │ - b 7510c0 │ │ │ │ + b 751108 │ │ │ │ │ │ │ │ 0037b7e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r1 │ │ │ │ mov r7, r2 │ │ │ │ - bl 750c2c │ │ │ │ + bl 750c74 │ │ │ │ ldr r1, [pc, #124] @ 37b88c │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r4, [pc, #116] @ 37b890 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 74f0e4 │ │ │ │ + bl 74f12c │ │ │ │ ldr ip, [pc, #104] @ 37b894 │ │ │ │ ldr r2, [pc, #104] @ 37b898 │ │ │ │ ldr r1, [pc, #104] @ 37b89c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r3, [pc, #72] @ 37b8a0 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7510c0 │ │ │ │ + bl 751108 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbeq r0, lr, ip, ror ip │ │ │ │ + rsbeq r0, lr, ip, asr #25 │ │ │ │ addseq pc, r2, r4, lsl #12 │ │ │ │ - rsbseq r3, fp, r4, lsl r8 │ │ │ │ - rsbeq sl, r7, r0, lsl r9 │ │ │ │ - rsbeq sl, r7, r0, lsr #18 │ │ │ │ + rsbseq r3, fp, r4, ror #16 │ │ │ │ + rsbeq sl, r7, r0, ror #18 │ │ │ │ + rsbeq sl, r7, r0, ror r9 │ │ │ │ andeq r4, r0, ip, ror #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr lr, [pc, #300] @ 37b9e8 │ │ │ │ ldr r2, [pc, #300] @ 37b9ec │ │ │ │ @@ -303711,41 +303711,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 37ba0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 37b8f8 │ │ │ │ ldr r0, [pc, #60] @ 37ba10 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 37b8f8 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq pc, r2, r0, ror #10 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq pc, r2, r0, asr #10 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq pc, r2, ip, lsl r5 @ │ │ │ │ andeq r1, r0, ip, lsl #27 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ @ instruction: 0x00854cb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq ip, r7, ip, asr #32 │ │ │ │ - rsbeq ip, r7, r8, rrx │ │ │ │ + @ instruction: 0x0067c09c │ │ │ │ + strheq ip, [r7], #-8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr lr, [pc, #320] @ 37bb6c │ │ │ │ ldr ip, [pc, #320] @ 37bb70 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -303801,84 +303801,84 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ str r6, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 37bb8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r6, [r4, #8] │ │ │ │ b 37ba6c │ │ │ │ ldr r0, [pc, #68] @ 37bb90 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r6, [r4, #8] │ │ │ │ b 37ba6c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0092f3f0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x0092f3d0 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq pc, r2, r8, lsr #7 │ │ │ │ andeq r1, r0, r4, ror r5 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq fp, r7, ip, lsr #30 │ │ │ │ - rsbeq fp, r7, r8, asr #30 │ │ │ │ + rsbeq fp, r7, ip, ror pc │ │ │ │ + @ instruction: 0x0067bf98 │ │ │ │ ldr r0, [pc, #8] @ 37bba4 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #80 @ 0x50 │ │ │ │ - b 757664 │ │ │ │ + b 7576ac │ │ │ │ addeq r4, r5, r4, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 37bc18 │ │ │ │ ldr r2, [pc, #88] @ 37bc1c │ │ │ │ ldr r1, [pc, #88] @ 37bc20 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r3, [pc, #60] @ 37bc24 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ orr r2, r2, #1 │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r3, fp, r0, ror #9 │ │ │ │ - rsbeq pc, r5, r8, asr r8 @ │ │ │ │ - ldrdeq r7, [sl], #-164 @ 0xffffff5c @ │ │ │ │ - rsbeq fp, r7, r8, ror #29 │ │ │ │ + rsbseq r3, fp, r0, lsr r5 │ │ │ │ + rsbeq pc, r5, r8, lsr #17 │ │ │ │ + rsbeq r7, sl, r4, lsr #22 │ │ │ │ + rsbeq fp, r7, r8, lsr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #164] @ 37bce4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -303886,25 +303886,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #148] @ 37bce8 │ │ │ │ ldr r1, [pc, #148] @ 37bcec │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r2, [pc, #128] @ 37bcf0 │ │ │ │ ldr r1, [pc, #128] @ 37bcf4 │ │ │ │ add r4, r4, #24 │ │ │ │ mov r3, #189 @ 0xbd │ │ │ │ add r2, pc, r2 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r1, [pc, #96] @ 37bcf8 │ │ │ │ mov r6, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 37a5f8 │ │ │ │ ldr r1, [pc, #76] @ 37bcfc │ │ │ │ @@ -303918,20 +303918,20 @@ │ │ │ │ bl 32b39c │ │ │ │ mov r2, r6 │ │ │ │ add r1, r4, #784 @ 0x310 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 32b54c │ │ │ │ - rsbseq r3, fp, r8, ror #8 │ │ │ │ - ldrdeq pc, [r5], #-112 @ 0xffffff90 @ │ │ │ │ - rsbeq r7, sl, r8, asr #20 │ │ │ │ - rsbeq fp, r7, r0, ror lr │ │ │ │ - rsbeq fp, r7, r0, lsl #29 │ │ │ │ - rsbeq fp, r7, r4, ror lr │ │ │ │ + ldrheq r3, [fp], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq pc, r5, r0, lsr #16 │ │ │ │ + @ instruction: 0x006a7a98 │ │ │ │ + rsbeq fp, r7, r0, asr #29 │ │ │ │ + ldrdeq fp, [r7], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq fp, r7, r4, asr #29 │ │ │ │ andeq r0, r0, ip, asr #12 │ │ │ │ │ │ │ │ 0037bd00 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -304192,22 +304192,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #420] @ 37c2e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldrb r6, [r4, #20] │ │ │ │ ldr r1, [r4, #4] │ │ │ │ b 37be5c │ │ │ │ ldr r3, [pc, #400] @ 37c2e8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -304225,22 +304225,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 37c2ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldrb r6, [r4, #20] │ │ │ │ b 37bf1c │ │ │ │ ldr r3, [pc, #280] @ 37c2f0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37c058 │ │ │ │ @@ -304257,69 +304257,69 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #176] @ 37c2f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r6, [r4, #24] │ │ │ │ b 37c058 │ │ │ │ ldr r0, [pc, #160] @ 37c2f8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldrb r6, [r4, #20] │ │ │ │ b 37bf98 │ │ │ │ ldr r0, [pc, #140] @ 37c2fc │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldrb r6, [r4, #20] │ │ │ │ b 37bf1c │ │ │ │ ldr r0, [pc, #120] @ 37c300 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r6, [r4, #24] │ │ │ │ b 37c058 │ │ │ │ bl 255730 │ │ │ │ addseq pc, r2, r4, lsl #2 │ │ │ │ andeq r4, r0, r0 │ │ │ │ ldrsheq pc, [r2], r0 @ │ │ │ │ addseq pc, r2, ip, ror r0 @ │ │ │ │ - rsbseq r3, fp, r4, lsr #5 │ │ │ │ + ldrsheq r3, [fp], #-36 @ 0xffffffdc @ │ │ │ │ addseq lr, r2, r4, ror #31 │ │ │ │ addseq lr, r2, r0, lsr #31 │ │ │ │ addseq lr, r2, r0, ror pc │ │ │ │ addseq lr, r2, r4, asr #30 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq lr, r2, ip, asr #29 │ │ │ │ addseq lr, r2, r4, ror #28 │ │ │ │ addseq lr, r2, ip, lsr lr │ │ │ │ addseq lr, r2, r8, lsl #28 │ │ │ │ addseq lr, r2, r0, ror sp │ │ │ │ andeq r3, r0, r8, lsl #17 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq fp, r7, ip, ror sl │ │ │ │ + rsbeq fp, r7, ip, asr #21 │ │ │ │ andeq r3, r0, r0, asr ip │ │ │ │ - rsbeq fp, r7, r4, lsr #19 │ │ │ │ + strdeq fp, [r7], #-148 @ 0xffffff6c @ │ │ │ │ andeq r3, r0, r0, asr r3 │ │ │ │ - ldrdeq fp, [r7], #-128 @ 0xffffff80 @ │ │ │ │ - @ instruction: 0x0067b990 │ │ │ │ - rsbeq fp, r7, r4, lsr #18 │ │ │ │ - strheq fp, [r7], #-136 @ 0xffffff78 @ │ │ │ │ + rsbeq fp, r7, r0, lsr #18 │ │ │ │ + rsbeq fp, r7, r0, ror #19 │ │ │ │ + rsbeq fp, r7, r4, ror r9 │ │ │ │ + rsbeq fp, r7, r8, lsl #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #752 @ 0x2f0 │ │ │ │ bl 37bd00 │ │ │ │ @@ -304331,15 +304331,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ mov r1, r0 │ │ │ │ str r1, [r4, #780] @ 0x30c │ │ │ │ ldr r0, [r4, #784] @ 0x310 │ │ │ │ pop {r4, lr} │ │ │ │ - b 753adc │ │ │ │ + b 753b24 │ │ │ │ │ │ │ │ 0037c354 : │ │ │ │ mov r3, #1 │ │ │ │ str r1, [r0] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ str r3, [r0, #16] │ │ │ │ @@ -304434,50 +304434,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp, #24] │ │ │ │ str r6, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 37c56c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 37c440 │ │ │ │ ldr r0, [pc, #72] @ 37c570 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ stm sp, {r5, r7} │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 37c440 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq lr, r2, r0, lsr sl │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq lr, r2, r0, lsl sl │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ @ instruction: 0x0092e9d4 │ │ │ │ andeq r2, r0, ip, lsl r6 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq fp, r7, r0, lsr r8 │ │ │ │ - rsbeq fp, r7, r4, lsr #17 │ │ │ │ + rsbeq fp, r7, r0, lsl #17 │ │ │ │ + strdeq fp, [r7], #-132 @ 0xffffff7c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #296] @ 37c6b4 │ │ │ │ ldr lr, [pc, #296] @ 37c6b8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -304534,40 +304534,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 37c6d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 37c5c8 │ │ │ │ ldr r0, [pc, #56] @ 37c6d8 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 37c5c8 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ umullseq lr, r2, r0, r8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq lr, r2, r0, ror r8 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq lr, r2, ip, lsr r8 │ │ │ │ andeq r3, r0, r0, ror #17 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq fp, r7, r0, asr #15 │ │ │ │ - rsbeq fp, r7, r4, ror #15 │ │ │ │ + rsbeq fp, r7, r0, lsl r8 │ │ │ │ + rsbeq fp, r7, r4, lsr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r3, [r0, #368] @ 0x170 │ │ │ │ ldr r2, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ @@ -304617,15 +304617,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldreq r0, [r4, #372] @ 0x174 │ │ │ │ moveq r1, #0 │ │ │ │ bne 37c870 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 753adc │ │ │ │ + b 753b24 │ │ │ │ cmp r2, #0 │ │ │ │ beq 37c844 │ │ │ │ ldr r3, [pc, #632] @ 37ca4c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37c844 │ │ │ │ @@ -304642,22 +304642,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #536] @ 37ca58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r2, [pc, #528] @ 37ca5c │ │ │ │ ldr r3, [pc, #492] @ 37ca3c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -304699,22 +304699,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #324] @ 37ca68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 37c78c │ │ │ │ ldr r1, [pc, #300] @ 37ca60 │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 37c9e4 │ │ │ │ ldr r1, [pc, #264] @ 37ca50 │ │ │ │ @@ -304732,26 +304732,26 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #180] @ 37ca6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r2, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37c9d8 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ tst r3, #2 │ │ │ │ bne 37c7c4 │ │ │ │ @@ -304763,43 +304763,43 @@ │ │ │ │ ldr r3, [r4, #8] │ │ │ │ tst r3, #2 │ │ │ │ beq 37c8b0 │ │ │ │ b 37c7cc │ │ │ │ ldr r0, [pc, #108] @ 37ca70 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 37c9bc │ │ │ │ ldr r0, [pc, #92] @ 37ca74 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 37c78c │ │ │ │ ldr r0, [pc, #76] @ 37ca78 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 37c844 │ │ │ │ addseq lr, r2, ip, lsl r7 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq lr, r2, r4, lsl #14 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq lr, r2, r8, lsl #13 │ │ │ │ muleq r0, r8, r2 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq fp, r7, ip, ror #13 │ │ │ │ + rsbeq fp, r7, ip, lsr r7 │ │ │ │ @ instruction: 0x0092e5d0 │ │ │ │ andeq r4, r0, r4, lsl #23 │ │ │ │ andeq r4, r0, ip, ror #17 │ │ │ │ - rsbeq fp, r7, r0, ror #12 │ │ │ │ - strdeq fp, [r7], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbeq fp, r7, ip, ror #9 │ │ │ │ - @ instruction: 0x0067b59c │ │ │ │ - rsbeq fp, r7, r0, lsr r5 │ │ │ │ + strheq fp, [r7], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq fp, r7, r8, asr #10 │ │ │ │ + rsbeq fp, r7, ip, lsr r5 │ │ │ │ + rsbeq fp, r7, ip, ror #11 │ │ │ │ + rsbeq fp, r7, r0, lsl #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #200] @ 37cb60 │ │ │ │ mov r7, r1 │ │ │ │ @@ -304849,17 +304849,17 @@ │ │ │ │ ldm r5, {r2, r3} │ │ │ │ mov r1, #0 │ │ │ │ strb r1, [r2, r3] │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 2533b4 │ │ │ │ - rsbeq fp, r7, r0, asr #10 │ │ │ │ - rsbeq fp, r7, r4, lsr r5 │ │ │ │ - rsbeq fp, r7, ip, lsr r5 │ │ │ │ + @ instruction: 0x0067b590 │ │ │ │ + rsbeq fp, r7, r4, lsl #11 │ │ │ │ + rsbeq fp, r7, ip, lsl #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #1008] @ 37cf74 │ │ │ │ ldr r3, [pc, #1008] @ 37cf78 │ │ │ │ ldrb r5, [r0, #89] @ 0x59 │ │ │ │ @@ -305001,24 +305001,24 @@ │ │ │ │ beq 37cf04 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ strd r8, [sp, #16] │ │ │ │ stmib sp, {r6, sl, fp} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #456] @ 37cfac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 37ccac │ │ │ │ ldr r3, [pc, #444] @ 37cfb0 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37cc14 │ │ │ │ ldr r3, [pc, #412] @ 37cfa4 │ │ │ │ @@ -305035,25 +305035,25 @@ │ │ │ │ beq 37cf28 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #324] @ 37cfb4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr ip, [r4] │ │ │ │ b 37cc14 │ │ │ │ ldr r3, [pc, #308] @ 37cfb8 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37cd0c │ │ │ │ @@ -305071,75 +305071,75 @@ │ │ │ │ beq 37cf4c │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ strd r8, [sp, #16] │ │ │ │ stmib sp, {r6, sl, fp} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #192] @ 37cfbc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 37cd0c │ │ │ │ ldr r0, [pc, #180] @ 37cfc0 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 37ccac │ │ │ │ ldr r0, [pc, #148] @ 37cfc4 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr ip, [r4] │ │ │ │ b 37cc14 │ │ │ │ ldr r0, [pc, #116] @ 37cfc8 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 37cd0c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ umullseq lr, r2, r4, r2 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq lr, r2, ip, ror r2 │ │ │ │ - rsbeq fp, r7, ip, lsr r4 │ │ │ │ - rsbseq r2, fp, r0, ror r5 │ │ │ │ - rsbeq fp, r7, r0, lsr #8 │ │ │ │ + rsbeq fp, r7, ip, lsl #9 │ │ │ │ + rsbseq r2, fp, r0, asr #11 │ │ │ │ + rsbeq fp, r7, r0, ror r4 │ │ │ │ andeq r0, r0, r5, lsr #8 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq lr, r2, r0, ror #3 │ │ │ │ andeq r0, r0, r4, lsl #20 │ │ │ │ andeq r0, r0, r4, lsr #19 │ │ │ │ andeq r4, r0, ip, lsr #22 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq fp, r7, ip, lsr r2 │ │ │ │ + rsbeq fp, r7, ip, lsl #5 │ │ │ │ strdeq r4, [r0], -ip │ │ │ │ - rsbeq fp, r7, r4, lsr #6 │ │ │ │ + rsbeq fp, r7, r4, ror r3 │ │ │ │ strdeq r2, [r0], -r4 │ │ │ │ - rsbeq fp, r7, r0, ror #3 │ │ │ │ - rsbeq fp, r7, ip, ror #2 │ │ │ │ - rsbeq fp, r7, r8, asr #5 │ │ │ │ - rsbeq fp, r7, r0, ror #3 │ │ │ │ + rsbeq fp, r7, r0, lsr r2 │ │ │ │ + strheq fp, [r7], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq fp, r7, r8, lsl r3 │ │ │ │ + rsbeq fp, r7, r0, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r4, r0, #2160 @ 0x870 │ │ │ │ add r5, r0, #5184 @ 0x1440 │ │ │ │ add r4, r4, #8 │ │ │ │ @@ -305165,18 +305165,18 @@ │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #12] @ 37d05c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9a4324 │ │ │ │ + b 9a436c │ │ │ │ @ instruction: 0x0092ddf4 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ - rsbeq fp, r7, r8, lsl r2 │ │ │ │ + rsbeq fp, r7, r8, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr lr, [pc, #348] @ 37d1d4 │ │ │ │ ldr ip, [pc, #348] @ 37d1d8 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -305236,51 +305236,51 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r8, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ str fp, [sp, #8] │ │ │ │ str r7, [sp, #20] │ │ │ │ str sl, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 37d1f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 37d0c4 │ │ │ │ ldr r0, [pc, #76] @ 37d1fc │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ str r9, [sp, #12] │ │ │ │ stm sp, {r5, r8} │ │ │ │ str r7, [sp, #8] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 37d0c4 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq sp, r2, r4, lsr #27 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq sp, r2, ip, lsl #27 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq sp, r2, r0, asr sp │ │ │ │ andeq r1, r0, r4, lsr #30 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ addeq r3, r5, r4, ror #10 │ │ │ │ - rsbeq fp, r7, r0, ror #1 │ │ │ │ - rsbeq fp, r7, r0, asr #2 │ │ │ │ + rsbeq fp, r7, r0, lsr r1 │ │ │ │ + @ instruction: 0x0067b190 │ │ │ │ ldr r3, [r0, #2144] @ 0x860 │ │ │ │ cmp r3, #0 │ │ │ │ beq 37d324 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -305454,15 +305454,15 @@ │ │ │ │ ldr r3, [r6, #784] @ 0x310 │ │ │ │ str r6, [sp, #12] │ │ │ │ cmp r3, r4 │ │ │ │ beq 37d5c0 │ │ │ │ ldr r8, [pc, #480] @ 37d6b0 │ │ │ │ mov r9, r4 │ │ │ │ b 37d500 │ │ │ │ - bl 8152c0 │ │ │ │ + bl 815308 │ │ │ │ ldrb r1, [r5, #2259] @ 0x8d3 │ │ │ │ str r9, [r5, #2172] @ 0x87c │ │ │ │ cmp r1, #0 │ │ │ │ bne 37d528 │ │ │ │ ldr r6, [r7] │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #32 │ │ │ │ @@ -305552,45 +305552,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 37d6d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 37d470 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 37d6d4 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 37d470 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq sp, r2, r0, lsl #20 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x0092d9d4 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r0, r0, r8, lsl #17 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ umullseq sp, r2, ip, r8 │ │ │ │ - bl 87dac8 │ │ │ │ + bl 87dac8 │ │ │ │ addseq sp, r2, r4, asr r8 │ │ │ │ andeq r3, r0, r8, lsl #16 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq sl, r7, r4, ror #25 │ │ │ │ - rsbeq sl, r7, r4, lsl #26 │ │ │ │ + rsbeq sl, r7, r4, lsr sp │ │ │ │ + rsbeq sl, r7, r4, asr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #784] @ 37da00 │ │ │ │ ldr r3, [pc, #784] @ 37da04 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -305680,40 +305680,40 @@ │ │ │ │ ldr r5, [r1, #2132] @ 0x854 │ │ │ │ ldr r3, [pc, #452] @ 37da10 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 37d950 │ │ │ │ ldr r0, [r1, #784] @ 0x310 │ │ │ │ - bl 817984 │ │ │ │ + bl 8179cc │ │ │ │ add r1, r4, #48 @ 0x30 │ │ │ │ - bl 80c46c │ │ │ │ + bl 80c4b4 │ │ │ │ add r0, r4, #16 │ │ │ │ bl 519df0 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #91] @ 0x5b │ │ │ │ b 37d73c │ │ │ │ ldrb sl, [r0, #89] @ 0x59 │ │ │ │ rsb r5, r1, #0 │ │ │ │ sub sl, sl, #96 @ 0x60 │ │ │ │ clz sl, sl │ │ │ │ lsr sl, sl, #5 │ │ │ │ mov r1, sl │ │ │ │ ldr r0, [r7, #784] @ 0x310 │ │ │ │ mov r2, r5 │ │ │ │ - bl 815d44 │ │ │ │ + bl 815d8c │ │ │ │ cmp r0, #2 │ │ │ │ mov r1, r0 │ │ │ │ beq 37d8e4 │ │ │ │ cmp r0, #1 │ │ │ │ beq 37d924 │ │ │ │ ldr r0, [r7, #784] @ 0x310 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, sl │ │ │ │ - bl 815df0 │ │ │ │ + bl 815e38 │ │ │ │ b 37d730 │ │ │ │ ldr r2, [r4] │ │ │ │ ldrb r1, [r4, #88] @ 0x58 │ │ │ │ ldr r3, [r2, #2064] @ 0x810 │ │ │ │ mov r0, #1 │ │ │ │ orr r3, r3, r0, lsl r1 │ │ │ │ str r3, [r2, #2064] @ 0x810 │ │ │ │ @@ -305765,44 +305765,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r7, r8} │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 37da20 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r1, [r4] │ │ │ │ b 37d858 │ │ │ │ ldr r0, [pc, #64] @ 37da24 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r1, [r4] │ │ │ │ b 37d858 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq sp, r2, ip, lsr #14 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq sp, r2, r0, lsl #14 │ │ │ │ @ instruction: 0x0092d6d8 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ muleq r0, r0, ip │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - strdeq sl, [r7], #-148 @ 0xffffff6c @ │ │ │ │ - rsbeq sl, r7, r4, lsr #20 │ │ │ │ + rsbeq sl, r7, r4, asr #20 │ │ │ │ + rsbeq sl, r7, r4, ror sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r9, r2 │ │ │ │ ldr r2, [pc, #312] @ 37db7c │ │ │ │ mov r7, r3 │ │ │ │ @@ -305822,15 +305822,15 @@ │ │ │ │ beq 37da98 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ - bl 71a5a8 │ │ │ │ + bl 71a5f0 │ │ │ │ mov r3, r7 │ │ │ │ str r8, [sp, #20] │ │ │ │ mov r7, #0 │ │ │ │ mov r8, #1 │ │ │ │ add ip, sp, #28 │ │ │ │ str r7, [sp, #32] │ │ │ │ str r7, [sp, #28] │ │ │ │ @@ -305842,15 +305842,15 @@ │ │ │ │ str r6, [sp, #16] │ │ │ │ stm ip, {r0, r1} │ │ │ │ add r1, sp, #16 │ │ │ │ mov r2, r9 │ │ │ │ str r1, [sp] │ │ │ │ mov r0, r5 │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl 719fc8 │ │ │ │ + bl 71a010 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r2, r6 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r4] │ │ │ │ sbcs r0, r3, #0 │ │ │ │ movcc r0, r8 │ │ │ │ @@ -305876,15 +305876,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r0, r5 │ │ │ │ str r8, [sp] │ │ │ │ strd r2, [sp, #8] │ │ │ │ - bl 71a5a8 │ │ │ │ + bl 71a5f0 │ │ │ │ str r7, [r4] │ │ │ │ b 37db1c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0092d3d4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x0092d2f8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -305948,15 +305948,15 @@ │ │ │ │ str r3, [r4, #2092] @ 0x82c │ │ │ │ mov r3, #1 │ │ │ │ ldr r0, [sl, #376] @ 0x178 │ │ │ │ mov r2, #1024 @ 0x400 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ - bl 71a5a8 │ │ │ │ + bl 71a5f0 │ │ │ │ lsr r3, r6, #14 │ │ │ │ eor r2, r3, #1 │ │ │ │ ands r5, r5, r2 │ │ │ │ str r9, [r4, #2140] @ 0x85c │ │ │ │ beq 37dc14 │ │ │ │ ldr r3, [r4, #2132] @ 0x854 │ │ │ │ mov r1, #256 @ 0x100 │ │ │ │ @@ -305982,15 +305982,15 @@ │ │ │ │ bic r3, r3, #16384 @ 0x4000 │ │ │ │ str r3, [r4, #2092] @ 0x82c │ │ │ │ mov ip, #1 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r6, #376] @ 0x178 │ │ │ │ strd r2, [sp, #8] │ │ │ │ str ip, [sp] │ │ │ │ - bl 71a5a8 │ │ │ │ + bl 71a5f0 │ │ │ │ str r5, [r4, #2144] @ 0x860 │ │ │ │ b 37dc1c │ │ │ │ ldr r3, [r4, #2132] @ 0x854 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r4, #2160] @ 0x870 │ │ │ │ add r1, r4, #2128 @ 0x850 │ │ │ │ ldr r0, [r3, #376] @ 0x178 │ │ │ │ @@ -306007,23 +306007,23 @@ │ │ │ │ strne r3, [r4, #2092] @ 0x82c │ │ │ │ bne 37dc04 │ │ │ │ ldr r0, [pc, #416] @ 37df0c │ │ │ │ bic r3, r3, #32768 @ 0x8000 │ │ │ │ bic r3, r3, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r4, #2092] @ 0x82c │ │ │ │ - bl 99c710 │ │ │ │ + bl 99c758 │ │ │ │ mvn r0, #0 │ │ │ │ b 37dc20 │ │ │ │ ldr r0, [pc, #388] @ 37df10 │ │ │ │ bic r3, r3, #16384 @ 0x4000 │ │ │ │ bic r3, r3, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r4, #2092] @ 0x82c │ │ │ │ - bl 99c710 │ │ │ │ + bl 99c758 │ │ │ │ b 37dd7c │ │ │ │ ldr r3, [pc, #364] @ 37df14 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37dc04 │ │ │ │ ldr r3, [pc, #348] @ 37df18 │ │ │ │ @@ -306044,23 +306044,23 @@ │ │ │ │ beq 37dec8 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r9, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ 37df24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 37dc04 │ │ │ │ ldr r3, [pc, #216] @ 37df14 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37dc1c │ │ │ │ ldr r3, [pc, #216] @ 37df28 │ │ │ │ @@ -306081,52 +306081,52 @@ │ │ │ │ beq 37dee0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 37df2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 37dc1c │ │ │ │ ldr r0, [pc, #96] @ 37df30 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 37dc04 │ │ │ │ ldr r0, [pc, #76] @ 37df34 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 37dc1c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq sp, r2, r4, ror r2 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq sp, r2, r8, asr #4 │ │ │ │ @ instruction: 0x0092d1f4 │ │ │ │ - ldrdeq sl, [r7], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbeq sl, r7, r0, lsr #15 │ │ │ │ + rsbeq sl, r7, r0, lsr #14 │ │ │ │ + strdeq sl, [r7], #-112 @ 0xffffff90 @ │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r3, r0, r8, asr #7 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq sl, r7, ip, asr r6 │ │ │ │ + rsbeq sl, r7, ip, lsr #13 │ │ │ │ andeq r4, r0, r4, asr sp │ │ │ │ - rsbeq sl, r7, r0, asr #13 │ │ │ │ - rsbeq sl, r7, ip, lsl #12 │ │ │ │ - strdeq sl, [r7], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq sl, r7, r0, lsl r7 │ │ │ │ + rsbeq sl, r7, ip, asr r6 │ │ │ │ + rsbeq sl, r7, r0, asr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ sub sp, sp, #108 @ 0x6c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #2092] @ 37e784 │ │ │ │ @@ -306176,15 +306176,15 @@ │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ ldr r2, [pc, #1932] @ 37e798 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #1924] @ 37e79c │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp, #32] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r3, [pc, #1912] @ 37e7a0 │ │ │ │ ldr ip, [sp, #32] │ │ │ │ mov r8, #0 │ │ │ │ ldr r4, [r4, #2132] @ 0x854 │ │ │ │ lsl r9, r5, #4 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ @@ -306211,15 +306211,15 @@ │ │ │ │ str r9, [sp, #64] @ 0x40 │ │ │ │ str r8, [sp, #60] @ 0x3c │ │ │ │ stm lr, {r0, r1} │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ mov r0, ip │ │ │ │ str r1, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 719fc8 │ │ │ │ + bl 71a010 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ beq 37e6ac │ │ │ │ @@ -306268,15 +306268,15 @@ │ │ │ │ mov r2, r3 │ │ │ │ mov ip, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ str r3, [sp, #12] │ │ │ │ str ip, [sp] │ │ │ │ - bl 71a5a8 │ │ │ │ + bl 71a5f0 │ │ │ │ ldr r2, [pc, #1552] @ 37e7a8 │ │ │ │ ldr r3, [pc, #1516] @ 37e788 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -306427,24 +306427,24 @@ │ │ │ │ str r4, [sp, #80] @ 0x50 │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r3, #4] │ │ │ │ str r4, [r3, #8] │ │ │ │ str r4, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ str r8, [sp] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r5, [sp, #4] │ │ │ │ mvn r4, #0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #908] @ 37e7b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r8, [r6, #2132] @ 0x854 │ │ │ │ b 37e168 │ │ │ │ ldr r3, [pc, #892] @ 37e7bc │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r8 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -306464,24 +306464,24 @@ │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r8, [sp, #80] @ 0x50 │ │ │ │ str r8, [sp, #84] @ 0x54 │ │ │ │ str r8, [sp, #88] @ 0x58 │ │ │ │ str r8, [sp, #92] @ 0x5c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #768] @ 37e7c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r5, #0 │ │ │ │ ldr r4, [r3, #2132] @ 0x854 │ │ │ │ bne 37e054 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -306508,26 +306508,26 @@ │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ str r2, [sp, #28] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #592] @ 37e7c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ mvn r4, #0 │ │ │ │ b 37e190 │ │ │ │ cmp r5, #0 │ │ │ │ bne 37e054 │ │ │ │ b 37e4ec │ │ │ │ ldr r1, [pc, #564] @ 37e7cc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ @@ -306553,53 +306553,53 @@ │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #20] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r5, [sp, #4] │ │ │ │ mvn r4, #0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #408] @ 37e7d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r8, [r6, #2132] @ 0x854 │ │ │ │ b 37e168 │ │ │ │ ldr r0, [pc, #392] @ 37e7d4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 37e4c4 │ │ │ │ ldr r0, [pc, #376] @ 37e7d8 │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mvn r4, #0 │ │ │ │ ldr r8, [r3, #2132] @ 0x854 │ │ │ │ b 37e168 │ │ │ │ ldr r0, [pc, #332] @ 37e7dc │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mvn r4, #0 │ │ │ │ ldr r8, [r3, #2132] @ 0x854 │ │ │ │ b 37e168 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ @@ -306627,64 +306627,64 @@ │ │ │ │ str r0, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r2, #4] │ │ │ │ str r0, [r2, #8] │ │ │ │ str r0, [r2, #12] │ │ │ │ mov r0, r2 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 37e7e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 37e57c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #140] @ 37e7e8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 37e57c │ │ │ │ ldr r0, [pc, #120] @ 37e7ec │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 37e57c │ │ │ │ addseq ip, r2, r4, asr #29 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq ip, r2, r8, lsl #29 │ │ │ │ - rsbseq r1, fp, ip, ror r1 │ │ │ │ - rsbeq r5, sl, r4, lsl #6 │ │ │ │ - rsbeq sp, r5, r8, lsl r4 │ │ │ │ + rsbseq r1, fp, ip, asr #3 │ │ │ │ + rsbeq r5, sl, r4, asr r3 │ │ │ │ + rsbeq sp, r5, r8, ror #8 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ @ instruction: 0x003fffff │ │ │ │ addseq ip, r2, r4, lsl #25 │ │ │ │ strdeq r3, [r0], -r0 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq sl, r7, ip, lsl #7 │ │ │ │ + ldrdeq sl, [r7], #-60 @ 0xffffffc4 @ │ │ │ │ andeq r2, r0, r0, ror fp │ │ │ │ - rsbeq sl, r7, ip, ror #2 │ │ │ │ + strheq sl, [r7], #-28 @ 0xffffffe4 @ │ │ │ │ strdeq r4, [r0], -r8 │ │ │ │ - rsbeq sl, r7, r8, lsl #2 │ │ │ │ + rsbeq sl, r7, r8, asr r1 │ │ │ │ muleq r0, ip, ip │ │ │ │ - rsbeq sl, r7, r0, lsr #4 │ │ │ │ - rsbeq sl, r7, ip │ │ │ │ - rsbeq sl, r7, r0, asr r2 │ │ │ │ - rsbeq sl, r7, r8, ror r1 │ │ │ │ + rsbeq sl, r7, r0, ror r2 │ │ │ │ + rsbeq sl, r7, ip, asr r0 │ │ │ │ + rsbeq sl, r7, r0, lsr #5 │ │ │ │ + rsbeq sl, r7, r8, asr #3 │ │ │ │ andeq r3, r0, r0, ror r8 │ │ │ │ - rsbeq r9, r7, r4, ror #31 │ │ │ │ - rsbeq r9, r7, ip, ror pc │ │ │ │ - rsbeq sl, r7, r0 │ │ │ │ + rsbeq sl, r7, r4, lsr r0 │ │ │ │ + rsbeq r9, r7, ip, asr #31 │ │ │ │ + rsbeq sl, r7, r0, asr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ add r3, r0, #896 @ 0x380 │ │ │ │ ldrd r2, [r3, #-8] │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -306752,33 +306752,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ stm sp, {r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #244] @ 37ea34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r5, [r4, #896] @ 0x380 │ │ │ │ b 37e880 │ │ │ │ ldr r0, [pc, #228] @ 37ea38 │ │ │ │ str r5, [sp] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r5, [r4, #896] @ 0x380 │ │ │ │ b 37e880 │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 37e880 │ │ │ │ ldr r3, [pc, #184] @ 37ea3c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -306798,43 +306798,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 37ea40 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 37e880 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #64] @ 37ea44 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 37e880 │ │ │ │ @ instruction: 0x0092c5f0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq ip, r2, r8, asr #11 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ umullseq ip, r2, r4, r5 │ │ │ │ andeq r4, r0, r0, ror #30 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq sl, r7, r4, ror r0 │ │ │ │ - rsbeq sl, r7, r4, lsr #1 │ │ │ │ + rsbeq sl, r7, r4, asr #1 │ │ │ │ + strdeq sl, [r7], #-4 @ │ │ │ │ andeq r3, r0, r4, ror r9 │ │ │ │ - rsbeq r9, r7, r0, lsr pc │ │ │ │ - rsbeq r9, r7, r8, ror #30 │ │ │ │ + rsbeq r9, r7, r0, lsl #31 │ │ │ │ + strheq r9, [r7], #-248 @ 0xffffff08 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r1, [r0, #944] @ 0x3b0 │ │ │ │ ldr r5, [r0, #948] @ 0x3b4 │ │ │ │ ldr r2, [r0, #2160] @ 0x870 │ │ │ │ @@ -307023,30 +307023,30 @@ │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ str r5, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #412] @ 37ef30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 37ebf8 │ │ │ │ ldr r1, [pc, #400] @ 37ef34 │ │ │ │ ldr r3, [pc, #344] @ 37ef00 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r1, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ @@ -307125,46 +307125,46 @@ │ │ │ │ ldr r1, [sp, #28] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ mov r3, fp │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 37ebf8 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq ip, r2, r8, lsr #7 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq ip, r2, ip, ror r3 │ │ │ │ - rsbeq r9, r7, r8, ror lr │ │ │ │ - rsbeq sp, sl, r0, ror r2 │ │ │ │ + rsbeq r9, r7, r8, asr #29 │ │ │ │ + rsbeq sp, sl, r0, asr #5 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq ip, r2, r8, lsr #3 │ │ │ │ - rsbseq ip, r1, ip, lsr #27 │ │ │ │ - rsbeq sp, sl, r0, lsl #3 │ │ │ │ + ldrsheq ip, [r1], #-220 @ 0xffffff24 @ │ │ │ │ + ldrdeq sp, [sl], #-16 @ │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ - rsbeq sp, r5, r4, lsr sl │ │ │ │ + rsbeq sp, r5, r4, lsl #21 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r9, r7, ip, asr #25 │ │ │ │ + rsbeq r9, r7, ip, lsl sp │ │ │ │ addseq ip, r2, r8, ror r0 │ │ │ │ - rsbseq ip, r1, ip, lsl #25 │ │ │ │ - rsbeq r9, r7, ip, ror #24 │ │ │ │ + ldrsbeq ip, [r1], #-204 @ 0xffffff34 @ │ │ │ │ + strheq r9, [r7], #-204 @ 0xffffff34 @ │ │ │ │ + rsbseq ip, r1, r0, asr #25 │ │ │ │ + rsbeq r9, r7, r0, lsr #25 │ │ │ │ rsbseq ip, r1, r0, ror ip │ │ │ │ - rsbeq r9, r7, r0, asr ip │ │ │ │ - rsbseq ip, r1, r0, lsr #24 │ │ │ │ - strdeq ip, [sl], #-244 @ 0xffffff0c @ │ │ │ │ - rsbeq r9, r7, r8, ror #23 │ │ │ │ - rsbeq r9, r7, ip, ror #23 │ │ │ │ - ldrdeq r9, [r7], #-180 @ 0xffffff4c @ │ │ │ │ - rsbeq ip, sl, ip, asr #31 │ │ │ │ - rsbeq r9, r7, r0, asr #23 │ │ │ │ - rsbeq r9, r7, r4, asr #23 │ │ │ │ - rsbeq lr, pc, ip, lsr #10 │ │ │ │ - rsbeq r9, r7, r4, asr #23 │ │ │ │ + rsbeq sp, sl, r4, asr #32 │ │ │ │ + rsbeq r9, r7, r8, lsr ip │ │ │ │ + rsbeq r9, r7, ip, lsr ip │ │ │ │ + rsbeq r9, r7, r4, lsr #24 │ │ │ │ + rsbeq sp, sl, ip, lsl r0 │ │ │ │ + rsbeq r9, r7, r0, lsl ip │ │ │ │ + rsbeq r9, r7, r4, lsl ip │ │ │ │ + rsbeq lr, pc, ip, ror r5 @ │ │ │ │ + rsbeq r9, r7, r4, lsl ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #512] @ 37f188 │ │ │ │ ldr r3, [pc, #512] @ 37f18c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -307273,42 +307273,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r4, r5} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 37f1a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 37f060 │ │ │ │ ldr r0, [pc, #60] @ 37f1ac │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 37f060 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ umullseq fp, r2, r4, lr │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq fp, r2, r8, lsr lr │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ @ instruction: 0x0092bdb0 │ │ │ │ andeq r1, r0, r4, ror #15 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - @ instruction: 0x00679994 │ │ │ │ - strheq r9, [r7], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq r9, r7, r4, ror #19 │ │ │ │ + rsbeq r9, r7, r4, lsl #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #464] @ 37f398 │ │ │ │ ldr r1, [pc, #464] @ 37f39c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -307369,28 +307369,28 @@ │ │ │ │ ldr r2, [pc, #256] @ 37f3ac │ │ │ │ ldr r0, [pc, #256] @ 37f3b0 │ │ │ │ add r3, r4, #5184 @ 0x1440 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9b1348 │ │ │ │ + bl 9b1390 │ │ │ │ ldr r2, [pc, #232] @ 37f3b4 │ │ │ │ ldr r3, [pc, #204] @ 37f39c │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #2136] @ 0x858 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 37f394 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9afe50 │ │ │ │ + b 9afe98 │ │ │ │ ldr r3, [pc, #184] @ 37f3b8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37f200 │ │ │ │ ldr r3, [pc, #168] @ 37f3bc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -307407,43 +307407,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 37f3c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 37f200 │ │ │ │ ldr r0, [pc, #68] @ 37f3c8 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 37f200 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq fp, r2, r4, asr ip │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq fp, r2, r4, lsr ip │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq fp, r2, r0, asr #23 │ │ │ │ - strdeq r9, [r7], #-136 @ 0xffffff78 @ │ │ │ │ + rsbeq r9, r7, r8, asr #18 │ │ │ │ andeq r1, r0, r4, lsl sl │ │ │ │ addseq fp, r2, r0, asr fp │ │ │ │ andeq r2, r0, r4, lsr #7 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - ldrdeq r9, [r7], #-124 @ 0xffffff84 @ │ │ │ │ - strdeq r9, [r7], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq r9, r7, ip, lsr #16 │ │ │ │ + rsbeq r9, r7, ip, asr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr r2, [r0] │ │ │ │ add r3, r1, r1, lsl #2 │ │ │ │ add r3, r1, r3, lsl #3 │ │ │ │ @@ -307538,15 +307538,15 @@ │ │ │ │ ldm lr, {r0, r1} │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm ip, {r0, r1} │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ stm sp, {r1, r7} │ │ │ │ ldr r0, [r4, #376] @ 0x178 │ │ │ │ - bl 719fc8 │ │ │ │ + bl 71a010 │ │ │ │ ldr r9, [sp, #108] @ 0x6c │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ beq 37f9a0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ @@ -307569,15 +307569,15 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ str r9, [sp, #12] │ │ │ │ str r0, [sp] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [r4, #376] @ 0x178 │ │ │ │ mov r3, r9 │ │ │ │ - bl 71a5a8 │ │ │ │ + bl 71a5f0 │ │ │ │ b 37f46c │ │ │ │ ldr r2, [pc, #3472] @ 380380 │ │ │ │ ldr r3, [pc, #3456] @ 380374 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ @@ -307643,15 +307643,15 @@ │ │ │ │ beq 37f5bc │ │ │ │ mov r2, r1 │ │ │ │ ldr r1, [pc, #3208] @ 380384 │ │ │ │ ldr r0, [pc, #3208] @ 380388 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 37f5bc │ │ │ │ ldr r3, [pc, #3172] @ 38037c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37f46c │ │ │ │ @@ -307673,24 +307673,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ str r1, [sp, #124] @ 0x7c │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #132] @ 0x84 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3072] @ 380390 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 37f46c │ │ │ │ ldr r1, [r4] │ │ │ │ mov r2, #29 │ │ │ │ add r1, r1, fp │ │ │ │ mov r0, r4 │ │ │ │ bl 37d060 │ │ │ │ ldr r3, [pc, #2996] @ 38037c │ │ │ │ @@ -307718,27 +307718,27 @@ │ │ │ │ str r7, [sp, #120] @ 0x78 │ │ │ │ mov r1, r7 │ │ │ │ str r7, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r9, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2868] @ 380398 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 37f5bc │ │ │ │ ldr r3, [pc, #2824] @ 38037c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37f46c │ │ │ │ @@ -307759,15 +307759,15 @@ │ │ │ │ beq 380358 │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ str r1, [sp, #124] @ 0x7c │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #132] @ 0x84 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2744] @ 3803a0 │ │ │ │ add r0, pc, r0 │ │ │ │ b 37f790 │ │ │ │ ldr r3, [pc, #2696] @ 38037c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -307791,15 +307791,15 @@ │ │ │ │ beq 380690 │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ str r1, [sp, #124] @ 0x7c │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #132] @ 0x84 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2624] @ 3803a8 │ │ │ │ add r0, pc, r0 │ │ │ │ b 37f790 │ │ │ │ ldr r3, [r3, #2060] @ 0x80c │ │ │ │ cmp r3, #0 │ │ │ │ beq 37fd98 │ │ │ │ @@ -307838,15 +307838,15 @@ │ │ │ │ str r0, [sp, #120] @ 0x78 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r2, #4] │ │ │ │ str r0, [r2, #8] │ │ │ │ str r0, [r2, #12] │ │ │ │ mov r0, r2 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2444] @ 3803b0 │ │ │ │ add r0, pc, r0 │ │ │ │ b 37f790 │ │ │ │ ldr r3, [pc, #2436] @ 3803b4 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r6, r3 │ │ │ │ @@ -307882,29 +307882,29 @@ │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #72] @ 0x48 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2240] @ 3803bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 37f5bc │ │ │ │ sub r3, r3, #99 @ 0x63 │ │ │ │ cmp r3, #2 │ │ │ │ bls 37f6a8 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ ldrb r3, [r2, #3] │ │ │ │ @@ -307978,29 +307978,29 @@ │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #72] @ 0x48 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1864] @ 3803c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 37f5bc │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 37f5bc │ │ │ │ ldr r2, [pc, #1836] @ 3803c8 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ @@ -308026,29 +308026,29 @@ │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1680] @ 3803cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 37f5bc │ │ │ │ mov r1, #128 @ 0x80 │ │ │ │ bl 37ca7c │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ @@ -308274,27 +308274,27 @@ │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r8, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #708] @ 3803d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37ff24 │ │ │ │ b 37ff50 │ │ │ │ mov r3, #33554432 @ 0x2000000 │ │ │ │ mov r1, r2 │ │ │ │ @@ -308306,15 +308306,15 @@ │ │ │ │ ldr r0, [pc, #652] @ 3803dc │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 37f5bc │ │ │ │ ldr r3, [pc, #620] @ 3803e0 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 380868 │ │ │ │ @@ -308333,30 +308333,30 @@ │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #84] @ 0x54 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #472] @ 3803e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 38006c │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ mov r1, #96 @ 0x60 │ │ │ │ @@ -308396,15 +308396,15 @@ │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #80] @ 0x50 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -308415,97 +308415,97 @@ │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #212] @ 3803ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 38006c │ │ │ │ ldr r0, [pc, #200] @ 3803f0 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 37f46c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #176] @ 3803f4 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ stm sp, {r3, r9} │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 37f5bc │ │ │ │ ldr r0, [pc, #152] @ 3803f8 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 37f46c │ │ │ │ addseq fp, r2, ip, lsl sl │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq fp, r2, ip, lsl #20 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq fp, r2, ip, lsr #16 │ │ │ │ - rsbseq pc, sl, r4, asr #20 │ │ │ │ - rsbeq r9, r7, r0, lsl #19 │ │ │ │ + @ instruction: 0x007afa94 │ │ │ │ + ldrdeq r9, [r7], #-144 @ 0xffffff70 @ │ │ │ │ andeq r3, r0, ip, lsl #18 │ │ │ │ - rsbeq r9, r7, r0, lsr r4 │ │ │ │ + rsbeq r9, r7, r0, lsl #9 │ │ │ │ andeq r3, r0, r8, ror fp │ │ │ │ - rsbeq r9, r7, r8, lsl #11 │ │ │ │ + ldrdeq r9, [r7], #-88 @ 0xffffffa8 @ │ │ │ │ strdeq r3, [r0], -r0 │ │ │ │ - rsbeq r9, r7, r4, ror #7 │ │ │ │ + rsbeq r9, r7, r4, lsr r4 │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ - strheq r9, [r7], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbeq r9, r7, ip, lsl #6 │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ - rsbeq r9, r7, r4, lsr r3 │ │ │ │ + rsbeq r9, r7, r4, lsl #7 │ │ │ │ andeq r4, r0, r8, lsl r3 │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ - rsbeq r9, r7, r4, lsl ip │ │ │ │ + rsbeq r9, r7, r4, ror #24 │ │ │ │ andeq r2, r0, r0, ror #4 │ │ │ │ - rsbeq r9, r7, r0, ror r2 │ │ │ │ + rsbeq r9, r7, r0, asr #5 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - rsbeq r9, r7, r4, ror r2 │ │ │ │ + rsbeq r9, r7, r4, asr #5 │ │ │ │ andeq r4, r0, ip, asr r4 │ │ │ │ andeq r3, r0, r8, ror #1 │ │ │ │ - @ instruction: 0x00678f90 │ │ │ │ - rsbeq r9, r7, r4, lsl r6 │ │ │ │ + rsbeq r8, r7, r0, ror #31 │ │ │ │ + rsbeq r9, r7, r4, ror #12 │ │ │ │ andeq r2, r0, r4, lsl #1 │ │ │ │ - rsbeq r9, r7, ip, lsl #6 │ │ │ │ + rsbeq r9, r7, ip, asr r3 │ │ │ │ andeq r4, r0, ip, lsr #23 │ │ │ │ - rsbeq r9, r7, r4, ror #5 │ │ │ │ - rsbeq r8, r7, ip, asr #17 │ │ │ │ - strdeq r8, [r7], #-172 @ 0xffffff54 @ │ │ │ │ - strheq r8, [r7], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq r9, r7, r4, lsr r3 │ │ │ │ + rsbeq r8, r7, ip, lsl r9 │ │ │ │ + rsbeq r8, r7, ip, asr #22 │ │ │ │ + rsbeq r8, r7, r4, lsl #20 │ │ │ │ andeq r1, r0, r4, ror #19 │ │ │ │ - strdeq r8, [r7], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq r8, r7, r0, asr #30 │ │ │ │ andeq r5, r0, r8, ror r1 │ │ │ │ - rsbeq r8, r7, r8, ror sp │ │ │ │ - rsbeq r8, r7, r4, lsl #30 │ │ │ │ - rsbeq r8, r7, r8, lsl #16 │ │ │ │ - rsbeq r8, r7, r4, ror #11 │ │ │ │ - strdeq r8, [r7], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq r8, r7, r8, asr #27 │ │ │ │ + rsbeq r8, r7, r4, asr pc │ │ │ │ + rsbeq r8, r7, r8, asr r8 │ │ │ │ + rsbeq r8, r7, r4, lsr r6 │ │ │ │ + rsbeq r8, r7, r4, asr #14 │ │ │ │ strdeq r2, [r0], -r4 │ │ │ │ - rsbeq r8, r7, r4, lsl sl │ │ │ │ + rsbeq r8, r7, r4, ror #20 │ │ │ │ andeq r4, r0, r0, lsl #26 │ │ │ │ - rsbeq r8, r7, r4, lsr sl │ │ │ │ - rsbeq r8, r7, r8, lsl r7 │ │ │ │ - rsbeq r8, r7, ip, asr #15 │ │ │ │ - rsbeq r8, r7, ip, ror #16 │ │ │ │ - rsbeq r8, r7, r0, asr #21 │ │ │ │ + rsbeq r8, r7, r4, lsl #21 │ │ │ │ + rsbeq r8, r7, r8, ror #14 │ │ │ │ + rsbeq r8, r7, ip, lsl r8 │ │ │ │ + strheq r8, [r7], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq r8, r7, r0, lsl fp │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r8, r7, ip, lsr sp │ │ │ │ - ldrdeq r8, [r7], #-168 @ 0xffffff58 @ │ │ │ │ - rsbeq r8, r7, ip, ror #23 │ │ │ │ - rsbeq r8, r7, r0, lsr #26 │ │ │ │ - rsbeq r8, r7, r4, lsl #16 │ │ │ │ - strheq r8, [r7], #-136 @ 0xffffff78 @ │ │ │ │ - rsbeq r8, r7, r4, lsr ip │ │ │ │ - rsbeq r8, r7, r8, ror r4 │ │ │ │ + rsbeq r8, r7, ip, lsl #27 │ │ │ │ + rsbeq r8, r7, r8, lsr #22 │ │ │ │ + rsbeq r8, r7, ip, lsr ip │ │ │ │ + rsbeq r8, r7, r0, ror sp │ │ │ │ + rsbeq r8, r7, r4, asr r8 │ │ │ │ + rsbeq r8, r7, r8, lsl #18 │ │ │ │ + rsbeq r8, r7, r4, lsl #25 │ │ │ │ + rsbeq r8, r7, r8, asr #9 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37ffb0 │ │ │ │ ldr r3, [pc, #-128] @ 3803fc │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -308526,26 +308526,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-256] @ 380400 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 37ffb0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37ffb0 │ │ │ │ ldr r3, [pc, #-284] @ 380404 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ @@ -308567,33 +308567,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-412] @ 380408 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 37ffa0 │ │ │ │ ldr r0, [pc, #-424] @ 38040c │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r1 │ │ │ │ - bl 99c710 │ │ │ │ + bl 99c758 │ │ │ │ ldr r6, [sp, #84] @ 0x54 │ │ │ │ mov r1, #4 │ │ │ │ ldr r3, [r6, #2168] @ 0x878 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ strb r1, [r3, #761] @ 0x2f9 │ │ │ │ strb r2, [r3, #777] @ 0x309 │ │ │ │ @@ -308624,38 +308624,38 @@ │ │ │ │ str r7, [sp, #120] @ 0x78 │ │ │ │ mov r1, r7 │ │ │ │ str r7, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-632] @ 380410 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 37fd60 │ │ │ │ ldr r0, [pc, #-644] @ 380414 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 37f46c │ │ │ │ ldr r0, [pc, #-664] @ 380418 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 37f46c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3806e0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #17] │ │ │ │ @@ -308681,26 +308681,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-844] @ 380420 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 37ff60 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #13] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37ff70 │ │ │ │ ldr r3, [pc, #-872] @ 380424 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ @@ -308722,46 +308722,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1000] @ 380428 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 37ff90 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrsb r3, [r3, #7] │ │ │ │ cmp r3, #0 │ │ │ │ bge 37ffa0 │ │ │ │ b 380518 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #-1036] @ 38042c │ │ │ │ stm sp, {r2, r7} │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 37f5bc │ │ │ │ ldr r0, [pc, #-1060] @ 380430 │ │ │ │ stm sp, {r2, r7} │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 37f5bc │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ mov r1, #96 @ 0x60 │ │ │ │ mla r2, r1, r3, r2 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, r2 │ │ │ │ @@ -308774,22 +308774,22 @@ │ │ │ │ b 380250 │ │ │ │ ldr r0, [pc, #-1136] @ 380434 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 380118 │ │ │ │ ldr r0, [pc, #-1164] @ 380438 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 37ffa0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #12] │ │ │ │ tst r3, #1 │ │ │ │ beq 37ffb0 │ │ │ │ b 380474 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ @@ -308811,81 +308811,81 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1324] @ 380444 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 37fe3c │ │ │ │ ldr r0, [pc, #-1336] @ 380448 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 37ffb0 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r0, [pc, #-1364] @ 38044c │ │ │ │ stm sp, {r2, r3} │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 380210 │ │ │ │ ldr r0, [pc, #-1392] @ 380450 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 37fe3c │ │ │ │ ldr r0, [pc, #-1416] @ 380454 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 37ff60 │ │ │ │ ldr r0, [pc, #-1440] @ 380458 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 37ff90 │ │ │ │ ldr r0, [pc, #-1464] @ 38045c │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ strd r2, [sp, #8] │ │ │ │ str r1, [sp, #20] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 38006c │ │ │ │ ldr r0, [pc, #-1508] @ 380460 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 37fd60 │ │ │ │ mov r3, #0 │ │ │ │ ldrh r3, [r3] │ │ │ │ udf #0 │ │ │ │ ldr r2, [r0, #368] @ 0x170 │ │ │ │ cmp r2, #0 │ │ │ │ beq 380cac │ │ │ │ @@ -309018,41 +309018,41 @@ │ │ │ │ add r5, r5, r5, lsl #1 │ │ │ │ add r4, r4, r5, lsl #5 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #2176] @ 0x880 │ │ │ │ b 380c28 │ │ │ │ ldr r0, [pc, #72] @ 380ccc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c710 │ │ │ │ + bl 99c758 │ │ │ │ b 380c28 │ │ │ │ ldr r0, [pc, #60] @ 380cd0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c710 │ │ │ │ + bl 99c758 │ │ │ │ b 380c28 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ bl 37f3cc │ │ │ │ b 380c00 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ andeq r8, r0, r1 │ │ │ │ andeq r4, r0, r0, lsl r0 │ │ │ │ - rsbeq r8, r7, r8, asr #22 │ │ │ │ - rsbeq r8, r7, r8, lsl #23 │ │ │ │ + @ instruction: 0x00678b98 │ │ │ │ + ldrdeq r8, [r7], #-184 @ 0xffffff48 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #2136] @ 0x858 │ │ │ │ - bl 9afe58 │ │ │ │ + bl 9afea0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [r4, #2056] @ 0x808 │ │ │ │ ldr r0, [r4, #2132] @ 0x854 │ │ │ │ str r3, [r4, #2136] @ 0x858 │ │ │ │ pop {r4, lr} │ │ │ │ b 37f3cc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -309141,25 +309141,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str sl, [sp, #4] │ │ │ │ str fp, [sp, #16] │ │ │ │ strd r4, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1348] @ 3813dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 380dc4 │ │ │ │ ldr r3, [pc, #1328] @ 3813e0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -309177,25 +309177,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str fp, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1212] @ 3813e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 380dc4 │ │ │ │ ldr fp, [r0, #4] │ │ │ │ mov r7, fp │ │ │ │ b 380e0c │ │ │ │ ldr fp, [r0, #8] │ │ │ │ mov r7, fp │ │ │ │ b 380e0c │ │ │ │ @@ -309251,28 +309251,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #4] │ │ │ │ str fp, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #920] @ 3813f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 380e9c │ │ │ │ ldr fp, [r2, #2092] @ 0x82c │ │ │ │ mov r7, fp │ │ │ │ b 380fc4 │ │ │ │ ldr fp, [r2, #2112] @ 0x840 │ │ │ │ mov r7, fp │ │ │ │ b 380fc4 │ │ │ │ @@ -309332,26 +309332,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r6, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #616] @ 381400 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ mov r7, #0 │ │ │ │ mov fp, r7 │ │ │ │ b 380fc4 │ │ │ │ ldr r3, [pc, #596] @ 381404 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r7, [r3] │ │ │ │ cmp r7, #0 │ │ │ │ @@ -309370,61 +309370,61 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #32 │ │ │ │ str r7, [sp, #32] │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ str r7, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r7, [sp, #16] │ │ │ │ strd r4, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #480] @ 381408 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ mov r7, #0 │ │ │ │ mov fp, r7 │ │ │ │ b 380e9c │ │ │ │ mov fp, r7 │ │ │ │ b 380ea8 │ │ │ │ ldr r0, [pc, #452] @ 38140c │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 380dc4 │ │ │ │ ldr r0, [pc, #424] @ 381410 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ stm sp, {r4, r5, fp} │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 380e9c │ │ │ │ ldr r0, [pc, #400] @ 381414 │ │ │ │ str r3, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 38122c │ │ │ │ ldr r0, [pc, #372] @ 381418 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 380e9c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ mov fp, r7 │ │ │ │ b 380fd0 │ │ │ │ cmp r7, #0 │ │ │ │ beq 380dc4 │ │ │ │ ldr r3, [pc, #316] @ 38141c │ │ │ │ @@ -309443,15 +309443,15 @@ │ │ │ │ ldr r0, [pc, #268] @ 381420 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 38119c │ │ │ │ mov fp, r7 │ │ │ │ b 380e18 │ │ │ │ ldr r3, [pc, #152] @ 3813d8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -309459,63 +309459,63 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ strd r4, [sp, #8] │ │ │ │ stm sp, {r6, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 381424 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ mov r7, #0 │ │ │ │ mov fp, r7 │ │ │ │ b 380e0c │ │ │ │ ldr r0, [pc, #136] @ 381428 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 38138c │ │ │ │ ldrsheq sl, [r2], r0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ ldrsbeq sl, [r2], ip │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq pc, r4, r4, lsr r9 @ │ │ │ │ - rsbseq lr, sl, ip, asr #6 │ │ │ │ + @ instruction: 0x007ae39c │ │ │ │ addseq sl, r2, r0, asr r0 │ │ │ │ andeq r1, r0, ip, ror #28 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r8, r7, ip, lsl #21 │ │ │ │ + ldrdeq r8, [r7], #-172 @ 0xffffff54 @ │ │ │ │ @ instruction: 0x00004ab4 │ │ │ │ - rsbeq r8, r7, ip, asr ip │ │ │ │ + rsbeq r8, r7, ip, lsr #25 │ │ │ │ addeq pc, r4, r0, lsr #14 │ │ │ │ - rsbseq lr, sl, r1, lsr r1 │ │ │ │ + rsbseq lr, sl, r1, lsl #3 │ │ │ │ andeq r1, r0, ip, lsl #26 │ │ │ │ - rsbeq r8, r7, ip, lsl #20 │ │ │ │ + rsbeq r8, r7, ip, asr sl │ │ │ │ andeq r0, r0, r3, lsl r1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - rsbeq r8, r7, r4, lsr #16 │ │ │ │ + rsbeq r8, r7, r4, ror r8 │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ - ldrdeq r8, [r7], #-128 @ 0xffffff80 @ │ │ │ │ - rsbeq r8, r7, r4, ror r9 │ │ │ │ - rsbeq r8, r7, ip, lsl #14 │ │ │ │ - strheq r8, [r7], #-140 @ 0xffffff74 @ │ │ │ │ - rsbeq r8, r7, r4, lsl #16 │ │ │ │ + rsbeq r8, r7, r0, lsr #18 │ │ │ │ + rsbeq r8, r7, r4, asr #19 │ │ │ │ + rsbeq r8, r7, ip, asr r7 │ │ │ │ + rsbeq r8, r7, ip, lsl #18 │ │ │ │ + rsbeq r8, r7, r4, asr r8 │ │ │ │ andeq r3, r0, r8, lsr fp │ │ │ │ - strdeq r8, [r7], #-108 @ 0xffffff94 @ │ │ │ │ - rsbeq r8, r7, r8, ror #9 │ │ │ │ - rsbeq r8, r7, ip, lsr #10 │ │ │ │ + rsbeq r8, r7, ip, asr #14 │ │ │ │ + rsbeq r8, r7, r8, lsr r5 │ │ │ │ + rsbeq r8, r7, ip, ror r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r1, [pc, #500] @ 381638 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #496] @ 38163c │ │ │ │ @@ -309602,28 +309602,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r4, [sp, #16] │ │ │ │ str r6, [sp, #20] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 381658 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3814c8 │ │ │ │ ldr r3, [pc, #116] @ 38165c │ │ │ │ ldr ip, [pc, #116] @ 381660 │ │ │ │ ldr r1, [pc, #116] @ 381664 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #108] @ 381668 │ │ │ │ @@ -309636,31 +309636,31 @@ │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3814c8 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009299d4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ umullseq r9, r2, r4, r9 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r9, r2, ip, asr #18 │ │ │ │ andeq r2, r0, r4, rrx │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r8, r7, r4, lsr r6 │ │ │ │ - rsbseq sp, sl, r4, asr fp │ │ │ │ - rsbeq r8, r7, ip, lsl #12 │ │ │ │ - strdeq r6, [r7], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq r8, r7, r4, lsl #13 │ │ │ │ + rsbseq sp, sl, r4, lsr #23 │ │ │ │ + rsbeq r8, r7, ip, asr r6 │ │ │ │ + rsbeq r6, r7, ip, asr #20 │ │ │ │ andeq r0, r0, r7, lsr #3 │ │ │ │ - rsbeq r8, r7, r4, lsr r6 │ │ │ │ + rsbeq r8, r7, r4, lsl #13 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr r1, [r0, #360] @ 0x168 │ │ │ │ mov lr, #0 │ │ │ │ cmp lr, r3 │ │ │ │ cmpeq r1, r2 │ │ │ │ mov ip, r0 │ │ │ │ ldreq r0, [r0, #364] @ 0x16c │ │ │ │ @@ -309696,37 +309696,37 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r4, r0 │ │ │ │ add r2, r5, #300 @ 0x12c │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r0 │ │ │ │ add r0, r0, #24 │ │ │ │ mov r6, r1 │ │ │ │ - bl 7067cc │ │ │ │ + bl 706814 │ │ │ │ ldr r3, [pc, #76] @ 38176c │ │ │ │ mov r8, #32 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, r5, #348 @ 0x15c │ │ │ │ mov r1, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r0, r4, #192 @ 0xc0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 7067cc │ │ │ │ + bl 706814 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ addeq lr, r4, ip, lsr #31 │ │ │ │ - rsbeq r8, r7, r8, lsl #11 │ │ │ │ - rsbeq r8, r7, r4, ror #10 │ │ │ │ + ldrdeq r8, [r7], #-88 @ 0xffffffa8 @ │ │ │ │ + strheq r8, [r7], #-84 @ 0xffffffac @ │ │ │ │ │ │ │ │ 00381770 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -309764,15 +309764,15 @@ │ │ │ │ ldr r2, [r4, #368] @ 0x170 │ │ │ │ add r0, r0, #5248 @ 0x1480 │ │ │ │ cmp r2, r1 │ │ │ │ bhi 3817f0 │ │ │ │ ldr r0, [pc, #212] @ 3818ec │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 753cd0 │ │ │ │ + bl 753d18 │ │ │ │ ldr r3, [r4, #368] @ 0x170 │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 3818b4 │ │ │ │ ldr sl, [pc, #184] @ 3818f0 │ │ │ │ mov r9, #0 │ │ │ │ add sl, pc, sl │ │ │ │ @@ -309819,17 +309819,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ andsgt r1, r4, r0, lsl #30 │ │ │ │ @ instruction: 0xffffb800 │ │ │ │ addeq lr, r4, r8, ror #28 │ │ │ │ andeq r0, r0, r8, ror #15 │ │ │ │ - rsbseq sp, sl, r0, ror r8 │ │ │ │ - rsbeq r6, r7, ip, lsl r7 │ │ │ │ - strheq r8, [r7], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbseq sp, sl, r0, asr #17 │ │ │ │ + rsbeq r6, r7, ip, ror #14 │ │ │ │ + rsbeq r8, r7, r8, lsl #8 │ │ │ │ andeq r0, r0, r7, lsr r6 │ │ │ │ │ │ │ │ 00381908 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -309843,15 +309843,15 @@ │ │ │ │ add r6, r6, #1 │ │ │ │ add r4, r4, r5 │ │ │ │ add r0, r4, #112 @ 0x70 │ │ │ │ bl 389e48 │ │ │ │ add r0, r4, #1024 @ 0x400 │ │ │ │ bl 389e48 │ │ │ │ add r0, r4, #32 │ │ │ │ - bl 757884 │ │ │ │ + bl 7578cc │ │ │ │ ldr r3, [r7, #368] @ 0x170 │ │ │ │ add r5, r5, #5248 @ 0x1480 │ │ │ │ cmp r3, r6 │ │ │ │ bhi 381930 │ │ │ │ ldr r0, [r7] │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 253810 │ │ │ │ @@ -309935,39 +309935,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 381b14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3819c0 │ │ │ │ ldr r0, [pc, #52] @ 381b18 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3819c0 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ umullseq r9, r2, r4, r4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r9, r2, r4, ror r4 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ @ instruction: 0x009293f4 │ │ │ │ andeq r4, r0, ip, ror #21 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - ldrdeq r8, [r7], #-20 @ 0xffffffec @ │ │ │ │ - strdeq r8, [r7], #-16 @ │ │ │ │ + rsbeq r8, r7, r4, lsr #4 │ │ │ │ + rsbeq r8, r7, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr ip, [pc, #2372] @ 382478 │ │ │ │ ldr r1, [pc, #2372] @ 38247c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -310047,15 +310047,15 @@ │ │ │ │ bne 382038 │ │ │ │ ldr r0, [pc, #2096] @ 382498 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ add sp, sp, #76 @ 0x4c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a4324 │ │ │ │ + b 9a436c │ │ │ │ ldr r2, [pc, #2072] @ 38249c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r2, r3, lsl #2 │ │ │ │ ldr r3, [r3, #128] @ 0x80 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -310078,28 +310078,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #24] │ │ │ │ str sl, [sp, #28] │ │ │ │ strd r4, [sp, #16] │ │ │ │ str fp, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1920] @ 3824a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 381be8 │ │ │ │ ldr r3, [r7, #368] @ 0x170 │ │ │ │ add r3, r3, #2 │ │ │ │ lsl r3, r3, #7 │ │ │ │ cmp r4, r3 │ │ │ │ sbcs r3, r5, #0 │ │ │ │ bcs 381bc4 │ │ │ │ @@ -310169,25 +310169,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ strd r4, [sp, #8] │ │ │ │ stm sp, {r7, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1592] @ 3824c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 381b80 │ │ │ │ mov r0, r7 │ │ │ │ bl 381970 │ │ │ │ b 381df8 │ │ │ │ ldr r3, [pc, #1568] @ 3824c4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -310206,27 +310206,27 @@ │ │ │ │ beq 382328 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r9, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1444] @ 3824c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [pc, #1436] @ 3824cc │ │ │ │ add r3, pc, r3 │ │ │ │ cmp fp, #14 │ │ │ │ bhi 382350 │ │ │ │ add r3, r3, fp │ │ │ │ ldrsh r3, [r3, fp] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ @@ -310353,21 +310353,21 @@ │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r9, [sp, #112] @ 0x70 │ │ │ │ add sp, sp, #76 @ 0x4c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a4324 │ │ │ │ + b 9a436c │ │ │ │ ldr r0, [pc, #936] @ 3824f4 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 381bdc │ │ │ │ ldr r3, [pc, #912] @ 3824f8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 381be8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -310382,34 +310382,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str fp, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #792] @ 3824fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 381be8 │ │ │ │ ldr r0, [pc, #780] @ 382500 │ │ │ │ mov r2, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ stm sp, {r4, r5, r9, sl} │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 381b80 │ │ │ │ ldr r3, [pc, #756] @ 382504 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp fp, #14 │ │ │ │ bhi 382228 │ │ │ │ add r3, r3, fp │ │ │ │ ldrsh r3, [r3, fp] │ │ │ │ @@ -310435,75 +310435,75 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r7, [sp] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #596] @ 38250c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3820ec │ │ │ │ ldr r0, [pc, #584] @ 382510 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #8] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 381be8 │ │ │ │ ldr r0, [pc, #544] @ 382514 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #8] │ │ │ │ str sl, [sp, #12] │ │ │ │ strd r4, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 381be8 │ │ │ │ tst r9, #15 │ │ │ │ bne 381fac │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ bl 37d404 │ │ │ │ b 381fac │ │ │ │ ldr r0, [pc, #488] @ 382518 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ stm sp, {r4, r9} │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 381f28 │ │ │ │ bl 37d364 │ │ │ │ b 382014 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 382234 │ │ │ │ b 3820ec │ │ │ │ ldr r0, [pc, #436] @ 38251c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ stm sp, {r4, r9} │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3820ec │ │ │ │ ldr r2, [pc, #260] @ 38248c │ │ │ │ ldr r1, [r6, r2] │ │ │ │ ldr r2, [pc, #400] @ 382520 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r2, r3, lsl #2 │ │ │ │ @@ -310514,15 +310514,15 @@ │ │ │ │ beq 3823c8 │ │ │ │ ldr r0, [pc, #368] @ 382524 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 381be8 │ │ │ │ ldr r3, [pc, #332] @ 382528 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -310539,81 +310539,81 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ strd r4, [sp, #16] │ │ │ │ stm sp, {r7, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 38252c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 381c90 │ │ │ │ ldr r0, [pc, #208] @ 382530 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r7 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 381c90 │ │ │ │ addseq r9, r2, r8, ror #5 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x009292d0 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ - rsbseq sp, sl, r0, asr #10 │ │ │ │ + @ instruction: 0x007ad590 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ addseq r9, r2, ip, lsr #4 │ │ │ │ @ instruction: 0x009291d8 │ │ │ │ - rsbeq r8, r7, ip, lsl #2 │ │ │ │ + rsbeq r8, r7, ip, asr r1 │ │ │ │ addeq lr, r4, r0, lsr #20 │ │ │ │ muleq r0, r0, r9 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r8, r7, r0, lsl #3 │ │ │ │ + ldrdeq r8, [r7], #-16 @ │ │ │ │ addeq lr, r4, r8, lsr #18 │ │ │ │ - rsbseq sp, sl, sl, asr #6 │ │ │ │ - rsbeq sp, sl, ip, ror #11 │ │ │ │ - strdeq r7, [r7], #-232 @ 0xffffff18 @ │ │ │ │ + @ instruction: 0x007ad39a │ │ │ │ + rsbeq sp, sl, ip, lsr r6 │ │ │ │ + rsbeq r7, r7, r8, asr #30 │ │ │ │ andeq r4, r0, ip, ror ip │ │ │ │ - rsbeq r7, r7, r4, ror lr │ │ │ │ + rsbeq r7, r7, r4, asr #29 │ │ │ │ andeq r3, r0, ip, asr #15 │ │ │ │ - rsbeq r8, r7, r8, lsl r0 │ │ │ │ - ldrsbeq sp, [sl], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbeq r8, r7, r8, rrx │ │ │ │ + rsbseq sp, sl, r8, lsr #4 │ │ │ │ addseq r8, r2, r0, asr #29 │ │ │ │ rsbseq pc, sp, r0, ror #31 │ │ │ │ svceq 0x0082001f │ │ │ │ addseq r8, r2, r0, lsl #28 │ │ │ │ addseq r8, r2, r4, lsr #27 │ │ │ │ stc2l 0, cr0, [r0, #1020] @ 0x3fc │ │ │ │ addseq r8, r2, ip, asr sp │ │ │ │ addseq r8, r2, r8, lsl sp │ │ │ │ - rsbeq r7, r7, r0, ror #30 │ │ │ │ - @ instruction: 0x00677f94 │ │ │ │ + strheq r7, [r7], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq r7, r7, r4, ror #31 │ │ │ │ andeq r3, r0, r0, ror #28 │ │ │ │ - rsbeq r7, r7, ip, asr pc │ │ │ │ - rsbeq r7, r7, r8, asr #22 │ │ │ │ - rsbseq ip, sl, r6, lsl pc │ │ │ │ + rsbeq r7, r7, ip, lsr #31 │ │ │ │ + @ instruction: 0x00677b98 │ │ │ │ + rsbseq ip, sl, r6, ror #30 │ │ │ │ andeq r1, r0, ip, ror #24 │ │ │ │ - rsbeq r7, r7, r8, lsl sp │ │ │ │ - rsbeq r7, r7, r4, lsr #24 │ │ │ │ - rsbeq r7, r7, r0, lsr #29 │ │ │ │ - rsbeq r7, r7, r8, asr ip │ │ │ │ - rsbeq r7, r7, r4, asr #25 │ │ │ │ + rsbeq r7, r7, r8, ror #26 │ │ │ │ + rsbeq r7, r7, r4, ror ip │ │ │ │ + strdeq r7, [r7], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq r7, r7, r8, lsr #25 │ │ │ │ + rsbeq r7, r7, r4, lsl sp │ │ │ │ addeq lr, r4, r0, lsl r3 │ │ │ │ - rsbeq r7, r7, ip, ror #19 │ │ │ │ + rsbeq r7, r7, ip, lsr sl │ │ │ │ andeq r1, r0, r4, lsr sl │ │ │ │ - rsbeq r7, r7, ip, lsr #19 │ │ │ │ - strdeq r7, [r7], #-148 @ 0xffffff6c @ │ │ │ │ + strdeq r7, [r7], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq r7, r7, r4, asr #20 │ │ │ │ ldr ip, [r0, #360] @ 0x168 │ │ │ │ push {r4, lr} │ │ │ │ mov r4, #0 │ │ │ │ cmp r4, r3 │ │ │ │ cmpeq ip, r2 │ │ │ │ ldr lr, [sp, #8] │ │ │ │ beq 382584 │ │ │ │ @@ -310672,15 +310672,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #4] @ 382638 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757664 │ │ │ │ + b 7576ac │ │ │ │ addeq lr, r4, r0, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r9, [pc, #468] @ 382828 │ │ │ │ mov r8, r1 │ │ │ │ @@ -310696,30 +310696,30 @@ │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #432] @ 382838 │ │ │ │ mov r3, #15 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r3, #6 │ │ │ │ ldr r2, [pc, #408] @ 38283c │ │ │ │ ldr r1, [pc, #408] @ 382840 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, #1 │ │ │ │ mov sl, #8 │ │ │ │ mov r7, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r3, [r0, #2112] @ 0x840 │ │ │ │ add r0, r9, #12 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ add r2, r4, #424 @ 0x1a8 │ │ │ │ mov r1, r0 │ │ │ │ add r0, r5, #1744 @ 0x6d0 │ │ │ │ bl 381770 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ mov r0, #64 @ 0x40 │ │ │ │ strb r6, [r3, #9] │ │ │ │ @@ -310797,24 +310797,24 @@ │ │ │ │ ldr r1, [pc, #52] @ 382848 │ │ │ │ ldr r0, [pc, #52] @ 38284c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r9, #20 │ │ │ │ mov r2, #166 @ 0xa6 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - rsbseq ip, sl, r8, lsr #22 │ │ │ │ + rsbseq ip, sl, r8, ror fp │ │ │ │ @ instruction: 0x009287bc │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r7, r7, ip, asr #29 │ │ │ │ - strheq r7, [r7], #-228 @ 0xffffff1c @ │ │ │ │ - rsbeq r8, r5, r0, lsl #27 │ │ │ │ - strdeq r0, [sl], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq r7, r7, ip, lsl pc │ │ │ │ + rsbeq r7, r7, r4, lsl #30 │ │ │ │ + ldrdeq r8, [r5], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq r1, sl, ip, asr #32 │ │ │ │ addseq r8, r2, r0, asr r6 │ │ │ │ - rsbeq r7, r7, r0, asr sp │ │ │ │ - rsbeq r9, r6, r4, ror fp │ │ │ │ + rsbeq r7, r7, r0, lsr #27 │ │ │ │ + rsbeq r9, r6, r4, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #204] @ 382934 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -310822,25 +310822,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #188] @ 382938 │ │ │ │ ldr r1, [pc, #188] @ 38293c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #168] @ 382940 │ │ │ │ ldr r1, [pc, #168] @ 382944 │ │ │ │ add r5, r5, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r1, [pc, #136] @ 382948 │ │ │ │ ldr r3, [pc, #136] @ 38294c │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #132] @ 382950 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ @@ -310852,31 +310852,31 @@ │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ ldr r2, [pc, #104] @ 38295c │ │ │ │ strb ip, [r0, #112] @ 0x70 │ │ │ │ strh r2, [r0, #114] @ 0x72 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75165c │ │ │ │ + bl 7516a4 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #4 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq ip, sl, r4, lsr #18 │ │ │ │ - rsbeq r8, r5, r8, lsr #23 │ │ │ │ - rsbeq r0, sl, r0, lsr #28 │ │ │ │ - rsbeq r8, r6, r4, ror lr │ │ │ │ - rsbeq r2, r6, ip, asr #32 │ │ │ │ + rsbseq ip, sl, r4, ror r9 │ │ │ │ + strdeq r8, [r5], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq r0, sl, r0, ror lr │ │ │ │ + rsbeq r8, r6, r4, asr #29 │ │ │ │ + @ instruction: 0x0066209c │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ addeq lr, r4, r8, lsr #32 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ stmdbcs r2!, {r1, r2, r7, pc} │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -310912,132 +310912,132 @@ │ │ │ │ ldr r1, [pc, #48] @ 382a10 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 381970 │ │ │ │ - rsbseq ip, sl, ip, lsr #15 │ │ │ │ - rsbeq r7, r7, r8, asr fp │ │ │ │ - rsbeq r7, r7, r0, ror fp │ │ │ │ + ldrsheq ip, [sl], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq r7, r7, r8, lsr #23 │ │ │ │ + rsbeq r7, r7, r0, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #64] @ 382a6c │ │ │ │ ldr r2, [pc, #64] @ 382a70 │ │ │ │ ldr r1, [pc, #64] @ 382a74 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 415f04 │ │ │ │ add r0, r4, #1744 @ 0x6d0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 381908 │ │ │ │ - rsbseq ip, sl, r8, asr r7 │ │ │ │ - rsbeq r7, r7, r4, lsl #22 │ │ │ │ - rsbeq r7, r7, ip, lsl fp │ │ │ │ + rsbseq ip, sl, r8, lsr #15 │ │ │ │ + rsbeq r7, r7, r4, asr fp │ │ │ │ + rsbeq r7, r7, ip, ror #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #152] @ 382b28 │ │ │ │ ldr r2, [pc, #152] @ 382b2c │ │ │ │ ldr r1, [pc, #152] @ 382b30 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r1, [pc, #120] @ 382b34 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, r0, #2128 @ 0x850 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 753b04 │ │ │ │ + bl 753b4c │ │ │ │ ldr r2, [pc, #88] @ 382b38 │ │ │ │ ldr r1, [pc, #88] @ 382b3c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r1, r0 │ │ │ │ add r0, r4, #1744 @ 0x6d0 │ │ │ │ bl 3816cc │ │ │ │ str r7, [r4, #2116] @ 0x844 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldrsheq ip, [sl], #-100 @ 0xffffff9c @ │ │ │ │ - @ instruction: 0x00677a9c │ │ │ │ - strheq r7, [r7], #-164 @ 0xffffff5c @ │ │ │ │ + rsbseq ip, sl, r4, asr #14 │ │ │ │ + rsbeq r7, r7, ip, ror #21 │ │ │ │ + rsbeq r7, r7, r4, lsl #22 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - rsbeq r8, r5, r4, asr #18 │ │ │ │ - strheq r0, [sl], #-188 @ 0xffffff44 @ │ │ │ │ + @ instruction: 0x00658994 │ │ │ │ + rsbeq r0, sl, ip, lsl #24 │ │ │ │ ldr r0, [pc, #4] @ 382b4c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757664 │ │ │ │ + b 7576ac │ │ │ │ addeq sp, r4, r4, lsl lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 382bc0 │ │ │ │ ldr r2, [pc, #88] @ 382bc4 │ │ │ │ ldr r1, [pc, #88] @ 382bc8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #32 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r0, [r0, #2020] @ 0x7e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 382ba0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 52249c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq ip, sl, ip, ror #12 │ │ │ │ - rsbeq r7, r7, ip, lsl #20 │ │ │ │ - rsbeq r7, r7, r4, lsr #20 │ │ │ │ + ldrheq ip, [sl], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq r7, r7, ip, asr sl │ │ │ │ + rsbeq r7, r7, r4, ror sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr ip, [pc, #172] @ 382c90 │ │ │ │ ldr r3, [pc, #172] @ 382c94 │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ @@ -311081,15 +311081,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r8, r2, r4, lsr r2 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r7, r7, r4, ror r9 │ │ │ │ + rsbeq r7, r7, r4, asr #19 │ │ │ │ addseq r8, r2, r4, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 382d14 │ │ │ │ ldr r2, [pc, #92] @ 382d18 │ │ │ │ @@ -311097,32 +311097,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #8 │ │ │ │ ldr r3, [pc, #80] @ 382d20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #64] @ 382d24 │ │ │ │ ldr r3, [pc, #64] @ 382d28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ str r3, [r0, #68] @ 0x44 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq ip, sl, r0, lsr #10 │ │ │ │ - rsbeq r8, r5, r8, asr r7 │ │ │ │ - rsbeq r0, sl, r8, asr #12 │ │ │ │ + rsbseq ip, sl, r0, ror r5 │ │ │ │ + rsbeq r8, r5, r8, lsr #15 │ │ │ │ + @ instruction: 0x006a0698 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ │ │ │ │ 00382d2c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ @@ -311132,27 +311132,27 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r3, r2 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #52] @ 382d8c │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 74d7e8 │ │ │ │ + bl 74d830 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r5, [r4, #1908] @ 0x774 │ │ │ │ str r3, [r4, #1912] @ 0x778 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbeq r7, r7, r4, asr #16 │ │ │ │ + @ instruction: 0x00677894 │ │ │ │ │ │ │ │ 00382d90 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r2, #20] │ │ │ │ @@ -311161,50 +311161,50 @@ │ │ │ │ mov r5, r2 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ beq 382e34 │ │ │ │ ldr r0, [pc, #124] @ 382e44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 750c2c │ │ │ │ + bl 750c74 │ │ │ │ ldr r1, [pc, #116] @ 382e48 │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74f194 │ │ │ │ + bl 74f1dc │ │ │ │ mov r0, r5 │ │ │ │ - bl 813ed0 │ │ │ │ + bl 813f18 │ │ │ │ ldr r3, [pc, #92] @ 382e4c │ │ │ │ ldr r1, [pc, #92] @ 382e50 │ │ │ │ ldr r5, [r8, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 33eb0c │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7510c0 │ │ │ │ + bl 751108 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #24] @ 382e54 │ │ │ │ add r0, pc, r0 │ │ │ │ b 382dc8 │ │ │ │ addseq r8, r2, ip, rrx │ │ │ │ - rsbeq r7, r7, r4, ror #15 │ │ │ │ - rsbeq r3, sl, ip, asr r9 │ │ │ │ + rsbeq r7, r7, r4, lsr r8 │ │ │ │ + rsbeq r3, sl, ip, lsr #19 │ │ │ │ andeq r3, r0, ip, asr r8 │ │ │ │ - rsbseq r3, r1, r0, asr r0 │ │ │ │ - rsbeq r7, r7, r8, ror r7 │ │ │ │ + rsbseq r3, r1, r0, lsr #1 │ │ │ │ + rsbeq r7, r7, r8, asr #15 │ │ │ │ │ │ │ │ 00382e58 : │ │ │ │ rsb ip, r1, r1, lsl #3 │ │ │ │ add r1, r1, ip, lsl #3 │ │ │ │ add r1, r0, r1, lsl #4 │ │ │ │ ldr r0, [r1, #88] @ 0x58 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -311237,15 +311237,15 @@ │ │ │ │ add r0, r0, r1, lsl #4 │ │ │ │ ldr r0, [r0, #112] @ 0x70 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 382eec │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757664 │ │ │ │ + b 7576ac │ │ │ │ addeq sp, r4, r8, lsr #21 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #2 │ │ │ │ b 38db40 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -311256,25 +311256,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #108] @ 382fac │ │ │ │ ldr r1, [pc, #108] @ 382fb0 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #76] @ 382fb4 │ │ │ │ ldr ip, [pc, #76] @ 382fb8 │ │ │ │ ldr r3, [pc, #76] @ 382fbc │ │ │ │ ldr r1, [pc, #76] @ 382fc0 │ │ │ │ add r2, pc, r2 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -311282,23 +311282,23 @@ │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ mov r2, #24 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [r5, #52] @ 0x34 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74f8b8 │ │ │ │ - ldrsbeq ip, [sl], #-36 @ 0xffffffdc @ │ │ │ │ - rsbeq r8, r5, r0, lsl #10 │ │ │ │ - rsbeq r0, sl, ip, ror r7 │ │ │ │ - rsbeq r7, r7, r4, ror r6 │ │ │ │ - rsbeq r7, r7, ip, lsl #13 │ │ │ │ + b 74f900 │ │ │ │ + rsbseq ip, sl, r4, lsr #6 │ │ │ │ + rsbeq r8, r5, r0, asr r5 │ │ │ │ + rsbeq r0, sl, ip, asr #15 │ │ │ │ + rsbeq r7, r7, r4, asr #13 │ │ │ │ + ldrdeq r7, [r7], #-108 @ 0xffffff94 @ │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - ldrsbeq r2, [r1], #-224 @ 0xffffff20 @ │ │ │ │ - rsbeq r7, r7, r8, ror #12 │ │ │ │ + rsbseq r2, r1, r0, lsr #30 │ │ │ │ + strheq r7, [r7], #-104 @ 0xffffff98 @ │ │ │ │ addseq r7, r0, ip, lsl #13 │ │ │ │ mov r0, #1 │ │ │ │ bx lr │ │ │ │ mov r3, #255 @ 0xff │ │ │ │ str r3, [r0, #652] @ 0x28c │ │ │ │ mov r0, #1 │ │ │ │ mov r3, #0 │ │ │ │ @@ -311406,22 +311406,22 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r1, [r0, #28] │ │ │ │ ldr r0, [r0, #12] │ │ │ │ ldr r5, [r2, #672] @ 0x2a0 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ - bl 9afe58 │ │ │ │ + bl 9afea0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #24] │ │ │ │ - bl 9af0c4 │ │ │ │ + bl 9af10c │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 814f24 │ │ │ │ + b 814f6c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [r0, #32] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r2, #4] │ │ │ │ @@ -311437,15 +311437,15 @@ │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ str r2, [r4, #28] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ - bl 81531c │ │ │ │ + bl 815364 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #36] @ 0x24 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -311479,25 +311479,25 @@ │ │ │ │ str r2, [r4, #4] │ │ │ │ bne 383300 │ │ │ │ ldr r2, [r4, #8] │ │ │ │ add r3, r4, #20 │ │ │ │ cmp r2, r3 │ │ │ │ bne 383300 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 9abce0 │ │ │ │ + bl 9abd28 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 253810 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ ldr r3, [r4, #24] │ │ │ │ ldr r2, [r0, #16] │ │ │ │ cmp r3, r2 │ │ │ │ bne 3832e0 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ - bl 9bfb4c │ │ │ │ + bl 9bfb94 │ │ │ │ b 383258 │ │ │ │ ldr r3, [pc, #60] @ 383324 │ │ │ │ ldr r1, [pc, #60] @ 383328 │ │ │ │ ldr r0, [pc, #60] @ 38332c │ │ │ │ ldr r2, [pc, #60] @ 383330 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -311508,21 +311508,21 @@ │ │ │ │ ldr r0, [pc, #44] @ 38333c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #246 @ 0xf6 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - rsbseq fp, sl, r8, lsl #31 │ │ │ │ - strdeq r7, [r7], #-52 @ 0xffffffcc @ │ │ │ │ - rsbeq r7, r7, r0, lsl #8 │ │ │ │ + ldrsbeq fp, [sl], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq r7, r7, r4, asr #8 │ │ │ │ + rsbeq r7, r7, r0, asr r4 │ │ │ │ andeq r0, r0, r7, lsr #5 │ │ │ │ - rsbseq fp, sl, ip, ror #30 │ │ │ │ - rsbeq r7, r7, r4, lsl r4 │ │ │ │ - rsbeq r7, r7, r8, lsr #8 │ │ │ │ + ldrheq fp, [sl], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq r7, r7, r4, ror #8 │ │ │ │ + rsbeq r7, r7, r8, ror r4 │ │ │ │ │ │ │ │ 00383340 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldrb r2, [r0, #1920] @ 0x780 │ │ │ │ @@ -311596,45 +311596,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 3834f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3833c4 │ │ │ │ ldr r0, [pc, #64] @ 3834f4 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3833c4 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r7, r2, r8, lsr #21 │ │ │ │ andeq r4, r0, r0 │ │ │ │ umullseq r7, r2, r4, sl │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r7, r2, r0, asr sl │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - ldrdeq r7, [r7], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbeq r7, r7, ip, lsl r3 │ │ │ │ + rsbeq r7, r7, r0, lsr #6 │ │ │ │ + rsbeq r7, r7, ip, ror #6 │ │ │ │ ldr r3, [r0, #672] @ 0x2a0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 383510 │ │ │ │ ldr r2, [r0, #52] @ 0x34 │ │ │ │ cmp r2, #0 │ │ │ │ bne 383528 │ │ │ │ mov r0, #0 │ │ │ │ @@ -311647,15 +311647,15 @@ │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r1, [r0, #141] @ 0x8d │ │ │ │ mov r0, r3 │ │ │ │ lsr r1, r1, #5 │ │ │ │ and r1, r1, #1 │ │ │ │ - bl 815ffc │ │ │ │ + bl 816044 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -311707,15 +311707,15 @@ │ │ │ │ ldrb r1, [r4, #1657] @ 0x679 │ │ │ │ ldrb r2, [r4, #745] @ 0x2e9 │ │ │ │ mvn r3, #127 @ 0x7f │ │ │ │ orr r2, r3, r2 │ │ │ │ orr r3, r3, r1 │ │ │ │ strb r2, [r4, #745] @ 0x2e9 │ │ │ │ strb r3, [r4, #1657] @ 0x679 │ │ │ │ - bl 9b0d60 │ │ │ │ + bl 9b0da8 │ │ │ │ ldr r1, [pc, #192] @ 3836fc │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 5ac048 │ │ │ │ b 3835d0 │ │ │ │ ldr r0, [pc, #176] @ 383700 │ │ │ │ ldr r0, [r3, r0] │ │ │ │ @@ -311736,42 +311736,42 @@ │ │ │ │ mov r6, r1 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 38370c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3835bc │ │ │ │ ldr r0, [pc, #56] @ 383710 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3835bc │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ umullseq r7, r2, ip, r8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r7, r2, r8, ror r8 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r7, r2, r4, asr #16 │ │ │ │ andeq r4, r0, ip, asr #7 │ │ │ │ andeq r2, r0, r4, lsl #29 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r7, r7, r0, ror #2 │ │ │ │ - rsbeq r7, r7, r0, lsr #3 │ │ │ │ + strheq r7, [r7], #-16 @ │ │ │ │ + strdeq r7, [r7], #-16 @ │ │ │ │ cmp r1, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -311787,19 +311787,19 @@ │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, pc} │ │ │ │ ldr r2, [pc, #28] @ 383780 │ │ │ │ ldr r0, [pc, #28] @ 383784 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9b1348 │ │ │ │ + bl 9b1390 │ │ │ │ str r0, [r4, #1904] @ 0x770 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9afe50 │ │ │ │ - rsbeq r7, r7, r8, asr r1 │ │ │ │ + b 9afe98 │ │ │ │ + rsbeq r7, r7, r8, lsr #3 │ │ │ │ andeq r5, r0, r4, asr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [r0, #832] @ 0x340 │ │ │ │ @@ -311871,16 +311871,16 @@ │ │ │ │ addseq r7, r2, r4, asr r6 │ │ │ │ andeq r1, r0, r8, lsr #23 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ ldrdeq r4, [r0], -r8 │ │ │ │ andeq r1, r0, r4, rrx │ │ │ │ @ instruction: 0xfffff7ec │ │ │ │ andeq r4, r0, r0, asr #11 │ │ │ │ - rsbseq fp, sl, r4, asr #20 │ │ │ │ - @ instruction: 0x00677090 │ │ │ │ + @ instruction: 0x007aba94 │ │ │ │ + rsbeq r7, r7, r0, ror #1 │ │ │ │ │ │ │ │ 003838c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r7, r0 │ │ │ │ @@ -312005,31 +312005,31 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 383b58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 383930 │ │ │ │ ldr r0, [pc, #84] @ 383b5c │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 383930 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r7, r2, r8, lsr r5 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r7, r2, r8, lsl r5 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ @ instruction: 0x009274d8 │ │ │ │ @@ -312039,16 +312039,16 @@ │ │ │ │ andeq r0, r0, r4, lsr r9 │ │ │ │ ldrdeq r4, [r0], -r8 │ │ │ │ @ instruction: 0xfffff634 │ │ │ │ addseq r7, r2, ip, ror #7 │ │ │ │ andeq r1, r0, ip, asr pc │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r6, r7, r8, lsl #28 │ │ │ │ - rsbeq r6, r7, r4, asr lr │ │ │ │ + rsbeq r6, r7, r8, asr lr │ │ │ │ + rsbeq r6, r7, r4, lsr #29 │ │ │ │ mov r0, #1 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [r0, #52] @ 0x34 │ │ │ │ @@ -312080,15 +312080,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r1, sp │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 815160 │ │ │ │ + bl 8151a8 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ ldr r3, [sp] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r1, #2 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ str r2, [r4, #44] @ 0x2c │ │ │ │ beq 383c64 │ │ │ │ @@ -312127,17 +312127,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ umullseq r7, r2, r0, r2 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r7, r2, r0, ror #4 │ │ │ │ - rsbseq fp, sl, r4, ror #11 │ │ │ │ - rsbeq r6, r7, ip, asr #20 │ │ │ │ - rsbeq r6, r7, r0, lsl sp │ │ │ │ + rsbseq fp, sl, r4, lsr r6 │ │ │ │ + @ instruction: 0x00676a9c │ │ │ │ + rsbeq r6, r7, r0, ror #26 │ │ │ │ andeq r0, r0, ip, lsl sl │ │ │ │ cmp r1, #66 @ 0x42 │ │ │ │ moveq r2, #1 │ │ │ │ movne r2, #0 │ │ │ │ ldr r3, [r0, #652] @ 0x28c │ │ │ │ strb r2, [r0, #668] @ 0x29c │ │ │ │ beq 383d00 │ │ │ │ @@ -312182,15 +312182,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 383ed8 │ │ │ │ ldr r0, [r4, #744] @ 0x2e8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 383da0 │ │ │ │ - bl 8152c0 │ │ │ │ + bl 815308 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #744] @ 0x2e8 │ │ │ │ ldrb r3, [r4, #667] @ 0x29b │ │ │ │ cmp r3, #0 │ │ │ │ beq 383dc4 │ │ │ │ ldr r3, [r4, #16] │ │ │ │ ldr r2, [r4, #12] │ │ │ │ @@ -312285,41 +312285,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 383f94 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 383d88 │ │ │ │ ldr r0, [pc, #60] @ 383f98 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 383d88 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r7, r2, ip, asr #1 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r7, r2, ip, lsr #1 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r5, r0, r0, lsr #1 │ │ │ │ @ instruction: 0xfffff1b4 │ │ │ │ umullseq r6, r2, r0, pc @ │ │ │ │ andeq r2, r0, r0, lsr #25 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r6, r7, r0, lsl #21 │ │ │ │ - @ instruction: 0x00676a90 │ │ │ │ + ldrdeq r6, [r7], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq r6, r7, r0, ror #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ ldr r2, [pc, #536] @ 3841d0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -312333,17 +312333,17 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ blt 384188 │ │ │ │ cmp r1, #0 │ │ │ │ ldr r0, [r6, #672] @ 0x2a0 │ │ │ │ blt 384134 │ │ │ │ - bl 817984 │ │ │ │ + bl 8179cc │ │ │ │ add r1, r6, #720 @ 0x2d0 │ │ │ │ - bl 80c46c │ │ │ │ + bl 80c4b4 │ │ │ │ ldr r0, [r4, #32] │ │ │ │ ldr ip, [r4, #44] @ 0x2c │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, ip │ │ │ │ ldrgt r3, [r4, #40] @ 0x28 │ │ │ │ ble 384144 │ │ │ │ add r3, r3, #1 │ │ │ │ @@ -312363,48 +312363,48 @@ │ │ │ │ add r3, r3, #1 │ │ │ │ beq 38401c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r6, #672] @ 0x2a0 │ │ │ │ add r1, sp, #16 │ │ │ │ strd r2, [sp, #16] │ │ │ │ - bl 815160 │ │ │ │ + bl 8151a8 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ lsl r5, r5, #16 │ │ │ │ lsr r5, r5, #16 │ │ │ │ cmp r2, r7 │ │ │ │ sbcs r1, r3, r5 │ │ │ │ ldr r0, [r6, #672] @ 0x2a0 │ │ │ │ bcc 384194 │ │ │ │ subs r2, r2, r7 │ │ │ │ sbc r3, r3, r5 │ │ │ │ cmp r2, r9 │ │ │ │ sbcs r3, r3, #0 │ │ │ │ bcc 384194 │ │ │ │ - bl 817984 │ │ │ │ + bl 8179cc │ │ │ │ mov r9, #0 │ │ │ │ mov r3, #5 │ │ │ │ lsl r8, r8, #9 │ │ │ │ mov r2, r8 │ │ │ │ add r1, r6, #720 @ 0x2d0 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r9 │ │ │ │ - bl 80c250 │ │ │ │ + bl 80c298 │ │ │ │ ldr r3, [pc, #268] @ 3841d8 │ │ │ │ ldr r0, [r6, #672] @ 0x2a0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ lsl r3, r5, #9 │ │ │ │ orr r3, r3, r7, lsr #23 │ │ │ │ lsl r2, r7, #9 │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 815388 │ │ │ │ + bl 8153d0 │ │ │ │ str r0, [r4, #36] @ 0x24 │ │ │ │ ldr r2, [pc, #224] @ 3841dc │ │ │ │ ldr r3, [pc, #212] @ 3841d4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -312414,17 +312414,17 @@ │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - bl 817984 │ │ │ │ + bl 8179cc │ │ │ │ add r1, r6, #720 @ 0x2d0 │ │ │ │ - bl 80c474 │ │ │ │ + bl 80c4bc │ │ │ │ str r5, [r4, #28] │ │ │ │ ldr r0, [r4, #24] │ │ │ │ mov r3, #0 │ │ │ │ cmp r0, r3 │ │ │ │ str r3, [r4, #36] @ 0x24 │ │ │ │ beq 3840f4 │ │ │ │ ldr r2, [pc, #128] @ 3841e0 │ │ │ │ @@ -312438,17 +312438,17 @@ │ │ │ │ bne 3841cc │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 5abfd4 │ │ │ │ cmp r1, #0 │ │ │ │ bge 383ffc │ │ │ │ b 384140 │ │ │ │ - bl 817984 │ │ │ │ + bl 8179cc │ │ │ │ mov r1, #5 │ │ │ │ - bl 80c47c │ │ │ │ + bl 80c4c4 │ │ │ │ mvn r3, #21 │ │ │ │ str r3, [r4, #28] │ │ │ │ b 384144 │ │ │ │ add ip, ip, #1 │ │ │ │ mvn r3, #0 │ │ │ │ str ip, [r4, #44] @ 0x2c │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ @@ -312475,41 +312475,41 @@ │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ ldr r7, [r1, #68] @ 0x44 │ │ │ │ ldr r1, [r1, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r0, [r5, #672] @ 0x2a0 │ │ │ │ movne r7, r1 │ │ │ │ mov r6, r2 │ │ │ │ - bl 814ef4 │ │ │ │ + bl 814f3c │ │ │ │ ldr r0, [pc, #164] @ 3842d0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r1, [r5, #672] @ 0x2a0 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 81798c │ │ │ │ + bl 8179d4 │ │ │ │ ldr r3, [pc, #144] @ 3842d4 │ │ │ │ ldr r2, [pc, #144] @ 3842d8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #140] @ 3842dc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r3, #80 @ 0x50 │ │ │ │ str r5, [r4, #20] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r2, [pc, #104] @ 3842e0 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r0, #88 @ 0x58 │ │ │ │ ldr r0, [pc, #92] @ 3842e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9b1348 │ │ │ │ + bl 9b1390 │ │ │ │ mov r1, #0 │ │ │ │ mvn r3, #0 │ │ │ │ str r1, [r4, #28] │ │ │ │ str r6, [r4, #32] │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ str r1, [r4, #44] @ 0x2c │ │ │ │ str r0, [r4, #24] │ │ │ │ @@ -312520,18 +312520,18 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ addeq ip, r4, ip, lsl #15 │ │ │ │ - rsbseq fp, sl, r4, lsr r0 │ │ │ │ - ldrdeq r7, [r5], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbeq pc, r9, r4, asr r4 @ │ │ │ │ - rsbeq r6, r7, ip, lsl #15 │ │ │ │ + rsbseq fp, sl, r4, lsl #1 │ │ │ │ + rsbeq r7, r5, r8, lsr #4 │ │ │ │ + rsbeq pc, r9, r4, lsr #9 │ │ │ │ + ldrdeq r6, [r7], #-124 @ 0xffffff84 @ │ │ │ │ @ instruction: 0xffffeed0 │ │ │ │ │ │ │ │ 003842e8 : │ │ │ │ ldrb r3, [r0, #665] @ 0x299 │ │ │ │ ldr r2, [pc, #64] @ 384334 │ │ │ │ ldr ip, [r0] │ │ │ │ ldr r1, [r0, #840] @ 0x348 │ │ │ │ @@ -312557,15 +312557,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 753adc │ │ │ │ + b 753b24 │ │ │ │ ldr r3, [r0] │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ mov r1, #9 │ │ │ │ strb r1, [r0, #649] @ 0x289 │ │ │ │ strb r2, [r0, #665] @ 0x299 │ │ │ │ ldrb r2, [r3, #1921] @ 0x781 │ │ │ │ tst r2, #2 │ │ │ │ @@ -312578,15 +312578,15 @@ │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ - bl 753adc │ │ │ │ + bl 753b24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -312601,15 +312601,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 753adc │ │ │ │ + b 753b24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #188] @ 3844e8 │ │ │ │ mov r4, r0 │ │ │ │ eor r3, r1, #1 │ │ │ │ @@ -312622,15 +312622,15 @@ │ │ │ │ mov r1, sp │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ strd r6, [sp] │ │ │ │ - bl 815160 │ │ │ │ + bl 8151a8 │ │ │ │ ldrd r2, [sp] │ │ │ │ mov r1, #1 │ │ │ │ strd r2, [r4, #40] @ 0x28 │ │ │ │ ldr r3, [r4] │ │ │ │ mov r0, #0 │ │ │ │ strb r1, [r4, #691] @ 0x2b3 │ │ │ │ strb r1, [r4, #686] @ 0x2ae │ │ │ │ @@ -312652,15 +312652,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r6, r7, pc} │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ - bl 753adc │ │ │ │ + bl 753b24 │ │ │ │ b 384494 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009269dc │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r6, r2, r0, lsl #19 │ │ │ │ ldrb r3, [r0, #648] @ 0x288 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -312810,33 +312810,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3847dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 384608 │ │ │ │ ldr r0, [pc, #92] @ 3847e0 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 384608 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ bl 255730 │ │ │ │ addseq r6, r2, r8, asr r8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r6, r2, r0, asr #16 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ @@ -312846,16 +312846,16 @@ │ │ │ │ ldrdeq r4, [r0], -r8 │ │ │ │ @ instruction: 0xfffffc60 │ │ │ │ andeq r2, r0, r8, asr #21 │ │ │ │ @ instruction: 0xffffe960 │ │ │ │ andeq r1, r0, r0, ror #14 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r6, r7, r4, lsr #5 │ │ │ │ - strdeq r6, [r7], #-32 @ 0xffffffe0 @ │ │ │ │ + strdeq r6, [r7], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq r6, r7, r0, asr #6 │ │ │ │ │ │ │ │ 003847e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r7, r0 │ │ │ │ @@ -312972,31 +312972,31 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 384a54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 38484c │ │ │ │ ldr r0, [pc, #84] @ 384a58 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 38484c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r6, r2, ip, lsl r6 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x009265fc │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ @ instruction: 0x009265bc │ │ │ │ @@ -313006,16 +313006,16 @@ │ │ │ │ @ instruction: 0xfffffa18 │ │ │ │ ldrdeq r4, [r0], -r8 │ │ │ │ @ instruction: 0xffffe718 │ │ │ │ @ instruction: 0x009264dc │ │ │ │ andeq r4, r0, r4, ror #3 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - ldrdeq r6, [r7], #-4 @ │ │ │ │ - rsbeq r6, r7, r0, lsr #2 │ │ │ │ + rsbeq r6, r7, r4, lsr #2 │ │ │ │ + rsbeq r6, r7, r0, ror r1 │ │ │ │ │ │ │ │ 00384a5c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldrb r2, [r0, #1920] @ 0x780 │ │ │ │ @@ -313121,25 +313121,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #136] @ 384cc8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 384ab8 │ │ │ │ add r2, lr, #1 │ │ │ │ cmp r2, ip │ │ │ │ movhi r6, r0 │ │ │ │ bhi 384ab8 │ │ │ │ ldrb r6, [lr] │ │ │ │ b 384b90 │ │ │ │ @@ -313147,15 +313147,15 @@ │ │ │ │ b 384ab8 │ │ │ │ ldr r0, [pc, #92] @ 384ccc │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 384ab8 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ bl 255730 │ │ │ │ umullseq r6, r2, r0, r3 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r6, r2, r8, ror r3 │ │ │ │ addseq r6, r2, ip, asr r3 │ │ │ │ @@ -313165,16 +313165,16 @@ │ │ │ │ @ instruction: 0xfffff7ac │ │ │ │ andeq r2, r0, r4, lsl r6 │ │ │ │ @ instruction: 0xffffe4ac │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r3, r0, r8, lsr #9 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r5, r7, ip, lsr pc │ │ │ │ - rsbeq r5, r7, r8, ror #30 │ │ │ │ + rsbeq r5, r7, ip, lsl #31 │ │ │ │ + strheq r5, [r7], #-248 @ 0xffffff08 @ │ │ │ │ │ │ │ │ 00384cd0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldrb r3, [r0, #1920] @ 0x780 │ │ │ │ @@ -313294,24 +313294,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ stm sp, {r5, r7, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #252] @ 384fe4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 384d70 │ │ │ │ ldr r9, [r0, #1664] @ 0x680 │ │ │ │ cmp r9, #0 │ │ │ │ bne 384e50 │ │ │ │ b 384d5c │ │ │ │ ldr r9, [r0, #1664] @ 0x680 │ │ │ │ cmp r9, #0 │ │ │ │ @@ -313336,46 +313336,46 @@ │ │ │ │ ldr r0, [pc, #144] @ 384fe8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 384d70 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [r0, #752] @ 0x2f0 │ │ │ │ cmp r2, #0 │ │ │ │ beq 384fac │ │ │ │ cmp r3, #0 │ │ │ │ beq 384f98 │ │ │ │ ldr r9, [r6, #672] @ 0x2a0 │ │ │ │ cmp r9, #0 │ │ │ │ beq 384f9c │ │ │ │ ldrb r9, [r6, #665] @ 0x299 │ │ │ │ ldr r0, [r4, #1924] @ 0x784 │ │ │ │ mov r1, #0 │ │ │ │ - bl 753adc │ │ │ │ + bl 753b24 │ │ │ │ b 384d5c │ │ │ │ ldr r9, [r0, #1664] @ 0x680 │ │ │ │ cmp r9, #0 │ │ │ │ bne 384f84 │ │ │ │ b 384f9c │ │ │ │ addseq r6, r2, r0, lsr #2 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - ldrsheq sl, [sl], #-68 @ 0xffffffbc @ │ │ │ │ + rsbseq sl, sl, r4, asr #10 │ │ │ │ ldrsheq r6, [r2], r8 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r6, r2, r4, lsr #1 │ │ │ │ andeq r2, r0, ip, lsl sl │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ addseq r5, r3, ip, lsl #17 │ │ │ │ - rsbeq r5, r7, r4, asr #26 │ │ │ │ - rsbeq r5, r7, r4, lsr #26 │ │ │ │ + @ instruction: 0x00675d94 │ │ │ │ + rsbeq r5, r7, r4, ror sp │ │ │ │ ldr r3, [r0, #8] │ │ │ │ mov r1, #1 │ │ │ │ mvn r2, #95 @ 0x5f │ │ │ │ cmp r3, r1 │ │ │ │ strb r2, [r0, #664] @ 0x298 │ │ │ │ str r1, [r0, #652] @ 0x28c │ │ │ │ strb r1, [r0, #656] @ 0x290 │ │ │ │ @@ -313414,15 +313414,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ - bl 753adc │ │ │ │ + bl 753b24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -313467,15 +313467,15 @@ │ │ │ │ str r3, [r0, #24] │ │ │ │ str r1, [r0, #28] │ │ │ │ ldrb r3, [r2, #1921] @ 0x781 │ │ │ │ tst r3, #2 │ │ │ │ bne 385130 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 753adc │ │ │ │ + bl 753b24 │ │ │ │ mov r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -313638,15 +313638,15 @@ │ │ │ │ bne 3855a8 │ │ │ │ add r8, sp, #16 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ - bl 815160 │ │ │ │ + bl 8151a8 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r2, r5 │ │ │ │ sbcs r1, r3, r6 │ │ │ │ ldr r1, [r4, #840] @ 0x348 │ │ │ │ bcc 38550c │ │ │ │ subs r2, r2, r5 │ │ │ │ @@ -313661,35 +313661,35 @@ │ │ │ │ lsl sl, r7, #9 │ │ │ │ str r3, [r4, #752] @ 0x2f0 │ │ │ │ mvn r3, #0 │ │ │ │ str r1, [r4, #760] @ 0x2f8 │ │ │ │ str r3, [r4, #756] @ 0x2f4 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ str sl, [r4, #764] @ 0x2fc │ │ │ │ - bl 817984 │ │ │ │ + bl 8179cc │ │ │ │ mov r3, #2 │ │ │ │ str r3, [sp] │ │ │ │ lsl r3, r8, #9 │ │ │ │ orr r3, r3, r7, lsr #23 │ │ │ │ mov r2, sl │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 80c250 │ │ │ │ + bl 80c298 │ │ │ │ ldr r1, [pc, #448] @ 385658 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ add r9, r4, #748 @ 0x2ec │ │ │ │ lsl r3, r6, #9 │ │ │ │ orr r3, r3, r5, lsr #23 │ │ │ │ lsl r2, r5, #9 │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 81524c │ │ │ │ + bl 815294 │ │ │ │ ldr r2, [pc, #400] @ 38565c │ │ │ │ ldr r3, [pc, #380] @ 38564c │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #744] @ 0x2e8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -313721,31 +313721,31 @@ │ │ │ │ beq 385550 │ │ │ │ blx r3 │ │ │ │ ldr r2, [r4] │ │ │ │ ldrb r3, [r2, #1921] @ 0x781 │ │ │ │ tst r3, #2 │ │ │ │ beq 385598 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 817984 │ │ │ │ + bl 8179cc │ │ │ │ ldr r2, [pc, #248] @ 385664 │ │ │ │ ldr r3, [pc, #220] @ 38564c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 385644 │ │ │ │ mov r1, #2 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 80c47c │ │ │ │ + b 80c4c4 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 753adc │ │ │ │ + bl 753b24 │ │ │ │ b 38555c │ │ │ │ ldr r3, [pc, #184] @ 385668 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3853fc │ │ │ │ ldr r3, [pc, #168] @ 38566c │ │ │ │ @@ -313762,44 +313762,44 @@ │ │ │ │ add r8, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ str r1, [r8, #4] │ │ │ │ str r1, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r5, r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 385674 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 385400 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #68] @ 385678 │ │ │ │ mov r3, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3853fc │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r5, r2, r0, ror sl │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r5, r2, ip, asr #20 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ strdeq r2, [r0], -r8 │ │ │ │ addseq r5, r2, r0, asr r9 │ │ │ │ @ instruction: 0xffffedc4 │ │ │ │ @ instruction: 0x009258b0 │ │ │ │ andeq r2, r0, r8, lsr #28 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r5, r7, ip, lsr #13 │ │ │ │ - rsbeq r5, r7, ip, asr #13 │ │ │ │ + strdeq r5, [r7], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq r5, r7, ip, lsl r7 │ │ │ │ │ │ │ │ 0038567c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r2, r1, r2 │ │ │ │ @@ -314018,15 +314018,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 753adc │ │ │ │ + bl 753b24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -314256,15 +314256,15 @@ │ │ │ │ ldr r2, [pc, #60] @ 385dd4 │ │ │ │ mov r3, #1 │ │ │ │ strh r2, [r4, #232] @ 0xe8 │ │ │ │ str r3, [r4, #52] @ 0x34 │ │ │ │ b 385b88 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 753adc │ │ │ │ + bl 753b24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -314480,15 +314480,15 @@ │ │ │ │ str r3, [r4, #220] @ 0xdc │ │ │ │ ldr r2, [r4, #644] @ 0x284 │ │ │ │ ldr r3, [r4, #640] @ 0x280 │ │ │ │ orrs r3, r3, r2 │ │ │ │ movne r3, #16640 @ 0x4100 │ │ │ │ moveq r3, #16384 @ 0x4000 │ │ │ │ strh r3, [r4, #224] @ 0xe0 │ │ │ │ - bl 815ff4 │ │ │ │ + bl 81603c │ │ │ │ ldr r2, [pc, #964] @ 3864fc │ │ │ │ ldr r1, [r4, #644] @ 0x284 │ │ │ │ ldr r3, [pc, #960] @ 386500 │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [r4, #640] @ 0x280 │ │ │ │ movne r3, r2 │ │ │ │ strh r3, [r4, #226] @ 0xe2 │ │ │ │ @@ -314648,15 +314648,15 @@ │ │ │ │ ldr r0, [r4, #840] @ 0x348 │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ mov r1, r6 │ │ │ │ bl 2542fc │ │ │ │ b 385e40 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 753adc │ │ │ │ + bl 753b24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -314872,15 +314872,15 @@ │ │ │ │ ldr r3, [r4, #876] @ 0x36c │ │ │ │ add r1, r3, r1, lsl #9 │ │ │ │ bl 2542fc │ │ │ │ ldr r5, [r4, #840] @ 0x348 │ │ │ │ b 3865ac │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 753adc │ │ │ │ + bl 753b24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -315249,15 +315249,15 @@ │ │ │ │ cmp r3, #241 @ 0xf1 │ │ │ │ bne 3868ec │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #889] @ 0x379 │ │ │ │ b 386930 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 753adc │ │ │ │ + bl 753b24 │ │ │ │ b 386b54 │ │ │ │ mov r2, #5 │ │ │ │ mov r0, #4 │ │ │ │ mov ip, #3 │ │ │ │ mov lr, #2 │ │ │ │ mov r3, #1 │ │ │ │ b 386c38 │ │ │ │ @@ -315296,19 +315296,19 @@ │ │ │ │ strb r1, [r2, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, r0 │ │ │ │ bne 386dc4 │ │ │ │ b 386cb0 │ │ │ │ sbceq r4, r2, r0, lsl #30 │ │ │ │ @ instruction: 0xffffd9e0 │ │ │ │ - rsbseq r8, sl, ip, asr #17 │ │ │ │ - ldrheq r8, [sl], #-136 @ 0xffffff78 @ │ │ │ │ + rsbseq r8, sl, ip, lsl r9 │ │ │ │ + rsbseq r8, sl, r8, lsl #18 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ @ instruction: 0xffffd808 │ │ │ │ - ldrsheq r8, [sl], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbseq r8, sl, r0, asr #14 │ │ │ │ @ instruction: 0xffffd6e8 │ │ │ │ @ instruction: 0xffffd5fc │ │ │ │ strdeq r0, [r0], -sl │ │ │ │ │ │ │ │ 00386e0c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -315341,21 +315341,21 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r6, [r4, #28] │ │ │ │ ldr r2, [r4, #24] │ │ │ │ bic r5, r5, #15 │ │ │ │ mul r2, r6, r2 │ │ │ │ asr r3, r2, #31 │ │ │ │ - bl 9d9f08 │ │ │ │ + bl 9d9f50 │ │ │ │ mov r1, r6 │ │ │ │ lsr r3, r0, #8 │ │ │ │ strb r0, [r4, #657] @ 0x291 │ │ │ │ strb r3, [r4, #658] @ 0x292 │ │ │ │ mov r0, r2 │ │ │ │ - bl 9d8aec │ │ │ │ + bl 9d8b34 │ │ │ │ and r0, r0, #15 │ │ │ │ add r1, r1, #1 │ │ │ │ orr r5, r5, r0 │ │ │ │ strb r5, [r4, #664] @ 0x298 │ │ │ │ strb r1, [r4, #656] @ 0x290 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -315474,15 +315474,15 @@ │ │ │ │ bl 253504 │ │ │ │ ldr r1, [r8, #16] │ │ │ │ mov r4, r0 │ │ │ │ str r9, [r0, #32] │ │ │ │ str sl, [r0, #36] @ 0x24 │ │ │ │ str r8, [r0, #28] │ │ │ │ ldr r0, [r5, #672] @ 0x2a0 │ │ │ │ - bl 817614 │ │ │ │ + bl 81765c │ │ │ │ ldr r1, [r8, #16] │ │ │ │ lsl r3, r6, #9 │ │ │ │ orr r3, r3, r7, lsr #23 │ │ │ │ lsl r2, r7, #9 │ │ │ │ str r0, [r4, #20] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [r4, #24] │ │ │ │ @@ -315496,15 +315496,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ add r1, r4, #20 │ │ │ │ str r1, [r4, #8] │ │ │ │ mov r1, #1 │ │ │ │ str r1, [r4, #12] │ │ │ │ mvn r1, #0 │ │ │ │ str r1, [r4, #16] │ │ │ │ - bl 8151d8 │ │ │ │ + bl 815220 │ │ │ │ ldr r3, [r5, #768] @ 0x300 │ │ │ │ str r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ strne r4, [r3, #4] │ │ │ │ str r4, [r5, #768]! @ 0x300 │ │ │ │ str r5, [r4, #4] │ │ │ │ add sp, sp, #16 │ │ │ │ @@ -315516,15 +315516,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mvn r3, #4 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ ldr r0, [r5, #672] @ 0x2a0 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 814f48 │ │ │ │ + b 814f90 │ │ │ │ @ instruction: 0xffffc15c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r3, #80 @ 0x50 │ │ │ │ ldr r2, [pc, #788] @ 387484 │ │ │ │ @@ -315559,15 +315559,15 @@ │ │ │ │ bne 3873dc │ │ │ │ add r8, sp, #16 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ - bl 815160 │ │ │ │ + bl 8151a8 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r2, r7 │ │ │ │ sbcs r1, r3, r6 │ │ │ │ ldr r1, [r4, #840] @ 0x348 │ │ │ │ bcc 3872e0 │ │ │ │ subs r2, r2, r7 │ │ │ │ @@ -315582,21 +315582,21 @@ │ │ │ │ str r3, [r4, #748] @ 0x2ec │ │ │ │ mvn r3, #0 │ │ │ │ str r1, [r4, #760] @ 0x2f8 │ │ │ │ str r3, [r4, #756] @ 0x2f4 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ str fp, [r4, #752] @ 0x2f0 │ │ │ │ str r9, [r4, #764] @ 0x2fc │ │ │ │ - bl 817984 │ │ │ │ + bl 8179cc │ │ │ │ lsl r3, r8, #9 │ │ │ │ mov r2, r9 │ │ │ │ orr r3, r3, r5, lsr #23 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 80c250 │ │ │ │ + bl 80c298 │ │ │ │ ldr r1, [pc, #540] @ 387494 │ │ │ │ add sl, r4, #748 @ 0x2ec │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #4] │ │ │ │ @@ -315638,28 +315638,28 @@ │ │ │ │ beq 387324 │ │ │ │ blx r3 │ │ │ │ ldr r2, [r4] │ │ │ │ ldrb r3, [r2, #1921] @ 0x781 │ │ │ │ tst r3, #2 │ │ │ │ beq 3873cc │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 817984 │ │ │ │ + bl 8179cc │ │ │ │ ldr r2, [pc, #352] @ 3874a0 │ │ │ │ ldr r3, [pc, #324] @ 387488 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 387480 │ │ │ │ mov r1, #1 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 80c47c │ │ │ │ + b 80c4c4 │ │ │ │ ldr r1, [pc, #304] @ 3874a4 │ │ │ │ ldr r2, [r0] │ │ │ │ ldr r3, [r0, #840] @ 0x348 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #832] @ 0x340 │ │ │ │ str r3, [r0, #836] @ 0x344 │ │ │ │ str r1, [r0, #828] @ 0x33c │ │ │ │ @@ -315678,15 +315678,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ bne 387480 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ bx r3 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 753adc │ │ │ │ + bl 753b24 │ │ │ │ b 387330 │ │ │ │ ldr r3, [pc, #200] @ 3874ac │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3871e0 │ │ │ │ ldr r3, [pc, #184] @ 3874b0 │ │ │ │ @@ -315703,31 +315703,31 @@ │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ str r9, [sp, #16] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r9, [sp, #28] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3874b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3871e4 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #76] @ 3874bc │ │ │ │ mov r3, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3871e0 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r3, r2, r4, lsr #25 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r3, r2, ip, lsl #25 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r1, r0, r0, lsr r8 │ │ │ │ @@ -315735,16 +315735,16 @@ │ │ │ │ @ instruction: 0xffffcff0 │ │ │ │ @ instruction: 0x00923adc │ │ │ │ @ instruction: 0xffffcf68 │ │ │ │ addseq r3, r2, r8, ror sl │ │ │ │ andeq r4, r0, ip, lsl #16 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - ldrdeq r3, [r7], #-132 @ 0xffffff7c @ │ │ │ │ - strdeq r3, [r7], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq r3, r7, r4, lsr #18 │ │ │ │ + rsbeq r3, r7, r4, asr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #672] @ 0x2a0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3874e8 │ │ │ │ @@ -315931,15 +315931,15 @@ │ │ │ │ beq 3877d8 │ │ │ │ ldr r3, [pc, #448] @ 387970 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 387898 │ │ │ │ ldr r0, [r6, #672] @ 0x2a0 │ │ │ │ - bl 8159cc │ │ │ │ + bl 815a14 │ │ │ │ ldr r3, [r6] │ │ │ │ ldr r3, [r3, #1916] @ 0x77c │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne 387940 │ │ │ │ ldr r2, [pc, #404] @ 387974 │ │ │ │ ldr r3, [pc, #388] @ 387968 │ │ │ │ @@ -315974,23 +315974,23 @@ │ │ │ │ beq 387910 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ str r8, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ 387984 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r8, [r4, #32] │ │ │ │ b 387778 │ │ │ │ ldr r3, [pc, #232] @ 387988 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3877bc │ │ │ │ @@ -316007,32 +316007,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 38798c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3877bc │ │ │ │ ldr r0, [pc, #120] @ 387990 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r8, [r4, #32] │ │ │ │ b 387778 │ │ │ │ ldr r0, [pc, #96] @ 387994 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3877bc │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ 387998 │ │ │ │ ldr r1, [pc, #80] @ 38799c │ │ │ │ ldr r0, [pc, #80] @ 3879a0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #76] @ 3879a4 │ │ │ │ @@ -316044,22 +316044,22 @@ │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x009236f8 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r3, r2, ip, lsr r6 │ │ │ │ andeq r4, r0, r0, lsl #13 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r3, r7, r8, lsl #10 │ │ │ │ + rsbeq r3, r7, r8, asr r5 │ │ │ │ andeq r3, r0, r4, lsl fp │ │ │ │ - rsbeq r3, r7, r4, asr #10 │ │ │ │ - ldrdeq r3, [r7], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbeq r3, r7, r4, ror #10 │ │ │ │ - rsbseq r7, sl, ip, lsr #18 │ │ │ │ - @ instruction: 0x00672d94 │ │ │ │ - rsbeq r3, r7, ip, ror r5 │ │ │ │ + @ instruction: 0x00673594 │ │ │ │ + rsbeq r3, r7, ip, lsr #10 │ │ │ │ + strheq r3, [r7], #-84 @ 0xffffffac @ │ │ │ │ + rsbseq r7, sl, ip, ror r9 │ │ │ │ + rsbeq r2, r7, r4, ror #27 │ │ │ │ + rsbeq r3, r7, ip, asr #11 │ │ │ │ strdeq r0, [r0], -r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #76] @ 387a0c │ │ │ │ ldrb r3, [r0, #665] @ 0x299 │ │ │ │ @@ -316145,15 +316145,15 @@ │ │ │ │ mov r2, #20 │ │ │ │ strb r3, [r4, #658] @ 0x292 │ │ │ │ mov r3, #0 │ │ │ │ strb r2, [r4, #657] @ 0x291 │ │ │ │ strb r3, [r4, #665] @ 0x299 │ │ │ │ b 387ac0 │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ - bl 753adc │ │ │ │ + bl 753b24 │ │ │ │ b 387ac0 │ │ │ │ @ instruction: 0xffffc8b8 │ │ │ │ │ │ │ │ 00387b24 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -316260,15 +316260,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, pc} │ │ │ │ pop {r4, lr} │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 753adc │ │ │ │ + b 753b24 │ │ │ │ @ instruction: 0xffffc688 │ │ │ │ │ │ │ │ 00387cd4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -316276,25 +316276,25 @@ │ │ │ │ and r7, r3, #1 │ │ │ │ mov r8, r2 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r1 │ │ │ │ ldr r0, [r0, #672] @ 0x2a0 │ │ │ │ mov r6, r1 │ │ │ │ mov r1, r7 │ │ │ │ - bl 815d44 │ │ │ │ + bl 815d8c │ │ │ │ cmp r0, #2 │ │ │ │ mov r4, r0 │ │ │ │ beq 387d50 │ │ │ │ cmp r0, #1 │ │ │ │ beq 387d8c │ │ │ │ ldr r0, [r5, #672] @ 0x2a0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 815df0 │ │ │ │ + bl 815e38 │ │ │ │ subs r0, r4, #0 │ │ │ │ movne r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -316311,17 +316311,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #188] @ 387e3c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #444 @ 0x1bc │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ ldr r0, [r5, #672] @ 0x2a0 │ │ │ │ - bl 817984 │ │ │ │ + bl 8179cc │ │ │ │ add r1, r5, #720 @ 0x2d0 │ │ │ │ - bl 80c474 │ │ │ │ + bl 80c4bc │ │ │ │ tst r8, #8 │ │ │ │ bne 387e14 │ │ │ │ and ip, r8, #248 @ 0xf8 │ │ │ │ cmp ip, #32 │ │ │ │ beq 387e20 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ strb r3, [r5, #665] @ 0x299 │ │ │ │ @@ -316342,43 +316342,43 @@ │ │ │ │ blx r2 │ │ │ │ ldr r3, [r5] │ │ │ │ ldrb r2, [r3, #1921] @ 0x781 │ │ │ │ tst r2, #2 │ │ │ │ bne 387d1c │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 753adc │ │ │ │ + bl 753b24 │ │ │ │ b 387d1c │ │ │ │ mov r0, r5 │ │ │ │ bl 387c10 │ │ │ │ b 387d1c │ │ │ │ rsb r1, r6, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 38ceb4 │ │ │ │ b 387d1c │ │ │ │ - rsbseq r7, sl, r4, lsl #10 │ │ │ │ - rsbeq r2, r7, ip, ror #18 │ │ │ │ - rsbeq r3, r7, r0, ror r1 │ │ │ │ + rsbseq r7, sl, r4, asr r5 │ │ │ │ + strheq r2, [r7], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq r3, r7, r0, asr #3 │ │ │ │ andeq r0, r0, pc, asr r3 │ │ │ │ @ instruction: 0xffffc51c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r3, #0 │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ str r3, [r0, #744] @ 0x2e8 │ │ │ │ blt 387ed4 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 387e80 │ │ │ │ - bl 817984 │ │ │ │ + bl 8179cc │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 80c46c │ │ │ │ + bl 80c4b4 │ │ │ │ ldr r3, [r4] │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ strb r2, [r4, #665] @ 0x299 │ │ │ │ ldr r0, [r3, #1916] @ 0x77c │ │ │ │ ldr r2, [r0] │ │ │ │ ldr r2, [r2, #32] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -316391,15 +316391,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, pc} │ │ │ │ pop {r4, lr} │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 753adc │ │ │ │ + b 753b24 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ rsb r1, r1, #0 │ │ │ │ bl 387cd4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 387e68 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -316428,26 +316428,26 @@ │ │ │ │ bl 3852d0 │ │ │ │ add r5, r5, #1936 @ 0x790 │ │ │ │ strd r0, [r5] │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r2, [r4, #652] @ 0x28c │ │ │ │ str r2, [r3, #1944] @ 0x798 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 817984 │ │ │ │ + bl 8179cc │ │ │ │ mov r1, #3 │ │ │ │ mov r3, #0 │ │ │ │ str r1, [sp] │ │ │ │ mov r2, #0 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 80c250 │ │ │ │ + bl 80c298 │ │ │ │ ldr r1, [pc, #52] @ 387fbc │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8153f0 │ │ │ │ + bl 815438 │ │ │ │ str r0, [r4, #744] @ 0x2e8 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -316536,15 +316536,15 @@ │ │ │ │ and r3, r3, #7 │ │ │ │ cmp r1, #8 │ │ │ │ bhi 38804c │ │ │ │ ldrsb r1, [r2, r1] │ │ │ │ add pc, pc, r1, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ mov r1, #1 │ │ │ │ - bl 815ffc │ │ │ │ + bl 816044 │ │ │ │ ldr r3, [pc, #332] @ 38826c │ │ │ │ mov r0, #1 │ │ │ │ strh r3, [r4, #226] @ 0xe2 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -316554,15 +316554,15 @@ │ │ │ │ cmp r2, #2 │ │ │ │ bne 38804c │ │ │ │ eor r3, r3, #128 @ 0x80 │ │ │ │ lsr r3, r3, #7 │ │ │ │ strb r3, [r4, #666] @ 0x29a │ │ │ │ b 388090 │ │ │ │ mov r1, #0 │ │ │ │ - bl 815ffc │ │ │ │ + bl 816044 │ │ │ │ ldr r3, [pc, #264] @ 388270 │ │ │ │ mov r0, r4 │ │ │ │ strh r3, [r4, #226] @ 0xe2 │ │ │ │ bl 387f04 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -316617,19 +316617,19 @@ │ │ │ │ strh r1, [r4, #180] @ 0xb4 │ │ │ │ strh r3, [r4, #182] @ 0xb6 │ │ │ │ strh r2, [r4, #232] @ 0xe8 │ │ │ │ b 388090 │ │ │ │ cmp r3, #194 @ 0xc2 │ │ │ │ beq 388090 │ │ │ │ b 38804c │ │ │ │ - rsbseq r7, sl, r6, lsr #4 │ │ │ │ - rsbseq r7, sl, fp, lsl #4 │ │ │ │ + rsbseq r7, sl, r6, ror r2 │ │ │ │ + rsbseq r7, sl, fp, asr r2 │ │ │ │ @ instruction: 0xffffc288 │ │ │ │ andseq r0, r0, r1, lsl r0 │ │ │ │ - rsbseq r7, sl, r4, ror r1 │ │ │ │ + rsbseq r7, sl, r4, asr #3 │ │ │ │ andeq r4, r0, r1, lsr #32 │ │ │ │ andeq r4, r0, r1 │ │ │ │ @ instruction: 0xffffc128 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -316658,17 +316658,17 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 817984 │ │ │ │ + bl 8179cc │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 80c46c │ │ │ │ + bl 80c4b4 │ │ │ │ ldr r5, [r4, #652] @ 0x28c │ │ │ │ ldr r7, [r4, #824] @ 0x338 │ │ │ │ mov r0, r4 │ │ │ │ cmp r5, r7 │ │ │ │ movlt r6, r5 │ │ │ │ movge r6, r7 │ │ │ │ sub r5, r5, r6 │ │ │ │ @@ -316709,15 +316709,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, r7, r8, pc} │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 753adc │ │ │ │ + b 753b24 │ │ │ │ ldrb r3, [r4, #665] @ 0x299 │ │ │ │ ldr r2, [pc, #92] @ 388434 │ │ │ │ ldr r0, [r4] │ │ │ │ bic r3, r3, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r1, [r4, #832] @ 0x340 │ │ │ │ @@ -316728,21 +316728,21 @@ │ │ │ │ ldr r3, [r3, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq 388378 │ │ │ │ blx r3 │ │ │ │ b 388378 │ │ │ │ mov r0, #1 │ │ │ │ ldr r4, [r4, #860] @ 0x35c │ │ │ │ - bl 9b5824 │ │ │ │ + bl 9b586c │ │ │ │ ldr r2, [pc, #24] @ 388438 │ │ │ │ adds r2, r0, r2 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9b56f0 │ │ │ │ + b 9b5738 │ │ │ │ @ instruction: 0xffffd028 │ │ │ │ @ instruction: 0xffffbf04 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -316879,15 +316879,15 @@ │ │ │ │ cmp r3, #1 │ │ │ │ bhi 3888a0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #24 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ strd r2, [sp, #24] │ │ │ │ - bl 815160 │ │ │ │ + bl 8151a8 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r2, r5 │ │ │ │ sbcs r1, r3, r8 │ │ │ │ bcc 38884c │ │ │ │ subs r2, r2, r5 │ │ │ │ sbc r3, r3, r8 │ │ │ │ @@ -316994,38 +316994,38 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3889f0 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 387c10 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 817984 │ │ │ │ + bl 8179cc │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 80c46c │ │ │ │ + bl 80c4b4 │ │ │ │ b 388768 │ │ │ │ mov r0, r4 │ │ │ │ bl 387c10 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 817984 │ │ │ │ + bl 8179cc │ │ │ │ ldr r2, [pc, #520] @ 388a6c │ │ │ │ ldr r3, [pc, #472] @ 388a40 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3889f0 │ │ │ │ ldr r1, [r4, #736] @ 0x2e0 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 80c47c │ │ │ │ + b 80c4c4 │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 753adc │ │ │ │ + bl 753b24 │ │ │ │ b 38875c │ │ │ │ cmp r3, #2 │ │ │ │ bne 3885a0 │ │ │ │ lsl r3, r8, #9 │ │ │ │ orr r3, r3, r5, lsr #23 │ │ │ │ lsl r2, r5, #9 │ │ │ │ b 3886c0 │ │ │ │ @@ -317064,26 +317064,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #260] @ 388a84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [r4, #884] @ 0x374 │ │ │ │ b 388654 │ │ │ │ ldr r2, [pc, #224] @ 388a74 │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 388654 │ │ │ │ @@ -317100,15 +317100,15 @@ │ │ │ │ ldr r0, [pc, #188] @ 388a8c │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [r4, #884] @ 0x374 │ │ │ │ b 388654 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #148] @ 388a90 │ │ │ │ ldr r1, [pc, #148] @ 388a94 │ │ │ │ ldr r0, [pc, #148] @ 388a98 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -317127,37 +317127,37 @@ │ │ │ │ add r3, r3, #468 @ 0x1d4 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ addseq r2, r2, r8, asr #19 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x009229b4 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r2, r2, r0, lsr #16 │ │ │ │ - rsbseq r6, sl, r8, asr #24 │ │ │ │ + @ instruction: 0x007a6c98 │ │ │ │ @ instruction: 0xffffbb08 │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ addseq r2, r2, r0, lsl r7 │ │ │ │ addseq r2, r2, ip, lsr #13 │ │ │ │ @ instruction: 0xfffffc88 │ │ │ │ addseq r2, r2, ip, lsl #12 │ │ │ │ @ instruction: 0x009225b8 │ │ │ │ @ instruction: 0xfffffb68 │ │ │ │ andeq r3, r0, ip, lsr r8 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ - strdeq r2, [r7], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq r2, r7, r0, asr #12 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r2, r7, r4, ror #11 │ │ │ │ + rsbeq r2, r7, r4, lsr r6 │ │ │ │ addseq r1, r3, r0, ror sp │ │ │ │ - ldrdeq r2, [r7], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbseq r6, sl, r8, ror r8 │ │ │ │ - rsbeq r1, r7, r0, ror #25 │ │ │ │ - rsbeq r2, r7, ip, lsr #10 │ │ │ │ + rsbeq r2, r7, r0, lsr #12 │ │ │ │ + rsbseq r6, sl, r8, asr #17 │ │ │ │ + rsbeq r1, r7, r0, lsr sp │ │ │ │ + rsbeq r2, r7, ip, ror r5 │ │ │ │ andeq r0, r0, r6, lsr #7 │ │ │ │ - rsbseq r6, sl, r4, asr r8 │ │ │ │ - strheq r1, [r7], #-204 @ 0xffffff34 @ │ │ │ │ - strdeq r2, [r7], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbseq r6, sl, r4, lsr #17 │ │ │ │ + rsbeq r1, r7, ip, lsl #26 │ │ │ │ + rsbeq r2, r7, r0, asr #10 │ │ │ │ muleq r0, r2, r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r0, #665] @ 0x299 │ │ │ │ mov r2, #0 │ │ │ │ @@ -317175,17 +317175,17 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 817984 │ │ │ │ + bl 8179cc │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 80c46c │ │ │ │ + bl 80c4b4 │ │ │ │ ldr r5, [r4, #824] @ 0x338 │ │ │ │ ldr r6, [r4, #652] @ 0x28c │ │ │ │ mov r0, r4 │ │ │ │ cmp r6, r5 │ │ │ │ movlt r5, r6 │ │ │ │ bl 3852d0 │ │ │ │ sub r6, r6, r5 │ │ │ │ @@ -317212,15 +317212,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 753adc │ │ │ │ + b 753b24 │ │ │ │ @ instruction: 0xffffe5fc │ │ │ │ │ │ │ │ 00388bac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -317273,22 +317273,22 @@ │ │ │ │ streq r3, [r4, #652] @ 0x28c │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ mov r5, #0 │ │ │ │ mov r6, #1 │ │ │ │ strb r3, [r4, #665] @ 0x299 │ │ │ │ str r5, [r4, #784] @ 0x310 │ │ │ │ str r6, [r4, #884] @ 0x374 │ │ │ │ - bl 817984 │ │ │ │ + bl 8179cc │ │ │ │ mov r3, #2 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r4, #652] @ 0x28c │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ lsl r2, r3, #9 │ │ │ │ lsr r3, r3, #23 │ │ │ │ - bl 80c250 │ │ │ │ + bl 80c298 │ │ │ │ ldr r1, [pc, #156] @ 388d54 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 388bac │ │ │ │ mov r0, r5 │ │ │ │ str r6, [r4, #880] @ 0x370 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -317357,15 +317357,15 @@ │ │ │ │ @ instruction: 0xfffff67c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #1904] @ 0x770 │ │ │ │ - bl 9afe58 │ │ │ │ + bl 9afea0 │ │ │ │ ldr r3, [r4, #1928] @ 0x788 │ │ │ │ mov r2, #0 │ │ │ │ ldr r5, [pc, #288] @ 388f14 │ │ │ │ cmp r3, r2 │ │ │ │ add r5, pc, r5 │ │ │ │ str r2, [r4, #1904] @ 0x770 │ │ │ │ mov r0, #0 │ │ │ │ @@ -317436,17 +317436,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #480 @ 0x1e0 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ bl 255730 │ │ │ │ addseq r2, r2, r8, lsr #32 │ │ │ │ andeq r1, r0, r4, rrx │ │ │ │ - rsbseq r6, sl, r0, lsl #7 │ │ │ │ - rsbeq r1, r7, r8, ror #15 │ │ │ │ - ldrdeq r2, [r7], #-8 @ │ │ │ │ + ldrsbeq r6, [sl], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq r1, r7, r8, lsr r8 │ │ │ │ + rsbeq r2, r7, r8, lsr #2 │ │ │ │ andeq r0, r0, sp, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r2, [r0, #648] @ 0x288 │ │ │ │ mov r3, r0 │ │ │ │ @@ -317516,22 +317516,22 @@ │ │ │ │ moveq r3, #256 @ 0x100 │ │ │ │ streq r3, [r4, #652] @ 0x28c │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ strb r3, [r4, #665] @ 0x299 │ │ │ │ str r5, [r4, #784] @ 0x310 │ │ │ │ str r5, [r4, #884] @ 0x374 │ │ │ │ - bl 817984 │ │ │ │ + bl 8179cc │ │ │ │ ldr r3, [r4, #652] @ 0x28c │ │ │ │ mov r2, #1 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ str r2, [sp] │ │ │ │ lsl r2, r3, #9 │ │ │ │ lsr r3, r3, #23 │ │ │ │ - bl 80c250 │ │ │ │ + bl 80c298 │ │ │ │ ldr r1, [pc, #152] @ 38911c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 388bac │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ @@ -317714,15 +317714,15 @@ │ │ │ │ eors r1, r2, r1 │ │ │ │ mov r2, #0 │ │ │ │ bne 389334 │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 753adc │ │ │ │ + b 753b24 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ b 389260 │ │ │ │ ldr r2, [pc, #220] @ 38945c │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 389190 │ │ │ │ @@ -317739,30 +317739,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ stmib sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 389468 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 389190 │ │ │ │ ldr r0, [pc, #108] @ 38946c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 389190 │ │ │ │ ldr r3, [pc, #84] @ 389470 │ │ │ │ ldr r1, [pc, #84] @ 389474 │ │ │ │ ldr r0, [pc, #84] @ 389478 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #80] @ 38947c │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -317777,19 +317777,19 @@ │ │ │ │ addseq r1, r2, r8, lsl #24 │ │ │ │ addeq r7, r4, ip, asr r7 │ │ │ │ addseq r1, r2, r4, lsl #22 │ │ │ │ @ instruction: 0x00921adc │ │ │ │ @ instruction: 0x00000fb4 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r1, r7, r8, lsl ip │ │ │ │ - rsbeq r1, r7, r0, asr ip │ │ │ │ - rsbseq r5, sl, r8, asr lr │ │ │ │ - rsbeq r1, r7, r0, asr #5 │ │ │ │ - rsbeq r1, r7, r4, ror #24 │ │ │ │ + rsbeq r1, r7, r8, ror #24 │ │ │ │ + rsbeq r1, r7, r0, lsr #25 │ │ │ │ + rsbseq r5, sl, r8, lsr #29 │ │ │ │ + rsbeq r1, r7, r0, lsl r3 │ │ │ │ + strheq r1, [r7], #-196 @ 0xffffff3c @ │ │ │ │ andeq r0, r0, sl, lsl #17 │ │ │ │ │ │ │ │ 00389480 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -317856,15 +317856,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldrb r3, [r4, #1921] @ 0x781 │ │ │ │ ldr r0, [r4, #1924] @ 0x784 │ │ │ │ and r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #1921] @ 0x781 │ │ │ │ mov r1, #0 │ │ │ │ - bl 753adc │ │ │ │ + bl 753b24 │ │ │ │ ldr r2, [pc, #484] @ 38978c │ │ │ │ ldr r3, [pc, #460] @ 389778 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -317954,47 +317954,47 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r7, r9} │ │ │ │ str r8, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3897a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3894ec │ │ │ │ ldr r0, [pc, #72] @ 3897a4 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r4, r8} │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3894ec │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r1, r2, r0, lsl #19 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r1, r2, r0, ror #18 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ - rsbseq r5, sl, r9, ror #26 │ │ │ │ + ldrheq r5, [sl], #-217 @ 0xffffff27 @ │ │ │ │ addseq r1, r2, ip, asr #17 │ │ │ │ addseq r1, r2, r4, ror r8 │ │ │ │ andeq r4, r0, ip, ror #8 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ addseq r1, r3, r4, lsr r0 │ │ │ │ - rsbeq r1, r7, r0, ror r9 │ │ │ │ - strheq r1, [r7], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq r1, r7, r0, asr #19 │ │ │ │ + rsbeq r1, r7, r4, lsl #20 │ │ │ │ │ │ │ │ 003897a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [r0, #1916] @ 0x77c │ │ │ │ @@ -318013,15 +318013,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ beq 389818 │ │ │ │ ldr r2, [pc, #372] @ 389970 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3898c8 │ │ │ │ - bl 8152c0 │ │ │ │ + bl 815308 │ │ │ │ ldr r3, [r4, #1916] @ 0x77c │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r3, #24] │ │ │ │ add r3, r4, #1920 @ 0x780 │ │ │ │ mov r2, #0 │ │ │ │ strh r2, [r3] │ │ │ │ add r0, r4, #80 @ 0x50 │ │ │ │ @@ -318083,42 +318083,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 389988 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [r4, #1916] @ 0x77c │ │ │ │ ldr r0, [r3, #24] │ │ │ │ b 389808 │ │ │ │ ldr r0, [pc, #60] @ 38998c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [r4, #1916] @ 0x77c │ │ │ │ ldr r0, [r3, #24] │ │ │ │ b 389808 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r1, r2, r0, asr r6 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r1, r2, ip, lsr r6 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r1, r2, r0, asr #11 │ │ │ │ umullseq r1, r2, r0, r5 │ │ │ │ andeq r3, r0, ip, ror #12 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r1, r7, r8, lsr #16 │ │ │ │ - rsbeq r1, r7, ip, lsr r8 │ │ │ │ + rsbeq r1, r7, r8, ror r8 │ │ │ │ + rsbeq r1, r7, ip, lsl #17 │ │ │ │ │ │ │ │ 00389990 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r6, r2 │ │ │ │ @@ -318136,15 +318136,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #8 │ │ │ │ mov r3, #0 │ │ │ │ str r0, [r4, #672] @ 0x2a0 │ │ │ │ str r6, [r4, #8] │ │ │ │ mov r2, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ - bl 815160 │ │ │ │ + bl 8151a8 │ │ │ │ ldrb r3, [r5, #210] @ 0xd2 │ │ │ │ strb r3, [r4, #634] @ 0x27a │ │ │ │ ldr r3, [r5, #132] @ 0x84 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr r3, [r5, #136] @ 0x88 │ │ │ │ str r3, [r4, #12] │ │ │ │ str r3, [r4, #24] │ │ │ │ @@ -318163,51 +318163,51 @@ │ │ │ │ cmp r6, #1 │ │ │ │ strd r2, [lr] │ │ │ │ strh ip, [r0] │ │ │ │ str r1, [r4, #892] @ 0x37c │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ strb r1, [r4, #896] @ 0x380 │ │ │ │ beq 389b70 │ │ │ │ - bl 8ad494 │ │ │ │ + bl 8ad4dc │ │ │ │ cmp r0, #0 │ │ │ │ beq 389bf8 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 815f48 │ │ │ │ + bl 815f90 │ │ │ │ cmp r0, #0 │ │ │ │ beq 389c2c │ │ │ │ ldr r1, [pc, #496] @ 389c6c │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #2080 @ 0x820 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ add r1, r1, #8 │ │ │ │ - bl 814590 │ │ │ │ + bl 8145d8 │ │ │ │ ldr r2, [r5, #188] @ 0xbc │ │ │ │ cmp r2, #0 │ │ │ │ beq 389b94 │ │ │ │ mov r1, #21 │ │ │ │ add r0, r4, #572 @ 0x23c │ │ │ │ - bl 98bdec │ │ │ │ + bl 98be34 │ │ │ │ ldr r2, [r5, #192] @ 0xc0 │ │ │ │ cmp r2, #0 │ │ │ │ beq 389b30 │ │ │ │ add r0, r4, #592 @ 0x250 │ │ │ │ mov r1, #41 @ 0x29 │ │ │ │ add r0, r0, #1 │ │ │ │ - bl 98bdec │ │ │ │ + bl 98be34 │ │ │ │ ldr r2, [r5, #184] @ 0xb8 │ │ │ │ cmp r2, #0 │ │ │ │ beq 389b64 │ │ │ │ mov r1, #9 │ │ │ │ add r0, r4, #676 @ 0x2a4 │ │ │ │ - bl 98bdec │ │ │ │ + bl 98be34 │ │ │ │ mov r0, r4 │ │ │ │ bl 383d38 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 814a80 │ │ │ │ + bl 814ac8 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #376] @ 389c70 │ │ │ │ ldr r3, [pc, #360] @ 389c64 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -318230,23 +318230,23 @@ │ │ │ │ mov r2, #14 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #1 │ │ │ │ bl 2542fc │ │ │ │ ldr r2, [r5, #184] @ 0xb8 │ │ │ │ cmp r2, #0 │ │ │ │ bne 389ad0 │ │ │ │ - bl 98ba68 │ │ │ │ + bl 98bab0 │ │ │ │ mov r2, r0 │ │ │ │ b 389ad0 │ │ │ │ ldr r1, [pc, #256] @ 389c78 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #2048 @ 0x800 │ │ │ │ add r1, r1, #8 │ │ │ │ - bl 814590 │ │ │ │ + bl 8145d8 │ │ │ │ ldr r2, [r5, #188] @ 0xbc │ │ │ │ cmp r2, #0 │ │ │ │ bne 389a9c │ │ │ │ ldr r3, [pc, #224] @ 389c7c │ │ │ │ ldr r2, [r4, #568] @ 0x238 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ @@ -318277,47 +318277,47 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #128] @ 389c94 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #516 @ 0x204 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ mvn r0, #0 │ │ │ │ b 389af0 │ │ │ │ ldr r3, [pc, #100] @ 389c98 │ │ │ │ ldr ip, [pc, #100] @ 389c9c │ │ │ │ ldr r1, [pc, #100] @ 389ca0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #92] @ 389ca4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #516 @ 0x204 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 389c24 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r1, r2, ip, ror #8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ addeq r6, r4, r4, asr #30 │ │ │ │ addseq r1, r2, r4, lsr #6 │ │ │ │ - rsbeq r1, r7, r8, asr #13 │ │ │ │ + rsbeq r1, r7, r8, lsl r7 │ │ │ │ addeq r6, r4, r8, asr #28 │ │ │ │ - rsbeq r1, r7, r0, asr r6 │ │ │ │ - rsbeq r1, r7, ip, lsr r6 │ │ │ │ - rsbeq r1, r7, r0, lsl r6 │ │ │ │ - rsbseq r5, sl, r4, ror r6 │ │ │ │ - rsbeq r1, r7, r0, lsr #11 │ │ │ │ - ldrdeq r0, [r7], #-168 @ 0xffffff58 @ │ │ │ │ + rsbeq r1, r7, r0, lsr #13 │ │ │ │ + rsbeq r1, r7, ip, lsl #13 │ │ │ │ + rsbeq r1, r7, r0, ror #12 │ │ │ │ + rsbseq r5, sl, r4, asr #13 │ │ │ │ + strdeq r1, [r7], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq r0, r7, r8, lsr #22 │ │ │ │ andeq r0, r0, r5, asr #20 │ │ │ │ - rsbseq r5, sl, ip, lsr r6 │ │ │ │ - @ instruction: 0x00671598 │ │ │ │ - rsbeq r0, r7, r4, lsr #21 │ │ │ │ + rsbseq r5, sl, ip, lsl #13 │ │ │ │ + rsbeq r1, r7, r8, ror #11 │ │ │ │ + strdeq r0, [r7], #-164 @ 0xffffff5c @ │ │ │ │ andeq r0, r0, r9, asr #20 │ │ │ │ │ │ │ │ 00389ca8 : │ │ │ │ ldr r3, [r0, #1916] @ 0x77c │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -318362,38 +318362,38 @@ │ │ │ │ add r2, r3, #1 │ │ │ │ strb r5, [r4, #4] │ │ │ │ ldr r1, [pc, #192] @ 389e18 │ │ │ │ str r6, [r4] │ │ │ │ str fp, [r4, #844] @ 0x34c │ │ │ │ mov r0, #2048 @ 0x800 │ │ │ │ str r2, [r8] │ │ │ │ - bl 9abc4c │ │ │ │ + bl 9abc94 │ │ │ │ ldr r2, [r4, #844] @ 0x34c │ │ │ │ mov r1, #0 │ │ │ │ add r5, r5, #1 │ │ │ │ str r0, [r4, #840] @ 0x348 │ │ │ │ bl 255340 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ mov r1, #512 @ 0x200 │ │ │ │ - bl 817614 │ │ │ │ + bl 81765c │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ mov r1, #0 │ │ │ │ str r0, [r4, #900] @ 0x384 │ │ │ │ bl 255340 │ │ │ │ mov r0, #32 │ │ │ │ bl 253504 │ │ │ │ ldr ip, [pc, #116] @ 389e1c │ │ │ │ mov r3, #1 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, r3 │ │ │ │ mov r1, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {sl, ip} │ │ │ │ mov r7, r0 │ │ │ │ - bl 9b51fc │ │ │ │ + bl 9b5244 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [r4, #860] @ 0x35c │ │ │ │ bl 383d38 │ │ │ │ cmp r5, #2 │ │ │ │ add r4, r4, #912 @ 0x390 │ │ │ │ mov r5, #1 │ │ │ │ bne 389d40 │ │ │ │ @@ -318420,49 +318420,49 @@ │ │ │ │ tst r3, #2 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ ldr r0, [r0, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 753adc │ │ │ │ + b 753b24 │ │ │ │ │ │ │ │ 00389e48 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [r0, #860] @ 0x35c │ │ │ │ mov r4, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 389e78 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b52d8 │ │ │ │ + bl 9b5320 │ │ │ │ mov r0, r5 │ │ │ │ bl 253810 │ │ │ │ ldr r0, [r4, #900] @ 0x384 │ │ │ │ - bl 9abce0 │ │ │ │ + bl 9abd28 │ │ │ │ ldr r0, [r4, #840] @ 0x348 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9abce0 │ │ │ │ + b 9abd28 │ │ │ │ │ │ │ │ 00389e8c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ subs r6, r1, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ pople {r4, r5, r6, pc} │ │ │ │ sub r5, r0, #4 │ │ │ │ mov r4, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, #1 │ │ │ │ - bl 7d96d4 │ │ │ │ + bl 7d971c │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r6, r4 │ │ │ │ str r0, [r5, #4]! │ │ │ │ bne 389eb4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -318626,17 +318626,17 @@ │ │ │ │ ldr r0, [r4] │ │ │ │ strb r2, [r4, #665] @ 0x299 │ │ │ │ str r3, [r4, #652] @ 0x28c │ │ │ │ bl 389e24 │ │ │ │ cmp r6, #0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ blt 38a1f4 │ │ │ │ - bl 817984 │ │ │ │ + bl 8179cc │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 80c46c │ │ │ │ + bl 80c4b4 │ │ │ │ ldr r2, [pc, #380] @ 38a2fc │ │ │ │ ldr r3, [pc, #356] @ 38a2e8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -318660,17 +318660,17 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 389fd4 │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r2, [r3, #1928] @ 0x788 │ │ │ │ cmp r2, #0 │ │ │ │ bne 38a218 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 817984 │ │ │ │ + bl 8179cc │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 80c474 │ │ │ │ + bl 80c4bc │ │ │ │ b 38a178 │ │ │ │ mov r6, #4 │ │ │ │ mov r9, #2048 @ 0x800 │ │ │ │ mov r8, #16 │ │ │ │ mov r5, #1 │ │ │ │ b 38a070 │ │ │ │ ldr r3, [r3, #1916] @ 0x77c │ │ │ │ @@ -318702,45 +318702,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 38a310 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 38a088 │ │ │ │ ldr r0, [pc, #72] @ 38a314 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 38a088 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r0, r2, r4, ror lr │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r0, r2, r0, ror #28 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ addseq r0, r2, r8, lsl sp │ │ │ │ umullseq r0, r2, ip, ip │ │ │ │ - rsbseq r5, sl, r4, asr #5 │ │ │ │ + rsbseq r5, sl, r4, lsl r3 │ │ │ │ andeq r4, r0, r8, lsr #30 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r1, r7, r0, lsr #4 │ │ │ │ - rsbeq r1, r7, r8, asr r2 │ │ │ │ + rsbeq r1, r7, r0, ror r2 │ │ │ │ + rsbeq r1, r7, r8, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #652] @ 0x28c │ │ │ │ mov r1, #0 │ │ │ │ bic r3, r3, #7 │ │ │ │ @@ -318778,15 +318778,15 @@ │ │ │ │ ldrb r3, [r1, #4] │ │ │ │ mov r4, r0 │ │ │ │ and r3, r3, #1 │ │ │ │ strb r3, [r0, #690] @ 0x2b2 │ │ │ │ ldrb r1, [r1, #4] │ │ │ │ ldr r0, [r0, #672] @ 0x2a0 │ │ │ │ and r1, r1, #1 │ │ │ │ - bl 8ad8ac │ │ │ │ + bl 8ad8f4 │ │ │ │ ldr r3, [r4, #652] @ 0x28c │ │ │ │ mov r1, #0 │ │ │ │ bic r3, r3, #7 │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ orr r3, r3, #3 │ │ │ │ mov r0, r4 │ │ │ │ strb r1, [r4, #649] @ 0x289 │ │ │ │ @@ -318883,41 +318883,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 38a5c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 38a4a0 │ │ │ │ ldr r0, [pc, #60] @ 38a5c8 │ │ │ │ mov r3, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 38a4a0 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009209bc │ │ │ │ andeq r4, r0, r0 │ │ │ │ umullseq r0, r2, ip, r9 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r0, r2, r0, asr #18 │ │ │ │ @ instruction: 0x000038b0 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - strdeq r0, [r7], #-244 @ 0xffffff0c @ │ │ │ │ - rsbeq r1, r7, r4, lsr #32 │ │ │ │ + rsbeq r1, r7, r4, asr #32 │ │ │ │ + rsbeq r1, r7, r4, ror r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [r0, #40] @ 0x28 │ │ │ │ ldr r3, [r0, #44] @ 0x2c │ │ │ │ ldr r2, [pc, #244] @ 38a6e0 │ │ │ │ @@ -319017,29 +319017,29 @@ │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 389e24 │ │ │ │ cmp r3, #0 │ │ │ │ movne r5, #0 │ │ │ │ beq 38a730 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 8adabc │ │ │ │ + bl 8adb04 │ │ │ │ strb r5, [r4, #689] @ 0x2b1 │ │ │ │ b 38a730 │ │ │ │ ldr r3, [r0, #652] @ 0x28c │ │ │ │ mov r1, #0 │ │ │ │ bic r3, r3, #7 │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ orr r3, r3, #3 │ │ │ │ b 38a748 │ │ │ │ ldrb r3, [r0, #690] @ 0x2b2 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r5, #1 │ │ │ │ beq 38a770 │ │ │ │ ldr r0, [r0, #672] @ 0x2a0 │ │ │ │ - bl 8ad494 │ │ │ │ + bl 8ad4dc │ │ │ │ mov r2, #83 @ 0x53 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r1, #5 │ │ │ │ mov r0, r4 │ │ │ │ movne r1, #2 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 38a448 │ │ │ │ @@ -319078,34 +319078,34 @@ │ │ │ │ ldr r2, [r4, #700] @ 0x2bc │ │ │ │ cmp r2, r3 │ │ │ │ blt 38a920 │ │ │ │ ldr r2, [r4, #696] @ 0x2b8 │ │ │ │ cmp r2, #0 │ │ │ │ beq 38add0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 817984 │ │ │ │ + bl 8179cc │ │ │ │ mov ip, #1 │ │ │ │ mov r3, #0 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ mov r2, #2048 @ 0x800 │ │ │ │ str ip, [sp] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 80c250 │ │ │ │ + bl 80c298 │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne 38abb8 │ │ │ │ ldr r3, [r4, #708] @ 0x2c4 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ cmp r3, #2048 @ 0x800 │ │ │ │ beq 38aaf4 │ │ │ │ cmp r3, #2352 @ 0x930 │ │ │ │ beq 38aa6c │ │ │ │ - bl 817984 │ │ │ │ + bl 8179cc │ │ │ │ mov r1, #1 │ │ │ │ - bl 80c47c │ │ │ │ + bl 80c4c4 │ │ │ │ ldr r2, [pc, #2012] @ 38b098 │ │ │ │ ldr r3, [pc, #1992] @ 38b088 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -319117,17 +319117,17 @@ │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 38a448 │ │ │ │ ldr r1, [r4, #704] @ 0x2c0 │ │ │ │ ldr r0, [r4, #840] @ 0x348 │ │ │ │ bl 389ee4 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 817984 │ │ │ │ + bl 8179cc │ │ │ │ ldr r1, [sp, #20] │ │ │ │ - bl 80c46c │ │ │ │ + bl 80c4b4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #700] @ 0x2bc │ │ │ │ ldr r3, [r4, #704] @ 0x2c0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #704] @ 0x2c0 │ │ │ │ ldr r3, [r4, #696] @ 0x2b8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -319221,21 +319221,21 @@ │ │ │ │ lsl r3, r3, #11 │ │ │ │ mov sl, #2048 @ 0x800 │ │ │ │ mov fp, #0 │ │ │ │ orr r3, r3, r2, lsr #21 │ │ │ │ str r1, [sp, #12] │ │ │ │ lsl r2, r2, #11 │ │ │ │ strd sl, [sp] │ │ │ │ - bl 8adecc │ │ │ │ + bl 8adf14 │ │ │ │ subs r5, r0, #0 │ │ │ │ bge 38a8f0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 817984 │ │ │ │ + bl 8179cc │ │ │ │ ldr r1, [sp, #20] │ │ │ │ - bl 80c474 │ │ │ │ + bl 80c4bc │ │ │ │ cmn r5, #123 @ 0x7b │ │ │ │ bne 38a8b4 │ │ │ │ ldr r2, [pc, #1496] @ 38b0a4 │ │ │ │ ldr r3, [pc, #1464] @ 38b088 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -319254,15 +319254,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov sl, #2048 @ 0x800 │ │ │ │ mov fp, #0 │ │ │ │ orr r3, r3, r2, lsr #21 │ │ │ │ str r1, [sp, #12] │ │ │ │ lsl r2, r2, #11 │ │ │ │ strd sl, [sp] │ │ │ │ - bl 8adecc │ │ │ │ + bl 8adf14 │ │ │ │ subs r5, r0, #0 │ │ │ │ blt 38aaac │ │ │ │ b 38a8fc │ │ │ │ ldr r3, [pc, #1388] @ 38b0a8 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -319282,22 +319282,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r5, sl, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1284] @ 38b0b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 38a838 │ │ │ │ ldr r3, [pc, #1272] @ 38b0b8 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 38a890 │ │ │ │ ldr r3, [pc, #1240] @ 38b0ac │ │ │ │ @@ -319314,22 +319314,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1164] @ 38b0bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 38a890 │ │ │ │ cmp r3, #0 │ │ │ │ bne 38af10 │ │ │ │ ldr r3, [r4, #652] @ 0x28c │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ bic r3, r3, #7 │ │ │ │ orr r3, r3, #3 │ │ │ │ @@ -319373,22 +319373,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #940] @ 38b0c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r2, [r4, #692] @ 0x2b4 │ │ │ │ ldr r3, [r4, #696] @ 0x2b8 │ │ │ │ ldr r1, [r4, #700] @ 0x2bc │ │ │ │ b 38a944 │ │ │ │ ldr r3, [pc, #916] @ 38b0cc │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -319407,31 +319407,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #812] @ 38b0d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r0, [r6] │ │ │ │ b 38aa14 │ │ │ │ ldr r0, [pc, #796] @ 38b0d4 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 38a838 │ │ │ │ cmp r3, #2048 @ 0x800 │ │ │ │ cmpne r3, #2352 @ 0x930 │ │ │ │ bne 38aed8 │ │ │ │ ldr r2, [r4, #840] @ 0x348 │ │ │ │ cmp r3, #2352 @ 0x930 │ │ │ │ ldr r3, [r6] │ │ │ │ @@ -319444,21 +319444,21 @@ │ │ │ │ mov r0, #1 │ │ │ │ mvn r1, #0 │ │ │ │ strd r0, [r3] │ │ │ │ str r2, [r4, #760] @ 0x2f8 │ │ │ │ str ip, [r4, #764] @ 0x2fc │ │ │ │ bne 38af94 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 817984 │ │ │ │ + bl 8179cc │ │ │ │ mov r1, #1 │ │ │ │ mov r2, #2048 @ 0x800 │ │ │ │ mov r3, #0 │ │ │ │ str r1, [sp] │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 80c250 │ │ │ │ + bl 80c298 │ │ │ │ ldr r2, [r4, #704] @ 0x2c0 │ │ │ │ ldr r1, [pc, #660] @ 38b0d8 │ │ │ │ asr r3, r2, #31 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, #4 │ │ │ │ str r1, [sp, #8] │ │ │ │ lsl r3, r3, #2 │ │ │ │ @@ -319474,35 +319474,35 @@ │ │ │ │ mvn r3, r3, lsl #25 │ │ │ │ mvn r3, r3, lsr #25 │ │ │ │ strb r3, [r4, #665] @ 0x299 │ │ │ │ b 38a994 │ │ │ │ ldr r0, [pc, #588] @ 38b0dc │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 38a890 │ │ │ │ ldr r0, [pc, #572] @ 38b0e0 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r2, [r4, #692] @ 0x2b4 │ │ │ │ ldr r3, [r4, #696] @ 0x2b8 │ │ │ │ b 38aa64 │ │ │ │ ldr r0, [pc, #544] @ 38b0e4 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r0, [r6] │ │ │ │ b 38aa14 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 817984 │ │ │ │ + bl 8179cc │ │ │ │ mov r1, #1 │ │ │ │ - bl 80c47c │ │ │ │ + bl 80c4c4 │ │ │ │ ldr r2, [pc, #504] @ 38b0e8 │ │ │ │ ldr r3, [pc, #404] @ 38b088 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -319528,23 +319528,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #356] @ 38b0f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 38ac40 │ │ │ │ ldr r3, [pc, #344] @ 38b0f4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 38ae18 │ │ │ │ ldr r3, [pc, #252] @ 38b0ac │ │ │ │ @@ -319560,33 +319560,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #240] @ 38b0f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 38ae18 │ │ │ │ ldr r0, [pc, #228] @ 38b0fc │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 38ac40 │ │ │ │ ldr r0, [pc, #208] @ 38b100 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 38ae18 │ │ │ │ ldr r3, [pc, #192] @ 38b104 │ │ │ │ ldr r1, [pc, #192] @ 38b108 │ │ │ │ ldr r0, [pc, #192] @ 38b10c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #188] @ 38b110 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -319610,41 +319610,41 @@ │ │ │ │ addseq r0, r2, r0, ror #10 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ addseq r0, r2, r0, lsl #9 │ │ │ │ addseq r0, r2, r0, asr r3 │ │ │ │ andeq r3, r0, r4, asr r2 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r0, r7, ip, lsr sl │ │ │ │ + rsbeq r0, r7, ip, lsl #21 │ │ │ │ muleq r0, r8, pc @ │ │ │ │ - rsbeq r0, r7, ip, lsr #21 │ │ │ │ + strdeq r0, [r7], #-172 @ 0xffffff54 @ │ │ │ │ addseq r0, r2, r4, lsr #3 │ │ │ │ andeq r3, r0, r8, lsr r0 │ │ │ │ - @ instruction: 0x00670a94 │ │ │ │ + rsbeq r0, r7, r4, ror #21 │ │ │ │ andeq r2, r0, r0, ror #8 │ │ │ │ - rsbeq r0, r7, r0, lsl #19 │ │ │ │ - rsbeq r0, r7, ip, lsl #17 │ │ │ │ + ldrdeq r0, [r7], #-144 @ 0xffffff70 @ │ │ │ │ + ldrdeq r0, [r7], #-140 @ 0xffffff74 @ │ │ │ │ andeq r1, r0, r0, asr #28 │ │ │ │ - rsbeq r0, r7, r4, ror r8 │ │ │ │ - rsbeq r0, r7, r4, ror #18 │ │ │ │ - rsbeq r0, r7, r8, lsr #17 │ │ │ │ + rsbeq r0, r7, r4, asr #17 │ │ │ │ + strheq r0, [r7], #-148 @ 0xffffff6c @ │ │ │ │ + strdeq r0, [r7], #-136 @ 0xffffff78 @ │ │ │ │ addseq pc, r1, ip, lsr #30 │ │ │ │ andeq r5, r0, r4, asr r0 │ │ │ │ - rsbeq r0, r7, r0, lsr r9 │ │ │ │ + rsbeq r0, r7, r0, lsl #19 │ │ │ │ andeq r2, r0, r8, ror #7 │ │ │ │ - @ instruction: 0x00670698 │ │ │ │ - strdeq r0, [r7], #-136 @ 0xffffff78 @ │ │ │ │ - @ instruction: 0x00670690 │ │ │ │ - rsbseq r4, sl, r4, asr #8 │ │ │ │ - rsbeq r0, r7, r8, lsl #16 │ │ │ │ - rsbeq r0, r7, r4, lsr r8 │ │ │ │ + rsbeq r0, r7, r8, ror #13 │ │ │ │ + rsbeq r0, r7, r8, asr #18 │ │ │ │ + rsbeq r0, r7, r0, ror #13 │ │ │ │ + @ instruction: 0x007a4494 │ │ │ │ + rsbeq r0, r7, r8, asr r8 │ │ │ │ + rsbeq r0, r7, r4, lsl #17 │ │ │ │ andeq r0, r0, sl, lsl r1 │ │ │ │ - rsbseq r4, sl, r0, lsr #8 │ │ │ │ - rsbeq r0, r7, r4, ror #15 │ │ │ │ - strdeq r0, [r7], #-112 @ 0xffffff90 @ │ │ │ │ + rsbseq r4, sl, r0, ror r4 │ │ │ │ + rsbeq r0, r7, r4, lsr r8 │ │ │ │ + rsbeq r0, r7, r0, asr #16 │ │ │ │ andeq r0, r0, r9, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr lr, [pc, #708] @ 38b400 │ │ │ │ mov r4, r0 │ │ │ │ @@ -319683,21 +319683,21 @@ │ │ │ │ mul r6, r7, r6 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #784] @ 0x310 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ str r5, [r4, #704] @ 0x2c0 │ │ │ │ str r6, [r4, #692] @ 0x2b4 │ │ │ │ str r7, [r4, #708] @ 0x2c4 │ │ │ │ - bl 817984 │ │ │ │ + bl 8179cc │ │ │ │ ldr r2, [r4, #692] @ 0x2b4 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ asr r3, r2, #31 │ │ │ │ - bl 80c250 │ │ │ │ + bl 80c298 │ │ │ │ mvn r3, #39 @ 0x27 │ │ │ │ ldr r2, [pc, #528] @ 38b410 │ │ │ │ strb r3, [r4, #665] @ 0x299 │ │ │ │ ldr r3, [pc, #508] @ 38b404 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -319778,37 +319778,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp, #4] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #180] @ 38b430 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [r4, #712] @ 0x2c8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 38b240 │ │ │ │ b 38b18c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #152] @ 38b434 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [r4, #712] @ 0x2c8 │ │ │ │ b 38b384 │ │ │ │ ldr r3, [pc, #120] @ 38b438 │ │ │ │ ldr r1, [pc, #120] @ 38b43c │ │ │ │ ldr r0, [pc, #120] @ 38b440 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 38b444 │ │ │ │ @@ -319830,26 +319830,26 @@ │ │ │ │ addseq pc, r1, r4, asr #25 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq pc, r1, r8, lsl ip @ │ │ │ │ @ instruction: 0xffffed60 │ │ │ │ umullseq pc, r1, r8, fp @ │ │ │ │ andeq r2, r0, r4, lsl #28 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ - ldrsbeq r8, [r4], #-244 @ 0xffffff0c @ │ │ │ │ - ldrsheq r2, [r4], #-208 @ 0xffffff30 @ │ │ │ │ + rsbseq r9, r4, r4, lsr #32 │ │ │ │ + rsbseq r2, r4, r0, asr #28 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r0, r7, r0, ror #11 │ │ │ │ - rsbeq r0, r7, r8, lsl #12 │ │ │ │ - rsbseq r4, sl, r8, asr #1 │ │ │ │ - rsbeq r0, r7, ip, lsl #9 │ │ │ │ - rsbeq r0, r7, r8, lsl r6 │ │ │ │ + rsbeq r0, r7, r0, lsr r6 │ │ │ │ + rsbeq r0, r7, r8, asr r6 │ │ │ │ + rsbseq r4, sl, r8, lsl r1 │ │ │ │ + ldrdeq r0, [r7], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq r0, r7, r8, ror #12 │ │ │ │ andeq r0, r0, r7, asr #2 │ │ │ │ - rsbseq r4, sl, r4, lsr #1 │ │ │ │ - rsbeq r0, r7, r8, ror #8 │ │ │ │ - strdeq r0, [r7], #-84 @ 0xffffffac @ │ │ │ │ + ldrsheq r4, [sl], #-4 @ │ │ │ │ + strheq r0, [r7], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq r0, r7, r4, asr #12 │ │ │ │ andeq r0, r0, fp, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r1, #7] │ │ │ │ mov r6, r1 │ │ │ │ @@ -320157,21 +320157,21 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r4, r0 │ │ │ │ str r5, [r0, #692] @ 0x2b4 │ │ │ │ str r5, [r0, #784] @ 0x310 │ │ │ │ str r2, [r0, #696] @ 0x2b8 │ │ │ │ beq 38b97c │ │ │ │ ldr r0, [r0, #672] @ 0x2a0 │ │ │ │ - bl 817984 │ │ │ │ + bl 8179cc │ │ │ │ mov r1, #1 │ │ │ │ asr r3, r5, #31 │ │ │ │ str r1, [sp] │ │ │ │ mov r2, r5 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 80c250 │ │ │ │ + bl 80c298 │ │ │ │ ldr r1, [pc, #48] @ 38b994 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ strb r3, [r4, #665] @ 0x299 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ @@ -320809,15 +320809,15 @@ │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ mov r1, #5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 38a448 │ │ │ │ ldr r0, [r0, #672] @ 0x2a0 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 8ad494 │ │ │ │ + bl 8ad4dc │ │ │ │ ldrb r1, [r6, #686] @ 0x2ae │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r1, #0 │ │ │ │ lsl r0, r0, #1 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ movne r5, r0 │ │ │ │ movne r3, #2 │ │ │ │ @@ -321360,17 +321360,17 @@ │ │ │ │ mov r2, #24 │ │ │ │ mov r3, #3 │ │ │ │ b 38c940 │ │ │ │ addseq lr, r1, r4, ror r5 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq lr, r1, r0, lsr #10 │ │ │ │ @ instruction: 0x0091e4d0 │ │ │ │ - rsbeq r1, pc, r8, lsl #25 │ │ │ │ - rsbeq lr, r6, r4, lsl r8 │ │ │ │ - rsbeq r0, sl, r8, lsl r6 │ │ │ │ + ldrdeq r1, [pc], #-200 @ │ │ │ │ + rsbeq lr, r6, r4, ror #16 │ │ │ │ + rsbeq r0, sl, r8, ror #12 │ │ │ │ addseq lr, r1, r4, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ @@ -321416,17 +321416,17 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ mov r5, r1 │ │ │ │ cmp r3, #0 │ │ │ │ bne 38cde8 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ blt 38cd58 │ │ │ │ - bl 817984 │ │ │ │ + bl 8179cc │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 80c46c │ │ │ │ + bl 80c4b4 │ │ │ │ ldr r3, [r4, #708] @ 0x2c4 │ │ │ │ cmp r3, #2352 @ 0x930 │ │ │ │ beq 38cdd8 │ │ │ │ ldr r2, [r4, #704] @ 0x2c0 │ │ │ │ ldrb r3, [r4, #665] @ 0x299 │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r4, #704] @ 0x2c0 │ │ │ │ @@ -321443,17 +321443,17 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 38cdd4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 38a7d0 │ │ │ │ - bl 817984 │ │ │ │ + bl 8179cc │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 80c474 │ │ │ │ + bl 80c4bc │ │ │ │ cmn r5, #123 @ 0x7b │ │ │ │ beq 38cda8 │ │ │ │ ldr r2, [pc, #292] @ 38ce98 │ │ │ │ ldr r3, [pc, #272] @ 38ce88 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -321502,42 +321502,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 38ceac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 38cce0 │ │ │ │ ldr r0, [pc, #60] @ 38ceb0 │ │ │ │ mov r2, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 38cce0 │ │ │ │ addseq lr, r1, r8, ror r1 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq lr, r1, r8, asr r1 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ ldrsheq lr, [r1], r8 │ │ │ │ addseq lr, r1, r8, lsr #1 │ │ │ │ addseq lr, r1, ip, rrx │ │ │ │ andeq r3, r0, r0, asr #8 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - strheq lr, [r6], #-176 @ 0xffffff50 @ │ │ │ │ - rsbeq lr, r6, ip, asr #23 │ │ │ │ + rsbeq lr, r6, r0, lsl #24 │ │ │ │ + rsbeq lr, r6, ip, lsl ip │ │ │ │ │ │ │ │ 0038ceb4 : │ │ │ │ cmn r1, #123 @ 0x7b │ │ │ │ beq 38cec8 │ │ │ │ mov r2, #33 @ 0x21 │ │ │ │ mov r1, #5 │ │ │ │ b 38a448 │ │ │ │ @@ -321607,15 +321607,15 @@ │ │ │ │ bne 38cf68 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #1 │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ sbcs r3, r3, #0 │ │ │ │ blt 38cf68 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 8ad494 │ │ │ │ + bl 8ad4dc │ │ │ │ cmp r0, #0 │ │ │ │ beq 38cf68 │ │ │ │ ldr r3, [pc, #1012] @ 38d3e0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r7, lsl #3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 38d038 │ │ │ │ @@ -321666,15 +321666,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 38d064 │ │ │ │ ldr r0, [r4] │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 389e24 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 8ad494 │ │ │ │ + bl 8ad4dc │ │ │ │ cmp r0, #0 │ │ │ │ beq 38cfac │ │ │ │ ldrb r3, [r4, #691] @ 0x2b3 │ │ │ │ cmp r3, #0 │ │ │ │ beq 38cfac │ │ │ │ cmp r3, #1 │ │ │ │ beq 38d278 │ │ │ │ @@ -321738,50 +321738,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #516] @ 38d404 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 38cf2c │ │ │ │ ldr r3, [pc, #496] @ 38d408 │ │ │ │ ldr r6, [r5, r3] │ │ │ │ ldrh r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ beq 38cf2c │ │ │ │ mov fp, #0 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, #12 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, fp │ │ │ │ str fp, [sp] │ │ │ │ - bl 9bd724 │ │ │ │ + bl 9bd76c │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, fp │ │ │ │ mov sl, r0 │ │ │ │ bne 38d30c │ │ │ │ mov r0, sl │ │ │ │ mov r1, #1 │ │ │ │ bl 2533b4 │ │ │ │ b 38cf2c │ │ │ │ ldr r0, [pc, #420] @ 38d40c │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 38d204 │ │ │ │ mov r2, #58 @ 0x3a │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ bl 38a448 │ │ │ │ mov r3, #2 │ │ │ │ strb r3, [r4, #691] @ 0x2b3 │ │ │ │ @@ -321803,22 +321803,22 @@ │ │ │ │ beq 38d39c │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #272] @ 38d414 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 38d074 │ │ │ │ ldrh r3, [r6] │ │ │ │ cmp r3, fp │ │ │ │ beq 38d250 │ │ │ │ ldr r3, [pc, #220] @ 38d3fc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -321837,35 +321837,35 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str fp, [sp, #24] │ │ │ │ str fp, [sp, #28] │ │ │ │ str fp, [sp, #32] │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 38d418 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 38d250 │ │ │ │ ldr r0, [pc, #120] @ 38d41c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 38d074 │ │ │ │ ldr r0, [pc, #104] @ 38d420 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 38d250 │ │ │ │ addseq sp, r1, r0, lsr pc │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq sp, r1, ip, lsl pc │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq r4, r4, r8, asr #9 │ │ │ │ addseq sp, r1, ip, lsr #29 │ │ │ │ @@ -321874,22 +321874,22 @@ │ │ │ │ @ instruction: 0x0091dddc │ │ │ │ umullseq sp, r1, r0, sp │ │ │ │ addseq sp, r1, ip, lsl sp │ │ │ │ @ instruction: 0x0091dcbc │ │ │ │ andeq r1, r0, r8, ror #1 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq lr, r6, r8, ror #16 │ │ │ │ + strheq lr, [r6], #-136 @ 0xffffff78 @ │ │ │ │ andeq r2, r0, ip, lsl r9 │ │ │ │ - rsbeq lr, r6, r4, lsr r8 │ │ │ │ + rsbeq lr, r6, r4, lsl #17 │ │ │ │ andeq r1, r0, ip, asr r6 │ │ │ │ - rsbeq lr, r6, ip, asr #16 │ │ │ │ - rsbeq lr, r6, r8, lsr r7 │ │ │ │ - rsbeq lr, r6, r0, ror #15 │ │ │ │ - rsbeq lr, r6, r8, asr r7 │ │ │ │ + @ instruction: 0x0066e89c │ │ │ │ + rsbeq lr, r6, r8, lsl #15 │ │ │ │ + rsbeq lr, r6, r0, lsr r8 │ │ │ │ + rsbeq lr, r6, r8, lsr #15 │ │ │ │ │ │ │ │ 0038d424 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0] │ │ │ │ @@ -321906,20 +321906,20 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ 38d494 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757664 │ │ │ │ + bl 7576ac │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 757664 │ │ │ │ + bl 7576ac │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ pop {r4, lr} │ │ │ │ - b 757664 │ │ │ │ + b 7576ac │ │ │ │ addeq r4, r4, r4, lsl #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #468] @ 38d684 │ │ │ │ ldr r5, [pc, #468] @ 38d688 │ │ │ │ @@ -321930,23 +321930,23 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ mov r2, r6 │ │ │ │ mov r7, r1 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r9, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r4, r0 │ │ │ │ - bl 758210 │ │ │ │ + bl 758258 │ │ │ │ add ip, r8, #12 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr ip, [r4, #96] @ 0x60 │ │ │ │ ldr r3, [r9, #48] @ 0x30 │ │ │ │ cmn ip, #1 │ │ │ │ beq 38d570 │ │ │ │ ldr r2, [r3, #1912] @ 0x778 │ │ │ │ cmp ip, r2 │ │ │ │ bcs 38d600 │ │ │ │ @@ -321959,15 +321959,15 @@ │ │ │ │ add lr, pc, lr │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #36 @ 0x24 │ │ │ │ mov r2, #69 @ 0x45 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ @@ -322001,29 +322001,29 @@ │ │ │ │ mov lr, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #63 @ 0x3f │ │ │ │ mov r0, r7 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 38d554 │ │ │ │ ldr r3, [pc, #156] @ 38d6a4 │ │ │ │ ldr lr, [pc, #156] @ 38d6a8 │ │ │ │ ldr r1, [pc, #156] @ 38d6ac │ │ │ │ add lr, pc, lr │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ @@ -322034,30 +322034,30 @@ │ │ │ │ mov lr, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ mov r0, r7 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 38d554 │ │ │ │ - rsbeq sp, r6, r0, lsl #2 │ │ │ │ - rsbeq sp, r6, r8, lsl r1 │ │ │ │ - rsbseq r2, sl, r8, lsl r0 │ │ │ │ - rsbeq lr, r6, r0, ror #13 │ │ │ │ - rsbeq lr, r6, r8, ror r6 │ │ │ │ - ldrsheq r1, [sl], #-232 @ 0xffffff18 @ │ │ │ │ - rsbeq lr, r6, r4, lsr #12 │ │ │ │ - rsbeq lr, r6, ip, asr #11 │ │ │ │ - rsbseq r1, sl, r8, asr #29 │ │ │ │ - strheq lr, [r6], #-88 @ 0xffffffa8 @ │ │ │ │ - @ instruction: 0x0066e590 │ │ │ │ - rsbseq r1, sl, r4, ror lr │ │ │ │ - rsbeq lr, r6, r0, lsr #11 │ │ │ │ - rsbeq lr, r6, r8, asr #10 │ │ │ │ + rsbeq sp, r6, r0, asr r1 │ │ │ │ + rsbeq sp, r6, r8, ror #2 │ │ │ │ + rsbseq r2, sl, r8, rrx │ │ │ │ + rsbeq lr, r6, r0, lsr r7 │ │ │ │ + rsbeq lr, r6, r8, asr #13 │ │ │ │ + rsbseq r1, sl, r8, asr #30 │ │ │ │ + rsbeq lr, r6, r4, ror r6 │ │ │ │ + rsbeq lr, r6, ip, lsl r6 │ │ │ │ + rsbseq r1, sl, r8, lsl pc │ │ │ │ + rsbeq lr, r6, r8, lsl #12 │ │ │ │ + rsbeq lr, r6, r0, ror #11 │ │ │ │ + rsbseq r1, sl, r4, asr #29 │ │ │ │ + strdeq lr, [r6], #-80 @ 0xffffffb0 @ │ │ │ │ + @ instruction: 0x0066e598 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #108] @ 38d740 │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r5, #0 │ │ │ │ @@ -322068,32 +322068,32 @@ │ │ │ │ ldr r3, [pc, #92] @ 38d74c │ │ │ │ add r4, pc, r4 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 75995c │ │ │ │ + bl 7599a4 │ │ │ │ mvn r2, #0 │ │ │ │ mvn r3, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 75a64c │ │ │ │ + bl 75a694 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ andeq r0, r0, ip, lsl #6 │ │ │ │ - rsbeq lr, r6, ip, lsr r5 │ │ │ │ - rsbseq r6, r5, r4, asr #21 │ │ │ │ + rsbeq lr, r6, ip, lsl #11 │ │ │ │ + rsbseq r6, r5, r4, lsl fp │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #144] @ 38d7f8 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -322102,25 +322102,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #128] @ 38d7fc │ │ │ │ ldr r1, [pc, #128] @ 38d800 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #108] @ 38d804 │ │ │ │ ldr r1, [pc, #108] @ 38d808 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #76] @ 38d80c │ │ │ │ ldr ip, [pc, #76] @ 38d810 │ │ │ │ ldr r3, [pc, #76] @ 38d814 │ │ │ │ ldr r1, [pc, #76] @ 38d818 │ │ │ │ add r2, pc, r2 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -322128,23 +322128,23 @@ │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ mov r2, #17 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [r5, #52] @ 0x34 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74f8b8 │ │ │ │ - rsbseq r1, sl, r0, ror sp │ │ │ │ - rsbeq sp, r4, r8, lsr #25 │ │ │ │ - rsbeq r5, r9, r0, lsr #30 │ │ │ │ - rsbeq ip, r6, ip, lsl lr │ │ │ │ - rsbeq ip, r6, r4, lsr lr │ │ │ │ + b 74f900 │ │ │ │ + rsbseq r1, sl, r0, asr #27 │ │ │ │ + strdeq sp, [r4], #-200 @ 0xffffff38 @ │ │ │ │ + rsbeq r5, r9, r0, ror pc │ │ │ │ + rsbeq ip, r6, ip, ror #28 │ │ │ │ + rsbeq ip, r6, r4, lsl #29 │ │ │ │ andeq r0, r0, r8, lsr #13 │ │ │ │ - rsbseq r8, r0, r8, ror r6 │ │ │ │ - rsbeq lr, r6, r4, ror #8 │ │ │ │ + rsbseq r8, r0, r8, asr #13 │ │ │ │ + strheq lr, [r6], #-68 @ 0xffffffbc @ │ │ │ │ addeq sp, pc, r4, lsr ip @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #72] @ 38d87c │ │ │ │ mov r4, r1 │ │ │ │ @@ -322154,40 +322154,40 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ ldr r6, [sp, #24] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r2, r0, #124 @ 0x7c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 97c7d4 │ │ │ │ - @ instruction: 0x007a1c94 │ │ │ │ - rsbeq ip, r6, ip, lsl #27 │ │ │ │ - rsbeq ip, r6, ip, ror #26 │ │ │ │ + b 97c81c │ │ │ │ + rsbseq r1, sl, r4, ror #25 │ │ │ │ + ldrdeq ip, [r6], #-220 @ 0xffffff24 @ │ │ │ │ + strheq ip, [r6], #-220 @ 0xffffff24 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #100] @ 38d904 │ │ │ │ ldr r2, [pc, #100] @ 38d908 │ │ │ │ ldr r1, [pc, #100] @ 38d90c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr ip, [pc, #68] @ 38d910 │ │ │ │ ldr r1, [pc, #68] @ 38d914 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #816 @ 0x330 │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ str ip, [r0, #72] @ 0x48 │ │ │ │ @@ -322195,21 +322195,21 @@ │ │ │ │ orr r2, r2, #4 │ │ │ │ add ip, pc, ip │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ mov r2, #2 │ │ │ │ str ip, [r0, #88] @ 0x58 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74f8b8 │ │ │ │ - rsbseq r1, sl, r4, lsr ip │ │ │ │ - rsbeq sp, r4, r0, ror fp │ │ │ │ - rsbeq r5, r9, ip, ror #27 │ │ │ │ + b 74f900 │ │ │ │ + rsbseq r1, sl, r4, lsl #25 │ │ │ │ + rsbeq sp, r4, r0, asr #23 │ │ │ │ + rsbeq r5, r9, ip, lsr lr │ │ │ │ @ instruction: 0xfffffbc4 │ │ │ │ addeq sp, pc, r8, lsr fp @ │ │ │ │ - strheq ip, [r6], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq ip, r6, r4, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ 38d9c8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -322217,25 +322217,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #132] @ 38d9cc │ │ │ │ ldr r1, [pc, #132] @ 38d9d0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #112] @ 38d9d4 │ │ │ │ ldr r1, [pc, #112] @ 38d9d8 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r3, [pc, #80] @ 38d9dc │ │ │ │ ldr r1, [pc, #80] @ 38d9e0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr ip, [pc, #76] @ 38d9e4 │ │ │ │ add r1, pc, r1 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #25 │ │ │ │ @@ -322244,24 +322244,24 @@ │ │ │ │ ldr r3, [pc, #56] @ 38d9e8 │ │ │ │ mov r0, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str ip, [r5, #52] @ 0x34 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74f8b8 │ │ │ │ - rsbseq r1, sl, r4, lsr #23 │ │ │ │ - ldrdeq sp, [r4], #-172 @ 0xffffff54 @ │ │ │ │ - rsbeq r5, r9, r4, asr sp │ │ │ │ - rsbeq ip, r6, r0, asr ip │ │ │ │ - rsbeq ip, r6, r8, ror #24 │ │ │ │ + b 74f900 │ │ │ │ + ldrsheq r1, [sl], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq sp, r4, ip, lsr #22 │ │ │ │ + rsbeq r5, r9, r4, lsr #27 │ │ │ │ + rsbeq ip, r6, r0, lsr #25 │ │ │ │ + strheq ip, [r6], #-200 @ 0xffffff38 @ │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ addeq sp, pc, r4, ror sl @ │ │ │ │ - rsbseq r8, r0, ip, lsr #9 │ │ │ │ - @ instruction: 0x0066e298 │ │ │ │ + ldrsheq r8, [r0], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq lr, r6, r8, ror #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #284] @ 38db20 │ │ │ │ sub sp, sp, #28 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -322277,24 +322277,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #12 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 97c7d4 │ │ │ │ + bl 97c81c │ │ │ │ cmp r0, #0 │ │ │ │ bne 38dab8 │ │ │ │ ldr r2, [pc, #180] @ 38db34 │ │ │ │ ldr r3, [pc, #164] @ 38db28 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -322312,15 +322312,15 @@ │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 5131d0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ beq 38dadc │ │ │ │ mov r0, r7 │ │ │ │ - bl 99c014 │ │ │ │ + bl 99c05c │ │ │ │ b 38da78 │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ cmn r3, #1 │ │ │ │ str r0, [r6, #124] @ 0x7c │ │ │ │ beq 38dad0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -322331,22 +322331,22 @@ │ │ │ │ bl 5133d0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b 38dad0 │ │ │ │ ldr r2, [pc, #36] @ 38db3c │ │ │ │ add r2, pc, r2 │ │ │ │ b 38db00 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ - ldrsbeq r1, [sl], #-164 @ 0xffffff5c @ │ │ │ │ + rsbseq r1, sl, r4, lsr #22 │ │ │ │ addseq sp, r1, r8, lsl #8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq ip, r6, r8, lsr #23 │ │ │ │ - rsbeq ip, r6, r8, lsl #23 │ │ │ │ + strdeq ip, [r6], #-184 @ 0xffffff48 @ │ │ │ │ + ldrdeq ip, [r6], #-184 @ 0xffffff48 @ │ │ │ │ umullseq sp, r1, ip, r3 │ │ │ │ - rsbeq lr, r6, r0, ror #2 │ │ │ │ - rsbeq lr, r6, r0, asr r1 │ │ │ │ + strheq lr, [r6], #-16 @ │ │ │ │ + rsbeq lr, r6, r0, lsr #3 │ │ │ │ │ │ │ │ 0038db40 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ @@ -322412,33 +322412,33 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #83 @ 0x53 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - bl 9b0d60 │ │ │ │ + bl 9b0da8 │ │ │ │ mov r2, #15 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 813508 │ │ │ │ + bl 813550 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r4, #100] @ 0x64 │ │ │ │ - bl 814308 │ │ │ │ + bl 814350 │ │ │ │ cmp r0, #0 │ │ │ │ beq 38db74 │ │ │ │ ldr r3, [pc, #396] @ 38de44 │ │ │ │ ldr r1, [pc, #396] @ 38de48 │ │ │ │ ldr r0, [pc, #396] @ 38de4c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -322488,15 +322488,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -322507,15 +322507,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #106 @ 0x6a │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -322531,30 +322531,30 @@ │ │ │ │ str r0, [r4, #188] @ 0xbc │ │ │ │ b 38dd18 │ │ │ │ add r0, r7, #676 @ 0x2a4 │ │ │ │ bl 255ac0 │ │ │ │ str r0, [r4, #184] @ 0xb8 │ │ │ │ b 38dd0c │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - @ instruction: 0x007a1894 │ │ │ │ - rsbeq lr, r6, ip, lsr #32 │ │ │ │ - rsbeq sp, r6, r8, ror #30 │ │ │ │ - rsbseq r1, sl, ip, lsl r8 │ │ │ │ - strdeq sp, [r6], #-224 @ 0xffffff20 @ │ │ │ │ - rsbeq sl, r5, r0, lsl r9 │ │ │ │ - rsbeq sp, r6, r8, lsr pc │ │ │ │ - rsbeq sp, r6, r4, lsl pc │ │ │ │ - rsbseq r1, sl, r4, ror #14 │ │ │ │ - rsbeq sp, r6, r0, lsl pc │ │ │ │ - rsbeq sp, r6, r8, lsr lr │ │ │ │ - rsbseq r1, sl, r8, lsl r7 │ │ │ │ - rsbeq sp, r6, ip, ror #29 │ │ │ │ - rsbeq sp, r6, ip, ror #27 │ │ │ │ - rsbeq sp, r6, ip, asr lr │ │ │ │ - rsbeq sp, r6, r8, asr lr │ │ │ │ + rsbseq r1, sl, r4, ror #17 │ │ │ │ + rsbeq lr, r6, ip, ror r0 │ │ │ │ + strheq sp, [r6], #-248 @ 0xffffff08 @ │ │ │ │ + rsbseq r1, sl, ip, ror #16 │ │ │ │ + rsbeq sp, r6, r0, asr #30 │ │ │ │ + rsbeq sl, r5, r0, ror #18 │ │ │ │ + rsbeq sp, r6, r8, lsl #31 │ │ │ │ + rsbeq sp, r6, r4, ror #30 │ │ │ │ + ldrheq r1, [sl], #-116 @ 0xffffff8c @ │ │ │ │ + rsbeq sp, r6, r0, ror #30 │ │ │ │ + rsbeq sp, r6, r8, lsl #29 │ │ │ │ + rsbseq r1, sl, r8, ror #14 │ │ │ │ + rsbeq sp, r6, ip, lsr pc │ │ │ │ + rsbeq sp, r6, ip, lsr lr │ │ │ │ + rsbeq sp, r6, ip, lsr #29 │ │ │ │ + rsbeq sp, r6, r8, lsr #29 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #1 │ │ │ │ b 38db40 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #0 │ │ │ │ b 38db40 │ │ │ │ mov r1, #1 │ │ │ │ @@ -322755,19 +322755,19 @@ │ │ │ │ ldr r1, [pc, #32] @ 38e1c4 │ │ │ │ ldr r0, [pc, #32] @ 38e1c8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #125 @ 0x7d │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - rsbseq r1, sl, ip, lsr r5 │ │ │ │ - rsbseq r1, sl, ip, lsr #8 │ │ │ │ - rsbseq r1, sl, r0, asr #7 │ │ │ │ - rsbeq sp, r6, ip, asr #22 │ │ │ │ - rsbeq sp, r6, r8, asr fp │ │ │ │ + rsbseq r1, sl, ip, lsl #11 │ │ │ │ + rsbseq r1, sl, ip, ror r4 │ │ │ │ + rsbseq r1, sl, r0, lsl r4 │ │ │ │ + @ instruction: 0x0066db9c │ │ │ │ + rsbeq sp, r6, r8, lsr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #376] @ 38e360 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ @@ -322848,37 +322848,37 @@ │ │ │ │ mov r1, r6 │ │ │ │ mov r0, sp │ │ │ │ str r6, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 38e380 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 38e280 │ │ │ │ ldr r0, [pc, #48] @ 38e384 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 38e280 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq ip, r1, r8, lsr #24 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq ip, r1, ip, ror #23 │ │ │ │ umullseq ip, r1, r4, fp │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ muleq r0, r0, pc @ │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - ldrdeq sp, [r6], #-156 @ 0xffffff64 @ │ │ │ │ - strdeq sp, [r6], #-152 @ 0xffffff68 @ │ │ │ │ + rsbeq sp, r6, ip, lsr #20 │ │ │ │ + rsbeq sp, r6, r8, asr #20 │ │ │ │ │ │ │ │ 0038e388 : │ │ │ │ ldr r3, [r0, #264] @ 0x108 │ │ │ │ cmp r3, #0 │ │ │ │ ldrbeq r0, [r0, #277] @ 0x115 │ │ │ │ movne r0, #1 │ │ │ │ mov r3, #0 │ │ │ │ @@ -322894,51 +322894,51 @@ │ │ │ │ cmp r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 38e400 │ │ │ │ ldr r6, [r0, #280] @ 0x118 │ │ │ │ cmp r6, #0 │ │ │ │ beq 38e3e4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9b52d8 │ │ │ │ + bl 9b5320 │ │ │ │ mov r0, r6 │ │ │ │ bl 253810 │ │ │ │ str r5, [r4, #280] @ 0x118 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b5824 │ │ │ │ + bl 9b586c │ │ │ │ ldr r3, [pc, #96] @ 38e470 │ │ │ │ ldrb r2, [r4, #276] @ 0x114 │ │ │ │ ldr r7, [r4, #280] @ 0x118 │ │ │ │ cmp r7, #0 │ │ │ │ mov r6, r1 │ │ │ │ smlal r0, r6, r2, r3 │ │ │ │ mov r5, r0 │ │ │ │ beq 38e440 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9b53a0 │ │ │ │ + b 9b53e8 │ │ │ │ mov r0, #32 │ │ │ │ bl 253504 │ │ │ │ ldr r3, [pc, #36] @ 38e474 │ │ │ │ mov r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r1, r3, r4} │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ - bl 9b51fc │ │ │ │ + bl 9b5244 │ │ │ │ str r7, [r4, #280] @ 0x118 │ │ │ │ b 38e428 │ │ │ │ eorseq r0, sp, r0, lsl #18 │ │ │ │ @ instruction: 0xfffffa38 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -323314,21 +323314,21 @@ │ │ │ │ beq 38eb20 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #288] @ 38eb84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 38e8c4 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ tst r7, #128 @ 0x80 │ │ │ │ sub r1, r0, #1 │ │ │ │ beq 38eac8 │ │ │ │ cmp r1, #0 │ │ │ │ blt 38e960 │ │ │ │ @@ -323369,15 +323369,15 @@ │ │ │ │ addls r1, r0, #1 │ │ │ │ addls r0, r4, r0 │ │ │ │ strls r1, [r4, #84] @ 0x54 │ │ │ │ strbls r2, [r0, #67] @ 0x43 │ │ │ │ b 38e960 │ │ │ │ ldr r0, [pc, #96] @ 38eb88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 38e8c4 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ bl 255730 │ │ │ │ ldr r3, [pc, #76] @ 38eb8c │ │ │ │ ldr r1, [pc, #76] @ 38eb90 │ │ │ │ ldr r0, [pc, #76] @ 38eb94 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -323385,26 +323385,26 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #316 @ 0x13c │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ addseq ip, r1, r4, asr #11 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq ip, r1, r8, lsr #11 │ │ │ │ - rsbseq r0, sl, r8, lsl #25 │ │ │ │ - rsbseq r0, sl, r4, asr #24 │ │ │ │ + ldrsbeq r0, [sl], #-200 @ 0xffffff38 @ │ │ │ │ + @ instruction: 0x007a0c94 │ │ │ │ addseq ip, r1, r4, lsl #9 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r2, r0, r8, lsr #27 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq sp, r6, r8, lsl #6 │ │ │ │ - rsbeq sp, r6, r4, ror r2 │ │ │ │ - rsbseq r0, sl, r0, lsr #20 │ │ │ │ - rsbeq sp, r6, r8, lsr #3 │ │ │ │ - rsbeq sp, r6, ip, ror #4 │ │ │ │ + rsbeq sp, r6, r8, asr r3 │ │ │ │ + rsbeq sp, r6, r4, asr #5 │ │ │ │ + rsbseq r0, sl, r0, ror sl │ │ │ │ + strdeq sp, [r6], #-24 @ 0xffffffe8 @ │ │ │ │ + strheq sp, [r6], #-44 @ 0xffffffd4 @ │ │ │ │ andeq r0, r0, r3, lsl r1 │ │ │ │ │ │ │ │ 0038eb9c : │ │ │ │ cmp r2, #0 │ │ │ │ bgt 38ebbc │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -323466,15 +323466,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ mov r0, r6 │ │ │ │ - bl 9b52d8 │ │ │ │ + bl 9b5320 │ │ │ │ mov r0, r6 │ │ │ │ bl 253810 │ │ │ │ str r5, [r4, #280] @ 0x118 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -323500,15 +323500,15 @@ │ │ │ │ cmp r5, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b52d8 │ │ │ │ + bl 9b5320 │ │ │ │ mov r0, r5 │ │ │ │ bl 253810 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #280] @ 0x118 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -323567,15 +323567,15 @@ │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 38ee24 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757664 │ │ │ │ + b 7576ac │ │ │ │ addeq r2, r4, r4, asr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #240] @ 38ef30 │ │ │ │ ldr r2, [pc, #240] @ 38ef34 │ │ │ │ @@ -323583,35 +323583,35 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #208] @ 38ef3c │ │ │ │ ldr r1, [pc, #208] @ 38ef40 │ │ │ │ add r4, r4, #16 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [pc, #188] @ 38ef44 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r1, [pc, #172] @ 38ef48 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [pc, #164] @ 38ef4c │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74f8b8 │ │ │ │ + bl 74f900 │ │ │ │ ldr r3, [pc, #148] @ 38ef50 │ │ │ │ ldr lr, [pc, #148] @ 38ef54 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ ldr ip, [pc, #136] @ 38ef58 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ @@ -323635,19 +323635,19 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq r0, sl, r8, ror r8 │ │ │ │ - ldrdeq ip, [r4], #-84 @ 0xffffffac @ │ │ │ │ - rsbeq r4, r9, r0, asr r8 │ │ │ │ - rsbeq lr, r5, ip, asr r7 │ │ │ │ - rsbeq lr, r5, r8, ror r7 │ │ │ │ + rsbseq r0, sl, r8, asr #17 │ │ │ │ + rsbeq ip, r4, r4, lsr #12 │ │ │ │ + rsbeq r4, r9, r0, lsr #17 │ │ │ │ + rsbeq lr, r5, ip, lsr #15 │ │ │ │ + rsbeq lr, r5, r8, asr #15 │ │ │ │ andeq r0, r0, r4, lsr ip │ │ │ │ addeq sp, pc, r4, asr #4 │ │ │ │ andeq r0, r0, ip, lsl #10 │ │ │ │ addeq r2, r4, r4, lsr #29 │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ @@ -323665,42 +323665,42 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldrb r2, [r4] │ │ │ │ strb r2, [r0, #304] @ 0x130 │ │ │ │ mov r3, r0 │ │ │ │ ldrb r2, [r4, #1] │ │ │ │ mov r0, r5 │ │ │ │ strb r2, [r3, #305] @ 0x131 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 6e63a0 │ │ │ │ - rsbseq r0, sl, r8, lsr r7 │ │ │ │ - rsbeq ip, r6, ip, lsl #30 │ │ │ │ - rsbeq ip, r6, ip, lsr #30 │ │ │ │ + b 6e63e8 │ │ │ │ + rsbseq r0, sl, r8, lsl #15 │ │ │ │ + rsbeq ip, r6, ip, asr pc │ │ │ │ + rsbeq ip, r6, ip, ror pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #172] @ 38f0a0 │ │ │ │ ldr r2, [pc, #172] @ 38f0a4 │ │ │ │ ldr r1, [pc, #172] @ 38f0a8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #312] @ 0x138 │ │ │ │ cmp r0, #0 │ │ │ │ beq 38f090 │ │ │ │ ldr r4, [r0, #136] @ 0x88 │ │ │ │ ldr r3, [r0, #140] @ 0x8c │ │ │ │ cmp r4, #0 │ │ │ │ @@ -323727,17 +323727,17 @@ │ │ │ │ str r2, [r4, #140] @ 0x8c │ │ │ │ str r2, [r4, #136] @ 0x88 │ │ │ │ bl 253810 │ │ │ │ ldr r0, [r6, #332] @ 0x14c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 253810 │ │ │ │ - rsbseq r0, sl, r8, asr #13 │ │ │ │ - rsbeq ip, r6, r0, lsr #29 │ │ │ │ - rsbeq ip, r6, r0, asr #29 │ │ │ │ + rsbseq r0, sl, r8, lsl r7 │ │ │ │ + strdeq ip, [r6], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq ip, r6, r0, lsl pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #144] @ 38f154 │ │ │ │ ldr r2, [pc, #144] @ 38f158 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -323745,15 +323745,15 @@ │ │ │ │ ldr r1, [pc, #136] @ 38f15c │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r1, [r0, #312] @ 0x138 │ │ │ │ ldrb r2, [r0, #304] @ 0x130 │ │ │ │ cmp r1, #0 │ │ │ │ ldrb ip, [r0, #305] @ 0x131 │ │ │ │ bne 38f110 │ │ │ │ b 38f13c │ │ │ │ ldr r1, [r1, #136] @ 0x88 │ │ │ │ @@ -323772,44 +323772,44 @@ │ │ │ │ b 2542fc │ │ │ │ ldr r2, [r0, #308] @ 0x134 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 255340 │ │ │ │ - ldrsheq r0, [sl], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbeq ip, r6, ip, asr #27 │ │ │ │ - rsbeq ip, r6, ip, ror #27 │ │ │ │ + rsbseq r0, sl, ip, asr #12 │ │ │ │ + rsbeq ip, r6, ip, lsl lr │ │ │ │ + rsbeq ip, r6, ip, lsr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #160] @ 38f218 │ │ │ │ ldr r6, [pc, #160] @ 38f21c │ │ │ │ ldr r5, [pc, #160] @ 38f220 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 758210 │ │ │ │ + bl 758258 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, r4, #52 @ 0x34 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #24 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldrb r2, [r0, #344] @ 0x158 │ │ │ │ cmp r2, #0 │ │ │ │ beq 38f1f8 │ │ │ │ mov r2, #0 │ │ │ │ strb r2, [r0, #344] @ 0x158 │ │ │ │ ldr r3, [r8, #208] @ 0xd0 │ │ │ │ cmp r3, r2 │ │ │ │ @@ -323821,44 +323821,44 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq r0, sl, r0, asr #10 │ │ │ │ - rsbeq ip, r6, ip, lsl sp │ │ │ │ - rsbeq ip, r6, r8, lsr sp │ │ │ │ + @ instruction: 0x007a0590 │ │ │ │ + rsbeq ip, r6, ip, ror #26 │ │ │ │ + rsbeq ip, r6, r8, lsl #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #152] @ 38f2d4 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc, r4 │ │ │ │ - bl 758210 │ │ │ │ + bl 758258 │ │ │ │ ldr r2, [pc, #136] @ 38f2d8 │ │ │ │ ldr r1, [pc, #136] @ 38f2dc │ │ │ │ add ip, r4, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #112] @ 38f2e0 │ │ │ │ ldr r1, [pc, #112] @ 38f2e4 │ │ │ │ add r4, r4, #76 @ 0x4c │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldrb r3, [r0, #100] @ 0x64 │ │ │ │ lsr r3, r3, #2 │ │ │ │ and r3, r3, #1 │ │ │ │ strb r3, [r5, #344] @ 0x158 │ │ │ │ ldr r3, [r6, #208] @ 0xd0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 38f2b4 │ │ │ │ @@ -323868,47 +323868,47 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r0, sl, r0, lsl #9 │ │ │ │ - rsbeq ip, r6, r0, asr ip │ │ │ │ - rsbeq ip, r6, r0, ror ip │ │ │ │ - rsbeq lr, r5, ip, asr r3 │ │ │ │ - rsbeq lr, r5, r8, ror r3 │ │ │ │ + ldrsbeq r0, [sl], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq ip, r6, r0, lsr #25 │ │ │ │ + rsbeq ip, r6, r0, asr #25 │ │ │ │ + rsbeq lr, r5, ip, lsr #7 │ │ │ │ + rsbeq lr, r5, r8, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #172] @ 38f3ac │ │ │ │ ldr r6, [pc, #172] @ 38f3b0 │ │ │ │ ldr r5, [pc, #172] @ 38f3b4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 758210 │ │ │ │ + bl 758258 │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, r4, #52 @ 0x34 │ │ │ │ mov r3, #24 │ │ │ │ mov r1, r5 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r6 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ tst r7, #4 │ │ │ │ beq 38f38c │ │ │ │ ldrb r2, [r0, #344] @ 0x158 │ │ │ │ cmp r2, #0 │ │ │ │ bne 38f38c │ │ │ │ mov r2, #1 │ │ │ │ strb r2, [r0, #344] @ 0x158 │ │ │ │ @@ -323922,73 +323922,73 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - ldrheq r0, [sl], #-56 @ 0xffffffc8 @ │ │ │ │ - @ instruction: 0x0066cb90 │ │ │ │ - rsbeq ip, r6, ip, lsr #23 │ │ │ │ + rsbseq r0, sl, r8, lsl #8 │ │ │ │ + rsbeq ip, r6, r0, ror #23 │ │ │ │ + strdeq ip, [r6], #-188 @ 0xffffff44 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #180] @ 38f484 │ │ │ │ ldr r9, [pc, #180] @ 38f488 │ │ │ │ ldr r6, [pc, #180] @ 38f48c │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ add r9, pc, r9 │ │ │ │ - bl 758210 │ │ │ │ + bl 758258 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, r4, #52 @ 0x34 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #132] @ 38f490 │ │ │ │ ldr r1, [pc, #132] @ 38f494 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ mov r8, r0 │ │ │ │ add r0, r4, #76 @ 0x4c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r3, #24 │ │ │ │ str r4, [sp] │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r3, [r8, #204] @ 0xcc │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 38f464 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #320] @ 0x140 │ │ │ │ - bl 6e5c24 │ │ │ │ + bl 6e5c6c │ │ │ │ ldr r0, [r4, #324] @ 0x144 │ │ │ │ - bl 6e5c24 │ │ │ │ + bl 6e5c6c │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 6e67b0 │ │ │ │ - rsbseq r0, sl, r8, ror #5 │ │ │ │ - rsbeq ip, r6, r4, asr #21 │ │ │ │ - rsbeq ip, r6, r0, ror #21 │ │ │ │ - rsbeq lr, r5, r8, asr #3 │ │ │ │ - rsbeq lr, r5, r4, ror #3 │ │ │ │ + b 6e67f8 │ │ │ │ + rsbseq r0, sl, r8, lsr r3 │ │ │ │ + rsbeq ip, r6, r4, lsl fp │ │ │ │ + rsbeq ip, r6, r0, lsr fp │ │ │ │ + rsbeq lr, r5, r8, lsl r2 │ │ │ │ + rsbeq lr, r5, r4, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #372] @ 38f624 │ │ │ │ ldr r3, [pc, #372] @ 38f628 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -324000,56 +324000,56 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ add r5, pc, r5 │ │ │ │ mov fp, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 758210 │ │ │ │ + bl 758258 │ │ │ │ add r3, r4, #52 @ 0x34 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r6 │ │ │ │ str r4, [sp] │ │ │ │ mov r8, #0 │ │ │ │ add r5, sp, #12 │ │ │ │ mov sl, #8 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ str r8, [sp, #12] │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r7, r0 │ │ │ │ b 38f580 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #0 │ │ │ │ str sl, [sp] │ │ │ │ - bl 9bec8c │ │ │ │ + bl 9becd4 │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r9, #212] @ 0xd4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 38f568 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r7, #324] @ 0x144 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ - bl 6e4998 │ │ │ │ + bl 6e49e0 │ │ │ │ mov r0, r4 │ │ │ │ bl 253810 │ │ │ │ ldr r0, [r7, #324] @ 0x144 │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ - bl 6e90a8 │ │ │ │ + bl 6e90f0 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 38f5d0 │ │ │ │ ldr r1, [r4, #12] │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ cmp r1, #0 │ │ │ │ str r8, [r5] │ │ │ │ str r8, [r5, #4] │ │ │ │ @@ -324061,15 +324061,15 @@ │ │ │ │ mov r2, #8 │ │ │ │ mov r0, r5 │ │ │ │ bl 2542fc │ │ │ │ mov r6, #8 │ │ │ │ b 38f550 │ │ │ │ ldr r1, [r7, #324] @ 0x144 │ │ │ │ mov r0, fp │ │ │ │ - bl 6e6068 │ │ │ │ + bl 6e60b0 │ │ │ │ ldr r2, [pc, #84] @ 38f638 │ │ │ │ ldr r3, [pc, #64] @ 38f628 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -324082,17 +324082,17 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq fp, r1, ip, ror #18 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - ldrsheq r0, [sl], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbeq ip, r6, r4, asr #19 │ │ │ │ - strdeq ip, [r6], #-156 @ 0xffffff64 @ │ │ │ │ + rsbseq r0, sl, r8, asr #4 │ │ │ │ + rsbeq ip, r6, r4, lsl sl │ │ │ │ + rsbeq ip, r6, ip, asr #20 │ │ │ │ addseq fp, r1, r8, lsr r8 │ │ │ │ │ │ │ │ 0038f63c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -324139,26 +324139,26 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ ldr r3, [r4, #336] @ 0x150 │ │ │ │ add r7, r7, #12 │ │ │ │ cmp r3, r5 │ │ │ │ bls 38f7fc │ │ │ │ ldr r0, [r4, #320] @ 0x140 │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ - bl 6e90a8 │ │ │ │ + bl 6e90f0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 38f6e0 │ │ │ │ subs r5, r5, #1 │ │ │ │ bmi 38f740 │ │ │ │ ldr r3, [r4, #332] @ 0x14c │ │ │ │ add r2, r5, r5, lsl #1 │ │ │ │ add r3, r3, r2, lsl #2 │ │ │ │ ldr r1, [r3, #8] │ │ │ │ ldr r0, [r4, #320] @ 0x140 │ │ │ │ mov r2, #0 │ │ │ │ - bl 6e3df8 │ │ │ │ + bl 6e3e40 │ │ │ │ subs r5, r5, #1 │ │ │ │ bcs 38f71c │ │ │ │ ldr r3, [pc, #512] @ 38f948 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r4, #336] @ 0x150 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -324186,17 +324186,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #76 @ 0x4c │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r1, [r4, #320] @ 0x140 │ │ │ │ - bl 6e6068 │ │ │ │ + bl 6e60b0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #336] @ 0x150 │ │ │ │ b 38f75c │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #340] @ 0x154 │ │ │ │ add r3, r3, r3, lsl #1 │ │ │ │ lsl r1, r3, #2 │ │ │ │ @@ -324208,19 +324208,19 @@ │ │ │ │ beq 38f79c │ │ │ │ mov r6, #0 │ │ │ │ mov r7, r6 │ │ │ │ mov r8, #8 │ │ │ │ b 38f84c │ │ │ │ mov r2, #0 │ │ │ │ str r8, [sp] │ │ │ │ - bl 9bebb8 │ │ │ │ + bl 9bec00 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r4, #320] @ 0x140 │ │ │ │ mov r1, r5 │ │ │ │ - bl 6e4998 │ │ │ │ + bl 6e49e0 │ │ │ │ mov r0, r5 │ │ │ │ bl 253810 │ │ │ │ ldr r3, [r4, #336] @ 0x150 │ │ │ │ add r7, r7, #1 │ │ │ │ cmp r3, r7 │ │ │ │ add r6, r6, #12 │ │ │ │ bls 38f79c │ │ │ │ @@ -324257,51 +324257,51 @@ │ │ │ │ beq 38f900 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 38f968 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 38f75c │ │ │ │ ldr r2, [pc, #100] @ 38f96c │ │ │ │ ldr r3, [pc, #52] @ 38f940 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 38f938 │ │ │ │ ldr r0, [pc, #68] @ 38f970 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9a4324 │ │ │ │ + b 9a436c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq fp, r1, r0, asr #15 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x0091b7b0 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ @ instruction: 0x0091b6b8 │ │ │ │ - rsbseq pc, r9, r8, lsl pc @ │ │ │ │ - rsbeq sp, r5, r0, lsr #28 │ │ │ │ - rsbeq sp, r5, ip, lsr lr │ │ │ │ + rsbseq pc, r9, r8, ror #30 │ │ │ │ + rsbeq sp, r5, r0, ror lr │ │ │ │ + rsbeq sp, r5, ip, lsl #29 │ │ │ │ andeq r4, r0, r0, lsl r6 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq ip, r6, r8, ror #11 │ │ │ │ + rsbeq ip, r6, r8, lsr r6 │ │ │ │ addseq fp, r1, r4, lsl r5 │ │ │ │ - rsbeq ip, r6, r8, ror #11 │ │ │ │ + rsbeq ip, r6, r8, lsr r6 │ │ │ │ │ │ │ │ 0038f974 : │ │ │ │ ldr r0, [r0, #312] @ 0x138 │ │ │ │ cmp r0, #0 │ │ │ │ bne 38f9a0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -324379,16 +324379,16 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ addseq fp, r1, ip, lsr #8 │ │ │ │ andeq r4, r0, r0, asr #11 │ │ │ │ - rsbseq pc, r9, r8, lsl #25 │ │ │ │ - strdeq ip, [r6], #-68 @ 0xffffffbc @ │ │ │ │ + ldrsbeq pc, [r9], #-200 @ 0xffffff38 @ │ │ │ │ + rsbeq ip, r6, r4, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr r2, [pc, #532] @ 38fcec │ │ │ │ ldr r3, [pc, #532] @ 38fcf0 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -324401,39 +324401,39 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r9, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ mov r3, #0 │ │ │ │ add sl, pc, sl │ │ │ │ add r7, pc, r7 │ │ │ │ - bl 758210 │ │ │ │ + bl 758258 │ │ │ │ add r2, r4, #52 @ 0x34 │ │ │ │ mov r3, #24 │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, sl │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #460] @ 38fd00 │ │ │ │ ldr r1, [pc, #460] @ 38fd04 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ mov r8, r0 │ │ │ │ add r0, r4, #76 @ 0x4c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r3, #24 │ │ │ │ str r4, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r8, #200] @ 0xc8 │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 38fba4 │ │ │ │ add r1, sp, #8 │ │ │ │ @@ -324476,27 +324476,27 @@ │ │ │ │ bne 38fc08 │ │ │ │ add r2, r2, #8 │ │ │ │ cmp r2, #136 @ 0x88 │ │ │ │ str r2, [r4, #308] @ 0x134 │ │ │ │ bhi 38fcc8 │ │ │ │ mov r1, #18 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6e682c │ │ │ │ + bl 6e6874 │ │ │ │ ldr r2, [pc, #196] @ 38fd0c │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6e5b78 │ │ │ │ + bl 6e5bc0 │ │ │ │ ldr r2, [pc, #180] @ 38fd10 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r4, #320] @ 0x140 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6e5b78 │ │ │ │ + bl 6e5bc0 │ │ │ │ str r0, [r4, #324] @ 0x144 │ │ │ │ ldr r2, [pc, #152] @ 38fd14 │ │ │ │ ldr r3, [pc, #112] @ 38fcf0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ @@ -324508,40 +324508,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, r9 │ │ │ │ - bl 99c014 │ │ │ │ + bl 99c05c │ │ │ │ b 38fc74 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ 38fd18 │ │ │ │ ldr r1, [pc, #72] @ 38fd1c │ │ │ │ ldr r0, [pc, #72] @ 38fd20 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #68] @ 38fd24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ addseq fp, r1, r4, asr #6 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - ldrsbeq pc, [r9], #-176 @ 0xffffff50 @ │ │ │ │ - @ instruction: 0x0066c39c │ │ │ │ - strheq ip, [r6], #-60 @ 0xffffffc4 @ │ │ │ │ - rsbeq sp, r5, r0, lsr #21 │ │ │ │ - strheq sp, [r5], #-172 @ 0xffffff54 @ │ │ │ │ - rsbseq r7, r0, r8, asr #7 │ │ │ │ + rsbseq pc, r9, r0, lsr #24 │ │ │ │ + rsbeq ip, r6, ip, ror #7 │ │ │ │ + rsbeq ip, r6, ip, lsl #8 │ │ │ │ + strdeq sp, [r5], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq sp, r5, ip, lsl #22 │ │ │ │ + rsbseq r7, r0, r8, lsl r4 │ │ │ │ @ instruction: 0xfffff1b0 │ │ │ │ @ instruction: 0xfffff834 │ │ │ │ addseq fp, r1, r0, lsr #3 │ │ │ │ - rsbseq pc, r9, ip, ror #19 │ │ │ │ - rsbeq ip, r6, r8, ror r2 │ │ │ │ - rsbeq ip, r6, ip, lsl #5 │ │ │ │ + rsbseq pc, r9, ip, lsr sl @ │ │ │ │ + rsbeq ip, r6, r8, asr #5 │ │ │ │ + ldrdeq ip, [r6], #-44 @ 0xffffffd4 @ │ │ │ │ andeq r0, r0, r2, lsl #2 │ │ │ │ │ │ │ │ 0038fd28 : │ │ │ │ mov r3, r0 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r3, #312]! @ 0x138 │ │ │ │ str r3, [r0, #316] @ 0x13c │ │ │ │ @@ -324620,33 +324620,33 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq fp, r1, r4, rrx │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq r7, r0, r4, lsr #3 │ │ │ │ + ldrsheq r7, [r0], #-20 @ 0xffffffec @ │ │ │ │ @ instruction: 0x0091aff4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #44] @ 38feb8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757664 │ │ │ │ + bl 7576ac │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 757664 │ │ │ │ + bl 7576ac │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ - bl 757664 │ │ │ │ + bl 7576ac │ │ │ │ add r0, r4, #156 @ 0x9c │ │ │ │ - bl 757664 │ │ │ │ + bl 7576ac │ │ │ │ add r0, r4, #208 @ 0xd0 │ │ │ │ pop {r4, lr} │ │ │ │ - b 757664 │ │ │ │ + b 7576ac │ │ │ │ addeq r1, r4, r0, asr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #916] @ 390268 │ │ │ │ mov r6, r2 │ │ │ │ @@ -324663,27 +324663,27 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r2, r5 │ │ │ │ mov r9, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r1, [pc, #856] @ 39027c │ │ │ │ add r4, r4, #20 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r4, sp, #20 │ │ │ │ ldr r8, [pc, #832] @ 390280 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [pc, #812] @ 390284 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r2, [r4, #4] │ │ │ │ ldr r2, [r6] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r5, r0 │ │ │ │ @@ -324762,15 +324762,15 @@ │ │ │ │ ldr r3, [pc, #532] @ 3902a4 │ │ │ │ ldr r2, [r8, r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r3, [r8, r3] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r2 │ │ │ │ ldr r4, [r3] │ │ │ │ - bl 979a90 │ │ │ │ + bl 979ad8 │ │ │ │ ldr r3, [pc, #504] @ 3902a8 │ │ │ │ ldr r2, [pc, #504] @ 3902ac │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r1, #1 │ │ │ │ mov ip, r0 │ │ │ │ @@ -324813,15 +324813,15 @@ │ │ │ │ ldr r3, [pc, #328] @ 3902a4 │ │ │ │ ldr r2, [r8, r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r3, [r8, r3] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r2 │ │ │ │ ldr r4, [r3] │ │ │ │ - bl 979a90 │ │ │ │ + bl 979ad8 │ │ │ │ ldr r2, [pc, #320] @ 3902bc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r7, #36 @ 0x24 │ │ │ │ mov ip, r0 │ │ │ │ stm sp, {r6, ip} │ │ │ │ mov r0, r4 │ │ │ │ @@ -324875,40 +324875,40 @@ │ │ │ │ mov r0, r5 │ │ │ │ strh ip, [sp, #20] │ │ │ │ strh r2, [sp, #22] │ │ │ │ str r3, [sp, #24] │ │ │ │ bl 38f63c │ │ │ │ b 38ffb0 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ - rsbseq pc, r9, r4, ror r8 @ │ │ │ │ + rsbseq pc, r9, r4, asr #17 │ │ │ │ addseq sl, r1, ip, lsr pc │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq fp, r6, ip, lsr #31 │ │ │ │ - rsbeq ip, r6, r4, lsr #1 │ │ │ │ - @ instruction: 0x0066bf98 │ │ │ │ + strdeq fp, [r6], #-252 @ 0xffffff04 @ │ │ │ │ + strdeq ip, [r6], #-4 @ │ │ │ │ + rsbeq fp, r6, r8, ror #31 │ │ │ │ addseq sl, r1, r0, ror #29 │ │ │ │ - ldrsheq pc, [r9], #-112 @ 0xffffff90 @ │ │ │ │ - rsbseq pc, r9, r8, asr #15 │ │ │ │ + rsbseq pc, r9, r0, asr #16 │ │ │ │ + rsbseq pc, r9, r8, lsl r8 @ │ │ │ │ addseq sl, r1, r4, ror #28 │ │ │ │ eoreq r0, pc, r3 │ │ │ │ eorseq r0, r9, r3 │ │ │ │ strdeq r2, [r0], -r0 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ strdeq r3, [r0], -ip │ │ │ │ andeq r4, r0, r0, asr #11 │ │ │ │ - rsbseq pc, r9, r8, lsr #13 │ │ │ │ - rsbeq fp, r6, r0, lsl pc │ │ │ │ - rsbseq pc, r9, r4, asr #13 │ │ │ │ - rsbseq pc, r9, r4, lsr #12 │ │ │ │ + ldrsheq pc, [r9], #-104 @ 0xffffff98 @ │ │ │ │ + rsbeq fp, r6, r0, ror #30 │ │ │ │ + rsbseq pc, r9, r4, lsl r7 @ │ │ │ │ + rsbseq pc, r9, r4, ror r6 @ │ │ │ │ andeq r4, r0, r0, asr r1 │ │ │ │ - rsbeq fp, r6, r4, ror #28 │ │ │ │ - ldrheq pc, [r9], #-88 @ 0xffffffa8 @ │ │ │ │ + strheq fp, [r6], #-228 @ 0xffffff1c @ │ │ │ │ + rsbseq pc, r9, r8, lsl #12 │ │ │ │ andeq r0, r8, r2 │ │ │ │ - rsbseq pc, r9, ip, asr r5 @ │ │ │ │ - rsbseq pc, r9, r8, lsr r5 @ │ │ │ │ + rsbseq pc, r9, ip, lsr #11 │ │ │ │ + rsbseq pc, r9, r8, lsl #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #176] @ 390398 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -324916,31 +324916,31 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #160] @ 39039c │ │ │ │ ldr r1, [pc, #160] @ 3903a0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #140] @ 3903a4 │ │ │ │ ldr r1, [pc, #140] @ 3903a8 │ │ │ │ add r4, r4, #108 @ 0x6c │ │ │ │ mov r3, #24 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r1, [pc, #108] @ 3903ac │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74f8b8 │ │ │ │ + bl 74f900 │ │ │ │ ldr r0, [pc, #88] @ 3903b0 │ │ │ │ ldr r1, [pc, #88] @ 3903b4 │ │ │ │ ldr r2, [pc, #88] @ 3903b8 │ │ │ │ ldr r3, [pc, #88] @ 3903bc │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -324951,19 +324951,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq pc, r9, r0, ror r4 @ │ │ │ │ - rsbeq fp, r4, r8, lsr #2 │ │ │ │ - rsbeq r3, r9, r0, lsr #7 │ │ │ │ - rsbeq fp, r6, r0, lsl #23 │ │ │ │ - rsbeq fp, r6, r0, lsr #23 │ │ │ │ + rsbseq pc, r9, r0, asr #9 │ │ │ │ + rsbeq fp, r4, r8, ror r1 │ │ │ │ + strdeq r3, [r9], #-48 @ 0xffffffd0 @ │ │ │ │ + ldrdeq fp, [r6], #-176 @ 0xffffff50 @ │ │ │ │ + strdeq fp, [r6], #-176 @ 0xffffff50 @ │ │ │ │ addeq fp, pc, r0, asr #28 │ │ │ │ @ instruction: 0x000002b4 │ │ │ │ andeq r0, r0, ip, ror #3 │ │ │ │ andeq r0, r0, ip, lsr r2 │ │ │ │ andeq r0, r0, r0, lsl #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ @@ -324975,25 +324975,25 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r1, [pc, #32] @ 390424 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #96 @ 0x60 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74f8b8 │ │ │ │ - rsbseq pc, r9, ip, ror r3 @ │ │ │ │ - rsbeq fp, r4, ip, lsr r0 │ │ │ │ - strheq r3, [r9], #-40 @ 0xffffffd8 @ │ │ │ │ + b 74f900 │ │ │ │ + rsbseq pc, r9, ip, asr #7 │ │ │ │ + rsbeq fp, r4, ip, lsl #1 │ │ │ │ + rsbeq r3, r9, r8, lsl #6 │ │ │ │ addeq fp, pc, ip, ror sp @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #64] @ 390480 │ │ │ │ ldr r2, [pc, #64] @ 390484 │ │ │ │ @@ -325001,25 +325001,25 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r1, [pc, #32] @ 39048c │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #144 @ 0x90 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74f8b8 │ │ │ │ - rsbseq pc, r9, r4, lsl r3 @ │ │ │ │ - ldrdeq sl, [r4], #-244 @ 0xffffff0c @ │ │ │ │ - rsbeq r3, r9, r0, asr r2 │ │ │ │ + b 74f900 │ │ │ │ + rsbseq pc, r9, r4, ror #6 │ │ │ │ + rsbeq fp, r4, r4, lsr #32 │ │ │ │ + rsbeq r3, r9, r0, lsr #5 │ │ │ │ addeq fp, pc, r4, lsl sp @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #152] @ 390540 │ │ │ │ sub sp, sp, #28 │ │ │ │ @@ -325034,15 +325034,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #12 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ bl 38f63c │ │ │ │ ldr r2, [pc, #80] @ 390554 │ │ │ │ ldr r3, [pc, #64] @ 390548 │ │ │ │ @@ -325057,84 +325057,84 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ - ldrheq pc, [r9], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbseq pc, r9, r0, lsl #6 │ │ │ │ addseq sl, r1, r0, ror #18 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - ldrdeq fp, [r6], #-152 @ 0xffffff68 @ │ │ │ │ - strdeq fp, [r6], #-152 @ 0xffffff68 @ │ │ │ │ + rsbeq fp, r6, r8, lsr #20 │ │ │ │ + rsbeq fp, r6, r8, asr #20 │ │ │ │ addseq sl, r1, r8, lsl r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #48] @ 3905a0 │ │ │ │ ldr r2, [pc, #48] @ 3905a4 │ │ │ │ ldr r1, [pc, #48] @ 3905a8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r0, [r0, #364] @ 0x16c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2b7ee8 │ │ │ │ - rsbseq pc, r9, r0, ror #3 │ │ │ │ - rsbeq fp, r6, r8, lsr #18 │ │ │ │ - rsbeq fp, r6, ip, lsr #20 │ │ │ │ + rsbseq pc, r9, r0, lsr r2 @ │ │ │ │ + rsbeq fp, r6, r8, ror r9 │ │ │ │ + rsbeq fp, r6, ip, ror sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 390610 │ │ │ │ ldr r2, [pc, #76] @ 390614 │ │ │ │ ldr r1, [pc, #76] @ 390618 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldrb r3, [r4, #344] @ 0x158 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r0, [r0, #364] @ 0x16c │ │ │ │ beq 390604 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 2b7df4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 2b7e80 │ │ │ │ - rsbseq pc, r9, ip, lsl #3 │ │ │ │ - ldrdeq fp, [r6], #-128 @ 0xffffff80 @ │ │ │ │ - ldrdeq fp, [r6], #-148 @ 0xffffff6c @ │ │ │ │ + ldrsbeq pc, [r9], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq fp, r6, r0, lsr #18 │ │ │ │ + rsbeq fp, r6, r4, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #124] @ 3906b0 │ │ │ │ ldr r2, [pc, #124] @ 3906b4 │ │ │ │ ldr r1, [pc, #124] @ 3906b8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r1, [r0, #360] @ 0x168 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2b7d58 │ │ │ │ ldr r1, [r4, #352] @ 0x160 │ │ │ │ cmp r1, #0 │ │ │ │ cmpne r0, #0 │ │ │ │ @@ -325149,17 +325149,17 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r4, #356] @ 0x164 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 2b7f50 │ │ │ │ - rsbseq pc, r9, ip, lsl r1 @ │ │ │ │ - rsbeq fp, r6, r4, ror #16 │ │ │ │ - rsbeq fp, r6, r8, ror #18 │ │ │ │ + rsbseq pc, r9, ip, ror #2 │ │ │ │ + strheq fp, [r6], #-132 @ 0xffffff7c @ │ │ │ │ + strheq fp, [r6], #-152 @ 0xffffff68 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr r4, [pc, #364] @ 390840 │ │ │ │ ldr r2, [pc, #364] @ 390844 │ │ │ │ ldr r3, [pc, #364] @ 390848 │ │ │ │ @@ -325174,26 +325174,26 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r2, r6 │ │ │ │ mov r8, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r1, [pc, #308] @ 390854 │ │ │ │ add r4, r4, #20 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r4, [sp] │ │ │ │ ldr r7, [pc, #288] @ 390858 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r3, [pc, #272] @ 39085c │ │ │ │ ldr r1, [pc, #272] @ 390860 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #260 @ 0x104 │ │ │ │ str r3, [r5, #360] @ 0x168 │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, sp, #12 │ │ │ │ @@ -325249,20 +325249,20 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ - rsbseq pc, r9, r8, ror r0 @ │ │ │ │ + rsbseq pc, r9, r8, asr #1 │ │ │ │ addseq sl, r1, r0, asr #14 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - strheq fp, [r6], #-112 @ 0xffffff90 @ │ │ │ │ - rsbeq fp, r6, r8, lsr #17 │ │ │ │ - rsbeq fp, r6, r4, lsr #15 │ │ │ │ + rsbeq fp, r6, r0, lsl #16 │ │ │ │ + strdeq fp, [r6], #-136 @ 0xffffff78 @ │ │ │ │ + strdeq fp, [r6], #-116 @ 0xffffff8c @ │ │ │ │ addseq sl, r1, r8, ror #13 │ │ │ │ addeq r1, r4, ip, ror r6 │ │ │ │ addseq sl, r2, ip, lsr r0 │ │ │ │ strdeq r2, [r0], -r0 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ addseq sl, r1, ip, lsl r6 │ │ │ │ @@ -325276,15 +325276,15 @@ │ │ │ │ ldr r1, [pc, #200] @ 390960 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ str r5, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldrh r1, [r4] │ │ │ │ ldr r6, [pc, #168] @ 390964 │ │ │ │ cmp r1, #17 │ │ │ │ add r6, pc, r6 │ │ │ │ bne 390914 │ │ │ │ ldrh r2, [r4, #2] │ │ │ │ mov r3, r0 │ │ │ │ @@ -325319,20 +325319,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq lr, r9, r0, asr #29 │ │ │ │ - rsbeq fp, r6, r4, lsl #12 │ │ │ │ - rsbeq fp, r6, r0, lsl r7 │ │ │ │ + rsbseq lr, r9, r0, lsl pc │ │ │ │ + rsbeq fp, r6, r4, asr r6 │ │ │ │ + rsbeq fp, r6, r0, ror #14 │ │ │ │ addseq sl, r1, r0, ror #10 │ │ │ │ andeq r4, r0, r0, asr #11 │ │ │ │ - rsbeq fp, r6, r0, ror #13 │ │ │ │ + rsbeq fp, r6, r0, lsr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr r4, [pc, #376] @ 390b00 │ │ │ │ ldr r1, [pc, #376] @ 390b04 │ │ │ │ ldr r2, [pc, #376] @ 390b08 │ │ │ │ @@ -325347,24 +325347,24 @@ │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #148] @ 0x94 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ mov r7, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r1, [pc, #320] @ 390b14 │ │ │ │ add r4, r4, #20 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r6 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r3, [pc, #288] @ 390b18 │ │ │ │ ldrb r2, [r5, #372] @ 0x174 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #276 @ 0x114 │ │ │ │ cmp r2, #0 │ │ │ │ str r3, [r5, #360] @ 0x168 │ │ │ │ mov r4, r0 │ │ │ │ @@ -325425,23 +325425,23 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r1, [pc, #60] @ 390b2c │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #1216 @ 0x4c0 │ │ │ │ add r1, r1, #8 │ │ │ │ b 390a1c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ - rsbseq lr, r9, r4, asr #27 │ │ │ │ + rsbseq lr, r9, r4, lsl lr │ │ │ │ addseq sl, r1, ip, lsl #9 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - strdeq fp, [r6], #-76 @ 0xffffffb4 @ │ │ │ │ - strdeq fp, [r6], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbeq fp, r6, r8, ror #9 │ │ │ │ + rsbeq fp, r6, ip, asr #10 │ │ │ │ + rsbeq fp, r6, r0, asr #12 │ │ │ │ + rsbeq fp, r6, r8, lsr r5 │ │ │ │ ldrdeq r1, [r4], r0 │ │ │ │ addseq r9, r2, r0, lsl #27 │ │ │ │ - rsbseq lr, r9, ip, lsr #26 │ │ │ │ + rsbseq lr, r9, ip, ror sp │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ addseq sl, r1, r0, ror r3 │ │ │ │ addseq r9, r2, r8, lsr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ @@ -325459,24 +325459,24 @@ │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #148] @ 0x94 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ mov r7, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r1, [pc, #320] @ 390cd4 │ │ │ │ add r4, r4, #20 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r6 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r3, [pc, #288] @ 390cd8 │ │ │ │ ldrb r2, [r5, #372] @ 0x174 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #292 @ 0x124 │ │ │ │ cmp r2, #0 │ │ │ │ str r3, [r5, #360] @ 0x168 │ │ │ │ mov r4, r0 │ │ │ │ @@ -325537,23 +325537,23 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r1, [pc, #56] @ 390cec │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #2720 @ 0xaa0 │ │ │ │ b 390be0 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ - rsbseq lr, r9, r4, lsl #24 │ │ │ │ + rsbseq lr, r9, r4, asr ip │ │ │ │ addseq sl, r1, ip, asr #5 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq fp, r6, ip, lsr r3 │ │ │ │ - rsbeq fp, r6, r0, lsr r4 │ │ │ │ - rsbeq fp, r6, r8, lsr #6 │ │ │ │ + rsbeq fp, r6, ip, lsl #7 │ │ │ │ + rsbeq fp, r6, r0, lsl #9 │ │ │ │ + rsbeq fp, r6, r8, ror r3 │ │ │ │ addeq r1, r4, r0, lsl r2 │ │ │ │ addseq r9, r2, r0, asr #23 │ │ │ │ - rsbseq lr, r9, r8, ror #22 │ │ │ │ + ldrheq lr, [r9], #-184 @ 0xffffff48 @ │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ addseq sl, r1, ip, lsr #3 │ │ │ │ addseq r9, r2, r4, ror #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ @@ -325571,24 +325571,24 @@ │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #156] @ 0x9c │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ mov r7, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r1, [pc, #452] @ 390f18 │ │ │ │ add r2, r6, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r3, [pc, #420] @ 390f1c │ │ │ │ ldr r1, [pc, #420] @ 390f20 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #308 @ 0x134 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #408] @ 390f24 │ │ │ │ str r3, [r5, #360] @ 0x168 │ │ │ │ @@ -325682,30 +325682,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ - rsbseq lr, r9, r8, asr #20 │ │ │ │ + @ instruction: 0x0079ea98 │ │ │ │ addseq sl, r1, r8, lsl #2 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq fp, r6, ip, ror r1 │ │ │ │ - rsbeq fp, r6, r0, ror r2 │ │ │ │ - rsbeq fp, r6, r4, ror r1 │ │ │ │ + rsbeq fp, r6, ip, asr #3 │ │ │ │ + rsbeq fp, r6, r0, asr #5 │ │ │ │ + rsbeq fp, r6, r4, asr #3 │ │ │ │ addeq r1, r4, r0, asr r0 │ │ │ │ addseq r9, r2, r4, lsl sl │ │ │ │ eorseq r0, r9, pc, lsr #32 │ │ │ │ eorseq r0, r6, r5, lsr r0 │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ andeq r0, r0, r1, lsl r3 │ │ │ │ addseq r9, r1, r8, asr pc │ │ │ │ ldr r0, [pc, #4] @ 390f44 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757664 │ │ │ │ + b 7576ac │ │ │ │ ldrdeq r0, [r4], r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #176] @ 391010 │ │ │ │ ldr r2, [pc, #176] @ 391014 │ │ │ │ @@ -325713,33 +325713,33 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #144] @ 39101c │ │ │ │ ldr r1, [pc, #144] @ 391020 │ │ │ │ add r4, r4, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r3, [pc, #112] @ 391024 │ │ │ │ ldr r1, [pc, #112] @ 391028 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ - bl 74f8b8 │ │ │ │ + bl 74f900 │ │ │ │ ldr r1, [pc, #88] @ 39102c │ │ │ │ ldr r2, [pc, #88] @ 391030 │ │ │ │ ldr r3, [pc, #88] @ 391034 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r5, #200] @ 0xc8 │ │ │ │ @@ -325749,19 +325749,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x0079e890 │ │ │ │ - rsbeq sl, r6, r4, lsr pc │ │ │ │ - rsbeq sl, r6, r4, asr pc │ │ │ │ - @ instruction: 0x0064a494 │ │ │ │ - rsbeq r2, r9, r0, lsl r7 │ │ │ │ + rsbseq lr, r9, r0, ror #17 │ │ │ │ + rsbeq sl, r6, r4, lsl #31 │ │ │ │ + rsbeq sl, r6, r4, lsr #31 │ │ │ │ + rsbeq sl, r4, r4, ror #9 │ │ │ │ + rsbeq r2, r9, r0, ror #14 │ │ │ │ addeq r0, r4, r8, asr pc │ │ │ │ addeq fp, pc, r4, lsl #5 │ │ │ │ andeq r0, r0, ip, lsl #10 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -325773,15 +325773,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #356] @ 0x164 │ │ │ │ cmp r0, #0 │ │ │ │ bgt 3910a4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -325789,22 +325789,22 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl 9b1490 │ │ │ │ + bl 9b14d8 │ │ │ │ ldr r0, [r4, #356] @ 0x164 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 254248 │ │ │ │ - rsbseq lr, r9, r4, lsr #15 │ │ │ │ - rsbeq sl, r6, r4, asr #28 │ │ │ │ - rsbeq fp, r6, r0, asr #32 │ │ │ │ + ldrsheq lr, [r9], #-116 @ 0xffffff8c @ │ │ │ │ + @ instruction: 0x0066ae94 │ │ │ │ + @ instruction: 0x0066b090 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #288] @ 391208 │ │ │ │ sub sp, sp, #48 @ 0x30 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -325819,15 +325819,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #44] @ 0x2c │ │ │ │ mov ip, #0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ add r5, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r1, [r5, #12] │ │ │ │ @@ -325875,45 +325875,45 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ bl 2550b8 │ │ │ │ b 3911a0 │ │ │ │ ldr r0, [pc, #36] @ 391224 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 2550b8 │ │ │ │ b 3911a0 │ │ │ │ - rsbseq lr, r9, r0, lsl r7 │ │ │ │ + rsbseq lr, r9, r0, ror #14 │ │ │ │ addseq r9, r1, r0, lsr #26 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - @ instruction: 0x0066ad94 │ │ │ │ - @ instruction: 0x0066af90 │ │ │ │ + rsbeq sl, r6, r4, ror #27 │ │ │ │ + rsbeq sl, r6, r0, ror #31 │ │ │ │ addseq r9, r1, r4, ror ip │ │ │ │ - rsbeq sl, r6, r4, lsl #30 │ │ │ │ - rsbeq sl, r6, r4, asr #29 │ │ │ │ + rsbeq sl, r6, r4, asr pc │ │ │ │ + rsbeq sl, r6, r4, lsl pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 391278 │ │ │ │ ldr r2, [pc, #56] @ 39127c │ │ │ │ ldr r1, [pc, #56] @ 391280 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r1, [pc, #24] @ 391284 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 38fd28 │ │ │ │ - ldrheq lr, [r9], #-84 @ 0xffffffac @ │ │ │ │ - rsbeq sl, r6, r4, asr ip │ │ │ │ - rsbeq sl, r6, r4, ror ip │ │ │ │ + rsbseq lr, r9, r4, lsl #12 │ │ │ │ + rsbeq sl, r6, r4, lsr #25 │ │ │ │ + rsbeq sl, r6, r4, asr #25 │ │ │ │ adceq r2, r1, r4, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #236] @ 39138c │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -325929,15 +325929,15 @@ │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ add r4, sp, #20 │ │ │ │ mov r3, #0 │ │ │ │ add r7, sp, #12 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [r4, #4] │ │ │ │ str r3, [r7, #4] │ │ │ │ @@ -325972,19 +325972,19 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ - rsbseq lr, r9, r8, asr r5 │ │ │ │ + rsbseq lr, r9, r8, lsr #11 │ │ │ │ addseq r9, r1, r8, ror #22 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - ldrdeq sl, [r6], #-188 @ 0xffffff44 @ │ │ │ │ - strdeq sl, [r6], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq sl, r6, ip, lsr #24 │ │ │ │ + rsbeq sl, r6, ip, asr #24 │ │ │ │ @ instruction: 0x00919ad0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #276] @ 3914d4 │ │ │ │ @@ -326049,25 +326049,25 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ strb r5, [sp, #13] │ │ │ │ strb ip, [sp, #14] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r1, r7 │ │ │ │ bl 38f9c8 │ │ │ │ b 391448 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r9, r1, r8, asr sl │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r9, r1, ip, asr #19 │ │ │ │ - rsbseq lr, r9, ip, asr r3 │ │ │ │ - strdeq sl, [r6], #-152 @ 0xffffff68 @ │ │ │ │ - rsbeq sl, r6, r8, lsl sl │ │ │ │ + rsbseq lr, r9, ip, lsr #7 │ │ │ │ + rsbeq sl, r6, r8, asr #20 │ │ │ │ + rsbeq sl, r6, r8, ror #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3712] @ 0xe80 │ │ │ │ ldr r6, [pc, #1256] @ 3919ec │ │ │ │ sub sp, sp, #348 @ 0x15c │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -326084,26 +326084,26 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #340] @ 0x154 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ mov r2, r4 │ │ │ │ mov r8, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r1, [pc, #1192] @ 391a00 │ │ │ │ add ip, r6, #56 @ 0x38 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ add r9, sp, #68 @ 0x44 │ │ │ │ mov r4, #0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r2, #136 @ 0x88 │ │ │ │ mov r1, #0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 255340 │ │ │ │ ldr r0, [r7, #352] @ 0x160 │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ @@ -326187,15 +326187,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r2, #3 │ │ │ │ mov r1, #17 │ │ │ │ bl 38f974 │ │ │ │ subs r3, r0, #0 │ │ │ │ beq 3918d0 │ │ │ │ ldrb r2, [r3, #2] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -326264,15 +326264,15 @@ │ │ │ │ mov r3, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r3, [sp, #206] @ 0xce │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ mov r0, r7 │ │ │ │ strb r5, [sp, #205] @ 0xcd │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r1, r8 │ │ │ │ bl 38f9c8 │ │ │ │ lsrs r4, r4, #1 │ │ │ │ beq 3918bc │ │ │ │ add r5, r5, #1 │ │ │ │ b 391758 │ │ │ │ bl 253e4c <__errno_location@plt> │ │ │ │ @@ -326282,15 +326282,15 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #118 @ 0x76 │ │ │ │ ldr r3, [r0] │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ add r3, r6, #72 @ 0x48 │ │ │ │ - bl 99bb4c │ │ │ │ + bl 99bb94 │ │ │ │ ldr r0, [r7, #356] @ 0x164 │ │ │ │ bl 254248 │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [r7, #356] @ 0x164 │ │ │ │ ldr r2, [pc, #440] @ 391a38 │ │ │ │ ldr r3, [pc, #368] @ 3919f4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -326314,27 +326314,27 @@ │ │ │ │ cmp r2, r9 │ │ │ │ bgt 39172c │ │ │ │ ldr r1, [pc, #356] @ 391a3c │ │ │ │ ldr r0, [r7, #356] @ 0x164 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9b1490 │ │ │ │ + bl 9b14d8 │ │ │ │ b 391878 │ │ │ │ bl 253e4c <__errno_location@plt> │ │ │ │ ldr r3, [r7, #352] @ 0x160 │ │ │ │ ldr r1, [pc, #324] @ 391a40 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #114 @ 0x72 │ │ │ │ add r3, r6, #72 @ 0x48 │ │ │ │ ldr ip, [r0] │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 99bc44 │ │ │ │ + bl 99bc8c │ │ │ │ b 391878 │ │ │ │ mov r2, #136 @ 0x88 │ │ │ │ mov r0, r9 │ │ │ │ bl 255340 │ │ │ │ mov r2, #3 │ │ │ │ mov r3, #8 │ │ │ │ strb r2, [sp, #68] @ 0x44 │ │ │ │ @@ -326351,74 +326351,74 @@ │ │ │ │ ldr r1, [pc, #228] @ 391a48 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r6, #72 @ 0x48 │ │ │ │ mov r2, #108 @ 0x6c │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 391878 │ │ │ │ ldr r1, [r7, #352] @ 0x160 │ │ │ │ ldr r2, [pc, #192] @ 391a4c │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #188] @ 391a50 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r6, #72 @ 0x48 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #124 @ 0x7c │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 391868 │ │ │ │ bl 253e4c <__errno_location@plt> │ │ │ │ ldr r3, [pc, #152] @ 391a54 │ │ │ │ ldr ip, [r7, #352] @ 0x160 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #144] @ 391a58 │ │ │ │ stmib sp, {r3, ip} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #130 @ 0x82 │ │ │ │ ldr r3, [r0] │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ add r3, r6, #72 @ 0x48 │ │ │ │ - bl 99bb4c │ │ │ │ + bl 99bb94 │ │ │ │ b 391868 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ - ldrsheq lr, [r9], #-36 @ 0xffffffdc @ │ │ │ │ + rsbseq lr, r9, r4, asr #6 │ │ │ │ addseq r9, r1, r4, lsl #18 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq sl, r6, r8, ror r9 │ │ │ │ - rsbeq sl, r6, r8, ror #22 │ │ │ │ - rsbeq sl, r6, ip, ror #18 │ │ │ │ + rsbeq sl, r6, r8, asr #19 │ │ │ │ + strheq sl, [r6], #-184 @ 0xffffff48 @ │ │ │ │ + strheq sl, [r6], #-156 @ 0xffffff64 @ │ │ │ │ andhi r4, r4, r1, lsl #10 │ │ │ │ mulmi r4, r0, r5 │ │ │ │ rsbshi r4, pc, r6, lsl #10 │ │ │ │ andhi r4, r8, r2, lsl #10 │ │ │ │ + rsbseq lr, r9, ip, ror r1 │ │ │ │ + rsbeq sl, r6, ip, lsl r8 │ │ │ │ + rsbeq sl, r6, ip, lsr r8 │ │ │ │ rsbseq lr, r9, ip, lsr #2 │ │ │ │ - rsbeq sl, r6, ip, asr #15 │ │ │ │ - rsbeq sl, r6, ip, ror #15 │ │ │ │ - ldrsbeq lr, [r9], #-12 @ │ │ │ │ andshi r4, r8, r0, lsl #10 │ │ │ │ - @ instruction: 0x0066a698 │ │ │ │ - rsbeq sl, r6, r4, asr #13 │ │ │ │ - rsbeq r3, r5, r4, lsr sl │ │ │ │ - rsbeq sl, r6, ip, asr #17 │ │ │ │ + rsbeq sl, r6, r8, ror #13 │ │ │ │ + rsbeq sl, r6, r4, lsl r7 │ │ │ │ + rsbeq r3, r5, r4, lsl #21 │ │ │ │ + rsbeq sl, r6, ip, lsl r9 │ │ │ │ umullseq r9, r1, ip, r5 │ │ │ │ @ instruction: 0xfffff9a8 │ │ │ │ - rsbeq sl, r6, ip, lsl r8 │ │ │ │ - ldrdeq sl, [r6], #-120 @ 0xffffff88 @ │ │ │ │ - strheq sl, [r6], #-116 @ 0xffffff8c @ │ │ │ │ - rsbeq r3, r5, r8, lsl #18 │ │ │ │ - rsbeq sl, r6, r8, ror r7 │ │ │ │ - @ instruction: 0x0066a798 │ │ │ │ - rsbeq sl, r6, r0, asr r7 │ │ │ │ + rsbeq sl, r6, ip, ror #16 │ │ │ │ + rsbeq sl, r6, r8, lsr #16 │ │ │ │ + rsbeq sl, r6, r4, lsl #16 │ │ │ │ + rsbeq r3, r5, r8, asr r9 │ │ │ │ + rsbeq sl, r6, r8, asr #15 │ │ │ │ + rsbeq sl, r6, r8, ror #15 │ │ │ │ + rsbeq sl, r6, r0, lsr #15 │ │ │ │ ldr r0, [pc, #4] @ 391a68 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757664 │ │ │ │ + b 7576ac │ │ │ │ addeq r0, r4, r4, lsl r5 │ │ │ │ │ │ │ │ 00391a6c : │ │ │ │ bx lr │ │ │ │ lsr r2, r2, #2 │ │ │ │ orr r2, r2, r3, lsl #30 │ │ │ │ cmp r2, #8 │ │ │ │ @@ -326429,15 +326429,15 @@ │ │ │ │ movcs r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 391aac │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757664 │ │ │ │ + b 7576ac │ │ │ │ addeq r0, r4, r4, lsl #10 │ │ │ │ push {r4, lr} │ │ │ │ ldr r1, [r0, #964] @ 0x3c4 │ │ │ │ mov r4, r0 │ │ │ │ tst r1, #2 │ │ │ │ ldr r2, [r0, #936] @ 0x3a8 │ │ │ │ ldrne r3, [r4, #968] @ 0x3c8 │ │ │ │ @@ -326458,15 +326458,15 @@ │ │ │ │ beq 391af0 │ │ │ │ ldr r0, [r4, #928] @ 0x3a0 │ │ │ │ str r3, [r4, #960] @ 0x3c0 │ │ │ │ cmp r2, #0 │ │ │ │ moveq r1, #0 │ │ │ │ andne r1, r1, #1 │ │ │ │ pop {r4, lr} │ │ │ │ - b 753adc │ │ │ │ + b 753b24 │ │ │ │ mvn r3, #0 │ │ │ │ b 391b04 │ │ │ │ mov r3, #0 │ │ │ │ b 391b04 │ │ │ │ lsr r2, r2, #2 │ │ │ │ orr r2, r2, r3, lsl #30 │ │ │ │ cmp r2, #8 │ │ │ │ @@ -326502,15 +326502,15 @@ │ │ │ │ ldr r3, [r0, #944] @ 0x3b0 │ │ │ │ bic r3, r3, r1 │ │ │ │ str r3, [r0, #944] @ 0x3b0 │ │ │ │ b 391ab0 │ │ │ │ and r1, r1, #3 │ │ │ │ str r1, [r0, #964] @ 0x3c4 │ │ │ │ b 391ab0 │ │ │ │ - rsbseq sp, r9, ip, lsl #26 │ │ │ │ + rsbseq sp, r9, ip, asr sp │ │ │ │ mov ip, #1 │ │ │ │ lsl ip, ip, r1 │ │ │ │ ldr r3, [r0, #932] @ 0x3a4 │ │ │ │ lsl r2, r2, r1 │ │ │ │ tst ip, r3 │ │ │ │ beq 391bfc │ │ │ │ ldr r3, [r0, #964] @ 0x3c4 │ │ │ │ @@ -326532,27 +326532,27 @@ │ │ │ │ ldr r1, [pc, #68] @ 391c74 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r3, [pc, #40] @ 391c78 │ │ │ │ ldr r1, [pc, #40] @ 391c7c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74f8b8 │ │ │ │ - rsbseq sp, r9, r4, lsr ip │ │ │ │ - strdeq r9, [r4], #-112 @ 0xffffff90 @ │ │ │ │ - rsbeq r1, r9, ip, ror #20 │ │ │ │ + b 74f900 │ │ │ │ + rsbseq sp, r9, r4, lsl #25 │ │ │ │ + rsbeq r9, r4, r0, asr #16 │ │ │ │ + strheq r1, [r9], #-172 @ 0xffffff54 @ │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ addeq sl, pc, ip, lsl r6 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r8, [pc, #220] @ 391d74 │ │ │ │ @@ -326565,15 +326565,15 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r5, r1 │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r1, [r0, #752] @ 0x2f0 │ │ │ │ cmp r1, #0 │ │ │ │ beq 391d34 │ │ │ │ ldr r2, [pc, #160] @ 391d80 │ │ │ │ cmp r1, #2 │ │ │ │ add r2, pc, r2 │ │ │ │ moveq r1, #48 @ 0x30 │ │ │ │ @@ -326583,15 +326583,15 @@ │ │ │ │ mov r5, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r4, #32 │ │ │ │ mov r3, r0 │ │ │ │ str r6, [sp] │ │ │ │ add r0, r0, #760 @ 0x2f8 │ │ │ │ strd r4, [sp, #8] │ │ │ │ - bl 7067cc │ │ │ │ + bl 706814 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -326599,28 +326599,28 @@ │ │ │ │ ldr ip, [pc, #72] @ 391d84 │ │ │ │ add r3, r8, #28 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #201 @ 0xc9 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq sp, r9, r8, asr #23 │ │ │ │ - rsbeq sl, r6, r4, ror #9 │ │ │ │ - strdeq sl, [r6], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbseq sp, r9, r8, lsl ip │ │ │ │ + rsbeq sl, r6, r4, lsr r5 │ │ │ │ + rsbeq sl, r6, r8, asr #10 │ │ │ │ addeq r0, r4, r8, asr #5 │ │ │ │ - rsbeq sl, r6, r8, ror r4 │ │ │ │ + rsbeq sl, r6, r8, asr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #188] @ 391e5c │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -326628,59 +326628,59 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #172] @ 391e60 │ │ │ │ ldr r1, [pc, #172] @ 391e64 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r2, [pc, #152] @ 391e68 │ │ │ │ ldr r1, [pc, #152] @ 391e6c │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [pc, #140] @ 391e70 │ │ │ │ ldr r7, [pc, #140] @ 391e74 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r0 │ │ │ │ add r0, r4, #48 @ 0x30 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r1, [pc, #112] @ 391e78 │ │ │ │ add r4, r4, #56 @ 0x38 │ │ │ │ mov r2, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 32b39c │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ add r1, r6, #928 @ 0x3a0 │ │ │ │ bl 33ff8c │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ add r1, r6, #760 @ 0x2f8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 34008c │ │ │ │ - rsbseq sp, r9, r4, asr #21 │ │ │ │ - ldrdeq sl, [r6], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbeq sl, r6, r8, ror #7 │ │ │ │ - rsbeq r9, r4, r0, asr r6 │ │ │ │ - rsbeq r1, r9, ip, asr #17 │ │ │ │ - rsbeq ip, r5, ip, lsl r8 │ │ │ │ - rsbeq ip, r5, r0, lsr r8 │ │ │ │ + rsbseq sp, r9, r4, lsl fp │ │ │ │ + rsbeq sl, r6, r8, lsr #8 │ │ │ │ + rsbeq sl, r6, r8, lsr r4 │ │ │ │ + rsbeq r9, r4, r0, lsr #13 │ │ │ │ + rsbeq r1, r9, ip, lsl r9 │ │ │ │ + rsbeq ip, r5, ip, ror #16 │ │ │ │ + rsbeq ip, r5, r0, lsl #17 │ │ │ │ @ instruction: 0xfffffdbc │ │ │ │ │ │ │ │ 00391e7c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -326738,22 +326738,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 391ffc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 391edc │ │ │ │ ldr r2, [pc, #96] @ 392000 │ │ │ │ ldr r3, [pc, #64] @ 391fe4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -326761,28 +326761,28 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 391fd4 │ │ │ │ ldr r0, [pc, #64] @ 392004 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9a4324 │ │ │ │ + b 9a436c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ adceq r1, r1, r0, asr #11 │ │ │ │ addseq r8, r1, r4, ror #30 │ │ │ │ addseq r8, r1, r0, ror pc │ │ │ │ andeq r4, r0, r0 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r8, r1, r8, lsr pc │ │ │ │ andeq r3, r0, ip, asr #29 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq sl, r6, r0, lsl #5 │ │ │ │ + ldrdeq sl, [r6], #-32 @ 0xffffffe0 @ │ │ │ │ addseq r8, r1, ip, ror lr │ │ │ │ - rsbeq sl, r6, r0, lsl #5 │ │ │ │ + ldrdeq sl, [r6], #-32 @ 0xffffffe0 @ │ │ │ │ │ │ │ │ 00392008 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #300] @ 39214c │ │ │ │ @@ -326843,41 +326843,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 392174 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 392068 │ │ │ │ ldr r0, [pc, #60] @ 392178 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 392068 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00918dfc │ │ │ │ andeq r4, r0, r0 │ │ │ │ adceq r1, r1, ip, lsl r4 │ │ │ │ @ instruction: 0x00918dd4 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ adceq r1, r1, r4, ror #7 │ │ │ │ umullseq r8, r1, ip, sp │ │ │ │ andeq r1, r0, r4, ror #30 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq sl, r6, r4, asr #2 │ │ │ │ - rsbeq sl, r6, r8, ror #2 │ │ │ │ + @ instruction: 0x0066a194 │ │ │ │ + strheq sl, [r6], #-24 @ 0xffffffe8 @ │ │ │ │ │ │ │ │ 0039217c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r0, [pc, #284] @ 3922b0 │ │ │ │ @@ -326932,68 +326932,68 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ str r4, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 3922d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r4, [r5] │ │ │ │ b 3921d4 │ │ │ │ ldr r0, [pc, #60] @ 3922d8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r4, [r5] │ │ │ │ b 3921d4 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r8, r1, r8, lsl #25 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r8, r1, r8, ror #24 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ umlaleq r1, r1, r0, r2 @ │ │ │ │ addseq r8, r1, r0, asr #24 │ │ │ │ andeq r3, r0, ip, lsl sl │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq sl, r6, ip, asr #32 │ │ │ │ - rsbeq sl, r6, r0, ror r0 │ │ │ │ + @ instruction: 0x0066a09c │ │ │ │ + rsbeq sl, r6, r0, asr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 392308 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757664 │ │ │ │ + bl 7576ac │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 757664 │ │ │ │ + b 7576ac │ │ │ │ addeq pc, r3, ip, asr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #104] @ 39238c │ │ │ │ ldr r2, [pc, #104] @ 392390 │ │ │ │ ldr r1, [pc, #104] @ 392394 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #76] @ 392398 │ │ │ │ ldr lr, [pc, #76] @ 39239c │ │ │ │ ldr ip, [pc, #76] @ 3923a0 │ │ │ │ add r2, pc, r2 │ │ │ │ add lr, pc, lr │ │ │ │ add ip, pc, ip │ │ │ │ ldr r1, [r0, #48] @ 0x30 │ │ │ │ @@ -327003,19 +327003,19 @@ │ │ │ │ ldr r1, [pc, #48] @ 3923a4 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ str lr, [r0, #72] @ 0x48 │ │ │ │ str ip, [r0, #76] @ 0x4c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74f8b8 │ │ │ │ - rsbseq sp, r9, r0, lsl #11 │ │ │ │ - strdeq r9, [r4], #-0 @ │ │ │ │ - rsbeq r1, r9, ip, ror #6 │ │ │ │ - rsbeq r9, r6, ip, ror #31 │ │ │ │ + b 74f900 │ │ │ │ + ldrsbeq sp, [r9], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq r9, r4, r0, asr #2 │ │ │ │ + strheq r1, [r9], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbeq sl, r6, ip, lsr r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ muleq r0, ip, r1 │ │ │ │ addeq r9, pc, ip, asr pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -327029,49 +327029,49 @@ │ │ │ │ add sl, pc, sl │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r9, r1 │ │ │ │ mov r3, #32 │ │ │ │ mov r1, sl │ │ │ │ mov r7, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 751180 │ │ │ │ + bl 7511c8 │ │ │ │ ldr r1, [pc, #228] @ 3924ec │ │ │ │ add r2, r4, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r5 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 758210 │ │ │ │ + bl 758258 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, #32 │ │ │ │ mov r1, sl │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [r8, #96] @ 0x60 │ │ │ │ cmp r2, #0 │ │ │ │ ldrblt r2, [r6, #69] @ 0x45 │ │ │ │ strlt r2, [r8, #96] @ 0x60 │ │ │ │ ldrb ip, [r6, #68] @ 0x44 │ │ │ │ cmp ip, r2 │ │ │ │ mov r4, r0 │ │ │ │ ble 392494 │ │ │ │ add r2, r2, #1 │ │ │ │ mov r3, r8 │ │ │ │ add r0, r8, #100 @ 0x64 │ │ │ │ strb r2, [r6, #69] @ 0x45 │ │ │ │ mov r1, #2 │ │ │ │ ldr r2, [r6, #72] @ 0x48 │ │ │ │ - bl 753b60 │ │ │ │ + bl 753ba8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r4, #92] @ 0x5c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ bx r3 │ │ │ │ ldr r3, [pc, #84] @ 3924f0 │ │ │ │ @@ -327081,46 +327081,46 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #53 @ 0x35 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - rsbseq sp, r9, r8, ror #9 │ │ │ │ - rsbeq lr, r5, r4, ror #8 │ │ │ │ - rsbeq lr, r5, r8, ror r4 │ │ │ │ - rsbeq r9, r6, r4, lsr pc │ │ │ │ - rsbseq sp, r9, r8, lsl #8 │ │ │ │ - rsbeq r9, r6, r0, asr #29 │ │ │ │ - rsbeq r9, r6, r4, lsr #29 │ │ │ │ + rsbseq sp, r9, r8, lsr r5 │ │ │ │ + strheq lr, [r5], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq lr, r5, r8, asr #9 │ │ │ │ + rsbeq r9, r6, r4, lsl #31 │ │ │ │ + rsbseq sp, r9, r8, asr r4 │ │ │ │ + rsbeq r9, r6, r0, lsl pc │ │ │ │ + strdeq r9, [r6], #-228 @ 0xffffff1c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 758210 │ │ │ │ + bl 758258 │ │ │ │ ldr ip, [pc, #92] @ 39257c │ │ │ │ ldr r2, [pc, #92] @ 392580 │ │ │ │ ldr r1, [pc, #92] @ 392584 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ mov r3, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ beq 39255c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ bx r3 │ │ │ │ @@ -327128,17 +327128,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq sp, r9, r8, lsl #7 │ │ │ │ - rsbeq lr, r5, r0, lsl #6 │ │ │ │ - rsbeq lr, r5, r8, lsl r3 │ │ │ │ + ldrsbeq sp, [r9], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq lr, r5, r0, asr r3 │ │ │ │ + rsbeq lr, r5, r8, ror #6 │ │ │ │ │ │ │ │ 00392588 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #184] @ 392658 │ │ │ │ @@ -327148,15 +327148,15 @@ │ │ │ │ str r2, [sp] │ │ │ │ mov r6, r1 │ │ │ │ ldr r2, [pc, #164] @ 39265c │ │ │ │ ldr r1, [pc, #164] @ 392660 │ │ │ │ ldr r3, [pc, #164] @ 392664 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r4, [r0, #44] @ 0x2c │ │ │ │ cmp r4, #0 │ │ │ │ beq 392638 │ │ │ │ ldr r8, [pc, #140] @ 392668 │ │ │ │ ldr r7, [pc, #140] @ 39266c │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -327166,15 +327166,15 @@ │ │ │ │ cmp r4, #0 │ │ │ │ beq 392638 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r3, #32 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, r6 │ │ │ │ bne 3925ec │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -327185,47 +327185,47 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq sp, r9, ip, lsl #6 │ │ │ │ - rsbeq r8, r4, r8, ror #28 │ │ │ │ - rsbeq r0, r9, r8, asr sp │ │ │ │ + rsbseq sp, r9, ip, asr r3 │ │ │ │ + strheq r8, [r4], #-232 @ 0xffffff18 @ │ │ │ │ + rsbeq r0, r9, r8, lsr #27 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ - rsbeq lr, r5, r4, asr r2 │ │ │ │ - rsbeq lr, r5, ip, ror #4 │ │ │ │ + rsbeq lr, r5, r4, lsr #5 │ │ │ │ + strheq lr, [r5], #-44 @ 0xffffffd4 @ │ │ │ │ │ │ │ │ 00392670 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r3 │ │ │ │ mov r3, r2 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #52] @ 3926d0 │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 74d7e8 │ │ │ │ + bl 74d830 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ strb r5, [r4, #68] @ 0x44 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbeq r9, r6, r0, lsr #25 │ │ │ │ + strdeq r9, [r6], #-192 @ 0xffffff40 @ │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ movcs r0, #0 │ │ │ │ bcs 392728 │ │ │ │ ldr r1, [pc, #136] @ 392774 │ │ │ │ sub ip, r2, #43 @ 0x2b │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -327258,15 +327258,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ ldrb r3, [r0, #2832] @ 0xb10 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r0, #212 @ 0xd4 │ │ │ │ beq 392728 │ │ │ │ b 392724 │ │ │ │ - rsbseq sp, r9, r0, lsr #4 │ │ │ │ + rsbseq sp, r9, r0, ror r2 │ │ │ │ subs r2, r2, #43 @ 0x2b │ │ │ │ sbc r3, r3, #0 │ │ │ │ cmp r2, #9 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ ldr ip, [sp] │ │ │ │ mov r1, #0 │ │ │ │ bxcs lr │ │ │ │ @@ -327283,15 +327283,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ ldr r0, [pc, #4] @ 3927dc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757664 │ │ │ │ + b 7576ac │ │ │ │ addeq pc, r3, r4, lsl #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #188] @ 3928b4 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -327300,25 +327300,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #172] @ 3928b8 │ │ │ │ ldr r1, [pc, #172] @ 3928bc │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #152] @ 3928c0 │ │ │ │ ldr r1, [pc, #152] @ 3928c4 │ │ │ │ add r5, r5, #104 @ 0x68 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r3, [pc, #120] @ 3928c8 │ │ │ │ ldr r1, [pc, #120] @ 3928cc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 3928d0 │ │ │ │ mov ip, #1664 @ 0x680 │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #108] @ 3928d4 │ │ │ │ @@ -327338,24 +327338,24 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq sp, r9, r4, lsl r1 │ │ │ │ - rsbeq r8, r4, r8, lsl ip │ │ │ │ - @ instruction: 0x00690e90 │ │ │ │ - rsbeq r8, r5, r4, ror #29 │ │ │ │ - strheq r2, [r5], #-12 @ │ │ │ │ + rsbseq sp, r9, r4, ror #2 │ │ │ │ + rsbeq r8, r4, r8, ror #24 │ │ │ │ + rsbeq r0, r9, r0, ror #29 │ │ │ │ + rsbeq r8, r5, r4, lsr pc │ │ │ │ + rsbeq r2, r5, ip, lsl #2 │ │ │ │ andeq r0, r0, r8, asr #4 │ │ │ │ smullcc r1, r8, r8, r4 │ │ │ │ mulcc sl, r8, r4 │ │ │ │ addeq pc, r3, r0, ror #16 │ │ │ │ - rsbeq r9, r6, r0, lsl fp │ │ │ │ + rsbeq r9, r6, r0, ror #22 │ │ │ │ cmp r2, #13 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sbcs r1, r3, #0 │ │ │ │ ldr lr, [sp, #4] │ │ │ │ mov ip, r0 │ │ │ │ bcs 392960 │ │ │ │ mov r1, #1 │ │ │ │ @@ -327455,19 +327455,19 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r1, #0 │ │ │ │ add r0, r7, #132 @ 0x84 │ │ │ │ - bl 753adc │ │ │ │ + bl 753b24 │ │ │ │ b 392a18 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r7, #100 @ 0x64 │ │ │ │ - bl 753adc │ │ │ │ + bl 753b24 │ │ │ │ b 392a0c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r3, [pc, #800] @ 392dd8 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -327484,15 +327484,15 @@ │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #760] @ 392de8 │ │ │ │ mov sl, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #75 @ 0x4b │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ add r6, sp, #32 │ │ │ │ mov fp, #3 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, #2 │ │ │ │ strh fp, [sp, #32] │ │ │ │ mov r7, #0 │ │ │ │ mov r9, #0 │ │ │ │ @@ -327537,79 +327537,79 @@ │ │ │ │ mov r0, ip │ │ │ │ mov r2, r8 │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ str ip, [sp, #16] │ │ │ │ - bl 7067cc │ │ │ │ + bl 706814 │ │ │ │ ldr r3, [pc, #544] @ 392dfc │ │ │ │ strd r6, [sp, #8] │ │ │ │ add r7, r4, #1984 @ 0x7c0 │ │ │ │ add r7, r7, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7067cc │ │ │ │ + bl 706814 │ │ │ │ ldr r3, [pc, #504] @ 392e00 │ │ │ │ add r2, r4, #2160 @ 0x870 │ │ │ │ mov ip, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, #256 @ 0x100 │ │ │ │ mov r0, ip │ │ │ │ add r2, r5, #152 @ 0x98 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ str ip, [sp, #20] │ │ │ │ - bl 7067cc │ │ │ │ + bl 706814 │ │ │ │ ldr r3, [pc, #456] @ 392e04 │ │ │ │ add r6, r4, #2320 @ 0x910 │ │ │ │ add r3, pc, r3 │ │ │ │ add r6, r6, #8 │ │ │ │ mov r8, #1024 @ 0x400 │ │ │ │ mov r9, #0 │ │ │ │ add r2, r5, #200 @ 0xc8 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7067cc │ │ │ │ + bl 706814 │ │ │ │ ldr r3, [pc, #408] @ 392e08 │ │ │ │ add r2, r4, #2496 @ 0x9c0 │ │ │ │ mov ip, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, #33554432 @ 0x2000000 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, ip │ │ │ │ add r2, r5, #248 @ 0xf8 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ str ip, [sp, #24] │ │ │ │ - bl 7067cc │ │ │ │ + bl 706814 │ │ │ │ ldr r3, [pc, #356] @ 392e0c │ │ │ │ add r2, r5, #296 @ 0x128 │ │ │ │ add r5, r4, #2656 @ 0xa60 │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, #16777216 @ 0x1000000 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7067cc │ │ │ │ + bl 706814 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ bl 41d400 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, r2 │ │ │ │ @@ -327640,15 +327640,15 @@ │ │ │ │ ldr r1, [pc, #188] @ 392e14 │ │ │ │ add ip, sl, #132 @ 0x84 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr ip, [pc, #160] @ 392e18 │ │ │ │ mov r3, #4 │ │ │ │ add ip, pc, ip │ │ │ │ mov r1, #76 @ 0x4c │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r0 │ │ │ │ add r0, r4, #1744 @ 0x6d0 │ │ │ │ @@ -327667,30 +327667,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ - rsbseq ip, r9, r4, asr lr │ │ │ │ + rsbseq ip, r9, r4, lsr #29 │ │ │ │ addseq r8, r1, r0, asr r3 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r9, r6, r0, asr #17 │ │ │ │ - rsbeq r9, r6, ip, asr #17 │ │ │ │ + rsbeq r9, r6, r0, lsl r9 │ │ │ │ + rsbeq r9, r6, ip, lsl r9 │ │ │ │ stmdami r1, {r0, fp, lr} │ │ │ │ andeq r4, r2, r6, lsl #24 │ │ │ │ addeq pc, r3, r8, lsr r5 @ │ │ │ │ - rsbeq r9, r6, ip, lsl r8 │ │ │ │ - strdeq r9, [r6], #-120 @ 0xffffff88 @ │ │ │ │ - ldrdeq r9, [r6], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq r9, r6, ip, ror #16 │ │ │ │ + rsbeq r9, r6, r8, asr #16 │ │ │ │ + rsbeq r9, r6, ip, lsr #16 │ │ │ │ + rsbeq r9, r6, ip, lsl #16 │ │ │ │ + rsbeq r9, r6, r4, ror #15 │ │ │ │ strheq r9, [r6], #-124 @ 0xffffff84 @ │ │ │ │ - @ instruction: 0x00669794 │ │ │ │ - rsbeq r9, r6, ip, ror #14 │ │ │ │ - rsbeq r8, r4, ip, asr #13 │ │ │ │ - rsbeq r0, r9, r8, asr #18 │ │ │ │ + rsbeq r8, r4, ip, lsl r7 │ │ │ │ + @ instruction: 0x00690998 │ │ │ │ andeq r0, r0, r8, lsr r2 │ │ │ │ addseq r8, r1, r4, lsl #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -327704,25 +327704,25 @@ │ │ │ │ lsr r8, r4, #8 │ │ │ │ orr r8, r8, r3, lsl #24 │ │ │ │ mov r1, r8 │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ bl 392588 │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 392f20 │ │ │ │ - bl 758210 │ │ │ │ + bl 758258 │ │ │ │ ldr r3, [pc, #308] @ 392fac │ │ │ │ ldr r2, [pc, #308] @ 392fb0 │ │ │ │ ldr r1, [pc, #308] @ 392fb4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ lsr r3, r4, #6 │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ mov r9, r0 │ │ │ │ beq 392f80 │ │ │ │ cmp r3, #3 │ │ │ │ bne 392f64 │ │ │ │ @@ -327782,19 +327782,19 @@ │ │ │ │ beq 392f20 │ │ │ │ and r1, r4, #63 @ 0x3f │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ b 392f24 │ │ │ │ add r0, r7, r0, lsl #5 │ │ │ │ add r0, r0, #100 @ 0x64 │ │ │ │ - bl 753adc │ │ │ │ + bl 753b24 │ │ │ │ b 392f04 │ │ │ │ - @ instruction: 0x0079ca90 │ │ │ │ - rsbeq sp, r5, r8, lsr #19 │ │ │ │ - strheq sp, [r5], #-156 @ 0xffffff64 @ │ │ │ │ + rsbseq ip, r9, r0, ror #21 │ │ │ │ + strdeq sp, [r5], #-152 @ 0xffffff68 @ │ │ │ │ + rsbeq sp, r5, ip, lsl #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r8, [pc, #512] @ 3931d0 │ │ │ │ ldr r4, [pc, #512] @ 3931d4 │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -327805,49 +327805,49 @@ │ │ │ │ add r3, r8, #132 @ 0x84 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r7, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r4 │ │ │ │ mov r9, r0 │ │ │ │ - bl 757d0c │ │ │ │ - bl 751180 │ │ │ │ + bl 757d54 │ │ │ │ + bl 7511c8 │ │ │ │ ldr r2, [pc, #460] @ 3931dc │ │ │ │ ldr r1, [pc, #460] @ 3931e0 │ │ │ │ add ip, r8, #164 @ 0xa4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r1, [pc, #436] @ 3931e4 │ │ │ │ add ip, r8, #176 @ 0xb0 │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #428] @ 3931e8 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r2, [pc, #416] @ 3931ec │ │ │ │ ldr r1, [pc, #416] @ 3931f0 │ │ │ │ add ip, r8, #180 @ 0xb4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ ldr r4, [pc, #400] @ 3931f4 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r1, [pc, #384] @ 3931f8 │ │ │ │ add ip, r8, #124 @ 0x7c │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #75 @ 0x4b │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r2, [r9, #96] @ 0x60 │ │ │ │ cmp r2, #3 │ │ │ │ bhi 3931b8 │ │ │ │ add r3, r0, r2 │ │ │ │ ldrb r1, [r3, #2835] @ 0xb13 │ │ │ │ add r3, r5, #6 │ │ │ │ lsr r3, r1, r3 │ │ │ │ @@ -327921,50 +327921,50 @@ │ │ │ │ b 393134 │ │ │ │ ldr r0, [pc, #60] @ 3931fc │ │ │ │ add r3, r8, #192 @ 0xc0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #116 @ 0x74 │ │ │ │ mov r1, r4 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - rsbseq ip, r9, ip, lsr r9 │ │ │ │ - rsbeq r8, r4, r4, asr #8 │ │ │ │ - strheq r0, [r9], #-108 @ 0xffffff94 @ │ │ │ │ - rsbeq sp, r5, ip, lsl r8 │ │ │ │ - rsbeq r9, r6, r4, lsr #6 │ │ │ │ - rsbeq r0, r9, r0, ror #5 │ │ │ │ + rsbseq ip, r9, ip, lsl #19 │ │ │ │ + @ instruction: 0x00648494 │ │ │ │ + rsbeq r0, r9, ip, lsl #14 │ │ │ │ + rsbeq sp, r5, ip, ror #16 │ │ │ │ + rsbeq r9, r6, r4, ror r3 │ │ │ │ + rsbeq r0, r9, r0, lsr r3 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ - rsbeq r8, r5, r0, asr #13 │ │ │ │ - @ instruction: 0x00651898 │ │ │ │ - rsbeq r9, r6, r0, asr r3 │ │ │ │ - rsbeq r9, r6, r8, asr #6 │ │ │ │ - rsbeq r9, r6, r8, ror #4 │ │ │ │ + rsbeq r8, r5, r0, lsl r7 │ │ │ │ + rsbeq r1, r5, r8, ror #17 │ │ │ │ + rsbeq r9, r6, r0, lsr #7 │ │ │ │ + @ instruction: 0x00669398 │ │ │ │ + strheq r9, [r6], #-40 @ 0xffffffd8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ lsr r1, r2, #22 │ │ │ │ sub sp, sp, #8 │ │ │ │ orr r1, r1, r3, lsl #10 │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ mov r5, r2 │ │ │ │ bl 392588 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 393288 │ │ │ │ - bl 758210 │ │ │ │ + bl 758258 │ │ │ │ ldr ip, [pc, #104] @ 3932a8 │ │ │ │ ldr r2, [pc, #104] @ 3932ac │ │ │ │ ldr r1, [pc, #104] @ 3932b0 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #140 @ 0x8c │ │ │ │ mov r3, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r3, [r0, #136] @ 0x88 │ │ │ │ cmp r3, #0 │ │ │ │ beq 393288 │ │ │ │ bic r1, r5, #-16777216 @ 0xff000000 │ │ │ │ and r2, r6, #255 @ 0xff │ │ │ │ bic r1, r1, #12582912 @ 0xc00000 │ │ │ │ mov r0, r4 │ │ │ │ @@ -327975,40 +327975,40 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq ip, r9, r8, asr #13 │ │ │ │ - rsbeq sp, r5, r0, ror #11 │ │ │ │ - strdeq sp, [r5], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbseq ip, r9, r8, lsl r7 │ │ │ │ + rsbeq sp, r5, r0, lsr r6 │ │ │ │ + rsbeq sp, r5, r8, asr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ lsr r1, r2, #22 │ │ │ │ sub sp, sp, #12 │ │ │ │ orr r1, r1, r3, lsl #10 │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ mov r5, r2 │ │ │ │ bl 392588 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 393348 │ │ │ │ - bl 758210 │ │ │ │ + bl 758258 │ │ │ │ ldr ip, [pc, #120] @ 393368 │ │ │ │ ldr r2, [pc, #120] @ 39336c │ │ │ │ ldr r1, [pc, #120] @ 393370 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #140 @ 0x8c │ │ │ │ mov r3, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r3, [r0, #132] @ 0x84 │ │ │ │ cmp r3, #0 │ │ │ │ beq 393348 │ │ │ │ bic r1, r5, #-16777216 @ 0xff000000 │ │ │ │ bic r1, r1, #12582912 @ 0xc00000 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ @@ -328023,17 +328023,17 @@ │ │ │ │ mov r1, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq ip, r9, r8, lsl r6 │ │ │ │ - rsbeq sp, r5, r0, lsr r5 │ │ │ │ - rsbeq sp, r5, r8, asr #10 │ │ │ │ + rsbseq ip, r9, r8, ror #12 │ │ │ │ + rsbeq sp, r5, r0, lsl #11 │ │ │ │ + @ instruction: 0x0065d598 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr ip, [sp, #32] │ │ │ │ ldrb r1, [r0, #2834] @ 0xb12 │ │ │ │ @@ -328056,25 +328056,25 @@ │ │ │ │ lsrne r6, r6, #16 │ │ │ │ lsr r1, r4, #23 │ │ │ │ orr r1, r1, r3, lsl #9 │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ bl 392588 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 393444 │ │ │ │ - bl 758210 │ │ │ │ + bl 758258 │ │ │ │ ldr ip, [pc, #108] @ 393464 │ │ │ │ ldr r2, [pc, #108] @ 393468 │ │ │ │ ldr r1, [pc, #108] @ 39346c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #140 @ 0x8c │ │ │ │ mov r3, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r3, [r0, #128] @ 0x80 │ │ │ │ cmp r3, #0 │ │ │ │ beq 393444 │ │ │ │ lsl r2, r6, #16 │ │ │ │ bic r1, r4, #-16777216 @ 0xff000000 │ │ │ │ lsr r2, r2, #16 │ │ │ │ bic r1, r1, #8388608 @ 0x800000 │ │ │ │ @@ -328086,17 +328086,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq ip, r9, r0, lsl r5 │ │ │ │ - rsbeq sp, r5, r8, lsr #8 │ │ │ │ - rsbeq sp, r5, r0, asr #8 │ │ │ │ + rsbseq ip, r9, r0, ror #10 │ │ │ │ + rsbeq sp, r5, r8, ror r4 │ │ │ │ + @ instruction: 0x0065d490 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldrb r4, [r0, #2834] @ 0xb12 │ │ │ │ ldr r6, [sp, #32] │ │ │ │ @@ -328107,25 +328107,25 @@ │ │ │ │ eor r4, r4, r2 │ │ │ │ lsr r1, r4, #23 │ │ │ │ orr r1, r1, r3, lsl #9 │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ bl 392588 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 393504 │ │ │ │ - bl 758210 │ │ │ │ + bl 758258 │ │ │ │ ldr r3, [pc, #136] @ 39354c │ │ │ │ ldr r2, [pc, #136] @ 393550 │ │ │ │ ldr r1, [pc, #136] @ 393554 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r3, [r0, #124] @ 0x7c │ │ │ │ cmp r3, #0 │ │ │ │ beq 393504 │ │ │ │ bic r1, r4, #-16777216 @ 0xff000000 │ │ │ │ bic r1, r1, #8388608 @ 0x800000 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ @@ -328144,17 +328144,17 @@ │ │ │ │ lsrne r0, r0, #16 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq ip, r9, r4, asr #8 │ │ │ │ - rsbeq sp, r5, ip, asr r3 │ │ │ │ - rsbeq sp, r5, r0, ror r3 │ │ │ │ + @ instruction: 0x0079c494 │ │ │ │ + rsbeq sp, r5, ip, lsr #7 │ │ │ │ + rsbeq sp, r5, r0, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr ip, [sp, #32] │ │ │ │ ldrb r1, [r0, #2833] @ 0xb11 │ │ │ │ @@ -328177,25 +328177,25 @@ │ │ │ │ lsrne r5, r5, #16 │ │ │ │ lsr r1, r4, #8 │ │ │ │ orr r1, r1, r3, lsl #24 │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ bl 392588 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 393648 │ │ │ │ - bl 758210 │ │ │ │ + bl 758258 │ │ │ │ ldr ip, [pc, #180] @ 393690 │ │ │ │ ldr r2, [pc, #180] @ 393694 │ │ │ │ ldr r1, [pc, #180] @ 393698 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #140 @ 0x8c │ │ │ │ mov r3, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ lsr r3, r4, #6 │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 39363c │ │ │ │ cmp r3, #3 │ │ │ │ bne 393668 │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ @@ -328225,17 +328225,17 @@ │ │ │ │ lsl r2, r5, #16 │ │ │ │ lsr r2, r2, #16 │ │ │ │ and r1, r4, #127 @ 0x7f │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ - rsbseq ip, r9, ip, lsr #6 │ │ │ │ - rsbeq sp, r5, r4, asr #4 │ │ │ │ - rsbeq sp, r5, ip, asr r2 │ │ │ │ + rsbseq ip, r9, ip, ror r3 │ │ │ │ + @ instruction: 0x0065d294 │ │ │ │ + rsbeq sp, r5, ip, lsr #5 │ │ │ │ │ │ │ │ 0039369c : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003936a0 : │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -328248,18 +328248,18 @@ │ │ │ │ ldr r1, [pc, #32] @ 3936d8 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ str ip, [sp] │ │ │ │ - b 99baa8 │ │ │ │ - rsbeq r8, r6, ip, asr #27 │ │ │ │ - rsbseq ip, r9, r0, lsr #6 │ │ │ │ - rsbeq r8, r6, r4, lsr #27 │ │ │ │ + b 99baf0 │ │ │ │ + rsbeq r8, r6, ip, lsl lr │ │ │ │ + rsbseq ip, r9, r0, ror r3 │ │ │ │ + strdeq r8, [r6], #-212 @ 0xffffff2c @ │ │ │ │ │ │ │ │ 003936dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #72] @ 39373c │ │ │ │ @@ -328269,26 +328269,26 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #62 @ 0x3e │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrsbeq ip, [r9], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbeq r8, r6, r4, lsl #27 │ │ │ │ - rsbeq r8, r6, ip, asr sp │ │ │ │ + rsbseq ip, r9, ip, lsr #6 │ │ │ │ + ldrdeq r8, [r6], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq r8, r6, ip, lsr #27 │ │ │ │ │ │ │ │ 00393748 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #72] @ 3937a8 │ │ │ │ @@ -328298,58 +328298,58 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #68 @ 0x44 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq ip, r9, r0, ror r2 │ │ │ │ - rsbeq r8, r6, r8, lsl sp │ │ │ │ - strdeq r8, [r6], #-192 @ 0xffffff40 @ │ │ │ │ + rsbseq ip, r9, r0, asr #5 │ │ │ │ + rsbeq r8, r6, r8, ror #26 │ │ │ │ + rsbeq r8, r6, r0, asr #26 │ │ │ │ │ │ │ │ 003937b4 : │ │ │ │ ldr r3, [pc, #36] @ 3937e0 │ │ │ │ ldr ip, [pc, #36] @ 3937e4 │ │ │ │ ldr r1, [pc, #36] @ 3937e8 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ str ip, [sp] │ │ │ │ - b 99baa8 │ │ │ │ - rsbseq ip, r9, ip, lsl r2 │ │ │ │ - strheq r8, [r6], #-204 @ 0xffffff34 @ │ │ │ │ - @ instruction: 0x00668c98 │ │ │ │ + b 99baf0 │ │ │ │ + rsbseq ip, r9, ip, ror #4 │ │ │ │ + rsbeq r8, r6, ip, lsl #26 │ │ │ │ + rsbeq r8, r6, r8, ror #25 │ │ │ │ │ │ │ │ 003937ec : │ │ │ │ ldr r3, [pc, #36] @ 393818 │ │ │ │ ldr ip, [pc, #36] @ 39381c │ │ │ │ ldr r1, [pc, #36] @ 393820 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ mov r2, #93 @ 0x5d │ │ │ │ str ip, [sp] │ │ │ │ - b 99baa8 │ │ │ │ - rsbseq ip, r9, r4, ror #3 │ │ │ │ - rsbeq r8, r6, r4, lsl #25 │ │ │ │ - rsbeq r8, r6, r0, ror #24 │ │ │ │ + b 99baf0 │ │ │ │ + rsbseq ip, r9, r4, lsr r2 │ │ │ │ + ldrdeq r8, [r6], #-196 @ 0xffffff3c @ │ │ │ │ + strheq r8, [r6], #-192 @ 0xffffff40 @ │ │ │ │ │ │ │ │ 00393824 : │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 0039382c : │ │ │ │ mvn r0, #0 │ │ │ │ @@ -328361,15 +328361,15 @@ │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00393840 : │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 393854 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757664 │ │ │ │ + b 7576ac │ │ │ │ addeq lr, r3, r4, ror #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr lr, [sp, #24] │ │ │ │ mov r4, r0 │ │ │ │ @@ -328462,27 +328462,27 @@ │ │ │ │ mov r2, #212 @ 0xd4 │ │ │ │ blx r3 │ │ │ │ mov r0, r5 │ │ │ │ mov r2, #214 @ 0xd6 │ │ │ │ mov r1, r7 │ │ │ │ ldr r5, [r4, #2008] @ 0x7d8 │ │ │ │ mov r6, #0 │ │ │ │ - bl 993b74 │ │ │ │ + bl 993bbc │ │ │ │ b 3938e4 │ │ │ │ ldr r5, [r4, #2004] @ 0x7d4 │ │ │ │ mov r6, #0 │ │ │ │ b 3938e4 │ │ │ │ ldr r5, [pc, #24] @ 393a18 │ │ │ │ mov r6, #0 │ │ │ │ b 3938e4 │ │ │ │ addseq r7, r1, r8, ror r5 │ │ │ │ - rsbseq ip, r9, r8, asr r1 │ │ │ │ - rsbseq ip, r9, r5, asr r1 │ │ │ │ + rsbseq ip, r9, r8, lsr #3 │ │ │ │ + rsbseq ip, r9, r5, lsr #3 │ │ │ │ andeq r2, r0, r0, asr lr │ │ │ │ - strdeq r8, [r6], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq r8, r6, r0, asr #22 │ │ │ │ smlatteq r0, sp, r0, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #304] @ 393b64 │ │ │ │ ldr r3, [pc, #304] @ 393b68 │ │ │ │ @@ -328492,15 +328492,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ mov r8, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r5, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r5 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r8, #100] @ 0x64 │ │ │ │ strb r5, [r0, #61] @ 0x3d │ │ │ │ @@ -328524,56 +328524,56 @@ │ │ │ │ mov r1, r6 │ │ │ │ add r5, r4, #1904 @ 0x770 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, r0, #8 │ │ │ │ ldr r3, [pc, #156] @ 393b74 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ - bl 9b51fc │ │ │ │ + bl 9b5244 │ │ │ │ add r0, r5, #12 │ │ │ │ - bl 993680 │ │ │ │ + bl 9936c8 │ │ │ │ add r0, r4, #1936 @ 0x790 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 99402c │ │ │ │ + bl 994074 │ │ │ │ ldr r2, [pc, #124] @ 393b78 │ │ │ │ mov r1, r7 │ │ │ │ add r0, r5, #8 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ str r6, [sp] │ │ │ │ - bl 994e18 │ │ │ │ + bl 994e60 │ │ │ │ ldr r2, [pc, #100] @ 393b7c │ │ │ │ ldr r3, [pc, #100] @ 393b80 │ │ │ │ add r5, r4, #1744 @ 0x6d0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #1048576 @ 0x100000 │ │ │ │ mov r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ strd r0, [sp, #8] │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r5 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ - bl 7067cc │ │ │ │ + bl 706814 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 41d400 │ │ │ │ - rsbeq r8, r6, r8, ror sl │ │ │ │ - @ instruction: 0x0079c09c │ │ │ │ - rsbeq r8, r6, r0, ror #20 │ │ │ │ + rsbeq r8, r6, r8, asr #21 │ │ │ │ + rsbseq ip, r9, ip, ror #1 │ │ │ │ + strheq r8, [r6], #-160 @ 0xffffff60 @ │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ addeq lr, r3, r8, lsl #14 │ │ │ │ - rsbeq r8, r6, r0, lsr #19 │ │ │ │ + strdeq r8, [r6], #-144 @ 0xffffff70 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #172] @ 393c48 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -328581,25 +328581,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #156] @ 393c4c │ │ │ │ ldr r1, [pc, #156] @ 393c50 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #136] @ 393c54 │ │ │ │ ldr r1, [pc, #136] @ 393c58 │ │ │ │ add r4, r4, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #104] @ 393c5c │ │ │ │ ldr r3, [pc, #104] @ 393c60 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #96] @ 393c64 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ @@ -328615,19 +328615,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq fp, r9, ip, lsr pc │ │ │ │ - rsbeq r7, r4, r4, ror r8 │ │ │ │ - rsbeq pc, r8, ip, ror #21 │ │ │ │ - rsbeq r7, r5, r0, asr #22 │ │ │ │ - rsbeq r0, r5, r8, lsl sp │ │ │ │ + rsbseq fp, r9, ip, lsl #31 │ │ │ │ + rsbeq r7, r4, r4, asr #17 │ │ │ │ + rsbeq pc, r8, ip, lsr fp @ │ │ │ │ + @ instruction: 0x00657b90 │ │ │ │ + rsbeq r0, r5, r8, ror #26 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ andeq r0, r0, r8, lsl r6 │ │ │ │ mvnne r1, r4, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -328700,23 +328700,23 @@ │ │ │ │ ldr r2, [pc, #804] @ 3940ac │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [r6, #2008] @ 0x7d8 │ │ │ │ - bl 9da41c │ │ │ │ + bl 9da464 │ │ │ │ add r0, r6, #1936 @ 0x790 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 994190 │ │ │ │ + bl 9941d8 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #756] @ 3940b0 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 993b74 │ │ │ │ + b 993bbc │ │ │ │ subs r1, r2, #128 @ 0x80 │ │ │ │ sbc r0, r3, #0 │ │ │ │ cmp r1, #25 │ │ │ │ sbcs r0, r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ popcs {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -328760,16 +328760,16 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 4163e4 │ │ │ │ tst r5, #128 @ 0x80 │ │ │ │ add r0, r0, #2000 @ 0x7d0 │ │ │ │ beq 394068 │ │ │ │ mov r1, #128 @ 0x80 │ │ │ │ add r0, r0, #12 │ │ │ │ - bl 9da41c │ │ │ │ - bl 9db128 │ │ │ │ + bl 9da464 │ │ │ │ + bl 9db170 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -328794,23 +328794,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, r5, r6, r7, r8, pc} │ │ │ │ str r5, [r6, #2048] @ 0x800 │ │ │ │ str r7, [r6, #2052] @ 0x804 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b5824 │ │ │ │ + bl 9b586c │ │ │ │ ldr r2, [pc, #408] @ 3940b8 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d9f08 │ │ │ │ + bl 9d9f50 │ │ │ │ adds r2, r0, #100 @ 0x64 │ │ │ │ adc r3, r1, #0 │ │ │ │ add r0, r4, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9b56f0 │ │ │ │ + b 9b5738 │ │ │ │ ldr r3, [r6, #2048] @ 0x800 │ │ │ │ tst r3, #1 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -328881,32 +328881,32 @@ │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r6 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 41d958 │ │ │ │ mvn r1, #128 @ 0x80 │ │ │ │ add r0, r0, #12 │ │ │ │ - bl 9da454 │ │ │ │ + bl 9da49c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r6 │ │ │ │ mov r1, #1 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 41d958 │ │ │ │ addseq r7, r1, ip, ror r1 │ │ │ │ andeq r2, r0, r0, asr lr │ │ │ │ - rsbeq r8, r6, ip, lsr #14 │ │ │ │ + rsbeq r8, r6, ip, ror r7 │ │ │ │ andeq r0, r0, r7, lsl #2 │ │ │ │ andeq r0, r0, fp, lsl #2 │ │ │ │ - ldrheq fp, [r9], #-202 @ 0xffffff36 @ │ │ │ │ + rsbseq fp, r9, sl, lsl #26 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ adds r2, r0, r2 │ │ │ │ adcs ip, r1, r3 │ │ │ │ @@ -328950,51 +328950,51 @@ │ │ │ │ mov r5, #0 │ │ │ │ str r2, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, lr │ │ │ │ mov r3, r1 │ │ │ │ str ip, [sp, #4] │ │ │ │ strd r4, [sp, #8] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 394130 │ │ │ │ addseq r6, r1, r4, lsr sp │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ strdeq r0, [r4], -pc @ │ │ │ │ - rsbeq r8, r6, r8, asr r3 │ │ │ │ + rsbeq r8, r6, r8, lsr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #84] @ 394208 │ │ │ │ ldr r2, [pc, #84] @ 39420c │ │ │ │ ldr r1, [pc, #84] @ 394210 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r1, [pc, #52] @ 394214 │ │ │ │ mvn r6, #-268435456 @ 0xf0000000 │ │ │ │ mov r7, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #3 │ │ │ │ add r2, r0, #6144 @ 0x1800 │ │ │ │ strd r6, [r2, #40] @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ add r2, r2, #40 @ 0x28 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r6, r7, lr} │ │ │ │ - b 75d438 │ │ │ │ - rsbseq fp, r9, ip, lsl r9 │ │ │ │ - rsbeq r8, r6, r8, ror #5 │ │ │ │ - strdeq r8, [r6], #-36 @ 0xffffffdc @ │ │ │ │ - rsbeq r8, r6, ip, lsr #6 │ │ │ │ + b 75d480 │ │ │ │ + rsbseq fp, r9, ip, ror #18 │ │ │ │ + rsbeq r8, r6, r8, lsr r3 │ │ │ │ + rsbeq r8, r6, r4, asr #6 │ │ │ │ + rsbeq r8, r6, ip, ror r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #180] @ 3942e4 │ │ │ │ ldr r3, [pc, #180] @ 3942e8 │ │ │ │ ldr r1, [pc, #180] @ 3942ec │ │ │ │ @@ -329002,15 +329002,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r5 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r6, [pc, #144] @ 3942f0 │ │ │ │ ldr r3, [pc, #144] @ 3942f4 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ add r8, r0, #1904 @ 0x770 │ │ │ │ @@ -329022,33 +329022,33 @@ │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r5 │ │ │ │ add r5, r4, #1936 @ 0x790 │ │ │ │ ldr r2, [pc, #92] @ 3942f8 │ │ │ │ strb r3, [r4, #2000] @ 0x7d0 │ │ │ │ mov r0, r6 │ │ │ │ add r5, r5, #8 │ │ │ │ - bl 993b74 │ │ │ │ + bl 993bbc │ │ │ │ mov r0, r5 │ │ │ │ - bl 994190 │ │ │ │ + bl 9941d8 │ │ │ │ add r0, r8, #8 │ │ │ │ - bl 9952b0 │ │ │ │ + bl 9952f8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 994134 │ │ │ │ + bl 99417c │ │ │ │ mov r0, r6 │ │ │ │ - bl 9936d8 │ │ │ │ + bl 993720 │ │ │ │ add r0, r4, #2048 @ 0x800 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 9b52d8 │ │ │ │ + bl 9b5320 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 415f04 │ │ │ │ - rsbeq r8, r6, r0, ror r2 │ │ │ │ - @ instruction: 0x0079b89c │ │ │ │ - rsbeq r8, r6, ip, ror #4 │ │ │ │ + rsbeq r8, r6, r0, asr #5 │ │ │ │ + rsbseq fp, r9, ip, ror #17 │ │ │ │ + strheq r8, [r6], #-44 @ 0xffffffd4 @ │ │ │ │ @ instruction: 0x00916bbc │ │ │ │ andeq r2, r0, r0, asr lr │ │ │ │ andeq r0, r0, lr, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -329094,15 +329094,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 39446c │ │ │ │ ldr r1, [pc, #272] @ 3944c8 │ │ │ │ ldr r4, [r5, #2008] @ 0x7d8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #340 @ 0x154 │ │ │ │ mov r0, r6 │ │ │ │ - bl 993b74 │ │ │ │ + bl 993bbc │ │ │ │ cmp r4, #0 │ │ │ │ beq 3943e0 │ │ │ │ mov r3, r4 │ │ │ │ subs r4, r4, #1 │ │ │ │ mul sl, r3, sl │ │ │ │ bne 3943d0 │ │ │ │ ldr r3, [sp] │ │ │ │ @@ -329113,19 +329113,19 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #208] @ 3944d0 │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #204] @ 3944d4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str sl, [r5, #2008] @ 0x7d8 │ │ │ │ - bl 993b74 │ │ │ │ + bl 993bbc │ │ │ │ mvn r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9da454 │ │ │ │ - bl 9db128 │ │ │ │ + bl 9da49c │ │ │ │ + bl 9db170 │ │ │ │ ldr r3, [r7] │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ beq 39434c │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #360 @ 0x168 │ │ │ │ bl 514b6c │ │ │ │ ldr r3, [r5, #2016] @ 0x7e0 │ │ │ │ @@ -329140,38 +329140,38 @@ │ │ │ │ bl 41d958 │ │ │ │ bl 514c10 │ │ │ │ b 39434c │ │ │ │ ldr r1, [pc, #100] @ 3944d8 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #96] @ 3944dc │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 993b74 │ │ │ │ + bl 993bbc │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 4163e4 │ │ │ │ b 394464 │ │ │ │ addseq r6, r1, r8, lsl #22 │ │ │ │ andeq r2, r0, r0, asr lr │ │ │ │ - rsbeq r8, r6, r8, ror #2 │ │ │ │ - rsbeq r8, r6, r8, ror r1 │ │ │ │ + strheq r8, [r6], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbeq r8, r6, r8, asr #3 │ │ │ │ andeq r0, r0, fp, asr #2 │ │ │ │ andeq r1, r0, r0, asr #18 │ │ │ │ - strdeq r8, [r6], #-0 @ │ │ │ │ - strheq r8, [r6], #-8 @ │ │ │ │ + rsbeq r8, r6, r0, asr #2 │ │ │ │ + rsbeq r8, r6, r8, lsl #2 │ │ │ │ andeq r0, r0, pc, asr r1 │ │ │ │ andeq r0, r0, r1, ror #2 │ │ │ │ - rsbeq r8, r6, r0, lsr r0 │ │ │ │ + rsbeq r8, r6, r0, lsl #1 │ │ │ │ andeq r0, r0, pc, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r3, [r0, #2048] @ 0x800 │ │ │ │ ldr r5, [pc, #548] @ 394720 │ │ │ │ @@ -329212,15 +329212,15 @@ │ │ │ │ strb r2, [sp, #44] @ 0x2c │ │ │ │ ldm r1, {r0, r1} │ │ │ │ add ip, sp, #32 │ │ │ │ add r5, sp, #48 @ 0x30 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ ldrd sl, [r6, #-8] │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #0 │ │ │ │ strd sl, [sp, #16] │ │ │ │ strb r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add ip, sp, #56 @ 0x38 │ │ │ │ @@ -329230,15 +329230,15 @@ │ │ │ │ add r1, r1, r7 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldm ip, {r0, r1} │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r4, #424 @ 0x1a8 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr r3, [r4, #2048] @ 0x800 │ │ │ │ bic r2, r3, #1 │ │ │ │ tst r3, #4 │ │ │ │ str r2, [r4, #2048] @ 0x800 │ │ │ │ beq 39462c │ │ │ │ ldr r3, [r4, #2016] @ 0x7e0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -329287,40 +329287,40 @@ │ │ │ │ strb r3, [sp, #44] @ 0x2c │ │ │ │ ldm r1, {r0, r1} │ │ │ │ add r2, sp, #32 │ │ │ │ add r5, sp, #48 @ 0x30 │ │ │ │ ldrd sl, [r6, #-8] │ │ │ │ stm r2, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ mov r3, #1 │ │ │ │ strd sl, [sp, #16] │ │ │ │ strb r3, [sp, #52] @ 0x34 │ │ │ │ b 3945b0 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 41d958 │ │ │ │ ldr r0, [pc, #48] @ 394728 │ │ │ │ str r9, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 39456c │ │ │ │ ldr r0, [pc, #28] @ 39472c │ │ │ │ str r9, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 394698 │ │ │ │ addseq r6, r1, ip, lsl r9 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ - rsbeq r7, r6, r4, lsr #28 │ │ │ │ - rsbeq r7, r6, ip, lsl #28 │ │ │ │ + rsbeq r7, r6, r4, ror lr │ │ │ │ + rsbeq r7, r6, ip, asr lr │ │ │ │ ldr r1, [sp] │ │ │ │ orr r2, r2, r3 │ │ │ │ cmp r1, #16 │ │ │ │ cmpeq r2, #0 │ │ │ │ moveq r1, #1 │ │ │ │ movne r1, #0 │ │ │ │ bne 394758 │ │ │ │ @@ -329332,15 +329332,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #8] @ 394780 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757688 │ │ │ │ + b 7576d0 │ │ │ │ addeq sp, r3, ip, lsl fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #168] @ 394844 │ │ │ │ ldr r2, [pc, #168] @ 394848 │ │ │ │ @@ -329348,25 +329348,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #136] @ 394850 │ │ │ │ ldr r1, [pc, #136] @ 394854 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r3, [pc, #104] @ 394858 │ │ │ │ ldr r1, [pc, #104] @ 39485c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ ldr r2, [pc, #92] @ 394860 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ @@ -329382,19 +329382,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq fp, r9, ip, asr r3 │ │ │ │ - rsbeq r6, r4, r8, ror ip │ │ │ │ - strdeq lr, [r8], #-228 @ 0xffffff1c @ │ │ │ │ - rsbeq r6, r4, r4, ror ip │ │ │ │ - rsbeq r6, r4, ip, lsl #25 │ │ │ │ + rsbseq fp, r9, ip, lsr #7 │ │ │ │ + rsbeq r6, r4, r8, asr #25 │ │ │ │ + rsbeq lr, r8, r4, asr #30 │ │ │ │ + rsbeq r6, r4, r4, asr #25 │ │ │ │ + ldrdeq r6, [r4], #-204 @ 0xffffff34 @ │ │ │ │ addeq sp, r3, r4, lsr #21 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -329404,15 +329404,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ mov r3, #21 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #14 │ │ │ │ mov r4, r0 │ │ │ │ strb r1, [r4, #96] @ 0x60 │ │ │ │ add r0, r0, #106 @ 0x6a │ │ │ │ bl 255340 │ │ │ │ mov r3, #1 │ │ │ │ @@ -329421,17 +329421,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq fp, r9, r0, lsl #5 │ │ │ │ - strheq r7, [r6], #-196 @ 0xffffff3c @ │ │ │ │ - rsbeq r7, r6, r4, lsr sp │ │ │ │ + ldrsbeq fp, [r9], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq r7, r6, r4, lsl #26 │ │ │ │ + rsbeq r7, r6, r4, lsl #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #400] @ 394a94 │ │ │ │ ldr r8, [pc, #400] @ 394a98 │ │ │ │ ldr r7, [pc, #400] @ 394a9c │ │ │ │ @@ -329441,30 +329441,30 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r3, #21 │ │ │ │ mov r2, r8 │ │ │ │ mov r6, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r7 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r9, r0 │ │ │ │ bl 4145f8 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r7 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #336] @ 394aa0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 75c30c │ │ │ │ + bl 75c354 │ │ │ │ cmp r0, #0 │ │ │ │ beq 394a44 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #21 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ cmp r0, #0 │ │ │ │ beq 394a44 │ │ │ │ cmp r5, #0 │ │ │ │ beq 39498c │ │ │ │ ldrb r3, [r5, #796] @ 0x31c │ │ │ │ cmp r3, #0 │ │ │ │ bne 3949dc │ │ │ │ @@ -329476,15 +329476,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ mov r0, r6 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ @@ -329522,40 +329522,40 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #49 @ 0x31 │ │ │ │ mov r0, r6 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - ldrsheq fp, [r9], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbeq r7, r6, r4, lsr ip │ │ │ │ - strheq r7, [r6], #-204 @ 0xffffff34 @ │ │ │ │ - rsbeq r8, lr, r4, lsr #21 │ │ │ │ - rsbseq fp, r9, ip, asr r1 │ │ │ │ - rsbeq r7, r6, r0, lsr ip │ │ │ │ - rsbeq r7, r6, r4, lsl #24 │ │ │ │ - rsbeq r7, r6, r0, asr #23 │ │ │ │ - rsbeq r7, r6, r8, asr #23 │ │ │ │ + rsbseq fp, r9, r8, asr #4 │ │ │ │ + rsbeq r7, r6, r4, lsl #25 │ │ │ │ + rsbeq r7, r6, ip, lsl #26 │ │ │ │ + strdeq r8, [lr], #-164 @ 0xffffff5c @ │ │ │ │ + rsbseq fp, r9, ip, lsr #3 │ │ │ │ + rsbeq r7, r6, r0, lsl #25 │ │ │ │ + rsbeq r7, r6, r4, asr ip │ │ │ │ + rsbeq r7, r6, r0, lsl ip │ │ │ │ + rsbeq r7, r6, r8, lsl ip │ │ │ │ @ instruction: 0xfffffd2c │ │ │ │ adceq lr, r0, ip, lsr sl │ │ │ │ - rsbseq fp, r9, r4, lsr #1 │ │ │ │ + ldrsheq fp, [r9], #-4 @ │ │ │ │ + rsbeq r7, r6, r8, asr #23 │ │ │ │ rsbeq r7, r6, r8, ror fp │ │ │ │ - rsbeq r7, r6, r8, lsr #22 │ │ │ │ - rsbeq r7, r6, r8, lsl #22 │ │ │ │ + rsbeq r7, r6, r8, asr fp │ │ │ │ ldr r0, [pc, #4] @ 394adc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757664 │ │ │ │ + b 7576ac │ │ │ │ addeq sp, r3, r8, lsr #16 │ │ │ │ ldr r3, [r0, #2084] @ 0x824 │ │ │ │ cmn r3, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ @@ -329590,15 +329590,15 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldrb ip, [r1, #24] │ │ │ │ str ip, [sp, #4] │ │ │ │ ldr r1, [r1, #20] │ │ │ │ str r1, [sp] │ │ │ │ - bl 70d650 │ │ │ │ + bl 70d698 │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [r4, #2084] @ 0x824 │ │ │ │ add sp, sp, #24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -329637,15 +329637,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 990ba8 │ │ │ │ + bl 990bf0 │ │ │ │ b 394c0c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #804] @ 394f84 │ │ │ │ ldr r2, [pc, #804] @ 394f88 │ │ │ │ @@ -329653,15 +329653,15 @@ │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #98 @ 0x62 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r8, [pc, #772] @ 394f90 │ │ │ │ ldr ip, [pc, #772] @ 394f94 │ │ │ │ ldr lr, [r4, #100] @ 0x64 │ │ │ │ add ip, pc, ip │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, #0 │ │ │ │ mov r6, #4096 @ 0x1000 │ │ │ │ @@ -329674,28 +329674,28 @@ │ │ │ │ mov r7, #0 │ │ │ │ add r9, r0, #1744 @ 0x6d0 │ │ │ │ mov sl, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ str r9, [sp, #24] │ │ │ │ - bl 7067cc │ │ │ │ + bl 706814 │ │ │ │ ldr r3, [pc, #696] @ 394f98 │ │ │ │ add r2, r8, #100 @ 0x64 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r3, sl, #1904 @ 0x770 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r8, r3 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #28] │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r3, sl │ │ │ │ - bl 7067cc │ │ │ │ + bl 706814 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 41d400 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, r2 │ │ │ │ @@ -329722,15 +329722,15 @@ │ │ │ │ mov r5, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r0, [sl, #2080] @ 0x820 │ │ │ │ mov sl, r0 │ │ │ │ b 394de4 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r4, #4 │ │ │ │ - bl 990a3c │ │ │ │ + bl 990a84 │ │ │ │ cmp r0, #0 │ │ │ │ blt 394f60 │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r5, #6 │ │ │ │ strb r6, [r4, #16] │ │ │ │ beq 394f0c │ │ │ │ ldr r2, [pc, #500] @ 394fac │ │ │ │ @@ -329830,15 +329830,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ stm sp, {r1, r2} │ │ │ │ ldr r2, [pc, #132] @ 394fbc │ │ │ │ add r5, sl, #2096 @ 0x830 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 706780 │ │ │ │ + bl 7067c8 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #12 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ bl 41d400 │ │ │ │ b 394d44 │ │ │ │ ldr r3, [pc, #88] @ 394fc0 │ │ │ │ @@ -329846,32 +329846,32 @@ │ │ │ │ ldr r0, [pc, #88] @ 394fc8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #84] @ 394fcc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - ldrsbeq sl, [r9], #-236 @ 0xffffff14 @ │ │ │ │ - ldrdeq r7, [r6], #-156 @ 0xffffff64 @ │ │ │ │ - strdeq r7, [r6], #-144 @ 0xffffff70 @ │ │ │ │ + rsbseq sl, r9, ip, lsr #30 │ │ │ │ + rsbeq r7, r6, ip, lsr #20 │ │ │ │ + rsbeq r7, r6, r0, asr #20 │ │ │ │ addeq sp, r3, r8, ror #12 │ │ │ │ - ldrdeq r7, [r6], #-156 @ 0xffffff64 @ │ │ │ │ - rsbeq r7, r6, r0, lsr #19 │ │ │ │ - rsbseq lr, r1, ip, asr #26 │ │ │ │ - ldrdeq r7, [r6], #-128 @ 0xffffff80 @ │ │ │ │ - strdeq r0, [r7], #-180 @ 0xffffff4c @ │ │ │ │ - rsbeq r7, r6, r8, lsl r9 │ │ │ │ + rsbeq r7, r6, ip, lsr #20 │ │ │ │ + strdeq r7, [r6], #-144 @ 0xffffff70 @ │ │ │ │ + @ instruction: 0x0071ed9c │ │ │ │ + rsbeq r7, r6, r0, lsr #18 │ │ │ │ + rsbeq r0, r7, r4, asr #24 │ │ │ │ + rsbeq r7, r6, r8, ror #18 │ │ │ │ bge fee3fa60 <__bss_end__@@Base+0xfe076dc8> │ │ │ │ addeq sp, r3, r0, asr #10 │ │ │ │ - rsbeq r7, r6, ip, asr r8 │ │ │ │ - rsbeq r7, r6, r4, ror #14 │ │ │ │ - rsbeq r7, r6, r4, asr r7 │ │ │ │ - ldrsbeq sl, [r9], #-184 @ 0xffffff48 @ │ │ │ │ - ldrdeq r7, [r6], #-100 @ 0xffffff9c @ │ │ │ │ - @ instruction: 0x0070ab90 │ │ │ │ + rsbeq r7, r6, ip, lsr #17 │ │ │ │ + strheq r7, [r6], #-116 @ 0xffffff8c @ │ │ │ │ + rsbeq r7, r6, r4, lsr #15 │ │ │ │ + rsbseq sl, r9, r8, lsr #24 │ │ │ │ + rsbeq r7, r6, r4, lsr #14 │ │ │ │ + rsbseq sl, r0, r0, ror #23 │ │ │ │ andeq r0, r0, r7, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #196] @ 3950ac │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -329880,25 +329880,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #180] @ 3950b0 │ │ │ │ ldr r1, [pc, #180] @ 3950b4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #160] @ 3950b8 │ │ │ │ ldr r1, [pc, #160] @ 3950bc │ │ │ │ add r5, r5, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #128] @ 3950c0 │ │ │ │ ldr r3, [pc, #128] @ 3950c4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #120] @ 3950c8 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ @@ -329912,31 +329912,31 @@ │ │ │ │ ldr r1, [pc, #88] @ 3950d0 │ │ │ │ add r2, pc, r2 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ - bl 75165c │ │ │ │ + bl 7516a4 │ │ │ │ ldr r1, [pc, #60] @ 3950d4 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74f8b8 │ │ │ │ - rsbseq sl, r9, ip, asr fp │ │ │ │ - rsbeq r6, r4, r8, lsr #8 │ │ │ │ - rsbeq lr, r8, r0, lsr #13 │ │ │ │ - strdeq r6, [r5], #-100 @ 0xffffff9c @ │ │ │ │ - rsbeq pc, r4, ip, asr #17 │ │ │ │ + b 74f900 │ │ │ │ + rsbseq sl, r9, ip, lsr #23 │ │ │ │ + rsbeq r6, r4, r8, ror r4 │ │ │ │ + strdeq lr, [r8], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq r6, r5, r4, asr #14 │ │ │ │ + rsbeq pc, r4, ip, lsl r9 @ │ │ │ │ @ instruction: 0xfffffc00 │ │ │ │ andeq r0, r0, r0, asr #4 │ │ │ │ andeq r1, r5, r6, lsr fp │ │ │ │ - rsbeq r7, r6, r8, asr #12 │ │ │ │ + @ instruction: 0x00667698 │ │ │ │ andeq r0, r0, r4, asr #7 │ │ │ │ addeq r7, pc, r8, ror r5 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ @@ -329945,28 +329945,28 @@ │ │ │ │ str r5, [r3, #12] │ │ │ │ ldrb r3, [r0, #16] │ │ │ │ cmp r3, r5 │ │ │ │ beq 395148 │ │ │ │ add r6, r0, #4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 990ba8 │ │ │ │ + bl 990bf0 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ ldr r2, [r3, #4] │ │ │ │ str r6, [sp, #16] │ │ │ │ ldrb r1, [r4, #24] │ │ │ │ ldrb r3, [r3, #8] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [r4, #20] │ │ │ │ ldr r0, [r4] │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp] │ │ │ │ - bl 70d424 │ │ │ │ + bl 70d46c │ │ │ │ add sp, sp, #24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -330053,15 +330053,15 @@ │ │ │ │ ldr r1, [pc, #124] @ 395328 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #98 @ 0x62 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ bl 394ae0 │ │ │ │ b 3952e8 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ bl 253810 │ │ │ │ @@ -330069,25 +330069,25 @@ │ │ │ │ beq 395310 │ │ │ │ ldr r0, [r5, #2080] @ 0x820 │ │ │ │ add r0, r0, r4 │ │ │ │ ldrb r3, [r0, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3952d4 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 990908 │ │ │ │ + bl 990950 │ │ │ │ ldr r0, [r5, #2080] @ 0x820 │ │ │ │ add r0, r0, r4 │ │ │ │ b 3952d4 │ │ │ │ ldr r0, [r5, #2080] @ 0x820 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 253810 │ │ │ │ - @ instruction: 0x0079a898 │ │ │ │ - @ instruction: 0x00667398 │ │ │ │ - rsbeq r7, r6, ip, lsr #7 │ │ │ │ + rsbseq sl, r9, r8, ror #17 │ │ │ │ + rsbeq r7, r6, r8, ror #7 │ │ │ │ + strdeq r7, [r6], #-60 @ 0xffffffc4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ orrs r1, r2, r3 │ │ │ │ ldr r6, [sp, #16] │ │ │ │ ldr r5, [sp, #20] │ │ │ │ @@ -330166,15 +330166,15 @@ │ │ │ │ ldr r1, [pc, #176] @ 395520 │ │ │ │ sub sp, sp, #24 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #98 @ 0x62 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r3, [r0, #2084] @ 0x824 │ │ │ │ cmn r3, #1 │ │ │ │ beq 3954bc │ │ │ │ ldr r2, [r0, #2080] @ 0x820 │ │ │ │ add r3, r3, r3, lsl #3 │ │ │ │ add r1, r2, r3, lsl #2 │ │ │ │ mov r4, r0 │ │ │ │ @@ -330201,22 +330201,22 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldrb ip, [r1, #24] │ │ │ │ str ip, [sp, #4] │ │ │ │ ldr r1, [r1, #20] │ │ │ │ str r1, [sp] │ │ │ │ - bl 70d650 │ │ │ │ + bl 70d698 │ │ │ │ b 3954b4 │ │ │ │ - ldrsbeq sl, [r9], #-100 @ 0xffffff9c @ │ │ │ │ - ldrdeq r7, [r6], #-16 @ │ │ │ │ - rsbeq r7, r6, r4, ror #3 │ │ │ │ + rsbseq sl, r9, r4, lsr #14 │ │ │ │ + rsbeq r7, r6, r0, lsr #4 │ │ │ │ + rsbeq r7, r6, r4, lsr r2 │ │ │ │ ldr r0, [pc, #4] @ 395530 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757664 │ │ │ │ + b 7576ac │ │ │ │ addeq ip, r3, ip, ror lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #328] @ 395694 │ │ │ │ ldr r2, [pc, #328] @ 395698 │ │ │ │ @@ -330224,15 +330224,15 @@ │ │ │ │ ldr r1, [pc, #324] @ 39569c │ │ │ │ sub sp, sp, #16 │ │ │ │ add r6, pc, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #18 │ │ │ │ add r1, pc, r1 │ │ │ │ str r6, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r2, [r0, #928] @ 0x3a0 │ │ │ │ ldr ip, [r0, #932] @ 0x3a4 │ │ │ │ orrs r3, r2, ip │ │ │ │ beq 395628 │ │ │ │ ldr lr, [r0, #924] @ 0x39c │ │ │ │ mov r4, r0 │ │ │ │ cmp lr, #0 │ │ │ │ @@ -330255,39 +330255,39 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp, #12] │ │ │ │ str lr, [sp] │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ - bl 7067cc │ │ │ │ + bl 706814 │ │ │ │ ldr ip, [pc, #176] @ 3956a4 │ │ │ │ ldr r2, [pc, #176] @ 3956a8 │ │ │ │ ldr r1, [pc, #176] @ 3956ac │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 34008c │ │ │ │ ldr ip, [pc, #128] @ 3956b0 │ │ │ │ ldr r1, [pc, #128] @ 3956b4 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r6, #24 │ │ │ │ mov r2, #57 @ 0x39 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -330296,54 +330296,54 @@ │ │ │ │ ldr r1, [pc, #68] @ 3956bc │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r6, #24 │ │ │ │ mov r2, #62 @ 0x3e │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 39564c │ │ │ │ - rsbseq sl, r9, r4, lsr r6 │ │ │ │ - rsbeq r7, r6, r4, lsl #3 │ │ │ │ - @ instruction: 0x00667198 │ │ │ │ + rsbseq sl, r9, r4, lsl #13 │ │ │ │ + ldrdeq r7, [r6], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq r7, r6, r8, ror #3 │ │ │ │ ldrdeq ip, [r3], r8 │ │ │ │ - @ instruction: 0x0079a594 │ │ │ │ - rsbeq r9, r5, r0 │ │ │ │ - rsbeq r9, r5, r4, lsl r0 │ │ │ │ - strdeq r7, [r6], #-4 @ │ │ │ │ - rsbeq r7, r6, r0, ror #1 │ │ │ │ - ldrdeq r7, [r6], #-8 @ │ │ │ │ - @ instruction: 0x0066709c │ │ │ │ + rsbseq sl, r9, r4, ror #11 │ │ │ │ + rsbeq r9, r5, r0, asr r0 │ │ │ │ + rsbeq r9, r5, r4, rrx │ │ │ │ + rsbeq r7, r6, r4, asr #2 │ │ │ │ + rsbeq r7, r6, r0, lsr r1 │ │ │ │ + rsbeq r7, r6, r8, lsr #2 │ │ │ │ + rsbeq r7, r6, ip, ror #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 395720 │ │ │ │ ldr r2, [pc, #72] @ 395724 │ │ │ │ ldr r1, [pc, #72] @ 395728 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r3, [pc, #40] @ 39572c │ │ │ │ ldr r1, [pc, #40] @ 395730 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74f8b8 │ │ │ │ - ldrheq sl, [r9], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbeq r5, r4, ip, lsr sp │ │ │ │ - strheq sp, [r8], #-248 @ 0xffffff08 @ │ │ │ │ + b 74f900 │ │ │ │ + rsbseq sl, r9, r0, lsl #10 │ │ │ │ + rsbeq r5, r4, ip, lsl #27 │ │ │ │ + rsbeq lr, r8, r8 │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ addeq r6, pc, r8, lsr pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #164] @ 3957f0 │ │ │ │ @@ -330354,15 +330354,15 @@ │ │ │ │ ldr r1, [pc, #148] @ 3957f4 │ │ │ │ ldr r2, [pc, #148] @ 3957f8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r4, [pc, #144] @ 3957fc │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #18 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r1, [pc, #128] @ 395800 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r1] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ bne 3957b0 │ │ │ │ mov r0, #0 │ │ │ │ @@ -330376,29 +330376,29 @@ │ │ │ │ ldr r3, [r0, #920] @ 0x398 │ │ │ │ ldr r1, [r0, #924] @ 0x39c │ │ │ │ ldr r0, [pc, #68] @ 395804 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq sl, r9, r0, asr #8 │ │ │ │ - @ instruction: 0x00666f9c │ │ │ │ - rsbeq r6, r6, r4, ror pc │ │ │ │ + @ instruction: 0x0079a490 │ │ │ │ + rsbeq r6, r6, ip, ror #31 │ │ │ │ + rsbeq r6, r6, r4, asr #31 │ │ │ │ addseq r5, r1, r0, lsr #13 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ - rsbeq r6, r6, ip, lsr #31 │ │ │ │ + strdeq r6, [r6], #-252 @ 0xffffff04 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r1, [pc, #180] @ 3958d4 │ │ │ │ sub sp, sp, #28 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -330407,15 +330407,15 @@ │ │ │ │ ldr r1, [pc, #164] @ 3958d8 │ │ │ │ ldr r2, [pc, #164] @ 3958dc │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r4, [pc, #160] @ 3958e0 │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #18 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r1, [pc, #144] @ 3958e4 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r1] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ bne 395884 │ │ │ │ add sp, sp, #28 │ │ │ │ @@ -330433,29 +330433,29 @@ │ │ │ │ ldr r0, [pc, #76] @ 3958e8 │ │ │ │ ldrd r6, [sp, #48] @ 0x30 │ │ │ │ lsl ip, r2, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r6, [sp, #16] │ │ │ │ str r5, [sp, #4] │ │ │ │ str ip, [sp, #8] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq sl, r9, ip, ror #6 │ │ │ │ - rsbeq r6, r6, r8, asr #29 │ │ │ │ - rsbeq r6, r6, r0, lsr #29 │ │ │ │ + ldrheq sl, [r9], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbeq r6, r6, r8, lsl pc │ │ │ │ + strdeq r6, [r6], #-224 @ 0xffffff20 @ │ │ │ │ addseq r5, r1, ip, asr #11 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ - rsbeq r6, r6, r8, lsl #30 │ │ │ │ + rsbeq r6, r6, r8, asr pc │ │ │ │ ldrb r0, [r0, #168] @ 0xa8 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -330497,21 +330497,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ b 522efc │ │ │ │ pop {r4, lr} │ │ │ │ b 522940 │ │ │ │ ldr r0, [pc, #28] @ 3959c8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 395978 │ │ │ │ addseq r5, r1, r8, lsl #10 │ │ │ │ adceq sp, r0, ip, lsr fp │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq sp, [r0], ip @ │ │ │ │ - rsbeq r6, r6, r8, asr #28 │ │ │ │ + @ instruction: 0x00666e98 │ │ │ │ │ │ │ │ 003959cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -330520,31 +330520,31 @@ │ │ │ │ mov ip, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #48] @ 395a2c │ │ │ │ mov r3, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 7067cc │ │ │ │ + bl 706814 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - strdeq lr, [r5], #-116 @ 0xffffff8c @ │ │ │ │ + rsbeq lr, r5, r4, asr #16 │ │ │ │ addeq ip, r3, ip, lsl #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 395a48 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757664 │ │ │ │ + b 7576ac │ │ │ │ strdeq ip, [r3], r8 │ │ │ │ orrs r3, r2, r3 │ │ │ │ ldr r3, [pc, #172] @ 395b04 │ │ │ │ push {r4, lr} │ │ │ │ add r3, pc, r3 │ │ │ │ ldr ip, [sp, #8] │ │ │ │ ldr lr, [sp, #12] │ │ │ │ @@ -330574,15 +330574,15 @@ │ │ │ │ ldr r1, [pc, #84] @ 395b1c │ │ │ │ ldr r0, [pc, #84] @ 395b20 │ │ │ │ str ip, [sp, #8] │ │ │ │ str lr, [sp, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9a4324 │ │ │ │ + b 9a436c │ │ │ │ pop {r4, lr} │ │ │ │ mov r0, #8 │ │ │ │ b 5230fc │ │ │ │ pop {r4, lr} │ │ │ │ mov r0, #6 │ │ │ │ b 5230fc │ │ │ │ pop {r4, lr} │ │ │ │ @@ -330590,16 +330590,16 @@ │ │ │ │ b 5229a4 │ │ │ │ addseq r5, r1, r4, asr #7 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ andeq r5, r0, r5, asr r5 │ │ │ │ andeq r7, r0, r7, ror r7 │ │ │ │ andeq r3, r0, r3, lsr r3 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ - rsbseq sl, r9, r4, lsl #2 │ │ │ │ - rsbeq r6, r6, ip, lsr sp │ │ │ │ + rsbseq sl, r9, r4, asr r1 │ │ │ │ + rsbeq r6, r6, ip, lsl #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #144] @ 395bcc │ │ │ │ ldr r6, [pc, #144] @ 395bd0 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -330608,105 +330608,105 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, r4, #20 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #28 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r2, [pc, #104] @ 395bd8 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r5 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ str r6, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r4, r4, #32 │ │ │ │ add r7, r0, #752 @ 0x2f0 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7067cc │ │ │ │ + bl 706814 │ │ │ │ ldr r2, [pc, #56] @ 395bdc │ │ │ │ ldr r1, [pc, #56] @ 395be0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r1, r7 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 34008c │ │ │ │ - @ instruction: 0x0079a098 │ │ │ │ - rsbeq r6, r6, r0, lsl sp │ │ │ │ - rsbeq r6, r6, r0, ror #25 │ │ │ │ + rsbseq sl, r9, r8, ror #1 │ │ │ │ + rsbeq r6, r6, r0, ror #26 │ │ │ │ + rsbeq r6, r6, r0, lsr sp │ │ │ │ addeq ip, r3, r4, asr #17 │ │ │ │ - rsbeq r8, r5, ip, asr sl │ │ │ │ - rsbeq r8, r5, r0, ror sl │ │ │ │ + rsbeq r8, r5, ip, lsr #21 │ │ │ │ + rsbeq r8, r5, r0, asr #21 │ │ │ │ │ │ │ │ 00395be4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [pc, #164] @ 395ca4 │ │ │ │ sub sp, sp, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r9, r1 │ │ │ │ - bl 750c2c │ │ │ │ + bl 750c74 │ │ │ │ ldr r7, [pc, #148] @ 395ca8 │ │ │ │ ldr r6, [pc, #148] @ 395cac │ │ │ │ ldr r5, [pc, #148] @ 395cb0 │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #32 │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #19 │ │ │ │ str r7, [sp] │ │ │ │ ldr r8, [pc, #116] @ 395cb4 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r3, [pc, #104] @ 395cb8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ bl 340544 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r2, sl │ │ │ │ mov r3, r9 │ │ │ │ mov r1, #0 │ │ │ │ bl 33fdc4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - rsbeq r6, r6, r8, asr ip │ │ │ │ - ldrheq r9, [r9], #-252 @ 0xffffff04 @ │ │ │ │ - rsbeq r8, r5, r0, ror #19 │ │ │ │ - strdeq r8, [r5], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq r6, r6, r8, lsr #25 │ │ │ │ + rsbseq sl, r9, ip │ │ │ │ + rsbeq r8, r5, r0, lsr sl │ │ │ │ + rsbeq r8, r5, r4, asr #20 │ │ │ │ addseq r5, r1, r0, ror #3 │ │ │ │ andeq r3, r0, ip, asr r8 │ │ │ │ ldr r0, [pc, #4] @ 395cc8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757664 │ │ │ │ + b 7576ac │ │ │ │ ldrdeq ip, [r3], ip @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #196] @ 395da8 │ │ │ │ ldr r5, [pc, #196] @ 395dac │ │ │ │ @@ -330715,37 +330715,37 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ mov r3, #57 @ 0x39 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r2, [pc, #160] @ 395db4 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ str r7, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ add sl, r0, #752 @ 0x2f0 │ │ │ │ mov r3, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 7067cc │ │ │ │ + bl 706814 │ │ │ │ ldr r2, [pc, #108] @ 395db8 │ │ │ │ ldr r1, [pc, #108] @ 395dbc │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r1, sl │ │ │ │ bl 34008c │ │ │ │ ldr r2, [pc, #76] @ 395dc0 │ │ │ │ add r4, r4, #928 @ 0x3a0 │ │ │ │ mov r0, #-1073741824 @ 0xc0000000 │ │ │ │ mov r1, #-1073741824 @ 0xc0000000 │ │ │ │ mov r3, #256 @ 0x100 │ │ │ │ @@ -330755,20 +330755,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - rsbeq r6, r6, r4, lsr #23 │ │ │ │ - rsbseq r9, r9, r0, lsr pc │ │ │ │ - rsbeq r6, r6, ip, ror #22 │ │ │ │ + strdeq r6, [r6], #-180 @ 0xffffff4c @ │ │ │ │ + rsbseq r9, r9, r0, lsl #31 │ │ │ │ + strheq r6, [r6], #-188 @ 0xffffff44 @ │ │ │ │ addeq ip, r3, r4, lsl #15 │ │ │ │ - strheq r8, [r5], #-132 @ 0xffffff7c @ │ │ │ │ - rsbeq r8, r5, r4, asr #17 │ │ │ │ + rsbeq r8, r5, r4, lsl #18 │ │ │ │ + rsbeq r8, r5, r4, lsl r9 │ │ │ │ andhi r0, r6, r0 │ │ │ │ ldr r1, [pc, #224] @ 395eac │ │ │ │ cmp r2, #13 │ │ │ │ sbcs r3, r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [sp] │ │ │ │ bcc 395e14 │ │ │ │ @@ -330781,15 +330781,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r1, [pc, #176] @ 395eb4 │ │ │ │ ldr r0, [pc, #176] @ 395eb8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #32 │ │ │ │ - b 9a4324 │ │ │ │ + b 9a436c │ │ │ │ ldr ip, [pc, #160] @ 395ebc │ │ │ │ add ip, pc, ip │ │ │ │ cmp r2, #12 │ │ │ │ bhi 395ddc │ │ │ │ ldrsb ip, [ip, r2] │ │ │ │ add pc, pc, ip, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ @@ -330822,17 +330822,17 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ addseq r5, r1, ip, asr #32 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ - rsbseq r9, r9, ip, lsl lr │ │ │ │ - ldrdeq fp, [r5], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbseq r9, r9, ip, ror #27 │ │ │ │ + rsbseq r9, r9, ip, ror #28 │ │ │ │ + rsbeq fp, r5, r0, lsr #8 │ │ │ │ + rsbseq r9, r9, ip, lsr lr │ │ │ │ cmp r2, #13 │ │ │ │ sbcs r3, r3, #0 │ │ │ │ ldr r3, [pc, #240] @ 395fc0 │ │ │ │ add r3, pc, r3 │ │ │ │ bcc 395f00 │ │ │ │ ldr r1, [pc, #232] @ 395fc4 │ │ │ │ ldr r3, [r3, r1] │ │ │ │ @@ -330881,116 +330881,116 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #56] @ 395fcc │ │ │ │ ldr r0, [pc, #56] @ 395fd0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #52 @ 0x34 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ addseq r4, r1, r0, asr pc │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ - rsbseq r9, r9, sp, lsl #26 │ │ │ │ - rsbseq r9, r9, ip, lsl #25 │ │ │ │ - rsbeq r6, r6, ip, lsl #18 │ │ │ │ + rsbseq r9, r9, sp, asr sp │ │ │ │ + ldrsbeq r9, [r9], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq r6, r6, ip, asr r9 │ │ │ │ │ │ │ │ 00395fd4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [pc, #164] @ 396094 │ │ │ │ sub sp, sp, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r9, r1 │ │ │ │ - bl 750c2c │ │ │ │ + bl 750c74 │ │ │ │ ldr r7, [pc, #148] @ 396098 │ │ │ │ ldr r6, [pc, #148] @ 39609c │ │ │ │ ldr r5, [pc, #148] @ 3960a0 │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #16 │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #19 │ │ │ │ str r7, [sp] │ │ │ │ ldr r8, [pc, #116] @ 3960a4 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r3, [pc, #104] @ 3960a8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ bl 340544 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r2, sl │ │ │ │ mov r3, r9 │ │ │ │ mov r1, #0 │ │ │ │ bl 33fdc4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - rsbeq r6, r6, r0, lsr #17 │ │ │ │ - rsbseq r9, r9, r8, lsl ip │ │ │ │ - strdeq r8, [r5], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbeq r8, r5, r4, lsl #12 │ │ │ │ + strdeq r6, [r6], #-128 @ 0xffffff80 @ │ │ │ │ + rsbseq r9, r9, r8, ror #24 │ │ │ │ + rsbeq r8, r5, r0, asr #12 │ │ │ │ + rsbeq r8, r5, r4, asr r6 │ │ │ │ @ instruction: 0x00914df0 │ │ │ │ andeq r3, r0, ip, asr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldr r0, [pc, #4] @ 3960bc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757664 │ │ │ │ + b 7576ac │ │ │ │ addeq ip, r3, ip, asr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 396124 │ │ │ │ ldr r2, [pc, #76] @ 396128 │ │ │ │ ldr r1, [pc, #76] @ 39612c │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r1, [pc, #48] @ 396130 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 75165c │ │ │ │ + bl 7516a4 │ │ │ │ ldr r1, [pc, #36] @ 396134 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 74f8b8 │ │ │ │ - rsbseq r9, r9, ip, asr #23 │ │ │ │ - rsbeq r5, r4, r0, asr #6 │ │ │ │ - strheq sp, [r8], #-84 @ 0xffffffac @ │ │ │ │ + b 74f900 │ │ │ │ + rsbseq r9, r9, ip, lsl ip │ │ │ │ + @ instruction: 0x00645390 │ │ │ │ + rsbeq sp, r8, r4, lsl #12 │ │ │ │ andeq r0, r0, ip, lsl r4 │ │ │ │ umulleq r6, pc, r0, r5 @ │ │ │ │ ldr r3, [r0, #944] @ 0x3b0 │ │ │ │ tst r3, #12288 @ 0x3000 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -330998,35 +330998,35 @@ │ │ │ │ bxeq lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b5824 │ │ │ │ + bl 9b586c │ │ │ │ ldr r3, [r4, #928] @ 0x3a0 │ │ │ │ ldr r2, [r4, #936] @ 0x3a8 │ │ │ │ ldr ip, [r4, #932] @ 0x3a4 │ │ │ │ mov r6, #0 │ │ │ │ add r8, r4, #928 @ 0x3a0 │ │ │ │ subs r3, r0, r3 │ │ │ │ mov r5, r0 │ │ │ │ umull r9, r0, r2, r3 │ │ │ │ sbc ip, r1, ip │ │ │ │ mov r7, r1 │ │ │ │ mov r1, r6 │ │ │ │ umlal r0, r1, ip, r2 │ │ │ │ add r3, pc, #80 @ 0x50 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d9fdc │ │ │ │ + bl 9da024 │ │ │ │ adds r0, r6, r9 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, #60 @ 0x3c │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d9fdc │ │ │ │ + bl 9da024 │ │ │ │ ldr r3, [r4, #952] @ 0x3b8 │ │ │ │ str r5, [r4, #928] @ 0x3a0 │ │ │ │ str r7, [r4, #932] @ 0x3a4 │ │ │ │ add r3, r3, r0 │ │ │ │ bic r3, r3, #-2147483648 @ 0x80000000 │ │ │ │ str r3, [r4, #952] @ 0x3b8 │ │ │ │ mov r0, #0 │ │ │ │ @@ -331062,23 +331062,23 @@ │ │ │ │ tst r1, #256 @ 0x100 │ │ │ │ bne 396318 │ │ │ │ orr r1, r1, #268435456 @ 0x10000000 │ │ │ │ str r1, [r4, #944] @ 0x3b0 │ │ │ │ lsr r1, r1, #28 │ │ │ │ ldr r0, [r4, #924] @ 0x39c │ │ │ │ and r1, r1, #1 │ │ │ │ - bl 753adc │ │ │ │ + bl 753b24 │ │ │ │ ldrh r3, [r7] │ │ │ │ cmp r3, r5 │ │ │ │ bls 396304 │ │ │ │ ldr r3, [r4, #944] @ 0x3b0 │ │ │ │ tst r3, #12288 @ 0x3000 │ │ │ │ beq 396304 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b5824 │ │ │ │ + bl 9b586c │ │ │ │ ldrh r2, [r7] │ │ │ │ ldr ip, [pc, #136] @ 396324 │ │ │ │ sub r2, r2, r5 │ │ │ │ mov r8, #0 │ │ │ │ mov r3, r8 │ │ │ │ mov r7, r1 │ │ │ │ mov r1, r4 │ │ │ │ @@ -331088,31 +331088,31 @@ │ │ │ │ lsl r2, r2, r0 │ │ │ │ umull r5, r0, r2, ip │ │ │ │ ldr sl, [r1, #-8] │ │ │ │ asr lr, r2, #31 │ │ │ │ mov r1, r8 │ │ │ │ umlal r0, r1, lr, ip │ │ │ │ mov r2, sl │ │ │ │ - bl 9d9fdc │ │ │ │ + bl 9da024 │ │ │ │ mov r3, r8 │ │ │ │ mov r9, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r8, r5 │ │ │ │ mov r2, sl │ │ │ │ - bl 9d9fdc │ │ │ │ + bl 9da024 │ │ │ │ adds r2, r6, r0 │ │ │ │ adc r3, r7, r9 │ │ │ │ ldr r0, [r4, #920] @ 0x398 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 9b56f0 │ │ │ │ + b 9b5738 │ │ │ │ ldr r0, [r4, #920] @ 0x398 │ │ │ │ mvn r2, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ - b 9b56f0 │ │ │ │ + b 9b5738 │ │ │ │ bl 4fa2c4 │ │ │ │ ldr r1, [r4, #944] @ 0x3b0 │ │ │ │ b 396258 │ │ │ │ blcc fea48b2c <__bss_end__@@Base+0xfdc7fe94> │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -331143,26 +331143,26 @@ │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 396378 │ │ │ │ ldr r1, [pc, #256] @ 3964a4 │ │ │ │ ldr r0, [pc, #256] @ 3964a8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #56 @ 0x38 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 396378 │ │ │ │ ldr r3, [pc, #236] @ 3964ac │ │ │ │ ldr r2, [pc, #236] @ 3964b0 │ │ │ │ ldr r1, [pc, #236] @ 3964b4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #16 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #26 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ cmp r5, #33 @ 0x21 │ │ │ │ sbcs r4, r4, #0 │ │ │ │ mov r7, r0 │ │ │ │ bcc 396424 │ │ │ │ ldr r3, [pc, #168] @ 3964a0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -331170,15 +331170,15 @@ │ │ │ │ beq 396378 │ │ │ │ ldr r1, [pc, #172] @ 3964b8 │ │ │ │ ldr r0, [pc, #172] @ 3964bc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ add r1, r1, #32 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 396378 │ │ │ │ ldr r3, [pc, #148] @ 3964c0 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r5, #32 │ │ │ │ bhi 3963f0 │ │ │ │ ldrsb r3, [r3, r5] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ @@ -331200,76 +331200,76 @@ │ │ │ │ ldr r0, [r0, #944] @ 0x3b0 │ │ │ │ b 39637c │ │ │ │ ldr r1, [pc, #60] @ 3964c4 │ │ │ │ ldr r0, [pc, #60] @ 3964c8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #56 @ 0x38 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 396378 │ │ │ │ addseq r4, r1, ip, asr #21 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ - rsbseq r9, r9, r8, lsl #18 │ │ │ │ - rsbeq r6, r6, ip, asr #10 │ │ │ │ - rsbseq r9, r9, r8, ror #17 │ │ │ │ - rsbeq r6, r6, ip, ror #9 │ │ │ │ - rsbeq r6, r6, r8, lsl #10 │ │ │ │ - rsbseq r9, r9, r0, lsr #17 │ │ │ │ - rsbeq sl, r5, ip, ror #27 │ │ │ │ - rsbseq r9, r9, r0, asr #16 │ │ │ │ - rsbseq r9, r9, r4, lsr #16 │ │ │ │ - rsbeq sl, r5, r0, ror sp │ │ │ │ + rsbseq r9, r9, r8, asr r9 │ │ │ │ + @ instruction: 0x0066659c │ │ │ │ + rsbseq r9, r9, r8, lsr r9 │ │ │ │ + rsbeq r6, r6, ip, lsr r5 │ │ │ │ + rsbeq r6, r6, r8, asr r5 │ │ │ │ + ldrsheq r9, [r9], #-128 @ 0xffffff80 @ │ │ │ │ + rsbeq sl, r5, ip, lsr lr │ │ │ │ + @ instruction: 0x00799890 │ │ │ │ + rsbseq r9, r9, r4, ror r8 │ │ │ │ + rsbeq sl, r5, r0, asr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #48] @ 396514 │ │ │ │ ldr r2, [pc, #48] @ 396518 │ │ │ │ ldr r1, [pc, #48] @ 39651c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #26 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 396200 │ │ │ │ - rsbseq r9, r9, r4, asr #15 │ │ │ │ - rsbeq r6, r6, r8, asr #7 │ │ │ │ - rsbeq r6, r6, r8, ror #7 │ │ │ │ + rsbseq r9, r9, r4, lsl r8 │ │ │ │ + rsbeq r6, r6, r8, lsl r4 │ │ │ │ + rsbeq r6, r6, r8, lsr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 396580 │ │ │ │ ldr r2, [pc, #72] @ 396584 │ │ │ │ ldr r1, [pc, #72] @ 396588 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #26 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr ip, [pc, #40] @ 39658c │ │ │ │ ldr r2, [r0, #944] @ 0x3b0 │ │ │ │ add r1, r0, #948 @ 0x3b4 │ │ │ │ bic r2, r2, #12544 @ 0x3100 │ │ │ │ str r2, [r0, #944] @ 0x3b0 │ │ │ │ strh ip, [r1] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 396200 │ │ │ │ - rsbseq r9, r9, r0, ror r7 │ │ │ │ - rsbeq r6, r6, r0, ror r3 │ │ │ │ - @ instruction: 0x00666390 │ │ │ │ + rsbseq r9, r9, r0, asr #15 │ │ │ │ + rsbeq r6, r6, r0, asr #7 │ │ │ │ + rsbeq r6, r6, r0, ror #7 │ │ │ │ @ instruction: 0xffffbeef │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #236] @ 396694 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -331278,69 +331278,69 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #220] @ 396698 │ │ │ │ ldr r1, [pc, #220] @ 39669c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r6, [pc, #200] @ 3966a0 │ │ │ │ ldr r2, [pc, #200] @ 3966a4 │ │ │ │ add r6, pc, r6 │ │ │ │ add r4, r4, #16 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #26 │ │ │ │ mov r8, #336 @ 0x150 │ │ │ │ mov r9, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r2, [pc, #156] @ 3966a8 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ str r6, [sp] │ │ │ │ mov r8, #32768 @ 0x8000 │ │ │ │ mov r9, #0 │ │ │ │ add r7, r0, #752 @ 0x2f0 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7067cc │ │ │ │ + bl 706814 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 34008c │ │ │ │ mov r0, #32 │ │ │ │ bl 253504 │ │ │ │ ldr ip, [pc, #88] @ 3966ac │ │ │ │ mov r1, #0 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ str r1, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ str ip, [sp, #4] │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b51fc │ │ │ │ + bl 9b5244 │ │ │ │ add r3, r4, #944 @ 0x3b0 │ │ │ │ add r1, r4, #924 @ 0x39c │ │ │ │ mov r0, r5 │ │ │ │ str r6, [r4, #920] @ 0x398 │ │ │ │ strd r8, [r3, #-8] │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 33ff8c │ │ │ │ - rsbseq r9, r9, r4, lsl #14 │ │ │ │ - rsbeq r8, r5, r4, asr #32 │ │ │ │ - rsbeq r8, r5, r4, asr r0 │ │ │ │ - rsbeq r6, r6, r8, lsl #6 │ │ │ │ - ldrdeq r6, [r6], #-36 @ 0xffffffdc @ │ │ │ │ + rsbseq r9, r9, r4, asr r7 │ │ │ │ + @ instruction: 0x00658094 │ │ │ │ + rsbeq r8, r5, r4, lsr #1 │ │ │ │ + rsbeq r6, r6, r8, asr r3 │ │ │ │ + rsbeq r6, r6, r4, lsr #6 │ │ │ │ strdeq fp, [r3], r4 │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #572] @ 396904 │ │ │ │ @@ -331372,25 +331372,25 @@ │ │ │ │ ldr r1, [pc, #476] @ 39690c │ │ │ │ ldr r0, [pc, #476] @ 396910 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #116 @ 0x74 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9a4324 │ │ │ │ + b 9a436c │ │ │ │ ldr r3, [pc, #452] @ 396914 │ │ │ │ ldr r2, [pc, #452] @ 396918 │ │ │ │ ldr r1, [pc, #452] @ 39691c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #16 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #26 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ cmp r5, #33 @ 0x21 │ │ │ │ sbcs r4, r4, #0 │ │ │ │ mov r7, r0 │ │ │ │ bcc 3967a4 │ │ │ │ ldr r3, [pc, #384] @ 396908 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -331410,15 +331410,15 @@ │ │ │ │ ldr r1, [pc, #348] @ 396924 │ │ │ │ ldr r0, [pc, #348] @ 396928 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r5 │ │ │ │ add r1, r1, #92 @ 0x5c │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 396794 │ │ │ │ ldrb r3, [r0, #956] @ 0x3bc │ │ │ │ cmp r3, #0 │ │ │ │ beq 396704 │ │ │ │ add r3, r0, #948 @ 0x3b4 │ │ │ │ mov r2, #0 │ │ │ │ strh r8, [r3] │ │ │ │ @@ -331457,58 +331457,58 @@ │ │ │ │ b 396794 │ │ │ │ ldrb r3, [r0, #956] @ 0x3bc │ │ │ │ cmp r3, #0 │ │ │ │ beq 396704 │ │ │ │ bic r8, r8, #-2147483648 @ 0x80000000 │ │ │ │ mov r0, #1 │ │ │ │ str r8, [r7, #952] @ 0x3b8 │ │ │ │ - bl 9b5824 │ │ │ │ + bl 9b586c │ │ │ │ mov r3, #0 │ │ │ │ add r2, r7, #928 @ 0x3a0 │ │ │ │ strd r0, [r2] │ │ │ │ strb r3, [r7, #956] @ 0x3bc │ │ │ │ b 396794 │ │ │ │ ldr r1, [pc, #124] @ 396934 │ │ │ │ ldr r0, [pc, #124] @ 396938 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ b 396738 │ │ │ │ cmp r3, #0 │ │ │ │ beq 39684c │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b5824 │ │ │ │ + bl 9b586c │ │ │ │ add r3, r7, #928 @ 0x3a0 │ │ │ │ strd r0, [r3] │ │ │ │ b 39684c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r7, #952] @ 0x3b8 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b5824 │ │ │ │ + bl 9b586c │ │ │ │ add r3, r7, #928 @ 0x3a0 │ │ │ │ strd r0, [r3] │ │ │ │ b 396874 │ │ │ │ bl 396138 │ │ │ │ b 39684c │ │ │ │ addseq r4, r1, r0, asr #14 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ - rsbseq r9, r9, ip, ror r5 │ │ │ │ - rsbeq r6, r6, r4, ror #3 │ │ │ │ - rsbseq r9, r9, r8, asr r5 │ │ │ │ - rsbeq r6, r6, ip, asr r1 │ │ │ │ - rsbeq r6, r6, ip, ror r1 │ │ │ │ - rsbseq r9, r9, r1, ror #9 │ │ │ │ - rsbseq r9, r9, r4, ror #9 │ │ │ │ - rsbeq sl, r5, ip, lsl #20 │ │ │ │ + rsbseq r9, r9, ip, asr #11 │ │ │ │ + rsbeq r6, r6, r4, lsr r2 │ │ │ │ + rsbseq r9, r9, r8, lsr #11 │ │ │ │ + rsbeq r6, r6, ip, lsr #3 │ │ │ │ + rsbeq r6, r6, ip, asr #3 │ │ │ │ + rsbseq r9, r9, r1, lsr r5 │ │ │ │ + rsbseq r9, r9, r4, lsr r5 │ │ │ │ + rsbeq sl, r5, ip, asr sl │ │ │ │ subseq pc, r1, lr, asr r1 @ │ │ │ │ stceq 0, cr15, [r9, #-52] @ 0xffffffcc │ │ │ │ - ldrsheq r9, [r9], #-52 @ 0xffffffcc @ │ │ │ │ - rsbeq r6, r6, r0, lsl #1 │ │ │ │ + rsbseq r9, r9, r4, asr #8 │ │ │ │ + ldrdeq r6, [r6], #-0 @ │ │ │ │ ldr r0, [pc, #4] @ 396948 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757664 │ │ │ │ + b 7576ac │ │ │ │ addeq fp, r3, r4, lsr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr lr, [pc, #524] @ 396b70 │ │ │ │ cmp r2, #57 @ 0x39 │ │ │ │ @@ -331559,15 +331559,15 @@ │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 39698c │ │ │ │ ldr r0, [pc, #344] @ 396b7c │ │ │ │ mov r2, ip │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9a4324 │ │ │ │ + b 9a436c │ │ │ │ str ip, [r0, #968] @ 0x3c8 │ │ │ │ b 39698c │ │ │ │ str ip, [r0, #964] @ 0x3c4 │ │ │ │ b 39698c │ │ │ │ str ip, [r0, #960] @ 0x3c0 │ │ │ │ b 39698c │ │ │ │ str ip, [r0, #956] @ 0x3bc │ │ │ │ @@ -331595,15 +331595,15 @@ │ │ │ │ ldr r1, [pc, #212] @ 396b80 │ │ │ │ ldr r0, [pc, #212] @ 396b84 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9a4324 │ │ │ │ + b 9a436c │ │ │ │ ldr r2, [r4, #940] @ 0x3ac │ │ │ │ ldr lr, [r0, #976] @ 0x3d0 │ │ │ │ cmp r2, #0 │ │ │ │ moveq r2, #1 │ │ │ │ orrne lr, lr, r2, lsl ip │ │ │ │ biceq lr, lr, r2, lsl ip │ │ │ │ add r2, r4, #32768 @ 0x8000 │ │ │ │ @@ -331617,43 +331617,43 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov r6, #4 │ │ │ │ mov r7, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #12] │ │ │ │ strd r6, [sp] │ │ │ │ - bl 8ae5b4 │ │ │ │ + bl 8ae5fc │ │ │ │ ldr r1, [r4, #920] @ 0x398 │ │ │ │ cmp r0, #0 │ │ │ │ blt 396b4c │ │ │ │ add r1, r1, #4288 @ 0x10c0 │ │ │ │ add r3, r1, #52 @ 0x34 │ │ │ │ ldr r3, [r4, r3, lsl #2] │ │ │ │ ldr ip, [r4, #924] @ 0x39c │ │ │ │ mov r2, #1 │ │ │ │ orr r3, r3, r2, lsl ip │ │ │ │ add r1, r1, #52 @ 0x34 │ │ │ │ str r3, [r4, r1, lsl #2] │ │ │ │ b 39698c │ │ │ │ ldr r0, [pc, #52] @ 396b88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c710 │ │ │ │ + bl 99c758 │ │ │ │ ldr r1, [r4, #920] @ 0x398 │ │ │ │ ldr ip, [r4, #924] @ 0x39c │ │ │ │ add r1, r1, #4288 @ 0x10c0 │ │ │ │ add r3, r1, #52 @ 0x34 │ │ │ │ ldr r3, [r4, r3, lsl #2] │ │ │ │ b 396b38 │ │ │ │ @ instruction: 0x009144b0 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ - rsbseq r9, r9, r4, lsl #7 │ │ │ │ + ldrsbeq r9, [r9], #-52 @ 0xffffffcc @ │ │ │ │ + @ instruction: 0x00665f98 │ │ │ │ + rsbseq r9, r9, ip, asr #6 │ │ │ │ rsbeq r5, r6, r8, asr #30 │ │ │ │ - ldrsheq r9, [r9], #-44 @ 0xffffffd4 @ │ │ │ │ - strdeq r5, [r6], #-232 @ 0xffffff18 @ │ │ │ │ - rsbeq r5, r6, r0, asr #28 │ │ │ │ + @ instruction: 0x00665e90 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #540] @ 396dc0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #536] @ 396dc4 │ │ │ │ @@ -331741,15 +331741,15 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ lsl r2, r2, #2 │ │ │ │ mov r0, r1 │ │ │ │ mov r3, r5 │ │ │ │ str r5, [sp, #12] │ │ │ │ strd r6, [sp] │ │ │ │ str r5, [sp, #16] │ │ │ │ - bl 8adecc │ │ │ │ + bl 8adf14 │ │ │ │ cmp r0, r5 │ │ │ │ blt 396da0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ asr r1, r0, #31 │ │ │ │ b 396bf0 │ │ │ │ ldr r0, [r4, #940] @ 0x3ac │ │ │ │ mov r1, #0 │ │ │ │ @@ -331772,38 +331772,38 @@ │ │ │ │ mov r0, #255 @ 0xff │ │ │ │ b 396bf0 │ │ │ │ ldr r1, [pc, #96] @ 396dd8 │ │ │ │ ldr r0, [pc, #96] @ 396ddc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #20 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 396be8 │ │ │ │ lsl r2, r2, #20 │ │ │ │ lsr r2, r2, #20 │ │ │ │ add r2, r2, #244 @ 0xf4 │ │ │ │ ldr r0, [r4, r2, lsl #2] │ │ │ │ b 396bf0 │ │ │ │ ldr r0, [pc, #56] @ 396de0 │ │ │ │ ldr r1, [r4, #920] @ 0x398 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c710 │ │ │ │ + bl 99c758 │ │ │ │ mov r0, #255 @ 0xff │ │ │ │ mov r1, r5 │ │ │ │ b 396bf0 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r4, r1, r4, ror r2 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r4, r1, ip, asr r2 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ addseq r4, r1, r4, lsr #4 │ │ │ │ - rsbseq r9, r9, r1, asr #2 │ │ │ │ - rsbseq r9, r9, r0, lsr r0 │ │ │ │ - rsbeq r5, r6, r8, ror #24 │ │ │ │ - rsbeq r5, r6, r4, lsr #24 │ │ │ │ + @ instruction: 0x00799191 │ │ │ │ + rsbseq r9, r9, r0, lsl #1 │ │ │ │ + strheq r5, [r6], #-200 @ 0xffffff38 @ │ │ │ │ + rsbeq r5, r6, r4, ror ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr sl, [pc, #840] @ 397144 │ │ │ │ sub sp, sp, #24 │ │ │ │ add sl, pc, sl │ │ │ │ @@ -331820,88 +331820,88 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ mov r7, r1 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r2, [pc, #776] @ 397158 │ │ │ │ str r6, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r5 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r6, r0, #752 @ 0x2f0 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7067cc │ │ │ │ + bl 706814 │ │ │ │ ldr r2, [pc, #728] @ 39715c │ │ │ │ ldr r1, [pc, #728] @ 397160 │ │ │ │ add r0, sl, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r1, r6 │ │ │ │ bl 34008c │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, #4 │ │ │ │ - bl 7d9448 │ │ │ │ + bl 7d9490 │ │ │ │ cmp r0, #0 │ │ │ │ addeq r5, r4, #32768 @ 0x8000 │ │ │ │ addeq r6, r4, #976 @ 0x3d0 │ │ │ │ beq 396f74 │ │ │ │ - bl 813ed0 │ │ │ │ + bl 813f18 │ │ │ │ mov r6, r0 │ │ │ │ - bl 8adccc │ │ │ │ + bl 8add14 │ │ │ │ cmp r0, #16384 @ 0x4000 │ │ │ │ sbcs r1, r1, #0 │ │ │ │ blt 397044 │ │ │ │ ldr r1, [pc, #636] @ 397164 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, r4, #32768 @ 0x8000 │ │ │ │ bl 33eb0c │ │ │ │ ldr r0, [r5, #980] @ 0x3d4 │ │ │ │ cmp r0, #0 │ │ │ │ addeq r6, r4, #976 @ 0x3d0 │ │ │ │ beq 396f74 │ │ │ │ - bl 815e84 │ │ │ │ + bl 815ecc │ │ │ │ mov r8, #15 │ │ │ │ mov r9, #0 │ │ │ │ mov r3, #0 │ │ │ │ cmp r0, #0 │ │ │ │ movne r2, #3 │ │ │ │ ldr r0, [r5, #980] @ 0x3d4 │ │ │ │ moveq r2, #1 │ │ │ │ str r7, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ - bl 814204 │ │ │ │ + bl 81424c │ │ │ │ cmp r0, #0 │ │ │ │ blt 397068 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r5, #980] @ 0x3d4 │ │ │ │ mov r2, #16384 @ 0x4000 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r6, r4, #976 @ 0x3d0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ str r6, [sp, #8] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 8adecc │ │ │ │ + bl 8adf14 │ │ │ │ cmp r0, #0 │ │ │ │ blt 3970dc │ │ │ │ mov r2, #16384 @ 0x4000 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ bl 255340 │ │ │ │ ldr r3, [r5, #976] @ 0x3d0 │ │ │ │ @@ -331917,27 +331917,27 @@ │ │ │ │ mov r9, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r2, #1008 @ 0x3f0 │ │ │ │ mov r3, #0 │ │ │ │ str sl, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ - bl 8ae5b4 │ │ │ │ + bl 8ae5fc │ │ │ │ cmp r0, sl │ │ │ │ blt 3970a8 │ │ │ │ ldr r3, [r5, #976] @ 0x3d0 │ │ │ │ ldr r0, [r5, #980] @ 0x3d4 │ │ │ │ mvn r3, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r2, #1012 @ 0x3f4 │ │ │ │ mov r3, #0 │ │ │ │ strd r8, [sp] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ - bl 8ae5b4 │ │ │ │ + bl 8ae5fc │ │ │ │ cmp r0, #0 │ │ │ │ blt 39710c │ │ │ │ ldr r2, [pc, #348] @ 397168 │ │ │ │ ldr r3, [pc, #316] @ 39714c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r0, r4, #17152 @ 0x4300 │ │ │ │ @@ -331956,15 +331956,15 @@ │ │ │ │ ldr r1, [pc, #288] @ 397170 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, sl, #72 @ 0x48 │ │ │ │ mov r2, #221 @ 0xdd │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ ldr r2, [pc, #260] @ 397174 │ │ │ │ ldr r3, [pc, #216] @ 39714c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -331984,104 +331984,104 @@ │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #188] @ 397180 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #184] @ 397184 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 397068 │ │ │ │ ldr r3, [pc, #164] @ 397188 │ │ │ │ ldr ip, [pc, #164] @ 39718c │ │ │ │ ldr r1, [pc, #164] @ 397190 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ mov r2, #236 @ 0xec │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 397068 │ │ │ │ ldr r3, [pc, #128] @ 397194 │ │ │ │ ldr ip, [pc, #128] @ 397198 │ │ │ │ ldr r1, [pc, #128] @ 39719c │ │ │ │ add ip, pc, ip │ │ │ │ mov lr, #253 @ 0xfd │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ mov r2, #264 @ 0x108 │ │ │ │ mov r0, r7 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 397068 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r8, r9, ip, lsr #31 │ │ │ │ + ldrsheq r8, [r9], #-252 @ 0xffffff04 @ │ │ │ │ addseq r4, r1, ip │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r5, r6, r0, lsl #24 │ │ │ │ - rsbeq r5, r6, ip, asr #23 │ │ │ │ + rsbeq r5, r6, r0, asr ip │ │ │ │ + rsbeq r5, r6, ip, lsl ip │ │ │ │ addeq fp, r3, r4, lsl r7 │ │ │ │ - rsbeq r7, r5, r8, ror r7 │ │ │ │ - rsbeq r7, r5, r8, lsl #15 │ │ │ │ - rsbeq lr, pc, r4, asr pc @ │ │ │ │ + rsbeq r7, r5, r8, asr #15 │ │ │ │ + ldrdeq r7, [r5], #-120 @ 0xffffff88 @ │ │ │ │ + rsbeq lr, pc, r4, lsr #31 │ │ │ │ addseq r3, r1, r0, lsl lr │ │ │ │ - rsbeq r5, r6, r0, lsl #20 │ │ │ │ - rsbeq r5, r6, r4, ror #19 │ │ │ │ + rsbeq r5, r6, r0, asr sl │ │ │ │ + rsbeq r5, r6, r4, lsr sl │ │ │ │ addseq r3, r1, ip, lsr #27 │ │ │ │ - rsbeq r5, r6, r0, ror #19 │ │ │ │ - rsbseq r8, r9, r8, ror #25 │ │ │ │ - rsbeq r5, r6, r4, ror #18 │ │ │ │ + rsbeq r5, r6, r0, lsr sl │ │ │ │ + rsbseq r8, r9, r8, lsr sp │ │ │ │ + strheq r5, [r6], #-148 @ 0xffffff6c @ │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ - ldrheq r8, [r9], #-204 @ 0xffffff34 @ │ │ │ │ - rsbeq r5, r6, ip, ror r9 │ │ │ │ - rsbeq r5, r6, r4, asr #18 │ │ │ │ - rsbseq r8, r9, r8, lsl #25 │ │ │ │ - rsbeq r5, r6, r8, ror r9 │ │ │ │ - rsbeq r5, r6, r0, lsl r9 │ │ │ │ + rsbseq r8, r9, ip, lsl #26 │ │ │ │ + rsbeq r5, r6, ip, asr #19 │ │ │ │ + @ instruction: 0x00665994 │ │ │ │ + ldrsbeq r8, [r9], #-200 @ 0xffffff38 @ │ │ │ │ + rsbeq r5, r6, r8, asr #19 │ │ │ │ + rsbeq r5, r6, r0, ror #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #100] @ 39721c │ │ │ │ ldr r2, [pc, #100] @ 397220 │ │ │ │ ldr r1, [pc, #100] @ 397224 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #96 @ 0x60 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r1, [pc, #68] @ 397228 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74f8b8 │ │ │ │ + bl 74f900 │ │ │ │ ldr r3, [pc, #52] @ 39722c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r8, r9, ip, ror #23 │ │ │ │ - rsbeq r4, r4, r4, asr r2 │ │ │ │ - ldrdeq ip, [r8], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbseq r8, r9, ip, lsr ip │ │ │ │ + rsbeq r4, r4, r4, lsr #5 │ │ │ │ + rsbeq ip, r8, r0, lsr #10 │ │ │ │ addeq r5, pc, ip, ror #9 │ │ │ │ @ instruction: 0xfffffbe8 │ │ │ │ ldr r0, [pc, #4] @ 39723c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757664 │ │ │ │ + b 7576ac │ │ │ │ umulleq fp, r3, r4, r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #140] @ 3972e4 │ │ │ │ ldr r4, [pc, #140] @ 3972e8 │ │ │ │ @@ -332090,46 +332090,46 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r2, [pc, #104] @ 3972f0 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r5 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ str r6, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r4, r4, #16 │ │ │ │ add r7, r0, #752 @ 0x2f0 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7067cc │ │ │ │ + bl 706814 │ │ │ │ ldr r2, [pc, #56] @ 3972f4 │ │ │ │ ldr r1, [pc, #56] @ 3972f8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r1, r7 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 34008c │ │ │ │ - rsbeq r5, r6, r0, ror r8 │ │ │ │ - rsbseq r8, r9, r0, lsl ip │ │ │ │ - rsbeq r5, r6, r8, lsr r8 │ │ │ │ + rsbeq r5, r6, r0, asr #17 │ │ │ │ + rsbseq r8, r9, r0, ror #24 │ │ │ │ + rsbeq r5, r6, r8, lsl #17 │ │ │ │ addeq fp, r3, ip, lsr r3 │ │ │ │ - rsbeq r7, r5, r4, asr #6 │ │ │ │ - rsbeq r7, r5, r8, asr r3 │ │ │ │ + @ instruction: 0x00657394 │ │ │ │ + rsbeq r7, r5, r8, lsr #7 │ │ │ │ cmp r2, #45 @ 0x2d │ │ │ │ sbcs r1, r3, #0 │ │ │ │ ldr r1, [pc, #368] @ 39747c │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [sp, #4] │ │ │ │ bcc 397354 │ │ │ │ @@ -332143,15 +332143,15 @@ │ │ │ │ ldr r1, [pc, #328] @ 397484 │ │ │ │ ldr r0, [pc, #328] @ 397488 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ add r1, r1, #32 │ │ │ │ - b 9a4324 │ │ │ │ + b 9a436c │ │ │ │ ldr lr, [pc, #304] @ 39748c │ │ │ │ add lr, pc, lr │ │ │ │ cmp r2, #44 @ 0x2c │ │ │ │ bhi 397318 │ │ │ │ ldrsb lr, [lr, r2] │ │ │ │ add pc, pc, lr, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ @@ -332220,17 +332220,17 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ addseq r3, r1, r0, lsl fp │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ - rsbseq r8, r9, r8, lsr fp │ │ │ │ - rsbeq r5, r6, r4, ror #12 │ │ │ │ - rsbseq r8, r9, r0, asr #21 │ │ │ │ + rsbseq r8, r9, r8, lsl #23 │ │ │ │ + strheq r5, [r6], #-100 @ 0xffffff9c @ │ │ │ │ + rsbseq r8, r9, r0, lsl fp │ │ │ │ cmp r2, #45 @ 0x2d │ │ │ │ sbcs r1, r3, #0 │ │ │ │ ldr r1, [pc, #360] @ 397608 │ │ │ │ add r1, pc, r1 │ │ │ │ bcc 3974d0 │ │ │ │ ldr r0, [pc, #352] @ 39760c │ │ │ │ ldr r1, [r1, r0] │ │ │ │ @@ -332309,53 +332309,53 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #56] @ 397614 │ │ │ │ ldr r0, [pc, #56] @ 397618 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #52 @ 0x34 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ addseq r3, r1, r0, lsl #19 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ - rsbseq r8, r9, r1, ror r9 │ │ │ │ - @ instruction: 0x00798898 │ │ │ │ - rsbeq r5, r6, r4, lsl #8 │ │ │ │ + rsbseq r8, r9, r1, asr #19 │ │ │ │ + rsbseq r8, r9, r8, ror #17 │ │ │ │ + rsbeq r5, r6, r4, asr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 397678 │ │ │ │ ldr r2, [pc, #68] @ 39767c │ │ │ │ ldr r1, [pc, #68] @ 397680 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r3, [pc, #36] @ 397684 │ │ │ │ ldr r1, [pc, #36] @ 397688 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 75165c │ │ │ │ - rsbseq r8, r9, ip, lsr r8 │ │ │ │ - rsbeq r3, r4, r0, ror #27 │ │ │ │ - rsbeq ip, r8, ip, asr r0 │ │ │ │ + b 7516a4 │ │ │ │ + rsbseq r8, r9, ip, lsl #17 │ │ │ │ + rsbeq r3, r4, r0, lsr lr │ │ │ │ + rsbeq ip, r8, ip, lsr #1 │ │ │ │ @ instruction: 0xfffffbd8 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #108] @ 397710 │ │ │ │ @@ -332363,15 +332363,15 @@ │ │ │ │ ldr r1, [pc, #108] @ 397718 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ add r5, pc, #60 @ 0x3c │ │ │ │ ldrd r4, [r5] │ │ │ │ ldr r3, [pc, #72] @ 39771c │ │ │ │ add r2, r0, #928 @ 0x3a0 │ │ │ │ strd r4, [r2, #-8] │ │ │ │ mov r2, #1 │ │ │ │ str r3, [r0, #928] @ 0x3a0 │ │ │ │ @@ -332383,17 +332383,17 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ andgt r0, r0, r0 │ │ │ │ andhi r8, r1, #50593792 @ 0x3040000 │ │ │ │ - rsbseq r8, r9, r8, asr #15 │ │ │ │ - strdeq r5, [r6], #-60 @ 0xffffffc4 @ │ │ │ │ - rsbeq r5, r6, ip, lsl r4 │ │ │ │ + rsbseq r8, r9, r8, lsl r8 │ │ │ │ + rsbeq r5, r6, ip, asr #8 │ │ │ │ + rsbeq r5, r6, ip, ror #8 │ │ │ │ andhi r8, r1, #50593792 @ 0x3040000 │ │ │ │ sub r1, r2, #4 │ │ │ │ orrs r1, r1, r3 │ │ │ │ mov r1, r0 │ │ │ │ beq 39776c │ │ │ │ sub r0, r2, #8 │ │ │ │ orrs r0, r0, r3 │ │ │ │ @@ -332420,49 +332420,49 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ 3977bc │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757664 │ │ │ │ + bl 7576ac │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 757664 │ │ │ │ + bl 7576ac │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ pop {r4, lr} │ │ │ │ - b 757664 │ │ │ │ + b 7576ac │ │ │ │ umulleq sl, r3, r0, lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 397824 │ │ │ │ ldr r2, [pc, #76] @ 397828 │ │ │ │ ldr r1, [pc, #76] @ 39782c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #70 @ 0x46 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r3, [r0, #1744] @ 0x6d0 │ │ │ │ orr r3, r3, #2 │ │ │ │ str r3, [r0, #1744] @ 0x6d0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r8, r9, ip, ror #13 │ │ │ │ - rsbeq r5, r6, r0, lsl #6 │ │ │ │ - rsbeq r5, r6, r4, lsl r3 │ │ │ │ + rsbseq r8, r9, ip, lsr r7 │ │ │ │ + rsbeq r5, r6, r0, asr r3 │ │ │ │ + rsbeq r5, r6, r4, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ subs r8, r1, #0 │ │ │ │ sub sp, sp, #28 │ │ │ │ blt 397978 │ │ │ │ @@ -332483,15 +332483,15 @@ │ │ │ │ mov r4, #0 │ │ │ │ b 397890 │ │ │ │ add r3, r3, r7 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ add r0, r4, r4, lsl #1 │ │ │ │ add r0, r3, r0, lsl #2 │ │ │ │ add r4, r4, #1 │ │ │ │ - bl 990908 │ │ │ │ + bl 990950 │ │ │ │ cmp r6, r4 │ │ │ │ ldr r3, [r5, #2144] @ 0x860 │ │ │ │ bne 39788c │ │ │ │ add r2, r3, r7 │ │ │ │ ldr r0, [r2, #4] │ │ │ │ bl 253810 │ │ │ │ ldr r3, [r5, #2144] @ 0x860 │ │ │ │ @@ -332501,15 +332501,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 706740 │ │ │ │ + bl 706788 │ │ │ │ cmp r6, #0 │ │ │ │ ble 397968 │ │ │ │ add r4, r5, #1792 @ 0x700 │ │ │ │ lsl fp, r8, #16 │ │ │ │ add r4, r4, #8 │ │ │ │ mov r9, #0 │ │ │ │ mov sl, #1 │ │ │ │ @@ -332526,37 +332526,37 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, #12 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r9, r9, #1 │ │ │ │ str sl, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - bl 70d650 │ │ │ │ + bl 70d698 │ │ │ │ cmp r6, r9 │ │ │ │ bne 397908 │ │ │ │ - bl 70aae0 │ │ │ │ + bl 70ab28 │ │ │ │ ldr r3, [r5, #2144] @ 0x860 │ │ │ │ add r3, r3, r7 │ │ │ │ b 397884 │ │ │ │ - bl 70aae0 │ │ │ │ + bl 70ab28 │ │ │ │ ldr r2, [r5, #2144] @ 0x860 │ │ │ │ add r2, r2, r7 │ │ │ │ b 3978b4 │ │ │ │ ldr r3, [pc, #28] @ 39799c │ │ │ │ ldr r1, [pc, #28] @ 3979a0 │ │ │ │ ldr r0, [pc, #28] @ 3979a4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3979a8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - rsbseq r8, r9, r8, asr #10 │ │ │ │ - rsbeq r5, r6, r8, asr r1 │ │ │ │ - rsbeq r5, r6, r0, lsl #3 │ │ │ │ + @ instruction: 0x00798598 │ │ │ │ + rsbeq r5, r6, r8, lsr #3 │ │ │ │ + ldrdeq r5, [r6], #-16 @ │ │ │ │ andeq r0, r0, r3, lsl #3 │ │ │ │ and r2, r2, #252 @ 0xfc │ │ │ │ cmp r2, #4 │ │ │ │ ldr r3, [sp] │ │ │ │ beq 397a40 │ │ │ │ cmp r2, #12 │ │ │ │ beq 3979f4 │ │ │ │ @@ -332586,15 +332586,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxge lr │ │ │ │ ldr r0, [r2, #4] │ │ │ │ add r3, r3, r3, lsl #1 │ │ │ │ add r0, r0, r3, lsl #2 │ │ │ │ - b 99098c │ │ │ │ + b 9909d4 │ │ │ │ str r3, [r0, #1788] @ 0x6fc │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ @@ -332636,17 +332636,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 397b0c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 397b10 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - rsbseq r8, r9, r0, ror #7 │ │ │ │ - strdeq r4, [r6], #-240 @ 0xffffff10 @ │ │ │ │ - rsbeq r5, r6, r8, lsr r0 │ │ │ │ + rsbseq r8, r9, r0, lsr r4 │ │ │ │ + rsbeq r5, r6, r0, asr #32 │ │ │ │ + rsbeq r5, r6, r8, lsl #1 │ │ │ │ muleq r0, fp, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #256] @ 397c30 │ │ │ │ @@ -332665,15 +332665,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ strd r0, [sp, #8] │ │ │ │ mov r2, r5 │ │ │ │ add r1, r7, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8b0520 │ │ │ │ + bl 8b0568 │ │ │ │ cmp r0, #0 │ │ │ │ blt 397b98 │ │ │ │ add r4, r4, r0 │ │ │ │ cmp r4, #7 │ │ │ │ bhi 397bdc │ │ │ │ rsb r5, r4, #8 │ │ │ │ b 397b6c │ │ │ │ @@ -332686,20 +332686,20 @@ │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #132] @ 397c40 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #120] @ 397c44 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ - bl 99bb4c │ │ │ │ + bl 99bb94 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #-2147483648 @ 0x80000000 │ │ │ │ b 397bf0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8b08ec │ │ │ │ + bl 8b0934 │ │ │ │ mov r3, r0 │ │ │ │ ldrd r0, [sp, #8] │ │ │ │ str r3, [r9] │ │ │ │ ldr r2, [pc, #80] @ 397c48 │ │ │ │ ldr r3, [pc, #56] @ 397c34 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -332713,17 +332713,17 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r3, r1, ip, ror #5 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r4, r6, r0, lsr #31 │ │ │ │ - rsbseq r8, r9, r4, lsl r3 │ │ │ │ - rsbeq r4, r6, r4, lsr #30 │ │ │ │ + strdeq r4, [r6], #-240 @ 0xffffff10 @ │ │ │ │ + rsbseq r8, r9, r4, ror #6 │ │ │ │ + rsbeq r4, r6, r4, ror pc │ │ │ │ andeq r0, r0, sp, ror #4 │ │ │ │ addseq r3, r1, r4, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #212] @ 397d38 │ │ │ │ @@ -332733,25 +332733,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #196] @ 397d3c │ │ │ │ ldr r1, [pc, #196] @ 397d40 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #176] @ 397d44 │ │ │ │ ldr r1, [pc, #176] @ 397d48 │ │ │ │ add r5, r5, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r1, [pc, #144] @ 397d4c │ │ │ │ ldr r2, [pc, #144] @ 397d50 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #140] @ 397d54 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r0, #92] @ 0x5c │ │ │ │ @@ -332762,40 +332762,40 @@ │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ mov r2, #1280 @ 0x500 │ │ │ │ mov r3, #1 │ │ │ │ strh r2, [r0, #114] @ 0x72 │ │ │ │ strb r3, [r0, #112] @ 0x70 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75165c │ │ │ │ + bl 7516a4 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #84] @ 397d60 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r8, r9, r8, ror #4 │ │ │ │ - rsbeq r3, r4, ip, lsr #15 │ │ │ │ - rsbeq fp, r8, r4, lsr #20 │ │ │ │ - rsbeq r3, r5, r8, ror sl │ │ │ │ - rsbeq ip, r4, r0, asr ip │ │ │ │ + ldrheq r8, [r9], #-40 @ 0xffffffd8 @ │ │ │ │ + strdeq r3, [r4], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq fp, r8, r4, ror sl │ │ │ │ + rsbeq r3, r5, r8, asr #21 │ │ │ │ + rsbeq ip, r4, r0, lsr #25 │ │ │ │ andeq r1, r0, ip, lsr r4 │ │ │ │ andeq r0, r0, r0, asr sl │ │ │ │ andeq r1, r0, r4, asr #27 │ │ │ │ @ instruction: 0x11101af4 │ │ │ │ muleq r0, r0, ip │ │ │ │ - rsbeq r4, r6, r4, asr lr │ │ │ │ + rsbeq r4, r6, r4, lsr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #2172] @ 0x87c │ │ │ │ cmp r3, #0 │ │ │ │ beq 397db8 │ │ │ │ @@ -332803,22 +332803,22 @@ │ │ │ │ bne 397d98 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #28] @ 397dbc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c710 │ │ │ │ + bl 99c758 │ │ │ │ mvn r0, #21 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 2563d4 │ │ │ │ - strdeq r4, [r6], #-220 @ 0xffffff24 @ │ │ │ │ + rsbeq r4, r6, ip, asr #28 │ │ │ │ ldr r0, [r0, #2168] @ 0x878 │ │ │ │ cmp r0, #7 │ │ │ │ bhi 397de4 │ │ │ │ rsb r0, r0, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -332833,17 +332833,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 397e20 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ mov r2, #580 @ 0x244 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - rsbseq r8, r9, ip, asr #1 │ │ │ │ - rsbeq r4, r6, r0, ror #25 │ │ │ │ - strheq r4, [r6], #-212 @ 0xffffff2c @ │ │ │ │ + rsbseq r8, r9, ip, lsl r1 │ │ │ │ + rsbeq r4, r6, r0, lsr sp │ │ │ │ + rsbeq r4, r6, r4, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #160] @ 397edc │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -332851,50 +332851,50 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #144] @ 397ee0 │ │ │ │ ldr r1, [pc, #144] @ 397ee4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #124] @ 397ee8 │ │ │ │ ldr r1, [pc, #124] @ 397eec │ │ │ │ add r4, r4, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r3, [pc, #92] @ 397ef0 │ │ │ │ ldr r1, [pc, #92] @ 397ef4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ mov r0, r5 │ │ │ │ - bl 74f8b8 │ │ │ │ + bl 74f900 │ │ │ │ ldr r3, [pc, #68] @ 397ef8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x00798090 │ │ │ │ - ldrdeq r3, [r4], #-84 @ 0xffffffac @ │ │ │ │ - rsbeq fp, r8, ip, asr #16 │ │ │ │ - rsbeq r3, r5, r0, lsr #17 │ │ │ │ - rsbeq ip, r4, r8, ror sl │ │ │ │ + rsbseq r8, r9, r0, ror #1 │ │ │ │ + rsbeq r3, r4, r4, lsr #12 │ │ │ │ + @ instruction: 0x0068b89c │ │ │ │ + strdeq r3, [r5], #-128 @ 0xffffff80 @ │ │ │ │ + rsbeq ip, r4, r8, asr #21 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ umulleq r4, pc, r8, r8 @ │ │ │ │ addeq sl, r3, ip, ror r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -332905,51 +332905,51 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #148] @ 397fbc │ │ │ │ ldr r1, [pc, #148] @ 397fc0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #128] @ 397fc4 │ │ │ │ ldr r1, [pc, #128] @ 397fc8 │ │ │ │ add r4, r4, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r1, [pc, #96] @ 397fcc │ │ │ │ ldr r3, [pc, #96] @ 397fd0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #4 │ │ │ │ add r1, r1, #96 @ 0x60 │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ mov r0, r5 │ │ │ │ - bl 74f8b8 │ │ │ │ + bl 74f900 │ │ │ │ ldr r3, [pc, #68] @ 397fd4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #208 @ 0xd0 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrheq r7, [r9], #-248 @ 0xffffff08 @ │ │ │ │ - strdeq r3, [r4], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbeq fp, r8, r4, ror r7 │ │ │ │ - rsbeq r3, r5, r8, asr #15 │ │ │ │ - rsbeq ip, r4, r0, lsr #19 │ │ │ │ + rsbseq r8, r9, r8 │ │ │ │ + rsbeq r3, r4, ip, asr #10 │ │ │ │ + rsbeq fp, r8, r4, asr #15 │ │ │ │ + rsbeq r3, r5, r8, lsl r8 │ │ │ │ + strdeq ip, [r4], #-144 @ 0xffffff70 @ │ │ │ │ addeq r4, pc, r4, asr #15 │ │ │ │ andeq r1, r0, r4, lsr r8 │ │ │ │ addeq sl, r3, r0, lsr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -332969,15 +332969,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ add r3, r9, #152 @ 0x98 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ add r5, r4, r4, lsl #1 │ │ │ │ ldr r3, [r6, #2156] @ 0x86c │ │ │ │ lsl r5, r5, #2 │ │ │ │ ldr r3, [r3, r5] │ │ │ │ @@ -332990,15 +332990,15 @@ │ │ │ │ ldr r2, [sl, r2] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #16] │ │ │ │ add r0, sp, #12 │ │ │ │ ldr r3, [r2] │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 748b54 │ │ │ │ + bl 748b9c │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 398108 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3980fc │ │ │ │ ldr r3, [r6, #2156] @ 0x86c │ │ │ │ add r3, r3, r5 │ │ │ │ @@ -333019,46 +333019,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 748b88 │ │ │ │ + bl 748bd0 │ │ │ │ b 3980a4 │ │ │ │ ldr ip, [pc, #96] @ 398170 │ │ │ │ ldr r1, [pc, #96] @ 398174 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #192 @ 0xc0 │ │ │ │ mov r2, #436 @ 0x1b4 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 3980b8 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #60] @ 398178 │ │ │ │ ldr r0, [pc, #60] @ 39817c │ │ │ │ ldr r2, [pc, #60] @ 398180 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r9, #164 @ 0xa4 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ addseq r2, r1, r8, lsr #28 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq r7, r9, r4, asr #29 │ │ │ │ - strheq ip, [r4], #-140 @ 0xffffff74 @ │ │ │ │ - rsbeq r3, r5, r8, ror #13 │ │ │ │ + rsbseq r7, r9, r4, lsl pc │ │ │ │ + rsbeq ip, r4, ip, lsl #18 │ │ │ │ + rsbeq r3, r5, r8, lsr r7 │ │ │ │ @ instruction: 0x00912dbc │ │ │ │ muleq r0, r8, ip │ │ │ │ addseq r2, r1, ip, asr sp │ │ │ │ - strdeq r4, [r6], #-168 @ 0xffffff58 @ │ │ │ │ - ldrdeq r4, [r6], #-144 @ 0xffffff70 @ │ │ │ │ - rsbeq r4, r6, r4, lsr #19 │ │ │ │ - rsbeq r4, r6, r4, lsr #21 │ │ │ │ + rsbeq r4, r6, r8, asr #22 │ │ │ │ + rsbeq r4, r6, r0, lsr #20 │ │ │ │ + strdeq r4, [r6], #-148 @ 0xffffff6c @ │ │ │ │ + strdeq r4, [r6], #-164 @ 0xffffff5c @ │ │ │ │ andeq r0, r0, pc, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #200] @ 398264 │ │ │ │ mov r6, r2 │ │ │ │ @@ -333069,15 +333069,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r3, #220 @ 0xdc │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r3, [r0, #2152] @ 0x868 │ │ │ │ cmp r6, r3 │ │ │ │ movcs r6, r3 │ │ │ │ cmp r6, r4 │ │ │ │ bls 398244 │ │ │ │ mov r5, r0 │ │ │ │ b 3981f4 │ │ │ │ @@ -333091,15 +333091,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r8, [r3, #4] │ │ │ │ bl 4172f8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3981e8 │ │ │ │ add r0, r4, r4, lsl #1 │ │ │ │ add r0, r8, r0, lsl #2 │ │ │ │ - bl 990ba8 │ │ │ │ + bl 990bf0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3981e8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r4, r4, #1 │ │ │ │ bl 417280 │ │ │ │ cmp r6, r4 │ │ │ │ @@ -333108,17 +333108,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq r7, r9, r4, lsr #26 │ │ │ │ - rsbeq r4, r6, ip, lsr #18 │ │ │ │ - rsbeq r4, r6, ip, ror #20 │ │ │ │ + rsbseq r7, r9, r4, ror sp │ │ │ │ + rsbeq r4, r6, ip, ror r9 │ │ │ │ + strheq r4, [r6], #-172 @ 0xffffff54 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #204] @ 398354 │ │ │ │ ldr r6, [r0] │ │ │ │ ldr r2, [pc, #200] @ 398358 │ │ │ │ @@ -333128,24 +333128,24 @@ │ │ │ │ add ip, ip, #220 @ 0xdc │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r1, [r0, #1792] @ 0x700 │ │ │ │ ldr r3, [r0, #2144] @ 0x860 │ │ │ │ ldr r2, [r0, #2156] @ 0x86c │ │ │ │ add r3, r3, r1, lsl #3 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ sub r5, r5, r2 │ │ │ │ add r0, r0, r5 │ │ │ │ - bl 990ba8 │ │ │ │ + bl 990bf0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3982f8 │ │ │ │ ldr r3, [r4, #1744] @ 0x6d0 │ │ │ │ tst r3, #2 │ │ │ │ moveq r3, #1 │ │ │ │ streq r3, [r4, #1788] @ 0x6fc │ │ │ │ bne 398318 │ │ │ │ @@ -333168,17 +333168,17 @@ │ │ │ │ add r1, r1, r1, lsl #16 │ │ │ │ lsl r1, r1, #1 │ │ │ │ add r1, r1, r5, asr #2 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 4175b4 │ │ │ │ - rsbseq r7, r9, ip, lsr ip │ │ │ │ - rsbeq r4, r6, r4, asr #16 │ │ │ │ - rsbeq r4, r6, r8, lsl #19 │ │ │ │ + rsbseq r7, r9, ip, lsl #25 │ │ │ │ + @ instruction: 0x00664894 │ │ │ │ + ldrdeq r4, [r6], #-152 @ 0xffffff68 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r8, [pc, #244] @ 39846c │ │ │ │ ldr r7, [pc, #244] @ 398470 │ │ │ │ mov r5, r1 │ │ │ │ @@ -333187,15 +333187,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r8, #220 @ 0xdc │ │ │ │ add r7, pc, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r6, [pc, #204] @ 398478 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r2, [r0, #1792] @ 0x700 │ │ │ │ ldr r3, [r0, #2144] @ 0x860 │ │ │ │ ldr r4, [r0, #2156] @ 0x86c │ │ │ │ add r3, r3, r2, lsl #3 │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -333208,15 +333208,15 @@ │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 398454 │ │ │ │ ldr r3, [pc, #144] @ 39847c │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 748ba0 │ │ │ │ + bl 748be8 │ │ │ │ cmp r0, #0 │ │ │ │ blt 398428 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #8] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -333225,35 +333225,35 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #80] @ 398480 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 99c710 │ │ │ │ + b 99c758 │ │ │ │ ldr r0, [pc, #64] @ 398484 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 99c710 │ │ │ │ + b 99c758 │ │ │ │ ldr r0, [pc, #44] @ 398488 │ │ │ │ ldr r2, [pc, #44] @ 39848c │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r8, #236 @ 0xec │ │ │ │ mov r1, r7 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - rsbseq r7, r9, r0, asr fp │ │ │ │ - rsbeq r4, r6, r8, asr r7 │ │ │ │ - @ instruction: 0x0066489c │ │ │ │ + rsbseq r7, r9, r0, lsr #23 │ │ │ │ + rsbeq r4, r6, r8, lsr #15 │ │ │ │ + rsbeq r4, r6, ip, ror #17 │ │ │ │ addseq r2, r1, r4, ror sl │ │ │ │ muleq r0, r8, ip │ │ │ │ - rsbeq r4, r6, r4, asr #16 │ │ │ │ - strdeq r4, [r6], #-120 @ 0xffffff88 @ │ │ │ │ - rsbeq r4, r6, r8, lsl #16 │ │ │ │ + @ instruction: 0x00664894 │ │ │ │ + rsbeq r4, r6, r8, asr #16 │ │ │ │ + rsbeq r4, r6, r8, asr r8 │ │ │ │ andeq r0, r0, sp, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #248] @ 3985a0 │ │ │ │ ldr r2, [pc, #248] @ 3985a4 │ │ │ │ @@ -333262,15 +333262,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #152 @ 0x98 │ │ │ │ mov r3, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r6, [pc, #212] @ 3985ac │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r0, #1664] @ 0x680 │ │ │ │ cmp r3, #0 │ │ │ │ beq 398580 │ │ │ │ mov r7, r0 │ │ │ │ bl 418920 │ │ │ │ @@ -333286,15 +333286,15 @@ │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r1, [pc, #148] @ 3985b0 │ │ │ │ cmp r2, #0 │ │ │ │ beq 398538 │ │ │ │ ldr r2, [r6, r1] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ ldr r0, [r2] │ │ │ │ - bl 748b60 │ │ │ │ + bl 748ba8 │ │ │ │ ldr r3, [r4, #2156] @ 0x86c │ │ │ │ str r8, [r3, r5] │ │ │ │ ldr r2, [r4, #1792] @ 0x700 │ │ │ │ ldr r3, [r4, #2144] @ 0x860 │ │ │ │ add r9, r9, #1 │ │ │ │ ldr r3, [r3, r2, lsl #3] │ │ │ │ add r5, r5, #12 │ │ │ │ @@ -333315,17 +333315,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - rsbseq r7, r9, r0, lsr #20 │ │ │ │ - rsbeq r3, r5, r4, asr r2 │ │ │ │ - rsbeq ip, r4, ip, lsr #8 │ │ │ │ + rsbseq r7, r9, r0, ror sl │ │ │ │ + rsbeq r3, r5, r4, lsr #5 │ │ │ │ + rsbeq ip, r4, ip, ror r4 │ │ │ │ addseq r2, r1, r8, asr #18 │ │ │ │ muleq r0, r8, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -333340,15 +333340,15 @@ │ │ │ │ add sl, pc, sl │ │ │ │ add r3, fp, #220 @ 0xdc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ mov r7, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ add r4, r5, r5, lsl #1 │ │ │ │ lsl r9, r4, #2 │ │ │ │ ldr r8, [pc, #244] @ 39870c │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r1, [r0, #1792] @ 0x700 │ │ │ │ ldr r3, [r0, #2144] @ 0x860 │ │ │ │ ldr r2, [r0, #2156] @ 0x86c │ │ │ │ @@ -333368,25 +333368,25 @@ │ │ │ │ add r3, sp, #72 @ 0x48 │ │ │ │ str r7, [sp, #8] │ │ │ │ ldm r3, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r1, r2 │ │ │ │ ldr r0, [r8] │ │ │ │ ldm r6, {r2, r3} │ │ │ │ - bl 748b64 │ │ │ │ + bl 748bac │ │ │ │ cmp r0, #0 │ │ │ │ blt 3986b0 │ │ │ │ ldr r0, [r8] │ │ │ │ - bl 748b88 │ │ │ │ + bl 748bd0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r0, [r8] │ │ │ │ add r1, r3, r9 │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ - bl 748b98 │ │ │ │ + bl 748be0 │ │ │ │ cmp r0, #0 │ │ │ │ movge r3, #1 │ │ │ │ movge r0, r5 │ │ │ │ strbge r3, [r4, #8] │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -333394,30 +333394,30 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #60] @ 398714 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c710 │ │ │ │ + bl 99c758 │ │ │ │ mvn r0, #21 │ │ │ │ b 3986b0 │ │ │ │ ldr r0, [pc, #40] @ 398718 │ │ │ │ add r3, fp, #256 @ 0x100 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #288 @ 0x120 │ │ │ │ mov r1, sl │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - ldrsheq r7, [r9], #-132 @ 0xffffff7c @ │ │ │ │ - strdeq r4, [r6], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbeq r4, r6, ip, lsr r6 │ │ │ │ + rsbseq r7, r9, r4, asr #18 │ │ │ │ + rsbeq r4, r6, ip, asr #10 │ │ │ │ + rsbeq r4, r6, ip, lsl #13 │ │ │ │ addseq r2, r1, r8, lsl #16 │ │ │ │ muleq r0, r8, ip │ │ │ │ - rsbeq r4, r6, r4, ror #10 │ │ │ │ - rsbeq r4, r6, r4, lsr #11 │ │ │ │ + strheq r4, [r6], #-84 @ 0xffffffac @ │ │ │ │ + strdeq r4, [r6], #-84 @ 0xffffffac @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #376] @ 3988ac │ │ │ │ ldr r2, [pc, #376] @ 3988b0 │ │ │ │ ldr r1, [pc, #376] @ 3988b4 │ │ │ │ @@ -333425,20 +333425,20 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #220 @ 0xdc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ str ip, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r5, r0 │ │ │ │ add r0, r0, #2176 @ 0x880 │ │ │ │ bl 55434c │ │ │ │ ldr r0, [r5, #1968] @ 0x7b0 │ │ │ │ - bl 70ddec │ │ │ │ + bl 70de34 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3987c0 │ │ │ │ ldr r3, [r5, #1748] @ 0x6d4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 398848 │ │ │ │ ldr r1, [pc, #300] @ 3988b8 │ │ │ │ ldr r4, [r5, #1968] @ 0x7b0 │ │ │ │ @@ -333447,15 +333447,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #284] @ 3988bc │ │ │ │ ldr r1, [pc, #284] @ 3988c0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 56f3fc │ │ │ │ ldr r0, [r5, #1748] @ 0x6d4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3987d4 │ │ │ │ mov r1, #0 │ │ │ │ @@ -333486,45 +333486,45 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 4174f8 │ │ │ │ ldr r0, [r5, #2156] @ 0x86c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 253810 │ │ │ │ ldr r0, [r5, #1968] @ 0x7b0 │ │ │ │ - bl 70ccd8 │ │ │ │ + bl 70cd20 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5, #1968] @ 0x7b0 │ │ │ │ - bl 70739c │ │ │ │ + bl 7073e4 │ │ │ │ cmn r1, #1 │ │ │ │ cmneq r0, #1 │ │ │ │ moveq r1, #1 │ │ │ │ movne r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ bl 254ff8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 39888c │ │ │ │ ldr r0, [r5, #1968] @ 0x7b0 │ │ │ │ - bl 70cbbc │ │ │ │ + bl 70cc04 │ │ │ │ bl 254248 │ │ │ │ b 398784 │ │ │ │ bl 253e4c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ bl 253bac │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #32] @ 3988c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c710 │ │ │ │ + bl 99c758 │ │ │ │ b 39887c │ │ │ │ - @ instruction: 0x00797794 │ │ │ │ - rsbeq r4, r6, r0, lsr #7 │ │ │ │ - rsbeq r4, r6, r4, ror #9 │ │ │ │ - rsbseq r7, r9, r0, asr #14 │ │ │ │ - rsbeq r2, r4, r4, lsl #25 │ │ │ │ - rsbeq sl, r8, r0, lsl #30 │ │ │ │ - rsbeq r4, r6, r4, lsl #8 │ │ │ │ + rsbseq r7, r9, r4, ror #15 │ │ │ │ + strdeq r4, [r6], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq r4, r6, r4, lsr r5 │ │ │ │ + @ instruction: 0x00797790 │ │ │ │ + ldrdeq r2, [r4], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq sl, r8, r0, asr pc │ │ │ │ + rsbeq r4, r6, r4, asr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3904] @ 0xf40 │ │ │ │ ldr r1, [pc, #1392] @ 398e50 │ │ │ │ mov r4, r2 │ │ │ │ mov r2, r3 │ │ │ │ @@ -333564,15 +333564,15 @@ │ │ │ │ bcs 398b68 │ │ │ │ add r2, r7, #1 │ │ │ │ str r2, [r3, r4, lsl #3] │ │ │ │ ldr r0, [r1, #4] │ │ │ │ add r9, r7, r7, lsl #1 │ │ │ │ add r0, r0, r9, lsl #2 │ │ │ │ mov r1, fp │ │ │ │ - bl 9908e8 │ │ │ │ + bl 990930 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, fp │ │ │ │ bl 25390c │ │ │ │ ldr r3, [r5, #1792] @ 0x700 │ │ │ │ lsl r9, r9, #2 │ │ │ │ cmp r4, r3 │ │ │ │ @@ -333629,15 +333629,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #288 @ 0x120 │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #1004] @ 398e70 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ ldr r2, [pc, #992] @ 398e74 │ │ │ │ ldr r3, [pc, #956] @ 398e54 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -333660,15 +333660,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, r0, #8 │ │ │ │ mov r2, #12 │ │ │ │ mov r3, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ str ip, [sp, #12] │ │ │ │ str r1, [sp] │ │ │ │ - bl 70d424 │ │ │ │ + bl 70d46c │ │ │ │ b 3989b4 │ │ │ │ ldr r2, [pc, #868] @ 398e78 │ │ │ │ ldr r3, [pc, #828] @ 398e54 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ @@ -333684,26 +333684,26 @@ │ │ │ │ add r3, r3, #364 @ 0x16c │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #196] @ 0xc4 │ │ │ │ str ip, [sp, #192] @ 0xc0 │ │ │ │ add sp, sp, #156 @ 0x9c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 99baa8 │ │ │ │ + b 99baf0 │ │ │ │ ldr r1, [pc, #792] @ 398e88 │ │ │ │ ldr r3, [pc, #792] @ 398e8c │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r2} │ │ │ │ ldr r1, [pc, #784] @ 398e90 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #780] @ 398e94 │ │ │ │ add r3, r3, #320 @ 0x140 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ ldr r2, [pc, #764] @ 398e98 │ │ │ │ ldr r3, [pc, #692] @ 398e54 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -333724,15 +333724,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #688] @ 398ea4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #680] @ 398ea8 │ │ │ │ add r3, r3, #300 @ 0x12c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ mov r0, fp │ │ │ │ bl 254248 │ │ │ │ b 3989b4 │ │ │ │ ldr r3, [pc, #656] @ 398eac │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrb fp, [r3] │ │ │ │ ldr r3, [r5, #2144] @ 0x860 │ │ │ │ @@ -333750,15 +333750,15 @@ │ │ │ │ ldr r1, [pc, #608] @ 398eb8 │ │ │ │ ldr r3, [r5, #1744] @ 0x6d0 │ │ │ │ add r2, pc, r2 │ │ │ │ and fp, r3, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r3, #0 │ │ │ │ cmp fp, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r0, [sp, #28] │ │ │ │ beq 398ce8 │ │ │ │ bl 417588 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -333767,30 +333767,30 @@ │ │ │ │ add r2, sp, #32 │ │ │ │ mov r0, r5 │ │ │ │ bl 397fd8 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ cmp r1, #0 │ │ │ │ beq 398df4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 99c014 │ │ │ │ + bl 99c05c │ │ │ │ b 3989a8 │ │ │ │ ldr r3, [pc, #508] @ 398ebc │ │ │ │ ldr r2, [pc, #508] @ 398ec0 │ │ │ │ ldr r1, [pc, #508] @ 398ec4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ str fp, [sp, #32] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 99097c │ │ │ │ + bl 9909c4 │ │ │ │ ldr fp, [r5, #2156] @ 0x86c │ │ │ │ ldr r8, [fp, r9] │ │ │ │ cmp r8, #0 │ │ │ │ mov r6, r0 │ │ │ │ bne 398e2c │ │ │ │ ldr r3, [pc, #444] @ 398ec8 │ │ │ │ ldr r2, [pc, #444] @ 398ecc │ │ │ │ @@ -333798,23 +333798,23 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r1, [pc, #412] @ 398ed4 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [fp, r9] │ │ │ │ ldr r3, [r5, #2156] @ 0x86c │ │ │ │ mov r0, r6 │ │ │ │ add r3, r3, r9 │ │ │ │ - bl 9b1490 │ │ │ │ + bl 9b14d8 │ │ │ │ b 3989a8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, fp │ │ │ │ bl 255460 <__fstat64_time64@plt> │ │ │ │ cmp r0, #0 │ │ │ │ blt 398db0 │ │ │ │ mov r2, #2 │ │ │ │ @@ -333827,15 +333827,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r8, [sp, #20] │ │ │ │ str r4, [sp, #16] │ │ │ │ str fp, [sp, #12] │ │ │ │ str r3, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 706ca0 │ │ │ │ + bl 706ce8 │ │ │ │ cmp r0, #0 │ │ │ │ strne r6, [r5, #1968] @ 0x7b0 │ │ │ │ b 3989b4 │ │ │ │ bl 253e4c <__errno_location@plt> │ │ │ │ ldr ip, [pc, #288] @ 398edc │ │ │ │ ldr r3, [pc, #288] @ 398ee0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -333844,15 +333844,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #276] @ 398ee8 │ │ │ │ add r3, r3, #300 @ 0x12c │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 99bb4c │ │ │ │ + bl 99bb94 │ │ │ │ mov r0, fp │ │ │ │ bl 254248 │ │ │ │ b 3989b4 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r1, r7 │ │ │ │ bl 4172f8 │ │ │ │ subs r2, r0, #0 │ │ │ │ @@ -333860,15 +333860,15 @@ │ │ │ │ ldr r3, [pc, #220] @ 398eec │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ ldr r3, [r5, #2156] @ 0x86c │ │ │ │ add r3, r3, r9 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ - bl 748b98 │ │ │ │ + bl 748be0 │ │ │ │ b 3989a8 │ │ │ │ ldr r3, [pc, #188] @ 398ef0 │ │ │ │ ldr r1, [pc, #188] @ 398ef4 │ │ │ │ ldr r0, [pc, #188] @ 398ef8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -333876,52 +333876,52 @@ │ │ │ │ mov r2, #356 @ 0x164 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ addseq r2, r1, r4, lsr r5 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r2, r1, r8, lsl #10 │ │ │ │ addseq r2, r1, r0, ror #8 │ │ │ │ addseq r2, r1, r4, lsl #8 │ │ │ │ - rsbeq r4, r6, r8, ror #4 │ │ │ │ - rsbseq r7, r9, r0, ror #8 │ │ │ │ - rsbeq r4, r6, r4, rrx │ │ │ │ + strheq r4, [r6], #-40 @ 0xffffffd8 @ │ │ │ │ + ldrheq r7, [r9], #-64 @ 0xffffffc0 @ │ │ │ │ + strheq r4, [r6], #-4 @ │ │ │ │ andeq r0, r0, fp, lsr #4 │ │ │ │ addseq r2, r1, r8, lsl #7 │ │ │ │ addseq r2, r1, r8, lsl #6 │ │ │ │ - @ instruction: 0x00797390 │ │ │ │ - rsbeq r4, r6, r8, asr r2 │ │ │ │ - rsbeq r3, r6, r0, lsr #31 │ │ │ │ - strdeq r4, [r6], #-20 @ 0xffffffec @ │ │ │ │ - rsbseq r7, r9, r0, asr r3 │ │ │ │ - rsbeq r3, r6, r8, asr pc │ │ │ │ + rsbseq r7, r9, r0, ror #7 │ │ │ │ + rsbeq r4, r6, r8, lsr #5 │ │ │ │ + strdeq r3, [r6], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq r4, r6, r4, asr #4 │ │ │ │ + rsbseq r7, r9, r0, lsr #7 │ │ │ │ + rsbeq r3, r6, r8, lsr #31 │ │ │ │ andeq r0, r0, r1, lsl r2 │ │ │ │ addseq r2, r1, r0, lsl #5 │ │ │ │ - rsbeq r4, r6, r8, lsl #2 │ │ │ │ - ldrsbeq r7, [r9], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbeq r3, r6, r4, ror #29 │ │ │ │ + rsbeq r4, r6, r8, asr r1 │ │ │ │ + rsbseq r7, r9, ip, lsr #6 │ │ │ │ + rsbeq r3, r6, r4, lsr pc │ │ │ │ andeq r0, r0, r3, ror #3 │ │ │ │ andeq r3, r0, ip, asr #10 │ │ │ │ - rsbseq r7, r9, r8, lsl #5 │ │ │ │ - strheq r2, [r5], #-168 @ 0xffffff58 @ │ │ │ │ - rsbeq fp, r4, ip, lsl #25 │ │ │ │ - rsbseq r7, r9, r8, lsl #4 │ │ │ │ - rsbeq r2, r5, r0, asr #20 │ │ │ │ - rsbeq fp, r4, r8, lsl ip │ │ │ │ - ldrheq r7, [r9], #-28 @ 0xffffffe4 @ │ │ │ │ - strdeq r2, [r5], #-148 @ 0xffffff6c @ │ │ │ │ - rsbeq fp, r4, ip, asr #23 │ │ │ │ + ldrsbeq r7, [r9], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbeq r2, r5, r8, lsl #22 │ │ │ │ + ldrdeq fp, [r4], #-204 @ 0xffffff34 @ │ │ │ │ + rsbseq r7, r9, r8, asr r2 │ │ │ │ + @ instruction: 0x00652a90 │ │ │ │ + rsbeq fp, r4, r8, ror #24 │ │ │ │ + rsbseq r7, r9, ip, lsl #4 │ │ │ │ + rsbeq r2, r5, r4, asr #20 │ │ │ │ + rsbeq fp, r4, ip, lsl ip │ │ │ │ @ instruction: 0xfffff530 │ │ │ │ - ldrdeq r3, [r6], #-244 @ 0xffffff0c @ │ │ │ │ - rsbeq r3, r6, r0, ror #30 │ │ │ │ - rsbseq r7, r9, r4, lsl #2 │ │ │ │ - rsbeq r3, r6, r0, lsl sp │ │ │ │ + rsbeq r4, r6, r4, lsr #32 │ │ │ │ + strheq r3, [r6], #-240 @ 0xffffff10 @ │ │ │ │ + rsbseq r7, r9, r4, asr r1 │ │ │ │ + rsbeq r3, r6, r0, ror #26 │ │ │ │ andeq r0, r0, r9, ror #3 │ │ │ │ muleq r0, r8, ip │ │ │ │ - @ instruction: 0x00797094 │ │ │ │ - rsbeq r3, r6, r8, lsr #25 │ │ │ │ - rsbeq r3, r6, r8, lsr #27 │ │ │ │ + rsbseq r7, r9, r4, ror #1 │ │ │ │ + strdeq r3, [r6], #-200 @ 0xffffff38 @ │ │ │ │ + strdeq r3, [r6], #-216 @ 0xffffff28 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #268] @ 399024 │ │ │ │ ldr r3, [pc, #268] @ 399028 │ │ │ │ @@ -333964,44 +333964,44 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add r0, r5, #1744 @ 0x6d0 │ │ │ │ ldrd r8, [r7] │ │ │ │ add r0, r0, #8 │ │ │ │ str r6, [r5, #2168] @ 0x878 │ │ │ │ - bl 8b08ec │ │ │ │ + bl 8b0934 │ │ │ │ add r1, sp, #8 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ str r1, [sp, #4] │ │ │ │ mov ip, r0 │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r5 │ │ │ │ bl 3988c8 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq 398f70 │ │ │ │ - bl 99b6d0 │ │ │ │ + bl 99b718 │ │ │ │ b 398f70 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #40] @ 399030 │ │ │ │ ldr r1, [pc, #40] @ 399034 │ │ │ │ ldr r0, [pc, #40] @ 399038 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 39903c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #388 @ 0x184 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ addseq r1, r1, r4, lsl #30 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r1, r1, r4, lsr #29 │ │ │ │ - rsbseq r6, r9, r0, asr #29 │ │ │ │ - ldrdeq r3, [r6], #-160 @ 0xffffff60 @ │ │ │ │ - @ instruction: 0x00663d90 │ │ │ │ + rsbseq r6, r9, r0, lsl pc │ │ │ │ + rsbeq r3, r6, r0, lsr #22 │ │ │ │ + rsbeq r3, r6, r0, ror #27 │ │ │ │ andeq r0, r0, pc, asr #4 │ │ │ │ ldr r3, [r0, #1744] @ 0x6d0 │ │ │ │ tst r3, #2 │ │ │ │ bne 399064 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -334019,15 +334019,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #152 @ 0x98 │ │ │ │ mov r3, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r3, [r5, #2152] @ 0x868 │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ beq 3990d4 │ │ │ │ mov r4, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ @@ -334040,17 +334040,17 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r6, r9, ip, asr #28 │ │ │ │ - rsbeq r2, r5, r0, lsl #13 │ │ │ │ - rsbeq fp, r4, r8, asr r8 │ │ │ │ + @ instruction: 0x00796e9c │ │ │ │ + ldrdeq r2, [r5], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq fp, r4, r8, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr lr, [pc, #1492] @ 3996ec │ │ │ │ ldr ip, [pc, #1492] @ 3996f0 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -334077,15 +334077,15 @@ │ │ │ │ add r3, r8, #220 @ 0xdc │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ addeq r5, sp, #36 @ 0x24 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r3, [r0, #1744] @ 0x6d0 │ │ │ │ mov r4, r0 │ │ │ │ tst r3, #1 │ │ │ │ beq 3991ac │ │ │ │ tst r3, #2 │ │ │ │ @@ -334103,15 +334103,15 @@ │ │ │ │ mov r9, #0 │ │ │ │ add r2, r2, #260 @ 0x104 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7067cc │ │ │ │ + bl 706814 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r2 │ │ │ │ bl 41d400 │ │ │ │ ldr r6, [r4, #1748] @ 0x6d4 │ │ │ │ cmp r6, #0 │ │ │ │ @@ -334135,15 +334135,15 @@ │ │ │ │ add r6, r4, #2176 @ 0x880 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #1192] @ 39971c │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 5542c4 │ │ │ │ cmp r0, #0 │ │ │ │ blt 399388 │ │ │ │ ldr r5, [pc, #1168] @ 399720 │ │ │ │ ldr r6, [r4, #1968] @ 0x7b0 │ │ │ │ @@ -334152,34 +334152,34 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #1152] @ 399724 │ │ │ │ ldr r1, [pc, #1152] @ 399728 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ add r5, r5, #152 @ 0x98 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 56f390 │ │ │ │ ldr r2, [pc, #1116] @ 39972c │ │ │ │ ldr r1, [pc, #1116] @ 399730 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r1, #2 │ │ │ │ ldr r3, [r4, #1968] @ 0x7b0 │ │ │ │ mov r2, #12 │ │ │ │ bl 41d400 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 99c014 │ │ │ │ + bl 99c05c │ │ │ │ ldr r2, [pc, #1064] @ 399734 │ │ │ │ ldr r3, [pc, #992] @ 3996f0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -334204,23 +334204,23 @@ │ │ │ │ ldr ip, [pc, #968] @ 399738 │ │ │ │ ldr r2, [pc, #968] @ 39973c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r8, #404 @ 0x194 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 99c014 │ │ │ │ + bl 99c05c │ │ │ │ b 399304 │ │ │ │ add r7, r4, #1744 @ 0x6d0 │ │ │ │ add r7, r7, #8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8b0c64 │ │ │ │ + bl 8b0cac │ │ │ │ cmp r0, #0 │ │ │ │ beq 3996c8 │ │ │ │ mov r1, #16 │ │ │ │ mov r0, r4 │ │ │ │ bl 397a5c │ │ │ │ add r8, sp, #28 │ │ │ │ str r6, [sp, #28] │ │ │ │ @@ -334244,15 +334244,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #452 @ 0x1c4 │ │ │ │ mov r2, #648 @ 0x288 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, sp, #24 │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ cmp r1, #0 │ │ │ │ bne 399554 │ │ │ │ ldr r3, [r4, #2172] @ 0x87c │ │ │ │ cmp r3, #1 │ │ │ │ bne 39944c │ │ │ │ ldr r3, [r4, #1792] @ 0x700 │ │ │ │ @@ -334264,15 +334264,15 @@ │ │ │ │ mov r6, #1 │ │ │ │ str r3, [sp, #8] │ │ │ │ stm sp, {r3, r4} │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r6, [sp, #12] │ │ │ │ - bl 8b1214 │ │ │ │ + bl 8b125c │ │ │ │ ldr r0, [r4, #2152] @ 0x868 │ │ │ │ mov r1, #12 │ │ │ │ bl 2536b4 │ │ │ │ ldr r3, [r4, #1744] @ 0x6d0 │ │ │ │ tst r3, #2 │ │ │ │ str r0, [r4, #2156] @ 0x86c │ │ │ │ beq 399230 │ │ │ │ @@ -334284,27 +334284,27 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, r7, #152 @ 0x98 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [r4, #2152] @ 0x868 │ │ │ │ mov r3, r5 │ │ │ │ bl 4181d4 │ │ │ │ subs r6, r0, #0 │ │ │ │ bne 399680 │ │ │ │ mov r3, #10 │ │ │ │ str r7, [sp] │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r3, [r4, #2152] @ 0x868 │ │ │ │ cmp r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ beq 399230 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ bl 418574 │ │ │ │ @@ -334318,18 +334318,18 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 397b14 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 399560 │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #24 │ │ │ │ - bl 99c014 │ │ │ │ + bl 99c05c │ │ │ │ b 399428 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99c014 │ │ │ │ + bl 99c05c │ │ │ │ b 399388 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cmn r3, #1 │ │ │ │ bne 399620 │ │ │ │ cmp r0, #65536 @ 0x10000 │ │ │ │ sbcs r1, r1, #0 │ │ │ │ strcc r0, [r4, #1792] @ 0x700 │ │ │ │ @@ -334354,59 +334354,59 @@ │ │ │ │ bl 397b14 │ │ │ │ mov r9, r1 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov sl, r0 │ │ │ │ cmp r1, #0 │ │ │ │ beq 399580 │ │ │ │ add r0, sp, #24 │ │ │ │ - bl 99c014 │ │ │ │ + bl 99c05c │ │ │ │ b 399428 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [pc, #368] @ 399760 │ │ │ │ str r1, [sp, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #356] @ 399764 │ │ │ │ ldr r1, [pc, #356] @ 399768 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r2, [pc, #348] @ 39976c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #452 @ 0x1c4 │ │ │ │ add r0, sp, #24 │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 399428 │ │ │ │ ldr r3, [pc, #328] @ 399770 │ │ │ │ ldr r2, [pc, #328] @ 399774 │ │ │ │ ldr r1, [pc, #328] @ 399778 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #452 @ 0x1c4 │ │ │ │ ldr r2, [pc, #312] @ 39977c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, sp, #24 │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 399428 │ │ │ │ ldr r3, [pc, #296] @ 399780 │ │ │ │ ldr ip, [pc, #296] @ 399784 │ │ │ │ ldr r1, [pc, #296] @ 399788 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ mov r2, #884 @ 0x374 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 399388 │ │ │ │ ldr r1, [pc, #260] @ 39978c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99b468 │ │ │ │ + bl 99b4b0 │ │ │ │ b 399388 │ │ │ │ ldr r3, [r4, #1968] @ 0x7b0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 399428 │ │ │ │ ldr r3, [pc, #232] @ 399790 │ │ │ │ ldr r1, [pc, #232] @ 399794 │ │ │ │ ldr r0, [pc, #232] @ 399798 │ │ │ │ @@ -334426,58 +334426,58 @@ │ │ │ │ add r3, r3, #428 @ 0x1ac │ │ │ │ mov r2, #864 @ 0x360 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ addseq r1, r1, r4, lsl #26 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r1, r1, r0, ror #25 │ │ │ │ andeq r3, r0, ip, asr r8 │ │ │ │ - rsbseq r6, r9, ip, ror #26 │ │ │ │ - rsbeq r3, r6, ip, ror r9 │ │ │ │ - strheq r3, [r6], #-164 @ 0xffffff5c @ │ │ │ │ + ldrheq r6, [r9], #-220 @ 0xffffff24 @ │ │ │ │ + rsbeq r3, r6, ip, asr #19 │ │ │ │ + rsbeq r3, r6, r4, lsl #22 │ │ │ │ addeq r9, r3, r0, ror #8 │ │ │ │ - rsbeq r3, r6, r0, asr #24 │ │ │ │ - rsbseq r6, r9, r4, ror ip │ │ │ │ - rsbeq r3, r6, r0, lsr #25 │ │ │ │ - rsbeq r3, r6, r4, lsl #17 │ │ │ │ + @ instruction: 0x00663c90 │ │ │ │ + rsbseq r6, r9, r4, asr #25 │ │ │ │ + strdeq r3, [r6], #-192 @ 0xffffff40 @ │ │ │ │ + ldrdeq r3, [r6], #-132 @ 0xffffff7c @ │ │ │ │ andeq r0, r0, r7, lsl #7 │ │ │ │ - rsbseq r6, r9, ip, lsr ip │ │ │ │ - rsbeq r2, r4, r0, lsl #3 │ │ │ │ - strdeq sl, [r8], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbeq r2, r5, r0, asr #8 │ │ │ │ - rsbeq fp, r4, r8, lsl r6 │ │ │ │ + rsbseq r6, r9, ip, lsl #25 │ │ │ │ + ldrdeq r2, [r4], #-16 @ │ │ │ │ + rsbeq sl, r8, r8, asr #8 │ │ │ │ + @ instruction: 0x00652490 │ │ │ │ + rsbeq fp, r4, r8, ror #12 │ │ │ │ addseq r1, r1, r0, lsl fp │ │ │ │ - rsbeq r3, r6, r8, ror sl │ │ │ │ + rsbeq r3, r6, r8, asr #21 │ │ │ │ andeq r0, r0, fp, asr #6 │ │ │ │ - rsbseq r6, r9, r0, asr #21 │ │ │ │ - rsbeq r3, r6, ip, lsr sl │ │ │ │ - rsbeq r3, r6, r8, asr #13 │ │ │ │ + rsbseq r6, r9, r0, lsl fp │ │ │ │ + rsbeq r3, r6, ip, lsl #21 │ │ │ │ + rsbeq r3, r6, r8, lsl r7 │ │ │ │ @ instruction: 0xfffffa8c │ │ │ │ @ instruction: 0xffffe94c │ │ │ │ - rsbseq r6, r9, ip, lsr #20 │ │ │ │ - rsbeq r2, r5, ip, ror #4 │ │ │ │ - rsbeq fp, r4, r4, asr #8 │ │ │ │ - rsbeq r3, r6, ip, lsr #16 │ │ │ │ - rsbseq r6, r9, ip, asr #17 │ │ │ │ - ldrdeq r3, [r6], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbseq r6, r9, ip, ror sl │ │ │ │ + strheq r2, [r5], #-44 @ 0xffffffd4 @ │ │ │ │ + @ instruction: 0x0064b494 │ │ │ │ + rsbeq r3, r6, ip, ror r8 │ │ │ │ + rsbseq r6, r9, ip, lsl r9 │ │ │ │ + rsbeq r3, r6, r8, lsr #10 │ │ │ │ andeq r0, r0, r3, lsl #5 │ │ │ │ - @ instruction: 0x0079689c │ │ │ │ - rsbeq r3, r6, ip, lsr r8 │ │ │ │ - rsbeq r3, r6, r4, lsr #9 │ │ │ │ + rsbseq r6, r9, ip, ror #17 │ │ │ │ + rsbeq r3, r6, ip, lsl #17 │ │ │ │ + strdeq r3, [r6], #-68 @ 0xffffffbc @ │ │ │ │ muleq r0, pc, r2 @ │ │ │ │ - rsbseq r6, r9, ip, ror #16 │ │ │ │ - rsbeq r3, r6, ip, lsr r8 │ │ │ │ + ldrheq r6, [r9], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq r3, r6, ip, lsl #17 │ │ │ │ + ldrdeq r3, [r6], #-64 @ 0xffffffc0 @ │ │ │ │ + @ instruction: 0x00663894 │ │ │ │ + rsbseq r6, r9, r0, ror r8 │ │ │ │ rsbeq r3, r6, r0, lsl #9 │ │ │ │ - rsbeq r3, r6, r4, asr #16 │ │ │ │ - rsbseq r6, r9, r0, lsr #16 │ │ │ │ - rsbeq r3, r6, r0, lsr r4 │ │ │ │ - ldrdeq r3, [r6], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq r3, r6, r0, lsr #16 │ │ │ │ @ instruction: 0x000002ba │ │ │ │ - ldrsheq r6, [r9], #-120 @ 0xffffff88 @ │ │ │ │ - rsbeq r3, r6, ip, lsl #8 │ │ │ │ - rsbeq r3, r6, ip, lsr r7 │ │ │ │ + rsbseq r6, r9, r8, asr #16 │ │ │ │ + rsbeq r3, r6, ip, asr r4 │ │ │ │ + rsbeq r3, r6, ip, lsl #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #152] @ 39985c │ │ │ │ ldr r6, [pc, #152] @ 399860 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -334487,45 +334487,45 @@ │ │ │ │ add r3, r7, #220 @ 0xdc │ │ │ │ add r6, pc, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ mov r5, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 8b0cc8 │ │ │ │ + bl 8b0d10 │ │ │ │ cmp r0, #0 │ │ │ │ beq 39981c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 399100 │ │ │ │ ldr ip, [pc, #68] @ 399868 │ │ │ │ ldr r2, [pc, #68] @ 39986c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r7, #492 @ 0x1ec │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq r6, r9, r8, lsl #14 │ │ │ │ - rsbeq r3, r6, ip, lsl #6 │ │ │ │ - rsbeq r3, r6, r0, asr r4 │ │ │ │ - rsbeq r3, r6, r8, lsl r7 │ │ │ │ + rsbseq r6, r9, r8, asr r7 │ │ │ │ + rsbeq r3, r6, ip, asr r3 │ │ │ │ + rsbeq r3, r6, r0, lsr #9 │ │ │ │ + rsbeq r3, r6, r8, ror #14 │ │ │ │ andeq r0, r0, fp, asr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #232] @ 399970 │ │ │ │ ldr r6, [pc, #232] @ 399974 │ │ │ │ @@ -334536,67 +334536,67 @@ │ │ │ │ add r3, r7, #220 @ 0xdc │ │ │ │ add r6, pc, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ mov r2, r6 │ │ │ │ mov r8, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #1748] @ 0x6d4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 399930 │ │ │ │ bl 534b28 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3998e8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 399100 │ │ │ │ ldr r0, [r4, #1748] @ 0x6d4 │ │ │ │ - bl 75b9c4 │ │ │ │ + bl 75ba0c │ │ │ │ ldr ip, [pc, #132] @ 39997c │ │ │ │ ldr r2, [pc, #132] @ 399980 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r7, #520 @ 0x208 │ │ │ │ mov r1, r6 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r5 │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr ip, [pc, #76] @ 399984 │ │ │ │ ldr r2, [pc, #76] @ 399988 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r7, #520 @ 0x208 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq r6, r9, r4, asr #12 │ │ │ │ - rsbeq r3, r6, r8, asr #4 │ │ │ │ - rsbeq r3, r6, r8, lsl #7 │ │ │ │ - strheq r1, [r5], #-196 @ 0xffffff3c @ │ │ │ │ + @ instruction: 0x00796694 │ │ │ │ + @ instruction: 0x00663298 │ │ │ │ + ldrdeq r3, [r6], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq r1, r5, r4, lsl #26 │ │ │ │ andeq r0, r0, pc, lsl #8 │ │ │ │ - rsbeq r3, r6, r4, lsr #12 │ │ │ │ + rsbeq r3, r6, r4, ror r6 │ │ │ │ andeq r0, r0, ip, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #220] @ 399a80 │ │ │ │ ldr r2, [pc, #220] @ 399a84 │ │ │ │ @@ -334604,15 +334604,15 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r4, #220 @ 0xdc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r5, r0 │ │ │ │ bl 398490 │ │ │ │ add r3, r5, #1792 @ 0x700 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [r3, #-8] │ │ │ │ ldr r3, [r5, #1744] @ 0x6d0 │ │ │ │ @@ -334630,15 +334630,15 @@ │ │ │ │ ldr r1, [pc, #120] @ 399a90 │ │ │ │ add r4, r4, #152 @ 0x98 │ │ │ │ mov r3, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r3, [r5, #2152] @ 0x868 │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ beq 3999ec │ │ │ │ mov r4, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ @@ -334651,19 +334651,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r6, r9, r4, lsr #10 │ │ │ │ - rsbeq r3, r6, r8, lsr #2 │ │ │ │ - rsbeq r3, r6, r8, ror r2 │ │ │ │ - strdeq r1, [r5], #-196 @ 0xffffff3c @ │ │ │ │ - rsbeq sl, r4, ip, asr #29 │ │ │ │ + rsbseq r6, r9, r4, ror r5 │ │ │ │ + rsbeq r3, r6, r8, ror r1 │ │ │ │ + rsbeq r3, r6, r8, asr #5 │ │ │ │ + rsbeq r1, r5, r4, asr #26 │ │ │ │ + rsbeq sl, r4, ip, lsl pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #588] @ 399cfc │ │ │ │ mov sl, r3 │ │ │ │ @@ -334681,15 +334681,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ add r3, fp, #220 @ 0xdc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ mov r4, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r9, [pc, #524] @ 399d10 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 417588 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r8 │ │ │ │ @@ -334737,15 +334737,15 @@ │ │ │ │ ldr r1, [pc, #348] @ 399d20 │ │ │ │ add fp, fp, #152 @ 0x98 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str fp, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r2, [r5, #1792] @ 0x700 │ │ │ │ ldr r3, [r5, #2144] @ 0x860 │ │ │ │ mov r4, #0 │ │ │ │ ldr r3, [r3, r2, lsl #3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ ble 399cc0 │ │ │ │ @@ -334762,29 +334762,29 @@ │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ str r6, [sp, #8] │ │ │ │ bl 397fd8 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq 399c04 │ │ │ │ - bl 99b6d0 │ │ │ │ + bl 99b718 │ │ │ │ subs r4, r4, #1 │ │ │ │ bmi 399b74 │ │ │ │ mov r7, #0 │ │ │ │ ldr r3, [r5, #2156] @ 0x86c │ │ │ │ add r6, r4, r4, lsl #1 │ │ │ │ ldr r2, [r3, r6, lsl #2] │ │ │ │ add r3, r3, r6, lsl #2 │ │ │ │ cmp r2, #0 │ │ │ │ beq 399c80 │ │ │ │ ldr r1, [r3, #4] │ │ │ │ ldr r3, [pc, #180] @ 399d24 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 748b60 │ │ │ │ + bl 748ba8 │ │ │ │ ldr r3, [r5, #2156] @ 0x86c │ │ │ │ str r7, [r3, r6, lsl #2] │ │ │ │ subs r4, r4, #1 │ │ │ │ bcs 399c4c │ │ │ │ b 399b74 │ │ │ │ ldr r2, [pc, #148] @ 399d28 │ │ │ │ ldr r3, [pc, #104] @ 399d00 │ │ │ │ @@ -334807,37 +334807,37 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 418744 │ │ │ │ cmp r0, #0 │ │ │ │ beq 399b74 │ │ │ │ ldr r0, [pc, #72] @ 399d38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c710 │ │ │ │ + bl 99c758 │ │ │ │ b 399c40 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r1, r1, r8, ror #6 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq r6, r9, r4, lsl #8 │ │ │ │ - rsbeq r3, r6, r4, asr #2 │ │ │ │ - rsbeq r3, r6, r0 │ │ │ │ + rsbseq r6, r9, r4, asr r4 │ │ │ │ + @ instruction: 0x00663194 │ │ │ │ + rsbeq r3, r6, r0, asr r0 │ │ │ │ addseq r1, r1, ip, lsl r3 │ │ │ │ andeq r3, r0, ip, asr #10 │ │ │ │ addseq r1, r1, r0, lsr #5 │ │ │ │ - rsbeq r1, r5, ip, asr #22 │ │ │ │ - rsbeq sl, r4, r0, lsr #26 │ │ │ │ + @ instruction: 0x00651b9c │ │ │ │ + rsbeq sl, r4, r0, ror sp │ │ │ │ muleq r0, r8, ip │ │ │ │ addseq r1, r1, r8, lsl #3 │ │ │ │ @ instruction: 0xffffe4b0 │ │ │ │ @ instruction: 0xffffe684 │ │ │ │ @ instruction: 0xffffe8d4 │ │ │ │ - rsbeq r3, r6, ip, lsl #5 │ │ │ │ + ldrdeq r3, [r6], #-44 @ 0xffffffd4 @ │ │ │ │ ldr r0, [pc, #8] @ 399d4c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757688 │ │ │ │ + b 7576d0 │ │ │ │ addeq r8, r3, ip, lsl sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #1308] @ 39a288 │ │ │ │ @@ -334882,15 +334882,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r3, #0 │ │ │ │ add sl, r6, #1808 @ 0x710 │ │ │ │ add r0, sl, #4 │ │ │ │ str r3, [r6, #760] @ 0x2f8 │ │ │ │ ldr r7, [r6, #752] @ 0x2f0 │ │ │ │ - bl 8b08ec │ │ │ │ + bl 8b0934 │ │ │ │ lsl r7, r7, #16 │ │ │ │ ldrh r5, [sl] │ │ │ │ lsr r7, r7, #16 │ │ │ │ cmp r7, r5 │ │ │ │ mov r8, r0 │ │ │ │ beq 399f84 │ │ │ │ ldr r5, [r6, #764] @ 0x2fc │ │ │ │ @@ -334922,15 +334922,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r8 │ │ │ │ bl 25390c │ │ │ │ ldr r0, [r4, #1032] @ 0x408 │ │ │ │ mov r1, r8 │ │ │ │ add r0, r4, r0, lsl #4 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 9908e8 │ │ │ │ + bl 990930 │ │ │ │ add r3, r6, #772 @ 0x304 │ │ │ │ cmp r4, r3 │ │ │ │ beq 39a06c │ │ │ │ ldr r3, [r4, #1032] @ 0x408 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #1032] @ 0x408 │ │ │ │ b 399dc4 │ │ │ │ @@ -334952,15 +334952,15 @@ │ │ │ │ ldr r3, [r5, #1032] @ 0x408 │ │ │ │ str r4, [r5, #4] │ │ │ │ cmp r3, r4 │ │ │ │ addgt r6, r5, #8 │ │ │ │ str r4, [r5] │ │ │ │ ble 399f50 │ │ │ │ mov r0, r6 │ │ │ │ - bl 99097c │ │ │ │ + bl 9909c4 │ │ │ │ bl 254248 │ │ │ │ ldr r3, [r5, #1032] @ 0x408 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, r3 │ │ │ │ add r6, r6, #16 │ │ │ │ blt 399f30 │ │ │ │ ldr r2, [pc, #836] @ 39a29c │ │ │ │ @@ -335035,15 +335035,15 @@ │ │ │ │ add r5, r6, #772 @ 0x304 │ │ │ │ b 399ef8 │ │ │ │ ldr r1, [pc, #572] @ 39a2b0 │ │ │ │ add r3, r6, #780 @ 0x30c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9b1490 │ │ │ │ + bl 9b14d8 │ │ │ │ b 399ecc │ │ │ │ ldr r2, [pc, #548] @ 39a2b4 │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 399e94 │ │ │ │ ldr r2, [pc, #532] @ 39a2b8 │ │ │ │ @@ -335061,23 +335061,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r7, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #440] @ 39a2c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [r4, #1032] @ 0x408 │ │ │ │ b 399e94 │ │ │ │ ldr r2, [pc, #424] @ 39a2c4 │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 399fa4 │ │ │ │ @@ -335096,23 +335096,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #308] @ 39a2c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 399fa4 │ │ │ │ ldr r3, [pc, #296] @ 39a2cc │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r1 │ │ │ │ beq 39a01c │ │ │ │ ldr r3, [pc, #256] @ 39a2b8 │ │ │ │ @@ -335127,42 +335127,42 @@ │ │ │ │ beq 39a250 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #196] @ 39a2d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 39a01c │ │ │ │ ldr r0, [pc, #184] @ 39a2d4 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r8 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [r4, #1032] @ 0x408 │ │ │ │ b 399e94 │ │ │ │ ldr r0, [pc, #156] @ 39a2d8 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 399fa4 │ │ │ │ ldr r0, [pc, #132] @ 39a2dc │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 39a01c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #112] @ 39a2e0 │ │ │ │ ldr r1, [pc, #112] @ 39a2e4 │ │ │ │ ldr r0, [pc, #112] @ 39a2e8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -335172,32 +335172,32 @@ │ │ │ │ ldrheq r1, [r1], r0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ umullseq r1, r1, ip, r0 @ │ │ │ │ addseq r1, r1, r0, asr r0 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r0, r1, r4, asr #29 │ │ │ │ addseq r0, r1, r0, ror lr │ │ │ │ - rsbseq r6, r9, r8, lsl r1 │ │ │ │ - rsbeq r2, r6, ip, ror pc │ │ │ │ - rsbeq r4, pc, r8, lsr #2 │ │ │ │ + rsbseq r6, r9, r8, ror #2 │ │ │ │ + rsbeq r2, r6, ip, asr #31 │ │ │ │ + rsbeq r4, pc, r8, ror r1 @ │ │ │ │ andeq r0, r0, r4, ror r4 │ │ │ │ strdeq r4, [r0], -r4 @ │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r3, r6, r4, lsr r0 │ │ │ │ + rsbeq r3, r6, r4, lsl #1 │ │ │ │ andeq r5, r0, r8, ror #2 │ │ │ │ - strheq r2, [r6], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq r2, r6, r0, lsl #30 │ │ │ │ andeq r3, r0, ip, ror #5 │ │ │ │ - ldrdeq r2, [r6], #-220 @ 0xffffff24 @ │ │ │ │ - rsbeq r2, r6, r0, lsl #31 │ │ │ │ - rsbeq r2, r6, r8, lsl #29 │ │ │ │ - rsbeq r2, r6, r0, asr #27 │ │ │ │ - ldrsheq r5, [r9], #-224 @ 0xffffff20 @ │ │ │ │ - rsbeq r2, r6, r4, asr sp │ │ │ │ - rsbeq r2, r6, ip, lsr #22 │ │ │ │ + rsbeq r2, r6, ip, lsr #28 │ │ │ │ + ldrdeq r2, [r6], #-240 @ 0xffffff10 @ │ │ │ │ + ldrdeq r2, [r6], #-232 @ 0xffffff18 @ │ │ │ │ + rsbeq r2, r6, r0, lsl lr │ │ │ │ + rsbseq r5, r9, r0, asr #30 │ │ │ │ + rsbeq r2, r6, r4, lsr #27 │ │ │ │ + rsbeq r2, r6, ip, ror fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ add r6, r0, #1808 @ 0x710 │ │ │ │ ldr r0, [pc, #204] @ 39a3d4 │ │ │ │ mov r8, r1 │ │ │ │ @@ -335214,30 +335214,30 @@ │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r1, #0 │ │ │ │ strd r2, [sp] │ │ │ │ mov r2, r5 │ │ │ │ add r1, r7, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8b0520 │ │ │ │ + bl 8b0568 │ │ │ │ cmp r0, #0 │ │ │ │ blt 39a36c │ │ │ │ add r4, r4, r0 │ │ │ │ cmp r4, #7 │ │ │ │ bhi 39a37c │ │ │ │ rsb r5, r4, #8 │ │ │ │ b 39a340 │ │ │ │ cmn r0, #4 │ │ │ │ beq 39a340 │ │ │ │ mov r0, #1 │ │ │ │ bl 2558ec │ │ │ │ cmp r8, #0 │ │ │ │ beq 39a390 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8b08ec │ │ │ │ + bl 8b0934 │ │ │ │ str r0, [r8] │ │ │ │ ldr r2, [pc, #68] @ 39a3dc │ │ │ │ ldr r3, [pc, #60] @ 39a3d8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrd r0, [sp] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -335265,41 +335265,41 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr ip, [pc, #96] @ 39a484 │ │ │ │ ldr r1, [pc, #96] @ 39a488 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ strb r2, [r0, #67] @ 0x43 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ mov r2, #2 │ │ │ │ str ip, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74f8b8 │ │ │ │ + bl 74f900 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #66] @ 0x42 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r5, r9, r8, ror #26 │ │ │ │ - rsbeq r1, r4, r8, lsl r0 │ │ │ │ - @ instruction: 0x00689294 │ │ │ │ + ldrheq r5, [r9], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq r1, r4, r8, rrx │ │ │ │ + rsbeq r9, r8, r4, ror #5 │ │ │ │ @ instruction: 0x000002b0 │ │ │ │ addeq r2, pc, ip, lsl r6 @ │ │ │ │ ldr r0, [r0, #760] @ 0x2f8 │ │ │ │ cmp r0, #7 │ │ │ │ bhi 39a4b0 │ │ │ │ rsb r0, r0, #8 │ │ │ │ mov r1, #0 │ │ │ │ @@ -335316,17 +335316,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 39a4ec │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #196 @ 0xc4 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00795c98 │ │ │ │ - strdeq r2, [r6], #-172 @ 0xffffff54 @ │ │ │ │ - rsbeq r2, r6, r8, ror #13 │ │ │ │ + rsbseq r5, r9, r8, ror #25 │ │ │ │ + rsbeq r2, r6, ip, asr #22 │ │ │ │ + rsbeq r2, r6, r8, lsr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldrb r3, [r0, #8] │ │ │ │ ldr r2, [pc, #408] @ 39a6a4 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -335338,15 +335338,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ beq 39a680 │ │ │ │ ldrh r6, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ - bl 990ba8 │ │ │ │ + bl 990bf0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 39a58c │ │ │ │ ldr r2, [pc, #352] @ 39a6b0 │ │ │ │ ldr r3, [pc, #340] @ 39a6a8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -335367,29 +335367,29 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 39a5ec │ │ │ │ sub r4, r4, r6, lsl #4 │ │ │ │ ldr r4, [r4, #1064] @ 0x428 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 753adc │ │ │ │ + bl 753b24 │ │ │ │ ldr r2, [pc, #252] @ 39a6b8 │ │ │ │ ldr r3, [pc, #232] @ 39a6a8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 39a67c │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 753adc │ │ │ │ + b 753b24 │ │ │ │ ldr r3, [pc, #200] @ 39a6bc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 39a5a0 │ │ │ │ ldr r3, [pc, #184] @ 39a6c0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -335404,27 +335404,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 39a6c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 39a5a0 │ │ │ │ ldr r0, [pc, #92] @ 39a6cc │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 39a5a0 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ 39a6d0 │ │ │ │ ldr r1, [pc, #72] @ 39a6d4 │ │ │ │ ldr r0, [pc, #72] @ 39a6d8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -335437,19 +335437,19 @@ │ │ │ │ @ instruction: 0x009108fc │ │ │ │ addseq r0, r1, ip, asr #17 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r0, r1, r0, ror #16 │ │ │ │ andeq r2, r0, r0, ror #6 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - strheq r2, [r6], #-176 @ 0xffffff50 @ │ │ │ │ - rsbeq r2, r6, r8, ror #23 │ │ │ │ - ldrsbeq r5, [r9], #-168 @ 0xffffff58 @ │ │ │ │ - rsbeq r2, r6, ip, lsr r9 │ │ │ │ - rsbeq r2, r6, r8, ror #22 │ │ │ │ + rsbeq r2, r6, r0, lsl #24 │ │ │ │ + rsbeq r2, r6, r8, lsr ip │ │ │ │ + rsbseq r5, r9, r8, lsr #22 │ │ │ │ + rsbeq r2, r6, ip, lsl #19 │ │ │ │ + strheq r2, [r6], #-184 @ 0xffffff48 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3872] @ 0xf20 │ │ │ │ ldr r7, [pc, #1060] @ 39ab18 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #1056] @ 39ab1c │ │ │ │ @@ -335465,39 +335465,39 @@ │ │ │ │ str r2, [sp, #180] @ 0xb4 │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #1020] @ 39ab28 │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r2, [pc, #1000] @ 39ab2c │ │ │ │ ldr r1, [pc, #1000] @ 39ab30 │ │ │ │ add ip, r7, #144 @ 0x90 │ │ │ │ mov r3, #19 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add sl, sp, #64 @ 0x40 │ │ │ │ ldr r8, [pc, #976] @ 39ab34 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r5, #0 │ │ │ │ add r9, r4, #1808 @ 0x710 │ │ │ │ mov r2, #112 @ 0x70 │ │ │ │ mov r1, r5 │ │ │ │ add fp, r9, #4 │ │ │ │ str r5, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r0, sl │ │ │ │ bl 255340 │ │ │ │ mov r0, fp │ │ │ │ - bl 8b0cc8 │ │ │ │ + bl 8b0d10 │ │ │ │ cmp r0, r5 │ │ │ │ beq 39a8e8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 39a2ec │ │ │ │ str r0, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ @@ -335543,27 +335543,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #740] @ 39ab48 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 39a8a4 │ │ │ │ ldr r3, [pc, #716] @ 39ab4c │ │ │ │ ldr ip, [pc, #716] @ 39ab50 │ │ │ │ ldr r1, [pc, #716] @ 39ab54 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #708] @ 39ab58 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ ldr r2, [pc, #688] @ 39ab5c │ │ │ │ ldr r3, [pc, #624] @ 39ab20 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -335581,53 +335581,53 @@ │ │ │ │ ldr r1, [pc, #624] @ 39ab64 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #620] @ 39ab68 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r7, #160 @ 0xa0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 39a8a4 │ │ │ │ ldr r3, [pc, #596] @ 39ab6c │ │ │ │ ldr ip, [pc, #596] @ 39ab70 │ │ │ │ ldr r1, [pc, #596] @ 39ab74 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #588] @ 39ab78 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 39a8a4 │ │ │ │ ldr r2, [pc, #564] @ 39ab7c │ │ │ │ ldr r1, [pc, #564] @ 39ab80 │ │ │ │ mov r3, #1 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r4, r7} │ │ │ │ str r7, [sp] │ │ │ │ - bl 8b1214 │ │ │ │ + bl 8b125c │ │ │ │ mov r3, #2 │ │ │ │ ldr r2, [pc, #524] @ 39ab84 │ │ │ │ add r6, r4, #2032 @ 0x7f0 │ │ │ │ str r5, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ ldr r3, [r4, #2204] @ 0x89c │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 706ca0 │ │ │ │ + bl 706ce8 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ bl 34008c │ │ │ │ b 39a8a4 │ │ │ │ ldr r2, [pc, #460] @ 39ab88 │ │ │ │ ldr r2, [r8, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ @@ -335647,27 +335647,27 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r5, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #52] @ 0x34 │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp, #60] @ 0x3c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #340] @ 39ab94 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 39a7e8 │ │ │ │ ldr r3, [pc, #328] @ 39ab98 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 39a834 │ │ │ │ ldr r3, [pc, #296] @ 39ab8c │ │ │ │ @@ -335683,80 +335683,80 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ str sl, [sp, #8] │ │ │ │ str r9, [sp, #12] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #216] @ 39ab9c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr sl, [sp, #104] @ 0x68 │ │ │ │ ldr r9, [sp, #108] @ 0x6c │ │ │ │ b 39a834 │ │ │ │ ldr r0, [pc, #196] @ 39aba0 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 39a7e8 │ │ │ │ ldr r0, [pc, #172] @ 39aba4 │ │ │ │ mov r2, sl │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr sl, [sp, #104] @ 0x68 │ │ │ │ ldr r9, [sp, #108] @ 0x6c │ │ │ │ b 39a834 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r5, r9, ip, ror #20 │ │ │ │ + ldrheq r5, [r9], #-172 @ 0xffffff54 @ │ │ │ │ addseq r0, r1, r8, lsl r7 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r2, r6, ip, lsl #23 │ │ │ │ - rsbeq r2, r6, ip, ror #22 │ │ │ │ - strheq r3, [r5], #-224 @ 0xffffff20 @ │ │ │ │ - rsbeq r3, r5, r4, asr #29 │ │ │ │ + ldrdeq r2, [r6], #-188 @ 0xffffff44 @ │ │ │ │ + strheq r2, [r6], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq r3, r5, r0, lsl #30 │ │ │ │ + rsbeq r3, r5, r4, lsl pc │ │ │ │ @ instruction: 0x009106bc │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ - rsbseq r5, r9, ip, lsl #18 │ │ │ │ - rsbeq r2, r6, r8, ror #24 │ │ │ │ - rsbeq r2, r6, ip, ror #14 │ │ │ │ + rsbseq r5, r9, ip, asr r9 │ │ │ │ + strheq r2, [r6], #-200 @ 0xffffff38 @ │ │ │ │ + strheq r2, [r6], #-124 @ 0xffffff84 @ │ │ │ │ muleq r0, r2, r1 │ │ │ │ - rsbseq r5, r9, r0, ror #17 │ │ │ │ - rsbeq r2, r6, r0, lsr fp │ │ │ │ - rsbeq r2, r6, ip, lsr r7 │ │ │ │ + rsbseq r5, r9, r0, lsr r9 │ │ │ │ + rsbeq r2, r6, r0, lsl #23 │ │ │ │ + rsbeq r2, r6, ip, lsl #15 │ │ │ │ andeq r0, r0, r1, lsl #3 │ │ │ │ addseq r0, r1, r0, ror r5 │ │ │ │ - ldrdeq r2, [r6], #-156 @ 0xffffff64 @ │ │ │ │ - ldrdeq r2, [r6], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq r2, r6, ip, lsr #20 │ │ │ │ + rsbeq r2, r6, r4, lsr #14 │ │ │ │ andeq r0, r0, r3, asr r1 │ │ │ │ - rsbseq r5, r9, r4, asr #16 │ │ │ │ - ldrdeq r2, [r6], #-164 @ 0xffffff5c @ │ │ │ │ - rsbeq r2, r6, r4, lsr #13 │ │ │ │ + @ instruction: 0x00795894 │ │ │ │ + rsbeq r2, r6, r4, lsr #22 │ │ │ │ + strdeq r2, [r6], #-100 @ 0xffffff9c @ │ │ │ │ andeq r0, r0, r7, lsl #3 │ │ │ │ @ instruction: 0xfffff3f4 │ │ │ │ @ instruction: 0xfffffb28 │ │ │ │ - rsbeq r2, r6, r8, ror #22 │ │ │ │ + strheq r2, [r6], #-184 @ 0xffffff48 @ │ │ │ │ @ instruction: 0x00002eb8 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - ldrdeq r2, [r6], #-136 @ 0xffffff78 @ │ │ │ │ + rsbeq r2, r6, r8, lsr #18 │ │ │ │ andeq r2, r0, r0, ror #22 │ │ │ │ - rsbeq r2, r6, r8, ror #18 │ │ │ │ - rsbeq r2, r6, r8, lsl #17 │ │ │ │ - rsbeq r2, r6, ip, ror r9 │ │ │ │ + strheq r2, [r6], #-152 @ 0xffffff68 @ │ │ │ │ + ldrdeq r2, [r6], #-136 @ 0xffffff78 @ │ │ │ │ + rsbeq r2, r6, ip, asr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #1096] @ 39b008 │ │ │ │ ldr r1, [pc, #1096] @ 39b00c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -335826,22 +335826,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #820] @ 39b02c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ add r3, r4, #1808 @ 0x710 │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r5 │ │ │ │ addeq r0, r4, #772 @ 0x304 │ │ │ │ beq 39ad3c │ │ │ │ ldr r0, [r4, #764] @ 0x2fc │ │ │ │ cmp r0, #0 │ │ │ │ @@ -335863,15 +335863,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 39afc8 │ │ │ │ add r0, r0, r7, lsl #4 │ │ │ │ add r0, r0, #8 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 99098c │ │ │ │ + b 9909d4 │ │ │ │ ldr r1, [pc, #696] @ 39b034 │ │ │ │ ldr r1, [r8, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 39ae0c │ │ │ │ ldr r1, [pc, #660] @ 39b024 │ │ │ │ ldr r1, [r8, r1] │ │ │ │ @@ -335886,23 +335886,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str sl, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #588] @ 39b038 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ cmp sl, #13 │ │ │ │ sbcs r3, r6, #0 │ │ │ │ bcc 39af50 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 39ac1c │ │ │ │ b 39ae18 │ │ │ │ @@ -335927,23 +335927,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str sl, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #432] @ 39b040 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 39ac1c │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 39ac1c │ │ │ │ ldr r3, [pc, #408] @ 39b044 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -335962,48 +335962,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 39b048 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 39ac1c │ │ │ │ ldr r3, [pc, #292] @ 39b04c │ │ │ │ add r3, pc, r3 │ │ │ │ cmp sl, #12 │ │ │ │ bhi 39ae18 │ │ │ │ add r3, r3, sl │ │ │ │ ldrsh r3, [r3, sl] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r0, [pc, #264] @ 39b050 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 39adf0 │ │ │ │ ldr r3, [pc, #252] @ 39b054 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp sl, #12 │ │ │ │ bhi 39adfc │ │ │ │ add r3, r3, sl │ │ │ │ ldrsh r3, [r3, sl] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r0, [pc, #224] @ 39b058 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 39acfc │ │ │ │ ldr r2, [pc, #204] @ 39b05c │ │ │ │ ldr r3, [pc, #120] @ 39b00c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -336012,15 +336012,15 @@ │ │ │ │ bne 39afc8 │ │ │ │ ldr r0, [pc, #172] @ 39b060 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 9a4324 │ │ │ │ + b 9a436c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #144] @ 39b064 │ │ │ │ ldr r3, [pc, #52] @ 39b00c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -336028,40 +336028,40 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 39afc8 │ │ │ │ ldr r0, [pc, #112] @ 39b068 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 9a4324 │ │ │ │ + b 9a436c │ │ │ │ addseq r0, r1, ip, asr r2 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r0, r1, ip, lsr r2 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ @ instruction: 0x009101f8 │ │ │ │ - rsbseq r5, r9, ip, lsl #9 │ │ │ │ + ldrsbeq r5, [r9], #-76 @ 0xffffffb4 @ │ │ │ │ andeq r3, r0, r8, lsr #27 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r2, r6, ip, lsl #17 │ │ │ │ + ldrdeq r2, [r6], #-140 @ 0xffffff74 @ │ │ │ │ ldrsbeq r0, [r1], r8 │ │ │ │ muleq r0, r0, r3 │ │ │ │ - rsbeq r2, r6, r0, lsr #14 │ │ │ │ + rsbeq r2, r6, r0, ror r7 │ │ │ │ andeq r3, r0, r4, lsr #28 │ │ │ │ - rsbeq r2, r6, ip, lsr #16 │ │ │ │ + rsbeq r2, r6, ip, ror r8 │ │ │ │ andeq r1, r0, r4, lsl #1 │ │ │ │ - rsbeq r2, r6, r0, lsl #14 │ │ │ │ - ldrsbeq r5, [r9], #-22 @ 0xffffffea @ │ │ │ │ - rsbeq r2, r6, r8, lsl #12 │ │ │ │ - rsbseq r5, r9, r0, asr #3 │ │ │ │ + rsbeq r2, r6, r0, asr r7 │ │ │ │ + rsbseq r5, r9, r6, lsr #4 │ │ │ │ rsbeq r2, r6, r8, asr r6 │ │ │ │ + rsbseq r5, r9, r0, lsl r2 │ │ │ │ + rsbeq r2, r6, r8, lsr #13 │ │ │ │ addseq pc, r0, ip, lsl #29 │ │ │ │ - rsbeq r2, r6, r0, ror #14 │ │ │ │ + strheq r2, [r6], #-112 @ 0xffffff90 @ │ │ │ │ addseq pc, r0, r8, asr #28 │ │ │ │ - rsbeq r2, r6, r4, ror r6 │ │ │ │ + rsbeq r2, r6, r4, asr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #216] @ 39b15c │ │ │ │ sub sp, sp, #16 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -336069,41 +336069,41 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #200] @ 39b160 │ │ │ │ ldr r1, [pc, #200] @ 39b164 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r2, [pc, #180] @ 39b168 │ │ │ │ ldr r1, [pc, #180] @ 39b16c │ │ │ │ add r4, r4, #128 @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ mov r8, #16 │ │ │ │ mov r9, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r2, [pc, #140] @ 39b170 │ │ │ │ ldr r3, [pc, #140] @ 39b174 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r7, r0, #1840 @ 0x730 │ │ │ │ add sl, r7, #8 │ │ │ │ mov r3, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 7067cc │ │ │ │ + bl 706814 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ bl 34008c │ │ │ │ add r1, r7, #4 │ │ │ │ mov r0, r5 │ │ │ │ bl 33ff8c │ │ │ │ mov r3, r4 │ │ │ │ @@ -336114,21 +336114,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - rsbseq r5, r9, r0, ror #1 │ │ │ │ - rsbeq r3, r5, r8, ror #10 │ │ │ │ - rsbeq r3, r5, r8, ror r5 │ │ │ │ - ldrdeq r2, [r6], #-28 @ 0xffffffe4 @ │ │ │ │ - strdeq r2, [r6], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbseq r5, r9, r0, lsr r1 │ │ │ │ + strheq r3, [r5], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq r3, r5, r8, asr #11 │ │ │ │ + rsbeq r2, r6, ip, lsr #4 │ │ │ │ + rsbeq r2, r6, ip, asr #4 │ │ │ │ addeq r7, r3, ip, ror r6 │ │ │ │ - rsbeq r1, r6, r0, lsr #26 │ │ │ │ + rsbeq r1, r6, r0, ror sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #724] @ 39b464 │ │ │ │ ldr r1, [pc, #724] @ 39b468 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -336194,23 +336194,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #460] @ 39b488 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ cmp r7, #13 │ │ │ │ sbcs r3, r4, #0 │ │ │ │ bcc 39b418 │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ beq 39b1dc │ │ │ │ b 39b2e8 │ │ │ │ @@ -336235,23 +336235,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 39b490 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 39b1dc │ │ │ │ ldr r3, [pc, #292] @ 39b494 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r7, #12 │ │ │ │ bhi 39b2e8 │ │ │ │ ldrsb r3, [r3, r7] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ @@ -336277,67 +336277,67 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 39b49c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 39b1dc │ │ │ │ ldr r0, [pc, #144] @ 39b4a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 39b2c0 │ │ │ │ ldr r3, [pc, #132] @ 39b4a4 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r7, #12 │ │ │ │ bhi 39b2cc │ │ │ │ add r3, r3, r7 │ │ │ │ ldrsh r3, [r3, r7] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r0, [pc, #104] @ 39b4a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 39b1dc │ │ │ │ ldr r0, [pc, #92] @ 39b4ac │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 39b1dc │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq pc, r0, ip, lsl #25 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq pc, r0, ip, ror #24 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq pc, r0, r4, lsr ip @ │ │ │ │ - rsbseq r4, r9, lr, lsl #30 │ │ │ │ + rsbseq r4, r9, lr, asr pc │ │ │ │ andeq r4, r0, r0, asr r3 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r2, r6, ip, lsr #9 │ │ │ │ + strdeq r2, [r6], #-76 @ 0xffffffb4 @ │ │ │ │ andeq r3, r0, r4, lsr #28 │ │ │ │ - rsbeq r2, r6, ip, asr r3 │ │ │ │ - rsbseq r4, r9, pc, asr #27 │ │ │ │ + rsbeq r2, r6, ip, lsr #7 │ │ │ │ + rsbseq r4, r9, pc, lsl lr │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - ldrdeq r2, [r6], #-60 @ 0xffffffc4 @ │ │ │ │ - @ instruction: 0x00662398 │ │ │ │ - rsbseq r4, r9, ip, lsr #26 │ │ │ │ - rsbeq r2, r6, ip, ror #7 │ │ │ │ - rsbeq r2, r6, r4, asr #5 │ │ │ │ + rsbeq r2, r6, ip, lsr #8 │ │ │ │ + rsbeq r2, r6, r8, ror #7 │ │ │ │ + rsbseq r4, r9, ip, ror sp │ │ │ │ + rsbeq r2, r6, ip, lsr r4 │ │ │ │ + rsbeq r2, r6, r4, lsl r3 │ │ │ │ ldr r0, [pc, #4] @ 39b4bc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757664 │ │ │ │ + b 7576ac │ │ │ │ addeq r7, r3, r0, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #116] @ 39b54c │ │ │ │ ldr r2, [pc, #116] @ 39b550 │ │ │ │ @@ -336345,40 +336345,40 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #26 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r2, [pc, #84] @ 39b558 │ │ │ │ ldr r1, [pc, #84] @ 39b55c │ │ │ │ add r4, r4, #20 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ add r5, r0, #1744 @ 0x6d0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r2, #2 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 3959cc │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 41d400 │ │ │ │ - rsbseq r4, r9, r0, asr #26 │ │ │ │ - @ instruction: 0x00662390 │ │ │ │ - rsbeq r2, r6, r4, lsr #7 │ │ │ │ - rsbeq pc, r3, r8, lsl pc @ │ │ │ │ - @ instruction: 0x00688194 │ │ │ │ + @ instruction: 0x00794d90 │ │ │ │ + rsbeq r2, r6, r0, ror #7 │ │ │ │ + strdeq r2, [r6], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq pc, r3, r8, ror #30 │ │ │ │ + rsbeq r8, r8, r4, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #200] @ 39b640 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -336386,31 +336386,31 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #184] @ 39b644 │ │ │ │ ldr r1, [pc, #184] @ 39b648 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #164] @ 39b64c │ │ │ │ ldr r1, [pc, #164] @ 39b650 │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r1, [pc, #132] @ 39b654 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74f8b8 │ │ │ │ + bl 74f900 │ │ │ │ ldr r3, [pc, #112] @ 39b658 │ │ │ │ ldr r1, [pc, #112] @ 39b65c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #92] @ 0x5c │ │ │ │ mov r2, #1 │ │ │ │ mov r0, #2176 @ 0x880 │ │ │ │ ldr r3, [pc, #96] @ 39b660 │ │ │ │ @@ -336427,26 +336427,26 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r4, r9, r8, lsr #25 │ │ │ │ - @ instruction: 0x0063fe98 │ │ │ │ - rsbeq r8, r8, r0, lsl r1 │ │ │ │ - rsbeq r0, r5, ip, asr r1 │ │ │ │ - rsbeq r9, r4, r4, lsr r3 │ │ │ │ + ldrsheq r4, [r9], #-200 @ 0xffffff38 @ │ │ │ │ + rsbeq pc, r3, r8, ror #29 │ │ │ │ + rsbeq r8, r8, r0, ror #2 │ │ │ │ + rsbeq r0, r5, ip, lsr #3 │ │ │ │ + rsbeq r9, r4, r4, lsl #7 │ │ │ │ ldrdeq r1, [pc], r8 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ andseq r1, r1, r6, lsr fp │ │ │ │ @ instruction: 0x008371b8 │ │ │ │ ldr r0, [pc, #4] @ 39b670 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757664 │ │ │ │ + b 7576ac │ │ │ │ addeq r7, r3, r4, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ mov r4, r0 │ │ │ │ @@ -336519,25 +336519,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #124] @ 39b838 │ │ │ │ ldr r1, [pc, #124] @ 39b83c │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r3, [pc, #92] @ 39b840 │ │ │ │ ldr r1, [pc, #92] @ 39b844 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #88] @ 39b848 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ @@ -336550,19 +336550,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrsbeq r4, [r9], #-160 @ 0xffffff60 @ │ │ │ │ - rsbeq sl, r5, ip, lsr #19 │ │ │ │ - rsbeq sl, r5, r0, asr #19 │ │ │ │ - rsbeq pc, r3, r4, ror #24 │ │ │ │ - rsbeq r7, r8, r0, ror #29 │ │ │ │ + rsbseq r4, r9, r0, lsr #22 │ │ │ │ + strdeq sl, [r5], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq sl, r5, r0, lsl sl │ │ │ │ + strheq pc, [r3], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq r7, r8, r0, lsr pc │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r4, lsl #10 │ │ │ │ andeq r0, r0, r4, lsl #6 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -336574,50 +336574,50 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #140] @ 39b908 │ │ │ │ ldr r1, [pc, #140] @ 39b90c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 751180 │ │ │ │ + bl 7511c8 │ │ │ │ ldr r2, [pc, #104] @ 39b910 │ │ │ │ ldr r1, [pc, #104] @ 39b914 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #67 @ 0x43 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r2, [pc, #84] @ 39b918 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 39b91c │ │ │ │ str r1, [r5, #104] @ 0x68 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9b1348 │ │ │ │ + bl 9b1390 │ │ │ │ str r0, [r5, #112] @ 0x70 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r4, r9, r0, lsl #20 │ │ │ │ - rsbeq r2, r6, r0, lsr #32 │ │ │ │ - rsbeq r2, r6, ip, lsr #32 │ │ │ │ - rsbeq sl, r5, r4, lsr #17 │ │ │ │ - rsbeq fp, r5, r8, lsl #31 │ │ │ │ - strdeq r1, [r6], #-248 @ 0xffffff08 @ │ │ │ │ + rsbseq r4, r9, r0, asr sl │ │ │ │ + rsbeq r2, r6, r0, ror r0 │ │ │ │ + rsbeq r2, r6, ip, ror r0 │ │ │ │ + strdeq sl, [r5], #-132 @ 0xffffff7c @ │ │ │ │ + ldrdeq fp, [r5], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq r2, r6, r8, asr #32 │ │ │ │ @ instruction: 0xfffffd98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #392] @ 39bac0 │ │ │ │ mov r6, r1 │ │ │ │ @@ -336634,27 +336634,27 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #352] @ 39bad0 │ │ │ │ mov r3, #19 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r2, [pc, #332] @ 39bad4 │ │ │ │ ldr r1, [pc, #332] @ 39bad8 │ │ │ │ add r4, r4, #52 @ 0x34 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ ldr r8, [pc, #324] @ 39badc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r3, [pc, #296] @ 39bae0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 39ba24 │ │ │ │ ldr r3, [r5, #116] @ 0x74 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -336699,45 +336699,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 39baf4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 39b9c4 │ │ │ │ ldr r0, [pc, #76] @ 39baf8 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 39b9c4 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r4, r9, ip, lsr #18 │ │ │ │ + rsbseq r4, r9, ip, ror r9 │ │ │ │ @ instruction: 0x0090f4d0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r1, r6, ip, lsr pc │ │ │ │ - rsbeq r1, r6, ip, lsr #30 │ │ │ │ - @ instruction: 0x0063fa90 │ │ │ │ - rsbeq r7, r8, ip, lsl #26 │ │ │ │ + rsbeq r1, r6, ip, lsl #31 │ │ │ │ + rsbeq r1, r6, ip, ror pc │ │ │ │ + rsbeq pc, r3, r0, ror #21 │ │ │ │ + rsbeq r7, r8, ip, asr sp │ │ │ │ addseq pc, r0, ip, ror r4 @ │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq pc, r0, r8, lsr r4 @ │ │ │ │ andeq r4, r0, r4, asr r2 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r1, r6, r0, lsr lr │ │ │ │ - rsbeq r1, r6, r8, asr #28 │ │ │ │ + rsbeq r1, r6, r0, lsl #29 │ │ │ │ + @ instruction: 0x00661e98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #424] @ 39bcbc │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -336752,15 +336752,15 @@ │ │ │ │ str r1, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #388] @ 39bccc │ │ │ │ mov r3, #19 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r6, [pc, #368] @ 39bcd0 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r0, #116] @ 0x74 │ │ │ │ cmp r3, #2 │ │ │ │ movhi r5, #255 @ 0xff │ │ │ │ bhi 39bbc0 │ │ │ │ ldr r2, [pc, #348] @ 39bcd4 │ │ │ │ @@ -336768,15 +336768,15 @@ │ │ │ │ add r5, r5, #52 @ 0x34 │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r5, [sp] │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r3, [pc, #316] @ 39bcdc │ │ │ │ ldr r2, [r6, r3] │ │ │ │ ldr r3, [r4, #116] @ 0x74 │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ add r2, r4, r3 │ │ │ │ ldrb r5, [r2, #120] @ 0x78 │ │ │ │ @@ -336819,52 +336819,52 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 39bcf0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [r4, #116] @ 0x74 │ │ │ │ add r2, r4, r3 │ │ │ │ ldrb r5, [r2, #120] @ 0x78 │ │ │ │ b 39bbb8 │ │ │ │ ldr r0, [pc, #88] @ 39bcf4 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [r4, #116] @ 0x74 │ │ │ │ add r2, r4, r3 │ │ │ │ ldrb r5, [r2, #120] @ 0x78 │ │ │ │ b 39bbb8 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r4, r9, r4, asr r7 │ │ │ │ + rsbseq r4, r9, r4, lsr #15 │ │ │ │ @ instruction: 0x0090f2f4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r1, r6, r4, asr sp │ │ │ │ - rsbeq r1, r6, r4, ror #26 │ │ │ │ + rsbeq r1, r6, r4, lsr #27 │ │ │ │ + strheq r1, [r6], #-212 @ 0xffffff2c @ │ │ │ │ addseq pc, r0, r0, asr #5 │ │ │ │ - rsbeq pc, r3, r4, lsr #17 │ │ │ │ - rsbeq r7, r8, r4, lsl fp │ │ │ │ + strdeq pc, [r3], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq r7, r8, r4, ror #22 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq pc, r0, r4, asr r2 @ │ │ │ │ muleq r0, ip, pc @ │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - @ instruction: 0x00661c98 │ │ │ │ - rsbeq r1, r6, r4, lsr #25 │ │ │ │ + rsbeq r1, r6, r8, ror #25 │ │ │ │ + strdeq r1, [r6], #-196 @ 0xffffff3c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [pc, #1352] @ 39c258 │ │ │ │ ldr lr, [pc, #1352] @ 39c25c │ │ │ │ ldr ip, [pc, #1352] @ 39c260 │ │ │ │ @@ -336880,15 +336880,15 @@ │ │ │ │ mov r3, #19 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r3, [pc, #1292] @ 39c26c │ │ │ │ ldr r6, [pc, #1292] @ 39c270 │ │ │ │ add r3, pc, r3 │ │ │ │ add r6, pc, r6 │ │ │ │ cmp r4, #4 │ │ │ │ bhi 39c068 │ │ │ │ ldrb r3, [r3, r4] │ │ │ │ @@ -336900,15 +336900,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r3, [pc, #1232] @ 39c280 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 39c13c │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #1212] @ 39c284 │ │ │ │ @@ -336940,15 +336940,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r3, [pc, #1072] @ 39c280 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ beq 39bdbc │ │ │ │ ldr r3, [pc, #1072] @ 39c294 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -336969,15 +336969,15 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r2, [pc, #988] @ 39c2a0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #980] @ 39c2a4 │ │ │ │ add r0, pc, r0 │ │ │ │ b 39bf90 │ │ │ │ ldr r3, [pc, #972] @ 39c2a8 │ │ │ │ @@ -336988,15 +336988,15 @@ │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r4, [r0, #116] @ 0x74 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r3, [pc, #880] @ 39c280 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ beq 39bdbc │ │ │ │ ldr r3, [pc, #880] @ 39c294 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -337017,39 +337017,39 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r2, [pc, #816] @ 39c2b4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #808] @ 39c2b8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 39bdbc │ │ │ │ ldr r3, [pc, #780] @ 39c2bc │ │ │ │ ldr r2, [pc, #780] @ 39c2c0 │ │ │ │ ldr r1, [pc, #780] @ 39c2c4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r4, #0 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r4, [r0, #116] @ 0x74 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r3, [pc, #668] @ 39c280 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ beq 39bdbc │ │ │ │ ldr r3, [pc, #668] @ 39c294 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -337070,15 +337070,15 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r2, [pc, #624] @ 39c2c8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #616] @ 39c2cc │ │ │ │ add r0, pc, r0 │ │ │ │ b 39bf90 │ │ │ │ ldr ip, [pc, #608] @ 39c2d0 │ │ │ │ @@ -337087,15 +337087,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r3, [pc, #484] @ 39c280 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 39c0b0 │ │ │ │ mvn r0, #0 │ │ │ │ b 39bdc0 │ │ │ │ @@ -337118,25 +337118,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r2, [pc, #452] @ 39c2dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #428] @ 39c2e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 39c0a8 │ │ │ │ ldr r3, [pc, #336] @ 39c294 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 39bdbc │ │ │ │ ldr r3, [pc, #320] @ 39c298 │ │ │ │ @@ -337153,109 +337153,109 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r2, [pc, #320] @ 39c2e4 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 39c2e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 39bdbc │ │ │ │ ldr r2, [pc, #284] @ 39c2ec │ │ │ │ ldr r0, [pc, #284] @ 39c2f0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 39c0a8 │ │ │ │ ldr r2, [pc, #264] @ 39c2f4 │ │ │ │ ldr r0, [pc, #264] @ 39c2f8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 39bdbc │ │ │ │ ldr r2, [pc, #244] @ 39c2fc │ │ │ │ ldr r0, [pc, #244] @ 39c300 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 39bdbc │ │ │ │ ldr r2, [pc, #224] @ 39c304 │ │ │ │ ldr r0, [pc, #224] @ 39c308 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 39bdbc │ │ │ │ ldr r2, [pc, #204] @ 39c30c │ │ │ │ ldr r0, [pc, #204] @ 39c310 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 39bdbc │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r4, r9, r4, asr r5 │ │ │ │ + rsbseq r4, r9, r4, lsr #11 │ │ │ │ addseq pc, r0, r0, lsl #2 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r1, r6, r0, ror #22 │ │ │ │ - rsbeq r1, r6, r0, ror fp │ │ │ │ - rsbseq r4, r9, r0, lsl #10 │ │ │ │ + strheq r1, [r6], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq r1, r6, r0, asr #23 │ │ │ │ + rsbseq r4, r9, r0, asr r5 │ │ │ │ ldrheq pc, [r0], r8 @ │ │ │ │ - rsbseq r4, r9, r0, ror #9 │ │ │ │ - @ instruction: 0x0063f690 │ │ │ │ - rsbeq r7, r8, ip, lsl #18 │ │ │ │ + rsbseq r4, r9, r0, lsr r5 │ │ │ │ + rsbeq pc, r3, r0, ror #13 │ │ │ │ + rsbeq r7, r8, ip, asr r9 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq pc, r0, r4, asr r0 @ │ │ │ │ - rsbseq r4, r9, r0, asr #8 │ │ │ │ - strdeq pc, [r3], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbeq r7, r8, ip, ror #16 │ │ │ │ + @ instruction: 0x00794490 │ │ │ │ + rsbeq pc, r3, r0, asr #12 │ │ │ │ + strheq r7, [r8], #-140 @ 0xffffff74 @ │ │ │ │ andeq r2, r0, ip, lsr #19 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - strdeq r1, [r6], #-172 @ 0xffffff54 @ │ │ │ │ - @ instruction: 0x00661a94 │ │ │ │ - rsbseq r4, r9, r8, lsl #7 │ │ │ │ - rsbeq pc, r3, r4, lsr r5 @ │ │ │ │ - rsbeq r7, r8, r4, lsr #15 │ │ │ │ - rsbeq r1, r6, r4, lsl #20 │ │ │ │ - ldrdeq r1, [r6], #-148 @ 0xffffff6c @ │ │ │ │ - ldrheq r4, [r9], #-36 @ 0xffffffdc @ │ │ │ │ - rsbeq pc, r3, r0, ror #8 │ │ │ │ - ldrdeq r7, [r8], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbeq r1, r6, r8, asr r9 │ │ │ │ - rsbeq r1, r6, r0, lsl #18 │ │ │ │ - ldrsheq r4, [r9], #-20 @ 0xffffffec @ │ │ │ │ - rsbeq pc, r3, r4, lsr #7 │ │ │ │ - rsbeq r7, r8, r0, lsr #12 │ │ │ │ - strheq r1, [r6], #-140 @ 0xffffff74 @ │ │ │ │ - rsbeq r1, r6, r0, lsr r8 │ │ │ │ - rsbeq r1, r6, r4, lsr #16 │ │ │ │ - rsbeq r1, r6, r4, lsr #15 │ │ │ │ + rsbeq r1, r6, ip, asr #22 │ │ │ │ + rsbeq r1, r6, r4, ror #21 │ │ │ │ + ldrsbeq r4, [r9], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq pc, r3, r4, lsl #11 │ │ │ │ + strdeq r7, [r8], #-116 @ 0xffffff8c @ │ │ │ │ + rsbeq r1, r6, r4, asr sl │ │ │ │ + rsbeq r1, r6, r4, lsr #20 │ │ │ │ + rsbseq r4, r9, r4, lsl #6 │ │ │ │ + strheq pc, [r3], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq r7, r8, r0, lsr #14 │ │ │ │ + rsbeq r1, r6, r8, lsr #19 │ │ │ │ + rsbeq r1, r6, r0, asr r9 │ │ │ │ + rsbseq r4, r9, r4, asr #4 │ │ │ │ + strdeq pc, [r3], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq r7, r8, r0, ror r6 │ │ │ │ + rsbeq r1, r6, ip, lsl #18 │ │ │ │ + rsbeq r1, r6, r0, lsl #17 │ │ │ │ + rsbeq r1, r6, r4, ror r8 │ │ │ │ + strdeq r1, [r6], #-116 @ 0xffffff8c @ │ │ │ │ + rsbeq r1, r6, r4, asr r8 │ │ │ │ + rsbeq r1, r6, r0, lsl r8 │ │ │ │ + rsbeq r1, r6, ip, lsr #16 │ │ │ │ + strdeq r1, [r6], #-116 @ 0xffffff8c @ │ │ │ │ rsbeq r1, r6, r4, lsl #16 │ │ │ │ - rsbeq r1, r6, r0, asr #15 │ │ │ │ - ldrdeq r1, [r6], #-124 @ 0xffffff84 @ │ │ │ │ - rsbeq r1, r6, r4, lsr #15 │ │ │ │ - strheq r1, [r6], #-116 @ 0xffffff8c @ │ │ │ │ - rsbeq r1, r6, r8, lsl #15 │ │ │ │ - rsbeq r1, r6, r0, ror #14 │ │ │ │ - rsbeq r1, r6, ip, ror #14 │ │ │ │ - rsbeq r1, r6, ip, ror #14 │ │ │ │ - rsbeq r1, r6, r0, asr r7 │ │ │ │ + ldrdeq r1, [r6], #-120 @ 0xffffff88 @ │ │ │ │ + strheq r1, [r6], #-112 @ 0xffffff90 @ │ │ │ │ + strheq r1, [r6], #-124 @ 0xffffff84 @ │ │ │ │ + strheq r1, [r6], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq r1, r6, r0, lsr #15 │ │ │ │ cmp r1, #1 │ │ │ │ movle r3, #12 │ │ │ │ strble r3, [r0, #193] @ 0xc1 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ @@ -337382,24 +337382,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str sl, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #832] @ 39c890 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 39c3f8 │ │ │ │ cmp r5, #0 │ │ │ │ ldrb sl, [r0, #168] @ 0xa8 │ │ │ │ bne 39c604 │ │ │ │ mov r4, #0 │ │ │ │ ldr r3, [pc, #780] @ 39c87c │ │ │ │ ldr r8, [r7, r3] │ │ │ │ @@ -337424,24 +337424,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str sl, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #672] @ 39c898 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r8, [r8] │ │ │ │ b 39c3f0 │ │ │ │ ldr r3, [pc, #656] @ 39c89c │ │ │ │ lsr sl, sl, #6 │ │ │ │ orr sl, r5, sl, lsl #4 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r2, sl, #3 │ │ │ │ @@ -337481,15 +337481,15 @@ │ │ │ │ strb r1, [r9, #194] @ 0xc2 │ │ │ │ and r1, r1, r3 │ │ │ │ ands r1, r1, #127 @ 0x7f │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r9, #212] @ 0xd4 │ │ │ │ movne r1, #1 │ │ │ │ strh r3, [r9, #186] @ 0xba │ │ │ │ - bl 753adc │ │ │ │ + bl 753b24 │ │ │ │ b 39c4c0 │ │ │ │ add r4, r9, #4288 @ 0x10c0 │ │ │ │ mvn r3, #127 @ 0x7f │ │ │ │ strb r3, [r9, #194] @ 0xc2 │ │ │ │ add r3, r4, #44 @ 0x2c │ │ │ │ add r1, r9, #220 @ 0xdc │ │ │ │ mov r2, #6 │ │ │ │ @@ -337579,42 +337579,42 @@ │ │ │ │ b 39c568 │ │ │ │ ldr r0, [pc, #120] @ 39c8a8 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ str sl, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 39c3f8 │ │ │ │ ldr r0, [pc, #92] @ 39c8ac │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ str sl, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r8, [r8] │ │ │ │ b 39c3f0 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq lr, r0, ip, asr #21 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq lr, r0, ip, lsl #21 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq lr, r0, ip, lsl sl │ │ │ │ andeq r1, r0, r0, lsr #17 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r1, r6, r0, lsl r5 │ │ │ │ + rsbeq r1, r6, r0, ror #10 │ │ │ │ andeq r2, r0, ip, asr #31 │ │ │ │ - rsbeq r1, r6, ip, ror #7 │ │ │ │ - @ instruction: 0x00793c94 │ │ │ │ + rsbeq r1, r6, ip, lsr r4 │ │ │ │ + rsbseq r3, r9, r4, ror #25 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ andeq r5, r0, r7, asr r7 │ │ │ │ - rsbeq r1, r6, r4, ror #4 │ │ │ │ - ldrdeq r1, [r6], #-20 @ 0xffffffec @ │ │ │ │ + strheq r1, [r6], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq r1, r6, r4, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr ip, [pc, #1640] @ 39cf30 │ │ │ │ ldr r1, [pc, #1640] @ 39cf34 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -337722,23 +337722,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ strd sl, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1208] @ 39cf54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ cmp r7, #0 │ │ │ │ beq 39c938 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r7, #0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 39cb38 │ │ │ │ @@ -337760,23 +337760,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp, #12] │ │ │ │ stm sp, {r4, r6, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1064] @ 39cf5c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ cmp r4, #0 │ │ │ │ bne 39cc18 │ │ │ │ tst sl, #1 │ │ │ │ strb sl, [r5, #168] @ 0xa8 │ │ │ │ bne 39c944 │ │ │ │ ldrb r3, [r5, #194] @ 0xc2 │ │ │ │ tst sl, #24 │ │ │ │ @@ -337789,15 +337789,15 @@ │ │ │ │ ldrb r2, [r5, #196] @ 0xc4 │ │ │ │ orr r3, r3, #64 @ 0x40 │ │ │ │ tst r3, r2 │ │ │ │ ldr r0, [r5, #212] @ 0xd4 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ strb r3, [r5, #194] @ 0xc2 │ │ │ │ - bl 753adc │ │ │ │ + bl 753b24 │ │ │ │ tst sl, #4 │ │ │ │ beq 39c944 │ │ │ │ ldrb r4, [r5, #182] @ 0xb6 │ │ │ │ ldrh r3, [r5, #184] @ 0xb8 │ │ │ │ lsl r4, r4, #8 │ │ │ │ cmp r4, #49152 @ 0xc000 │ │ │ │ subge r4, r4, #32768 @ 0x8000 │ │ │ │ @@ -337824,15 +337824,15 @@ │ │ │ │ ldrb r3, [r5, #196] @ 0xc4 │ │ │ │ and r1, r1, r3 │ │ │ │ ands r1, r1, #127 @ 0x7f │ │ │ │ movne r1, #1 │ │ │ │ ldr r0, [r5, #212] @ 0xd4 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 753adc │ │ │ │ + b 753b24 │ │ │ │ ldrb r3, [r5, #168] @ 0xa8 │ │ │ │ ldr r2, [pc, #832] @ 39cf64 │ │ │ │ lsr r3, r3, #6 │ │ │ │ orr r3, r4, r3, lsl #4 │ │ │ │ add r2, pc, r2 │ │ │ │ sub r1, r3, #1 │ │ │ │ cmp r1, #30 │ │ │ │ @@ -338013,44 +338013,44 @@ │ │ │ │ ldrh r2, [r5, #184] @ 0xb8 │ │ │ │ add r1, r1, r4 │ │ │ │ bl 58f354 │ │ │ │ b 39cbb4 │ │ │ │ ldr r0, [pc, #116] @ 39cf78 │ │ │ │ strd sl, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 39caa0 │ │ │ │ ldr r0, [pc, #100] @ 39cf7c │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 39cb38 │ │ │ │ addseq lr, r0, r4, asr r5 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq lr, r0, ip, lsr #10 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ @ instruction: 0x0090e4d0 │ │ │ │ addseq lr, r0, r0, lsr #8 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r1, r6, r8, lsr #32 │ │ │ │ + rsbeq r1, r6, r8, ror r0 │ │ │ │ strdeq r3, [r0], -r0 │ │ │ │ - strdeq r0, [r6], #-244 @ 0xffffff0c @ │ │ │ │ + rsbeq r1, r6, r4, asr #32 │ │ │ │ addseq lr, r0, r8, asr #4 │ │ │ │ - ldrheq r3, [r9], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbseq r3, r9, r0, lsl #14 │ │ │ │ addseq lr, r0, ip, lsr r1 │ │ │ │ umullseq lr, r0, r8, r0 │ │ │ │ @ instruction: 0x0090dffc │ │ │ │ addseq sp, r0, r8, ror #30 │ │ │ │ - strdeq r0, [r6], #-180 @ 0xffffff4c @ │ │ │ │ - rsbeq r0, r6, r0, asr ip │ │ │ │ + rsbeq r0, r6, r4, asr #24 │ │ │ │ + rsbeq r0, r6, r0, lsr #25 │ │ │ │ │ │ │ │ 0039cf80 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r4, r0, #4288 @ 0x10c0 │ │ │ │ @@ -338168,15 +338168,15 @@ │ │ │ │ orr r3, r3, #1 │ │ │ │ and r1, r1, r3 │ │ │ │ ands r1, r1, #127 @ 0x7f │ │ │ │ ldr r0, [r7, #212] @ 0xd4 │ │ │ │ movne r1, #1 │ │ │ │ strb r8, [r7, #203] @ 0xcb │ │ │ │ strb r3, [r7, #194] @ 0xc2 │ │ │ │ - bl 753adc │ │ │ │ + bl 753b24 │ │ │ │ mov r0, sl │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -338239,15 +338239,15 @@ │ │ │ │ bne 39d168 │ │ │ │ ldrb r2, [r2, #246] @ 0xf6 │ │ │ │ ldrb r3, [fp, #5] │ │ │ │ cmp r2, r3 │ │ │ │ bne 39d168 │ │ │ │ b 39d07c │ │ │ │ andeq r0, r0, sp, ror #11 │ │ │ │ - rsbseq r3, r9, ip, ror #2 │ │ │ │ + ldrheq r3, [r9], #-28 @ 0xffffffe4 @ │ │ │ │ │ │ │ │ 0039d284 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -338256,39 +338256,39 @@ │ │ │ │ mov ip, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #48] @ 39d2e4 │ │ │ │ mov r3, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 7067cc │ │ │ │ + bl 706814 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq r0, r6, r4, lsl #18 │ │ │ │ + rsbeq r0, r6, r4, asr r9 │ │ │ │ addeq r5, r3, ip, lsr #11 │ │ │ │ ldr r0, [pc, #4] @ 39d2f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757664 │ │ │ │ + b 7576ac │ │ │ │ ldrdeq r5, [r3], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #1960] @ 0x7a8 │ │ │ │ bl 58ebf4 │ │ │ │ ldr r0, [r4, #1956] @ 0x7a4 │ │ │ │ pop {r4, lr} │ │ │ │ - b 753de4 │ │ │ │ + b 753e2c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [r0, #100] @ 0x64 │ │ │ │ mov r6, #1 │ │ │ │ ldr r3, [pc, #180] @ 39d3f4 │ │ │ │ @@ -338299,15 +338299,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ add r5, r0, #1744 @ 0x6d0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 39d284 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r5 │ │ │ │ @@ -338319,32 +338319,32 @@ │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r4, #1956] @ 0x7a4 │ │ │ │ mov r0, r6 │ │ │ │ bl 58e314 │ │ │ │ mov r0, r5 │ │ │ │ bl 39cf80 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7581fc │ │ │ │ + bl 758244 │ │ │ │ add r3, r4, #88 @ 0x58 │ │ │ │ mov r1, r6 │ │ │ │ stm sp, {r3, r5} │ │ │ │ ldr r3, [r4, #20] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #40] @ 39d400 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 58e9b0 │ │ │ │ str r0, [r4, #1960] @ 0x7a8 │ │ │ │ bl 58eb28 │ │ │ │ mov r1, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 58e2a4 │ │ │ │ - ldrsbeq r2, [r9], #-244 @ 0xffffff0c @ │ │ │ │ - rsbeq r6, r8, r8, asr #6 │ │ │ │ - ldrdeq lr, [r3], #-0 @ │ │ │ │ + rsbseq r3, r9, r4, lsr #32 │ │ │ │ + @ instruction: 0x00686398 │ │ │ │ + rsbeq lr, r3, r0, lsr #2 │ │ │ │ addseq lr, r1, r0, ror r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #212] @ 39d4f0 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -338353,25 +338353,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #196] @ 39d4f4 │ │ │ │ ldr r1, [pc, #196] @ 39d4f8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #176] @ 39d4fc │ │ │ │ ldr r1, [pc, #176] @ 39d500 │ │ │ │ add r5, r5, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #144] @ 39d504 │ │ │ │ ldr r1, [pc, #144] @ 39d508 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #136] @ 39d50c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ @@ -338385,35 +338385,35 @@ │ │ │ │ str r2, [r0, #120] @ 0x78 │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ strh r2, [r0, #114] @ 0x72 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74f8b8 │ │ │ │ + bl 74f900 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #8 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r2, r9, r4, lsl #30 │ │ │ │ - strdeq sp, [r3], #-244 @ 0xffffff0c @ │ │ │ │ - rsbeq r6, r8, ip, ror #4 │ │ │ │ - rsbeq lr, r4, r0, asr #5 │ │ │ │ - @ instruction: 0x00647498 │ │ │ │ + rsbseq r2, r9, r4, asr pc │ │ │ │ + rsbeq lr, r3, r4, asr #32 │ │ │ │ + strheq r6, [r8], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbeq lr, r4, r0, lsl r3 │ │ │ │ + rsbeq r7, r4, r8, ror #9 │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ addeq r5, r3, r4, asr #8 │ │ │ │ - rsbeq r0, r6, r4, ror #14 │ │ │ │ + strheq r0, [r6], #-116 @ 0xffffff8c @ │ │ │ │ eorhi r1, r9, ip, ror #1 │ │ │ │ strdeq pc, [lr], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #112] @ 39d5a4 │ │ │ │ @@ -338423,15 +338423,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r3, [pc, #76] @ 39d5b0 │ │ │ │ ldr r2, [pc, #76] @ 39d5b4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov ip, r0 │ │ │ │ add r1, r0, #6016 @ 0x1780 │ │ │ │ add r1, r1, #56 @ 0x38 │ │ │ │ @@ -338442,19 +338442,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r2, r9, r8, ror #27 │ │ │ │ - rsbeq lr, r4, r8, asr #3 │ │ │ │ - rsbeq r7, r4, r0, lsr #7 │ │ │ │ - strheq r0, [r6], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbeq lr, r5, r0, asr #13 │ │ │ │ + rsbseq r2, r9, r8, lsr lr │ │ │ │ + rsbeq lr, r4, r8, lsl r2 │ │ │ │ + strdeq r7, [r4], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq r0, r6, r0, lsl #14 │ │ │ │ + rsbeq lr, r5, r0, lsl r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #228] @ 39d6b4 │ │ │ │ ldr r3, [pc, #228] @ 39d6b8 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -338490,15 +338490,15 @@ │ │ │ │ str r5, [sp, #4] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str ip, [sp, #8] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r7, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r9, [sp, #48] @ 0x30 │ │ │ │ - bl 757664 │ │ │ │ + bl 7576ac │ │ │ │ cmp r4, #78 @ 0x4e │ │ │ │ bne 39d60c │ │ │ │ ldr r2, [pc, #92] @ 39d6d4 │ │ │ │ ldr r3, [pc, #60] @ 39d6b8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -338513,18 +338513,18 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq sp, r0, ip, asr #16 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq lr, r1, r4, lsr #7 │ │ │ │ - rsbeq r7, r4, r4, ror #5 │ │ │ │ + rsbeq r7, r4, r4, lsr r3 │ │ │ │ andeq r0, r0, r4, asr #8 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - rsbeq lr, r4, r4, asr r3 │ │ │ │ + rsbeq lr, r4, r4, lsr #7 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ addseq sp, r0, r4, lsr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #144] @ 39d780 │ │ │ │ @@ -338533,24 +338533,24 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r2, [pc, #112] @ 39d78c │ │ │ │ ldr r1, [pc, #112] @ 39d790 │ │ │ │ add r4, r4, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r3, [pc, #84] @ 39d794 │ │ │ │ ldr r2, [pc, #84] @ 39d798 │ │ │ │ add r1, r6, #6336 @ 0x18c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r1, #32 │ │ │ │ mov ip, r0 │ │ │ │ @@ -338561,21 +338561,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrsheq r2, [r9], #-204 @ 0xffffff34 @ │ │ │ │ - rsbeq lr, r4, r0, lsl r0 │ │ │ │ - rsbeq r7, r4, r8, ror #3 │ │ │ │ - rsbeq sp, r3, r4, lsl #26 │ │ │ │ - rsbeq r5, r8, ip, ror pc │ │ │ │ - ldrdeq r0, [r6], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbeq lr, r5, r0, ror #9 │ │ │ │ + rsbseq r2, r9, ip, asr #26 │ │ │ │ + rsbeq lr, r4, r0, rrx │ │ │ │ + rsbeq r7, r4, r8, lsr r2 │ │ │ │ + rsbeq sp, r3, r4, asr sp │ │ │ │ + rsbeq r5, r8, ip, asr #31 │ │ │ │ + rsbeq r0, r6, r0, lsr #10 │ │ │ │ + rsbeq lr, r5, r0, lsr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #96] @ 39d814 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -338584,31 +338584,31 @@ │ │ │ │ ldr r2, [pc, #80] @ 39d818 │ │ │ │ ldr r1, [pc, #80] @ 39d81c │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #76] @ 39d820 │ │ │ │ add r5, r4, #8192 @ 0x2000 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r1, [r5, #2512] @ 0x9d0 │ │ │ │ mov r2, r4 │ │ │ │ bl 5688a8 │ │ │ │ ldr r0, [r5, #2512] @ 0x9d0 │ │ │ │ bl 253810 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [r3, #2344] @ 0x928 │ │ │ │ bl 414c60 │ │ │ │ ldr r0, [r4, #2256] @ 0x8d0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 58ebf4 │ │ │ │ - rsbseq r2, r9, r0, asr #24 │ │ │ │ - rsbeq r0, r6, ip, asr r4 │ │ │ │ - rsbeq r0, r6, ip, ror #8 │ │ │ │ + @ instruction: 0x00792c90 │ │ │ │ + rsbeq r0, r6, ip, lsr #9 │ │ │ │ + strheq r0, [r6], #-76 @ 0xffffffb4 @ │ │ │ │ andeq r0, r0, r3, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r4, r0, #4096 @ 0x1000 │ │ │ │ ldrb r3, [r4, #2491] @ 0x9bb │ │ │ │ @@ -338739,15 +338739,15 @@ │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ bl 256458 │ │ │ │ addseq sp, r0, r8, lsl #10 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0xff7daa85 │ │ │ │ @ instruction: 0xffffbaba │ │ │ │ addseq sp, r0, r0, lsr r4 │ │ │ │ - ldrsheq r2, [r9], #-156 @ 0xffffff64 @ │ │ │ │ + rsbseq r2, r9, ip, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r2, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -338767,30 +338767,30 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #300] @ 39dbd4 │ │ │ │ ldr r1, [pc, #300] @ 39dbd8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #280] @ 39dbdc │ │ │ │ ldr r1, [pc, #280] @ 39dbe0 │ │ │ │ add r4, r4, #192 @ 0xc0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ ldr r9, [pc, #260] @ 39dbe4 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 758228 │ │ │ │ + bl 758270 │ │ │ │ mov r5, #0 │ │ │ │ mov r4, r5 │ │ │ │ mov r6, r0 │ │ │ │ b 39db18 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #13 │ │ │ │ add r5, r5, #6 │ │ │ │ @@ -338803,15 +338803,15 @@ │ │ │ │ ldr r3, [r8, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #176] @ 39dbe8 │ │ │ │ orr r3, r3, #8 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [r8, #48] @ 0x30 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74f8b8 │ │ │ │ + bl 74f900 │ │ │ │ add r4, r4, r4, lsl #1 │ │ │ │ ldr r1, [pc, #148] @ 39dbec │ │ │ │ ldr r2, [pc, #148] @ 39dbf0 │ │ │ │ ldr r3, [pc, #148] @ 39dbf4 │ │ │ │ add r4, r9, r4, lsl #3 │ │ │ │ ldr lr, [r4, #4] │ │ │ │ ldr ip, [pc, #140] @ 39dbf8 │ │ │ │ @@ -338837,22 +338837,22 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 2564dc │ │ │ │ - rsbseq r2, r9, r0, ror #18 │ │ │ │ - rsbeq sp, r3, ip, ror r9 │ │ │ │ - strdeq r5, [r8], #-180 @ 0xffffff4c @ │ │ │ │ - rsbeq sp, r4, r8, asr #24 │ │ │ │ - rsbeq r6, r4, r0, lsr #28 │ │ │ │ + ldrheq r2, [r9], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq sp, r3, ip, asr #19 │ │ │ │ + rsbeq r5, r8, r4, asr #24 │ │ │ │ + @ instruction: 0x0064dc98 │ │ │ │ + rsbeq r6, r4, r0, ror lr │ │ │ │ addseq sp, r1, ip, asr #29 │ │ │ │ addeq pc, lr, ip, ror #10 │ │ │ │ - rsbeq r0, r6, r8, lsr r1 │ │ │ │ + rsbeq r0, r6, r8, lsl #3 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ @ instruction: 0xfffffc24 │ │ │ │ @ instruction: 0xffff8086 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -338862,15 +338862,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ mov r4, r0 │ │ │ │ mov r8, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 7581fc │ │ │ │ + bl 758244 │ │ │ │ ldr r9, [pc, #932] @ 39dfe4 │ │ │ │ mov r7, #0 │ │ │ │ mov r5, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ mov sl, r0 │ │ │ │ b 39dc60 │ │ │ │ add r5, r5, #1 │ │ │ │ @@ -338885,15 +338885,15 @@ │ │ │ │ add r5, r5, r5, lsl #1 │ │ │ │ add r9, r9, r5, lsl #3 │ │ │ │ ldr r3, [r9, #16] │ │ │ │ add r9, r4, #4096 @ 0x1000 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r9, #2348] @ 0x92c │ │ │ │ str r6, [sp, #24] │ │ │ │ - bl 7581fc │ │ │ │ + bl 758244 │ │ │ │ ldr r7, [pc, #844] @ 39dfe8 │ │ │ │ mov r5, r6 │ │ │ │ add r7, pc, r7 │ │ │ │ mov sl, r0 │ │ │ │ b 39dcb8 │ │ │ │ add r6, r6, #1 │ │ │ │ cmp r6, #13 │ │ │ │ @@ -338945,15 +338945,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 39dfa0 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ cmp r6, #0 │ │ │ │ beq 39ddc4 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ - bl 99c014 │ │ │ │ + bl 99c05c │ │ │ │ ldr r2, [pc, #612] @ 39dff0 │ │ │ │ ldr r3, [pc, #592] @ 39dfe0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -338980,15 +338980,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r9, #2344] @ 0x928 │ │ │ │ mov r9, #0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r0, fp │ │ │ │ - bl 7067cc │ │ │ │ + bl 706814 │ │ │ │ mov r3, fp │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, #8 │ │ │ │ bl 41d400 │ │ │ │ ldr r3, [pc, #464] @ 39dffc │ │ │ │ add fp, r4, #1920 @ 0x780 │ │ │ │ @@ -338997,15 +338997,15 @@ │ │ │ │ mov r9, #0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7067cc │ │ │ │ + bl 706814 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, fp │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 41d400 │ │ │ │ ldr r3, [pc, #400] @ 39e000 │ │ │ │ add fp, r4, #2080 @ 0x820 │ │ │ │ @@ -339016,15 +339016,15 @@ │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ add r8, r4, #2256 @ 0x8d0 │ │ │ │ - bl 7067cc │ │ │ │ + bl 706814 │ │ │ │ add r8, r8, #4 │ │ │ │ mov r3, fp │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ bl 41d400 │ │ │ │ mov r0, r8 │ │ │ │ @@ -339032,15 +339032,15 @@ │ │ │ │ mov r1, r6 │ │ │ │ mov r2, #8 │ │ │ │ mov r0, sl │ │ │ │ bl 255340 │ │ │ │ mov r0, r4 │ │ │ │ bl 39d8fc │ │ │ │ mov r0, r4 │ │ │ │ - bl 7581fc │ │ │ │ + bl 758244 │ │ │ │ add r3, r4, #88 @ 0x58 │ │ │ │ mov r1, r8 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r4, #20] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #260] @ 39e004 │ │ │ │ @@ -339070,15 +339070,15 @@ │ │ │ │ ldr lr, [r0, #24] │ │ │ │ ldr r0, [pc, #176] @ 39e014 │ │ │ │ str lr, [ip] │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #212 @ 0xd4 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mvn r1, #0 │ │ │ │ ldr r2, [r5, #2512] @ 0x9d0 │ │ │ │ mov r3, r4 │ │ │ │ str r6, [sp, #8] │ │ │ │ stm sp, {r1, r6} │ │ │ │ bl 5685bc │ │ │ │ b 39dd84 │ │ │ │ @@ -339102,23 +339102,23 @@ │ │ │ │ bl 2564dc │ │ │ │ addseq sp, r0, r8, lsl #4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq sp, r1, r4, ror #26 │ │ │ │ addseq sp, r1, ip, lsl #26 │ │ │ │ addseq sp, r1, r0, asr ip │ │ │ │ umullseq sp, r0, r0, r0 │ │ │ │ - ldrdeq pc, [r5], #-232 @ 0xffffff18 @ │ │ │ │ + rsbeq pc, r5, r8, lsr #30 │ │ │ │ addeq r4, r3, ip, asr #22 │ │ │ │ - @ instruction: 0x0065fe98 │ │ │ │ - rsbeq pc, r5, ip, asr lr @ │ │ │ │ + rsbeq pc, r5, r8, ror #29 │ │ │ │ + rsbeq pc, r5, ip, lsr #29 │ │ │ │ addseq sp, r1, ip, lsr #21 │ │ │ │ @ instruction: 0xfffffb24 │ │ │ │ - rsbeq pc, r5, r4, ror #25 │ │ │ │ - strdeq pc, [r5], #-196 @ 0xffffff3c @ │ │ │ │ - @ instruction: 0x00792490 │ │ │ │ + rsbeq pc, r5, r4, lsr sp @ │ │ │ │ + rsbeq pc, r5, r4, asr #26 │ │ │ │ + rsbseq r2, r9, r0, ror #9 │ │ │ │ andeq r7, r0, r1, lsr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ mov r4, r0 │ │ │ │ @@ -339147,44 +339147,44 @@ │ │ │ │ str ip, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ str ip, [sl, #4] │ │ │ │ add r4, r4, #6464 @ 0x1940 │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ add r4, r4, #24 │ │ │ │ mov r1, #0 │ │ │ │ str r8, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov r3, r1 │ │ │ │ strb r9, [sp, #96] @ 0x60 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add r4, sp, #100 @ 0x64 │ │ │ │ stm r4, {r0, r1} │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, fp │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ strb r9, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [r3, #2392] @ 0x958 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ add r8, sp, #68 @ 0x44 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [r3, #2368] @ 0x940 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #44] @ 0x2c │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ str r9, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r9, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ @@ -339192,92 +339192,92 @@ │ │ │ │ str fp, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov sl, #4 │ │ │ │ mov r0, fp │ │ │ │ mov fp, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd sl, [sp, #16] │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ strb r9, [sp, #64] @ 0x40 │ │ │ │ ldr r1, [r3, #2428] @ 0x97c │ │ │ │ ldr r2, [r3, #2368] @ 0x940 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r2, r2, #36 @ 0x24 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #24] │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r9, [sp, #96] @ 0x60 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ stm r4, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ strb r9, [sp, #64] @ 0x40 │ │ │ │ ldr r1, [r3, #2440] @ 0x988 │ │ │ │ ldr r2, [r3, #2368] @ 0x940 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r2, r2, #48 @ 0x30 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #24] │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r9, [sp, #96] @ 0x60 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ stm r4, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ strb r9, [sp, #64] @ 0x40 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stm r6, {r0, r1} │ │ │ │ ldr r6, [r3, #2368] @ 0x940 │ │ │ │ ldr r2, [r3, #2452] @ 0x994 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ strb r9, [sp, #96] @ 0x60 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r2, r6 │ │ │ │ stm r4, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr r2, [pc, #72] @ 39e2e4 │ │ │ │ ldr r3, [pc, #64] @ 39e2e0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -339346,29 +339346,29 @@ │ │ │ │ str r8, [r6], #-4 │ │ │ │ strb r9, [sp, #128] @ 0x80 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ add r4, sp, #116 @ 0x74 │ │ │ │ sub r5, fp, #12 │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ strb r9, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ sub fp, fp, #4 │ │ │ │ stm fp, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ mov r3, r8 │ │ │ │ add r0, sl, #424 @ 0x1a8 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ mov r4, r7 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ cmn r3, #1 │ │ │ │ beq 39e674 │ │ │ │ add r2, sl, #8192 @ 0x2000 │ │ │ │ ldrb fp, [r2, #2518] @ 0x9d6 │ │ │ │ mov r3, #0 │ │ │ │ @@ -339410,76 +339410,76 @@ │ │ │ │ mov sl, #1 │ │ │ │ strb sl, [sp, #104] @ 0x68 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ mov r9, #0 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ mov r0, #4 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ strd r0, [sp, #16] │ │ │ │ strb sl, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ strb sl, [sp, #104] @ 0x68 │ │ │ │ ldm r1, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r2, #2 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ str r9, [sp, #24] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #8] │ │ │ │ strb sl, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add r2, r3, #4 │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ strb sl, [sp, #104] @ 0x68 │ │ │ │ ldm ip, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ mov r2, #2 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r9, [sp, #24] │ │ │ │ strb sl, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add r2, r3, #6 │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r3, r3, #8 │ │ │ │ rsb r2, r7, #2592 @ 0xa20 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldrh r3, [r1] │ │ │ │ add r2, r2, #8 │ │ │ │ @@ -339491,30 +339491,30 @@ │ │ │ │ strb sl, [sp, #128] @ 0x80 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ ldr ip, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ add r1, ip, r7 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb sl, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldrh r3, [r1] │ │ │ │ add r3, r7, r3 │ │ │ │ lsl r7, r3, #16 │ │ │ │ ldrh r3, [r2] │ │ │ │ lsr r7, r7, #16 │ │ │ │ @@ -339571,76 +339571,76 @@ │ │ │ │ mov sl, #1 │ │ │ │ strb sl, [sp, #104] @ 0x68 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ mov r9, #0 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r0, #4 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ strd r0, [sp, #16] │ │ │ │ strb sl, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ strb sl, [sp, #104] @ 0x68 │ │ │ │ ldm r1, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r2, #2 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ str r9, [sp, #24] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #8] │ │ │ │ strb sl, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add r2, r3, #4 │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ strb sl, [sp, #104] @ 0x68 │ │ │ │ ldm ip, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ mov r2, #2 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r9, [sp, #24] │ │ │ │ strb sl, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add r2, r3, #6 │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r3, r3, #8 │ │ │ │ rsb r2, r7, #2592 @ 0xa20 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ ldrh r3, [r1] │ │ │ │ add r2, r2, #8 │ │ │ │ @@ -339652,30 +339652,30 @@ │ │ │ │ strb sl, [sp, #128] @ 0x80 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ ldr ip, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ add r1, ip, r7 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb sl, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldrh r3, [r1] │ │ │ │ add r3, r7, r3 │ │ │ │ lsl r7, r3, #16 │ │ │ │ ldrh r3, [r2] │ │ │ │ lsr r7, r7, #16 │ │ │ │ @@ -339871,23 +339871,23 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ b 39eb24 │ │ │ │ bl 256414 │ │ │ │ @ instruction: 0x0090c4b4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq ip, r0, r0, lsr #9 │ │ │ │ addseq ip, r0, ip, lsr #8 │ │ │ │ - ldrsheq r1, [r9], #-140 @ 0xffffff74 @ │ │ │ │ - rsbseq r1, r9, r3, ror #17 │ │ │ │ + rsbseq r1, r9, ip, asr #18 │ │ │ │ + rsbseq r1, r9, r3, lsr r9 │ │ │ │ strdeq r4, [r0], -lr │ │ │ │ andeq r7, r0, sp, lsl #16 │ │ │ │ andeq r4, r0, r0, asr #11 │ │ │ │ - rsbeq pc, r5, r4, lsl #4 │ │ │ │ - ldrheq r1, [r9], #-132 @ 0xffffff7c @ │ │ │ │ - rsbeq pc, r5, r8, ror #2 │ │ │ │ - rsbeq pc, r5, r8, asr #2 │ │ │ │ + rsbeq pc, r5, r4, asr r2 @ │ │ │ │ + rsbseq r1, r9, r4, lsl #18 │ │ │ │ + strheq pc, [r5], #-24 @ 0xffffffe8 @ │ │ │ │ + @ instruction: 0x0065f198 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3904] @ 0xf40 │ │ │ │ mov r2, #17 │ │ │ │ sub sp, sp, #156 @ 0x9c │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ @@ -339935,29 +339935,29 @@ │ │ │ │ str r4, [r7] │ │ │ │ strb r6, [sp, #120] @ 0x78 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ add r5, r5, r3 │ │ │ │ str r5, [fp, #2388] @ 0x954 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm sl, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ mov r0, #16 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ str r4, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r6, [sp, #128] @ 0x80 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ mov r2, r5 │ │ │ │ stm r9, {r0, r1} │ │ │ │ mov r3, r4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ subs r3, r3, #1 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldrh r3, [r3, #6] │ │ │ │ lsl r2, r3, #16 │ │ │ │ asr r2, r2, #16 │ │ │ │ @@ -339982,15 +339982,15 @@ │ │ │ │ str r4, [r7] │ │ │ │ ldr r5, [fp, #2388] @ 0x954 │ │ │ │ strb r6, [sp, #120] @ 0x78 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ add r5, r5, #8 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm sl, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #24] │ │ │ │ add r1, r1, #10624 @ 0x2980 │ │ │ │ add r1, r1, #56 @ 0x38 │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r6, [sp, #128] @ 0x80 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ @@ -339998,44 +339998,44 @@ │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r2, r5 │ │ │ │ mov r4, #22 │ │ │ │ mov r5, #0 │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldrh r3, [r3, #4] │ │ │ │ orr r3, r3, #40960 @ 0xa000 │ │ │ │ strh r3, [sp, #90] @ 0x5a │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ mov r4, #1 │ │ │ │ strb r4, [sp, #96] @ 0x60 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r3, sp, #100 @ 0x64 │ │ │ │ ldr r5, [fp, #2388] @ 0x954 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm sl, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ add r1, sp, #90 @ 0x5a │ │ │ │ str r4, [sp, #24] │ │ │ │ strb r4, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldm sl, {r0, r1} │ │ │ │ mov r2, r5 │ │ │ │ mov r4, #2 │ │ │ │ mov r5, #0 │ │ │ │ stm r9, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r4, [sp, #16] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ bne 39f0bc │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ blt 39f0d4 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ @@ -340105,29 +340105,29 @@ │ │ │ │ ldm r7, {r0, r1} │ │ │ │ add r2, r2, r5 │ │ │ │ str r4, [r6] │ │ │ │ strh r4, [r6, #4] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm sl, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, #6 │ │ │ │ mov r1, #0 │ │ │ │ strb r2, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp, #24] │ │ │ │ strd r0, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ ldm sl, {r0, r1} │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ stm r9, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ mov r1, #6 │ │ │ │ mov r0, r6 │ │ │ │ bl 591564 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, #1 │ │ │ │ add r5, r5, #6 │ │ │ │ lsl r3, r0, #24 │ │ │ │ @@ -340149,15 +340149,15 @@ │ │ │ │ str r4, [r7] │ │ │ │ ldr r5, [fp, #2388] @ 0x954 │ │ │ │ strb r6, [sp, #120] @ 0x78 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ add r5, r5, #8 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm sl, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #24] │ │ │ │ add r1, r1, #2256 @ 0x8d0 │ │ │ │ add r1, r1, #4 │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r6, [sp, #128] @ 0x80 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ @@ -340222,19 +340222,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @ instruction: 0x0090c1dc │ │ │ │ addseq ip, r0, r4, asr #3 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq r1, r9, r5, ror #13 │ │ │ │ - rsbeq pc, r5, r4, lsl r1 @ │ │ │ │ + rsbseq r1, r9, r5, lsr r7 │ │ │ │ + rsbeq pc, r5, r4, ror #2 │ │ │ │ addseq fp, r0, r4, ror pc │ │ │ │ andeq r4, r0, r0, asr #11 │ │ │ │ - rsbeq lr, r5, ip, asr lr │ │ │ │ + rsbeq lr, r5, ip, lsr #29 │ │ │ │ addseq fp, r0, r4, lsr sp │ │ │ │ @ instruction: 0x0090bcf0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3848] @ 0xf08 │ │ │ │ ldr r3, [pc, #1300] @ 39f6bc │ │ │ │ @@ -340311,15 +340311,15 @@ │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r6, sp, #96 @ 0x60 │ │ │ │ add r5, sp, #112 @ 0x70 │ │ │ │ add sl, r2, #424 @ 0x1a8 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ mov r3, #0 │ │ │ │ add r2, sp, #128 @ 0x80 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r2, [sp, #8] │ │ │ │ strb r8, [sp, #116] @ 0x74 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ @@ -340327,15 +340327,15 @@ │ │ │ │ stm r4, {r0, r1} │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov fp, #0 │ │ │ │ mov r0, sl │ │ │ │ mov sl, #16 │ │ │ │ strd sl, [sp, #16] │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldrh r2, [sp, #142] @ 0x8e │ │ │ │ ldr r1, [r7, #2364] @ 0x93c │ │ │ │ cmp r2, r9 │ │ │ │ movcc r3, r2 │ │ │ │ ldr r2, [r7, #2360] @ 0x938 │ │ │ │ ldr ip, [sp, #56] @ 0x38 │ │ │ │ add r2, r2, r1 │ │ │ │ @@ -340350,57 +340350,57 @@ │ │ │ │ strh ip, [sp, #78] @ 0x4e │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ add r1, sp, #78 @ 0x4e │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r8, [sp, #116] @ 0x74 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov sl, #2 │ │ │ │ mov fp, #0 │ │ │ │ stm r4, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd sl, [sp, #16] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ strb r8, [sp, #84] @ 0x54 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [r7, #2364] @ 0x93c │ │ │ │ stm r9, {r0, r1} │ │ │ │ ldr r9, [r7, #2360] @ 0x938 │ │ │ │ strh r3, [sp, #78] @ 0x4e │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r9, r9, r2 │ │ │ │ add r9, r9, #12 │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r8, [sp, #24] │ │ │ │ strb r8, [sp, #116] @ 0x74 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r2, r9 │ │ │ │ stm r4, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r3, r3, #8192 @ 0x2000 │ │ │ │ ldrb r9, [r3, #2506] @ 0x9ca │ │ │ │ ands r9, r9, #4 │ │ │ │ bne 39f690 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r7, #2360] @ 0x938 │ │ │ │ @@ -340409,29 +340409,29 @@ │ │ │ │ strb r8, [sp, #108] @ 0x6c │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r3, [r7, #2364] @ 0x93c │ │ │ │ stm r6, {r0, r1} │ │ │ │ add fp, fp, r3 │ │ │ │ add fp, fp, #16 │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #16] │ │ │ │ str r8, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ strb r8, [sp, #116] @ 0x74 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r2, fp │ │ │ │ stm r4, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr r3, [r7, #2428] @ 0x97c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r7, #2428] @ 0x97c │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ bl 39d824 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ @@ -340565,20 +340565,20 @@ │ │ │ │ b 39f59c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq fp, r0, r4, ror ip │ │ │ │ addseq fp, r0, r0, ror #24 │ │ │ │ andeq r4, r0, r0 │ │ │ │ andeq r0, r0, lr, ror #11 │ │ │ │ addseq fp, r0, r0, lsr r9 │ │ │ │ - rsbseq r0, r9, r8, asr #29 │ │ │ │ + rsbseq r0, r9, r8, lsl pc │ │ │ │ andeq sl, r0, r2 │ │ │ │ andeq sl, r0, r4 │ │ │ │ andeq sl, r0, r6 │ │ │ │ andeq r4, r0, r0, asr #11 │ │ │ │ - rsbeq lr, r5, ip, lsr r7 │ │ │ │ + rsbeq lr, r5, ip, lsl #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r2, [pc, #568] @ 39f938 │ │ │ │ ldr r3, [pc, #568] @ 39f93c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -340642,15 +340642,15 @@ │ │ │ │ add r8, sp, #76 @ 0x4c │ │ │ │ add r4, r4, #424 @ 0x1a8 │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r7, [sp, #24] │ │ │ │ strb r5, [sp, #80] @ 0x50 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ @@ -340658,38 +340658,38 @@ │ │ │ │ mov fp, #0 │ │ │ │ mov sl, #8 │ │ │ │ stm r6, {r0, r1} │ │ │ │ mov r3, r7 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd sl, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mvn r2, #0 │ │ │ │ str r7, [r3, #4] │ │ │ │ str r7, [sp, #68] @ 0x44 │ │ │ │ strb r5, [sp, #72] @ 0x48 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ strd r2, [sp, #48] @ 0x30 │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r5, [sp, #24] │ │ │ │ strb r5, [sp, #80] @ 0x50 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stm r6, {r0, r1} │ │ │ │ mov r3, r7 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r4 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr r2, [pc, #160] @ 39f94c │ │ │ │ ldr r3, [pc, #140] @ 39f93c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -340727,15 +340727,15 @@ │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq fp, r0, r8, lsl #14 │ │ │ │ addseq fp, r0, r4, lsr #13 │ │ │ │ addseq fp, r0, r0, ror r6 │ │ │ │ addseq fp, r0, r0, ror r5 │ │ │ │ addseq fp, r0, ip, lsr #10 │ │ │ │ andeq r4, r0, r0, asr #11 │ │ │ │ - rsbeq lr, r5, r8, lsl r5 │ │ │ │ + rsbeq lr, r5, r8, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #1180] @ 39fe14 │ │ │ │ mov r4, r1 │ │ │ │ @@ -340932,29 +340932,29 @@ │ │ │ │ add r3, sp, #52 @ 0x34 │ │ │ │ stm r3, {r0, r1} │ │ │ │ add r4, sp, #68 @ 0x44 │ │ │ │ add r3, sp, #60 @ 0x3c │ │ │ │ add r8, r8, r2 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ str r7, [sp, #24] │ │ │ │ strb r7, [sp, #72] @ 0x48 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ mov r2, r8 │ │ │ │ stm sl, {r0, r1} │ │ │ │ mov r8, #4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r9, #0 │ │ │ │ add r1, sp, #32 │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ add r0, r6, #424 @ 0x1a8 │ │ │ │ strd r8, [sp, #16] │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ add r0, r6, #6464 @ 0x1940 │ │ │ │ mov r2, #96 @ 0x60 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r0, #24 │ │ │ │ bl 255340 │ │ │ │ b 39fab0 │ │ │ │ cmp r4, #112 @ 0x70 │ │ │ │ @@ -340994,29 +340994,29 @@ │ │ │ │ add r3, sp, #52 @ 0x34 │ │ │ │ stm r3, {r0, r1} │ │ │ │ add r4, sp, #68 @ 0x44 │ │ │ │ add r3, sp, #60 @ 0x3c │ │ │ │ add r8, r8, r2 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ str r7, [sp, #24] │ │ │ │ strb r7, [sp, #72] @ 0x48 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ mov r7, #0 │ │ │ │ stm sl, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r1, sp, #32 │ │ │ │ add r0, r6, #424 @ 0x1a8 │ │ │ │ mov r6, #4 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r8 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ b 39fab0 │ │ │ │ ldr r3, [pc, #92] @ 39fe28 │ │ │ │ ldr r0, [pc, #108] @ 39fe3c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ ldr r3, [r3] │ │ │ │ mov r1, #1 │ │ │ │ @@ -341032,23 +341032,23 @@ │ │ │ │ bl 39d824 │ │ │ │ ldrb r3, [r5, #2488] @ 0x9b8 │ │ │ │ b 39f9d0 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ bl 256414 │ │ │ │ umullseq fp, r0, ip, r4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - ldrsbeq r0, [r9], #-153 @ 0xffffff67 @ │ │ │ │ + rsbseq r0, r9, r9, lsr #20 │ │ │ │ addseq fp, r0, r4, lsl #9 │ │ │ │ addseq fp, r0, ip, asr r3 │ │ │ │ andeq r4, r0, r0, asr #11 │ │ │ │ - rsbeq lr, r5, r0, asr r3 │ │ │ │ + rsbeq lr, r5, r0, lsr #7 │ │ │ │ andeq sl, r0, r7 │ │ │ │ - strdeq lr, [r5], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq lr, r5, r4, asr #4 │ │ │ │ andeq sl, r0, r5 │ │ │ │ - rsbeq lr, r5, r4, ror #1 │ │ │ │ + rsbeq lr, r5, r4, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #1188] @ 3a02fc │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r2 │ │ │ │ @@ -341348,37 +341348,37 @@ │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ bl 256458 │ │ │ │ bl 255730 │ │ │ │ @ instruction: 0x0090afbc │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq sl, r0, r8, lsr #31 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - rsbseq r0, r9, r4, lsr #9 │ │ │ │ + ldrsheq r0, [r9], #-68 @ 0xffffffbc @ │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ - rsbseq r0, r9, r1, ror r4 │ │ │ │ + rsbseq r0, r9, r1, asr #9 │ │ │ │ addseq sl, r0, ip, asr #29 │ │ │ │ addseq sl, r0, ip, lsl #29 │ │ │ │ andeq r4, r0, r0, asr #11 │ │ │ │ - rsbeq lr, r5, ip, lsl r0 │ │ │ │ + rsbeq lr, r5, ip, rrx │ │ │ │ strdeq r0, [r0], -sp │ │ │ │ - rsbseq r0, r9, sp, lsr #7 │ │ │ │ + ldrsheq r0, [r9], #-61 @ 0xffffffc3 @ │ │ │ │ addseq sl, r0, ip, lsl #28 │ │ │ │ @ instruction: 0x0090add8 │ │ │ │ addseq sl, r0, ip, ror sp │ │ │ │ - rsbeq sp, r5, r8, asr #29 │ │ │ │ + rsbeq sp, r5, r8, lsl pc │ │ │ │ addseq sl, r0, r0, asr #26 │ │ │ │ - rsbeq sp, r5, r8, asr #28 │ │ │ │ + @ instruction: 0x0065de98 │ │ │ │ addseq sl, r0, r4, ror #25 │ │ │ │ addseq sl, r0, ip, lsr #25 │ │ │ │ addseq sl, r0, ip, lsl ip │ │ │ │ @ instruction: 0x0090abd4 │ │ │ │ addseq sl, r0, r8, ror fp │ │ │ │ - rsbseq r0, r9, r8, lsl r1 │ │ │ │ - rsbeq sp, r5, ip, asr #18 │ │ │ │ - rsbeq sp, r5, r8, lsl #19 │ │ │ │ + rsbseq r0, r9, r8, ror #2 │ │ │ │ + @ instruction: 0x0065d99c │ │ │ │ + ldrdeq sp, [r5], #-152 @ 0xffffff68 @ │ │ │ │ andeq r0, r0, pc, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #788] @ 3a0698 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -341579,26 +341579,26 @@ │ │ │ │ bl 255730 │ │ │ │ bl 25649c │ │ │ │ bl 256414 │ │ │ │ umullseq sl, r0, r0, sl │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq sl, r0, ip, ror sl │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - ldrheq pc, [r8], #-252 @ 0xffffff04 @ │ │ │ │ - @ instruction: 0x0078ff95 │ │ │ │ + rsbseq r0, r9, ip │ │ │ │ + rsbseq pc, r8, r5, ror #31 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ - strdeq sp, [r5], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq sp, r5, ip, asr #24 │ │ │ │ andeq r4, r0, r0, asr #11 │ │ │ │ umullseq sl, r0, r8, r9 │ │ │ │ - ldrsheq pc, [r8], #-235 @ 0xffffff15 @ │ │ │ │ - rsbeq sp, r5, r8, lsl #23 │ │ │ │ - rsbeq sp, r5, r4, lsr #21 │ │ │ │ + rsbseq pc, r8, fp, asr #30 │ │ │ │ + ldrdeq sp, [r5], #-184 @ 0xffffff48 @ │ │ │ │ + strdeq sp, [r5], #-164 @ 0xffffff5c @ │ │ │ │ ldr r0, [pc, #4] @ 3a06d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757664 │ │ │ │ + b 7576ac │ │ │ │ addeq r2, r3, r0, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #312] @ 3a082c │ │ │ │ ldr lr, [pc, #312] @ 3a0830 │ │ │ │ @@ -341658,42 +341658,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3a084c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3a0734 │ │ │ │ ldr r0, [pc, #60] @ 3a0850 │ │ │ │ mov r3, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3a0734 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq sl, r0, r8, lsr #14 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq sl, r0, r8, lsl #14 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ @ instruction: 0x0090a6d0 │ │ │ │ andeq r3, r0, r8, lsl #30 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq sp, r5, ip, asr sp │ │ │ │ - rsbeq sp, r5, ip, lsl #27 │ │ │ │ + rsbeq sp, r5, ip, lsr #27 │ │ │ │ + ldrdeq sp, [r5], #-220 @ 0xffffff24 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr ip, [pc, #752] @ 3a0b5c │ │ │ │ ldr r1, [pc, #752] @ 3a0b60 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -341845,26 +341845,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r7, [sp, #24] │ │ │ │ strd r8, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 3a0b8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3a08b4 │ │ │ │ ldr r2, [pc, #132] @ 3a0b90 │ │ │ │ ldr r3, [pc, #80] @ 3a0b60 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -341878,56 +341878,56 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 3a4948 │ │ │ │ ldr r0, [pc, #76] @ 3a0b94 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3a08b4 │ │ │ │ @ instruction: 0x0090a5b0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq sl, r0, ip, lsl #11 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq sl, r0, r4, lsl r5 │ │ │ │ @ instruction: 0x0090a4d0 │ │ │ │ addseq sl, r0, r8, asr #8 │ │ │ │ addseq sl, r0, r4, lsl r4 │ │ │ │ @ instruction: 0x0090a3d8 │ │ │ │ andeq r1, r0, ip, ror #27 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq sp, r5, r0, ror #21 │ │ │ │ + rsbeq sp, r5, r0, lsr fp │ │ │ │ addseq sl, r0, r0, lsl r3 │ │ │ │ - ldrdeq sp, [r5], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq sp, r5, ip, lsr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #232] @ 3a0c98 │ │ │ │ ldr r2, [pc, #232] @ 3a0c9c │ │ │ │ ldr r1, [pc, #232] @ 3a0ca0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #200] @ 3a0ca4 │ │ │ │ ldr r1, [pc, #200] @ 3a0ca8 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r1, [pc, #168] @ 3a0cac │ │ │ │ ldr r2, [pc, #168] @ 3a0cb0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #164] @ 3a0cb4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r0, #92] @ 0x5c │ │ │ │ @@ -341938,43 +341938,43 @@ │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ mov r2, #16 │ │ │ │ mov r3, #512 @ 0x200 │ │ │ │ strb r2, [r0, #112] @ 0x70 │ │ │ │ strh r3, [r0, #114] @ 0x72 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75165c │ │ │ │ + bl 7516a4 │ │ │ │ ldr r3, [pc, #112] @ 3a0cc0 │ │ │ │ ldr r1, [pc, #112] @ 3a0cc4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74f8b8 │ │ │ │ + bl 74f900 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #8 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq pc, r8, ip, ror r9 @ │ │ │ │ - rsbeq sl, r3, r4, ror #16 │ │ │ │ - rsbeq r2, r8, r0, ror #21 │ │ │ │ - rsbeq sl, r4, r0, lsr fp │ │ │ │ - rsbeq r3, r4, r8, lsl #26 │ │ │ │ + rsbseq pc, r8, ip, asr #19 │ │ │ │ + strheq sl, [r3], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq r2, r8, r0, lsr fp │ │ │ │ + rsbeq sl, r4, r0, lsl #23 │ │ │ │ + rsbeq r3, r4, r8, asr sp │ │ │ │ andeq r0, r0, ip, lsl r2 │ │ │ │ andeq r0, r0, r0, lsl #11 │ │ │ │ - rsbeq sp, r5, r4, asr sl │ │ │ │ + rsbeq sp, r5, r4, lsr #21 │ │ │ │ andcs r1, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ addeq r1, r3, r0, asr #26 │ │ │ │ addeq ip, lr, ip, lsr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -341991,30 +341991,30 @@ │ │ │ │ add ip, sp, #32 │ │ │ │ add r4, sp, #48 @ 0x30 │ │ │ │ ldr r5, [sp, #100] @ 0x64 │ │ │ │ mov r8, r2 │ │ │ │ mov r7, r3 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ str r5, [sp, #16] │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ asr r5, r5, #31 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r5, [sp, #20] │ │ │ │ strb sl, [sp, #52] @ 0x34 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ add ip, sp, #56 @ 0x38 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r8 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, r7 │ │ │ │ add r0, r6, #424 @ 0x1a8 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ add sp, sp, #64 @ 0x40 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -342035,30 +342035,30 @@ │ │ │ │ ldm r1, {r0, r1} │ │ │ │ add ip, sp, #32 │ │ │ │ add r4, sp, #48 @ 0x30 │ │ │ │ ldr r5, [sp, #100] @ 0x64 │ │ │ │ mov r8, r2 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ str r5, [sp, #16] │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ asr r5, r5, #31 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r5, [sp, #20] │ │ │ │ strb r9, [sp, #52] @ 0x34 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ add ip, sp, #56 @ 0x38 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r8 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, r7 │ │ │ │ add r0, r6, #424 @ 0x1a8 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -342081,15 +342081,15 @@ │ │ │ │ str r1, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #468] @ 3a1048 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r9, [r5, #100] @ 0x64 │ │ │ │ add r8, sp, #26 │ │ │ │ mov r3, #640 @ 0x280 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, #2 │ │ │ │ mov r7, #0 │ │ │ │ strh r3, [sp, #26] │ │ │ │ @@ -342126,26 +342126,26 @@ │ │ │ │ mov r3, sl │ │ │ │ mov sl, #32 │ │ │ │ mov r9, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ strd sl, [sp, #8] │ │ │ │ - bl 7067cc │ │ │ │ + bl 706814 │ │ │ │ ldr r3, [pc, #276] @ 3a1054 │ │ │ │ add r2, r9, #152 @ 0x98 │ │ │ │ add r9, r4, #10496 @ 0x2900 │ │ │ │ add r9, r9, #24 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp] │ │ │ │ strd sl, [sp, #8] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ - bl 7067cc │ │ │ │ + bl 706814 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 41d400 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ @@ -342167,22 +342167,22 @@ │ │ │ │ str ip, [r4, #2312] @ 0x908 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r0, [r4, #2304] @ 0x900 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r1, r7 │ │ │ │ str r0, [r4, #2316] @ 0x90c │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r2, [pc, #104] @ 3a1068 │ │ │ │ ldr r3, [pc, #60] @ 3a1040 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -342191,24 +342191,24 @@ │ │ │ │ ldr r2, [pc, #72] @ 3a106c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r2, pc, r2 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 3a4b10 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ - ldrsheq pc, [r8], #-100 @ 0xffffff9c @ │ │ │ │ + rsbseq pc, r8, r4, asr #14 │ │ │ │ addseq r9, r0, r8, asr #31 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq sp, r5, r4, lsl #16 │ │ │ │ - rsbeq sp, r5, r0, lsl r8 │ │ │ │ - @ instruction: 0x0065d798 │ │ │ │ + rsbeq sp, r5, r4, asr r8 │ │ │ │ + rsbeq sp, r5, r0, ror #16 │ │ │ │ + rsbeq sp, r5, r8, ror #15 │ │ │ │ addeq r1, r3, r4, lsl #21 │ │ │ │ - rsbeq sp, r5, r4, asr r7 │ │ │ │ - rsbeq sl, r3, r4, ror r4 │ │ │ │ - strdeq r2, [r8], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq sp, r5, r4, lsr #15 │ │ │ │ + rsbeq sl, r3, r4, asr #9 │ │ │ │ + rsbeq r2, r8, r0, asr #14 │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ addseq r9, r0, ip, lsl lr │ │ │ │ addseq sl, r1, r8, lsl fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -342219,22 +342219,22 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 3a4708 │ │ │ │ - rsbseq pc, r8, r8, lsr #9 │ │ │ │ - ldrdeq sp, [r5], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbeq sp, r5, ip, ror #11 │ │ │ │ + ldrsheq pc, [r8], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq sp, r5, ip, lsr #12 │ │ │ │ + rsbeq sp, r5, ip, lsr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #152] @ 3a1178 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -342242,25 +342242,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #136] @ 3a117c │ │ │ │ ldr r1, [pc, #136] @ 3a1180 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r2, [pc, #116] @ 3a1184 │ │ │ │ ldr r1, [pc, #116] @ 3a1188 │ │ │ │ add r4, r4, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r3, [pc, #84] @ 3a118c │ │ │ │ ldr r2, [pc, #84] @ 3a1190 │ │ │ │ add r1, r6, #5824 @ 0x16c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r1, #32 │ │ │ │ mov ip, r0 │ │ │ │ @@ -342271,55 +342271,55 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq pc, r8, r4, asr r4 @ │ │ │ │ - rsbeq sp, r5, r0, lsl #11 │ │ │ │ - rsbeq sp, r5, ip, lsl #11 │ │ │ │ - rsbeq sl, r3, r0, lsl r3 │ │ │ │ - rsbeq r2, r8, ip, lsl #11 │ │ │ │ - ldrdeq ip, [r5], #-168 @ 0xffffff58 @ │ │ │ │ - rsbeq sl, r5, r8, ror #21 │ │ │ │ + rsbseq pc, r8, r4, lsr #9 │ │ │ │ + ldrdeq sp, [r5], #-80 @ 0xffffffb0 @ │ │ │ │ + ldrdeq sp, [r5], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq sl, r3, r0, ror #6 │ │ │ │ + ldrdeq r2, [r8], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq ip, r5, r8, lsr #22 │ │ │ │ + rsbeq sl, r5, r8, lsr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #100] @ 3a1210 │ │ │ │ ldr r2, [pc, #100] @ 3a1214 │ │ │ │ ldr r1, [pc, #100] @ 3a1218 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ add r3, r0, #8192 @ 0x2000 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r3, #2304] @ 0x900 │ │ │ │ - bl 753de4 │ │ │ │ + bl 753e2c │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r5, [r3, #1764] @ 0x6e4 │ │ │ │ cmp r5, #0 │ │ │ │ beq 3a1200 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b52d8 │ │ │ │ + bl 9b5320 │ │ │ │ mov r0, r5 │ │ │ │ bl 253810 │ │ │ │ ldr r0, [r4, #1744] @ 0x6d0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 58ebf4 │ │ │ │ - rsbseq pc, r8, r4, lsl #7 │ │ │ │ - strheq sp, [r5], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbeq sp, r5, r8, asr #9 │ │ │ │ + ldrsbeq pc, [r8], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq sp, r5, r8, lsl #10 │ │ │ │ + rsbeq sp, r5, r8, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr ip, [pc, #1864] @ 3a197c │ │ │ │ ldr r1, [pc, #1864] @ 3a1980 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -342439,25 +342439,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r9, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1372] @ 3a199c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3a1278 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 3a4a04 │ │ │ │ mov r1, #0 │ │ │ │ b 3a1318 │ │ │ │ ldr r3, [r8] │ │ │ │ @@ -342469,15 +342469,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ b 3a1318 │ │ │ │ ldr r0, [pc, #1304] @ 3a19a0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3a1278 │ │ │ │ ldr r3, [pc, #1284] @ 3a19a4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a1474 │ │ │ │ ldr r3, [pc, #1248] @ 3a1994 │ │ │ │ @@ -342493,24 +342493,24 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r2, [sp, #32] │ │ │ │ mov r1, r2 │ │ │ │ str r2, [r0, #4] │ │ │ │ str r2, [r0, #8] │ │ │ │ str r2, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1172] @ 3a19a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3a1474 │ │ │ │ ldr r3, [pc, #1152] @ 3a19a4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a12cc │ │ │ │ @@ -342527,24 +342527,24 @@ │ │ │ │ mov r1, r2 │ │ │ │ add r0, sp, #32 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1040] @ 3a19ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r6, r9 │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ ldrb r5, [r3, #44] @ 0x2c │ │ │ │ beq 3a12d8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -342560,23 +342560,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r6, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #916] @ 3a19b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3a12d8 │ │ │ │ ldr r3, [pc, #888] @ 3a19a4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a1874 │ │ │ │ @@ -342594,23 +342594,23 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stmib sp, {r5, fp} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #784] @ 3a19b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r6, r9 │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ ldrb r4, [r3, #44] @ 0x2c │ │ │ │ beq 3a1388 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -342630,24 +342630,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #640] @ 3a19b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [r8] │ │ │ │ orr r4, fp, r4, lsl #8 │ │ │ │ add fp, r5, #2 │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r6, fp │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ ldrb r9, [r3, #44] @ 0x2c │ │ │ │ @@ -342669,24 +342669,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str fp, [sp, #4] │ │ │ │ str r9, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #488] @ 3a19bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [r8] │ │ │ │ add r5, r5, #3 │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r6, r5 │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ ldrb r8, [r3, #44] @ 0x2c │ │ │ │ orr r4, r4, r9, lsl #16 │ │ │ │ @@ -342708,23 +342708,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stmib sp, {r5, r8} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #340] @ 3a19c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3a13a0 │ │ │ │ add r3, r6, r9 │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ ldrb r4, [r3, #44] @ 0x2c │ │ │ │ b 3a16c0 │ │ │ │ add r5, r5, #3 │ │ │ │ add r3, r6, r5 │ │ │ │ @@ -342739,84 +342739,84 @@ │ │ │ │ ldrb r9, [r3, #44] @ 0x2c │ │ │ │ b 3a175c │ │ │ │ ldr r0, [pc, #264] @ 3a19c4 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3a1474 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #236] @ 3a19c8 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3a12d8 │ │ │ │ ldr r0, [pc, #212] @ 3a19cc │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3a15a0 │ │ │ │ ldr r0, [pc, #188] @ 3a19d0 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3a173c │ │ │ │ ldr r0, [pc, #164] @ 3a19d4 │ │ │ │ mov r3, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3a16a8 │ │ │ │ ldr r0, [pc, #140] @ 3a19d8 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3a13a0 │ │ │ │ ldr r0, [pc, #116] @ 3a19dc │ │ │ │ mov r2, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3a17d8 │ │ │ │ addseq r9, r0, r8, ror #23 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r9, r0, r8, asr #23 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ @ instruction: 0x00909afc │ │ │ │ andeq r4, r0, r0, lsl #25 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq sp, r5, ip, ror #4 │ │ │ │ - rsbeq sp, r5, r0, ror #4 │ │ │ │ + strheq sp, [r5], #-44 @ 0xffffffd4 @ │ │ │ │ + strheq sp, [r5], #-32 @ 0xffffffe0 @ │ │ │ │ andeq r1, r0, r4, asr #9 │ │ │ │ - rsbeq sp, r5, ip, lsl #4 │ │ │ │ - rsbeq sp, r5, r4, lsl #3 │ │ │ │ - rsbeq sp, r5, r4, lsl #2 │ │ │ │ - rsbeq sp, r5, ip, ror r0 │ │ │ │ - rsbeq ip, r5, r8, ror #31 │ │ │ │ - rsbeq ip, r5, ip, asr #30 │ │ │ │ - strheq ip, [r5], #-228 @ 0xffffff1c @ │ │ │ │ - rsbeq ip, r5, r4, lsr #29 │ │ │ │ - rsbeq ip, r5, ip, ror lr │ │ │ │ - rsbeq ip, r5, r8, ror #28 │ │ │ │ - rsbeq ip, r5, ip, asr #28 │ │ │ │ - rsbeq ip, r5, r0, lsr lr │ │ │ │ - rsbeq ip, r5, ip, lsl #28 │ │ │ │ - strdeq ip, [r5], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq sp, r5, ip, asr r2 │ │ │ │ + ldrdeq sp, [r5], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq sp, r5, r4, asr r1 │ │ │ │ + rsbeq sp, r5, ip, asr #1 │ │ │ │ + rsbeq sp, r5, r8, lsr r0 │ │ │ │ + @ instruction: 0x0065cf9c │ │ │ │ + rsbeq ip, r5, r4, lsl #30 │ │ │ │ + strdeq ip, [r5], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq ip, r5, ip, asr #29 │ │ │ │ + strheq ip, [r5], #-232 @ 0xffffff18 @ │ │ │ │ + @ instruction: 0x0065ce9c │ │ │ │ + rsbeq ip, r5, r0, lsl #29 │ │ │ │ + rsbeq ip, r5, ip, asr lr │ │ │ │ + rsbeq ip, r5, r8, asr #28 │ │ │ │ sub r0, r1, #2 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -342865,15 +342865,15 @@ │ │ │ │ orrne r3, r3, #128 @ 0x80 │ │ │ │ strhne r3, [r5, #60] @ 0x3c │ │ │ │ cmp r8, r4 │ │ │ │ bne 3a1b20 │ │ │ │ add r6, r6, #8192 @ 0x2000 │ │ │ │ ldr r0, [r6, #560] @ 0x230 │ │ │ │ mov r1, r4 │ │ │ │ - bl 753adc │ │ │ │ + bl 753b24 │ │ │ │ ldr r2, [pc, #472] @ 3a1ca4 │ │ │ │ ldr r3, [pc, #456] @ 3a1c98 │ │ │ │ add r2, pc, r2 │ │ │ │ str r4, [r5, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -342916,23 +342916,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r4, r8} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #268] @ 3a1cb8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3a1ab4 │ │ │ │ ldr r2, [pc, #236] @ 3a1ca8 │ │ │ │ bic r1, r1, #128 @ 0x80 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ orr r1, r1, #64 @ 0x40 │ │ │ │ strh r1, [r5, #68] @ 0x44 │ │ │ │ strh r3, [r5, #60] @ 0x3c │ │ │ │ @@ -342960,50 +342960,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3a1cc0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3a1bdc │ │ │ │ ldr r0, [pc, #92] @ 3a1cc4 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3a1ab4 │ │ │ │ ldr r0, [pc, #68] @ 3a1cc8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3a1bdc │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009093f0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r1 │ │ │ │ @ instruction: 0x009093bc │ │ │ │ addseq r9, r0, r0, asr r3 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ strdeq r2, [r0], -r8 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq ip, r5, r8, lsr #24 │ │ │ │ + rsbeq ip, r5, r8, ror ip │ │ │ │ strdeq r4, [r0], -ip │ │ │ │ - rsbeq ip, r5, r0, asr #22 │ │ │ │ - @ instruction: 0x0065cb94 │ │ │ │ - rsbeq ip, r5, r4, lsr fp │ │ │ │ + @ instruction: 0x0065cb90 │ │ │ │ + rsbeq ip, r5, r4, ror #23 │ │ │ │ + rsbeq ip, r5, r4, lsl #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #472] @ 3a1ebc │ │ │ │ ldr r1, [pc, #472] @ 3a1ec0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -343105,43 +343105,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 3a1eec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3a1d1c │ │ │ │ ldr r0, [pc, #68] @ 3a1ef0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3a1d1c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r9, r0, r8, lsr r1 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r9, r0, r8, lsl r1 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r0, r0, r5, lsl r1 │ │ │ │ andeq r1, r0, r0, lsl r4 │ │ │ │ rsbeq r1, r2, #3 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ addseq r9, r0, ip, lsr #32 │ │ │ │ andeq r1, r0, r0, lsr #26 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq ip, r5, ip, lsl #19 │ │ │ │ - @ instruction: 0x0065c99c │ │ │ │ + ldrdeq ip, [r5], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq ip, r5, ip, ror #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #268] @ 3a2018 │ │ │ │ and r4, r1, #127 @ 0x7f │ │ │ │ cmp r4, #22 │ │ │ │ @@ -343205,20 +343205,20 @@ │ │ │ │ b 3a1f90 │ │ │ │ orr r3, r3, #256 @ 0x100 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r2, r3, #16 │ │ │ │ b 3a1f90 │ │ │ │ ldr r0, [pc, #20] @ 3a2024 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3a1ff0 │ │ │ │ addseq r8, r0, ip, lsl #30 │ │ │ │ strdeq r0, [ip], #-36 @ 0xffffffdc │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ - rsbeq ip, r5, r0, asr r8 │ │ │ │ + rsbeq ip, r5, r0, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ cmp r1, #17 │ │ │ │ mov r4, r0 │ │ │ │ moveq r1, #2 │ │ │ │ @@ -344209,15 +344209,15 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r5, r0, #4096 @ 0x1000 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ - bl 9b52d8 │ │ │ │ + bl 9b5320 │ │ │ │ ldrh r3, [r5, #60] @ 0x3c │ │ │ │ tst r3, #8 │ │ │ │ bne 3a30e8 │ │ │ │ mov r0, r4 │ │ │ │ bl 3a19f4 │ │ │ │ ldrh r3, [r5, #60] @ 0x3c │ │ │ │ tst r3, #4 │ │ │ │ @@ -344243,15 +344243,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b5824 │ │ │ │ + bl 9b586c │ │ │ │ lsl r3, r0, #5 │ │ │ │ adds ip, r3, r0 │ │ │ │ lsl r3, r1, #5 │ │ │ │ orr r3, r3, r0, lsr #27 │ │ │ │ adc r1, r1, r3 │ │ │ │ add r3, r4, #4480 @ 0x1180 │ │ │ │ ldr lr, [r3] │ │ │ │ @@ -344263,15 +344263,15 @@ │ │ │ │ orreq r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ beq 3a30f4 │ │ │ │ str ip, [r3] │ │ │ │ str r1, [r3, #4] │ │ │ │ mov r0, #1 │ │ │ │ ldr r4, [r5, #20] │ │ │ │ - bl 9b5824 │ │ │ │ + bl 9b586c │ │ │ │ ldrh r3, [r5, #70] @ 0x46 │ │ │ │ tst r3, #1 │ │ │ │ ldrheq r3, [r5, #152] @ 0x98 │ │ │ │ movne r2, #1966080 @ 0x1e0000 │ │ │ │ subeq r2, r3, r3, lsl #4 │ │ │ │ movne r3, #0 │ │ │ │ lsleq r2, r2, #1 │ │ │ │ @@ -344282,15 +344282,15 @@ │ │ │ │ cmp r0, r2 │ │ │ │ sbcs ip, r1, r3 │ │ │ │ blt 3a30dc │ │ │ │ adds r2, r0, #1 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9b56f0 │ │ │ │ + b 9b5738 │ │ │ │ mov r0, r4 │ │ │ │ bl 3a2300 │ │ │ │ b 3a2fd0 │ │ │ │ ldrh r3, [r5, #152] @ 0x98 │ │ │ │ subs r3, r3, lr │ │ │ │ rsc r0, r0, #0 │ │ │ │ adds r3, r3, ip │ │ │ │ @@ -344623,25 +344623,25 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ str r8, [sp, #52] @ 0x34 │ │ │ │ str r8, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp, #60] @ 0x3c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #508] @ 3a385c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldrh r2, [r6, #62] @ 0x3e │ │ │ │ ldrh r3, [r6, #64] @ 0x40 │ │ │ │ orr r2, r2, r3, lsl #16 │ │ │ │ b 3a339c │ │ │ │ ldr r2, [pc, #484] @ 3a3860 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ @@ -344662,27 +344662,27 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str fp, [sp, #20] │ │ │ │ str sl, [sp, #16] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #352] @ 3a3864 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3a34e0 │ │ │ │ ldr r3, [pc, #340] @ 3a3868 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a3440 │ │ │ │ ldr r3, [pc, #300] @ 3a3854 │ │ │ │ @@ -344698,24 +344698,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #228] @ 3a386c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r0, [fp] │ │ │ │ b 3a3440 │ │ │ │ ldr r3, [pc, #204] @ 3a3868 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a35b0 │ │ │ │ @@ -344725,57 +344725,57 @@ │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ bne 3a3734 │ │ │ │ b 3a35b0 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #164] @ 3a3870 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldrh r2, [r6, #62] @ 0x3e │ │ │ │ ldrh r3, [r6, #64] @ 0x40 │ │ │ │ orr r2, r2, r3, lsl #16 │ │ │ │ b 3a339c │ │ │ │ ldr r0, [pc, #136] @ 3a3874 │ │ │ │ stm sp, {r3, sl, fp} │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3a34e0 │ │ │ │ ldr r0, [pc, #108] @ 3a3878 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r0, [fp] │ │ │ │ b 3a3440 │ │ │ │ @ instruction: 0x00907cd4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq sp, r8, r0, lsl #8 │ │ │ │ + rsbseq sp, r8, r0, asr r4 │ │ │ │ addseq r7, r0, ip, lsr #25 │ │ │ │ andeq pc, r0, pc, ror #10 │ │ │ │ addseq r7, r0, r0, asr ip │ │ │ │ @ instruction: 0xffeefd3d │ │ │ │ addseq r7, r0, r8, asr #22 │ │ │ │ andeq r0, r0, sl, ror #4 │ │ │ │ muleq r0, r5, sp │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r2, r0, r0, asr #19 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq fp, r5, ip, lsl r2 │ │ │ │ + rsbeq fp, r5, ip, ror #4 │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ - rsbeq fp, r5, r8, lsr #4 │ │ │ │ + rsbeq fp, r5, r8, ror r2 │ │ │ │ andeq r5, r0, ip, ror #2 │ │ │ │ - rsbeq fp, r5, r8, asr #2 │ │ │ │ - ldrdeq fp, [r5], #-12 @ │ │ │ │ - rsbeq fp, r5, r4, lsl #3 │ │ │ │ - strdeq fp, [r5], #-4 @ │ │ │ │ + @ instruction: 0x0065b198 │ │ │ │ + rsbeq fp, r5, ip, lsr #2 │ │ │ │ + ldrdeq fp, [r5], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq fp, r5, r4, asr #2 │ │ │ │ │ │ │ │ 003a387c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ mov fp, r2 │ │ │ │ @@ -345646,19 +345646,19 @@ │ │ │ │ blx r1 │ │ │ │ mov sl, #2 │ │ │ │ ldrh r3, [r9] │ │ │ │ b 3a3e1c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r7, r0, r0, lsl #11 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - @ instruction: 0x0078cc9c │ │ │ │ + rsbseq ip, r8, ip, ror #25 │ │ │ │ addseq r7, r0, r8, asr r4 │ │ │ │ - ldrsbeq ip, [r8], #-152 @ 0xffffff68 @ │ │ │ │ + rsbseq ip, r8, r8, lsr #20 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - rsbseq ip, r8, r0, asr #7 │ │ │ │ + rsbseq ip, r8, r0, lsl r4 │ │ │ │ │ │ │ │ 003a4640 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -345853,15 +345853,15 @@ │ │ │ │ tst r1, #96 @ 0x60 │ │ │ │ bne 3a491c │ │ │ │ add r3, r3, #2192 @ 0x890 │ │ │ │ add r3, r3, #12 │ │ │ │ add r3, r5, r3, lsl #1 │ │ │ │ ldrh r4, [r3, #4] │ │ │ │ b 3a488c │ │ │ │ - rsbseq fp, r8, sp, ror #26 │ │ │ │ + ldrheq fp, [r8], #-221 @ 0xffffff23 @ │ │ │ │ andeq r0, r0, pc, ror r1 │ │ │ │ │ │ │ │ 003a4948 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -345971,15 +345971,15 @@ │ │ │ │ tst r1, #96 @ 0x60 │ │ │ │ bne 3a4ae4 │ │ │ │ add r3, r3, #2192 @ 0x890 │ │ │ │ add r3, r3, #12 │ │ │ │ add r3, r5, r3, lsl #1 │ │ │ │ ldrh r4, [r3, #4] │ │ │ │ b 3a4a54 │ │ │ │ - rsbseq fp, r8, ip, lsr #23 │ │ │ │ + ldrsheq fp, [r8], #-188 @ 0xffffff44 @ │ │ │ │ andeq r0, r0, pc, ror r1 │ │ │ │ │ │ │ │ 003a4b10 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -345995,21 +345995,21 @@ │ │ │ │ stmib sp, {r3, r6} │ │ │ │ mov r3, #1 │ │ │ │ add r5, r6, #4096 @ 0x1000 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp] │ │ │ │ mov r8, r0 │ │ │ │ - bl 9b51fc │ │ │ │ + bl 9b5244 │ │ │ │ str r8, [r5, #20] │ │ │ │ add r8, r6, #4 │ │ │ │ mov r0, r8 │ │ │ │ bl 58e314 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7581fc │ │ │ │ + bl 758244 │ │ │ │ add r3, r7, #88 @ 0x58 │ │ │ │ mov r1, r8 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r7, #20] │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r9 │ │ │ │ @@ -346197,15 +346197,15 @@ │ │ │ │ ldr lr, [lr, #2656] @ 0xa60 │ │ │ │ ands lr, lr, ip, lsr #2 │ │ │ │ mov ip, #0 │ │ │ │ popeq {pc} @ (ldreq pc, [sp], #4) │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ bx r3 │ │ │ │ strdeq sp, [r2], r8 │ │ │ │ - rsbseq fp, r8, r8, lsr sp │ │ │ │ + rsbseq fp, r8, r8, lsl #27 │ │ │ │ lsr r1, r2, #2 │ │ │ │ ldr r3, [pc, #148] @ 3a4f2c │ │ │ │ lsl r1, r1, #17 │ │ │ │ add r3, pc, r3 │ │ │ │ lsr r1, r1, #17 │ │ │ │ ldr r2, [r3, r1, lsl #2] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -346239,15 +346239,15 @@ │ │ │ │ mov r0, r2 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ addeq sp, r4, ip, lsl #27 │ │ │ │ - ldrsbeq fp, [r8], #-200 @ 0xffffff38 @ │ │ │ │ + rsbseq fp, r8, r8, lsr #26 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ sub r0, r1, #1 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ @@ -346280,15 +346280,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ - bl 757664 │ │ │ │ + bl 7576ac │ │ │ │ ldr r9, [pc, #160] @ 3a5080 │ │ │ │ ldr r8, [pc, #160] @ 3a5084 │ │ │ │ add r4, r5, #52 @ 0x34 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #88 @ 0x58 │ │ │ │ add r7, sp, #8 │ │ │ │ @@ -346299,15 +346299,15 @@ │ │ │ │ bl 255340 │ │ │ │ ldr r3, [r4] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov r0, r6 │ │ │ │ add r4, r4, #12 │ │ │ │ stm sp, {r3, r9} │ │ │ │ str r8, [sp, #36] @ 0x24 │ │ │ │ - bl 757664 │ │ │ │ + bl 7576ac │ │ │ │ cmp r4, r5 │ │ │ │ bne 3a4ff8 │ │ │ │ ldr r2, [pc, #84] @ 3a5088 │ │ │ │ ldr r3, [pc, #68] @ 3a507c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -346323,15 +346323,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r5, r0, r8, ror #28 │ │ │ │ ldrdeq sp, [r2], r4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r9, r5, r4, lsl sl │ │ │ │ + rsbeq r9, r5, r4, ror #20 │ │ │ │ andeq r0, r0, ip, asr #4 │ │ │ │ addseq r5, r0, r8, ror #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -346380,19 +346380,19 @@ │ │ │ │ add r4, r5, #200704 @ 0x31000 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #2648] @ 0xa58 │ │ │ │ strb r7, [r4, #2644] @ 0xa54 │ │ │ │ ldr r8, [r4, #2640] @ 0xa50 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9b5824 │ │ │ │ + bl 9b586c │ │ │ │ adds r2, r0, #1 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9b56f0 │ │ │ │ + bl 9b5738 │ │ │ │ add r3, r5, #4096 @ 0x1000 │ │ │ │ ldrb r3, [r3, #2112] @ 0x840 │ │ │ │ add r5, r5, #137216 @ 0x21800 │ │ │ │ lsr r3, r3, r7 │ │ │ │ and r3, r3, r7 │ │ │ │ eor r3, r3, r7 │ │ │ │ str r3, [r6, #4] │ │ │ │ @@ -346424,22 +346424,22 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ str r3, [r6, #4] │ │ │ │ mov r0, r7 │ │ │ │ ldr r5, [r4, #2636] @ 0xa4c │ │ │ │ - bl 9b5824 │ │ │ │ + bl 9b586c │ │ │ │ ldr r2, [pc, #24] @ 3a5238 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d9f08 │ │ │ │ + bl 9d9f50 │ │ │ │ adds r2, r0, #500 @ 0x1f4 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b56f0 │ │ │ │ + bl 9b5738 │ │ │ │ b 3a51ac │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #316] @ 3a5390 │ │ │ │ @@ -346449,45 +346449,45 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #280] @ 3a539c │ │ │ │ ldr r1, [pc, #280] @ 3a53a0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r6, r0 │ │ │ │ add r0, r5, #16 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #248] @ 3a53a4 │ │ │ │ ldr r1, [pc, #248] @ 3a53a8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r9, r0 │ │ │ │ add r0, r5, #36 @ 0x24 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #216] @ 3a53ac │ │ │ │ ldr r1, [pc, #216] @ 3a53b0 │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r3, [pc, #184] @ 3a53b4 │ │ │ │ ldr r2, [pc, #184] @ 3a53b8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #176] @ 3a53bc │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -346518,31 +346518,31 @@ │ │ │ │ str r0, [r6, #56] @ 0x38 │ │ │ │ mov r2, #5 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [r6, #48] @ 0x30 │ │ │ │ str r3, [r6, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 74f8b8 │ │ │ │ - @ instruction: 0x0078b79c │ │ │ │ - strheq r6, [r3], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbeq lr, r7, r4, lsr r4 │ │ │ │ - strheq r6, [r3], #-28 @ 0xffffffe4 @ │ │ │ │ - ldrdeq r6, [r3], #-20 @ 0xffffffec @ │ │ │ │ - rsbeq r6, r4, r4, ror #8 │ │ │ │ - rsbeq pc, r3, ip, lsr r6 @ │ │ │ │ - rsbeq r9, r5, ip, lsr #14 │ │ │ │ - rsbeq r9, r5, ip, lsl r7 │ │ │ │ + b 74f900 │ │ │ │ + rsbseq fp, r8, ip, ror #15 │ │ │ │ + rsbeq r6, r3, r8, lsl #4 │ │ │ │ + rsbeq lr, r7, r4, lsl #9 │ │ │ │ + rsbeq r6, r3, ip, lsl #4 │ │ │ │ + rsbeq r6, r3, r4, lsr #4 │ │ │ │ + strheq r6, [r4], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq pc, r3, ip, lsl #13 │ │ │ │ + rsbeq r9, r5, ip, ror r7 │ │ │ │ + rsbeq r9, r5, ip, ror #14 │ │ │ │ andeq r0, r0, ip, asr r5 │ │ │ │ andeq r1, r0, r4, lsr #13 │ │ │ │ andeq r0, r0, r8, ror #30 │ │ │ │ - strdeq r9, [r5], #-104 @ 0xffffff98 @ │ │ │ │ + rsbeq r9, r5, r8, asr #14 │ │ │ │ addeq r8, lr, r8, lsr #21 │ │ │ │ @ instruction: 0xffff8086 │ │ │ │ - rsbeq r9, r5, r4, asr #13 │ │ │ │ + rsbeq r9, r5, r4, lsl r7 │ │ │ │ addeq sp, r2, r8, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ add r3, r1, #1536 @ 0x600 │ │ │ │ add r3, r3, #14 │ │ │ │ @@ -346709,15 +346709,15 @@ │ │ │ │ b 3a55f8 │ │ │ │ add r2, r6, #20480 @ 0x5000 │ │ │ │ ldr r3, [r2, #2348] @ 0x92c │ │ │ │ cmn r3, #1 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r2, #2348] @ 0x92c │ │ │ │ b 3a5648 │ │ │ │ - rsbseq fp, r8, ip, lsr #7 │ │ │ │ + ldrsheq fp, [r8], #-60 @ 0xffffffc4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ mov r5, r0 │ │ │ │ str r2, [r3, #2360] @ 0x938 │ │ │ │ @@ -346730,23 +346730,23 @@ │ │ │ │ add r5, r5, #200704 @ 0x31000 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, #1 │ │ │ │ add r4, r4, r0 │ │ │ │ str r2, [r3, #2296] @ 0x8f8 │ │ │ │ str r4, [r3, #2300] @ 0x8fc │ │ │ │ ldr r4, [r5, #2652] @ 0xa5c │ │ │ │ - bl 9b5824 │ │ │ │ + bl 9b586c │ │ │ │ ldr r2, [pc, #24] @ 3a5700 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d9f08 │ │ │ │ + bl 9d9f50 │ │ │ │ adds r2, r0, #1000 @ 0x3e8 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9b56f0 │ │ │ │ + b 9b5738 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ add r0, r0, #200704 @ 0x31000 │ │ │ │ and r1, r2, #119 @ 0x77 │ │ │ │ tst r2, #2 │ │ │ │ ldr r3, [r0, #2632] @ 0xa48 │ │ │ │ str r1, [r0, #2632] @ 0xa48 │ │ │ │ mov ip, #0 │ │ │ │ @@ -346850,28 +346850,28 @@ │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #748] @ 3a5b9c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov sl, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r2, [pc, #728] @ 3a5ba0 │ │ │ │ ldr r1, [pc, #728] @ 3a5ba4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ ldr r7, [pc, #716] @ 3a5ba8 │ │ │ │ add r8, sp, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ mov fp, r0 │ │ │ │ add r0, r4, #100 @ 0x64 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, sl │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r2, [pc, #688] @ 3a5bac │ │ │ │ ldr r3, [pc, #688] @ 3a5bb0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sl, #852] @ 0x354 │ │ │ │ ldr r2, [sl, #100] @ 0x64 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, #1 │ │ │ │ @@ -346892,32 +346892,32 @@ │ │ │ │ ldm ip, {r0, r1, r2, r3} │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ stm lr, {r0, r1, r2, r3} │ │ │ │ add r2, r7, #140 @ 0x8c │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7067cc │ │ │ │ + bl 706814 │ │ │ │ mov r2, #32 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 70d32c │ │ │ │ + bl 70d374 │ │ │ │ mov r7, #0 │ │ │ │ mov r3, r4 │ │ │ │ add r2, r4, #4 │ │ │ │ ldr r4, [r8, #4]! │ │ │ │ mov r0, r6 │ │ │ │ sub r1, r4, #4 │ │ │ │ sub r1, r1, r3 │ │ │ │ stm sp, {r1, r7} │ │ │ │ mov r3, #0 │ │ │ │ - bl 70d32c │ │ │ │ + bl 70d374 │ │ │ │ cmp r4, #131072 @ 0x20000 │ │ │ │ bne 3a5988 │ │ │ │ ldr r2, [pc, #504] @ 3a5bb4 │ │ │ │ ldr r3, [pc, #504] @ 3a5bb8 │ │ │ │ add r4, r5, #6016 @ 0x1780 │ │ │ │ add r4, r4, #16 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -346926,15 +346926,15 @@ │ │ │ │ mov r9, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r2, r2, #188 @ 0xbc │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r5 │ │ │ │ - bl 7067cc │ │ │ │ + bl 706814 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, sl │ │ │ │ bl 41d400 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, #1 │ │ │ │ @@ -346943,34 +346943,34 @@ │ │ │ │ add r4, r4, #4 │ │ │ │ mov r0, sl │ │ │ │ bl 41d400 │ │ │ │ ldr r6, [pc, #404] @ 3a5bbc │ │ │ │ mov r0, r4 │ │ │ │ bl 58e314 │ │ │ │ mov r0, sl │ │ │ │ - bl 758210 │ │ │ │ + bl 758258 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r2, [pc, #384] @ 3a5bc0 │ │ │ │ ldr r1, [pc, #384] @ 3a5bc4 │ │ │ │ add r3, r6, #140 @ 0x8c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #10 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ add r1, r6, #164 @ 0xa4 │ │ │ │ mov r2, #128 @ 0x80 │ │ │ │ add fp, fp, #88 @ 0x58 │ │ │ │ ldrh r3, [r0, #110] @ 0x6e │ │ │ │ add r0, r5, #137216 @ 0x21800 │ │ │ │ add r0, r0, #120 @ 0x78 │ │ │ │ str r4, [sp] │ │ │ │ bl 3a8f68 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7581fc │ │ │ │ + bl 758244 │ │ │ │ ldr r3, [fp, #-68] @ 0xffffffbc │ │ │ │ mov r1, r4 │ │ │ │ str fp, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #300] @ 3a5bc8 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -346986,39 +346986,39 @@ │ │ │ │ add ip, pc, ip │ │ │ │ stm sp, {r7, ip} │ │ │ │ mov r2, #1 │ │ │ │ mov r1, #0 │ │ │ │ add r4, r5, #200704 @ 0x31000 │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b51fc │ │ │ │ + bl 9b5244 │ │ │ │ str r6, [r4, #2636] @ 0xa4c │ │ │ │ mov r0, #32 │ │ │ │ bl 253504 │ │ │ │ ldr r3, [pc, #224] @ 3a5bd4 │ │ │ │ mov r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ stmib sp, {r3, r5} │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ str r7, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b51fc │ │ │ │ + bl 9b5244 │ │ │ │ str r6, [r4, #2640] @ 0xa50 │ │ │ │ mov r0, #32 │ │ │ │ bl 253504 │ │ │ │ ldr r3, [pc, #180] @ 3a5bd8 │ │ │ │ mov r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ stmib sp, {r3, r5} │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [pc, #152] @ 3a5bd0 │ │ │ │ str r7, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b51fc │ │ │ │ + bl 9b5244 │ │ │ │ ldr r2, [pc, #148] @ 3a5bdc │ │ │ │ ldr r3, [pc, #72] @ 3a5b94 │ │ │ │ add r2, pc, r2 │ │ │ │ str r6, [r4, #2652] @ 0xa5c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -347030,29 +347030,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ - rsbseq fp, r8, r4, lsl #3 │ │ │ │ + ldrsbeq fp, [r8], #-20 @ 0xffffffec @ │ │ │ │ addseq r5, r0, ip, lsl #11 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r5, r3, r8, ror fp │ │ │ │ - strdeq sp, [r7], #-208 @ 0xffffff30 @ │ │ │ │ - rsbeq r9, r5, ip, lsr r1 │ │ │ │ - rsbeq r9, r5, ip, lsr #2 │ │ │ │ + rsbeq r5, r3, r8, asr #23 │ │ │ │ + rsbeq sp, r7, r0, asr #28 │ │ │ │ + rsbeq r9, r5, ip, lsl #3 │ │ │ │ + rsbeq r9, r5, ip, ror r1 │ │ │ │ @ instruction: 0x0082d1b0 │ │ │ │ muleq r0, ip, r8 │ │ │ │ - rsbeq r9, r5, r4, lsr r1 │ │ │ │ + rsbeq r9, r5, r4, lsl #3 │ │ │ │ addeq sp, r2, r4, asr #1 │ │ │ │ - rsbeq r9, r5, r4, lsl #1 │ │ │ │ - rsbseq sl, r8, r8, asr #31 │ │ │ │ - rsbeq r5, r4, ip, asr #25 │ │ │ │ - rsbeq lr, r3, r4, lsr #29 │ │ │ │ + ldrdeq r9, [r5], #-4 @ │ │ │ │ + rsbseq fp, r8, r8, lsl r0 │ │ │ │ + rsbeq r5, r4, ip, lsl sp │ │ │ │ + strdeq lr, [r3], #-228 @ 0xffffff1c @ │ │ │ │ addseq r6, r1, r8, lsl #2 │ │ │ │ andeq r0, r0, r0, asr #25 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ andeq r0, r0, r0, lsr #29 │ │ │ │ @ instruction: 0xfffff97c │ │ │ │ @ instruction: 0x009052d4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -347384,24 +347384,24 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #132] @ 3a6188 │ │ │ │ ldr r1, [pc, #132] @ 3a618c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r2, [pc, #112] @ 3a6190 │ │ │ │ ldr r1, [pc, #112] @ 3a6194 │ │ │ │ add r4, r4, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r3, [pc, #84] @ 3a6198 │ │ │ │ ldr r2, [pc, #84] @ 3a619c │ │ │ │ add r1, r6, #5824 @ 0x16c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r1, #32 │ │ │ │ mov ip, r0 │ │ │ │ @@ -347412,21 +347412,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq sl, r8, ip, lsl #18 │ │ │ │ - rsbeq r8, r5, r0, lsl #18 │ │ │ │ - rsbeq r8, r5, ip, ror #17 │ │ │ │ - rsbeq r5, r3, r0, lsl #6 │ │ │ │ - rsbeq sp, r7, r8, ror r5 │ │ │ │ - rsbeq r7, r5, ip, asr #21 │ │ │ │ - ldrdeq r5, [r5], #-172 @ 0xffffff54 @ │ │ │ │ + rsbseq sl, r8, ip, asr r9 │ │ │ │ + rsbeq r8, r5, r0, asr r9 │ │ │ │ + rsbeq r8, r5, ip, lsr r9 │ │ │ │ + rsbeq r5, r3, r0, asr r3 │ │ │ │ + rsbeq sp, r7, r8, asr #11 │ │ │ │ + rsbeq r7, r5, ip, lsl fp │ │ │ │ + rsbeq r5, r5, ip, lsr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r3 │ │ │ │ ldr r3, [pc, #180] @ 3a6270 │ │ │ │ mov r5, r1 │ │ │ │ @@ -347437,15 +347437,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ mov r6, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 41ca64 │ │ │ │ cmp r5, #4 │ │ │ │ @@ -347471,62 +347471,62 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [r8, #1744] @ 0x6d0 │ │ │ │ bl 58eb28 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 58f274 │ │ │ │ - rsbseq sl, r8, r4, lsr r8 │ │ │ │ - rsbeq r8, r5, r0, lsr #16 │ │ │ │ - rsbeq r8, r5, r0, lsr r8 │ │ │ │ + rsbseq sl, r8, r4, lsl #17 │ │ │ │ + rsbeq r8, r5, r0, ror r8 │ │ │ │ + rsbeq r8, r5, r0, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #144] @ 3a6324 │ │ │ │ ldr r2, [pc, #144] @ 3a6328 │ │ │ │ ldr r1, [pc, #144] @ 3a632c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #100 @ 0x64 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ add r5, r0, #200704 @ 0x31000 │ │ │ │ ldr r6, [r5, #2636] @ 0xa4c │ │ │ │ mov r4, r0 │ │ │ │ cmp r6, #0 │ │ │ │ beq 3a62dc │ │ │ │ mov r0, r6 │ │ │ │ - bl 9b52d8 │ │ │ │ + bl 9b5320 │ │ │ │ mov r0, r6 │ │ │ │ bl 253810 │ │ │ │ ldr r6, [r5, #2640] @ 0xa50 │ │ │ │ cmp r6, #0 │ │ │ │ beq 3a62f8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9b52d8 │ │ │ │ + bl 9b5320 │ │ │ │ mov r0, r6 │ │ │ │ bl 253810 │ │ │ │ ldr r5, [r5, #2652] @ 0xa5c │ │ │ │ cmp r5, #0 │ │ │ │ beq 3a6314 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b52d8 │ │ │ │ + bl 9b5320 │ │ │ │ mov r0, r5 │ │ │ │ bl 253810 │ │ │ │ ldr r0, [r4, #1744] @ 0x6d0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 58ebf4 │ │ │ │ - rsbseq sl, r8, r4, ror #14 │ │ │ │ - rsbeq r8, r5, r0, ror #14 │ │ │ │ - rsbeq r8, r5, r0, asr r7 │ │ │ │ + ldrheq sl, [r8], #-116 @ 0xffffff8c @ │ │ │ │ + strheq r8, [r5], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq r8, r5, r0, lsr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #368] @ 3a64b8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #364] @ 3a64bc │ │ │ │ @@ -347535,15 +347535,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #292 @ 0x124 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ add r2, r5, #4096 @ 0x1000 │ │ │ │ ldr r3, [r2, #2312] @ 0x908 │ │ │ │ add r6, r5, #200704 @ 0x31000 │ │ │ │ str r4, [r2, #2296] @ 0x8f8 │ │ │ │ str r4, [r2, #2304] @ 0x900 │ │ │ │ ands r4, r4, r3 │ │ │ │ ldrb r3, [r6, #2645] @ 0xa55 │ │ │ │ @@ -347598,36 +347598,36 @@ │ │ │ │ moveq r9, r3 │ │ │ │ beq 3a6460 │ │ │ │ cmp r9, r3 │ │ │ │ movcs r9, r3 │ │ │ │ mov r0, #1 │ │ │ │ strb r0, [r6, #2644] @ 0xa54 │ │ │ │ ldr r4, [r6, #2640] @ 0xa50 │ │ │ │ - bl 9b5824 │ │ │ │ + bl 9b586c │ │ │ │ cmp r9, #500 @ 0x1f4 │ │ │ │ movcc r9, #500 @ 0x1f4 │ │ │ │ lsl r2, r9, #8 │ │ │ │ mov r5, #0 │ │ │ │ adds r2, r2, r0 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b56f0 │ │ │ │ + bl 9b5738 │ │ │ │ str r5, [r6, #2648] @ 0xa58 │ │ │ │ b 3a63b0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - rsbseq sl, r8, ip, lsr #13 │ │ │ │ - strheq r5, [r4], #-52 @ 0xffffffcc @ │ │ │ │ - rsbeq lr, r3, r8, lsl #11 │ │ │ │ + ldrsheq sl, [r8], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq r5, r4, r4, lsl #8 │ │ │ │ + ldrdeq lr, [r3], #-88 @ 0xffffffa8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr lr, [pc, #328] @ 3a6624 │ │ │ │ ldr ip, [pc, #328] @ 3a6628 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -347691,41 +347691,41 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r6, r7} │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3a6644 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3a6514 │ │ │ │ ldr r0, [pc, #56] @ 3a6648 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3a6514 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r4, r0, r0, asr #18 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r4, r0, r0, lsr #18 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ @ instruction: 0x009048dc │ │ │ │ andeq r1, r0, r8, lsl #5 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r8, r5, r8, asr r4 │ │ │ │ rsbeq r8, r5, r8, lsr #9 │ │ │ │ + strdeq r8, [r5], #-72 @ 0xffffffb8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ bl 58eb58 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ @@ -347912,16 +347912,16 @@ │ │ │ │ b 3a6870 │ │ │ │ add r3, r3, #68608 @ 0x10c00 │ │ │ │ add r3, r3, #28 │ │ │ │ lsl r1, r3, #1 │ │ │ │ strh r2, [r0, r1] │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ b 3a6870 │ │ │ │ - rsbseq sl, r8, r0, asr #2 │ │ │ │ - ldrsheq sl, [r8], #-12 @ │ │ │ │ + @ instruction: 0x0078a190 │ │ │ │ + rsbseq sl, r8, ip, asr #2 │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ ldr r1, [r3, #2312] @ 0x908 │ │ │ │ orr r2, r1, r2 │ │ │ │ str r2, [r3, #2312] @ 0x908 │ │ │ │ ldr r1, [r3, #2296] @ 0x8f8 │ │ │ │ b 3a6330 │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ @@ -347952,35 +347952,35 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, r6, #100 @ 0x64 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r4, r0 │ │ │ │ - bl 758210 │ │ │ │ + bl 758258 │ │ │ │ add ip, r6, #336 @ 0x150 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ add r5, r4, #200704 @ 0x31000 │ │ │ │ mov r7, #0 │ │ │ │ add sl, r4, #137216 @ 0x21800 │ │ │ │ add r9, r4, #1744 @ 0x6d0 │ │ │ │ add r9, r9, #4 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [r5, #2636] @ 0xa4c │ │ │ │ - bl 9b52d8 │ │ │ │ + bl 9b5320 │ │ │ │ ldr r0, [r5, #2640] @ 0xa50 │ │ │ │ - bl 9b52d8 │ │ │ │ + bl 9b5320 │ │ │ │ ldr r0, [r5, #2652] @ 0xa5c │ │ │ │ - bl 9b52d8 │ │ │ │ + bl 9b5320 │ │ │ │ add r3, r5, #2640 @ 0xa50 │ │ │ │ strh r7, [r3, #4] │ │ │ │ mov r2, #22 │ │ │ │ mov r1, r7 │ │ │ │ add r0, sl, #98 @ 0x62 │ │ │ │ str r7, [r5, #2648] @ 0xa58 │ │ │ │ bl 255340 │ │ │ │ @@ -348038,18 +348038,18 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbseq sl, r8, ip, lsr #32 │ │ │ │ - rsbeq r8, r5, ip, lsr #32 │ │ │ │ - rsbeq r8, r5, ip, lsl r0 │ │ │ │ - rsbseq r2, r9, r4, ror #1 │ │ │ │ + rsbseq sl, r8, ip, ror r0 │ │ │ │ + rsbeq r8, r5, ip, ror r0 │ │ │ │ + rsbeq r8, r5, ip, rrx │ │ │ │ + rsbseq r2, r9, r4, lsr r1 │ │ │ │ andeq r5, r0, r4, lsr #16 │ │ │ │ andeq r0, r1, ip, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3880] @ 0xf28 │ │ │ │ ldr r3, [pc, #1860] @ 3a72c0 │ │ │ │ @@ -348074,15 +348074,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ ldrh ip, [r5, #80] @ 0x50 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [r5, #80] @ 0x50 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r3, #0 │ │ │ │ add r2, r4, #4096 @ 0x1000 │ │ │ │ str r3, [sp, #152] @ 0x98 │ │ │ │ str r3, [sp, #156] @ 0x9c │ │ │ │ str r3, [sp, #160] @ 0xa0 │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ ldr r3, [r2, #3128] @ 0xc38 │ │ │ │ @@ -348136,15 +348136,15 @@ │ │ │ │ adc r8, r3, #0 │ │ │ │ str r6, [sp, #80] @ 0x50 │ │ │ │ str ip, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp, #84] @ 0x54 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ mov r0, #16 │ │ │ │ mov r1, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ strd r0, [sp, #16] │ │ │ │ strb r5, [sp, #140] @ 0x8c │ │ │ │ @@ -348153,23 +348153,23 @@ │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ mov r3, r8 │ │ │ │ str ip, [sp, #52] @ 0x34 │ │ │ │ mov r2, r6 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr r1, [pc, #1468] @ 3a72e0 │ │ │ │ ldr r2, [sp, #108] @ 0x6c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr lr, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ ldr r1, [pc, #1432] @ 3a72e4 │ │ │ │ ldr r2, [lr, #2648] @ 0xa58 │ │ │ │ and ip, r3, #-2147483648 @ 0x80000000 │ │ │ │ orr r2, r2, ip │ │ │ │ lsl r8, r3, #16 │ │ │ │ @@ -348270,15 +348270,15 @@ │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ ldm r7, {r0, r1} │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add fp, fp, #520 @ 0x208 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #1 │ │ │ │ add r5, fp, r5 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #20] │ │ │ │ @@ -348288,15 +348288,15 @@ │ │ │ │ ldm r1, {r0, r1} │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r2, r6 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldrh r3, [sl] │ │ │ │ ldrb r2, [r2, #2608] @ 0xa30 │ │ │ │ add r5, r3, r4 │ │ │ │ cmp r5, r2 │ │ │ │ bcc 3a6f58 │ │ │ │ cmp r3, r2 │ │ │ │ @@ -348334,15 +348334,15 @@ │ │ │ │ str r5, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ strb sl, [sp, #132] @ 0x84 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #24] │ │ │ │ add r1, r0, #137216 @ 0x21800 │ │ │ │ add r1, r1, #520 @ 0x208 │ │ │ │ add r1, r1, fp │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ @@ -348353,15 +348353,15 @@ │ │ │ │ ldm r1, {r0, r1} │ │ │ │ mov r3, r4 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r2, r6 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldrh r3, [r9] │ │ │ │ add r3, r3, r8 │ │ │ │ strh r3, [r9] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a70a8 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ @@ -348391,15 +348391,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #292 @ 0x124 │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ mov r3, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ tst r3, #402653184 @ 0x18000000 │ │ │ │ mov r4, r0 │ │ │ │ beq 3a716c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r7, #4] │ │ │ │ str r3, [sp, #128] @ 0x80 │ │ │ │ @@ -348410,15 +348410,15 @@ │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ strb r5, [sp, #132] @ 0x84 │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r5, [sp, #24] │ │ │ │ strb r5, [sp, #140] @ 0x8c │ │ │ │ ldr ip, [sp, #52] @ 0x34 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ adds r2, r3, #12 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ @@ -348427,15 +348427,15 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r4, #424 @ 0x1a8 │ │ │ │ add r1, sp, #164 @ 0xa4 │ │ │ │ mov r4, #4 │ │ │ │ adc r3, r3, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ mov r3, #3 │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ ldr r3, [r1, #72] @ 0x48 │ │ │ │ ldr r2, [r1, #64] @ 0x40 │ │ │ │ add r3, r3, #1 │ │ │ │ @@ -348515,27 +348515,27 @@ │ │ │ │ add r1, r3, #202752 @ 0x31800 │ │ │ │ add r1, r1, #528 @ 0x210 │ │ │ │ bl 3a92f0 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ strb r6, [r3, #2661] @ 0xa65 │ │ │ │ b 3a70a8 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r9, r8, ip, ror lr │ │ │ │ + rsbseq r9, r8, ip, asr #29 │ │ │ │ addseq r4, r0, ip, lsl #5 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r4, r4, r8, asr #22 │ │ │ │ - rsbeq sp, r3, ip, lsl sp │ │ │ │ - ldrsbeq r9, [r8], #-212 @ 0xffffff2c @ │ │ │ │ + @ instruction: 0x00644b98 │ │ │ │ + rsbeq sp, r3, ip, ror #26 │ │ │ │ + rsbseq r9, r8, r4, lsr #28 │ │ │ │ andeq r1, r2, r2, lsl #20 │ │ │ │ - strheq r4, [r4], #-172 @ 0xffffff54 @ │ │ │ │ - rsbeq sp, r3, r8, asr #23 │ │ │ │ + rsbeq r4, r4, ip, lsl #22 │ │ │ │ + rsbeq sp, r3, r8, lsl ip │ │ │ │ andscs r0, r0, r0 │ │ │ │ - rsbseq r9, r8, r8, asr #18 │ │ │ │ - rsbeq r4, r4, r8, asr #12 │ │ │ │ - rsbeq sp, r3, r0, lsr #16 │ │ │ │ + @ instruction: 0x00789998 │ │ │ │ + @ instruction: 0x00644698 │ │ │ │ + rsbeq sp, r3, r0, ror r8 │ │ │ │ addseq r3, r0, r4, asr ip │ │ │ │ add r1, r1, #1536 @ 0x600 │ │ │ │ lsl r2, r2, #16 │ │ │ │ add r1, r1, #14 │ │ │ │ lsr r2, r2, #16 │ │ │ │ add r3, r0, #135168 @ 0x21000 │ │ │ │ str r2, [r0, r1, lsl #2] │ │ │ │ @@ -348591,15 +348591,15 @@ │ │ │ │ add r3, r4, #16384 @ 0x4000 │ │ │ │ ldr r2, [r3, #72] @ 0x48 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ cmp r2, r3 │ │ │ │ beq 3a7414 │ │ │ │ add r4, r4, #200704 @ 0x31000 │ │ │ │ ldr r0, [r4, #2652] @ 0xa5c │ │ │ │ - bl 9b5740 │ │ │ │ + bl 9b5788 │ │ │ │ eor r0, r0, #1 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -348635,15 +348635,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov fp, #0 │ │ │ │ add r8, sp, #168 @ 0xa8 │ │ │ │ mov r6, r0 │ │ │ │ str r0, [sp, #100] @ 0x64 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ add r3, sp, #152 @ 0x98 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str fp, [sp, #152] @ 0x98 │ │ │ │ str fp, [sp, #156] @ 0x9c │ │ │ │ str fp, [sp, #160] @ 0xa0 │ │ │ │ @@ -348652,23 +348652,23 @@ │ │ │ │ add sl, sl, #56 @ 0x38 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 255340 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r9 │ │ │ │ ldr r7, [r9] │ │ │ │ - bl 9bee34 │ │ │ │ + bl 9bee7c │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ mov r0, sl │ │ │ │ bl 3a86b4 │ │ │ │ cmp r0, fp │ │ │ │ beq 3a7ad4 │ │ │ │ add r3, r6, #200704 @ 0x31000 │ │ │ │ ldr r0, [r3, #2652] @ 0xa5c │ │ │ │ - bl 9b5740 │ │ │ │ + bl 9b5788 │ │ │ │ subs r2, r0, #0 │ │ │ │ movne r0, fp │ │ │ │ bne 3a753c │ │ │ │ ldr r3, [r9, #4] │ │ │ │ cmp r3, #17 │ │ │ │ bls 3a79cc │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ @@ -348796,15 +348796,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #4] │ │ │ │ str r3, [r4] │ │ │ │ strb r7, [sp, #132] @ 0x84 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ mov r2, #16 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #24] │ │ │ │ ldr r8, [sp, #52] @ 0x34 │ │ │ │ @@ -348812,42 +348812,42 @@ │ │ │ │ strb r7, [sp, #140] @ 0x8c │ │ │ │ ldm fp, {r0, r1} │ │ │ │ mov r2, r8 │ │ │ │ stm sl, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #4] │ │ │ │ str r3, [r4] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldrb r3, [sp, #164] @ 0xa4 │ │ │ │ strb r7, [sp, #132] @ 0x84 │ │ │ │ orr r3, r2, r3 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ orr r3, r3, #1 │ │ │ │ strb r3, [sp, #164] @ 0xa4 │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ adds r2, r8, #12 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r7, [sp, #140] @ 0x8c │ │ │ │ ldm fp, {r0, r1} │ │ │ │ adc r3, r9, #0 │ │ │ │ mov r8, #1 │ │ │ │ mov r9, #0 │ │ │ │ stm sl, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r8, [sp, #16] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr r3, [r5, #72] @ 0x48 │ │ │ │ ldr r2, [r5, #64] @ 0x40 │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r2, r3, lsl #4 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ movls r3, #0 │ │ │ │ cmp r1, r3 │ │ │ │ @@ -348873,30 +348873,30 @@ │ │ │ │ strb r7, [sp, #132] @ 0x84 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ adc r9, r3, #0 │ │ │ │ str r8, [sp, #52] @ 0x34 │ │ │ │ str r9, [sp, #56] @ 0x38 │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r0, #16 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r1, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ strd r0, [sp, #16] │ │ │ │ strb r7, [sp, #140] @ 0x8c │ │ │ │ ldm fp, {r0, r1} │ │ │ │ mov r2, r8 │ │ │ │ stm sl, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ ldrb r1, [sp, #164] @ 0xa4 │ │ │ │ strh r3, [sp, #166] @ 0xa6 │ │ │ │ ldrd r2, [sp, #152] @ 0x98 │ │ │ │ and r1, r1, #254 @ 0xfe │ │ │ │ orrs r0, r2, r3 │ │ │ │ strb r1, [sp, #164] @ 0xa4 │ │ │ │ @@ -348930,30 +348930,30 @@ │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ cmp r5, fp │ │ │ │ movcs r5, fp │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r7, [sp, #24] │ │ │ │ str r5, [sp, #16] │ │ │ │ ldr ip, [sp, #72] @ 0x48 │ │ │ │ strb r7, [sp, #140] @ 0x8c │ │ │ │ ldm r8, {r0, r1} │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r6 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ adds r6, r5, r6 │ │ │ │ adc r3, r3, #0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r9, #4] │ │ │ │ add sl, sl, r5 │ │ │ │ cmp r3, sl │ │ │ │ @@ -348971,15 +348971,15 @@ │ │ │ │ str r9, [sp, #36] @ 0x24 │ │ │ │ b 3a76d4 │ │ │ │ mov r3, #18 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 9bec8c │ │ │ │ + bl 9becd4 │ │ │ │ mov r7, r8 │ │ │ │ b 3a7520 │ │ │ │ add r1, r7, #14 │ │ │ │ mov r0, sl │ │ │ │ bl 3a7f70 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3a75a0 │ │ │ │ @@ -349067,29 +349067,29 @@ │ │ │ │ b 3a761c │ │ │ │ mov r3, #12 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, #4 │ │ │ │ mov r0, r9 │ │ │ │ - bl 9bebb8 │ │ │ │ + bl 9bec00 │ │ │ │ b 3a7a80 │ │ │ │ mov r2, #12 │ │ │ │ mov r1, r7 │ │ │ │ add r0, r7, #4 │ │ │ │ bl 25432c │ │ │ │ mov r3, #4 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ b 3a7aa8 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009039d0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq r9, r8, r4, lsl #11 │ │ │ │ - rsbeq r4, r4, ip, lsl #5 │ │ │ │ - rsbeq sp, r3, r4, ror #8 │ │ │ │ + ldrsbeq r9, [r8], #-84 @ 0xffffffac @ │ │ │ │ + ldrdeq r4, [r4], #-44 @ 0xffffffd4 @ │ │ │ │ + strheq sp, [r3], #-68 @ 0xffffffbc @ │ │ │ │ @ instruction: 0x009038d8 │ │ │ │ bge ff29abb0 <__bss_end__@@Base+0xfe4d1f18> │ │ │ │ bge ff29abac <__bss_end__@@Base+0xfe4d1f14> │ │ │ │ bge ff29abb4 <__bss_end__@@Base+0xfe4d1f1c> │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -349201,42 +349201,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r5, r6} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3a7dd8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3a7d10 │ │ │ │ ldr r0, [pc, #60] @ 3a7ddc │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3a7d10 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r3, r0, r4, lsl #3 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r3, r0, r4, ror r1 │ │ │ │ addseq r3, r0, r4, asr r1 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r2, r0, r4, ror r6 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - strdeq r7, [r5], #-36 @ 0xffffffdc @ │ │ │ │ - rsbeq r7, r5, r4, lsr r3 │ │ │ │ + rsbeq r7, r5, r4, asr #6 │ │ │ │ + rsbeq r7, r5, r4, lsl #7 │ │ │ │ │ │ │ │ 003a7de0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #336] @ 3a7f48 │ │ │ │ @@ -349303,42 +349303,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r4, r5} │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3a7f68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3a7e64 │ │ │ │ ldr r0, [pc, #60] @ 3a7f6c │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3a7e64 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r3, r0, r0, lsr #32 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r2, r0, r8, ror #31 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ @ instruction: 0x00902fb0 │ │ │ │ andeq r1, r0, r0, lsr #1 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r7, r5, r0, lsl #4 │ │ │ │ - rsbeq r7, r5, r4, asr #4 │ │ │ │ + rsbeq r7, r5, r0, asr r2 │ │ │ │ + @ instruction: 0x00657294 │ │ │ │ │ │ │ │ 003a7f70 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [r0, #256] @ 0x100 │ │ │ │ @@ -349415,22 +349415,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ str r1, [r7, #4] │ │ │ │ str r1, [r7, #8] │ │ │ │ str r1, [r7, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 3a81b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3a7fb4 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3a80ec │ │ │ │ mov r0, #0 │ │ │ │ b 3a7fb8 │ │ │ │ ldr r3, [pc, #192] @ 3a81b4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -349449,47 +349449,47 @@ │ │ │ │ beq 3a8178 │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ str r1, [r7, #4] │ │ │ │ str r1, [r7, #8] │ │ │ │ str r1, [r7, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3a81b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3a80e4 │ │ │ │ ldr r0, [pc, #80] @ 3a81bc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3a7fb4 │ │ │ │ ldr r0, [pc, #64] @ 3a81c0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3a80e4 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r2, r0, ip, lsl #29 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r2, r0, ip, ror lr │ │ │ │ addseq r2, r0, ip, asr lr │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r2, r0, r4, lsl #25 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r7, r5, ip, asr r1 │ │ │ │ + rsbeq r7, r5, ip, lsr #3 │ │ │ │ andeq r5, r0, r0, ror r1 │ │ │ │ - rsbeq r7, r5, r4, rrx │ │ │ │ - strdeq r7, [r5], #-8 @ │ │ │ │ - rsbeq r7, r5, ip, ror r0 │ │ │ │ + strheq r7, [r5], #-4 @ │ │ │ │ + rsbeq r7, r5, r8, asr #2 │ │ │ │ + rsbeq r7, r5, ip, asr #1 │ │ │ │ │ │ │ │ 003a81c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ mov r4, r1 │ │ │ │ @@ -349629,15 +349629,15 @@ │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #24] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ @@ -349647,15 +349647,15 @@ │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r9, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #580] @ 3a8694 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3a8368 │ │ │ │ ldr r3, [pc, #568] @ 3a8698 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a8320 │ │ │ │ ldr r3, [pc, #536] @ 3a868c │ │ │ │ @@ -349675,15 +349675,15 @@ │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r6, [sp, #32] │ │ │ │ @@ -349692,15 +349692,15 @@ │ │ │ │ str r4, [sp, #12] │ │ │ │ str r8, [sp, #8] │ │ │ │ str fp, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #408] @ 3a869c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3a8320 │ │ │ │ ldr r3, [pc, #396] @ 3a86a0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a82d8 │ │ │ │ ldr r3, [pc, #356] @ 3a868c │ │ │ │ @@ -349717,15 +349717,15 @@ │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str fp, [sp, #44] @ 0x2c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -349734,30 +349734,30 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ 3a86a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ ldrb r2, [r4, #5] │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ b 3a82d8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [pc, #220] @ 3a86a8 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r9 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp, #8] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ ldrb r2, [r4, #5] │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ b 3a82d8 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #160] @ 3a86ac │ │ │ │ @@ -349766,48 +349766,48 @@ │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r9 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3a8368 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #108] @ 3a86b0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r3, r8 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #20] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3a8320 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r2, r0, r0, lsr ip │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x00902bd8 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ - rsbseq r6, r9, ip, asr #1 │ │ │ │ + rsbseq r6, r9, ip, lsl r1 │ │ │ │ @ instruction: 0x00902af0 │ │ │ │ andeq r2, r0, r8, lsr #5 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r6, r5, r4, asr #28 │ │ │ │ + @ instruction: 0x00656e94 │ │ │ │ andeq r1, r0, r0, lsl r6 │ │ │ │ - rsbeq r6, r5, r4, ror #29 │ │ │ │ + rsbeq r6, r5, r4, lsr pc │ │ │ │ andeq r4, r0, r0, lsl #15 │ │ │ │ - @ instruction: 0x00656d90 │ │ │ │ - strheq r6, [r5], #-212 @ 0xffffff2c @ │ │ │ │ - rsbeq r6, r5, r8, asr #25 │ │ │ │ + rsbeq r6, r5, r0, ror #27 │ │ │ │ rsbeq r6, r5, r4, lsl #28 │ │ │ │ + rsbeq r6, r5, r8, lsl sp │ │ │ │ + rsbeq r6, r5, r4, asr lr │ │ │ │ │ │ │ │ 003a86b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #452] @ 3a8890 │ │ │ │ @@ -349871,22 +349871,22 @@ │ │ │ │ beq 3a8878 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #204] @ 3a88b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3a8758 │ │ │ │ ldr r2, [pc, #192] @ 3a88b4 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3a8758 │ │ │ │ ldr r2, [pc, #160] @ 3a88a8 │ │ │ │ @@ -349901,47 +349901,47 @@ │ │ │ │ beq 3a8864 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3a88b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3a8758 │ │ │ │ ldr r0, [pc, #80] @ 3a88bc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3a8758 │ │ │ │ ldr r0, [pc, #64] @ 3a88c0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3a8758 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r2, r0, r0, asr r7 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r2, r0, r8, lsr r7 │ │ │ │ addseq r2, r0, ip, lsl #14 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ strdeq r4, [r0], -r0 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r6, r5, ip, lsl #27 │ │ │ │ + ldrdeq r6, [r5], #-220 @ 0xffffff24 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r6, r5, r0, ror #24 │ │ │ │ - rsbeq r6, r5, ip, lsr #25 │ │ │ │ - rsbeq r6, r5, ip, asr #26 │ │ │ │ + strheq r6, [r5], #-192 @ 0xffffff40 @ │ │ │ │ + strdeq r6, [r5], #-204 @ 0xffffff34 @ │ │ │ │ + @ instruction: 0x00656d9c │ │ │ │ │ │ │ │ 003a88c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #352] @ 3a8a3c │ │ │ │ @@ -350015,41 +350015,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3a8a64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3a89a0 │ │ │ │ ldr r0, [pc, #60] @ 3a8a68 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3a89a0 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ strdeq r3, [r0], -ip │ │ │ │ addseq r2, r0, r4, lsr r5 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r2, r0, r4, lsr #10 │ │ │ │ @ instruction: 0x009024f8 │ │ │ │ andeq r0, r0, lr, ror #11 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r1, r0, ip, asr r4 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r6, r5, r8, lsl #24 │ │ │ │ - rsbeq r6, r5, r4, asr ip │ │ │ │ + rsbeq r6, r5, r8, asr ip │ │ │ │ + rsbeq r6, r5, r4, lsr #25 │ │ │ │ │ │ │ │ 003a8a6c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ @@ -350074,33 +350074,33 @@ │ │ │ │ strh r0, [r1, #2] │ │ │ │ ldr r3, [ip, r3] │ │ │ │ mov r4, r2 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3a8b30 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b5824 │ │ │ │ + bl 9b586c │ │ │ │ ldr r2, [pc, #220] @ 3a8bcc │ │ │ │ ldr r3, [pc, #204] @ 3a8bc0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3a8bb8 │ │ │ │ ldr r2, [pc, #188] @ 3a8bd0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d9f08 │ │ │ │ + bl 9d9f50 │ │ │ │ adds r2, r0, #500 @ 0x1f4 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9b56f0 │ │ │ │ + b 9b5738 │ │ │ │ ldr r3, [pc, #156] @ 3a8bd4 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a8ae0 │ │ │ │ ldr r3, [pc, #140] @ 3a8bd8 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ @@ -350115,38 +350115,38 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3a8be0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3a8ae0 │ │ │ │ ldr r0, [pc, #52] @ 3a8be4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3a8ae0 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r2, r0, r4, lsl #7 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r2, r0, ip, asr r3 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r2, r0, ip, lsr #6 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r6, r5, r8, lsr fp │ │ │ │ - rsbeq r6, r5, r0, ror fp │ │ │ │ + rsbeq r6, r5, r8, lsl #23 │ │ │ │ + rsbeq r6, r5, r0, asr #23 │ │ │ │ │ │ │ │ 003a8be8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #432] @ 3a8db0 │ │ │ │ @@ -350231,48 +350231,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r6, [sp, #12] │ │ │ │ stmib sp, {r7, r8} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3a8dd0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3a8c9c │ │ │ │ ldr r0, [pc, #72] @ 3a8dd4 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3a8c9c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r2, r0, r8, lsl r2 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r2, r0, r8, ror #3 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r2, r0, r8, ror r1 │ │ │ │ andeq r1, r0, r4, ror r4 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r6, r5, r0, ror #19 │ │ │ │ - rsbeq r6, r5, r0, lsr #20 │ │ │ │ + rsbeq r6, r5, r0, lsr sl │ │ │ │ + rsbeq r6, r5, r0, ror sl │ │ │ │ │ │ │ │ 003a8dd8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ @@ -350333,48 +350333,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 3a8f5c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3a8e48 │ │ │ │ ldr r2, [pc, #88] @ 3a8f60 │ │ │ │ ldr r3, [pc, #52] @ 3a8f40 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3a8f38 │ │ │ │ ldr r0, [pc, #56] @ 3a8f64 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 9a4324 │ │ │ │ + b 9a436c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addseq r2, r0, r0, lsr #32 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x00901ff0 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addseq r1, r0, ip, asr #31 │ │ │ │ andeq r4, r0, r0, lsl #4 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r6, r5, ip, lsl #18 │ │ │ │ + rsbeq r6, r5, ip, asr r9 │ │ │ │ addseq r1, r0, r4, lsl pc │ │ │ │ - rsbeq r6, r5, r4, lsr #18 │ │ │ │ + rsbeq r6, r5, r4, ror r9 │ │ │ │ │ │ │ │ 003a8f68 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [sp, #16] │ │ │ │ @@ -350598,15 +350598,15 @@ │ │ │ │ strne r3, [r0, #120] @ 0x78 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrsbeq r5, [r9], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbseq r5, r9, r8, lsr #4 │ │ │ │ bge ff29c2f4 <__bss_end__@@Base+0xfe4d365c> │ │ │ │ bge ff29c2fc <__bss_end__@@Base+0xfe4d3664> │ │ │ │ │ │ │ │ 003a92f0 : │ │ │ │ ldrb r2, [r0] │ │ │ │ ldr r3, [r0, #8] │ │ │ │ strb r2, [r1] │ │ │ │ @@ -350648,15 +350648,15 @@ │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, #1 │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ - bl 9b5824 │ │ │ │ + bl 9b586c │ │ │ │ mov r6, #0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r1 │ │ │ │ add r1, r7, #45056 @ 0xb000 │ │ │ │ ldr r4, [r1, #1544] @ 0x608 │ │ │ │ mov ip, r0 │ │ │ │ bic lr, r4, #-16777216 @ 0xff000000 │ │ │ │ @@ -350664,21 +350664,21 @@ │ │ │ │ lsr r4, r4, #24 │ │ │ │ cmp r4, #1 │ │ │ │ movcc r4, #1 │ │ │ │ lsl r4, r4, #4 │ │ │ │ mov r1, r6 │ │ │ │ umlal r0, r1, lr, r2 │ │ │ │ mov r2, r4 │ │ │ │ - bl 9d9fdc │ │ │ │ + bl 9da024 │ │ │ │ mov r3, r6 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r6, r9 │ │ │ │ mov r2, r4 │ │ │ │ - bl 9d9fdc │ │ │ │ + bl 9da024 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ adds r5, r5, r0 │ │ │ │ str r5, [r7, r3, lsl #2] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ adc r8, r8, sl │ │ │ │ str r8, [r7, r3, lsl #2] │ │ │ │ mov r0, #0 │ │ │ │ @@ -350693,15 +350693,15 @@ │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #1 │ │ │ │ mov r8, r2 │ │ │ │ mov r7, r1 │ │ │ │ - bl 9b5824 │ │ │ │ + bl 9b586c │ │ │ │ bic ip, r8, #-16777216 @ 0xff000000 │ │ │ │ mov r4, #0 │ │ │ │ mov r3, r4 │ │ │ │ mov sl, r0 │ │ │ │ add r0, r5, #45056 @ 0xb000 │ │ │ │ ldr r6, [r0, #1544] @ 0x608 │ │ │ │ str r8, [r0, #1544] @ 0x608 │ │ │ │ @@ -350709,38 +350709,38 @@ │ │ │ │ lsr r5, r8, #24 │ │ │ │ cmp r5, #1 │ │ │ │ movcc r5, #1 │ │ │ │ mov r9, r1 │ │ │ │ mov r1, r4 │ │ │ │ umlal r0, r1, ip, r9 │ │ │ │ mov r2, r5 │ │ │ │ - bl 9d9fdc │ │ │ │ + bl 9da024 │ │ │ │ mov r3, r4 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, fp │ │ │ │ mov r2, r5 │ │ │ │ - bl 9d9fdc │ │ │ │ + bl 9da024 │ │ │ │ bic r3, r6, #-16777216 @ 0xff000000 │ │ │ │ lsr r6, r6, #24 │ │ │ │ cmp r6, #1 │ │ │ │ movcc r6, #1 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r6 │ │ │ │ mov r5, r0 │ │ │ │ umull fp, r0, r3, sl │ │ │ │ umlal r0, r1, r3, r9 │ │ │ │ mov r3, r4 │ │ │ │ - bl 9d9fdc │ │ │ │ + bl 9da024 │ │ │ │ mov r3, r4 │ │ │ │ mov r9, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, fp │ │ │ │ mov r2, r6 │ │ │ │ - bl 9d9fdc │ │ │ │ + bl 9da024 │ │ │ │ ldr r2, [r7] │ │ │ │ subs r3, r5, r0 │ │ │ │ sbc r8, r8, r9 │ │ │ │ lsr r3, r3, #4 │ │ │ │ orr r3, r3, r8, lsl #28 │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ @@ -350815,15 +350815,15 @@ │ │ │ │ mov r3, #2 │ │ │ │ add r8, sp, #14 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9bebb8 │ │ │ │ + bl 9bec00 │ │ │ │ mov r2, #0 │ │ │ │ cmp sl, #2048 @ 0x800 │ │ │ │ str r2, [sp, #16] │ │ │ │ beq 3a9710 │ │ │ │ ldr r3, [pc, #332] @ 3a9798 │ │ │ │ cmp sl, r3 │ │ │ │ movne sl, r2 │ │ │ │ @@ -350853,15 +350853,15 @@ │ │ │ │ bhi 3a974c │ │ │ │ mov ip, #2 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9bebb8 │ │ │ │ + bl 9bec00 │ │ │ │ ldr r2, [pc, #204] @ 3a97a0 │ │ │ │ ldr r3, [pc, #188] @ 3a9794 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -351248,20 +351248,20 @@ │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ bl 255730 │ │ │ │ addseq r1, r0, ip, asr #12 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r1, r0, r8, lsl #11 │ │ │ │ strdeq r1, [r0], -pc @ │ │ │ │ @ instruction: 0xffffc000 │ │ │ │ - rsbseq r4, r9, ip, lsr r7 │ │ │ │ - rsbeq r5, r5, r4, ror #23 │ │ │ │ - rsbeq r5, r5, r0, lsr #24 │ │ │ │ - rsbseq r4, r9, r8, lsl r7 │ │ │ │ - strheq r5, [r5], #-188 @ 0xffffff44 @ │ │ │ │ - rsbeq r5, r5, ip, asr #23 │ │ │ │ + rsbseq r4, r9, ip, lsl #15 │ │ │ │ + rsbeq r5, r5, r4, lsr ip │ │ │ │ + rsbeq r5, r5, r0, ror ip │ │ │ │ + rsbseq r4, r9, r8, ror #14 │ │ │ │ + rsbeq r5, r5, ip, lsl #24 │ │ │ │ + rsbeq r5, r5, ip, lsl ip │ │ │ │ andeq r0, r0, r3, asr #5 │ │ │ │ │ │ │ │ 003a9d10 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -351356,17 +351356,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3a9e94 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #94 @ 0x5e │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - rsbseq r4, r9, r8, ror #10 │ │ │ │ - rsbeq r5, r5, r0, lsl sl │ │ │ │ - rsbseq r8, r2, r4, lsl r8 │ │ │ │ + ldrheq r4, [r9], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq r5, r5, r0, ror #20 │ │ │ │ + rsbseq r8, r2, r4, ror #16 │ │ │ │ │ │ │ │ 003a9e98 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #384] @ 3aa030 │ │ │ │ @@ -351444,15 +351444,15 @@ │ │ │ │ add r0, r0, ip │ │ │ │ bl 2542fc │ │ │ │ b 3a9f18 │ │ │ │ mov lr, #2 │ │ │ │ add r3, sp, #14 │ │ │ │ mov r2, ip │ │ │ │ str lr, [sp] │ │ │ │ - bl 9bebb8 │ │ │ │ + bl 9bec00 │ │ │ │ b 3a9f18 │ │ │ │ lsl r1, r1, #16 │ │ │ │ add r3, sp, #16 │ │ │ │ lsr r1, r1, #16 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #6 │ │ │ │ bl 588468 │ │ │ │ @@ -351466,17 +351466,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #109 @ 0x6d │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ addseq r0, r0, ip, ror #30 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x00900efc │ │ │ │ - rsbseq r4, r9, r4, asr #7 │ │ │ │ - rsbeq r5, r5, ip, ror #16 │ │ │ │ - rsbseq r8, r2, r0, ror r6 │ │ │ │ + rsbseq r4, r9, r4, lsl r4 │ │ │ │ + strheq r5, [r5], #-140 @ 0xffffff74 @ │ │ │ │ + rsbseq r8, r2, r0, asr #13 │ │ │ │ │ │ │ │ 003aa048 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [r0, #24] │ │ │ │ @@ -351503,15 +351503,15 @@ │ │ │ │ add r0, r0, #8 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r5 │ │ │ │ bl 2542fc │ │ │ │ mov r1, r7 │ │ │ │ ldr r2, [r6, #60] @ 0x3c │ │ │ │ mvn r0, #0 │ │ │ │ - bl 9a244c │ │ │ │ + bl 9a2494 │ │ │ │ ldr r1, [r6, #60] @ 0x3c │ │ │ │ cmp r1, #0 │ │ │ │ str r0, [sp, #8] │ │ │ │ beq 3aa16c │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #11 │ │ │ │ bls 3aa16c │ │ │ │ @@ -351524,15 +351524,15 @@ │ │ │ │ b 3aa12c │ │ │ │ mov r3, #4 │ │ │ │ add r5, sp, #8 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, #8 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9bebb8 │ │ │ │ + bl 9bec00 │ │ │ │ cmp r0, #3 │ │ │ │ movls r0, #0 │ │ │ │ bhi 3aa0bc │ │ │ │ ldr r2, [pc, #108] @ 3aa1a0 │ │ │ │ ldr r3, [pc, #100] @ 3aa19c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -351549,15 +351549,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov ip, #4 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #8 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9bebb8 │ │ │ │ + bl 9bec00 │ │ │ │ cmp r0, #3 │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ b 3aa12c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00900db4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @@ -351586,15 +351586,15 @@ │ │ │ │ beq 3aa200 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ cmp r2, #21 │ │ │ │ bhi 3aa2a8 │ │ │ │ mov r6, #22 │ │ │ │ mov r2, #0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9bec8c │ │ │ │ + bl 9becd4 │ │ │ │ cmp r0, #13 │ │ │ │ movls r3, #0 │ │ │ │ strls r3, [r5, #12] │ │ │ │ bls 3aa264 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ mov r3, #14 │ │ │ │ str r3, [r5, #12] │ │ │ │ @@ -351680,26 +351680,26 @@ │ │ │ │ ldr r2, [r4, #24] │ │ │ │ ldr r3, [r2, #12] │ │ │ │ ldr r2, [r2, #20] │ │ │ │ add r3, r3, r2 │ │ │ │ strh r3, [r6, #68] @ 0x44 │ │ │ │ ldr r1, [r4, #16] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 9bee34 │ │ │ │ + bl 9bee7c │ │ │ │ ldrh r3, [r6, #68] @ 0x44 │ │ │ │ str r3, [sp] │ │ │ │ sub r1, r0, r3 │ │ │ │ str r1, [r6, #56] @ 0x38 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ ldr r3, [r4, #16] │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, r0, #24 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [r6, #64] @ 0x40 │ │ │ │ - bl 9bef28 │ │ │ │ + bl 9bef70 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r6, #60] @ 0x3c │ │ │ │ mov r0, #1 │ │ │ │ b 3aa268 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r2, #84 @ 0x54 │ │ │ │ mov r1, #0 │ │ │ │ @@ -351743,15 +351743,15 @@ │ │ │ │ mov r0, r3 │ │ │ │ add r1, r1, r2 │ │ │ │ mov r2, #20 │ │ │ │ bl 2542fc │ │ │ │ b 3aa48c │ │ │ │ mov ip, #20 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9bec8c │ │ │ │ + bl 9becd4 │ │ │ │ cmp r0, #19 │ │ │ │ bls 3aa408 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldrb r3, [r2] │ │ │ │ lsl r3, r3, #2 │ │ │ │ and r3, r3, #60 @ 0x3c │ │ │ │ cmp r3, #19 │ │ │ │ @@ -351768,28 +351768,28 @@ │ │ │ │ ldr r2, [r5, #12] │ │ │ │ sub r1, r1, #20 │ │ │ │ str r1, [sp] │ │ │ │ add r3, r3, #20 │ │ │ │ ldr r1, [r4, #16] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add r2, r2, #20 │ │ │ │ - bl 9bec8c │ │ │ │ + bl 9becd4 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ sub r3, r3, #20 │ │ │ │ cmp r3, r0 │ │ │ │ bls 3aa368 │ │ │ │ b 3aa408 │ │ │ │ ldr r3, [pc, #108] @ 3aa570 │ │ │ │ b 3aa334 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ str r7, [sp] │ │ │ │ ldr r1, [r4, #16] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 9bec8c │ │ │ │ + bl 9becd4 │ │ │ │ cmp r7, r0 │ │ │ │ strls r7, [r5, #20] │ │ │ │ bls 3aa368 │ │ │ │ b 3aa408 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #60] @ 3aa574 │ │ │ │ ldr r1, [pc, #60] @ 3aa578 │ │ │ │ @@ -351804,17 +351804,17 @@ │ │ │ │ andeq r4, r0, r0 │ │ │ │ andeq sl, r0, r8, lsl #17 │ │ │ │ bge ff29d568 <__bss_end__@@Base+0xfe4d48d0> │ │ │ │ addseq r0, r0, ip, lsr #23 │ │ │ │ bge ff29d578 <__bss_end__@@Base+0xfe4d48e0> │ │ │ │ ldrdeq r8, [r0], -sp │ │ │ │ bge ff29d57c <__bss_end__@@Base+0xfe4d48e4> │ │ │ │ - rsbseq r3, r9, r0, lsr #29 │ │ │ │ - rsbeq r5, r5, r8, asr #6 │ │ │ │ - rsbseq r8, r2, ip, asr #2 │ │ │ │ + ldrsheq r3, [r9], #-224 @ 0xffffff20 @ │ │ │ │ + @ instruction: 0x00655398 │ │ │ │ + @ instruction: 0x0072819c │ │ │ │ │ │ │ │ 003aa580 : │ │ │ │ cmp r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -351828,17 +351828,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3aa5d4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ mov r2, #296 @ 0x128 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - rsbseq r3, r9, r8, lsr #28 │ │ │ │ - ldrdeq r5, [r5], #-32 @ 0xffffffe0 @ │ │ │ │ - ldrsbeq r8, [r2], #-4 @ │ │ │ │ + rsbseq r3, r9, r8, ror lr │ │ │ │ + rsbeq r5, r5, r0, lsr #6 │ │ │ │ + rsbseq r8, r2, r4, lsr #2 │ │ │ │ │ │ │ │ 003aa5d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r5, r2 │ │ │ │ @@ -351922,15 +351922,15 @@ │ │ │ │ ldr r2, [r3, #28] │ │ │ │ cmp r2, #19 │ │ │ │ bhi 3aa7c4 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [sp] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9bec8c │ │ │ │ + bl 9becd4 │ │ │ │ cmp r0, #19 │ │ │ │ bls 3aa778 │ │ │ │ ldrb r3, [sp, #20] │ │ │ │ lsr r3, r3, #4 │ │ │ │ lsl r3, r3, #2 │ │ │ │ cmp r3, #19 │ │ │ │ bls 3aa778 │ │ │ │ @@ -352002,24 +352002,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ addseq r0, r0, r4, lsr #16 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r0, r0, r4, lsl #15 │ │ │ │ - rsbseq r3, r9, r8, ror #25 │ │ │ │ - ldrsbeq r3, [r9], #-180 @ 0xffffff4c @ │ │ │ │ - rsbeq r5, r5, r4, ror r0 │ │ │ │ + rsbseq r3, r9, r8, lsr sp │ │ │ │ + rsbseq r3, r9, r4, lsr #24 │ │ │ │ + rsbeq r5, r5, r4, asr #1 │ │ │ │ andeq r0, r0, r5, ror #2 │ │ │ │ - rsbseq r3, r9, r8, lsr #23 │ │ │ │ - rsbeq r5, r5, r0, asr r0 │ │ │ │ - strheq r5, [r5], #-0 @ │ │ │ │ - rsbseq r3, r9, r4, lsl #23 │ │ │ │ - rsbeq r5, r5, r8, lsr #32 │ │ │ │ - rsbseq r7, r2, ip, lsr #28 │ │ │ │ + ldrsheq r3, [r9], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq r5, r5, r0, lsr #1 │ │ │ │ + rsbeq r5, r5, r0, lsl #2 │ │ │ │ + ldrsbeq r3, [r9], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq r5, r5, r8, ror r0 │ │ │ │ + rsbseq r7, r2, ip, ror lr │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ │ │ │ │ 003aa8a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -352047,17 +352047,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3aa930 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3aa934 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #228 @ 0xe4 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - rsbseq r3, r9, ip, asr #21 │ │ │ │ - rsbeq r4, r5, r0, ror pc │ │ │ │ - rsbseq r7, r2, r4, ror sp │ │ │ │ + rsbseq r3, r9, ip, lsl fp │ │ │ │ + rsbeq r4, r5, r0, asr #31 │ │ │ │ + rsbseq r7, r2, r4, asr #27 │ │ │ │ andeq r0, r0, r5, lsl #3 │ │ │ │ │ │ │ │ 003aa938 : │ │ │ │ subs r3, r0, #0 │ │ │ │ beq 3aa984 │ │ │ │ ldr r0, [r3, #16] │ │ │ │ ldr ip, [r3, #20] │ │ │ │ @@ -352107,17 +352107,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3aaa08 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3aaa0c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #260 @ 0x104 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - ldrsheq r3, [r9], #-148 @ 0xffffff6c @ │ │ │ │ - @ instruction: 0x00654e98 │ │ │ │ - @ instruction: 0x00727c9c │ │ │ │ + rsbseq r3, r9, r4, asr #20 │ │ │ │ + rsbeq r4, r5, r8, ror #29 │ │ │ │ + rsbseq r7, r2, ip, ror #25 │ │ │ │ andeq r0, r0, r6, lsr #3 │ │ │ │ │ │ │ │ 003aaa10 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3aaa3c │ │ │ │ add r3, r0, #65536 @ 0x10000 │ │ │ │ ldrh r0, [r3, #68] @ 0x44 │ │ │ │ @@ -352137,17 +352137,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3aaa78 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3aaa7c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #288 @ 0x120 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - rsbseq r3, r9, r4, lsl #19 │ │ │ │ - rsbeq r4, r5, r8, lsr #28 │ │ │ │ - rsbseq r7, r2, ip, lsr #24 │ │ │ │ + ldrsbeq r3, [r9], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq r4, r5, r8, ror lr │ │ │ │ + rsbseq r7, r2, ip, ror ip │ │ │ │ andeq r0, r0, sp, lsr #3 │ │ │ │ │ │ │ │ 003aaa80 : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003aaa84 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -352226,39 +352226,39 @@ │ │ │ │ ldr r0, [pc, #56] @ 3aabe8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #52] @ 3aabec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #316 @ 0x13c │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - rsbseq r3, r9, r8, ror r8 │ │ │ │ - rsbeq r4, r5, r0, lsr #26 │ │ │ │ - rsbeq r4, r5, r8, lsr #27 │ │ │ │ - rsbseq r3, r9, r4, asr r8 │ │ │ │ - strdeq r4, [r5], #-200 @ 0xffffff38 @ │ │ │ │ - rsbeq r4, r5, ip, lsl #27 │ │ │ │ + rsbseq r3, r9, r8, asr #17 │ │ │ │ + rsbeq r4, r5, r0, ror sp │ │ │ │ + strdeq r4, [r5], #-216 @ 0xffffff28 @ │ │ │ │ + rsbseq r3, r9, r4, lsr #17 │ │ │ │ + rsbeq r4, r5, r8, asr #26 │ │ │ │ + ldrdeq r4, [r5], #-220 @ 0xffffff24 @ │ │ │ │ ldrdeq r0, [r0], -r2 │ │ │ │ - rsbseq r3, r9, r0, lsr r8 │ │ │ │ - ldrdeq r4, [r5], #-196 @ 0xffffff3c @ │ │ │ │ - rsbeq r4, r5, r0, asr sp │ │ │ │ + rsbseq r3, r9, r0, lsl #17 │ │ │ │ + rsbeq r4, r5, r4, lsr #26 │ │ │ │ + rsbeq r4, r5, r0, lsr #27 │ │ │ │ andeq r0, r0, sl, asr #3 │ │ │ │ │ │ │ │ 003aabf0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r3, #0 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ add r0, r0, #424 @ 0x1a8 │ │ │ │ str r3, [sp] │ │ │ │ strd r4, [sp, #8] │ │ │ │ - bl 71a5a8 │ │ │ │ + bl 71a5f0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -352293,15 +352293,15 @@ │ │ │ │ str r8, [sp, #16] │ │ │ │ str r4, [sp, #20] │ │ │ │ stm ip, {r0, r1} │ │ │ │ add r1, sp, #16 │ │ │ │ str r1, [sp] │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 719fc8 │ │ │ │ + bl 71a010 │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 3aad70 │ │ │ │ cmp r4, r3 │ │ │ │ cmpeq r8, r2 │ │ │ │ bne 3aad54 │ │ │ │ cmp r5, r4 │ │ │ │ @@ -352336,15 +352336,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r3, #0 │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ strd r4, [sp, #8] │ │ │ │ - bl 71a5a8 │ │ │ │ + bl 71a5f0 │ │ │ │ mov r0, #0 │ │ │ │ b 3aad14 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ bl 256520 │ │ │ │ @ instruction: 0x009001bc │ │ │ │ andeq r4, r0, r0 │ │ │ │ addseq r0, r0, r0, lsl #2 │ │ │ │ @@ -352439,17 +352439,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 3aaf0c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #336 @ 0x150 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ ldrdeq r8, [r0], -sp │ │ │ │ - ldrsheq r3, [r9], #-72 @ 0xffffffb8 @ │ │ │ │ - @ instruction: 0x0065499c │ │ │ │ - rsbseq r7, r2, r0, lsr #15 │ │ │ │ + rsbseq r3, r9, r8, asr #10 │ │ │ │ + rsbeq r4, r5, ip, ror #19 │ │ │ │ + ldrsheq r7, [r2], #-112 @ 0xffffff90 @ │ │ │ │ andeq r0, r0, r2, lsr r3 │ │ │ │ │ │ │ │ 003aaf10 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -352525,15 +352525,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ sub sp, sp, #56 @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9bee34 │ │ │ │ + bl 9bee7c │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ ldr r7, [pc, #588] @ 3ab2a4 │ │ │ │ cmp r3, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ sub r6, r0, r9 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ @@ -352552,15 +352552,15 @@ │ │ │ │ str r6, [sp, #4] │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ ldr r0, [r4, #28] │ │ │ │ sub r1, r1, #1 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r8 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 9bef28 │ │ │ │ + bl 9bef70 │ │ │ │ add r1, r0, #1 │ │ │ │ lsl r1, r1, #16 │ │ │ │ lsr r1, r1, #16 │ │ │ │ add r2, r4, #176 @ 0xb0 │ │ │ │ strh r1, [r4, #34] @ 0x22 │ │ │ │ add r3, r4, #152 @ 0x98 │ │ │ │ str r2, [sp, #24] │ │ │ │ @@ -352604,15 +352604,15 @@ │ │ │ │ cmp r5, r1 │ │ │ │ bgt 3ab194 │ │ │ │ str r9, [sp] │ │ │ │ mov r3, r5 │ │ │ │ str r6, [r4, #36] @ 0x24 │ │ │ │ mov r2, r8 │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 9bef28 │ │ │ │ + bl 9bef70 │ │ │ │ lsl r1, r0, #16 │ │ │ │ lsr r1, r1, #16 │ │ │ │ b 3ab0c4 │ │ │ │ bl 253810 │ │ │ │ lsl r0, r5, #3 │ │ │ │ bl 255cd0 │ │ │ │ lsl r1, r5, #16 │ │ │ │ @@ -352650,48 +352650,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ stmib sp, {r4, r8} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3ab2bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3ab124 │ │ │ │ ldr r0, [pc, #72] @ 3ab2c0 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3ab124 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ strdeq pc, [pc], ip │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq pc, pc, r4, asr #27 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ strdeq pc, [pc], r0 │ │ │ │ andeq r5, r0, r8, lsl #1 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - ldrdeq r4, [r5], #-100 @ 0xffffff9c @ │ │ │ │ - rsbeq r4, r5, ip, lsr r7 │ │ │ │ + rsbeq r4, r5, r4, lsr #14 │ │ │ │ + rsbeq r4, r5, ip, lsl #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r2] │ │ │ │ @@ -352766,26 +352766,26 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #2 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ 3ab530 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [r4] │ │ │ │ b 3ab338 │ │ │ │ ldr r3, [pc, #216] @ 3ab524 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ab364 │ │ │ │ @@ -352802,55 +352802,55 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ mov r3, #2 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 3ab534 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r6, [r4] │ │ │ │ b 3ab364 │ │ │ │ ldr r0, [pc, #96] @ 3ab538 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #2 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r6, [r4] │ │ │ │ b 3ab364 │ │ │ │ ldr r0, [pc, #68] @ 3ab53c │ │ │ │ mov r2, #2 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [r4] │ │ │ │ b 3ab338 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addeq pc, pc, r4, lsr fp @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ strdeq pc, [pc], ip │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ @ instruction: 0x008ffab0 │ │ │ │ andeq r4, r0, r0, asr #27 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r4, r5, r0, lsl #12 │ │ │ │ - rsbeq r4, r5, r4, ror r5 │ │ │ │ - strheq r4, [r5], #-92 @ 0xffffffa4 @ │ │ │ │ - @ instruction: 0x00654598 │ │ │ │ + rsbeq r4, r5, r0, asr r6 │ │ │ │ + rsbeq r4, r5, r4, asr #11 │ │ │ │ + rsbeq r4, r5, ip, lsl #12 │ │ │ │ + rsbeq r4, r5, r8, ror #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ subs r9, r2, #0 │ │ │ │ ldr r2, [pc, #680] @ 3ab804 │ │ │ │ mov r5, r3 │ │ │ │ @@ -352945,26 +352945,26 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #288] @ 3ab824 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [r5] │ │ │ │ add r0, r3, #16 │ │ │ │ cmp r9, #0 │ │ │ │ str r0, [r5] │ │ │ │ beq 3ab60c │ │ │ │ b 3ab5c8 │ │ │ │ ldr r3, [pc, #240] @ 3ab818 │ │ │ │ @@ -352985,61 +352985,61 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ mov r3, #16 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #136] @ 3ab828 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r6, [r5] │ │ │ │ b 3ab630 │ │ │ │ ldr r2, [pc, #100] @ 3ab818 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3ab690 │ │ │ │ b 3ab5c0 │ │ │ │ ldr r0, [pc, #96] @ 3ab82c │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #16 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r6, [r5] │ │ │ │ b 3ab630 │ │ │ │ ldr r0, [pc, #68] @ 3ab830 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #16 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [r5] │ │ │ │ b 3ab70c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x008ff8bc │ │ │ │ andeq r4, r0, r0 │ │ │ │ umulleq pc, pc, r8, r8 @ │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq pc, pc, r4, ror #15 │ │ │ │ andeq r4, r0, r0, asr #27 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r4, r5, r4, lsr r3 │ │ │ │ - @ instruction: 0x00654298 │ │ │ │ - rsbeq r4, r5, r8, asr #5 │ │ │ │ - rsbeq r4, r5, r8, lsr #5 │ │ │ │ + rsbeq r4, r5, r4, lsl #7 │ │ │ │ + rsbeq r4, r5, r8, ror #5 │ │ │ │ + rsbeq r4, r5, r8, lsl r3 │ │ │ │ + strdeq r4, [r5], #-40 @ 0xffffffd8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #1572] @ 3abe70 │ │ │ │ ldr r2, [pc, #1572] @ 3abe74 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -353101,15 +353101,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1332] @ 3abe8c │ │ │ │ add r0, pc, r0 │ │ │ │ b 3abcc4 │ │ │ │ cmp r2, #2 │ │ │ │ beq 3aba3c │ │ │ │ ldrh r2, [r4, #80] @ 0x50 │ │ │ │ @@ -353190,21 +353190,21 @@ │ │ │ │ beq 3abe4c │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #984] @ 3abe9c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3ab994 │ │ │ │ cmp r3, #0 │ │ │ │ ldrh r3, [r4, #180] @ 0xb4 │ │ │ │ lsr r5, r3, #8 │ │ │ │ orr r5, r5, r3, lsl #8 │ │ │ │ lsl r5, r5, #16 │ │ │ │ lsr r5, r5, #16 │ │ │ │ @@ -353227,21 +353227,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #844] @ 3abea4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3ab8d0 │ │ │ │ ldr r2, [pc, #832] @ 3abea8 │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, r1 │ │ │ │ beq 3ab88c │ │ │ │ ldr r2, [pc, #776] @ 3abe84 │ │ │ │ @@ -353256,21 +353256,21 @@ │ │ │ │ beq 3abde8 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #736] @ 3abeac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [r7] │ │ │ │ b 3ab88c │ │ │ │ ldr r3, [pc, #720] @ 3abeb0 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ab9f8 │ │ │ │ @@ -353288,23 +353288,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r5, r6, r8} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #608] @ 3abeb4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3ab9f8 │ │ │ │ ldr r3, [pc, #540] @ 3abe80 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ab9b8 │ │ │ │ ldr r3, [pc, #524] @ 3abe84 │ │ │ │ @@ -353320,23 +353320,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #500] @ 3abeb8 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3ab9b8 │ │ │ │ ldr r3, [pc, #472] @ 3abebc │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ab8d0 │ │ │ │ ldr r3, [pc, #396] @ 3abe84 │ │ │ │ @@ -353352,21 +353352,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #372] @ 3abec0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3ab8d0 │ │ │ │ ldr r3, [pc, #360] @ 3abec4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ab994 │ │ │ │ ldr r3, [pc, #276] @ 3abe84 │ │ │ │ @@ -353381,95 +353381,95 @@ │ │ │ │ beq 3abe3c │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #264] @ 3abec8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3ab994 │ │ │ │ ldr r0, [pc, #252] @ 3abecc │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3ab9f8 │ │ │ │ ldr r0, [pc, #224] @ 3abed0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [r7] │ │ │ │ b 3ab88c │ │ │ │ ldr r0, [pc, #208] @ 3abed4 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3ab9b8 │ │ │ │ ldr r0, [pc, #188] @ 3abed8 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3ab9b8 │ │ │ │ ldr r0, [pc, #168] @ 3abedc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3ab8d0 │ │ │ │ ldr r0, [pc, #156] @ 3abee0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3ab994 │ │ │ │ ldr r0, [pc, #144] @ 3abee4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3ab994 │ │ │ │ ldr r0, [pc, #132] @ 3abee8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3ab8d0 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldrdeq pc, [pc], r0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq pc, pc, ip, lsr #11 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r3, r0, r4, lsl sl │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r4, r5, r4, lsl #6 │ │ │ │ + rsbeq r4, r5, r4, asr r3 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ addeq pc, pc, ip, lsl r4 @ │ │ │ │ muleq r0, ip, fp │ │ │ │ - rsbeq r4, r5, r4, asr #4 │ │ │ │ + @ instruction: 0x00654294 │ │ │ │ @ instruction: 0x00003bbc │ │ │ │ - rsbeq r4, r5, r4, lsr #32 │ │ │ │ + rsbeq r4, r5, r4, ror r0 │ │ │ │ muleq r0, ip, r4 │ │ │ │ - rsbeq r3, r5, r0, lsr #30 │ │ │ │ + rsbeq r3, r5, r0, ror pc │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ - @ instruction: 0x00654194 │ │ │ │ - @ instruction: 0x00653f98 │ │ │ │ + rsbeq r4, r5, r4, ror #3 │ │ │ │ + rsbeq r3, r5, r8, ror #31 │ │ │ │ andeq r3, r0, r0, ror #10 │ │ │ │ - rsbeq r3, r5, r0, lsr #29 │ │ │ │ + strdeq r3, [r5], #-224 @ 0xffffff20 @ │ │ │ │ andeq r3, r0, r8, ror #30 │ │ │ │ - strheq r3, [r5], #-248 @ 0xffffff08 @ │ │ │ │ - @ instruction: 0x00654094 │ │ │ │ - rsbeq r3, r5, ip, asr #26 │ │ │ │ - strheq r3, [r5], #-224 @ 0xffffff20 @ │ │ │ │ - @ instruction: 0x00653e98 │ │ │ │ - strdeq r3, [r5], #-216 @ 0xffffff28 @ │ │ │ │ - rsbeq r3, r5, r4, ror pc │ │ │ │ - strdeq r3, [r5], #-228 @ 0xffffff1c @ │ │ │ │ - rsbeq r3, r5, r8, asr sp │ │ │ │ + rsbeq r4, r5, r8 │ │ │ │ + rsbeq r4, r5, r4, ror #1 │ │ │ │ + @ instruction: 0x00653d9c │ │ │ │ + rsbeq r3, r5, r0, lsl #30 │ │ │ │ + rsbeq r3, r5, r8, ror #29 │ │ │ │ + rsbeq r3, r5, r8, asr #28 │ │ │ │ + rsbeq r3, r5, r4, asr #31 │ │ │ │ + rsbeq r3, r5, r4, asr #30 │ │ │ │ + rsbeq r3, r5, r8, lsr #27 │ │ │ │ │ │ │ │ 003abeec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -353518,17 +353518,17 @@ │ │ │ │ ldr r1, [pc, #24] @ 3abfb8 │ │ │ │ ldr r0, [pc, #24] @ 3abfbc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #71 @ 0x47 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - ldrheq r2, [r9], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbeq r3, r5, r4, lsr pc │ │ │ │ - rsbseq r6, r2, r8, ror #13 │ │ │ │ + rsbseq r2, r9, r0, lsl #12 │ │ │ │ + rsbeq r3, r5, r4, lsl #31 │ │ │ │ + rsbseq r6, r2, r8, lsr r7 │ │ │ │ │ │ │ │ 003abfc0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r2 │ │ │ │ @@ -353597,17 +353597,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #124 @ 0x7c │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ addeq lr, pc, ip, lsr lr @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ ldrdeq lr, [pc], r8 │ │ │ │ - rsbseq r2, r9, ip, lsl #9 │ │ │ │ - rsbeq r3, r5, r0, lsl lr │ │ │ │ - rsbseq r6, r2, r4, asr #11 │ │ │ │ + ldrsbeq r2, [r9], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq r3, r5, r0, ror #28 │ │ │ │ + rsbseq r6, r2, r4, lsl r6 │ │ │ │ │ │ │ │ 003ac0f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r1 │ │ │ │ @@ -353674,17 +353674,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #145 @ 0x91 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ addeq lr, pc, r8, lsl #26 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq lr, pc, r8, ror ip @ │ │ │ │ - rsbseq r2, r9, r0, ror #6 │ │ │ │ - rsbeq r3, r5, r4, ror #25 │ │ │ │ - @ instruction: 0x00726498 │ │ │ │ + ldrheq r2, [r9], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq r3, r5, r4, lsr sp │ │ │ │ + rsbseq r6, r2, r8, ror #9 │ │ │ │ │ │ │ │ 003ac220 : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003ac224 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3ac248 │ │ │ │ @@ -353704,17 +353704,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3ac284 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ mov r2, #170 @ 0xaa │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - rsbseq r2, r9, ip, ror #5 │ │ │ │ - rsbeq r3, r5, r0, ror ip │ │ │ │ - rsbseq r6, r2, r4, lsr #8 │ │ │ │ + rsbseq r2, r9, ip, lsr r3 │ │ │ │ + rsbeq r3, r5, r0, asr #25 │ │ │ │ + rsbseq r6, r2, r4, ror r4 │ │ │ │ │ │ │ │ 003ac288 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3ac2a8 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -353730,17 +353730,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3ac2e4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ mov r2, #178 @ 0xb2 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - rsbseq r2, r9, ip, lsl #5 │ │ │ │ - rsbeq r3, r5, r0, lsl ip │ │ │ │ - rsbseq r6, r2, r4, asr #7 │ │ │ │ + ldrsbeq r2, [r9], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbeq r3, r5, r0, ror #24 │ │ │ │ + rsbseq r6, r2, r4, lsl r4 │ │ │ │ │ │ │ │ 003ac2e8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3ac308 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -353756,17 +353756,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3ac344 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ mov r2, #185 @ 0xb9 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - rsbseq r2, r9, ip, lsr #4 │ │ │ │ - strheq r3, [r5], #-176 @ 0xffffff50 @ │ │ │ │ - rsbseq r6, r2, r4, ror #6 │ │ │ │ + rsbseq r2, r9, ip, ror r2 │ │ │ │ + rsbeq r3, r5, r0, lsl #24 │ │ │ │ + ldrheq r6, [r2], #-52 @ 0xffffffcc @ │ │ │ │ │ │ │ │ 003ac348 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ subs ip, r0, #0 │ │ │ │ @@ -353803,17 +353803,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3ac3f8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ mov r2, #194 @ 0xc2 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - rsbseq r2, r9, r8, ror r1 │ │ │ │ - strdeq r3, [r5], #-172 @ 0xffffff54 @ │ │ │ │ - ldrheq r6, [r2], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbseq r2, r9, r8, asr #3 │ │ │ │ + rsbeq r3, r5, ip, asr #22 │ │ │ │ + rsbseq r6, r2, r0, lsl #6 │ │ │ │ │ │ │ │ 003ac3fc : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3ac434 │ │ │ │ ldrb ip, [r0, #52] @ 0x34 │ │ │ │ strb ip, [r1] │ │ │ │ ldrb r1, [r0, #53] @ 0x35 │ │ │ │ @@ -353835,17 +353835,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3ac470 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #184 @ 0xb8 │ │ │ │ mov r2, #205 @ 0xcd │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - rsbseq r2, r9, r0, lsl #2 │ │ │ │ - rsbeq r3, r5, r4, lsl #21 │ │ │ │ - rsbseq r6, r2, r8, lsr r2 │ │ │ │ + rsbseq r2, r9, r0, asr r1 │ │ │ │ + ldrdeq r3, [r5], #-164 @ 0xffffff5c @ │ │ │ │ + rsbseq r6, r2, r8, lsl #5 │ │ │ │ │ │ │ │ 003ac474 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3ac494 │ │ │ │ ldr r0, [r0, #60] @ 0x3c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -353861,17 +353861,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3ac4d0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ mov r2, #214 @ 0xd6 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - rsbseq r2, r9, r0, lsr #1 │ │ │ │ - rsbeq r3, r5, r4, lsr #20 │ │ │ │ - ldrsbeq r6, [r2], #-24 @ 0xffffffe8 @ │ │ │ │ + ldrsheq r2, [r9], #-0 @ │ │ │ │ + rsbeq r3, r5, r4, ror sl │ │ │ │ + rsbseq r6, r2, r8, lsr #4 │ │ │ │ │ │ │ │ 003ac4d4 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3ac4f4 │ │ │ │ ldr r0, [r0, #64] @ 0x40 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -353887,17 +353887,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3ac530 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #244 @ 0xf4 │ │ │ │ mov r2, #220 @ 0xdc │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - rsbseq r2, r9, r0, asr #32 │ │ │ │ - rsbeq r3, r5, r4, asr #19 │ │ │ │ - rsbseq r6, r2, r8, ror r1 │ │ │ │ + @ instruction: 0x00792090 │ │ │ │ + rsbeq r3, r5, r4, lsl sl │ │ │ │ + rsbseq r6, r2, r8, asr #3 │ │ │ │ │ │ │ │ 003ac534 : │ │ │ │ add r0, r0, #68 @ 0x44 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003ac53c : │ │ │ │ add r0, r0, #152 @ 0x98 │ │ │ │ @@ -354191,23 +354191,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2928] @ 3ad560 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3ac690 │ │ │ │ ldr r3, [pc, #2916] @ 3ad564 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ac960 │ │ │ │ ldr r3, [pc, #2884] @ 3ad558 │ │ │ │ @@ -354223,27 +354223,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2816] @ 3ad568 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3ac960 │ │ │ │ ldr r0, [pc, #2804] @ 3ad56c │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3ac690 │ │ │ │ ldr r3, [pc, #2784] @ 3ad570 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ac924 │ │ │ │ ldr r3, [pc, #2740] @ 3ad558 │ │ │ │ @@ -354259,21 +354259,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2684] @ 3ad574 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3ac924 │ │ │ │ ldr r3, [pc, #2672] @ 3ad578 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ad170 │ │ │ │ ldr r3, [pc, #2620] @ 3ad558 │ │ │ │ @@ -354289,21 +354289,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2572] @ 3ad57c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r6, [sl] │ │ │ │ add r7, r4, #164 @ 0xa4 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ bl 2542fc │ │ │ │ cmp r6, #0 │ │ │ │ @@ -354335,25 +354335,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ mov r3, #4 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2380] @ 3ad584 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3ac8d4 │ │ │ │ ldr r3, [pc, #2368] @ 3ad588 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ad2b8 │ │ │ │ ldr r3, [pc, #2300] @ 3ad558 │ │ │ │ @@ -354369,21 +354369,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2268] @ 3ad58c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r6, [sl] │ │ │ │ add r7, r4, #164 @ 0xa4 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ bl 2542fc │ │ │ │ cmp r6, #0 │ │ │ │ @@ -354415,25 +354415,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ mov r3, #4 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2072] @ 3ad590 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3ac864 │ │ │ │ ldr r3, [pc, #2060] @ 3ad594 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ac7f8 │ │ │ │ ldr r3, [pc, #1980] @ 3ad558 │ │ │ │ @@ -354449,21 +354449,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1960] @ 3ad598 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3ac7f8 │ │ │ │ ldr r3, [pc, #1948] @ 3ad59c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3ad224 │ │ │ │ add fp, r4, #164 @ 0xa4 │ │ │ │ @@ -354498,25 +354498,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ mov r3, #4 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1756] @ 3ad5a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r7, [sl] │ │ │ │ b 3ac714 │ │ │ │ ldr r3, [pc, #1740] @ 3ad5a4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ac7a4 │ │ │ │ @@ -354533,21 +354533,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1640] @ 3ad5a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3ac7a4 │ │ │ │ ldr r3, [pc, #1628] @ 3ad5ac │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ac758 │ │ │ │ ldr r3, [pc, #1524] @ 3ad558 │ │ │ │ @@ -354563,21 +354563,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1528] @ 3ad5b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3ac758 │ │ │ │ ldr r3, [pc, #1516] @ 3ad5b4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ac5ec │ │ │ │ ldr r3, [pc, #1404] @ 3ad558 │ │ │ │ @@ -354593,21 +354593,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1416] @ 3ad5b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3ac5ec │ │ │ │ ldr r3, [pc, #1304] @ 3ad558 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ beq 3acba8 │ │ │ │ ldr r3, [pc, #1288] @ 3ad55c │ │ │ │ @@ -354619,25 +354619,25 @@ │ │ │ │ mov r1, fp │ │ │ │ add r0, sp, #24 │ │ │ │ str fp, [sp, #24] │ │ │ │ str fp, [sp, #28] │ │ │ │ str fp, [sp, #32] │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ mov r3, #4 │ │ │ │ str fp, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1300] @ 3ad5bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr fp, [sl] │ │ │ │ add r7, r4, #168 @ 0xa8 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 2542fc │ │ │ │ @@ -354658,25 +354658,25 @@ │ │ │ │ mov r1, fp │ │ │ │ add r0, sp, #24 │ │ │ │ str fp, [sp, #24] │ │ │ │ str fp, [sp, #28] │ │ │ │ str fp, [sp, #32] │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ mov r3, #4 │ │ │ │ str fp, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1148] @ 3ad5c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr fp, [sl] │ │ │ │ add r7, r4, #168 @ 0xa8 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 2542fc │ │ │ │ @@ -354703,25 +354703,25 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #24 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r7, [sp, #28] │ │ │ │ str r7, [sp, #32] │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ mov r3, #4 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #972] @ 3ad5c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r7, [sl] │ │ │ │ add r4, r4, #168 @ 0xa8 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 2542fc │ │ │ │ @@ -354741,21 +354741,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #840] @ 3ad5c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r7, [sl] │ │ │ │ add fp, r4, #164 @ 0xa4 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r8 │ │ │ │ bl 2542fc │ │ │ │ cmp r7, #0 │ │ │ │ @@ -354769,93 +354769,93 @@ │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ bl 2542fc │ │ │ │ b 3accd4 │ │ │ │ ldr r0, [pc, #756] @ 3ad5cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3ac924 │ │ │ │ ldr r0, [pc, #744] @ 3ad5d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3ac7a4 │ │ │ │ ldr r0, [pc, #732] @ 3ad5d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3ac960 │ │ │ │ ldr r0, [pc, #720] @ 3ad5d8 │ │ │ │ mov r3, #4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3ac8d4 │ │ │ │ ldr r0, [pc, #696] @ 3ad5dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3ac5ec │ │ │ │ ldr r0, [pc, #684] @ 3ad5e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r6, [sl] │ │ │ │ b 3acb78 │ │ │ │ ldr r0, [pc, #668] @ 3ad5e4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #4 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr fp, [sl] │ │ │ │ b 3ad14c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #640] @ 3ad5e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3ac7f8 │ │ │ │ ldr r0, [pc, #628] @ 3ad5ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3ac758 │ │ │ │ ldr r0, [pc, #616] @ 3ad5f0 │ │ │ │ mov r3, #4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r7, [sl] │ │ │ │ b 3ac714 │ │ │ │ ldr r0, [pc, #588] @ 3ad5f4 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #4 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r7, [sl] │ │ │ │ b 3ad200 │ │ │ │ ldr r0, [pc, #564] @ 3ad5f8 │ │ │ │ mov r3, #4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3ac864 │ │ │ │ ldr r0, [pc, #540] @ 3ad5fc │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #4 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr fp, [sl] │ │ │ │ b 3ad0b0 │ │ │ │ ldr r0, [pc, #516] @ 3ad600 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r6, [sl] │ │ │ │ b 3accb8 │ │ │ │ ldr r0, [pc, #500] @ 3ad604 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r7, [sl] │ │ │ │ b 3ad288 │ │ │ │ ldr r3, [pc, #484] @ 3ad608 │ │ │ │ ldr r1, [pc, #484] @ 3ad60c │ │ │ │ ldr r0, [pc, #484] @ 3ad610 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #480] @ 3ad614 │ │ │ │ @@ -354924,120 +354924,120 @@ │ │ │ │ ldr r2, [pc, #328] @ 3ad678 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #276 @ 0x114 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ @ instruction: 0x008fe8b8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq r1, r9, r4, lsr #31 │ │ │ │ + ldrsheq r1, [r9], #-244 @ 0xffffff0c @ │ │ │ │ addeq lr, pc, r8, ror r8 @ │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq lr, pc, r4, lsl #15 │ │ │ │ andeq r2, r0, ip, asr #13 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - ldrdeq r3, [r5], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq r3, r5, r4, lsr #20 │ │ │ │ muleq r0, r8, r2 │ │ │ │ - rsbeq r3, r5, ip, lsl r7 │ │ │ │ - rsbeq r3, r5, r8, lsl #19 │ │ │ │ + rsbeq r3, r5, ip, ror #14 │ │ │ │ + ldrdeq r3, [r5], #-152 @ 0xffffff68 @ │ │ │ │ andeq r2, r0, r0, lsl sp │ │ │ │ - rsbeq r3, r5, r4, asr #15 │ │ │ │ + rsbeq r3, r5, r4, lsl r8 │ │ │ │ andeq r4, r0, r4, lsr #14 │ │ │ │ - ldrdeq r3, [r5], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq r3, r5, r0, lsr #14 │ │ │ │ andeq r4, r0, r0, asr #27 │ │ │ │ - rsbeq r2, r5, r0, lsl #28 │ │ │ │ + rsbeq r2, r5, r0, asr lr │ │ │ │ andeq r1, r0, ip, lsl #11 │ │ │ │ - rsbeq r3, r5, r8, ror #5 │ │ │ │ - rsbeq r2, r5, r0, asr #25 │ │ │ │ + rsbeq r3, r5, r8, lsr r3 │ │ │ │ + rsbeq r2, r5, r0, lsl sp │ │ │ │ andeq r2, r0, r8, lsr r1 │ │ │ │ - rsbeq r3, r5, ip, lsr #5 │ │ │ │ + strdeq r3, [r5], #-44 @ 0xffffffd4 @ │ │ │ │ andeq r3, r0, ip, ror ip │ │ │ │ - rsbeq r2, r5, r4, ror fp │ │ │ │ + rsbeq r2, r5, r4, asr #23 │ │ │ │ andeq r2, r0, r0, lsr ip │ │ │ │ - rsbeq r3, r5, r0, ror #1 │ │ │ │ + rsbeq r3, r5, r0, lsr r1 │ │ │ │ andeq r2, r0, r4, asr #7 │ │ │ │ - rsbeq r3, r5, r0, asr r1 │ │ │ │ + rsbeq r3, r5, r0, lsr #3 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - rsbeq r3, r5, r8, lsl #6 │ │ │ │ - @ instruction: 0x00652990 │ │ │ │ - strdeq r2, [r5], #-132 @ 0xffffff7c @ │ │ │ │ - rsbeq r2, r5, r0, asr #16 │ │ │ │ - rsbeq r2, r5, ip, ror ip │ │ │ │ - rsbeq r3, r5, r8, lsr #32 │ │ │ │ - rsbeq r2, r5, ip, ror sp │ │ │ │ - ldrdeq r2, [r5], #-232 @ 0xffffff18 @ │ │ │ │ - rsbeq r2, r5, r8, lsl #15 │ │ │ │ - rsbeq r3, r5, r0, rrx │ │ │ │ - rsbeq r2, r5, r0, asr pc │ │ │ │ - rsbeq r2, r5, ip, asr #14 │ │ │ │ - rsbeq r2, r5, r0, ror sp │ │ │ │ - ldrdeq r2, [r5], #-212 @ 0xffffff2c @ │ │ │ │ - rsbeq r2, r5, r8, lsl #14 │ │ │ │ - rsbeq r2, r5, ip, ror #13 │ │ │ │ - rsbeq r2, r5, ip, asr #13 │ │ │ │ - strheq r2, [r5], #-100 @ 0xffffff9c @ │ │ │ │ - rsbeq r2, r5, r0, ror #23 │ │ │ │ - rsbeq r2, r5, r8, lsr #22 │ │ │ │ - rsbseq r1, r9, r8, lsr #2 │ │ │ │ - rsbeq r2, r5, r8, lsr #21 │ │ │ │ - ldrdeq r2, [r5], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq r3, r5, r8, asr r3 │ │ │ │ + rsbeq r2, r5, r0, ror #19 │ │ │ │ + rsbeq r2, r5, r4, asr #18 │ │ │ │ + @ instruction: 0x00652890 │ │ │ │ + rsbeq r2, r5, ip, asr #25 │ │ │ │ + rsbeq r3, r5, r8, ror r0 │ │ │ │ + rsbeq r2, r5, ip, asr #27 │ │ │ │ + rsbeq r2, r5, r8, lsr #30 │ │ │ │ + ldrdeq r2, [r5], #-120 @ 0xffffff88 @ │ │ │ │ + strheq r3, [r5], #-0 @ │ │ │ │ + rsbeq r2, r5, r0, lsr #31 │ │ │ │ + @ instruction: 0x0065279c │ │ │ │ + rsbeq r2, r5, r0, asr #27 │ │ │ │ + rsbeq r2, r5, r4, lsr #28 │ │ │ │ + rsbeq r2, r5, r8, asr r7 │ │ │ │ + rsbeq r2, r5, ip, lsr r7 │ │ │ │ + rsbeq r2, r5, ip, lsl r7 │ │ │ │ + rsbeq r2, r5, r4, lsl #14 │ │ │ │ + rsbeq r2, r5, r0, lsr ip │ │ │ │ + rsbeq r2, r5, r8, ror fp │ │ │ │ + rsbseq r1, r9, r8, ror r1 │ │ │ │ + strdeq r2, [r5], #-168 @ 0xffffff58 @ │ │ │ │ + rsbeq r2, r5, ip, lsr #24 │ │ │ │ andeq r0, r0, r3, asr r1 │ │ │ │ - rsbseq r1, r9, r4, lsl #2 │ │ │ │ - rsbeq r2, r5, r4, lsl #21 │ │ │ │ - strheq r2, [r5], #-212 @ 0xffffff2c @ │ │ │ │ + rsbseq r1, r9, r4, asr r1 │ │ │ │ + ldrdeq r2, [r5], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq r2, r5, r4, lsl #28 │ │ │ │ andeq r0, r0, lr, ror #2 │ │ │ │ - rsbseq r1, r9, r0, ror #1 │ │ │ │ - rsbeq r2, r5, r0, ror #20 │ │ │ │ - @ instruction: 0x00652b94 │ │ │ │ + rsbseq r1, r9, r0, lsr r1 │ │ │ │ + strheq r2, [r5], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq r2, r5, r4, ror #23 │ │ │ │ andeq r0, r0, sp, ror #2 │ │ │ │ - rsbseq r1, r9, r0, asr #1 │ │ │ │ - rsbeq r2, r5, r0, asr #20 │ │ │ │ - @ instruction: 0x00791098 │ │ │ │ - rsbeq r2, r5, ip, lsl sl │ │ │ │ - rsbeq r2, r5, r4, lsr #21 │ │ │ │ - rsbseq r1, r9, r4, ror r0 │ │ │ │ - strdeq r2, [r5], #-148 @ 0xffffff6c @ │ │ │ │ - rsbeq r2, r5, r8, lsr #22 │ │ │ │ + rsbseq r1, r9, r0, lsl r1 │ │ │ │ + @ instruction: 0x00652a90 │ │ │ │ + rsbseq r1, r9, r8, ror #1 │ │ │ │ + rsbeq r2, r5, ip, ror #20 │ │ │ │ + strdeq r2, [r5], #-164 @ 0xffffff5c @ │ │ │ │ + rsbseq r1, r9, r4, asr #1 │ │ │ │ + rsbeq r2, r5, r4, asr #20 │ │ │ │ + rsbeq r2, r5, r8, ror fp │ │ │ │ andeq r0, r0, lr, asr #2 │ │ │ │ - rsbseq r1, r9, r0, asr r0 │ │ │ │ - ldrdeq r2, [r5], #-144 @ 0xffffff70 @ │ │ │ │ - rsbeq r2, r5, r8, asr sl │ │ │ │ + rsbseq r1, r9, r0, lsr #1 │ │ │ │ + rsbeq r2, r5, r0, lsr #20 │ │ │ │ + rsbeq r2, r5, r8, lsr #21 │ │ │ │ andeq r0, r0, r9, asr r1 │ │ │ │ - rsbseq r1, r9, ip, lsr #32 │ │ │ │ - rsbeq r2, r5, ip, lsr #19 │ │ │ │ - strheq r2, [r5], #-156 @ 0xffffff64 @ │ │ │ │ + rsbseq r1, r9, ip, ror r0 │ │ │ │ + strdeq r2, [r5], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq r2, r5, ip, lsl #20 │ │ │ │ andeq r0, r0, fp, lsr r1 │ │ │ │ - rsbseq r0, r9, r4, asr lr │ │ │ │ - ldrdeq r2, [r5], #-120 @ 0xffffff88 @ │ │ │ │ - rsbeq r2, r5, r8, lsl #22 │ │ │ │ - rsbseq r0, r9, r0, lsr lr │ │ │ │ - strheq r2, [r5], #-112 @ 0xffffff90 @ │ │ │ │ - rsbeq r2, r5, r4, ror #17 │ │ │ │ + rsbseq r0, r9, r4, lsr #29 │ │ │ │ + rsbeq r2, r5, r8, lsr #16 │ │ │ │ + rsbeq r2, r5, r8, asr fp │ │ │ │ + rsbseq r0, r9, r0, lsl #29 │ │ │ │ + rsbeq r2, r5, r0, lsl #16 │ │ │ │ + rsbeq r2, r5, r4, lsr r9 │ │ │ │ andeq r0, r0, r7, asr #2 │ │ │ │ - rsbseq r0, r9, ip, lsl #28 │ │ │ │ - rsbeq r2, r5, ip, lsl #15 │ │ │ │ - rsbeq r2, r5, r4, lsl r8 │ │ │ │ + rsbseq r0, r9, ip, asr lr │ │ │ │ + ldrdeq r2, [r5], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq r2, r5, r4, ror #16 │ │ │ │ andeq r0, r0, r1, asr #2 │ │ │ │ - rsbseq r0, r9, r8, ror #27 │ │ │ │ - rsbeq r2, r5, ip, ror #14 │ │ │ │ - rsbeq r2, r5, ip, ror r7 │ │ │ │ - rsbseq r0, r9, r4, asr #27 │ │ │ │ - rsbeq r2, r5, r8, asr #14 │ │ │ │ - rsbeq r2, r5, ip, ror r8 │ │ │ │ - rsbseq r0, r9, r0, lsr #27 │ │ │ │ - rsbeq r2, r5, r0, lsr #14 │ │ │ │ - rsbeq r2, r5, r0, lsr r7 │ │ │ │ + rsbseq r0, r9, r8, lsr lr │ │ │ │ + strheq r2, [r5], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq r2, r5, ip, asr #15 │ │ │ │ + rsbseq r0, r9, r4, lsl lr │ │ │ │ + @ instruction: 0x00652798 │ │ │ │ + rsbeq r2, r5, ip, asr #17 │ │ │ │ + ldrsheq r0, [r9], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq r2, r5, r0, ror r7 │ │ │ │ + rsbeq r2, r5, r0, lsl #15 │ │ │ │ andeq r0, r0, pc, asr r1 │ │ │ │ - rsbseq r0, r9, ip, ror sp │ │ │ │ - strdeq r2, [r5], #-108 @ 0xffffff94 @ │ │ │ │ - rsbeq r2, r5, ip, lsr #20 │ │ │ │ + rsbseq r0, r9, ip, asr #27 │ │ │ │ + rsbeq r2, r5, ip, asr #14 │ │ │ │ + rsbeq r2, r5, ip, ror sl │ │ │ │ andeq r0, r0, r7, ror #2 │ │ │ │ - rsbseq r0, r9, r8, asr sp │ │ │ │ - ldrdeq r2, [r5], #-104 @ 0xffffff98 @ │ │ │ │ - rsbeq r2, r5, ip, lsl #16 │ │ │ │ + rsbseq r0, r9, r8, lsr #27 │ │ │ │ + rsbeq r2, r5, r8, lsr #14 │ │ │ │ + rsbeq r2, r5, ip, asr r8 │ │ │ │ andeq r0, r0, r6, ror #2 │ │ │ │ ldr r3, [pc, #-124] @ 3ad67c │ │ │ │ ldr r1, [pc, #-124] @ 3ad680 │ │ │ │ ldr r0, [pc, #-124] @ 3ad684 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -355132,17 +355132,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3ad884 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3ad888 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #332 @ 0x14c │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - rsbseq r0, r9, ip, ror #25 │ │ │ │ - rsbeq r2, r5, ip, ror #12 │ │ │ │ - rsbseq r4, r2, r0, lsr #28 │ │ │ │ + rsbseq r0, r9, ip, lsr sp │ │ │ │ + strheq r2, [r5], #-108 @ 0xffffff94 @ │ │ │ │ + rsbseq r4, r2, r0, ror lr │ │ │ │ andeq r0, r0, r1, lsl #3 │ │ │ │ │ │ │ │ 003ad88c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3ad8c0 │ │ │ │ ldr r3, [r0, #196] @ 0xc4 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -355164,17 +355164,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3ad8fc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #356 @ 0x164 │ │ │ │ mov r2, #396 @ 0x18c │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - rsbseq r0, r9, r4, ror ip │ │ │ │ - strdeq r2, [r5], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbseq r4, r2, ip, lsr #27 │ │ │ │ + rsbseq r0, r9, r4, asr #25 │ │ │ │ + rsbeq r2, r5, r8, asr #12 │ │ │ │ + ldrsheq r4, [r2], #-220 @ 0xffffff24 @ │ │ │ │ │ │ │ │ 003ad900 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3ad92c │ │ │ │ ldr r3, [r0, #196] @ 0xc4 │ │ │ │ cmp r3, #1 │ │ │ │ ldrbeq r0, [r0, #200] @ 0xc8 │ │ │ │ @@ -355193,17 +355193,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3ad968 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3ad96c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #380 @ 0x17c │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - rsbseq r0, r9, r8, lsl #24 │ │ │ │ - rsbeq r2, r5, r8, lsl #11 │ │ │ │ - rsbseq r4, r2, ip, lsr sp │ │ │ │ + rsbseq r0, r9, r8, asr ip │ │ │ │ + ldrdeq r2, [r5], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbseq r4, r2, ip, lsl #27 │ │ │ │ muleq r0, r7, r1 │ │ │ │ │ │ │ │ 003ad970 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3ad990 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ mov r1, #0 │ │ │ │ @@ -355220,17 +355220,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3ad9cc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3ad9d0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - rsbseq r0, r9, r4, lsr #23 │ │ │ │ - rsbeq r2, r5, r4, lsr #10 │ │ │ │ - ldrsbeq r4, [r2], #-200 @ 0xffffff38 @ │ │ │ │ + ldrsheq r0, [r9], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq r2, r5, r4, ror r5 │ │ │ │ + rsbseq r4, r2, r8, lsr #26 │ │ │ │ andeq r0, r0, r2, lsr #3 │ │ │ │ │ │ │ │ 003ad9d4 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3ad9e4 │ │ │ │ mov r2, #10 │ │ │ │ b 2542fc │ │ │ │ @@ -355243,17 +355243,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3ada20 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3ada24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #428 @ 0x1ac │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - rsbseq r0, r9, r0, asr fp │ │ │ │ - ldrdeq r2, [r5], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbseq r4, r2, r4, lsl #25 │ │ │ │ + rsbseq r0, r9, r0, lsr #23 │ │ │ │ + rsbeq r2, r5, r0, lsr #10 │ │ │ │ + ldrsbeq r4, [r2], #-196 @ 0xffffff3c @ │ │ │ │ andeq r0, r0, sl, lsr #3 │ │ │ │ │ │ │ │ 003ada28 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -355267,15 +355267,15 @@ │ │ │ │ ldr r2, [ip, #4] │ │ │ │ cmp r2, #9 │ │ │ │ bhi 3ada90 │ │ │ │ mov lr, #10 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, ip │ │ │ │ str lr, [sp] │ │ │ │ - bl 9bec8c │ │ │ │ + bl 9becd4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ @@ -355289,17 +355289,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3adad0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3adad4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #448 @ 0x1c0 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - rsbseq r0, r9, r0, lsr #21 │ │ │ │ - rsbeq r2, r5, r0, lsr #8 │ │ │ │ - ldrsbeq r4, [r2], #-180 @ 0xffffff4c @ │ │ │ │ + ldrsheq r0, [r9], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq r2, r5, r0, ror r4 │ │ │ │ + rsbseq r4, r2, r4, lsr #24 │ │ │ │ @ instruction: 0x000001b2 │ │ │ │ │ │ │ │ 003adad8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3adaec │ │ │ │ mov r2, #10 │ │ │ │ mov r1, #0 │ │ │ │ @@ -355313,17 +355313,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3adb28 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3adb2c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #476 @ 0x1dc │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - rsbseq r0, r9, r8, asr #20 │ │ │ │ - rsbeq r2, r5, r8, asr #7 │ │ │ │ - rsbseq r4, r2, ip, ror fp │ │ │ │ + @ instruction: 0x00790a98 │ │ │ │ + rsbeq r2, r5, r8, lsl r4 │ │ │ │ + rsbseq r4, r2, ip, asr #23 │ │ │ │ @ instruction: 0x000001b9 │ │ │ │ │ │ │ │ 003adb30 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3adb58 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ subs r0, r0, #0 │ │ │ │ @@ -355342,17 +355342,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3adb94 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #500 @ 0x1f4 │ │ │ │ mov r2, #448 @ 0x1c0 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - ldrsbeq r0, [r9], #-156 @ 0xffffff64 @ │ │ │ │ - rsbeq r2, r5, r0, ror #6 │ │ │ │ - rsbseq r4, r2, r4, lsl fp │ │ │ │ + rsbseq r0, r9, ip, lsr #20 │ │ │ │ + strheq r2, [r5], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbseq r4, r2, r4, ror #22 │ │ │ │ │ │ │ │ 003adb98 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3adbb8 │ │ │ │ ldrh r0, [r0, #40] @ 0x28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -355368,17 +355368,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3adbf4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3adbf8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #528 @ 0x210 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - rsbseq r0, r9, ip, ror r9 │ │ │ │ - strdeq r2, [r5], #-44 @ 0xffffffd4 @ │ │ │ │ - ldrheq r4, [r2], #-160 @ 0xffffff60 @ │ │ │ │ + rsbseq r0, r9, ip, asr #19 │ │ │ │ + rsbeq r2, r5, ip, asr #6 │ │ │ │ + rsbseq r4, r2, r0, lsl #22 │ │ │ │ andeq r0, r0, r7, asr #3 │ │ │ │ │ │ │ │ 003adbfc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -355467,21 +355467,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #372] @ 3adefc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ mov r0, #0 │ │ │ │ b 3adca8 │ │ │ │ ldr r3, [pc, #356] @ 3adf00 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, fp │ │ │ │ beq 3adca4 │ │ │ │ @@ -355499,88 +355499,88 @@ │ │ │ │ mov r1, fp │ │ │ │ add r0, sp, #32 │ │ │ │ str fp, [sp, #32] │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp, #44] @ 0x2c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r8, [sp, #16] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #228] @ 3adf04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3adca4 │ │ │ │ ldr r3, [pc, #200] @ 3adef8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ade90 │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 3adf08 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldrb r3, [r4, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3adc5c │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3add18 │ │ │ │ b 3add8c │ │ │ │ ldr r0, [pc, #116] @ 3adf0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3ade74 │ │ │ │ ldr r0, [pc, #104] @ 3adf10 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3adca4 │ │ │ │ ldr r0, [pc, #72] @ 3adf14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3add8c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addeq sp, pc, r8, lsl #4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq sp, pc, r8, ror #3 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq sp, pc, ip, ror #2 │ │ │ │ andeq r1, r0, r8, lsl #6 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ muleq r0, r8, r2 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r2, r5, r4, asr #14 │ │ │ │ + @ instruction: 0x00652794 │ │ │ │ andeq r3, r0, r0, ror #26 │ │ │ │ - rsbeq r2, r5, r8, lsr #14 │ │ │ │ - rsbeq r2, r5, r8, asr #11 │ │ │ │ - strdeq r2, [r5], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbeq r2, r5, r4, lsr #14 │ │ │ │ - rsbeq r2, r5, r4, asr #12 │ │ │ │ + rsbeq r2, r5, r8, ror r7 │ │ │ │ + rsbeq r2, r5, r8, lsl r6 │ │ │ │ + rsbeq r2, r5, r0, asr #12 │ │ │ │ + rsbeq r2, r5, r4, ror r7 │ │ │ │ + @ instruction: 0x00652694 │ │ │ │ │ │ │ │ 003adf18 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr ip, [pc, #1636] @ 3ae594 │ │ │ │ @@ -355657,15 +355657,15 @@ │ │ │ │ mov r3, #4 │ │ │ │ add fp, sp, #24 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9bec8c │ │ │ │ + bl 9becd4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3ae390 │ │ │ │ mov r5, #0 │ │ │ │ b 3ae098 │ │ │ │ ldrh r1, [r6, #182] @ 0xb6 │ │ │ │ cmp r1, #0 │ │ │ │ beq 3ae410 │ │ │ │ @@ -355702,33 +355702,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1164] @ 3ae5b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3adfac │ │ │ │ sub r3, r3, sl │ │ │ │ cmp r3, #3 │ │ │ │ bhi 3ae490 │ │ │ │ mov r3, #4 │ │ │ │ add fp, sp, #24 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9bec8c │ │ │ │ + bl 9becd4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3ae06c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp sl, r3 │ │ │ │ bhi 3ae21c │ │ │ │ sub r3, r3, sl │ │ │ │ cmp r3, #3 │ │ │ │ @@ -355741,22 +355741,22 @@ │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [r3], #8 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ add r1, r1, r5 │ │ │ │ sub r2, r2, r5 │ │ │ │ mvn r0, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 9a2400 │ │ │ │ + bl 9a2448 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [sp, #20] │ │ │ │ mvn r0, r0 │ │ │ │ sub r2, r6, #1 │ │ │ │ - bl 9a244c │ │ │ │ + bl 9a2494 │ │ │ │ ldr r5, [sp, #24] │ │ │ │ sub r5, r5, r0 │ │ │ │ clz r5, r5 │ │ │ │ lsr r5, r5, #5 │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp sl, r3 │ │ │ │ @@ -355766,40 +355766,40 @@ │ │ │ │ bhi 3ae548 │ │ │ │ mov ip, #4 │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9bebb8 │ │ │ │ + bl 9bec00 │ │ │ │ b 3ae098 │ │ │ │ mov r3, #4 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ add r3, sp, #20 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9bebb8 │ │ │ │ + bl 9bec00 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3ae06c │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [r3], #8 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ add r1, r1, r5 │ │ │ │ sub r2, r2, r5 │ │ │ │ mvn r0, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 9a2400 │ │ │ │ + bl 9a2448 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [sp, #20] │ │ │ │ mvn r0, r0 │ │ │ │ sub r2, r6, #1 │ │ │ │ - bl 9a244c │ │ │ │ + bl 9a2494 │ │ │ │ ldr r5, [sp, #24] │ │ │ │ cmp r6, #0 │ │ │ │ sub r5, r5, r0 │ │ │ │ clz r5, r5 │ │ │ │ str r0, [sp, #20] │ │ │ │ lsr r5, r5, #5 │ │ │ │ bne 3ae1e4 │ │ │ │ @@ -355822,21 +355822,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #692] @ 3ae5c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3adf6c │ │ │ │ ldr r3, [pc, #680] @ 3ae5c4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ae0a8 │ │ │ │ ldr r3, [pc, #640] @ 3ae5b0 │ │ │ │ @@ -355852,49 +355852,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #576] @ 3ae5c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3ae0a8 │ │ │ │ cmp r6, #0 │ │ │ │ bne 3ae168 │ │ │ │ mov r3, #4 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ add r3, sp, #20 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9bebb8 │ │ │ │ + bl 9bec00 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3ae06c │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [r3], #8 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ add r1, r1, r5 │ │ │ │ sub r2, r2, r5 │ │ │ │ mvn r0, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 9a2400 │ │ │ │ + bl 9a2448 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mvn r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ str r1, [sp, #20] │ │ │ │ mvn r0, r0 │ │ │ │ mov r1, r3 │ │ │ │ - bl 9a244c │ │ │ │ + bl 9a2494 │ │ │ │ ldr r5, [sp, #24] │ │ │ │ sub r5, r5, r0 │ │ │ │ clz r5, r5 │ │ │ │ str r0, [sp, #20] │ │ │ │ lsr r5, r5, #5 │ │ │ │ b 3ae1fc │ │ │ │ ldr r3, [r9] │ │ │ │ @@ -355917,21 +355917,21 @@ │ │ │ │ beq 3ae580 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #328] @ 3ae5d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3adfac │ │ │ │ ldr r1, [r4] │ │ │ │ add fp, sp, #24 │ │ │ │ add r1, r1, sl │ │ │ │ mov r2, #4 │ │ │ │ mov r0, fp │ │ │ │ bl 2542fc │ │ │ │ @@ -355954,73 +355954,73 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #188] @ 3ae5d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3adfac │ │ │ │ ldr r0, [pc, #176] @ 3ae5dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3adf6c │ │ │ │ ldr r0, [pc, #164] @ 3ae5e0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3ae0a8 │ │ │ │ ldr r0, [r4] │ │ │ │ mov r1, fp │ │ │ │ add r0, r0, sl │ │ │ │ mov r2, #4 │ │ │ │ bl 2542fc │ │ │ │ b 3ae098 │ │ │ │ ldr r0, [pc, #124] @ 3ae5e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3adfac │ │ │ │ ldr r0, [pc, #112] @ 3ae5e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3adfac │ │ │ │ ldr r0, [pc, #100] @ 3ae5ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3adfac │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addeq ip, pc, ip, ror #29 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq ip, pc, ip, asr #29 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq ip, pc, r4, ror #28 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ andeq r1, r0, ip, asr #6 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r2, r5, r4, asr #11 │ │ │ │ + rsbeq r2, r5, r4, lsl r6 │ │ │ │ andeq r3, r0, r4, ror #30 │ │ │ │ - rsbeq r2, r5, r0, asr r3 │ │ │ │ + rsbeq r2, r5, r0, lsr #7 │ │ │ │ andeq r1, r0, r8, lsl sp │ │ │ │ - rsbeq r2, r5, r4, lsl r5 │ │ │ │ + rsbeq r2, r5, r4, ror #10 │ │ │ │ andeq r1, r0, r0, lsr r4 │ │ │ │ - rsbeq r2, r5, r4, ror #5 │ │ │ │ + rsbeq r2, r5, r4, lsr r3 │ │ │ │ andeq r2, r0, r0, ror #7 │ │ │ │ - strdeq r2, [r5], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbeq r2, r5, r0, lsl #3 │ │ │ │ - rsbeq r2, r5, r0, lsr #7 │ │ │ │ - strdeq r2, [r5], #-40 @ 0xffffffd8 @ │ │ │ │ - strheq r2, [r5], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbeq r2, r5, r0, asr #4 │ │ │ │ + rsbeq r2, r5, ip, asr #6 │ │ │ │ + ldrdeq r2, [r5], #-16 @ │ │ │ │ + strdeq r2, [r5], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq r2, r5, r8, asr #6 │ │ │ │ + rsbeq r2, r5, ip, lsl #4 │ │ │ │ + @ instruction: 0x00652290 │ │ │ │ │ │ │ │ 003ae5f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #1532] @ 3aec04 │ │ │ │ @@ -356068,15 +356068,15 @@ │ │ │ │ sub r3, r3, r2 │ │ │ │ cmp r3, #1 │ │ │ │ bhi 3ae780 │ │ │ │ mov r3, #2 │ │ │ │ add r8, sp, #14 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r8 │ │ │ │ - bl 9bebb8 │ │ │ │ + bl 9bec00 │ │ │ │ mov r0, r4 │ │ │ │ bl 3ab834 │ │ │ │ ldrh r1, [r4, #34] @ 0x22 │ │ │ │ ldr r2, [r4, #60] @ 0x3c │ │ │ │ cmp r1, #0 │ │ │ │ add r2, r7, r2 │ │ │ │ lsr r3, r0, #8 │ │ │ │ @@ -356089,15 +356089,15 @@ │ │ │ │ bhi 3ae70c │ │ │ │ sub r3, r3, r2 │ │ │ │ cmp r3, #1 │ │ │ │ bhi 3ae768 │ │ │ │ mov ip, #2 │ │ │ │ mov r3, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9bebb8 │ │ │ │ + bl 9bec00 │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3ae958 │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [pc, #1248] @ 3aec14 │ │ │ │ ldr r3, [pc, #1232] @ 3aec08 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -356143,21 +356143,21 @@ │ │ │ │ beq 3aea70 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1052] @ 3aec24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [r4, #196] @ 0xc4 │ │ │ │ ldr r2, [r6] │ │ │ │ cmp r3, #1 │ │ │ │ beq 3ae9e4 │ │ │ │ cmp r3, #2 │ │ │ │ beq 3aeb00 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -356180,21 +356180,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #912] @ 3aec2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3ae950 │ │ │ │ ldr r3, [r4, #196] @ 0xc4 │ │ │ │ cmp r3, #1 │ │ │ │ beq 3ae9ec │ │ │ │ cmp r3, #2 │ │ │ │ bne 3ae82c │ │ │ │ ldrh r3, [r4, #182] @ 0xb6 │ │ │ │ @@ -356218,23 +356218,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ mov r3, #6 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #760] @ 3aec34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3ae668 │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3aeb18 │ │ │ │ mov r0, #0 │ │ │ │ b 3ae72c │ │ │ │ ldr r3, [pc, #728] @ 3aec38 │ │ │ │ @@ -356258,23 +356258,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #608] @ 3aec3c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3ae728 │ │ │ │ cmp r2, #0 │ │ │ │ beq 3aea68 │ │ │ │ ldr r3, [pc, #588] @ 3aec40 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -356292,28 +356292,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #480] @ 3aec44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ mov r7, #16 │ │ │ │ b 3ae66c │ │ │ │ ldr r0, [pc, #464] @ 3aec48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3ae80c │ │ │ │ cmp r2, #0 │ │ │ │ beq 3ae950 │ │ │ │ ldr r3, [pc, #444] @ 3aec4c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -356331,21 +356331,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #344] @ 3aec50 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3ae950 │ │ │ │ ldrh r3, [r4, #182] @ 0xb6 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3aea80 │ │ │ │ cmp r2, #0 │ │ │ │ bne 3ae8c4 │ │ │ │ b 3ae668 │ │ │ │ @@ -356367,85 +356367,85 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #208] @ 3aec58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3ae950 │ │ │ │ ldr r0, [pc, #196] @ 3aec5c │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3ae728 │ │ │ │ ldr r0, [pc, #176] @ 3aec60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3ae950 │ │ │ │ ldr r0, [pc, #164] @ 3aec64 │ │ │ │ mov r1, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3aea68 │ │ │ │ ldr r0, [pc, #148] @ 3aec68 │ │ │ │ mov r1, #6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3ae668 │ │ │ │ ldr r0, [pc, #132] @ 3aec6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3ae950 │ │ │ │ ldr r0, [pc, #120] @ 3aec70 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3ae950 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addeq ip, pc, r4, lsl r8 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ strdeq ip, [pc], r0 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq ip, pc, r8, ror #13 │ │ │ │ andeq r3, r0, r0, asr #11 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r2, r5, r0, lsl r1 │ │ │ │ + rsbeq r2, r5, r0, ror #2 │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ - @ instruction: 0x00652294 │ │ │ │ + rsbeq r2, r5, r4, ror #5 │ │ │ │ andeq r3, r0, r0, lsr sl │ │ │ │ - rsbeq r2, r5, r0, lsl #3 │ │ │ │ + ldrdeq r2, [r5], #-16 @ │ │ │ │ strdeq r4, [r0], -r0 │ │ │ │ - rsbeq r2, r5, ip, lsr r2 │ │ │ │ + rsbeq r2, r5, ip, lsl #5 │ │ │ │ andeq r4, r0, r0, lsr #21 │ │ │ │ - rsbeq r1, r5, r0, asr #30 │ │ │ │ - rsbeq r1, r5, ip, ror #29 │ │ │ │ + @ instruction: 0x00651f90 │ │ │ │ + rsbeq r1, r5, ip, lsr pc │ │ │ │ andeq r2, r0, ip, asr #8 │ │ │ │ - rsbeq r1, r5, r0, lsr #30 │ │ │ │ + rsbeq r1, r5, r0, ror pc │ │ │ │ andeq r1, r0, r8, asr #2 │ │ │ │ - rsbeq r2, r5, ip, lsl r0 │ │ │ │ - rsbeq r2, r5, ip, asr #1 │ │ │ │ - rsbeq r1, r5, r0, asr #31 │ │ │ │ - rsbeq r1, r5, r0, lsr #28 │ │ │ │ - rsbeq r1, r5, r4, lsr #30 │ │ │ │ - rsbeq r1, r5, r8, lsl #29 │ │ │ │ - rsbeq r1, r5, ip, ror #31 │ │ │ │ + rsbeq r2, r5, ip, rrx │ │ │ │ + rsbeq r2, r5, ip, lsl r1 │ │ │ │ + rsbeq r2, r5, r0, lsl r0 │ │ │ │ + rsbeq r1, r5, r0, ror lr │ │ │ │ + rsbeq r1, r5, r4, ror pc │ │ │ │ + ldrdeq r1, [r5], #-232 @ 0xffffff18 @ │ │ │ │ + rsbeq r2, r5, ip, lsr r0 │ │ │ │ add r0, r0, #135168 @ 0x21000 │ │ │ │ ldrb r0, [r0, #3409] @ 0xd51 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 3aec8c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757664 │ │ │ │ + b 7576ac │ │ │ │ addeq r3, r6, r0, lsr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #276] @ 3aedbc │ │ │ │ ldr r1, [pc, #276] @ 3aedc0 │ │ │ │ @@ -356501,37 +356501,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 3aeddc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3aece0 │ │ │ │ ldr r0, [pc, #48] @ 3aede0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3aece0 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addeq ip, pc, r4, ror r1 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq ip, pc, r4, asr r1 @ │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq ip, pc, r8, lsr #2 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r1, r5, ip, lsl #30 │ │ │ │ - rsbeq r1, r5, r4, lsr pc │ │ │ │ + rsbeq r1, r5, ip, asr pc │ │ │ │ + rsbeq r1, r5, r4, lsl #31 │ │ │ │ add r0, r0, #6528 @ 0x1980 │ │ │ │ add r0, r0, #24 │ │ │ │ b 3bc20c │ │ │ │ add r0, r0, #6528 @ 0x1980 │ │ │ │ add r0, r0, #24 │ │ │ │ b 3bc698 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -356588,15 +356588,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #400] @ 3af080 │ │ │ │ ldr r1, [pc, #400] @ 3af084 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ ldr r8, [pc, #388] @ 3af088 │ │ │ │ ldr fp, [pc, #388] @ 3af08c │ │ │ │ @@ -356605,25 +356605,25 @@ │ │ │ │ add fp, pc, fp │ │ │ │ ldr r9, [pc, #380] @ 3af094 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r4, #16 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #356] @ 3af098 │ │ │ │ ldr r1, [pc, #356] @ 3af09c │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r3, [pc, #324] @ 3af0a0 │ │ │ │ ldr r1, [pc, #324] @ 3af0a4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #316] @ 3af0a8 │ │ │ │ ldr r6, [pc, #316] @ 3af0ac │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -356677,46 +356677,46 @@ │ │ │ │ stm lr, {r0, r1} │ │ │ │ ldr r1, [pc, #144] @ 3af0c8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [r6, #84] @ 0x54 │ │ │ │ - bl 74f8b8 │ │ │ │ + bl 74f900 │ │ │ │ ldr r3, [r7, #48] @ 0x30 │ │ │ │ orr r3, r3, #8 │ │ │ │ str r3, [r7, #48] @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbseq pc, r8, ip, lsr #17 │ │ │ │ - rsbeq ip, r2, ip, asr #10 │ │ │ │ - rsbeq r4, r7, r8, asr #15 │ │ │ │ - rsbeq ip, r2, r0, asr r5 │ │ │ │ - rsbeq ip, r2, r8, ror #10 │ │ │ │ + ldrsheq pc, [r8], #-140 @ 0xffffff74 @ │ │ │ │ + @ instruction: 0x0062c59c │ │ │ │ + rsbeq r4, r7, r8, lsl r8 │ │ │ │ + rsbeq ip, r2, r0, lsr #11 │ │ │ │ + strheq ip, [r2], #-88 @ 0xffffffa8 @ │ │ │ │ addeq fp, pc, r8, lsl pc @ │ │ │ │ - rsbeq r1, r5, ip, lsr #28 │ │ │ │ + rsbeq r1, r5, ip, ror lr │ │ │ │ andeq r2, r0, ip, ror #28 │ │ │ │ - rsbeq r1, r5, r8, ror #28 │ │ │ │ - ldrdeq ip, [r3], #-116 @ 0xffffff8c @ │ │ │ │ - rsbeq r5, r3, ip, lsr #19 │ │ │ │ + strheq r1, [r5], #-232 @ 0xffffff18 @ │ │ │ │ + rsbeq ip, r3, r4, lsr #16 │ │ │ │ + strdeq r5, [r3], #-156 @ 0xffffff64 @ │ │ │ │ andeq r1, r0, r0, lsr #4 │ │ │ │ andeq r0, r0, r0, asr #28 │ │ │ │ andeq r4, r0, r0, asr #24 │ │ │ │ @ instruction: 0x009f44f4 │ │ │ │ andeq r0, r0, r0, asr #31 │ │ │ │ sbcsne r8, r3, r6, lsl #1 │ │ │ │ - rsbeq r1, r5, r0, ror sp │ │ │ │ + rsbeq r1, r5, r0, asr #27 │ │ │ │ addeq r3, r6, ip, ror #24 │ │ │ │ - rsbeq r1, r5, r0, ror #26 │ │ │ │ - rsbeq r1, r5, r8, ror #26 │ │ │ │ + strheq r1, [r5], #-208 @ 0xffffff30 @ │ │ │ │ + strheq r1, [r5], #-216 @ 0xffffff28 @ │ │ │ │ addeq r0, lr, r4, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #372] @ 3af258 │ │ │ │ ldr r2, [pc, #372] @ 3af25c │ │ │ │ @@ -356771,21 +356771,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #160] @ 3af278 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3af11c │ │ │ │ ldr r3, [pc, #148] @ 3af27c │ │ │ │ ldr r0, [pc, #148] @ 3af280 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r2, #72 @ 0x48 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -356806,30 +356806,30 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #60] @ 3af288 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3af11c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addeq fp, pc, r8, lsr sp @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq fp, pc, r8, lsl sp @ │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq fp, pc, r4, ror #25 │ │ │ │ andeq r3, r0, r4, ror #13 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r1, r5, r0, ror #23 │ │ │ │ + rsbeq r1, r5, r0, lsr ip │ │ │ │ andeq r4, r0, r0, asr #11 │ │ │ │ - rsbeq r1, r5, r8, lsr #24 │ │ │ │ + rsbeq r1, r5, r8, ror ip │ │ │ │ addeq fp, pc, r4, lsl ip @ │ │ │ │ - rsbeq r1, r5, r8, lsr #23 │ │ │ │ + strdeq r1, [r5], #-184 @ 0xffffff48 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldr r4, [r0, #2440] @ 0x988 │ │ │ │ ldr r0, [pc, #596] @ 3af500 │ │ │ │ @@ -356895,23 +356895,23 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ mov r5, r1 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #364] @ 3af52c │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3af30c │ │ │ │ cmp r2, #0 │ │ │ │ beq 3af30c │ │ │ │ ldr r2, [pc, #328] @ 3af530 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -356930,15 +356930,15 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ mov r5, r1 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #232] @ 3af534 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3af3c0 │ │ │ │ ldr r2, [pc, #224] @ 3af538 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ @@ -356958,54 +356958,54 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ mov r5, r1 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 3af53c │ │ │ │ add r0, pc, r0 │ │ │ │ b 3af3c0 │ │ │ │ ldr r0, [pc, #120] @ 3af540 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3af30c │ │ │ │ ldr r0, [pc, #104] @ 3af544 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3af30c │ │ │ │ ldr r0, [pc, #88] @ 3af548 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3af30c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addeq fp, pc, ip, ror #22 │ │ │ │ strdeq pc, [r1], -lr │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq fp, pc, r8, asr fp @ │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ strdeq pc, [r7], -lr │ │ │ │ strdeq pc, [pc], -lr │ │ │ │ addeq fp, pc, r4, lsl #22 │ │ │ │ @ instruction: 0x000047b0 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r1, r5, r0, lsr fp │ │ │ │ + rsbeq r1, r5, r0, lsl #23 │ │ │ │ andeq r4, r0, ip, lsr #29 │ │ │ │ - rsbeq r1, r5, r0, lsr #20 │ │ │ │ + rsbeq r1, r5, r0, ror sl │ │ │ │ andeq r2, r0, ip, lsl r2 │ │ │ │ - rsbeq r1, r5, r8, asr #21 │ │ │ │ - strdeq r1, [r5], #-172 @ 0xffffff54 @ │ │ │ │ - rsbeq r1, r5, r0, ror #20 │ │ │ │ - rsbeq r1, r5, r0, asr #19 │ │ │ │ + rsbeq r1, r5, r8, lsl fp │ │ │ │ + rsbeq r1, r5, ip, asr #22 │ │ │ │ + strheq r1, [r5], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq r1, r5, r0, lsl sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #732] @ 3af840 │ │ │ │ orrs r1, r2, r3 │ │ │ │ ldr r1, [pc, #728] @ 3af844 │ │ │ │ @@ -357071,23 +357071,23 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r8, [sp, #24] │ │ │ │ mov r1, r8 │ │ │ │ str r8, [r0, #4] │ │ │ │ str r8, [r0, #8] │ │ │ │ str r8, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #464] @ 3af860 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3af5bc │ │ │ │ ldr r3, [pc, #432] @ 3af850 │ │ │ │ add r6, r0, #4096 @ 0x1000 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r4, [r6, #2440] @ 0x988 │ │ │ │ ldr r3, [r3] │ │ │ │ mov r5, r8 │ │ │ │ @@ -357111,22 +357111,22 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r8, [sp, #24] │ │ │ │ mov r1, r8 │ │ │ │ str r8, [r0, #4] │ │ │ │ str r8, [r0, #8] │ │ │ │ str r8, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ stm sp, {r4, r8} │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #316] @ 3af868 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r4, [r6, #2440] @ 0x988 │ │ │ │ b 3af5c4 │ │ │ │ ldr r9, [sp, #20] │ │ │ │ mov r3, #8 │ │ │ │ add r0, r6, #6528 @ 0x1980 │ │ │ │ str r3, [sp] │ │ │ │ add r0, r0, #24 │ │ │ │ @@ -357158,59 +357158,59 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r8, [sp, #24] │ │ │ │ mov r1, r8 │ │ │ │ str r8, [r0, #4] │ │ │ │ str r8, [r0, #8] │ │ │ │ str r8, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ strd r4, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ str r8, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 3af870 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3af5c4 │ │ │ │ ldr r0, [pc, #116] @ 3af874 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r4, [r6, #2440] @ 0x988 │ │ │ │ b 3af5c4 │ │ │ │ ldr r0, [pc, #92] @ 3af878 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3af5bc │ │ │ │ ldr r0, [pc, #80] @ 3af87c │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3af5c4 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x008fb8b4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq fp, pc, ip, lsl #17 │ │ │ │ addeq fp, pc, r0, asr r8 @ │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r1, r0, ip, lsr #11 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r1, r5, ip, asr #20 │ │ │ │ + @ instruction: 0x00651a9c │ │ │ │ andeq r2, r0, r0, asr #13 │ │ │ │ - ldrdeq r1, [r5], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq r1, r5, r4, lsr #18 │ │ │ │ andeq r3, r0, ip, lsl #12 │ │ │ │ - rsbeq r1, r5, r0, ror r8 │ │ │ │ - rsbeq r1, r5, r4, lsr r8 │ │ │ │ - rsbeq r1, r5, r8, lsl #18 │ │ │ │ - rsbeq r1, r5, r4, ror r8 │ │ │ │ + rsbeq r1, r5, r0, asr #17 │ │ │ │ + rsbeq r1, r5, r4, lsl #17 │ │ │ │ + rsbeq r1, r5, r8, asr r9 │ │ │ │ + rsbeq r1, r5, r4, asr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #800] @ 3afbb8 │ │ │ │ orrs r1, r2, r3 │ │ │ │ ldr r1, [pc, #796] @ 3afbbc │ │ │ │ @@ -357276,23 +357276,23 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #532] @ 3afbd8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3af8f8 │ │ │ │ ldr r3, [pc, #500] @ 3afbc8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3afa54 │ │ │ │ add r0, r7, #4096 @ 0x1000 │ │ │ │ @@ -357342,22 +357342,22 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r9, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #284] @ 3afbe4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3af9e0 │ │ │ │ ldr r3, [pc, #272] @ 3afbe8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3afa04 │ │ │ │ ldr r3, [pc, #228] @ 3afbd0 │ │ │ │ @@ -357373,68 +357373,68 @@ │ │ │ │ mov r1, r6 │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ str r6, [sp, #28] │ │ │ │ str r6, [sp, #32] │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r6, r9, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #168] @ 3afbec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3afa04 │ │ │ │ ldr r0, [pc, #156] @ 3afbf0 │ │ │ │ ldr r1, [pc, #100] @ 3afbbc │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldr r0, [r1] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ eors r0, r1, r0 │ │ │ │ mov r1, #0 │ │ │ │ bne 3afbb4 │ │ │ │ ldr r0, [pc, #124] @ 3afbf4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #48 @ 0x30 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 9a4324 │ │ │ │ + b 9a436c │ │ │ │ ldr r0, [pc, #108] @ 3afbf8 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, sl │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3af9e0 │ │ │ │ ldr r0, [pc, #88] @ 3afbfc │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3afa04 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addeq fp, pc, r0, lsl #11 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq fp, pc, r0, ror #10 │ │ │ │ addeq fp, pc, ip, lsl r5 @ │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r3, r0, r4, asr #8 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r1, r5, r4, lsl #17 │ │ │ │ + ldrdeq r1, [r5], #-132 @ 0xffffff7c @ │ │ │ │ addeq fp, pc, r0, lsl r4 @ │ │ │ │ andeq r2, r0, ip, lsr r2 │ │ │ │ - @ instruction: 0x00651698 │ │ │ │ + rsbeq r1, r5, r8, ror #13 │ │ │ │ andeq r3, r0, r4, asr #10 │ │ │ │ - rsbeq r1, r5, r0, lsl #13 │ │ │ │ + ldrdeq r1, [r5], #-96 @ 0xffffffa0 @ │ │ │ │ addeq fp, pc, r8, asr #5 │ │ │ │ - rsbeq r1, r5, ip, lsl r7 │ │ │ │ - rsbeq r1, r5, r8, lsl #12 │ │ │ │ - rsbeq r1, r5, r4, ror #12 │ │ │ │ + rsbeq r1, r5, ip, ror #14 │ │ │ │ + rsbeq r1, r5, r8, asr r6 │ │ │ │ + strheq r1, [r5], #-100 @ 0xffffff9c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #152] @ 3afcb0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -357442,25 +357442,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #136] @ 3afcb4 │ │ │ │ ldr r1, [pc, #136] @ 3afcb8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r2, [pc, #116] @ 3afcbc │ │ │ │ ldr r1, [pc, #116] @ 3afcc0 │ │ │ │ add r4, r4, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r3, [pc, #84] @ 3afcc4 │ │ │ │ ldr r2, [pc, #84] @ 3afcc8 │ │ │ │ add r1, r6, #5824 @ 0x16c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r1, #32 │ │ │ │ mov ip, r0 │ │ │ │ @@ -357471,21 +357471,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq lr, r8, r0, ror #22 │ │ │ │ - rsbeq r1, r5, r4, lsr #13 │ │ │ │ - rsbeq r4, r4, r8, lsr #13 │ │ │ │ - ldrdeq fp, [r2], #-120 @ 0xffffff88 @ │ │ │ │ - rsbeq r3, r7, r4, asr sl │ │ │ │ - rsbeq sp, r4, r0, lsr #31 │ │ │ │ - strheq fp, [r4], #-240 @ 0xffffff10 @ │ │ │ │ + ldrheq lr, [r8], #-176 @ 0xffffff50 @ │ │ │ │ + strdeq r1, [r5], #-100 @ 0xffffff9c @ │ │ │ │ + strdeq r4, [r4], #-104 @ 0xffffff98 @ │ │ │ │ + rsbeq fp, r2, r8, lsr #16 │ │ │ │ + rsbeq r3, r7, r4, lsr #21 │ │ │ │ + strdeq sp, [r4], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq ip, r4, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r3 │ │ │ │ ldr r3, [pc, #180] @ 3afd9c │ │ │ │ mov r5, r1 │ │ │ │ @@ -357496,15 +357496,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ mov r6, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 41ca64 │ │ │ │ cmp r5, #4 │ │ │ │ @@ -357530,17 +357530,17 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r8, #6528 @ 0x1980 │ │ │ │ add r0, r0, #24 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 3bb3e0 │ │ │ │ - rsbseq lr, r8, r4, lsl #21 │ │ │ │ - ldrdeq r4, [r4], #-88 @ 0xffffffa8 @ │ │ │ │ - ldrdeq r1, [r5], #-80 @ 0xffffffb0 @ │ │ │ │ + ldrsbeq lr, [r8], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq r4, r4, r8, lsr #12 │ │ │ │ + rsbeq r1, r5, r0, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #340] @ 3aff14 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -357554,15 +357554,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r5, [pc, #288] @ 3aff28 │ │ │ │ ldr r3, [pc, #288] @ 3aff2c │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -357611,40 +357611,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3aff40 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3afe20 │ │ │ │ ldr r0, [pc, #60] @ 3aff44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3afe20 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ - ldrheq lr, [r8], #-152 @ 0xffffff68 @ │ │ │ │ + rsbseq lr, r8, r8, lsl #20 │ │ │ │ addeq fp, pc, r8, asr #32 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r1, r5, r8, ror #9 │ │ │ │ - strdeq r4, [r4], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq r1, r5, r8, lsr r5 │ │ │ │ + rsbeq r4, r4, r0, asr #10 │ │ │ │ addeq fp, pc, r4, lsl r0 @ │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ ldrdeq sl, [pc], r0 │ │ │ │ andeq r4, r0, ip, lsl r9 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r1, r5, ip, ror #7 │ │ │ │ - rsbeq r1, r5, ip, lsl r4 │ │ │ │ + rsbeq r1, r5, ip, lsr r4 │ │ │ │ + rsbeq r1, r5, ip, ror #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #484] @ 3b0144 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -357659,15 +357659,15 @@ │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r4, [pc, #428] @ 3b0158 │ │ │ │ ldr r3, [pc, #428] @ 3b015c │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -357689,15 +357689,15 @@ │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ bl 58ebf4 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ bl 41757c │ │ │ │ cmp r0, #0 │ │ │ │ bne 3b005c │ │ │ │ ldr r2, [pc, #316] @ 3b016c │ │ │ │ ldr r3, [pc, #280] @ 3b014c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -357712,26 +357712,26 @@ │ │ │ │ b 415f04 │ │ │ │ mov r4, #0 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r1, r4 │ │ │ │ add r4, r4, #1 │ │ │ │ bl 4185e8 │ │ │ │ cmp r4, #5 │ │ │ │ bne 3b0060 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ add r2, r5, #6336 @ 0x18c0 │ │ │ │ add r2, r2, #32 │ │ │ │ mov r1, r2 │ │ │ │ bl 4173f4 │ │ │ │ b 3b0028 │ │ │ │ ldr r3, [pc, #176] @ 3b0170 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -357751,43 +357751,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3b017c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3affc4 │ │ │ │ ldr r0, [pc, #72] @ 3b0180 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3affc4 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ - rsbseq lr, r8, r8, lsl r8 │ │ │ │ + rsbseq lr, r8, r8, ror #16 │ │ │ │ addeq sl, pc, r8, lsr #29 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r1, r5, r8, asr #6 │ │ │ │ - rsbeq r4, r4, r0, asr r3 │ │ │ │ + @ instruction: 0x00651398 │ │ │ │ + rsbeq r4, r4, r0, lsr #7 │ │ │ │ addeq sl, pc, r0, ror lr @ │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ - @ instruction: 0x0078e794 │ │ │ │ - rsbeq fp, r3, r0, lsr #14 │ │ │ │ - strdeq r4, [r3], #-132 @ 0xffffff7c @ │ │ │ │ + rsbseq lr, r8, r4, ror #15 │ │ │ │ + rsbeq fp, r3, r0, ror r7 │ │ │ │ + rsbeq r4, r3, r4, asr #18 │ │ │ │ addeq sl, pc, ip, ror #27 │ │ │ │ andeq r2, r0, r4, ror #4 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r1, r5, r0, lsr r2 │ │ │ │ - rsbeq r1, r5, ip, asr r2 │ │ │ │ + rsbeq r1, r5, r0, lsl #5 │ │ │ │ + rsbeq r1, r5, ip, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr ip, [pc, #2708] @ 3b0c30 │ │ │ │ sub sp, sp, #84 @ 0x54 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -357805,15 +357805,15 @@ │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #76] @ 0x4c │ │ │ │ mov ip, #0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r3, [pc, #2644] @ 3b0c48 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 3b0998 │ │ │ │ @@ -357858,28 +357858,28 @@ │ │ │ │ str r1, [r7, #2448] @ 0x990 │ │ │ │ add r2, sl, #104 @ 0x68 │ │ │ │ mov r0, fp │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7067cc │ │ │ │ + bl 706814 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, fp │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r6 │ │ │ │ bl 41d400 │ │ │ │ strd r8, [sp] │ │ │ │ ldr r2, [pc, #2424] @ 3b0c58 │ │ │ │ add r8, r4, #6016 @ 0x1780 │ │ │ │ add r8, r8, #16 │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ - bl 706780 │ │ │ │ + bl 7067c8 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r6 │ │ │ │ bl 41d400 │ │ │ │ ldr r3, [pc, #2380] @ 3b0c5c │ │ │ │ add r2, sl, #152 @ 0x98 │ │ │ │ @@ -357889,15 +357889,15 @@ │ │ │ │ mov r8, #32 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, sl │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7067cc │ │ │ │ + bl 706814 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r6 │ │ │ │ bl 41d400 │ │ │ │ add r9, r4, #6336 @ 0x18c0 │ │ │ │ ldr r2, [pc, #2308] @ 3b0c60 │ │ │ │ @@ -357905,15 +357905,15 @@ │ │ │ │ mov r0, #16384 @ 0x4000 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r4 │ │ │ │ add fp, r4, #1744 @ 0x6d0 │ │ │ │ - bl 706780 │ │ │ │ + bl 7067c8 │ │ │ │ add fp, fp, #4 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r6 │ │ │ │ bl 41d400 │ │ │ │ ldr r8, [pc, #2248] @ 3b0c64 │ │ │ │ @@ -357927,15 +357927,15 @@ │ │ │ │ add sl, pc, sl │ │ │ │ mov r1, r3 │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #10 │ │ │ │ str r8, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #3 │ │ │ │ mov r2, #160 @ 0xa0 │ │ │ │ mov r1, #8192 @ 0x2000 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r9, [sp, #4] │ │ │ │ mov r2, r9 │ │ │ │ @@ -357949,15 +357949,15 @@ │ │ │ │ blt 3b0708 │ │ │ │ ldr r9, [sp, #36] @ 0x24 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r1, r5 │ │ │ │ add r5, r5, #1 │ │ │ │ bl 418574 │ │ │ │ cmp r5, #5 │ │ │ │ bne 3b0414 │ │ │ │ mov r1, #224 @ 0xe0 │ │ │ │ mov r0, r6 │ │ │ │ @@ -357970,15 +357970,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #10 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, #208 @ 0xd0 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ bl 415bac │ │ │ │ @@ -357990,15 +357990,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ bl 41ed14 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3b06ac │ │ │ │ - bl 99b6d0 │ │ │ │ + bl 99b718 │ │ │ │ cmp r5, #0 │ │ │ │ blt 3b0c08 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ mov r1, #2 │ │ │ │ @@ -358028,19 +358028,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ add r6, r4, #135168 @ 0x21000 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7581fc │ │ │ │ + bl 758244 │ │ │ │ add r5, r5, #88 @ 0x58 │ │ │ │ ldr r3, [r5, #-68] @ 0xffffffbc │ │ │ │ mov r1, fp │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #1776] @ 3b0c88 │ │ │ │ @@ -358161,22 +358161,22 @@ │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r3, #4] │ │ │ │ str r5, [r3, #8] │ │ │ │ str r5, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1300] @ 3b0ca8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b0440 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r5 │ │ │ │ beq 3b04a4 │ │ │ │ ldr r3, [pc, #1272] @ 3b0cac │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ @@ -358198,22 +358198,22 @@ │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r3, #4] │ │ │ │ str r5, [r3, #8] │ │ │ │ str r5, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1160] @ 3b0cb0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b04a4 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3b0af4 │ │ │ │ cmp r3, #0 │ │ │ │ ble 3b0654 │ │ │ │ @@ -358255,22 +358255,22 @@ │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r3, #4] │ │ │ │ str r5, [r3, #8] │ │ │ │ str r5, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #940] @ 3b0cb8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b0654 │ │ │ │ ldr r3, [pc, #920] @ 3b0cb4 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b0654 │ │ │ │ @@ -358288,22 +358288,22 @@ │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r3, #4] │ │ │ │ str r5, [r3, #8] │ │ │ │ str r5, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #812] @ 3b0cbc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b0654 │ │ │ │ ldr r3, [pc, #800] @ 3b0cc0 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b0208 │ │ │ │ @@ -358324,21 +358324,21 @@ │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #680] @ 3b0cc4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b0210 │ │ │ │ ldr r3, [pc, #668] @ 3b0cc8 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b05c0 │ │ │ │ @@ -358364,29 +358364,29 @@ │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r9, [sp, #20] │ │ │ │ str r8, [sp, #16] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #496] @ 3b0ccc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b05c0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b0654 │ │ │ │ ldr r3, [pc, #440] @ 3b0cb4 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ @@ -358410,117 +358410,117 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #340] @ 3b0cd0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [r7, #1756] @ 0x6dc │ │ │ │ b 3b0840 │ │ │ │ ldr r0, [pc, #324] @ 3b0cd4 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [r7, #1756] @ 0x6dc │ │ │ │ b 3b0840 │ │ │ │ ldr r0, [pc, #304] @ 3b0cd8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b0208 │ │ │ │ ldr r0, [pc, #292] @ 3b0cdc │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str sl, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b05c0 │ │ │ │ ldr r0, [pc, #268] @ 3b0ce0 │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b0654 │ │ │ │ ldr r0, [pc, #252] @ 3b0ce4 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b0440 │ │ │ │ ldr r0, [pc, #236] @ 3b0ce8 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b04a4 │ │ │ │ ldr r0, [pc, #220] @ 3b0cec │ │ │ │ add r0, pc, r0 │ │ │ │ bl 51405c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #208] @ 3b0cf0 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 51405c │ │ │ │ ldr r0, [pc, #200] @ 3b0cf4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 51405c │ │ │ │ - ldrsbeq lr, [r8], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbseq lr, r8, ip, lsr #12 │ │ │ │ addeq sl, pc, r8, ror #24 │ │ │ │ addeq sl, pc, r4, ror #24 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r1, r5, r0, lsl #2 │ │ │ │ - rsbeq r4, r4, r8, lsl #2 │ │ │ │ + rsbeq r1, r5, r0, asr r1 │ │ │ │ + rsbeq r4, r4, r8, asr r1 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ @ instruction: 0xfffffaac │ │ │ │ umulleq r2, r6, r8, r9 │ │ │ │ - @ instruction: 0x00651190 │ │ │ │ - rsbeq r1, r5, r0, asr r1 │ │ │ │ - rsbeq r1, r5, r0, lsr r1 │ │ │ │ - rsbeq r1, r5, ip, ror #1 │ │ │ │ - ldrsbeq lr, [r8], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbeq fp, r3, ip, asr r3 │ │ │ │ - rsbeq r4, r3, r0, asr #10 │ │ │ │ - rsbseq lr, r8, r8, lsl r3 │ │ │ │ - rsbeq fp, r3, r8, lsr #5 │ │ │ │ - rsbeq r4, r3, r0, lsl #9 │ │ │ │ - rsbseq lr, r8, r0, lsr r2 │ │ │ │ - ldrdeq sl, [r2], #-228 @ 0xffffff1c @ │ │ │ │ - rsbeq r3, r7, r0, asr r1 │ │ │ │ + rsbeq r1, r5, r0, ror #3 │ │ │ │ + rsbeq r1, r5, r0, lsr #3 │ │ │ │ + rsbeq r1, r5, r0, lsl #3 │ │ │ │ + rsbeq r1, r5, ip, lsr r1 │ │ │ │ + rsbseq lr, r8, r0, lsr #8 │ │ │ │ + rsbeq fp, r3, ip, lsr #7 │ │ │ │ + @ instruction: 0x00634590 │ │ │ │ + rsbseq lr, r8, r8, ror #6 │ │ │ │ + strdeq fp, [r3], #-40 @ 0xffffffd8 @ │ │ │ │ + ldrdeq r4, [r3], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbseq lr, r8, r0, lsl #5 │ │ │ │ + rsbeq sl, r2, r4, lsr #30 │ │ │ │ + rsbeq r3, r7, r0, lsr #3 │ │ │ │ addseq fp, r0, r0, ror r6 │ │ │ │ andeq r1, r2, r6, lsr sp │ │ │ │ @ instruction: 0x008fa7b4 │ │ │ │ - rsbseq lr, r8, ip, ror #1 │ │ │ │ + rsbseq lr, r8, ip, lsr r1 │ │ │ │ andeq r1, r0, r3, lsl #30 │ │ │ │ andeq r1, r0, ip, lsl #1 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - ldrdeq r0, [r5], #-192 @ 0xffffff40 @ │ │ │ │ + rsbeq r0, r5, r0, lsr #26 │ │ │ │ andeq r4, r0, r4, ror #6 │ │ │ │ - rsbeq r0, r5, ip, ror #25 │ │ │ │ + rsbeq r0, r5, ip, lsr sp │ │ │ │ andeq r1, r0, r8, lsr #24 │ │ │ │ - rsbeq r0, r5, r8, ror sp │ │ │ │ - strdeq r0, [r5], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq r0, r5, r8, asr #27 │ │ │ │ + rsbeq r0, r5, r4, asr #26 │ │ │ │ andeq r1, r0, r4, ror #10 │ │ │ │ - rsbeq r0, r5, r4, lsr #19 │ │ │ │ + strdeq r0, [r5], #-148 @ 0xffffff6c @ │ │ │ │ @ instruction: 0x000049bc │ │ │ │ - rsbeq r0, r5, r4, lsl #22 │ │ │ │ - rsbeq r0, r5, r8, lsl #22 │ │ │ │ - rsbeq r0, r5, r4, lsr fp │ │ │ │ - rsbeq r0, r5, r8, asr r8 │ │ │ │ - rsbeq r0, r5, ip, ror sl │ │ │ │ - strdeq r0, [r5], #-160 @ 0xffffff60 @ │ │ │ │ - rsbeq r0, r5, r4, asr #17 │ │ │ │ - rsbeq r0, r5, ip, asr r9 │ │ │ │ - rsbeq r0, r5, r8, lsl #19 │ │ │ │ - rsbeq r0, r5, ip, asr #17 │ │ │ │ - @ instruction: 0x00650990 │ │ │ │ + rsbeq r0, r5, r4, asr fp │ │ │ │ + rsbeq r0, r5, r8, asr fp │ │ │ │ + rsbeq r0, r5, r4, lsl #23 │ │ │ │ + rsbeq r0, r5, r8, lsr #17 │ │ │ │ + rsbeq r0, r5, ip, asr #21 │ │ │ │ + rsbeq r0, r5, r0, asr #22 │ │ │ │ + rsbeq r0, r5, r4, lsl r9 │ │ │ │ + rsbeq r0, r5, ip, lsr #19 │ │ │ │ + ldrdeq r0, [r5], #-152 @ 0xffffff68 @ │ │ │ │ + rsbeq r0, r5, ip, lsl r9 │ │ │ │ + rsbeq r0, r5, r0, ror #19 │ │ │ │ add r0, r0, #131072 @ 0x20000 │ │ │ │ and r2, r2, #127 @ 0x7f │ │ │ │ strh r2, [r0, #44] @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ bx lr │ │ │ │ tst r2, #1024 @ 0x400 │ │ │ │ @@ -358814,41 +358814,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ str r5, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3b1210 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r5, [r4, #208] @ 0xd0 │ │ │ │ b 3b1110 │ │ │ │ ldr r0, [pc, #56] @ 3b1214 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r5, [r4, #208] @ 0xd0 │ │ │ │ b 3b1110 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addeq r9, pc, r4, asr #26 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r9, pc, r4, lsr #26 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq r9, pc, r4, lsl #26 │ │ │ │ andeq r1, r0, r8, lsl r4 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - strdeq r0, [r5], #-104 @ 0xffffff98 @ │ │ │ │ - rsbeq r0, r5, r4, lsl r7 │ │ │ │ + rsbeq r0, r5, r8, asr #14 │ │ │ │ + rsbeq r0, r5, r4, ror #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #280] @ 3b1348 │ │ │ │ ldr r1, [pc, #280] @ 3b134c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -358900,41 +358900,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ str r5, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3b1368 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r5, [r4, #200] @ 0xc8 │ │ │ │ b 3b1268 │ │ │ │ ldr r0, [pc, #56] @ 3b136c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r5, [r4, #200] @ 0xc8 │ │ │ │ b 3b1268 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addeq r9, pc, ip, ror #23 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r9, pc, ip, asr #23 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq r9, pc, ip, lsr #23 │ │ │ │ andeq r1, r0, r0, ror r2 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - strdeq r0, [r5], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbeq r0, r5, r8, lsl r6 │ │ │ │ + rsbeq r0, r5, ip, asr #12 │ │ │ │ + rsbeq r0, r5, r8, ror #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #392] @ 3b1510 │ │ │ │ ldr r3, [r0] │ │ │ │ ldr r1, [pc, #388] @ 3b1514 │ │ │ │ @@ -359011,44 +359011,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ stm sp, {r5, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 3b1530 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b1404 │ │ │ │ ldr r0, [pc, #64] @ 3b1534 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b1404 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addeq r9, pc, ip, lsl #21 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r9, pc, r4, asr sl @ │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq r9, pc, r0, lsl sl @ │ │ │ │ andeq r3, r0, r4, lsl #15 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - @ instruction: 0x00650494 │ │ │ │ - rsbeq r0, r5, r8, asr #9 │ │ │ │ + rsbeq r0, r5, r4, ror #9 │ │ │ │ + rsbeq r0, r5, r8, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #352] @ 3b16b0 │ │ │ │ ldr r2, [pc, #352] @ 3b16b4 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -359111,48 +359111,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ str sl, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3b16d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b1588 │ │ │ │ ldr r0, [pc, #72] @ 3b16d4 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #8] │ │ │ │ str sl, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b1588 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addeq r9, pc, ip, asr #17 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r9, pc, ip, lsr #17 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq r9, pc, ip, lsl #17 │ │ │ │ andeq r4, r0, r4, lsl #5 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - @ instruction: 0x00650390 │ │ │ │ - rsbeq r0, r5, r0, lsl r4 │ │ │ │ + rsbeq r0, r5, r0, ror #7 │ │ │ │ + rsbeq r0, r5, r0, ror #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #784] @ 3b1a00 │ │ │ │ ldr r1, [pc, #784] @ 3b1a04 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -359213,21 +359213,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #544] @ 3b1a20 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b173c │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b173c │ │ │ │ ldr r3, [pc, #520] @ 3b1a24 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -359246,21 +359246,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #420] @ 3b1a28 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b1734 │ │ │ │ ldr r3, [pc, #408] @ 3b1a2c │ │ │ │ and r8, r2, #1 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b1994 │ │ │ │ @@ -359277,22 +359277,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #300] @ 3b1a30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ cmp r8, #0 │ │ │ │ bne 3b172c │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b172c │ │ │ │ ldr r3, [pc, #272] @ 3b1a34 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -359312,68 +359312,68 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #172] @ 3b1a38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b172c │ │ │ │ cmp r8, #0 │ │ │ │ bne 3b172c │ │ │ │ b 3b191c │ │ │ │ tst r5, #64 @ 0x40 │ │ │ │ bne 3b1734 │ │ │ │ b 3b1814 │ │ │ │ tst r5, #128 @ 0x80 │ │ │ │ bne 3b173c │ │ │ │ b 3b1790 │ │ │ │ ldr r0, [pc, #124] @ 3b1a3c │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b1908 │ │ │ │ ldr r0, [pc, #108] @ 3b1a40 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b1734 │ │ │ │ ldr r0, [pc, #96] @ 3b1a44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b173c │ │ │ │ ldr r0, [pc, #84] @ 3b1a48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b172c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addeq r9, pc, ip, lsr #14 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r9, pc, ip, lsl #14 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ ldrdeq r9, [pc], r8 │ │ │ │ andeq r4, r0, r0, lsr #1 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r0, r5, ip, ror #10 │ │ │ │ + strheq r0, [r5], #-92 @ 0xffffffa4 @ │ │ │ │ andeq r3, r0, ip, lsl r7 │ │ │ │ - strdeq r0, [r5], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbeq r0, r5, ip, asr #8 │ │ │ │ andeq r2, r0, r8, asr #21 │ │ │ │ - rsbeq r0, r5, r4, lsr r2 │ │ │ │ + rsbeq r0, r5, r4, lsl #5 │ │ │ │ andeq r3, r0, r4, lsr r1 │ │ │ │ - rsbeq r0, r5, r0, lsl r2 │ │ │ │ - rsbeq r0, r5, ip, lsr #3 │ │ │ │ - rsbeq r0, r5, r8, lsr #6 │ │ │ │ - rsbeq r0, r5, r4, lsl #8 │ │ │ │ - rsbeq r0, r5, r0, lsr #4 │ │ │ │ + rsbeq r0, r5, r0, ror #4 │ │ │ │ + strdeq r0, [r5], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq r0, r5, r8, ror r3 │ │ │ │ + rsbeq r0, r5, r4, asr r4 │ │ │ │ + rsbeq r0, r5, r0, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr lr, [pc, #320] @ 3b1ba4 │ │ │ │ ldr ip, [pc, #320] @ 3b1ba8 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -359436,40 +359436,40 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ mov r7, r2 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3b1bc4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b1aa8 │ │ │ │ ldr r0, [pc, #52] @ 3b1bc8 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b1aa8 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x008f93b8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r9, pc, r0, lsr #7 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq r9, pc, r0, asr r3 @ │ │ │ │ ldrdeq r4, [r0], -ip │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - ldrdeq r0, [r5], #-36 @ 0xffffffdc @ │ │ │ │ - strdeq r0, [r5], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq r0, r5, r4, lsr #6 │ │ │ │ + rsbeq r0, r5, r0, asr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr lr, [pc, #312] @ 3b1d1c │ │ │ │ ldr r3, [pc, #312] @ 3b1d20 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -359530,40 +359530,40 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3b1d3c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b1c28 │ │ │ │ ldr r0, [pc, #52] @ 3b1d40 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b1c28 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addeq r9, pc, r8, lsr r2 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r9, pc, r8, lsl r2 @ │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ ldrdeq r9, [pc], r4 │ │ │ │ muleq r0, r4, r6 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - strheq r0, [r5], #-16 @ │ │ │ │ - rsbeq r0, r5, r8, asr #3 │ │ │ │ + rsbeq r0, r5, r0, lsl #4 │ │ │ │ + rsbeq r0, r5, r8, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #316] @ 3b1e98 │ │ │ │ lsl r4, r2, #16 │ │ │ │ ldr r2, [pc, #312] @ 3b1e9c │ │ │ │ @@ -359616,22 +359616,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3b1eb8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b1d9c │ │ │ │ ldr r2, [pc, #92] @ 3b1ebc │ │ │ │ ldr r3, [pc, #56] @ 3b1e9c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -359639,27 +359639,27 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3b1e94 │ │ │ │ ldr r0, [pc, #60] @ 3b1ec0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9a4324 │ │ │ │ + b 9a436c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ strheq r9, [pc], ip │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r9, pc, r8, lsr #1 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq r9, pc, r8, ror r0 @ │ │ │ │ andeq r2, r0, ip, lsr pc │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r0, r5, r8, lsr #1 │ │ │ │ + strdeq r0, [r5], #-8 @ │ │ │ │ @ instruction: 0x008f8fbc │ │ │ │ - strheq r0, [r5], #-0 @ │ │ │ │ + rsbeq r0, r5, r0, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr lr, [pc, #304] @ 3b200c │ │ │ │ ldr ip, [pc, #304] @ 3b2010 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -359717,41 +359717,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3b202c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b1f18 │ │ │ │ ldr r0, [pc, #56] @ 3b2030 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b1f18 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addeq r8, pc, r0, asr #30 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r8, pc, r0, lsr #30 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ strdeq r8, [pc], ip │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq pc, r4, r4, lsl #31 │ │ │ │ - ldrdeq pc, [r4], #-252 @ 0xffffff04 @ │ │ │ │ + ldrdeq pc, [r4], #-244 @ 0xffffff0c @ │ │ │ │ + rsbeq r0, r5, ip, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [r0, #16] │ │ │ │ ldr ip, [pc, #312] @ 3b2188 │ │ │ │ ldr r3, [pc, #312] @ 3b218c │ │ │ │ @@ -359812,41 +359812,41 @@ │ │ │ │ beq 3b216c │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3b21a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r2, [r5, #16] │ │ │ │ b 3b20b4 │ │ │ │ ldr r0, [pc, #56] @ 3b21ac │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r2, [r5, #16] │ │ │ │ b 3b20b4 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addeq r8, pc, r4, asr #27 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r8, pc, r4, lsl #27 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq r8, pc, r0, ror #26 │ │ │ │ andeq r4, r0, r4, lsr lr │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - ldrdeq pc, [r4], #-232 @ 0xffffff18 @ │ │ │ │ - rsbeq pc, r4, r8, lsl pc @ │ │ │ │ + rsbeq pc, r4, r8, lsr #30 │ │ │ │ + rsbeq pc, r4, r8, ror #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r3, r0, #131072 @ 0x20000 │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r1, [pc, #60] @ 3b220c │ │ │ │ @@ -359940,48 +359940,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r4, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ stmib sp, {r7, r8} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3b23c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b2294 │ │ │ │ ldr r0, [pc, #72] @ 3b23c8 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b2294 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addeq r8, pc, r8, ror #23 │ │ │ │ andeq r4, r0, r0 │ │ │ │ umulleq r8, pc, ip, fp @ │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq r8, pc, r0, lsl #23 │ │ │ │ andeq r3, r0, ip, lsr #4 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq pc, r4, ip, ror #26 │ │ │ │ - @ instruction: 0x0064fd9c │ │ │ │ + strheq pc, [r4], #-220 @ 0xffffff24 @ │ │ │ │ + rsbeq pc, r4, ip, ror #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #344] @ 3b2540 │ │ │ │ ldr r1, [pc, #344] @ 3b2544 │ │ │ │ @@ -360052,39 +360052,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3b2560 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b242c │ │ │ │ ldr r0, [pc, #52] @ 3b2564 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b242c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addeq r8, pc, r4, lsr sl @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r8, pc, r4, lsl sl @ │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ ldrdeq r8, [pc], r8 @ │ │ │ │ andeq r1, r0, r0, lsl #30 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq pc, r4, r8, asr #24 │ │ │ │ - rsbeq pc, r4, ip, ror #24 │ │ │ │ + @ instruction: 0x0064fc98 │ │ │ │ + strheq pc, [r4], #-204 @ 0xffffff34 @ │ │ │ │ add r3, r0, #20480 @ 0x5000 │ │ │ │ str r2, [r3] │ │ │ │ b 3b23cc │ │ │ │ ldr r3, [r0, #256] @ 0x100 │ │ │ │ tst r3, #3072 @ 0xc00 │ │ │ │ ldr r3, [pc, #144] @ 3b2614 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -360107,31 +360107,31 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #60] @ 3b261c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9a4324 │ │ │ │ + b 9a436c │ │ │ │ ldr r2, [pc, #44] @ 3b2618 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #16] @ 3b2620 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9a4324 │ │ │ │ + b 9a436c │ │ │ │ umulleq r8, pc, ip, r8 @ │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ - rsbeq pc, r4, ip, ror #23 │ │ │ │ - rsbeq pc, r4, r4, ror #23 │ │ │ │ + rsbeq pc, r4, ip, lsr ip @ │ │ │ │ + rsbeq pc, r4, r4, lsr ip @ │ │ │ │ bic r3, r2, #33280 @ 0x8200 │ │ │ │ and r2, r2, #4608 @ 0x1200 │ │ │ │ add r1, r0, #131072 @ 0x20000 │ │ │ │ bic r3, r3, #63 @ 0x3f │ │ │ │ cmp r2, #4608 @ 0x1200 │ │ │ │ strh r3, [r1] │ │ │ │ mov r2, #0 │ │ │ │ @@ -360223,15 +360223,15 @@ │ │ │ │ ldr r5, [r0, r3, lsl #2] │ │ │ │ ldr fp, [r4, #592] @ 0x250 │ │ │ │ add r5, r8, r5, lsr #4 │ │ │ │ sub sl, r5, sl │ │ │ │ ldrb r1, [r4, #600] @ 0x258 │ │ │ │ mov r0, sl │ │ │ │ lsr r1, r1, #4 │ │ │ │ - bl 9d8900 │ │ │ │ + bl 9d8948 │ │ │ │ ldr r2, [pc, #588] @ 3b2a08 │ │ │ │ ldr r3, [pc, #572] @ 3b29fc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mul r0, fp, r0 │ │ │ │ cmp r0, r6 │ │ │ │ movcc r0, #0 │ │ │ │ @@ -360281,24 +360281,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ str fp, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #8] │ │ │ │ stm sp, {r9, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #352] @ 3b2a1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr fp, [r4, #592] @ 0x250 │ │ │ │ b 3b27a4 │ │ │ │ ldr r2, [pc, #324] @ 3b2a14 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ tst r2, #32768 @ 0x8000 │ │ │ │ beq 3b296c │ │ │ │ @@ -360313,26 +360313,26 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r8, [sp, #12] │ │ │ │ str sl, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 3b2a20 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r3, [fp] │ │ │ │ ldr sl, [r4, r2, lsl #2] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ ldr r8, [r4, r2, lsl #2] │ │ │ │ cmp sl, r8 │ │ │ │ @@ -360357,39 +360357,39 @@ │ │ │ │ sub sl, r5, sl │ │ │ │ b 3b2840 │ │ │ │ ldr r0, [pc, #104] @ 3b2a24 │ │ │ │ mov r3, sl │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b2948 │ │ │ │ ldr r0, [pc, #80] @ 3b2a28 │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, sl │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr fp, [r4, #592] @ 0x250 │ │ │ │ b 3b27a4 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addeq r8, pc, r8, ror #13 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r8, pc, r0, asr #13 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq r8, pc, r0, ror #12 │ │ │ │ ldrdeq r4, [r0], -r4 @ │ │ │ │ @ instruction: 0x000011b0 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq pc, r4, r4, lsr sl @ │ │ │ │ - rsbeq pc, r4, r8, lsr #18 │ │ │ │ - strdeq pc, [r4], #-128 @ 0xffffff80 @ │ │ │ │ - rsbeq pc, r4, r0, ror r9 @ │ │ │ │ + rsbeq pc, r4, r4, lsl #21 │ │ │ │ + rsbeq pc, r4, r8, ror r9 @ │ │ │ │ + rsbeq pc, r4, r0, asr #18 │ │ │ │ + rsbeq pc, r4, r0, asr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr lr, [pc, #508] @ 3b2c40 │ │ │ │ ldr ip, [pc, #508] @ 3b2c44 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -360454,22 +360454,22 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ 3b2c60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b2a98 │ │ │ │ ldr r3, [pc, #220] @ 3b2c54 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b2ae0 │ │ │ │ ldr r3, [pc, #204] @ 3b2c58 │ │ │ │ @@ -360485,66 +360485,66 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ mov r2, #1 │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #124] @ 3b2c64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b2ae0 │ │ │ │ ldr r2, [pc, #112] @ 3b2c68 │ │ │ │ ldr r3, [pc, #72] @ 3b2c44 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3b2c3c │ │ │ │ ldr r0, [pc, #80] @ 3b2c6c │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9a4324 │ │ │ │ + b 9a436c │ │ │ │ ldr r0, [pc, #64] @ 3b2c70 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b2ae0 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r8, [pc], r8 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x008f83b0 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq r8, pc, ip, ror r3 @ │ │ │ │ andeq r1, r0, ip, lsr sl │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq pc, r4, r4, asr #16 │ │ │ │ - rsbeq pc, r4, r4, asr #15 │ │ │ │ + @ instruction: 0x0064f894 │ │ │ │ + rsbeq pc, r4, r4, lsl r8 @ │ │ │ │ addeq r8, pc, r4, lsr #4 │ │ │ │ - rsbeq pc, r4, r4, ror #15 │ │ │ │ - rsbeq pc, r4, ip, asr #15 │ │ │ │ + rsbeq pc, r4, r4, lsr r8 @ │ │ │ │ + rsbeq pc, r4, ip, lsl r8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ add r7, r0, #131072 @ 0x20000 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r7, #604] @ 0x25c │ │ │ │ mov r5, r1 │ │ │ │ - bl 9b52d8 │ │ │ │ + bl 9b5320 │ │ │ │ ldrb r3, [r7, #684] @ 0x2ac │ │ │ │ mov r6, #0 │ │ │ │ cmp r3, r6 │ │ │ │ str r6, [r7, #676] @ 0x2a4 │ │ │ │ bne 3b2e9c │ │ │ │ ldrb r3, [r7, #704] @ 0x2c0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -360619,15 +360619,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r2, [r1, r3, lsl #2] │ │ │ │ str r2, [r4, r3, lsl #2] │ │ │ │ add r3, r3, #1 │ │ │ │ b 3b2d3c │ │ │ │ ldr r0, [r6] │ │ │ │ - bl 9b52d8 │ │ │ │ + bl 9b5320 │ │ │ │ strb r9, [r6, #4] │ │ │ │ b 3b2d00 │ │ │ │ ldr r1, [pc, #248] @ 3b2eec │ │ │ │ add r1, pc, r1 │ │ │ │ bic r2, r3, #2 │ │ │ │ cmp r3, #7 │ │ │ │ cmpne r2, #1024 @ 0x400 │ │ │ │ @@ -360642,59 +360642,59 @@ │ │ │ │ bne 3b2df4 │ │ │ │ b 3b2d54 │ │ │ │ ldr r2, [r1, r3, lsl #2] │ │ │ │ str r2, [r4, r3, lsl #2] │ │ │ │ add r3, r3, #1 │ │ │ │ b 3b2df4 │ │ │ │ ldr r0, [r7, #780] @ 0x30c │ │ │ │ - bl 9b52d8 │ │ │ │ + bl 9b5320 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r7, #784] @ 0x310 │ │ │ │ b 3b2ce8 │ │ │ │ ldr r0, [r7, #740] @ 0x2e4 │ │ │ │ - bl 9b52d8 │ │ │ │ + bl 9b5320 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r7, #744] @ 0x2e8 │ │ │ │ b 3b2cdc │ │ │ │ ldr r0, [r7, #760] @ 0x2f8 │ │ │ │ - bl 9b52d8 │ │ │ │ + bl 9b5320 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r7, #764] @ 0x2fc │ │ │ │ b 3b2cd0 │ │ │ │ ldr r0, [r7, #720] @ 0x2d0 │ │ │ │ - bl 9b52d8 │ │ │ │ + bl 9b5320 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r7, #724] @ 0x2d4 │ │ │ │ b 3b2cc4 │ │ │ │ ldr r0, [r7, #700] @ 0x2bc │ │ │ │ - bl 9b52d8 │ │ │ │ + bl 9b5320 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r7, #704] @ 0x2c0 │ │ │ │ b 3b2cb8 │ │ │ │ ldr r0, [r7, #680] @ 0x2a8 │ │ │ │ - bl 9b52d8 │ │ │ │ + bl 9b5320 │ │ │ │ strb r6, [r7, #684] @ 0x2ac │ │ │ │ b 3b2cac │ │ │ │ ldr r3, [r4, #8] │ │ │ │ mov r0, r4 │ │ │ │ bic r3, r3, #2 │ │ │ │ str r3, [r4, #8] │ │ │ │ ldrh r2, [r7, #2] │ │ │ │ ldrh r3, [r7, #10] │ │ │ │ bic r2, r2, #36 @ 0x24 │ │ │ │ bic r3, r3, #16384 @ 0x4000 │ │ │ │ strh r2, [r7, #2] │ │ │ │ strh r3, [r7, #10] │ │ │ │ bl 3b2a2c │ │ │ │ b 3b2d70 │ │ │ │ - rsbseq fp, r8, r8, lsr fp │ │ │ │ - rsbseq fp, r8, ip, lsr #30 │ │ │ │ + rsbseq fp, r8, r8, lsl #23 │ │ │ │ + rsbseq fp, r8, ip, ror pc │ │ │ │ andeq r2, r0, lr, lsl #27 │ │ │ │ muleq r2, lr, r3 │ │ │ │ - rsbseq fp, r8, r0, ror lr │ │ │ │ + rsbseq fp, r8, r0, asr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr lr, [pc, #936] @ 3b32b0 │ │ │ │ ldr ip, [pc, #936] @ 3b32b4 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -360772,30 +360772,30 @@ │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r2, [sp, #20] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str fp, [sp, #12] │ │ │ │ str sl, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #592] @ 3b32d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ cmp r8, #0 │ │ │ │ beq 3b2f68 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b310c │ │ │ │ ldr r3, [pc, #564] @ 3b32d4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -360815,21 +360815,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #464] @ 3b32d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 3b2c74 │ │ │ │ cmp r4, #0 │ │ │ │ bge 3b2f70 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -360861,23 +360861,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ strd r8, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 3b32e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b2f44 │ │ │ │ ldr r3, [pc, #268] @ 3b32e4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b312c │ │ │ │ ldr r3, [pc, #220] @ 3b32c8 │ │ │ │ @@ -360893,67 +360893,67 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #168] @ 3b32e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b312c │ │ │ │ ldr r0, [pc, #156] @ 3b32ec │ │ │ │ mov r2, r1 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b2f44 │ │ │ │ ldr r0, [pc, #132] @ 3b32f0 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r3, sl │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b3084 │ │ │ │ ldr r0, [pc, #96] @ 3b32f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b310c │ │ │ │ ldr r0, [pc, #84] @ 3b32f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b312c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addeq r7, pc, r4, lsl pc @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r7, pc, r0, lsl #30 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq r7, pc, r4, lsr #29 │ │ │ │ muleq r0, r0, r1 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq pc, r4, r8, asr r4 @ │ │ │ │ + rsbeq pc, r4, r8, lsr #9 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - strdeq pc, [r4], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq pc, r4, ip, asr #10 │ │ │ │ andeq r4, r0, r8, lsl #1 │ │ │ │ - rsbeq pc, r4, r0, lsl #5 │ │ │ │ + ldrdeq pc, [r4], #-32 @ 0xffffffe0 @ │ │ │ │ @ instruction: 0x000018b8 │ │ │ │ - rsbeq pc, r4, r8, lsr #8 │ │ │ │ - rsbeq pc, r4, r0, asr #4 │ │ │ │ - strdeq pc, [r4], #-36 @ 0xffffffdc @ │ │ │ │ - rsbeq pc, r4, r8, lsr #7 │ │ │ │ - rsbeq pc, r4, r0, lsl #8 │ │ │ │ + rsbeq pc, r4, r8, ror r4 @ │ │ │ │ + @ instruction: 0x0064f290 │ │ │ │ + rsbeq pc, r4, r4, asr #6 │ │ │ │ + strdeq pc, [r4], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq pc, r4, r0, asr r4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3936] @ 0xf60 │ │ │ │ mov fp, r2 │ │ │ │ ldr r2, [pc, #772] @ 3b361c │ │ │ │ mov sl, r3 │ │ │ │ @@ -361017,15 +361017,15 @@ │ │ │ │ ldr r3, [r3, #936] @ 0x3a8 │ │ │ │ add ip, sp, #72 @ 0x48 │ │ │ │ add r6, sp, #88 @ 0x58 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ adds r2, r5, r2 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #24] │ │ │ │ str sl, [sp, #8] │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ @@ -361035,15 +361035,15 @@ │ │ │ │ str r7, [sp, #20] │ │ │ │ ldm r6, {r0, r1} │ │ │ │ add sl, sl, r4 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldrb r1, [fp, #8] │ │ │ │ ldr lr, [sp, #40] @ 0x28 │ │ │ │ lsl ip, r1, #1 │ │ │ │ ldrh r3, [fp, ip] │ │ │ │ subs r0, r9, r4 │ │ │ │ add r3, r3, r4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ @@ -361094,15 +361094,15 @@ │ │ │ │ ldr r0, [pc, #260] @ 3b363c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ str sl, [sp, #4] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldrb r3, [fp, #8] │ │ │ │ add r2, sp, #96 @ 0x60 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ lsl r1, r3, #1 │ │ │ │ add r2, r0, r3, lsl #3 │ │ │ │ ldr r2, [r2, #4] │ │ │ │ @@ -361119,29 +361119,29 @@ │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ str r5, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ str r4, [sp, #24] │ │ │ │ str sl, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 3b3640 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldrb r3, [fp, #8] │ │ │ │ b 3b355c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #68] @ 3b3644 │ │ │ │ ldr r1, [pc, #68] @ 3b3648 │ │ │ │ ldr r0, [pc, #68] @ 3b364c │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -361154,19 +361154,19 @@ │ │ │ │ andeq r4, r0, r0 │ │ │ │ ldrdeq r7, [pc], r4 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq r7, pc, ip, ror #18 │ │ │ │ @ instruction: 0x00004eb0 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq pc, r4, r8, lsl r2 @ │ │ │ │ + rsbeq pc, r4, r8, ror #4 │ │ │ │ + rsbeq pc, r4, ip, asr r1 @ │ │ │ │ + @ instruction: 0x0078b298 │ │ │ │ + rsbeq lr, r4, ip, asr ip │ │ │ │ rsbeq pc, r4, ip, lsl #2 │ │ │ │ - rsbseq fp, r8, r8, asr #4 │ │ │ │ - rsbeq lr, r4, ip, lsl #24 │ │ │ │ - strheq pc, [r4], #-12 @ │ │ │ │ andeq r0, r0, r5, ror r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr lr, [pc, #716] @ 3b3938 │ │ │ │ ldr ip, [pc, #716] @ 3b393c │ │ │ │ @@ -361244,23 +361244,23 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str lr, [sp, #16] │ │ │ │ mov r1, lr │ │ │ │ str lr, [r0, #4] │ │ │ │ str lr, [r0, #8] │ │ │ │ str lr, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #424] @ 3b395c │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b3704 │ │ │ │ ldr r0, [pc, #396] @ 3b3960 │ │ │ │ ldr r0, [r3, r0] │ │ │ │ ldrh r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ beq 3b3704 │ │ │ │ ldr r0, [pc, #364] @ 3b3954 │ │ │ │ @@ -361276,15 +361276,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 3b3964 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3b37b4 │ │ │ │ ldr r0, [pc, #296] @ 3b3968 │ │ │ │ ldr r0, [r3, r0] │ │ │ │ ldrh r0, [r0] │ │ │ │ @@ -361303,42 +361303,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r4, r7} │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #188] @ 3b396c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b36c0 │ │ │ │ ldr r0, [pc, #176] @ 3b3970 │ │ │ │ ldr r3, [pc, #120] @ 3b393c │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r0, r3, r0 │ │ │ │ mov r3, #0 │ │ │ │ bne 3b3934 │ │ │ │ ldr r0, [pc, #144] @ 3b3974 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9a4324 │ │ │ │ + b 9a436c │ │ │ │ ldr r0, [pc, #128] @ 3b3978 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b36c0 │ │ │ │ ldr r0, [pc, #112] @ 3b397c │ │ │ │ ldr r3, [pc, #44] @ 3b393c │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -361354,24 +361354,24 @@ │ │ │ │ umulleq r7, pc, r0, r7 @ │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq r7, pc, r4, asr r7 @ │ │ │ │ addeq r7, pc, r0, lsl r7 @ │ │ │ │ andeq r2, r0, r8, ror r9 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq pc, r4, ip, ror r1 @ │ │ │ │ + rsbeq pc, r4, ip, asr #3 │ │ │ │ andeq r2, r0, r8, ror #4 │ │ │ │ - rsbeq pc, r4, r0, rrx │ │ │ │ + strheq pc, [r4], #-0 @ │ │ │ │ andeq r1, r0, r0, lsr #12 │ │ │ │ - rsbeq lr, r4, r0, lsl #30 │ │ │ │ + rsbeq lr, r4, r0, asr pc │ │ │ │ addeq r7, pc, ip, asr r5 @ │ │ │ │ - rsbeq pc, r4, r4 │ │ │ │ - rsbeq lr, r4, ip, lsr #30 │ │ │ │ + rsbeq pc, r4, r4, asr r0 @ │ │ │ │ + rsbeq lr, r4, ip, ror pc │ │ │ │ addeq r7, pc, r0, lsl r5 @ │ │ │ │ - rsbeq pc, r4, ip, asr #32 │ │ │ │ + @ instruction: 0x0064f09c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [r0, #16] │ │ │ │ mov r5, #0 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ @@ -361474,21 +361474,21 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #8] │ │ │ │ str r0, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #372] @ 3b3cc8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [r7] │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b3a90 │ │ │ │ ldr r3, [pc, #348] @ 3b3ccc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -361507,23 +361507,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ mov r2, #1 │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #240] @ 3b3cd0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b3a90 │ │ │ │ ldr r3, [pc, #228] @ 3b3cd4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r5 │ │ │ │ beq 3b3a44 │ │ │ │ ldr r3, [pc, #188] @ 3b3cc0 │ │ │ │ @@ -361539,56 +361539,56 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 3b3cd8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b3a44 │ │ │ │ ldr r4, [r4, #16] │ │ │ │ b 3b3b68 │ │ │ │ ldr r0, [pc, #108] @ 3b3cdc │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b3a90 │ │ │ │ ldr r0, [pc, #92] @ 3b3ce0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b3b58 │ │ │ │ ldr r0, [pc, #80] @ 3b3ce4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b3a44 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addeq r7, pc, r8, asr r4 @ │ │ │ │ addeq r7, pc, r0, ror #8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r7, pc, ip, lsr r4 @ │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ ldrdeq r7, [pc], r0 │ │ │ │ addeq r7, pc, r0, ror r3 @ │ │ │ │ @ instruction: 0x000026b0 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - strdeq lr, [r4], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq lr, r4, r0, asr #30 │ │ │ │ andeq r1, r0, r8, lsr r5 │ │ │ │ - rsbeq lr, r4, r4, lsl #30 │ │ │ │ + rsbeq lr, r4, r4, asr pc │ │ │ │ andeq r1, r0, r4, lsl #10 │ │ │ │ - rsbeq lr, r4, r0, ror #26 │ │ │ │ - rsbeq lr, r4, ip, lsr #29 │ │ │ │ - rsbeq lr, r4, r8, lsl lr │ │ │ │ - rsbeq lr, r4, r0, ror sp │ │ │ │ + strheq lr, [r4], #-208 @ 0xffffff30 @ │ │ │ │ + strdeq lr, [r4], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq lr, r4, r8, ror #28 │ │ │ │ + rsbeq lr, r4, r0, asr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr ip, [pc, #3432] @ 3b4a68 │ │ │ │ cmp r2, #0 │ │ │ │ ldr r2, [pc, #3428] @ 3b4a6c │ │ │ │ @@ -361749,22 +361749,22 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #52] @ 0x34 │ │ │ │ str r7, [sp, #56] @ 0x38 │ │ │ │ str r7, [sp, #60] @ 0x3c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2788] @ 3b4a88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b3e20 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #1 │ │ │ │ ldrbhi r7, [sp, #41] @ 0x29 │ │ │ │ lslhi r2, r7, #16 │ │ │ │ bhi 3b3e6c │ │ │ │ @@ -361811,23 +361811,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #4] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2544] @ 3b4a90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b3e20 │ │ │ │ ldr r3, [r5] │ │ │ │ mov r0, r6 │ │ │ │ orr r3, r3, #8 │ │ │ │ str r3, [r5] │ │ │ │ bl 3adb98 │ │ │ │ strh r0, [fp] │ │ │ │ @@ -361853,22 +361853,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2388] @ 3b4a98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b3e04 │ │ │ │ ldr r2, [sl] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3b45ac │ │ │ │ tst r3, #512 @ 0x200 │ │ │ │ bne 3b3ed8 │ │ │ │ b 3b3d80 │ │ │ │ @@ -361891,22 +361891,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2244] @ 3b4aa0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b3d80 │ │ │ │ mov r0, r6 │ │ │ │ bl 3ad88c │ │ │ │ cmp r0, #0 │ │ │ │ beq 3b3e2c │ │ │ │ ldr r3, [r4, #8] │ │ │ │ tst r3, #8192 @ 0x2000 │ │ │ │ @@ -361935,21 +361935,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2080] @ 3b4aa8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b3e2c │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b3d80 │ │ │ │ ldr r3, [pc, #2056] @ 3b4aac │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -361968,21 +361968,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1964] @ 3b4ab0 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r4, [r5] │ │ │ │ ldr r3, [sl] │ │ │ │ b 3b3d78 │ │ │ │ orr r4, r4, #48 @ 0x30 │ │ │ │ str r4, [r5] │ │ │ │ ldr r3, [sl] │ │ │ │ b 3b3d78 │ │ │ │ @@ -362011,15 +362011,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1800] @ 3b4ab8 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3b4304 │ │ │ │ ldr r3, [pc, #1792] @ 3b4abc │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -362038,22 +362038,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1688] @ 3b4ac0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b3e84 │ │ │ │ ldr r3, [pc, #1676] @ 3b4ac4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b3df4 │ │ │ │ ldr r3, [pc, #1588] @ 3b4a80 │ │ │ │ @@ -362075,27 +362075,27 @@ │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #52] @ 0x34 │ │ │ │ str r7, [sp, #56] @ 0x38 │ │ │ │ str r7, [sp, #60] @ 0x3c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1528] @ 3b4ac8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b3df4 │ │ │ │ ldr r2, [sl] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3b4768 │ │ │ │ ldr r3, [r4] │ │ │ │ mov r2, #0 │ │ │ │ ands r1, r3, #256 @ 0x100 │ │ │ │ @@ -362163,27 +362163,27 @@ │ │ │ │ beq 3b4984 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1208] @ 3b4ad0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [r4] │ │ │ │ b 3b3ed0 │ │ │ │ ldr r0, [pc, #1192] @ 3b4ad4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b3d80 │ │ │ │ tst r3, #512 @ 0x200 │ │ │ │ bne 3b3ed8 │ │ │ │ b 3b429c │ │ │ │ ldr r3, [pc, #1164] @ 3b4ad8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -362202,21 +362202,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1064] @ 3b4adc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b3fec │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ ldreq r3, [r4] │ │ │ │ beq 3b4558 │ │ │ │ ldr r3, [pc, #1036] @ 3b4ae0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ @@ -362235,31 +362235,31 @@ │ │ │ │ beq 3b4a34 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #940] @ 3b4ae4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b4528 │ │ │ │ ldr r0, [pc, #928] @ 3b4ae8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b3e84 │ │ │ │ ldr r0, [pc, #912] @ 3b4aec │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b3df4 │ │ │ │ ldr r2, [pc, #896] @ 3b4af0 │ │ │ │ ldr r2, [r8, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3b44e4 │ │ │ │ ldr r2, [pc, #764] @ 3b4a80 │ │ │ │ @@ -362275,21 +362275,21 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #796] @ 3b4af4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b44e4 │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3b48f4 │ │ │ │ mov r3, #0 │ │ │ │ b 3b4544 │ │ │ │ ldr r3, [sl] │ │ │ │ @@ -362312,21 +362312,21 @@ │ │ │ │ beq 3b4a54 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #656] @ 3b4afc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b4540 │ │ │ │ ldr r2, [pc, #592] @ 3b4acc │ │ │ │ ldr r2, [r8, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3b48ec │ │ │ │ ldr r2, [pc, #496] @ 3b4a80 │ │ │ │ @@ -362341,21 +362341,21 @@ │ │ │ │ beq 3b4a24 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #544] @ 3b4b00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b4528 │ │ │ │ ldr r3, [r4] │ │ │ │ tst r3, #512 @ 0x200 │ │ │ │ bne 3b4534 │ │ │ │ ldr r3, [pc, #432] @ 3b4aac │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -362374,138 +362374,138 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #416] @ 3b4b04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [sl] │ │ │ │ b 3b4544 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #396] @ 3b4b08 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b3e04 │ │ │ │ ldr r0, [pc, #384] @ 3b4b0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [r4] │ │ │ │ b 3b3ed0 │ │ │ │ ldr r0, [pc, #368] @ 3b4b10 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r4, [r5] │ │ │ │ b 3b3ef0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #348] @ 3b4b14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b3e20 │ │ │ │ ldr r0, [pc, #336] @ 3b4b18 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b3e20 │ │ │ │ ldr r0, [pc, #316] @ 3b4b1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b3fec │ │ │ │ ldr r0, [pc, #304] @ 3b4b20 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r4, [r5] │ │ │ │ ldr r3, [sl] │ │ │ │ b 3b3d78 │ │ │ │ ldr r0, [pc, #284] @ 3b4b24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b44e4 │ │ │ │ ldr r0, [pc, #272] @ 3b4b28 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b3e2c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #256] @ 3b4b2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b4528 │ │ │ │ ldr r0, [pc, #244] @ 3b4b30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b4528 │ │ │ │ ldr r0, [pc, #232] @ 3b4b34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b4540 │ │ │ │ ldr r0, [pc, #220] @ 3b4b38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [sl] │ │ │ │ b 3b4544 │ │ │ │ addeq r7, pc, r8, lsl r1 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ ldrdeq r7, [pc], r8 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ umulleq r7, pc, r4, r0 @ │ │ │ │ andeq r3, r0, r8, ror sp │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq lr, r4, r8, lsr #26 │ │ │ │ + rsbeq lr, r4, r8, ror sp │ │ │ │ muleq r0, r0, r5 │ │ │ │ - strheq lr, [r4], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq lr, r4, r0, lsl #24 │ │ │ │ andeq r3, r0, ip, ror pc │ │ │ │ - rsbeq lr, r4, r8, lsr #21 │ │ │ │ + strdeq lr, [r4], #-168 @ 0xffffff58 @ │ │ │ │ andeq r1, r0, r0, lsr #7 │ │ │ │ - rsbeq pc, r4, r0, lsr #1 │ │ │ │ + strdeq pc, [r4], #-0 @ │ │ │ │ andeq r5, r0, r4, lsl r1 │ │ │ │ - strheq lr, [r4], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq lr, r4, r0, lsl #22 │ │ │ │ andeq r0, r0, r0, ror #31 │ │ │ │ - rsbeq lr, r4, ip, asr #28 │ │ │ │ + @ instruction: 0x0064ee9c │ │ │ │ andeq r3, r0, r4, ror #12 │ │ │ │ - rsbeq lr, r4, r8, lsl fp │ │ │ │ + rsbeq lr, r4, r8, ror #22 │ │ │ │ muleq r0, r8, r4 │ │ │ │ - rsbeq lr, r4, ip, lsr #20 │ │ │ │ + rsbeq lr, r4, ip, ror sl │ │ │ │ andeq r2, r0, r4, asr #23 │ │ │ │ - rsbeq lr, r4, r0, lsl #13 │ │ │ │ + ldrdeq lr, [r4], #-96 @ 0xffffffa0 @ │ │ │ │ andeq r3, r0, r4, lsl r5 │ │ │ │ - strheq lr, [r4], #-168 @ 0xffffff58 @ │ │ │ │ - @ instruction: 0x0064ec90 │ │ │ │ + rsbeq lr, r4, r8, lsl #22 │ │ │ │ + rsbeq lr, r4, r0, ror #25 │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ - strdeq lr, [r4], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq lr, r4, r0, asr #14 │ │ │ │ andeq r1, r0, r8, lsr r2 │ │ │ │ - strdeq lr, [r4], #-132 @ 0xffffff7c @ │ │ │ │ - rsbeq lr, r4, r8, asr #14 │ │ │ │ - rsbeq lr, r4, r4, asr #8 │ │ │ │ + rsbeq lr, r4, r4, asr #18 │ │ │ │ + @ instruction: 0x0064e798 │ │ │ │ + @ instruction: 0x0064e494 │ │ │ │ andeq r5, r0, r8, asr #1 │ │ │ │ - @ instruction: 0x0064e79c │ │ │ │ - andeq r4, r0, r0, ror #26 │ │ │ │ - rsbeq lr, r4, ip, ror #18 │ │ │ │ - strdeq lr, [r4], #-112 @ 0xffffff90 @ │ │ │ │ rsbeq lr, r4, ip, ror #15 │ │ │ │ - rsbeq lr, r4, r8, lsr #5 │ │ │ │ - rsbeq lr, r4, ip, lsl #15 │ │ │ │ - strdeq lr, [r4], #-124 @ 0xffffff84 @ │ │ │ │ - rsbeq lr, r4, r0, asr r3 │ │ │ │ - rsbeq lr, r4, r4, asr #5 │ │ │ │ - rsbeq lr, r4, r4, lsr #8 │ │ │ │ - rsbeq lr, r4, r4, lsr r5 │ │ │ │ - ldrdeq lr, [r4], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbeq lr, r4, ip, asr r3 │ │ │ │ - rsbeq lr, r4, ip, ror #13 │ │ │ │ - rsbeq lr, r4, r8, asr #12 │ │ │ │ - rsbeq lr, r4, r0, asr r7 │ │ │ │ - ldrdeq lr, [r4], #-116 @ 0xffffff8c @ │ │ │ │ + andeq r4, r0, r0, ror #26 │ │ │ │ + strheq lr, [r4], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq lr, r4, r0, asr #16 │ │ │ │ + rsbeq lr, r4, ip, lsr r8 │ │ │ │ + strdeq lr, [r4], #-40 @ 0xffffffd8 @ │ │ │ │ + ldrdeq lr, [r4], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq lr, r4, ip, asr #16 │ │ │ │ + rsbeq lr, r4, r0, lsr #7 │ │ │ │ + rsbeq lr, r4, r4, lsl r3 │ │ │ │ + rsbeq lr, r4, r4, ror r4 │ │ │ │ + rsbeq lr, r4, r4, lsl #11 │ │ │ │ + rsbeq lr, r4, r0, lsr #12 │ │ │ │ + rsbeq lr, r4, ip, lsr #7 │ │ │ │ + rsbeq lr, r4, ip, lsr r7 │ │ │ │ + @ instruction: 0x0064e698 │ │ │ │ + rsbeq lr, r4, r0, lsr #15 │ │ │ │ + rsbeq lr, r4, r4, lsr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #836] @ 3b4e98 │ │ │ │ ldr r3, [pc, #836] @ 3b4e9c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -362595,25 +362595,25 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ str r8, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #468] @ 3b4ebc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [r4, r5, lsl #2] │ │ │ │ and r9, r9, r3 │ │ │ │ ldr r3, [r7] │ │ │ │ str r9, [r4, r5, lsl #2] │ │ │ │ ldr r8, [r4, #192] @ 0xc0 │ │ │ │ ldr r9, [r4, #208] @ 0xd0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -362644,42 +362644,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r5, r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 3b4ec4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [r4, #208] @ 0xd0 │ │ │ │ ldr r2, [r4, #192] @ 0xc0 │ │ │ │ and r5, r3, r2 │ │ │ │ b 3b4bb0 │ │ │ │ ldr r0, [pc, #268] @ 3b4ec8 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [r4, #208] @ 0xd0 │ │ │ │ ldr r2, [r4, #192] @ 0xc0 │ │ │ │ and r5, r3, r2 │ │ │ │ b 3b4bb0 │ │ │ │ ldr r0, [pc, #232] @ 3b4ecc │ │ │ │ mov r3, r2 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [r4, r5, lsl #2] │ │ │ │ and r9, r9, r3 │ │ │ │ ldr r3, [r7] │ │ │ │ b 3b4cf8 │ │ │ │ ldr r3, [pc, #196] @ 3b4ed0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -362698,46 +362698,46 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r5, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3b4ed4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b4c28 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #76] @ 3b4ed8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b4c28 │ │ │ │ addeq r6, pc, r8, asr #5 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r6, pc, r8, lsr #5 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq r6, pc, ip, asr r2 @ │ │ │ │ addeq r6, pc, ip, ror #3 │ │ │ │ andeq r3, r0, r8, ror r2 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq lr, r4, r0, lsl r6 │ │ │ │ + rsbeq lr, r4, r0, ror #12 │ │ │ │ strdeq r4, [r0], -r4 @ │ │ │ │ - rsbeq lr, r4, ip, ror #11 │ │ │ │ - rsbeq lr, r4, ip, lsl r6 │ │ │ │ - rsbeq lr, r4, r8, asr r5 │ │ │ │ + rsbeq lr, r4, ip, lsr r6 │ │ │ │ + rsbeq lr, r4, ip, ror #12 │ │ │ │ + rsbeq lr, r4, r8, lsr #11 │ │ │ │ andeq r1, r0, r8, lsr r5 │ │ │ │ - rsbeq sp, r4, ip, ror #24 │ │ │ │ - @ instruction: 0x0064dc90 │ │ │ │ + strheq sp, [r4], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq sp, r4, r0, ror #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #1072] @ 3b5324 │ │ │ │ ldr r3, [pc, #1072] @ 3b5328 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -362849,21 +362849,21 @@ │ │ │ │ beq 3b52dc │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #628] @ 3b5344 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b5008 │ │ │ │ ldr r3, [pc, #616] @ 3b5348 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b4fe0 │ │ │ │ ldr r3, [pc, #584] @ 3b533c │ │ │ │ @@ -362880,21 +362880,21 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #512] @ 3b534c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b4fe0 │ │ │ │ ldr r3, [pc, #500] @ 3b5350 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b504c │ │ │ │ ldr r3, [pc, #460] @ 3b533c │ │ │ │ @@ -362910,21 +362910,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #400] @ 3b5354 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b504c │ │ │ │ ldr r3, [pc, #388] @ 3b5358 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b5030 │ │ │ │ ldr r3, [pc, #340] @ 3b533c │ │ │ │ @@ -362940,21 +362940,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #288] @ 3b535c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b5030 │ │ │ │ ldr r3, [pc, #276] @ 3b5360 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b4fb8 │ │ │ │ ldr r3, [pc, #220] @ 3b533c │ │ │ │ @@ -362971,69 +362971,69 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ str r2, [sp, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #160] @ 3b5364 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b4fb8 │ │ │ │ ldr r0, [pc, #148] @ 3b5368 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b4fe0 │ │ │ │ ldr r0, [pc, #136] @ 3b536c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b5008 │ │ │ │ ldr r0, [pc, #124] @ 3b5370 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b4fb8 │ │ │ │ ldr r0, [pc, #108] @ 3b5374 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b504c │ │ │ │ ldr r0, [pc, #96] @ 3b5378 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b5030 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addeq r5, pc, r8, lsr #30 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r5, pc, r0, lsl pc @ │ │ │ │ addeq r5, pc, ip, asr #29 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r1, r0, r0, ror r3 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq lr, r4, ip, asr r3 │ │ │ │ + rsbeq lr, r4, ip, lsr #7 │ │ │ │ andeq r1, r0, r8, asr fp │ │ │ │ - rsbeq lr, r4, r8, ror r3 │ │ │ │ + rsbeq lr, r4, r8, asr #7 │ │ │ │ andeq r2, r0, r8, lsl r4 │ │ │ │ - rsbeq lr, r4, ip, lsr r4 │ │ │ │ + rsbeq lr, r4, ip, lsl #9 │ │ │ │ andeq r2, r0, r8, lsl pc │ │ │ │ - rsbeq lr, r4, ip, lsr r3 │ │ │ │ + rsbeq lr, r4, ip, lsl #7 │ │ │ │ andeq r1, r0, ip, lsr #16 │ │ │ │ - rsbeq lr, r4, r0, asr #7 │ │ │ │ - rsbeq lr, r4, r0, asr r2 │ │ │ │ - @ instruction: 0x0064e19c │ │ │ │ - strdeq lr, [r4], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbeq lr, r4, r0, asr #6 │ │ │ │ - rsbeq lr, r4, ip, lsr #5 │ │ │ │ + rsbeq lr, r4, r0, lsl r4 │ │ │ │ + rsbeq lr, r4, r0, lsr #5 │ │ │ │ + rsbeq lr, r4, ip, ror #3 │ │ │ │ + rsbeq lr, r4, r8, asr #8 │ │ │ │ + @ instruction: 0x0064e390 │ │ │ │ + strdeq lr, [r4], #-44 @ 0xffffffd4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr lr, [pc, #268] @ 3b54a0 │ │ │ │ ldr ip, [pc, #268] @ 3b54a4 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -363084,39 +363084,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3b54c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b53d0 │ │ │ │ ldr r0, [pc, #52] @ 3b54c4 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b53d0 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addeq r5, pc, r8, lsl #21 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r5, pc, r8, ror #20 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq r5, pc, r4, asr #20 │ │ │ │ @ instruction: 0x00004fb4 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - ldrdeq lr, [r4], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbeq lr, r4, r0, lsl r3 │ │ │ │ + rsbeq lr, r4, r0, lsr #6 │ │ │ │ + rsbeq lr, r4, r0, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #316] @ 3b561c │ │ │ │ ldr r3, [r0, #192] @ 0xc0 │ │ │ │ mov r4, r2 │ │ │ │ @@ -363181,37 +363181,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 3b563c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b557c │ │ │ │ ldr r0, [pc, #48] @ 3b5640 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b557c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addeq r5, pc, r4, lsr r9 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r5, pc, r0, lsr #18 │ │ │ │ addeq r5, pc, r0, lsl #18 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r2, r0, r8, lsl r4 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq lr, r4, r0 │ │ │ │ - rsbeq lr, r4, r8, lsr r0 │ │ │ │ + rsbeq lr, r4, r0, asr r0 │ │ │ │ + rsbeq lr, r4, r8, lsl #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr ip, [pc, #1668] @ 3b5ce0 │ │ │ │ ldr r3, [pc, #1668] @ 3b5ce4 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -363317,19 +363317,19 @@ │ │ │ │ bne 3b5b68 │ │ │ │ add r9, r9, r7 │ │ │ │ add r9, r4, r9, lsl #2 │ │ │ │ add r9, r9, #131072 @ 0x20000 │ │ │ │ ldr r3, [r9, #800] @ 0x320 │ │ │ │ mov r0, #1 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 9b5824 │ │ │ │ + bl 9b586c │ │ │ │ adds r2, fp, r0 │ │ │ │ adc r3, sl, r1 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 9b56f0 │ │ │ │ + bl 9b5738 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r9, #804] @ 0x324 │ │ │ │ b 3b5758 │ │ │ │ ldr r7, [r4, #224] @ 0xe0 │ │ │ │ cmp r3, #0 │ │ │ │ mov r3, r7 │ │ │ │ bne 3b5a18 │ │ │ │ @@ -363361,23 +363361,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1064] @ 3b5d00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [r4, #220] @ 0xdc │ │ │ │ ldr r1, [r4, #192] @ 0xc0 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ b 3b56c8 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r8 │ │ │ │ @@ -363408,22 +363408,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r5, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #888] @ 3b5d08 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b5774 │ │ │ │ ldr r0, [pc, #876] @ 3b5d0c │ │ │ │ ldr r0, [r6, r0] │ │ │ │ ldrh r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ beq 3b584c │ │ │ │ ldr r0, [pc, #836] @ 3b5cf8 │ │ │ │ @@ -363439,22 +363439,22 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r5, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #772] @ 3b5d10 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b5774 │ │ │ │ ldr r7, [r4, #224] @ 0xe0 │ │ │ │ ldr r3, [pc, #756] @ 3b5d14 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b5ac0 │ │ │ │ @@ -363471,41 +363471,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r7, [sp] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #648] @ 3b5d18 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r7, [r4, #224] @ 0xe0 │ │ │ │ ldr r3, [r8] │ │ │ │ bic r7, r7, r5 │ │ │ │ str r7, [r4, #224] @ 0xe0 │ │ │ │ b 3b5784 │ │ │ │ ldr r0, [pc, #620] @ 3b5d1c │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r7, [r4, #224] @ 0xe0 │ │ │ │ ldr r3, [r8] │ │ │ │ b 3b5a9c │ │ │ │ ldr r0, [pc, #592] @ 3b5d20 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [r4, #220] @ 0xdc │ │ │ │ ldr r1, [r4, #192] @ 0xc0 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ b 3b56c8 │ │ │ │ ldr r3, [pc, #560] @ 3b5d24 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -363524,22 +363524,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #456] @ 3b5d28 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b5764 │ │ │ │ ldr r3, [pc, #444] @ 3b5d2c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b57f0 │ │ │ │ ldr r3, [pc, #372] @ 3b5cf8 │ │ │ │ @@ -363556,25 +363556,25 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp, #8] │ │ │ │ str sl, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #324] @ 3b5d30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b57f0 │ │ │ │ ldr r2, [pc, #312] @ 3b5d34 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3b584c │ │ │ │ ldr r2, [pc, #232] @ 3b5cf8 │ │ │ │ @@ -363592,77 +363592,77 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #200] @ 3b5d38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b5774 │ │ │ │ ldr r0, [pc, #188] @ 3b5d3c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b5774 │ │ │ │ ldr r0, [pc, #176] @ 3b5d40 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b5774 │ │ │ │ ldr r0, [pc, #164] @ 3b5d44 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b5764 │ │ │ │ ldr r0, [pc, #148] @ 3b5d48 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, fp │ │ │ │ mov r3, sl │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b57f0 │ │ │ │ ldr r0, [pc, #124] @ 3b5d4c │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b5774 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addeq r5, pc, r0, asr #15 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r5, pc, r0, lsr #15 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq r5, pc, ip, lsr #14 │ │ │ │ andeq r3, r0, r0, lsr #2 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - @ instruction: 0x0064e190 │ │ │ │ + rsbeq lr, r4, r0, ror #3 │ │ │ │ andeq r2, r0, r8, ror #4 │ │ │ │ - rsbeq ip, r4, r4, lsl #30 │ │ │ │ + rsbeq ip, r4, r4, asr pc │ │ │ │ andeq r2, r0, r8, ror r9 │ │ │ │ - rsbeq ip, r4, r4, lsr #30 │ │ │ │ + rsbeq ip, r4, r4, ror pc │ │ │ │ andeq r2, r0, r8, lsr #25 │ │ │ │ - rsbeq sp, r4, ip, lsr #30 │ │ │ │ - rsbeq sp, r4, r4, ror #30 │ │ │ │ - strdeq sp, [r4], #-244 @ 0xffffff0c @ │ │ │ │ + rsbeq sp, r4, ip, ror pc │ │ │ │ + strheq sp, [r4], #-244 @ 0xffffff0c @ │ │ │ │ + rsbeq lr, r4, r4, asr #32 │ │ │ │ andeq r1, r0, r0, asr #2 │ │ │ │ - rsbeq sp, r4, r0, ror #27 │ │ │ │ + rsbeq sp, r4, r0, lsr lr │ │ │ │ andeq r2, r0, ip, lsl #20 │ │ │ │ - rsbeq sp, r4, r4, lsr #25 │ │ │ │ + strdeq sp, [r4], #-196 @ 0xffffff3c @ │ │ │ │ andeq r4, r0, r8, ror #5 │ │ │ │ - rsbeq sp, r4, ip, ror fp │ │ │ │ - rsbeq ip, r4, r8, ror #24 │ │ │ │ - rsbeq ip, r4, ip, ror #25 │ │ │ │ - rsbeq sp, r4, r0, ror #25 │ │ │ │ - rsbeq sp, r4, r8, lsr ip │ │ │ │ - rsbeq sp, r4, r0, ror fp │ │ │ │ + rsbeq sp, r4, ip, asr #23 │ │ │ │ + strheq ip, [r4], #-200 @ 0xffffff38 @ │ │ │ │ + rsbeq ip, r4, ip, lsr sp │ │ │ │ + rsbeq sp, r4, r0, lsr sp │ │ │ │ + rsbeq sp, r4, r8, lsl #25 │ │ │ │ + rsbeq sp, r4, r0, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #2184] @ 3b65f4 │ │ │ │ ldr r3, [pc, #2184] @ 3b65f8 │ │ │ │ @@ -363799,19 +363799,19 @@ │ │ │ │ ldr r1, [fp] │ │ │ │ cmp r1, #0 │ │ │ │ ldr r1, [sl, #792] @ 0x318 │ │ │ │ umull r7, r8, r3, r1 │ │ │ │ bne 3b64c4 │ │ │ │ mov r0, #1 │ │ │ │ ldr r6, [sl, #780] @ 0x30c │ │ │ │ - bl 9b5824 │ │ │ │ + bl 9b586c │ │ │ │ adds r2, r7, r0 │ │ │ │ adc r3, r8, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9b56f0 │ │ │ │ + bl 9b5738 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sl, #784] @ 0x310 │ │ │ │ b 3b5e90 │ │ │ │ ldr r2, [r4, #228] @ 0xe4 │ │ │ │ mov r1, #4194304 @ 0x400000 │ │ │ │ lsr r2, r2, #8 │ │ │ │ mov r0, r4 │ │ │ │ @@ -363855,22 +363855,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r8, [sp] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1428] @ 3b6620 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r8, [r4, #192] @ 0xc0 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [r4, #208] @ 0xd0 │ │ │ │ str r8, [r4, #200] @ 0xc8 │ │ │ │ and r5, r3, r8 │ │ │ │ bne 3b60bc │ │ │ │ @@ -363897,24 +363897,24 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [sp, #8] │ │ │ │ stm sp, {r5, r8} │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1260] @ 3b6628 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r5, [r4, #208] @ 0xd0 │ │ │ │ ldr r3, [r4, #192] @ 0xc0 │ │ │ │ and r5, r5, r3 │ │ │ │ b 3b5e60 │ │ │ │ ldr r0, [pc, #1236] @ 3b662c │ │ │ │ ldr r0, [r9, r0] │ │ │ │ ldrh r0, [r0] │ │ │ │ @@ -363937,27 +363937,27 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r3, [sp, #8] │ │ │ │ lsl r3, r5, #2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1096] @ 3b6630 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [r4, r5, lsl #2] │ │ │ │ ldr r1, [fp] │ │ │ │ orr r3, r8, r3 │ │ │ │ b 3b5dcc │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b5e00 │ │ │ │ @@ -363981,22 +363981,22 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #948] @ 3b6638 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b5e00 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3b635c │ │ │ │ add r4, r4, #16384 @ 0x4000 │ │ │ │ ldr r3, [r4, #256] @ 0x100 │ │ │ │ ldr r2, [pc, #920] @ 3b663c │ │ │ │ cmn r3, #1 │ │ │ │ @@ -364033,22 +364033,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #752] @ 3b6644 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b5eac │ │ │ │ ldr r3, [pc, #740] @ 3b6648 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b6294 │ │ │ │ ldr r3, [pc, #672] @ 3b6618 │ │ │ │ @@ -364065,23 +364065,23 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [sp, #32] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, r3 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ mov r2, #1 │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #628] @ 3b664c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b6294 │ │ │ │ ldr r2, [pc, #616] @ 3b6650 │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3b6010 │ │ │ │ ldr r2, [pc, #540] @ 3b6618 │ │ │ │ @@ -364097,45 +364097,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #512] @ 3b6654 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [r4, #192] @ 0xc0 │ │ │ │ ldr r1, [fp] │ │ │ │ b 3b5de8 │ │ │ │ ldr r0, [pc, #492] @ 3b6658 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r8, [r4, #192] @ 0xc0 │ │ │ │ ldr r3, [fp] │ │ │ │ b 3b6098 │ │ │ │ ldr r0, [pc, #468] @ 3b665c │ │ │ │ lsl r1, r5, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [r4, r5, lsl #2] │ │ │ │ ldr r1, [fp] │ │ │ │ orr r3, r8, r3 │ │ │ │ b 3b5dcc │ │ │ │ ldr r0, [pc, #440] @ 3b6660 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r5, [r4, #192] @ 0xc0 │ │ │ │ ldr r3, [r4, #208] @ 0xd0 │ │ │ │ and r5, r5, r3 │ │ │ │ b 3b5e60 │ │ │ │ ldr r3, [pc, #408] @ 3b6664 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -364156,39 +364156,39 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r6, [sp, #24] │ │ │ │ str r6, [sp, #28] │ │ │ │ str r6, [sp, #32] │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #284] @ 3b6668 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b5f88 │ │ │ │ ldr r0, [pc, #272] @ 3b666c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [r4, #192] @ 0xc0 │ │ │ │ ldr r1, [fp] │ │ │ │ b 3b5de8 │ │ │ │ ldr r0, [pc, #248] @ 3b6670 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r8 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b5f88 │ │ │ │ ldr r2, [pc, #224] @ 3b6674 │ │ │ │ ldr r3, [pc, #96] @ 3b65f8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -364196,62 +364196,62 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3b65f0 │ │ │ │ ldr r0, [pc, #192] @ 3b6678 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a4324 │ │ │ │ + b 9a436c │ │ │ │ ldr r0, [pc, #172] @ 3b667c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b6294 │ │ │ │ ldr r0, [pc, #156] @ 3b6680 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b5eac │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ strheq r5, [pc], r0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r5, pc, ip, ror r0 @ │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r0, r7, r4, asr #4 │ │ │ │ addeq r5, pc, r4, lsl r0 @ │ │ │ │ addeq r4, pc, r8, ror #30 │ │ │ │ ldrdeq r4, [pc], ip │ │ │ │ andeq r3, r0, r8, lsr #24 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - @ instruction: 0x0064db90 │ │ │ │ + rsbeq sp, r4, r0, ror #23 │ │ │ │ strdeq r4, [r0], -r4 @ │ │ │ │ - rsbeq sp, r4, r0, asr r2 │ │ │ │ + rsbeq sp, r4, r0, lsr #5 │ │ │ │ andeq r2, r0, r8, lsr r2 │ │ │ │ - rsbeq sp, r4, r0, lsr r9 │ │ │ │ + rsbeq sp, r4, r0, lsl #19 │ │ │ │ andeq r4, r0, r8, ror #5 │ │ │ │ - rsbeq sp, r4, r8, ror #10 │ │ │ │ + strheq sp, [r4], #-88 @ 0xffffffa8 @ │ │ │ │ addeq r4, pc, ip, ror #22 │ │ │ │ andeq r2, r0, r0, asr #25 │ │ │ │ - rsbeq sp, r4, ip, asr #18 │ │ │ │ + @ instruction: 0x0064d99c │ │ │ │ andeq r1, r0, r8, lsr r5 │ │ │ │ - rsbeq ip, r4, ip, lsl #14 │ │ │ │ + rsbeq ip, r4, ip, asr r7 │ │ │ │ andeq r3, r0, r4, ror #11 │ │ │ │ - rsbeq sp, r4, r0, asr r7 │ │ │ │ - strdeq sp, [r4], #-116 @ 0xffffff8c @ │ │ │ │ - ldrdeq sp, [r4], #-104 @ 0xffffff98 @ │ │ │ │ - rsbeq ip, r4, r4, lsr pc │ │ │ │ + rsbeq sp, r4, r0, lsr #15 │ │ │ │ + rsbeq sp, r4, r4, asr #16 │ │ │ │ + rsbeq sp, r4, r8, lsr #14 │ │ │ │ + rsbeq ip, r4, r4, lsl #31 │ │ │ │ andeq r2, r0, ip, lsl #20 │ │ │ │ - rsbeq sp, r4, r4, asr #6 │ │ │ │ - rsbeq sp, r4, r8, lsl #13 │ │ │ │ - rsbeq sp, r4, r4, ror r3 │ │ │ │ + @ instruction: 0x0064d394 │ │ │ │ + ldrdeq sp, [r4], #-104 @ 0xffffff98 @ │ │ │ │ + rsbeq sp, r4, r4, asr #7 │ │ │ │ addeq r4, pc, r8, lsl #17 │ │ │ │ - rsbeq sp, r4, r8, lsl #5 │ │ │ │ - rsbeq ip, r4, ip, asr #10 │ │ │ │ - rsbeq sp, r4, ip, ror #13 │ │ │ │ + ldrdeq sp, [r4], #-40 @ 0xffffffd8 @ │ │ │ │ + @ instruction: 0x0064c59c │ │ │ │ + rsbeq sp, r4, ip, lsr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r7, [pc, #596] @ 3b68f0 │ │ │ │ mov r4, r2 │ │ │ │ tst r2, #32505856 @ 0x1f00000 │ │ │ │ @@ -364309,15 +364309,15 @@ │ │ │ │ add r4, r4, #20 │ │ │ │ cmp r4, r5 │ │ │ │ beq 3b66ec │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b676c │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 9b52d8 │ │ │ │ + bl 9b5320 │ │ │ │ mov r0, r4 │ │ │ │ bl 3b2034 │ │ │ │ b 3b676c │ │ │ │ add r3, r0, #131072 @ 0x20000 │ │ │ │ ldr r0, [r3, #936] @ 0x3a8 │ │ │ │ bl 417588 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -364335,15 +364335,15 @@ │ │ │ │ ldrh r2, [r6, #230] @ 0xe6 │ │ │ │ mov r1, #16777216 @ 0x1000000 │ │ │ │ mov r0, r6 │ │ │ │ bl 3b3654 │ │ │ │ b 3b66e0 │ │ │ │ mov r4, r5 │ │ │ │ ldr r0, [r4, #780]! @ 0x30c │ │ │ │ - bl 9b52d8 │ │ │ │ + bl 9b5320 │ │ │ │ mov r0, r4 │ │ │ │ bl 3b3984 │ │ │ │ b 3b6758 │ │ │ │ ldr r2, [r6, #228] @ 0xe4 │ │ │ │ mov r1, #8388608 @ 0x800000 │ │ │ │ lsr r2, r2, #12 │ │ │ │ mov r0, r6 │ │ │ │ @@ -364384,40 +364384,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3b6914 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b6748 │ │ │ │ ldr r0, [pc, #56] @ 3b6918 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b6748 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r8, [r7, #39]! @ 0x27 │ │ │ │ addeq r4, pc, r0, ror r7 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r4, pc, r0, ror #14 │ │ │ │ addeq r4, pc, r8, lsr #14 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq sp, r4, ip, lsr #8 │ │ │ │ - @ instruction: 0x0064d494 │ │ │ │ + rsbeq sp, r4, ip, ror r4 │ │ │ │ + rsbeq sp, r4, r4, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr lr, [pc, #472] @ 3b6b0c │ │ │ │ ldr ip, [pc, #472] @ 3b6b10 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -364466,42 +364466,42 @@ │ │ │ │ orr r2, r6, r8 │ │ │ │ mov r1, #48 @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 3b5d50 │ │ │ │ ldr r0, [r4, #680] @ 0x2a8 │ │ │ │ - bl 9b52d8 │ │ │ │ + bl 9b5320 │ │ │ │ ldrb r3, [r4, #704] @ 0x2c0 │ │ │ │ strb r7, [r4, #684] @ 0x2ac │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b6998 │ │ │ │ ldr r0, [r4, #700] @ 0x2bc │ │ │ │ - bl 9b52d8 │ │ │ │ + bl 9b5320 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #704] @ 0x2c0 │ │ │ │ ldrb r3, [r4, #724] @ 0x2d4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b69a4 │ │ │ │ ldr r0, [r4, #720] @ 0x2d0 │ │ │ │ - bl 9b52d8 │ │ │ │ + bl 9b5320 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #724] @ 0x2d4 │ │ │ │ ldrb r3, [r4, #764] @ 0x2fc │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b69b0 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ - bl 9b52d8 │ │ │ │ + bl 9b5320 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #764] @ 0x2fc │ │ │ │ ldrb r3, [r4, #744] @ 0x2e8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b69bc │ │ │ │ ldr r0, [r4, #740] @ 0x2e4 │ │ │ │ - bl 9b52d8 │ │ │ │ + bl 9b5320 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #744] @ 0x2e8 │ │ │ │ b 3b69bc │ │ │ │ ldr r3, [pc, #160] @ 3b6b20 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -364519,39 +364519,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3b6b2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b6970 │ │ │ │ ldr r0, [pc, #52] @ 3b6b30 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b6970 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addeq r4, pc, r8, ror #9 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r4, pc, r8, asr #9 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq r4, pc, r8, asr r4 @ │ │ │ │ andeq r4, r0, r8, asr #3 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - strdeq sp, [r4], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbeq sp, r4, r0, lsr #6 │ │ │ │ + rsbeq sp, r4, ip, asr #6 │ │ │ │ + rsbeq sp, r4, r0, ror r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #656] @ 3b6ddc │ │ │ │ ldr r2, [pc, #656] @ 3b6de0 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -364601,42 +364601,42 @@ │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #48 @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 3b5d50 │ │ │ │ ldr r0, [r4, #680] @ 0x2a8 │ │ │ │ - bl 9b52d8 │ │ │ │ + bl 9b5320 │ │ │ │ ldrb r3, [r4, #704] @ 0x2c0 │ │ │ │ strb r6, [r4, #684] @ 0x2ac │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b6bb4 │ │ │ │ ldr r0, [r4, #700] @ 0x2bc │ │ │ │ - bl 9b52d8 │ │ │ │ + bl 9b5320 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #704] @ 0x2c0 │ │ │ │ ldrb r3, [r4, #724] @ 0x2d4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b6bc0 │ │ │ │ ldr r0, [r4, #720] @ 0x2d0 │ │ │ │ - bl 9b52d8 │ │ │ │ + bl 9b5320 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #724] @ 0x2d4 │ │ │ │ ldrb r3, [r4, #764] @ 0x2fc │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b6bcc │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ - bl 9b52d8 │ │ │ │ + bl 9b5320 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #764] @ 0x2fc │ │ │ │ ldrb r3, [r4, #744] @ 0x2e8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b6bd8 │ │ │ │ ldr r0, [r4, #740] @ 0x2e4 │ │ │ │ - bl 9b52d8 │ │ │ │ + bl 9b5320 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #744] @ 0x2e8 │ │ │ │ b 3b6bd8 │ │ │ │ ldr r3, [pc, #340] @ 3b6df0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -364656,22 +364656,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #236] @ 3b6dfc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r2, [r5] │ │ │ │ mov r3, #0 │ │ │ │ cmp r2, r3 │ │ │ │ ldr r5, [r4, #16] │ │ │ │ strb r3, [r4, #4] │ │ │ │ bne 3b6d38 │ │ │ │ b 3b6b8c │ │ │ │ @@ -364695,46 +364695,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3b6e04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b6b8c │ │ │ │ ldr r0, [pc, #80] @ 3b6e08 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b6b8c │ │ │ │ ldr r0, [pc, #68] @ 3b6e0c │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r2, [r5] │ │ │ │ b 3b6d18 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r4, [pc], r0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x008f42b0 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq r4, pc, ip, lsr r2 @ │ │ │ │ ldrdeq r3, [r0], -r4 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq sp, r4, ip, lsr r1 │ │ │ │ + rsbeq sp, r4, ip, lsl #3 │ │ │ │ andeq r2, r0, r8, lsr r8 │ │ │ │ - rsbeq sp, r4, r0, asr #2 │ │ │ │ - rsbeq sp, r4, ip, ror r1 │ │ │ │ - ldrdeq sp, [r4], #-4 @ │ │ │ │ + @ instruction: 0x0064d190 │ │ │ │ + rsbeq sp, r4, ip, asr #3 │ │ │ │ + rsbeq sp, r4, r4, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #852] @ 3b717c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #848] @ 3b7180 │ │ │ │ @@ -364829,44 +364829,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #480] @ 3b71a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b6e84 │ │ │ │ ldr r0, [r6, #740] @ 0x2e4 │ │ │ │ - bl 9b52d8 │ │ │ │ + bl 9b5320 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r6, #744] @ 0x2e8 │ │ │ │ b 3b6f14 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ - bl 9b52d8 │ │ │ │ + bl 9b5320 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r6, #764] @ 0x2fc │ │ │ │ b 3b6f08 │ │ │ │ ldr r0, [r6, #720] @ 0x2d0 │ │ │ │ - bl 9b52d8 │ │ │ │ + bl 9b5320 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r6, #724] @ 0x2d4 │ │ │ │ b 3b6efc │ │ │ │ ldr r0, [r6, #700] @ 0x2bc │ │ │ │ - bl 9b52d8 │ │ │ │ + bl 9b5320 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r6, #704] @ 0x2c0 │ │ │ │ b 3b6ef0 │ │ │ │ ldr r0, [r6, #680] @ 0x2a8 │ │ │ │ - bl 9b52d8 │ │ │ │ + bl 9b5320 │ │ │ │ strb r5, [r6, #684] @ 0x2ac │ │ │ │ b 3b6ee4 │ │ │ │ ldr r3, [pc, #372] @ 3b71a4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b70a8 │ │ │ │ @@ -364883,21 +364883,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #272] @ 3b71a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b6ecc │ │ │ │ ldr r3, [pc, #252] @ 3b71ac │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -364915,63 +364915,63 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 3b71b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b6ecc │ │ │ │ ldr r2, [pc, #140] @ 3b71b4 │ │ │ │ ldr r3, [pc, #84] @ 3b7180 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3b7178 │ │ │ │ ldr r0, [pc, #108] @ 3b71b8 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9a4324 │ │ │ │ + b 9a436c │ │ │ │ ldr r0, [pc, #92] @ 3b71bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b709c │ │ │ │ ldr r0, [pc, #80] @ 3b71c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b6ecc │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ strdeq r3, [pc], r0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r3, pc, r4, asr #31 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ umulleq r3, pc, r0, pc @ │ │ │ │ addeq r3, pc, r0, lsl #30 │ │ │ │ @ instruction: 0x000036b4 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq sp, r4, r4, asr #32 │ │ │ │ + @ instruction: 0x0064d094 │ │ │ │ andeq r3, r0, r8, ror #17 │ │ │ │ - ldrdeq ip, [r4], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq ip, r4, ip, lsr #30 │ │ │ │ andeq r2, r0, r8, lsr r8 │ │ │ │ - ldrdeq ip, [r4], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq ip, r4, r0, lsr #28 │ │ │ │ strdeq r3, [pc], r4 │ │ │ │ - rsbeq ip, r4, r0, lsl pc │ │ │ │ - rsbeq ip, r4, r4, ror #28 │ │ │ │ - rsbeq ip, r4, r4, asr #27 │ │ │ │ + rsbeq ip, r4, r0, ror #30 │ │ │ │ + strheq ip, [r4], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq ip, r4, r4, lsl lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #852] @ 3b7530 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #848] @ 3b7534 │ │ │ │ @@ -365066,44 +365066,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #480] @ 3b7554 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b7238 │ │ │ │ ldr r0, [r6, #740] @ 0x2e4 │ │ │ │ - bl 9b52d8 │ │ │ │ + bl 9b5320 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r6, #744] @ 0x2e8 │ │ │ │ b 3b72c8 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ - bl 9b52d8 │ │ │ │ + bl 9b5320 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r6, #764] @ 0x2fc │ │ │ │ b 3b72bc │ │ │ │ ldr r0, [r6, #720] @ 0x2d0 │ │ │ │ - bl 9b52d8 │ │ │ │ + bl 9b5320 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r6, #724] @ 0x2d4 │ │ │ │ b 3b72b0 │ │ │ │ ldr r0, [r6, #700] @ 0x2bc │ │ │ │ - bl 9b52d8 │ │ │ │ + bl 9b5320 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r6, #704] @ 0x2c0 │ │ │ │ b 3b72a4 │ │ │ │ ldr r0, [r6, #680] @ 0x2a8 │ │ │ │ - bl 9b52d8 │ │ │ │ + bl 9b5320 │ │ │ │ strb r5, [r6, #684] @ 0x2ac │ │ │ │ b 3b7298 │ │ │ │ ldr r3, [pc, #372] @ 3b7558 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b745c │ │ │ │ @@ -365120,21 +365120,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #272] @ 3b755c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b7280 │ │ │ │ ldr r3, [pc, #252] @ 3b7560 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -365152,63 +365152,63 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 3b7564 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b7280 │ │ │ │ ldr r2, [pc, #140] @ 3b7568 │ │ │ │ ldr r3, [pc, #84] @ 3b7534 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3b752c │ │ │ │ ldr r0, [pc, #108] @ 3b756c │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9a4324 │ │ │ │ + b 9a436c │ │ │ │ ldr r0, [pc, #92] @ 3b7570 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b7450 │ │ │ │ ldr r0, [pc, #80] @ 3b7574 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b7280 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addeq r3, pc, ip, lsr ip @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r3, pc, r0, lsl ip @ │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ ldrdeq r3, [pc], ip │ │ │ │ addeq r3, pc, ip, asr #22 │ │ │ │ strdeq r3, [r0], -ip │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq ip, r4, r0, asr #27 │ │ │ │ + rsbeq ip, r4, r0, lsl lr │ │ │ │ andeq r3, r0, r0, asr #19 │ │ │ │ - rsbeq ip, r4, r8, asr ip │ │ │ │ + rsbeq ip, r4, r8, lsr #25 │ │ │ │ andeq r2, r0, r8, lsr r8 │ │ │ │ - rsbeq ip, r4, ip, lsl sl │ │ │ │ + rsbeq ip, r4, ip, ror #20 │ │ │ │ addeq r3, pc, r0, asr #18 │ │ │ │ - rsbeq ip, r4, ip, lsl #25 │ │ │ │ - rsbeq ip, r4, r0, ror #23 │ │ │ │ - rsbeq ip, r4, r0, lsl sl │ │ │ │ + ldrdeq ip, [r4], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq ip, r4, r0, lsr ip │ │ │ │ + rsbeq ip, r4, r0, ror #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r1, [pc, #1352] @ 3b7ad8 │ │ │ │ and r3, r2, #65011712 @ 0x3e00000 │ │ │ │ mov r4, r2 │ │ │ │ @@ -365285,23 +365285,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1060] @ 3b7afc │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b77b4 │ │ │ │ add r4, r5, #131072 @ 0x20000 │ │ │ │ ldrb r3, [r4, #684] @ 0x2ac │ │ │ │ mov r6, #0 │ │ │ │ cmp r3, r6 │ │ │ │ ldr r7, [r4, #676] @ 0x2a4 │ │ │ │ str r6, [r4, #676] @ 0x2a4 │ │ │ │ @@ -365347,35 +365347,35 @@ │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3b7970 │ │ │ │ orr r4, r4, #1073741824 @ 0x40000000 │ │ │ │ b 3b75cc │ │ │ │ ldr r0, [r4, #740] @ 0x2e4 │ │ │ │ - bl 9b52d8 │ │ │ │ + bl 9b5320 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #744] @ 0x2e8 │ │ │ │ b 3b773c │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ - bl 9b52d8 │ │ │ │ + bl 9b5320 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #764] @ 0x2fc │ │ │ │ b 3b7730 │ │ │ │ ldr r0, [r4, #720] @ 0x2d0 │ │ │ │ - bl 9b52d8 │ │ │ │ + bl 9b5320 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #724] @ 0x2d4 │ │ │ │ b 3b7724 │ │ │ │ ldr r0, [r4, #700] @ 0x2bc │ │ │ │ - bl 9b52d8 │ │ │ │ + bl 9b5320 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #704] @ 0x2c0 │ │ │ │ b 3b7718 │ │ │ │ ldr r0, [r4, #680] @ 0x2a8 │ │ │ │ - bl 9b52d8 │ │ │ │ + bl 9b5320 │ │ │ │ strb r6, [r4, #684] @ 0x2ac │ │ │ │ b 3b770c │ │ │ │ mov r7, #0 │ │ │ │ mov r8, r7 │ │ │ │ tst r2, #1 │ │ │ │ beq 3b77a0 │ │ │ │ ldr r2, [pc, #696] @ 3b7aec │ │ │ │ @@ -365408,24 +365408,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #564] @ 3b7b0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b75cc │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r2 │ │ │ │ tst r1, #2 │ │ │ │ beq 3b765c │ │ │ │ ldr r2, [pc, #500] @ 3b7aec │ │ │ │ lsl r8, r4, #16 │ │ │ │ @@ -365477,15 +365477,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #320] @ 3b7b18 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3b76d8 │ │ │ │ ldr r2, [pc, #312] @ 3b7b1c │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ @@ -365507,75 +365507,75 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #184] @ 3b7b20 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b790c │ │ │ │ ldr r0, [pc, #172] @ 3b7b24 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b75cc │ │ │ │ ldr r0, [pc, #148] @ 3b7b28 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b77b4 │ │ │ │ ldr r0, [pc, #128] @ 3b7b2c │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b790c │ │ │ │ ldr r0, [pc, #108] @ 3b7b30 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b77b4 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addeq r3, pc, r4, lsl #17 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r3, pc, r0, ror r8 @ │ │ │ │ addeq r3, pc, r8, lsr r8 @ │ │ │ │ - rsbseq r7, r8, r4, lsl r2 │ │ │ │ + rsbseq r7, r8, r4, ror #4 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r4, r0, r8, lsl #9 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq ip, r4, ip, lsl #24 │ │ │ │ + rsbeq ip, r4, ip, asr ip │ │ │ │ ldrdeq r3, [pc], r8 │ │ │ │ - ldrsbeq r7, [r8], #-0 @ │ │ │ │ + rsbseq r7, r8, r0, lsr #2 │ │ │ │ andeq r4, r0, r8, lsr #18 │ │ │ │ - @ instruction: 0x0064c990 │ │ │ │ + rsbeq ip, r4, r0, ror #19 │ │ │ │ addeq fp, r5, r0, asr #8 │ │ │ │ andeq r5, r0, r8, lsl #2 │ │ │ │ - strdeq ip, [r4], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq ip, r4, ip, asr #16 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq ip, r4, r4, lsl r9 │ │ │ │ - rsbeq ip, r4, r8, lsr #16 │ │ │ │ - rsbeq ip, r4, ip, lsl #15 │ │ │ │ - rsbeq ip, r4, r0, lsl r9 │ │ │ │ - rsbeq ip, r4, r0, ror r8 │ │ │ │ + rsbeq ip, r4, r4, ror #18 │ │ │ │ + rsbeq ip, r4, r8, ror r8 │ │ │ │ + ldrdeq ip, [r4], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq ip, r4, r0, ror #18 │ │ │ │ + rsbeq ip, r4, r0, asr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr r2, [pc, #3236] @ 3b87f0 │ │ │ │ sub sp, sp, #148 @ 0x94 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -365637,19 +365637,19 @@ │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [fp, #772] @ 0x304 │ │ │ │ umull r7, r5, r2, r3 │ │ │ │ bne 3b863c │ │ │ │ mov r0, #1 │ │ │ │ ldr r6, [fp, #760] @ 0x2f8 │ │ │ │ - bl 9b5824 │ │ │ │ + bl 9b586c │ │ │ │ adds r2, r7, r0 │ │ │ │ adc r3, r5, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9b56f0 │ │ │ │ + bl 9b5738 │ │ │ │ ldrb r1, [fp, #744] @ 0x2e8 │ │ │ │ mov r3, #1 │ │ │ │ cmp r1, #0 │ │ │ │ strb r3, [fp, #764] @ 0x2fc │ │ │ │ bne 3b7d30 │ │ │ │ add r3, r8, #12288 @ 0x3000 │ │ │ │ ldr r3, [r3, #2092] @ 0x82c │ │ │ │ @@ -365661,19 +365661,19 @@ │ │ │ │ ldr r3, [fp, #756] @ 0x2f4 │ │ │ │ ldr r2, [r3, r0, lsl #2] │ │ │ │ ldr r3, [fp, #752] @ 0x2f0 │ │ │ │ umull r4, r5, r2, r3 │ │ │ │ bne 3b86e8 │ │ │ │ mov r0, #1 │ │ │ │ ldr r6, [fp, #740] @ 0x2e4 │ │ │ │ - bl 9b5824 │ │ │ │ + bl 9b586c │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r5, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9b56f0 │ │ │ │ + bl 9b5738 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [fp, #744] @ 0x2e8 │ │ │ │ b 3b7d30 │ │ │ │ mov r3, #2 │ │ │ │ add fp, r8, #131072 @ 0x20000 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ ldrb r3, [fp, #684] @ 0x2ac │ │ │ │ @@ -365744,30 +365744,30 @@ │ │ │ │ add sl, sp, #80 @ 0x50 │ │ │ │ add fp, sp, #96 @ 0x60 │ │ │ │ ldr r7, [r2, #936] @ 0x3a8 │ │ │ │ str r9, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ stm sl, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ mov r0, #16 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [sp, #8] │ │ │ │ strb r4, [sp, #100] @ 0x64 │ │ │ │ str r5, [sp, #24] │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldm fp, {r0, r1} │ │ │ │ add r4, sp, #120 @ 0x78 │ │ │ │ mov r2, r9 │ │ │ │ stm r4, {r0, r1} │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r7, #424 @ 0x1a8 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr r3, [pc, #2496] @ 3b87fc │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r7, [sp, #112] @ 0x70 │ │ │ │ ldr r9, [r2, r3] │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, r5 │ │ │ │ bne 3b8228 │ │ │ │ @@ -365815,15 +365815,15 @@ │ │ │ │ stm sl, {r0, r1} │ │ │ │ ldr sl, [sp, #36] @ 0x24 │ │ │ │ orr r3, r3, r9 │ │ │ │ ldr r7, [r6, #20] │ │ │ │ ldr r5, [sl, #936] @ 0x3a8 │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r9, [sp, #24] │ │ │ │ strb r9, [sp, #100] @ 0x64 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ adds r2, r3, #12 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm r4, {r0, r1} │ │ │ │ @@ -365831,15 +365831,15 @@ │ │ │ │ mov r4, #4 │ │ │ │ add r1, sp, #116 @ 0x74 │ │ │ │ add r0, r5, #424 @ 0x1a8 │ │ │ │ mov r5, #0 │ │ │ │ adc r3, r3, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr r0, [sl, #936] @ 0x3a8 │ │ │ │ bl 417588 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ cmp r0, #0 │ │ │ │ orreq r3, r3, r9 │ │ │ │ streq r3, [sp, #60] @ 0x3c │ │ │ │ beq 3b7f80 │ │ │ │ @@ -365930,21 +365930,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [r4, #4] │ │ │ │ str r1, [r4, #8] │ │ │ │ str r1, [r4, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1828] @ 3b8818 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b7e9c │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b7e94 │ │ │ │ ldr r3, [pc, #1788] @ 3b880c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -365964,21 +365964,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [r4, #4] │ │ │ │ str r1, [r4, #8] │ │ │ │ str r1, [r4, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1696] @ 3b881c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b7e94 │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ mov r1, r5 │ │ │ │ bl 3a92f0 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ tst r3, #1073741824 @ 0x40000000 │ │ │ │ beq 3b7eb8 │ │ │ │ @@ -366004,21 +366004,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [r4, #4] │ │ │ │ str r1, [r4, #8] │ │ │ │ str r1, [r4, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1544] @ 3b8824 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ b 3b7eb8 │ │ │ │ ldr r3, [pc, #1528] @ 3b8828 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -366040,26 +366040,26 @@ │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [r4, #4] │ │ │ │ str r5, [r4, #8] │ │ │ │ str r5, [r4, #12] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1388] @ 3b882c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r7, [sp, #112] @ 0x70 │ │ │ │ b 3b7e50 │ │ │ │ ldr r3, [r8] │ │ │ │ tst r3, #1073741824 @ 0x40000000 │ │ │ │ beq 3b82e0 │ │ │ │ tst r7, #1073741824 @ 0x40000000 │ │ │ │ bne 3b85a8 │ │ │ │ @@ -366180,49 +366180,49 @@ │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ str r3, [sp, #120] @ 0x78 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #868] @ 3b8840 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b7d58 │ │ │ │ ldr r0, [fp, #740] @ 0x2e4 │ │ │ │ - bl 9b52d8 │ │ │ │ + bl 9b5320 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [fp, #744] @ 0x2e8 │ │ │ │ b 3b7d1c │ │ │ │ ldr r0, [fp, #680] @ 0x2a8 │ │ │ │ - bl 9b52d8 │ │ │ │ + bl 9b5320 │ │ │ │ ldrb r3, [fp, #704] @ 0x2c0 │ │ │ │ strb r4, [fp, #684] @ 0x2ac │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b7cf8 │ │ │ │ ldr r0, [fp, #700] @ 0x2bc │ │ │ │ - bl 9b52d8 │ │ │ │ + bl 9b5320 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [fp, #704] @ 0x2c0 │ │ │ │ ldrb r3, [fp, #724] @ 0x2d4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b7d04 │ │ │ │ ldr r0, [fp, #720] @ 0x2d0 │ │ │ │ - bl 9b52d8 │ │ │ │ + bl 9b5320 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [fp, #724] @ 0x2d4 │ │ │ │ ldrb r3, [fp, #764] @ 0x2fc │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b7d10 │ │ │ │ ldr r0, [fp, #760] @ 0x2f8 │ │ │ │ - bl 9b52d8 │ │ │ │ + bl 9b5320 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [fp, #764] @ 0x2fc │ │ │ │ ldrb r3, [fp, #744] @ 0x2e8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b7d1c │ │ │ │ b 3b84e4 │ │ │ │ mov r2, #1 │ │ │ │ @@ -366258,15 +366258,15 @@ │ │ │ │ bl 3a9dec │ │ │ │ ldr r0, [r5, #24] │ │ │ │ b 3b8330 │ │ │ │ ldr r0, [pc, #592] @ 3b8844 │ │ │ │ mov r2, r7 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r7, [sp, #112] @ 0x70 │ │ │ │ b 3b7e50 │ │ │ │ mov r1, r7 │ │ │ │ bl 3aaf10 │ │ │ │ b 3b8368 │ │ │ │ ldr r3, [r7, #240] @ 0xf0 │ │ │ │ cmn r3, #1 │ │ │ │ @@ -366298,32 +366298,32 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #120] @ 0x78 │ │ │ │ str r0, [sp, #124] @ 0x7c │ │ │ │ str r0, [sp, #128] @ 0x80 │ │ │ │ str r0, [sp, #132] @ 0x84 │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ str r6, [sp] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #396] @ 3b884c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b7c40 │ │ │ │ ldr r0, [pc, #384] @ 3b8850 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b7e94 │ │ │ │ ldr r0, [pc, #372] @ 3b8854 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b7e9c │ │ │ │ ldr r3, [pc, #344] @ 3b8848 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b7ca0 │ │ │ │ @@ -366340,46 +366340,46 @@ │ │ │ │ beq 3b87ac │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ str r1, [sp, #124] @ 0x7c │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #132] @ 0x84 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ str r6, [sp] │ │ │ │ strd r4, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #244] @ 3b8858 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b7ca0 │ │ │ │ ldr r0, [pc, #232] @ 3b885c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ b 3b7eb8 │ │ │ │ ldr r0, [pc, #216] @ 3b8860 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b7c40 │ │ │ │ ldr r0, [pc, #192] @ 3b8864 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b7d58 │ │ │ │ ldr r0, [pc, #180] @ 3b8868 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b7ca0 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #152] @ 3b886c │ │ │ │ ldr r1, [pc, #152] @ 3b8870 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #144] @ 3b8874 │ │ │ │ @@ -366393,37 +366393,37 @@ │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r4, r0, r4, ror #18 │ │ │ │ strheq r3, [pc], ip │ │ │ │ andscs r0, r0, r0 │ │ │ │ andeq r2, r0, r4, lsr sp │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq ip, r4, r0, ror r4 │ │ │ │ - rsbeq ip, r4, r8, ror #7 │ │ │ │ + rsbeq ip, r4, r0, asr #9 │ │ │ │ + rsbeq ip, r4, r8, lsr r4 │ │ │ │ andeq r4, r0, r8, lsl #24 │ │ │ │ - rsbeq ip, r4, r4, ror r2 │ │ │ │ + rsbeq ip, r4, r4, asr #5 │ │ │ │ andeq r1, r0, r0, lsl r2 │ │ │ │ - rsbeq ip, r4, r8, lsl #3 │ │ │ │ + ldrdeq ip, [r4], #-24 @ 0xffffffe8 @ │ │ │ │ andeq r3, r0, ip, rrx │ │ │ │ - rsbseq r6, r8, r4, asr #9 │ │ │ │ + rsbseq r6, r8, r4, lsl r5 │ │ │ │ bge ff2ab844 <__bss_end__@@Base+0xfe4e2bac> │ │ │ │ andeq r2, r0, r8, ror #19 │ │ │ │ - rsbeq fp, r4, ip, lsl pc │ │ │ │ - rsbeq fp, r4, r8, ror lr │ │ │ │ + rsbeq fp, r4, ip, ror #30 │ │ │ │ + rsbeq fp, r4, r8, asr #29 │ │ │ │ andeq r2, r0, ip, lsl #20 │ │ │ │ - ldrdeq fp, [r4], #-16 @ │ │ │ │ - strdeq fp, [r4], #-236 @ 0xffffff14 @ │ │ │ │ - rsbeq fp, r4, ip, ror #29 │ │ │ │ - rsbeq fp, r4, ip, lsr #2 │ │ │ │ - rsbeq fp, r4, ip, lsl #27 │ │ │ │ - rsbeq fp, r4, r4, ror #2 │ │ │ │ - rsbeq fp, r4, r4, lsl #25 │ │ │ │ - rsbeq fp, r4, r8, lsr r1 │ │ │ │ - rsbseq r6, r8, r8, ror r0 │ │ │ │ - rsbeq r9, r4, r8, lsr sl │ │ │ │ + rsbeq fp, r4, r0, lsr #4 │ │ │ │ + rsbeq fp, r4, ip, asr #30 │ │ │ │ + rsbeq fp, r4, ip, lsr pc │ │ │ │ + rsbeq fp, r4, ip, ror r1 │ │ │ │ + ldrdeq fp, [r4], #-220 @ 0xffffff24 @ │ │ │ │ + strheq fp, [r4], #-20 @ 0xffffffec @ │ │ │ │ + ldrdeq fp, [r4], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq fp, r4, r8, lsl #3 │ │ │ │ + rsbseq r6, r8, r8, asr #1 │ │ │ │ + rsbeq r9, r4, r8, lsl #21 │ │ │ │ andeq r0, r0, r3, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #268] @ 3b899c │ │ │ │ ldr r4, [pc, #268] @ 3b89a0 │ │ │ │ @@ -366493,18 +366493,18 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #804 @ 0x324 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ addeq r2, pc, ip, lsl #11 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r2, pc, r8, lsr #10 │ │ │ │ - ldrsheq r5, [r8], #-236 @ 0xffffff14 @ │ │ │ │ - rsbseq r5, r8, r8, asr #29 │ │ │ │ - rsbeq r9, r4, ip, lsl #17 │ │ │ │ - @ instruction: 0x0064bc94 │ │ │ │ + rsbseq r5, r8, ip, asr #30 │ │ │ │ + rsbseq r5, r8, r8, lsl pc │ │ │ │ + ldrdeq r9, [r4], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq fp, r4, r4, ror #25 │ │ │ │ andeq r0, r0, r7, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #236] @ 3b8ac0 │ │ │ │ ldr r3, [pc, #236] @ 3b8ac4 │ │ │ │ @@ -366566,16 +366566,16 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ bl 3b7b34 │ │ │ │ b 3b8a20 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addeq r2, pc, r8, asr #8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ strdeq r2, [pc], r4 │ │ │ │ - rsbseq r5, r8, r4, ror #27 │ │ │ │ - ldrheq r5, [r8], #-212 @ 0xffffff2c @ │ │ │ │ + rsbseq r5, r8, r4, lsr lr │ │ │ │ + rsbseq r5, r8, r4, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3640] @ 0xe38 │ │ │ │ ldr ip, [pc, #4032] @ 3b9aac │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #4028] @ 3b9ab0 │ │ │ │ @@ -366621,26 +366621,26 @@ │ │ │ │ add r8, r7, #131072 @ 0x20000 │ │ │ │ cmp r4, #0 │ │ │ │ ldr r0, [r8, #664] @ 0x298 │ │ │ │ bne 3b8d04 │ │ │ │ bl 3adad8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9bee34 │ │ │ │ + bl 9bee7c │ │ │ │ sub r7, r0, r4 │ │ │ │ cmp r7, #59 @ 0x3b │ │ │ │ mov fp, r0 │ │ │ │ str r0, [sp, #136] @ 0x88 │ │ │ │ bhi 3b9124 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp] │ │ │ │ - bl 9bec8c │ │ │ │ + bl 9becd4 │ │ │ │ add r2, r4, #60 @ 0x3c │ │ │ │ sub r2, r2, fp │ │ │ │ add r0, r9, r7 │ │ │ │ mov r1, #0 │ │ │ │ bl 255340 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ mov r7, #60 @ 0x3c │ │ │ │ @@ -366986,15 +366986,15 @@ │ │ │ │ bhi 3b9164 │ │ │ │ mov r3, #18 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9bec8c │ │ │ │ + bl 9becd4 │ │ │ │ b 3b8c1c │ │ │ │ ldr r1, [r6] │ │ │ │ mov r2, #18 │ │ │ │ add r1, r1, r4 │ │ │ │ mov r0, r9 │ │ │ │ bl 2542fc │ │ │ │ b 3b8c1c │ │ │ │ @@ -367019,15 +367019,15 @@ │ │ │ │ mov r7, lr │ │ │ │ str r8, [sp, #92] @ 0x5c │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ str ip, [sp, #76] @ 0x4c │ │ │ │ str lr, [sp, #60] @ 0x3c │ │ │ │ stm ip, {r0, r1} │ │ │ │ strd r0, [lr] │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r5, [sp, #24] │ │ │ │ str r5, [sp, #20] │ │ │ │ strb r4, [sp, #236] @ 0xec │ │ │ │ ldm r7, {r0, r1} │ │ │ │ @@ -367035,15 +367035,15 @@ │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ mov r2, r8 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ str ip, [sp, #72] @ 0x48 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r5 │ │ │ │ bne 3b9c48 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r6, [sp, #288] @ 0x120 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ @@ -367143,29 +367143,29 @@ │ │ │ │ str r6, [sp, #224] @ 0xe0 │ │ │ │ strb r5, [sp, #228] @ 0xe4 │ │ │ │ str r3, [sp, #296] @ 0x128 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r5, [sp, #24] │ │ │ │ str r6, [sp, #20] │ │ │ │ ldr ip, [sp, #72] @ 0x48 │ │ │ │ strb r5, [sp, #236] @ 0xec │ │ │ │ ldm r8, {r0, r1} │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r4 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr r3, [sp, #204] @ 0xcc │ │ │ │ tst r3, #1 │ │ │ │ bne 3b9bc4 │ │ │ │ ldr r1, [sp, #132] @ 0x84 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r1, #884] @ 0x374 │ │ │ │ ldrb r2, [r2, #600] @ 0x258 │ │ │ │ @@ -367279,43 +367279,43 @@ │ │ │ │ str r8, [sp, #224] @ 0xe0 │ │ │ │ strb r5, [sp, #228] @ 0xe4 │ │ │ │ str r3, [sp, #296] @ 0x128 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r5, [sp, #24] │ │ │ │ str r8, [sp, #20] │ │ │ │ ldr ip, [sp, #72] @ 0x48 │ │ │ │ strb r5, [sp, #236] @ 0xec │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r4 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr r3, [sp, #204] @ 0xcc │ │ │ │ tst r3, #1 │ │ │ │ beq 3b9418 │ │ │ │ str r3, [sp, #296] @ 0x128 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r8, [r3, #4] │ │ │ │ str r8, [sp, #224] @ 0xe0 │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ strb r5, [sp, #228] @ 0xe4 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ str r5, [sp, #24] │ │ │ │ strb r5, [sp, #236] @ 0xec │ │ │ │ ldr ip, [sp, #72] @ 0x48 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ adds r2, r3, #8 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ @@ -367324,15 +367324,15 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r1, sp, #204 @ 0xcc │ │ │ │ mov r0, r4 │ │ │ │ mov r4, #4 │ │ │ │ adc r3, r3, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ b 3b9418 │ │ │ │ ldrb r3, [sp, #300] @ 0x12c │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ mov r6, #1 │ │ │ │ strb r3, [sp, #204] @ 0xcc │ │ │ │ bic r3, r3, #1 │ │ │ │ str r4, [r2, #4] │ │ │ │ @@ -367341,43 +367341,43 @@ │ │ │ │ strb r6, [sp, #228] @ 0xe4 │ │ │ │ strb r3, [sp, #300] @ 0x12c │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ add r5, r5, #424 @ 0x1a8 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r6, [sp, #24] │ │ │ │ str r4, [sp, #20] │ │ │ │ ldr ip, [sp, #72] @ 0x48 │ │ │ │ strb r6, [sp, #236] @ 0xec │ │ │ │ ldm r8, {r0, r1} │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r5 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldrb r3, [sp, #204] @ 0xcc │ │ │ │ tst r3, #1 │ │ │ │ beq 3b9418 │ │ │ │ strb r3, [sp, #300] @ 0x12c │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r4, [r3, #4] │ │ │ │ str r4, [sp, #224] @ 0xe0 │ │ │ │ strb r6, [sp, #228] @ 0xe4 │ │ │ │ ldr r4, [sp, #60] @ 0x3c │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ str r6, [sp, #24] │ │ │ │ ldr ip, [sp, #72] @ 0x48 │ │ │ │ strb r6, [sp, #236] @ 0xec │ │ │ │ ldm r4, {r0, r1} │ │ │ │ adds r2, r3, #12 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ @@ -367386,15 +367386,15 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r1, sp, #204 @ 0xcc │ │ │ │ mov r0, r5 │ │ │ │ mov r5, #0 │ │ │ │ adc r3, r3, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ b 3b9418 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r6, [r3] │ │ │ │ cmp r6, #0 │ │ │ │ bne 3ba2d4 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r7, r6 │ │ │ │ @@ -367422,15 +367422,15 @@ │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r8, [r2, #936] @ 0x3a8 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ mov r1, #1 │ │ │ │ str r1, [sp, #24] │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mov r3, #1 │ │ │ │ str r7, [sp, #8] │ │ │ │ strb r3, [sp, #236] @ 0xec │ │ │ │ ldr ip, [sp, #72] @ 0x48 │ │ │ │ @@ -367440,15 +367440,15 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r6, [sp, #16] │ │ │ │ add r0, r8, #424 @ 0x1a8 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sp, #280] @ 0x118 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [r2, #576] @ 0x240 │ │ │ │ sub r4, r4, r2 │ │ │ │ mov r2, #0 │ │ │ │ @@ -367570,84 +367570,84 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #240] @ 0xf0 │ │ │ │ ldr r3, [sp, #248] @ 0xf8 │ │ │ │ str r6, [sp, #12] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 3b9afc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b9368 │ │ │ │ addeq r2, pc, r0, lsr #6 │ │ │ │ addeq r2, pc, ip, lsl r3 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ bge ff2acacc <__bss_end__@@Base+0xfe4e3e34> │ │ │ │ bge ff2acac8 <__bss_end__@@Base+0xfe4e3e30> │ │ │ │ addeq r2, pc, r4, asr r1 @ │ │ │ │ - rsbseq r5, r8, r8, lsl #21 │ │ │ │ - rsbseq r5, r8, r0, lsr #19 │ │ │ │ - rsbseq r5, r8, ip, ror r9 │ │ │ │ - rsbseq r5, r8, r4, lsl #17 │ │ │ │ + ldrsbeq r5, [r8], #-168 @ 0xffffff58 @ │ │ │ │ + ldrsheq r5, [r8], #-144 @ 0xffffff70 @ │ │ │ │ + rsbseq r5, r8, ip, asr #19 │ │ │ │ + ldrsbeq r5, [r8], #-132 @ 0xffffff7c @ │ │ │ │ eorseq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xffcdff7f │ │ │ │ @ instruction: 0xffcfff7f │ │ │ │ eorseq r0, r2, r0, lsl #1 │ │ │ │ - rsbseq r5, r8, ip, lsr #5 │ │ │ │ - rsbeq r8, r4, r0, ror ip │ │ │ │ - rsbeq fp, r4, r0, lsr #14 │ │ │ │ + ldrsheq r5, [r8], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbeq r8, r4, r0, asr #25 │ │ │ │ + rsbeq fp, r4, r0, ror r7 │ │ │ │ andeq r0, r0, pc, lsl r5 │ │ │ │ andeq r2, r0, r4, ror #23 │ │ │ │ - rsbeq fp, r4, r0, asr r2 │ │ │ │ - rsbseq r4, r8, ip, asr ip │ │ │ │ + rsbeq fp, r4, r0, lsr #5 │ │ │ │ + rsbseq r4, r8, ip, lsr #25 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq sl, r4, r8, asr #28 │ │ │ │ + @ instruction: 0x0064ae98 │ │ │ │ andeq r1, r0, r4, lsr #19 │ │ │ │ - rsbeq fp, r4, r8, ror r0 │ │ │ │ + rsbeq fp, r4, r8, asr #1 │ │ │ │ bge ff2acb20 <__bss_end__@@Base+0xfe4e3e88> │ │ │ │ andeq r3, r0, r0, lsr #19 │ │ │ │ - ldrdeq sl, [r4], #-108 @ 0xffffff94 @ │ │ │ │ - @ instruction: 0x00784890 │ │ │ │ - rsbeq r8, r4, r8, asr r2 │ │ │ │ - rsbeq sl, r4, ip, asr #22 │ │ │ │ - rsbeq sl, r4, ip, lsr #26 │ │ │ │ + rsbeq sl, r4, ip, lsr #14 │ │ │ │ + rsbseq r4, r8, r0, ror #17 │ │ │ │ + rsbeq r8, r4, r8, lsr #5 │ │ │ │ + @ instruction: 0x0064ab9c │ │ │ │ + rsbeq sl, r4, ip, ror sp │ │ │ │ andeq r5, r0, r0, asr #2 │ │ │ │ - rsbeq sl, r4, r8, lsl #18 │ │ │ │ + rsbeq sl, r4, r8, asr r9 │ │ │ │ andeq r1, r0, r8, lsr #26 │ │ │ │ - strdeq sl, [r4], #-36 @ 0xffffffdc @ │ │ │ │ - rsbseq r4, r8, r8, asr r3 │ │ │ │ + rsbeq sl, r4, r4, asr #6 │ │ │ │ + rsbseq r4, r8, r8, lsr #7 │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ - rsbeq sl, r4, r8, lsl #3 │ │ │ │ + ldrdeq sl, [r4], #-24 @ 0xffffffe8 @ │ │ │ │ andeq r2, r0, r0, ror r2 │ │ │ │ - rsbeq sl, r4, r0, asr #10 │ │ │ │ - ldrdeq sl, [r4], #-76 @ 0xffffffb4 @ │ │ │ │ + @ instruction: 0x0064a590 │ │ │ │ + rsbeq sl, r4, ip, lsr #10 │ │ │ │ strdeq r4, [r0], -r4 @ │ │ │ │ - rsbseq r4, r8, r0, asr r1 │ │ │ │ - ldrdeq sl, [r4], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbseq r4, r8, r0, lsr #3 │ │ │ │ + rsbeq sl, r4, r0, lsr #14 │ │ │ │ andeq r1, r0, r8, lsl lr │ │ │ │ - strheq sl, [r4], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq sl, r4, r0, lsl #12 │ │ │ │ andeq r3, r0, r0, lsr #5 │ │ │ │ - rsbeq sl, r4, r0, lsl #13 │ │ │ │ + ldrdeq sl, [r4], #-96 @ 0xffffffa0 @ │ │ │ │ ldrdeq r4, [r0], -r4 @ │ │ │ │ - rsbeq r7, r4, r4, lsl #19 │ │ │ │ - rsbeq r9, r4, r0, lsl sp │ │ │ │ - rsbeq sl, r4, r4, lsl r1 │ │ │ │ + ldrdeq r7, [r4], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq r9, r4, r0, ror #26 │ │ │ │ + rsbeq sl, r4, r4, ror #2 │ │ │ │ andeq r3, r0, ip, lsr r5 │ │ │ │ - rsbeq r9, r4, r4, asr #24 │ │ │ │ + @ instruction: 0x00649c94 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ - rsbeq sl, r4, r8 │ │ │ │ + rsbeq sl, r4, r8, asr r0 │ │ │ │ andeq r2, r0, ip, lsl #20 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3ba6b4 │ │ │ │ @@ -367713,27 +367713,27 @@ │ │ │ │ str r5, [sp, #240] @ 0xf0 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r3, #4] │ │ │ │ str r5, [r3, #8] │ │ │ │ str r5, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #240] @ 0xf0 │ │ │ │ ldr r3, [sp, #248] @ 0xf8 │ │ │ │ str r6, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-480] @ 3b9b08 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b9234 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ mov r5, r3 │ │ │ │ b 3b9898 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #8192 @ 0x2000 │ │ │ │ @@ -367777,19 +367777,19 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [r8, #712] @ 0x2c8 │ │ │ │ umull r5, r6, r2, r3 │ │ │ │ bne 3bab04 │ │ │ │ mov r0, #1 │ │ │ │ ldr r7, [r8, #700] @ 0x2bc │ │ │ │ - bl 9b5824 │ │ │ │ + bl 9b586c │ │ │ │ adds r2, r5, r0 │ │ │ │ adc r3, r6, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9b56f0 │ │ │ │ + bl 9b5738 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r8, #704] @ 0x2c0 │ │ │ │ ldrb r3, [r8, #684] @ 0x2ac │ │ │ │ eor r3, r3, #1 │ │ │ │ cmp r9, #0 │ │ │ │ moveq r3, #0 │ │ │ │ andne r3, r3, #1 │ │ │ │ @@ -367808,19 +367808,19 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [r8, #732] @ 0x2dc │ │ │ │ umull r5, r6, r2, r3 │ │ │ │ bne 3bb170 │ │ │ │ mov r0, #1 │ │ │ │ ldr r7, [r8, #720] @ 0x2d0 │ │ │ │ - bl 9b5824 │ │ │ │ + bl 9b586c │ │ │ │ adds r2, r5, r0 │ │ │ │ adc r3, r6, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9b56f0 │ │ │ │ + bl 9b5738 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r8, #724] @ 0x2d4 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b8cc0 │ │ │ │ ldr r3, [pc, #-860] @ 3b9b0c │ │ │ │ @@ -367843,22 +367843,22 @@ │ │ │ │ add r0, sp, #240 @ 0xf0 │ │ │ │ str r5, [sp, #240] @ 0xf0 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #248] @ 0xf8 │ │ │ │ ldr r2, [sp, #240] @ 0xf0 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-972] @ 3b9b10 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b8cc0 │ │ │ │ ldr r1, [pc, #-984] @ 3b9b14 │ │ │ │ b 3b8c78 │ │ │ │ ldr r3, [pc, #-988] @ 3b9b18 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -367876,22 +367876,22 @@ │ │ │ │ beq 3ba964 │ │ │ │ add r0, sp, #240 @ 0xf0 │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ str r1, [sp, #244] @ 0xf4 │ │ │ │ str r1, [sp, #248] @ 0xf8 │ │ │ │ str r1, [sp, #252] @ 0xfc │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #248] @ 0xf8 │ │ │ │ ldr r2, [sp, #240] @ 0xf0 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1092] @ 3b9b1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b8b78 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r7, [sp, #232] @ 0xe8 │ │ │ │ cmp r3, #0 │ │ │ │ ldr fp, [r2, #2072] @ 0x818 │ │ │ │ @@ -367947,15 +367947,15 @@ │ │ │ │ str r2, [sp, #160] @ 0xa0 │ │ │ │ strb r3, [sp, #228] @ 0xe4 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ ldm r6, {r0, r1} │ │ │ │ stm r2, {r0, r1} │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ stm r2, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ ldr r0, [sp, #176] @ 0xb0 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r3, #1 │ │ │ │ mov r0, #1 │ │ │ │ strb r3, [sp, #236] @ 0xec │ │ │ │ str r0, [sp, #24] │ │ │ │ @@ -367967,15 +367967,15 @@ │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #160] @ 0xa0 │ │ │ │ adds r2, r5, r2 │ │ │ │ adc r3, r3, #0 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ add r9, r9, r4 │ │ │ │ sub r3, r3, r4 │ │ │ │ str r3, [sp, #120] @ 0x78 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sp, #280] @ 0x118 │ │ │ │ ldr r3, [sl, #4] │ │ │ │ @@ -368005,38 +368005,38 @@ │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ tst r3, #8192 @ 0x2000 │ │ │ │ bne 3baaf0 │ │ │ │ orr r6, r6, #131072 @ 0x20000 │ │ │ │ b 3b8fbc │ │ │ │ ldr r0, [r8, #740] @ 0x2e4 │ │ │ │ - bl 9b52d8 │ │ │ │ + bl 9b5320 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r8, #744] @ 0x2e8 │ │ │ │ b 3b9110 │ │ │ │ mov r0, r4 │ │ │ │ bl 3ae5f0 │ │ │ │ b 3b8e1c │ │ │ │ ldr r0, [r8, #760] @ 0x2f8 │ │ │ │ - bl 9b52d8 │ │ │ │ + bl 9b5320 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r8, #764] @ 0x2fc │ │ │ │ b 3b9104 │ │ │ │ ldr r0, [r8, #720] @ 0x2d0 │ │ │ │ - bl 9b52d8 │ │ │ │ + bl 9b5320 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r8, #724] @ 0x2d4 │ │ │ │ b 3b90f8 │ │ │ │ ldr r0, [r8, #700] @ 0x2bc │ │ │ │ - bl 9b52d8 │ │ │ │ + bl 9b5320 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r8, #704] @ 0x2c0 │ │ │ │ b 3b90ec │ │ │ │ ldr r0, [r8, #680] @ 0x2a8 │ │ │ │ - bl 9b52d8 │ │ │ │ + bl 9b5320 │ │ │ │ strb r5, [r8, #684] @ 0x2ac │ │ │ │ b 3b90e0 │ │ │ │ mov r0, r6 │ │ │ │ bl 3ac534 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -368093,22 +368093,22 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #240 @ 0xf0 │ │ │ │ str r4, [sp, #240] @ 0xf0 │ │ │ │ str r4, [sp, #244] @ 0xf4 │ │ │ │ str r4, [sp, #248] @ 0xf8 │ │ │ │ str r4, [sp, #252] @ 0xfc │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #248] @ 0xf8 │ │ │ │ ldr r2, [sp, #240] @ 0xf0 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1944] @ 3b9b2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b9d6c │ │ │ │ orrs r3, r6, r5 │ │ │ │ bne 3b927c │ │ │ │ ldr r3, [pc, #-1964] @ 3b9b30 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r5, [r3] │ │ │ │ @@ -368131,21 +368131,21 @@ │ │ │ │ str r6, [sp, #240] @ 0xf0 │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r3, #4] │ │ │ │ str r6, [r3, #8] │ │ │ │ str r6, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #248] @ 0xf8 │ │ │ │ ldr r2, [sp, #240] @ 0xf0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-2084] @ 3b9b34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b97b4 │ │ │ │ add r3, sp, #240 @ 0xf0 │ │ │ │ add r2, sp, #232 @ 0xe8 │ │ │ │ add r1, sp, #224 @ 0xe0 │ │ │ │ mov r0, r4 │ │ │ │ bl 3ac3fc │ │ │ │ ldrb r3, [sp, #224] @ 0xe0 │ │ │ │ @@ -368219,21 +368219,21 @@ │ │ │ │ beq 3bb0d4 │ │ │ │ add r0, sp, #240 @ 0xf0 │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ str r1, [sp, #244] @ 0xf4 │ │ │ │ str r1, [sp, #248] @ 0xf8 │ │ │ │ str r1, [sp, #252] @ 0xfc │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #248] @ 0xf8 │ │ │ │ ldr r2, [sp, #240] @ 0xf0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-2428] @ 3b9b3c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b8dbc │ │ │ │ tst fp, #65536 @ 0x10000 │ │ │ │ strne r4, [sp, #268] @ 0x10c │ │ │ │ beq 3b9f8c │ │ │ │ b 3b9fa4 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r2] │ │ │ │ @@ -368283,21 +368283,21 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #240 @ 0xf0 │ │ │ │ str r4, [sp, #240] @ 0xf0 │ │ │ │ str r4, [sp, #244] @ 0xf4 │ │ │ │ str r4, [sp, #248] @ 0xf8 │ │ │ │ str r4, [sp, #252] @ 0xfc │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #248] @ 0xf8 │ │ │ │ ldr r2, [sp, #240] @ 0xf0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-2672] @ 3b9b48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b8d7c │ │ │ │ mov r6, r4 │ │ │ │ mov r7, r4 │ │ │ │ str r4, [sp, #120] @ 0x78 │ │ │ │ b 3b92c0 │ │ │ │ ldr r3, [pc, #-2700] @ 3b9b4c │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ @@ -368328,37 +368328,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldrd r2, [sp, #160] @ 0xa0 │ │ │ │ str r6, [sp] │ │ │ │ strd r2, [sp, #24] │ │ │ │ ldrd r2, [sp, #168] @ 0xa8 │ │ │ │ str r5, [sp, #4] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldrd r2, [sp, #120] @ 0x78 │ │ │ │ strd r2, [sp, #8] │ │ │ │ ldr r3, [sp, #248] @ 0xf8 │ │ │ │ ldr r2, [sp, #240] @ 0xf0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-2876] @ 3b9b50 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b9274 │ │ │ │ ldr r0, [pc, #-2888] @ 3b9b54 │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b9234 │ │ │ │ ldr r3, [pc, #-2916] @ 3b9b58 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b9bb0 │ │ │ │ @@ -368382,22 +368382,22 @@ │ │ │ │ add r0, sp, #240 @ 0xf0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #240] @ 0xf0 │ │ │ │ str r3, [sp, #244] @ 0xf4 │ │ │ │ str r3, [sp, #248] @ 0xf8 │ │ │ │ str r3, [sp, #252] @ 0xfc │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #248] @ 0xf8 │ │ │ │ ldr r2, [sp, #240] @ 0xf0 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3048] @ 3b9b60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b9bb0 │ │ │ │ ldr r3, [pc, #-3060] @ 3b9b64 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b9048 │ │ │ │ @@ -368414,22 +368414,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #240 @ 0xf0 │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ str r1, [sp, #244] @ 0xf4 │ │ │ │ str r1, [sp, #248] @ 0xf8 │ │ │ │ str r1, [sp, #252] @ 0xfc │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #248] @ 0xf8 │ │ │ │ ldr r2, [sp, #240] @ 0xf0 │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3168] @ 3b9b68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b9048 │ │ │ │ ldr r3, [pc, #-3180] @ 3b9b6c │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b90c8 │ │ │ │ @@ -368446,22 +368446,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #240 @ 0xf0 │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #248] @ 0xf8 │ │ │ │ ldr r2, [sp, #240] @ 0xf0 │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3288] @ 3b9b70 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b90c8 │ │ │ │ ldr r1, [pc, #-3300] @ 3b9b74 │ │ │ │ ldr r0, [sp, #144] @ 0x90 │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 3b9000 │ │ │ │ @@ -368480,28 +368480,28 @@ │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ str r1, [sp, #244] @ 0xf4 │ │ │ │ str r1, [sp, #248] @ 0xf8 │ │ │ │ str r1, [sp, #252] @ 0xfc │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #240] @ 0xf0 │ │ │ │ ldr r3, [sp, #248] @ 0xf8 │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3440] @ 3b9b78 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [r3, sl, lsl #2] │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ mov r2, r3 │ │ │ │ ldr r2, [r2, r9, lsl #2] │ │ │ │ ldr r3, [r3, r7, lsl #2] │ │ │ │ b 3b9000 │ │ │ │ @@ -368516,26 +368516,26 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [r8, #692] @ 0x2b4 │ │ │ │ umull r5, r6, r2, r3 │ │ │ │ bne 3bb0e4 │ │ │ │ mov r0, #1 │ │ │ │ ldr r7, [r8, #680] @ 0x2a8 │ │ │ │ - bl 9b5824 │ │ │ │ + bl 9b586c │ │ │ │ adds r2, r5, r0 │ │ │ │ adc r3, r6, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9b56f0 │ │ │ │ + bl 9b5738 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r8, #684] @ 0x2ac │ │ │ │ b 3b9df0 │ │ │ │ ldr r0, [pc, #-3568] @ 3b9b7c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b8b78 │ │ │ │ mov r4, #5 │ │ │ │ cmp r3, #0 │ │ │ │ str r4, [sp, #268] @ 0x10c │ │ │ │ beq 3b9fa4 │ │ │ │ ldr r3, [pc, #-3588] @ 3b9b8c │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ @@ -368554,15 +368554,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3bb260 │ │ │ │ ldr r0, [pc, #-3672] @ 3b9b80 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr fp, [r3, #2072] @ 0x818 │ │ │ │ b 3b9fa4 │ │ │ │ bl 3ac4d4 │ │ │ │ str r0, [sp, #108] @ 0x6c │ │ │ │ b 3ba3cc │ │ │ │ mvn r4, #0 │ │ │ │ @@ -368586,21 +368586,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #240 @ 0xf0 │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #248] @ 0xf8 │ │ │ │ ldr r2, [sp, #240] @ 0xf0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3820] @ 3b9b88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b8cbc │ │ │ │ tst fp, #262144 @ 0x40000 │ │ │ │ beq 3ba224 │ │ │ │ mov r4, #3 │ │ │ │ cmp r3, #0 │ │ │ │ str r4, [sp, #268] @ 0x10c │ │ │ │ beq 3b9fa4 │ │ │ │ @@ -368621,15 +368621,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3bb260 │ │ │ │ ldr r0, [pc, #-3924] @ 3b9b90 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3ba9e0 │ │ │ │ mov r0, r7 │ │ │ │ bl 3ad900 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3ba13c │ │ │ │ b 3b8fbc │ │ │ │ ldr r3, [pc, #-3960] @ 3b9b94 │ │ │ │ @@ -368652,24 +368652,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #240 @ 0xf0 │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ str r1, [sp, #244] @ 0xf4 │ │ │ │ str r1, [sp, #248] @ 0xf8 │ │ │ │ str r1, [sp, #252] @ 0xfc │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #248] @ 0xf8 │ │ │ │ ldr r2, [sp, #240] @ 0xf0 │ │ │ │ str r7, [sp] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1948] @ 3bb324 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b9db0 │ │ │ │ ldr r2, [pc, #1936] @ 3bb328 │ │ │ │ ldr r1, [sp, #144] @ 0x90 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3bad3c │ │ │ │ @@ -368692,24 +368692,24 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #240 @ 0xf0 │ │ │ │ str r5, [sp, #240] @ 0xf0 │ │ │ │ str r5, [sp, #244] @ 0xf4 │ │ │ │ str r5, [sp, #248] @ 0xf8 │ │ │ │ str r5, [sp, #252] @ 0xfc │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #248] @ 0xf8 │ │ │ │ ldr r2, [sp, #240] @ 0xf0 │ │ │ │ str r9, [sp, #12] │ │ │ │ str sl, [sp, #8] │ │ │ │ stm sp, {r7, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1804] @ 3bb334 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ ldr fp, [r3, #2072] @ 0x818 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ cmp r2, #1 │ │ │ │ ldr r3, [r3] │ │ │ │ beq 3bacc0 │ │ │ │ @@ -368736,15 +368736,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3bb25c │ │ │ │ ldr r0, [pc, #1676] @ 3bb33c │ │ │ │ mov r1, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ mov r4, #2 │ │ │ │ b 3ba9e0 │ │ │ │ tst fp, #65536 @ 0x10000 │ │ │ │ beq 3bac48 │ │ │ │ cmp r3, #0 │ │ │ │ str r2, [sp, #268] @ 0x10c │ │ │ │ beq 3b9fa4 │ │ │ │ @@ -368764,19 +368764,19 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3bb260 │ │ │ │ ldr r0, [pc, #1568] @ 3bb340 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3ba9e0 │ │ │ │ ldr r0, [pc, #1552] @ 3bb344 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b97b4 │ │ │ │ cmp r7, #1 │ │ │ │ beq 3bb0c4 │ │ │ │ ands r3, fp, #131072 @ 0x20000 │ │ │ │ streq r3, [sp, #268] @ 0x10c │ │ │ │ beq 3ba240 │ │ │ │ mov r3, #2 │ │ │ │ @@ -368801,22 +368801,22 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #240 @ 0xf0 │ │ │ │ str r7, [sp, #240] @ 0xf0 │ │ │ │ str r7, [sp, #244] @ 0xf4 │ │ │ │ str r7, [sp, #248] @ 0xf8 │ │ │ │ str r7, [sp, #252] @ 0xfc │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #248] @ 0xf8 │ │ │ │ ldr r2, [sp, #240] @ 0xf0 │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1400] @ 3bb34c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ ldr fp, [r3, #2072] @ 0x818 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrb r2, [r4, #66] @ 0x42 │ │ │ │ @@ -368856,15 +368856,15 @@ │ │ │ │ add r0, sp, #240 @ 0xf0 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ str r1, [sp, #244] @ 0xf4 │ │ │ │ str r1, [sp, #248] @ 0xf8 │ │ │ │ str r1, [sp, #252] @ 0xfc │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ lsr r2, r5, #16 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #248] @ 0xf8 │ │ │ │ @@ -368878,15 +368878,15 @@ │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #16] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #1128] @ 3bb354 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3] │ │ │ │ b 3ba1e4 │ │ │ │ mov r4, #4 │ │ │ │ cmp r3, #0 │ │ │ │ str r4, [sp, #268] @ 0x10c │ │ │ │ beq 3b9fa4 │ │ │ │ @@ -368907,15 +368907,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3bb260 │ │ │ │ ldr r0, [pc, #1020] @ 3bb358 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3ba9e0 │ │ │ │ ldr r0, [pc, #1004] @ 3bb35c │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -368923,21 +368923,21 @@ │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ lsr r1, r5, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp, #20] │ │ │ │ str r9, [sp, #16] │ │ │ │ str fp, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3] │ │ │ │ b 3ba1e4 │ │ │ │ ldr r0, [pc, #936] @ 3bb360 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b8d7c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldrb r2, [r4, #66] @ 0x42 │ │ │ │ ldr fp, [r3, #2072] @ 0x818 │ │ │ │ ldr r3, [sp, #232] @ 0xe8 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ lsr r3, fp, #19 │ │ │ │ @@ -368956,61 +368956,61 @@ │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldrd r2, [sp, #120] @ 0x78 │ │ │ │ ldr r0, [pc, #844] @ 3bb364 │ │ │ │ strd r2, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b9274 │ │ │ │ ldr r0, [pc, #820] @ 3bb368 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b9368 │ │ │ │ ldr r0, [pc, #792] @ 3bb36c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b9d6c │ │ │ │ ldr r0, [pc, #780] @ 3bb370 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b8cc0 │ │ │ │ ldr r0, [pc, #768] @ 3bb374 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b9048 │ │ │ │ ldr r0, [pc, #752] @ 3bb378 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b9bb0 │ │ │ │ ldr r0, [pc, #736] @ 3bb37c │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b90c8 │ │ │ │ ldr r0, [pc, #720] @ 3bb380 │ │ │ │ str r2, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mov r1, fp │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3ba8ec │ │ │ │ tst fp, #65536 @ 0x10000 │ │ │ │ strne r4, [sp, #268] @ 0x10c │ │ │ │ beq 3bac48 │ │ │ │ b 3bacd4 │ │ │ │ ldr r0, [pc, #680] @ 3bb384 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b8dbc │ │ │ │ ldr r3, [pc, #668] @ 3bb388 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ba93c │ │ │ │ @@ -369028,24 +369028,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #240 @ 0xf0 │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ str r1, [sp, #244] @ 0xf4 │ │ │ │ str r1, [sp, #248] @ 0xf8 │ │ │ │ str r1, [sp, #252] @ 0xfc │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #248] @ 0xf8 │ │ │ │ ldr r2, [sp, #240] @ 0xf0 │ │ │ │ str r7, [sp] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #548] @ 3bb38c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3ba93c │ │ │ │ ldr r3, [pc, #528] @ 3bb388 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b9e2c │ │ │ │ @@ -369062,80 +369062,80 @@ │ │ │ │ beq 3bb2a0 │ │ │ │ add r0, sp, #240 @ 0xf0 │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ str r1, [sp, #244] @ 0xf4 │ │ │ │ str r1, [sp, #248] @ 0xf8 │ │ │ │ str r1, [sp, #252] @ 0xfc │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #248] @ 0xf8 │ │ │ │ ldr r2, [sp, #240] @ 0xf0 │ │ │ │ str r7, [sp] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #416] @ 3bb390 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b9e2c │ │ │ │ ldr r0, [pc, #404] @ 3bb394 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b8cbc │ │ │ │ ldr r0, [pc, #392] @ 3bb398 │ │ │ │ mov r3, sl │ │ │ │ mov r2, fp │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3bac2c │ │ │ │ ldr r0, [pc, #364] @ 3bb39c │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b9db0 │ │ │ │ ldr r0, [pc, #340] @ 3bb3a0 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3badd8 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ mov r4, #2 │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #240 @ 0xf0 │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ str r1, [sp, #244] @ 0xf4 │ │ │ │ str r1, [sp, #248] @ 0xf8 │ │ │ │ str r1, [sp, #252] @ 0xfc │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #248] @ 0xf8 │ │ │ │ ldr r2, [sp, #240] @ 0xf0 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #268] @ 3bb3a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3ba9e0 │ │ │ │ ldr r0, [pc, #256] @ 3bb3a8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3b9e2c │ │ │ │ ldr r0, [pc, #232] @ 3bb3ac │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3ba93c │ │ │ │ ldr r3, [pc, #208] @ 3bb3b0 │ │ │ │ ldr r1, [pc, #208] @ 3bb3b4 │ │ │ │ ldr r0, [pc, #208] @ 3bb3b8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #204] @ 3bb3bc │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -369148,56 +369148,56 @@ │ │ │ │ ldr r0, [pc, #184] @ 3bb3c8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #180] @ 3bb3cc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #992 @ 0x3e0 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - rsbeq r8, r4, r8, lsl #26 │ │ │ │ + rsbeq r8, r4, r8, asr sp │ │ │ │ andeq r2, r0, ip, lsr r9 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r9, r4, r4, ror #23 │ │ │ │ + rsbeq r9, r4, r4, lsr ip │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ - rsbeq r9, r4, ip, lsr lr │ │ │ │ - rsbeq r9, r4, ip, asr #27 │ │ │ │ - rsbeq r9, r4, ip, ror #30 │ │ │ │ + rsbeq r9, r4, ip, lsl #29 │ │ │ │ + rsbeq r9, r4, ip, lsl lr │ │ │ │ + strheq r9, [r4], #-252 @ 0xffffff04 @ │ │ │ │ andeq r2, r0, r4, lsr pc │ │ │ │ - rsbeq r9, r4, ip, lsl #22 │ │ │ │ + rsbeq r9, r4, ip, asr fp │ │ │ │ strdeq r2, [r0], -r0 │ │ │ │ - rsbeq r9, r4, r0, ror #20 │ │ │ │ - @ instruction: 0x00649b90 │ │ │ │ - @ instruction: 0x00649a94 │ │ │ │ - rsbeq r9, r4, r4, asr #15 │ │ │ │ - rsbeq r9, r4, r0, lsl #24 │ │ │ │ - strdeq r9, [r4], #-204 @ 0xffffff34 @ │ │ │ │ - @ instruction: 0x00649a9c │ │ │ │ - rsbeq r9, r4, r4, asr #30 │ │ │ │ - rsbeq r9, r4, r8, asr sp │ │ │ │ - rsbeq r9, r4, ip, ror #27 │ │ │ │ - rsbeq r9, r4, r4, ror lr │ │ │ │ - rsbeq r7, r4, r0, lsl #4 │ │ │ │ - rsbeq r9, r4, r8, lsl #14 │ │ │ │ + strheq r9, [r4], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq r9, r4, r0, ror #23 │ │ │ │ + rsbeq r9, r4, r4, ror #21 │ │ │ │ + rsbeq r9, r4, r4, lsl r8 │ │ │ │ + rsbeq r9, r4, r0, asr ip │ │ │ │ + rsbeq r9, r4, ip, asr #26 │ │ │ │ + rsbeq r9, r4, ip, ror #21 │ │ │ │ + @ instruction: 0x00649f94 │ │ │ │ + rsbeq r9, r4, r8, lsr #27 │ │ │ │ + rsbeq r9, r4, ip, lsr lr │ │ │ │ + rsbeq r9, r4, r4, asr #29 │ │ │ │ + rsbeq r7, r4, r0, asr r2 │ │ │ │ + rsbeq r9, r4, r8, asr r7 │ │ │ │ andeq r2, r0, ip, lsl #20 │ │ │ │ - rsbeq r8, r4, r8, lsr #14 │ │ │ │ - rsbeq r8, r4, r0, lsr #13 │ │ │ │ - rsbeq r9, r4, r4, lsl #10 │ │ │ │ - rsbeq r9, r4, r0, ror #12 │ │ │ │ - strheq r8, [r4], #-108 @ 0xffffff94 @ │ │ │ │ - rsbeq r9, r4, ip, asr #13 │ │ │ │ - rsbeq r9, r4, r8, asr sp │ │ │ │ - rsbeq r8, r4, r4, asr #12 │ │ │ │ - rsbeq r8, r4, r8, lsr #12 │ │ │ │ - rsbseq r3, r8, r8, ror #10 │ │ │ │ - rsbeq r6, r4, ip, lsr #30 │ │ │ │ - ldrdeq r9, [r4], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq r8, r4, r8, ror r7 │ │ │ │ + strdeq r8, [r4], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq r9, r4, r4, asr r5 │ │ │ │ + strheq r9, [r4], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq r8, r4, ip, lsl #14 │ │ │ │ + rsbeq r9, r4, ip, lsl r7 │ │ │ │ + rsbeq r9, r4, r8, lsr #27 │ │ │ │ + @ instruction: 0x00648694 │ │ │ │ + rsbeq r8, r4, r8, ror r6 │ │ │ │ + ldrheq r3, [r8], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq r6, r4, ip, ror pc │ │ │ │ + rsbeq r9, r4, ip, lsr #20 │ │ │ │ andeq r0, r0, r7, lsl r5 │ │ │ │ - rsbseq r3, r8, r0, asr #10 │ │ │ │ - rsbeq r6, r4, r4, lsl #30 │ │ │ │ - rsbeq r9, r4, r4, asr #19 │ │ │ │ + @ instruction: 0x00783590 │ │ │ │ + rsbeq r6, r4, r4, asr pc │ │ │ │ + rsbeq r9, r4, r4, lsl sl │ │ │ │ andeq r0, r0, pc, asr #9 │ │ │ │ mov r1, r3 │ │ │ │ ldr r2, [sp] │ │ │ │ mov r3, #1 │ │ │ │ b 3b8ad4 │ │ │ │ │ │ │ │ 003bb3e0 : │ │ │ │ @@ -369268,37 +369268,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 3bb550 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3bb430 │ │ │ │ ldr r0, [pc, #48] @ 3bb554 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3bb430 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addeq pc, lr, r4, lsr #20 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq pc, lr, r4, lsl #20 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ @ instruction: 0x008ef9b0 │ │ │ │ andeq r4, r0, r8, lsr r5 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r9, r4, ip, lsl #22 │ │ │ │ - rsbeq r9, r4, r0, lsr #22 │ │ │ │ + rsbeq r9, r4, ip, asr fp │ │ │ │ + rsbeq r9, r4, r0, ror fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #288] @ 3bb694 │ │ │ │ ldr r3, [pc, #288] @ 3bb698 │ │ │ │ @@ -369354,40 +369354,40 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r5, r2 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3bb6b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3bb5b4 │ │ │ │ ldr r0, [pc, #52] @ 3bb6b8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3bb5b4 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addeq pc, lr, r8, lsr #17 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq pc, lr, r4, lsl #17 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq pc, lr, r0, ror #16 │ │ │ │ andeq r4, r0, ip, lsr #15 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r9, r4, r8, ror #19 │ │ │ │ - rsbeq r9, r4, ip, lsl #20 │ │ │ │ + rsbeq r9, r4, r8, lsr sl │ │ │ │ + rsbeq r9, r4, ip, asr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r1, [pc, #916] @ 3bba68 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #912] @ 3bba6c │ │ │ │ @@ -369512,22 +369512,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #420] @ 3bba8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3bb714 │ │ │ │ mov r0, r8 │ │ │ │ bl 3a9000 │ │ │ │ ldr sl, [r6, #580] @ 0x244 │ │ │ │ ldr r3, [r6, #584] @ 0x248 │ │ │ │ ldr fp, [r6, #588] @ 0x24c │ │ │ │ mov r8, r0 │ │ │ │ @@ -369551,22 +369551,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #272] @ 3bba94 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3bb7f4 │ │ │ │ ldr r1, [pc, #260] @ 3bba98 │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 3bb7a4 │ │ │ │ ldr r1, [pc, #220] @ 3bba84 │ │ │ │ @@ -369583,63 +369583,63 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r3, [sp, #8] │ │ │ │ str fp, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r8, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #140] @ 3bba9c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r2, [r9] │ │ │ │ b 3bb7a4 │ │ │ │ ldr r0, [pc, #124] @ 3bbaa0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3bb714 │ │ │ │ ldr r0, [pc, #108] @ 3bbaa4 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r2, [r9] │ │ │ │ b 3bb7a4 │ │ │ │ ldr r0, [pc, #80] @ 3bbaa8 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3bb7f4 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addeq pc, lr, r4, asr #14 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq pc, lr, r0, lsr r7 @ │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ strdeq pc, [lr], r8 │ │ │ │ addeq pc, lr, r8, lsl r6 @ │ │ │ │ andeq r4, r0, r4, ror r9 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - ldrdeq r9, [r4], #-116 @ 0xffffff8c @ │ │ │ │ + rsbeq r9, r4, r4, lsr #16 │ │ │ │ andeq r1, r0, r8, lsr pc │ │ │ │ - rsbeq r9, r4, ip, lsl #16 │ │ │ │ + rsbeq r9, r4, ip, asr r8 │ │ │ │ andeq r4, r0, r0, lsl #24 │ │ │ │ - strdeq r9, [r4], #-108 @ 0xffffff94 @ │ │ │ │ - rsbeq r9, r4, r4, asr #13 │ │ │ │ + rsbeq r9, r4, ip, asr #14 │ │ │ │ rsbeq r9, r4, r4, lsl r7 │ │ │ │ - rsbeq r9, r4, r0, ror r7 │ │ │ │ + rsbeq r9, r4, r4, ror #14 │ │ │ │ + rsbeq r9, r4, r0, asr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ add r4, r0, #131072 @ 0x20000 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r4, #932] @ 0x3a4 │ │ │ │ @@ -369679,42 +369679,42 @@ │ │ │ │ bne 3bbbd0 │ │ │ │ orr r2, r7, #4 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #48 @ 0x30 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 3b5d50 │ │ │ │ ldr r0, [r4, #680] @ 0x2a8 │ │ │ │ - bl 9b52d8 │ │ │ │ + bl 9b5320 │ │ │ │ ldrb r3, [r4, #704] @ 0x2c0 │ │ │ │ strb r6, [r4, #684] @ 0x2ac │ │ │ │ cmp r3, #0 │ │ │ │ beq 3bbb2c │ │ │ │ ldr r0, [r4, #700] @ 0x2bc │ │ │ │ - bl 9b52d8 │ │ │ │ + bl 9b5320 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #704] @ 0x2c0 │ │ │ │ ldrb r3, [r4, #724] @ 0x2d4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3bbb38 │ │ │ │ ldr r0, [r4, #720] @ 0x2d0 │ │ │ │ - bl 9b52d8 │ │ │ │ + bl 9b5320 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #724] @ 0x2d4 │ │ │ │ ldrb r3, [r4, #764] @ 0x2fc │ │ │ │ cmp r3, #0 │ │ │ │ beq 3bbb44 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ - bl 9b52d8 │ │ │ │ + bl 9b5320 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #764] @ 0x2fc │ │ │ │ ldrb r3, [r4, #744] @ 0x2e8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3bbb50 │ │ │ │ ldr r0, [r4, #740] @ 0x2e4 │ │ │ │ - bl 9b52d8 │ │ │ │ + bl 9b5320 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #744] @ 0x2e8 │ │ │ │ b 3bbb50 │ │ │ │ │ │ │ │ 003bbbe4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -369798,21 +369798,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #236] @ 3bbe40 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3bbc6c │ │ │ │ ldr r1, [pc, #224] @ 3bbe44 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #896 @ 0x380 │ │ │ │ mov r0, r4 │ │ │ │ bl 3b271c │ │ │ │ @@ -369837,46 +369837,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3bbe4c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3bbc68 │ │ │ │ ldr r0, [pc, #80] @ 3bbe50 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3bbc68 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #64] @ 3bbe54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3bbc6c │ │ │ │ addeq pc, lr, r4, lsl r2 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ strdeq pc, [lr], r0 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq pc, lr, r8, lsr #3 │ │ │ │ - @ instruction: 0x00782b94 │ │ │ │ + rsbseq r2, r8, r4, ror #23 │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r9, r4, r8, lsr #9 │ │ │ │ - rsbseq r2, r8, r8, ror #21 │ │ │ │ + strdeq r9, [r4], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbseq r2, r8, r8, lsr fp │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ - rsbeq r9, r4, ip, asr r4 │ │ │ │ - @ instruction: 0x0064949c │ │ │ │ - rsbeq r9, r4, r8, lsl r4 │ │ │ │ + rsbeq r9, r4, ip, lsr #9 │ │ │ │ + rsbeq r9, r4, ip, ror #9 │ │ │ │ + rsbeq r9, r4, r8, ror #8 │ │ │ │ │ │ │ │ 003bbe58 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #116] @ 3bbee4 │ │ │ │ @@ -370022,42 +370022,42 @@ │ │ │ │ orr r2, r7, #4 │ │ │ │ mov r1, #48 @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 3b5d50 │ │ │ │ ldr r0, [r4, #680] @ 0x2a8 │ │ │ │ - bl 9b52d8 │ │ │ │ + bl 9b5320 │ │ │ │ ldrb r3, [r4, #704] @ 0x2c0 │ │ │ │ strb r6, [r4, #684] @ 0x2ac │ │ │ │ cmp r3, #0 │ │ │ │ beq 3bc040 │ │ │ │ ldr r0, [r4, #700] @ 0x2bc │ │ │ │ - bl 9b52d8 │ │ │ │ + bl 9b5320 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #704] @ 0x2c0 │ │ │ │ ldrb r3, [r4, #724] @ 0x2d4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3bc04c │ │ │ │ ldr r0, [r4, #720] @ 0x2d0 │ │ │ │ - bl 9b52d8 │ │ │ │ + bl 9b5320 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #724] @ 0x2d4 │ │ │ │ ldrb r3, [r4, #764] @ 0x2fc │ │ │ │ cmp r3, #0 │ │ │ │ beq 3bc058 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ - bl 9b52d8 │ │ │ │ + bl 9b5320 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #764] @ 0x2fc │ │ │ │ ldrb r3, [r4, #744] @ 0x2e8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3bc064 │ │ │ │ ldr r0, [r4, #740] @ 0x2e4 │ │ │ │ - bl 9b52d8 │ │ │ │ + bl 9b5320 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #744] @ 0x2e8 │ │ │ │ b 3bc064 │ │ │ │ ldr r2, [r4, #604] @ 0x25c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 3a8a6c │ │ │ │ @@ -370084,42 +370084,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 3bc204 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r2, [r6, #4] │ │ │ │ b 3bbf60 │ │ │ │ ldr r0, [pc, #60] @ 3bc208 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r2, [r6, #4] │ │ │ │ b 3bbf60 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addeq lr, lr, r8, lsl #30 │ │ │ │ andeq r4, r0, r0 │ │ │ │ ldrdeq lr, [lr], r8 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq lr, lr, r0, lsl #29 │ │ │ │ @ instruction: 0x008eedb0 │ │ │ │ andeq r3, r0, r8, lsr #6 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r9, r4, r8, lsr #2 │ │ │ │ - rsbeq r9, r4, r0, asr r1 │ │ │ │ + rsbeq r9, r4, r8, ror r1 │ │ │ │ + rsbeq r9, r4, r0, lsr #3 │ │ │ │ │ │ │ │ 003bc20c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r1, [pc, #1048] @ 3bc63c │ │ │ │ @@ -370208,26 +370208,26 @@ │ │ │ │ mov r1, fp │ │ │ │ add r0, sp, #32 │ │ │ │ str fp, [sp, #32] │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp, #44] @ 0x2c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #696] @ 3bc668 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3bc3c0 │ │ │ │ cmp r2, #0 │ │ │ │ bne 3bc528 │ │ │ │ ldr r2, [pc, #676] @ 3bc66c │ │ │ │ ldr r3, [pc, #628] @ 3bc640 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -370265,23 +370265,23 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #492] @ 3bc674 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3bc2bc │ │ │ │ ldr r3, [pc, #480] @ 3bc678 │ │ │ │ lsl r2, r4, #2 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ asr sl, r4, #31 │ │ │ │ ldrh r1, [r3] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -370300,26 +370300,26 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r2, sl} │ │ │ │ str r8, [sp, #20] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r6, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #348] @ 3bc67c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3bc2c8 │ │ │ │ ldr r2, [pc, #336] @ 3bc680 │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3bc3c0 │ │ │ │ ldr r2, [pc, #284] @ 3bc660 │ │ │ │ @@ -370336,83 +370336,83 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ mov ip, #0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ str ip, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #208] @ 3bc684 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3bc3c0 │ │ │ │ ldr r0, [pc, #196] @ 3bc688 │ │ │ │ mov r3, sl │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ str r6, [sp, #8] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3bc2c8 │ │ │ │ ldr r0, [pc, #168] @ 3bc68c │ │ │ │ mov r2, r4 │ │ │ │ mov r3, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3bc3c0 │ │ │ │ ldr r0, [pc, #136] @ 3bc690 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3bc2bc │ │ │ │ ldr r0, [pc, #120] @ 3bc694 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3bc3c0 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ strdeq lr, [lr], r8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq lr, r8, r4, asr r0 │ │ │ │ + rsbseq lr, r8, r4, lsr #1 │ │ │ │ @ instruction: 0x008eebb8 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq r6, r5, r8, lsr lr │ │ │ │ addeq lr, lr, ip, asr #22 │ │ │ │ addeq r0, r7, r8, asr #27 │ │ │ │ andeq r4, r0, r4, ror r0 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r9, r4, r4, lsr #2 │ │ │ │ + rsbeq r9, r4, r4, ror r1 │ │ │ │ addeq lr, lr, r4, asr sl │ │ │ │ @ instruction: 0x00003fb4 │ │ │ │ - rsbeq r8, r4, r8, asr #29 │ │ │ │ - andeq r5, r0, r4, asr #1 │ │ │ │ rsbeq r8, r4, r8, lsl pc │ │ │ │ + andeq r5, r0, r4, asr #1 │ │ │ │ + rsbeq r8, r4, r8, ror #30 │ │ │ │ @ instruction: 0x00003bb8 │ │ │ │ - rsbeq r8, r4, r4, ror #31 │ │ │ │ - rsbeq r8, r4, r4, asr #29 │ │ │ │ - rsbeq r9, r4, r0, lsr #32 │ │ │ │ - rsbeq r8, r4, r0, asr #27 │ │ │ │ - rsbeq r8, r4, r8, lsl pc │ │ │ │ + rsbeq r9, r4, r4, lsr r0 │ │ │ │ + rsbeq r8, r4, r4, lsl pc │ │ │ │ + rsbeq r9, r4, r0, ror r0 │ │ │ │ + rsbeq r8, r4, r0, lsl lr │ │ │ │ + rsbeq r8, r4, r8, ror #30 │ │ │ │ │ │ │ │ 003bc698 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r1, [pc, #788] @ 3bc9c4 │ │ │ │ @@ -370479,27 +370479,27 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r6, [sp, #20] │ │ │ │ str r7, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #512] @ 3bc9e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3bc808 │ │ │ │ ldr r2, [pc, #480] @ 3bc9d8 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3bc8d4 │ │ │ │ mov r5, #0 │ │ │ │ @@ -370541,22 +370541,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 3bc9f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3bc738 │ │ │ │ ldr r2, [pc, #284] @ 3bc9f8 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3bc804 │ │ │ │ ldr r2, [pc, #240] @ 3bc9e0 │ │ │ │ @@ -370573,69 +370573,69 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ mov ip, #0 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ str ip, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #160] @ 3bc9fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3bc804 │ │ │ │ ldr r0, [pc, #148] @ 3bca00 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, #0 │ │ │ │ str r1, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3bc804 │ │ │ │ ldr r0, [pc, #120] @ 3bca04 │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r1, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3bc808 │ │ │ │ ldr r0, [pc, #84] @ 3bca08 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3bc738 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ - rsbseq sp, r8, r4, ror #23 │ │ │ │ + rsbseq sp, r8, r4, lsr ip │ │ │ │ addeq lr, lr, r8, asr #14 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq lr, lr, ip, lsr #14 │ │ │ │ addeq r0, r7, r4, asr #19 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r3, r0, r0, ror lr │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r8, r4, r8, ror #30 │ │ │ │ + strheq r8, [r4], #-248 @ 0xffffff08 @ │ │ │ │ addeq lr, lr, ip, lsl #12 │ │ │ │ muleq r0, r8, sl │ │ │ │ - rsbeq r8, r4, r4, lsr #27 │ │ │ │ + strdeq r8, [r4], #-212 @ 0xffffff2c @ │ │ │ │ andeq r3, r0, r0, lsr r2 │ │ │ │ - @ instruction: 0x00648e90 │ │ │ │ rsbeq r8, r4, r0, ror #29 │ │ │ │ - rsbeq r8, r4, r0, lsl lr │ │ │ │ - rsbeq r8, r4, r0, lsr sp │ │ │ │ + rsbeq r8, r4, r0, lsr pc │ │ │ │ + rsbeq r8, r4, r0, ror #28 │ │ │ │ + rsbeq r8, r4, r0, lsl #27 │ │ │ │ │ │ │ │ 003bca0c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r8, r0 │ │ │ │ @@ -370651,15 +370651,15 @@ │ │ │ │ add r4, r8, #131072 @ 0x20000 │ │ │ │ stm sp, {r1, r3, r8} │ │ │ │ ldr r6, [pc, #660] @ 3bcce8 │ │ │ │ ldr r3, [pc, #660] @ 3bccec │ │ │ │ mov r2, #1 │ │ │ │ ldr r7, [pc, #656] @ 3bccf0 │ │ │ │ mov r5, r0 │ │ │ │ - bl 9b51fc │ │ │ │ + bl 9b5244 │ │ │ │ str r6, [r4, #748] @ 0x2ec │ │ │ │ ldr r6, [pc, #644] @ 3bccf4 │ │ │ │ str r5, [r4, #604] @ 0x25c │ │ │ │ str r7, [r4, #708] @ 0x2c4 │ │ │ │ add r5, r4, #688 @ 0x2b0 │ │ │ │ mov r7, #1024 @ 0x400 │ │ │ │ strd r6, [r5] │ │ │ │ @@ -370705,111 +370705,111 @@ │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ ldr sl, [pc, #468] @ 3bcd04 │ │ │ │ add r9, r4, #900 @ 0x384 │ │ │ │ add sl, pc, sl │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b51fc │ │ │ │ + bl 9b5244 │ │ │ │ str r6, [r4, #680] @ 0x2a8 │ │ │ │ mov r0, #32 │ │ │ │ bl 253504 │ │ │ │ mov r3, #1 │ │ │ │ add r1, r4, #700 @ 0x2bc │ │ │ │ mov r2, r3 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r7 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b51fc │ │ │ │ + bl 9b5244 │ │ │ │ str r6, [r4, #700] @ 0x2bc │ │ │ │ mov r0, #32 │ │ │ │ bl 253504 │ │ │ │ mov r3, #1 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ mov r2, r3 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r7 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b51fc │ │ │ │ + bl 9b5244 │ │ │ │ str r6, [r4, #720] @ 0x2d0 │ │ │ │ mov r0, #32 │ │ │ │ bl 253504 │ │ │ │ mov r3, #1 │ │ │ │ add r1, r4, #740 @ 0x2e4 │ │ │ │ mov r2, r3 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r7 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b51fc │ │ │ │ + bl 9b5244 │ │ │ │ str r6, [r4, #740] @ 0x2e4 │ │ │ │ mov r0, #32 │ │ │ │ bl 253504 │ │ │ │ add r3, r4, #760 @ 0x2f8 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b51fc │ │ │ │ + bl 9b5244 │ │ │ │ mov r0, #32 │ │ │ │ str r6, [r4, #760] @ 0x2f8 │ │ │ │ bl 253504 │ │ │ │ ldr r3, [pc, #248] @ 3bcd08 │ │ │ │ mov r1, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r3, r4, #780 @ 0x30c │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ str r7, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 9b51fc │ │ │ │ + bl 9b5244 │ │ │ │ str r5, [r4, #780] @ 0x30c │ │ │ │ add r5, r4, #800 @ 0x320 │ │ │ │ mov r0, #32 │ │ │ │ bl 253504 │ │ │ │ mov r3, #1 │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, #0 │ │ │ │ stm sp, {r7, sl} │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b51fc │ │ │ │ + bl 9b5244 │ │ │ │ str r6, [r5], #20 │ │ │ │ cmp r9, r5 │ │ │ │ bne 3bcc3c │ │ │ │ add r0, r4, #632 @ 0x278 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ bl 3a9d10 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ add r0, r4, #660 @ 0x294 │ │ │ │ bl 3a9d10 │ │ │ │ add r0, r4, #664 @ 0x298 │ │ │ │ bl 3abeec │ │ │ │ ldr r0, [r4, #936] @ 0x3a8 │ │ │ │ - bl 758210 │ │ │ │ + bl 758258 │ │ │ │ ldr r3, [pc, #112] @ 3bcd0c │ │ │ │ ldr r2, [pc, #112] @ 3bcd10 │ │ │ │ ldr r1, [pc, #112] @ 3bcd14 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1020 @ 0x3fc │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldrh r3, [r0, #110] @ 0x6e │ │ │ │ add r0, r4, #448 @ 0x1c0 │ │ │ │ str fp, [sp] │ │ │ │ bl 3a8f68 │ │ │ │ mov r0, r8 │ │ │ │ @@ -370822,81 +370822,81 @@ │ │ │ │ andeq r0, r0, r8, lsl #20 │ │ │ │ andeq r0, r0, fp, lsl #20 │ │ │ │ andeq r0, r0, r2, lsl #22 │ │ │ │ andeq r0, r0, r8, lsl #28 │ │ │ │ @ instruction: 0xffffa020 │ │ │ │ @ instruction: 0xffff54fc │ │ │ │ @ instruction: 0xffff6d6c │ │ │ │ - rsbseq r1, r8, ip, lsr #23 │ │ │ │ - rsbeq lr, r2, r4, ror #20 │ │ │ │ - rsbeq r7, r2, ip, lsr ip │ │ │ │ + ldrsheq r1, [r8], #-188 @ 0xffffff44 @ │ │ │ │ + strheq lr, [r2], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq r7, r2, ip, lsl #25 │ │ │ │ │ │ │ │ 003bcd18 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ add r7, r0, #131072 @ 0x20000 │ │ │ │ ldr r4, [r7, #604] @ 0x25c │ │ │ │ mov r6, r0 │ │ │ │ cmp r4, #0 │ │ │ │ beq 3bcd4c │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b52d8 │ │ │ │ + bl 9b5320 │ │ │ │ mov r0, r4 │ │ │ │ bl 253810 │ │ │ │ ldr r4, [r7, #680] @ 0x2a8 │ │ │ │ cmp r4, #0 │ │ │ │ beq 3bcd68 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b52d8 │ │ │ │ + bl 9b5320 │ │ │ │ mov r0, r4 │ │ │ │ bl 253810 │ │ │ │ ldr r4, [r7, #700] @ 0x2bc │ │ │ │ cmp r4, #0 │ │ │ │ beq 3bcd84 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b52d8 │ │ │ │ + bl 9b5320 │ │ │ │ mov r0, r4 │ │ │ │ bl 253810 │ │ │ │ ldr r4, [r7, #720] @ 0x2d0 │ │ │ │ cmp r4, #0 │ │ │ │ beq 3bcda0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b52d8 │ │ │ │ + bl 9b5320 │ │ │ │ mov r0, r4 │ │ │ │ bl 253810 │ │ │ │ ldr r4, [r7, #740] @ 0x2e4 │ │ │ │ cmp r4, #0 │ │ │ │ beq 3bcdbc │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b52d8 │ │ │ │ + bl 9b5320 │ │ │ │ mov r0, r4 │ │ │ │ bl 253810 │ │ │ │ ldr r4, [r7, #760] @ 0x2f8 │ │ │ │ cmp r4, #0 │ │ │ │ beq 3bcdd8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b52d8 │ │ │ │ + bl 9b5320 │ │ │ │ mov r0, r4 │ │ │ │ bl 253810 │ │ │ │ ldr r4, [r7, #780] @ 0x30c │ │ │ │ cmp r4, #0 │ │ │ │ beq 3bcdf4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b52d8 │ │ │ │ + bl 9b5320 │ │ │ │ mov r0, r4 │ │ │ │ bl 253810 │ │ │ │ add r6, r6, #131072 @ 0x20000 │ │ │ │ mov r4, #0 │ │ │ │ add r6, r6, #800 @ 0x320 │ │ │ │ ldr r5, [r6, r4, lsl #2] │ │ │ │ subs r0, r5, #0 │ │ │ │ beq 3bce18 │ │ │ │ - bl 9b52d8 │ │ │ │ + bl 9b5320 │ │ │ │ mov r0, r5 │ │ │ │ bl 253810 │ │ │ │ add r4, r4, #5 │ │ │ │ cmp r4, #25 │ │ │ │ bne 3bce00 │ │ │ │ ldr r0, [r7, #632] @ 0x278 │ │ │ │ bl 3a9db0 │ │ │ │ @@ -371029,38 +371029,38 @@ │ │ │ │ ldr r2, [r3, r1, lsl #2] │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r0, #0 │ │ │ │ umull r6, r9, r2, r3 │ │ │ │ bne 3bd260 │ │ │ │ mov r0, #1 │ │ │ │ ldr fp, [r4] │ │ │ │ - bl 9b5824 │ │ │ │ + bl 9b586c │ │ │ │ adds r2, r6, r0 │ │ │ │ adc r3, r9, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl 9b56f0 │ │ │ │ + bl 9b5738 │ │ │ │ strb sl, [r4, #4] │ │ │ │ b 3bcf90 │ │ │ │ ldr r1, [r5, #788] @ 0x314 │ │ │ │ ldr r2, [r5, #796] @ 0x31c │ │ │ │ ldr r3, [r5, #792] @ 0x318 │ │ │ │ ldr r2, [r2, r1, lsl #2] │ │ │ │ umull r4, r6, r2, r3 │ │ │ │ ldr r3, [pc, #1680] @ 3bd6f0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3bd2e8 │ │ │ │ mov r0, #1 │ │ │ │ ldr r8, [r5, #780] @ 0x30c │ │ │ │ - bl 9b5824 │ │ │ │ + bl 9b586c │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9b56f0 │ │ │ │ + bl 9b5738 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r5, #784] @ 0x310 │ │ │ │ b 3bcf78 │ │ │ │ ldr r1, [r5, #748] @ 0x2ec │ │ │ │ ldr r2, [r5, #756] @ 0x2f4 │ │ │ │ ldr r3, [r5, #752] @ 0x2f0 │ │ │ │ ldr r2, [r2, r1, lsl #2] │ │ │ │ @@ -371068,19 +371068,19 @@ │ │ │ │ ldr r3, [pc, #1600] @ 3bd6f0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3bd370 │ │ │ │ mov r0, #1 │ │ │ │ ldr r8, [r5, #740] @ 0x2e4 │ │ │ │ - bl 9b5824 │ │ │ │ + bl 9b586c │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9b56f0 │ │ │ │ + bl 9b5738 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r5, #744] @ 0x2e8 │ │ │ │ b 3bcf6c │ │ │ │ ldr r1, [r5, #768] @ 0x300 │ │ │ │ ldr r2, [r5, #776] @ 0x308 │ │ │ │ ldr r3, [r5, #772] @ 0x304 │ │ │ │ ldr r2, [r2, r1, lsl #2] │ │ │ │ @@ -371088,19 +371088,19 @@ │ │ │ │ ldr r3, [pc, #1520] @ 3bd6f0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3bd3f8 │ │ │ │ mov r0, #1 │ │ │ │ ldr r8, [r5, #760] @ 0x2f8 │ │ │ │ - bl 9b5824 │ │ │ │ + bl 9b586c │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9b56f0 │ │ │ │ + bl 9b5738 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r5, #764] @ 0x2fc │ │ │ │ b 3bcf60 │ │ │ │ ldr r1, [r5, #728] @ 0x2d8 │ │ │ │ ldr r2, [r5, #736] @ 0x2e0 │ │ │ │ ldr r3, [r5, #732] @ 0x2dc │ │ │ │ ldr r2, [r2, r1, lsl #2] │ │ │ │ @@ -371108,19 +371108,19 @@ │ │ │ │ ldr r3, [pc, #1440] @ 3bd6f0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3bd508 │ │ │ │ mov r0, #1 │ │ │ │ ldr r8, [r5, #720] @ 0x2d0 │ │ │ │ - bl 9b5824 │ │ │ │ + bl 9b586c │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9b56f0 │ │ │ │ + bl 9b5738 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r5, #724] @ 0x2d4 │ │ │ │ b 3bcf54 │ │ │ │ ldr r1, [r5, #708] @ 0x2c4 │ │ │ │ ldr r2, [r5, #716] @ 0x2cc │ │ │ │ ldr r3, [r5, #712] @ 0x2c8 │ │ │ │ ldr r2, [r2, r1, lsl #2] │ │ │ │ @@ -371128,19 +371128,19 @@ │ │ │ │ ldr r3, [pc, #1360] @ 3bd6f0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3bd480 │ │ │ │ mov r0, #1 │ │ │ │ ldr r8, [r5, #700] @ 0x2bc │ │ │ │ - bl 9b5824 │ │ │ │ + bl 9b586c │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9b56f0 │ │ │ │ + bl 9b5738 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r5, #704] @ 0x2c0 │ │ │ │ b 3bcf48 │ │ │ │ ldr r1, [r5, #688] @ 0x2b0 │ │ │ │ ldr r2, [r5, #696] @ 0x2b8 │ │ │ │ ldr r3, [r5, #692] @ 0x2b4 │ │ │ │ ldr r2, [r2, r1, lsl #2] │ │ │ │ @@ -371148,36 +371148,36 @@ │ │ │ │ ldr r3, [pc, #1280] @ 3bd6f0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3bd590 │ │ │ │ mov r0, #1 │ │ │ │ ldr r8, [r5, #680] @ 0x2a8 │ │ │ │ - bl 9b5824 │ │ │ │ + bl 9b586c │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9b56f0 │ │ │ │ + bl 9b5738 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r5, #684] @ 0x2ac │ │ │ │ b 3bcf3c │ │ │ │ ldr r0, [r5, #932] @ 0x3a4 │ │ │ │ bl 58eb28 │ │ │ │ mov r3, r0 │ │ │ │ str r4, [r3, #4] │ │ │ │ mov r0, #1 │ │ │ │ ldr r4, [r5, #604] @ 0x25c │ │ │ │ - bl 9b5824 │ │ │ │ + bl 9b586c │ │ │ │ ldr r2, [pc, #1196] @ 3bd6f4 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d9f08 │ │ │ │ + bl 9d9f50 │ │ │ │ adds r2, r0, #500 @ 0x1f4 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b56f0 │ │ │ │ + bl 9b5738 │ │ │ │ b 3bcfb4 │ │ │ │ ldr r3, [pc, #1168] @ 3bd6f8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3bd020 │ │ │ │ ldr r3, [pc, #1152] @ 3bd6fc │ │ │ │ @@ -371194,24 +371194,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str fp, [sp] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r9, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1060] @ 3bd704 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3bd020 │ │ │ │ ldr r3, [pc, #1032] @ 3bd6f8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3bd06c │ │ │ │ ldr r3, [pc, #1016] @ 3bd6fc │ │ │ │ @@ -371228,24 +371228,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #928] @ 3bd708 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3bd06c │ │ │ │ ldr r3, [pc, #896] @ 3bd6f8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3bd0bc │ │ │ │ ldr r3, [pc, #880] @ 3bd6fc │ │ │ │ @@ -371262,24 +371262,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #796] @ 3bd70c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3bd0bc │ │ │ │ ldr r3, [pc, #760] @ 3bd6f8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3bd10c │ │ │ │ ldr r3, [pc, #744] @ 3bd6fc │ │ │ │ @@ -371296,24 +371296,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #664] @ 3bd710 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3bd10c │ │ │ │ ldr r3, [pc, #624] @ 3bd6f8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3bd1ac │ │ │ │ ldr r3, [pc, #608] @ 3bd6fc │ │ │ │ @@ -371330,24 +371330,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #532] @ 3bd714 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3bd1ac │ │ │ │ ldr r3, [pc, #488] @ 3bd6f8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3bd15c │ │ │ │ ldr r3, [pc, #472] @ 3bd6fc │ │ │ │ @@ -371364,24 +371364,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #400] @ 3bd718 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3bd15c │ │ │ │ ldr r3, [pc, #352] @ 3bd6f8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3bd1fc │ │ │ │ ldr r3, [pc, #336] @ 3bd6fc │ │ │ │ @@ -371398,111 +371398,111 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #268] @ 3bd71c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3bd1fc │ │ │ │ ldr r0, [pc, #256] @ 3bd720 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r9 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3bd020 │ │ │ │ ldr r0, [pc, #232] @ 3bd724 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3bd06c │ │ │ │ ldr r0, [pc, #208] @ 3bd728 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3bd1fc │ │ │ │ ldr r0, [pc, #184] @ 3bd72c │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3bd0bc │ │ │ │ ldr r0, [pc, #160] @ 3bd730 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3bd1ac │ │ │ │ ldr r0, [pc, #136] @ 3bd734 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3bd10c │ │ │ │ ldr r0, [pc, #112] @ 3bd738 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3bd15c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addeq sp, lr, r0, lsr pc │ │ │ │ andeq r4, r0, r0 │ │ │ │ strdeq sp, [lr], r4 │ │ │ │ addeq sp, lr, r0, ror #28 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ andeq r2, r0, ip, lsl #20 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - strheq r6, [r4], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbeq r6, r4, r8, lsr #10 │ │ │ │ - rsbeq r6, r4, r0, lsr #9 │ │ │ │ - rsbeq r6, r4, r8, lsl r4 │ │ │ │ - @ instruction: 0x00646390 │ │ │ │ - rsbeq r6, r4, r8, lsl #6 │ │ │ │ - rsbeq r6, r4, r0, lsl #5 │ │ │ │ - rsbeq r6, r4, ip, asr #5 │ │ │ │ - strheq r6, [r4], #-32 @ 0xffffffe0 @ │ │ │ │ - @ instruction: 0x00646294 │ │ │ │ - rsbeq r6, r4, r8, ror r2 │ │ │ │ - rsbeq r6, r4, ip, asr r2 │ │ │ │ - rsbeq r6, r4, r0, asr #4 │ │ │ │ - rsbeq r6, r4, r4, lsr #4 │ │ │ │ + rsbeq r6, r4, r0, lsl #12 │ │ │ │ + rsbeq r6, r4, r8, ror r5 │ │ │ │ + strdeq r6, [r4], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq r6, r4, r8, ror #8 │ │ │ │ + rsbeq r6, r4, r0, ror #7 │ │ │ │ + rsbeq r6, r4, r8, asr r3 │ │ │ │ + ldrdeq r6, [r4], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq r6, r4, ip, lsl r3 │ │ │ │ + rsbeq r6, r4, r0, lsl #6 │ │ │ │ + rsbeq r6, r4, r4, ror #5 │ │ │ │ + rsbeq r6, r4, r8, asr #5 │ │ │ │ + rsbeq r6, r4, ip, lsr #5 │ │ │ │ + @ instruction: 0x00646290 │ │ │ │ + rsbeq r6, r4, r4, ror r2 │ │ │ │ │ │ │ │ 003bd73c : │ │ │ │ add r0, r0, #6528 @ 0x1980 │ │ │ │ add r0, r0, #16 │ │ │ │ b 3cad88 │ │ │ │ │ │ │ │ 003bd748 : │ │ │ │ add r0, r0, #6528 @ 0x1980 │ │ │ │ add r0, r0, #16 │ │ │ │ b 3ca8f4 │ │ │ │ ldr r0, [pc, #4] @ 3bd760 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757664 │ │ │ │ + b 7576ac │ │ │ │ addeq r9, r8, ip, ror r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #276] @ 3bd890 │ │ │ │ ldr r1, [pc, #276] @ 3bd894 │ │ │ │ @@ -371558,37 +371558,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 3bd8b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3bd7b4 │ │ │ │ ldr r0, [pc, #48] @ 3bd8b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3bd7b4 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addeq sp, lr, r0, lsr #13 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq sp, lr, r0, lsl #13 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq sp, lr, r4, asr r6 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r3, r4, r8, lsr r4 │ │ │ │ - rsbeq r3, r4, r0, ror #8 │ │ │ │ + rsbeq r3, r4, r8, lsl #9 │ │ │ │ + strheq r3, [r4], #-64 @ 0xffffffc0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #252] @ 3bd9cc │ │ │ │ ldr r1, [pc, #252] @ 3bd9d0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -371637,37 +371637,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 3bd9ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3bd908 │ │ │ │ ldr r0, [pc, #48] @ 3bd9f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3bd908 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addeq sp, lr, ip, asr #10 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq sp, lr, ip, lsr #10 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq sp, lr, ip, lsl #10 │ │ │ │ andeq r3, r0, r4, ror #13 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r3, r4, r8, lsl #8 │ │ │ │ - rsbeq r3, r4, r4, lsr r4 │ │ │ │ + rsbeq r3, r4, r8, asr r4 │ │ │ │ + rsbeq r3, r4, r4, lsl #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 58eb58 │ │ │ │ pop {r4, lr} │ │ │ │ add r0, r0, #6528 @ 0x1980 │ │ │ │ @@ -371718,35 +371718,35 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #236] @ 3bdbd4 │ │ │ │ ldr r1, [pc, #236] @ 3bdbd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r5, #16 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #204] @ 3bdbdc │ │ │ │ ldr r1, [pc, #204] @ 3bdbe0 │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #172] @ 3bdbe4 │ │ │ │ ldr r3, [pc, #172] @ 3bdbe8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #168] @ 3bdbec │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -371765,40 +371765,40 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r7, #56] @ 0x38 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #3 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74f8b8 │ │ │ │ + bl 74f900 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #8 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldrsbeq ip, [r9], #-120 @ 0xffffff88 @ │ │ │ │ - rsbeq sp, r1, r8, asr r9 │ │ │ │ - ldrdeq r5, [r6], #-180 @ 0xffffff4c @ │ │ │ │ - rsbeq sp, r1, r8, asr r9 │ │ │ │ - rsbeq sp, r1, r0, ror r9 │ │ │ │ - strdeq sp, [r2], #-188 @ 0xffffff44 @ │ │ │ │ - ldrdeq r6, [r2], #-208 @ 0xffffff30 @ │ │ │ │ + rsbseq ip, r9, r8, lsr #16 │ │ │ │ + rsbeq sp, r1, r8, lsr #19 │ │ │ │ + rsbeq r5, r6, r4, lsr #24 │ │ │ │ + rsbeq sp, r1, r8, lsr #19 │ │ │ │ + rsbeq sp, r1, r0, asr #19 │ │ │ │ + rsbeq sp, r2, ip, asr #24 │ │ │ │ + rsbeq r6, r2, r0, lsr #28 │ │ │ │ andeq r1, r0, r4, ror #1 │ │ │ │ umulleq r9, r8, r4, r5 │ │ │ │ ldrdeq r2, [sp], r8 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ sbcne r8, r9, r6, lsl #1 │ │ │ │ andeq r0, r0, r4, asr #22 │ │ │ │ - rsbeq r7, r4, r4, lsr #26 │ │ │ │ + rsbeq r7, r4, r4, ror sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldr r4, [r0, #2440] @ 0x988 │ │ │ │ ldr r0, [pc, #596] @ 3bde74 │ │ │ │ @@ -371864,23 +371864,23 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ mov r5, r1 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #364] @ 3bdea0 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3bdc80 │ │ │ │ cmp r2, #0 │ │ │ │ beq 3bdc80 │ │ │ │ ldr r2, [pc, #328] @ 3bdea4 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -371899,15 +371899,15 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ mov r5, r1 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #232] @ 3bdea8 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3bdd34 │ │ │ │ ldr r2, [pc, #224] @ 3bdeac │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ @@ -371927,54 +371927,54 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ mov r5, r1 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 3bdeb0 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3bdd34 │ │ │ │ ldr r0, [pc, #120] @ 3bdeb4 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3bdc80 │ │ │ │ ldr r0, [pc, #104] @ 3bdeb8 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3bdc80 │ │ │ │ ldr r0, [pc, #88] @ 3bdebc │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3bdc80 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ strdeq sp, [lr], r8 │ │ │ │ strdeq pc, [r1], -lr │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq sp, lr, r4, ror #3 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ strdeq pc, [r7], -lr │ │ │ │ strdeq pc, [pc], -lr │ │ │ │ umulleq sp, lr, r0, r1 │ │ │ │ @ instruction: 0x000047b0 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - strheq r3, [r4], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq r3, r4, ip, lsl #4 │ │ │ │ andeq r4, r0, ip, lsr #29 │ │ │ │ - rsbeq r3, r4, ip, lsr #1 │ │ │ │ + strdeq r3, [r4], #-12 @ │ │ │ │ andeq r2, r0, ip, lsl r2 │ │ │ │ - rsbeq r3, r4, r4, asr r1 │ │ │ │ - rsbeq r3, r4, r8, lsl #3 │ │ │ │ - rsbeq r3, r4, ip, ror #1 │ │ │ │ - rsbeq r3, r4, ip, asr #32 │ │ │ │ + rsbeq r3, r4, r4, lsr #3 │ │ │ │ + ldrdeq r3, [r4], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbeq r3, r4, ip, lsr r1 │ │ │ │ + @ instruction: 0x0064309c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #732] @ 3be1b4 │ │ │ │ orrs r1, r2, r3 │ │ │ │ ldr r1, [pc, #728] @ 3be1b8 │ │ │ │ @@ -372040,23 +372040,23 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r8, [sp, #24] │ │ │ │ mov r1, r8 │ │ │ │ str r8, [r0, #4] │ │ │ │ str r8, [r0, #8] │ │ │ │ str r8, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #464] @ 3be1d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3bdf30 │ │ │ │ ldr r3, [pc, #432] @ 3be1c4 │ │ │ │ add r6, r0, #4096 @ 0x1000 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r4, [r6, #2440] @ 0x988 │ │ │ │ ldr r3, [r3] │ │ │ │ mov r5, r8 │ │ │ │ @@ -372080,22 +372080,22 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r8, [sp, #24] │ │ │ │ mov r1, r8 │ │ │ │ str r8, [r0, #4] │ │ │ │ str r8, [r0, #8] │ │ │ │ str r8, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ stm sp, {r4, r8} │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #316] @ 3be1dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r4, [r6, #2440] @ 0x988 │ │ │ │ b 3bdf38 │ │ │ │ ldr r9, [sp, #20] │ │ │ │ mov r3, #8 │ │ │ │ add r0, r6, #6528 @ 0x1980 │ │ │ │ str r3, [sp] │ │ │ │ add r0, r0, #16 │ │ │ │ @@ -372127,59 +372127,59 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r8, [sp, #24] │ │ │ │ mov r1, r8 │ │ │ │ str r8, [r0, #4] │ │ │ │ str r8, [r0, #8] │ │ │ │ str r8, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ strd r4, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ str r8, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 3be1e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3bdf38 │ │ │ │ ldr r0, [pc, #116] @ 3be1e8 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r4, [r6, #2440] @ 0x988 │ │ │ │ b 3bdf38 │ │ │ │ ldr r0, [pc, #92] @ 3be1ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3bdf30 │ │ │ │ ldr r0, [pc, #80] @ 3be1f0 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3bdf38 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addeq ip, lr, r0, asr #30 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq ip, lr, r8, lsl pc │ │ │ │ ldrdeq ip, [lr], ip @ │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r1, r0, ip, lsr #11 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - ldrdeq r3, [r4], #-8 @ │ │ │ │ + rsbeq r3, r4, r8, lsr #2 │ │ │ │ andeq r2, r0, r0, asr #13 │ │ │ │ - rsbeq r2, r4, r0, ror #30 │ │ │ │ + strheq r2, [r4], #-240 @ 0xffffff10 @ │ │ │ │ andeq r3, r0, ip, lsl #12 │ │ │ │ - strdeq r2, [r4], #-236 @ 0xffffff14 @ │ │ │ │ - rsbeq r2, r4, r0, asr #29 │ │ │ │ - @ instruction: 0x00642f94 │ │ │ │ - rsbeq r2, r4, r0, lsl #30 │ │ │ │ + rsbeq r2, r4, ip, asr #30 │ │ │ │ + rsbeq r2, r4, r0, lsl pc │ │ │ │ + rsbeq r2, r4, r4, ror #31 │ │ │ │ + rsbeq r2, r4, r0, asr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #800] @ 3be52c │ │ │ │ orrs r1, r2, r3 │ │ │ │ ldr r1, [pc, #796] @ 3be530 │ │ │ │ @@ -372245,23 +372245,23 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #532] @ 3be54c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3be26c │ │ │ │ ldr r3, [pc, #500] @ 3be53c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3be3c8 │ │ │ │ add r0, r7, #4096 @ 0x1000 │ │ │ │ @@ -372311,22 +372311,22 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r9, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #284] @ 3be558 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3be354 │ │ │ │ ldr r3, [pc, #272] @ 3be55c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3be378 │ │ │ │ ldr r3, [pc, #228] @ 3be544 │ │ │ │ @@ -372342,68 +372342,68 @@ │ │ │ │ mov r1, r6 │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ str r6, [sp, #28] │ │ │ │ str r6, [sp, #32] │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r6, r9, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #168] @ 3be560 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3be378 │ │ │ │ ldr r0, [pc, #156] @ 3be564 │ │ │ │ ldr r1, [pc, #100] @ 3be530 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldr r0, [r1] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ eors r0, r1, r0 │ │ │ │ mov r1, #0 │ │ │ │ bne 3be528 │ │ │ │ ldr r0, [pc, #124] @ 3be568 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #48 @ 0x30 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 9a4324 │ │ │ │ + b 9a436c │ │ │ │ ldr r0, [pc, #108] @ 3be56c │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, sl │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3be354 │ │ │ │ ldr r0, [pc, #88] @ 3be570 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3be378 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addeq ip, lr, ip, lsl #24 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq ip, lr, ip, ror #23 │ │ │ │ addeq ip, lr, r8, lsr #23 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r3, r0, r4, asr #8 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r2, r4, r0, lsl pc │ │ │ │ + rsbeq r2, r4, r0, ror #30 │ │ │ │ umulleq ip, lr, ip, sl │ │ │ │ andeq r2, r0, ip, lsr r2 │ │ │ │ - rsbeq r2, r4, r4, lsr #26 │ │ │ │ + rsbeq r2, r4, r4, ror sp │ │ │ │ andeq r3, r0, r4, asr #10 │ │ │ │ - rsbeq r2, r4, ip, lsl #26 │ │ │ │ + rsbeq r2, r4, ip, asr sp │ │ │ │ addeq ip, lr, r4, asr r9 │ │ │ │ - rsbeq r2, r4, r8, lsr #27 │ │ │ │ - @ instruction: 0x00642c94 │ │ │ │ - strdeq r2, [r4], #-192 @ 0xffffff40 @ │ │ │ │ + strdeq r2, [r4], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq r2, r4, r4, ror #25 │ │ │ │ + rsbeq r2, r4, r0, asr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #100] @ 3be5f0 │ │ │ │ ldr r7, [pc, #100] @ 3be5f4 │ │ │ │ ldr r6, [pc, #100] @ 3be5f8 │ │ │ │ @@ -372413,31 +372413,31 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ bl 4186a4 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ add r2, r4, #6336 @ 0x18c0 │ │ │ │ add r2, r2, #32 │ │ │ │ mov r1, r2 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 4173f4 │ │ │ │ - rsbseq fp, r9, ip, lsl #26 │ │ │ │ - rsbeq sp, r2, r8, ror r1 │ │ │ │ - rsbeq r6, r2, r0, asr r3 │ │ │ │ + rsbseq fp, r9, ip, asr sp │ │ │ │ + rsbeq sp, r2, r8, asr #3 │ │ │ │ + rsbeq r6, r2, r0, lsr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #152] @ 3be6ac │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -372445,25 +372445,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #136] @ 3be6b0 │ │ │ │ ldr r1, [pc, #136] @ 3be6b4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r2, [pc, #116] @ 3be6b8 │ │ │ │ ldr r1, [pc, #116] @ 3be6bc │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r3, [pc, #84] @ 3be6c0 │ │ │ │ ldr r2, [pc, #84] @ 3be6c4 │ │ │ │ add r1, r6, #5824 @ 0x16c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r1, #32 │ │ │ │ mov ip, r0 │ │ │ │ @@ -372474,21 +372474,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq fp, r9, r8, lsl #25 │ │ │ │ - rsbeq r7, r4, r4, lsr #5 │ │ │ │ - rsbeq r5, r3, r4, ror lr │ │ │ │ - ldrdeq ip, [r1], #-220 @ 0xffffff24 @ │ │ │ │ - rsbeq r5, r6, r8, asr r0 │ │ │ │ - rsbeq pc, r3, r4, lsr #11 │ │ │ │ - strheq sp, [r3], #-84 @ 0xffffffac @ │ │ │ │ + ldrsbeq fp, [r9], #-200 @ 0xffffff38 @ │ │ │ │ + strdeq r7, [r4], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq r5, r3, r4, asr #29 │ │ │ │ + rsbeq ip, r1, ip, lsr #28 │ │ │ │ + rsbeq r5, r6, r8, lsr #1 │ │ │ │ + strdeq pc, [r3], #-84 @ 0xffffffac @ │ │ │ │ + rsbeq sp, r3, r4, lsl #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #292] @ 3be804 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -372502,15 +372502,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r5, [pc, #240] @ 3be818 │ │ │ │ ldr r3, [pc, #240] @ 3be81c │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -372547,40 +372547,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3be830 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3be740 │ │ │ │ ldr r0, [pc, #60] @ 3be834 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3be740 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ - ldrheq fp, [r9], #-188 @ 0xffffff44 @ │ │ │ │ + rsbseq fp, r9, ip, lsl #24 │ │ │ │ addeq ip, lr, r8, lsr #14 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r7, r4, r4, asr #3 │ │ │ │ - @ instruction: 0x00635d98 │ │ │ │ + rsbeq r7, r4, r4, lsl r2 │ │ │ │ + rsbeq r5, r3, r8, ror #27 │ │ │ │ strdeq ip, [lr], r4 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ ldrdeq ip, [lr], r4 │ │ │ │ andeq r4, r0, ip, lsl r9 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - strdeq r2, [r4], #-172 @ 0xffffff54 @ │ │ │ │ - rsbeq r2, r4, ip, lsr #22 │ │ │ │ + rsbeq r2, r4, ip, asr #22 │ │ │ │ + rsbeq r2, r4, ip, ror fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #336] @ 3be9a0 │ │ │ │ sub sp, sp, #32 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -372595,15 +372595,15 @@ │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r6, [pc, #280] @ 3be9b4 │ │ │ │ ldr r3, [pc, #280] @ 3be9b8 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -372650,40 +372650,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3be9cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3be8b4 │ │ │ │ ldr r0, [pc, #60] @ 3be9d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3be8b4 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ - rsbseq fp, r9, ip, asr #20 │ │ │ │ + @ instruction: 0x0079ba9c │ │ │ │ @ instruction: 0x008ec5b8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r7, r4, r4, asr r0 │ │ │ │ - rsbeq r5, r3, r8, lsr #24 │ │ │ │ + rsbeq r7, r4, r4, lsr #1 │ │ │ │ + rsbeq r5, r3, r8, ror ip │ │ │ │ addeq ip, lr, r0, lsl #11 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq ip, lr, r4, lsr r5 │ │ │ │ andeq r2, r0, r4, ror #4 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - ldrdeq r2, [r4], #-148 @ 0xffffff6c @ │ │ │ │ - rsbeq r2, r4, r0, lsl #20 │ │ │ │ + rsbeq r2, r4, r4, lsr #20 │ │ │ │ + rsbeq r2, r4, r0, asr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #508] @ 3bebec │ │ │ │ mov r4, r3 │ │ │ │ @@ -372701,15 +372701,15 @@ │ │ │ │ ldr r2, [pc, #472] @ 3bebfc │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r9, [pc, #444] @ 3bec00 │ │ │ │ ldr r3, [pc, #444] @ 3bec04 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ @@ -372792,46 +372792,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 3bec1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3bea5c │ │ │ │ ldr r0, [pc, #76] @ 3bec20 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3bea5c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addeq ip, lr, r8, lsr #8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq fp, r9, r8, lsl #17 │ │ │ │ - rsbeq r5, r3, r4, ror sl │ │ │ │ - rsbeq r6, r4, r4, lsr #29 │ │ │ │ + ldrsbeq fp, [r9], #-136 @ 0xffffff78 @ │ │ │ │ + rsbeq r5, r3, r4, asr #21 │ │ │ │ + strdeq r6, [r4], #-228 @ 0xffffff1c @ │ │ │ │ ldrdeq ip, [lr], r8 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq ip, lr, ip, ror #6 │ │ │ │ addeq ip, lr, r8, lsl r3 │ │ │ │ andeq r2, r0, r8, lsl #21 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r6, r4, ip, lsl sp │ │ │ │ - rsbeq r6, r4, r0, asr sp │ │ │ │ + rsbeq r6, r4, ip, ror #26 │ │ │ │ + rsbeq r6, r4, r0, lsr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r3, [pc, #2536] @ 3bf624 │ │ │ │ sub sp, sp, #84 @ 0x54 │ │ │ │ mov ip, r1 │ │ │ │ @@ -372851,15 +372851,15 @@ │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #76] @ 0x4c │ │ │ │ mov ip, #0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r3, [pc, #2464] @ 3bf63c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 3bf320 │ │ │ │ @@ -372882,28 +372882,28 @@ │ │ │ │ strb r5, [r2, #61] @ 0x3d │ │ │ │ mov r0, sl │ │ │ │ add r2, r7, #104 @ 0x68 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7067cc │ │ │ │ + bl 706814 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, sl │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r6 │ │ │ │ bl 41d400 │ │ │ │ strd r8, [sp] │ │ │ │ ldr r2, [pc, #2332] @ 3bf64c │ │ │ │ add r8, r4, #6016 @ 0x1780 │ │ │ │ add r8, r8, #16 │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ - bl 706780 │ │ │ │ + bl 7067c8 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 41d400 │ │ │ │ ldr r3, [pc, #2288] @ 3bf650 │ │ │ │ add r2, r7, #152 @ 0x98 │ │ │ │ @@ -372913,15 +372913,15 @@ │ │ │ │ mov r8, #32 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7067cc │ │ │ │ + bl 706814 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r6 │ │ │ │ bl 41d400 │ │ │ │ add sl, r4, #6336 @ 0x18c0 │ │ │ │ ldr r2, [pc, #2216] @ 3bf654 │ │ │ │ @@ -372929,15 +372929,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add sl, sl, #32 │ │ │ │ strd r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ add fp, r4, #1744 @ 0x6d0 │ │ │ │ - bl 706780 │ │ │ │ + bl 7067c8 │ │ │ │ add fp, fp, #4 │ │ │ │ mov r3, sl │ │ │ │ mov r2, #4 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r6 │ │ │ │ bl 41d400 │ │ │ │ mov r0, fp │ │ │ │ @@ -372955,15 +372955,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #3 │ │ │ │ mov r2, #112 @ 0x70 │ │ │ │ mov r1, #8192 @ 0x2000 │ │ │ │ str r2, [sp, #16] │ │ │ │ str sl, [sp, #4] │ │ │ │ mov r2, sl │ │ │ │ @@ -372976,15 +372976,15 @@ │ │ │ │ subs sl, r0, #0 │ │ │ │ blt 3bf230 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r1, r5 │ │ │ │ add r5, r5, #1 │ │ │ │ bl 418574 │ │ │ │ cmp r5, #10 │ │ │ │ bne 3bee70 │ │ │ │ add r7, sp, #56 @ 0x38 │ │ │ │ mov r3, #1 │ │ │ │ @@ -373002,15 +373002,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ bl 41ed14 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3bf104 │ │ │ │ - bl 99b6d0 │ │ │ │ + bl 99b718 │ │ │ │ cmp r5, #0 │ │ │ │ blt 3bf5e4 │ │ │ │ add r5, r4, #139264 @ 0x22000 │ │ │ │ ldrb r3, [r5, #1880] @ 0x758 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3bf224 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -373060,18 +373060,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7581fc │ │ │ │ + bl 758244 │ │ │ │ add r6, r6, #88 @ 0x58 │ │ │ │ ldr r3, [r6, #-68] @ 0xffffffbc │ │ │ │ mov r1, fp │ │ │ │ str r6, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ add r6, r4, #4096 @ 0x1000 │ │ │ │ mov r2, r0 │ │ │ │ @@ -373199,22 +373199,22 @@ │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [r7, #4] │ │ │ │ str r5, [r7, #8] │ │ │ │ str r5, [r7, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1148] @ 3bf698 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3beec4 │ │ │ │ mov r0, r6 │ │ │ │ bl 42ab78 │ │ │ │ b 3bef08 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r5 │ │ │ │ @@ -373241,22 +373241,22 @@ │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp, #60] @ 0x3c │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ str r5, [sp, #68] @ 0x44 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #988] @ 3bf6a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3beea0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3bf4e8 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r5, #1244] @ 0x4dc │ │ │ │ @@ -373295,21 +373295,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #784] @ 3bf6a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3becb0 │ │ │ │ ldr r3, [pc, #772] @ 3bf6ac │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3bf030 │ │ │ │ @@ -373335,30 +373335,30 @@ │ │ │ │ mov r0, r7 │ │ │ │ str r1, [r7, #4] │ │ │ │ str r1, [r7, #8] │ │ │ │ str r1, [r7, #12] │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str sl, [sp, #20] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #596] @ 3bf6b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3bf030 │ │ │ │ ldr r3, [pc, #584] @ 3bf6b4 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3bf0ac │ │ │ │ @@ -373376,22 +373376,22 @@ │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ str r6, [r7, #4] │ │ │ │ str r6, [r7, #8] │ │ │ │ str r6, [r7, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #472] @ 3bf6b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3bf0ac │ │ │ │ ldr r3, [pc, #452] @ 3bf6b4 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3bf2dc │ │ │ │ @@ -373408,53 +373408,53 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ mov r0, r7 │ │ │ │ str r1, [r7, #4] │ │ │ │ str r1, [r7, #8] │ │ │ │ str r1, [r7, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #344] @ 3bf6bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3bf2dc │ │ │ │ ldr r0, [pc, #332] @ 3bf6c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3becb0 │ │ │ │ ldr r0, [pc, #320] @ 3bf6c4 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r8, r9, sl} │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3bf030 │ │ │ │ ldr r0, [pc, #300] @ 3bf6c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3bf0ac │ │ │ │ ldr r0, [pc, #288] @ 3bf6cc │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3beec4 │ │ │ │ ldr r0, [pc, #272] @ 3bf6d0 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ add r7, sp, #56 @ 0x38 │ │ │ │ b 3beea0 │ │ │ │ ldr r0, [pc, #252] @ 3bf6d4 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3bf2dc │ │ │ │ ldr r0, [pc, #236] @ 3bf6d8 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 51405c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #224] @ 3bf6dc │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -373464,72 +373464,72 @@ │ │ │ │ ldr r0, [pc, #216] @ 3bf6e8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ mov r2, #424 @ 0x1a8 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - rsbseq fp, r9, r0, asr r6 │ │ │ │ + rsbseq fp, r9, r0, lsr #13 │ │ │ │ addeq ip, lr, r8, asr #3 │ │ │ │ addeq ip, lr, r4, asr #3 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r6, r4, r4, asr ip │ │ │ │ - rsbeq r5, r3, r8, lsr #16 │ │ │ │ + rsbeq r6, r4, r4, lsr #25 │ │ │ │ + rsbeq r5, r3, r8, ror r8 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ @ instruction: 0xfffffd14 │ │ │ │ strdeq r8, [r8], ip │ │ │ │ - rsbeq r6, r4, r4, ror ip │ │ │ │ - rsbeq r6, r4, r4, lsr ip │ │ │ │ - rsbeq r6, r4, r4, lsl ip │ │ │ │ - rsbeq r6, r4, r8, asr #23 │ │ │ │ - @ instruction: 0x0079b490 │ │ │ │ - strdeq ip, [r2], #-140 @ 0xffffff74 @ │ │ │ │ - ldrdeq r5, [r2], #-164 @ 0xffffff5c @ │ │ │ │ - rsbeq r6, r4, r8, asr sl │ │ │ │ + rsbeq r6, r4, r4, asr #25 │ │ │ │ + rsbeq r6, r4, r4, lsl #25 │ │ │ │ + rsbeq r6, r4, r4, ror #24 │ │ │ │ + rsbeq r6, r4, r8, lsl ip │ │ │ │ + rsbseq fp, r9, r0, ror #9 │ │ │ │ + rsbeq ip, r2, ip, asr #18 │ │ │ │ + rsbeq r5, r2, r4, lsr #22 │ │ │ │ + rsbeq r6, r4, r8, lsr #21 │ │ │ │ andeq r1, r0, sl, asr #1 │ │ │ │ - rsbseq fp, r9, r4, ror #5 │ │ │ │ - rsbeq ip, r1, r4, ror #8 │ │ │ │ - rsbeq r4, r6, r0, ror #13 │ │ │ │ + rsbseq fp, r9, r4, lsr r3 │ │ │ │ + strheq ip, [r1], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq r4, r6, r0, lsr r7 │ │ │ │ addeq ip, pc, r4, ror #24 │ │ │ │ addeq fp, lr, ip, asr sp │ │ │ │ - ldrheq fp, [r9], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbseq fp, r9, r8, lsl #4 │ │ │ │ andeq r1, r0, r3, lsl #30 │ │ │ │ @ instruction: 0x008ebcb4 │ │ │ │ andeq r4, r0, r4, ror #6 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - strdeq r2, [r4], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbeq r2, r4, r8, asr #6 │ │ │ │ andeq r1, r0, ip, lsl #1 │ │ │ │ - rsbeq r2, r4, r0, lsr #3 │ │ │ │ + strdeq r2, [r4], #-16 @ │ │ │ │ andeq r1, r0, r4, ror #10 │ │ │ │ - rsbeq r2, r4, r8, lsr #32 │ │ │ │ + rsbeq r2, r4, r8, ror r0 │ │ │ │ @ instruction: 0x000049bc │ │ │ │ - rsbeq r2, r4, r4, lsl #3 │ │ │ │ + ldrdeq r2, [r4], #-20 @ 0xffffffec @ │ │ │ │ andeq r1, r0, r8, lsr #24 │ │ │ │ - rsbeq r2, r4, r4, lsr #3 │ │ │ │ - rsbeq r2, r4, r0, lsr #2 │ │ │ │ - rsbeq r1, r4, ip, lsl #29 │ │ │ │ - strheq r2, [r4], #-0 @ │ │ │ │ - rsbeq r2, r4, ip, lsr #2 │ │ │ │ - rsbeq r1, r4, ip, lsr #31 │ │ │ │ - rsbeq r1, r4, ip, ror #29 │ │ │ │ - rsbeq r2, r4, ip, ror #1 │ │ │ │ - rsbeq r1, r4, ip, lsr #31 │ │ │ │ - rsbeq r1, r4, r0, asr #31 │ │ │ │ - @ instruction: 0x0079ac90 │ │ │ │ - strheq r6, [r4], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbeq r6, r4, r8, ror r3 │ │ │ │ + strdeq r2, [r4], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq r2, r4, r0, ror r1 │ │ │ │ + ldrdeq r1, [r4], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq r2, r4, r0, lsl #2 │ │ │ │ + rsbeq r2, r4, ip, ror r1 │ │ │ │ + strdeq r1, [r4], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq r1, r4, ip, lsr pc │ │ │ │ + rsbeq r2, r4, ip, lsr r1 │ │ │ │ + strdeq r1, [r4], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq r2, r4, r0, lsl r0 │ │ │ │ + rsbseq sl, r9, r0, ror #25 │ │ │ │ + rsbeq r6, r4, ip, lsl #6 │ │ │ │ + rsbeq r6, r4, r8, asr #7 │ │ │ │ │ │ │ │ 003bf6ec : │ │ │ │ add r0, r0, #6528 @ 0x1980 │ │ │ │ add r0, r0, #16 │ │ │ │ b 3ca6f8 │ │ │ │ ldr r0, [pc, #4] @ 3bf704 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757664 │ │ │ │ + b 7576ac │ │ │ │ addeq r7, r8, ip, lsr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r3, [pc, #472] @ 3bf8f8 │ │ │ │ mov r6, r1 │ │ │ │ @@ -373538,15 +373538,15 @@ │ │ │ │ sub sp, sp, #32 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #53 @ 0x35 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r3, [pc, #436] @ 3bf904 │ │ │ │ ldr r2, [pc, #436] @ 3bf908 │ │ │ │ ldr r1, [pc, #436] @ 3bf90c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, #16384 @ 0x4000 │ │ │ │ mov r9, #0 │ │ │ │ @@ -373558,28 +373558,28 @@ │ │ │ │ strd r8, [sp, #8] │ │ │ │ ldr r7, [pc, #396] @ 3bf910 │ │ │ │ add r7, pc, r7 │ │ │ │ add sl, r0, #1744 @ 0x6d0 │ │ │ │ mov r3, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 7067cc │ │ │ │ + bl 706814 │ │ │ │ mov r3, sl │ │ │ │ mov r2, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ bl 41d400 │ │ │ │ add r5, r5, #1904 @ 0x770 │ │ │ │ ldr r2, [pc, #348] @ 3bf914 │ │ │ │ add r5, r5, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ strd r8, [sp] │ │ │ │ - bl 706780 │ │ │ │ + bl 7067c8 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #12 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ bl 41d400 │ │ │ │ mov r1, #8192 @ 0x2000 │ │ │ │ mov r3, #3 │ │ │ │ @@ -373614,15 +373614,15 @@ │ │ │ │ bl 425754 │ │ │ │ ldr r3, [pc, #180] @ 3bf918 │ │ │ │ ldr r1, [pc, #180] @ 3bf91c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 75a504 │ │ │ │ + bl 75a54c │ │ │ │ cmp r0, #0 │ │ │ │ bne 3bf8b4 │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp] │ │ │ │ @@ -373647,26 +373647,26 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r0, [pc, #56] @ 3bf920 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 51405c │ │ │ │ ldr r0, [pc, #48] @ 3bf924 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 51405c │ │ │ │ - ldrheq sl, [r9], #-232 @ 0xffffff18 @ │ │ │ │ - rsbeq r6, r4, r8, lsl r3 │ │ │ │ - rsbeq r6, r4, r4, lsl #5 │ │ │ │ + rsbseq sl, r9, r8, lsl #30 │ │ │ │ + rsbeq r6, r4, r8, ror #6 │ │ │ │ + ldrdeq r6, [r4], #-36 @ 0xffffffdc @ │ │ │ │ andeq r0, r0, ip, ror fp │ │ │ │ ldrdeq r7, [r8], r4 │ │ │ │ - rsbeq r6, r4, r0, lsl #6 │ │ │ │ + rsbeq r6, r4, r0, asr r3 │ │ │ │ umulleq fp, lr, ip, r6 │ │ │ │ - rsbeq r6, r4, ip, lsr #5 │ │ │ │ + strdeq r6, [r4], #-44 @ 0xffffffd4 @ │ │ │ │ andeq r4, r0, ip, ror #13 │ │ │ │ - @ instruction: 0x00634790 │ │ │ │ - rsbeq r1, r4, r4, lsl #24 │ │ │ │ - rsbeq r1, r4, r8, asr #25 │ │ │ │ + rsbeq r4, r3, r0, ror #15 │ │ │ │ + rsbeq r1, r4, r4, asr ip │ │ │ │ + rsbeq r1, r4, r8, lsl sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #2144] @ 3c01a0 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #2140] @ 3c01a4 │ │ │ │ @@ -373914,23 +373914,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1204] @ 3c01f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3bf9d0 │ │ │ │ lsl r2, r2, #6 │ │ │ │ add r0, r2, #49152 @ 0xc000 │ │ │ │ add r0, r0, #48 @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ b 3bfaf4 │ │ │ │ lsl r2, r2, #6 │ │ │ │ @@ -374199,45 +374199,45 @@ │ │ │ │ beq 3c0150 │ │ │ │ b 3bf9bc │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #128] @ 3c0210 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3bf9d0 │ │ │ │ ldrdeq fp, [lr], r8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ andeq r2, r0, r0, lsr r8 │ │ │ │ addeq fp, lr, r8, lsr #9 │ │ │ │ andeq r0, r0, r3, lsl #30 │ │ │ │ @ instruction: 0xfffff0fc │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r3, r0, ip, lsr r8 │ │ │ │ andeq r2, r0, r0, lsr r9 │ │ │ │ - rsbseq sl, r9, r4, asr r9 │ │ │ │ - rsbseq sl, r9, r2, lsl #19 │ │ │ │ - rsbseq sl, r9, r8, asr #19 │ │ │ │ + rsbseq sl, r9, r4, lsr #19 │ │ │ │ + ldrsbeq sl, [r9], #-146 @ 0xffffff6e @ │ │ │ │ + rsbseq sl, r9, r8, lsl sl │ │ │ │ addeq fp, lr, r0, lsr #6 │ │ │ │ andeq r1, r0, r0, lsr r5 │ │ │ │ andeq r1, r0, pc, lsl r5 │ │ │ │ @ instruction: 0xffffeae0 │ │ │ │ - rsbseq sl, r9, r6, asr r9 │ │ │ │ - rsbseq sl, r9, r4, lsr #18 │ │ │ │ + rsbseq sl, r9, r6, lsr #19 │ │ │ │ + rsbseq sl, r9, r4, ror r9 │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ @ instruction: 0x00001ab8 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r5, r4, r0, lsr sp │ │ │ │ - rsbseq sl, r9, sl, lsr r5 │ │ │ │ + rsbeq r5, r4, r0, lsl #27 │ │ │ │ + rsbseq sl, r9, sl, lsl #11 │ │ │ │ andeq r5, r0, r8, ror #22 │ │ │ │ andeq r1, r0, r8, asr #32 │ │ │ │ andeq r3, r0, r8, ror #9 │ │ │ │ andeq r2, r0, r8, ror #9 │ │ │ │ - rsbeq r5, r4, r4, lsr #18 │ │ │ │ + rsbeq r5, r4, r4, ror r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #160] @ 3c02cc │ │ │ │ mov r5, r2 │ │ │ │ ldr r1, [pc, #156] @ 3c02d0 │ │ │ │ @@ -374247,15 +374247,15 @@ │ │ │ │ add ip, ip, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r3 │ │ │ │ mov r3, #10 │ │ │ │ ldr r6, [sp, #32] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r8, r0 │ │ │ │ bl 425754 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 4256e8 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r4 │ │ │ │ @@ -374276,17 +374276,17 @@ │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r7 │ │ │ │ str r6, [sp, #32] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 3bd73c │ │ │ │ - ldrheq sl, [r9], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbeq r4, r2, r8, lsr #13 │ │ │ │ - ldrdeq fp, [r2], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbseq sl, r9, r0, lsl #8 │ │ │ │ + strdeq r4, [r2], #-104 @ 0xffffff98 @ │ │ │ │ + rsbeq fp, r2, r0, lsr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr lr, [pc, #408] @ 3c0488 │ │ │ │ ldr ip, [pc, #408] @ 3c048c │ │ │ │ add lr, pc, lr │ │ │ │ @@ -374315,15 +374315,15 @@ │ │ │ │ bl 425754 │ │ │ │ ldr r3, [pc, #320] @ 3c0498 │ │ │ │ ldr r1, [pc, #320] @ 3c049c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 75a504 │ │ │ │ + bl 75a54c │ │ │ │ cmp r0, #0 │ │ │ │ bne 3c03b8 │ │ │ │ ldr r2, [pc, #292] @ 3c04a0 │ │ │ │ ldr r3, [pc, #268] @ 3c048c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -374373,41 +374373,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r5, r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3c04b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c0334 │ │ │ │ ldr r0, [pc, #60] @ 3c04b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c0334 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addeq sl, lr, ip, lsr #22 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq sl, lr, r4, lsl fp │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r4, r0, ip, ror #13 │ │ │ │ - @ instruction: 0x00633c9c │ │ │ │ + rsbeq r3, r3, ip, ror #25 │ │ │ │ addeq sl, lr, r0, lsr #21 │ │ │ │ addeq sl, lr, ip, asr sl │ │ │ │ andeq r1, r0, r0, lsl #10 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r5, r4, r4, lsl #13 │ │ │ │ - rsbeq r5, r4, r0, asr #13 │ │ │ │ + ldrdeq r5, [r4], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq r5, r4, r0, lsl r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #244] @ 3c05c8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -374415,35 +374415,35 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #228] @ 3c05cc │ │ │ │ ldr r1, [pc, #228] @ 3c05d0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #208] @ 3c05d4 │ │ │ │ ldr r1, [pc, #208] @ 3c05d8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r6, r0 │ │ │ │ add r0, r5, #36 @ 0x24 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #176] @ 3c05dc │ │ │ │ ldr r1, [pc, #176] @ 3c05e0 │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #21 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r3, [pc, #144] @ 3c05e4 │ │ │ │ ldr r2, [pc, #144] @ 3c05e8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #96] @ 0x60 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #132] @ 3c05ec │ │ │ │ str r2, [r4, #92] @ 0x5c │ │ │ │ @@ -374467,86 +374467,86 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq sl, r9, r0, lsl r1 │ │ │ │ - rsbeq sl, r1, ip, lsr pc │ │ │ │ - strheq r3, [r6], #-20 @ 0xffffffec @ │ │ │ │ - rsbeq fp, r2, ip, lsl #4 │ │ │ │ - rsbeq r4, r2, r4, ror #7 │ │ │ │ - rsbeq sl, r1, r0, lsl pc │ │ │ │ - rsbeq sl, r1, r4, lsr #30 │ │ │ │ + rsbseq sl, r9, r0, ror #2 │ │ │ │ + rsbeq sl, r1, ip, lsl #31 │ │ │ │ + rsbeq r3, r6, r4, lsl #4 │ │ │ │ + rsbeq fp, r2, ip, asr r2 │ │ │ │ + rsbeq r4, r2, r4, lsr r4 │ │ │ │ + rsbeq sl, r1, r0, ror #30 │ │ │ │ + rsbeq sl, r1, r4, ror pc │ │ │ │ muleq r0, ip, r0 │ │ │ │ @ instruction: 0xfffff1a4 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ sbcne r8, sl, r6, lsl #1 │ │ │ │ - rsbeq r5, r4, r8, ror #11 │ │ │ │ + rsbeq r5, r4, r8, lsr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #92] @ 3c066c │ │ │ │ ldr r2, [pc, #92] @ 3c0670 │ │ │ │ ldr r1, [pc, #92] @ 3c0674 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #53 @ 0x35 │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 42c5bc │ │ │ │ mov r0, r5 │ │ │ │ bl 428a50 │ │ │ │ mov r0, r5 │ │ │ │ bl 4186a4 │ │ │ │ add r2, r4, #1904 @ 0x770 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 4173f4 │ │ │ │ - rsbseq r9, r9, ip, asr #31 │ │ │ │ - rsbeq r5, r4, ip, lsr #8 │ │ │ │ - @ instruction: 0x00645398 │ │ │ │ + rsbseq sl, r9, ip, lsl r0 │ │ │ │ + rsbeq r5, r4, ip, ror r4 │ │ │ │ + rsbeq r5, r4, r8, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #76] @ 3c06dc │ │ │ │ ldr r2, [pc, #76] @ 3c06e0 │ │ │ │ ldr r1, [pc, #76] @ 3c06e4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r5, r0 │ │ │ │ bl 425754 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 4256e8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 3bf6ec │ │ │ │ - rsbseq r9, r9, r0, asr pc │ │ │ │ - rsbeq fp, r2, r0, ror r0 │ │ │ │ - rsbeq r4, r2, r8, asr #4 │ │ │ │ + rsbseq r9, r9, r0, lsr #31 │ │ │ │ + rsbeq fp, r2, r0, asr #1 │ │ │ │ + @ instruction: 0x00624298 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r8, r3 │ │ │ │ ldr r3, [pc, #164] @ 3c07a8 │ │ │ │ mov r9, r2 │ │ │ │ @@ -374557,15 +374557,15 @@ │ │ │ │ add r3, r3, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #10 │ │ │ │ ldrd r4, [sp, #40] @ 0x28 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov sl, r0 │ │ │ │ bl 425754 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, sl │ │ │ │ bl 4256e8 │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r8 │ │ │ │ @@ -374587,17 +374587,17 @@ │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ strd r4, [sp, #40] @ 0x28 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 3bd748 │ │ │ │ - ldrsbeq r9, [r9], #-232 @ 0xffffff18 @ │ │ │ │ - ldrdeq r4, [r2], #-16 @ │ │ │ │ - strdeq sl, [r2], #-248 @ 0xffffff08 @ │ │ │ │ + rsbseq r9, r9, r8, lsr #30 │ │ │ │ + rsbeq r4, r2, r0, lsr #4 │ │ │ │ + rsbeq fp, r2, r8, asr #32 │ │ │ │ ldr r3, [r0, r1, lsl #2] │ │ │ │ bic r3, r3, r2 │ │ │ │ str r3, [r0, r1, lsl #2] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -374907,41 +374907,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ str r5, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3c0d0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r5, [r4, #208] @ 0xd0 │ │ │ │ b 3c0c0c │ │ │ │ ldr r0, [pc, #56] @ 3c0d10 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r5, [r4, #208] @ 0xd0 │ │ │ │ b 3c0c0c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addeq sl, lr, r8, asr #4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq sl, lr, r8, lsr #4 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq sl, lr, r8, lsl #4 │ │ │ │ andeq r1, r0, r8, lsl r4 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - strdeq r0, [r4], #-188 @ 0xffffff44 @ │ │ │ │ - rsbeq r0, r4, r8, lsl ip │ │ │ │ + rsbeq r0, r4, ip, asr #24 │ │ │ │ + rsbeq r0, r4, r8, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #280] @ 3c0e44 │ │ │ │ ldr r1, [pc, #280] @ 3c0e48 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -374993,41 +374993,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ str r5, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3c0e64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r5, [r4, #200] @ 0xc8 │ │ │ │ b 3c0d64 │ │ │ │ ldr r0, [pc, #56] @ 3c0e68 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r5, [r4, #200] @ 0xc8 │ │ │ │ b 3c0d64 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ strdeq sl, [lr], r0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ ldrdeq sl, [lr], r0 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ strheq sl, [lr], r0 │ │ │ │ andeq r1, r0, r0, ror r2 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r0, r4, r0, lsl #22 │ │ │ │ - rsbeq r0, r4, ip, lsl fp │ │ │ │ + rsbeq r0, r4, r0, asr fp │ │ │ │ + rsbeq r0, r4, ip, ror #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #352] @ 3c0fe4 │ │ │ │ ldr r2, [pc, #352] @ 3c0fe8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -375090,48 +375090,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ str sl, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3c1004 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c0ebc │ │ │ │ ldr r0, [pc, #72] @ 3c1008 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #8] │ │ │ │ str sl, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c0ebc │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ umulleq r9, lr, r8, pc @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r9, lr, r8, ror pc │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq r9, lr, r8, asr pc │ │ │ │ andeq r4, r0, r4, lsl #5 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r0, r4, ip, asr sl │ │ │ │ - ldrdeq r0, [r4], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq r0, r4, ip, lsr #21 │ │ │ │ + rsbeq r0, r4, ip, lsr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #784] @ 3c1334 │ │ │ │ ldr r1, [pc, #784] @ 3c1338 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -375192,21 +375192,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #544] @ 3c1354 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c1070 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c1070 │ │ │ │ ldr r3, [pc, #520] @ 3c1358 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -375225,21 +375225,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #420] @ 3c135c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c1068 │ │ │ │ ldr r3, [pc, #408] @ 3c1360 │ │ │ │ and r8, r2, #1 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c12c8 │ │ │ │ @@ -375256,22 +375256,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #300] @ 3c1364 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ cmp r8, #0 │ │ │ │ bne 3c1060 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c1060 │ │ │ │ ldr r3, [pc, #272] @ 3c1368 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -375291,68 +375291,68 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #172] @ 3c136c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c1060 │ │ │ │ cmp r8, #0 │ │ │ │ bne 3c1060 │ │ │ │ b 3c1250 │ │ │ │ tst r5, #64 @ 0x40 │ │ │ │ bne 3c1068 │ │ │ │ b 3c1148 │ │ │ │ tst r5, #128 @ 0x80 │ │ │ │ bne 3c1070 │ │ │ │ b 3c10c4 │ │ │ │ ldr r0, [pc, #124] @ 3c1370 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c123c │ │ │ │ ldr r0, [pc, #108] @ 3c1374 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c1068 │ │ │ │ ldr r0, [pc, #96] @ 3c1378 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c1070 │ │ │ │ ldr r0, [pc, #84] @ 3c137c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c1060 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ strdeq r9, [lr], r8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ ldrdeq r9, [lr], r8 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq r9, lr, r4, lsr #27 │ │ │ │ andeq r4, r0, r0, lsr #1 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r0, r4, r8, lsr ip │ │ │ │ + rsbeq r0, r4, r8, lsl #25 │ │ │ │ andeq r3, r0, ip, lsl r7 │ │ │ │ - rsbeq r0, r4, r8, asr #21 │ │ │ │ + rsbeq r0, r4, r8, lsl fp │ │ │ │ andeq r2, r0, r8, asr #21 │ │ │ │ - rsbeq r0, r4, r0, lsl #18 │ │ │ │ + rsbeq r0, r4, r0, asr r9 │ │ │ │ andeq r3, r0, r4, lsr r1 │ │ │ │ - ldrdeq r0, [r4], #-140 @ 0xffffff74 @ │ │ │ │ - rsbeq r0, r4, r8, ror r8 │ │ │ │ - strdeq r0, [r4], #-148 @ 0xffffff6c @ │ │ │ │ - ldrdeq r0, [r4], #-160 @ 0xffffff60 @ │ │ │ │ - rsbeq r0, r4, ip, ror #17 │ │ │ │ + rsbeq r0, r4, ip, lsr #18 │ │ │ │ + rsbeq r0, r4, r8, asr #17 │ │ │ │ + rsbeq r0, r4, r4, asr #20 │ │ │ │ + rsbeq r0, r4, r0, lsr #22 │ │ │ │ + rsbeq r0, r4, ip, lsr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #312] @ 3c14d0 │ │ │ │ ldr lr, [pc, #312] @ 3c14d4 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -375413,41 +375413,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3c14f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c13d8 │ │ │ │ ldr r0, [pc, #56] @ 3c14f8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c13d8 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addeq r9, lr, r4, lsl #21 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r9, lr, r4, ror #20 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ addeq r9, lr, r0, lsr #20 │ │ │ │ andeq r2, r0, ip, lsr #24 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r4, r4, r8, ror #13 │ │ │ │ - rsbeq r4, r4, r4, lsl #14 │ │ │ │ + rsbeq r4, r4, r8, lsr r7 │ │ │ │ + rsbeq r4, r4, r4, asr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldr r1, [r0, #1300] @ 0x514 │ │ │ │ ldr r3, [pc, #352] @ 3c167c │ │ │ │ @@ -375509,23 +375509,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 3c16a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c1574 │ │ │ │ ldr r2, [pc, #100] @ 3c16a4 │ │ │ │ ldr r3, [pc, #64] @ 3c1684 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -375534,28 +375534,28 @@ │ │ │ │ bne 3c1678 │ │ │ │ ldr r0, [pc, #68] @ 3c16a8 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 9a4324 │ │ │ │ + b 9a436c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ strdmi pc, [r0], -pc @ │ │ │ │ addeq r9, lr, r0, ror #17 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x008e98bc │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq r9, lr, r0, lsr #17 │ │ │ │ strheq r4, [r0], -r4 @ │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - strheq r4, [r4], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq r4, r4, ip, lsl #12 │ │ │ │ ldrdeq r9, [lr], ip │ │ │ │ - rsbeq r4, r4, r4, asr #11 │ │ │ │ + rsbeq r4, r4, r4, lsl r6 │ │ │ │ sub r3, r1, #16384 @ 0x4000 │ │ │ │ subs ip, r3, #12 │ │ │ │ addmi ip, r3, #51 @ 0x33 │ │ │ │ ldr r3, [pc, #28] @ 3c16dc │ │ │ │ str r2, [r0, r1, lsl #2] │ │ │ │ and r3, r3, ip, asr #6 │ │ │ │ sub r3, r3, r3, lsl #2 │ │ │ │ @@ -375667,15 +375667,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3c196c │ │ │ │ ldr r0, [pc, #272] @ 3c1990 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a4324 │ │ │ │ + b 9a436c │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [fp, #3512] @ 0xdb8 │ │ │ │ bl 42575c │ │ │ │ subs sl, r0, #0 │ │ │ │ addne r5, r5, r5, lsl #1 │ │ │ │ subne r1, r8, r5 │ │ │ │ bne 3c17c4 │ │ │ │ @@ -375705,50 +375705,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ stm sp, {r5, r6} │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 3c19a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r6, [r4, #1324] @ 0x52c │ │ │ │ ldr r5, [r4, #1408] @ 0x580 │ │ │ │ b 3c17ec │ │ │ │ ldr r0, [pc, #88] @ 3c19ac │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r6, [r4, #1324] @ 0x52c │ │ │ │ ldr r5, [r4, #1408] @ 0x580 │ │ │ │ b 3c17ec │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ bge fee6c424 <__bss_end__@@Base+0xfe0a378c> │ │ │ │ @ instruction: 0x008e96b0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r9, lr, r0, ror r6 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq r9, lr, r8, lsl r6 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ addeq r9, lr, r0, asr #11 │ │ │ │ + rsbeq r4, r4, r0, asr #8 │ │ │ │ + ldrsbeq r8, [r9], #-212 @ 0xffffff2c @ │ │ │ │ strdeq r4, [r4], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbseq r8, r9, r4, lsl #27 │ │ │ │ - rsbeq r4, r4, r0, lsr #7 │ │ │ │ - ldrdeq lr, [sp], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq lr, sp, r8, lsr #10 │ │ │ │ andeq r3, r0, r0, lsr #2 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r2, r4, ip, lsr #2 │ │ │ │ - rsbeq r2, r4, ip, ror #2 │ │ │ │ + rsbeq r2, r4, ip, ror r1 │ │ │ │ + strheq r2, [r4], #-28 @ 0xffffffe4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r0, #16] │ │ │ │ ldr ip, [pc, #300] @ 3c1afc │ │ │ │ @@ -375807,41 +375807,41 @@ │ │ │ │ beq 3c1ae0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3c1b1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r0, [r5, #16] │ │ │ │ b 3c1a30 │ │ │ │ ldr r0, [pc, #56] @ 3c1b20 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r0, [r5, #16] │ │ │ │ b 3c1a30 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addeq r9, lr, r8, asr #8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r9, lr, r8, lsl #8 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq r9, lr, r4, ror #7 │ │ │ │ andeq r4, r0, r4, lsr lr │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r0, r4, r4, ror #10 │ │ │ │ - rsbeq r0, r4, r4, lsr #11 │ │ │ │ + strheq r0, [r4], #-84 @ 0xffffffac @ │ │ │ │ + strdeq r0, [r4], #-84 @ 0xffffffac @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r3, r0, #131072 @ 0x20000 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r3, #3512] @ 0xdb8 │ │ │ │ @@ -375949,48 +375949,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r4, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ stmib sp, {r7, r8} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3c1d70 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c1c40 │ │ │ │ ldr r0, [pc, #72] @ 3c1d74 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c1c40 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addeq r9, lr, ip, lsr r2 │ │ │ │ andeq r4, r0, r0 │ │ │ │ strdeq r9, [lr], r0 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ ldrdeq r9, [lr], r4 │ │ │ │ andeq r3, r0, ip, lsr #4 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r0, r4, r0, asr #7 │ │ │ │ - strdeq r0, [r4], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq r0, r4, r0, lsl r4 │ │ │ │ + rsbeq r0, r4, r0, asr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #344] @ 3c1eec │ │ │ │ ldr r1, [pc, #344] @ 3c1ef0 │ │ │ │ @@ -376061,39 +376061,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3c1f0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c1dd8 │ │ │ │ ldr r0, [pc, #52] @ 3c1f10 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c1dd8 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addeq r9, lr, r8, lsl #1 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r9, lr, r8, rrx │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq r9, lr, ip, lsr #32 │ │ │ │ andeq r1, r0, r0, lsl #30 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - @ instruction: 0x0064029c │ │ │ │ - rsbeq r0, r4, r0, asr #5 │ │ │ │ + rsbeq r0, r4, ip, ror #5 │ │ │ │ + rsbeq r0, r4, r0, lsl r3 │ │ │ │ add r3, r0, #20480 @ 0x5000 │ │ │ │ str r2, [r3] │ │ │ │ b 3c1d78 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -376164,40 +376164,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3c20ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c1fe4 │ │ │ │ ldr r0, [pc, #56] @ 3c20b0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c1fe4 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addeq r8, lr, r4, ror #29 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x008e8eb8 │ │ │ │ addeq r8, lr, r8, lsr #29 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r3, r4, r4, lsr ip │ │ │ │ - rsbeq r3, r4, r4, asr ip │ │ │ │ + rsbeq r3, r4, r4, lsl #25 │ │ │ │ + rsbeq r3, r4, r4, lsr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr lr, [pc, #364] @ 3c2238 │ │ │ │ ldr ip, [pc, #364] @ 3c223c │ │ │ │ add lr, pc, lr │ │ │ │ @@ -376270,41 +376270,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r7, r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3c2258 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c210c │ │ │ │ ldr r0, [pc, #60] @ 3c225c │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c210c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addeq r8, lr, r0, asr sp │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r8, lr, r0, lsr sp │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq r8, lr, ip, asr #25 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r3, r4, r8, ror #21 │ │ │ │ - rsbeq r3, r4, r8, asr #22 │ │ │ │ + rsbeq r3, r4, r8, lsr fp │ │ │ │ + @ instruction: 0x00643b98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ ldr lr, [pc, #2464] @ 3c2c18 │ │ │ │ ldr ip, [pc, #2464] @ 3c2c1c │ │ │ │ add lr, pc, lr │ │ │ │ @@ -376407,21 +376407,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2056] @ 3c2c38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c22bc │ │ │ │ ldr r3, [pc, #2044] @ 3c2c3c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r1 │ │ │ │ beq 3c22f8 │ │ │ │ ldr r3, [pc, #2012] @ 3c2c30 │ │ │ │ @@ -376436,21 +376436,21 @@ │ │ │ │ beq 3c26fc │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1948] @ 3c2c40 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c22f8 │ │ │ │ ldr r3, [r8] │ │ │ │ ldr fp, [sp, #84] @ 0x54 │ │ │ │ cmp r3, #0 │ │ │ │ ldr sl, [r9, #2072] @ 0x818 │ │ │ │ bne 3c278c │ │ │ │ cmp fp, #1 │ │ │ │ @@ -376567,32 +376567,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ str r8, [sp] │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1440] @ 3c2c54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r8, [r4, #12] │ │ │ │ b 3c24dc │ │ │ │ tst sl, #65536 @ 0x10000 │ │ │ │ strne fp, [r4, #12] │ │ │ │ beq 3c24d0 │ │ │ │ mov r8, #1 │ │ │ │ b 3c24e4 │ │ │ │ ldr r0, [pc, #1404] @ 3c2c58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c22bc │ │ │ │ tst sl, #4194304 @ 0x400000 │ │ │ │ beq 3c24d0 │ │ │ │ mov r3, #7 │ │ │ │ str r3, [r4, #12] │ │ │ │ mov r8, #7 │ │ │ │ b 3c24e4 │ │ │ │ @@ -376605,15 +376605,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3c2bcc │ │ │ │ ldr r0, [pc, #1336] @ 3c2c60 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #116 @ 0x74 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a4324 │ │ │ │ + b 9a436c │ │ │ │ mov r8, #5 │ │ │ │ cmp r1, #0 │ │ │ │ str r8, [r4, #12] │ │ │ │ beq 3c24e4 │ │ │ │ ldr r3, [pc, #1284] @ 3c2c50 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -376656,27 +376656,27 @@ │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ str sl, [sp, #4] │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ str fp, [sp] │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1084] @ 3c2c68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [r8] │ │ │ │ ldr fp, [sp, #84] @ 0x54 │ │ │ │ ldr sl, [r9, #2072] @ 0x818 │ │ │ │ cmp fp, #1 │ │ │ │ beq 3c2ba0 │ │ │ │ cmp fp, #2 │ │ │ │ beq 3c2b34 │ │ │ │ @@ -376728,23 +376728,23 @@ │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #820] @ 3c2c70 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [r9, #2072] @ 0x818 │ │ │ │ ldr r2, [r8] │ │ │ │ lsr r1, r3, #19 │ │ │ │ and r1, r1, #1 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ lsr r1, r3, #20 │ │ │ │ and r1, r1, #1 │ │ │ │ @@ -376784,15 +376784,15 @@ │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #32] │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ str r2, [sp, #28] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ @@ -376810,15 +376810,15 @@ │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #532] @ 3c2c78 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r1, [r8] │ │ │ │ b 3c25c8 │ │ │ │ mov r8, #4 │ │ │ │ cmp r1, #0 │ │ │ │ str r8, [r4, #12] │ │ │ │ beq 3c24e4 │ │ │ │ b 3c2744 │ │ │ │ @@ -376835,15 +376835,15 @@ │ │ │ │ str r1, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ lsr r1, fp, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r1, [r8] │ │ │ │ b 3c25c8 │ │ │ │ ldr r3, [r9, #2072] @ 0x818 │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ lsr r1, r3, #19 │ │ │ │ and r1, r1, #1 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ @@ -376859,15 +376859,15 @@ │ │ │ │ ldrb r1, [sl, #49] @ 0x31 │ │ │ │ and r2, r2, #1 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ b 3c2990 │ │ │ │ ldr r0, [pc, #348] @ 3c2c80 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r8, [r4, #12] │ │ │ │ b 3c24dc │ │ │ │ tst sl, #4194304 @ 0x400000 │ │ │ │ beq 3c284c │ │ │ │ mov r8, #7 │ │ │ │ cmp r3, #0 │ │ │ │ str r8, [r4, #12] │ │ │ │ @@ -376884,29 +376884,29 @@ │ │ │ │ beq 3c24e4 │ │ │ │ b 3c2744 │ │ │ │ ldr r0, [pc, #260] @ 3c2c84 │ │ │ │ mov r1, fp │ │ │ │ str r2, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, sl │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [r8] │ │ │ │ ldr fp, [sp, #84] @ 0x54 │ │ │ │ ldr sl, [r9, #2072] @ 0x818 │ │ │ │ b 3c283c │ │ │ │ tst sl, #65536 @ 0x10000 │ │ │ │ beq 3c284c │ │ │ │ cmp r3, #0 │ │ │ │ str fp, [r4, #12] │ │ │ │ beq 3c26cc │ │ │ │ b 3c28a4 │ │ │ │ ldr r0, [pc, #200] @ 3c2c88 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c2940 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #180] @ 3c2c8c │ │ │ │ ldr r1, [pc, #180] @ 3c2c90 │ │ │ │ ldr r0, [pc, #180] @ 3c2c94 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #176] @ 3c2c98 │ │ │ │ @@ -376927,42 +376927,42 @@ │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r8, lr, ip, lsl #23 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq r8, lr, ip, lsl fp │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r2, r4, r0, lsl r3 │ │ │ │ + rsbeq r2, r4, r0, ror #6 │ │ │ │ andeq r1, r0, r8, lsr #26 │ │ │ │ - rsbeq r2, r4, r8, lsl #6 │ │ │ │ - rsbseq r8, r9, r8, lsr #2 │ │ │ │ - ldrheq r8, [r9], #-8 @ │ │ │ │ - ldrdeq r3, [r4], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq r2, r4, r8, asr r3 │ │ │ │ + rsbseq r8, r9, r8, ror r1 │ │ │ │ + rsbseq r8, r9, r8, lsl #2 │ │ │ │ + rsbeq r3, r4, r0, lsr #14 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ - rsbeq r2, r4, ip, lsr r9 │ │ │ │ - rsbeq r2, r4, r0, lsr #1 │ │ │ │ + rsbeq r2, r4, ip, lsl #19 │ │ │ │ + strdeq r2, [r4], #-0 @ │ │ │ │ addeq r8, lr, r8, lsl r7 │ │ │ │ - strheq r2, [r4], #-12 @ │ │ │ │ + rsbeq r2, r4, ip, lsl #2 │ │ │ │ andeq r2, r0, ip, lsr r9 │ │ │ │ - rsbeq r1, r4, r0, ror #31 │ │ │ │ + rsbeq r2, r4, r0, lsr r0 │ │ │ │ andeq r2, r0, r4, lsr pc │ │ │ │ - rsbeq r1, r4, r4, lsr #31 │ │ │ │ + strdeq r1, [r4], #-244 @ 0xffffff0c @ │ │ │ │ strdeq r2, [r0], -r0 │ │ │ │ - rsbeq r1, r4, r8, ror #29 │ │ │ │ - rsbeq r1, r4, ip, asr pc │ │ │ │ - rsbeq r1, r4, r8, asr #31 │ │ │ │ - strdeq r1, [r4], #-196 @ 0xffffff3c @ │ │ │ │ - rsbeq r1, r4, r8, asr sp │ │ │ │ - rsbseq r7, r9, ip, asr sl │ │ │ │ - rsbeq r3, r4, r4, ror r0 │ │ │ │ - strdeq r3, [r4], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbeq r1, r4, r8, lsr pc │ │ │ │ + rsbeq r1, r4, ip, lsr #31 │ │ │ │ + rsbeq r2, r4, r8, lsl r0 │ │ │ │ + rsbeq r1, r4, r4, asr #26 │ │ │ │ + rsbeq r1, r4, r8, lsr #27 │ │ │ │ + rsbseq r7, r9, ip, lsr #21 │ │ │ │ + rsbeq r3, r4, r4, asr #1 │ │ │ │ + rsbeq r3, r4, r8, asr #4 │ │ │ │ andeq r0, r0, r7, ror r1 │ │ │ │ - rsbseq r7, r9, r8, lsr sl │ │ │ │ - rsbeq r3, r4, r4, asr r0 │ │ │ │ - ldrdeq r3, [r4], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbseq r7, r9, r8, lsl #21 │ │ │ │ + rsbeq r3, r4, r4, lsr #1 │ │ │ │ + rsbeq r3, r4, r8, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r5, r0, #20480 @ 0x5000 │ │ │ │ and r2, r2, #31 │ │ │ │ add r6, r0, #131072 @ 0x20000 │ │ │ │ @@ -377059,39 +377059,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3c2ea4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c2ddc │ │ │ │ ldr r0, [pc, #52] @ 3c2ea8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c2ddc │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ strheq r8, [lr], ip │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r8, lr, r8, lsr #1 │ │ │ │ addeq r8, lr, ip, lsl #1 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r2, r0, ip, lsl ip │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r2, r4, r8, lsr lr │ │ │ │ - rsbeq r2, r4, r8, asr lr │ │ │ │ + rsbeq r2, r4, r8, lsl #29 │ │ │ │ + rsbeq r2, r4, r8, lsr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr ip, [pc, #628] @ 3c3138 │ │ │ │ ldr r3, [pc, #628] @ 3c313c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -377134,15 +377134,15 @@ │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3c3074 │ │ │ │ add r4, r4, #131072 @ 0x20000 │ │ │ │ ldrb r1, [r4, #2112] @ 0x840 │ │ │ │ mov r0, r7 │ │ │ │ lsr r1, r1, #4 │ │ │ │ - bl 9d8900 │ │ │ │ + bl 9d8948 │ │ │ │ ldr r2, [pc, #456] @ 3c3148 │ │ │ │ ldr r3, [pc, #440] @ 3c313c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mul r0, r5, r0 │ │ │ │ cmp r0, r8 │ │ │ │ movcc r0, #0 │ │ │ │ @@ -377180,26 +377180,26 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #256] @ 3c3158 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [r6, #12] │ │ │ │ ldr fp, [r6, #20] │ │ │ │ ldr r7, [r4, r3, lsl #2] │ │ │ │ ldr r3, [r6, #16] │ │ │ │ ldr r5, [r4, r3, lsl #2] │ │ │ │ b 3c2f18 │ │ │ │ ldr r3, [pc, #224] @ 3c315c │ │ │ │ @@ -377220,54 +377220,54 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp] │ │ │ │ str r5, [sp, #12] │ │ │ │ stmib sp, {r7, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 3c3160 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c2f64 │ │ │ │ ldr r0, [pc, #100] @ 3c3164 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c2f64 │ │ │ │ ldr r0, [pc, #72] @ 3c3168 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c305c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addeq r7, lr, r8, asr pc │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r7, lr, r8, lsr pc │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ umulleq r7, lr, ip, lr │ │ │ │ ldrdeq r4, [r0], -r4 @ │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq pc, r3, r4, lsl r2 @ │ │ │ │ + rsbeq pc, r3, r4, ror #4 │ │ │ │ @ instruction: 0x000011b0 │ │ │ │ - rsbeq pc, r3, r0, lsl #4 │ │ │ │ rsbeq pc, r3, r0, asr r2 @ │ │ │ │ - rsbeq pc, r3, ip, lsl #3 │ │ │ │ + rsbeq pc, r3, r0, lsr #5 │ │ │ │ + ldrdeq pc, [r3], #-28 @ 0xffffffe4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ sub sp, sp, #116 @ 0x74 │ │ │ │ ldr r7, [sp, #152] @ 0x98 │ │ │ │ ldr sl, [sp, #156] @ 0x9c │ │ │ │ @@ -377322,15 +377322,15 @@ │ │ │ │ strb r3, [sp, #76] @ 0x4c │ │ │ │ ldm fp, {r0, r1} │ │ │ │ add ip, sp, #64 @ 0x40 │ │ │ │ add r8, sp, #80 @ 0x50 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r6, [sp, #20] │ │ │ │ adds r2, r2, r3 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r9, [sp, #8] │ │ │ │ @@ -377340,15 +377340,15 @@ │ │ │ │ ldm r8, {r0, r1} │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ adc r3, r3, #0 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldrb r2, [r5, #42] @ 0x2a │ │ │ │ subs r1, r7, r4 │ │ │ │ add r0, r5, r2, lsl #1 │ │ │ │ ldrh r3, [r0, #38] @ 0x26 │ │ │ │ sbc r6, sl, r6 │ │ │ │ add r3, r3, r4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ @@ -377401,15 +377401,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp] │ │ │ │ mov r1, r8 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldrb r3, [r5, #42] @ 0x2a │ │ │ │ add r2, sp, #88 @ 0x58 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ add r1, r3, #6 │ │ │ │ add r3, r5, r3, lsl #1 │ │ │ │ ldrh r2, [r3, #38] @ 0x26 │ │ │ │ add r3, r5, r1, lsl #3 │ │ │ │ @@ -377427,30 +377427,30 @@ │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 3c349c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldrb r3, [r5, #42] @ 0x2a │ │ │ │ b 3c33b0 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #68] @ 3c34a0 │ │ │ │ ldr r1, [pc, #68] @ 3c34a4 │ │ │ │ ldr r0, [pc, #68] @ 3c34a8 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -377463,19 +377463,19 @@ │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r7, lr, ip, ror #24 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq r7, lr, ip, lsl fp │ │ │ │ andeq r3, r0, r0, ror #19 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - strdeq r2, [r4], #-164 @ 0xffffff5c @ │ │ │ │ - rsbeq r2, r4, r8, ror #19 │ │ │ │ - ldrsbeq r7, [r9], #-24 @ 0xffffffe8 @ │ │ │ │ - strdeq r2, [r4], #-112 @ 0xffffff90 @ │ │ │ │ - rsbeq r2, r4, ip, lsl #19 │ │ │ │ + rsbeq r2, r4, r4, asr #22 │ │ │ │ + rsbeq r2, r4, r8, lsr sl │ │ │ │ + rsbseq r7, r9, r8, lsr #4 │ │ │ │ + rsbeq r2, r4, r0, asr #16 │ │ │ │ + ldrdeq r2, [r4], #-156 @ 0xffffff64 @ │ │ │ │ andeq r0, r0, r1, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr lr, [pc, #508] @ 3c36c4 │ │ │ │ ldr ip, [pc, #508] @ 3c36c8 │ │ │ │ @@ -377541,22 +377541,22 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ 3c36e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c351c │ │ │ │ ldr r3, [pc, #220] @ 3c36d8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c3564 │ │ │ │ ldr r3, [pc, #204] @ 3c36dc │ │ │ │ @@ -377572,79 +377572,79 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ mov r2, #1 │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #124] @ 3c36e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c3564 │ │ │ │ ldr r2, [pc, #112] @ 3c36ec │ │ │ │ ldr r3, [pc, #72] @ 3c36c8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3c36c0 │ │ │ │ ldr r0, [pc, #80] @ 3c36f0 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9a4324 │ │ │ │ + b 9a436c │ │ │ │ ldr r0, [pc, #64] @ 3c36f4 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c3564 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addeq r7, lr, r4, asr r9 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r7, lr, ip, lsr #18 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ strdeq r7, [lr], r8 │ │ │ │ andeq r1, r0, ip, lsr sl │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq lr, r3, r0, asr #27 │ │ │ │ - rsbeq lr, r3, r0, asr #26 │ │ │ │ + rsbeq lr, r3, r0, lsl lr │ │ │ │ + @ instruction: 0x0063ed90 │ │ │ │ addeq r7, lr, r0, lsr #15 │ │ │ │ - rsbeq lr, r3, r0, ror #26 │ │ │ │ - rsbeq lr, r3, r8, asr #26 │ │ │ │ + strheq lr, [r3], #-208 @ 0xffffff30 @ │ │ │ │ + @ instruction: 0x0063ed98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r0 │ │ │ │ add r7, r0, #131072 @ 0x20000 │ │ │ │ ldr r0, [r7, #2116] @ 0x844 │ │ │ │ add r6, r5, #133120 @ 0x20800 │ │ │ │ add r8, r5, #134144 @ 0x20c00 │ │ │ │ mov r9, r1 │ │ │ │ add r4, r6, #852 @ 0x354 │ │ │ │ - bl 9b52d8 │ │ │ │ + bl 9b5320 │ │ │ │ add sl, r8, #328 @ 0x148 │ │ │ │ b 3c373c │ │ │ │ add r4, r4, #20 │ │ │ │ cmp r4, sl │ │ │ │ beq 3c3764 │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c3730 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 9b52d8 │ │ │ │ + bl 9b5320 │ │ │ │ mov r0, r4 │ │ │ │ add r4, r4, #20 │ │ │ │ bl 3c19b0 │ │ │ │ cmp r4, sl │ │ │ │ bne 3c373c │ │ │ │ mov r2, #12 │ │ │ │ mov r1, #0 │ │ │ │ @@ -377742,18 +377742,18 @@ │ │ │ │ bne 3c38ac │ │ │ │ add r3, r3, #1 │ │ │ │ b 3c389c │ │ │ │ ldr r2, [r4, r3, lsl #2] │ │ │ │ str r2, [r5, r3, lsl #2] │ │ │ │ add r3, r3, #1 │ │ │ │ b 3c389c │ │ │ │ - ldrheq r6, [r9], #-236 @ 0xffffff14 @ │ │ │ │ - rsbseq r7, r9, r0, lsl #6 │ │ │ │ + rsbseq r6, r9, ip, lsl #30 │ │ │ │ + rsbseq r7, r9, r0, asr r3 │ │ │ │ strdeq r3, [r0], -r5 │ │ │ │ - rsbseq r7, r9, r8, lsl #4 │ │ │ │ + rsbseq r7, r9, r8, asr r2 │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr lr, [pc, #936] @ 3c3cc8 │ │ │ │ ldr ip, [pc, #936] @ 3c3ccc │ │ │ │ @@ -377832,30 +377832,30 @@ │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r2, [sp, #20] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str fp, [sp, #12] │ │ │ │ str sl, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #592] @ 3c3ce8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ cmp r8, #0 │ │ │ │ beq 3c3980 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c3b24 │ │ │ │ ldr r3, [pc, #564] @ 3c3cec │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -377875,21 +377875,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #464] @ 3c3cf0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 3c36f8 │ │ │ │ cmp r4, #0 │ │ │ │ bge 3c3988 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -377921,23 +377921,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ strd r8, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 3c3cf8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c395c │ │ │ │ ldr r3, [pc, #268] @ 3c3cfc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c3b44 │ │ │ │ ldr r3, [pc, #220] @ 3c3ce0 │ │ │ │ @@ -377953,67 +377953,67 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #168] @ 3c3d00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c3b44 │ │ │ │ ldr r0, [pc, #156] @ 3c3d04 │ │ │ │ mov r2, r1 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c395c │ │ │ │ ldr r0, [pc, #132] @ 3c3d08 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r3, sl │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c3a9c │ │ │ │ ldr r0, [pc, #96] @ 3c3d0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c3b24 │ │ │ │ ldr r0, [pc, #84] @ 3c3d10 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c3b44 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ strdeq r7, [lr], ip │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r7, lr, r8, ror #9 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq r7, lr, ip, lsl #9 │ │ │ │ muleq r0, r0, r1 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq lr, r3, r0, asr #20 │ │ │ │ + @ instruction: 0x0063ea90 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - rsbeq lr, r3, r4, ror #21 │ │ │ │ + rsbeq lr, r3, r4, lsr fp │ │ │ │ andeq r4, r0, r8, lsl #1 │ │ │ │ - rsbeq lr, r3, r8, ror #16 │ │ │ │ + strheq lr, [r3], #-136 @ 0xffffff78 @ │ │ │ │ @ instruction: 0x000018b8 │ │ │ │ - rsbeq lr, r3, r0, lsl sl │ │ │ │ - rsbeq lr, r3, r8, lsr #16 │ │ │ │ - ldrdeq lr, [r3], #-140 @ 0xffffff74 @ │ │ │ │ - @ instruction: 0x0063e990 │ │ │ │ - rsbeq lr, r3, r8, ror #19 │ │ │ │ + rsbeq lr, r3, r0, ror #20 │ │ │ │ + rsbeq lr, r3, r8, ror r8 │ │ │ │ + rsbeq lr, r3, ip, lsr #18 │ │ │ │ + rsbeq lr, r3, r0, ror #19 │ │ │ │ + rsbeq lr, r3, r8, lsr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr ip, [pc, #2052] @ 3c4530 │ │ │ │ ldr r3, [pc, #2052] @ 3c4534 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -378119,19 +378119,19 @@ │ │ │ │ b 3c3e64 │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ umull r9, sl, r3, r0 │ │ │ │ bne 3c4228 │ │ │ │ mov r0, #1 │ │ │ │ ldr fp, [r5] │ │ │ │ - bl 9b5824 │ │ │ │ + bl 9b586c │ │ │ │ adds r2, r9, r0 │ │ │ │ adc r3, sl, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl 9b56f0 │ │ │ │ + bl 9b5738 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r5, #4] │ │ │ │ b 3c3ea4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3c3e64 │ │ │ │ ldr r3, [pc, #1596] @ 3c4544 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ @@ -378153,22 +378153,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1492] @ 3c4550 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c3e64 │ │ │ │ bic r5, r3, #-2147483648 @ 0x80000000 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r2, [r8] │ │ │ │ str r5, [r7, #192] @ 0xc0 │ │ │ │ beq 3c4024 │ │ │ │ orr r5, r3, #-2147483648 @ 0x80000000 │ │ │ │ @@ -378226,22 +378226,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ str r5, [sp] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1212] @ 3c455c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r5, [r7, #192] @ 0xc0 │ │ │ │ b 3c3fa8 │ │ │ │ ldr r1, [pc, #1196] @ 3c4560 │ │ │ │ ldr r1, [fp, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 3c3d90 │ │ │ │ @@ -378262,27 +378262,27 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ str r2, [sp, #24] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r3, [sp, #8] │ │ │ │ lsl r3, r5, #2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1056] @ 3c4564 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [r7, r5, lsl #2] │ │ │ │ orr r3, r6, r3 │ │ │ │ b 3c3d90 │ │ │ │ ldr r3, [pc, #1036] @ 3c4568 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -378301,22 +378301,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #928] @ 3c456c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c3eb0 │ │ │ │ ldr r0, [r6, #3512] @ 0xdb8 │ │ │ │ bl 415af4 │ │ │ │ ldr r3, [r8] │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 3c42b0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -378354,24 +378354,24 @@ │ │ │ │ beq 3c434c │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str fp, [sp] │ │ │ │ str r9, [sp, #8] │ │ │ │ str sl, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #720] @ 3c4578 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c3ed0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3c4478 │ │ │ │ add r7, r7, #16384 @ 0x4000 │ │ │ │ ldr r3, [r7, #256] @ 0x100 │ │ │ │ ldr r2, [pc, #692] @ 3c457c │ │ │ │ cmn r3, #1 │ │ │ │ @@ -378389,35 +378389,35 @@ │ │ │ │ ldr r0, [r6, #3512] @ 0xdb8 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 41d958 │ │ │ │ ldr r0, [pc, #628] @ 3c4580 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r5, [r7, #192] @ 0xc0 │ │ │ │ b 3c3fa8 │ │ │ │ ldr r0, [pc, #608] @ 3c4584 │ │ │ │ lsl r1, r5, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [r7, r5, lsl #2] │ │ │ │ orr r3, r6, r3 │ │ │ │ b 3c3d90 │ │ │ │ ldr r0, [pc, #584] @ 3c4588 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c3eb0 │ │ │ │ ldr r0, [pc, #568] @ 3c458c │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, sl │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c3ed0 │ │ │ │ ldr r3, [pc, #504] @ 3c4568 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c3fec │ │ │ │ ldr r3, [pc, #452] @ 3c4548 │ │ │ │ @@ -378434,27 +378434,27 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r4, [sp, #32] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #432] @ 3c4590 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c3fec │ │ │ │ ldr r0, [pc, #420] @ 3c4594 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c3e64 │ │ │ │ ldr r3, [pc, #404] @ 3c4598 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c41f0 │ │ │ │ ldr r3, [pc, #304] @ 3c4548 │ │ │ │ @@ -378470,22 +378470,22 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r4, [sp, #32] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #300] @ 3c459c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c41f0 │ │ │ │ ldr r3, [pc, #288] @ 3c45a0 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c42b8 │ │ │ │ ldr r3, [pc, #180] @ 3c4548 │ │ │ │ @@ -378500,72 +378500,72 @@ │ │ │ │ beq 3c4518 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ mov r2, #1 │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #184] @ 3c45a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c42b8 │ │ │ │ ldr r0, [pc, #172] @ 3c45a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c3fec │ │ │ │ ldr r0, [pc, #160] @ 3c45ac │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c41f0 │ │ │ │ ldr r0, [pc, #144] @ 3c45b0 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c42b8 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ strdeq r7, [lr], r0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ ldrdeq r7, [lr], r0 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq r7, lr, r4 │ │ │ │ andeq r4, r0, r8, ror #5 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq pc, r3, r0, ror r8 @ │ │ │ │ + rsbeq pc, r3, r0, asr #17 │ │ │ │ addeq r6, lr, r8, lsr #28 │ │ │ │ andeq r3, r0, r8, lsr #24 │ │ │ │ - rsbeq pc, r3, ip, ror fp @ │ │ │ │ + rsbeq pc, r3, ip, asr #23 │ │ │ │ andeq r2, r0, r8, lsr r2 │ │ │ │ - ldrdeq pc, [r3], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq pc, r3, r4, lsr #20 │ │ │ │ andeq r1, r0, r0, asr #2 │ │ │ │ - rsbeq pc, r3, r4, ror r7 @ │ │ │ │ + rsbeq pc, r3, r4, asr #15 │ │ │ │ addeq r6, lr, r4, lsr #24 │ │ │ │ andeq r2, r0, ip, lsl #20 │ │ │ │ - rsbeq pc, r3, r8, ror #11 │ │ │ │ + rsbeq pc, r3, r8, lsr r6 @ │ │ │ │ addeq r6, lr, r8, asr #22 │ │ │ │ - rsbeq pc, r3, r4, asr r9 @ │ │ │ │ - rsbeq pc, r3, ip, lsr r8 @ │ │ │ │ - rsbeq pc, r3, r0, asr #12 │ │ │ │ - @ instruction: 0x0063f598 │ │ │ │ - rsbeq pc, r3, r0, ror #10 │ │ │ │ - rsbeq pc, r3, r0, asr r4 @ │ │ │ │ + rsbeq pc, r3, r4, lsr #19 │ │ │ │ + rsbeq pc, r3, ip, lsl #17 │ │ │ │ + @ instruction: 0x0063f690 │ │ │ │ + rsbeq pc, r3, r8, ror #11 │ │ │ │ + strheq pc, [r3], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq pc, r3, r0, lsr #9 │ │ │ │ andeq r2, r0, r0, asr #25 │ │ │ │ - rsbeq pc, r3, r0, lsr r8 @ │ │ │ │ + rsbeq pc, r3, r0, lsl #17 │ │ │ │ andeq r1, r0, r8, lsr r5 │ │ │ │ - strdeq lr, [r3], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbeq pc, r3, r8, lsl #9 │ │ │ │ - rsbeq pc, r3, r4, asr #15 │ │ │ │ - strdeq lr, [r3], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq lr, r3, r8, asr #12 │ │ │ │ + ldrdeq pc, [r3], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq pc, r3, r4, lsl r8 @ │ │ │ │ + rsbeq lr, r3, ip, asr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr lr, [pc, #452] @ 3c4790 │ │ │ │ ldr r3, [pc, #452] @ 3c4794 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -378662,39 +378662,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3c47b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c4618 │ │ │ │ ldr r0, [pc, #52] @ 3c47b4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c4618 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addeq r6, lr, r0, asr r8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r6, lr, r0, lsr r8 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ ldrdeq r6, [lr], r8 │ │ │ │ muleq r0, r0, ip │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r1, r4, r0, ror r7 │ │ │ │ - @ instruction: 0x00641790 │ │ │ │ + rsbeq r1, r4, r0, asr #15 │ │ │ │ + rsbeq r1, r4, r0, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #296] @ 3c48f8 │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ mov r4, r0 │ │ │ │ @@ -378751,42 +378751,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 3c4920 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c4820 │ │ │ │ ldr r0, [pc, #64] @ 3c4924 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c4820 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addeq r6, lr, r4, asr #12 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r6, lr, ip, lsr #12 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ strdmi pc, [r0], -pc @ │ │ │ │ strdeq r6, [lr], r4 │ │ │ │ andeq r0, r0, r9, asr #10 │ │ │ │ andeq r5, r0, r4, ror #1 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r1, r4, r8, ror #12 │ │ │ │ - @ instruction: 0x00641690 │ │ │ │ + strheq r1, [r4], #-104 @ 0xffffff98 @ │ │ │ │ + rsbeq r1, r4, r0, ror #13 │ │ │ │ sub r3, r1, #16384 @ 0x4000 │ │ │ │ subs ip, r3, #9 │ │ │ │ addmi ip, r3, #54 @ 0x36 │ │ │ │ ldr r3, [pc, #28] @ 3c4958 │ │ │ │ str r2, [r0, r1, lsl #2] │ │ │ │ and r3, r3, ip, asr #6 │ │ │ │ sub r3, r3, r3, lsl #2 │ │ │ │ @@ -378857,41 +378857,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3c4ac4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c49c8 │ │ │ │ ldr r0, [pc, #60] @ 3c4ac8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c49c8 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ umulleq r6, lr, ip, r4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r6, lr, r4, lsl #9 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ strdmi pc, [r0], -pc @ │ │ │ │ addeq r6, lr, ip, asr #8 │ │ │ │ andeq r4, r0, r4, lsr #5 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r1, r4, r0, lsr r5 │ │ │ │ - rsbeq r1, r4, r8, asr r5 │ │ │ │ + rsbeq r1, r4, r0, lsl #11 │ │ │ │ + rsbeq r1, r4, r8, lsr #11 │ │ │ │ sub r3, r1, #16384 @ 0x4000 │ │ │ │ subs ip, r3, #8 │ │ │ │ addmi ip, r3, #55 @ 0x37 │ │ │ │ ldr r3, [pc, #28] @ 3c4afc │ │ │ │ str r2, [r0, r1, lsl #2] │ │ │ │ and r3, r3, ip, asr #6 │ │ │ │ sub r3, r3, r3, lsl #2 │ │ │ │ @@ -378962,39 +378962,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3c4c60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c4b70 │ │ │ │ ldr r0, [pc, #52] @ 3c4c64 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c4b70 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addeq r6, lr, r8, ror #5 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r6, lr, r8, asr #5 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq r6, lr, r4, lsr #5 │ │ │ │ andeq r4, r0, r8, asr #3 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq pc, r3, r8, asr #3 │ │ │ │ - rsbeq pc, r3, ip, ror #3 │ │ │ │ + rsbeq pc, r3, r8, lsl r2 @ │ │ │ │ + rsbeq pc, r3, ip, lsr r2 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #1048] @ 3c5098 │ │ │ │ and r3, r2, #65011712 @ 0x3e00000 │ │ │ │ mov r4, r2 │ │ │ │ @@ -379098,22 +379098,22 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r1, r2 │ │ │ │ str r2, [r0, #4] │ │ │ │ str r2, [r0, #8] │ │ │ │ str r2, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #644] @ 3c50c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c4d48 │ │ │ │ add r2, r6, #65536 @ 0x10000 │ │ │ │ lsl r2, r2, #1 │ │ │ │ ldrh r2, [r0, r2] │ │ │ │ lsr r4, r4, #16 │ │ │ │ lsl r4, r4, #16 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -379137,23 +379137,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #492] @ 3c50cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c4cbc │ │ │ │ cmp r0, #0 │ │ │ │ bne 3c4fb4 │ │ │ │ cmp r6, #0 │ │ │ │ addne r6, r6, #65536 @ 0x10000 │ │ │ │ lsl r3, r4, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ @@ -379189,22 +379189,22 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r1, r2 │ │ │ │ str r2, [r0, #4] │ │ │ │ str r2, [r0, #8] │ │ │ │ str r2, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 3c50d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c4d48 │ │ │ │ ldr r2, [pc, #284] @ 3c50d8 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3c4ef0 │ │ │ │ ldr r2, [pc, #236] @ 3c50bc │ │ │ │ @@ -379222,69 +379222,69 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #164] @ 3c50dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c4ef0 │ │ │ │ ldr r0, [pc, #152] @ 3c50e0 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c4cbc │ │ │ │ ldr r0, [pc, #132] @ 3c50e4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c4d48 │ │ │ │ ldr r0, [pc, #116] @ 3c50e8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c4d48 │ │ │ │ ldr r0, [pc, #100] @ 3c50ec │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c4ef0 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ umulleq r6, lr, r4, r1 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r6, lr, r0, lsl #3 │ │ │ │ addeq r6, lr, r8, asr #2 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ - rsbseq r5, r9, ip, lsl #18 │ │ │ │ + rsbseq r5, r9, ip, asr r9 │ │ │ │ strheq r6, [lr], r8 │ │ │ │ - @ instruction: 0x00795890 │ │ │ │ + rsbseq r5, r9, r0, ror #17 │ │ │ │ andeq r1, r0, r4, ror r3 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r1, r4, ip, asr #5 │ │ │ │ + rsbeq r1, r4, ip, lsl r3 │ │ │ │ muleq r0, r4, r8 │ │ │ │ - rsbeq r1, r4, r0, asr #3 │ │ │ │ + rsbeq r1, r4, r0, lsl r2 │ │ │ │ andeq r4, r0, r4, asr #13 │ │ │ │ - rsbeq r1, r4, r0, ror r0 │ │ │ │ + rsbeq r1, r4, r0, asr #1 │ │ │ │ andeq r3, r0, r4, lsr #9 │ │ │ │ - rsbeq r1, r4, r0, ror #2 │ │ │ │ - @ instruction: 0x00641090 │ │ │ │ - rsbeq r1, r4, r0 │ │ │ │ + strheq r1, [r4], #-16 @ │ │ │ │ rsbeq r1, r4, r0, ror #1 │ │ │ │ - rsbeq r1, r4, ip, asr #2 │ │ │ │ + rsbeq r1, r4, r0, asr r0 │ │ │ │ + rsbeq r1, r4, r0, lsr r1 │ │ │ │ + @ instruction: 0x0064119c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3880] @ 0xf28 │ │ │ │ sub ip, r1, #14336 @ 0x3800 │ │ │ │ subs r3, ip, #6 │ │ │ │ addmi r3, ip, #9 │ │ │ │ @@ -379448,15 +379448,15 @@ │ │ │ │ adc r3, r3, #0 │ │ │ │ add r5, sp, #112 @ 0x70 │ │ │ │ add r7, sp, #128 @ 0x80 │ │ │ │ str sl, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ mov r0, #16 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [sp, #8] │ │ │ │ strb r4, [sp, #132] @ 0x84 │ │ │ │ str r9, [sp, #24] │ │ │ │ strd r0, [sp, #16] │ │ │ │ @@ -379464,15 +379464,15 @@ │ │ │ │ add r4, sp, #152 @ 0x98 │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r2, sl │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #2452] @ 3c5d80 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r9 │ │ │ │ bne 3c5788 │ │ │ │ @@ -379543,30 +379543,30 @@ │ │ │ │ mov r3, #1 │ │ │ │ str r1, [fp, #4] │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ strb r3, [sp, #124] @ 0x7c │ │ │ │ ldm fp, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #24] │ │ │ │ strb r3, [sp, #132] @ 0x84 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ mov r5, #0 │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r4, #4 │ │ │ │ add r1, sp, #108 @ 0x6c │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ bic r2, sl, #3 │ │ │ │ add r0, r9, #424 @ 0x1a8 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr r3, [pc, #2092] @ 3c5d8c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r2 │ │ │ │ ldr r3, [r3, #244] @ 0xf4 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ and r2, r3, #255 @ 0xff │ │ │ │ @@ -379683,29 +379683,29 @@ │ │ │ │ str r2, [sp, #120] @ 0x78 │ │ │ │ strb sl, [sp, #124] @ 0x7c │ │ │ │ ldm fp, {r0, r1} │ │ │ │ orr r3, r3, sl │ │ │ │ stm r5, {r0, r1} │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ stm r7, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ mov r0, #16 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ str sl, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb sl, [sp, #132] @ 0x84 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ stm r4, {r0, r1} │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r9, #424 @ 0x1a8 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ b 3c5558 │ │ │ │ ldr r3, [pc, #1544] @ 3c5d98 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c53fc │ │ │ │ @@ -379726,26 +379726,26 @@ │ │ │ │ mov r0, r4 │ │ │ │ str r9, [r4, #4] │ │ │ │ str r9, [r4, #8] │ │ │ │ str r9, [r4, #12] │ │ │ │ str r2, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1412] @ 3c5da4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ b 3c53fc │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ ldr r3, [sl, #104] @ 0x68 │ │ │ │ ldr r2, [r2, #2072] @ 0x818 │ │ │ │ tst r2, #1 │ │ │ │ beq 3c5b10 │ │ │ │ @@ -379942,15 +379942,15 @@ │ │ │ │ add r3, r8, r3, lsl #4 │ │ │ │ add r3, r3, #133120 @ 0x20800 │ │ │ │ ldrh r1, [r3, #74] @ 0x4a │ │ │ │ b 3c585c │ │ │ │ ldr r0, [pc, #612] @ 3c5db4 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ b 3c53fc │ │ │ │ bl 3aa048 │ │ │ │ eor r3, r0, #1 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ b 3c591c │ │ │ │ ldr r2, [r3, #244] @ 0xf4 │ │ │ │ @@ -380002,21 +380002,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #152 @ 0x98 │ │ │ │ str r1, [sp, #152] @ 0x98 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #352] @ 3c5dbc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c530c │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ str r1, [sp, #152] @ 0x98 │ │ │ │ ldr r3, [r3, #2072] @ 0x818 │ │ │ │ str r1, [r4, #4] │ │ │ │ tst r3, #1 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ @@ -380052,15 +380052,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ str r8, [sp, #152] @ 0x98 │ │ │ │ bl 3aad8c │ │ │ │ b 3c59a8 │ │ │ │ ldr r0, [pc, #188] @ 3c5dc8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c530c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #172] @ 3c5dcc │ │ │ │ ldr r1, [pc, #172] @ 3c5dd0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -380076,43 +380076,43 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #204 @ 0xcc │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ strdeq r5, [lr], r8 │ │ │ │ strdeq r5, [lr], ip │ │ │ │ andeq r4, r0, r0 │ │ │ │ + ldrsheq r5, [r9], #-68 @ 0xffffffbc @ │ │ │ │ rsbseq r5, r9, r4, lsr #9 │ │ │ │ - rsbseq r5, r9, r4, asr r4 │ │ │ │ - rsbseq r5, r9, ip, lsl #8 │ │ │ │ - ldrsbeq r5, [r9], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbseq r5, r9, ip, asr r4 │ │ │ │ + rsbseq r5, r9, r8, lsr #8 │ │ │ │ andeq r4, r0, r4, ror #18 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq r5, lr, r8, lsl #22 │ │ │ │ - ldrsbeq r5, [r9], #-16 @ │ │ │ │ - ldrsbeq r5, [r9], #-8 @ │ │ │ │ - rsbseq r5, r9, r4, lsl #1 │ │ │ │ - rsbseq r5, r9, r8, asr r0 │ │ │ │ + rsbseq r5, r9, r0, lsr #4 │ │ │ │ + rsbseq r5, r9, r8, lsr #2 │ │ │ │ + ldrsbeq r5, [r9], #-4 @ │ │ │ │ + rsbseq r5, r9, r8, lsr #1 │ │ │ │ andeq r1, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq lr, r3, r8, lsr #24 │ │ │ │ + rsbeq lr, r3, r8, ror ip │ │ │ │ andeq r4, r0, r8, lsl #1 │ │ │ │ - rsbseq r4, r9, r0, ror #24 │ │ │ │ + ldrheq r4, [r9], #-192 @ 0xffffff40 @ │ │ │ │ bge ff2b8dbc <__bss_end__@@Base+0xfe4f0124> │ │ │ │ - rsbeq lr, r3, r0, lsr #18 │ │ │ │ + rsbeq lr, r3, r0, ror r9 │ │ │ │ andeq r2, r0, r8, ror #19 │ │ │ │ - @ instruction: 0x0063e79c │ │ │ │ + rsbeq lr, r3, ip, ror #15 │ │ │ │ andeq r2, r0, r7, lsl #27 │ │ │ │ andeq r3, r0, ip, asr #26 │ │ │ │ - rsbeq lr, r3, ip, lsl r7 │ │ │ │ - rsbseq r4, r9, r8, lsl r9 │ │ │ │ - rsbeq pc, r3, r0, lsr pc @ │ │ │ │ - ldrsheq r4, [r9], #-128 @ 0xffffff80 @ │ │ │ │ - rsbeq pc, r3, r8, lsl #30 │ │ │ │ - ldrdeq lr, [r3], #-128 @ 0xffffff80 @ │ │ │ │ + rsbeq lr, r3, ip, ror #14 │ │ │ │ + rsbseq r4, r9, r8, ror #18 │ │ │ │ + rsbeq pc, r3, r0, lsl #31 │ │ │ │ + rsbseq r4, r9, r0, asr #18 │ │ │ │ + rsbeq pc, r3, r8, asr pc @ │ │ │ │ + rsbeq lr, r3, r0, lsr #18 │ │ │ │ andeq r0, r0, r6, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr lr, [pc, #556] @ 3c6028 │ │ │ │ ldr ip, [pc, #556] @ 3c602c │ │ │ │ @@ -380236,40 +380236,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3c604c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c5e48 │ │ │ │ ldr r0, [pc, #56] @ 3c6050 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c5e48 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addeq r5, lr, r0, lsr #32 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r5, lr, r4 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r0, r1, r1 │ │ │ │ addeq r4, lr, r0, lsl #31 │ │ │ │ andeq r2, r0, ip, lsl r4 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r0, r4, r0, lsl #4 │ │ │ │ - rsbeq r0, r4, r0, lsr #4 │ │ │ │ + rsbeq r0, r4, r0, asr r2 │ │ │ │ + rsbeq r0, r4, r0, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #856] @ 3c63c4 │ │ │ │ ldr r3, [pc, #856] @ 3c63c8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -380365,25 +380365,25 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ str r8, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #464] @ 3c63e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [r4, r5, lsl #2] │ │ │ │ and r9, r9, r3 │ │ │ │ ldr r3, [r7] │ │ │ │ str r9, [r4, r5, lsl #2] │ │ │ │ ldr r9, [r4, #192] @ 0xc0 │ │ │ │ ldr r8, [r4, #208] @ 0xd0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -380412,43 +380412,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r5, r9} │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r8, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 3c63f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r5, [r4, #192] @ 0xc0 │ │ │ │ ldr r3, [r4, #208] @ 0xd0 │ │ │ │ and r5, r5, r3 │ │ │ │ b 3c60c4 │ │ │ │ ldr r0, [pc, #268] @ 3c63f4 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r5, [r4, #192] @ 0xc0 │ │ │ │ ldr r3, [r4, #208] @ 0xd0 │ │ │ │ and r5, r5, r3 │ │ │ │ b 3c60c4 │ │ │ │ ldr r0, [pc, #232] @ 3c63f8 │ │ │ │ mov r3, r2 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [r4, r5, lsl #2] │ │ │ │ and r9, r9, r3 │ │ │ │ ldr r3, [r7] │ │ │ │ b 3c6228 │ │ │ │ ldr r3, [pc, #196] @ 3c63fc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -380467,46 +380467,46 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r5, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3c6400 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c6158 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #76] @ 3c6404 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c6158 │ │ │ │ @ instruction: 0x008e4db0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ umulleq r4, lr, r0, sp │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq r4, lr, r8, lsr sp │ │ │ │ @ instruction: 0x008e4cbc │ │ │ │ andeq r3, r0, r8, ror r2 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq sp, r3, r0, ror #1 │ │ │ │ + rsbeq sp, r3, r0, lsr r1 │ │ │ │ strdeq r4, [r0], -r4 @ │ │ │ │ - rsbeq sp, r3, r0, asr #1 │ │ │ │ - strdeq sp, [r3], #-0 @ │ │ │ │ - rsbeq sp, r3, ip, lsr #32 │ │ │ │ + rsbeq sp, r3, r0, lsl r1 │ │ │ │ + rsbeq sp, r3, r0, asr #2 │ │ │ │ + rsbeq sp, r3, ip, ror r0 │ │ │ │ andeq r1, r0, r8, lsr r5 │ │ │ │ - rsbeq ip, r3, r0, asr #14 │ │ │ │ - rsbeq ip, r3, r4, ror #14 │ │ │ │ + @ instruction: 0x0063c790 │ │ │ │ + strheq ip, [r3], #-116 @ 0xffffff8c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ add r5, r0, #4096 @ 0x1000 │ │ │ │ ldr r3, [r5, #1300] @ 0x514 │ │ │ │ ldr r2, [pc, #696] @ 3c66e0 │ │ │ │ @@ -380590,21 +380590,21 @@ │ │ │ │ beq 3c66bc │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #372] @ 3c6700 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c6494 │ │ │ │ ldr r2, [r4, #224] @ 0xe0 │ │ │ │ mov r1, #52 @ 0x34 │ │ │ │ mov r0, r4 │ │ │ │ bl 3c6054 │ │ │ │ b 3c64c8 │ │ │ │ ldr r3, [pc, #316] @ 3c66ec │ │ │ │ @@ -380630,21 +380630,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 3c6708 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c6494 │ │ │ │ ldr r3, [pc, #208] @ 3c670c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c6494 │ │ │ │ ldr r3, [pc, #168] @ 3c66f8 │ │ │ │ @@ -380660,51 +380660,51 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r0, [sp, #8] │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, sp │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 3c6710 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c6494 │ │ │ │ ldr r0, [pc, #96] @ 3c6714 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c6494 │ │ │ │ ldr r0, [pc, #84] @ 3c6718 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c6494 │ │ │ │ ldr r0, [pc, #72] @ 3c671c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c6494 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ strdeq r4, [lr], r0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r4, lr, r0, ror #19 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq r4, lr, ip, asr #18 │ │ │ │ andeq r1, r0, r0, ror r3 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq ip, r3, r0, lsr #29 │ │ │ │ + strdeq ip, [r3], #-224 @ 0xffffff20 @ │ │ │ │ andeq r1, r0, r4, ror #12 │ │ │ │ - rsbeq pc, r3, r8, lsr ip @ │ │ │ │ + rsbeq pc, r3, r8, lsl #25 │ │ │ │ andeq r1, r0, r8, asr fp │ │ │ │ - rsbeq ip, r3, r0, lsr #28 │ │ │ │ - rsbeq pc, r3, ip, lsl #24 │ │ │ │ - strheq ip, [r3], #-220 @ 0xffffff24 @ │ │ │ │ - rsbeq ip, r3, r0, asr lr │ │ │ │ + rsbeq ip, r3, r0, ror lr │ │ │ │ + rsbeq pc, r3, ip, asr ip @ │ │ │ │ + rsbeq ip, r3, ip, lsl #28 │ │ │ │ + rsbeq ip, r3, r0, lsr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #296] @ 3c6860 │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ mov r4, r0 │ │ │ │ @@ -380761,41 +380761,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3c6884 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c6788 │ │ │ │ ldr r0, [pc, #60] @ 3c6888 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c6788 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r4, [lr], ip │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r4, lr, r4, asr #13 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ strdmi pc, [r0], -pc @ │ │ │ │ addeq r4, lr, ip, lsl #13 │ │ │ │ andeq r2, r0, r0, lsr #1 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - ldrdeq pc, [r3], #-164 @ 0xffffff5c @ │ │ │ │ - strdeq pc, [r3], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq pc, r3, r4, lsr #22 │ │ │ │ + rsbeq pc, r3, ip, asr #22 │ │ │ │ sub r3, r1, #16384 @ 0x4000 │ │ │ │ subs ip, r3, #32 │ │ │ │ addmi ip, r3, #31 │ │ │ │ ldr r3, [pc, #28] @ 3c68bc │ │ │ │ str r2, [r0, r1, lsl #2] │ │ │ │ and r3, r3, ip, asr #6 │ │ │ │ sub r3, r3, r3, lsl #2 │ │ │ │ @@ -380865,42 +380865,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 3c6a28 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c6928 │ │ │ │ ldr r0, [pc, #64] @ 3c6a2c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c6928 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addeq r4, lr, ip, lsr r5 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r4, lr, r4, lsr #10 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ strdmi pc, [r0], -pc @ │ │ │ │ addeq r4, lr, ip, ror #9 │ │ │ │ andeq r0, r0, r9, asr #10 │ │ │ │ andeq r4, r0, r8, lsr #20 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq pc, r3, r4, lsr #19 │ │ │ │ - rsbeq pc, r3, ip, asr #19 │ │ │ │ + strdeq pc, [r3], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq pc, r3, ip, lsl sl @ │ │ │ │ sub r3, r1, #16384 @ 0x4000 │ │ │ │ subs ip, r3, #10 │ │ │ │ addmi ip, r3, #53 @ 0x35 │ │ │ │ ldr r3, [pc, #28] @ 3c6a60 │ │ │ │ str r2, [r0, r1, lsl #2] │ │ │ │ and r3, r3, ip, asr #6 │ │ │ │ sub r3, r3, r3, lsl #2 │ │ │ │ @@ -380965,39 +380965,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3c6bac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c6abc │ │ │ │ ldr r0, [pc, #52] @ 3c6bb0 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c6abc │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ umulleq r4, lr, ip, r3 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r4, lr, ip, ror r3 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq r4, lr, r8, asr r3 │ │ │ │ @ instruction: 0x00004fb4 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq ip, r3, r4, ror #23 │ │ │ │ - rsbeq ip, r3, r4, lsr #24 │ │ │ │ + rsbeq ip, r3, r4, lsr ip │ │ │ │ + rsbeq ip, r3, r4, ror ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ ldr r3, [r3, #1300] @ 0x514 │ │ │ │ mov r4, r0 │ │ │ │ @@ -381204,23 +381204,23 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r2, [sp, #24] │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2704] @ 3c79bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ cmp r6, #0 │ │ │ │ beq 3c6cc8 │ │ │ │ add fp, r7, #20480 @ 0x5000 │ │ │ │ b 3c6dd4 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c6dd4 │ │ │ │ @@ -381242,21 +381242,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2576] @ 3c79c4 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr ip, [r9] │ │ │ │ b 3c6dcc │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr ip, [r9] │ │ │ │ orr r2, r3, #48 @ 0x30 │ │ │ │ str r2, [r5, #8] │ │ │ │ @@ -381302,22 +381302,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2332] @ 3c79cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c6d48 │ │ │ │ ldr r2, [r9] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3c7440 │ │ │ │ tst r3, #512 @ 0x200 │ │ │ │ bne 3c6da0 │ │ │ │ b 3c6dd4 │ │ │ │ @@ -381349,22 +381349,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2152] @ 3c79d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c6e8c │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c6dd4 │ │ │ │ ldr r3, [pc, #2128] @ 3c79d8 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -381383,15 +381383,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2036] @ 3c79dc │ │ │ │ add r0, pc, r0 │ │ │ │ b 3c6fb4 │ │ │ │ add r1, sp, #38 @ 0x26 │ │ │ │ mov r0, r6 │ │ │ │ bl 3adf18 │ │ │ │ @@ -381447,26 +381447,26 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ str r4, [sp, #56] @ 0x38 │ │ │ │ str r4, [sp, #60] @ 0x3c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str fp, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1760] @ 3c79e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c6d38 │ │ │ │ ldr r2, [r9] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3c7734 │ │ │ │ ldr r3, [fp] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ands r1, r3, #256 @ 0x100 │ │ │ │ @@ -381532,15 +381532,15 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1456] @ 3c79ec │ │ │ │ add r0, pc, r0 │ │ │ │ b 3c6fb4 │ │ │ │ ldr r2, [pc, #1448] @ 3c79f0 │ │ │ │ ldr r2, [sl, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ @@ -381558,27 +381558,27 @@ │ │ │ │ beq 3c7844 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1352] @ 3c79f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [fp] │ │ │ │ b 3c6d98 │ │ │ │ ldr r0, [pc, #1336] @ 3c79f8 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c6f30 │ │ │ │ ldr r3, [pc, #1320] @ 3c79fc │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c70f0 │ │ │ │ ldr r3, [pc, #1228] @ 3c79b4 │ │ │ │ @@ -381597,39 +381597,39 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r2, [sp, #24] │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1196] @ 3c7a00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c70f0 │ │ │ │ ldr r3, [pc, #1184] @ 3c7a04 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3c7644 │ │ │ │ mov r7, #512 @ 0x200 │ │ │ │ b 3c6e00 │ │ │ │ tst r3, #512 @ 0x200 │ │ │ │ bne 3c6da0 │ │ │ │ b 3c6f4c │ │ │ │ ldr r0, [pc, #1148] @ 3c7a08 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c6e8c │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ ldreq r3, [fp] │ │ │ │ beq 3c73b4 │ │ │ │ ldr r3, [pc, #1116] @ 3c7a0c │ │ │ │ ldr r3, [sl, r3] │ │ │ │ @@ -381648,27 +381648,27 @@ │ │ │ │ beq 3c798c │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1020] @ 3c7a10 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c735c │ │ │ │ ldr r0, [pc, #1008] @ 3c7a14 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r2, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c6d38 │ │ │ │ cmp ip, #0 │ │ │ │ bne 3c78b0 │ │ │ │ mov ip, #0 │ │ │ │ b 3c73c0 │ │ │ │ ldr r3, [pc, #872] @ 3c79b4 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ @@ -381683,22 +381683,22 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #52] @ 0x34 │ │ │ │ str r7, [sp, #56] @ 0x38 │ │ │ │ str r7, [sp, #60] @ 0x3c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #884] @ 3c7a18 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c7570 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c763c │ │ │ │ ldr r3, [pc, #768] @ 3c79c0 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -381717,21 +381717,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #756] @ 3c7a1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr ip, [r9] │ │ │ │ b 3c73c0 │ │ │ │ ldr r2, [pc, #740] @ 3c7a20 │ │ │ │ ldr r2, [sl, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3c7318 │ │ │ │ @@ -381748,21 +381748,21 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #640] @ 3c7a24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c7318 │ │ │ │ ldr r2, [pc, #572] @ 3c79f0 │ │ │ │ ldr r2, [sl, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3c7824 │ │ │ │ ldr r2, [pc, #492] @ 3c79b4 │ │ │ │ @@ -381777,55 +381777,55 @@ │ │ │ │ beq 3c793c │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #528] @ 3c7a28 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c735c │ │ │ │ ldr r3, [fp] │ │ │ │ tst r3, #512 @ 0x200 │ │ │ │ bne 3c7368 │ │ │ │ b 3c76b8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #496] @ 3c7a2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c6d48 │ │ │ │ ldr r0, [pc, #484] @ 3c7a30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [fp] │ │ │ │ b 3c6d98 │ │ │ │ ldr r0, [pc, #468] @ 3c7a34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr ip, [r9] │ │ │ │ b 3c6dcc │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #444] @ 3c7a38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c7570 │ │ │ │ ldr r0, [pc, #432] @ 3c7a3c │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c70f0 │ │ │ │ ldr r0, [pc, #416] @ 3c7a40 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr ip, [r9] │ │ │ │ b 3c6dcc │ │ │ │ ldr r3, [pc, #304] @ 3c79e8 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -381843,100 +381843,100 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 3c7a44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c73bc │ │ │ │ ldr r0, [pc, #280] @ 3c7a48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c7318 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #264] @ 3c7a4c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c735c │ │ │ │ ldr r0, [pc, #252] @ 3c7a50 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr ip, [r9] │ │ │ │ b 3c73c0 │ │ │ │ ldr r0, [pc, #236] @ 3c7a54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr ip, [r9] │ │ │ │ b 3c6dcc │ │ │ │ ldr r0, [pc, #216] @ 3c7a58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr ip, [r9] │ │ │ │ b 3c73c0 │ │ │ │ ldr r0, [pc, #200] @ 3c7a5c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c735c │ │ │ │ addeq r4, lr, r0, ror #3 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r4, lr, r0, lsr #3 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq r4, lr, ip, asr #2 │ │ │ │ andeq r1, r0, r0, lsr #7 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq ip, r3, r0, asr r3 │ │ │ │ + rsbeq ip, r3, r0, lsr #7 │ │ │ │ andeq r0, r0, r0, ror #31 │ │ │ │ - @ instruction: 0x0063c19c │ │ │ │ + rsbeq ip, r3, ip, ror #3 │ │ │ │ andeq r3, r0, ip, ror pc │ │ │ │ - rsbeq fp, r3, ip, lsr fp │ │ │ │ + rsbeq fp, r3, ip, lsl #23 │ │ │ │ muleq r0, r8, r4 │ │ │ │ - rsbeq fp, r3, r8, ror #25 │ │ │ │ + rsbeq fp, r3, r8, lsr sp │ │ │ │ andeq r3, r0, r4, ror #12 │ │ │ │ - rsbeq fp, r3, r0, ror #25 │ │ │ │ + rsbeq fp, r3, r0, lsr sp │ │ │ │ andeq r2, r0, r4, asr #23 │ │ │ │ - rsbeq fp, r3, ip, asr #16 │ │ │ │ + @ instruction: 0x0063b89c │ │ │ │ andeq r4, r0, r0, ror #26 │ │ │ │ - @ instruction: 0x0063bd9c │ │ │ │ + rsbeq fp, r3, ip, ror #27 │ │ │ │ andeq r3, r0, r4, lsl r5 │ │ │ │ - rsbeq fp, r3, r4, lsr #24 │ │ │ │ - strdeq fp, [r3], #-220 @ 0xffffff24 @ │ │ │ │ + rsbeq fp, r3, r4, ror ip │ │ │ │ + rsbeq fp, r3, ip, asr #28 │ │ │ │ andeq r2, r0, r0, lsr r5 │ │ │ │ - @ instruction: 0x0063ee9c │ │ │ │ + rsbeq lr, r3, ip, ror #29 │ │ │ │ andeq r3, r0, r8, ror sp │ │ │ │ - rsbeq fp, r3, r4, lsl #18 │ │ │ │ + rsbeq fp, r3, r4, asr r9 │ │ │ │ andeq r1, r0, r8, lsr r2 │ │ │ │ - rsbeq fp, r3, r8, lsl sl │ │ │ │ - rsbeq fp, r3, r8, ror r5 │ │ │ │ - rsbeq fp, r3, r8, lsr #12 │ │ │ │ - rsbeq fp, r3, r8, lsr #20 │ │ │ │ + rsbeq fp, r3, r8, ror #20 │ │ │ │ + rsbeq fp, r3, r8, asr #11 │ │ │ │ + rsbeq fp, r3, r8, ror r6 │ │ │ │ + rsbeq fp, r3, r8, ror sl │ │ │ │ andeq r5, r0, r8, asr #1 │ │ │ │ - ldrdeq fp, [r3], #-112 @ 0xffffff90 @ │ │ │ │ - strheq fp, [r3], #-136 @ 0xffffff78 @ │ │ │ │ - rsbeq fp, r3, r8, ror #7 │ │ │ │ - rsbeq fp, r3, ip, asr #17 │ │ │ │ - rsbeq fp, r3, ip, lsr r9 │ │ │ │ - rsbeq fp, r3, ip, lsl #9 │ │ │ │ - rsbeq lr, r3, ip, lsr #23 │ │ │ │ - rsbeq fp, r3, r4, lsl #13 │ │ │ │ - strheq fp, [r3], #-136 @ 0xffffff78 @ │ │ │ │ - rsbeq fp, r3, r8, lsr #13 │ │ │ │ - ldrdeq fp, [r3], #-116 @ 0xffffff8c @ │ │ │ │ - rsbeq fp, r3, r8, asr #16 │ │ │ │ - rsbeq fp, r3, r8, asr #17 │ │ │ │ - strheq fp, [r3], #-128 @ 0xffffff80 @ │ │ │ │ - strdeq fp, [r3], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq fp, r3, r0, lsr #16 │ │ │ │ + rsbeq fp, r3, r8, lsl #18 │ │ │ │ + rsbeq fp, r3, r8, lsr r4 │ │ │ │ + rsbeq fp, r3, ip, lsl r9 │ │ │ │ + rsbeq fp, r3, ip, lsl #19 │ │ │ │ + ldrdeq fp, [r3], #-76 @ 0xffffffb4 @ │ │ │ │ + strdeq lr, [r3], #-188 @ 0xffffff44 @ │ │ │ │ + ldrdeq fp, [r3], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq fp, r3, r8, lsl #18 │ │ │ │ + strdeq fp, [r3], #-104 @ 0xffffff98 @ │ │ │ │ + rsbeq fp, r3, r4, lsr #16 │ │ │ │ + @ instruction: 0x0063b898 │ │ │ │ + rsbeq fp, r3, r8, lsl r9 │ │ │ │ + rsbeq fp, r3, r0, lsl #18 │ │ │ │ + rsbeq fp, r3, r0, asr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3648] @ 0xe40 │ │ │ │ sub sp, sp, #412 @ 0x19c │ │ │ │ str r2, [sp, #136] @ 0x88 │ │ │ │ ldr r2, [pc, #3988] @ 3c8a14 │ │ │ │ @@ -381990,27 +381990,27 @@ │ │ │ │ bne 3c7ed0 │ │ │ │ bl 3adad8 │ │ │ │ str r5, [sp, #132] @ 0x84 │ │ │ │ ldr r9, [sp, #136] @ 0x88 │ │ │ │ ldr sl, [sp, #128] @ 0x80 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, sl │ │ │ │ - bl 9bee34 │ │ │ │ + bl 9bee7c │ │ │ │ ldr r2, [sp, #132] @ 0x84 │ │ │ │ mov r5, r9 │ │ │ │ sub r8, r0, r2 │ │ │ │ cmp r8, #59 @ 0x3b │ │ │ │ mov fp, r0 │ │ │ │ bhi 3c7f00 │ │ │ │ mov r3, r4 │ │ │ │ mov r5, r2 │ │ │ │ mov r1, r9 │ │ │ │ str r8, [sp] │ │ │ │ mov r0, sl │ │ │ │ - bl 9bec8c │ │ │ │ + bl 9becd4 │ │ │ │ add r2, r5, #60 @ 0x3c │ │ │ │ sub r2, r2, fp │ │ │ │ add r0, r4, r8 │ │ │ │ mov r1, #0 │ │ │ │ bl 255340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r5, #1 │ │ │ │ @@ -382242,15 +382242,15 @@ │ │ │ │ bhi 3c8720 │ │ │ │ mov r3, #22 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #132] @ 0x84 │ │ │ │ ldr r1, [sp, #136] @ 0x88 │ │ │ │ ldr r0, [sp, #128] @ 0x80 │ │ │ │ mov r3, r4 │ │ │ │ - bl 9bec8c │ │ │ │ + bl 9becd4 │ │ │ │ b 3c7bd8 │ │ │ │ add r3, sp, #408 @ 0x198 │ │ │ │ add r1, r3, r6, lsl #2 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ sub r1, r1, #130 @ 0x82 │ │ │ │ bl 3a7f70 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -382584,22 +382584,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #224 @ 0xe0 │ │ │ │ str r1, [sp, #224] @ 0xe0 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #232] @ 0xe8 │ │ │ │ ldr r2, [sp, #224] @ 0xe0 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1408] @ 3c8a38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c7f68 │ │ │ │ ldr r1, [pc, #1396] @ 3c8a3c │ │ │ │ b 3c7c24 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r4, [sp, #32] │ │ │ │ lsr r2, r3, #10 │ │ │ │ ldr r3, [pc, #1380] @ 3c8a40 │ │ │ │ @@ -382778,30 +382778,30 @@ │ │ │ │ mov r5, ip │ │ │ │ str r7, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str ip, [sp, #44] @ 0x2c │ │ │ │ str r9, [sp, #56] @ 0x38 │ │ │ │ stm r2, {r0, r1} │ │ │ │ strd r0, [ip] │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #8] │ │ │ │ str sl, [sp, #24] │ │ │ │ str sl, [sp, #20] │ │ │ │ strb r4, [sp, #204] @ 0xcc │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add r6, sp, #224 @ 0xe0 │ │ │ │ stm r6, {r0, r1} │ │ │ │ mov r3, r7 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3c90cc │ │ │ │ ldr r3, [fp, #20] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ lsl r3, r3, #6 │ │ │ │ @@ -382887,30 +382887,30 @@ │ │ │ │ adc r3, r3, #0 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #84] @ 0x54 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r2, #1 │ │ │ │ mov r0, #1 │ │ │ │ str r8, [sp, #8] │ │ │ │ str r5, [sp, #16] │ │ │ │ strb r2, [sp, #204] @ 0xcc │ │ │ │ str r0, [sp, #24] │ │ │ │ str r7, [sp, #20] │ │ │ │ ldm r1, {r0, r1} │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ stm r6, {r0, r1} │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sp, #370] @ 0x172 │ │ │ │ add r3, sp, #364 @ 0x16c │ │ │ │ ldrh r8, [r3, #2] │ │ │ │ add r3, r3, #2 │ │ │ │ add r8, r8, r5 │ │ │ │ add r2, sp, #364 @ 0x16c │ │ │ │ @@ -382941,63 +382941,63 @@ │ │ │ │ umulleq r3, lr, r8, r3 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r3, lr, r0, lsl #7 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ bge ff2bba2c <__bss_end__@@Base+0xfe4f2d94> │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ umulleq r2, lr, r8, lr │ │ │ │ - rsbseq r2, r9, r8, lsl #11 │ │ │ │ - rsbseq r2, r9, r8, ror r5 │ │ │ │ - rsbeq r7, r3, ip, ror #2 │ │ │ │ + ldrsbeq r2, [r9], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbseq r2, r9, r8, asr #11 │ │ │ │ + strheq r7, [r3], #-28 @ 0xffffffe4 @ │ │ │ │ bge ff2bba48 <__bss_end__@@Base+0xfe4f2db0> │ │ │ │ - rsbseq r2, r9, ip, asr r1 │ │ │ │ + rsbseq r2, r9, ip, lsr #3 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ andeq r7, r0, r0, ror #31 │ │ │ │ andeq r1, r0, r8, lsl lr │ │ │ │ - rsbeq fp, r3, r0, lsl #30 │ │ │ │ + rsbeq fp, r3, r0, asr pc │ │ │ │ andeq r5, r0, r0, asr #2 │ │ │ │ - rsbeq fp, r3, r4, lsl ip │ │ │ │ + rsbeq fp, r3, r4, ror #24 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - ldrdeq fp, [r3], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq fp, r3, r4, lsr #20 │ │ │ │ bge ff2bba78 <__bss_end__@@Base+0xfe4f2de0> │ │ │ │ strdeq r4, [r0], -r4 @ │ │ │ │ - rsbeq fp, r3, ip, lsl #23 │ │ │ │ + ldrdeq fp, [r3], #-188 @ 0xffffff44 @ │ │ │ │ andeq r3, r0, r0, lsr #20 │ │ │ │ - rsbeq sp, r3, r8, ror #2 │ │ │ │ - rsbeq fp, r3, r0, asr r8 │ │ │ │ - rsbeq r8, r3, r8, ror #29 │ │ │ │ + strheq sp, [r3], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbeq fp, r3, r0, lsr #17 │ │ │ │ + rsbeq r8, r3, r8, lsr pc │ │ │ │ andeq r3, r0, r0, lsr #19 │ │ │ │ - rsbeq fp, r3, r4, lsl r1 │ │ │ │ - rsbeq fp, r3, r8, ror #14 │ │ │ │ - rsbeq ip, r3, r0, lsl #31 │ │ │ │ + rsbeq fp, r3, r4, ror #2 │ │ │ │ + strheq fp, [r3], #-120 @ 0xffffff88 @ │ │ │ │ + ldrdeq ip, [r3], #-240 @ 0xffffff10 @ │ │ │ │ andeq r3, r0, r0, lsr #5 │ │ │ │ - strdeq fp, [r3], #-136 @ 0xffffff78 @ │ │ │ │ - rsbeq r8, r3, r4, lsr #24 │ │ │ │ - strdeq fp, [r3], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq fp, r3, r8, asr #18 │ │ │ │ + rsbeq r8, r3, r4, ror ip │ │ │ │ + rsbeq fp, r3, r0, asr #14 │ │ │ │ andeq r2, r0, sl, lsl #27 │ │ │ │ - rsbeq fp, r3, r0, lsl r7 │ │ │ │ - rsbeq sl, r3, r4, lsl #30 │ │ │ │ - rsbeq fp, r3, ip, ror r7 │ │ │ │ + rsbeq fp, r3, r0, ror #14 │ │ │ │ + rsbeq sl, r3, r4, asr pc │ │ │ │ + rsbeq fp, r3, ip, asr #15 │ │ │ │ andeq r3, r0, ip, lsr r5 │ │ │ │ - rsbeq sl, r3, r0, lsr #29 │ │ │ │ - rsbeq r5, r3, r8, asr lr │ │ │ │ - rsbeq sl, r3, r8, asr #29 │ │ │ │ + strdeq sl, [r3], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq r5, r3, r8, lsr #29 │ │ │ │ + rsbeq sl, r3, r8, lsl pc │ │ │ │ andeq r1, r0, ip, asr r4 │ │ │ │ - rsbeq r5, r3, r8, ror #26 │ │ │ │ - strheq r5, [r3], #-208 @ 0xffffff30 @ │ │ │ │ + strheq r5, [r3], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq r5, r3, r0, lsl #28 │ │ │ │ ldrdeq r4, [r0], -r4 @ │ │ │ │ andeq r2, r0, r8, lsr #5 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r5, r3, r4, asr #17 │ │ │ │ - rsbeq r5, r3, r4, lsl #18 │ │ │ │ - rsbseq r0, r9, r8, lsr #24 │ │ │ │ - rsbeq ip, r3, ip, lsr r2 │ │ │ │ - rsbeq ip, r3, ip, ror #21 │ │ │ │ + rsbeq r5, r3, r4, lsl r9 │ │ │ │ + rsbeq r5, r3, r4, asr r9 │ │ │ │ + rsbseq r0, r9, r8, ror ip │ │ │ │ + rsbeq ip, r3, ip, lsl #5 │ │ │ │ + rsbeq ip, r3, ip, lsr fp │ │ │ │ andeq r0, r0, sl, asr #13 │ │ │ │ ldr r2, [sp, #356] @ 0x164 │ │ │ │ ldr r3, [sp, #360] @ 0x168 │ │ │ │ ldm r2, {r2, r7} │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ sub r7, r7, r3 │ │ │ │ cmp r7, r4 │ │ │ │ @@ -383096,30 +383096,30 @@ │ │ │ │ str r5, [sp, #192] @ 0xc0 │ │ │ │ strb r4, [sp, #196] @ 0xc4 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #8] │ │ │ │ str sl, [sp, #20] │ │ │ │ str r4, [sp, #24] │ │ │ │ strb r4, [sp, #204] @ 0xcc │ │ │ │ ldm r1, {r0, r1} │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ stm r6, {r0, r1} │ │ │ │ mov r2, r8 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr r3, [sp, #172] @ 0xac │ │ │ │ tst r3, #1 │ │ │ │ bne 3c9060 │ │ │ │ ldr r4, [fp, #12] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r4, lsl #2] │ │ │ │ @@ -383237,15 +383237,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3c9650 │ │ │ │ ldr r0, [pc, #-1144] @ 3c8a54 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ add fp, fp, #1 │ │ │ │ add r3, r3, #24 │ │ │ │ cmp fp, #16 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ bne 3c80e0 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ @@ -383326,51 +383326,51 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #224] @ 0xe0 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #232] @ 0xe8 │ │ │ │ ldr r2, [sp, #224] @ 0xe0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1520] @ 3c8a5c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c8bb0 │ │ │ │ ldr r3, [sp, #340] @ 0x154 │ │ │ │ add r7, r7, r3 │ │ │ │ b 3c8bb0 │ │ │ │ str r3, [sp, #216] @ 0xd8 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r5, [r3, #4] │ │ │ │ str r5, [sp, #192] @ 0xc0 │ │ │ │ strb r4, [sp, #196] @ 0xc4 │ │ │ │ ldr r5, [sp, #44] @ 0x2c │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ mov r0, #4 │ │ │ │ mov r1, #0 │ │ │ │ str r4, [sp, #24] │ │ │ │ strd r0, [sp, #16] │ │ │ │ strb r4, [sp, #204] @ 0xcc │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ stm r6, {r0, r1} │ │ │ │ adds r2, r8, #8 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r1, sp, #172 @ 0xac │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ adc r3, r3, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ b 3c8ce8 │ │ │ │ ldr r3, [pc, #-1652] @ 3c8a60 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c87f4 │ │ │ │ @@ -383388,27 +383388,27 @@ │ │ │ │ str sl, [sp, #224] @ 0xe0 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ str sl, [r6, #4] │ │ │ │ str sl, [r6, #8] │ │ │ │ str sl, [r6, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #224] @ 0xe0 │ │ │ │ ldr r3, [sp, #232] @ 0xe8 │ │ │ │ str r4, [sp] │ │ │ │ str r8, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1784] @ 3c8a64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c87f4 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ ldr r0, [r3, #2888] @ 0xb48 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r4, [r3, #20] │ │ │ │ bl 3ac288 │ │ │ │ ldr r3, [pc, #-1816] @ 3c8a68 │ │ │ │ @@ -383469,22 +383469,22 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #224] @ 0xe0 │ │ │ │ str r0, [sp, #228] @ 0xe4 │ │ │ │ str r0, [sp, #232] @ 0xe8 │ │ │ │ str r0, [sp, #236] @ 0xec │ │ │ │ add r0, sp, #224 @ 0xe0 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #232] @ 0xe8 │ │ │ │ ldr r2, [sp, #224] @ 0xe0 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-2076] @ 3c8a70 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c8ed4 │ │ │ │ mov r0, r4 │ │ │ │ bl 3ae5f0 │ │ │ │ b 3c81ac │ │ │ │ ldr r3, [pc, #-2100] @ 3c8a74 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -383503,31 +383503,31 @@ │ │ │ │ beq 3c9540 │ │ │ │ str r1, [sp, #224] @ 0xe0 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #232] @ 0xe8 │ │ │ │ ldr r2, [sp, #224] @ 0xe0 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-2204] @ 3c8a78 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c883c │ │ │ │ ldr r0, [pc, #-2216] @ 3c8a7c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r8 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c87f4 │ │ │ │ str r5, [sp, #396] @ 0x18c │ │ │ │ cmp r6, #167772160 @ 0xa000000 │ │ │ │ bne 3c91e8 │ │ │ │ str r5, [sp, #336] @ 0x150 │ │ │ │ b 3c8384 │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ @@ -383558,15 +383558,15 @@ │ │ │ │ bne 3c9604 │ │ │ │ ldr r0, [pc, #-2372] @ 3c8a80 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r8 │ │ │ │ str sl, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r6, [r3, r4, lsl #2] │ │ │ │ ldr sl, [r3, r9, lsl #2] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r3, [r3] │ │ │ │ b 3c83fc │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ @@ -383635,32 +383635,32 @@ │ │ │ │ beq 3c9770 │ │ │ │ add r0, sp, #224 @ 0xe0 │ │ │ │ str r1, [sp, #224] @ 0xe0 │ │ │ │ str r1, [sp, #228] @ 0xe4 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ str r1, [sp, #236] @ 0xec │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #224] @ 0xe0 │ │ │ │ ldr r3, [sp, #232] @ 0xe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-2720] @ 3c8a88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c7b04 │ │ │ │ ldr r0, [pc, #-2732] @ 3c8a8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c8bb0 │ │ │ │ ldr r0, [pc, #-2744] @ 3c8a90 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c883c │ │ │ │ ldr r3, [pc, #-2760] @ 3c8a94 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c8f00 │ │ │ │ @@ -383677,23 +383677,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #224 @ 0xe0 │ │ │ │ str r1, [sp, #224] @ 0xe0 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #224] @ 0xe0 │ │ │ │ ldr r3, [sp, #232] @ 0xe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-2872] @ 3c8a98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c8f00 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3c9844 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r2, r3, #16384 @ 0x4000 │ │ │ │ @@ -383705,41 +383705,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #224 @ 0xe0 │ │ │ │ str r1, [sp, #224] @ 0xe0 │ │ │ │ str r1, [sp, #228] @ 0xe4 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ str r1, [sp, #236] @ 0xec │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #232] @ 0xe8 │ │ │ │ ldr r2, [sp, #224] @ 0xe0 │ │ │ │ str sl, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-2988] @ 3c8a9c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c93d8 │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #224 @ 0xe0 │ │ │ │ str r1, [sp, #224] @ 0xe0 │ │ │ │ str r1, [sp, #228] @ 0xe4 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ str r1, [sp, #236] @ 0xec │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #232] @ 0xe8 │ │ │ │ ldr r2, [sp, #224] @ 0xe0 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3048] @ 3c8aa0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c8ed4 │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ cmp r5, #0 │ │ │ │ add r2, r3, #14 │ │ │ │ beq 3c96bc │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ @@ -383749,15 +383749,15 @@ │ │ │ │ cmp r3, #39 @ 0x27 │ │ │ │ bhi 3c98dc │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9bec8c │ │ │ │ + bl 9becd4 │ │ │ │ cmp r0, #39 @ 0x27 │ │ │ │ bls 3c7fe0 │ │ │ │ ldrb r3, [sp, #329] @ 0x149 │ │ │ │ and r3, r3, #15 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3c7fe0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ @@ -383787,27 +383787,27 @@ │ │ │ │ str r3, [r1, #1584] @ 0x630 │ │ │ │ ldr r3, [sp, #352] @ 0x160 │ │ │ │ str r3, [r1, #1580] @ 0x62c │ │ │ │ b 3c7d84 │ │ │ │ ldr r0, [pc, #-3260] @ 3c8aa8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c8ed4 │ │ │ │ ldr r0, [pc, #-3276] @ 3c8aac │ │ │ │ ldr r1, [sp, #136] @ 0x88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c7b04 │ │ │ │ mvn r0, #0 │ │ │ │ b 3c7f7c │ │ │ │ ldr r0, [pc, #-3300] @ 3c8ab0 │ │ │ │ ldr r1, [sp, #124] @ 0x7c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c8f00 │ │ │ │ ldr r3, [pc, #-3316] @ 3c8ab4 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c7f78 │ │ │ │ @@ -383825,30 +383825,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #224 @ 0xe0 │ │ │ │ str r1, [sp, #224] @ 0xe0 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #232] @ 0xe8 │ │ │ │ ldr r2, [sp, #224] @ 0xe0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3424] @ 3c8ab8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c7f78 │ │ │ │ ldr r0, [pc, #-3436] @ 3c8abc │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c7f68 │ │ │ │ ldr r0, [pc, #-3452] @ 3c8ac0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c7f78 │ │ │ │ ldr r3, [pc, #-3464] @ 3c8ac4 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c95e8 │ │ │ │ @@ -383865,28 +383865,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #224 @ 0xe0 │ │ │ │ str r1, [sp, #224] @ 0xe0 │ │ │ │ str r1, [sp, #228] @ 0xe4 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ str r1, [sp, #236] @ 0xec │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #232] @ 0xe8 │ │ │ │ ldr r2, [sp, #224] @ 0xe0 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3572] @ 3c8ac8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c95e8 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #-3588] @ 3c8acc │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c95e8 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [r3] │ │ │ │ add r1, r1, r2 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ bl 2542fc │ │ │ │ @@ -383929,38 +383929,38 @@ │ │ │ │ beq 3c99d8 │ │ │ │ add r0, sp, #224 @ 0xe0 │ │ │ │ str r1, [sp, #224] @ 0xe0 │ │ │ │ str r1, [sp, #228] @ 0xe4 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ str r1, [sp, #236] @ 0xec │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #232] @ 0xe8 │ │ │ │ ldr r2, [sp, #224] @ 0xe0 │ │ │ │ str r6, [sp, #24] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r9, [sp, #8] │ │ │ │ stm sp, {r4, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3824] @ 3c8ae0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c806c │ │ │ │ ldr r0, [pc, #-3836] @ 3c8ae4 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c806c │ │ │ │ ldr r3, [pc, #-3876] @ 3c8ae8 │ │ │ │ ldr r1, [pc, #-3876] @ 3c8aec │ │ │ │ ldr r0, [pc, #-3876] @ 3c8af0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1056 @ 0x420 │ │ │ │ ldr r2, [pc, #-3884] @ 3c8af4 │ │ │ │ @@ -384126,37 +384126,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 3c9d00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c9be0 │ │ │ │ ldr r0, [pc, #48] @ 3c9d04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c9be0 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addeq r1, lr, r4, ror r2 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r1, lr, r4, asr r2 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq r1, lr, r0, lsl #4 │ │ │ │ andeq r4, r0, r8, lsr r5 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq fp, r3, ip, asr r3 │ │ │ │ - rsbeq fp, r3, r0, ror r3 │ │ │ │ + rsbeq fp, r3, ip, lsr #7 │ │ │ │ + rsbeq fp, r3, r0, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #288] @ 3c9e44 │ │ │ │ ldr r3, [pc, #288] @ 3c9e48 │ │ │ │ @@ -384212,40 +384212,40 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r5, r2 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3c9e64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c9d64 │ │ │ │ ldr r0, [pc, #52] @ 3c9e68 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c9d64 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ strdeq r1, [lr], r8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ ldrdeq r1, [lr], r4 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ strheq r1, [lr], r0 │ │ │ │ andeq r4, r0, ip, lsr #15 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq fp, r3, r8, lsr r2 │ │ │ │ - rsbeq fp, r3, ip, asr r2 │ │ │ │ + rsbeq fp, r3, r8, lsl #5 │ │ │ │ + rsbeq fp, r3, ip, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #548] @ 3ca0a8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #544] @ 3ca0ac │ │ │ │ @@ -384306,15 +384306,15 @@ │ │ │ │ bne 3ca0a4 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 3c9b90 │ │ │ │ ldr r0, [pc, #328] @ 3ca0c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c9ee0 │ │ │ │ ldr r3, [pc, #316] @ 3ca0c8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c9ec4 │ │ │ │ ldr r3, [pc, #280] @ 3ca0b8 │ │ │ │ @@ -384330,22 +384330,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #216] @ 3ca0d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c9ec4 │ │ │ │ ldr r3, [pc, #204] @ 3ca0d4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c9f40 │ │ │ │ ldr r3, [pc, #156] @ 3ca0b8 │ │ │ │ @@ -384361,49 +384361,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 3ca0d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c9f40 │ │ │ │ ldr r0, [pc, #88] @ 3ca0dc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c9ec4 │ │ │ │ ldr r0, [pc, #72] @ 3ca0e0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3c9f40 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ umulleq r0, lr, r4, pc @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r0, lr, r0, lsl #31 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ addeq r0, lr, ip, lsr #30 │ │ │ │ ldrdeq r0, [lr], r4 │ │ │ │ - rsbeq ip, r3, r0, ror #11 │ │ │ │ + rsbeq ip, r3, r0, lsr r6 │ │ │ │ andeq r4, r0, r4, ror r9 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq fp, r3, r4, asr #1 │ │ │ │ + rsbeq fp, r3, r4, lsl r1 │ │ │ │ andeq r1, r0, r8, lsr pc │ │ │ │ - rsbeq fp, r3, ip, lsl r1 │ │ │ │ - rsbeq fp, r3, r4, rrx │ │ │ │ - rsbeq fp, r3, r0, lsr r1 │ │ │ │ + rsbeq fp, r3, ip, ror #2 │ │ │ │ + strheq fp, [r3], #-4 @ │ │ │ │ + rsbeq fp, r3, r0, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r5, r0, #131072 @ 0x20000 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5, #3508] @ 0xdb4 │ │ │ │ @@ -384499,21 +384499,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #288] @ 3ca3b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3ca2b0 │ │ │ │ ldr r3, [pc, #256] @ 3ca3a0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3ca2f4 │ │ │ │ mov r9, #0 │ │ │ │ @@ -384552,45 +384552,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 3ca3bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3ca2ac │ │ │ │ ldr r0, [pc, #76] @ 3ca3c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3ca2ac │ │ │ │ ldr r0, [pc, #64] @ 3ca3c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3ca2b0 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addeq r0, lr, r0, lsr #25 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r0, lr, ip, ror ip │ │ │ │ - rsbseq r0, r9, r4, lsl #9 │ │ │ │ + ldrsbeq r0, [r9], #-68 @ 0xffffffbc @ │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq sl, r3, ip, ror #30 │ │ │ │ + strheq sl, [r3], #-252 @ 0xffffff04 @ │ │ │ │ addeq r0, lr, r4, ror #22 │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ - rsbeq sl, r3, r8, ror #29 │ │ │ │ - rsbeq sl, r3, r8, lsr #30 │ │ │ │ - rsbeq sl, r3, r8, lsr #29 │ │ │ │ + rsbeq sl, r3, r8, lsr pc │ │ │ │ + rsbeq sl, r3, r8, ror pc │ │ │ │ + strdeq sl, [r3], #-232 @ 0xffffff18 @ │ │ │ │ │ │ │ │ 003ca3c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -384765,42 +384765,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 3ca6f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r2, [r6, #4] │ │ │ │ b 3ca514 │ │ │ │ ldr r0, [pc, #60] @ 3ca6f4 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r2, [r6, #4] │ │ │ │ b 3ca514 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addeq r0, lr, r4, asr r9 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r0, lr, r4, lsr #18 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq r0, lr, ip, asr #17 │ │ │ │ addeq r0, lr, r4, asr #16 │ │ │ │ andeq r3, r0, r8, lsr #6 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq sl, r3, ip, lsr ip │ │ │ │ - rsbeq sl, r3, r4, ror #24 │ │ │ │ + rsbeq sl, r3, ip, lsl #25 │ │ │ │ + strheq sl, [r3], #-196 @ 0xffffff3c @ │ │ │ │ │ │ │ │ 003ca6f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr lr, [pc, #392] @ 3ca898 │ │ │ │ @@ -384885,38 +384885,38 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 3ca8b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3ca758 │ │ │ │ ldr r0, [pc, #48] @ 3ca8bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3ca758 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addeq r0, lr, ip, lsl #14 │ │ │ │ andeq r4, r0, r0 │ │ │ │ strdeq r0, [lr], r8 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq r0, lr, r0, asr r6 │ │ │ │ andeq r3, r0, ip, ror r3 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq fp, r3, r0, lsl sp │ │ │ │ - rsbeq fp, r3, r8, lsr #26 │ │ │ │ + rsbeq fp, r3, r0, ror #26 │ │ │ │ + rsbeq fp, r3, r8, ror sp │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ sub r1, r1, #16384 @ 0x4000 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -385019,26 +385019,26 @@ │ │ │ │ mov r1, fp │ │ │ │ add r0, sp, #32 │ │ │ │ str fp, [sp, #32] │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp, #44] @ 0x2c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #700] @ 3cad58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3caaac │ │ │ │ cmp r2, #0 │ │ │ │ bne 3cac14 │ │ │ │ ldr r2, [pc, #680] @ 3cad5c │ │ │ │ ldr r3, [pc, #628] @ 3cad2c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -385076,23 +385076,23 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #496] @ 3cad64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3ca9a8 │ │ │ │ ldr r3, [pc, #484] @ 3cad68 │ │ │ │ lsl r2, r4, #2 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ asr sl, r4, #31 │ │ │ │ ldrh r1, [r3] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -385111,26 +385111,26 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r2, sl} │ │ │ │ str r8, [sp, #20] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r6, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #352] @ 3cad6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3ca9b4 │ │ │ │ ldr r2, [pc, #340] @ 3cad70 │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3caaac │ │ │ │ ldr r2, [pc, #288] @ 3cad50 │ │ │ │ @@ -385147,84 +385147,84 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ mov ip, #0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ str ip, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #212] @ 3cad74 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3caaac │ │ │ │ ldr r0, [pc, #200] @ 3cad78 │ │ │ │ mov r3, sl │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ str r6, [sp, #8] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3ca9b4 │ │ │ │ ldr r0, [pc, #172] @ 3cad7c │ │ │ │ mov r2, r4 │ │ │ │ mov r3, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3caaac │ │ │ │ ldr r0, [pc, #140] @ 3cad80 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3ca9a8 │ │ │ │ ldr r0, [pc, #124] @ 3cad84 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3caaac │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addeq r0, lr, r0, lsl r5 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq lr, r9, r4, asr #10 │ │ │ │ + @ instruction: 0x0079e594 │ │ │ │ ldrdeq r0, [lr], r0 @ │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r4, r0, pc, asr #11 │ │ │ │ addeq ip, r7, r4, lsl r9 │ │ │ │ addeq r0, lr, r0, ror #8 │ │ │ │ addeq sp, r8, r4, ror #31 │ │ │ │ andeq r4, r0, r4, ror r0 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq sl, r3, r8, lsr sl │ │ │ │ + rsbeq sl, r3, r8, lsl #21 │ │ │ │ addeq r0, lr, r8, ror #6 │ │ │ │ @ instruction: 0x00003fb4 │ │ │ │ - ldrdeq sl, [r3], #-124 @ 0xffffff84 @ │ │ │ │ - andeq r5, r0, r4, asr #1 │ │ │ │ rsbeq sl, r3, ip, lsr #16 │ │ │ │ + andeq r5, r0, r4, asr #1 │ │ │ │ + rsbeq sl, r3, ip, ror r8 │ │ │ │ @ instruction: 0x00003bb8 │ │ │ │ - strdeq sl, [r3], #-136 @ 0xffffff78 @ │ │ │ │ - ldrdeq sl, [r3], #-120 @ 0xffffff88 @ │ │ │ │ - rsbeq sl, r3, r4, lsr r9 │ │ │ │ - ldrdeq sl, [r3], #-100 @ 0xffffff9c @ │ │ │ │ - rsbeq sl, r3, ip, lsr #16 │ │ │ │ + rsbeq sl, r3, r8, asr #18 │ │ │ │ + rsbeq sl, r3, r8, lsr #16 │ │ │ │ + rsbeq sl, r3, r4, lsl #19 │ │ │ │ + rsbeq sl, r3, r4, lsr #14 │ │ │ │ + rsbeq sl, r3, ip, ror r8 │ │ │ │ │ │ │ │ 003cad88 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r1, [pc, #792] @ 3cb0b8 │ │ │ │ @@ -385292,27 +385292,27 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r6, [sp, #20] │ │ │ │ str r7, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #516] @ 3cb0e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3caefc │ │ │ │ ldr r2, [pc, #484] @ 3cb0d0 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3cafc8 │ │ │ │ mov r5, #0 │ │ │ │ @@ -385354,22 +385354,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #300] @ 3cb0ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3cae2c │ │ │ │ ldr r2, [pc, #288] @ 3cb0f0 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3caef8 │ │ │ │ ldr r2, [pc, #244] @ 3cb0d8 │ │ │ │ @@ -385386,70 +385386,70 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ mov ip, #0 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ str ip, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #164] @ 3cb0f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3caef8 │ │ │ │ ldr r0, [pc, #152] @ 3cb0f8 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, #0 │ │ │ │ str r1, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3caef8 │ │ │ │ ldr r0, [pc, #124] @ 3cb0fc │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r1, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3caefc │ │ │ │ ldr r0, [pc, #88] @ 3cb100 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3cae2c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ - rsbseq lr, r9, ip, asr #1 │ │ │ │ + rsbseq lr, r9, ip, lsl r1 │ │ │ │ andeq r4, r0, pc, asr #11 │ │ │ │ addeq r0, lr, r8, asr #32 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r0, lr, r8, lsr r0 │ │ │ │ ldrdeq sp, [r8], r8 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r3, r0, r0, ror lr │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq sl, r3, r4, ror r8 │ │ │ │ + rsbeq sl, r3, r4, asr #17 │ │ │ │ addeq pc, sp, r8, lsl pc @ │ │ │ │ muleq r0, r8, sl │ │ │ │ - strheq sl, [r3], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq sl, r3, r0, lsl #14 │ │ │ │ andeq r3, r0, r0, lsr r2 │ │ │ │ - @ instruction: 0x0063a79c │ │ │ │ rsbeq sl, r3, ip, ror #15 │ │ │ │ - rsbeq sl, r3, ip, lsl r7 │ │ │ │ - rsbeq sl, r3, ip, lsr r6 │ │ │ │ + rsbeq sl, r3, ip, lsr r8 │ │ │ │ + rsbeq sl, r3, ip, ror #14 │ │ │ │ + rsbeq sl, r3, ip, lsl #13 │ │ │ │ │ │ │ │ 003cb104 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ @@ -385465,15 +385465,15 @@ │ │ │ │ stm sp, {r1, r3, r6} │ │ │ │ mov r2, #1 │ │ │ │ ldr r3, [pc, #272] @ 3cb25c │ │ │ │ add r5, r6, #133120 @ 0x20800 │ │ │ │ add r7, r6, #134144 @ 0x20c00 │ │ │ │ add sl, r6, #131072 @ 0x20000 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9b51fc │ │ │ │ + bl 9b5244 │ │ │ │ mov r2, #1440 @ 0x5a0 │ │ │ │ mov r0, #1024 @ 0x400 │ │ │ │ add r3, r5, #860 @ 0x35c │ │ │ │ add r1, r7, #336 @ 0x150 │ │ │ │ str r4, [sl, #2116] @ 0x844 │ │ │ │ str r2, [r3] │ │ │ │ stmib r3, {r0, r6} │ │ │ │ @@ -385491,15 +385491,15 @@ │ │ │ │ bl 253504 │ │ │ │ mov r3, #1 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, #0 │ │ │ │ stm sp, {r8, r9} │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b51fc │ │ │ │ + bl 9b5244 │ │ │ │ str r6, [r4], #20 │ │ │ │ cmp r4, r7 │ │ │ │ bne 3cb1a0 │ │ │ │ ldr r6, [sp, #28] │ │ │ │ add r4, r5, #116 @ 0x74 │ │ │ │ add r7, r5, #884 @ 0x374 │ │ │ │ mov r0, r4 │ │ │ │ @@ -385507,64 +385507,64 @@ │ │ │ │ add r4, r4, #48 @ 0x30 │ │ │ │ bl 3a9d10 │ │ │ │ cmp r7, r4 │ │ │ │ bne 3cb1dc │ │ │ │ add r0, r5, #840 @ 0x348 │ │ │ │ bl 3abeec │ │ │ │ ldr r0, [sl, #3512] @ 0xdb8 │ │ │ │ - bl 758210 │ │ │ │ + bl 758258 │ │ │ │ ldr r3, [pc, #88] @ 3cb264 │ │ │ │ ldr r2, [pc, #88] @ 3cb268 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #84] @ 3cb26c │ │ │ │ add r3, r3, #1088 @ 0x440 │ │ │ │ add r3, r3, #12 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldrh r3, [r0, #110] @ 0x6e │ │ │ │ add r0, sl, #64 @ 0x40 │ │ │ │ str fp, [sp] │ │ │ │ bl 3a8f68 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 3c1d78 │ │ │ │ @ instruction: 0xffffefa4 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ @ instruction: 0xffff6818 │ │ │ │ - rsbseq pc, r8, ip, lsr #8 │ │ │ │ - strdeq r0, [r2], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbeq r9, r1, r8, asr #13 │ │ │ │ + rsbseq pc, r8, ip, ror r4 @ │ │ │ │ + rsbeq r0, r2, r0, asr #10 │ │ │ │ + rsbeq r9, r1, r8, lsl r7 │ │ │ │ │ │ │ │ 003cb270 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ add r8, r0, #131072 @ 0x20000 │ │ │ │ ldr r4, [r8, #2116] @ 0x844 │ │ │ │ mov r7, r0 │ │ │ │ cmp r4, #0 │ │ │ │ beq 3cb2a4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b52d8 │ │ │ │ + bl 9b5320 │ │ │ │ mov r0, r4 │ │ │ │ bl 253810 │ │ │ │ add r6, r7, #133120 @ 0x20800 │ │ │ │ mov r4, #0 │ │ │ │ add r6, r6, #852 @ 0x354 │ │ │ │ ldr r5, [r6, r4, lsl #2] │ │ │ │ subs r0, r5, #0 │ │ │ │ beq 3cb2c8 │ │ │ │ - bl 9b52d8 │ │ │ │ + bl 9b5320 │ │ │ │ mov r0, r5 │ │ │ │ bl 253810 │ │ │ │ add r4, r4, #5 │ │ │ │ cmp r4, #125 @ 0x7d │ │ │ │ bne 3cb2b0 │ │ │ │ add r7, r7, #133120 @ 0x20800 │ │ │ │ mov r4, #0 │ │ │ │ @@ -385666,20 +385666,20 @@ │ │ │ │ ldr r2, [r3, r1, lsl #2] │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r0, #0 │ │ │ │ umull r5, r7, r2, r3 │ │ │ │ bne 3cb4dc │ │ │ │ mov r0, #1 │ │ │ │ ldr fp, [r4] │ │ │ │ - bl 9b5824 │ │ │ │ + bl 9b586c │ │ │ │ add r4, r4, #20 │ │ │ │ adds r2, r5, r0 │ │ │ │ adc r3, r7, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl 9b56f0 │ │ │ │ + bl 9b5738 │ │ │ │ strb r9, [r4, #-16] │ │ │ │ cmp r4, r6 │ │ │ │ bne 3cb420 │ │ │ │ ldrh r3, [sl] │ │ │ │ tst r3, #4096 @ 0x1000 │ │ │ │ beq 3cb498 │ │ │ │ ldrh r3, [sl, #2] │ │ │ │ @@ -385721,59 +385721,59 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str fp, [sp] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 3cb5e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3cb454 │ │ │ │ ldr r0, [sl, #3508] @ 0xdb4 │ │ │ │ bl 58eb28 │ │ │ │ mov r3, r0 │ │ │ │ str r4, [r3, #4] │ │ │ │ mov r0, #1 │ │ │ │ ldr r4, [sl, #2116] @ 0x844 │ │ │ │ - bl 9b5824 │ │ │ │ + bl 9b586c │ │ │ │ ldr r2, [pc, #92] @ 3cb5e4 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d9f08 │ │ │ │ + bl 9d9f50 │ │ │ │ adds r2, r0, #500 @ 0x1f4 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b56f0 │ │ │ │ + bl 9b5738 │ │ │ │ b 3cb498 │ │ │ │ ldr r0, [pc, #64] @ 3cb5e8 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3cb454 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addeq pc, sp, r4, ror #20 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq pc, sp, ip, lsl sl @ │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq pc, sp, ip, ror r9 @ │ │ │ │ andeq r2, r0, ip, lsl #20 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r8, r3, r4, lsr r3 │ │ │ │ + rsbeq r8, r3, r4, lsl #7 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ - rsbeq r8, r3, r4, asr #6 │ │ │ │ + @ instruction: 0x00638394 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #204] @ 3cb6d0 │ │ │ │ ldr ip, [pc, #204] @ 3cb6d4 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -385953,27 +385953,27 @@ │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #32 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - rsbseq sp, sl, r4, lsl #15 │ │ │ │ + ldrsbeq sp, [sl], #-116 @ 0xffffff8c @ │ │ │ │ ldr r0, [pc, #4] @ 3cb8e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757664 │ │ │ │ + b 7576ac │ │ │ │ addeq lr, r9, ip, lsr r8 │ │ │ │ - b 751160 │ │ │ │ + b 7511a8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b5824 │ │ │ │ + bl 9b586c │ │ │ │ add r3, r6, #6144 @ 0x1800 │ │ │ │ add ip, r6, #4096 @ 0x1000 │ │ │ │ ldr r6, [r3, #8] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ ldr r5, [pc, #152] @ 3cb9bc │ │ │ │ ldr lr, [pc, #152] @ 3cb9c0 │ │ │ │ ldr r4, [pc, #152] @ 3cb9c4 │ │ │ │ @@ -386236,15 +386236,15 @@ │ │ │ │ ldrh r0, [r4, #4] │ │ │ │ mov r1, #0 │ │ │ │ b 3cba10 │ │ │ │ ldr r0, [r4, #1820] @ 0x71c │ │ │ │ mov r1, #0 │ │ │ │ b 3cba10 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b5824 │ │ │ │ + bl 9b586c │ │ │ │ add r4, r4, #6144 @ 0x1800 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r5, [pc, #240] @ 3cbe48 │ │ │ │ ldr ip, [pc, #240] @ 3cbe4c │ │ │ │ ldr lr, [pc, #240] @ 3cbe50 │ │ │ │ subs r2, r0, r3 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ @@ -386298,16 +386298,16 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, r0 │ │ │ │ b 3cba10 │ │ │ │ add r4, r0, #1840 @ 0x730 │ │ │ │ ldrh r0, [r4, #6] │ │ │ │ mov r1, #0 │ │ │ │ b 3cba10 │ │ │ │ - @ instruction: 0x007ad493 │ │ │ │ - rsbseq sp, sl, r4, lsr #9 │ │ │ │ + rsbseq sp, sl, r3, ror #9 │ │ │ │ + ldrsheq sp, [sl], #-68 @ 0xffffffbc @ │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ stmhi r8, {r0, r3, r7, fp, pc} │ │ │ │ cdp 14, 14, cr14, cr14, cr14, {7} │ │ │ │ cdp 14, 14, cr14, cr14, cr15, {7} │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -386319,44 +386319,44 @@ │ │ │ │ ldr r4, [r5, #-4] │ │ │ │ b 3cbe8c │ │ │ │ ldr r4, [r5, #-4] │ │ │ │ ldr r6, [r5, #-8] │ │ │ │ add r4, r4, #30 │ │ │ │ str r4, [r5, #-4] │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b5824 │ │ │ │ + bl 9b586c │ │ │ │ add r4, r4, #30 │ │ │ │ cmp r0, r6 │ │ │ │ sbcs r1, r1, r4 │ │ │ │ bcs 3cbe7c │ │ │ │ add r7, r7, #4096 @ 0x1000 │ │ │ │ ldr r2, [r7, #2048] @ 0x800 │ │ │ │ cmp r2, #0 │ │ │ │ bne 3cbec0 │ │ │ │ ldr r0, [r7, #2140] @ 0x85c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 9b52d8 │ │ │ │ + b 9b5320 │ │ │ │ mov r3, #30 │ │ │ │ umull r4, r9, r2, r3 │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ adds r6, r4, r2 │ │ │ │ mov r0, #1 │ │ │ │ adc r8, r9, r8 │ │ │ │ - bl 9b5824 │ │ │ │ + bl 9b586c │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ cmp r0, r6 │ │ │ │ sbcs r1, r1, r8 │ │ │ │ addcs r9, r9, #30 │ │ │ │ adds r2, r4, r3 │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ ldr r0, [r7, #2140] @ 0x85c │ │ │ │ adc r3, r9, r3 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 9b56f0 │ │ │ │ + b 9b5738 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ bl 3cbe54 │ │ │ │ @@ -386446,25 +386446,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #200] @ 3cc160 │ │ │ │ ldr r1, [pc, #200] @ 3cc164 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r1, [pc, #168] @ 3cc168 │ │ │ │ ldr r2, [pc, #168] @ 3cc16c │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #164] @ 3cc170 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r0, #92] @ 0x5c │ │ │ │ @@ -386475,43 +386475,43 @@ │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ mov r2, #32 │ │ │ │ mov r3, #512 @ 0x200 │ │ │ │ strb r2, [r0, #112] @ 0x70 │ │ │ │ strh r3, [r0, #114] @ 0x72 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75165c │ │ │ │ + bl 7516a4 │ │ │ │ ldr r3, [pc, #112] @ 3cc17c │ │ │ │ ldr r1, [pc, #112] @ 3cc180 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74f8b8 │ │ │ │ + bl 74f900 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #8 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq sp, sl, ip, asr #32 │ │ │ │ - rsbeq pc, r0, r8, lsr #7 │ │ │ │ - rsbeq r7, r5, r4, lsr #12 │ │ │ │ - rsbeq pc, r1, r4, ror r6 @ │ │ │ │ - rsbeq r8, r1, ip, asr #16 │ │ │ │ + @ instruction: 0x007ad09c │ │ │ │ + strdeq pc, [r0], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq r7, r5, r4, ror r6 │ │ │ │ + rsbeq pc, r1, r4, asr #13 │ │ │ │ + @ instruction: 0x0061889c │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - strdeq sl, [r3], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq sl, r3, ip, asr #10 │ │ │ │ teqhi r9, ip, ror #1 │ │ │ │ andeq r0, r0, r0, asr #13 │ │ │ │ addeq lr, r9, r0, lsl r0 │ │ │ │ addeq r4, ip, r0, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -386524,28 +386524,28 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #94 @ 0x5e │ │ │ │ mov r5, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r2, [pc, #432] @ 3cc380 │ │ │ │ ldr r1, [pc, #432] @ 3cc384 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ str r6, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov sl, #1 │ │ │ │ mov r8, #256 @ 0x100 │ │ │ │ mov r9, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ mvn r1, #35 @ 0x23 │ │ │ │ ldr r2, [pc, #380] @ 3cc388 │ │ │ │ strb r1, [r3, #52] @ 0x34 │ │ │ │ strb sl, [r3, #61] @ 0x3d │ │ │ │ str r7, [sp] │ │ │ │ add r7, r4, #6208 @ 0x1840 │ │ │ │ @@ -386555,25 +386555,25 @@ │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r4 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ add fp, r4, #6400 @ 0x1900 │ │ │ │ add fp, fp, #8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7067cc │ │ │ │ + bl 706814 │ │ │ │ ldr r2, [pc, #320] @ 3cc38c │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ add r2, pc, r2 │ │ │ │ strd r8, [sp] │ │ │ │ - bl 70702c │ │ │ │ + bl 707074 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ add r7, r4, #1856 @ 0x740 │ │ │ │ bl 41d400 │ │ │ │ mov r1, sl │ │ │ │ @@ -386593,15 +386593,15 @@ │ │ │ │ add r3, r5, #1904 @ 0x770 │ │ │ │ ldrh r2, [r7] │ │ │ │ strh r2, [r3, #6] │ │ │ │ ldrh r2, [r7, #2] │ │ │ │ strh r2, [r3, #8] │ │ │ │ ldrh r2, [r7, #4] │ │ │ │ strh r2, [r3, #10] │ │ │ │ - bl 7581fc │ │ │ │ + bl 758244 │ │ │ │ add r6, r6, #88 @ 0x58 │ │ │ │ ldr r3, [r6, #-68] @ 0xffffffbc │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r6, #0 │ │ │ │ mov r2, r0 │ │ │ │ @@ -386622,31 +386622,31 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, sl │ │ │ │ mov r3, sl │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r7, r0 │ │ │ │ - bl 9b51fc │ │ │ │ + bl 9b5244 │ │ │ │ str r7, [r5, #2140] @ 0x85c │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbseq ip, sl, r4, lsr #30 │ │ │ │ - rsbeq sl, r3, r4, asr #8 │ │ │ │ - rsbeq sl, r3, r0, lsr #8 │ │ │ │ - rsbeq pc, r0, ip, asr #4 │ │ │ │ - rsbeq r7, r5, r4, asr #9 │ │ │ │ + rsbseq ip, sl, r4, ror pc │ │ │ │ + @ instruction: 0x0063a494 │ │ │ │ + rsbeq sl, r3, r0, ror r4 │ │ │ │ + @ instruction: 0x0060f29c │ │ │ │ + rsbeq r7, r5, r4, lsl r5 │ │ │ │ addeq sp, r9, r0, lsl #30 │ │ │ │ - @ instruction: 0x0063a394 │ │ │ │ + rsbeq sl, r3, r4, ror #7 │ │ │ │ rscne r8, ip, r9, lsr #2 │ │ │ │ @ instruction: 0xffff8139 │ │ │ │ ldrdeq pc, [lr], r8 │ │ │ │ andeq r0, r0, r8, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -386715,24 +386715,24 @@ │ │ │ │ bl 58eb28 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ bl 58f354 │ │ │ │ b 3cc458 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9bee34 │ │ │ │ + bl 9bee7c │ │ │ │ mov r9, r0 │ │ │ │ bl 255cd0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, #3 │ │ │ │ str r9, [sp] │ │ │ │ mov r8, r0 │ │ │ │ mov r3, r8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9bec8c │ │ │ │ + bl 9becd4 │ │ │ │ ldr r0, [r7, #1852] @ 0x73c │ │ │ │ bl 58eb28 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ bl 58f3b4 │ │ │ │ mov r0, r8 │ │ │ │ bl 253810 │ │ │ │ @@ -386757,25 +386757,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #136] @ 3cc5e0 │ │ │ │ ldr r1, [pc, #136] @ 3cc5e4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #94 @ 0x5e │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r2, [pc, #116] @ 3cc5e8 │ │ │ │ ldr r1, [pc, #116] @ 3cc5ec │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r3, [pc, #84] @ 3cc5f0 │ │ │ │ ldr r2, [pc, #84] @ 3cc5f4 │ │ │ │ add r1, r6, #5952 @ 0x1740 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r1, #12 │ │ │ │ mov ip, r0 │ │ │ │ @@ -386786,56 +386786,56 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq ip, sl, ip, ror fp │ │ │ │ - rsbeq sl, r3, r0, lsl #1 │ │ │ │ - rsbeq sl, r3, ip, lsl #1 │ │ │ │ - rsbeq lr, r0, ip, lsr #29 │ │ │ │ - rsbeq r7, r5, r8, lsr #2 │ │ │ │ - rsbeq r1, r3, r4, ror r6 │ │ │ │ - rsbeq pc, r2, r4, lsl #13 │ │ │ │ + rsbseq ip, sl, ip, asr #23 │ │ │ │ + ldrdeq sl, [r3], #-0 @ │ │ │ │ + ldrdeq sl, [r3], #-12 @ │ │ │ │ + strdeq lr, [r0], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq r7, r5, r8, ror r1 │ │ │ │ + rsbeq r1, r3, r4, asr #13 │ │ │ │ + ldrdeq pc, [r2], #-100 @ 0xffffff9c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #104] @ 3cc678 │ │ │ │ ldr r2, [pc, #104] @ 3cc67c │ │ │ │ ldr r1, [pc, #104] @ 3cc680 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ mov r3, #94 @ 0x5e │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ add r5, r0, #4096 @ 0x1000 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5, #2128] @ 0x850 │ │ │ │ bl 253810 │ │ │ │ ldr r6, [r5, #2140] @ 0x85c │ │ │ │ mov r3, #0 │ │ │ │ cmp r6, r3 │ │ │ │ str r3, [r5, #2128] @ 0x850 │ │ │ │ beq 3cc668 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9b52d8 │ │ │ │ + bl 9b5320 │ │ │ │ mov r0, r6 │ │ │ │ bl 253810 │ │ │ │ ldr r0, [r4, #1852] @ 0x73c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 58ebf4 │ │ │ │ - rsbseq ip, sl, ip, lsr #21 │ │ │ │ - strheq r9, [r3], #-244 @ 0xffffff0c @ │ │ │ │ - rsbeq r9, r3, r4, asr #31 │ │ │ │ + ldrsheq ip, [sl], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq sl, r3, r4 │ │ │ │ + rsbeq sl, r3, r4, lsl r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ bl 58eb58 │ │ │ │ @@ -386855,26 +386855,26 @@ │ │ │ │ ldrh r3, [r4] │ │ │ │ ldr r2, [pc, #60] @ 3cc71c │ │ │ │ orr r3, r3, #32 │ │ │ │ strh r3, [r4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldrh r2, [r4] │ │ │ │ ldrh r3, [r4, #2] │ │ │ │ tst r2, r3 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 41d958 │ │ │ │ - rsbseq ip, sl, r4, lsl sl │ │ │ │ - rsbeq r8, r1, r4, lsr r2 │ │ │ │ - rsbeq pc, r1, ip, lsr #32 │ │ │ │ + rsbseq ip, sl, r4, ror #20 │ │ │ │ + rsbeq r8, r1, r4, lsl #5 │ │ │ │ + rsbeq pc, r1, ip, ror r0 @ │ │ │ │ ldrb r3, [r0, #1832] @ 0x728 │ │ │ │ cmp r3, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ @@ -386893,43 +386893,43 @@ │ │ │ │ ldr r2, [pc, #72] @ 3cc7bc │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldrh r2, [r5] │ │ │ │ ldrh r3, [r5, #2] │ │ │ │ tst r2, r3 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ bl 41d958 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 3cbe54 │ │ │ │ - rsbseq ip, sl, r8, asr r9 │ │ │ │ - rsbeq r8, r1, r8, ror r1 │ │ │ │ - @ instruction: 0x0061ef94 │ │ │ │ + rsbseq ip, sl, r8, lsr #19 │ │ │ │ + rsbeq r8, r1, r8, asr #3 │ │ │ │ + rsbeq lr, r1, r4, ror #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #432] @ 3cc988 │ │ │ │ ldr r2, [pc, #432] @ 3cc98c │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r1, [pc, #428] @ 3cc990 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r6, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #94 @ 0x5e │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r2, #6 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ add r5, r0, #1744 @ 0x6d0 │ │ │ │ mov r4, r0 │ │ │ │ add r1, r0, #1856 @ 0x740 │ │ │ │ @@ -386944,15 +386944,15 @@ │ │ │ │ mov r5, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [r4, #1808] @ 0x710 │ │ │ │ add r2, pc, r2 │ │ │ │ str r6, [sp] │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ add r3, r4, #1808 @ 0x710 │ │ │ │ ldrh r2, [r3] │ │ │ │ ldrh r3, [r3, #2] │ │ │ │ add r6, r4, #4096 @ 0x1000 │ │ │ │ tst r2, r3 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, r5 │ │ │ │ @@ -387021,19 +387021,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - rsbseq ip, sl, r8, ror #17 │ │ │ │ - rsbeq r9, r3, r8, ror #27 │ │ │ │ - strdeq r9, [r3], #-216 @ 0xffffff28 @ │ │ │ │ - rsbeq lr, r1, ip, asr #29 │ │ │ │ - strheq r8, [r1], #-0 @ │ │ │ │ + rsbseq ip, sl, r8, lsr r9 │ │ │ │ + rsbeq r9, r3, r8, lsr lr │ │ │ │ + rsbeq r9, r3, r8, asr #28 │ │ │ │ + rsbeq lr, r1, ip, lsl pc │ │ │ │ + rsbeq r8, r1, r0, lsl #2 │ │ │ │ strvc r0, [r0], #0 │ │ │ │ andeq r1, r0, r1 │ │ │ │ stmdavc r9!, {ip} │ │ │ │ strbeq r0, [r1, #1505]! @ 0x5e1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -387088,15 +387088,15 @@ │ │ │ │ add sl, pc, sl │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #10 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ add r8, sp, #96 @ 0x60 │ │ │ │ sub fp, r8, #4 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, #8192 @ 0x2000 │ │ │ │ ldr r9, [r5, #1760] @ 0x6e0 │ │ │ │ mov r4, #1 │ │ │ │ lsl r9, r9, #19 │ │ │ │ @@ -387112,30 +387112,30 @@ │ │ │ │ sub r3, r8, #36 @ 0x24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r2, [r5, #1776] @ 0x6f0 │ │ │ │ sub r3, r8, #20 │ │ │ │ stm r3, {r0, r1} │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ strb r4, [r8, #-16] │ │ │ │ str r7, [sp, #24] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r7, [sp, #20] │ │ │ │ str fp, [sp, #8] │ │ │ │ ldm r3, {r0, r1} │ │ │ │ sub r8, r8, #12 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r3, r7 │ │ │ │ add r0, r0, #424 @ 0x1a8 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr r0, [r5, #1760] @ 0x6e0 │ │ │ │ mov r3, r7 │ │ │ │ orr r0, r0, #40960 @ 0xa000 │ │ │ │ str r0, [r5, #1760] @ 0x6e0 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r6 │ │ │ │ @@ -387146,30 +387146,30 @@ │ │ │ │ ldrh ip, [r5] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ orr ip, ip, #4 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, sl │ │ │ │ strh ip, [r5] │ │ │ │ mov r0, r6 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldrh r2, [r5] │ │ │ │ ldrh r3, [r5, #2] │ │ │ │ tst r2, r3 │ │ │ │ movne r1, r4 │ │ │ │ moveq r1, #0 │ │ │ │ bl 41d958 │ │ │ │ mov r0, r4 │ │ │ │ b 3cca1c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addeq lr, sp, r0, asr #8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ strdeq lr, [sp], r8 │ │ │ │ - rsbseq ip, sl, r0, asr r6 │ │ │ │ - @ instruction: 0x0061ec98 │ │ │ │ - rsbeq r7, r1, r0, ror lr │ │ │ │ + rsbseq ip, sl, r0, lsr #13 │ │ │ │ + rsbeq lr, r1, r8, ror #25 │ │ │ │ + rsbeq r7, r1, r0, asr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr r3, [pc, #568] @ 3cce0c │ │ │ │ mov r5, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -387179,15 +387179,15 @@ │ │ │ │ sub sp, sp, #76 @ 0x4c │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr ip, [r4, #1804] @ 0x70c │ │ │ │ ldr r2, [r4, #1796] @ 0x704 │ │ │ │ add r3, ip, r5 │ │ │ │ cmp r3, r2 │ │ │ │ mov r8, r0 │ │ │ │ bls 3ccc3c │ │ │ │ sub r6, r2, #1 │ │ │ │ @@ -387207,29 +387207,29 @@ │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r3, [r4, #1792] @ 0x700 │ │ │ │ add r2, sp, #40 @ 0x28 │ │ │ │ add r9, sp, #56 @ 0x38 │ │ │ │ add r6, ip, r3 │ │ │ │ stm r2, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ str r7, [sp, #8] │ │ │ │ str fp, [sp, #24] │ │ │ │ str r5, [sp, #16] │ │ │ │ strb fp, [sp, #60] @ 0x3c │ │ │ │ ldm r9, {r0, r1} │ │ │ │ add ip, sp, #64 @ 0x40 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ asr r1, r5, #31 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, sl │ │ │ │ add r0, r8, #424 @ 0x1a8 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr r6, [r4, #1804] @ 0x70c │ │ │ │ add r6, r5, r6 │ │ │ │ str r6, [r4, #1804] @ 0x70c │ │ │ │ add sp, sp, #76 @ 0x4c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -387252,30 +387252,30 @@ │ │ │ │ str r3, [fp, #4] │ │ │ │ strb r2, [sp, #52] @ 0x34 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ str r3, [r4, #1804] @ 0x70c │ │ │ │ stm sl, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ ldr sl, [r4, #1792] @ 0x700 │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ add r5, r7, r5 │ │ │ │ mov r2, #1 │ │ │ │ str r2, [sp, #24] │ │ │ │ str r5, [sp, #8] │ │ │ │ strb r2, [sp, #60] @ 0x3c │ │ │ │ str r6, [sp, #16] │ │ │ │ ldm r9, {r0, r1} │ │ │ │ mov r2, sl │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ asr r1, r6, #31 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r3, #0 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ str r6, [r4, #1804] @ 0x70c │ │ │ │ add sp, sp, #76 @ 0x4c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -387291,15 +387291,15 @@ │ │ │ │ add r3, ip, r1 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ add sl, sp, #40 @ 0x28 │ │ │ │ add r9, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ stm sl, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ mov r2, #1 │ │ │ │ asr r1, r5, #31 │ │ │ │ str r2, [sp, #24] │ │ │ │ strb r2, [sp, #60] @ 0x3c │ │ │ │ str r5, [sp, #16] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r1, [sp, #20] │ │ │ │ @@ -387308,19 +387308,19 @@ │ │ │ │ add r8, sp, #64 @ 0x40 │ │ │ │ stm r8, {r0, r1} │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ mov r0, ip │ │ │ │ str ip, [sp, #32] │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ b 3cccfc │ │ │ │ - rsbseq ip, sl, ip, ror #9 │ │ │ │ - rsbeq lr, r1, r4, lsr #22 │ │ │ │ - strdeq r7, [r1], #-200 @ 0xffffff38 @ │ │ │ │ + rsbseq ip, sl, ip, lsr r5 │ │ │ │ + rsbeq lr, r1, r4, ror fp │ │ │ │ + rsbeq r7, r1, r8, asr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3840] @ 0xf00 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #3908] @ 3cdd78 │ │ │ │ ldr r3, [pc, #3908] @ 3cdd7c │ │ │ │ @@ -387406,15 +387406,15 @@ │ │ │ │ ldr r2, [pc, #3612] @ 3cdd94 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #3608] @ 3cdd98 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r2, [pc, #3588] @ 3cdd9c │ │ │ │ ldr r3, [pc, #3552] @ 3cdd7c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -387434,15 +387434,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #44 @ 0x2c │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, fp │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ tst r4, #16 │ │ │ │ bne 3cd21c │ │ │ │ tst r4, #8 │ │ │ │ addne r3, fp, #4096 @ 0x1000 │ │ │ │ movne r2, #0 │ │ │ │ strne r2, [r3, #1880] @ 0x758 │ │ │ │ tst r4, #4 │ │ │ │ @@ -387493,15 +387493,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r0, [sp] │ │ │ │ mov r0, fp │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ and r2, r4, #206 @ 0xce │ │ │ │ ldrb r3, [fp, #1826] @ 0x722 │ │ │ │ and r1, r2, #192 @ 0xc0 │ │ │ │ and r3, r3, #49 @ 0x31 │ │ │ │ cmp r1, #128 @ 0x80 │ │ │ │ orr r3, r3, r2 │ │ │ │ beq 3cd224 │ │ │ │ @@ -387709,15 +387709,15 @@ │ │ │ │ b 3cd110 │ │ │ │ ldr r1, [pc, #2456] @ 3cddd0 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r2, [sp] │ │ │ │ mov r3, #10 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3, #1884] @ 0x75c │ │ │ │ ldr r2, [r4, #1776] @ 0x6f0 │ │ │ │ lsl r3, r3, #4 │ │ │ │ mov r8, #0 │ │ │ │ adds r2, r3, r2 │ │ │ │ @@ -387732,15 +387732,15 @@ │ │ │ │ add r4, sp, #132 @ 0x84 │ │ │ │ adc fp, r2, r3, asr #31 │ │ │ │ str r8, [sp, #112] @ 0x70 │ │ │ │ add sl, r0, #424 @ 0x1a8 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ add r3, sp, #112 @ 0x70 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r8, [sp, #24] │ │ │ │ strb r9, [sp, #136] @ 0x88 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ add r7, sp, #140 @ 0x8c │ │ │ │ stm r7, {r0, r1} │ │ │ │ @@ -387750,47 +387750,47 @@ │ │ │ │ str fp, [sp, #52] @ 0x34 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ mov r0, sl │ │ │ │ mov fp, #0 │ │ │ │ mov sl, #4 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ strd sl, [sp, #16] │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ str r8, [r6, #4] │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r8, [sp, #124] @ 0x7c │ │ │ │ strb r9, [sp, #128] @ 0x80 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r8, [sp, #24] │ │ │ │ ldr fp, [sp, #52] @ 0x34 │ │ │ │ strb r9, [sp, #136] @ 0x88 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ adds r2, r2, #4 │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, fp, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ str r8, [r6, #4] │ │ │ │ str r8, [sp, #124] @ 0x7c │ │ │ │ strb r9, [sp, #128] @ 0x80 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr ip, [sp, #112] @ 0x70 │ │ │ │ str ip, [sp, #72] @ 0x48 │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ mov sl, #4 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ mov fp, #0 │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r2, [sp, #8] │ │ │ │ str r8, [sp, #24] │ │ │ │ @@ -387798,24 +387798,24 @@ │ │ │ │ strb r9, [sp, #136] @ 0x88 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ adds r2, r3, #8 │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, fp, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ str r8, [r6, #4] │ │ │ │ str r8, [sp, #124] @ 0x7c │ │ │ │ strb r9, [sp, #128] @ 0x80 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr ip, [sp, #112] @ 0x70 │ │ │ │ str ip, [sp, #68] @ 0x44 │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ mov fp, #0 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ mov sl, #4 │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r2, [sp, #8] │ │ │ │ str r8, [sp, #24] │ │ │ │ @@ -387823,15 +387823,15 @@ │ │ │ │ strb r9, [sp, #136] @ 0x88 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ adds r2, r3, #12 │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, fp, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ cmp r1, r8 │ │ │ │ bge 3ccf44 │ │ │ │ tst r1, #536870912 @ 0x20000000 │ │ │ │ ldrne r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ strne r8, [r3, #2136] @ 0x858 │ │ │ │ @@ -387855,30 +387855,30 @@ │ │ │ │ mov r3, #1 │ │ │ │ str r9, [sp, #124] @ 0x7c │ │ │ │ strb r3, [sp, #128] @ 0x80 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ str r2, [sp, #84] @ 0x54 │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ mov r3, #1 │ │ │ │ asr r1, r8, #31 │ │ │ │ str r2, [sp, #8] │ │ │ │ strb r3, [sp, #136] @ 0x88 │ │ │ │ str r9, [sp, #24] │ │ │ │ str r8, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ ldm r4, {r0, r1} │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ stm r7, {r0, r1} │ │ │ │ mov r3, fp │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ tst r3, #1073741824 @ 0x40000000 │ │ │ │ ldr r3, [r2, #2136] @ 0x858 │ │ │ │ add r3, r3, r8 │ │ │ │ str r3, [r2, #2136] @ 0x858 │ │ │ │ bne 3cd704 │ │ │ │ @@ -387899,29 +387899,29 @@ │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ stm r5, {r0, r1} │ │ │ │ bic r3, r6, #-2113929216 @ 0x82000000 │ │ │ │ bic r3, r3, #15728640 @ 0xf00000 │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ strb r9, [sp, #136] @ 0x88 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ mov r5, #0 │ │ │ │ mov r4, #4 │ │ │ │ stm r7, {r0, r1} │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ tst r6, #268435456 @ 0x10000000 │ │ │ │ beq 3cd8e8 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ands r3, r1, #131072 @ 0x20000 │ │ │ │ movne r3, #129 @ 0x81 │ │ │ │ str r8, [sp, #148] @ 0x94 │ │ │ │ @@ -388178,15 +388178,15 @@ │ │ │ │ orr r3, r3, r4, lsl #8 │ │ │ │ strb r3, [r9, #16] │ │ │ │ lsr r3, r3, #8 │ │ │ │ lsr r4, r2, #8 │ │ │ │ mov r1, r7 │ │ │ │ strb r3, [r9, #17] │ │ │ │ orr r4, r4, r2, lsl #8 │ │ │ │ - bl 9d8b0c │ │ │ │ + bl 9d8b54 │ │ │ │ lsl r4, r4, #16 │ │ │ │ lsr r4, r4, #16 │ │ │ │ strb fp, [r9, #24] │ │ │ │ strb fp, [r9, #25] │ │ │ │ sub r5, r5, r7 │ │ │ │ lsl r5, r5, #16 │ │ │ │ lsr r5, r5, #16 │ │ │ │ @@ -388299,35 +388299,35 @@ │ │ │ │ add r0, r6, sl │ │ │ │ mov r2, r4 │ │ │ │ add r1, r0, r7 │ │ │ │ bl 2542fc │ │ │ │ b 3cdcb8 │ │ │ │ addeq sp, sp, r8, ror #31 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq ip, sl, r1, lsl r1 │ │ │ │ + rsbseq ip, sl, r1, ror #2 │ │ │ │ umulleq sp, sp, r8, pc @ │ │ │ │ - rsbseq ip, sl, r0, asr #3 │ │ │ │ - rsbeq lr, r1, ip, lsl #16 │ │ │ │ - rsbseq ip, sl, r0, ror #2 │ │ │ │ - @ instruction: 0x0061e794 │ │ │ │ - rsbeq r7, r1, r4, ror #18 │ │ │ │ + rsbseq ip, sl, r0, lsl r2 │ │ │ │ + rsbeq lr, r1, ip, asr r8 │ │ │ │ + ldrheq ip, [sl], #-16 @ │ │ │ │ + rsbeq lr, r1, r4, ror #15 │ │ │ │ + strheq r7, [r1], #-148 @ 0xffffff6c @ │ │ │ │ addeq sp, sp, r4, lsl #29 │ │ │ │ - rsbseq ip, sl, r0, ror #1 │ │ │ │ - rsbeq lr, r0, r8, lsr r4 │ │ │ │ - strheq r6, [r5], #-100 @ 0xffffff9c @ │ │ │ │ + rsbseq ip, sl, r0, lsr r1 │ │ │ │ + rsbeq lr, r0, r8, lsl #9 │ │ │ │ + rsbeq r6, r5, r4, lsl #14 │ │ │ │ ldc2l 8, cr15, [r0], #60 @ 0x3c │ │ │ │ tsteq pc, #240, 14 @ 0x3c00000 │ │ │ │ svceq 0x0003ffbf │ │ │ │ @ instruction: 0xf0fc0040 │ │ │ │ - ldrsheq fp, [sl], #-244 @ 0xffffff0c @ │ │ │ │ - rsbeq lr, r0, r0, asr r3 │ │ │ │ - rsbeq r6, r5, ip, asr #11 │ │ │ │ + rsbseq ip, sl, r4, asr #32 │ │ │ │ + rsbeq lr, r0, r0, lsr #7 │ │ │ │ + rsbeq r6, r5, ip, lsl r6 │ │ │ │ addeq sp, sp, ip, lsr #24 │ │ │ │ - rsbseq fp, sl, sp, lsl sp │ │ │ │ - rsbeq r7, r1, r8, lsr #9 │ │ │ │ + rsbseq fp, sl, sp, ror #26 │ │ │ │ + strdeq r7, [r1], #-72 @ 0xffffffb8 @ │ │ │ │ stmdaeq r7, {} @ │ │ │ │ stmdaeq r4, {} @ │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ @@ -388497,15 +388497,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ ldr r7, [r0, #1764] @ 0x6e4 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov fp, #1 │ │ │ │ add r2, sp, #100 @ 0x64 │ │ │ │ add r3, r6, #2064 @ 0x810 │ │ │ │ str r5, [sp, #104] @ 0x68 │ │ │ │ str r5, [sp, #100] @ 0x64 │ │ │ │ strb fp, [sp, #104] @ 0x68 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ @@ -388518,15 +388518,15 @@ │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ add r9, r0, #424 @ 0x1a8 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldrd r2, [r3] │ │ │ │ stm ip, {r0, r1} │ │ │ │ strd r2, [sp, #80] @ 0x50 │ │ │ │ stm r7, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ add r2, sp, #80 @ 0x50 │ │ │ │ str r2, [sp, #8] │ │ │ │ str fp, [sp, #24] │ │ │ │ strb fp, [sp, #112] @ 0x70 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ add r7, sp, #116 @ 0x74 │ │ │ │ @@ -388537,84 +388537,84 @@ │ │ │ │ str r8, [sp, #52] @ 0x34 │ │ │ │ str r9, [sp, #48] @ 0x30 │ │ │ │ mov r0, r9 │ │ │ │ mov r8, #8 │ │ │ │ mov r9, #0 │ │ │ │ mov r3, sl │ │ │ │ strd r8, [sp, #16] │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r5, [r2, #4] │ │ │ │ str r5, [sp, #100] @ 0x64 │ │ │ │ strb fp, [sp, #104] @ 0x68 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldrd r2, [r3, #8] │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ strd r2, [sp, #80] @ 0x50 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ strd r8, [sp, #16] │ │ │ │ ldr r8, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r9, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #8] │ │ │ │ str fp, [sp, #24] │ │ │ │ strb fp, [sp, #112] @ 0x70 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ adds r2, r9, #8 │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, sl, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r5, [r2, #4] │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #100] @ 0x64 │ │ │ │ strb fp, [sp, #104] @ 0x68 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldrd r2, [r3, #16] │ │ │ │ stm ip, {r0, r1} │ │ │ │ strd r2, [sp, #80] @ 0x50 │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ stm r8, {r0, r1} │ │ │ │ mov r8, #8 │ │ │ │ mov r9, #0 │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ strd r8, [sp, #16] │ │ │ │ ldr r8, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r9, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #8] │ │ │ │ str fp, [sp, #24] │ │ │ │ strb fp, [sp, #112] @ 0x70 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ ldr r8, [sp, #48] @ 0x30 │ │ │ │ adds r2, r9, #16 │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, sl, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r8 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r6, #2088] @ 0x828 │ │ │ │ str r5, [r2, #4] │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #100] @ 0x64 │ │ │ │ strb fp, [sp, #104] @ 0x68 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ add r1, sp, #76 @ 0x4c │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str fp, [sp, #24] │ │ │ │ strb fp, [sp, #112] @ 0x70 │ │ │ │ ldm r1, {r0, r1} │ │ │ │ @@ -388624,28 +388624,28 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ mov r0, r8 │ │ │ │ mov r9, #0 │ │ │ │ mov r8, #4 │ │ │ │ adc r3, sl, #0 │ │ │ │ strd r8, [sp, #16] │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r5, [r2, #4] │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [sp, #44] @ 0x2c │ │ │ │ str r5, [sp, #100] @ 0x64 │ │ │ │ strb fp, [sp, #104] @ 0x68 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldrh r3, [r3, #28] │ │ │ │ strh r3, [sp, #74] @ 0x4a │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ add ip, sp, #74 @ 0x4a │ │ │ │ ldr r9, [sp, #52] @ 0x34 │ │ │ │ str ip, [sp, #8] │ │ │ │ str fp, [sp, #24] │ │ │ │ strb fp, [sp, #112] @ 0x70 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ adds r2, r9, #28 │ │ │ │ @@ -388654,28 +388654,28 @@ │ │ │ │ mov r8, #2 │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, sl, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ str ip, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ strd r8, [sp, #16] │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldrh r3, [r3, #30] │ │ │ │ str r5, [r2, #4] │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #100] @ 0x64 │ │ │ │ strb fp, [sp, #104] @ 0x68 │ │ │ │ strh r3, [sp, #74] @ 0x4a │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ mov r2, r8 │ │ │ │ ldr r8, [sp, #44] @ 0x2c │ │ │ │ ldr ip, [sp, #68] @ 0x44 │ │ │ │ mov r3, r9 │ │ │ │ ldr r9, [sp, #52] @ 0x34 │ │ │ │ strd r2, [sp, #16] │ │ │ │ str ip, [sp, #8] │ │ │ │ @@ -388683,27 +388683,27 @@ │ │ │ │ strb fp, [sp, #112] @ 0x70 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ adds r2, r9, #30 │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, sl, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ str r5, [r2, #4] │ │ │ │ str r5, [sp, #100] @ 0x64 │ │ │ │ strb fp, [sp, #104] @ 0x68 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldr r3, [r6, #2096] @ 0x830 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ stm ip, {r0, r1} │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r2, #4 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ mov r9, r3 │ │ │ │ @@ -388713,27 +388713,27 @@ │ │ │ │ ldm r1, {r0, r1} │ │ │ │ mov r8, r2 │ │ │ │ adds r2, r3, #32 │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, sl, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r6, #2100] @ 0x834 │ │ │ │ str r5, [r2, #4] │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #100] @ 0x64 │ │ │ │ strb fp, [sp, #104] @ 0x68 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ mov r2, r8 │ │ │ │ ldr r8, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r3, r9 │ │ │ │ ldr r9, [sp, #52] @ 0x34 │ │ │ │ strd r2, [sp, #16] │ │ │ │ str fp, [sp, #24] │ │ │ │ @@ -388741,115 +388741,115 @@ │ │ │ │ strb fp, [sp, #112] @ 0x70 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ adds r2, r9, #36 @ 0x24 │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, sl, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r5, [r2, #4] │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #100] @ 0x64 │ │ │ │ strb fp, [sp, #104] @ 0x68 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldrd r2, [r3, #40] @ 0x28 │ │ │ │ stm ip, {r0, r1} │ │ │ │ strd r2, [sp, #80] @ 0x50 │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ stm r8, {r0, r1} │ │ │ │ mov r8, #8 │ │ │ │ mov r9, #0 │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ strd r8, [sp, #16] │ │ │ │ ldr r8, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r9, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #8] │ │ │ │ str fp, [sp, #24] │ │ │ │ strb fp, [sp, #112] @ 0x70 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ adds r2, r9, #40 @ 0x28 │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, sl, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r5, [r2, #4] │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #100] @ 0x64 │ │ │ │ strb fp, [sp, #104] @ 0x68 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldrd r2, [r3, #48] @ 0x30 │ │ │ │ stm ip, {r0, r1} │ │ │ │ strd r2, [sp, #80] @ 0x50 │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ stm r8, {r0, r1} │ │ │ │ mov r8, #8 │ │ │ │ mov r9, #0 │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ strd r8, [sp, #16] │ │ │ │ ldr r8, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r9, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #8] │ │ │ │ str fp, [sp, #24] │ │ │ │ strb fp, [sp, #112] @ 0x70 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ adds r2, r9, #48 @ 0x30 │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, sl, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r6, #2120] @ 0x848 │ │ │ │ str r5, [r2, #4] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ str r5, [sp, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ strb fp, [sp, #104] @ 0x68 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #0 │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ strd r8, [sp, #16] │ │ │ │ ldr r8, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #8] │ │ │ │ str fp, [sp, #24] │ │ │ │ strb fp, [sp, #112] @ 0x70 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ adds r2, r3, #56 @ 0x38 │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, sl, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldrh r3, [r3, #60] @ 0x3c │ │ │ │ str r5, [r2, #4] │ │ │ │ strh r3, [sp, #74] @ 0x4a │ │ │ │ str r5, [sp, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ strb fp, [sp, #104] @ 0x68 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ mov r6, sl │ │ │ │ stm r3, {r0, r1} │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr ip, [sp, #68] @ 0x44 │ │ │ │ ldr sl, [sp, #52] @ 0x34 │ │ │ │ mov r8, #2 │ │ │ │ mov r9, #0 │ │ │ │ str fp, [sp, #24] │ │ │ │ strd r8, [sp, #16] │ │ │ │ @@ -388857,40 +388857,40 @@ │ │ │ │ strb fp, [sp, #112] @ 0x70 │ │ │ │ ldm r1, {r0, r1} │ │ │ │ adds r2, sl, #60 @ 0x3c │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, r6, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldrh r3, [r3, #62] @ 0x3e │ │ │ │ str r5, [r2, #4] │ │ │ │ strh r3, [sp, #74] @ 0x4a │ │ │ │ str r5, [sp, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r5, [sp, #44] @ 0x2c │ │ │ │ strb fp, [sp, #104] @ 0x68 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ ldr ip, [sp, #68] @ 0x44 │ │ │ │ strd r8, [sp, #16] │ │ │ │ str ip, [sp, #8] │ │ │ │ str fp, [sp, #24] │ │ │ │ strb fp, [sp, #112] @ 0x70 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ adds r2, sl, #62 @ 0x3e │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, r6, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr r3, [r4, #1760] @ 0x6e0 │ │ │ │ bic r3, r3, #8 │ │ │ │ str r3, [r4, #1760] @ 0x6e0 │ │ │ │ b 3cdec8 │ │ │ │ add r4, r0, #4096 @ 0x1000 │ │ │ │ str r7, [r4, #1888] @ 0x760 │ │ │ │ b 3cdec8 │ │ │ │ @@ -388916,30 +388916,30 @@ │ │ │ │ mov r3, #0 │ │ │ │ add r7, r7, #52 @ 0x34 │ │ │ │ mov r1, r8 │ │ │ │ strh r3, [r5] │ │ │ │ mov r2, r9 │ │ │ │ mov r3, #10 │ │ │ │ str r7, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldrh r2, [r5] │ │ │ │ ldrh r3, [r5, #2] │ │ │ │ tst r2, r3 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ bl 41d958 │ │ │ │ mov r0, r4 │ │ │ │ strh r6, [r5] │ │ │ │ bl 3cbe54 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r2, [pc, #776] @ 3cea74 │ │ │ │ ldr r3, [pc, #720] @ 3cea40 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -388964,15 +388964,15 @@ │ │ │ │ orr r3, r3, r7 │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ strh r3, [r5, #2] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r2, [pc, #660] @ 3cea84 │ │ │ │ ldr r3, [pc, #588] @ 3cea40 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -389029,15 +389029,15 @@ │ │ │ │ add sp, sp, #132 @ 0x84 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 3cbe54 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r0, #1820] @ 0x71c │ │ │ │ b 3cdec8 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b5824 │ │ │ │ + bl 9b586c │ │ │ │ add r3, r4, #6144 @ 0x1800 │ │ │ │ ldr r2, [pc, #408] @ 3cea90 │ │ │ │ add r2, pc, r2 │ │ │ │ strd r0, [r3, #8] │ │ │ │ ldr r3, [pc, #316] @ 3cea40 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -389117,29 +389117,29 @@ │ │ │ │ str ip, [r4, #1840]! @ 0x730 │ │ │ │ strh r0, [r4, #4] │ │ │ │ strh r1, [r5] │ │ │ │ b 3cdeb4 │ │ │ │ addeq sp, sp, ip, lsl r0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ ldrdeq ip, [sp], ip @ │ │ │ │ - rsbseq fp, sl, r2, asr #2 │ │ │ │ + @ instruction: 0x007ab192 │ │ │ │ addeq ip, sp, ip, asr #30 │ │ │ │ - rsbseq fp, sl, r4, lsr r1 │ │ │ │ + rsbseq fp, sl, r4, lsl #3 │ │ │ │ addeq ip, sp, r8, ror lr │ │ │ │ addeq ip, sp, r8, lsr #28 │ │ │ │ - rsbeq sp, r1, r8, lsl #13 │ │ │ │ - rsbseq fp, sl, r4, asr #32 │ │ │ │ - rsbeq r6, r1, ip, asr r8 │ │ │ │ - rsbeq sp, r1, r0, lsl r0 │ │ │ │ - rsbseq sl, sl, r8, asr #19 │ │ │ │ - rsbeq r6, r1, r8, ror #3 │ │ │ │ + ldrdeq sp, [r1], #-104 @ 0xffffff98 @ │ │ │ │ + @ instruction: 0x007ab094 │ │ │ │ + rsbeq r6, r1, ip, lsr #17 │ │ │ │ + rsbeq sp, r1, r0, rrx │ │ │ │ + rsbseq sl, sl, r8, lsl sl │ │ │ │ + rsbeq r6, r1, r8, lsr r2 │ │ │ │ @ instruction: 0x008dc6b0 │ │ │ │ - rsbseq sl, sl, r4, lsl #18 │ │ │ │ - rsbeq ip, r1, ip, lsr pc │ │ │ │ - rsbeq r6, r1, r0, lsl r1 │ │ │ │ + rsbseq sl, sl, r4, asr r9 │ │ │ │ + rsbeq ip, r1, ip, lsl #31 │ │ │ │ + rsbeq r6, r1, r0, ror #2 │ │ │ │ addeq ip, sp, ip, lsr #12 │ │ │ │ addeq ip, sp, r8, ror #11 │ │ │ │ addeq ip, sp, r0, ror r5 │ │ │ │ addeq ip, sp, r8, lsr #10 │ │ │ │ @ instruction: 0xf0fc0040 │ │ │ │ svceq 0x0003ffbf │ │ │ │ ldc2l 8, cr15, [r0], #60 @ 0x3c │ │ │ │ @@ -389169,15 +389169,15 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, r6, #52 @ 0x34 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldrb r3, [r4, #1832] @ 0x728 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3cf530 │ │ │ │ ldrb r3, [r4, #1833] @ 0x729 │ │ │ │ tst r3, #8 │ │ │ │ beq 3cf530 │ │ │ │ ldr r9, [r4, #1816] @ 0x718 │ │ │ │ @@ -389216,15 +389216,15 @@ │ │ │ │ adc r3, r2, r3, asr #31 │ │ │ │ add fp, sp, #124 @ 0x7c │ │ │ │ str r9, [sp, #104] @ 0x68 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ stm ip, {r0, r1} │ │ │ │ str ip, [sp, #32] │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ add r2, sp, #104 @ 0x68 │ │ │ │ str r2, [sp, #8] │ │ │ │ strb r5, [sp, #128] @ 0x80 │ │ │ │ str r9, [sp, #24] │ │ │ │ ldm fp, {r0, r1} │ │ │ │ add r5, sp, #132 @ 0x84 │ │ │ │ stm r5, {r0, r1} │ │ │ │ @@ -389234,15 +389234,15 @@ │ │ │ │ str r7, [sp, #52] @ 0x34 │ │ │ │ str r6, [sp, #40] @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ mov r7, #0 │ │ │ │ mov r6, #4 │ │ │ │ strd r6, [sp, #16] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr r7, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ adds ip, r7, #4 │ │ │ │ adc r1, r3, #0 │ │ │ │ mov r6, #1 │ │ │ │ str r9, [sl, #4] │ │ │ │ str ip, [sp, #80] @ 0x50 │ │ │ │ @@ -389252,83 +389252,83 @@ │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ ldr lr, [sp, #104] @ 0x68 │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldm ip, {r0, r1} │ │ │ │ str lr, [sp, #72] @ 0x48 │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ mov r7, #0 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ strb r6, [sp, #128] @ 0x80 │ │ │ │ mov r6, #4 │ │ │ │ str r9, [sp, #24] │ │ │ │ strd r6, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldm fp, {r0, r1} │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ stm r5, {r0, r1} │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ mov r2, #1 │ │ │ │ str r9, [sl, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r9, [sp, #116] @ 0x74 │ │ │ │ strb r2, [sp, #120] @ 0x78 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ ldr ip, [sp, #104] @ 0x68 │ │ │ │ str ip, [sp, #88] @ 0x58 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ strd r6, [sp, #16] │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r7, [sp, #52] @ 0x34 │ │ │ │ mov r2, #1 │ │ │ │ strb r2, [sp, #128] @ 0x80 │ │ │ │ str r9, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ adds r2, r7, #8 │ │ │ │ stm r5, {r0, r1} │ │ │ │ adc r3, r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ mov r2, #1 │ │ │ │ str r9, [sl, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r9, [sp, #116] @ 0x74 │ │ │ │ strb r2, [sp, #120] @ 0x78 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ ldr ip, [sp, #104] @ 0x68 │ │ │ │ str ip, [sp, #76] @ 0x4c │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r7, #0 │ │ │ │ mov r6, #4 │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ strd r6, [sp, #16] │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r7, [sp, #52] @ 0x34 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sp, #128] @ 0x80 │ │ │ │ str r9, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ adds r2, r7, #12 │ │ │ │ stm r5, {r0, r1} │ │ │ │ adc r3, r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr lr, [sp, #72] @ 0x48 │ │ │ │ cmp lr, r9 │ │ │ │ bge 3cf218 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldrh r3, [r3, #6] │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ @@ -389350,44 +389350,44 @@ │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ strb r7, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldm sl, {r0, r1} │ │ │ │ mov r9, r8 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ strb r7, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r8, [sp, #16] │ │ │ │ ldm fp, {r0, r1} │ │ │ │ mov r7, #1 │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, #0 │ │ │ │ bl 25339c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sl, #4] │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ strb r7, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r0, [sp, #104] @ 0x68 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ adds r2, r9, r3 │ │ │ │ str r7, [sp, #24] │ │ │ │ strb r7, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ @@ -389395,15 +389395,15 @@ │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #0 │ │ │ │ stm r5, {r0, r1} │ │ │ │ adc r3, r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r8, [sp, #16] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ tst r3, #8192 @ 0x2000 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ bic r7, r3, #-2147483648 @ 0x80000000 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ orrne r7, r7, #822083584 @ 0x31000000 │ │ │ │ orreq r7, r7, #805306368 @ 0x30000000 │ │ │ │ @@ -389424,51 +389424,51 @@ │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r8, [sp, #116] @ 0x74 │ │ │ │ strb r9, [sp, #120] @ 0x78 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r9, [sp, #128] @ 0x80 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ mov r6, #4 │ │ │ │ mov r7, #0 │ │ │ │ stm r5, {r0, r1} │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r8, [sl, #4] │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ str r8, [sp, #116] @ 0x74 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strb r9, [sp, #120] @ 0x78 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ strd r6, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ strb r9, [sp, #128] @ 0x80 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ stm r5, {r0, r1} │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ add r3, r4, #6144 @ 0x1800 │ │ │ │ ldr r2, [r3, #24] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ adds r2, r2, r9 │ │ │ │ str r2, [r3, #24] │ │ │ │ ldr r2, [r3, #28] │ │ │ │ adc r2, r2, #0 │ │ │ │ @@ -389586,15 +389586,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldrh r2, [r5] │ │ │ │ ldrh r3, [r5, #2] │ │ │ │ tst r2, r3 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ bl 41d958 │ │ │ │ b 3cf070 │ │ │ │ @@ -389642,15 +389642,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #764] @ 3cf568 │ │ │ │ ldr r1, [pc, #764] @ 3cf56c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldrh r2, [r5] │ │ │ │ ldrh r3, [r5, #2] │ │ │ │ tst r2, r3 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, r9 │ │ │ │ bl 41d958 │ │ │ │ b 3cf070 │ │ │ │ @@ -389694,15 +389694,15 @@ │ │ │ │ ldr ip, [sp, #32] │ │ │ │ str r9, [sp, #116] @ 0x74 │ │ │ │ strb r6, [sp, #120] @ 0x78 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldm ip, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r7, [sp, #8] │ │ │ │ strb r6, [sp, #128] @ 0x80 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ mov r6, #12 │ │ │ │ @@ -389710,24 +389710,24 @@ │ │ │ │ stm r5, {r0, r1} │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r6, [sp, #16] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov r6, #1 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ str r9, [sl, #4] │ │ │ │ ldr ip, [sp, #32] │ │ │ │ str r9, [sp, #116] @ 0x74 │ │ │ │ strb r6, [sp, #120] @ 0x78 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldm ip, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ str r9, [sp, #20] │ │ │ │ ldr r9, [sp, #96] @ 0x60 │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ sub r3, r9, #12 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #16] │ │ │ │ add r3, r7, #16 │ │ │ │ @@ -389752,15 +389752,15 @@ │ │ │ │ ldr r2, [pc, #344] @ 3cf578 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #10 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldrh r2, [r5] │ │ │ │ ldrh r3, [r5, #2] │ │ │ │ tst r2, r3 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ bl 41d958 │ │ │ │ str r6, [sp, #44] @ 0x2c │ │ │ │ @@ -389821,30 +389821,30 @@ │ │ │ │ b 3cf19c │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ b 3cf070 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addeq ip, sp, ip, asr #6 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq sl, sl, r4, asr #11 │ │ │ │ - rsbeq ip, r1, r8, lsl #24 │ │ │ │ - ldrdeq r5, [r1], #-220 @ 0xffffff24 @ │ │ │ │ + rsbseq sl, sl, r4, lsl r6 │ │ │ │ + rsbeq ip, r1, r8, asr ip │ │ │ │ + rsbeq r5, r1, ip, lsr #28 │ │ │ │ addeq fp, sp, r4, lsr #27 │ │ │ │ - rsbseq r9, sl, r0, asr #30 │ │ │ │ - rsbeq r5, r1, r8, asr r7 │ │ │ │ - rsbeq ip, r1, r0, lsl #11 │ │ │ │ - rsbseq r9, sl, r0, ror lr │ │ │ │ - @ instruction: 0x0061c49c │ │ │ │ - rsbeq r5, r1, ip, ror r6 │ │ │ │ - rsbseq r9, sl, ip, lsr #25 │ │ │ │ - rsbeq r5, r1, ip, asr #9 │ │ │ │ - rsbeq ip, r1, ip, ror #5 │ │ │ │ - rsbseq r9, sl, r0, asr #23 │ │ │ │ - strdeq ip, [r1], #-16 @ │ │ │ │ - rsbeq r5, r1, r4, asr #7 │ │ │ │ + @ instruction: 0x007a9f90 │ │ │ │ + rsbeq r5, r1, r8, lsr #15 │ │ │ │ + ldrdeq ip, [r1], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbseq r9, sl, r0, asr #29 │ │ │ │ + rsbeq ip, r1, ip, ror #9 │ │ │ │ + rsbeq r5, r1, ip, asr #13 │ │ │ │ + ldrsheq r9, [sl], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq r5, r1, ip, lsl r5 │ │ │ │ + rsbeq ip, r1, ip, lsr r3 │ │ │ │ + rsbseq r9, sl, r0, lsl ip │ │ │ │ + rsbeq ip, r1, r0, asr #4 │ │ │ │ + rsbeq r5, r1, r4, lsl r4 │ │ │ │ cmp r0, #121 @ 0x79 │ │ │ │ sbcs r1, r1, #0 │ │ │ │ bcc 3cf5a8 │ │ │ │ ldr r0, [pc, #360] @ 3cf704 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -389932,35 +389932,35 @@ │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #80] @ 3cf748 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - rsbeq sp, sl, r8, asr lr │ │ │ │ - @ instruction: 0x007a9b94 │ │ │ │ - rsbeq r7, r3, r4, asr r4 │ │ │ │ - rsbeq r7, r3, r8, lsr r4 │ │ │ │ - rsbeq r7, r3, ip, lsl r4 │ │ │ │ - rsbeq r7, r3, r0, lsl #8 │ │ │ │ - rsbeq r7, r3, r4, ror #7 │ │ │ │ - rsbeq r7, r3, r8, asr #7 │ │ │ │ - rsbeq r7, r3, ip, lsr #7 │ │ │ │ - @ instruction: 0x00637390 │ │ │ │ - rsbeq r7, r3, r4, ror r3 │ │ │ │ - rsbeq r7, r3, r8, asr r3 │ │ │ │ - rsbeq r7, r3, ip, lsr r3 │ │ │ │ - rsbeq r7, r3, r0, lsr #6 │ │ │ │ - rsbeq r7, r3, r4, lsl #6 │ │ │ │ - rsbeq r7, r3, r8, ror #5 │ │ │ │ - rsbeq r7, r3, ip, asr #5 │ │ │ │ - strheq r7, [r3], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq sp, sl, r8, lsr #29 │ │ │ │ + rsbseq r9, sl, r4, ror #23 │ │ │ │ + rsbeq r7, r3, r4, lsr #9 │ │ │ │ + rsbeq r7, r3, r8, lsl #9 │ │ │ │ + rsbeq r7, r3, ip, ror #8 │ │ │ │ + rsbeq r7, r3, r0, asr r4 │ │ │ │ + rsbeq r7, r3, r4, lsr r4 │ │ │ │ + rsbeq r7, r3, r8, lsl r4 │ │ │ │ + strdeq r7, [r3], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbeq r7, r3, r0, ror #7 │ │ │ │ + rsbeq r7, r3, r4, asr #7 │ │ │ │ + rsbeq r7, r3, r8, lsr #7 │ │ │ │ + rsbeq r7, r3, ip, lsl #7 │ │ │ │ + rsbeq r7, r3, r0, ror r3 │ │ │ │ + rsbeq r7, r3, r4, asr r3 │ │ │ │ + rsbeq r7, r3, r8, lsr r3 │ │ │ │ + rsbeq r7, r3, ip, lsl r3 │ │ │ │ + rsbeq r7, r3, r0, lsl #6 │ │ │ │ ldr r0, [pc, #4] @ 3cf758 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757664 │ │ │ │ + b 7576ac │ │ │ │ addeq sl, r9, r0, lsr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldr r3, [r0, #2128] @ 0x850 │ │ │ │ @@ -390023,22 +390023,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 3cf8fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3cf7cc │ │ │ │ ldr r2, [pc, #100] @ 3cf900 │ │ │ │ ldr r3, [pc, #56] @ 3cf8d8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -390046,29 +390046,29 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3cf8d0 │ │ │ │ ldr r0, [pc, #68] @ 3cf904 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9a4324 │ │ │ │ + b 9a436c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ umulleq fp, sp, r4, r6 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq fp, sp, r4, lsl #13 │ │ │ │ - strdeq sp, [r5], #-116 @ 0xffffff8c @ │ │ │ │ + rsbeq sp, r5, r4, asr #16 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq fp, sp, r8, asr #12 │ │ │ │ - rsbeq r7, r3, r4, lsl r2 │ │ │ │ + rsbeq r7, r3, r4, ror #4 │ │ │ │ strdeq r1, [r0], -r0 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r7, r3, ip, lsr #3 │ │ │ │ + strdeq r7, [r3], #-28 @ 0xffffffe4 @ │ │ │ │ addeq fp, sp, r0, lsl #11 │ │ │ │ - @ instruction: 0x00637198 │ │ │ │ + rsbeq r7, r3, r8, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldr r3, [r0, #2128] @ 0x850 │ │ │ │ sub sp, sp, #32 │ │ │ │ @@ -390150,22 +390150,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #136] @ 3cfb10 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3cf98c │ │ │ │ ldr r2, [pc, #124] @ 3cfb14 │ │ │ │ ldr r3, [pc, #56] @ 3cfad4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -390173,45 +390173,45 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3cfacc │ │ │ │ ldr r0, [pc, #92] @ 3cfb18 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9a4324 │ │ │ │ + b 9a436c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addeq fp, sp, r4, ror #9 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq r9, sl, r1, ror r8 │ │ │ │ + rsbseq r9, sl, r1, asr #17 │ │ │ │ ldrdeq fp, [sp], r0 │ │ │ │ - strdeq r7, [r3], #-12 @ │ │ │ │ + rsbeq r7, r3, ip, asr #2 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq fp, sp, r8, lsl #9 │ │ │ │ - ldrdeq sp, [r5], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbeq r7, r3, r4, lsr #1 │ │ │ │ - rsbeq r7, r3, ip, lsr #1 │ │ │ │ - strheq r7, [r3], #-4 @ │ │ │ │ - strheq r7, [r3], #-8 @ │ │ │ │ - rsbeq sp, sl, r4, ror #19 │ │ │ │ + rsbeq sp, r5, r8, lsr #12 │ │ │ │ + strdeq r7, [r3], #-4 @ │ │ │ │ + strdeq r7, [r3], #-12 @ │ │ │ │ + rsbeq r7, r3, r4, lsl #2 │ │ │ │ + rsbeq r7, r3, r8, lsl #2 │ │ │ │ + rsbeq sp, sl, r4, lsr sl │ │ │ │ andeq r2, r0, r8, lsl #16 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r7, r3, r0, asr #32 │ │ │ │ + @ instruction: 0x00637090 │ │ │ │ addeq fp, sp, r4, lsl #7 │ │ │ │ - rsbeq r7, r3, ip, lsr #32 │ │ │ │ + rsbeq r7, r3, ip, ror r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r5, r0, #4096 @ 0x1000 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5, #2100] @ 0x834 │ │ │ │ bl 58ebf4 │ │ │ │ ldr r0, [r5, #2096] @ 0x830 │ │ │ │ - bl 753de4 │ │ │ │ + bl 753e2c │ │ │ │ ldr r1, [r5, #2104] @ 0x838 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 414c60 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -390261,15 +390261,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3cfd0c │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [r6, #2096] @ 0x830 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 753adc │ │ │ │ + b 753b24 │ │ │ │ ldr r1, [pc, #236] @ 3cfd20 │ │ │ │ orr r4, r4, #65536 @ 0x10000 │ │ │ │ and r1, r1, r3 │ │ │ │ cmp r1, #0 │ │ │ │ str r4, [r6, #2128] @ 0x850 │ │ │ │ bne 3cfbc0 │ │ │ │ and r1, r7, r4 │ │ │ │ @@ -390301,72 +390301,72 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r7, r8} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3cfd44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3cfbf4 │ │ │ │ ldr r0, [pc, #80] @ 3cfd48 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3cfbf4 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addeq fp, sp, ip, lsr #5 │ │ │ │ andeq r4, r0, r0 │ │ │ │ andeq r4, r0, r5, asr #16 │ │ │ │ addeq fp, sp, ip, ror r2 │ │ │ │ stceq 7, cr3, [r0], {186} @ 0xba │ │ │ │ - rsbeq pc, lr, ip, asr r0 @ │ │ │ │ + rsbeq pc, lr, ip, lsr #1 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq fp, sp, r0, lsr #4 │ │ │ │ - rsbeq r6, r3, r8, lsr #29 │ │ │ │ - @ instruction: 0x00636e98 │ │ │ │ + strdeq r6, [r3], #-232 @ 0xffffff18 @ │ │ │ │ + rsbeq r6, r3, r8, ror #29 │ │ │ │ andeq r1, r0, r0, ror #22 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r6, r3, r8, lsr #28 │ │ │ │ - rsbeq r6, r3, r0, asr #28 │ │ │ │ + rsbeq r6, r3, r8, ror lr │ │ │ │ + @ instruction: 0x00636e90 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #220] @ 3cfe40 │ │ │ │ ldr r2, [pc, #220] @ 3cfe44 │ │ │ │ ldr r1, [pc, #220] @ 3cfe48 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #188] @ 3cfe4c │ │ │ │ ldr r1, [pc, #188] @ 3cfe50 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r1, [pc, #156] @ 3cfe54 │ │ │ │ ldr r3, [pc, #156] @ 3cfe58 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #152] @ 3cfe5c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ @@ -390379,35 +390379,35 @@ │ │ │ │ ldr r2, [pc, #124] @ 3cfe68 │ │ │ │ strh ip, [r0, #114] @ 0x72 │ │ │ │ str r2, [r0, #116] @ 0x74 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74f8b8 │ │ │ │ + bl 74f900 │ │ │ │ ldr r1, [pc, #96] @ 3cfe6c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75165c │ │ │ │ + bl 7516a4 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #8 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r9, sl, r8, asr #10 │ │ │ │ - strheq fp, [r0], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbeq r3, r5, ip, lsr #18 │ │ │ │ - rsbeq fp, r1, ip, ror r9 │ │ │ │ - rsbeq r4, r1, r4, asr fp │ │ │ │ + @ instruction: 0x007a9598 │ │ │ │ + rsbeq fp, r0, r0, lsl #14 │ │ │ │ + rsbeq r3, r5, ip, ror r9 │ │ │ │ + rsbeq fp, r1, ip, asr #19 │ │ │ │ + rsbeq r4, r1, r4, lsr #23 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ addeq sl, r9, r0, lsr r4 │ │ │ │ @ instruction: 0xfffffd50 │ │ │ │ andseq r1, r9, r1, lsl r0 │ │ │ │ @ instruction: 0x008c15b0 │ │ │ │ subne r1, pc, ip, lsr r0 @ │ │ │ │ andeq r0, r0, r0, lsr #18 │ │ │ │ @@ -390422,15 +390422,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r3, [pc, #76] @ 3cff04 │ │ │ │ ldr r2, [pc, #76] @ 3cff08 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov ip, r0 │ │ │ │ add r1, r0, #6144 @ 0x1800 │ │ │ │ add r1, r1, #44 @ 0x2c │ │ │ │ @@ -390441,19 +390441,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r9, sl, r8, lsr #8 │ │ │ │ - rsbeq fp, r1, r4, ror r8 │ │ │ │ - rsbeq r4, r1, ip, asr #20 │ │ │ │ - rsbeq sp, r2, ip, asr sp │ │ │ │ - rsbeq fp, r2, ip, ror #26 │ │ │ │ + rsbseq r9, sl, r8, ror r4 │ │ │ │ + rsbeq fp, r1, r4, asr #17 │ │ │ │ + @ instruction: 0x00614a9c │ │ │ │ + rsbeq sp, r2, ip, lsr #27 │ │ │ │ + strheq fp, [r2], #-220 @ 0xffffff24 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ mov r2, #1 │ │ │ │ add r5, r0, #2080 @ 0x820 │ │ │ │ @@ -390540,41 +390540,41 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7067cc │ │ │ │ + bl 706814 │ │ │ │ ldr r3, [pc, #180] @ 3d0144 │ │ │ │ mov r2, r7 │ │ │ │ add r7, r4, #1904 @ 0x770 │ │ │ │ add r7, r7, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7067cc │ │ │ │ + bl 706814 │ │ │ │ mov r3, fp │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ mov r2, #1 │ │ │ │ bl 41d400 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, sl │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 41d400 │ │ │ │ mov r0, r4 │ │ │ │ bl 41d8ec │ │ │ │ str r0, [r6, #2096] @ 0x830 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7581fc │ │ │ │ + bl 758244 │ │ │ │ add r3, r4, #88 @ 0x58 │ │ │ │ mov r1, r5 │ │ │ │ stm sp, {r3, r4} │ │ │ │ ldr r3, [r4, #20] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #60] @ 3d0148 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -390584,19 +390584,19 @@ │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 58e2a4 │ │ │ │ orr r8, r8, #2048 @ 0x800 │ │ │ │ strh r8, [r7, #16] │ │ │ │ b 3cffec │ │ │ │ - rsbseq r9, sl, r4, asr r3 │ │ │ │ + rsbseq r9, sl, r4, lsr #7 │ │ │ │ strbeq r1, [r1], #3511 @ 0xdb7 │ │ │ │ umulleq sl, r9, ip, r1 │ │ │ │ - strdeq r6, [r3], #-172 @ 0xffffff54 @ │ │ │ │ - ldrdeq r6, [r3], #-168 @ 0xffffff58 @ │ │ │ │ + rsbeq r6, r3, ip, asr #22 │ │ │ │ + rsbeq r6, r3, r8, lsr #22 │ │ │ │ addeq fp, lr, r0, ror ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ add r4, r0, #4096 @ 0x1000 │ │ │ │ ldr r2, [r4, #2144] @ 0x860 │ │ │ │ @@ -390741,25 +390741,25 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #240] @ 3d04c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3d0298 │ │ │ │ ldr r3, [pc, #228] @ 3d04c4 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d0304 │ │ │ │ ldr r3, [pc, #196] @ 3d04b8 │ │ │ │ @@ -390777,53 +390777,53 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #116] @ 3d04c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3d0304 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #100] @ 3d04cc │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3d0298 │ │ │ │ ldr r0, [pc, #80] @ 3d04d0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3d0304 │ │ │ │ addeq sl, sp, r4, lsr #25 │ │ │ │ andeq r4, r0, r0 │ │ │ │ umulleq sl, sp, r4, ip │ │ │ │ addeq sl, sp, r8, lsr #24 │ │ │ │ addeq fp, lr, r0, asr #21 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ - rsbseq r8, sl, r0, lsr #31 │ │ │ │ + ldrsheq r8, [sl], #-240 @ 0xffffff10 @ │ │ │ │ addeq fp, lr, r0, lsr #20 │ │ │ │ strdeq r2, [r0], -r8 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - strheq r6, [r3], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq r6, r3, r0, lsl #16 │ │ │ │ ldrdeq r4, [r0], -r0 │ │ │ │ - @ instruction: 0x00636798 │ │ │ │ - rsbeq r6, r3, ip, asr #14 │ │ │ │ - rsbeq r6, r3, r0, lsr #15 │ │ │ │ + rsbeq r6, r3, r8, ror #15 │ │ │ │ + @ instruction: 0x0063679c │ │ │ │ + strdeq r6, [r3], #-112 @ 0xffffff90 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #532] @ 3d0704 │ │ │ │ ldr r1, [pc, #532] @ 3d0708 │ │ │ │ @@ -390922,60 +390922,60 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r9, [sp, #8] │ │ │ │ str r8, [sp, #16] │ │ │ │ str r7, [sp, #20] │ │ │ │ str r4, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #116] @ 3d0724 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3d054c │ │ │ │ ldr r1, [pc, #104] @ 3d0728 │ │ │ │ ldr r0, [pc, #104] @ 3d072c │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #240 @ 0xf0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3d05a8 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #80] @ 3d0730 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3d054c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addeq sl, sp, ip, lsr #18 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq sl, sp, r0, lsl #18 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq sl, sp, r8, asr #17 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r3, [r0], -r4 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - ldrdeq r6, [r3], #-84 @ 0xffffffac @ │ │ │ │ - ldrsheq r8, [sl], #-180 @ 0xffffff4c @ │ │ │ │ - rsbeq r6, r3, ip, lsl #11 │ │ │ │ - rsbeq r6, r3, r0, ror #11 │ │ │ │ + rsbeq r6, r3, r4, lsr #12 │ │ │ │ + rsbseq r8, sl, r4, asr #24 │ │ │ │ + ldrdeq r6, [r3], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq r6, r3, r0, lsr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #424] @ 3d08f4 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -390989,23 +390989,23 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r2, [pc, #372] @ 3d0908 │ │ │ │ ldr r1, [pc, #372] @ 3d090c │ │ │ │ add r4, r4, #252 @ 0xfc │ │ │ │ mov r3, #9 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r5, [pc, #348] @ 3d0910 │ │ │ │ ldr r3, [pc, #348] @ 3d0914 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -391067,48 +391067,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3d0940 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3d07cc │ │ │ │ ldr r0, [pc, #92] @ 3d0944 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3d07cc │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r8, sl, r8, ror #22 │ │ │ │ + ldrheq r8, [sl], #-184 @ 0xffffff48 @ │ │ │ │ @ instruction: 0x008da6bc │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq sl, r1, r0, lsr #31 │ │ │ │ - rsbeq r4, r1, r8, ror r1 │ │ │ │ - rsbeq r6, r3, r4, ror #10 │ │ │ │ - rsbeq r6, r3, r0, ror r5 │ │ │ │ + strdeq sl, [r1], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq r4, r1, r8, asr #3 │ │ │ │ + strheq r6, [r3], #-84 @ 0xffffffac @ │ │ │ │ + rsbeq r6, r3, r0, asr #11 │ │ │ │ addeq sl, sp, r8, ror #12 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andcc r0, r0, #64 @ 0x40 │ │ │ │ vaddl.u q8, d14, d0 │ │ │ │ @ instruction: 0xfffe0000 │ │ │ │ @ instruction: 0xfff483ff │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ svchi 0x00f00000 @ IMB │ │ │ │ addeq sl, sp, ip, ror #11 │ │ │ │ muleq r0, r4, r0 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r6, r3, r8, asr #8 │ │ │ │ - rsbeq r6, r3, r4, asr r4 │ │ │ │ + @ instruction: 0x00636498 │ │ │ │ + rsbeq r6, r3, r4, lsr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-144] @ 0xffffff70 │ │ │ │ sub sp, sp, #4160 @ 0x1040 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -391185,30 +391185,30 @@ │ │ │ │ ldm r2, {r0, r1} │ │ │ │ sub r2, r8, #48 @ 0x30 │ │ │ │ sub r6, r8, #32 │ │ │ │ stm r2, {r0, r1} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ stm r6, {r0, r1} │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ strb r9, [r8, #-28] @ 0xffffffe4 │ │ │ │ str r5, [sp, #24] │ │ │ │ str r4, [sp, #8] │ │ │ │ ldm r6, {r0, r1} │ │ │ │ sub r3, r8, #24 │ │ │ │ mov r9, #0 │ │ │ │ mov r8, #192 @ 0xc0 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ strd r8, [sp, #16] │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, r5 │ │ │ │ add r0, fp, #424 @ 0x1a8 │ │ │ │ add r9, fp, #10368 @ 0x2880 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ add r9, r9, #36 @ 0x24 │ │ │ │ ldr r8, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp, #40] @ 0x28 │ │ │ │ b 3d0afc │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r5, #16 │ │ │ │ add r4, r4, #12 │ │ │ │ @@ -391252,15 +391252,15 @@ │ │ │ │ str r1, [r3, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r3, #-20] @ 0xffffffec │ │ │ │ str r1, [r3, #-16] │ │ │ │ str r1, [r3, #-12] │ │ │ │ sub r0, r3, #24 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr ip, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #20] │ │ │ │ str fp, [sp, #16] │ │ │ │ @@ -391270,15 +391270,15 @@ │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #240] @ 3d0cd4 │ │ │ │ ldr r3, [r2, #-16] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r2, #-24] @ 0xffffffe8 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3d0ae8 │ │ │ │ ldr fp, [sp, #40] @ 0x28 │ │ │ │ b 3d09e0 │ │ │ │ ldr r3, [pc, #212] @ 3d0cd8 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -391297,50 +391297,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r1, [r6, #-12] │ │ │ │ sub r0, r6, #24 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [r6, #-16] │ │ │ │ ldr r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 3d0cdc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3d09d8 │ │ │ │ ldr r0, [pc, #96] @ 3d0ce0 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ stm sp, {r6, fp} │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3d0ae8 │ │ │ │ ldr r0, [pc, #60] @ 3d0ce4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3d09d8 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addeq sl, sp, r4, lsr #9 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq sl, sp, r8, ror #8 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq sl, sp, r0, lsr #8 │ │ │ │ andeq r2, r0, r0, ror #21 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - @ instruction: 0x0063619c │ │ │ │ + rsbeq r6, r3, ip, ror #3 │ │ │ │ muleq r0, ip, ip │ │ │ │ - ldrdeq r6, [r3], #-12 @ │ │ │ │ - rsbeq r6, r3, r8, lsr r1 │ │ │ │ - rsbeq r6, r3, r8, asr #1 │ │ │ │ + rsbeq r6, r3, ip, lsr #2 │ │ │ │ + rsbeq r6, r3, r8, lsl #3 │ │ │ │ + rsbeq r6, r3, r8, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, sp, #124 @ 0x7c │ │ │ │ mov r5, r2 │ │ │ │ adds r2, r2, #4 │ │ │ │ @@ -391376,15 +391376,15 @@ │ │ │ │ add r9, sp, #88 @ 0x58 │ │ │ │ add r8, sp, #96 @ 0x60 │ │ │ │ add r6, sp, #104 @ 0x68 │ │ │ │ stm fp, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ ldrb r1, [sp, #104] @ 0x68 │ │ │ │ str sl, [sp, #24] │ │ │ │ orr r1, r1, #16 │ │ │ │ str r7, [sp, #8] │ │ │ │ strb r1, [sp, #104] @ 0x68 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ add ip, sp, #112 @ 0x70 │ │ │ │ @@ -391394,15 +391394,15 @@ │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ mov r5, #0 │ │ │ │ mov r4, #4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ strd r4, [sp, #16] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldrb r3, [sp, #72] @ 0x48 │ │ │ │ ldr r1, [r7] │ │ │ │ orr r3, r3, #16 │ │ │ │ strb r3, [sp, #72] @ 0x48 │ │ │ │ eor r3, r1, r1, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ @@ -391412,30 +391412,30 @@ │ │ │ │ ldm r1, {r0, r1} │ │ │ │ str r3, [r2], #4 │ │ │ │ stm fp, {r0, r1} │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ ldrb r1, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ orr r1, r1, #16 │ │ │ │ str r2, [sp, #8] │ │ │ │ str sl, [sp, #24] │ │ │ │ strd r4, [sp, #16] │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ strb r1, [sp, #104] @ 0x68 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldrb r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ orr r3, r3, #16 │ │ │ │ strb r3, [sp, #72] @ 0x48 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ eor r3, r2, r2, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ @@ -391443,30 +391443,30 @@ │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r2, ror #8 │ │ │ │ str r3, [r7, #4] │ │ │ │ stm fp, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ ldrb r1, [sp, #104] @ 0x68 │ │ │ │ str sl, [sp, #24] │ │ │ │ orr r1, r1, #16 │ │ │ │ strb r1, [sp, #104] @ 0x68 │ │ │ │ add r1, r7, #8 │ │ │ │ strd r4, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldrb r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ orr r3, r3, #16 │ │ │ │ strb r3, [sp, #72] @ 0x48 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ eor r3, r2, r2, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ @@ -391474,15 +391474,15 @@ │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r2, ror #8 │ │ │ │ stm fp, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ str r3, [r7, #8] │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ ldrb r1, [sp, #104] @ 0x68 │ │ │ │ strd r4, [sp, #16] │ │ │ │ orr r1, r1, #16 │ │ │ │ str sl, [sp, #24] │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ strb r1, [sp, #104] @ 0x68 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ @@ -391490,15 +391490,15 @@ │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldrd r0, [ip] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r1, r7, #12 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr r2, [r7, #12] │ │ │ │ eor r3, r2, r2, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r2, ror #8 │ │ │ │ str r3, [r7, #12] │ │ │ │ add sp, sp, #124 @ 0x7c │ │ │ │ @@ -391519,15 +391519,15 @@ │ │ │ │ add r9, sp, #88 @ 0x58 │ │ │ │ add r8, sp, #96 @ 0x60 │ │ │ │ add r6, sp, #104 @ 0x68 │ │ │ │ stm sl, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ ldrb r1, [sp, #104] @ 0x68 │ │ │ │ str fp, [sp, #24] │ │ │ │ orr r1, r1, #16 │ │ │ │ str r7, [sp, #8] │ │ │ │ strb r1, [sp, #104] @ 0x68 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ add ip, sp, #112 @ 0x70 │ │ │ │ @@ -391537,50 +391537,50 @@ │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ mov r5, #0 │ │ │ │ mov r4, #4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ strd r4, [sp, #16] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldrb r3, [sp, #72] @ 0x48 │ │ │ │ orr r3, r3, #16 │ │ │ │ strb r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldm r3, {r0, r1} │ │ │ │ stm sl, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ ldrb r1, [sp, #104] @ 0x68 │ │ │ │ str fp, [sp, #24] │ │ │ │ orr r1, r1, #16 │ │ │ │ strb r1, [sp, #104] @ 0x68 │ │ │ │ add r1, r7, #4 │ │ │ │ strd r4, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldrb r3, [sp, #72] @ 0x48 │ │ │ │ orr r3, r3, #16 │ │ │ │ strb r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldm r3, {r0, r1} │ │ │ │ stm sl, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ ldrb r1, [sp, #104] @ 0x68 │ │ │ │ str fp, [sp, #24] │ │ │ │ orr r1, r1, #16 │ │ │ │ strb r1, [sp, #104] @ 0x68 │ │ │ │ add r1, r7, #8 │ │ │ │ strd r4, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ @@ -391588,25 +391588,25 @@ │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldrd r0, [ip] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldrb r3, [sp, #72] @ 0x48 │ │ │ │ orr r3, r3, #16 │ │ │ │ strb r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldm r3, {r0, r1} │ │ │ │ stm sl, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ ldrb r1, [sp, #104] @ 0x68 │ │ │ │ add r7, r7, #12 │ │ │ │ orr r1, r1, #16 │ │ │ │ strd r4, [sp, #16] │ │ │ │ str fp, [sp, #24] │ │ │ │ str r7, [sp, #8] │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ @@ -391614,15 +391614,15 @@ │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldrd r0, [ip] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ add sp, sp, #124 @ 0x7c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -391678,15 +391678,15 @@ │ │ │ │ add r7, sp, #100 @ 0x64 │ │ │ │ add r6, sp, #108 @ 0x6c │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ ldrb r1, [sp, #108] @ 0x6c │ │ │ │ add ip, sp, #72 @ 0x48 │ │ │ │ mov r0, #1 │ │ │ │ orr r1, r1, #16 │ │ │ │ str r0, [sp, #24] │ │ │ │ str ip, [sp, #8] │ │ │ │ strb r1, [sp, #108] @ 0x6c │ │ │ │ @@ -391698,15 +391698,15 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ mov r0, sl │ │ │ │ mov fp, #0 │ │ │ │ mov sl, #4 │ │ │ │ str ip, [sp, #44] @ 0x2c │ │ │ │ strd sl, [sp, #16] │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [r1, #4] │ │ │ │ orr r3, r3, #16 │ │ │ │ strb r3, [sp, #76] @ 0x4c │ │ │ │ eor r3, r2, r2, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ @@ -391714,30 +391714,30 @@ │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r2, ror #8 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ mov r1, #1 │ │ │ │ str r1, [sp, #24] │ │ │ │ ldrb r1, [sp, #108] @ 0x6c │ │ │ │ ldr ip, [sp, #44] @ 0x2c │ │ │ │ orr r1, r1, #16 │ │ │ │ strd sl, [sp, #16] │ │ │ │ str ip, [sp, #8] │ │ │ │ strb r1, [sp, #108] @ 0x6c │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ stm r5, {r0, r1} │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [r1, #8] │ │ │ │ orr r3, r3, #16 │ │ │ │ strb r3, [sp, #76] @ 0x4c │ │ │ │ eor r3, r2, r2, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ @@ -391745,30 +391745,30 @@ │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r2, ror #8 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ mov r1, #1 │ │ │ │ str r1, [sp, #24] │ │ │ │ ldrb r1, [sp, #108] @ 0x6c │ │ │ │ ldr ip, [sp, #44] @ 0x2c │ │ │ │ orr r1, r1, #16 │ │ │ │ strd sl, [sp, #16] │ │ │ │ str ip, [sp, #8] │ │ │ │ strb r1, [sp, #108] @ 0x6c │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ stm r5, {r0, r1} │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [r1, #12] │ │ │ │ orr r3, r3, #16 │ │ │ │ strb r3, [sp, #76] @ 0x4c │ │ │ │ eor r3, r2, r2, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ @@ -391776,30 +391776,30 @@ │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r2, ror #8 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ mov r1, #1 │ │ │ │ str r1, [sp, #24] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldrb r1, [sp, #108] @ 0x6c │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ orr r1, r1, #16 │ │ │ │ strb r1, [sp, #108] @ 0x6c │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr r2, [pc, #500] @ 3d1610 │ │ │ │ ldr r3, [pc, #492] @ 3d160c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -391823,15 +391823,15 @@ │ │ │ │ add r7, sp, #100 @ 0x64 │ │ │ │ add r6, sp, #108 @ 0x6c │ │ │ │ str r2, [sp, #72] @ 0x48 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ mov r1, #1 │ │ │ │ str r1, [sp, #24] │ │ │ │ ldrb r1, [sp, #108] @ 0x6c │ │ │ │ mov r2, r5 │ │ │ │ orr r1, r1, #16 │ │ │ │ strb r1, [sp, #108] @ 0x6c │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ @@ -391843,81 +391843,81 @@ │ │ │ │ mov r3, fp │ │ │ │ stm sp, {r0, r1} │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ mov r0, sl │ │ │ │ mov fp, #0 │ │ │ │ mov sl, #4 │ │ │ │ strd sl, [sp, #16] │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldrb r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ orr r3, r3, #16 │ │ │ │ strb r3, [sp, #76] @ 0x4c │ │ │ │ ldm r4, {r0, r1} │ │ │ │ ldr r3, [r2, #4] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ mov r1, #1 │ │ │ │ str r1, [sp, #24] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #8] │ │ │ │ ldrb r1, [sp, #108] @ 0x6c │ │ │ │ strd sl, [sp, #16] │ │ │ │ orr r1, r1, #16 │ │ │ │ strb r1, [sp, #108] @ 0x6c │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ stm r5, {r0, r1} │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldrb r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ orr r3, r3, #16 │ │ │ │ strb r3, [sp, #76] @ 0x4c │ │ │ │ ldm r4, {r0, r1} │ │ │ │ ldr r3, [r2, #8] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ mov r1, #1 │ │ │ │ str r1, [sp, #24] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #8] │ │ │ │ ldrb r1, [sp, #108] @ 0x6c │ │ │ │ strd sl, [sp, #16] │ │ │ │ orr r1, r1, #16 │ │ │ │ strb r1, [sp, #108] @ 0x6c │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ stm r5, {r0, r1} │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r2, #12] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ ldrb r3, [sp, #76] @ 0x4c │ │ │ │ orr r3, r3, #16 │ │ │ │ strb r3, [sp, #76] @ 0x4c │ │ │ │ ldm r4, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r1, #1 │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r3, [sp, #8] │ │ │ │ b 3d13ec │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ @@ -392136,15 +392136,15 @@ │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #1200] @ 3d1e38 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr ip, [sp, #56] @ 0x38 │ │ │ │ ldr lr, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -392157,15 +392157,15 @@ │ │ │ │ str r4, [sp, #28] │ │ │ │ str ip, [sp, #24] │ │ │ │ str r7, [sp, #16] │ │ │ │ str lr, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1140] @ 3d1e3c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldrd r2, [r5, #-8] │ │ │ │ b 3d1828 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ strh r3, [r4, #12] │ │ │ │ lsl r3, r3, #16 │ │ │ │ orr r3, r3, #256 @ 0x100 │ │ │ │ str r3, [r9, #2208] @ 0x8a0 │ │ │ │ @@ -392208,15 +392208,15 @@ │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ ldr r2, [sp, #124] @ 0x7c │ │ │ │ add r3, sp, #88 @ 0x58 │ │ │ │ str lr, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ stm r3, {r0, r1} │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov r2, #1 │ │ │ │ ldr lr, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ strb r2, [sp, #92] @ 0x5c │ │ │ │ mov r2, #1 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -392227,15 +392227,15 @@ │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ asr r1, lr, #31 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov r3, #0 │ │ │ │ add r0, r8, #424 @ 0x1a8 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldrh r3, [r7, #10] │ │ │ │ ldr lr, [sp, #40] @ 0x28 │ │ │ │ sub r3, r3, lr │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ subs r2, r3, #0 │ │ │ │ movne r2, #1 │ │ │ │ @@ -392260,15 +392260,15 @@ │ │ │ │ stm r2, {r0, r1} │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ add r3, sp, #88 @ 0x58 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ stm r3, {r0, r1} │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r2, #1 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ strb r2, [sp, #92] @ 0x5c │ │ │ │ mov r2, #1 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #24] │ │ │ │ @@ -392278,15 +392278,15 @@ │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ asr r1, r4, #31 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ add r0, r8, #424 @ 0x1a8 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldrh r3, [r7, #10] │ │ │ │ sub r3, r3, r4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ strh r3, [r7, #10] │ │ │ │ b 3d1810 │ │ │ │ ldr r3, [pc, #604] @ 3d1e2c │ │ │ │ @@ -392321,15 +392321,15 @@ │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [pc, #452] @ 3d1e40 │ │ │ │ @@ -392342,15 +392342,15 @@ │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ str r7, [sp, #28] │ │ │ │ str ip, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #408] @ 3d1e44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r4, [sp, #116] @ 0x74 │ │ │ │ b 3d17b4 │ │ │ │ ldr r0, [pc, #392] @ 3d1e48 │ │ │ │ ldr r0, [fp, r0] │ │ │ │ ldrh r0, [r0] │ │ │ │ cmp r0, r3 │ │ │ │ beq 3d1688 │ │ │ │ @@ -392367,25 +392367,25 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #276] @ 3d1e4c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3d1688 │ │ │ │ ldr r3, [sl, #2128] @ 0x850 │ │ │ │ mov r0, r8 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ str r3, [sl, #2128] @ 0x850 │ │ │ │ bl 3cfb54 │ │ │ │ add r3, r9, #2192 @ 0x890 │ │ │ │ @@ -392406,60 +392406,60 @@ │ │ │ │ ldr r0, [pc, #184] @ 3d1e50 │ │ │ │ ldr r1, [pc, #184] @ 3d1e54 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #16] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r4, [sp, #116] @ 0x74 │ │ │ │ b 3d17b4 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp] │ │ │ │ ldr r0, [pc, #128] @ 3d1e58 │ │ │ │ ldr r1, [pc, #128] @ 3d1e5c │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp, #16] │ │ │ │ str r7, [sp, #8] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldrd r2, [r5, #-8] │ │ │ │ b 3d1828 │ │ │ │ ldr r0, [pc, #100] @ 3d1e60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3d1688 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ strdeq r9, [sp], r0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r9, sp, r8, asr #15 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r0, r0, lr, ror #15 │ │ │ │ - ldrheq r7, [sl], #-188 @ 0xffffff44 @ │ │ │ │ + rsbseq r7, sl, ip, lsl #24 │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ addeq r9, sp, r0, asr #11 │ │ │ │ muleq r0, r0, lr │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r5, r3, ip, lsr #10 │ │ │ │ - rsbeq r5, r3, r4, lsl #9 │ │ │ │ - rsbeq r5, r3, ip, lsr r2 │ │ │ │ - rsbeq r5, r3, r0, lsr #3 │ │ │ │ + rsbeq r5, r3, ip, ror r5 │ │ │ │ + ldrdeq r5, [r3], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq r5, r3, ip, lsl #5 │ │ │ │ + strdeq r5, [r3], #-16 @ │ │ │ │ andeq r4, r0, ip, ror #27 │ │ │ │ - rsbeq r5, r3, r8, asr #1 │ │ │ │ - rsbeq r5, r3, ip, lsl r1 │ │ │ │ - rsbeq r5, r3, r0, lsr #2 │ │ │ │ - rsbeq r5, r3, r8, ror #1 │ │ │ │ - rsbeq r5, r3, r0, ror #1 │ │ │ │ - rsbeq r5, r3, r0, lsr r0 │ │ │ │ + rsbeq r5, r3, r8, lsl r1 │ │ │ │ + rsbeq r5, r3, ip, ror #2 │ │ │ │ + rsbeq r5, r3, r0, ror r1 │ │ │ │ + rsbeq r5, r3, r8, lsr r1 │ │ │ │ + rsbeq r5, r3, r0, lsr r1 │ │ │ │ + rsbeq r5, r3, r0, lsl #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r2 │ │ │ │ bl 58eb58 │ │ │ │ @@ -392586,15 +392586,15 @@ │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #1108] @ 3d24c0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, fp │ │ │ │ mov r2, r4 │ │ │ │ add r1, r1, #268 @ 0x10c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3d1fe4 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ bl 3d0948 │ │ │ │ b 3d1fe4 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [r3, #2108] @ 0x83c │ │ │ │ @@ -392616,15 +392616,15 @@ │ │ │ │ add ip, sp, #96 @ 0x60 │ │ │ │ ldr r2, [sp, #132] @ 0x84 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ stm r3, {r0, r1} │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ stm ip, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sp, #100] @ 0x64 │ │ │ │ add r3, r7, #8320 @ 0x2080 │ │ │ │ add r3, r3, #24 │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ add r4, r3, r4 │ │ │ │ str r4, [sp, #8] │ │ │ │ @@ -392638,15 +392638,15 @@ │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ str lr, [sp, #68] @ 0x44 │ │ │ │ mov r0, r4 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r3, r3, #2192 @ 0x890 │ │ │ │ ldrh r4, [r3, #8] │ │ │ │ add r4, r4, r9 │ │ │ │ lsl r4, r4, #16 │ │ │ │ lsr r4, r4, #16 │ │ │ │ strh r4, [r3, #8] │ │ │ │ @@ -392700,15 +392700,15 @@ │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r8, [sp, #24] │ │ │ │ add r3, r2, r4 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp, #16] │ │ │ │ str r8, [sp, #20] │ │ │ │ @@ -392716,15 +392716,15 @@ │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ stm r3, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r2, r3, #2192 @ 0x890 │ │ │ │ ldrh r3, [r2, #8] │ │ │ │ add r3, r3, fp │ │ │ │ strh r3, [r2, #8] │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ b 3d1fd8 │ │ │ │ @@ -392784,15 +392784,15 @@ │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ str r1, [sp, #116] @ 0x74 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [pc, #288] @ 3d24d0 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -392803,15 +392803,15 @@ │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ str r5, [sp, #28] │ │ │ │ str fp, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #244] @ 3d24d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r4, [sp, #124] @ 0x7c │ │ │ │ b 3d1f84 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [r3, #2100] @ 0x834 │ │ │ │ bl 58eb28 │ │ │ │ add r1, r7, #8320 @ 0x2080 │ │ │ │ ldrh r2, [r4, #8] │ │ │ │ @@ -392831,15 +392831,15 @@ │ │ │ │ ldr r0, [pc, #160] @ 3d24dc │ │ │ │ stm sp, {r2, r3, r9, fp} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp, #16] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r4, [sp, #124] @ 0x7c │ │ │ │ b 3d1f84 │ │ │ │ ldr r3, [pc, #84] @ 3d24b8 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ @@ -392849,34 +392849,34 @@ │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #92] @ 3d24e4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r4 │ │ │ │ add r1, r1, #268 @ 0x10c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3d1fe4 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addeq r8, sp, ip, asr pc │ │ │ │ addeq r8, sp, r8, asr pc │ │ │ │ andeq r4, r0, r0 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ - rsbseq r7, sl, ip, asr #4 │ │ │ │ - strheq r4, [r3], #-224 @ 0xffffff20 @ │ │ │ │ + @ instruction: 0x007a729c │ │ │ │ + rsbeq r4, r3, r0, lsl #30 │ │ │ │ addeq r8, sp, ip, asr #22 │ │ │ │ muleq r0, r0, lr │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r4, r3, r4, ror fp │ │ │ │ - rsbeq r4, r3, ip, ror #20 │ │ │ │ - rsbeq r4, r3, r8, ror #21 │ │ │ │ - rsbeq r4, r3, r8, ror sl │ │ │ │ - rsbseq r6, sl, r0, lsr lr │ │ │ │ - @ instruction: 0x00634a94 │ │ │ │ + rsbeq r4, r3, r4, asr #23 │ │ │ │ + strheq r4, [r3], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq r4, r3, r8, lsr fp │ │ │ │ + rsbeq r4, r3, r8, asr #21 │ │ │ │ + rsbseq r6, sl, r0, lsl #29 │ │ │ │ + rsbeq r4, r3, r4, ror #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr ip, [pc, #1508] @ 3d2ae4 │ │ │ │ ldr r1, [pc, #1508] @ 3d2ae8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -393148,27 +393148,27 @@ │ │ │ │ str r0, [sp, #28] │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp, #20] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r7, [sp, #16] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #464] @ 3d2b44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3d254c │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ bl 3cf75c │ │ │ │ ldr r0, [r5, #2100] @ 0x834 │ │ │ │ bl 58eb28 │ │ │ │ bl 58f274 │ │ │ │ @@ -393196,15 +393196,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r1, r1, #292 @ 0x124 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a4324 │ │ │ │ + b 9a436c │ │ │ │ ldr r2, [pc, #324] @ 3d2b54 │ │ │ │ ldr r3, [pc, #212] @ 3d2ae8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -393216,15 +393216,15 @@ │ │ │ │ b 3cf908 │ │ │ │ ldr r0, [pc, #276] @ 3d2b58 │ │ │ │ stm sp, {r3, sl} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ str fp, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3d254c │ │ │ │ ldr r3, [pc, #248] @ 3d2b5c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d2858 │ │ │ │ ldr r3, [pc, #124] @ 3d2af4 │ │ │ │ @@ -393240,33 +393240,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #148] @ 3d2b60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3d2858 │ │ │ │ ldr r0, [pc, #136] @ 3d2b64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3d2858 │ │ │ │ addeq r8, sp, ip, lsl r9 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r8, sp, r4, lsl #18 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ addeq r8, sp, r8, lsr #17 │ │ │ │ - rsbseq r6, sl, r0, lsl ip │ │ │ │ + rsbseq r6, sl, r0, ror #24 │ │ │ │ andeq r0, r0, r1, lsl #6 │ │ │ │ addeq r8, sp, r8, lsr #15 │ │ │ │ addeq r8, sp, r4, asr #14 │ │ │ │ addeq r8, sp, r4, lsl #14 │ │ │ │ @ instruction: 0x008d86bc │ │ │ │ addeq r8, sp, r4, ror #12 │ │ │ │ addeq r8, sp, r8, lsr #12 │ │ │ │ @@ -393276,23 +393276,23 @@ │ │ │ │ @ instruction: 0xfffe0000 │ │ │ │ @ instruction: 0xfff483ff │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ addeq r8, sp, r4, ror #10 │ │ │ │ svchi 0x00f00000 @ IMB │ │ │ │ @ instruction: 0x000032b0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - strdeq r4, [r3], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq r4, r3, r0, asr #12 │ │ │ │ addeq r8, sp, r8, asr r4 │ │ │ │ - rsbseq r6, sl, ip, asr #17 │ │ │ │ - strdeq r4, [r3], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbseq r6, sl, ip, lsl r9 │ │ │ │ + rsbeq r4, r3, r8, asr #12 │ │ │ │ addeq r8, sp, ip, lsl #8 │ │ │ │ - rsbeq r4, r3, r4, ror #10 │ │ │ │ + strheq r4, [r3], #-84 @ 0xffffffac @ │ │ │ │ muleq r0, r4, r0 │ │ │ │ - rsbeq r4, r3, r4, asr r2 │ │ │ │ - rsbeq r4, r3, r0, ror #4 │ │ │ │ + rsbeq r4, r3, r4, lsr #5 │ │ │ │ + strheq r4, [r3], #-32 @ 0xffffffe0 @ │ │ │ │ cmp r2, #200 @ 0xc8 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ lsrcc r2, r2, #3 │ │ │ │ orrcc r2, r2, r3, lsl #29 │ │ │ │ addcc r2, r2, r2, lsl #1 │ │ │ │ addcc r0, r0, r2 │ │ │ │ addcc r0, r0, #8896 @ 0x22c0 │ │ │ │ @@ -393311,15 +393311,15 @@ │ │ │ │ lsl r3, r3, #1 │ │ │ │ str r3, [r2, #1368] @ 0x558 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 3d2bd4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757664 │ │ │ │ + b 7576ac │ │ │ │ @ instruction: 0x008976bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r4, r0, #8192 @ 0x2000 │ │ │ │ ldr r0, [r4, #1368] @ 0x558 │ │ │ │ @@ -393364,59 +393364,59 @@ │ │ │ │ ldr r2, [pc, #48] @ 3d2cc0 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3d2c70 │ │ │ │ ldr r0, [pc, #32] @ 3d2cc4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3d2c70 │ │ │ │ ldr r0, [pc, #20] @ 3d2cc8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3d2c70 │ │ │ │ addeq r8, sp, ip, ror #3 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ - rsbeq r4, r3, r8, lsl #8 │ │ │ │ - rsbeq r4, r3, ip, lsl r4 │ │ │ │ + rsbeq r4, r3, r8, asr r4 │ │ │ │ + rsbeq r4, r3, ip, ror #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #308] @ 3d2e18 │ │ │ │ ldr r2, [pc, #308] @ 3d2e1c │ │ │ │ ldr r1, [pc, #308] @ 3d2e20 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r7, r0 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #276] @ 3d2e24 │ │ │ │ ldr r1, [pc, #276] @ 3d2e28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r6, #16 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #244] @ 3d2e2c │ │ │ │ ldr r1, [pc, #244] @ 3d2e30 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #138 @ 0x8a │ │ │ │ add r1, pc, r1 │ │ │ │ str r6, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r3, [pc, #212] @ 3d2e34 │ │ │ │ ldr r1, [pc, #212] @ 3d2e38 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #204] @ 3d2e3c │ │ │ │ str r1, [r5, #108] @ 0x6c │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -393429,55 +393429,55 @@ │ │ │ │ strh r3, [r5, #114] @ 0x72 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r0, #124 @ 0x7c │ │ │ │ ldr r0, [pc, #164] @ 3d2e44 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #96] @ 0x60 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7516ec │ │ │ │ + bl 751734 │ │ │ │ ldr r3, [pc, #148] @ 3d2e48 │ │ │ │ ldr r1, [pc, #148] @ 3d2e4c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75165c │ │ │ │ + bl 7516a4 │ │ │ │ ldr r3, [pc, #128] @ 3d2e50 │ │ │ │ ldr r1, [pc, #128] @ 3d2e54 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74f8b8 │ │ │ │ + bl 74f900 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #8 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - @ instruction: 0x007a6794 │ │ │ │ - rsbeq r8, r0, r0, lsr r7 │ │ │ │ - rsbeq r0, r5, ip, lsr #19 │ │ │ │ - rsbeq r8, r1, r0, lsl #20 │ │ │ │ - ldrdeq r1, [r1], #-184 @ 0xffffff48 @ │ │ │ │ - strheq r4, [r3], #-52 @ 0xffffffcc @ │ │ │ │ - rsbeq r0, r2, r4, lsr #30 │ │ │ │ + rsbseq r6, sl, r4, ror #15 │ │ │ │ + rsbeq r8, r0, r0, lsl #15 │ │ │ │ + strdeq r0, [r5], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq r8, r1, r0, asr sl │ │ │ │ + rsbeq r1, r1, r8, lsr #24 │ │ │ │ + rsbeq r4, r3, r4, lsl #8 │ │ │ │ + rsbeq r0, r2, r4, ror pc │ │ │ │ andeq r0, r0, r0, lsr #28 │ │ │ │ ldreq r1, [r0, sp, lsr #11]! │ │ │ │ - @ instruction: 0x00634394 │ │ │ │ + rsbeq r4, r3, r4, ror #7 │ │ │ │ andeq r0, r0, r0, ror r3 │ │ │ │ andeq r0, r0, r4, asr #19 │ │ │ │ - rsbeq r4, r3, r0, ror #6 │ │ │ │ + strheq r4, [r3], #-48 @ 0xffffffd0 @ │ │ │ │ andeq r0, r0, ip, lsr r2 │ │ │ │ @ instruction: 0x008974b8 │ │ │ │ addeq lr, fp, ip, ror #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -393488,25 +393488,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #136] @ 3d2f0c │ │ │ │ ldr r1, [pc, #136] @ 3d2f10 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #26 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r2, [pc, #116] @ 3d2f14 │ │ │ │ ldr r1, [pc, #116] @ 3d2f18 │ │ │ │ add r4, r4, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r3, [pc, #84] @ 3d2f1c │ │ │ │ ldr r2, [pc, #84] @ 3d2f20 │ │ │ │ add r1, r6, #5824 @ 0x16c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r1, #32 │ │ │ │ mov ip, r0 │ │ │ │ @@ -393517,21 +393517,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r6, sl, r0, lsl r6 │ │ │ │ - strheq r4, [r3], #-36 @ 0xffffffdc @ │ │ │ │ - ldrdeq r0, [r2], #-220 @ 0xffffff24 @ │ │ │ │ - rsbeq r8, r0, r0, lsl #11 │ │ │ │ - strdeq r0, [r5], #-124 @ 0xffffff84 @ │ │ │ │ - rsbeq sl, r2, r8, asr #26 │ │ │ │ - rsbeq r8, r2, r8, asr sp │ │ │ │ + rsbseq r6, sl, r0, ror #12 │ │ │ │ + rsbeq r4, r3, r4, lsl #6 │ │ │ │ + rsbeq r0, r2, ip, lsr #28 │ │ │ │ + ldrdeq r8, [r0], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq r0, r5, ip, asr #16 │ │ │ │ + @ instruction: 0x0062ad98 │ │ │ │ + rsbeq r8, r2, r8, lsr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r4, r0, #8192 @ 0x2000 │ │ │ │ ldrb r3, [r4, #672] @ 0x2a0 │ │ │ │ ldrb r1, [r4, #714] @ 0x2ca │ │ │ │ @@ -393577,40 +393577,40 @@ │ │ │ │ bl 51405c │ │ │ │ ldr r0, [pc, #20] @ 3d2ffc │ │ │ │ add r0, pc, r0 │ │ │ │ bl 51405c │ │ │ │ ldr r0, [pc, #12] @ 3d3000 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 51405c │ │ │ │ - rsbeq r4, r3, r8, ror r1 │ │ │ │ - rsbeq r4, r3, ip, ror #2 │ │ │ │ - rsbeq r4, r3, r0, ror #2 │ │ │ │ + rsbeq r4, r3, r8, asr #3 │ │ │ │ + strheq r4, [r3], #-28 @ 0xffffffe4 @ │ │ │ │ + strheq r4, [r3], #-16 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #216] @ 3d30f4 │ │ │ │ ldr r2, [pc, #216] @ 3d30f8 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r1, [pc, #212] @ 3d30fc │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, r4, #76 @ 0x4c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r2, [pc, #184] @ 3d3100 │ │ │ │ ldr r1, [pc, #184] @ 3d3104 │ │ │ │ add r4, r4, #60 @ 0x3c │ │ │ │ mov r3, #26 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ add r5, r0, #8192 @ 0x2000 │ │ │ │ ldr r3, [r5, #744] @ 0x2e8 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3d30d8 │ │ │ │ add r3, r4, #8896 @ 0x22c0 │ │ │ │ add r1, r4, #8960 @ 0x2300 │ │ │ │ @@ -393640,75 +393640,75 @@ │ │ │ │ ldr r0, [r5, #720] @ 0x2d0 │ │ │ │ bl 3a9db0 │ │ │ │ ldr r0, [r5, #736] @ 0x2e0 │ │ │ │ bl 3abf2c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #744] @ 0x2e8 │ │ │ │ b 3d3074 │ │ │ │ - rsbseq r6, sl, r4, ror #8 │ │ │ │ - rsbeq r8, r1, r4, ror #13 │ │ │ │ - strheq r1, [r1], #-140 @ 0xffffff74 @ │ │ │ │ - rsbeq r4, r3, r4, ror #1 │ │ │ │ - rsbeq r0, r2, r0, lsl ip │ │ │ │ + ldrheq r6, [sl], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq r8, r1, r4, lsr r7 │ │ │ │ + rsbeq r1, r1, ip, lsl #18 │ │ │ │ + rsbeq r4, r3, r4, lsr r1 │ │ │ │ + rsbeq r0, r2, r0, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #176] @ 3d31d0 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r6, [pc, #172] @ 3d31d4 │ │ │ │ mov r5, r0 │ │ │ │ mov r7, r1 │ │ │ │ add r4, pc, r4 │ │ │ │ - bl 758210 │ │ │ │ + bl 758258 │ │ │ │ ldr r2, [pc, #156] @ 3d31d8 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, r4, #88 @ 0x58 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #138 @ 0x8a │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #128] @ 3d31dc │ │ │ │ ldr r1, [pc, #128] @ 3d31e0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r8, r0 │ │ │ │ add r0, r4, #76 @ 0x4c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r2, [pc, #96] @ 3d31e4 │ │ │ │ add r4, r4, #60 @ 0x3c │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #26 │ │ │ │ str r4, [sp] │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r1, r7 │ │ │ │ add r0, r0, #8192 @ 0x2000 │ │ │ │ ldr r3, [r0, #1372] @ 0x55c │ │ │ │ mov r0, r5 │ │ │ │ tst r3, #2 │ │ │ │ ldreq r3, [r9, #872] @ 0x368 │ │ │ │ orreq r3, r3, #4 │ │ │ │ streq r3, [r9, #872] @ 0x368 │ │ │ │ ldr r3, [r8, #124] @ 0x7c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ bx r3 │ │ │ │ - rsbseq r6, sl, r4, asr r3 │ │ │ │ - rsbeq r0, r2, r0, lsr fp │ │ │ │ - rsbeq r3, r3, r8, lsr #31 │ │ │ │ - strheq r8, [r1], #-84 @ 0xffffffac @ │ │ │ │ - rsbeq r1, r1, ip, lsl #15 │ │ │ │ - strheq r3, [r3], #-240 @ 0xffffff10 @ │ │ │ │ + rsbseq r6, sl, r4, lsr #7 │ │ │ │ + rsbeq r0, r2, r0, lsl #23 │ │ │ │ + strdeq r3, [r3], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq r8, r1, r4, lsl #12 │ │ │ │ + ldrdeq r1, [r1], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq r4, r3, r0 │ │ │ │ add r3, r0, #8192 @ 0x2000 │ │ │ │ ldrb r3, [r3, #672] @ 0x2a0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d3210 │ │ │ │ mov r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -393727,15 +393727,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #120] @ 3d32b8 │ │ │ │ ldr r1, [pc, #120] @ 3d32bc │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ bl 415af4 │ │ │ │ cmp r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ beq 3d3280 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -393752,17 +393752,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r6, sl, r4, asr r2 │ │ │ │ - ldrdeq r8, [r1], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbeq r1, r1, r4, lsr #13 │ │ │ │ + rsbseq r6, sl, r4, lsr #5 │ │ │ │ + rsbeq r8, r1, r0, lsr #10 │ │ │ │ + strdeq r1, [r1], #-100 @ 0xffffff9c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr ip, [pc, #364] @ 3d3444 │ │ │ │ sub sp, sp, #72 @ 0x48 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -393777,15 +393777,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r6, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #68] @ 0x44 │ │ │ │ mov ip, #0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r4, #0 │ │ │ │ add r3, r6, #8832 @ 0x2280 │ │ │ │ add r2, sp, #44 @ 0x2c │ │ │ │ mov sl, #1 │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ strb sl, [sp, #48] @ 0x30 │ │ │ │ @@ -393796,30 +393796,30 @@ │ │ │ │ mov r8, r0 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldr r2, [r3, #40] @ 0x28 │ │ │ │ stm ip, {r0, r1} │ │ │ │ adds r5, r2, #24 │ │ │ │ adc r9, r9, #0 │ │ │ │ stm r7, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ str r4, [sp, #24] │ │ │ │ strb sl, [sp, #56] @ 0x38 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ add ip, sp, #60 @ 0x3c │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r9, #0 │ │ │ │ add r0, r8, #424 @ 0x1a8 │ │ │ │ add r1, sp, #32 │ │ │ │ mov r8, #4 │ │ │ │ mov r2, r5 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r8, [sp, #16] │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ add r5, r6, #8192 @ 0x2000 │ │ │ │ lsr r3, r7, #2 │ │ │ │ and r3, r3, sl │ │ │ │ strb r3, [r5, #698] @ 0x2ba │ │ │ │ lsr r3, r7, #3 │ │ │ │ and r3, r3, sl │ │ │ │ @@ -393852,19 +393852,19 @@ │ │ │ │ str r4, [sp, #12] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ bl 58eecc │ │ │ │ b 3d33d0 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r6, sl, r8, lsr #3 │ │ │ │ + ldrsheq r6, [sl], #-24 @ 0xffffffe8 @ │ │ │ │ addeq r7, sp, r0, lsr fp │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r8, r1, r4, lsl r4 │ │ │ │ - rsbeq r1, r1, ip, ror #11 │ │ │ │ + rsbeq r8, r1, r4, ror #8 │ │ │ │ + rsbeq r1, r1, ip, lsr r6 │ │ │ │ addeq r7, sp, r4, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ add r4, r0, #8192 @ 0x2000 │ │ │ │ add r6, r0, #8896 @ 0x22c0 │ │ │ │ @@ -393898,29 +393898,29 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #76 @ 0x4c │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r4, #0 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r4, r4, #1 │ │ │ │ bl 418574 │ │ │ │ cmp r4, #25 │ │ │ │ bne 3d3508 │ │ │ │ b 3d349c │ │ │ │ mvn r0, #0 │ │ │ │ b 3d34b8 │ │ │ │ - rsbseq r5, sl, r0, lsr #31 │ │ │ │ - rsbeq r8, r1, r4, lsr #4 │ │ │ │ - strdeq r1, [r1], #-60 @ 0xffffffc4 @ │ │ │ │ + ldrsheq r5, [sl], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq r8, r1, r4, ror r2 │ │ │ │ + rsbeq r1, r1, ip, asr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr ip, [pc, #512] @ 3d3750 │ │ │ │ sub sp, sp, #100 @ 0x64 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -393935,15 +393935,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r7, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #92] @ 0x5c │ │ │ │ mov ip, #0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ add r7, r7, #8832 @ 0x2280 │ │ │ │ ldr r4, [r7, #40] @ 0x28 │ │ │ │ mov r8, #0 │ │ │ │ add r9, sp, #68 @ 0x44 │ │ │ │ mov r3, #1 │ │ │ │ add r7, r7, #48 @ 0x30 │ │ │ │ str r8, [r9, #4] │ │ │ │ @@ -393955,15 +393955,15 @@ │ │ │ │ add r5, sp, #76 @ 0x4c │ │ │ │ adc fp, r3, #0 │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ add sl, r0, #424 @ 0x1a8 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sp, #80] @ 0x50 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #32] │ │ │ │ ldm r5, {r0, r1} │ │ │ │ @@ -393973,71 +393973,71 @@ │ │ │ │ mov r3, fp │ │ │ │ stm sp, {r0, r1} │ │ │ │ str sl, [sp, #36] @ 0x24 │ │ │ │ mov r0, sl │ │ │ │ mov fp, #0 │ │ │ │ mov sl, #4 │ │ │ │ strd sl, [sp, #16] │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr r2, [r7, #-8] │ │ │ │ mov r3, #1 │ │ │ │ str r8, [r9, #4] │ │ │ │ strb r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r7, #-4] │ │ │ │ adds r2, r2, #664 @ 0x298 │ │ │ │ str r8, [sp, #68] @ 0x44 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ adc r3, r3, #0 │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ strd sl, [sp, #16] │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov fp, #1 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr sl, [sp, #36] @ 0x24 │ │ │ │ strb fp, [sp, #80] @ 0x50 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ stm r4, {r0, r1} │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, sl │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ str r8, [r9, #4] │ │ │ │ str r8, [sp, #68] @ 0x44 │ │ │ │ strb fp, [sp, #72] @ 0x48 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ ldmdb r7, {r2, r9} │ │ │ │ mov r3, #0 │ │ │ │ adds r7, r2, #672 @ 0x2a0 │ │ │ │ mov r2, #0 │ │ │ │ adc r9, r9, #0 │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ strd r2, [sp, #48] @ 0x30 │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r8, [sp, #24] │ │ │ │ strb fp, [sp, #80] @ 0x50 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r5, #0 │ │ │ │ stm r4, {r0, r1} │ │ │ │ mov r4, #8 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r4, [sp, #16] │ │ │ │ mov r0, sl │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr r2, [pc, #80] @ 3d3764 │ │ │ │ ldr r3, [pc, #64] @ 3d3758 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -394047,19 +394047,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r5, sl, r0, lsr pc │ │ │ │ + rsbseq r5, sl, r0, lsl #31 │ │ │ │ @ instruction: 0x008d78b8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - @ instruction: 0x0061819c │ │ │ │ - rsbeq r1, r1, r4, ror r3 │ │ │ │ + rsbeq r8, r1, ip, ror #3 │ │ │ │ + rsbeq r1, r1, r4, asr #7 │ │ │ │ addeq r7, sp, r8, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #304] @ 3d38b0 │ │ │ │ ldr r2, [pc, #304] @ 3d38b4 │ │ │ │ @@ -394067,15 +394067,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ mov r3, #26 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ add r6, r0, #8192 @ 0x2000 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r6, #1360] @ 0x550 │ │ │ │ bl 253810 │ │ │ │ ldr r3, [r6, #744] @ 0x2e8 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3d3844 │ │ │ │ @@ -394089,30 +394089,30 @@ │ │ │ │ add r4, r4, #76 @ 0x4c │ │ │ │ bl 58ebf4 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldrb r3, [r6, #672] @ 0x2a0 │ │ │ │ cmp r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ bne 3d3860 │ │ │ │ ldr ip, [pc, #180] @ 3d38c8 │ │ │ │ ldr r2, [pc, #180] @ 3d38cc │ │ │ │ ldr r1, [pc, #180] @ 3d38d0 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #76 @ 0x4c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 415f04 │ │ │ │ ldr r0, [r6, #720] @ 0x2d0 │ │ │ │ bl 3a9db0 │ │ │ │ ldr r0, [r6, #736] @ 0x2e0 │ │ │ │ bl 3abf2c │ │ │ │ @@ -394120,38 +394120,38 @@ │ │ │ │ str r3, [r6, #744] @ 0x2e8 │ │ │ │ b 3d37c0 │ │ │ │ str r4, [sp] │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r4, #0 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r4, r4, #1 │ │ │ │ bl 4185e8 │ │ │ │ cmp r4, #25 │ │ │ │ bne 3d3880 │ │ │ │ add r2, r5, #6144 @ 0x1800 │ │ │ │ add r2, r2, #56 @ 0x38 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r7 │ │ │ │ bl 4173f4 │ │ │ │ b 3d380c │ │ │ │ - ldrsheq r5, [sl], #-204 @ 0xffffff34 @ │ │ │ │ - rsbeq r3, r3, r4, lsr #19 │ │ │ │ - ldrdeq r0, [r2], #-64 @ 0xffffffc0 @ │ │ │ │ - ldrheq r5, [sl], #-196 @ 0xffffff3c @ │ │ │ │ - rsbeq r7, r1, ip, lsr pc │ │ │ │ - rsbeq r1, r1, r4, lsl r1 │ │ │ │ - rsbseq r5, sl, r8, ror #24 │ │ │ │ - strdeq r7, [r1], #-224 @ 0xffffff20 @ │ │ │ │ - rsbeq r1, r1, r8, asr #1 │ │ │ │ + rsbseq r5, sl, ip, asr #26 │ │ │ │ + strdeq r3, [r3], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq r0, r2, r0, lsr #10 │ │ │ │ + rsbseq r5, sl, r4, lsl #26 │ │ │ │ + rsbeq r7, r1, ip, lsl #31 │ │ │ │ + rsbeq r1, r1, r4, ror #2 │ │ │ │ + ldrheq r5, [sl], #-200 @ 0xffffff38 @ │ │ │ │ + rsbeq r7, r1, r0, asr #30 │ │ │ │ + rsbeq r1, r1, r8, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ ldr r3, [pc, #632] @ 3d3b64 │ │ │ │ sub sp, sp, #108 @ 0x6c │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -394167,15 +394167,15 @@ │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #592] @ 3d3b74 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov fp, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ add sl, fp, #8832 @ 0x2280 │ │ │ │ mov r6, #0 │ │ │ │ add r3, sp, #76 @ 0x4c │ │ │ │ mov r7, #1 │ │ │ │ ldr r8, [sl, #40] @ 0x28 │ │ │ │ str r6, [sp, #80] @ 0x50 │ │ │ │ str r6, [sp, #76] @ 0x4c │ │ │ │ @@ -394191,15 +394191,15 @@ │ │ │ │ str r2, [sp, #32] │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ add r4, r0, #424 @ 0x1a8 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ stm r2, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ str r6, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r7, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ @@ -394207,15 +394207,15 @@ │ │ │ │ stm r9, {r0, r1} │ │ │ │ mov r5, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r4 │ │ │ │ mov r4, #2 │ │ │ │ mov r2, r8 │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldrh r8, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #408] @ 3d3b78 │ │ │ │ add r4, fp, #8192 @ 0x2000 │ │ │ │ umull r2, r3, r8, r3 │ │ │ │ ldr r0, [r4, #1360] @ 0x550 │ │ │ │ lsr r3, r3, #2 │ │ │ │ mov r1, r8 │ │ │ │ @@ -394235,53 +394235,53 @@ │ │ │ │ ldm r5, {r0, r1} │ │ │ │ adc sl, sl, #0 │ │ │ │ stm r2, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #56] @ 0x38 │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ mov r2, fp │ │ │ │ ldr fp, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r6, [sp, #24] │ │ │ │ strb r7, [sp, #88] @ 0x58 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ mov r3, sl │ │ │ │ mov fp, #0 │ │ │ │ mov sl, #8 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd sl, [sp, #16] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ str r6, [r5, #4] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr fp, [sp, #36] @ 0x24 │ │ │ │ str r6, [sp, #76] @ 0x4c │ │ │ │ strb r7, [sp, #80] @ 0x50 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr sl, [r4, #1360] @ 0x550 │ │ │ │ stm r2, {r0, r1} │ │ │ │ ldrd r4, [sp, #56] @ 0x38 │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ str r8, [sp, #16] │ │ │ │ str sl, [sp, #8] │ │ │ │ str r6, [sp, #24] │ │ │ │ str r6, [sp, #20] │ │ │ │ strb r7, [sp, #88] @ 0x58 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ stm r9, {r0, r1} │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr r2, [pc, #152] @ 3d3b7c │ │ │ │ ldr r3, [pc, #132] @ 3d3b6c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -394308,23 +394308,23 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 2555c8 <__printf_chk@plt> │ │ │ │ b 3d3b2c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x007a5b94 │ │ │ │ + rsbseq r5, sl, r4, ror #23 │ │ │ │ addeq r7, sp, ip, lsl r5 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - strdeq r7, [r1], #-208 @ 0xffffff30 @ │ │ │ │ - rsbeq r0, r1, r4, asr #31 │ │ │ │ + rsbeq r7, r1, r0, asr #28 │ │ │ │ + rsbeq r1, r1, r4, lsl r0 │ │ │ │ bge fee7e62c <__bss_end__@@Base+0xfe0b5994> │ │ │ │ addeq r7, sp, r8, lsr r3 │ │ │ │ - rsbeq r0, r2, r0, lsr #2 │ │ │ │ - rsbeq r3, r3, r8, lsl r6 │ │ │ │ + rsbeq r0, r2, r0, ror r1 │ │ │ │ + rsbeq r3, r3, r8, ror #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr ip, [pc, #1124] @ 3d4004 │ │ │ │ ldr r2, [pc, #1124] @ 3d4008 │ │ │ │ ldr r1, [pc, #1124] @ 3d400c │ │ │ │ @@ -394332,15 +394332,15 @@ │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #26 │ │ │ │ mov r7, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r4, [pc, #1088] @ 3d4010 │ │ │ │ ldr r3, [pc, #1088] @ 3d4014 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r9, #0 │ │ │ │ add r2, r4, #104 @ 0x68 │ │ │ │ @@ -394348,15 +394348,15 @@ │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r6, r0, #5824 @ 0x16c0 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ mov r5, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7067cc │ │ │ │ + bl 706814 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r0, r7 │ │ │ │ bl 41d400 │ │ │ │ ldr r1, [pc, #1012] @ 3d4018 │ │ │ │ add r2, r4, #152 @ 0x98 │ │ │ │ @@ -394364,30 +394364,30 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r4, r4, #16 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str r1, [sp] │ │ │ │ mov r1, r5 │ │ │ │ - bl 7067cc │ │ │ │ + bl 706814 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ bl 41d400 │ │ │ │ add r8, r5, #6144 @ 0x1800 │ │ │ │ ldr r2, [pc, #948] @ 3d401c │ │ │ │ mov r0, #8192 @ 0x2000 │ │ │ │ mov r1, #0 │ │ │ │ add r8, r8, #56 @ 0x38 │ │ │ │ strd r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ - bl 706780 │ │ │ │ + bl 7067c8 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r7 │ │ │ │ bl 41d400 │ │ │ │ add r3, r5, #8896 @ 0x22c0 │ │ │ │ add r1, r5, #8960 @ 0x2300 │ │ │ │ @@ -394426,15 +394426,15 @@ │ │ │ │ add sl, r9, #76 @ 0x4c │ │ │ │ mov r1, r3 │ │ │ │ mov r2, fp │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #10 │ │ │ │ str sl, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r2, [r6, #1372] @ 0x55c │ │ │ │ mov r3, #2 │ │ │ │ and r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ moveq ip, #4096 @ 0x1000 │ │ │ │ movne ip, #2048 @ 0x800 │ │ │ │ mov r1, #25 │ │ │ │ @@ -394451,15 +394451,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ blt 3d3ed0 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r2, fp │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r5 │ │ │ │ str sl, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ add r4, r4, #1 │ │ │ │ bl 418574 │ │ │ │ cmp r4, #25 │ │ │ │ bne 3d3da8 │ │ │ │ @@ -394471,15 +394471,15 @@ │ │ │ │ add r1, r1, #68 @ 0x44 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #592] @ 3d4034 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ add r4, r5, #1744 @ 0x6d0 │ │ │ │ add r4, r4, #4 │ │ │ │ mov r9, #0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 58e314 │ │ │ │ add r0, r5, #9024 @ 0x2340 │ │ │ │ @@ -394488,15 +394488,15 @@ │ │ │ │ add r0, r0, #4 │ │ │ │ bl 2542fc │ │ │ │ ldr r3, [pc, #528] @ 3d4038 │ │ │ │ str r3, [r6, #752] @ 0x2f0 │ │ │ │ str r9, [r6, #1360] @ 0x550 │ │ │ │ str r9, [r6, #1364] @ 0x554 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7581fc │ │ │ │ + bl 758244 │ │ │ │ add r8, r8, #88 @ 0x58 │ │ │ │ ldr r3, [r8, #-68] @ 0xffffffbc │ │ │ │ mov r1, r4 │ │ │ │ str r8, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #484] @ 3d403c │ │ │ │ @@ -394554,24 +394554,24 @@ │ │ │ │ ldr r1, [pc, #300] @ 3d4054 │ │ │ │ add r3, r4, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 757d0c │ │ │ │ - bl 751180 │ │ │ │ + bl 757d54 │ │ │ │ + bl 7511c8 │ │ │ │ ldr r2, [pc, #268] @ 3d4058 │ │ │ │ ldr r1, [pc, #268] @ 3d405c │ │ │ │ add r4, r4, #208 @ 0xd0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ bl 41ae38 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3d3fd0 │ │ │ │ ldrb r3, [r5, #1751] @ 0x6d7 │ │ │ │ ldrb r1, [r5, #1752] @ 0x6d8 │ │ │ │ lsl r3, r3, #8 │ │ │ │ ldrb r2, [r5, #1753] @ 0x6d9 │ │ │ │ @@ -394604,40 +394604,40 @@ │ │ │ │ ldr r0, [pc, #120] @ 3d4068 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 3d406c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #148 @ 0x94 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - ldrsbeq r5, [sl], #-140 @ 0xffffff74 @ │ │ │ │ - rsbeq r3, r3, r4, lsl #11 │ │ │ │ - strheq r0, [r2], #-0 @ │ │ │ │ - @ instruction: 0x008966b8 │ │ │ │ + rsbseq r5, sl, ip, lsr #18 │ │ │ │ ldrdeq r3, [r3], #-84 @ 0xffffffac @ │ │ │ │ - @ instruction: 0x00633590 │ │ │ │ - rsbeq r3, r3, r0, asr r5 │ │ │ │ - rsbseq r5, sl, ip, ror #14 │ │ │ │ - strdeq r7, [r1], #-148 @ 0xffffff6c @ │ │ │ │ - ldrdeq r0, [r1], #-180 @ 0xffffff4c @ │ │ │ │ - ldrheq r5, [sl], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbeq r7, r0, r0, asr #12 │ │ │ │ - strheq pc, [r4], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq r0, r2, r0, lsl #2 │ │ │ │ + @ instruction: 0x008966b8 │ │ │ │ + rsbeq r3, r3, r4, lsr #12 │ │ │ │ + rsbeq r3, r3, r0, ror #11 │ │ │ │ + rsbeq r3, r3, r0, lsr #11 │ │ │ │ + ldrheq r5, [sl], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq r7, r1, r4, asr #20 │ │ │ │ + rsbeq r0, r1, r4, lsr #24 │ │ │ │ + rsbseq r5, sl, r0, lsl #14 │ │ │ │ + @ instruction: 0x00607690 │ │ │ │ + rsbeq pc, r4, ip, lsl #18 │ │ │ │ mvneq r0, #1 │ │ │ │ addeq r7, lr, r8, lsl #31 │ │ │ │ - @ instruction: 0x0061fd90 │ │ │ │ - strdeq r3, [r3], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbeq r3, r3, ip, lsl #6 │ │ │ │ - rsbseq r5, sl, r4, ror #10 │ │ │ │ - strdeq r7, [r0], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbeq pc, r4, r8, ror r7 @ │ │ │ │ - rsbeq r0, r1, r8, ror r9 │ │ │ │ - rsbeq r4, r3, r0, lsr ip │ │ │ │ - @ instruction: 0x007a5494 │ │ │ │ - strdeq r3, [r3], #-12 @ │ │ │ │ - @ instruction: 0x00618394 │ │ │ │ + rsbeq pc, r1, r0, ror #27 │ │ │ │ + rsbeq r3, r3, r0, asr #6 │ │ │ │ + rsbeq r3, r3, ip, asr r3 │ │ │ │ + ldrheq r5, [sl], #-84 @ 0xffffffac @ │ │ │ │ + rsbeq r7, r0, ip, asr #10 │ │ │ │ + rsbeq pc, r4, r8, asr #15 │ │ │ │ + rsbeq r0, r1, r8, asr #19 │ │ │ │ + rsbeq r4, r3, r0, lsl #25 │ │ │ │ + rsbseq r5, sl, r4, ror #9 │ │ │ │ + rsbeq r3, r3, ip, asr #2 │ │ │ │ + rsbeq r8, r1, r4, ror #7 │ │ │ │ @ instruction: 0x000008b5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ add r3, r1, r1, lsl #1 │ │ │ │ add r3, r0, r3 │ │ │ │ @@ -394670,15 +394670,15 @@ │ │ │ │ ldr r1, [pc, #368] @ 3d4268 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, r6, #76 @ 0x4c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ add r3, r5, #8192 @ 0x2000 │ │ │ │ ldrb r3, [r3, #672] @ 0x2a0 │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 3d4130 │ │ │ │ bl 417588 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -394707,15 +394707,15 @@ │ │ │ │ ldr r1, [pc, #232] @ 3d4274 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ add r3, r5, #8192 @ 0x2000 │ │ │ │ ldrb r3, [r3, #672] @ 0x2a0 │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 3d41c4 │ │ │ │ bl 417588 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -394755,25 +394755,25 @@ │ │ │ │ ldr r1, [pc, #56] @ 3d4284 │ │ │ │ ldr r0, [pc, #56] @ 3d4288 │ │ │ │ ldr r2, [pc, #56] @ 3d428c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r6, #216 @ 0xd8 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - rsbseq r5, sl, ip, lsl #7 │ │ │ │ - rsbeq r7, r1, r0, lsl r6 │ │ │ │ - rsbeq r0, r1, r4, ror #15 │ │ │ │ - ldrsheq r5, [sl], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbeq r7, r1, ip, ror r5 │ │ │ │ - rsbeq r0, r1, r0, asr r7 │ │ │ │ - rsbseq r5, sl, r4, asr r2 │ │ │ │ - rsbeq r2, r3, r0, asr #29 │ │ │ │ - rsbeq r3, r3, r8, asr #32 │ │ │ │ - rsbeq r2, r3, r0, lsr #29 │ │ │ │ - rsbeq r3, r3, r4 │ │ │ │ + ldrsbeq r5, [sl], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbeq r7, r1, r0, ror #12 │ │ │ │ + rsbeq r0, r1, r4, lsr r8 │ │ │ │ + rsbseq r5, sl, r8, asr #6 │ │ │ │ + rsbeq r7, r1, ip, asr #11 │ │ │ │ + rsbeq r0, r1, r0, lsr #15 │ │ │ │ + rsbseq r5, sl, r4, lsr #5 │ │ │ │ + rsbeq r2, r3, r0, lsl pc │ │ │ │ + @ instruction: 0x00633098 │ │ │ │ + strdeq r2, [r3], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq r3, r3, r4, asr r0 │ │ │ │ andeq r0, r0, r3, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #228] @ 3d438c │ │ │ │ mov r4, r1 │ │ │ │ @@ -394783,15 +394783,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #10 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r2, #1 │ │ │ │ add r3, r4, r4, lsl r2 │ │ │ │ add r3, r5, r3 │ │ │ │ add r3, r3, #8896 @ 0x22c0 │ │ │ │ strb r2, [r3, #53] @ 0x35 │ │ │ │ mov r1, r4 │ │ │ │ add r7, r5, #8192 @ 0x2000 │ │ │ │ @@ -394830,17 +394830,17 @@ │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ strb r3, [r8, #52] @ 0x34 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 3d4070 │ │ │ │ - ldrsbeq r5, [sl], #-16 @ │ │ │ │ - rsbeq r7, r1, r4, asr r4 │ │ │ │ - rsbeq r0, r1, ip, lsr #12 │ │ │ │ + rsbseq r5, sl, r0, lsr #4 │ │ │ │ + rsbeq r7, r1, r4, lsr #9 │ │ │ │ + rsbeq r0, r1, ip, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr r2, [pc, #444] @ 3d456c │ │ │ │ ldr r3, [pc, #444] @ 3d4570 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -394873,15 +394873,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [pc, #340] @ 3d457c │ │ │ │ add r0, r0, #76 @ 0x4c │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ add r8, r4, #8832 @ 0x2280 │ │ │ │ ldr r2, [r8, #40] @ 0x28 │ │ │ │ str r9, [sp, #64] @ 0x40 │ │ │ │ ldr r4, [r8, #44] @ 0x2c │ │ │ │ str r9, [sp, #60] @ 0x3c │ │ │ │ strb fp, [sp, #64] @ 0x40 │ │ │ │ adds r2, r2, #696 @ 0x2b8 │ │ │ │ @@ -394889,15 +394889,15 @@ │ │ │ │ adc r4, r4, #0 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r9, [sp, #48] @ 0x30 │ │ │ │ add sl, r0, #424 @ 0x1a8 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ str r9, [sp, #24] │ │ │ │ strb fp, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r3, r4 │ │ │ │ @@ -394906,42 +394906,42 @@ │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {r0, r1} │ │ │ │ str sl, [sp, #32] │ │ │ │ mov r0, sl │ │ │ │ mov fp, #0 │ │ │ │ mov sl, #4 │ │ │ │ strd sl, [sp, #16] │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ str r9, [r7, #4] │ │ │ │ str r9, [sp, #60] @ 0x3c │ │ │ │ mov r9, #1 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ strb r9, [sp, #64] @ 0x40 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ ldmdb r8, {r2, r7} │ │ │ │ orr r3, r3, #4 │ │ │ │ adds r8, r2, #696 @ 0x2b8 │ │ │ │ adc r7, r7, #0 │ │ │ │ stm r6, {r0, r1} │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #24] │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r9, [sp, #72] @ 0x48 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r2, r8 │ │ │ │ stm r4, {r0, r1} │ │ │ │ mov r3, r7 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr r2, [pc, #76] @ 3d4580 │ │ │ │ ldr r3, [pc, #56] @ 3d4570 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -394952,17 +394952,17 @@ │ │ │ │ ldrb r1, [r3, #714] @ 0x2ca │ │ │ │ add sp, sp, #92 @ 0x5c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 3d4290 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addeq r6, sp, ip, ror #20 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r0, r1, r0, lsl r5 │ │ │ │ - rsbseq r5, sl, r4, rrx │ │ │ │ - rsbeq r7, r1, r4, ror #5 │ │ │ │ + rsbeq r0, r1, r0, ror #10 │ │ │ │ + ldrheq r5, [sl], #-4 @ │ │ │ │ + rsbeq r7, r1, r4, lsr r3 │ │ │ │ addeq r6, sp, r8, ror #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3896] @ 0xf38 │ │ │ │ ldr r1, [pc, #2500] @ 3d4f60 │ │ │ │ mov lr, r2 │ │ │ │ @@ -395051,15 +395051,15 @@ │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r3, #10 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r7, [r5, #44] @ 0x2c │ │ │ │ ldr r6, [r5, #48] @ 0x30 │ │ │ │ ldr r3, [r5, #32] │ │ │ │ mul r6, r7, r6 │ │ │ │ mov r8, #0 │ │ │ │ adds r6, r6, r3 │ │ │ │ ldr r3, [r5, #36] @ 0x24 │ │ │ │ @@ -395073,15 +395073,15 @@ │ │ │ │ strb sl, [sp, #108] @ 0x6c │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ add r9, r0, #424 @ 0x1a8 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r7, [sp, #16] │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ asr r7, r7, #31 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r7, [sp, #20] │ │ │ │ str r0, [sp, #8] │ │ │ │ @@ -395089,30 +395089,30 @@ │ │ │ │ strb sl, [sp, #116] @ 0x74 │ │ │ │ ldm r1, {r0, r1} │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r6 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r9 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldrb r3, [sp, #129] @ 0x81 │ │ │ │ ldrb r2, [r5, #52] @ 0x34 │ │ │ │ lsr r3, r3, #6 │ │ │ │ and r3, r3, sl │ │ │ │ cmp r3, r2 │ │ │ │ beq 3d4918 │ │ │ │ ldr fp, [sp, #32] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, fp │ │ │ │ ldr r4, [r4, #720] @ 0x2d0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #1948] @ 3d4f80 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ str r3, [sp, #32] │ │ │ │ mov r1, r3 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -395184,16 +395184,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3d4f14 │ │ │ │ ldr r0, [pc, #1684] @ 3d4f9c │ │ │ │ mov r1, ip │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #164 @ 0xa4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a4324 │ │ │ │ - bl 9db128 │ │ │ │ + b 9a436c │ │ │ │ + bl 9db170 │ │ │ │ ldr r7, [r5, #44] @ 0x2c │ │ │ │ ldr r6, [r5, #48] @ 0x30 │ │ │ │ ldr r2, [r5, #32] │ │ │ │ mul r6, r7, r6 │ │ │ │ ldr r3, [r5, #36] @ 0x24 │ │ │ │ adds r6, r6, r2 │ │ │ │ adc r3, r3, #0 │ │ │ │ @@ -395202,15 +395202,15 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ strb sl, [sp, #108] @ 0x6c │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ asr r1, r7, #31 │ │ │ │ str r1, [sp, #20] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ strb sl, [sp, #116] @ 0x74 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r7, [sp, #16] │ │ │ │ @@ -395218,15 +395218,15 @@ │ │ │ │ ldr ip, [sp, #60] @ 0x3c │ │ │ │ ldm r1, {r0, r1} │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r6 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r9 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr sl, [r5, #48] @ 0x30 │ │ │ │ ldr r2, [r5, #40] @ 0x28 │ │ │ │ add r3, sl, #1 │ │ │ │ cmp r3, r2 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ ldrbcs r3, [r5, #52] @ 0x34 │ │ │ │ strcs r8, [r5, #48] @ 0x30 │ │ │ │ @@ -395246,15 +395246,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ moveq r8, #16384 @ 0x4000 │ │ │ │ ldrd r6, [sp, #120] @ 0x78 │ │ │ │ ldr r9, [r4, #720] @ 0x2d0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 3aac40 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -395398,15 +395398,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r7 │ │ │ │ str r6, [fp] │ │ │ │ str r6, [fp, #4] │ │ │ │ str r6, [fp, #8] │ │ │ │ str r6, [fp, #12] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr ip, [sp, #64] @ 0x40 │ │ │ │ mov r3, #1 │ │ │ │ str r6, [ip, #4] │ │ │ │ str r6, [ip] │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ strb r3, [sp, #100] @ 0x64 │ │ │ │ @@ -395433,15 +395433,15 @@ │ │ │ │ adc sl, r3, #0 │ │ │ │ add r3, sp, #88 @ 0x58 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ ldm ip, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sp, #108] @ 0x6c │ │ │ │ asr r1, r8, #31 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r8, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ @@ -395450,16 +395450,16 @@ │ │ │ │ ldm r9, {r0, r1} │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r3, sl │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 718f48 │ │ │ │ - bl 9db128 │ │ │ │ + bl 718f90 │ │ │ │ + bl 9db170 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7] │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, r2 │ │ │ │ str r3, [r7, #8] │ │ │ │ ldrbcs r3, [r7, #12] │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ @@ -395484,15 +395484,15 @@ │ │ │ │ ldr r1, [pc, #524] @ 3d4fbc │ │ │ │ ldr r2, [pc, #524] @ 3d4fc0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ ldr r6, [r4, #720] @ 0x2d0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #428] @ 3d4f80 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r1, r3 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ @@ -395591,39 +395591,39 @@ │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ str r0, [sp] │ │ │ │ bl 25351c │ │ │ │ addeq r6, sp, ip, ror r8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r6, sp, ip, asr #16 │ │ │ │ strdeq r6, [sp], r4 │ │ │ │ - rsbseq r4, sl, r8, lsr #28 │ │ │ │ - rsbseq r4, sl, r4, lsl lr │ │ │ │ - @ instruction: 0x00617090 │ │ │ │ - rsbeq r0, r1, r0, lsl r2 │ │ │ │ + rsbseq r4, sl, r8, ror lr │ │ │ │ + rsbseq r4, sl, r4, ror #28 │ │ │ │ + rsbeq r7, r1, r0, ror #1 │ │ │ │ + rsbeq r0, r1, r0, ror #4 │ │ │ │ andeq r4, r0, r4, ror #18 │ │ │ │ addeq r6, sp, ip, lsl r6 │ │ │ │ - ldrsheq r4, [sl], #-184 @ 0xffffff48 @ │ │ │ │ - ldrdeq pc, [r1], #-60 @ 0xffffffc4 @ │ │ │ │ - rsbeq r2, r3, r0, lsr #20 │ │ │ │ + rsbseq r4, sl, r8, asr #24 │ │ │ │ + rsbeq pc, r1, ip, lsr #8 │ │ │ │ + rsbeq r2, r3, r0, ror sl │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ addeq r6, sp, r8, lsr r5 │ │ │ │ - rsbeq r2, r3, r4, lsl #19 │ │ │ │ - rsbeq r6, r1, r0, lsr #26 │ │ │ │ - strdeq pc, [r0], #-232 @ 0xffffff18 @ │ │ │ │ + ldrdeq r2, [r3], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq r6, r1, r0, ror sp │ │ │ │ + rsbeq pc, r0, r8, asr #30 │ │ │ │ bge ff2c7fb4 <__bss_end__@@Base+0xfe4ff31c> │ │ │ │ - rsbseq r4, sl, r4, asr #16 │ │ │ │ - rsbeq r6, r1, r4, asr #21 │ │ │ │ - @ instruction: 0x0060fc9c │ │ │ │ - rsbseq r4, sl, ip, ror #13 │ │ │ │ - rsbeq pc, r0, ip, lsr fp @ │ │ │ │ - rsbeq r6, r1, ip, asr r9 │ │ │ │ - rsbseq r4, sl, r0, ror #10 │ │ │ │ - rsbeq r2, r3, r8, asr #3 │ │ │ │ - rsbseq r4, sl, ip, lsr r5 │ │ │ │ - rsbeq r2, r3, r0, lsr #3 │ │ │ │ + @ instruction: 0x007a4894 │ │ │ │ + rsbeq r6, r1, r4, lsl fp │ │ │ │ + rsbeq pc, r0, ip, ror #25 │ │ │ │ + rsbseq r4, sl, ip, lsr r7 │ │ │ │ + rsbeq pc, r0, ip, lsl #23 │ │ │ │ + rsbeq r6, r1, ip, lsr #19 │ │ │ │ + ldrheq r4, [sl], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq r2, r3, r8, lsl r2 │ │ │ │ + rsbseq r4, sl, ip, lsl #11 │ │ │ │ + strdeq r2, [r3], #-16 @ │ │ │ │ andeq r0, r0, sl, asr #3 │ │ │ │ cmp r2, #57 @ 0x39 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ bcs 3d5004 │ │ │ │ cmp r2, #32 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ bcc 3d501c │ │ │ │ @@ -395747,21 +395747,21 @@ │ │ │ │ ldr r3, [pc, #48] @ 3d51fc │ │ │ │ cmp ip, r3 │ │ │ │ bne 3d5070 │ │ │ │ ldr r0, [r0, #744] @ 0x2e8 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ b 3d50ac │ │ │ │ - rsbseq r4, sl, ip, lsl #7 │ │ │ │ + ldrsbeq r4, [sl], #-60 @ 0xffffffc4 @ │ │ │ │ strcc pc, [r1, #-4095] @ 0xfffff001 │ │ │ │ - ldrsheq r4, [sl], #-52 @ 0xffffffcc @ │ │ │ │ - ldrdeq lr, [r1], #-184 @ 0xffffff48 @ │ │ │ │ - rsbeq r2, r3, r8, asr r2 │ │ │ │ + rsbseq r4, sl, r4, asr #8 │ │ │ │ + rsbeq lr, r1, r8, lsr #24 │ │ │ │ + rsbeq r2, r3, r8, lsr #5 │ │ │ │ @ instruction: 0xf00d0009 │ │ │ │ - @ instruction: 0x007a4295 │ │ │ │ + rsbseq r4, sl, r5, ror #5 │ │ │ │ bgt 355204 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3800] @ 0xed8 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #4028] @ 3d61d8 │ │ │ │ @@ -395896,15 +395896,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp, #200] @ 0xc8 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [r3, #4] │ │ │ │ str r4, [r3, #8] │ │ │ │ str r4, [r3, #12] │ │ │ │ mov r3, #10 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp, #220] @ 0xdc │ │ │ │ str r4, [r3, #4] │ │ │ │ str r4, [r3, #8] │ │ │ │ str r4, [r3, #12] │ │ │ │ str r0, [sp, #136] @ 0x88 │ │ │ │ ldr r0, [r5, #736] @ 0x2e0 │ │ │ │ @@ -395964,28 +395964,28 @@ │ │ │ │ adc r7, r3, #0 │ │ │ │ ldr r1, [sp, #144] @ 0x90 │ │ │ │ str r2, [sp] │ │ │ │ mov r3, #10 │ │ │ │ ldr r2, [sp, #140] @ 0x8c │ │ │ │ str r6, [sp, #116] @ 0x74 │ │ │ │ str r7, [sp, #120] @ 0x78 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov fp, #1 │ │ │ │ add r3, sp, #176 @ 0xb0 │ │ │ │ str r5, [sp, #180] @ 0xb4 │ │ │ │ str r5, [sp, #176] @ 0xb0 │ │ │ │ strb fp, [sp, #180] @ 0xb4 │ │ │ │ add r8, sp, #184 @ 0xb8 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov r4, r0 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r3, sp, #168 @ 0xa8 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ add r1, sp, #192 @ 0xc0 │ │ │ │ mov ip, r1 │ │ │ │ str r5, [sp, #24] │ │ │ │ str r9, [sp, #8] │ │ │ │ strb fp, [sp, #188] @ 0xbc │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ @@ -395993,15 +395993,15 @@ │ │ │ │ mov r3, r7 │ │ │ │ mov r6, #16 │ │ │ │ mov r7, #0 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r6, [sp, #16] │ │ │ │ add r0, r4, #424 @ 0x1a8 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldrb r3, [sl, #2340] @ 0x924 │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ mov r2, r3 │ │ │ │ ldrb r3, [sp, #251] @ 0xfb │ │ │ │ cmp r2, r3, lsr #7 │ │ │ │ bne 3d56e0 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ @@ -396094,22 +396094,22 @@ │ │ │ │ ldr r3, [pc, #2780] @ 3d6214 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [pc, #2772] @ 3d6218 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ b 3d5828 │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ ldr lr, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r3, #10 │ │ │ │ str lr, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r2, [sl, #2288] @ 0x8f0 │ │ │ │ ldr r4, [sl, #2284] @ 0x8ec │ │ │ │ mov r6, r2 │ │ │ │ mul r6, r4, r6 │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [sl, #2272] @ 0x8e0 │ │ │ │ ldr r3, [sl, #2276] @ 0x8e4 │ │ │ │ @@ -396121,30 +396121,30 @@ │ │ │ │ strb r7, [sp, #188] @ 0xbc │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov fp, r0 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm ip, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ str r4, [sp, #16] │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ asr r4, r4, #31 │ │ │ │ str r4, [sp, #20] │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #24] │ │ │ │ str r4, [sp, #8] │ │ │ │ strb r7, [sp, #196] @ 0xc4 │ │ │ │ ldm ip, {r0, r1} │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ stm r9, {r0, r1} │ │ │ │ mov r2, r6 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, fp, #424 @ 0x1a8 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr r3, [sl, #2288] @ 0x8f0 │ │ │ │ ldr r2, [sl, #2280] @ 0x8e8 │ │ │ │ add r3, r3, r7 │ │ │ │ cmp r3, r2 │ │ │ │ str r3, [sl, #2288] @ 0x8f0 │ │ │ │ ldrbcs r3, [sl, #2292] @ 0x8f4 │ │ │ │ strcs r5, [sl, #2288] @ 0x8f0 │ │ │ │ @@ -396155,15 +396155,15 @@ │ │ │ │ beq 3d59dc │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r3, #10 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r6, [sl, #2284] @ 0x8ec │ │ │ │ ldr r4, [sl, #2288] @ 0x8f0 │ │ │ │ ldr r3, [sl, #2272] @ 0x8e0 │ │ │ │ mul r4, r6, r4 │ │ │ │ mov r5, #0 │ │ │ │ adds r4, r4, r3 │ │ │ │ ldr r3, [sl, #2276] @ 0x8e4 │ │ │ │ @@ -396175,30 +396175,30 @@ │ │ │ │ strb r7, [sp, #188] @ 0xbc │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov fp, r0 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm ip, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ str r6, [sp, #16] │ │ │ │ mov r2, r4 │ │ │ │ asr r6, r6, #31 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #24] │ │ │ │ str r6, [sp, #20] │ │ │ │ str r4, [sp, #8] │ │ │ │ strb r7, [sp, #196] @ 0xc4 │ │ │ │ ldm ip, {r0, r1} │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, fp, #424 @ 0x1a8 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldrb r2, [sp, #211] @ 0xd3 │ │ │ │ ldrb r3, [sl, #2292] @ 0x8f4 │ │ │ │ cmp r3, r2, lsr #7 │ │ │ │ beq 3d574c │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #108] @ 0x6c │ │ │ │ mov fp, r8 │ │ │ │ @@ -396305,15 +396305,15 @@ │ │ │ │ str fp, [r8, #4] │ │ │ │ strb r3, [sp, #188] @ 0xbc │ │ │ │ ldm r8, {r0, r1} │ │ │ │ movcs r4, r7 │ │ │ │ stm r2, {r0, r1} │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ stm r2, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sp, #196] @ 0xc4 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ @@ -396324,15 +396324,15 @@ │ │ │ │ str r4, [sp, #16] │ │ │ │ adc r3, r0, #0 │ │ │ │ str fp, [sp, #20] │ │ │ │ ldm r1, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ subs r7, r7, r4 │ │ │ │ beq 3d5b0c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r6, r6, r4 │ │ │ │ add r3, r3, r4 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -396403,30 +396403,30 @@ │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ str r3, [r8, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ strb r4, [sp, #188] @ 0xbc │ │ │ │ ldm r8, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ ldr r1, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp, #24] │ │ │ │ strb r4, [sp, #196] @ 0xc4 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r4, #16 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #136] @ 0x88 │ │ │ │ mov r5, #0 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ b 3d5b38 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov fp, r8 │ │ │ │ ldr r4, [r3, #736] @ 0x2e0 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [sp, #184] @ 0xb8 │ │ │ │ strb r3, [sp, #192] @ 0xc0 │ │ │ │ @@ -396496,15 +396496,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r3, #10 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r5, [sl, #2284] @ 0x8ec │ │ │ │ ldr r4, [sl, #2288] @ 0x8f0 │ │ │ │ ldr r3, [sl, #2272] @ 0x8e0 │ │ │ │ mul r4, r5, r4 │ │ │ │ ldr r7, [sp, #92] @ 0x5c │ │ │ │ mov fp, #1 │ │ │ │ ldr r6, [sl, #2276] @ 0x8e4 │ │ │ │ @@ -396515,15 +396515,15 @@ │ │ │ │ strb fp, [sp, #188] @ 0xbc │ │ │ │ adc r6, r6, #0 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r5, [sp, #16] │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ asr r5, r5, #31 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r5, [sp, #20] │ │ │ │ str ip, [sp, #8] │ │ │ │ @@ -396531,15 +396531,15 @@ │ │ │ │ ldm r1, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ mov r3, r6 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldrb r2, [sp, #211] @ 0xd3 │ │ │ │ ldrb r3, [sl, #2292] @ 0x8f4 │ │ │ │ cmp r3, r2, lsr #7 │ │ │ │ beq 3d60e0 │ │ │ │ ldr r3, [pc, #1008] @ 3d622c │ │ │ │ ldr r2, [pc, #1008] @ 3d6230 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -396550,15 +396550,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r3, #10 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r5, [sl, #2308] @ 0x904 │ │ │ │ ldr r4, [sl, #2312] @ 0x908 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ mul r4, r5, r4 │ │ │ │ ldr r3, [r2, #-8] │ │ │ │ mov fp, #0 │ │ │ │ mov r7, #1 │ │ │ │ @@ -396570,15 +396570,15 @@ │ │ │ │ strb r7, [sp, #188] @ 0xbc │ │ │ │ adc r6, r6, #0 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r5, [sp, #16] │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ asr r5, r5, #31 │ │ │ │ str fp, [sp, #24] │ │ │ │ str r5, [sp, #20] │ │ │ │ str ip, [sp, #8] │ │ │ │ @@ -396586,27 +396586,27 @@ │ │ │ │ ldm r1, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ mov r3, r6 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldrb r2, [sp, #211] @ 0xd3 │ │ │ │ ldrb r3, [sl, #2316] @ 0x90c │ │ │ │ cmp r3, r2, lsr #7 │ │ │ │ bne 3d58e0 │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r3, #10 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r3, [sl, #2312] @ 0x908 │ │ │ │ ldr r6, [sl, #2308] @ 0x904 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mul r3, r6, r3 │ │ │ │ ldmdb r1, {r2, r4} │ │ │ │ str fp, [sp, #184] @ 0xb8 │ │ │ │ @@ -396616,15 +396616,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ adc r4, r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ mov r1, #1 │ │ │ │ strb r1, [sp, #196] @ 0xc4 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r6, [sp, #16] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ asr r6, r6, #31 │ │ │ │ str fp, [sp, #24] │ │ │ │ @@ -396632,15 +396632,15 @@ │ │ │ │ str r0, [sp, #8] │ │ │ │ ldm r1, {r0, r1} │ │ │ │ mov r3, r4 │ │ │ │ stm r9, {r0, r1} │ │ │ │ mov r2, r7 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r5, #424 @ 0x1a8 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldrb r3, [sp, #209] @ 0xd1 │ │ │ │ tst r3, #64 @ 0x40 │ │ │ │ beq 3d6524 │ │ │ │ ldr r3, [sl, #2312] @ 0x908 │ │ │ │ ldr r2, [sl, #2304] @ 0x900 │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, r2 │ │ │ │ @@ -396667,15 +396667,15 @@ │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ strb r6, [sp, #188] @ 0xbc │ │ │ │ ldm fp, {r0, r1} │ │ │ │ orr r3, r3, #64 @ 0x40 │ │ │ │ stm r2, {r0, r1} │ │ │ │ strb r3, [sp, #221] @ 0xdd │ │ │ │ stm r7, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r6, [sp, #24] │ │ │ │ strb r6, [sp, #196] @ 0xc4 │ │ │ │ ldr ip, [sp, #156] @ 0x9c │ │ │ │ ldm r7, {r0, r1} │ │ │ │ mov r6, #16 │ │ │ │ @@ -396683,16 +396683,16 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #136] @ 0x88 │ │ │ │ mov r7, #0 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 718f48 │ │ │ │ - bl 9db128 │ │ │ │ + bl 718f90 │ │ │ │ + bl 9db170 │ │ │ │ orrs r4, r5, r4 │ │ │ │ bne 3d58f8 │ │ │ │ b 3d590c │ │ │ │ ldrb r3, [r0, #1] │ │ │ │ tst r3, #127 @ 0x7f │ │ │ │ bne 3d5cac │ │ │ │ mov r2, #1 │ │ │ │ @@ -396707,22 +396707,22 @@ │ │ │ │ ldrb r3, [sp, #229] @ 0xe5 │ │ │ │ mov r0, r4 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r3, [sp, #229] @ 0xe5 │ │ │ │ bl 3adb98 │ │ │ │ strh r0, [sp, #230] @ 0xe6 │ │ │ │ b 3d5c98 │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r3, #10 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r2, [sl, #2288] @ 0x8f0 │ │ │ │ ldr r6, [sl, #2284] @ 0x8ec │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ mul r2, r6, r2 │ │ │ │ ldr r3, [sl, #2272] @ 0x8e0 │ │ │ │ ldr r7, [sp, #92] @ 0x5c │ │ │ │ ldr r5, [sl, #2276] @ 0x8e4 │ │ │ │ @@ -396733,15 +396733,15 @@ │ │ │ │ strb fp, [sp, #188] @ 0xbc │ │ │ │ adc r5, r5, #0 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r6, [sp, #16] │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ asr r6, r6, #31 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r6, [sp, #20] │ │ │ │ str ip, [sp, #8] │ │ │ │ @@ -396749,15 +396749,15 @@ │ │ │ │ ldm r1, {r0, r1} │ │ │ │ mov r3, r5 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ mov r2, r4 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldrb r3, [sp, #209] @ 0xd1 │ │ │ │ tst r3, #64 @ 0x40 │ │ │ │ beq 3d5e34 │ │ │ │ ldr r3, [sl, #2288] @ 0x8f0 │ │ │ │ ldr r2, [sl, #2280] @ 0x8e8 │ │ │ │ add r3, r3, fp │ │ │ │ cmp r3, r2 │ │ │ │ @@ -396775,44 +396775,44 @@ │ │ │ │ b 3d52cc │ │ │ │ addeq r5, sp, r0, lsl #24 │ │ │ │ andeq r4, r0, r0 │ │ │ │ bge ff2c91f0 <__bss_end__@@Base+0xfe500558> │ │ │ │ bge ff2c91ec <__bss_end__@@Base+0xfe500554> │ │ │ │ andeq sl, r0, r8, lsl #17 │ │ │ │ bge ff2c91f8 <__bss_end__@@Base+0xfe500560> │ │ │ │ - rsbseq r4, sl, r8, lsl #1 │ │ │ │ - strdeq r6, [r1], #-44 @ 0xffffffd4 @ │ │ │ │ - ldrdeq pc, [r0], #-68 @ 0xffffffbc @ │ │ │ │ - ldrsheq r3, [sl], #-252 @ 0xffffff04 @ │ │ │ │ - rsbseq r3, sl, r8, ror #31 │ │ │ │ - rsbeq r6, r1, r4, ror #4 │ │ │ │ - rsbeq pc, r0, r0, lsr r4 @ │ │ │ │ + ldrsbeq r4, [sl], #-8 @ │ │ │ │ + rsbeq r6, r1, ip, asr #6 │ │ │ │ + rsbeq pc, r0, r4, lsr #10 │ │ │ │ + rsbseq r4, sl, ip, asr #32 │ │ │ │ + rsbseq r4, sl, r8, lsr r0 │ │ │ │ + strheq r6, [r1], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq pc, r0, r0, lsl #9 │ │ │ │ ldrdeq r5, [sp], r0 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - ldrdeq r5, [r1], #-252 @ 0xffffff04 @ │ │ │ │ - rsbeq pc, r0, ip, lsr #3 │ │ │ │ + rsbeq r6, r1, ip, lsr #32 │ │ │ │ + strdeq pc, [r0], #-28 @ 0xffffffe4 @ │ │ │ │ stc2 0, cr7, [r0], {-0} │ │ │ │ - rsbseq r3, sl, ip, lsl r7 │ │ │ │ - @ instruction: 0x00615998 │ │ │ │ - rsbeq lr, r0, r0, ror fp │ │ │ │ - rsbseq r3, sl, r4, asr #12 │ │ │ │ - rsbeq r5, r1, r4, asr #17 │ │ │ │ - @ instruction: 0x0060ea9c │ │ │ │ + rsbseq r3, sl, ip, ror #14 │ │ │ │ + rsbeq r5, r1, r8, ror #19 │ │ │ │ + rsbeq lr, r0, r0, asr #23 │ │ │ │ + @ instruction: 0x007a3694 │ │ │ │ + rsbeq r5, r1, r4, lsl r9 │ │ │ │ + rsbeq lr, r0, ip, ror #21 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - rsbseq r3, sl, r0 │ │ │ │ - rsbeq r0, r3, r4, ror #24 │ │ │ │ + rsbseq r3, sl, r0, asr r0 │ │ │ │ + strheq r0, [r3], #-196 @ 0xffffff3c @ │ │ │ │ andeq r0, r0, r3, lsr r2 │ │ │ │ - ldrsbeq r2, [sl], #-252 @ 0xffffff04 @ │ │ │ │ - rsbeq r0, r3, r0, asr #24 │ │ │ │ + rsbseq r3, sl, ip, lsr #32 │ │ │ │ + @ instruction: 0x00630c90 │ │ │ │ @ instruction: 0x000007b4 │ │ │ │ - rsbeq r0, r3, r0, asr #23 │ │ │ │ - strdeq r0, [r3], #-208 @ 0xffffff30 @ │ │ │ │ - rsbseq r2, sl, r0, lsr pc │ │ │ │ - @ instruction: 0x00630b9c │ │ │ │ - strdeq r0, [r3], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq r0, r3, r0, lsl ip │ │ │ │ + rsbeq r0, r3, r0, asr #28 │ │ │ │ + rsbseq r2, sl, r0, lsl #31 │ │ │ │ + rsbeq r0, r3, ip, ror #23 │ │ │ │ + rsbeq r0, r3, r0, asr #28 │ │ │ │ add r3, sp, #236 @ 0xec │ │ │ │ add r2, sp, #200 @ 0xc8 │ │ │ │ mov r0, r6 │ │ │ │ add r1, sp, #192 @ 0xc0 │ │ │ │ str r3, [sp, #156] @ 0x9c │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ bl 3ac3fc │ │ │ │ @@ -397053,15 +397053,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #76 @ 0x4c │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ add r4, r9, #8832 @ 0x2280 │ │ │ │ ldr r6, [r4, #40] @ 0x28 │ │ │ │ mov sl, #0 │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ add r9, sp, #148 @ 0x94 │ │ │ │ mov fp, #1 │ │ │ │ adds r6, r6, #696 @ 0x2b8 │ │ │ │ @@ -397075,15 +397075,15 @@ │ │ │ │ add r4, r4, #48 @ 0x30 │ │ │ │ str sl, [sp, #128] @ 0x80 │ │ │ │ str r3, [sp, #32] │ │ │ │ add r7, r0, #424 @ 0x1a8 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ str sl, [sp, #24] │ │ │ │ strb fp, [sp, #160] @ 0xa0 │ │ │ │ ldm r1, {r0, r1} │ │ │ │ @@ -397094,42 +397094,42 @@ │ │ │ │ mov r2, r6 │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ mov r0, r7 │ │ │ │ mov r6, #4 │ │ │ │ mov r7, #0 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str sl, [r9, #4] │ │ │ │ bic r3, r3, r5 │ │ │ │ str sl, [sp, #148] @ 0x94 │ │ │ │ strb fp, [sp, #152] @ 0x98 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ str r3, [sp, #128] @ 0x80 │ │ │ │ ldmdb r4, {r3, r5} │ │ │ │ stm r8, {r0, r1} │ │ │ │ ldr r8, [sp, #32] │ │ │ │ adds r4, r3, #696 @ 0x2b8 │ │ │ │ adc r5, r5, #0 │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ strd r6, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ str fp, [sp, #24] │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ strb fp, [sp, #160] @ 0xa0 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ b 3d65bc │ │ │ │ ldr r3, [pc, #2912] @ 3d72c8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3d65bc │ │ │ │ ldr r2, [pc, #2896] @ 3d72cc │ │ │ │ @@ -397143,15 +397143,15 @@ │ │ │ │ bne 3d7ea4 │ │ │ │ ldr r1, [pc, #2864] @ 3d72d0 │ │ │ │ ldr r0, [pc, #2864] @ 3d72d4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #180 @ 0xb4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a4324 │ │ │ │ + b 9a436c │ │ │ │ add r3, r0, #8192 @ 0x2000 │ │ │ │ ldr r3, [r3, #832] @ 0x340 │ │ │ │ add r4, r0, #1744 @ 0x6d0 │ │ │ │ str r3, [r0, #1748] @ 0x6d4 │ │ │ │ strh r5, [r4, #8] │ │ │ │ ldr r0, [r0, #1744] @ 0x6d0 │ │ │ │ bl 58eb28 │ │ │ │ @@ -397242,15 +397242,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #76 @ 0x4c │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r9 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ add r3, r9, #8832 @ 0x2280 │ │ │ │ mov r8, #0 │ │ │ │ add r2, sp, #148 @ 0x94 │ │ │ │ ldr r4, [r3, #40] @ 0x28 │ │ │ │ mov sl, #1 │ │ │ │ str r8, [sp, #152] @ 0x98 │ │ │ │ ldr r7, [r3, #44] @ 0x2c │ │ │ │ @@ -397260,15 +397260,15 @@ │ │ │ │ add r5, sp, #156 @ 0x9c │ │ │ │ adc r7, r7, #0 │ │ │ │ mov r6, r0 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ add r2, sp, #140 @ 0x8c │ │ │ │ stm r2, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ add r3, r9, #9024 @ 0x2340 │ │ │ │ add r3, r3, #12 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r8, [sp, #24] │ │ │ │ strb sl, [sp, #160] @ 0xa0 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ @@ -397276,15 +397276,15 @@ │ │ │ │ mov r4, #512 @ 0x200 │ │ │ │ mov r5, #0 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r3, r7 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r4, [sp, #16] │ │ │ │ add r0, r6, #424 @ 0x1a8 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ b 3d65bc │ │ │ │ ldr r2, [pc, #2344] @ 3d72fc │ │ │ │ ldr r3, [pc, #2260] @ 3d72ac │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #172] @ 0xac │ │ │ │ @@ -397305,15 +397305,15 @@ │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ str r0, [sp] │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r9 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ add r7, r9, #8832 @ 0x2280 │ │ │ │ mov r4, #0 │ │ │ │ mov r3, #1 │ │ │ │ add sl, sp, #148 @ 0x94 │ │ │ │ add r7, r7, #48 @ 0x30 │ │ │ │ str r4, [sp, #152] @ 0x98 │ │ │ │ str r4, [sp, #148] @ 0x94 │ │ │ │ @@ -397324,15 +397324,15 @@ │ │ │ │ str r4, [sp, #128] @ 0x80 │ │ │ │ strd r2, [sp, #40] @ 0x28 │ │ │ │ add r5, r0, #424 @ 0x1a8 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ mov r3, #1 │ │ │ │ str r4, [sp, #24] │ │ │ │ strb r3, [sp, #160] @ 0xa0 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ @@ -397341,15 +397341,15 @@ │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r4, #4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r5 │ │ │ │ mov r5, #0 │ │ │ │ str ip, [sp, #56] @ 0x38 │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr r3, [pc, #2104] @ 3d730c │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ cmp r2, r3 │ │ │ │ bne 3d725c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r4, [r3, #744] @ 0x2e8 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -397364,15 +397364,15 @@ │ │ │ │ ldm sl, {r0, r1} │ │ │ │ adc r3, r3, #0 │ │ │ │ strb r4, [sp, #128] @ 0x80 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #24] │ │ │ │ strb r5, [sp, #160] @ 0xa0 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr ip, [sp, #56] @ 0x38 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ @@ -397380,15 +397380,15 @@ │ │ │ │ str r4, [sp, #68] @ 0x44 │ │ │ │ mov r4, #1 │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r4, [sp, #16] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r3, #1 │ │ │ │ str r2, [sp, #148] @ 0x94 │ │ │ │ str r2, [sl, #4] │ │ │ │ strb r3, [sp, #152] @ 0x98 │ │ │ │ ldrb r3, [sp, #128] @ 0x80 │ │ │ │ @@ -397399,30 +397399,30 @@ │ │ │ │ ldr r3, [r7, #-4] │ │ │ │ ldm sl, {r0, r1} │ │ │ │ adc r3, r3, #0 │ │ │ │ str r2, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ ldr lr, [sp, #40] @ 0x28 │ │ │ │ mov r3, #1 │ │ │ │ str lr, [sp, #8] │ │ │ │ ldr ip, [sp, #56] @ 0x38 │ │ │ │ strb r3, [sp, #160] @ 0xa0 │ │ │ │ str r1, [sp, #24] │ │ │ │ strd r4, [sp, #16] │ │ │ │ ldm fp, {r0, r1} │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldrb r3, [sp, #128] @ 0x80 │ │ │ │ mov r0, r9 │ │ │ │ strb r3, [r1, #700] @ 0x2bc │ │ │ │ bl 3d2c10 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3d65bc │ │ │ │ @@ -397430,30 +397430,30 @@ │ │ │ │ ldr r4, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp] │ │ │ │ str r4, [sp, #128] @ 0x80 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r3, [r7, #-8] │ │ │ │ mov r5, #1 │ │ │ │ adds r2, r3, #12 │ │ │ │ ldr r3, [r7, #-4] │ │ │ │ str r4, [sp, #148] @ 0x94 │ │ │ │ str r4, [sl, #4] │ │ │ │ strb r5, [sp, #152] @ 0x98 │ │ │ │ adc r3, r3, #0 │ │ │ │ str r2, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ str r4, [sp, #24] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr lr, [sp, #40] @ 0x28 │ │ │ │ strb r5, [sp, #160] @ 0xa0 │ │ │ │ str r4, [sp, #68] @ 0x44 │ │ │ │ mov r5, #0 │ │ │ │ mov r4, #4 │ │ │ │ @@ -397462,15 +397462,15 @@ │ │ │ │ strd r4, [sp, #16] │ │ │ │ ldr lr, [sp, #76] @ 0x4c │ │ │ │ ldm fp, {r0, r1} │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, lr, #424 @ 0x1a8 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldrb r3, [sp, #128] @ 0x80 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ and r3, r3, #60 @ 0x3c │ │ │ │ subs r3, r3, #8 │ │ │ │ movne r3, #1 │ │ │ │ strb r3, [r1, #697] @ 0x2b9 │ │ │ │ mov r0, r9 │ │ │ │ @@ -397479,15 +397479,15 @@ │ │ │ │ bl 3d3538 │ │ │ │ ldr lr, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r9 │ │ │ │ str lr, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ str r3, [sp, #128] @ 0x80 │ │ │ │ str r3, [sl, #4] │ │ │ │ ldr r3, [r7, #-8] │ │ │ │ mov ip, #1 │ │ │ │ adds r2, r3, #120 @ 0x78 │ │ │ │ @@ -397496,15 +397496,15 @@ │ │ │ │ adc r3, r3, #0 │ │ │ │ str r2, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ ldr ip, [sp, #68] @ 0x44 │ │ │ │ ldr lr, [sp, #40] @ 0x28 │ │ │ │ mov r3, #1 │ │ │ │ strd r4, [sp, #16] │ │ │ │ str ip, [sp, #24] │ │ │ │ str lr, [sp, #8] │ │ │ │ ldr ip, [sp, #56] @ 0x38 │ │ │ │ @@ -397512,25 +397512,25 @@ │ │ │ │ strb r3, [sp, #160] @ 0xa0 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r5, #424 @ 0x1a8 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr lr, [sp, #32] │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr ip, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r9 │ │ │ │ str r3, [lr, #1356] @ 0x54c │ │ │ │ mov r3, #10 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r5, [sp, #68] @ 0x44 │ │ │ │ mov r3, #1 │ │ │ │ str r5, [sp, #148] @ 0x94 │ │ │ │ str r5, [sl, #4] │ │ │ │ strb r3, [sp, #152] @ 0x98 │ │ │ │ ldr r3, [r7, #-8] │ │ │ │ adds r2, r3, #136 @ 0x88 │ │ │ │ @@ -397538,15 +397538,15 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ adc r3, r3, #0 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r4, r0 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ add r1, r9, #9024 @ 0x2340 │ │ │ │ str r1, [sp, #116] @ 0x74 │ │ │ │ mov r3, #1 │ │ │ │ add r1, r1, #12 │ │ │ │ str r5, [sp, #24] │ │ │ │ ldr ip, [sp, #56] @ 0x38 │ │ │ │ strb r3, [sp, #160] @ 0xa0 │ │ │ │ @@ -397557,15 +397557,15 @@ │ │ │ │ mov r5, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r4, #424 @ 0x1a8 │ │ │ │ mov r4, #512 @ 0x200 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ strd r4, [sp, #16] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ mov r0, r9 │ │ │ │ bl 3d38d4 │ │ │ │ ldr r5, [sp, #68] @ 0x44 │ │ │ │ ldr r4, [r7, #-8] │ │ │ │ mov r3, #1 │ │ │ │ str r5, [sp, #148] @ 0x94 │ │ │ │ str r5, [sl, #4] │ │ │ │ @@ -397574,15 +397574,15 @@ │ │ │ │ ldm sl, {r0, r1} │ │ │ │ adds r4, r4, #56 @ 0x38 │ │ │ │ adc r3, r3, #0 │ │ │ │ str r5, [sp, #128] @ 0x80 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ str r5, [sp, #24] │ │ │ │ mov r2, r4 │ │ │ │ ldr lr, [sp, #40] @ 0x28 │ │ │ │ mov r3, #1 │ │ │ │ mov r4, #4 │ │ │ │ mov r5, #0 │ │ │ │ strb r3, [sp, #160] @ 0xa0 │ │ │ │ @@ -397590,15 +397590,15 @@ │ │ │ │ str lr, [sp, #8] │ │ │ │ ldr ip, [sp, #56] @ 0x38 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr r1, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [pc, #1104] @ 3d7310 │ │ │ │ str r1, [r2, #704] @ 0x2c0 │ │ │ │ sub r2, r1, #60 @ 0x3c │ │ │ │ cmp r2, r3 │ │ │ │ bls 3d7374 │ │ │ │ @@ -397637,15 +397637,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #76 @ 0x4c │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r9 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ add r3, r9, #8832 @ 0x2280 │ │ │ │ mov r6, #0 │ │ │ │ add r2, sp, #148 @ 0x94 │ │ │ │ ldr r4, [r3, #40] @ 0x28 │ │ │ │ mov sl, #1 │ │ │ │ str r6, [sp, #152] @ 0x98 │ │ │ │ ldr r8, [r3, #44] @ 0x2c │ │ │ │ @@ -397656,30 +397656,30 @@ │ │ │ │ adc r8, r8, #0 │ │ │ │ str r6, [sp, #128] @ 0x80 │ │ │ │ mov r7, r0 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ add r2, sp, #140 @ 0x8c │ │ │ │ stm r2, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ str r6, [sp, #24] │ │ │ │ strb sl, [sp, #160] @ 0xa0 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add ip, sp, #164 @ 0xa4 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r4, #4 │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ mov r5, #0 │ │ │ │ mov r3, r8 │ │ │ │ add r0, r7, #424 @ 0x1a8 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r3, [r2, #1356] @ 0x54c │ │ │ │ b 3d65bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r3, [r3, #744] @ 0x2e8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -397724,15 +397724,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #76 @ 0x4c │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #636] @ 3d7338 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r3, [r1, #744] @ 0x2e8 │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ beq 3d65bc │ │ │ │ ldrb r3, [r1, #696] @ 0x2b8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -397754,27 +397754,27 @@ │ │ │ │ str r7, [sl, #4] │ │ │ │ ldrd r2, [r5, #-8] │ │ │ │ strb r6, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ strd r2, [sp, #40] @ 0x28 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ mov r0, #80 @ 0x50 │ │ │ │ mov r1, #0 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #24] │ │ │ │ strd r0, [sp, #16] │ │ │ │ strb r6, [sp, #160] @ 0xa0 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r4, r4, #1 │ │ │ │ ldrb r3, [r3, #696] @ 0x2b8 │ │ │ │ add r5, r5, #144 @ 0x90 │ │ │ │ cmp r4, r3 │ │ │ │ blt 3d711c │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ @@ -397798,27 +397798,27 @@ │ │ │ │ str r7, [sl, #4] │ │ │ │ ldrd r2, [r4, #-8] │ │ │ │ strb r6, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ strd r2, [sp, #40] @ 0x28 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ mov r0, #80 @ 0x50 │ │ │ │ mov r1, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #24] │ │ │ │ strd r0, [sp, #16] │ │ │ │ strb r6, [sp, #160] @ 0xa0 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r5, r5, #1 │ │ │ │ ldrb r3, [r3, #700] @ 0x2bc │ │ │ │ add r4, r4, #168 @ 0xa8 │ │ │ │ cmp r5, r3 │ │ │ │ blt 3d71cc │ │ │ │ b 3d65bc │ │ │ │ @@ -397849,75 +397849,75 @@ │ │ │ │ add sp, sp, #180 @ 0xb4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 2555c8 <__printf_chk@plt> │ │ │ │ addeq r4, sp, ip, lsl #17 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r4, sp, ip, ror r8 │ │ │ │ addeq r4, sp, r8, asr r8 │ │ │ │ - rsbseq r2, sl, r4, lsl #28 │ │ │ │ rsbseq r2, sl, r4, asr lr │ │ │ │ - ldrdeq r5, [r1], #-8 @ │ │ │ │ - rsbeq lr, r0, ip, lsr #5 │ │ │ │ + rsbseq r2, sl, r4, lsr #29 │ │ │ │ + rsbeq r5, r1, r8, lsr #2 │ │ │ │ + strdeq lr, [r0], #-44 @ 0xffffffd4 @ │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ addeq r4, sp, r0, lsr #13 │ │ │ │ - rsbeq sp, r1, r8, asr #9 │ │ │ │ - rsbeq r0, r3, r4, lsr #25 │ │ │ │ + rsbeq sp, r1, r8, lsl r5 │ │ │ │ + strdeq r0, [r3], #-196 @ 0xffffff3c @ │ │ │ │ addeq r4, sp, r4, asr #12 │ │ │ │ bgt 357308 │ │ │ │ bgt 3572e4 │ │ │ │ strcc r0, [r2, #-0] │ │ │ │ - rsbseq r2, sl, lr, lsl #24 │ │ │ │ + rsbseq r2, sl, lr, asr ip │ │ │ │ addeq r4, sp, r0, lsr r5 │ │ │ │ - rsbseq r2, sl, r0, ror #22 │ │ │ │ - rsbeq r4, r1, r4, ror #27 │ │ │ │ - strheq sp, [r0], #-252 @ 0xffffff04 @ │ │ │ │ + ldrheq r2, [sl], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq r4, r1, r4, lsr lr │ │ │ │ + rsbeq lr, r0, ip │ │ │ │ addeq r4, sp, r8, asr #8 │ │ │ │ - rsbseq r2, sl, ip, ror sl │ │ │ │ - strdeq r4, [r1], #-204 @ 0xffffff34 @ │ │ │ │ - ldrdeq sp, [r0], #-228 @ 0xffffff1c @ │ │ │ │ + rsbseq r2, sl, ip, asr #21 │ │ │ │ + rsbeq r4, r1, ip, asr #26 │ │ │ │ + rsbeq sp, r0, r4, lsr #30 │ │ │ │ blt ff396e98 <__bss_end__@@Base+0xfe5ce200> │ │ │ │ andeq r2, r0, ip, ror #5 │ │ │ │ addeq r3, sp, r4, lsr pc │ │ │ │ - @ instruction: 0x00630490 │ │ │ │ + rsbeq r0, r3, r0, ror #9 │ │ │ │ addeq r3, sp, r4, lsl #30 │ │ │ │ - rsbseq r2, sl, r4, lsr r5 │ │ │ │ - strheq r4, [r1], #-120 @ 0xffffff88 @ │ │ │ │ - @ instruction: 0x0060d990 │ │ │ │ + rsbseq r2, sl, r4, lsl #11 │ │ │ │ + rsbeq r4, r1, r8, lsl #16 │ │ │ │ + rsbeq sp, r0, r0, ror #19 │ │ │ │ @ instruction: 0xf00d0001 │ │ │ │ - ldrsbeq r2, [sl], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbeq r4, r1, r8, asr r6 │ │ │ │ - rsbeq sp, r0, ip, lsr #16 │ │ │ │ + rsbseq r2, sl, r8, lsr #8 │ │ │ │ + rsbeq r4, r1, r8, lsr #13 │ │ │ │ + rsbeq sp, r0, ip, ror r8 │ │ │ │ @ instruction: 0x008d3bb8 │ │ │ │ - ldrdeq ip, [r1], #-156 @ 0xffffff64 @ │ │ │ │ - rsbeq r0, r3, r4, asr #1 │ │ │ │ - rsbeq pc, r2, r8, lsr r2 @ │ │ │ │ - strdeq pc, [r2], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq ip, r1, ip, lsr #20 │ │ │ │ + rsbeq r0, r3, r4, lsl r1 │ │ │ │ + rsbeq pc, r2, r8, lsl #5 │ │ │ │ + rsbeq pc, r2, r8, asr #10 │ │ │ │ @ instruction: 0x000005b4 │ │ │ │ - rsbseq r1, sl, ip, lsr #11 │ │ │ │ - rsbeq pc, r2, r4, lsl r2 @ │ │ │ │ - rsbeq pc, r2, r4, lsr r5 @ │ │ │ │ + ldrsheq r1, [sl], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq pc, r2, r4, ror #4 │ │ │ │ + rsbeq pc, r2, r4, lsl #11 │ │ │ │ andeq r0, r0, r3, lsl #12 │ │ │ │ - rsbseq r1, sl, r8, lsl #11 │ │ │ │ - strdeq pc, [r2], #-16 @ │ │ │ │ - ldrdeq pc, [r2], #-76 @ 0xffffffb4 @ │ │ │ │ + ldrsbeq r1, [sl], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq pc, r2, r0, asr #4 │ │ │ │ + rsbeq pc, r2, ip, lsr #10 │ │ │ │ andeq r0, r0, sp, asr #11 │ │ │ │ ldr r5, [sp, #68] @ 0x44 │ │ │ │ ldr r4, [r7, #-8] │ │ │ │ mov r3, #1 │ │ │ │ str r5, [sp, #148] @ 0x94 │ │ │ │ ldr r6, [r7, #-4] │ │ │ │ str r5, [sl, #4] │ │ │ │ strb r3, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ adds r4, r4, #60 @ 0x3c │ │ │ │ adc r6, r6, #0 │ │ │ │ strh r5, [sp, #128] @ 0x80 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r3, #1 │ │ │ │ str r5, [sp, #24] │ │ │ │ strb r3, [sp, #160] @ 0xa0 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr ip, [sp, #56] @ 0x38 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ @@ -397926,15 +397926,15 @@ │ │ │ │ mov r4, #2 │ │ │ │ mov r6, r5 │ │ │ │ mov r5, #0 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r4, [sp, #16] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ mov r3, #1 │ │ │ │ str r6, [sp, #148] @ 0x94 │ │ │ │ str r6, [sl, #4] │ │ │ │ strb r3, [sp, #152] @ 0x98 │ │ │ │ ldrh r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ cmp r3, #1 │ │ │ │ @@ -397946,15 +397946,15 @@ │ │ │ │ mov r5, r6 │ │ │ │ strb r6, [sp, #128] @ 0x80 │ │ │ │ ldr r6, [r7, #-4] │ │ │ │ adds r4, r4, #82 @ 0x52 │ │ │ │ adc r6, r6, #0 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ str r5, [sp, #24] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, #1 │ │ │ │ mov r4, #1 │ │ │ │ mov r5, #0 │ │ │ │ ldr ip, [sp, #56] @ 0x38 │ │ │ │ @@ -397962,15 +397962,15 @@ │ │ │ │ strd r4, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldm fp, {r0, r1} │ │ │ │ mov r3, r6 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldrb r1, [sp, #128] @ 0x80 │ │ │ │ mov r0, r9 │ │ │ │ strb r1, [r2, #714] @ 0x2ca │ │ │ │ bl 3d31e8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3d7ea8 │ │ │ │ @@ -397983,15 +397983,15 @@ │ │ │ │ strb r3, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ adds r4, r4, #80 @ 0x50 │ │ │ │ adc r6, r6, #0 │ │ │ │ strb r5, [sp, #128] @ 0x80 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ mov r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [sp, #16] │ │ │ │ mov r3, #1 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ strb r3, [sp, #160] @ 0xa0 │ │ │ │ str r5, [sp, #24] │ │ │ │ @@ -397999,15 +397999,15 @@ │ │ │ │ ldr ip, [sp, #56] @ 0x38 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r3, r6 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ mov r3, #1 │ │ │ │ str r5, [sp, #148] @ 0x94 │ │ │ │ str r5, [sl, #4] │ │ │ │ strb r3, [sp, #152] @ 0x98 │ │ │ │ ldrb r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ subs r3, r3, #0 │ │ │ │ @@ -398018,15 +398018,15 @@ │ │ │ │ adds r4, r4, #40 @ 0x28 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ adc r6, r6, #0 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ strd r2, [sp, #128] @ 0x80 │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r3, #1 │ │ │ │ str r5, [sp, #24] │ │ │ │ strb r3, [sp, #160] @ 0xa0 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr ip, [sp, #56] @ 0x38 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ @@ -398035,15 +398035,15 @@ │ │ │ │ mov r6, r5 │ │ │ │ mov r4, #8 │ │ │ │ mov r5, #0 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r4, [sp, #16] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r6, [r3, #708] @ 0x2c4 │ │ │ │ ldrb r3, [r3, #696] @ 0x2b8 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ @@ -398069,29 +398069,29 @@ │ │ │ │ str r7, [sl, #4] │ │ │ │ strb r5, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ strb r3, [sp, #128] @ 0x80 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #24] │ │ │ │ strb r5, [sp, #160] @ 0xa0 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ stm r8, {r0, r1} │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldrb r1, [sp, #128] @ 0x80 │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ strb r1, [r3, #-16] │ │ │ │ bl 3d31e8 │ │ │ │ cmp r0, r7 │ │ │ │ beq 3d7eec │ │ │ │ @@ -398100,15 +398100,15 @@ │ │ │ │ strb r5, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #128] @ 0x80 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr r6, [sp, #76] @ 0x4c │ │ │ │ mov r2, #8 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ str r7, [sp, #24] │ │ │ │ str r4, [sp, #8] │ │ │ │ @@ -398116,40 +398116,40 @@ │ │ │ │ strb r5, [sp, #160] @ 0xa0 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ subs r2, r6, #56 @ 0x38 │ │ │ │ stm r8, {r0, r1} │ │ │ │ sbc r3, r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ str r7, [sl] │ │ │ │ str r7, [sl, #4] │ │ │ │ strb r5, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ mov ip, #0 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ ldrd r0, [sp, #128] @ 0x80 │ │ │ │ str ip, [sp, #128] @ 0x80 │ │ │ │ strd r0, [sp, #40] @ 0x28 │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ mov r0, #4 │ │ │ │ mov r1, #0 │ │ │ │ str r7, [sp, #24] │ │ │ │ strd r0, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ strb r5, [sp, #160] @ 0xa0 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ subs r2, r6, #16 │ │ │ │ stm r8, {r0, r1} │ │ │ │ sbc r3, r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr ip, [sp, #72] @ 0x48 │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ strd r0, [ip, #-64] @ 0xffffffc0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ cmp r3, #4096 @ 0x1000 │ │ │ │ @@ -398166,15 +398166,15 @@ │ │ │ │ add r3, r2, r3 │ │ │ │ str r7, [sl, #4] │ │ │ │ str r3, [r1, #708] @ 0x2c4 │ │ │ │ strb r5, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ mov r2, #8 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ subs r2, r6, #40 @ 0x28 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r7, [sp, #24] │ │ │ │ @@ -398182,26 +398182,26 @@ │ │ │ │ strb r5, [sp, #160] @ 0xa0 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ stm r8, {r0, r1} │ │ │ │ str r6, [sp, #76] @ 0x4c │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ mov r1, #0 │ │ │ │ str r7, [sl] │ │ │ │ str r7, [sl, #4] │ │ │ │ ldr r4, [sp, #128] @ 0x80 │ │ │ │ strb r5, [sp, #152] @ 0x98 │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ ldr r6, [sp, #132] @ 0x84 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ mov r2, #4 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ @@ -398209,15 +398209,15 @@ │ │ │ │ sbc r3, r1, #0 │ │ │ │ str r7, [sp, #24] │ │ │ │ strb r5, [sp, #160] @ 0xa0 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ cmp r3, #4096 @ 0x1000 │ │ │ │ movcs r3, #4096 @ 0x1000 │ │ │ │ mov lr, #16 │ │ │ │ str r3, [r2, #-32] @ 0xffffffe0 │ │ │ │ lsls r3, r3, #4 │ │ │ │ @@ -398239,29 +398239,29 @@ │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r7, [sl] │ │ │ │ str r7, [sl, #4] │ │ │ │ strb r5, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #24] │ │ │ │ strb r5, [sp, #160] @ 0xa0 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ adds r2, r4, #1 │ │ │ │ mov r4, r2 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ adc r6, r6, #0 │ │ │ │ cmp r6, r2 │ │ │ │ cmpeq r4, r3 │ │ │ │ @@ -398282,29 +398282,29 @@ │ │ │ │ str r3, [sl] │ │ │ │ str r3, [sl, #4] │ │ │ │ strb r4, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ str r4, [sp, #128] @ 0x80 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ mov r2, #4 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r4, [sp, #24] │ │ │ │ strb r4, [sp, #160] @ 0xa0 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ subs r2, r6, #68 @ 0x44 │ │ │ │ stm r8, {r0, r1} │ │ │ │ sbc r3, r7, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ adds r3, r6, #256 @ 0x100 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ add r3, r5, #144 @ 0x90 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ ldrb r3, [r3, #696] @ 0x2b8 │ │ │ │ @@ -398355,29 +398355,29 @@ │ │ │ │ str r8, [sl, #4] │ │ │ │ strb r4, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ str r5, [sp, #84] @ 0x54 │ │ │ │ str r6, [sp, #88] @ 0x58 │ │ │ │ stm fp, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r8, [sp, #24] │ │ │ │ strb r4, [sp, #160] @ 0xa0 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ adds r2, r5, #72 @ 0x48 │ │ │ │ adc r3, r6, #0 │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldrb r1, [sp, #128] @ 0x80 │ │ │ │ ldr r0, [sp, #112] @ 0x70 │ │ │ │ strb r1, [r3, #-16] │ │ │ │ bl 3d31e8 │ │ │ │ cmp r0, r8 │ │ │ │ beq 3d7ec8 │ │ │ │ @@ -398402,54 +398402,54 @@ │ │ │ │ strb r5, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #128] @ 0x80 │ │ │ │ stm fp, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ mov r2, #8 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r8, [sp, #24] │ │ │ │ strb r5, [sp, #160] @ 0xa0 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ stm r7, {r0, r1} │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ str r8, [sl] │ │ │ │ str r8, [sl, #4] │ │ │ │ strb r5, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ mov lr, #0 │ │ │ │ stm fp, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ ldrd r0, [sp, #128] @ 0x80 │ │ │ │ str lr, [sp, #128] @ 0x80 │ │ │ │ strd r0, [sp, #56] @ 0x38 │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ mov r0, #4 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r5, [sp, #160] @ 0xa0 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ mov r3, r6 │ │ │ │ stm r7, {r0, r1} │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ cmp r3, #4096 @ 0x1000 │ │ │ │ movcs r3, #4096 @ 0x1000 │ │ │ │ str r3, [r4, #8] │ │ │ │ adds r3, ip, #8 │ │ │ │ ldr ip, [sp, #52] @ 0x34 │ │ │ │ @@ -398477,15 +398477,15 @@ │ │ │ │ strb r5, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #128] @ 0x80 │ │ │ │ stm fp, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ ldr r4, [sp, #84] @ 0x54 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r2, #8 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ str r8, [sp, #24] │ │ │ │ adds r2, r4, #32 │ │ │ │ @@ -398493,40 +398493,40 @@ │ │ │ │ ldr r4, [sp, #88] @ 0x58 │ │ │ │ strb r5, [sp, #160] @ 0xa0 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ adc r3, r4, #0 │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ str r8, [sl] │ │ │ │ str r8, [sl, #4] │ │ │ │ strb r5, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ mov r6, #0 │ │ │ │ ldr r4, [sp, #128] @ 0x80 │ │ │ │ stm fp, {r0, r1} │ │ │ │ str r6, [sp, #128] @ 0x80 │ │ │ │ stm r9, {r0, r1} │ │ │ │ ldr r6, [sp, #132] @ 0x84 │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ mov r0, #4 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r5, [sp, #160] @ 0xa0 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ stm r7, {r0, r1} │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ cmp r3, #8192 @ 0x2000 │ │ │ │ movcs r3, #8192 @ 0x2000 │ │ │ │ mov ip, #16 │ │ │ │ str r3, [r2, #-32] @ 0xffffffe0 │ │ │ │ lsls r3, r3, #4 │ │ │ │ @@ -398549,29 +398549,29 @@ │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r8, [sl] │ │ │ │ str r8, [sl, #4] │ │ │ │ strb r5, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #24] │ │ │ │ strb r5, [sp, #160] @ 0xa0 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ adds r2, r4, #1 │ │ │ │ mov r4, r2 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ adc r6, r6, #0 │ │ │ │ cmp r6, r2 │ │ │ │ cmpeq r4, r3 │ │ │ │ @@ -398601,15 +398601,15 @@ │ │ │ │ cmp r2, r3 │ │ │ │ str r2, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ blt 3d7a48 │ │ │ │ ldr r9, [sp, #112] @ 0x70 │ │ │ │ mov r0, r9 │ │ │ │ bl 3d2f24 │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ add r0, r9, #1744 @ 0x6d0 │ │ │ │ mov r2, #6 │ │ │ │ add r1, r3, #4 │ │ │ │ add r0, r0, #4 │ │ │ │ bl 2542fc │ │ │ │ ldr r2, [sp, #32] │ │ │ │ @@ -398695,15 +398695,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #32768 @ 0x8000 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - rsbseq r1, sl, r4, ror r7 │ │ │ │ + rsbseq r1, sl, r4, asr #15 │ │ │ │ andeq r7, r0, lr, lsr #16 │ │ │ │ and r1, r1, #31 │ │ │ │ str r2, [r0, r1, lsl #2] │ │ │ │ ldr r3, [r0] │ │ │ │ bic r3, r3, #33280 @ 0x8200 │ │ │ │ str r3, [r0] │ │ │ │ mov r0, #0 │ │ │ │ @@ -398888,61 +398888,61 @@ │ │ │ │ b 3d8118 │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldr r0, [r0, #1360] @ 0x550 │ │ │ │ b 3d8118 │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldr r0, [r0, #1356] @ 0x54c │ │ │ │ b 3d8118 │ │ │ │ - ldrsheq r1, [sl], #-82 @ 0xffffffae @ │ │ │ │ + rsbseq r1, sl, r2, asr #12 │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ andeq r0, r0, r1, asr #3 │ │ │ │ - rsbseq r1, sl, sl, lsr #11 │ │ │ │ + ldrsheq r1, [sl], #-90 @ 0xffffffa6 @ │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ 3d833c │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757664 │ │ │ │ + bl 7576ac │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 757664 │ │ │ │ + bl 7576ac │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ pop {r4, lr} │ │ │ │ - b 757664 │ │ │ │ + b 7576ac │ │ │ │ addeq r2, r9, r8, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 3d83a4 │ │ │ │ ldr r2, [pc, #76] @ 3d83a8 │ │ │ │ ldr r1, [pc, #76] @ 3d83ac │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #9 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r3, [pc, #48] @ 3d83b0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r1, sl, r8, lsr r4 │ │ │ │ - rsbeq r9, r1, r0, asr #14 │ │ │ │ - rsbeq r9, r1, r4, asr r7 │ │ │ │ + rsbseq r1, sl, r8, lsl #9 │ │ │ │ + @ instruction: 0x00619790 │ │ │ │ + rsbeq r9, r1, r4, lsr #15 │ │ │ │ andeq r0, r0, r4, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 3d8428 │ │ │ │ ldr r2, [pc, #92] @ 3d842c │ │ │ │ @@ -398950,32 +398950,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #20 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r3, [pc, #60] @ 3d8434 │ │ │ │ ldr r1, [pc, #60] @ 3d8438 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #7 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74f8b8 │ │ │ │ + bl 74f900 │ │ │ │ ldr r1, [pc, #36] @ 3d843c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 75165c │ │ │ │ - rsbseq r1, sl, r8, asr #7 │ │ │ │ - rsbeq r3, r0, r4, asr #32 │ │ │ │ - rsbeq fp, r4, r0, asr #5 │ │ │ │ + b 7516a4 │ │ │ │ + rsbseq r1, sl, r8, lsl r4 │ │ │ │ + @ instruction: 0x00603094 │ │ │ │ + rsbeq fp, r4, r0, lsl r3 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ addeq sl, fp, ip, asr #7 │ │ │ │ muleq r0, r8, r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -398984,29 +398984,29 @@ │ │ │ │ ldr r1, [pc, #76] @ 3d84ac │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #9 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r3, [pc, #48] @ 3d84b0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r1, sl, r8, lsr r3 │ │ │ │ - rsbeq r9, r1, r0, asr #12 │ │ │ │ - rsbeq r9, r1, r4, asr r6 │ │ │ │ + rsbseq r1, sl, r8, lsl #7 │ │ │ │ + @ instruction: 0x00619690 │ │ │ │ + rsbeq r9, r1, r4, lsr #13 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r8, [pc, #164] @ 3d8570 │ │ │ │ ldr r7, [pc, #164] @ 3d8574 │ │ │ │ @@ -399018,15 +399018,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r8, #36 @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ mov r4, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ mov r2, r7 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ beq 3d8558 │ │ │ │ cmp r4, #20 │ │ │ │ bne 3d8548 │ │ │ │ add r0, r0, #9600 @ 0x2580 │ │ │ │ mov r2, r4 │ │ │ │ @@ -399047,19 +399047,19 @@ │ │ │ │ bl 51405c │ │ │ │ ldr r0, [pc, #32] @ 3d8580 │ │ │ │ ldr r2, [pc, #32] @ 3d8584 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r8, #68 @ 0x44 │ │ │ │ mov r1, r7 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - rsbseq r1, sl, r8, asr #5 │ │ │ │ - rsbeq pc, r2, r4, asr #6 │ │ │ │ + rsbseq r1, sl, r8, lsl r3 │ │ │ │ + @ instruction: 0x0062f394 │ │ │ │ + @ instruction: 0x0062f39c │ │ │ │ + rsbeq pc, r2, r0, ror #6 │ │ │ │ rsbeq pc, r2, ip, asr #6 │ │ │ │ - rsbeq pc, r2, r0, lsl r3 @ │ │ │ │ - strdeq pc, [r2], #-44 @ 0xffffffd4 @ │ │ │ │ andeq r0, r0, sp, asr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #484] @ 3d8784 │ │ │ │ ldr r7, [pc, #484] @ 3d8788 │ │ │ │ @@ -399070,74 +399070,74 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ add r3, r5, #104 @ 0x68 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r9 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r1, [pc, #440] @ 3d8790 │ │ │ │ add r2, r5, #120 @ 0x78 │ │ │ │ str r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ ldr fp, [pc, #416] @ 3d8794 │ │ │ │ mov sl, #1 │ │ │ │ add fp, pc, fp │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #932 @ 0x3a4 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r1, [pc, #396] @ 3d8798 │ │ │ │ mov r2, r7 │ │ │ │ str r5, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ ldr r5, [pc, #380] @ 3d879c │ │ │ │ add r5, pc, r5 │ │ │ │ mov r8, r0 │ │ │ │ add r0, r4, #956 @ 0x3bc │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r3, [pc, #364] @ 3d87a0 │ │ │ │ str sl, [sp, #4] │ │ │ │ ldr r3, [fp, r3] │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r9 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp] │ │ │ │ add r3, r8, #20 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 75b888 │ │ │ │ + bl 75b8d0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r7 │ │ │ │ add r3, r7, #20 │ │ │ │ str sl, [sp, #4] │ │ │ │ - bl 75b888 │ │ │ │ + bl 75b8d0 │ │ │ │ ldr r3, [pc, #292] @ 3d87a4 │ │ │ │ mov r2, r4 │ │ │ │ ldr r9, [fp, r3] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r8 │ │ │ │ - bl 75bc30 │ │ │ │ + bl 75bc78 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ add r5, r4, #984 @ 0x3d8 │ │ │ │ - bl 75bc30 │ │ │ │ + bl 75bc78 │ │ │ │ mov r0, r5 │ │ │ │ bl 58e314 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7581fc │ │ │ │ + bl 758244 │ │ │ │ add r3, r6, #88 @ 0x58 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r6, #20] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #204] @ 3d87a8 │ │ │ │ @@ -399180,21 +399180,21 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldrsheq r1, [sl], #-20 @ 0xffffffec @ │ │ │ │ - rsbeq pc, r2, r8, ror r2 @ │ │ │ │ - rsbeq pc, r2, r4, ror #5 │ │ │ │ - rsbeq pc, r2, ip, asr #5 │ │ │ │ + rsbseq r1, sl, r4, asr #4 │ │ │ │ + rsbeq pc, r2, r8, asr #5 │ │ │ │ + rsbeq pc, r2, r4, lsr r3 @ │ │ │ │ + rsbeq pc, r2, ip, lsl r3 @ │ │ │ │ addeq r2, sp, r8, lsr #16 │ │ │ │ - rsbeq pc, r2, ip, lsr #4 │ │ │ │ - rsbeq pc, r2, r8, lsr #5 │ │ │ │ + rsbeq pc, r2, ip, ror r2 @ │ │ │ │ + strdeq pc, [r2], #-40 @ 0xffffffd8 @ │ │ │ │ andeq r4, r0, r4, ror ip │ │ │ │ andeq r4, r0, ip, ror #13 │ │ │ │ addeq r3, lr, ip, ror #14 │ │ │ │ andeq r0, r0, r1, ror #3 │ │ │ │ @ instruction: 0xfffff8ec │ │ │ │ @ instruction: 0xfffff7f0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -399207,15 +399207,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #104 @ 0x68 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r2, #1476395008 @ 0x58000000 │ │ │ │ mov ip, #2013265920 @ 0x78000000 │ │ │ │ ldr r1, [pc, #84] @ 3d8858 │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ str r2, [r3, #1352] @ 0x548 │ │ │ │ add r0, r0, #8192 @ 0x2000 │ │ │ │ mov r2, #0 │ │ │ │ @@ -399230,17 +399230,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r0, sl, r4, asr #31 │ │ │ │ - rsbeq pc, r2, r0, asr #32 │ │ │ │ - rsbeq pc, r2, ip, lsr #1 │ │ │ │ + rsbseq r1, sl, r4, lsl r0 │ │ │ │ + @ instruction: 0x0062f090 │ │ │ │ + strdeq pc, [r2], #-12 @ │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #244] @ 3d8968 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -399249,45 +399249,45 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #228] @ 3d896c │ │ │ │ ldr r1, [pc, #228] @ 3d8970 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r2, [pc, #208] @ 3d8974 │ │ │ │ ldr r1, [pc, #208] @ 3d8978 │ │ │ │ add r5, r5, #148 @ 0x94 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r2, [pc, #176] @ 3d897c │ │ │ │ ldr r1, [pc, #176] @ 3d8980 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r4, #932 @ 0x3a4 │ │ │ │ mov r3, #24 │ │ │ │ add r6, r4, #752 @ 0x2f0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75b5bc │ │ │ │ + bl 75b604 │ │ │ │ ldr r2, [pc, #140] @ 3d8984 │ │ │ │ ldr r1, [pc, #140] @ 3d8988 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r4, #956 @ 0x3bc │ │ │ │ - bl 75b5bc │ │ │ │ + bl 75b604 │ │ │ │ add r1, r4, #920 @ 0x398 │ │ │ │ mov r0, r5 │ │ │ │ bl 33ff8c │ │ │ │ ldr r2, [pc, #100] @ 3d898c │ │ │ │ ldr r3, [pc, #100] @ 3d8990 │ │ │ │ mov r0, #262144 @ 0x40000 │ │ │ │ mov r1, #0 │ │ │ │ @@ -399295,46 +399295,46 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ strd r0, [sp, #8] │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r2, r2, #156 @ 0x9c │ │ │ │ mov r3, r4 │ │ │ │ - bl 7067cc │ │ │ │ + bl 706814 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 34008c │ │ │ │ - rsbseq r0, sl, r4, lsr #30 │ │ │ │ - @ instruction: 0x0062ef9c │ │ │ │ - rsbeq pc, r2, r4 │ │ │ │ - rsbeq r5, r1, r4, asr sp │ │ │ │ - rsbeq r5, r1, r8, ror #26 │ │ │ │ - ldrdeq lr, [r2], #-252 @ 0xffffff04 @ │ │ │ │ - rsbeq lr, r1, r4, lsl #21 │ │ │ │ - rsbeq lr, r2, r4, asr #30 │ │ │ │ - rsbeq lr, r1, ip, ror #20 │ │ │ │ - umulleq r1, r9, r0, fp │ │ │ │ + rsbseq r0, sl, r4, ror pc │ │ │ │ + rsbeq lr, r2, ip, ror #31 │ │ │ │ + rsbeq pc, r2, r4, asr r0 @ │ │ │ │ + rsbeq r5, r1, r4, lsr #27 │ │ │ │ + strheq r5, [r1], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq pc, r2, ip, lsr #32 │ │ │ │ + ldrdeq lr, [r1], #-164 @ 0xffffff5c @ │ │ │ │ @ instruction: 0x0062ef94 │ │ │ │ + strheq lr, [r1], #-172 @ 0xffffff54 @ │ │ │ │ + umulleq r1, r9, r0, fp │ │ │ │ + rsbeq lr, r2, r4, ror #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #340] @ 3d8b00 │ │ │ │ ldr r2, [pc, #340] @ 3d8b04 │ │ │ │ ldr r1, [pc, #340] @ 3d8b08 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #104 @ 0x68 │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ add r4, r0, #8192 @ 0x2000 │ │ │ │ ldr r3, [r4, #1528] @ 0x5f8 │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d8a3c │ │ │ │ ldr r7, [pc, #288] @ 3d8b0c │ │ │ │ add r6, r0, #9664 @ 0x25c0 │ │ │ │ @@ -399391,29 +399391,29 @@ │ │ │ │ and r1, r1, r3 │ │ │ │ str r1, [r7, #1400] @ 0x578 │ │ │ │ subs r1, r1, #0 │ │ │ │ movne r1, #1 │ │ │ │ ldr r0, [r5, #920] @ 0x398 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 753adc │ │ │ │ + b 753b24 │ │ │ │ ldr r2, [r7, #1396] @ 0x574 │ │ │ │ orr r2, r2, #4 │ │ │ │ str r2, [r7, #1396] @ 0x574 │ │ │ │ ldrb r2, [r4, #1532] @ 0x5fc │ │ │ │ cmp r2, #0 │ │ │ │ beq 3d8aac │ │ │ │ strb r3, [r4, #1532] @ 0x5fc │ │ │ │ ldr r0, [r5, #980] @ 0x3d4 │ │ │ │ bl 58eb28 │ │ │ │ bl 58f274 │ │ │ │ b 3d8a40 │ │ │ │ - rsbseq r0, sl, r8, ror #27 │ │ │ │ - rsbeq lr, r2, r4, ror #28 │ │ │ │ - ldrdeq lr, [r2], #-224 @ 0xffffff20 @ │ │ │ │ + rsbseq r0, sl, r8, lsr lr │ │ │ │ + strheq lr, [r2], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq lr, r2, r0, lsr #30 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ lsr r2, r2, #2 │ │ │ │ @@ -399483,15 +399483,15 @@ │ │ │ │ ldr r3, [r5, #1404] @ 0x57c │ │ │ │ and r1, r1, r3 │ │ │ │ str r1, [r5, #1400] @ 0x578 │ │ │ │ subs r1, r1, #0 │ │ │ │ ldr r0, [r4, #920] @ 0x398 │ │ │ │ movne r1, #1 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 753adc │ │ │ │ + b 753b24 │ │ │ │ add r5, r4, #4096 @ 0x1000 │ │ │ │ ldr r3, [r5, #1380] @ 0x564 │ │ │ │ and r2, r2, #1 │ │ │ │ and r3, r3, #3 │ │ │ │ add r2, r2, r3, lsl #1 │ │ │ │ add r2, r2, #1376 @ 0x560 │ │ │ │ add r2, r2, #6 │ │ │ │ @@ -399556,15 +399556,15 @@ │ │ │ │ tst r6, #64 @ 0x40 │ │ │ │ and r7, r6, #127 @ 0x7f │ │ │ │ beq 3d8d68 │ │ │ │ tst r6, #63 @ 0x3f │ │ │ │ bne 3d8d68 │ │ │ │ ldr r0, [pc, #344] @ 3d8ebc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ add r5, r4, #4096 @ 0x1000 │ │ │ │ ldr r1, [r5, #1396] @ 0x574 │ │ │ │ str r7, [r5, #1284] @ 0x504 │ │ │ │ b 3d8c24 │ │ │ │ add r5, r4, #4096 @ 0x1000 │ │ │ │ ldr r1, [r5, #1396] @ 0x574 │ │ │ │ str r6, [r5, #1360] @ 0x550 │ │ │ │ @@ -399579,15 +399579,15 @@ │ │ │ │ and r3, r3, #31 │ │ │ │ and r2, r2, #31 │ │ │ │ beq 3d8e6c │ │ │ │ cmp r1, #2 │ │ │ │ beq 3d8e34 │ │ │ │ ldr r0, [pc, #256] @ 3d8ec0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ add r5, r4, #4096 @ 0x1000 │ │ │ │ ldr r1, [r5, #1396] @ 0x574 │ │ │ │ str r6, [r5, #1288] @ 0x508 │ │ │ │ b 3d8c24 │ │ │ │ add r5, r4, #4096 @ 0x1000 │ │ │ │ ldr r1, [r5, #1396] @ 0x574 │ │ │ │ str r6, [r5, #1356] @ 0x54c │ │ │ │ @@ -399641,17 +399641,17 @@ │ │ │ │ blx r3 │ │ │ │ b 3d8dc8 │ │ │ │ ldr r3, [pc, #24] @ 3d8ec4 │ │ │ │ b 3d8e64 │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ andeq r0, r0, r1, asr #3 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - rsbseq r0, sl, sl, ror sl │ │ │ │ - rsbeq lr, r2, ip, ror #22 │ │ │ │ - rsbeq lr, r2, ip, lsr fp │ │ │ │ + rsbseq r0, sl, sl, asr #21 │ │ │ │ + strheq lr, [r2], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq lr, r2, ip, lsl #23 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #504] @ 3d90dc │ │ │ │ @@ -399662,15 +399662,15 @@ │ │ │ │ mov r6, r1 │ │ │ │ ldr r2, [pc, #484] @ 3d90e0 │ │ │ │ ldr r1, [pc, #484] @ 3d90e4 │ │ │ │ mov r8, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r9, [pc, #464] @ 3d90e8 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr sl, [r0, #20] │ │ │ │ add r7, sl, #4096 @ 0x1000 │ │ │ │ ldr r3, [r7, #1352] @ 0x548 │ │ │ │ tst r3, #268435456 @ 0x10000000 │ │ │ │ beq 3d9024 │ │ │ │ @@ -399730,15 +399730,15 @@ │ │ │ │ orr r1, r1, #32 │ │ │ │ str r1, [r7, #1396] @ 0x574 │ │ │ │ and r1, r1, r3 │ │ │ │ str r1, [r7, #1400] @ 0x578 │ │ │ │ subs r1, r1, r6 │ │ │ │ ldr r0, [sl, #920] @ 0x398 │ │ │ │ movne r1, #1 │ │ │ │ - bl 753adc │ │ │ │ + bl 753b24 │ │ │ │ str r6, [r5, #1492] @ 0x5d4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -399776,24 +399776,24 @@ │ │ │ │ strb r2, [r3, r8]! │ │ │ │ strb r0, [r3, #1] │ │ │ │ b 3d8fc0 │ │ │ │ ldr r1, [pc, #40] @ 3d90f4 │ │ │ │ ldr r0, [pc, #40] @ 3d90f8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3d9058 │ │ │ │ - ldrheq r0, [sl], #-132 @ 0xffffff7c @ │ │ │ │ - rsbeq lr, r2, r4, lsr #18 │ │ │ │ - rsbeq lr, r2, r0, lsr #19 │ │ │ │ + rsbseq r0, sl, r4, lsl #18 │ │ │ │ + rsbeq lr, r2, r4, ror r9 │ │ │ │ + strdeq lr, [r2], #-144 @ 0xffffff70 @ │ │ │ │ addeq r1, sp, r8, lsl #30 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - rsbeq lr, r2, r8, asr #15 │ │ │ │ - rsbeq lr, r2, r8, asr #16 │ │ │ │ + rsbeq lr, r2, r8, lsl r8 │ │ │ │ + @ instruction: 0x0062e898 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov fp, r2 │ │ │ │ ldr r2, [pc, #1664] @ 3d9798 │ │ │ │ ldr r3, [pc, #1664] @ 3d979c │ │ │ │ @@ -399938,15 +399938,15 @@ │ │ │ │ ldr r1, [r8, #1396] @ 0x574 │ │ │ │ ldr r3, [r8, #1404] @ 0x57c │ │ │ │ and r1, r1, r3 │ │ │ │ str r1, [r8, #1400] @ 0x578 │ │ │ │ subs r1, r1, #0 │ │ │ │ ldr r0, [r5, #920] @ 0x398 │ │ │ │ movne r1, #1 │ │ │ │ - bl 753adc │ │ │ │ + bl 753b24 │ │ │ │ ldr r0, [r7, #1504] @ 0x5e0 │ │ │ │ b 3d9374 │ │ │ │ mov r3, #1 │ │ │ │ mov r0, #0 │ │ │ │ strb r3, [r7, #1532] @ 0x5fc │ │ │ │ ldr r2, [pc, #1068] @ 3d97a8 │ │ │ │ ldr r3, [pc, #1052] @ 3d979c │ │ │ │ @@ -400202,41 +400202,41 @@ │ │ │ │ orr r3, r3, #8 │ │ │ │ and r1, r1, r3 │ │ │ │ str r1, [r8, #1400] @ 0x578 │ │ │ │ subs r1, r1, #0 │ │ │ │ str r3, [r8, #1396] @ 0x574 │ │ │ │ movne r1, #1 │ │ │ │ ldr r0, [r5, #920] @ 0x398 │ │ │ │ - bl 753adc │ │ │ │ + bl 753b24 │ │ │ │ mvn r0, #0 │ │ │ │ b 3d9374 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ tst r3, #4 │ │ │ │ bne 3d94e0 │ │ │ │ b 3d9220 │ │ │ │ addeq r1, sp, r4, lsl #26 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq r0, sl, ip, lsl #12 │ │ │ │ + rsbseq r0, sl, ip, asr r6 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ addeq r1, sp, r0, lsr #21 │ │ │ │ ldr r0, [pc, #4] @ 3d97b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757664 │ │ │ │ + b 7576ac │ │ │ │ addeq r0, r9, r0, ror #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r6, r0, #4096 @ 0x1000 │ │ │ │ ldr r1, [r6, #1112] @ 0x458 │ │ │ │ mov r4, r0 │ │ │ │ subs r1, r1, #0 │ │ │ │ movne r1, #1 │ │ │ │ ldr r0, [r6, #1032] @ 0x408 │ │ │ │ - bl 753adc │ │ │ │ + bl 753b24 │ │ │ │ ldrb r3, [r6, #1064] @ 0x428 │ │ │ │ cmp r3, #1 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -400244,15 +400244,15 @@ │ │ │ │ add r4, r4, #5120 @ 0x1400 │ │ │ │ add r4, r4, #8 │ │ │ │ mov r5, #1 │ │ │ │ ldr r1, [r4, #1068] @ 0x42c │ │ │ │ ldr r0, [r4, #4] │ │ │ │ subs r1, r1, #0 │ │ │ │ movne r1, #1 │ │ │ │ - bl 753adc │ │ │ │ + bl 753b24 │ │ │ │ ldrb r3, [r6, #1064] @ 0x428 │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r3, r5 │ │ │ │ add r4, r4, #4 │ │ │ │ bgt 3d9814 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -400350,36 +400350,36 @@ │ │ │ │ ldr r1, [pc, #104] @ 3d9a20 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r3, [pc, #76] @ 3d9a24 │ │ │ │ ldr r1, [pc, #76] @ 3d9a28 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #9 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74f8b8 │ │ │ │ + bl 74f900 │ │ │ │ ldr r3, [pc, #52] @ 3d9a2c │ │ │ │ ldr r1, [pc, #52] @ 3d9a30 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 75165c │ │ │ │ - rsbseq pc, r9, r8, lsr #29 │ │ │ │ - rsbeq r1, r0, r4, ror #20 │ │ │ │ - rsbeq r9, r4, r0, ror #25 │ │ │ │ + b 7516a4 │ │ │ │ + ldrsheq pc, [r9], #-232 @ 0xffffff18 @ │ │ │ │ + strheq r1, [r0], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq r9, r4, r0, lsr sp │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ addeq r8, fp, ip, lsr pc │ │ │ │ umulleq r0, r9, r8, fp │ │ │ │ muleq r0, r0, r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -400393,25 +400393,25 @@ │ │ │ │ add r3, r3, #28 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #30 │ │ │ │ mov r7, r0 │ │ │ │ str r9, [sp, #8] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r1, [r0, #920] @ 0x398 │ │ │ │ mov r4, r0 │ │ │ │ cmp r1, #0 │ │ │ │ add r5, r0, #924 @ 0x39c │ │ │ │ beq 3d9db8 │ │ │ │ ldr r2, [pc, #1064] @ 3d9ec0 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r6, r4, #4096 @ 0x1000 │ │ │ │ - bl 70ee3c │ │ │ │ + bl 70ee84 │ │ │ │ ldrb r1, [r6, #1064] @ 0x428 │ │ │ │ sub r3, r1, #1 │ │ │ │ cmp r3, #7 │ │ │ │ bhi 3d9cf0 │ │ │ │ ldrb r1, [r6, #1065] @ 0x429 │ │ │ │ cmp r1, #16 │ │ │ │ bhi 3d9dc4 │ │ │ │ @@ -400429,15 +400429,15 @@ │ │ │ │ add sl, pc, sl │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ mov r0, r7 │ │ │ │ str r8, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r1, r9 │ │ │ │ bl 33ff8c │ │ │ │ ldrb r3, [r6, #1064] @ 0x428 │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r3, r5 │ │ │ │ add r9, r9, #4 │ │ │ │ bgt 3d9af4 │ │ │ │ @@ -400527,15 +400527,15 @@ │ │ │ │ cmp r3, r5 │ │ │ │ str r2, [r3, #32] │ │ │ │ bne 3d9c70 │ │ │ │ add r5, r4, #1016 @ 0x3f8 │ │ │ │ mov r0, r5 │ │ │ │ bl 58e314 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7581fc │ │ │ │ + bl 758244 │ │ │ │ add r3, r7, #88 @ 0x58 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r7, #20] │ │ │ │ add r6, r6, #1072 @ 0x430 │ │ │ │ mov r2, r0 │ │ │ │ @@ -400562,15 +400562,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #496] @ 3d9f00 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -400601,29 +400601,29 @@ │ │ │ │ bl 255340 │ │ │ │ mvn r3, #-134217728 @ 0xf8000000 │ │ │ │ ldr r2, [pc, #316] @ 3d9ee8 │ │ │ │ str r2, [r6, #3124] @ 0xc34 │ │ │ │ str r3, [r6, #3164] @ 0xc5c │ │ │ │ str r3, [r6, #3168] @ 0xc60 │ │ │ │ b 3d9c80 │ │ │ │ - bl 718728 │ │ │ │ + bl 718770 │ │ │ │ mov r1, r0 │ │ │ │ b 3d9a90 │ │ │ │ ldr r3, [pc, #312] @ 3d9f04 │ │ │ │ ldr ip, [pc, #312] @ 3d9f08 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #308] @ 3d9f0c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #300] @ 3d9f10 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -400635,15 +400635,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #236] @ 3d9f20 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -400655,54 +400655,54 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #172] @ 3d9f30 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbseq pc, r9, ip, lsl #28 │ │ │ │ - rsbeq sp, r2, r8, ror #29 │ │ │ │ - rsbeq sp, r2, r0, lsl pc │ │ │ │ - rsbeq r4, pc, r8, ror r6 @ │ │ │ │ - rsbseq pc, r9, r4, lsl #27 │ │ │ │ - rsbeq r4, r1, r8, lsl fp │ │ │ │ - rsbeq r4, r1, ip, lsr #22 │ │ │ │ + rsbseq pc, r9, ip, asr lr @ │ │ │ │ + rsbeq sp, r2, r8, lsr pc │ │ │ │ + rsbeq sp, r2, r0, ror #30 │ │ │ │ + rsbeq r4, pc, r8, asr #13 │ │ │ │ + ldrsbeq pc, [r9], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq r4, r1, r8, ror #22 │ │ │ │ + rsbeq r4, r1, ip, ror fp │ │ │ │ @ instruction: 0xfff80000 │ │ │ │ cdphi 0, 0, cr15, cr0, cr0, {0} │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ @ instruction: 0xfffff319 │ │ │ │ andeq r0, r0, r6, ror #25 │ │ │ │ strdeq r0, [r0], -r7 │ │ │ │ andeq r3, r7, r0, ror #28 │ │ │ │ strdeq r2, [lr], ip │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ - rsbseq pc, r9, ip, asr fp @ │ │ │ │ - @ instruction: 0x0062dc94 │ │ │ │ - rsbeq sp, r2, r8, ror #24 │ │ │ │ + rsbseq pc, r9, ip, lsr #23 │ │ │ │ + rsbeq sp, r2, r4, ror #25 │ │ │ │ + strheq sp, [r2], #-200 @ 0xffffff38 @ │ │ │ │ andeq r0, r0, lr, asr #13 │ │ │ │ + ldrsbeq pc, [r9], #-168 @ 0xffffff58 @ │ │ │ │ + rsbeq sp, r2, r8, lsr ip │ │ │ │ + rsbeq sp, r2, r4, ror #23 │ │ │ │ + ldrdeq r0, [r0], -r2 │ │ │ │ rsbseq pc, r9, r8, lsl #21 │ │ │ │ - rsbeq sp, r2, r8, ror #23 │ │ │ │ + rsbeq sp, r2, r0, lsl ip │ │ │ │ @ instruction: 0x0062db94 │ │ │ │ - ldrdeq r0, [r0], -r2 │ │ │ │ + ldrdeq r0, [r0], -r6 │ │ │ │ rsbseq pc, r9, r8, lsr sl @ │ │ │ │ - rsbeq sp, r2, r0, asr #23 │ │ │ │ + rsbeq sp, r2, r8, ror #23 │ │ │ │ rsbeq sp, r2, r4, asr #22 │ │ │ │ - ldrdeq r0, [r0], -r6 │ │ │ │ - rsbseq pc, r9, r8, ror #19 │ │ │ │ - @ instruction: 0x0062db98 │ │ │ │ - strdeq sp, [r2], #-164 @ 0xffffff5c @ │ │ │ │ andeq r0, r0, r7, ror #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #192] @ 3da00c │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -400711,25 +400711,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #176] @ 3da010 │ │ │ │ ldr r1, [pc, #176] @ 3da014 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r2, [pc, #156] @ 3da018 │ │ │ │ ldr r1, [pc, #156] @ 3da01c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #68 @ 0x44 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r2, [pc, #124] @ 3da020 │ │ │ │ ldr r3, [pc, #124] @ 3da024 │ │ │ │ add r7, r5, #752 @ 0x2f0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ @@ -400737,36 +400737,36 @@ │ │ │ │ mov r3, r5 │ │ │ │ add r4, r4, #52 @ 0x34 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #2048 @ 0x800 │ │ │ │ strd r0, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7067cc │ │ │ │ + bl 706814 │ │ │ │ ldr r2, [pc, #68] @ 3da028 │ │ │ │ ldr r1, [pc, #68] @ 3da02c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r1, r7 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 34008c │ │ │ │ - rsbseq pc, r9, r4, lsl r9 @ │ │ │ │ - strdeq sp, [r2], #-144 @ 0xffffff70 @ │ │ │ │ - rsbeq sp, r2, r8, lsl #20 │ │ │ │ - rsbeq r1, r0, r8, lsr #9 │ │ │ │ - rsbeq r9, r4, r4, lsr #14 │ │ │ │ + rsbseq pc, r9, r4, ror #18 │ │ │ │ + rsbeq sp, r2, r0, asr #20 │ │ │ │ + rsbeq sp, r2, r8, asr sl │ │ │ │ + strdeq r1, [r0], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq r9, r4, r4, ror r7 │ │ │ │ addeq r0, r9, r0, ror #11 │ │ │ │ - rsbeq sp, r2, ip, lsl r9 │ │ │ │ - rsbeq r4, r1, ip, lsl r6 │ │ │ │ - rsbeq r4, r1, r0, lsr r6 │ │ │ │ + rsbeq sp, r2, ip, ror #18 │ │ │ │ + rsbeq r4, r1, ip, ror #12 │ │ │ │ + rsbeq r4, r1, r0, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 58eb58 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #1012] @ 0x3f4 │ │ │ │ @@ -400799,15 +400799,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #28 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r3, #30 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r2, #2048 @ 0x800 │ │ │ │ mov r1, #0 │ │ │ │ ldr r7, [pc, #452] @ 3da2a8 │ │ │ │ ldr r5, [pc, #452] @ 3da2ac │ │ │ │ mov r9, #524288 @ 0x80000 │ │ │ │ mov r8, #6 │ │ │ │ mvn r6, #-134217728 @ 0xf8000000 │ │ │ │ @@ -400914,17 +400914,17 @@ │ │ │ │ orreq r3, r3, #36 @ 0x24 │ │ │ │ orreq r2, r2, #3088 @ 0xc10 │ │ │ │ strh r2, [r1, #12] │ │ │ │ strh r3, [r5, #8] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 3d97bc │ │ │ │ - rsbseq pc, r9, ip, lsr #15 │ │ │ │ - rsbeq sp, r2, r8, lsl #17 │ │ │ │ - rsbeq sp, r2, r4, lsr #17 │ │ │ │ + ldrsheq pc, [r9], #-124 @ 0xffffff84 @ │ │ │ │ + ldrdeq sp, [r2], #-136 @ 0xffffff78 @ │ │ │ │ + strdeq sp, [r2], #-132 @ 0xffffff7c @ │ │ │ │ andeq r0, r2, r4, lsl #15 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ sbcseq r0, r0, #1073741828 @ 0x40000004 │ │ │ │ eoreq r2, pc, r5, asr #32 │ │ │ │ andeq r0, r0, r6, ror #25 │ │ │ │ rscmi r2, r6, r1 │ │ │ │ @@ -400972,15 +400972,15 @@ │ │ │ │ ldm r1, {r0, r1} │ │ │ │ add ip, sp, #32 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r1, #0 │ │ │ │ mov r0, lr │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 718cf8 │ │ │ │ + bl 718d40 │ │ │ │ ldr r3, [r5, r4] │ │ │ │ tst r3, #1 │ │ │ │ bne 3da3b0 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -401267,15 +401267,15 @@ │ │ │ │ bic r2, r2, #3 │ │ │ │ movcc sl, ip │ │ │ │ movcs sl, r7 │ │ │ │ adds r2, r1, r2 │ │ │ │ adc r3, r3, #0 │ │ │ │ mov r0, fp │ │ │ │ str sl, [sp, #16] │ │ │ │ - bl 718e20 │ │ │ │ + bl 718e68 │ │ │ │ subs r7, r7, sl │ │ │ │ ldreq r3, [sp, #52] @ 0x34 │ │ │ │ lsl r6, r6, #14 │ │ │ │ add r9, r9, sl │ │ │ │ orreq r6, r3, r6 │ │ │ │ ldr r3, [r5] │ │ │ │ orreq r6, r6, #32768 @ 0x8000 │ │ │ │ @@ -401314,15 +401314,15 @@ │ │ │ │ str r1, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ ldm r0, {r0, r1} │ │ │ │ mov r6, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ str r6, [sp, #20] │ │ │ │ mov r0, fp │ │ │ │ - bl 718e20 │ │ │ │ + bl 718e68 │ │ │ │ ldr r3, [r5] │ │ │ │ tst r3, #2 │ │ │ │ bne 3daa0c │ │ │ │ ldr r3, [r8, #1092] @ 0x444 │ │ │ │ tst r3, #1073741824 @ 0x40000000 │ │ │ │ movne r2, #4 │ │ │ │ moveq r2, #2 │ │ │ │ @@ -401566,15 +401566,15 @@ │ │ │ │ orr r3, r3, r2 │ │ │ │ str r3, [r8, #1112] @ 0x458 │ │ │ │ mvn r0, #0 │ │ │ │ b 3da4b0 │ │ │ │ ldr r0, [pc, #632] @ 3daf40 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3dab44 │ │ │ │ ldr r7, [pc, #616] @ 3daf44 │ │ │ │ add r9, sl, #31744 @ 0x7c00 │ │ │ │ cmp r3, r7 │ │ │ │ movcc r7, r3 │ │ │ │ add r9, r9, #184 @ 0xb8 │ │ │ │ mov r2, r7 │ │ │ │ @@ -401627,23 +401627,23 @@ │ │ │ │ ldr r7, [sp, #68] @ 0x44 │ │ │ │ ldr r8, [sp, #24] │ │ │ │ b 3da740 │ │ │ │ ldr r0, [pc, #400] @ 3daf48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [sp, #72] @ 0x48 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ b 3dac44 │ │ │ │ ldr r0, [pc, #372] @ 3daf4c │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ b 3daad0 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ cmp r3, #512 @ 0x200 │ │ │ │ bcc 3dae14 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ cmp r3, #1024 @ 0x400 │ │ │ │ @@ -401657,15 +401657,15 @@ │ │ │ │ str r3, [r8, #1448] @ 0x5a8 │ │ │ │ b 3da9ac │ │ │ │ str r9, [sp, #56] @ 0x38 │ │ │ │ b 3da640 │ │ │ │ ldr r0, [pc, #284] @ 3daf50 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ mov r3, r4 │ │ │ │ b 3da768 │ │ │ │ ldr r3, [pc, #240] @ 3daf3c │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ cmp r2, r3 │ │ │ │ ldrls r3, [r8, #1456] @ 0x5b0 │ │ │ │ ldrhi r3, [r8, #1460] @ 0x5b4 │ │ │ │ @@ -401681,15 +401681,15 @@ │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3dac94 │ │ │ │ ldr r0, [pc, #188] @ 3daf54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3dac94 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r2, sl, r3, lsl #2 │ │ │ │ add r2, r2, #4096 @ 0x1000 │ │ │ │ ldr r3, [r2, #2672] @ 0xa70 │ │ │ │ ldr r1, [r2, #2096] @ 0x830 │ │ │ │ mvn r3, r3 │ │ │ │ @@ -401715,30 +401715,30 @@ │ │ │ │ orr r3, r3, #134217728 @ 0x8000000 │ │ │ │ str r3, [r5, #4] │ │ │ │ b 3da880 │ │ │ │ bl 255730 │ │ │ │ addeq r0, sp, ip, ror #19 │ │ │ │ ldrdeq r0, [sp], r8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - ldrsbeq pc, [r9], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbseq pc, r9, ip, lsr #8 │ │ │ │ addeq r0, sp, r4, ror #18 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - ldrsheq lr, [r9], #-240 @ 0xffffff10 @ │ │ │ │ - rsbseq lr, r9, ip, lsl pc │ │ │ │ + rsbseq pc, r9, r0, asr #32 │ │ │ │ + rsbseq lr, r9, ip, ror #30 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ andeq r0, r0, r2, lsl #12 │ │ │ │ andeq r0, r0, lr, ror #11 │ │ │ │ - @ instruction: 0x0062cd94 │ │ │ │ + rsbeq ip, r2, r4, ror #27 │ │ │ │ strdeq r3, [r0], -fp │ │ │ │ - ldrdeq ip, [r2], #-192 @ 0xffffff40 @ │ │ │ │ - rsbeq ip, r2, r8, asr ip │ │ │ │ - rsbeq ip, r2, r8, lsl #25 │ │ │ │ - rsbeq ip, r2, ip, asr ip │ │ │ │ - @ instruction: 0x0079e990 │ │ │ │ - rsbeq ip, r2, r4, lsr #21 │ │ │ │ + rsbeq ip, r2, r0, lsr #26 │ │ │ │ + rsbeq ip, r2, r8, lsr #25 │ │ │ │ + ldrdeq ip, [r2], #-200 @ 0xffffff38 @ │ │ │ │ + rsbeq ip, r2, ip, lsr #25 │ │ │ │ + rsbseq lr, r9, r0, ror #19 │ │ │ │ + strdeq ip, [r2], #-164 @ 0xffffff5c @ │ │ │ │ andeq r0, r0, r6, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3824] @ 0xef0 │ │ │ │ ldr ip, [pc, #3868] @ 3dbe98 │ │ │ │ ldr r1, [pc, #3868] @ 3dbe9c │ │ │ │ @@ -402136,15 +402136,15 @@ │ │ │ │ ldm r4, {r0, r1} │ │ │ │ add r3, sp, #148 @ 0x94 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ - bl 718cf8 │ │ │ │ + bl 718d40 │ │ │ │ ldr r0, [sp, #184] @ 0xb8 │ │ │ │ cmp r0, #0 │ │ │ │ blt 3dbc84 │ │ │ │ ldr r3, [r9, #1076] @ 0x434 │ │ │ │ tst r3, #8 │ │ │ │ beq 3dbc78 │ │ │ │ ldr r3, [r9, #1092] @ 0x444 │ │ │ │ @@ -402193,15 +402193,15 @@ │ │ │ │ add r4, sp, #156 @ 0x9c │ │ │ │ mov r3, #0 │ │ │ │ stm r4, {r0, r1} │ │ │ │ ldrne r3, [sp, #188] @ 0xbc │ │ │ │ ldr r2, [sp, #180] @ 0xb4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ - bl 718cf8 │ │ │ │ + bl 718d40 │ │ │ │ ldr r3, [sp, #184] @ 0xb8 │ │ │ │ lsl r2, r3, #19 │ │ │ │ lsr r2, r2, #19 │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ add r8, r8, r2 │ │ │ │ addeq sl, sl, r2 │ │ │ │ beq 3db9b8 │ │ │ │ @@ -402232,26 +402232,26 @@ │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r5, [sp, #204] @ 0xcc │ │ │ │ str r5, [sp, #208] @ 0xd0 │ │ │ │ str r5, [sp, #212] @ 0xd4 │ │ │ │ str r5, [sp, #216] @ 0xd8 │ │ │ │ str r5, [sp, #220] @ 0xdc │ │ │ │ str r5, [sp, #224] @ 0xe0 │ │ │ │ - bl 9a2ec0 │ │ │ │ + bl 9a2f08 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ bne 3db764 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #1920] @ 3dbed8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr lr, [r3, #940] @ 0x3ac │ │ │ │ str lr, [sp, #96] @ 0x60 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ add ip, sp, #12 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ @@ -402261,15 +402261,15 @@ │ │ │ │ mov sl, #24 │ │ │ │ add r1, sp, #136 @ 0x88 │ │ │ │ mov fp, #0 │ │ │ │ str r1, [sp] │ │ │ │ mov r0, lr │ │ │ │ str r5, [sp, #8] │ │ │ │ strd sl, [sp, #128] @ 0x80 │ │ │ │ - bl 714e24 │ │ │ │ + bl 714e6c │ │ │ │ mov r3, r0 │ │ │ │ ldrd r0, [sp, #128] @ 0x80 │ │ │ │ sub r2, r0, #24 │ │ │ │ orrs r2, r2, r1 │ │ │ │ beq 3dbb24 │ │ │ │ ldrd sl, [sp, #136] @ 0x88 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ @@ -402281,29 +402281,29 @@ │ │ │ │ mov sl, #24 │ │ │ │ mov fp, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r0, [sp, #96] @ 0x60 │ │ │ │ strd sl, [sp, #16] │ │ │ │ - bl 718884 │ │ │ │ - bl 9a2ec0 │ │ │ │ + bl 7188cc │ │ │ │ + bl 9a2f08 │ │ │ │ ldr fp, [r0, #8] │ │ │ │ cmp fp, #0 │ │ │ │ beq 3dc0a8 │ │ │ │ sub fp, fp, #1 │ │ │ │ cmp fp, #0 │ │ │ │ str fp, [r0, #8] │ │ │ │ str r0, [sp, #96] @ 0x60 │ │ │ │ bne 3db848 │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ ldr r0, [sp, #96] @ 0x60 │ │ │ │ str fp, [r0] │ │ │ │ str r0, [sp, #96] @ 0x60 │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ ldr r0, [sp, #96] @ 0x60 │ │ │ │ ldrb r3, [r0, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ bne 3dbcec │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ mov r1, #1 │ │ │ │ @@ -402318,15 +402318,15 @@ │ │ │ │ mov sl, #24 │ │ │ │ mov fp, #0 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ strd sl, [sp, #16] │ │ │ │ - bl 718e20 │ │ │ │ + bl 718e68 │ │ │ │ ldr r3, [sp, #184] @ 0xb8 │ │ │ │ tst r3, #1073741824 @ 0x40000000 │ │ │ │ bne 3dba80 │ │ │ │ ldr r2, [r9, #1092] @ 0x444 │ │ │ │ tst r2, #1073741824 @ 0x40000000 │ │ │ │ movne r3, #4 │ │ │ │ moveq r3, #2 │ │ │ │ @@ -402492,15 +402492,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq 3dbb98 │ │ │ │ ldrb r2, [r3, #20] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3dbb98 │ │ │ │ ldr r1, [sp, #136] @ 0x88 │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 717f78 │ │ │ │ + bl 717fc0 │ │ │ │ mov r2, #24 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #84] @ 0x54 │ │ │ │ bl 2542fc │ │ │ │ b 3db7fc │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ mov r2, #7 │ │ │ │ @@ -402518,15 +402518,15 @@ │ │ │ │ mov r3, #4 │ │ │ │ b 3db57c │ │ │ │ ldrb r2, [r3, #21] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3db7c0 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #120] @ 0x78 │ │ │ │ - bl 7097cc │ │ │ │ + bl 709814 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ cmp r0, #0 │ │ │ │ ldrdne r0, [sp, #128] @ 0x80 │ │ │ │ beq 3dbb3c │ │ │ │ b 3db7c0 │ │ │ │ cmp r8, #255 @ 0xff │ │ │ │ bhi 3dbc38 │ │ │ │ @@ -402595,24 +402595,24 @@ │ │ │ │ ldr r3, [r9, #1372] @ 0x55c │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r9, #1372] @ 0x55c │ │ │ │ b 3db97c │ │ │ │ ldr r0, [pc, #512] @ 3dbedc │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r0, [sp, #184] @ 0xb8 │ │ │ │ b 3db634 │ │ │ │ strb fp, [r0, #4] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #484] @ 3dbee0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ mov r0, r3 │ │ │ │ - bl 994b4c │ │ │ │ + bl 994b94 │ │ │ │ b 3db848 │ │ │ │ lsl r2, r2, #16 │ │ │ │ cmp r4, #0 │ │ │ │ lsr r6, r2, #16 │ │ │ │ bne 3dbd5c │ │ │ │ cmp r2, #0 │ │ │ │ and r7, r6, #4096 @ 0x1000 │ │ │ │ @@ -402708,46 +402708,46 @@ │ │ │ │ ldr r4, [sp, #124] @ 0x7c │ │ │ │ bl 3d97bc │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ b 3db2cc │ │ │ │ addeq pc, ip, r0, lsr #29 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq pc, ip, r8, lsr #28 │ │ │ │ - rsbseq lr, r9, r2, asr #16 │ │ │ │ + @ instruction: 0x0079e892 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ @ instruction: 0x008cfdb4 │ │ │ │ andeq r0, r0, r6, lsl r1 │ │ │ │ addeq pc, ip, r8, ror #25 │ │ │ │ @ instruction: 0x008cfcb8 │ │ │ │ addeq pc, ip, r8, ror #24 │ │ │ │ addeq pc, ip, r0, asr #23 │ │ │ │ addeq pc, ip, ip, asr #21 │ │ │ │ addeq pc, ip, r8, ror sl @ │ │ │ │ - rsbseq lr, r9, ip, ror #7 │ │ │ │ + rsbseq lr, r9, ip, lsr r4 │ │ │ │ strdeq r1, [r0], -pc @ │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ andeq r3, r0, r4, lsl lr │ │ │ │ - rsbeq fp, r2, r0, ror #27 │ │ │ │ + rsbeq fp, r2, r0, lsr lr │ │ │ │ andeq r1, r0, r4, lsr #23 │ │ │ │ stcvc 3, cr0, [r0], {-0} │ │ │ │ rsbseq r3, r8, r0 │ │ │ │ mvneq r0, r2, asr #25 │ │ │ │ andeq ip, pc, r1, ror #27 │ │ │ │ rscmi r2, r6, r1 │ │ │ │ cmpeq r1, r9, ror #18 │ │ │ │ @ instruction: 0xffff848b │ │ │ │ andeq r0, r0, lr, ror #11 │ │ │ │ - rsbeq fp, r2, r0, lsl #21 │ │ │ │ - strheq fp, [r2], #-164 @ 0xffffff5c @ │ │ │ │ - ldrsbeq sp, [r9], #-116 @ 0xffffff8c @ │ │ │ │ - rsbeq fp, r2, r4, ror #17 │ │ │ │ + ldrdeq fp, [r2], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq fp, r2, r4, lsl #22 │ │ │ │ + rsbseq sp, r9, r4, lsr #16 │ │ │ │ + rsbeq fp, r2, r4, lsr r9 │ │ │ │ andeq r0, r0, r6, ror #7 │ │ │ │ - rsbseq sp, r9, ip, lsr #15 │ │ │ │ - rsbeq ip, r0, ip, ror #11 │ │ │ │ - rsbeq ip, r0, r0, lsl #12 │ │ │ │ + ldrsheq sp, [r9], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq ip, r0, ip, lsr r6 │ │ │ │ + rsbeq ip, r0, r0, asr r6 │ │ │ │ add r0, r3, #15424 @ 0x3c40 │ │ │ │ mov r2, #42 @ 0x2a │ │ │ │ mov r1, r4 │ │ │ │ add r0, r0, #12 │ │ │ │ add r8, r5, #3120 @ 0xc30 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov fp, #4416 @ 0x1140 │ │ │ │ @@ -402811,24 +402811,24 @@ │ │ │ │ ldrh fp, [r3] │ │ │ │ ldr r3, [r9, #1148] @ 0x47c │ │ │ │ cmp r3, fp │ │ │ │ bls 3dc048 │ │ │ │ ldr r0, [pc, #-312] @ 3dbf04 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ mov r3, fp │ │ │ │ ldr r0, [pc, #-328] @ 3dbf08 │ │ │ │ sub r3, r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r0, [sp, #184] @ 0xb8 │ │ │ │ b 3dbd88 │ │ │ │ lsl r6, r6, #18 │ │ │ │ add r1, r5, #3120 @ 0xc30 │ │ │ │ lsr r6, r6, #18 │ │ │ │ strh r2, [r1, #8] │ │ │ │ b 3dbffc │ │ │ │ @@ -402849,15 +402849,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ ldr r0, [pc, #8] @ 3dc0dc │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757688 │ │ │ │ + b 7576d0 │ │ │ │ addeq lr, r8, r4, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 58eb58 │ │ │ │ mov r2, #688 @ 0x2b0 │ │ │ │ @@ -402882,32 +402882,32 @@ │ │ │ │ ldr r1, [pc, #88] @ 3dc1a0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r3, [pc, #60] @ 3dc1a4 │ │ │ │ ldr r1, [pc, #60] @ 3dc1a8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 75165c │ │ │ │ + bl 7516a4 │ │ │ │ ldr r1, [pc, #40] @ 3dc1ac │ │ │ │ mov r2, #5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 74f8b8 │ │ │ │ - @ instruction: 0x0079d794 │ │ │ │ - ldrsbeq pc, [pc], #-40 @ │ │ │ │ - rsbeq r7, r4, r0, asr r5 │ │ │ │ + b 74f900 │ │ │ │ + rsbseq sp, r9, r4, ror #15 │ │ │ │ + subseq pc, pc, r8, lsr #6 │ │ │ │ + rsbeq r7, r4, r0, lsr #11 │ │ │ │ @ instruction: 0x000007b0 │ │ │ │ andeq r0, r0, r8, lsl r2 │ │ │ │ addeq r6, fp, ip, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -402946,16 +402946,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #236 @ 0xec │ │ │ │ str r0, [sp] │ │ │ │ bl 25351c │ │ │ │ - @ instruction: 0x0079d69c │ │ │ │ - @ instruction: 0x0062b994 │ │ │ │ + rsbseq sp, r9, ip, ror #13 │ │ │ │ + rsbeq fp, r2, r4, ror #19 │ │ │ │ lsr r2, r2, #2 │ │ │ │ orrs r2, r2, r3, ror #2 │ │ │ │ bne 3dc28c │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldr r0, [r0, #3524] @ 0xdc4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -402972,16 +402972,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #216 @ 0xd8 │ │ │ │ str r0, [sp] │ │ │ │ bl 25351c │ │ │ │ - rsbseq sp, r9, r4, lsr r6 │ │ │ │ - rsbeq fp, r2, ip, lsr #18 │ │ │ │ + rsbseq sp, r9, r4, lsl #13 │ │ │ │ + rsbeq fp, r2, ip, ror r9 │ │ │ │ lsr r2, r2, #2 │ │ │ │ orr r2, r2, r3, lsl #30 │ │ │ │ sub r1, r2, #1 │ │ │ │ orrs r1, r1, r3, lsr #2 │ │ │ │ beq 3dc330 │ │ │ │ lsr r3, r3, #2 │ │ │ │ sub r1, r2, #2 │ │ │ │ @@ -403020,45 +403020,45 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #144 @ 0x90 │ │ │ │ str r0, [sp] │ │ │ │ bl 25351c │ │ │ │ - rsbseq sp, r9, r4, ror r5 │ │ │ │ - rsbeq fp, r2, ip, ror #16 │ │ │ │ + rsbseq sp, r9, r4, asr #11 │ │ │ │ + strheq fp, [r2], #-140 @ 0xffffff74 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 3dc3f4 │ │ │ │ ldr r2, [pc, #80] @ 3dc3f8 │ │ │ │ ldr r1, [pc, #80] @ 3dc3fc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #83 @ 0x53 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r3, #0 │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ str r3, [r0, #960] @ 0x3c0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq sp, r9, r4, lsr r5 │ │ │ │ - rsbeq fp, r2, r8, lsr #16 │ │ │ │ - rsbeq fp, r2, ip, lsr r8 │ │ │ │ + rsbseq sp, r9, r4, lsl #11 │ │ │ │ + rsbeq fp, r2, r8, ror r8 │ │ │ │ + rsbeq fp, r2, ip, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #652] @ 3dc6a8 │ │ │ │ ldr r3, [pc, #652] @ 3dc6ac │ │ │ │ @@ -403094,15 +403094,15 @@ │ │ │ │ bne 3dc56c │ │ │ │ ldr r2, [pc, #536] @ 3dc6b4 │ │ │ │ cmp r4, r2 │ │ │ │ bhi 3dc550 │ │ │ │ add r3, r3, #7424 @ 0x1d00 │ │ │ │ add r3, r3, #16 │ │ │ │ add r0, r5, r3 │ │ │ │ - bl 70ccd8 │ │ │ │ + bl 70cd20 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ bl 2542fc │ │ │ │ ldr r3, [r7, #4] │ │ │ │ tst r3, #8 │ │ │ │ orr r3, r3, #1 │ │ │ │ str r3, [r7, #4] │ │ │ │ @@ -403130,18 +403130,18 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [r8, #3516] @ 0xdbc │ │ │ │ cmp r3, #0 │ │ │ │ bge 3dc4d0 │ │ │ │ ldr r5, [r5, #928] @ 0x3a0 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 753adc │ │ │ │ + bl 753b24 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ - bl 753adc │ │ │ │ + bl 753b24 │ │ │ │ b 3dc4d0 │ │ │ │ ldr r3, [pc, #356] @ 3dc6bc │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3dc5fc │ │ │ │ mvn r0, #0 │ │ │ │ @@ -403169,22 +403169,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #216] @ 3dc6cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3dc564 │ │ │ │ ldr r3, [pc, #204] @ 3dc6d0 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3dc564 │ │ │ │ ldr r3, [pc, #172] @ 3dc6c4 │ │ │ │ @@ -403200,49 +403200,49 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str sl, [sp, #8] │ │ │ │ mov r1, sl │ │ │ │ str sl, [r0, #4] │ │ │ │ str sl, [r0, #8] │ │ │ │ str sl, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ str sl, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 3dc6d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3dc564 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #80] @ 3dc6d8 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3dc564 │ │ │ │ ldr r0, [pc, #64] @ 3dc6dc │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3dc564 │ │ │ │ addeq lr, ip, r0, lsl #20 │ │ │ │ andeq r4, r0, r0 │ │ │ │ ldrdeq lr, [ip], r4 │ │ │ │ andeq r0, r0, r3, ror #15 │ │ │ │ addeq lr, ip, r0, lsr r9 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r1, r0, r0, asr r3 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq fp, r2, ip, lsl r6 │ │ │ │ + rsbeq fp, r2, ip, ror #12 │ │ │ │ andeq r4, r0, r8, ror r8 │ │ │ │ - rsbeq fp, r2, r8, ror #11 │ │ │ │ - strheq fp, [r2], #-80 @ 0xffffffb0 @ │ │ │ │ - strdeq fp, [r2], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq fp, r2, r8, lsr r6 │ │ │ │ + rsbeq fp, r2, r0, lsl #12 │ │ │ │ + rsbeq fp, r2, r0, asr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ lsr r2, r2, #2 │ │ │ │ orr r2, r2, r3, lsl #30 │ │ │ │ sub r1, r2, #1 │ │ │ │ @@ -403291,37 +403291,37 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [r4, #932] @ 0x3a4 │ │ │ │ bl 58eb28 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r4, #7232 @ 0x1c40 │ │ │ │ add r0, r0, #40 @ 0x28 │ │ │ │ - bl 70ccd8 │ │ │ │ + bl 70cd20 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r7, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r7, #3512] @ 0xdb8 │ │ │ │ bl 58f354 │ │ │ │ ldr r3, [r7, #3520] @ 0xdc0 │ │ │ │ tst r3, #8 │ │ │ │ beq 3dc764 │ │ │ │ ldr r3, [r7, #3516] @ 0xdbc │ │ │ │ cmp r3, #0 │ │ │ │ bge 3dc764 │ │ │ │ ldr r4, [r4, #928] @ 0x3a0 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 753adc │ │ │ │ + bl 753b24 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 753adc │ │ │ │ + bl 753b24 │ │ │ │ b 3dc764 │ │ │ │ add r0, r4, #7232 @ 0x1c40 │ │ │ │ add r0, r0, #40 @ 0x28 │ │ │ │ - bl 70ccd8 │ │ │ │ + bl 70cd20 │ │ │ │ add r7, r4, #4096 @ 0x1000 │ │ │ │ mov r2, #6 │ │ │ │ mov r1, r0 │ │ │ │ add r0, r4, #936 @ 0x3a8 │ │ │ │ bl 2542fc │ │ │ │ ldr r3, [r7, #3520] @ 0xdc0 │ │ │ │ tst r3, #8 │ │ │ │ @@ -403332,16 +403332,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ mov r2, #184 @ 0xb8 │ │ │ │ str r0, [sp] │ │ │ │ bl 25351c │ │ │ │ - @ instruction: 0x0079d094 │ │ │ │ - rsbeq fp, r2, ip, lsl #7 │ │ │ │ + rsbseq sp, r9, r4, ror #1 │ │ │ │ + ldrdeq fp, [r2], #-60 @ 0xffffffc4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #136] @ 3dc90c │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -403349,44 +403349,44 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #120] @ 3dc910 │ │ │ │ ldr r1, [pc, #120] @ 3dc914 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #83 @ 0x53 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r8, [pc, #100] @ 3dc918 │ │ │ │ ldr r7, [pc, #100] @ 3dc91c │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r4, r4, #96 @ 0x60 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ add r1, r5, #928 @ 0x3a0 │ │ │ │ bl 33ff8c │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ add r1, r5, #760 @ 0x2f8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 34008c │ │ │ │ - rsbseq sp, r9, r8, asr r0 │ │ │ │ - rsbeq fp, r2, r4, asr #6 │ │ │ │ - rsbeq fp, r2, r4, asr r3 │ │ │ │ - rsbeq r1, r1, ip, asr #26 │ │ │ │ - rsbeq r1, r1, r0, ror #26 │ │ │ │ + rsbseq sp, r9, r8, lsr #1 │ │ │ │ + @ instruction: 0x0062b394 │ │ │ │ + rsbeq fp, r2, r4, lsr #7 │ │ │ │ + @ instruction: 0x00611d9c │ │ │ │ + strheq r1, [r1], #-208 @ 0xffffff30 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r7, [pc, #1404] @ 3dceb4 │ │ │ │ ldr r9, [pc, #1404] @ 3dceb8 │ │ │ │ ldr r8, [pc, #1404] @ 3dcebc │ │ │ │ @@ -403400,183 +403400,183 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r6, r1 │ │ │ │ mov r3, #83 @ 0x53 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r5, r0 │ │ │ │ str ip, [sp, #28] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r3, [r0, #752] @ 0x2f0 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3dce74 │ │ │ │ add r6, r0, #760 @ 0x2f8 │ │ │ │ mov r2, r8 │ │ │ │ mov r9, #0 │ │ │ │ mov r8, #8192 @ 0x2000 │ │ │ │ mov r4, r0 │ │ │ │ strd r8, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 706780 │ │ │ │ + bl 7067c8 │ │ │ │ ldr r9, [pc, #1296] @ 3dcec4 │ │ │ │ ldr r2, [pc, #1296] @ 3dcec8 │ │ │ │ add r8, r4, #5056 @ 0x13c0 │ │ │ │ add r8, r8, #8 │ │ │ │ add r9, pc, r9 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r9 │ │ │ │ mov fp, r2 │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp] │ │ │ │ mov r3, #936 @ 0x3a8 │ │ │ │ mov r2, r8 │ │ │ │ - bl 75b5bc │ │ │ │ + bl 75b604 │ │ │ │ ldr r2, [pc, #1252] @ 3dcecc │ │ │ │ ldr r1, [pc, #1252] @ 3dced0 │ │ │ │ add sl, r7, #136 @ 0x88 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str sl, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r8 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r3, [pc, #1216] @ 3dced4 │ │ │ │ mov r2, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 74f290 │ │ │ │ + bl 74f2d8 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str sl, [sp] │ │ │ │ mov r0, r8 │ │ │ │ str sl, [sp, #24] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr sl, [pc, #1168] @ 3dced8 │ │ │ │ add r7, r7, #96 @ 0x60 │ │ │ │ add sl, pc, sl │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 70739c │ │ │ │ + bl 7073e4 │ │ │ │ ldr ip, [pc, #1148] @ 3dcedc │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r9 │ │ │ │ ldr r9, [pc, #1132] @ 3dcee0 │ │ │ │ mov r3, r1 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r1, ip │ │ │ │ - bl 74f240 │ │ │ │ + bl 74f288 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ str r7, [sp] │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r8 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr lr, [sp, #28] │ │ │ │ ldr r3, [pc, #1088] @ 3dcee4 │ │ │ │ ldr r3, [lr, r3] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r3 │ │ │ │ bl 340468 │ │ │ │ mov r2, sl │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r9 │ │ │ │ str r7, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r1, #0 │ │ │ │ bl 340110 │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r8, r4, #5952 @ 0x1740 │ │ │ │ add r8, r8, #48 @ 0x30 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 70d870 │ │ │ │ + bl 70d8b8 │ │ │ │ str fp, [sp] │ │ │ │ ldr fp, [pc, #1000] @ 3dcee8 │ │ │ │ mov r2, r8 │ │ │ │ add fp, pc, fp │ │ │ │ mov r1, fp │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #936 @ 0x3a8 │ │ │ │ - bl 75b5bc │ │ │ │ + bl 75b604 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r2, fp │ │ │ │ - bl 74f290 │ │ │ │ + bl 74f2d8 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ str r0, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r8 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r2, #16 │ │ │ │ mov r3, #0 │ │ │ │ - bl 74f240 │ │ │ │ + bl 74f288 │ │ │ │ mov r2, sl │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r9 │ │ │ │ str r7, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ bl 340468 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #19 │ │ │ │ str r7, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r1, #0 │ │ │ │ bl 340110 │ │ │ │ ldr r2, [pc, #828] @ 3dceec │ │ │ │ mov r3, #0 │ │ │ │ add r7, r4, #7232 @ 0x1c40 │ │ │ │ add r7, r7, #40 @ 0x28 │ │ │ │ add fp, r4, #6912 @ 0x1b00 │ │ │ │ add fp, fp, #24 │ │ │ │ mov r8, #12 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 70d860 │ │ │ │ + bl 70d8a8 │ │ │ │ ldr lr, [sp, #28] │ │ │ │ ldr r3, [pc, #788] @ 3dcef0 │ │ │ │ ldr r2, [pc, #780] @ 3dceec │ │ │ │ ldr r3, [lr, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ ldr r2, [pc, #764] @ 3dcef4 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r7 │ │ │ │ - bl 70f3c4 │ │ │ │ + bl 70f40c │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 70d860 │ │ │ │ + bl 70d8a8 │ │ │ │ ldr r7, [pc, #728] @ 3dcef8 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r7, pc, r7 │ │ │ │ cmp r3, #2 │ │ │ │ ldr r3, [pc, #716] @ 3dcefc │ │ │ │ moveq sl, #48 @ 0x30 │ │ │ │ movne sl, #0 │ │ │ │ @@ -403586,133 +403586,133 @@ │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r5 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 7067cc │ │ │ │ + bl 706814 │ │ │ │ mov r0, r6 │ │ │ │ str fp, [sp] │ │ │ │ ldr r2, [pc, #656] @ 3dcf00 │ │ │ │ mov r3, #0 │ │ │ │ - bl 70d860 │ │ │ │ + bl 70d8a8 │ │ │ │ add fp, r4, #7424 @ 0x1d00 │ │ │ │ ldr r0, [pc, #620] @ 3dceec │ │ │ │ ldr r2, [pc, #640] @ 3dcf04 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r1, #0 │ │ │ │ add fp, fp, #16 │ │ │ │ strd r0, [sp] │ │ │ │ mov r8, r0 │ │ │ │ mov r9, r1 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, fp │ │ │ │ - bl 70f3c4 │ │ │ │ + bl 70f40c │ │ │ │ mov r0, r6 │ │ │ │ str fp, [sp] │ │ │ │ mov r2, #4096 @ 0x1000 │ │ │ │ mov r3, #0 │ │ │ │ - bl 70d860 │ │ │ │ + bl 70d8a8 │ │ │ │ ldr r3, [pc, #576] @ 3dcf08 │ │ │ │ add r7, r7, #148 @ 0x94 │ │ │ │ add r7, r7, sl │ │ │ │ mov fp, #0 │ │ │ │ mov sl, #4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, r4, #7104 @ 0x1bc0 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp] │ │ │ │ strd sl, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ str r0, [sp, #24] │ │ │ │ - bl 7067cc │ │ │ │ + bl 706814 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r0, [sp] │ │ │ │ ldr r2, [pc, #516] @ 3dcf0c │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl 70d860 │ │ │ │ + bl 70d8a8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [pc, #496] @ 3dcf10 │ │ │ │ add r3, r4, #7936 @ 0x1f00 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ strd r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 70f3c4 │ │ │ │ + bl 70f40c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, #2048 @ 0x800 │ │ │ │ mov r3, #0 │ │ │ │ - bl 70d860 │ │ │ │ + bl 70d8a8 │ │ │ │ mov r8, #12 │ │ │ │ mov r9, #0 │ │ │ │ ldr r3, [pc, #424] @ 3dcf14 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r9, r4, #7616 @ 0x1dc0 │ │ │ │ add r9, r9, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7067cc │ │ │ │ + bl 706814 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #380] @ 3dcf18 │ │ │ │ mov r3, #0 │ │ │ │ str r9, [sp] │ │ │ │ - bl 70d860 │ │ │ │ + bl 70d8a8 │ │ │ │ ldr r0, [pc, #320] @ 3dceec │ │ │ │ ldr r2, [pc, #364] @ 3dcf1c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r8, r4, #8128 @ 0x1fc0 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [sp] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r8 │ │ │ │ - bl 70f3c4 │ │ │ │ + bl 70f40c │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #6144 @ 0x1800 │ │ │ │ mov r3, #0 │ │ │ │ str r8, [sp] │ │ │ │ - bl 70d860 │ │ │ │ + bl 70d8a8 │ │ │ │ ldr r3, [pc, #308] @ 3dcf20 │ │ │ │ mov r2, r7 │ │ │ │ add r7, r4, #7744 @ 0x1e40 │ │ │ │ add r7, r7, #48 @ 0x30 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ strd sl, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7067cc │ │ │ │ + bl 706814 │ │ │ │ ldr r2, [pc, #268] @ 3dcf24 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp] │ │ │ │ add r6, r4, #936 @ 0x3a8 │ │ │ │ - bl 70d860 │ │ │ │ + bl 70d8a8 │ │ │ │ mov r0, r6 │ │ │ │ bl 58e314 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7581fc │ │ │ │ + bl 758244 │ │ │ │ add r3, r5, #88 @ 0x58 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r5, #20] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #208] @ 3dcf28 │ │ │ │ @@ -403727,54 +403727,54 @@ │ │ │ │ ldr ip, [pc, #176] @ 3dcf2c │ │ │ │ ldr r2, [pc, #176] @ 3dcf30 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r7, #112 @ 0x70 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - @ instruction: 0x0079cf9c │ │ │ │ - @ instruction: 0x0062b290 │ │ │ │ - rsbeq fp, r2, r4, lsr #5 │ │ │ │ + rsbseq ip, r9, ip, ror #31 │ │ │ │ + rsbeq fp, r2, r0, ror #5 │ │ │ │ + strdeq fp, [r2], #-36 @ 0xffffffdc @ │ │ │ │ addeq lr, ip, r8, asr #9 │ │ │ │ - rsbeq fp, r2, r8, asr #6 │ │ │ │ - rsbeq pc, r1, ip, lsr sp @ │ │ │ │ - subseq lr, pc, r8, lsr sl @ │ │ │ │ - strheq r6, [r4], #-196 @ 0xffffff3c @ │ │ │ │ - rsbeq r2, sl, r4, asr #4 │ │ │ │ - strheq r1, [r1], #-184 @ 0xffffff48 @ │ │ │ │ - rsbeq ip, r9, ip, lsl r9 │ │ │ │ - rsbeq r1, r1, r4, lsr #23 │ │ │ │ + @ instruction: 0x0062b398 │ │ │ │ + rsbeq pc, r1, ip, lsl #27 │ │ │ │ + subseq lr, pc, r8, lsl #21 │ │ │ │ + rsbeq r6, r4, r4, lsl #26 │ │ │ │ + @ instruction: 0x006a2294 │ │ │ │ + rsbeq r1, r1, r8, lsl #24 │ │ │ │ + rsbeq ip, r9, ip, ror #18 │ │ │ │ + strdeq r1, [r1], #-180 @ 0xffffff4c @ │ │ │ │ andeq r3, r0, ip, asr r8 │ │ │ │ - rsbeq fp, r2, r8, lsl r2 │ │ │ │ + rsbeq fp, r2, r8, ror #4 │ │ │ │ andeq r0, r0, r4, ror #15 │ │ │ │ andeq r4, r0, ip, ror #13 │ │ │ │ - rsbeq fp, r2, r0, lsr r1 │ │ │ │ + rsbeq fp, r2, r0, lsl #3 │ │ │ │ addeq sp, r8, r8, lsl #20 │ │ │ │ - rsbeq fp, r2, r0, lsl #2 │ │ │ │ + rsbeq fp, r2, r0, asr r1 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - rsbeq fp, r2, ip, lsr #1 │ │ │ │ - rsbeq fp, r2, ip, lsl #1 │ │ │ │ + strdeq fp, [r2], #-12 @ │ │ │ │ + ldrdeq fp, [r2], #-12 @ │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ - rsbeq fp, r2, r0, asr #32 │ │ │ │ - rsbeq fp, r2, r0, lsl r0 │ │ │ │ + @ instruction: 0x0062b090 │ │ │ │ + rsbeq fp, r2, r0, rrx │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - ldrdeq sl, [r2], #-240 @ 0xffffff10 @ │ │ │ │ - strheq sl, [r2], #-244 @ 0xffffff0c @ │ │ │ │ + rsbeq fp, r2, r0, lsr #32 │ │ │ │ + rsbeq fp, r2, r4 │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ strheq pc, [sp], r8 @ │ │ │ │ - rsbeq sl, r2, r8, lsr lr │ │ │ │ + rsbeq sl, r2, r8, lsl #29 │ │ │ │ andeq r0, r0, sl, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #620] @ 0x26c │ │ │ │ @@ -403852,17 +403852,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ addeq sp, ip, r8, lsr #29 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq sp, ip, ip, asr #28 │ │ │ │ - rsbseq ip, r9, r4, lsl #18 │ │ │ │ - rsbeq sl, r2, ip, ror #26 │ │ │ │ - @ instruction: 0x006c2a98 │ │ │ │ + rsbseq ip, r9, r4, asr r9 │ │ │ │ + strheq sl, [r2], #-220 @ 0xffffff24 @ │ │ │ │ + rsbeq r2, ip, r8, ror #21 │ │ │ │ ldrdeq r0, [r0], -pc @ │ │ │ │ │ │ │ │ 003dd094 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -403878,15 +403878,15 @@ │ │ │ │ cmp r1, #13 │ │ │ │ beq 3dd100 │ │ │ │ cmp r1, #3 │ │ │ │ beq 3dd134 │ │ │ │ ldr r0, [pc, #116] @ 3dd154 │ │ │ │ stm sp, {r2, r3} │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c710 │ │ │ │ + bl 99c758 │ │ │ │ ldm sp, {r2, r3} │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 4eebbc │ │ │ │ ldr r1, [pc, #80] @ 3dd158 │ │ │ │ @@ -403906,18 +403906,18 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #20 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 4eebbc │ │ │ │ addeq sp, ip, ip, asr sp │ │ │ │ - rsbeq sl, r2, ip, lsl #26 │ │ │ │ + rsbeq sl, r2, ip, asr sp │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ - rsbseq ip, r9, ip, asr #16 │ │ │ │ - rsbseq ip, r9, r0, lsr r8 │ │ │ │ + @ instruction: 0x0079c89c │ │ │ │ + rsbseq ip, r9, r0, lsl #17 │ │ │ │ │ │ │ │ 003dd164 : │ │ │ │ mov r3, #0 │ │ │ │ b 4eecb8 │ │ │ │ │ │ │ │ 003dd16c : │ │ │ │ b 4eed84 │ │ │ │ @@ -403942,15 +403942,15 @@ │ │ │ │ cmp r1, #13 │ │ │ │ beq 3dd1e8 │ │ │ │ cmp r1, #3 │ │ │ │ beq 3dd21c │ │ │ │ ldr r0, [pc, #116] @ 3dd23c │ │ │ │ stm sp, {r2, r3} │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c710 │ │ │ │ + bl 99c758 │ │ │ │ ldm sp, {r2, r3} │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 4eec44 │ │ │ │ ldr r1, [pc, #80] @ 3dd240 │ │ │ │ @@ -403970,18 +403970,18 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #20 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 4eec44 │ │ │ │ addeq sp, ip, ip, ror ip │ │ │ │ - rsbeq sl, r2, r4, lsr #24 │ │ │ │ + rsbeq sl, r2, r4, ror ip │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ - rsbseq ip, r9, r4, ror #14 │ │ │ │ - rsbseq ip, r9, r8, asr #14 │ │ │ │ + ldrheq ip, [r9], #-116 @ 0xffffff8c @ │ │ │ │ + @ instruction: 0x0079c798 │ │ │ │ │ │ │ │ 003dd24c : │ │ │ │ add r0, r0, #272 @ 0x110 │ │ │ │ ldrd r0, [r0] │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003dd258 : │ │ │ │ @@ -404151,15 +404151,15 @@ │ │ │ │ ldr r0, [r0] │ │ │ │ add r2, pc, r2 │ │ │ │ stm sp, {r1, r3} │ │ │ │ mov r1, #1 │ │ │ │ bl 255688 <__fprintf_chk@plt> │ │ │ │ b 3dd400 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 99b6d0 │ │ │ │ + bl 99b718 │ │ │ │ b 3dd400 │ │ │ │ ldr r3, [pc, #84] @ 3dd554 │ │ │ │ ldr r0, [pc, #92] @ 3dd560 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ ldr r3, [r3] │ │ │ │ mov r1, #1 │ │ │ │ @@ -404177,18 +404177,18 @@ │ │ │ │ b 3dd400 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addeq sp, ip, r8, lsl #23 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq sp, ip, r0, asr fp │ │ │ │ addeq sp, ip, r0, lsr #21 │ │ │ │ andeq r4, r0, r0, asr #11 │ │ │ │ - rsbeq sl, r2, ip, ror sl │ │ │ │ - rsbeq sl, r2, ip, lsl #19 │ │ │ │ - rsbeq sl, r2, r8, lsl #18 │ │ │ │ - rsbeq sl, r2, r0, lsl r9 │ │ │ │ + rsbeq sl, r2, ip, asr #21 │ │ │ │ + ldrdeq sl, [r2], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq sl, r2, r8, asr r9 │ │ │ │ + rsbeq sl, r2, r0, ror #18 │ │ │ │ │ │ │ │ 003dd568 : │ │ │ │ b 4ed26c │ │ │ │ │ │ │ │ 003dd56c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -404217,21 +404217,21 @@ │ │ │ │ ldr r0, [pc, #44] @ 3dd600 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 3dd604 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #204 @ 0xcc │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - rsbseq ip, r9, r0, asr #7 │ │ │ │ - rsbeq sl, r2, r4, lsr #16 │ │ │ │ - ldrdeq sl, [r2], #-140 @ 0xffffff74 @ │ │ │ │ + rsbseq ip, r9, r0, lsl r4 │ │ │ │ + rsbeq sl, r2, r4, ror r8 │ │ │ │ + rsbeq sl, r2, ip, lsr #18 │ │ │ │ andeq r0, r0, r2, ror r2 │ │ │ │ - @ instruction: 0x0079c39c │ │ │ │ - rsbeq sl, r2, r0, lsl #16 │ │ │ │ - rsbeq sl, r2, ip, ror #17 │ │ │ │ + rsbseq ip, r9, ip, ror #7 │ │ │ │ + rsbeq sl, r2, r0, asr r8 │ │ │ │ + rsbeq sl, r2, ip, lsr r9 │ │ │ │ andeq r0, r0, r3, ror r2 │ │ │ │ │ │ │ │ 003dd608 : │ │ │ │ b 4ee0d0 │ │ │ │ │ │ │ │ 003dd60c : │ │ │ │ b 4ee168 │ │ │ │ @@ -404301,21 +404301,21 @@ │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r3 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - rsbseq ip, r9, r8, ror #5 │ │ │ │ - rsbeq sl, r2, ip, asr #14 │ │ │ │ - rsbeq sl, r2, r8, asr r8 │ │ │ │ + rsbseq ip, r9, r8, lsr r3 │ │ │ │ + @ instruction: 0x0062a79c │ │ │ │ + rsbeq sl, r2, r8, lsr #17 │ │ │ │ andeq r0, r0, r7, lsr #5 │ │ │ │ - rsbseq ip, r9, r4, lsr #5 │ │ │ │ - rsbeq sl, r2, r8, lsl #14 │ │ │ │ - rsbeq sl, r2, r4, lsl r8 │ │ │ │ + ldrsheq ip, [r9], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq sl, r2, r8, asr r7 │ │ │ │ + rsbeq sl, r2, r4, ror #16 │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [pc, #596] @ 3dd99c │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ @@ -404328,36 +404328,36 @@ │ │ │ │ add r3, r4, #252 @ 0xfc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #27 │ │ │ │ mov r6, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r5, [pc, #544] @ 3dd9a8 │ │ │ │ ldr r1, [pc, #544] @ 3dd9ac │ │ │ │ add r5, pc, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r5 │ │ │ │ str r0, [sp, #20] │ │ │ │ add r0, r4, #264 @ 0x108 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 757d0c │ │ │ │ - bl 751180 │ │ │ │ + bl 757d54 │ │ │ │ + bl 7511c8 │ │ │ │ ldr r1, [pc, #504] @ 3dd9b0 │ │ │ │ add r4, r4, #272 @ 0x110 │ │ │ │ ldr r3, [pc, #500] @ 3dd9b4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r4, r0 │ │ │ │ - bl 706740 │ │ │ │ + bl 706788 │ │ │ │ cmp fp, #0 │ │ │ │ ble 3dd990 │ │ │ │ ldr r7, [pc, #468] @ 3dd9b8 │ │ │ │ ldr sl, [pc, #468] @ 3dd9bc │ │ │ │ add r7, pc, r7 │ │ │ │ add sl, pc, sl │ │ │ │ mov r9, #0 │ │ │ │ @@ -404381,30 +404381,30 @@ │ │ │ │ mov r5, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r1, [r6, #224] @ 0xe0 │ │ │ │ mov r2, #0 │ │ │ │ add r1, r5, r1 │ │ │ │ bl 4d7988 │ │ │ │ cmp r0, #0 │ │ │ │ blt 3dd954 │ │ │ │ ldr r3, [r6, #220] @ 0xdc │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r3, r5 │ │ │ │ bhi 3dd83c │ │ │ │ add r3, r9, #1 │ │ │ │ cmp fp, r3 │ │ │ │ movne r9, r3 │ │ │ │ bne 3dd7f8 │ │ │ │ - bl 70aae0 │ │ │ │ + bl 70ab28 │ │ │ │ ldr r8, [pc, #300] @ 3dd9c4 │ │ │ │ ldr sl, [pc, #300] @ 3dd9c8 │ │ │ │ add r8, pc, r8 │ │ │ │ add r8, r8, #276 @ 0x114 │ │ │ │ add sl, pc, sl │ │ │ │ mov fp, #0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -404425,24 +404425,24 @@ │ │ │ │ mov r5, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r1, [r6, #224] @ 0xe0 │ │ │ │ add r1, r5, r1 │ │ │ │ bl 4d7b6c │ │ │ │ ldr r3, [r6, #220] @ 0xdc │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r3, r5 │ │ │ │ bhi 3dd8ec │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 6eaca8 │ │ │ │ + bl 6eacf0 │ │ │ │ cmp r9, fp │ │ │ │ add fp, fp, #1 │ │ │ │ bne 3dd8a8 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -404453,41 +404453,41 @@ │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #112] @ 3dd9d0 │ │ │ │ rsb r3, r3, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r9 │ │ │ │ ldr r7, [sp, #28] │ │ │ │ - bl 99c710 │ │ │ │ + bl 99c758 │ │ │ │ ldr r1, [pc, #88] @ 3dd9d4 │ │ │ │ ldr r0, [pc, #88] @ 3dd9d8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #198 @ 0xc6 │ │ │ │ add r3, r7, #288 @ 0x120 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 70aae0 │ │ │ │ - rsbseq ip, r9, r4, lsr #4 │ │ │ │ - rsbeq r6, r1, r0, ror #12 │ │ │ │ - @ instruction: 0x0062a790 │ │ │ │ - @ instruction: 0x005fdc9c │ │ │ │ - rsbeq r5, r4, r8, lsl pc │ │ │ │ - rsbeq r5, r4, ip, asr fp │ │ │ │ + b 70ab28 │ │ │ │ + rsbseq ip, r9, r4, ror r2 │ │ │ │ + strheq r6, [r1], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq sl, r2, r0, ror #15 │ │ │ │ + subseq sp, pc, ip, ror #25 │ │ │ │ + rsbeq r5, r4, r8, ror #30 │ │ │ │ + rsbeq r5, r4, ip, lsr #23 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ - rsbseq ip, r9, r8, lsl #3 │ │ │ │ - rsbeq sl, r2, r0, lsr r7 │ │ │ │ - rsbeq sl, r2, r4, lsl #14 │ │ │ │ - ldrsbeq ip, [r9], #-4 @ │ │ │ │ - rsbeq sl, r2, r8, ror r6 │ │ │ │ - rsbeq sl, r2, r4, asr r6 │ │ │ │ - rsbeq sl, r2, r8, ror #11 │ │ │ │ - rsbeq sl, r2, ip, asr r4 │ │ │ │ - rsbeq r2, ip, r8, lsl #3 │ │ │ │ + ldrsbeq ip, [r9], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbeq sl, r2, r0, lsl #15 │ │ │ │ + rsbeq sl, r2, r4, asr r7 │ │ │ │ + rsbseq ip, r9, r4, lsr #2 │ │ │ │ + rsbeq sl, r2, r8, asr #13 │ │ │ │ + rsbeq sl, r2, r4, lsr #13 │ │ │ │ + rsbeq sl, r2, r8, lsr r6 │ │ │ │ + rsbeq sl, r2, ip, lsr #9 │ │ │ │ + ldrdeq r2, [ip], #-24 @ 0xffffffe8 @ │ │ │ │ │ │ │ │ 003dd9dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r8, [pc, #424] @ 3ddb9c │ │ │ │ @@ -404504,52 +404504,52 @@ │ │ │ │ mov r5, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r9 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp, #12] │ │ │ │ mov r6, r0 │ │ │ │ - bl 757d0c │ │ │ │ - bl 751180 │ │ │ │ + bl 757d54 │ │ │ │ + bl 7511c8 │ │ │ │ ldr r1, [pc, #360] @ 3ddbac │ │ │ │ add ip, r8, #272 @ 0x110 │ │ │ │ mov r2, r9 │ │ │ │ ldr r3, [pc, #352] @ 3ddbb0 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr sl, [pc, #340] @ 3ddbb4 │ │ │ │ ldr r2, [pc, #340] @ 3ddbb8 │ │ │ │ add ip, r8, #276 @ 0x114 │ │ │ │ add sl, pc, sl │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, sl │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ str ip, [sp] │ │ │ │ mov fp, r2 │ │ │ │ mov r9, r0 │ │ │ │ - bl 757d0c │ │ │ │ - bl 758210 │ │ │ │ + bl 757d54 │ │ │ │ + bl 758258 │ │ │ │ add ip, r8, #324 @ 0x144 │ │ │ │ mov r1, sl │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r2, fp │ │ │ │ str ip, [sp] │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #276] @ 3ddbbc │ │ │ │ ldr r1, [pc, #276] @ 3ddbc0 │ │ │ │ add r8, r8, #252 @ 0xfc │ │ │ │ add r1, pc, r1 │ │ │ │ str r8, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #27 │ │ │ │ add r8, r5, r4 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ cmp r8, #0 │ │ │ │ add r1, r4, r5, lsl #1 │ │ │ │ ble 3ddb18 │ │ │ │ add fp, r0, #4544 @ 0x11c0 │ │ │ │ add fp, fp, #12 │ │ │ │ mov r4, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ @@ -404594,29 +404594,29 @@ │ │ │ │ ldr r0, [pc, #76] @ 3ddbd4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #348 @ 0x15c │ │ │ │ mov r2, #612 @ 0x264 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - rsbseq fp, r9, r8, ror pc │ │ │ │ - subseq sp, pc, r8, lsl sl @ │ │ │ │ + rsbseq fp, r9, r8, asr #31 │ │ │ │ + subseq sp, pc, r8, ror #20 │ │ │ │ addeq sp, ip, r8, lsl #8 │ │ │ │ - rsbeq r5, r4, r8, lsl #25 │ │ │ │ - rsbeq r5, r4, ip, asr #17 │ │ │ │ + ldrdeq r5, [r4], #-200 @ 0xffffff38 @ │ │ │ │ + rsbeq r5, r4, ip, lsl r9 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ - ldrdeq sl, [r2], #-72 @ 0xffffffb8 @ │ │ │ │ - strheq sl, [r2], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbeq sl, r2, r0, asr #8 │ │ │ │ - rsbeq r6, r1, ip, lsl r3 │ │ │ │ + rsbeq sl, r2, r8, lsr #10 │ │ │ │ + rsbeq sl, r2, r0, lsl #10 │ │ │ │ + @ instruction: 0x0062a490 │ │ │ │ + rsbeq r6, r1, ip, ror #6 │ │ │ │ andeq r4, r0, r0, asr #11 │ │ │ │ - rsbeq sl, r2, r8, lsl r4 │ │ │ │ - rsbseq fp, r9, r8, ror #27 │ │ │ │ - rsbeq sl, r2, r0, asr r2 │ │ │ │ - rsbeq r1, ip, ip, ror pc │ │ │ │ + rsbeq sl, r2, r8, ror #8 │ │ │ │ + rsbseq fp, r9, r8, lsr lr │ │ │ │ + rsbeq sl, r2, r0, lsr #5 │ │ │ │ + rsbeq r1, ip, ip, asr #31 │ │ │ │ │ │ │ │ 003ddbd8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -404671,55 +404671,55 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ mov r9, r0 │ │ │ │ - bl 757d0c │ │ │ │ - bl 751180 │ │ │ │ + bl 757d54 │ │ │ │ + bl 7511c8 │ │ │ │ ldr r1, [pc, #1952] @ 3de470 │ │ │ │ add ip, r4, #272 @ 0x110 │ │ │ │ mov r2, r7 │ │ │ │ ldr r3, [pc, #1944] @ 3de474 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r8, [pc, #1932] @ 3de478 │ │ │ │ ldr r7, [pc, #1932] @ 3de47c │ │ │ │ add ip, r4, #276 @ 0x114 │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r2, r8 │ │ │ │ str ip, [sp] │ │ │ │ str r0, [sp, #32] │ │ │ │ - bl 757d0c │ │ │ │ - bl 758210 │ │ │ │ + bl 757d54 │ │ │ │ + bl 758258 │ │ │ │ add ip, r4, #324 @ 0x144 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r2, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #1868] @ 3de480 │ │ │ │ ldr r1, [pc, #1868] @ 3de484 │ │ │ │ add r4, r4, #252 @ 0xfc │ │ │ │ mov r3, #27 │ │ │ │ add r7, r6, sl, lsl #1 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [sp, #28] │ │ │ │ lsl r4, sl, #1 │ │ │ │ sub r7, r7, sl │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r3, [r5, #120] @ 0x78 │ │ │ │ cmp r6, #0 │ │ │ │ addne r4, r4, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r0, [sp, #24] │ │ │ │ beq 3de440 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -404754,64 +404754,64 @@ │ │ │ │ ldr r1, [pc, #1688] @ 3de490 │ │ │ │ add r3, r4, #252 @ 0xfc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r8 │ │ │ │ mov r3, #27 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r6, [pc, #1660] @ 3de494 │ │ │ │ ldr r1, [pc, #1660] @ 3de498 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r0, r4, #264 @ 0x108 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 757d0c │ │ │ │ - bl 751180 │ │ │ │ + bl 757d54 │ │ │ │ + bl 7511c8 │ │ │ │ ldr r1, [pc, #1620] @ 3de49c │ │ │ │ add r4, r4, #272 @ 0x110 │ │ │ │ mov r2, r6 │ │ │ │ str r4, [sp] │ │ │ │ ldr r3, [pc, #1564] @ 3de474 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r6, #0 │ │ │ │ mov r4, r8 │ │ │ │ str r0, [sp, #16] │ │ │ │ b 3dde78 │ │ │ │ add r6, r6, #1 │ │ │ │ cmp r7, r6 │ │ │ │ beq 3ddf18 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6eac28 │ │ │ │ + bl 6eac70 │ │ │ │ cmp r0, #0 │ │ │ │ bge 3dde6c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #1548] @ 3de4a0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c710 │ │ │ │ + bl 99c758 │ │ │ │ cmp r6, #0 │ │ │ │ beq 3ddec0 │ │ │ │ ldr r5, [sp, #12] │ │ │ │ mov r7, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r7, r7, #1 │ │ │ │ - bl 6eaca8 │ │ │ │ + bl 6eacf0 │ │ │ │ cmp r7, r6 │ │ │ │ bne 3ddeac │ │ │ │ rsb r9, r4, #0 │ │ │ │ ldr r0, [pc, #1496] @ 3de4a4 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c710 │ │ │ │ + bl 99c758 │ │ │ │ ldr r2, [pc, #1484] @ 3de4a8 │ │ │ │ ldr r3, [pc, #1404] @ 3de45c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -404821,15 +404821,15 @@ │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 706740 │ │ │ │ + bl 706788 │ │ │ │ ldr r3, [pc, #1416] @ 3de4ac │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, r3, #276 @ 0x114 │ │ │ │ ldr r3, [pc, #1404] @ 3de4b0 │ │ │ │ mov r4, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -404860,15 +404860,15 @@ │ │ │ │ cmp r3, fp │ │ │ │ bls 3de054 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r1, [r8, #224] @ 0xe0 │ │ │ │ mov r2, #1 │ │ │ │ add r1, fp, r1 │ │ │ │ bl 4d7988 │ │ │ │ cmp r0, #0 │ │ │ │ bge 3ddf90 │ │ │ │ rsb r9, r0, #0 │ │ │ │ @@ -404878,16 +404878,16 @@ │ │ │ │ mov r6, fp │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [sp, #20] │ │ │ │ ldr fp, [sp, #16] │ │ │ │ - bl 99c710 │ │ │ │ - bl 70aae0 │ │ │ │ + bl 99c758 │ │ │ │ + bl 70ab28 │ │ │ │ mov r2, r6 │ │ │ │ ldr r6, [sp, #12] │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r6 │ │ │ │ bl 4edd84 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r6 │ │ │ │ @@ -404896,26 +404896,26 @@ │ │ │ │ mov r1, fp │ │ │ │ bl 3dd730 │ │ │ │ cmp r7, r6 │ │ │ │ ldrgt r5, [sp, #12] │ │ │ │ ble 3ddec4 │ │ │ │ mov r0, r5 │ │ │ │ add r6, r6, #1 │ │ │ │ - bl 6eaca8 │ │ │ │ + bl 6eacf0 │ │ │ │ cmp r7, r6 │ │ │ │ bgt 3de03c │ │ │ │ b 3ddec4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r7, r7, #1 │ │ │ │ cmp r3, r7 │ │ │ │ bne 3ddf50 │ │ │ │ ldr r5, [sp, #44] @ 0x2c │ │ │ │ ldr r7, [sp, #20] │ │ │ │ ldr fp, [sp, #16] │ │ │ │ - bl 70aae0 │ │ │ │ + bl 70ab28 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r3, [r5, #120] @ 0x78 │ │ │ │ ldr r0, [r1, #20] │ │ │ │ mov r2, #1 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ @@ -405029,46 +405029,46 @@ │ │ │ │ add r3, r4, #252 @ 0xfc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r6, [pc, #636] @ 3de4d0 │ │ │ │ mov r3, #27 │ │ │ │ mov r0, r8 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r1, [pc, #624] @ 3de4d4 │ │ │ │ add r0, r4, #264 @ 0x108 │ │ │ │ add r6, pc, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 757d0c │ │ │ │ - bl 751180 │ │ │ │ + bl 757d54 │ │ │ │ + bl 7511c8 │ │ │ │ ldr r1, [pc, #588] @ 3de4d8 │ │ │ │ add r4, r4, #272 @ 0x110 │ │ │ │ ldr r3, [pc, #480] @ 3de474 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757d0c │ │ │ │ - bl 706740 │ │ │ │ - bl 70aae0 │ │ │ │ + bl 757d54 │ │ │ │ + bl 706788 │ │ │ │ + bl 70ab28 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r3, [r5, #120] @ 0x78 │ │ │ │ ldr r0, [r1, #20] │ │ │ │ mov r2, #1 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 3de2f0 │ │ │ │ ldr r0, [pc, #524] @ 3de4dc │ │ │ │ rsb r1, r4, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c710 │ │ │ │ + bl 99c758 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, sl │ │ │ │ mov r1, fp │ │ │ │ bl 3dd730 │ │ │ │ b 3dded4 │ │ │ │ mov r4, #0 │ │ │ │ @@ -405099,15 +405099,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ sub r1, r1, #1 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ beq 3de434 │ │ │ │ ldr r3, [r6, #224] @ 0xe0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, r1, r3 │ │ │ │ - bl 6e6b04 │ │ │ │ + bl 6e6b4c │ │ │ │ cmp r0, #0 │ │ │ │ beq 3de350 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ bl 4efb40 │ │ │ │ cmp r0, #0 │ │ │ │ bge 3de350 │ │ │ │ @@ -405120,26 +405120,26 @@ │ │ │ │ add r3, r3, #364 @ 0x16c │ │ │ │ mov r2, #460 @ 0x1cc │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, r3 │ │ │ │ ldr r0, [r6, #616] @ 0x268 │ │ │ │ - bl 9b1490 │ │ │ │ + bl 9b14d8 │ │ │ │ ldr r3, [r6, #220] @ 0xdc │ │ │ │ mov r1, #0 │ │ │ │ cmp r3, r1 │ │ │ │ ldr r3, [r6, #616] @ 0x268 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ beq 3de428 │ │ │ │ ldr r3, [r6, #224] @ 0xe0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, r1, r3 │ │ │ │ - bl 6e6b04 │ │ │ │ + bl 6e6b4c │ │ │ │ cmp r0, #0 │ │ │ │ beq 3de410 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ bl 4efb40 │ │ │ │ cmp r0, #0 │ │ │ │ blt 3de2f8 │ │ │ │ @@ -405154,55 +405154,55 @@ │ │ │ │ b 3de100 │ │ │ │ ldr r0, [r6, #620] @ 0x26c │ │ │ │ ldr r2, [r0] │ │ │ │ b 3de320 │ │ │ │ ldr r0, [pc, #164] @ 3de4ec │ │ │ │ mvn r4, #37 @ 0x25 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c710 │ │ │ │ + bl 99c758 │ │ │ │ b 3dded4 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x008cd1b0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq fp, r9, ip, ror #25 │ │ │ │ - subseq sp, pc, r8, lsl #15 │ │ │ │ + rsbseq fp, r9, ip, lsr sp │ │ │ │ + ldrsbeq sp, [pc], #-120 @ │ │ │ │ addeq sp, ip, r8, ror r1 │ │ │ │ - strdeq r5, [r4], #-156 @ 0xffffff64 @ │ │ │ │ - rsbeq r5, r4, r0, asr #12 │ │ │ │ + rsbeq r5, r4, ip, asr #20 │ │ │ │ + @ instruction: 0x00645690 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ - rsbeq sl, r2, r4, lsr #4 │ │ │ │ - rsbeq sl, r2, ip, asr #4 │ │ │ │ + rsbeq sl, r2, r4, ror r2 │ │ │ │ + @ instruction: 0x0062a29c │ │ │ │ + rsbeq sl, r2, r0, lsl #4 │ │ │ │ + ldrdeq r6, [r1], #-0 @ │ │ │ │ + ldrsbeq fp, [r9], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq sl, r2, ip, asr #2 │ │ │ │ + rsbeq r6, r1, ip, lsl r0 │ │ │ │ + subseq sp, pc, ip, asr r6 @ │ │ │ │ + ldrdeq r5, [r4], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq r5, r4, r4, lsl r5 │ │ │ │ + rsbeq sl, r2, r8, lsl #3 │ │ │ │ strheq sl, [r2], #-16 @ │ │ │ │ - rsbeq r6, r1, r0, lsl #1 │ │ │ │ - rsbseq fp, r9, r4, lsl #23 │ │ │ │ - strdeq sl, [r2], #-12 @ │ │ │ │ - rsbeq r5, r1, ip, asr #31 │ │ │ │ - subseq sp, pc, ip, lsl #12 │ │ │ │ - rsbeq r5, r4, r4, lsl #17 │ │ │ │ - rsbeq r5, r4, r4, asr #9 │ │ │ │ - rsbeq sl, r2, r8, lsr r1 │ │ │ │ - rsbeq sl, r2, r0, ror #2 │ │ │ │ addeq ip, ip, r0, asr #30 │ │ │ │ - rsbseq fp, r9, r8, asr #20 │ │ │ │ - rsbeq r9, r2, r4, ror #31 │ │ │ │ - strheq r9, [r2], #-244 @ 0xffffff0c @ │ │ │ │ - rsbeq sl, r2, r0, lsl r0 │ │ │ │ + @ instruction: 0x0079ba98 │ │ │ │ + rsbeq sl, r2, r4, lsr r0 │ │ │ │ + rsbeq sl, r2, r4 │ │ │ │ + rsbeq sl, r2, r0, rrx │ │ │ │ andeq r4, r0, r0, asr #11 │ │ │ │ - rsbeq r9, r2, r4, ror #26 │ │ │ │ - rsbseq fp, r9, ip, lsr r7 │ │ │ │ - strheq r9, [r2], #-196 @ 0xffffff3c @ │ │ │ │ - rsbeq r5, r1, r4, lsl #23 │ │ │ │ - subseq sp, pc, r0, asr #3 │ │ │ │ - rsbeq r5, r4, ip, lsr r4 │ │ │ │ - rsbeq r5, r4, r8, lsl #1 │ │ │ │ - rsbeq r9, r2, r0, lsl #27 │ │ │ │ - ldrsbeq fp, [r9], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbeq r9, r2, r8, lsr sl │ │ │ │ - ldrdeq r9, [r2], #-192 @ 0xffffff40 @ │ │ │ │ - rsbeq r9, r2, r8, asr fp │ │ │ │ + strheq r9, [r2], #-212 @ 0xffffff2c @ │ │ │ │ + rsbseq fp, r9, ip, lsl #15 │ │ │ │ + rsbeq r9, r2, r4, lsl #26 │ │ │ │ + ldrdeq r5, [r1], #-180 @ 0xffffff4c @ │ │ │ │ + subseq sp, pc, r0, lsl r2 @ │ │ │ │ + rsbeq r5, r4, ip, lsl #9 │ │ │ │ + ldrdeq r5, [r4], #-8 @ │ │ │ │ + ldrdeq r9, [r2], #-208 @ 0xffffff30 @ │ │ │ │ + rsbseq fp, r9, r0, lsr #12 │ │ │ │ + rsbeq r9, r2, r8, lsl #21 │ │ │ │ + rsbeq r9, r2, r0, lsr #26 │ │ │ │ + rsbeq r9, r2, r8, lsr #23 │ │ │ │ │ │ │ │ 003de4f0 : │ │ │ │ ldr r3, [r0, #308] @ 0x134 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3de504 │ │ │ │ bx r3 │ │ │ │ @@ -405294,20 +405294,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #384 @ 0x180 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ addeq ip, ip, r8, ror #17 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq ip, ip, ip, asr r8 │ │ │ │ - rsbseq fp, r9, ip, asr #6 │ │ │ │ - strheq r9, [r2], #-116 @ 0xffffff8c @ │ │ │ │ - rsbeq r1, ip, r0, ror #9 │ │ │ │ - rsbseq fp, r9, r4, lsr #6 │ │ │ │ - rsbeq r9, r2, r8, lsl #15 │ │ │ │ - rsbeq r9, r2, ip, lsr #20 │ │ │ │ + @ instruction: 0x0079b39c │ │ │ │ + rsbeq r9, r2, r4, lsl #16 │ │ │ │ + rsbeq r1, ip, r0, lsr r5 │ │ │ │ + rsbseq fp, r9, r4, ror r3 │ │ │ │ + ldrdeq r9, [r2], #-120 @ 0xffffff88 @ │ │ │ │ + rsbeq r9, r2, ip, ror sl │ │ │ │ ldrdeq r0, [r0], -sp │ │ │ │ │ │ │ │ 003de688 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -405380,15 +405380,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bge 3de740 │ │ │ │ bl 253e4c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r6, r0, #0 │ │ │ │ ldr r0, [pc, #172] @ 3de868 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c710 │ │ │ │ + bl 99c758 │ │ │ │ ldr r3, [r4, #620] @ 0x26c │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #3 │ │ │ │ beq 3de7e8 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r7 │ │ │ │ @@ -405423,26 +405423,26 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #412 @ 0x19c │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ addeq ip, ip, r8, ror r7 │ │ │ │ andeq r4, r0, r0 │ │ │ │ ldrdeq ip, [ip], r0 │ │ │ │ - ldrdeq r9, [r2], #-132 @ 0xffffff7c @ │ │ │ │ - rsbseq fp, r9, r8, asr r1 │ │ │ │ - strheq r9, [r2], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbeq r9, r2, r4, asr r8 │ │ │ │ + rsbeq r9, r2, r4, lsr #18 │ │ │ │ + rsbseq fp, r9, r8, lsr #3 │ │ │ │ + rsbeq r9, r2, ip, lsl #12 │ │ │ │ + rsbeq r9, r2, r4, lsr #17 │ │ │ │ andeq r0, r0, r9, lsl r3 │ │ │ │ - rsbseq fp, r9, r8, lsr #2 │ │ │ │ - rsbeq r9, r2, ip, lsl #11 │ │ │ │ - rsbeq r9, r2, r0, lsr r8 │ │ │ │ + rsbseq fp, r9, r8, ror r1 │ │ │ │ + ldrdeq r9, [r2], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq r9, r2, r0, lsl #17 │ │ │ │ strdeq r0, [r0], -sl │ │ │ │ ldr r0, [pc, #4] @ 3de898 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757664 │ │ │ │ + b 7576ac │ │ │ │ addeq fp, r8, ip, lsl #29 │ │ │ │ ldr r1, [r0, #2088] @ 0x828 │ │ │ │ cmp r1, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -405492,25 +405492,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #200] @ 3dea50 │ │ │ │ ldr r1, [pc, #200] @ 3dea54 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #168] @ 3dea58 │ │ │ │ ldr r3, [pc, #168] @ 3dea5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #160] @ 3dea60 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ @@ -405524,41 +405524,41 @@ │ │ │ │ ldr r1, [pc, #128] @ 3dea68 │ │ │ │ add r3, pc, r3 │ │ │ │ orr r2, r2, #8 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75165c │ │ │ │ + bl 7516a4 │ │ │ │ ldr r1, [pc, #100] @ 3dea6c │ │ │ │ mov r2, #5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74f8b8 │ │ │ │ + bl 74f900 │ │ │ │ ldr r3, [pc, #84] @ 3dea70 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq fp, r9, r4, asr #5 │ │ │ │ - ldrheq ip, [pc], #-168 @ │ │ │ │ - rsbeq r4, r4, r4, lsr sp │ │ │ │ - rsbeq ip, r0, r4, lsl #27 │ │ │ │ - rsbeq r5, r0, ip, asr pc │ │ │ │ + rsbseq fp, r9, r4, lsl r3 │ │ │ │ + subseq ip, pc, r8, lsl #22 │ │ │ │ + rsbeq r4, r4, r4, lsl #27 │ │ │ │ + ldrdeq ip, [r0], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq r5, r0, ip, lsr #31 │ │ │ │ andeq r0, r0, r0, asr #28 │ │ │ │ andeq r0, r0, r8, lsl #5 │ │ │ │ andeq r1, r6, r6, lsr fp │ │ │ │ - rsbeq r9, r2, ip, asr #13 │ │ │ │ + rsbeq r9, r2, ip, lsl r7 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ addeq r4, fp, r8, lsr r3 │ │ │ │ addeq fp, r8, r4, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -405568,15 +405568,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #71 @ 0x47 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #2404] @ 0x964 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3deac4 │ │ │ │ bl 3e6140 │ │ │ │ ldr r3, [r4, #2088] @ 0x828 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -405615,17 +405615,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x0079b198 │ │ │ │ - rsbeq r9, r2, r4, lsr #12 │ │ │ │ - rsbeq ip, pc, r0, lsl pc @ │ │ │ │ + rsbseq fp, r9, r8, ror #3 │ │ │ │ + rsbeq r9, r2, r4, ror r6 │ │ │ │ + rsbeq ip, pc, r0, ror #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #172] @ 3dec38 │ │ │ │ ldr r8, [pc, #172] @ 3dec3c │ │ │ │ ldr r7, [pc, #172] @ 3dec40 │ │ │ │ @@ -405635,28 +405635,28 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ mov r6, r0 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ add r2, r6, #1904 @ 0x770 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r1, r2 │ │ │ │ bl 4173f4 │ │ │ │ ldr r5, [r6, #2088] @ 0x828 │ │ │ │ mov r3, #10 │ │ │ │ add r5, r5, #2 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ lsl r5, r5, #1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ cmp r5, #0 │ │ │ │ beq 3dec18 │ │ │ │ mov r6, r0 │ │ │ │ mov r4, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r4, r4, #1 │ │ │ │ @@ -405667,32 +405667,32 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - @ instruction: 0x0079b098 │ │ │ │ - rsbeq ip, r0, r8, ror fp │ │ │ │ - rsbeq r5, r0, r0, asr sp │ │ │ │ + rsbseq fp, r9, r8, ror #1 │ │ │ │ + rsbeq ip, r0, r8, asr #23 │ │ │ │ + rsbeq r5, r0, r0, lsr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #248] @ 3ded54 │ │ │ │ ldr r2, [pc, #248] @ 3ded58 │ │ │ │ ldr r1, [pc, #248] @ 3ded5c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #71 @ 0x47 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r4, #0 │ │ │ │ ldr r3, [r0, #2412] @ 0x96c │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ ldrne r2, [r0, #2416] @ 0x970 │ │ │ │ strne r2, [r3, #2416] @ 0x970 │ │ │ │ ldr r2, [r0, #2416] @ 0x970 │ │ │ │ @@ -405727,28 +405727,28 @@ │ │ │ │ blt 3dece8 │ │ │ │ mov r0, r1 │ │ │ │ bl 253810 │ │ │ │ mov r0, r5 │ │ │ │ bl 3deb74 │ │ │ │ add r0, r5, #1904 @ 0x770 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 757884 │ │ │ │ + bl 7578cc │ │ │ │ add r0, r5, #1744 @ 0x6d0 │ │ │ │ - bl 757884 │ │ │ │ + bl 7578cc │ │ │ │ ldr r0, [r5, #2404] @ 0x964 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3ded44 │ │ │ │ bl 3e610c │ │ │ │ ldr r0, [r5, #2092] @ 0x82c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 253810 │ │ │ │ - rsbseq sl, r9, r8, asr #31 │ │ │ │ - rsbeq r9, r2, r4, asr r4 │ │ │ │ - rsbeq ip, pc, ip, lsr sp @ │ │ │ │ + rsbseq fp, r9, r8, lsl r0 │ │ │ │ + rsbeq r9, r2, r4, lsr #9 │ │ │ │ + rsbeq ip, pc, ip, lsl #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3792] @ 0xed0 │ │ │ │ ldr r3, [pc, #1276] @ 3df274 │ │ │ │ ldr lr, [pc, #1276] @ 3df278 │ │ │ │ ldr ip, [pc, #1276] @ 3df27c │ │ │ │ @@ -405764,15 +405764,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #260] @ 0x104 │ │ │ │ mov ip, #0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r1, #1 │ │ │ │ mov r7, #0 │ │ │ │ add r4, sp, #132 @ 0x84 │ │ │ │ ldr r8, [pc, #1204] @ 3df288 │ │ │ │ add r8, pc, r8 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r9 │ │ │ │ @@ -406010,15 +406010,15 @@ │ │ │ │ str r0, [r6] │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ ldm r1, {r0, r1} │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r1, [r6, #4] │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #16] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ mov r2, #1 │ │ │ │ str r3, [sp, #8] │ │ │ │ strb r2, [sp, #92] @ 0x5c │ │ │ │ @@ -406026,15 +406026,15 @@ │ │ │ │ str r7, [sp, #20] │ │ │ │ ldr ip, [sp, #44] @ 0x2c │ │ │ │ ldm r1, {r0, r1} │ │ │ │ ldrd r2, [sp, #48] @ 0x30 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, fp, #424 @ 0x1a8 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ add r3, r6, #8 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldrh r3, [sl, #4] │ │ │ │ add r9, r9, #1 │ │ │ │ add r3, r3, #7 │ │ │ │ bic r3, r3, #7 │ │ │ │ sub r8, r8, r3 │ │ │ │ @@ -406043,51 +406043,51 @@ │ │ │ │ ble 3def58 │ │ │ │ b 3def44 │ │ │ │ ldr r1, [pc, #136] @ 3df294 │ │ │ │ ldr r0, [pc, #136] @ 3df298 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #56 @ 0x38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3def24 │ │ │ │ ldr r1, [pc, #116] @ 3df29c │ │ │ │ ldr r0, [pc, #116] @ 3df2a0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #56 @ 0x38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3df048 │ │ │ │ ldr r1, [pc, #96] @ 3df2a4 │ │ │ │ ldr r0, [pc, #96] @ 3df2a8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #56 @ 0x38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3deef4 │ │ │ │ mvn r6, #21 │ │ │ │ b 3def94 │ │ │ │ mvn r6, #5 │ │ │ │ b 3def94 │ │ │ │ mov r6, #0 │ │ │ │ b 3def78 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ - rsbseq sl, r9, ip, lsr #29 │ │ │ │ + ldrsheq sl, [r9], #-236 @ 0xffffff14 @ │ │ │ │ umulleq ip, ip, r8, r0 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq ip, r0, r0, ror r9 │ │ │ │ - rsbeq r5, r0, r4, asr #22 │ │ │ │ + rsbeq ip, r0, r0, asr #19 │ │ │ │ + @ instruction: 0x00605b94 │ │ │ │ addeq ip, ip, ip, asr #32 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ addeq fp, ip, r0, lsl #29 │ │ │ │ - rsbseq sl, r9, ip, lsl sl │ │ │ │ - rsbeq r8, r2, r0, lsr #30 │ │ │ │ - rsbseq sl, r9, r0, lsl #20 │ │ │ │ - rsbeq r8, r2, r8, lsr #29 │ │ │ │ - rsbseq sl, r9, r4, ror #19 │ │ │ │ - strheq r8, [r2], #-236 @ 0xffffff14 @ │ │ │ │ + rsbseq sl, r9, ip, ror #20 │ │ │ │ + rsbeq r8, r2, r0, ror pc │ │ │ │ + rsbseq sl, r9, r0, asr sl │ │ │ │ + strdeq r8, [r2], #-232 @ 0xffffff18 @ │ │ │ │ + rsbseq sl, r9, r4, lsr sl │ │ │ │ + rsbeq r8, r2, ip, lsl #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r5, r0 │ │ │ │ cmp r1, #4 │ │ │ │ @@ -406414,18 +406414,18 @@ │ │ │ │ b 3df3a8 │ │ │ │ ldr r4, [pc, #32] @ 3df7f4 │ │ │ │ lsr r4, r4, r2 │ │ │ │ ands r4, r4, #1 │ │ │ │ beq 3df770 │ │ │ │ ldr r4, [pc, #8] @ 3df7ec │ │ │ │ b 3df3a8 │ │ │ │ - ldrheq sl, [r9], #-100 @ 0xffffff9c @ │ │ │ │ - ldrsbeq sl, [r9], #-98 @ 0xffffff9e @ │ │ │ │ + rsbseq sl, r9, r4, lsl #14 │ │ │ │ + rsbseq sl, r9, r2, lsr #14 │ │ │ │ @ instruction: 0xdeadbabe │ │ │ │ - rsbseq sl, r9, r0, asr r6 │ │ │ │ + rsbseq sl, r9, r0, lsr #13 │ │ │ │ andeq r1, r0, r1, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r3, [pc, #1444] @ 3dfdb4 │ │ │ │ ldr lr, [pc, #1444] @ 3dfdb8 │ │ │ │ @@ -406442,15 +406442,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #71 @ 0x47 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #44] @ 0x2c │ │ │ │ mov ip, #0 │ │ │ │ mov fp, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [pc, #1380] @ 3dfdc8 │ │ │ │ str r3, [sp, #28] │ │ │ │ strh r3, [sp, #32] │ │ │ │ ldr r3, [pc, #1372] @ 3dfdcc │ │ │ │ strh r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ @@ -406481,29 +406481,29 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7067cc │ │ │ │ + bl 706814 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, fp │ │ │ │ bl 41d400 │ │ │ │ add r6, r4, #1904 @ 0x770 │ │ │ │ ldr r2, [pc, #1220] @ 3dfdd8 │ │ │ │ add r6, r6, #8 │ │ │ │ strd r8, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ ldr r8, [pc, #1200] @ 3dfddc │ │ │ │ - bl 706780 │ │ │ │ + bl 7067c8 │ │ │ │ ldr r9, [pc, #1196] @ 3dfde0 │ │ │ │ mov r0, fp │ │ │ │ ldr fp, [pc, #1192] @ 3dfde4 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #1 │ │ │ │ @@ -406512,15 +406512,15 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ bl 41d400 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r1, [r4, #2088] @ 0x828 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, #4096 @ 0x1000 │ │ │ │ add r1, r1, #2 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r5, [sp, #16] │ │ │ │ stm sp, {r5, r6} │ │ │ │ @@ -406528,17 +406528,17 @@ │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #20] │ │ │ │ bl 417de0 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 3df9f4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757884 │ │ │ │ + bl 7578cc │ │ │ │ mov r0, sl │ │ │ │ - bl 757884 │ │ │ │ + bl 7578cc │ │ │ │ ldr r0, [r4, #2404] @ 0x964 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3dfc58 │ │ │ │ ldr r2, [pc, #1052] @ 3dfde8 │ │ │ │ ldr r3, [pc, #1004] @ 3dfdbc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -406552,15 +406552,15 @@ │ │ │ │ b 3e610c │ │ │ │ mov r2, fp │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #10 │ │ │ │ ldr r9, [r4, #2088] @ 0x828 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ add r9, r9, #2 │ │ │ │ lsl r9, r9, #1 │ │ │ │ cmp r9, #0 │ │ │ │ movne r8, r5 │ │ │ │ mov fp, r0 │ │ │ │ beq 3dfa40 │ │ │ │ mov r1, r8 │ │ │ │ @@ -406592,15 +406592,15 @@ │ │ │ │ ldr r3, [pc, #864] @ 3dfdf8 │ │ │ │ mov r0, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1312 @ 0x520 │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ mov r0, r4 │ │ │ │ bl 3deb74 │ │ │ │ b 3df9a8 │ │ │ │ mov r0, r9 │ │ │ │ bl 254b6c │ │ │ │ cmp r0, #9 │ │ │ │ bhi 3dfd78 │ │ │ │ @@ -406747,15 +406747,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ ldr r2, [pc, #268] @ 3dfe20 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 3df9b8 │ │ │ │ bl 3e61a8 │ │ │ │ bl 255ac0 │ │ │ │ ldr r3, [r4, #2404] @ 0x964 │ │ │ │ mov r5, r0 │ │ │ │ str r0, [r4, #2084] @ 0x824 │ │ │ │ b 3df890 │ │ │ │ @@ -406783,49 +406783,49 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #9 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #144] @ 3dfe34 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 3dfab0 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ - rsbseq sl, r9, r4, lsl r4 │ │ │ │ + rsbseq sl, r9, r4, ror #8 │ │ │ │ addeq fp, ip, r0, lsl #12 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r8, r2, r8, lsl #17 │ │ │ │ - rsbeq ip, pc, r4, ror r1 @ │ │ │ │ + ldrdeq r8, [r2], #-136 @ 0xffffff78 @ │ │ │ │ + rsbeq ip, pc, r4, asr #3 │ │ │ │ andne r5, r0, #1375731712 @ 0x52000000 │ │ │ │ andeq r0, r0, r5, lsr r1 │ │ │ │ addeq sl, r8, r8, asr #28 │ │ │ │ - rsbeq r8, r2, r4, ror #17 │ │ │ │ - rsbeq r8, r2, r8, lsr #17 │ │ │ │ - ldrsheq sl, [r9], #-32 @ 0xffffffe0 @ │ │ │ │ - @ instruction: 0x00604f9c │ │ │ │ - rsbeq fp, r0, r4, asr #27 │ │ │ │ + rsbeq r8, r2, r4, lsr r9 │ │ │ │ + strdeq r8, [r2], #-136 @ 0xffffff78 @ │ │ │ │ + rsbseq sl, r9, r0, asr #6 │ │ │ │ + rsbeq r4, r0, ip, ror #31 │ │ │ │ + rsbeq fp, r0, r4, lsl lr │ │ │ │ addeq fp, ip, r0, asr r4 │ │ │ │ addseq r3, ip, r8, lsl #21 │ │ │ │ - rsbeq r8, r2, ip, ror r7 │ │ │ │ - rsbeq r8, r2, r8, asr #13 │ │ │ │ - @ instruction: 0x0079a190 │ │ │ │ + rsbeq r8, r2, ip, asr #15 │ │ │ │ + rsbeq r8, r2, r8, lsl r7 │ │ │ │ + rsbseq sl, r9, r0, ror #3 │ │ │ │ @ instruction: 0xfffff21c │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ addseq r3, ip, ip, lsr #17 │ │ │ │ addseq r3, ip, ip, lsl #17 │ │ │ │ @ instruction: 0x008cb1bc │ │ │ │ addseq r3, ip, r4, lsl r8 │ │ │ │ - rsbseq r9, r9, r8, lsr #30 │ │ │ │ - rsbeq r8, r2, r4, lsl #9 │ │ │ │ - rsbeq r8, r2, r4, asr r4 │ │ │ │ + rsbseq r9, r9, r8, ror pc │ │ │ │ + ldrdeq r8, [r2], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq r8, r2, r4, lsr #9 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ - rsbeq fp, pc, ip, asr #24 │ │ │ │ - rsbeq r8, r2, r0, asr r4 │ │ │ │ - @ instruction: 0x00799e9c │ │ │ │ - rsbeq r8, r2, r4, asr #7 │ │ │ │ + @ instruction: 0x006fbc9c │ │ │ │ + rsbeq r8, r2, r0, lsr #9 │ │ │ │ + rsbseq r9, r9, ip, ror #29 │ │ │ │ + rsbeq r8, r2, r4, lsl r4 │ │ │ │ andeq r0, r0, lr, lsr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3936] @ 0xf60 │ │ │ │ ldr r2, [pc, #2076] @ 3e066c │ │ │ │ ldr r3, [pc, #2076] @ 3e0670 │ │ │ │ @@ -406944,246 +406944,246 @@ │ │ │ │ str r9, [sp, #16] │ │ │ │ cmp r9, r0 │ │ │ │ bhi 3e0660 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #52] @ 0x34 │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ - bl 9bee34 │ │ │ │ + bl 9bee7c │ │ │ │ mov r2, #2 │ │ │ │ str r2, [r4] │ │ │ │ mov r1, #1 │ │ │ │ mov r2, r5 │ │ │ │ add r9, r0, #8 │ │ │ │ add r3, r0, #15 │ │ │ │ bic fp, r3, #7 │ │ │ │ strh r9, [r4, #4] │ │ │ │ add r3, r4, #8 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 9bec8c │ │ │ │ + bl 9becd4 │ │ │ │ ldrh r0, [r4, #4] │ │ │ │ sub r2, fp, r9 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r4, r0 │ │ │ │ bl 255340 │ │ │ │ mov r3, #4 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ - bl 9bee34 │ │ │ │ + bl 9bee7c │ │ │ │ add r8, r4, fp │ │ │ │ mov r1, #1 │ │ │ │ str r1, [r4, fp] │ │ │ │ add r3, r8, #8 │ │ │ │ mov r2, r5 │ │ │ │ add sl, r0, #8 │ │ │ │ strh sl, [r8, #4] │ │ │ │ add r9, r0, #15 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 9bec8c │ │ │ │ + bl 9becd4 │ │ │ │ ldrh r0, [r8, #4] │ │ │ │ bic r9, r9, #7 │ │ │ │ sub r2, r9, sl │ │ │ │ mov r1, r5 │ │ │ │ add r0, r8, r0 │ │ │ │ bl 255340 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov ip, #4 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str ip, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ - bl 9bee34 │ │ │ │ + bl 9bee7c │ │ │ │ add fp, r9, fp │ │ │ │ mov lr, #2 │ │ │ │ add r8, r4, fp │ │ │ │ str lr, [r4, fp] │ │ │ │ add r3, r8, #8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #1 │ │ │ │ add sl, r0, #8 │ │ │ │ strh sl, [r8, #4] │ │ │ │ add r9, r0, #15 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 9bec8c │ │ │ │ + bl 9becd4 │ │ │ │ ldrh r0, [r8, #4] │ │ │ │ bic r9, r9, #7 │ │ │ │ sub r2, r9, sl │ │ │ │ mov r1, r5 │ │ │ │ add r0, r8, r0 │ │ │ │ bl 255340 │ │ │ │ mov r2, #1 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldrb r3, [sp, #38] @ 0x26 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ strb r3, [sp, #48] @ 0x30 │ │ │ │ - bl 9bee34 │ │ │ │ + bl 9bee7c │ │ │ │ add fp, r9, fp │ │ │ │ mov r3, #3 │ │ │ │ add r9, r4, fp │ │ │ │ str r3, [r4, fp] │ │ │ │ mov r2, r5 │ │ │ │ add r3, r9, #8 │ │ │ │ mov r1, #1 │ │ │ │ add sl, r0, #15 │ │ │ │ bic sl, sl, #7 │ │ │ │ add r8, sl, fp │ │ │ │ add fp, r0, #8 │ │ │ │ strh fp, [r9, #4] │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 9bec8c │ │ │ │ + bl 9becd4 │ │ │ │ ldrh r0, [r9, #4] │ │ │ │ sub r2, sl, fp │ │ │ │ mov r1, r5 │ │ │ │ add r0, r9, r0 │ │ │ │ bl 255340 │ │ │ │ mov r2, #1 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldrb r3, [sp, #39] @ 0x27 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ strb r3, [sp, #48] @ 0x30 │ │ │ │ - bl 9bee34 │ │ │ │ + bl 9bee7c │ │ │ │ add r9, r4, r8 │ │ │ │ mov ip, #4 │ │ │ │ str ip, [r4, r8] │ │ │ │ add r3, r9, #8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #1 │ │ │ │ add fp, r0, #8 │ │ │ │ strh fp, [r9, #4] │ │ │ │ add sl, r0, #15 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 9bec8c │ │ │ │ + bl 9becd4 │ │ │ │ ldrh r0, [r9, #4] │ │ │ │ bic sl, sl, #7 │ │ │ │ sub r2, sl, fp │ │ │ │ mov r1, r5 │ │ │ │ add r0, r9, r0 │ │ │ │ bl 255340 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ mov r1, #6 │ │ │ │ mov r0, r7 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ mov r1, #1 │ │ │ │ - bl 9bee34 │ │ │ │ + bl 9bee7c │ │ │ │ add r8, sl, r8 │ │ │ │ add r9, r4, r8 │ │ │ │ mov r3, #5 │ │ │ │ str r3, [r4, r8] │ │ │ │ mov r2, r5 │ │ │ │ add r3, r9, #8 │ │ │ │ mov r1, #1 │ │ │ │ add fp, r0, #8 │ │ │ │ strh fp, [r9, #4] │ │ │ │ add sl, r0, #15 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 9bec8c │ │ │ │ + bl 9becd4 │ │ │ │ ldrh r0, [r9, #4] │ │ │ │ bic sl, sl, #7 │ │ │ │ sub r2, sl, fp │ │ │ │ mov r1, r5 │ │ │ │ add r0, r9, r0 │ │ │ │ bl 255340 │ │ │ │ mov r2, #1 │ │ │ │ ldr ip, [sp, #20] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r7 │ │ │ │ strb ip, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ - bl 9bee34 │ │ │ │ + bl 9bee7c │ │ │ │ add r8, sl, r8 │ │ │ │ add r9, r4, r8 │ │ │ │ mov r1, #6 │ │ │ │ str r1, [r4, r8] │ │ │ │ add r3, r9, #8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #1 │ │ │ │ add fp, r0, #8 │ │ │ │ strh fp, [r9, #4] │ │ │ │ add sl, r0, #15 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 9bec8c │ │ │ │ + bl 9becd4 │ │ │ │ ldrh r0, [r9, #4] │ │ │ │ bic sl, sl, #7 │ │ │ │ sub r2, sl, fp │ │ │ │ mov r1, r5 │ │ │ │ add r0, r9, r0 │ │ │ │ bl 255340 │ │ │ │ mov r2, #1 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r0, r7 │ │ │ │ strb r1, [sp, #48] @ 0x30 │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ - bl 9bee34 │ │ │ │ + bl 9bee7c │ │ │ │ add r8, sl, r8 │ │ │ │ add r9, r4, r8 │ │ │ │ mov r3, #7 │ │ │ │ str r3, [r4, r8] │ │ │ │ mov r2, r5 │ │ │ │ add r3, r9, #8 │ │ │ │ mov r1, #1 │ │ │ │ add fp, r0, #8 │ │ │ │ strh fp, [r9, #4] │ │ │ │ add sl, r0, #15 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 9bec8c │ │ │ │ + bl 9becd4 │ │ │ │ ldrh r0, [r9, #4] │ │ │ │ bic sl, sl, #7 │ │ │ │ sub r2, sl, fp │ │ │ │ mov r1, r5 │ │ │ │ add r0, r9, r0 │ │ │ │ bl 255340 │ │ │ │ add r8, sl, r8 │ │ │ │ ldr sl, [sp, #24] │ │ │ │ mov r0, sl │ │ │ │ bl 254b6c │ │ │ │ mov r1, #1 │ │ │ │ str sl, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9bee34 │ │ │ │ + bl 9bee7c │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, r8] │ │ │ │ mov r1, #1 │ │ │ │ mov r3, r0 │ │ │ │ add sl, r3, r2 │ │ │ │ add r9, r0, #15 │ │ │ │ mov r0, r7 │ │ │ │ add r7, r4, r8 │ │ │ │ strh sl, [r7, #4] │ │ │ │ str r3, [sp] │ │ │ │ add r3, r7, r2 │ │ │ │ mov r2, r5 │ │ │ │ - bl 9bec8c │ │ │ │ + bl 9becd4 │ │ │ │ ldrh r0, [r7, #4] │ │ │ │ bic r9, r9, #7 │ │ │ │ mov r1, r5 │ │ │ │ sub r2, r9, sl │ │ │ │ add r8, r9, r8 │ │ │ │ add r0, r7, r0 │ │ │ │ bl 255340 │ │ │ │ @@ -407448,15 +407448,15 @@ │ │ │ │ ldr r1, [pc, #1172] @ 3e0c8c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #88 @ 0x58 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 3dea74 │ │ │ │ str r7, [r0, #2376] @ 0x948 │ │ │ │ str ip, [r0, #2380] @ 0x94c │ │ │ │ b 3e0714 │ │ │ │ lsr r3, r2, #5 │ │ │ │ @@ -407514,15 +407514,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r3, [r4, #2088] @ 0x828 │ │ │ │ add r3, r3, #2 │ │ │ │ cmp r5, r3, lsl #1 │ │ │ │ movcc r1, r5 │ │ │ │ bcs 3e0714 │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -407573,15 +407573,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r4, #2384] @ 0x950 │ │ │ │ bl 255cd0 │ │ │ │ cmp r7, #2 │ │ │ │ mov r5, r0 │ │ │ │ beq 3e0c70 │ │ │ │ cmp r7, #4 │ │ │ │ @@ -407604,40 +407604,40 @@ │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ str r2, [sl, #4] │ │ │ │ strb r3, [sp, #60] @ 0x3c │ │ │ │ ldm sl, {r0, r1} │ │ │ │ ldrd sl, [fp, #-8] │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r9, [sp, #16] │ │ │ │ strb r3, [sp, #68] @ 0x44 │ │ │ │ str r5, [sp, #8] │ │ │ │ ldm r7, {r0, r1} │ │ │ │ mov r2, sl │ │ │ │ stm r6, {r0, r1} │ │ │ │ mov r3, fp │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr r0, [pc, #504] @ 3e0cb8 │ │ │ │ ldr r2, [pc, #504] @ 3e0cbc │ │ │ │ ldr r1, [pc, #504] @ 3e0cc0 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #44 @ 0x2c │ │ │ │ mov r3, #10 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r3, [r4, #2088] @ 0x828 │ │ │ │ add r3, r3, #2 │ │ │ │ lsl r3, r3, #1 │ │ │ │ cmp r3, #2 │ │ │ │ bls 3e0b00 │ │ │ │ mov r1, #2 │ │ │ │ bl 4175b4 │ │ │ │ @@ -407665,15 +407665,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #44 @ 0x2c │ │ │ │ mov r3, #10 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r3, [r4, #2088] @ 0x828 │ │ │ │ add r3, r3, #2 │ │ │ │ cmp r7, r3, lsl #1 │ │ │ │ bcs 3e0714 │ │ │ │ mov r1, r7 │ │ │ │ b 3e092c │ │ │ │ ldr r3, [r0, #2396] @ 0x95c │ │ │ │ @@ -407700,15 +407700,15 @@ │ │ │ │ add r8, sp, #48 @ 0x30 │ │ │ │ add r7, sp, #64 @ 0x40 │ │ │ │ strd r2, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [r4, #2384] @ 0x950 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r3, #1 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ strb r3, [sp, #68] @ 0x44 │ │ │ │ str r5, [sp, #8] │ │ │ │ @@ -407716,15 +407716,15 @@ │ │ │ │ add ip, r6, #424 @ 0x1a8 │ │ │ │ add r6, sp, #72 @ 0x48 │ │ │ │ stm r6, {r0, r1} │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r0, r1} │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov r0, ip │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr r9, [r4, #2384] @ 0x950 │ │ │ │ cmp r9, #0 │ │ │ │ beq 3e0a58 │ │ │ │ sub r2, r5, #1 │ │ │ │ add r3, r2, #2 │ │ │ │ sub r3, r3, r5 │ │ │ │ cmp r3, r9 │ │ │ │ @@ -407733,34 +407733,34 @@ │ │ │ │ strb r3, [r2] │ │ │ │ bcc 3e0c50 │ │ │ │ b 3e0a58 │ │ │ │ mov fp, r4 │ │ │ │ ldr r9, [fp, #2384]! @ 0x950 │ │ │ │ mov r1, #150 @ 0x96 │ │ │ │ b 3e0a38 │ │ │ │ - rsbseq r9, r9, r2, lsr #8 │ │ │ │ - rsbseq r9, r9, r4, lsr r4 │ │ │ │ - subseq sl, pc, r8, lsr #24 │ │ │ │ - rsbeq r2, r4, r4, lsr #29 │ │ │ │ - ldrsbeq r9, [r9], #-52 @ 0xffffffcc @ │ │ │ │ - rsbseq r9, r9, r4, lsr r3 │ │ │ │ - rsbeq sl, r0, r8, lsl lr │ │ │ │ - rsbeq r3, r0, ip, ror #31 │ │ │ │ - rsbseq r9, r9, r8, lsr #5 │ │ │ │ - rsbeq sl, r0, ip, lsl #27 │ │ │ │ - rsbeq r3, r0, r0, ror #30 │ │ │ │ - rsbseq r9, r9, r4, asr #4 │ │ │ │ - rsbeq sl, r0, r4, lsr #26 │ │ │ │ - strdeq r3, [r0], #-236 @ 0xffffff14 @ │ │ │ │ - rsbseq r9, r9, r4, ror #2 │ │ │ │ - rsbeq sl, r0, ip, lsr ip │ │ │ │ - rsbeq r3, r0, r4, lsl lr │ │ │ │ - ldrsbeq r9, [r9], #-4 @ │ │ │ │ - rsbeq sl, r0, ip, lsr #23 │ │ │ │ - rsbeq r3, r0, r4, lsl #27 │ │ │ │ + rsbseq r9, r9, r2, ror r4 │ │ │ │ + rsbseq r9, r9, r4, lsl #9 │ │ │ │ + subseq sl, pc, r8, ror ip @ │ │ │ │ + strdeq r2, [r4], #-228 @ 0xffffff1c @ │ │ │ │ + rsbseq r9, r9, r4, lsr #8 │ │ │ │ + rsbseq r9, r9, r4, lsl #7 │ │ │ │ + rsbeq sl, r0, r8, ror #28 │ │ │ │ + rsbeq r4, r0, ip, lsr r0 │ │ │ │ + ldrsheq r9, [r9], #-40 @ 0xffffffd8 @ │ │ │ │ + ldrdeq sl, [r0], #-220 @ 0xffffff24 @ │ │ │ │ + strheq r3, [r0], #-240 @ 0xffffff10 @ │ │ │ │ + @ instruction: 0x00799294 │ │ │ │ + rsbeq sl, r0, r4, ror sp │ │ │ │ + rsbeq r3, r0, ip, asr #30 │ │ │ │ + ldrheq r9, [r9], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq sl, r0, ip, lsl #25 │ │ │ │ + rsbeq r3, r0, r4, ror #28 │ │ │ │ + rsbseq r9, r9, r4, lsr #2 │ │ │ │ + strdeq sl, [r0], #-188 @ 0xffffff44 @ │ │ │ │ + ldrdeq r3, [r0], #-212 @ 0xffffff2c @ │ │ │ │ │ │ │ │ 003e0cd0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #68] @ 3e0d2c │ │ │ │ @@ -407838,21 +407838,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r5, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #106 @ 0x6a │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ mov r5, #0 │ │ │ │ b 3e0dc0 │ │ │ │ addseq r2, ip, ip, ror r7 │ │ │ │ - rsbseq r8, r9, r8, lsr lr │ │ │ │ - rsbeq r7, r2, ip, lsr #8 │ │ │ │ - rsbeq r7, r2, r0, ror r3 │ │ │ │ + rsbseq r8, r9, r8, lsl #29 │ │ │ │ + rsbeq r7, r2, ip, ror r4 │ │ │ │ + rsbeq r7, r2, r0, asr #7 │ │ │ │ │ │ │ │ 003e0e28 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #240] @ 3e0f30 │ │ │ │ @@ -407903,28 +407903,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ mov r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ umullseq r2, ip, r8, r6 │ │ │ │ - rsbseq r8, r9, r0, asr #26 │ │ │ │ - rsbeq r7, r2, ip, lsr #6 │ │ │ │ - rsbeq r7, r2, r8, ror r2 │ │ │ │ + @ instruction: 0x00798d90 │ │ │ │ + rsbeq r7, r2, ip, ror r3 │ │ │ │ + rsbeq r7, r2, r8, asr #5 │ │ │ │ │ │ │ │ 003e0f40 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r3, [r0, #2400] @ 0x960 │ │ │ │ @@ -407983,41 +407983,41 @@ │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 9bee34 │ │ │ │ + bl 9bee7c │ │ │ │ str r6, [r4] │ │ │ │ mov r1, r6 │ │ │ │ mov r2, #0 │ │ │ │ add r7, r0, #8 │ │ │ │ add r3, r0, #15 │ │ │ │ bic fp, r3, #7 │ │ │ │ strh r7, [r4, #4] │ │ │ │ add r3, r4, #8 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r9 │ │ │ │ - bl 9bec8c │ │ │ │ + bl 9becd4 │ │ │ │ ldrh r0, [r4, #4] │ │ │ │ sub r2, fp, r7 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r4, r0 │ │ │ │ str fp, [sp, #16] │ │ │ │ bl 255340 │ │ │ │ ldr ip, [sp, #16] │ │ │ │ mov fp, #0 │ │ │ │ add r3, r4, ip │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #12] │ │ │ │ str fp, [sp, #44] @ 0x2c │ │ │ │ str fp, [sp, #48] @ 0x30 │ │ │ │ - bl 9bee34 │ │ │ │ + bl 9bee7c │ │ │ │ ldr ip, [sp, #16] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r7, r9 │ │ │ │ mov lr, #2 │ │ │ │ str lr, [r4, ip] │ │ │ │ add r3, r3, #8 │ │ │ │ mov r2, fp │ │ │ │ @@ -408027,43 +408027,43 @@ │ │ │ │ strh r1, [r3, #-4] │ │ │ │ bic r9, r9, #7 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ add r7, ip, r9 │ │ │ │ - bl 9bec8c │ │ │ │ + bl 9becd4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldrh r0, [r3, #4] │ │ │ │ sub r2, r9, r1 │ │ │ │ add r0, r3, r0 │ │ │ │ mov r1, fp │ │ │ │ bl 255340 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov lr, #4 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mov r1, r6 │ │ │ │ str lr, [sp, #48] @ 0x30 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ - bl 9bee34 │ │ │ │ + bl 9bee7c │ │ │ │ str r6, [r4, r7] │ │ │ │ mov r2, fp │ │ │ │ add r9, r0, #8 │ │ │ │ mov r1, r9 │ │ │ │ add r9, r4, r7 │ │ │ │ add r3, r9, #8 │ │ │ │ strh r1, [r9, #4] │ │ │ │ add sl, r0, #15 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp] │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 9bec8c │ │ │ │ + bl 9becd4 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldrh r0, [r9, #4] │ │ │ │ bic sl, sl, #7 │ │ │ │ sub r2, sl, r1 │ │ │ │ add r0, r9, r0 │ │ │ │ mov r1, fp │ │ │ │ bl 255340 │ │ │ │ @@ -408071,29 +408071,29 @@ │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r0, r9 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ mov r1, r6 │ │ │ │ strb r2, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #48] @ 0x30 │ │ │ │ - bl 9bee34 │ │ │ │ + bl 9bee7c │ │ │ │ add r7, sl, r7 │ │ │ │ mov lr, #2 │ │ │ │ str lr, [r4, r7] │ │ │ │ add r4, r4, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r9 │ │ │ │ add r9, r3, #8 │ │ │ │ strh r9, [r4, #4] │ │ │ │ add r6, r3, #15 │ │ │ │ str r3, [sp] │ │ │ │ add r3, r4, #8 │ │ │ │ - bl 9bec8c │ │ │ │ + bl 9becd4 │ │ │ │ ldrh r0, [r4, #4] │ │ │ │ bic r6, r6, #7 │ │ │ │ sub r2, r6, r9 │ │ │ │ mov r1, fp │ │ │ │ add r0, r4, r0 │ │ │ │ bl 255340 │ │ │ │ ldr ip, [sp, #16] │ │ │ │ @@ -408112,32 +408112,32 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #44 @ 0x2c │ │ │ │ mov r3, #10 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r3, [r5, #2088] @ 0x828 │ │ │ │ add r3, r3, #2 │ │ │ │ lsl r3, r3, #1 │ │ │ │ cmp r3, #1 │ │ │ │ bls 3e0fb8 │ │ │ │ mov r1, #1 │ │ │ │ bl 4175b4 │ │ │ │ b 3e0fb8 │ │ │ │ mvn r4, #104 @ 0x68 │ │ │ │ b 3e0fb8 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x008c9eb4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r9, ip, ip, asr lr │ │ │ │ - rsbseq r8, r9, r0, lsl #20 │ │ │ │ - ldrdeq sl, [r0], #-72 @ 0xffffffb8 @ │ │ │ │ - strheq r3, [r0], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbseq r8, r9, r0, asr sl │ │ │ │ + rsbeq sl, r0, r8, lsr #10 │ │ │ │ + rsbeq r3, r0, r0, lsl #14 │ │ │ │ │ │ │ │ 003e128c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ @@ -408206,42 +408206,42 @@ │ │ │ │ mov r8, #4 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ mov r1, #1 │ │ │ │ str ip, [sp, #28] │ │ │ │ str ip, [sp, #52] @ 0x34 │ │ │ │ str r8, [sp, #56] @ 0x38 │ │ │ │ - bl 9bee34 │ │ │ │ + bl 9bee7c │ │ │ │ mov fp, #1 │ │ │ │ str fp, [r7] │ │ │ │ mov r1, fp │ │ │ │ mov r2, r6 │ │ │ │ add r8, r0, #8 │ │ │ │ add r3, r0, #15 │ │ │ │ bic ip, r3, #7 │ │ │ │ strh r8, [r7, #4] │ │ │ │ add r3, r7, #8 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, sl │ │ │ │ str ip, [sp, #20] │ │ │ │ - bl 9bec8c │ │ │ │ + bl 9becd4 │ │ │ │ ldr ip, [sp, #20] │ │ │ │ ldrh r0, [r7, #4] │ │ │ │ sub r2, ip, r8 │ │ │ │ add r0, r7, r0 │ │ │ │ mov r1, r6 │ │ │ │ bl 255340 │ │ │ │ ldr ip, [sp, #20] │ │ │ │ mov r1, fp │ │ │ │ add lr, r7, ip │ │ │ │ mov r0, sl │ │ │ │ str lr, [sp, #8] │ │ │ │ str r6, [sp, #52] @ 0x34 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ - bl 9bee34 │ │ │ │ + bl 9bee7c │ │ │ │ ldr ip, [sp, #20] │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r8, sl │ │ │ │ mov r2, r6 │ │ │ │ str r8, [sp, #24] │ │ │ │ add lr, r0, #8 │ │ │ │ mov r3, lr │ │ │ │ @@ -408252,70 +408252,70 @@ │ │ │ │ strh r3, [r1, #4] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp] │ │ │ │ add r3, r1, #8 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, fp │ │ │ │ add r8, ip, sl │ │ │ │ - bl 9bec8c │ │ │ │ + bl 9becd4 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr lr, [sp, #36] @ 0x24 │ │ │ │ ldrh r0, [r1, #4] │ │ │ │ sub r2, sl, lr │ │ │ │ add r0, r1, r0 │ │ │ │ mov r1, r6 │ │ │ │ bl 255340 │ │ │ │ mov sl, #4 │ │ │ │ mov r1, fp │ │ │ │ str r5, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldr r5, [sp, #28] │ │ │ │ str sl, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp, #52] @ 0x34 │ │ │ │ - bl 9bee34 │ │ │ │ + bl 9bee7c │ │ │ │ add r5, r7, r8 │ │ │ │ str fp, [r7, r8] │ │ │ │ add r3, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, fp │ │ │ │ add lr, r0, #8 │ │ │ │ strh lr, [r5, #4] │ │ │ │ add sl, r0, #15 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str lr, [sp, #36] @ 0x24 │ │ │ │ - bl 9bec8c │ │ │ │ + bl 9becd4 │ │ │ │ ldr lr, [sp, #36] @ 0x24 │ │ │ │ ldrh r0, [r5, #4] │ │ │ │ bic sl, sl, #7 │ │ │ │ sub r2, sl, lr │ │ │ │ add r0, r5, r0 │ │ │ │ mov r1, r6 │ │ │ │ bl 255340 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r3, #6 │ │ │ │ mov r1, fp │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - bl 9bee34 │ │ │ │ + bl 9bee7c │ │ │ │ add r8, sl, r8 │ │ │ │ add r5, r7, r8 │ │ │ │ mov lr, #2 │ │ │ │ str lr, [r7, r8] │ │ │ │ add r3, r5, #8 │ │ │ │ mov r1, fp │ │ │ │ add r2, r0, #8 │ │ │ │ strh r2, [r5, #4] │ │ │ │ add sl, r0, #15 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r0, [sp] │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 9bec8c │ │ │ │ + bl 9becd4 │ │ │ │ ldrh r0, [r5, #4] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ bic sl, sl, #7 │ │ │ │ sub r2, sl, r2 │ │ │ │ add r0, r5, r0 │ │ │ │ mov r1, r6 │ │ │ │ bl 255340 │ │ │ │ @@ -408325,28 +408325,28 @@ │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r5, [sp, #28] │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ str lr, [sp, #56] @ 0x38 │ │ │ │ strh r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #52] @ 0x34 │ │ │ │ - bl 9bee34 │ │ │ │ + bl 9bee7c │ │ │ │ mov r2, #3 │ │ │ │ str r2, [r7, r8] │ │ │ │ add r7, r7, r8 │ │ │ │ mov r1, fp │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r0 │ │ │ │ add r5, r0, #15 │ │ │ │ mov r0, sl │ │ │ │ add sl, r3, #8 │ │ │ │ strh sl, [r7, #4] │ │ │ │ str r3, [sp] │ │ │ │ add r3, r7, #8 │ │ │ │ - bl 9bec8c │ │ │ │ + bl 9becd4 │ │ │ │ ldrh r0, [r7, #4] │ │ │ │ bic r5, r5, #7 │ │ │ │ sub r2, r5, sl │ │ │ │ mov r1, r6 │ │ │ │ add r0, r7, r0 │ │ │ │ bl 255340 │ │ │ │ ldr ip, [sp, #20] │ │ │ │ @@ -408369,15 +408369,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #44 @ 0x2c │ │ │ │ mov r3, #10 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r3, [r4, #2088] @ 0x828 │ │ │ │ add r3, r3, #2 │ │ │ │ lsl r3, r3, #1 │ │ │ │ cmp r3, #1 │ │ │ │ bls 3e130c │ │ │ │ mov r1, #1 │ │ │ │ bl 4175b4 │ │ │ │ @@ -408386,17 +408386,17 @@ │ │ │ │ b 3e130c │ │ │ │ mvn r5, #104 @ 0x68 │ │ │ │ b 3e130c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addeq r9, ip, ip, ror #22 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r9, ip, r8, lsl #22 │ │ │ │ - rsbseq r8, r9, r4, lsl #12 │ │ │ │ - ldrdeq sl, [r0], #-12 @ │ │ │ │ - strheq r3, [r0], #-36 @ 0xffffffdc @ │ │ │ │ + rsbseq r8, r9, r4, asr r6 │ │ │ │ + rsbeq sl, r0, ip, lsr #2 │ │ │ │ + rsbeq r3, r0, r4, lsl #6 │ │ │ │ │ │ │ │ 003e1690 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ mov r8, r2 │ │ │ │ @@ -408420,15 +408420,15 @@ │ │ │ │ add r3, r3, r4, lsl #3 │ │ │ │ ldr r7, [r3, #4] │ │ │ │ mov r0, r7 │ │ │ │ bl 3e213c │ │ │ │ mov r1, r9 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9bee34 │ │ │ │ + bl 9bee7c │ │ │ │ cmp r5, fp │ │ │ │ str fp, [sp, #100] @ 0x64 │ │ │ │ str fp, [sp, #104] @ 0x68 │ │ │ │ str fp, [sp, #108] @ 0x6c │ │ │ │ str fp, [sp, #112] @ 0x70 │ │ │ │ str fp, [sp, #116] @ 0x74 │ │ │ │ str fp, [sp, #120] @ 0x78 │ │ │ │ @@ -408513,15 +408513,15 @@ │ │ │ │ ldr r2, [pc, #920] @ 3e1bfc │ │ │ │ ldr r1, [pc, #920] @ 3e1c00 │ │ │ │ lsl r4, r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r3, [r6, #2088] @ 0x828 │ │ │ │ add r4, r4, #3 │ │ │ │ add r3, r3, #2 │ │ │ │ cmp r4, r3, lsl #1 │ │ │ │ bcs 3e1804 │ │ │ │ mov r1, r4 │ │ │ │ bl 4175b4 │ │ │ │ @@ -408548,95 +408548,95 @@ │ │ │ │ mov r1, r9 │ │ │ │ str fp, [sp] │ │ │ │ mov r2, #0 │ │ │ │ add r9, sp, #80 @ 0x50 │ │ │ │ mov r3, r0 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9bec8c │ │ │ │ + bl 9becd4 │ │ │ │ mov r8, fp │ │ │ │ mov r3, #1 │ │ │ │ mov fp, #0 │ │ │ │ str fp, [sp, #76] @ 0x4c │ │ │ │ strb r3, [sp, #76] @ 0x4c │ │ │ │ add r3, sp, #72 @ 0x48 │ │ │ │ str fp, [sp, #72] @ 0x48 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sp, #84] @ 0x54 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r8, [sp, #16] │ │ │ │ str sl, [sp, #8] │ │ │ │ str fp, [sp, #20] │ │ │ │ str r8, [sp, #32] │ │ │ │ ldm r9, {r0, r1} │ │ │ │ ldr r8, [sp, #36] @ 0x24 │ │ │ │ ldrd r2, [sp, #48] @ 0x30 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r6, #424 @ 0x1a8 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ mov r0, sl │ │ │ │ bl 253810 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r3, #2 │ │ │ │ subs sl, r0, fp │ │ │ │ movne sl, #1 │ │ │ │ lsl sl, sl, #8 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r8 │ │ │ │ strh sl, [sp, #80] @ 0x50 │ │ │ │ str r9, [sp, #44] @ 0x2c │ │ │ │ str r9, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ - bl 9bee34 │ │ │ │ + bl 9bee7c │ │ │ │ mov sl, r8 │ │ │ │ mov r1, #1 │ │ │ │ str r1, [r4] │ │ │ │ mov r2, fp │ │ │ │ add r9, r0, #8 │ │ │ │ add r3, r0, #15 │ │ │ │ bic r8, r3, #7 │ │ │ │ strh r9, [r4, #4] │ │ │ │ add r3, r4, #8 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, sl │ │ │ │ - bl 9bec8c │ │ │ │ + bl 9becd4 │ │ │ │ ldrh r0, [r4, #4] │ │ │ │ sub r2, r8, r9 │ │ │ │ add r0, r4, r0 │ │ │ │ mov r1, fp │ │ │ │ bl 255340 │ │ │ │ mov r3, #2 │ │ │ │ ldr r9, [sp, #44] @ 0x2c │ │ │ │ mov r1, #1 │ │ │ │ mov r0, sl │ │ │ │ str r9, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ mov r9, r3 │ │ │ │ str sl, [sp, #36] @ 0x24 │ │ │ │ strh fp, [sp, #80] @ 0x50 │ │ │ │ - bl 9bee34 │ │ │ │ + bl 9bee7c │ │ │ │ str r9, [r4, r8] │ │ │ │ add r9, r4, r8 │ │ │ │ add r3, r9, #8 │ │ │ │ mov r2, fp │ │ │ │ add r1, r0, #8 │ │ │ │ strh r1, [r9, #4] │ │ │ │ add sl, r0, #15 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp] │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 9bec8c │ │ │ │ + bl 9becd4 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ ldrh r0, [r9, #4] │ │ │ │ bic sl, sl, #7 │ │ │ │ sub r2, sl, r1 │ │ │ │ add r0, r9, r0 │ │ │ │ mov r1, fp │ │ │ │ bl 255340 │ │ │ │ @@ -408644,29 +408644,29 @@ │ │ │ │ mov r1, #8 │ │ │ │ ldr r9, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r1, #1 │ │ │ │ strd r2, [sp, #80] @ 0x50 │ │ │ │ str r9, [sp, #88] @ 0x58 │ │ │ │ - bl 9bee34 │ │ │ │ + bl 9bee7c │ │ │ │ add r8, sl, r8 │ │ │ │ add r9, r4, r8 │ │ │ │ mov r3, #3 │ │ │ │ str r3, [r4, r8] │ │ │ │ mov r2, fp │ │ │ │ add r3, r9, #8 │ │ │ │ add r1, r0, #8 │ │ │ │ strh r1, [r9, #4] │ │ │ │ add sl, r0, #15 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp] │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 9bec8c │ │ │ │ + bl 9becd4 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldrh r0, [r9, #4] │ │ │ │ bic sl, sl, #7 │ │ │ │ sub r2, sl, r1 │ │ │ │ add r0, r9, r0 │ │ │ │ mov r1, fp │ │ │ │ bl 255340 │ │ │ │ @@ -408674,29 +408674,29 @@ │ │ │ │ ldr r9, [sp, #44] @ 0x2c │ │ │ │ mov r3, #2 │ │ │ │ strh r1, [sp, #80] @ 0x50 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r1, #1 │ │ │ │ str r9, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ - bl 9bee34 │ │ │ │ + bl 9bee7c │ │ │ │ add r8, sl, r8 │ │ │ │ add r9, r4, r8 │ │ │ │ mov r3, #4 │ │ │ │ str r3, [r4, r8] │ │ │ │ mov r2, fp │ │ │ │ add r3, r9, #8 │ │ │ │ add r1, r0, #8 │ │ │ │ strh r1, [r9, #4] │ │ │ │ add sl, r0, #15 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp] │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 9bec8c │ │ │ │ + bl 9becd4 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldrh r0, [r9, #4] │ │ │ │ bic sl, sl, #7 │ │ │ │ sub r2, sl, r1 │ │ │ │ add r0, r9, r0 │ │ │ │ mov r1, fp │ │ │ │ bl 255340 │ │ │ │ @@ -408706,27 +408706,27 @@ │ │ │ │ ldr r9, [sp, #44] @ 0x2c │ │ │ │ mov r3, #2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, sl │ │ │ │ strh r2, [sp, #80] @ 0x50 │ │ │ │ str r9, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ - bl 9bee34 │ │ │ │ + bl 9bee7c │ │ │ │ mov r3, #5 │ │ │ │ str r3, [r4, r8] │ │ │ │ add r4, r4, r8 │ │ │ │ add r3, r4, #8 │ │ │ │ mov r1, #1 │ │ │ │ mov r2, fp │ │ │ │ mov r9, r0 │ │ │ │ add r8, r9, #8 │ │ │ │ strh r8, [r4, #4] │ │ │ │ mov r0, sl │ │ │ │ str r9, [sp] │ │ │ │ - bl 9bec8c │ │ │ │ + bl 9becd4 │ │ │ │ ldrh r0, [r4, #4] │ │ │ │ add r2, r9, #15 │ │ │ │ bic r2, r2, #7 │ │ │ │ sub r2, r2, r8 │ │ │ │ mov r1, fp │ │ │ │ add r0, r4, r0 │ │ │ │ bl 255340 │ │ │ │ @@ -408737,17 +408737,17 @@ │ │ │ │ b 3e17f0 │ │ │ │ mvn r5, #104 @ 0x68 │ │ │ │ b 3e1804 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addeq r9, ip, r8, ror #14 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r9, ip, r0, lsl r6 │ │ │ │ - ldrsbeq r8, [r9], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbeq r9, r0, r8, lsr #29 │ │ │ │ - rsbeq r3, r0, ip, ror r0 │ │ │ │ + rsbseq r8, r9, r8, lsr #8 │ │ │ │ + strdeq r9, [r0], #-232 @ 0xffffff18 @ │ │ │ │ + rsbeq r3, r0, ip, asr #1 │ │ │ │ │ │ │ │ 003e1c04 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r2 │ │ │ │ @@ -408808,15 +408808,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov r5, r0 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r9, #1 │ │ │ │ ldr r3, [r5] │ │ │ │ add r1, r4, r4, lsl r9 │ │ │ │ ldr r2, [r5, #32] │ │ │ │ lsl r4, r4, #5 │ │ │ │ mov r8, #0 │ │ │ │ adds r4, r4, r3 │ │ │ │ @@ -408829,41 +408829,41 @@ │ │ │ │ add r2, sp, #32 │ │ │ │ add r6, sp, #48 @ 0x30 │ │ │ │ adc sl, sl, #0 │ │ │ │ mov r7, r0 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ stm r2, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ str r8, [sp, #24] │ │ │ │ strb r9, [sp, #52] @ 0x34 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ add ip, sp, #56 @ 0x38 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r6, #32 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r1, r5, #8 │ │ │ │ add r0, r7, #424 @ 0x1a8 │ │ │ │ mov r7, #0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, sl │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #64 @ 0x40 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - rsbseq r7, r9, r4, asr #31 │ │ │ │ - rsbeq r9, r0, r4, lsl sl │ │ │ │ - rsbeq r2, r0, ip, ror #23 │ │ │ │ + rsbseq r8, r9, r4, lsl r0 │ │ │ │ + rsbeq r9, r0, r4, ror #20 │ │ │ │ + rsbeq r2, r0, ip, lsr ip │ │ │ │ │ │ │ │ 003e1dcc : │ │ │ │ ldrh r0, [r0, #24] │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003e1dd4 : │ │ │ │ ldrh r0, [r0, #26] │ │ │ │ @@ -408883,15 +408883,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r3, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ cmp r5, #0 │ │ │ │ ldrhne sl, [r4, #26] │ │ │ │ ldrheq sl, [r4, #24] │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ ldr fp, [r4, #40] @ 0x28 │ │ │ │ cmp r3, sl │ │ │ │ mov r7, r0 │ │ │ │ @@ -408905,27 +408905,27 @@ │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldrd r2, [r4, #8] │ │ │ │ add r5, sp, #56 @ 0x38 │ │ │ │ stm r5, {r0, r1} │ │ │ │ strd r2, [sp, #32] │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ str sl, [sp, #16] │ │ │ │ str fp, [sp, #8] │ │ │ │ str r6, [sp, #24] │ │ │ │ str r6, [sp, #20] │ │ │ │ strb r8, [sp, #60] @ 0x3c │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add ip, sp, #64 @ 0x40 │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r7, #424 @ 0x1a8 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr r0, [r4, #40] @ 0x28 │ │ │ │ add sp, sp, #72 @ 0x48 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -408933,17 +408933,17 @@ │ │ │ │ mov r0, fp │ │ │ │ mov r1, sl │ │ │ │ bl 254c50 │ │ │ │ str sl, [r4, #44] @ 0x2c │ │ │ │ mov fp, r0 │ │ │ │ str r0, [r4, #40] @ 0x28 │ │ │ │ b 3e1e44 │ │ │ │ - ldrheq r7, [r9], #-224 @ 0xffffff20 @ │ │ │ │ - rsbeq r9, r0, r4, lsl #18 │ │ │ │ - ldrdeq r2, [r0], #-168 @ 0xffffff58 @ │ │ │ │ + rsbseq r7, r9, r0, lsl #30 │ │ │ │ + rsbeq r9, r0, r4, asr r9 │ │ │ │ + rsbeq r2, r0, r8, lsr #22 │ │ │ │ │ │ │ │ 003e1ef4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr ip, [pc, #216] @ 3e1fe4 │ │ │ │ @@ -408955,15 +408955,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r3, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ cmp r3, r5 │ │ │ │ bcc 3e1fdc │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ ldrd r6, [r4, #8] │ │ │ │ ldr fp, [r4, #40] @ 0x28 │ │ │ │ mov sl, #1 │ │ │ │ @@ -408974,41 +408974,41 @@ │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ strb sl, [sp, #44] @ 0x2c │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r9, sp, #48 @ 0x30 │ │ │ │ add r3, sp, #32 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ str r5, [sp, #16] │ │ │ │ str fp, [sp, #8] │ │ │ │ str sl, [sp, #24] │ │ │ │ str r4, [sp, #20] │ │ │ │ strb sl, [sp, #52] @ 0x34 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ add ip, sp, #56 @ 0x38 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r6 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, r7 │ │ │ │ add r0, r8, #424 @ 0x1a8 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mvn r0, #89 @ 0x59 │ │ │ │ b 3e1fc0 │ │ │ │ - @ instruction: 0x00797d98 │ │ │ │ - rsbeq r9, r0, ip, ror #15 │ │ │ │ - rsbeq r2, r0, r0, asr #19 │ │ │ │ + rsbseq r7, r9, r8, ror #27 │ │ │ │ + rsbeq r9, r0, ip, lsr r8 │ │ │ │ + rsbeq r2, r0, r0, lsl sl │ │ │ │ │ │ │ │ 003e1ff0 : │ │ │ │ ldr r0, [r0] │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003e1ff8 : │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ @@ -409146,15 +409146,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [r4, #28] │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ ldr r6, [r4, #16] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r4] │ │ │ │ mov r8, #1 │ │ │ │ lsl r5, r6, #5 │ │ │ │ add r2, r6, r6, lsl r8 │ │ │ │ @@ -409168,33 +409168,33 @@ │ │ │ │ add r6, r6, #8 │ │ │ │ adc sl, sl, #0 │ │ │ │ mov r7, r0 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r3, sp, #32 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r8, [sp, #24] │ │ │ │ strb r8, [sp, #52] @ 0x34 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ add ip, sp, #56 @ 0x38 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r6, #32 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r7, #424 @ 0x1a8 │ │ │ │ mov r7, #0 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r5 │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r0, r0, r8 │ │ │ │ - bl 9d8aec │ │ │ │ + bl 9d8b34 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ add r3, r0, r8 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ str r3, [r4, #24] │ │ │ │ str r1, [r4, #16] │ │ │ │ add sp, sp, #64 @ 0x40 │ │ │ │ @@ -409205,17 +409205,17 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - ldrsbeq r7, [r9], #-172 @ 0xffffff54 @ │ │ │ │ - rsbeq r9, r0, r0, lsr r5 │ │ │ │ - rsbeq r2, r0, r4, lsl #14 │ │ │ │ + rsbseq r7, r9, ip, lsr #22 │ │ │ │ + rsbeq r9, r0, r0, lsl #11 │ │ │ │ + rsbeq r2, r0, r4, asr r7 │ │ │ │ │ │ │ │ 003e22ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r3, [r0] │ │ │ │ @@ -409296,15 +409296,15 @@ │ │ │ │ mvn r2, r2, lsr #17 │ │ │ │ strh r2, [r1, #38] @ 0x26 │ │ │ │ str ip, [sp] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ ldr r6, [r4, #16] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ lsl r5, r6, #5 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #1 │ │ │ │ str r2, [r9, #4] │ │ │ │ str r2, [r9] │ │ │ │ add r6, r6, r6, lsl r3 │ │ │ │ @@ -409315,15 +409315,15 @@ │ │ │ │ mov fp, r0 │ │ │ │ ldr r0, [r4] │ │ │ │ adds r5, r5, r0 │ │ │ │ adc sl, r1, #0 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr ip, [sp, #44] @ 0x2c │ │ │ │ str r6, [sp, #8] │ │ │ │ strb r3, [sp, #68] @ 0x44 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ mov r3, sl │ │ │ │ @@ -409331,19 +409331,19 @@ │ │ │ │ ldrd r0, [ip] │ │ │ │ mov sl, #32 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, fp, #424 @ 0x1a8 │ │ │ │ mov fp, #0 │ │ │ │ mov r2, r5 │ │ │ │ strd sl, [sp, #16] │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r0, r0, #1 │ │ │ │ - bl 9d8aec │ │ │ │ + bl 9d8b34 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ orreq r2, r2, #1 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #24] │ │ │ │ ldr r3, [r4, #12] │ │ │ │ @@ -409356,17 +409356,17 @@ │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbeq r9, r0, r0, asr r3 │ │ │ │ - rsbeq r2, r0, ip, lsl r5 │ │ │ │ - rsbseq r7, r9, r4, lsr #17 │ │ │ │ + rsbeq r9, r0, r0, lsr #7 │ │ │ │ + rsbeq r2, r0, ip, ror #10 │ │ │ │ + ldrsheq r7, [r9], #-132 @ 0xffffff7c @ │ │ │ │ │ │ │ │ 003e2540 : │ │ │ │ ldr r0, [r0, #12] │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003e2548 : │ │ │ │ ldr r0, [r0, #16] │ │ │ │ @@ -409815,15 +409815,15 @@ │ │ │ │ ldr r1, [pc, #188] @ 3e2c28 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r7 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ add r1, r0, #88 @ 0x58 │ │ │ │ ldr r0, [pc, #148] @ 3e2c2c │ │ │ │ stm sp, {r1, r4} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r8 │ │ │ │ @@ -409853,19 +409853,19 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ andeq r1, r0, r4, lsr r0 │ │ │ │ - rsbeq r5, r2, r8, asr #14 │ │ │ │ + @ instruction: 0x00625798 │ │ │ │ andeq r1, r0, r4 │ │ │ │ - rsbseq r7, r9, r8, asr r1 │ │ │ │ - ldrheq r8, [pc], #-132 @ │ │ │ │ - rsbeq r0, r4, r0, lsr fp │ │ │ │ + rsbseq r7, r9, r8, lsr #3 │ │ │ │ + subseq r8, pc, r4, lsl #18 │ │ │ │ + rsbeq r0, r4, r0, lsl #23 │ │ │ │ ldrdeq r9, [sp], r8 │ │ │ │ andeq r2, r0, r0, lsl r7 │ │ │ │ │ │ │ │ 003e2c34 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -410371,15 +410371,15 @@ │ │ │ │ ble 3e3164 │ │ │ │ b 3e3150 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ mvn r0, #94 @ 0x5e │ │ │ │ b 3e3384 │ │ │ │ umulleq r7, ip, r8, sp │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq r6, r9, r4, lsr ip │ │ │ │ + rsbseq r6, r9, r4, lsl #25 │ │ │ │ svceq 0x00ff0000 │ │ │ │ umulleq r7, ip, r0, sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ @@ -410739,16 +410739,16 @@ │ │ │ │ mov r2, #6 │ │ │ │ mov r0, r7 │ │ │ │ bl 2542fc │ │ │ │ b 3e38f4 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x008c75b4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq r6, r9, r8, ror #8 │ │ │ │ - rsbseq r6, r9, r8, asr #8 │ │ │ │ + ldrheq r6, [r9], #-72 @ 0xffffffb8 @ │ │ │ │ + @ instruction: 0x00796498 │ │ │ │ addeq r7, ip, r4, ror #9 │ │ │ │ addeq r7, ip, ip, lsr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ ldr ip, [pc, #352] @ 3e3b68 │ │ │ │ @@ -410762,15 +410762,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ mov r3, #0 │ │ │ │ bl 255340 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b5824 │ │ │ │ + bl 9b586c │ │ │ │ ldr r6, [r4, #48] @ 0x30 │ │ │ │ mov r2, #6 │ │ │ │ add r6, r6, r2 │ │ │ │ mov r3, #50 @ 0x32 │ │ │ │ mov r7, r1 │ │ │ │ ldr r1, [r4, #56] @ 0x38 │ │ │ │ mov r8, r0 │ │ │ │ @@ -410823,15 +410823,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add r3, pc, #56 @ 0x38 │ │ │ │ ldrd r2, [r3] │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9d9f08 │ │ │ │ + bl 9d9f50 │ │ │ │ ldr r2, [r5, #288] @ 0x120 │ │ │ │ ldr r3, [r5, #292] @ 0x124 │ │ │ │ subs r2, r0, r2 │ │ │ │ sbc r3, r1, r3 │ │ │ │ cmp r2, #1 │ │ │ │ sbcs r3, r3, #0 │ │ │ │ blt 3e3adc │ │ │ │ @@ -410840,15 +410840,15 @@ │ │ │ │ b 3e3ac0 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ blcc fea96368 <__bss_end__@@Base+0xfdccd6d0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq r7, ip, r0, lsl r4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ andeq r0, r0, r8, lsr #4 │ │ │ │ - rsbseq r6, r9, ip, ror r2 │ │ │ │ + rsbseq r6, r9, ip, asr #5 │ │ │ │ addeq r7, ip, r8, lsr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -411138,20 +411138,20 @@ │ │ │ │ bl 58e18c │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ b 3e3e7c │ │ │ │ mov r0, r7 │ │ │ │ bl 58e18c │ │ │ │ str r0, [r4, #52] @ 0x34 │ │ │ │ b 3e3e5c │ │ │ │ - rsbseq r5, r9, r9, ror #29 │ │ │ │ - ldrsbeq r5, [r9], #-236 @ 0xffffff14 @ │ │ │ │ - ldrheq r5, [r9], #-236 @ 0xffffff14 @ │ │ │ │ + rsbseq r5, r9, r9, lsr pc │ │ │ │ + rsbseq r5, r9, ip, lsr #30 │ │ │ │ + rsbseq r5, r9, ip, lsl #30 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - rsbseq r5, r9, ip, ror sp │ │ │ │ - rsbseq r5, r9, r0, ror #26 │ │ │ │ + rsbseq r5, r9, ip, asr #27 │ │ │ │ + ldrheq r5, [r9], #-208 @ 0xffffff30 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r2, #4] │ │ │ │ mov r7, r2 │ │ │ │ cmn r3, #1 │ │ │ │ @@ -411413,21 +411413,21 @@ │ │ │ │ mov r1, #1 │ │ │ │ strb r1, [r5, #42] @ 0x2a │ │ │ │ beq 3e424c │ │ │ │ strb r2, [r9, #31] │ │ │ │ mov r2, #1 │ │ │ │ strb r2, [r9, #30] │ │ │ │ b 3e424c │ │ │ │ - ldrsbeq r5, [r9], #-188 @ 0xffffff44 @ │ │ │ │ - @ instruction: 0x00795b94 │ │ │ │ - rsbseq r5, r9, r0, ror fp │ │ │ │ - rsbseq r5, r9, r8, lsr #22 │ │ │ │ + rsbseq r5, r9, ip, lsr #24 │ │ │ │ + rsbseq r5, r9, r4, ror #23 │ │ │ │ + rsbseq r5, r9, r0, asr #23 │ │ │ │ + rsbseq r5, r9, r8, ror fp │ │ │ │ andeq sp, r0, r6, lsl #27 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - rsbeq r3, r2, r8, lsr #29 │ │ │ │ + strdeq r3, [r2], #-232 @ 0xffffff18 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #144] @ 3e452c │ │ │ │ ldr r2, [pc, #144] @ 3e4530 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -411643,15 +411643,15 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 3e3750 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addeq r6, ip, r8, lsr #17 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r6, ip, ip, ror #16 │ │ │ │ - ldrheq r5, [r9], #-110 @ 0xffffff92 @ │ │ │ │ + rsbseq r5, r9, lr, lsl #14 │ │ │ │ svceq 0x00ff0000 │ │ │ │ addeq r6, ip, ip, asr #13 │ │ │ │ umulleq r6, ip, r4, r6 │ │ │ │ addeq r6, ip, ip, asr r6 │ │ │ │ b 3e455c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ @@ -411742,15 +411742,15 @@ │ │ │ │ bne 3e4954 │ │ │ │ str r7, [sp, #12] │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ bl 3e2e84 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9bee34 │ │ │ │ + bl 9bee7c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 253810 │ │ │ │ ldr r2, [pc, #184] @ 3e4a5c │ │ │ │ ldr r3, [pc, #172] @ 3e4a54 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -412678,23 +412678,23 @@ │ │ │ │ bl 2542fc │ │ │ │ rsb r6, r6, #2 │ │ │ │ b 3e51e4 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addeq r6, ip, r4, lsr #7 │ │ │ │ andeq r4, r0, r0 │ │ │ │ andseq r0, r0, r1, lsl #8 │ │ │ │ - rsbseq r5, r9, r4, lsl #3 │ │ │ │ + ldrsbeq r5, [r9], #-20 @ 0xffffffec @ │ │ │ │ ldrdeq r6, [ip], r0 │ │ │ │ subseq r0, lr, r1 │ │ │ │ andeq r3, r0, r3, lsr r3 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ andeq sp, r0, r6, lsl #27 │ │ │ │ - rsbseq r4, r9, r2, ror #21 │ │ │ │ - @ instruction: 0x00622a9c │ │ │ │ - rsbeq r2, r2, ip, asr sl │ │ │ │ + rsbseq r4, r9, r2, lsr fp │ │ │ │ + rsbeq r2, r2, ip, ror #21 │ │ │ │ + rsbeq r2, r2, ip, lsr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3768] @ 0xeb8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #1268] @ 3e5d60 │ │ │ │ mov r7, r3 │ │ │ │ @@ -412815,18 +412815,18 @@ │ │ │ │ beq 3e5cd4 │ │ │ │ ldr r0, [sl, #4] │ │ │ │ mov r1, r6 │ │ │ │ bl 2555f8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3e5d28 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b5824 │ │ │ │ + bl 9b586c │ │ │ │ add r3, pc, #764 @ 0x2fc │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d9f08 │ │ │ │ + bl 9d9f50 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #312 @ 0x138 │ │ │ │ mov r5, r1 │ │ │ │ bl 253504 │ │ │ │ mvn r2, #0 │ │ │ │ mov r1, fp │ │ │ │ strd r8, [r0, #16] │ │ │ │ @@ -412854,18 +412854,18 @@ │ │ │ │ bl 2543a4 │ │ │ │ b 3e5ab0 │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [sl, #4] │ │ │ │ bl 2555f8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b5824 │ │ │ │ + bl 9b586c │ │ │ │ add r3, pc, #608 @ 0x260 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d9f08 │ │ │ │ + bl 9d9f50 │ │ │ │ cmp r7, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 3e5d40 │ │ │ │ mov r0, r5 │ │ │ │ bl 3e1dcc │ │ │ │ cmp r0, #47 @ 0x2f │ │ │ │ bls 3e5d48 │ │ │ │ @@ -412874,41 +412874,41 @@ │ │ │ │ sub r0, r8, r3 │ │ │ │ mov r1, #1 │ │ │ │ mov r3, #4 │ │ │ │ str r0, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #28] │ │ │ │ str sl, [sp, #24] │ │ │ │ - bl 9bee34 │ │ │ │ + bl 9bee7c │ │ │ │ mov r8, #1 │ │ │ │ add r3, r4, #8 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r8 │ │ │ │ add r7, r7, #304 @ 0x130 │ │ │ │ add fp, r0, #8 │ │ │ │ str r0, [sp] │ │ │ │ add r9, r0, #15 │ │ │ │ strh fp, [r4, #4] │ │ │ │ mov r0, r6 │ │ │ │ str r8, [r4] │ │ │ │ - bl 9bec8c │ │ │ │ + bl 9becd4 │ │ │ │ ldrh r0, [r4, #4] │ │ │ │ bic r9, r9, #7 │ │ │ │ sub r2, r9, fp │ │ │ │ mov r1, #0 │ │ │ │ add r0, r4, r0 │ │ │ │ bl 255340 │ │ │ │ ldrd r2, [r7, #-8] │ │ │ │ mov r1, r8 │ │ │ │ strd r2, [sl] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [sp, #28] │ │ │ │ str sl, [sp, #24] │ │ │ │ - bl 9bee34 │ │ │ │ + bl 9bee7c │ │ │ │ add fp, r4, r9 │ │ │ │ add r3, r0, #15 │ │ │ │ bic r2, r3, #7 │ │ │ │ add r1, r0, #8 │ │ │ │ mov r3, #2 │ │ │ │ str r3, [r4, r9] │ │ │ │ str r2, [sp, #8] │ │ │ │ @@ -412916,42 +412916,42 @@ │ │ │ │ add r3, fp, #8 │ │ │ │ strh r1, [fp, #4] │ │ │ │ mov r2, #0 │ │ │ │ str r1, [sp, #12] │ │ │ │ str r0, [sp] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9bec8c │ │ │ │ + bl 9becd4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldrh r0, [fp, #4] │ │ │ │ sub r2, r2, r1 │ │ │ │ add r0, fp, r0 │ │ │ │ mov r1, #0 │ │ │ │ bl 255340 │ │ │ │ ldrd r2, [r7] │ │ │ │ mov r1, r8 │ │ │ │ strd r2, [sl] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [sp, #28] │ │ │ │ str sl, [sp, #24] │ │ │ │ - bl 9bee34 │ │ │ │ + bl 9bee7c │ │ │ │ mov r3, #3 │ │ │ │ str r3, [r4, r9] │ │ │ │ add r4, r4, r9 │ │ │ │ add r3, r4, #8 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, #0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r6, r7, #8 │ │ │ │ strh r6, [r4, #4] │ │ │ │ str r7, [sp] │ │ │ │ - bl 9bec8c │ │ │ │ + bl 9becd4 │ │ │ │ ldrh r0, [r4, #4] │ │ │ │ add r2, r7, #15 │ │ │ │ bic r2, r2, #7 │ │ │ │ sub r2, r2, r6 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r4, r0 │ │ │ │ bl 255340 │ │ │ │ @@ -413074,41 +413074,41 @@ │ │ │ │ stm sp, {r1, r6} │ │ │ │ ldr r1, [pc, #104] @ 3e5eac │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #100] @ 3e5eb0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ mov r0, #0 │ │ │ │ b 3e5dec │ │ │ │ ldr r1, [pc, #76] @ 3e5eb4 │ │ │ │ ldr r3, [pc, #76] @ 3e5eb8 │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r6} │ │ │ │ ldr r1, [pc, #68] @ 3e5ebc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #64] @ 3e5ec0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 3e5e58 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ umulleq r5, ip, r0, r0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0xffffe250 │ │ │ │ addeq r5, ip, r8, lsr #32 │ │ │ │ - rsbeq r2, r2, r4, ror #7 │ │ │ │ - rsbseq r3, r9, r4, ror #29 │ │ │ │ - rsbeq r2, r2, ip, lsl r4 │ │ │ │ + rsbeq r2, r2, r4, lsr r4 │ │ │ │ + rsbseq r3, r9, r4, lsr pc │ │ │ │ + rsbeq r2, r2, ip, ror #8 │ │ │ │ andeq r0, r0, pc, ror r9 │ │ │ │ - rsbeq r2, r2, r4, lsr #8 │ │ │ │ - ldrheq r3, [r9], #-224 @ 0xffffff20 @ │ │ │ │ - rsbeq r2, r2, r8, ror #7 │ │ │ │ + rsbeq r2, r2, r4, ror r4 │ │ │ │ + rsbseq r3, r9, r0, lsl #30 │ │ │ │ + rsbeq r2, r2, r8, lsr r4 │ │ │ │ andeq r0, r0, r5, lsl #19 │ │ │ │ │ │ │ │ 003e5ec4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -413164,41 +413164,41 @@ │ │ │ │ stm sp, {r1, r6} │ │ │ │ ldr r1, [pc, #104] @ 3e600c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #100] @ 3e6010 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ mov r0, #0 │ │ │ │ b 3e5f4c │ │ │ │ ldr r1, [pc, #76] @ 3e6014 │ │ │ │ ldr r3, [pc, #76] @ 3e6018 │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r6} │ │ │ │ ldr r1, [pc, #68] @ 3e601c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #64] @ 3e6020 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 3e5fb8 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addeq r4, ip, ip, lsr pc │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0xffffde48 │ │ │ │ addeq r4, ip, r8, asr #29 │ │ │ │ - rsbeq r2, r2, r4, lsl #5 │ │ │ │ - rsbseq r3, r9, r4, lsl #27 │ │ │ │ - strheq r2, [r2], #-44 @ 0xffffffd4 @ │ │ │ │ + ldrdeq r2, [r2], #-36 @ 0xffffffdc @ │ │ │ │ + ldrsbeq r3, [r9], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq r2, r2, ip, lsl #6 │ │ │ │ strdeq r0, [r0], -r9 │ │ │ │ - rsbeq r2, r2, r4, asr #5 │ │ │ │ - rsbseq r3, r9, r0, asr sp │ │ │ │ - rsbeq r2, r2, r8, lsl #5 │ │ │ │ + rsbeq r2, r2, r4, lsl r3 │ │ │ │ + rsbseq r3, r9, r0, lsr #27 │ │ │ │ + ldrdeq r2, [r2], #-40 @ 0xffffffd8 @ │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ │ │ │ │ 003e6024 : │ │ │ │ ldr r3, [pc, #12] @ 3e6038 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, #20 │ │ │ │ @@ -413332,42 +413332,42 @@ │ │ │ │ ldr r1, [pc, #212] @ 3e62bc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 984c7c │ │ │ │ + bl 984cc4 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, sp │ │ │ │ str r3, [sp] │ │ │ │ bl 3e0d44 │ │ │ │ ldr r1, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 581060 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3e626c │ │ │ │ ldr r1, [pc, #144] @ 3e62c0 │ │ │ │ ldr r2, [r5] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldr r1, [pc, #128] @ 3e62c4 │ │ │ │ ldrd r2, [r5, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldr r1, [pc, #112] @ 3e62c8 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ mov r0, r5 │ │ │ │ - bl 964044 │ │ │ │ + bl 96408c │ │ │ │ ldr r2, [pc, #88] @ 3e62cc │ │ │ │ ldr r3, [pc, #64] @ 3e62b8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -413380,18 +413380,18 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addeq r4, ip, r0, asr #24 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r8, r9, ip, ror #20 │ │ │ │ - rsbeq r2, r2, r8, lsl #1 │ │ │ │ - rsbeq r2, r2, r0, lsl #1 │ │ │ │ - rsbeq r2, r2, r8, ror r0 │ │ │ │ + strheq r8, [r9], #-172 @ 0xffffff54 @ │ │ │ │ + ldrdeq r2, [r2], #-8 @ │ │ │ │ + ldrdeq r2, [r2], #-0 @ │ │ │ │ + rsbeq r2, r2, r8, asr #1 │ │ │ │ addeq r4, ip, r8, lsr #23 │ │ │ │ │ │ │ │ 003e62d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -413404,15 +413404,15 @@ │ │ │ │ ldr r1, [pc, #412] @ 3e649c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #28 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - bl 984c7c │ │ │ │ + bl 984cc4 │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ bl 3e0e28 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ @@ -413435,19 +413435,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #280] @ 3e64a4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldr r1, [pc, #268] @ 3e64a8 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ cmp r6, #0 │ │ │ │ beq 3e6484 │ │ │ │ ldr r9, [pc, #248] @ 3e64ac │ │ │ │ ldr r8, [pc, #248] @ 3e64b0 │ │ │ │ ldr r7, [pc, #248] @ 3e64b4 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -413462,15 +413462,15 @@ │ │ │ │ ldr r1, [pc, #212] @ 3e64bc │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [pc, #204] @ 3e64c0 │ │ │ │ stm sp, {r0, ip} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ beq 3e6484 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldrb r3, [r1, #4] │ │ │ │ ldr r2, [r1] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -413497,34 +413497,34 @@ │ │ │ │ ldr r1, [pc, #92] @ 3e64d0 │ │ │ │ add r1, pc, r1 │ │ │ │ b 3e63e8 │ │ │ │ ldr r0, [pc, #84] @ 3e64d4 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3e644c │ │ │ │ mov r0, r6 │ │ │ │ - bl 9640fc │ │ │ │ + bl 964144 │ │ │ │ b 3e6340 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addeq r4, ip, r8, lsr #22 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r8, r9, r4, asr r9 │ │ │ │ + rsbeq r8, r9, r4, lsr #19 │ │ │ │ ldrdeq r4, [ip], r4 @ │ │ │ │ - rsbeq r1, r2, ip, ror #30 │ │ │ │ - rsbeq r1, r2, r0, lsl #31 │ │ │ │ - rsbeq r1, r2, r4, lsr #30 │ │ │ │ - rsbeq sl, r4, r4, asr #24 │ │ │ │ - @ instruction: 0x006b7c90 │ │ │ │ - rsbeq pc, pc, ip, asr #8 │ │ │ │ - rsbeq r1, r2, ip, lsl #30 │ │ │ │ - rsbeq r1, r2, ip, asr #30 │ │ │ │ + strheq r1, [r2], #-252 @ 0xffffff04 @ │ │ │ │ + ldrdeq r1, [r2], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq r1, r2, r4, ror pc │ │ │ │ + @ instruction: 0x0064ac94 │ │ │ │ + rsbeq r7, fp, r0, ror #25 │ │ │ │ + @ instruction: 0x006ff49c │ │ │ │ + rsbeq r1, r2, ip, asr pc │ │ │ │ + @ instruction: 0x00621f9c │ │ │ │ andeq r2, r0, r0, lsl r7 │ │ │ │ - rsbeq r1, r2, r0, lsr #29 │ │ │ │ - rsbeq r1, r2, r8, lsl #29 │ │ │ │ - rsbeq r1, r2, r4, lsl #29 │ │ │ │ - rsbeq r1, r2, r8, ror #28 │ │ │ │ + strdeq r1, [r2], #-224 @ 0xffffff20 @ │ │ │ │ + ldrdeq r1, [r2], #-232 @ 0xffffff18 @ │ │ │ │ + ldrdeq r1, [r2], #-228 @ 0xffffff1c @ │ │ │ │ + strheq r1, [r2], #-232 @ 0xffffff18 @ │ │ │ │ │ │ │ │ 003e64d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #1560] @ 3e6b08 │ │ │ │ @@ -413536,22 +413536,22 @@ │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 984c7c │ │ │ │ + bl 984cc4 │ │ │ │ ldr r1, [pc, #1516] @ 3e6b14 │ │ │ │ mvn r2, #0 │ │ │ │ mvn r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 984ce8 │ │ │ │ + bl 984d30 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ add r3, sp, #24 │ │ │ │ adds r1, r0, #1 │ │ │ │ movne r1, #1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ @@ -413578,15 +413578,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #1372] @ 3e6b1c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ cmp r6, #0 │ │ │ │ beq 3e6a80 │ │ │ │ ldr r3, [pc, #1352] @ 3e6b20 │ │ │ │ ldr sl, [pc, #1352] @ 3e6b24 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [pc, #1344] @ 3e6b28 │ │ │ │ @@ -413594,15 +413594,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #20] │ │ │ │ b 3e6848 │ │ │ │ strd r0, [sp] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3e6880 │ │ │ │ ldrb r3, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3e68c0 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ @@ -413619,15 +413619,15 @@ │ │ │ │ beq 3e6ab4 │ │ │ │ ldr r3, [pc, #1236] @ 3e6b2c │ │ │ │ cmp r2, r3 │ │ │ │ bne 3e6aa0 │ │ │ │ ldr r1, [pc, #1228] @ 3e6b30 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldr r6, [r4, #32] │ │ │ │ cmp r6, #0 │ │ │ │ beq 3e66e0 │ │ │ │ ldr fp, [pc, #1204] @ 3e6b34 │ │ │ │ mov r0, r6 │ │ │ │ add fp, pc, fp │ │ │ │ mov r1, fp │ │ │ │ @@ -413641,22 +413641,22 @@ │ │ │ │ bl 2551b4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3e6af0 │ │ │ │ ldr r1, [pc, #1152] @ 3e6b38 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldr r2, [r9, #20] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3e66e0 │ │ │ │ ldr r1, [pc, #1124] @ 3e6b3c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldr r6, [r4, #36] @ 0x24 │ │ │ │ cmp r6, #0 │ │ │ │ beq 3e6754 │ │ │ │ ldr fp, [pc, #1100] @ 3e6b40 │ │ │ │ mov r0, r6 │ │ │ │ add fp, pc, fp │ │ │ │ mov r1, fp │ │ │ │ @@ -413670,144 +413670,144 @@ │ │ │ │ bl 2551b4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3e6adc │ │ │ │ ldr r1, [pc, #1048] @ 3e6b44 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldr r2, [r9, #24] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3e6754 │ │ │ │ ldr r1, [pc, #1020] @ 3e6b48 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldrb r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3e6990 │ │ │ │ ldrb r3, [r4, #42] @ 0x2a │ │ │ │ cmp r3, #0 │ │ │ │ bne 3e69d0 │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ cmp r2, #0 │ │ │ │ beq 3e6788 │ │ │ │ ldr r1, [pc, #972] @ 3e6b4c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldrb r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3e67ac │ │ │ │ ldrb r3, [r7, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3e67ac │ │ │ │ ldrb r3, [r7, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e682c │ │ │ │ ldr r1, [pc, #924] @ 3e6b50 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldrb r3, [r7, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e67ec │ │ │ │ ldrh r3, [r7, #30] │ │ │ │ ldr r1, [pc, #896] @ 3e6b54 │ │ │ │ lsr r2, r3, #8 │ │ │ │ orr r2, r2, r3, lsl #8 │ │ │ │ lsl r2, r2, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ lsr r2, r2, #16 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldrb r3, [r7, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e680c │ │ │ │ ldr r1, [pc, #856] @ 3e6b58 │ │ │ │ ldr r2, [r7, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldrb r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e682c │ │ │ │ ldr r1, [pc, #828] @ 3e6b5c │ │ │ │ ldr r2, [r7, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldr r1, [pc, #812] @ 3e6b60 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldr r8, [r8] │ │ │ │ cmp r8, #0 │ │ │ │ beq 3e6a7c │ │ │ │ ldr r3, [r8, #4] │ │ │ │ ldrd r0, [r3, #8] │ │ │ │ ldr r4, [r3, #16] │ │ │ │ ldr r9, [r3, #20] │ │ │ │ ldr r7, [r3, #24] │ │ │ │ orrs r3, r0, r1 │ │ │ │ ldm r4, {r2, r3} │ │ │ │ bne 3e65f8 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e6614 │ │ │ │ ldr r1, [pc, #732] @ 3e6b64 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldrb r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e6614 │ │ │ │ ldr r1, [pc, #704] @ 3e6b68 │ │ │ │ ldr r2, [r9, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldrb r3, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e6620 │ │ │ │ ldrh r2, [r4, #26] │ │ │ │ ldr r1, [pc, #672] @ 3e6b6c │ │ │ │ lsl r2, r2, #20 │ │ │ │ lsr r2, r2, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldrb r3, [r9, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e6620 │ │ │ │ ldr r1, [pc, #640] @ 3e6b70 │ │ │ │ ldrh r2, [r9, #18] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e662c │ │ │ │ ldr r1, [pc, #612] @ 3e6b74 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldrb r3, [r9, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e662c │ │ │ │ ldr r1, [pc, #584] @ 3e6b78 │ │ │ │ ldr r2, [r9, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ b 3e662c │ │ │ │ ldr r1, [pc, #564] @ 3e6b7c │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 2551b4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3e6724 │ │ │ │ @@ -413817,47 +413817,47 @@ │ │ │ │ mov r1, fp │ │ │ │ bl 2551b4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3e6724 │ │ │ │ ldr r1, [pc, #516] @ 3e6b80 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldrb r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e6760 │ │ │ │ ldr r1, [pc, #492] @ 3e6b84 │ │ │ │ ldrb r2, [r4, #41] @ 0x29 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldrb r3, [r9, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e6760 │ │ │ │ ldr r1, [pc, #464] @ 3e6b88 │ │ │ │ ldrb r2, [r9, #29] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldrb r3, [r4, #42] @ 0x2a │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e676c │ │ │ │ ldr r1, [pc, #436] @ 3e6b8c │ │ │ │ ldrb r2, [r4, #43] @ 0x2b │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldrb r3, [r9, #30] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e676c │ │ │ │ ldr r1, [pc, #408] @ 3e6b90 │ │ │ │ ldrb r2, [r9, #31] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ b 3e676c │ │ │ │ ldr r1, [pc, #388] @ 3e6b94 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 2551b4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3e66b0 │ │ │ │ @@ -413867,107 +413867,107 @@ │ │ │ │ mov r1, fp │ │ │ │ bl 2551b4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3e66b0 │ │ │ │ ldr r1, [pc, #340] @ 3e6b98 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ b 3e66e0 │ │ │ │ ldr r3, [pc, #324] @ 3e6b9c │ │ │ │ cmp r2, r3 │ │ │ │ beq 3e6ac8 │ │ │ │ add r3, r3, #195 @ 0xc3 │ │ │ │ cmp r2, r3 │ │ │ │ bne 3e6aa0 │ │ │ │ ldr r1, [pc, #304] @ 3e6ba0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ b 3e666c │ │ │ │ ldr r6, [sp, #20] │ │ │ │ mov r0, r6 │ │ │ │ - bl 9642c8 │ │ │ │ + bl 964310 │ │ │ │ b 3e6574 │ │ │ │ ldr r1, [pc, #272] @ 3e6ba4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ b 3e666c │ │ │ │ ldr r1, [pc, #256] @ 3e6ba8 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ b 3e666c │ │ │ │ ldr r1, [pc, #240] @ 3e6bac │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ b 3e666c │ │ │ │ ldr r1, [pc, #224] @ 3e6bb0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ b 3e666c │ │ │ │ ldr r1, [pc, #208] @ 3e6bb4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ b 3e6754 │ │ │ │ ldr r1, [pc, #192] @ 3e6bb8 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ b 3e66e0 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addeq r4, ip, ip, lsr #18 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r8, r9, r0, asr r7 │ │ │ │ - rsbeq r1, r2, r0, lsr lr │ │ │ │ + rsbeq r8, r9, r0, lsr #15 │ │ │ │ + rsbeq r1, r2, r0, lsl #29 │ │ │ │ addeq r4, ip, r0, lsr #17 │ │ │ │ - rsbeq r1, r2, r4, lsr #27 │ │ │ │ - rsbeq r1, r2, r8, asr #27 │ │ │ │ + strdeq r1, [r2], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq r1, r2, r8, lsl lr │ │ │ │ ldrdeq r8, [r0], -sp │ │ │ │ - rsbeq r1, r2, r4, lsr #27 │ │ │ │ + strdeq r1, [r2], #-212 @ 0xffffff2c @ │ │ │ │ andeq r0, r0, r6, lsl #16 │ │ │ │ - rsbeq r1, r2, r0, ror #26 │ │ │ │ - rsbeq r1, r2, r8, ror sp │ │ │ │ - @ instruction: 0x00621d94 │ │ │ │ - rsbeq r7, r8, r0, lsl #1 │ │ │ │ - rsbeq r1, r2, r4, lsl #26 │ │ │ │ + strheq r1, [r2], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq r1, r2, r8, asr #27 │ │ │ │ + rsbeq r1, r2, r4, ror #27 │ │ │ │ + ldrdeq r7, [r8], #-0 @ │ │ │ │ rsbeq r1, r2, r4, asr sp │ │ │ │ - rsbeq r7, r8, ip │ │ │ │ - rsbeq r1, r2, r0, lsl #26 │ │ │ │ - rsbeq r1, r2, r8, ror #25 │ │ │ │ - rsbeq r1, r2, r8, asr #25 │ │ │ │ - strheq r1, [r2], #-200 @ 0xffffff38 @ │ │ │ │ - rsbeq r1, r2, ip, lsr #25 │ │ │ │ - rsbeq r9, pc, ip, lsr #5 │ │ │ │ + rsbeq r1, r2, r4, lsr #27 │ │ │ │ + rsbeq r7, r8, ip, asr r0 │ │ │ │ rsbeq r1, r2, r0, asr sp │ │ │ │ - rsbeq r1, r2, r8, lsl #22 │ │ │ │ - rsbeq r1, r2, ip, asr #25 │ │ │ │ - rsbeq r1, r2, r0, asr #21 │ │ │ │ - rsbeq r1, r2, r8, lsr #21 │ │ │ │ - rsbeq r1, r2, r0, lsl #21 │ │ │ │ - ldrdeq r1, [r2], #-172 @ 0xffffff54 @ │ │ │ │ - strdeq r1, [r2], #-160 @ 0xffffff60 @ │ │ │ │ - strdeq r1, [r2], #-160 @ 0xffffff60 @ │ │ │ │ - strdeq r1, [r2], #-152 @ 0xffffff68 @ │ │ │ │ - strheq r1, [r2], #-172 @ 0xffffff54 @ │ │ │ │ - strheq r1, [r2], #-152 @ 0xffffff68 @ │ │ │ │ - rsbeq r1, r2, r4, lsl sl │ │ │ │ - strdeq r1, [r2], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq r1, r2, r8, lsr sp │ │ │ │ + rsbeq r1, r2, r8, lsl sp │ │ │ │ + rsbeq r1, r2, r8, lsl #26 │ │ │ │ + strdeq r1, [r2], #-204 @ 0xffffff34 @ │ │ │ │ + strdeq r9, [pc], #-44 @ │ │ │ │ + rsbeq r1, r2, r0, lsr #27 │ │ │ │ + rsbeq r1, r2, r8, asr fp │ │ │ │ + rsbeq r1, r2, ip, lsl sp │ │ │ │ + rsbeq r1, r2, r0, lsl fp │ │ │ │ + strdeq r1, [r2], #-168 @ 0xffffff58 @ │ │ │ │ + ldrdeq r1, [r2], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq r1, r2, ip, lsr #22 │ │ │ │ + rsbeq r1, r2, r0, asr #22 │ │ │ │ + rsbeq r1, r2, r0, asr #22 │ │ │ │ + rsbeq r1, r2, r8, asr #20 │ │ │ │ + rsbeq r1, r2, ip, lsl #22 │ │ │ │ + rsbeq r1, r2, r8, lsl #20 │ │ │ │ + rsbeq r1, r2, r4, ror #20 │ │ │ │ + rsbeq r1, r2, r4, asr #20 │ │ │ │ andeq r8, r0, r9, lsl #16 │ │ │ │ - rsbeq r1, r2, ip, ror #18 │ │ │ │ - rsbeq r1, r2, r8, lsr r9 │ │ │ │ - rsbeq r1, r2, ip, lsr r9 │ │ │ │ - rsbeq r1, r0, r8, asr #12 │ │ │ │ - rsbeq r1, r2, r4, lsl #18 │ │ │ │ - rsbeq r1, r2, r0, ror r9 │ │ │ │ - rsbeq r1, r2, r4, lsl r9 │ │ │ │ + strheq r1, [r2], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq r1, r2, r8, lsl #19 │ │ │ │ + rsbeq r1, r2, ip, lsl #19 │ │ │ │ + @ instruction: 0x00601698 │ │ │ │ + rsbeq r1, r2, r4, asr r9 │ │ │ │ + rsbeq r1, r2, r0, asr #19 │ │ │ │ + rsbeq r1, r2, r4, ror #18 │ │ │ │ │ │ │ │ 003e6bbc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #1100] @ 3e7020 │ │ │ │ @@ -413979,22 +413979,22 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 984c7c │ │ │ │ + bl 984cc4 │ │ │ │ ldr r1, [pc, #1056] @ 3e702c │ │ │ │ mov r2, #9 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 984ce8 │ │ │ │ + bl 984d30 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, sp │ │ │ │ and r2, r0, #255 @ 0xff │ │ │ │ subs r1, r2, #9 │ │ │ │ movne r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ @@ -414021,27 +414021,27 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #912] @ 3e7034 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ cmp r8, #0 │ │ │ │ beq 3e6e34 │ │ │ │ ldr r9, [pc, #892] @ 3e7038 │ │ │ │ ldr r7, [pc, #892] @ 3e703c │ │ │ │ add r9, pc, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r8 │ │ │ │ ldr r4, [r6, #4] │ │ │ │ mov r1, r9 │ │ │ │ ldr r2, [r4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e6e94 │ │ │ │ ldr r2, [pc, #848] @ 3e7040 │ │ │ │ sub r3, r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #7 │ │ │ │ @@ -414050,53 +414050,53 @@ │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r2, [pc, #820] @ 3e7044 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #816] @ 3e7048 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldrb r3, [r4, #5] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3e6ea0 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3e6ec0 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3e6ee0 │ │ │ │ ldr r1, [pc, #768] @ 3e704c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldrb r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e6d6c │ │ │ │ ldrh r2, [r4, #42] @ 0x2a │ │ │ │ cmp r2, #0 │ │ │ │ bne 3e6fc0 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e6f88 │ │ │ │ ldr r1, [pc, #720] @ 3e7050 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldr r2, [r4, #52] @ 0x34 │ │ │ │ ldr r1, [pc, #704] @ 3e7054 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldr r2, [r4, #56] @ 0x38 │ │ │ │ cmp r2, #0 │ │ │ │ beq 3e6db8 │ │ │ │ ldr r1, [pc, #680] @ 3e7058 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldrb r3, [r4, #60] @ 0x3c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e6dd0 │ │ │ │ ldrb r3, [r4, #61] @ 0x3d │ │ │ │ cmp r3, #0 │ │ │ │ bne 3e6fac │ │ │ │ ldrb r3, [r4, #32] │ │ │ │ @@ -414116,20 +414116,20 @@ │ │ │ │ bne 3e6ef8 │ │ │ │ ldrb r3, [r4, #46] @ 0x2e │ │ │ │ cmp r3, #0 │ │ │ │ bne 3e6f18 │ │ │ │ ldr r1, [pc, #572] @ 3e705c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldr r6, [r6] │ │ │ │ cmp r6, #0 │ │ │ │ bne 3e6cc8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 964380 │ │ │ │ + bl 9643c8 │ │ │ │ b 3e6c58 │ │ │ │ ldr r2, [pc, #536] @ 3e7060 │ │ │ │ add r2, pc, r2 │ │ │ │ b 3e6d10 │ │ │ │ ldr r2, [pc, #528] @ 3e7064 │ │ │ │ add r2, pc, r2 │ │ │ │ b 3e6d10 │ │ │ │ @@ -414151,143 +414151,143 @@ │ │ │ │ ldr r2, [pc, #480] @ 3e707c │ │ │ │ add r2, pc, r2 │ │ │ │ b 3e6d10 │ │ │ │ ldr r1, [pc, #472] @ 3e7080 │ │ │ │ ldrh r2, [r4, #6] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e6d38 │ │ │ │ ldr r1, [pc, #444] @ 3e7084 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e6d44 │ │ │ │ ldr r1, [pc, #416] @ 3e7088 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ b 3e6d44 │ │ │ │ ldr r1, [pc, #396] @ 3e708c │ │ │ │ ldr r2, [r4, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldrb r3, [r4, #46] @ 0x2e │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e6e18 │ │ │ │ ldr r1, [pc, #368] @ 3e7090 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldr r4, [r4, #48] @ 0x30 │ │ │ │ cmp r4, #0 │ │ │ │ beq 3e6f74 │ │ │ │ ldr sl, [pc, #344] @ 3e7094 │ │ │ │ add sl, pc, sl │ │ │ │ b 3e6f58 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ beq 3e6f74 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3e6f40 │ │ │ │ ldr r1, [pc, #284] @ 3e7098 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ b 3e6e18 │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e6db8 │ │ │ │ ldr r1, [pc, #256] @ 3e709c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldr r2, [r4, #56] @ 0x38 │ │ │ │ b 3e6da8 │ │ │ │ ldr r1, [pc, #236] @ 3e70a0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ b 3e6dd0 │ │ │ │ ldr r1, [pc, #220] @ 3e70a4 │ │ │ │ lsl r2, r2, #20 │ │ │ │ lsr r2, r2, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ ldr r2, [r4, #52] @ 0x34 │ │ │ │ cmp r2, #0 │ │ │ │ bne 3e6d8c │ │ │ │ b 3e6d9c │ │ │ │ ldr r1, [pc, #184] @ 3e70a8 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ b 3e6de8 │ │ │ │ ldr r1, [pc, #168] @ 3e70ac │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c15d4 │ │ │ │ + bl 8c161c │ │ │ │ b 3e6e00 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #148] @ 3e70b0 │ │ │ │ add r2, pc, r2 │ │ │ │ b 3e6d10 │ │ │ │ addeq r4, ip, r8, asr #4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r8, r9, ip, rrx │ │ │ │ - rsbeq fp, r3, r4, ror sl │ │ │ │ + strheq r8, [r9], #-12 @ │ │ │ │ + rsbeq fp, r3, r4, asr #21 │ │ │ │ @ instruction: 0x008c41bc │ │ │ │ + rsbeq r1, r2, r0, lsl #18 │ │ │ │ + rsbeq r1, r2, r4, lsl #18 │ │ │ │ + rsbeq r2, sl, ip, asr pc │ │ │ │ + ldrsbeq r3, [r9], #-3 @ │ │ │ │ + rsbeq r1, r2, r0, lsr #16 │ │ │ │ strheq r1, [r2], #-128 @ 0xffffff80 @ │ │ │ │ - strheq r1, [r2], #-132 @ 0xffffff7c @ │ │ │ │ - rsbeq r2, sl, ip, lsl #30 │ │ │ │ - rsbseq r3, r9, r3, lsl #1 │ │ │ │ - ldrdeq r1, [r2], #-112 @ 0xffffff90 @ │ │ │ │ - rsbeq r1, r2, r0, ror #16 │ │ │ │ - rsbeq r1, r2, r4, asr #16 │ │ │ │ - rsbeq sl, r6, r4, lsl #15 │ │ │ │ - strheq r1, [r2], #-104 @ 0xffffff98 @ │ │ │ │ - ldrdeq r1, [r2], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbeq r8, pc, r0, asr #25 │ │ │ │ - rsbeq r1, r2, r4, lsl #14 │ │ │ │ + @ instruction: 0x00621894 │ │ │ │ + ldrdeq sl, [r6], #-116 @ 0xffffff8c @ │ │ │ │ + rsbeq r1, r2, r8, lsl #14 │ │ │ │ + rsbeq r1, r2, r0, lsr #14 │ │ │ │ + rsbeq r8, pc, r0, lsl sp @ │ │ │ │ + rsbeq r1, r2, r4, asr r7 │ │ │ │ + rsbeq r1, r2, r0, asr #14 │ │ │ │ + rsbeq r1, r2, r4, lsr #14 │ │ │ │ + rsbeq r1, r2, r8, lsl #14 │ │ │ │ strdeq r1, [r2], #-96 @ 0xffffffa0 @ │ │ │ │ ldrdeq r1, [r2], #-100 @ 0xffffff9c @ │ │ │ │ - strheq r1, [r2], #-104 @ 0xffffff98 @ │ │ │ │ + strheq r1, [r2], #-108 @ 0xffffff94 @ │ │ │ │ rsbeq r1, r2, r0, lsr #13 │ │ │ │ - rsbeq r1, r2, r4, lsl #13 │ │ │ │ - rsbeq r1, r2, ip, ror #12 │ │ │ │ - rsbeq r1, r2, r0, asr r6 │ │ │ │ - strdeq r1, [r2], #-100 @ 0xffffff9c @ │ │ │ │ - rsbeq r1, r2, r0, lsl r7 │ │ │ │ - @ instruction: 0x0062169c │ │ │ │ - ldrdeq r1, [r2], #-100 @ 0xffffff9c @ │ │ │ │ - rsbeq r1, r2, r4, asr #13 │ │ │ │ - rsbeq r1, r2, r8, lsr r6 │ │ │ │ - ldrdeq r9, [r0], #-228 @ 0xffffff1c @ │ │ │ │ - rsbeq sl, r6, r8, ror #10 │ │ │ │ - strdeq r1, [r2], #-84 @ 0xffffffac @ │ │ │ │ - rsbeq r1, r2, ip, asr #11 │ │ │ │ - rsbeq r1, r2, r4, asr #11 │ │ │ │ - rsbeq r1, r2, r4, asr #11 │ │ │ │ - rsbeq r7, lr, ip, lsl #11 │ │ │ │ + rsbeq r1, r2, r4, asr #14 │ │ │ │ + rsbeq r1, r2, r0, ror #14 │ │ │ │ + rsbeq r1, r2, ip, ror #13 │ │ │ │ + rsbeq r1, r2, r4, lsr #14 │ │ │ │ + rsbeq r1, r2, r4, lsl r7 │ │ │ │ + rsbeq r1, r2, r8, lsl #13 │ │ │ │ + rsbeq r9, r0, r4, lsr #30 │ │ │ │ + strheq sl, [r6], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq r1, r2, r4, asr #12 │ │ │ │ + rsbeq r1, r2, ip, lsl r6 │ │ │ │ + rsbeq r1, r2, r4, lsl r6 │ │ │ │ + rsbeq r1, r2, r4, lsl r6 │ │ │ │ + ldrdeq r7, [lr], #-92 @ 0xffffffa4 @ │ │ │ │ ldrb r3, [r1] │ │ │ │ lsl r3, r3, #3 │ │ │ │ str r3, [r0] │ │ │ │ ldrb ip, [r1, #1] │ │ │ │ orr r3, r3, ip, lsr #5 │ │ │ │ str r3, [r0] │ │ │ │ ldrb r1, [r1, #1] │ │ │ │ @@ -414332,29 +414332,29 @@ │ │ │ │ blt 3e719c │ │ │ │ ldrb r2, [r0, #100] @ 0x64 │ │ │ │ ldrb r3, [r0, #102] @ 0x66 │ │ │ │ ands r3, r3, r2, lsr #1 │ │ │ │ bne 3e71ac │ │ │ │ ldr r0, [r0, #140] @ 0x8c │ │ │ │ mov r1, #0 │ │ │ │ - bl 753adc │ │ │ │ + bl 753b24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldrb r2, [r0, #3] │ │ │ │ ldrb r3, [r0, #2] │ │ │ │ tst r2, r3 │ │ │ │ beq 3e7174 │ │ │ │ ldr r0, [r0, #140] @ 0x8c │ │ │ │ mov r1, #1 │ │ │ │ - bl 753adc │ │ │ │ + bl 753b24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -414454,15 +414454,15 @@ │ │ │ │ and ip, ip, #63 @ 0x3f │ │ │ │ strb r1, [r5, #-42] @ 0xffffffd6 │ │ │ │ ands r1, r1, r3, lsr #1 │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ str ip, [r5, #-52] @ 0xffffffcc │ │ │ │ beq 3e7548 │ │ │ │ mov r1, #1 │ │ │ │ - bl 753adc │ │ │ │ + bl 753b24 │ │ │ │ mov r4, #1 │ │ │ │ ldr r2, [pc, #1252] @ 3e7850 │ │ │ │ ldr r3, [pc, #1232] @ 3e7840 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -414577,43 +414577,43 @@ │ │ │ │ orr r3, r3, #1 │ │ │ │ ands r1, r0, r1 │ │ │ │ strb r0, [r5, #-142] @ 0xffffff72 │ │ │ │ str r2, [r5, #-52] @ 0xffffffcc │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ strb r3, [r5, #-143] @ 0xffffff71 │ │ │ │ bne 3e7358 │ │ │ │ - bl 753adc │ │ │ │ + bl 753b24 │ │ │ │ mov r4, #1 │ │ │ │ b 3e7364 │ │ │ │ ldrb r2, [r5, #-43] @ 0xffffffd5 │ │ │ │ ldrb r3, [r5, #-42] @ 0xffffffd6 │ │ │ │ ldrb r1, [r5, #-44] @ 0xffffffd4 │ │ │ │ orr r3, r3, #8 │ │ │ │ bic r2, r2, #16 │ │ │ │ orr r2, r2, #2 │ │ │ │ ands r1, r3, r1, lsr #1 │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ strb r2, [r5, #-43] @ 0xffffffd5 │ │ │ │ strb r3, [r5, #-42] @ 0xffffffd6 │ │ │ │ beq 3e75b8 │ │ │ │ mov r1, #1 │ │ │ │ - bl 753adc │ │ │ │ + bl 753b24 │ │ │ │ b 3e7364 │ │ │ │ ldrb r3, [r5, #-143] @ 0xffffff71 │ │ │ │ ldrb r2, [r5, #-142] @ 0xffffff72 │ │ │ │ ldrb r1, [r5, #-141] @ 0xffffff73 │ │ │ │ orr r2, r2, #8 │ │ │ │ bic r3, r3, #16 │ │ │ │ orr r3, r3, #2 │ │ │ │ ands r1, r2, r1 │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ strb r2, [r5, #-142] @ 0xffffff72 │ │ │ │ strb r3, [r5, #-143] @ 0xffffff71 │ │ │ │ bne 3e7580 │ │ │ │ - bl 753adc │ │ │ │ + bl 753b24 │ │ │ │ b 3e7364 │ │ │ │ tst r2, #16 │ │ │ │ lsr r2, r2, #5 │ │ │ │ orr r2, r2, ip, lsl #3 │ │ │ │ orrne r2, r2, #1073741824 @ 0x40000000 │ │ │ │ tst r3, #16 │ │ │ │ lsr r3, r3, #5 │ │ │ │ @@ -414791,15 +414791,15 @@ │ │ │ │ strh ip, [r3] │ │ │ │ strb r1, [r3, #2] │ │ │ │ strb r1, [r3, #6] │ │ │ │ strh r1, [r3, #4] │ │ │ │ str r1, [r3, #96] @ 0x60 │ │ │ │ strh r2, [r3, #100] @ 0x64 │ │ │ │ strb r1, [r3, #102] @ 0x66 │ │ │ │ - b 753adc │ │ │ │ + b 753b24 │ │ │ │ andeq r3, r0, r1, lsl #24 │ │ │ │ andeq r0, r0, r1, lsl #24 │ │ │ │ │ │ │ │ 003e78a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -414921,15 +414921,15 @@ │ │ │ │ bic r0, r0, #2 │ │ │ │ ands r1, r3, r2, lsr #1 │ │ │ │ strb r0, [r6, #101] @ 0x65 │ │ │ │ strb r3, [r6, #102] @ 0x66 │ │ │ │ ldr r0, [r6, #140] @ 0x8c │ │ │ │ beq 3e7b94 │ │ │ │ mov r1, #1 │ │ │ │ - bl 753adc │ │ │ │ + bl 753b24 │ │ │ │ b 3e791c │ │ │ │ ldrb r3, [r6, #100] @ 0x64 │ │ │ │ and r4, r7, #1 │ │ │ │ tst r3, #1 │ │ │ │ bne 3e7bd4 │ │ │ │ orrs r3, r4, #0 │ │ │ │ bne 3e7ae0 │ │ │ │ @@ -414984,15 +414984,15 @@ │ │ │ │ and r3, r3, #247 @ 0xf7 │ │ │ │ bic r0, r0, #2 │ │ │ │ ands r1, r3, r2 │ │ │ │ strb r0, [r6, #1] │ │ │ │ strb r3, [r6, #2] │ │ │ │ ldr r0, [r6, #140] @ 0x8c │ │ │ │ bne 3e7a94 │ │ │ │ - bl 753adc │ │ │ │ + bl 753b24 │ │ │ │ b 3e791c │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ ldrb r2, [r6] │ │ │ │ orr r3, r3, #32 │ │ │ │ tst r2, #1 │ │ │ │ strb r3, [r6, #1] │ │ │ │ bne 3e79e8 │ │ │ │ @@ -415063,15 +415063,15 @@ │ │ │ │ orr r2, r2, #12 │ │ │ │ ands r1, r3, r1, lsr #1 │ │ │ │ strb r2, [r6, #101] @ 0x65 │ │ │ │ strb r3, [r6, #102] @ 0x66 │ │ │ │ beq 3e7dac │ │ │ │ ldr r0, [r6, #140] @ 0x8c │ │ │ │ mov r1, #1 │ │ │ │ - bl 753adc │ │ │ │ + bl 753b24 │ │ │ │ b 3e7a08 │ │ │ │ ldrb r5, [r6, #15] │ │ │ │ strb r3, [sp, #5] │ │ │ │ and r2, r5, #15 │ │ │ │ cmp r2, #8 │ │ │ │ movcc r4, r2 │ │ │ │ movcs r4, #8 │ │ │ │ @@ -415116,21 +415116,21 @@ │ │ │ │ orr r2, r2, #12 │ │ │ │ ands r1, r3, r1 │ │ │ │ strb r2, [r6, #1] │ │ │ │ strb r3, [r6, #2] │ │ │ │ beq 3e7db8 │ │ │ │ ldr r0, [r6, #140] @ 0x8c │ │ │ │ mov r1, #1 │ │ │ │ - bl 753adc │ │ │ │ + bl 753b24 │ │ │ │ b 3e7b00 │ │ │ │ ldr r0, [r6, #140] @ 0x8c │ │ │ │ - bl 753adc │ │ │ │ + bl 753b24 │ │ │ │ b 3e7a08 │ │ │ │ ldr r0, [r6, #140] @ 0x8c │ │ │ │ - bl 753adc │ │ │ │ + bl 753b24 │ │ │ │ b 3e7b00 │ │ │ │ lsl r3, r3, #13 │ │ │ │ orr r3, r3, r0, lsl #21 │ │ │ │ orr r3, r3, r1 │ │ │ │ ldrb r1, [r6, #18] │ │ │ │ cmp r2, #0 │ │ │ │ orr r3, r3, r1, lsl #5 │ │ │ │ @@ -415159,40 +415159,40 @@ │ │ │ │ and r3, r3, #254 @ 0xfe │ │ │ │ bic r0, r0, #1 │ │ │ │ ands r1, r3, r2, lsr #1 │ │ │ │ strb r0, [r6, #101] @ 0x65 │ │ │ │ movne r1, #1 │ │ │ │ ldr r0, [r6, #140] @ 0x8c │ │ │ │ strb r3, [r6, #102] @ 0x66 │ │ │ │ - bl 753adc │ │ │ │ + bl 753b24 │ │ │ │ b 3e7a64 │ │ │ │ ldrb r3, [r6, #2] │ │ │ │ ldrb r0, [r6, #1] │ │ │ │ ldrb r2, [r6, #3] │ │ │ │ and r3, r3, #254 @ 0xfe │ │ │ │ bic r0, r0, #1 │ │ │ │ ands r1, r3, r2 │ │ │ │ strb r0, [r6, #1] │ │ │ │ movne r1, #1 │ │ │ │ ldr r0, [r6, #140] @ 0x8c │ │ │ │ strb r3, [r6, #2] │ │ │ │ - bl 753adc │ │ │ │ + bl 753b24 │ │ │ │ b 3e7b64 │ │ │ │ mov r4, r3 │ │ │ │ b 3e7c68 │ │ │ │ mov r4, r2 │ │ │ │ b 3e7d3c │ │ │ │ mov r4, r2 │ │ │ │ b 3e7e08 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addeq r3, ip, ip, asr r5 │ │ │ │ andeq r4, r0, r0 │ │ │ │ strdeq r3, [ip], r8 │ │ │ │ - rsbseq r2, r9, ip, lsl #8 │ │ │ │ - rsbseq r2, r9, ip, lsr #8 │ │ │ │ + rsbseq r2, r9, ip, asr r4 │ │ │ │ + rsbseq r2, r9, ip, ror r4 │ │ │ │ strdhi r0, [r0], -r8 │ │ │ │ │ │ │ │ 003e7ebc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -415257,15 +415257,15 @@ │ │ │ │ movne r3, #1 │ │ │ │ ands r1, r3, r1, lsr #1 │ │ │ │ ldrb r4, [r0, #102] @ 0x66 │ │ │ │ strb r3, [r0, #102] @ 0x66 │ │ │ │ ldr r0, [r0, #140] @ 0x8c │ │ │ │ beq 3e7fd0 │ │ │ │ mov r1, #1 │ │ │ │ - bl 753adc │ │ │ │ + bl 753b24 │ │ │ │ b 3e7f24 │ │ │ │ ldrb r4, [r0, #101] @ 0x65 │ │ │ │ b 3e7f24 │ │ │ │ ldrb r4, [r0, #100] @ 0x64 │ │ │ │ b 3e7f24 │ │ │ │ ldrb r4, [r0] │ │ │ │ b 3e7f24 │ │ │ │ @@ -415286,16 +415286,16 @@ │ │ │ │ ldrb r3, [r0, #5] │ │ │ │ adds r3, r3, r2 │ │ │ │ subs r3, r3, #16 │ │ │ │ and r3, r3, #63 @ 0x3f │ │ │ │ add r3, r0, r3 │ │ │ │ ldrb r4, [r3, #28] │ │ │ │ b 3e7f24 │ │ │ │ - ldrsbeq r1, [r9], #-228 @ 0xffffff1c @ │ │ │ │ - ldrheq r1, [r9], #-236 @ 0xffffff14 @ │ │ │ │ + rsbseq r1, r9, r4, lsr #30 │ │ │ │ + rsbseq r1, r9, ip, lsl #30 │ │ │ │ │ │ │ │ 003e804c : │ │ │ │ ldr r2, [pc, #92] @ 3e80b0 │ │ │ │ mov r3, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ subs r0, r1, #0 │ │ │ │ str r2, [r3, #144] @ 0x90 │ │ │ │ @@ -415330,28 +415330,28 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ str r0, [r4, #140] @ 0x8c │ │ │ │ mov r1, #0 │ │ │ │ - bl 753adc │ │ │ │ + bl 753b24 │ │ │ │ mov r5, #0 │ │ │ │ ldr r2, [pc, #68] @ 3e8130 │ │ │ │ ldr r3, [pc, #68] @ 3e8134 │ │ │ │ ldr r0, [r4, #140] @ 0x8c │ │ │ │ mov r1, r5 │ │ │ │ strh r2, [r4] │ │ │ │ strb r5, [r4, #2] │ │ │ │ strb r5, [r4, #6] │ │ │ │ strh r5, [r4, #4] │ │ │ │ str r5, [r4, #96] @ 0x60 │ │ │ │ strh r3, [r4, #100] @ 0x64 │ │ │ │ strb r5, [r4, #102] @ 0x66 │ │ │ │ - bl 753adc │ │ │ │ + bl 753b24 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -415364,15 +415364,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 3e8168 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757664 │ │ │ │ + b 7576ac │ │ │ │ addeq r2, r8, r4, ror ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r8, [pc, #404] @ 3e8318 │ │ │ │ ldr r9, [pc, #404] @ 3e831c │ │ │ │ @@ -415382,25 +415382,25 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #47 @ 0x2f │ │ │ │ mov r2, r8 │ │ │ │ str r9, [sp] │ │ │ │ mov sl, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r3, [sl, #100] @ 0x64 │ │ │ │ mov r6, #1 │ │ │ │ mov r2, #0 │ │ │ │ strb r6, [r3, #61] @ 0x3d │ │ │ │ mov r4, r0 │ │ │ │ add r5, r0, #2240 @ 0x8c0 │ │ │ │ ldr r0, [pc, #340] @ 3e8324 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 753d1c │ │ │ │ + bl 753d64 │ │ │ │ add r5, r5, #8 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r4, #2432] @ 0x980 │ │ │ │ mov r0, r5 │ │ │ │ bl 3e80bc │ │ │ │ ldr r1, [r4, #2444] @ 0x98c │ │ │ │ mov r0, r5 │ │ │ │ @@ -415416,38 +415416,38 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r2, r5, #52 @ 0x34 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7067cc │ │ │ │ + bl 706814 │ │ │ │ ldr r3, [pc, #240] @ 3e8330 │ │ │ │ add sl, r4, #1904 @ 0x770 │ │ │ │ add sl, sl, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r2, r5, #100 @ 0x64 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7067cc │ │ │ │ + bl 706814 │ │ │ │ ldr r3, [pc, #200] @ 3e8334 │ │ │ │ add r2, r5, #148 @ 0x94 │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r4, #2080 @ 0x820 │ │ │ │ mov r8, #8 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7067cc │ │ │ │ + bl 706814 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ bl 41d400 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r6 │ │ │ │ @@ -415464,32 +415464,32 @@ │ │ │ │ ldr ip, [pc, #88] @ 3e8338 │ │ │ │ add r3, r9, #16 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #232 @ 0xe8 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - rsbeq r0, r2, r8, lsl r5 │ │ │ │ - rsbseq r1, r9, r8, lsl #25 │ │ │ │ - rsbeq r0, r2, ip, lsr #10 │ │ │ │ + rsbeq r0, r2, r8, ror #10 │ │ │ │ + ldrsbeq r1, [r9], #-200 @ 0xffffff38 @ │ │ │ │ + rsbeq r0, r2, ip, ror r5 │ │ │ │ @ instruction: 0x000001b4 │ │ │ │ addeq r2, r8, ip, asr #23 │ │ │ │ - ldrdeq r0, [r2], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbeq r0, r2, r0, asr #9 │ │ │ │ - rsbeq r0, r2, r8, lsr #9 │ │ │ │ - strdeq r0, [r2], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq r0, r2, r8, lsr #10 │ │ │ │ + rsbeq r0, r2, r0, lsl r5 │ │ │ │ + strdeq r0, [r2], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq r0, r2, r0, asr #8 │ │ │ │ cmp r2, #32 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxcs lr │ │ │ │ add r0, r0, #2240 @ 0x8c0 │ │ │ │ add r0, r0, #8 │ │ │ │ @@ -415526,25 +415526,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #200] @ 3e84a4 │ │ │ │ ldr r1, [pc, #200] @ 3e84a8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #180] @ 3e84ac │ │ │ │ ldr r1, [pc, #180] @ 3e84b0 │ │ │ │ add r5, r5, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r1, [pc, #148] @ 3e84b4 │ │ │ │ ldr r2, [pc, #148] @ 3e84b8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #140] @ 3e84bc │ │ │ │ mov ip, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -415559,36 +415559,36 @@ │ │ │ │ ldr r1, [pc, #108] @ 3e84c8 │ │ │ │ add r2, pc, r2 │ │ │ │ strb ip, [r0, #112] @ 0x70 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ - bl 75165c │ │ │ │ + bl 7516a4 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r1, r9, r4, asr sl │ │ │ │ - subseq r3, pc, r8, asr #32 │ │ │ │ - rsbeq fp, r3, r0, asr #5 │ │ │ │ - rsbeq r3, r0, r4, lsl r3 │ │ │ │ - subseq ip, pc, ip, ror #9 │ │ │ │ + rsbseq r1, r9, r4, lsr #21 │ │ │ │ + @ instruction: 0x005f3098 │ │ │ │ + rsbeq fp, r3, r0, lsl r3 │ │ │ │ + rsbeq r3, r0, r4, ror #6 │ │ │ │ + subseq ip, pc, ip, lsr r5 @ │ │ │ │ @ instruction: 0xfffffd44 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ addeq r2, r8, r4, lsr #19 │ │ │ │ strhi r1, [r6], #-232 @ 0xffffff18 │ │ │ │ - ldrdeq r0, [r2], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq r0, r2, r0, lsr #6 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ sub r2, r2, #56 @ 0x38 │ │ │ │ orrs r2, r2, r3 │ │ │ │ movne r0, #0 │ │ │ │ bne 3e84f0 │ │ │ │ ldr r3, [r0, #2440] @ 0x988 │ │ │ │ ldr r0, [r0, #2436] @ 0x984 │ │ │ │ @@ -415638,95 +415638,95 @@ │ │ │ │ ldr r1, [pc, #52] @ 3e85cc │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #47 @ 0x2f │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ add r0, r0, #2240 @ 0x8c0 │ │ │ │ add r0, r0, #8 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 3e7868 │ │ │ │ - rsbseq r1, r9, r4, lsl #17 │ │ │ │ - rsbeq r0, r2, ip, lsl #2 │ │ │ │ - rsbeq r0, r2, r4, lsr #2 │ │ │ │ + ldrsbeq r1, [r9], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq r0, r2, ip, asr r1 │ │ │ │ + rsbeq r0, r2, r4, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #64] @ 3e8628 │ │ │ │ ldr r2, [pc, #64] @ 3e862c │ │ │ │ ldr r1, [pc, #64] @ 3e8630 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #47 @ 0x2f │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #2240 @ 0x8c0 │ │ │ │ add r0, r0, #8 │ │ │ │ bl 3e80b4 │ │ │ │ ldr r0, [r4, #2432] @ 0x980 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 753de4 │ │ │ │ - rsbseq r1, r9, ip, lsr #16 │ │ │ │ - strheq r0, [r2], #-4 @ │ │ │ │ - rsbeq r0, r2, ip, asr #1 │ │ │ │ + b 753e2c │ │ │ │ + rsbseq r1, r9, ip, ror r8 │ │ │ │ + rsbeq r0, r2, r4, lsl #2 │ │ │ │ + rsbeq r0, r2, ip, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #124] @ 3e86c8 │ │ │ │ ldr r2, [pc, #124] @ 3e86cc │ │ │ │ ldr r1, [pc, #124] @ 3e86d0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #47 @ 0x2f │ │ │ │ mov r5, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r4, [pc, #92] @ 3e86d4 │ │ │ │ ldr ip, [pc, #92] @ 3e86d8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov lr, #0 │ │ │ │ ldr r2, [pc, #84] @ 3e86dc │ │ │ │ ldr r1, [pc, #84] @ 3e86e0 │ │ │ │ str lr, [sp, #4] │ │ │ │ ldr ip, [r4, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ add r3, r0, #2432 @ 0x980 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r0, r5 │ │ │ │ - bl 75b888 │ │ │ │ + bl 75b8d0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r1, r9, r8, asr #15 │ │ │ │ - rsbeq r0, r2, ip, asr #32 │ │ │ │ - rsbeq r0, r2, r4, rrx │ │ │ │ + rsbseq r1, r9, r8, lsl r8 │ │ │ │ + @ instruction: 0x0062009c │ │ │ │ + strheq r0, [r2], #-4 @ │ │ │ │ addeq r2, ip, r4, lsr #15 │ │ │ │ @ instruction: 0x00004cb0 │ │ │ │ - rsbeq r0, r2, r8, lsr #1 │ │ │ │ - rsbeq r0, r2, ip, lsr #1 │ │ │ │ + strdeq r0, [r2], #-8 @ │ │ │ │ + strdeq r0, [r2], #-12 @ │ │ │ │ ldr r0, [pc, #4] @ 3e86f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757664 │ │ │ │ + b 7576ac │ │ │ │ addeq r2, r8, r4, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #364] @ 3e8878 │ │ │ │ ldr r2, [pc, #364] @ 3e887c │ │ │ │ @@ -415735,15 +415735,15 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ mov r5, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ mov r6, #1 │ │ │ │ strb r6, [r3, #61] @ 0x3d │ │ │ │ mov r4, r0 │ │ │ │ bl 41d8ec │ │ │ │ add r8, r4, #2080 @ 0x820 │ │ │ │ add r5, r4, #2256 @ 0x8d0 │ │ │ │ @@ -415774,26 +415774,26 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r5, #52 @ 0x34 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7067cc │ │ │ │ + bl 706814 │ │ │ │ ldr r3, [pc, #180] @ 3e888c │ │ │ │ add r2, r5, #100 @ 0x64 │ │ │ │ add r5, r4, #1904 @ 0x770 │ │ │ │ add r5, r5, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7067cc │ │ │ │ + bl 706814 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ bl 41d400 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ @@ -415808,32 +415808,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #170 @ 0xaa │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - rsbseq r1, r9, ip, asr #14 │ │ │ │ - rsbeq r0, r2, r8, asr #32 │ │ │ │ - rsbeq r0, r2, r0, rrx │ │ │ │ + @ instruction: 0x0079179c │ │ │ │ + @ instruction: 0x00620098 │ │ │ │ + strheq r0, [r2], #-0 @ │ │ │ │ addeq r2, r8, ip, lsr #14 │ │ │ │ - rsbeq pc, r1, r0, ror #31 │ │ │ │ - rsbeq pc, r1, r4, asr #31 │ │ │ │ - rsbseq r1, r9, r8, lsr #12 │ │ │ │ - @ instruction: 0x0061fe98 │ │ │ │ - rsbeq pc, r1, r4, lsr #30 │ │ │ │ + rsbeq r0, r2, r0, lsr r0 │ │ │ │ + rsbeq r0, r2, r4, lsl r0 │ │ │ │ + rsbseq r1, r9, r8, ror r6 │ │ │ │ + rsbeq pc, r1, r8, ror #29 │ │ │ │ + rsbeq pc, r1, r4, ror pc @ │ │ │ │ cmp r2, #32 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxcs lr │ │ │ │ add r0, r0, #2256 @ 0x8d0 │ │ │ │ add r0, r0, #8 │ │ │ │ @@ -415879,25 +415879,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #180] @ 3e8a14 │ │ │ │ ldr r1, [pc, #180] @ 3e8a18 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #160] @ 3e8a1c │ │ │ │ ldr r1, [pc, #160] @ 3e8a20 │ │ │ │ add r5, r5, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #128] @ 3e8a24 │ │ │ │ ldr r3, [pc, #128] @ 3e8a28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #120] @ 3e8a2c │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ @@ -415918,94 +415918,94 @@ │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 75165c │ │ │ │ - rsbseq r1, r9, r8, lsl r5 │ │ │ │ - subseq r2, pc, r4, asr #21 │ │ │ │ - rsbeq sl, r3, ip, lsr sp │ │ │ │ - @ instruction: 0x00602d90 │ │ │ │ - subseq fp, pc, r8, ror #30 │ │ │ │ + b 7516a4 │ │ │ │ + rsbseq r1, r9, r8, ror #10 │ │ │ │ + subseq r2, pc, r4, lsl fp @ │ │ │ │ + rsbeq sl, r3, ip, lsl #27 │ │ │ │ + rsbeq r2, r0, r0, ror #27 │ │ │ │ + ldrheq fp, [pc], #-248 @ │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ strdgt r1, [r2], -lr │ │ │ │ andeq r0, r0, r9, lsl #24 │ │ │ │ addeq r2, r8, r8, ror #9 │ │ │ │ - ldrdeq pc, [r1], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq pc, r1, r8, lsr #28 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #64] @ 3e8a98 │ │ │ │ ldr r2, [pc, #64] @ 3e8a9c │ │ │ │ ldr r1, [pc, #64] @ 3e8aa0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #2080 @ 0x820 │ │ │ │ bl 3e7868 │ │ │ │ add r0, r4, #2256 @ 0x8d0 │ │ │ │ add r0, r0, #8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 3e7868 │ │ │ │ - rsbseq r1, r9, r4, lsl #8 │ │ │ │ - rsbeq pc, r1, r0, lsl #26 │ │ │ │ - rsbeq pc, r1, ip, lsl sp @ │ │ │ │ + rsbseq r1, r9, r4, asr r4 │ │ │ │ + rsbeq pc, r1, r0, asr sp @ │ │ │ │ + rsbeq pc, r1, ip, ror #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 3e8b04 │ │ │ │ ldr r2, [pc, #72] @ 3e8b08 │ │ │ │ ldr r1, [pc, #72] @ 3e8b0c │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #2080 @ 0x820 │ │ │ │ bl 3e80b4 │ │ │ │ add r0, r4, #2256 @ 0x8d0 │ │ │ │ add r0, r0, #8 │ │ │ │ bl 3e80b4 │ │ │ │ ldr r0, [r4, #2448] @ 0x990 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 753de4 │ │ │ │ - rsbseq r1, r9, r0, lsr #7 │ │ │ │ - @ instruction: 0x0061fc9c │ │ │ │ - strheq pc, [r1], #-200 @ 0xffffff38 @ │ │ │ │ + b 753e2c │ │ │ │ + ldrsheq r1, [r9], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq pc, r1, ip, ror #25 │ │ │ │ + rsbeq pc, r1, r8, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #160] @ 3e8bc8 │ │ │ │ ldr r2, [pc, #160] @ 3e8bcc │ │ │ │ ldr r1, [pc, #160] @ 3e8bd0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ mov r4, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r7, [pc, #128] @ 3e8bd4 │ │ │ │ ldr r5, [pc, #128] @ 3e8bd8 │ │ │ │ mov r8, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [pc, #120] @ 3e8bdc │ │ │ │ add r5, pc, r5 │ │ │ │ str r8, [sp, #4] │ │ │ │ @@ -416013,41 +416013,41 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r6, r0, #2448 @ 0x990 │ │ │ │ ldr r0, [pc, #100] @ 3e8be0 │ │ │ │ add r3, r6, #8 │ │ │ │ ldr r7, [r7, r0] │ │ │ │ str r7, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 75b888 │ │ │ │ + bl 75b8d0 │ │ │ │ ldr r1, [pc, #80] @ 3e8be4 │ │ │ │ add r3, r6, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ stm sp, {r7, r8} │ │ │ │ - bl 75b888 │ │ │ │ + bl 75b8d0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq r1, r9, r4, lsr r3 │ │ │ │ - rsbeq pc, r1, ip, lsr #24 │ │ │ │ - rsbeq pc, r1, r8, asr #24 │ │ │ │ + rsbseq r1, r9, r4, lsl #7 │ │ │ │ + rsbeq pc, r1, ip, ror ip @ │ │ │ │ + @ instruction: 0x0061fc98 │ │ │ │ addeq r2, ip, r4, asr #5 │ │ │ │ - ldrdeq pc, [r1], #-184 @ 0xffffff48 @ │ │ │ │ - rsbeq pc, r1, r0, ror #24 │ │ │ │ + rsbeq pc, r1, r8, lsr #24 │ │ │ │ + strheq pc, [r1], #-192 @ 0xffffff40 @ │ │ │ │ @ instruction: 0x00004cb0 │ │ │ │ - rsbeq pc, r1, r0, asr #24 │ │ │ │ + @ instruction: 0x0061fc90 │ │ │ │ ldr r0, [pc, #4] @ 3e8bf4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757664 │ │ │ │ + b 7576ac │ │ │ │ addeq r2, r8, r8, lsr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #364] @ 3e8d7c │ │ │ │ ldr r2, [pc, #364] @ 3e8d80 │ │ │ │ @@ -416056,15 +416056,15 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ mov r5, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ mov r6, #1 │ │ │ │ strb r6, [r3, #61] @ 0x3d │ │ │ │ mov r4, r0 │ │ │ │ bl 41d8ec │ │ │ │ add r8, r4, #2080 @ 0x820 │ │ │ │ add r5, r4, #2256 @ 0x8d0 │ │ │ │ @@ -416095,26 +416095,26 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r5, #52 @ 0x34 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7067cc │ │ │ │ + bl 706814 │ │ │ │ ldr r3, [pc, #180] @ 3e8d90 │ │ │ │ add r2, r5, #100 @ 0x64 │ │ │ │ add r5, r4, #1904 @ 0x770 │ │ │ │ add r5, r5, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7067cc │ │ │ │ + bl 706814 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ bl 41d400 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ @@ -416129,32 +416129,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #170 @ 0xaa │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - @ instruction: 0x00791298 │ │ │ │ - rsbeq pc, r1, ip, ror #23 │ │ │ │ - rsbeq pc, r1, r4, lsl #24 │ │ │ │ + rsbseq r1, r9, r8, ror #5 │ │ │ │ + rsbeq pc, r1, ip, lsr ip @ │ │ │ │ + rsbeq pc, r1, r4, asr ip @ │ │ │ │ strdeq r2, [r8], r0 │ │ │ │ - rsbeq pc, r1, r8, lsl #23 │ │ │ │ - rsbeq pc, r1, ip, ror #22 │ │ │ │ - rsbseq r1, r9, r4, ror r1 │ │ │ │ - @ instruction: 0x0061f994 │ │ │ │ - rsbeq pc, r1, r8, asr #21 │ │ │ │ + ldrdeq pc, [r1], #-184 @ 0xffffff48 @ │ │ │ │ + strheq pc, [r1], #-188 @ 0xffffff44 @ │ │ │ │ + rsbseq r1, r9, r4, asr #3 │ │ │ │ + rsbeq pc, r1, r4, ror #19 │ │ │ │ + rsbeq pc, r1, r8, lsl fp @ │ │ │ │ cmp r2, #128 @ 0x80 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxcs lr │ │ │ │ lsr r2, r2, #2 │ │ │ │ add r0, r0, #2256 @ 0x8d0 │ │ │ │ @@ -416212,25 +416212,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #180] @ 3e8f48 │ │ │ │ ldr r1, [pc, #180] @ 3e8f4c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #160] @ 3e8f50 │ │ │ │ ldr r1, [pc, #160] @ 3e8f54 │ │ │ │ add r5, r5, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #128] @ 3e8f58 │ │ │ │ ldr r3, [pc, #128] @ 3e8f5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #120] @ 3e8f60 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ @@ -416251,94 +416251,94 @@ │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 75165c │ │ │ │ - rsbseq r1, r9, r4, lsr r0 │ │ │ │ - @ instruction: 0x005f2590 │ │ │ │ - rsbeq sl, r3, r8, lsl #16 │ │ │ │ - rsbeq r2, r0, ip, asr r8 │ │ │ │ - subseq fp, pc, r4, lsr sl @ │ │ │ │ + b 7516a4 │ │ │ │ + rsbseq r1, r9, r4, lsl #1 │ │ │ │ + subseq r2, pc, r0, ror #11 │ │ │ │ + rsbeq sl, r3, r8, asr r8 │ │ │ │ + rsbeq r2, r0, ip, lsr #17 │ │ │ │ + subseq fp, pc, r4, lsl #21 │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ tstgt r2, #-134217725 @ 0xf8000003 │ │ │ │ andeq r0, r0, r9, lsl #24 │ │ │ │ addeq r2, r8, ip, ror r0 │ │ │ │ - rsbeq pc, r1, r0, asr r9 @ │ │ │ │ + rsbeq pc, r1, r0, lsr #19 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #64] @ 3e8fcc │ │ │ │ ldr r2, [pc, #64] @ 3e8fd0 │ │ │ │ ldr r1, [pc, #64] @ 3e8fd4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #2080 @ 0x820 │ │ │ │ bl 3e7868 │ │ │ │ add r0, r4, #2256 @ 0x8d0 │ │ │ │ add r0, r0, #8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 3e7868 │ │ │ │ - rsbseq r0, r9, r0, lsr #30 │ │ │ │ - rsbeq pc, r1, r4, ror r8 @ │ │ │ │ - @ instruction: 0x0061f890 │ │ │ │ + rsbseq r0, r9, r0, ror pc │ │ │ │ + rsbeq pc, r1, r4, asr #17 │ │ │ │ + rsbeq pc, r1, r0, ror #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 3e9038 │ │ │ │ ldr r2, [pc, #72] @ 3e903c │ │ │ │ ldr r1, [pc, #72] @ 3e9040 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #2080 @ 0x820 │ │ │ │ bl 3e80b4 │ │ │ │ add r0, r4, #2256 @ 0x8d0 │ │ │ │ add r0, r0, #8 │ │ │ │ bl 3e80b4 │ │ │ │ ldr r0, [r4, #2448] @ 0x990 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 753de4 │ │ │ │ - ldrheq r0, [r9], #-236 @ 0xffffff14 @ │ │ │ │ - rsbeq pc, r1, r0, lsl r8 @ │ │ │ │ - rsbeq pc, r1, ip, lsr #16 │ │ │ │ + b 753e2c │ │ │ │ + rsbseq r0, r9, ip, lsl #30 │ │ │ │ + rsbeq pc, r1, r0, ror #16 │ │ │ │ + rsbeq pc, r1, ip, ror r8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #160] @ 3e90fc │ │ │ │ ldr r2, [pc, #160] @ 3e9100 │ │ │ │ ldr r1, [pc, #160] @ 3e9104 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ mov r4, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r7, [pc, #128] @ 3e9108 │ │ │ │ ldr r5, [pc, #128] @ 3e910c │ │ │ │ mov r8, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [pc, #120] @ 3e9110 │ │ │ │ add r5, pc, r5 │ │ │ │ str r8, [sp, #4] │ │ │ │ @@ -416346,38 +416346,38 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r6, r0, #2448 @ 0x990 │ │ │ │ ldr r0, [pc, #100] @ 3e9114 │ │ │ │ add r3, r6, #8 │ │ │ │ ldr r7, [r7, r0] │ │ │ │ str r7, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 75b888 │ │ │ │ + bl 75b8d0 │ │ │ │ ldr r1, [pc, #80] @ 3e9118 │ │ │ │ add r3, r6, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ stm sp, {r7, r8} │ │ │ │ - bl 75b888 │ │ │ │ + bl 75b8d0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq r0, r9, r0, asr lr │ │ │ │ - rsbeq pc, r1, r0, lsr #15 │ │ │ │ - strheq pc, [r1], #-124 @ 0xffffff84 @ │ │ │ │ + rsbseq r0, r9, r0, lsr #29 │ │ │ │ + strdeq pc, [r1], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq pc, r1, ip, lsl #16 │ │ │ │ umulleq r1, ip, r0, sp │ │ │ │ - rsbeq pc, r1, r4, lsr #13 │ │ │ │ - rsbeq pc, r1, ip, lsr #14 │ │ │ │ + strdeq pc, [r1], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq pc, r1, ip, ror r7 @ │ │ │ │ @ instruction: 0x00004cb0 │ │ │ │ - rsbeq pc, r1, ip, lsl #14 │ │ │ │ + rsbeq pc, r1, ip, asr r7 @ │ │ │ │ │ │ │ │ 003e911c : │ │ │ │ sub r0, r0, #8192 @ 0x2000 │ │ │ │ ldrb r0, [r0, #-466] @ 0xfffffe2e │ │ │ │ lsr r0, r0, #6 │ │ │ │ and r0, r0, #1 │ │ │ │ bx lr │ │ │ │ @@ -416394,16 +416394,16 @@ │ │ │ │ orr r3, r3, ip │ │ │ │ str r3, [r0, #8] │ │ │ │ ands r1, r3, r1 │ │ │ │ add r0, r0, #8192 @ 0x2000 │ │ │ │ ldr r0, [r0, #464] @ 0x1d0 │ │ │ │ beq 3e9178 │ │ │ │ mov r1, #1 │ │ │ │ - b 753adc │ │ │ │ - b 753adc │ │ │ │ + b 753b24 │ │ │ │ + b 753b24 │ │ │ │ strdeq r7, [r0], -r0 │ │ │ │ │ │ │ │ 003e9180 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -416571,15 +416571,15 @@ │ │ │ │ and r3, r3, r2, lsl #10 │ │ │ │ orr r3, r3, ip │ │ │ │ ands r1, r3, r1 │ │ │ │ str r3, [r0, #8] │ │ │ │ add r0, r0, #8192 @ 0x2000 │ │ │ │ ldr r0, [r0, #464] @ 0x1d0 │ │ │ │ movne r1, #1 │ │ │ │ - bl 753adc │ │ │ │ + bl 753b24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -416607,15 +416607,15 @@ │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ str r1, [r0, #16] │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ str r1, [r0, #112] @ 0x70 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ ldr r0, [r2, #464] @ 0x1d0 │ │ │ │ - b 753adc │ │ │ │ + b 753b24 │ │ │ │ andeq r8, r0, r8, lsl #17 │ │ │ │ cdple 14, 10, cr11, cr13, cr15, {7} │ │ │ │ │ │ │ │ 003e94c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -416974,24 +416974,24 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ addeq r1, ip, r4, lsr r9 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r1, ip, r8, asr #17 │ │ │ │ addeq r1, ip, r0, ror r8 │ │ │ │ - rsbseq r0, r9, r4, lsl #18 │ │ │ │ - rsbseq r0, r9, ip, ror #17 │ │ │ │ - rsbseq r0, r9, r4, lsr r9 │ │ │ │ - strheq r4, [r0], #-232 @ 0xffffff18 @ │ │ │ │ + rsbseq r0, r9, r4, asr r9 │ │ │ │ + rsbseq r0, r9, ip, lsr r9 │ │ │ │ + rsbseq r0, r9, r4, lsl #19 │ │ │ │ + rsbeq r4, r0, r8, lsl #30 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ strdeq pc, [r3], -pc @ │ │ │ │ andeq r0, r0, r2, lsl #16 │ │ │ │ - rsbseq r0, r9, r4, asr r5 │ │ │ │ - rsbeq r4, r0, r0, lsr r9 │ │ │ │ - rsbeq r4, r0, r4, asr #18 │ │ │ │ + rsbseq r0, r9, r4, lsr #11 │ │ │ │ + rsbeq r4, r0, r0, lsl #19 │ │ │ │ + @ instruction: 0x00604994 │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ │ │ │ │ 003e9a98 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -417190,16 +417190,16 @@ │ │ │ │ ldr r4, [r6, #92] @ 0x5c │ │ │ │ lsr r4, r4, r5 │ │ │ │ b 3e9b24 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addeq r1, ip, r0, ror #6 │ │ │ │ andeq r4, r0, r0 │ │ │ │ ldrdeq r1, [ip], ip │ │ │ │ - ldrheq r0, [r9], #-62 @ 0xffffffc2 @ │ │ │ │ - rsbseq r0, r9, r3, asr #7 │ │ │ │ + rsbseq r0, r9, lr, lsl #8 │ │ │ │ + rsbseq r0, r9, r3, lsl r4 │ │ │ │ strdeq r7, [r0], -r0 │ │ │ │ andeq ip, r2, #1036288 @ 0xfd000 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ svceq 0x00ff0000 │ │ │ │ @ instruction: 0xf000f000 │ │ │ │ │ │ │ │ 003e9de0 : │ │ │ │ @@ -417243,27 +417243,27 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ add r3, r4, #8192 @ 0x2000 │ │ │ │ mov r0, r1 │ │ │ │ str r0, [r3, #464] @ 0x1d0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 753adc │ │ │ │ + bl 753b24 │ │ │ │ mov r0, r4 │ │ │ │ bl 3e9454 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 3e9eb4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 757664 │ │ │ │ + b 7576ac │ │ │ │ addeq r1, r8, r8, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #376] @ 3ea048 │ │ │ │ ldr r2, [pc, #376] @ 3ea04c │ │ │ │ @@ -417272,15 +417272,15 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ mov r5, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ mov r7, #1 │ │ │ │ strb r7, [r3, #61] @ 0x3d │ │ │ │ mov r4, r0 │ │ │ │ bl 41d8ec │ │ │ │ add r6, r4, #16384 @ 0x4000 │ │ │ │ add r9, r4, #2080 @ 0x820 │ │ │ │ @@ -417312,28 +417312,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [sp, #8] │ │ │ │ add r2, r6, #52 @ 0x34 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7067cc │ │ │ │ + bl 706814 │ │ │ │ ldr r3, [pc, #188] @ 3ea05c │ │ │ │ add r5, r4, #1904 @ 0x770 │ │ │ │ add r5, r5, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, #65536 @ 0x10000 │ │ │ │ mov r9, #0 │ │ │ │ add r2, r6, #100 @ 0x64 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7067cc │ │ │ │ + bl 706814 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, sl │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 41d400 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #0 │ │ │ │ @@ -417348,32 +417348,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #180 @ 0xb4 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - ldrsbeq r0, [r9], #-4 @ │ │ │ │ - rsbeq lr, r1, r4, lsr ip │ │ │ │ - rsbeq lr, r1, r4, asr #24 │ │ │ │ + rsbseq r0, r9, r4, lsr #2 │ │ │ │ + rsbeq lr, r1, r4, lsl #25 │ │ │ │ + @ instruction: 0x0061ec94 │ │ │ │ addeq r1, r8, ip, asr r1 │ │ │ │ - rsbeq lr, r1, r8, asr #23 │ │ │ │ + rsbeq lr, r1, r8, lsl ip │ │ │ │ + strdeq lr, [r1], #-184 @ 0xffffff48 @ │ │ │ │ + ldrsheq pc, [r8], #-244 @ 0xffffff0c @ │ │ │ │ rsbeq lr, r1, r8, lsr #23 │ │ │ │ - rsbseq pc, r8, r4, lsr #31 │ │ │ │ - rsbeq lr, r1, r8, asr fp │ │ │ │ - rsbeq lr, r1, r4, lsl #22 │ │ │ │ + rsbeq lr, r1, r4, asr fp │ │ │ │ cmp r2, #32768 @ 0x8000 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxcs lr │ │ │ │ lsr r1, r2, #14 │ │ │ │ orr r1, r1, r3, lsl #18 │ │ │ │ @@ -417419,25 +417419,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #180] @ 3ea1e4 │ │ │ │ ldr r1, [pc, #180] @ 3ea1e8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #160] @ 3ea1ec │ │ │ │ ldr r1, [pc, #160] @ 3ea1f0 │ │ │ │ add r5, r5, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #128] @ 3ea1f4 │ │ │ │ ldr r3, [pc, #128] @ 3ea1f8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #120] @ 3ea1fc │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ @@ -417458,26 +417458,26 @@ │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 75165c │ │ │ │ - @ instruction: 0x0078fe94 │ │ │ │ - ldrsheq r1, [pc], #-36 @ │ │ │ │ - rsbeq r9, r3, ip, ror #10 │ │ │ │ - rsbeq r1, r0, r0, asr #11 │ │ │ │ - @ instruction: 0x005fa798 │ │ │ │ + b 7516a4 │ │ │ │ + rsbseq pc, r8, r4, ror #29 │ │ │ │ + subseq r1, pc, r4, asr #6 │ │ │ │ + strheq r9, [r3], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq r1, r0, r0, lsl r6 │ │ │ │ + subseq sl, pc, r8, ror #15 │ │ │ │ @ instruction: 0xfffffd3c │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ @ instruction: 0xff001760 │ │ │ │ andeq r0, r0, r9, lsl #24 │ │ │ │ addeq r0, r8, r0, lsl pc │ │ │ │ - ldrdeq lr, [r1], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq lr, r1, r0, lsr #20 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ cmp r2, #4 │ │ │ │ sbcs r3, r3, #0 │ │ │ │ movcs r0, #0 │ │ │ │ bcs 3ea240 │ │ │ │ ldr r3, [sp] │ │ │ │ lsl r2, r2, #3 │ │ │ │ @@ -417500,69 +417500,69 @@ │ │ │ │ ldr r1, [pc, #64] @ 3ea2b0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #2080 @ 0x820 │ │ │ │ bl 3e9454 │ │ │ │ add r0, r4, #10752 @ 0x2a00 │ │ │ │ add r0, r0, #28 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 3e9454 │ │ │ │ - rsbseq pc, r8, r0, asr #26 │ │ │ │ - rsbeq lr, r1, r0, lsr #17 │ │ │ │ - strheq lr, [r1], #-132 @ 0xffffff7c @ │ │ │ │ + @ instruction: 0x0078fd90 │ │ │ │ + strdeq lr, [r1], #-128 @ 0xffffff80 @ │ │ │ │ + rsbeq lr, r1, r4, lsl #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 3ea318 │ │ │ │ ldr r2, [pc, #76] @ 3ea31c │ │ │ │ ldr r1, [pc, #76] @ 3ea320 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #2080 @ 0x820 │ │ │ │ bl 3e9e50 │ │ │ │ add r0, r4, #10752 @ 0x2a00 │ │ │ │ add r0, r0, #28 │ │ │ │ bl 3e9e50 │ │ │ │ add r4, r4, #16384 @ 0x4000 │ │ │ │ ldr r0, [r4, #3096] @ 0xc18 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 753de4 │ │ │ │ - ldrsbeq pc, [r8], #-204 @ 0xffffff34 @ │ │ │ │ - rsbeq lr, r1, ip, lsr r8 │ │ │ │ - rsbeq lr, r1, r0, asr r8 │ │ │ │ + b 753e2c │ │ │ │ + rsbseq pc, r8, ip, lsr #26 │ │ │ │ + rsbeq lr, r1, ip, lsl #17 │ │ │ │ + rsbeq lr, r1, r0, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #160] @ 3ea3dc │ │ │ │ ldr r2, [pc, #160] @ 3ea3e0 │ │ │ │ ldr r1, [pc, #160] @ 3ea3e4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ mov r4, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r7, [pc, #128] @ 3ea3e8 │ │ │ │ ldr r5, [pc, #128] @ 3ea3ec │ │ │ │ mov r8, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [pc, #120] @ 3ea3f0 │ │ │ │ add r5, pc, r5 │ │ │ │ str r8, [sp, #4] │ │ │ │ @@ -417570,38 +417570,38 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r6, r0, #19456 @ 0x4c00 │ │ │ │ ldr r0, [pc, #100] @ 3ea3f4 │ │ │ │ add r3, r6, #32 │ │ │ │ ldr r7, [r7, r0] │ │ │ │ str r7, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 75b888 │ │ │ │ + bl 75b8d0 │ │ │ │ ldr r1, [pc, #80] @ 3ea3f8 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ stm sp, {r7, r8} │ │ │ │ - bl 75b888 │ │ │ │ + bl 75b8d0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq pc, r8, ip, ror #24 │ │ │ │ - rsbeq lr, r1, r8, asr #15 │ │ │ │ - ldrdeq lr, [r1], #-124 @ 0xffffff84 @ │ │ │ │ + ldrheq pc, [r8], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq lr, r1, r8, lsl r8 │ │ │ │ + rsbeq lr, r1, ip, lsr #16 │ │ │ │ @ instruction: 0x008c0ab0 │ │ │ │ - rsbeq lr, r1, r4, asr #7 │ │ │ │ - rsbeq lr, r1, ip, asr #8 │ │ │ │ + rsbeq lr, r1, r4, lsl r4 │ │ │ │ + @ instruction: 0x0061e49c │ │ │ │ @ instruction: 0x00004cb0 │ │ │ │ - rsbeq lr, r1, ip, lsr #8 │ │ │ │ + rsbeq lr, r1, ip, ror r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldr ip, [r1, #76] @ 0x4c │ │ │ │ push {r4, r5, lr} │ │ │ │ cmp ip, #0 │ │ │ │ beq 3ea460 │ │ │ │ ldrb r3, [r1, #1] │ │ │ │ ldr lr, [pc, #448] @ 3ea5dc │ │ │ │ @@ -417714,16 +417714,16 @@ │ │ │ │ bne 3ea444 │ │ │ │ add r3, r0, #12288 @ 0x3000 │ │ │ │ str ip, [r3, #276] @ 0x114 │ │ │ │ b 3ea448 │ │ │ │ add r3, r0, #12288 @ 0x3000 │ │ │ │ str ip, [r3, #260] @ 0x104 │ │ │ │ b 3ea448 │ │ │ │ - ldrsbeq pc, [r8], #-184 @ 0xffffff48 @ │ │ │ │ - @ instruction: 0x0078fb9d │ │ │ │ + rsbseq pc, r8, r8, lsr #24 │ │ │ │ + rsbseq pc, r8, sp, ror #23 │ │ │ │ cmp r2, #13 │ │ │ │ beq 3ea61c │ │ │ │ cmp r2, #15 │ │ │ │ beq 3ea608 │ │ │ │ ldr r0, [pc, #80] @ 3ea64c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -417865,22 +417865,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 3ea930 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3ea7d8 │ │ │ │ ldr r3, [pc, #208] @ 3ea934 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ea7bc │ │ │ │ ldr r3, [pc, #176] @ 3ea928 │ │ │ │ @@ -417896,50 +417896,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3ea938 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3ea7bc │ │ │ │ ldr r0, [pc, #92] @ 3ea93c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3ea7d8 │ │ │ │ ldr r0, [pc, #76] @ 3ea940 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3ea7bc │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addeq r0, ip, ip, lsl r7 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r0, ip, r0, lsl #14 │ │ │ │ @ instruction: 0x000041b7 │ │ │ │ @ instruction: 0x008c06b8 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ @ instruction: 0x000041be │ │ │ │ @ instruction: 0x000041bd │ │ │ │ strdeq r1, [r0], -r0 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq lr, r1, ip, asr r3 │ │ │ │ + rsbeq lr, r1, ip, lsr #7 │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ - rsbeq lr, r1, r4, ror r3 │ │ │ │ - rsbeq lr, r1, ip, lsl r3 │ │ │ │ - @ instruction: 0x0061e398 │ │ │ │ + rsbeq lr, r1, r4, asr #7 │ │ │ │ + rsbeq lr, r1, ip, ror #6 │ │ │ │ + rsbeq lr, r1, r8, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ add r5, r0, #8192 @ 0x2000 │ │ │ │ ldrb r3, [r5, #1480] @ 0x5c8 │ │ │ │ ldr r4, [r5, #1488] @ 0x5d0 │ │ │ │ @@ -418069,15 +418069,15 @@ │ │ │ │ lsl r1, fp, #3 │ │ │ │ beq 3eaaa8 │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r1, r1, r5 │ │ │ │ mov r2, r4 │ │ │ │ add r0, r3, #8 │ │ │ │ - bl 9bf3bc │ │ │ │ + bl 9bf404 │ │ │ │ b 3eaaa8 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ cmp r2, r1 │ │ │ │ beq 3eaad4 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldrh r7, [r2, #200] @ 0xc8 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ @@ -418094,17 +418094,17 @@ │ │ │ │ ldr r1, [pc, #24] @ 3eabd0 │ │ │ │ ldr r0, [pc, #24] @ 3eabd4 │ │ │ │ ldr r2, [pc, #24] @ 3eabd8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - rsbseq pc, r8, r0, ror r8 @ │ │ │ │ - rsbeq lr, r1, ip, lsl #2 │ │ │ │ - rsbeq lr, r1, r8, lsl r1 │ │ │ │ + rsbseq pc, r8, r0, asr #17 │ │ │ │ + rsbeq lr, r1, ip, asr r1 │ │ │ │ + rsbeq lr, r1, r8, ror #2 │ │ │ │ strdeq r0, [r0], -r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [r1] │ │ │ │ ldrh r3, [r0, #6] │ │ │ │ @@ -418163,15 +418163,15 @@ │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3eae5c │ │ │ │ ldr r0, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9afe50 │ │ │ │ + b 9afe98 │ │ │ │ ldr r3, [pc, #428] @ 3eae98 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3eac6c │ │ │ │ ldr r3, [pc, #412] @ 3eae9c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -418189,26 +418189,26 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 3eaea4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3eac6c │ │ │ │ ldr r3, [pc, #292] @ 3eaea8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3eac48 │ │ │ │ ldr r3, [pc, #260] @ 3eae9c │ │ │ │ @@ -418228,43 +418228,43 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r8, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stmib sp, {r9, fp} │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 3eaeac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldrh r8, [r4, #12] │ │ │ │ b 3eac48 │ │ │ │ ldr r0, [pc, #140] @ 3eaeb0 │ │ │ │ stm sp, {r3, r8} │ │ │ │ mov r2, r9 │ │ │ │ mov r3, fp │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldrh r8, [r4, #12] │ │ │ │ b 3eac48 │ │ │ │ ldr r0, [pc, #108] @ 3eaeb4 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3eac6c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ 3eaeb8 │ │ │ │ ldr r1, [pc, #80] @ 3eaebc │ │ │ │ ldr r0, [pc, #80] @ 3eaec0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -418276,22 +418276,22 @@ │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r0, ip, r8, lsl #4 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq r0, ip, r4, ror #2 │ │ │ │ andeq r2, r0, r0, asr r5 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq lr, r1, r0, asr r0 │ │ │ │ + rsbeq lr, r1, r0, lsr #1 │ │ │ │ ldrdeq r3, [r0], -r4 │ │ │ │ - rsbeq sp, r1, r8, lsl #30 │ │ │ │ - rsbeq sp, r1, r0, asr #30 │ │ │ │ - rsbeq sp, r1, r0, asr #31 │ │ │ │ - rsbseq pc, r8, r0, asr #11 │ │ │ │ - rsbeq sp, r1, ip, asr lr │ │ │ │ - rsbeq sp, r1, r4, lsl #29 │ │ │ │ + rsbeq sp, r1, r8, asr pc │ │ │ │ + @ instruction: 0x0061df90 │ │ │ │ + rsbeq lr, r1, r0, lsl r0 │ │ │ │ + rsbseq pc, r8, r0, lsl r6 @ │ │ │ │ + rsbeq sp, r1, ip, lsr #29 │ │ │ │ + ldrdeq sp, [r1], #-228 @ 0xffffff1c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r1, [pc, #1044] @ 3eb2f0 │ │ │ │ ldr r2, [pc, #1044] @ 3eb2f4 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -418387,24 +418387,24 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #648] @ 3eb30c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3eafc8 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3eb218 │ │ │ │ ldr r2, [pc, #624] @ 3eb310 │ │ │ │ ldr r3, [pc, #592] @ 3eb2f4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -418445,27 +418445,27 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r7, [sp, #32] │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ str r7, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #416] @ 3eb318 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3eafbc │ │ │ │ ldr r3, [pc, #404] @ 3eb31c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3eaf14 │ │ │ │ ldr r3, [pc, #360] @ 3eb304 │ │ │ │ @@ -418483,27 +418483,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 3eb320 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3eaf18 │ │ │ │ ldr r0, [pc, #280] @ 3eb324 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3eafbc │ │ │ │ ldr r3, [pc, #264] @ 3eb328 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3eb098 │ │ │ │ ldr r3, [pc, #208] @ 3eb304 │ │ │ │ @@ -418518,67 +418518,67 @@ │ │ │ │ beq 3eb2b4 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #168] @ 3eb32c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3eb098 │ │ │ │ ldr r0, [pc, #156] @ 3eb330 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3eafc8 │ │ │ │ ldr r0, [pc, #140] @ 3eb334 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3eaf18 │ │ │ │ ldr r2, [pc, #124] @ 3eb338 │ │ │ │ ldr r3, [pc, #52] @ 3eb2f4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3eb2ec │ │ │ │ ldr r0, [pc, #92] @ 3eb33c │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a4324 │ │ │ │ + b 9a436c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addeq pc, fp, r0, asr #30 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq pc, fp, r0, lsr #30 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ @ instruction: 0x000043b4 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - strheq sp, [r1], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq sp, r1, r4, lsl #30 │ │ │ │ addeq pc, fp, ip, ror sp @ │ │ │ │ andeq r4, r0, r0, ror #13 │ │ │ │ - rsbeq sp, r1, r4, lsr #28 │ │ │ │ + rsbeq sp, r1, r4, ror lr │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ - rsbeq sp, r1, r4, asr ip │ │ │ │ - ldrdeq sp, [r1], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq sp, r1, r4, lsr #25 │ │ │ │ + rsbeq sp, r1, r0, lsr #28 │ │ │ │ @ instruction: 0x000019b0 │ │ │ │ - rsbeq sp, r1, r0, lsr #24 │ │ │ │ - ldrdeq sp, [r1], #-200 @ 0xffffff38 @ │ │ │ │ - ldrdeq sp, [r1], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq sp, r1, r0, ror ip │ │ │ │ + rsbeq sp, r1, r8, lsr #26 │ │ │ │ + rsbeq sp, r1, r4, lsr #24 │ │ │ │ addeq pc, fp, r0, ror #22 │ │ │ │ - rsbeq sp, r1, r4, lsl ip │ │ │ │ + rsbeq sp, r1, r4, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr lr, [pc, #652] @ 3eb5e4 │ │ │ │ ldr ip, [pc, #652] @ 3eb5e8 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -418650,22 +418650,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r6, r7, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #364] @ 3eb604 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ add r5, r4, #8192 @ 0x2000 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r3, [r3, #2104] @ 0x838 │ │ │ │ ldr fp, [r5, #1496] @ 0x5d8 │ │ │ │ cmp fp, r3 │ │ │ │ bne 3eb3b4 │ │ │ │ ldr r3, [sl] │ │ │ │ @@ -418689,22 +418689,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #216] @ 3eb60c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r2, [pc, #208] @ 3eb610 │ │ │ │ ldr r3, [pc, #164] @ 3eb5e8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -418722,15 +418722,15 @@ │ │ │ │ ldr r3, [r3, #2104] @ 0x838 │ │ │ │ ldr fp, [r5, #1496] @ 0x5d8 │ │ │ │ cmp fp, r3 │ │ │ │ bne 3eb3b4 │ │ │ │ b 3eb4c0 │ │ │ │ ldr r0, [pc, #120] @ 3eb614 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3eb49c │ │ │ │ ldr r2, [pc, #108] @ 3eb618 │ │ │ │ ldr r3, [pc, #56] @ 3eb5e8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -418738,57 +418738,57 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3eb5e0 │ │ │ │ ldr r0, [pc, #76] @ 3eb61c │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a4324 │ │ │ │ + b 9a436c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addeq pc, fp, r4, asr #21 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq pc, fp, ip, lsr #21 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq pc, fp, r8, asr sl @ │ │ │ │ andeq r4, r0, r4, lsr fp │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq sp, r1, ip, ror fp │ │ │ │ + rsbeq sp, r1, ip, asr #23 │ │ │ │ andeq r1, r0, r8, lsl #27 │ │ │ │ - rsbeq sp, r1, ip, asr fp │ │ │ │ + rsbeq sp, r1, ip, lsr #23 │ │ │ │ ldrdeq pc, [fp], ip │ │ │ │ - strheq sp, [r1], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq sp, r1, ip, lsl #22 │ │ │ │ addeq pc, fp, r0, ror r8 @ │ │ │ │ - strdeq sp, [r1], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq sp, r1, r4, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 3eb64c │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757664 │ │ │ │ + bl 7576ac │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 757664 │ │ │ │ + b 7576ac │ │ │ │ addeq pc, r7, r8, asr fp @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ add r3, r1, #20480 @ 0x5000 │ │ │ │ ldrh r6, [r0, #4] │ │ │ │ ldr r3, [r3, #3044] @ 0xbe4 │ │ │ │ mov r7, #0 │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r4, r0 │ │ │ │ str r7, [r3, r6, lsl #2] │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ mov r5, r1 │ │ │ │ - bl 9afe58 │ │ │ │ + bl 9afea0 │ │ │ │ ldrb r3, [r4, #64] @ 0x40 │ │ │ │ cmp r3, r7 │ │ │ │ bne 3eb6c8 │ │ │ │ ldr r0, [r4, #68] @ 0x44 │ │ │ │ bl 253810 │ │ │ │ ldrh r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -418812,20 +418812,20 @@ │ │ │ │ lsr r2, r2, #16 │ │ │ │ add r2, r2, #4096 @ 0x1000 │ │ │ │ str r3, [sp] │ │ │ │ add r0, r0, #8 │ │ │ │ mov r3, r7 │ │ │ │ str r7, [sp, #4] │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 70d650 │ │ │ │ + bl 70d698 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9b153c │ │ │ │ + bl 9b1584 │ │ │ │ mov r0, r5 │ │ │ │ - bl 990908 │ │ │ │ + bl 990950 │ │ │ │ b 3eb694 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 253810 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -418986,21 +418986,21 @@ │ │ │ │ add r6, r0, #60 @ 0x3c │ │ │ │ mov r3, r0 │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r7, [r3] │ │ │ │ ldrh r5, [r3, #6] │ │ │ │ - bl 990a3c │ │ │ │ + bl 990a84 │ │ │ │ cmp r0, #0 │ │ │ │ blt 3eba1c │ │ │ │ ldr r1, [pc, #104] @ 3eba38 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9b153c │ │ │ │ + bl 9b1584 │ │ │ │ lsl r2, r5, #19 │ │ │ │ add r2, r2, #262144 @ 0x40000 │ │ │ │ mov r4, #0 │ │ │ │ mov r3, #4 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ lsr r2, r2, #16 │ │ │ │ @@ -419008,15 +419008,15 @@ │ │ │ │ add r0, r0, #8 │ │ │ │ str r3, [sp] │ │ │ │ add r2, r2, #4096 @ 0x1000 │ │ │ │ mov r3, r4 │ │ │ │ str r6, [sp, #16] │ │ │ │ strd r8, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 70d424 │ │ │ │ + bl 70d46c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -419029,36 +419029,36 @@ │ │ │ │ add r6, r0, #52 @ 0x34 │ │ │ │ mov r3, r0 │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r7, [r3] │ │ │ │ ldrh r5, [r3, #4] │ │ │ │ - bl 990a3c │ │ │ │ + bl 990a84 │ │ │ │ cmp r0, #0 │ │ │ │ blt 3ebac4 │ │ │ │ ldr r1, [pc, #100] @ 3ebae0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9b153c │ │ │ │ + bl 9b1584 │ │ │ │ lsl r2, r5, #19 │ │ │ │ mov r4, #0 │ │ │ │ mov r3, #4 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ lsr r2, r2, #16 │ │ │ │ add r0, r7, #1904 @ 0x770 │ │ │ │ add r0, r0, #8 │ │ │ │ str r3, [sp] │ │ │ │ add r2, r2, #4096 @ 0x1000 │ │ │ │ mov r3, r4 │ │ │ │ str r6, [sp, #16] │ │ │ │ strd r8, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 70d424 │ │ │ │ + bl 70d46c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -419072,15 +419072,15 @@ │ │ │ │ ldr r0, [r0, #20] │ │ │ │ mvn r3, #124 @ 0x7c │ │ │ │ cmp r0, #0 │ │ │ │ str r3, [r4, #28] │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ - bl 81531c │ │ │ │ + bl 815364 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #20] │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -419095,15 +419095,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ str r2, [r4, #40] @ 0x28 │ │ │ │ str r3, [r4, #28] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ - bl 81531c │ │ │ │ + bl 815364 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #20] │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -419116,15 +419116,15 @@ │ │ │ │ ldr r0, [r0, #20] │ │ │ │ mvn r3, #124 @ 0x7c │ │ │ │ cmp r0, #0 │ │ │ │ str r3, [r4, #32] │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ - bl 81531c │ │ │ │ + bl 815364 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #20] │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -419142,15 +419142,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ str r3, [r4, #36] @ 0x24 │ │ │ │ str r2, [r4, #28] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ - bl 81531c │ │ │ │ + bl 815364 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #20] │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -419163,15 +419163,15 @@ │ │ │ │ ldr r0, [r0, #20] │ │ │ │ mvn r3, #124 @ 0x7c │ │ │ │ cmp r0, #0 │ │ │ │ str r3, [r4, #28] │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ - bl 81531c │ │ │ │ + bl 815364 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #20] │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -419225,15 +419225,15 @@ │ │ │ │ bne 3ebdc4 │ │ │ │ ldr r1, [pc, #264] @ 3ebe70 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #32] │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [r5, #96] @ 0x60 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8153f0 │ │ │ │ + bl 815438 │ │ │ │ ldr r2, [pc, #240] @ 3ebe74 │ │ │ │ ldr r3, [pc, #216] @ 3ebe60 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -419267,41 +419267,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3ebe84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3ebd60 │ │ │ │ ldr r0, [pc, #60] @ 3ebe88 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3ebd60 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addeq pc, fp, r0, ror #2 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq pc, fp, ip, asr #2 │ │ │ │ addeq pc, fp, r0, lsl r1 @ │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ umulleq pc, fp, r8, r0 @ │ │ │ │ andeq r4, r0, ip, rrx │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - strheq sp, [r1], #-40 @ 0xffffffd8 @ │ │ │ │ - ldrdeq sp, [r1], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq sp, r1, r8, lsl #6 │ │ │ │ + rsbeq sp, r1, r0, lsr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [r0, #28] │ │ │ │ mov r4, r0 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -419333,15 +419333,15 @@ │ │ │ │ cmp r3, ip │ │ │ │ bne 3ebee4 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ ldr r3, [r4, #8] │ │ │ │ blx r3 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9af0c4 │ │ │ │ + b 9af10c │ │ │ │ ldr r3, [r4, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ebf14 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ pop {r4, lr} │ │ │ │ b 3ebca0 │ │ │ │ @@ -419363,15 +419363,15 @@ │ │ │ │ sub sp, sp, #92 @ 0x5c │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ ldr r5, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ mov r3, #0 │ │ │ │ - bl 813c3c │ │ │ │ + bl 813c84 │ │ │ │ add r8, r8, #12288 @ 0x3000 │ │ │ │ ldrb r1, [r8, #202] @ 0xca │ │ │ │ ldr fp, [pc, #516] @ 3ec1b8 │ │ │ │ lsl r5, r5, r1 │ │ │ │ lsl r4, r4, r1 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ mov r6, #0 │ │ │ │ @@ -419405,15 +419405,15 @@ │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, r4 │ │ │ │ str sl, [sp, #16] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ - bl 8aa194 │ │ │ │ + bl 8aa1dc │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ blt 3ec130 │ │ │ │ ldr r3, [pc, #348] @ 3ec1bc │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -419441,30 +419441,30 @@ │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str sl, [sp, #64] @ 0x40 │ │ │ │ str sl, [sp, #68] @ 0x44 │ │ │ │ str sl, [sp, #72] @ 0x48 │ │ │ │ str sl, [sp, #76] @ 0x4c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ str r9, [sp, #8] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r8, [sp, #12] │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #184] @ 3ec1cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #132] @ 0x84 │ │ │ │ tst r3, r2 │ │ │ │ bne 3ebffc │ │ │ │ mov r0, #1 │ │ │ │ b 3ec134 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ @@ -419492,27 +419492,27 @@ │ │ │ │ ldr r0, [pc, #68] @ 3ec1d4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #16] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r7 │ │ │ │ stm sp, {r5, r6} │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3ebfec │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addeq lr, fp, r0, lsr #29 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq lr, fp, r4, asr lr │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ muleq r0, r0, r1 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq sp, r1, ip, lsr #32 │ │ │ │ + rsbeq sp, r1, ip, ror r0 │ │ │ │ addeq lr, fp, r0, ror #25 │ │ │ │ - rsbeq sp, r1, r0 │ │ │ │ + rsbeq sp, r1, r0, asr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #20 │ │ │ │ ldr ip, [sp, #24] │ │ │ │ ldr lr, [pc, #188] @ 3ec2b4 │ │ │ │ @@ -419554,27 +419554,27 @@ │ │ │ │ rsb r0, r0, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r0, ip} │ │ │ │ ldr r2, [pc, #60] @ 3ec2d0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ add r0, sp, #8 │ │ │ │ - bl 99bb4c │ │ │ │ + bl 99bb94 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 99b6d0 │ │ │ │ + bl 99b718 │ │ │ │ mov r0, #6 │ │ │ │ b 3ec234 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addeq lr, fp, r0, lsr #24 │ │ │ │ andeq r4, r0, r0 │ │ │ │ andeq r0, r0, r7, lsl #5 │ │ │ │ addeq lr, fp, r0, ror #23 │ │ │ │ - rsbseq lr, r8, r8, lsr #3 │ │ │ │ - rsbeq ip, r1, r4, ror #30 │ │ │ │ - rsbeq ip, r1, ip, lsr sl │ │ │ │ + ldrsheq lr, [r8], #-24 @ 0xffffffe8 @ │ │ │ │ + strheq ip, [r1], #-244 @ 0xffffff0c @ │ │ │ │ + rsbeq ip, r1, ip, lsl #21 │ │ │ │ ldrdeq r0, [r0], -r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ ldr r2, [pc, #648] @ 3ec578 │ │ │ │ @@ -419654,15 +419654,15 @@ │ │ │ │ asr r5, r6, #31 │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r1, #4 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 814fdc │ │ │ │ + bl 815024 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r2, [r4, #52] @ 0x34 │ │ │ │ adds r3, r3, r6 │ │ │ │ adc r5, r5, r2 │ │ │ │ ldr r2, [pc, #332] @ 3ec594 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ ldr r3, [pc, #300] @ 3ec57c │ │ │ │ @@ -419705,35 +419705,35 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ str r2, [sp, #24] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r9, [sp, #16] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 3ec5a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3ec37c │ │ │ │ ldr r0, [pc, #108] @ 3ec5a8 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ stm sp, {r7, r9} │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3ec37c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ 3ec5ac │ │ │ │ ldr r1, [pc, #80] @ 3ec5b0 │ │ │ │ ldr r0, [pc, #80] @ 3ec5b4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #76] @ 3ec5b8 │ │ │ │ @@ -419748,19 +419748,19 @@ │ │ │ │ addeq lr, fp, r0, ror #20 │ │ │ │ svcvc 0x00fffe00 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ ldrdeq lr, [fp], r0 │ │ │ │ andeq r1, r0, r0, lsl #12 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - ldrdeq ip, [r1], #-196 @ 0xffffff3c @ │ │ │ │ - rsbeq ip, r1, r8, lsl #26 │ │ │ │ - rsbseq sp, r8, ip, asr #29 │ │ │ │ - rsbeq ip, r1, r4, ror #14 │ │ │ │ - rsbeq r8, r9, ip, lsl #14 │ │ │ │ + rsbeq ip, r1, r4, lsr #26 │ │ │ │ + rsbeq ip, r1, r8, asr sp │ │ │ │ + rsbseq sp, r8, ip, lsl pc │ │ │ │ + strheq ip, [r1], #-116 @ 0xffffff8c @ │ │ │ │ + rsbeq r8, r9, ip, asr r7 │ │ │ │ andeq r1, r0, pc, lsl #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [r0, #28] │ │ │ │ mov r4, r0 │ │ │ │ @@ -419794,15 +419794,15 @@ │ │ │ │ cmp r3, ip │ │ │ │ bne 3ec618 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ ldr r3, [r4, #8] │ │ │ │ blx r3 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9af0c4 │ │ │ │ + b 9af10c │ │ │ │ ldr r2, [r4, #32] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3ec648 │ │ │ │ add ip, r2, #12288 @ 0x3000 │ │ │ │ ldrb r3, [ip, #385] @ 0x181 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3ec6e0 │ │ │ │ @@ -419851,25 +419851,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #212] @ 3ec804 │ │ │ │ ldr r1, [pc, #212] @ 3ec808 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r2, [pc, #192] @ 3ec80c │ │ │ │ ldr r1, [pc, #192] @ 3ec810 │ │ │ │ add r5, r5, #100 @ 0x64 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757f68 │ │ │ │ + bl 757fb0 │ │ │ │ ldr r3, [pc, #160] @ 3ec814 │ │ │ │ ldr r1, [pc, #160] @ 3ec818 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #156] @ 3ec81c │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ @@ -419888,35 +419888,35 @@ │ │ │ │ orr r3, r3, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #41 @ 0x29 │ │ │ │ - bl 74f8b8 │ │ │ │ + bl 74f900 │ │ │ │ ldr r3, [pc, #76] @ 3ec82c │ │ │ │ ldr r1, [pc, #76] @ 3ec830 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 75165c │ │ │ │ - rsbseq sp, r8, r0, lsl sp │ │ │ │ - ldrsheq lr, [lr], #-196 @ 0xffffff3c │ │ │ │ - rsbeq r6, r3, ip, ror #30 │ │ │ │ - subseq lr, pc, r0, asr #31 │ │ │ │ - @ instruction: 0x005f8198 │ │ │ │ + b 7516a4 │ │ │ │ + rsbseq sp, r8, r0, ror #26 │ │ │ │ + subseq lr, lr, r4, asr #26 │ │ │ │ + strheq r6, [r3], #-252 @ 0xffffff04 @ │ │ │ │ + subseq pc, pc, r0, lsl r0 @ │ │ │ │ + subseq r8, pc, r8, ror #3 │ │ │ │ andeq r5, r0, r0, lsl #16 │ │ │ │ andeq r5, r0, r4, lsr #27 │ │ │ │ @ instruction: 0xfffff0a4 │ │ │ │ andeq r5, r0, r8, lsl #18 │ │ │ │ - rsbeq ip, r1, r4, asr #21 │ │ │ │ + rsbeq ip, r1, r4, lsl fp │ │ │ │ addeq r7, sl, ip, lsr #15 │ │ │ │ addeq lr, r7, ip, lsr #19 │ │ │ │ andeq r5, r0, r8, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -419936,23 +419936,23 @@ │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #136] @ 3ec910 │ │ │ │ ldr r3, [pc, #136] @ 3ec914 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [sp, #32] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #11 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldrb ip, [r0, #2266] @ 0x8da │ │ │ │ mov r0, r4 │ │ │ │ strb ip, [sp, #11] │ │ │ │ - bl 97bd90 │ │ │ │ + bl 97bdd8 │ │ │ │ ldr r2, [pc, #88] @ 3ec918 │ │ │ │ ldr r3, [pc, #68] @ 3ec908 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -419963,19 +419963,19 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ - ldrsbeq sp, [r8], #-184 @ 0xffffff48 @ │ │ │ │ + rsbseq sp, r8, r8, lsr #24 │ │ │ │ @ instruction: 0x008be5b8 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r7, r0, ip, lsr r9 │ │ │ │ - rsbeq ip, r1, r4, asr #8 │ │ │ │ + rsbeq r7, r0, ip, lsl #19 │ │ │ │ + @ instruction: 0x0061c494 │ │ │ │ muleq r0, r2, r3 │ │ │ │ addeq lr, fp, ip, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #132] @ 3ec9b8 │ │ │ │ @@ -419990,15 +419990,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ add r2, r3, #12288 @ 0x3000 │ │ │ │ beq 3ec998 │ │ │ │ ldrb r4, [r2, #202] @ 0xca │ │ │ │ ldr sl, [r9, #1500] @ 0x5dc │ │ │ │ lsl r4, r8, r4 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9d8900 │ │ │ │ + bl 9d8948 │ │ │ │ cmp sl, #0 │ │ │ │ beq 3ec994 │ │ │ │ cmp sl, r0 │ │ │ │ movcs r3, #0 │ │ │ │ movcc r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ orrhi r3, r3, #1 │ │ │ │ @@ -420024,48 +420024,48 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #220 @ 0xdc │ │ │ │ mov r2, #1856 @ 0x740 │ │ │ │ str r0, [sp] │ │ │ │ bl 25351c │ │ │ │ - rsbseq sp, r8, r4, asr sl │ │ │ │ - rsbeq ip, r1, ip, ror #5 │ │ │ │ + rsbseq sp, r8, r4, lsr #21 │ │ │ │ + rsbeq ip, r1, ip, lsr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #32] @ 3eca34 │ │ │ │ ldr r1, [pc, #32] @ 3eca38 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ mov r2, #428 @ 0x1ac │ │ │ │ str r0, [sp] │ │ │ │ bl 25351c │ │ │ │ - rsbseq sp, r8, r4, lsl sl │ │ │ │ - rsbeq r1, r0, r0, lsl #22 │ │ │ │ + rsbseq sp, r8, r4, ror #20 │ │ │ │ + rsbeq r1, r0, r0, asr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #32] @ 3eca74 │ │ │ │ ldr r1, [pc, #32] @ 3eca78 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #264 @ 0x108 │ │ │ │ mov r2, #428 @ 0x1ac │ │ │ │ str r0, [sp] │ │ │ │ bl 25351c │ │ │ │ - ldrsbeq sp, [r8], #-148 @ 0xffffff6c @ │ │ │ │ - rsbeq r1, r0, r0, asr #21 │ │ │ │ + rsbseq sp, r8, r4, lsr #20 │ │ │ │ + rsbeq r1, r0, r0, lsl fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #252] @ 3ecb90 │ │ │ │ ldr r3, [pc, #252] @ 3ecb94 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -420130,17 +420130,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #324 @ 0x144 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ addeq lr, fp, r8, lsl #7 │ │ │ │ andeq r4, r0, r0 │ │ │ │ strdeq lr, [fp], r0 │ │ │ │ - ldrheq sp, [r8], #-132 @ 0xffffff7c @ │ │ │ │ - rsbeq ip, r1, ip, asr #2 │ │ │ │ - ldrdeq ip, [r1], #-116 @ 0xffffff8c @ │ │ │ │ + rsbseq sp, r8, r4, lsl #18 │ │ │ │ + @ instruction: 0x0061c19c │ │ │ │ + rsbeq ip, r1, r4, lsr #16 │ │ │ │ muleq r0, r3, sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #8 │ │ │ │ subs r4, r2, #0 │ │ │ │ @@ -420310,15 +420310,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - rsbseq sp, r8, r6, lsl #5 │ │ │ │ + ldrsbeq sp, [r8], #-38 @ 0xffffffda @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #920] @ 3ed228 │ │ │ │ @@ -420395,15 +420395,15 @@ │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3ed1b8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 9af0c4 │ │ │ │ + b 9af10c │ │ │ │ cmp r2, #14 │ │ │ │ beq 3ecfe0 │ │ │ │ ldr r2, [r7, #280] @ 0x118 │ │ │ │ add r1, r1, #80 @ 0x50 │ │ │ │ cmp r2, r3 │ │ │ │ bhi 3ecf3c │ │ │ │ b 3ecf74 │ │ │ │ @@ -420425,15 +420425,15 @@ │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp, #16] │ │ │ │ ldr r1, [lr, #32] │ │ │ │ mov r3, #0 │ │ │ │ lsl r1, r1, ip │ │ │ │ lsl r2, r2, ip │ │ │ │ stm sp, {r1, r3} │ │ │ │ - bl 814fdc │ │ │ │ + bl 815024 │ │ │ │ ldr r2, [pc, #508] @ 3ed240 │ │ │ │ ldr r3, [pc, #484] @ 3ed22c │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -420504,29 +420504,29 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r2, r9} │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #188] @ 3ed250 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r2, [r5, #16] │ │ │ │ b 3ed000 │ │ │ │ ldr r0, [pc, #172] @ 3ed254 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r2, [r5, #16] │ │ │ │ b 3ed000 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #148] @ 3ed258 │ │ │ │ ldr r1, [pc, #148] @ 3ed25c │ │ │ │ ldr r0, [pc, #148] @ 3ed260 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -420559,27 +420559,27 @@ │ │ │ │ addeq sp, fp, r4, lsl #29 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r0, r0, r8, ror r2 │ │ │ │ ldrdeq sp, [fp], r8 │ │ │ │ andeq r5, r0, r0, lsl #2 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq ip, r1, r0, ror #4 │ │ │ │ - rsbeq ip, r1, ip, ror r2 │ │ │ │ - rsbseq sp, r8, r4, ror #4 │ │ │ │ - rsbeq ip, r1, ip, asr #1 │ │ │ │ - strdeq ip, [r1], #-16 @ │ │ │ │ + strheq ip, [r1], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq ip, r1, ip, asr #5 │ │ │ │ + ldrheq sp, [r8], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq ip, r1, ip, lsl r1 │ │ │ │ + rsbeq ip, r1, r0, asr #4 │ │ │ │ andeq r0, r0, sp, ror r1 │ │ │ │ - rsbseq sp, r8, r0, asr #4 │ │ │ │ - rsbeq ip, r1, r8, lsr #1 │ │ │ │ - strheq ip, [r1], #-20 @ 0xffffffec @ │ │ │ │ + @ instruction: 0x0078d290 │ │ │ │ + strdeq ip, [r1], #-8 @ │ │ │ │ + rsbeq ip, r1, r4, lsl #4 │ │ │ │ andeq r0, r0, fp, ror r1 │ │ │ │ - rsbseq sp, r8, ip, lsl r2 │ │ │ │ - rsbeq ip, r1, r4, lsl #1 │ │ │ │ - rsbeq ip, r1, r8, ror r1 │ │ │ │ + rsbseq sp, r8, ip, ror #4 │ │ │ │ + ldrdeq ip, [r1], #-4 @ │ │ │ │ + rsbeq ip, r1, r8, asr #3 │ │ │ │ andeq r0, r0, r9, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ cmp r1, #0 │ │ │ │ sub sp, sp, #28 │ │ │ │ @@ -420614,15 +420614,15 @@ │ │ │ │ str r4, [sp, #16] │ │ │ │ ldr r1, [lr, #32] │ │ │ │ adc r3, r3, #0 │ │ │ │ mul ip, r1, ip │ │ │ │ str ip, [sp] │ │ │ │ asr ip, ip, #31 │ │ │ │ str ip, [sp, #4] │ │ │ │ - bl 814fdc │ │ │ │ + bl 815024 │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -420735,24 +420735,24 @@ │ │ │ │ str r3, [r6, #4048] @ 0xfd0 │ │ │ │ str r2, [r6, #4040] @ 0xfc8 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ mov r1, #0 │ │ │ │ bl 255340 │ │ │ │ add fp, fp, #6336 @ 0x18c0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b5824 │ │ │ │ + bl 9b586c │ │ │ │ ldr r2, [fp, #8] │ │ │ │ ldr ip, [fp] │ │ │ │ ldr lr, [fp, #4] │ │ │ │ mov r3, #0 │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r2, [pc, #360] @ 3ed698 │ │ │ │ str ip, [sp, #20] │ │ │ │ str lr, [sp, #24] │ │ │ │ - bl 9d9f08 │ │ │ │ + bl 9d9f50 │ │ │ │ ldr lr, [sp, #12] │ │ │ │ ldr r3, [pc, #344] @ 3ed69c │ │ │ │ ldr ip, [sp, #20] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [lr, r3] │ │ │ │ ldr fp, [fp, #12] │ │ │ │ ldr lr, [sp, #24] │ │ │ │ @@ -420812,42 +420812,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {r3, fp} │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3ed6ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3ed58c │ │ │ │ ldr r0, [pc, #60] @ 3ed6b0 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, fp │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3ed58c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x008bdab0 │ │ │ │ umulleq sp, fp, r8, sl │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq sp, fp, r0, lsr #20 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r2, r0, r4, lsr r3 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq fp, r1, ip, ror #27 │ │ │ │ - rsbeq fp, r1, r0, lsr #28 │ │ │ │ + rsbeq fp, r1, ip, lsr lr │ │ │ │ + rsbeq fp, r1, r0, ror lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #444] @ 3ed888 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #440] @ 3ed88c │ │ │ │ @@ -420864,23 +420864,23 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #400] @ 3ed898 │ │ │ │ ldr r3, [pc, #400] @ 3ed89c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [sp, #15] │ │ │ │ mov r1, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #15 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 97bd90 │ │ │ │ + bl 97bdd8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3ed784 │ │ │ │ ldr r2, [pc, #344] @ 3ed8a0 │ │ │ │ ldr r3, [pc, #324] @ 3ed890 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -420952,30 +420952,30 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #76] @ 3ed8b4 │ │ │ │ add r3, r3, #348 @ 0x15c │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 3ed740 │ │ │ │ mov r2, #2 │ │ │ │ b 3ed828 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ - rsbseq ip, r8, r8, asr sp │ │ │ │ + rsbseq ip, r8, r8, lsr #27 │ │ │ │ addeq sp, fp, r8, lsr r7 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - strheq r6, [r0], #-172 @ 0xffffff54 @ │ │ │ │ - rsbeq fp, r1, r4, asr #11 │ │ │ │ + rsbeq r6, r0, ip, lsl #22 │ │ │ │ + rsbeq fp, r1, r4, lsl r6 │ │ │ │ muleq r0, fp, r3 │ │ │ │ ldrdeq sp, [fp], r4 │ │ │ │ andhi r8, r0, r8, lsl #1 │ │ │ │ - ldrsbeq ip, [r8], #-176 @ 0xffffff50 @ │ │ │ │ - rsbeq fp, r1, r8, ror ip │ │ │ │ - rsbeq fp, r1, r0, ror #8 │ │ │ │ + rsbseq ip, r8, r0, lsr #24 │ │ │ │ + rsbeq fp, r1, r8, asr #25 │ │ │ │ + strheq fp, [r1], #-64 @ 0xffffffc0 @ │ │ │ │ andeq r2, r0, r9, lsr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #192] @ 3ed990 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -420984,25 +420984,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #176] @ 3ed994 │ │ │ │ ldr r1, [pc, #176] @ 3ed998 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #9216 @ 0x2400 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r2, [pc, #156] @ 3ed99c │ │ │ │ ldr r1, [pc, #156] @ 3ed9a0 │ │ │ │ add r4, r4, #392 @ 0x188 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r3, [pc, #124] @ 3ed9a4 │ │ │ │ ldr r2, [pc, #124] @ 3ed9a8 │ │ │ │ add r1, r6, #9856 @ 0x2680 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ @@ -421015,33 +421015,33 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str lr, [sp, #8] │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 75995c │ │ │ │ + bl 7599a4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq ip, r8, ip, asr fp │ │ │ │ - rsbeq fp, r1, r8, ror #7 │ │ │ │ - ldrdeq r6, [r0], #-140 @ 0xffffff74 @ │ │ │ │ - subseq sp, lr, r0, lsr #22 │ │ │ │ - @ instruction: 0x00635d9c │ │ │ │ - ldrdeq fp, [r1], #-180 @ 0xffffff4c @ │ │ │ │ - strdeq lr, [r0], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbseq ip, r8, ip, lsr #23 │ │ │ │ + rsbeq fp, r1, r8, lsr r4 │ │ │ │ + rsbeq r6, r0, ip, lsr #18 │ │ │ │ + subseq sp, lr, r0, ror fp │ │ │ │ + rsbeq r5, r3, ip, ror #27 │ │ │ │ + rsbeq fp, r1, r4, lsr #24 │ │ │ │ + rsbeq lr, r0, r8, asr #6 │ │ │ │ @ instruction: 0xfffffd58 │ │ │ │ @ instruction: 0xffffeed4 │ │ │ │ - rsbeq r4, r2, r0, lsl #19 │ │ │ │ - strheq fp, [r1], #-176 @ 0xffffff50 @ │ │ │ │ + ldrdeq r4, [r2], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq fp, r1, r0, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldrh r6, [sp, #32] │ │ │ │ strd r2, [r0, #24] │ │ │ │ @@ -421097,22 +421097,22 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #392 @ 0x188 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r2, [pc, #280] @ 3edbdc │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r0, #88 @ 0x58 │ │ │ │ ldr r0, [pc, #268] @ 3edbe0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9b1348 │ │ │ │ + bl 9b1390 │ │ │ │ add r2, r5, #4096 @ 0x1000 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ ldrb r3, [r2, #2296] @ 0x8f8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3edb34 │ │ │ │ add ip, r5, #6336 @ 0x18c0 │ │ │ │ ldr r3, [ip, #40] @ 0x28 │ │ │ │ @@ -421167,22 +421167,22 @@ │ │ │ │ ldr r0, [pc, #48] @ 3edbec │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #44] @ 3edbf0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #400 @ 0x190 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0078c990 │ │ │ │ - subseq sp, lr, ip, ror r9 │ │ │ │ - strdeq r5, [r3], #-180 @ 0xffffff4c @ │ │ │ │ - rsbeq fp, r1, r4, ror #20 │ │ │ │ + rsbseq ip, r8, r0, ror #19 │ │ │ │ + subseq sp, lr, ip, asr #19 │ │ │ │ + rsbeq r5, r3, r4, asr #24 │ │ │ │ + strheq fp, [r1], #-164 @ 0xffffff5c @ │ │ │ │ ldrdeq r8, [r1], -r4 │ │ │ │ - rsbseq ip, r8, r4, ror r8 │ │ │ │ - rsbeq fp, r1, ip, lsl #2 │ │ │ │ - rsbeq fp, r1, r4, ror r9 │ │ │ │ + rsbseq ip, r8, r4, asr #17 │ │ │ │ + rsbeq fp, r1, ip, asr r1 │ │ │ │ + rsbeq fp, r1, r4, asr #19 │ │ │ │ andeq r1, r0, r6, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r2, [pc, #1540] @ 3ee210 │ │ │ │ ldr r3, [pc, #1540] @ 3ee214 │ │ │ │ @@ -421333,26 +421333,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #16] │ │ │ │ str r7, [sp, #12] │ │ │ │ stm sp, {r4, r5, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #936] @ 3ee23c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ cmp r7, #0 │ │ │ │ beq 3edeb4 │ │ │ │ add r3, r9, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #2272] @ 0x8e0 │ │ │ │ add r1, r2, #1 │ │ │ │ cmp r1, r7 │ │ │ │ bhi 3edcd0 │ │ │ │ @@ -421387,22 +421387,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #744] @ 3ee244 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3edec4 │ │ │ │ ldr r3, [pc, #732] @ 3ee248 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3eddf0 │ │ │ │ ldr r3, [pc, #692] @ 3ee234 │ │ │ │ @@ -421419,23 +421419,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #620] @ 3ee24c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3eddf0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3ee124 │ │ │ │ ldr r0, [pc, #592] @ 3ee250 │ │ │ │ b 3edd8c │ │ │ │ @@ -421457,33 +421457,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #484] @ 3ee258 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3eddd8 │ │ │ │ ldr r0, [pc, #472] @ 3ee25c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3ede98 │ │ │ │ ldr r3, [pc, #432] @ 3ee260 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ede08 │ │ │ │ ldr r3, [pc, #368] @ 3ee234 │ │ │ │ @@ -421499,22 +421499,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #328] @ 3ee264 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3ede08 │ │ │ │ ldr r3, [pc, #316] @ 3ee268 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3edff8 │ │ │ │ ldr r3, [pc, #244] @ 3ee234 │ │ │ │ @@ -421532,78 +421532,78 @@ │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r3, #4] │ │ │ │ str r4, [r3, #8] │ │ │ │ str r4, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #204] @ 3ee26c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3edff8 │ │ │ │ ldr r0, [pc, #192] @ 3ee270 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3eddd8 │ │ │ │ ldr r0, [pc, #176] @ 3ee274 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3edec4 │ │ │ │ ldr r0, [pc, #160] @ 3ee278 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3ede08 │ │ │ │ ldr r0, [pc, #144] @ 3ee27c │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3eddf0 │ │ │ │ ldr r0, [pc, #124] @ 3ee280 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3edff8 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addeq sp, fp, r0, lsl r2 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq sp, fp, r4, ror #3 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq sp, fp, r8, lsl #1 │ │ │ │ andeq r4, r0, r1, lsl #2 │ │ │ │ andeq r4, r0, r3, lsl r0 │ │ │ │ andeq r4, r0, r2, lsl #2 │ │ │ │ andeq r3, r0, r0, lsr #18 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - strheq fp, [r1], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq fp, r1, r4, lsl #14 │ │ │ │ andeq r1, r0, r0, asr r4 │ │ │ │ - strheq fp, [r1], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq fp, r1, ip, lsl #14 │ │ │ │ andeq r1, r0, r0, lsr #21 │ │ │ │ - rsbeq fp, r1, r0, ror r8 │ │ │ │ + rsbeq fp, r1, r0, asr #17 │ │ │ │ andeq r4, r0, r2 │ │ │ │ andeq r2, r0, r0, lsl #6 │ │ │ │ - rsbeq fp, r1, r0, ror #12 │ │ │ │ - rsbeq fp, r1, ip, lsr #10 │ │ │ │ + strheq fp, [r1], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq fp, r1, ip, ror r5 │ │ │ │ andeq r4, r0, r4, lsr r2 │ │ │ │ - rsbeq fp, r1, r4, ror r6 │ │ │ │ + rsbeq fp, r1, r4, asr #13 │ │ │ │ andeq r2, r0, ip, ror #29 │ │ │ │ - rsbeq fp, r1, r4, ror #14 │ │ │ │ - rsbeq fp, r1, r4, lsl #11 │ │ │ │ - strheq fp, [r1], #-68 @ 0xffffffbc @ │ │ │ │ - rsbeq fp, r1, ip, lsl r6 │ │ │ │ - rsbeq fp, r1, r0, asr #13 │ │ │ │ - rsbeq fp, r1, r0, ror #14 │ │ │ │ + strheq fp, [r1], #-116 @ 0xffffff8c @ │ │ │ │ + ldrdeq fp, [r1], #-84 @ 0xffffffac @ │ │ │ │ + rsbeq fp, r1, r4, lsl #10 │ │ │ │ + rsbeq fp, r1, ip, ror #12 │ │ │ │ + rsbeq fp, r1, r0, lsl r7 │ │ │ │ + strheq fp, [r1], #-112 @ 0xffffff90 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #212] @ 3ee370 │ │ │ │ sub sp, sp, #16 │ │ │ │ add r0, r0, #8192 @ 0x2000 │ │ │ │ @@ -421657,15 +421657,15 @@ │ │ │ │ ldrb r0, [ip, r2] │ │ │ │ mov r1, #0 │ │ │ │ b 3ee2f4 │ │ │ │ bl 3eca3c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addeq ip, fp, r4, ror fp │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq fp, r8, r2, ror #26 │ │ │ │ + ldrheq fp, [r8], #-210 @ 0xffffff2e @ │ │ │ │ addeq ip, fp, r0, lsr #22 │ │ │ │ ldrb r3, [r1, #1] │ │ │ │ cmp r3, #63 @ 0x3f │ │ │ │ lsr r3, r3, #4 │ │ │ │ bls 3ee3c8 │ │ │ │ cmp r3, #4 │ │ │ │ bne 3ee3b0 │ │ │ │ @@ -421714,17 +421714,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 3ee468 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ bl 256628 │ │ │ │ @ instruction: 0x000001bf │ │ │ │ - ldrsheq fp, [r8], #-240 @ 0xffffff10 @ │ │ │ │ - rsbeq sl, r1, r8, asr lr │ │ │ │ - rsbeq sl, r1, ip, asr #30 │ │ │ │ + rsbseq ip, r8, r0, asr #32 │ │ │ │ + rsbeq sl, r1, r8, lsr #29 │ │ │ │ + @ instruction: 0x0061af9c │ │ │ │ andeq r0, r0, r9, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb ip, [r2, #1] │ │ │ │ mov r6, r3 │ │ │ │ @@ -421897,30 +421897,30 @@ │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ ldr r0, [pc, #84] @ 3ee77c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - @ instruction: 0x0078bb92 │ │ │ │ - @ instruction: 0x0078bd90 │ │ │ │ - strdeq sl, [r1], #-184 @ 0xffffff48 @ │ │ │ │ - rsbeq sl, r1, ip, lsl ip │ │ │ │ + rsbseq fp, r8, r2, ror #23 │ │ │ │ + rsbseq fp, r8, r0, ror #27 │ │ │ │ + rsbeq sl, r1, r8, asr #24 │ │ │ │ + rsbeq sl, r1, ip, ror #24 │ │ │ │ andeq r0, r0, r1, ror r1 │ │ │ │ - rsbseq fp, r8, ip, ror #26 │ │ │ │ - ldrdeq sl, [r1], #-180 @ 0xffffff4c @ │ │ │ │ - rsbeq sl, r1, r8, asr #25 │ │ │ │ + ldrheq fp, [r8], #-220 @ 0xffffff24 @ │ │ │ │ + rsbeq sl, r1, r4, lsr #24 │ │ │ │ + rsbeq sl, r1, r8, lsl sp │ │ │ │ andeq r0, r0, r9, ror #2 │ │ │ │ - rsbseq fp, r8, r8, asr #26 │ │ │ │ - strheq sl, [r1], #-176 @ 0xffffff50 @ │ │ │ │ - rsbeq fp, r1, r4, asr #5 │ │ │ │ + @ instruction: 0x0078bd98 │ │ │ │ + rsbeq sl, r1, r0, lsl #24 │ │ │ │ + rsbeq fp, r1, r4, lsl r3 │ │ │ │ andeq r0, r0, r2, ror #2 │ │ │ │ - rsbseq fp, r8, r4, lsr #26 │ │ │ │ - rsbeq sl, r1, ip, lsl #23 │ │ │ │ - @ instruction: 0x0061ab98 │ │ │ │ + rsbseq fp, r8, r4, ror sp │ │ │ │ + ldrdeq sl, [r1], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq sl, r1, r8, ror #23 │ │ │ │ andeq r0, r0, pc, asr r1 │ │ │ │ @ instruction: 0x000001bf │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb ip, [r3, #89] @ 0x59 │ │ │ │ @@ -421933,15 +421933,15 @@ │ │ │ │ ldr r2, [r3, #240] @ 0xf0 │ │ │ │ ldrb r2, [r2, #2] │ │ │ │ tst r2, #2 │ │ │ │ beq 3ee814 │ │ │ │ ldrh r2, [r3, #226] @ 0xe2 │ │ │ │ ldrd r0, [r1, #64] @ 0x40 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d9fdc │ │ │ │ + bl 9da024 │ │ │ │ orrs r2, r2, r3 │ │ │ │ moveq r3, #2 │ │ │ │ bne 3ee7f8 │ │ │ │ ldr r2, [r4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r2, r6 │ │ │ │ @@ -421982,15 +421982,15 @@ │ │ │ │ mov r3, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ add r1, r5, #2080 @ 0x820 │ │ │ │ mov r2, #4 │ │ │ │ add r1, r1, #12 │ │ │ │ mov r4, r0 │ │ │ │ add r0, sp, #8 │ │ │ │ bl 2542fc │ │ │ │ mov r0, r4 │ │ │ │ @@ -422041,19 +422041,19 @@ │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ moveq r1, #1 │ │ │ │ beq 3ee93c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ - rsbseq fp, r8, r0, ror #23 │ │ │ │ + rsbseq fp, r8, r0, lsr ip │ │ │ │ @ instruction: 0x008bc5bc │ │ │ │ andeq r4, r0, r0 │ │ │ │ - @ instruction: 0x005fce9c │ │ │ │ - subseq r6, pc, r4, ror r0 @ │ │ │ │ + subseq ip, pc, ip, ror #29 │ │ │ │ + subseq r6, pc, r4, asr #1 │ │ │ │ addeq ip, fp, ip, asr #10 │ │ │ │ strdeq ip, [fp], ip @ │ │ │ │ addeq ip, fp, r8, asr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -422141,27 +422141,27 @@ │ │ │ │ ldr r0, [pc, #68] @ 3eeb38 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #64] @ 3eeb3c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #180 @ 0xb4 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - rsbseq fp, r8, r2, ror r6 │ │ │ │ + rsbseq fp, r8, r2, asr #13 │ │ │ │ @ instruction: 0x000001bf │ │ │ │ - @ instruction: 0x0078b99c │ │ │ │ - rsbeq sl, r1, r4, lsl #16 │ │ │ │ - strdeq sl, [r1], #-136 @ 0xffffff78 @ │ │ │ │ + rsbseq fp, r8, ip, ror #19 │ │ │ │ + rsbeq sl, r1, r4, asr r8 │ │ │ │ + rsbeq sl, r1, r8, asr #18 │ │ │ │ andeq r0, r0, r9, ror #2 │ │ │ │ - rsbseq fp, r8, r0, ror #18 │ │ │ │ - rsbeq sl, r1, r8, asr #15 │ │ │ │ - ldrdeq sl, [r1], #-132 @ 0xffffff7c @ │ │ │ │ + ldrheq fp, [r8], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq sl, r1, r8, lsl r8 │ │ │ │ + rsbeq sl, r1, r4, lsr #18 │ │ │ │ andeq r0, r0, fp, ror r1 │ │ │ │ - rsbseq fp, r8, ip, lsr r9 │ │ │ │ - rsbeq sl, r1, r4, lsr #15 │ │ │ │ - rsbeq sl, r1, r8, asr #17 │ │ │ │ + rsbseq fp, r8, ip, lsl #19 │ │ │ │ + strdeq sl, [r1], #-116 @ 0xffffff8c @ │ │ │ │ + rsbeq sl, r1, r8, lsl r9 │ │ │ │ andeq r0, r0, sp, ror r1 │ │ │ │ b 3ee998 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #284] @ 3eec78 │ │ │ │ @@ -422173,23 +422173,23 @@ │ │ │ │ add ip, ip, #436 @ 0x1b4 │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ add r3, r5, #20480 @ 0x5000 │ │ │ │ ldr r3, [r3, #3048] @ 0xbe8 │ │ │ │ ldrh r6, [r4, #6] │ │ │ │ mov r8, #0 │ │ │ │ str r8, [r3, r6, lsl #2] │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ - bl 9afe58 │ │ │ │ + bl 9afea0 │ │ │ │ ldrb r3, [r4, #72] @ 0x48 │ │ │ │ cmp r3, r8 │ │ │ │ bne 3eec00 │ │ │ │ mov r0, r7 │ │ │ │ bl 417588 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3eebd4 │ │ │ │ @@ -422218,32 +422218,32 @@ │ │ │ │ add r2, r2, #4096 @ 0x1000 │ │ │ │ str r3, [sp] │ │ │ │ add r0, r0, #8 │ │ │ │ mov r3, r8 │ │ │ │ str r8, [sp, #4] │ │ │ │ str r5, [sp, #16] │ │ │ │ strd sl, [sp, #8] │ │ │ │ - bl 70d650 │ │ │ │ + bl 70d698 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9b153c │ │ │ │ + bl 9b1584 │ │ │ │ mov r0, r5 │ │ │ │ - bl 990908 │ │ │ │ + bl 990950 │ │ │ │ b 3eebb8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, r7, r8, sl, fp, lr} │ │ │ │ b 253810 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r0, r7 │ │ │ │ bl 4185e8 │ │ │ │ b 3eebd4 │ │ │ │ - rsbseq fp, r8, r8, asr #17 │ │ │ │ - @ instruction: 0x005fcb9c │ │ │ │ - subseq r5, pc, r4, ror sp @ │ │ │ │ + rsbseq fp, r8, r8, lsl r9 │ │ │ │ + subseq ip, pc, ip, ror #23 │ │ │ │ + subseq r5, pc, r4, asr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #220] @ 3eed78 │ │ │ │ add r0, r0, #8192 @ 0x2000 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -422299,15 +422299,15 @@ │ │ │ │ b 3eed00 │ │ │ │ strb lr, [ip, r2] │ │ │ │ b 3eed00 │ │ │ │ bl 3ec9fc │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addeq ip, fp, r4, ror r1 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq fp, r8, ip, ror r3 │ │ │ │ + rsbseq fp, r8, ip, asr #7 │ │ │ │ addeq ip, fp, r4, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr ip, [pc, #504] @ 3eef98 │ │ │ │ sub sp, sp, #100 @ 0x64 │ │ │ │ @@ -422324,15 +422324,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #92] @ 0x5c │ │ │ │ mov ip, #0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r6, #0 │ │ │ │ add r3, sp, #32 │ │ │ │ mov fp, #1 │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ str r6, [sp, #32] │ │ │ │ strb fp, [sp, #36] @ 0x24 │ │ │ │ ldr sl, [pc, #420] @ 3eefac │ │ │ │ @@ -422344,15 +422344,15 @@ │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ stm r3, {r0, r1} │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ stm r3, {r0, r1} │ │ │ │ add r3, sp, #56 @ 0x38 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ str r6, [sp, #24] │ │ │ │ strb fp, [sp, #68] @ 0x44 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add r5, sp, #72 @ 0x48 │ │ │ │ stm r5, {r0, r1} │ │ │ │ add r1, r4, #12 │ │ │ │ str r1, [sp, #8] │ │ │ │ @@ -422360,15 +422360,15 @@ │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r9, #0 │ │ │ │ mov r8, #4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r8, [sp, #16] │ │ │ │ add r0, r7, #424 @ 0x1a8 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr r3, [pc, #304] @ 3eefb0 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r6 │ │ │ │ bne 3eeecc │ │ │ │ ldr r2, [pc, #288] @ 3eefb4 │ │ │ │ ldr r3, [pc, #264] @ 3eefa0 │ │ │ │ @@ -422406,23 +422406,23 @@ │ │ │ │ str r6, [sp, #72] @ 0x48 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [r5, #4] │ │ │ │ str r6, [r5, #8] │ │ │ │ str r6, [r5, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 3eefc4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3eee8c │ │ │ │ ldr r2, [pc, #108] @ 3eefc8 │ │ │ │ ldr r3, [pc, #64] @ 3eefa0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ @@ -422431,30 +422431,30 @@ │ │ │ │ bne 3eef94 │ │ │ │ ldr r0, [pc, #76] @ 3eefcc │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ add sp, sp, #100 @ 0x64 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a4324 │ │ │ │ + b 9a436c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ - rsbseq fp, r8, ip, lsl #13 │ │ │ │ + ldrsbeq fp, [r8], #-108 @ 0xffffff94 @ │ │ │ │ addeq ip, fp, r0, rrx │ │ │ │ andeq r4, r0, r0 │ │ │ │ - subseq ip, pc, r4, asr #18 │ │ │ │ - subseq r5, pc, ip, lsl fp @ │ │ │ │ + @ instruction: 0x005fc994 │ │ │ │ + subseq r5, pc, ip, ror #22 │ │ │ │ addeq ip, fp, r4, lsl r0 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq fp, fp, r8, lsl #31 │ │ │ │ andeq r1, r0, r0, lsr #6 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - @ instruction: 0x0061aa9c │ │ │ │ + rsbeq sl, r1, ip, ror #21 │ │ │ │ addeq fp, fp, r0, asr #29 │ │ │ │ - rsbeq sl, r1, r0, lsr #21 │ │ │ │ + strdeq sl, [r1], #-160 @ 0xffffff60 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr ip, [pc, #504] @ 3ef1e0 │ │ │ │ sub sp, sp, #100 @ 0x64 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -422470,15 +422470,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #92] @ 0x5c │ │ │ │ mov ip, #0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r6, #0 │ │ │ │ add r3, sp, #32 │ │ │ │ mov fp, #1 │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ str r6, [sp, #32] │ │ │ │ strb fp, [sp, #36] @ 0x24 │ │ │ │ ldr sl, [pc, #420] @ 3ef1f4 │ │ │ │ @@ -422490,15 +422490,15 @@ │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ stm r3, {r0, r1} │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ stm r3, {r0, r1} │ │ │ │ add r3, sp, #56 @ 0x38 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ str r6, [sp, #24] │ │ │ │ strb fp, [sp, #68] @ 0x44 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add r5, sp, #72 @ 0x48 │ │ │ │ stm r5, {r0, r1} │ │ │ │ add r1, r4, #12 │ │ │ │ str r1, [sp, #8] │ │ │ │ @@ -422506,15 +422506,15 @@ │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r9, #0 │ │ │ │ mov r8, #4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r8, [sp, #16] │ │ │ │ add r0, r7, #424 @ 0x1a8 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr r3, [pc, #304] @ 3ef1f8 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r6 │ │ │ │ bne 3ef114 │ │ │ │ ldr r2, [pc, #288] @ 3ef1fc │ │ │ │ ldr r3, [pc, #264] @ 3ef1e8 │ │ │ │ @@ -422552,23 +422552,23 @@ │ │ │ │ str r6, [sp, #72] @ 0x48 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [r5, #4] │ │ │ │ str r6, [r5, #8] │ │ │ │ str r6, [r5, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 3ef20c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3ef0d4 │ │ │ │ ldr r2, [pc, #108] @ 3ef210 │ │ │ │ ldr r3, [pc, #64] @ 3ef1e8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ @@ -422577,30 +422577,30 @@ │ │ │ │ bne 3ef1dc │ │ │ │ ldr r0, [pc, #76] @ 3ef214 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ add sp, sp, #100 @ 0x64 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a4324 │ │ │ │ + b 9a436c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ - rsbseq fp, r8, r4, asr #8 │ │ │ │ + @ instruction: 0x0078b494 │ │ │ │ addeq fp, fp, r8, lsl lr │ │ │ │ andeq r4, r0, r0 │ │ │ │ - ldrsheq ip, [pc], #-108 @ │ │ │ │ - ldrsbeq r5, [pc], #-132 @ │ │ │ │ + subseq ip, pc, ip, asr #14 │ │ │ │ + subseq r5, pc, r4, lsr #18 │ │ │ │ addeq fp, fp, ip, asr #27 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq fp, fp, r0, asr #26 │ │ │ │ andeq r2, r0, r8, ror #30 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq sl, r1, r0, asr #17 │ │ │ │ + rsbeq sl, r1, r0, lsl r9 │ │ │ │ addeq fp, fp, r8, ror ip │ │ │ │ - rsbeq sl, r1, r4, asr #17 │ │ │ │ + rsbeq sl, r1, r4, lsl r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r7, r3 │ │ │ │ ldr r3, [pc, #432] @ 3ef3e4 │ │ │ │ mov r5, r1 │ │ │ │ @@ -422616,15 +422616,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r5 │ │ │ │ ldrh r9, [sp, #68] @ 0x44 │ │ │ │ ldrh r6, [sp, #56] @ 0x38 │ │ │ │ ldrh sl, [sp, #60] @ 0x3c │ │ │ │ ldrh fp, [sp, #64] @ 0x40 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ str r0, [sp, #12] │ │ │ │ bl 417588 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r3, #0 │ │ │ │ andne r3, r9, #1 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3ef3d4 │ │ │ │ @@ -422681,23 +422681,23 @@ │ │ │ │ add ip, ip, #392 @ 0x188 │ │ │ │ str r4, [r3, r6, lsl #2] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r4] │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r2, [pc, #120] @ 3ef3fc │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #108] @ 3ef400 │ │ │ │ add r3, r3, #88 @ 0x58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9b1348 │ │ │ │ + bl 9b1390 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -422708,21 +422708,21 @@ │ │ │ │ cmp r0, #0 │ │ │ │ strbeq r7, [r4, #72] @ 0x48 │ │ │ │ b 3ef344 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r1, sl │ │ │ │ bl 418574 │ │ │ │ b 3ef294 │ │ │ │ - rsbseq fp, r8, ip, ror #3 │ │ │ │ - @ instruction: 0x005f569c │ │ │ │ - subseq ip, pc, r4, asr #9 │ │ │ │ - ldrsbeq fp, [r8], #-4 @ │ │ │ │ - subseq ip, lr, r0, asr #1 │ │ │ │ - rsbeq r4, r3, r8, lsr r3 │ │ │ │ - rsbeq sl, r1, r8, lsr r7 │ │ │ │ + rsbseq fp, r8, ip, lsr r2 │ │ │ │ + subseq r5, pc, ip, ror #13 │ │ │ │ + subseq ip, pc, r4, lsl r5 @ │ │ │ │ + rsbseq fp, r8, r4, lsr #2 │ │ │ │ + subseq ip, lr, r0, lsl r1 │ │ │ │ + rsbeq r4, r3, r8, lsl #7 │ │ │ │ + rsbeq sl, r1, r8, lsl #15 │ │ │ │ andeq r0, r0, r8, ror #29 │ │ │ │ ldrh r3, [r1, #8] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ @@ -422738,15 +422738,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r6, #436 @ 0x1b4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #10 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ bl 417588 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3ef4a4 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ cmp r2, #31 │ │ │ │ bhi 3ef4c4 │ │ │ │ add r3, r5, #4096 @ 0x1000 │ │ │ │ @@ -422771,19 +422771,19 @@ │ │ │ │ ldr r1, [pc, #32] @ 3ef4ec │ │ │ │ ldr r0, [pc, #32] @ 3ef4f0 │ │ │ │ ldr r2, [pc, #32] @ 3ef4f4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r6, #448 @ 0x1c0 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - ldrsheq sl, [r8], #-244 @ 0xffffff0c @ │ │ │ │ - subseq ip, pc, r8, asr #5 │ │ │ │ - subseq r5, pc, r0, lsr #9 │ │ │ │ - strdeq r9, [r1], #-124 @ 0xffffff84 @ │ │ │ │ - strdeq sl, [r1], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbseq fp, r8, r4, asr #32 │ │ │ │ + subseq ip, pc, r8, lsl r3 @ │ │ │ │ + ldrsheq r5, [pc], #-64 @ │ │ │ │ + rsbeq r9, r1, ip, asr #16 │ │ │ │ + rsbeq sl, r1, r8, asr #12 │ │ │ │ @ instruction: 0x000002b9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldrb r3, [r1, #76] @ 0x4c │ │ │ │ ldrb r2, [r1, #77] @ 0x4d │ │ │ │ @@ -422882,22 +422882,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #352] @ 3ef818 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3ef5a4 │ │ │ │ ldr r3, [pc, #340] @ 3ef81c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ef620 │ │ │ │ ldr r3, [pc, #308] @ 3ef810 │ │ │ │ @@ -422913,27 +422913,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #236] @ 3ef820 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3ef620 │ │ │ │ ldr r0, [pc, #224] @ 3ef824 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3ef5a4 │ │ │ │ ldr r3, [pc, #208] @ 3ef828 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ef63c │ │ │ │ ldr r3, [pc, #164] @ 3ef810 │ │ │ │ @@ -422949,57 +422949,57 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3ef82c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3ef63c │ │ │ │ ldr r0, [pc, #92] @ 3ef830 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3ef620 │ │ │ │ ldr r0, [pc, #76] @ 3ef834 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3ef63c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ strdeq fp, [fp], r0 │ │ │ │ strdeq fp, [fp], ip │ │ │ │ andeq r4, r0, r0 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq fp, fp, r0, ror #16 │ │ │ │ andeq r4, r0, r8, asr #7 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq sl, r1, r4, lsr #11 │ │ │ │ + strdeq sl, [r1], #-84 @ 0xffffffac @ │ │ │ │ andeq r2, r0, r0, ror #28 │ │ │ │ - rsbeq sl, r1, ip, lsr #7 │ │ │ │ - rsbeq sl, r1, r4, asr r5 │ │ │ │ + strdeq sl, [r1], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbeq sl, r1, r4, lsr #11 │ │ │ │ andeq r2, r0, ip, lsl #13 │ │ │ │ - rsbeq sl, r1, r4, asr #7 │ │ │ │ - rsbeq sl, r1, r4, ror #6 │ │ │ │ - rsbeq sl, r1, ip, lsl #8 │ │ │ │ + rsbeq sl, r1, r4, lsl r4 │ │ │ │ + strheq sl, [r1], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq sl, r1, ip, asr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [r0, #-60] @ 0xffffffc4 │ │ │ │ mov r4, r0 │ │ │ │ - bl 990ba8 │ │ │ │ + bl 990bf0 │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -423018,15 +423018,15 @@ │ │ │ │ ldrne r3, [r2, #2236] @ 0x8bc │ │ │ │ mov r0, r5 │ │ │ │ subne r3, r3, #1 │ │ │ │ strne r3, [r2, #2236] @ 0x8bc │ │ │ │ bl 3ef404 │ │ │ │ ldr r0, [r4, #-4] │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9afe50 │ │ │ │ + b 9afe98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #788] @ 3efbf0 │ │ │ │ add r7, r0, #12288 @ 0x3000 │ │ │ │ @@ -423094,15 +423094,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ add r3, r0, #12544 @ 0x3100 │ │ │ │ ldrd r2, [r3, #32] │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d9fdc │ │ │ │ + bl 9da024 │ │ │ │ mov ip, r0 │ │ │ │ b 3ef928 │ │ │ │ cmp r1, #0 │ │ │ │ bne 3ef970 │ │ │ │ bl 3ec9bc │ │ │ │ ldr r3, [pc, #500] @ 3efc00 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ @@ -423156,22 +423156,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ strd r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #276] @ 3efc14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3efa18 │ │ │ │ sub r0, r0, #13 │ │ │ │ cmp r0, #1 │ │ │ │ bls 3efa44 │ │ │ │ b 3efa00 │ │ │ │ ldr r3, [pc, #232] @ 3efc08 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ @@ -423191,35 +423191,35 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #136] @ 3efc18 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3efa18 │ │ │ │ ldr r0, [pc, #124] @ 3efc1c │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3efa18 │ │ │ │ ldr r0, [pc, #104] @ 3efc20 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3efa18 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ 3efc24 │ │ │ │ ldr r1, [pc, #80] @ 3efc28 │ │ │ │ ldr r0, [pc, #80] @ 3efc2c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #76] @ 3efc30 │ │ │ │ @@ -423232,21 +423232,21 @@ │ │ │ │ addeq fp, fp, r0, lsr #10 │ │ │ │ addeq fp, fp, r4, ror r4 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ @ instruction: 0x000001bb │ │ │ │ ldrdeq r4, [r0], -ip │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - ldrdeq sl, [r1], #-16 @ │ │ │ │ - rsbeq sl, r1, r0, asr #2 │ │ │ │ - rsbeq sl, r1, r4, ror #2 │ │ │ │ - rsbeq sl, r1, ip, asr #2 │ │ │ │ - rsbseq sl, r8, r4, asr r8 │ │ │ │ - rsbeq r9, r1, ip, ror #1 │ │ │ │ - strdeq ip, [sp], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq sl, r1, r0, lsr #4 │ │ │ │ + @ instruction: 0x0061a190 │ │ │ │ + strheq sl, [r1], #-20 @ 0xffffffec @ │ │ │ │ + @ instruction: 0x0061a19c │ │ │ │ + rsbseq sl, r8, r4, lsr #17 │ │ │ │ + rsbeq r9, r1, ip, lsr r1 │ │ │ │ + rsbeq ip, sp, r8, asr #10 │ │ │ │ andeq r0, r0, lr, asr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr ip, [pc, #1464] @ 3f0204 │ │ │ │ mov r4, r3 │ │ │ │ @@ -423382,27 +423382,27 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ str r2, [sp, #28] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r2, r4} │ │ │ │ str r7, [sp, #16] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r5, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #932] @ 3f0240 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3efde4 │ │ │ │ ldr r1, [pc, #876] @ 3f0218 │ │ │ │ ldr r1, [r9, r1] │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 3efd74 │ │ │ │ ldr r1, [pc, #900] @ 3f0244 │ │ │ │ @@ -423424,28 +423424,28 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #768] @ 3f0248 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3efd74 │ │ │ │ ldr r3, [pc, #756] @ 3f024c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3efdc8 │ │ │ │ ldr r3, [pc, #716] @ 3f0238 │ │ │ │ @@ -423461,23 +423461,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r5, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #648] @ 3f0250 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3efdc8 │ │ │ │ ldr r3, [pc, #636] @ 3f0254 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3efd90 │ │ │ │ ldr r3, [pc, #588] @ 3f0238 │ │ │ │ @@ -423493,23 +423493,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r5, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #528] @ 3f0258 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3efd90 │ │ │ │ ldr r3, [pc, #516] @ 3f025c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3efdac │ │ │ │ ldr r3, [pc, #460] @ 3f0238 │ │ │ │ @@ -423525,23 +423525,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r5, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #408] @ 3f0260 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3efdac │ │ │ │ ldr r3, [pc, #396] @ 3f0264 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3efd74 │ │ │ │ ldr r3, [pc, #332] @ 3f0238 │ │ │ │ @@ -423558,100 +423558,100 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ str r2, [sp, #28] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r2, r4} │ │ │ │ str r7, [sp, #8] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r8, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #276] @ 3f0268 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3efd74 │ │ │ │ ldr r0, [pc, #264] @ 3f026c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3efdac │ │ │ │ ldr r0, [pc, #244] @ 3f0270 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3efdc8 │ │ │ │ ldr r0, [pc, #224] @ 3f0274 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3efd90 │ │ │ │ ldr r0, [pc, #204] @ 3f0278 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r7, r8} │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3efd74 │ │ │ │ ldr r0, [pc, #184] @ 3f027c │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r1, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3efde4 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #148] @ 3f0280 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ stm sp, {r5, r6} │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3efd74 │ │ │ │ addeq fp, fp, ip, asr #3 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq sl, r8, ip, asr #7 │ │ │ │ + rsbseq sl, r8, ip, lsl r4 │ │ │ │ addeq fp, fp, r8, lsr #3 │ │ │ │ addeq fp, fp, r8, lsr #2 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ @ instruction: 0x000001bb │ │ │ │ @ instruction: 0x000001b9 │ │ │ │ @ instruction: 0x000001ba │ │ │ │ - rsbseq sl, r8, r8, lsr r6 │ │ │ │ - rsbeq r8, r1, ip, asr #29 │ │ │ │ + rsbseq sl, r8, r8, lsl #13 │ │ │ │ + rsbeq r8, r1, ip, lsl pc │ │ │ │ andeq r0, r0, sl, lsl #14 │ │ │ │ andeq r4, r0, r4, ror #30 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq sl, r1, r4, lsl #1 │ │ │ │ + ldrdeq sl, [r1], #-4 @ │ │ │ │ andeq r2, r0, r8, lsl #27 │ │ │ │ - rsbeq r9, r1, r4, lsr pc │ │ │ │ + rsbeq r9, r1, r4, lsl #31 │ │ │ │ andeq r3, r0, ip, lsl #8 │ │ │ │ - rsbeq r9, r1, ip, asr #27 │ │ │ │ + rsbeq r9, r1, ip, lsl lr │ │ │ │ ldrdeq r4, [r0], -ip │ │ │ │ - rsbeq r9, r1, r8, lsl #25 │ │ │ │ + ldrdeq r9, [r1], #-200 @ 0xffffff38 @ │ │ │ │ andeq r2, r0, r4, lsl #15 │ │ │ │ - rsbeq r9, r1, ip, ror #24 │ │ │ │ + strheq r9, [r1], #-204 @ 0xffffff34 @ │ │ │ │ andeq r1, r0, r4, lsr #25 │ │ │ │ - rsbeq r9, r1, ip, lsr #25 │ │ │ │ - rsbeq r9, r1, r4, lsl #24 │ │ │ │ - rsbeq r9, r1, r0, asr ip │ │ │ │ - rsbeq r9, r1, r0, ror fp │ │ │ │ - @ instruction: 0x00619c94 │ │ │ │ - rsbeq r9, r1, r0, lsr #27 │ │ │ │ + strdeq r9, [r1], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq r9, r1, r4, asr ip │ │ │ │ + rsbeq r9, r1, r0, lsr #25 │ │ │ │ + rsbeq r9, r1, r0, asr #23 │ │ │ │ rsbeq r9, r1, r4, ror #25 │ │ │ │ + strdeq r9, [r1], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq r9, r1, r4, lsr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3904] @ 0xf40 │ │ │ │ ldr r3, [pc, #2356] @ 3f0bd0 │ │ │ │ sub sp, sp, #156 @ 0x9c │ │ │ │ ldr r2, [r0] │ │ │ │ @@ -423694,15 +423694,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ b 3f04ec │ │ │ │ ldr r6, [r5, #16] │ │ │ │ ldr r1, [r5, #24] │ │ │ │ add r0, r6, #1 │ │ │ │ - bl 9d8aec │ │ │ │ + bl 9d8b34 │ │ │ │ cmp r8, r1 │ │ │ │ beq 3f05f4 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ ldrh r2, [r4, #12] │ │ │ │ ldr r8, [r4] │ │ │ │ orr r3, r3, r2, lsl #1 │ │ │ │ strh r3, [r4, #34] @ 0x22 │ │ │ │ @@ -423722,43 +423722,43 @@ │ │ │ │ adc r3, r3, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str fp, [sp, #52] @ 0x34 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp, #116] @ 0x74 │ │ │ │ str r2, [sp, #112] @ 0x70 │ │ │ │ mov r6, #1 │ │ │ │ add r2, sp, #112 @ 0x70 │ │ │ │ strb r6, [sp, #116] @ 0x74 │ │ │ │ add r7, sp, #120 @ 0x78 │ │ │ │ mov sl, r0 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ add r2, sp, #104 @ 0x68 │ │ │ │ stm r2, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ str r6, [sp, #24] │ │ │ │ strb r6, [sp, #124] @ 0x7c │ │ │ │ ldm r7, {r0, r1} │ │ │ │ add r7, sp, #128 @ 0x80 │ │ │ │ stm r7, {r0, r1} │ │ │ │ add r3, r4, #20 │ │ │ │ mov r2, fp │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov fp, #0 │ │ │ │ add r0, sl, #424 @ 0x1a8 │ │ │ │ mov sl, #16 │ │ │ │ str r3, [sp, #8] │ │ │ │ strd sl, [sp, #16] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3f0740 │ │ │ │ ldr r3, [r4, #172] @ 0xac │ │ │ │ ldr r2, [r4, #176] @ 0xb0 │ │ │ │ cmp r3, #0 │ │ │ │ strne r2, [r3, #176] @ 0xb0 │ │ │ │ streq r2, [r5, #88] @ 0x58 │ │ │ │ @@ -423817,15 +423817,15 @@ │ │ │ │ add r7, sp, #128 @ 0x80 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ ldr r0, [r5] │ │ │ │ mov r3, #10 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ mov fp, #1 │ │ │ │ add r3, sp, #96 @ 0x60 │ │ │ │ strb fp, [sp, #100] @ 0x64 │ │ │ │ add r6, sp, #120 @ 0x78 │ │ │ │ @@ -423838,39 +423838,39 @@ │ │ │ │ add r3, sp, #112 @ 0x70 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ ldrd r2, [r5, #48] @ 0x30 │ │ │ │ stm r6, {r0, r1} │ │ │ │ strd r2, [sp, #32] │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ str fp, [sp, #24] │ │ │ │ strb fp, [sp, #124] @ 0x7c │ │ │ │ ldm r6, {r0, r1} │ │ │ │ mov r6, #4 │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r7, #0 │ │ │ │ add r1, sp, #84 @ 0x54 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ str r1, [sp, #8] │ │ │ │ add r0, sl, #424 @ 0x1a8 │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ mov r0, r5 │ │ │ │ bl 3eed88 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ b 3f0340 │ │ │ │ - bl 9bfa58 │ │ │ │ + bl 9bfaa0 │ │ │ │ b 3f04a8 │ │ │ │ ldrd r2, [r8, #8] │ │ │ │ cmp r2, r3 │ │ │ │ beq 3f04c4 │ │ │ │ ldr r0, [r8, #48] @ 0x30 │ │ │ │ - bl 9afe50 │ │ │ │ + bl 9afe98 │ │ │ │ b 3f04c4 │ │ │ │ ldr sl, [sp, #72] @ 0x48 │ │ │ │ ldr r9, [sp, #76] @ 0x4c │ │ │ │ cmp r6, r1 │ │ │ │ beq 3f0700 │ │ │ │ ldrh r3, [r5, #8] │ │ │ │ ldr r1, [pc, #1512] @ 3f0bf8 │ │ │ │ @@ -423889,15 +423889,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #1460] @ 3f0bfc │ │ │ │ ldr r1, [pc, #1460] @ 3f0c00 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldrh r1, [r5, #8] │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 3f06e8 │ │ │ │ bl 417588 │ │ │ │ ldr r3, [pc, #1404] @ 3f0bf4 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ @@ -424000,22 +424000,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #132] @ 0x84 │ │ │ │ str r1, [sp, #136] @ 0x88 │ │ │ │ str r1, [sp, #140] @ 0x8c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ stm sp, {r6, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1000] @ 3f0c18 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f0520 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r6, [r5, #20] │ │ │ │ bne 3f0a20 │ │ │ │ ldr r2, [pc, #976] @ 3f0c1c │ │ │ │ ldr r3, [pc, #904] @ 3f0bd8 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -424030,15 +424030,15 @@ │ │ │ │ add sp, sp, #156 @ 0x9c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 4175b4 │ │ │ │ ldr r0, [pc, #924] @ 3f0c20 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f051c │ │ │ │ ldr r3, [pc, #904] @ 3f0c24 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f0700 │ │ │ │ ldr r3, [pc, #864] @ 3f0c10 │ │ │ │ @@ -424053,21 +424053,21 @@ │ │ │ │ beq 3f0b20 │ │ │ │ add r0, sp, #128 @ 0x80 │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #808] @ 3f0c28 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f0700 │ │ │ │ ldr r3, [pc, #796] @ 3f0c2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f09a0 │ │ │ │ ldr r3, [pc, #748] @ 3f0c10 │ │ │ │ @@ -424085,25 +424085,25 @@ │ │ │ │ str r3, [sp, #128] @ 0x80 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r7, #4] │ │ │ │ str r3, [r7, #8] │ │ │ │ str r3, [r7, #12] │ │ │ │ mov r0, r7 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #672] @ 3f0c30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f0760 │ │ │ │ ldr r3, [pc, #652] @ 3f0c34 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -424123,21 +424123,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ mov r0, r7 │ │ │ │ str r1, [r7, #4] │ │ │ │ str r1, [r7, #8] │ │ │ │ str r1, [r7, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #544] @ 3f0c38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f0760 │ │ │ │ ldr r3, [pc, #532] @ 3f0c3c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f0844 │ │ │ │ ldr r3, [pc, #468] @ 3f0c10 │ │ │ │ @@ -424153,22 +424153,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #128 @ 0x80 │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #428] @ 3f0c40 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r6, [r5, #20] │ │ │ │ b 3f0844 │ │ │ │ ldr r3, [pc, #412] @ 3f0c44 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -424187,54 +424187,54 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #128] @ 0x80 │ │ │ │ str r0, [sp, #132] @ 0x84 │ │ │ │ str r0, [sp, #136] @ 0x88 │ │ │ │ str r0, [sp, #140] @ 0x8c │ │ │ │ mov r0, r3 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 3f0c48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f0690 │ │ │ │ ldr r2, [pc, #292] @ 3f0c4c │ │ │ │ ldr r3, [pc, #172] @ 3f0bd8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3f0ba8 │ │ │ │ ldr r0, [pc, #260] @ 3f0c50 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #156 @ 0x9c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a4324 │ │ │ │ + b 9a436c │ │ │ │ ldr r0, [pc, #244] @ 3f0c54 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f0994 │ │ │ │ ldr r0, [pc, #224] @ 3f0c58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f0760 │ │ │ │ ldr r0, [pc, #212] @ 3f0c5c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f0690 │ │ │ │ ldr r0, [pc, #200] @ 3f0c60 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r6, [r5, #20] │ │ │ │ b 3f0844 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #176] @ 3f0c64 │ │ │ │ ldr r1, [pc, #176] @ 3f0c68 │ │ │ │ ldr r0, [pc, #176] @ 3f0c6c │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -424242,51 +424242,51 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #524 @ 0x20c │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ addeq sl, fp, ip, ror fp │ │ │ │ addeq sl, fp, r8, ror #22 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq sl, r8, ip, lsr r1 │ │ │ │ - rsbseq sl, r8, r8, lsr #2 │ │ │ │ - ldrsheq fp, [pc], #-56 @ │ │ │ │ - subseq r4, pc, r4, asr #11 │ │ │ │ - subseq fp, pc, r4, ror #6 │ │ │ │ - subseq r4, pc, ip, lsr r5 @ │ │ │ │ - andeq r2, r0, r0, asr #20 │ │ │ │ - rsbseq r9, r8, r8, lsl #28 │ │ │ │ - subseq fp, pc, r0, asr #1 │ │ │ │ - subseq r4, pc, r0, lsr #5 │ │ │ │ + rsbseq sl, r8, ip, lsl #3 │ │ │ │ + rsbseq sl, r8, r8, ror r1 │ │ │ │ + subseq fp, pc, r8, asr #8 │ │ │ │ + subseq r4, pc, r4, lsl r6 @ │ │ │ │ + ldrheq fp, [pc], #-52 @ │ │ │ │ + subseq r4, pc, ip, lsl #11 │ │ │ │ + andeq r2, r0, r0, asr #20 │ │ │ │ + rsbseq r9, r8, r8, asr lr │ │ │ │ + subseq fp, pc, r0, lsl r1 @ │ │ │ │ + ldrsheq r4, [pc], #-32 @ │ │ │ │ addeq sl, fp, r0, ror #14 │ │ │ │ addeq sl, fp, r4, lsl r7 │ │ │ │ andeq r1, r0, ip, lsl lr │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r9, r1, r4, ror r7 │ │ │ │ + rsbeq r9, r1, r4, asr #15 │ │ │ │ ldrdeq sl, [fp], r0 │ │ │ │ - rsbeq r9, r1, ip, asr r7 │ │ │ │ + rsbeq r9, r1, ip, lsr #15 │ │ │ │ andeq r1, r0, r4, lsr #2 │ │ │ │ - rsbeq r9, r1, r0, lsr #17 │ │ │ │ + strdeq r9, [r1], #-128 @ 0xffffff80 @ │ │ │ │ andeq r5, r0, ip, lsl r1 │ │ │ │ - @ instruction: 0x00619690 │ │ │ │ + rsbeq r9, r1, r0, ror #13 │ │ │ │ andeq r3, r0, r0, lsl #16 │ │ │ │ - rsbeq r9, r1, r4, ror #12 │ │ │ │ + strheq r9, [r1], #-100 @ 0xffffff9c @ │ │ │ │ andeq r4, r0, r8, ror #8 │ │ │ │ - rsbeq r9, r1, ip, asr #12 │ │ │ │ + @ instruction: 0x0061969c │ │ │ │ andeq r1, r0, ip, asr r9 │ │ │ │ - rsbeq r9, r1, r4, lsr r6 │ │ │ │ - strdeq sl, [fp], r4 │ │ │ │ rsbeq r9, r1, r4, lsl #13 │ │ │ │ - rsbeq r9, r1, ip, ror #9 │ │ │ │ + strdeq sl, [fp], r4 │ │ │ │ + ldrdeq r9, [r1], #-100 @ 0xffffff9c @ │ │ │ │ rsbeq r9, r1, ip, lsr r5 │ │ │ │ - strdeq r9, [r1], #-84 @ 0xffffffac @ │ │ │ │ - rsbeq r9, r1, r0, lsl #11 │ │ │ │ - rsbseq r9, r8, r4, ror r8 │ │ │ │ - rsbeq r8, r1, ip, lsl #2 │ │ │ │ - rsbeq r8, r1, r8, lsl #30 │ │ │ │ + rsbeq r9, r1, ip, lsl #11 │ │ │ │ + rsbeq r9, r1, r4, asr #12 │ │ │ │ + ldrdeq r9, [r1], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbseq r9, r8, r4, asr #17 │ │ │ │ + rsbeq r8, r1, ip, asr r1 │ │ │ │ + rsbeq r8, r1, r8, asr pc │ │ │ │ andeq r0, r0, sl, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldrb r3, [r1, #76] @ 0x4c │ │ │ │ ldrb r1, [r1, #77] @ 0x4d │ │ │ │ @@ -424322,15 +424322,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f0d2c │ │ │ │ mov r5, #8 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq 3f0f80 │ │ │ │ strh r5, [r3, #12] │ │ │ │ - bl 8152c0 │ │ │ │ + bl 815308 │ │ │ │ ldr r3, [r4, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f0d0c │ │ │ │ ldr r3, [r7, #2272] @ 0x8e0 │ │ │ │ ldrh r2, [r4, #6] │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r2, r3 │ │ │ │ @@ -424420,22 +424420,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #264] @ 3f0fc8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [r8, #3044] @ 0xbe4 │ │ │ │ ldr r4, [r3, r5, lsl #2] │ │ │ │ b 3f0cfc │ │ │ │ ldr r3, [pc, #244] @ 3f0fcc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -424453,34 +424453,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #140] @ 3f0fd0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f0e44 │ │ │ │ ldr r0, [pc, #128] @ 3f0fd4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [r8, #3044] @ 0xbe4 │ │ │ │ ldr r4, [r3, r5, lsl #2] │ │ │ │ b 3f0cfc │ │ │ │ ldr r0, [pc, #104] @ 3f0fd8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f0e44 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #84] @ 3f0fdc │ │ │ │ ldr r1, [pc, #84] @ 3f0fe0 │ │ │ │ ldr r0, [pc, #84] @ 3f0fe4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #80] @ 3f0fe8 │ │ │ │ @@ -424493,22 +424493,22 @@ │ │ │ │ andeq r4, r0, r0 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq sl, fp, r4, lsl r0 │ │ │ │ andeq r4, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x000039b8 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r9, r1, r4, lsr r3 │ │ │ │ + rsbeq r9, r1, r4, lsl #7 │ │ │ │ andeq r2, r0, r0, ror ip │ │ │ │ - rsbeq r9, r1, r4, lsr #6 │ │ │ │ - ldrdeq r9, [r1], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbeq r9, r1, r8, asr #6 │ │ │ │ - rsbseq r9, r8, r0, lsr #9 │ │ │ │ - rsbeq r7, r1, r8, lsr sp │ │ │ │ - rsbeq r9, r1, r8, ror #6 │ │ │ │ + rsbeq r9, r1, r4, ror r3 │ │ │ │ + rsbeq r9, r1, ip, lsr #6 │ │ │ │ + @ instruction: 0x00619398 │ │ │ │ + ldrsheq r9, [r8], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq r7, r1, r8, lsl #27 │ │ │ │ + strheq r9, [r1], #-56 @ 0xffffffc8 @ │ │ │ │ ldrdeq r1, [r0], -fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r2, [r0, #28] │ │ │ │ mov r7, r0 │ │ │ │ @@ -424589,15 +424589,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [fp, #96] @ 0x60 │ │ │ │ lsl r2, r5, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ - bl 815388 │ │ │ │ + bl 8153d0 │ │ │ │ ldr r2, [pc, #1064] @ 3f157c │ │ │ │ ldr r3, [pc, #1044] @ 3f156c │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r7, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ @@ -424632,15 +424632,15 @@ │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3f1564 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9af0c4 │ │ │ │ + b 9af10c │ │ │ │ ldr r3, [pc, #900] @ 3f1584 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f12c0 │ │ │ │ ldr r3, [pc, #880] @ 3f1588 │ │ │ │ @@ -424656,23 +424656,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #796] @ 3f1590 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r8, [sl, #1500] @ 0x5dc │ │ │ │ cmp r4, r8 │ │ │ │ bhi 3f1434 │ │ │ │ adds r3, r5, r4 │ │ │ │ adcs r3, r6, #0 │ │ │ │ mov r8, #0 │ │ │ │ mov r1, r8 │ │ │ │ @@ -424723,28 +424723,28 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #516] @ 3f1598 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f1470 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f1470 │ │ │ │ @@ -424761,26 +424761,26 @@ │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ strd r2, [sp, #32] │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ str r4, [sp, #8] │ │ │ │ strd r2, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #376] @ 3f159c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [r7, #40] @ 0x28 │ │ │ │ ldr r1, [r7, #36] @ 0x24 │ │ │ │ b 3f1198 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f1470 │ │ │ │ ldr r3, [pc, #344] @ 3f15a0 │ │ │ │ @@ -424802,85 +424802,85 @@ │ │ │ │ str r1, [r7, #28] │ │ │ │ b 3f11a4 │ │ │ │ ldr r0, [pc, #276] @ 3f15a4 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f1278 │ │ │ │ ldr r3, [pc, #224] @ 3f158c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f1520 │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #184] @ 3f15a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [r7, #40] @ 0x28 │ │ │ │ ldr r1, [r7, #36] @ 0x24 │ │ │ │ b 3f1198 │ │ │ │ ldr r0, [pc, #164] @ 3f15ac │ │ │ │ strd r2, [sp, #8] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ stm sp, {r4, r8} │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f1470 │ │ │ │ ldr r0, [pc, #136] @ 3f15b0 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [r7, #40] @ 0x28 │ │ │ │ ldr r1, [r7, #36] @ 0x24 │ │ │ │ b 3f1198 │ │ │ │ ldr r0, [pc, #108] @ 3f15b4 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #12] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ stm sp, {r4, r8} │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f1398 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addeq r9, fp, r0, lsl lr │ │ │ │ andeq r4, r0, r0 │ │ │ │ strdeq r9, [fp], ip │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r0, r0, r4, lsl #9 │ │ │ │ addeq r9, fp, r8, asr #25 │ │ │ │ addeq r9, fp, r0, asr ip │ │ │ │ andeq r2, r0, r0, asr #31 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - @ instruction: 0x0061909c │ │ │ │ + rsbeq r9, r1, ip, ror #1 │ │ │ │ muleq r0, r4, lr │ │ │ │ - rsbeq r9, r1, r4, rrx │ │ │ │ - ldrdeq r8, [r1], #-244 @ 0xffffff0c @ │ │ │ │ + strheq r9, [r1], #-4 @ │ │ │ │ + rsbeq r9, r1, r4, lsr #32 │ │ │ │ andeq r2, r0, r4, ror fp │ │ │ │ - strheq r8, [r1], #-228 @ 0xffffff1c @ │ │ │ │ - rsbeq r8, r1, r4, lsl #29 │ │ │ │ - rsbeq r8, r1, r4, asr #30 │ │ │ │ - rsbeq r8, r1, ip, lsl #29 │ │ │ │ - rsbeq r8, r1, r0, lsl #30 │ │ │ │ + rsbeq r8, r1, r4, lsl #30 │ │ │ │ + ldrdeq r8, [r1], #-228 @ 0xffffff1c @ │ │ │ │ + @ instruction: 0x00618f94 │ │ │ │ + ldrdeq r8, [r1], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq r8, r1, r0, asr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ cmp r1, #0 │ │ │ │ sub sp, sp, #24 │ │ │ │ mov r4, r0 │ │ │ │ @@ -424947,15 +424947,15 @@ │ │ │ │ adc r3, r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r1, #4 │ │ │ │ str r6, [sp] │ │ │ │ str r4, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 814fdc │ │ │ │ + bl 815024 │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, sp, #24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -424981,15 +424981,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r6, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ add r4, r6, #22272 @ 0x5700 │ │ │ │ add r5, r6, #23296 @ 0x5b00 │ │ │ │ add r4, r4, #224 @ 0xe0 │ │ │ │ add r5, r5, #224 @ 0xe0 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r4, #4]! │ │ │ │ cmp r0, #0 │ │ │ │ @@ -425076,15 +425076,15 @@ │ │ │ │ ldr r1, [pc, #744] @ 3f1bb8 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #552 @ 0x228 │ │ │ │ ldr r3, [pc, #736] @ 3f1bbc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r3, [r6, #1464] @ 0x5b8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f1b94 │ │ │ │ add r3, r0, #28672 @ 0x7000 │ │ │ │ mov r0, r6 │ │ │ │ ldr r4, [r3, #3772] @ 0xebc │ │ │ │ bl 4256e8 │ │ │ │ @@ -425146,28 +425146,28 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, r4, #436 @ 0x1b4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r3, [r0, #1464] @ 0x5b8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f1b28 │ │ │ │ mov r0, r6 │ │ │ │ bl 425754 │ │ │ │ ldr r2, [pc, #436] @ 3f1bd0 │ │ │ │ ldr r1, [pc, #436] @ 3f1bd4 │ │ │ │ add r4, r4, #552 @ 0x228 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #400] @ 3f1bbc │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r2, [r6, #1464] @ 0x5b8 │ │ │ │ cmp r2, #0 │ │ │ │ beq 3f1b8c │ │ │ │ add r3, r0, #28672 @ 0x7000 │ │ │ │ mov r0, r6 │ │ │ │ ldr r4, [r3, #3772] @ 0xebc │ │ │ │ bl 4256e8 │ │ │ │ @@ -425250,29 +425250,29 @@ │ │ │ │ str r1, [r5, #2268] @ 0x8dc │ │ │ │ b 3f1888 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldrh r3, [r2, #10] │ │ │ │ udf #0 │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ udf #0 │ │ │ │ - rsbseq r8, r8, r4, lsl #26 │ │ │ │ + rsbseq r8, r8, r4, asr sp │ │ │ │ addeq r9, fp, ip, ror #13 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - subseq r9, pc, r4, asr #31 │ │ │ │ - @ instruction: 0x005f319c │ │ │ │ - rsbseq r8, r8, r0, ror #22 │ │ │ │ - rsbeq r7, r1, r4, asr #19 │ │ │ │ - rsbeq r2, r0, ip, ror #17 │ │ │ │ + subseq sl, pc, r4, lsl r0 @ │ │ │ │ + subseq r3, pc, ip, ror #3 │ │ │ │ + ldrheq r8, [r8], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq r7, r1, r4, lsl sl │ │ │ │ + rsbeq r2, r0, ip, lsr r9 │ │ │ │ @ instruction: 0x000002b5 │ │ │ │ addeq r9, fp, r8, lsl #9 │ │ │ │ - rsbseq r8, r8, ip, asr #20 │ │ │ │ - subseq r9, pc, r4, lsr #26 │ │ │ │ - ldrsheq r2, [pc], #-232 @ │ │ │ │ - rsbeq r7, r1, ip, ror r8 │ │ │ │ - rsbeq r2, r0, r0, lsr #15 │ │ │ │ + @ instruction: 0x00788a9c │ │ │ │ + subseq r9, pc, r4, ror sp @ │ │ │ │ + subseq r2, pc, r8, asr #30 │ │ │ │ + rsbeq r7, r1, ip, asr #17 │ │ │ │ + strdeq r2, [r0], #-112 @ 0xffffff90 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #324] @ 3f1d34 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -425286,23 +425286,23 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r2, [pc, #272] @ 3f1d48 │ │ │ │ ldr r1, [pc, #272] @ 3f1d4c │ │ │ │ add r4, r4, #564 @ 0x234 │ │ │ │ ldr r3, [pc, #268] @ 3f1d50 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r5, [pc, #252] @ 3f1d54 │ │ │ │ ldr r3, [pc, #252] @ 3f1d58 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -425339,43 +425339,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3f1d6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f1c70 │ │ │ │ ldr r0, [pc, #72] @ 3f1d70 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f1c70 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r8, r8, ip, lsr r8 │ │ │ │ + rsbseq r8, r8, ip, lsl #17 │ │ │ │ addeq r9, fp, r8, lsl r2 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - ldrsheq r9, [pc], #-172 @ │ │ │ │ - ldrsbeq r2, [pc], #-196 @ │ │ │ │ - rsbeq r7, r1, r8, lsl #1 │ │ │ │ - rsbeq r2, r0, r0, lsl #11 │ │ │ │ + subseq r9, pc, ip, asr #22 │ │ │ │ + subseq r2, pc, r4, lsr #26 │ │ │ │ + ldrdeq r7, [r1], #-8 @ │ │ │ │ + ldrdeq r2, [r0], #-80 @ 0xffffffb0 @ │ │ │ │ @ instruction: 0x000023bc │ │ │ │ addeq r9, fp, r4, asr #3 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq r9, fp, r4, lsr #3 │ │ │ │ muleq r0, r0, fp │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r8, r1, r4, lsl #15 │ │ │ │ - strheq r8, [r1], #-112 @ 0xffffff90 @ │ │ │ │ + ldrdeq r8, [r1], #-116 @ 0xffffff8c @ │ │ │ │ + rsbeq r8, r1, r0, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #460] @ 3f1f58 │ │ │ │ mov r5, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -425385,15 +425385,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ add r3, r6, #28672 @ 0x7000 │ │ │ │ ldr lr, [r3, #3768] @ 0xeb8 │ │ │ │ ldr r1, [r3, #3772] @ 0xebc │ │ │ │ cmp lr, #0 │ │ │ │ beq 3f1e74 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ @@ -425483,28 +425483,28 @@ │ │ │ │ ldr r1, [pc, #72] @ 3f1f74 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #580 @ 0x244 │ │ │ │ ldr r3, [pc, #64] @ 3f1f78 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ b 3f1e18 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #4] │ │ │ │ bl 3f170c │ │ │ │ b 3f1e58 │ │ │ │ - rsbseq r8, r8, r0, lsr #13 │ │ │ │ - subseq r2, pc, r4, asr #22 │ │ │ │ - subseq r9, pc, r0, ror #18 │ │ │ │ + ldrsheq r8, [r8], #-96 @ 0xffffffa0 @ │ │ │ │ + @ instruction: 0x005f2b94 │ │ │ │ + ldrheq r9, [pc], #-144 @ │ │ │ │ andeq r4, r0, pc, lsl r1 │ │ │ │ andeq r4, r0, r0, lsr #2 │ │ │ │ - rsbseq r8, r8, r4, lsl #10 │ │ │ │ - @ instruction: 0x00616d98 │ │ │ │ - @ instruction: 0x00602290 │ │ │ │ + rsbseq r8, r8, r4, asr r5 │ │ │ │ + rsbeq r6, r1, r8, ror #27 │ │ │ │ + rsbeq r2, r0, r0, ror #5 │ │ │ │ andeq r1, r0, r4, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -425534,15 +425534,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #600 @ 0x258 │ │ │ │ ldr r3, [pc, #156] @ 3f209c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 425880 │ │ │ │ cmp r0, r5 │ │ │ │ mov r4, r0 │ │ │ │ bge 3f2058 │ │ │ │ add r7, r6, #28672 @ 0x7000 │ │ │ │ @@ -425567,17 +425567,17 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, r4, #1680 @ 0x690 │ │ │ │ bl 42db10 │ │ │ │ b 3f1fbc │ │ │ │ - rsbseq r8, r8, ip, lsr r4 │ │ │ │ - ldrdeq r6, [r1], #-192 @ 0xffffff40 @ │ │ │ │ - rsbeq r2, r0, r8, asr #3 │ │ │ │ + rsbseq r8, r8, ip, lsl #9 │ │ │ │ + rsbeq r6, r1, r0, lsr #26 │ │ │ │ + rsbeq r2, r0, r8, lsl r2 │ │ │ │ andeq r2, r0, r4, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #348] @ 3f2214 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -425586,15 +425586,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #332] @ 3f2218 │ │ │ │ ldr r1, [pc, #332] @ 3f221c │ │ │ │ ldr r3, [pc, #332] @ 3f2220 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ bl 3f170c │ │ │ │ add r3, r4, #22272 @ 0x5700 │ │ │ │ add ip, r4, #23296 @ 0x5b00 │ │ │ │ add r3, r3, #224 @ 0xe0 │ │ │ │ add ip, ip, #224 @ 0xe0 │ │ │ │ @@ -425640,15 +425640,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 4173f4 │ │ │ │ add r1, r4, #1904 @ 0x770 │ │ │ │ add r1, r1, #8 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 70d87c │ │ │ │ + b 70d8c4 │ │ │ │ ldr r0, [r6, #1448] @ 0x5a8 │ │ │ │ bl 253810 │ │ │ │ b 3f2158 │ │ │ │ add r3, r4, #6208 @ 0x1840 │ │ │ │ ldrh r3, [r3, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f21f0 │ │ │ │ @@ -425664,17 +425664,17 @@ │ │ │ │ ldrb r3, [r7, #2132] @ 0x854 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f218c │ │ │ │ ldr r3, [r5, #1464] @ 0x5b8 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f218c │ │ │ │ b 3f21e0 │ │ │ │ - rsbseq r8, r8, r4, ror r3 │ │ │ │ - strdeq r6, [r1], #-188 @ 0xffffff44 @ │ │ │ │ - strdeq r2, [r0], #-4 @ │ │ │ │ + rsbseq r8, r8, r4, asr #7 │ │ │ │ + rsbeq r6, r1, ip, asr #24 │ │ │ │ + rsbeq r2, r0, r4, asr #2 │ │ │ │ andeq r2, r0, r8, lsr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #680] @ 3f24e4 │ │ │ │ mov lr, r1 │ │ │ │ @@ -425728,15 +425728,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r2 │ │ │ │ mov r2, lr │ │ │ │ beq 3f2364 │ │ │ │ mov r1, ip │ │ │ │ add r0, r0, #8 │ │ │ │ mov r3, r4 │ │ │ │ - bl 9bfb4c │ │ │ │ + bl 9bfb94 │ │ │ │ cmp r4, r0 │ │ │ │ bne 3f2398 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #460] @ 3f24f8 │ │ │ │ ldr r3, [pc, #440] @ 3f24e8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -425750,15 +425750,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r3, r4 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 9bfb04 │ │ │ │ + bl 9bfb4c │ │ │ │ b 3f2318 │ │ │ │ ldm ip, {r0, r1} │ │ │ │ add ip, sp, #8 │ │ │ │ stm ip, {r0, r1} │ │ │ │ add r1, sp, #16 │ │ │ │ mov r0, lr │ │ │ │ str r4, [sp, #4] │ │ │ │ @@ -425788,21 +425788,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #236] @ 3f2508 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f22f0 │ │ │ │ ldr r3, [pc, #208] @ 3f24fc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f22f0 │ │ │ │ ldr r3, [pc, #192] @ 3f2500 │ │ │ │ @@ -425818,29 +425818,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 3f250c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f22f0 │ │ │ │ ldr r0, [pc, #108] @ 3f2510 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f22f0 │ │ │ │ ldr r0, [pc, #96] @ 3f2514 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f22f0 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ 3f2518 │ │ │ │ ldr r1, [pc, #80] @ 3f251c │ │ │ │ ldr r0, [pc, #80] @ 3f2520 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #76] @ 3f2524 │ │ │ │ @@ -425853,21 +425853,21 @@ │ │ │ │ @ instruction: 0x008b8bb8 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r4, r0, r2 │ │ │ │ strdeq r8, [fp], r0 │ │ │ │ andeq r2, r0, r8, lsl r9 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r8, r1, ip, ror #1 │ │ │ │ - rsbeq r8, r1, r4, ror r0 │ │ │ │ - strheq r8, [r1], #-4 @ │ │ │ │ - rsbeq r8, r1, r4, lsr #1 │ │ │ │ - rsbseq r7, r8, r0, ror #30 │ │ │ │ - strdeq r6, [r1], #-120 @ 0xffffff88 @ │ │ │ │ - rsbeq r6, r1, r4, lsl #16 │ │ │ │ + rsbeq r8, r1, ip, lsr r1 │ │ │ │ + rsbeq r8, r1, r4, asr #1 │ │ │ │ + rsbeq r8, r1, r4, lsl #2 │ │ │ │ + strdeq r8, [r1], #-4 @ │ │ │ │ + ldrheq r7, [r8], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq r6, r1, r8, asr #16 │ │ │ │ + rsbeq r6, r1, r4, asr r8 │ │ │ │ andeq r0, r0, fp, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r2, [pc, #4028] @ 3f34fc │ │ │ │ ldr r5, [pc, #4028] @ 3f3500 │ │ │ │ @@ -425889,33 +425889,33 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [pc, #3976] @ 3f3514 │ │ │ │ str r9, [sp] │ │ │ │ mov r2, r6 │ │ │ │ mov r8, r0 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r2, [pc, #3956] @ 3f3518 │ │ │ │ ldr r1, [pc, #3956] @ 3f351c │ │ │ │ add r5, r5, #392 @ 0x188 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r5, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 425754 │ │ │ │ ldr r3, [pc, #3912] @ 3f3520 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r3, [r8, #1464] @ 0x5b8 │ │ │ │ cmp r3, #0 │ │ │ │ addeq r6, r7, #4096 @ 0x1000 │ │ │ │ addeq fp, r7, #8192 @ 0x2000 │ │ │ │ beq 3f263c │ │ │ │ mov r4, r0 │ │ │ │ add r1, r0, #6144 @ 0x1800 │ │ │ │ @@ -425929,15 +425929,15 @@ │ │ │ │ bl 255ac0 │ │ │ │ add r4, r4, #8192 @ 0x2000 │ │ │ │ add r6, r7, #4096 @ 0x1000 │ │ │ │ add fp, r7, #8192 @ 0x2000 │ │ │ │ str r0, [r6, #2080] @ 0x820 │ │ │ │ ldr r0, [r4, #1540] @ 0x604 │ │ │ │ str r0, [fp, #1540] @ 0x604 │ │ │ │ - bl 758844 │ │ │ │ + bl 75888c │ │ │ │ ldr r3, [r6, #2084] @ 0x824 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f278c │ │ │ │ ldr r3, [fp, #1640] @ 0x668 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f2660 │ │ │ │ ldr r3, [fp, #1540] @ 0x604 │ │ │ │ @@ -425985,27 +425985,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #3624] @ 3f3534 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 3f274c │ │ │ │ ldr r3, [pc, #3600] @ 3f3538 │ │ │ │ ldr ip, [pc, #3600] @ 3f353c │ │ │ │ ldr r1, [pc, #3600] @ 3f3540 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #3592] @ 3f3544 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ ldr r2, [pc, #3572] @ 3f3548 │ │ │ │ ldr r3, [pc, #3500] @ 3f3504 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -426016,15 +426016,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #3512] @ 3f354c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c7b0 │ │ │ │ + bl 99c7f8 │ │ │ │ ldr r3, [r6, #2084] @ 0x824 │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [r6, #2088] @ 0x828 │ │ │ │ b 3f2648 │ │ │ │ ldr r1, [pc, #3488] @ 3f3550 │ │ │ │ mov ip, #2048 @ 0x800 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -426032,40 +426032,40 @@ │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #3476] @ 3f3558 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #3472] @ 3f355c │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 3f274c │ │ │ │ ldr r3, [pc, #3452] @ 3f3560 │ │ │ │ ldr ip, [pc, #3452] @ 3f3564 │ │ │ │ ldr r1, [pc, #3452] @ 3f3568 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #3444] @ 3f356c │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 3f274c │ │ │ │ ldr r1, [pc, #3420] @ 3f3570 │ │ │ │ ldr ip, [pc, #3420] @ 3f3574 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #3416] @ 3f3578 │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #3412] @ 3f357c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #3408] @ 3f3580 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 3f274c │ │ │ │ mov r1, #1 │ │ │ │ bl 534b18 │ │ │ │ ldrb r2, [r6, #2108] @ 0x83c │ │ │ │ cmp r2, #0 │ │ │ │ beq 3f349c │ │ │ │ mov r3, #1 │ │ │ │ @@ -426121,15 +426121,15 @@ │ │ │ │ ldr r2, [pc, #3168] @ 3f3584 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, #68 @ 0x44 │ │ │ │ add r0, r0, #32 │ │ │ │ - bl 74d7e8 │ │ │ │ + bl 74d830 │ │ │ │ ldr r4, [fp, #1540] @ 0x604 │ │ │ │ cmp r4, #0 │ │ │ │ beq 3f39d0 │ │ │ │ add r2, r4, #8192 @ 0x2000 │ │ │ │ add r4, r7, #20480 @ 0x5000 │ │ │ │ ldrb r3, [r4, #3324] @ 0xcfc │ │ │ │ ldrb r1, [r4, #3345] @ 0xd11 │ │ │ │ @@ -426173,29 +426173,29 @@ │ │ │ │ str r3, [sp, #32] │ │ │ │ add r3, r4, #436 @ 0x1b4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r3, [r0, #1464] @ 0x5b8 │ │ │ │ mov sl, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f3834 │ │ │ │ mov r0, r7 │ │ │ │ bl 425754 │ │ │ │ ldr r2, [pc, #2920] @ 3f3594 │ │ │ │ ldr r1, [pc, #2920] @ 3f3598 │ │ │ │ add r4, r4, #552 @ 0x228 │ │ │ │ ldr r3, [pc, #2916] @ 3f359c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r3, [r7, #1464] @ 0x5b8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f4014 │ │ │ │ add r0, r0, #28672 @ 0x7000 │ │ │ │ ldr r4, [r0, #3772] @ 0xebc │ │ │ │ mov r0, r7 │ │ │ │ bl 4256e8 │ │ │ │ @@ -426230,20 +426230,20 @@ │ │ │ │ str r0, [r4, #3048] @ 0xbe8 │ │ │ │ mov r0, r3 │ │ │ │ add r3, r6, #2256 @ 0x8d0 │ │ │ │ strh r1, [r3, #8] │ │ │ │ add r3, r0, #3248 @ 0xcb0 │ │ │ │ strh r2, [r3] │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b5824 │ │ │ │ + bl 9b586c │ │ │ │ ldr r2, [pc, #2736] @ 3f35a8 │ │ │ │ mov r3, #0 │ │ │ │ add ip, r7, #6336 @ 0x18c0 │ │ │ │ str ip, [sp, #60] @ 0x3c │ │ │ │ - bl 9d9f08 │ │ │ │ + bl 9d9f50 │ │ │ │ add ip, r7, #6336 @ 0x18c0 │ │ │ │ strd r0, [ip, #16] │ │ │ │ ldrb r0, [r6, #2100] @ 0x834 │ │ │ │ mov r1, #4 │ │ │ │ add r0, r0, #1 │ │ │ │ bl 2536b4 │ │ │ │ add r3, r7, #9664 @ 0x25c0 │ │ │ │ @@ -426377,15 +426377,15 @@ │ │ │ │ mov r1, #96 @ 0x60 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ bl 41ed14 │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3f385c │ │ │ │ - bl 99b6d0 │ │ │ │ + bl 99b718 │ │ │ │ mov r1, #128 @ 0x80 │ │ │ │ mov r0, r8 │ │ │ │ bl 4287d4 │ │ │ │ mov r0, r8 │ │ │ │ bl 42ab78 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrh r3, [r3, #4] │ │ │ │ @@ -426408,15 +426408,15 @@ │ │ │ │ ldr r1, [pc, #2076] @ 3f35bc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #724 @ 0x2d4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #2056] @ 3f35c0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r2, #0 │ │ │ │ add r0, r0, #28160 @ 0x6e00 │ │ │ │ ldrb r1, [r0, #229] @ 0xe5 │ │ │ │ ldrb r3, [r0, #228] @ 0xe4 │ │ │ │ add r0, r0, #184 @ 0xb8 │ │ │ │ orr r3, r3, r1, lsl #8 │ │ │ │ ldrb r1, [r0, #76] @ 0x4c │ │ │ │ @@ -426459,35 +426459,35 @@ │ │ │ │ lsr r3, r1, r0 │ │ │ │ strd r2, [sp] │ │ │ │ ldr r2, [pc, #1872] @ 3f35c4 │ │ │ │ add sl, r7, #1744 @ 0x6d0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, sl │ │ │ │ - bl 706780 │ │ │ │ + bl 7067c8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [pc, #1844] @ 3f35c8 │ │ │ │ ldr r3, [pc, #1844] @ 3f35cc │ │ │ │ str r9, [sp, #8] │ │ │ │ add r9, r7, #1904 @ 0x770 │ │ │ │ add r9, r9, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ add r2, r2, #156 @ 0x9c │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r7 │ │ │ │ - bl 7067cc │ │ │ │ + bl 706814 │ │ │ │ mov r0, sl │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r9, [sp] │ │ │ │ - bl 70d860 │ │ │ │ + bl 70d8a8 │ │ │ │ mov r3, sl │ │ │ │ mov r2, #4 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r8 │ │ │ │ bl 41d400 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp] │ │ │ │ @@ -426565,19 +426565,19 @@ │ │ │ │ mov r0, r8 │ │ │ │ mov r2, #12 │ │ │ │ add r3, r9, #80 @ 0x50 │ │ │ │ bl 41d400 │ │ │ │ ldr r0, [fp, #1464] @ 0x5b8 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r0, #80 @ 0x50 │ │ │ │ - bl 70dadc │ │ │ │ + bl 70db24 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ ldr r0, [sp, #84] @ 0x54 │ │ │ │ add sl, sp, #80 @ 0x50 │ │ │ │ - bl 99c014 │ │ │ │ + bl 99c05c │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r2, #8 │ │ │ │ mov r0, sl │ │ │ │ ldr r9, [r8, #100] @ 0x64 │ │ │ │ bl 2542fc │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ @@ -426590,15 +426590,15 @@ │ │ │ │ ldr r1, [pc, #1384] @ 3f35e0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #552 @ 0x228 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #1296] @ 3f359c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r3, [r7, #1464] @ 0x5b8 │ │ │ │ str r3, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f30b8 │ │ │ │ add r0, r0, #28672 @ 0x7000 │ │ │ │ ldr r5, [r0, #3772] @ 0xebc │ │ │ │ mov r0, r7 │ │ │ │ @@ -426650,26 +426650,26 @@ │ │ │ │ strb r0, [r4, #3250] @ 0xcb2 │ │ │ │ lsr r0, r0, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #32 │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ strb r0, [r4, #3251] @ 0xcb3 │ │ │ │ add r0, r9, #200 @ 0xc8 │ │ │ │ - bl 98bd68 │ │ │ │ + bl 98bdb0 │ │ │ │ ldr r2, [pc, #1124] @ 3f35ec │ │ │ │ mov r3, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #8 │ │ │ │ add r0, r9, #240 @ 0xf0 │ │ │ │ - bl 98bd68 │ │ │ │ + bl 98bdb0 │ │ │ │ ldr r2, [r6, #2080] @ 0x820 │ │ │ │ mov r3, #32 │ │ │ │ mov r1, #20 │ │ │ │ add r0, r9, #180 @ 0xb4 │ │ │ │ - bl 98bd68 │ │ │ │ + bl 98bdb0 │ │ │ │ ldrb r2, [r6, #2212] @ 0x8a4 │ │ │ │ strb r2, [r4, #3326] @ 0xcfe │ │ │ │ mov r5, #0 │ │ │ │ ldrb r2, [r6, #2213] @ 0x8a5 │ │ │ │ mov r3, #1 │ │ │ │ strb r2, [r4, #3327] @ 0xcff │ │ │ │ strb r3, [r4, #3341] @ 0xd0d │ │ │ │ @@ -426762,15 +426762,15 @@ │ │ │ │ strb r3, [r4, #3786] @ 0xeca │ │ │ │ ldr r3, [fp, #1540] @ 0x604 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f3cc4 │ │ │ │ add r2, r3, #164 @ 0xa4 │ │ │ │ add r0, r9, #944 @ 0x3b0 │ │ │ │ mov r1, #256 @ 0x100 │ │ │ │ - bl 98bdec │ │ │ │ + bl 98be34 │ │ │ │ add r3, r4, #3248 @ 0xcb0 │ │ │ │ mvn r2, #59 @ 0x3b │ │ │ │ strb r2, [r3, #2048] @ 0x800 │ │ │ │ mov r2, #9 │ │ │ │ strb r2, [r3, #2049] @ 0x801 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mov r9, #0 │ │ │ │ @@ -426848,179 +426848,179 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #376] @ 3f3600 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 3f274c │ │ │ │ ldr r3, [pc, #352] @ 3f3604 │ │ │ │ ldr ip, [pc, #352] @ 3f3608 │ │ │ │ ldr r1, [pc, #352] @ 3f360c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #344] @ 3f3610 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 3f274c │ │ │ │ ldr r3, [pc, #320] @ 3f3614 │ │ │ │ ldr ip, [pc, #320] @ 3f3618 │ │ │ │ ldr r1, [pc, #320] @ 3f361c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #312] @ 3f3620 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 3f274c │ │ │ │ ldrdeq r8, [fp], r4 │ │ │ │ - ldrsbeq r7, [r8], #-228 @ 0xffffff1c @ │ │ │ │ + rsbseq r7, r8, r4, lsr #30 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbeq r6, r1, r8, ror #14 │ │ │ │ - rsbeq r1, r0, ip, asr ip │ │ │ │ + strheq r6, [r1], #-120 @ 0xffffff88 @ │ │ │ │ + rsbeq r1, r0, ip, lsr #25 │ │ │ │ addeq r8, fp, ip, lsr #17 │ │ │ │ strdeq r2, [r0], -lr │ │ │ │ - subseq r8, lr, ip, ror lr │ │ │ │ - strdeq r1, [r3], #-8 @ │ │ │ │ + subseq r8, lr, ip, asr #29 │ │ │ │ + rsbeq r1, r3, r8, asr #2 │ │ │ │ andeq r2, r0, r1, lsl #6 │ │ │ │ strdeq pc, [r0], -lr │ │ │ │ - rsbseq r7, r8, ip, lsr #26 │ │ │ │ - ldrdeq r7, [r1], #-244 @ 0xffffff0c @ │ │ │ │ - rsbeq r6, r1, r0, asr #11 │ │ │ │ + rsbseq r7, r8, ip, ror sp │ │ │ │ + rsbeq r8, r1, r4, lsr #32 │ │ │ │ + rsbeq r6, r1, r0, lsl r6 │ │ │ │ andeq r2, r0, pc, lsl #1 │ │ │ │ - rsbseq r7, r8, r0, lsl #26 │ │ │ │ - rsbeq r7, r1, r4, lsr #29 │ │ │ │ - @ instruction: 0x00616590 │ │ │ │ + rsbseq r7, r8, r0, asr sp │ │ │ │ + strdeq r7, [r1], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq r6, r1, r0, ror #11 │ │ │ │ andeq r2, r0, r5, rrx │ │ │ │ addeq r8, fp, r8, asr #13 │ │ │ │ - rsbeq r7, r1, r8, lsl #28 │ │ │ │ - @ instruction: 0x00617e98 │ │ │ │ - rsbseq r7, r8, ip, ror #24 │ │ │ │ - strdeq r6, [r1], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq r7, r1, r8, asr lr │ │ │ │ + rsbeq r7, r1, r8, ror #29 │ │ │ │ + ldrheq r7, [r8], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq r6, r1, ip, asr #10 │ │ │ │ andeq r2, r0, r3, ror r0 │ │ │ │ - rsbseq r7, r8, r0, asr #24 │ │ │ │ - rsbeq r7, r1, r0, asr #29 │ │ │ │ - ldrdeq r6, [r1], #-68 @ 0xffffffbc @ │ │ │ │ + @ instruction: 0x00787c90 │ │ │ │ + rsbeq r7, r1, r0, lsl pc │ │ │ │ + rsbeq r6, r1, r4, lsr #10 │ │ │ │ andeq r2, r0, r4, lsl #1 │ │ │ │ - rsbeq r7, r1, ip, lsl #28 │ │ │ │ + rsbeq r7, r1, ip, asr lr │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - rsbseq r7, r8, r8, lsl #24 │ │ │ │ - @ instruction: 0x00616498 │ │ │ │ + rsbseq r7, r8, r8, asr ip │ │ │ │ + rsbeq r6, r1, r8, ror #9 │ │ │ │ andeq r2, r0, ip, rrx │ │ │ │ - strheq r8, [r1], #-4 @ │ │ │ │ - rsbseq r7, r8, r4, asr #20 │ │ │ │ - subseq r1, pc, ip, ror #29 │ │ │ │ - subseq r8, pc, r8, lsl sp @ │ │ │ │ - rsbeq r6, r1, r8, ror #16 │ │ │ │ - @ instruction: 0x00601790 │ │ │ │ + rsbeq r8, r1, r4, lsl #2 │ │ │ │ + @ instruction: 0x00787a94 │ │ │ │ + subseq r1, pc, ip, lsr pc @ │ │ │ │ + subseq r8, pc, r8, ror #26 │ │ │ │ + strheq r6, [r1], #-136 @ 0xffffff78 @ │ │ │ │ + rsbeq r1, r0, r0, ror #15 │ │ │ │ @ instruction: 0x000002b5 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ andeq r0, r0, r7, asr r1 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ andeq r3, r0, ip, asr r8 │ │ │ │ @ instruction: 0xffff8086 │ │ │ │ - @ instruction: 0x00787690 │ │ │ │ - rsbeq r5, r1, r8, lsr #30 │ │ │ │ - rsbeq r1, r0, r0, lsr #8 │ │ │ │ + rsbseq r7, r8, r0, ror #13 │ │ │ │ + rsbeq r5, r1, r8, ror pc │ │ │ │ + rsbeq r1, r0, r0, ror r4 │ │ │ │ strdeq r2, [r0], -sl │ │ │ │ - rsbeq r7, r1, r0, lsr #23 │ │ │ │ + strdeq r7, [r1], #-176 @ 0xffffff50 @ │ │ │ │ addeq r8, r7, r8, ror #5 │ │ │ │ - rsbeq r1, r0, r8, lsr #6 │ │ │ │ + rsbeq r1, r0, r8, ror r3 │ │ │ │ addeq r9, ip, r4, lsl #1 │ │ │ │ @ instruction: 0x01000898 │ │ │ │ - ldrheq r7, [r8], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbeq r6, r1, ip, lsl r2 │ │ │ │ - rsbeq r1, r0, r0, asr #2 │ │ │ │ - rsbseq r7, r8, r8, asr r3 │ │ │ │ - rsbeq r7, r1, r4, asr #17 │ │ │ │ - strheq r7, [r1], #-132 @ 0xffffff7c @ │ │ │ │ + rsbseq r7, r8, r8, lsl #8 │ │ │ │ + rsbeq r6, r1, ip, ror #4 │ │ │ │ + @ instruction: 0x00601190 │ │ │ │ + rsbseq r7, r8, r8, lsr #7 │ │ │ │ + rsbeq r7, r1, r4, lsl r9 │ │ │ │ + rsbeq r7, r1, r4, lsl #18 │ │ │ │ andeq r0, r0, sl, lsr #2 │ │ │ │ - ldrheq r6, [r8], #-240 @ 0xffffff10 @ │ │ │ │ - rsbeq r7, r1, ip, lsl #4 │ │ │ │ - rsbeq r5, r1, r4, asr #16 │ │ │ │ + rsbseq r7, r8, r0 │ │ │ │ + rsbeq r7, r1, ip, asr r2 │ │ │ │ + @ instruction: 0x00615894 │ │ │ │ andeq r2, r0, lr, ror r0 │ │ │ │ - rsbseq r6, r8, r0, lsl #31 │ │ │ │ - rsbeq r7, r1, r8, asr r2 │ │ │ │ - rsbeq r5, r1, r4, lsl r8 │ │ │ │ + ldrsbeq r6, [r8], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq r7, r1, r8, lsr #5 │ │ │ │ + rsbeq r5, r1, r4, ror #16 │ │ │ │ muleq r0, r7, r0 │ │ │ │ - rsbseq r6, r8, r0, asr pc │ │ │ │ - rsbeq r7, r1, r4, lsr #5 │ │ │ │ - rsbeq r5, r1, r4, ror #15 │ │ │ │ + rsbseq r6, r8, r0, lsr #31 │ │ │ │ + strdeq r7, [r1], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq r5, r1, r4, lsr r8 │ │ │ │ andeq r2, r0, r2, lsr #1 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ andeq r1, r0, r6, lsr fp │ │ │ │ andeq r5, r0, r5, asr #16 │ │ │ │ - rsbeq r0, r0, r4, asr #16 │ │ │ │ - rsbeq r7, r1, r4, lsl r0 │ │ │ │ - rsbeq r7, r1, ip │ │ │ │ - rsbseq r6, r8, r8, lsl sl │ │ │ │ - rsbeq r5, r1, r0, lsr #5 │ │ │ │ + @ instruction: 0x00600894 │ │ │ │ + rsbeq r7, r1, r4, rrx │ │ │ │ + rsbeq r7, r1, ip, asr r0 │ │ │ │ + rsbseq r6, r8, r8, ror #20 │ │ │ │ + strdeq r5, [r1], #-32 @ 0xffffffe0 @ │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ umulleq r7, r7, r0, r5 @ │ │ │ │ - rsbeq r6, r1, r8, lsl #28 │ │ │ │ - rsbseq r6, r8, r8, lsl #15 │ │ │ │ - rsbeq r6, r1, ip, asr #19 │ │ │ │ - rsbeq r5, r1, ip, lsl r0 │ │ │ │ + rsbeq r6, r1, r8, asr lr │ │ │ │ + ldrsbeq r6, [r8], #-120 @ 0xffffff88 @ │ │ │ │ + rsbeq r6, r1, ip, lsl sl │ │ │ │ + rsbeq r5, r1, ip, rrx │ │ │ │ andeq r2, r0, r9, ror r0 │ │ │ │ - rsbeq r6, r1, r0, ror sp │ │ │ │ - rsbseq r6, r8, ip, lsr #14 │ │ │ │ - ldrheq r7, [pc], #-128 @ │ │ │ │ - rsbeq r4, r1, r0, asr #31 │ │ │ │ + rsbeq r6, r1, r0, asr #27 │ │ │ │ + rsbseq r6, r8, ip, ror r7 │ │ │ │ + subseq r7, pc, r0, lsl #18 │ │ │ │ + rsbeq r5, r1, r0, lsl r0 │ │ │ │ andeq r2, r0, r9, lsl #1 │ │ │ │ addeq r7, r7, ip, asr #7 │ │ │ │ - rsbeq r0, r0, ip, lsl #8 │ │ │ │ + rsbeq r0, r0, ip, asr r4 │ │ │ │ + rsbseq r6, r8, r0, ror #12 │ │ │ │ + rsbeq r6, r1, r0, asr r9 │ │ │ │ + strdeq r4, [r1], #-228 @ 0xffffff1c @ │ │ │ │ + muleq r0, ip, r0 │ │ │ │ rsbseq r6, r8, r0, lsl r6 │ │ │ │ - rsbeq r6, r1, r0, lsl #18 │ │ │ │ + rsbeq r6, r1, ip, asr #19 │ │ │ │ rsbeq r4, r1, r4, lsr #29 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - rsbseq r6, r8, r0, asr #11 │ │ │ │ - rsbeq r6, r1, ip, ror r9 │ │ │ │ - rsbeq r4, r1, r4, asr lr │ │ │ │ strheq r2, [r0], -r2 @ │ │ │ │ - @ instruction: 0x00786590 │ │ │ │ - rsbeq r6, r1, r0, ror r9 │ │ │ │ - rsbeq r4, r1, r4, lsr #28 │ │ │ │ + rsbseq r6, r8, r0, ror #11 │ │ │ │ + rsbeq r6, r1, r0, asr #19 │ │ │ │ + rsbeq r4, r1, r4, ror lr │ │ │ │ strheq r2, [r0], -r7 │ │ │ │ - rsbseq r6, r8, r0, ror #10 │ │ │ │ - strdeq r6, [r1], #-136 @ 0xffffff78 @ │ │ │ │ - strdeq r4, [r1], #-212 @ 0xffffff2c @ │ │ │ │ + ldrheq r6, [r8], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq r6, r1, r8, asr #18 │ │ │ │ + rsbeq r4, r1, r4, asr #28 │ │ │ │ andeq r2, r0, sp, lsr #1 │ │ │ │ - rsbseq r6, r8, r0, lsr r5 │ │ │ │ - @ instruction: 0x0061689c │ │ │ │ - rsbeq r4, r1, r4, asr #27 │ │ │ │ + rsbseq r6, r8, r0, lsl #11 │ │ │ │ + rsbeq r6, r1, ip, ror #17 │ │ │ │ + rsbeq r4, r1, r4, lsl lr │ │ │ │ andeq r2, r0, r8, lsr #1 │ │ │ │ - rsbeq r6, r1, r4, lsr r9 │ │ │ │ - ldrsheq r6, [r8], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbeq r4, r1, ip, lsl #27 │ │ │ │ + rsbeq r6, r1, r4, lsl #19 │ │ │ │ + rsbseq r6, r8, ip, asr #10 │ │ │ │ + ldrdeq r4, [r1], #-220 @ 0xffffff24 @ │ │ │ │ strheq r2, [r0], -sp │ │ │ │ - ldrsbeq r6, [r8], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbeq r6, r1, ip, asr #18 │ │ │ │ - rsbeq r4, r1, r4, ror #26 │ │ │ │ + rsbseq r6, r8, r0, lsr #10 │ │ │ │ + @ instruction: 0x0061699c │ │ │ │ + strheq r4, [r1], #-212 @ 0xffffff2c @ │ │ │ │ andeq r2, r0, r3, asr #1 │ │ │ │ - rsbseq r6, r8, r0, lsr #9 │ │ │ │ - rsbeq r6, r1, ip, lsr #19 │ │ │ │ - rsbeq r4, r1, r4, lsr sp │ │ │ │ + ldrsheq r6, [r8], #-64 @ 0xffffffc0 @ │ │ │ │ + strdeq r6, [r1], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq r4, r1, r4, lsl #27 │ │ │ │ andeq r2, r0, pc, asr #1 │ │ │ │ - rsbseq r6, r8, ip, ror #8 │ │ │ │ - rsbeq r6, r1, r0, lsr r9 │ │ │ │ - strdeq r4, [r1], #-204 @ 0xffffff34 @ │ │ │ │ + ldrheq r6, [r8], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq r6, r1, r0, lsl #19 │ │ │ │ + rsbeq r4, r1, ip, asr #26 │ │ │ │ andeq r2, r0, r9, asr #1 │ │ │ │ - rsbeq r6, r1, ip, lsl #19 │ │ │ │ - rsbseq r6, r8, r4, lsr r4 │ │ │ │ - rsbeq r4, r1, r4, asr #25 │ │ │ │ + ldrdeq r6, [r1], #-156 @ 0xffffff64 @ │ │ │ │ + rsbseq r6, r8, r4, lsl #9 │ │ │ │ + rsbeq r4, r1, r4, lsl sp │ │ │ │ ldrdeq r2, [r0], -pc @ │ │ │ │ - rsbseq r6, r8, r4, lsl #8 │ │ │ │ - @ instruction: 0x00614c9c │ │ │ │ - rsbeq r6, r1, r4, asr #19 │ │ │ │ + rsbseq r6, r8, r4, asr r4 │ │ │ │ + rsbeq r4, r1, ip, ror #25 │ │ │ │ + rsbeq r6, r1, r4, lsl sl │ │ │ │ strdeq r2, [r0], -r1 │ │ │ │ add r3, r6, #2080 @ 0x820 │ │ │ │ ldrh r3, [r3, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f401c │ │ │ │ ldr r1, [r8, #1464] @ 0x5b8 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -427114,15 +427114,15 @@ │ │ │ │ mov r2, #2 │ │ │ │ add r0, r0, #100 @ 0x64 │ │ │ │ strh r5, [sp, #70] @ 0x46 │ │ │ │ bl 2542fc │ │ │ │ b 3f2d3c │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ ldr r0, [sp, #84] @ 0x54 │ │ │ │ - bl 99c014 │ │ │ │ + bl 99c05c │ │ │ │ b 3f274c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrh r0, [r3, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq 3f2f38 │ │ │ │ ldr lr, [sp, #44] @ 0x2c │ │ │ │ ldrb r3, [r6, #2110] @ 0x83e │ │ │ │ @@ -427186,36 +427186,36 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #4 │ │ │ │ bl 425080 │ │ │ │ b 3f2f38 │ │ │ │ ldr r9, [pc, #-932] @ 3f3634 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r0, r9 │ │ │ │ - bl 750c2c │ │ │ │ + bl 750c74 │ │ │ │ ldr r1, [pc, #-944] @ 3f3638 │ │ │ │ ldr r2, [r6, #2080] @ 0x820 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 74f290 │ │ │ │ + bl 74f2d8 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 750f98 │ │ │ │ + bl 750fe0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3f274c │ │ │ │ ldr r3, [pc, #-984] @ 3f363c │ │ │ │ ldr r2, [pc, #-984] @ 3f3640 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #688 @ 0x2b0 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r9 │ │ │ │ ldr r3, [pc, #-1000] @ 3f3644 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ str r0, [fp, #1540] @ 0x604 │ │ │ │ b 3f29b4 │ │ │ │ mov r1, #256 @ 0x100 │ │ │ │ mov r0, r8 │ │ │ │ bl 42b49c │ │ │ │ b 3f2d60 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ @@ -427243,15 +427243,15 @@ │ │ │ │ strb r3, [lr, #3846] @ 0xf06 │ │ │ │ ldr r3, [r6, #2128] @ 0x850 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f3ac8 │ │ │ │ cmp r9, #1 │ │ │ │ movge r1, r9 │ │ │ │ movlt r1, #1 │ │ │ │ - bl 9d8900 │ │ │ │ + bl 9d8948 │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ strb r3, [r2, #3844] @ 0xf04 │ │ │ │ lsr r3, r3, #8 │ │ │ │ strb r3, [r2, #3845] @ 0xf05 │ │ │ │ b 3f2be0 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ @@ -427279,15 +427279,15 @@ │ │ │ │ strb r2, [r3, #46] @ 0x2e │ │ │ │ ldr r3, [r6, #2124] @ 0x84c │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f3b58 │ │ │ │ cmp r9, r2 │ │ │ │ movge r1, r9 │ │ │ │ movlt r1, r2 │ │ │ │ - bl 9d8900 │ │ │ │ + bl 9d8948 │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ strb r3, [r2, #3812] @ 0xee4 │ │ │ │ lsr r3, r3, #8 │ │ │ │ strb r3, [r2, #3813] @ 0xee5 │ │ │ │ b 3f2bc0 │ │ │ │ ldrb r2, [r0, #529] @ 0x211 │ │ │ │ @@ -427334,15 +427334,15 @@ │ │ │ │ ldr r3, [pc, #-1484] @ 3f364c │ │ │ │ str r5, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r7, #9472 @ 0x2500 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r7 │ │ │ │ - bl 7067cc │ │ │ │ + bl 706814 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #12 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r8 │ │ │ │ bl 41d400 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ @@ -427356,53 +427356,53 @@ │ │ │ │ mov r0, r7 │ │ │ │ bl 3eb730 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [fp, #1452] @ 0x5ac │ │ │ │ b 3f2fc0 │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [r5] │ │ │ │ - bl 99b73c │ │ │ │ + bl 99b784 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ b 3f2f2c │ │ │ │ ldr r3, [pc, #-1612] @ 3f3650 │ │ │ │ ldr ip, [pc, #-1612] @ 3f3654 │ │ │ │ ldr r1, [pc, #-1612] @ 3f3658 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-1620] @ 3f365c │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 3f274c │ │ │ │ ldr r3, [r6, #2080] @ 0x820 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [pc, #-1652] @ 3f3660 │ │ │ │ add r0, r9, #944 @ 0x3b0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #256 @ 0x100 │ │ │ │ mov r1, r3 │ │ │ │ bl 2552b0 <__snprintf_chk@plt> │ │ │ │ b 3f3340 │ │ │ │ - bl 75b9c4 │ │ │ │ + bl 75ba0c │ │ │ │ ldr r3, [pc, #-1684] @ 3f3664 │ │ │ │ ldr ip, [pc, #-1684] @ 3f3668 │ │ │ │ ldr r1, [pc, #-1684] @ 3f366c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-1692] @ 3f3670 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 3f274c │ │ │ │ cmp r1, #0 │ │ │ │ strb ip, [r4, #3776] @ 0xec0 │ │ │ │ strb ip, [r4, #3777] @ 0xec1 │ │ │ │ bne 3f2c40 │ │ │ │ b 3f3818 │ │ │ │ add r0, r7, #2096 @ 0x830 │ │ │ │ @@ -427441,15 +427441,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ add r2, r2, #156 @ 0x9c │ │ │ │ mov r3, r7 │ │ │ │ - bl 7067cc │ │ │ │ + bl 706814 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r8 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, #0 │ │ │ │ bl 41d400 │ │ │ │ add r3, r6, #2080 @ 0x820 │ │ │ │ ldrh r1, [r3, #12] │ │ │ │ @@ -427464,15 +427464,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-1952] @ 3f3688 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 3f274c │ │ │ │ subs r2, r2, #1 │ │ │ │ sbc ip, ip, #0 │ │ │ │ cmp ip, #0 │ │ │ │ clzeq r2, r2 │ │ │ │ addeq r2, r2, #32 │ │ │ │ clzne r2, ip │ │ │ │ @@ -427484,113 +427484,113 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-2016] @ 3f3698 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 3f274c │ │ │ │ ldr r3, [pc, #-2040] @ 3f369c │ │ │ │ ldr ip, [pc, #-2040] @ 3f36a0 │ │ │ │ ldr r1, [pc, #-2040] @ 3f36a4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-2048] @ 3f36a8 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 3f274c │ │ │ │ ldr r3, [pc, #-2072] @ 3f36ac │ │ │ │ ldr ip, [pc, #-2072] @ 3f36b0 │ │ │ │ ldr r1, [pc, #-2072] @ 3f36b4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-2080] @ 3f36b8 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 3f274c │ │ │ │ ldr r3, [pc, #-2104] @ 3f36bc │ │ │ │ ldr ip, [pc, #-2104] @ 3f36c0 │ │ │ │ ldr r1, [pc, #-2104] @ 3f36c4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-2112] @ 3f36c8 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 3f274c │ │ │ │ ldr r1, [pc, #-2136] @ 3f36cc │ │ │ │ ldr r3, [pc, #-2136] @ 3f36d0 │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #-2144] @ 3f36d4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-2148] @ 3f36d8 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 3f274c │ │ │ │ ldr r3, [pc, #-2168] @ 3f36dc │ │ │ │ ldr ip, [pc, #-2168] @ 3f36e0 │ │ │ │ ldr r1, [pc, #-2168] @ 3f36e4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-2176] @ 3f36e8 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 3f274c │ │ │ │ ldr r3, [pc, #-2200] @ 3f36ec │ │ │ │ ldr ip, [pc, #-2200] @ 3f36f0 │ │ │ │ ldr r1, [pc, #-2200] @ 3f36f4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-2208] @ 3f36f8 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 3f274c │ │ │ │ ldr r3, [pc, #-2232] @ 3f36fc │ │ │ │ ldr ip, [pc, #-2232] @ 3f3700 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #-2236] @ 3f3704 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-2244] @ 3f3708 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 3f274c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #-2272] @ 3f370c │ │ │ │ ldr r3, [pc, #-2272] @ 3f3710 │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #-2280] @ 3f3714 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-2284] @ 3f3718 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99baa8 │ │ │ │ + bl 99baf0 │ │ │ │ b 3f274c │ │ │ │ ldrh r3, [r3, #10] │ │ │ │ udf #0 │ │ │ │ ldr r3, [pc, #-2312] @ 3f371c │ │ │ │ ldr r1, [pc, #-2312] @ 3f3720 │ │ │ │ ldr r0, [pc, #-2312] @ 3f3724 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -427672,23 +427672,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r5, r7} │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 3f4270 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f40cc │ │ │ │ ldr r3, [pc, #208] @ 3f4274 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f409c │ │ │ │ ldr r3, [pc, #176] @ 3f4268 │ │ │ │ @@ -427704,50 +427704,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3f4278 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f409c │ │ │ │ ldr r0, [pc, #92] @ 3f427c │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f409c │ │ │ │ ldr r0, [pc, #76] @ 3f4280 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f40cc │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addeq r6, fp, r4, asr #27 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r6, fp, r4, lsr #27 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ addeq r6, fp, r8, asr #26 │ │ │ │ andeq r2, r0, ip, lsl #6 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r6, r1, r0, lsl r9 │ │ │ │ + rsbeq r6, r1, r0, ror #18 │ │ │ │ ldrdeq r4, [r0], -r4 @ │ │ │ │ - rsbeq r6, r1, r0, asr r8 │ │ │ │ - rsbeq r6, r1, r4, ror #16 │ │ │ │ - rsbeq r6, r1, r8, lsr #17 │ │ │ │ + rsbeq r6, r1, r0, lsr #17 │ │ │ │ + strheq r6, [r1], #-132 @ 0xffffff7c @ │ │ │ │ + strdeq r6, [r1], #-136 @ 0xffffff78 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #1572] @ 3f48c0 │ │ │ │ ldr r1, [pc, #1572] @ 3f48c4 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -427783,28 +427783,28 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ add r3, r9, #436 @ 0x1b4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r3, [r0, #1464] @ 0x5b8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f442c │ │ │ │ mov r0, r4 │ │ │ │ bl 425754 │ │ │ │ ldr r2, [pc, #1420] @ 3f48dc │ │ │ │ ldr r1, [pc, #1420] @ 3f48e0 │ │ │ │ add r9, r9, #552 @ 0x228 │ │ │ │ ldr r3, [pc, #1416] @ 3f48e4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r9, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r3, [r4, #1464] @ 0x5b8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f48b8 │ │ │ │ add r0, r0, #28672 @ 0x7000 │ │ │ │ ldr r9, [r0, #3772] @ 0xebc │ │ │ │ mov r0, r4 │ │ │ │ bl 4256e8 │ │ │ │ @@ -427835,24 +427835,24 @@ │ │ │ │ beq 3f4898 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1232] @ 3f48f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f4484 │ │ │ │ ldr r3, [pc, #1220] @ 3f48f8 │ │ │ │ cmp r7, #0 │ │ │ │ cmpeq r5, r3 │ │ │ │ beq 3f4648 │ │ │ │ ldr r3, [pc, #1208] @ 3f48fc │ │ │ │ add r4, r4, #2080 @ 0x820 │ │ │ │ @@ -427927,23 +427927,23 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #888] @ 3f4908 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ orrs r9, r9, #0 │ │ │ │ bne 3f4850 │ │ │ │ cmp r6, #3 │ │ │ │ bhi 3f42f4 │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [fp] │ │ │ │ @@ -427963,22 +427963,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #756] @ 3f4910 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [fp] │ │ │ │ b 3f46d4 │ │ │ │ orrs r9, r9, #0 │ │ │ │ bne 3f47b4 │ │ │ │ cmp r6, #3 │ │ │ │ bhi 3f42f4 │ │ │ │ ldr r3, [pc, #684] @ 3f48ec │ │ │ │ @@ -427996,56 +427996,56 @@ │ │ │ │ add r3, r4, #8192 @ 0x2000 │ │ │ │ ldr r0, [r3, #1464] @ 0x5b8 │ │ │ │ ldrd r2, [r0, #24] │ │ │ │ add r0, r0, #80 @ 0x50 │ │ │ │ strd r2, [sp] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 70d224 │ │ │ │ + bl 70d26c │ │ │ │ b 3f443c │ │ │ │ ldr r3, [pc, #600] @ 3f48ec │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3f42f4 │ │ │ │ ldr r1, [pc, #620] @ 3f4914 │ │ │ │ ldr r0, [pc, #620] @ 3f4918 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #3808 @ 0xee0 │ │ │ │ add r1, r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f42f4 │ │ │ │ ldr r3, [pc, #540] @ 3f48ec │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3f42f4 │ │ │ │ ldr r1, [pc, #568] @ 3f491c │ │ │ │ ldr r0, [pc, #568] @ 3f4920 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #3808 @ 0xee0 │ │ │ │ add r1, r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f42f4 │ │ │ │ bl 3eca3c │ │ │ │ ldr r1, [pc, #532] @ 3f4924 │ │ │ │ ldr r0, [pc, #532] @ 3f4928 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #3808 @ 0xee0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r1, r1, #4 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f4484 │ │ │ │ ldr r2, [pc, #500] @ 3f492c │ │ │ │ ldr r2, [r8, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, r1 │ │ │ │ beq 3f447c │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ @@ -428057,28 +428057,28 @@ │ │ │ │ beq 3f4834 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #412] @ 3f4930 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [r4] │ │ │ │ b 3f447c │ │ │ │ ldr r0, [pc, #396] @ 3f4934 │ │ │ │ str r6, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f4594 │ │ │ │ ldr r3, [pc, #304] @ 3f48ec │ │ │ │ ldr fp, [r8, r3] │ │ │ │ ldr r3, [pc, #372] @ 3f4938 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -428094,95 +428094,95 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #276] @ 3f493c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [fp] │ │ │ │ b 3f4698 │ │ │ │ ldr r0, [pc, #260] @ 3f4940 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [r4] │ │ │ │ b 3f447c │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f47bc │ │ │ │ ldr r3, [fp] │ │ │ │ b 3f4698 │ │ │ │ ldr r0, [pc, #216] @ 3f4944 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r7 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f485c │ │ │ │ ldr r0, [pc, #196] @ 3f4948 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [fp] │ │ │ │ b 3f46d4 │ │ │ │ ldr r0, [pc, #172] @ 3f494c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r7 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f4484 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ udf #0 │ │ │ │ addeq r6, fp, r0, lsl #23 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r6, fp, r0, ror #22 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ - rsbseq r6, r8, r8, lsl r1 │ │ │ │ - ldrsheq r7, [pc], #-48 @ │ │ │ │ - subseq r0, pc, r4, asr #11 │ │ │ │ - rsbeq r4, r1, r4, asr #30 │ │ │ │ - subseq pc, pc, ip, ror #28 │ │ │ │ + rsbseq r6, r8, r8, ror #2 │ │ │ │ + subseq r7, pc, r0, asr #8 │ │ │ │ + subseq r0, pc, r4, lsl r6 @ │ │ │ │ + @ instruction: 0x00614f94 │ │ │ │ + ldrheq pc, [pc], #-236 @ │ │ │ │ @ instruction: 0x000002b5 │ │ │ │ andeq r1, r0, r0, lsl #23 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r6, r1, ip, ror #20 │ │ │ │ + strheq r6, [r1], #-172 @ 0xffffff54 @ │ │ │ │ andeq r0, r0, r8, lsl #28 │ │ │ │ - rsbseq r5, r8, r7, lsl #24 │ │ │ │ + rsbseq r5, r8, r7, asr ip │ │ │ │ addeq r6, fp, r8, lsl #19 │ │ │ │ andeq r1, r0, r0, lsl #2 │ │ │ │ - rsbeq r6, r1, r0, lsl #11 │ │ │ │ + ldrdeq r6, [r1], #-80 @ 0xffffffb0 @ │ │ │ │ andeq r4, r0, r0, asr fp │ │ │ │ - rsbeq r6, r1, r4, asr r6 │ │ │ │ - rsbseq r5, r8, r4, lsl #27 │ │ │ │ - rsbeq r6, r1, r4, ror #10 │ │ │ │ - rsbseq r5, r8, r8, asr #26 │ │ │ │ - rsbeq r6, r1, r0, lsr #12 │ │ │ │ - rsbseq r5, r8, ip, lsl sp │ │ │ │ - rsbeq r6, r1, r0, lsl r7 │ │ │ │ + rsbeq r6, r1, r4, lsr #13 │ │ │ │ + ldrsbeq r5, [r8], #-212 @ 0xffffff2c @ │ │ │ │ + strheq r6, [r1], #-84 @ 0xffffffac @ │ │ │ │ + @ instruction: 0x00785d98 │ │ │ │ + rsbeq r6, r1, r0, ror r6 │ │ │ │ + rsbseq r5, r8, ip, ror #26 │ │ │ │ + rsbeq r6, r1, r0, ror #14 │ │ │ │ @ instruction: 0x000029b4 │ │ │ │ - ldrdeq r6, [r1], #-84 @ 0xffffffac @ │ │ │ │ - @ instruction: 0x0061639c │ │ │ │ + rsbeq r6, r1, r4, lsr #12 │ │ │ │ + rsbeq r6, r1, ip, ror #7 │ │ │ │ @ instruction: 0x000051b8 │ │ │ │ - rsbeq r6, r1, r8, asr #6 │ │ │ │ - rsbeq r6, r1, ip, lsl #11 │ │ │ │ - rsbeq r6, r1, ip, asr r3 │ │ │ │ - rsbeq r6, r1, r0, asr #8 │ │ │ │ - rsbeq r6, r1, r4, lsr r6 │ │ │ │ + @ instruction: 0x00616398 │ │ │ │ + ldrdeq r6, [r1], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq r6, r1, ip, lsr #7 │ │ │ │ + @ instruction: 0x00616490 │ │ │ │ + rsbeq r6, r1, r4, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #720] @ 3f4c3c │ │ │ │ mov r5, r3 │ │ │ │ @@ -428222,15 +428222,15 @@ │ │ │ │ ldr r3, [r6, #304] @ 0x130 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f4a60 │ │ │ │ add r3, r0, #12544 @ 0x3100 │ │ │ │ ldrd r2, [r3, #32] │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9d9fdc │ │ │ │ + bl 9da024 │ │ │ │ str r0, [r5] │ │ │ │ ldr r3, [r6, #280] @ 0x118 │ │ │ │ cmp r3, r0 │ │ │ │ movhi r0, #0 │ │ │ │ bls 3f4c14 │ │ │ │ ldr r2, [pc, #540] @ 3f4c48 │ │ │ │ ldr r3, [pc, #528] @ 3f4c40 │ │ │ │ @@ -428289,22 +428289,22 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 3f4c64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f4a8c │ │ │ │ ldr r3, [pc, #292] @ 3f4c68 │ │ │ │ ldr r3, [lr, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f4aa8 │ │ │ │ ldr r3, [pc, #260] @ 3f4c5c │ │ │ │ @@ -428320,44 +428320,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ mov r5, #0 │ │ │ │ str r4, [sp] │ │ │ │ mov r4, #0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str sl, [sp, #16] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r8, [sp, #4] │ │ │ │ strd r4, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #164] @ 3f4c6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f4aa8 │ │ │ │ ldr r0, [pc, #152] @ 3f4c70 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f4a8c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [sp] │ │ │ │ ldr r0, [pc, #124] @ 3f4c74 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp, #8] │ │ │ │ str r9, [sp, #12] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f4aa8 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #92] @ 3f4c78 │ │ │ │ ldr r1, [pc, #92] @ 3f4c7c │ │ │ │ ldr r0, [pc, #92] @ 3f4c80 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #3824 @ 0xef0 │ │ │ │ @@ -428372,22 +428372,22 @@ │ │ │ │ strdeq r6, [fp], r0 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r4, r0, r1 │ │ │ │ andeq r4, r0, r0, lsl #1 │ │ │ │ strdeq r4, [r0], -r0 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r6, r1, r0, ror #7 │ │ │ │ + rsbeq r6, r1, r0, lsr r4 │ │ │ │ muleq r0, r4, lr │ │ │ │ - rsbeq r5, r1, r0, lsr r8 │ │ │ │ - rsbeq r6, r1, r4, ror r3 │ │ │ │ - rsbeq r5, r1, r0, asr r8 │ │ │ │ - rsbseq r5, r8, ip, lsl #16 │ │ │ │ - rsbeq r4, r1, r0, lsr #1 │ │ │ │ - rsbeq r6, r1, ip, asr #6 │ │ │ │ + rsbeq r5, r1, r0, lsl #17 │ │ │ │ + rsbeq r6, r1, r4, asr #7 │ │ │ │ + rsbeq r5, r1, r0, lsr #17 │ │ │ │ + rsbseq r5, r8, ip, asr r8 │ │ │ │ + strdeq r4, [r1], #-0 @ │ │ │ │ + @ instruction: 0x0061639c │ │ │ │ andeq r0, r0, pc, lsr #30 │ │ │ │ │ │ │ │ 003f4c88 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -428400,34 +428400,34 @@ │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, sl │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 817984 │ │ │ │ + bl 8179cc │ │ │ │ ldr r7, [pc, #1392] @ 3f5248 │ │ │ │ add r8, r4, #104 @ 0x68 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, sl │ │ │ │ ldrh sl, [r4, #32] │ │ │ │ - bl 8138e0 │ │ │ │ + bl 813928 │ │ │ │ ldr r3, [pc, #1368] @ 3f524c │ │ │ │ ldr fp, [r7, r3] │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f5014 │ │ │ │ cmp r5, #0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ beq 3f4dfc │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 80c474 │ │ │ │ + bl 80c4bc │ │ │ │ ldrb r3, [r4, #36] @ 0x24 │ │ │ │ cmp r3, #2 │ │ │ │ beq 3f4fbc │ │ │ │ bls 3f4fc4 │ │ │ │ cmp r3, #8 │ │ │ │ moveq r3, #640 @ 0x280 │ │ │ │ beq 3f4d44 │ │ │ │ @@ -428450,18 +428450,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #3856 @ 0xf10 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, sp, #28 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ ldr r2, [pc, #1220] @ 3f525c │ │ │ │ - bl 99bb4c │ │ │ │ + bl 99bb94 │ │ │ │ add r8, r9, #12288 @ 0x3000 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 99b6d0 │ │ │ │ + bl 99b718 │ │ │ │ ldrb r3, [r8, #385] @ 0x181 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f4e10 │ │ │ │ ldr r1, [pc, #1192] @ 3f5260 │ │ │ │ ldr r3, [pc, #1160] @ 3f5244 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ @@ -428477,15 +428477,15 @@ │ │ │ │ ldr r3, [r3, #3048] @ 0xbe8 │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [r3, r2, lsl #2] │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 3eabdc │ │ │ │ add r8, r9, #12288 @ 0x3000 │ │ │ │ - bl 80c46c │ │ │ │ + bl 80c4b4 │ │ │ │ ldrb r3, [r8, #385] @ 0x181 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f4db0 │ │ │ │ ldrb r2, [r4, #36] @ 0x24 │ │ │ │ cmp r2, #125 @ 0x7d │ │ │ │ cmpne r2, #1 │ │ │ │ moveq r3, #1 │ │ │ │ @@ -428516,15 +428516,15 @@ │ │ │ │ add r5, r5, #1 │ │ │ │ orr sl, sl, r3, lsl #24 │ │ │ │ bne 3f4fa4 │ │ │ │ add r3, r9, #12544 @ 0x3100 │ │ │ │ ldrd r2, [r3, #32] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ mov r1, sl │ │ │ │ - bl 9d9fdc │ │ │ │ + bl 9da024 │ │ │ │ ldr r3, [r8, #280] @ 0x118 │ │ │ │ cmp r0, r3 │ │ │ │ bcs 3f5218 │ │ │ │ ldr r6, [r8, #244] @ 0xf4 │ │ │ │ add r0, r0, r0, lsl #2 │ │ │ │ adds r6, r6, r0, lsl #4 │ │ │ │ beq 3f5218 │ │ │ │ @@ -428550,15 +428550,15 @@ │ │ │ │ ldrh r8, [r8, #226] @ 0xe2 │ │ │ │ str r2, [sp, #20] │ │ │ │ sub r0, r8, #1 │ │ │ │ add r0, r0, r5 │ │ │ │ mov r1, r8 │ │ │ │ sub r0, r0, ip │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 9d8900 │ │ │ │ + bl 9d8948 │ │ │ │ ldr r1, [fp] │ │ │ │ ldr sl, [r6, #16] │ │ │ │ cmp r1, #0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ lsl r5, r0, #16 │ │ │ │ lsr r5, r5, #16 │ │ │ │ @@ -428634,24 +428634,24 @@ │ │ │ │ str r0, [sp, #16] │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #476] @ 3f5274 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f4d00 │ │ │ │ ldr r3, [pc, #464] @ 3f5278 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f4d68 │ │ │ │ ldr r3, [pc, #432] @ 3f526c │ │ │ │ @@ -428668,34 +428668,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {r6, r8, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #356] @ 3f527c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f4d68 │ │ │ │ ldr r0, [pc, #344] @ 3f5280 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f4d00 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #324] @ 3f5284 │ │ │ │ mov r3, sl │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f4d68 │ │ │ │ ldr r1, [pc, #304] @ 3f5288 │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 3f4f50 │ │ │ │ ldr r1, [pc, #256] @ 3f526c │ │ │ │ @@ -428712,35 +428712,35 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str sl, [sp] │ │ │ │ str r8, [sp, #4] │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #188] @ 3f528c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [r6, #64] @ 0x40 │ │ │ │ ldr r2, [r6, #68] @ 0x44 │ │ │ │ ldr sl, [r6, #16] │ │ │ │ ldr r8, [r6, #20] │ │ │ │ b 3f4f50 │ │ │ │ ldr r0, [pc, #160] @ 3f5290 │ │ │ │ mov r2, sl │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [r6, #64] @ 0x40 │ │ │ │ ldr r2, [r6, #68] @ 0x44 │ │ │ │ ldr sl, [r6, #16] │ │ │ │ ldr r8, [r6, #20] │ │ │ │ b 3f4f50 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #116] @ 3f5294 │ │ │ │ @@ -428753,34 +428753,34 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ addeq r6, fp, r4, ror r1 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r6, fp, r4, asr #2 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ - ldrheq r5, [r8], #-100 @ 0xffffff9c @ │ │ │ │ - rsbeq r6, r1, r8, lsl #5 │ │ │ │ - rsbeq r3, r1, ip, asr #30 │ │ │ │ + rsbseq r5, r8, r4, lsl #14 │ │ │ │ + ldrdeq r6, [r1], #-40 @ 0xffffffd8 @ │ │ │ │ + @ instruction: 0x00613f9c │ │ │ │ andeq r0, r0, fp, ror r8 │ │ │ │ addeq r6, fp, r4, rrx │ │ │ │ andeq r0, r0, r1, lsl #5 │ │ │ │ andeq r2, r0, r0, lsl #31 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r5, r1, r4, lsl #30 │ │ │ │ + rsbeq r5, r1, r4, asr pc │ │ │ │ andeq r2, r0, ip, lsl #6 │ │ │ │ - rsbeq r5, r1, ip, lsl #19 │ │ │ │ - rsbeq r5, r1, r8, lsr #29 │ │ │ │ - @ instruction: 0x00615998 │ │ │ │ + ldrdeq r5, [r1], #-156 @ 0xffffff64 @ │ │ │ │ + strdeq r5, [r1], #-232 @ 0xffffff18 @ │ │ │ │ + rsbeq r5, r1, r8, ror #19 │ │ │ │ andeq r3, r0, ip, lsl #11 │ │ │ │ - rsbeq r5, r1, ip, lsr lr │ │ │ │ - rsbeq r5, r1, ip, asr lr │ │ │ │ - rsbseq r5, r8, r8, lsl #4 │ │ │ │ - @ instruction: 0x00613a9c │ │ │ │ - rsbeq r6, sp, r8, lsr #29 │ │ │ │ + rsbeq r5, r1, ip, lsl #29 │ │ │ │ + rsbeq r5, r1, ip, lsr #29 │ │ │ │ + rsbseq r5, r8, r8, asr r2 │ │ │ │ + rsbeq r3, r1, ip, ror #21 │ │ │ │ + strdeq r6, [sp], #-232 @ 0xffffff18 @ │ │ │ │ andeq r0, r0, pc, lsr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r2, [pc, #984] @ 3f5694 │ │ │ │ ldr r4, [r0] │ │ │ │ @@ -428791,15 +428791,15 @@ │ │ │ │ sub sp, sp, #100 @ 0x64 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r9, #96] @ 0x60 │ │ │ │ mov r6, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ mov r3, #0 │ │ │ │ - bl 817984 │ │ │ │ + bl 8179cc │ │ │ │ ldrb r3, [r4, #49] @ 0x31 │ │ │ │ ldrb r2, [r4, #48] @ 0x30 │ │ │ │ ldrb r1, [r4, #93] @ 0x5d │ │ │ │ orr r2, r2, r3, lsl #8 │ │ │ │ ldrb r3, [r4, #92] @ 0x5c │ │ │ │ ldrb ip, [r4, #77] @ 0x4d │ │ │ │ orr r3, r3, r1, lsl #8 │ │ │ │ @@ -428849,24 +428849,24 @@ │ │ │ │ ldr r2, [sl] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3f559c │ │ │ │ cmp r6, #0 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r7 │ │ │ │ bne 3f549c │ │ │ │ - bl 80c46c │ │ │ │ + bl 80c4b4 │ │ │ │ ldrb r3, [r9, #229] @ 0xe5 │ │ │ │ tst r3, #7 │ │ │ │ bne 3f546c │ │ │ │ add r0, r5, #4 │ │ │ │ - bl 9bfa58 │ │ │ │ + bl 9bfaa0 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ bl 253810 │ │ │ │ add r0, r5, #28 │ │ │ │ - bl 9bfa58 │ │ │ │ + bl 9bfaa0 │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ bl 253810 │ │ │ │ mov r0, r5 │ │ │ │ bl 253810 │ │ │ │ ldr r2, [r4] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r2] │ │ │ │ @@ -428900,15 +428900,15 @@ │ │ │ │ ldr r2, [r5, #44] @ 0x2c │ │ │ │ ldr r1, [r5, #48] @ 0x30 │ │ │ │ bl 40cb24 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3f5548 │ │ │ │ strh r0, [r4, #12] │ │ │ │ b 3f53e0 │ │ │ │ - bl 80c474 │ │ │ │ + bl 80c4bc │ │ │ │ ldr r3, [pc, #512] @ 3f56a8 │ │ │ │ rsb r0, r6, #0 │ │ │ │ strh r3, [r4, #12] │ │ │ │ ldrh r7, [r4, #32] │ │ │ │ bl 253bac │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -428933,23 +428933,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ stmib sp, {r6, r8} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #376] @ 3f56b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f53e0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -428990,15 +428990,15 @@ │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -429006,48 +429006,48 @@ │ │ │ │ str r2, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #124] @ 3f56c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f53c0 │ │ │ │ ldr r0, [pc, #112] @ 3f56c4 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f53c0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #72] @ 3f56c8 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f53e0 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addeq r5, fp, ip, asr fp │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r5, fp, r4, lsl #22 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq r5, fp, ip, ror #19 │ │ │ │ andeq r0, r0, r1, lsl #5 │ │ │ │ andeq r2, r0, ip, lsl #6 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r5, r1, r4, ror #10 │ │ │ │ + strheq r5, [r1], #-84 @ 0xffffffac @ │ │ │ │ andeq r3, r0, r4, lsl r6 │ │ │ │ - rsbeq r5, r1, r8, asr #20 │ │ │ │ - rsbeq r5, r1, ip, ror sl │ │ │ │ - rsbeq r5, r1, r8, asr r4 │ │ │ │ + @ instruction: 0x00615a98 │ │ │ │ + rsbeq r5, r1, ip, asr #21 │ │ │ │ + rsbeq r5, r1, r8, lsr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #560] @ 3f5914 │ │ │ │ ldr r3, [pc, #560] @ 3f5918 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -429077,15 +429077,15 @@ │ │ │ │ mov r6, r0 │ │ │ │ orr r7, r7, r2, lsl #8 │ │ │ │ mov r0, sl │ │ │ │ add r2, ip, #12288 @ 0x3000 │ │ │ │ mov r9, r1 │ │ │ │ ldrh r8, [r2, #200] @ 0xc8 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 8138e0 │ │ │ │ + bl 813928 │ │ │ │ ldr r1, [pc, #436] @ 3f5920 │ │ │ │ add fp, pc, fp │ │ │ │ ldr r1, [fp, r1] │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ bne 3f586c │ │ │ │ cmp r9, #0 │ │ │ │ @@ -429095,31 +429095,31 @@ │ │ │ │ add r7, r6, #28 │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #24] │ │ │ │ bl 255cd0 │ │ │ │ mul r8, r5, r8 │ │ │ │ str r0, [r6, #48] @ 0x30 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9bfa94 │ │ │ │ + bl 9bfadc │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r1, [r6, #48] @ 0x30 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9bf3bc │ │ │ │ + bl 9bf404 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r1, [pc, #348] @ 3f5924 │ │ │ │ adds r2, r8, r3 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ adc r3, r3, #0 │ │ │ │ mov r0, sl │ │ │ │ str r6, [sp, #12] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 8151d8 │ │ │ │ + bl 815220 │ │ │ │ ldr r2, [pc, #308] @ 3f5928 │ │ │ │ ldr r3, [pc, #288] @ 3f5918 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #8] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -429168,44 +429168,44 @@ │ │ │ │ str r0, [sp, #28] │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3f593c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f577c │ │ │ │ ldr r0, [pc, #60] @ 3f5940 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f577c │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ addeq r5, fp, r8, lsr r7 │ │ │ │ andeq r4, r0, r0 │ │ │ │ @ instruction: 0x008b56b4 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ @ instruction: 0xfffffad0 │ │ │ │ addeq r5, fp, r8, lsr #12 │ │ │ │ addeq r5, fp, r0, ror #11 │ │ │ │ andeq r1, r0, r4, asr #6 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r5, r1, r0, asr #16 │ │ │ │ - rsbeq r5, r1, r8, ror #16 │ │ │ │ + @ instruction: 0x00615890 │ │ │ │ + strheq r5, [r1], #-136 @ 0xffffff78 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ ldr r6, [sp, #108] @ 0x6c │ │ │ │ mov r4, r2 │ │ │ │ @@ -429288,42 +429288,42 @@ │ │ │ │ ldr r1, [pc, #280] @ 3f5bb0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov sl, #0 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ mov fp, #1 │ │ │ │ str sl, [sp, #44] @ 0x2c │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ strb fp, [sp, #44] @ 0x2c │ │ │ │ add r8, sp, #48 @ 0x30 │ │ │ │ mov r9, r0 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r3, sp, #32 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ str sl, [sp, #24] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r7, [sp, #20] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb fp, [sp, #52] @ 0x34 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ add ip, sp, #56 @ 0x38 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, r5 │ │ │ │ add r0, r9, #424 @ 0x1a8 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -429341,27 +429341,27 @@ │ │ │ │ sub r9, r4, r9 │ │ │ │ ldr r0, [sp, #104] @ 0x68 │ │ │ │ mov r2, r6 │ │ │ │ add r1, r1, r9 │ │ │ │ bl 2542fc │ │ │ │ b 3f5b9c │ │ │ │ add r0, r9, #80 @ 0x50 │ │ │ │ - bl 70ccd8 │ │ │ │ + bl 70cd20 │ │ │ │ ldr r3, [r8] │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r4, r3 │ │ │ │ add r1, r0, r3 │ │ │ │ ldr r0, [sp, #104] @ 0x68 │ │ │ │ bl 2542fc │ │ │ │ mov r0, #0 │ │ │ │ b 3f5b1c │ │ │ │ bl 2565e4 │ │ │ │ - @ instruction: 0x00784998 │ │ │ │ - subseq r5, pc, r0, ror ip @ │ │ │ │ - subseq lr, lr, r8, asr #28 │ │ │ │ + rsbseq r4, r8, r8, ror #19 │ │ │ │ + subseq r5, pc, r0, asr #25 │ │ │ │ + @ instruction: 0x005eee98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ mov fp, r3 │ │ │ │ ldr r3, [r1] │ │ │ │ sub sp, sp, #108 @ 0x6c │ │ │ │ @@ -429531,29 +429531,29 @@ │ │ │ │ ldr r1, [pc, #512] @ 3f6064 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ mov r2, #1 │ │ │ │ add r3, sp, #80 @ 0x50 │ │ │ │ strb r2, [sp, #84] @ 0x54 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r3, sp, #72 @ 0x48 │ │ │ │ stm r3, {r0, r1} │ │ │ │ add r3, sp, #88 @ 0x58 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ asr r2, r4, #31 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr ip, [sp, #32] │ │ │ │ mov r2, #1 │ │ │ │ str r2, [sp, #24] │ │ │ │ str ip, [sp, #8] │ │ │ │ @@ -429563,15 +429563,15 @@ │ │ │ │ add ip, sp, #96 @ 0x60 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ b 3f5c40 │ │ │ │ subs r7, r7, r3 │ │ │ │ sbc sl, sl, #0 │ │ │ │ add r8, r8, #1 │ │ │ │ add r3, r2, r8, lsl #3 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ lsl ip, r8, #3 │ │ │ │ @@ -429633,15 +429633,15 @@ │ │ │ │ sub r2, r5, r2 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add r0, r0, r2 │ │ │ │ mov r2, r4 │ │ │ │ bl 2542fc │ │ │ │ b 3f5c48 │ │ │ │ add r0, r0, #80 @ 0x50 │ │ │ │ - bl 70ccd8 │ │ │ │ + bl 70cd20 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r3, [r3] │ │ │ │ mov r2, r4 │ │ │ │ sub r3, r5, r3 │ │ │ │ add r0, r0, r3 │ │ │ │ bl 2542fc │ │ │ │ @@ -429652,20 +429652,20 @@ │ │ │ │ ldr r0, [pc, #40] @ 3f6070 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 3f6074 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #3904 @ 0xf40 │ │ │ │ bl 253a68 <__assert_fail@plt> │ │ │ │ - rsbseq r4, r8, r8, lsr #16 │ │ │ │ - ldrsheq r5, [pc], #-168 @ │ │ │ │ - subseq lr, lr, ip, ror sl │ │ │ │ - rsbseq r4, r8, r8, ror #7 │ │ │ │ - rsbeq r2, r1, r0, lsl #25 │ │ │ │ - rsbeq r2, r1, ip, lsl #25 │ │ │ │ + rsbseq r4, r8, r8, ror r8 │ │ │ │ + subseq r5, pc, r8, asr #22 │ │ │ │ + subseq lr, lr, ip, asr #21 │ │ │ │ + rsbseq r4, r8, r8, lsr r4 │ │ │ │ + ldrdeq r2, [r1], #-192 @ 0xffffff40 @ │ │ │ │ + ldrdeq r2, [r1], #-204 @ 0xffffff34 @ │ │ │ │ andeq r0, r0, r6, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #1552] @ 3f66a4 │ │ │ │ @@ -429818,15 +429818,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f63b0 │ │ │ │ ldr r1, [fp, #1448] @ 0x5a8 │ │ │ │ sub r0, r6, r0 │ │ │ │ add r1, r1, r0 │ │ │ │ mov r2, r9 │ │ │ │ add r0, r7, #8 │ │ │ │ - bl 9bf3bc │ │ │ │ + bl 9bf404 │ │ │ │ b 3f60c4 │ │ │ │ ldrb r3, [fp, #1468] @ 0x5bc │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f6360 │ │ │ │ ldr r2, [fp, #1464] @ 0x5b8 │ │ │ │ add r1, r4, #9664 @ 0x25c0 │ │ │ │ ldr r3, [r2, #152] @ 0x98 │ │ │ │ @@ -429913,21 +429913,21 @@ │ │ │ │ cmp ip, r3 │ │ │ │ sbcs r5, r5, r1 │ │ │ │ movcs r3, #0 │ │ │ │ andcc r3, r2, #1 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f63b0 │ │ │ │ add r0, r0, #80 @ 0x50 │ │ │ │ - bl 70ccd8 │ │ │ │ + bl 70cd20 │ │ │ │ ldr r3, [r4] │ │ │ │ mov r2, r9 │ │ │ │ sub r3, r6, r3 │ │ │ │ add r1, r0, r3 │ │ │ │ add r0, r7, #8 │ │ │ │ - bl 9bf3bc │ │ │ │ + bl 9bf404 │ │ │ │ b 3f60c4 │ │ │ │ ldr r1, [pc, #556] @ 3f66c4 │ │ │ │ ldr r1, [r8, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 3f6120 │ │ │ │ ldr r1, [pc, #528] @ 3f66bc │ │ │ │ @@ -429945,35 +429945,35 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ mov fp, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r9, [sp, #8] │ │ │ │ str fp, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #436] @ 3f66cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f6120 │ │ │ │ mov r3, #0 │ │ │ │ b 3f61f8 │ │ │ │ ldr r1, [pc, #416] @ 3f66d0 │ │ │ │ ldr r0, [pc, #416] @ 3f66d4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #3920 @ 0xf50 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #4 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f63d8 │ │ │ │ ldr r2, [pc, #392] @ 3f66d8 │ │ │ │ ldr r2, [r8, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3f63d0 │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ @@ -429986,29 +429986,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 3f66dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [r4] │ │ │ │ b 3f63d0 │ │ │ │ ldr r0, [pc, #288] @ 3f66e0 │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f6120 │ │ │ │ ldr r3, [pc, #264] @ 3f66e4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f6228 │ │ │ │ ldr r3, [pc, #204] @ 3f66bc │ │ │ │ @@ -430023,65 +430023,65 @@ │ │ │ │ beq 3f6678 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r9, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #148] @ 3f66e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldrb ip, [fp, #1452] @ 0x5ac │ │ │ │ b 3f6228 │ │ │ │ ldr r0, [pc, #132] @ 3f66ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [r4] │ │ │ │ b 3f63d0 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #112] @ 3f66f0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ str r9, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldrb ip, [fp, #1452] @ 0x5ac │ │ │ │ b 3f6228 │ │ │ │ bl 2565e4 │ │ │ │ addeq r4, fp, r0, lsl #27 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r4, fp, r0, ror #26 │ │ │ │ addeq r4, fp, ip, asr #26 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r4, r0, r2, lsl r0 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ andeq r4, r0, r6 │ │ │ │ strdeq r3, [r0], -r0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r4, r1, r8, lsl #25 │ │ │ │ - ldrsheq r3, [r8], #-236 @ 0xffffff14 @ │ │ │ │ - strheq r4, [r1], #-208 @ 0xffffff30 @ │ │ │ │ + ldrdeq r4, [r1], #-200 @ 0xffffff38 @ │ │ │ │ + rsbseq r3, r8, ip, asr #30 │ │ │ │ + rsbeq r4, r1, r0, lsl #28 │ │ │ │ andeq r3, r0, r8, lsl #26 │ │ │ │ - strheq r4, [r1], #-204 @ 0xffffff34 @ │ │ │ │ - rsbeq r4, r1, r4, lsl ip │ │ │ │ + rsbeq r4, r1, ip, lsl #26 │ │ │ │ + rsbeq r4, r1, r4, ror #24 │ │ │ │ andeq r4, r0, r0, lsl #1 │ │ │ │ - rsbeq r4, r1, ip, lsr #23 │ │ │ │ - rsbeq r4, r1, r8, asr #24 │ │ │ │ - strheq r4, [r1], #-180 @ 0xffffff4c @ │ │ │ │ + strdeq r4, [r1], #-188 @ 0xffffff44 @ │ │ │ │ + @ instruction: 0x00614c98 │ │ │ │ + rsbeq r4, r1, r4, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r5, [sp, #72] @ 0x48 │ │ │ │ @@ -430201,41 +430201,41 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3f6954 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f688c │ │ │ │ ldr r0, [pc, #60] @ 3f6958 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f688c │ │ │ │ strdeq r4, [fp], ip │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r4, fp, ip, ror #13 │ │ │ │ andeq r4, r0, lr │ │ │ │ andeq r4, r0, r1, lsl r0 │ │ │ │ addeq r4, fp, r4, lsr #13 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r4, r0, pc │ │ │ │ andeq r3, r0, ip, ror #30 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r4, r1, r8, lsr #20 │ │ │ │ - rsbeq r4, r1, r8, asr sl │ │ │ │ + rsbeq r4, r1, r8, ror sl │ │ │ │ + rsbeq r4, r1, r8, lsr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ sub sp, sp, #100 @ 0x64 │ │ │ │ mov r8, r2 │ │ │ │ mov r5, r3 │ │ │ │ @@ -430258,15 +430258,15 @@ │ │ │ │ mov r7, r1 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r4 │ │ │ │ ldr ip, [sp, #140] @ 0x8c │ │ │ │ str ip, [sp, #56] @ 0x38 │ │ │ │ - bl 9d9fdc │ │ │ │ + bl 9da024 │ │ │ │ subs r4, r4, r2 │ │ │ │ rsc sl, r3, #0 │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ cmp r3, r4 │ │ │ │ sbcs r3, r9, sl │ │ │ │ ldr r3, [pc, #2164] @ 3f726c │ │ │ │ @@ -430311,15 +430311,15 @@ │ │ │ │ andcs r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f6b28 │ │ │ │ add r3, r7, #8 │ │ │ │ mov r0, r3 │ │ │ │ mov r1, #0 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ - bl 9bf324 │ │ │ │ + bl 9bf36c │ │ │ │ ldr r3, [r7] │ │ │ │ orr r3, r3, #1 │ │ │ │ str r3, [r7] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ @@ -430378,24 +430378,24 @@ │ │ │ │ ldr r1, [pc, #1756] @ 3f727c │ │ │ │ add r3, r9, #436 @ 0x1b4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #10 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r2, [pc, #1728] @ 3f7280 │ │ │ │ ldr r1, [pc, #1728] @ 3f7284 │ │ │ │ add r9, r9, #392 @ 0x188 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r9, [sp] │ │ │ │ mov sl, r0 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ add r3, sl, #424 @ 0x1a8 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ add r0, r7, #8 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ bl 519ce0 │ │ │ │ mov r3, #3 │ │ │ │ @@ -430405,15 +430405,15 @@ │ │ │ │ bl 253810 │ │ │ │ ldr r3, [r7] │ │ │ │ tst r3, #1 │ │ │ │ beq 3f6ae4 │ │ │ │ tst r3, #2 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ bne 3f6d74 │ │ │ │ - bl 9bfa58 │ │ │ │ + bl 9bfaa0 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ bl 255340 │ │ │ │ b 3f6ae4 │ │ │ │ ldr r3, [fp, #2216] @ 0x8a8 │ │ │ │ cmp r3, r4 │ │ │ │ @@ -430533,15 +430533,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ @@ -430550,15 +430550,15 @@ │ │ │ │ str sl, [sp, #4] │ │ │ │ str r8, [sp, #16] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1072] @ 3f7294 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f6a10 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ bne 3f6fa8 │ │ │ │ ldr r9, [pc, #1044] @ 3f7298 │ │ │ │ b 3f6c00 │ │ │ │ @@ -430604,40 +430604,40 @@ │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r2, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #828] @ 3f72a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f6e7c │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r0, [pc, #808] @ 3f72a4 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r2, [sp] │ │ │ │ mov r3, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ str r9, [sp, #24] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f6a10 │ │ │ │ ldr r1, [pc, #748] @ 3f729c │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 3f6e7c │ │ │ │ @@ -430657,25 +430657,25 @@ │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r2, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #624] @ 3f72a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f6e7c │ │ │ │ ldr r3, [pc, #612] @ 3f72ac │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f6e94 │ │ │ │ @@ -430692,25 +430692,25 @@ │ │ │ │ mov r1, r9 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r9, [sp, #72] @ 0x48 │ │ │ │ str r9, [sp, #76] @ 0x4c │ │ │ │ str r9, [sp, #80] @ 0x50 │ │ │ │ str r9, [sp, #84] @ 0x54 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #492] @ 3f72b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f6e94 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 3f6e94 │ │ │ │ ldr r1, [pc, #456] @ 3f72ac │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ @@ -430732,25 +430732,25 @@ │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r5, [sp, #72] @ 0x48 │ │ │ │ str r5, [sp, #76] @ 0x4c │ │ │ │ str r5, [sp, #80] @ 0x50 │ │ │ │ str r5, [sp, #84] @ 0x54 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r2, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #336] @ 3f72b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f6e94 │ │ │ │ ldr r3, [pc, #324] @ 3f72b8 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f6ebc │ │ │ │ @@ -430767,81 +430767,81 @@ │ │ │ │ mov r1, r9 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r9, [sp, #72] @ 0x48 │ │ │ │ str r9, [sp, #76] @ 0x4c │ │ │ │ str r9, [sp, #80] @ 0x50 │ │ │ │ str r9, [sp, #84] @ 0x54 │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #204] @ 3f72bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f6ebc │ │ │ │ ldr r0, [pc, #192] @ 3f72c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f6e7c │ │ │ │ ldr r0, [pc, #180] @ 3f72c4 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f6e94 │ │ │ │ bl 253a98 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #156] @ 3f72c8 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f6ebc │ │ │ │ ldr r0, [pc, #136] @ 3f72cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f6e7c │ │ │ │ ldr r0, [pc, #124] @ 3f72d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f6e94 │ │ │ │ bl 2565e4 │ │ │ │ umulleq r4, fp, r4, r4 │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r4, fp, ip, ror r4 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ addeq r4, fp, r0, lsr r3 │ │ │ │ - @ instruction: 0x00783898 │ │ │ │ - subseq r4, pc, r0, ror fp @ │ │ │ │ - subseq sp, lr, r8, asr #26 │ │ │ │ - subseq r4, lr, r0, ror #16 │ │ │ │ - ldrdeq ip, [r2], #-172 @ 0xffffff54 @ │ │ │ │ + rsbseq r3, r8, r8, ror #17 │ │ │ │ + subseq r4, pc, r0, asr #23 │ │ │ │ + @ instruction: 0x005edd98 │ │ │ │ + ldrheq r4, [lr], #-128 @ 0xffffff80 │ │ │ │ + rsbeq ip, r2, ip, lsr #22 │ │ │ │ muleq r0, ip, r2 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r4, r1, r8, asr #10 │ │ │ │ + @ instruction: 0x00614598 │ │ │ │ andeq r4, r0, r3, lsl r0 │ │ │ │ andeq r2, r0, r4, ror pc │ │ │ │ - rsbeq r4, r1, r8, asr #10 │ │ │ │ - rsbeq r4, r1, r8, ror r4 │ │ │ │ - rsbeq r4, r1, r4, ror r4 │ │ │ │ + @ instruction: 0x00614598 │ │ │ │ + rsbeq r4, r1, r8, asr #9 │ │ │ │ + rsbeq r4, r1, r4, asr #9 │ │ │ │ andeq r3, r0, r8, ror r9 │ │ │ │ - @ instruction: 0x00614390 │ │ │ │ - strdeq r4, [r1], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq r4, r1, r0, ror #7 │ │ │ │ + rsbeq r4, r1, r0, asr #6 │ │ │ │ andeq r1, r0, r0, asr sl │ │ │ │ - rsbeq r4, r1, r8, ror #6 │ │ │ │ - rsbeq r4, r1, r8, lsl #6 │ │ │ │ - rsbeq r4, r1, r0, ror r2 │ │ │ │ - rsbeq r4, r1, r4, ror r3 │ │ │ │ - rsbeq r4, r1, r4, asr #5 │ │ │ │ - rsbeq r4, r1, r4, lsr r2 │ │ │ │ + strheq r4, [r1], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq r4, r1, r8, asr r3 │ │ │ │ + rsbeq r4, r1, r0, asr #5 │ │ │ │ + rsbeq r4, r1, r4, asr #7 │ │ │ │ + rsbeq r4, r1, r4, lsl r3 │ │ │ │ + rsbeq r4, r1, r4, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3888] @ 0xf30 │ │ │ │ ldr ip, [pc, #4036] @ 3f82b0 │ │ │ │ ldr r1, [pc, #4036] @ 3f82b4 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -430873,28 +430873,28 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r7, #436 @ 0x1b4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r3, [r0, #1464] @ 0x5b8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f757c │ │ │ │ mov r0, r5 │ │ │ │ bl 425754 │ │ │ │ ldr r2, [pc, #3900] @ 3f82cc │ │ │ │ ldr r1, [pc, #3900] @ 3f82d0 │ │ │ │ add r7, r7, #552 @ 0x228 │ │ │ │ ldr r3, [pc, #3896] @ 3f82d4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [sp] │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r3, [r5, #1464] @ 0x5b8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3fab14 │ │ │ │ add r0, r0, #28672 @ 0x7000 │ │ │ │ ldr r7, [r0, #3772] @ 0xebc │ │ │ │ mov r0, r5 │ │ │ │ bl 4256e8 │ │ │ │ @@ -430911,15 +430911,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #10 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ add sl, sp, #144 @ 0x90 │ │ │ │ add r8, r5, #2080 @ 0x820 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, r8 │ │ │ │ add r7, r5, #2096 @ 0x830 │ │ │ │ str r8, [sp, #92] @ 0x5c │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ @@ -431003,29 +431003,29 @@ │ │ │ │ mov r3, r9 │ │ │ │ add r1, r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #208] @ 0xd0 │ │ │ │ str ip, [sp, #212] @ 0xd4 │ │ │ │ add sp, sp, #172 @ 0xac │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a4324 │ │ │ │ + b 9a436c │ │ │ │ cmp r4, #4096 @ 0x1000 │ │ │ │ sbcs r3, r9, #0 │ │ │ │ bcc 3f73e0 │ │ │ │ ldr r3, [pc, #3424] @ 3f82f0 │ │ │ │ ldr r2, [pc, #3424] @ 3f82f4 │ │ │ │ ldr r1, [pc, #3424] @ 3f82f8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ands lr, r4, #3 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [fp] │ │ │ │ bne 3f86dc │ │ │ │ subs r3, r4, #4096 @ 0x1000 │ │ │ │ add sl, r5, #4096 @ 0x1000 │ │ │ │ and r2, r3, #4 │ │ │ │ @@ -431055,15 +431055,15 @@ │ │ │ │ ldr r1, [fp, #24] │ │ │ │ cmp r2, r1 │ │ │ │ bcs 3f8858 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3f898c │ │ │ │ ldr r0, [fp, #16] │ │ │ │ add r0, r0, #1 │ │ │ │ - bl 9d8aec │ │ │ │ + bl 9d8b34 │ │ │ │ ldr r3, [fp, #12] │ │ │ │ cmp r1, r3 │ │ │ │ beq 3f874c │ │ │ │ cmp r4, #0 │ │ │ │ str r6, [fp, #12] │ │ │ │ bne 3f76f4 │ │ │ │ ldrb r3, [sl, #2296] @ 0x8f8 │ │ │ │ @@ -431082,29 +431082,29 @@ │ │ │ │ add r3, sp, #128 @ 0x80 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldrd r2, [fp, #40] @ 0x28 │ │ │ │ add r4, sp, #136 @ 0x88 │ │ │ │ stm r4, {r0, r1} │ │ │ │ strd r2, [sp, #32] │ │ │ │ str r6, [sp, #100] @ 0x64 │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ str r8, [sp, #24] │ │ │ │ strb r8, [sp, #140] @ 0x8c │ │ │ │ ldm r4, {r0, r1} │ │ │ │ add ip, sp, #144 @ 0x90 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r6, #4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r7, #424 @ 0x1a8 │ │ │ │ add r1, sp, #100 @ 0x64 │ │ │ │ mov r7, #0 │ │ │ │ strd r6, [sp, #16] │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr r6, [fp, #12] │ │ │ │ ldr r3, [fp, #16] │ │ │ │ cmp r3, r6 │ │ │ │ bne 3f78b8 │ │ │ │ ldrh r3, [fp, #8] │ │ │ │ ldr r2, [pc, #3060] @ 3f8300 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -431179,43 +431179,43 @@ │ │ │ │ stm r3, {r0, r1} │ │ │ │ add r8, sp, #136 @ 0x88 │ │ │ │ add r3, sp, #128 @ 0x80 │ │ │ │ ldrd r4, [r9, #32] │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ str r6, [sp, #100] @ 0x64 │ │ │ │ - bl 9db128 │ │ │ │ + bl 9db170 │ │ │ │ str sl, [sp, #24] │ │ │ │ strb sl, [sp, #140] @ 0x8c │ │ │ │ ldm r8, {r0, r1} │ │ │ │ add ip, sp, #144 @ 0x90 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, r5 │ │ │ │ add r1, sp, #100 @ 0x64 │ │ │ │ mov r4, #4 │ │ │ │ mov r5, #0 │ │ │ │ add r0, r7, #424 @ 0x1a8 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f90 │ │ │ │ ldr r2, [pc, #2696] @ 3f8308 │ │ │ │ ldr r3, [pc, #2608] @ 3f82b4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #164] @ 0xa4 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3f9090 │ │ │ │ ldr r0, [r9, #48] @ 0x30 │ │ │ │ add sp, sp, #172 @ 0xac │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9afe50 │ │ │ │ + b 9afe98 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f8a20 │ │ │ │ ldr r2, [pc, #2636] @ 3f830c │ │ │ │ ldr r3, [pc, #2544] @ 3f82b4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -431249,27 +431249,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #144 @ 0x90 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ str r1, [sp, #152] @ 0x98 │ │ │ │ str r1, [sp, #156] @ 0x9c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ str r6, [sp, #8] │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2452] @ 3f8314 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f7348 │ │ │ │ ldr r3, [pc, #2440] @ 3f8318 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #72 @ 0x48 │ │ │ │ bhi 3f74fc │ │ │ │ add r2, r2, r2 │ │ │ │ ldrsh r2, [r3, r2] │ │ │ │ @@ -431290,15 +431290,15 @@ │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r1, r1, #3936 @ 0xf60 │ │ │ │ str r3, [sp] │ │ │ │ add r1, r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r9 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f74d0 │ │ │ │ ldr r3, [pc, #2712] @ 3f849c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [r2, r3] │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [r8] │ │ │ │ @@ -431309,15 +431309,15 @@ │ │ │ │ ldr r0, [pc, #2300] @ 3f8328 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #3936 @ 0xf60 │ │ │ │ add r1, r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r9 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f74c4 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ tst r3, #16777216 @ 0x1000000 │ │ │ │ beq 3f78b8 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, sl │ │ │ │ add r0, r7, #56 @ 0x38 │ │ │ │ @@ -431383,30 +431383,30 @@ │ │ │ │ ldr r0, [pc, #2016] @ 3f8334 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #3936 @ 0xf60 │ │ │ │ add r1, r1, #4 │ │ │ │ add sp, sp, #172 @ 0xac │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a4324 │ │ │ │ + b 9a436c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ tst r3, #16777216 @ 0x1000000 │ │ │ │ beq 3f78b8 │ │ │ │ add r0, r7, #36 @ 0x24 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, sl │ │ │ │ str r6, [sp, #144] @ 0x90 │ │ │ │ add r5, r5, #8192 @ 0x2000 │ │ │ │ bl 2542fc │ │ │ │ ands r6, r6, #1 │ │ │ │ ldr r0, [r5, #1464] @ 0x5b8 │ │ │ │ beq 3f8aa8 │ │ │ │ mov r1, #1 │ │ │ │ add r0, r0, #80 @ 0x50 │ │ │ │ - bl 70dadc │ │ │ │ + bl 70db24 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, sl │ │ │ │ str r3, [sp, #144] @ 0x90 │ │ │ │ bl 2542fc │ │ │ │ b 3f78b8 │ │ │ │ @@ -431578,25 +431578,25 @@ │ │ │ │ str r7, [sp, #144] @ 0x90 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, sl │ │ │ │ str r7, [sl, #4] │ │ │ │ str r7, [sl, #8] │ │ │ │ str r7, [sl, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1252] @ 3f8368 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f7da4 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f9184 │ │ │ │ ldr r3, [pc, #1508] @ 3f849c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [r2, r3] │ │ │ │ @@ -431650,25 +431650,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #984] @ 3f837c │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ strd r4, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f78b8 │ │ │ │ add r0, r5, #2160 @ 0x870 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, sl │ │ │ │ add r0, r0, r2 │ │ │ │ str r6, [sp, #144] @ 0x90 │ │ │ │ bl 2542fc │ │ │ │ @@ -431713,24 +431713,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr ip, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r6, [sp] │ │ │ │ str ip, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #724] @ 3f8388 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f78b8 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, sl │ │ │ │ str r6, [sp, #144] @ 0x90 │ │ │ │ bl 2542fc │ │ │ │ b 3f8028 │ │ │ │ mov r2, #2 │ │ │ │ @@ -431769,23 +431769,23 @@ │ │ │ │ str r4, [sp, #144] @ 0x90 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ str r4, [sl, #4] │ │ │ │ str r4, [sl, #8] │ │ │ │ str r4, [sl, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r6, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #512] @ 3f8390 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f78b8 │ │ │ │ ldr r3, [pc, #500] @ 3f8394 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ cmp r2, #0 │ │ │ │ cmpeq r6, r3 │ │ │ │ bne 3f78b8 │ │ │ │ ldr r3, [fp] │ │ │ │ @@ -431810,21 +431810,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #368] @ 3f839c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f78b8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ tst r3, #33554432 @ 0x2000000 │ │ │ │ beq 3f78b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [pc, #340] @ 3f83a0 │ │ │ │ sub r3, r3, #1 │ │ │ │ @@ -431853,135 +431853,135 @@ │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [r5, #-8] │ │ │ │ b 3f78b8 │ │ │ │ addeq r3, fp, r0, lsr fp │ │ │ │ andeq r4, r0, r0 │ │ │ │ addeq r3, fp, r0, lsl fp │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ - ldrsbeq r3, [r8], #-8 @ │ │ │ │ - ldrheq r4, [pc], #-48 @ │ │ │ │ - subseq sp, lr, r4, lsl #11 │ │ │ │ - rsbeq r1, r1, r4, lsl #30 │ │ │ │ - subseq ip, pc, ip, lsr #28 │ │ │ │ + rsbseq r3, r8, r8, lsr #2 │ │ │ │ + subseq r4, pc, r0, lsl #8 │ │ │ │ + ldrsbeq sp, [lr], #-84 @ 0xffffffac │ │ │ │ + rsbeq r1, r1, r4, asr pc │ │ │ │ + subseq ip, pc, ip, ror lr @ │ │ │ │ @ instruction: 0x000002b5 │ │ │ │ - rsbseq r3, r8, r0, asr #32 │ │ │ │ - subseq r4, pc, ip, lsl r3 @ │ │ │ │ - ldrsheq sp, [lr], #-68 @ 0xffffffbc │ │ │ │ + @ instruction: 0x00783090 │ │ │ │ + subseq r4, pc, ip, ror #6 │ │ │ │ + subseq sp, lr, r4, asr #10 │ │ │ │ strdeq r3, [fp], r4 │ │ │ │ - rsbseq r2, r8, r0, ror #29 │ │ │ │ - rsbeq r6, r1, r0, asr #1 │ │ │ │ - @ instruction: 0x00782e98 │ │ │ │ - subseq r4, pc, r0, ror r1 @ │ │ │ │ - subseq sp, lr, r8, asr #6 │ │ │ │ + rsbseq r2, r8, r0, lsr pc │ │ │ │ + rsbeq r6, r1, r0, lsl r1 │ │ │ │ + rsbseq r2, r8, r8, ror #29 │ │ │ │ + subseq r4, pc, r0, asr #3 │ │ │ │ + @ instruction: 0x005ed398 │ │ │ │ @ instruction: 0xffffeffc │ │ │ │ addeq r3, fp, ip, lsl #14 │ │ │ │ - ldrsbeq r2, [r8], #-140 @ 0xffffff74 @ │ │ │ │ + rsbseq r2, r8, ip, lsr #18 │ │ │ │ umulleq r3, fp, ip, r5 │ │ │ │ addeq r3, fp, ip, asr r5 │ │ │ │ andeq r4, r0, r0, ror #3 │ │ │ │ - rsbeq r3, r1, ip, ror #24 │ │ │ │ - ldrsheq r2, [r8], #-106 @ 0xffffff96 @ │ │ │ │ - rsbseq r2, r8, r8, asr sl │ │ │ │ - rsbeq r3, r1, ip, lsr lr │ │ │ │ - rsbseq r2, r8, r4, lsl #20 │ │ │ │ - ldrdeq r3, [r1], #-204 @ 0xffffff34 @ │ │ │ │ + strheq r3, [r1], #-204 @ 0xffffff34 @ │ │ │ │ + rsbseq r2, r8, sl, asr #14 │ │ │ │ + rsbseq r2, r8, r8, lsr #21 │ │ │ │ + rsbeq r3, r1, ip, lsl #29 │ │ │ │ + rsbseq r2, r8, r4, asr sl │ │ │ │ + rsbeq r3, r1, ip, lsr #26 │ │ │ │ strdeq r3, [fp], r0 │ │ │ │ - ldrsbeq r2, [r8], #-140 @ 0xffffff74 @ │ │ │ │ - ldrdeq r5, [r1], #-148 @ 0xffffff6c @ │ │ │ │ + rsbseq r2, r8, ip, lsr #18 │ │ │ │ + rsbeq r5, r1, r4, lsr #20 │ │ │ │ addeq r3, fp, ip, lsr #4 │ │ │ │ - rsbseq r2, r8, r8, lsl r8 │ │ │ │ - rsbeq r5, r1, r4, lsl #16 │ │ │ │ + rsbseq r2, r8, r8, ror #16 │ │ │ │ + rsbeq r5, r1, r4, asr r8 │ │ │ │ ldrdeq r3, [fp], r0 │ │ │ │ - ldrheq r2, [r8], #-124 @ 0xffffff84 @ │ │ │ │ - rsbeq r5, r1, r0, lsr #11 │ │ │ │ + rsbseq r2, r8, ip, lsl #16 │ │ │ │ + strdeq r5, [r1], #-80 @ 0xffffffb0 @ │ │ │ │ addeq r3, fp, r4, ror r1 │ │ │ │ - rsbseq r2, r8, r0, ror #14 │ │ │ │ - rsbeq r5, r1, r8, asr #12 │ │ │ │ + ldrheq r2, [r8], #-112 @ 0xffffff90 @ │ │ │ │ + @ instruction: 0x00615698 │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ addeq r3, fp, r0, ror r0 │ │ │ │ andeq r1, r0, r8, asr #32 │ │ │ │ - rsbeq r3, r1, r0, asr #22 │ │ │ │ + @ instruction: 0x00613b90 │ │ │ │ addeq r2, fp, ip, asr #30 │ │ │ │ - rsbseq r2, r8, r8, lsr r5 │ │ │ │ - rsbeq r5, r1, r8, lsl #2 │ │ │ │ + rsbseq r2, r8, r8, lsl #11 │ │ │ │ + rsbeq r5, r1, r8, asr r1 │ │ │ │ @ instruction: 0x00004bb4 │ │ │ │ - strheq r4, [r1], #-232 @ 0xffffff18 @ │ │ │ │ - rsbseq r2, r8, r4, lsr #2 │ │ │ │ + rsbeq r4, r1, r8, lsl #30 │ │ │ │ + rsbseq r2, r8, r4, ror r1 │ │ │ │ andeq r3, r0, ip, asr #22 │ │ │ │ - rsbeq r4, r1, ip, lsl #23 │ │ │ │ + ldrdeq r4, [r1], #-188 @ 0xffffff44 @ │ │ │ │ andeq r4, r0, r4, asr #23 │ │ │ │ - rsbeq r4, r1, r0, lsr #20 │ │ │ │ + rsbeq r4, r1, r0, ror sl │ │ │ │ cdpmi 13, 5, cr4, cr6, cr5, {3} │ │ │ │ andeq r3, r0, ip, asr r2 │ │ │ │ - @ instruction: 0x0061489c │ │ │ │ - ldrsbeq r1, [r8], #-228 @ 0xffffff1c @ │ │ │ │ - rsbseq r1, r8, r4, lsr ip │ │ │ │ + rsbeq r4, r1, ip, ror #17 │ │ │ │ + rsbseq r1, r8, r4, lsr #30 │ │ │ │ + rsbseq r1, r8, r4, lsl #25 │ │ │ │ andeq r2, r0, r0, lsr #5 │ │ │ │ - ldrdeq r4, [r1], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq r4, r1, ip, lsr #14 │ │ │ │ addeq r2, fp, ip, asr #15 │ │ │ │ - ldrheq r1, [r8], #-216 @ 0xffffff28 @ │ │ │ │ - strdeq r4, [r1], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbseq r1, r8, r8, lsl #28 │ │ │ │ + rsbeq r4, r1, r0, asr #8 │ │ │ │ addeq r2, fp, r0, ror r7 │ │ │ │ - rsbseq r1, r8, ip, asr sp │ │ │ │ - rsbeq r4, r1, r0, asr #20 │ │ │ │ + rsbseq r1, r8, ip, lsr #27 │ │ │ │ + @ instruction: 0x00614a90 │ │ │ │ addeq r2, fp, r8, lsl r7 │ │ │ │ - rsbseq r1, r8, r4, lsl #26 │ │ │ │ - rsbeq r5, r1, r8 │ │ │ │ + rsbseq r1, r8, r4, asr sp │ │ │ │ + rsbeq r5, r1, r8, asr r0 │ │ │ │ addeq r2, fp, r8, lsr #13 │ │ │ │ - rsbeq r2, r1, r4, asr lr │ │ │ │ + rsbeq r2, r1, r4, lsr #29 │ │ │ │ strdeq r2, [fp], ip │ │ │ │ - rsbseq r1, r8, ip, lsr #23 │ │ │ │ - rsbeq r5, r1, r4, asr r1 │ │ │ │ + ldrsheq r1, [r8], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq r5, r1, r4, lsr #3 │ │ │ │ addeq r2, fp, r0, asr r5 │ │ │ │ - rsbseq r1, r8, ip, lsr fp │ │ │ │ - rsbeq r4, r1, r8, asr #32 │ │ │ │ + rsbseq r1, r8, ip, lsl #23 │ │ │ │ + @ instruction: 0x00614098 │ │ │ │ andeq r1, r0, r4, lsl #30 │ │ │ │ - rsbeq r5, r1, ip, lsr #8 │ │ │ │ + rsbeq r5, r1, ip, ror r4 │ │ │ │ andeq r3, r0, r0 │ │ │ │ - rsbeq r5, r1, ip, asr r0 │ │ │ │ + rsbeq r5, r1, ip, lsr #1 │ │ │ │ andeq r1, r0, r0, lsl #23 │ │ │ │ - strdeq r2, [r1], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq r2, r1, r0, asr #8 │ │ │ │ andeq r2, r0, r0, ror #11 │ │ │ │ - rsbeq r2, r1, r4, lsr ip │ │ │ │ + rsbeq r2, r1, r4, lsl #25 │ │ │ │ @ instruction: 0x000035b4 │ │ │ │ - strheq r2, [r1], #-164 @ 0xffffff5c @ │ │ │ │ - rsbseq r1, r8, ip, asr #14 │ │ │ │ - strheq r0, [r1], #-80 @ 0xffffffb0 @ │ │ │ │ - ldrsbeq fp, [pc], #-68 @ │ │ │ │ + rsbeq r2, r1, r4, lsl #22 │ │ │ │ + @ instruction: 0x0078179c │ │ │ │ + rsbeq r0, r1, r0, lsl #12 │ │ │ │ + subseq fp, pc, r4, lsr #10 │ │ │ │ @ instruction: 0x000002b5 │ │ │ │ - rsbseq r1, r8, r4, lsl #14 │ │ │ │ - ldrsbeq r2, [pc], #-156 @ │ │ │ │ - ldrheq fp, [lr], #-176 @ 0xffffff50 │ │ │ │ + rsbseq r1, r8, r4, asr r7 │ │ │ │ + subseq r2, pc, ip, lsr #20 │ │ │ │ + subseq fp, lr, r0, lsl #24 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ svceq 0x00ff0000 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x008b1db0 │ │ │ │ andeq r4, r0, r0 │ │ │ │ - rsbseq r1, r8, r0, ror r3 │ │ │ │ - strdeq r4, [r1], #-160 @ 0xffffff60 @ │ │ │ │ + rsbseq r1, r8, r0, asr #7 │ │ │ │ + rsbeq r4, r1, r0, asr #22 │ │ │ │ muleq r0, r0, sl │ │ │ │ - rsbeq r2, r1, r0, asr sl │ │ │ │ + rsbeq r2, r1, r0, lsr #21 │ │ │ │ andeq r4, r0, r4, asr #12 │ │ │ │ strdeq r4, [r0], -r4 @ │ │ │ │ andeq r4, r0, ip, lsr #6 │ │ │ │ - ldrdeq r2, [r1], #-132 @ 0xffffff7c @ │ │ │ │ - rsbseq r1, r8, r4, ror #3 │ │ │ │ - rsbeq r2, r1, r0, lsl #14 │ │ │ │ + rsbeq r2, r1, r4, lsr #18 │ │ │ │ + rsbseq r1, r8, r4, lsr r2 │ │ │ │ + rsbeq r2, r1, r0, asr r7 │ │ │ │ andeq r3, r0, ip, lsl #6 │ │ │ │ andeq r3, r0, r0, lsr lr │ │ │ │ @ instruction: 0x00003cb0 │ │ │ │ - @ instruction: 0x00613a90 │ │ │ │ + rsbeq r3, r1, r0, ror #21 │ │ │ │ andeq r2, r0, r8, lsr #14 │ │ │ │ andeq r1, r0, ip, asr r3 │ │ │ │ - rsbseq r1, r8, r8, lsl #1 │ │ │ │ - rsbeq r2, r1, ip, asr #13 │ │ │ │ + ldrsbeq r1, [r8], #-8 @ │ │ │ │ + rsbeq r2, r1, ip, lsl r7 │ │ │ │ @ instruction: 0x00003fbc │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ - rsbeq r4, r1, r8, lsr r1 │ │ │ │ + rsbeq r4, r1, r8, lsl #3 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ mov r2, #4 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #144] @ 0x90 │ │ │ │ bl 2542fc │ │ │ │ b 3f8288 │ │ │ │ @@ -432059,15 +432059,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-604] @ 3f83ac │ │ │ │ add r0, pc, r0 │ │ │ │ b 3f7fa4 │ │ │ │ and r1, r6, #16 │ │ │ │ orrs r3, r1, #0 │ │ │ │ bne 3f88a0 │ │ │ │ @@ -432143,17 +432143,17 @@ │ │ │ │ add r1, r1, #3968 @ 0xf80 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r9 │ │ │ │ add r1, r1, #8 │ │ │ │ add sp, sp, #172 @ 0xac │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a4324 │ │ │ │ + b 9a436c │ │ │ │ ldr r0, [fp, #56] @ 0x38 │ │ │ │ - bl 9afe50 │ │ │ │ + bl 9afe98 │ │ │ │ b 3f7658 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f7d4c │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f9b54 │ │ │ │ ldr r2, [pc, #-928] @ 3f83d4 │ │ │ │ @@ -432182,15 +432182,15 @@ │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [pc, #-1020] @ 3f83d8 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f7348 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3f9848 │ │ │ │ ldr r3, [pc, #-864] @ 3f849c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [r2, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ @@ -432227,15 +432227,15 @@ │ │ │ │ ldr r0, [pc, #-1184] @ 3f83e4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #3968 @ 0xf80 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ add r1, r1, #8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f880c │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f98dc │ │ │ │ ldr r3, [pc, #-1048] @ 3f849c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [r2, r3] │ │ │ │ @@ -432277,24 +432277,24 @@ │ │ │ │ add r0, sp, #144 @ 0x90 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ str r1, [sp, #152] @ 0x98 │ │ │ │ str r1, [sp, #156] @ 0x9c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1420] @ 3f83f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f77e0 │ │ │ │ ldr r3, [pc, #-1432] @ 3f83fc │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f7640 │ │ │ │ @@ -432313,24 +432313,24 @@ │ │ │ │ add r0, sp, #144 @ 0x90 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ str r1, [sp, #152] @ 0x98 │ │ │ │ str r1, [sp, #156] @ 0x9c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1556] @ 3f8400 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r1, [fp, #24] │ │ │ │ b 3f7640 │ │ │ │ ldr r3, [pc, #-1572] @ 3f8404 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -432347,29 +432347,29 @@ │ │ │ │ beq 3f9744 │ │ │ │ add r0, sp, #144 @ 0x90 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r4, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1688] @ 3f8408 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f78b8 │ │ │ │ add r0, r0, #80 @ 0x50 │ │ │ │ mov r1, r6 │ │ │ │ - bl 70dadc │ │ │ │ + bl 70db24 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ strb r6, [r5, #1468] @ 0x5bc │ │ │ │ orr r3, r3, #256 @ 0x100 │ │ │ │ b 3f7bac │ │ │ │ ldr r2, [pc, #-1728] @ 3f840c │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ @@ -432386,24 +432386,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1832] @ 3f8410 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [r8] │ │ │ │ b 3f79c4 │ │ │ │ ldr r2, [pc, #-1848] @ 3f8414 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -432419,37 +432419,37 @@ │ │ │ │ str r3, [sp, #144] @ 0x90 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sl, #4] │ │ │ │ str r3, [sl, #8] │ │ │ │ str r3, [sl, #12] │ │ │ │ mov r0, sl │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1948] @ 3f8418 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [r8] │ │ │ │ b 3f7a18 │ │ │ │ ldr r2, [fp] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3f9bd0 │ │ │ │ add r7, r5, #8192 @ 0x2000 │ │ │ │ ldr r3, [r7, #1464] @ 0x5b8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f8bf4 │ │ │ │ add r0, r3, #80 @ 0x50 │ │ │ │ ldrd r2, [r3, #24] │ │ │ │ strd r2, [sp] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 70d224 │ │ │ │ + bl 70d26c │ │ │ │ add r4, r5, #22272 @ 0x5700 │ │ │ │ add r7, r5, #23296 @ 0x5b00 │ │ │ │ add r4, r4, #224 @ 0xe0 │ │ │ │ add r7, r7, #224 @ 0xe0 │ │ │ │ ldr r0, [r4, #4]! │ │ │ │ cmp r0, #0 │ │ │ │ beq 3f8c14 │ │ │ │ @@ -432507,15 +432507,15 @@ │ │ │ │ ldr r1, [pc, #-2240] @ 3f8424 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #552 @ 0x228 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #-2256] @ 3f8428 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r4, [r5, #1464] @ 0x5b8 │ │ │ │ cmp r4, #0 │ │ │ │ beq 3f8d1c │ │ │ │ add r0, r0, #28672 @ 0x7000 │ │ │ │ ldr r4, [r0, #3772] @ 0xebc │ │ │ │ mov r0, r5 │ │ │ │ bl 4256e8 │ │ │ │ @@ -432526,15 +432526,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757d0c │ │ │ │ + bl 757d54 │ │ │ │ ldr r3, [r0, #1464] @ 0x5b8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f8d60 │ │ │ │ ldrb r1, [r4, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq 3fa88c │ │ │ │ add r2, r5, #20480 @ 0x5000 │ │ │ │ @@ -432615,18 +432615,18 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 3fa6bc │ │ │ │ add r4, r5, #6336 @ 0x18c0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [r4], #16 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b5824 │ │ │ │ + bl 9b586c │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [pc, #-2680] @ 3f8440 │ │ │ │ - bl 9d9f08 │ │ │ │ + bl 9d9f50 │ │ │ │ add r7, r5, #8192 @ 0x2000 │ │ │ │ str fp, [sp, #32] │ │ │ │ ldr r3, [pc, #-2692] @ 3f8444 │ │ │ │ ldr fp, [sp, #72] @ 0x48 │ │ │ │ strd r0, [r4, #-8] │ │ │ │ mov r4, #1 │ │ │ │ b 3f8eec │ │ │ │ @@ -432753,15 +432753,15 @@ │ │ │ │ ldr r1, [pc, #-3180] @ 3f8450 │ │ │ │ ldr r0, [pc, #-3180] @ 3f8454 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #3968 @ 0xf80 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, r1, #8 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f9058 │ │ │ │ ldr r3, [pc, #-3208] @ 3f8458 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f7d1c │ │ │ │ @@ -432779,23 +432779,23 @@ │ │ │ │ str r4, [sp, #144] @ 0x90 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ str r4, [sl, #4] │ │ │ │ str r4, [sl, #8] │ │ │ │ str r4, [sl, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3324] @ 3f845c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f7d1c │ │ │ │ ldr r3, [pc, #-3336] @ 3f8460 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #-3296] @ 3f849c │ │ │ │ @@ -432831,15 +432831,15 @@ │ │ │ │ str r7, [sp, #144] @ 0x90 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, sl │ │ │ │ str r7, [sl, #4] │ │ │ │ str r7, [sl, #8] │ │ │ │ str r7, [sl, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3500] @ 3f846c │ │ │ │ add r0, pc, r0 │ │ │ │ b 3f7e84 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3fa03c │ │ │ │ @@ -432851,15 +432851,15 @@ │ │ │ │ beq 3f7de8 │ │ │ │ ldr r1, [pc, #-3544] @ 3f8470 │ │ │ │ ldr r0, [pc, #-3544] @ 3f8474 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #3936 @ 0xf60 │ │ │ │ add r1, r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f7de8 │ │ │ │ ldr r3, [pc, #-3568] @ 3f8478 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #-3552] @ 3f849c │ │ │ │ @@ -432894,24 +432894,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3748] @ 3f8484 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f84ec │ │ │ │ ldr r3, [pc, #-3760] @ 3f8488 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #-3760] @ 3f849c │ │ │ │ @@ -432938,15 +432938,15 @@ │ │ │ │ beq 3f7d78 │ │ │ │ ldr r1, [pc, #-3860] @ 3f8490 │ │ │ │ ldr r0, [pc, #-3860] @ 3f8494 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #3936 @ 0xf60 │ │ │ │ add r1, r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f7d78 │ │ │ │ ldr r3, [pc, #-3884] @ 3f8498 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #-3900] @ 3f849c │ │ │ │ @@ -432966,25 +432966,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ str r6, [sp, #8] │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-4012] @ 3f84a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f7514 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [r2, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ beq 3f7b18 │ │ │ │ ldr r3, [pc, #-4044] @ 3f84a4 │ │ │ │ @@ -432995,21 +432995,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #4020] @ 3fa464 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f7b18 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [r2, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ beq 3f7c94 │ │ │ │ ldr r3, [pc, #3988] @ 3fa468 │ │ │ │ @@ -433020,21 +433020,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3928] @ 3fa46c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f7c94 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [r2, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ beq 3f7ebc │ │ │ │ ldr r3, [pc, #3888] @ 3fa468 │ │ │ │ @@ -433045,21 +433045,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3832] @ 3fa470 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f7ebc │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [r2, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ beq 3f7bdc │ │ │ │ ldr r3, [pc, #3788] @ 3fa468 │ │ │ │ @@ -433070,21 +433070,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3736] @ 3fa474 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f7bdc │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [r2, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ beq 3f8698 │ │ │ │ ldr r3, [pc, #3688] @ 3fa468 │ │ │ │ @@ -433095,21 +433095,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3640] @ 3fa478 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f8698 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [r2, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ beq 3f7c38 │ │ │ │ ldr r3, [pc, #3588] @ 3fa468 │ │ │ │ @@ -433120,21 +433120,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3544] @ 3fa47c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f7c38 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [r2, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ beq 3f86f0 │ │ │ │ ldr r3, [pc, #3488] @ 3fa468 │ │ │ │ @@ -433146,32 +433146,32 @@ │ │ │ │ add r0, sp, #144 @ 0x90 │ │ │ │ str r3, [sp, #144] @ 0x90 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3440] @ 3fa480 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f86f0 │ │ │ │ ldr r0, [pc, #3428] @ 3fa484 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f77e0 │ │ │ │ ldr r0, [pc, #3412] @ 3fa488 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r1, [fp, #24] │ │ │ │ b 3f7640 │ │ │ │ ldr r2, [pc, #3392] @ 3fa48c │ │ │ │ ldr r3, [pc, #3704] @ 3fa5c8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -433183,15 +433183,15 @@ │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r9 │ │ │ │ str r1, [sp, #208] @ 0xd0 │ │ │ │ add sp, sp, #172 @ 0xac │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a4324 │ │ │ │ + b 9a436c │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #3324] @ 3fa494 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #3656] @ 3fa5f0 │ │ │ │ ldreq r8, [r1, r3] │ │ │ │ @@ -433210,34 +433210,34 @@ │ │ │ │ add r0, sp, #144 @ 0x90 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ str r1, [sp, #152] @ 0x98 │ │ │ │ str r1, [sp, #156] @ 0x9c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3200] @ 3fa498 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f886c │ │ │ │ ldr r1, [pc, #3188] @ 3fa49c │ │ │ │ ldr r0, [pc, #3188] @ 3fa4a0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #3968 @ 0xf80 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ add r1, r1, #8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f880c │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #3152] @ 3fa4a4 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #3468] @ 3fa5f0 │ │ │ │ @@ -433257,24 +433257,24 @@ │ │ │ │ add r0, sp, #144 @ 0x90 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ str r1, [sp, #152] @ 0x98 │ │ │ │ str r1, [sp, #156] @ 0x9c │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3028] @ 3fa4a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f8800 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #3012] @ 3fa4ac │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #3320] @ 3fa5f0 │ │ │ │ @@ -433293,39 +433293,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2904] @ 3fa4b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f88b8 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ orr r3, r3, #4096 @ 0x1000 │ │ │ │ b 3f7bac │ │ │ │ ldr r0, [pc, #2880] @ 3fa4b4 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [r8] │ │ │ │ b 3f7a18 │ │ │ │ ldr r0, [pc, #2856] @ 3fa4b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r4 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [r8] │ │ │ │ b 3f79c4 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #2820] @ 3fa4bc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -433344,21 +433344,21 @@ │ │ │ │ beq 3fa820 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2716] @ 3fa4c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f863c │ │ │ │ ldr r2, [fp] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3fa988 │ │ │ │ mov r3, #2 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ b 3f7d4c │ │ │ │ @@ -433384,21 +433384,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2564] @ 3fa4c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f9a38 │ │ │ │ ldr r3, [pc, #2544] @ 3fa4cc │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -433418,21 +433418,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2436] @ 3fa4d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f9a38 │ │ │ │ ldr r3, [pc, #2424] @ 3fa4d4 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f876c │ │ │ │ @@ -433449,21 +433449,21 @@ │ │ │ │ str r6, [sp, #144] @ 0x90 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, sl │ │ │ │ str r6, [sl, #4] │ │ │ │ str r6, [sl, #8] │ │ │ │ str r6, [sl, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2320] @ 3fa4d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f876c │ │ │ │ ldr r2, [pc, #2308] @ 3fa4dc │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3f8bcc │ │ │ │ @@ -433480,21 +433480,21 @@ │ │ │ │ str r3, [sp, #144] @ 0x90 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sl, #4] │ │ │ │ str r3, [sl, #8] │ │ │ │ str r3, [sl, #12] │ │ │ │ mov r0, sl │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2204] @ 3fa4e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f8bcc │ │ │ │ ldr r3, [pc, #2192] @ 3fa4e4 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f902c │ │ │ │ @@ -433512,21 +433512,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2084] @ 3fa4e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f902c │ │ │ │ ldr r3, [pc, #2072] @ 3fa4ec │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f87b8 │ │ │ │ @@ -433542,30 +433542,30 @@ │ │ │ │ beq 3fa87c │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1972] @ 3fa4f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f87b8 │ │ │ │ ldr r0, [pc, #1960] @ 3fa4f4 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f7d1c │ │ │ │ ldr r0, [pc, #1944] @ 3fa4f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f7c38 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f9a38 │ │ │ │ ldr r3, [pc, #1920] @ 3fa4fc │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -433584,25 +433584,25 @@ │ │ │ │ beq 3faa24 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1804] @ 3fa500 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f9ac8 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f9a38 │ │ │ │ ldr r3, [pc, #1780] @ 3fa504 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ @@ -433622,24 +433622,24 @@ │ │ │ │ str r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sl, #4] │ │ │ │ str r2, [sl, #8] │ │ │ │ str r2, [sl, #12] │ │ │ │ mov r0, sl │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1664] @ 3fa508 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f9ac8 │ │ │ │ ldr r1, [pc, #1652] @ 3fa50c │ │ │ │ ldr r2, [pc, #1836] @ 3fa5c8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r1, [r2] │ │ │ │ ldr r2, [sp, #164] @ 0xa4 │ │ │ │ @@ -433647,27 +433647,27 @@ │ │ │ │ mov r2, #0 │ │ │ │ bne 3f9090 │ │ │ │ ldr r0, [pc, #1620] @ 3fa510 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #172 @ 0xac │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a4324 │ │ │ │ + b 9a436c │ │ │ │ ldr r0, [pc, #1600] @ 3fa514 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f7bdc │ │ │ │ ldr r0, [pc, #1588] @ 3fa518 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r9 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f7514 │ │ │ │ ldr r2, [pc, #1556] @ 3fa51c │ │ │ │ ldr r3, [pc, #1724] @ 3fa5c8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #164] @ 0xa4 │ │ │ │ @@ -433677,46 +433677,46 @@ │ │ │ │ ldr r0, [pc, #1524] @ 3fa520 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ strd r4, [sp, #208] @ 0xd0 │ │ │ │ add sp, sp, #172 @ 0xac │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a4324 │ │ │ │ + b 9a436c │ │ │ │ ldr r0, [pc, #1496] @ 3fa524 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f7c94 │ │ │ │ ldr r0, [pc, #1484] @ 3fa528 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f8698 │ │ │ │ ldr r0, [pc, #1472] @ 3fa52c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f84ec │ │ │ │ ldr r0, [pc, #1452] @ 3fa530 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f7da4 │ │ │ │ ldr r0, [pc, #1428] @ 3fa534 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f7da4 │ │ │ │ ldr r0, [pc, #1404] @ 3fa538 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f7ebc │ │ │ │ ldr r2, [pc, #1392] @ 3fa53c │ │ │ │ ldr r3, [pc, #1528] @ 3fa5c8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #164] @ 0xa4 │ │ │ │ @@ -433726,15 +433726,15 @@ │ │ │ │ ldr r0, [pc, #1360] @ 3fa540 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ b 3f9ec0 │ │ │ │ ldr r0, [pc, #1344] @ 3fa544 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f7b18 │ │ │ │ ldr r2, [pc, #1332] @ 3fa548 │ │ │ │ ldr r3, [pc, #1456] @ 3fa5c8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #164] @ 0xa4 │ │ │ │ @@ -433765,30 +433765,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1180] @ 3fa554 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f9234 │ │ │ │ ldr r1, [pc, #1168] @ 3fa558 │ │ │ │ ldr r0, [pc, #1168] @ 3fa55c │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #3968 @ 0xf80 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, r1, #8 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f9058 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #1136] @ 3fa560 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #1264] @ 3fa5f0 │ │ │ │ @@ -433807,22 +433807,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #144 @ 0x90 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1024] @ 3fa564 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f90a8 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #984] @ 3fa550 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #1128] @ 3fa5f0 │ │ │ │ @@ -433841,27 +433841,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #896] @ 3fa568 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f9390 │ │ │ │ ldr r0, [pc, #884] @ 3fa56c │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f86f0 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #860] @ 3fa570 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #972] @ 3fa5f0 │ │ │ │ @@ -433880,22 +433880,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #144 @ 0x90 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #748] @ 3fa574 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f904c │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f9a38 │ │ │ │ ldr r3, [pc, #724] @ 3fa578 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -433914,22 +433914,22 @@ │ │ │ │ beq 3faa00 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #620] @ 3fa57c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f9ac8 │ │ │ │ add r4, r4, #8 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, #4 │ │ │ │ mov r0, sl │ │ │ │ bl 2542fc │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ @@ -433962,22 +433962,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #436] @ 3fa584 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f9ac8 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f9a38 │ │ │ │ ldr r3, [pc, #412] @ 3fa588 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -433997,140 +433997,140 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 3fa58c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f9ac8 │ │ │ │ - rsbeq r3, r1, r8, asr #31 │ │ │ │ + rsbeq r4, r1, r8, lsl r0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r3, r1, ip, asr sp │ │ │ │ - strheq r3, [r1], #-152 @ 0xffffff68 @ │ │ │ │ - @ instruction: 0x00613d98 │ │ │ │ - rsbeq r3, r1, ip, lsr #20 │ │ │ │ - rsbeq r3, r1, r8, asr #21 │ │ │ │ - rsbeq r3, r1, r8, ror #30 │ │ │ │ - rsbeq r4, r1, r8, asr #13 │ │ │ │ - rsbeq r4, r1, r4, ror r3 │ │ │ │ + rsbeq r3, r1, ip, lsr #27 │ │ │ │ + rsbeq r3, r1, r8, lsl #20 │ │ │ │ + rsbeq r3, r1, r8, ror #27 │ │ │ │ + rsbeq r3, r1, ip, ror sl │ │ │ │ + rsbeq r3, r1, r8, lsl fp │ │ │ │ + strheq r3, [r1], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq r4, r1, r8, lsl r7 │ │ │ │ + rsbeq r4, r1, r4, asr #7 │ │ │ │ ldrdeq r1, [fp], r0 │ │ │ │ - rsbeq r1, r1, r4, ror #14 │ │ │ │ + strheq r1, [r1], #-116 @ 0xffffff8c @ │ │ │ │ @ instruction: 0x000036bc │ │ │ │ - ldrdeq r4, [r1], #-0 @ │ │ │ │ - rsbseq r0, r8, r4, lsl #24 │ │ │ │ - rsbeq r4, r1, ip, ror #9 │ │ │ │ + rsbeq r4, r1, r0, lsr #2 │ │ │ │ + rsbseq r0, r8, r4, asr ip │ │ │ │ + rsbeq r4, r1, ip, lsr r5 │ │ │ │ andeq r1, r0, r8, lsl #14 │ │ │ │ - rsbeq r4, r1, r4, asr r3 │ │ │ │ + rsbeq r4, r1, r4, lsr #7 │ │ │ │ andeq r4, r0, r8, ror r1 │ │ │ │ - strdeq r2, [r1], #-236 @ 0xffffff14 @ │ │ │ │ - rsbeq r1, r1, ip, asr #26 │ │ │ │ - rsbeq r1, r1, r8, lsr lr │ │ │ │ + rsbeq r2, r1, ip, asr #30 │ │ │ │ + @ instruction: 0x00611d9c │ │ │ │ + rsbeq r1, r1, r8, lsl #29 │ │ │ │ strdeq r2, [r0], -r0 │ │ │ │ - @ instruction: 0x00612f94 │ │ │ │ + rsbeq r2, r1, r4, ror #31 │ │ │ │ andeq r1, r0, r0, lsr r5 │ │ │ │ - rsbeq r2, r1, ip, lsl r3 │ │ │ │ + rsbeq r2, r1, ip, ror #6 │ │ │ │ andeq r4, r0, r0, lsr #20 │ │ │ │ - rsbeq r2, r1, r4, ror #22 │ │ │ │ + strheq r2, [r1], #-180 @ 0xffffff4c @ │ │ │ │ muleq r0, ip, r5 │ │ │ │ - rsbeq r2, r1, r0, lsl ip │ │ │ │ + rsbeq r2, r1, r0, ror #24 │ │ │ │ muleq r0, ip, pc @ │ │ │ │ - strdeq r1, [r1], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq r2, r1, r0, asr #32 │ │ │ │ andeq r3, r0, ip, asr sp │ │ │ │ - rsbeq r2, r1, r8, ror sl │ │ │ │ + rsbeq r2, r1, r8, asr #21 │ │ │ │ andeq r1, r0, ip, lsr #13 │ │ │ │ - rsbeq r1, r1, r4, ror #30 │ │ │ │ - rsbeq r1, r1, r4, lsr #29 │ │ │ │ - rsbeq r3, r1, r8, ror #8 │ │ │ │ + strheq r1, [r1], #-244 @ 0xffffff0c @ │ │ │ │ + strdeq r1, [r1], #-228 @ 0xffffff1c @ │ │ │ │ + strheq r3, [r1], #-72 @ 0xffffffb8 @ │ │ │ │ andeq r4, r0, ip, lsl #29 │ │ │ │ - @ instruction: 0x00612298 │ │ │ │ + rsbeq r2, r1, r8, ror #5 │ │ │ │ andeq r3, r0, ip, ror sl │ │ │ │ - strdeq r2, [r1], #-8 @ │ │ │ │ + rsbeq r2, r1, r8, asr #2 │ │ │ │ addeq r0, fp, r4, lsl #31 │ │ │ │ - rsbeq r2, r1, r0, asr #26 │ │ │ │ - strdeq r3, [r1], #-76 @ 0xffffffb4 @ │ │ │ │ - strdeq r3, [r1], #-96 @ 0xffffffa0 @ │ │ │ │ + @ instruction: 0x00612d90 │ │ │ │ + rsbeq r3, r1, ip, asr #10 │ │ │ │ + rsbeq r3, r1, r0, asr #14 │ │ │ │ addeq r0, fp, r4, lsl pc │ │ │ │ - rsbeq r2, r1, r0, lsr #31 │ │ │ │ - rsbeq r3, r1, r0, lsl #7 │ │ │ │ - rsbeq r3, r1, ip, ror #2 │ │ │ │ - rsbeq r2, r1, r0, lsr #29 │ │ │ │ - rsbeq r1, r1, r0, lsr #21 │ │ │ │ - rsbeq r1, r1, ip, lsr #23 │ │ │ │ - rsbeq r2, r1, r4, ror #31 │ │ │ │ + strdeq r2, [r1], #-240 @ 0xffffff10 @ │ │ │ │ + ldrdeq r3, [r1], #-48 @ 0xffffffd0 @ │ │ │ │ + strheq r3, [r1], #-28 @ 0xffffffe4 @ │ │ │ │ + strdeq r2, [r1], #-224 @ 0xffffff20 @ │ │ │ │ + strdeq r1, [r1], #-160 @ 0xffffff60 @ │ │ │ │ + strdeq r1, [r1], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq r3, r1, r4, lsr r0 │ │ │ │ addeq r0, fp, r0, asr lr │ │ │ │ - rsbeq r2, r1, r4, lsr #25 │ │ │ │ - ldrdeq r3, [r1], #-68 @ 0xffffffbc @ │ │ │ │ + strdeq r2, [r1], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq r3, r1, r4, lsr #10 │ │ │ │ addeq r0, fp, r8, lsl #28 │ │ │ │ - rsbeq r2, r1, ip, lsl sp │ │ │ │ + rsbeq r2, r1, ip, ror #26 │ │ │ │ andeq r4, r0, ip, lsl #23 │ │ │ │ - rsbeq r1, r1, ip, asr #15 │ │ │ │ - rsbseq r0, r8, r4, ror #6 │ │ │ │ - rsbeq r3, r1, r4, lsr #15 │ │ │ │ + rsbeq r1, r1, ip, lsl r8 │ │ │ │ + ldrheq r0, [r8], #-52 @ 0xffffffcc @ │ │ │ │ + strdeq r3, [r1], #-116 @ 0xffffff8c @ │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - rsbeq r3, r1, r8, ror r9 │ │ │ │ - @ instruction: 0x0061169c │ │ │ │ - rsbeq r3, r1, r0, ror #9 │ │ │ │ + rsbeq r3, r1, r8, asr #19 │ │ │ │ + rsbeq r1, r1, ip, ror #13 │ │ │ │ + rsbeq r3, r1, r0, lsr r5 │ │ │ │ andeq r2, r0, r4, lsr #9 │ │ │ │ - rsbeq r3, r1, r4, lsl r5 │ │ │ │ + rsbeq r3, r1, r4, ror #10 │ │ │ │ andeq r1, r0, r8, lsr #8 │ │ │ │ - rsbeq r1, r1, r8, lsl #29 │ │ │ │ + ldrdeq r1, [r1], #-232 @ 0xffffff18 @ │ │ │ │ andeq r1, r0, r4, lsr #32 │ │ │ │ - rsbeq r1, r1, r8, lsl #31 │ │ │ │ + ldrdeq r1, [r1], #-248 @ 0xffffff08 @ │ │ │ │ andeq r4, r0, ip, lsl #13 │ │ │ │ - rsbeq r1, r1, r0, lsl #28 │ │ │ │ + rsbeq r1, r1, r0, asr lr │ │ │ │ ldrdeq r4, [r0], -r8 │ │ │ │ - rsbeq r1, r1, ip, lsl #29 │ │ │ │ + ldrdeq r1, [r1], #-236 @ 0xffffff14 @ │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - strdeq r1, [r1], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq r1, r1, r0, asr #30 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - @ instruction: 0x00611c90 │ │ │ │ - rsbeq r2, r1, r8, asr #32 │ │ │ │ - rsbeq r1, r1, ip, lsr #31 │ │ │ │ - ldrdeq r2, [r1], #-12 @ │ │ │ │ - rsbeq r3, r1, r8, lsr #9 │ │ │ │ - rsbeq r1, r1, r8, asr r4 │ │ │ │ - strdeq r2, [r1], #-16 @ │ │ │ │ - rsbeq r3, r1, r4, lsr r1 │ │ │ │ + rsbeq r1, r1, r0, ror #25 │ │ │ │ + @ instruction: 0x00612098 │ │ │ │ + strdeq r1, [r1], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq r2, r1, ip, lsr #2 │ │ │ │ + strdeq r3, [r1], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq r1, r1, r8, lsr #9 │ │ │ │ + rsbeq r2, r1, r0, asr #4 │ │ │ │ + rsbeq r3, r1, r4, lsl #3 │ │ │ │ ldrdeq r0, [fp], r0 @ │ │ │ │ andeq r4, r0, r0 │ │ │ │ - ldrdeq r2, [r1], #-36 @ 0xffffffdc @ │ │ │ │ - rsbeq r1, r1, r0, ror #8 │ │ │ │ + rsbeq r2, r1, r4, lsr #6 │ │ │ │ + strheq r1, [r1], #-64 @ 0xffffffc0 @ │ │ │ │ @ instruction: 0x000034b0 │ │ │ │ - strdeq r1, [r1], #-48 @ 0xffffffd0 @ │ │ │ │ - ldrdeq r2, [r1], #-224 @ 0xffffff20 @ │ │ │ │ - rsbeq r1, r1, ip, lsr #8 │ │ │ │ - rsbeq r0, r1, ip, lsl #31 │ │ │ │ - rsbeq r1, r1, ip, asr sl │ │ │ │ + rsbeq r1, r1, r0, asr #8 │ │ │ │ + rsbeq r2, r1, r0, lsr #30 │ │ │ │ + rsbeq r1, r1, ip, ror r4 │ │ │ │ + ldrdeq r0, [r1], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq r1, r1, ip, lsr #21 │ │ │ │ andeq r0, r0, r0, asr #31 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - strheq r1, [r1], #-72 @ 0xffffffb8 @ │ │ │ │ - strdeq r1, [r1], #-116 @ 0xffffff8c @ │ │ │ │ - rsbeq r1, r1, r4, lsl #10 │ │ │ │ - rsbeq r1, r1, r4, ror #13 │ │ │ │ - rsbeq r1, r1, ip, lsl #8 │ │ │ │ - ldrsbeq pc, [r7], #-152 @ 0xffffff68 @ │ │ │ │ - rsbeq lr, r0, r8, ror #4 │ │ │ │ + rsbeq r1, r1, r8, lsl #10 │ │ │ │ + rsbeq r1, r1, r4, asr #16 │ │ │ │ + rsbeq r1, r1, r4, asr r5 │ │ │ │ + rsbeq r1, r1, r4, lsr r7 │ │ │ │ + rsbeq r1, r1, ip, asr r4 │ │ │ │ + rsbseq pc, r7, r8, lsr #20 │ │ │ │ + strheq lr, [r0], #-40 @ 0xffffffd8 @ │ │ │ │ andeq r1, r0, lr, ror #20 │ │ │ │ - rsbeq r1, r1, r0, asr #22 │ │ │ │ - rsbeq r1, r1, ip, asr #16 │ │ │ │ - rsbeq r1, r1, ip, asr #23 │ │ │ │ - rsbeq r0, r1, r8, lsr lr │ │ │ │ - rsbeq r3, r1, r0, lsl #1 │ │ │ │ + @ instruction: 0x00611b90 │ │ │ │ + @ instruction: 0x0061189c │ │ │ │ rsbeq r1, r1, ip, lsl ip │ │ │ │ - rsbeq r1, r1, r4, lsl r5 │ │ │ │ - rsbeq r1, r1, r8, asr #19 │ │ │ │ + rsbeq r0, r1, r8, lsl #29 │ │ │ │ + ldrdeq r3, [r1], #-0 @ │ │ │ │ + rsbeq r1, r1, ip, ror #24 │ │ │ │ + rsbeq r1, r1, r4, ror #10 │ │ │ │ + rsbeq r1, r1, r8, lsl sl │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f9a38 │ │ │ │ ldr r3, [pc, #-188] @ 3fa590 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -434148,21 +434148,21 @@ │ │ │ │ beq 3faa74 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-288] @ 3fa594 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f9ac8 │ │ │ │ ldr r3, [pc, #-300] @ 3fa598 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f8e94 │ │ │ │ @@ -434179,24 +434179,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-416] @ 3fa59c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f8e94 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f9a38 │ │ │ │ ldr r3, [pc, #-440] @ 3fa5a0 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -434216,69 +434216,69 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 254a28 <__gettimeofday64@plt> │ │ │ │ - bl 991708 │ │ │ │ + bl 991750 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-544] @ 3fa5a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f9ac8 │ │ │ │ ldr r0, [pc, #-556] @ 3fa5a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f876c │ │ │ │ ldr r0, [pc, #-568] @ 3fa5ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f902c │ │ │ │ ldr r0, [pc, #-580] @ 3fa5b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f88b8 │ │ │ │ ldr r0, [pc, #-592] @ 3fa5b4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f8800 │ │ │ │ ldr r0, [pc, #-608] @ 3fa5b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ │ + bl 9a436c │ │ │ │ b 3f8bcc │ │ │ │ ldr r0, [pc, #-620] @ 3fa5bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a4324 │ │ │ � TRUNCATED DUE TO SIZE LIMIT: 10485760 bytes